--- /srv/rebuilderd/tmp/rebuilderdj07jAW/inputs/qemu-system-misc_10.0.3+ds-0+deb13u1_armel.deb +++ /srv/rebuilderd/tmp/rebuilderdj07jAW/out/qemu-system-misc_10.0.3+ds-0+deb13u1_armel.deb ├── file list │ @@ -1,3 +1,3 @@ │ -rw-r--r-- 0 0 0 4 2025-08-21 15:23:38.000000 debian-binary │ --rw-r--r-- 0 0 0 1924 2025-08-21 15:23:38.000000 control.tar.xz │ --rw-r--r-- 0 0 0 21774564 2025-08-21 15:23:38.000000 data.tar.xz │ +-rw-r--r-- 0 0 0 1928 2025-08-21 15:23:38.000000 control.tar.xz │ +-rw-r--r-- 0 0 0 21778372 2025-08-21 15:23:38.000000 data.tar.xz ├── control.tar.xz │ ├── control.tar │ │ ├── ./md5sums │ │ │ ├── ./md5sums │ │ │ │┄ Files differ ├── data.tar.xz │ ├── data.tar │ │ ├── ./usr/bin/qemu-system-avr │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 4807d9ea34bdcebd123d1f71697b8d49dd2df5b4 │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: ff5191453e384cc1fc6c8330d2da1baac207aa40 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -/lib/ld-linux.so.3 │ │ │ │ +@/lib/ld-linux.so.3 │ │ │ │ K0`_FdQ5} │ │ │ │ &l~DRx41 │ │ │ │ yhhFtk,I │ │ │ │ bVa0h(hj/ │ │ │ │ ZYJ=ErXK │ │ │ │ -F`twW09y- │ │ │ │ qLEJ(Jf;Y │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -357454,23 +357454,23 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ lsr r3, r4, #7 │ │ │ │ and r2, r4, #7 │ │ │ │ lsr r5, r4, #8 │ │ │ │ and r3, r3, #24 │ │ │ │ eor r3, r3, r2 │ │ │ │ and r5, r5, #32 │ │ │ │ - and r2, r4, #520 @ 0x208 │ │ │ │ eor r5, r5, r3 │ │ │ │ + and r3, r4, #520 @ 0x208 │ │ │ │ + cmp r3, #512 @ 0x200 │ │ │ │ lsr r4, r4, #4 │ │ │ │ - cmp r2, #512 @ 0x200 │ │ │ │ and r4, r4, #31 │ │ │ │ str r5, [sp, #24] │ │ │ │ beq 2942ac │ │ │ │ bhi 294128 │ │ │ │ - cmp r2, #0 │ │ │ │ + cmp r3, #0 │ │ │ │ beq 2938f0 │ │ │ │ ldr r3, [pc, #3008] @ 294310 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r4, lsl #2 │ │ │ │ ldr r6, [r3, #36] @ 0x24 │ │ │ │ bl 2924dc │ │ │ │ mov r2, r5 │ │ │ │ @@ -358096,15 +358096,15 @@ │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ bl 292190 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 2915a8 │ │ │ │ b 2936c8 │ │ │ │ - cmp r2, #520 @ 0x208 │ │ │ │ + cmp r3, #520 @ 0x208 │ │ │ │ bne 293988 │ │ │ │ ldr r3, [pc, #588] @ 294384 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r4, lsl #2 │ │ │ │ ldr r6, [r3, #36] @ 0x24 │ │ │ │ bl 2924dc │ │ │ │ mov r2, r5 │ │ │ │ @@ -358980,19 +358980,19 @@ │ │ │ │ bl 314350 │ │ │ │ ldr r0, [r8] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ bl 291e60 │ │ │ │ b 2936c8 │ │ │ │ lsr r3, r4, #4 │ │ │ │ - and r3, r3, #3 │ │ │ │ lsr r2, r4, #2 │ │ │ │ + and r3, r3, #3 │ │ │ │ and r0, r4, #15 │ │ │ │ - add r3, r3, #12 │ │ │ │ and r2, r2, #48 @ 0x30 │ │ │ │ + add r3, r3, #12 │ │ │ │ eor r2, r2, r0 │ │ │ │ lsl r3, r3, #1 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ mov r0, r8 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ bne 295578 │ │ │ │ @@ -361648,151 +361648,151 @@ │ │ │ │ 002977f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #24 │ │ │ │ str r2, [sp] │ │ │ │ - mov r5, r2 │ │ │ │ + mov r4, r2 │ │ │ │ ldr r2, [pc, #4068] @ 298800 │ │ │ │ ldr r3, [pc, #4068] @ 298804 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - ldr r4, [r5, #44] @ 0x2c │ │ │ │ + ldr r7, [r4, #44] @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r3, #2 │ │ │ │ add r2, sp, #16 │ │ │ │ - mov r7, r0 │ │ │ │ - mov r6, r1 │ │ │ │ - blx r4 │ │ │ │ + mov r6, r0 │ │ │ │ + mov r5, r1 │ │ │ │ + blx r7 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 298034 │ │ │ │ - adds r7, r7, #2 │ │ │ │ - adc r6, r6, #0 │ │ │ │ + adds r6, r6, #2 │ │ │ │ + adc r5, r5, #0 │ │ │ │ add r2, sp, #18 │ │ │ │ - str r5, [sp] │ │ │ │ + str r4, [sp] │ │ │ │ mov r3, #2 │ │ │ │ - ldr r9, [r5, #44] @ 0x2c │ │ │ │ - mov r0, r7 │ │ │ │ - mov r1, r6 │ │ │ │ - ldrh r4, [sp, #16] │ │ │ │ + ldr r9, [r4, #44] @ 0x2c │ │ │ │ + mov r0, r6 │ │ │ │ + mov r1, r5 │ │ │ │ + ldrh r7, [sp, #16] │ │ │ │ blx r9 │ │ │ │ - and r2, r4, #53248 @ 0xd000 │ │ │ │ - ldr sl, [r5] │ │ │ │ + and r2, r7, #53248 @ 0xd000 │ │ │ │ + ldr sl, [r4] │ │ │ │ subs r9, r0, #0 │ │ │ │ ldrheq r8, [sp, #18] │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ - ldr r0, [r5, #4] │ │ │ │ + ldr r0, [r4, #4] │ │ │ │ beq 297b34 │ │ │ │ bhi 297914 │ │ │ │ cmp r2, #16384 @ 0x4000 │ │ │ │ beq 297af4 │ │ │ │ bhi 297aac │ │ │ │ cmp r2, #0 │ │ │ │ beq 2979f0 │ │ │ │ - lsr r2, r4, #13 │ │ │ │ + lsr r2, r7, #13 │ │ │ │ cmp r2, #1 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ - and r1, r4, #15 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ + and r1, r7, #15 │ │ │ │ beq 2980ec │ │ │ │ - lsr r2, r4, #10 │ │ │ │ + lsr r2, r7, #10 │ │ │ │ and r2, r2, #3 │ │ │ │ - lsr r4, r4, #5 │ │ │ │ - and r4, r4, #16 │ │ │ │ + lsr r7, r7, #5 │ │ │ │ + and r7, r7, #16 │ │ │ │ cmp r2, #2 │ │ │ │ and r3, r3, #31 │ │ │ │ - eor r4, r4, r1 │ │ │ │ + eor r7, r7, r1 │ │ │ │ beq 297fa8 │ │ │ │ cmp r2, #3 │ │ │ │ beq 297bb8 │ │ │ │ cmp r2, #1 │ │ │ │ beq 297fc4 │ │ │ │ ldr r2, [pc, #3848] @ 298808 │ │ │ │ ldr r1, [pc, #3848] @ 29880c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ + str r7, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ cmp r2, #49152 @ 0xc000 │ │ │ │ beq 297b90 │ │ │ │ cmp r2, #53248 @ 0xd000 │ │ │ │ beq 297994 │ │ │ │ cmp r2, #36864 @ 0x9000 │ │ │ │ bne 297a48 │ │ │ │ - and r3, r4, #10240 @ 0x2800 │ │ │ │ + and r3, r7, #10240 @ 0x2800 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ beq 297fe0 │ │ │ │ bhi 297f44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 297bd4 │ │ │ │ - tst r4, #1024 @ 0x400 │ │ │ │ + tst r7, #1024 @ 0x400 │ │ │ │ bne 2986c0 │ │ │ │ - lsr r2, r4, #8 │ │ │ │ + lsr r2, r7, #8 │ │ │ │ and r2, r2, #3 │ │ │ │ - lsr r3, r4, #3 │ │ │ │ + lsr r3, r7, #3 │ │ │ │ cmp r2, #2 │ │ │ │ - and r4, r4, #7 │ │ │ │ + and r7, r7, #7 │ │ │ │ and r3, r3, #31 │ │ │ │ beq 2985f4 │ │ │ │ cmp r2, #3 │ │ │ │ beq 2985d8 │ │ │ │ cmp r2, #1 │ │ │ │ beq 2985bc │ │ │ │ ldr r2, [pc, #3728] @ 298810 │ │ │ │ ldr r1, [pc, #3728] @ 298814 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ + str r7, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - tst r4, #8192 @ 0x2000 │ │ │ │ + tst r7, #8192 @ 0x2000 │ │ │ │ beq 297f24 │ │ │ │ - lsr r3, r4, #10 │ │ │ │ + lsr r3, r7, #10 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ - and r1, r4, #7 │ │ │ │ + and r1, r7, #7 │ │ │ │ beq 29807c │ │ │ │ cmp r3, #3 │ │ │ │ beq 297c38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 29804c │ │ │ │ ldr r2, [pc, #3664] @ 298818 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ - lsl r3, r4, #22 │ │ │ │ + lsl r3, r7, #22 │ │ │ │ add r2, r2, r1 │ │ │ │ ldr r1, [pc, #3644] @ 29881c │ │ │ │ asr r3, r3, #25 │ │ │ │ lsl r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - and r3, r4, #11264 @ 0x2c00 │ │ │ │ + and r3, r7, #11264 @ 0x2c00 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ beq 29811c │ │ │ │ bhi 297e6c │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 297c6c │ │ │ │ bhi 2980b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2981b8 │ │ │ │ - lsr r1, r4, #5 │ │ │ │ - and r2, r4, #15 │ │ │ │ + lsr r1, r7, #5 │ │ │ │ + and r2, r7, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #3568] @ 298820 │ │ │ │ ldr r1, [pc, #3568] @ 298824 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldrb r1, [sp, #17] │ │ │ │ ldr r2, [pc, #3540] @ 298828 │ │ │ │ @@ -361817,96 +361817,96 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ cmp r2, #20480 @ 0x5000 │ │ │ │ bne 297a48 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ - and r2, r4, #15 │ │ │ │ - tst r4, #8192 @ 0x2000 │ │ │ │ - lsr r4, r4, #4 │ │ │ │ + lsr r1, r7, #4 │ │ │ │ + mov r3, r1 │ │ │ │ + and r2, r7, #15 │ │ │ │ + and r1, r1, #240 @ 0xf0 │ │ │ │ and r3, r3, #15 │ │ │ │ - and r4, r4, #240 @ 0xf0 │ │ │ │ - eor r4, r4, r2 │ │ │ │ + tst r7, #8192 @ 0x2000 │ │ │ │ + eor r1, r1, r2 │ │ │ │ add r3, r3, #16 │ │ │ │ bne 297f08 │ │ │ │ - ldr r2, [pc, #3412] @ 298834 │ │ │ │ - ldr r1, [pc, #3412] @ 298838 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [pc, #3408] @ 298834 │ │ │ │ + ldr r1, [pc, #3408] @ 298838 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ - and r2, r4, #15 │ │ │ │ - tst r4, #8192 @ 0x2000 │ │ │ │ - lsr r4, r4, #4 │ │ │ │ + lsr r1, r7, #4 │ │ │ │ + mov r3, r1 │ │ │ │ + and r2, r7, #15 │ │ │ │ + and r1, r1, #240 @ 0xf0 │ │ │ │ and r3, r3, #15 │ │ │ │ - and r4, r4, #240 @ 0xf0 │ │ │ │ - eor r4, r4, r2 │ │ │ │ + tst r7, #8192 @ 0x2000 │ │ │ │ + eor r1, r1, r2 │ │ │ │ add r3, r3, #16 │ │ │ │ bne 297eec │ │ │ │ - ldr r2, [pc, #3356] @ 29883c │ │ │ │ - ldr r1, [pc, #3356] @ 298840 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [pc, #3352] @ 29883c │ │ │ │ + ldr r1, [pc, #3352] @ 298840 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ - lsr r2, r4, #7 │ │ │ │ - and r1, r4, #7 │ │ │ │ - and r2, r2, #24 │ │ │ │ + lsr r3, r7, #7 │ │ │ │ + and r2, r7, #7 │ │ │ │ + and r3, r3, #24 │ │ │ │ + eor r3, r3, r2 │ │ │ │ + lsr r2, r7, #8 │ │ │ │ + and r2, r2, #32 │ │ │ │ + eor r1, r2, r3 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ + and r7, r7, #520 @ 0x208 │ │ │ │ + cmp r7, #512 @ 0x200 │ │ │ │ and ip, r3, #31 │ │ │ │ - lsr r3, r4, #8 │ │ │ │ - and r4, r4, #520 @ 0x208 │ │ │ │ - eor r2, r2, r1 │ │ │ │ - and r3, r3, #32 │ │ │ │ - cmp r4, #512 @ 0x200 │ │ │ │ - eor r1, r3, r2 │ │ │ │ beq 298014 │ │ │ │ bhi 297f80 │ │ │ │ - cmp r4, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ beq 297c18 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #3272] @ 298844 │ │ │ │ ldr r1, [pc, #3272] @ 298848 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, ip │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - tst r4, #8192 @ 0x2000 │ │ │ │ + tst r7, #8192 @ 0x2000 │ │ │ │ bne 297eb8 │ │ │ │ ldr r2, [pc, #3244] @ 29884c │ │ │ │ ldr r1, [pc, #3244] @ 298850 │ │ │ │ - lsl r3, r4, #20 │ │ │ │ + lsl r3, r7, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ asr r3, r3, #19 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #3220] @ 298854 │ │ │ │ ldr r1, [pc, #3220] @ 298858 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ + str r7, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #9 │ │ │ │ + lsr r3, r7, #9 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 298278 │ │ │ │ cmp r3, #3 │ │ │ │ beq 29822c │ │ │ │ cmp r3, #1 │ │ │ │ beq 2983f0 │ │ │ │ ldr r3, [pc, #3168] @ 29885c │ │ │ │ - and r2, r4, #15 │ │ │ │ + and r2, r7, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 297a48 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -361914,374 +361914,374 @@ │ │ │ │ ldr r2, [pc, #3132] @ 298860 │ │ │ │ ldr r1, [pc, #3132] @ 298864 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, ip │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ - ands r4, r4, #520 @ 0x208 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ + ands r7, r7, #520 @ 0x208 │ │ │ │ and r3, r3, #31 │ │ │ │ beq 298210 │ │ │ │ - cmp r4, #512 @ 0x200 │ │ │ │ + cmp r7, #512 @ 0x200 │ │ │ │ bne 297a48 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #3084] @ 298868 │ │ │ │ ldr r1, [pc, #3084] @ 29886c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r1, r4, #5 │ │ │ │ - and r2, r4, #15 │ │ │ │ + lsr r1, r7, #5 │ │ │ │ + and r2, r7, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #3048] @ 298870 │ │ │ │ ldr r1, [pc, #3048] @ 298874 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #3024] @ 298878 │ │ │ │ ldr r1, [pc, #3024] @ 29887c │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #3000] @ 298880 │ │ │ │ ldr r1, [pc, #3000] @ 298884 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2976] @ 298888 │ │ │ │ ldr r1, [pc, #2976] @ 29888c │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2952] @ 298890 │ │ │ │ ldr r1, [pc, #2952] @ 298894 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2928] @ 298898 │ │ │ │ ldr r1, [pc, #2928] @ 29889c │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2904] @ 2988a0 │ │ │ │ ldr r1, [pc, #2904] @ 2988a4 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2880] @ 2988a8 │ │ │ │ ldr r1, [pc, #2880] @ 2988ac │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2856] @ 2988b0 │ │ │ │ ldr r1, [pc, #2856] @ 2988b4 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2832] @ 2988b8 │ │ │ │ ldr r1, [pc, #2832] @ 2988bc │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2808] @ 2988c0 │ │ │ │ ldr r1, [pc, #2808] @ 2988c4 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2784] @ 2988c8 │ │ │ │ ldr r1, [pc, #2784] @ 2988cc │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2760] @ 2988d0 │ │ │ │ ldr r1, [pc, #2760] @ 2988d4 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2736] @ 2988d8 │ │ │ │ ldr r1, [pc, #2736] @ 2988dc │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ and r3, r3, #31 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ blx sl │ │ │ │ cmp r9, #0 │ │ │ │ moveq r0, #4 │ │ │ │ beq 297a6c │ │ │ │ - ldr r1, [r5, #48] @ 0x30 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ + ldr r1, [r4, #48] @ 0x30 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ - str r5, [sp] │ │ │ │ + str r4, [sp] │ │ │ │ blx r1 │ │ │ │ mvn r0, #0 │ │ │ │ b 297a6c │ │ │ │ cmp r3, #10240 @ 0x2800 │ │ │ │ beq 298184 │ │ │ │ cmp r3, #11264 @ 0x2c00 │ │ │ │ beq 298150 │ │ │ │ cmp r3, #9216 @ 0x2400 │ │ │ │ bne 297a48 │ │ │ │ - lsr r1, r4, #5 │ │ │ │ - and r2, r4, #15 │ │ │ │ + lsr r1, r7, #5 │ │ │ │ + and r2, r7, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2624] @ 2988e0 │ │ │ │ ldr r1, [pc, #2624] @ 2988e4 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ - and r2, r4, #15 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ + and r2, r7, #15 │ │ │ │ and r1, r3, #240 @ 0xf0 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2580] @ 2988e8 │ │ │ │ ldr r1, [pc, #2580] @ 2988ec │ │ │ │ and r3, r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - ldr r2, [pc, #2556] @ 2988f0 │ │ │ │ - ldr r1, [pc, #2556] @ 2988f4 │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [pc, #2552] @ 2988f0 │ │ │ │ + ldr r1, [pc, #2552] @ 2988f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - ldr r2, [pc, #2536] @ 2988f8 │ │ │ │ - ldr r1, [pc, #2536] @ 2988fc │ │ │ │ + str r1, [sp] │ │ │ │ + ldr r2, [pc, #2532] @ 2988f8 │ │ │ │ + ldr r1, [pc, #2532] @ 2988fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2516] @ 298900 │ │ │ │ ldr r1, [pc, #2516] @ 298904 │ │ │ │ - lsl r3, r4, #20 │ │ │ │ + lsl r3, r7, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ asr r3, r3, #19 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ cmp r3, #10240 @ 0x2800 │ │ │ │ bne 297a48 │ │ │ │ - lsr r1, r4, #4 │ │ │ │ + lsr r1, r7, #4 │ │ │ │ and r1, r1, #31 │ │ │ │ - lsr r3, r4, #5 │ │ │ │ + lsr r3, r7, #5 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2468] @ 298908 │ │ │ │ ldr r1, [pc, #2468] @ 29890c │ │ │ │ - and r4, r4, #15 │ │ │ │ + and r7, r7, #15 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ - orr r3, r3, r4 │ │ │ │ + orr r3, r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - cmp r4, #520 @ 0x208 │ │ │ │ + cmp r7, #520 @ 0x208 │ │ │ │ bne 297a48 │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [pc, #2428] @ 298910 │ │ │ │ ldr r1, [pc, #2428] @ 298914 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2408] @ 298918 │ │ │ │ ldr r1, [pc, #2408] @ 29891c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ + str r7, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #2388] @ 298920 │ │ │ │ ldr r1, [pc, #2388] @ 298924 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ + str r7, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r1, r4, #5 │ │ │ │ - and r2, r4, #15 │ │ │ │ + lsr r1, r7, #5 │ │ │ │ + and r2, r7, #15 │ │ │ │ and r1, r1, #48 @ 0x30 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2348] @ 298928 │ │ │ │ ldr r1, [pc, #2348] @ 29892c │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ mov r3, r1 │ │ │ │ ldr r2, [pc, #2320] @ 298930 │ │ │ │ ldr r1, [pc, #2320] @ 298934 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - ldr r1, [r5, #48] @ 0x30 │ │ │ │ - mov r2, r7 │ │ │ │ - mov r3, r6 │ │ │ │ - str r5, [sp] │ │ │ │ + ldr r1, [r4, #48] @ 0x30 │ │ │ │ + mov r2, r6 │ │ │ │ + mov r3, r5 │ │ │ │ + str r4, [sp] │ │ │ │ blx r1 │ │ │ │ b 297e64 │ │ │ │ ldr r2, [pc, #2276] @ 298938 │ │ │ │ add r1, r1, r1, lsl #2 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ - lsl r3, r4, #22 │ │ │ │ + lsl r3, r7, #22 │ │ │ │ add r2, r2, r1 │ │ │ │ ldr r1, [pc, #2256] @ 29893c │ │ │ │ asr r3, r3, #25 │ │ │ │ lsl r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ - ands r4, r4, #520 @ 0x208 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ + ands r7, r7, #520 @ 0x208 │ │ │ │ and r3, r3, #31 │ │ │ │ beq 2981f4 │ │ │ │ - cmp r4, #512 @ 0x200 │ │ │ │ + cmp r7, #512 @ 0x200 │ │ │ │ bne 297a48 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2208] @ 298940 │ │ │ │ ldr r1, [pc, #2208] @ 298944 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ cmp r3, #3072 @ 0xc00 │ │ │ │ bne 297a48 │ │ │ │ - lsr r1, r4, #5 │ │ │ │ - and r2, r4, #15 │ │ │ │ + lsr r1, r7, #5 │ │ │ │ + and r2, r7, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2164] @ 298948 │ │ │ │ ldr r1, [pc, #2164] @ 29894c │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r2, r4, #4 │ │ │ │ + lsr r2, r7, #4 │ │ │ │ and r2, r2, #240 @ 0xf0 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2124] @ 298950 │ │ │ │ ldr r1, [pc, #2124] @ 298954 │ │ │ │ and r3, r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r1, r4, #5 │ │ │ │ - and r2, r4, #15 │ │ │ │ + lsr r1, r7, #5 │ │ │ │ + and r2, r7, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2080] @ 298958 │ │ │ │ ldr r1, [pc, #2080] @ 29895c │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r1, r4, #5 │ │ │ │ - and r2, r4, #15 │ │ │ │ + lsr r1, r7, #5 │ │ │ │ + and r2, r7, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #2036] @ 298960 │ │ │ │ ldr r1, [pc, #2036] @ 298964 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r1, r4, #5 │ │ │ │ - and r2, r4, #15 │ │ │ │ + lsr r1, r7, #5 │ │ │ │ + and r2, r7, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1992] @ 298968 │ │ │ │ ldr r1, [pc, #1992] @ 29896c │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #8 │ │ │ │ + lsr r3, r7, #8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 298658 │ │ │ │ cmp r3, #3 │ │ │ │ beq 298610 │ │ │ │ cmp r3, #1 │ │ │ │ beq 298688 │ │ │ │ - cmp r4, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ bne 297a48 │ │ │ │ ldr r2, [pc, #1932] @ 298970 │ │ │ │ ldr r1, [pc, #1932] @ 298974 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ @@ -362295,328 +362295,328 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1892] @ 298980 │ │ │ │ ldr r1, [pc, #1892] @ 298984 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r1, r4, #4 │ │ │ │ + lsr r1, r7, #4 │ │ │ │ + lsr r3, r7, #2 │ │ │ │ and r1, r1, #3 │ │ │ │ - lsr r3, r4, #2 │ │ │ │ and r3, r3, #48 @ 0x30 │ │ │ │ add r1, r1, #12 │ │ │ │ - and r2, r4, #15 │ │ │ │ + and r2, r7, #15 │ │ │ │ eor r2, r2, r3 │ │ │ │ lsl r1, r1, #1 │ │ │ │ - tst r4, #256 @ 0x100 │ │ │ │ + tst r7, #256 @ 0x100 │ │ │ │ add r3, r1, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ bne 2986f4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1824] @ 298988 │ │ │ │ ldr r1, [pc, #1824] @ 29898c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1808] @ 298990 │ │ │ │ - lsr r3, r4, #1 │ │ │ │ + lsr r3, r7, #1 │ │ │ │ and r3, r3, #7 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 298cd0 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - lsr r3, r4, #3 │ │ │ │ + lsr r3, r7, #3 │ │ │ │ and r3, r3, #62 @ 0x3e │ │ │ │ - and r4, r4, #1 │ │ │ │ - eor r3, r3, r4 │ │ │ │ + and r7, r7, #1 │ │ │ │ + eor r3, r3, r7 │ │ │ │ ldr r2, [pc, #1756] @ 298994 │ │ │ │ ldr r1, [pc, #1756] @ 298998 │ │ │ │ orr r3, r8, r3, lsl #16 │ │ │ │ lsl r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297e40 │ │ │ │ - lsr r3, r4, #3 │ │ │ │ + lsr r3, r7, #3 │ │ │ │ and r3, r3, #62 @ 0x3e │ │ │ │ - and r4, r4, #1 │ │ │ │ - eor r3, r3, r4 │ │ │ │ + and r7, r7, #1 │ │ │ │ + eor r3, r3, r7 │ │ │ │ ldr r2, [pc, #1716] @ 29899c │ │ │ │ ldr r1, [pc, #1716] @ 2989a0 │ │ │ │ orr r3, r8, r3, lsl #16 │ │ │ │ lsl r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297e40 │ │ │ │ - tst r4, #1 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + tst r7, #1 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ bne 298770 │ │ │ │ ldr r2, [pc, #1680] @ 2989a4 │ │ │ │ ldr r1, [pc, #1680] @ 2989a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r3, [pc, #1660] @ 2989ac │ │ │ │ - and r3, r3, r4 │ │ │ │ + and r3, r3, r7 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ beq 298b34 │ │ │ │ bhi 2987c4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 298b88 │ │ │ │ cmp r3, #128 @ 0x80 │ │ │ │ beq 298b60 │ │ │ │ cmp r3, #0 │ │ │ │ bne 297a48 │ │ │ │ ldr r2, [pc, #1620] @ 2989b0 │ │ │ │ - lsr r3, r4, #2 │ │ │ │ + lsr r3, r7, #2 │ │ │ │ ldr r1, [pc, #1616] @ 2989b4 │ │ │ │ and r3, r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r3 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ - tst r4, #1 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ + tst r7, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ bne 298794 │ │ │ │ ldr r2, [pc, #1576] @ 2989b8 │ │ │ │ ldr r1, [pc, #1576] @ 2989bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - tst r4, #1 │ │ │ │ + tst r7, #1 │ │ │ │ beq 297a48 │ │ │ │ ldr r2, [pc, #1552] @ 2989c0 │ │ │ │ ldr r1, [pc, #1552] @ 2989c4 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ - tst r4, #1 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ + tst r7, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ bne 2987ac │ │ │ │ ldr r2, [pc, #1512] @ 2989c8 │ │ │ │ ldr r1, [pc, #1512] @ 2989cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r3, [pc, #1496] @ 2989d0 │ │ │ │ - and r2, r4, #15 │ │ │ │ + and r2, r7, #15 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 297a48 │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1464] @ 2989d4 │ │ │ │ ldr r1, [pc, #1464] @ 2989d8 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1440] @ 2989dc │ │ │ │ ldr r1, [pc, #1440] @ 2989e0 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1416] @ 2989e4 │ │ │ │ ldr r1, [pc, #1416] @ 2989e8 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1392] @ 2989ec │ │ │ │ ldr r1, [pc, #1392] @ 2989f0 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1368] @ 2989f4 │ │ │ │ ldr r1, [pc, #1368] @ 2989f8 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1344] @ 2989fc │ │ │ │ ldr r1, [pc, #1344] @ 298a00 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1320] @ 298a04 │ │ │ │ ldr r1, [pc, #1320] @ 298a08 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1296] @ 298a0c │ │ │ │ ldr r1, [pc, #1296] @ 298a10 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1272] @ 298a14 │ │ │ │ ldr r1, [pc, #1272] @ 298a18 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1248] @ 298a1c │ │ │ │ ldr r1, [pc, #1248] @ 298a20 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1224] @ 298a24 │ │ │ │ ldr r1, [pc, #1224] @ 298a28 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1200] @ 298a2c │ │ │ │ ldr r1, [pc, #1200] @ 298a30 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #31 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ ldr r2, [pc, #1172] @ 298a34 │ │ │ │ ldr r1, [pc, #1172] @ 298a38 │ │ │ │ and r3, r3, #31 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297e40 │ │ │ │ ldr r2, [pc, #1144] @ 298a3c │ │ │ │ ldr r1, [pc, #1144] @ 298a40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ + str r7, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1124] @ 298a44 │ │ │ │ ldr r1, [pc, #1124] @ 298a48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ + str r7, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #1104] @ 298a4c │ │ │ │ ldr r1, [pc, #1104] @ 298a50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - str r4, [sp] │ │ │ │ + str r7, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ - and r1, r4, #7 │ │ │ │ - and r4, r4, #136 @ 0x88 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ + and r1, r7, #7 │ │ │ │ + and r7, r7, #136 @ 0x88 │ │ │ │ and r3, r3, #7 │ │ │ │ - cmp r4, #128 @ 0x80 │ │ │ │ + cmp r7, #128 @ 0x80 │ │ │ │ add r3, r3, #16 │ │ │ │ add r1, r1, #16 │ │ │ │ beq 298734 │ │ │ │ bhi 298710 │ │ │ │ - cmp r4, #0 │ │ │ │ + cmp r7, #0 │ │ │ │ beq 298750 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 298a54 │ │ │ │ ldr r1, [pc, #1036] @ 298a58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - and r2, r4, #15 │ │ │ │ + and r2, r7, #15 │ │ │ │ add r2, r2, #16 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #1004] @ 298a5c │ │ │ │ ldr r2, [pc, #1004] @ 298a60 │ │ │ │ and r3, r3, #15 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - and r3, r4, #15 │ │ │ │ + and r3, r7, #15 │ │ │ │ lsl r3, r3, #1 │ │ │ │ add r2, r3, #1 │ │ │ │ stmib sp, {r2, r3} │ │ │ │ - lsr ip, r4, #3 │ │ │ │ + lsr ip, r7, #3 │ │ │ │ ldr r2, [pc, #960] @ 298a64 │ │ │ │ ldr r1, [pc, #960] @ 298a68 │ │ │ │ and ip, ip, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, ip, #1 │ │ │ │ str ip, [sp] │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r1, r4, #5 │ │ │ │ - and r2, r4, #15 │ │ │ │ + lsr r1, r7, #5 │ │ │ │ + and r2, r7, #15 │ │ │ │ and r1, r1, #16 │ │ │ │ eor r1, r1, r2 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #912] @ 298a6c │ │ │ │ ldr r1, [pc, #912] @ 298a70 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #884] @ 298a74 │ │ │ │ ldr r1, [pc, #884] @ 298a78 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - cmp r4, #136 @ 0x88 │ │ │ │ + cmp r7, #136 @ 0x88 │ │ │ │ bne 297a48 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #856] @ 298a7c │ │ │ │ ldr r1, [pc, #856] @ 298a80 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ @@ -362632,15 +362632,15 @@ │ │ │ │ ldr r2, [pc, #816] @ 298a8c │ │ │ │ ldr r1, [pc, #816] @ 298a90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ bl 139134 <__stack_chk_fail@plt> │ │ │ │ - tst r4, #256 @ 0x100 │ │ │ │ + tst r7, #256 @ 0x100 │ │ │ │ bne 297a48 │ │ │ │ ldr r2, [pc, #788] @ 298a94 │ │ │ │ ldr r1, [pc, #788] @ 298a98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ and r3, r3, #15 │ │ │ │ blx sl │ │ │ │ @@ -362659,15 +362659,15 @@ │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #736] @ 298aac │ │ │ │ cmp r3, r2 │ │ │ │ beq 298bb4 │ │ │ │ cmp r3, #384 @ 0x180 │ │ │ │ bne 297a48 │ │ │ │ ldr r2, [pc, #720] @ 298ab0 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 297a48 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -362681,18 +362681,18 @@ │ │ │ │ eorseq r8, fp, ip, lsl r1 │ │ │ │ @ instruction: 0x00308ff4 │ │ │ │ @ instruction: 0x00308bfc │ │ │ │ eorseq r8, r0, r4, asr #23 │ │ │ │ eorseq r8, r0, ip, lsr #31 │ │ │ │ eorseq r8, r0, ip, lsr #31 │ │ │ │ eorseq r5, pc, r0, lsr r2 @ │ │ │ │ - mlaseq r0, ip, fp, r8 │ │ │ │ - eorseq r8, r0, ip, ror fp │ │ │ │ - eorseq r8, r0, r0, asr fp │ │ │ │ - eorseq r8, r0, ip, lsr fp │ │ │ │ + mlaseq r0, r8, fp, r8 │ │ │ │ + eorseq r8, r0, r8, ror fp │ │ │ │ + eorseq r8, r0, ip, asr #22 │ │ │ │ + eorseq r8, r0, r8, lsr fp │ │ │ │ eorseq r8, r0, r8, lsr #22 │ │ │ │ eorseq r8, r0, r8, lsr #22 │ │ │ │ eorseq r8, r0, ip, lsr #28 │ │ │ │ eorseq r8, r0, r0, lsr lr │ │ │ │ mlaseq r0, r8, sl, r8 │ │ │ │ eorseq r8, r0, ip, lsr sl │ │ │ │ mlaseq fp, r0, lr, r7 │ │ │ │ @@ -362728,18 +362728,18 @@ │ │ │ │ eorseq r8, r0, r8, ror #17 │ │ │ │ @ instruction: 0x003088bc │ │ │ │ eorseq r8, r0, ip, lsr #16 │ │ │ │ mlaseq r0, ip, r7, r8 │ │ │ │ eorseq r8, r0, r4, asr r7 │ │ │ │ eorseq r8, r0, ip, lsl #22 │ │ │ │ eorseq r8, r0, r0, lsl #15 │ │ │ │ - eorseq r8, r0, r4, lsl #15 │ │ │ │ - eorseq r8, r0, r8, ror #14 │ │ │ │ - eorseq r8, r0, r4, ror r7 │ │ │ │ - eorseq r8, r0, ip, asr #14 │ │ │ │ + eorseq r8, r0, r0, lsl #15 │ │ │ │ + eorseq r8, r0, r4, ror #14 │ │ │ │ + eorseq r8, r0, r0, ror r7 │ │ │ │ + eorseq r8, r0, r8, asr #14 │ │ │ │ @ instruction: 0x00308ab8 │ │ │ │ eorseq r8, r0, r4, lsr #21 │ │ │ │ eorseq lr, r2, ip, ror #23 │ │ │ │ eorseq r8, r0, ip, asr #20 │ │ │ │ eorseq r8, r0, r0, asr #14 │ │ │ │ eorseq r8, r0, r4, asr #14 │ │ │ │ eorseq r8, r0, r4, lsr #13 │ │ │ │ @@ -362873,50 +362873,50 @@ │ │ │ │ eorseq r7, r0, r4, lsr #18 │ │ │ │ eorseq r7, r0, r8, lsl #24 │ │ │ │ eorseq r7, r0, ip, lsl #18 │ │ │ │ eorseq r7, r0, r4, asr #23 │ │ │ │ @ instruction: 0x00307ad8 │ │ │ │ @ instruction: 0x00307bb0 │ │ │ │ eorseq r7, r0, r0, asr #21 │ │ │ │ - lsr r4, r4, #4 │ │ │ │ - ands r4, r4, #7 │ │ │ │ + lsr r7, r7, #4 │ │ │ │ + ands r7, r7, #7 │ │ │ │ beq 298be0 │ │ │ │ - cmp r4, #1 │ │ │ │ + cmp r7, #1 │ │ │ │ bne 297a48 │ │ │ │ ldr r2, [pc, #-156] @ 298ab4 │ │ │ │ ldr r1, [pc, #-156] @ 298ab8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ ldr r3, [pc, #-172] @ 298abc │ │ │ │ - lsr r2, r4, #2 │ │ │ │ + lsr r2, r7, #2 │ │ │ │ ldr r1, [pc, #-176] @ 298ac0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #32 │ │ │ │ and r2, r2, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r3, r2 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r4, r4, #4 │ │ │ │ - ands r4, r4, #7 │ │ │ │ + lsr r7, r7, #4 │ │ │ │ + ands r7, r7, #7 │ │ │ │ beq 298cb8 │ │ │ │ - cmp r4, #1 │ │ │ │ + cmp r7, #1 │ │ │ │ bne 297a48 │ │ │ │ ldr r2, [pc, #-224] @ 298ac4 │ │ │ │ ldr r1, [pc, #-224] @ 298ac8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r4, r4, #4 │ │ │ │ - ands r4, r4, #7 │ │ │ │ + lsr r7, r7, #4 │ │ │ │ + ands r7, r7, #7 │ │ │ │ beq 298bf8 │ │ │ │ - cmp r4, #1 │ │ │ │ + cmp r7, #1 │ │ │ │ bne 297a48 │ │ │ │ ldr r2, [pc, #-260] @ 298acc │ │ │ │ ldr r1, [pc, #-260] @ 298ad0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ @@ -362976,16 +362976,16 @@ │ │ │ │ b 297a68 │ │ │ │ ldr r2, [pc, #-420] @ 298b1c │ │ │ │ ldr r1, [pc, #-420] @ 298b20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ │ b 297a68 │ │ │ │ - lsr r3, r4, #4 │ │ │ │ - tst r4, #1 │ │ │ │ + lsr r3, r7, #4 │ │ │ │ + tst r7, #1 │ │ │ │ and r3, r3, #31 │ │ │ │ bne 298cf8 │ │ │ │ ldr r2, [pc, #-452] @ 298b24 │ │ │ │ ldr r1, [pc, #-452] @ 298b28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ blx sl │ │ │ ├── readelf --wide --decompress --hex-dump=.gnu_debuglink {} │ │ │ │ @@ -1,7 +1,7 @@ │ │ │ │ │ │ │ │ Hex dump of section '.gnu_debuglink': │ │ │ │ - 0x00000000 30376439 65613334 62646365 62643132 07d9ea34bdcebd12 │ │ │ │ - 0x00000010 33643166 37313639 37623864 34396464 3d1f71697b8d49dd │ │ │ │ - 0x00000020 32646635 62342e64 65627567 00000000 2df5b4.debug.... │ │ │ │ - 0x00000030 4523e090 E#.. │ │ │ │ + 0x00000000 35313931 34353365 33383463 63316663 5191453e384cc1fc │ │ │ │ + 0x00000010 36633833 33306432 64613162 61616332 6c8330d2da1baac2 │ │ │ │ + 0x00000020 30376161 34302e64 65627567 00000000 07aa40.debug.... │ │ │ │ + 0x00000030 085a6dd2 .Zm. │ │ ├── ./usr/bin/qemu-system-or1k │ │ │┄ File has been modified after NT_GNU_BUILD_ID has been applied. │ │ │ ├── readelf --wide --program-header {} │ │ │ │ @@ -1,23 +1,23 @@ │ │ │ │ │ │ │ │ Elf file type is DYN (Position-Independent Executable file) │ │ │ │ Entry point 0x1e9420 │ │ │ │ There are 11 program headers, starting at offset 52 │ │ │ │ │ │ │ │ Program Headers: │ │ │ │ Type Offset VirtAddr PhysAddr FileSiz MemSiz Flg Align │ │ │ │ - ARM_EXIDX 0x97367c 0x0097367c 0x0097367c 0x00008 0x00008 R 0x4 │ │ │ │ + ARM_EXIDX 0x97366c 0x0097366c 0x0097366c 0x00008 0x00008 R 0x4 │ │ │ │ PHDR 0x000034 0x00000034 0x00000034 0x00160 0x00160 R 0x4 │ │ │ │ INTERP 0x0001b8 0x000001b8 0x000001b8 0x00013 0x00013 R 0x1 │ │ │ │ [Requesting program interpreter: /lib/ld-linux.so.3] │ │ │ │ - LOAD 0x000000 0x00000000 0x00000000 0x9736a8 0x9736a8 R E 0x10000 │ │ │ │ + LOAD 0x000000 0x00000000 0x00000000 0x973698 0x973698 R E 0x10000 │ │ │ │ LOAD 0x97c2e8 0x0098c2e8 0x0098c2e8 0x12e788 0x154a4c RW 0x10000 │ │ │ │ DYNAMIC 0x9fb224 0x00a0b224 0x00a0b224 0x001e0 0x001e0 RW 0x4 │ │ │ │ NOTE 0x000194 0x00000194 0x00000194 0x00024 0x00024 R 0x4 │ │ │ │ - NOTE 0x973688 0x00973688 0x00973688 0x00020 0x00020 R 0x4 │ │ │ │ + NOTE 0x973678 0x00973678 0x00973678 0x00020 0x00020 R 0x4 │ │ │ │ TLS 0x97c2e8 0x0098c2e8 0x0098c2e8 0x00000 0x002c8 R 0x8 │ │ │ │ GNU_STACK 0x000000 0x00000000 0x00000000 0x00000 0x00000 RW 0x10 │ │ │ │ GNU_RELRO 0x97c2e8 0x0098c2e8 0x0098c2e8 0x83d18 0x83d18 R 0x1 │ │ │ │ │ │ │ │ Section to Segment mapping: │ │ │ │ Segment Sections... │ │ │ │ 00 .ARM.exidx │ │ │ ├── readelf --wide --sections {} │ │ │ │ @@ -10,20 +10,20 @@ │ │ │ │ [ 5] .dynstr STRTAB 0007a804 07a804 0966de 00 A 0 0 1 │ │ │ │ [ 6] .gnu.version VERSYM 00110ee2 110ee2 00a566 02 A 4 0 2 │ │ │ │ [ 7] .gnu.version_r VERNEED 0011b448 11b448 000400 00 A 5 20 4 │ │ │ │ [ 8] .rel.dyn REL 0011b848 11b848 0c3590 08 A 4 0 4 │ │ │ │ [ 9] .rel.plt REL 001dedd8 1dedd8 001ec0 08 AI 4 23 4 │ │ │ │ [10] .init PROGBITS 001e0c98 1e0c98 00000c 00 AX 0 0 4 │ │ │ │ [11] .plt PROGBITS 001e0ca4 1e0ca4 002e34 04 AX 0 0 4 │ │ │ │ - [12] .text PROGBITS 001e3ae0 1e3ae0 624ff4 00 AX 0 0 16 │ │ │ │ - [13] .fini PROGBITS 00808ad4 808ad4 000008 00 AX 0 0 4 │ │ │ │ - [14] .rodata PROGBITS 00808ae0 808ae0 16ab9c 00 A 0 0 8 │ │ │ │ - [15] .ARM.exidx ARM_EXIDX 0097367c 97367c 000008 00 AL 12 0 4 │ │ │ │ - [16] .eh_frame PROGBITS 00973684 973684 000004 00 A 0 0 4 │ │ │ │ - [17] .note.ABI-tag NOTE 00973688 973688 000020 00 A 0 0 4 │ │ │ │ + [12] .text PROGBITS 001e3ae0 1e3ae0 624fe4 00 AX 0 0 16 │ │ │ │ + [13] .fini PROGBITS 00808ac4 808ac4 000008 00 AX 0 0 4 │ │ │ │ + [14] .rodata PROGBITS 00808ad0 808ad0 16ab9c 00 A 0 0 8 │ │ │ │ + [15] .ARM.exidx ARM_EXIDX 0097366c 97366c 000008 00 AL 12 0 4 │ │ │ │ + [16] .eh_frame PROGBITS 00973674 973674 000004 00 A 0 0 4 │ │ │ │ + [17] .note.ABI-tag NOTE 00973678 973678 000020 00 A 0 0 4 │ │ │ │ [18] .tbss NOBITS 0098c2e8 97c2e8 0002c8 00 WAT 0 0 8 │ │ │ │ [19] .init_array INIT_ARRAY 0098c2e8 97c2e8 00065c 04 WA 0 0 4 │ │ │ │ [20] .fini_array FINI_ARRAY 0098c944 97c944 000004 04 WA 0 0 4 │ │ │ │ [21] .data.rel.ro PROGBITS 0098c948 97c948 07e8dc 00 WA 0 0 8 │ │ │ │ [22] .dynamic DYNAMIC 00a0b224 9fb224 0001e0 08 WA 5 0 4 │ │ │ │ [23] .got PROGBITS 00a0b404 9fb404 004bf8 04 WA 0 0 4 │ │ │ │ [24] .data PROGBITS 00a10000 a00000 0aaa70 00 WA 0 0 8 │ │ │ ├── readelf --wide --symbols {} │ │ │ │ @@ -1040,241 +1040,241 @@ │ │ │ │ 1036: 00000000 0 FUNC GLOBAL DEFAULT UND gnutls_deinit@GNUTLS_3_4 (10) │ │ │ │ 1037: 00000000 0 FUNC GLOBAL DEFAULT UND g_source_set_callback │ │ │ │ 1038: 00000000 0 FUNC GLOBAL DEFAULT UND __pthread_unregister_cancel@GLIBC_2.34 (18) │ │ │ │ 1039: 00000000 0 FUNC GLOBAL DEFAULT UND g_memory_output_stream_new_resizable │ │ │ │ 1040: 00adf950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_FIRMWARE_DSTATE │ │ │ │ 1041: 00468678 28 FUNC GLOBAL DEFAULT 12 cpr_is_incoming │ │ │ │ 1042: 00aadb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_SET_EVENT │ │ │ │ - 1043: 00648f94 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ + 1043: 00648f84 200 FUNC GLOBAL DEFAULT 12 blk_new_with_bs │ │ │ │ 1044: 00a1e0f8 36 OBJECT GLOBAL DEFAULT 24 qemu_device_opts │ │ │ │ - 1045: 0061b69c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ + 1045: 0061b68c 40 FUNC GLOBAL DEFAULT 12 bdrv_co_leave │ │ │ │ 1046: 00adfcf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_DSTATE │ │ │ │ 1047: 00ab5bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_EVENT │ │ │ │ 1048: 00abac60 4 OBJECT GLOBAL DEFAULT 25 syminfos │ │ │ │ 1049: 00a16184 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_le │ │ │ │ 1050: 00ade5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DONE_DSTATE │ │ │ │ - 1051: 00717570 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ - 1052: 00611c0c 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ - 1053: 0079a2b8 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ + 1051: 00717560 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Version │ │ │ │ + 1052: 00611bfc 524 FUNC GLOBAL DEFAULT 12 qmp_query_jobs │ │ │ │ + 1053: 0079a2a8 260 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions_members │ │ │ │ 1054: 00adf148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MER_DSTATE │ │ │ │ 1055: 00ae0212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_DSTATE │ │ │ │ 1056: 00aab600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_TIME_EVENT │ │ │ │ 1057: 009ead60 12 OBJECT GLOBAL DEFAULT 21 ObjectType_lookup │ │ │ │ 1058: 00adf7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_DSTATE │ │ │ │ - 1059: 0071af84 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ + 1059: 0071af74 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_set_iothread_arg_members │ │ │ │ 1060: 0021b110 252 FUNC GLOBAL DEFAULT 12 float32_to_uint32_scalbn │ │ │ │ 1061: 00ae0418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_CHANGE_PARENT_DSTATE │ │ │ │ 1062: 00adf37c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_DSTATE │ │ │ │ 1063: 00ab5c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_EVENT │ │ │ │ - 1064: 00781c08 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ + 1064: 00781bf8 328 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult_members │ │ │ │ 1065: 00aa81f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SIN_EVENT │ │ │ │ - 1066: 0077778c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ + 1066: 0077777c 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ObjectOptions_base_members │ │ │ │ 1067: 00aded10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_SET_LEDSTATE_DSTATE │ │ │ │ 1068: 00354c58 724 FUNC GLOBAL DEFAULT 12 pci_device_route_intx_to_irq │ │ │ │ - 1069: 00727e54 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ + 1069: 00727e44 312 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase │ │ │ │ 1070: 00aae08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MATCH_EVENT │ │ │ │ - 1071: 007cac58 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ + 1071: 007cac48 80 FUNC GLOBAL DEFAULT 12 flush_idcache_range │ │ │ │ 1072: 00adec0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_DSTATE │ │ │ │ 1073: 00adfff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_SEND_MESSAGE_DSTATE │ │ │ │ 1074: 00ab6f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_READ_EVENT │ │ │ │ 1075: 00ade744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_DSTATE │ │ │ │ - 1076: 00572e1c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ - 1077: 007acf70 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ + 1076: 00572e0c 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data │ │ │ │ + 1077: 007acf60 780 FUNC GLOBAL DEFAULT 12 visit_type_enum │ │ │ │ 1078: 00ab3414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HCCA_READ_ERROR_EVENT │ │ │ │ 1079: 00ab9930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_EVENT │ │ │ │ - 1080: 00711784 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ + 1080: 00711774 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase │ │ │ │ 1081: 009e802c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_nullptr │ │ │ │ 1082: 00ab84fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_EVENT │ │ │ │ 1083: 00adf13c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR1_DSTATE │ │ │ │ 1084: 00adf706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_DSTATE │ │ │ │ 1085: 00aa77f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_READ_EVENT │ │ │ │ 1086: 003ad370 5844 FUNC GLOBAL DEFAULT 12 sdhci_common_realize │ │ │ │ - 1087: 00652aa4 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ + 1087: 00652a94 40 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap_locked │ │ │ │ 1088: 00ab18dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_WRITE_EVENT │ │ │ │ 1089: 00adf33c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSI_INIT_FAIL_DSTATE │ │ │ │ 1090: 00aa84c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_READ_IO_EVENT │ │ │ │ 1091: 00ab22c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_STOP_EVENT │ │ │ │ 1092: 0044fdc4 148 FUNC GLOBAL DEFAULT 12 qmp_x_exit_preconfig │ │ │ │ 1093: 00aadbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_EVENT │ │ │ │ 1094: 00adf8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_SGE_DSTATE │ │ │ │ - 1095: 00701d90 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ - 1096: 005728dc 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ - 1097: 00774e7c 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ + 1095: 00701d80 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo │ │ │ │ + 1096: 005728cc 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data_ra │ │ │ │ + 1097: 00774e6c 112 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties_members │ │ │ │ 1098: 00adfc28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_DSTATE │ │ │ │ 1099: 0047b920 20 FUNC GLOBAL DEFAULT 12 multifd_send_channel_created │ │ │ │ 1100: 00adec36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_DUMP_DSTATE │ │ │ │ 1101: 00aadddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_WRITE_EVENT │ │ │ │ 1102: 0043bae8 232 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_loop │ │ │ │ - 1103: 007159dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ + 1103: 007159cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS │ │ │ │ 1104: 00ade9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_READ_DSTATE │ │ │ │ 1105: 00ae01e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_DSTATE │ │ │ │ 1106: 0027d950 60 FUNC GLOBAL DEFAULT 12 acpi_table_add │ │ │ │ - 1107: 00791eb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ + 1107: 00791ea4 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceClass │ │ │ │ 1108: 00ae01a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DISCARD_RANGE_DSTATE │ │ │ │ 1109: 00adf2f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_DSTATE │ │ │ │ 1110: 00aa7174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_REALIZE_EVENT │ │ │ │ - 1111: 00564518 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ + 1111: 00564508 84 FUNC GLOBAL DEFAULT 12 tb_set_jmp_target │ │ │ │ 1112: 003612f4 620 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_reset │ │ │ │ 1113: 004d3554 52 FUNC GLOBAL DEFAULT 12 accel_blocker_init │ │ │ │ - 1114: 00755bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ - 1115: 0051cbdc 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ - 1116: 006f0618 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ + 1114: 00755bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannel │ │ │ │ + 1115: 0051cbd0 204 FUNC GLOBAL DEFAULT 12 virtio_error │ │ │ │ + 1116: 006f0608 172 FUNC GLOBAL DEFAULT 12 qmp_qom_set │ │ │ │ 1117: 00aaf008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_EVENT │ │ │ │ - 1118: 0066c170 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ + 1118: 0066c160 900 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_dump │ │ │ │ 1119: 00aa9428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_VIA_EVENT │ │ │ │ - 1120: 005a83b4 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ + 1120: 005a83a4 560 FUNC GLOBAL DEFAULT 12 tcg_temp_new_internal │ │ │ │ 1121: 0023f3c0 244 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_render │ │ │ │ 1122: 00adff32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_ADD_STATUS_DSTATE │ │ │ │ 1123: 00abc574 1 OBJECT GLOBAL DEFAULT 25 qtest_allowed │ │ │ │ - 1124: 00542bbc 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ - 1125: 007883dc 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ + 1124: 00542bb0 396 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_ptr │ │ │ │ + 1125: 007883cc 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail_members │ │ │ │ 1126: 00aa4778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_PAM_CHECK_EVENT │ │ │ │ 1127: 00adef76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_DSTATE │ │ │ │ - 1128: 0077c950 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ + 1128: 0077c940 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_shutdown │ │ │ │ 1129: 00ab180c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE16_EVENT │ │ │ │ - 1130: 00576584 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ + 1130: 00576574 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_be_mmu │ │ │ │ 1131: 00adfb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_NEXT_DSTATE │ │ │ │ 1132: 00ae06f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATUS_DSTATE │ │ │ │ 1133: 00ae0186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_DSTATE │ │ │ │ - 1134: 00749508 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ - 1135: 00793504 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ + 1134: 007494f8 572 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions_members │ │ │ │ + 1135: 007934f4 244 FUNC GLOBAL DEFAULT 12 visit_type_PciInfoList │ │ │ │ 1136: 00adf556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_DSTATE │ │ │ │ - 1137: 006eec98 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ + 1137: 006eec88 760 FUNC GLOBAL DEFAULT 12 qemu_chr_open_fd │ │ │ │ 1138: 00ae0080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_DSTATE │ │ │ │ 1139: 0048cea4 200 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_blocked │ │ │ │ 1140: 002f7dd4 100 FUNC GLOBAL DEFAULT 12 pvpanic_setup_io │ │ │ │ 1141: 00ade71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_HANDSHAKE_TIMER_CB_DSTATE │ │ │ │ 1142: 00ab7638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_ABS_EVENT │ │ │ │ 1143: 0043b804 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_reset │ │ │ │ 1144: 00311e40 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip4_info │ │ │ │ 1145: 00aaa62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_EISR_READ_EVENT │ │ │ │ 1146: 00aa82f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_READ_EVENT │ │ │ │ 1147: 00299e74 168 FUNC GLOBAL DEFAULT 12 hmp_info_kvm │ │ │ │ - 1148: 0064c340 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ + 1148: 0064c330 188 FUNC GLOBAL DEFAULT 12 block_copy_set_speed │ │ │ │ 1149: 0047f188 40 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_free │ │ │ │ - 1150: 007c7fec 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ + 1150: 007c7fdc 196 FUNC GLOBAL DEFAULT 12 urshift │ │ │ │ 1151: 00aa6600 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_EVENT │ │ │ │ 1152: 00adf6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_READ_DSTATE │ │ │ │ 1153: 00adfc42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_DSTATE │ │ │ │ 1154: 00ab3bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_EVENT │ │ │ │ - 1155: 0054c2ac 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ + 1155: 0054c29c 556 FUNC GLOBAL DEFAULT 12 ram_block_format │ │ │ │ 1156: 00adee22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SEND_SGI_DSTATE │ │ │ │ 1157: 00994934 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_audiodev │ │ │ │ 1158: 00aaa72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_DIR_WRITE_EVENT │ │ │ │ 1159: 002689e0 3056 FUNC GLOBAL DEFAULT 12 start_auth_sasl │ │ │ │ 1160: 00ae0608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_DSTATE │ │ │ │ 1161: 00aabf50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_WRITE_EVENT │ │ │ │ 1162: 00ab5794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QUERY_DIRTY_RATE_INFO_EVENT │ │ │ │ 1163: 001eb97c 80 FUNC GLOBAL DEFAULT 12 cpu_get_free_index │ │ │ │ - 1164: 0076de90 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ + 1164: 0076de80 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_FAILOVER_NEGOTIATED_arg_members │ │ │ │ 1165: 00adf79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_ABORT_DSTATE │ │ │ │ 1166: 00aa9dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_EVENT │ │ │ │ 1167: 00aae2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 1168: 00adf75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_REQ_DSTATE │ │ │ │ 1169: 00adfeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_MAP_DSTATE │ │ │ │ 1170: 00ab95a4 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_misc_trace_events_trace_events │ │ │ │ 1171: 00a17624 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_le │ │ │ │ 1172: 00aded36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 1173: 00429060 132 FUNC GLOBAL DEFAULT 12 audio_init_audiodevs │ │ │ │ 1174: 00ade4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_HMP_COMMAND_DSTATE │ │ │ │ - 1175: 007738cc 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ + 1175: 007738bc 268 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties_members │ │ │ │ 1176: 00aa9764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_RESET_KEYBOARD_EVENT │ │ │ │ 1177: 004d1ce8 144 FUNC GLOBAL DEFAULT 12 qmp_replay_delete_break │ │ │ │ - 1178: 007b3c4c 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ - 1179: 0075e514 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ + 1178: 007b3c3c 196 FUNC GLOBAL DEFAULT 12 qstring_is_equal │ │ │ │ + 1179: 0075e504 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_colo_lost_heartbeat │ │ │ │ 1180: 00aa84f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_BLIT_EVENT │ │ │ │ 1181: 002f5fe0 232 FUNC GLOBAL DEFAULT 12 ipack_device_find │ │ │ │ - 1182: 007bab4c 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ - 1183: 00952fd8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ + 1182: 007bab3c 76 FUNC GLOBAL DEFAULT 12 socket_set_cork │ │ │ │ + 1183: 00952fc8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNS │ │ │ │ 1184: 00adf2c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_MULTICAST_DSTATE │ │ │ │ 1185: 00adfc30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_DSTATE │ │ │ │ - 1186: 00624e9c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ + 1186: 00624e8c 68 FUNC GLOBAL DEFAULT 12 bdrv_replace_node │ │ │ │ 1187: 00ae00a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_DSTATE │ │ │ │ 1188: 00ab9cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_YANK_EVENT │ │ │ │ - 1189: 00713a4c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ + 1189: 00713a3c 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat_members │ │ │ │ 1190: 00292c58 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in │ │ │ │ - 1191: 00775e90 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ - 1192: 007078b0 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ + 1191: 00775e80 388 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties_members │ │ │ │ + 1192: 007078a0 228 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge_members │ │ │ │ 1193: 00ab8ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_EVENT │ │ │ │ - 1194: 0054ec48 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ + 1194: 0054ec38 296 FUNC GLOBAL DEFAULT 12 address_space_read_full │ │ │ │ 1195: 00adea96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_NEW_FRAME_DSTATE │ │ │ │ 1196: 00ae027e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_DSTATE │ │ │ │ - 1197: 005c8ff4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ + 1197: 005c8fe4 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i32 │ │ │ │ 1198: 00ade46e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_run_state_c │ │ │ │ - 1199: 00785220 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ + 1199: 00785210 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper_members │ │ │ │ 1200: 004d2360 4 FUNC GLOBAL DEFAULT 12 semihosting_arg_fallback │ │ │ │ 1201: 00427cdc 288 FUNC GLOBAL DEFAULT 12 audio_generic_read │ │ │ │ 1202: 00220500 336 FUNC GLOBAL DEFAULT 12 uint16_to_float32_scalbn │ │ │ │ 1203: 0021f3fc 616 FUNC GLOBAL DEFAULT 12 int128_to_float128 │ │ │ │ - 1204: 00570970 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ - 1205: 0075d4b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ + 1204: 00570960 196 FUNC GLOBAL DEFAULT 12 tlb_vaddr_to_host │ │ │ │ + 1205: 0075d4a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_capabilities │ │ │ │ 1206: 00a15290 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup16 │ │ │ │ - 1207: 005e9f8c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ + 1207: 005e9f7c 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt │ │ │ │ 1208: 00ade5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_FLUSH_DSTATE │ │ │ │ - 1209: 0069c6ec 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ + 1209: 0069c6dc 564 FUNC GLOBAL DEFAULT 12 throttle_group_co_io_limits_intercept │ │ │ │ 1210: 00ae0156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_START_DSTATE │ │ │ │ 1211: 003d4078 8 FUNC GLOBAL DEFAULT 12 usb_ehci_finalize │ │ │ │ 1212: 00adf0a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_WRITE_DSTATE │ │ │ │ 1213: 00ab7698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_USERNAME_EVENT │ │ │ │ 1214: 002d9e18 272 FUNC GLOBAL DEFAULT 12 vga_init_io │ │ │ │ 1215: 00aa8d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_CMD_EVENT │ │ │ │ 1216: 00aa9ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVGC_BACKLOG_OP_EVENT │ │ │ │ 1217: 00ade53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_SETUP_CDROM_DSTATE │ │ │ │ - 1218: 006fdb6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ - 1219: 0057ae4c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ - 1220: 0078b6ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 1218: 006fdb5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVdi │ │ │ │ + 1219: 0057ae3c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_release_virq │ │ │ │ + 1220: 0078b6dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioPerDirectionOptions │ │ │ │ 1221: 002a62cc 148 FUNC GLOBAL DEFAULT 12 qdev_prop_set_chr │ │ │ │ - 1222: 006fba00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ + 1222: 006fb9f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshot │ │ │ │ 1223: 004c8144 364 FUNC GLOBAL DEFAULT 12 tap_fd_set_offload │ │ │ │ 1224: 00aadaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_ICS_EVENT │ │ │ │ 1225: 00aba3b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_OPTIONAL_EVENT │ │ │ │ - 1226: 005e3c54 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ + 1226: 005e3c44 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func │ │ │ │ 1227: 00456da0 176 FUNC GLOBAL DEFAULT 12 qemu_fdt_nop_node │ │ │ │ 1228: 00ade97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_TIMER_EXPIRED_DSTATE │ │ │ │ - 1229: 007df364 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ + 1229: 007df354 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_aio │ │ │ │ 1230: 00ae0332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_ADD_MEMSLOT_DSTATE │ │ │ │ 1231: 00aab920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_READ_EVENT │ │ │ │ 1232: 0034c808 112 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_unmap │ │ │ │ - 1233: 007a5910 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ + 1233: 007a5900 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_reload │ │ │ │ 1234: 00ab419c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_EVENT │ │ │ │ - 1235: 005b087c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ + 1235: 005b086c 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i32 │ │ │ │ 1236: 00aa4c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_GETLENGTH_EVENT │ │ │ │ - 1237: 0075d0bc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ + 1237: 0075d0ac 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_capabilities │ │ │ │ 1238: 00ab5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_WRITE_EVENT │ │ │ │ 1239: 00ade7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_LOADING_DSTATE │ │ │ │ 1240: 00ab17ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_READ_DATAPORT_EVENT │ │ │ │ - 1241: 0065303c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ + 1241: 0065302c 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_persistence │ │ │ │ 1242: 00aadc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PROTOCOLS_EVENT │ │ │ │ 1243: 0027da5c 188 FUNC GLOBAL DEFAULT 12 acpi_send_event │ │ │ │ 1244: 00ade99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_READ_DSTATE │ │ │ │ 1245: 00aba064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MICE_EVENT │ │ │ │ - 1246: 006bc044 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ + 1246: 006bc034 1664 FUNC GLOBAL DEFAULT 12 qed_check │ │ │ │ 1247: 00aa9794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_EVENT_EVENT │ │ │ │ 1248: 00ab0a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_CMD_EVENT │ │ │ │ 1249: 00adff9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_RESET_ENTER_DSTATE │ │ │ │ - 1250: 00740634 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ + 1250: 00740624 368 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant │ │ │ │ 1251: 00354b6c 108 FUNC GLOBAL DEFAULT 12 pci_allocate_irq │ │ │ │ 1252: 00aa6c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_EVENT │ │ │ │ 1253: 00aded4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_DSTATE │ │ │ │ 1254: 0024bfa4 548 FUNC GLOBAL DEFAULT 12 vnc_framebuffer_update │ │ │ │ 1255: 00adec60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_AUX_DSTATE │ │ │ │ 1256: 00ab7ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ 1257: 00adf8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_FRAME_DSTATE │ │ │ │ - 1258: 00628268 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ + 1258: 00628258 60 FUNC GLOBAL DEFAULT 12 job_lock │ │ │ │ 1259: 00ab6434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_EVENT │ │ │ │ 1260: 00aaa3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_DISCARD_EVENT │ │ │ │ - 1261: 00763e78 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ + 1261: 00763e68 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_delete │ │ │ │ 1262: 00adecb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_DSTATE │ │ │ │ 1263: 0036a6e4 212 FUNC GLOBAL DEFAULT 12 scsi_req_unref │ │ │ │ 1264: 009e9e60 12 OBJECT GLOBAL DEFAULT 21 QAuthZListFormat_lookup │ │ │ │ 1265: 00adec70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_DSTATE │ │ │ │ - 1266: 0077ae80 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ + 1266: 0077ae70 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SHUTDOWN_arg_members │ │ │ │ 1267: 00aa6c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_UNREALIZE_EVENT │ │ │ │ 1268: 00aa9e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SOURCES_EVENT │ │ │ │ - 1269: 0051adcc 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ + 1269: 0051adc0 348 FUNC GLOBAL DEFAULT 12 virtio_reset │ │ │ │ 1270: 00232c68 304 FUNC GLOBAL DEFAULT 12 hmp_qom_list │ │ │ │ 1271: 00aa552c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_INIT_ERR_EVENT │ │ │ │ 1272: 00adfbb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_DSTATE │ │ │ │ 1273: 00aab430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_INSTANCE_INIT_EVENT │ │ │ │ 1274: 009ea4e8 12 OBJECT GLOBAL DEFAULT 21 PCIELinkWidth_lookup │ │ │ │ 1275: 00aba190 4 OBJECT GLOBAL DEFAULT 24 bql_mutex_lock_func │ │ │ │ 1276: 0029906c 224 FUNC GLOBAL DEFAULT 12 rom_ptr │ │ │ │ @@ -1284,226 +1284,226 @@ │ │ │ │ 1280: 00adea4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_HARD_RESET_DSTATE │ │ │ │ 1281: 00ae0d0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_DSTATE │ │ │ │ 1282: 002372a0 232 FUNC GLOBAL DEFAULT 12 dpy_gl_update │ │ │ │ 1283: 00adf886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_DSTATE │ │ │ │ 1284: 00adeddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_FAULT_DSTATE │ │ │ │ 1285: 003ff7cc 84 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_cleanup │ │ │ │ 1286: 00311dd8 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l5_hdr_offset │ │ │ │ - 1287: 00620a7c 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ - 1288: 007fadb0 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ - 1289: 0064538c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ - 1290: 00736e1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ + 1287: 00620a6c 1232 FUNC GLOBAL DEFAULT 12 bdrv_open_backing_file │ │ │ │ + 1288: 007fada0 192 FUNC GLOBAL DEFAULT 12 visit_type_EbpfProgramID │ │ │ │ + 1289: 0064537c 16 FUNC GLOBAL DEFAULT 12 blk_set_disable_request_queuing │ │ │ │ + 1290: 00736e0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptions │ │ │ │ 1291: 009ea66c 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherMode_lookup │ │ │ │ 1292: 00ade42f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_authz_c │ │ │ │ 1293: 00ae0392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_DSTATE │ │ │ │ - 1294: 005c934c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ - 1295: 00551814 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ - 1296: 0079de7c 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ + 1294: 005c933c 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smin │ │ │ │ + 1295: 00551804 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le │ │ │ │ + 1296: 0079de6c 244 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueList │ │ │ │ 1297: 00aabf70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_WRITE_EVENT │ │ │ │ 1298: 00230a48 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_new │ │ │ │ - 1299: 007cb6a8 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ + 1299: 007cb698 252 FUNC GLOBAL DEFAULT 12 error_reportf_err │ │ │ │ 1300: 00ae00b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_FILL_DSTATE │ │ │ │ - 1301: 005c40e0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ - 1302: 006493f0 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ + 1301: 005c40d0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub16_i64 │ │ │ │ + 1302: 006493e0 116 FUNC GLOBAL DEFAULT 12 bdrv_first │ │ │ │ 1303: 00232960 380 FUNC GLOBAL DEFAULT 12 trace_event_completion │ │ │ │ 1304: 00ae0020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_DSTATE │ │ │ │ 1305: 0034af88 428 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_file │ │ │ │ 1306: 00ae0ca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_DETECT_OPEN_MODE_DSTATE │ │ │ │ - 1307: 0072e92c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ + 1307: 0072e91c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus │ │ │ │ 1308: 00ade8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_DREG_DSTATE │ │ │ │ - 1309: 00755e04 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ + 1309: 00755df4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateInfo │ │ │ │ 1310: 00adf0f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_WRITE_DSTATE │ │ │ │ - 1311: 00509c00 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ - 1312: 00738ab4 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ + 1311: 00509bf4 1072 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_setup │ │ │ │ + 1312: 00738aa4 744 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS_members │ │ │ │ 1313: 004cf424 76 FUNC GLOBAL DEFAULT 12 replay_add_input_sync_event │ │ │ │ - 1314: 007447d8 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ + 1314: 007447c8 244 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesList │ │ │ │ 1315: 00472e50 64 FUNC GLOBAL DEFAULT 12 migration_is_running │ │ │ │ 1316: 00ab13c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_BUILD_SENSE_EVENT │ │ │ │ 1317: 00ab2fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_EVENT │ │ │ │ 1318: 003ad300 112 FUNC GLOBAL DEFAULT 12 sdhci_uninitfn │ │ │ │ - 1319: 00543ba8 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ + 1319: 00543b9c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_alias_offset │ │ │ │ 1320: 002f21ec 24 FUNC GLOBAL DEFAULT 12 hid_has_events │ │ │ │ 1321: 00aa7404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MODE_READ_ARRAY_EVENT │ │ │ │ 1322: 00aba9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_SUBMIT_AIO_EVENT │ │ │ │ 1323: 00adf9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EXT_CSD_UPDATE_DSTATE │ │ │ │ 1324: 0046f274 208 FUNC GLOBAL DEFAULT 12 hmp_savevm │ │ │ │ - 1325: 0072227c 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ + 1325: 0072226c 1184 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_mirror │ │ │ │ 1326: 00aabb30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_EVENT │ │ │ │ 1327: 00aba6e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DUMP_MAPPING_EVENT │ │ │ │ 1328: 00aa5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_BEGIN_EVENT │ │ │ │ 1329: 00adf284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_WRITE_DSTATE │ │ │ │ 1330: 00adfbfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_WRITE_DSTATE │ │ │ │ - 1331: 0061e44c 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ - 1332: 007711f0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ + 1331: 0061e43c 156 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver │ │ │ │ + 1332: 007711e0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_arg_members │ │ │ │ 1333: 00aa8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_GET_EVENT │ │ │ │ - 1334: 00953038 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ + 1334: 00953028 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PIDFD │ │ │ │ 1335: 00aac2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCTL_READ_EVENT │ │ │ │ 1336: 00a1331c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg32 │ │ │ │ - 1337: 005b56d8 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ + 1337: 005b56c8 92 FUNC GLOBAL DEFAULT 12 tcg_gen_ctpop_i64 │ │ │ │ 1338: 00495778 52 FUNC GLOBAL DEFAULT 12 migration_incoming_in_colo_state │ │ │ │ 1339: 00ae0960 4 OBJECT GLOBAL DEFAULT 25 error_abort │ │ │ │ 1340: 003fe298 220 FUNC GLOBAL DEFAULT 12 vfio_display_finalize │ │ │ │ - 1341: 00770ee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ - 1342: 005d5a98 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ + 1341: 00770ed0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectOptions │ │ │ │ + 1342: 005d5a88 8 FUNC GLOBAL DEFAULT 12 qemu_file_get_ioc │ │ │ │ 1343: 00aa6ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RCANCEL_EVENT │ │ │ │ 1344: 004df6b4 80 FUNC GLOBAL DEFAULT 12 helper_float_madd_d │ │ │ │ - 1345: 007f2740 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ - 1346: 007ec4b8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ + 1345: 007f2730 268 FUNC GLOBAL DEFAULT 12 throttle_config_to_limits │ │ │ │ + 1346: 007ec4a8 264 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_zeroes │ │ │ │ 1347: 00adfbf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_USE_DSTATE │ │ │ │ 1348: 00ab1148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_EVENT │ │ │ │ 1349: 00adfb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_MSOS_DSTATE │ │ │ │ 1350: 00ae05c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_NUMA_NODE_DSTATE │ │ │ │ - 1351: 00711fd4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ + 1351: 00711fc4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps │ │ │ │ 1352: 002392a4 16 FUNC GLOBAL DEFAULT 12 cursor_get_mono_bpl │ │ │ │ - 1353: 00584744 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ + 1353: 00584734 344 FUNC GLOBAL DEFAULT 12 resettable_reset │ │ │ │ 1354: 00aded30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_READREG_DSTATE │ │ │ │ 1355: 00ab50c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_EVENT │ │ │ │ 1356: 002d9294 40 FUNC GLOBAL DEFAULT 12 vga_ioport_invalid │ │ │ │ - 1357: 00796edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ + 1357: 00796ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptionsWrapper │ │ │ │ 1358: 00aaf438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_EVENT │ │ │ │ 1359: 00aded1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_COMMAND_DSTATE │ │ │ │ 1360: 00adfcee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_DSTATE │ │ │ │ 1361: 004df704 64 FUNC GLOBAL DEFAULT 12 helper_float_madd_s │ │ │ │ 1362: 00adf1a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_OVERSIZE_DSTATE │ │ │ │ 1363: 00adf162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_READ_DSTATE │ │ │ │ - 1364: 0077b714 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ + 1364: 0077b704 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicAction │ │ │ │ 1365: 00adfc7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_WRITE_DSTATE │ │ │ │ 1366: 00aab530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_RECEIVE_EVENT │ │ │ │ 1367: 00ae032c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_DSTATE │ │ │ │ - 1368: 005b023c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ - 1369: 007e1b70 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ + 1368: 005b022c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i32 │ │ │ │ + 1369: 007e1b60 92 FUNC GLOBAL DEFAULT 12 qemu_co_queue_next │ │ │ │ 1370: 00ae0644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ - 1371: 005e1b40 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ - 1372: 007bad90 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ + 1371: 005e1b30 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_cork │ │ │ │ + 1372: 007bad80 16 FUNC GLOBAL DEFAULT 12 qemu_dup │ │ │ │ 1373: 00aa4698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHDOG_EVENT │ │ │ │ 1374: 00a117c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr32v │ │ │ │ 1375: 00ae00fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_DSTATE │ │ │ │ - 1376: 0062a424 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ + 1376: 0062a414 120 FUNC GLOBAL DEFAULT 12 job_transition_to_ready │ │ │ │ 1377: 00aa8308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_WRITE_EVENT │ │ │ │ 1378: 004d711c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_path_to_binary │ │ │ │ - 1379: 005dab58 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ + 1379: 005dab48 768 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_sync │ │ │ │ 1380: 00ae0296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADDRESS_SPACE_MAP_DSTATE │ │ │ │ 1381: 00ae0624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_DSTATE │ │ │ │ 1382: 00adf552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_DSTATE │ │ │ │ 1383: 00aa68e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LINK_EVENT │ │ │ │ 1384: 00a15188 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup64 │ │ │ │ 1385: 00adf1b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DONE_DSTATE │ │ │ │ - 1386: 005ea2e0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ + 1386: 005ea2d0 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_payload_offset │ │ │ │ 1387: 00aad1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DESC_EVENT │ │ │ │ 1388: 00ade83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_DSTATE │ │ │ │ - 1389: 0064b6e0 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ - 1390: 0080051c 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ - 1391: 00733d70 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ + 1389: 0064b6d0 68 FUNC GLOBAL DEFAULT 12 block_copy_state_free │ │ │ │ + 1390: 0080050c 380 FUNC GLOBAL DEFAULT 12 vu_lookup_shared_object │ │ │ │ + 1391: 00733d60 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkWidth │ │ │ │ 1392: 00ab5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_EVENT │ │ │ │ 1393: 00adecac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_DSTATE │ │ │ │ - 1394: 007ef424 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ - 1395: 007bb8ac 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ - 1396: 00652960 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ + 1394: 007ef414 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_memset │ │ │ │ + 1395: 007bb89c 152 FUNC GLOBAL DEFAULT 12 stristart │ │ │ │ + 1396: 00652950 112 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_free │ │ │ │ 1397: 002e6b90 100 FUNC GLOBAL DEFAULT 12 ide_bus_init │ │ │ │ 1398: 00a19be0 12 OBJECT GLOBAL DEFAULT 24 passthrough_xattr_ops │ │ │ │ 1399: 00ab3b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_EVENT │ │ │ │ - 1400: 0073f07c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ + 1400: 0073f06c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoList │ │ │ │ 1401: 00aa9558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_EVENT │ │ │ │ 1402: 0044fc2c 40 FUNC GLOBAL DEFAULT 12 qemu_get_vm_name │ │ │ │ 1403: 0043c1a0 124 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_bql │ │ │ │ 1404: 00aaf078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_EVENT │ │ │ │ 1405: 00ae0090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_DSTATE │ │ │ │ 1406: 00aa8a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SETMODE_EVENT │ │ │ │ 1407: 003baaf4 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_ifnum │ │ │ │ - 1408: 00764e18 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ - 1409: 007856d0 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ + 1408: 00764e08 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_getfd_arg_members │ │ │ │ + 1409: 007856c0 456 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction │ │ │ │ 1410: 00ab2f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_STOP_EVENT │ │ │ │ 1411: 00aa5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 1412: 00782558 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ + 1412: 00782548 320 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema │ │ │ │ 1413: 00abc0a0 128 OBJECT GLOBAL DEFAULT 25 option_rom │ │ │ │ 1414: 00ade612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_RESUBMIT_SHORT_READ_DSTATE │ │ │ │ 1415: 00adf44e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000_RECEIVER_OVERRUN_DSTATE │ │ │ │ - 1416: 00576460 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ + 1416: 00576450 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_be │ │ │ │ 1417: 004a4950 108 FUNC GLOBAL DEFAULT 12 hmp_cpu │ │ │ │ 1418: 00ae02c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_SCANOUT_TEXTURE_DSTATE │ │ │ │ 1419: 00424f28 224 FUNC GLOBAL DEFAULT 12 AUD_close_out │ │ │ │ 1420: 00adf35a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_STOPPED_DSTATE │ │ │ │ 1421: 00364d14 20 FUNC GLOBAL DEFAULT 12 pcie_doe_build_protocol │ │ │ │ 1422: 0022ffec 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_uninstall │ │ │ │ - 1423: 0069a25c 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ - 1424: 007337bc 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ + 1423: 0069a24c 500 FUNC GLOBAL DEFAULT 12 bdrv_all_goto_snapshot │ │ │ │ + 1424: 007337ac 192 FUNC GLOBAL DEFAULT 12 visit_type_IoOperationType │ │ │ │ 1425: 00aaf9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_IRQ_STATE_EVENT │ │ │ │ 1426: 00230600 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_big_endian │ │ │ │ 1427: 004d5290 220 FUNC GLOBAL DEFAULT 12 qmp_x_query_opcount │ │ │ │ 1428: 009ea34c 12 OBJECT GLOBAL DEFAULT 21 BlockdevOnError_lookup │ │ │ │ 1429: 00ab5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_EVENT │ │ │ │ 1430: 00ab3a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_EVENT │ │ │ │ 1431: 00aae1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 1432: 00768ab0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ + 1432: 00768aa0 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_remove_fd │ │ │ │ 1433: 00ab9e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 1434: 0065232c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ + 1434: 0065231c 104 FUNC GLOBAL DEFAULT 12 bdrv_co_remove_persistent_dirty_bitmap │ │ │ │ 1435: 0043d8c4 436 FUNC GLOBAL DEFAULT 12 cpu_get_clock │ │ │ │ - 1436: 007c0520 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ + 1436: 007c0510 232 FUNC GLOBAL DEFAULT 12 event_notifier_test_and_clear │ │ │ │ 1437: 00ab29a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_EVENT │ │ │ │ - 1438: 0063789c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ - 1439: 00572f08 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ - 1440: 0072379c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ + 1438: 0063788c 84 FUNC GLOBAL DEFAULT 12 nbd_disconnect │ │ │ │ + 1439: 00572ef8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data │ │ │ │ + 1440: 0072378c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_resume │ │ │ │ 1441: 00ae06ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_REPLAY_DSTATE │ │ │ │ - 1442: 00574428 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ + 1442: 00574418 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchb │ │ │ │ 1443: 00ae0400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_DISCONNECT_DSTATE │ │ │ │ 1444: 0043ecb8 32 FUNC GLOBAL DEFAULT 12 dirtylimit_in_service │ │ │ │ 1445: 0021b20c 248 FUNC GLOBAL DEFAULT 12 float32_to_uint64_scalbn │ │ │ │ - 1446: 0071450c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ + 1446: 007144fc 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericFormat │ │ │ │ 1447: 00aa4638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_EVENT │ │ │ │ 1448: 004d0484 344 FUNC GLOBAL DEFAULT 12 replay_char_read_all_load │ │ │ │ 1449: 00adf8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_DSTATE │ │ │ │ 1450: 00adfcaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HCCA_READ_ERROR_DSTATE │ │ │ │ 1451: 004552ec 224 FUNC GLOBAL DEFAULT 12 qmp_query_tpm │ │ │ │ 1452: 00ae05e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_DSTATE │ │ │ │ 1453: 00a13298 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg64 │ │ │ │ 1454: 00311d78 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_l4_hdr_offset │ │ │ │ - 1455: 0070b110 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ + 1455: 0070b100 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_pause_arg_members │ │ │ │ 1456: 0029bc48 4 FUNC GLOBAL DEFAULT 12 qmp_query_memory_devices │ │ │ │ 1457: 00284c20 184 FUNC GLOBAL DEFAULT 12 hda_codec_find │ │ │ │ 1458: 0046dcc4 24 FUNC GLOBAL DEFAULT 12 global_state_get_runstate │ │ │ │ 1459: 00ab0428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_EVENT │ │ │ │ 1460: 00ae0726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_YANK_DSTATE │ │ │ │ 1461: 00ade45b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_c │ │ │ │ - 1462: 007190dc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ - 1463: 007952b0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ + 1462: 007190cc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx │ │ │ │ + 1463: 007952a0 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_flows_arg_members │ │ │ │ 1464: 0023741c 24 FUNC GLOBAL DEFAULT 12 graphic_console_set_hwops │ │ │ │ 1465: 00adf73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_DSTATE │ │ │ │ 1466: 00ade7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_REVENTS_DSTATE │ │ │ │ 1467: 00aab9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_READ_BLOCKED_EVENT │ │ │ │ 1468: 00ae055e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ 1469: 00466eac 196 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_before_vm_start │ │ │ │ 1470: 00ae058a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_PAUSE_DSTATE │ │ │ │ 1471: 00ae01a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_END_DSTATE │ │ │ │ - 1472: 006f88dc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ + 1472: 006f88cc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_eject │ │ │ │ 1473: 00ade544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_SIZE_DSTATE │ │ │ │ 1474: 00472a24 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_shut │ │ │ │ 1475: 00adf388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_IMS_DSTATE │ │ │ │ 1476: 00aa9dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_READ_EVENT │ │ │ │ 1477: 00aa5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_DETACH_EVENT │ │ │ │ 1478: 00adeaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_WRITE_DSTATE │ │ │ │ 1479: 009dc87c 52 OBJECT GLOBAL DEFAULT 21 sdhci_vmstate │ │ │ │ - 1480: 00727ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ + 1480: 00727ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVduseBlk │ │ │ │ 1481: 00aab860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_READ_REG_EVENT │ │ │ │ - 1482: 005caf5c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ - 1483: 00757764 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ + 1482: 005caf4c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_bitsel │ │ │ │ + 1483: 00757754 360 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform │ │ │ │ 1484: 00ae017e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_DSTATE │ │ │ │ - 1485: 00610dec 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ - 1486: 006d84fc 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ - 1487: 005b4e2c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ - 1488: 007a9df8 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ + 1485: 00610ddc 172 FUNC GLOBAL DEFAULT 12 qmp_query_iothreads │ │ │ │ + 1486: 006d84ec 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_disable │ │ │ │ + 1487: 005b4e1c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_i64 │ │ │ │ + 1488: 007a9de8 400 FUNC GLOBAL DEFAULT 12 visit_free │ │ │ │ 1489: 00ab1168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_EVENT │ │ │ │ 1490: 00aa9dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_SET_EVENT │ │ │ │ - 1491: 00792bf0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ + 1491: 00792be0 244 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegionList │ │ │ │ 1492: 00adf878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_DSTATE │ │ │ │ - 1493: 007b3f54 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ + 1493: 007b3f44 8 FUNC GLOBAL DEFAULT 12 qdict_entry_value │ │ │ │ 1494: 00aaa2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VINVALL_EVENT │ │ │ │ 1495: 00aa8078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DISPLAY_MODE_EVENT │ │ │ │ 1496: 0021b008 264 FUNC GLOBAL DEFAULT 12 float32_to_uint16_scalbn │ │ │ │ 1497: 00346dc8 72 FUNC GLOBAL DEFAULT 12 nvme_ns_shutdown │ │ │ │ - 1498: 00501cd4 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ + 1498: 00501cc8 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_running │ │ │ │ 1499: 00aa591c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_EVENT │ │ │ │ 1500: 00230900 208 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_memory_vaddr │ │ │ │ 1501: 002219c0 8 FUNC GLOBAL DEFAULT 12 bfloat16_maximum_number │ │ │ │ 1502: 00ab48f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_EVENT │ │ │ │ 1503: 00adf798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SELECT_DSTATE │ │ │ │ 1504: 00aae45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_WRITE_EVENT │ │ │ │ 1505: 004213d8 840 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_element │ │ │ │ @@ -1511,294 +1511,294 @@ │ │ │ │ 1507: 00abaa70 0 NOTYPE GLOBAL DEFAULT 25 __bss_start │ │ │ │ 1508: 00ae023a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_DSTATE │ │ │ │ 1509: 00ae0216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_END_DSTATE │ │ │ │ 1510: 0035fc64 388 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_init │ │ │ │ 1511: 002921ec 112 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_attrs_debug │ │ │ │ 1512: 0022126c 16 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16_scalbn │ │ │ │ 1513: 00adfdb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 1514: 007b5758 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ + 1514: 007b5748 552 FUNC GLOBAL DEFAULT 12 qlit_equal_qobject │ │ │ │ 1515: 00341c28 272 FUNC GLOBAL DEFAULT 12 nvme_bounce_mdata │ │ │ │ 1516: 00adfbee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_FETCH_TRB_DSTATE │ │ │ │ 1517: 00ae05d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MEMSAVE_DSTATE │ │ │ │ 1518: 00aa8408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_READ_EVENT │ │ │ │ 1519: 00310384 4 FUNC GLOBAL DEFAULT 12 net_tx_pkt_dump │ │ │ │ 1520: 00ab3694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_EVENT │ │ │ │ 1521: 00aae3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_READ_EVENT │ │ │ │ 1522: 00aaa01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_EVENT │ │ │ │ 1523: 0022a5f4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64i │ │ │ │ 1524: 00adf03c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_WRITE_DSTATE │ │ │ │ 1525: 00ae042a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ - 1526: 005600fc 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ + 1526: 005600ec 48 FUNC GLOBAL DEFAULT 12 postcopy_preempt_shutdown_file │ │ │ │ 1527: 0043ccbc 52 FUNC GLOBAL DEFAULT 12 vm_start │ │ │ │ 1528: 00adf3c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_RFCTL_DSTATE │ │ │ │ 1529: 00adee64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VTR_READ_DSTATE │ │ │ │ 1530: 00a1f744 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_d │ │ │ │ 1531: 00ab87cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_CHANGE_EVENT │ │ │ │ 1532: 00adf110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_WRITEB_DSTATE │ │ │ │ - 1533: 0058f670 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ - 1534: 0073f1ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ + 1533: 0058f660 148 FUNC GLOBAL DEFAULT 12 user_creatable_print_help │ │ │ │ + 1534: 0073f1dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnum │ │ │ │ 1535: 00ab9384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 1536: 0022b15c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_sar64v │ │ │ │ - 1537: 007a83a0 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ + 1537: 007a8390 276 FUNC GLOBAL DEFAULT 12 qapi_dealloc_visitor_new │ │ │ │ 1538: 00ab6114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_EVENT │ │ │ │ 1539: 00aaf900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_WRITE_EVENT │ │ │ │ - 1540: 00786cf8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ + 1540: 00786ce8 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus │ │ │ │ 1541: 00313500 796 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l3_csum │ │ │ │ 1542: 00aa9ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGSON_IPI_WRITE_EVENT │ │ │ │ 1543: 00a1f324 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_mul_s │ │ │ │ - 1544: 0072dec0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ + 1544: 0072deb0 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp │ │ │ │ 1545: 00ae03de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 1546: 00adfdc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_SKIP_DSTATE │ │ │ │ 1547: 00adf64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_BLOCK_STATUS_DSTATE │ │ │ │ - 1548: 00653a9c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ + 1548: 00653a8c 216 FUNC GLOBAL DEFAULT 12 unregister_aiocontext │ │ │ │ 1549: 00ab1438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_BEGIN_EVENT │ │ │ │ - 1550: 005e4ff8 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ - 1551: 007ca6fc 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ + 1550: 005e4fe8 300 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_decode │ │ │ │ + 1551: 007ca6ec 152 FUNC GLOBAL DEFAULT 12 fifo8_push │ │ │ │ 1552: 00adf0c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_READ_DSTATE │ │ │ │ 1553: 0043d73c 392 FUNC GLOBAL DEFAULT 12 cpu_get_clock_locked │ │ │ │ 1554: 00adfc62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESET_DSTATE │ │ │ │ 1555: 00ae0510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_REMOVE_DSTATE │ │ │ │ 1556: 00ab2604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_EVENT │ │ │ │ 1557: 00adfad4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_SUCCESS_DSTATE │ │ │ │ - 1558: 00571a70 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ + 1558: 00571a60 148 FUNC GLOBAL DEFAULT 12 cpu_ldsb_mmuidx_ra │ │ │ │ 1559: 00a123a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64i │ │ │ │ 1560: 0047b83c 52 FUNC GLOBAL DEFAULT 12 multifd_send_data_alloc │ │ │ │ 1561: 002189d4 284 FUNC GLOBAL DEFAULT 12 float64_to_int16 │ │ │ │ 1562: 00aa8038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_EVENT │ │ │ │ - 1563: 00550e6c 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ + 1563: 00550e5c 916 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty │ │ │ │ 1564: 00aad36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_READ_EVENT │ │ │ │ 1565: 00adfaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_STALL_DSTATE │ │ │ │ 1566: 00ab0988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_EVENT │ │ │ │ 1567: 00ae01ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_END_DSTATE │ │ │ │ 1568: 00aa8a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_EVENT │ │ │ │ 1569: 00adf37e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_DSTATE │ │ │ │ - 1570: 0078691c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ + 1570: 0078690c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyVirtioForceArrays │ │ │ │ 1571: 00adff60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_DSTATE │ │ │ │ 1572: 00a11b64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar64v │ │ │ │ 1573: 00ab67a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_END_EVENT │ │ │ │ 1574: 00ab2a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_ACTION_EVENT │ │ │ │ - 1575: 0058983c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ + 1575: 0058982c 320 FUNC GLOBAL DEFAULT 12 object_class_get_list │ │ │ │ 1576: 00ab5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_EVENT │ │ │ │ 1577: 00adee2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_READ_DSTATE │ │ │ │ 1578: 00436efc 648 FUNC GLOBAL DEFAULT 12 qmp_block_latency_histogram_set │ │ │ │ - 1579: 007840b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ + 1579: 007840a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAddWrapper │ │ │ │ 1580: 00ade9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_RECEIVE_DSTATE │ │ │ │ 1581: 00ade876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_DSTATE │ │ │ │ 1582: 00adeb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_DSTATE │ │ │ │ - 1583: 0076f030 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ + 1583: 0076f020 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_add │ │ │ │ 1584: 00ab1a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_EVENT │ │ │ │ - 1585: 007f1488 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ + 1585: 007f1478 280 FUNC GLOBAL DEFAULT 12 throttle_leak_bucket │ │ │ │ 1586: 0021c99c 252 FUNC GLOBAL DEFAULT 12 float32_to_uint16_round_to_zero │ │ │ │ 1587: 00aa89e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_EVENT │ │ │ │ 1588: 001eb918 64 FUNC GLOBAL DEFAULT 12 cpu_list_lock │ │ │ │ - 1589: 0079d4a8 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ + 1589: 0079d498 244 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfoList │ │ │ │ 1590: 00adf57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_DSTATE │ │ │ │ 1591: 009d9160 52 OBJECT GLOBAL DEFAULT 21 vmstate_pci_device │ │ │ │ - 1592: 006499f8 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ + 1592: 006499e8 112 FUNC GLOBAL DEFAULT 12 blk_root │ │ │ │ 1593: 00aa4ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_KICK_EVENT │ │ │ │ - 1594: 00741f98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ + 1594: 00741f88 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_complete_arg_members │ │ │ │ 1595: 00adecaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_DSTATE │ │ │ │ 1596: 00aded70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_IRQ_REQUEST_DSTATE │ │ │ │ 1597: 00ab9cd4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_acpi_trace_events_trace_events │ │ │ │ - 1598: 00524b2c 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ + 1598: 00524b20 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove_gpa │ │ │ │ 1599: 00adf654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_OUT_DSTATE │ │ │ │ - 1600: 006e1f60 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ - 1601: 005ac308 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ + 1600: 006e1f50 60 FUNC GLOBAL DEFAULT 12 io_channel_send │ │ │ │ + 1601: 005ac2f8 92 FUNC GLOBAL DEFAULT 12 tcg_op_insert_before │ │ │ │ 1602: 00adf77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_DSTATE │ │ │ │ 1603: 00adecdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_READ_DSTATE │ │ │ │ - 1604: 006fae24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ + 1604: 006fae14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbdWrapper │ │ │ │ 1605: 00ade7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMU_BACKEND_SET_FD_DSTATE │ │ │ │ 1606: 00adec22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_DSTATE │ │ │ │ - 1607: 0075c384 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ + 1607: 0075c374 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_delete_arg_members │ │ │ │ 1608: 0044a188 24 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_notifier │ │ │ │ 1609: 00aaa6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_READ_EVENT │ │ │ │ 1610: 00ade782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_DSTATE │ │ │ │ - 1611: 00765148 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ + 1611: 00765138 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_remove_fd_arg_members │ │ │ │ 1612: 00adfc7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_USBSTS_DSTATE │ │ │ │ 1613: 00ab8d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_USB_EVENT │ │ │ │ 1614: 00aabda0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_WRITE_EVENT │ │ │ │ 1615: 002951ec 176 FUNC GLOBAL DEFAULT 12 read_targphys │ │ │ │ - 1616: 007d4288 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ - 1617: 007850bc 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ + 1616: 007d4278 328 FUNC GLOBAL DEFAULT 12 qemu_str_to_log_mask │ │ │ │ + 1617: 007850ac 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper_members │ │ │ │ 1618: 00adef80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_WRITE_DSTATE │ │ │ │ - 1619: 007c2510 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ - 1620: 0070d548 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ - 1621: 00757ec4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ - 1622: 0061a7c4 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ + 1619: 007c2500 220 FUNC GLOBAL DEFAULT 12 qemu_alloc_stack │ │ │ │ + 1620: 0070d538 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption_members │ │ │ │ + 1621: 00757eb4 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAliasList │ │ │ │ + 1622: 0061a7b4 296 FUNC GLOBAL DEFAULT 12 bdrv_activate_all │ │ │ │ 1623: 00ab7438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_DISCONNECT_EVENT │ │ │ │ 1624: 0029a03c 8 FUNC GLOBAL DEFAULT 12 hmp_system_reset │ │ │ │ 1625: 00adea8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_INIT_DSTATE │ │ │ │ 1626: 00adeacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_READ_DSTATE │ │ │ │ 1627: 00352700 124 FUNC GLOBAL DEFAULT 12 pci_device_save │ │ │ │ 1628: 0021fd40 288 FUNC GLOBAL DEFAULT 12 uint16_to_float16_scalbn │ │ │ │ 1629: 00313274 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_iovec │ │ │ │ - 1630: 005d517c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ + 1630: 005d516c 168 FUNC GLOBAL DEFAULT 12 qemu_get_byte │ │ │ │ 1631: 00adefba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_DSTATE │ │ │ │ 1632: 00aae21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_EVENT │ │ │ │ 1633: 00ae02ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_READ_DSTATE │ │ │ │ 1634: 00218af0 268 FUNC GLOBAL DEFAULT 12 float64_to_int32 │ │ │ │ - 1635: 0076e1d8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ - 1636: 00765510 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ + 1635: 0076e1c8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_failover_negotiated │ │ │ │ + 1636: 00765500 112 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo_members │ │ │ │ 1637: 00aa69a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CLUNK_EVENT │ │ │ │ 1638: 00aa43b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_EVENT │ │ │ │ 1639: 00aaad8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_GET_APIC_BASE_EVENT │ │ │ │ - 1640: 006fadc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ - 1641: 005e2284 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ + 1640: 006fadb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificLUKSWrapper │ │ │ │ + 1641: 005e2274 92 FUNC GLOBAL DEFAULT 12 qio_channel_wake_read │ │ │ │ 1642: 00ae01d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_TOP_DSTATE │ │ │ │ - 1643: 007f92fc 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ + 1643: 007f92ec 8 FUNC GLOBAL DEFAULT 12 target_get_monitor_def │ │ │ │ 1644: 003b69f4 152 FUNC GLOBAL DEFAULT 12 usb_device_flush_ep_queue │ │ │ │ 1645: 00adec28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_RECV_DSTATE │ │ │ │ 1646: 00adef1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CHECK_INTERRUPTS_DSTATE │ │ │ │ 1647: 00ab06d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_EVENT │ │ │ │ - 1648: 006c1330 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ + 1648: 006c1320 692 FUNC GLOBAL DEFAULT 12 qed_write_header_sync │ │ │ │ 1649: 0023eef0 172 FUNC GLOBAL DEFAULT 12 qemu_pixman_to_drm_format │ │ │ │ 1650: 009948e4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_host_devaddr │ │ │ │ 1651: 00adffe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_LOAD_DSTATE │ │ │ │ 1652: 00adee78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_READ_DSTATE │ │ │ │ 1653: 00aa93e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_ERROR_EVENT │ │ │ │ - 1654: 007ef13c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ - 1655: 00683e4c 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ - 1656: 007807c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ + 1654: 007ef12c 428 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_slice │ │ │ │ + 1655: 00683e3c 2680 FUNC GLOBAL DEFAULT 12 qcow2_get_host_offset │ │ │ │ + 1656: 007807b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsFilter │ │ │ │ 1657: 0042b3f4 116 FUNC GLOBAL DEFAULT 12 st_rate_start │ │ │ │ 1658: 00ae032e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_DSTATE │ │ │ │ 1659: 00adfe0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_DSTATE │ │ │ │ 1660: 009e5be0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_array │ │ │ │ - 1661: 0063c808 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ + 1661: 0063c7f8 200 FUNC GLOBAL DEFAULT 12 block_acct_add_interval │ │ │ │ 1662: 004cc928 164 FUNC GLOBAL DEFAULT 12 replay_account_executed_instructions │ │ │ │ - 1663: 0058a674 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ - 1664: 0079933c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ - 1665: 00738110 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ + 1663: 0058a664 204 FUNC GLOBAL DEFAULT 12 object_class_property_add │ │ │ │ + 1664: 0079932c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo │ │ │ │ + 1665: 00738100 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions │ │ │ │ 1666: 00ab9698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLOSEFD_EVENT │ │ │ │ 1667: 00aab500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_AUXMODE_EVENT │ │ │ │ 1668: 00aae4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_WRITE_EVENT │ │ │ │ 1669: 00ab6294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_FILE_ERR_EVENT │ │ │ │ - 1670: 00805bec 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ - 1671: 00544e24 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ + 1670: 00805bdc 248 FUNC GLOBAL DEFAULT 12 vduse_dev_destroy │ │ │ │ + 1671: 00544e18 152 FUNC GLOBAL DEFAULT 12 address_space_destroy │ │ │ │ 1672: 00aa8c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_EVENT │ │ │ │ - 1673: 007ef8ec 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ - 1674: 006fdc24 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ + 1673: 007ef8dc 160 FUNC GLOBAL DEFAULT 12 iov_discard_back │ │ │ │ + 1674: 006fdc14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVpc │ │ │ │ 1675: 001eb9cc 24 FUNC GLOBAL DEFAULT 12 cpu_list_generation_id_get │ │ │ │ 1676: 00adfdee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_DSTATE │ │ │ │ 1677: 00425008 1244 FUNC GLOBAL DEFAULT 12 AUD_open_out │ │ │ │ - 1678: 007459a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ + 1678: 00745994 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPC │ │ │ │ 1679: 002154b4 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float32 │ │ │ │ 1680: 00ade9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_DSTATE │ │ │ │ - 1681: 00727ca4 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ - 1682: 00628de8 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ + 1681: 00727c94 432 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsBase_members │ │ │ │ + 1682: 00628dd8 880 FUNC GLOBAL DEFAULT 12 job_create │ │ │ │ 1683: 00ae06de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_DSTATE │ │ │ │ 1684: 00aaba10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_AP_EVENT │ │ │ │ - 1685: 00773e9c 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ + 1685: 00773e8c 840 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties_members │ │ │ │ 1686: 0022ed5c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umax16 │ │ │ │ 1687: 00ab6604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_QUEUE_PAGES_EVENT │ │ │ │ - 1688: 005c55e8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ + 1688: 005c55d8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ptr │ │ │ │ 1689: 00aa6c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_FEATURES_EVENT │ │ │ │ 1690: 00adf626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_IND_DSTATE │ │ │ │ 1691: 004b1d58 352 FUNC GLOBAL DEFAULT 12 qemu_new_nic │ │ │ │ 1692: 004d9bfc 264 FUNC GLOBAL DEFAULT 12 openrisc_load_initrd │ │ │ │ 1693: 002a2c8c 604 FUNC GLOBAL DEFAULT 12 query_numa_node_mem │ │ │ │ 1694: 00ab3e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_EVENT │ │ │ │ 1695: 00aadd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESCR_EVENT │ │ │ │ - 1696: 0074a2f8 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ + 1696: 0074a2e8 28 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo_members │ │ │ │ 1697: 00abb1a4 4 OBJECT GLOBAL DEFAULT 25 acpi_tables_len │ │ │ │ 1698: 003ba9e4 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_type │ │ │ │ 1699: 0036b054 1008 FUNC GLOBAL DEFAULT 12 scsi_req_data │ │ │ │ 1700: 00ade548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_READ_CB_DSTATE │ │ │ │ 1701: 0023770c 132 FUNC GLOBAL DEFAULT 12 qemu_console_get_cursor │ │ │ │ - 1702: 00501cf4 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ + 1702: 00501ce8 32 FUNC GLOBAL DEFAULT 12 vfio_device_state_is_precopy │ │ │ │ 1703: 00aaf990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_READ_EVENT │ │ │ │ 1704: 00adfd02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_DSTATE │ │ │ │ 1705: 00ab2d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ASYNC_EVENT │ │ │ │ - 1706: 0071a2f8 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ + 1706: 0071a2e8 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_amend_arg_members │ │ │ │ 1707: 00aab9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_UPDATE_IRQ_EVENT │ │ │ │ 1708: 00ab1b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_EVENT │ │ │ │ 1709: 00adf928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_DSTATE │ │ │ │ 1710: 009ee6f8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pci_devfn │ │ │ │ 1711: 003658f8 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_plug_cb │ │ │ │ 1712: 00214d44 364 FUNC GLOBAL DEFAULT 12 float16_to_float32 │ │ │ │ 1713: 00adf8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CMP_RING_PUT_DSTATE │ │ │ │ 1714: 00aa4248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_COMPLETE_EVENT │ │ │ │ - 1715: 0079ad60 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ + 1715: 0079ad50 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageFormat │ │ │ │ 1716: 00aa90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_RES_EVENT │ │ │ │ 1717: 002df644 4 FUNC GLOBAL DEFAULT 12 i2c_slave_realize_and_unref │ │ │ │ - 1718: 0072fc70 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ - 1719: 005828ec 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ + 1718: 0072fc60 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper_members │ │ │ │ + 1719: 005828dc 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_unrealize │ │ │ │ 1720: 004b275c 140 FUNC GLOBAL DEFAULT 12 qemu_receive_packet │ │ │ │ 1721: 00aa4b80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_TIMER_CB_EVENT │ │ │ │ - 1722: 0056d160 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ + 1722: 0056d150 20 FUNC GLOBAL DEFAULT 12 tlb_protect_code │ │ │ │ 1723: 00aa6dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_RD_EVENT │ │ │ │ 1724: 003b6318 240 FUNC GLOBAL DEFAULT 12 usb_bus_new │ │ │ │ - 1725: 00653e6c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ + 1725: 00653e5c 372 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdlock │ │ │ │ 1726: 00aa5170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_PART_EVENT │ │ │ │ 1727: 00ae019c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_POSTCOPY_LOOP_DSTATE │ │ │ │ 1728: 0022fff4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_reset │ │ │ │ - 1729: 0077e748 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ - 1730: 00777588 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ - 1731: 006297b0 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ - 1732: 00623f70 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ + 1729: 0077e738 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddress │ │ │ │ + 1730: 00777578 324 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties │ │ │ │ + 1731: 006297a0 8 FUNC GLOBAL DEFAULT 12 job_progress_increase_remaining │ │ │ │ + 1732: 00623f60 424 FUNC GLOBAL DEFAULT 12 bdrv_make_empty │ │ │ │ 1733: 00ae0266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_DSTATE │ │ │ │ 1734: 002483d4 204 FUNC GLOBAL DEFAULT 12 udmabuf_fd │ │ │ │ 1735: 00ab4894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_EVENT │ │ │ │ 1736: 00a14c60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub16 │ │ │ │ 1737: 00aaad7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_LOCAL_DELIVER_EVENT │ │ │ │ - 1738: 00800790 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ + 1738: 00800780 248 FUNC GLOBAL DEFAULT 12 vu_rm_shared_object │ │ │ │ 1739: 00adf07e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_DISABLE_DSTATE │ │ │ │ 1740: 001eb9e4 356 FUNC GLOBAL DEFAULT 12 cpu_list_add │ │ │ │ 1741: 00ae01be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_END_DSTATE │ │ │ │ - 1742: 006ed114 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ + 1742: 006ed104 144 FUNC GLOBAL DEFAULT 12 qemu_chr_find │ │ │ │ 1743: 00ae063e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_DSTATE │ │ │ │ 1744: 00448e18 208 FUNC GLOBAL DEFAULT 12 qmp_set_action │ │ │ │ 1745: 00aada1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_EVENT │ │ │ │ 1746: 00ae03c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_DSTATE │ │ │ │ 1747: 00aaebc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_EVENT │ │ │ │ - 1748: 00952f60 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ - 1749: 00649a68 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ + 1748: 00952f50 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUSER │ │ │ │ + 1749: 00649a58 236 FUNC GLOBAL DEFAULT 12 blk_make_empty │ │ │ │ 1750: 00aaa35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPTI_EVENT │ │ │ │ 1751: 00ab817c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ - 1752: 007b40f8 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ + 1752: 007b40e8 56 FUNC GLOBAL DEFAULT 12 qdict_put_int │ │ │ │ 1753: 00ab15ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_DATA_ENGINE_IDLE_EVENT │ │ │ │ 1754: 00adea22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_FIFO_DSTATE │ │ │ │ 1755: 00ab859c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 1756: 0022f8e8 328 FUNC GLOBAL DEFAULT 12 plugin_reset_uninstall │ │ │ │ - 1757: 005bd8d0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ + 1757: 005bd8c0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i32_chk │ │ │ │ 1758: 00a1f7c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_d │ │ │ │ - 1759: 0055f5b8 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ + 1759: 0055f5a8 1636 FUNC GLOBAL DEFAULT 12 colo_flush_ram_cache │ │ │ │ 1760: 00ae00ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_DSTATE │ │ │ │ 1761: 00adf352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PRE_SAVE_DSTATE │ │ │ │ 1762: 0022ee08 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umax32 │ │ │ │ 1763: 00218bfc 264 FUNC GLOBAL DEFAULT 12 float64_to_int64 │ │ │ │ 1764: 00ade816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_DSTATE │ │ │ │ 1765: 00adf202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LAST_DSTATE │ │ │ │ - 1766: 00765030 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ - 1767: 007cac50 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ + 1766: 00765020 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_fd_arg_members │ │ │ │ + 1767: 007cac40 8 FUNC GLOBAL DEFAULT 12 fifo8_num_used │ │ │ │ 1768: 00adeed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ENABLE_DSTATE │ │ │ │ 1769: 00ab93f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ - 1770: 0070b00c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ + 1770: 0070affc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_set_speed_arg_members │ │ │ │ 1771: 00aa5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_EVENT │ │ │ │ - 1772: 006159d0 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ + 1772: 006159c0 256 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename_from_filename │ │ │ │ 1773: 00adfc98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PROCESS_LISTS_DSTATE │ │ │ │ 1774: 00adf90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_INVALID_DSTATE │ │ │ │ - 1775: 006fcb9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ - 1776: 00716478 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ + 1775: 006fcb8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkreplay │ │ │ │ + 1776: 00716468 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_set_active_arg_members │ │ │ │ 1777: 00aa9378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_EVENT │ │ │ │ - 1778: 005af7f0 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ + 1778: 005af7e0 268 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i32 │ │ │ │ 1779: 00a1f3a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_div_s │ │ │ │ - 1780: 00756604 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ + 1780: 007565f4 228 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats_members │ │ │ │ 1781: 00ae038a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_DSTATE │ │ │ │ 1782: 00ab177c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_NORMAL_COMMAND_EVENT │ │ │ │ 1783: 00adf1c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_TX_DESC_OWNER_DSTATE │ │ │ │ - 1784: 0070294c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ + 1784: 0070293c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo │ │ │ │ 1785: 00aded48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_WRITEB_DSTATE │ │ │ │ - 1786: 008046f8 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ + 1786: 008046e8 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_dev │ │ │ │ 1787: 00ab0388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_EVENT │ │ │ │ 1788: 00ade47d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_virtio_c │ │ │ │ 1789: 00adff00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_VQ_GET_ADDR_DSTATE │ │ │ │ 1790: 00ae0122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_DSTATE │ │ │ │ 1791: 009eb0c0 12 OBJECT GLOBAL DEFAULT 21 ActionCompletionMode_lookup │ │ │ │ 1792: 00aaa31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVI_EVENT │ │ │ │ - 1793: 007eee10 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ + 1793: 007eee00 40 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat_iov │ │ │ │ 1794: 00ae044a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_DSTATE │ │ │ │ 1795: 004bebf8 140 FUNC GLOBAL DEFAULT 12 packet_new │ │ │ │ 1796: 00480b00 36 FUNC GLOBAL DEFAULT 12 migrate_rdma │ │ │ │ 1797: 00aa90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_PMP_EVENT │ │ │ │ 1798: 00adf9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCKLEN_DSTATE │ │ │ │ 1799: 00adf5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_DSTATE │ │ │ │ 1800: 00215600 332 FUNC GLOBAL DEFAULT 12 bfloat16_to_float64 │ │ │ │ @@ -1807,3706 +1807,3706 @@ │ │ │ │ 1803: 00ab407c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_EVENT │ │ │ │ 1804: 00ae0656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1805: 00adfe22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ATTACH_DEVICE_DSTATE │ │ │ │ 1806: 00ae01c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_DSTATE │ │ │ │ 1807: 00adefe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_WRITE_DSTATE │ │ │ │ 1808: 00ab3ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEVICE_EVENT │ │ │ │ 1809: 00ab42cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ - 1810: 005c6d4c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ - 1811: 006f7b14 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ + 1810: 005c6d3c 1140 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i │ │ │ │ + 1811: 006f7b04 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_change_medium_arg_members │ │ │ │ 1812: 00aaaa1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_CLEAR_IRQ_EVENT │ │ │ │ 1813: 00a14bdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub32 │ │ │ │ 1814: 00aba218 124 OBJECT GLOBAL DEFAULT 24 qapi_trace_events │ │ │ │ - 1815: 0057981c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ + 1815: 0057980c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_be │ │ │ │ 1816: 00ab58b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_FIND_FD_EVENT │ │ │ │ 1817: 00aded68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_REALIZE_DSTATE │ │ │ │ 1818: 00ae0320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_UI_INFO_DSTATE │ │ │ │ - 1819: 0057aeac 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ - 1820: 00619e98 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ + 1819: 0057ae9c 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_enabled │ │ │ │ + 1820: 00619e88 24 FUNC GLOBAL DEFAULT 12 bdrv_get_backing_filename │ │ │ │ 1821: 00ade456 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_job_c │ │ │ │ 1822: 00ade4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_DSTATE │ │ │ │ 1823: 00ade9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_INTCLR_DSTATE │ │ │ │ 1824: 00aaf508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_EVENT │ │ │ │ - 1825: 0058690c 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ - 1826: 005c71c0 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ + 1825: 005868fc 92 FUNC GLOBAL DEFAULT 12 object_property_add_new_container │ │ │ │ + 1826: 005c71b0 820 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2s │ │ │ │ 1827: 00ade4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_DSTATE │ │ │ │ 1828: 00ab05a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESELECT_EVENT │ │ │ │ - 1829: 00574d8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ + 1829: 00574d7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andw_le │ │ │ │ 1830: 003867e0 96 FUNC GLOBAL DEFAULT 12 lsi53c8xx_handle_legacy_cmdline │ │ │ │ - 1831: 0058cba4 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ - 1832: 00717d14 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ + 1831: 0058cb94 320 FUNC GLOBAL DEFAULT 12 object_get_canonical_path_component │ │ │ │ + 1832: 00717d04 568 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed_members │ │ │ │ 1833: 00ab9404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 1834: 00aded26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_DSTATE │ │ │ │ - 1835: 00802e60 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ + 1835: 00802e50 624 FUNC GLOBAL DEFAULT 12 vu_queue_pop │ │ │ │ 1836: 00adf698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MSIX_DSTATE │ │ │ │ 1837: 00aa63e8 120 OBJECT GLOBAL DEFAULT 24 backends_tpm_trace_events │ │ │ │ - 1838: 0076c480 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ - 1839: 0079704c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ + 1838: 0076c470 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions │ │ │ │ + 1839: 0079703c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfoList │ │ │ │ 1840: 00adfa40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_DSTATE │ │ │ │ 1841: 002f7284 12 FUNC GLOBAL DEFAULT 12 get_plugged_memory_size │ │ │ │ 1842: 00214eb0 368 FUNC GLOBAL DEFAULT 12 float16_to_float64 │ │ │ │ 1843: 00ae03fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_UPDATE_DSTATE │ │ │ │ - 1844: 0069a610 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ - 1845: 005c7894 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ + 1844: 0069a600 552 FUNC GLOBAL DEFAULT 12 bdrv_all_create_snapshot │ │ │ │ + 1845: 005c7884 1108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3i │ │ │ │ 1846: 00ab3d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_REGISTER_EVENT │ │ │ │ 1847: 00ade464 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_net_c │ │ │ │ 1848: 00adfe4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_FIXUP_DSTATE │ │ │ │ 1849: 00aba838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_FREE_EVENT │ │ │ │ - 1850: 00652550 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ - 1851: 007e5acc 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ + 1850: 00652540 120 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap │ │ │ │ + 1851: 007e5abc 44 FUNC GLOBAL DEFAULT 12 qemu_clock_run_timers │ │ │ │ 1852: 00adfb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_READ_DSTATE │ │ │ │ 1853: 00ab9234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_EVENT │ │ │ │ 1854: 009eb180 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendServiceType_lookup │ │ │ │ 1855: 00ab3734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_FAULT_EVENT │ │ │ │ 1856: 003fec8c 188 FUNC GLOBAL DEFAULT 12 virtio_bus_grab_ioeventfd │ │ │ │ 1857: 00ab2794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESPONSE_EVENT │ │ │ │ - 1858: 0068ee38 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ - 1859: 006a2060 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ + 1858: 0068ee28 4780 FUNC GLOBAL DEFAULT 12 qcow2_check_refcounts │ │ │ │ + 1859: 006a2050 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_export │ │ │ │ 1860: 00adfae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_DSTATE │ │ │ │ - 1861: 00566a98 2572 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ + 1861: 00566a88 2572 FUNC GLOBAL DEFAULT 12 tb_gen_code │ │ │ │ 1862: 004d7130 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_end_code │ │ │ │ - 1863: 0070b07c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ - 1864: 006465e8 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ + 1863: 0070b06c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_cancel_arg_members │ │ │ │ + 1864: 006465d8 156 FUNC GLOBAL DEFAULT 12 blk_is_sg │ │ │ │ 1865: 004cb780 56 FUNC GLOBAL DEFAULT 12 can_bus_insert_client │ │ │ │ - 1866: 007db058 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ - 1867: 006ff68c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ - 1868: 007daec0 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ + 1866: 007db048 452 FUNC GLOBAL DEFAULT 12 int128_divs │ │ │ │ + 1867: 006ff67c 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper_members │ │ │ │ + 1868: 007daeb0 208 FUNC GLOBAL DEFAULT 12 int128_divu │ │ │ │ 1869: 00aaaa6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_READ_EVENT │ │ │ │ 1870: 00ae043a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 1871: 002f23dc 704 FUNC GLOBAL DEFAULT 12 hid_pointer_poll │ │ │ │ - 1872: 006451cc 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ + 1872: 006451bc 112 FUNC GLOBAL DEFAULT 12 blk_iostatus │ │ │ │ 1873: 00ae0622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_DSTATE │ │ │ │ 1874: 00adecc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_WRITE_DSTATE │ │ │ │ 1875: 00adedd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_DSTATE │ │ │ │ 1876: 0022eeb8 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umax64 │ │ │ │ - 1877: 00579614 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ - 1878: 00541f6c 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ + 1877: 00579604 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_be │ │ │ │ + 1878: 00541f60 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_discarded │ │ │ │ 1879: 0048c798 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_listen │ │ │ │ - 1880: 0058dc08 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ + 1880: 0058dbf8 328 FUNC GLOBAL DEFAULT 12 object_resolve_type_unambiguous │ │ │ │ 1881: 00adfa7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_DSTATE │ │ │ │ - 1882: 005c8110 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ + 1882: 005c8100 964 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4i │ │ │ │ 1883: 00adf3de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_DSTATE │ │ │ │ 1884: 00aa4d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_EVENT │ │ │ │ 1885: 00361db8 264 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_push_attention_button │ │ │ │ 1886: 00ab6e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STOP_FLUSH_ALL_EVENT │ │ │ │ 1887: 00aa5190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_START_REQ_EVENT │ │ │ │ 1888: 00adf6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_SEND_DSTATE │ │ │ │ 1889: 00237b10 16 FUNC GLOBAL DEFAULT 12 qemu_console_get_index │ │ │ │ 1890: 0030f6b4 60 FUNC GLOBAL DEFAULT 12 net_tx_pkt_uninit │ │ │ │ 1891: 00aad7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_EVENT │ │ │ │ - 1892: 005726fc 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ - 1893: 005512c8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ + 1892: 005726ec 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data_ra │ │ │ │ + 1893: 005512b8 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be │ │ │ │ 1894: 002e90e0 84 FUNC GLOBAL DEFAULT 12 ide_abort_command │ │ │ │ - 1895: 0058c58c 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ + 1895: 0058c57c 372 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_propsv │ │ │ │ 1896: 00ab816c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_EVENT │ │ │ │ 1897: 00adfec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_DSTATE │ │ │ │ 1898: 00adfe86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_SEND_RESPONSE_DSTATE │ │ │ │ 1899: 00aa94c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_RESET_EVENT │ │ │ │ 1900: 00239258 24 FUNC GLOBAL DEFAULT 12 cursor_ref │ │ │ │ - 1901: 005b3a74 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ - 1902: 0079214c 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ - 1903: 006485c0 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ - 1904: 007f58bc 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ - 1905: 0064786c 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ + 1901: 005b3a64 300 FUNC GLOBAL DEFAULT 12 tcg_gen_brcondi_i64 │ │ │ │ + 1902: 0079213c 364 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange │ │ │ │ + 1903: 006485b0 212 FUNC GLOBAL DEFAULT 12 blk_update_root_state │ │ │ │ + 1904: 007f58ac 516 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_init_irq │ │ │ │ + 1905: 0064785c 152 FUNC GLOBAL DEFAULT 12 blk_co_ioctl │ │ │ │ 1906: 00ab3b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_EVENT │ │ │ │ - 1907: 0078fd80 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ - 1908: 007cb048 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ + 1907: 0078fd70 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfo │ │ │ │ + 1908: 007cb038 108 FUNC GLOBAL DEFAULT 12 error_report_err │ │ │ │ 1909: 00ab66e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_PUT_FD_EVENT │ │ │ │ 1910: 00ae0424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QDEV_UPDATE_PARENT_BUS_DSTATE │ │ │ │ - 1911: 0075a2e8 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ + 1911: 0075a2d8 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel_members │ │ │ │ 1912: 00aa7094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_CHIP_ERASE_EVENT │ │ │ │ 1913: 0035feec 12 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_exit │ │ │ │ - 1914: 007e2fbc 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ - 1915: 00658cf0 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ + 1914: 007e2fac 356 FUNC GLOBAL DEFAULT 12 qemu_coroutine_new │ │ │ │ + 1915: 00658ce0 24 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel_async │ │ │ │ 1916: 00ae0372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_DSTATE │ │ │ │ - 1917: 0078b8b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ + 1917: 0078b8a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssPerDirectionOptions │ │ │ │ 1918: 00236cc8 232 FUNC GLOBAL DEFAULT 12 dpy_cursor_define │ │ │ │ 1919: 00ae0548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 1920: 00ab68a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_SYNC_EVENT │ │ │ │ - 1921: 005e177c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ + 1921: 005e176c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pwrite │ │ │ │ 1922: 002545ec 336 FUNC GLOBAL DEFAULT 12 vnc_update_freq │ │ │ │ 1923: 00abb158 4 OBJECT GLOBAL DEFAULT 25 using_spice │ │ │ │ 1924: 00aa7c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_READ_EVENT │ │ │ │ 1925: 00adf696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_PIN_DSTATE │ │ │ │ 1926: 00adec80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_DSTATE │ │ │ │ 1927: 00adf0e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_DSTATE │ │ │ │ - 1928: 00655d70 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ + 1928: 00655d60 96 FUNC GLOBAL DEFAULT 12 bdrv_drain │ │ │ │ 1929: 00aadeec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_EVENT │ │ │ │ 1930: 00ae0cc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCK_DSTATE │ │ │ │ - 1931: 007e7750 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ + 1931: 007e7740 804 FUNC GLOBAL DEFAULT 12 socket_parse │ │ │ │ 1932: 00a9e720 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain │ │ │ │ 1933: 00aaa9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SELECT_EVENT │ │ │ │ 1934: 00ab0288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_RESP_EVENT │ │ │ │ 1935: 00a14b58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub64 │ │ │ │ 1936: 00237504 272 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device │ │ │ │ - 1937: 00744408 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ - 1938: 007e9a60 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ - 1939: 005a88e0 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ - 1940: 006282c4 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ + 1937: 007443f8 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuTopologyLevel │ │ │ │ + 1938: 007e9a50 524 FUNC GLOBAL DEFAULT 12 buffer_move_empty │ │ │ │ + 1939: 005a88d0 232 FUNC GLOBAL DEFAULT 12 tcg_temp_free_internal │ │ │ │ + 1940: 006282b4 60 FUNC GLOBAL DEFAULT 12 job_txn_new │ │ │ │ 1941: 00229128 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs16 │ │ │ │ - 1942: 0057a418 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ + 1942: 0057a408 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_be_mmu │ │ │ │ 1943: 00ae0654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_DSTATE │ │ │ │ 1944: 009ee798 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_multifd_compression │ │ │ │ 1945: 00adf478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_ENTRY_DSTATE │ │ │ │ 1946: 00ab2474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_START_EVENT │ │ │ │ 1947: 002a7440 24 FUNC GLOBAL DEFAULT 12 sysbus_has_mmio │ │ │ │ 1948: 00adfb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_SEND_STATUS_DSTATE │ │ │ │ 1949: 00ade460 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_migration_c │ │ │ │ 1950: 0035a2b4 460 FUNC GLOBAL DEFAULT 12 pci_data_write │ │ │ │ - 1951: 0073dee4 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ - 1952: 0070fb60 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ + 1951: 0073ded4 1100 FUNC GLOBAL DEFAULT 12 qmp_marshal_dump_guest_memory │ │ │ │ + 1952: 0070fb50 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2_members │ │ │ │ 1953: 00adff4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_READ_DSTATE │ │ │ │ 1954: 00aadf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_CHANGED_EVENT │ │ │ │ - 1955: 00730210 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ + 1955: 00730200 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper_members │ │ │ │ 1956: 0027b584 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lstat │ │ │ │ 1957: 00adec54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_PMP_DSTATE │ │ │ │ 1958: 00adf40c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_DSTATE │ │ │ │ 1959: 0046786c 340 FUNC GLOBAL DEFAULT 12 migration_channel_read_peek │ │ │ │ 1960: 00adeaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_WRITE_DSTATE │ │ │ │ 1961: 00473280 528 FUNC GLOBAL DEFAULT 12 migrate_set_state │ │ │ │ 1962: 009ea9e4 12 OBJECT GLOBAL DEFAULT 21 S390CpuState_lookup │ │ │ │ 1963: 00ade8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_DSTATE │ │ │ │ - 1964: 00757b34 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ + 1964: 00757b24 244 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasList │ │ │ │ 1965: 00ab2e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSI_EVENT │ │ │ │ 1966: 00abcf24 4 OBJECT GLOBAL DEFAULT 25 multifd_recv_state │ │ │ │ 1967: 0027bc1c 232 FUNC GLOBAL DEFAULT 12 v9fs_co_close │ │ │ │ 1968: 00ade6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_DSTATE │ │ │ │ 1969: 00299b5c 792 FUNC GLOBAL DEFAULT 12 hmp_info_memdev │ │ │ │ 1970: 00aa57bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_EVENT │ │ │ │ 1971: 00ae0d1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_REENTRANT_AIO_DSTATE │ │ │ │ 1972: 00ae049e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_DSTATE │ │ │ │ - 1973: 0070b418 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ + 1973: 0070b408 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobChangeOptions_base_members │ │ │ │ 1974: 00adf29e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_READ_DSTATE │ │ │ │ 1975: 009ea314 12 OBJECT GLOBAL DEFAULT 21 BitmapSyncMode_lookup │ │ │ │ 1976: 00ae0cc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_DSTATE │ │ │ │ - 1977: 00588844 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ + 1977: 00588834 36 FUNC GLOBAL DEFAULT 12 type_register_static │ │ │ │ 1978: 00ade584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_IOV_DSTATE │ │ │ │ 1979: 00ae06ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_REPLAY_DSTATE │ │ │ │ - 1980: 006fcb40 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ + 1980: 006fcb30 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkverify │ │ │ │ 1981: 00adf1be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_WRITE_DSTATE │ │ │ │ - 1982: 007c7764 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ - 1983: 009179c0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ + 1982: 007c7754 144 FUNC GLOBAL DEFAULT 12 muls64 │ │ │ │ + 1983: 009179b0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2_len │ │ │ │ 1984: 00ae0cbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DUMP_MAPPING_DSTATE │ │ │ │ 1985: 00adec66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_DSTATE │ │ │ │ 1986: 00ab84dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ - 1987: 006f5224 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ - 1988: 0079f8ac 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ - 1989: 007c1080 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ + 1987: 006f5214 92 FUNC GLOBAL DEFAULT 12 qapi_free_nullList │ │ │ │ + 1988: 0079f89c 332 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK_members │ │ │ │ + 1989: 007c1070 8 FUNC GLOBAL DEFAULT 12 qemu_get_thread_id │ │ │ │ 1990: 00aae0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_EVENT │ │ │ │ - 1991: 00619eb0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ - 1992: 007ee5f0 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ + 1991: 00619ea0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_info │ │ │ │ + 1992: 007ee5e0 212 FUNC GLOBAL DEFAULT 12 iov_memset │ │ │ │ 1993: 002219f0 8 FUNC GLOBAL DEFAULT 12 float32_maxnum │ │ │ │ 1994: 00ab6744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_END_EVENT │ │ │ │ 1995: 00aa9694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_INTR_EVENT │ │ │ │ 1996: 0048182c 36 FUNC GLOBAL DEFAULT 12 migrate_tls_creds │ │ │ │ 1997: 00a15314 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_dup8 │ │ │ │ 1998: 00ab33a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_EVENT │ │ │ │ 1999: 00ab4b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FILL_EVENT │ │ │ │ 2000: 00ade728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_ERROR_DSTATE │ │ │ │ - 2001: 007cb378 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ + 2001: 007cb368 168 FUNC GLOBAL DEFAULT 12 error_set_internal │ │ │ │ 2002: 00adf3c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP6_DSTATE │ │ │ │ 2003: 00aaaaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_SUPPRESS_AIRQ_EVENT │ │ │ │ 2004: 00aaec88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_EVENT │ │ │ │ 2005: 004d6fa0 236 FUNC GLOBAL DEFAULT 12 dummy_start_vcpu_thread │ │ │ │ - 2006: 00647b08 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ + 2006: 00647af8 52 FUNC GLOBAL DEFAULT 12 blk_get_request_alignment │ │ │ │ 2007: 00aacb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_PACKET_EVENT │ │ │ │ 2008: 0020b528 5804 FUNC GLOBAL DEFAULT 12 float64_muladd_scalbn │ │ │ │ 2009: 00adf216 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_READ_NUM_DSTATE │ │ │ │ 2010: 00adf1b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_PACKET_DSTATE │ │ │ │ 2011: 00aa6c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_EXTREG_EVENT │ │ │ │ 2012: 00ab67e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_EVENT │ │ │ │ - 2013: 007af45c 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ + 2013: 007af44c 536 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_str │ │ │ │ 2014: 00aaffa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 2015: 00652dd0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ + 2015: 00652dc0 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialize_part │ │ │ │ 2016: 00adfb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_DSTATE │ │ │ │ 2017: 002291cc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_abs32 │ │ │ │ - 2018: 0060e180 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ - 2019: 0064950c 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ + 2018: 0060e170 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_resume │ │ │ │ + 2019: 006494fc 276 FUNC GLOBAL DEFAULT 12 blk_detach_dev │ │ │ │ 2020: 00464244 620 FUNC GLOBAL DEFAULT 12 monitor_disas │ │ │ │ 2021: 00ab61c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_EVENT │ │ │ │ 2022: 00ae0620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_DSTATE │ │ │ │ - 2023: 007cd48c 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ + 2023: 007cd47c 200 FUNC GLOBAL DEFAULT 12 qemu_read_config_file │ │ │ │ 2024: 00448ee8 220 FUNC GLOBAL DEFAULT 12 hmp_info_status │ │ │ │ 2025: 0026aef4 724 FUNC GLOBAL DEFAULT 12 local_open_nofollow │ │ │ │ 2026: 00ab7918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_END_EVENT │ │ │ │ 2027: 00ade8ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_DSTATE │ │ │ │ 2028: 004d3254 96 FUNC GLOBAL DEFAULT 12 apply_str_list_filter │ │ │ │ 2029: 004a95f8 412 FUNC GLOBAL DEFAULT 12 qmp_human_monitor_command │ │ │ │ - 2030: 00577468 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ + 2030: 00577458 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_be │ │ │ │ 2031: 00ab48d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_EVENT │ │ │ │ 2032: 00ab0968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SATN_EVENT │ │ │ │ - 2033: 00804700 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ - 2034: 00576f1c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ + 2033: 008046f0 8 FUNC GLOBAL DEFAULT 12 vduse_queue_get_fd │ │ │ │ + 2034: 00576f0c 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_be_mmu │ │ │ │ 2035: 00aba0c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_EVENT │ │ │ │ 2036: 0021b910 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_scalbn │ │ │ │ - 2037: 007697c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ + 2037: 007697b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetLegacyNicOptions │ │ │ │ 2038: 002323f4 188 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_free │ │ │ │ 2039: 00adf70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_COMPLETE_DSTATE │ │ │ │ 2040: 00ade7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_POST_LOAD_DSTATE │ │ │ │ - 2041: 0079ff80 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ + 2041: 0079ff70 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus │ │ │ │ 2042: 00ae000e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_OUTGOING_DSTATE │ │ │ │ 2043: 00ab29b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_EXIT_EVENT │ │ │ │ - 2044: 007cf200 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ - 2045: 0075a9d0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ - 2046: 0074bb50 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ + 2044: 007cf1f0 164 FUNC GLOBAL DEFAULT 12 qemu_opt_has_help_opt │ │ │ │ + 2045: 0075a9c0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_global_dirty_log_arg_members │ │ │ │ + 2046: 0074bb40 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper_members │ │ │ │ 2047: 00aaf3f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_EVENT │ │ │ │ 2048: 00ade670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PREADV_DSTATE │ │ │ │ 2049: 00ade890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_RETURN_DSTATE │ │ │ │ 2050: 00ab6474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_UNFILL_EVENT │ │ │ │ - 2051: 007b41c0 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ + 2051: 007b41b0 216 FUNC GLOBAL DEFAULT 12 qdict_get │ │ │ │ 2052: 00ab1288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_CMD_EVENT │ │ │ │ - 2053: 00618c9c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ - 2054: 00648b14 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ - 2055: 006182b8 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ + 2053: 00618c8c 276 FUNC GLOBAL DEFAULT 12 bdrv_co_change_backing_file │ │ │ │ + 2054: 00648b04 260 FUNC GLOBAL DEFAULT 12 blk_io_limits_disable │ │ │ │ + 2055: 006182a8 380 FUNC GLOBAL DEFAULT 12 bdrv_child_try_set_perm │ │ │ │ 2056: 00adf10e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX1_MEM_READB_DSTATE │ │ │ │ 2057: 00ab5a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_MEM_FAULT_CPU_INDEX_EVENT │ │ │ │ - 2058: 0076455c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ + 2058: 0076454c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfo │ │ │ │ 2059: 00aa73f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_POSTLOAD_CB_EVENT │ │ │ │ - 2060: 005582e0 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ + 2060: 005582d0 48 FUNC GLOBAL DEFAULT 12 ram_bytes_remaining │ │ │ │ 2061: 00aabbb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_READ_EVENT │ │ │ │ 2062: 00ae02a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_DSTATE │ │ │ │ 2063: 00ab7748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_START_EVENT │ │ │ │ 2064: 00adf06c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_READ_DSTATE │ │ │ │ 2065: 004d05dc 172 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_error │ │ │ │ 2066: 00adf16e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_DSTATE │ │ │ │ 2067: 0036ce98 576 FUNC GLOBAL DEFAULT 12 scsi_device_drained_end │ │ │ │ 2068: 00adf93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_UPDATE_DSTATE │ │ │ │ - 2069: 00647264 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ + 2069: 00647254 332 FUNC GLOBAL DEFAULT 12 blk_co_pwrite │ │ │ │ 2070: 003e4a84 616 FUNC GLOBAL DEFAULT 12 usb_msd_command_complete │ │ │ │ - 2071: 0079b06c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ + 2071: 0079b05c 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo │ │ │ │ 2072: 00ae0344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_ACL_DSTATE │ │ │ │ - 2073: 007383d4 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ + 2073: 007383c4 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions │ │ │ │ 2074: 00ab189c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_READ_EVENT │ │ │ │ - 2075: 007c1924 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ - 2076: 007818b8 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ - 2077: 006fd9a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ - 2078: 007fa958 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ + 2075: 007c1914 144 FUNC GLOBAL DEFAULT 12 qemu_socketpair │ │ │ │ + 2076: 007818a8 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsValue │ │ │ │ + 2077: 006fd990 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow2 │ │ │ │ + 2078: 007fa948 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentRemovalPolicy │ │ │ │ 2079: 00aae39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_DESC_WRITE_EVENT │ │ │ │ - 2080: 0077aa1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ + 2080: 0077aa0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationS390 │ │ │ │ 2081: 002edcac 68 FUNC GLOBAL DEFAULT 12 ide_exit │ │ │ │ 2082: 00ae02a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_DSTATE │ │ │ │ 2083: 002a1ff0 1020 FUNC GLOBAL DEFAULT 12 set_numa_options │ │ │ │ 2084: 00adeee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_WRITE_DSTATE │ │ │ │ - 2085: 005c9718 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ + 2085: 005c9708 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xor │ │ │ │ 2086: 00ae0488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_DSTATE │ │ │ │ - 2087: 0074cf88 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ + 2087: 0074cf78 320 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration │ │ │ │ 2088: 00ade1f8 180 OBJECT GLOBAL DEFAULT 25 mig_stats │ │ │ │ 2089: 00ae039e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_MAP_DSTATE │ │ │ │ - 2090: 00574e98 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ + 2090: 00574e88 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorw_le_mmu │ │ │ │ 2091: 00aba2e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_SIZE_EVENT │ │ │ │ - 2092: 00521a88 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ + 2092: 00521a7c 172 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writeb │ │ │ │ 2093: 0021d72c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_round_to_zero │ │ │ │ 2094: 00adf57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_DSTATE │ │ │ │ 2095: 00adfa32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_DSTATE │ │ │ │ 2096: 00aac280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_READ_EVENT │ │ │ │ 2097: 00454a40 308 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_insert │ │ │ │ 2098: 00adf8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_ENABLED_DSTATE │ │ │ │ - 2099: 005b0d3c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ + 2099: 005b0d2c 512 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i32 │ │ │ │ 2100: 00adef4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_LOCAL_DELIVER_DSTATE │ │ │ │ 2101: 00aad0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_UPDATE_IRQ_EVENT │ │ │ │ - 2102: 00521c6c 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ - 2103: 005e1aac 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ + 2102: 00521c60 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writel │ │ │ │ + 2103: 005e1a9c 148 FUNC GLOBAL DEFAULT 12 qio_channel_set_delay │ │ │ │ 2104: 00abb27c 0 OBJECT GLOBAL DEFAULT 25 hw_compat_3_0 │ │ │ │ 2105: 00aaa3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADWRITE_EVENT │ │ │ │ 2106: 00aa7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_EVENT │ │ │ │ 2107: 00a19f1c 208 OBJECT GLOBAL DEFAULT 24 hw_compat_3_1 │ │ │ │ 2108: 00adf7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_ERROR_DSTATE │ │ │ │ - 2109: 00792ce4 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ - 2110: 005bc60c 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ - 2111: 0076abc4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ - 2112: 00965c3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ - 2113: 00573690 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ + 2109: 00792cd4 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo │ │ │ │ + 2110: 005bc5fc 420 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i128_chk │ │ │ │ + 2111: 0076abb4 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions │ │ │ │ + 2112: 00965c2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_SUPPORTED │ │ │ │ + 2113: 00573680 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orb_mmu │ │ │ │ 2114: 00ab94a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CANCEL_EVENT │ │ │ │ 2115: 00230324 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_cb │ │ │ │ 2116: 00adf504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_DSTATE │ │ │ │ 2117: 0043b8c4 44 FUNC GLOBAL DEFAULT 12 cpus_get_virtual_clock │ │ │ │ 2118: 003fdbf0 164 FUNC GLOBAL DEFAULT 12 vfio_display_reset │ │ │ │ 2119: 00adfd0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_ATTACH_DSTATE │ │ │ │ 2120: 00ade896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_DSTATE │ │ │ │ - 2121: 00639098 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ - 2122: 00521b34 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ + 2121: 00639088 20 FUNC GLOBAL DEFAULT 12 nbd_client_connection_enable_retry │ │ │ │ + 2122: 00521b28 312 FUNC GLOBAL DEFAULT 12 virtio_config_modern_writew │ │ │ │ 2123: 00ade83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_LOAD_ERROR_DSTATE │ │ │ │ 2124: 00adf82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_DSTATE │ │ │ │ - 2125: 0058ec6c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ + 2125: 0058ec5c 980 FUNC GLOBAL DEFAULT 12 user_creatable_add_type │ │ │ │ 2126: 00adf15c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_DSTATE │ │ │ │ - 2127: 007ef5a0 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ - 2128: 0072ed98 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ + 2127: 007ef590 352 FUNC GLOBAL DEFAULT 12 qemu_iovec_clone │ │ │ │ + 2128: 0072ed88 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf │ │ │ │ 2129: 00aae9c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_EVENT │ │ │ │ 2130: 00ab5c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_CLEANUP_RANGE_EVENT │ │ │ │ - 2131: 007806b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ + 2131: 007806a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequest │ │ │ │ 2132: 00aade0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_HAS_BUFFERS_EVENT │ │ │ │ 2133: 00ae00e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_DSTATE │ │ │ │ 2134: 00360460 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_init │ │ │ │ 2135: 00aa7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_KBD_COMMAND_EVENT │ │ │ │ 2136: 0043823c 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_pause │ │ │ │ 2137: 00aa7af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_IN_EVENT │ │ │ │ 2138: 0035c520 532 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_register_bar │ │ │ │ 2139: 00ab832c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 2140: 00ade89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_DSTATE │ │ │ │ - 2141: 005e9b4c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ + 2141: 005e9b3c 340 FUNC GLOBAL DEFAULT 12 qcrypto_block_open │ │ │ │ 2142: 00ab9cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_YANK_EVENT │ │ │ │ 2143: 00adfa8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_STALL_EP_DSTATE │ │ │ │ 2144: 00229270 184 FUNC GLOBAL DEFAULT 12 helper_gvec_abs64 │ │ │ │ 2145: 00ab5964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ - 2146: 0065cb04 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ - 2147: 007ca38c 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ + 2146: 0065caf4 420 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_zeroes │ │ │ │ + 2147: 007ca37c 220 FUNC GLOBAL DEFAULT 12 find_last_bit │ │ │ │ 2148: 00ab2514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_ADDRESS_EVENT │ │ │ │ 2149: 00adeef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_CREATE_DEVICE_DSTATE │ │ │ │ 2150: 00adfcb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_FULL_DSTATE │ │ │ │ 2151: 00adf724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_DSTATE │ │ │ │ - 2152: 0075a9ec 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ + 2152: 0075a9dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_load_devices_state_arg_members │ │ │ │ 2153: 00ade892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETATTR_DSTATE │ │ │ │ - 2154: 007c92e4 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ - 2155: 00749f5c 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ - 2156: 00759a94 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ + 2154: 007c92d4 160 FUNC GLOBAL DEFAULT 12 slow_bitmap_full │ │ │ │ + 2155: 00749f4c 332 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU_members │ │ │ │ + 2156: 00759a84 112 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs_members │ │ │ │ 2157: 00ae05f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_UUID_DSTATE │ │ │ │ 2158: 00ab6064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 2159: 00ab60f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_EVENT │ │ │ │ 2160: 00ade7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_LIST_DSTATE │ │ │ │ 2161: 00ab8a74 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_dump_trace_events_trace_events │ │ │ │ 2162: 00adf188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_DSTATE │ │ │ │ 2163: 00adf63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_COPY_IN_CB_DSTATE │ │ │ │ 2164: 00ae0398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_DSTATE │ │ │ │ 2165: 00ab9df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PCI_EVENT │ │ │ │ 2166: 00adf376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_REARM_TIMER_DSTATE │ │ │ │ - 2167: 00784000 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ - 2168: 00774710 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ - 2169: 00706cf8 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ - 2170: 007be8e4 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ - 2171: 00736a84 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 2167: 00783ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Abort │ │ │ │ + 2168: 00774700 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties │ │ │ │ + 2169: 00706ce8 1236 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_commit_arg_members │ │ │ │ + 2170: 007be8d4 164 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier_poll │ │ │ │ + 2171: 00736a74 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptionsLUKS │ │ │ │ 2172: 00adf754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_RESP_DSTATE │ │ │ │ 2173: 0039de48 896 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_start │ │ │ │ 2174: 00adf516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_DSTATE │ │ │ │ 2175: 00ae05da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_KVM_DSTATE │ │ │ │ - 2176: 005a8760 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ + 2176: 005a8750 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_ptr │ │ │ │ 2177: 00415584 428 FUNC GLOBAL DEFAULT 12 vhost_dev_enable_notifiers │ │ │ │ 2178: 00481950 664 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_parameters │ │ │ │ - 2179: 0059569c 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ - 2180: 0064468c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ + 2179: 0059568c 224 FUNC GLOBAL DEFAULT 12 gdb_create_default_process │ │ │ │ + 2180: 0064467c 412 FUNC GLOBAL DEFAULT 12 blk_insert_bs │ │ │ │ 2181: 009941f8 48 OBJECT GLOBAL DEFAULT 21 serial_io_ops │ │ │ │ 2182: 00aac260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_READ_EVENT │ │ │ │ 2183: 00ab7688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_ACL_EVENT │ │ │ │ - 2184: 007bd250 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ + 2184: 007bd240 120 FUNC GLOBAL DEFAULT 12 iec_binary_prefix │ │ │ │ 2185: 00ae0c60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_BOOL_DSTATE │ │ │ │ 2186: 003bbc90 72 FUNC GLOBAL DEFAULT 12 usb_desc_get_string │ │ │ │ 2187: 00aa9f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_SOURCE_RESET_EVENT │ │ │ │ 2188: 0029f988 8 FUNC GLOBAL DEFAULT 12 machine_phandle_start │ │ │ │ 2189: 00adf266 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_DSTATE │ │ │ │ 2190: 00adf7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESELECT_DSTATE │ │ │ │ - 2191: 00639cb4 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ + 2191: 00639ca4 132 FUNC GLOBAL DEFAULT 12 nbd_info_lookup │ │ │ │ 2192: 00aa8938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_EVENT │ │ │ │ 2193: 00ae0642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 2194: 00aa7ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_WRITE_EVENT │ │ │ │ - 2195: 00562104 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ - 2196: 006f5b14 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ + 2195: 005620f4 132 FUNC GLOBAL DEFAULT 12 accel_supported_gdbstub_sstep_flags │ │ │ │ + 2196: 006f5b04 244 FUNC GLOBAL DEFAULT 12 visit_type_uint32List │ │ │ │ 2197: 0022ba3c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_le8 │ │ │ │ - 2198: 007a244c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ + 2198: 007a243c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_migrate_completed │ │ │ │ 2199: 00ae0cc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_LOCKED_DSTATE │ │ │ │ 2200: 00ae06e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 2201: 0043ed5c 1548 FUNC GLOBAL DEFAULT 12 dirtylimit_process │ │ │ │ 2202: 00adebde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_INPUT_CONNECTED_DSTATE │ │ │ │ - 2203: 0063d1a8 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ + 2203: 0063d198 12 FUNC GLOBAL DEFAULT 12 aio_task_pool_status │ │ │ │ 2204: 003559bc 4 FUNC GLOBAL DEFAULT 12 pci_realize_and_unref │ │ │ │ 2205: 00ae0c98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 2206: 005c5a28 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ + 2206: 005c5a18 200 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32 │ │ │ │ 2207: 00ab2434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_EVENT │ │ │ │ 2208: 0047240c 24 FUNC GLOBAL DEFAULT 12 migration_incoming_colo_enabled │ │ │ │ 2209: 00ae0794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_DSTATE │ │ │ │ 2210: 00aba8b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_EVENT │ │ │ │ 2211: 00ae0160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_DSTATE │ │ │ │ 2212: 00ab2b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_EVENT │ │ │ │ - 2213: 00578380 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ + 2213: 00578370 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchl_le │ │ │ │ 2214: 00ae00f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SWITCHOVER_ACKED_DSTATE │ │ │ │ - 2215: 00594460 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ - 2216: 0057ffa0 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ - 2217: 00645744 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ + 2215: 00594450 220 FUNC GLOBAL DEFAULT 12 gdb_extend_qsupported_features │ │ │ │ + 2216: 0057ff90 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_enum │ │ │ │ + 2217: 00645734 48 FUNC GLOBAL DEFAULT 12 blk_nb_sectors │ │ │ │ 2218: 00adec04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_READ_DSTATE │ │ │ │ 2219: 004df3f0 80 FUNC GLOBAL DEFAULT 12 helper_ove_cyov │ │ │ │ 2220: 00ab9788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_IOTHREADS_EVENT │ │ │ │ 2221: 0048b3f0 68 FUNC GLOBAL DEFAULT 12 timer_get │ │ │ │ 2222: 004957e4 96 FUNC GLOBAL DEFAULT 12 get_colo_mode │ │ │ │ - 2223: 007f9d38 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ - 2224: 005b5fe8 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ + 2223: 007f9d28 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_poison_arg_members │ │ │ │ + 2224: 005b5fd8 628 FUNC GLOBAL DEFAULT 12 tcg_gen_extract_i64 │ │ │ │ 2225: 00adf6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_DSTATE │ │ │ │ 2226: 00aaea48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_EVENT │ │ │ │ 2227: 00aa89b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_EVENT │ │ │ │ - 2228: 00749504 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ + 2228: 007494f4 4 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions_members │ │ │ │ 2229: 00441298 516 FUNC GLOBAL DEFAULT 12 dma_blk_io │ │ │ │ 2230: 002f0d38 1360 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd │ │ │ │ 2231: 00ab9a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_BREAK_EVENT │ │ │ │ 2232: 00adfa9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_HANDLE_CONTROL_DSTATE │ │ │ │ 2233: 00ab169c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_REQ_ADDR_EVENT │ │ │ │ - 2234: 005441b8 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ + 2234: 005441ac 884 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_start │ │ │ │ 2235: 00413e94 168 FUNC GLOBAL DEFAULT 12 vhost_get_free_memslots │ │ │ │ 2236: 00ab0878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_IDLE_EVENT │ │ │ │ 2237: 00ab5b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_EVENT │ │ │ │ - 2238: 007cff74 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ + 2238: 007cff64 8 FUNC GLOBAL DEFAULT 12 qemu_opts_id │ │ │ │ 2239: 00aac110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR1_EVENT │ │ │ │ 2240: 00aaeef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_MDTS_EVENT │ │ │ │ 2241: 00adf5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_RESET_DSTATE │ │ │ │ 2242: 00adf68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_DSTATE │ │ │ │ 2243: 00ade9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_INVALID_DSTATE │ │ │ │ - 2244: 006de2e0 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ - 2245: 0072e408 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ - 2246: 005ee038 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ + 2244: 006de2d0 584 FUNC GLOBAL DEFAULT 12 blk_pread │ │ │ │ + 2245: 0072e3f8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio │ │ │ │ + 2246: 005ee028 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_seq │ │ │ │ 2247: 00aa9714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_MOUSE_EVENT │ │ │ │ 2248: 00adf634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_CQ_DSTATE │ │ │ │ 2249: 00aa4f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_CANCEL_NEED_CHECK_TIMER_EVENT │ │ │ │ - 2250: 0074bb6c 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ + 2250: 0074bb5c 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfoWrapper │ │ │ │ 2251: 00ab7ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_UPDATE_EVENT │ │ │ │ - 2252: 00762590 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ + 2252: 00762580 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_vcpu_dirty_limit │ │ │ │ 2253: 00adfb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_DATA_DSTATE │ │ │ │ - 2254: 0060e340 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ + 2254: 0060e330 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_complete │ │ │ │ 2255: 0029a044 8 FUNC GLOBAL DEFAULT 12 hmp_system_powerdown │ │ │ │ 2256: 00adf008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_WRITE_DSTATE │ │ │ │ - 2257: 00712bb0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ - 2258: 005cbcf4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ + 2257: 00712ba0 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat_members │ │ │ │ + 2258: 005cbce4 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_vec │ │ │ │ 2259: 003971a0 1096 FUNC GLOBAL DEFAULT 12 mptsas_process_config │ │ │ │ 2260: 00226208 140 FUNC GLOBAL DEFAULT 12 float32_default_nan │ │ │ │ 2261: 003210e0 112 FUNC GLOBAL DEFAULT 12 ctucan_connect_to_bus │ │ │ │ 2262: 00ade524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_DSTATE │ │ │ │ 2263: 00ade4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHPOINT_DSTATE │ │ │ │ - 2264: 0056ce7c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ + 2264: 0056ce6c 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_all_cpus_synced │ │ │ │ 2265: 00a19e6c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_2_10 │ │ │ │ - 2266: 007dcc3c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ + 2266: 007dcc2c 320 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc │ │ │ │ 2267: 00ae0220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_DSTATE │ │ │ │ 2268: 00a19e8c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_11 │ │ │ │ - 2269: 005935b0 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ - 2270: 0079c8bc 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ + 2269: 005935a0 92 FUNC GLOBAL DEFAULT 12 gdb_first_attached_cpu │ │ │ │ + 2270: 0079c8ac 192 FUNC GLOBAL DEFAULT 12 visit_type_VncVencryptSubAuth │ │ │ │ 2271: 00a19ecc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_12 │ │ │ │ 2272: 0047b870 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear │ │ │ │ 2273: 00ab2f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EXIT_EVENT │ │ │ │ - 2274: 007e9c6c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ + 2274: 007e9c5c 588 FUNC GLOBAL DEFAULT 12 buffer_move │ │ │ │ 2275: 00ab0158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_DATA_EVENT │ │ │ │ 2276: 0043b828 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_post_init │ │ │ │ 2277: 00aaea08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_EVENT │ │ │ │ - 2278: 0070b94c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ + 2278: 0070b93c 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions_members │ │ │ │ 2279: 00ab6634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_POSTCOPY_LOOP_EVENT │ │ │ │ 2280: 00231528 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_create_vcpu_state │ │ │ │ - 2281: 007f7f64 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ - 2282: 005780bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ + 2281: 007f7f54 232 FUNC GLOBAL DEFAULT 12 yank_register_function │ │ │ │ + 2282: 005780ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orl_le │ │ │ │ 2283: 0044a70c 1088 FUNC GLOBAL DEFAULT 12 qemu_main_loop │ │ │ │ 2284: 00aad41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DESC_EVENT │ │ │ │ - 2285: 00780a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ + 2285: 00780a3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValueList │ │ │ │ 2286: 00ade87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_DSTATE │ │ │ │ 2287: 00adffc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QUERY_DIRTY_RATE_INFO_DSTATE │ │ │ │ 2288: 002f19a4 824 FUNC GLOBAL DEFAULT 12 ide_dev_initfn │ │ │ │ 2289: 004d9608 248 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_update │ │ │ │ - 2290: 0062a02c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ - 2291: 007ea09c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ + 2290: 0062a01c 8 FUNC GLOBAL DEFAULT 12 job_user_paused_locked │ │ │ │ + 2291: 007ea08c 460 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ool │ │ │ │ 2292: 00aad9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_EITR_SET_EVENT │ │ │ │ - 2293: 006809f4 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ + 2293: 006809e4 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get_empty │ │ │ │ 2294: 002f58d4 396 FUNC GLOBAL DEFAULT 12 kvm_report_irq_delivered │ │ │ │ - 2295: 005b194c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ - 2296: 00551264 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ - 2297: 0052291c 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ - 2298: 007107f8 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ + 2295: 005b193c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i32 │ │ │ │ + 2296: 00551254 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le │ │ │ │ + 2297: 00522910 788 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_status │ │ │ │ + 2298: 007107e8 372 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthModeList │ │ │ │ 2299: 002dec84 8 FUNC GLOBAL DEFAULT 12 i2c_start_send │ │ │ │ - 2300: 0074bcb8 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ + 2300: 0074bca8 28 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper_members │ │ │ │ 2301: 00ade479 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_transaction_c │ │ │ │ - 2302: 00951f18 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ + 2302: 00951f08 2 OBJECT GLOBAL DEFAULT 14 mouse_id │ │ │ │ 2303: 00ade878 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READDIR_RETURN_DSTATE │ │ │ │ 2304: 00aacb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_DCR_EVENT │ │ │ │ 2305: 00ae0224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_APPROVE_SWITCHOVER_DSTATE │ │ │ │ - 2306: 00705084 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ - 2307: 0058c178 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ + 2306: 00705074 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror_members │ │ │ │ + 2307: 0058c168 100 FUNC GLOBAL DEFAULT 12 object_property_parse │ │ │ │ 2308: 00ab2af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_SERVICE_EVENT │ │ │ │ - 2309: 00571208 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ + 2309: 005711f8 48 FUNC GLOBAL DEFAULT 12 helper_stq_mmu │ │ │ │ 2310: 00adfa00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 2311: 00adfed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_SET_CONFIG_DSTATE │ │ │ │ - 2312: 0053f6b0 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ + 2312: 0053f6a4 8 FUNC GLOBAL DEFAULT 12 memory_region_is_ram_device │ │ │ │ 2313: 00ab3624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_EVENT │ │ │ │ 2314: 00adee58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_READ_DSTATE │ │ │ │ 2315: 00ae0340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_QCODE_DSTATE │ │ │ │ 2316: 00ab7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PPM_SAVE_EVENT │ │ │ │ - 2317: 00770c00 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ + 2317: 00770bf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericPortProperties │ │ │ │ 2318: 004485a4 364 FUNC GLOBAL DEFAULT 12 qtest_server_inproc_recv │ │ │ │ 2319: 00ab9a64 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_run_state_trace_events_trace_events │ │ │ │ 2320: 003bb9ec 4 FUNC GLOBAL DEFAULT 12 usb_desc_attach │ │ │ │ 2321: 0048b6cc 268 FUNC GLOBAL DEFAULT 12 register_savevm_live │ │ │ │ 2322: 00aded08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_SEND_PACKET_DSTATE │ │ │ │ - 2323: 0079e2b4 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ - 2324: 0078d93c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ + 2323: 0079e2a4 372 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent │ │ │ │ + 2324: 0078d92c 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions │ │ │ │ 2325: 00227250 348 FUNC GLOBAL DEFAULT 12 normalizeRoundAndPackFloatx80 │ │ │ │ 2326: 00426ab8 1244 FUNC GLOBAL DEFAULT 12 AUD_open_in │ │ │ │ - 2327: 007cc1c8 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ + 2327: 007cc1b8 160 FUNC GLOBAL DEFAULT 12 info_report │ │ │ │ 2328: 00aa6910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_EVENT │ │ │ │ 2329: 00aaf378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_FLUSH_CB_EVENT │ │ │ │ - 2330: 0078e5d8 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ + 2330: 0078e5c8 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions_members │ │ │ │ 2331: 00ab1398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_INQUIRY_EVENT │ │ │ │ 2332: 00ae026c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_VNET_INFO_DSTATE │ │ │ │ 2333: 00aaef68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZD_EXTENSION_SET_EVENT │ │ │ │ 2334: 00aa6ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_WR_EVENT │ │ │ │ 2335: 00adf4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_DSTATE │ │ │ │ 2336: 00ab7468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_RESET_SERIAL_EVENT │ │ │ │ 2337: 00adee8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_GENERATE_SGI_DSTATE │ │ │ │ 2338: 00ab7758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_INIT_EVENT │ │ │ │ - 2339: 005c5af0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ + 2339: 005c5ae0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64 │ │ │ │ 2340: 00adf9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE4_DSTATE │ │ │ │ 2341: 00adee14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INT_DSTATE │ │ │ │ - 2342: 00777b28 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ - 2343: 00501ab4 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ + 2342: 00777b18 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list │ │ │ │ + 2343: 00501aa8 336 FUNC GLOBAL DEFAULT 12 vfio_block_multiple_devices_migration │ │ │ │ 2344: 00adfc70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_PTRS_DSTATE │ │ │ │ 2345: 0043a840 340 FUNC GLOBAL DEFAULT 12 add_boot_device_path │ │ │ │ - 2346: 00795ac0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ - 2347: 0077f2cc 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ + 2346: 00795ab0 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker │ │ │ │ + 2347: 0077f2bc 112 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress_members │ │ │ │ 2348: 00a189bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_muluh_i64 │ │ │ │ 2349: 00ade9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_UNREALIZE_DSTATE │ │ │ │ - 2350: 0079d94c 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ + 2350: 0079d93c 432 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper │ │ │ │ 2351: 00adf326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_VF_RESET_DSTATE │ │ │ │ - 2352: 0071675c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ + 2352: 0071674c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile │ │ │ │ 2353: 00adfd60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_START_DSTATE │ │ │ │ - 2354: 0063cd04 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ - 2355: 005f7928 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ + 2354: 0063ccf4 360 FUNC GLOBAL DEFAULT 12 block_acct_queue_depth │ │ │ │ + 2355: 005f7918 208 FUNC GLOBAL DEFAULT 12 qauthz_list_append_rule │ │ │ │ 2356: 00adff3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_DSTATE │ │ │ │ 2357: 00ae0276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_DSTATE │ │ │ │ - 2358: 0063981c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ - 2359: 00580498 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ + 2358: 0063980c 140 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection_cancel │ │ │ │ + 2359: 00580488 304 FUNC GLOBAL DEFAULT 12 qdev_prop_set_enum │ │ │ │ 2360: 009ea2d4 12 OBJECT GLOBAL DEFAULT 21 XDbgBlockGraphNodeType_lookup │ │ │ │ 2361: 0023c110 140 FUNC GLOBAL DEFAULT 12 qemu_input_handler_activate │ │ │ │ 2362: 00aba9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_EVENT │ │ │ │ - 2363: 005bb70c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ - 2364: 0061aa84 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ + 2363: 005bb6fc 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i32_chk │ │ │ │ + 2364: 0061aa74 356 FUNC GLOBAL DEFAULT 12 bdrv_inactivate_all │ │ │ │ 2365: 00254ae8 4360 FUNC GLOBAL DEFAULT 12 vnc_display_open │ │ │ │ 2366: 009eab14 12 OBJECT GLOBAL DEFAULT 21 FailoverStatus_lookup │ │ │ │ - 2367: 007700dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ - 2368: 005e1488 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ + 2367: 007700cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfo │ │ │ │ + 2368: 005e1478 140 FUNC GLOBAL DEFAULT 12 qio_channel_set_aio_fd_handler │ │ │ │ 2369: 00ab0dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_ENABLED_EVENT │ │ │ │ 2370: 00ab75f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_ADD_MEMSLOT_EVENT │ │ │ │ - 2371: 00658d08 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ + 2371: 00658cf8 880 FUNC GLOBAL DEFAULT 12 bdrv_co_flush │ │ │ │ 2372: 00362008 260 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_init │ │ │ │ 2373: 00ae03dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM2_FALLBACK_DSTATE │ │ │ │ 2374: 009ee680 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_width │ │ │ │ 2375: 00ab11c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_ENQUEUE_EVENT │ │ │ │ 2376: 00aa7c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_WRITE_EVENT │ │ │ │ - 2377: 00793fd4 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ - 2378: 007cca34 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ + 2377: 00793fc4 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortDuplex │ │ │ │ + 2378: 007cca24 256 FUNC GLOBAL DEFAULT 12 id_generate │ │ │ │ 2379: 00aa92c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_EVENT │ │ │ │ 2380: 00adee9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_DSTATE │ │ │ │ 2381: 00abbe5c 4 OBJECT GLOBAL DEFAULT 25 xen_foreignmem_ops │ │ │ │ 2382: 009eaec0 12 OBJECT GLOBAL DEFAULT 21 GuestPanicAction_lookup │ │ │ │ 2383: 00361628 1888 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_write_config │ │ │ │ 2384: 00ab3a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_EVENT │ │ │ │ 2385: 00a16208 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_be │ │ │ │ 2386: 00ae0128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_FILE_ERR_DSTATE │ │ │ │ 2387: 00ae036c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_PAGEFLIP_DSTATE │ │ │ │ - 2388: 007869e8 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ - 2389: 0063a60c 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ + 2388: 007869d8 364 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo │ │ │ │ + 2389: 0063a5fc 276 FUNC GLOBAL DEFAULT 12 scsi_build_sense_buf │ │ │ │ 2390: 00adf4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_WRITE_DSTATE │ │ │ │ 2391: 001e8928 204 FUNC GLOBAL DEFAULT 12 main │ │ │ │ 2392: 00adf1ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVED_DSTATE │ │ │ │ - 2393: 0075ba6c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ + 2393: 0075ba5c 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_dirty_rate_arg_members │ │ │ │ 2394: 00ab6a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_PING_EVENT │ │ │ │ 2395: 00aa8418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_SWITCH_MODE_EVENT │ │ │ │ 2396: 00adee92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_UPDATE_DSTATE │ │ │ │ 2397: 00adfea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_DSTATE │ │ │ │ 2398: 00aad5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_EVENT │ │ │ │ 2399: 009ee860 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_losttickpolicy │ │ │ │ 2400: 0044a6f4 24 FUNC GLOBAL DEFAULT 12 qemu_system_debug_request │ │ │ │ 2401: 009eb2c8 12 OBJECT GLOBAL DEFAULT 21 InputAxis_lookup │ │ │ │ 2402: 00aa4528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_HMP_COMMAND_EVENT │ │ │ │ - 2403: 00572664 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ + 2403: 00572654 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data_ra │ │ │ │ 2404: 00ae0732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_DSTATE │ │ │ │ - 2405: 006481cc 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ + 2405: 006481bc 212 FUNC GLOBAL DEFAULT 12 blk_co_truncate │ │ │ │ 2406: 00adff20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VQ_INDEX_DSTATE │ │ │ │ 2407: 00adfff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_RECEIVE_MESSAGE_DSTATE │ │ │ │ 2408: 0023645c 400 FUNC GLOBAL DEFAULT 12 unregister_displaychangelistener │ │ │ │ 2409: 00adf0b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_SET_DUTY_DSTATE │ │ │ │ 2410: 0021ce78 248 FUNC GLOBAL DEFAULT 12 float64_to_uint64_round_to_zero │ │ │ │ 2411: 00ab9224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_LOAD_EVENT │ │ │ │ 2412: 00adf544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_DSTATE │ │ │ │ 2413: 00221a68 64 FUNC GLOBAL DEFAULT 12 float64_maxnum │ │ │ │ - 2414: 00952f30 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ - 2415: 00576d4c 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ + 2414: 00952f20 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWNET │ │ │ │ + 2415: 00576d3c 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_be_mmu │ │ │ │ 2416: 00ab5050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_WRITE_EVENT │ │ │ │ - 2417: 005102ec 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ - 2418: 0077069c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ + 2417: 005102e0 1300 FUNC GLOBAL DEFAULT 12 vfio_pci_write_config │ │ │ │ + 2418: 0077068c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputLinuxProperties │ │ │ │ 2419: 00adf4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_DSTATE │ │ │ │ - 2420: 005b6a48 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ + 2420: 005b6a38 152 FUNC GLOBAL DEFAULT 12 tcg_gen_muls2_i64 │ │ │ │ 2421: 00ab10b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_NODATA_EVENT │ │ │ │ 2422: 00aa4c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_BACK_EVENT │ │ │ │ 2423: 00adf8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_RAISE_DSTATE │ │ │ │ 2424: 00adfaba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_EMULATED_DSTATE │ │ │ │ 2425: 00ae02fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_FE_OPEN_DSTATE │ │ │ │ 2426: 00415738 152 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_pending │ │ │ │ - 2427: 005c8c20 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ + 2427: 005c8c10 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i32 │ │ │ │ 2428: 00aaa66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_WRITE_EVENT │ │ │ │ - 2429: 0069cfcc 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ + 2429: 0069cfbc 148 FUNC GLOBAL DEFAULT 12 qmp_block_set_write_threshold │ │ │ │ 2430: 00ab84bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ 2431: 00adf274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DESC_DSTATE │ │ │ │ 2432: 00adfeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_DSTATE │ │ │ │ 2433: 00adfd06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_RELEASE_DSTATE │ │ │ │ 2434: 003a8834 204 FUNC GLOBAL DEFAULT 12 sdbus_get_readonly │ │ │ │ 2435: 00aaccac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVED_EVENT │ │ │ │ - 2436: 00730918 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ + 2436: 00730908 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper_members │ │ │ │ 2437: 002e01b8 36 FUNC GLOBAL DEFAULT 12 bitbang_i2c_init │ │ │ │ 2438: 00ade6c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_DSTATE │ │ │ │ 2439: 002a6078 296 FUNC GLOBAL DEFAULT 12 qdev_prop_set_macaddr │ │ │ │ 2440: 00adfd2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_DSTATE │ │ │ │ - 2441: 00575d2c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ - 2442: 00690b04 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ - 2443: 007af30c 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ + 2441: 00575d1c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchw_le │ │ │ │ + 2442: 00690af4 1564 FUNC GLOBAL DEFAULT 12 qcow2_shrink_reftable │ │ │ │ + 2443: 007af2fc 156 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new │ │ │ │ 2444: 00ae071e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 2445: 00adff30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_INIT_DSTATE │ │ │ │ 2446: 00aa7908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_UPDATE_PARAMS_EVENT │ │ │ │ - 2447: 007f9dd4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ - 2448: 006daee8 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ + 2447: 007f9dc4 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlUncorErrorType │ │ │ │ + 2448: 006daed8 516 FUNC GLOBAL DEFAULT 12 bdrv_is_inserted │ │ │ │ 2449: 00ab7e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QDEV_UPDATE_PARENT_BUS_EVENT │ │ │ │ 2450: 00ade8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_WR_DSTATE │ │ │ │ - 2451: 00559778 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ + 2451: 00559768 344 FUNC GLOBAL DEFAULT 12 ram_bytes_total │ │ │ │ 2452: 00adf8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_DSTATE │ │ │ │ - 2453: 00965bf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ + 2453: 00965be8 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_ABORTED │ │ │ │ 2454: 00adef44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_WRITE_DSTATE │ │ │ │ 2455: 00aa7bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_EVENT │ │ │ │ - 2456: 00542aa0 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ + 2456: 00542a94 284 FUNC GLOBAL DEFAULT 12 memory_region_get_fd │ │ │ │ 2457: 003fe50c 708 FUNC GLOBAL DEFAULT 12 virtio_bus_device_plugged │ │ │ │ - 2458: 00753268 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ + 2458: 00753258 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_irq │ │ │ │ 2459: 00221970 8 FUNC GLOBAL DEFAULT 12 float16_maxnum │ │ │ │ - 2460: 0058ab3c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ + 2460: 0058ab2c 100 FUNC GLOBAL DEFAULT 12 object_property_add │ │ │ │ 2461: 00ab6034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_EVENT │ │ │ │ 2462: 00aab840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_READ_EVENT │ │ │ │ - 2463: 00706950 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ + 2463: 00706940 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup │ │ │ │ 2464: 00adfea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_DSTATE │ │ │ │ 2465: 004270ac 764 FUNC GLOBAL DEFAULT 12 AUD_write │ │ │ │ 2466: 003601c4 168 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_get_vector │ │ │ │ 2467: 00abaa48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_END_EVENT │ │ │ │ - 2468: 007cade0 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ - 2469: 00799958 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ + 2468: 007cadd0 156 FUNC GLOBAL DEFAULT 12 error_prepend │ │ │ │ + 2469: 00799948 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEvent │ │ │ │ 2470: 00aa6188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_START_EVENT │ │ │ │ - 2471: 006d9884 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ - 2472: 0066a788 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ + 2471: 006d9874 560 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_zeroes │ │ │ │ + 2472: 0066a778 76 FUNC GLOBAL DEFAULT 12 progress_increase_remaining │ │ │ │ 2473: 003ba490 172 FUNC GLOBAL DEFAULT 12 usb_ep_reset │ │ │ │ 2474: 00aa5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_EVENT │ │ │ │ 2475: 00aaed38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_EVENT │ │ │ │ - 2476: 0072bef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ + 2476: 0072bee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdev │ │ │ │ 2477: 009ea32c 12 OBJECT GLOBAL DEFAULT 21 MirrorSyncMode_lookup │ │ │ │ 2478: 00ab5884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_INPUT_EVENT │ │ │ │ - 2479: 00591384 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ + 2479: 00591374 360 FUNC GLOBAL DEFAULT 12 gdb_put_packet │ │ │ │ 2480: 00ae0130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_EXACT_DSTATE │ │ │ │ 2481: 00ae0132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_DSTATE │ │ │ │ - 2482: 00570df8 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ + 2482: 00570de8 24 FUNC GLOBAL DEFAULT 12 helper_ldq_mmu │ │ │ │ 2483: 00ab2bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_EVENT │ │ │ │ 2484: 00aad57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_EVENT │ │ │ │ 2485: 00aad6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMS_EVENT │ │ │ │ - 2486: 004fe33c 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ + 2486: 004fe330 544 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_realize │ │ │ │ 2487: 004366a8 316 FUNC GLOBAL DEFAULT 12 qmp_blockdev_close_tray │ │ │ │ - 2488: 00554588 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ - 2489: 00627030 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ + 2488: 00554578 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be_cached_slow │ │ │ │ + 2489: 00627020 888 FUNC GLOBAL DEFAULT 12 block_job_create │ │ │ │ 2490: 0031cf70 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_mtu │ │ │ │ 2491: 00a176a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_be │ │ │ │ - 2492: 007822f4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ + 2492: 007822e4 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValueList │ │ │ │ 2493: 009ea71c 12 OBJECT GLOBAL DEFAULT 21 DumpStatus_lookup │ │ │ │ 2494: 00aaf278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_EVENT │ │ │ │ 2495: 00adff40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_UNMAP_DSTATE │ │ │ │ - 2496: 006dcfe4 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ - 2497: 0059368c 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ + 2496: 006dcfd4 280 FUNC GLOBAL DEFAULT 12 bdrv_co_open_blockdev_ref │ │ │ │ + 2497: 0059367c 176 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_tag │ │ │ │ 2498: 009eb10c 12 OBJECT GLOBAL DEFAULT 21 AudiodevDriver_lookup │ │ │ │ 2499: 00aaa73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR1_READ_EVENT │ │ │ │ 2500: 00ade960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_UNKNOWN_DSTATE │ │ │ │ 2501: 00adeaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_READ_DSTATE │ │ │ │ 2502: 00ab5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_EVENT │ │ │ │ - 2503: 007657e8 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ + 2503: 007657d8 192 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterType │ │ │ │ 2504: 00adf42a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_DSTATE │ │ │ │ 2505: 00ab8c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_CANCEL_EVENT │ │ │ │ 2506: 00acdcd8 1 OBJECT GLOBAL DEFAULT 25 one_insn_per_tb │ │ │ │ 2507: 002d5810 676 FUNC GLOBAL DEFAULT 12 vga_ioport_read │ │ │ │ - 2508: 0076b1e4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ + 2508: 0076b1d4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions │ │ │ │ 2509: 00ab7568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_UI_INFO_EVENT │ │ │ │ 2510: 00adf7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGIN_DSTATE │ │ │ │ 2511: 00adf92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_DSTATE │ │ │ │ 2512: 00ab5a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_EVENT │ │ │ │ - 2513: 007a11a8 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ - 2514: 00775060 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ + 2513: 007a1198 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC │ │ │ │ + 2514: 00775050 112 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties_members │ │ │ │ 2515: 00adfa46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_DSTATE │ │ │ │ 2516: 00ab0f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_EVENT │ │ │ │ - 2517: 007f9340 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ - 2518: 0073503c 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ + 2517: 007f9330 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlEventLog │ │ │ │ + 2518: 0073502c 28 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo_members │ │ │ │ 2519: 0044fd44 128 FUNC GLOBAL DEFAULT 12 serial_hd │ │ │ │ - 2520: 00652de8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ - 2521: 00653488 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ - 2522: 0078b690 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ + 2520: 00652dd8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_zeroes │ │ │ │ + 2521: 00653478 428 FUNC GLOBAL DEFAULT 12 bdrv_merge_dirty_bitmap │ │ │ │ + 2522: 0078b680 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSndioOptions │ │ │ │ 2523: 00ae0086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_ADD_BLOCK_DSTATE │ │ │ │ 2524: 003c69d8 224 FUNC GLOBAL DEFAULT 12 ohci_stop_endpoints │ │ │ │ 2525: 00ae01d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_DSTATE │ │ │ │ 2526: 00ab3ecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_GROUP_EVENT │ │ │ │ - 2527: 0078ba28 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ + 2527: 0078ba18 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewirePerDirectionOptions │ │ │ │ 2528: 003b80bc 392 FUNC GLOBAL DEFAULT 12 qmp_x_query_usb │ │ │ │ 2529: 00416e50 860 FUNC GLOBAL DEFAULT 12 vhost_dev_stop │ │ │ │ 2530: 00aa6074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_SUCCESS_EVENT │ │ │ │ 2531: 00aaaa5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_WRITE_EVENT │ │ │ │ 2532: 00aa83f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ATI_MM_WRITE_EVENT │ │ │ │ 2533: 00adf320 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ - 2534: 007cc738 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ - 2535: 0080312c 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ - 2536: 0078f818 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ - 2537: 007f1338 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ - 2538: 005580e8 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ + 2534: 007cc728 100 FUNC GLOBAL DEFAULT 12 qemu_vprintf │ │ │ │ + 2535: 0080311c 280 FUNC GLOBAL DEFAULT 12 vu_queue_fill │ │ │ │ + 2536: 0078f808 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_audiodevs │ │ │ │ + 2537: 007f1328 112 FUNC GLOBAL DEFAULT 12 readline_start │ │ │ │ + 2538: 005580d8 296 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_send │ │ │ │ 2539: 00adfc2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_CANCEL_DSTATE │ │ │ │ 2540: 00aacebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_RX_BD_FULL_EVENT │ │ │ │ - 2541: 006f4ee8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ - 2542: 005bf5bc 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ - 2543: 00570f90 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ + 2541: 006f4ed8 92 FUNC GLOBAL DEFAULT 12 qapi_free_int32List │ │ │ │ + 2542: 005bf5ac 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add8_i64 │ │ │ │ + 2543: 00570f80 152 FUNC GLOBAL DEFAULT 12 helper_ld16_mmu │ │ │ │ 2544: 00ade920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMPLETE_COLLECTING_DSTATE │ │ │ │ 2545: 00aa565c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_ST_EVENT │ │ │ │ 2546: 009ea654 12 OBJECT GLOBAL DEFAULT 21 QCryptoIVGenAlgo_lookup │ │ │ │ 2547: 00220158 244 FUNC GLOBAL DEFAULT 12 uint8_to_float16 │ │ │ │ 2548: 00aa4418 12 OBJECT GLOBAL DEFAULT 24 qom_trace_events │ │ │ │ 2549: 00adf2e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_OOB_DSTATE │ │ │ │ 2550: 00ab159c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_READ_EVENT │ │ │ │ 2551: 00adf9d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESPONSE_DSTATE │ │ │ │ 2552: 00abaa38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_SHRINK_EVENT │ │ │ │ 2553: 00aaf960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_SEND_EVENT │ │ │ │ - 2554: 00746240 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ + 2554: 00746230 244 FUNC GLOBAL DEFAULT 12 visit_type_CompatPropertyList │ │ │ │ 2555: 00ab9d58 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_qdev_trace_events_trace_events │ │ │ │ 2556: 00457a2c 292 FUNC GLOBAL DEFAULT 12 init_async_teardown │ │ │ │ - 2557: 005725fc 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ - 2558: 007a509c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ + 2557: 005725ec 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data_ra │ │ │ │ + 2558: 007a508c 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_input_send_event │ │ │ │ 2559: 00ae02fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CLOSE_DSTATE │ │ │ │ - 2560: 00755f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ + 2560: 00755f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfoList │ │ │ │ 2561: 004488b0 328 FUNC GLOBAL DEFAULT 12 qemu_timedate_diff │ │ │ │ - 2562: 006f1734 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ + 2562: 006f1724 40 FUNC GLOBAL DEFAULT 12 monitor_cur_is_qmp │ │ │ │ 2563: 00ab6984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_RECV_BITMAP_EVENT │ │ │ │ 2564: 0029f0bc 348 FUNC GLOBAL DEFAULT 12 machine_query_hotpluggable_cpus │ │ │ │ - 2565: 006531e0 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ - 2566: 007d3154 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ + 2565: 006531d0 28 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_persistence │ │ │ │ + 2566: 007d3144 36 FUNC GLOBAL DEFAULT 12 rcu_enable_atfork │ │ │ │ 2567: 00ab59a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_EVENT │ │ │ │ 2568: 009eb6cc 52 OBJECT GLOBAL DEFAULT 21 vmstate_fifo8 │ │ │ │ 2569: 0032115c 72 FUNC GLOBAL DEFAULT 12 ctucan_init │ │ │ │ 2570: 004b7cc4 1012 FUNC GLOBAL DEFAULT 12 net_init_stream │ │ │ │ 2571: 00aaa5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_WRITE_EVENT │ │ │ │ 2572: 0043ccf0 68 FUNC GLOBAL DEFAULT 12 vm_resume │ │ │ │ 2573: 003f715c 196 FUNC GLOBAL DEFAULT 12 vfio_container_dma_map │ │ │ │ 2574: 00aa76a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_EVENT │ │ │ │ 2575: 00ab5b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_EVENT │ │ │ │ 2576: 00227ddc 164 FUNC GLOBAL DEFAULT 12 helper_gvec_add8 │ │ │ │ 2577: 00adf09e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_PULSE_EXTI_DSTATE │ │ │ │ 2578: 0027d9d4 8 FUNC GLOBAL DEFAULT 12 aml_name_decl │ │ │ │ 2579: 00aa4298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_APPLY_VERB_EVENT │ │ │ │ 2580: 00aa4688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_UNKNOWN_EVENT │ │ │ │ - 2581: 007b44d4 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ + 2581: 007b44c4 144 FUNC GLOBAL DEFAULT 12 qdict_get_qlist │ │ │ │ 2582: 00adfc8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_DIE_DSTATE │ │ │ │ 2583: 00ab9a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_BREAK_EVENT │ │ │ │ 2584: 00adf986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_DSTATE │ │ │ │ 2585: 00aa9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_EVENT │ │ │ │ 2586: 00aad64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_EVENT │ │ │ │ 2587: 00adf2ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_TXDMA_DISABLED_DSTATE │ │ │ │ 2588: 00aa60c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_OPTION_REPLY_EVENT │ │ │ │ - 2589: 006f555c 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ + 2589: 006f554c 244 FUNC GLOBAL DEFAULT 12 visit_type_int8List │ │ │ │ 2590: 00ade528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_DSTATE │ │ │ │ 2591: 00adfb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESET_DSTATE │ │ │ │ 2592: 0043bfb0 4 FUNC GLOBAL DEFAULT 12 bql_locked │ │ │ │ 2593: 00ab844c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ 2594: 00aad1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_INCOMING_EVENT │ │ │ │ - 2595: 007aa23c 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ + 2595: 007aa22c 408 FUNC GLOBAL DEFAULT 12 visit_check_struct │ │ │ │ 2596: 00ab449c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_KVM_EVENT │ │ │ │ 2597: 00aa64c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_EVENT │ │ │ │ 2598: 00ab3c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_EVENT │ │ │ │ 2599: 00adee1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADWRITE_DSTATE │ │ │ │ - 2600: 006523c0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ - 2601: 006fb5b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ + 2600: 006523b0 280 FUNC GLOBAL DEFAULT 12 bdrv_co_can_store_new_dirty_bitmap │ │ │ │ + 2601: 006fb5a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStats │ │ │ │ 2602: 00aded00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_RESET_DSTATE │ │ │ │ 2603: 00ade8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_FEATURES_DSTATE │ │ │ │ 2604: 0048d394 768 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_setup │ │ │ │ 2605: 00adf730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_DSTATE │ │ │ │ - 2606: 00774324 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ - 2607: 0077e914 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ + 2606: 00774314 424 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties_members │ │ │ │ + 2607: 0077e904 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddressWrapper │ │ │ │ 2608: 00adf00c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_WRITE_DSTATE │ │ │ │ 2609: 00221ba8 64 FUNC GLOBAL DEFAULT 12 float64_minnummag │ │ │ │ - 2610: 006561f4 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ - 2611: 00741bb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ + 2610: 006561e4 288 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end_quiesce │ │ │ │ + 2611: 00741ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfoList │ │ │ │ 2612: 00ab31d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESET_EVENT │ │ │ │ - 2613: 007bb84c 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ + 2613: 007bb83c 96 FUNC GLOBAL DEFAULT 12 strstart │ │ │ │ 2614: 00aaaa3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_WRITE_EVENT │ │ │ │ 2615: 002374c0 68 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_index │ │ │ │ 2616: 002a6c04 148 FUNC GLOBAL DEFAULT 12 qemu_devices_reset │ │ │ │ 2617: 00ab2304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_SET_ADDRESS_EVENT │ │ │ │ - 2618: 0057140c 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ + 2618: 005713fc 144 FUNC GLOBAL DEFAULT 12 cpu_ldl_mmu │ │ │ │ 2619: 00aa88f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_CTRL_EVENT │ │ │ │ - 2620: 00773790 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ + 2620: 00773780 316 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties │ │ │ │ 2621: 00ab5b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_EVENT │ │ │ │ - 2622: 00619be8 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ + 2622: 00619bd8 12 FUNC GLOBAL DEFAULT 12 bdrv_get_node_name │ │ │ │ 2623: 00aaa1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_WRITE_EVENT │ │ │ │ 2624: 00adea06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_READ_DSTATE │ │ │ │ - 2625: 0077c02c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ - 2626: 007e4888 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ + 2625: 0077c01c 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_PANICKED_arg_members │ │ │ │ + 2626: 007e4878 32 FUNC GLOBAL DEFAULT 12 timerlist_notify │ │ │ │ 2627: 004d2350 8 FUNC GLOBAL DEFAULT 12 semihosting_get_argc │ │ │ │ 2628: 00ae0616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 2629: 00ab2fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_QUEUE_EVENT │ │ │ │ - 2630: 0053c65c 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ + 2630: 0053c650 76 FUNC GLOBAL DEFAULT 12 memory_region_init │ │ │ │ 2631: 00aa64b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_EVENT │ │ │ │ - 2632: 00965c50 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ + 2632: 00965c40 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_OPCODE │ │ │ │ 2633: 00a12194 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64i │ │ │ │ 2634: 00adecd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_RESET_AIO_DSTATE │ │ │ │ - 2635: 006dd0fc 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ + 2635: 006dd0ec 316 FUNC GLOBAL DEFAULT 12 bdrv_co_open │ │ │ │ 2636: 0024de7c 28 FUNC GLOBAL DEFAULT 12 vnc_read_when │ │ │ │ 2637: 0027d9a0 8 FUNC GLOBAL DEFAULT 12 aml_method │ │ │ │ - 2638: 004f1100 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ + 2638: 004f10f4 420 FUNC GLOBAL DEFAULT 12 virtio_serial_throttle_port │ │ │ │ 2639: 0023d4dc 264 FUNC GLOBAL DEFAULT 12 qemu_input_update_buttons │ │ │ │ - 2640: 0093772c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ - 2641: 0064507c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ - 2642: 005c8634 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ - 2643: 00573b40 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ + 2640: 0093771c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_5_len │ │ │ │ + 2641: 0064506c 148 FUNC GLOBAL DEFAULT 12 blk_dev_is_medium_locked │ │ │ │ + 2642: 005c8624 1400 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_mem │ │ │ │ + 2643: 00573b30 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchb_mmu │ │ │ │ 2644: 004a5764 236 FUNC GLOBAL DEFAULT 12 hmp_dumpdtb │ │ │ │ - 2645: 00557e7c 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ - 2646: 0062565c 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ + 2645: 00557e6c 340 FUNC GLOBAL DEFAULT 12 foreach_not_ignored_block │ │ │ │ + 2646: 0062564c 540 FUNC GLOBAL DEFAULT 12 bdrv_freeze_backing_chain │ │ │ │ 2647: 00ae033e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_BTN_DSTATE │ │ │ │ 2648: 00ab7dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_CHANGE_PARENT_EVENT │ │ │ │ 2649: 00a11954 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl64v │ │ │ │ 2650: 00aad8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_DATA_EVENT │ │ │ │ - 2651: 005cd3ac 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ - 2652: 007c4790 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ + 2651: 005cd39c 1992 FUNC GLOBAL DEFAULT 12 perf_report_code │ │ │ │ + 2652: 007c4780 440 FUNC GLOBAL DEFAULT 12 qemu_thread_create │ │ │ │ 2653: 003bac04 384 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_packet_size │ │ │ │ 2654: 00adfcd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_START_DSTATE │ │ │ │ - 2655: 007592d0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ + 2655: 007592c0 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters │ │ │ │ 2656: 00202de8 136 FUNC GLOBAL DEFAULT 12 bfloat16_is_signaling_nan │ │ │ │ 2657: 00354f2c 68 FUNC GLOBAL DEFAULT 12 pci_intx_route_changed │ │ │ │ 2658: 00ade66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_DETACH_DSTATE │ │ │ │ 2659: 00216d6c 428 FUNC GLOBAL DEFAULT 12 float64_round_to_int │ │ │ │ 2660: 00adf2c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_COMPARE_DSTATE │ │ │ │ 2661: 00adf668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_CHECK_DSTATE │ │ │ │ - 2662: 006156ac 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ + 2662: 0061569c 20 FUNC GLOBAL DEFAULT 12 path_is_absolute │ │ │ │ 2663: 00ab7c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EXIT_EVENT │ │ │ │ 2664: 00ae031e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SURFACE_DSTATE │ │ │ │ 2665: 00adebc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_DSTATE │ │ │ │ - 2666: 0061a0a0 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ + 2666: 0061a090 180 FUNC GLOBAL DEFAULT 12 bdrv_debug_breakpoint │ │ │ │ 2667: 00aa90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADFIS_EVENT │ │ │ │ 2668: 00ab9504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ - 2669: 007480e0 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ + 2669: 007480d0 244 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfoList │ │ │ │ 2670: 003b8518 920 FUNC GLOBAL DEFAULT 12 usb_ep_combine_input_packets │ │ │ │ - 2671: 00572da8 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ - 2672: 00794550 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ + 2671: 00572d98 116 FUNC GLOBAL DEFAULT 12 cpu_stb_data │ │ │ │ + 2672: 00794540 844 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey_members │ │ │ │ 2673: 003aef5c 60 FUNC GLOBAL DEFAULT 12 smbios_entry_add │ │ │ │ 2674: 00adf7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_DSTATE │ │ │ │ 2675: 00aab630 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_STATUS_EVENT │ │ │ │ 2676: 00ae071a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 2677: 00adfc96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_DSTATE │ │ │ │ 2678: 00ab0948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SEL_EVENT │ │ │ │ - 2679: 007d0208 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ + 2679: 007d01f8 228 FUNC GLOBAL DEFAULT 12 has_help_option │ │ │ │ 2680: 00ae06a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_STOP_DSTATE │ │ │ │ 2681: 00adf00e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SRC_READ_DSTATE │ │ │ │ 2682: 00ab8974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ 2683: 004c23c0 6512 FUNC GLOBAL DEFAULT 12 net_init_slirp │ │ │ │ 2684: 00adfd9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAPS_SET_ENABLED_DSTATE │ │ │ │ 2685: 00ae014c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 2686: 00aaa74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_HPPIR0_READ_EVENT │ │ │ │ - 2687: 0063c978 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ + 2687: 0063c968 300 FUNC GLOBAL DEFAULT 12 block_latency_histogram_set │ │ │ │ 2688: 00adea6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_DSTATE │ │ │ │ 2689: 00adfd10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_CHANGE_DSTATE │ │ │ │ 2690: 00ab9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_RESET_EVENT │ │ │ │ 2691: 0025b9dc 92 FUNC GLOBAL DEFAULT 12 palette_new │ │ │ │ - 2692: 00787540 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ + 2692: 00787530 944 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus_members │ │ │ │ 2693: 00adec34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_FIS_DUMP_DSTATE │ │ │ │ 2694: 00ab0078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_NEW_REQUEST_EVENT │ │ │ │ 2695: 00abaa70 0 NOTYPE GLOBAL DEFAULT 24 _edata │ │ │ │ 2696: 00adfa64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_REQ_DSTATE │ │ │ │ - 2697: 005e2608 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ + 2697: 005e25f8 72 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all_eof │ │ │ │ 2698: 00aacfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_READ_EVENT │ │ │ │ 2699: 009ee630 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_endian_mode │ │ │ │ 2700: 0023f20c 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_fill │ │ │ │ 2701: 00adea0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_DSTATE │ │ │ │ 2702: 00adea48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SOFT_RESET_CHN_DSTATE │ │ │ │ 2703: 00ab2394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_EVENT │ │ │ │ 2704: 00adf30e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAM_DSTATE │ │ │ │ 2705: 00a1eb08 36 OBJECT GLOBAL DEFAULT 24 qemu_nic_opts │ │ │ │ 2706: 00ab5cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_EVENT │ │ │ │ 2707: 00adf118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_WRITEB_DSTATE │ │ │ │ - 2708: 007cf708 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ - 2709: 005b7328 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ - 2710: 0075c204 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ + 2708: 007cf6f8 336 FUNC GLOBAL DEFAULT 12 qemu_opt_set_bool │ │ │ │ + 2709: 005b7318 44 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i64_i128 │ │ │ │ + 2710: 0075c1f4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_save_arg_members │ │ │ │ 2711: 00adffa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_DIRTY_SYNC_DSTATE │ │ │ │ 2712: 00ab3724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_CLAIM_EVENT │ │ │ │ 2713: 003518b0 76 FUNC GLOBAL DEFAULT 12 pci_device_deassert_intx │ │ │ │ 2714: 00aa5090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_EVENT │ │ │ │ - 2715: 00788478 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ + 2715: 00788468 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingAvail │ │ │ │ 2716: 00aa5d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_DONE_EVENT │ │ │ │ 2717: 00a19bec 16 OBJECT GLOBAL DEFAULT 24 mapped_xattr_ops │ │ │ │ 2718: 00ab2814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_ASYNC_EVENT │ │ │ │ - 2719: 007fcd6c 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ - 2720: 007f92f4 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ - 2721: 005113c8 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ + 2719: 007fcd5c 92 FUNC GLOBAL DEFAULT 12 json_lexer_feed │ │ │ │ + 2720: 007f92e4 8 FUNC GLOBAL DEFAULT 12 fw_cfg_arch_key_name │ │ │ │ + 2721: 005113bc 352 FUNC GLOBAL DEFAULT 12 vfio_pci_post_reset │ │ │ │ 2722: 00ab431c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PCIE_FLR_EVENT │ │ │ │ 2723: 00aaf0d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_EVENT │ │ │ │ 2724: 00aac230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_WRITE_EVENT │ │ │ │ - 2725: 007529c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ + 2725: 007529b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_size_summary │ │ │ │ 2726: 00adf7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DISCONNECT_DSTATE │ │ │ │ 2727: 009e52e0 4 OBJECT GLOBAL DEFAULT 21 vsock_ops │ │ │ │ - 2728: 0055b9ec 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ + 2728: 0055b9dc 2404 FUNC GLOBAL DEFAULT 12 ram_save_queue_pages │ │ │ │ 2729: 00aadf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_EVENT │ │ │ │ - 2730: 00705784 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ - 2731: 006d76cc 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ + 2730: 00705774 332 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_resize_arg_members │ │ │ │ + 2731: 006d76bc 1852 FUNC GLOBAL DEFAULT 12 stream_start │ │ │ │ 2732: 00aa5aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RUN_EVENT │ │ │ │ 2733: 00438c00 164 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_stop │ │ │ │ - 2734: 00795f64 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ + 2734: 00795f54 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_ports │ │ │ │ 2735: 00352464 136 FUNC GLOBAL DEFAULT 12 pci_register_root_bus │ │ │ │ - 2736: 0078ccb4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ + 2736: 0078cca4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions │ │ │ │ 2737: 00aaf258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GET_LOG_EVENT │ │ │ │ - 2738: 006f7410 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ - 2739: 005806e4 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ - 2740: 006f446c 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ + 2738: 006f7400 244 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfoList │ │ │ │ + 2739: 005806d4 168 FUNC GLOBAL DEFAULT 12 qdev_find_global_prop │ │ │ │ + 2740: 006f445c 56 FUNC GLOBAL DEFAULT 12 monitor_data_destroy_qmp │ │ │ │ 2741: 00aaea78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_EVENT │ │ │ │ 2742: 00ab99f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_SEEK_EVENT │ │ │ │ 2743: 00aa51a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ADD_TASK_EVENT │ │ │ │ 2744: 00ab0df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_DISABLED_EVENT │ │ │ │ 2745: 00adf67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_READ_DSTATE │ │ │ │ 2746: 00aafa20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_WRITE_EVENT │ │ │ │ - 2747: 0072bfa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ + 2747: 0072bf98 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdp │ │ │ │ 2748: 00adeb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_CTRL_DSTATE │ │ │ │ 2749: 00ae03f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_EXIT_DSTATE │ │ │ │ 2750: 00ab9494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CONTINUE_EVENT │ │ │ │ 2751: 00ab2d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_SET_DEQUEUE_EVENT │ │ │ │ - 2752: 0078009c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ - 2753: 005d5478 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ + 2752: 0078008c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddress_base_members │ │ │ │ + 2753: 005d5468 200 FUNC GLOBAL DEFAULT 12 qemu_file_transferred │ │ │ │ 2754: 00aa5d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_EVENT │ │ │ │ - 2755: 007bb0f4 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ + 2755: 007bb0e4 36 FUNC GLOBAL DEFAULT 12 qemu_close │ │ │ │ 2756: 00ab166c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_DATA_EVENT │ │ │ │ 2757: 00adf3a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_DSTATE │ │ │ │ 2758: 00adfdd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DSTATE │ │ │ │ 2759: 00aba648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_MAP_BAR_EVENT │ │ │ │ 2760: 00487b38 476 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_finish │ │ │ │ - 2761: 007c01d8 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ - 2762: 007df31c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ + 2761: 007c01c8 136 FUNC GLOBAL DEFAULT 12 fdmon_epoll_setup │ │ │ │ + 2762: 007df30c 72 FUNC GLOBAL DEFAULT 12 aio_get_thread_pool │ │ │ │ 2763: 00ab0518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EVENT │ │ │ │ 2764: 00aa6cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_REG_EVENT │ │ │ │ 2765: 00ade47a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_transaction_c │ │ │ │ 2766: 00aa67e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_EVENT │ │ │ │ 2767: 00adf1a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_PACKET_DSTATE │ │ │ │ - 2768: 0078bb98 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ - 2769: 0058e59c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ + 2768: 0078bb88 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevWavOptions │ │ │ │ + 2769: 0058e58c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint32_ptr │ │ │ │ 2770: 00adffbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_DSTATE │ │ │ │ 2771: 00ab9554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 2772: 00292538 104 FUNC GLOBAL DEFAULT 12 cpu_exec_class_post_init │ │ │ │ 2773: 00aded72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PNV_XIVE_IC_HW_TRIGGER_DSTATE │ │ │ │ - 2774: 00573c18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ - 2775: 0079fc10 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ - 2776: 007cc984 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ + 2774: 00573c08 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchb │ │ │ │ + 2775: 0079fc00 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless │ │ │ │ + 2776: 007cc974 176 FUNC GLOBAL DEFAULT 12 id_wellformed │ │ │ │ 2777: 00adee5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_ELRSR_READ_DSTATE │ │ │ │ 2778: 00ab64f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_EVENT │ │ │ │ 2779: 003532a4 12 FUNC GLOBAL DEFAULT 12 pci_get_bar_addr │ │ │ │ - 2780: 006283c0 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ + 2780: 006283b0 16 FUNC GLOBAL DEFAULT 12 job_is_internal │ │ │ │ 2781: 00a1628c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchw_le │ │ │ │ - 2782: 0051cab4 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ + 2782: 0051caa8 8 FUNC GLOBAL DEFAULT 12 virtio_config_get_guest_notifier │ │ │ │ 2783: 00aad44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_UNMATCHED_EVENT │ │ │ │ 2784: 00adf5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLOSE_ZONE_DSTATE │ │ │ │ 2785: 00aa45a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_WATCHPOINT_EVENT │ │ │ │ 2786: 00ab3fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_WRITE_EVENT │ │ │ │ 2787: 001ecf2c 504 FUNC GLOBAL DEFAULT 12 cap_disas_target │ │ │ │ 2788: 00ae03cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_DSTATE │ │ │ │ - 2789: 0070554c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ - 2790: 007c2450 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ - 2791: 0062491c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ + 2789: 0070553c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo │ │ │ │ + 2790: 007c2440 192 FUNC GLOBAL DEFAULT 12 qemu_get_pid_name │ │ │ │ + 2791: 0062490c 220 FUNC GLOBAL DEFAULT 12 bdrv_probe_geometry │ │ │ │ 2792: 00adee1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_WRITE_DSTATE │ │ │ │ 2793: 00adec7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_SET_SIGNATURE_DSTATE │ │ │ │ - 2794: 007cec58 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ - 2795: 00567f10 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ + 2794: 007cec48 720 FUNC GLOBAL DEFAULT 12 qemu_opts_print_help │ │ │ │ + 2795: 00567f00 360 FUNC GLOBAL DEFAULT 12 translator_st │ │ │ │ 2796: 00ab5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ADVISE_MR_EVENT │ │ │ │ - 2797: 006f3158 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ - 2798: 005ee298 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ + 2797: 006f3148 484 FUNC GLOBAL DEFAULT 12 qmp_send_response │ │ │ │ + 2798: 005ee288 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_oid │ │ │ │ 2799: 00ae0cda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_DSTATE │ │ │ │ 2800: 00adf8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_DSTATE │ │ │ │ - 2801: 005e1000 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ + 2801: 005e0ff0 152 FUNC GLOBAL DEFAULT 12 qio_channel_readv │ │ │ │ 2802: 00aae04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_LINK_DOWN_EVENT │ │ │ │ - 2803: 007eeb54 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ + 2803: 007eeb44 96 FUNC GLOBAL DEFAULT 12 iov_send_recv │ │ │ │ 2804: 004d1154 348 FUNC GLOBAL DEFAULT 12 replay_read_random │ │ │ │ 2805: 00ad5d44 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_use_devid │ │ │ │ 2806: 00adec14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_READ_DSTATE │ │ │ │ - 2807: 0061b64c 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ + 2807: 0061b63c 80 FUNC GLOBAL DEFAULT 12 bdrv_co_enter │ │ │ │ 2808: 00adfa34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_DSTATE │ │ │ │ 2809: 0022b990 172 FUNC GLOBAL DEFAULT 12 helper_gvec_lt8 │ │ │ │ 2810: 00ab02e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_AWOKEN_EVENT │ │ │ │ 2811: 0026532c 544 FUNC GLOBAL DEFAULT 12 vnc_job_add_rect │ │ │ │ - 2812: 005b049c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ + 2812: 005b048c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i32 │ │ │ │ 2813: 00ab6894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_FIELD_ERROR_EVENT │ │ │ │ 2814: 0023a148 248 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_scancode │ │ │ │ 2815: 00ade6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_DSTATE │ │ │ │ - 2816: 00770e28 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ + 2816: 00770e18 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevSnpGuestProperties │ │ │ │ 2817: 00aaa90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_READ_EVENT │ │ │ │ 2818: 00adf900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_DSTATE │ │ │ │ - 2819: 007a7a78 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ - 2820: 007143c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ - 2821: 005bc7b0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ + 2819: 007a7a68 340 FUNC GLOBAL DEFAULT 12 opts_visitor_new │ │ │ │ + 2820: 007143b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw │ │ │ │ + 2821: 005bc7a0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i32_chk │ │ │ │ 2822: 00aae1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_EVENT │ │ │ │ - 2823: 0076541c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ - 2824: 00647c8c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ - 2825: 007a0794 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ - 2826: 00740d90 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ + 2823: 0076540c 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfoList │ │ │ │ + 2824: 00647c7c 24 FUNC GLOBAL DEFAULT 12 blk_try_blockalign │ │ │ │ + 2825: 007a0784 244 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL_members │ │ │ │ + 2826: 00740d80 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate │ │ │ │ 2827: 00237064 148 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_dmabuf │ │ │ │ 2828: 0049289c 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_save │ │ │ │ 2829: 00aaf348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_SQ_EVENT │ │ │ │ 2830: 00231ef8 232 FUNC GLOBAL DEFAULT 12 exec_inline_op │ │ │ │ 2831: 00adeb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_READ_IO_DSTATE │ │ │ │ - 2832: 00710ca4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ - 2833: 00795090 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ - 2834: 00744edc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ + 2832: 00710c94 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd │ │ │ │ + 2833: 00795080 228 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow_members │ │ │ │ + 2834: 00744ecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaNodeOptions │ │ │ │ 2835: 00997a60 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcnet │ │ │ │ 2836: 00adfe0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_DSTATE │ │ │ │ 2837: 002eca10 128 FUNC GLOBAL DEFAULT 12 ide_start_dma │ │ │ │ 2838: 00aa7184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_SIZE_EVENT │ │ │ │ - 2839: 006d7e08 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ + 2839: 006d7df8 460 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_lookup │ │ │ │ 2840: 00adeb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_DSTATE │ │ │ │ - 2841: 0078956c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ - 2842: 006fbe50 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ - 2843: 0058f8f4 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ - 2844: 006491b0 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ + 2841: 0078955c 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_status │ │ │ │ + 2842: 006fbe40 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveMirror │ │ │ │ + 2843: 0058f8e4 236 FUNC GLOBAL DEFAULT 12 user_creatable_add_from_str │ │ │ │ + 2844: 006491a0 576 FUNC GLOBAL DEFAULT 12 bdrv_next │ │ │ │ 2845: 009e7fb4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_gtree │ │ │ │ 2846: 00ab0bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_EVENT │ │ │ │ 2847: 00ae0492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2848: 004a5340 248 FUNC GLOBAL DEFAULT 12 hmp_sum │ │ │ │ 2849: 00aa8978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_EVENT │ │ │ │ 2850: 00ab2444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RESET_EVENT │ │ │ │ 2851: 0043c930 368 FUNC GLOBAL DEFAULT 12 qemu_init_vcpu │ │ │ │ 2852: 00456c8c 144 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_phandle │ │ │ │ 2853: 0025624c 56 FUNC GLOBAL DEFAULT 12 vnc_zlib_clear │ │ │ │ 2854: 00aa9098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADMAP_EVENT │ │ │ │ 2855: 00aa8188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_EVENT │ │ │ │ 2856: 00ae0cd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_SUCCESS_DSTATE │ │ │ │ 2857: 00ade7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_START_DSTATE │ │ │ │ 2858: 00ade5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DONE_DSTATE │ │ │ │ - 2859: 006fb218 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ - 2860: 0052c830 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ + 2859: 006fb208 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheInfo │ │ │ │ + 2860: 0052c824 300 FUNC GLOBAL DEFAULT 12 vhost_svq_poll │ │ │ │ 2861: 00ab2d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_ENABLE_EVENT │ │ │ │ 2862: 00ae0454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 2863: 00aa57ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_EVENT │ │ │ │ 2864: 00adff10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ADDR_DSTATE │ │ │ │ 2865: 00aa63d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_PRE_SAVE_EVENT │ │ │ │ 2866: 00ae0504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_ADD_DSTATE │ │ │ │ - 2867: 00653240 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ - 2868: 0054ce18 2016 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ - 2869: 00706a94 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ - 2870: 0066ba5c 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ + 2867: 00653230 584 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_merge_internal │ │ │ │ + 2868: 0054ce08 2016 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_fd │ │ │ │ + 2869: 00706a84 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup_members │ │ │ │ + 2870: 0066ba4c 616 FUNC GLOBAL DEFAULT 12 qmp_query_block │ │ │ │ 2871: 00aa6034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_EVENT │ │ │ │ 2872: 00adf748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_COUNT_DSTATE │ │ │ │ 2873: 00aad1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_ADD_EVENT │ │ │ │ 2874: 00aba19c 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_wait_func │ │ │ │ - 2875: 00786808 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ + 2875: 007867f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioQueueElement │ │ │ │ 2876: 0045bf50 56 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_memory │ │ │ │ 2877: 00adfc74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_FIELDS_DSTATE │ │ │ │ 2878: 00adf144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MFSR_DSTATE │ │ │ │ 2879: 00adf41e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_PARAMS_DSTATE │ │ │ │ 2880: 00ae0766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 2881: 00a2065c 4 OBJECT GLOBAL DEFAULT 24 graphic_width │ │ │ │ - 2882: 007790fc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ + 2882: 007790ec 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_add │ │ │ │ 2883: 00ab81ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_EVENT │ │ │ │ - 2884: 005e13f0 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ - 2885: 00769990 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ + 2884: 005e13e0 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_watch │ │ │ │ + 2885: 00769980 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevSocketOptions │ │ │ │ 2886: 00ab5090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_WRITE_EVENT │ │ │ │ 2887: 00aaccbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_EVENT │ │ │ │ - 2888: 00644fa4 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ + 2888: 00644f94 168 FUNC GLOBAL DEFAULT 12 blk_dev_eject_request │ │ │ │ 2889: 00ae0290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_BLOCK_DISCARD_RANGE_DSTATE │ │ │ │ 2890: 009ea3e8 12 OBJECT GLOBAL DEFAULT 21 FuseExportAllowOther_lookup │ │ │ │ 2891: 00aaa1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_EVENT │ │ │ │ 2892: 00adf874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_DSTATE │ │ │ │ 2893: 002115e0 324 FUNC GLOBAL DEFAULT 12 float64r32_div │ │ │ │ - 2894: 00769f24 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ + 2894: 00769f14 524 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions_members │ │ │ │ 2895: 00aa96c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_INPUT_QUEUE_FULL_EVENT │ │ │ │ - 2896: 007c4454 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ + 2896: 007c4444 112 FUNC GLOBAL DEFAULT 12 qemu_event_destroy │ │ │ │ 2897: 002387e8 556 FUNC GLOBAL DEFAULT 12 qemu_display_early_init │ │ │ │ - 2898: 00796f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ - 2899: 0078b520 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ + 2898: 00796f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptionsWrapper │ │ │ │ + 2899: 0078b510 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevGenericOptions │ │ │ │ 2900: 00a1772c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorw_le │ │ │ │ 2901: 00474708 376 FUNC GLOBAL DEFAULT 12 migrate_set_error │ │ │ │ 2902: 00adf78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_ALREADYRESELECTED_DSTATE │ │ │ │ 2903: 00adff06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_CALL_DSTATE │ │ │ │ - 2904: 006f76b0 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ - 2905: 005ee788 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ + 2904: 006f76a0 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_open_tray_arg_members │ │ │ │ + 2905: 005ee778 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_bytes │ │ │ │ 2906: 00adffe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_OUTPUT_DSTATE │ │ │ │ 2907: 00ab8e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 2908: 00ae03bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_REGISTER_DSTATE │ │ │ │ 2909: 00ab0048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_EVENT │ │ │ │ 2910: 00404f2c 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_class_id │ │ │ │ 2911: 00997188 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_ptr_device │ │ │ │ - 2912: 007c9cc4 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ + 2912: 007c9cb4 164 FUNC GLOBAL DEFAULT 12 bitmap_find_next_zero_area │ │ │ │ 2913: 00aded76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVP_BACKLOG_OP_DSTATE │ │ │ │ 2914: 00aada0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_REARM_TIMER_EVENT │ │ │ │ - 2915: 0078a368 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ - 2916: 00568264 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ + 2915: 0078a358 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_element │ │ │ │ + 2916: 00568254 264 FUNC GLOBAL DEFAULT 12 translator_ldl │ │ │ │ 2917: 00abbe6c 4 OBJECT GLOBAL DEFAULT 25 xen_mode │ │ │ │ 2918: 0046dcac 24 FUNC GLOBAL DEFAULT 12 global_state_received │ │ │ │ 2919: 00356828 172 FUNC GLOBAL DEFAULT 12 pci_setup_iommu │ │ │ │ - 2920: 0056836c 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ + 2920: 0056835c 312 FUNC GLOBAL DEFAULT 12 translator_ldq │ │ │ │ 2921: 00adf036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_DSTATE │ │ │ │ - 2922: 006e4574 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ + 2922: 006e4564 724 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_read │ │ │ │ 2923: 00481808 36 FUNC GLOBAL DEFAULT 12 migrate_tls_authz │ │ │ │ 2924: 00aaa09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_CPU_IRQ_EVENT │ │ │ │ 2925: 00ae050e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ - 2926: 00541204 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ + 2926: 005411f8 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_min_page_size │ │ │ │ 2927: 009d9fe4 52 OBJECT GLOBAL DEFAULT 21 vmstate_esp │ │ │ │ 2928: 00428b98 508 FUNC GLOBAL DEFAULT 12 audio_create_default_audiodevs │ │ │ │ - 2929: 007720ec 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ - 2930: 0077e800 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ + 2929: 007720dc 360 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties │ │ │ │ + 2930: 0077e7f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressWrapper │ │ │ │ 2931: 0027b438 332 FUNC GLOBAL DEFAULT 12 v9fs_co_st_gen │ │ │ │ - 2932: 007d5268 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ + 2932: 007d5258 72 FUNC GLOBAL DEFAULT 12 qdist_sample_count │ │ │ │ 2933: 0034d83c 532 FUNC GLOBAL DEFAULT 12 msi_set_mask │ │ │ │ 2934: 00349dec 108 FUNC GLOBAL DEFAULT 12 fw_cfg_set_order_override │ │ │ │ 2935: 00ae072e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ - 2936: 005b5268 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ + 2936: 005b5258 132 FUNC GLOBAL DEFAULT 12 tcg_gen_clz_i64 │ │ │ │ 2937: 00aa97c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_COMMAND_EVENT │ │ │ │ - 2938: 0074b9e8 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ - 2939: 00704f04 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ - 2940: 006df740 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ - 2941: 00578e6c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ - 2942: 00552cc0 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ - 2943: 005b031c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ + 2938: 0074b9d8 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper_members │ │ │ │ + 2939: 00704ef4 192 FUNC GLOBAL DEFAULT 12 visit_type_BitmapSyncMode │ │ │ │ + 2940: 006df730 560 FUNC GLOBAL DEFAULT 12 blk_zone_mgmt │ │ │ │ + 2941: 00578e5c 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchl_le_mmu │ │ │ │ + 2942: 00552cb0 660 FUNC GLOBAL DEFAULT 12 address_space_ldq_le_cached_slow │ │ │ │ + 2943: 005b030c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i32 │ │ │ │ 2944: 00aded14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_EVENT_DSTATE │ │ │ │ - 2945: 006ec1d4 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ + 2945: 006ec1c4 148 FUNC GLOBAL DEFAULT 12 qemu_chr_wait_connected │ │ │ │ 2946: 00aba918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_EVENT │ │ │ │ - 2947: 007156fc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ - 2948: 00744a8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ - 2949: 007e0930 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ - 2950: 005e32d8 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ - 2951: 005b6eac 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ + 2947: 007156ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw │ │ │ │ + 2948: 00744a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFast │ │ │ │ + 2949: 007e0920 680 FUNC GLOBAL DEFAULT 12 main_loop_wait │ │ │ │ + 2950: 005e32c8 312 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_result │ │ │ │ + 2951: 005b6e9c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrh_i64_i32 │ │ │ │ 2952: 004cdafc 228 FUNC GLOBAL DEFAULT 12 replay_put_event │ │ │ │ - 2953: 007b5f5c 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ + 2953: 007b5f4c 12 FUNC GLOBAL DEFAULT 12 qobject_from_json │ │ │ │ 2954: 0021f3b0 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16_scalbn │ │ │ │ 2955: 00ab41dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ROM_IN_DENYLIST_EVENT │ │ │ │ 2956: 00ae0cbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_DSTATE │ │ │ │ 2957: 00adebac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_DSTATE │ │ │ │ 2958: 009e9fb8 12 OBJECT GLOBAL DEFAULT 21 OnCbwError_lookup │ │ │ │ 2959: 00ae043e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 2960: 00ae0cf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_UNCONTENDED_DSTATE │ │ │ │ 2961: 00293f48 176 FUNC GLOBAL DEFAULT 12 load_elf_strerror │ │ │ │ 2962: 00ade768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_DSTATE │ │ │ │ - 2963: 005aec58 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ + 2963: 005aec48 180 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i32 │ │ │ │ 2964: 00ae067a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 2965: 00ade502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_REPLY_DSTATE │ │ │ │ 2966: 00aab800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_READ_EVENT │ │ │ │ 2967: 00ab6e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_THROTTLE_PCT_EVENT │ │ │ │ - 2968: 0060f32c 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ + 2968: 0060f31c 500 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_change │ │ │ │ 2969: 00a196b0 4 OBJECT GLOBAL DEFAULT 24 qemu_dbus_display │ │ │ │ 2970: 0048bfd8 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_open_return_path │ │ │ │ - 2971: 007bb3fc 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ + 2971: 007bb3ec 4 FUNC GLOBAL DEFAULT 12 qemu_fdatasync │ │ │ │ 2972: 003bb4fc 280 FUNC GLOBAL DEFAULT 12 usb_desc_endpoint │ │ │ │ 2973: 00217a4c 260 FUNC GLOBAL DEFAULT 12 float32_to_int64_scalbn │ │ │ │ - 2974: 007e6b84 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ + 2974: 007e6b74 172 FUNC GLOBAL DEFAULT 12 fd_is_socket │ │ │ │ 2975: 00adeaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_VRAM_WRITE_DSTATE │ │ │ │ - 2976: 007f9aa8 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ + 2976: 007f9a98 656 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_memory_module_event_arg_members │ │ │ │ 2977: 00ab8f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MEMSAVE_EVENT │ │ │ │ 2978: 00adf050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_AP_DSTATE │ │ │ │ 2979: 00ae0182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_DSTATE │ │ │ │ 2980: 003606bc 504 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_pre_plug_cb │ │ │ │ 2981: 00ade718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CONNECT_THREAD_SLEEP_DSTATE │ │ │ │ - 2982: 006554dc 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ + 2982: 006554cc 948 FUNC GLOBAL DEFAULT 12 bdrv_refresh_limits │ │ │ │ 2983: 00ae0490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 2984: 004d6974 440 FUNC GLOBAL DEFAULT 12 rr_start_vcpu_thread │ │ │ │ 2985: 00adf3d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_STARTED_DSTATE │ │ │ │ 2986: 00adeea2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_READ_DSTATE │ │ │ │ 2987: 00adf6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_READ_DSTATE │ │ │ │ 2988: 00ab96f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 2989: 00aa46d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_BREAK_EVENT │ │ │ │ 2990: 00adf94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAPPED_DSTATE │ │ │ │ - 2991: 0079bd00 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ - 2992: 006ed1c8 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ - 2993: 00689abc 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ + 2991: 0079bcf0 192 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo_members │ │ │ │ + 2992: 006ed1b8 52 FUNC GLOBAL DEFAULT 12 qemu_chr_set_feature │ │ │ │ + 2993: 00689aac 2252 FUNC GLOBAL DEFAULT 12 qcow2_refcount_area │ │ │ │ 2994: 003fead4 220 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config │ │ │ │ 2995: 00454c38 84 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_by_ref │ │ │ │ 2996: 00ade43c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_char_c │ │ │ │ - 2997: 00644b20 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ - 2998: 00769b00 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ - 2999: 007ca150 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ - 3000: 0076e80c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ + 2997: 00644b10 12 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev_id │ │ │ │ + 2998: 00769af0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevHubPortOptions │ │ │ │ + 2999: 007ca140 316 FUNC GLOBAL DEFAULT 12 find_next_bit │ │ │ │ + 3000: 0076e7fc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_connected │ │ │ │ 3001: 00adf8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_UPDATE_IRQ_MSI_DSTATE │ │ │ │ - 3002: 0075639c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ + 3002: 0075638c 300 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats_members │ │ │ │ 3003: 00aa7d28 736 OBJECT GLOBAL DEFAULT 24 hw_display_trace_events │ │ │ │ 3004: 0028f56c 556 FUNC GLOBAL DEFAULT 12 serial_mm_init │ │ │ │ 3005: 00ade7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_STATE_CHANGED_DSTATE │ │ │ │ - 3006: 007c9c48 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ - 3007: 00631fb8 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ - 3008: 00786978 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ + 3006: 007c9c38 124 FUNC GLOBAL DEFAULT 12 bitmap_copy_and_clear_atomic │ │ │ │ + 3007: 00631fa8 184 FUNC GLOBAL DEFAULT 12 qemuio_complete_command │ │ │ │ + 3008: 00786968 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfo_members │ │ │ │ 3009: 00adff56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_LISTEN_DSTATE │ │ │ │ 3010: 00ab2314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_STALL_EP_EVENT │ │ │ │ 3011: 003fcb28 64 FUNC GLOBAL DEFAULT 12 vfio_cpr_register_container │ │ │ │ 3012: 00aae11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_EVENT │ │ │ │ - 3013: 0055fc1c 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ + 3013: 0055fc0c 1248 FUNC GLOBAL DEFAULT 12 ram_dirty_bitmap_reload │ │ │ │ 3014: 00adf67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_CB_DSTATE │ │ │ │ 3015: 00ae0512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_REMOVE_DSTATE │ │ │ │ - 3016: 00789058 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ - 3017: 00566810 332 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ - 3018: 007842e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ - 3019: 0074a460 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ + 3016: 00789048 192 FUNC GLOBAL DEFAULT 12 visit_type_VMAppleVirtioBlkVariant │ │ │ │ + 3017: 00566800 332 FUNC GLOBAL DEFAULT 12 cpu_restore_state_from_tb │ │ │ │ + 3018: 007842d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSyncWrapper │ │ │ │ + 3019: 0074a450 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BALLOON_CHANGE_arg_members │ │ │ │ 3020: 004c8380 208 FUNC GLOBAL DEFAULT 12 tap_fd_disable │ │ │ │ 3021: 00adef5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_EVENT_DSTATE │ │ │ │ 3022: 00aa8818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_GET_INIT_INFO_EVENT │ │ │ │ - 3023: 006fb388 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ + 3023: 006fb378 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoFlagsList │ │ │ │ 3024: 002a3284 136 FUNC GLOBAL DEFAULT 12 qdev_fw_name │ │ │ │ 3025: 00aa65f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_EVENT │ │ │ │ - 3026: 007cb614 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ + 3026: 007cb604 148 FUNC GLOBAL DEFAULT 12 warn_report_err_once_cond │ │ │ │ 3027: 00aaf568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_EVENT │ │ │ │ 3028: 00adf620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_DSTATE │ │ │ │ 3029: 00adf690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DBBUF_CONFIG_DSTATE │ │ │ │ - 3030: 007cfb00 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ - 3031: 0054f04c 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ + 3030: 007cfaf0 584 FUNC GLOBAL DEFAULT 12 qemu_opts_create │ │ │ │ + 3031: 0054f03c 540 FUNC GLOBAL DEFAULT 12 address_space_set │ │ │ │ 3032: 0035e138 632 FUNC GLOBAL DEFAULT 12 shpc_device_plug_cb │ │ │ │ 3033: 00aa7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_PUT_EVENT │ │ │ │ - 3034: 004fee64 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ + 3034: 004fee58 384 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_set_config │ │ │ │ 3035: 00adf8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_ABORT_NO_CMD_DSTATE │ │ │ │ 3036: 00ab9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_RESET_EVENT │ │ │ │ - 3037: 0054e180 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ - 3038: 00571890 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ + 3037: 0054e170 164 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host │ │ │ │ + 3038: 00571880 156 FUNC GLOBAL DEFAULT 12 cpu_stq_mmu │ │ │ │ 3039: 00aba5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_EVENT │ │ │ │ - 3040: 006f2bc8 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ + 3040: 006f2bb8 156 FUNC GLOBAL DEFAULT 12 monitor_init_globals │ │ │ │ 3041: 00aaf76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_READ_EVENT │ │ │ │ 3042: 00adec46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_UNHANDLED_FIS_DSTATE │ │ │ │ 3043: 009e3320 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_timer │ │ │ │ 3044: 00aae37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_USER_INT_EVENT │ │ │ │ 3045: 00a199c4 20 OBJECT GLOBAL DEFAULT 24 mapped_dacl_xattr │ │ │ │ - 3046: 005cc574 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ + 3046: 005cc564 388 FUNC GLOBAL DEFAULT 12 tcg_gen_cmpsel_vec │ │ │ │ 3047: 00adf200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_DSTATE │ │ │ │ - 3048: 006ed808 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ + 3048: 006ed7f8 60 FUNC GLOBAL DEFAULT 12 qemu_chr_new_noreplay │ │ │ │ 3049: 003b6408 172 FUNC GLOBAL DEFAULT 12 usb_bus_release │ │ │ │ 3050: 00aa6c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CTRL_EVENT │ │ │ │ 3051: 00aa7878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_ERROR_EVENT │ │ │ │ 3052: 00ae0cca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOCKET_LISTEN_DSTATE │ │ │ │ 3053: 00adf22e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RESET_DSTATE │ │ │ │ - 3054: 007b3dc0 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ - 3055: 0054ab10 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ + 3054: 007b3db0 132 FUNC GLOBAL DEFAULT 12 qstring_unref │ │ │ │ + 3055: 0054ab00 432 FUNC GLOBAL DEFAULT 12 address_space_get_iotlb_entry │ │ │ │ 3056: 00adf04c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_ENABLE_DSTATE │ │ │ │ 3057: 00adedf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVI_DSTATE │ │ │ │ - 3058: 0073f98c 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ - 3059: 005b4fb4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ + 3058: 0073f97c 424 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin │ │ │ │ + 3059: 005b4fa4 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nand_i64 │ │ │ │ 3060: 00a1f63c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_d │ │ │ │ 3061: 00ab7cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_MUL_DIV_EVENT │ │ │ │ 3062: 00ab7508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_EVENT │ │ │ │ 3063: 00adf72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_DSTATE │ │ │ │ 3064: 003586e8 236 FUNC GLOBAL DEFAULT 12 pci_bridge_ssvid_init │ │ │ │ - 3065: 005d5aa0 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ + 3065: 005d5a90 216 FUNC GLOBAL DEFAULT 12 qemu_file_get_to_fd │ │ │ │ 3066: 00adf1c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_DSTATE │ │ │ │ - 3067: 0060d670 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ + 3067: 0060d660 1280 FUNC GLOBAL DEFAULT 12 qmp_drive_mirror │ │ │ │ 3068: 00adf11c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_WRITEB_DSTATE │ │ │ │ 3069: 002df430 396 FUNC GLOBAL DEFAULT 12 i2c_ack │ │ │ │ 3070: 00473964 728 FUNC GLOBAL DEFAULT 12 migration_ioc_process_incoming │ │ │ │ 3071: 00ade71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_DSTATE │ │ │ │ - 3072: 007dd5cc 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ + 3072: 007dd5bc 592 FUNC GLOBAL DEFAULT 12 qemu_dbus_get_queued_owners │ │ │ │ 3073: 00aace8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_EVENT │ │ │ │ - 3074: 007e541c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ - 3075: 0078c45c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ + 3074: 007e540c 236 FUNC GLOBAL DEFAULT 12 timerlist_expired │ │ │ │ + 3075: 0078c44c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions │ │ │ │ 3076: 00adfb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_DSTATE │ │ │ │ 3077: 004b4084 528 FUNC GLOBAL DEFAULT 12 qmp_set_link │ │ │ │ - 3078: 006f51c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ + 3078: 006f51b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_anyList │ │ │ │ 3079: 00aded5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_READ_DSTATE │ │ │ │ - 3080: 006d82d0 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ + 3080: 006d82c0 72 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_remove │ │ │ │ 3081: 00aa79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_WRITE_EVENT │ │ │ │ 3082: 00aad2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_READ_EVENT │ │ │ │ 3083: 00aba188 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_lock_func │ │ │ │ 3084: 00ae02ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_REGISTER_DSTATE │ │ │ │ 3085: 00a1f21c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_add_s │ │ │ │ 3086: 00adee60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_EISR_READ_DSTATE │ │ │ │ - 3087: 0074aa08 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ - 3088: 0051b414 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ - 3089: 0079c498 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ + 3087: 0074a9f8 320 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo │ │ │ │ + 3088: 0051b408 820 FUNC GLOBAL DEFAULT 12 virtio_notify │ │ │ │ + 3089: 0079c488 548 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo_members │ │ │ │ 3090: 001edd8c 16 FUNC GLOBAL DEFAULT 12 print_insn_od_target │ │ │ │ 3091: 00ab25c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_ALLOC_EVENT │ │ │ │ - 3092: 005b320c 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ + 3092: 005b31fc 184 FUNC GLOBAL DEFAULT 12 tcg_gen_addi_i64 │ │ │ │ 3093: 00aa5230 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_INIT_STATE_EVENT │ │ │ │ 3094: 00ae0d22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_ADD_DSTATE │ │ │ │ 3095: 00adfac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_CONFIG_DSTATE │ │ │ │ - 3096: 0078c844 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ + 3096: 0078c834 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions_members │ │ │ │ 3097: 00aa5010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_EVENT │ │ │ │ 3098: 00adec26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_DATA_DSTATE │ │ │ │ 3099: 00ab2874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_STATUS_REPORT_EVENT │ │ │ │ - 3100: 0076c5bc 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ + 3100: 0076c5ac 216 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions_members │ │ │ │ 3101: 001ede9c 244 FUNC GLOBAL DEFAULT 12 disas_initialize_debug_target │ │ │ │ 3102: 0042fdac 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsString │ │ │ │ 3103: 002a68e4 504 FUNC GLOBAL DEFAULT 12 qemu_unregister_reset │ │ │ │ 3104: 0046865c 28 FUNC GLOBAL DEFAULT 12 cpr_set_incoming_mode │ │ │ │ - 3105: 007321c4 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ - 3106: 005e3af0 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ - 3107: 0070c000 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ + 3105: 007321b4 1232 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_read │ │ │ │ + 3106: 005e3ae0 356 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_client_func_full │ │ │ │ + 3107: 0070bff0 268 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull_members │ │ │ │ 3108: 00adfde2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_PROBE_DSTATE │ │ │ │ 3109: 00a14084 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd8 │ │ │ │ 3110: 00ab1298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SGL_OVERFLOW_EVENT │ │ │ │ 3111: 00aa77b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_PENDING_EVENT │ │ │ │ 3112: 00adeb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_CURSOR_DSTATE │ │ │ │ 3113: 009eb978 12 OBJECT GLOBAL DEFAULT 21 EbpfProgramID_lookup │ │ │ │ - 3114: 007bcff4 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ + 3114: 007bcfe4 140 FUNC GLOBAL DEFAULT 12 uleb128_encode_small │ │ │ │ 3115: 004c3ec0 464 FUNC GLOBAL DEFAULT 12 net_init_vde │ │ │ │ 3116: 001ebc18 72 FUNC GLOBAL DEFAULT 12 qemu_get_cpu │ │ │ │ 3117: 003f2d24 260 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_attach │ │ │ │ - 3118: 007bc238 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ - 3119: 007233a4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ + 3118: 007bc228 372 FUNC GLOBAL DEFAULT 12 qemu_strtou64 │ │ │ │ + 3119: 00723394 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_pause │ │ │ │ 3120: 00a13c64 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin8 │ │ │ │ 3121: 0034540c 560 FUNC GLOBAL DEFAULT 12 nvme_ns_init_format │ │ │ │ - 3122: 006facb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ + 3122: 006faca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFile │ │ │ │ 3123: 004880ac 20 FUNC GLOBAL DEFAULT 12 postcopy_preempt_setup │ │ │ │ 3124: 00ae016a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_DSTATE │ │ │ │ - 3125: 007e9a1c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ + 3125: 007e9a0c 68 FUNC GLOBAL DEFAULT 12 buffer_advance │ │ │ │ 3126: 00ae0210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_PING_DSTATE │ │ │ │ 3127: 00480aa0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_flush_after_each_section │ │ │ │ 3128: 00ab3b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_EVENT │ │ │ │ 3129: 001ec8f8 132 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_all │ │ │ │ - 3130: 005f0fe8 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ + 3130: 005f0fd8 1052 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_dh_params_file │ │ │ │ 3131: 0035583c 56 FUNC GLOBAL DEFAULT 12 pci_find_device │ │ │ │ - 3132: 006fc18c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ + 3132: 006fc17c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleGroupProperties │ │ │ │ 3133: 00aa5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_EVENT │ │ │ │ - 3134: 00576690 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ - 3135: 005118f4 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ - 3136: 005e4ec0 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ - 3137: 00937764 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ + 3134: 00576680 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_be_mmu │ │ │ │ + 3135: 005118e8 232 FUNC GLOBAL DEFAULT 12 vfio_pci_host_match │ │ │ │ + 3136: 005e4eb0 312 FUNC GLOBAL DEFAULT 12 qcrypto_afsplit_encode │ │ │ │ + 3137: 00937754 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_1_len │ │ │ │ 3138: 00adfa4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_PRDT_DSTATE │ │ │ │ - 3139: 006f8268 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ + 3139: 006f8258 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_pr_manager_status_changed │ │ │ │ 3140: 00ae0cec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MEMALIGN_DSTATE │ │ │ │ 3141: 00adeb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_MEMSLOTS_DSTATE │ │ │ │ - 3142: 0058d4ec 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ - 3143: 00586000 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ + 3142: 0058d4dc 544 FUNC GLOBAL DEFAULT 12 object_resolve_path_type │ │ │ │ + 3143: 00585ff0 80 FUNC GLOBAL DEFAULT 12 clock_display_freq │ │ │ │ 3144: 003f4e88 184 FUNC GLOBAL DEFAULT 12 vfio_unmask_single_irqindex │ │ │ │ - 3145: 0093775c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ + 3145: 0093774c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_2_len │ │ │ │ 3146: 00ae000c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FILE_INCOMING_DSTATE │ │ │ │ 3147: 00ab48e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_EVENT │ │ │ │ 3148: 00aa7b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_CTRL_EVENT │ │ │ │ - 3149: 005e37ec 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ + 3149: 005e37dc 388 FUNC GLOBAL DEFAULT 12 qio_net_listener_add │ │ │ │ 3150: 00aad18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_BCAST_MATCH_EVENT │ │ │ │ 3151: 0021f224 364 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16_scalbn │ │ │ │ - 3152: 0074f8c0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ + 3152: 0074f8b0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_powerdown │ │ │ │ 3153: 00449304 36 FUNC GLOBAL DEFAULT 12 runstate_check │ │ │ │ 3154: 0022d924 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd16 │ │ │ │ 3155: 003fc078 44 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_supported │ │ │ │ 3156: 00ab0aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_IDENTIFY_EVENT │ │ │ │ 3157: 00adef48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_DELIVER_IRQ_DSTATE │ │ │ │ - 3158: 007b7870 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ + 3158: 007b7860 8 FUNC GLOBAL DEFAULT 12 json_message_parser_feed │ │ │ │ 3159: 004171f8 36 FUNC GLOBAL DEFAULT 12 vhost_supports_device_state │ │ │ │ 3160: 0026f3c0 164 FUNC GLOBAL DEFAULT 12 local_removexattr_nofollow │ │ │ │ 3161: 00ae005a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_DSTATE │ │ │ │ 3162: 00ab6384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_END_EVENT │ │ │ │ - 3163: 0070dbe0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ + 3163: 0070dbd0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SshHostKeyCheck_base_members │ │ │ │ 3164: 003b5b50 36 FUNC GLOBAL DEFAULT 12 ufs_init_wlu │ │ │ │ 3165: 00458940 372 FUNC GLOBAL DEFAULT 12 hmp_info_cryptodev │ │ │ │ - 3166: 007741e4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ + 3166: 007741d4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendProperties │ │ │ │ 3167: 00482818 2184 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_parameters │ │ │ │ - 3168: 0058c700 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ + 3168: 0058c6f0 156 FUNC GLOBAL DEFAULT 12 object_initialize_child_with_props │ │ │ │ 3169: 00ade4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_DSTATE │ │ │ │ 3170: 00ad6f30 4 OBJECT GLOBAL DEFAULT 25 tcg_qemu_tb_exec │ │ │ │ 3171: 00adeb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_READ_DSTATE │ │ │ │ - 3172: 00793e80 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ - 3173: 006035a4 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ + 3172: 00793e70 312 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch │ │ │ │ + 3173: 00603594 96 FUNC GLOBAL DEFAULT 12 nbd_export_find │ │ │ │ 3174: 00ab0868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_BLAST_EVENT │ │ │ │ - 3175: 005710bc 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ - 3176: 007804cc 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ + 3175: 005710ac 272 FUNC GLOBAL DEFAULT 12 helper_stb_mmu │ │ │ │ + 3176: 007804bc 244 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressList │ │ │ │ 3177: 00aa3cfc 724 OBJECT GLOBAL DEFAULT 24 qemu_chardev_opts │ │ │ │ - 3178: 007d4990 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ + 3178: 007d4980 8 FUNC GLOBAL DEFAULT 12 qdist_destroy │ │ │ │ 3179: 00ade706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_NULL_NEW_DSTATE │ │ │ │ 3180: 00adfc9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_DSTATE │ │ │ │ - 3181: 007cc088 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ + 3181: 007cc078 160 FUNC GLOBAL DEFAULT 12 error_report │ │ │ │ 3182: 00ae030a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_EXTENSION_DSTATE │ │ │ │ 3183: 00ab73c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_DISCARD_EVENT │ │ │ │ 3184: 00adf6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_SEND_DSTATE │ │ │ │ - 3185: 00562074 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ - 3186: 007d66a0 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ + 3185: 00562064 144 FUNC GLOBAL DEFAULT 12 accel_cpu_common_unrealize │ │ │ │ + 3186: 007d6690 556 FUNC GLOBAL DEFAULT 12 qht_iter_remove │ │ │ │ 3187: 00adeeb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_WRITE_DSTATE │ │ │ │ 3188: 00aa7134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_EVENT │ │ │ │ 3189: 00ade5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_ERROR_DSTATE │ │ │ │ 3190: 00adf8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_DSTATE │ │ │ │ - 3191: 005a0df8 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ + 3191: 005a0de8 128 FUNC GLOBAL DEFAULT 12 tb_target_set_jmp_target │ │ │ │ 3192: 00adfa98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_DSTATE │ │ │ │ 3193: 00ae007c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_DSTATE │ │ │ │ 3194: 00aae4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_RECEIVE_EVENT │ │ │ │ 3195: 00ade8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_DSTATE │ │ │ │ 3196: 00adf920 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_WRITE_START_DSTATE │ │ │ │ 3197: 00ae0422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_DSTATE │ │ │ │ 3198: 00ab74c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_UNMAPPED_EVENT │ │ │ │ - 3199: 005445c4 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ - 3200: 00573858 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ - 3201: 00680a38 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ - 3202: 007b50e4 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ + 3199: 005445b8 1072 FUNC GLOBAL DEFAULT 12 memory_listener_register │ │ │ │ + 3200: 00573848 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorb │ │ │ │ + 3201: 00680a28 256 FUNC GLOBAL DEFAULT 12 qcow2_cache_put │ │ │ │ + 3202: 007b50d4 100 FUNC GLOBAL DEFAULT 12 qlist_append_str │ │ │ │ 3203: 00a9edf8 68 OBJECT GLOBAL DEFAULT 24 bdrv_create_opts_simple │ │ │ │ 3204: 00adfd2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_ITERATE_START_DSTATE │ │ │ │ 3205: 009eaf08 12 OBJECT GLOBAL DEFAULT 21 RebootAction_lookup │ │ │ │ 3206: 00ab4d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_EVENT │ │ │ │ 3207: 00ade80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_DSTATE │ │ │ │ 3208: 00ab6d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_EVENT │ │ │ │ 3209: 00ab79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UNGRAB_EVENT │ │ │ │ 3210: 00ade808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_DSTATE │ │ │ │ - 3211: 007bae38 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ - 3212: 005c476c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ + 3211: 007bae28 284 FUNC GLOBAL DEFAULT 12 qemu_lock_fd_test │ │ │ │ + 3212: 005c475c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl8i_i64 │ │ │ │ 3213: 00adfa5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_NOP_CMD_DSTATE │ │ │ │ 3214: 00adf252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_DSTATE │ │ │ │ 3215: 00ab7578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_EVENT │ │ │ │ 3216: 00ab28c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_GET_PORT_STATUS_EVENT │ │ │ │ 3217: 00adfe18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_FLR_DSTATE │ │ │ │ 3218: 002a7d70 64 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler │ │ │ │ 3219: 00aa53d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_START_EVENT │ │ │ │ - 3220: 007df6e4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ + 3220: 007df6d4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_delete │ │ │ │ 3221: 00ab0fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_DCMD_EVENT │ │ │ │ - 3222: 00616e8c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ + 3222: 00616e7c 164 FUNC GLOBAL DEFAULT 12 bdrv_probe_all │ │ │ │ 3223: 00ade6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_DSTATE │ │ │ │ - 3224: 006bd6cc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ + 3224: 006bd6bc 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table │ │ │ │ 3225: 001e99b4 264 FUNC GLOBAL DEFAULT 12 gdb_handle_file_io │ │ │ │ 3226: 00aa8378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_READ_EVENT │ │ │ │ 3227: 00aaf3a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_MDATA_CB_EVENT │ │ │ │ 3228: 0022d9ec 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd32 │ │ │ │ - 3229: 007be56c 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ - 3230: 0074bcd4 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ + 3229: 007be55c 776 FUNC GLOBAL DEFAULT 12 aio_set_fd_handler │ │ │ │ + 3230: 0074bcc4 332 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfoWrapper │ │ │ │ 3231: 00ade824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_DSTATE │ │ │ │ 3232: 0046f344 196 FUNC GLOBAL DEFAULT 12 hmp_delvm │ │ │ │ - 3233: 005ee6cc 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ + 3233: 005ee6bc 164 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytes │ │ │ │ 3234: 00aa7798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_LOWERED_EVENT │ │ │ │ 3235: 00ae0672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ - 3236: 00584fc4 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ - 3237: 005712a0 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ + 3236: 00584fb4 4 FUNC GLOBAL DEFAULT 12 qemu_free_irq │ │ │ │ + 3237: 00571290 76 FUNC GLOBAL DEFAULT 12 helper_st_i128 │ │ │ │ 3238: 00adfce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_BUF_DSTATE │ │ │ │ - 3239: 005ccec4 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ - 3240: 007f0154 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ + 3239: 005cceb4 268 FUNC GLOBAL DEFAULT 12 perf_enable_perfmap │ │ │ │ + 3240: 007f0144 320 FUNC GLOBAL DEFAULT 12 co_get_from_shres │ │ │ │ 3241: 00a1f954 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_lt_d │ │ │ │ 3242: 00236db0 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_create │ │ │ │ 3243: 00ab5040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_READ_EVENT │ │ │ │ 3244: 00adfcbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_SKIP_ASYNC_DSTATE │ │ │ │ - 3245: 0072271c 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ + 3245: 0072270c 1144 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_stream │ │ │ │ 3246: 00ade806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_DSTATE │ │ │ │ 3247: 002a07b0 268 FUNC GLOBAL DEFAULT 12 qdev_machine_creation_done │ │ │ │ 3248: 00421a44 392 FUNC GLOBAL DEFAULT 12 qmp_watchdog_set_action │ │ │ │ 3249: 00adf236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_TX_STATE_DSTATE │ │ │ │ - 3250: 0071ec04 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ + 3250: 0071ebf4 1172 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_commit │ │ │ │ 3251: 003670ec 520 FUNC GLOBAL DEFAULT 12 scsi_emulate_block_limits │ │ │ │ - 3252: 007d8d24 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ + 3252: 007d8d14 48 FUNC GLOBAL DEFAULT 12 qsp_is_enabled │ │ │ │ 3253: 00aaa29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_UNKNOWN_EVENT │ │ │ │ - 3254: 00755fd0 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ + 3254: 00755fc0 660 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats_members │ │ │ │ 3255: 0046f508 288 FUNC GLOBAL DEFAULT 12 hmp_migrate_incoming │ │ │ │ 3256: 00ab9344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_RECOVER_EVENT │ │ │ │ - 3257: 007fba4c 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ + 3257: 007fba3c 376 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance_members │ │ │ │ 3258: 00adef42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_REMOTE_IRR_DSTATE │ │ │ │ 3259: 0047d474 444 FUNC GLOBAL DEFAULT 12 multifd_recv_cleanup │ │ │ │ 3260: 001edf90 168 FUNC GLOBAL DEFAULT 12 disas_gstring_printf │ │ │ │ 3261: 00ae02d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_GL_DSTATE │ │ │ │ - 3262: 007b5148 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ + 3262: 007b5138 120 FUNC GLOBAL DEFAULT 12 qlist_append_null │ │ │ │ 3263: 00232314 224 FUNC GLOBAL DEFAULT 12 plugin_scoreboard_new │ │ │ │ - 3264: 0079b4a0 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ + 3264: 0079b490 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel │ │ │ │ 3265: 0048e9f0 112 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy │ │ │ │ 3266: 00ae0c53 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_vfio_c │ │ │ │ 3267: 00ae0d20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_REMOVE_DSTATE │ │ │ │ 3268: 00a1f534 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_lt_s │ │ │ │ - 3269: 007902a4 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ + 3269: 00790294 372 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceTypeList │ │ │ │ 3270: 009e7fd8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_tmp │ │ │ │ 3271: 00ab89c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 3272: 009e9ff0 12 OBJECT GLOBAL DEFAULT 21 RbdImageEncryptionFormat_lookup │ │ │ │ 3273: 009e9ea0 12 OBJECT GLOBAL DEFAULT 21 FloppyDriveType_lookup │ │ │ │ 3274: 00adfa56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_COMPLETE_REQ_DSTATE │ │ │ │ 3275: 00203d54 328 FUNC GLOBAL DEFAULT 12 float64r32_sub │ │ │ │ - 3276: 0073fc88 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ + 3276: 0073fc78 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember │ │ │ │ 3277: 00aa7918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_LOWERED_EVENT │ │ │ │ 3278: 00adeea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_WRITE_DSTATE │ │ │ │ - 3279: 006daa6c 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ - 3280: 007201a4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ + 3279: 006daa5c 560 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated │ │ │ │ + 3280: 00720194 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_mirror │ │ │ │ 3281: 00ab9fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_RELOAD_EVENT │ │ │ │ 3282: 00ab3604 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_EVENT │ │ │ │ 3283: 00adfbc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_SUCCESS_DSTATE │ │ │ │ - 3284: 007701f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ + 3284: 007701e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfoList │ │ │ │ 3285: 00ade884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_RETURN_DSTATE │ │ │ │ 3286: 002de45c 188 FUNC GLOBAL DEFAULT 12 i2c_init_bus │ │ │ │ - 3287: 007e40a4 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ - 3288: 005c9c60 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ + 3287: 007e4094 360 FUNC GLOBAL DEFAULT 12 thread_pool_free_aio │ │ │ │ + 3288: 005c9c50 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xori │ │ │ │ 3289: 00adfb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_SUBMIT_DSTATE │ │ │ │ 3290: 00ab9658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REMOVE_FD_EVENT │ │ │ │ 3291: 00ab4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_PERFORM_ACTION_EVENT │ │ │ │ - 3292: 006fe300 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ + 3292: 006fe2f0 316 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo │ │ │ │ 3293: 00438470 376 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev │ │ │ │ 3294: 00aa553c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_EVENT │ │ │ │ - 3295: 00780824 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ + 3295: 00780814 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsValue │ │ │ │ 3296: 004d35c4 72 FUNC GLOBAL DEFAULT 12 accel_ioctl_end │ │ │ │ 3297: 00adf368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ITR_SET_DSTATE │ │ │ │ - 3298: 005c9bdc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ + 3298: 005c9bcc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_xors │ │ │ │ 3299: 009ea01c 12 OBJECT GLOBAL DEFAULT 21 IscsiHeaderDigest_lookup │ │ │ │ 3300: 00adf1aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DSTATE │ │ │ │ 3301: 00aaec18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_EVENT │ │ │ │ 3302: 00ab92d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3303: 00aa7c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_EVENT │ │ │ │ 3304: 00ab27d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_CANCEL_EVENT │ │ │ │ 3305: 00ade924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_RESET_DONE_DSTATE │ │ │ │ 3306: 00ab1b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_CQ_EVENT │ │ │ │ 3307: 00ae05b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ - 3308: 00612224 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ - 3309: 00568bc0 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ + 3308: 00612214 32 FUNC GLOBAL DEFAULT 12 is_daemonized │ │ │ │ + 3309: 00568bb0 2036 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_end │ │ │ │ 3310: 00aae0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_VLAN_IS_VLAN_PKT_EVENT │ │ │ │ 3311: 00463710 1768 FUNC GLOBAL DEFAULT 12 tpm_util_get_buffer_size │ │ │ │ 3312: 009ea084 12 OBJECT GLOBAL DEFAULT 21 BlkdebugEvent_lookup │ │ │ │ 3313: 00ae0cfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_YIELD_DSTATE │ │ │ │ 3314: 00ae03ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TRANSLATE_BLOCK_DSTATE │ │ │ │ 3315: 00ab413c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_EVENT │ │ │ │ - 3316: 007eeb1c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ + 3316: 007eeb0c 56 FUNC GLOBAL DEFAULT 12 iov_send_recv_with_flags │ │ │ │ 3317: 00aa5320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_RETURN_EVENT │ │ │ │ 3318: 004a421c 280 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_remove │ │ │ │ 3319: 00adf7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_EXTENDED_DSTATE │ │ │ │ - 3320: 00511298 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ + 3320: 0051128c 304 FUNC GLOBAL DEFAULT 12 vfio_pci_pre_reset │ │ │ │ 3321: 00ae012c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_MESSAGE_DSTATE │ │ │ │ 3322: 00adfdf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_DSTATE │ │ │ │ - 3323: 00573dcc 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ + 3323: 00573dbc 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminb_mmu │ │ │ │ 3324: 00ae0690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GETFD_DSTATE │ │ │ │ - 3325: 006d6c20 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ + 3325: 006d6c10 500 FUNC GLOBAL DEFAULT 12 luring_init │ │ │ │ 3326: 00ab1bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_UTRD_EVENT │ │ │ │ 3327: 00aa84e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_GUEST_PRIMARY_RESIZED_EVENT │ │ │ │ 3328: 00424340 184 FUNC GLOBAL DEFAULT 12 audio_pcm_init_info │ │ │ │ 3329: 00adfb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_READ_DSTATE │ │ │ │ 3330: 00adfbda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_ENABLE_DSTATE │ │ │ │ 3331: 00ae00ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLOSE_DSTATE │ │ │ │ 3332: 00ab68e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_LOAD_EVENT │ │ │ │ 3333: 00ae0702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_DSTATE │ │ │ │ 3334: 00a1f9d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_le_d │ │ │ │ 3335: 00ade966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_COMMAND_DSTATE │ │ │ │ 3336: 00adec4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADFIS_DSTATE │ │ │ │ - 3337: 0070fe34 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ + 3337: 0070fe24 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS_members │ │ │ │ 3338: 004d7b34 1388 FUNC GLOBAL DEFAULT 12 ebpf_rss_load │ │ │ │ 3339: 0034bee0 112 FUNC GLOBAL DEFAULT 12 eeprom93xx_free │ │ │ │ 3340: 00adff9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_WRITE_DSTATE │ │ │ │ 3341: 00ade9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WO_READ_DSTATE │ │ │ │ 3342: 00ab8c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_RESUME_EVENT │ │ │ │ 3343: 00ab6754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_GTREE_EVENT │ │ │ │ 3344: 00a15944 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_be │ │ │ │ 3345: 00ab8b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REQUEST_EBPF_EVENT │ │ │ │ - 3346: 0079a778 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ - 3347: 0053639c 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ - 3348: 00744ae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ + 3346: 0079a768 292 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ExpirePasswordOptions_base_members │ │ │ │ + 3347: 00536390 432 FUNC GLOBAL DEFAULT 12 cpu_single_step │ │ │ │ + 3348: 00744ad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoFastList │ │ │ │ 3349: 00adef06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_IRQ_DSTATE │ │ │ │ 3350: 00aaa9ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_MASK_EVENT │ │ │ │ - 3351: 007031a0 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ + 3351: 00703190 188 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo_members │ │ │ │ 3352: 00aa9f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_READ_EVENT │ │ │ │ - 3353: 006f6244 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ + 3353: 006f6234 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListProperties │ │ │ │ 3354: 00a1f5b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_le_s │ │ │ │ 3355: 00adf22a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FILTER_DSTATE │ │ │ │ 3356: 00adeda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_DSTATE │ │ │ │ 3357: 0022daa0 212 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd64 │ │ │ │ - 3358: 00543108 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ + 3358: 005430fc 36 FUNC GLOBAL DEFAULT 12 memory_region_msync │ │ │ │ 3359: 00aaccec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_UPDATE_IRQ_EVENT │ │ │ │ 3360: 00306f70 496 FUNC GLOBAL DEFAULT 12 e1000x_reset_mac_addr │ │ │ │ 3361: 00ab9be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ 3362: 00aaa26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_FAULT_EVENT │ │ │ │ 3363: 00a14840 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul16 │ │ │ │ 3364: 00ae0046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_DSTATE │ │ │ │ 3365: 00ae0584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_RESUME_DSTATE │ │ │ │ 3366: 00aabc50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_SET_IRQ_EVENT │ │ │ │ 3367: 00ab848c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_MIRROR_EVENT │ │ │ │ - 3368: 00755844 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ + 3368: 00755834 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasTransform │ │ │ │ 3369: 0023284c 276 FUNC GLOBAL DEFAULT 12 info_trace_events_completion │ │ │ │ 3370: 00adf1ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_DSTATE │ │ │ │ 3371: 00aa8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_SAVE_EVENT │ │ │ │ 3372: 0032041c 20 FUNC GLOBAL DEFAULT 12 ctucan_can_receive │ │ │ │ - 3373: 0056456c 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ + 3373: 0056455c 1028 FUNC GLOBAL DEFAULT 12 cpu_exec │ │ │ │ 3374: 00adeb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_LOADVM_COMMANDS_DSTATE │ │ │ │ 3375: 00aa46e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_EVENT │ │ │ │ 3376: 00aab6e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_WRITE_EVENT │ │ │ │ 3377: 00aa57dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_EVENT │ │ │ │ 3378: 00adef50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_READ_DSTATE │ │ │ │ 3379: 0023eaf8 24 FUNC GLOBAL DEFAULT 12 keycode_is_keypad │ │ │ │ 3380: 00ae04ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 3381: 003598e4 28 FUNC GLOBAL DEFAULT 12 pci_bridge_map_irq │ │ │ │ - 3382: 0064905c 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ + 3382: 0064904c 340 FUNC GLOBAL DEFAULT 12 blk_new_open │ │ │ │ 3383: 00adfc80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_READ_DSTATE │ │ │ │ 3384: 00ab35d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_ATTACH_EVENT │ │ │ │ - 3385: 0057ae38 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ + 3385: 0057ae28 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus │ │ │ │ 3386: 00aad71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_READ_IAM_EVENT │ │ │ │ 3387: 00aaeb28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_EVENT │ │ │ │ 3388: 00a20654 4 OBJECT GLOBAL DEFAULT 24 graphic_depth │ │ │ │ - 3389: 006e0f5c 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ + 3389: 006e0f4c 284 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_printf │ │ │ │ 3390: 00ab0038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_EVENT │ │ │ │ 3391: 00aab7d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_WRITE_EVENT │ │ │ │ - 3392: 005bd560 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ + 3392: 005bd550 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i64_chk │ │ │ │ 3393: 00abab84 28 OBJECT GLOBAL DEFAULT 25 qemu_cpu_list_lock │ │ │ │ 3394: 00adfb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ENABLE_CHAN_DSTATE │ │ │ │ 3395: 00ab06f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_EVENT │ │ │ │ - 3396: 0058b244 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ - 3397: 00653b74 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ - 3398: 007e4860 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ + 3396: 0058b234 440 FUNC GLOBAL DEFAULT 12 object_apply_global_props │ │ │ │ + 3397: 00653b64 408 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrlock │ │ │ │ + 3398: 007e4850 40 FUNC GLOBAL DEFAULT 12 qemu_clock_has_timers │ │ │ │ 3399: 004ce1f8 540 FUNC GLOBAL DEFAULT 12 replay_put_array │ │ │ │ - 3400: 00571028 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ - 3401: 006f5058 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ + 3400: 00571018 148 FUNC GLOBAL DEFAULT 12 helper_ld_i128 │ │ │ │ + 3401: 006f5048 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint32List │ │ │ │ 3402: 00aa8a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_EVENT │ │ │ │ 3403: 00ab5fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLOSE_EVENT │ │ │ │ - 3404: 005756a0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ - 3405: 00596c58 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ + 3404: 00575690 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxw_le_mmu │ │ │ │ + 3405: 00596c48 52 FUNC GLOBAL DEFAULT 12 gdb_can_reverse │ │ │ │ 3406: 002ee268 68 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_ok │ │ │ │ - 3407: 0076df38 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ + 3407: 0076df28 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_CONNECTED_arg_members │ │ │ │ 3408: 003132d8 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr │ │ │ │ 3409: 00ab6e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_FINALIZE_EVENT │ │ │ │ 3410: 00aaabbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_SET_IRQ_EVENT │ │ │ │ 3411: 00ab6664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_EVENT │ │ │ │ 3412: 0021f3cc 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16 │ │ │ │ 3413: 00ab0118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SEEK_10_EVENT │ │ │ │ 3414: 00aad97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_EVENT │ │ │ │ 3415: 009eb01c 12 OBJECT GLOBAL DEFAULT 21 StatsProvider_lookup │ │ │ │ 3416: 00ae00f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_DSTATE │ │ │ │ 3417: 004c2168 344 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_add │ │ │ │ - 3418: 0075c630 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ + 3418: 0075c620 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration_pass │ │ │ │ 3419: 00235378 100 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_string │ │ │ │ 3420: 00adfb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_COMMAND_DSTATE │ │ │ │ 3421: 00adfe4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_ENABLE_DSTATE │ │ │ │ 3422: 004d2348 8 FUNC GLOBAL DEFAULT 12 semihosting_get_arg │ │ │ │ 3423: 00adf25c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_ACCEPT_DSTATE │ │ │ │ 3424: 00ab0678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_RESET_EVENT │ │ │ │ 3425: 00ab446c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_DISABLE_EVENT │ │ │ │ 3426: 00aaa85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_READ_EVENT │ │ │ │ 3427: 00aa7344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_START_EVENT │ │ │ │ 3428: 00adf906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_UNDERFLOW_DSTATE │ │ │ │ - 3429: 00753654 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ + 3429: 00753644 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_jit │ │ │ │ 3430: 00adff5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_DSTATE │ │ │ │ - 3431: 007e5af8 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ + 3431: 007e5ae8 212 FUNC GLOBAL DEFAULT 12 init_clocks │ │ │ │ 3432: 00ae02da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_SET_POS_DSTATE │ │ │ │ 3433: 00ab0218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_COMPLETE_EVENT │ │ │ │ 3434: 00ab4df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_EVENT │ │ │ │ 3435: 00a147bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul32 │ │ │ │ 3436: 00aa6b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_EVENT │ │ │ │ 3437: 00ab22b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_RESET_EVENT │ │ │ │ 3438: 00ab401c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_HANDLER_EVENT │ │ │ │ 3439: 00a19fec 128 OBJECT GLOBAL DEFAULT 24 hw_compat_4_0 │ │ │ │ 3440: 00adf0a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_DSTATE │ │ │ │ 3441: 00a1a06c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_4_1 │ │ │ │ 3442: 00aaa15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_CLEAR_PENDING_EVENT │ │ │ │ 3443: 00a1a07c 192 OBJECT GLOBAL DEFAULT 24 hw_compat_4_2 │ │ │ │ 3444: 00aa8ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_READ_EVENT │ │ │ │ - 3445: 0067e2d0 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ + 3445: 0067e2c0 3860 FUNC GLOBAL DEFAULT 12 qcow2_store_persistent_dirty_bitmaps │ │ │ │ 3446: 003e3b2c 464 FUNC GLOBAL DEFAULT 12 usb_msd_handle_reset │ │ │ │ - 3447: 00572770 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ - 3448: 0070f6b0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ - 3449: 0073d1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ - 3450: 005ee8ec 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ - 3451: 0073e784 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ + 3447: 00572760 120 FUNC GLOBAL DEFAULT 12 cpu_stw_be_data_ra │ │ │ │ + 3448: 0070f6a0 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase_members │ │ │ │ + 3449: 0073d1c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpQueryResult │ │ │ │ + 3450: 005ee8dc 204 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_base64 │ │ │ │ + 3451: 0073e774 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump_guest_memory_capability │ │ │ │ 3452: 003f7220 188 FUNC GLOBAL DEFAULT 12 vfio_container_dma_unmap │ │ │ │ 3453: 00adf4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_SEND_DSTATE │ │ │ │ - 3454: 00558004 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ + 3454: 00557ff4 48 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test_byte_offset │ │ │ │ 3455: 00adf64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RW_COMPLETE_CB_DSTATE │ │ │ │ 3456: 00aa8b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_KEY_EVENT_EVENT │ │ │ │ 3457: 0046f408 8 FUNC GLOBAL DEFAULT 12 hmp_migrate_cancel │ │ │ │ 3458: 00a13634 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax8 │ │ │ │ - 3459: 0063d124 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ + 3459: 0063d114 128 FUNC GLOBAL DEFAULT 12 aio_task_pool_new │ │ │ │ 3460: 004cf4dc 448 FUNC GLOBAL DEFAULT 12 replay_save_events │ │ │ │ 3461: 00adfdca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_DSTATE │ │ │ │ 3462: 003b7024 124 FUNC GLOBAL DEFAULT 12 usb_unregister_port │ │ │ │ 3463: 003f4990 616 FUNC GLOBAL DEFAULT 12 vfio_region_read │ │ │ │ 3464: 00aab690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_PROPERTY_EVENT │ │ │ │ 3465: 00237dac 108 FUNC GLOBAL DEFAULT 12 dpy_gfx_update_full │ │ │ │ 3466: 00ab25b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OBJECT_FREE_EVENT │ │ │ │ - 3467: 006dec10 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ + 3467: 006dec00 584 FUNC GLOBAL DEFAULT 12 blk_pwritev │ │ │ │ 3468: 00ade748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_DSTATE │ │ │ │ 3469: 00aacaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_EVENT │ │ │ │ - 3470: 00639d38 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ + 3470: 00639d28 212 FUNC GLOBAL DEFAULT 12 nbd_cmd_lookup │ │ │ │ 3471: 00ab7738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_PASS_EVENT │ │ │ │ 3472: 00aa45b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_EVENT │ │ │ │ 3473: 00aacb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DESTROY_EVENT │ │ │ │ - 3474: 00802d68 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ + 3474: 00802d58 248 FUNC GLOBAL DEFAULT 12 vu_queue_set_notification │ │ │ │ 3475: 00aa61a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_PERIOD_EVENT │ │ │ │ - 3476: 00713c74 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ + 3476: 00713c64 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor │ │ │ │ 3477: 0047e5a4 452 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_prepare │ │ │ │ 3478: 0034d184 268 FUNC GLOBAL DEFAULT 12 msi_uninit │ │ │ │ - 3479: 007b4e78 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ + 3479: 007b4e68 80 FUNC GLOBAL DEFAULT 12 qdict_unref │ │ │ │ 3480: 00480938 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_blocktime │ │ │ │ 3481: 00ab1018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_INVALID_EVENT │ │ │ │ 3482: 00ade9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMABUSY_DSTATE │ │ │ │ 3483: 00aa8b78 148 OBJECT GLOBAL DEFAULT 24 hw_i2c_trace_events │ │ │ │ 3484: 00a180f8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_be │ │ │ │ 3485: 004cdeb0 840 FUNC GLOBAL DEFAULT 12 replay_put_qword │ │ │ │ - 3486: 00788b6c 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ - 3487: 005cc094 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ - 3488: 007bf99c 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ - 3489: 00501d60 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ + 3486: 00788b5c 148 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping_members │ │ │ │ + 3487: 005cc084 224 FUNC GLOBAL DEFAULT 12 tcg_gen_cmp_vec │ │ │ │ + 3488: 007bf98c 36 FUNC GLOBAL DEFAULT 12 aio_context_use_g_source │ │ │ │ + 3489: 00501d54 92 FUNC GLOBAL DEFAULT 12 vfio_devices_all_device_dirty_tracking │ │ │ │ 3490: 00ab64e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESTORED_EVENT │ │ │ │ 3491: 00470484 24 FUNC GLOBAL DEFAULT 12 loadvm_completion │ │ │ │ 3492: 00ade674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_OPEN_COMMON_DSTATE │ │ │ │ 3493: 00ade46d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_run_state_c │ │ │ │ 3494: 009eb084 12 OBJECT GLOBAL DEFAULT 21 TransactionActionKind_lookup │ │ │ │ 3495: 00adfa2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_DSTATE │ │ │ │ - 3496: 0056153c 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ + 3496: 0056152c 184 FUNC GLOBAL DEFAULT 12 hmp_gva2gpa │ │ │ │ 3497: 00aaac1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_EVENT │ │ │ │ 3498: 00ae0104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_ADD_DSTATE │ │ │ │ 3499: 00adef46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APIC_REGISTER_READ_DSTATE │ │ │ │ 3500: 0035e934 8 FUNC GLOBAL DEFAULT 12 shpc_bar_size │ │ │ │ 3501: 002170c0 412 FUNC GLOBAL DEFAULT 12 float128_round_to_int │ │ │ │ 3502: 00adf764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_AWOKEN_DSTATE │ │ │ │ 3503: 00ab6c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_EVENT │ │ │ │ - 3504: 00524790 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ + 3504: 00524784 128 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_new │ │ │ │ 3505: 00404fd4 196 FUNC GLOBAL DEFAULT 12 virtio_pci_add_shm_cap │ │ │ │ 3506: 00adfcf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_DSTATE │ │ │ │ 3507: 00ae0078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_DSTATE │ │ │ │ 3508: 009e9f40 12 OBJECT GLOBAL DEFAULT 21 BlockdevVhdxSubformat_lookup │ │ │ │ - 3509: 007cac3c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ + 3509: 007cac2c 20 FUNC GLOBAL DEFAULT 12 fifo8_num_free │ │ │ │ 3510: 00ab4d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_INIT_EVENT │ │ │ │ 3511: 00abc598 4 OBJECT GLOBAL DEFAULT 25 shutdown_action │ │ │ │ 3512: 001eb6f4 272 FUNC GLOBAL DEFAULT 12 machine_check_smp_cache │ │ │ │ 3513: 00adeba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_ATTACH_DSTATE │ │ │ │ - 3514: 007e4fe0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ + 3514: 007e4fd0 68 FUNC GLOBAL DEFAULT 12 timer_expired │ │ │ │ 3515: 00a168bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_be │ │ │ │ - 3516: 0056cca0 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ + 3516: 0056cc90 4 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx │ │ │ │ 3517: 003118c4 308 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec │ │ │ │ 3518: 00ab3d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_EVENT │ │ │ │ 3519: 00adfd6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_CREATE_WINDOW_DSTATE │ │ │ │ 3520: 0022bd9c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_lt16 │ │ │ │ 3521: 00ab11e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_NEW_EVENT │ │ │ │ 3522: 00aa6c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_EVENT │ │ │ │ 3523: 00adfcc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_READ_ERROR_DSTATE │ │ │ │ 3524: 00232720 300 FUNC GLOBAL DEFAULT 12 hmp_info_trace_events │ │ │ │ 3525: 004d44b8 1076 FUNC GLOBAL DEFAULT 12 icount_configure │ │ │ │ 3526: 00ade534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_REPORT_DSTATE │ │ │ │ 3527: 00ae052a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_DSTATE │ │ │ │ 3528: 00aa9dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_EVENT │ │ │ │ - 3529: 00797168 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ - 3530: 007ef7c4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ + 3529: 00797158 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmModelList │ │ │ │ + 3530: 007ef7b4 128 FUNC GLOBAL DEFAULT 12 iov_discard_front │ │ │ │ 3531: 00209fac 5500 FUNC GLOBAL DEFAULT 12 float32_muladd_scalbn │ │ │ │ 3532: 00adf834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SATN_DSTATE │ │ │ │ - 3533: 0071b040 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ + 3533: 0071b030 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumOpType │ │ │ │ 3534: 00ab442c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_ENABLE_EVENT │ │ │ │ 3535: 00ab0908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_EVENT │ │ │ │ 3536: 0028b708 944 FUNC GLOBAL DEFAULT 12 blkconf_blocksizes │ │ │ │ 3537: 00adf43c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_DISABLED_DSTATE │ │ │ │ - 3538: 0070bb50 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ + 3538: 0070bb40 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDriver │ │ │ │ 3539: 002219a0 8 FUNC GLOBAL DEFAULT 12 float16_minimum_number │ │ │ │ 3540: 003fa754 1068 FUNC GLOBAL DEFAULT 12 vfio_migration_realize │ │ │ │ - 3541: 007e0630 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ + 3541: 007e0620 740 FUNC GLOBAL DEFAULT 12 qemu_init_main_loop │ │ │ │ 3542: 00aae24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_EVENT │ │ │ │ 3543: 00ade5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_DSTATE │ │ │ │ 3544: 00adf88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DSTATE │ │ │ │ 3545: 00aab2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_EVENT │ │ │ │ 3546: 001ea3d4 64 FUNC GLOBAL DEFAULT 12 cpu_exit │ │ │ │ 3547: 00ae0614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 3548: 00aaacdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_IRQ_EVENT │ │ │ │ - 3549: 007311ac 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ + 3549: 0073119c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_send_break_arg_members │ │ │ │ 3550: 0043126c 36 FUNC GLOBAL DEFAULT 12 qemu_system_dump_in_progress │ │ │ │ 3551: 0031c098 280 FUNC GLOBAL DEFAULT 12 get_vhost_net │ │ │ │ - 3552: 0054c664 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ + 3552: 0054c654 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_shared │ │ │ │ 3553: 00313ef4 1668 FUNC GLOBAL DEFAULT 12 net_rx_pkt_fix_l4_csum │ │ │ │ 3554: 00a14738 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul64 │ │ │ │ 3555: 00ab4b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_EVENT │ │ │ │ 3556: 0048802c 128 FUNC GLOBAL DEFAULT 12 postcopy_preempt_establish_channel │ │ │ │ - 3557: 007f9314 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ - 3558: 006095e4 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ + 3557: 007f9304 8 FUNC GLOBAL DEFAULT 12 xen_pci_slot_get_pirq │ │ │ │ + 3558: 006095d4 108 FUNC GLOBAL DEFAULT 12 bdrv_set_monitor_owned │ │ │ │ 3559: 00adf8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNSUPPORTED_DSTATE │ │ │ │ 3560: 0021a218 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8 │ │ │ │ - 3561: 0072c6d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ + 3561: 0072c6c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePortWrapper │ │ │ │ 3562: 00ab0508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_DISCONNECT_EVENT │ │ │ │ 3563: 00ab2704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_UNSUPPORTED_EVENT │ │ │ │ 3564: 00ade7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_MAP_DMA_DSTATE │ │ │ │ 3565: 00aad0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_EVENT │ │ │ │ 3566: 00adfe2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DSTATE │ │ │ │ 3567: 00ade8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RERROR_DSTATE │ │ │ │ - 3568: 00643e94 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ - 3569: 007ec0b4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ - 3570: 00651750 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ + 3568: 00643e84 220 FUNC GLOBAL DEFAULT 12 monitor_remove_blk │ │ │ │ + 3569: 007ec0a4 188 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_size │ │ │ │ + 3570: 00651740 152 FUNC GLOBAL DEFAULT 12 bdrv_find_dirty_bitmap │ │ │ │ 3571: 00ae066e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ 3572: 0045bfa0 132 FUNC GLOBAL DEFAULT 12 host_memory_backend_pagesize │ │ │ │ 3573: 00aa6650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_UNLOAD_EVENT │ │ │ │ 3574: 00aaeda8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_EVENT │ │ │ │ 3575: 00310314 112 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_total_len │ │ │ │ - 3576: 00576784 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ + 3576: 00576774 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_be │ │ │ │ 3577: 00ab6f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_EVENT │ │ │ │ 3578: 00adf02e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_AHB_CLK_DSTATE │ │ │ │ 3579: 00a107cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts16 │ │ │ │ 3580: 00adf336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_PERMANENT_DSTATE │ │ │ │ - 3581: 00793b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ + 3581: 00793af4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPortList │ │ │ │ 3582: 00adea50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_EVENT_DSTATE │ │ │ │ 3583: 001ec854 164 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove │ │ │ │ 3584: 00ab0be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_EVENT │ │ │ │ - 3585: 0074b884 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ + 3585: 0074b874 28 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper_members │ │ │ │ 3586: 00ab89d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ - 3587: 0078635c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ + 3587: 0078634c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfo │ │ │ │ 3588: 00ab3dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_EVENT │ │ │ │ 3589: 00ab8bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_DISMISS_EVENT │ │ │ │ 3590: 0024010c 428 FUNC GLOBAL DEFAULT 12 hmp_set_password │ │ │ │ 3591: 00aad75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 3592: 00aba5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MODULE_LOAD_MODULE_EVENT │ │ │ │ 3593: 0022c1c0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_lt32 │ │ │ │ - 3594: 007278b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ + 3594: 007278a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptions │ │ │ │ 3595: 00ab7e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_EVENT │ │ │ │ - 3596: 00770f3c 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ + 3596: 00770f2c 380 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo_members │ │ │ │ 3597: 00ab2dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ADDRESS_EVENT │ │ │ │ 3598: 00aa6d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_STREAM_FORMAT_EVENT │ │ │ │ 3599: 00adf042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_READ_DSTATE │ │ │ │ 3600: 00aad4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_CHECK_EVENT │ │ │ │ - 3601: 0070b264 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ + 3601: 0070b254 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror │ │ │ │ 3602: 00adf9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_CAPAREG_DSTATE │ │ │ │ - 3603: 007d2838 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ + 3603: 007d2828 36 FUNC GLOBAL DEFAULT 12 get_ptr_rcu_reader │ │ │ │ 3604: 00aded56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_WRITE_DSTATE │ │ │ │ 3605: 00ab6c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_EVENT │ │ │ │ - 3606: 0075b76c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ + 3606: 0075b75c 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo │ │ │ │ 3607: 00ab4c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SUSPEND_EVENT │ │ │ │ 3608: 0022be4c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_le16 │ │ │ │ 3609: 004b22a0 12 FUNC GLOBAL DEFAULT 12 qemu_get_vnet_hdr_len │ │ │ │ - 3610: 0051c7c8 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ + 3610: 0051c7bc 8 FUNC GLOBAL DEFAULT 12 virtio_get_queue_index │ │ │ │ 3611: 00ab1158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_SCSI_EVENT │ │ │ │ - 3612: 00565cd8 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ - 3613: 00728770 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ + 3612: 00565cc8 48 FUNC GLOBAL DEFAULT 12 page_table_config_init │ │ │ │ + 3613: 00728760 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk_members │ │ │ │ 3614: 00ab7f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ - 3615: 007b251c 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ - 3616: 00741460 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ - 3617: 005f8c10 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ + 3615: 007b250c 100 FUNC GLOBAL DEFAULT 12 qmp_is_oob │ │ │ │ + 3616: 00741450 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand │ │ │ │ + 3617: 005f8c00 164 FUNC GLOBAL DEFAULT 12 qauthz_simple_new │ │ │ │ 3618: 00adf4e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_DSTATE │ │ │ │ 3619: 00ab26d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_SUCCESS_EVENT │ │ │ │ 3620: 0043c080 208 FUNC GLOBAL DEFAULT 12 bql_unlock │ │ │ │ 3621: 00ad5d89 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_c │ │ │ │ - 3622: 0058506c 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ + 3622: 0058505c 156 FUNC GLOBAL DEFAULT 12 qemu_irq_intercept_in │ │ │ │ 3623: 00219f34 372 FUNC GLOBAL DEFAULT 12 floatx80_to_int32_round_to_zero │ │ │ │ 3624: 00aba3a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_REJECT_EVENT │ │ │ │ 3625: 00adf286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_READ_DSTATE │ │ │ │ - 3626: 0055132c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ + 3626: 0055131c 856 FUNC GLOBAL DEFAULT 12 address_space_stb │ │ │ │ 3627: 00ade484 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cryptodev_c │ │ │ │ 3628: 00adeca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_DSTATE │ │ │ │ 3629: 00467090 492 FUNC GLOBAL DEFAULT 12 migration_block_activate │ │ │ │ 3630: 00ade4d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_QMP_COMMAND_DSTATE │ │ │ │ 3631: 00aa92e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_EVENT │ │ │ │ 3632: 00ae05be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BALLOON_DSTATE │ │ │ │ 3633: 00ab7258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EGL_INIT_D3D11_DEVICE_EVENT │ │ │ │ 3634: 0047e8e4 328 FUNC GLOBAL DEFAULT 12 multifd_spawn_device_state_save_thread │ │ │ │ - 3635: 00551200 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ + 3635: 005511f0 100 FUNC GLOBAL DEFAULT 12 address_space_stl │ │ │ │ 3636: 00adfe7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_DSTATE │ │ │ │ - 3637: 007cf2ec 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ - 3638: 007652dc 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ - 3639: 007db658 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ - 3640: 005517b0 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ + 3637: 007cf2dc 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number_del │ │ │ │ + 3638: 007652cc 320 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo │ │ │ │ + 3639: 007db648 320 FUNC GLOBAL DEFAULT 12 qemu_vfree │ │ │ │ + 3640: 005517a0 100 FUNC GLOBAL DEFAULT 12 address_space_stq │ │ │ │ 3641: 004be84c 320 FUNC GLOBAL DEFAULT 12 extract_ip_and_port │ │ │ │ 3642: 00aa59ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_EVENT │ │ │ │ - 3643: 00734070 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ + 3643: 00734060 28 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText_members │ │ │ │ 3644: 00ade93e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DISCONNECT_DSTATE │ │ │ │ 3645: 00adfcb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_DSTATE │ │ │ │ 3646: 00adebba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_DSTATE │ │ │ │ 3647: 009ea490 12 OBJECT GLOBAL DEFAULT 21 GrabToggleKeys_lookup │ │ │ │ 3648: 00ade4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_DSTATE │ │ │ │ 3649: 00adfab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CANCELED_DSTATE │ │ │ │ 3650: 00adec0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_READ_DSTATE │ │ │ │ 3651: 00adfbec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_RESET_DSTATE │ │ │ │ - 3652: 0057656c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ - 3653: 00551684 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ + 3652: 0057655c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_be │ │ │ │ + 3653: 00551674 100 FUNC GLOBAL DEFAULT 12 address_space_stw │ │ │ │ 3654: 00adf890 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_RESET_DEV_DSTATE │ │ │ │ - 3655: 0053e190 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ + 3655: 0053e184 644 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_write │ │ │ │ 3656: 00aa8108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_READ_MEMORY_EVENT │ │ │ │ 3657: 00a10748 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts32 │ │ │ │ - 3658: 0065879c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ - 3659: 007fbbc4 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ + 3658: 0065878c 196 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated_above │ │ │ │ + 3659: 007fbbb4 316 FUNC GLOBAL DEFAULT 12 visit_type_YankInstance │ │ │ │ 3660: 00ab8fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INJECT_NMI_EVENT │ │ │ │ 3661: 00ab818c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 3662: 00ab23e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ERROR_EVENT │ │ │ │ - 3663: 00769a48 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ + 3663: 00769a38 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVdeOptions │ │ │ │ 3664: 00a17834 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_be │ │ │ │ - 3665: 0055174c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ + 3665: 0055173c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be │ │ │ │ 3666: 00ade636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_FAIL_DSTATE │ │ │ │ 3667: 002edcf0 88 FUNC GLOBAL DEFAULT 12 ide_drive_get │ │ │ │ 3668: 009ea150 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckHashType_lookup │ │ │ │ 3669: 00ab0348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_EVENT │ │ │ │ - 3670: 0070ee2c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ + 3670: 0070ee1c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster │ │ │ │ 3671: 0046848c 424 FUNC GLOBAL DEFAULT 12 cpr_find_fd │ │ │ │ 3672: 00ab7318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_TOUCH_SEND_EVENT_EVENT │ │ │ │ 3673: 00239e0c 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fence_fd │ │ │ │ - 3674: 0073dcd0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ - 3675: 0075cc68 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ + 3674: 0073dcc0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_dump_completed │ │ │ │ + 3675: 0075cc58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate │ │ │ │ 3676: 00aa6520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_LOCK_STORAGE_CMD_NOT_SUPT_EVENT │ │ │ │ 3677: 00adeb74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_DSTATE │ │ │ │ - 3678: 006fcf34 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 3678: 006fcf24 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS │ │ │ │ 3679: 00ab843c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ 3680: 00ab855c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_EVENT │ │ │ │ - 3681: 006259dc 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ + 3681: 006259cc 52 FUNC GLOBAL DEFAULT 12 bdrv_skip_implicit_filters │ │ │ │ 3682: 00adfd18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_DSTATE │ │ │ │ 3683: 00ae0700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_DSTATE │ │ │ │ 3684: 00adeada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_WRITE_DSTATE │ │ │ │ 3685: 00ab186c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_DAT_LINES_EVENT │ │ │ │ 3686: 00ab6fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_IN_EVENT │ │ │ │ 3687: 00adfd54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_DATA_DSTATE │ │ │ │ 3688: 0022c274 180 FUNC GLOBAL DEFAULT 12 helper_gvec_le32 │ │ │ │ - 3689: 00799398 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ + 3689: 00799388 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfo │ │ │ │ 3690: 00ab77d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_EVENT │ │ │ │ 3691: 00adf62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_DSTATE │ │ │ │ - 3692: 006ff300 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ - 3693: 00715358 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ + 3692: 006ff2f0 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificKind │ │ │ │ + 3693: 00715348 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug │ │ │ │ 3694: 00ab2c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FIND_DEVICE_EVENT │ │ │ │ - 3695: 006f62fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ + 3695: 006f62ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZPAMProperties │ │ │ │ 3696: 00ab8afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REQUEST_EBPF_EVENT │ │ │ │ 3697: 00adf420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_AUTONEG_FLOWCTL_DSTATE │ │ │ │ 3698: 00ab5d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_EVENT │ │ │ │ 3699: 00adf3ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_SIZES_DSTATE │ │ │ │ 3700: 00aac040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_READB_EVENT │ │ │ │ - 3701: 006feb78 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ + 3701: 006feb68 244 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfoList │ │ │ │ 3702: 009ea784 12 OBJECT GLOBAL DEFAULT 21 JSONType_lookup │ │ │ │ 3703: 003bb374 252 FUNC GLOBAL DEFAULT 12 usb_desc_device │ │ │ │ 3704: 00ae02fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_DISCONNECT_DSTATE │ │ │ │ - 3705: 006ed8c8 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ + 3705: 006ed8b8 620 FUNC GLOBAL DEFAULT 12 qmp_chardev_add │ │ │ │ 3706: 00adfc24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_ERROR_DSTATE │ │ │ │ - 3707: 00753a40 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ + 3707: 00753a30 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_numa │ │ │ │ 3708: 00ab4854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_EVENT │ │ │ │ - 3709: 00736e78 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ - 3710: 0075dd10 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ - 3711: 00917730 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ + 3709: 00736e68 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoTLSCredsEndpoint │ │ │ │ + 3710: 0075dd00 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrate_parameters │ │ │ │ + 3711: 00917720 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux_len │ │ │ │ 3712: 0034f6e4 216 FUNC GLOBAL DEFAULT 12 msix_reset │ │ │ │ 3713: 003ff380 1100 FUNC GLOBAL DEFAULT 12 iothread_vq_mapping_apply │ │ │ │ 3714: 00ab69e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_OPEN_RETURN_PATH_EVENT │ │ │ │ - 3715: 0072bd24 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ + 3715: 0072bd14 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfoList │ │ │ │ 3716: 00ab9e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ - 3717: 007d032c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ + 3717: 007d031c 64 FUNC GLOBAL DEFAULT 12 qemu_opts_parse │ │ │ │ 3718: 0043ba6c 124 FUNC GLOBAL DEFAULT 12 cpu_handle_guest_debug │ │ │ │ - 3719: 0075561c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ + 3719: 0075560c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XBZRLECacheStats │ │ │ │ 3720: 00aac1c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MDR_EVENT │ │ │ │ 3721: 00a11090 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le8 │ │ │ │ 3722: 00aaad9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_SET_APIC_BASE_EVENT │ │ │ │ 3723: 0046bb68 1192 FUNC GLOBAL DEFAULT 12 qmp_calc_dirty_rate │ │ │ │ - 3724: 0079c6bc 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ + 3724: 0079c6ac 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo │ │ │ │ 3725: 0022c61c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lt64 │ │ │ │ 3726: 0047250c 264 FUNC GLOBAL DEFAULT 12 migrate_add_address │ │ │ │ - 3727: 0051bffc 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ - 3728: 007cbf74 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ + 3727: 0051bff0 60 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_size │ │ │ │ + 3728: 007cbf64 60 FUNC GLOBAL DEFAULT 12 loc_set_cmdline │ │ │ │ 3729: 00ab1248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_FIRMWARE_EVENT │ │ │ │ - 3730: 0072acb4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ + 3730: 0072aca4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_stop │ │ │ │ 3731: 00adf53a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_DSTATE │ │ │ │ 3732: 00aabe70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_EVENT │ │ │ │ - 3733: 00537ca8 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ + 3733: 00537c9c 88 FUNC GLOBAL DEFAULT 12 portio_list_destroy │ │ │ │ 3734: 00adf97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_INQUIRY_DSTATE │ │ │ │ - 3735: 00780938 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ + 3735: 00780928 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResult │ │ │ │ 3736: 00adf8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSIX_RAISE_DSTATE │ │ │ │ 3737: 00abc134 1 OBJECT GLOBAL DEFAULT 25 enable_cpu_pm │ │ │ │ 3738: 00ae046a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 3739: 00adeb30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_DSTATE │ │ │ │ 3740: 004379fc 456 FUNC GLOBAL DEFAULT 12 hmp_drive_del │ │ │ │ - 3741: 007f1fd4 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ + 3741: 007f1fc4 64 FUNC GLOBAL DEFAULT 12 throttle_get_config │ │ │ │ 3742: 00ab02c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_WRITE_EVENT │ │ │ │ 3743: 00aae00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_START_EVENT │ │ │ │ 3744: 00ade5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_DSTATE │ │ │ │ 3745: 00ab8a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ 3746: 0029bbb4 4 FUNC GLOBAL DEFAULT 12 qmp_system_powerdown │ │ │ │ 3747: 00aba788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_EVENT │ │ │ │ 3748: 00a159c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchl_le │ │ │ │ - 3749: 00770138 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ - 3750: 007c3bd8 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ + 3749: 00770128 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectPropertyInfoList │ │ │ │ + 3750: 007c3bc8 632 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_impl │ │ │ │ 3751: 00adf0ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_CAPTURE_DSTATE │ │ │ │ 3752: 00ab0108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_EVENT │ │ │ │ 3753: 00ae0c80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_ALTERNATE_DSTATE │ │ │ │ - 3754: 006f5744 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ + 3754: 006f5734 244 FUNC GLOBAL DEFAULT 12 visit_type_int32List │ │ │ │ 3755: 0044451c 224 FUNC GLOBAL DEFAULT 12 qmp_device_del │ │ │ │ 3756: 004498fc 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler │ │ │ │ 3757: 00aaceac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_READ_EVENT │ │ │ │ 3758: 00aab790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_READ_EVENT │ │ │ │ 3759: 00adfd64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_UPDATE_DSTATE │ │ │ │ - 3760: 0077e1fc 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ + 3760: 0077e1ec 1080 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_action │ │ │ │ 3761: 00aa7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_READ_EVENT │ │ │ │ 3762: 00aa9388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_EVENT │ │ │ │ - 3763: 007a1b24 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ - 3764: 0093773c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ + 3763: 007a1b14 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions │ │ │ │ + 3764: 0093772c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_9_len │ │ │ │ 3765: 00aa561c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_SPEED_EVENT │ │ │ │ 3766: 00ab1138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_INVALID_CDB_LEN_EVENT │ │ │ │ 3767: 00237790 20 FUNC GLOBAL DEFAULT 12 qemu_console_is_visible │ │ │ │ - 3768: 007e16d8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ - 3769: 0059638c 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ + 3768: 007e16c8 36 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter │ │ │ │ + 3769: 0059637c 8 FUNC GLOBAL DEFAULT 12 gdb_got_immediate_ack │ │ │ │ 3770: 00aa6cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_FIFO_EVENT │ │ │ │ - 3771: 007dedfc 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ - 3772: 006dbb98 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ - 3773: 0058d0d4 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ + 3771: 007dedec 456 FUNC GLOBAL DEFAULT 12 aio_bh_call │ │ │ │ + 3772: 006dbb88 552 FUNC GLOBAL DEFAULT 12 bdrv_check │ │ │ │ + 3773: 0058d0c4 120 FUNC GLOBAL DEFAULT 12 object_resolve_path_component │ │ │ │ 3774: 003559c0 216 FUNC GLOBAL DEFAULT 12 pci_create_simple_multifunction │ │ │ │ - 3775: 00719da4 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ - 3776: 00659de0 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ - 3777: 006267c4 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ + 3775: 00719d94 436 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2 │ │ │ │ + 3776: 00659dd0 48 FUNC GLOBAL DEFAULT 12 qemu_blockalign0 │ │ │ │ + 3777: 006267b4 16 FUNC GLOBAL DEFAULT 12 block_job_is_internal │ │ │ │ 3778: 00ae0098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_DSTATE │ │ │ │ - 3779: 007e99cc 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ - 3780: 00644894 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ - 3781: 00777f64 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ - 3782: 0079ebe8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ - 3783: 007caca8 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ + 3779: 007e99bc 80 FUNC GLOBAL DEFAULT 12 buffer_append │ │ │ │ + 3780: 00644884 120 FUNC GLOBAL DEFAULT 12 blk_set_perm │ │ │ │ + 3781: 00777f54 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_get │ │ │ │ + 3782: 0079ebd8 192 FUNC GLOBAL DEFAULT 12 visit_type_InputEventKind │ │ │ │ + 3783: 007cac98 312 FUNC GLOBAL DEFAULT 12 error_vprepend │ │ │ │ 3784: 00ab97b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_CLIENT_EVENT │ │ │ │ 3785: 004ac2f8 192 FUNC GLOBAL DEFAULT 12 eth_pad_short_frame │ │ │ │ - 3786: 0077b1f0 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ + 3786: 0077b1e0 192 FUNC GLOBAL DEFAULT 12 visit_type_RebootAction │ │ │ │ 3787: 00ab4d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_ADD_STATUS_EVENT │ │ │ │ - 3788: 0076ea20 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ + 3788: 0076ea10 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_vhost_user_disconnected │ │ │ │ 3789: 00ade48e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_rocker_c │ │ │ │ 3790: 00ad6e20 36 OBJECT GLOBAL DEFAULT 25 gdbserver_system_state │ │ │ │ 3791: 0035e3b0 8 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_cb │ │ │ │ 3792: 00aad37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_EVENT │ │ │ │ - 3793: 005a0df0 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ + 3793: 005a0de0 8 FUNC GLOBAL DEFAULT 12 tcg_target_has_memory_bswap │ │ │ │ 3794: 00ad5d48 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_routing_allowed │ │ │ │ - 3795: 0053654c 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ - 3796: 007b31dc 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ + 3795: 00536540 296 FUNC GLOBAL DEFAULT 12 cpu_abort │ │ │ │ + 3796: 007b31cc 16 FUNC GLOBAL DEFAULT 12 qmp_has_success_response │ │ │ │ 3797: 00a106c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts64 │ │ │ │ 3798: 00adf510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_DSTATE │ │ │ │ 3799: 00ade6cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_DSTATE │ │ │ │ 3800: 00adeb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_DSTATE │ │ │ │ 3801: 00aba344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT32_EVENT │ │ │ │ 3802: 00222d10 384 FUNC GLOBAL DEFAULT 12 float64_compare_quiet │ │ │ │ - 3803: 0074d7f4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ - 3804: 007f804c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ + 3803: 0074d7e4 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_device_size_change │ │ │ │ + 3804: 007f803c 280 FUNC GLOBAL DEFAULT 12 yank_unregister_function │ │ │ │ 3805: 00ab8ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_WAKEUP_EVENT │ │ │ │ - 3806: 008030f8 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ + 3806: 008030e8 52 FUNC GLOBAL DEFAULT 12 vu_queue_rewind │ │ │ │ 3807: 00aaf328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_EVENT │ │ │ │ - 3808: 00727b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ + 3808: 00727b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerAddOptions │ │ │ │ 3809: 00aada4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IAM_CLEAR_EIAME_EVENT │ │ │ │ 3810: 00aaa8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_EVENT │ │ │ │ - 3811: 00644c20 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ + 3811: 00644c10 184 FUNC GLOBAL DEFAULT 12 blk_set_dev_ops │ │ │ │ 3812: 00423b88 64 FUNC GLOBAL DEFAULT 12 audio_bug │ │ │ │ 3813: 004365d4 212 FUNC GLOBAL DEFAULT 12 qmp_blockdev_open_tray │ │ │ │ - 3814: 007f4ce0 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ - 3815: 005cc028 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ + 3814: 007f4cd0 364 FUNC GLOBAL DEFAULT 12 vhost_user_server_start │ │ │ │ + 3815: 005cc018 20 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_vec │ │ │ │ 3816: 00adf870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_IRQ_DSTATE │ │ │ │ 3817: 00449630 32 FUNC GLOBAL DEFAULT 12 runstate_is_running │ │ │ │ 3818: 00adf4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DESC_DSTATE │ │ │ │ 3819: 00ade64a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ONE_ITERATION_DSTATE │ │ │ │ 3820: 00adf976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQUEST_SENSE_DSTATE │ │ │ │ 3821: 002303a4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_n_insns │ │ │ │ 3822: 009ea888 12 OBJECT GLOBAL DEFAULT 21 CpuTopologyLevel_lookup │ │ │ │ 3823: 00ab7ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 3824: 00ae0352 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_DSTATE │ │ │ │ 3825: 00ae0772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ - 3826: 00651b18 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ + 3826: 00651b08 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enabled │ │ │ │ 3827: 00aacbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_RRA_REGS_EVENT │ │ │ │ - 3828: 0078b800 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ + 3828: 0078b7f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackPerDirectionOptions │ │ │ │ 3829: 00ab41cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_ADDRESS_WRITE_EVENT │ │ │ │ 3830: 00aa4608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_OVERRUN_EVENT │ │ │ │ 3831: 0022c6e0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_le64 │ │ │ │ - 3832: 00588868 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ + 3832: 00588858 108 FUNC GLOBAL DEFAULT 12 type_register_static_array │ │ │ │ 3833: 00ab3d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_EVENT │ │ │ │ - 3834: 006479d8 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ + 3834: 006479c8 144 FUNC GLOBAL DEFAULT 12 blk_co_eject │ │ │ │ 3835: 00adf3c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_RSS_DSTATE │ │ │ │ 3836: 00adfba0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_STATUS_DSTATE │ │ │ │ - 3837: 0065d154 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ - 3838: 007809f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ + 3837: 0065d144 188 FUNC GLOBAL DEFAULT 12 bdrv_unregister_buf │ │ │ │ + 3838: 007809e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaValue │ │ │ │ 3839: 00ab92b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 3840: 00ab81dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_EVENT │ │ │ │ - 3841: 007279c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ - 3842: 00737b30 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ - 3843: 007cbd64 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ + 3841: 007279b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbd │ │ │ │ + 3842: 00737b20 832 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS_members │ │ │ │ + 3843: 007cbd54 116 FUNC GLOBAL DEFAULT 12 loc_push_restore │ │ │ │ 3844: 004d6b9c 636 FUNC GLOBAL DEFAULT 12 cpu_check_watchpoint │ │ │ │ 3845: 00ab3dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_REALIZE_EVENT │ │ │ │ 3846: 00aa9478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_EVENT │ │ │ │ 3847: 00adf05a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_IRQ_CLEAR_DSTATE │ │ │ │ - 3848: 00746844 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ - 3849: 00651c6c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ + 3848: 00746834 244 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfoList │ │ │ │ + 3849: 00651c5c 268 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_create_successor │ │ │ │ 3850: 00481644 40 FUNC GLOBAL DEFAULT 12 migrate_avail_switchover_bandwidth │ │ │ │ - 3851: 005cca98 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ + 3851: 005cca88 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_vec │ │ │ │ 3852: 0035fb48 284 FUNC GLOBAL DEFAULT 12 pcie_cap_v1_init │ │ │ │ 3853: 00404fb4 32 FUNC GLOBAL DEFAULT 12 virtio_pci_set_guest_notifier_fd_handler │ │ │ │ - 3854: 00965bd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ + 3854: 00965bc8 3 OBJECT GLOBAL DEFAULT 14 sense_code_READ_ERROR │ │ │ │ 3855: 00adeac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_WRITE_DSTATE │ │ │ │ 3856: 0027d13c 328 FUNC GLOBAL DEFAULT 12 v9fs_co_name_to_path │ │ │ │ 3857: 00ae00d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_DSTATE │ │ │ │ - 3858: 005424ec 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ - 3859: 00543538 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ + 3858: 005424e0 700 FUNC GLOBAL DEFAULT 12 memory_region_clear_dirty_bitmap │ │ │ │ + 3859: 0054352c 532 FUNC GLOBAL DEFAULT 12 memory_region_del_eventfd │ │ │ │ 3860: 00aacdec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_EVENT │ │ │ │ 3861: 00aa4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_EVENT │ │ │ │ - 3862: 006db730 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ + 3862: 006db720 532 FUNC GLOBAL DEFAULT 12 bdrv_can_store_new_dirty_bitmap │ │ │ │ 3863: 00aaa10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_NMI_LEVEL_EVENT │ │ │ │ - 3864: 006db944 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ + 3864: 006db934 596 FUNC GLOBAL DEFAULT 12 bdrv_truncate │ │ │ │ 3865: 00aacf0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_READ_NUM_EVENT │ │ │ │ 3866: 00adf2ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_READ_DSTATE │ │ │ │ 3867: 00aa8808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_EVENT │ │ │ │ 3868: 00adf80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_WRITE_DSTATE │ │ │ │ 3869: 00aa53a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_FLUSH_EVENT │ │ │ │ - 3870: 007e0040 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ + 3870: 007e0030 364 FUNC GLOBAL DEFAULT 12 qbase64_decode │ │ │ │ 3871: 00ae072c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_DSTATE │ │ │ │ 3872: 004383b4 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_complete │ │ │ │ 3873: 00adeee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SET_IRQ_DSTATE │ │ │ │ 3874: 00ade630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ - 3875: 007e467c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ - 3876: 006442dc 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ - 3877: 0077e85c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ + 3875: 007e466c 56 FUNC GLOBAL DEFAULT 12 qemu_clock_use_for_deadline │ │ │ │ + 3876: 006442cc 172 FUNC GLOBAL DEFAULT 12 bdrv_has_blk │ │ │ │ + 3877: 0077e84c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddressWrapper │ │ │ │ 3878: 00aa59fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_EVENT │ │ │ │ - 3879: 00536024 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ + 3879: 00536018 8 FUNC GLOBAL DEFAULT 12 xen_evtchn_deliver_pirq_msi │ │ │ │ 3880: 00adeecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_DSTATE │ │ │ │ 3881: 00adfb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_RESET_DSTATE │ │ │ │ 3882: 00aabc80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_PULSE_EXTI_EVENT │ │ │ │ - 3883: 006ed5d8 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ + 3883: 006ed5c8 12 FUNC GLOBAL DEFAULT 12 qemu_chr_new_from_opts │ │ │ │ 3884: 00adfe7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_DSTATE │ │ │ │ 3885: 00ab9738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CONT_EVENT │ │ │ │ 3886: 0045cd88 120 FUNC GLOBAL DEFAULT 12 rng_backend_finalize_request │ │ │ │ 3887: 00acdb8c 88 OBJECT GLOBAL DEFAULT 25 address_space_memory │ │ │ │ - 3888: 007ab360 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ - 3889: 0074adcc 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ - 3890: 005cc970 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ - 3891: 005a0e78 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ + 3888: 007ab350 432 FUNC GLOBAL DEFAULT 12 visit_policy_skip │ │ │ │ + 3889: 0074adbc 468 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo_members │ │ │ │ + 3890: 005cc960 148 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_vec │ │ │ │ + 3891: 005a0e68 228 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vec_op │ │ │ │ 3892: 00aa9448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_SET_IRQ_EVENT │ │ │ │ 3893: 00aaaccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_REPORT_IRQ_DELIVERED_EVENT │ │ │ │ 3894: 00ae075e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_DSTATE │ │ │ │ 3895: 00adf3d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_CSO_DSTATE │ │ │ │ - 3896: 006da1ac 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ + 3896: 006da19c 512 FUNC GLOBAL DEFAULT 12 bdrv_getlength │ │ │ │ 3897: 00aa84d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_EVENT │ │ │ │ - 3898: 0068be90 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ + 3898: 0068be80 2712 FUNC GLOBAL DEFAULT 12 qcow2_update_snapshot_refcount │ │ │ │ 3899: 00a18074 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgl_le │ │ │ │ 3900: 00ad6eb0 4 OBJECT GLOBAL DEFAULT 25 tcg_cur_ctxs │ │ │ │ 3901: 00ab93c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_EVENT │ │ │ │ 3902: 00adf434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_DONE_DSTATE │ │ │ │ 3903: 00aaaa7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_IRQ_EVENT │ │ │ │ 3904: 00adfa9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_STOPBITS_DSTATE │ │ │ │ 3905: 00aba004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 3906: 00adf0b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_DSTATE │ │ │ │ - 3907: 006fc860 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ + 3907: 006fc850 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyCheck │ │ │ │ 3908: 00aa4b10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_COPY_FILE_RANGE_EVENT │ │ │ │ 3909: 00aa93d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EVENT │ │ │ │ - 3910: 007d95b8 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ + 3910: 007d95a8 704 FUNC GLOBAL DEFAULT 12 range_list_insert │ │ │ │ 3911: 00ab0448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_EVENT │ │ │ │ 3912: 00aa57fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_EVENT │ │ │ │ - 3913: 0072fc8c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ + 3913: 0072fc7c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMuxWrapper │ │ │ │ 3914: 00aae19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_EVENT │ │ │ │ 3915: 00aab400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_WRITE_EVENT │ │ │ │ - 3916: 00965c1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ - 3917: 006fcfec 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ + 3916: 00965c0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_CAPACITY_CHANGED │ │ │ │ + 3917: 006fcfdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptions │ │ │ │ 3918: 00ab861c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EVENT │ │ │ │ - 3919: 00612ac8 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ + 3919: 00612ab8 32 FUNC GLOBAL DEFAULT 12 child_of_bds_get_parent_aio_context │ │ │ │ 3920: 00ab8b48 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_job_trace_events_trace_events │ │ │ │ - 3921: 0051cfb4 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ + 3921: 0051cfa8 292 FUNC GLOBAL DEFAULT 12 virtio_queue_set_align │ │ │ │ 3922: 00ade82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_DSTATE │ │ │ │ - 3923: 0078fef8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ + 3923: 0078fee8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendServiceType │ │ │ │ 3924: 0035cbec 292 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_vf_at_index │ │ │ │ 3925: 00aba948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_EVENT │ │ │ │ - 3926: 0074d188 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ - 3927: 007b6e48 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ - 3928: 0070fa10 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ - 3929: 005dd0c4 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ - 3930: 00795438 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ - 3931: 00571614 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ + 3926: 0074d178 268 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration_members │ │ │ │ + 3927: 007b6e38 120 FUNC GLOBAL DEFAULT 12 json_writer_get │ │ │ │ + 3928: 0070fa00 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS │ │ │ │ + 3929: 005dd0b4 212 FUNC GLOBAL DEFAULT 12 qio_channel_new_fd │ │ │ │ + 3930: 00795428 960 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup_members │ │ │ │ + 3931: 00571604 340 FUNC GLOBAL DEFAULT 12 cpu_stb_mmu │ │ │ │ 3932: 00adfbe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ENABLE_DSTATE │ │ │ │ - 3933: 00571b98 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ + 3933: 00571b88 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_mmuidx_ra │ │ │ │ 3934: 00a16940 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchl_le │ │ │ │ 3935: 00ab04f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_NOOP_EVENT │ │ │ │ 3936: 00aa9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CMD_DONE_EVENT │ │ │ │ 3937: 00ae0cf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_COROUTINE_TERMINATE_DSTATE │ │ │ │ 3938: 0021cd7c 252 FUNC GLOBAL DEFAULT 12 float64_to_uint32_round_to_zero │ │ │ │ - 3939: 005b7354 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ + 3939: 005b7344 56 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i128 │ │ │ │ 3940: 00aad17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_EVENT │ │ │ │ 3941: 00ade55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_RETURN_DSTATE │ │ │ │ 3942: 00adef4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_GET_APIC_BASE_DSTATE │ │ │ │ 3943: 00aa4ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_REQUEST_FAIL_EVENT │ │ │ │ 3944: 009d92a0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_be_ops │ │ │ │ 3945: 00ae00d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_DSTATE │ │ │ │ 3946: 00aaf2e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_IND_EVENT │ │ │ │ 3947: 00adf614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GET_LOG_DSTATE │ │ │ │ 3948: 00adf5ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VIRT_MNGMT_DSTATE │ │ │ │ 3949: 00ab58c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_DELETE_FD_EVENT │ │ │ │ - 3950: 00797de8 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ + 3950: 00797dd8 320 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions │ │ │ │ 3951: 00ab3ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_EVENT │ │ │ │ 3952: 00a188b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i32 │ │ │ │ 3953: 00472614 108 FUNC GLOBAL DEFAULT 12 migrate_is_uri │ │ │ │ 3954: 00adf782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_DSTATE │ │ │ │ 3955: 00ab48c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_ENDPOINT_EVENT │ │ │ │ 3956: 00ab8b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 3957: 0030f79c 432 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_checksums │ │ │ │ 3958: 00ae00f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_SHUT_DSTATE │ │ │ │ 3959: 00aaeab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_EVENT │ │ │ │ 3960: 002f5a60 372 FUNC GLOBAL DEFAULT 12 kvm_reset_irq_delivered │ │ │ │ - 3961: 007c30ac 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ + 3961: 007c309c 668 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_impl │ │ │ │ 3962: 00ae0118 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_AFTER_LOOP_DSTATE │ │ │ │ - 3963: 0073a810 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ + 3963: 0073a800 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherAlgo │ │ │ │ 3964: 00adecea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READW_DSTATE │ │ │ │ 3965: 00ade5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_FIND_L2_CACHE_ENTRY_DSTATE │ │ │ │ 3966: 00adfe9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_DSTATE │ │ │ │ - 3967: 0071c1cc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ - 3968: 005e37ac 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ - 3969: 00541c80 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ + 3967: 0071c1bc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_error │ │ │ │ + 3968: 005e379c 64 FUNC GLOBAL DEFAULT 12 qio_net_listener_set_name │ │ │ │ + 3969: 00541c74 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_discard_manager │ │ │ │ 3970: 00adef4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_SET_APIC_BASE_DSTATE │ │ │ │ 3971: 002279ac 36 FUNC GLOBAL DEFAULT 12 helper_divu_i32 │ │ │ │ 3972: 00ab4b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_FLUSH_EVENT │ │ │ │ - 3973: 005bcb88 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ + 3973: 005bcb78 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i32_chk │ │ │ │ 3974: 004445fc 200 FUNC GLOBAL DEFAULT 12 qdev_sync_config │ │ │ │ 3975: 00abbe70 4 OBJECT GLOBAL DEFAULT 25 xen_domid │ │ │ │ 3976: 00adff42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DMA_MAP_DSTATE │ │ │ │ 3977: 00adf6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_WRITE_DSTATE │ │ │ │ 3978: 00ab7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_UPDATE_EVENT │ │ │ │ - 3979: 007c1798 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ - 3980: 006e4370 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ + 3979: 007c1788 212 FUNC GLOBAL DEFAULT 12 socket_set_fast_reuse │ │ │ │ + 3980: 006e4360 516 FUNC GLOBAL DEFAULT 12 qmp_ringbuf_write │ │ │ │ 3981: 00ab9dd4 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_pci_trace_events_trace_events │ │ │ │ 3982: 00ae0114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_DSTATE │ │ │ │ 3983: 00ae0346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_USERNAME_DSTATE │ │ │ │ 3984: 00a1efc8 8 OBJECT GLOBAL DEFAULT 24 replay_break_icount │ │ │ │ 3985: 00aded3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_WRITEREG_DSTATE │ │ │ │ 3986: 00adf4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_USER_INT_DSTATE │ │ │ │ 3987: 00ab23c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_RESET_EVENT │ │ │ │ 3988: 00aab6c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_READ_EVENT │ │ │ │ 3989: 00aa5210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_UNPLUG_FN_EVENT │ │ │ │ - 3990: 0057515c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ + 3990: 0057514c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchw_le │ │ │ │ 3991: 0027c390 388 FUNC GLOBAL DEFAULT 12 v9fs_co_chmod │ │ │ │ 3992: 00aaeb18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_EVENT │ │ │ │ 3993: 00ab2f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_READ_EVENT │ │ │ │ 3994: 00234104 68 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_new │ │ │ │ 3995: 00236924 184 FUNC GLOBAL DEFAULT 12 dpy_gfx_check_format │ │ │ │ - 3996: 0077140c 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ - 3997: 007a1e10 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ + 3996: 007713fc 324 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo_members │ │ │ │ + 3997: 007a1e00 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_connected │ │ │ │ 3998: 00aa8458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_GR_EVENT │ │ │ │ 3999: 00ab73b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_TYPE_EVENT │ │ │ │ - 4000: 0078ce74 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ - 4001: 00746068 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ - 4002: 005b1cec 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ + 4000: 0078ce64 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions │ │ │ │ + 4001: 00746058 156 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty_members │ │ │ │ + 4002: 005b1cdc 120 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i32 │ │ │ │ 4003: 00adef54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_INTERRUPT_DSTATE │ │ │ │ - 4004: 007fb4ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ + 4004: 007fb4dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceChardev │ │ │ │ 4005: 00ab0438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_EVENT │ │ │ │ 4006: 00adff14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DEV_START_DSTATE │ │ │ │ - 4007: 0064bf54 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ + 4007: 0064bf44 8 FUNC GLOBAL DEFAULT 12 block_copy_kick │ │ │ │ 4008: 0027d2ac 36 FUNC GLOBAL DEFAULT 12 co_run_in_worker_bh │ │ │ │ - 4009: 00573948 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ - 4010: 00639f0c 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ + 4009: 00573938 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchb │ │ │ │ + 4010: 00639efc 312 FUNC GLOBAL DEFAULT 12 nbd_err_lookup │ │ │ │ 4011: 00203794 572 FUNC GLOBAL DEFAULT 12 float64_add │ │ │ │ 4012: 00ae0688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLOSEFD_DSTATE │ │ │ │ 4013: 0027bf04 236 FUNC GLOBAL DEFAULT 12 v9fs_co_pwritev │ │ │ │ 4014: 00ab0f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ENTER_EVENT │ │ │ │ - 4015: 006fdbc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ + 4015: 006fdbb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVhdx │ │ │ │ 4016: 00ae028c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STOP_FLUSH_ALL_DSTATE │ │ │ │ 4017: 00ade662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_DO_COPY_ON_READV_DSTATE │ │ │ │ - 4018: 0054149c 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ + 4018: 00541490 148 FUNC GLOBAL DEFAULT 12 memory_region_unregister_iommu_notifier │ │ │ │ 4019: 00ab9e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ - 4020: 00629dfc 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ + 4020: 00629dec 332 FUNC GLOBAL DEFAULT 12 job_resume │ │ │ │ 4021: 0023d290 372 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_delay │ │ │ │ - 4022: 00579938 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ - 4023: 00736bf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ + 4022: 00579928 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_be_mmu │ │ │ │ + 4023: 00736be4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretKeyringProperties │ │ │ │ 4024: 004beb98 96 FUNC GLOBAL DEFAULT 12 connection_destroy │ │ │ │ 4025: 00ab30e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_START_EVENT │ │ │ │ 4026: 00a1f198 132 OBJECT GLOBAL DEFAULT 24 helper_info_ftoid │ │ │ │ 4027: 00493220 104 FUNC GLOBAL DEFAULT 12 socket_send_channel_create │ │ │ │ 4028: 0023e8a4 596 FUNC GLOBAL DEFAULT 12 keysym2scancode │ │ │ │ 4029: 004a3404 348 FUNC GLOBAL DEFAULT 12 qmp_closefd │ │ │ │ - 4030: 0077fea0 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ - 4031: 007ef46c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ + 4030: 0077fe90 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy │ │ │ │ + 4031: 007ef45c 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_compare │ │ │ │ 4032: 00ab63a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_EVENT │ │ │ │ 4033: 00229328 144 FUNC GLOBAL DEFAULT 12 helper_gvec_mov │ │ │ │ 4034: 00311e48 4812 FUNC GLOBAL DEFAULT 12 net_rx_pkt_calc_rss_hash │ │ │ │ - 4035: 0065ddd8 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ - 4036: 006167d8 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ - 4037: 007a9478 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ - 4038: 00773c18 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ + 4035: 0065ddc8 140 FUNC GLOBAL DEFAULT 12 bdrv_cancel_in_flight │ │ │ │ + 4036: 006167c8 240 FUNC GLOBAL DEFAULT 12 bdrv_probe_blocksizes │ │ │ │ + 4037: 007a9468 216 FUNC GLOBAL DEFAULT 12 qapi_enum_parse │ │ │ │ + 4038: 00773c08 320 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties │ │ │ │ 4039: 0020cbd4 552 FUNC GLOBAL DEFAULT 12 float32_muladd │ │ │ │ 4040: 00aabe60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_READ_EVENT │ │ │ │ 4041: 004490d8 292 FUNC GLOBAL DEFAULT 12 hmp_watchdog_action │ │ │ │ 4042: 0024ba54 448 FUNC GLOBAL DEFAULT 12 qmp_query_vnc │ │ │ │ 4043: 00ae03ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEYMAP_WINDOWING_DSTATE │ │ │ │ - 4044: 0057ae30 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ + 4044: 0057ae20 8 FUNC GLOBAL DEFAULT 12 kvm_on_sigbus_vcpu │ │ │ │ 4045: 009e80c8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bool │ │ │ │ 4046: 00ab57a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_SET_STATE_EVENT │ │ │ │ 4047: 004cf918 24 FUNC GLOBAL DEFAULT 12 replay_finish_events │ │ │ │ 4048: 00aabbe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_SET_IRQ_EVENT │ │ │ │ - 4049: 006529d4 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ + 4049: 006529c4 40 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap_locked │ │ │ │ 4050: 00ab7828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4051: 0077e9cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ + 4051: 0077e9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddress │ │ │ │ 4052: 00a1f090 132 OBJECT GLOBAL DEFAULT 24 helper_info_ftois │ │ │ │ - 4053: 00745b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ + 4053: 00745b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_BootConfiguration │ │ │ │ 4054: 00ab2624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_EVENT │ │ │ │ 4055: 002f2b44 100 FUNC GLOBAL DEFAULT 12 hid_free │ │ │ │ 4056: 0042bb00 12 FUNC GLOBAL DEFAULT 12 mixeng_clear │ │ │ │ - 4057: 0058b82c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ + 4057: 0058b81c 176 FUNC GLOBAL DEFAULT 12 object_property_set_int │ │ │ │ 4058: 00ae06c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_DEL_DSTATE │ │ │ │ - 4059: 007907d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ + 4059: 007907c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cryptodev │ │ │ │ 4060: 00aa52c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_EVENT │ │ │ │ - 4061: 005896f8 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ + 4061: 005896e8 300 FUNC GLOBAL DEFAULT 12 object_class_foreach │ │ │ │ 4062: 004cf8e0 56 FUNC GLOBAL DEFAULT 12 replay_init_events │ │ │ │ - 4063: 0059e7e0 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ + 4063: 0059e7d0 68 FUNC GLOBAL DEFAULT 12 tcg_code_capacity │ │ │ │ 4064: 00aabbc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_WRITE_EVENT │ │ │ │ - 4065: 006fcf90 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 4065: 006fcf80 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 4066: 00adfee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_PUSHED_DSTATE │ │ │ │ 4067: 00ab6194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_CONTINUED_EVENT │ │ │ │ 4068: 00238ad8 204 FUNC GLOBAL DEFAULT 12 qemu_display_get_vc │ │ │ │ 4069: 00aad9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_EVENT │ │ │ │ - 4070: 006fb04c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ - 4071: 007fc274 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ + 4070: 006fb03c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfo │ │ │ │ + 4071: 007fc264 192 FUNC GLOBAL DEFAULT 12 visit_type_ACPISlotType │ │ │ │ 4072: 00ae04c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 4073: 00adf560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_DSTATE │ │ │ │ 4074: 00ab8e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_JIT_EVENT │ │ │ │ 4075: 00a1562c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgb │ │ │ │ 4076: 0020347c 8 FUNC GLOBAL DEFAULT 12 float16_add │ │ │ │ - 4077: 00574e80 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ + 4077: 00574e70 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orw_le │ │ │ │ 4078: 00aa89c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_EVENT │ │ │ │ - 4079: 00727b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ + 4079: 00727b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptions │ │ │ │ 4080: 00a187ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctz_i64 │ │ │ │ 4081: 00ab0a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_TI_EVENT │ │ │ │ 4082: 00aa6470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PRE_SAVE_EVENT │ │ │ │ 4083: 00a178b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orl_le │ │ │ │ - 4084: 005516e8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ + 4084: 005516d8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le │ │ │ │ 4085: 003b64b4 152 FUNC GLOBAL DEFAULT 12 usb_device_find_device │ │ │ │ - 4086: 00749c98 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ + 4086: 00749c88 148 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast_members │ │ │ │ 4087: 00aaa59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_WRITE_EVENT │ │ │ │ 4088: 00adf01c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_CLOCK_FREQ_DSTATE │ │ │ │ - 4089: 006d8410 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ - 4090: 007cd9e8 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ + 4089: 006d8400 236 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_enable │ │ │ │ + 4090: 007cd9d8 60 FUNC GLOBAL DEFAULT 12 notifier_remove │ │ │ │ 4091: 00adea0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RECEIVE_DSTATE │ │ │ │ 4092: 00ab4774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_RESIZED_USABLE_REGION_EVENT │ │ │ │ 4093: 002158a0 348 FUNC GLOBAL DEFAULT 12 float64_to_bfloat16 │ │ │ │ 4094: 00aa42c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_REMOVE_EVENT │ │ │ │ 4095: 00491660 440 FUNC GLOBAL DEFAULT 12 qemu_loadvm_approve_switchover │ │ │ │ 4096: 009958d8 48 OBJECT GLOBAL DEFAULT 21 vga_mem_ops │ │ │ │ 4097: 00adeb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_DSTATE │ │ │ │ 4098: 00adef88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_READ_DSTATE │ │ │ │ - 4099: 00727c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ + 4099: 00727c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfoList │ │ │ │ 4100: 00aaec68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_CQID_EVENT │ │ │ │ - 4101: 00764e50 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ - 4102: 0074b65c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ + 4101: 00764e40 112 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo_members │ │ │ │ + 4102: 0074b64c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoKind │ │ │ │ 4103: 00aa9208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_EVENT │ │ │ │ 4104: 0042b468 704 FUNC GLOBAL DEFAULT 12 st_rate_flow_mix │ │ │ │ 4105: 004817c0 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zstd_level │ │ │ │ 4106: 00aa42e8 64 OBJECT GLOBAL DEFAULT 24 crypto_trace_events │ │ │ │ 4107: 00227ac8 40 FUNC GLOBAL DEFAULT 12 helper_divu_i64 │ │ │ │ 4108: 009ea8ec 12 OBJECT GLOBAL DEFAULT 21 MemoryDeviceInfoKind_lookup │ │ │ │ 4109: 00ae004c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_ENABLE_NOTIFY_DSTATE │ │ │ │ 4110: 00aa44d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_EVENT │ │ │ │ 4111: 00ae0188 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 4112: 00ab4e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_EVENT │ │ │ │ 4113: 003fe7d0 108 FUNC GLOBAL DEFAULT 12 virtio_bus_reset │ │ │ │ 4114: 00aa7888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_EVENT │ │ │ │ - 4115: 0074a1e8 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ + 4115: 0074a1d8 244 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPUList │ │ │ │ 4116: 0031023c 96 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment │ │ │ │ 4117: 00aad6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAM_EVENT │ │ │ │ 4118: 00ade88a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_DSTATE │ │ │ │ - 4119: 005af118 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ + 4119: 005af108 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i32 │ │ │ │ 4120: 00ade51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_PAM_CHECK_DSTATE │ │ │ │ - 4121: 007c4a88 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ + 4121: 007c4a78 296 FUNC GLOBAL DEFAULT 12 qemu_thread_get_affinity │ │ │ │ 4122: 00aa5a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_EVENT │ │ │ │ - 4123: 006fea38 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ - 4124: 007101e0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ + 4123: 006fea28 320 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo │ │ │ │ + 4124: 007101d0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions │ │ │ │ 4125: 00ab3744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PACKET_STATE_CHANGE_EVENT │ │ │ │ - 4126: 0060feb4 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ - 4127: 005b4c18 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ - 4128: 00780d54 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ - 4129: 0061b12c 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ - 4130: 0065221c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ - 4131: 007ee51c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ - 4132: 00703700 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ + 4126: 0060fea4 240 FUNC GLOBAL DEFAULT 12 nbd_server_start_options │ │ │ │ + 4127: 005b4c08 404 FUNC GLOBAL DEFAULT 12 tcg_gen_hswap_i64 │ │ │ │ + 4128: 00780d44 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsType │ │ │ │ + 4129: 0061b11c 320 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock │ │ │ │ + 4130: 0065220c 116 FUNC GLOBAL DEFAULT 12 bdrv_release_dirty_bitmap │ │ │ │ + 4131: 007ee50c 212 FUNC GLOBAL DEFAULT 12 iov_to_buf_full │ │ │ │ + 4132: 007036f0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats │ │ │ │ 4133: 001ea61c 288 FUNC GLOBAL DEFAULT 12 cpu_class_by_name │ │ │ │ - 4134: 007a166c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ + 4134: 007a165c 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateType │ │ │ │ 4135: 00ab06c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_LOGIN_EVENT │ │ │ │ - 4136: 005cdef8 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ - 4137: 0071ca34 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ - 4138: 0051bf84 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ + 4136: 005cdee8 52 FUNC GLOBAL DEFAULT 12 migration_rate_reset │ │ │ │ + 4137: 0071ca24 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_failure │ │ │ │ + 4138: 0051bf78 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_addr │ │ │ │ 4139: 00354bd8 20 FUNC GLOBAL DEFAULT 12 pci_set_irq │ │ │ │ 4140: 00ade5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_DSTATE │ │ │ │ 4141: 002a7538 232 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map_overlap │ │ │ │ 4142: 00aba6a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAP_EVENT │ │ │ │ - 4143: 00659e44 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ + 4143: 00659e34 92 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign0 │ │ │ │ 4144: 00ade604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_DSTATE │ │ │ │ - 4145: 008f64c4 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ - 4146: 0075f498 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ - 4147: 007805c0 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ + 4145: 008f64b4 508 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode │ │ │ │ + 4146: 0075f488 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_incoming │ │ │ │ + 4147: 007805b0 244 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBaseList │ │ │ │ 4148: 00aaa06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_IRQ_EVENT │ │ │ │ - 4149: 00786e38 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ + 4149: 00786e28 148 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols_members │ │ │ │ 4150: 00aa7808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_WRITE_EVENT │ │ │ │ 4151: 00adee82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR1_READ_DSTATE │ │ │ │ 4152: 0043d500 572 FUNC GLOBAL DEFAULT 12 cpu_get_ticks │ │ │ │ - 4153: 007ace08 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ + 4153: 007acdf8 360 FUNC GLOBAL DEFAULT 12 visit_type_null │ │ │ │ 4154: 00368d04 160 FUNC GLOBAL DEFAULT 12 scsi_bus_init_named │ │ │ │ - 4155: 007a172c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ - 4156: 007d65a8 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ - 4157: 005d33ec 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ + 4155: 007a171c 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC_members │ │ │ │ + 4156: 007d6598 248 FUNC GLOBAL DEFAULT 12 qht_iter │ │ │ │ + 4157: 005d33dc 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state_with_err │ │ │ │ 4158: 0027de14 140 FUNC GLOBAL DEFAULT 12 deprecated_register_soundhw │ │ │ │ 4159: 0043c8c8 104 FUNC GLOBAL DEFAULT 12 cpus_get_accel │ │ │ │ 4160: 00ade532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_MGMT_DSTATE │ │ │ │ 4161: 00adefee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_READ_DSTATE │ │ │ │ 4162: 00484dd8 212 FUNC GLOBAL DEFAULT 12 fill_destination_postcopy_migration_info │ │ │ │ 4163: 0045bf88 16 FUNC GLOBAL DEFAULT 12 host_memory_backend_set_mapped │ │ │ │ - 4164: 00759c78 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ + 4164: 00759c68 28 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand_members │ │ │ │ 4165: 00ae0458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 4166: 00adfd50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_DSTATE │ │ │ │ 4167: 003a8a90 308 FUNC GLOBAL DEFAULT 12 sdbus_reparent_card │ │ │ │ 4168: 00abc140 4 OBJECT GLOBAL DEFAULT 25 display_opengl │ │ │ │ 4169: 00ab6514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_EVENT │ │ │ │ 4170: 00ab2a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_WRITE_EVENT │ │ │ │ 4171: 004403ac 188 FUNC GLOBAL DEFAULT 12 hmp_info_vcpu_dirty_limit │ │ │ │ 4172: 00aa73a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_SECTOR_ERASE_START_EVENT │ │ │ │ - 4173: 00791ce8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ + 4173: 00791cd8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRange │ │ │ │ 4174: 00466f70 16 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_outgoing │ │ │ │ 4175: 00aa58bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_EVENT │ │ │ │ 4176: 00adfd6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_DSTATE │ │ │ │ 4177: 00adea28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_PUT_DATA_DSTATE │ │ │ │ 4178: 00aac090 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_EVENT │ │ │ │ 4179: 00ab7bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM2_FALLBACK_EVENT │ │ │ │ - 4180: 00629170 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ - 4181: 00772c3c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ + 4180: 00629160 512 FUNC GLOBAL DEFAULT 12 job_unref_locked │ │ │ │ + 4181: 00772c2c 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties_members │ │ │ │ 4182: 001ea240 44 FUNC GLOBAL DEFAULT 12 cpu_exists │ │ │ │ 4183: 00aa88a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_VGA_EVENT │ │ │ │ 4184: 00adec64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_DSTATE │ │ │ │ - 4185: 006f5cfc 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ + 4185: 006f5cec 244 FUNC GLOBAL DEFAULT 12 visit_type_sizeList │ │ │ │ 4186: 00aded84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_WRITE_DSTATE │ │ │ │ - 4187: 006724b4 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ + 4187: 006724a4 336 FUNC GLOBAL DEFAULT 12 qcow2_mark_dirty │ │ │ │ 4188: 003bd7fc 200 FUNC GLOBAL DEFAULT 12 usb_pcap_init │ │ │ │ 4189: 00adf35c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VM_STATE_RUNNING_DSTATE │ │ │ │ - 4190: 0071bb40 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ + 4190: 0071bb30 568 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_io_error │ │ │ │ 4191: 00adf15a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_READ_DSTATE │ │ │ │ - 4192: 007f1ae0 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ + 4192: 007f1ad0 1152 FUNC GLOBAL DEFAULT 12 throttle_is_valid │ │ │ │ 4193: 00aa70f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_FLASH_ERASE_EVENT │ │ │ │ - 4194: 00657db0 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ + 4194: 00657da0 432 FUNC GLOBAL DEFAULT 12 bdrv_make_zero │ │ │ │ 4195: 0027d9b0 28 FUNC GLOBAL DEFAULT 12 aml_device │ │ │ │ 4196: 00adf532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_DSTATE │ │ │ │ 4197: 003597d8 268 FUNC GLOBAL DEFAULT 12 pci_bridge_exitfn │ │ │ │ - 4198: 007bac94 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ - 4199: 00612208 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ - 4200: 00571f20 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ + 4198: 007bac84 252 FUNC GLOBAL DEFAULT 12 qemu_dup_flags │ │ │ │ + 4199: 006121f8 28 FUNC GLOBAL DEFAULT 12 os_set_chroot │ │ │ │ + 4200: 00571f10 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_mmuidx_ra │ │ │ │ 4201: 00aad12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_DESC_EVENT │ │ │ │ 4202: 00aab8d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_EVENT │ │ │ │ 4203: 0045526c 128 FUNC GLOBAL DEFAULT 12 tpm_config_parse │ │ │ │ 4204: 00adfc9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_WRITE_DSTATE │ │ │ │ 4205: 00ab410c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_EVENT │ │ │ │ 4206: 00aadd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_SET_EVENT │ │ │ │ - 4207: 007da704 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ + 4207: 007da6f4 200 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom_nofail │ │ │ │ 4208: 00adf662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_DSTATE │ │ │ │ 4209: 00adfb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ERROR_DSTATE │ │ │ │ - 4210: 007b5394 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ + 4210: 007b5384 348 FUNC GLOBAL DEFAULT 12 qlist_destroy_obj │ │ │ │ 4211: 00adf5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_DSTATE │ │ │ │ 4212: 00202bf8 92 FUNC GLOBAL DEFAULT 12 floatx80_default_inf │ │ │ │ 4213: 00adee06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPTI_DSTATE │ │ │ │ 4214: 00acd828 4 OBJECT GLOBAL DEFAULT 25 replay_snapshot │ │ │ │ 4215: 004c4ae8 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_acked_features │ │ │ │ 4216: 00230618 232 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_get_value │ │ │ │ 4217: 00adeb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_DSTATE │ │ │ │ - 4218: 00652acc 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ - 4219: 006d85e8 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ - 4220: 006f5374 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ - 4221: 00537d00 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ - 4222: 00570d98 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ + 4218: 00652abc 168 FUNC GLOBAL DEFAULT 12 bdrv_reset_dirty_bitmap │ │ │ │ + 4219: 006d85d8 520 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_merge │ │ │ │ + 4220: 006f5364 244 FUNC GLOBAL DEFAULT 12 visit_type_numberList │ │ │ │ + 4221: 00537cf4 348 FUNC GLOBAL DEFAULT 12 portio_list_add │ │ │ │ + 4222: 00570d88 72 FUNC GLOBAL DEFAULT 12 helper_lduw_mmu │ │ │ │ 4223: 00ab164c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_VOLTAGE_EVENT │ │ │ │ 4224: 00ae0024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_WAKE_SHARED_DSTATE │ │ │ │ 4225: 00444e6c 192 FUNC GLOBAL DEFAULT 12 qmp_command_available │ │ │ │ 4226: 00adf1a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_DSTATE │ │ │ │ 4227: 00adff7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_DSTATE │ │ │ │ 4228: 003fc0a4 16 FUNC GLOBAL DEFAULT 12 vfio_multifd_transfer_enabled │ │ │ │ - 4229: 005b3558 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ - 4230: 00736ae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ - 4231: 007b5588 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ + 4229: 005b3548 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ori_i64 │ │ │ │ + 4230: 00736ad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockAmendOptions │ │ │ │ + 4231: 007b5578 8 FUNC GLOBAL DEFAULT 12 qbool_get_bool │ │ │ │ 4232: 00aaf208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_NUMQ_EVENT │ │ │ │ 4233: 00aa7868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WO_READ_EVENT │ │ │ │ - 4234: 0064668c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ + 4234: 0064667c 16 FUNC GLOBAL DEFAULT 12 blk_set_enable_write_cache │ │ │ │ 4235: 00aab4a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_READ_EVENT │ │ │ │ 4236: 00adf84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_DSTATE │ │ │ │ - 4237: 00745160 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ + 4237: 00745150 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyForceArrays │ │ │ │ 4238: 00a9ebf4 12 OBJECT GLOBAL DEFAULT 24 drive_backup_drv │ │ │ │ - 4239: 00651e48 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ - 4240: 00619d94 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ + 4239: 00651e38 284 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_abdicate │ │ │ │ + 4240: 00619d84 60 FUNC GLOBAL DEFAULT 12 bdrv_get_device_name │ │ │ │ 4241: 00ade9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_DSTATE │ │ │ │ 4242: 00adea46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_PUT_QUEUE_DSTATE │ │ │ │ 4243: 002a7208 108 FUNC GLOBAL DEFAULT 12 sysbus_has_irq │ │ │ │ 4244: 00255e08 344 FUNC GLOBAL DEFAULT 12 vnc_init_func │ │ │ │ - 4245: 005e5f98 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ + 4245: 005e5f88 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_verify │ │ │ │ 4246: 0023a6f8 40 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_event_handler │ │ │ │ - 4247: 0073a0f4 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ + 4247: 0073a0e4 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties │ │ │ │ 4248: 00adf33a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_INIT_FAIL_DSTATE │ │ │ │ 4249: 00ade828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN_DSTATE │ │ │ │ - 4250: 00619228 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ + 4250: 00619218 672 FUNC GLOBAL DEFAULT 12 bdrv_iterate_format │ │ │ │ 4251: 0036ad10 708 FUNC GLOBAL DEFAULT 12 scsi_req_continue │ │ │ │ 4252: 00397624 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_reply_endianness │ │ │ │ 4253: 00ade730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_DONE_DSTATE │ │ │ │ 4254: 004814f8 36 FUNC GLOBAL DEFAULT 12 migrate_checkpoint_delay │ │ │ │ 4255: 00aad45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_EVENT │ │ │ │ - 4256: 0074560c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ + 4256: 007455fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfo │ │ │ │ 4257: 00aaa4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_READ_EVENT │ │ │ │ 4258: 00adf3d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RDT_DSTATE │ │ │ │ 4259: 00aa4c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CONNECT_TO_SSH_EVENT │ │ │ │ - 4260: 005f7858 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ + 4260: 005f7848 208 FUNC GLOBAL DEFAULT 12 qauthz_list_new │ │ │ │ 4261: 00ab0708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_EVENT │ │ │ │ - 4262: 007453e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ - 4263: 005558d0 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ + 4262: 007453d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPU │ │ │ │ + 4263: 005558c0 172 FUNC GLOBAL DEFAULT 12 ram_block_coordinated_discard_require │ │ │ │ 4264: 00adf80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SEND_RSP_DSTATE │ │ │ │ - 4265: 0068b2f4 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ - 4266: 005cb384 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ + 4265: 0068b2e4 516 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters_at │ │ │ │ + 4266: 005cb374 372 FUNC GLOBAL DEFAULT 12 tcg_can_emit_vecop_list │ │ │ │ 4267: 00adfd94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_DSTATE │ │ │ │ - 4268: 0077c53c 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ + 4268: 0077c52c 112 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags_members │ │ │ │ 4269: 00aaee68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_EVENT │ │ │ │ - 4270: 00541d64 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ + 4270: 00541d58 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_get_min_granularity │ │ │ │ 4271: 00adf0f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_WRITE_DSTATE │ │ │ │ 4272: 00ab2f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_CAP_READ_EVENT │ │ │ │ 4273: 00ade4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_UNEXPECTED_RUNPKT_DSTATE │ │ │ │ 4274: 00adf198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DESTROY_DSTATE │ │ │ │ 4275: 00aa5300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_PROCESS_EVENT │ │ │ │ 4276: 00aaa70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_READ_EVENT │ │ │ │ 4277: 00ae02ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_IO_DSTATE │ │ │ │ 4278: 00aded8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_NOTIFY_DSTATE │ │ │ │ 4279: 004a4d68 224 FUNC GLOBAL DEFAULT 12 hmp_info_iothreads │ │ │ │ 4280: 0034f990 480 FUNC GLOBAL DEFAULT 12 msix_set_vector_notifiers │ │ │ │ 4281: 00ab0b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_INVALID_WRITE_EVENT │ │ │ │ 4282: 00adf228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_READW_DSTATE │ │ │ │ 4283: 004a4a6c 372 FUNC GLOBAL DEFAULT 12 hmp_change │ │ │ │ - 4284: 0058491c 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ + 4284: 0058490c 788 FUNC GLOBAL DEFAULT 12 resettable_change_parent │ │ │ │ 4285: 00ab5b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_EVENT │ │ │ │ - 4286: 007e2864 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ - 4287: 005c963c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ - 4288: 00770868 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ + 4286: 007e2854 204 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_unlock │ │ │ │ + 4287: 005c962c 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_or │ │ │ │ + 4288: 00770858 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendFileProperties │ │ │ │ 4289: 00ab0808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_EVENT │ │ │ │ 4290: 00adea7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_DSTATE │ │ │ │ 4291: 00aa98b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 4292: 003a85d0 204 FUNC GLOBAL DEFAULT 12 sdbus_receive_ready │ │ │ │ 4293: 00adf3f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_NULL_DESCRIPTOR_DSTATE │ │ │ │ 4294: 0034f834 188 FUNC GLOBAL DEFAULT 12 msix_vector_unuse │ │ │ │ 4295: 00a1838c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ld_i128 │ │ │ │ - 4296: 00780aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ - 4297: 007ebfbc 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ - 4298: 004f0fac 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ + 4296: 00780a98 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchema │ │ │ │ + 4297: 007ebfac 176 FUNC GLOBAL DEFAULT 12 hbitmap_get │ │ │ │ + 4298: 004f0fa0 340 FUNC GLOBAL DEFAULT 12 virtio_serial_guest_ready │ │ │ │ 4299: 00aa5c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_HANDSHAKE_TIMER_CB_EVENT │ │ │ │ 4300: 00ae01a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THROTTLE_DSTATE │ │ │ │ 4301: 00aaac9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_READL_EVENT │ │ │ │ - 4302: 006d6b10 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ - 4303: 0058dec4 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ - 4304: 006fd4f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ + 4302: 006d6b00 104 FUNC GLOBAL DEFAULT 12 luring_detach_aio_context │ │ │ │ + 4303: 0058deb4 204 FUNC GLOBAL DEFAULT 12 object_property_add_bool │ │ │ │ + 4304: 006fd4e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsThrottle │ │ │ │ 4305: 0045f3d8 380 FUNC GLOBAL DEFAULT 12 vhost_user_backend_stop │ │ │ │ - 4306: 007eaba8 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ + 4306: 007eab98 180 FUNC GLOBAL DEFAULT 12 hbitmap_iter_next │ │ │ │ 4307: 009eae5c 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureAction_lookup │ │ │ │ 4308: 00ae05d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_KVM_DSTATE │ │ │ │ 4309: 00adf218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_CHANNEL_ATTENTION_DSTATE │ │ │ │ 4310: 00adea02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_READ_DSTATE │ │ │ │ - 4311: 0068087c 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ + 4311: 0068086c 20 FUNC GLOBAL DEFAULT 12 qcow2_cache_depends_on_flush │ │ │ │ 4312: 004d0b78 272 FUNC GLOBAL DEFAULT 12 replay_event_net_run │ │ │ │ 4313: 00ae02bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BALLOON_EVENT_DSTATE │ │ │ │ 4314: 00adfc6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_BITS_DSTATE │ │ │ │ 4315: 00222e98 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare_quiet │ │ │ │ 4316: 0099495c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_netdev │ │ │ │ - 4317: 0070eaec 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ + 4317: 0070eadc 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptionsList │ │ │ │ 4318: 00ab4e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_EVENT │ │ │ │ 4319: 00ae06e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_BREAK_DSTATE │ │ │ │ 4320: 00aa9338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_DEFAULT_EVENT │ │ │ │ 4321: 00a112a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt8 │ │ │ │ 4322: 00ab0208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_COUNT_EVENT │ │ │ │ 4323: 00ae01ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_DSTATE │ │ │ │ 4324: 00adff50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_DSTATE │ │ │ │ - 4325: 0061ba4c 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ - 4326: 00776740 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ - 4327: 00573780 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ - 4328: 00701ca4 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ + 4325: 0061ba3c 240 FUNC GLOBAL DEFAULT 12 bdrv_try_change_aio_context │ │ │ │ + 4326: 00776730 324 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties │ │ │ │ + 4327: 00573770 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorb_mmu │ │ │ │ + 4328: 00701c94 236 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfo_members │ │ │ │ 4329: 00ae0ca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_DSTATE │ │ │ │ 4330: 0030654c 1264 FUNC GLOBAL DEFAULT 12 e1000x_rx_group_filter │ │ │ │ 4331: 00307428 280 FUNC GLOBAL DEFAULT 12 e1000x_increase_size_stats │ │ │ │ 4332: 00ab86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 4333: 005249f4 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ + 4333: 005249e8 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_gpa │ │ │ │ 4334: 00ade414 4 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co │ │ │ │ - 4335: 005da398 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ - 4336: 00965bf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ + 4335: 005da388 460 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_async │ │ │ │ + 4336: 00965be0 3 OBJECT GLOBAL DEFAULT 14 sense_code_COMMAND_TIMEOUT │ │ │ │ 4337: 0044a1a0 32 FUNC GLOBAL DEFAULT 12 qemu_register_wakeup_support │ │ │ │ 4338: 00ae037c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_WRAP_DSTATE │ │ │ │ 4339: 00aac330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_EVENT │ │ │ │ 4340: 002574cc 60 FUNC GLOBAL DEFAULT 12 vnc_hextile_set_pixel_conversion │ │ │ │ - 4341: 0072b46c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ + 4341: 0072b45c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_del │ │ │ │ 4342: 00ae03e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM2_FALLBACK_DSTATE │ │ │ │ - 4343: 005d58f4 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ + 4343: 005d58e4 208 FUNC GLOBAL DEFAULT 12 qemu_get_counted_string │ │ │ │ 4344: 00ab1c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_UICCMD_EVENT │ │ │ │ - 4345: 0057a0c4 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ - 4346: 007c0c40 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ + 4345: 0057a0b4 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_be_mmu │ │ │ │ + 4346: 007c0c30 60 FUNC GLOBAL DEFAULT 12 qemu_ram_munmap │ │ │ │ 4347: 00ab77e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_EVENT │ │ │ │ - 4348: 00799114 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ - 4349: 0077e7a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ + 4348: 00799104 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceBasicInfo │ │ │ │ + 4349: 0077e794 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdSocketAddress │ │ │ │ 4350: 00a17cd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andb │ │ │ │ - 4351: 005e0cec 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ + 4351: 005e0cdc 64 FUNC GLOBAL DEFAULT 12 qio_channel_set_name │ │ │ │ 4352: 00aac220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_READ_EVENT │ │ │ │ 4353: 00ab3754 696 OBJECT GLOBAL DEFAULT 24 hw_vfio_trace_events │ │ │ │ 4354: 00ab4ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_OWNER_EVENT │ │ │ │ - 4355: 00953098 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ + 4355: 00953088 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SYSVSEM │ │ │ │ 4356: 00aaffd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_SEND_COMMAND_EVENT │ │ │ │ 4357: 00ab58a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_SAVE_EVENT │ │ │ │ 4358: 00aaea98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_EVENT │ │ │ │ 4359: 00adfefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_DSTATE │ │ │ │ - 4360: 0077649c 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ + 4360: 0077648c 676 FUNC GLOBAL DEFAULT 12 visit_type_SevSnpGuestProperties_members │ │ │ │ 4361: 002df5bc 136 FUNC GLOBAL DEFAULT 12 i2c_slave_new │ │ │ │ 4362: 00235d94 1656 FUNC GLOBAL DEFAULT 12 register_displaychangelistener │ │ │ │ 4363: 00adf66a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC64_DSTATE │ │ │ │ - 4364: 007e507c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ + 4364: 007e506c 56 FUNC GLOBAL DEFAULT 12 timerlistgroup_deinit │ │ │ │ 4365: 00adfd38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_DSTATE │ │ │ │ 4366: 00ab428c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ATTACH_DEVICE_EVENT │ │ │ │ 4367: 009eb9c8 12 OBJECT GLOBAL DEFAULT 21 ACPISlotType_lookup │ │ │ │ 4368: 00adf054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_RESET_DSTATE │ │ │ │ 4369: 00ab7898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_EOF_EVENT │ │ │ │ 4370: 00aa594c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_EVENT │ │ │ │ 4371: 00adef8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_READ_DSTATE │ │ │ │ 4372: 00ae01c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_END_DSTATE │ │ │ │ 4373: 009eaeac 12 OBJECT GLOBAL DEFAULT 21 GuestPanicInformationType_lookup │ │ │ │ - 4374: 0071362c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ - 4375: 0058a268 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ + 4374: 0071361c 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefList │ │ │ │ + 4375: 0058a258 196 FUNC GLOBAL DEFAULT 12 object_initialize │ │ │ │ 4376: 00ade6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_PID_DSTATE │ │ │ │ 4377: 00ab0028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_COMPLETE_EVENT │ │ │ │ 4378: 00adeea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN_WRITE_DSTATE │ │ │ │ - 4379: 007479bc 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ + 4379: 007479ac 320 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions │ │ │ │ 4380: 00ab1038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_EVENT │ │ │ │ 4381: 00aaa2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVP_EVENT │ │ │ │ - 4382: 008f6ca4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ - 4383: 0051f830 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ - 4384: 007514bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ - 4385: 005430b4 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ - 4386: 006fc580 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ + 4382: 008f6c94 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode_len │ │ │ │ + 4383: 0051f824 2324 FUNC GLOBAL DEFAULT 12 virtqueue_get_avail_bytes │ │ │ │ + 4384: 007514ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hotpluggable_cpus │ │ │ │ + 4385: 005430a8 84 FUNC GLOBAL DEFAULT 12 memory_region_ram_resize │ │ │ │ + 4386: 006fc570 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapCheckFlags │ │ │ │ 4387: 00ade78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_START_NEGOTIATE_DSTATE │ │ │ │ - 4388: 0051bab0 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ + 4388: 0051baa4 168 FUNC GLOBAL DEFAULT 12 virtio_get_config_size │ │ │ │ 4389: 00ade87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_RETURN_DSTATE │ │ │ │ 4390: 001ea73c 68 FUNC GLOBAL DEFAULT 12 cpu_exec_realizefn │ │ │ │ 4391: 00aa8868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_ENTER_VGA_MODE_EVENT │ │ │ │ - 4392: 005f59ec 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ - 4393: 00771d08 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ + 4392: 005f59dc 288 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_export_p8info │ │ │ │ + 4393: 00771cf8 316 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties │ │ │ │ 4394: 00ab1c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_QUERY_CMD_EVENT │ │ │ │ 4395: 00aace3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LAST_EVENT │ │ │ │ 4396: 00adfa44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_CQ_DSTATE │ │ │ │ 4397: 00ade4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_DSTATE │ │ │ │ - 4398: 0053668c 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ + 4398: 00536680 12 FUNC GLOBAL DEFAULT 12 qemu_arch_available │ │ │ │ 4399: 00ade9ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_RAISED_DSTATE │ │ │ │ - 4400: 0051ca5c 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ + 4400: 0051ca50 80 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_detach_host_notifier │ │ │ │ 4401: 0043b390 16 FUNC GLOBAL DEFAULT 12 cpu_work_list_empty │ │ │ │ 4402: 00adf632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_SQ_DSTATE │ │ │ │ - 4403: 00652e10 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ + 4403: 00652e00 288 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty │ │ │ │ 4404: 00aa7758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_CONNECT_EVENT │ │ │ │ 4405: 00ade48a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_pci_c │ │ │ │ - 4406: 0051cb9c 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ - 4407: 007342f0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ - 4408: 007fc604 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ + 4406: 0051cb90 64 FUNC GLOBAL DEFAULT 12 virtio_device_set_child_bus_name │ │ │ │ + 4407: 007342e0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyInput │ │ │ │ + 4408: 007fc5f4 244 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfoList │ │ │ │ 4409: 003c83e4 932 FUNC GLOBAL DEFAULT 12 usb_ohci_init │ │ │ │ 4410: 00adeda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_IRQ_DSTATE │ │ │ │ 4411: 00adf66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_DSTATE │ │ │ │ 4412: 00aa9f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_TM_WRITE_EVENT │ │ │ │ 4413: 00aa7998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_SET_PARAMS_EVENT │ │ │ │ - 4414: 006fc918 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ - 4415: 00659b64 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ + 4414: 006fc908 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptions │ │ │ │ + 4415: 00659b54 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_report │ │ │ │ 4416: 00adf3f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_READ_DSTATE │ │ │ │ 4417: 00a14ad4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs8 │ │ │ │ 4418: 00adea26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_IRQ_STATE_DSTATE │ │ │ │ - 4419: 006fb720 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ - 4420: 00965c58 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ - 4421: 00738880 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ + 4419: 006fb710 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificNvme │ │ │ │ + 4420: 00965c48 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_READY │ │ │ │ + 4421: 00738870 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot │ │ │ │ 4422: 00adf0c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_WRITE_DSTATE │ │ │ │ 4423: 00aa7b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_PUT_QUEUE_EVENT │ │ │ │ - 4424: 005545ec 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ - 4425: 005bb710 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ - 4426: 007c77f4 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ - 4427: 00703490 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ + 4424: 005545dc 780 FUNC GLOBAL DEFAULT 12 cpu_memory_rw_debug │ │ │ │ + 4425: 005bb700 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i64_chk │ │ │ │ + 4426: 007c77e4 1580 FUNC GLOBAL DEFAULT 12 divu128 │ │ │ │ + 4427: 00703480 624 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStats_members │ │ │ │ 4428: 00adecf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_READ_DSTATE │ │ │ │ 4429: 00ae0486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 4430: 00ae0434 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ 4431: 00ae0670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_DSTATE │ │ │ │ 4432: 009e59fc 12 OBJECT GLOBAL DEFAULT 21 CpuModelExpansionType_lookup │ │ │ │ 4433: 00ade696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_OTHER_DSTATE │ │ │ │ - 4434: 006fae80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ + 4434: 006fae70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificFileWrapper │ │ │ │ 4435: 0023869c 332 FUNC GLOBAL DEFAULT 12 qemu_display_find_default │ │ │ │ - 4436: 00799228 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ + 4436: 00799218 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannelList │ │ │ │ 4437: 00233abc 20 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_register │ │ │ │ 4438: 0020cdfc 796 FUNC GLOBAL DEFAULT 12 float64_muladd │ │ │ │ 4439: 002a61a0 140 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive_err │ │ │ │ - 4440: 006f7174 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ - 4441: 007fae70 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ + 4440: 006f7164 192 FUNC GLOBAL DEFAULT 12 visit_type_FloppyDriveType │ │ │ │ + 4441: 007fae60 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_request_ebpf_arg_members │ │ │ │ 4442: 003bb740 240 FUNC GLOBAL DEFAULT 12 usb_desc_iface_group │ │ │ │ - 4443: 00659dbc 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ + 4443: 00659dac 36 FUNC GLOBAL DEFAULT 12 qemu_blockalign │ │ │ │ 4444: 00253948 596 FUNC GLOBAL DEFAULT 12 start_auth_vnc │ │ │ │ 4445: 00ae0736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_DSTATE │ │ │ │ 4446: 00241528 2196 FUNC GLOBAL DEFAULT 12 qmp_screendump │ │ │ │ - 4447: 0054c644 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ - 4448: 00773d5c 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ + 4447: 0054c634 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_host_addr │ │ │ │ + 4448: 00773d4c 320 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties │ │ │ │ 4449: 002383a4 188 FUNC GLOBAL DEFAULT 12 qemu_invalidate_text_consoles │ │ │ │ 4450: 00adfd8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DIRTY_BITMAP_DSTATE │ │ │ │ - 4451: 006fe504 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 4451: 006fe4f4 428 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 4452: 00aad8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PRE_SAVE_EVENT │ │ │ │ 4453: 00ab2744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_DATA_EVENT │ │ │ │ 4454: 00444c5c 528 FUNC GLOBAL DEFAULT 12 qemu_global_option │ │ │ │ 4455: 00ab22e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_TRANSMIT_EVENT │ │ │ │ 4456: 00aabf10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_READ_EVENT │ │ │ │ 4457: 00ade90a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_READ_DSTATE │ │ │ │ 4458: 00adfd32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_END_DSTATE │ │ │ │ 4459: 00adf3fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DESCR_DSTATE │ │ │ │ 4460: 00adff22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_RESET_DEVICE_DSTATE │ │ │ │ 4461: 00ae0044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_CONTINUED_DSTATE │ │ │ │ 4462: 00ab0568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_TRANSFER_DATA_EVENT │ │ │ │ 4463: 00aa6c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_UPDATE_IRQ_EVENT │ │ │ │ - 4464: 0074a4ec 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ + 4464: 0074a4dc 372 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo │ │ │ │ 4465: 00adfab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RESET_DSTATE │ │ │ │ 4466: 00adf0f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCU_READ_DSTATE │ │ │ │ - 4467: 0074ac8c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ + 4467: 0074ac7c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo │ │ │ │ 4468: 00aa8e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_SEND_EVENT │ │ │ │ - 4469: 007c5c34 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ + 4469: 007c5c24 120 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_setup │ │ │ │ 4470: 00221aa8 64 FUNC GLOBAL DEFAULT 12 float64_maxnummag │ │ │ │ 4471: 00ab64a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_RESET_CHANNEL_EVENT │ │ │ │ - 4472: 0070325c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ + 4472: 0070324c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockMeasureInfo │ │ │ │ 4473: 00ade53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_DSTATE │ │ │ │ - 4474: 00707994 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ + 4474: 00707984 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdge │ │ │ │ 4475: 00ab49f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_EVENT │ │ │ │ - 4476: 007d9efc 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ - 4477: 00776158 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ - 4478: 005af640 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ + 4476: 007d9eec 96 FUNC GLOBAL DEFAULT 12 stat64_get │ │ │ │ + 4477: 00776148 512 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties_members │ │ │ │ + 4478: 005af630 180 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i32 │ │ │ │ 4479: 00aa580c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_EVENT │ │ │ │ - 4480: 007da7cc 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ + 4480: 007da7bc 184 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part1 │ │ │ │ 4481: 00ab11b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_UPDATE_EVENT │ │ │ │ 4482: 002e6d28 28 FUNC GLOBAL DEFAULT 12 ide_get_bios_chs_trans │ │ │ │ - 4483: 007da884 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ + 4483: 007da874 152 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_thread_part2 │ │ │ │ 4484: 00aa7768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_EVENT │ │ │ │ 4485: 00416044 184 FUNC GLOBAL DEFAULT 12 vhost_config_pending │ │ │ │ - 4486: 0075a0e8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ - 4487: 0052cd5c 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ + 4486: 0075a0d8 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress │ │ │ │ + 4487: 0052cd50 76 FUNC GLOBAL DEFAULT 12 vhost_svq_new │ │ │ │ 4488: 00adfdfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_DSTATE │ │ │ │ - 4489: 007457d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 4489: 007457c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioPMEMDeviceInfoWrapper │ │ │ │ 4490: 00aacfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FILTER_EVENT │ │ │ │ 4491: 00ae0d18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_SUBMIT_AIO_DSTATE │ │ │ │ 4492: 00209f64 72 FUNC GLOBAL DEFAULT 12 float16_muladd │ │ │ │ 4493: 00aaf118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_EVENT │ │ │ │ 4494: 0023db48 216 FUNC GLOBAL DEFAULT 12 qmp_query_mice │ │ │ │ - 4495: 007b5f68 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ + 4495: 007b5f58 220 FUNC GLOBAL DEFAULT 12 qobject_from_vjsonf_nofail │ │ │ │ 4496: 00aae31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_READB_EVENT │ │ │ │ - 4497: 00645be4 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ + 4497: 00645bd4 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_mgmt │ │ │ │ 4498: 00ae0c10 4 OBJECT GLOBAL DEFAULT 25 global_aio_wait │ │ │ │ - 4499: 00762db8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ + 4499: 00762da8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vcpu_dirty_limit │ │ │ │ 4500: 00ab2264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_IN_EVENT │ │ │ │ 4501: 00232d98 424 FUNC GLOBAL DEFAULT 12 hmp_qom_set │ │ │ │ - 4502: 00711f54 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ - 4503: 007c9fec 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ - 4504: 006f1988 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ + 4502: 00711f44 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtps_members │ │ │ │ + 4503: 007c9fdc 356 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_dst_offset │ │ │ │ + 4504: 006f1978 108 FUNC GLOBAL DEFAULT 12 monitor_vprintf │ │ │ │ 4505: 00aaf930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_READ_EVENT │ │ │ │ - 4506: 00625b80 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ + 4506: 00625b70 332 FUNC GLOBAL DEFAULT 12 bdrv_bsc_invalidate_range │ │ │ │ 4507: 00abbabc 1 OBJECT GLOBAL DEFAULT 25 msi_nonbroken │ │ │ │ 4508: 00aaf71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_FILE_EVENT │ │ │ │ 4509: 00adee30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADWRITE_DSTATE │ │ │ │ 4510: 00aa6178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_STOP_EVENT │ │ │ │ 4511: 00aa87c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_EVENT │ │ │ │ 4512: 00ab40ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_EVENT │ │ │ │ - 4513: 0053d2f8 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ + 4513: 0053d2ec 76 FUNC GLOBAL DEFAULT 12 memory_region_name │ │ │ │ 4514: 00adef6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_DSTATE │ │ │ │ - 4515: 0079b794 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ + 4515: 0079b784 732 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo_members │ │ │ │ 4516: 00adebf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_DSTATE │ │ │ │ 4517: 009e8068 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16 │ │ │ │ - 4518: 007cf324 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ + 4518: 007cf314 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size │ │ │ │ 4519: 00adf8fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_DSTATE │ │ │ │ 4520: 00ab00c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_EVENT │ │ │ │ 4521: 00ab1a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_EVENT │ │ │ │ - 4522: 005b1e4c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ + 4522: 005b1e3c 120 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i32 │ │ │ │ 4523: 00ab4724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_DONE_EVENT │ │ │ │ - 4524: 0079bc20 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ + 4524: 0079bc10 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_INITIALIZED_arg_members │ │ │ │ 4525: 00aaa17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_DISABLED_EVENT │ │ │ │ 4526: 00ab6884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_EVENT │ │ │ │ 4527: 0034f588 292 FUNC GLOBAL DEFAULT 12 msix_load │ │ │ │ 4528: 00a10000 0 NOTYPE GLOBAL DEFAULT 24 __data_start │ │ │ │ 4529: 00aa9288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_EVENT │ │ │ │ - 4530: 0072eed8 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ + 4530: 0072eec8 196 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent_members │ │ │ │ 4531: 00ae06b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_RX_FILTER_DSTATE │ │ │ │ 4532: 00ade5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_ENTRY_FLUSH_DSTATE │ │ │ │ 4533: 00ab7908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_EVENT │ │ │ │ 4534: 00355004 40 FUNC GLOBAL DEFAULT 12 pci_swizzle_map_irq_fn │ │ │ │ 4535: 004491fc 160 FUNC GLOBAL DEFAULT 12 watchdog_action_completion │ │ │ │ 4536: 00ade958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_DSTATE │ │ │ │ 4537: 00aad03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RECEIVE_EVENT │ │ │ │ - 4538: 00657f60 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ - 4539: 007c186c 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ + 4538: 00657f50 300 FUNC GLOBAL DEFAULT 12 bdrv_flush_all │ │ │ │ + 4539: 007c185c 184 FUNC GLOBAL DEFAULT 12 qemu_set_cloexec │ │ │ │ 4540: 00ab0fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_EVENT │ │ │ │ 4541: 002985e0 344 FUNC GLOBAL DEFAULT 12 rom_transaction_end │ │ │ │ 4542: 00ab6934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_ITERATE_EVENT │ │ │ │ 4543: 00adf64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_CB_DSTATE │ │ │ │ - 4544: 00571fbc 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ + 4544: 00571fac 8 FUNC GLOBAL DEFAULT 12 cpu_stb_mmuidx_ra │ │ │ │ 4545: 00ab0638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_EVENT │ │ │ │ 4546: 00ab1268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_EVENT │ │ │ │ 4547: 00ae046e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_DEL_DSTATE │ │ │ │ - 4548: 00565f94 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ - 4549: 00745720 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ + 4548: 00565f84 184 FUNC GLOBAL DEFAULT 12 tb_flush │ │ │ │ + 4549: 00745710 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfo │ │ │ │ 4550: 00ab3244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_PTRS_EVENT │ │ │ │ 4551: 00adf498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_READB_DSTATE │ │ │ │ 4552: 00aaeac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_EVENT │ │ │ │ - 4553: 005c9288 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ + 4553: 005c9278 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sssub │ │ │ │ 4554: 0024c484 168 FUNC GLOBAL DEFAULT 12 vnc_raw_send_framebuffer_update │ │ │ │ 4555: 0027cf10 556 FUNC GLOBAL DEFAULT 12 v9fs_co_symlink │ │ │ │ 4556: 0021de38 328 FUNC GLOBAL DEFAULT 12 int64_to_float16 │ │ │ │ 4557: 00ade5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_COMPLETE_DSTATE │ │ │ │ 4558: 0031d44c 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_groups │ │ │ │ 4559: 00aba034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SEND_KEY_EVENT │ │ │ │ - 4560: 005b1d64 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ - 4561: 0075990c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ - 4562: 00747284 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ - 4563: 006fc974 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ - 4564: 006dd350 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ + 4560: 005b1d54 116 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i32 │ │ │ │ + 4561: 007598fc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_continue_arg_members │ │ │ │ + 4562: 00747274 192 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptionsType │ │ │ │ + 4563: 006fc964 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptions │ │ │ │ + 4564: 006dd340 248 FUNC GLOBAL DEFAULT 12 bdrv_co_unref │ │ │ │ 4565: 00ade722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_DSTATE │ │ │ │ 4566: 00adfe1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_DSTATE │ │ │ │ 4567: 00aa5240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_PAIO_SUBMIT_EVENT │ │ │ │ 4568: 00adfc0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_READ_DSTATE │ │ │ │ - 4569: 006566a0 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ + 4569: 00656690 4 FUNC GLOBAL DEFAULT 12 bdrv_wakeup │ │ │ │ 4570: 00ab822c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_EVENT │ │ │ │ 4571: 00aab8b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_RESET_EVENT │ │ │ │ 4572: 00adec90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_UNIMPL_DSTATE │ │ │ │ - 4573: 007edba8 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ - 4574: 00581fc0 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ + 4573: 007edb98 120 FUNC GLOBAL DEFAULT 12 iova_tree_new │ │ │ │ + 4574: 00581fb0 320 FUNC GLOBAL DEFAULT 12 qdev_should_hide_device │ │ │ │ 4575: 00ae009a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_DSTATE │ │ │ │ - 4576: 00702778 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ + 4576: 00702768 356 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo │ │ │ │ 4577: 00adf308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_PFMAILBOX_DSTATE │ │ │ │ 4578: 00aad26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_READ_EVENT │ │ │ │ 4579: 00adf018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_WRITE_REG_DSTATE │ │ │ │ 4580: 00ae058c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ - 4581: 007dfee8 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ + 4581: 007dfed8 4 FUNC GLOBAL DEFAULT 12 aio_context_ref │ │ │ │ 4582: 00aabbd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_EXTI_READ_EVENT │ │ │ │ 4583: 00aded5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_WRITE_DSTATE │ │ │ │ 4584: 00223db0 156 FUNC GLOBAL DEFAULT 12 float32_sqrt │ │ │ │ 4585: 00ae0064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_DSTATE │ │ │ │ 4586: 00aacfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_MII_WRITE_EVENT │ │ │ │ - 4587: 0073febc 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ + 4587: 0073feac 196 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum_members │ │ │ │ 4588: 00aabb90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_ENABLE_EVENT │ │ │ │ - 4589: 0053b8a8 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ + 4589: 0053b89c 284 FUNC GLOBAL DEFAULT 12 flatview_for_each_range │ │ │ │ 4590: 00ae0658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_CANCEL_DSTATE │ │ │ │ - 4591: 0078177c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ + 4591: 0078176c 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter │ │ │ │ 4592: 009e805c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32 │ │ │ │ 4593: 00a16ff4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxb │ │ │ │ - 4594: 00618ec4 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ - 4595: 00645190 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ - 4596: 005b383c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ - 4597: 0053f6d8 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ + 4594: 00618eb4 164 FUNC GLOBAL DEFAULT 12 bdrv_measure │ │ │ │ + 4595: 00645180 60 FUNC GLOBAL DEFAULT 12 blk_iostatus_is_enabled │ │ │ │ + 4596: 005b382c 292 FUNC GLOBAL DEFAULT 12 tcg_gen_sari_i64 │ │ │ │ + 4597: 0053f6cc 24 FUNC GLOBAL DEFAULT 12 memory_region_has_guest_memfd │ │ │ │ 4598: 0021eac8 400 FUNC GLOBAL DEFAULT 12 int32_to_float64_scalbn │ │ │ │ 4599: 00aabb20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_EVENT │ │ │ │ 4600: 00ab6364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 4601: 00aa8158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_DESTROY_TASK_EVENT │ │ │ │ 4602: 00adf5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_RESET_ZONE_DSTATE │ │ │ │ 4603: 0031349c 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vlan_tag │ │ │ │ - 4604: 0070d480 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ + 4604: 0070d470 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcow2Encryption_base_members │ │ │ │ 4605: 00ae0676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_DSTATE │ │ │ │ 4606: 00aaf618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_CMB_EVENT │ │ │ │ 4607: 00adea42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_IRQ_DSTATE │ │ │ │ 4608: 00adf848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_TI_CMD_DSTATE │ │ │ │ 4609: 00ae06fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ - 4610: 006fb8ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ + 4610: 006fb8dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfo │ │ │ │ 4611: 00ab1228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAP_FAILED_EVENT │ │ │ │ 4612: 00adec6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NCQ_FINISH_DSTATE │ │ │ │ 4613: 00ab5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_FILL_EVENT │ │ │ │ - 4614: 007b2268 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ - 4615: 0051a894 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ - 4616: 007367a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 4614: 007b2258 64 FUNC GLOBAL DEFAULT 12 human_readable_text_from_str │ │ │ │ + 4615: 0051a888 48 FUNC GLOBAL DEFAULT 12 virtio_get_num_queues │ │ │ │ + 4616: 00736794 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptionsLUKS │ │ │ │ 4617: 00226058 296 FUNC GLOBAL DEFAULT 12 float64_log2 │ │ │ │ 4618: 00adf242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ENABLE_DSTATE │ │ │ │ 4619: 00adf5f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_DSTATE │ │ │ │ - 4620: 006fd15c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ + 4620: 006fd14c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsReplication │ │ │ │ 4621: 00aae3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_READ_EVENT │ │ │ │ - 4622: 007eb6ec 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ + 4622: 007eb6dc 32 FUNC GLOBAL DEFAULT 12 hbitmap_empty │ │ │ │ 4623: 0021e4fc 364 FUNC GLOBAL DEFAULT 12 int64_to_float32 │ │ │ │ 4624: 00adf2e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_DSTATE │ │ │ │ - 4625: 00750020 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ - 4626: 005bd400 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ - 4627: 007d1dc4 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ - 4628: 006f98f0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ - 4629: 007c0814 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ - 4630: 006ff194 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ - 4631: 00687efc 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ + 4625: 00750010 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_inject_nmi │ │ │ │ + 4626: 005bd3f0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i64_chk │ │ │ │ + 4627: 007d1db4 144 FUNC GLOBAL DEFAULT 12 iov_crc32c │ │ │ │ + 4628: 006f98e0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_insert_medium │ │ │ │ + 4629: 007c0804 1068 FUNC GLOBAL DEFAULT 12 qemu_ram_mmap │ │ │ │ + 4630: 006ff184 364 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile │ │ │ │ + 4631: 00687eec 188 FUNC GLOBAL DEFAULT 12 qcow2_parse_compressed_l2_entry │ │ │ │ 4632: 00adfc4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_RESET_DSTATE │ │ │ │ 4633: 004148d4 600 FUNC GLOBAL DEFAULT 12 vhost_dev_cleanup │ │ │ │ 4634: 0042cecc 452 FUNC GLOBAL DEFAULT 12 hmp_chardev_change │ │ │ │ 4635: 00adea94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MODE_CHANGE_DSTATE │ │ │ │ - 4636: 0057b2e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ - 4637: 005b6ccc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ + 4636: 0057b2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSection │ │ │ │ + 4637: 005b6cbc 80 FUNC GLOBAL DEFAULT 12 tcg_gen_smax_i64 │ │ │ │ 4638: 00ae0534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VERSION_DSTATE │ │ │ │ 4639: 00ab6324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SET_STATE_EVENT │ │ │ │ 4640: 00aa88b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_EVENT │ │ │ │ 4641: 009e7fc0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qtailq │ │ │ │ 4642: 00478750 48 FUNC GLOBAL DEFAULT 12 migration_make_urgent_request │ │ │ │ 4643: 00aa8dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_ASYNC_EVENT │ │ │ │ - 4644: 006ff524 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ + 4644: 006ff514 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper_members │ │ │ │ 4645: 00adf750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_RESP_DSTATE │ │ │ │ 4646: 00aae958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_EVENT │ │ │ │ 4647: 0031bcd8 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_acked_features │ │ │ │ - 4648: 007ea27c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ - 4649: 007c76f4 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ + 4648: 007ea26c 76 FUNC GLOBAL DEFAULT 12 test_buffer_is_zero_next_accel │ │ │ │ + 4649: 007c76e4 112 FUNC GLOBAL DEFAULT 12 mulu64 │ │ │ │ 4650: 002a2fa4 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_add │ │ │ │ 4651: 009eb630 12 OBJECT GLOBAL DEFAULT 21 ImageFormat_lookup │ │ │ │ 4652: 00adff58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_DSTATE │ │ │ │ 4653: 00ab4ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_EVENT │ │ │ │ 4654: 00adea2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNMOUSE_EVENT_DSTATE │ │ │ │ - 4655: 00628bc0 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ + 4655: 00628bb0 44 FUNC GLOBAL DEFAULT 12 job_next_locked │ │ │ │ 4656: 00aaa21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_WRITE_EVENT │ │ │ │ 4657: 00aded06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_MOUSE_FAKE_EVENT_DSTATE │ │ │ │ - 4658: 0076320c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ + 4658: 007631fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_migrationthreads │ │ │ │ 4659: 00ab4a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_BAD_ADDR_EVENT │ │ │ │ 4660: 00ab90a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TARGET_EVENT │ │ │ │ 4661: 00ab5af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_EVENT │ │ │ │ 4662: 00ab13b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DEVICE_SET_UA_EVENT │ │ │ │ 4663: 00270c94 200 FUNC GLOBAL DEFAULT 12 v9fs_path_sprintf │ │ │ │ - 4664: 0064504c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ + 4664: 0064503c 48 FUNC GLOBAL DEFAULT 12 blk_dev_is_tray_open │ │ │ │ 4665: 00aae1bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_EVENT │ │ │ │ 4666: 00ab7428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EVENT │ │ │ │ 4667: 00ab5754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_PAGE_MATCHED_EVENT │ │ │ │ 4668: 002033d4 168 FUNC GLOBAL DEFAULT 12 float128_is_signaling_nan │ │ │ │ 4669: 003077b0 260 FUNC GLOBAL DEFAULT 12 e1000x_set_timinca │ │ │ │ - 4670: 00729d6c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ + 4670: 00729d5c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfoList │ │ │ │ 4671: 004880c0 20 FUNC GLOBAL DEFAULT 12 postcopy_is_paused │ │ │ │ - 4672: 005b6c24 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ - 4673: 0075a228 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ + 4672: 005b6c14 84 FUNC GLOBAL DEFAULT 12 tcg_gen_smin_i64 │ │ │ │ + 4673: 0075a218 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelType │ │ │ │ 4674: 00ade780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SOCKET_DSTATE │ │ │ │ 4675: 0022a768 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16i │ │ │ │ - 4676: 0077fbac 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ + 4676: 0077fb9c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SocketAddressLegacy_base_members │ │ │ │ 4677: 004ce560 128 FUNC GLOBAL DEFAULT 12 replay_get_array │ │ │ │ 4678: 003f30ac 272 FUNC GLOBAL DEFAULT 12 ccid_card_card_inserted │ │ │ │ 4679: 00aad2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MIF_WRITE_EVENT │ │ │ │ - 4680: 005afe24 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ + 4680: 005afe14 204 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i32 │ │ │ │ 4681: 00ab60a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_ENABLED_EVENT │ │ │ │ 4682: 001eb6cc 16 FUNC GLOBAL DEFAULT 12 machine_get_cache_topo_level │ │ │ │ - 4683: 0076b320 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ - 4684: 0053914c 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ + 4683: 0076b310 620 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions_members │ │ │ │ + 4684: 00539140 508 FUNC GLOBAL DEFAULT 12 flatview_unref │ │ │ │ 4685: 00ab2aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_READ_EVENT │ │ │ │ 4686: 00ade44d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_dump_c │ │ │ │ - 4687: 00740d74 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ + 4687: 00740d64 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternate_members │ │ │ │ 4688: 0022b2dc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl16v │ │ │ │ - 4689: 0061e5b0 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ + 4689: 0061e5a0 236 FUNC GLOBAL DEFAULT 12 bdrv_remove_aio_context_notifier │ │ │ │ 4690: 0023047c 212 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_haddr │ │ │ │ 4691: 0023f0dc 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_check_format │ │ │ │ - 4692: 0063a8a0 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ + 4692: 0063a890 412 FUNC GLOBAL DEFAULT 12 scsi_sense_to_errno │ │ │ │ 4693: 00ab4e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_ENTRY_EVENT │ │ │ │ 4694: 001ec044 180 FUNC GLOBAL DEFAULT 12 end_exclusive │ │ │ │ 4695: 00adf208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_WRITE_DSTATE │ │ │ │ 4696: 00adf7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_DSTATE │ │ │ │ 4697: 00ab4734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_RESPONSE_EVENT │ │ │ │ - 4698: 00775898 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ + 4698: 00775888 188 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties_members │ │ │ │ 4699: 00adff4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_FOUND_DSTATE │ │ │ │ 4700: 00ade82a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN_DSTATE │ │ │ │ 4701: 00adeadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_I2C_READ_DSTATE │ │ │ │ 4702: 00aa8438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_READ_REG_EVENT │ │ │ │ 4703: 00311830 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_uninit │ │ │ │ - 4704: 0054c58c 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ + 4704: 0054c57c 176 FUNC GLOBAL DEFAULT 12 qemu_maxrampagesize │ │ │ │ 4705: 00ab1418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_EVENT │ │ │ │ 4706: 009e8044 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64 │ │ │ │ 4707: 00adff94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_WRITE_DSTATE │ │ │ │ - 4708: 007acbbc 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ + 4708: 007acbac 588 FUNC GLOBAL DEFAULT 12 visit_type_any │ │ │ │ 4709: 00ab9c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 4710: 00ae03b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_SWITCH_DSTATE │ │ │ │ 4711: 00adee00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVALL_DSTATE │ │ │ │ 4712: 00adf1d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_RESET_DSTATE │ │ │ │ - 4713: 0060d58c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ + 4713: 0060d57c 56 FUNC GLOBAL DEFAULT 12 qmp_x_debug_query_block_graph │ │ │ │ 4714: 00ab4a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_GET_CONFIG_EVENT │ │ │ │ - 4715: 00708d38 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ + 4715: 00708d28 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256 │ │ │ │ 4716: 004b1658 112 FUNC GLOBAL DEFAULT 12 qemu_format_nic_info_str │ │ │ │ 4717: 00aa54d0 92 OBJECT GLOBAL DEFAULT 24 chardev_trace_events │ │ │ │ 4718: 00ab9718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_EVENT │ │ │ │ - 4719: 0078d4c8 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ + 4719: 0078d4b8 528 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions_members │ │ │ │ 4720: 004203d0 104 FUNC GLOBAL DEFAULT 12 virtio_md_pci_pre_plug │ │ │ │ 4721: 0029529c 940 FUNC GLOBAL DEFAULT 12 load_aout │ │ │ │ 4722: 00aaecd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_EVENT │ │ │ │ - 4723: 00707bc8 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ - 4724: 007bafb4 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ + 4723: 00707bb8 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphEdgeList │ │ │ │ + 4724: 007bafa4 84 FUNC GLOBAL DEFAULT 12 qemu_create │ │ │ │ 4725: 00adefac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_TIMER_HACK_STATE_DSTATE │ │ │ │ 4726: 00477798 496 FUNC GLOBAL DEFAULT 12 qmp_migrate_incoming │ │ │ │ - 4727: 00574920 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ - 4728: 00937790 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ - 4729: 00792e24 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ - 4730: 0070d6b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ + 4727: 00574910 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchb │ │ │ │ + 4728: 00937780 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_0_len │ │ │ │ + 4729: 00792e14 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfoList │ │ │ │ + 4730: 0070d6a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2Encryption │ │ │ │ 4731: 00aad99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ITR_SET_EVENT │ │ │ │ - 4732: 007dced4 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ + 4732: 007dcec4 244 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_if_lock │ │ │ │ 4733: 0028c038 528 FUNC GLOBAL DEFAULT 12 cdrom_read_toc_raw │ │ │ │ - 4734: 00937788 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ - 4735: 007c3aac 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ + 4734: 00937778 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_1_len │ │ │ │ + 4735: 007c3a9c 92 FUNC GLOBAL DEFAULT 12 qemu_cond_destroy │ │ │ │ 4736: 00ab92a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 4737: 00aaf864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_TRANSITION_EVENT │ │ │ │ 4738: 00ab2614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_EVENT │ │ │ │ - 4739: 00702ac0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ - 4740: 00937780 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ + 4739: 00702ab0 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfoList │ │ │ │ + 4740: 00937770 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_2_len │ │ │ │ 4741: 00ae00aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_DSTATE │ │ │ │ - 4742: 005edb60 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ + 4742: 005edb50 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_encrypt │ │ │ │ 4743: 00adf5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_DSTATE │ │ │ │ 4744: 0021ede8 364 FUNC GLOBAL DEFAULT 12 int64_to_float64 │ │ │ │ 4745: 00ae02c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_UNREGISTER_DSTATE │ │ │ │ - 4746: 006a1f4c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ + 4746: 006a1f3c 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_import │ │ │ │ 4747: 004a3694 228 FUNC GLOBAL DEFAULT 12 monitor_fdsets_cleanup │ │ │ │ 4748: 004ce508 88 FUNC GLOBAL DEFAULT 12 replay_get_qword │ │ │ │ 4749: 00aabf30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_WRITE_EVENT │ │ │ │ 4750: 00aa6bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_EVENT │ │ │ │ 4751: 00ade63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_SKIP_RANGE_DSTATE │ │ │ │ - 4752: 0073f3b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ - 4753: 0079b5e0 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ - 4754: 007981b4 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ + 4752: 0073f3a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObject │ │ │ │ + 4753: 0079b5d0 192 FUNC GLOBAL DEFAULT 12 visit_type_SpiceQueryMouseMode │ │ │ │ + 4754: 007981a4 244 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfoList │ │ │ │ 4755: 00adff2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_DSTATE │ │ │ │ 4756: 00aa9dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_EVENT │ │ │ │ - 4757: 0059100c 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ - 4758: 005e15dc 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ + 4757: 00590ffc 888 FUNC GLOBAL DEFAULT 12 gdb_put_packet_binary │ │ │ │ + 4758: 005e15cc 124 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_source │ │ │ │ 4759: 00ab420c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_EVENT │ │ │ │ 4760: 00aa559c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_ERR_EVENT │ │ │ │ 4761: 0029f980 8 FUNC GLOBAL DEFAULT 12 machine_usb │ │ │ │ 4762: 00aa45f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_EVENT │ │ │ │ 4763: 004d97fc 244 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_stop │ │ │ │ 4764: 00ae01f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_DSTATE │ │ │ │ 4765: 00222f58 60 FUNC GLOBAL DEFAULT 12 floatx80_compare │ │ │ │ - 4766: 0074a834 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ + 4766: 0074a824 468 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfo_members │ │ │ │ 4767: 00ae037e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_DSTATE │ │ │ │ - 4768: 00693434 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ - 4769: 0056cc50 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ + 4768: 00693424 964 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_goto │ │ │ │ + 4769: 0056cc40 80 FUNC GLOBAL DEFAULT 12 tlb_destroy │ │ │ │ 4770: 00a1a13c 112 OBJECT GLOBAL DEFAULT 24 hw_compat_5_0 │ │ │ │ - 4771: 00772a54 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ + 4771: 00772a44 168 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties_members │ │ │ │ 4772: 00a1a1ac 144 OBJECT GLOBAL DEFAULT 24 hw_compat_5_1 │ │ │ │ 4773: 00ade436 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_core_c │ │ │ │ 4774: 00a1a23c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_5_2 │ │ │ │ 4775: 00ab0b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_ENABLE_EVENT │ │ │ │ 4776: 00aadc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_PKT_TYPE_EVENT │ │ │ │ - 4777: 0060ad4c 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ + 4777: 0060ad3c 720 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_delete_internal_sync │ │ │ │ 4778: 00adf79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_DSTATE │ │ │ │ 4779: 00ae0136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_ERROR_DSTATE │ │ │ │ 4780: 00aa9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PIO_TRANSFER_EVENT │ │ │ │ 4781: 00ae01e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_END_DSTATE │ │ │ │ - 4782: 006fbf08 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ + 4782: 006fbef8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapAdd │ │ │ │ 4783: 00ab6954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 4784: 0054c654 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ + 4784: 0054c644 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_used_length │ │ │ │ 4785: 00adfb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_DSTATE │ │ │ │ 4786: 00ade42e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_authz_c │ │ │ │ 4787: 00ab6004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_EVENT │ │ │ │ 4788: 00438158 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_cancel │ │ │ │ - 4789: 006156c0 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ + 4789: 006156b0 216 FUNC GLOBAL DEFAULT 12 path_combine │ │ │ │ 4790: 00adf23a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_DESCRIPTOR_DSTATE │ │ │ │ - 4791: 00543d04 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ + 4791: 00543cf8 408 FUNC GLOBAL DEFAULT 12 memory_region_find │ │ │ │ 4792: 00ab0478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_MEMCPY_EVENT │ │ │ │ 4793: 00aba2d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_BOOL_EVENT │ │ │ │ 4794: 00aa97d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_OUTPORT_WRITE_EVENT │ │ │ │ - 4795: 00574100 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ - 4796: 0069906c 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ + 4795: 005740f0 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxb_mmu │ │ │ │ + 4796: 0069905c 1004 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_goto │ │ │ │ 4797: 00aaf028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_STOPPED_EVENT │ │ │ │ 4798: 00ab8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ - 4799: 005b434c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ - 4800: 007f2014 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ + 4799: 005b433c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_div_i64 │ │ │ │ + 4800: 007f2004 432 FUNC GLOBAL DEFAULT 12 throttle_schedule_timer │ │ │ │ 4801: 00aa91b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_EVENT │ │ │ │ - 4802: 007ec5c0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ + 4802: 007ec5b0 240 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_ones │ │ │ │ 4803: 00ae014a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_WAIT_DSTATE │ │ │ │ 4804: 0022e4f8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smin16 │ │ │ │ 4805: 00aace7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LEN_EVENT │ │ │ │ 4806: 00a9ec00 12 OBJECT GLOBAL DEFAULT 24 blockdev_backup_drv │ │ │ │ - 4807: 0077460c 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ - 4808: 00571d60 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ - 4809: 006e0b5c 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ + 4807: 007745fc 260 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendMemfdProperties_members │ │ │ │ + 4808: 00571d50 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_mmuidx_ra │ │ │ │ + 4809: 006e0b4c 220 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_ioctl │ │ │ │ 4810: 00ab3dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_RESET_HANDLER_EVENT │ │ │ │ - 4811: 0058f9e0 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ + 4811: 0058f9d0 100 FUNC GLOBAL DEFAULT 12 user_creatable_process_cmdline │ │ │ │ 4812: 00aba6f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_REMOVED_EVENT │ │ │ │ 4813: 0031bbf0 220 FUNC GLOBAL DEFAULT 12 vhost_net_ack_features │ │ │ │ - 4814: 006fd384 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ - 4815: 0069cb34 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ + 4814: 006fd374 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtp │ │ │ │ + 4815: 0069cb24 700 FUNC GLOBAL DEFAULT 12 throttle_group_unregister_tgm │ │ │ │ 4816: 00ab8ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_EVENT │ │ │ │ 4817: 00aad5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_EVENT │ │ │ │ - 4818: 0074d294 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ - 4819: 00658548 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ + 4818: 0074d284 324 FUNC GLOBAL DEFAULT 12 visit_type_MemorySizeConfiguration │ │ │ │ + 4819: 00658538 132 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status │ │ │ │ 4820: 00ae018c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_DSTATE │ │ │ │ 4821: 00ae008e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_DSTATE │ │ │ │ 4822: 00aa3ce8 4 OBJECT GLOBAL DEFAULT 24 term_escape_char │ │ │ │ 4823: 00abbe8c 4 OBJECT GLOBAL DEFAULT 25 boot_splash_filedata │ │ │ │ 4824: 00adff72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_DSTATE │ │ │ │ 4825: 00ade90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_NO_BDRV_DSTATE │ │ │ │ - 4826: 005720fc 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ + 4826: 005720ec 160 FUNC GLOBAL DEFAULT 12 cpu_stq_be_mmuidx_ra │ │ │ │ 4827: 00aa77d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RX_EVENT │ │ │ │ 4828: 00aa82c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_WRITE_EVENT │ │ │ │ 4829: 00aa4ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_REPORT_EVENT │ │ │ │ 4830: 00aae5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_EVENT │ │ │ │ - 4831: 0071656c 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ + 4831: 0071655c 496 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsFile_members │ │ │ │ 4832: 00aae53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_READ_EVENT │ │ │ │ - 4833: 0054dd84 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ + 4833: 0054dd74 256 FUNC GLOBAL DEFAULT 12 qemu_ram_free │ │ │ │ 4834: 00ade65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_TO_DSTATE │ │ │ │ 4835: 00ade77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_SIZE_DSTATE │ │ │ │ 4836: 00adeffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_WRITE_DSTATE │ │ │ │ - 4837: 007caae4 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ + 4837: 007caad4 8 FUNC GLOBAL DEFAULT 12 fifo8_pop_buf │ │ │ │ 4838: 00adf752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_AN_REQ_DSTATE │ │ │ │ - 4839: 0058068c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ - 4840: 007906e4 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ + 4839: 0058067c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_register_global │ │ │ │ + 4840: 007906d4 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfoList │ │ │ │ 4841: 00aaf7c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCIE_CAP_SLOT_WRITE_CONFIG_EVENT │ │ │ │ - 4842: 0079cd04 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ + 4842: 0079ccf4 516 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2_members │ │ │ │ 4843: 00ae053c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ - 4844: 007e2208 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ + 4844: 007e21f8 1048 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_unlock │ │ │ │ 4845: 00a13be0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin16 │ │ │ │ 4846: 004d360c 56 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_begin │ │ │ │ 4847: 00ab0d98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_EVENT │ │ │ │ - 4848: 0070e094 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ + 4848: 0070e084 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh │ │ │ │ 4849: 004d9d04 356 FUNC GLOBAL DEFAULT 12 openrisc_load_fdt │ │ │ │ 4850: 00aaf318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_EVENT │ │ │ │ 4851: 00ab835c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 4852: 006286d8 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ - 4853: 007e493c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ + 4852: 006286c8 408 FUNC GLOBAL DEFAULT 12 job_complete_locked │ │ │ │ + 4853: 007e492c 336 FUNC GLOBAL DEFAULT 12 qemu_poll_ns │ │ │ │ 4854: 00aadf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_SW_RESET_EVENT │ │ │ │ 4855: 0022b8e8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ne8 │ │ │ │ 4856: 00adf132 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR0_DSTATE │ │ │ │ 4857: 00aade4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DESCR_EVENT │ │ │ │ 4858: 00adedb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_READ_DSTATE │ │ │ │ 4859: 00adf704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_DATA_DSTATE │ │ │ │ 4860: 00ab0ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_COMMAND_PHASE_EVENT │ │ │ │ 4861: 0045fcd4 200 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_mask │ │ │ │ 4862: 00236bdc 236 FUNC GLOBAL DEFAULT 12 dpy_mouse_set │ │ │ │ - 4863: 0059de48 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ + 4863: 0059de38 408 FUNC GLOBAL DEFAULT 12 tcg_region_reset_all │ │ │ │ 4864: 00ab9d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_EVENT │ │ │ │ 4865: 0048151c 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_increment │ │ │ │ - 4866: 0077e8b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ - 4867: 00744e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ + 4866: 0077e8a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VsockSocketAddressWrapper │ │ │ │ + 4867: 00744e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaOptions │ │ │ │ 4868: 00adf030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_WRITE_DSTATE │ │ │ │ 4869: 00adf480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_DSTATE │ │ │ │ - 4870: 007f1830 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ + 4870: 007f1820 92 FUNC GLOBAL DEFAULT 12 throttle_config_init │ │ │ │ 4871: 00aa7474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_ID_EVENT │ │ │ │ 4872: 00adf6d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_READ_DSTATE │ │ │ │ 4873: 0027bff0 236 FUNC GLOBAL DEFAULT 12 v9fs_co_preadv │ │ │ │ - 4874: 007c10bc 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ - 4875: 00771f50 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ + 4874: 007c10ac 4 FUNC GLOBAL DEFAULT 12 qemu_daemon │ │ │ │ + 4875: 00771f40 320 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties │ │ │ │ 4876: 009eae30 12 OBJECT GLOBAL DEFAULT 21 NetfilterInsert_lookup │ │ │ │ 4877: 00adf146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_MDR_DSTATE │ │ │ │ - 4878: 005ef48c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ - 4879: 0061be84 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ + 4878: 005ef47c 12 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_calculate │ │ │ │ + 4879: 0061be74 368 FUNC GLOBAL DEFAULT 12 bdrv_root_attach_child │ │ │ │ 4880: 00aded58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGSON_IPI_READ_DSTATE │ │ │ │ 4881: 00adfaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_NUM_OBJECTS_DSTATE │ │ │ │ 4882: 00aa5150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DATA_EVENT │ │ │ │ 4883: 00ab87fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_ADD_EVENT │ │ │ │ 4884: 00472424 68 FUNC GLOBAL DEFAULT 12 migration_incoming_disable_colo │ │ │ │ 4885: 00ae02e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_PRESS_DSTATE │ │ │ │ 4886: 004d441c 156 FUNC GLOBAL DEFAULT 12 icount_account_warp_timer │ │ │ │ - 4887: 006fd778 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ + 4887: 006fd768 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsFile │ │ │ │ 4888: 0022e5a4 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smin32 │ │ │ │ 4889: 00471d88 48 FUNC GLOBAL DEFAULT 12 migrate_get_current │ │ │ │ 4890: 00ae07dc 140 OBJECT GLOBAL DEFAULT 25 sigbus_oldact │ │ │ │ 4891: 00000000 4 TLS GLOBAL DEFAULT 18 current_cpu │ │ │ │ - 4892: 005e5fb0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ + 4892: 005e5fa0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_plaintext_len │ │ │ │ 4893: 00ae05fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 4894: 00aa7324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ABORT_EVENT │ │ │ │ - 4895: 00740b18 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ + 4895: 00740b08 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember_members │ │ │ │ 4896: 00aa4718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_CPU_EVENT │ │ │ │ 4897: 00a15080 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add16 │ │ │ │ - 4898: 007f9330 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ + 4898: 007f9320 8 FUNC GLOBAL DEFAULT 12 xen_interrupt_controller_init │ │ │ │ 4899: 00adfeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SET_STATUS_DSTATE │ │ │ │ - 4900: 0064c288 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ + 4900: 0064c278 136 FUNC GLOBAL DEFAULT 12 block_copy_call_status │ │ │ │ 4901: 00adfb0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_DSTATE │ │ │ │ - 4902: 00800888 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ + 4902: 00800878 6472 FUNC GLOBAL DEFAULT 12 vu_dispatch │ │ │ │ 4903: 00ade6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_DSTATE │ │ │ │ - 4904: 006e1e38 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ - 4905: 007b45f4 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ + 4904: 006e1e28 296 FUNC GLOBAL DEFAULT 12 io_channel_send_full │ │ │ │ + 4905: 007b45e4 108 FUNC GLOBAL DEFAULT 12 qdict_get_str │ │ │ │ 4906: 00aa8dbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_RECV_EVENT │ │ │ │ - 4907: 00652ffc 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ + 4907: 00652fec 64 FUNC GLOBAL DEFAULT 12 bdrv_has_named_bitmaps │ │ │ │ 4908: 004b1270 512 FUNC GLOBAL DEFAULT 12 convert_host_port │ │ │ │ 4909: 00aba374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT_EVENT │ │ │ │ 4910: 00a1bcd0 1 OBJECT GLOBAL DEFAULT 24 pci_available │ │ │ │ 4911: 00ab4884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_EVENT │ │ │ │ 4912: 00aa73c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_UNKNOWN_STATE_EVENT │ │ │ │ - 4913: 007e76ac 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ - 4914: 007f4c38 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ + 4913: 007e769c 164 FUNC GLOBAL DEFAULT 12 socket_uri │ │ │ │ + 4914: 007f4c28 168 FUNC GLOBAL DEFAULT 12 vhost_user_server_detach_aio_context │ │ │ │ 4915: 00adf774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_DSTATE │ │ │ │ 4916: 00ae0720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_DSTATE │ │ │ │ - 4917: 0071b514 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ + 4917: 0071b504 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_snapshot_delete_internal_sync_arg_members │ │ │ │ 4918: 00aa57cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_EVENT │ │ │ │ 4919: 00aa51b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_RESUBMIT_SHORT_READ_EVENT │ │ │ │ - 4920: 00604190 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ + 4920: 00604180 548 FUNC GLOBAL DEFAULT 12 qmp_block_export_del │ │ │ │ 4921: 009d92d0 48 OBJECT GLOBAL DEFAULT 21 pci_host_conf_le_ops │ │ │ │ 4922: 0023e81c 136 FUNC GLOBAL DEFAULT 12 init_keyboard_layout │ │ │ │ - 4923: 006f0d30 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ + 4923: 006f0d20 4 FUNC GLOBAL DEFAULT 12 qmp_object_del │ │ │ │ 4924: 00adeb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_DSTATE │ │ │ │ 4925: 00adf214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_PHY_WRITE_NUM_DSTATE │ │ │ │ 4926: 00a13b5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin32 │ │ │ │ 4927: 00adec0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_WRITE_DSTATE │ │ │ │ 4928: 00ae0c9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_FAILED_DSTATE │ │ │ │ 4929: 002da314 200 FUNC GLOBAL DEFAULT 12 virtio_lookup_dmabuf │ │ │ │ - 4930: 0078fe38 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ + 4930: 0078fe28 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendAlgoType │ │ │ │ 4931: 00214be4 352 FUNC GLOBAL DEFAULT 12 floatx80_mod │ │ │ │ 4932: 00aa4b50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_EVENT │ │ │ │ 4933: 00adf9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SET_INSERTED_DSTATE │ │ │ │ - 4934: 00566a94 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ + 4934: 00566a84 4 FUNC GLOBAL DEFAULT 12 page_init │ │ │ │ 4935: 00adebca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_DSTATE │ │ │ │ 4936: 00ab0798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_BOUNDARY_EVENT │ │ │ │ 4937: 00aaf0c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_EVENT │ │ │ │ 4938: 00ab57f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_EVENT │ │ │ │ 4939: 00ab2654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_CLOSE_SESSION_EVENT │ │ │ │ - 4940: 00728eac 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ + 4940: 00728e9c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk │ │ │ │ 4941: 004ce908 424 FUNC GLOBAL DEFAULT 12 replay_mutex_lock │ │ │ │ 4942: 00ae04d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_BACKING_FILE_DSTATE │ │ │ │ 4943: 00ab4be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VRING_BASE_EVENT │ │ │ │ 4944: 0034563c 5432 FUNC GLOBAL DEFAULT 12 nvme_ns_setup │ │ │ │ - 4945: 00764c90 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ + 4945: 00764c80 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfoList │ │ │ │ 4946: 004b9778 332 FUNC GLOBAL DEFAULT 12 net_parse_macaddr │ │ │ │ - 4947: 0079c7fc 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ + 4947: 0079c7ec 192 FUNC GLOBAL DEFAULT 12 visit_type_VncPrimaryAuth │ │ │ │ 4948: 00a12adc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andcs │ │ │ │ 4949: 00ab445c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_INTERRUPT_EVENT │ │ │ │ 4950: 00adfa84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_TRANSMIT_DSTATE │ │ │ │ 4951: 00aad83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSI_INIT_FAIL_EVENT │ │ │ │ - 4952: 0070f02c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ + 4952: 0070f01c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiHeaderDigest │ │ │ │ 4953: 00aad7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRITE_CONFIG_EVENT │ │ │ │ 4954: 00ae0cba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_FIND_MAPPING_DSTATE │ │ │ │ 4955: 00aad1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_DESTMAC_EVENT │ │ │ │ 4956: 00adf0e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_WRITE_DSTATE │ │ │ │ 4957: 002688a0 320 FUNC GLOBAL DEFAULT 12 vnc_client_read_sasl │ │ │ │ - 4958: 007efdf4 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ + 4958: 007efde4 336 FUNC GLOBAL DEFAULT 12 qemu_co_sleep │ │ │ │ 4959: 00ae0250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_DSTATE │ │ │ │ 4960: 00adfffa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 4961: 00ae04e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_DSTATE │ │ │ │ - 4962: 0074a47c 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ - 4963: 00776014 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ + 4962: 0074a46c 112 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonInfo_members │ │ │ │ + 4963: 00776004 324 FUNC GLOBAL DEFAULT 12 visit_type_SevCommonProperties │ │ │ │ 4964: 00427a90 44 FUNC GLOBAL DEFAULT 12 audio_generic_buffer_get_free │ │ │ │ 4965: 00aa6850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_EVENT │ │ │ │ - 4966: 0072e220 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ + 4966: 0072e210 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub │ │ │ │ 4967: 00313190 116 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_tcp_ack │ │ │ │ - 4968: 00797b9c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ + 4968: 00797b8c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TpmTypeOptions_base_members │ │ │ │ 4969: 00aad46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_DISABLED_EVENT │ │ │ │ 4970: 00adfe90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_DSTATE │ │ │ │ 4971: 00aabc00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_READ_EVENT │ │ │ │ 4972: 00adf822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_DSTATE │ │ │ │ - 4973: 00771a94 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ + 4973: 00771a84 628 FUNC GLOBAL DEFAULT 12 visit_type_ColoCompareProperties_members │ │ │ │ 4974: 00ab0308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_EVENT │ │ │ │ 4975: 00adfc3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_DSTATE │ │ │ │ 4976: 00a14ffc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add32 │ │ │ │ - 4977: 007c25ec 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ + 4977: 007c25dc 4 FUNC GLOBAL DEFAULT 12 qemu_free_stack │ │ │ │ 4978: 00adf942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_BUSY_DSTATE │ │ │ │ - 4979: 00965c14 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ + 4979: 00965c04 3 OBJECT GLOBAL DEFAULT 14 sense_code_UNIT_ATTENTION_NO_MEDIUM │ │ │ │ 4980: 00adf440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_DSTATE │ │ │ │ 4981: 00aa8798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_READ_UNEXPECTED_EVENT │ │ │ │ - 4982: 00623bc0 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ + 4982: 00623bb0 516 FUNC GLOBAL DEFAULT 12 bdrv_add_child │ │ │ │ 4983: 00ab4eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_START_EVENT │ │ │ │ - 4984: 005d4154 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ + 4984: 005d4144 12 FUNC GLOBAL DEFAULT 12 qemu_file_is_seekable │ │ │ │ 4985: 00ae01d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SAVE_STATE_LOOP_DSTATE │ │ │ │ 4986: 00216a2c 416 FUNC GLOBAL DEFAULT 12 float16_round_to_int │ │ │ │ - 4987: 0072c900 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ + 4987: 0072c8f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackend │ │ │ │ 4988: 00356268 148 FUNC GLOBAL DEFAULT 12 pci_address_space │ │ │ │ 4989: 00aaa49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_SET_IRQ_EVENT │ │ │ │ 4990: 00adff46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_CREATE_NOTIFIER_DSTATE │ │ │ │ 4991: 00ade734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_DETACH_DSTATE │ │ │ │ 4992: 00ab29e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_TIMER_EVENT │ │ │ │ - 4993: 00784b28 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ + 4993: 00784b18 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper_members │ │ │ │ 4994: 00ab7558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SURFACE_EVENT │ │ │ │ 4995: 00adf9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_WRITE_DSTATE │ │ │ │ 4996: 00ae01d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_LOOP_DSTATE │ │ │ │ 4997: 00aa71c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_REALIZE_EVENT │ │ │ │ 4998: 002f70f8 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_dram_event │ │ │ │ - 4999: 00764b54 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ - 5000: 0058be54 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ + 4999: 00764b44 316 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo │ │ │ │ + 5000: 0058be44 176 FUNC GLOBAL DEFAULT 12 object_property_set_uint │ │ │ │ 5001: 004d2334 8 FUNC GLOBAL DEFAULT 12 semihosting_enabled │ │ │ │ 5002: 00adef6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_MMIO_MAP_DSTATE │ │ │ │ 5003: 003c7098 468 FUNC GLOBAL DEFAULT 12 ohci_hard_reset │ │ │ │ 5004: 00ab9098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TARGET_EVENT │ │ │ │ 5005: 0022e654 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smin64 │ │ │ │ 5006: 003ff064 484 FUNC GLOBAL DEFAULT 12 virtio_bus_set_host_notifier │ │ │ │ - 5007: 00788970 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ - 5008: 005cc434 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ + 5007: 00788960 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement │ │ │ │ + 5008: 005cc424 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrs_vec │ │ │ │ 5009: 00ab6ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADDRESS_SPACE_MAP_EVENT │ │ │ │ - 5010: 0058e79c 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ - 5011: 0074c488 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ + 5010: 0058e78c 352 FUNC GLOBAL DEFAULT 12 object_property_add_alias │ │ │ │ + 5011: 0074c478 244 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCList │ │ │ │ 5012: 00adf01e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_FREQ_DSTATE │ │ │ │ - 5013: 0077af74 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ - 5014: 0077eba0 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ - 5015: 007f91c0 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ + 5013: 0077af64 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RESET_arg_members │ │ │ │ + 5014: 0077eb90 112 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase_members │ │ │ │ + 5015: 007f91b0 292 FUNC GLOBAL DEFAULT 12 qmp_trace_event_set_state │ │ │ │ 5016: 00aaa7ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_WRITE_EVENT │ │ │ │ 5017: 00466e30 124 FUNC GLOBAL DEFAULT 12 check_dirty_bitmap_mig_alias_map │ │ │ │ 5018: 00aa85a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_REST_EVENT │ │ │ │ - 5019: 00648014 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ + 5019: 00648004 8 FUNC GLOBAL DEFAULT 12 blk_get_stats │ │ │ │ 5020: 004d03e8 156 FUNC GLOBAL DEFAULT 12 replay_char_write_event_load │ │ │ │ - 5021: 007568e4 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ + 5021: 007568d4 28 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats_members │ │ │ │ 5022: 00230780 384 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_registers │ │ │ │ - 5023: 005f5968 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ + 5023: 005f5958 20 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_peer_name │ │ │ │ 5024: 00adfd44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_DEVICE_STATE_DSTATE │ │ │ │ 5025: 00adf8ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_LIST_DSTATE │ │ │ │ 5026: 00427980 44 FUNC GLOBAL DEFAULT 12 audio_run │ │ │ │ - 5027: 007b78ec 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ - 5028: 007183fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ + 5027: 007b78dc 64 FUNC GLOBAL DEFAULT 12 json_message_parser_destroy │ │ │ │ + 5028: 007183ec 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkAdapterType │ │ │ │ 5029: 004d2ef8 300 FUNC GLOBAL DEFAULT 12 qmp_query_stats │ │ │ │ 5030: 00a13ad8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smin64 │ │ │ │ - 5031: 007c478c 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ + 5031: 007c477c 4 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_remove │ │ │ │ 5032: 00adfcb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_SHORT_DSTATE │ │ │ │ - 5033: 006168c8 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ - 5034: 00773678 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ + 5033: 006168b8 264 FUNC GLOBAL DEFAULT 12 create_tmp_file │ │ │ │ + 5034: 00773668 280 FUNC GLOBAL DEFAULT 12 visit_type_InputLinuxProperties_members │ │ │ │ 5035: 004b4784 176 FUNC GLOBAL DEFAULT 12 netdev_parse_modern │ │ │ │ 5036: 00aaee48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DMA_EVENT │ │ │ │ 5037: 00adfd88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_REALIZE_DSTATE │ │ │ │ - 5038: 00741e50 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ - 5039: 0051be80 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ - 5040: 005ca1c8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ + 5038: 00741e40 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_JOB_STATUS_CHANGE_arg_members │ │ │ │ + 5039: 0051be74 44 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled_legacy │ │ │ │ + 5040: 005ca1b8 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotli │ │ │ │ 5041: 00adfecc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_QUEUE_WRITE_DSTATE │ │ │ │ 5042: 00ab3e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_UNMAP_EVENT │ │ │ │ 5043: 00aa82e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_PALETTE_WRITE_EVENT │ │ │ │ 5044: 00ae0554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 5045: 00ade67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_HANGUP_DSTATE │ │ │ │ 5046: 00ade922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_COMMAND_DECODED_DSTATE │ │ │ │ 5047: 00abcf20 4 OBJECT GLOBAL DEFAULT 25 multifd_send_state │ │ │ │ 5048: 00adf490 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 5049: 0034d664 472 FUNC GLOBAL DEFAULT 12 msi_notify │ │ │ │ 5050: 00adfe34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PCIE_FLR_DSTATE │ │ │ │ 5051: 00423998 116 FUNC GLOBAL DEFAULT 12 AUD_vlog │ │ │ │ 5052: 00ab7658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_BTN_EVENT │ │ │ │ 5053: 0047e768 260 FUNC GLOBAL DEFAULT 12 multifd_queue_device_state │ │ │ │ 5054: 00aa8a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_BLOB_EVENT │ │ │ │ - 5055: 005a87f8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ + 5055: 005a87e8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i128 │ │ │ │ 5056: 00ae054e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_POISON_DSTATE │ │ │ │ 5057: 00a1efd8 36 OBJECT GLOBAL DEFAULT 24 qemu_semihosting_config_opts │ │ │ │ 5058: 00ae053a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QMP_CAPABILITIES_DSTATE │ │ │ │ - 5059: 00561ad8 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ - 5060: 00558310 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ + 5059: 00561ac8 260 FUNC GLOBAL DEFAULT 12 monitor_register_hmp │ │ │ │ + 5060: 00558300 632 FUNC GLOBAL DEFAULT 12 ram_transferred_add │ │ │ │ 5061: 0048b974 748 FUNC GLOBAL DEFAULT 12 vmstate_register_with_alias_id │ │ │ │ - 5062: 005ca460 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ + 5062: 005ca450 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotls │ │ │ │ 5063: 00aab300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_MAP_EVENT │ │ │ │ 5064: 00ae0494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 5065: 00adf838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_MSGACC_DSTATE │ │ │ │ - 5066: 005893f0 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ - 5067: 005ca614 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ + 5066: 005893e0 8 FUNC GLOBAL DEFAULT 12 object_get_class │ │ │ │ + 5067: 005ca604 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotlv │ │ │ │ 5068: 00222f94 60 FUNC GLOBAL DEFAULT 12 floatx80_compare_quiet │ │ │ │ 5069: 00aaadfc 1124 OBJECT GLOBAL DEFAULT 24 hw_misc_trace_events │ │ │ │ 5070: 00355c40 852 FUNC GLOBAL DEFAULT 12 pci_add_capability │ │ │ │ 5071: 004b4870 124 FUNC GLOBAL DEFAULT 12 net_crc32 │ │ │ │ - 5072: 006566a4 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ + 5072: 00656694 40 FUNC GLOBAL DEFAULT 12 bdrv_dec_in_flight │ │ │ │ 5073: 00adf996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CANCEL_DSTATE │ │ │ │ - 5074: 0054c998 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ - 5075: 007957f8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ + 5074: 0054c988 920 FUNC GLOBAL DEFAULT 12 qemu_ram_resize │ │ │ │ + 5075: 007957e8 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroup │ │ │ │ 5076: 0023dc20 288 FUNC GLOBAL DEFAULT 12 qemu_mouse_set │ │ │ │ 5077: 002a7cb4 188 FUNC GLOBAL DEFAULT 12 sysbus_get_default │ │ │ │ 5078: 00244cf0 96 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_size │ │ │ │ - 5079: 0069ce28 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ + 5079: 0069ce18 380 FUNC GLOBAL DEFAULT 12 throttle_group_detach_aio_context │ │ │ │ 5080: 00494068 88 FUNC GLOBAL DEFAULT 12 migrate_channel_requires_tls_upgrade │ │ │ │ 5081: 00adf648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DSTATE │ │ │ │ 5082: 00adf466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ - 5083: 0077bb80 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ + 5083: 0077bb70 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CrashReason │ │ │ │ 5084: 00a15a4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_be │ │ │ │ - 5085: 00785d4c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ + 5085: 00785d3c 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_transaction │ │ │ │ 5086: 00aadd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RECEIVE_IOV_EVENT │ │ │ │ 5087: 00a14f78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add64 │ │ │ │ - 5088: 0072e8d0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ - 5089: 0060f664 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ + 5088: 0072e8c0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBus_members │ │ │ │ + 5089: 0060f654 364 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_set_iothread │ │ │ │ 5090: 00adfc1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_NEXTQH_DSTATE │ │ │ │ 5091: 00adf610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_DSTATE │ │ │ │ 5092: 00ab7998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_MOTION_EVENT_EVENT │ │ │ │ 5093: 00ab8a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ - 5094: 00656528 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ - 5095: 007bb328 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ + 5094: 00656518 324 FUNC GLOBAL DEFAULT 12 bdrv_round_to_subclusters │ │ │ │ + 5095: 007bb318 156 FUNC GLOBAL DEFAULT 12 qemu_send_full │ │ │ │ 5096: 00adfbc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_NAK_DSTATE │ │ │ │ 5097: 002412c0 84 FUNC GLOBAL DEFAULT 12 qmp_display_reload │ │ │ │ 5098: 00acd880 4 OBJECT GLOBAL DEFAULT 25 replay_file │ │ │ │ 5099: 00ab3364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_UP_EVENT │ │ │ │ 5100: 00ab4ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_CLEANUP_EVENT │ │ │ │ 5101: 00aa579c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_EVENT │ │ │ │ - 5102: 0058a414 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ + 5102: 0058a404 8 FUNC GLOBAL DEFAULT 12 object_new_with_class │ │ │ │ 5103: 00ade486 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cryptodev_c │ │ │ │ - 5104: 007cbe0c 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ - 5105: 00609de4 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ + 5104: 007cbdfc 132 FUNC GLOBAL DEFAULT 12 loc_pop │ │ │ │ + 5105: 00609dd4 188 FUNC GLOBAL DEFAULT 12 drive_get_max_bus │ │ │ │ 5106: 002357e8 368 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_pixman │ │ │ │ - 5107: 00764e34 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ + 5107: 00764e24 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_closefd_arg_members │ │ │ │ 5108: 00ab8ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 5109: 00adf082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_WRITE_DSTATE │ │ │ │ 5110: 00adf5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_DSTATE │ │ │ │ 5111: 00ae0282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_DSTATE │ │ │ │ 5112: 00ade44b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_dump_c │ │ │ │ 5113: 0042f464 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_unmarshal │ │ │ │ - 5114: 0050af90 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ + 5114: 0050af84 108 FUNC GLOBAL DEFAULT 12 vfio_quirk_reset │ │ │ │ 5115: 00229d40 180 FUNC GLOBAL DEFAULT 12 helper_gvec_xors │ │ │ │ 5116: 00292c08 80 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_in_named │ │ │ │ 5117: 00ab76b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_STEP_EVENT │ │ │ │ 5118: 00ade6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_DSTATE │ │ │ │ 5119: 00ab76c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_START_EVENT │ │ │ │ 5120: 00aa7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_BAUDRATE_CHANGE_EVENT │ │ │ │ 5121: 00adf858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_WRITE_RESPONSE_DSTATE │ │ │ │ - 5122: 007f29a8 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ - 5123: 007c2ff8 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ - 5124: 007cb8a0 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ + 5122: 007f2998 308 FUNC GLOBAL DEFAULT 12 timed_average_init │ │ │ │ + 5123: 007c2fe8 88 FUNC GLOBAL DEFAULT 12 qemu_mutex_init │ │ │ │ + 5124: 007cb890 76 FUNC GLOBAL DEFAULT 12 error_free │ │ │ │ 5125: 00ade4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_DSTATE │ │ │ │ 5126: 00aa8518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_EVENT │ │ │ │ - 5127: 00719f58 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ + 5127: 00719f48 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevAmendOptions_base_members │ │ │ │ 5128: 00ae0076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_DSTATE │ │ │ │ 5129: 00ab3354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_HUB_POWER_DOWN_EVENT │ │ │ │ - 5130: 006442cc 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ - 5131: 00799284 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ + 5130: 006442bc 16 FUNC GLOBAL DEFAULT 12 blk_bs │ │ │ │ + 5131: 00799274 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceInfo │ │ │ │ 5132: 00adf2aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_OP_DSTATE │ │ │ │ 5133: 00ab65d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_EVENT │ │ │ │ 5134: 00aac020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_READB_EVENT │ │ │ │ 5135: 00adfdba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_DSTATE │ │ │ │ 5136: 002278f0 112 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_atomic │ │ │ │ - 5137: 007b4ec8 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ + 5137: 007b4eb8 76 FUNC GLOBAL DEFAULT 12 qlist_new │ │ │ │ 5138: 00ade388 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_bz2 │ │ │ │ 5139: 00adf4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_WRITEW_DSTATE │ │ │ │ 5140: 009e8304 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_luks │ │ │ │ - 5141: 006a1ddc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ - 5142: 0051bfac 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ - 5143: 006a6c80 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ + 5141: 006a1dcc 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_import │ │ │ │ + 5142: 0051bfa0 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_size │ │ │ │ + 5143: 006a6c70 336 FUNC GLOBAL DEFAULT 12 vhdx_checksum_calc │ │ │ │ 5144: 004d0aa0 32 FUNC GLOBAL DEFAULT 12 replay_unregister_net │ │ │ │ 5145: 00adf4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_READ_DSTATE │ │ │ │ 5146: 004c8544 128 FUNC GLOBAL DEFAULT 12 tap_fd_set_steering_ebpf │ │ │ │ 5147: 00ade664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITE_ZEROES_DSTATE │ │ │ │ 5148: 004164fc 136 FUNC GLOBAL DEFAULT 12 vhost_dev_prepare_inflight │ │ │ │ 5149: 00adf474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_DSTATE │ │ │ │ 5150: 0023eb10 40 FUNC GLOBAL DEFAULT 12 keysym_is_numlock │ │ │ │ - 5151: 00740b34 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ - 5152: 00579be0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ + 5151: 00740b24 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMember │ │ │ │ + 5152: 00579bd0 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_be_mmu │ │ │ │ 5153: 003bd518 460 FUNC GLOBAL DEFAULT 12 usb_packet_map │ │ │ │ 5154: 00adfee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_DSTATE │ │ │ │ 5155: 0031d108 516 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_restart │ │ │ │ 5156: 00aaf188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_EVENT │ │ │ │ - 5157: 006f06c4 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ + 5157: 006f06b4 164 FUNC GLOBAL DEFAULT 12 qmp_qom_get │ │ │ │ 5158: 009ea194 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcowEncryptionFormat_lookup │ │ │ │ 5159: 00ae0c76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ENUM_DSTATE │ │ │ │ 5160: 00adf9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_NORMAL_COMMAND_DSTATE │ │ │ │ 5161: 002de1b8 16 FUNC GLOBAL DEFAULT 12 ati_reg_name │ │ │ │ 5162: 0030fe84 88 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_vhdr │ │ │ │ 5163: 00aab540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_SEND_EVENT │ │ │ │ 5164: 00ade578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_REQUEST_FAIL_DSTATE │ │ │ │ 5165: 00227dc0 28 FUNC GLOBAL DEFAULT 12 helper_exit_atomic │ │ │ │ 5166: 00ad5d40 1 OBJECT GLOBAL DEFAULT 25 xen_allowed │ │ │ │ 5167: 004806c4 196 FUNC GLOBAL DEFAULT 12 multifd_recv_zero_page_process │ │ │ │ 5168: 00aa70d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_RESET_DONE_EVENT │ │ │ │ - 5169: 007b2488 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ + 5169: 007b2478 148 FUNC GLOBAL DEFAULT 12 qmp_error_response │ │ │ │ 5170: 00aaefe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_EVENT │ │ │ │ - 5171: 0051efdc 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ + 5171: 0051efd0 2132 FUNC GLOBAL DEFAULT 12 virtqueue_drop_all │ │ │ │ 5172: 00206fdc 6636 FUNC GLOBAL DEFAULT 12 floatx80_mul │ │ │ │ 5173: 00ae0088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_ZERO_DSTATE │ │ │ │ 5174: 004c76dc 192 FUNC GLOBAL DEFAULT 12 tap_enable │ │ │ │ 5175: 00ae06f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ 5176: 00ae0552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ 5177: 00ade856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_DSTATE │ │ │ │ 5178: 00230a50 144 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_find │ │ │ │ - 5179: 00739f18 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ + 5179: 00739f08 476 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsProperties_members │ │ │ │ 5180: 0026f190 160 FUNC GLOBAL DEFAULT 12 v9fs_remove_xattr │ │ │ │ 5181: 00ae0426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADER_WRITE_ROM_DSTATE │ │ │ │ - 5182: 0063c6c8 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ + 5182: 0063c6b8 120 FUNC GLOBAL DEFAULT 12 block_acct_init │ │ │ │ 5183: 00ae04c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 5184: 00ab7bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM4_FALLBACK_EVENT │ │ │ │ 5185: 003ba218 240 FUNC GLOBAL DEFAULT 12 usb_generic_async_ctrl_complete │ │ │ │ - 5186: 00570478 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ - 5187: 00652018 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ - 5188: 006e1688 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ + 5186: 00570468 208 FUNC GLOBAL DEFAULT 12 probe_access_full │ │ │ │ + 5187: 00652008 156 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap │ │ │ │ + 5188: 006e1678 316 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_deinit │ │ │ │ 5189: 0027e018 560 FUNC GLOBAL DEFAULT 12 soundhw_init │ │ │ │ - 5190: 006fbc28 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ - 5191: 006482a0 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ - 5192: 00639e0c 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ + 5190: 006fbc18 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNode │ │ │ │ + 5191: 00648290 280 FUNC GLOBAL DEFAULT 12 blk_save_vmstate │ │ │ │ + 5192: 00639dfc 256 FUNC GLOBAL DEFAULT 12 nbd_reply_type_lookup │ │ │ │ 5193: 00adf7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_DSTATE │ │ │ │ 5194: 00abb1a8 4 OBJECT GLOBAL DEFAULT 25 acpi_tables │ │ │ │ 5195: 00aaa89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_READ_EVENT │ │ │ │ - 5196: 007b4198 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ + 5196: 007b4188 40 FUNC GLOBAL DEFAULT 12 qdict_put_null │ │ │ │ 5197: 00ab5944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_EVENT │ │ │ │ 5198: 00ae0538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QMP_CAPABILITIES_DSTATE │ │ │ │ 5199: 00ab174c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_POWERUP_EVENT │ │ │ │ 5200: 00ab0c58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_NOIMPL_EVENT │ │ │ │ 5201: 00adfffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_START_DSTATE │ │ │ │ 5202: 0044a56c 20 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request_with_code │ │ │ │ 5203: 00adf8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_CMP_DSTATE │ │ │ │ - 5204: 00952f48 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ + 5204: 00952f38 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWPID │ │ │ │ 5205: 00ade73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_BEGIN_DSTATE │ │ │ │ 5206: 00306168 400 FUNC GLOBAL DEFAULT 12 e1000x_is_vlan_packet │ │ │ │ 5207: 00ab4a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_EVENT │ │ │ │ 5208: 00adea76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_WRITE_DSTATE │ │ │ │ - 5209: 005cc1f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ - 5210: 0058fc14 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ + 5209: 005cc1e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_vec │ │ │ │ + 5210: 0058fc04 216 FUNC GLOBAL DEFAULT 12 object_property_get_qobject │ │ │ │ 5211: 00ade9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_WRITE_TO_HOST_DSTATE │ │ │ │ 5212: 00ab33e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_EVENT │ │ │ │ - 5213: 00570e10 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ + 5213: 00570e00 280 FUNC GLOBAL DEFAULT 12 helper_ldsb_mmu │ │ │ │ 5214: 00ae01cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_DSTATE │ │ │ │ 5215: 00aa8968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_EVENT │ │ │ │ 5216: 001ea26c 244 FUNC GLOBAL DEFAULT 12 cpu_create │ │ │ │ 5217: 00ab8d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ - 5218: 006584e4 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ + 5218: 006584d4 100 FUNC GLOBAL DEFAULT 12 bdrv_co_block_status_above │ │ │ │ 5219: 00422bc8 164 FUNC GLOBAL DEFAULT 12 audio_cleanup │ │ │ │ 5220: 00ab6fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_CB_EVENT │ │ │ │ 5221: 00a18200 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_be │ │ │ │ 5222: 004809a4 36 FUNC GLOBAL DEFAULT 12 migrate_rdma_pin_all │ │ │ │ - 5223: 0072e000 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ + 5223: 0072dff0 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux_members │ │ │ │ 5224: 00ab4b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTQUEUE_POP_EVENT │ │ │ │ 5225: 004243f8 328 FUNC GLOBAL DEFAULT 12 audio_pcm_info_clear_buf │ │ │ │ - 5226: 007dc478 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ + 5226: 007dc468 184 FUNC GLOBAL DEFAULT 12 interval_tree_iter_next │ │ │ │ 5227: 00adfcda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_RESET_DSTATE │ │ │ │ 5228: 00aabfc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_READB_EVENT │ │ │ │ 5229: 0021dcd0 360 FUNC GLOBAL DEFAULT 12 int16_to_float16_scalbn │ │ │ │ 5230: 00adffd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_DSTATE │ │ │ │ - 5231: 00783584 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ - 5232: 005cb700 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ + 5231: 00783574 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_get_state_arg_members │ │ │ │ + 5232: 005cb6f0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_dupi_vec │ │ │ │ 5233: 00ae04e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_RESIZE_DSTATE │ │ │ │ 5234: 00adf1cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVING_BUFFER_DSTATE │ │ │ │ 5235: 00aa94b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_CMD_WRITEB_EVENT │ │ │ │ 5236: 00ab40fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_STATE_EVENT │ │ │ │ 5237: 00ab4cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_DEVICE_ID_EVENT │ │ │ │ 5238: 004c4ba4 1104 FUNC GLOBAL DEFAULT 12 net_init_vhost_user │ │ │ │ 5239: 00ab09b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RESET_EVENT │ │ │ │ - 5240: 0079b294 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ + 5240: 0079b284 316 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo │ │ │ │ 5241: 00abc580 4 OBJECT GLOBAL DEFAULT 25 rtc_clock │ │ │ │ 5242: 00ab9a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_REPLAY_EVENT │ │ │ │ - 5243: 00580470 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ + 5243: 00580460 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_string │ │ │ │ 5244: 00477314 24 FUNC GLOBAL DEFAULT 12 migrate_mode_is_cpr │ │ │ │ - 5245: 0073d2ec 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ + 5245: 0073d2dc 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormat │ │ │ │ 5246: 00397608 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_endianness │ │ │ │ 5247: 00adf7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_IGNORED_DSTATE │ │ │ │ - 5248: 00769e98 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ + 5248: 00769e88 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_link_arg_members │ │ │ │ 5249: 00ae024e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_DSTATE │ │ │ │ 5250: 0035c920 28 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_post_load │ │ │ │ 5251: 00ade9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_UPDATE_PARAMS_DSTATE │ │ │ │ - 5252: 006fb948 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ + 5252: 006fb938 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoList │ │ │ │ 5253: 004aa134 248 FUNC GLOBAL DEFAULT 12 net_checksum_tcpudp │ │ │ │ - 5254: 007e0914 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ - 5255: 005aad40 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ + 5254: 007e0904 24 FUNC GLOBAL DEFAULT 12 main_loop_poll_add_notifier │ │ │ │ + 5255: 005aad30 216 FUNC GLOBAL DEFAULT 12 tcg_op_remove │ │ │ │ 5256: 00ae0714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ - 5257: 00579834 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ + 5257: 00579824 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_be_mmu │ │ │ │ 5258: 0048dcd0 788 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_postcopy │ │ │ │ - 5259: 0072fdf4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ + 5259: 0072fde4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper │ │ │ │ 5260: 00aab660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_IRQ_EVENT │ │ │ │ - 5261: 005a1088 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ + 5261: 005a1078 220 FUNC GLOBAL DEFAULT 12 tcg_malloc_internal │ │ │ │ 5262: 009e43e0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nv_gpudirect_clique │ │ │ │ - 5263: 007e95f8 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ + 5263: 007e95e8 164 FUNC GLOBAL DEFAULT 12 buffer_init │ │ │ │ 5264: 00adeb34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_DSTATE │ │ │ │ 5265: 00ab8930 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_cxl_trace_events_trace_events │ │ │ │ 5266: 00230398 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_ret_cb │ │ │ │ 5267: 00ab4d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_CLEANUP_EVENT │ │ │ │ 5268: 00a169c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_be │ │ │ │ 5269: 00aad4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DESC_EVENT │ │ │ │ - 5270: 007e16fc 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ + 5270: 007e16ec 60 FUNC GLOBAL DEFAULT 12 qemu_coroutine_enter_if_inactive │ │ │ │ 5271: 00ab17ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_EVENT │ │ │ │ - 5272: 0058ebe8 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ - 5273: 006ff3dc 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ + 5272: 0058ebd8 132 FUNC GLOBAL DEFAULT 12 object_set_properties_from_keyval │ │ │ │ + 5273: 006ff3cc 328 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper │ │ │ │ 5274: 00aa8b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_WRITE_EVENT │ │ │ │ 5275: 009e4f34 212 OBJECT GLOBAL DEFAULT 21 user_ops │ │ │ │ 5276: 00adf05e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_NONSEC_DSTATE │ │ │ │ - 5277: 0057ed18 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ + 5277: 0057ed08 52 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_enum │ │ │ │ 5278: 00aaac8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_EVENT │ │ │ │ 5279: 00ade962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_START_DSTATE │ │ │ │ - 5280: 0058489c 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ - 5281: 005d24b0 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ + 5280: 0058488c 128 FUNC GLOBAL DEFAULT 12 resettable_is_in_reset │ │ │ │ + 5281: 005d24a0 3832 FUNC GLOBAL DEFAULT 12 vmstate_save_state_v │ │ │ │ 5282: 00adff82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_START_DSTATE │ │ │ │ 5283: 00ade6ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_DSTATE │ │ │ │ - 5284: 00780f94 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ + 5284: 00780f84 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsTarget │ │ │ │ 5285: 00adf210 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_READ_BD_DSTATE │ │ │ │ 5286: 00222a84 268 FUNC GLOBAL DEFAULT 12 float32_compare_quiet │ │ │ │ - 5287: 007e45e8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ - 5288: 006f669c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ + 5287: 007e45d8 148 FUNC GLOBAL DEFAULT 12 timerlist_free │ │ │ │ + 5288: 006f668c 312 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule │ │ │ │ 5289: 0021f788 292 FUNC GLOBAL DEFAULT 12 int32_to_float128 │ │ │ │ 5290: 001ed124 328 FUNC GLOBAL DEFAULT 12 cap_disas_host │ │ │ │ 5291: 00ae067c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_FDSETS_DSTATE │ │ │ │ 5292: 00ae01ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_DSTATE │ │ │ │ - 5293: 005ca274 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ + 5293: 005ca264 204 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotri │ │ │ │ 5294: 00ab5020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_INTERRUPT_EVENT │ │ │ │ 5295: 00aa7314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_ERASE_EVENT │ │ │ │ 5296: 0043b458 116 FUNC GLOBAL DEFAULT 12 all_cpu_threads_idle │ │ │ │ 5297: 00ab448c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_UPDATE_EVENT │ │ │ │ 5298: 00adfe74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_RESPONSE_DSTATE │ │ │ │ 5299: 00adfeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DONE_DSTATE │ │ │ │ - 5300: 00804910 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ + 5300: 00804900 588 FUNC GLOBAL DEFAULT 12 vduse_queue_pop │ │ │ │ 5301: 00aa4ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_POSTFILL_EVENT │ │ │ │ 5302: 00abbd88 88 OBJECT GLOBAL DEFAULT 25 timers_state │ │ │ │ 5303: 00422818 144 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_out │ │ │ │ 5304: 00ade6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_WAIT_DSTATE │ │ │ │ 5305: 00aae44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_WRITE_EVENT │ │ │ │ - 5306: 00682e7c 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ + 5306: 00682e6c 424 FUNC GLOBAL DEFAULT 12 qcow2_write_l1_entry │ │ │ │ 5307: 00ade624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_PAIO_SUBMIT_DSTATE │ │ │ │ - 5308: 00726388 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ + 5308: 00726378 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_write_threshold │ │ │ │ 5309: 00ab9fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ - 5310: 005ca4c0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ + 5310: 005ca4b0 148 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrs │ │ │ │ 5311: 00adf55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_DSTATE │ │ │ │ - 5312: 006732dc 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ + 5312: 006732cc 20 FUNC GLOBAL DEFAULT 12 qcow2_mark_corrupt │ │ │ │ 5313: 002edb0c 100 FUNC GLOBAL DEFAULT 12 ide_bus_register_restart_cb │ │ │ │ - 5314: 005ca654 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ + 5314: 005ca644 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_rotrv │ │ │ │ 5315: 00adeebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_READ_DSTATE │ │ │ │ - 5316: 005b09f4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ + 5316: 005b09e4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i32 │ │ │ │ 5317: 00aa5100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_COPIED_EVENT │ │ │ │ 5318: 00adfc46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_STOP_DSTATE │ │ │ │ 5319: 00aa8858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_EXIT_VGA_MODE_EVENT │ │ │ │ - 5320: 00578b58 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ + 5320: 00578b48 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchl_le_mmu │ │ │ │ 5321: 00ab11d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_BUSY_EVENT │ │ │ │ - 5322: 00755678 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ - 5323: 006fc694 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ + 5322: 00755668 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompressionStats │ │ │ │ + 5323: 006fc684 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow │ │ │ │ 5324: 00ab89f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_POISON_EVENT │ │ │ │ 5325: 00adff4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_WAKER_NOMATCH_DSTATE │ │ │ │ - 5326: 006f2764 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ - 5327: 0074d608 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ - 5328: 00727a7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ + 5326: 006f2754 184 FUNC GLOBAL DEFAULT 12 monitor_data_init │ │ │ │ + 5327: 0074d5f8 492 FUNC GLOBAL DEFAULT 12 qapi_event_send_hv_balloon_status_report │ │ │ │ + 5328: 00727a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsFuse │ │ │ │ 5329: 00adef3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_READ_DSTATE │ │ │ │ 5330: 00ae03f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_MUL_DIV_DSTATE │ │ │ │ - 5331: 00797770 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ + 5331: 00797760 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions_members │ │ │ │ 5332: 00ae0cb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_NEW_MAPPING_DSTATE │ │ │ │ 5333: 00229a48 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nor │ │ │ │ 5334: 00229520 176 FUNC GLOBAL DEFAULT 12 helper_gvec_not │ │ │ │ 5335: 00ae0d2c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_cxl_c │ │ │ │ 5336: 00ab15fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_RESPONSE_PENDING_EVENT │ │ │ │ 5337: 00ab7d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_EVENT │ │ │ │ 5338: 00aaf844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_ADD_EVENT │ │ │ │ 5339: 00adf2be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_UNMATCHED_DSTATE │ │ │ │ - 5340: 00796d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ - 5341: 00737238 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ - 5342: 00691120 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ + 5340: 00796d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmModelList │ │ │ │ + 5341: 00737228 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoIVGenAlgo │ │ │ │ + 5342: 00691110 424 FUNC GLOBAL DEFAULT 12 qcow2_get_last_cluster │ │ │ │ 5343: 00aaec38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_EVENT │ │ │ │ 5344: 00ae0678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_DSTATE │ │ │ │ 5345: 00aae28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_EVENT │ │ │ │ 5346: 00ab9ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_EVENT │ │ │ │ - 5347: 00710de4 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ + 5347: 00710dd4 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationMode │ │ │ │ 5348: 00ade444 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_control_c │ │ │ │ 5349: 00ae04aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 5350: 00a17288 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminb │ │ │ │ - 5351: 00756264 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ + 5351: 00756254 312 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStats │ │ │ │ 5352: 004b4834 60 FUNC GLOBAL DEFAULT 12 net_client_parse │ │ │ │ 5353: 00adeb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 5354: 006fe6b0 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ + 5354: 006fe6a0 300 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption_members │ │ │ │ 5355: 00ab1308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_EVENT │ │ │ │ 5356: 00ade4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_STATE_TRANSITION_DSTATE │ │ │ │ 5357: 00adf5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_CFG_DSTATE │ │ │ │ 5358: 00298580 36 FUNC GLOBAL DEFAULT 12 rom_reset_order_override │ │ │ │ - 5359: 005945bc 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ + 5359: 005945ac 96 FUNC GLOBAL DEFAULT 12 gdb_set_stop_cpu │ │ │ │ 5360: 00ade680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WRITE_ERR_DSTATE │ │ │ │ 5361: 004cf354 132 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_oneshot_event │ │ │ │ 5362: 00aa8128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_REMAP_EVENT │ │ │ │ 5363: 003a8768 204 FUNC GLOBAL DEFAULT 12 sdbus_get_inserted │ │ │ │ 5364: 00aabab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_TRANSLATE_EVENT │ │ │ │ - 5365: 00965c30 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ - 5366: 007f933c 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ + 5365: 00965c20 3 OBJECT GLOBAL DEFAULT 14 sense_code_ILLEGAL_REQ_REMOVAL_PREVENTED │ │ │ │ + 5366: 007f932c 4 FUNC GLOBAL DEFAULT 12 xen_hvm_init_pc │ │ │ │ 5367: 00ab85dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 5368: 00ab4784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_ALL_REQUEST_EVENT │ │ │ │ 5369: 004cb7b8 92 FUNC GLOBAL DEFAULT 12 can_bus_remove_client │ │ │ │ 5370: 009ea1a4 12 OBJECT GLOBAL DEFAULT 21 Qcow2OverlapCheckMode_lookup │ │ │ │ 5371: 004d233c 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_enable │ │ │ │ 5372: 003521b4 284 FUNC GLOBAL DEFAULT 12 pci_root_bus_new │ │ │ │ - 5373: 00552a08 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ - 5374: 0072e768 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ + 5373: 005529f8 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_cached_slow │ │ │ │ + 5374: 0072e758 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort │ │ │ │ 5375: 00adf2ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_INVALID_SOF_DSTATE │ │ │ │ - 5376: 00793cd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ + 5376: 00793cc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowList │ │ │ │ 5377: 00adfa5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_QUERY_CMD_DSTATE │ │ │ │ 5378: 00aa5fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SIZE_FLAGS_EVENT │ │ │ │ 5379: 00ab847c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 5380: 002a7afc 220 FUNC GLOBAL DEFAULT 12 sysbus_realize │ │ │ │ - 5381: 00648aa8 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ + 5381: 00648a98 108 FUNC GLOBAL DEFAULT 12 blk_set_io_limits │ │ │ │ 5382: 00ab187c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_SET_VOLTAGE_EVENT │ │ │ │ 5383: 00427b90 332 FUNC GLOBAL DEFAULT 12 audio_generic_write │ │ │ │ 5384: 004a48a0 176 FUNC GLOBAL DEFAULT 12 hmp_exit_preconfig │ │ │ │ 5385: 00adf112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_READB_DSTATE │ │ │ │ 5386: 004d7148 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_get_hwaddr │ │ │ │ - 5387: 005e4cdc 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ + 5387: 005e4ccc 8 FUNC GLOBAL DEFAULT 12 qio_task_get_source │ │ │ │ 5388: 00adfa1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_NOT_EXISTS_DSTATE │ │ │ │ 5389: 00480b64 1768 FUNC GLOBAL DEFAULT 12 migrate_caps_check │ │ │ │ 5390: 00ab6544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_ITERATE_BIG_WAIT_EVENT │ │ │ │ 5391: 00ae0520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_WRITE_DSTATE │ │ │ │ - 5392: 007eec4c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ - 5393: 00628870 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ + 5392: 007eec3c 200 FUNC GLOBAL DEFAULT 12 qemu_iovec_add │ │ │ │ + 5393: 00628860 16 FUNC GLOBAL DEFAULT 12 job_type │ │ │ │ 5394: 0043b758 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_pre_loadvm │ │ │ │ - 5395: 0071645c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ - 5396: 0061b45c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ + 5395: 0071644c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_del_arg_members │ │ │ │ + 5396: 0061b44c 152 FUNC GLOBAL DEFAULT 12 bdrv_op_block_all │ │ │ │ 5397: 00aaf128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_REQ_COMPLETION_EVENT │ │ │ │ 5398: 00adeed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_SELECT_DSTATE │ │ │ │ - 5399: 0075f06c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ + 5399: 0075f05c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate │ │ │ │ 5400: 00aa7254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_WRITE_EVENT │ │ │ │ 5401: 0035e9d0 396 FUNC GLOBAL DEFAULT 12 shpc_cap_write_config │ │ │ │ - 5402: 005e2794 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ - 5403: 00603710 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ - 5404: 00577480 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ + 5402: 005e2784 148 FUNC GLOBAL DEFAULT 12 qio_channel_readv_all │ │ │ │ + 5403: 00603700 8 FUNC GLOBAL DEFAULT 12 nbd_client_owner │ │ │ │ + 5404: 00577470 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_be_mmu │ │ │ │ 5405: 004cf0d4 524 FUNC GLOBAL DEFAULT 12 replay_add_event │ │ │ │ - 5406: 00808ae0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ + 5406: 00808ad0 4 OBJECT GLOBAL DEFAULT 14 _IO_stdin_used │ │ │ │ 5407: 00ade3e8 28 OBJECT GLOBAL DEFAULT 25 monitor_lock │ │ │ │ - 5408: 006f4d78 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ + 5408: 006f4d68 92 FUNC GLOBAL DEFAULT 12 qapi_free_numberList │ │ │ │ 5409: 00adedee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_UNKNOWN_DSTATE │ │ │ │ 5410: 00adea1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_FULL_DSTATE │ │ │ │ - 5411: 007c94a0 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ + 5411: 007c9490 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_and │ │ │ │ 5412: 00aded02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KBD_RESET_DSTATE │ │ │ │ 5413: 00adfae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_DSTATE │ │ │ │ 5414: 00a1793c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_be │ │ │ │ 5415: 00ae0970 4 OBJECT GLOBAL DEFAULT 25 error_guest_name │ │ │ │ 5416: 004b4554 320 FUNC GLOBAL DEFAULT 12 net_init_clients │ │ │ │ 5417: 00ade8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_OVERRUN_DSTATE │ │ │ │ 5418: 003fe928 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_id │ │ │ │ 5419: 00aacc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RAISE_IRQ_EVENT │ │ │ │ 5420: 00ab4fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_EVENT │ │ │ │ 5421: 0021c7c0 240 FUNC GLOBAL DEFAULT 12 float16_to_uint32_round_to_zero │ │ │ │ 5422: 00a20008 132 OBJECT GLOBAL DEFAULT 24 helper_info_stod │ │ │ │ 5423: 00ab0588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_EVENT │ │ │ │ - 5424: 00501f44 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ + 5424: 00501f38 2520 FUNC GLOBAL DEFAULT 12 vfio_get_dirty_bitmap │ │ │ │ 5425: 00996698 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_bus │ │ │ │ 5426: 00ab66b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_NOT_DIRTY_EVENT │ │ │ │ - 5427: 0060c24c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ + 5427: 0060c23c 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_internal_sync │ │ │ │ 5428: 00ade9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_READ_DSTATE │ │ │ │ 5429: 00aa87a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_LOG_EVENT │ │ │ │ 5430: 001edb04 356 FUNC GLOBAL DEFAULT 12 plugin_disas │ │ │ │ 5431: 00a11744 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr64v │ │ │ │ 5432: 00aaa30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPI_EVENT │ │ │ │ 5433: 00adfeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_ATTACH_DSTATE │ │ │ │ 5434: 00adee1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_BADREAD_DSTATE │ │ │ │ 5435: 00adf2dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_FINISHED_DSTATE │ │ │ │ - 5436: 005c5308 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ + 5436: 005c52f8 208 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ool │ │ │ │ 5437: 00ab0b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_UNHANDLED_COMMAND_EVENT │ │ │ │ 5438: 00aa5260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 5439: 002ed60c 488 FUNC GLOBAL DEFAULT 12 ide_bus_reset │ │ │ │ 5440: 00aa8348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_WRITE_EVENT │ │ │ │ 5441: 00ab163c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EXT_CSD_UPDATE_EVENT │ │ │ │ - 5442: 005b58cc 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ + 5442: 005b58bc 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotr_i64 │ │ │ │ 5443: 003ba53c 116 FUNC GLOBAL DEFAULT 12 usb_ep_init │ │ │ │ 5444: 004d1f54 316 FUNC GLOBAL DEFAULT 12 replay_reverse_step │ │ │ │ 5445: 002a363c 244 FUNC GLOBAL DEFAULT 12 qdev_hotplug_allowed │ │ │ │ - 5446: 0071ac64 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ + 5446: 0071ac54 192 FUNC GLOBAL DEFAULT 12 visit_type_PreallocMode │ │ │ │ 5447: 00ab0928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_EVENT │ │ │ │ 5448: 00ab423c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_FLR_EVENT │ │ │ │ 5449: 00aa68b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_EVENT │ │ │ │ 5450: 00aa5400 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_ONE_ITERATION_EVENT │ │ │ │ 5451: 00442158 356 FUNC GLOBAL DEFAULT 12 memory_mapping_filter │ │ │ │ 5452: 00ade512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXTRA_INFO_DSTATE │ │ │ │ 5453: 00adef9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_WRITE_DSTATE │ │ │ │ 5454: 00adebfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_DSTATE │ │ │ │ 5455: 00adf65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_DSTATE │ │ │ │ - 5456: 007bdf88 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ - 5457: 00626ca4 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ + 5456: 007bdf78 16 FUNC GLOBAL DEFAULT 12 aio_poll_disabled │ │ │ │ + 5457: 00626c94 384 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_sleep │ │ │ │ 5458: 003646d4 168 FUNC GLOBAL DEFAULT 12 pcie_aer_root_reset │ │ │ │ 5459: 00469838 164 FUNC GLOBAL DEFAULT 12 cpu_throttle_stop │ │ │ │ 5460: 00ab9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_RX_FILTER_EVENT │ │ │ │ 5461: 00ab7528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_CURSOR_EVENT │ │ │ │ - 5462: 00701144 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ + 5462: 00701134 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2 │ │ │ │ 5463: 00adf9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_RESPONSE_PENDING_DSTATE │ │ │ │ 5464: 00ade81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_DSTATE │ │ │ │ 5465: 00aac3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_CPU_RESET_EVENT │ │ │ │ 5466: 00aa93c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_EVENT │ │ │ │ 5467: 00a9e8b4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_add_drv │ │ │ │ 5468: 004a56cc 152 FUNC GLOBAL DEFAULT 12 hmp_info_mtree │ │ │ │ - 5469: 0059dbc8 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ + 5469: 0059dbb8 200 FUNC GLOBAL DEFAULT 12 tcg_nb_tbs │ │ │ │ 5470: 00ab8c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_RESUME_EVENT │ │ │ │ 5471: 00aa6e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_DREG_EVENT │ │ │ │ 5472: 00284d4c 136 FUNC GLOBAL DEFAULT 12 hda_codec_xfer │ │ │ │ 5473: 00aa8148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_EVENT │ │ │ │ 5474: 002215a0 248 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16 │ │ │ │ - 5475: 007fb548 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ + 5475: 007fb538 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstance │ │ │ │ 5476: 00aacbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_READ_EVENT │ │ │ │ 5477: 00ab887c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_EVENT │ │ │ │ - 5478: 007cc564 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ - 5479: 00773538 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ + 5478: 007cc554 252 FUNC GLOBAL DEFAULT 12 warn_report_once_cond │ │ │ │ + 5479: 00773528 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties │ │ │ │ 5480: 00aa92d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_WRITE_UNIMPL_EVENT │ │ │ │ - 5481: 00744588 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ + 5481: 00744578 280 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties_members │ │ │ │ 5482: 00ab5d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_LOOP_EVENT │ │ │ │ 5483: 00ab3464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_TOO_MANY_PENDING_EVENT │ │ │ │ - 5484: 007a1078 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ - 5485: 005f86d4 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ - 5486: 007017a0 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ + 5484: 007a1068 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadType │ │ │ │ + 5485: 005f86c4 224 FUNC GLOBAL DEFAULT 12 qauthz_list_file_new │ │ │ │ + 5486: 00701790 964 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo_members │ │ │ │ 5487: 00ab0148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_WRITE_DATA_EVENT │ │ │ │ 5488: 00ae0d2e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_replay_c │ │ │ │ - 5489: 005a0f5c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ + 5489: 005a0f4c 300 FUNC GLOBAL DEFAULT 12 tcg_register_thread │ │ │ │ 5490: 00ab0188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_EVENT │ │ │ │ - 5491: 006eebd4 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ + 5491: 006eebc4 196 FUNC GLOBAL DEFAULT 12 qmp_chardev_open_file_source │ │ │ │ 5492: 00ae0094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_DSTATE │ │ │ │ - 5493: 00714684 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ + 5493: 00714674 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay │ │ │ │ 5494: 00aaa4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADWRITE_EVENT │ │ │ │ 5495: 00adf758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_CMD_RESP_DSTATE │ │ │ │ 5496: 002e6bf4 200 FUNC GLOBAL DEFAULT 12 ide_bus_create_drive │ │ │ │ - 5497: 0070fcc8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ + 5497: 0070fcb8 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny_members │ │ │ │ 5498: 00aae32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_APROM_WRITEB_EVENT │ │ │ │ 5499: 00aad39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_WRITE_EVENT │ │ │ │ 5500: 00ab31f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_ATTACH_EVENT │ │ │ │ - 5501: 007448e8 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ + 5501: 007448d8 328 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper │ │ │ │ 5502: 00adf2b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DESC_DSTATE │ │ │ │ 5503: 00aae9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_EVENT │ │ │ │ 5504: 00a15ad0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchw_le │ │ │ │ 5505: 00ab5c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_EVENT │ │ │ │ 5506: 00adf65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_DSTATE │ │ │ │ 5507: 00ab3f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_IOMMU_EVENT │ │ │ │ 5508: 00adef84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_WRITE_DSTATE │ │ │ │ @@ -5516,942 +5516,942 @@ │ │ │ │ 5512: 00aa95b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CTRL_WRITE_EVENT │ │ │ │ 5513: 00aded34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_FLUSH_DSTATE │ │ │ │ 5514: 00aad6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICR_EVENT │ │ │ │ 5515: 00ae06a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_IOTHREADS_DSTATE │ │ │ │ 5516: 00ade5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_DSTATE │ │ │ │ 5517: 00aded94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SYNC_DSTATE │ │ │ │ 5518: 00aa9038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_RW_BUF_EVENT │ │ │ │ - 5519: 0073195c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ + 5519: 0073194c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev_backends │ │ │ │ 5520: 00adf256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_NORXD_DSTATE │ │ │ │ 5521: 00a15398 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mov │ │ │ │ 5522: 00aa7434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_READ_EVENT │ │ │ │ 5523: 00adebc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_DSTATE │ │ │ │ 5524: 00adeda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_DSTATE │ │ │ │ 5525: 00a13214 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs8 │ │ │ │ 5526: 00ab5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_EVENT │ │ │ │ 5527: 00aa9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_EVENT │ │ │ │ 5528: 00aa5f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SOCKET_EVENT │ │ │ │ 5529: 00ae06ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_ADD_DSTATE │ │ │ │ 5530: 00ab7f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EJECT_EVENT │ │ │ │ - 5531: 005601f0 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ - 5532: 005429cc 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ + 5531: 005601e0 4 FUNC GLOBAL DEFAULT 12 migration_reset_vfio_bytes_transferred │ │ │ │ + 5532: 005429c0 104 FUNC GLOBAL DEFAULT 12 memory_region_rom_device_set_romd │ │ │ │ 5533: 00ab6914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_EVENT │ │ │ │ 5534: 004d1e8c 200 FUNC GLOBAL DEFAULT 12 hmp_replay_seek │ │ │ │ - 5535: 006e141c 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ - 5536: 00745668 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ - 5537: 00742308 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ - 5538: 007e26bc 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ + 5535: 006e140c 212 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_open │ │ │ │ + 5536: 00745658 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfo │ │ │ │ + 5537: 007422f8 244 FUNC GLOBAL DEFAULT 12 visit_type_JobInfoList │ │ │ │ + 5538: 007e26ac 80 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_init │ │ │ │ 5539: 00ab158c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDHCI_WRITE_EVENT │ │ │ │ 5540: 00aaf088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_AQATTR_EVENT │ │ │ │ 5541: 00437bc4 304 FUNC GLOBAL DEFAULT 12 hmp_commit │ │ │ │ - 5542: 007b242c 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ + 5542: 007b241c 92 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new_qmp │ │ │ │ 5543: 00468bf4 80 FUNC GLOBAL DEFAULT 12 cpr_state_close │ │ │ │ 5544: 002322bc 64 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_postfork │ │ │ │ 5545: 00ade8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_STOPPED_DSTATE │ │ │ │ - 5546: 00770c5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ + 5546: 00770c4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngProperties │ │ │ │ 5547: 00adf20a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_READ_DSTATE │ │ │ │ 5548: 00adff92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_RESET_DSTATE │ │ │ │ 5549: 00ab0178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_EVENT │ │ │ │ 5550: 00ab7958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_MAP_EVENT │ │ │ │ - 5551: 00647a68 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ - 5552: 0055445c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ + 5551: 00647a58 160 FUNC GLOBAL DEFAULT 12 blk_get_flags │ │ │ │ + 5552: 0055444c 100 FUNC GLOBAL DEFAULT 12 address_space_stw_be_cached_slow │ │ │ │ 5553: 00ab85fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_EVENT │ │ │ │ - 5554: 00625238 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ + 5554: 00625228 856 FUNC GLOBAL DEFAULT 12 bdrv_drop_intermediate │ │ │ │ 5555: 00aa6660 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_SET_DATA_EVENT │ │ │ │ 5556: 003532b0 540 FUNC GLOBAL DEFAULT 12 pci_bar_address │ │ │ │ 5557: 004a31fc 520 FUNC GLOBAL DEFAULT 12 qmp_getfd │ │ │ │ - 5558: 0057259c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ - 5559: 00708d1c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ - 5560: 005d5540 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ + 5558: 0057258c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data_ra │ │ │ │ + 5559: 00708d0c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapSha256_members │ │ │ │ + 5560: 005d5530 388 FUNC GLOBAL DEFAULT 12 qemu_put_be16 │ │ │ │ 5561: 00ab6fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_MAP_WAIT_EVENT │ │ │ │ - 5562: 00622ee8 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ + 5562: 00622ed8 596 FUNC GLOBAL DEFAULT 12 bdrv_open_blockdev_ref │ │ │ │ 5563: 00ae0c6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT64_DSTATE │ │ │ │ 5564: 00aab7e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSINFO_READ_EVENT │ │ │ │ - 5565: 0051853c 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ + 5565: 00518530 32 FUNC GLOBAL DEFAULT 12 virtio_queue_ready │ │ │ │ 5566: 003516dc 132 FUNC GLOBAL DEFAULT 12 pci_bus_add_fw_cfg_extra_pci_roots │ │ │ │ 5567: 0024dd5c 80 FUNC GLOBAL DEFAULT 12 vnc_client_io_error │ │ │ │ 5568: 00adf8be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_READL_DSTATE │ │ │ │ 5569: 00ab190c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_WRITE_EVENT │ │ │ │ 5570: 00adfb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_WRITE_DSTATE │ │ │ │ 5571: 00aaf5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IO_CMD_EVENT │ │ │ │ - 5572: 005d59c4 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ + 5572: 005d59b4 200 FUNC GLOBAL DEFAULT 12 qemu_put_counted_string │ │ │ │ 5573: 00ab2c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_GLOBAL_IRQ_EVENT │ │ │ │ 5574: 0047fa8c 80 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_round │ │ │ │ 5575: 004d0688 124 FUNC GLOBAL DEFAULT 12 replay_char_read_all_save_buf │ │ │ │ - 5576: 005ca080 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ + 5576: 005ca070 156 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i32 │ │ │ │ 5577: 00ab78b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_FORMAT_EVENT │ │ │ │ 5578: 00ae021e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_DSTATE │ │ │ │ - 5579: 005cc03c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ + 5579: 005cc02c 20 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_vec │ │ │ │ 5580: 00aaac5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_READL_EVENT │ │ │ │ 5581: 00adebc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VERIFY_RECT_SURFACE_BOUND_EXCEEDED_DSTATE │ │ │ │ - 5582: 007edc20 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ + 5582: 007edc10 8 FUNC GLOBAL DEFAULT 12 iova_tree_find │ │ │ │ 5583: 00ade8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_LOST_INTERRUPT_DSTATE │ │ │ │ - 5584: 00770418 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ + 5584: 00770408 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetfilterProperties │ │ │ │ 5585: 00ab0d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_MSG_RING_PUT_EVENT │ │ │ │ - 5586: 00611810 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ + 5586: 00611800 512 FUNC GLOBAL DEFAULT 12 qmp_job_finalize │ │ │ │ 5587: 00ab6334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_EVENT │ │ │ │ 5588: 00adea08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_SET_PARAMS_DSTATE │ │ │ │ 5589: 00aa8398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_BLOCK_MOVE_EVENT │ │ │ │ 5590: 00ab4a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_TO_TARGET_EVENT │ │ │ │ - 5591: 004fa788 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ + 5591: 004fa77c 152 FUNC GLOBAL DEFAULT 12 virtio_net_set_netclient_name │ │ │ │ 5592: 002713e8 188 FUNC GLOBAL DEFAULT 12 pdu_free │ │ │ │ 5593: 00adf24e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_DSTATE │ │ │ │ 5594: 00a9e8fc 12 OBJECT GLOBAL DEFAULT 24 internal_snapshot_drv │ │ │ │ 5595: 004b2474 32 FUNC GLOBAL DEFAULT 12 qemu_purge_queued_packets │ │ │ │ 5596: 00aa4b00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FINDEJECTABLEOPTICALMEDIA_EVENT │ │ │ │ 5597: 00aa595c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_EVENT │ │ │ │ 5598: 00ab63f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_FILL_EVENT │ │ │ │ 5599: 00adf586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_DSTATE │ │ │ │ 5600: 00adfe8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_DSTATE │ │ │ │ 5601: 00241010 168 FUNC GLOBAL DEFAULT 12 qmp_change_vnc_password │ │ │ │ 5602: 00aa44c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_EVENT │ │ │ │ 5603: 00aa8c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_NACK_EVENT │ │ │ │ 5604: 00adf91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 5605: 00730664 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ + 5605: 00730654 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper │ │ │ │ 5606: 00adf8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_READL_DSTATE │ │ │ │ 5607: 00222b90 384 FUNC GLOBAL DEFAULT 12 float64_compare │ │ │ │ 5608: 00adfdda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_DSTATE │ │ │ │ - 5609: 00791fc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ + 5609: 00791fb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfo │ │ │ │ 5610: 003b6a8c 152 FUNC GLOBAL DEFAULT 12 usb_device_ep_stopped │ │ │ │ 5611: 00adf472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_DSTATE │ │ │ │ - 5612: 00757cc4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ + 5612: 00757cb4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias │ │ │ │ 5613: 00aadf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ 5614: 004818c4 36 FUNC GLOBAL DEFAULT 12 migrate_zero_page_detection │ │ │ │ - 5615: 00789118 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ - 5616: 007c4380 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ + 5615: 00789108 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio │ │ │ │ + 5616: 007c4370 180 FUNC GLOBAL DEFAULT 12 qemu_sem_wait │ │ │ │ 5617: 00aac130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_VCR_EVENT │ │ │ │ 5618: 0023edc4 128 FUNC GLOBAL DEFAULT 12 qemu_default_pixman_format │ │ │ │ - 5619: 007c1cd4 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ + 5619: 007c1cc4 1916 FUNC GLOBAL DEFAULT 12 qemu_prealloc_mem │ │ │ │ 5620: 00ade4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_RLE_DSTATE │ │ │ │ 5621: 004367f4 260 FUNC GLOBAL DEFAULT 12 qmp_blockdev_insert_medium │ │ │ │ 5622: 00adf3b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_DSTATE │ │ │ │ - 5623: 005f59dc 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ + 5623: 005f59cc 16 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_free │ │ │ │ 5624: 00ab4994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SYSTEM_RESET_EVENT │ │ │ │ 5625: 00ab3434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_EVENT │ │ │ │ 5626: 00aa5180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_REQ_EVENT │ │ │ │ 5627: 00ab25a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ADD_CHILD_EVENT │ │ │ │ 5628: 00adea84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_DSTATE │ │ │ │ 5629: 00aa87d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_OVERFLOW_EVENT │ │ │ │ 5630: 00adeb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_DSTATE │ │ │ │ 5631: 00adfaf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_DSTATE │ │ │ │ - 5632: 0076f438 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ + 5632: 0076f428 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_netdev_del │ │ │ │ 5633: 009e8780 24 OBJECT GLOBAL DEFAULT 21 blk_exp_nbd │ │ │ │ 5634: 00adf74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_EVENT_DSTATE │ │ │ │ 5635: 0027d530 316 FUNC GLOBAL DEFAULT 12 v9fs_co_lsetxattr │ │ │ │ 5636: 00adf12c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR0_DSTATE │ │ │ │ - 5637: 005d56c4 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ + 5637: 005d56b4 184 FUNC GLOBAL DEFAULT 12 qemu_put_be32 │ │ │ │ 5638: 00231544 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_exit_hook │ │ │ │ - 5639: 007affbc 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ + 5639: 007affac 312 FUNC GLOBAL DEFAULT 12 qobject_output_visitor_new │ │ │ │ 5640: 00ab24a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_COMPLETE_EVENT │ │ │ │ - 5641: 0063b3cc 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ + 5641: 0063b3bc 136 FUNC GLOBAL DEFAULT 12 pr_manager_is_connected │ │ │ │ 5642: 00ab2494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_EMULATED_EVENT │ │ │ │ 5643: 0024bdf8 428 FUNC GLOBAL DEFAULT 12 vnc_display_reload_certs │ │ │ │ - 5644: 005ac24c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ - 5645: 005ea3b8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ + 5644: 005ac23c 188 FUNC GLOBAL DEFAULT 12 tcg_emit_op │ │ │ │ + 5645: 005ea3a8 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_encrypt_helper │ │ │ │ 5646: 00a1817c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgw_le │ │ │ │ 5647: 00ae041c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_DSTATE │ │ │ │ 5648: 009ea708 12 OBJECT GLOBAL DEFAULT 21 QCryptoTLSCredsEndpoint_lookup │ │ │ │ 5649: 00424540 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_out │ │ │ │ - 5650: 007eb09c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ + 5650: 007eb08c 664 FUNC GLOBAL DEFAULT 12 hbitmap_next_zero │ │ │ │ 5651: 004807d0 36 FUNC GLOBAL DEFAULT 12 migrate_background_snapshot │ │ │ │ 5652: 00adf970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_WRITE_DSTATE │ │ │ │ 5653: 00adf2ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_DSTATE │ │ │ │ - 5654: 0066a69c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ + 5654: 0066a68c 8 FUNC GLOBAL DEFAULT 12 progress_init │ │ │ │ 5655: 00a0b12c 12 OBJECT GLOBAL DEFAULT 21 fdmon_poll_ops │ │ │ │ 5656: 00ab0248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_RESP_EVENT │ │ │ │ - 5657: 007978f0 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ - 5658: 0058b6e4 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ - 5659: 006ffb18 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ + 5657: 007978e0 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper │ │ │ │ + 5658: 0058b6d4 328 FUNC GLOBAL DEFAULT 12 object_property_get_bool │ │ │ │ + 5659: 006ffb08 740 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck_members │ │ │ │ 5660: 004df5f4 28 FUNC GLOBAL DEFAULT 12 helper_float_sub_d │ │ │ │ - 5661: 006288f0 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ - 5662: 007054ac 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ + 5661: 006288e0 124 FUNC GLOBAL DEFAULT 12 job_is_paused │ │ │ │ + 5662: 0070549c 160 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfo_members │ │ │ │ 5663: 003f7508 196 FUNC GLOBAL DEFAULT 12 vfio_container_query_dirty_bitmap │ │ │ │ - 5664: 00560e04 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ + 5664: 00560df4 108 FUNC GLOBAL DEFAULT 12 monitor_set_cpu │ │ │ │ 5665: 004d0114 152 FUNC GLOBAL DEFAULT 12 replay_register_char_driver │ │ │ │ - 5666: 00965c40 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ + 5666: 00965c30 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_LEN │ │ │ │ 5667: 00ade66c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_ROOT_ATTACH_DSTATE │ │ │ │ - 5668: 0054ad90 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ + 5668: 0054ad80 100 FUNC GLOBAL DEFAULT 12 tcg_iommu_free_notifier_list │ │ │ │ 5669: 004c22c0 256 FUNC GLOBAL DEFAULT 12 hmp_info_usernet │ │ │ │ - 5670: 0052c9ac 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ - 5671: 00722fa0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ - 5672: 006459ac 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ + 5670: 0052c9a0 68 FUNC GLOBAL DEFAULT 12 vhost_svq_driver_area_size │ │ │ │ + 5671: 00722f90 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_cancel │ │ │ │ + 5672: 0064599c 4 FUNC GLOBAL DEFAULT 12 blk_aio_cancel_async │ │ │ │ 5673: 00aab740 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_WRITE_EVENT │ │ │ │ 5674: 00a16a48 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchw_le │ │ │ │ 5675: 004df610 20 FUNC GLOBAL DEFAULT 12 helper_float_sub_s │ │ │ │ 5676: 00aadf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_READ_PARAMS_EVENT │ │ │ │ 5677: 00aba198 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_trylock_func │ │ │ │ 5678: 00adf31a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_SET_IAM_DSTATE │ │ │ │ 5679: 00ab2964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_STRING_EVENT │ │ │ │ - 5680: 007503d0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ + 5680: 007503c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_kvm │ │ │ │ 5681: 00235284 16 FUNC GLOBAL DEFAULT 12 qemu_console_set_window_id │ │ │ │ - 5682: 005c4554 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ - 5683: 006ddcc0 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ + 5682: 005c4544 288 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar16i_i64 │ │ │ │ + 5683: 006ddcb0 528 FUNC GLOBAL DEFAULT 12 blk_lock_medium │ │ │ │ 5684: 00ad5d50 4 OBJECT GLOBAL DEFAULT 25 kvm_state │ │ │ │ 5685: 00ab1c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_SCSI_CMD_EVENT │ │ │ │ 5686: 0022db74 184 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub8 │ │ │ │ - 5687: 00714b18 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ - 5688: 005d40b0 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ + 5687: 00714b08 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify │ │ │ │ + 5688: 005d40a0 88 FUNC GLOBAL DEFAULT 12 qemu_file_set_error_obj │ │ │ │ 5689: 00aa9e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_PENDING_EVENT │ │ │ │ - 5690: 0073a5a0 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ - 5691: 0054c244 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ + 5690: 0073a590 304 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties_members │ │ │ │ + 5691: 0054c234 4 FUNC GLOBAL DEFAULT 12 qemu_flush_coalesced_mmio_buffer │ │ │ │ 5692: 00adf57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ZONE_STATE_TRANSITION_DSTATE │ │ │ │ - 5693: 00769ccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ + 5693: 00769cbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevDgramOptions │ │ │ │ 5694: 00aa54b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_LOCK_MEDIUM_EVENT │ │ │ │ 5695: 0043c6a0 12 FUNC GLOBAL DEFAULT 12 vm_shutdown │ │ │ │ 5696: 009ead04 12 OBJECT GLOBAL DEFAULT 21 RxState_lookup │ │ │ │ 5697: 00adea60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_READ_DSTATE │ │ │ │ 5698: 00ab0cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_NOT_FOUND_EVENT │ │ │ │ 5699: 00ae02d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_REL_MOTION_DSTATE │ │ │ │ 5700: 00aaa44c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SET_IRQ_EVENT │ │ │ │ 5701: 00aad3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_READ_EVENT │ │ │ │ - 5702: 0060c3c4 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ + 5702: 0060c3b4 452 FUNC GLOBAL DEFAULT 12 qmp_block_resize │ │ │ │ 5703: 002378e8 552 FUNC GLOBAL DEFAULT 12 qemu_console_get_label │ │ │ │ 5704: 003fea08 204 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_bad_features │ │ │ │ 5705: 00ade712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_START_DSTATE │ │ │ │ 5706: 004d1a94 116 FUNC GLOBAL DEFAULT 12 qmp_query_replay │ │ │ │ 5707: 004482cc 120 FUNC GLOBAL DEFAULT 12 qtest_set_command_cb │ │ │ │ - 5708: 00541c98 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ - 5709: 006ebd3c 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ + 5708: 00541c8c 204 FUNC GLOBAL DEFAULT 12 memory_region_set_ram_discard_manager │ │ │ │ + 5709: 006ebd2c 136 FUNC GLOBAL DEFAULT 12 qemu_chr_be_event │ │ │ │ 5710: 00ab63d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_ERROR_EVENT │ │ │ │ - 5711: 005ca11c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ + 5711: 005ca10c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sari │ │ │ │ 5712: 00aba928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_EVENT │ │ │ │ 5713: 00adf708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_DSTATE │ │ │ │ 5714: 0044ab4c 20 FUNC GLOBAL DEFAULT 12 qemu_add_exit_notifier │ │ │ │ 5715: 00aaa97c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ENABLE_IRQ_EVENT │ │ │ │ 5716: 00ae06b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_DEL_DSTATE │ │ │ │ 5717: 00217e80 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_scalbn │ │ │ │ 5718: 00adebda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_WRITE_DSTATE │ │ │ │ - 5719: 0073db6c 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ + 5719: 0073db5c 28 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability_members │ │ │ │ 5720: 00ade95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_DSTATE │ │ │ │ 5721: 00226864 324 FUNC GLOBAL DEFAULT 12 propagateFloatx80NaN │ │ │ │ 5722: 00ab5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_RECVREGRES_EVENT │ │ │ │ 5723: 009ea038 12 OBJECT GLOBAL DEFAULT 21 IscsiTransport_lookup │ │ │ │ 5724: 00aaf3c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_EVENT │ │ │ │ 5725: 00ab444c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_DO_USE_EVENT │ │ │ │ - 5726: 0067cf84 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ + 5726: 0067cf74 728 FUNC GLOBAL DEFAULT 12 qcow2_check_bitmaps_refcounts │ │ │ │ 5727: 004839fc 1028 FUNC GLOBAL DEFAULT 12 postcopy_preempt_thread │ │ │ │ 5728: 00aa5290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_RESUME_EVENT │ │ │ │ 5729: 002a6b70 148 FUNC GLOBAL DEFAULT 12 qemu_unregister_resettable │ │ │ │ 5730: 00aa66b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_EVENT │ │ │ │ - 5731: 005ca400 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ + 5731: 005ca3f0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sars │ │ │ │ 5732: 00adf952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_PHY_DSTATE │ │ │ │ 5733: 00a14294 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub8 │ │ │ │ - 5734: 005ca5d4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ + 5734: 005ca5c4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sarv │ │ │ │ 5735: 00ab4914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_MAP_EVENT │ │ │ │ - 5736: 0071adc0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ + 5736: 0071adb0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_set_write_threshold_arg_members │ │ │ │ 5737: 00ae0416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_DSTATE │ │ │ │ 5738: 00aa7708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_EVENT │ │ │ │ - 5739: 0072ef9c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ + 5739: 0072ef8c 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgent │ │ │ │ 5740: 003550e4 64 FUNC GLOBAL DEFAULT 12 get_class_desc │ │ │ │ 5741: 00adff8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_READ_DSTATE │ │ │ │ - 5742: 00659a18 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ - 5743: 00619e74 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ - 5744: 0059d860 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ + 5742: 00659a08 332 FUNC GLOBAL DEFAULT 12 bdrv_co_ioctl │ │ │ │ + 5743: 00619e64 36 FUNC GLOBAL DEFAULT 12 bdrv_can_write_zeroes_with_unmap │ │ │ │ + 5744: 0059d850 184 FUNC GLOBAL DEFAULT 12 tcg_tb_insert │ │ │ │ 5745: 002a83b8 4 FUNC GLOBAL DEFAULT 12 cxl_fmws_link_targets │ │ │ │ - 5746: 0079961c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ + 5746: 0079960c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfo │ │ │ │ 5747: 00ade5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_POSTFILL_DSTATE │ │ │ │ 5748: 00aa6228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OSS_VERSION_EVENT │ │ │ │ 5749: 003aebe4 56 FUNC GLOBAL DEFAULT 12 sdhci_common_unrealize │ │ │ │ 5750: 00ade72a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_EXTENTS_DSTATE │ │ │ │ 5751: 00adefe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_DSTATE │ │ │ │ - 5752: 005d577c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ + 5752: 005d576c 48 FUNC GLOBAL DEFAULT 12 qemu_put_be64 │ │ │ │ 5753: 00adfc82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_CHANGE_DSTATE │ │ │ │ - 5754: 0054dee8 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ + 5754: 0054ded8 164 FUNC GLOBAL DEFAULT 12 qemu_ram_block_host_offset │ │ │ │ 5755: 00adee6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_READ_DSTATE │ │ │ │ - 5756: 00572954 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ + 5756: 00572944 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data_ra │ │ │ │ 5757: 00ab4ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_IOTLB_MISS_EVENT │ │ │ │ 5758: 00ab6cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_EVENT │ │ │ │ - 5759: 00712e40 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ - 5760: 0070840c 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ + 5759: 00712e30 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow_members │ │ │ │ + 5760: 007083fc 324 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror │ │ │ │ 5761: 00adf802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_DSTATE │ │ │ │ 5762: 00ab3b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_EVENT │ │ │ │ 5763: 00adfe78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_RESPONSE_DSTATE │ │ │ │ - 5764: 007c52b8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ + 5764: 007c52a8 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_check │ │ │ │ 5765: 00aa47d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_IS_ALLOWED_EVENT │ │ │ │ 5766: 00ae0c8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_STRUCT_DSTATE │ │ │ │ 5767: 00aa62b8 64 OBJECT GLOBAL DEFAULT 24 backends_trace_events │ │ │ │ - 5768: 00765a50 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ + 5768: 00765a40 320 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo │ │ │ │ 5769: 00aa63a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_SAVING_EVENT │ │ │ │ 5770: 00adf270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_STUFF_DSTATE │ │ │ │ - 5771: 0072f83c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ - 5772: 007bd2c8 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ + 5771: 0072f82c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper_members │ │ │ │ + 5772: 007bd2b8 368 FUNC GLOBAL DEFAULT 12 size_to_str │ │ │ │ 5773: 00aa53e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COMMIT_ONE_ITERATION_EVENT │ │ │ │ 5774: 0046ce88 64 FUNC GLOBAL DEFAULT 12 file_cleanup_outgoing_migration │ │ │ │ 5775: 009eb004 12 OBJECT GLOBAL DEFAULT 21 StatsTarget_lookup │ │ │ │ 5776: 00ae010e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_DSTATE │ │ │ │ - 5777: 0078e058 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ + 5777: 0078e048 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions_members │ │ │ │ 5778: 00aaf74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_SELECT_EVENT │ │ │ │ 5779: 0023cc9c 396 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync_impl │ │ │ │ 5780: 00aa4618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GARBAGE_EVENT │ │ │ │ 5781: 003b91d4 816 FUNC GLOBAL DEFAULT 12 usb_packet_set_state │ │ │ │ 5782: 002a7db0 68 FUNC GLOBAL DEFAULT 12 qdev_add_vm_change_state_handler_full │ │ │ │ 5783: 00ab13a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REPORT_LUNS_EVENT │ │ │ │ 5784: 00ae01bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QLIST_DSTATE │ │ │ │ - 5785: 0076e3e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ + 5785: 0076e3d8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_connected │ │ │ │ 5786: 00ab8fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INJECT_NMI_EVENT │ │ │ │ 5787: 004be100 24 FUNC GLOBAL DEFAULT 12 colo_compare_register_notifier │ │ │ │ 5788: 004cfd48 568 FUNC GLOBAL DEFAULT 12 replay_read_input_event │ │ │ │ 5789: 0029978c 176 FUNC GLOBAL DEFAULT 12 hmp_info_cpus │ │ │ │ 5790: 00ae04fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_STOP_DSTATE │ │ │ │ - 5791: 00501a6c 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ + 5791: 00501a60 72 FUNC GLOBAL DEFAULT 12 vfio_mig_active │ │ │ │ 5792: 00ab5a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_TLS_HANDSHAKE_EVENT │ │ │ │ - 5793: 0077e634 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ + 5793: 0077e624 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBase │ │ │ │ 5794: 00ae00a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_RESOLVE_HOST_TRYING_DSTATE │ │ │ │ 5795: 00adf902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FINISH_DCMD_DSTATE │ │ │ │ 5796: 00aaa4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_EVENT │ │ │ │ 5797: 00ab167c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_WRITE_BLOCK_EVENT │ │ │ │ - 5798: 006e1078 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ + 5798: 006e1068 100 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_driver │ │ │ │ 5799: 00adf51e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_DSTATE │ │ │ │ 5800: 0046e83c 176 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_capabilities │ │ │ │ - 5801: 005af3a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ - 5802: 00727bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ + 5801: 005af390 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i32 │ │ │ │ + 5802: 00727bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportInfo │ │ │ │ 5803: 00ab18cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_EDM_CHANGE_EVENT │ │ │ │ - 5804: 006d5bb0 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ + 5804: 006d5ba0 8 FUNC GLOBAL DEFAULT 12 laio_has_fua │ │ │ │ 5805: 0043a640 184 FUNC GLOBAL DEFAULT 12 check_boot_index │ │ │ │ - 5806: 0062896c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ + 5806: 0062895c 152 FUNC GLOBAL DEFAULT 12 job_is_cancelled │ │ │ │ 5807: 00226694 72 FUNC GLOBAL DEFAULT 12 float16_squash_input_denormal │ │ │ │ - 5808: 006fb1bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ - 5809: 007de578 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ + 5808: 006fb1ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_MapEntry │ │ │ │ + 5809: 007de568 268 FUNC GLOBAL DEFAULT 12 uffd_copy_page │ │ │ │ 5810: 00aa6278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_WROTE_ZERO_EVENT │ │ │ │ 5811: 00203274 148 FUNC GLOBAL DEFAULT 12 floatx80_silence_nan │ │ │ │ 5812: 0026ee10 120 FUNC GLOBAL DEFAULT 12 pt_listxattr │ │ │ │ - 5813: 006e01ec 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ + 5813: 006e01dc 596 FUNC GLOBAL DEFAULT 12 blk_truncate │ │ │ │ 5814: 00adee8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR0_READ_DSTATE │ │ │ │ - 5815: 005b2140 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ + 5815: 005b2130 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i32 │ │ │ │ 5816: 00aabba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_WRITE_EVENT │ │ │ │ 5817: 00ab5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_RAM_EVENT │ │ │ │ 5818: 00ae05d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MEMSAVE_DSTATE │ │ │ │ 5819: 00adea12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_WRITE_DSTATE │ │ │ │ 5820: 00ae010c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_DSTATE │ │ │ │ - 5821: 005e1374 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ + 5821: 005e1364 16 FUNC GLOBAL DEFAULT 12 qio_channel_set_follow_coroutine_ctx │ │ │ │ 5822: 0043e854 80 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_finalize │ │ │ │ 5823: 00ae069e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CONT_DSTATE │ │ │ │ - 5824: 007e6b40 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ + 5824: 007e6b30 68 FUNC GLOBAL DEFAULT 12 inet_netfamily │ │ │ │ 5825: 00a179c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orw_le │ │ │ │ 5826: 00ab8920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QMP_CAPABILITIES_EVENT │ │ │ │ 5827: 00ab7298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_SCANOUT_TEXTURE_EVENT │ │ │ │ 5828: 00adf49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_RLEN_TLEN_DSTATE │ │ │ │ 5829: 0042786c 276 FUNC GLOBAL DEFAULT 12 AUD_set_active_in │ │ │ │ 5830: 00ab97d8 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_net_trace_events_trace_events │ │ │ │ - 5831: 007dbd04 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ + 5831: 007dbcf4 1800 FUNC GLOBAL DEFAULT 12 interval_tree_remove │ │ │ │ 5832: 00ab0418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_EVENT │ │ │ │ 5833: 00241208 184 FUNC GLOBAL DEFAULT 12 qmp_add_client_dbus_display │ │ │ │ 5834: 004b2378 108 FUNC GLOBAL DEFAULT 12 qemu_can_receive_packet │ │ │ │ - 5835: 00937744 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ + 5835: 00937734 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_11_len │ │ │ │ 5836: 00ab2e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_QUEUE_EVENT_EVENT │ │ │ │ 5837: 00aa8588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_EVENT │ │ │ │ 5838: 00adee04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INV_DSTATE │ │ │ │ - 5839: 00797a38 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ + 5839: 00797a28 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper_members │ │ │ │ 5840: 00ab92e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DIRTY_RATE_EVENT │ │ │ │ 5841: 00adf39a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_DSTATE │ │ │ │ 5842: 00aadc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VLAN_EVENT │ │ │ │ - 5843: 00766584 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ + 5843: 00766574 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_name │ │ │ │ 5844: 00aded2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_DSTATE │ │ │ │ 5845: 00456e50 268 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_subnode │ │ │ │ 5846: 002a25c4 1324 FUNC GLOBAL DEFAULT 12 numa_complete_configuration │ │ │ │ 5847: 0042d2b4 172 FUNC GLOBAL DEFAULT 12 chardev_remove_completion │ │ │ │ - 5848: 005544c0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ + 5848: 005544b0 100 FUNC GLOBAL DEFAULT 12 address_space_stq_cached_slow │ │ │ │ 5849: 00ab8a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_EVENT │ │ │ │ 5850: 00adfd9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_FINALIZE_DSTATE │ │ │ │ - 5851: 007d3dfc 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ + 5851: 007d3dec 28 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename │ │ │ │ 5852: 004a5438 284 FUNC GLOBAL DEFAULT 12 hmp_ioport_read │ │ │ │ 5853: 002a2f4c 88 FUNC GLOBAL DEFAULT 12 ram_block_notifier_remove │ │ │ │ 5854: 00aae48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_READ_EVENT │ │ │ │ 5855: 00ab69c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_EVENT │ │ │ │ - 5856: 0073d674 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ + 5856: 0073d664 332 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult_members │ │ │ │ 5857: 00adec8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DSTATE │ │ │ │ 5858: 00adf740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_DSTATE │ │ │ │ - 5859: 0079e428 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ - 5860: 0065147c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ - 5861: 006f1670 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ - 5862: 007c8224 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ - 5863: 007bd1dc 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ + 5859: 0079e418 292 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent_members │ │ │ │ + 5860: 0065146c 184 FUNC GLOBAL DEFAULT 12 block_crypto_create_opts_init │ │ │ │ + 5861: 006f1660 196 FUNC GLOBAL DEFAULT 12 monitor_set_cur │ │ │ │ + 5862: 007c8214 3248 FUNC GLOBAL DEFAULT 12 divu256 │ │ │ │ + 5863: 007bd1cc 116 FUNC GLOBAL DEFAULT 12 si_prefix │ │ │ │ 5864: 0027dd84 144 FUNC GLOBAL DEFAULT 12 pci_register_soundhw │ │ │ │ 5865: 00aab750 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_MHU_READ_EVENT │ │ │ │ 5866: 00aa4788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_REFRESH_EVENT │ │ │ │ 5867: 00adeee8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_READ_DSTATE │ │ │ │ 5868: 00ae0008 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_DSTATE │ │ │ │ 5869: 00aa5130 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_EVENT │ │ │ │ 5870: 00ade760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_DSTATE │ │ │ │ - 5871: 00749d2c 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ + 5871: 00749d1c 316 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFast │ │ │ │ 5872: 00adeafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_READ_DSTATE │ │ │ │ - 5873: 007f1a98 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ - 5874: 0064566c 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ + 5873: 007f1a88 72 FUNC GLOBAL DEFAULT 12 throttle_enabled │ │ │ │ + 5874: 0064565c 112 FUNC GLOBAL DEFAULT 12 blk_aio_pwrite_zeroes │ │ │ │ 5875: 00232278 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_prefork_lock │ │ │ │ 5876: 00ade6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_DSTATE │ │ │ │ 5877: 00aae10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_EVENT │ │ │ │ 5878: 00ab9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_ADD_EVENT │ │ │ │ 5879: 00203104 224 FUNC GLOBAL DEFAULT 12 floatx80_is_quiet_nan │ │ │ │ 5880: 00adec98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_LOWER_DSTATE │ │ │ │ 5881: 00adf714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_DSTATE │ │ │ │ - 5882: 0079978c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ + 5882: 0079977c 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValue │ │ │ │ 5883: 009eb140 12 OBJECT GLOBAL DEFAULT 21 AudioFormat_lookup │ │ │ │ 5884: 0024079c 220 FUNC GLOBAL DEFAULT 12 sendkey_completion │ │ │ │ 5885: 00aa53f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STREAM_START_EVENT │ │ │ │ - 5886: 0079d048 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ + 5886: 0079d038 244 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2List │ │ │ │ 5887: 004310a0 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump16 │ │ │ │ 5888: 00ab50b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_EXPIRED_EVENT │ │ │ │ 5889: 00ab862c 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_export_trace_events_trace_events │ │ │ │ 5890: 00ab88d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMANDS_EVENT │ │ │ │ 5891: 00ae07c0 4 OBJECT GLOBAL DEFAULT 25 use_rt_clock │ │ │ │ 5892: 00adf0d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_DSTATE │ │ │ │ 5893: 004a8b18 1412 FUNC GLOBAL DEFAULT 12 qmp_query_command_line_options │ │ │ │ 5894: 00aa8478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_IO_EVENT │ │ │ │ 5895: 00ade7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_DSTATE │ │ │ │ 5896: 00ab9d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ - 5897: 005ef370 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ - 5898: 007d0a7c 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ + 5897: 005ef360 284 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_new │ │ │ │ + 5898: 007d0a6c 4 FUNC GLOBAL DEFAULT 12 qemu_opts_free │ │ │ │ 5899: 00ab3c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_EVENT │ │ │ │ - 5900: 005afcc0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ - 5901: 007ebfa8 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ + 5900: 005afcb0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i32 │ │ │ │ + 5901: 007ebf98 20 FUNC GLOBAL DEFAULT 12 hbitmap_is_serializable │ │ │ │ 5902: 00ab5714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_FULL_EVENT │ │ │ │ 5903: 00adee5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_READ_DSTATE │ │ │ │ 5904: 00ab6774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_EVENT │ │ │ │ 5905: 00a18b48 132 OBJECT GLOBAL DEFAULT 24 helper_info_shr_i64 │ │ │ │ 5906: 00abbe78 16 OBJECT GLOBAL DEFAULT 25 qemu_uuid │ │ │ │ - 5907: 005d7f5c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ - 5908: 005f546c 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ + 5907: 005d7f4c 636 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_path │ │ │ │ + 5908: 005f545c 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_write │ │ │ │ 5909: 00ae03c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_DSTATE │ │ │ │ 5910: 00aaf1f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_EVENT │ │ │ │ 5911: 00adf734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_TOC_DSTATE │ │ │ │ 5912: 00ab7fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_EVENT │ │ │ │ 5913: 00adfbdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_RESET_DSTATE │ │ │ │ - 5914: 00788e34 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ + 5914: 00788e24 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays_members │ │ │ │ 5915: 00adf4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_UPDATE_LINK_DSTATE │ │ │ │ 5916: 00ade8b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_INFO_DSTATE │ │ │ │ - 5917: 005b2f34 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ + 5917: 005b2f24 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shl_i64 │ │ │ │ 5918: 00aae12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EVENT │ │ │ │ - 5919: 007f4798 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ + 5919: 007f4788 420 FUNC GLOBAL DEFAULT 12 vhost_user_server_stop │ │ │ │ 5920: 00adf024 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_RESET_DSTATE │ │ │ │ 5921: 00aabac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_EVENT │ │ │ │ 5922: 002352f0 136 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_qcode │ │ │ │ 5923: 0020d118 424 FUNC GLOBAL DEFAULT 12 float64r32_muladd │ │ │ │ 5924: 00adf830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SEL_DSTATE │ │ │ │ 5925: 00ae0cfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_AIO_COROUTINE_ENTER_DSTATE │ │ │ │ 5926: 00229500 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup16 │ │ │ │ 5927: 002365ec 36 FUNC GLOBAL DEFAULT 12 dpy_ui_info_supported │ │ │ │ - 5928: 007f8658 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ + 5928: 007f8648 36 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_group │ │ │ │ 5929: 00ae013e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 5930: 00adecce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_RESET_DSTATE │ │ │ │ - 5931: 005b279c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ + 5931: 005b278c 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16s_i64 │ │ │ │ 5932: 00ae00d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_DSTATE │ │ │ │ 5933: 004dfa4c 92 FUNC GLOBAL DEFAULT 12 helper_float_ult_d │ │ │ │ - 5934: 007e4740 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ + 5934: 007e4730 272 FUNC GLOBAL DEFAULT 12 qemu_clock_enable │ │ │ │ 5935: 00adf0e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_READ_DSTATE │ │ │ │ - 5936: 007b4874 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ - 5937: 007351a0 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ + 5936: 007b4864 44 FUNC GLOBAL DEFAULT 12 qdict_first │ │ │ │ + 5937: 00735190 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfoList │ │ │ │ 5938: 004943b4 420 FUNC GLOBAL DEFAULT 12 failover_set_state │ │ │ │ 5939: 00aa5a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_EVENT │ │ │ │ 5940: 00aab320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_EVENT │ │ │ │ 5941: 004784e0 168 FUNC GLOBAL DEFAULT 12 qmp_migrate_cancel │ │ │ │ 5942: 00adeee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_READ_DSTATE │ │ │ │ 5943: 00215ee4 348 FUNC GLOBAL DEFAULT 12 float64_to_float128 │ │ │ │ - 5944: 005a7ee4 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ + 5944: 005a7ed4 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i32 │ │ │ │ 5945: 00adf5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_WRITE_DSTATE │ │ │ │ 5946: 00ae066c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_DSTATE │ │ │ │ - 5947: 006ff540 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ + 5947: 006ff530 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificLUKSWrapper │ │ │ │ 5948: 009e5b40 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit │ │ │ │ 5949: 00adedda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_DSTATE │ │ │ │ 5950: 00ad5d8d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_emit_events_c │ │ │ │ 5951: 00adf070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_DSTATE │ │ │ │ 5952: 004dfaa8 76 FUNC GLOBAL DEFAULT 12 helper_float_ult_s │ │ │ │ 5953: 004310c8 40 FUNC GLOBAL DEFAULT 12 cpu_to_dump32 │ │ │ │ - 5954: 007c476c 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ + 5954: 007c475c 32 FUNC GLOBAL DEFAULT 12 qemu_thread_atexit_add │ │ │ │ 5955: 00ade7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PRE_SAVE_DSTATE │ │ │ │ - 5956: 00757574 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ - 5957: 007209e0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ - 5958: 00579180 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ + 5956: 00757564 192 FUNC GLOBAL DEFAULT 12 visit_type_MigMode │ │ │ │ + 5957: 007209d0 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_remove │ │ │ │ + 5958: 00579170 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_be_mmu │ │ │ │ 5959: 00ae00da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_DSTATE │ │ │ │ - 5960: 006ee334 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ + 5960: 006ee324 312 FUNC GLOBAL DEFAULT 12 qmp_add_client_char │ │ │ │ 5961: 00ade586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_PAGES_DSTATE │ │ │ │ - 5962: 0073cd88 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ + 5962: 0073cd78 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_release_dynamic_capacity │ │ │ │ 5963: 00ae0646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_DSTATE │ │ │ │ 5964: 004cdbe0 260 FUNC GLOBAL DEFAULT 12 replay_put_word │ │ │ │ 5965: 00aa4cc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_EVENT │ │ │ │ 5966: 00995a78 52 OBJECT GLOBAL DEFAULT 21 vmstate_i2c_slave │ │ │ │ 5967: 004d9018 352 FUNC GLOBAL DEFAULT 12 openrisc_cpu_get_phys_page_debug │ │ │ │ 5968: 00ab03c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_EVENT │ │ │ │ 5969: 00ade48f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_tpm_c │ │ │ │ 5970: 00ae044e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 5971: 00adfe82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_DSTATE │ │ │ │ - 5972: 00714cdc 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ + 5972: 00714ccc 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites_members │ │ │ │ 5973: 00ab7a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_SWITCH_EVENT │ │ │ │ 5974: 00ab2694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_NAK_EVENT │ │ │ │ 5975: 0046dcdc 108 FUNC GLOBAL DEFAULT 12 register_global_state │ │ │ │ 5976: 00aacb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_WRITE_STATUS_EVENT │ │ │ │ 5977: 00ae0070 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_LOOP_DSTATE │ │ │ │ 5978: 001ec2cc 72 FUNC GLOBAL DEFAULT 12 async_safe_run_on_cpu │ │ │ │ - 5979: 006fb890 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ - 5980: 006444a8 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ + 5979: 006fb880 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobInfoMirror │ │ │ │ + 5980: 00644498 184 FUNC GLOBAL DEFAULT 12 blk_set_legacy_dinfo │ │ │ │ 5981: 0025ba8c 276 FUNC GLOBAL DEFAULT 12 palette_put │ │ │ │ - 5982: 007e314c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ + 5982: 007e313c 104 FUNC GLOBAL DEFAULT 12 qemu_coroutine_switch │ │ │ │ 5983: 00231e58 160 FUNC GLOBAL DEFAULT 12 qemu_plugin_flush_cb │ │ │ │ - 5984: 006fce20 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ + 5984: 006fce10 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS │ │ │ │ 5985: 00aa51f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_DONE_EVENT │ │ │ │ - 5986: 0076a268 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ + 5986: 0076a258 28 FUNC GLOBAL DEFAULT 12 visit_type_String_members │ │ │ │ 5987: 00228e9c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg16 │ │ │ │ 5988: 00229460 160 FUNC GLOBAL DEFAULT 12 helper_gvec_dup32 │ │ │ │ - 5989: 00770ba4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ + 5989: 00770b94 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiGenericInitiatorProperties │ │ │ │ 5990: 00ab93e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_EVENT │ │ │ │ 5991: 00a12950 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8i │ │ │ │ - 5992: 00746104 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ + 5992: 007460f4 316 FUNC GLOBAL DEFAULT 12 visit_type_CompatProperty │ │ │ │ 5993: 004738ec 120 FUNC GLOBAL DEFAULT 12 migration_fd_process_incoming │ │ │ │ - 5994: 00739148 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ + 5994: 00739138 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockLUKSKeyslotState │ │ │ │ 5995: 004629a4 108 FUNC GLOBAL DEFAULT 12 tpm_backend_get_type │ │ │ │ - 5996: 007651dc 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ - 5997: 007f5ac0 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ - 5998: 0061a41c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ - 5999: 00656fb8 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ + 5996: 007651cc 256 FUNC GLOBAL DEFAULT 12 visit_type_FdsetFdInfo_members │ │ │ │ + 5997: 007f5ab0 4044 FUNC GLOBAL DEFAULT 12 qemu_vfio_open_pci │ │ │ │ + 5998: 0061a40c 16 FUNC GLOBAL DEFAULT 12 bdrv_is_inactive │ │ │ │ + 5999: 00656fa8 328 FUNC GLOBAL DEFAULT 12 bdrv_make_request_serialising │ │ │ │ 6000: 00adfb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SENSE_DSTATE │ │ │ │ 6001: 00adefdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_READ_DSTATE │ │ │ │ - 6002: 005b30c0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ + 6002: 005b30b0 332 FUNC GLOBAL DEFAULT 12 tcg_gen_mul_i64 │ │ │ │ 6003: 00a146b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls8 │ │ │ │ 6004: 00adf7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_DSTATE │ │ │ │ 6005: 00ab0ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_INFO_EVENT │ │ │ │ 6006: 00aae55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_READ_EVENT │ │ │ │ 6007: 00449be4 24 FUNC GLOBAL DEFAULT 12 qemu_shutdown_requested_get │ │ │ │ 6008: 00a12110 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl8v │ │ │ │ - 6009: 00612244 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ - 6010: 005420d4 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ + 6009: 00612234 28 FUNC GLOBAL DEFAULT 12 os_set_daemonize │ │ │ │ + 6010: 005420c8 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_unregister_listener │ │ │ │ 6011: 004dfaf4 84 FUNC GLOBAL DEFAULT 12 helper_float_ule_d │ │ │ │ 6012: 00aa4398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_EVENT │ │ │ │ 6013: 00449f3c 516 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_request │ │ │ │ - 6014: 0061ce0c 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ + 6014: 0061cdfc 96 FUNC GLOBAL DEFAULT 12 bdrv_unref_child │ │ │ │ 6015: 00aaecb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_CQID_EVENT │ │ │ │ - 6016: 0060fdd8 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ + 6016: 0060fdc8 64 FUNC GLOBAL DEFAULT 12 nbd_server_is_running │ │ │ │ 6017: 003bafb0 132 FUNC GLOBAL DEFAULT 12 usb_ep_find_packet_by_id │ │ │ │ 6018: 0031f1bc 400 FUNC GLOBAL DEFAULT 12 can_sja_mem_read │ │ │ │ 6019: 009e58b4 48 OBJECT GLOBAL DEFAULT 21 unassigned_mem_ops │ │ │ │ 6020: 00adf7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_DSTATE │ │ │ │ 6021: 004afd18 160 FUNC GLOBAL DEFAULT 12 netdev_add_completion │ │ │ │ - 6022: 00714fb0 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ + 6022: 00714fa0 936 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkdebug_members │ │ │ │ 6023: 00adf888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_DSTATE │ │ │ │ 6024: 00ae065a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_CANCEL_DSTATE │ │ │ │ 6025: 00ae00b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_DSTATE │ │ │ │ 6026: 00aa5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_EVENT │ │ │ │ 6027: 004dfb48 68 FUNC GLOBAL DEFAULT 12 helper_float_ule_s │ │ │ │ 6028: 00aad80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_PERMANENT_EVENT │ │ │ │ 6029: 00a18f68 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i32 │ │ │ │ 6030: 00adfc58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PACKET_ACTION_DSTATE │ │ │ │ - 6031: 00628b74 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ + 6031: 00628b64 76 FUNC GLOBAL DEFAULT 12 job_is_completed_locked │ │ │ │ 6032: 00ab6ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_EVENT │ │ │ │ 6033: 00ae02ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_DISCARD_DSTATE │ │ │ │ 6034: 00adf156 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_READ_DSTATE │ │ │ │ 6035: 0025bc8c 132 FUNC GLOBAL DEFAULT 12 palette_color │ │ │ │ 6036: 00ab3e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_EXIT_EVENT │ │ │ │ 6037: 0031c45c 508 FUNC GLOBAL DEFAULT 12 vhost_net_stop │ │ │ │ 6038: 00aa64e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_UNSPEC_EVENT │ │ │ │ 6039: 00adf618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CMD_SET_DSTATE │ │ │ │ 6040: 00439c58 328 FUNC GLOBAL DEFAULT 12 hmp_change_medium │ │ │ │ 6041: 00ab2f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_COMPLETE_EVENT │ │ │ │ 6042: 00acda0c 4 OBJECT GLOBAL DEFAULT 25 vfio_device_list │ │ │ │ 6043: 00adfe6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_STOP_DSTATE │ │ │ │ - 6044: 005ea4ec 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ - 6045: 0074b248 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ + 6044: 005ea4dc 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt_helper │ │ │ │ + 6045: 0074b238 320 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo │ │ │ │ 6046: 00adfd5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_CLEANUP_DSTATE │ │ │ │ 6047: 0046727c 464 FUNC GLOBAL DEFAULT 12 migration_block_inactivate │ │ │ │ 6048: 003b96f8 240 FUNC GLOBAL DEFAULT 12 usb_packet_setup │ │ │ │ - 6049: 007cb420 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ - 6050: 0070b488 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ + 6049: 007cb410 164 FUNC GLOBAL DEFAULT 12 error_setg_internal │ │ │ │ + 6050: 0070b478 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions_members │ │ │ │ 6051: 00adedc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PENDING_DSTATE │ │ │ │ 6052: 00ade482 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_audio_c │ │ │ │ 6053: 00439ea0 136 FUNC GLOBAL DEFAULT 12 qemu_add_balloon_handler │ │ │ │ - 6054: 007f9400 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ - 6055: 005a8018 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ - 6056: 006465d8 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ + 6054: 007f93f0 712 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_general_media_event_arg_members │ │ │ │ + 6055: 005a8008 616 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_i64 │ │ │ │ + 6056: 006465c8 16 FUNC GLOBAL DEFAULT 12 blk_is_writable │ │ │ │ 6057: 00ae0c8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_STRUCT_DSTATE │ │ │ │ 6058: 00ae02ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_TYPE_DSTATE │ │ │ │ - 6059: 0077f610 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ - 6060: 005888d4 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ + 6059: 0077f600 28 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper_members │ │ │ │ + 6060: 005888c4 160 FUNC GLOBAL DEFAULT 12 object_register_sugar_prop │ │ │ │ 6061: 00adeb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_GR_DSTATE │ │ │ │ 6062: 00aade8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ 6063: 00acdc90 56 OBJECT GLOBAL DEFAULT 25 xbzrle_counters │ │ │ │ 6064: 00ade868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LINK_DSTATE │ │ │ │ 6065: 003622fc 192 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_reset │ │ │ │ 6066: 00228f3c 160 FUNC GLOBAL DEFAULT 12 helper_gvec_neg32 │ │ │ │ 6067: 00adece4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEL_DSTATE │ │ │ │ 6068: 00adf6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_READ_DSTATE │ │ │ │ 6069: 00adf6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_DSTATE │ │ │ │ 6070: 004310f0 60 FUNC GLOBAL DEFAULT 12 cpu_to_dump64 │ │ │ │ - 6071: 005b076c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ + 6071: 005b075c 272 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i32 │ │ │ │ 6072: 00aaf920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_MEM_WRITE_EVENT │ │ │ │ 6073: 00ab9ac0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATUS_EVENT │ │ │ │ - 6074: 00702bb4 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ + 6074: 00702ba4 92 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfo_members │ │ │ │ 6075: 009ea008 12 OBJECT GLOBAL DEFAULT 21 RbdAuthMode_lookup │ │ │ │ 6076: 003bbe60 2404 FUNC GLOBAL DEFAULT 12 usb_desc_get_descriptor │ │ │ │ 6077: 00ae03b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PPM_SAVE_DSTATE │ │ │ │ 6078: 00ab3344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_INIT_TIME_EVENT │ │ │ │ 6079: 00237c78 308 FUNC GLOBAL DEFAULT 12 dpy_gfx_update │ │ │ │ 6080: 00a1a28c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_6_0 │ │ │ │ 6081: 00adec74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_DSTATE │ │ │ │ 6082: 00a1a2ec 32 OBJECT GLOBAL DEFAULT 24 hw_compat_6_1 │ │ │ │ 6083: 00ab8aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 6084: 0046ffec 164 FUNC GLOBAL DEFAULT 12 hmp_x_colo_lost_heartbeat │ │ │ │ 6085: 00a1a30c 16 OBJECT GLOBAL DEFAULT 24 hw_compat_6_2 │ │ │ │ 6086: 00adf196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_DISCONNECT_DSTATE │ │ │ │ - 6087: 005e0cc8 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ + 6087: 005e0cb8 36 FUNC GLOBAL DEFAULT 12 qio_channel_set_feature │ │ │ │ 6088: 003fab80 48 FUNC GLOBAL DEFAULT 12 vfio_migration_exit │ │ │ │ 6089: 00adf990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DEQUEUE_DSTATE │ │ │ │ 6090: 00ab6284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_VM_STOP_EVENT │ │ │ │ - 6091: 0069c6dc 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ + 6091: 0069c6cc 16 FUNC GLOBAL DEFAULT 12 throttle_group_get_name │ │ │ │ 6092: 00aa71b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_CONNECT_EVENT │ │ │ │ - 6093: 0054c63c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ - 6094: 00718e8c 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ + 6093: 0054c62c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_idstr │ │ │ │ + 6094: 00718e7c 592 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVhdx_members │ │ │ │ 6095: 00aaa88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_PMR_WRITE_EVENT │ │ │ │ - 6096: 006986b8 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ + 6096: 006986a8 128 FUNC GLOBAL DEFAULT 12 reqlist_init_req │ │ │ │ 6097: 00ae0560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_DSTATE │ │ │ │ 6098: 0045a4a0 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_used │ │ │ │ 6099: 00aad86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_EVENT │ │ │ │ 6100: 00adfdc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_READ_DSTATE │ │ │ │ 6101: 00ab87bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_REMOVE_EVENT │ │ │ │ 6102: 00ab34c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_READ_ERROR_EVENT │ │ │ │ 6103: 00aacfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RESET_EVENT │ │ │ │ 6104: 0043f734 164 FUNC GLOBAL DEFAULT 12 dirtylimit_set_all │ │ │ │ - 6105: 005827f0 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ + 6105: 005827e0 76 FUNC GLOBAL DEFAULT 12 qdev_unplug_blocked │ │ │ │ 6106: 00ab2b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_CHILD_DETACH_EVENT │ │ │ │ 6107: 00aa5420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_FROM_EVENT │ │ │ │ 6108: 00aba304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT32_EVENT │ │ │ │ 6109: 00adfd40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_STATE_NOTIFIER_DSTATE │ │ │ │ 6110: 00ade4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_DSTATE │ │ │ │ 6111: 00adfdf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_DSTATE │ │ │ │ - 6112: 006fa120 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ + 6112: 006fa110 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_set_io_throttle │ │ │ │ 6113: 00aa61f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_READ_EVENT │ │ │ │ 6114: 002fb308 128 FUNC GLOBAL DEFAULT 12 ne2000_reset │ │ │ │ 6115: 00aaf9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_SET_ALARM_EVENT │ │ │ │ 6116: 0031c08c 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_mask │ │ │ │ 6117: 002293b8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_dup64 │ │ │ │ - 6118: 007d2920 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ + 6118: 007d2910 120 FUNC GLOBAL DEFAULT 12 call_rcu1 │ │ │ │ 6119: 00ad8990 22608 OBJECT GLOBAL DEFAULT 25 tcg_init_ctx │ │ │ │ 6120: 00adfe38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_SETUP_DSTATE │ │ │ │ - 6121: 007f862c 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ + 6121: 007f861c 44 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_pattern │ │ │ │ 6122: 00adfe72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_DONE_DSTATE │ │ │ │ 6123: 00ae008c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_DSTATE │ │ │ │ 6124: 00369c30 2684 FUNC GLOBAL DEFAULT 12 scsi_req_new │ │ │ │ - 6125: 007f9338 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ + 6125: 007f9328 4 FUNC GLOBAL DEFAULT 12 xen_register_framebuffer │ │ │ │ 6126: 00ab40ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR5_PROBE_EVENT │ │ │ │ 6127: 00ade772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_RET_DSTATE │ │ │ │ 6128: 00ab0f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNHANDLED_EVENT │ │ │ │ 6129: 00aab5c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_READ_EVENT │ │ │ │ - 6130: 007bda3c 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ + 6130: 007bda2c 424 FUNC GLOBAL DEFAULT 12 mod_utf8_encode │ │ │ │ 6131: 00ade56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_DSTATE │ │ │ │ 6132: 00ab4ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_STOP_EVENT │ │ │ │ 6133: 00adef86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOSB_WRITE_DSTATE │ │ │ │ - 6134: 005bd14c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ - 6135: 006f7da4 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ - 6136: 005786ec 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ + 6134: 005bd13c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i64_chk │ │ │ │ + 6135: 006f7d94 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_TRAY_MOVED_arg_members │ │ │ │ + 6136: 005786dc 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminl_le_mmu │ │ │ │ 6137: 00430074 680 FUNC GLOBAL DEFAULT 12 qemu_fsdev_add │ │ │ │ 6138: 00ade6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_PARTIAL_DECODE_DSTATE │ │ │ │ 6139: 00adffb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_DSTATE │ │ │ │ 6140: 00adfcd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESET_DSTATE │ │ │ │ - 6141: 00644828 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ + 6141: 00644818 108 FUNC GLOBAL DEFAULT 12 blk_replace_bs │ │ │ │ 6142: 004d58d8 156 FUNC GLOBAL DEFAULT 12 tcg_cpu_exec │ │ │ │ 6143: 00a17ff0 132 OBJECT GLOBAL DEFAULT 24 helper_info_nonatomic_cmpxchgo │ │ │ │ 6144: 00ae0482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 6145: 0027dc20 356 FUNC GLOBAL DEFAULT 12 qmp_query_acpi_ospm_status │ │ │ │ - 6146: 007b31d4 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ - 6147: 0071a498 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ + 6146: 007b31c4 8 FUNC GLOBAL DEFAULT 12 qmp_command_name │ │ │ │ + 6147: 0071a488 452 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IMAGE_CORRUPTED_arg_members │ │ │ │ 6148: 002d9860 472 FUNC GLOBAL DEFAULT 12 vga_common_reset │ │ │ │ 6149: 00480a7c 36 FUNC GLOBAL DEFAULT 12 migrate_zero_copy_send │ │ │ │ 6150: 00adeec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_SET_IRQ_DSTATE │ │ │ │ 6151: 00ab2984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_CONFIG_EVENT │ │ │ │ 6152: 00ae061c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 6153: 00ab0e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_FRAME_EVENT │ │ │ │ 6154: 0034c94c 72 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_map │ │ │ │ - 6155: 0072c060 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ + 6155: 0072c050 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHub │ │ │ │ 6156: 00adeb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_UPDATE_AREA_DONE_DSTATE │ │ │ │ - 6157: 0063ace0 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ + 6157: 0063acd0 492 FUNC GLOBAL DEFAULT 12 scsi_sense_from_errno │ │ │ │ 6158: 00aaaa9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_SET_IRQ_EVENT │ │ │ │ 6159: 00adf512 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_W1C_UNSUPPORTED_DSTATE │ │ │ │ 6160: 00a18d58 132 OBJECT GLOBAL DEFAULT 24 helper_info_rem_i64 │ │ │ │ 6161: 00236688 224 FUNC GLOBAL DEFAULT 12 dpy_set_ui_info │ │ │ │ 6162: 00adf882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_DSTATE │ │ │ │ 6163: 00aae36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_ISR_CHANGE_EVENT │ │ │ │ 6164: 00adf9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_WRITE_DATAPORT_DSTATE │ │ │ │ 6165: 0022c9e8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_lts8 │ │ │ │ 6166: 00adeede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_CLEAR_IRQ_DSTATE │ │ │ │ 6167: 00355500 676 FUNC GLOBAL DEFAULT 12 pci_init_nic_in_slot │ │ │ │ - 6168: 00745218 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ + 6168: 00745208 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatLBOptions │ │ │ │ 6169: 00aa8c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_WRITE_BYTES_EVENT │ │ │ │ - 6170: 00647e98 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ + 6170: 00647e88 272 FUNC GLOBAL DEFAULT 12 blk_remove_aio_context_notifier │ │ │ │ 6171: 00aa6a20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_RETURN_EVENT │ │ │ │ 6172: 00aabd00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_WRITE_EVENT │ │ │ │ - 6173: 00570de0 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ - 6174: 00738250 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ + 6173: 00570dd0 24 FUNC GLOBAL DEFAULT 12 helper_ldul_mmu │ │ │ │ + 6174: 00738240 388 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptions_members │ │ │ │ 6175: 00233b28 640 FUNC GLOBAL DEFAULT 12 qemu_clipboard_check_serial │ │ │ │ - 6176: 00729848 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ + 6176: 00729838 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions │ │ │ │ 6177: 00ade690 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_WRITE_DSTATE │ │ │ │ 6178: 00ade52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SFTP_ERROR_DSTATE │ │ │ │ 6179: 00aaed68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_EVENT │ │ │ │ 6180: 00ab2bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_ERROR_EVENT │ │ │ │ 6181: 00ade7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_WRITE_DSTATE │ │ │ │ - 6182: 0058bbec 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ + 6182: 0058bbdc 200 FUNC GLOBAL DEFAULT 12 object_property_set_default_list │ │ │ │ 6183: 00ade6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_DSTATE │ │ │ │ 6184: 009e9e88 12 OBJECT GLOBAL DEFAULT 21 BlockdevChangeReadOnlyMode_lookup │ │ │ │ 6185: 00ade58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_QUEUE_PAIR_DSTATE │ │ │ │ 6186: 00ab3a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_GETFD_EVENT │ │ │ │ - 6187: 0070bec0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ + 6187: 0070beb0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile │ │ │ │ 6188: 0027a1c4 1364 FUNC GLOBAL DEFAULT 12 v9fs_device_realize_common │ │ │ │ 6189: 00228fdc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_neg64 │ │ │ │ - 6190: 0060fe18 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ + 6190: 0060fe08 56 FUNC GLOBAL DEFAULT 12 nbd_server_max_connections │ │ │ │ 6191: 00ab82cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 6192: 0045a21c 172 FUNC GLOBAL DEFAULT 12 cryptodev_backend_create_session │ │ │ │ - 6193: 005b558c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ + 6193: 005b557c 332 FUNC GLOBAL DEFAULT 12 tcg_gen_clrsb_i64 │ │ │ │ 6194: 00aa9468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_READ_EVENT │ │ │ │ - 6195: 0058ca6c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ + 6195: 0058ca5c 228 FUNC GLOBAL DEFAULT 12 object_class_property_add_link │ │ │ │ 6196: 00ade826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_DSTATE │ │ │ │ 6197: 00adf9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_BLOCK_DSTATE │ │ │ │ - 6198: 007ebb8c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ + 6198: 007ebb7c 940 FUNC GLOBAL DEFAULT 12 hbitmap_reset │ │ │ │ 6199: 0029bbac 8 FUNC GLOBAL DEFAULT 12 qmp_system_reset │ │ │ │ - 6200: 0059d9cc 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ - 6201: 007660a4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ - 6202: 00590c70 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ + 6200: 0059d9bc 252 FUNC GLOBAL DEFAULT 12 tcg_tb_lookup │ │ │ │ + 6201: 00766094 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFU_CLIENT_HANGUP_arg_members │ │ │ │ + 6202: 00590c60 228 FUNC GLOBAL DEFAULT 12 gdb_init_gdbserver_state │ │ │ │ 6203: 00a18284 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_cmpxchgb │ │ │ │ - 6204: 00651534 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ - 6205: 007d0940 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ + 6204: 00651524 184 FUNC GLOBAL DEFAULT 12 block_crypto_amend_opts_init │ │ │ │ + 6205: 007d0930 316 FUNC GLOBAL DEFAULT 12 qemu_opts_foreach │ │ │ │ 6206: 004d2284 176 FUNC GLOBAL DEFAULT 12 replay_gdb_attached │ │ │ │ 6207: 00adff96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_READ_DSTATE │ │ │ │ 6208: 00aaaa0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UPDATE_IRQ_EVENT │ │ │ │ - 6209: 00745a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ + 6209: 007459f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCList │ │ │ │ 6210: 00ae00e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TRANSFERRED_BYTES_DSTATE │ │ │ │ 6211: 004c7828 1068 FUNC GLOBAL DEFAULT 12 tap_open │ │ │ │ 6212: 00ab6624 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_EVENT │ │ │ │ - 6213: 00705bf0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ + 6213: 00705be0 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync │ │ │ │ 6214: 00ab2ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_READ_EVENT │ │ │ │ 6215: 00adf652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_DSTATE │ │ │ │ 6216: 002242d4 916 FUNC GLOBAL DEFAULT 12 bfloat16_sqrt │ │ │ │ - 6217: 007caa28 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ + 6217: 007caa18 188 FUNC GLOBAL DEFAULT 12 fifo8_pop_bufptr │ │ │ │ 6218: 00adee76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_HCR_WRITE_DSTATE │ │ │ │ 6219: 0029b54c 52 FUNC GLOBAL DEFAULT 12 qmp_query_current_machine │ │ │ │ - 6220: 00730b48 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ + 6220: 00730b38 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend_members │ │ │ │ 6221: 00aa8338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_READ_EVENT │ │ │ │ 6222: 00a10dfc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu16 │ │ │ │ - 6223: 007bd8bc 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ + 6223: 007bd8ac 384 FUNC GLOBAL DEFAULT 12 mod_utf8_codepoint │ │ │ │ 6224: 00aa95f8 156 OBJECT GLOBAL DEFAULT 24 hw_input_trace_events │ │ │ │ - 6225: 007fcd1c 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ + 6225: 007fcd0c 80 FUNC GLOBAL DEFAULT 12 json_lexer_init │ │ │ │ 6226: 00aa8258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_UPDATE_MODE_EVENT │ │ │ │ 6227: 00aa4aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_EVENT │ │ │ │ 6228: 00aded64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SOURCES_DSTATE │ │ │ │ - 6229: 0054aaec 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ - 6230: 006e0440 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ - 6231: 005b0940 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ - 6232: 007bac7c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ + 6229: 0054aadc 36 FUNC GLOBAL DEFAULT 12 address_space_dispatch_compact │ │ │ │ + 6230: 006e0430 660 FUNC GLOBAL DEFAULT 12 bdrv_common_block_status_above │ │ │ │ + 6231: 005b0930 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i32 │ │ │ │ + 6232: 007bac6c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rw │ │ │ │ 6233: 00abce68 8 OBJECT GLOBAL DEFAULT 25 total_dirty_pages │ │ │ │ 6234: 00aa6b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_RX_XFER_EVENT │ │ │ │ 6235: 00364d28 8 FUNC GLOBAL DEFAULT 12 pcie_doe_get_write_mbox_ptr │ │ │ │ 6236: 00221a10 8 FUNC GLOBAL DEFAULT 12 float32_minnum │ │ │ │ 6237: 00ab69a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_EVENT │ │ │ │ - 6238: 00733704 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ + 6238: 007336f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StrOrNull │ │ │ │ 6239: 002276c4 252 FUNC GLOBAL DEFAULT 12 floatx80_round │ │ │ │ - 6240: 006e1628 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ + 6240: 006e1618 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers │ │ │ │ 6241: 00adea4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_WRITEL_UNKNOWN_DSTATE │ │ │ │ 6242: 0025ba38 80 FUNC GLOBAL DEFAULT 12 palette_init │ │ │ │ 6243: 00ab9b88 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_transaction_trace_events_trace_events │ │ │ │ - 6244: 0060dd90 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ - 6245: 007c3050 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ + 6244: 0060dd80 560 FUNC GLOBAL DEFAULT 12 qmp_block_job_cancel │ │ │ │ + 6245: 007c3040 92 FUNC GLOBAL DEFAULT 12 qemu_mutex_destroy │ │ │ │ 6246: 0022bae8 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu8 │ │ │ │ - 6247: 0057e75c 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ - 6248: 00578398 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ + 6247: 0057e74c 56 FUNC GLOBAL DEFAULT 12 qbus_set_bus_hotplug_handler │ │ │ │ + 6248: 00578388 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchl_le_mmu │ │ │ │ 6249: 00a16394 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_be │ │ │ │ - 6250: 0072fb24 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ - 6251: 005ee0d8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ + 6250: 0072fb14 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper │ │ │ │ + 6251: 005ee0c8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_bit_str │ │ │ │ 6252: 00aa7154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_REALIZE_EVENT │ │ │ │ 6253: 009eaab0 12 OBJECT GLOBAL DEFAULT 21 DirtyRateStatus_lookup │ │ │ │ - 6254: 0059dfe0 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ - 6255: 007073f0 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ + 6254: 0059dfd0 1516 FUNC GLOBAL DEFAULT 12 tcg_region_init │ │ │ │ + 6255: 007073e0 332 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode_members │ │ │ │ 6256: 00ae0112 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_DSTATE │ │ │ │ 6257: 0022caa8 192 FUNC GLOBAL DEFAULT 12 helper_gvec_les8 │ │ │ │ - 6258: 006e3240 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ + 6258: 006e3230 32 FUNC GLOBAL DEFAULT 12 suspend_mux_open │ │ │ │ 6259: 00ae0356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_REJECT_DSTATE │ │ │ │ 6260: 003f8b90 996 FUNC GLOBAL DEFAULT 12 vfio_migration_set_state │ │ │ │ 6261: 00ae04ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_DSTATE │ │ │ │ 6262: 00364fa0 944 FUNC GLOBAL DEFAULT 12 pcie_doe_write_config │ │ │ │ - 6263: 006fc4c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ + 6263: 006fc4b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsLUKS │ │ │ │ 6264: 00aa8448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_BITBLT_START_EVENT │ │ │ │ 6265: 00ab08b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_EVENT │ │ │ │ 6266: 003f2e28 332 FUNC GLOBAL DEFAULT 12 ccid_card_ccid_detach │ │ │ │ 6267: 00ab28f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_DEVICE_FEATURE_EVENT │ │ │ │ - 6268: 006f63b4 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ - 6269: 006ff7f4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ + 6268: 006f63a4 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListPolicy │ │ │ │ + 6269: 006ff7e4 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper_members │ │ │ │ 6270: 00adf238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RX_STATE_DSTATE │ │ │ │ 6271: 00adef98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_RESET_DSTATE │ │ │ │ 6272: 004a8488 908 FUNC GLOBAL DEFAULT 12 handle_hmp_command │ │ │ │ - 6273: 00769e3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ + 6273: 00769e2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AnnounceParameters │ │ │ │ 6274: 00ab178c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_CAPAREG_EVENT │ │ │ │ 6275: 00aa9d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_READB_EVENT │ │ │ │ 6276: 002267e8 124 FUNC GLOBAL DEFAULT 12 normalizeFloatx80Subnormal │ │ │ │ - 6277: 007de0e0 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ - 6278: 00951bb0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ - 6279: 006fdd38 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ + 6277: 007de0d0 484 FUNC GLOBAL DEFAULT 12 uffd_register_memory │ │ │ │ + 6278: 00951ba0 24 OBJECT GLOBAL DEFAULT 14 nominal_volume │ │ │ │ + 6279: 006fdd28 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsQcow2 │ │ │ │ 6280: 00adf59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CFS_DSTATE │ │ │ │ 6281: 00adea5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RECEIVE_DSTATE │ │ │ │ 6282: 00ae0500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_DSTATE │ │ │ │ 6283: 00aa6398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_CONNECT_EVENT │ │ │ │ 6284: 00ab9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 6285: 0058cce4 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ + 6285: 0058ccd4 300 FUNC GLOBAL DEFAULT 12 object_get_canonical_path │ │ │ │ 6286: 00adeb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_DSTATE │ │ │ │ 6287: 00aa7ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_EVENT │ │ │ │ 6288: 00adf20e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_TX_BD_BUSY_DSTATE │ │ │ │ - 6289: 00589824 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ + 6289: 00589814 12 FUNC GLOBAL DEFAULT 12 object_child_foreach │ │ │ │ 6290: 002214a8 248 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16 │ │ │ │ - 6291: 0077cfc0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ + 6291: 0077cfb0 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend_disk │ │ │ │ 6292: 002dec8c 8 FUNC GLOBAL DEFAULT 12 i2c_start_send_async │ │ │ │ 6293: 00aa5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_ERR_EVENT │ │ │ │ 6294: 00ae053e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 6295: 00a10d78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu32 │ │ │ │ - 6296: 00554bf8 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ + 6296: 00554be8 1096 FUNC GLOBAL DEFAULT 12 ram_block_discard_range │ │ │ │ 6297: 00adf7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_DMA_INTERRUPT_DSTATE │ │ │ │ 6298: 00ab3704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_DETACH_EVENT │ │ │ │ - 6299: 007cbf50 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ - 6300: 0077b894 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ + 6299: 007cbf40 36 FUNC GLOBAL DEFAULT 12 loc_set_none │ │ │ │ + 6300: 0077b884 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GuestPanicInformation_base_members │ │ │ │ 6301: 00ade866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_REMOVE_DSTATE │ │ │ │ 6302: 00aa7898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RO_WRITE_EVENT │ │ │ │ 6303: 00adf71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_DSTATE │ │ │ │ 6304: 00ae011e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_POST_DSTATE │ │ │ │ 6305: 00216f18 424 FUNC GLOBAL DEFAULT 12 bfloat16_round_to_int │ │ │ │ 6306: 00ade86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_DSTATE │ │ │ │ 6307: 0027df54 196 FUNC GLOBAL DEFAULT 12 select_soundhw │ │ │ │ 6308: 00ad5d88 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_c │ │ │ │ 6309: 00adfe54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_DISABLE_DSTATE │ │ │ │ 6310: 00ab9d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CRYPTODEV_EVENT │ │ │ │ 6311: 00adfd2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_SETUP_DSTATE │ │ │ │ - 6312: 00589148 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ + 6312: 00589138 660 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast_assert │ │ │ │ 6313: 003c6ec8 324 FUNC GLOBAL DEFAULT 12 ohci_bus_stop │ │ │ │ - 6314: 004f1500 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ - 6315: 00713744 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ + 6314: 004f14f4 100 FUNC GLOBAL DEFAULT 12 qmp_query_hv_balloon_status_report │ │ │ │ + 6315: 00713734 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum_members │ │ │ │ 6316: 00aa7b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_IRQ_EVENT │ │ │ │ - 6317: 00783750 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ - 6318: 0079ba70 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ + 6317: 00783740 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_get_state │ │ │ │ + 6318: 0079ba60 320 FUNC GLOBAL DEFAULT 12 visit_type_SpiceInfo │ │ │ │ 6319: 00adedcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_PRIO_DSTATE │ │ │ │ - 6320: 00741fb4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ + 6320: 00741fa4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_dismiss_arg_members │ │ │ │ 6321: 00ab2a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_READ_EVENT │ │ │ │ - 6322: 005f7afc 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ - 6323: 00784114 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ + 6322: 005f7aec 168 FUNC GLOBAL DEFAULT 12 qauthz_list_delete_rule │ │ │ │ + 6323: 00784104 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapWrapper │ │ │ │ 6324: 0024e7e0 164 FUNC GLOBAL DEFAULT 12 vnc_write_u8 │ │ │ │ - 6325: 0065403c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ + 6325: 0065402c 164 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdlock_main_loop │ │ │ │ 6326: 00aa81c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_BITS_PPI_EVENT │ │ │ │ 6327: 00ae0190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_COMPLETE_DSTATE │ │ │ │ - 6328: 007a4440 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ + 6328: 007a4430 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_vnc_password │ │ │ │ 6329: 00ae025a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_CONN_OFFSET_DSTATE │ │ │ │ 6330: 00ab5734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_DO_CALCULATE_VCPU_EVENT │ │ │ │ 6331: 0022bb94 172 FUNC GLOBAL DEFAULT 12 helper_gvec_leu8 │ │ │ │ 6332: 00ae01e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_STATE_FIELD_DSTATE │ │ │ │ 6333: 0040a4b4 264 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_get_features │ │ │ │ - 6334: 00574298 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ - 6335: 0064536c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ + 6334: 00574288 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchb_mmu │ │ │ │ + 6335: 0064535c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_write_beyond_eof │ │ │ │ 6336: 00ab5694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INSERT_EVENT │ │ │ │ 6337: 00aa6a70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_EVENT │ │ │ │ - 6338: 00708b40 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ - 6339: 00716e80 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ + 6338: 00708b30 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge_members │ │ │ │ + 6339: 00716e70 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs_members │ │ │ │ 6340: 00ade468 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_qom_c │ │ │ │ - 6341: 006a6dd0 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ + 6341: 006a6dc0 304 FUNC GLOBAL DEFAULT 12 vhdx_checksum_is_valid │ │ │ │ 6342: 00adf998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_ALLOC_DSTATE │ │ │ │ 6343: 00ab9910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_ADD_EVENT │ │ │ │ - 6344: 005b58bc 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ + 6344: 005b58ac 16 FUNC GLOBAL DEFAULT 12 tcg_gen_rotli_i64 │ │ │ │ 6345: 00ab3eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_EVENT │ │ │ │ 6346: 00aab410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_READ_EVENT │ │ │ │ 6347: 00ab7ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_TXT_NEW_EVENT │ │ │ │ 6348: 00aa78c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_FIFO_RESET_EVENT │ │ │ │ 6349: 00aa81e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_SELBK_EVENT │ │ │ │ 6350: 00ab6ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_EVENT │ │ │ │ 6351: 00235294 44 FUNC GLOBAL DEFAULT 12 graphic_hw_invalidate │ │ │ │ 6352: 00221c28 424 FUNC GLOBAL DEFAULT 12 float128_max │ │ │ │ 6353: 00aa6004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REQUEST_EVENT │ │ │ │ 6354: 00a114b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne8 │ │ │ │ - 6355: 0063dc28 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ + 6355: 0063dc18 264 FUNC GLOBAL DEFAULT 12 backup_do_checkpoint │ │ │ │ 6356: 00aa8fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_WRITE_EVENT │ │ │ │ 6357: 009949fc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive │ │ │ │ - 6358: 006dd238 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ - 6359: 00645aec 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ + 6358: 006dd228 280 FUNC GLOBAL DEFAULT 12 bdrv_co_activate │ │ │ │ + 6359: 00645adc 248 FUNC GLOBAL DEFAULT 12 blk_aio_zone_report │ │ │ │ 6360: 00ab22f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_EVENT │ │ │ │ 6361: 00ae0722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_DSTATE │ │ │ │ 6362: 00ade774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_LOOP_DSTATE │ │ │ │ - 6363: 007bade8 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ - 6364: 006fc0d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ + 6363: 007badd8 12 FUNC GLOBAL DEFAULT 12 qemu_lock_fd │ │ │ │ + 6364: 006fc0c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockIOThrottle │ │ │ │ 6365: 004776a8 116 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_internal │ │ │ │ 6366: 00aa5d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_EVENT │ │ │ │ 6367: 00ab851c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_BACKUP_EVENT │ │ │ │ - 6368: 0072e1c4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ - 6369: 00572bc8 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ - 6370: 006a1fa8 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ - 6371: 0078278c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ + 6368: 0072e1b4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHub_members │ │ │ │ + 6369: 00572bb8 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data │ │ │ │ + 6370: 006a1f98 92 FUNC GLOBAL DEFAULT 12 vhdx_region_entry_le_export │ │ │ │ + 6371: 0078277c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaList │ │ │ │ 6372: 00aaa8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_READ_EVENT │ │ │ │ 6373: 0048edc0 320 FUNC GLOBAL DEFAULT 12 qemu_save_device_state │ │ │ │ 6374: 00ade8d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_REG_DSTATE │ │ │ │ 6375: 00adea3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_CTRL_DSTATE │ │ │ │ - 6376: 005f5548 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ + 6376: 005f5538 220 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_read │ │ │ │ 6377: 00adfdb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_DSTATE │ │ │ │ - 6378: 0064c330 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ - 6379: 0066a6a4 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ + 6378: 0064c320 16 FUNC GLOBAL DEFAULT 12 block_copy_set_skip_unallocated │ │ │ │ + 6379: 0066a694 8 FUNC GLOBAL DEFAULT 12 progress_destroy │ │ │ │ 6380: 00493b98 488 FUNC GLOBAL DEFAULT 12 migration_tls_channel_process_incoming │ │ │ │ - 6381: 00543f6c 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ + 6381: 00543f60 76 FUNC GLOBAL DEFAULT 12 memory_region_section_free_copy │ │ │ │ 6382: 00adecc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_WRITE_DSTATE │ │ │ │ 6383: 00aafa00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_WRITE_EVENT │ │ │ │ 6384: 004946c0 140 FUNC GLOBAL DEFAULT 12 qmp_x_colo_lost_heartbeat │ │ │ │ 6385: 00ade6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_CLOSE_DSTATE │ │ │ │ 6386: 0029225c 184 FUNC GLOBAL DEFAULT 12 cpu_get_phys_page_debug │ │ │ │ - 6387: 005e0d2c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ - 6388: 0053d344 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ - 6389: 00575d44 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ + 6387: 005e0d1c 336 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full │ │ │ │ + 6388: 0053d338 536 FUNC GLOBAL DEFAULT 12 memory_region_access_valid │ │ │ │ + 6389: 00575d34 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchw_le_mmu │ │ │ │ 6390: 00427dfc 200 FUNC GLOBAL DEFAULT 12 audio_get_default_audio_state │ │ │ │ - 6391: 007435f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ + 6391: 007435e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_dismiss │ │ │ │ 6392: 004ce414 80 FUNC GLOBAL DEFAULT 12 replay_get_byte │ │ │ │ - 6393: 007bd54c 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ + 6393: 007bd53c 12 FUNC GLOBAL DEFAULT 12 qemu_pstrcmp0 │ │ │ │ 6394: 0043031c 104 FUNC GLOBAL DEFAULT 12 get_fsdev_fsentry │ │ │ │ 6395: 00adf778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPD_DSTATE │ │ │ │ 6396: 002d7130 1200 FUNC GLOBAL DEFAULT 12 vga_ioport_write │ │ │ │ - 6397: 007ab708 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ + 6397: 007ab6f8 436 FUNC GLOBAL DEFAULT 12 visit_type_uint8 │ │ │ │ 6398: 00adfeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_CONFIG_DSTATE │ │ │ │ 6399: 00aab560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_READ_EVENT │ │ │ │ 6400: 00aa4b20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_CLOSE_EVENT │ │ │ │ 6401: 0030fedc 720 FUNC GLOBAL DEFAULT 12 net_tx_pkt_build_vheader │ │ │ │ 6402: 00adea14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_READ_DSTATE │ │ │ │ - 6403: 0076dfa8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ - 6404: 0061c9d4 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ + 6403: 0076df98 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_VHOST_USER_DISCONNECTED_arg_members │ │ │ │ + 6404: 0061c9c4 436 FUNC GLOBAL DEFAULT 12 bdrv_append │ │ │ │ 6405: 00adf432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_WRITE_DSTATE │ │ │ │ 6406: 004cf3d8 76 FUNC GLOBAL DEFAULT 12 replay_add_input_event │ │ │ │ 6407: 00adf5d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_DSTATE │ │ │ │ 6408: 003fef7c 232 FUNC GLOBAL DEFAULT 12 virtio_bus_ioeventfd_enabled │ │ │ │ 6409: 00aa4bd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_BUF_EVENT │ │ │ │ - 6410: 00799450 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ - 6411: 0058af0c 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ + 6410: 00799440 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo │ │ │ │ + 6411: 0058aefc 364 FUNC GLOBAL DEFAULT 12 object_property_set │ │ │ │ 6412: 00aaf338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DEL_CQ_EVENT │ │ │ │ 6413: 00ade86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SYMLINK_RETURN_DSTATE │ │ │ │ 6414: 00adf0d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_WRITE_DSTATE │ │ │ │ 6415: 00aa6630 32 OBJECT GLOBAL DEFAULT 24 ebpf_trace_events │ │ │ │ 6416: 003a869c 204 FUNC GLOBAL DEFAULT 12 sdbus_data_ready │ │ │ │ 6417: 003629fc 204 FUNC GLOBAL DEFAULT 12 pcie_dev_ser_num_init │ │ │ │ 6418: 00223188 444 FUNC GLOBAL DEFAULT 12 float32_scalbn │ │ │ │ 6419: 00ae03b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GRAB_DSTATE │ │ │ │ 6420: 00292e90 16 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out │ │ │ │ - 6421: 007451bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ + 6421: 007451ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaCpuOptions │ │ │ │ 6422: 00aba7f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_RESET_EVENT │ │ │ │ 6423: 00ae0228 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_DSTATE │ │ │ │ - 6424: 006ebf90 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ - 6425: 0060360c 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ - 6426: 007709d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ + 6424: 006ebf80 60 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write_impl │ │ │ │ + 6425: 006035fc 260 FUNC GLOBAL DEFAULT 12 nbd_client_new │ │ │ │ + 6426: 007709c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_PrManagerHelperProperties │ │ │ │ 6427: 00ab79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEYMAP_WINDOWING_EVENT │ │ │ │ - 6428: 006f4674 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ + 6428: 006f4664 488 FUNC GLOBAL DEFAULT 12 qmp_qmp_capabilities │ │ │ │ 6429: 00ab814c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_BLOCKDEV_SET_IOTHREAD_EVENT │ │ │ │ - 6430: 00713acc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ - 6431: 006d5abc 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ + 6430: 00713abc 128 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkreplay_members │ │ │ │ + 6431: 006d5aac 244 FUNC GLOBAL DEFAULT 12 laio_has_fdsync │ │ │ │ 6432: 0043ecd8 132 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_index_valid │ │ │ │ 6433: 00a10cf4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu64 │ │ │ │ - 6434: 00647fa8 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ - 6435: 0077bd84 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ - 6436: 007a331c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ + 6434: 00647f98 108 FUNC GLOBAL DEFAULT 12 blk_add_remove_bs_notifier │ │ │ │ + 6435: 0077bd74 364 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation_members │ │ │ │ + 6436: 007a330c 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_screendump │ │ │ │ 6437: 00ab35f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_PID_EVENT │ │ │ │ 6438: 00adf1b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_RRA_REGS_DSTATE │ │ │ │ 6439: 00aabfb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_EVENT │ │ │ │ 6440: 00adea20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_WRITE_DSTATE │ │ │ │ 6441: 00ad5d49 1 OBJECT GLOBAL DEFAULT 25 kvm_msi_via_irqfd_allowed │ │ │ │ 6442: 00aacbbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_EVENT │ │ │ │ 6443: 0044a6c4 24 FUNC GLOBAL DEFAULT 12 qemu_register_powerdown_notifier │ │ │ │ 6444: 0026f2f4 200 FUNC GLOBAL DEFAULT 12 local_setxattr_nofollow │ │ │ │ - 6445: 0063c8d0 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ - 6446: 0080579c 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ + 6445: 0063c8c0 20 FUNC GLOBAL DEFAULT 12 block_acct_interval_next │ │ │ │ + 6446: 0080578c 1104 FUNC GLOBAL DEFAULT 12 vduse_dev_create │ │ │ │ 6447: 00ae05c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BALLOON_DSTATE │ │ │ │ 6448: 00aded80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_ESCALATE_DSTATE │ │ │ │ 6449: 00239510 252 FUNC GLOBAL DEFAULT 12 cursor_get_mono_mask │ │ │ │ 6450: 00364dbc 72 FUNC GLOBAL DEFAULT 12 pcie_doe_get_obj_len │ │ │ │ 6451: 001e96fc 696 FUNC GLOBAL DEFAULT 12 gdb_do_syscall │ │ │ │ 6452: 00ab6454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_EVENT │ │ │ │ 6453: 004815f8 36 FUNC GLOBAL DEFAULT 12 migrate_max_cpu_throttle │ │ │ │ @@ -6460,132 +6460,132 @@ │ │ │ │ 6456: 004d8ae0 152 FUNC GLOBAL DEFAULT 12 openrisc_cpu_exec_interrupt │ │ │ │ 6457: 0047705c 36 FUNC GLOBAL DEFAULT 12 migration_add_notifier │ │ │ │ 6458: 004d57e8 180 FUNC GLOBAL DEFAULT 12 tcg_handle_interrupt │ │ │ │ 6459: 0043caa0 60 FUNC GLOBAL DEFAULT 12 cpu_stop_current │ │ │ │ 6460: 00ade978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK1_FAILED_DSTATE │ │ │ │ 6461: 00aada8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_EVENT │ │ │ │ 6462: 00ab4ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_POPPED_EVENT │ │ │ │ - 6463: 0074d0c8 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ - 6464: 00655934 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ + 6463: 0074d0b8 192 FUNC GLOBAL DEFAULT 12 visit_type_SmbiosEntryPointType │ │ │ │ + 6464: 00655924 316 FUNC GLOBAL DEFAULT 12 bdrv_drain_poll │ │ │ │ 6465: 00aab420 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_CHIP_MEM_VALID_EVENT │ │ │ │ 6466: 0023ee44 172 FUNC GLOBAL DEFAULT 12 qemu_drm_format_to_pixman │ │ │ │ 6467: 00ae0092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_POST_DSTATE │ │ │ │ 6468: 00adf370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_NOT_RUNNING_DSTATE │ │ │ │ 6469: 00ae00b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_WRITE_DSTATE │ │ │ │ - 6470: 00739454 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ + 6470: 00739444 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS │ │ │ │ 6471: 00239710 112 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_dup_fd │ │ │ │ - 6472: 0075984c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ - 6473: 007f0740 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ + 6472: 0075983c 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOExitReason │ │ │ │ + 6473: 007f0730 168 FUNC GLOBAL DEFAULT 12 readline_add_completion │ │ │ │ 6474: 00ab3024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_EVENT │ │ │ │ 6475: 00994984 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_macaddr │ │ │ │ 6476: 00adf564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IOCSCI_DSTATE │ │ │ │ 6477: 002283dc 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sub16 │ │ │ │ - 6478: 0072f9c0 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ - 6479: 006244e8 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ + 6478: 0072f9b0 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper │ │ │ │ + 6479: 006244d8 792 FUNC GLOBAL DEFAULT 12 bdrv_find_backing_image │ │ │ │ 6480: 009e5a10 16 OBJECT GLOBAL DEFAULT 21 qmp_schema_qlit │ │ │ │ 6481: 00ae0776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 6482: 0058296c 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ + 6482: 0058295c 192 FUNC GLOBAL DEFAULT 12 machine_get_container │ │ │ │ 6483: 004386c4 248 FUNC GLOBAL DEFAULT 12 hmp_snapshot_delete_blkdev_internal │ │ │ │ - 6484: 006471d0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ + 6484: 006471c0 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev │ │ │ │ 6485: 00aab5d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_EVENT │ │ │ │ 6486: 00aab950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_EVENT │ │ │ │ 6487: 00aa4e70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PROCESS_COMPLETION_EVENT │ │ │ │ 6488: 00ab2424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_EVENT │ │ │ │ - 6489: 007816e4 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ - 6490: 00736914 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ + 6489: 007816d4 152 FUNC GLOBAL DEFAULT 12 visit_type_StatsFilter_members │ │ │ │ + 6490: 00736904 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlot │ │ │ │ 6491: 003f2948 356 FUNC GLOBAL DEFAULT 12 ccid_card_send_apdu_to_guest │ │ │ │ 6492: 003ba8d8 268 FUNC GLOBAL DEFAULT 12 usb_ep_get_type │ │ │ │ 6493: 00adfe92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_DSTATE │ │ │ │ 6494: 00aabd90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_READ_EVENT │ │ │ │ - 6495: 0058ad40 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ + 6495: 0058ad30 76 FUNC GLOBAL DEFAULT 12 object_property_del │ │ │ │ 6496: 00ae0c5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_ANY_DSTATE │ │ │ │ - 6497: 00770cb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ + 6497: 00770ca8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngEgdProperties │ │ │ │ 6498: 00ab4d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_EVENT │ │ │ │ 6499: 00adeeac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_WRITE_DSTATE │ │ │ │ 6500: 00aa97b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_WRITE_DATA_EVENT │ │ │ │ - 6501: 00567954 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ - 6502: 006dbdc0 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ + 6501: 00567944 28 FUNC GLOBAL DEFAULT 12 translator_io_start │ │ │ │ + 6502: 006dbdb0 536 FUNC GLOBAL DEFAULT 12 bdrv_invalidate_cache │ │ │ │ 6503: 0029b328 548 FUNC GLOBAL DEFAULT 12 qmp_query_machines │ │ │ │ - 6504: 00543ae8 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ + 6504: 00543adc 192 FUNC GLOBAL DEFAULT 12 memory_region_set_address │ │ │ │ 6505: 00aad10c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_NORXD_EVENT │ │ │ │ 6506: 00ade9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_DESTROY_DSTATE │ │ │ │ 6507: 004284b4 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_out │ │ │ │ - 6508: 007cff6c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ + 6508: 007cff5c 8 FUNC GLOBAL DEFAULT 12 qemu_opts_loc_restore │ │ │ │ 6509: 00aaa2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VSYNC_EVENT │ │ │ │ 6510: 00aaf0b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_SET_EVENT │ │ │ │ 6511: 00ade982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_UNKNOWN_STATE_DSTATE │ │ │ │ 6512: 00aab390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_WRITE_EVENT │ │ │ │ 6513: 00aab780 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_EVENT │ │ │ │ 6514: 001ec36c 364 FUNC GLOBAL DEFAULT 12 process_queued_cpu_work │ │ │ │ - 6515: 0058e508 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ - 6516: 00572c58 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ + 6515: 0058e4f8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint32_ptr │ │ │ │ + 6516: 00572c48 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_le_data │ │ │ │ 6517: 00ab2a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_READ_EVENT │ │ │ │ - 6518: 005bd004 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ - 6519: 00578570 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ - 6520: 006ecfb0 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ - 6521: 007bc494 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ - 6522: 00784f70 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ - 6523: 0072c454 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ + 6518: 005bcff4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i64_chk │ │ │ │ + 6519: 00578560 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_le_mmu │ │ │ │ + 6520: 006ecfa0 176 FUNC GLOBAL DEFAULT 12 qmp_query_chardev │ │ │ │ + 6521: 007bc484 296 FUNC GLOBAL DEFAULT 12 qemu_strtod_finite │ │ │ │ + 6522: 00784f60 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper │ │ │ │ + 6523: 0072c444 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocketWrapper │ │ │ │ 6524: 00adf1b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_DSTATE │ │ │ │ 6525: 0046dc88 28 FUNC GLOBAL DEFAULT 12 global_state_store │ │ │ │ - 6526: 006189cc 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ - 6527: 00727a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ - 6528: 0051c9e0 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ + 6526: 006189bc 292 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue_free │ │ │ │ + 6527: 00727a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsVhostUserBlk │ │ │ │ + 6528: 0051c9d4 124 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier_no_poll │ │ │ │ 6529: 0042f2fc 60 FUNC GLOBAL DEFAULT 12 fsdev_throttle_cleanup │ │ │ │ 6530: 00356114 100 FUNC GLOBAL DEFAULT 12 pci_find_capability │ │ │ │ 6531: 00adfd20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_DSTATE │ │ │ │ 6532: 00ab7c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_EVENT │ │ │ │ 6533: 00adfb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_DSTATE │ │ │ │ 6534: 00adfa24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_DSTATE │ │ │ │ 6535: 00aa8178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_WRITE_EVENT │ │ │ │ 6536: 00adff98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_EXPIRED_DSTATE │ │ │ │ 6537: 0043e440 104 FUNC GLOBAL DEFAULT 12 qemu_list_data_dirs │ │ │ │ - 6538: 00652f48 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ - 6539: 007c37fc 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ + 6538: 00652f38 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_readonly │ │ │ │ + 6539: 007c37ec 420 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_trylock_impl │ │ │ │ 6540: 00a20320 132 OBJECT GLOBAL DEFAULT 24 helper_info_mtspr │ │ │ │ - 6541: 006fc5dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ + 6541: 006fc5cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2OverlapChecks │ │ │ │ 6542: 0043be18 136 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick_self │ │ │ │ 6543: 00aa7224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_EVENT │ │ │ │ 6544: 00aaddbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_LEN_EVENT │ │ │ │ 6545: 00aad65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_EVENT │ │ │ │ 6546: 00adea04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NRF51_UART_WRITE_DSTATE │ │ │ │ 6547: 00adfcc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_DSTATE │ │ │ │ 6548: 00ab2784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SENSE_EVENT │ │ │ │ 6549: 00ab93a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 6550: 00ab0898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_READ_EVENT │ │ │ │ - 6551: 0070d3c0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ - 6552: 0058e104 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ + 6551: 0070d3b0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcow2EncryptionFormat │ │ │ │ + 6552: 0058e0f4 164 FUNC GLOBAL DEFAULT 12 object_class_property_add_enum │ │ │ │ 6553: 00ae073e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_DEL_DSTATE │ │ │ │ 6554: 00228484 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sub32 │ │ │ │ 6555: 004b261c 120 FUNC GLOBAL DEFAULT 12 qemu_flush_queued_packets │ │ │ │ - 6556: 005b0b10 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ + 6556: 005b0b00 556 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i32 │ │ │ │ 6557: 00405098 780 FUNC GLOBAL DEFAULT 12 virtio_pci_types_register │ │ │ │ 6558: 00ab41ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_EVENT │ │ │ │ - 6559: 006fdc80 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ + 6559: 006fdc70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptions │ │ │ │ 6560: 00ab01f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_READ_DATA_INVALID_EVENT │ │ │ │ - 6561: 0051a860 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ + 6561: 0051a854 8 FUNC GLOBAL DEFAULT 12 virtio_vector_next_queue │ │ │ │ 6562: 004cebb8 556 FUNC GLOBAL DEFAULT 12 replay_advance_current_icount │ │ │ │ 6563: 00adec00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_READ_DSTATE │ │ │ │ 6564: 003693e4 12 FUNC GLOBAL DEFAULT 12 scsi_req_get_buf │ │ │ │ 6565: 002a0998 260 FUNC GLOBAL DEFAULT 12 nmi_monitor_handle │ │ │ │ - 6566: 00684bec 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ + 6566: 00684bdc 2776 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_link_l2 │ │ │ │ 6567: 00adf7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_STATUS_ERROR_DSTATE │ │ │ │ 6568: 00adf43a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_OVERSIZED_DSTATE │ │ │ │ 6569: 00292924 296 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in_named_with_opaque │ │ │ │ - 6570: 005c9900 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ - 6571: 00557fd0 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ + 6570: 005c98f0 112 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nand │ │ │ │ + 6571: 00557fc0 52 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_test │ │ │ │ 6572: 00aab3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLI_WRITE_EVENT │ │ │ │ 6573: 0036026c 308 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_init │ │ │ │ 6574: 00444270 120 FUNC GLOBAL DEFAULT 12 hmp_info_qtree │ │ │ │ 6575: 0042fe1c 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsString │ │ │ │ 6576: 004cb080 108 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_vhost_net │ │ │ │ 6577: 004254f0 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_out │ │ │ │ 6578: 00ab9118 236 OBJECT GLOBAL DEFAULT 24 qapi_commands_migration_trace_events_trace_events │ │ │ │ 6579: 00adf9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_END_TRANSFER_DSTATE │ │ │ │ - 6580: 007b47ec 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ + 6580: 007b47dc 136 FUNC GLOBAL DEFAULT 12 qdict_get_try_str │ │ │ │ 6581: 0043e014 780 FUNC GLOBAL DEFAULT 12 qemu_find_file │ │ │ │ 6582: 00ab3afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_EVENT │ │ │ │ 6583: 00aded50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_WRITEW_DSTATE │ │ │ │ 6584: 00ab2464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_STOP_EVENT │ │ │ │ 6585: 00aad21c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_WRITE_EVENT │ │ │ │ 6586: 0044a1c0 24 FUNC GLOBAL DEFAULT 12 qemu_wakeup_suspend_enabled │ │ │ │ 6587: 00ab6d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_EVENT_EVENT │ │ │ │ @@ -6598,15 +6598,15 @@ │ │ │ │ 6594: 00adfdb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_DSTATE │ │ │ │ 6595: 00adf914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_READ_START_DSTATE │ │ │ │ 6596: 0029bd34 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_irq │ │ │ │ 6597: 001ec6c8 396 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_remove_by_ref │ │ │ │ 6598: 00aac2c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_READ_EVENT │ │ │ │ 6599: 00ab33b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_WRITE_EVENT │ │ │ │ 6600: 002219b0 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnum │ │ │ │ - 6601: 00747e14 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ + 6601: 00747e04 396 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo_members │ │ │ │ 6602: 00aa63b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_LOADING_EVENT │ │ │ │ 6603: 00ab4b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_VQ_GET_ADDR_EVENT │ │ │ │ 6604: 004c779c 140 FUNC GLOBAL DEFAULT 12 tap_disable │ │ │ │ 6605: 00ade440 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_common_c │ │ │ │ 6606: 00aa7bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_READL_UNKNOWN_EVENT │ │ │ │ 6607: 00ab9e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_EVENT │ │ │ │ 6608: 00ae0382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_CONNECT_DSTATE │ │ │ │ @@ -6614,1023 +6614,1023 @@ │ │ │ │ 6610: 00ab7df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_BEGIN_EVENT │ │ │ │ 6611: 00aa9188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_WRITE_EVENT │ │ │ │ 6612: 00ab1188 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_EVENT │ │ │ │ 6613: 00aa9d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_EVENT │ │ │ │ 6614: 00467014 124 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_init │ │ │ │ 6615: 00aaf5b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FORMAT_SET_EVENT │ │ │ │ 6616: 0026ee88 576 FUNC GLOBAL DEFAULT 12 v9fs_list_xattr │ │ │ │ - 6617: 00555b34 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ - 6618: 00783358 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ + 6617: 00555b24 8 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits │ │ │ │ + 6618: 00783348 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo_members │ │ │ │ 6619: 00ab4954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SET_CONFIG_EVENT │ │ │ │ - 6620: 0078076c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ - 6621: 0074b388 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ + 6620: 0078075c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsRequestList │ │ │ │ + 6621: 0074b378 404 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo_members │ │ │ │ 6622: 002944f0 392 FUNC GLOBAL DEFAULT 12 load_image_gzipped_buffer │ │ │ │ 6623: 00adecf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_INTR_DSTATE │ │ │ │ 6624: 00ae0630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_DSTATE │ │ │ │ 6625: 00adeaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_DSTATE │ │ │ │ - 6626: 0068bbf0 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ + 6626: 0068bbe0 484 FUNC GLOBAL DEFAULT 12 qcow2_free_any_cluster │ │ │ │ 6627: 00ab07c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_EVENT │ │ │ │ 6628: 00455210 92 FUNC GLOBAL DEFAULT 12 tpm_init │ │ │ │ - 6629: 007104b8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ - 6630: 00581e74 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ + 6629: 007104a8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionCreateOptions_base_members │ │ │ │ + 6630: 00581e64 124 FUNC GLOBAL DEFAULT 12 qdev_try_new │ │ │ │ 6631: 00a105bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les16 │ │ │ │ - 6632: 0070eca0 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ - 6633: 007f9e94 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ - 6634: 007878f0 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ + 6632: 0070ec90 396 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGluster_members │ │ │ │ + 6633: 007f9e84 292 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord_members │ │ │ │ + 6634: 007878e0 316 FUNC GLOBAL DEFAULT 12 visit_type_VirtioStatus │ │ │ │ 6635: 00aa8e4c 396 OBJECT GLOBAL DEFAULT 24 hw_ide_trace_events │ │ │ │ 6636: 004d0c88 52 FUNC GLOBAL DEFAULT 12 replay_event_net_save │ │ │ │ 6637: 00aad9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_EVENT │ │ │ │ 6638: 0042caa8 96 FUNC GLOBAL DEFAULT 12 hmp_info_chardev │ │ │ │ 6639: 00adef62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_WRITE_MMR_DSTATE │ │ │ │ 6640: 00adf314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMS_DSTATE │ │ │ │ 6641: 0023ce28 64 FUNC GLOBAL DEFAULT 12 qemu_input_event_sync │ │ │ │ - 6642: 007844ac 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ + 6642: 0078449c 8 FUNC GLOBAL DEFAULT 12 visit_type_Abort_members │ │ │ │ 6643: 00adea10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_RESET_DSTATE │ │ │ │ - 6644: 00736cac 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ + 6644: 00736c9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsAnonProperties │ │ │ │ 6645: 00ade6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_DSTATE │ │ │ │ - 6646: 0064ef58 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ + 6646: 0064ef48 604 FUNC GLOBAL DEFAULT 12 qmp_blockdev_create │ │ │ │ 6647: 00adffb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_DSTATE │ │ │ │ 6648: 004a9480 376 FUNC GLOBAL DEFAULT 12 qmp_add_client │ │ │ │ 6649: 00ab03f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_EVENT │ │ │ │ - 6650: 0079ee10 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ + 6650: 0079ee00 28 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper_members │ │ │ │ 6651: 00ade452 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_introspect_c │ │ │ │ 6652: 00431290 104 FUNC GLOBAL DEFAULT 12 qmp_query_dump │ │ │ │ 6653: 00adfa72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_REALIZE_DSTATE │ │ │ │ 6654: 00aaebf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_EVENT │ │ │ │ - 6655: 0058e728 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ + 6655: 0058e718 116 FUNC GLOBAL DEFAULT 12 object_property_set_description │ │ │ │ 6656: 0048dfe4 1600 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_iterable │ │ │ │ - 6657: 007e446c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ + 6657: 007e445c 100 FUNC GLOBAL DEFAULT 12 thread_pool_adjust_max_threads_to_work │ │ │ │ 6658: 00ab41fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_EVENT │ │ │ │ 6659: 00a16418 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchl_le │ │ │ │ 6660: 004417b8 16 FUNC GLOBAL DEFAULT 12 is_mlock_on_fault │ │ │ │ 6661: 00ab00e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNMAP_EVENT │ │ │ │ 6662: 00221b68 64 FUNC GLOBAL DEFAULT 12 float64_minnum │ │ │ │ 6663: 00aa7be8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_EVENT │ │ │ │ - 6664: 00543e9c 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ - 6665: 0057ae80 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ - 6666: 0057e724 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ + 6664: 00543e90 208 FUNC GLOBAL DEFAULT 12 memory_region_section_new_copy │ │ │ │ + 6665: 0057ae70 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_change_notify │ │ │ │ + 6666: 0057e714 56 FUNC GLOBAL DEFAULT 12 qbus_set_hotplug_handler │ │ │ │ 6667: 003b65e4 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_attach │ │ │ │ 6668: 00aa6bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CODE_EVENT │ │ │ │ 6669: 00adef16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_CHECK_IRQS_DSTATE │ │ │ │ 6670: 00adf3ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_DISABLED_DSTATE │ │ │ │ 6671: 00ae01b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_GET_FD_DSTATE │ │ │ │ - 6672: 00747344 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ + 6672: 00747334 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NumaOptions_base_members │ │ │ │ 6673: 00aa61e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_STATE_CHANGED_EVENT │ │ │ │ - 6674: 0061e69c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ - 6675: 006f6ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ + 6674: 0061e68c 348 FUNC GLOBAL DEFAULT 12 bdrv_amend_options │ │ │ │ + 6675: 006f6fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfo │ │ │ │ 6676: 0042b98c 4 FUNC GLOBAL DEFAULT 12 st_rate_stop │ │ │ │ 6677: 00ade9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_WRITE_DSTATE │ │ │ │ 6678: 00aa6ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_FIFO_GET_EVENT │ │ │ │ 6679: 00ab5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_FLUSH_EVENT │ │ │ │ - 6680: 007b7824 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ + 6680: 007b7814 76 FUNC GLOBAL DEFAULT 12 json_message_parser_init │ │ │ │ 6681: 00ab0088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_EVENT │ │ │ │ 6682: 00aa6dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_COUNT_RD_EVENT │ │ │ │ 6683: 00aab330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_EVENT │ │ │ │ - 6684: 005bc608 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ + 6684: 005bc5f8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i128_chk │ │ │ │ 6685: 002222c8 424 FUNC GLOBAL DEFAULT 12 float128_min │ │ │ │ 6686: 00ae071c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_DSTATE │ │ │ │ 6687: 00adff9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_UPDATE_TIMER_DSTATE │ │ │ │ 6688: 003520c0 244 FUNC GLOBAL DEFAULT 12 pci_root_bus_init │ │ │ │ 6689: 00adf6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_BAD_TRANSITION_DSTATE │ │ │ │ 6690: 00ae06e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_DSTATE │ │ │ │ 6691: 00228530 188 FUNC GLOBAL DEFAULT 12 helper_gvec_sub64 │ │ │ │ 6692: 00413e34 96 FUNC GLOBAL DEFAULT 12 vhost_get_max_memslots │ │ │ │ - 6693: 005b5d28 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ + 6693: 005b5d18 704 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_z_i64 │ │ │ │ 6694: 002930ac 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_plug │ │ │ │ - 6695: 0078f724 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ + 6695: 0078f714 244 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevList │ │ │ │ 6696: 00aaf4e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_EVENT │ │ │ │ - 6697: 00791f6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ + 6697: 00791f5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegionList │ │ │ │ 6698: 00ab8d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_EVENT │ │ │ │ 6699: 00aa5470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_DETACH_EVENT │ │ │ │ 6700: 00aa5110 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 6701: 00adf23c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_RECEIVE_DSTATE │ │ │ │ 6702: 00ae0110 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_DSTATE │ │ │ │ - 6703: 007df680 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ + 6703: 007df670 84 FUNC GLOBAL DEFAULT 12 aio_bh_schedule_oneshot_full │ │ │ │ 6704: 00adefe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_READ_DSTATE │ │ │ │ 6705: 00adfcae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_DSTATE │ │ │ │ 6706: 00adf988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_CANCELED_DSTATE │ │ │ │ 6707: 00adfdbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_DSTATE │ │ │ │ 6708: 0043ad14 168 FUNC GLOBAL DEFAULT 12 device_add_bootindex_property │ │ │ │ - 6709: 00561bdc 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ - 6710: 007bd080 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ - 6711: 007c0054 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ + 6709: 00561bcc 244 FUNC GLOBAL DEFAULT 12 monitor_register_hmp_info_hrt │ │ │ │ + 6710: 007bd070 84 FUNC GLOBAL DEFAULT 12 uleb128_decode_small │ │ │ │ + 6711: 007c0044 388 FUNC GLOBAL DEFAULT 12 fdmon_epoll_try_upgrade │ │ │ │ 6712: 00ab4af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_EVENT │ │ │ │ 6713: 00239780 140 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_close │ │ │ │ - 6714: 005889ec 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ + 6714: 005889dc 120 FUNC GLOBAL DEFAULT 12 object_set_accelerator_compat_props │ │ │ │ 6715: 00adf060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_RESET_DSTATE │ │ │ │ 6716: 0035547c 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device │ │ │ │ 6717: 00ab438c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_SIZE_ROM_EVENT │ │ │ │ - 6718: 0057a5ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ + 6718: 0057a59c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_be │ │ │ │ 6719: 00ab2a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG0_READ_EVENT │ │ │ │ 6720: 00ab18ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_READ_EVENT │ │ │ │ 6721: 00221990 8 FUNC GLOBAL DEFAULT 12 float16_minnum │ │ │ │ 6722: 0042b728 612 FUNC GLOBAL DEFAULT 12 st_rate_flow │ │ │ │ 6723: 00aac0b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EMPTY_SLOT_WRITE_EVENT │ │ │ │ - 6724: 005d45ec 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ + 6724: 005d45dc 536 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_at │ │ │ │ 6725: 00a10538 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les32 │ │ │ │ - 6726: 004ea164 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ + 6726: 004ea158 508 FUNC GLOBAL DEFAULT 12 virtio_blk_req_complete │ │ │ │ 6727: 009e5b90 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_link │ │ │ │ - 6728: 005e22e0 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ - 6729: 0054288c 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ + 6728: 005e22d0 132 FUNC GLOBAL DEFAULT 12 qio_channel_wait │ │ │ │ + 6729: 00542880 112 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_get_dirty │ │ │ │ 6730: 00adef68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_DSTATE │ │ │ │ 6731: 002a33d4 204 FUNC GLOBAL DEFAULT 12 qdev_get_machine_hotplug_handler │ │ │ │ - 6732: 00629ac8 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ + 6732: 00629ab8 272 FUNC GLOBAL DEFAULT 12 job_sleep_ns │ │ │ │ 6733: 00471db8 52 FUNC GLOBAL DEFAULT 12 migration_incoming_get_current │ │ │ │ 6734: 00aa9518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_RESET_EVENT │ │ │ │ - 6735: 00597388 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ + 6735: 00597378 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_insert │ │ │ │ 6736: 00aba7d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_ATTEMPT_EVENT │ │ │ │ 6737: 00ae0d2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_BEGIN_DSTATE │ │ │ │ - 6738: 0060fdbc 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ + 6738: 0060fdac 28 FUNC GLOBAL DEFAULT 12 nbd_server_is_qemu_nbd │ │ │ │ 6739: 00ae0d2f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_vfio_c │ │ │ │ - 6740: 00647c30 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ + 6740: 00647c20 68 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_iov │ │ │ │ 6741: 00ab3b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_SET_STATE_EVENT │ │ │ │ 6742: 00ae0316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_DSTATE │ │ │ │ - 6743: 00658b24 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ - 6744: 007cc068 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ + 6743: 00658b14 180 FUNC GLOBAL DEFAULT 12 bdrv_load_vmstate │ │ │ │ + 6744: 007cc058 16 FUNC GLOBAL DEFAULT 12 warn_vreport │ │ │ │ 6745: 00ab850c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DRIVE_BACKUP_EVENT │ │ │ │ - 6746: 0072f858 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ - 6747: 007fa478 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ - 6748: 007aa3d4 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ + 6746: 0072f848 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocketWrapper │ │ │ │ + 6747: 007fa468 372 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent │ │ │ │ + 6748: 007aa3c4 336 FUNC GLOBAL DEFAULT 12 visit_end_struct │ │ │ │ 6749: 00ade7ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_READ_ZERO_DSTATE │ │ │ │ - 6750: 00585998 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ - 6751: 0065d210 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ + 6750: 00585988 56 FUNC GLOBAL DEFAULT 12 clock_setup_canonical_path │ │ │ │ + 6751: 0065d200 404 FUNC GLOBAL DEFAULT 12 bdrv_register_buf │ │ │ │ 6752: 004a3560 308 FUNC GLOBAL DEFAULT 12 monitor_get_fd │ │ │ │ 6753: 00ae02c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_FILTER_DSTATE │ │ │ │ 6754: 00aa6268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_READ_ZERO_EVENT │ │ │ │ 6755: 00ae0c92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_FREE_DSTATE │ │ │ │ 6756: 00aad47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PACKET_EVENT │ │ │ │ 6757: 0021c604 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128 │ │ │ │ 6758: 004053a4 76 FUNC GLOBAL DEFAULT 12 virtio_pci_optimal_num_queues │ │ │ │ 6759: 004d959c 80 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_set │ │ │ │ 6760: 00ab5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_COMPLETE_EVENT │ │ │ │ - 6761: 0078b634 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ - 6762: 00769bb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ + 6761: 0078b624 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaOptions │ │ │ │ + 6762: 00769ba8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostUserOptions │ │ │ │ 6763: 00235058 116 FUNC GLOBAL DEFAULT 12 graphic_hw_update │ │ │ │ - 6764: 005b1b70 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ + 6764: 005b1b60 120 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i32 │ │ │ │ 6765: 00ade4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GARBAGE_DSTATE │ │ │ │ 6766: 00ade492 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ui_c │ │ │ │ 6767: 00aa4518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_HANDLER_EVENT │ │ │ │ 6768: 009eb1b4 12 OBJECT GLOBAL DEFAULT 21 RockerPortAutoneg_lookup │ │ │ │ - 6769: 00652394 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ + 6769: 00652384 44 FUNC GLOBAL DEFAULT 12 bdrv_supports_persistent_dirty_bitmap │ │ │ │ 6770: 002298c0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_orc │ │ │ │ 6771: 00aba748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCK_EVENT │ │ │ │ 6772: 00adffd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_STATE_PENDING_DSTATE │ │ │ │ 6773: 00aa6bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_EVENT_EVENT │ │ │ │ - 6774: 005e193c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ - 6775: 007f493c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ - 6776: 006ebdc4 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ + 6774: 005e192c 164 FUNC GLOBAL DEFAULT 12 qio_channel_pread │ │ │ │ + 6775: 007f492c 392 FUNC GLOBAL DEFAULT 12 vhost_user_server_attach_aio_context │ │ │ │ + 6776: 006ebdb4 408 FUNC GLOBAL DEFAULT 12 qemu_chr_write │ │ │ │ 6777: 0021c6c4 252 FUNC GLOBAL DEFAULT 12 float16_to_uint16_round_to_zero │ │ │ │ 6778: 00aa4228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_DISMISS_EVENT │ │ │ │ 6779: 00ab881c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_READ_EVENT │ │ │ │ 6780: 00adeb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_MODE_DSTATE │ │ │ │ 6781: 00ab7268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CAN_SHARE_MAP_EVENT │ │ │ │ 6782: 00ab9444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_INCOMING_EVENT │ │ │ │ 6783: 00adfc38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_ADD_DSTATE │ │ │ │ 6784: 00226588 96 FUNC GLOBAL DEFAULT 12 bfloat16_silence_nan │ │ │ │ 6785: 00adfc2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_DSTATE │ │ │ │ - 6786: 006848c4 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ + 6786: 006848b4 808 FUNC GLOBAL DEFAULT 12 qcow2_alloc_compressed_cluster_offset │ │ │ │ 6787: 00aa7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNMOUSE_EVENT_EVENT │ │ │ │ 6788: 00adf0b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_WRITE_DSTATE │ │ │ │ 6789: 0045a048 88 FUNC GLOBAL DEFAULT 12 cryptodev_backend_new_client │ │ │ │ - 6790: 0054b578 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ + 6790: 0054b568 496 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty_range_all │ │ │ │ 6791: 00229df4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ors │ │ │ │ 6792: 00416228 136 FUNC GLOBAL DEFAULT 12 vhost_get_features │ │ │ │ 6793: 00ab3ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_EVENT │ │ │ │ 6794: 00adf966 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_DSTATE │ │ │ │ 6795: 004294dc 68 FUNC GLOBAL DEFAULT 12 audio_rate_start │ │ │ │ 6796: 00aa62f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_EVENT │ │ │ │ - 6797: 007badf4 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ + 6797: 007bade4 68 FUNC GLOBAL DEFAULT 12 qemu_unlock_fd │ │ │ │ 6798: 00ab08d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_DMA_DIRECTION_EVENT │ │ │ │ - 6799: 006a1e38 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ - 6800: 0080473c 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ + 6799: 006a1e28 92 FUNC GLOBAL DEFAULT 12 vhdx_log_entry_hdr_le_export │ │ │ │ + 6800: 0080472c 468 FUNC GLOBAL DEFAULT 12 vduse_queue_notify │ │ │ │ 6801: 00aa4288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_COMPLETED_EVENT │ │ │ │ 6802: 00adef2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_DSTATE │ │ │ │ 6803: 00aa6790 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_FREE_EVENT │ │ │ │ 6804: 00aadf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_WRITE_EVENT │ │ │ │ 6805: 00ab0d68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_CMP_EVENT │ │ │ │ 6806: 009e88cc 24 OBJECT GLOBAL DEFAULT 21 blk_exp_fuse │ │ │ │ - 6807: 007bada0 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ + 6807: 007bad90 72 FUNC GLOBAL DEFAULT 12 qemu_has_ofd_lock │ │ │ │ 6808: 004cf9b0 244 FUNC GLOBAL DEFAULT 12 replay_save_clock │ │ │ │ 6809: 00adf6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_DSTATE │ │ │ │ - 6810: 0072bd80 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ + 6810: 0072bd70 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfo │ │ │ │ 6811: 00ab12a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_SCSI_OVERFLOW_EVENT │ │ │ │ 6812: 00aaa86c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_WRITE_EVENT │ │ │ │ - 6813: 0071b100 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ + 6813: 0071b0f0 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_FAILURE_arg_members │ │ │ │ 6814: 00468c44 568 FUNC GLOBAL DEFAULT 12 cpr_transfer_output │ │ │ │ 6815: 003aef98 268 FUNC GLOBAL DEFAULT 12 hardware_info_register │ │ │ │ 6816: 00adf6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_UPDATE_MAPPINGS_DEL_DSTATE │ │ │ │ 6817: 00ae01da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_DSTATE │ │ │ │ - 6818: 007844b4 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ - 6819: 00776358 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ + 6818: 007844a4 276 FUNC GLOBAL DEFAULT 12 visit_type_Abort │ │ │ │ + 6819: 00776348 324 FUNC GLOBAL DEFAULT 12 visit_type_SevGuestProperties │ │ │ │ 6820: 00adf0ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_RESET_DSTATE │ │ │ │ - 6821: 006f0af8 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ + 6821: 006f0ae8 564 FUNC GLOBAL DEFAULT 12 qmp_qom_list_properties │ │ │ │ 6822: 00ae02de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_PRESS_DSTATE │ │ │ │ 6823: 00ae0432 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ - 6824: 005e4c5c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ + 6824: 005e4c4c 96 FUNC GLOBAL DEFAULT 12 qio_task_propagate_error │ │ │ │ 6825: 00ae0172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_RESTORED_DSTATE │ │ │ │ 6826: 00ae0600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 6827: 004fedec 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ + 6827: 004fede0 120 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_features │ │ │ │ 6828: 00adf9ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_RESPONSE16_DSTATE │ │ │ │ 6829: 00adf948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MISMATCH_DSTATE │ │ │ │ 6830: 00aa7c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_REALIZE_EVENT │ │ │ │ - 6831: 00710f64 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ + 6831: 00710f54 292 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer_members │ │ │ │ 6832: 00233354 180 FUNC GLOBAL DEFAULT 12 object_add_completion │ │ │ │ - 6833: 007452d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ + 6833: 007452c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_Memdev │ │ │ │ 6834: 004aeee8 432 FUNC GLOBAL DEFAULT 12 qemu_netfilter_pass_to_next │ │ │ │ 6835: 00223344 448 FUNC GLOBAL DEFAULT 12 float64_scalbn │ │ │ │ 6836: 00a104b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les64 │ │ │ │ 6837: 00ab6024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_EVENT │ │ │ │ 6838: 00adec56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_DSTATE │ │ │ │ 6839: 00ab75e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DEL_MEMSLOT_EVENT │ │ │ │ 6840: 0035ded0 616 FUNC GLOBAL DEFAULT 12 shpc_reset │ │ │ │ 6841: 00adfcd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_STOP_DSTATE │ │ │ │ 6842: 00adf80e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_SBAC_READ_DSTATE │ │ │ │ - 6843: 00734818 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ - 6844: 0070093c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ - 6845: 006299c8 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ + 6843: 00734808 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionTriple │ │ │ │ + 6844: 0070092c 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlags │ │ │ │ + 6845: 006299b8 256 FUNC GLOBAL DEFAULT 12 job_yield │ │ │ │ 6846: 00a12c68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nor │ │ │ │ 6847: 00ade47c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_virtio_c │ │ │ │ 6848: 00ade455 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_job_c │ │ │ │ 6849: 003b6c6c 108 FUNC GLOBAL DEFAULT 12 usb_legacy_register │ │ │ │ - 6850: 0079d2a8 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ + 6850: 0079d298 192 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo_members │ │ │ │ 6851: 00a13004 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_not │ │ │ │ - 6852: 006c58c0 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ + 6852: 006c58b0 2624 FUNC GLOBAL DEFAULT 12 parallels_read_format_extension │ │ │ │ 6853: 00aa9f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_ESCALATE_EVENT │ │ │ │ 6854: 00aa97f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_DATA_EVENT │ │ │ │ - 6855: 007bba24 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ - 6856: 007b6340 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ + 6855: 007bba14 220 FUNC GLOBAL DEFAULT 12 mktimegm │ │ │ │ + 6856: 007b6330 200 FUNC GLOBAL DEFAULT 12 qobject_is_equal │ │ │ │ 6857: 004a3bd0 756 FUNC GLOBAL DEFAULT 12 monitor_fdset_add_fd │ │ │ │ 6858: 00ae0704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ 6859: 00aae3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_REJECT_EVENT │ │ │ │ 6860: 00ae003a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_DSTATE │ │ │ │ 6861: 00adfca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_DSTATE │ │ │ │ 6862: 00aaf168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_EVENT │ │ │ │ - 6863: 00735354 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ - 6864: 0060e910 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ + 6863: 00735344 424 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions_members │ │ │ │ + 6864: 0060e900 704 FUNC GLOBAL DEFAULT 12 qmp_change_backing_file │ │ │ │ 6865: 00ab427c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DETACH_DEVICE_EVENT │ │ │ │ 6866: 00ab1008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_OVERFLOW_EVENT │ │ │ │ - 6867: 0073c95c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ + 6867: 0073c94c 1068 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_add_dynamic_capacity │ │ │ │ 6868: 00aded42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_READW_DSTATE │ │ │ │ 6869: 00492254 796 FUNC GLOBAL DEFAULT 12 load_snapshot │ │ │ │ - 6870: 0078888c 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ + 6870: 0078887c 228 FUNC GLOBAL DEFAULT 12 visit_type_VirtioQueueElement_members │ │ │ │ 6871: 00203058 172 FUNC GLOBAL DEFAULT 12 float64_is_signaling_nan │ │ │ │ - 6872: 0054bc10 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ - 6873: 005f79f8 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ + 6872: 0054bc00 268 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_get_dirty │ │ │ │ + 6873: 005f79e8 260 FUNC GLOBAL DEFAULT 12 qauthz_list_insert_rule │ │ │ │ 6874: 00adedde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_WRITE_DSTATE │ │ │ │ - 6875: 007b7878 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ + 6875: 007b7868 116 FUNC GLOBAL DEFAULT 12 json_message_parser_flush │ │ │ │ 6876: 00ab5914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_VM_STATE_CHANGE_EVENT │ │ │ │ 6877: 00aa4424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ 6878: 00ab1bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_EVENT │ │ │ │ 6879: 009ea274 12 OBJECT GLOBAL DEFAULT 21 BlockdevAioOptions_lookup │ │ │ │ - 6880: 005ee9b8 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ - 6881: 007cd9b8 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ + 6880: 005ee9a8 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digestv │ │ │ │ + 6881: 007cd9a8 48 FUNC GLOBAL DEFAULT 12 notifier_list_add │ │ │ │ 6882: 0022127c 16 FUNC GLOBAL DEFAULT 12 uint16_to_bfloat16_scalbn │ │ │ │ - 6883: 005b4748 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ + 6883: 005b4738 188 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8u_i64 │ │ │ │ 6884: 00aaeea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CFS_EVENT │ │ │ │ 6885: 00222fd0 440 FUNC GLOBAL DEFAULT 12 float16_scalbn │ │ │ │ - 6886: 00706060 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ + 6886: 00706050 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf │ │ │ │ 6887: 003693f0 224 FUNC GLOBAL DEFAULT 12 scsi_req_get_sense │ │ │ │ 6888: 00ab4814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_ADD_EVENT │ │ │ │ 6889: 00ab7fc0 332 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_core_trace_events_trace_events │ │ │ │ - 6890: 00582314 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ + 6890: 00582304 44 FUNC GLOBAL DEFAULT 12 qdev_assert_realized_properly │ │ │ │ 6891: 003645e8 236 FUNC GLOBAL DEFAULT 12 pcie_aer_root_init │ │ │ │ 6892: 00ade9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_LOWERED_DSTATE │ │ │ │ 6893: 00adeabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_RST_B_DSTATE │ │ │ │ - 6894: 00953140 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ + 6894: 00953130 24 OBJECT GLOBAL DEFAULT 14 sched_setscheduler_arg │ │ │ │ 6895: 004e03ac 936 FUNC GLOBAL DEFAULT 12 helper_mfspr │ │ │ │ 6896: 00216634 344 FUNC GLOBAL DEFAULT 12 float32_to_floatx80 │ │ │ │ - 6897: 00771e44 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ - 6898: 007b37cc 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ - 6899: 007fa1e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ + 6897: 00771e34 268 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevBackendProperties_members │ │ │ │ + 6898: 007b37bc 460 FUNC GLOBAL DEFAULT 12 qnum_is_equal │ │ │ │ + 6899: 007fa1d4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_uncorrectable_errors_arg_members │ │ │ │ 6900: 00adfdd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_HANDLER_DSTATE │ │ │ │ - 6901: 00574790 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ + 6901: 00574780 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchb_mmu │ │ │ │ 6902: 00ab2ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_WRITE_EVENT │ │ │ │ - 6903: 00734bc8 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ - 6904: 007df184 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ + 6903: 00734bb8 192 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapability │ │ │ │ + 6904: 007df174 248 FUNC GLOBAL DEFAULT 12 aio_compute_timeout │ │ │ │ 6905: 00441260 56 FUNC GLOBAL DEFAULT 12 qemu_sglist_destroy │ │ │ │ 6906: 00ade5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_DSTATE │ │ │ │ 6907: 00ab0328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_EVENT │ │ │ │ 6908: 00216040 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float32 │ │ │ │ 6909: 00ab8d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMPDTB_EVENT │ │ │ │ 6910: 00adfac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_CONTROL_DSTATE │ │ │ │ 6911: 004d401c 172 FUNC GLOBAL DEFAULT 12 icount_get │ │ │ │ - 6912: 00757634 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ + 6912: 00757624 192 FUNC GLOBAL DEFAULT 12 visit_type_ZeroPageDetection │ │ │ │ 6913: 00ab8984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_RELEASE_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 6914: 0071f8a8 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ - 6915: 007cda94 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ + 6914: 0071f898 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_named_block_nodes │ │ │ │ + 6915: 007cda84 20 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_init │ │ │ │ 6916: 00adea54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_UNREALIZE_DSTATE │ │ │ │ 6917: 00455178 152 FUNC GLOBAL DEFAULT 12 tpm_cleanup │ │ │ │ - 6918: 0077950c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ + 6918: 007794fc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_object_del │ │ │ │ 6919: 009ea86c 12 OBJECT GLOBAL DEFAULT 21 CacheLevelAndType_lookup │ │ │ │ 6920: 00adff26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_FEATURES_DSTATE │ │ │ │ 6921: 00ab9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_RX_FILTER_EVENT │ │ │ │ 6922: 003ba41c 24 FUNC GLOBAL DEFAULT 12 usb_packet_size │ │ │ │ 6923: 00adf1e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_READ_DSTATE │ │ │ │ - 6924: 00611fbc 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ + 6924: 00611fac 232 FUNC GLOBAL DEFAULT 12 os_set_proc_name │ │ │ │ 6925: 00adfbfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_WRITE_DSTATE │ │ │ │ - 6926: 007e3fa4 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ - 6927: 0061af2c 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ + 6926: 007e3f94 256 FUNC GLOBAL DEFAULT 12 thread_pool_new_aio │ │ │ │ + 6927: 0061af1c 264 FUNC GLOBAL DEFAULT 12 bdrv_op_is_blocked │ │ │ │ 6928: 00ab426c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MDEV_EVENT │ │ │ │ - 6929: 0079d368 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ + 6929: 0079d358 320 FUNC GLOBAL DEFAULT 12 visit_type_MouseInfo │ │ │ │ 6930: 00aaa5ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_READ_EVENT │ │ │ │ - 6931: 0057b408 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ + 6931: 0057b3f8 368 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection │ │ │ │ 6932: 00ae04c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_QUERY_BLOCK_GRAPH_DSTATE │ │ │ │ 6933: 0027b944 728 FUNC GLOBAL DEFAULT 12 v9fs_co_open2 │ │ │ │ - 6934: 006fd048 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ - 6935: 00699458 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ - 6936: 007211d8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ + 6934: 006fd038 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptions │ │ │ │ + 6935: 00699448 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_delete │ │ │ │ + 6936: 007211c8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_enable │ │ │ │ 6937: 00aa59bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_COMPLETE_EVENT │ │ │ │ - 6938: 0078c598 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ - 6939: 007e97e4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ + 6938: 0078c588 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions_members │ │ │ │ + 6939: 007e97d4 32 FUNC GLOBAL DEFAULT 12 buffer_reserve │ │ │ │ 6940: 00adfa96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_DSTATE │ │ │ │ 6941: 00adefea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDMC_WRITE_DSTATE │ │ │ │ 6942: 00ade510 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_INTERNAL_ERROR_DSTATE │ │ │ │ - 6943: 00694934 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ + 6943: 00694924 104 FUNC GLOBAL DEFAULT 12 qcow2_co_encrypt │ │ │ │ 6944: 004808cc 36 FUNC GLOBAL DEFAULT 12 migrate_late_block_activate │ │ │ │ 6945: 00adf628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DSTATE │ │ │ │ 6946: 00ab2d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STOP_EVENT │ │ │ │ 6947: 00ae01f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_DSTATE │ │ │ │ 6948: 00239ce8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_allow_fences │ │ │ │ 6949: 00adf2a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_WRITE_DSTATE │ │ │ │ 6950: 00495844 892 FUNC GLOBAL DEFAULT 12 colo_do_failover │ │ │ │ 6951: 0034e428 216 FUNC GLOBAL DEFAULT 12 msix_set_message │ │ │ │ 6952: 00ade9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_DSTATE │ │ │ │ - 6953: 00780880 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ + 6953: 00780870 92 FUNC GLOBAL DEFAULT 12 qapi_free_Stats │ │ │ │ 6954: 002277dc 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_set │ │ │ │ 6955: 00221f78 424 FUNC GLOBAL DEFAULT 12 float128_maxnummag │ │ │ │ - 6956: 007bb6e0 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ + 6956: 007bb6d0 132 FUNC GLOBAL DEFAULT 12 strpadcpy │ │ │ │ 6957: 00aa7194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_UNREALIZE_EVENT │ │ │ │ - 6958: 005c55ec 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ - 6959: 00965c48 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ + 6958: 005c55dc 212 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3_ptr │ │ │ │ + 6959: 00965c38 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM │ │ │ │ 6960: 00aa8638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_EVENT │ │ │ │ 6961: 0027c638 396 FUNC GLOBAL DEFAULT 12 v9fs_co_chown │ │ │ │ 6962: 00adf0ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_SR_INT_DSTATE │ │ │ │ 6963: 00ab2c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_START_EVENT │ │ │ │ 6964: 00ab96c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_EVENT │ │ │ │ 6965: 00ab5834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_EVENT │ │ │ │ 6966: 002219e8 8 FUNC GLOBAL DEFAULT 12 float32_max │ │ │ │ - 6967: 006e3260 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ + 6967: 006e3250 64 FUNC GLOBAL DEFAULT 12 resume_mux_open │ │ │ │ 6968: 00491f50 388 FUNC GLOBAL DEFAULT 12 qmp_xen_save_devices_state │ │ │ │ 6969: 00adf1b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOAD_CAM_DSTATE │ │ │ │ - 6970: 0059dc90 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ - 6971: 005719e0 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ + 6970: 0059dc80 316 FUNC GLOBAL DEFAULT 12 tcg_region_alloc │ │ │ │ + 6971: 005719d0 144 FUNC GLOBAL DEFAULT 12 cpu_ldub_mmuidx_ra │ │ │ │ 6972: 004a4638 616 FUNC GLOBAL DEFAULT 12 hmp_sync_profile │ │ │ │ 6973: 00adf79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_DSTATE │ │ │ │ 6974: 00aaf834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_ROUTE_IRQ_EVENT │ │ │ │ - 6975: 00786148 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ + 6975: 00786138 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vfio_migration │ │ │ │ 6976: 00ae035e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_INIT_DSTATE │ │ │ │ 6977: 00abbe68 1 OBJECT GLOBAL DEFAULT 25 xen_is_stubdomain │ │ │ │ - 6978: 007041a8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ + 6978: 00704198 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile │ │ │ │ 6979: 00477d20 128 FUNC GLOBAL DEFAULT 12 migration_is_blocked │ │ │ │ 6980: 0035ab54 140 FUNC GLOBAL DEFAULT 12 hmp_info_pci │ │ │ │ 6981: 00ade6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_DSTATE │ │ │ │ 6982: 00ade473 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_stats_c │ │ │ │ 6983: 00adf8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ZERO_SGE_DSTATE │ │ │ │ - 6984: 005bc418 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ + 6984: 005bc408 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i32_chk │ │ │ │ 6985: 00aa8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RESET_SURFACES_EVENT │ │ │ │ - 6986: 006dd448 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ - 6987: 00704c90 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ + 6986: 006dd438 256 FUNC GLOBAL DEFAULT 12 bdrv_co_unref_child │ │ │ │ + 6987: 00704c80 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsList │ │ │ │ 6988: 00231530 20 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_init_hook │ │ │ │ 6989: 00ab9668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REMOVE_FD_EVENT │ │ │ │ 6990: 0043b84c 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_pre_loadvm │ │ │ │ 6991: 004d7208 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_device_name │ │ │ │ 6992: 003f6c20 236 FUNC GLOBAL DEFAULT 12 vfio_device_get_aw_bits │ │ │ │ 6993: 00aa6dcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_LOST_INTERRUPT_EVENT │ │ │ │ 6994: 004ccd3c 324 FUNC GLOBAL DEFAULT 12 replay_checkpoint │ │ │ │ 6995: 00aa61b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_VOL_EVENT │ │ │ │ 6996: 00adfc20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QH_LOAD_DSTATE │ │ │ │ 6997: 00adfdb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_DSTATE │ │ │ │ 6998: 00ae0052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_NHP_RANGE_DSTATE │ │ │ │ - 6999: 007cb5bc 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ + 6999: 007cb5ac 88 FUNC GLOBAL DEFAULT 12 error_setg_file_open_internal │ │ │ │ 7000: 00aa5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 7001: 00aaaa8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_VIC_UPDATE_FIQ_EVENT │ │ │ │ 7002: 00adfccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_UNDERRUN_DSTATE │ │ │ │ - 7003: 007bac84 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ + 7003: 007bac74 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_rwx │ │ │ │ 7004: 00ae0c74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT_DSTATE │ │ │ │ 7005: 00aa6d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_ADJUST_EVENT │ │ │ │ 7006: 002f7fec 216 FUNC GLOBAL DEFAULT 12 sifive_test_create │ │ │ │ - 7007: 005eea58 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ + 7007: 005eea48 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest │ │ │ │ 7008: 00aadccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_DISABLED_EVENT │ │ │ │ - 7009: 0057ecf0 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ + 7009: 0057ece0 40 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_enum │ │ │ │ 7010: 00a16838 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchb │ │ │ │ 7011: 002df240 496 FUNC GLOBAL DEFAULT 12 i2c_nack │ │ │ │ 7012: 0048ca20 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_resume │ │ │ │ 7013: 00439f5c 100 FUNC GLOBAL DEFAULT 12 qmp_query_balloon │ │ │ │ 7014: 00abbac0 4 OBJECT GLOBAL DEFAULT 25 pci_host_bridges │ │ │ │ 7015: 00aaf068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_EVENT │ │ │ │ 7016: 0025b914 28 FUNC GLOBAL DEFAULT 12 vnc_tight_send_framebuffer_update │ │ │ │ 7017: 00216260 544 FUNC GLOBAL DEFAULT 12 floatx80_to_float64 │ │ │ │ - 7018: 00769b5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ - 7019: 0078bcac 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ - 7020: 00730934 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ + 7018: 00769b4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevNetmapOptions │ │ │ │ + 7019: 0078bc9c 676 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions_members │ │ │ │ + 7020: 00730924 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPtyWrapper │ │ │ │ 7021: 00aa5fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_EVENT │ │ │ │ - 7022: 007b33a0 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ + 7022: 007b3390 84 FUNC GLOBAL DEFAULT 12 qnum_from_uint │ │ │ │ 7023: 00adf31e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_METADATA_RSS_DSTATE │ │ │ │ 7024: 00491928 1440 FUNC GLOBAL DEFAULT 12 save_snapshot │ │ │ │ - 7025: 0077aa78 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ + 7025: 0077aa68 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryFailureFlags │ │ │ │ 7026: 00226794 84 FUNC GLOBAL DEFAULT 12 bfloat16_squash_input_denormal │ │ │ │ 7027: 00abb274 4 OBJECT GLOBAL DEFAULT 25 current_machine │ │ │ │ 7028: 00aab610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_INVALID_EVENT │ │ │ │ 7029: 00ae0564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 7030: 00ae066a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ 7031: 009dccfc 52 OBJECT GLOBAL DEFAULT 21 vmstate_ohci_state │ │ │ │ 7032: 00ae06f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_ACTION_DSTATE │ │ │ │ 7033: 00ab170c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCKLEN_EVENT │ │ │ │ - 7034: 00736b3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ + 7034: 00736b2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretCommonProperties │ │ │ │ 7035: 00aaadac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_READ_EVENT │ │ │ │ 7036: 00aae35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_INIT_EVENT │ │ │ │ - 7037: 0065b820 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ + 7037: 0065b810 1044 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_part │ │ │ │ 7038: 00adf762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_READ_DSTATE │ │ │ │ - 7039: 0052030c 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ + 7039: 00520300 128 FUNC GLOBAL DEFAULT 12 virtio_device_release_ioeventfd │ │ │ │ 7040: 00230014 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cb │ │ │ │ 7041: 0048d010 608 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_header │ │ │ │ - 7042: 006390ac 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ + 7042: 0063909c 372 FUNC GLOBAL DEFAULT 12 nbd_client_connection_new │ │ │ │ 7043: 00aa7114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_CREATE_EVENT │ │ │ │ - 7044: 0078eb00 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ + 7044: 0078eaf0 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions_members │ │ │ │ 7045: 00adef10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_DSTATE │ │ │ │ 7046: 00236ed0 140 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_disable │ │ │ │ 7047: 00ab2cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_UNIMPLEMENTED_EVENT │ │ │ │ - 7048: 007576f4 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ + 7048: 007576e4 112 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAliasTransform_members │ │ │ │ 7049: 004cc758 196 FUNC GLOBAL DEFAULT 12 replay_next_event_is │ │ │ │ 7050: 00adf6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_WRITE_DSTATE │ │ │ │ 7051: 00aba658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_REGION_INFO_EVENT │ │ │ │ 7052: 00ab0fd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FINISH_DCMD_EVENT │ │ │ │ 7053: 00ab0c88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_EVENT │ │ │ │ 7054: 003f6e34 132 FUNC GLOBAL DEFAULT 12 vfio_get_vfio_device │ │ │ │ 7055: 003975fc 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_reply_endianness │ │ │ │ 7056: 00228690 172 FUNC GLOBAL DEFAULT 12 helper_gvec_subs16 │ │ │ │ 7057: 00ae03c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_REFRESH_DSTATE │ │ │ │ 7058: 00adfa54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_SQ_DSTATE │ │ │ │ 7059: 00adebd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_WRITE_DSTATE │ │ │ │ 7060: 00adef34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_REPORT_IRQ_DELIVERED_DSTATE │ │ │ │ - 7061: 007ec06c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ + 7061: 007ec05c 72 FUNC GLOBAL DEFAULT 12 hbitmap_serialization_align │ │ │ │ 7062: 00adef66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_WRITE_MMR_INVALID_DSTATE │ │ │ │ 7063: 00aa4d70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_QUEUE_PAIR_EVENT │ │ │ │ - 7064: 0062a37c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ + 7064: 0062a36c 168 FUNC GLOBAL DEFAULT 12 job_early_fail │ │ │ │ 7065: 00239a48 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_x │ │ │ │ 7066: 00ade42d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_visit_c │ │ │ │ 7067: 00239aa8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y │ │ │ │ - 7068: 00651aa0 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ + 7068: 00651a90 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_busy │ │ │ │ 7069: 00ab8b1c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_introspect_trace_events_trace_events │ │ │ │ 7070: 00ade838 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_DSTATE │ │ │ │ - 7071: 007ed444 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ + 7071: 007ed434 216 FUNC GLOBAL DEFAULT 12 qemu_hexdump_to_buffer │ │ │ │ 7072: 00aded8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_ACCEPT_DSTATE │ │ │ │ - 7073: 006458dc 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ + 7073: 006458cc 116 FUNC GLOBAL DEFAULT 12 blk_aio_pwritev │ │ │ │ 7074: 0043cadc 156 FUNC GLOBAL DEFAULT 12 vm_stop │ │ │ │ 7075: 00493288 400 FUNC GLOBAL DEFAULT 12 socket_start_outgoing_migration │ │ │ │ 7076: 00ab6174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_ADD_EVENT │ │ │ │ 7077: 00aa7274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_MGMT_COMPLETE_EVENT │ │ │ │ - 7078: 0078b914 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ - 7079: 0058078c 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ - 7080: 0079dbc4 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ + 7078: 0078b904 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevOssOptions │ │ │ │ + 7079: 0058077c 380 FUNC GLOBAL DEFAULT 12 qdev_prop_check_globals │ │ │ │ + 7080: 0079dbb4 376 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue_members │ │ │ │ 7081: 0043c25c 192 FUNC GLOBAL DEFAULT 12 cpu_pause │ │ │ │ 7082: 00adeb82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_HARD_RESET_DSTATE │ │ │ │ - 7083: 0067f1e4 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ - 7084: 00726fa8 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ - 7085: 00632070 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ + 7083: 0067f1d4 168 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_ro │ │ │ │ + 7084: 00726f98 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_internal_sync │ │ │ │ + 7085: 00632060 920 FUNC GLOBAL DEFAULT 12 qemuio_command │ │ │ │ 7086: 0040aabc 228 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_realize │ │ │ │ - 7087: 006fbdf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ - 7088: 00578fe0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ - 7089: 007d3ed4 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ + 7087: 006fbde4 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraph │ │ │ │ + 7088: 00578fd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchl_le │ │ │ │ + 7089: 007d3ec4 948 FUNC GLOBAL DEFAULT 12 qemu_set_dfilter_ranges │ │ │ │ 7090: 00adffba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_SHARED_DSTATE │ │ │ │ 7091: 00ade684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_ERR_DSTATE │ │ │ │ 7092: 00aab7b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_WRITE_EVENT │ │ │ │ 7093: 00ae02f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_CHUNK_DSTATE │ │ │ │ 7094: 00aaa96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DISABLE_IRQ_EVENT │ │ │ │ - 7095: 0064bc9c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ - 7096: 0067db74 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ + 7095: 0064bc8c 132 FUNC GLOBAL DEFAULT 12 block_copy_reset │ │ │ │ + 7096: 0067db64 984 FUNC GLOBAL DEFAULT 12 qcow2_reopen_bitmaps_rw │ │ │ │ 7097: 001e9588 236 FUNC GLOBAL DEFAULT 12 use_gdb_syscalls │ │ │ │ 7098: 00ade546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_OPEN_DSTATE │ │ │ │ 7099: 00ae0530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_COMMANDS_DSTATE │ │ │ │ 7100: 00ab2934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_ADDR_EVENT │ │ │ │ - 7101: 0079cad0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ + 7101: 0079cac0 320 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2 │ │ │ │ 7102: 00a14a50 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs16 │ │ │ │ 7103: 00ab1208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MISMATCH_EVENT │ │ │ │ - 7104: 007c02fc 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ - 7105: 007e1bcc 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ - 7106: 006edb34 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ + 7104: 007c02ec 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_wfd │ │ │ │ + 7105: 007e1bbc 152 FUNC GLOBAL DEFAULT 12 qemu_co_enter_all_impl │ │ │ │ + 7106: 006edb24 1264 FUNC GLOBAL DEFAULT 12 qmp_chardev_change │ │ │ │ 7107: 00adf8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_ENABLED_DSTATE │ │ │ │ 7108: 004172ac 132 FUNC GLOBAL DEFAULT 12 vhost_check_device_state │ │ │ │ 7109: 00ab880c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_READ_EVENT │ │ │ │ 7110: 009eaf7c 12 OBJECT GLOBAL DEFAULT 21 RunState_lookup │ │ │ │ 7111: 00221980 8 FUNC GLOBAL DEFAULT 12 float16_maximum_number │ │ │ │ 7112: 0027d9f4 8 FUNC GLOBAL DEFAULT 12 aml_memory32_fixed │ │ │ │ 7113: 00ade7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_DSTATE │ │ │ │ 7114: 00ae0c9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_REGISTER_MEMORY_FAILED_DSTATE │ │ │ │ - 7115: 0057ae94 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ + 7115: 0057ae84 8 FUNC GLOBAL DEFAULT 12 kvm_get_max_memslots │ │ │ │ 7116: 00aabe90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_WRITE_EVENT │ │ │ │ 7117: 00ae059e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ - 7118: 0064bc8c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ - 7119: 005449f4 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ + 7118: 0064bc7c 16 FUNC GLOBAL DEFAULT 12 block_copy_set_progress_meter │ │ │ │ + 7119: 005449e8 752 FUNC GLOBAL DEFAULT 12 memory_listener_unregister │ │ │ │ 7120: 00ab0af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DMA_DISABLE_EVENT │ │ │ │ 7121: 00aaa84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_AP_WRITE_EVENT │ │ │ │ 7122: 00ade73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_NEW_STYLE_SIZE_FLAGS_DSTATE │ │ │ │ - 7123: 0079016c 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ + 7123: 0079015c 312 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient │ │ │ │ 7124: 00ade850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_RETURN_DSTATE │ │ │ │ 7125: 00ade57c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_EXTENDED_HEADERS_COMPLIANCE_DSTATE │ │ │ │ 7126: 00adf840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_DSTATE │ │ │ │ 7127: 00aaee28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_EVENT │ │ │ │ 7128: 00aad91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_REALIZE_EVENT │ │ │ │ 7129: 00ab64d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_HIT_EVENT │ │ │ │ 7130: 00adfb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_SUCCESS_DSTATE │ │ │ │ 7131: 00ab2a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG2_WRITE_EVENT │ │ │ │ - 7132: 0057e9c8 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ + 7132: 0057e9b8 52 FUNC GLOBAL DEFAULT 12 qbus_init │ │ │ │ 7133: 00aba354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT16_EVENT │ │ │ │ 7134: 00ae005e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_DSTATE │ │ │ │ 7135: 00adecbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_VIA_DSTATE │ │ │ │ - 7136: 0079ef78 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ - 7137: 00584ce4 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ + 7136: 0079ef68 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper_members │ │ │ │ + 7137: 00584cd4 92 FUNC GLOBAL DEFAULT 12 qemu_init_irq │ │ │ │ 7138: 0022873c 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs32 │ │ │ │ 7139: 00adecc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_DSTATE │ │ │ │ - 7140: 0061b634 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ - 7141: 005b1c84 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ + 7140: 0061b624 24 FUNC GLOBAL DEFAULT 12 bdrv_get_aio_context │ │ │ │ + 7141: 005b1c74 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i32 │ │ │ │ 7142: 00aaf9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_ALARM_RAISED_EVENT │ │ │ │ 7143: 00205d74 4712 FUNC GLOBAL DEFAULT 12 float128_mul │ │ │ │ 7144: 00adee62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_MISR_READ_DSTATE │ │ │ │ 7145: 00adfc64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_DETACH_DSTATE │ │ │ │ - 7146: 0052c244 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ - 7147: 007fc13c 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ + 7146: 0052c238 536 FUNC GLOBAL DEFAULT 12 vhost_svq_add │ │ │ │ + 7147: 007fc12c 312 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions │ │ │ │ 7148: 00adf7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_DSTATE │ │ │ │ - 7149: 0075bdc8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ + 7149: 0075bdb8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cancel_vcpu_dirty_limit_arg_members │ │ │ │ 7150: 00adf4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_WRITE_REG_DSTATE │ │ │ │ - 7151: 007998a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ + 7151: 00799890 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEvent │ │ │ │ 7152: 00aad61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_EVENT │ │ │ │ 7153: 00ae055a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 7154: 005734b0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ + 7154: 005734a0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addb_mmu │ │ │ │ 7155: 00292ca8 192 FUNC GLOBAL DEFAULT 12 qdev_connect_gpio_out_named │ │ │ │ 7156: 00ae03d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_CLOSE_DSTATE │ │ │ │ - 7157: 0050b778 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ - 7158: 006f281c 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ + 7157: 0050b76c 612 FUNC GLOBAL DEFAULT 12 vfio_vga_write │ │ │ │ + 7158: 006f280c 96 FUNC GLOBAL DEFAULT 12 monitor_data_destroy │ │ │ │ 7159: 00230380 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_trans_cb │ │ │ │ 7160: 00ab9244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_EVENT │ │ │ │ 7161: 0022a81c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32i │ │ │ │ 7162: 00adef96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_REALIZE_DSTATE │ │ │ │ 7163: 00adea9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_UNMAP_MEMORY_DSTATE │ │ │ │ 7164: 00ab99b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_EVENT │ │ │ │ - 7165: 0060c2f8 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 7165: 0060c2e8 204 FUNC GLOBAL DEFAULT 12 qmp_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 7166: 009ea590 12 OBJECT GLOBAL DEFAULT 21 IoOperationType_lookup │ │ │ │ 7167: 003623bc 192 FUNC GLOBAL DEFAULT 12 pcie_cap_is_arifwd_enabled │ │ │ │ 7168: 00adf3bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_ACK_DSTATE │ │ │ │ 7169: 00adf3f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_DSTATE │ │ │ │ 7170: 00ab5030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_WRITE_EVENT │ │ │ │ 7171: 00aacd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_WRITE_EVENT │ │ │ │ 7172: 00adef20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_DSTATE │ │ │ │ 7173: 0022b394 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl32v │ │ │ │ 7174: 00adef58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_UPDATE_IRQ_DSTATE │ │ │ │ - 7175: 00917c50 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ - 7176: 00774d3c 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ - 7177: 0068cbb0 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ - 7178: 007366ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ + 7175: 00917c40 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode_len │ │ │ │ + 7176: 00774d2c 320 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties │ │ │ │ + 7177: 0068cba0 1840 FUNC GLOBAL DEFAULT 12 qcow2_check_metadata_overlap │ │ │ │ + 7178: 007366dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsQCow │ │ │ │ 7179: 00aaa2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPTI_EVENT │ │ │ │ 7180: 00232574 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic │ │ │ │ - 7181: 0057940c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ + 7181: 005793fc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_be │ │ │ │ 7182: 00a149cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs32 │ │ │ │ - 7183: 007bc0f0 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ + 7183: 007bc0e0 328 FUNC GLOBAL DEFAULT 12 qemu_strtoi64 │ │ │ │ 7184: 0047a04c 1240 FUNC GLOBAL DEFAULT 12 migration_connect │ │ │ │ - 7185: 006dd548 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ + 7185: 006dd538 300 FUNC GLOBAL DEFAULT 12 blk_co_new_with_bs │ │ │ │ 7186: 00ab7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_FREE_EVENT │ │ │ │ 7187: 002e814c 80 FUNC GLOBAL DEFAULT 12 ide_transfer_stop │ │ │ │ 7188: 003f6d98 156 FUNC GLOBAL DEFAULT 12 vfio_device_hiod_realize │ │ │ │ 7189: 00adff18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_CONFIG_DSTATE │ │ │ │ 7190: 00adfb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_FATAL_ERROR_DSTATE │ │ │ │ - 7191: 0075ad04 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ + 7191: 0075acf4 344 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus_members │ │ │ │ 7192: 00ab845c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_EVENT │ │ │ │ - 7193: 00770304 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ + 7193: 007702f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevBackendProperties │ │ │ │ 7194: 00adf786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SET_DSTATE │ │ │ │ - 7195: 0068af9c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ + 7195: 0068af8c 120 FUNC GLOBAL DEFAULT 12 qcow2_update_cluster_refcount │ │ │ │ 7196: 00aa72f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_EVENT │ │ │ │ 7197: 004d9700 28 FUNC GLOBAL DEFAULT 12 cpu_openrisc_timer_update │ │ │ │ 7198: 00aa90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BADPORT_EVENT │ │ │ │ 7199: 00adf436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_LINK_NEGOTIATION_START_DSTATE │ │ │ │ 7200: 00a18ac4 132 OBJECT GLOBAL DEFAULT 24 helper_info_sar_i64 │ │ │ │ 7201: 00adfbb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_HOST_IRQ_DSTATE │ │ │ │ 7202: 00ae06be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_ADD_DSTATE │ │ │ │ - 7203: 00570668 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ + 7203: 00570658 348 FUNC GLOBAL DEFAULT 12 probe_access_flags │ │ │ │ 7204: 00adf34a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_ADDR_DSTATE │ │ │ │ - 7205: 00728570 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ + 7205: 00728560 196 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd_members │ │ │ │ 7206: 00adef90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_READ_DSTATE │ │ │ │ - 7207: 007bb3e0 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ + 7207: 007bb3d0 20 FUNC GLOBAL DEFAULT 12 qemu_hw_version │ │ │ │ 7208: 00aac0d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_WRITEB_EVENT │ │ │ │ 7209: 00ab7bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_FALLBACK_EVENT │ │ │ │ - 7210: 0072f0d8 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ + 7210: 0072f0c8 236 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty_members │ │ │ │ 7211: 00aba908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_EVENT_EVENT │ │ │ │ 7212: 00ab5e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_EVENT │ │ │ │ 7213: 00adf24a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_LOAD_DSTATE │ │ │ │ - 7214: 007f2adc 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ + 7214: 007f2acc 156 FUNC GLOBAL DEFAULT 12 timed_average_account │ │ │ │ 7215: 00ab3104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_START_EVENT │ │ │ │ - 7216: 0073d9f8 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ - 7217: 00552760 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ + 7216: 0073d9e8 372 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryFormatList │ │ │ │ + 7217: 00552750 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_be_cached_slow │ │ │ │ 7218: 00ade9da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CADENCE_UART_BAUDRATE_DSTATE │ │ │ │ - 7219: 007df430 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ + 7219: 007df420 112 FUNC GLOBAL DEFAULT 12 aio_setup_linux_io_uring │ │ │ │ 7220: 00adfae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_INFO_DSTATE │ │ │ │ 7221: 009949ac 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_chr │ │ │ │ 7222: 00ab5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_POST_EVENT │ │ │ │ - 7223: 007a06d4 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ - 7224: 007dd81c 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ + 7223: 007a06c4 192 FUNC GLOBAL DEFAULT 12 visit_type_HotKeyMod │ │ │ │ + 7224: 007dd80c 640 FUNC GLOBAL DEFAULT 12 uffd_open │ │ │ │ 7225: 00ab2404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_INTERFACE_EVENT │ │ │ │ 7226: 00aaad2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_EVENT │ │ │ │ 7227: 00aab480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_EVENT │ │ │ │ - 7228: 0073fb34 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ + 7228: 0073fb24 192 FUNC GLOBAL DEFAULT 12 visit_type_JSONType │ │ │ │ 7229: 004d3f04 172 FUNC GLOBAL DEFAULT 12 icount_update │ │ │ │ 7230: 00ab5804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_EVENT │ │ │ │ - 7231: 006297a0 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ - 7232: 00541e0c 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ + 7231: 00629790 8 FUNC GLOBAL DEFAULT 12 job_progress_update │ │ │ │ + 7232: 00541e00 168 FUNC GLOBAL DEFAULT 12 ram_discard_manager_is_populated │ │ │ │ 7233: 00ab77a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_ADD_RECT_EVENT │ │ │ │ - 7234: 00573394 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ + 7234: 00573384 260 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgb_mmu │ │ │ │ 7235: 00484cb4 24 FUNC GLOBAL DEFAULT 12 postcopy_add_notifier │ │ │ │ 7236: 00aa7858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RXSIZE_EVENT │ │ │ │ - 7237: 007176f0 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ + 7237: 007176e0 1248 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2_members │ │ │ │ 7238: 0034f988 8 FUNC GLOBAL DEFAULT 12 msix_nr_vectors_allocated │ │ │ │ 7239: 002341b8 176 FUNC GLOBAL DEFAULT 12 qemu_clipboard_request │ │ │ │ 7240: 00ae015e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_DSTATE │ │ │ │ 7241: 0023f308 184 FUNC GLOBAL DEFAULT 12 qemu_pixman_glyph_from_vgafont │ │ │ │ - 7242: 00740898 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ + 7242: 00740888 324 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject_members │ │ │ │ 7243: 00ade7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_FREE_ID_DSTATE │ │ │ │ 7244: 00aa5eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_UNKNOWN_ERROR_EVENT │ │ │ │ - 7245: 005726b0 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ + 7245: 005726a0 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data_ra │ │ │ │ 7246: 00adfd56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DSTATE │ │ │ │ 7247: 00aacd9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_EVENT │ │ │ │ 7248: 00aa58ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_START_EVENT │ │ │ │ 7249: 00adf27a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_READ_DSTATE │ │ │ │ - 7250: 00917878 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ + 7250: 00917868 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3_len │ │ │ │ 7251: 004a9f5c 144 FUNC GLOBAL DEFAULT 12 qemu_announce_self │ │ │ │ 7252: 00aabad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_MEM_BLOCKED_READ_EVENT │ │ │ │ 7253: 00ab9274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 7254: 00ae059c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_DSTATE │ │ │ │ 7255: 00ab6d50 148 OBJECT GLOBAL DEFAULT 24 system_trace_events │ │ │ │ - 7256: 0078d6d8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ + 7256: 0078d6c8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackPerDirectionOptions │ │ │ │ 7257: 002287e0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_subs64 │ │ │ │ - 7258: 00680890 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ + 7258: 00680880 288 FUNC GLOBAL DEFAULT 12 qcow2_cache_empty │ │ │ │ 7259: 00aab770 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_READ_EVENT │ │ │ │ - 7260: 005b4a24 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ + 7260: 005b4a14 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap32_i64 │ │ │ │ 7261: 004871c0 36 FUNC GLOBAL DEFAULT 12 postcopy_temp_page_reset │ │ │ │ 7262: 004df624 28 FUNC GLOBAL DEFAULT 12 helper_float_mul_d │ │ │ │ 7263: 00ab7f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 7264: 002a0748 100 FUNC GLOBAL DEFAULT 12 qemu_add_machine_init_done_notifier │ │ │ │ 7265: 00ade9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_REALIZE_DSTATE │ │ │ │ 7266: 00221a08 8 FUNC GLOBAL DEFAULT 12 float32_min │ │ │ │ 7267: 00adfad8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_STARTED_DSTATE │ │ │ │ 7268: 009e57e8 48 OBJECT GLOBAL DEFAULT 21 unassigned_io_ops │ │ │ │ - 7269: 00536108 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ + 7269: 005360fc 104 FUNC GLOBAL DEFAULT 12 cpu_model_from_type │ │ │ │ 7270: 00ab0b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_DRQ_EVENT │ │ │ │ 7271: 00462aa8 192 FUNC GLOBAL DEFAULT 12 tpm_backend_startup_tpm │ │ │ │ 7272: 00ade6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_DSTATE │ │ │ │ 7273: 002219f8 8 FUNC GLOBAL DEFAULT 12 float32_maxnummag │ │ │ │ - 7274: 0059dac8 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ - 7275: 0058c2b4 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ + 7274: 0059dab8 256 FUNC GLOBAL DEFAULT 12 tcg_tb_foreach │ │ │ │ + 7275: 0058c2a4 216 FUNC GLOBAL DEFAULT 12 object_property_get_type │ │ │ │ 7276: 00aab4f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_TIMER_HACK_STATE_EVENT │ │ │ │ 7277: 00adf8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_DSTATE │ │ │ │ 7278: 00adf322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_RX_DESC_BUFF_SIZE_DSTATE │ │ │ │ 7279: 004df640 20 FUNC GLOBAL DEFAULT 12 helper_float_mul_s │ │ │ │ 7280: 00aad77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_LINK_SET_EXT_PARAMS_EVENT │ │ │ │ - 7281: 0064c274 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ + 7281: 0064c264 20 FUNC GLOBAL DEFAULT 12 block_copy_call_cancelled │ │ │ │ 7282: 00adf980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_BUILD_SENSE_DSTATE │ │ │ │ 7283: 004a455c 76 FUNC GLOBAL DEFAULT 12 hmp_info_name │ │ │ │ 7284: 00239bc8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_y0_top │ │ │ │ 7285: 00adfeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_SETTING_IRQ_DSTATE │ │ │ │ 7286: 00adf4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_START_XMIT_DSTATE │ │ │ │ 7287: 00ab26f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_RESET_EVENT │ │ │ │ 7288: 00aa4628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_GOT_NACK_EVENT │ │ │ │ 7289: 00aaabfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_IRQ_EVENT │ │ │ │ - 7290: 005ce4ac 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ + 7290: 005ce49c 348 FUNC GLOBAL DEFAULT 12 cache_is_cached │ │ │ │ 7291: 00adf8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_DSTATE │ │ │ │ - 7292: 00787c9c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ - 7293: 0072f56c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ + 7292: 00787c8c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus │ │ │ │ + 7293: 0072f55c 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper_members │ │ │ │ 7294: 00ab5a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_WAKE_SHARED_EVENT │ │ │ │ 7295: 00ae0204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_SWITCHOVER_START_DSTATE │ │ │ │ - 7296: 005bcd74 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ + 7296: 005bcd64 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i64_chk │ │ │ │ 7297: 00ade598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_BUFFERED_DSTATE │ │ │ │ 7298: 0046cf84 756 FUNC GLOBAL DEFAULT 12 file_start_outgoing_migration │ │ │ │ 7299: 00aa55dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_REGISTER_INTERFACE_EVENT │ │ │ │ 7300: 00a14948 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_subs64 │ │ │ │ 7301: 0036ca90 108 FUNC GLOBAL DEFAULT 12 scsi_device_report_change │ │ │ │ 7302: 00ab09e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_EVENT │ │ │ │ 7303: 00adf5e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_SQ_DSTATE │ │ │ │ 7304: 00ade487 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_qdev_c │ │ │ │ 7305: 0042f40c 88 FUNC GLOBAL DEFAULT 12 v9fs_pack │ │ │ │ 7306: 00adee90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_SET_IRQS_DSTATE │ │ │ │ - 7307: 0093774c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ - 7308: 005e4998 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ + 7307: 0093773c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_0_len │ │ │ │ + 7308: 005e4988 700 FUNC GLOBAL DEFAULT 12 qio_task_wait_thread │ │ │ │ 7309: 00ae052c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUIT_DSTATE │ │ │ │ 7310: 00ab6574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_END_EVENT │ │ │ │ 7311: 00202d70 120 FUNC GLOBAL DEFAULT 12 float16_is_signaling_nan │ │ │ │ - 7312: 005ee550 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ + 7312: 005ee540 208 FUNC GLOBAL DEFAULT 12 qcrypto_hash_new │ │ │ │ 7313: 00ade9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_DSTATE │ │ │ │ 7314: 00aa9f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_NOTIFY_EVENT │ │ │ │ 7315: 00adf9b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_DATA_DSTATE │ │ │ │ 7316: 00aded9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_DSTATE │ │ │ │ 7317: 0043e670 32 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_get │ │ │ │ 7318: 00ade9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_CHANNEL_ERROR_DSTATE │ │ │ │ 7319: 0046cb5c 584 FUNC GLOBAL DEFAULT 12 fd_start_incoming_migration │ │ │ │ 7320: 00adf9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ACCESS_DSTATE │ │ │ │ - 7321: 005cc8dc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ + 7321: 005cc8cc 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_vec │ │ │ │ 7322: 00adeb10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_WRITE_IO_DSTATE │ │ │ │ - 7323: 006f1774 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ + 7323: 006f1764 64 FUNC GLOBAL DEFAULT 12 monitor_flush │ │ │ │ 7324: 00adfe88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_DSTATE │ │ │ │ - 7325: 00796dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ + 7325: 00796db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeList │ │ │ │ 7326: 00ae0280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_DSTATE │ │ │ │ 7327: 00a16310 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchb │ │ │ │ - 7328: 0057ab10 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ - 7329: 006dac9c 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ + 7328: 0057ab00 108 FUNC GLOBAL DEFAULT 12 cpu_lduw_code │ │ │ │ + 7329: 006dac8c 588 FUNC GLOBAL DEFAULT 12 bdrv_is_allocated_above │ │ │ │ 7330: 00ade441 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_common_c │ │ │ │ 7331: 0035e93c 32 FUNC GLOBAL DEFAULT 12 shpc_cleanup │ │ │ │ - 7332: 007abf84 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ + 7332: 007abf74 456 FUNC GLOBAL DEFAULT 12 visit_type_int16 │ │ │ │ 7333: 0042d360 212 FUNC GLOBAL DEFAULT 12 ringbuf_write_completion │ │ │ │ 7334: 0026e798 892 FUNC GLOBAL DEFAULT 12 qemu_open_flags_tostr │ │ │ │ - 7335: 00553ffc 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ + 7335: 00553fec 100 FUNC GLOBAL DEFAULT 12 address_space_stl_le_cached_slow │ │ │ │ 7336: 00aaf7f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_REGISTER_VFS_EVENT │ │ │ │ 7337: 00ade7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_AUDIO_INIT_DSTATE │ │ │ │ - 7338: 0078c9b4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ - 7339: 0068d2e0 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ - 7340: 0063d0d8 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ + 7338: 0078c9a4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaOptions │ │ │ │ + 7339: 0068d2d0 224 FUNC GLOBAL DEFAULT 12 qcow2_pre_write_overlap_check │ │ │ │ + 7340: 0063d0c8 76 FUNC GLOBAL DEFAULT 12 aio_task_pool_start_task │ │ │ │ 7341: 00420184 96 FUNC GLOBAL DEFAULT 12 vhost_vdpa_get_iova_range │ │ │ │ 7342: 00ade96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_FAILED_DSTATE │ │ │ │ 7343: 002a07ac 4 FUNC GLOBAL DEFAULT 12 qemu_remove_machine_init_done_notifier │ │ │ │ 7344: 00307388 160 FUNC GLOBAL DEFAULT 12 e1000x_rxbufsize │ │ │ │ 7345: 00adee68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR32_WRITE_DSTATE │ │ │ │ 7346: 0043dfa4 112 FUNC GLOBAL DEFAULT 12 cpu_timers_init │ │ │ │ - 7347: 0054452c 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ + 7347: 00544520 152 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_stop │ │ │ │ 7348: 00aa6a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_RETURN_EVENT │ │ │ │ - 7349: 006ed1a4 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ - 7350: 00618578 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ - 7351: 007b2124 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ + 7349: 006ed194 36 FUNC GLOBAL DEFAULT 12 qemu_chr_has_feature │ │ │ │ + 7350: 00618568 852 FUNC GLOBAL DEFAULT 12 bdrv_default_perms │ │ │ │ + 7351: 007b2114 324 FUNC GLOBAL DEFAULT 12 string_output_visitor_new │ │ │ │ 7352: 00ae04a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 7353: 00ab2574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_HOSTFD_EVENT │ │ │ │ 7354: 00ade6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_NEW_SPAWN_DSTATE │ │ │ │ 7355: 00adfc5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_WAKEUP_DSTATE │ │ │ │ 7356: 009e87e0 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vhost_user_blk │ │ │ │ - 7357: 0079a090 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ + 7357: 0079a080 192 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordAction │ │ │ │ 7358: 001edd7c 16 FUNC GLOBAL DEFAULT 12 print_insn_od_host │ │ │ │ 7359: 00adf4e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_DSTATE │ │ │ │ 7360: 00ae023c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_DSTATE │ │ │ │ - 7361: 005cca04 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ + 7361: 005cc9f4 148 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_vec │ │ │ │ 7362: 00aa62a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_REVENTS_EVENT │ │ │ │ - 7363: 006f67d4 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ + 7363: 006f67c4 244 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRuleList │ │ │ │ 7364: 0027d66c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_lremovexattr │ │ │ │ 7365: 00220c78 336 FUNC GLOBAL DEFAULT 12 uint16_to_float64_scalbn │ │ │ │ 7366: 00aa6d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_READ_EVENT │ │ │ │ 7367: 004553cc 212 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_types │ │ │ │ 7368: 00adebf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_FIFO_DSTATE │ │ │ │ - 7369: 005f6eac 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ + 7369: 005f6e9c 428 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed │ │ │ │ 7370: 00ab7004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_BLK_IO_EVENT │ │ │ │ 7371: 00aaa3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_CLEAR_EVENT │ │ │ │ - 7372: 0072c848 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ + 7372: 0072c838 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbufWrapper │ │ │ │ 7373: 00aa9efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_PRESENTER_NOTIFY_EVENT │ │ │ │ - 7374: 00561114 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ - 7375: 00729280 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ + 7374: 00561104 184 FUNC GLOBAL DEFAULT 12 hmp_physical_memory_dump │ │ │ │ + 7375: 00729270 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportRemoveMode │ │ │ │ 7376: 00ab4a84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_EVENT │ │ │ │ 7377: 00ab6134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_LOOP_TOP_EVENT │ │ │ │ 7378: 00ab0278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_REQ_EVENT │ │ │ │ - 7379: 0073f4cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ - 7380: 00630b20 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ + 7379: 0073f4bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMemberList │ │ │ │ + 7380: 00630b10 216 FUNC GLOBAL DEFAULT 12 qemuio_add_command │ │ │ │ 7381: 004b6580 2628 FUNC GLOBAL DEFAULT 12 net_init_socket │ │ │ │ 7382: 00acdce8 8 OBJECT GLOBAL DEFAULT 25 max_advance │ │ │ │ 7383: 00adfa3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_SCSI_CMD_INVALID_LUN_DSTATE │ │ │ │ - 7384: 0071b32c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ - 7385: 00652dd8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ + 7384: 0071b31c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal_members │ │ │ │ + 7385: 00652dc8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_part │ │ │ │ 7386: 00ae05c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_NUMA_NODE_DSTATE │ │ │ │ 7387: 00aa5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_EVENT │ │ │ │ 7388: 00adee50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_READ_DSTATE │ │ │ │ 7389: 00adefc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_TEST_WRITE_DSTATE │ │ │ │ - 7390: 0059457c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ + 7390: 0059456c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_set_table │ │ │ │ 7391: 00ae006c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_DSTATE │ │ │ │ 7392: 00aa5f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_SIZE_EVENT │ │ │ │ 7393: 0021c0c8 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16 │ │ │ │ - 7394: 0077c47c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ - 7395: 0065ca00 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ + 7394: 0077c46c 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureAction │ │ │ │ + 7395: 0065c9f0 260 FUNC GLOBAL DEFAULT 12 bdrv_co_pwrite_sync │ │ │ │ 7396: 00ae0106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_START_SET_RUN_DSTATE │ │ │ │ 7397: 00a12530 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8i │ │ │ │ 7398: 00abaa28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_GROW_EVENT │ │ │ │ 7399: 00adfeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_DSTATE │ │ │ │ - 7400: 004f0dac 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ + 7400: 004f0da0 196 FUNC GLOBAL DEFAULT 12 virtio_serial_close │ │ │ │ 7401: 00ae01c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_GTREE_DSTATE │ │ │ │ - 7402: 00707ea0 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ + 7402: 00707e90 1388 FUNC GLOBAL DEFAULT 12 visit_type_DriveMirror_members │ │ │ │ 7403: 00adfa02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_EDM_CHANGE_DSTATE │ │ │ │ 7404: 004622fc 696 FUNC GLOBAL DEFAULT 12 spdm_socket_rsp │ │ │ │ - 7405: 007067cc 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ + 7405: 007067bc 388 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackup_members │ │ │ │ 7406: 00adeb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_GET_DSTATE │ │ │ │ 7407: 00ab22d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_THREAD_START_EVENT │ │ │ │ - 7408: 005e3970 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ + 7408: 005e3960 384 FUNC GLOBAL DEFAULT 12 qio_net_listener_open_sync │ │ │ │ 7409: 00a1ff84 132 OBJECT GLOBAL DEFAULT 24 helper_info_update_fpcsr │ │ │ │ 7410: 00adee54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_READ_DSTATE │ │ │ │ 7411: 00ae035a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_PASS_DSTATE │ │ │ │ 7412: 0023eb80 580 FUNC GLOBAL DEFAULT 12 qemu_pixelformat_from_pixman │ │ │ │ 7413: 00aaf2d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_EVENT │ │ │ │ 7414: 002a77a4 100 FUNC GLOBAL DEFAULT 12 sysbus_mmio_get_region │ │ │ │ 7415: 00ab01c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_00_EVENT │ │ │ │ - 7416: 007f8768 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ + 7416: 007f8758 256 FUNC GLOBAL DEFAULT 12 trace_event_name │ │ │ │ 7417: 00adf4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_DSTATE │ │ │ │ - 7418: 0055db70 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ + 7418: 0055db60 636 FUNC GLOBAL DEFAULT 12 colo_incoming_start_dirty_log │ │ │ │ 7419: 00aabf00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_WRITE_EVENT │ │ │ │ 7420: 00ade74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_CONTEXT_DSTATE │ │ │ │ 7421: 00aaa67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR_WRITE_EVENT │ │ │ │ 7422: 00ae0650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_DSTATE │ │ │ │ 7423: 00aa8a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_GREATER_THAN_BOUND_EVENT │ │ │ │ 7424: 00a11cf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar8v │ │ │ │ 7425: 00adefc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_DSTATE │ │ │ │ 7426: 00ab4d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_UNMAP_EVENT │ │ │ │ 7427: 00adfd04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_EXIT_DSTATE │ │ │ │ 7428: 00aa8118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_UNMAP_MEMORY_EVENT │ │ │ │ 7429: 009e808c 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_le │ │ │ │ - 7430: 007ac14c 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ + 7430: 007ac13c 448 FUNC GLOBAL DEFAULT 12 visit_type_int32 │ │ │ │ 7431: 00a1a31c 32 OBJECT GLOBAL DEFAULT 24 hw_compat_7_0 │ │ │ │ - 7432: 0073db88 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ + 7432: 0073db78 328 FUNC GLOBAL DEFAULT 12 visit_type_DumpGuestMemoryCapability │ │ │ │ 7433: 00ade78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REQUEST_DSTATE │ │ │ │ 7434: 00a1a33c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_1 │ │ │ │ 7435: 002d9840 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_start │ │ │ │ 7436: 00a1a37c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_7_2 │ │ │ │ 7437: 0035fde8 248 FUNC GLOBAL DEFAULT 12 pcie_endpoint_cap_v1_init │ │ │ │ - 7438: 006ddab4 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ + 7438: 006ddaa4 524 FUNC GLOBAL DEFAULT 12 blk_is_available │ │ │ │ 7439: 00ab97c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_CLIENT_EVENT │ │ │ │ - 7440: 007c5dd0 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ - 7441: 00730f00 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ + 7440: 007c5dc0 396 FUNC GLOBAL DEFAULT 12 defer_call │ │ │ │ + 7441: 00730ef0 432 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn │ │ │ │ 7442: 00aa4348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_EVENT │ │ │ │ 7443: 00ade55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_BUF_DSTATE │ │ │ │ 7444: 002ecf88 860 FUNC GLOBAL DEFAULT 12 ide_bus_exec_cmd │ │ │ │ - 7445: 007b3c44 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ - 7446: 005b7264 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ + 7445: 007b3c34 8 FUNC GLOBAL DEFAULT 12 qstring_get_str │ │ │ │ + 7446: 005b7254 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat32_i64 │ │ │ │ 7447: 00ab62c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_ESTIMATE_EVENT │ │ │ │ 7448: 00ab3d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_EVENT │ │ │ │ 7449: 00219c30 292 FUNC GLOBAL DEFAULT 12 float128_to_int32_round_to_zero │ │ │ │ - 7450: 007339fc 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ + 7450: 007339ec 500 FUNC GLOBAL DEFAULT 12 visit_type_StrOrNull │ │ │ │ 7451: 00ade880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CLUNK_DSTATE │ │ │ │ 7452: 00ab99c0 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_replay_trace_events_trace_events │ │ │ │ - 7453: 00626414 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ - 7454: 005b0030 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ + 7453: 00626404 100 FUNC GLOBAL DEFAULT 12 block_job_get_locked │ │ │ │ + 7454: 005b0020 204 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i32 │ │ │ │ 7455: 00ae0cee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_DSTATE │ │ │ │ 7456: 00362bf4 416 FUNC GLOBAL DEFAULT 12 pcie_acs_init │ │ │ │ - 7457: 00628880 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ - 7458: 007f867c 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ + 7457: 00628870 52 FUNC GLOBAL DEFAULT 12 job_type_str │ │ │ │ + 7458: 007f866c 236 FUNC GLOBAL DEFAULT 12 trace_event_iter_next │ │ │ │ 7459: 00aaf5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FLUSH_NS_EVENT │ │ │ │ - 7460: 006fa9d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ + 7460: 006fa9c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2EncryptionBase │ │ │ │ 7461: 00adeac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REDRAW_DSTATE │ │ │ │ 7462: 00480818 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_bitmaps │ │ │ │ - 7463: 005e4c54 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ + 7463: 005e4c44 8 FUNC GLOBAL DEFAULT 12 qio_task_set_error │ │ │ │ 7464: 00ab07e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_EVENT │ │ │ │ 7465: 00360b40 892 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_request_cb │ │ │ │ - 7466: 006fbd3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ + 7466: 006fbd2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphNodeList │ │ │ │ 7467: 002f2390 76 FUNC GLOBAL DEFAULT 12 hid_pointer_activate │ │ │ │ 7468: 00ab3274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_PTRS_EVENT │ │ │ │ 7469: 00ae021a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_COMMAND_SEND_DSTATE │ │ │ │ 7470: 00ae06d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_SET_DSTATE │ │ │ │ - 7471: 007f8560 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ - 7472: 007efa94 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ + 7471: 007f8550 164 FUNC GLOBAL DEFAULT 12 trace_event_register_group │ │ │ │ + 7472: 007efa84 248 FUNC GLOBAL DEFAULT 12 check_block_size │ │ │ │ 7473: 00aaa81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_READ_EVENT │ │ │ │ - 7474: 007a0d18 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ + 7474: 007a0d08 544 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions_members │ │ │ │ 7475: 00adf608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_TIMESTAMP_DSTATE │ │ │ │ 7476: 00ae03c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_SELECT_DSTATE │ │ │ │ 7477: 00aab710 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_WRITE_EVENT │ │ │ │ 7478: 00ab8af0 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_ebpf_trace_events_trace_events │ │ │ │ 7479: 00ab0d48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_LEVEL_EVENT │ │ │ │ 7480: 00ade9d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_READ_DSTATE │ │ │ │ 7481: 0022b5e8 184 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr16v │ │ │ │ 7482: 0021c1d4 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32 │ │ │ │ - 7483: 0074532c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ - 7484: 0072c9b8 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ + 7483: 0074531c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemdevList │ │ │ │ + 7484: 0072c9a8 156 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo_members │ │ │ │ 7485: 004d19b8 24 FUNC GLOBAL DEFAULT 12 replay_running_debug │ │ │ │ - 7486: 007b2580 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ + 7486: 007b2570 2452 FUNC GLOBAL DEFAULT 12 qmp_dispatch │ │ │ │ 7487: 0023857c 164 FUNC GLOBAL DEFAULT 12 qemu_default_pixelformat │ │ │ │ - 7488: 007b3b14 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ - 7489: 00626478 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ + 7488: 007b3b04 112 FUNC GLOBAL DEFAULT 12 qstring_from_substr │ │ │ │ + 7489: 00626468 180 FUNC GLOBAL DEFAULT 12 block_job_get │ │ │ │ 7490: 00ae0788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_DSTATE │ │ │ │ 7491: 00ade676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_INIT_ERR_DSTATE │ │ │ │ 7492: 00adf02a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_PER_CLK_DSTATE │ │ │ │ 7493: 00aded96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_ESB_DSTATE │ │ │ │ 7494: 00aaa08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_CLAIM_IRQ_EVENT │ │ │ │ 7495: 0021f8ac 292 FUNC GLOBAL DEFAULT 12 int64_to_floatx80 │ │ │ │ 7496: 002a87f8 3048 FUNC GLOBAL DEFAULT 12 qemu_edid_generate │ │ │ │ 7497: 00adfc08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_READ_DSTATE │ │ │ │ 7498: 0023dd80 36 FUNC GLOBAL DEFAULT 12 qkbd_state_modifier_get │ │ │ │ 7499: 00adfed4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_TO_TARGET_DSTATE │ │ │ │ - 7500: 007718b4 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ + 7500: 007718a4 112 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties_members │ │ │ │ 7501: 00aa4f20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_READ_DATA_EVENT │ │ │ │ 7502: 00acdbe4 88 OBJECT GLOBAL DEFAULT 25 address_space_io │ │ │ │ 7503: 00ab2894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_ATTACH_EVENT │ │ │ │ - 7504: 0078e1d8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ + 7504: 0078e1c8 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaPerDirectionOptions │ │ │ │ 7505: 002e8648 632 FUNC GLOBAL DEFAULT 12 ide_data_writel │ │ │ │ 7506: 00adf062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_IOMMU_NOTIFY_DSTATE │ │ │ │ 7507: 00ab827c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 7508: 00736ff8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ - 7509: 006df2e0 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ + 7508: 00736fe8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoHashAlgo │ │ │ │ + 7509: 006df2d0 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_zeroes │ │ │ │ 7510: 00441680 292 FUNC GLOBAL DEFAULT 12 dma_aligned_pow2_mask │ │ │ │ 7511: 00adf7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_NOOP_DSTATE │ │ │ │ - 7512: 005c84d4 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ - 7513: 00503244 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ + 7512: 005c84c4 184 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mov │ │ │ │ + 7513: 00503238 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_del_fd │ │ │ │ 7514: 002e772c 664 FUNC GLOBAL DEFAULT 12 ide_data_writew │ │ │ │ - 7515: 007e18c8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ + 7515: 007e18b8 16 FUNC GLOBAL DEFAULT 12 qemu_coroutine_entered │ │ │ │ 7516: 0043b8f0 48 FUNC GLOBAL DEFAULT 12 cpus_set_virtual_clock │ │ │ │ - 7517: 005925c8 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ + 7517: 005925b8 140 FUNC GLOBAL DEFAULT 12 gdb_get_first_cpu_in_process │ │ │ │ 7518: 002fb388 644 FUNC GLOBAL DEFAULT 12 ne2000_receive │ │ │ │ - 7519: 007cf2a4 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ - 7520: 00769d28 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ - 7521: 006f6474 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ - 7522: 0071009c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ + 7519: 007cf294 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool │ │ │ │ + 7520: 00769d18 92 FUNC GLOBAL DEFAULT 12 qapi_free_Netdev │ │ │ │ + 7521: 006f6464 192 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListFormat │ │ │ │ + 7522: 0071008c 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2 │ │ │ │ 7523: 00ab9434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ 7524: 009eb2dc 12 OBJECT GLOBAL DEFAULT 21 InputButton_lookup │ │ │ │ - 7525: 005bc99c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ + 7525: 005bc98c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i64_chk │ │ │ │ 7526: 00aa9248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_UNIMPL_EVENT │ │ │ │ 7527: 004df654 28 FUNC GLOBAL DEFAULT 12 helper_float_div_d │ │ │ │ 7528: 00ab83dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ 7529: 00ab67b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QTAILQ_EVENT │ │ │ │ - 7530: 005aeb0c 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ + 7530: 005aeafc 48 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i32 │ │ │ │ 7531: 004162b0 116 FUNC GLOBAL DEFAULT 12 vhost_ack_features │ │ │ │ 7532: 00aae38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_S_RESET_EVENT │ │ │ │ - 7533: 006bcf8c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ + 7533: 006bcf7c 236 FUNC GLOBAL DEFAULT 12 qed_commit_l2_cache_entry │ │ │ │ 7534: 00aa9348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_PORT_READ_EVENT │ │ │ │ - 7535: 006f255c 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ + 7535: 006f254c 504 FUNC GLOBAL DEFAULT 12 monitor_resume │ │ │ │ 7536: 00ade53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_COPY_FILE_RANGE_DSTATE │ │ │ │ 7537: 00aaba20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_NONSEC_EVENT │ │ │ │ 7538: 00a165a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchb │ │ │ │ - 7539: 0078b85c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ + 7539: 0078b84c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevJackOptions │ │ │ │ 7540: 002df070 464 FUNC GLOBAL DEFAULT 12 i2c_recv │ │ │ │ 7541: 00ae03e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM16_FALLBACK_DSTATE │ │ │ │ - 7542: 0059e5cc 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ + 7542: 0059e5bc 228 FUNC GLOBAL DEFAULT 12 tcg_region_prologue_set │ │ │ │ 7543: 00adf1fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LAST_DSTATE │ │ │ │ 7544: 00aa567c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_INIT_EVENT │ │ │ │ 7545: 0029aa04 204 FUNC GLOBAL DEFAULT 12 hmp_info_vm_generation_id │ │ │ │ 7546: 004df670 20 FUNC GLOBAL DEFAULT 12 helper_float_div_s │ │ │ │ 7547: 00adea32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_OUT_DSTATE │ │ │ │ 7548: 00adfbe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_ADDRESS_DSTATE │ │ │ │ - 7549: 0051b0d8 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ + 7549: 0051b0cc 828 FUNC GLOBAL DEFAULT 12 virtio_notify_irqfd │ │ │ │ 7550: 00ae0152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_RAM_FILL_DSTATE │ │ │ │ 7551: 00aae02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_OVERSIZED_EVENT │ │ │ │ 7552: 0043c31c 116 FUNC GLOBAL DEFAULT 12 cpu_resume │ │ │ │ - 7553: 007ac30c 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ - 7554: 0075b1b8 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ + 7553: 007ac2fc 412 FUNC GLOBAL DEFAULT 12 visit_type_int64 │ │ │ │ + 7554: 0075b1a8 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateStatus │ │ │ │ 7555: 0023e054 16 FUNC GLOBAL DEFAULT 12 qkbd_state_set_delay │ │ │ │ - 7556: 007a19d0 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ + 7556: 007a19c0 340 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptions_members │ │ │ │ 7557: 00aad28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_READ_EVENT │ │ │ │ - 7558: 006173a8 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ + 7558: 00617398 228 FUNC GLOBAL DEFAULT 12 bdrv_get_cumulative_perm │ │ │ │ 7559: 00adf58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRP2_ALIGN_DSTATE │ │ │ │ 7560: 00320480 608 FUNC GLOBAL DEFAULT 12 ctucan_receive │ │ │ │ 7561: 00ab9ae0 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_stats_trace_events_trace_events │ │ │ │ - 7562: 006ffdfc 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ + 7562: 006ffdec 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageCheck │ │ │ │ 7563: 00adf492 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_PARSED_DSTATE │ │ │ │ 7564: 00ab9e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_EVENT │ │ │ │ 7565: 00ab3c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_EVENT │ │ │ │ 7566: 00a14ef4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds8 │ │ │ │ - 7567: 006594a4 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ + 7567: 00659494 1396 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard │ │ │ │ 7568: 00a1607c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchb │ │ │ │ 7569: 00adffb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_INIT_FULL_DSTATE │ │ │ │ - 7570: 0076a284 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ + 7570: 0076a274 328 FUNC GLOBAL DEFAULT 12 visit_type_String │ │ │ │ 7571: 004d4a70 2080 FUNC GLOBAL DEFAULT 12 qmp_x_query_jit │ │ │ │ 7572: 00ade5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PROCESS_COMPLETION_DSTATE │ │ │ │ - 7573: 0077f790 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ + 7573: 0077f780 332 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper │ │ │ │ 7574: 00adf790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_DELAYED_DSTATE │ │ │ │ 7575: 00aab280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_EVENT_EVENT │ │ │ │ 7576: 0029ef34 84 FUNC GLOBAL DEFAULT 12 machine_class_allow_dynamic_sysbus_dev │ │ │ │ - 7577: 00938440 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ - 7578: 005b4454 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ + 7577: 00938430 16 OBJECT GLOBAL DEFAULT 14 gr_mask │ │ │ │ + 7578: 005b4444 132 FUNC GLOBAL DEFAULT 12 tcg_gen_divu_i64 │ │ │ │ 7579: 00aa9118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_LARGE_EVENT │ │ │ │ 7580: 00ae009c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_DSTATE │ │ │ │ - 7581: 00778cc0 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ + 7581: 00778cb0 1084 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_properties │ │ │ │ 7582: 00475c3c 64 FUNC GLOBAL DEFAULT 12 migrate_has_error │ │ │ │ 7583: 00adea38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_DATA_DSTATE │ │ │ │ 7584: 00aaf498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC16_EVENT │ │ │ │ 7585: 00a15104 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_add8 │ │ │ │ - 7586: 00965c18 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ + 7586: 00965c08 3 OBJECT GLOBAL DEFAULT 14 sense_code_SCSI_BUS_RESET │ │ │ │ 7587: 00aaede8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_OFFSET_EVENT │ │ │ │ 7588: 00ae0cde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_RESET_DSTATE │ │ │ │ 7589: 00aace2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RESET_EVENT │ │ │ │ 7590: 00ade437 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_core_c │ │ │ │ 7591: 00ab9bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_EVENT │ │ │ │ - 7592: 00763660 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ - 7593: 0051be34 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ + 7592: 00763650 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_save │ │ │ │ + 7593: 0051be28 48 FUNC GLOBAL DEFAULT 12 virtio_legacy_allowed │ │ │ │ 7594: 00aa60d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_OPTION_REQUEST_EVENT │ │ │ │ 7595: 00aa9fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_ESB_EVENT │ │ │ │ 7596: 0040a970 92 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_pre_save │ │ │ │ - 7597: 00733cb0 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ + 7597: 00733ca0 192 FUNC GLOBAL DEFAULT 12 visit_type_PCIELinkSpeed │ │ │ │ 7598: 00ab6054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_STATE_TOO_BIG_EVENT │ │ │ │ - 7599: 00628334 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ + 7599: 00628324 140 FUNC GLOBAL DEFAULT 12 job_txn_unref │ │ │ │ 7600: 00ab57d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_HEADER_EVENT │ │ │ │ 7601: 00adeb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SUSPENDED_DSTATE │ │ │ │ - 7602: 007cbe90 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ - 7603: 0075bb60 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ - 7604: 0071fd50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ - 7605: 0074dac4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ + 7602: 007cbe80 60 FUNC GLOBAL DEFAULT 12 loc_save │ │ │ │ + 7603: 0075bb50 156 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo_members │ │ │ │ + 7604: 0071fd40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_query_block_graph │ │ │ │ + 7605: 0074dab4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_cpus_fast │ │ │ │ 7606: 00aadd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_CSO_EVENT │ │ │ │ 7607: 00aa78b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_TX_EVENT │ │ │ │ 7608: 00ab6104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_RESUME_ACK_EVENT │ │ │ │ 7609: 00aded6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_WRITE_DSTATE │ │ │ │ 7610: 00ab01b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_EVENT │ │ │ │ 7611: 0021c2d4 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64 │ │ │ │ - 7612: 00577df8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ - 7613: 00802bac 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ + 7612: 00577de8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgl_le │ │ │ │ + 7613: 00802b9c 248 FUNC GLOBAL DEFAULT 12 vu_queue_empty │ │ │ │ 7614: 00adf06a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_REG_WRITE_DSTATE │ │ │ │ 7615: 00ab1048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_COMPLETE_EVENT │ │ │ │ - 7616: 00636d64 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ - 7617: 005b75f4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ + 7616: 00636d54 16 FUNC GLOBAL DEFAULT 12 nbd_free_export_list │ │ │ │ + 7617: 005b75e4 204 FUNC GLOBAL DEFAULT 12 tcg_gen_lookup_and_goto_ptr │ │ │ │ 7618: 00adff64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_START_DSTATE │ │ │ │ 7619: 00adf8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_PD_GET_INFO_DSTATE │ │ │ │ - 7620: 0055df80 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ - 7621: 00617374 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ + 7620: 0055df70 4 FUNC GLOBAL DEFAULT 12 ram_postcopy_incoming_init │ │ │ │ + 7621: 00617364 12 FUNC GLOBAL DEFAULT 12 bdrv_child_get_parent_aio_context │ │ │ │ 7622: 00ade79a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_UNKNOWN_DSTATE │ │ │ │ 7623: 00ade74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_DSTATE │ │ │ │ - 7624: 005cbb98 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ - 7625: 00745c28 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ + 7624: 005cbb88 116 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_vec │ │ │ │ + 7625: 00745c18 192 FUNC GLOBAL DEFAULT 12 visit_type_SysEmuTarget │ │ │ │ 7626: 00ab2fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QH_LOAD_EVENT │ │ │ │ 7627: 00adeefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_LSI_DSTATE │ │ │ │ 7628: 00aa4ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_EVENT │ │ │ │ 7629: 00ae03d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM16_FALLBACK_DSTATE │ │ │ │ 7630: 00adf670 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_DSTATE │ │ │ │ 7631: 00adf306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_SET_VFMAILBOX_DSTATE │ │ │ │ 7632: 0023df68 108 FUNC GLOBAL DEFAULT 12 qkbd_state_lift_all_keys │ │ │ │ @@ -7638,6211 +7638,6211 @@ │ │ │ │ 7634: 00ab25d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_UNKNOWN_EVENT │ │ │ │ 7635: 00adee18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_TRANSLATION_WRITE_DSTATE │ │ │ │ 7636: 00481728 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_channels │ │ │ │ 7637: 00ab26b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_DATA_IN_EVENT │ │ │ │ 7638: 00ae04c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_DSTATE │ │ │ │ 7639: 00241ecc 348 FUNC GLOBAL DEFAULT 12 qemu_console_fill_device_address │ │ │ │ 7640: 00ab7368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_RELEASE_EVENT │ │ │ │ - 7641: 006273a8 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ + 7641: 00627398 232 FUNC GLOBAL DEFAULT 12 block_job_iostatus_reset_locked │ │ │ │ 7642: 00ade844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_ALLOC_DSTATE │ │ │ │ - 7643: 006034c8 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ + 7643: 006034b8 220 FUNC GLOBAL DEFAULT 12 nbd_export_set_on_eject_blk │ │ │ │ 7644: 00aabd10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_READ_EVENT │ │ │ │ - 7645: 005cc274 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ + 7645: 005cc264 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sssub_vec │ │ │ │ 7646: 00aa5020 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_FLUSH_EVENT │ │ │ │ 7647: 00adea9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_REMAP_DSTATE │ │ │ │ 7648: 00ae0214 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_SKIP_DSTATE │ │ │ │ 7649: 00ab50d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_RESET_ENTER_EVENT │ │ │ │ - 7650: 0067f7a8 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ - 7651: 0061ac78 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ - 7652: 00740390 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ - 7653: 005b2348 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ + 7650: 0067f798 368 FUNC GLOBAL DEFAULT 12 qcow2_cache_clean_unused │ │ │ │ + 7651: 0061ac68 104 FUNC GLOBAL DEFAULT 12 bdrv_co_eject │ │ │ │ + 7652: 00740380 320 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember │ │ │ │ + 7653: 005b2338 100 FUNC GLOBAL DEFAULT 12 tcg_gen_discard_i64 │ │ │ │ 7654: 00ae0968 4 OBJECT GLOBAL DEFAULT 25 error_warn │ │ │ │ - 7655: 007343b0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ + 7655: 007343a0 192 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicyOutput │ │ │ │ 7656: 00ade7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_DSTATE │ │ │ │ - 7657: 00793c74 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ - 7658: 007f237c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ + 7657: 00793c64 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlow │ │ │ │ + 7658: 007f236c 964 FUNC GLOBAL DEFAULT 12 throttle_limits_to_config │ │ │ │ 7659: 004b23e4 144 FUNC GLOBAL DEFAULT 12 qemu_can_send_packet │ │ │ │ - 7660: 00748d94 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ - 7661: 0078bf50 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ + 7660: 00748d84 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_pmemsave_arg_members │ │ │ │ + 7661: 0078bf40 312 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPerDirectionOptions │ │ │ │ 7662: 00ab5784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_RAMBLOCK_VFN_HASH_EVENT │ │ │ │ - 7663: 007dd5c0 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ + 7663: 007dd5b0 12 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_count │ │ │ │ 7664: 00ab9ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_EVENT │ │ │ │ 7665: 00ae0d1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_BH_CB_DSTATE │ │ │ │ 7666: 00adf176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_READ_DSTATE │ │ │ │ 7667: 00adf2ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_CHECK_DSTATE │ │ │ │ - 7668: 0078ac1c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ + 7668: 0078ac0c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_yank │ │ │ │ 7669: 00adec4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADPORT_DSTATE │ │ │ │ - 7670: 00520144 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ + 7670: 00520138 200 FUNC GLOBAL DEFAULT 12 virtqueue_avail_bytes │ │ │ │ 7671: 00adff24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_DEVICE_ID_DSTATE │ │ │ │ - 7672: 005cc000 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ + 7672: 005cbff0 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_vec │ │ │ │ 7673: 00ab433c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_SETUP_EVENT │ │ │ │ 7674: 00adf400 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_TX_DISABLED_DSTATE │ │ │ │ 7675: 002eac70 268 FUNC GLOBAL DEFAULT 12 ide_set_sector │ │ │ │ 7676: 00ab9d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_EVENT │ │ │ │ 7677: 004b1f2c 112 FUNC GLOBAL DEFAULT 12 qemu_get_peer │ │ │ │ 7678: 0023986c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_height │ │ │ │ 7679: 004b15a4 180 FUNC GLOBAL DEFAULT 12 qemu_set_info_str │ │ │ │ 7680: 00aa4d90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_EVENT │ │ │ │ - 7681: 00965c20 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ + 7681: 00965c10 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY │ │ │ │ 7682: 00aab4e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_AHB_PNP_READ_EVENT │ │ │ │ 7683: 00ab7bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TRANSLATE_BLOCK_EVENT │ │ │ │ 7684: 00ae059a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_ROMS_DSTATE │ │ │ │ 7685: 00adf3d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_START_RECV_DSTATE │ │ │ │ 7686: 00adef1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_TARGET_DSTATE │ │ │ │ 7687: 00aaa7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_EVENT │ │ │ │ 7688: 0047e4b0 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_cleanup │ │ │ │ 7689: 00ab1b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_WRITABLE_EVENT │ │ │ │ - 7690: 0054dca8 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ - 7691: 005f544c 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ + 7690: 0054dc98 144 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc │ │ │ │ + 7691: 005f543c 32 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_set_callbacks │ │ │ │ 7692: 00aa72c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_START_EVENT │ │ │ │ 7693: 00adeb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_GET_INIT_INFO_DSTATE │ │ │ │ 7694: 00224668 3852 FUNC GLOBAL DEFAULT 12 float128_sqrt │ │ │ │ 7695: 0026f0c8 200 FUNC GLOBAL DEFAULT 12 v9fs_set_xattr │ │ │ │ 7696: 00adfdb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_DSTATE │ │ │ │ - 7697: 005cb7ac 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ + 7697: 005cb79c 188 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i64_vec │ │ │ │ 7698: 009ea398 12 OBJECT GLOBAL DEFAULT 21 ImageInfoSpecificKind_lookup │ │ │ │ 7699: 00ae062c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_RECOVER_DSTATE │ │ │ │ - 7700: 00625970 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ + 7700: 00625960 108 FUNC GLOBAL DEFAULT 12 bdrv_primary_child │ │ │ │ 7701: 00aabc60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_WRITE_EVENT │ │ │ │ 7702: 00adeb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_DSTATE │ │ │ │ - 7703: 00755958 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ - 7704: 007854f0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ + 7703: 00755948 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAlias │ │ │ │ + 7704: 007854e0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_TransactionAction_base_members │ │ │ │ 7705: 0024050c 656 FUNC GLOBAL DEFAULT 12 hmp_sendkey │ │ │ │ - 7706: 0070fec8 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ + 7706: 0070feb8 320 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS │ │ │ │ 7707: 00238460 260 FUNC GLOBAL DEFAULT 12 qemu_console_resize │ │ │ │ - 7708: 0073f584 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ - 7709: 0077a158 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ - 7710: 007995c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ + 7708: 0073f574 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternateMember │ │ │ │ + 7709: 0077a148 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_delete_break │ │ │ │ + 7710: 007995b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2List │ │ │ │ 7711: 00ab8728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_START_EVENT │ │ │ │ 7712: 00aa9168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_EVENT │ │ │ │ 7713: 00ab5fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_EVENT │ │ │ │ - 7714: 007fa254 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ + 7714: 007fa244 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlCorErrorType │ │ │ │ 7715: 00263ffc 68 FUNC GLOBAL DEFAULT 12 start_auth_vencrypt │ │ │ │ 7716: 00ab1cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_RAISE_EVENT │ │ │ │ 7717: 00352088 56 FUNC GLOBAL DEFAULT 12 pci_bus_is_express │ │ │ │ 7718: 00257354 376 FUNC GLOBAL DEFAULT 12 vnc_hextile_send_framebuffer_update │ │ │ │ - 7719: 00791d44 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ + 7719: 00791d34 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciMemoryRegion │ │ │ │ 7720: 0023a500 156 FUNC GLOBAL DEFAULT 12 index_from_key │ │ │ │ - 7721: 005b1be8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ - 7722: 007bde30 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ - 7723: 007da3a0 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ + 7721: 005b1bd8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i32 │ │ │ │ + 7722: 007bde20 204 FUNC GLOBAL DEFAULT 12 qatomic_set_u64 │ │ │ │ + 7723: 007da390 140 FUNC GLOBAL DEFAULT 12 tran_abort │ │ │ │ 7724: 0022e7c4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_smax16 │ │ │ │ - 7725: 007f8da0 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ - 7726: 0053cf84 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ - 7727: 0063cb00 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ + 7725: 007f8d90 196 FUNC GLOBAL DEFAULT 12 trace_opt_parse │ │ │ │ + 7726: 0053cf78 92 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_nomigrate │ │ │ │ + 7727: 0063caf0 8 FUNC GLOBAL DEFAULT 12 block_acct_done │ │ │ │ 7728: 00ae04a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ 7729: 00ab17fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_END_TRANSFER_EVENT │ │ │ │ 7730: 00214928 360 FUNC GLOBAL DEFAULT 12 floatx80_modrem │ │ │ │ 7731: 002f5bd4 352 FUNC GLOBAL DEFAULT 12 kvm_get_irq_delivered │ │ │ │ 7732: 0021ff70 244 FUNC GLOBAL DEFAULT 12 uint32_to_float16 │ │ │ │ - 7733: 005c9164 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ + 7733: 005c9154 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_mul │ │ │ │ 7734: 00ae04a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_DSTATE │ │ │ │ 7735: 004d1d78 256 FUNC GLOBAL DEFAULT 12 hmp_replay_delete_break │ │ │ │ 7736: 00adf98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_CONTINUE_DSTATE │ │ │ │ 7737: 00a13df0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub16 │ │ │ │ 7738: 00ab5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_BLOCK_EVENT │ │ │ │ - 7739: 00643f70 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ + 7739: 00643f60 28 FUNC GLOBAL DEFAULT 12 blk_name │ │ │ │ 7740: 00aa8048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_EVENT │ │ │ │ - 7741: 0063d1a4 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ + 7741: 0063d194 4 FUNC GLOBAL DEFAULT 12 aio_task_pool_free │ │ │ │ 7742: 00ae0430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_DSTATE │ │ │ │ 7743: 00ae048a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 7744: 00aa4f40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_SETUP_EVENT │ │ │ │ 7745: 00adefcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_DSTATE │ │ │ │ 7746: 00aa5c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_ALIGN_COMPLIANCE_EVENT │ │ │ │ - 7747: 00792644 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ - 7748: 0074c2a0 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ - 7749: 0072790c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ + 7747: 00792634 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo │ │ │ │ + 7748: 0074c290 112 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC_members │ │ │ │ + 7749: 007278fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsLegacy │ │ │ │ 7750: 00ab6bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_EVENT │ │ │ │ 7751: 00ade4d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_IN_BAND_DSTATE │ │ │ │ 7752: 0035cd10 208 FUNC GLOBAL DEFAULT 12 pcie_sriov_num_vfs │ │ │ │ - 7753: 0063caa4 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ + 7753: 0063ca94 92 FUNC GLOBAL DEFAULT 12 block_latency_histograms_clear │ │ │ │ 7754: 00ab3a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_CONNECT_AND_BIND_EVENT │ │ │ │ 7755: 00aa94a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_READ_EVENT │ │ │ │ 7756: 00a139d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax16 │ │ │ │ - 7757: 00729794 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ + 7757: 00729784 180 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptions_members │ │ │ │ 7758: 00aaad1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_BROADCAST_EVENT │ │ │ │ 7759: 00aaa1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_FAULT_EVENT │ │ │ │ 7760: 00aa9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_EVENT │ │ │ │ 7761: 00ade9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_FIFO_RESET_DSTATE │ │ │ │ - 7762: 005eeed8 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ - 7763: 005b4894 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ - 7764: 007ac4a8 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ - 7765: 007b4994 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ + 7762: 005eeec8 128 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_new │ │ │ │ + 7763: 005b4884 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32u_i64 │ │ │ │ + 7764: 007ac498 464 FUNC GLOBAL DEFAULT 12 visit_type_size │ │ │ │ + 7765: 007b4984 160 FUNC GLOBAL DEFAULT 12 qdict_clone_shallow │ │ │ │ 7766: 00adf73e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_NOT_SUPPORTED_DSTATE │ │ │ │ 7767: 0035502c 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus_reverse │ │ │ │ - 7768: 005b758c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ - 7769: 00772554 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ + 7768: 005b757c 60 FUNC GLOBAL DEFAULT 12 tcg_gen_exit_tb │ │ │ │ + 7769: 00772544 512 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties_members │ │ │ │ 7770: 00363a4c 8 FUNC GLOBAL DEFAULT 12 pcie_aer_exit │ │ │ │ - 7771: 00965be4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ - 7772: 007e42c4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ + 7771: 00965bd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_FIELD │ │ │ │ + 7772: 007e42b4 68 FUNC GLOBAL DEFAULT 12 thread_pool_free │ │ │ │ 7773: 00aa6238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_RESUME_OUT_EVENT │ │ │ │ 7774: 00204d50 384 FUNC GLOBAL DEFAULT 12 float32_mul │ │ │ │ 7775: 00adedbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_NMI_LEVEL_DSTATE │ │ │ │ 7776: 00adeec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_SET_IRQ_DSTATE │ │ │ │ 7777: 00aa5440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITE_ZEROES_EVENT │ │ │ │ 7778: 00219a24 264 FUNC GLOBAL DEFAULT 12 float64_to_int32_round_to_zero │ │ │ │ 7779: 0021a730 268 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_round_to_zero │ │ │ │ 7780: 009ea980 12 OBJECT GLOBAL DEFAULT 21 X86CPURegister32_lookup │ │ │ │ - 7781: 004f0e70 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ + 7781: 004f0e64 316 FUNC GLOBAL DEFAULT 12 virtio_serial_write │ │ │ │ 7782: 00adf9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_LOCK_DSTATE │ │ │ │ - 7783: 00751068 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ - 7784: 007849c4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ + 7783: 00751058 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memdev │ │ │ │ + 7784: 007849b4 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper_members │ │ │ │ 7785: 00ae0082 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_DELETE_BLOCK_DSTATE │ │ │ │ 7786: 00ab9294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 7787: 00ab0658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_EVENT │ │ │ │ 7788: 00a1d93c 36 OBJECT GLOBAL DEFAULT 24 audio_prio_list │ │ │ │ 7789: 0042d090 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_remove │ │ │ │ 7790: 0043b3a0 184 FUNC GLOBAL DEFAULT 12 cpu_thread_is_idle │ │ │ │ - 7791: 00749744 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ + 7791: 00749734 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaOptions │ │ │ │ 7792: 00adedd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_READ_FAULT_DSTATE │ │ │ │ - 7793: 00603f98 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ + 7793: 00603f88 492 FUNC GLOBAL DEFAULT 12 blk_exp_close_all_type │ │ │ │ 7794: 00adedb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_GPU_IRQ_DSTATE │ │ │ │ - 7795: 0057623c 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ - 7796: 0079f67c 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ + 7795: 0057622c 280 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_be_mmu │ │ │ │ + 7796: 0079f66c 244 FUNC GLOBAL DEFAULT 12 visit_type_InputEventList │ │ │ │ 7797: 0022e870 176 FUNC GLOBAL DEFAULT 12 helper_gvec_smax32 │ │ │ │ - 7798: 0078c088 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ - 7799: 005770e4 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ - 7800: 007b3d10 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ + 7798: 0078c078 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions_members │ │ │ │ + 7799: 005770d4 444 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_be_mmu │ │ │ │ + 7800: 007b3d00 176 FUNC GLOBAL DEFAULT 12 qstring_destroy_obj │ │ │ │ 7801: 0048b7d8 412 FUNC GLOBAL DEFAULT 12 unregister_savevm │ │ │ │ 7802: 00ab08c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_READ_EVENT │ │ │ │ - 7803: 007cdaa8 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ + 7803: 007cda98 48 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_add │ │ │ │ 7804: 00adf212 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_READ_BD_DSTATE │ │ │ │ 7805: 00ab3a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VMSTATE_CHANGE_EVENT │ │ │ │ 7806: 00349654 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i16 │ │ │ │ 7807: 00adf51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_DSTATE │ │ │ │ 7808: 00adf1da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_WRITE_DSTATE │ │ │ │ 7809: 00adfcf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_DSTATE │ │ │ │ 7810: 0047046c 24 FUNC GLOBAL DEFAULT 12 delvm_completion │ │ │ │ 7811: 00adfe20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DETACH_DEVICE_DSTATE │ │ │ │ 7812: 003f2aac 324 FUNC GLOBAL DEFAULT 12 ccid_card_card_removed │ │ │ │ - 7813: 005cc4f4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ + 7813: 005cc4e4 128 FUNC GLOBAL DEFAULT 12 tcg_gen_bitsel_vec │ │ │ │ 7814: 00aa70a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_POPULATED_JEDEC_EVENT │ │ │ │ - 7815: 0079050c 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ + 7815: 007904fc 156 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo_members │ │ │ │ 7816: 0022078c 284 FUNC GLOBAL DEFAULT 12 uint32_to_float32 │ │ │ │ 7817: 004be2e4 44 FUNC GLOBAL DEFAULT 12 packet_destroy │ │ │ │ - 7818: 0057ae78 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ + 7818: 0057ae68 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_change_notifier │ │ │ │ 7819: 00adf03e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_NS_READ_DSTATE │ │ │ │ 7820: 00adea98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_RAISE_IRQ_DSTATE │ │ │ │ 7821: 00ae0242 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SETUP_DSTATE │ │ │ │ - 7822: 00645a80 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ + 7822: 00645a70 108 FUNC GLOBAL DEFAULT 12 blk_aio_flush │ │ │ │ 7823: 00a13d6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub32 │ │ │ │ 7824: 00aa6d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_FORMAT_EVENT │ │ │ │ 7825: 00aba3c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_ALTERNATE_EVENT │ │ │ │ - 7826: 00555b3c 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ + 7826: 00555b2c 8 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits │ │ │ │ 7827: 00aace6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_RECEIVE_LAST_EVENT │ │ │ │ - 7828: 005ee330 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ + 7828: 005ee320 8 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_buffer_len │ │ │ │ 7829: 0042f930 148 FUNC GLOBAL DEFAULT 12 v9fs_iov_marshal │ │ │ │ 7830: 00ab0ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_INFO_EVENT │ │ │ │ 7831: 00ade746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_DSTATE │ │ │ │ 7832: 00aa9218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_EVENT │ │ │ │ 7833: 00ade48d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_rocker_c │ │ │ │ 7834: 00ab31a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_RESUME_EVENT │ │ │ │ 7835: 0042c6fc 940 FUNC GLOBAL DEFAULT 12 wav_start_capture │ │ │ │ 7836: 00a21098 4320 OBJECT GLOBAL DEFAULT 24 hmp_cmds │ │ │ │ 7837: 00adec42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_START_DMA_DSTATE │ │ │ │ - 7838: 0077d9b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ + 7838: 0077d9a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_status │ │ │ │ 7839: 002a30bc 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_resize │ │ │ │ 7840: 00ab00d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_EVENT │ │ │ │ 7841: 00ab7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_SELECT_EVENT │ │ │ │ 7842: 00aba194 4 OBJECT GLOBAL DEFAULT 24 qemu_rec_mutex_lock_func │ │ │ │ - 7843: 0057ea84 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ - 7844: 0076cf84 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ + 7843: 0057ea74 24 FUNC GLOBAL DEFAULT 12 qbus_realize │ │ │ │ + 7844: 0076cf74 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions │ │ │ │ 7845: 0027c26c 292 FUNC GLOBAL DEFAULT 12 v9fs_co_statfs │ │ │ │ 7846: 00a1394c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax32 │ │ │ │ 7847: 00aa8908 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_EVENT │ │ │ │ 7848: 00adfde4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_DSTATE │ │ │ │ - 7849: 005b4804 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ - 7850: 005548f8 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ + 7849: 005b47f4 144 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16u_i64 │ │ │ │ + 7850: 005548e8 484 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_is_io │ │ │ │ 7851: 00359490 840 FUNC GLOBAL DEFAULT 12 pci_bridge_initfn │ │ │ │ - 7852: 0079f310 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ + 7852: 0079f300 556 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent_members │ │ │ │ 7853: 00ab3b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_EVENT │ │ │ │ 7854: 009e8038 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_fd │ │ │ │ - 7855: 0054225c 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ + 7855: 00542250 656 FUNC GLOBAL DEFAULT 12 memory_region_set_dirty │ │ │ │ 7856: 00ab42ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_EVENT │ │ │ │ 7857: 00adf666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC16_DSTATE │ │ │ │ 7858: 00ab60c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_EVENT │ │ │ │ 7859: 00adf63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_DISCARD_CB_DSTATE │ │ │ │ 7860: 0027dc1c 4 FUNC GLOBAL DEFAULT 12 build_pci_bridge_aml │ │ │ │ - 7861: 0075e8c4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ - 7862: 0053609c 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ - 7863: 0058dae0 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ + 7861: 0075e8b4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_cancel │ │ │ │ + 7862: 00536090 108 FUNC GLOBAL DEFAULT 12 create_win_dump │ │ │ │ + 7863: 0058dad0 20 FUNC GLOBAL DEFAULT 12 object_resolve_path │ │ │ │ 7864: 009ea478 12 OBJECT GLOBAL DEFAULT 21 EndianMode_lookup │ │ │ │ - 7865: 007a00c0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ - 7866: 00764500 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ - 7867: 004e6e14 164 FUNC GLOBAL DEFAULT 12 openrisc_cpu_dump_state │ │ │ │ - 7868: 007bb008 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ + 7865: 007a00b0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGLMode │ │ │ │ + 7866: 007644f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfoList │ │ │ │ + 7867: 004e6e08 164 FUNC GLOBAL DEFAULT 12 openrisc_cpu_dump_state │ │ │ │ + 7868: 007baff8 236 FUNC GLOBAL DEFAULT 12 qemu_open_old │ │ │ │ 7869: 00ae0374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_DSTATE │ │ │ │ 7870: 004d3644 76 FUNC GLOBAL DEFAULT 12 accel_cpu_ioctl_end │ │ │ │ 7871: 00ae0304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYMAP_DSTATE │ │ │ │ 7872: 00adfda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_DSTATE │ │ │ │ - 7873: 00775954 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ + 7873: 00775944 324 FUNC GLOBAL DEFAULT 12 visit_type_RngProperties │ │ │ │ 7874: 0023980c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_width │ │ │ │ - 7875: 00699e24 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ - 7876: 0064523c 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ + 7875: 00699e14 484 FUNC GLOBAL DEFAULT 12 bdrv_all_can_snapshot │ │ │ │ + 7876: 0064522c 136 FUNC GLOBAL DEFAULT 12 blk_iostatus_reset │ │ │ │ 7877: 00202f0c 140 FUNC GLOBAL DEFAULT 12 float32_is_signaling_nan │ │ │ │ 7878: 0023db30 20 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_mode_change_notifier │ │ │ │ 7879: 00362200 252 FUNC GLOBAL DEFAULT 12 pcie_cap_arifwd_init │ │ │ │ 7880: 00ae02e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_REGISTERED_LISTENER_DSTATE │ │ │ │ 7881: 003527e4 452 FUNC GLOBAL DEFAULT 12 pci_requester_id │ │ │ │ - 7882: 0076cb00 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ + 7882: 0076caf0 356 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions_members │ │ │ │ 7883: 00ade9c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_CONNECT_DSTATE │ │ │ │ - 7884: 005cbe4c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ - 7885: 0070e608 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ - 7886: 006e1d38 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ + 7884: 005cbe3c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_vec │ │ │ │ + 7885: 0070e5f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions │ │ │ │ + 7886: 006e1d28 184 FUNC GLOBAL DEFAULT 12 io_add_watch_poll │ │ │ │ 7887: 00ab9c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ - 7888: 00755a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ - 7889: 0054ee98 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ + 7888: 00755a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationParameters │ │ │ │ + 7889: 0054ee88 436 FUNC GLOBAL DEFAULT 12 address_space_rw │ │ │ │ 7890: 002948cc 976 FUNC GLOBAL DEFAULT 12 rom_add_file │ │ │ │ 7891: 00adf638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AIO_FLUSH_CB_DSTATE │ │ │ │ - 7892: 00800698 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ + 7892: 00800688 248 FUNC GLOBAL DEFAULT 12 vu_add_shared_object │ │ │ │ 7893: 0022e450 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smin8 │ │ │ │ 7894: 00ae014e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_SYNC_MAIN_DSTATE │ │ │ │ 7895: 00aa8b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_MOUSE_EVENT_EVENT │ │ │ │ 7896: 00ab12c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_EVENT │ │ │ │ 7897: 00aa6980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_RETURN_EVENT │ │ │ │ 7898: 00adef7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_NEW_PEER_DSTATE │ │ │ │ 7899: 00ab5664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_ACTIVATION_EVENT │ │ │ │ 7900: 00adf6aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_READ_DSTATE │ │ │ │ 7901: 00aade1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_EVENT │ │ │ │ - 7902: 00585a84 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ + 7902: 00585a74 64 FUNC GLOBAL DEFAULT 12 clock_set_callback │ │ │ │ 7903: 00423a0c 240 FUNC GLOBAL DEFAULT 12 AUD_log │ │ │ │ 7904: 002da528 64 FUNC GLOBAL DEFAULT 12 virtio_free_resources │ │ │ │ 7905: 00236f5c 264 FUNC GLOBAL DEFAULT 12 dpy_gl_scanout_texture │ │ │ │ 7906: 00adf1a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_DSTATE │ │ │ │ 7907: 00adf558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_DSTATE │ │ │ │ 7908: 003498d4 448 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i32 │ │ │ │ 7909: 00aad0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_EVENT │ │ │ │ 7910: 00ade8f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_RD_DSTATE │ │ │ │ 7911: 00adec2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_SEND_DSTATE │ │ │ │ - 7912: 007e1ce0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ + 7912: 007e1cd0 12 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_init │ │ │ │ 7913: 00ad5d60 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_introspect_c │ │ │ │ 7914: 002f269c 868 FUNC GLOBAL DEFAULT 12 hid_keyboard_poll │ │ │ │ 7915: 00aaba50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_UPDATE_IRQ_EVENT │ │ │ │ - 7916: 0051bf98 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ + 7916: 0051bf8c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_used_addr │ │ │ │ 7917: 002d94c8 776 FUNC GLOBAL DEFAULT 12 vga_mem_writeb │ │ │ │ 7918: 003f539c 84 FUNC GLOBAL DEFAULT 12 vfio_get_region_info_cap │ │ │ │ 7919: 00adfa82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_START_DSTATE │ │ │ │ 7920: 00adfbc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ERROR_DSTATE │ │ │ │ 7921: 00429520 276 FUNC GLOBAL DEFAULT 12 audio_rate_peek_bytes │ │ │ │ - 7922: 00759b04 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ - 7923: 007847a0 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ + 7922: 00759af4 372 FUNC GLOBAL DEFAULT 12 visit_type_FileMigrationArgs │ │ │ │ + 7923: 00784790 192 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionKind │ │ │ │ 7924: 009dce98 52 OBJECT GLOBAL DEFAULT 21 vmstate_ehci │ │ │ │ - 7925: 00745ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ - 7926: 00736dc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ - 7927: 005cc6f8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ + 7925: 00745aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfoList │ │ │ │ + 7926: 00736db0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoAkCipherOptionsRSA │ │ │ │ + 7927: 005cc6e8 484 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_vec │ │ │ │ 7928: 00ade8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_UNREALIZE_DSTATE │ │ │ │ - 7929: 0051855c 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ - 7930: 006db304 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ + 7929: 00518550 884 FUNC GLOBAL DEFAULT 12 virtio_queue_empty │ │ │ │ + 7930: 006db2f4 536 FUNC GLOBAL DEFAULT 12 bdrv_change_backing_file │ │ │ │ 7931: 00adea36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SERIAL_RECEIVE_BYTE_DSTATE │ │ │ │ 7932: 00adea6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_DSTATE │ │ │ │ 7933: 00ade7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_POLLOUT_DSTATE │ │ │ │ 7934: 00ab7618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_SYNC_EVENT │ │ │ │ 7935: 0048be58 384 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_ping │ │ │ │ 7936: 00ab3004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_STALL_EVENT │ │ │ │ - 7937: 005e9fa4 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ - 7938: 007cbfb0 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ + 7937: 005e9f94 108 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_cipher │ │ │ │ + 7938: 007cbfa0 168 FUNC GLOBAL DEFAULT 12 loc_set_file │ │ │ │ 7939: 00ab4cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_MEMSLOTS_LIMIT_EVENT │ │ │ │ - 7940: 007ddd2c 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ - 7941: 00770a90 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ + 7940: 007ddd1c 872 FUNC GLOBAL DEFAULT 12 uffd_create_fd │ │ │ │ + 7941: 00770a80 92 FUNC GLOBAL DEFAULT 12 qapi_free_RemoteObjectProperties │ │ │ │ 7942: 00aa9e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_RESET_EVENT │ │ │ │ - 7943: 007e8c0c 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ + 7943: 007e8bfc 424 FUNC GLOBAL DEFAULT 12 socket_sockaddr_to_address │ │ │ │ 7944: 00aadb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_POSTPONED_EVENT │ │ │ │ 7945: 00ab9e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_EVENT │ │ │ │ 7946: 0022e920 200 FUNC GLOBAL DEFAULT 12 helper_gvec_smax64 │ │ │ │ 7947: 00adf91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_COMMAND_COMPLETE_DSTATE │ │ │ │ - 7948: 00588974 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ + 7948: 00588964 120 FUNC GLOBAL DEFAULT 12 object_set_machine_compat_props │ │ │ │ 7949: 0049284c 80 FUNC GLOBAL DEFAULT 12 vmstate_check_only_migratable │ │ │ │ - 7950: 0073330c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ - 7951: 0067fac4 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ + 7950: 007332fc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_send_break │ │ │ │ + 7951: 0067fab4 176 FUNC GLOBAL DEFAULT 12 qcow2_cache_destroy │ │ │ │ 7952: 00adf360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_INVALID_DSTATE │ │ │ │ 7953: 002377a4 88 FUNC GLOBAL DEFAULT 12 qemu_console_is_graphic │ │ │ │ 7954: 00ae05a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 7955: 00adf4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LANCE_MEM_READW_DSTATE │ │ │ │ 7956: 00ae0184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FLUSH_RAM_CACHE_END_DSTATE │ │ │ │ 7957: 00abc12c 1 OBJECT GLOBAL DEFAULT 25 vga_interface_created │ │ │ │ 7958: 00ab6074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SET_INCOMING_CHANNEL_EVENT │ │ │ │ 7959: 00aa5200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_DO_SUBMIT_EVENT │ │ │ │ - 7960: 007396c0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ + 7960: 007396b0 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions │ │ │ │ 7961: 00aabe40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_READ_EVENT │ │ │ │ 7962: 00aaf4f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_CHECK_EVENT │ │ │ │ 7963: 00227d48 16 FUNC GLOBAL DEFAULT 12 helper_clrsb_i32 │ │ │ │ - 7964: 0072477c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ + 7964: 0072476c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_change │ │ │ │ 7965: 00adf9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_PUSH_DSTATE │ │ │ │ - 7966: 006bca5c 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ + 7966: 006bca4c 84 FUNC GLOBAL DEFAULT 12 qed_free_l2_cache │ │ │ │ 7967: 00aa8768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_MEMSLOT_ADD_GUEST_EVENT │ │ │ │ 7968: 00aa8898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_EVENT │ │ │ │ - 7969: 0071a020 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ + 7969: 0071a010 404 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions_members │ │ │ │ 7970: 0023db44 4 FUNC GLOBAL DEFAULT 12 qemu_remove_mouse_mode_change_notifier │ │ │ │ - 7971: 00937730 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ + 7971: 00937720 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_6_len │ │ │ │ 7972: 00220f04 284 FUNC GLOBAL DEFAULT 12 uint32_to_float64 │ │ │ │ - 7973: 007f9fb8 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ + 7973: 007f9fa8 312 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecord │ │ │ │ 7974: 00342f58 3660 FUNC GLOBAL DEFAULT 12 nvme_dif_check │ │ │ │ - 7975: 00799b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ - 7976: 007fa5ec 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ + 7975: 00799b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEvent │ │ │ │ + 7976: 007fa5dc 192 FUNC GLOBAL DEFAULT 12 visit_type_CxlExtentSelectionPolicy │ │ │ │ 7977: 002f7290 8 FUNC GLOBAL DEFAULT 12 memory_devices_get_reserved_memslots │ │ │ │ - 7978: 0058a8e4 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ + 7978: 0058a8d4 600 FUNC GLOBAL DEFAULT 12 object_property_try_add │ │ │ │ 7979: 0035e3b8 648 FUNC GLOBAL DEFAULT 12 shpc_device_unplug_request_cb │ │ │ │ - 7980: 0070b19c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ + 7980: 0070b18c 200 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptionsMirror_members │ │ │ │ 7981: 00ade82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_PASSTHROUGH_RESET_DSTATE │ │ │ │ 7982: 00263378 76 FUNC GLOBAL DEFAULT 12 vnc_zywrle_send_framebuffer_update │ │ │ │ - 7983: 00653220 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ - 7984: 007454f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ + 7983: 00653210 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty │ │ │ │ + 7984: 007454e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonInfo │ │ │ │ 7985: 00a13ce8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub64 │ │ │ │ 7986: 002e6410 128 FUNC GLOBAL DEFAULT 12 ahci_ide_create_devs │ │ │ │ 7987: 002f7100 52 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_poison │ │ │ │ - 7988: 006f4fa0 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ - 7989: 0053c61c 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ + 7988: 006f4f90 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint8List │ │ │ │ + 7989: 0053c610 64 FUNC GLOBAL DEFAULT 12 memory_region_transaction_begin │ │ │ │ 7990: 00ade61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_UNPLUG_FN_DSTATE │ │ │ │ 7991: 00aa7cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_THROTTLE_PORT_EVENT │ │ │ │ 7992: 009eb168 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendType_lookup │ │ │ │ - 7993: 005cde48 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ + 7993: 005cde38 176 FUNC GLOBAL DEFAULT 12 migration_rate_exceeded │ │ │ │ 7994: 00adfb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_CONFIG_DSTATE │ │ │ │ 7995: 00ab0f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_ZERO_SGE_EVENT │ │ │ │ - 7996: 00794d84 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ + 7996: 00794d74 460 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction_members │ │ │ │ 7997: 0031d30c 104 FUNC GLOBAL DEFAULT 12 qmp_query_rocker │ │ │ │ 7998: 00aa6510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_EVENT │ │ │ │ 7999: 00adfeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_DSTATE │ │ │ │ 8000: 00a138c8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax64 │ │ │ │ 8001: 003b97e8 8 FUNC GLOBAL DEFAULT 12 usb_packet_addbuf │ │ │ │ 8002: 00aa597c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_FD_EVENT │ │ │ │ - 8003: 00654188 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ - 8004: 00628acc 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ + 8003: 00654178 4 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_readable │ │ │ │ + 8004: 00628abc 168 FUNC GLOBAL DEFAULT 12 job_is_ready │ │ │ │ 8005: 00aa50f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_HANDLE_ALLOC_EVENT │ │ │ │ 8006: 00ade756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUESTS_DSTATE │ │ │ │ - 8007: 0056ce88 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ - 8008: 0052444c 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ + 8007: 0056ce78 148 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx │ │ │ │ + 8008: 00524440 224 FUNC GLOBAL DEFAULT 12 vhost_backend_invalidate_device_iotlb │ │ │ │ 8009: 00aad60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_EVENT │ │ │ │ 8010: 00ab6804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_LOOP_EVENT │ │ │ │ - 8011: 005d7cc8 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ + 8011: 005d7cb8 504 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_fd │ │ │ │ 8012: 004b3f44 320 FUNC GLOBAL DEFAULT 12 colo_notify_filters_event │ │ │ │ 8013: 00adf676 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_DSTATE │ │ │ │ 8014: 004d0ac0 184 FUNC GLOBAL DEFAULT 12 replay_net_packet_event │ │ │ │ 8015: 00aba0e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_SPICE_EVENT │ │ │ │ 8016: 00ae0668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_DSTATE │ │ │ │ - 8017: 00775244 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ - 8018: 0070da9c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ - 8019: 007a9f88 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ - 8020: 0073f63c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ + 8017: 00775234 216 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties_members │ │ │ │ + 8018: 0070da8c 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash │ │ │ │ + 8019: 007a9f78 692 FUNC GLOBAL DEFAULT 12 visit_start_struct │ │ │ │ + 8020: 0073f62c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEvent │ │ │ │ 8021: 00aac270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMPHY_WRITE_EVENT │ │ │ │ 8022: 00aa9e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_REGISTER_EVENT │ │ │ │ - 8023: 006463b8 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ - 8024: 006d9d0c 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ - 8025: 006ece38 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ + 8023: 006463a8 28 FUNC GLOBAL DEFAULT 12 blk_get_on_error │ │ │ │ + 8024: 006d9cfc 600 FUNC GLOBAL DEFAULT 12 bdrv_pwrite │ │ │ │ + 8025: 006ece28 376 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_opts │ │ │ │ 8026: 00adf7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_UNAVAILABLE_DSTATE │ │ │ │ 8027: 00ab4714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_START_EVENT │ │ │ │ 8028: 00ab9534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ - 8029: 0076b6cc 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ + 8029: 0076b6bc 996 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options_members │ │ │ │ 8030: 00ae0c7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_ALTERNATE_DSTATE │ │ │ │ - 8031: 007f1974 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ + 8031: 007f1964 124 FUNC GLOBAL DEFAULT 12 throttle_timers_detach_aio_context │ │ │ │ 8032: 004df7e4 80 FUNC GLOBAL DEFAULT 12 helper_float_lt_d │ │ │ │ 8033: 00adf55a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_ADDR_DSTATE │ │ │ │ 8034: 00adeb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUT_DSTATE │ │ │ │ 8035: 004d02b8 72 FUNC GLOBAL DEFAULT 12 replay_event_char_read_run │ │ │ │ 8036: 00adeb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_REST_DSTATE │ │ │ │ - 8037: 007cbecc 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ - 8038: 00804730 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ - 8039: 007b7008 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ + 8037: 007cbebc 132 FUNC GLOBAL DEFAULT 12 loc_restore │ │ │ │ + 8038: 00804720 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_fd │ │ │ │ + 8039: 007b6ff8 192 FUNC GLOBAL DEFAULT 12 json_writer_end_object │ │ │ │ 8040: 004c7c54 304 FUNC GLOBAL DEFAULT 12 tap_set_sndbuf │ │ │ │ - 8041: 007e9814 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ - 8042: 0079a150 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ + 8041: 007e9804 20 FUNC GLOBAL DEFAULT 12 buffer_end │ │ │ │ + 8042: 0079a140 360 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SetPasswordOptions_base_members │ │ │ │ 8043: 00aa65c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_EVENT │ │ │ │ 8044: 00adfdea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_DSTATE │ │ │ │ 8045: 002a2af0 96 FUNC GLOBAL DEFAULT 12 parse_numa_opts │ │ │ │ 8046: 00adfa3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_DSTATE │ │ │ │ 8047: 00ade812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_DSTATE │ │ │ │ - 8048: 007ede10 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ + 8048: 007ede00 96 FUNC GLOBAL DEFAULT 12 iova_tree_remove │ │ │ │ 8049: 001ee0dc 8 FUNC GLOBAL DEFAULT 12 semihosting_get_target │ │ │ │ 8050: 00adf194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CONNECT_DSTATE │ │ │ │ 8051: 00adf30c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICR_DSTATE │ │ │ │ 8052: 00ae0126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_VM_STOP_DSTATE │ │ │ │ 8053: 00ab9108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_EVENT │ │ │ │ - 8054: 00739ad8 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ + 8054: 00739ac8 320 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties_members │ │ │ │ 8055: 004df834 64 FUNC GLOBAL DEFAULT 12 helper_float_lt_s │ │ │ │ - 8056: 00619000 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ + 8056: 00618ff0 132 FUNC GLOBAL DEFAULT 12 bdrv_nb_sectors │ │ │ │ 8057: 00349b54 464 FUNC GLOBAL DEFAULT 12 fw_cfg_add_i64 │ │ │ │ 8058: 004afb1c 320 FUNC GLOBAL DEFAULT 12 hmp_netdev_add │ │ │ │ - 8059: 007444c8 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ - 8060: 00799000 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ + 8059: 007444b8 192 FUNC GLOBAL DEFAULT 12 visit_type_CacheLevelAndType │ │ │ │ + 8060: 00798ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptionsVnc │ │ │ │ 8061: 00ab9864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_ADD_EVENT │ │ │ │ 8062: 009eb208 12 OBJECT GLOBAL DEFAULT 21 DisplayUpdateType_lookup │ │ │ │ 8063: 00aa6990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READ_EVENT │ │ │ │ 8064: 00aba808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_ITER_SKIP_WORDS_EVENT │ │ │ │ 8065: 00aabdb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GCR_READ_EVENT │ │ │ │ 8066: 00ae0784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_DSTATE │ │ │ │ 8067: 00ae039c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_NUMLOCK_DSTATE │ │ │ │ 8068: 00aabf60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SCU_READ_EVENT │ │ │ │ - 8069: 00755b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ + 8069: 00755b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationAddress │ │ │ │ 8070: 00adfe5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_DO_USE_DSTATE │ │ │ │ - 8071: 0058fb94 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ - 8072: 005b1ec4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ + 8071: 0058fb84 28 FUNC GLOBAL DEFAULT 12 user_creatable_cleanup │ │ │ │ + 8072: 005b1eb4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i32 │ │ │ │ 8073: 00ae0c88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_START_LIST_DSTATE │ │ │ │ 8074: 00ae0324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_DSTATE │ │ │ │ - 8075: 00703840 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ + 8075: 00703830 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceTimedStatsList │ │ │ │ 8076: 00ae0284 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SYSTEM_WAKEUP_REQUEST_DSTATE │ │ │ │ - 8077: 005b2278 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ + 8077: 005b2268 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i32 │ │ │ │ 8078: 00a1649c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_be │ │ │ │ - 8079: 007e092c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ + 8079: 007e091c 4 FUNC GLOBAL DEFAULT 12 main_loop_poll_remove_notifier │ │ │ │ 8080: 00adf8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_LIST_DSTATE │ │ │ │ 8081: 004446c4 172 FUNC GLOBAL DEFAULT 12 qmp_device_sync_config │ │ │ │ 8082: 002295d0 188 FUNC GLOBAL DEFAULT 12 helper_gvec_and │ │ │ │ - 8083: 0073f528 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ - 8084: 007404d0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ + 8083: 0073f518 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoAlternate │ │ │ │ + 8084: 007404c0 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMemberList │ │ │ │ 8085: 00adefa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_CHANGE_INTENSITY_DSTATE │ │ │ │ - 8086: 00965bdc 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ + 8086: 00965bcc 3 OBJECT GLOBAL DEFAULT 14 sense_code_TARGET_FAILURE │ │ │ │ 8087: 00adf356 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_UNINIT_DSTATE │ │ │ │ 8088: 00adfbce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STATE_DSTATE │ │ │ │ 8089: 002396a4 16 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_free │ │ │ │ 8090: 009ee658 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_cpus390entitlement │ │ │ │ 8091: 004269d8 224 FUNC GLOBAL DEFAULT 12 AUD_close_in │ │ │ │ 8092: 00ab1468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_EVENT │ │ │ │ 8093: 00adfb3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_SET_PORT_FEATURE_DSTATE │ │ │ │ 8094: 00320d98 840 FUNC GLOBAL DEFAULT 12 ctucan_mem_read │ │ │ │ - 8095: 007fc884 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ + 8095: 007fc874 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_del_arg_members │ │ │ │ 8096: 00aade9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_EVENT │ │ │ │ 8097: 00aded3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_NO_KEY_DSTATE │ │ │ │ 8098: 004b4968 104 FUNC GLOBAL DEFAULT 12 net_socket_rs_init │ │ │ │ 8099: 009eaef4 12 OBJECT GLOBAL DEFAULT 21 ShutdownAction_lookup │ │ │ │ 8100: 00aad0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_LOAD_EVENT │ │ │ │ 8101: 00227d58 36 FUNC GLOBAL DEFAULT 12 helper_clrsb_i64 │ │ │ │ 8102: 00ae06c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_LINK_DSTATE │ │ │ │ - 8103: 00573000 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ + 8103: 00572ff0 116 FUNC GLOBAL DEFAULT 12 cpu_stl_le_data │ │ │ │ 8104: 00ae0792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SCREENDUMP_DSTATE │ │ │ │ 8105: 004d3024 344 FUNC GLOBAL DEFAULT 12 qmp_query_stats_schemas │ │ │ │ - 8106: 00704c20 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ - 8107: 005b1dd8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ + 8106: 00704c10 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_blockstats_arg_members │ │ │ │ + 8107: 005b1dc8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i32 │ │ │ │ 8108: 00ae0724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_YANK_DSTATE │ │ │ │ - 8109: 009175e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ + 8109: 009175d0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qnum_to_qcode_len │ │ │ │ 8110: 00aaf6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I32_EVENT │ │ │ │ 8111: 00a18620 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i32 │ │ │ │ - 8112: 007eb714 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ + 8112: 007eb704 52 FUNC GLOBAL DEFAULT 12 hbitmap_count │ │ │ │ 8113: 00aa4e40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_RAW_EVENT │ │ │ │ 8114: 00456890 256 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string_array │ │ │ │ 8115: 00aa97a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_PUT_KEYCODE_EVENT │ │ │ │ - 8116: 0058eb5c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ - 8117: 006297a8 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ + 8116: 0058eb4c 140 FUNC GLOBAL DEFAULT 12 user_creatable_can_be_deleted │ │ │ │ + 8117: 00629798 8 FUNC GLOBAL DEFAULT 12 job_progress_set_remaining │ │ │ │ 8118: 00ab67d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_EVENT │ │ │ │ 8119: 00aa8c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_STOP_EVENT │ │ │ │ 8120: 00adfaf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_OPEN_SESSION_DSTATE │ │ │ │ - 8121: 0058c474 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ + 8121: 0058c464 280 FUNC GLOBAL DEFAULT 12 object_property_try_add_child │ │ │ │ 8122: 00ae0d34 0 NOTYPE GLOBAL DEFAULT 25 __bss_end__ │ │ │ │ 8123: 004be414 52 FUNC GLOBAL DEFAULT 12 connection_key_equal │ │ │ │ - 8124: 0071994c 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ + 8124: 0071993c 460 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions │ │ │ │ 8125: 00219e74 192 FUNC GLOBAL DEFAULT 12 float128_to_int128_round_to_zero │ │ │ │ 8126: 00ae020a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RESUME_DSTATE │ │ │ │ - 8127: 0070c734 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ - 8128: 0071d774 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ + 8127: 0070c724 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckMode │ │ │ │ + 8128: 0071d764 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_jobs │ │ │ │ 8129: 004df744 88 FUNC GLOBAL DEFAULT 12 helper_float_le_d │ │ │ │ 8130: 00adec82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_DSTATE │ │ │ │ 8131: 00aaa94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_BESTIRQ_EVENT │ │ │ │ - 8132: 0071417c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ - 8133: 0063c7c8 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ + 8132: 0071416c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication │ │ │ │ + 8133: 0063c7b8 64 FUNC GLOBAL DEFAULT 12 block_acct_cleanup │ │ │ │ 8134: 0023027c 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_inline_per_vcpu │ │ │ │ 8135: 00ab73e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_PEER_CAP_EVENT │ │ │ │ 8136: 00aa6378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMU_BACKEND_SET_FD_EVENT │ │ │ │ 8137: 00adfa36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_DSTATE │ │ │ │ - 8138: 007f84c4 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ + 8138: 007f84b4 148 FUNC GLOBAL DEFAULT 12 qcrypto_random_bytes │ │ │ │ 8139: 00ab68f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_SAVE_EVENT │ │ │ │ 8140: 00adf4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_WRITE_DSTATE │ │ │ │ 8141: 00ae074e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 8142: 006f3d48 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ + 8142: 006f3d38 1684 FUNC GLOBAL DEFAULT 12 monitor_qmp_dispatcher_co │ │ │ │ 8143: 00ade908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_ISMCTRL_WRITE_DSTATE │ │ │ │ - 8144: 007187f4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ + 8144: 007187e4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk │ │ │ │ 8145: 004df79c 72 FUNC GLOBAL DEFAULT 12 helper_float_le_s │ │ │ │ 8146: 00ae0d0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_DSTATE │ │ │ │ 8147: 00adf43e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_LINK_DOWN_DSTATE │ │ │ │ - 8148: 0074c6e4 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ + 8148: 0074c6d4 244 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfoList │ │ │ │ 8149: 00adeba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_DSTATE │ │ │ │ - 8150: 0058290c 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ + 8150: 005828fc 96 FUNC GLOBAL DEFAULT 12 qdev_get_machine │ │ │ │ 8151: 00228938 168 FUNC GLOBAL DEFAULT 12 helper_gvec_mul16 │ │ │ │ 8152: 00aad73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_EVENT │ │ │ │ 8153: 00adfbbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_UPDATE_IRQ_DSTATE │ │ │ │ - 8154: 005cbef8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ + 8154: 005cbee8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_not_vec │ │ │ │ 8155: 00239da8 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_texture │ │ │ │ 8156: 00aaa6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_WRITE_EVENT │ │ │ │ 8157: 004d99fc 512 FUNC GLOBAL DEFAULT 12 openrisc_load_kernel │ │ │ │ 8158: 00356578 348 FUNC GLOBAL DEFAULT 12 pci_device_set_iommu_device │ │ │ │ 8159: 00adf6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_ALARM_RAISED_DSTATE │ │ │ │ 8160: 00aa98c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_READREG_EVENT │ │ │ │ 8161: 00aa6900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SYMLINK_RETURN_EVENT │ │ │ │ - 8162: 007c4184 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ + 8162: 007c4174 508 FUNC GLOBAL DEFAULT 12 qemu_sem_timedwait │ │ │ │ 8163: 00ae0cb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_UNMAP_DSTATE │ │ │ │ - 8164: 0051c7b8 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ - 8165: 006f94f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ - 8166: 0057ab7c 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ + 8164: 0051c7ac 16 FUNC GLOBAL DEFAULT 12 virtio_get_queue │ │ │ │ + 8165: 006f94e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_remove_medium │ │ │ │ + 8166: 0057ab6c 108 FUNC GLOBAL DEFAULT 12 cpu_ldl_code │ │ │ │ 8167: 00adf452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_HASH_DSTATE │ │ │ │ 8168: 004cb814 200 FUNC GLOBAL DEFAULT 12 can_bus_client_send │ │ │ │ 8169: 00adfb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_NEXT_DSTATE │ │ │ │ 8170: 00ab1408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CONTINUE_CANCELED_EVENT │ │ │ │ 8171: 00ab3f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_IOMMU_EVENT │ │ │ │ 8172: 004ccfd4 208 FUNC GLOBAL DEFAULT 12 replay_has_event │ │ │ │ 8173: 00ab3014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_SHORTXFER_EVENT │ │ │ │ 8174: 00ae001a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_DSTATE │ │ │ │ 8175: 00aa5490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PWRITEV_EVENT │ │ │ │ - 8176: 007fac6c 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ + 8176: 007fac5c 324 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject │ │ │ │ 8177: 00adeaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_DSTATE │ │ │ │ 8178: 00ade49e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_PAUSE_DSTATE │ │ │ │ 8179: 00adefae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_AUXMODE_DSTATE │ │ │ │ 8180: 00adf2e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_DSTATE │ │ │ │ - 8181: 005dd198 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ + 8181: 005dd188 196 FUNC GLOBAL DEFAULT 12 qio_channel_util_set_aio_fd_handler │ │ │ │ 8182: 00aa6570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_PROBE_CAPS_EVENT │ │ │ │ 8183: 00ade518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_DSTATE │ │ │ │ 8184: 00adefd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_DSTATE │ │ │ │ 8185: 00adf2de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_OVERFLOW_DSTATE │ │ │ │ - 8186: 0079e184 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ - 8187: 005b6d1c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ + 8186: 0079e174 192 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchType │ │ │ │ + 8187: 005b6d0c 80 FUNC GLOBAL DEFAULT 12 tcg_gen_umax_i64 │ │ │ │ 8188: 003592ac 484 FUNC GLOBAL DEFAULT 12 pci_bridge_reset │ │ │ │ 8189: 0044a140 72 FUNC GLOBAL DEFAULT 12 qemu_system_wakeup_enable │ │ │ │ 8190: 00ade446 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_control_c │ │ │ │ 8191: 00adeff4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_XDMA_WRITE_DSTATE │ │ │ │ - 8192: 005b2aa0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ + 8192: 005b2a90 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st16_i64 │ │ │ │ 8193: 00aaa37c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPC_EVENT │ │ │ │ - 8194: 006f15d4 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ + 8194: 006f15c4 156 FUNC GLOBAL DEFAULT 12 monitor_cur │ │ │ │ 8195: 00ab81cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_EVENT │ │ │ │ - 8196: 0055adbc 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ - 8197: 0058016c 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ - 8198: 005cdf2c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ + 8196: 0055adac 244 FUNC GLOBAL DEFAULT 12 ram_postcopy_migrated_memory_release │ │ │ │ + 8197: 0058015c 20 FUNC GLOBAL DEFAULT 12 object_field_prop_ptr │ │ │ │ + 8198: 005cdf1c 888 FUNC GLOBAL DEFAULT 12 cache_init │ │ │ │ 8199: 00313434 104 FUNC GLOBAL DEFAULT 12 net_rx_pkt_is_vlan_stripped │ │ │ │ 8200: 00aa6e4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_DREG_EVENT │ │ │ │ 8201: 00adecde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_DSTATE │ │ │ │ 8202: 00aa91a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NCQ_FINISH_EVENT │ │ │ │ 8203: 004ab734 236 FUNC GLOBAL DEFAULT 12 eth_calc_ip4_pseudo_hdr_csum │ │ │ │ - 8204: 00572cb4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ + 8204: 00572ca4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_data │ │ │ │ 8205: 00adead4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_READ_DSTATE │ │ │ │ - 8206: 0071921c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ - 8207: 00938438 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ + 8206: 0071920c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVpcSubformat │ │ │ │ + 8207: 00938428 8 OBJECT GLOBAL DEFAULT 14 sr_mask │ │ │ │ 8208: 00233da8 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_update │ │ │ │ 8209: 00aa80a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_MOVE_EVENT │ │ │ │ 8210: 00adea1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_FIFO_RX_PUT_DSTATE │ │ │ │ - 8211: 00555b1c 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ - 8212: 007042e8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ + 8211: 00555b0c 8 FUNC GLOBAL DEFAULT 12 ram_block_del_cpr_blocker │ │ │ │ + 8212: 007042d8 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme_members │ │ │ │ 8213: 00ab57c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_ENTER_EVENT │ │ │ │ 8214: 00adf930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 8215: 005b6c78 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ + 8215: 005b6c68 84 FUNC GLOBAL DEFAULT 12 tcg_gen_umin_i64 │ │ │ │ 8216: 00ab0398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPP_EVENT │ │ │ │ 8217: 00a1859c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ctpop_i64 │ │ │ │ 8218: 002289e0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_mul32 │ │ │ │ - 8219: 007d1e54 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ + 8219: 007d1e44 236 FUNC GLOBAL DEFAULT 12 qemu_uuid_generate │ │ │ │ 8220: 00aacddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SENT_PACKET_EVENT │ │ │ │ 8221: 00ab1c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_COMPLETE_REQ_EVENT │ │ │ │ 8222: 00aba1a0 4 OBJECT GLOBAL DEFAULT 24 qemu_cond_timedwait_func │ │ │ │ 8223: 00aaaa4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_READ_EVENT │ │ │ │ 8224: 00adf3ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_SUM_DISABLED_DSTATE │ │ │ │ 8225: 00ae0d24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_GROW_DSTATE │ │ │ │ 8226: 00ab3d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_EVENT │ │ │ │ 8227: 00ab7878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_CONNECT_EVENT │ │ │ │ - 8228: 006fe43c 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ + 8228: 006fe42c 200 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2EncryptionBase_members │ │ │ │ 8229: 0035a4b4 508 FUNC GLOBAL DEFAULT 12 pci_data_read │ │ │ │ 8230: 00aa63c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_VMSTATE_POST_LOAD_EVENT │ │ │ │ 8231: 00adec5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_DSTATE │ │ │ │ 8232: 00aa8e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_ADDR_EVENT │ │ │ │ 8233: 00ab15dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_PUSH_EVENT │ │ │ │ 8234: 004cb730 32 FUNC GLOBAL DEFAULT 12 can_dlc2len │ │ │ │ 8235: 00aa88d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_INC_INFLIGHT_FENCES_EVENT │ │ │ │ 8236: 00adee3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_DSTATE │ │ │ │ - 8237: 0057ae48 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ - 8238: 007a0b14 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ + 8237: 0057ae38 4 FUNC GLOBAL DEFAULT 12 kvm_init_irq_routing │ │ │ │ + 8238: 007a0b04 516 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayOptions_base_members │ │ │ │ 8239: 0022ecb4 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umax8 │ │ │ │ 8240: 002186c8 272 FUNC GLOBAL DEFAULT 12 float32_to_int16 │ │ │ │ - 8241: 007b51c0 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ + 8241: 007b51b0 124 FUNC GLOBAL DEFAULT 12 qlist_pop │ │ │ │ 8242: 00aab9e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_CLEAR_EVENT │ │ │ │ 8243: 002113e0 512 FUNC GLOBAL DEFAULT 12 float64_div │ │ │ │ 8244: 00aa74e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_WRITE_EVENT │ │ │ │ 8245: 00ab7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_CLOSE_EVENT │ │ │ │ - 8246: 007111c8 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ + 8246: 007111b8 512 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs_members │ │ │ │ 8247: 00aa76b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HTIF_UART_WRITE_TO_HOST_EVENT │ │ │ │ - 8248: 007f0294 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ + 8248: 007f0284 160 FUNC GLOBAL DEFAULT 12 co_put_to_shres │ │ │ │ 8249: 00ae05aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_JIT_DSTATE │ │ │ │ 8250: 002f7244 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_release_dynamic_capacity │ │ │ │ 8251: 00ab6764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_GTREE_END_EVENT │ │ │ │ 8252: 00311870 84 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_vhdr │ │ │ │ 8253: 00adfd90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LEGACY_DMA_UNMAP_OVERFLOW_WORKAROUND_DSTATE │ │ │ │ 8254: 00ab30d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_STOP_BANDWIDTH_EVENT │ │ │ │ 8255: 00adec12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_I2C_WRITE_DSTATE │ │ │ │ 8256: 00222e90 8 FUNC GLOBAL DEFAULT 12 bfloat16_compare │ │ │ │ - 8257: 006496d4 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ + 8257: 006496c4 200 FUNC GLOBAL DEFAULT 12 blk_io_limits_update_group │ │ │ │ 8258: 00ab2454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_EVENT │ │ │ │ - 8259: 007f8d48 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ + 8259: 007f8d38 80 FUNC GLOBAL DEFAULT 12 trace_init_file │ │ │ │ 8260: 00adf7e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_STATUS_DSTATE │ │ │ │ 8261: 00adfd7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_LEVEL_IRQFD_INJECTION_DSTATE │ │ │ │ 8262: 00ae0598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_ROMS_DSTATE │ │ │ │ 8263: 00462cdc 140 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_established_flag │ │ │ │ 8264: 00255bf0 260 FUNC GLOBAL DEFAULT 12 vnc_display_add_client │ │ │ │ 8265: 00adf1ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_DSTATE │ │ │ │ 8266: 0031d374 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_ports │ │ │ │ 8267: 00ae0440 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ 8268: 00aae978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_EVENT │ │ │ │ 8269: 002a12c0 2328 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_lb │ │ │ │ 8270: 004b49d0 648 FUNC GLOBAL DEFAULT 12 net_fill_rstate │ │ │ │ - 8271: 00759674 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ + 8271: 00759664 192 FUNC GLOBAL DEFAULT 12 visit_type_FailoverStatus │ │ │ │ 8272: 00aaa13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_GET_PENDING_IRQ_INFO_EVENT │ │ │ │ 8273: 00adeed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_TRIGGER_IRQ_DSTATE │ │ │ │ 8274: 00adf9c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INSERTED_DSTATE │ │ │ │ 8275: 00aaf408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_BLOCK_STATUS_EVENT │ │ │ │ 8276: 00ae03a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_MAP_INIT_DSTATE │ │ │ │ 8277: 00adf398 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_CLEAR_DSTATE │ │ │ │ 8278: 0048c11c 404 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_packaged │ │ │ │ 8279: 00ab3f1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_NO_DMA_MAP_EVENT │ │ │ │ - 8280: 005a915c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ + 8280: 005a914c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_vec │ │ │ │ 8281: 0023ef9c 192 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_type │ │ │ │ - 8282: 00537e5c 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ + 8282: 00537e50 104 FUNC GLOBAL DEFAULT 12 portio_list_del │ │ │ │ 8283: 00ab6ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_EVENT │ │ │ │ 8284: 00aaef08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FDP_RUH_CHANGE_EVENT │ │ │ │ 8285: 00aa9734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_SEND_PACKET_EVENT │ │ │ │ 8286: 00adf2bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PROCESS_DSTATE │ │ │ │ 8287: 00ae0d02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISABLE_WATCH_DSTATE │ │ │ │ 8288: 00ade5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_SETUP_DSTATE │ │ │ │ 8289: 00ab2844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_SEND_STATUS_EVENT │ │ │ │ 8290: 003bb830 352 FUNC GLOBAL DEFAULT 12 usb_desc_config │ │ │ │ 8291: 00ab62f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CANCEL_EVENT │ │ │ │ - 8292: 006891b4 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ - 8293: 0061e8dc 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ - 8294: 007e969c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ - 8295: 005a7d58 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ - 8296: 00716b24 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ + 8292: 006891a4 628 FUNC GLOBAL DEFAULT 12 qcow2_refcount_init │ │ │ │ + 8293: 0061e8cc 376 FUNC GLOBAL DEFAULT 12 check_to_replace_node │ │ │ │ + 8294: 007e968c 328 FUNC GLOBAL DEFAULT 12 buffer_shrink │ │ │ │ + 8295: 005a7d48 224 FUNC GLOBAL DEFAULT 12 tcg_func_start │ │ │ │ + 8296: 00716b14 536 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS_members │ │ │ │ 8297: 00adf41c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_READ_PARAMS_DSTATE │ │ │ │ 8298: 00211100 368 FUNC GLOBAL DEFAULT 12 float16_div │ │ │ │ 8299: 00ab32e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_WRITE_EVENT │ │ │ │ - 8300: 00590eb0 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ + 8300: 00590ea0 348 FUNC GLOBAL DEFAULT 12 gdb_hextomem │ │ │ │ 8301: 0043ba20 32 FUNC GLOBAL DEFAULT 12 vm_get_suspended │ │ │ │ - 8302: 0057ada0 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ - 8303: 00579528 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ + 8302: 0057ad90 64 FUNC GLOBAL DEFAULT 12 cpu_ldl_code_mmu │ │ │ │ + 8303: 00579518 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_be_mmu │ │ │ │ 8304: 00477988 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_recover │ │ │ │ 8305: 00adfdd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_INIT_DSTATE │ │ │ │ 8306: 00ab819c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_EVENT │ │ │ │ 8307: 009eb04c 12 OBJECT GLOBAL DEFAULT 21 StatsType_lookup │ │ │ │ 8308: 00aab380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SLIIO_READ_EVENT │ │ │ │ - 8309: 0054c6b8 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ - 8310: 005e4458 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ - 8311: 0057ae8c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ + 8309: 0054c6a8 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_migratable │ │ │ │ + 8310: 005e4448 452 FUNC GLOBAL DEFAULT 12 qio_task_run_in_thread │ │ │ │ + 8311: 0057ae7c 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_irqfd_notifier_gsi │ │ │ │ 8312: 00ab7388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_LISTENER_VANISHED_EVENT │ │ │ │ 8313: 0043da78 680 FUNC GLOBAL DEFAULT 12 cpu_enable_ticks │ │ │ │ 8314: 002187d8 256 FUNC GLOBAL DEFAULT 12 float32_to_int32 │ │ │ │ - 8315: 00774c3c 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ - 8316: 005ee178 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ + 8315: 00774c2c 256 FUNC GLOBAL DEFAULT 12 visit_type_QtestProperties_members │ │ │ │ + 8316: 005ee168 28 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_ctx_tag │ │ │ │ 8317: 00ae02d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_DSTATE │ │ │ │ 8318: 00a12d70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_orc │ │ │ │ - 8319: 0078b57c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ + 8319: 0078b56c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDBusOptions │ │ │ │ 8320: 00adf074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_ENABLE_DSTATE │ │ │ │ 8321: 00ae070e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRANSACTION_DSTATE │ │ │ │ - 8322: 006929e0 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ - 8323: 00709304 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ - 8324: 005af218 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ + 8322: 006929d0 1224 FUNC GLOBAL DEFAULT 12 qcow2_check_read_snapshot_table │ │ │ │ + 8323: 007092f4 1496 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle_members │ │ │ │ + 8324: 005af208 104 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i32 │ │ │ │ 8325: 00ab9a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_REPLAY_DELETE_BREAK_EVENT │ │ │ │ 8326: 00adee56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_BPR_WRITE_DSTATE │ │ │ │ - 8327: 0078bae0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ + 8327: 0078bad0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlPerDirectionOptions │ │ │ │ 8328: 00ae068a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CLOSEFD_DSTATE │ │ │ │ 8329: 00aaf628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_ADDR_EVENT │ │ │ │ - 8330: 007b3734 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ - 8331: 0079bbb0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ + 8330: 007b3724 152 FUNC GLOBAL DEFAULT 12 qnum_to_string │ │ │ │ + 8331: 0079bba0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_CONNECTED_arg_members │ │ │ │ 8332: 00aacd7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_EVENT │ │ │ │ 8333: 002538e4 56 FUNC GLOBAL DEFAULT 12 read_u32 │ │ │ │ 8334: 00ade732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_DSTATE │ │ │ │ 8335: 00ade8c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_DSTATE │ │ │ │ 8336: 00a129d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ors │ │ │ │ 8337: 00adf74c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_CHECK_CONDITION_DSTATE │ │ │ │ 8338: 00ae00c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_GID_DSTATE │ │ │ │ 8339: 009eb870 12 OBJECT GLOBAL DEFAULT 21 YankInstanceType_lookup │ │ │ │ 8340: 0043bbe4 120 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event_common │ │ │ │ 8341: 00adecb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_CB_DSTATE │ │ │ │ 8342: 00ab5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_QUEUE_FULL_EVENT │ │ │ │ 8343: 00228a8c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_mul64 │ │ │ │ 8344: 00adffc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CALC_PAGE_DIRTY_RATE_DSTATE │ │ │ │ 8345: 00adfd14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DEVICE_INFO_DSTATE │ │ │ │ - 8346: 00555b2c 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ - 8347: 007f96c8 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ + 8346: 00555b1c 8 FUNC GLOBAL DEFAULT 12 qemu_target_pages_to_MiB │ │ │ │ + 8347: 007f96b8 992 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_dram_event_arg_members │ │ │ │ 8348: 00ae0016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_OUTGOING_DSTATE │ │ │ │ - 8349: 0056d2ac 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ + 8349: 0056d29c 344 FUNC GLOBAL DEFAULT 12 tlb_reset_dirty │ │ │ │ 8350: 00aad81c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_EVENT │ │ │ │ - 8351: 0079c97c 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ + 8351: 0079c96c 340 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2_members │ │ │ │ 8352: 00ade7aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_RUN_DSTATE │ │ │ │ 8353: 00adfe48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_DISABLE_DSTATE │ │ │ │ 8354: 004ce5e0 132 FUNC GLOBAL DEFAULT 12 replay_get_array_alloc │ │ │ │ - 8355: 00647b3c 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ + 8355: 00647b2c 160 FUNC GLOBAL DEFAULT 12 blk_get_max_hw_transfer │ │ │ │ 8356: 00ab5bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_EVENT │ │ │ │ - 8357: 0065df24 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ + 8357: 0065df14 208 FUNC GLOBAL DEFAULT 12 bdrv_co_snapshot_block_status │ │ │ │ 8358: 00adfdce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_DSTATE │ │ │ │ 8359: 004415cc 96 FUNC GLOBAL DEFAULT 12 dma_buf_write │ │ │ │ 8360: 00adfea0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_DOMAIN_DSTATE │ │ │ │ - 8361: 00509a14 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ + 8361: 00509a08 400 FUNC GLOBAL DEFAULT 12 vfio_opt_rom_in_denylist │ │ │ │ 8362: 00aa4fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_READ_TABLE_CB_EVENT │ │ │ │ 8363: 00aab980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_READ_EVENT │ │ │ │ 8364: 0022cda4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_lts16 │ │ │ │ 8365: 009e7ffc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_cpudouble │ │ │ │ 8366: 003ff248 56 FUNC GLOBAL DEFAULT 12 virtio_bus_cleanup_host_notifier │ │ │ │ - 8367: 0077531c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ - 8368: 0074e814 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ + 8367: 0077530c 432 FUNC GLOBAL DEFAULT 12 visit_type_IOMMUFDProperties │ │ │ │ + 8368: 0074e804 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_target │ │ │ │ 8369: 00aa7a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_FIFO_EVENT │ │ │ │ - 8370: 0058997c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ + 8370: 0058996c 168 FUNC GLOBAL DEFAULT 12 object_class_get_list_sorted │ │ │ │ 8371: 00aa65b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_EVENT │ │ │ │ 8372: 00aac200 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_RX_EVENT │ │ │ │ 8373: 00ab6a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_ADVISE_EVENT │ │ │ │ - 8374: 0058b1ac 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ - 8375: 0052028c 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ + 8374: 0058b19c 152 FUNC GLOBAL DEFAULT 12 object_set_props │ │ │ │ + 8375: 00520280 128 FUNC GLOBAL DEFAULT 12 virtio_device_grab_ioeventfd │ │ │ │ 8376: 00aa77c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_TX_EVENT │ │ │ │ - 8377: 005af408 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ - 8378: 0058b0bc 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ + 8377: 005af3f8 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i32 │ │ │ │ + 8378: 0058b0ac 240 FUNC GLOBAL DEFAULT 12 object_set_propv │ │ │ │ 8379: 00adf034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_DSTATE │ │ │ │ 8380: 00ade686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_POLL_ERR_DSTATE │ │ │ │ 8381: 00adee9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_READ_DSTATE │ │ │ │ 8382: 0046c3e0 620 FUNC GLOBAL DEFAULT 12 exec_start_outgoing_migration │ │ │ │ 8383: 0025bd10 88 FUNC GLOBAL DEFAULT 12 palette_fill │ │ │ │ 8384: 00aabbf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_WRITE_EVENT │ │ │ │ - 8385: 00791e58 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ - 8386: 0076d4e0 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ - 8387: 007f8944 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ - 8388: 00579424 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ - 8389: 00611430 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ + 8385: 00791e48 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBridgeInfo │ │ │ │ + 8386: 0076d4d0 700 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo_members │ │ │ │ + 8387: 007f8934 576 FUNC GLOBAL DEFAULT 12 trace_enable_events │ │ │ │ + 8388: 00579414 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_be_mmu │ │ │ │ + 8389: 00611420 496 FUNC GLOBAL DEFAULT 12 qmp_job_resume │ │ │ │ 8390: 00ab5e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_EVENT │ │ │ │ - 8391: 007dcda8 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ + 8391: 007dcd98 300 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec_and_lock │ │ │ │ 8392: 00ab2ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_UPDATE_IRQ_EVENT │ │ │ │ - 8393: 00798074 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ - 8394: 006fc9d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ - 8395: 007a2b14 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ + 8393: 00798064 320 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo │ │ │ │ + 8394: 006fc9c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugInjectErrorOptionsList │ │ │ │ + 8395: 007a2b04 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_password │ │ │ │ 8396: 00ab6e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_SHUTDOWN_REQUEST_EVENT │ │ │ │ 8397: 00ab94f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 8398: 004442e8 8 FUNC GLOBAL DEFAULT 12 hmp_info_qdm │ │ │ │ - 8399: 007ea268 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ + 8399: 007ea258 20 FUNC GLOBAL DEFAULT 12 buffer_is_zero_ge256 │ │ │ │ 8400: 00adf014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_WRITE_DSTATE │ │ │ │ 8401: 00adebf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_STOP_DSTATE │ │ │ │ - 8402: 00787e4c 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ + 8402: 00787e3c 516 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus_members │ │ │ │ 8403: 003bdb00 564 FUNC GLOBAL DEFAULT 12 usb_pcap_data │ │ │ │ 8404: 00ae031c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_DSTATE │ │ │ │ 8405: 002227c0 424 FUNC GLOBAL DEFAULT 12 float128_minimum_number │ │ │ │ 8406: 0036c118 660 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_async │ │ │ │ - 8407: 00700d4c 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ - 8408: 0076c380 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ - 8409: 007f0090 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ + 8407: 00700d3c 244 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoList │ │ │ │ + 8408: 0076c370 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevNetmapOptions_members │ │ │ │ + 8409: 007f0080 88 FUNC GLOBAL DEFAULT 12 shres_create │ │ │ │ 8410: 00adf382 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_DSTATE │ │ │ │ 8411: 00ade804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_STARTUP_ERROR_DSTATE │ │ │ │ - 8412: 007bcf1c 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ + 8412: 007bcf0c 216 FUNC GLOBAL DEFAULT 12 qemu_parse_fd │ │ │ │ 8413: 00aa4498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_EVENT │ │ │ │ 8414: 00ae0362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMPED_RECT_DSTATE │ │ │ │ 8415: 00441cf0 164 FUNC GLOBAL DEFAULT 12 memory_mapping_list_free │ │ │ │ - 8416: 0064d1e8 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ + 8416: 0064d1d8 1240 FUNC GLOBAL DEFAULT 12 bdrv_commit │ │ │ │ 8417: 00adead8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_READ_DSTATE │ │ │ │ 8418: 00ab2e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_EVENT │ │ │ │ 8419: 00aaba30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_RESET_EVENT │ │ │ │ 8420: 00aa5f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_SOCKET_EVENT │ │ │ │ 8421: 00adf21a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_SET_MULTICAST_DSTATE │ │ │ │ - 8422: 005c908c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ + 8422: 005c907c 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub32_i64 │ │ │ │ 8423: 00adeb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_OOM_DSTATE │ │ │ │ 8424: 00adeaec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_BLOCK_MOVE_DSTATE │ │ │ │ 8425: 00ae0338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_MTT_DSTATE │ │ │ │ 8426: 0022d16c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_lts32 │ │ │ │ 8427: 002188d8 252 FUNC GLOBAL DEFAULT 12 float32_to_int64 │ │ │ │ 8428: 00ade84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRCREATE_DSTATE │ │ │ │ 8429: 00aabd20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_WRITE_EVENT │ │ │ │ 8430: 009e5d70 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint8 │ │ │ │ 8431: 00aa9d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_READW_EVENT │ │ │ │ 8432: 00ae0c66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT32_DSTATE │ │ │ │ - 8433: 007681f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ - 8434: 0055d674 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ - 8435: 008f68e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ + 8433: 007681e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_closefd │ │ │ │ + 8434: 0055d664 120 FUNC GLOBAL DEFAULT 12 ramblock_set_file_bmap_atomic │ │ │ │ + 8435: 008f68d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode_len │ │ │ │ 8436: 00aa79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_READ_EVENT │ │ │ │ - 8437: 0074df18 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ - 8438: 005b2e88 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ + 8437: 0074df08 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_machines │ │ │ │ + 8438: 005b2e78 172 FUNC GLOBAL DEFAULT 12 tcg_gen_xor_i64 │ │ │ │ 8439: 0048546c 64 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_init │ │ │ │ 8440: 00adeb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_ENTER_VGA_MODE_DSTATE │ │ │ │ 8441: 00238a14 196 FUNC GLOBAL DEFAULT 12 qemu_display_init │ │ │ │ - 8442: 005c94e8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ + 8442: 005c94d8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_neg │ │ │ │ 8443: 00adf2c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_DISABLED_DSTATE │ │ │ │ 8444: 0035c93c 340 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_reset │ │ │ │ - 8445: 007f13e0 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ + 8445: 007f13d0 76 FUNC GLOBAL DEFAULT 12 readline_free │ │ │ │ 8446: 00aa58ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_CANCEL_EVENT │ │ │ │ 8447: 00229984 196 FUNC GLOBAL DEFAULT 12 helper_gvec_nand │ │ │ │ - 8448: 00757268 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ - 8449: 0073f2a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ + 8448: 00757258 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus │ │ │ │ + 8449: 0073f294 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoArray │ │ │ │ 8450: 00adeae6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_WRITE_DSTATE │ │ │ │ - 8451: 00937768 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ + 8451: 00937758 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_2_len │ │ │ │ 8452: 00adefa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_DSTATE │ │ │ │ 8453: 0031eba4 1560 FUNC GLOBAL DEFAULT 12 can_sja_mem_write │ │ │ │ 8454: 00ab3584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_REMOTE_WAKEUP_EVENT │ │ │ │ 8455: 00a16520 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_or_fetchw_le │ │ │ │ 8456: 00adecb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_ERROR_DSTATE │ │ │ │ 8457: 00ab2f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_NEXTQH_EVENT │ │ │ │ 8458: 00455c80 280 FUNC GLOBAL DEFAULT 12 create_device_tree │ │ │ │ 8459: 00adeeb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_LR_ENTRY_DSTATE │ │ │ │ 8460: 00ade650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_FLUSH_DSTATE │ │ │ │ - 8461: 00524850 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ - 8462: 007f1f60 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ - 8463: 006faf38 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ + 8461: 00524844 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc │ │ │ │ + 8462: 007f1f50 116 FUNC GLOBAL DEFAULT 12 throttle_config │ │ │ │ + 8463: 006faf28 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfoList │ │ │ │ 8464: 00ae02cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_DSTATE │ │ │ │ 8465: 00adfe00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_3C3_READ_DSTATE │ │ │ │ 8466: 00adeef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_SUPPRESS_AIRQ_DSTATE │ │ │ │ 8467: 002324b0 196 FUNC GLOBAL DEFAULT 12 trace_event_set_state_dynamic_init │ │ │ │ 8468: 00428ffc 100 FUNC GLOBAL DEFAULT 12 audio_define_default │ │ │ │ 8469: 004d0300 40 FUNC GLOBAL DEFAULT 12 replay_event_char_read_save │ │ │ │ 8470: 00ae04ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ - 8471: 0051a84c 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ + 8471: 0051a840 20 FUNC GLOBAL DEFAULT 12 virtio_vector_first_queue │ │ │ │ 8472: 00ae064e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_INCOMING_DSTATE │ │ │ │ 8473: 00aace5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_EVENT │ │ │ │ - 8474: 007999b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ - 8475: 0078b970 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ + 8474: 007999a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEventWrapper │ │ │ │ + 8475: 0078b960 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaPerDirectionOptions │ │ │ │ 8476: 0036b590 344 FUNC GLOBAL DEFAULT 12 scsi_req_complete │ │ │ │ 8477: 002a330c 16 FUNC GLOBAL DEFAULT 12 qdev_get_own_fw_dev_path_from_handler │ │ │ │ 8478: 002309d0 120 FUNC GLOBAL DEFAULT 12 qemu_plugin_read_register │ │ │ │ - 8479: 0060382c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ + 8479: 0060381c 1476 FUNC GLOBAL DEFAULT 12 blk_exp_add │ │ │ │ 8480: 00429160 100 FUNC GLOBAL DEFAULT 12 audio_buffer_frames │ │ │ │ 8481: 00adf2f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_DSTATE │ │ │ │ 8482: 00ae0466 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_CREATE_DSTATE │ │ │ │ 8483: 00231d4c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_resume_cb │ │ │ │ - 8484: 00519e78 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ + 8484: 00519e6c 112 FUNC GLOBAL DEFAULT 12 virtqueue_map │ │ │ │ 8485: 00ab400c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_INIT_EVENT │ │ │ │ 8486: 00aa5000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_EVENT │ │ │ │ - 8487: 00786470 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ + 8487: 00786460 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioStatus │ │ │ │ 8488: 00ab2834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_IN_EVENT │ │ │ │ - 8489: 005b35c0 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ - 8490: 00791054 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ + 8489: 005b35b0 340 FUNC GLOBAL DEFAULT 12 tcg_gen_shli_i64 │ │ │ │ + 8490: 00791044 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_list_properties │ │ │ │ 8491: 00adf93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_DSTATE │ │ │ │ - 8492: 007e2ad4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ + 8492: 007e2ac4 420 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_upgrade │ │ │ │ 8493: 00abaa58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUN_POLL_HANDLERS_BEGIN_EVENT │ │ │ │ - 8494: 0073408c 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ + 8494: 0073407c 328 FUNC GLOBAL DEFAULT 12 visit_type_HumanReadableText │ │ │ │ 8495: 00adf4ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_DSTATE │ │ │ │ 8496: 00adf99e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_DATA_ENGINE_IDLE_DSTATE │ │ │ │ - 8497: 00699cf4 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ - 8498: 00802ca4 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ - 8499: 0079eaa8 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ + 8497: 00699ce4 304 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp_by_id_or_name │ │ │ │ + 8498: 00802c94 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify │ │ │ │ + 8499: 0079ea98 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent │ │ │ │ 8500: 0021d638 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_round_to_zero │ │ │ │ 8501: 0026ed50 192 FUNC GLOBAL DEFAULT 12 v9fs_get_xattr │ │ │ │ 8502: 00adea18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_BAUDRATE_CHANGE_DSTATE │ │ │ │ 8503: 00a9ed00 196 OBJECT GLOBAL DEFAULT 24 bdrv_runtime_opts │ │ │ │ 8504: 00ae0054 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_INIT_RANGE_DSTATE │ │ │ │ - 8505: 0057763c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ + 8505: 0057762c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_be │ │ │ │ 8506: 00ade459 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_c │ │ │ │ 8507: 00adf860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_GET_CMD_DSTATE │ │ │ │ 8508: 00ab6834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_EVENT │ │ │ │ 8509: 00adeb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_READ_UNEXPECTED_DSTATE │ │ │ │ - 8510: 0054de84 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ + 8510: 0054de74 100 FUNC GLOBAL DEFAULT 12 qemu_map_ram_ptr │ │ │ │ 8511: 00adf674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CB_DSTATE │ │ │ │ - 8512: 0051afd4 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ + 8512: 0051afc8 120 FUNC GLOBAL DEFAULT 12 virtio_delete_queue │ │ │ │ 8513: 00adf590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_DSTATE │ │ │ │ 8514: 00adeab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_BITS_PPI_DSTATE │ │ │ │ 8515: 00ab1358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_READ_EVENT │ │ │ │ 8516: 00adf89a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_DSTATE │ │ │ │ - 8517: 00564970 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ + 8517: 00564960 320 FUNC GLOBAL DEFAULT 12 tcg_exec_realizefn │ │ │ │ 8518: 0027a074 336 FUNC GLOBAL DEFAULT 12 v9fs_device_unrealize_common │ │ │ │ 8519: 00adf6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVRAM_READ_DSTATE │ │ │ │ - 8520: 00521220 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ - 8521: 006f2754 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ + 8520: 00521214 152 FUNC GLOBAL DEFAULT 12 virtio_config_readb │ │ │ │ + 8521: 006f2744 16 FUNC GLOBAL DEFAULT 12 monitor_can_read │ │ │ │ 8522: 004a4f94 188 FUNC GLOBAL DEFAULT 12 hmp_logfile │ │ │ │ - 8523: 007cda24 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ + 8523: 007cda14 96 FUNC GLOBAL DEFAULT 12 notifier_list_notify │ │ │ │ 8524: 00236768 444 FUNC GLOBAL DEFAULT 12 dpy_gfx_replace_surface │ │ │ │ 8525: 00ab9900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_ADD_EVENT │ │ │ │ - 8526: 0067f59c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ + 8526: 0067f58c 368 FUNC GLOBAL DEFAULT 12 qcow2_get_persistent_dirty_bitmap_size │ │ │ │ 8527: 00ade43b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_export_c │ │ │ │ 8528: 00ab33c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_EVENT │ │ │ │ 8529: 00aa8aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_WRITE_EVENT │ │ │ │ - 8530: 007e0dcc 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ + 8530: 007e0dbc 152 FUNC GLOBAL DEFAULT 12 event_notifier_set_handler │ │ │ │ 8531: 00adec5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_FUA_DSTATE │ │ │ │ 8532: 00997898 52 OBJECT GLOBAL DEFAULT 21 vmstate_ne2000 │ │ │ │ 8533: 00adfd9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_EXIT_DSTATE │ │ │ │ - 8534: 006bd92c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ - 8535: 005213c0 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ - 8536: 00781054 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ + 8534: 006bd91c 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table │ │ │ │ + 8535: 005213b4 264 FUNC GLOBAL DEFAULT 12 virtio_config_readl │ │ │ │ + 8536: 00781044 324 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest_members │ │ │ │ 8537: 00a1f84c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rem_d │ │ │ │ 8538: 004567a8 232 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_string │ │ │ │ 8539: 00adeec0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 8540: 00a2008c 132 OBJECT GLOBAL DEFAULT 24 helper_info_dtos │ │ │ │ 8541: 003fc944 304 FUNC GLOBAL DEFAULT 12 vfio_multifd_switchover_start │ │ │ │ 8542: 00ab3234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_FIELDS_EVENT │ │ │ │ - 8543: 00768ecc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ - 8544: 0060e88c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ + 8543: 00768ebc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_fdsets │ │ │ │ + 8544: 0060e87c 132 FUNC GLOBAL DEFAULT 12 qmp_block_job_change │ │ │ │ 8545: 00355ff4 288 FUNC GLOBAL DEFAULT 12 pci_del_capability │ │ │ │ 8546: 00aaf468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_EVENT │ │ │ │ - 8547: 0078e318 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ - 8548: 005212b8 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ + 8547: 0078e308 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions_members │ │ │ │ + 8548: 005212ac 264 FUNC GLOBAL DEFAULT 12 virtio_config_readw │ │ │ │ 8549: 00a1121c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt16 │ │ │ │ 8550: 004cd7a8 160 FUNC GLOBAL DEFAULT 12 replay_start │ │ │ │ 8551: 0022d51c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_lts64 │ │ │ │ - 8552: 005669f8 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ + 8552: 005669e8 156 FUNC GLOBAL DEFAULT 12 cpu_unwind_state_data │ │ │ │ 8553: 00adf3dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_SET_DSTATE │ │ │ │ 8554: 00a1f42c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_rem_s │ │ │ │ 8555: 00ab421c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_EVENT │ │ │ │ 8556: 00480884 36 FUNC GLOBAL DEFAULT 12 migrate_mapped_ram │ │ │ │ 8557: 003975f4 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_reply_endianness │ │ │ │ - 8558: 0054375c 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ + 8558: 00543750 12 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion_overlap │ │ │ │ 8559: 004680c4 456 FUNC GLOBAL DEFAULT 12 cpr_save_fd │ │ │ │ - 8560: 005b02a4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ + 8560: 005b0294 120 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i32 │ │ │ │ 8561: 00ae0306 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_KEYCODES_DSTATE │ │ │ │ - 8562: 0064bf5c 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ + 8562: 0064bf4c 288 FUNC GLOBAL DEFAULT 12 block_copy │ │ │ │ 8563: 00ade940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_CONNECT_DSTATE │ │ │ │ 8564: 00adfc54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_GUEST_BUG_DSTATE │ │ │ │ 8565: 00ab28a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CLEAR_PORT_FEATURE_EVENT │ │ │ │ 8566: 00adfebc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_DSTATE │ │ │ │ - 8567: 007bcec8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ + 8567: 007bceb8 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_metric │ │ │ │ 8568: 00adf81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 8569: 00ade5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_COMPLETE_COMMAND_DSTATE │ │ │ │ 8570: 00ade576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_DSTATE │ │ │ │ - 8571: 007f8558 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ + 8571: 007f8548 8 FUNC GLOBAL DEFAULT 12 qcrypto_random_init │ │ │ │ 8572: 001ec9dc 108 FUNC GLOBAL DEFAULT 12 finalize_target_page_bits_common │ │ │ │ - 8573: 00543768 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ + 8573: 0054375c 352 FUNC GLOBAL DEFAULT 12 memory_region_del_subregion │ │ │ │ 8574: 0025391c 44 FUNC GLOBAL DEFAULT 12 start_client_init │ │ │ │ - 8575: 0051cf8c 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ - 8576: 007978d4 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ + 8575: 0051cf80 40 FUNC GLOBAL DEFAULT 12 virtio_queue_set_addr │ │ │ │ + 8576: 007978c4 28 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptionsWrapper_members │ │ │ │ 8577: 00ade7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_IN_DSTATE │ │ │ │ 8578: 00ab5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_EVENT │ │ │ │ 8579: 004d1c2c 188 FUNC GLOBAL DEFAULT 12 hmp_replay_break │ │ │ │ 8580: 00ab9b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 8581: 00aa52b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 8582: 00aaf9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XLNX_ZYNQMP_RTC_GETTIME_EVENT │ │ │ │ 8583: 00ae05a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_JIT_DSTATE │ │ │ │ 8584: 00428614 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_out │ │ │ │ - 8585: 007c6320 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ - 8586: 0064490c 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ + 8585: 007c6310 28 FUNC GLOBAL DEFAULT 12 module_allow_arch │ │ │ │ + 8586: 006448fc 140 FUNC GLOBAL DEFAULT 12 blk_get_perm │ │ │ │ 8587: 00aba678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 8588: 0020404c 200 FUNC GLOBAL DEFAULT 12 floatx80_add │ │ │ │ - 8589: 007b3680 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ + 8589: 007b3670 180 FUNC GLOBAL DEFAULT 12 qnum_get_double │ │ │ │ 8590: 00aba154 8 OBJECT GLOBAL DEFAULT 24 qnull_ │ │ │ │ 8591: 00aaf648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DMA_READ_EVENT │ │ │ │ 8592: 00ae0cd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_DSTATE │ │ │ │ 8593: 0034b654 468 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem_wide │ │ │ │ - 8594: 00794154 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ + 8594: 00794144 432 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort_members │ │ │ │ 8595: 002039d0 572 FUNC GLOBAL DEFAULT 12 float64_sub │ │ │ │ 8596: 009ee6a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_pcie_link_speed │ │ │ │ 8597: 00ab36b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_EVENT │ │ │ │ 8598: 00ae072a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_YANK_DSTATE │ │ │ │ - 8599: 007c10c0 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ + 8599: 007c10b0 732 FUNC GLOBAL DEFAULT 12 qemu_write_pidfile │ │ │ │ 8600: 00232f40 384 FUNC GLOBAL DEFAULT 12 hmp_qom_get │ │ │ │ - 8601: 005b1f3c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ + 8601: 005b1f2c 204 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i32 │ │ │ │ 8602: 0034c878 212 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_init │ │ │ │ - 8603: 005c9418 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ - 8604: 007ca28c 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ - 8605: 00709f34 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ + 8603: 005c9408 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umax │ │ │ │ + 8604: 007ca27c 256 FUNC GLOBAL DEFAULT 12 find_next_zero_bit │ │ │ │ + 8605: 00709f24 324 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits │ │ │ │ 8606: 00ae0c8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_STRUCT_DSTATE │ │ │ │ - 8607: 00643f8c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ + 8607: 00643f7c 256 FUNC GLOBAL DEFAULT 12 blk_by_name │ │ │ │ 8608: 004207a8 1812 FUNC GLOBAL DEFAULT 12 hmp_virtio_status │ │ │ │ 8609: 00acd830 64 OBJECT GLOBAL DEFAULT 25 replay_state │ │ │ │ 8610: 00ab7024 564 OBJECT GLOBAL DEFAULT 24 ui_trace_events │ │ │ │ - 8611: 007df6d4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ + 8611: 007df6c4 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule_idle │ │ │ │ 8612: 00aae0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_CAN_RECV_DISABLED_EVENT │ │ │ │ 8613: 00ae0532 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COMMANDS_DSTATE │ │ │ │ 8614: 00a9e670 24 OBJECT GLOBAL DEFAULT 24 qio_channel_buffer_source_funcs │ │ │ │ 8615: 00ae064c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_INCOMING_DSTATE │ │ │ │ 8616: 00aad02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_DESCRIPTOR_EVENT │ │ │ │ 8617: 00ab3424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_PKT_FLAGS_EVENT │ │ │ │ 8618: 00365c18 160 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_cb │ │ │ │ - 8619: 0052cda8 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ + 8619: 0052cd9c 36 FUNC GLOBAL DEFAULT 12 vhost_svq_free │ │ │ │ 8620: 00a11198 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt32 │ │ │ │ - 8621: 0070b7cc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ + 8621: 0070b7bc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDetectZeroesOptions │ │ │ │ 8622: 00449ed0 84 FUNC GLOBAL DEFAULT 12 qemu_system_suspend_request │ │ │ │ 8623: 00aba958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_ADD_WATCH_EVENT │ │ │ │ 8624: 00427ec4 180 FUNC GLOBAL DEFAULT 12 AUD_register_card │ │ │ │ 8625: 00ade44a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_dump_c │ │ │ │ - 8626: 0060d5c4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ - 8627: 00716ef0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ + 8626: 0060d5b4 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_backup │ │ │ │ + 8627: 00716ee0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsNfs │ │ │ │ 8628: 00adf2b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_KICK_DSTATE │ │ │ │ 8629: 00ae0438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REMOVE_MEDIUM_DSTATE │ │ │ │ 8630: 00ae00b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_DSTATE │ │ │ │ - 8631: 005c5184 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ - 8632: 00618af0 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ + 8631: 005c5174 60 FUNC GLOBAL DEFAULT 12 simd_desc │ │ │ │ + 8632: 00618ae0 272 FUNC GLOBAL DEFAULT 12 bdrv_close_all │ │ │ │ 8633: 00284bb4 108 FUNC GLOBAL DEFAULT 12 hda_codec_bus_init │ │ │ │ 8634: 00adebe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_READ_DSTATE │ │ │ │ - 8635: 007ba1fc 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ - 8636: 00799a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ + 8635: 007ba1ec 240 FUNC GLOBAL DEFAULT 12 qdict_join │ │ │ │ + 8636: 00799a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBtnEventWrapper │ │ │ │ 8637: 00ae0b88 4 OBJECT GLOBAL DEFAULT 25 mloop │ │ │ │ 8638: 009ea578 12 OBJECT GLOBAL DEFAULT 21 OnOffAuto_lookup │ │ │ │ - 8639: 007d68cc 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ + 8639: 007d68bc 316 FUNC GLOBAL DEFAULT 12 qht_resize │ │ │ │ 8640: 0020d2c0 5616 FUNC GLOBAL DEFAULT 12 bfloat16_muladd │ │ │ │ 8641: 00aa55bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_EVENT_EVENT │ │ │ │ - 8642: 0078dd2c 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ + 8642: 0078dd1c 492 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions_members │ │ │ │ 8643: 00a1100c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le16 │ │ │ │ - 8644: 0079c124 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ + 8644: 0079c114 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo_members │ │ │ │ 8645: 00ade483 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_audio_c │ │ │ │ - 8646: 0056d404 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ - 8647: 007d3178 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ - 8648: 005e68f8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ + 8646: 0056d3f4 2444 FUNC GLOBAL DEFAULT 12 tlb_set_page_full │ │ │ │ + 8647: 007d3168 36 FUNC GLOBAL DEFAULT 12 rcu_disable_atfork │ │ │ │ + 8648: 005e68e8 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_to_disk_endian │ │ │ │ 8649: 00a10000 0 NOTYPE WEAK DEFAULT 24 data_start │ │ │ │ 8650: 00adea88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DISPLAY_MODE_DSTATE │ │ │ │ 8651: 00ab1acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_TRANS_CODE_EVENT │ │ │ │ 8652: 00ae0448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PR_MANAGERS_DSTATE │ │ │ │ - 8653: 0050aebc 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ - 8654: 006fee68 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ + 8653: 0050aeb0 212 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_finalize │ │ │ │ + 8654: 006fee58 244 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd_members │ │ │ │ 8655: 00203484 8 FUNC GLOBAL DEFAULT 12 float16_sub │ │ │ │ - 8656: 00764614 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ + 8656: 00764604 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfo │ │ │ │ 8657: 00aa566c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_RE_EVENT │ │ │ │ - 8658: 00576b84 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ - 8659: 007de46c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ + 8658: 00576b74 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_be_mmu │ │ │ │ + 8659: 007de45c 268 FUNC GLOBAL DEFAULT 12 uffd_change_protection │ │ │ │ 8660: 0023f05c 128 FUNC GLOBAL DEFAULT 12 qemu_pixman_get_format │ │ │ │ 8661: 00ab0698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_EVENT │ │ │ │ - 8662: 0075b338 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ + 8662: 0075b328 192 FUNC GLOBAL DEFAULT 12 visit_type_TimeUnit │ │ │ │ 8663: 00adf5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_WRITE_DSTATE │ │ │ │ - 8664: 00581a58 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ + 8664: 00581a48 948 FUNC GLOBAL DEFAULT 12 qdev_set_parent_bus │ │ │ │ 8665: 00aaff98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_EVENT │ │ │ │ 8666: 00ab4f44 92 OBJECT GLOBAL DEFAULT 24 hw_watchdog_trace_events │ │ │ │ 8667: 00ae070c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRANSACTION_DSTATE │ │ │ │ 8668: 00aa9328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_RAISE_EVENT │ │ │ │ 8669: 0023d8d8 248 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt │ │ │ │ 8670: 0035e95c 116 FUNC GLOBAL DEFAULT 12 shpc_free │ │ │ │ 8671: 009eafe4 12 OBJECT GLOBAL DEFAULT 21 NetworkAddressFamily_lookup │ │ │ │ - 8672: 005827bc 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ + 8672: 005827ac 52 FUNC GLOBAL DEFAULT 12 qdev_del_unplug_blocker │ │ │ │ 8673: 00adeeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_SET_IRQ_DSTATE │ │ │ │ 8674: 00adefc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_DSTATE │ │ │ │ - 8675: 00558210 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ - 8676: 00783298 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ + 8675: 00558200 20 FUNC GLOBAL DEFAULT 12 precopy_infrastructure_init │ │ │ │ + 8676: 00783288 192 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventState │ │ │ │ 8677: 00354bec 108 FUNC GLOBAL DEFAULT 12 pci_bus_set_route_irq_fn │ │ │ │ 8678: 00adf6bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSIX_WRITE_CONFIG_DSTATE │ │ │ │ - 8679: 00651a88 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ - 8680: 0079ecc4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ + 8679: 00651a78 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_name │ │ │ │ + 8680: 0079ecb4 332 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper │ │ │ │ 8681: 00aa6930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_EVENT │ │ │ │ 8682: 00ae04d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 8683: 00ab0ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_LIST_QUERY_EVENT │ │ │ │ - 8684: 00733e30 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ + 8684: 00733e20 192 FUNC GLOBAL DEFAULT 12 visit_type_HostMemPolicy │ │ │ │ 8685: 00aa88e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FENCE_RESP_EVENT │ │ │ │ - 8686: 005b4ed8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ - 8687: 0070b180 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ - 8688: 0060f520 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ + 8686: 005b4ec8 220 FUNC GLOBAL DEFAULT 12 tcg_gen_eqv_i64 │ │ │ │ + 8687: 0070b170 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_finalize_arg_members │ │ │ │ + 8688: 0060f510 324 FUNC GLOBAL DEFAULT 12 qmp_query_block_jobs │ │ │ │ 8689: 00adfec6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_DSTATE │ │ │ │ - 8690: 00700c0c 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ + 8690: 00700bfc 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo │ │ │ │ 8691: 0045a0a0 100 FUNC GLOBAL DEFAULT 12 cryptodev_backend_free_client │ │ │ │ 8692: 00adf2d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DESC_DSTATE │ │ │ │ 8693: 00aad7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRITE_CONFIG_EVENT │ │ │ │ - 8694: 007da038 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ - 8695: 0077b430 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ + 8694: 007da028 240 FUNC GLOBAL DEFAULT 12 stat64_add32_carry │ │ │ │ + 8695: 0077b420 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_watchdog_set_action_arg_members │ │ │ │ 8696: 00adfe56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_ENABLE_DSTATE │ │ │ │ 8697: 00ab99a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_EVENT │ │ │ │ 8698: 00adfe02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_DSTATE │ │ │ │ 8699: 003e486c 536 FUNC GLOBAL DEFAULT 12 usb_msd_transfer_data │ │ │ │ - 8700: 006f48e8 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ - 8701: 00566454 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ + 8700: 006f48d8 228 FUNC GLOBAL DEFAULT 12 qmp_query_commands │ │ │ │ + 8701: 00566444 128 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range │ │ │ │ 8702: 0022787c 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit │ │ │ │ 8703: 00adef6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_READ_MMR_DSTATE │ │ │ │ 8704: 004df338 24 FUNC GLOBAL DEFAULT 12 raise_exception │ │ │ │ - 8705: 0075256c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ + 8705: 0075255c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_hv_balloon_status_report │ │ │ │ 8706: 00ab41ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_EVENT │ │ │ │ 8707: 00ade4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_NEW_DSTATE │ │ │ │ 8708: 0036c630 684 FUNC GLOBAL DEFAULT 12 scsi_bus_set_ua │ │ │ │ - 8709: 006dfdb8 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ + 8709: 006dfda8 524 FUNC GLOBAL DEFAULT 12 blk_flush │ │ │ │ 8710: 00349ec4 1452 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_callback │ │ │ │ - 8711: 0076bbec 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ + 8711: 0076bbdc 432 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions_members │ │ │ │ 8712: 00a10f88 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le32 │ │ │ │ 8713: 00adec3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_DSTATE │ │ │ │ 8714: 00ade776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_FINISH_DSTATE │ │ │ │ - 8715: 00652760 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ - 8716: 007c37f8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ + 8715: 00652750 164 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get │ │ │ │ + 8716: 007c37e8 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_lock_impl │ │ │ │ 8717: 00adf052 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_NONSEC_DSTATE │ │ │ │ - 8718: 00573db4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ + 8718: 00573da4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminb │ │ │ │ 8719: 0022b534 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr8v │ │ │ │ - 8720: 005b6d6c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ - 8721: 007be988 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ - 8722: 00741c10 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ + 8720: 005b6d5c 244 FUNC GLOBAL DEFAULT 12 tcg_gen_abs_i64 │ │ │ │ + 8721: 007be978 156 FUNC GLOBAL DEFAULT 12 aio_prepare │ │ │ │ + 8722: 00741c00 192 FUNC GLOBAL DEFAULT 12 visit_type_JobType │ │ │ │ 8723: 00adfaa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_INTERFACE_DSTATE │ │ │ │ - 8724: 00652c68 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ + 8724: 00652c58 172 FUNC GLOBAL DEFAULT 12 bdrv_restore_dirty_bitmap │ │ │ │ 8725: 004d728c 152 FUNC GLOBAL DEFAULT 12 qemu_plugin_request_time_control │ │ │ │ - 8726: 0057b578 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ + 8726: 0057b568 244 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSectionList │ │ │ │ 8727: 00adfa94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_BAD_TOKEN_DSTATE │ │ │ │ 8728: 0028bc1c 500 FUNC GLOBAL DEFAULT 12 blkconf_geometry │ │ │ │ - 8729: 007b8e88 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ + 8729: 007b8e78 112 FUNC GLOBAL DEFAULT 12 json_token │ │ │ │ 8730: 00ab84cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAMED_BLOCK_NODES_EVENT │ │ │ │ 8731: 00adefce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_TIME_DSTATE │ │ │ │ 8732: 003ceef8 884 FUNC GLOBAL DEFAULT 12 ehci_reset │ │ │ │ 8733: 00adf7b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_TRANSFER_DATA_DSTATE │ │ │ │ 8734: 00ab16ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_UNLOCK_EVENT │ │ │ │ 8735: 00aabce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_EVENT │ │ │ │ 8736: 00aaf1b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_EVENT │ │ │ │ 8737: 00adfc5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_RESUME_DSTATE │ │ │ │ 8738: 00a11114 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lt64 │ │ │ │ 8739: 00aa90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_NOLIST_EVENT │ │ │ │ 8740: 004a092c 752 FUNC GLOBAL DEFAULT 12 rdma_block_notification_handle │ │ │ │ 8741: 00239078 336 FUNC GLOBAL DEFAULT 12 cursor_print_ascii_art │ │ │ │ - 8742: 00731db0 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ - 8743: 00746788 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ - 8744: 005ee320 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ - 8745: 006ff810 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ + 8742: 00731da0 1044 FUNC GLOBAL DEFAULT 12 qmp_marshal_ringbuf_write │ │ │ │ + 8743: 00746778 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_machines_arg_members │ │ │ │ + 8744: 005ee310 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_octet_str │ │ │ │ + 8745: 006ff800 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFileWrapper │ │ │ │ 8746: 00ab0818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SEND_RSP_EVENT │ │ │ │ - 8747: 00561970 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ + 8747: 00561960 360 FUNC GLOBAL DEFAULT 12 get_monitor_def │ │ │ │ 8748: 00aba698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_MAPPED_EVENT │ │ │ │ - 8749: 00748e30 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ + 8749: 00748e20 532 FUNC GLOBAL DEFAULT 12 visit_type_Memdev_members │ │ │ │ 8750: 00aab730 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_XDMA_WRITE_EVENT │ │ │ │ 8751: 00ae0cb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DO_MAPPING_DSTATE │ │ │ │ - 8752: 006231f4 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ + 8752: 006231e4 2508 FUNC GLOBAL DEFAULT 12 bdrv_img_create │ │ │ │ 8753: 0031bbec 4 FUNC GLOBAL DEFAULT 12 vhost_net_set_config │ │ │ │ 8754: 00ae030e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_ADD_DSTATE │ │ │ │ - 8755: 0079d59c 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ + 8755: 0079d58c 192 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCode │ │ │ │ 8756: 00adf168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_DSTATE │ │ │ │ 8757: 0034b8f8 320 FUNC GLOBAL DEFAULT 12 load_image_to_fw_cfg │ │ │ │ 8758: 00adf0c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_WRITE_DSTATE │ │ │ │ 8759: 00aa5dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_PARSE_EVENT │ │ │ │ 8760: 00adffce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_ENTER_DSTATE │ │ │ │ 8761: 004a9fec 164 FUNC GLOBAL DEFAULT 12 qmp_announce_self │ │ │ │ - 8762: 006f175c 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ - 8763: 0057679c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ - 8764: 0054c948 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ + 8762: 006f174c 24 FUNC GLOBAL DEFAULT 12 monitor_flush_locked │ │ │ │ + 8763: 0057678c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_be_mmu │ │ │ │ + 8764: 0054c938 8 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize │ │ │ │ 8765: 00adf7f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_DSTATE │ │ │ │ 8766: 00aab290 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_EVENT │ │ │ │ 8767: 00aa51c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_IO_URING_SUBMIT_EVENT │ │ │ │ 8768: 00a118d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr8v │ │ │ │ 8769: 00ade952 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_READ_DSTATE │ │ │ │ 8770: 0043b944 192 FUNC GLOBAL DEFAULT 12 cpu_interrupt │ │ │ │ 8771: 00aad19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_EVENT │ │ │ │ 8772: 00aaee98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_AIO_EVENT │ │ │ │ 8773: 00aa6530 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_EVENT │ │ │ │ 8774: 00239f38 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_fd │ │ │ │ - 8775: 007483fc 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ + 8775: 007483ec 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBDataType │ │ │ │ 8776: 003b8244 480 FUNC GLOBAL DEFAULT 12 usbdevice_create │ │ │ │ 8777: 00aabed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_READ_EVENT │ │ │ │ 8778: 00ade570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_DSTATE │ │ │ │ 8779: 00ab2ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_DOORBELL_WRITE_EVENT │ │ │ │ 8780: 00ab1388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_TEST_UNIT_READY_EVENT │ │ │ │ 8781: 00ab4744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_EVENT │ │ │ │ - 8782: 007a26ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ + 8782: 007a26dc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_initialized │ │ │ │ 8783: 00ab0358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_EVENT │ │ │ │ 8784: 00aa53c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_START_EVENT │ │ │ │ 8785: 00ade2e4 28 OBJECT GLOBAL DEFAULT 25 job_mutex │ │ │ │ - 8786: 00616f30 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ + 8786: 00616f20 272 FUNC GLOBAL DEFAULT 12 bdrv_co_refresh_total_sectors │ │ │ │ 8787: 00ab3dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DIRTY_BITMAP_EVENT │ │ │ │ 8788: 00ab8de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 8789: 00aaa83c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_READ_EVENT │ │ │ │ 8790: 00aae05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_INEXACT_MISMATCH_EVENT │ │ │ │ 8791: 00a1a3bc 32 OBJECT GLOBAL DEFAULT 24 hw_compat_8_0 │ │ │ │ 8792: 00a1a3dc 112 OBJECT GLOBAL DEFAULT 24 hw_compat_8_1 │ │ │ │ 8793: 00a1a44c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_8_2 │ │ │ │ 8794: 00adecd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DMA_CB_DSTATE │ │ │ │ 8795: 004b3c7c 712 FUNC GLOBAL DEFAULT 12 qmp_query_rx_filter │ │ │ │ - 8796: 0068b014 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ - 8797: 006fb160 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ - 8798: 0073a378 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ + 8796: 0068b004 232 FUNC GLOBAL DEFAULT 12 qcow2_alloc_clusters │ │ │ │ + 8797: 006fb150 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageCheck │ │ │ │ + 8798: 0073a368 236 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties_members │ │ │ │ 8799: 00ae0140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ - 8800: 0079d738 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ - 8801: 006195b0 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ + 8800: 0079d728 332 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper │ │ │ │ + 8801: 006195a0 232 FUNC GLOBAL DEFAULT 12 bdrv_named_nodes_list │ │ │ │ 8802: 00ade9dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_TIMEOUT_DSTATE │ │ │ │ 8803: 0045a2c8 180 FUNC GLOBAL DEFAULT 12 cryptodev_backend_close_session │ │ │ │ 8804: 00adf816 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_IDLE_DSTATE │ │ │ │ - 8805: 0076d0c4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ + 8805: 0076d0b4 192 FUNC GLOBAL DEFAULT 12 visit_type_NetClientDriver │ │ │ │ 8806: 00adeca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_READ_DSTATE │ │ │ │ 8807: 00adea6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_DSTATE │ │ │ │ 8808: 00adf612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_DSTATE │ │ │ │ 8809: 00aaacbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_RESET_IRQ_DELIVERED_EVENT │ │ │ │ - 8810: 007a8180 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ - 8811: 0075bbfc 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ + 8810: 007a8170 52 FUNC GLOBAL DEFAULT 12 qapi_clone_members_visitor_new │ │ │ │ + 8811: 0075bbec 320 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfo │ │ │ │ 8812: 00adf636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_CREATE_SQ_DSTATE │ │ │ │ 8813: 00ab7608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDL2_PROCESS_KEY_EVENT │ │ │ │ 8814: 001ea360 116 FUNC GLOBAL DEFAULT 12 cpu_reset_interrupt │ │ │ │ - 8815: 0072d704 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ - 8816: 00574aa4 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ - 8817: 006a49e8 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ - 8818: 005af36c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ + 8815: 0072d6f4 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev_members │ │ │ │ + 8816: 00574a94 256 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgw_le_mmu │ │ │ │ + 8817: 006a49d8 308 FUNC GLOBAL DEFAULT 12 vhdx_update_checksum │ │ │ │ + 8818: 005af35c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i32 │ │ │ │ 8819: 0023a054 52 FUNC GLOBAL DEFAULT 12 qemu_input_key_number_to_qcode │ │ │ │ 8820: 00355f94 96 FUNC GLOBAL DEFAULT 12 pci_pm_init │ │ │ │ 8821: 00adf6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_RTC_WRITE_DSTATE │ │ │ │ - 8822: 00645584 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ + 8822: 00645574 48 FUNC GLOBAL DEFAULT 12 blk_inc_in_flight │ │ │ │ 8823: 00236610 120 FUNC GLOBAL DEFAULT 12 dpy_get_ui_info │ │ │ │ 8824: 0027dea0 180 FUNC GLOBAL DEFAULT 12 show_valid_soundhw │ │ │ │ 8825: 00aa4be0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_EVENT │ │ │ │ - 8826: 005759e4 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ + 8826: 005759d4 404 FUNC GLOBAL DEFAULT 12 cpu_atomic_smin_fetchw_le_mmu │ │ │ │ 8827: 00adfc32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_DSTATE │ │ │ │ 8828: 00ade450 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_introspect_c │ │ │ │ 8829: 00237e18 940 FUNC GLOBAL DEFAULT 12 graphic_console_init │ │ │ │ - 8830: 0064b724 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ + 8830: 0064b714 124 FUNC GLOBAL DEFAULT 12 block_copy_set_copy_opts │ │ │ │ 8831: 00adfa38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_DSTATE │ │ │ │ 8832: 009ea380 12 OBJECT GLOBAL DEFAULT 21 BlockDeviceIoStatus_lookup │ │ │ │ 8833: 00adf61e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_DSTATE │ │ │ │ 8834: 00ade6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_COMMAND_ABORT_DSTATE │ │ │ │ 8835: 00aade7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 8836: 0061ea54 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ + 8836: 0061ea44 1596 FUNC GLOBAL DEFAULT 12 bdrv_refresh_filename │ │ │ │ 8837: 00adf38a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_READ_ICS_DSTATE │ │ │ │ 8838: 00ade740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_OPTION_DSTATE │ │ │ │ 8839: 00aae9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSWTP_READONLY_EVENT │ │ │ │ 8840: 00aa6258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_OUT_EVENT │ │ │ │ - 8841: 007bdca4 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ - 8842: 006fde4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ + 8841: 007bdc94 192 FUNC GLOBAL DEFAULT 12 qatomic_read_u64 │ │ │ │ + 8842: 006fde3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfoList │ │ │ │ 8843: 00aaa18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ESCALATE_PRIO_EVENT │ │ │ │ 8844: 00ab67c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_FIELD_EXISTS_EVENT │ │ │ │ - 8845: 007f3a88 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ + 8845: 007f3a78 804 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_remove_watch │ │ │ │ 8846: 00ab04e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_EXTENDED_EVENT │ │ │ │ - 8847: 00542d48 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ + 8847: 00542d3c 796 FUNC GLOBAL DEFAULT 12 memory_get_xlat_addr │ │ │ │ 8848: 00ae0256 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_DSTATE │ │ │ │ 8849: 00adf0ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_CFG_WRITE_DSTATE │ │ │ │ 8850: 00abc144 4 OBJECT GLOBAL DEFAULT 25 vga_retrace_method │ │ │ │ 8851: 00ade4f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_INVALID_REPEAT_DSTATE │ │ │ │ 8852: 00abc120 12 OBJECT GLOBAL DEFAULT 25 parallel_hds │ │ │ │ 8853: 00a10f04 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_le64 │ │ │ │ - 8854: 00781928 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ + 8854: 00781918 172 FUNC GLOBAL DEFAULT 12 visit_type_Stats_members │ │ │ │ 8855: 00adee34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_BADREAD_DSTATE │ │ │ │ - 8856: 005b70d8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ + 8856: 005b70c8 152 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i64_i32 │ │ │ │ 8857: 00ae06b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ANNOUNCE_SELF_DSTATE │ │ │ │ - 8858: 0079ee2c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ + 8858: 0079ee1c 332 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEventWrapper │ │ │ │ 8859: 00ade88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_DSTATE │ │ │ │ 8860: 00aa4eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_SPEC_VERSION_EVENT │ │ │ │ 8861: 009ee810 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blockdev_on_error │ │ │ │ - 8862: 00743de0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ + 8862: 00743dd0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_jobs │ │ │ │ 8863: 004df5c4 28 FUNC GLOBAL DEFAULT 12 helper_float_add_d │ │ │ │ 8864: 00361f64 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_reset │ │ │ │ 8865: 00ab6404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_START_EVENT │ │ │ │ 8866: 004b4d08 104 FUNC GLOBAL DEFAULT 12 qemu_new_net_queue │ │ │ │ 8867: 00adf2a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_READ_DSTATE │ │ │ │ - 8868: 005c9970 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ + 8868: 005c9960 108 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_nor │ │ │ │ 8869: 00adfe26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_CONFIG_DSTATE │ │ │ │ - 8870: 007cd9a4 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ - 8871: 005c8bf8 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ - 8872: 0067f580 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ - 8873: 005b1860 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ - 8874: 007fdf4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ + 8870: 007cd994 20 FUNC GLOBAL DEFAULT 12 notifier_list_init │ │ │ │ + 8871: 005c8be8 40 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_not │ │ │ │ + 8872: 0067f570 28 FUNC GLOBAL DEFAULT 12 qcow2_supports_persistent_dirty_bitmap │ │ │ │ + 8873: 005b1850 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i32 │ │ │ │ + 8874: 007fdf3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtent │ │ │ │ 8875: 00307678 140 FUNC GLOBAL DEFAULT 12 e1000x_read_tx_ctx_descr │ │ │ │ - 8876: 00575840 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ + 8876: 00575830 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxw_le_mmu │ │ │ │ 8877: 00adf514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_DSTATE │ │ │ │ - 8878: 00718b20 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ + 8878: 00718b10 360 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi_members │ │ │ │ 8879: 0024df50 128 FUNC GLOBAL DEFAULT 12 vnc_write │ │ │ │ - 8880: 007ac818 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ + 8880: 007ac808 516 FUNC GLOBAL DEFAULT 12 visit_type_str │ │ │ │ 8881: 00aa78d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_FIFO_RESET_EVENT │ │ │ │ - 8882: 00592518 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ - 8883: 00537ec4 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ + 8882: 00592508 176 FUNC GLOBAL DEFAULT 12 gdb_get_process │ │ │ │ + 8883: 00537eb8 104 FUNC GLOBAL DEFAULT 12 portio_list_set_enabled │ │ │ │ 8884: 00227c80 40 FUNC GLOBAL DEFAULT 12 helper_ctz_i32 │ │ │ │ 8885: 00adf850 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_DSTATE │ │ │ │ 8886: 004df5e0 20 FUNC GLOBAL DEFAULT 12 helper_float_add_s │ │ │ │ - 8887: 007b306c 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ - 8888: 005a79bc 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ + 8887: 007b305c 84 FUNC GLOBAL DEFAULT 12 qmp_find_command │ │ │ │ + 8888: 005a79ac 152 FUNC GLOBAL DEFAULT 12 tcg_tb_alloc │ │ │ │ 8889: 00ae0246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_DSTATE │ │ │ │ - 8890: 00537f2c 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ + 8890: 00537f20 192 FUNC GLOBAL DEFAULT 12 portio_list_set_address │ │ │ │ 8891: 00aba044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SEND_KEY_EVENT │ │ │ │ - 8892: 00744a30 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ - 8893: 00954914 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ + 8892: 00744a20 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInfoS390 │ │ │ │ + 8893: 00954904 4 OBJECT GLOBAL DEFAULT 14 migration_properties_count │ │ │ │ 8894: 00ab9e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_EVENT │ │ │ │ - 8895: 0060c588 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ + 8895: 0060c578 1900 FUNC GLOBAL DEFAULT 12 qmp_block_stream │ │ │ │ 8896: 00ae0206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_RECV_BITMAP_DSTATE │ │ │ │ - 8897: 0060ccf4 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ + 8897: 0060cce4 2012 FUNC GLOBAL DEFAULT 12 qmp_block_commit │ │ │ │ 8898: 00ab7bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_FALLBACK_EVENT │ │ │ │ 8899: 00adfd1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_DETACH_IOAS_HWPT_DSTATE │ │ │ │ - 8900: 0051d0d8 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ + 8900: 0051d0cc 76 FUNC GLOBAL DEFAULT 12 virtio_queue_set_rings │ │ │ │ 8901: 00adfcc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_STALL_DSTATE │ │ │ │ 8902: 00ade467 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_net_c │ │ │ │ 8903: 00ade5c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_NEXT_IO_DSTATE │ │ │ │ 8904: 00adf99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_READ_DSTATE │ │ │ │ - 8905: 006faba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ + 8905: 006fab90 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdk │ │ │ │ 8906: 00ae0c68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT16_DSTATE │ │ │ │ 8907: 0022de7c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd8 │ │ │ │ 8908: 00ab173c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INQUIRY_CMD41_EVENT │ │ │ │ - 8909: 00741b58 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ - 8910: 00719b88 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ - 8911: 00965c10 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ + 8909: 00741b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_JobInfo │ │ │ │ + 8910: 00719b78 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS_members │ │ │ │ + 8911: 00965c00 3 OBJECT GLOBAL DEFAULT 14 sense_code_MEDIUM_CHANGED │ │ │ │ 8912: 00ae002c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_DSTATE │ │ │ │ 8913: 00aa6490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_EVENT │ │ │ │ - 8914: 006fbf64 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ + 8914: 006fbf54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStr │ │ │ │ 8915: 00ade6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_GREETING_DSTATE │ │ │ │ - 8916: 00787404 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ - 8917: 005af6f4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ + 8916: 007873f4 316 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus │ │ │ │ + 8917: 005af6e4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i32 │ │ │ │ 8918: 009d8420 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_ctucan_tx_buffer │ │ │ │ - 8919: 00575ed8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ + 8919: 00575ec8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchw_le │ │ │ │ 8920: 00aadd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_EVENT │ │ │ │ - 8921: 00744f38 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ + 8921: 00744f28 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaDistOptions │ │ │ │ 8922: 002a1bd8 1048 FUNC GLOBAL DEFAULT 12 parse_numa_hmat_cache │ │ │ │ - 8923: 0062a034 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ - 8924: 00519020 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ - 8925: 007c4bdc 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ + 8923: 0062a024 664 FUNC GLOBAL DEFAULT 12 job_user_resume_locked │ │ │ │ + 8924: 00519014 28 FUNC GLOBAL DEFAULT 12 virtqueue_detach_element │ │ │ │ + 8925: 007c4bcc 56 FUNC GLOBAL DEFAULT 12 qemu_thread_is_self │ │ │ │ 8926: 00ab6304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_ERROR_EVENT │ │ │ │ 8927: 00aad31c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_WRITE_EVENT │ │ │ │ - 8928: 005c9390 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ + 8928: 005c9380 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_umin │ │ │ │ 8929: 00aaece8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZD_EXTENSION_MAP_ERROR_EVENT │ │ │ │ 8930: 00aaa41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_BADREAD_EVENT │ │ │ │ - 8931: 0077d4fc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ - 8932: 007750d0 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ - 8933: 007997e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ - 8934: 007bfa3c 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ + 8931: 0077d4ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_crashloaded │ │ │ │ + 8932: 007750c0 372 FUNC GLOBAL DEFAULT 12 visit_type_VfioUserServerProperties │ │ │ │ + 8933: 007997d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_KeyValueList │ │ │ │ + 8934: 007bfa2c 28 FUNC GLOBAL DEFAULT 12 aio_context_set_aio_params │ │ │ │ 8935: 00ab16fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_BLOCK_COUNT_EVENT │ │ │ │ 8936: 00aaa0ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_IC_SET_GPU_IRQ_EVENT │ │ │ │ - 8937: 007307cc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ - 8938: 00747bf0 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ - 8939: 00651d8c 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ + 8937: 007307bc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper │ │ │ │ + 8938: 00747be0 28 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties_members │ │ │ │ + 8939: 00651d7c 188 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_enable_successor │ │ │ │ 8940: 00adf138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MDR_DSTATE │ │ │ │ - 8941: 007aa75c 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ - 8942: 0070484c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ + 8941: 007aa74c 412 FUNC GLOBAL DEFAULT 12 visit_next_list │ │ │ │ + 8942: 0070483c 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats │ │ │ │ 8943: 00ab0ca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CONVERT_SGLIST_EVENT │ │ │ │ 8944: 00a10430 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus8 │ │ │ │ 8945: 00aa6670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_OPEN_ERROR_EVENT │ │ │ │ 8946: 00ae021c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_DSTATE │ │ │ │ 8947: 00ae0606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_DSTATE │ │ │ │ 8948: 00aa4d60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_EVENT │ │ │ │ 8949: 003b36b4 252 FUNC GLOBAL DEFAULT 12 ufs_build_upiu_header │ │ │ │ 8950: 00aac2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_READ_EVENT │ │ │ │ - 8951: 005b4db8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ + 8951: 005b4da8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_not_i64 │ │ │ │ 8952: 009ea2b8 12 OBJECT GLOBAL DEFAULT 21 BlockPermission_lookup │ │ │ │ 8953: 00ab82ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_EVENT │ │ │ │ - 8954: 00723f8c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ - 8955: 0071a9ec 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ + 8954: 00723f7c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_dismiss │ │ │ │ + 8955: 0071a9dc 228 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_CANCELLED_arg_members │ │ │ │ 8956: 00ab5060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_WDT_READ_EVENT │ │ │ │ 8957: 00adf63e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_MDATA_CB_DSTATE │ │ │ │ 8958: 00ae0738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ 8959: 003ba308 276 FUNC GLOBAL DEFAULT 12 usb_packet_skip │ │ │ │ 8960: 00ae0640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_LOAD_DEVICES_STATE_DSTATE │ │ │ │ 8961: 002279d0 40 FUNC GLOBAL DEFAULT 12 helper_remu_i32 │ │ │ │ 8962: 00aadc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_EVENT │ │ │ │ 8963: 00aa558c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_RECV_EOF_EVENT │ │ │ │ - 8964: 007bb198 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ - 8965: 006da800 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ + 8964: 007bb188 152 FUNC GLOBAL DEFAULT 12 qemu_write_full │ │ │ │ + 8965: 006da7f0 620 FUNC GLOBAL DEFAULT 12 bdrv_block_status_above │ │ │ │ 8966: 00ade736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_BLK_AIO_ATTACHED_DSTATE │ │ │ │ - 8967: 00622e30 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ + 8967: 00622e20 184 FUNC GLOBAL DEFAULT 12 bdrv_open_file_child │ │ │ │ 8968: 00adf520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_VIRT_STATE_DSTATE │ │ │ │ - 8969: 007b5254 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ - 8970: 005a8d9c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ - 8971: 0093776c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ + 8969: 007b5244 16 FUNC GLOBAL DEFAULT 12 qlist_empty │ │ │ │ + 8970: 005a8d8c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i32 │ │ │ │ + 8971: 0093775c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_0_len │ │ │ │ 8972: 00ab2b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_WRITE_EVENT │ │ │ │ 8973: 00aacdfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_SET_MISTA_EVENT │ │ │ │ 8974: 0023a7e0 104 FUNC GLOBAL DEFAULT 12 kbd_put_ledstate │ │ │ │ 8975: 00ae000a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_INCOMING_ACCEPTED_DSTATE │ │ │ │ - 8976: 00706af0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ + 8976: 00706ae0 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackup │ │ │ │ 8977: 00ab3314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_RESET_EVENT │ │ │ │ - 8978: 00524848 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ + 8978: 0052483c 8 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_find_iova │ │ │ │ 8979: 0035401c 36 FUNC GLOBAL DEFAULT 12 pci_device_reset │ │ │ │ 8980: 00476d2c 716 FUNC GLOBAL DEFAULT 12 migration_cancel │ │ │ │ 8981: 00aaad0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_EVENT │ │ │ │ 8982: 00ab4a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_REQUEST_EVENT │ │ │ │ - 8983: 00647ca4 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ + 8983: 00647c94 24 FUNC GLOBAL DEFAULT 12 blk_blockalign │ │ │ │ 8984: 00427700 364 FUNC GLOBAL DEFAULT 12 AUD_set_active_out │ │ │ │ 8985: 00369054 344 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_handle_cmdline │ │ │ │ 8986: 0023cfa0 608 FUNC GLOBAL DEFAULT 12 qmp_input_send_event │ │ │ │ 8987: 00ab5ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_RECV_EVENT │ │ │ │ 8988: 00ae01c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_GTREE_END_DSTATE │ │ │ │ 8989: 00adfd92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEV_REGION_DSTATE │ │ │ │ - 8990: 005e2364 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ + 8990: 005e2354 676 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all_eof │ │ │ │ 8991: 00adfd1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_GETFD_DSTATE │ │ │ │ - 8992: 00748998 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ + 8992: 00748988 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions_members │ │ │ │ 8993: 0036c8dc 436 FUNC GLOBAL DEFAULT 12 scsi_device_set_ua │ │ │ │ 8994: 00aab590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_WPROTECT_WRITE_EVENT │ │ │ │ - 8995: 00791da0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ - 8996: 005b6894 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ - 8997: 0071b778 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ + 8995: 00791d90 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciBusInfo │ │ │ │ + 8996: 005b6884 284 FUNC GLOBAL DEFAULT 12 tcg_gen_sub2_i64 │ │ │ │ + 8997: 0071b768 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays │ │ │ │ 8998: 00aad58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_TOTAL_EVENT │ │ │ │ 8999: 00ae0048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_DSTATE │ │ │ │ - 9000: 00576354 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ - 9001: 00655d20 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ - 9002: 005bd6c0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ + 9000: 00576344 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_be │ │ │ │ + 9001: 00655d10 72 FUNC GLOBAL DEFAULT 12 bdrv_drained_begin │ │ │ │ + 9002: 005bd6b0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i64_chk │ │ │ │ 9003: 00352410 16 FUNC GLOBAL DEFAULT 12 pci_bus_map_irqs │ │ │ │ - 9004: 00570548 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ + 9004: 00570538 288 FUNC GLOBAL DEFAULT 12 probe_access_full_mmu │ │ │ │ 9005: 00adebf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_NACK_DSTATE │ │ │ │ 9006: 00227cf8 80 FUNC GLOBAL DEFAULT 12 helper_ctz_i64 │ │ │ │ - 9007: 005155e0 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ - 9008: 007b6234 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ - 9009: 006a3034 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ + 9007: 005155d4 132 FUNC GLOBAL DEFAULT 12 virtio_queue_host_notifier_read │ │ │ │ + 9008: 007b6224 56 FUNC GLOBAL DEFAULT 12 qobject_to_json_pretty │ │ │ │ + 9009: 006a3024 1652 FUNC GLOBAL DEFAULT 12 vhdx_parse_log │ │ │ │ 9010: 00aa90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_BUSY_EVENT │ │ │ │ - 9011: 006fce7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ + 9011: 006fce6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKS2 │ │ │ │ 9012: 002159fc 456 FUNC GLOBAL DEFAULT 12 float128_to_float32 │ │ │ │ 9013: 009ea62c 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockLUKSKeyslotState_lookup │ │ │ │ 9014: 00ade8dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_CODEC_WRITE_DSTATE │ │ │ │ 9015: 00219514 248 FUNC GLOBAL DEFAULT 12 float16_to_int64_round_to_zero │ │ │ │ 9016: 00ab5ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_EVENT │ │ │ │ 9017: 004d98f0 268 FUNC GLOBAL DEFAULT 12 cpu_openrisc_clock_init │ │ │ │ 9018: 00adffd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_BITS_ENTER_DSTATE │ │ │ │ - 9019: 00700534 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ + 9019: 00700524 468 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo_members │ │ │ │ 9020: 00adf50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRCAP_READONLY_DSTATE │ │ │ │ - 9021: 00629c88 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ + 9021: 00629c78 372 FUNC GLOBAL DEFAULT 12 job_resume_locked │ │ │ │ 9022: 00adff44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_DSTATE │ │ │ │ 9023: 00adfc68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_SITD_DSTATE │ │ │ │ - 9024: 00742610 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ - 9025: 006f72a4 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ + 9024: 00742600 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_pause │ │ │ │ + 9025: 006f7294 364 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo │ │ │ │ 9026: 00ade802 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_GET_STATE_BLOB_DSTATE │ │ │ │ 9027: 00adf4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_RECEIVE_DSTATE │ │ │ │ 9028: 00adf192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_FRONTEND_CHANGED_DSTATE │ │ │ │ 9029: 00ab03d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_OPCODE_EVENT │ │ │ │ 9030: 00adea8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_DSTATE │ │ │ │ 9031: 00ae0144 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_START_DSTATE │ │ │ │ 9032: 00aaf588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_CB_EVENT │ │ │ │ 9033: 00aabea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_RESET_EVENT │ │ │ │ - 9034: 0079b1a8 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ - 9035: 0064c320 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ + 9034: 0079b198 236 FUNC GLOBAL DEFAULT 12 visit_type_SpiceServerInfo_members │ │ │ │ + 9035: 0064c310 8 FUNC GLOBAL DEFAULT 12 block_copy_dirty_bitmap │ │ │ │ 9036: 00311b28 100 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_packet_type │ │ │ │ 9037: 00ab56e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_EVENT │ │ │ │ 9038: 00adf6a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_FILE_DSTATE │ │ │ │ 9039: 00aa4f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_DATA_EVENT │ │ │ │ - 9040: 005b3960 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ - 9041: 005769b4 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ - 9042: 00612504 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ + 9040: 005b3950 276 FUNC GLOBAL DEFAULT 12 tcg_gen_brcond_i64 │ │ │ │ + 9041: 005769a4 440 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_be_mmu │ │ │ │ + 9042: 006124f4 996 FUNC GLOBAL DEFAULT 12 os_setup_post │ │ │ │ 9043: 00adeff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_READ_DSTATE │ │ │ │ - 9044: 007da318 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ + 9044: 007da308 52 FUNC GLOBAL DEFAULT 12 tran_new │ │ │ │ 9045: 00ade454 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_job_c │ │ │ │ 9046: 0023f858 188 FUNC GLOBAL DEFAULT 12 hmp_mouse_set │ │ │ │ 9047: 00adeb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ATTACH_WORKER_DSTATE │ │ │ │ - 9048: 0076c240 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ + 9048: 0076c230 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions │ │ │ │ 9049: 00aa9498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_ADDR_WRITE_EVENT │ │ │ │ 9050: 00ae011a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_DSTATE │ │ │ │ 9051: 00ade428 4 OBJECT GLOBAL DEFAULT 25 qemu_main │ │ │ │ 9052: 00adef74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_RESOLVED_DSTATE │ │ │ │ - 9053: 0057149c 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ + 9053: 0057148c 152 FUNC GLOBAL DEFAULT 12 cpu_ldq_mmu │ │ │ │ 9054: 00aaea68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_INTMASK_WITH_MSIX_EVENT │ │ │ │ - 9055: 007347bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ + 9055: 007347ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_QMPCapabilityList │ │ │ │ 9056: 009eb1dc 12 OBJECT GLOBAL DEFAULT 21 TpmType_lookup │ │ │ │ - 9057: 00554394 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ + 9057: 00554384 100 FUNC GLOBAL DEFAULT 12 address_space_stw_cached_slow │ │ │ │ 9058: 00adf49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_SS32_RDRA_TDRA_DSTATE │ │ │ │ - 9059: 0069499c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ + 9059: 0069498c 104 FUNC GLOBAL DEFAULT 12 qcow2_co_decrypt │ │ │ │ 9060: 00adf594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_DSTATE │ │ │ │ 9061: 00ab4c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DEV_START_EVENT │ │ │ │ 9062: 00adfaa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_RESET_DSTATE │ │ │ │ 9063: 009eb288 12 OBJECT GLOBAL DEFAULT 21 InputEventKind_lookup │ │ │ │ - 9064: 007a4c8c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ + 9064: 007a4c7c 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_send_key │ │ │ │ 9065: 00ae0446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EJECT_DSTATE │ │ │ │ 9066: 0028c4c4 960 FUNC GLOBAL DEFAULT 12 hd_geometry_guess │ │ │ │ 9067: 00aa7748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DISCONNECT_EVENT │ │ │ │ 9068: 00aaf038 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_START_SUCCESS_EVENT │ │ │ │ - 9069: 0070b88c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ - 9070: 00732ad4 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ + 9069: 0070b87c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAioOptions │ │ │ │ + 9070: 00732ac4 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_change │ │ │ │ 9071: 00ab0488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SELECT_EVENT │ │ │ │ 9072: 00adecf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_WRITE_DSTATE │ │ │ │ 9073: 00aa4ab0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_MGMT_EVENT │ │ │ │ 9074: 00adfb1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_RESPONSE_DSTATE │ │ │ │ 9075: 00adfe32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_PM_RESET_DSTATE │ │ │ │ 9076: 00aaeb08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_EVENT │ │ │ │ 9077: 00adfba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_FOUND_DSTATE │ │ │ │ 9078: 00ab9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_EVENT │ │ │ │ - 9079: 006f7e40 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ + 9079: 006f7e30 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_PR_MANAGER_STATUS_CHANGED_arg_members │ │ │ │ 9080: 00423480 112 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_in │ │ │ │ 9081: 002265e8 172 FUNC GLOBAL DEFAULT 12 float128_silence_nan │ │ │ │ 9082: 00ae018e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_DSTATE │ │ │ │ 9083: 004a4be0 196 FUNC GLOBAL DEFAULT 12 hmp_getfd │ │ │ │ - 9084: 00574280 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ + 9084: 00574270 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxb │ │ │ │ 9085: 00ab878c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_EVENT │ │ │ │ - 9086: 0064c194 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ + 9086: 0064c184 20 FUNC GLOBAL DEFAULT 12 block_copy_call_finished │ │ │ │ 9087: 00ab3484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_SHORT_EVENT │ │ │ │ 9088: 00aacc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_WRITE_EVENT │ │ │ │ 9089: 00aded98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 9090: 00555820 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ + 9090: 00555810 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_require │ │ │ │ 9091: 004915f0 112 FUNC GLOBAL DEFAULT 12 qemu_load_device_state │ │ │ │ 9092: 00ab0ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_WRITE_EVENT │ │ │ │ 9093: 00adf7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_DSTATE │ │ │ │ 9094: 00227af0 48 FUNC GLOBAL DEFAULT 12 helper_remu_i64 │ │ │ │ 9095: 00aa563c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_TS_EVENT │ │ │ │ - 9096: 006f90fc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ - 9097: 00710580 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ - 9098: 007b7170 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ - 9099: 006fe190 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ + 9096: 006f90ec 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_close_tray │ │ │ │ + 9097: 00710570 308 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions_members │ │ │ │ + 9098: 007b7160 192 FUNC GLOBAL DEFAULT 12 json_writer_end_array │ │ │ │ + 9099: 006fe180 368 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfo_members │ │ │ │ 9100: 0026e08c 416 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_mkdir │ │ │ │ - 9101: 007c3e50 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ - 9102: 005a8e8c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ + 9101: 007c3e40 332 FUNC GLOBAL DEFAULT 12 qemu_cond_timedwait_impl │ │ │ │ + 9102: 005a8e7c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i64 │ │ │ │ 9103: 00aadd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NOT_WRITTEN_TO_GUEST_EVENT │ │ │ │ 9104: 0047ea2c 152 FUNC GLOBAL DEFAULT 12 multifd_abort_device_state_save_threads │ │ │ │ - 9105: 005a924c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ + 9105: 005a923c 480 FUNC GLOBAL DEFAULT 12 tcg_constant_internal │ │ │ │ 9106: 00ade5b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_SPEC_VERSION_DSTATE │ │ │ │ - 9107: 0078ffb8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ + 9107: 0078ffa8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendType │ │ │ │ 9108: 00aa9eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_IRQ_REQUEST_EVENT │ │ │ │ - 9109: 005cb868 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ + 9109: 005cb858 108 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_i32_vec │ │ │ │ 9110: 00240404 264 FUNC GLOBAL DEFAULT 12 hmp_change_vnc │ │ │ │ 9111: 00adfe6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_INTERRUPT_DSTATE │ │ │ │ - 9112: 00799508 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ + 9112: 007994f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2List │ │ │ │ 9113: 0043b920 36 FUNC GLOBAL DEFAULT 12 cpus_get_elapsed_ticks │ │ │ │ - 9114: 0072ff40 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ + 9114: 0072ff30 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper_members │ │ │ │ 9115: 0048e624 972 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_complete_precopy_non_iterable │ │ │ │ - 9116: 0064539c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ + 9116: 0064538c 120 FUNC GLOBAL DEFAULT 12 blk_in_drain │ │ │ │ 9117: 009eb0d4 12 OBJECT GLOBAL DEFAULT 21 VMAppleVirtioBlkVariant_lookup │ │ │ │ 9118: 00ab9ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_EVENT │ │ │ │ 9119: 00adff70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_DSTATE │ │ │ │ 9120: 00ae0954 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize_log │ │ │ │ 9121: 00ab34b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DIRECTION_EVENT │ │ │ │ 9122: 00293014 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_pre_plug │ │ │ │ 9123: 00aaf884 92 OBJECT GLOBAL DEFAULT 24 hw_rtc_trace_events │ │ │ │ 9124: 00adf30a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_EITR_SET_DSTATE │ │ │ │ 9125: 00ae06fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_DSTATE │ │ │ │ 9126: 00457244 224 FUNC GLOBAL DEFAULT 12 load_device_tree_from_sysfs │ │ │ │ 9127: 00aa5e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_EVENT │ │ │ │ 9128: 004b2218 44 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr │ │ │ │ - 9129: 005a888c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ + 9129: 005a887c 84 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec_matching │ │ │ │ 9130: 0023d24c 68 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_qcode │ │ │ │ 9131: 004a3ec4 228 FUNC GLOBAL DEFAULT 12 qmp_add_fd │ │ │ │ 9132: 00adeb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_DSTATE │ │ │ │ 9133: 0043dd20 464 FUNC GLOBAL DEFAULT 12 cpu_disable_ticks │ │ │ │ 9134: 00ade918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PAGE_PROGRAM_DSTATE │ │ │ │ - 9135: 0078433c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ - 9136: 00644ed0 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ + 9135: 0078432c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackupWrapper │ │ │ │ + 9136: 00644ec0 184 FUNC GLOBAL DEFAULT 12 blk_dev_has_removable_media │ │ │ │ 9137: 00aa6680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_ERROR_EVENT │ │ │ │ 9138: 00ab42fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_AF_FLR_EVENT │ │ │ │ - 9139: 00954e04 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ + 9139: 00954df4 4 OBJECT GLOBAL DEFAULT 14 postcopy_ram_discard_version │ │ │ │ 9140: 00aab450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_RESET_EVENT │ │ │ │ 9141: 00ab2ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_EVENT │ │ │ │ 9142: 0021d19c 192 FUNC GLOBAL DEFAULT 12 float128_to_uint128_round_to_zero │ │ │ │ 9143: 00ae09a8 192 OBJECT GLOBAL DEFAULT 25 vm_config_groups │ │ │ │ - 9144: 007b5264 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ + 9144: 007b5254 52 FUNC GLOBAL DEFAULT 12 qlist_size │ │ │ │ 9145: 00ae0124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_DSTATE │ │ │ │ - 9146: 007148a8 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ + 9146: 00714898 208 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlkverify_members │ │ │ │ 9147: 00215bc4 456 FUNC GLOBAL DEFAULT 12 float128_to_float64 │ │ │ │ 9148: 00ab414c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_EVENT │ │ │ │ 9149: 00aded9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_QUEUE_CONFIG_DSTATE │ │ │ │ 9150: 00aa9d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_HIGH_READW_EVENT │ │ │ │ 9151: 00aa6a60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_ATTACH_RETURN_EVENT │ │ │ │ 9152: 00ab73f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_MSG_EVENT │ │ │ │ - 9153: 007a9408 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ - 9154: 0075a7dc 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ - 9155: 006e0c38 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ - 9156: 005e26f8 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ + 9153: 007a93f8 112 FUNC GLOBAL DEFAULT 12 qapi_enum_lookup │ │ │ │ + 9154: 0075a7cc 352 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_incoming_arg_members │ │ │ │ + 9155: 006e0c28 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfds │ │ │ │ + 9156: 005e26e8 156 FUNC GLOBAL DEFAULT 12 qio_channel_readv_full_all │ │ │ │ 9157: 004beb38 96 FUNC GLOBAL DEFAULT 12 connection_new │ │ │ │ 9158: 00ade944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_GUESS_DSTATE │ │ │ │ 9159: 00acda60 4 OBJECT GLOBAL DEFAULT 25 global_dirty_tracking │ │ │ │ 9160: 004367e4 16 FUNC GLOBAL DEFAULT 12 qmp_blockdev_remove_medium │ │ │ │ 9161: 00ade75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_DSTATE │ │ │ │ 9162: 00aab810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_RESET_EVENT │ │ │ │ - 9163: 00711a08 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ + 9163: 007119f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp │ │ │ │ 9164: 00ab2c34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_BUS_STOP_EVENT │ │ │ │ 9165: 00aaf4d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_EVENT │ │ │ │ 9166: 00428334 384 FUNC GLOBAL DEFAULT 12 AUD_del_capture │ │ │ │ - 9167: 0069c920 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ + 9167: 0069c910 24 FUNC GLOBAL DEFAULT 12 throttle_group_restart_tgm │ │ │ │ 9168: 004ce830 80 FUNC GLOBAL DEFAULT 12 replay_finish_event │ │ │ │ 9169: 002da568 4 FUNC GLOBAL DEFAULT 12 build_vga_aml │ │ │ │ 9170: 00a19b18 148 OBJECT GLOBAL DEFAULT 24 synth_ops │ │ │ │ - 9171: 007e5694 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ + 9171: 007e5684 420 FUNC GLOBAL DEFAULT 12 qemu_clock_deadline_ns_all │ │ │ │ 9172: 00ab23b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_HANDLE_CONTROL_EVENT │ │ │ │ 9173: 00adee48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_RPR_READ_DSTATE │ │ │ │ 9174: 00ade832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_SET_DATA_DSTATE │ │ │ │ - 9175: 0071abf0 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ + 9175: 0071abe0 4 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_READY_arg_members │ │ │ │ 9176: 00ab9d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_AUDIODEVS_EVENT │ │ │ │ 9177: 00ade6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_FILE_NEW_FD_DSTATE │ │ │ │ 9178: 00229f48 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16i │ │ │ │ 9179: 00ab5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_DELETE_BLOCK_EVENT │ │ │ │ - 9180: 006f592c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ + 9180: 006f591c 244 FUNC GLOBAL DEFAULT 12 visit_type_uint8List │ │ │ │ 9181: 00ade634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_WRITE_ZEROES_FAIL_DSTATE │ │ │ │ 9182: 009eb914 12 OBJECT GLOBAL DEFAULT 21 CxlUncorErrorType_lookup │ │ │ │ - 9183: 00772fa0 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ + 9183: 00772f90 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties │ │ │ │ 9184: 00ade6c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_DSTATE │ │ │ │ 9185: 004cce80 340 FUNC GLOBAL DEFAULT 12 replay_async_events │ │ │ │ 9186: 00ade714 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_COMPLETE_DSTATE │ │ │ │ 9187: 00ab3abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_ESTIMATE_EVENT │ │ │ │ 9188: 009e8008 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint16_equal │ │ │ │ 9189: 00aded12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_READ_DATA_DSTATE │ │ │ │ 9190: 00adfdcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_DSTATE │ │ │ │ 9191: 002285ec 164 FUNC GLOBAL DEFAULT 12 helper_gvec_subs8 │ │ │ │ 9192: 0022aa60 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shl16v │ │ │ │ 9193: 00ab59c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_OUTGOING_EVENT │ │ │ │ 9194: 00492748 108 FUNC GLOBAL DEFAULT 12 vmstate_register_ram │ │ │ │ - 9195: 006ec048 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ - 9196: 00734d24 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ + 9195: 006ec038 208 FUNC GLOBAL DEFAULT 12 qemu_chr_be_update_read_handlers │ │ │ │ + 9196: 00734d14 312 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple │ │ │ │ 9197: 00ae0626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_DSTATE │ │ │ │ 9198: 003fbf38 320 FUNC GLOBAL DEFAULT 12 vfio_multifd_cleanup │ │ │ │ - 9199: 0076a4c0 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ + 9199: 0076a4b0 1796 FUNC GLOBAL DEFAULT 12 visit_type_NetdevUserOptions_members │ │ │ │ 9200: 00a1d970 96 OBJECT GLOBAL DEFAULT 24 mixeng_clip │ │ │ │ 9201: 00aaf980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_RTC_WRITE_EVENT │ │ │ │ 9202: 00462dfc 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_tpm_version │ │ │ │ 9203: 00227bc4 164 FUNC GLOBAL DEFAULT 12 helper_mulsh_i64 │ │ │ │ 9204: 00ab6814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_PRE_SAVE_RES_EVENT │ │ │ │ - 9205: 0052caa8 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ + 9205: 0052ca9c 376 FUNC GLOBAL DEFAULT 12 vhost_svq_start │ │ │ │ 9206: 00adeb3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_MONITORS_CONFIG_DSTATE │ │ │ │ - 9207: 0075afd4 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ + 9207: 0075afc4 112 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu_members │ │ │ │ 9208: 00298228 96 FUNC GLOBAL DEFAULT 12 rom_add_option │ │ │ │ - 9209: 005862d8 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ - 9210: 007a0f38 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ + 9209: 005862c8 200 FUNC GLOBAL DEFAULT 12 qdev_finalize_clocklist │ │ │ │ + 9210: 007a0f28 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayOptions │ │ │ │ 9211: 00adf922 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_READ_START_DSTATE │ │ │ │ 9212: 00a128cc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16i │ │ │ │ 9213: 00ab3bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_EVENT │ │ │ │ 9214: 00aa4af0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_SETUP_CDROM_EVENT │ │ │ │ - 9215: 00707330 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ + 9215: 00707320 192 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeType │ │ │ │ 9216: 00aaf658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MASKED_EVENT │ │ │ │ 9217: 00aa4d20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_EVENT │ │ │ │ 9218: 00ae047e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 9219: 006d58d8 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ - 9220: 007c0608 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ + 9219: 006d58c8 332 FUNC GLOBAL DEFAULT 12 laio_init │ │ │ │ + 9220: 007c05f8 248 FUNC GLOBAL DEFAULT 12 qemu_fd_getfs │ │ │ │ 9221: 00230008 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_exit_cb │ │ │ │ - 9222: 00729aa4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ - 9223: 0074a2dc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ - 9224: 00769de0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ - 9225: 00629f48 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ + 9222: 00729a94 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_EXPORT_DELETED_arg_members │ │ │ │ + 9223: 0074a2cc 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_balloon_arg_members │ │ │ │ + 9224: 00769dd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfoList │ │ │ │ + 9225: 00629f38 228 FUNC GLOBAL DEFAULT 12 job_user_pause_locked │ │ │ │ 9226: 00aa60e4 12 OBJECT GLOBAL DEFAULT 24 scsi_trace_events │ │ │ │ 9227: 00429660 84 FUNC GLOBAL DEFAULT 12 audio_rate_get_bytes │ │ │ │ 9228: 00a1208c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl16v │ │ │ │ 9229: 0046e8ec 2192 FUNC GLOBAL DEFAULT 12 hmp_info_migrate_parameters │ │ │ │ 9230: 00aa5ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_META_REPLY_EVENT │ │ │ │ 9231: 00adf87a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_TX_RINGS_PPN_DSTATE │ │ │ │ 9232: 00ab5f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_GID_EVENT │ │ │ │ 9233: 00ae0348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_SSF_DSTATE │ │ │ │ 9234: 00aac3a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_EVENT │ │ │ │ - 9235: 0066a6f0 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ + 9235: 0066a6e0 76 FUNC GLOBAL DEFAULT 12 progress_work_done │ │ │ │ 9236: 00aa7cd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_UPDATE_PARAMETERS_EVENT │ │ │ │ 9237: 002de730 124 FUNC GLOBAL DEFAULT 12 i2c_bus_release │ │ │ │ 9238: 00aa6840 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKDIR_RETURN_EVENT │ │ │ │ 9239: 0047dd74 132 FUNC GLOBAL DEFAULT 12 multifd_recv_all_channels_created │ │ │ │ 9240: 00ae03a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_GUEST_LEDS_DSTATE │ │ │ │ - 9241: 0077e970 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ + 9241: 0077e960 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressLegacy │ │ │ │ 9242: 00adface 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ATTACH_KERNEL_DSTATE │ │ │ │ - 9243: 006e14f0 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ - 9244: 0058cb50 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ - 9245: 0060a0e4 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ + 9243: 006e14e0 312 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_handlers_full │ │ │ │ + 9244: 0058cb40 84 FUNC GLOBAL DEFAULT 12 object_property_add_const_link │ │ │ │ + 9245: 0060a0d4 3176 FUNC GLOBAL DEFAULT 12 drive_new │ │ │ │ 9246: 00ab194c 192 OBJECT GLOBAL DEFAULT 24 hw_ufs_trace_events │ │ │ │ 9247: 00ae0154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_FILL_DSTATE │ │ │ │ 9248: 0044156c 96 FUNC GLOBAL DEFAULT 12 dma_buf_read │ │ │ │ - 9249: 00965c24 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ - 9250: 00579a24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ + 9249: 00965c14 3 OBJECT GLOBAL DEFAULT 14 sense_code_OVERLAPPED_COMMANDS │ │ │ │ + 9250: 00579a14 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_be │ │ │ │ 9251: 00ab0f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_LD_GET_LIST_EVENT │ │ │ │ 9252: 00ab44cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_INTERRUPT_EVENT │ │ │ │ 9253: 00aaa58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_READ_EVENT │ │ │ │ 9254: 0029f998 8 FUNC GLOBAL DEFAULT 12 machine_mem_merge │ │ │ │ 9255: 004cff80 344 FUNC GLOBAL DEFAULT 12 replay_input_event │ │ │ │ - 9256: 0076deac 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ - 9257: 0079bdc0 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ + 9256: 0076de9c 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_CONNECTED_arg_members │ │ │ │ + 9257: 0079bdb0 316 FUNC GLOBAL DEFAULT 12 visit_type_VncBasicInfo │ │ │ │ 9258: 002410b8 280 FUNC GLOBAL DEFAULT 12 qmp_add_client_spice │ │ │ │ - 9259: 00734874 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ - 9260: 006fdd94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ - 9261: 0061aed8 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ + 9259: 00734864 92 FUNC GLOBAL DEFAULT 12 qapi_free_VersionInfo │ │ │ │ + 9260: 006fdd84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptions │ │ │ │ + 9261: 0061aec8 84 FUNC GLOBAL DEFAULT 12 bdrv_schedule_unref │ │ │ │ 9262: 00aba0f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SCREENDUMP_EVENT │ │ │ │ 9263: 0034e7fc 12 FUNC GLOBAL DEFAULT 12 msix_present │ │ │ │ - 9264: 007e270c 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ + 9264: 007e26fc 344 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_rdlock │ │ │ │ 9265: 00adfb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_CONTROL_DSTATE │ │ │ │ - 9266: 006ff6a8 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ + 9266: 006ff698 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbdWrapper │ │ │ │ 9267: 009e890c 24 OBJECT GLOBAL DEFAULT 21 blk_exp_vduse_blk │ │ │ │ 9268: 00aa4b30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SETUP_PREADV_EVENT │ │ │ │ - 9269: 007b3f64 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ + 9269: 007b3f54 404 FUNC GLOBAL DEFAULT 12 qdict_put_obj │ │ │ │ 9270: 00ab69f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_SKIP_EVENT │ │ │ │ - 9271: 007b9544 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ + 9271: 007b9534 80 FUNC GLOBAL DEFAULT 12 qdict_set_default_str │ │ │ │ 9272: 00ab2354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_BAUD_EVENT │ │ │ │ 9273: 00ab0848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_START_EVENT │ │ │ │ 9274: 00adfb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_COMPLETE_DSTATE │ │ │ │ - 9275: 007184bc 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ + 9275: 007184ac 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVmdk_members │ │ │ │ 9276: 00ab0228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_CHECK_CONDITION_EVENT │ │ │ │ 9277: 00adfb9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_ERROR_DSTATE │ │ │ │ 9278: 00aa3fe8 84 OBJECT GLOBAL DEFAULT 24 qemu_mon_opts │ │ │ │ 9279: 00aad92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_STOPPED_EVENT │ │ │ │ - 9280: 005c91e4 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ - 9281: 0051a1c0 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ + 9280: 005c91d4 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muli │ │ │ │ + 9281: 0051a1b4 484 FUNC GLOBAL DEFAULT 12 qemu_put_virtqueue_element │ │ │ │ 9282: 004b523c 300 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send │ │ │ │ - 9283: 0054309c 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ - 9284: 00619ff4 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ - 9285: 005938e0 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ + 9283: 00543090 24 FUNC GLOBAL DEFAULT 12 memory_region_get_ram_addr │ │ │ │ + 9284: 00619fe4 44 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_stats │ │ │ │ + 9285: 005938d0 168 FUNC GLOBAL DEFAULT 12 gdb_find_static_feature │ │ │ │ 9286: 00adf068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_READ_DSTATE │ │ │ │ 9287: 00448574 48 FUNC GLOBAL DEFAULT 12 qtest_driver │ │ │ │ - 9288: 007310b0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ - 9289: 006fb834 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ + 9288: 007310a0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_add_arg_members │ │ │ │ + 9289: 006fb824 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsList │ │ │ │ 9290: 00aad6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIMC_EVENT │ │ │ │ - 9291: 005c91a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ - 9292: 007a2238 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ + 9291: 005c9194 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_muls │ │ │ │ + 9292: 007a2228 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_disconnected │ │ │ │ 9293: 00aaba90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_RESET_EVENT │ │ │ │ - 9294: 006d5490 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ + 9294: 006d5480 832 FUNC GLOBAL DEFAULT 12 laio_co_submit │ │ │ │ 9295: 004a811c 876 FUNC GLOBAL DEFAULT 12 hmp_help_cmd │ │ │ │ 9296: 00adf6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_COMMAND_DSTATE │ │ │ │ 9297: 004809c8 36 FUNC GLOBAL DEFAULT 12 migrate_release_ram │ │ │ │ 9298: 00ab8da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_USB_EVENT │ │ │ │ - 9299: 006f1938 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ + 9299: 006f1928 80 FUNC GLOBAL DEFAULT 12 monitor_puts │ │ │ │ 9300: 00417738 1220 FUNC GLOBAL DEFAULT 12 vhost_load_backend_state │ │ │ │ 9301: 00adff52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_DSTATE │ │ │ │ 9302: 00ab63c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_EVENT │ │ │ │ 9303: 00ade83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_FREE_DSTATE │ │ │ │ 9304: 0026e22c 428 FUNC GLOBAL DEFAULT 12 qemu_v9fs_synth_add_file │ │ │ │ - 9305: 007fa0f0 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ + 9305: 007fa0e0 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLUncorErrorRecordList │ │ │ │ 9306: 003f7378 148 FUNC GLOBAL DEFAULT 12 vfio_container_del_section_window │ │ │ │ - 9307: 007bf9c0 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ - 9308: 0051c7d0 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ + 9307: 007bf9b0 124 FUNC GLOBAL DEFAULT 12 aio_context_set_poll_params │ │ │ │ + 9308: 0051c7c4 192 FUNC GLOBAL DEFAULT 12 virtio_queue_set_guest_notifier_fd_handler │ │ │ │ 9309: 00234148 24 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_ref │ │ │ │ 9310: 00ade477 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_trace_c │ │ │ │ - 9311: 0071634c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ + 9311: 0071633c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsList │ │ │ │ 9312: 002eb558 692 FUNC GLOBAL DEFAULT 12 ide_cancel_dma_sync │ │ │ │ - 9313: 005a9940 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ + 9313: 005a9930 104 FUNC GLOBAL DEFAULT 12 tcg_constant_vec_matching │ │ │ │ 9314: 00ab4804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_EVENT │ │ │ │ 9315: 009e9ee0 12 OBJECT GLOBAL DEFAULT 21 QuorumOpType_lookup │ │ │ │ - 9316: 0052c95c 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ - 9317: 0079e7b0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ + 9316: 0052c950 32 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_call_fd │ │ │ │ + 9317: 0079e7a0 320 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent │ │ │ │ 9318: 00a9e8d8 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_disable_drv │ │ │ │ - 9319: 0051dc60 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ + 9319: 0051dc54 1784 FUNC GLOBAL DEFAULT 12 virtio_load │ │ │ │ 9320: 00adef64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_DSTATE │ │ │ │ - 9321: 0057ad60 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ + 9321: 0057ad50 64 FUNC GLOBAL DEFAULT 12 cpu_ldw_code_mmu │ │ │ │ 9322: 00ae05b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 9323: 007373b8 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ + 9323: 007373a8 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase_members │ │ │ │ 9324: 00aaf874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_PM_BAD_TRANSITION_EVENT │ │ │ │ - 9325: 0063c8e4 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ + 9325: 0063c8d4 148 FUNC GLOBAL DEFAULT 12 block_acct_start │ │ │ │ 9326: 00adf2f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_WROTE_DSTATE │ │ │ │ 9327: 00aaf9d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_READ_EVENT │ │ │ │ - 9328: 00745440 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ + 9328: 00745430 92 FUNC GLOBAL DEFAULT 12 qapi_free_HotpluggableCPUList │ │ │ │ 9329: 00ae002e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_DSTATE │ │ │ │ - 9330: 0075fcb8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ - 9331: 0058d14c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ + 9330: 0075fca8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_global_dirty_log │ │ │ │ + 9331: 0058d13c 200 FUNC GLOBAL DEFAULT 12 object_get_container │ │ │ │ 9332: 00ae041e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_END_DSTATE │ │ │ │ - 9333: 00542024 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ + 9333: 00542018 176 FUNC GLOBAL DEFAULT 12 ram_discard_manager_register_listener │ │ │ │ 9334: 00aab4c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_SET_INTENSITY_EVENT │ │ │ │ 9335: 00ae019a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_POSTCOPY_SEND_DISCARD_BITMAP_DSTATE │ │ │ │ 9336: 0031c094 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_mask │ │ │ │ 9337: 00a10bec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu16 │ │ │ │ 9338: 002213b0 248 FUNC GLOBAL DEFAULT 12 uint32_to_bfloat16 │ │ │ │ 9339: 0041721c 144 FUNC GLOBAL DEFAULT 12 vhost_set_device_state_fd │ │ │ │ 9340: 00aade5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_TX_DISABLED_EVENT │ │ │ │ 9341: 00ade786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_SERVER_FLAGS_DSTATE │ │ │ │ - 9342: 00659cdc 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ - 9343: 0051af28 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ - 9344: 007be508 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ + 9342: 00659ccc 224 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_append │ │ │ │ + 9343: 0051af1c 172 FUNC GLOBAL DEFAULT 12 virtio_add_queue │ │ │ │ + 9344: 007be4f8 100 FUNC GLOBAL DEFAULT 12 aio_add_ready_handler │ │ │ │ 9345: 0029b85c 644 FUNC GLOBAL DEFAULT 12 qmp_x_query_numa │ │ │ │ 9346: 00ade8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_REALIZE_DSTATE │ │ │ │ 9347: 0045a4a8 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_ready │ │ │ │ 9348: 00ab6a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_POSTCOPY_RAM_DISCARD_EVENT │ │ │ │ 9349: 00ae0364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_CLAMP_RECT_DSTATE │ │ │ │ 9350: 00ab7858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_FINISH_EVENT │ │ │ │ 9351: 00aac370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_EVENT │ │ │ │ - 9352: 007cc8c4 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ + 9352: 007cc8b4 192 FUNC GLOBAL DEFAULT 12 qemu_fprintf │ │ │ │ 9353: 00ab7a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_EVENT │ │ │ │ - 9354: 00746e7c 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ + 9354: 00746e6c 28 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo_members │ │ │ │ 9355: 00adf13e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_ECR0_DSTATE │ │ │ │ 9356: 00aa7044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_DATA_EVENT │ │ │ │ - 9357: 0060dcf8 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ - 9358: 007c36b8 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ - 9359: 00564ab0 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ + 9357: 0060dce8 152 FUNC GLOBAL DEFAULT 12 qmp_block_job_set_speed │ │ │ │ + 9358: 007c36a8 228 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_init │ │ │ │ + 9359: 00564aa0 84 FUNC GLOBAL DEFAULT 12 tcg_exec_unrealizefn │ │ │ │ 9360: 00aa43f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_EVENT │ │ │ │ 9361: 0048b434 664 FUNC GLOBAL DEFAULT 12 dump_vmstate_json_to_file │ │ │ │ - 9362: 005ea340 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ + 9362: 005ea330 120 FUNC GLOBAL DEFAULT 12 qcrypto_block_cipher_decrypt_helper │ │ │ │ 9363: 00311e38 8 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip6_info │ │ │ │ 9364: 00ade6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_DSTATE │ │ │ │ 9365: 00adeac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_UPDATE_MODE_DSTATE │ │ │ │ 9366: 00ab59e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_OUTGOING_EVENT │ │ │ │ - 9367: 0051be6c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ + 9367: 0051be60 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_desc_addr │ │ │ │ 9368: 002a7808 136 FUNC GLOBAL DEFAULT 12 sysbus_init_ioports │ │ │ │ 9369: 0034e578 252 FUNC GLOBAL DEFAULT 12 msix_is_masked │ │ │ │ 9370: 00adf72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_DSTATE │ │ │ │ - 9371: 005e92f8 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ + 9371: 005e92e8 4 FUNC GLOBAL DEFAULT 12 qcrypto_block_luks_from_disk_endian │ │ │ │ 9372: 00aa9598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEW_EVENT │ │ │ │ - 9373: 007b5540 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ - 9374: 00730394 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ - 9375: 00579718 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ - 9376: 007fe004 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ + 9373: 007b5530 72 FUNC GLOBAL DEFAULT 12 qbool_from_bool │ │ │ │ + 9374: 00730384 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper │ │ │ │ + 9375: 00579708 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_be │ │ │ │ + 9376: 007fdff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_EbpfObject │ │ │ │ 9377: 00adf304 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_DSTATE │ │ │ │ 9378: 00480788 36 FUNC GLOBAL DEFAULT 12 migrate_auto_converge │ │ │ │ - 9379: 0052c97c 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ + 9379: 0052c970 48 FUNC GLOBAL DEFAULT 12 vhost_svq_get_vring_addr │ │ │ │ 9380: 00ab99e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_SEEK_EVENT │ │ │ │ 9381: 00adf2b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MII_WRITE_DSTATE │ │ │ │ 9382: 0048095c 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_preempt │ │ │ │ 9383: 00ab3534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_CTL_EVENT │ │ │ │ 9384: 00adf44a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_VLAN_IS_VLAN_PKT_DSTATE │ │ │ │ 9385: 00adfb44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_RESET_DSTATE │ │ │ │ 9386: 00ade470 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_sockets_c │ │ │ │ 9387: 00428858 228 FUNC GLOBAL DEFAULT 12 audio_set_volume_in │ │ │ │ - 9388: 0078829c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ + 9388: 0078828c 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc │ │ │ │ 9389: 0029a04c 328 FUNC GLOBAL DEFAULT 12 hmp_memsave │ │ │ │ - 9390: 007205ac 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ - 9391: 00577efc 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ - 9392: 00521f54 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ + 9390: 0072059c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_add │ │ │ │ + 9391: 00577eec 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andl_le_mmu │ │ │ │ + 9392: 00521f48 220 FUNC GLOBAL DEFAULT 12 qmp_decode_protocols │ │ │ │ 9393: 0037bb2c 4092 FUNC GLOBAL DEFAULT 12 esp_reg_write │ │ │ │ 9394: 00adf584 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_DSTATE │ │ │ │ 9395: 00aa4b90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SERVER_STATUS_EVENT │ │ │ │ 9396: 0043adbc 216 FUNC GLOBAL DEFAULT 12 add_boot_device_lchs │ │ │ │ 9397: 00adf4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_WRITE_DSTATE │ │ │ │ - 9398: 0051a914 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ + 9398: 0051a908 516 FUNC GLOBAL DEFAULT 12 virtio_queue_notify │ │ │ │ 9399: 00ab5fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_EVENT │ │ │ │ 9400: 00ab440c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_ENABLE_EVENT │ │ │ │ 9401: 0027b1c4 396 FUNC GLOBAL DEFAULT 12 v9fs_co_opendir │ │ │ │ - 9402: 005edfe8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ - 9403: 0079e8f0 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ + 9402: 005edfd8 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_int │ │ │ │ + 9403: 0079e8e0 440 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEvent_members │ │ │ │ 9404: 00aae23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_EVENT │ │ │ │ - 9405: 00574ba4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ + 9405: 00574b94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgw_le │ │ │ │ 9406: 00adfb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_DSTATE │ │ │ │ 9407: 00ab58d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_SAVE_FD_EVENT │ │ │ │ 9408: 00adfe06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_WRITE_DSTATE │ │ │ │ 9409: 00ade796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_DSTATE │ │ │ │ - 9410: 007fbd00 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ + 9410: 007fbcf0 244 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceList │ │ │ │ 9411: 00ade742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_DSTATE │ │ │ │ - 9412: 00724384 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ + 9412: 00724374 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_finalize │ │ │ │ 9413: 00ae04b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_DSTATE │ │ │ │ 9414: 00ab6a74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_APPROVE_SWITCHOVER_EVENT │ │ │ │ - 9415: 007db21c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ + 9415: 007db20c 456 FUNC GLOBAL DEFAULT 12 int128_rems │ │ │ │ 9416: 0027bdd8 300 FUNC GLOBAL DEFAULT 12 v9fs_co_link │ │ │ │ - 9417: 007daf90 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ - 9418: 00700158 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ - 9419: 0074577c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ + 9417: 007daf80 200 FUNC GLOBAL DEFAULT 12 int128_remu │ │ │ │ + 9418: 00700148 320 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry │ │ │ │ + 9419: 0074576c 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfoWrapper │ │ │ │ 9420: 00a10b68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu32 │ │ │ │ 9421: 00aa55ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_POLL_ERR_EVENT │ │ │ │ 9422: 00298538 28 FUNC GLOBAL DEFAULT 12 rom_set_fw │ │ │ │ 9423: 00adf372 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_DSTATE │ │ │ │ 9424: 00adef00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_MASKED_PENDING_DSTATE │ │ │ │ 9425: 00ade97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_SECTOR_ERASE_START_DSTATE │ │ │ │ - 9426: 005b2008 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ - 9427: 0071ad24 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ + 9426: 005b1ff8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i32 │ │ │ │ + 9427: 0071ad14 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_WRITE_THRESHOLD_arg_members │ │ │ │ 9428: 00ae0026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_PRESENT_DSTATE │ │ │ │ 9429: 00ab3144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_ACK_EVENT │ │ │ │ 9430: 00ab179c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_WRITE_DATAPORT_EVENT │ │ │ │ - 9431: 00965be8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ - 9432: 007dfedc 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ + 9431: 00965bd8 3 OBJECT GLOBAL DEFAULT 14 sense_code_SPACE_ALLOC_FAILED │ │ │ │ + 9432: 007dfecc 12 FUNC GLOBAL DEFAULT 12 aio_co_wake │ │ │ │ 9433: 00ade564 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_BACK_DSTATE │ │ │ │ 9434: 00ab3e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_GET_DEV_REGION_EVENT │ │ │ │ 9435: 0024c1c8 12 FUNC GLOBAL DEFAULT 12 vnc_server_fb_stride │ │ │ │ 9436: 00adeec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_BESTIRQ_DSTATE │ │ │ │ - 9437: 00617208 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ + 9437: 006171f8 364 FUNC GLOBAL DEFAULT 12 bdrv_parse_cache_mode │ │ │ │ 9438: 00ab62b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_MESSAGE_EVENT │ │ │ │ 9439: 00aa44f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_QUEUE_EVENT │ │ │ │ - 9440: 007484bc 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ + 9440: 007484ac 540 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions_members │ │ │ │ 9441: 00302e98 280 FUNC GLOBAL DEFAULT 12 pcnet_common_init │ │ │ │ 9442: 00aab890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_ENTRY_EVENT │ │ │ │ - 9443: 00738510 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ - 9444: 005428fc 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ + 9443: 00738500 200 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase_members │ │ │ │ + 9444: 005428f0 104 FUNC GLOBAL DEFAULT 12 memory_region_set_readonly │ │ │ │ 9445: 00ae0014 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_EXEC_INCOMING_DSTATE │ │ │ │ - 9446: 007de974 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ + 9446: 007de964 24 FUNC GLOBAL DEFAULT 12 qemu_aio_ref │ │ │ │ 9447: 00adf894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_IO_DSTATE │ │ │ │ - 9448: 00773160 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ + 9448: 00773150 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties │ │ │ │ 9449: 00adf746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_DATA_INVALID_DSTATE │ │ │ │ - 9450: 005e9e00 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ + 9450: 005e9df0 272 FUNC GLOBAL DEFAULT 12 qcrypto_block_amend_options │ │ │ │ 9451: 00adeaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_DESTROY_TASK_DSTATE │ │ │ │ - 9452: 005e1384 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ - 9453: 00790c2c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ + 9452: 005e1374 108 FUNC GLOBAL DEFAULT 12 qio_channel_close │ │ │ │ + 9453: 00790c1c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_deleted │ │ │ │ 9454: 00adef5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_RECV_DSTATE │ │ │ │ 9455: 0034bdc0 288 FUNC GLOBAL DEFAULT 12 eeprom93xx_new │ │ │ │ 9456: 00aaab0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_WRITE_XIVE_EVENT │ │ │ │ 9457: 009e80bc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int8 │ │ │ │ - 9458: 0054374c 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ + 9458: 00543740 16 FUNC GLOBAL DEFAULT 12 memory_region_add_subregion │ │ │ │ 9459: 00adfe04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_READ_DSTATE │ │ │ │ 9460: 009e5cf8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int32 │ │ │ │ 9461: 003529e8 1152 FUNC GLOBAL DEFAULT 12 pci_register_bar │ │ │ │ 9462: 00ab72b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_REGISTER_EVENT │ │ │ │ - 9463: 0079d884 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ + 9463: 0079d874 200 FUNC GLOBAL DEFAULT 12 visit_type_QKeyCodeWrapper_members │ │ │ │ 9464: 00adede2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_WRITE_DSTATE │ │ │ │ - 9465: 005d9bb8 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ + 9465: 005d9ba8 468 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new │ │ │ │ 9466: 00adfed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_WRITE_OFFSET_DSTATE │ │ │ │ 9467: 00aae3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_START_XMIT_EVENT │ │ │ │ 9468: 00aaf5a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_READ_EVENT │ │ │ │ 9469: 00ab9b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_EVENT │ │ │ │ - 9470: 0061e2b8 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ + 9470: 0061e2a8 404 FUNC GLOBAL DEFAULT 12 bdrv_new_open_driver_opts │ │ │ │ 9471: 001ebb48 208 FUNC GLOBAL DEFAULT 12 cpu_list_remove │ │ │ │ - 9472: 00733bf0 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ + 9472: 00733be0 192 FUNC GLOBAL DEFAULT 12 visit_type_OffAutoPCIBAR │ │ │ │ 9473: 00ade38c 4 OBJECT GLOBAL DEFAULT 25 dmg_uncompress_lzfse │ │ │ │ 9474: 00aacabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_LOST_EVENT │ │ │ │ - 9475: 0071a1b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ + 9475: 0071a1a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptions │ │ │ │ 9476: 00456990 340 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop │ │ │ │ 9477: 00ab4754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_RESPONSE_EVENT │ │ │ │ - 9478: 00787224 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ - 9479: 006f44a4 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ - 9480: 00802ae8 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ + 9478: 00787214 480 FUNC GLOBAL DEFAULT 12 visit_type_VhostStatus_members │ │ │ │ + 9479: 006f4494 348 FUNC GLOBAL DEFAULT 12 monitor_init_qmp │ │ │ │ + 9480: 00802ad8 196 FUNC GLOBAL DEFAULT 12 vu_queue_avail_bytes │ │ │ │ 9481: 00aa51e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CO_SUBMIT_EVENT │ │ │ │ 9482: 0043b870 48 FUNC GLOBAL DEFAULT 12 cpus_are_resettable │ │ │ │ - 9483: 00737e70 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ + 9483: 00737e60 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockCreateOptionsLUKS │ │ │ │ 9484: 00ade418 8 OBJECT GLOBAL DEFAULT 25 qmp_cap_negotiation_commands │ │ │ │ - 9485: 007ede70 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ + 9485: 007ede60 644 FUNC GLOBAL DEFAULT 12 iova_tree_alloc_map │ │ │ │ 9486: 00adec52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_REG_H2D_FIS_RES_DSTATE │ │ │ │ 9487: 00ade702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_DSTATE │ │ │ │ 9488: 002a93e0 64 FUNC GLOBAL DEFAULT 12 qemu_edid_size │ │ │ │ 9489: 00a1fdf8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_un_d │ │ │ │ - 9490: 00647040 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ + 9490: 00647030 148 FUNC GLOBAL DEFAULT 12 blk_co_pwritev_part │ │ │ │ 9491: 003a75e8 480 FUNC GLOBAL DEFAULT 12 sdbus_get_cmd_line │ │ │ │ 9492: 00ab62e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_HANDLE_RP_REQ_PAGES_EVENT │ │ │ │ 9493: 004d589c 56 FUNC GLOBAL DEFAULT 12 tcg_cpu_init_cflags │ │ │ │ 9494: 00adf298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_WRITE_DSTATE │ │ │ │ 9495: 00ae061a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 9496: 00aa6208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_EVENT │ │ │ │ - 9497: 007599d4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ + 9497: 007599c4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddressType │ │ │ │ 9498: 00ab01d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_EVENT │ │ │ │ 9499: 00aab820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CLEAR_RESET_BIT_EVENT │ │ │ │ 9500: 00adee08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPI_DSTATE │ │ │ │ 9501: 00adede4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_FAULT_DSTATE │ │ │ │ - 9502: 007ec914 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ + 9502: 007ec904 656 FUNC GLOBAL DEFAULT 12 hbitmap_truncate │ │ │ │ 9503: 004957ac 56 FUNC GLOBAL DEFAULT 12 colo_checkpoint_delay_set │ │ │ │ 9504: 0027c8f0 552 FUNC GLOBAL DEFAULT 12 v9fs_co_mknod │ │ │ │ 9505: 004b3808 12 FUNC GLOBAL DEFAULT 12 netdev_add │ │ │ │ 9506: 00ab4aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_PUSHED_EVENT │ │ │ │ 9507: 00346dc0 8 FUNC GLOBAL DEFAULT 12 nvme_ns_drain │ │ │ │ 9508: 00adfa7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_DSTATE │ │ │ │ 9509: 00994894 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_iothread_vq_mapping_list │ │ │ │ 9510: 00aad88c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_EVENT │ │ │ │ 9511: 00a1fbe8 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_un_s │ │ │ │ 9512: 00a9e638 16 OBJECT GLOBAL DEFAULT 24 __jit_debug_descriptor │ │ │ │ 9513: 00aab930 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD2_CLK_EVENT │ │ │ │ - 9514: 00780ed4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ + 9514: 00780ec4 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsProvider │ │ │ │ 9515: 00240d70 672 FUNC GLOBAL DEFAULT 12 qmp_expire_password │ │ │ │ - 9516: 00593fe4 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ - 9517: 005e4cd4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ - 9518: 0058dd50 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ + 9516: 00593fd4 148 FUNC GLOBAL DEFAULT 12 gdb_append_thread_id │ │ │ │ + 9517: 005e4cc4 8 FUNC GLOBAL DEFAULT 12 qio_task_get_result_pointer │ │ │ │ + 9518: 0058dd40 204 FUNC GLOBAL DEFAULT 12 object_property_add_str │ │ │ │ 9519: 00aa8b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XENFB_INPUT_CONNECTED_EVENT │ │ │ │ - 9520: 0079e54c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ + 9520: 0079e53c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputBtnEvent │ │ │ │ 9521: 004aff58 316 FUNC GLOBAL DEFAULT 12 netdev_del_completion │ │ │ │ - 9522: 00719ccc 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ + 9522: 00719cbc 216 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsQcow2_members │ │ │ │ 9523: 0026f498 48 FUNC GLOBAL DEFAULT 12 notsup_setxattr │ │ │ │ 9524: 00ab49c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_EVENT │ │ │ │ 9525: 00adf380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_DSTATE │ │ │ │ 9526: 00adf7e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_DSTATE │ │ │ │ 9527: 00ab8a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ - 9528: 0069c9e8 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ - 9529: 0051ad4c 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ + 9528: 0069c9d8 124 FUNC GLOBAL DEFAULT 12 throttle_group_get_config │ │ │ │ + 9529: 0051ad40 128 FUNC GLOBAL DEFAULT 12 virtio_queue_reset │ │ │ │ 9530: 00aba314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT16_EVENT │ │ │ │ - 9531: 005afd28 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ - 9532: 00618c00 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ + 9531: 005afd18 252 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i32 │ │ │ │ + 9532: 00618bf0 156 FUNC GLOBAL DEFAULT 12 bdrv_co_check │ │ │ │ 9533: 00445c44 200 FUNC GLOBAL DEFAULT 12 qtest_sendf │ │ │ │ - 9534: 00645774 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ - 9535: 0057aeb4 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ + 9534: 00645764 124 FUNC GLOBAL DEFAULT 12 blk_co_get_geometry │ │ │ │ + 9535: 0057aea4 8 FUNC GLOBAL DEFAULT 12 kvm_dirty_ring_size │ │ │ │ 9536: 00ab5a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAGE_REQ_DEL_EVENT │ │ │ │ 9537: 001ea414 84 FUNC GLOBAL DEFAULT 12 cpu_dump_state │ │ │ │ - 9538: 007c9e94 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ - 9539: 007e420c 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ + 9538: 007c9e84 16 FUNC GLOBAL DEFAULT 12 bitmap_to_le │ │ │ │ + 9539: 007e41fc 184 FUNC GLOBAL DEFAULT 12 thread_pool_new │ │ │ │ 9540: 00a10ae4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu64 │ │ │ │ 9541: 00aadb3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_EVENT │ │ │ │ 9542: 00ae0cea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_ALLOC_DSTATE │ │ │ │ 9543: 00ade94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_REPORT_DSTATE │ │ │ │ 9544: 00ab2f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUN_EVENT │ │ │ │ - 9545: 00593814 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ + 9545: 00593804 204 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_end │ │ │ │ 9546: 002ebb38 368 FUNC GLOBAL DEFAULT 12 ide_handle_rw_error │ │ │ │ - 9547: 00522754 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ + 9547: 00522748 244 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio │ │ │ │ 9548: 00aa8568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_GUEST_BUG_EVENT │ │ │ │ - 9549: 00687bec 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ + 9549: 00687bdc 784 FUNC GLOBAL DEFAULT 12 qcow2_expand_zero_clusters │ │ │ │ 9550: 00aa9ffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_EVENT │ │ │ │ 9551: 00ae0240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_CLEANUP_DSTATE │ │ │ │ 9552: 00adf0b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_READ_DSTATE │ │ │ │ 9553: 00ab3d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_EVENT │ │ │ │ - 9554: 00604184 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ - 9555: 005b259c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ + 9554: 00604174 8 FUNC GLOBAL DEFAULT 12 blk_exp_close_all │ │ │ │ + 9555: 005b258c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8u_i64 │ │ │ │ 9556: 00ade700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_SYNC_DSTATE │ │ │ │ - 9557: 006f68c8 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ + 9557: 006f68b8 352 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties_members │ │ │ │ 9558: 00ab0e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_RAISE_EVENT │ │ │ │ 9559: 0029b608 224 FUNC GLOBAL DEFAULT 12 qmp_query_hotpluggable_cpus │ │ │ │ 9560: 00ab3034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_CANCEL_EVENT │ │ │ │ - 9561: 005859d0 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ + 9561: 005859c0 180 FUNC GLOBAL DEFAULT 12 clock_new │ │ │ │ 9562: 00adeabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_EN_B_DSTATE │ │ │ │ - 9563: 006ee508 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ - 9564: 005bdae0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ + 9563: 006ee4f8 40 FUNC GLOBAL DEFAULT 12 qemu_chr_cleanup │ │ │ │ + 9564: 005bdad0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i64_chk │ │ │ │ 9565: 00aae57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_EVENT │ │ │ │ 9566: 00ae0180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_DSTATE │ │ │ │ 9567: 00adf562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_DSTATE │ │ │ │ 9568: 0043f504 80 FUNC GLOBAL DEFAULT 12 dirtylimit_change │ │ │ │ 9569: 009d80fc 52 OBJECT GLOBAL DEFAULT 21 vmstate_can_sja │ │ │ │ 9570: 00aa8a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_FEATURES_EVENT │ │ │ │ 9571: 00a1fe7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_ove_cyov │ │ │ │ 9572: 00ade480 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_acpi_c │ │ │ │ - 9573: 005b72f8 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ + 9573: 005b72e8 48 FUNC GLOBAL DEFAULT 12 tcg_gen_extr_i128_i64 │ │ │ │ 9574: 00adf366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_DSTATE │ │ │ │ 9575: 00ade474 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_stats_c │ │ │ │ 9576: 00adfefe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_DSTATE │ │ │ │ 9577: 00adf700 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_REALIZE_TYPE_DSTATE │ │ │ │ 9578: 00223878 412 FUNC GLOBAL DEFAULT 12 floatx80_scalbn │ │ │ │ 9579: 00a12f80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_and │ │ │ │ 9580: 009e5ca8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_int64 │ │ │ │ 9581: 00adece8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_WRITEW_DSTATE │ │ │ │ - 9582: 006987d8 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ + 9582: 006987c8 312 FUNC GLOBAL DEFAULT 12 reqlist_wait_one │ │ │ │ 9583: 00abb194 4 OBJECT GLOBAL DEFAULT 25 total_open_fd │ │ │ │ 9584: 009e5c80 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64_checkmask │ │ │ │ 9585: 00ae0496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_SET_SPEED_DSTATE │ │ │ │ 9586: 00ab0058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_EVENT │ │ │ │ 9587: 00aab260 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_SEND_EVENT │ │ │ │ - 9588: 0065666c 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ + 9588: 0065665c 52 FUNC GLOBAL DEFAULT 12 bdrv_inc_in_flight │ │ │ │ 9589: 00adf280 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_WRITE_DSTATE │ │ │ │ 9590: 00ab6684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_EVENT │ │ │ │ 9591: 0034cbac 316 FUNC GLOBAL DEFAULT 12 msi_set_message │ │ │ │ 9592: 00ab175c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESPONSE_EVENT │ │ │ │ - 9593: 00799f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ + 9593: 00799f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptionsVNC │ │ │ │ 9594: 00aa5310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_SKIP_RANGE_EVENT │ │ │ │ 9595: 00ade5b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_MAIN_DSTATE │ │ │ │ 9596: 00adfff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_SAVE_FD_DSTATE │ │ │ │ - 9597: 00698f88 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ + 9597: 00698f78 228 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_create │ │ │ │ 9598: 00aa5e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_EVENT │ │ │ │ 9599: 0044fc74 208 FUNC GLOBAL DEFAULT 12 qmp_query_display_options │ │ │ │ 9600: 00ae06ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_BREAK_DSTATE │ │ │ │ 9601: 00493418 80 FUNC GLOBAL DEFAULT 12 socket_cleanup_outgoing_migration │ │ │ │ - 9602: 0050323c 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ + 9602: 00503230 8 FUNC GLOBAL DEFAULT 12 vfio_kvm_device_add_fd │ │ │ │ 9603: 004cb0ec 1432 FUNC GLOBAL DEFAULT 12 net_init_vhost_vdpa │ │ │ │ 9604: 00adf780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_NOP_DSTATE │ │ │ │ 9605: 00ae0528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_DSTATE │ │ │ │ 9606: 00adf3d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RFCTL_DSTATE │ │ │ │ 9607: 00ab2854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_MAXLUN_EVENT │ │ │ │ - 9608: 0073a8d0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ - 9609: 0071610c 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ + 9608: 0073a8c0 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherKeyType │ │ │ │ + 9609: 007160fc 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions │ │ │ │ 9610: 00ae0508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NBD_SERVER_START_DSTATE │ │ │ │ - 9611: 006fc01c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ + 9611: 006fc00c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMerge │ │ │ │ 9612: 00adfde6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_MSIX_WRITE_DSTATE │ │ │ │ 9613: 00aac3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_READ_EVENT │ │ │ │ 9614: 00270b60 112 FUNC GLOBAL DEFAULT 12 p9array_auto_free_V9fsPath │ │ │ │ - 9615: 007b3144 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ + 9615: 007b3134 136 FUNC GLOBAL DEFAULT 12 qmp_enable_command │ │ │ │ 9616: 00aba334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT64_EVENT │ │ │ │ 9617: 00aae40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_MCAST_EVENT │ │ │ │ 9618: 00ade481 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_audio_c │ │ │ │ - 9619: 00745da8 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ + 9619: 00745d98 392 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390_members │ │ │ │ 9620: 00adfca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_UNALIGNED_DSTATE │ │ │ │ 9621: 00ab63b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 9622: 004157d0 436 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_mask │ │ │ │ 9623: 00adeee2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_WRITE_DSTATE │ │ │ │ 9624: 00ab2b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_EVENT │ │ │ │ - 9625: 00771370 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ - 9626: 00709a20 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ + 9625: 00771360 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_set_arg_members │ │ │ │ + 9626: 00709a10 1300 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleLimits_members │ │ │ │ 9627: 00255f60 16 FUNC GLOBAL DEFAULT 12 vnc_zlib_zalloc │ │ │ │ 9628: 00aa598c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_COMPLETE_EVENT │ │ │ │ 9629: 0034ce2c 856 FUNC GLOBAL DEFAULT 12 msi_init │ │ │ │ - 9630: 007a0888 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ + 9630: 007a0878 460 FUNC GLOBAL DEFAULT 12 visit_type_DisplaySDL │ │ │ │ 9631: 0023e064 4 FUNC GLOBAL DEFAULT 12 qkbd_state_free │ │ │ │ 9632: 00311b24 4 FUNC GLOBAL DEFAULT 12 net_rx_pkt_dump │ │ │ │ - 9633: 006288b4 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ + 9633: 006288a4 60 FUNC GLOBAL DEFAULT 12 job_is_cancelled_locked │ │ │ │ 9634: 00aa7104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DEVICE_DESTROY_EVENT │ │ │ │ 9635: 00adf9bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_REQ_ADDR_DSTATE │ │ │ │ 9636: 00aa5abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_EVENT │ │ │ │ 9637: 00aae17c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_EVENT │ │ │ │ 9638: 00ab56d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_EVENT │ │ │ │ 9639: 00adf5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FINISH_ZONE_DSTATE │ │ │ │ 9640: 00aa6590 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_LOCALITY_EVENT │ │ │ │ 9641: 00adf3fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_DSTATE │ │ │ │ 9642: 00adf820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_READ_DSTATE │ │ │ │ 9643: 00ab4ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_RESET_DEVICE_EVENT │ │ │ │ - 9644: 00596eb8 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ + 9644: 00596ea8 16 FUNC GLOBAL DEFAULT 12 gdb_handle_query_attached │ │ │ │ 9645: 004b1ed0 8 FUNC GLOBAL DEFAULT 12 qemu_get_queue │ │ │ │ - 9646: 005b4138 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ + 9646: 005b4128 532 FUNC GLOBAL DEFAULT 12 tcg_gen_muli_i64 │ │ │ │ 9647: 00adf692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DMA_READ_DSTATE │ │ │ │ - 9648: 0058a7cc 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ + 9648: 0058a7bc 68 FUNC GLOBAL DEFAULT 12 object_property_find │ │ │ │ 9649: 00adfd74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_DSTATE │ │ │ │ 9650: 002ed7f4 792 FUNC GLOBAL DEFAULT 12 ide_init_drive │ │ │ │ - 9651: 0062ac70 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ - 9652: 005754fc 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ + 9651: 0062ac60 140 FUNC GLOBAL DEFAULT 12 job_finalize_locked │ │ │ │ + 9652: 005754ec 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_uminw_le_mmu │ │ │ │ 9653: 00aaaddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_SET_IRQ_EVENT │ │ │ │ - 9654: 00578558 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ - 9655: 007f92e4 8 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ + 9654: 00578548 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchl_le │ │ │ │ + 9655: 007f92d4 8 FUNC GLOBAL DEFAULT 12 cpu_get_dump_info │ │ │ │ 9656: 00aa45c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_EVENT │ │ │ │ 9657: 00aaf77c 56 OBJECT GLOBAL DEFAULT 24 hw_pci_trace_events │ │ │ │ 9658: 004b2134 140 FUNC GLOBAL DEFAULT 12 qemu_foreach_nic │ │ │ │ - 9659: 0072c790 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ - 9660: 006fd43c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ + 9659: 0072c780 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBusWrapper │ │ │ │ + 9660: 006fd42c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNbd │ │ │ │ 9661: 00adffc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SKIP_SAMPLE_RAMBLOCK_DSTATE │ │ │ │ - 9662: 00747d54 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ + 9662: 00747d44 192 FUNC GLOBAL DEFAULT 12 visit_type_X86CPURegister32 │ │ │ │ 9663: 00adf826 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_TI_DSTATE │ │ │ │ - 9664: 0077cb70 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ + 9664: 0077cb60 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_powerdown │ │ │ │ 9665: 004cf69c 580 FUNC GLOBAL DEFAULT 12 replay_read_events │ │ │ │ 9666: 003bb470 140 FUNC GLOBAL DEFAULT 12 usb_desc_device_qualifier │ │ │ │ 9667: 00ab33d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_EVENT │ │ │ │ - 9668: 0079d13c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ + 9668: 0079d12c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_vnc_password_arg_members │ │ │ │ 9669: 00adf246 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_DISABLE_DSTATE │ │ │ │ 9670: 00ab0318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_EVENT │ │ │ │ 9671: 00449db0 100 FUNC GLOBAL DEFAULT 12 qemu_system_guest_crashloaded │ │ │ │ 9672: 00ae0558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_GENERAL_MEDIA_EVENT_DSTATE │ │ │ │ - 9673: 00729340 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ + 9673: 00729330 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_nbd_server_remove_arg_members │ │ │ │ 9674: 00ade8e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_FORMAT_DSTATE │ │ │ │ 9675: 00ae0394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_DATA_DSTATE │ │ │ │ 9676: 009ea6c8 12 OBJECT GLOBAL DEFAULT 21 QCryptoHashAlgo_lookup │ │ │ │ 9677: 00ae030c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_UNMAPPED_DSTATE │ │ │ │ 9678: 00aadd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_FLT_DROPPED_EVENT │ │ │ │ 9679: 00a1fc6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ueq_d │ │ │ │ - 9680: 007bd558 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ + 9680: 007bd548 340 FUNC GLOBAL DEFAULT 12 qemu_init_exec_dir │ │ │ │ 9681: 00227e80 168 FUNC GLOBAL DEFAULT 12 helper_gvec_add16 │ │ │ │ 9682: 00aa70b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMPLETE_COLLECTING_EVENT │ │ │ │ - 9683: 0077fc74 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ + 9683: 0077fc64 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressLegacy_members │ │ │ │ 9684: 001ea468 436 FUNC GLOBAL DEFAULT 12 cpu_reset │ │ │ │ - 9685: 007e8db4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ + 9685: 007e8da4 292 FUNC GLOBAL DEFAULT 12 socket_local_address │ │ │ │ 9686: 00ade54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_TIMER_CB_DSTATE │ │ │ │ 9687: 00adecf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_IOPORT_WRITE_DSTATE │ │ │ │ 9688: 00aae5cc 860 OBJECT GLOBAL DEFAULT 24 hw_nvme_trace_events │ │ │ │ 9689: 00aa4748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_START_EVENT │ │ │ │ - 9690: 00645110 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ - 9691: 007b626c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ + 9690: 00645100 128 FUNC GLOBAL DEFAULT 12 blk_iostatus_enable │ │ │ │ + 9691: 007b625c 56 FUNC GLOBAL DEFAULT 12 qobject_to_json │ │ │ │ 9692: 00ae06f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 9693: 00733fb0 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ + 9693: 00733fa0 192 FUNC GLOBAL DEFAULT 12 visit_type_GrabToggleKeys │ │ │ │ 9694: 00aae4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_SEND_EVENT │ │ │ │ - 9695: 00736b98 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ + 9695: 00736b88 92 FUNC GLOBAL DEFAULT 12 qapi_free_SecretProperties │ │ │ │ 9696: 002391d8 20 FUNC GLOBAL DEFAULT 12 cursor_builtin_left_ptr │ │ │ │ - 9697: 0077f33c 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ + 9697: 0077f32c 368 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddress │ │ │ │ 9698: 00aacf8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_WRITEW_EVENT │ │ │ │ 9699: 00adf2b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RESET_DSTATE │ │ │ │ 9700: 00adf9e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_DSTATE │ │ │ │ - 9701: 005893dc 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ + 9701: 005893cc 20 FUNC GLOBAL DEFAULT 12 object_get_typename │ │ │ │ 9702: 00a1fa5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ueq_s │ │ │ │ - 9703: 0063b5d4 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ + 9703: 0063b5c4 184 FUNC GLOBAL DEFAULT 12 qmp_query_pr_managers │ │ │ │ 9704: 0034c3f4 80 FUNC GLOBAL DEFAULT 12 pcie_chassis_del_slot │ │ │ │ 9705: 00aac070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_WRITEB_EVENT │ │ │ │ 9706: 00ab6084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TRANSFERRED_BYTES_EVENT │ │ │ │ 9707: 00ab3e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SETUP_EVENT │ │ │ │ 9708: 00994af4 52 OBJECT GLOBAL DEFAULT 21 vmstate_clock │ │ │ │ 9709: 00aabe50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_GPR_WRITE_EVENT │ │ │ │ 9710: 00aadc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_RSS_EVENT │ │ │ │ 9711: 00ae05bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BALLOON_DSTATE │ │ │ │ 9712: 00aa9548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_CANCEL_DMA_SYNC_REMAINING_EVENT │ │ │ │ 9713: 00a9e6e8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_websock_source_funcs │ │ │ │ - 9714: 0078ba84 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ + 9714: 0078ba74 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPipewireOptions │ │ │ │ 9715: 00aaee78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGLD_EVENT │ │ │ │ 9716: 00ab3614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_NAK_EVENT │ │ │ │ 9717: 004d0804 120 FUNC GLOBAL DEFAULT 12 replay_vmstate_register │ │ │ │ 9718: 004871e4 216 FUNC GLOBAL DEFAULT 12 postcopy_fault_thread_notify │ │ │ │ 9719: 00adf7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_DSTATE │ │ │ │ - 9720: 006ee46c 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ + 9720: 006ee45c 156 FUNC GLOBAL DEFAULT 12 qemu_chr_timeout_add_ms │ │ │ │ 9721: 0036372c 800 FUNC GLOBAL DEFAULT 12 pcie_aer_init │ │ │ │ 9722: 00ade7ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_CONNECT_DSTATE │ │ │ │ 9723: 00aaa6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_AP_WRITE_EVENT │ │ │ │ 9724: 00ae0034 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_REQUEST_DSTATE │ │ │ │ 9725: 00aa83e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_READ_EVENT │ │ │ │ - 9726: 0071044c 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ + 9726: 0071043c 108 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptions_members │ │ │ │ 9727: 00aaa65c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_WRITE_EVENT │ │ │ │ 9728: 0027b7b0 404 FUNC GLOBAL DEFAULT 12 v9fs_co_open │ │ │ │ 9729: 00aadcbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_TYPE_EVENT │ │ │ │ 9730: 00ade4b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_PRIORITY_DSTATE │ │ │ │ 9731: 00481564 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_tailslow │ │ │ │ 9732: 00229c84 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andcs │ │ │ │ 9733: 00ab96e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_GETFD_EVENT │ │ │ │ 9734: 009eaca0 12 OBJECT GLOBAL DEFAULT 21 MigrationStatus_lookup │ │ │ │ - 9735: 00561fa8 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ + 9735: 00561f98 204 FUNC GLOBAL DEFAULT 12 accel_cpu_common_realize │ │ │ │ 9736: 00ae0200 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_RESUME_PREPARE_DSTATE │ │ │ │ 9737: 0045bf1c 52 FUNC GLOBAL DEFAULT 12 host_memory_backend_mr_inited │ │ │ │ 9738: 00221998 8 FUNC GLOBAL DEFAULT 12 float16_minnummag │ │ │ │ 9739: 004cd460 840 FUNC GLOBAL DEFAULT 12 replay_configure │ │ │ │ - 9740: 007f03cc 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ + 9740: 007f03bc 256 FUNC GLOBAL DEFAULT 12 qemu_co_timeout │ │ │ │ 9741: 00adfd12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ 9742: 00aa6970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_EVENT │ │ │ │ - 9743: 007b5018 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ - 9744: 005504f8 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ + 9743: 007b5008 104 FUNC GLOBAL DEFAULT 12 qlist_append_int │ │ │ │ + 9744: 005504e8 728 FUNC GLOBAL DEFAULT 12 address_space_unmap │ │ │ │ 9745: 004294a0 60 FUNC GLOBAL DEFAULT 12 audio_application_name │ │ │ │ 9746: 00aded7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_WRITE_DSTATE │ │ │ │ 9747: 00adfba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DEVICE_NOT_FOUND_DSTATE │ │ │ │ 9748: 00adfb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_XFER_DATA_DSTATE │ │ │ │ 9749: 0027d9ec 8 FUNC GLOBAL DEFAULT 12 aml_interrupt │ │ │ │ 9750: 0023544c 552 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface_from │ │ │ │ - 9751: 00653238 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ + 9751: 00653228 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_status │ │ │ │ 9752: 00ab9078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_UUID_EVENT │ │ │ │ 9753: 00adee66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_WRITE_DSTATE │ │ │ │ 9754: 004b22ac 148 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_hdr_len │ │ │ │ - 9755: 00736f38 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ + 9755: 00736f28 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoSecretFormat │ │ │ │ 9756: 00ade434 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_core_c │ │ │ │ 9757: 00aa6d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_OVERRUN_EVENT │ │ │ │ - 9758: 007c3f9c 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ + 9758: 007c3f8c 136 FUNC GLOBAL DEFAULT 12 qemu_sem_init │ │ │ │ 9759: 00ade7a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SERVER_ERROR_MSG_DSTATE │ │ │ │ - 9760: 00706688 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ + 9760: 00706678 324 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon │ │ │ │ 9761: 00ae04f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 9762: 0041e7bc 540 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_unmap │ │ │ │ 9763: 00227f28 172 FUNC GLOBAL DEFAULT 12 helper_gvec_add32 │ │ │ │ 9764: 00ae0c84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_CHECK_LIST_DSTATE │ │ │ │ 9765: 00ab425c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ADD_EXT_CAP_DROPPED_EVENT │ │ │ │ 9766: 00aa8018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_EVENT │ │ │ │ - 9767: 007e2930 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ + 9767: 007e2920 108 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_downgrade │ │ │ │ 9768: 0045f584 280 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_init │ │ │ │ - 9769: 00575174 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ - 9770: 0054e660 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ + 9769: 00575164 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchw_le_mmu │ │ │ │ + 9770: 0054e650 96 FUNC GLOBAL DEFAULT 12 memory_region_flush_rom_device │ │ │ │ 9771: 00adf6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUN4V_RTC_READ_DSTATE │ │ │ │ 9772: 004814b0 36 FUNC GLOBAL DEFAULT 12 migrate_block_bitmap_mapping │ │ │ │ 9773: 002da3dc 204 FUNC GLOBAL DEFAULT 12 virtio_lookup_vhost_device │ │ │ │ - 9774: 00581f70 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ + 9774: 00581f60 80 FUNC GLOBAL DEFAULT 12 device_listener_unregister │ │ │ │ 9775: 003bd8c4 572 FUNC GLOBAL DEFAULT 12 usb_pcap_ctrl │ │ │ │ - 9776: 0060025c 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ + 9776: 0060024c 324 FUNC GLOBAL DEFAULT 12 nbd_client_put │ │ │ │ 9777: 00aa8d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_SEND_EVENT │ │ │ │ 9778: 00adf598 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SGLD_DSTATE │ │ │ │ 9779: 00aaa50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_UPDATE_EVENT │ │ │ │ 9780: 00ab76f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_SUBAUTH_EVENT │ │ │ │ 9781: 009e9fdc 12 OBJECT GLOBAL DEFAULT 21 ReplicationMode_lookup │ │ │ │ 9782: 00ab813c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 9783: 003b8b00 120 FUNC GLOBAL DEFAULT 12 usb_pick_speed │ │ │ │ - 9784: 005eecf0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ + 9784: 005eece0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digestv │ │ │ │ 9785: 00ade606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DATA_DSTATE │ │ │ │ - 9786: 00703934 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ + 9786: 00703924 1688 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats_members │ │ │ │ 9787: 00aa8848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_HARD_RESET_EVENT │ │ │ │ 9788: 00aaeeb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_WRITE_EVENT │ │ │ │ - 9789: 00582178 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ + 9789: 00582168 296 FUNC GLOBAL DEFAULT 12 qdev_realize │ │ │ │ 9790: 00ade9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_IRQ_LOWERED_DSTATE │ │ │ │ 9791: 00ab5ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_EVENT │ │ │ │ - 9792: 005781a8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ + 9792: 00578198 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorl_le │ │ │ │ 9793: 00ade5b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_DSTATE │ │ │ │ - 9794: 00692220 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ - 9795: 007f476c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ + 9794: 00692210 120 FUNC GLOBAL DEFAULT 12 qcow2_free_snapshots │ │ │ │ + 9795: 007f475c 44 FUNC GLOBAL DEFAULT 12 vhost_user_server_has_in_flight │ │ │ │ 9796: 00ae065e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ - 9797: 007118c8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ + 9797: 007118b8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttp_members │ │ │ │ 9798: 00aa4a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SFTP_ERROR_EVENT │ │ │ │ 9799: 002a2ee8 100 FUNC GLOBAL DEFAULT 12 ram_block_notifier_add │ │ │ │ 9800: 0027ae2c 196 FUNC GLOBAL DEFAULT 12 v9fs_co_seekdir │ │ │ │ - 9801: 006558c4 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ + 9801: 006558b4 112 FUNC GLOBAL DEFAULT 12 bdrv_disable_copy_on_read │ │ │ │ 9802: 00adeafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_WRITE_REG_DSTATE │ │ │ │ - 9803: 005ea430 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ + 9803: 005ea420 188 FUNC GLOBAL DEFAULT 12 qcrypto_block_decrypt_helper │ │ │ │ 9804: 00ade75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LIST_DSTATE │ │ │ │ 9805: 00ae0612 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 9806: 00ab08e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_SET_PHASE_EVENT │ │ │ │ 9807: 00aadabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_EVENT │ │ │ │ 9808: 00ab0eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_RESET_LD_EVENT │ │ │ │ - 9809: 005618d0 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ + 9809: 005618c0 160 FUNC GLOBAL DEFAULT 12 hmp_compare_cmd │ │ │ │ 9810: 00adeafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_SWITCH_MODE_DSTATE │ │ │ │ 9811: 00ae035c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_START_DSTATE │ │ │ │ 9812: 00aabc70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_READ_EVENT │ │ │ │ 9813: 0048eb1c 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_exact │ │ │ │ - 9814: 00565d08 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ + 9814: 00565cf8 124 FUNC GLOBAL DEFAULT 12 tb_lock_page0 │ │ │ │ 9815: 00a10008 8 OBJECT GLOBAL DEFAULT 24 cpus_queue │ │ │ │ - 9816: 00565d84 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ + 9816: 00565d74 296 FUNC GLOBAL DEFAULT 12 tb_lock_page1 │ │ │ │ 9817: 00ade4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_PURPOSE_DSTATE │ │ │ │ 9818: 0029bae0 108 FUNC GLOBAL DEFAULT 12 qmp_query_kvm │ │ │ │ 9819: 00455d98 360 FUNC GLOBAL DEFAULT 12 load_device_tree │ │ │ │ 9820: 00aded8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_SOURCE_RESET_DSTATE │ │ │ │ 9821: 0031eb68 60 FUNC GLOBAL DEFAULT 12 can_sja_hardware_reset │ │ │ │ - 9822: 0073d234 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ - 9823: 00746938 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ + 9822: 0073d224 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryFormatList │ │ │ │ + 9823: 00746928 28 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams_members │ │ │ │ 9824: 00adfd24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_DSTATE │ │ │ │ 9825: 0047748c 520 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_modes │ │ │ │ 9826: 00adeb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_DSTATE │ │ │ │ 9827: 00aa85f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_OOM_EVENT │ │ │ │ - 9828: 00717630 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ + 9828: 00717620 192 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2CompressionType │ │ │ │ 9829: 00aad01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_RX_STATE_EVENT │ │ │ │ 9830: 00adf1ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_READ_DSTATE │ │ │ │ 9831: 00265e90 852 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text_ext │ │ │ │ 9832: 00ade98a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MODE_READ_ARRAY_DSTATE │ │ │ │ - 9833: 006f6d34 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ - 9834: 00953080 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ + 9833: 006f6d24 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties_members │ │ │ │ + 9834: 00953070 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SETTLS │ │ │ │ 9835: 00adfe96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_DSTATE │ │ │ │ 9836: 00ae077e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MICE_DSTATE │ │ │ │ - 9837: 005e1218 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ - 9838: 00552f54 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ - 9839: 0062b208 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ + 9837: 005e1208 232 FUNC GLOBAL DEFAULT 12 qio_channel_write │ │ │ │ + 9838: 00552f44 696 FUNC GLOBAL DEFAULT 12 address_space_ldq_be_cached_slow │ │ │ │ + 9839: 0062b1f8 76 FUNC GLOBAL DEFAULT 12 job_user_cancel_locked │ │ │ │ 9840: 00ade8da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_FETCH_DSTATE │ │ │ │ - 9841: 006912c8 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ + 9841: 006912b8 724 FUNC GLOBAL DEFAULT 12 qcow2_detect_metadata_preallocation │ │ │ │ 9842: 00aa7214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_EVENT │ │ │ │ - 9843: 00755ebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ + 9843: 00755eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfoList │ │ │ │ 9844: 00adfdac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISCONNECT_CONTAINER_DSTATE │ │ │ │ - 9845: 0062652c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ + 9845: 0062651c 156 FUNC GLOBAL DEFAULT 12 block_job_remove_all_bdrv │ │ │ │ 9846: 00adf240 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_WRITE_DSTATE │ │ │ │ - 9847: 006fd1b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ - 9848: 0073c560 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ + 9847: 006fd1a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NFSServer │ │ │ │ + 9848: 0073c550 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_correctable_error │ │ │ │ 9849: 002269a8 2216 FUNC GLOBAL DEFAULT 12 roundAndPackFloatx80 │ │ │ │ - 9850: 007e44d0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ - 9851: 0077de04 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ + 9850: 007e44c0 36 FUNC GLOBAL DEFAULT 12 thread_pool_submit_immediate │ │ │ │ + 9851: 0077ddf4 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_watchdog_set_action │ │ │ │ 9852: 00480a58 36 FUNC GLOBAL DEFAULT 12 migrate_xbzrle │ │ │ │ - 9853: 00702c80 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ + 9853: 00702c70 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo │ │ │ │ 9854: 00220064 244 FUNC GLOBAL DEFAULT 12 uint16_to_float16 │ │ │ │ 9855: 002de7ac 568 FUNC GLOBAL DEFAULT 12 i2c_end_transfer │ │ │ │ - 9856: 00951f20 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ - 9857: 0058bf04 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ + 9856: 00951f10 19 OBJECT GLOBAL DEFAULT 14 pnp_data │ │ │ │ + 9857: 0058bef4 376 FUNC GLOBAL DEFAULT 12 object_property_get_uint │ │ │ │ 9858: 00aa6328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_HWPT_EVENT │ │ │ │ 9859: 00493d80 116 FUNC GLOBAL DEFAULT 12 migration_tls_client_create │ │ │ │ 9860: 00ab15ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_TIMEOUT_EVENT │ │ │ │ - 9861: 005d9b98 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ - 9862: 0076c7d4 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ + 9861: 005d9b88 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_local_address │ │ │ │ + 9862: 0076c7c4 492 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions_members │ │ │ │ 9863: 00ab9af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 9864: 00ade42c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_builtin_types_c │ │ │ │ - 9865: 006fd214 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ - 9866: 00741f7c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ + 9865: 006fd204 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNfs │ │ │ │ + 9866: 00741f6c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_cancel_arg_members │ │ │ │ 9867: 00aaab3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_MSI_EVENT │ │ │ │ 9868: 00ab9c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_EVENT │ │ │ │ - 9869: 00619e00 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ + 9869: 00619df0 8 FUNC GLOBAL DEFAULT 12 bdrv_get_flags │ │ │ │ 9870: 00aba454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_COMPLETE_EVENT │ │ │ │ 9871: 00ade451 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_introspect_c │ │ │ │ 9872: 004a4e84 16 FUNC GLOBAL DEFAULT 12 hmp_info_help │ │ │ │ 9873: 0047d2f8 300 FUNC GLOBAL DEFAULT 12 multifd_recv │ │ │ │ - 9874: 006f6bf8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ - 9875: 007d07f8 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ - 9876: 00707cbc 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ + 9874: 006f6be8 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties │ │ │ │ + 9875: 007d07e8 328 FUNC GLOBAL DEFAULT 12 qemu_opts_validate │ │ │ │ + 9876: 00707cac 112 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph_members │ │ │ │ 9877: 00ab2244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_UNREALIZE_EVENT │ │ │ │ 9878: 00aad4ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_CHECK_EVENT │ │ │ │ 9879: 00ab81ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 9880: 0029bbb8 144 FUNC GLOBAL DEFAULT 12 qmp_system_wakeup │ │ │ │ 9881: 00adf86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_DRQ_DSTATE │ │ │ │ 9882: 00aaf814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_WRITE_EVENT │ │ │ │ - 9883: 007ef98c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ + 9883: 007ef97c 264 FUNC GLOBAL DEFAULT 12 qemu_iovec_discard_back │ │ │ │ 9884: 009ee720 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_zero_page_detection │ │ │ │ 9885: 0025b950 140 FUNC GLOBAL DEFAULT 12 vnc_tight_clear │ │ │ │ 9886: 0026332c 76 FUNC GLOBAL DEFAULT 12 vnc_zrle_send_framebuffer_update │ │ │ │ 9887: 00adebe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JAZZ_LED_WRITE_DSTATE │ │ │ │ - 9888: 00624118 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ - 9889: 007cf07c 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ + 9888: 00624108 200 FUNC GLOBAL DEFAULT 12 bdrv_cow_child │ │ │ │ + 9889: 007cf06c 36 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_init │ │ │ │ 9890: 00adf828 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_DISSEL_DSTATE │ │ │ │ 9891: 0022f7e0 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_opt_parse │ │ │ │ - 9892: 00741d90 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ + 9892: 00741d80 192 FUNC GLOBAL DEFAULT 12 visit_type_JobVerb │ │ │ │ 9893: 00ab94c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 9894: 00aa8af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_READ_EVENT │ │ │ │ 9895: 0046891c 728 FUNC GLOBAL DEFAULT 12 cpr_state_load │ │ │ │ 9896: 00adfb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_TIMER_DSTATE │ │ │ │ - 9897: 007dfef0 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ + 9897: 007dfee0 64 FUNC GLOBAL DEFAULT 12 qemu_get_current_aio_context │ │ │ │ 9898: 00ab2534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_ATTACH_KERNEL_EVENT │ │ │ │ - 9899: 007c6304 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ - 9900: 0057219c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ + 9899: 007c62f4 28 FUNC GLOBAL DEFAULT 12 module_init_info │ │ │ │ + 9900: 0057218c 160 FUNC GLOBAL DEFAULT 12 cpu_stw_le_mmuidx_ra │ │ │ │ 9901: 004aaf38 124 FUNC GLOBAL DEFAULT 12 eth_setup_vlan_headers │ │ │ │ 9902: 00a16de4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_be │ │ │ │ 9903: 00adfd68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_DSTATE │ │ │ │ 9904: 00ab74e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_PARSE_EVENT │ │ │ │ - 9905: 00572c10 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ - 9906: 0054b250 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ + 9905: 00572c00 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data │ │ │ │ + 9906: 0054b240 408 FUNC GLOBAL DEFAULT 12 cpu_address_space_init │ │ │ │ 9907: 00227fd4 188 FUNC GLOBAL DEFAULT 12 helper_gvec_add64 │ │ │ │ 9908: 00aa5cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_EVENT │ │ │ │ 9909: 00adef7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLIIO_READ_DSTATE │ │ │ │ 9910: 00ab6484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_EVENT │ │ │ │ 9911: 00ade457 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_common_c │ │ │ │ 9912: 00ae02f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_DSTATE │ │ │ │ 9913: 00216bcc 416 FUNC GLOBAL DEFAULT 12 float32_round_to_int │ │ │ │ 9914: 00aa89f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_EVENT │ │ │ │ 9915: 00ae0caa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_REGION_INFO_DSTATE │ │ │ │ 9916: 00adf178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_DSTATE │ │ │ │ 9917: 00adf4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_READ_DSTATE │ │ │ │ - 9918: 00769c14 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ - 9919: 00619168 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ - 9920: 0072c0bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ + 9918: 00769c04 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevVhostVDPAOptions │ │ │ │ + 9919: 00619158 8 FUNC GLOBAL DEFAULT 12 bdrv_is_sg │ │ │ │ + 9920: 0072c0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdio │ │ │ │ 9921: 00ae04f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_DSTATE │ │ │ │ 9922: 009ea940 12 OBJECT GLOBAL DEFAULT 21 HmatLBDataType_lookup │ │ │ │ - 9923: 007b5080 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ - 9924: 006530b4 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ + 9923: 007b5070 100 FUNC GLOBAL DEFAULT 12 qlist_append_bool │ │ │ │ + 9924: 006530a4 180 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_set_inconsistent │ │ │ │ 9925: 003f9ce4 512 FUNC GLOBAL DEFAULT 12 vfio_save_device_config_state │ │ │ │ 9926: 00adeaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_DSTATE │ │ │ │ 9927: 00acdcd9 1 OBJECT GLOBAL DEFAULT 25 mttcg_enabled │ │ │ │ 9928: 00a1730c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_be │ │ │ │ 9929: 002208a8 284 FUNC GLOBAL DEFAULT 12 uint16_to_float32 │ │ │ │ 9930: 00ae0964 4 OBJECT GLOBAL DEFAULT 25 error_fatal │ │ │ │ - 9931: 0068c928 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ + 9931: 0068c918 648 FUNC GLOBAL DEFAULT 12 qcow2_inc_refcounts_imrt │ │ │ │ 9932: 0031bb14 208 FUNC GLOBAL DEFAULT 12 vhost_net_get_features │ │ │ │ 9933: 003fa6fc 32 FUNC GLOBAL DEFAULT 12 vfio_reset_bytes_transferred │ │ │ │ - 9934: 005712ec 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ - 9935: 0079d1c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ - 9936: 0054bd50 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ - 9937: 0062b150 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ + 9934: 005712dc 144 FUNC GLOBAL DEFAULT 12 cpu_ldb_mmu │ │ │ │ + 9935: 0079d1b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_INITIALIZED_arg_members │ │ │ │ + 9936: 0054bd40 1268 FUNC GLOBAL DEFAULT 12 flatview_add_to_dispatch │ │ │ │ + 9937: 0062b140 184 FUNC GLOBAL DEFAULT 12 job_cancel_locked │ │ │ │ 9938: 00ade8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_FIFO_GET_DSTATE │ │ │ │ 9939: 00aa9fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_RESET_EVENT │ │ │ │ 9940: 00aad07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ERROR_EVENT │ │ │ │ 9941: 00adfe08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_DSTATE │ │ │ │ - 9942: 00589830 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ - 9943: 005214c8 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ - 9944: 00554524 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ + 9942: 00589820 12 FUNC GLOBAL DEFAULT 12 object_child_foreach_recursive │ │ │ │ + 9943: 005214bc 172 FUNC GLOBAL DEFAULT 12 virtio_config_writeb │ │ │ │ + 9944: 00554514 100 FUNC GLOBAL DEFAULT 12 address_space_stq_le_cached_slow │ │ │ │ 9945: 0035c2fc 548 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init_vf_bar │ │ │ │ 9946: 009ea640 12 OBJECT GLOBAL DEFAULT 21 QCryptoBlockFormat_lookup │ │ │ │ 9947: 00adef82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SLI_READ_DSTATE │ │ │ │ - 9948: 005b0738 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ - 9949: 0058e48c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ + 9948: 005b0728 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i32 │ │ │ │ + 9949: 0058e47c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint16_ptr │ │ │ │ 9950: 00aa4d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_EVENT │ │ │ │ 9951: 002f7298 8 FUNC GLOBAL DEFAULT 12 memory_devices_memslot_auto_decision_active │ │ │ │ 9952: 00adfe14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_VENDOR_ID_DSTATE │ │ │ │ 9953: 00adf85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_HANDLE_SATN_STOP_DSTATE │ │ │ │ 9954: 00aacd3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_REG_READ_EVENT │ │ │ │ - 9955: 005216b8 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ - 9956: 00553c7c 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ + 9955: 005216ac 328 FUNC GLOBAL DEFAULT 12 virtio_config_writel │ │ │ │ + 9956: 00553c6c 796 FUNC GLOBAL DEFAULT 12 address_space_stl_notdirty_cached_slow │ │ │ │ 9957: 00aa86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_REST_EVENT │ │ │ │ 9958: 00ab9b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 9959: 00ab833c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_CANCEL_EVENT │ │ │ │ 9960: 00ae00be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_DSTATE │ │ │ │ 9961: 00ae0350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_LIST_DSTATE │ │ │ │ 9962: 00adeace 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_WRITE_DSTATE │ │ │ │ 9963: 00ae0120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RATE_LIMIT_PRE_DSTATE │ │ │ │ 9964: 004815d0 40 FUNC GLOBAL DEFAULT 12 migrate_downtime_limit │ │ │ │ - 9965: 00521574 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ + 9965: 00521568 324 FUNC GLOBAL DEFAULT 12 virtio_config_writew │ │ │ │ 9966: 00449bfc 24 FUNC GLOBAL DEFAULT 12 qemu_reset_requested_get │ │ │ │ 9967: 0023fe2c 736 FUNC GLOBAL DEFAULT 12 hmp_info_spice │ │ │ │ - 9968: 0056cd64 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ + 9968: 0056cd54 280 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx_all_cpus_synced │ │ │ │ 9969: 00ab9b34 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_trace_trace_events_trace_events │ │ │ │ - 9970: 00575080 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ + 9970: 00575070 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchw_le_mmu │ │ │ │ 9971: 003666ac 44 FUNC GLOBAL DEFAULT 12 gpex_set_irq_num │ │ │ │ - 9972: 007e43a0 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ + 9972: 007e4390 136 FUNC GLOBAL DEFAULT 12 thread_pool_wait │ │ │ │ 9973: 00aa8988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_EVENT │ │ │ │ 9974: 00adfca6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_PORT_READ_DSTATE │ │ │ │ 9975: 00ae0d04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_ENABLE_WATCH_DSTATE │ │ │ │ 9976: 00aaef38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_EVENT │ │ │ │ - 9977: 00541128 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ - 9978: 007cf35c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ - 9979: 006e12e0 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ + 9977: 0054111c 220 FUNC GLOBAL DEFAULT 12 memory_region_is_logging │ │ │ │ + 9978: 007cf34c 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_size_del │ │ │ │ + 9979: 006e12d0 124 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_wait_connected │ │ │ │ 9980: 00adfd66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_DSTATE │ │ │ │ 9981: 004d5ae4 392 FUNC GLOBAL DEFAULT 12 icount_prepare_for_run │ │ │ │ 9982: 00ab8d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMPDTB_EVENT │ │ │ │ - 9983: 00765c84 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ + 9983: 00765c74 112 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo_members │ │ │ │ 9984: 00ab02a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_START_EVENT │ │ │ │ - 9985: 007f3648 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ + 9985: 007f3638 1088 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_add_watch │ │ │ │ 9986: 00adec68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXECUTE_NCQ_COMMAND_READ_DSTATE │ │ │ │ 9987: 00ade7c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OSS_VERSION_DSTATE │ │ │ │ 9988: 00aa76f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_READ_EVENT │ │ │ │ 9989: 009ea464 12 OBJECT GLOBAL DEFAULT 21 DataFormat_lookup │ │ │ │ 9990: 0044ab64 372 FUNC GLOBAL DEFAULT 12 qemu_init_subsystems │ │ │ │ 9991: 00ab2924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_CONFIG_EVENT │ │ │ │ 9992: 00ad5d54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_machine_target_c │ │ │ │ 9993: 00adfc50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_ACK_DSTATE │ │ │ │ - 9994: 00749b04 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ + 9994: 00749af4 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_CpuInfoFast_base_members │ │ │ │ 9995: 00ab2db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_EVALUATE_EVENT │ │ │ │ 9996: 00ae01d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_SAVE_TOP_DSTATE │ │ │ │ 9997: 00ab9a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_ACTION_EVENT │ │ │ │ - 9998: 0072fb08 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ + 9998: 0072faf8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommonWrapper_members │ │ │ │ 9999: 00adf660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_DSTATE │ │ │ │ 10000: 00aaf1e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_EVENT │ │ │ │ 10001: 00ab83cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_MERGE_EVENT │ │ │ │ - 10002: 007e9258 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ + 10002: 007e9248 384 FUNC GLOBAL DEFAULT 12 aio_wait_bh_oneshot │ │ │ │ 10003: 00aa9e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_EVENT │ │ │ │ - 10004: 0073d290 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ - 10005: 00729988 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ + 10004: 0073d280 92 FUNC GLOBAL DEFAULT 12 qapi_free_DumpGuestMemoryCapability │ │ │ │ + 10005: 00729978 284 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_export_del_arg_members │ │ │ │ 10006: 00a1a5e0 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_RR_lookup │ │ │ │ 10007: 00ae0c56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_acpi_c │ │ │ │ - 10008: 007996d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ + 10008: 007996c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_IntWrapper │ │ │ │ 10009: 00aa7818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_SERIAL_READ_EVENT │ │ │ │ 10010: 00235af4 16 FUNC GLOBAL DEFAULT 12 qemu_free_displaysurface │ │ │ │ 10011: 0022b6a0 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr32v │ │ │ │ 10012: 004b3064 428 FUNC GLOBAL DEFAULT 12 qemu_create_nic_bus_devices │ │ │ │ 10013: 00aaa0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_READ_EVENT │ │ │ │ 10014: 00aa7004 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_READ_EVENT │ │ │ │ 10015: 00ae033c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_REL_DSTATE │ │ │ │ 10016: 00aa74d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDCTRL_TC_PULSE_EVENT │ │ │ │ 10017: 0043cb78 324 FUNC GLOBAL DEFAULT 12 vm_prepare_start │ │ │ │ - 10018: 005664d4 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ - 10019: 0058ac9c 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ + 10018: 005664c4 92 FUNC GLOBAL DEFAULT 12 tb_invalidate_phys_range_fast │ │ │ │ + 10019: 0058ac8c 164 FUNC GLOBAL DEFAULT 12 object_class_property_find_err │ │ │ │ 10020: 00ae040c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_END_DSTATE │ │ │ │ 10021: 00aad3ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_OP_EVENT │ │ │ │ 10022: 00aa6950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_EVENT │ │ │ │ 10023: 00ae0c94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOOKUP_OBJECT_TYPE_DSTATE │ │ │ │ 10024: 0037b408 128 FUNC GLOBAL DEFAULT 12 esp_hard_reset │ │ │ │ 10025: 00adf222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_TRANSMIT_DSTATE │ │ │ │ 10026: 00aa6540 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_GET_TPM_ESTABLISHED_FLAG_EVENT │ │ │ │ 10027: 0021c3d0 284 FUNC GLOBAL DEFAULT 12 float128_to_uint32 │ │ │ │ - 10028: 0057535c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ + 10028: 0057534c 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminw_le_mmu │ │ │ │ 10029: 00aa73e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_DONE_EVENT │ │ │ │ - 10030: 007fa408 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ + 10030: 007fa3f8 112 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtent_members │ │ │ │ 10031: 00ab2284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_IN_EVENT │ │ │ │ 10032: 00ade79c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_SUCCESS_DSTATE │ │ │ │ - 10033: 009173e8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ + 10033: 009173d8 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode │ │ │ │ 10034: 00aa9f4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_WRITE_EVENT │ │ │ │ 10035: 00221020 284 FUNC GLOBAL DEFAULT 12 uint16_to_float64 │ │ │ │ - 10036: 005c9b60 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ + 10036: 005c9b50 124 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andcs │ │ │ │ 10037: 00aa4258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_RESUME_EVENT │ │ │ │ 10038: 00aa6810 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRCREATE_EVENT │ │ │ │ 10039: 00aafa40 1352 OBJECT GLOBAL DEFAULT 24 hw_scsi_trace_events │ │ │ │ - 10040: 005865e4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ + 10040: 005865d4 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_in │ │ │ │ 10041: 00adf438 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_MAC_INDICATE_DSTATE │ │ │ │ - 10042: 007db974 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ + 10042: 007db964 912 FUNC GLOBAL DEFAULT 12 interval_tree_insert │ │ │ │ 10043: 00aaf488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_REFTAG_CRC64_EVENT │ │ │ │ 10044: 00adfafa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_NAK_DSTATE │ │ │ │ 10045: 00226294 152 FUNC GLOBAL DEFAULT 12 float64_default_nan │ │ │ │ 10046: 009eb254 12 OBJECT GLOBAL DEFAULT 21 HotKeyMod_lookup │ │ │ │ 10047: 00aae1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_EVENT │ │ │ │ 10048: 00ae0268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_DROP_PACKET_DSTATE │ │ │ │ 10049: 00ab3674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_BP_BE_EVENT │ │ │ │ - 10050: 00937794 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ + 10050: 00937784 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_1_len │ │ │ │ 10051: 00ae045c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 10052: 00362488 760 FUNC GLOBAL DEFAULT 12 pcie_add_capability │ │ │ │ - 10053: 005b748c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ - 10054: 00780710 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ + 10053: 005b747c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i128 │ │ │ │ + 10054: 00780700 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsVCPUFilter │ │ │ │ 10055: 00adfe10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_VENDOR_ID_DSTATE │ │ │ │ - 10056: 0093778c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ - 10057: 0077553c 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ - 10058: 005b5414 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ + 10056: 0093777c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_2_len │ │ │ │ + 10057: 0077552c 372 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties │ │ │ │ + 10058: 005b5404 376 FUNC GLOBAL DEFAULT 12 tcg_gen_ctzi_i64 │ │ │ │ 10059: 00aae20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_EVENT │ │ │ │ 10060: 004aafb4 252 FUNC GLOBAL DEFAULT 12 eth_get_gso_type │ │ │ │ 10061: 00456484 220 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop │ │ │ │ 10062: 00421118 704 FUNC GLOBAL DEFAULT 12 hmp_virtio_queue_status │ │ │ │ 10063: 00ade754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_DSTATE │ │ │ │ - 10064: 0064537c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ + 10064: 0064536c 16 FUNC GLOBAL DEFAULT 12 blk_set_allow_aio_context_change │ │ │ │ 10065: 00adfef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_POP_DSTATE │ │ │ │ 10066: 00ab24e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLAIM_INTERFACE_EVENT │ │ │ │ 10067: 00adf8a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_DSTATE │ │ │ │ 10068: 00aacc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_DEBUG_DESC_DATA_EVENT │ │ │ │ 10069: 004b1f00 44 FUNC GLOBAL DEFAULT 12 qemu_get_nic_opaque │ │ │ │ 10070: 00ad5d4c 1 OBJECT GLOBAL DEFAULT 25 kvm_kernel_irqchip │ │ │ │ - 10071: 0070e74c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ + 10071: 0070e73c 360 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions_members │ │ │ │ 10072: 00295b40 84 FUNC GLOBAL DEFAULT 12 load_uimage_as │ │ │ │ 10073: 00aba828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_ALLOC_EVENT │ │ │ │ 10074: 00adfce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_DETACH_DSTATE │ │ │ │ 10075: 00adfb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_ACTION_DSTATE │ │ │ │ - 10076: 005ee218 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ - 10077: 00543210 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ - 10078: 007ab1a8 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ + 10076: 005ee208 128 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_end │ │ │ │ + 10077: 00543204 148 FUNC GLOBAL DEFAULT 12 memory_region_add_coalescing │ │ │ │ + 10078: 007ab198 440 FUNC GLOBAL DEFAULT 12 visit_policy_reject │ │ │ │ 10079: 00ab4f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_COMMIT_EVENT │ │ │ │ 10080: 00aaa57c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_CTLR_WRITE_EVENT │ │ │ │ - 10081: 00624ab0 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ - 10082: 00747c0c 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ + 10081: 00624aa0 184 FUNC GLOBAL DEFAULT 12 bdrv_chain_contains │ │ │ │ + 10082: 00747bfc 328 FUNC GLOBAL DEFAULT 12 visit_type_CXLFMWProperties │ │ │ │ 10083: 00adf6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I32_DSTATE │ │ │ │ 10084: 00adf0ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_WRITE_DSTATE │ │ │ │ 10085: 00aa8558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_EVENT │ │ │ │ - 10086: 0064edec 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ + 10086: 0064eddc 192 FUNC GLOBAL DEFAULT 12 bdrv_cor_filter_drop │ │ │ │ 10087: 00adf596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_NUM_SGLD_DSTATE │ │ │ │ 10088: 00ade8f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_ADDRESS_WR_DSTATE │ │ │ │ 10089: 00ab3cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_CREATE_WINDOW_EVENT │ │ │ │ 10090: 00adecb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_SYNC_DSTATE │ │ │ │ - 10091: 00708a28 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ + 10091: 00708a18 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStrList │ │ │ │ 10092: 00236a84 176 FUNC GLOBAL DEFAULT 12 dpy_text_update │ │ │ │ - 10093: 006525c8 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ + 10093: 006525b8 400 FUNC GLOBAL DEFAULT 12 bdrv_query_dirty_bitmaps │ │ │ │ 10094: 00ade894 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_STAT_RETURN_DSTATE │ │ │ │ - 10095: 00566060 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ + 10095: 00566050 396 FUNC GLOBAL DEFAULT 12 tb_phys_invalidate │ │ │ │ 10096: 00ade610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ADD_TASK_DSTATE │ │ │ │ 10097: 00ab2cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_ENFORCED_LIMIT_EVENT │ │ │ │ - 10098: 0053667c 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ - 10099: 0066b468 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ + 10098: 00536670 16 FUNC GLOBAL DEFAULT 12 target_name │ │ │ │ + 10099: 0066b458 1148 FUNC GLOBAL DEFAULT 12 bdrv_block_device_info │ │ │ │ 10100: 00aa8268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_WRITE_EVENT │ │ │ │ 10101: 00ab9c60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_EVENT │ │ │ │ - 10102: 0070773c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ + 10102: 0070772c 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermissionList │ │ │ │ 10103: 00ab5a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_EVENT │ │ │ │ 10104: 00aae14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_TCP_EVENT │ │ │ │ 10105: 00aa72b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_UNKNOWN_EVENT │ │ │ │ - 10106: 00744d6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ - 10107: 007125d4 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ + 10106: 00744d5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_UuidInfo │ │ │ │ + 10107: 007125c4 840 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevOptions_base_members │ │ │ │ 10108: 00acd929 1 OBJECT GLOBAL DEFAULT 25 icount_align_option │ │ │ │ 10109: 00adfa08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_DSTATE │ │ │ │ 10110: 00ab6f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SYNC_DIRTY_EVENT │ │ │ │ - 10111: 00522c30 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ + 10111: 00522c24 584 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_vhost_queue_status │ │ │ │ 10112: 00ab5854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_BITS_EVENT │ │ │ │ 10113: 00adf0ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_READ_DSTATE │ │ │ │ 10114: 0031e428 32 FUNC GLOBAL DEFAULT 12 can_sja_can_receive │ │ │ │ - 10115: 00722b94 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ - 10116: 00705f14 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ + 10115: 00722b84 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_set_speed │ │ │ │ + 10116: 00705f04 332 FUNC GLOBAL DEFAULT 12 visit_type_BackupPerf_members │ │ │ │ 10117: 00adf722 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_VERIFY_DSTATE │ │ │ │ 10118: 00a1a48c 96 OBJECT GLOBAL DEFAULT 24 hw_compat_9_0 │ │ │ │ 10119: 00a1a4ec 16 OBJECT GLOBAL DEFAULT 24 hw_compat_9_1 │ │ │ │ 10120: 00a1a4fc 128 OBJECT GLOBAL DEFAULT 24 hw_compat_9_2 │ │ │ │ 10121: 004d5a54 144 FUNC GLOBAL DEFAULT 12 icount_percpu_budget │ │ │ │ - 10122: 005e3f58 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ + 10122: 005e3f48 8 FUNC GLOBAL DEFAULT 12 qio_net_listener_is_connected │ │ │ │ 10123: 00aac0f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR0_EVENT │ │ │ │ 10124: 00adee7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_WRITE_DSTATE │ │ │ │ 10125: 00ab5f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_EVENT │ │ │ │ 10126: 00ab6244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_POST_EVENT │ │ │ │ 10127: 00aad2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_READ_EVENT │ │ │ │ 10128: 00aaf608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_PRP_EVENT │ │ │ │ 10129: 00a17d5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_be │ │ │ │ - 10130: 007f9310 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ - 10131: 006fb7d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ - 10132: 0051a87c 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ - 10133: 007a54bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ - 10134: 0070a078 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ + 10130: 007f9300 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_grab │ │ │ │ + 10131: 006fb7c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStats │ │ │ │ + 10132: 0051a870 24 FUNC GLOBAL DEFAULT 12 virtio_queue_get_max_num │ │ │ │ + 10133: 007a54ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_display_options │ │ │ │ + 10134: 0070a068 2640 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties_members │ │ │ │ 10135: 00adf726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_DSTATE │ │ │ │ - 10136: 006455b4 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ + 10136: 006455a4 36 FUNC GLOBAL DEFAULT 12 blk_dec_in_flight │ │ │ │ 10137: 00ade8e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_ADJUST_DSTATE │ │ │ │ - 10138: 0070c2bc 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ - 10139: 006bcdd4 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ - 10140: 007407a4 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ + 10138: 0070c2ac 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe │ │ │ │ + 10139: 006bcdc4 440 FUNC GLOBAL DEFAULT 12 qed_find_l2_cache_entry │ │ │ │ + 10140: 00740794 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariantList │ │ │ │ 10141: 00aa9fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_OS_REPORTING_LINE_EVENT │ │ │ │ - 10142: 007e1cd0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ + 10142: 007e1cc0 16 FUNC GLOBAL DEFAULT 12 qemu_co_queue_empty │ │ │ │ 10143: 0021c4ec 280 FUNC GLOBAL DEFAULT 12 float128_to_uint64 │ │ │ │ 10144: 00aa6860 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_RETURN_EVENT │ │ │ │ 10145: 00adec06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_RECV_DSTATE │ │ │ │ 10146: 00237388 148 FUNC GLOBAL DEFAULT 12 init_displaystate │ │ │ │ 10147: 0034dab4 800 FUNC GLOBAL DEFAULT 12 msi_write_config │ │ │ │ 10148: 00ae0326 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_DSTATE │ │ │ │ 10149: 009e2f8c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_tpm │ │ │ │ 10150: 0029f990 8 FUNC GLOBAL DEFAULT 12 machine_dump_guest_core │ │ │ │ 10151: 00ade640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_RETURN_DSTATE │ │ │ │ 10152: 00adffb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_COMPLETE_DSTATE │ │ │ │ 10153: 00ade4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_COMMAND_DSTATE │ │ │ │ 10154: 00aa7414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_MANUFACTURER_ID_EVENT │ │ │ │ - 10155: 007b94bc 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ + 10155: 007b94ac 136 FUNC GLOBAL DEFAULT 12 qdict_copy_default │ │ │ │ 10156: 00adfd84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_DSTATE │ │ │ │ 10157: 00ae06c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_LINK_DSTATE │ │ │ │ 10158: 00aa5d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SUCCESS_EVENT │ │ │ │ 10159: 00adeab0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LEDS_DSTATE │ │ │ │ 10160: 00adf9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_INQUIRY_CMD41_DSTATE │ │ │ │ - 10161: 00804708 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ + 10161: 008046f8 12 FUNC GLOBAL DEFAULT 12 vduse_dev_get_priv │ │ │ │ 10162: 00ab47e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_EVENT │ │ │ │ 10163: 00a12a58 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xors │ │ │ │ 10164: 00aa8528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_EVENT │ │ │ │ 10165: 00ab3384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PROCESS_LISTS_EVENT │ │ │ │ 10166: 009ea1c0 12 OBJECT GLOBAL DEFAULT 21 BlockdevDriver_lookup │ │ │ │ - 10167: 00765cf4 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ - 10168: 006e0d00 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ + 10167: 00765ce4 372 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfo │ │ │ │ + 10168: 006e0cf0 216 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_get_msgfd │ │ │ │ 10169: 00adec58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_LARGE_DSTATE │ │ │ │ - 10170: 008f5f64 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ - 10171: 005ee430 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ + 10170: 008f5f54 1050 OBJECT GLOBAL DEFAULT 14 qemu_input_map_linux_to_qcode │ │ │ │ + 10171: 005ee420 108 FUNC GLOBAL DEFAULT 12 qcrypto_hash_digest_len │ │ │ │ 10172: 00adff80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_STOP_DSTATE │ │ │ │ - 10173: 00965c44 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ - 10174: 007370b8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ + 10173: 00965c34 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_PARAM_VALUE │ │ │ │ + 10174: 007370a8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherAlgo │ │ │ │ 10175: 00adec7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_PORT_DSTATE │ │ │ │ 10176: 00aba8c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_TERMINATE_EVENT │ │ │ │ - 10177: 005d4194 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ + 10177: 005d4184 564 FUNC GLOBAL DEFAULT 12 qemu_file_put_fd │ │ │ │ 10178: 00ade688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_EVENT_DSTATE │ │ │ │ 10179: 002a87b0 72 FUNC GLOBAL DEFAULT 12 qemu_edid_dpi_to_mm │ │ │ │ - 10180: 007656f4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ + 10180: 007656e4 244 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfoList │ │ │ │ 10181: 003529a8 8 FUNC GLOBAL DEFAULT 12 pci_bus_get_slot_reserved_mask │ │ │ │ - 10182: 00567990 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ + 10182: 00567980 64 FUNC GLOBAL DEFAULT 12 translator_use_goto_tb │ │ │ │ 10183: 00ab9960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_SET_EVENT │ │ │ │ - 10184: 0073f134 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ + 10184: 0073f124 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoBuiltin │ │ │ │ 10185: 00484cd0 160 FUNC GLOBAL DEFAULT 12 postcopy_notify │ │ │ │ - 10186: 005831f8 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ + 10186: 005831e8 36 FUNC GLOBAL DEFAULT 12 phase_check │ │ │ │ 10187: 00adf49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_APROM_WRITEB_DSTATE │ │ │ │ 10188: 00adfc66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_ATTACH_DSTATE │ │ │ │ - 10189: 00770d70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ + 10189: 00770d60 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevCommonProperties │ │ │ │ 10190: 00477080 72 FUNC GLOBAL DEFAULT 12 migration_remove_notifier │ │ │ │ 10191: 00acdce0 8 OBJECT GLOBAL DEFAULT 25 max_delay │ │ │ │ 10192: 00ade68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_REGISTER_INTERFACE_DSTATE │ │ │ │ - 10193: 005cc050 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ + 10193: 005cc040 68 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_vec │ │ │ │ 10194: 00adff6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REJECT_SECTION_DSTATE │ │ │ │ 10195: 004204a4 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug_request │ │ │ │ 10196: 00adfe50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_DISABLE_DSTATE │ │ │ │ 10197: 00ae036a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_SERVER_DPY_RECREATE_DSTATE │ │ │ │ 10198: 00ab7cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_PROPAGATE_EVENT │ │ │ │ - 10199: 006265c8 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ + 10199: 006265b8 108 FUNC GLOBAL DEFAULT 12 block_job_free │ │ │ │ 10200: 00adf29c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_WRITE_DSTATE │ │ │ │ 10201: 00aa96a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_WRITE_EVENT │ │ │ │ 10202: 00adfa06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_READ_DSTATE │ │ │ │ - 10203: 0072c288 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ + 10203: 0072c278 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevRingbuf │ │ │ │ 10204: 00ab23d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_EVENT │ │ │ │ 10205: 00aba074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 10206: 006480c0 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ + 10206: 006480b0 268 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_compressed │ │ │ │ 10207: 00ab8bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_DISMISS_EVENT │ │ │ │ - 10208: 00728a48 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ - 10209: 005b738c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ + 10208: 00728a38 352 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse_members │ │ │ │ + 10209: 005b737c 256 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i128 │ │ │ │ 10210: 00ade411 1 OBJECT GLOBAL DEFAULT 25 qmp_dispatcher_co_shutdown │ │ │ │ - 10211: 007fc8a0 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ + 10211: 007fc890 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_DELETED_arg_members │ │ │ │ 10212: 00aa7024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_EVENT │ │ │ │ 10213: 00ab9bb4 44 OBJECT GLOBAL DEFAULT 24 qapi_commands_virtio_trace_events_trace_events │ │ │ │ 10214: 00aaeb68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_EVENT │ │ │ │ 10215: 00adf40a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_TS_SUPPORT_DSTATE │ │ │ │ - 10216: 007a2024 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ + 10216: 007a2014 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_spice_initialized │ │ │ │ 10217: 00adf26a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_DESTMAC_DSTATE │ │ │ │ 10218: 009e8074 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8 │ │ │ │ 10219: 00aad9bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_EVENT │ │ │ │ 10220: 00aaef28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PCI_RESET_EVENT │ │ │ │ 10221: 004b21c0 44 FUNC GLOBAL DEFAULT 12 qemu_has_ufo │ │ │ │ - 10222: 007ca694 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ + 10222: 007ca684 24 FUNC GLOBAL DEFAULT 12 fifo8_reset │ │ │ │ 10223: 002edc88 36 FUNC GLOBAL DEFAULT 12 ide_bus_set_irq │ │ │ │ - 10224: 00736690 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ + 10224: 00736680 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsBase │ │ │ │ 10225: 00ade9fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_IRQ_RAISED_DSTATE │ │ │ │ 10226: 00ab2734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_SCSI_COMPLETE_EVENT │ │ │ │ - 10227: 007647cc 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ - 10228: 005a8630 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ + 10227: 007647bc 216 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo_members │ │ │ │ + 10228: 005a8620 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i32 │ │ │ │ 10229: 00adf390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_DSTATE │ │ │ │ - 10230: 005ac118 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ + 10230: 005ac108 308 FUNC GLOBAL DEFAULT 12 tcg_remove_ops_after │ │ │ │ 10231: 00adeedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UPDATE_IRQ_DSTATE │ │ │ │ 10232: 00470090 576 FUNC GLOBAL DEFAULT 12 hmp_migrate │ │ │ │ 10233: 00305fcc 412 FUNC GLOBAL DEFAULT 12 e1000x_rx_ready │ │ │ │ - 10234: 006fc1e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ + 10234: 006fc1d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptionsMirror │ │ │ │ 10235: 00462a10 152 FUNC GLOBAL DEFAULT 12 tpm_backend_init │ │ │ │ 10236: 00ab0f98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_EVENT │ │ │ │ - 10237: 006dc62c 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ + 10237: 006dc61c 548 FUNC GLOBAL DEFAULT 12 bdrv_writev_vmstate │ │ │ │ 10238: 00ade580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_PARSE_BLOCKSTATUS_COMPLIANCE_DSTATE │ │ │ │ 10239: 00aaa8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_WRITE_EVENT │ │ │ │ 10240: 00457448 280 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_sized_cells_from_array │ │ │ │ 10241: 00adfdc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_WRITE_DSTATE │ │ │ │ 10242: 0045f114 228 FUNC GLOBAL DEFAULT 12 vhost_user_backend_dev_init │ │ │ │ 10243: 00ae0230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_DSTATE │ │ │ │ 10244: 00aab760 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARMSSE_CPUID_WRITE_EVENT │ │ │ │ 10245: 00444338 484 FUNC GLOBAL DEFAULT 12 qdev_unplug │ │ │ │ 10246: 00ade489 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_pci_c │ │ │ │ - 10247: 006d9ab4 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ + 10247: 006d9aa4 600 FUNC GLOBAL DEFAULT 12 bdrv_pread │ │ │ │ 10248: 00adfb80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_READ_DSTATE │ │ │ │ 10249: 00adf312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIMC_DSTATE │ │ │ │ 10250: 00adfbc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_UNIMPLEMENTED_DSTATE │ │ │ │ 10251: 00ab3f2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_KNOWN_SAFE_MISALIGNMENT_EVENT │ │ │ │ 10252: 00ab7cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_RESET_EVENT │ │ │ │ - 10253: 007cafbc 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ + 10253: 007cafac 124 FUNC GLOBAL DEFAULT 12 error_copy │ │ │ │ 10254: 00adfb14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_WRITE_READY_DSTATE │ │ │ │ 10255: 00a16e68 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxl_le │ │ │ │ - 10256: 007cff24 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ + 10256: 007cff14 72 FUNC GLOBAL DEFAULT 12 qemu_opts_reset │ │ │ │ 10257: 0021bde4 256 FUNC GLOBAL DEFAULT 12 float32_to_uint16 │ │ │ │ 10258: 00ab9c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_EVENT │ │ │ │ 10259: 00adfcde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_WAKEUP_DSTATE │ │ │ │ 10260: 00ae013a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SET_STATE_DSTATE │ │ │ │ 10261: 00ade475 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_trace_c │ │ │ │ 10262: 00ade6ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_DSTATE │ │ │ │ 10263: 003522d0 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_cleanup │ │ │ │ 10264: 00aaf1d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_PROCESS_AERS_EVENT │ │ │ │ 10265: 00adfc90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_INIT_TIME_DSTATE │ │ │ │ - 10266: 0076d184 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ - 10267: 007ca794 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ - 10268: 0073bd48 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ + 10266: 0076d174 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Netdev_base_members │ │ │ │ + 10267: 007ca784 228 FUNC GLOBAL DEFAULT 12 fifo8_push_all │ │ │ │ + 10268: 0073bd38 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_poison │ │ │ │ 10269: 0040a5bc 592 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_start │ │ │ │ 10270: 00ade69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_SP_DSTATE │ │ │ │ 10271: 00adefd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_CMD_DSTATE │ │ │ │ - 10272: 005b6e60 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ - 10273: 0079739c 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ + 10272: 005b6e50 76 FUNC GLOBAL DEFAULT 12 tcg_gen_extrl_i64_i32 │ │ │ │ + 10273: 0079738c 372 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeList │ │ │ │ 10274: 00ab1a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_EVENT │ │ │ │ - 10275: 005c985c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ + 10275: 005c984c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_orc │ │ │ │ 10276: 00426fa0 48 FUNC GLOBAL DEFAULT 12 AUD_init_time_stamp_in │ │ │ │ 10277: 00232638 232 FUNC GLOBAL DEFAULT 12 hmp_trace_event │ │ │ │ 10278: 00aa76d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_DROP_EVENT │ │ │ │ - 10279: 0057ae7c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ - 10280: 00739800 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ + 10279: 0057ae6c 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_remove_change_notifier │ │ │ │ + 10280: 007397f0 412 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties_members │ │ │ │ 10281: 00ade8ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CODE_DSTATE │ │ │ │ - 10282: 0051bb58 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ + 10282: 0051bb4c 8 FUNC GLOBAL DEFAULT 12 virtio_cleanup │ │ │ │ 10283: 004cfb4c 220 FUNC GLOBAL DEFAULT 12 replay_read_clock │ │ │ │ 10284: 00ab4c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_CONFIG_EVENT │ │ │ │ 10285: 00ab0b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_PPN_EVENT │ │ │ │ 10286: 00ab10a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_COMPLETE_EVENT │ │ │ │ - 10287: 005c9d3c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ + 10287: 005c9d2c 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ori │ │ │ │ 10288: 0047e554 80 FUNC GLOBAL DEFAULT 12 multifd_send_data_clear_device_state │ │ │ │ - 10289: 0063cf38 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ - 10290: 007348d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ + 10289: 0063cf28 304 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_one │ │ │ │ + 10290: 007348c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfo │ │ │ │ 10291: 00aa9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_START_DMA_EVENT │ │ │ │ 10292: 00233408 188 FUNC GLOBAL DEFAULT 12 object_del_completion │ │ │ │ - 10293: 00648520 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ + 10293: 00648510 160 FUNC GLOBAL DEFAULT 12 blk_probe_geometry │ │ │ │ 10294: 00ae04b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 10295: 00ab67f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SAVE_STATE_TOP_EVENT │ │ │ │ - 10296: 0077ea28 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ + 10296: 0077ea18 92 FUNC GLOBAL DEFAULT 12 qapi_free_SocketAddressList │ │ │ │ 10297: 00adfcfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_OFFSET_DSTATE │ │ │ │ 10298: 00a17390 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminl_le │ │ │ │ 10299: 0024c680 800 FUNC GLOBAL DEFAULT 12 vnc_disconnect_finish │ │ │ │ - 10300: 00792780 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ + 10300: 00792770 244 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass_members │ │ │ │ 10301: 00ab1aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_EVENT │ │ │ │ 10302: 00aac2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_EVENT │ │ │ │ 10303: 00ab8a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_EVENT │ │ │ │ - 10304: 005c9cbc 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ + 10304: 005c9cac 128 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ors │ │ │ │ 10305: 00477694 8 FUNC GLOBAL DEFAULT 12 migrate_add_blocker │ │ │ │ - 10306: 00718dcc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ + 10306: 00718dbc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVhdxSubformat │ │ │ │ 10307: 00aad0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_HANDLE_ANNOUNCE_EVENT │ │ │ │ 10308: 0029249c 28 FUNC GLOBAL DEFAULT 12 cpu_virtio_is_big_endian │ │ │ │ 10309: 00477300 20 FUNC GLOBAL DEFAULT 12 migration_thread_is_self │ │ │ │ 10310: 00adf3e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_SET_RCTL_DSTATE │ │ │ │ 10311: 00aad84c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 10312: 00aad9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_RDTR_FPD_RUNNING_EVENT │ │ │ │ 10313: 00aa8cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_START_EVENT │ │ │ │ 10314: 00adf7d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DSTATE │ │ │ │ 10315: 00aa6288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_SET_HANDLER_EVENT │ │ │ │ 10316: 00adf35e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MAC_SET_SW_DSTATE │ │ │ │ 10317: 00adfc3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_READW_DSTATE │ │ │ │ 10318: 0048179c 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_qatzip_level │ │ │ │ - 10319: 007710b8 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ - 10320: 007cf858 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ + 10319: 007710a8 312 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfo │ │ │ │ + 10320: 007cf848 324 FUNC GLOBAL DEFAULT 12 qemu_opt_set_number │ │ │ │ 10321: 00ae0d00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_EVENT_DSTATE │ │ │ │ - 10322: 0072c39c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ + 10322: 0072c38c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFileWrapper │ │ │ │ 10323: 00ab7868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_DISCONNECT_START_EVENT │ │ │ │ 10324: 0025b930 32 FUNC GLOBAL DEFAULT 12 vnc_tight_png_send_framebuffer_update │ │ │ │ - 10325: 005b7170 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ + 10325: 005b7160 244 FUNC GLOBAL DEFAULT 12 tcg_gen_extr32_i64 │ │ │ │ 10326: 00aab2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_INTERRUPT_INVALID_PEER_EVENT │ │ │ │ 10327: 00ae02d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_UPDATE_DSTATE │ │ │ │ 10328: 002f2ba8 188 FUNC GLOBAL DEFAULT 12 hid_init │ │ │ │ 10329: 00ab5aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_EVENT │ │ │ │ 10330: 0026d0b4 12 FUNC GLOBAL DEFAULT 12 local_opendir_nofollow │ │ │ │ 10331: 004cef5c 76 FUNC GLOBAL DEFAULT 12 replay_enable_events │ │ │ │ 10332: 00adfaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_ADDRESS_DSTATE │ │ │ │ 10333: 00ae0ca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_QUERY_FEATURES_NOSYS_DSTATE │ │ │ │ 10334: 00351800 176 FUNC GLOBAL DEFAULT 12 pci_bus_get_irq_level │ │ │ │ 10335: 00adedbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_IRQ_LEVEL_DSTATE │ │ │ │ - 10336: 005ce8e4 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ + 10336: 005ce8d4 888 FUNC GLOBAL DEFAULT 12 xbzrle_encode_buffer │ │ │ │ 10337: 00ab7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYCHANGELISTENER_REGISTER_EVENT │ │ │ │ 10338: 00ab27e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_COMPLETE_EVENT │ │ │ │ - 10339: 007faa18 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ - 10340: 0052ca30 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ - 10341: 00615ad0 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ + 10339: 007faa08 568 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_release_dynamic_capacity_arg_members │ │ │ │ + 10340: 0052ca24 120 FUNC GLOBAL DEFAULT 12 vhost_svq_set_svq_kick_fd │ │ │ │ + 10341: 00615ac0 236 FUNC GLOBAL DEFAULT 12 bdrv_register │ │ │ │ 10342: 0021bee4 244 FUNC GLOBAL DEFAULT 12 float32_to_uint32 │ │ │ │ 10343: 0047db14 608 FUNC GLOBAL DEFAULT 12 multifd_recv_setup │ │ │ │ - 10344: 005ce2a4 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ + 10344: 005ce294 236 FUNC GLOBAL DEFAULT 12 cache_fini │ │ │ │ 10345: 00ade4fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_UNEXPECTED_DSTATE │ │ │ │ - 10346: 0054c674 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ + 10346: 0054c664 12 FUNC GLOBAL DEFAULT 12 qemu_ram_is_noreserve │ │ │ │ 10347: 0027b6a8 264 FUNC GLOBAL DEFAULT 12 v9fs_co_fstat │ │ │ │ - 10348: 007e19e8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ - 10349: 006fb49c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ + 10348: 007e19d8 224 FUNC GLOBAL DEFAULT 12 qemu_co_queue_wait_impl │ │ │ │ + 10349: 006fb48c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfo │ │ │ │ 10350: 00aa9834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_DONE_EVENT │ │ │ │ 10351: 00aa6064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_UNKNOWN_EVENT │ │ │ │ 10352: 00aab6b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_WRITE_EVENT │ │ │ │ 10353: 002266dc 84 FUNC GLOBAL DEFAULT 12 float32_squash_input_denormal │ │ │ │ 10354: 00ab3bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_EVENT │ │ │ │ - 10355: 0076cc64 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ + 10355: 0076cc54 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevStreamOptions │ │ │ │ 10356: 00aaac2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DISABLE_EVENT │ │ │ │ 10357: 00aadfac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_EVENT │ │ │ │ 10358: 00aaf4c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC16_EVENT │ │ │ │ - 10359: 005a86c8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ + 10359: 005a86b8 76 FUNC GLOBAL DEFAULT 12 tcg_temp_ebb_new_i64 │ │ │ │ 10360: 00ab3c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_UPDATE_EVENT │ │ │ │ - 10361: 007c34ec 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ + 10361: 007c34dc 460 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_impl │ │ │ │ 10362: 00adfad2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_FAILURE_DSTATE │ │ │ │ 10363: 00202b58 160 FUNC GLOBAL DEFAULT 12 floatx80_default_nan │ │ │ │ 10364: 00ade4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_GET_PATH_DSTATE │ │ │ │ 10365: 00aa74a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_READ_EVENT │ │ │ │ 10366: 00adfb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_OUT_DSTATE │ │ │ │ 10367: 00aaa79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_GENERATE_SGI_EVENT │ │ │ │ - 10368: 005a9b14 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ + 10368: 005a9b04 32 FUNC GLOBAL DEFAULT 12 tcg_op_deposit_valid │ │ │ │ 10369: 00311b8c 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_packet_type │ │ │ │ 10370: 009ea300 12 OBJECT GLOBAL DEFAULT 21 MirrorCopyMode_lookup │ │ │ │ 10371: 00ae008a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_DSTATE │ │ │ │ - 10372: 007df6dc 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ + 10372: 007df6cc 8 FUNC GLOBAL DEFAULT 12 qemu_bh_schedule │ │ │ │ 10373: 00ab86e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_REMOVE_EVENT │ │ │ │ 10374: 00aabec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_READ_EVENT │ │ │ │ 10375: 00ade46c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_run_state_c │ │ │ │ 10376: 0024133c 492 FUNC GLOBAL DEFAULT 12 qmp_client_migrate_info │ │ │ │ - 10377: 00742a08 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ + 10377: 007429f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_resume │ │ │ │ 10378: 00adf456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_TCP_DSTATE │ │ │ │ 10379: 00aded54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_IRQ_HANDLER_DSTATE │ │ │ │ 10380: 00adf7de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_DSTATE │ │ │ │ - 10381: 00560194 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ - 10382: 0073ebd8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ - 10383: 007b7310 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ + 10381: 00560184 92 FUNC GLOBAL DEFAULT 12 migration_populate_vfio_info │ │ │ │ + 10382: 0073ebc8 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_request_ebpf │ │ │ │ + 10383: 007b7300 240 FUNC GLOBAL DEFAULT 12 json_writer_null │ │ │ │ 10384: 003a7fe0 528 FUNC GLOBAL DEFAULT 12 sdbus_write_data │ │ │ │ 10385: 00adfc7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORTSC_CHANGE_DSTATE │ │ │ │ - 10386: 0073f300 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ - 10387: 00501c98 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ - 10388: 006fed2c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ - 10389: 0058c428 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ + 10386: 0073f2f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMemberList │ │ │ │ + 10387: 00501c8c 60 FUNC GLOBAL DEFAULT 12 vfio_viommu_preset │ │ │ │ + 10388: 006fed1c 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk │ │ │ │ + 10389: 0058c418 76 FUNC GLOBAL DEFAULT 12 object_get_internal_root │ │ │ │ 10390: 00aa8ab8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_SCRATCH_READ_EVENT │ │ │ │ 10391: 00429634 44 FUNC GLOBAL DEFAULT 12 audio_rate_add_bytes │ │ │ │ 10392: 00aaa55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_HPPIR_READ_EVENT │ │ │ │ - 10393: 007cd0d8 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ - 10394: 00644f88 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ - 10395: 005b12bc 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ + 10393: 007cd0c8 180 FUNC GLOBAL DEFAULT 12 qemu_find_opts │ │ │ │ + 10394: 00644f78 28 FUNC GLOBAL DEFAULT 12 blk_dev_has_tray │ │ │ │ + 10395: 005b12ac 592 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i32 │ │ │ │ 10396: 00adf39c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_VEC_DSTATE │ │ │ │ 10397: 00ade9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_WRITE_DSTATE │ │ │ │ 10398: 00adfadc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_ADD_CHILD_DSTATE │ │ │ │ - 10399: 007e5be0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ + 10399: 007e5bd0 152 FUNC GLOBAL DEFAULT 12 qemu_clock_run_all_timers │ │ │ │ 10400: 00994b30 52 OBJECT GLOBAL DEFAULT 21 vmstate_muldiv │ │ │ │ 10401: 00ab13e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_LBA_EVENT │ │ │ │ - 10402: 005b0504 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ + 10402: 005b04f4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i32 │ │ │ │ 10403: 00397618 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_endianness │ │ │ │ 10404: 00ab6264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_AFTER_COMPLETE_EVENT │ │ │ │ 10405: 00ade75a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_REQUEST_DSTATE │ │ │ │ 10406: 00ab05d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_COMMAND_EVENT │ │ │ │ - 10407: 0050a030 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ + 10407: 0050a024 168 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_exit │ │ │ │ 10408: 00adf548 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ENTRY_SIZE_DSTATE │ │ │ │ 10409: 00aa5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_EVENT │ │ │ │ 10410: 00aadb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_POSTPONED_BY_XITR_EVENT │ │ │ │ - 10411: 0072f9a4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ + 10411: 0072f994 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdpWrapper_members │ │ │ │ 10412: 002219a8 8 FUNC GLOBAL DEFAULT 12 bfloat16_max │ │ │ │ - 10413: 005a713c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ - 10414: 0077a508 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ - 10415: 007106b4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ - 10416: 0073685c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ + 10413: 005a712c 2176 FUNC GLOBAL DEFAULT 12 tcg_init │ │ │ │ + 10414: 0077a4f8 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_seek │ │ │ │ + 10415: 007106a4 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptions │ │ │ │ + 10416: 0073684c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockCreateOptions │ │ │ │ 10417: 00adf410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_DSTATE │ │ │ │ - 10418: 00784450 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ - 10419: 00558b94 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ + 10418: 00784440 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionActionList │ │ │ │ + 10419: 00558b84 548 FUNC GLOBAL DEFAULT 12 ram_write_tracking_compatible │ │ │ │ 10420: 00ab2eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_WRITE_EVENT │ │ │ │ 10421: 00adf0fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_READ_DSTATE │ │ │ │ 10422: 00ade6f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_COMPLETE_DSTATE │ │ │ │ - 10423: 0070f81c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ + 10423: 0070f80c 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase_members │ │ │ │ 10424: 00aacd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_RESET_EVENT │ │ │ │ 10425: 00ab27b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_RESET_EVENT │ │ │ │ 10426: 00ae0662 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 10427: 00aaabac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_READL_UNKNOWN_EVENT │ │ │ │ 10428: 00361560 200 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_get │ │ │ │ - 10429: 00588a64 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ + 10429: 00588a54 412 FUNC GLOBAL DEFAULT 12 object_unparent │ │ │ │ 10430: 00adff34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_DSTATE │ │ │ │ - 10431: 00543164 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ + 10431: 00543158 172 FUNC GLOBAL DEFAULT 12 memory_region_set_coalescing │ │ │ │ 10432: 0027d3fc 308 FUNC GLOBAL DEFAULT 12 v9fs_co_lgetxattr │ │ │ │ - 10433: 00550848 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ + 10433: 00550838 40 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_unmap │ │ │ │ 10434: 00284cd8 116 FUNC GLOBAL DEFAULT 12 hda_codec_response │ │ │ │ 10435: 00adf1fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RESET_DSTATE │ │ │ │ 10436: 00aa82a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_WRITE_EVENT │ │ │ │ 10437: 00ade66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLK_CO_PWRITEV_DSTATE │ │ │ │ 10438: 00adfb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_HOLD_DSTATE │ │ │ │ - 10439: 0055df84 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ + 10439: 0055df74 1128 FUNC GLOBAL DEFAULT 12 ram_load_postcopy │ │ │ │ 10440: 00a18e60 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i32 │ │ │ │ 10441: 0029269c 184 FUNC GLOBAL DEFAULT 12 cpu_vmstate_unregister │ │ │ │ 10442: 00ab4974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_STATUS_EVENT │ │ │ │ 10443: 00adebb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_UNREF_DSTATE │ │ │ │ 10444: 0021bfd8 240 FUNC GLOBAL DEFAULT 12 float32_to_uint64 │ │ │ │ 10445: 00223a14 924 FUNC GLOBAL DEFAULT 12 float16_sqrt │ │ │ │ - 10446: 006f4dd4 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ - 10447: 00772254 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ + 10446: 006f4dc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_intList │ │ │ │ + 10447: 00772244 256 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties_members │ │ │ │ 10448: 00ab9374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_EVENT │ │ │ │ 10449: 00aad42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RINGFULL_EVENT │ │ │ │ 10450: 00adf006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_READ_DSTATE │ │ │ │ - 10451: 007f8868 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ - 10452: 006e135c 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ + 10451: 007f8858 220 FUNC GLOBAL DEFAULT 12 trace_list_events │ │ │ │ + 10452: 006e134c 192 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_echo │ │ │ │ 10453: 00ae0410 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_DSTATE │ │ │ │ - 10454: 007168a0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ + 10454: 00716890 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster_members │ │ │ │ 10455: 0047f218 720 FUNC GLOBAL DEFAULT 12 multifd_ram_fill_packet │ │ │ │ - 10456: 0067e0ac 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ + 10456: 0067e09c 548 FUNC GLOBAL DEFAULT 12 qcow2_co_remove_persistent_dirty_bitmap │ │ │ │ 10457: 00217c6c 268 FUNC GLOBAL DEFAULT 12 float64_to_int32_scalbn │ │ │ │ 10458: 00aae51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_UPDATE_LINK_EVENT │ │ │ │ 10459: 00ab5864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SEND_BITMAP_HEADER_ENTER_EVENT │ │ │ │ - 10460: 007cbdd8 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ + 10460: 007cbdc8 52 FUNC GLOBAL DEFAULT 12 loc_push_none │ │ │ │ 10461: 00adf69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I64_DSTATE │ │ │ │ - 10462: 007b334c 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ - 10463: 00774850 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ + 10462: 007b333c 84 FUNC GLOBAL DEFAULT 12 qnum_from_int │ │ │ │ + 10463: 00774840 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties_members │ │ │ │ 10464: 00adfe5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSI_INTERRUPT_DSTATE │ │ │ │ 10465: 00ae03ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UNGRAB_DSTATE │ │ │ │ 10466: 00adf0de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_READ_DSTATE │ │ │ │ 10467: 00416604 136 FUNC GLOBAL DEFAULT 12 vhost_dev_get_inflight │ │ │ │ - 10468: 005e0ca4 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ - 10469: 007aabe0 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ - 10470: 006fcd68 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ - 10471: 0057ae24 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ - 10472: 00619dd0 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ - 10473: 0057a5c4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ + 10468: 005e0c94 36 FUNC GLOBAL DEFAULT 12 qio_channel_has_feature │ │ │ │ + 10469: 007aabd0 688 FUNC GLOBAL DEFAULT 12 visit_start_alternate │ │ │ │ + 10470: 006fcd58 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSBase │ │ │ │ + 10471: 0057ae14 4 FUNC GLOBAL DEFAULT 12 kvm_cpu_synchronize_state │ │ │ │ + 10472: 00619dc0 48 FUNC GLOBAL DEFAULT 12 bdrv_get_device_or_node_name │ │ │ │ + 10473: 0057a5b4 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_be_mmu │ │ │ │ 10474: 00aa7264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ - 10475: 00543064 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ - 10476: 005b75c8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ - 10477: 007776cc 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ + 10475: 00543058 56 FUNC GLOBAL DEFAULT 12 memory_region_from_host │ │ │ │ + 10476: 005b75b8 44 FUNC GLOBAL DEFAULT 12 tcg_gen_goto_tb │ │ │ │ + 10477: 007776bc 192 FUNC GLOBAL DEFAULT 12 visit_type_ObjectType │ │ │ │ 10478: 00adf554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_DSTATE │ │ │ │ 10479: 00ad5d46 1 OBJECT GLOBAL DEFAULT 25 kvm_allowed │ │ │ │ 10480: 00aa7054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_BYTE_EVENT │ │ │ │ 10481: 00adfd34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_THREAD_START_DSTATE │ │ │ │ 10482: 00ab6ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_EVENT │ │ │ │ 10483: 00adfb6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG2_READ_DSTATE │ │ │ │ 10484: 00ab9ea4 28 OBJECT GLOBAL DEFAULT 24 qapi_commands_tpm_trace_events_trace_events │ │ │ │ 10485: 00adfc4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_EXIT_DSTATE │ │ │ │ - 10486: 00772ce4 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ + 10486: 00772cd4 316 FUNC GLOBAL DEFAULT 12 visit_type_FilterMirrorProperties │ │ │ │ 10487: 00adf160 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCTL_WRITE_DSTATE │ │ │ │ 10488: 004a4334 228 FUNC GLOBAL DEFAULT 12 monitor_fd_param │ │ │ │ - 10489: 005e5f50 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ - 10490: 00646514 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ + 10489: 005e5f40 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_encrypt │ │ │ │ + 10490: 00646504 196 FUNC GLOBAL DEFAULT 12 blk_supports_write_perm │ │ │ │ 10491: 00219418 252 FUNC GLOBAL DEFAULT 12 float16_to_int32_round_to_zero │ │ │ │ 10492: 002edb70 280 FUNC GLOBAL DEFAULT 12 ide_bus_init_output_irq │ │ │ │ - 10493: 007e453c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ + 10493: 007e452c 172 FUNC GLOBAL DEFAULT 12 timerlist_new │ │ │ │ 10494: 00ae04e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_RESIZE_DSTATE │ │ │ │ 10495: 00adf294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_WRITE_DSTATE │ │ │ │ 10496: 0035fef8 228 FUNC GLOBAL DEFAULT 12 pcie_cap_get_type │ │ │ │ - 10497: 007470a4 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ - 10498: 00615668 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ - 10499: 0070e298 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ + 10497: 00747094 112 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo_members │ │ │ │ + 10498: 00615658 68 FUNC GLOBAL DEFAULT 12 path_has_protocol │ │ │ │ + 10499: 0070e288 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugIOType │ │ │ │ 10500: 00ab430c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_CHECK_PM_RESET_EVENT │ │ │ │ 10501: 00ab860c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_EVENT │ │ │ │ - 10502: 0058ad8c 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ + 10502: 0058ad7c 316 FUNC GLOBAL DEFAULT 12 object_property_get │ │ │ │ 10503: 00aabaa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_IOMMU_NOTIFY_EVENT │ │ │ │ - 10504: 005c8ce0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ + 10504: 005c8cd0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i32 │ │ │ │ 10505: 00ade472 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_stats_c │ │ │ │ 10506: 004417a4 20 FUNC GLOBAL DEFAULT 12 should_mlock │ │ │ │ 10507: 00adf6a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_I16_DSTATE │ │ │ │ 10508: 00ae00fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_DSTATE │ │ │ │ 10509: 00a17de0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addl_le │ │ │ │ - 10510: 005b5a6c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ + 10510: 005b5a5c 700 FUNC GLOBAL DEFAULT 12 tcg_gen_deposit_i64 │ │ │ │ 10511: 00ade552 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SEEK_DSTATE │ │ │ │ - 10512: 006dd8a8 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ + 10512: 006dd898 524 FUNC GLOBAL DEFAULT 12 blk_is_inserted │ │ │ │ 10513: 00adff02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_OWNER_DSTATE │ │ │ │ 10514: 00ab3084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_ADD_EVENT │ │ │ │ 10515: 00ae0ce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_FREE_DSTATE │ │ │ │ - 10516: 0064c1a8 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ + 10516: 0064c198 104 FUNC GLOBAL DEFAULT 12 block_copy_call_succeeded │ │ │ │ 10517: 00ab6b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SETUP_EVENT │ │ │ │ - 10518: 00571e8c 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ - 10519: 005b52ec 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ + 10518: 00571e7c 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_mmuidx_ra │ │ │ │ + 10519: 005b52dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_clzi_i64 │ │ │ │ 10520: 00ade568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CONNECT_TO_SSH_DSTATE │ │ │ │ - 10521: 005b18e4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ + 10521: 005b18d4 104 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i32 │ │ │ │ 10522: 001eb6dc 24 FUNC GLOBAL DEFAULT 12 machine_set_cache_topo_level │ │ │ │ 10523: 002f7134 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_uncorrectable_errors │ │ │ │ - 10524: 005566d0 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ - 10525: 005ccfd0 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ + 10524: 005566c0 396 FUNC GLOBAL DEFAULT 12 xbzrle_cache_resize │ │ │ │ + 10525: 005ccfc0 884 FUNC GLOBAL DEFAULT 12 perf_enable_jitdump │ │ │ │ 10526: 003f38d8 92 FUNC GLOBAL DEFAULT 12 u2f_send_to_guest │ │ │ │ 10527: 00aab9b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_WRITE_BLOCKED_EVENT │ │ │ │ - 10528: 0078b9cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ - 10529: 00629c00 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ + 10528: 0078b9bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPaOptions │ │ │ │ + 10529: 00629bf0 136 FUNC GLOBAL DEFAULT 12 job_pause │ │ │ │ 10530: 00ade58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CREATE_QUEUE_PAIR_DSTATE │ │ │ │ 10531: 004395f4 292 FUNC GLOBAL DEFAULT 12 hmp_info_block_jobs │ │ │ │ 10532: 00368db8 668 FUNC GLOBAL DEFAULT 12 scsi_bus_legacy_add_drive │ │ │ │ 10533: 00ade6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_FAIL_DSTATE │ │ │ │ - 10534: 007f3348 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ - 10535: 0064c328 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ + 10534: 007f3338 576 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_new │ │ │ │ + 10535: 0064c318 8 FUNC GLOBAL DEFAULT 12 block_copy_cluster_size │ │ │ │ 10536: 00ab29f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WAKEUP_ENDPOINT_EVENT │ │ │ │ 10537: 00ab6a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_COMMAND_SEND_EVENT │ │ │ │ 10538: 00ae01e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_N_ELEMS_DSTATE │ │ │ │ 10539: 00ab10e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_EVENT │ │ │ │ 10540: 00aad62c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_RECEIVE_EVENT │ │ │ │ 10541: 0027d998 8 FUNC GLOBAL DEFAULT 12 aml_return │ │ │ │ 10542: 00368b40 312 FUNC GLOBAL DEFAULT 12 scsi_device_get │ │ │ │ - 10543: 005c92c8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ + 10543: 005c92b8 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_usadd │ │ │ │ 10544: 00adf602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_DSTATE │ │ │ │ 10545: 002df648 192 FUNC GLOBAL DEFAULT 12 i2c_slave_create_simple │ │ │ │ - 10546: 007cb4c4 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ + 10546: 007cb4b4 248 FUNC GLOBAL DEFAULT 12 error_setg_errno_internal │ │ │ │ 10547: 00ae067e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_FDSETS_DSTATE │ │ │ │ 10548: 00ae034a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_STEP_DSTATE │ │ │ │ 10549: 00219814 248 FUNC GLOBAL DEFAULT 12 float32_to_int64_round_to_zero │ │ │ │ 10550: 00ae079c 32 OBJECT GLOBAL DEFAULT 25 compat_policy │ │ │ │ 10551: 00adf51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_IGNORED_MMIO_VF_OFFLINE_DSTATE │ │ │ │ 10552: 00ab9920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_EVENT │ │ │ │ 10553: 009ea5a4 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyOutput_lookup │ │ │ │ 10554: 00203eac 208 FUNC GLOBAL DEFAULT 12 float128_add │ │ │ │ - 10555: 00652d14 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ + 10555: 00652d04 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_size │ │ │ │ 10556: 00ab6eb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_BLOCK_DISCARD_RANGE_EVENT │ │ │ │ 10557: 00ae056a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REQUEST_EBPF_DSTATE │ │ │ │ 10558: 00ab36f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_RELEASE_EVENT │ │ │ │ 10559: 00ade43e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_char_c │ │ │ │ - 10560: 005ee1c4 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ - 10561: 006fb60c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ + 10560: 005ee1b4 84 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_seq_begin │ │ │ │ + 10561: 006fb5fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceTimedStatsList │ │ │ │ 10562: 00ae0526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ 10563: 00ab0018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_READ_DATA_EVENT │ │ │ │ 10564: 009eb9a0 12 OBJECT GLOBAL DEFAULT 21 QapiVfioMigrationState_lookup │ │ │ │ 10565: 00a18c50 132 OBJECT GLOBAL DEFAULT 24 helper_info_remu_i64 │ │ │ │ - 10566: 005bd4b0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ - 10567: 00728848 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ - 10568: 0063d068 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ + 10566: 005bd4a0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_or_fetch_i32_chk │ │ │ │ + 10567: 00728838 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVhostUserBlk │ │ │ │ + 10568: 0063d058 32 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_slot │ │ │ │ 10569: 00ae03f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_DSTATE │ │ │ │ 10570: 002219d8 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnummag │ │ │ │ 10571: 004817e4 36 FUNC GLOBAL DEFAULT 12 migrate_throttle_trigger_threshold │ │ │ │ 10572: 00aacc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_DONE_EVENT │ │ │ │ - 10573: 005ed354 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ + 10573: 005ed344 2060 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_new │ │ │ │ 10574: 00ab77f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_UNTHROTTLE_FORCED_EVENT │ │ │ │ - 10575: 00572504 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ + 10575: 005724f4 76 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_data_ra │ │ │ │ 10576: 00ab5954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ 10577: 00adf90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_OVERFLOW_DSTATE │ │ │ │ - 10578: 00735e8c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ + 10578: 00735e7c 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_commands │ │ │ │ 10579: 0021e4ec 16 FUNC GLOBAL DEFAULT 12 int16_to_float32_scalbn │ │ │ │ 10580: 0039daa4 772 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_setup │ │ │ │ 10581: 00354f70 132 FUNC GLOBAL DEFAULT 12 pci_bus_fire_intx_routing_notifier │ │ │ │ - 10582: 00717064 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ + 10582: 00717054 236 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels_members │ │ │ │ 10583: 00494558 188 FUNC GLOBAL DEFAULT 12 failover_request_active │ │ │ │ - 10584: 00769f08 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ + 10584: 00769ef8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_netdev_del_arg_members │ │ │ │ 10585: 00aa9228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_PORT_EVENT │ │ │ │ - 10586: 00752e14 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ - 10587: 0073f698 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ + 10586: 00752e04 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_memory_devices │ │ │ │ + 10587: 0073f688 192 FUNC GLOBAL DEFAULT 12 visit_type_SchemaMetaType │ │ │ │ 10588: 0045f560 36 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_cleanup │ │ │ │ 10589: 00ab9364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COLO_STATUS_EVENT │ │ │ │ 10590: 003029c8 72 FUNC GLOBAL DEFAULT 12 pcnet_set_link_status │ │ │ │ - 10591: 007e4f80 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ + 10591: 007e4f70 40 FUNC GLOBAL DEFAULT 12 timer_mod │ │ │ │ 10592: 00adee88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_NMIAR1_READ_DSTATE │ │ │ │ 10593: 00adf278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_WRITE_DSTATE │ │ │ │ 10594: 00ade7a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_OPTION_REQUEST_DSTATE │ │ │ │ - 10595: 007f07e8 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ + 10595: 007f07d8 96 FUNC GLOBAL DEFAULT 12 readline_add_completion_of │ │ │ │ 10596: 00ab7648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_REL_EVENT │ │ │ │ 10597: 00aad93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VM_STATE_RUNNING_EVENT │ │ │ │ 10598: 00aa6fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_ISM_EVENT │ │ │ │ 10599: 00ade420 8 OBJECT GLOBAL DEFAULT 25 qmp_commands │ │ │ │ 10600: 00ab885c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 10601: 001ed914 496 FUNC GLOBAL DEFAULT 12 target_disas │ │ │ │ 10602: 00aadfec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_WRITE_EVENT │ │ │ │ 10603: 00ab5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_ALREADY_EVENT │ │ │ │ 10604: 00ab436c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_READ_EVENT │ │ │ │ 10605: 00adf17c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_WRITE_DSTATE │ │ │ │ 10606: 00aad33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_WRITE_EVENT │ │ │ │ 10607: 00ade99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_BLOCK_DSTATE │ │ │ │ 10608: 00ab7308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_EVENT │ │ │ │ 10609: 00adf8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_LD_GET_INFO_DSTATE │ │ │ │ - 10610: 006f8048 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ + 10610: 006f8038 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_tray_moved │ │ │ │ 10611: 00ad5d58 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_target_c │ │ │ │ - 10612: 007c272c 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ + 10612: 007c271c 96 FUNC GLOBAL DEFAULT 12 qemu_get_host_physmem │ │ │ │ 10613: 00ab5bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PLACE_PAGE_EVENT │ │ │ │ - 10614: 0057ae84 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ + 10614: 0057ae74 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_irqfd_notifier_gsi │ │ │ │ 10615: 00adf066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_MEM_BLOCKED_WRITE_DSTATE │ │ │ │ 10616: 00ade458 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_common_c │ │ │ │ 10617: 00aaa5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IGRPEN_READ_EVENT │ │ │ │ 10618: 00aab5a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_TEST_WRITE_EVENT │ │ │ │ 10619: 00aa64f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM2_EVENT │ │ │ │ 10620: 00adf290 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_WRITE_DSTATE │ │ │ │ 10621: 00adfa4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_SQ_DSTATE │ │ │ │ 10622: 00233f5c 204 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_release │ │ │ │ 10623: 003fc258 104 FUNC GLOBAL DEFAULT 12 vfio_multifd_emit_dummy_eos │ │ │ │ - 10624: 007e75dc 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ - 10625: 00736748 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ + 10624: 007e75cc 108 FUNC GLOBAL DEFAULT 12 unix_listen │ │ │ │ + 10625: 00736738 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOptionsLUKS │ │ │ │ 10626: 00aad8ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_ADDR_EVENT │ │ │ │ 10627: 00aaf6bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_WRITE_EVENT │ │ │ │ 10628: 00ae04ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCKSTATS_DSTATE │ │ │ │ 10629: 00aaddac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_WRITE_EVENT │ │ │ │ 10630: 00adfbaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PORT_DISABLED_DSTATE │ │ │ │ - 10631: 005729c8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ + 10631: 005729b8 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data_ra │ │ │ │ 10632: 00ae0958 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize │ │ │ │ - 10633: 005bf608 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ - 10634: 00644998 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ + 10633: 005bf5f8 72 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add16_i64 │ │ │ │ + 10634: 00644988 280 FUNC GLOBAL DEFAULT 12 blk_attach_dev │ │ │ │ 10635: 00adf4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_READ_DSTATE │ │ │ │ - 10636: 006fdab4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ - 10637: 0070ac08 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ + 10636: 006fdaa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsVmdk │ │ │ │ + 10637: 0070abf8 1028 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_stream_arg_members │ │ │ │ 10638: 00adfdfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR2_PROBE_DSTATE │ │ │ │ 10639: 00adf52c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_LARGE_DSTATE │ │ │ │ - 10640: 00619c68 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ + 10640: 00619c58 300 FUNC GLOBAL DEFAULT 12 bdrv_apply_auto_read_only │ │ │ │ 10641: 00aaaa2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_SET_IRQ_EVENT │ │ │ │ - 10642: 006809b0 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ + 10642: 006809a0 68 FUNC GLOBAL DEFAULT 12 qcow2_cache_get │ │ │ │ 10643: 00ab9d00 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_audio_trace_events_trace_events │ │ │ │ - 10644: 005ea2f0 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ + 10644: 005ea2e0 80 FUNC GLOBAL DEFAULT 12 qcrypto_block_free │ │ │ │ 10645: 00ab4834 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REMAP_EVENT │ │ │ │ - 10646: 005b69b0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ + 10646: 005b69a0 152 FUNC GLOBAL DEFAULT 12 tcg_gen_mulu2_i64 │ │ │ │ 10647: 00adf738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_B0_NOT_SUPPORTED_DSTATE │ │ │ │ 10648: 00ade69e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_RE_DSTATE │ │ │ │ - 10649: 005b2844 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ + 10649: 005b2834 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32u_i64 │ │ │ │ 10650: 003b37c4 704 FUNC GLOBAL DEFAULT 12 ufs_complete_req │ │ │ │ 10651: 00adfeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_DSTATE │ │ │ │ 10652: 00adeb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_UPDATE_AREA_REST_DSTATE │ │ │ │ 10653: 00347b74 8 FUNC GLOBAL DEFAULT 12 fw_cfg_dma_enabled │ │ │ │ 10654: 00ae0674 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_DSTATE │ │ │ │ 10655: 00ab8e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_JIT_EVENT │ │ │ │ 10656: 00adf776 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_DSTATE │ │ │ │ 10657: 00adf94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INITQ_MAP_FAILED_DSTATE │ │ │ │ - 10658: 00703fcc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ + 10658: 00703fbc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceStats │ │ │ │ 10659: 00ae00ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_OUTCOME_DSTATE │ │ │ │ - 10660: 006120a4 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ - 10661: 007d4ad4 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ + 10660: 00612094 356 FUNC GLOBAL DEFAULT 12 os_set_runas │ │ │ │ + 10661: 007d4ac4 64 FUNC GLOBAL DEFAULT 12 qdist_inc │ │ │ │ 10662: 00ae0544 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ - 10663: 00524980 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ + 10663: 00524974 116 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_remove │ │ │ │ 10664: 00ade9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_FIFO_RESET_DSTATE │ │ │ │ - 10665: 005923a4 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ + 10665: 00592394 28 FUNC GLOBAL DEFAULT 12 gdb_put_strbuf │ │ │ │ 10666: 00aa92a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_EVENT │ │ │ │ 10667: 00adf89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_DSTATE │ │ │ │ - 10668: 007e1738 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ - 10669: 00573870 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ + 10668: 007e1728 400 FUNC GLOBAL DEFAULT 12 qemu_coroutine_yield │ │ │ │ + 10669: 00573860 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchb_mmu │ │ │ │ 10670: 00adfdc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_NOTIFY_DSTATE │ │ │ │ - 10671: 00792fac 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ - 10672: 005834ec 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ + 10671: 00792f9c 316 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo │ │ │ │ + 10672: 005834dc 104 FUNC GLOBAL DEFAULT 12 resettable_container_add │ │ │ │ 10673: 00aac060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CFG_MEM_READB_EVENT │ │ │ │ 10674: 00ade716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_NEW_DSTATE │ │ │ │ - 10675: 007f2c24 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ + 10675: 007f2c14 60 FUNC GLOBAL DEFAULT 12 timed_average_max │ │ │ │ 10676: 00adf642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DSTATE │ │ │ │ 10677: 00adf044 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_WRITE_BLOCKED_DSTATE │ │ │ │ 10678: 00448710 416 FUNC GLOBAL DEFAULT 12 qemu_get_timedate │ │ │ │ - 10679: 006e1108 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ - 10680: 007e5600 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ + 10679: 006e10f8 376 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_init │ │ │ │ + 10680: 007e55f0 148 FUNC GLOBAL DEFAULT 12 timerlistgroup_deadline_ns │ │ │ │ 10681: 00ab1a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_EVENT │ │ │ │ - 10682: 007215d4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ + 10682: 007215c4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_disable │ │ │ │ 10683: 002089c8 5532 FUNC GLOBAL DEFAULT 12 float16_muladd_scalbn │ │ │ │ 10684: 00ab3304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_UNREALIZE_EVENT │ │ │ │ 10685: 00aa4e90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_FLUSH_QUEUE_WAIT_EVENT │ │ │ │ 10686: 00ae0610 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_DSTATE │ │ │ │ 10687: 00aad74c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_METADATA_RSS_EVENT │ │ │ │ - 10688: 007e7ae0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ + 10688: 007e7ad0 668 FUNC GLOBAL DEFAULT 12 socket_connect │ │ │ │ 10689: 00aa5030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_DONE_EVENT │ │ │ │ - 10690: 006037cc 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ + 10690: 006037bc 96 FUNC GLOBAL DEFAULT 12 blk_exp_find │ │ │ │ 10691: 00ab4c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_VQ_INDEX_EVENT │ │ │ │ 10692: 0023c32c 1728 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_impl │ │ │ │ - 10693: 0071c604 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ - 10694: 007d8d54 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ - 10695: 005aeac8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ - 10696: 0054e5b8 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ - 10697: 007aca1c 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ + 10693: 0071c5f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_pending │ │ │ │ + 10694: 007d8d44 136 FUNC GLOBAL DEFAULT 12 qsp_enable │ │ │ │ + 10695: 005aeab8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_cb │ │ │ │ + 10696: 0054e5a8 120 FUNC GLOBAL DEFAULT 12 address_space_dispatch_free │ │ │ │ + 10697: 007aca0c 416 FUNC GLOBAL DEFAULT 12 visit_type_number │ │ │ │ 10698: 00ae0470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_REOPEN_DSTATE │ │ │ │ - 10699: 006fc244 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ - 10700: 006fd88c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ + 10699: 006fc234 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockJobChangeOptions │ │ │ │ + 10700: 006fd87c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsNfs │ │ │ │ 10701: 00234028 160 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_unregister │ │ │ │ 10702: 00aa6960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READDIR_RETURN_EVENT │ │ │ │ 10703: 00ade4b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_DSTATE │ │ │ │ - 10704: 0078f0a4 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ + 10704: 0078f094 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions │ │ │ │ 10705: 00aa8548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_GUEST_EVENT │ │ │ │ 10706: 0023122c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_atexit_cb │ │ │ │ - 10707: 0075b3f8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ + 10707: 0075b3e8 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpuList │ │ │ │ 10708: 00aaa16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PENDING_EVENT │ │ │ │ 10709: 00ab406c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_EVENT │ │ │ │ - 10710: 007c6e58 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ - 10711: 004fe8b0 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ + 10710: 007c6e48 324 FUNC GLOBAL DEFAULT 12 module_load_qom_all │ │ │ │ + 10711: 004fe8a4 1000 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_start │ │ │ │ 10712: 00ad5d55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_target_c │ │ │ │ 10713: 00ae0ce0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_ITER_SKIP_WORDS_DSTATE │ │ │ │ - 10714: 005d3e1c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ + 10714: 005d3e0c 124 FUNC GLOBAL DEFAULT 12 qemu_file_new_output │ │ │ │ 10715: 00ae0376 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_FORCED_DSTATE │ │ │ │ 10716: 00adf3b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VIRTHDR_NO_CSUM_INFO_DSTATE │ │ │ │ - 10717: 005518dc 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ - 10718: 007fe0bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ + 10717: 005518cc 1152 FUNC GLOBAL DEFAULT 12 address_space_cache_init │ │ │ │ + 10718: 007fe0ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_AcpiTableOptions │ │ │ │ 10719: 003b78a0 200 FUNC GLOBAL DEFAULT 12 usb_device_attach │ │ │ │ - 10720: 007e05f0 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ + 10720: 007e05e0 20 FUNC GLOBAL DEFAULT 12 qemu_get_aio_context │ │ │ │ 10721: 00aad79c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 10722: 0072ddac 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ + 10722: 0072dd9c 276 FUNC GLOBAL DEFAULT 12 visit_type_ChardevUdp_members │ │ │ │ 10723: 00ae026e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_PROXY_MAIN_DSTATE │ │ │ │ 10724: 00a9e6b8 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_source_funcs │ │ │ │ 10725: 00ab8ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_EVENT │ │ │ │ - 10726: 0073f5e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ + 10726: 0073f5d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoCommand │ │ │ │ 10727: 002219c8 8 FUNC GLOBAL DEFAULT 12 bfloat16_min │ │ │ │ - 10728: 007b35f4 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ + 10728: 007b35e4 140 FUNC GLOBAL DEFAULT 12 qnum_get_uint │ │ │ │ 10729: 00adfaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_DISABLED_DSTATE │ │ │ │ 10730: 00ade7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_WROTE_ZERO_DSTATE │ │ │ │ 10731: 00adee0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPD_DSTATE │ │ │ │ 10732: 00adf24c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_POST_LOAD_DEVICE_DSTATE │ │ │ │ - 10733: 0051c890 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ + 10733: 0051c884 148 FUNC GLOBAL DEFAULT 12 virtio_config_set_guest_notifier_fd_handler │ │ │ │ 10734: 009eb26c 12 OBJECT GLOBAL DEFAULT 21 DisplayGLMode_lookup │ │ │ │ 10735: 00ab7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_EVENT_EXT_EVENT │ │ │ │ - 10736: 005c53d8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ - 10737: 0055aaa0 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ - 10738: 00788190 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ + 10736: 005c53c8 244 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ool │ │ │ │ + 10737: 0055aa90 652 FUNC GLOBAL DEFAULT 12 ram_discard_range │ │ │ │ + 10738: 00788180 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_vhost_queue_status_arg_members │ │ │ │ 10739: 00adfedc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_BAD_ADDR_DSTATE │ │ │ │ 10740: 003b6d84 408 FUNC GLOBAL DEFAULT 12 usb_register_companion │ │ │ │ - 10741: 007e48a8 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ - 10742: 00788f98 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ + 10741: 007e4898 148 FUNC GLOBAL DEFAULT 12 qemu_timeout_ns_to_ms │ │ │ │ + 10742: 00788f88 192 FUNC GLOBAL DEFAULT 12 visit_type_GranuleMode │ │ │ │ 10743: 004b21ec 44 FUNC GLOBAL DEFAULT 12 qemu_has_uso │ │ │ │ 10744: 00aa8c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_BYTE_EVENT │ │ │ │ - 10745: 006e2b10 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ + 10745: 006e2b00 216 FUNC GLOBAL DEFAULT 12 mux_chr_attach_frontend │ │ │ │ 10746: 00aab6d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_SDMC_READ_EVENT │ │ │ │ 10747: 003780d8 124 FUNC GLOBAL DEFAULT 12 esp_pre_save │ │ │ │ 10748: 00aa4e00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_WRITE_ZEROES_EVENT │ │ │ │ - 10749: 0057249c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ + 10749: 0057248c 104 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data_ra │ │ │ │ 10750: 00adf3f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_HAS_BUFFERS_DSTATE │ │ │ │ 10751: 00ade435 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_core_c │ │ │ │ - 10752: 0056604c 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ + 10752: 0056603c 20 FUNC GLOBAL DEFAULT 12 tb_reset_jump │ │ │ │ 10753: 00aa7a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_WRITE_EVENT │ │ │ │ 10754: 003583f0 248 FUNC GLOBAL DEFAULT 12 pci_get_msi_message │ │ │ │ 10755: 00adf0c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GCR_READ_DSTATE │ │ │ │ 10756: 004d0e44 652 FUNC GLOBAL DEFAULT 12 replay_audio_in │ │ │ │ 10757: 00310544 332 FUNC GLOBAL DEFAULT 12 net_tx_pkt_add_raw_fragment_pci │ │ │ │ 10758: 00adf0f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_READ_DSTATE │ │ │ │ 10759: 00adee70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_READ_DSTATE │ │ │ │ 10760: 00aa9458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII3112_WRITE_EVENT │ │ │ │ 10761: 00ae05c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BALLOON_DSTATE │ │ │ │ 10762: 00adf5c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OPEN_ZONE_DSTATE │ │ │ │ 10763: 00ab0b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_LOWER_IRQ_EVENT │ │ │ │ - 10764: 0054b9d0 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ + 10764: 0054b9c0 576 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_snapshot_and_clear_dirty │ │ │ │ 10765: 00adef72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_PROTO_VER_OWN_ID_DSTATE │ │ │ │ 10766: 00ae0068 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_DSTATE │ │ │ │ - 10767: 009175e8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ + 10767: 009175d8 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun │ │ │ │ 10768: 00abbe90 512 OBJECT GLOBAL DEFAULT 25 prom_envs │ │ │ │ 10769: 009ea688 12 OBJECT GLOBAL DEFAULT 21 QCryptoCipherAlgo_lookup │ │ │ │ 10770: 00adfa26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_DB_DSTATE │ │ │ │ 10771: 00ae070a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 10772: 00229ea8 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8i │ │ │ │ 10773: 00aad53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_FINISHED_EVENT │ │ │ │ 10774: 00ade98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_WRITE_DSTATE │ │ │ │ - 10775: 007ac678 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ + 10775: 007ac668 416 FUNC GLOBAL DEFAULT 12 visit_type_bool │ │ │ │ 10776: 00aa9fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SYNC_EVENT │ │ │ │ 10777: 004cefa8 28 FUNC GLOBAL DEFAULT 12 replay_has_events │ │ │ │ - 10778: 00788200 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ + 10778: 007881f0 156 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDesc_members │ │ │ │ 10779: 00416324 204 FUNC GLOBAL DEFAULT 12 vhost_dev_get_config │ │ │ │ 10780: 00228b50 164 FUNC GLOBAL DEFAULT 12 helper_gvec_muls8 │ │ │ │ - 10781: 0071150c 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ - 10782: 007cb99c 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ + 10781: 007114fc 632 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlBase_members │ │ │ │ + 10782: 007cb98c 220 FUNC GLOBAL DEFAULT 12 error_propagate_prepend │ │ │ │ 10783: 00aab570 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_EVENT │ │ │ │ 10784: 00adf18e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_RX_DSTATE │ │ │ │ 10785: 00310690 388 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send_custom │ │ │ │ 10786: 0022a9b8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl8v │ │ │ │ 10787: 00adea0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_UART_TX_PENDING_DSTATE │ │ │ │ - 10788: 00793a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ + 10788: 00793a3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerSwitch │ │ │ │ 10789: 00ade6fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_DSTATE │ │ │ │ - 10790: 0072814c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ + 10790: 0072813c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy_members │ │ │ │ 10791: 00ab93b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_EVENT │ │ │ │ 10792: 00adfd82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INTERRUPT_DSTATE │ │ │ │ 10793: 00ab86a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_EVENT │ │ │ │ - 10794: 007e5024 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ + 10794: 007e5014 88 FUNC GLOBAL DEFAULT 12 timerlistgroup_init │ │ │ │ 10795: 009eb030 12 OBJECT GLOBAL DEFAULT 21 StatsUnit_lookup │ │ │ │ 10796: 00adf4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_READ_DSTATE │ │ │ │ 10797: 00aad70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EICS_EVENT │ │ │ │ - 10798: 005559fc 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ - 10799: 00578484 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ + 10798: 005559ec 288 FUNC GLOBAL DEFAULT 12 ram_block_add_cpr_blocker │ │ │ │ + 10799: 00578474 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchl_le_mmu │ │ │ │ 10800: 00ab9334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_PAUSE_EVENT │ │ │ │ 10801: 00aaeb58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_EVENT │ │ │ │ - 10802: 007ef3dc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ + 10802: 007ef3cc 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_from_buf │ │ │ │ 10803: 00ae0d14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_CANCEL_AIO_DSTATE │ │ │ │ 10804: 00aae9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_EVENT │ │ │ │ 10805: 00adeff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_READ_DSTATE │ │ │ │ - 10806: 00799da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ + 10806: 00799d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplaySDL │ │ │ │ 10807: 00a1999c 20 OBJECT GLOBAL DEFAULT 24 none_acl_xattr │ │ │ │ - 10808: 0065808c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ + 10808: 0065807c 1112 FUNC GLOBAL DEFAULT 12 bdrv_co_common_block_status_above │ │ │ │ 10809: 002dfb64 1540 FUNC GLOBAL DEFAULT 12 bitbang_i2c_set │ │ │ │ 10810: 00aa9edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_NVP_BACKLOG_OP_EVENT │ │ │ │ - 10811: 007d208c 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ + 10811: 007d207c 180 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse_strdup │ │ │ │ 10812: 00227a24 36 FUNC GLOBAL DEFAULT 12 helper_shr_i64 │ │ │ │ 10813: 003bead4 400 FUNC GLOBAL DEFAULT 12 uhci_data_class_init │ │ │ │ 10814: 00ae0ce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANON_RAM_FREE_DSTATE │ │ │ │ - 10815: 0074b0e0 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ - 10816: 009171ec 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ - 10817: 007cf99c 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ + 10815: 0074b0d0 360 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCDeviceInfo_members │ │ │ │ + 10816: 009171dc 504 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode │ │ │ │ + 10817: 007cf98c 188 FUNC GLOBAL DEFAULT 12 qemu_opt_foreach │ │ │ │ 10818: 00ab74d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KEYMAP_ADD_EVENT │ │ │ │ 10819: 009e9f90 12 OBJECT GLOBAL DEFAULT 21 Qcow2CompressionType_lookup │ │ │ │ 10820: 00adff1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_DSTATE │ │ │ │ 10821: 00adf03a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_DSTATE │ │ │ │ 10822: 00aa50d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_ALLOC_PHYS_EVENT │ │ │ │ 10823: 009eb95c 12 OBJECT GLOBAL DEFAULT 21 CxlEventLog_lookup │ │ │ │ - 10824: 007a92c8 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ + 10824: 007a92b8 320 FUNC GLOBAL DEFAULT 12 compat_policy_input_ok │ │ │ │ 10825: 00aaed98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_WRITE_NOT_AT_WP_EVENT │ │ │ │ - 10826: 0058ce10 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ + 10826: 0058ce00 240 FUNC GLOBAL DEFAULT 12 object_property_set_link │ │ │ │ 10827: 004d95ec 28 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_get │ │ │ │ 10828: 00aae2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_PARSED_EVENT │ │ │ │ - 10829: 00727f8c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ + 10829: 00727f7c 92 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions_members │ │ │ │ 10830: 00adf94e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INIT_QUEUE_DSTATE │ │ │ │ 10831: 00adff68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_IOTLB_MISS_DSTATE │ │ │ │ - 10832: 0074be20 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ - 10833: 005ee7a0 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ - 10834: 0063b23c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ - 10835: 005b0a5c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ + 10832: 0074be10 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MemoryDeviceInfo_base_members │ │ │ │ + 10833: 005ee790 332 FUNC GLOBAL DEFAULT 12 qcrypto_hash_finalize_digest │ │ │ │ + 10834: 0063b22c 400 FUNC GLOBAL DEFAULT 12 pr_manager_execute │ │ │ │ + 10835: 005b0a4c 180 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i32 │ │ │ │ 10836: 004a9230 592 FUNC GLOBAL DEFAULT 12 qmp_cont │ │ │ │ - 10837: 007cff8c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ + 10837: 007cff7c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_del │ │ │ │ 10838: 004c4a80 104 FUNC GLOBAL DEFAULT 12 vhost_user_get_vhost_net │ │ │ │ 10839: 002219d0 8 FUNC GLOBAL DEFAULT 12 bfloat16_minnum │ │ │ │ - 10840: 005c9dd4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ + 10840: 005c9dc4 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i32 │ │ │ │ 10841: 00a158c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchb │ │ │ │ 10842: 00aba668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 10843: 00ab8ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DUMP_GUEST_MEMORY_EVENT │ │ │ │ 10844: 00adf058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_UPDATE_IRQ_DSTATE │ │ │ │ 10845: 00ae0a68 20 OBJECT GLOBAL DEFAULT 25 drive_config_groups │ │ │ │ - 10846: 0077b2b0 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ + 10846: 0077b2a0 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownAction │ │ │ │ 10847: 00aa9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_FLUSH_EVENT │ │ │ │ 10848: 0026576c 264 FUNC GLOBAL DEFAULT 12 vnc_jobs_join │ │ │ │ 10849: 00adfb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_SPEED_DSTATE │ │ │ │ 10850: 00ade530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_DSTATE │ │ │ │ 10851: 00aae18c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ - 10852: 006fb77c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ + 10852: 006fb76c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecific │ │ │ │ 10853: 00adfb90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_DETACH_DSTATE │ │ │ │ 10854: 00ade8d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_WRITE_DSTATE │ │ │ │ - 10855: 007991cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ + 10855: 007991bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceChannel │ │ │ │ 10856: 0043b358 56 FUNC GLOBAL DEFAULT 12 cpu_is_stopped │ │ │ │ 10857: 00aaaadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_CREATE_DEVICE_EVENT │ │ │ │ 10858: 00aa6218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_AUDIO_REGISTER_EVENT │ │ │ │ - 10859: 007993f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ + 10859: 007993e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncClientInfoList │ │ │ │ 10860: 00ae055c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_DSTATE │ │ │ │ - 10861: 0078323c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ + 10861: 0078322c 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfoList │ │ │ │ 10862: 00adfaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_AUTO_SCAN_ENABLED_DSTATE │ │ │ │ 10863: 00adf3e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_WRITTEN_TO_GUEST_DSTATE │ │ │ │ - 10864: 006276a0 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ - 10865: 00744e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ - 10866: 007c03b4 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ + 10864: 00627690 112 FUNC GLOBAL DEFAULT 12 block_job_get_aio_context │ │ │ │ + 10865: 00744e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_KvmInfo │ │ │ │ + 10866: 007c03a4 364 FUNC GLOBAL DEFAULT 12 event_notifier_init │ │ │ │ 10867: 00ae0334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDL2_PROCESS_KEY_DSTATE │ │ │ │ 10868: 00aba394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_POLICY_SKIP_EVENT │ │ │ │ 10869: 00ae00e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PRECOPY_COMPLETE_DSTATE │ │ │ │ - 10870: 00648c18 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ + 10870: 00648c08 892 FUNC GLOBAL DEFAULT 12 blk_unref │ │ │ │ 10871: 00ab6974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_SWITCHOVER_START_EVENT │ │ │ │ 10872: 00adf6fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_AIO_SGIO_COMMAND_DSTATE │ │ │ │ 10873: 00ab0098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_DMA_COMMAND_READ_EVENT │ │ │ │ - 10874: 00573768 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ - 10875: 005b7044 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ + 10874: 00573758 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_orb │ │ │ │ + 10875: 005b7034 148 FUNC GLOBAL DEFAULT 12 tcg_gen_concat_i32_i64 │ │ │ │ 10876: 00ab6534 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_START_EVENT │ │ │ │ 10877: 00a9e688 24 OBJECT GLOBAL DEFAULT 24 qio_channel_null_source_funcs │ │ │ │ 10878: 004292f8 276 FUNC GLOBAL DEFAULT 12 audio_state_by_name │ │ │ │ 10879: 00ab72f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_UPDATE_GL_EVENT │ │ │ │ - 10880: 00786584 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ + 10880: 00786574 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceFeatures │ │ │ │ 10881: 00ab7818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_FORCED_EVENT │ │ │ │ 10882: 00a1541c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_be │ │ │ │ - 10883: 00753e2c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ + 10883: 00753e1c 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_opcount │ │ │ │ 10884: 00adf688 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_SGL_DSTATE │ │ │ │ 10885: 00adf784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_DSTATE │ │ │ │ - 10886: 007c1a98 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ + 10886: 007c1a88 572 FUNC GLOBAL DEFAULT 12 qemu_finish_async_prealloc_mem │ │ │ │ 10887: 004a49bc 176 FUNC GLOBAL DEFAULT 12 hmp_cont │ │ │ │ - 10888: 0054ed70 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ + 10888: 0054ed60 296 FUNC GLOBAL DEFAULT 12 address_space_write │ │ │ │ 10889: 00ab7f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ - 10890: 007972dc 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ + 10890: 007972cc 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmType │ │ │ │ 10891: 00ab98e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_OBJECT_DEL_EVENT │ │ │ │ - 10892: 006fa978 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ - 10893: 00698910 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ + 10892: 006fa968 92 FUNC GLOBAL DEFAULT 12 qapi_free_SnapshotInfo │ │ │ │ + 10893: 00698900 384 FUNC GLOBAL DEFAULT 12 reqlist_wait_all │ │ │ │ 10894: 00aaf8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_RECV_EVENT │ │ │ │ - 10895: 00558098 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ + 10895: 00558088 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_offset │ │ │ │ 10896: 00ab1088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_HANDLE_IO_EVENT │ │ │ │ - 10897: 0064669c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ + 10897: 0064668c 80 FUNC GLOBAL DEFAULT 12 blk_co_is_inserted │ │ │ │ 10898: 00aa9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 10899: 00a14000 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd16 │ │ │ │ 10900: 0022024c 356 FUNC GLOBAL DEFAULT 12 uint64_to_float32_scalbn │ │ │ │ - 10901: 007c95bc 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ + 10901: 007c95ac 116 FUNC GLOBAL DEFAULT 12 slow_bitmap_andnot │ │ │ │ 10902: 00aa52a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 10903: 005679d0 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ - 10904: 00565eac 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ + 10903: 005679c0 1316 FUNC GLOBAL DEFAULT 12 translator_loop │ │ │ │ + 10904: 00565e9c 84 FUNC GLOBAL DEFAULT 12 tb_unlock_page1 │ │ │ │ 10905: 00217b50 284 FUNC GLOBAL DEFAULT 12 float64_to_int16_scalbn │ │ │ │ - 10906: 0079befc 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ + 10906: 0079beec 236 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo_members │ │ │ │ 10907: 00adf4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_ISR_CHANGE_DSTATE │ │ │ │ 10908: 00ae05ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 10909: 005f16a8 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ + 10909: 005f1698 184 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_check_endpoint │ │ │ │ 10910: 00aaf048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_EVENT │ │ │ │ 10911: 00aabeb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_FPGAIO_WRITE_EVENT │ │ │ │ 10912: 00adf396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_SET_DSTATE │ │ │ │ - 10913: 0072c95c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ + 10913: 0072c94c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevReturn │ │ │ │ 10914: 004a1c8c 2064 FUNC GLOBAL DEFAULT 12 rdma_start_incoming_migration │ │ │ │ 10915: 00aac360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_READ_EVENT │ │ │ │ 10916: 00aaf668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_PIN_EVENT │ │ │ │ 10917: 00222618 424 FUNC GLOBAL DEFAULT 12 float128_minnummag │ │ │ │ 10918: 00ab2e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_FETCH_TRB_EVENT │ │ │ │ 10919: 00adf3fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RING_FREE_SPACE_DSTATE │ │ │ │ - 10920: 0057ffc8 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ + 10920: 0057ffb8 240 FUNC GLOBAL DEFAULT 12 qdev_prop_set_after_realize │ │ │ │ 10921: 004809ec 36 FUNC GLOBAL DEFAULT 12 migrate_return_path │ │ │ │ - 10922: 0078b7a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ + 10922: 0078b794 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevDsoundOptions │ │ │ │ 10923: 00aded88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_SET_CPPR_DSTATE │ │ │ │ 10924: 00ab9c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ - 10925: 006393b0 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ + 10925: 006393a0 1132 FUNC GLOBAL DEFAULT 12 nbd_co_establish_connection │ │ │ │ 10926: 004698fc 24 FUNC GLOBAL DEFAULT 12 cpu_throttle_get_percentage │ │ │ │ 10927: 0046f628 188 FUNC GLOBAL DEFAULT 12 hmp_migrate_recover │ │ │ │ 10928: 001ebdc0 68 FUNC GLOBAL DEFAULT 12 async_run_on_cpu │ │ │ │ 10929: 00ae03ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_DSTATE │ │ │ │ - 10930: 0079fdc0 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ + 10930: 0079fdb0 448 FUNC GLOBAL DEFAULT 12 visit_type_DisplayDBus_members │ │ │ │ 10931: 00ab9980 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_GET_EVENT │ │ │ │ 10932: 00ab7e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADER_WRITE_ROM_EVENT │ │ │ │ - 10933: 007669d8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ - 10934: 00520694 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ + 10933: 007669c8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_iothreads │ │ │ │ + 10934: 00520688 2896 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_element │ │ │ │ 10935: 00adfdec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_DSTATE │ │ │ │ 10936: 00adfb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_WRITE_DSTATE │ │ │ │ 10937: 004b48ec 124 FUNC GLOBAL DEFAULT 12 net_crc32_le │ │ │ │ 10938: 00adf974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_COMMAND_COMPLETE_DSTATE │ │ │ │ 10939: 002eb988 88 FUNC GLOBAL DEFAULT 12 dma_buf_commit │ │ │ │ - 10940: 007ffaac 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ + 10940: 007ffa9c 204 FUNC GLOBAL DEFAULT 12 vu_gpa_to_va │ │ │ │ 10941: 0047769c 12 FUNC GLOBAL DEFAULT 12 migrate_add_blocker_normal │ │ │ │ - 10942: 007fb2b0 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ + 10942: 007fb2a0 192 FUNC GLOBAL DEFAULT 12 visit_type_QapiVfioMigrationState │ │ │ │ 10943: 00adfd0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_CLAIM_DSTATE │ │ │ │ 10944: 00adf46e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ - 10945: 00728988 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ - 10946: 00618f68 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ + 10945: 00728978 192 FUNC GLOBAL DEFAULT 12 visit_type_FuseExportAllowOther │ │ │ │ + 10946: 00618f58 152 FUNC GLOBAL DEFAULT 12 bdrv_co_nb_sectors │ │ │ │ 10947: 00adebb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_DSTATE │ │ │ │ - 10948: 00754604 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ + 10948: 007545f4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_roms │ │ │ │ 10949: 00227984 40 FUNC GLOBAL DEFAULT 12 helper_rem_i32 │ │ │ │ 10950: 004d4118 100 FUNC GLOBAL DEFAULT 12 icount_round │ │ │ │ 10951: 00ab3374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_SET_FRAME_INTERVAL_EVENT │ │ │ │ - 10952: 0064c128 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ + 10952: 0064c118 108 FUNC GLOBAL DEFAULT 12 block_copy_call_free │ │ │ │ 10953: 00ade8d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_EXTREG_DSTATE │ │ │ │ - 10954: 0077a964 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ + 10954: 0077a954 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformation │ │ │ │ 10955: 00aa8d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_READ_EVENT │ │ │ │ 10956: 00ae013c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ 10957: 00adf426 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_WRITE_DSTATE │ │ │ │ - 10958: 005b5a54 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ - 10959: 00610de4 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ + 10958: 005b5a44 24 FUNC GLOBAL DEFAULT 12 tcg_gen_rotri_i64 │ │ │ │ + 10959: 00610dd4 8 FUNC GLOBAL DEFAULT 12 iothread_get_aio_context │ │ │ │ 10960: 004d7ab4 72 FUNC GLOBAL DEFAULT 12 ebpf_rss_init │ │ │ │ - 10961: 007f2b78 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ - 10962: 005c46f8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ - 10963: 00744f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ - 10964: 00772e20 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ - 10965: 0077ac54 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ + 10961: 007f2b68 76 FUNC GLOBAL DEFAULT 12 timed_average_min │ │ │ │ + 10962: 005c46e8 116 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl16i_i64 │ │ │ │ + 10963: 00744f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptions │ │ │ │ + 10964: 00772e10 384 FUNC GLOBAL DEFAULT 12 visit_type_FilterRedirectorProperties_members │ │ │ │ + 10965: 0077ac44 244 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo_members │ │ │ │ 10966: 00a13f7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd32 │ │ │ │ 10967: 00ae0752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ - 10968: 007c1704 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ + 10968: 007c16f4 148 FUNC GLOBAL DEFAULT 12 qemu_socket_set_nonblock │ │ │ │ 10969: 00aaffe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_DATA_EVENT │ │ │ │ 10970: 00aa8668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_COMPLETE_EVENT │ │ │ │ 10971: 00ab8df8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_EVENT │ │ │ │ - 10972: 00770aec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ - 10973: 0057699c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ + 10972: 00770adc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioUserServerProperties │ │ │ │ + 10973: 0057698c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_be │ │ │ │ 10974: 00adfa6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_LOWER_DSTATE │ │ │ │ 10975: 0022befc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu16 │ │ │ │ - 10976: 007ec170 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ + 10976: 007ec160 244 FUNC GLOBAL DEFAULT 12 hbitmap_serialize_part │ │ │ │ 10977: 0034f7bc 120 FUNC GLOBAL DEFAULT 12 msix_vector_use │ │ │ │ 10978: 00adfea8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_INIT_IOMMU_MR_DSTATE │ │ │ │ 10979: 00ab8a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_POISON_EVENT │ │ │ │ 10980: 00aa4758 32 OBJECT GLOBAL DEFAULT 24 authz_trace_events │ │ │ │ 10981: 00ae06b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_RX_FILTER_DSTATE │ │ │ │ - 10982: 0070d27c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ + 10982: 0070d26c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption │ │ │ │ 10983: 00ae074c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_DSTATE │ │ │ │ - 10984: 0072c568 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ + 10984: 0072c558 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMuxWrapper │ │ │ │ 10985: 002a2b50 316 FUNC GLOBAL DEFAULT 12 numa_cpu_pre_plug │ │ │ │ - 10986: 00711088 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ + 10986: 00711078 320 FUNC GLOBAL DEFAULT 12 visit_type_NFSServer │ │ │ │ 10987: 00ae0cfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_DISPATCH_DSTATE │ │ │ │ 10988: 0021ec58 400 FUNC GLOBAL DEFAULT 12 int16_to_float64_scalbn │ │ │ │ - 10989: 00565f00 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ - 10990: 0077d79c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ + 10989: 00565ef0 148 FUNC GLOBAL DEFAULT 12 tb_unlock_pages │ │ │ │ + 10990: 0077d78c 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_memory_failure │ │ │ │ 10991: 00ab9204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_EVENT │ │ │ │ 10992: 00ae0278 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_SET_VCPU_DSTATE │ │ │ │ 10993: 00ab9ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 10994: 00aa568c 240 OBJECT GLOBAL DEFAULT 24 io_trace_events │ │ │ │ - 10995: 006faf94 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ + 10995: 006faf84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockNodeInfo │ │ │ │ 10996: 00ade8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_RD_DSTATE │ │ │ │ 10997: 00aa4378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_LIST_EVENT │ │ │ │ 10998: 00ae05cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMDEV_DSTATE │ │ │ │ 10999: 00ae048e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 11000: 00aa80d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MODE_CHANGE_EVENT │ │ │ │ - 11001: 00745104 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ + 11001: 007450f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfoList │ │ │ │ 11002: 00ab09f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_READB_EVENT │ │ │ │ 11003: 00adee96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_READ_DSTATE │ │ │ │ 11004: 00adf310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EIAC_DSTATE │ │ │ │ - 11005: 007ee6c4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ - 11006: 007cb8ec 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ + 11005: 007ee6b4 76 FUNC GLOBAL DEFAULT 12 iov_size │ │ │ │ + 11006: 007cb8dc 160 FUNC GLOBAL DEFAULT 12 error_free_or_abort │ │ │ │ 11007: 00aab460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_WRITE_EVENT │ │ │ │ 11008: 00ab0f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_GET_LIST_EVENT │ │ │ │ 11009: 00adefa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APB_PNP_READ_DSTATE │ │ │ │ 11010: 00223504 452 FUNC GLOBAL DEFAULT 12 bfloat16_scalbn │ │ │ │ 11011: 00ae075a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_DSTATE │ │ │ │ 11012: 004818e8 104 FUNC GLOBAL DEFAULT 12 migrate_announce_params │ │ │ │ 11013: 00ae00ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_DSTATE │ │ │ │ 11014: 004cc81c 4 FUNC GLOBAL DEFAULT 12 replay_get_current_icount │ │ │ │ 11015: 00ade900 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_IWM_DSTATE │ │ │ │ - 11016: 0051caac 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ - 11017: 00733ef0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ + 11016: 0051caa0 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_host_notifier │ │ │ │ + 11017: 00733ee0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetFilterDirection │ │ │ │ 11018: 0029bb4c 96 FUNC GLOBAL DEFAULT 12 qmp_query_uuid │ │ │ │ 11019: 00ab882c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_RINGBUF_WRITE_EVENT │ │ │ │ 11020: 00228894 164 FUNC GLOBAL DEFAULT 12 helper_gvec_mul8 │ │ │ │ 11021: 00ae04d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_COMMIT_DSTATE │ │ │ │ - 11022: 0079f770 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ + 11022: 0079f760 316 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_input_send_event_arg_members │ │ │ │ 11023: 00aab830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_SRC_WRITE_EVENT │ │ │ │ 11024: 00adebbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_DSTATE │ │ │ │ 11025: 00adf67c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_WRITE_DSTATE │ │ │ │ - 11026: 007986fc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ - 11027: 007992e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ + 11026: 007986ec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_types │ │ │ │ + 11027: 007992d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncBasicInfo │ │ │ │ 11028: 00adff90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CMSDK_APB_WATCHDOG_LOCK_DSTATE │ │ │ │ 11029: 00ae01ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_DSTATE │ │ │ │ - 11030: 00536034 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ + 11030: 00536028 104 FUNC GLOBAL DEFAULT 12 win_dump_available │ │ │ │ 11031: 00ab5e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_EVENT │ │ │ │ 11032: 0024de98 184 FUNC GLOBAL DEFAULT 12 vnc_client_read_buf │ │ │ │ 11033: 00aa6c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_REALIZE_EVENT │ │ │ │ 11034: 00aba818 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WIN32_MAP_FREE_EVENT │ │ │ │ 11035: 00adfeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_DSTATE │ │ │ │ - 11036: 005c9524 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ - 11037: 007be874 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ + 11036: 005c9514 60 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_abs │ │ │ │ + 11037: 007be864 112 FUNC GLOBAL DEFAULT 12 aio_set_event_notifier │ │ │ │ 11038: 0034c170 244 FUNC GLOBAL DEFAULT 12 pcie_port_init_reg │ │ │ │ 11039: 0022c328 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu32 │ │ │ │ 11040: 0021cc74 264 FUNC GLOBAL DEFAULT 12 float64_to_uint16_round_to_zero │ │ │ │ - 11041: 006ecdc4 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ - 11042: 0075ae5c 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ - 11043: 00796ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ + 11041: 006ecdb4 116 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_common │ │ │ │ + 11042: 0075ae4c 320 FUNC GLOBAL DEFAULT 12 visit_type_COLOStatus │ │ │ │ + 11043: 00796fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMInfo │ │ │ │ 11044: 00aa8d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_READB_EVENT │ │ │ │ - 11045: 00603df0 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ + 11045: 00603de0 116 FUNC GLOBAL DEFAULT 12 blk_exp_ref │ │ │ │ 11046: 00ae0084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_DSTATE │ │ │ │ - 11047: 005e1bd4 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ + 11047: 005e1bc4 204 FUNC GLOBAL DEFAULT 12 qio_channel_get_peerpid │ │ │ │ 11048: 00ab0788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_EVENT │ │ │ │ 11049: 009e9ec0 12 OBJECT GLOBAL DEFAULT 21 BiosAtaTranslation_lookup │ │ │ │ 11050: 00aadc3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_ACK_EVENT │ │ │ │ 11051: 002a72f8 104 FUNC GLOBAL DEFAULT 12 sysbus_get_connected_irq │ │ │ │ 11052: 00adfb8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WAKEUP_DSTATE │ │ │ │ 11053: 0030f614 160 FUNC GLOBAL DEFAULT 12 net_tx_pkt_init │ │ │ │ - 11054: 006fb274 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ - 11055: 00543fb8 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ + 11054: 006fb264 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfoList │ │ │ │ + 11055: 00543fac 400 FUNC GLOBAL DEFAULT 12 memory_region_present │ │ │ │ 11056: 00aa6c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_GET_CONFIG_EVENT │ │ │ │ 11057: 00adefb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_POLL_DSTATE │ │ │ │ 11058: 00ad6f34 4 OBJECT GLOBAL DEFAULT 25 tcg_code_gen_epilogue │ │ │ │ - 11059: 006a1e94 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ + 11059: 006a1e84 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_import │ │ │ │ 11060: 00adfa22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_DSTATE │ │ │ │ 11061: 00adfc0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_CAP_READ_DSTATE │ │ │ │ - 11062: 007e3274 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ + 11062: 007e3264 60 FUNC GLOBAL DEFAULT 12 qemu_in_coroutine │ │ │ │ 11063: 00438eec 388 FUNC GLOBAL DEFAULT 12 hmp_block_set_io_throttle │ │ │ │ 11064: 00ae01c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QTAILQ_DSTATE │ │ │ │ - 11065: 00744290 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ + 11065: 00744280 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesList │ │ │ │ 11066: 00468634 20 FUNC GLOBAL DEFAULT 12 cpr_state_ioc │ │ │ │ 11067: 00aded1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_STATUS_DSTATE │ │ │ │ - 11068: 007949d8 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ - 11069: 00726794 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ + 11068: 007949c8 620 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask_members │ │ │ │ + 11069: 00726784 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_change │ │ │ │ 11070: 00adeb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_SET_COMPRESSION_LEVEL_DSTATE │ │ │ │ 11071: 00a17f6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addb │ │ │ │ - 11072: 0072cde4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ + 11072: 0072cdd4 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfoList │ │ │ │ 11073: 00227a98 48 FUNC GLOBAL DEFAULT 12 helper_rem_i64 │ │ │ │ 11074: 004b1540 100 FUNC GLOBAL DEFAULT 12 qemu_mac_strdup_printf │ │ │ │ 11075: 00adeb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RESET_SURFACES_DSTATE │ │ │ │ 11076: 00aded20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_READ_DATA_DSTATE │ │ │ │ - 11077: 0073a6d0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ + 11077: 0073a6c0 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsX509Properties │ │ │ │ 11078: 003bad84 284 FUNC GLOBAL DEFAULT 12 usb_ep_set_max_streams │ │ │ │ 11079: 0044fe58 19432 FUNC GLOBAL DEFAULT 12 qemu_init │ │ │ │ 11080: 00adf61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_DSTATE │ │ │ │ 11081: 00adf606 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_TIMESTAMP_DSTATE │ │ │ │ 11082: 0021f3ec 16 FUNC GLOBAL DEFAULT 12 int8_to_bfloat16 │ │ │ │ - 11083: 0077bc40 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ + 11083: 0077bc30 324 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390_members │ │ │ │ 11084: 00a17ac8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_be │ │ │ │ 11085: 00ab5924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 11086: 0073fdc8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ - 11087: 00576678 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ + 11086: 0073fdb8 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMemberList │ │ │ │ + 11087: 00576668 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_be │ │ │ │ 11088: 00a13ef8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_usadd64 │ │ │ │ 11089: 00aa4f90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_CB_EVENT │ │ │ │ 11090: 00ae0568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REQUEST_EBPF_DSTATE │ │ │ │ 11091: 00ab5b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_CORE_EVENT │ │ │ │ 11092: 00aa50e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_EVENT │ │ │ │ 11093: 00adf7d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_DSTATE │ │ │ │ - 11094: 0058216c 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ + 11094: 0058215c 8 FUNC GLOBAL DEFAULT 12 device_cold_reset │ │ │ │ 11095: 004abe6c 1164 FUNC GLOBAL DEFAULT 12 eth_get_protocols │ │ │ │ - 11096: 0057ae74 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ + 11096: 0057ae64 4 FUNC GLOBAL DEFAULT 12 kvm_irqchip_commit_routes │ │ │ │ 11097: 00adf656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_SOURCE_RANGE_DSTATE │ │ │ │ 11098: 00aa7cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SERIAL_READ_EVENT │ │ │ │ 11099: 0036cc14 72 FUNC GLOBAL DEFAULT 12 scsi_device_purge_requests │ │ │ │ - 11100: 007a610c 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ - 11101: 007fb370 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ + 11100: 007a60fc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_client_migrate_info │ │ │ │ + 11101: 007fb360 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VFIO_MIGRATION_arg_members │ │ │ │ 11102: 0031debc 1272 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_groups │ │ │ │ 11103: 004cf470 108 FUNC GLOBAL DEFAULT 12 replay_block_event │ │ │ │ - 11104: 00572f88 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ + 11104: 00572f78 120 FUNC GLOBAL DEFAULT 12 cpu_stw_le_data │ │ │ │ 11105: 00adfe8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_FLAG_DEL_DSTATE │ │ │ │ - 11106: 005c8e10 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ + 11106: 005c8e00 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_add │ │ │ │ 11107: 004cf930 24 FUNC GLOBAL DEFAULT 12 replay_events_enabled │ │ │ │ 11108: 00aacf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASI_82596_MEM_READW_EVENT │ │ │ │ - 11109: 007ef700 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ - 11110: 005d3c9c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ - 11111: 007cb038 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ - 11112: 005eef58 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ + 11109: 007ef6f0 32 FUNC GLOBAL DEFAULT 12 iov_discard_undo │ │ │ │ + 11110: 005d3c8c 252 FUNC GLOBAL DEFAULT 12 qemu_file_shutdown │ │ │ │ + 11111: 007cb028 8 FUNC GLOBAL DEFAULT 12 error_get_class │ │ │ │ + 11112: 005eef48 56 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_free │ │ │ │ 11113: 00aa6308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_EVENT │ │ │ │ 11114: 00236e10 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_destroy │ │ │ │ - 11115: 00937748 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ - 11116: 007ee11c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ + 11115: 00937738 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_12_len │ │ │ │ + 11116: 007ee10c 120 FUNC GLOBAL DEFAULT 12 gpa_tree_new │ │ │ │ 11117: 003f5b8c 492 FUNC GLOBAL DEFAULT 12 vfio_region_finalize │ │ │ │ - 11118: 00728634 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ + 11118: 00728624 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbd │ │ │ │ 11119: 00aa8918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_EVENT │ │ │ │ 11120: 0043e7a8 172 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_initialize │ │ │ │ 11121: 009ea534 12 OBJECT GLOBAL DEFAULT 21 OffAutoPCIBAR_lookup │ │ │ │ - 11122: 007d0a80 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ + 11122: 007d0a70 428 FUNC GLOBAL DEFAULT 12 qemu_opts_append │ │ │ │ 11123: 00481c9c 2940 FUNC GLOBAL DEFAULT 12 migrate_params_check │ │ │ │ 11124: 00aacd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_EVENT │ │ │ │ 11125: 00adf796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_MEMCPY_DSTATE │ │ │ │ 11126: 00adf2d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_DISABLED_DSTATE │ │ │ │ - 11127: 007556d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ + 11127: 007556c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VfioStats │ │ │ │ 11128: 00239e70 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_sync │ │ │ │ - 11129: 007b48a0 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ + 11129: 007b4890 244 FUNC GLOBAL DEFAULT 12 qdict_next │ │ │ │ 11130: 0045f1f8 480 FUNC GLOBAL DEFAULT 12 vhost_user_backend_start │ │ │ │ 11131: 002f720c 56 FUNC GLOBAL DEFAULT 12 qmp_cxl_add_dynamic_capacity │ │ │ │ 11132: 004291c4 108 FUNC GLOBAL DEFAULT 12 audio_buffer_samples │ │ │ │ - 11133: 00657d68 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ + 11133: 00657d58 72 FUNC GLOBAL DEFAULT 12 bdrv_check_request │ │ │ │ 11134: 009e80b0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int16 │ │ │ │ 11135: 0047d630 1252 FUNC GLOBAL DEFAULT 12 multifd_recv_sync_main │ │ │ │ 11136: 00adfda4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SETUP_DSTATE │ │ │ │ 11137: 00ae078a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_DSTATE │ │ │ │ 11138: 00adef92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_MEM_VALID_DSTATE │ │ │ │ 11139: 00ab4ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_RNG_GUEST_NOT_READY_EVENT │ │ │ │ 11140: 0023211c 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_atexit_cb │ │ │ │ 11141: 009eb1a0 12 OBJECT GLOBAL DEFAULT 21 QCryptodevBackendAlgoType_lookup │ │ │ │ 11142: 00ae0d12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_RESIZE_DSTATE │ │ │ │ - 11143: 006524d8 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ - 11144: 00572064 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ + 11143: 006524c8 120 FUNC GLOBAL DEFAULT 12 bdrv_disable_dirty_bitmap │ │ │ │ + 11144: 00572054 152 FUNC GLOBAL DEFAULT 12 cpu_stl_be_mmuidx_ra │ │ │ │ 11145: 0047c57c 1208 FUNC GLOBAL DEFAULT 12 multifd_send_shutdown │ │ │ │ 11146: 00292ddc 180 FUNC GLOBAL DEFAULT 12 qdev_intercept_gpio_out │ │ │ │ 11147: 00adf36e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_RUNNING_DSTATE │ │ │ │ - 11148: 0079eca8 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ + 11148: 0079ec98 28 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEventWrapper_members │ │ │ │ 11149: 003f6580 564 FUNC GLOBAL DEFAULT 12 vfio_get_dev_region_info │ │ │ │ - 11150: 005701e8 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ - 11151: 007448cc 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ + 11150: 005701d8 312 FUNC GLOBAL DEFAULT 12 tlb_set_page_with_attrs │ │ │ │ + 11151: 007448bc 28 FUNC GLOBAL DEFAULT 12 visit_type_SmpCachePropertiesWrapper_members │ │ │ │ 11152: 00a18938 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i32 │ │ │ │ 11153: 0020348c 388 FUNC GLOBAL DEFAULT 12 float32_add │ │ │ │ - 11154: 007ec6b0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ + 11154: 007ec6a0 120 FUNC GLOBAL DEFAULT 12 hbitmap_free │ │ │ │ 11155: 00adf2a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_GREG_WRITE_DSTATE │ │ │ │ 11156: 00aa9f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_ACCEPT_EVENT │ │ │ │ 11157: 00aaeaf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_EVENT │ │ │ │ 11158: 00ab78c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_EVENT │ │ │ │ 11159: 00aab900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_AHB_CLK_EVENT │ │ │ │ 11160: 00ae0682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REMOVE_FD_DSTATE │ │ │ │ 11161: 00adfed8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BALLOON_GET_CONFIG_DSTATE │ │ │ │ - 11162: 0057af28 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ + 11162: 0057af18 256 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo_members │ │ │ │ 11163: 00adf4be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_WRITE_DSTATE │ │ │ │ 11164: 00ae0ca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_NOSYS_DSTATE │ │ │ │ 11165: 00ab2d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_START_EVENT │ │ │ │ - 11166: 006f046c 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ + 11166: 006f045c 428 FUNC GLOBAL DEFAULT 12 qmp_qom_list │ │ │ │ 11167: 00a20194 132 OBJECT GLOBAL DEFAULT 24 helper_info_exception │ │ │ │ 11168: 00477214 20 FUNC GLOBAL DEFAULT 12 migration_postcopy_is_alive │ │ │ │ - 11169: 006da3ac 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ + 11169: 006da39c 508 FUNC GLOBAL DEFAULT 12 bdrv_get_allocated_file_size │ │ │ │ 11170: 00ab7ec0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_EVENT │ │ │ │ - 11171: 0074cb74 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ + 11171: 0074cb64 324 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration │ │ │ │ 11172: 009e9fcc 12 OBJECT GLOBAL DEFAULT 21 NFSTransport_lookup │ │ │ │ - 11173: 007728ec 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ + 11173: 007728dc 360 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties │ │ │ │ 11174: 00aba014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_EVENT │ │ │ │ - 11175: 00794094 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ - 11176: 0058b528 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ + 11175: 00794084 192 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortAutoneg │ │ │ │ + 11176: 0058b518 272 FUNC GLOBAL DEFAULT 12 object_property_get_str │ │ │ │ 11177: 00adee16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_PROCESS_COMMAND_DSTATE │ │ │ │ 11178: 00aa556c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_DISCONNECT_EVENT │ │ │ │ 11179: 0035f848 204 FUNC GLOBAL DEFAULT 12 pcie_cap_fill_link_ep_usp │ │ │ │ - 11180: 0077e6ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ - 11181: 007f06d4 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ + 11180: 0077e6dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_UnixSocketAddress │ │ │ │ + 11181: 007f06c4 108 FUNC GLOBAL DEFAULT 12 readline_show_prompt │ │ │ │ 11182: 0022c7a4 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltu64 │ │ │ │ 11183: 00a10850 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_lts8 │ │ │ │ 11184: 00214a90 340 FUNC GLOBAL DEFAULT 12 floatx80_rem │ │ │ │ 11185: 00adf5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_SHUTDOWN_CLEARED_DSTATE │ │ │ │ - 11186: 00609ea0 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ - 11187: 00597450 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ + 11186: 00609e90 236 FUNC GLOBAL DEFAULT 12 bds_tree_init │ │ │ │ + 11187: 00597440 60 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove_all │ │ │ │ 11188: 00adeece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_UNMASK_DSTATE │ │ │ │ 11189: 00205228 2892 FUNC GLOBAL DEFAULT 12 bfloat16_mul │ │ │ │ - 11190: 00765f40 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ - 11191: 006459b0 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ - 11192: 006e10dc 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ + 11190: 00765f30 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineOptionInfoList │ │ │ │ + 11191: 006459a0 104 FUNC GLOBAL DEFAULT 12 blk_aio_ioctl │ │ │ │ + 11192: 006e10cc 16 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_connected │ │ │ │ 11193: 00ab6424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_EVENT │ │ │ │ 11194: 00ae04de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 11195: 007717a4 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ + 11195: 00771794 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfoList │ │ │ │ 11196: 00ab6b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_CLEANUP_EVENT │ │ │ │ 11197: 00aadd0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RDT_EVENT │ │ │ │ - 11198: 007843f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ + 11198: 007843e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionProperties │ │ │ │ 11199: 00aaef78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SET_DESCRIPTOR_EXTENSION_EVENT │ │ │ │ - 11200: 00644ab0 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ - 11201: 0054adf4 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ + 11200: 00644aa0 112 FUNC GLOBAL DEFAULT 12 blk_get_attached_dev │ │ │ │ + 11201: 0054ade4 64 FUNC GLOBAL DEFAULT 12 tcg_iommu_init_notifier_list │ │ │ │ 11202: 00adf4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_DESC_READ_DSTATE │ │ │ │ 11203: 0034d290 504 FUNC GLOBAL DEFAULT 12 msi_reset │ │ │ │ 11204: 00228134 172 FUNC GLOBAL DEFAULT 12 helper_gvec_adds16 │ │ │ │ 11205: 00ae01f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_SAVE_DSTATE │ │ │ │ 11206: 00aaef98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ZNS_ZONE_RESET_EVENT │ │ │ │ 11207: 00aad76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_RX_DESC_BUFF_SIZE_EVENT │ │ │ │ 11208: 00ae00a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_SIGNAL_UNREGISTER_APPEND_DSTATE │ │ │ │ 11209: 00442fd4 592 FUNC GLOBAL DEFAULT 12 qdev_device_help │ │ │ │ - 11210: 00793b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ + 11210: 00793b50 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowKey │ │ │ │ 11211: 00aad7cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_EVENT │ │ │ │ 11212: 0022bcf0 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ne16 │ │ │ │ 11213: 00adffe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_HEADER_ENTER_DSTATE │ │ │ │ 11214: 004703bc 176 FUNC GLOBAL DEFAULT 12 migrate_set_parameter_completion │ │ │ │ 11215: 009e80a4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32 │ │ │ │ 11216: 00adf164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_DSTATE │ │ │ │ 11217: 0024dfd0 260 FUNC GLOBAL DEFAULT 12 vnc_write_s32 │ │ │ │ - 11218: 005963b0 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ - 11219: 007b3be8 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ - 11220: 0074c598 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ + 11218: 005963a0 60 FUNC GLOBAL DEFAULT 12 gdb_syscall_handling │ │ │ │ + 11219: 007b3bd8 92 FUNC GLOBAL DEFAULT 12 qstring_from_gstring │ │ │ │ + 11220: 0074c588 332 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties │ │ │ │ 11221: 00aaa7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_SET_IRQS_EVENT │ │ │ │ - 11222: 00724b7c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ - 11223: 005eee3c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ + 11222: 00724b6c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_add │ │ │ │ + 11223: 005eee2c 156 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_digest │ │ │ │ 11224: 00aaa33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INVALL_EVENT │ │ │ │ 11225: 00397604 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_reply_endianness │ │ │ │ - 11226: 0051c924 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ + 11226: 0051c918 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_guest_notifier │ │ │ │ 11227: 00ade81e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_DSTATE │ │ │ │ 11228: 00adf3e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RECEIVE_IOV_DSTATE │ │ │ │ - 11229: 007c6f9c 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ + 11229: 007c6f8c 292 FUNC GLOBAL DEFAULT 12 qemu_load_module_for_opts │ │ │ │ 11230: 00aa7464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DEVICE_INFO_EVENT │ │ │ │ - 11231: 007730e0 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ - 11232: 005e2c7c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ + 11231: 007730d0 128 FUNC GLOBAL DEFAULT 12 visit_type_FilterRewriterProperties_members │ │ │ │ + 11232: 005e2c6c 76 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_get_instance │ │ │ │ 11233: 009eb5b8 12 OBJECT GLOBAL DEFAULT 21 VncVencryptSubAuth_lookup │ │ │ │ - 11234: 007c9514 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ + 11234: 007c9504 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_or │ │ │ │ 11235: 00adfe9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_DSTATE │ │ │ │ - 11236: 00628300 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ + 11236: 006282f0 52 FUNC GLOBAL DEFAULT 12 job_txn_unref_locked │ │ │ │ 11237: 00449328 168 FUNC GLOBAL DEFAULT 12 runstate_replay_enable │ │ │ │ - 11238: 005dcb98 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ - 11239: 005e2ae4 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ + 11238: 005dcb88 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_client │ │ │ │ + 11239: 005e2ad4 168 FUNC GLOBAL DEFAULT 12 qio_channel_write_all │ │ │ │ 11240: 004cd848 228 FUNC GLOBAL DEFAULT 12 replay_add_blocker │ │ │ │ - 11241: 006ff124 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ + 11241: 006ff114 112 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificFile_members │ │ │ │ 11242: 0022a8cc 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64i │ │ │ │ 11243: 002353dc 112 FUNC GLOBAL DEFAULT 12 qemu_displaysurface_set_share_handle │ │ │ │ - 11244: 00759410 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ + 11244: 00759400 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_arg_members │ │ │ │ 11245: 00aaf018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_SHUTDOWN_SET_EVENT │ │ │ │ 11246: 00ab26c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_ERROR_EVENT │ │ │ │ 11247: 00221a18 8 FUNC GLOBAL DEFAULT 12 float32_minnummag │ │ │ │ 11248: 002e55d4 408 FUNC GLOBAL DEFAULT 12 ahci_realize │ │ │ │ 11249: 00a14e70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds16 │ │ │ │ - 11250: 0078bb3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ - 11251: 007fc6f8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ + 11250: 0078bb2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevSdlOptions │ │ │ │ + 11251: 007fc6e8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ACPI_DEVICE_OST_arg_members │ │ │ │ 11252: 00adec72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_DSTATE │ │ │ │ 11253: 00adf124 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EMPTY_SLOT_WRITE_DSTATE │ │ │ │ - 11254: 007d3b40 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ + 11254: 007d3b30 44 FUNC GLOBAL DEFAULT 12 qemu_log_enabled │ │ │ │ 11255: 002381c4 480 FUNC GLOBAL DEFAULT 12 graphic_console_close │ │ │ │ 11256: 0022b448 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl64v │ │ │ │ 11257: 002a7458 224 FUNC GLOBAL DEFAULT 12 sysbus_mmio_map │ │ │ │ 11258: 00293ecc 124 FUNC GLOBAL DEFAULT 12 load_image_size │ │ │ │ - 11259: 006f60cc 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ + 11259: 006f60bc 192 FUNC GLOBAL DEFAULT 12 visit_type_QType │ │ │ │ 11260: 0029b6e8 208 FUNC GLOBAL DEFAULT 12 qmp_set_numa_node │ │ │ │ 11261: 0043112c 140 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_size │ │ │ │ - 11262: 004f9968 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ + 11262: 004f995c 120 FUNC GLOBAL DEFAULT 12 virtio_net_supported_guest_offloads │ │ │ │ 11263: 00a10e80 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltu8 │ │ │ │ 11264: 00ab8e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_NUMA_EVENT │ │ │ │ 11265: 00a18ee4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i32 │ │ │ │ 11266: 00ade45c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_c │ │ │ │ 11267: 00ae06ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_CLIENT_DSTATE │ │ │ │ 11268: 00ab00f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_10_EVENT │ │ │ │ 11269: 0029914c 268 FUNC GLOBAL DEFAULT 12 pstrcpy_targphys │ │ │ │ - 11270: 006f1d6c 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ + 11270: 006f1d5c 152 FUNC GLOBAL DEFAULT 12 error_printf_unless_qmp │ │ │ │ 11271: 00ae0232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_RUN_DSTATE │ │ │ │ - 11272: 0057aaa4 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ - 11273: 005419b8 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ - 11274: 005cdc38 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ + 11272: 0057aa94 108 FUNC GLOBAL DEFAULT 12 cpu_ldub_code │ │ │ │ + 11273: 005419ac 152 FUNC GLOBAL DEFAULT 12 memory_region_iommu_attrs_to_index │ │ │ │ + 11274: 005cdc28 108 FUNC GLOBAL DEFAULT 12 migration_rate_set │ │ │ │ 11275: 00aa4ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_EVENT │ │ │ │ 11276: 004403a8 4 FUNC GLOBAL DEFAULT 12 qmp_query_vcpu_dirty_limit │ │ │ │ 11277: 00294eac 208 FUNC GLOBAL DEFAULT 12 load_image_targphys │ │ │ │ 11278: 0022651c 108 FUNC GLOBAL DEFAULT 12 float64_silence_nan │ │ │ │ - 11279: 005805c8 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ + 11279: 005805b8 196 FUNC GLOBAL DEFAULT 12 qdev_prop_set_array │ │ │ │ 11280: 00aa7718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_DEVICE_CREATE_EVENT │ │ │ │ 11281: 00a10640 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_les8 │ │ │ │ 11282: 00a18830 132 OBJECT GLOBAL DEFAULT 24 helper_info_clz_i64 │ │ │ │ 11283: 00481850 36 FUNC GLOBAL DEFAULT 12 migrate_tls_hostname │ │ │ │ 11284: 00ade6fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_DSTATE │ │ │ │ 11285: 00ade5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CLUSTER_LINK_L2_DSTATE │ │ │ │ 11286: 003f2f74 312 FUNC GLOBAL DEFAULT 12 ccid_card_card_error │ │ │ │ 11287: 00ab01e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_EVENT │ │ │ │ - 11288: 00731508 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ - 11289: 00799cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ - 11290: 00645cdc 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ + 11288: 007314f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_chardev │ │ │ │ + 11289: 00799ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCurses │ │ │ │ + 11290: 00645ccc 244 FUNC GLOBAL DEFAULT 12 blk_aio_zone_append │ │ │ │ 11291: 002281e0 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds32 │ │ │ │ 11292: 00a154a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgl_le │ │ │ │ 11293: 00ae0450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 11294: 00aaa23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_WRITE_EVENT │ │ │ │ 11295: 0022c110 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ne32 │ │ │ │ 11296: 00ade8c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_EXTREG_DSTATE │ │ │ │ 11297: 00aaab9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_EVENT │ │ │ │ 11298: 00aa54a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_CO_PREADV_EVENT │ │ │ │ 11299: 00aa557c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WRITE_ERR_EVENT │ │ │ │ 11300: 00aacbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_WRITE_INVALID_EVENT │ │ │ │ 11301: 00adf5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_DSTATE │ │ │ │ - 11302: 007f5870 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ + 11302: 007f5860 76 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_unmap_bar │ │ │ │ 11303: 00aadacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_WRITE_ICS_EVENT │ │ │ │ 11304: 00ade646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_DSTATE │ │ │ │ 11305: 00ade616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_PROCESS_COMPLETION_DSTATE │ │ │ │ - 11306: 005432d0 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ - 11307: 0075b4ec 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ + 11306: 005432c4 56 FUNC GLOBAL DEFAULT 12 memory_region_clear_flush_coalesced │ │ │ │ + 11307: 0075b4dc 640 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateInfo_members │ │ │ │ 11308: 00aae2ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_EVENT │ │ │ │ 11309: 00aadcdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_STARTED_EVENT │ │ │ │ 11310: 004a3778 820 FUNC GLOBAL DEFAULT 12 qmp_remove_fd │ │ │ │ 11311: 00adfee0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_REQUEST_DSTATE │ │ │ │ 11312: 0031f34c 104 FUNC GLOBAL DEFAULT 12 can_sja_connect_to_bus │ │ │ │ 11313: 004d09c4 104 FUNC GLOBAL DEFAULT 12 replay_can_snapshot │ │ │ │ - 11314: 00952fa8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ + 11314: 00952f98 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWCGROUP │ │ │ │ 11315: 002209c4 356 FUNC GLOBAL DEFAULT 12 uint64_to_float64_scalbn │ │ │ │ 11316: 009ea5d0 12 OBJECT GLOBAL DEFAULT 21 MonitorMode_lookup │ │ │ │ 11317: 00429118 72 FUNC GLOBAL DEFAULT 12 audioformat_bytes_per_sample │ │ │ │ 11318: 002263e8 120 FUNC GLOBAL DEFAULT 12 bfloat16_default_nan │ │ │ │ 11319: 00ab0628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_JUMP_EVENT │ │ │ │ 11320: 004cc64c 268 FUNC GLOBAL DEFAULT 12 replay_finish │ │ │ │ 11321: 00aa7b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_READB_DATA_EVENT │ │ │ │ 11322: 00adf836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_PAD_DSTATE │ │ │ │ - 11323: 00734684 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ + 11323: 00734674 312 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy │ │ │ │ 11324: 00aa5120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_SKIP_COW_EVENT │ │ │ │ 11325: 00ae0170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_HIT_DSTATE │ │ │ │ 11326: 00ab3aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_EVENT │ │ │ │ 11327: 00aaa4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_BADREAD_EVENT │ │ │ │ 11328: 00ae0cd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_DSTATE │ │ │ │ 11329: 00aaedd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_INVALID_CBA_EVENT │ │ │ │ - 11330: 00730a80 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ + 11330: 00730a70 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ChardevBackend_base_members │ │ │ │ 11331: 00adea74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_READ_DSTATE │ │ │ │ 11332: 00ab7628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_MTT_EVENT │ │ │ │ 11333: 00aa4bc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_WRITE_RETURN_EVENT │ │ │ │ 11334: 00a14dec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds32 │ │ │ │ - 11335: 007a9be8 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ + 11335: 007a9bd8 528 FUNC GLOBAL DEFAULT 12 visit_complete │ │ │ │ 11336: 00adf672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_DSTATE │ │ │ │ 11337: 00adfde8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_DSTATE │ │ │ │ 11338: 00ae0768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_UPDATE_DSTATE │ │ │ │ 11339: 00aa8958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_CREATE_EVENT │ │ │ │ 11340: 0044a54c 32 FUNC GLOBAL DEFAULT 12 qemu_system_guest_pvshutdown │ │ │ │ 11341: 00aad78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_VF_RESET_EVENT │ │ │ │ - 11342: 008026e4 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ + 11342: 008026d4 1028 FUNC GLOBAL DEFAULT 12 vu_queue_get_avail_bytes │ │ │ │ 11343: 00aadffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_LINK_NEGOTIATION_DONE_EVENT │ │ │ │ 11344: 00adf7dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_DSTATE │ │ │ │ - 11345: 00799a6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ + 11345: 00799a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEventWrapper │ │ │ │ 11346: 00aad7ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_WRITE_EVENT │ │ │ │ 11347: 00ab1a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_CQID_EVENT │ │ │ │ 11348: 00ab3c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_EVENT │ │ │ │ 11349: 00ade9e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RXSIZE_DSTATE │ │ │ │ 11350: 00aaf72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_BYTES_EVENT │ │ │ │ 11351: 00aaa36c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPI_EVENT │ │ │ │ 11352: 00ae0660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_DSTATE │ │ │ │ 11353: 009e8080 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int64 │ │ │ │ 11354: 00ae039a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_SYNC_CAPSLOCK_DSTATE │ │ │ │ 11355: 00ab9324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_PAUSE_EVENT │ │ │ │ - 11356: 0059a5e8 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ + 11356: 0059a5d8 11936 FUNC GLOBAL DEFAULT 12 tcg_optimize │ │ │ │ 11357: 002173f8 272 FUNC GLOBAL DEFAULT 12 float16_to_int8_scalbn │ │ │ │ 11358: 0034449c 1876 FUNC GLOBAL DEFAULT 12 nvme_dif_rw │ │ │ │ - 11359: 007eb70c 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ - 11360: 00536220 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ + 11359: 007eb6fc 8 FUNC GLOBAL DEFAULT 12 hbitmap_granularity │ │ │ │ + 11360: 00536214 288 FUNC GLOBAL DEFAULT 12 parse_cpu_option │ │ │ │ 11361: 00ab6b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_EVENT │ │ │ │ 11362: 00adedf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPP_DSTATE │ │ │ │ 11363: 00adf3da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_INTERRUPT_DELAYED_DSTATE │ │ │ │ 11364: 00a10c70 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leu8 │ │ │ │ 11365: 00ab9aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 11366: 00744dc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ + 11366: 00744db8 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuidInfo │ │ │ │ 11367: 00aae56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_SET_LINK_EVENT │ │ │ │ - 11368: 006ebd2c 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ + 11368: 006ebd1c 16 FUNC GLOBAL DEFAULT 12 get_chardevs_root │ │ │ │ 11369: 00ab2b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_EVENT │ │ │ │ 11370: 00ae076c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DISPLAY_RELOAD_DSTATE │ │ │ │ 11371: 0021faf4 300 FUNC GLOBAL DEFAULT 12 uint64_to_float16_scalbn │ │ │ │ - 11372: 006f5fd8 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ - 11373: 0055320c 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ + 11372: 006f5fc8 244 FUNC GLOBAL DEFAULT 12 visit_type_nullList │ │ │ │ + 11373: 005531fc 636 FUNC GLOBAL DEFAULT 12 address_space_ldub_cached_slow │ │ │ │ 11374: 00adf810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_START_DSTATE │ │ │ │ 11375: 00ade8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_UPDATE_IRQ_DSTATE │ │ │ │ - 11376: 007b3f10 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ + 11376: 007b3f00 68 FUNC GLOBAL DEFAULT 12 qdict_new │ │ │ │ 11377: 00aa98d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_WRITEREG_EVENT │ │ │ │ 11378: 00aad27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ERX_WRITE_EVENT │ │ │ │ 11379: 00adeefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_REJECT_DSTATE │ │ │ │ 11380: 00aaf288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_EVENT │ │ │ │ 11381: 00adfada 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_FILE_MONITOR_EVENT_DSTATE │ │ │ │ 11382: 00aba9d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_REENTRANT_AIO_EVENT │ │ │ │ 11383: 00adf854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DSTATE │ │ │ │ - 11384: 00622dd4 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ + 11384: 00622dc4 92 FUNC GLOBAL DEFAULT 12 bdrv_open_child │ │ │ │ 11385: 00ab9dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 11386: 00295b94 92 FUNC GLOBAL DEFAULT 12 load_ramdisk_as │ │ │ │ 11387: 002391c8 16 FUNC GLOBAL DEFAULT 12 cursor_builtin_hidden │ │ │ │ - 11388: 007e91bc 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ + 11388: 007e91ac 108 FUNC GLOBAL DEFAULT 12 aio_wait_kick │ │ │ │ 11389: 00359c40 852 FUNC GLOBAL DEFAULT 12 pci_host_config_write_common │ │ │ │ 11390: 00aa7124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_EVENT │ │ │ │ 11391: 00436c20 732 FUNC GLOBAL DEFAULT 12 qmp_block_set_io_throttle │ │ │ │ 11392: 0042069c 268 FUNC GLOBAL DEFAULT 12 hmp_virtio_query │ │ │ │ - 11393: 00575344 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ + 11393: 00575334 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xor_fetchw_le │ │ │ │ 11394: 00292764 112 FUNC GLOBAL DEFAULT 12 fw_path_provider_get_dev_path │ │ │ │ 11395: 00aa4db0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_DONE_EVENT │ │ │ │ 11396: 0022ce68 196 FUNC GLOBAL DEFAULT 12 helper_gvec_les16 │ │ │ │ - 11397: 007e4fa8 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ + 11397: 007e4f98 40 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate │ │ │ │ 11398: 00adeeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_WRITE_DSTATE │ │ │ │ - 11399: 007354fc 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ + 11399: 007354ec 316 FUNC GLOBAL DEFAULT 12 visit_type_MonitorOptions │ │ │ │ 11400: 00a18cd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_divu_i64 │ │ │ │ - 11401: 00757144 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ - 11402: 00771550 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ + 11401: 00757134 292 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatus_members │ │ │ │ + 11402: 00771540 316 FUNC GLOBAL DEFAULT 12 visit_type_ObjectTypeInfo │ │ │ │ 11403: 00aabd30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_RNG_READ_EVENT │ │ │ │ - 11404: 00728fe8 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ + 11404: 00728fd8 344 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions_members │ │ │ │ 11405: 00360b38 8 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_unplug_cb │ │ │ │ 11406: 00298c88 596 FUNC GLOBAL DEFAULT 12 rom_find_largest_gap_between │ │ │ │ - 11407: 0072d338 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ - 11408: 006fc2fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ - 11409: 007cc660 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ + 11407: 0072d328 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon │ │ │ │ + 11408: 006fc2ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsFile │ │ │ │ + 11409: 007cc650 216 FUNC GLOBAL DEFAULT 12 error_init │ │ │ │ 11410: 00aac210 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AVR_POWER_WRITE_EVENT │ │ │ │ 11411: 00ae062a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_PAUSE_DSTATE │ │ │ │ 11412: 00355918 164 FUNC GLOBAL DEFAULT 12 pci_new │ │ │ │ 11413: 00ade7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_VOL_DSTATE │ │ │ │ - 11414: 0078fd24 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ - 11415: 005a9514 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ - 11416: 007b43fc 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ + 11414: 0078fd14 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClientList │ │ │ │ + 11415: 005a9504 92 FUNC GLOBAL DEFAULT 12 tcg_constant_vec │ │ │ │ + 11416: 007b43ec 108 FUNC GLOBAL DEFAULT 12 qdict_get_int │ │ │ │ 11417: 00441dbc 184 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_free │ │ │ │ 11418: 00228284 180 FUNC GLOBAL DEFAULT 12 helper_gvec_adds64 │ │ │ │ 11419: 00aa65d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_LEN2_EVENT │ │ │ │ 11420: 00ab2ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_SUCCESS_EVENT │ │ │ │ 11421: 00aa47b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_CHECK_RULE_EVENT │ │ │ │ - 11422: 007a1138 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ + 11422: 007a1128 112 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptionsVNC_members │ │ │ │ 11423: 00ade5e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_DSTATE │ │ │ │ 11424: 00adfc22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_DEL_DSTATE │ │ │ │ 11425: 0022c554 200 FUNC GLOBAL DEFAULT 12 helper_gvec_ne64 │ │ │ │ - 11426: 00711b4c 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ + 11426: 00711b3c 384 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps_members │ │ │ │ 11427: 002a6800 228 FUNC GLOBAL DEFAULT 12 qemu_register_reset_nosnapshotload │ │ │ │ 11428: 00a14210 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub16 │ │ │ │ 11429: 00ab00a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_FORMAT_UNIT_EVENT │ │ │ │ 11430: 00ab2564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_SUCCESS_EVENT │ │ │ │ 11431: 00ab3d9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_MMAP_ENABLE_EVENT │ │ │ │ 11432: 00adf2fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_DSTATE │ │ │ │ - 11433: 00745b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ - 11434: 00775d4c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ + 11433: 00745b60 92 FUNC GLOBAL DEFAULT 12 qapi_free_SMPConfiguration │ │ │ │ + 11434: 00775d3c 324 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties │ │ │ │ 11435: 003f4f40 184 FUNC GLOBAL DEFAULT 12 vfio_mask_single_irqindex │ │ │ │ - 11436: 00626388 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ + 11436: 00626378 140 FUNC GLOBAL DEFAULT 12 block_job_next_locked │ │ │ │ 11437: 00ae0162 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_NEW_CHANNEL_DSTATE │ │ │ │ 11438: 0036a6ac 56 FUNC GLOBAL DEFAULT 12 scsi_req_ref │ │ │ │ 11439: 00a1eb2c 36 OBJECT GLOBAL DEFAULT 24 qemu_netdev_opts │ │ │ │ 11440: 00aa6168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AUDIO_TIMER_DELAYED_EVENT │ │ │ │ - 11441: 006fd270 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ + 11441: 006fd260 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlBase │ │ │ │ 11442: 00494258 316 FUNC GLOBAL DEFAULT 12 qmp_query_migrationthreads │ │ │ │ 11443: 00ab69d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_PING_EVENT │ │ │ │ 11444: 00adee74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_READ_DSTATE │ │ │ │ 11445: 00ab6314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_CLEANUP_EVENT │ │ │ │ - 11446: 0070bc10 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ + 11446: 0070bc00 688 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsFile_members │ │ │ │ 11447: 004b27e8 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet_raw │ │ │ │ - 11448: 007e1ac8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ + 11448: 007e1ab8 168 FUNC GLOBAL DEFAULT 12 qemu_co_enter_next_impl │ │ │ │ 11449: 00aaa4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_DIST_WRITE_EVENT │ │ │ │ 11450: 00a14d68 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_adds64 │ │ │ │ 11451: 0043e8a4 60 FUNC GLOBAL DEFAULT 12 dirtylimit_state_lock │ │ │ │ 11452: 00ab5e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_SEND_EVENT │ │ │ │ - 11453: 00739008 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ + 11453: 00738ff8 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo │ │ │ │ 11454: 00aba798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_EVENT │ │ │ │ 11455: 00ab2484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CANCELED_EVENT │ │ │ │ 11456: 0037b768 836 FUNC GLOBAL DEFAULT 12 esp_reg_read │ │ │ │ 11457: 00aa4668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_BINARYREPLY_EVENT │ │ │ │ 11458: 00adf992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_CANCELED_DSTATE │ │ │ │ 11459: 00ade770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_QUEUE_DSTATE │ │ │ │ - 11460: 00619b40 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ + 11460: 00619b30 168 FUNC GLOBAL DEFAULT 12 bdrv_next_all_states │ │ │ │ 11461: 00235674 372 FUNC GLOBAL DEFAULT 12 qemu_create_displaysurface │ │ │ │ - 11462: 0070dca8 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ + 11462: 0070dc98 300 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck_members │ │ │ │ 11463: 00adec9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_IRQ_RAISE_DSTATE │ │ │ │ 11464: 00adea72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_WRITE_DSTATE │ │ │ │ 11465: 00ade80c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_VM_STATE_CHANGE_DSTATE │ │ │ │ - 11466: 00578ff8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ + 11466: 00578fe8 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchl_le_mmu │ │ │ │ 11467: 0022d224 184 FUNC GLOBAL DEFAULT 12 helper_gvec_les32 │ │ │ │ 11468: 00365f30 4 FUNC GLOBAL DEFAULT 12 pxb_cxl_hook_up_registers │ │ │ │ - 11469: 007af3a8 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ + 11469: 007af398 180 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_keyval │ │ │ │ 11470: 0023a788 88 FUNC GLOBAL DEFAULT 12 qemu_remove_led_event_handler │ │ │ │ - 11471: 007808dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ + 11471: 007808cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsList │ │ │ │ 11472: 00ae0950 4 OBJECT GLOBAL DEFAULT 25 qemu_icache_linesize │ │ │ │ - 11473: 0061cd2c 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ + 11473: 0061cd1c 224 FUNC GLOBAL DEFAULT 12 bdrv_root_unref_child │ │ │ │ 11474: 00ab87ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_ADD_EVENT │ │ │ │ - 11475: 007557e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ + 11475: 007557d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatusList │ │ │ │ 11476: 00230058 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_cond_cb │ │ │ │ 11477: 00ab7728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_FAIL_EVENT │ │ │ │ 11478: 00aae25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_UDP_EVENT │ │ │ │ 11479: 00ae0524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_DSTATE │ │ │ │ - 11480: 00770588 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ - 11481: 00570b74 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ + 11480: 00770578 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRedirectorProperties │ │ │ │ + 11481: 00570b64 276 FUNC GLOBAL DEFAULT 12 tlb_plugin_lookup │ │ │ │ 11482: 003b68c8 132 FUNC GLOBAL DEFAULT 12 usb_device_get_usb_desc │ │ │ │ 11483: 0035abe0 736 FUNC GLOBAL DEFAULT 12 pcibus_dev_print │ │ │ │ 11484: 00adfa16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_DSTATE │ │ │ │ - 11485: 007013e8 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ - 11486: 00780994 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ + 11485: 007013d8 632 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific_members │ │ │ │ + 11486: 00780984 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsResultList │ │ │ │ 11487: 0034bdb8 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_read │ │ │ │ 11488: 002411d0 56 FUNC GLOBAL DEFAULT 12 qmp_add_client_vnc │ │ │ │ 11489: 00ab63e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_RAM_FILL_EVENT │ │ │ │ 11490: 0034fb70 244 FUNC GLOBAL DEFAULT 12 msix_unset_vector_notifiers │ │ │ │ 11491: 00adebee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_WRITE_BYTES_DSTATE │ │ │ │ 11492: 00485b00 156 FUNC GLOBAL DEFAULT 12 postcopy_notify_shared_wake │ │ │ │ - 11493: 006df510 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ + 11493: 006df500 560 FUNC GLOBAL DEFAULT 12 blk_zone_report │ │ │ │ 11494: 00ade614 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_IO_URING_SUBMIT_DSTATE │ │ │ │ - 11495: 007705e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ + 11495: 007705d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterRewriterProperties │ │ │ │ 11496: 004c82b0 208 FUNC GLOBAL DEFAULT 12 tap_fd_enable │ │ │ │ 11497: 00aabff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_WRITEB_EVENT │ │ │ │ 11498: 00a17b4c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andl_le │ │ │ │ - 11499: 00593988 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ + 11499: 00593978 296 FUNC GLOBAL DEFAULT 12 gdb_get_register_list │ │ │ │ 11500: 00a1418c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub32 │ │ │ │ - 11501: 00574f74 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ + 11501: 00574f64 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_xorw_le │ │ │ │ 11502: 004be448 1028 FUNC GLOBAL DEFAULT 12 parse_packet_early │ │ │ │ - 11503: 0070d978 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ - 11504: 006db0ec 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ + 11503: 0070d968 292 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyHash_members │ │ │ │ + 11504: 006db0dc 536 FUNC GLOBAL DEFAULT 12 bdrv_get_info │ │ │ │ 11505: 0035ffdc 224 FUNC GLOBAL DEFAULT 12 pcie_cap_get_version │ │ │ │ 11506: 00ab59b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FILE_INCOMING_EVENT │ │ │ │ 11507: 00adf08a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_SET_IRQ_DSTATE │ │ │ │ 11508: 00ab441c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_PBA_DISABLE_EVENT │ │ │ │ 11509: 00ab160c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SENT_EVENT │ │ │ │ 11510: 00472b6c 576 FUNC GLOBAL DEFAULT 12 migrate_send_rp_recv_bitmap │ │ │ │ - 11511: 0072cc80 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ - 11512: 0079abb4 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ - 11513: 00573074 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ - 11514: 0077aad4 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ + 11511: 0072cc70 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo_members │ │ │ │ + 11512: 0079aba4 428 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc │ │ │ │ + 11513: 00573064 128 FUNC GLOBAL DEFAULT 12 cpu_stq_le_data │ │ │ │ + 11514: 0077aac4 192 FUNC GLOBAL DEFAULT 12 visit_type_RunState │ │ │ │ 11515: 00aaa87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_BPR_READ_EVENT │ │ │ │ - 11516: 00706c5c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ + 11516: 00706c4c 156 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_change_backing_file_arg_members │ │ │ │ 11517: 00adf364 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_PENDING_CLEARING_DSTATE │ │ │ │ - 11518: 0065d75c 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ + 11518: 0065d74c 96 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range │ │ │ │ 11519: 001eb258 1048 FUNC GLOBAL DEFAULT 12 machine_parse_smp_cache │ │ │ │ 11520: 00222978 268 FUNC GLOBAL DEFAULT 12 float32_compare │ │ │ │ 11521: 00292134 40 FUNC GLOBAL DEFAULT 12 cpu_paging_enabled │ │ │ │ - 11522: 00703060 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ + 11522: 00703050 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo │ │ │ │ 11523: 00ab1c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_EXEC_NOP_CMD_EVENT │ │ │ │ 11524: 00adfcce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_SET_CTL_DSTATE │ │ │ │ 11525: 00adf1ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_RECEIVE_DSTATE │ │ │ │ - 11526: 005c9560 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ - 11527: 0058f494 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ + 11526: 005c9550 220 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_and │ │ │ │ + 11527: 0058f484 476 FUNC GLOBAL DEFAULT 12 type_print_class_properties │ │ │ │ 11528: 00adf6d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_IO_WRITE_DSTATE │ │ │ │ 11529: 00ae0310 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KEYMAP_PARSE_DSTATE │ │ │ │ - 11530: 007aa8f8 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ + 11530: 007aa8e8 408 FUNC GLOBAL DEFAULT 12 visit_check_list │ │ │ │ 11531: 00aaa07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_FREE_IRQ_EVENT │ │ │ │ 11532: 00adee52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_PMR_WRITE_DSTATE │ │ │ │ 11533: 00ae0d06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_NEW_DSTATE │ │ │ │ 11534: 00adf32a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_DSTATE │ │ │ │ - 11535: 007d3b6c 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ + 11535: 007d3b5c 96 FUNC GLOBAL DEFAULT 12 qemu_log_separate │ │ │ │ 11536: 00ae029c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_DSTATE │ │ │ │ - 11537: 0073ae94 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ - 11538: 0075af9c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ - 11539: 00626634 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ + 11537: 0073ae84 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions │ │ │ │ + 11538: 0075af8c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_recover_arg_members │ │ │ │ + 11539: 00626624 168 FUNC GLOBAL DEFAULT 12 block_job_has_bdrv │ │ │ │ 11540: 00adf9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_DSTATE │ │ │ │ 11541: 0042fe60 60 FUNC GLOBAL DEFAULT 12 v9fs_string_free │ │ │ │ - 11542: 006fbab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ - 11543: 00972068 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ + 11542: 006fbaa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupCommon │ │ │ │ + 11543: 00972058 20 OBJECT GLOBAL DEFAULT 14 gdb_static_features │ │ │ │ 11544: 00ab5b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAULT_THREAD_EVENT │ │ │ │ - 11545: 007914f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ - 11546: 00586448 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ + 11545: 007914e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_del │ │ │ │ + 11546: 00586438 204 FUNC GLOBAL DEFAULT 12 qdev_init_clock_in │ │ │ │ 11547: 00ab9394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_EVENT │ │ │ │ 11548: 00221978 8 FUNC GLOBAL DEFAULT 12 float16_maxnummag │ │ │ │ 11549: 00aab5f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_SET_CMD_EVENT │ │ │ │ - 11550: 00616718 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ + 11550: 00616708 192 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file_noerr │ │ │ │ 11551: 009ea060 12 OBJECT GLOBAL DEFAULT 21 BlkdebugIOType_lookup │ │ │ │ 11552: 00adf4e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_DSTATE │ │ │ │ 11553: 009e9e74 12 OBJECT GLOBAL DEFAULT 21 QAuthZListPolicy_lookup │ │ │ │ - 11554: 00589a64 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ + 11554: 00589a54 68 FUNC GLOBAL DEFAULT 12 object_property_iter_init │ │ │ │ 11555: 00aba364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_UINT8_EVENT │ │ │ │ 11556: 00adff7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_QUERY_LPM_DSTATE │ │ │ │ 11557: 00aa5410 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_COPY_RANGE_TO_EVENT │ │ │ │ - 11558: 005edba8 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ - 11559: 005f41b0 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ + 11558: 005edb98 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_free │ │ │ │ + 11559: 005f41a0 2008 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_new │ │ │ │ 11560: 00ab4da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DMA_MAP_EVENT │ │ │ │ - 11561: 00659e10 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ - 11562: 007b523c 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ + 11561: 00659e00 52 FUNC GLOBAL DEFAULT 12 qemu_try_blockalign │ │ │ │ + 11562: 007b522c 24 FUNC GLOBAL DEFAULT 12 qlist_peek │ │ │ │ 11563: 00aba424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_STRUCT_EVENT │ │ │ │ - 11564: 007935f8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ + 11564: 007935e8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pci │ │ │ │ 11565: 00aded2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DSTATE │ │ │ │ 11566: 00aa6dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_WR_EVENT │ │ │ │ 11567: 00ab841c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ 11568: 00ae078e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_SPICE_DSTATE │ │ │ │ 11569: 002a7360 224 FUNC GLOBAL DEFAULT 12 sysbus_connect_irq │ │ │ │ - 11570: 007c4c14 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ - 11571: 0054e224 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ + 11570: 007c4c04 20 FUNC GLOBAL DEFAULT 12 qemu_thread_exit │ │ │ │ + 11571: 0054e214 200 FUNC GLOBAL DEFAULT 12 qemu_ram_addr_from_host_nofail │ │ │ │ 11572: 00ae045a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_CHANGE_DSTATE │ │ │ │ 11573: 00ab7fb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_PR_MANAGERS_EVENT │ │ │ │ 11574: 004dcf3c 9212 FUNC GLOBAL DEFAULT 12 print_insn_or1k │ │ │ │ 11575: 00adf5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_DSTATE │ │ │ │ 11576: 009e8020 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint64_equal │ │ │ │ - 11577: 005bb708 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ + 11577: 005bb6f8 4 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i32_chk │ │ │ │ 11578: 002f3b8c 116 FUNC GLOBAL DEFAULT 12 virtio_input_init_config │ │ │ │ 11579: 00aba324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT8_EVENT │ │ │ │ - 11580: 00628a04 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ + 11580: 006289f4 124 FUNC GLOBAL DEFAULT 12 job_cancel_requested │ │ │ │ 11581: 00ae04d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_COMMIT_DSTATE │ │ │ │ 11582: 00ade934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_REALIZE_DSTATE │ │ │ │ - 11583: 00555040 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ + 11583: 00555030 540 FUNC GLOBAL DEFAULT 12 qemu_ram_remap │ │ │ │ 11584: 00ab6ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_AIO_CANCEL_EVENT │ │ │ │ 11585: 00ae0378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_INCREMENTAL_DSTATE │ │ │ │ 11586: 0022d5f4 216 FUNC GLOBAL DEFAULT 12 helper_gvec_les64 │ │ │ │ - 11587: 007d02ec 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ - 11588: 007b4564 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ + 11587: 007d02dc 64 FUNC GLOBAL DEFAULT 12 qemu_opts_do_parse │ │ │ │ + 11588: 007b4554 144 FUNC GLOBAL DEFAULT 12 qdict_get_qdict │ │ │ │ 11589: 00adfc86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_READ_DSTATE │ │ │ │ 11590: 00adfa18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_DSTATE │ │ │ │ - 11591: 006922e0 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ + 11591: 006922d0 1792 FUNC GLOBAL DEFAULT 12 qcow2_write_snapshots │ │ │ │ 11592: 00ab2b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_EVENT │ │ │ │ 11593: 00adf0e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_RESET_DSTATE │ │ │ │ 11594: 00adfe42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_SIZE_ROM_DSTATE │ │ │ │ - 11595: 007dff30 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ - 11596: 007f904c 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ - 11597: 0070c430 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ - 11598: 007ab8bc 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ - 11599: 00653228 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ + 11595: 007dff20 96 FUNC GLOBAL DEFAULT 12 qemu_set_current_aio_context │ │ │ │ + 11596: 007f903c 372 FUNC GLOBAL DEFAULT 12 qmp_trace_event_get_state │ │ │ │ + 11597: 0070c420 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT_members │ │ │ │ + 11598: 007ab8ac 440 FUNC GLOBAL DEFAULT 12 visit_type_uint16 │ │ │ │ + 11599: 00653218 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_zero │ │ │ │ 11600: 00ab3a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_FAIL_ATTACH_EXISTING_CONTAINER_EVENT │ │ │ │ 11601: 00a16eec 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_be │ │ │ │ 11602: 00aa4ff0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_EVENT │ │ │ │ 11603: 00aaeb88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQ_MISALIGNED_EVENT │ │ │ │ 11604: 00237434 140 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_default │ │ │ │ 11605: 00ade4a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_SINGLESTEP_DSTATE │ │ │ │ 11606: 00ade644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_YIELD_IN_FLIGHT_DSTATE │ │ │ │ - 11607: 00704d84 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ + 11607: 00704d74 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOnError │ │ │ │ 11608: 004df5a0 16 FUNC GLOBAL DEFAULT 12 helper_stod │ │ │ │ - 11609: 007fb294 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ + 11609: 007fb284 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_seek_arg_members │ │ │ │ 11610: 004a524c 244 FUNC GLOBAL DEFAULT 12 hmp_print │ │ │ │ 11611: 00237224 124 FUNC GLOBAL DEFAULT 12 dpy_gl_release_dmabuf │ │ │ │ - 11612: 0073f470 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ + 11612: 0073f460 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariant │ │ │ │ 11613: 00aace1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_EVENT │ │ │ │ 11614: 00adf092 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_DSTATE │ │ │ │ - 11615: 006f6d50 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ + 11615: 006f6d40 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZPAMProperties │ │ │ │ 11616: 00ab8e18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_NUMA_EVENT │ │ │ │ - 11617: 0075a93c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ + 11617: 0075a92c 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_save_devices_state_arg_members │ │ │ │ 11618: 00ab0268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_TMF_RESP_EVENT │ │ │ │ - 11619: 0063d088 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ + 11619: 0063d078 80 FUNC GLOBAL DEFAULT 12 aio_task_pool_wait_all │ │ │ │ 11620: 009e9e38 12 OBJECT GLOBAL DEFAULT 21 QType_lookup │ │ │ │ 11621: 00adf524 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_DSTATE │ │ │ │ 11622: 00a14108 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sssub64 │ │ │ │ - 11623: 007819d4 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ - 11624: 0073f414 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ + 11623: 007819c4 320 FUNC GLOBAL DEFAULT 12 visit_type_Stats │ │ │ │ + 11624: 0073f404 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectMember │ │ │ │ 11625: 00adf74a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_READ_COMPLETE_DSTATE │ │ │ │ 11626: 0047eac4 172 FUNC GLOBAL DEFAULT 12 multifd_join_device_state_save_threads │ │ │ │ - 11627: 0079f0fc 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ + 11627: 0079f0ec 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper │ │ │ │ 11628: 00aa79c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RECEIVE_EVENT │ │ │ │ - 11629: 0091772c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ + 11629: 0091771c 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum_len │ │ │ │ 11630: 00aa6dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_SAMPLE_COUNT_WR_EVENT │ │ │ │ 11631: 00aa67a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_DISCONNECT_EVENT │ │ │ │ 11632: 00aa6870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETLOCK_EVENT │ │ │ │ - 11633: 005ea0f8 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ + 11633: 005ea0e8 220 FUNC GLOBAL DEFAULT 12 qcrypto_block_free_cipher │ │ │ │ 11634: 00aae26c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_EVENT │ │ │ │ 11635: 00237614 248 FUNC GLOBAL DEFAULT 12 qemu_console_lookup_by_device_name │ │ │ │ 11636: 00ab3064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_ADD_EVENT │ │ │ │ 11637: 00229fec 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32i │ │ │ │ 11638: 00ab2bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_STATUS_EVENT │ │ │ │ 11639: 00a17414 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_be │ │ │ │ 11640: 00ae04c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_DSTATE │ │ │ │ - 11641: 00756f44 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ + 11641: 00756f34 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo │ │ │ │ 11642: 00aab8c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_READ_EVENT │ │ │ │ 11643: 00aaa63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_MISR_READ_EVENT │ │ │ │ - 11644: 005c8ef4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ - 11645: 00619bf4 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ - 11646: 0072e05c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ + 11644: 005c8ee4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_subs │ │ │ │ + 11645: 00619be4 116 FUNC GLOBAL DEFAULT 12 bdrv_get_parent_name │ │ │ │ + 11646: 0072e04c 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevMux │ │ │ │ 11647: 004561d8 684 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_path │ │ │ │ 11648: 00ade5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 11649: 002f382c 248 FUNC GLOBAL DEFAULT 12 virtio_input_add_config │ │ │ │ 11650: 00adf578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_DSTATE │ │ │ │ 11651: 00adeb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_SCHEDULE_BH_DSTATE │ │ │ │ 11652: 0022ab0c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shl32v │ │ │ │ - 11653: 007b30c0 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ + 11653: 007b30b0 132 FUNC GLOBAL DEFAULT 12 qmp_disable_command │ │ │ │ 11654: 00adfcb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PACKET_STATUS_DSTATE │ │ │ │ 11655: 00354ad0 156 FUNC GLOBAL DEFAULT 12 pci_irq_disabled │ │ │ │ - 11656: 007028dc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ - 11657: 00690278 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ + 11656: 007028cc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockChildInfo_members │ │ │ │ + 11657: 00690268 2188 FUNC GLOBAL DEFAULT 12 qcow2_change_refcount_order │ │ │ │ 11658: 004498ec 16 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio │ │ │ │ 11659: 00aded9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_SET_OS_REPORTING_LINE_DSTATE │ │ │ │ - 11660: 006a36a8 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ + 11660: 006a3698 2268 FUNC GLOBAL DEFAULT 12 vhdx_log_write_and_flush │ │ │ │ 11661: 00aad1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_DONE_EVENT │ │ │ │ 11662: 00aaa40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_WRITE_EVENT │ │ │ │ 11663: 00aa9238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_SET_SIGNATURE_EVENT │ │ │ │ 11664: 00adf0be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_WRITE_DSTATE │ │ │ │ 11665: 00ae0018 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_MEM_FAULT_CPU_INDEX_DSTATE │ │ │ │ 11666: 00ae0d34 0 NOTYPE GLOBAL DEFAULT 25 _bss_end__ │ │ │ │ - 11667: 0077c720 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ - 11668: 007aba74 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ + 11667: 0077c710 368 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_FAILURE_arg_members │ │ │ │ + 11668: 007aba64 436 FUNC GLOBAL DEFAULT 12 visit_type_uint32 │ │ │ │ 11669: 00ab0db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_INVALID_READL_EVENT │ │ │ │ 11670: 00ab2e94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_INTX_EVENT │ │ │ │ 11671: 00ab2a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_FSZREG_WRITE_EVENT │ │ │ │ 11672: 00a12848 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32i │ │ │ │ 11673: 00a20218 132 OBJECT GLOBAL DEFAULT 24 helper_info_rfe │ │ │ │ - 11674: 0078ecc0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ + 11674: 0078ecb0 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions_members │ │ │ │ 11675: 00aadecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_EVENT │ │ │ │ - 11676: 006f1bcc 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ + 11676: 006f1bbc 196 FUNC GLOBAL DEFAULT 12 error_vprintf │ │ │ │ 11677: 00aba5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_REGISTER_MEMORY_FAILED_EVENT │ │ │ │ 11678: 00ab2cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_RETRY_EVENT │ │ │ │ 11679: 00aa85e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_CURSOR_EVENT │ │ │ │ 11680: 00aa7b58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_UPDATE_PARAMETERS_EVENT │ │ │ │ 11681: 004b2d9c 288 FUNC GLOBAL DEFAULT 12 qemu_get_nic_models │ │ │ │ 11682: 00adf08e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_READ_DSTATE │ │ │ │ 11683: 00aa8ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_READ_EVENT │ │ │ │ 11684: 00ab9574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ - 11685: 005aea24 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ + 11685: 005aea14 148 FUNC GLOBAL DEFAULT 12 tcg_gen_br │ │ │ │ 11686: 00360520 192 FUNC GLOBAL DEFAULT 12 pcie_cap_lnkctl_reset │ │ │ │ 11687: 00adfc8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_RESET_DSTATE │ │ │ │ 11688: 00a12008 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl32v │ │ │ │ 11689: 00aa5acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_RESULT_EVENT │ │ │ │ - 11690: 0060f1d0 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ + 11690: 0060f1c0 348 FUNC GLOBAL DEFAULT 12 qmp_blockdev_set_active │ │ │ │ 11691: 00aa58fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_CANCEL_EVENT │ │ │ │ - 11692: 007da34c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ + 11692: 007da33c 84 FUNC GLOBAL DEFAULT 12 tran_add │ │ │ │ 11693: 00ab5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_COMPRESS_EVENT │ │ │ │ 11694: 00aaf458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_OUT_EVENT │ │ │ │ - 11695: 0064802c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ + 11695: 0064801c 148 FUNC GLOBAL DEFAULT 12 blk_co_pwrite_zeroes │ │ │ │ 11696: 00aaa53c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_IAR_READ_EVENT │ │ │ │ 11697: 00364b7c 360 FUNC GLOBAL DEFAULT 12 pcie_doe_init │ │ │ │ 11698: 00adecfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_INPUT_QUEUE_FULL_DSTATE │ │ │ │ 11699: 00aae46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_IOPORT_READ_EVENT │ │ │ │ 11700: 00ab32c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_READ_EVENT │ │ │ │ 11701: 00aa6460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_INST_INIT_EVENT │ │ │ │ - 11702: 007b4d58 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ - 11703: 006f516c 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ + 11702: 007b4d48 288 FUNC GLOBAL DEFAULT 12 qdict_destroy_obj │ │ │ │ + 11703: 006f515c 92 FUNC GLOBAL DEFAULT 12 qapi_free_boolList │ │ │ │ 11704: 00aa4c70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CHECK_HOST_KEY_KNOWNHOSTS_EVENT │ │ │ │ 11705: 00adf4f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_DSTATE │ │ │ │ 11706: 00adf1f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SENT_PACKET_DSTATE │ │ │ │ - 11707: 007defc4 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ + 11707: 007defb4 400 FUNC GLOBAL DEFAULT 12 aio_bh_poll │ │ │ │ 11708: 00292d68 116 FUNC GLOBAL DEFAULT 12 qdev_get_gpio_out_connector │ │ │ │ - 11709: 007cf394 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ - 11710: 0071b8c4 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ + 11709: 007cf384 264 FUNC GLOBAL DEFAULT 12 qemu_opt_unset │ │ │ │ + 11710: 0071b8b4 636 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_image_corrupted │ │ │ │ 11711: 00294678 596 FUNC GLOBAL DEFAULT 12 unpack_efi_zboot_image │ │ │ │ 11712: 00aa4b40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_OPEN_SIZE_EVENT │ │ │ │ - 11713: 006f6e98 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ + 11713: 006f6e88 28 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties_members │ │ │ │ 11714: 00ae03aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_CREATE_CONTEXT_DSTATE │ │ │ │ 11715: 00ae00c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_DSTATE │ │ │ │ 11716: 00ade5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_DSTATE │ │ │ │ 11717: 00aaa99c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_UNMASK_EVENT │ │ │ │ 11718: 00ae0652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_DSTATE │ │ │ │ - 11719: 006454a0 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ + 11719: 00645490 124 FUNC GLOBAL DEFAULT 12 blk_co_is_allocated_above │ │ │ │ 11720: 00adfe36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_EARLY_SETUP_DSTATE │ │ │ │ - 11721: 005d4f7c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ - 11722: 007e3120 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ + 11721: 005d4f6c 264 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_in_place │ │ │ │ + 11722: 007e3110 44 FUNC GLOBAL DEFAULT 12 qemu_coroutine_delete │ │ │ │ 11723: 00231230 76 FUNC GLOBAL DEFAULT 12 plugin_id_to_ctx_locked │ │ │ │ 11724: 00ab0c48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_RESET_DEV_EVENT │ │ │ │ 11725: 0031d5d0 520 FUNC GLOBAL DEFAULT 12 hmp_rocker_ports │ │ │ │ 11726: 003d3f00 376 FUNC GLOBAL DEFAULT 12 usb_ehci_init │ │ │ │ 11727: 00adf9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_RCA_DSTATE │ │ │ │ 11728: 00490f14 1756 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state │ │ │ │ 11729: 009eb644 12 OBJECT GLOBAL DEFAULT 21 SetPasswordAction_lookup │ │ │ │ - 11730: 00652804 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ + 11730: 006527f4 208 FUNC GLOBAL DEFAULT 12 bdrv_get_default_bitmap_granularity │ │ │ │ 11731: 00adf0b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_RNG_READ_DSTATE │ │ │ │ 11732: 00ae0cae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 11733: 00aaf538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_OUT_CB_EVENT │ │ │ │ 11734: 00ab6e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VM_STATE_NOTIFY_EVENT │ │ │ │ - 11735: 006fd3e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ + 11735: 006fd3d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlFtps │ │ │ │ 11736: 00adf616 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_DSTATE │ │ │ │ - 11737: 00618944 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ + 11737: 00618934 136 FUNC GLOBAL DEFAULT 12 bdrv_reopen_queue │ │ │ │ 11738: 00adf4c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_IRQ_DSTATE │ │ │ │ 11739: 00ab2644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_IDS_EVENT │ │ │ │ 11740: 00aa6610 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_RESET_EVENT │ │ │ │ - 11741: 0080545c 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ - 11742: 007faf38 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ - 11743: 009530b0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ - 11744: 007d3c9c 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ + 11741: 0080544c 460 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_fd │ │ │ │ + 11742: 007faf28 192 FUNC GLOBAL DEFAULT 12 visit_type_ReplayMode │ │ │ │ + 11743: 009530a0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_THREAD │ │ │ │ + 11744: 007d3c8c 332 FUNC GLOBAL DEFAULT 12 qemu_log │ │ │ │ 11745: 00ab10d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_READ_START_EVENT │ │ │ │ 11746: 00ab3c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_CLEANUP_EVENT │ │ │ │ 11747: 00aded1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_OUTPORT_WRITE_DSTATE │ │ │ │ 11748: 00ab6414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_THREAD_END_EVENT │ │ │ │ 11749: 00ab8f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MEMDEV_EVENT │ │ │ │ 11750: 00adf9f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_SEND_COMMAND_DSTATE │ │ │ │ - 11751: 00786414 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ + 11751: 00786404 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostStatus │ │ │ │ 11752: 00438b1c 228 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_remove │ │ │ │ 11753: 00adee24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_SET_IRQ_DSTATE │ │ │ │ - 11754: 005d45b8 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ + 11754: 005d45a8 24 FUNC GLOBAL DEFAULT 12 qemu_put_buffer_async │ │ │ │ 11755: 00362ac8 300 FUNC GLOBAL DEFAULT 12 pcie_ats_init │ │ │ │ 11756: 004a9134 40 FUNC GLOBAL DEFAULT 12 qmp_quit │ │ │ │ 11757: 002dec94 528 FUNC GLOBAL DEFAULT 12 i2c_send │ │ │ │ - 11758: 00584cbc 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ + 11758: 00584cac 40 FUNC GLOBAL DEFAULT 12 qemu_set_irq │ │ │ │ 11759: 00428d94 128 FUNC GLOBAL DEFAULT 12 audio_help │ │ │ │ 11760: 00ae06d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_SET_DSTATE │ │ │ │ 11761: 00adf7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_DO_CRQ_DSTATE │ │ │ │ - 11762: 00745f30 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ + 11762: 00745f20 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoS390 │ │ │ │ 11763: 00aa6890 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_EVENT │ │ │ │ 11764: 00acda1c 4 OBJECT GLOBAL DEFAULT 25 vfio_group_list │ │ │ │ 11765: 00ade439 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_export_c │ │ │ │ 11766: 009eafc8 12 OBJECT GLOBAL DEFAULT 21 SocketAddressType_lookup │ │ │ │ 11767: 00aa6fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_READ_EVENT │ │ │ │ 11768: 00adf2da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_KICK_DSTATE │ │ │ │ 11769: 00aad5fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_POOL_CREATE_EVENT │ │ │ │ 11770: 00ae0396 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_AUDIO_END_DSTATE │ │ │ │ - 11771: 005cbc80 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ + 11771: 005cbc70 116 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_vec │ │ │ │ 11772: 00adf5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZONED_ZRWA_IMPLICIT_FLUSH_DSTATE │ │ │ │ 11773: 003529cc 28 FUNC GLOBAL DEFAULT 12 pci_bus_clear_slot_reserved_mask │ │ │ │ 11774: 00adfd26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_EXACT_DSTATE │ │ │ │ 11775: 00aba2c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_STR_EVENT │ │ │ │ - 11776: 0075a40c 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ + 11776: 0075a3fc 316 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannel │ │ │ │ 11777: 00ade956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 11778: 007dcfc8 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ - 11779: 00752118 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ + 11778: 007dcfb8 212 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_lock │ │ │ │ + 11779: 00752108 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_balloon │ │ │ │ 11780: 00ab7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_FROM_EVENT │ │ │ │ 11781: 00aa7064 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_TRANSFER_EVENT │ │ │ │ 11782: 00aa50a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_GET_EMPTY_EVENT │ │ │ │ 11783: 00adf58a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_DSTATE │ │ │ │ 11784: 00adf6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_RTC_WRITE_DSTATE │ │ │ │ 11785: 00adeed0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_MASK_DSTATE │ │ │ │ 11786: 00adef2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_READL_DSTATE │ │ │ │ 11787: 00ab858c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_EVENT │ │ │ │ 11788: 00adf458 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_DSTATE │ │ │ │ - 11789: 005bd350 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ + 11789: 005bd340 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_and_fetch_i32_chk │ │ │ │ 11790: 00adf5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NS_ATTACHMENT_DSTATE │ │ │ │ 11791: 00aa97e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCKBD_KBD_READ_STATUS_EVENT │ │ │ │ - 11792: 007abc28 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ + 11792: 007abc18 412 FUNC GLOBAL DEFAULT 12 visit_type_uint64 │ │ │ │ 11793: 00ae096d 1 OBJECT GLOBAL DEFAULT 25 error_with_guestname │ │ │ │ - 11794: 0063a720 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ + 11794: 0063a710 200 FUNC GLOBAL DEFAULT 12 scsi_build_sense │ │ │ │ 11795: 002303e0 36 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_get_insn │ │ │ │ 11796: 00adf5ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_OFFLINE_ZONE_DSTATE │ │ │ │ 11797: 00aa46c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_PAUSED_EVENT │ │ │ │ 11798: 00ab02d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_REG_READ_EVENT │ │ │ │ - 11799: 007bdd64 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ + 11799: 007bdd54 204 FUNC GLOBAL DEFAULT 12 qatomic_set_i64 │ │ │ │ 11800: 004a4610 32 FUNC GLOBAL DEFAULT 12 hmp_quit │ │ │ │ 11801: 00ab2e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_USE_EVENT │ │ │ │ 11802: 00adff8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_WDT_WRITE_DSTATE │ │ │ │ 11803: 00adfbf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_QUEUE_EVENT_DSTATE │ │ │ │ - 11804: 008021d0 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ + 11804: 008021c0 412 FUNC GLOBAL DEFAULT 12 vu_deinit │ │ │ │ 11805: 002352ec 4 FUNC GLOBAL DEFAULT 12 qemu_text_console_put_keysym │ │ │ │ - 11806: 006a1c6c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ + 11806: 006a1c5c 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_import │ │ │ │ 11807: 00aa6fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_SWITCH_TO_IWM_EVENT │ │ │ │ - 11808: 0052c0d4 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ + 11808: 0052c0c8 360 FUNC GLOBAL DEFAULT 12 vhost_svq_valid_features │ │ │ │ 11809: 00ade6f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_DSTATE │ │ │ │ - 11810: 005cec5c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ + 11810: 005cec4c 332 FUNC GLOBAL DEFAULT 12 xbzrle_decode_buffer │ │ │ │ 11811: 00aacacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_RX_EVENT │ │ │ │ 11812: 00ab47b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_PLUG_REQUEST_EVENT │ │ │ │ - 11813: 007d9878 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ + 11813: 007d9868 868 FUNC GLOBAL DEFAULT 12 range_inverse_array │ │ │ │ 11814: 00492b8c 360 FUNC GLOBAL DEFAULT 12 qmp_snapshot_delete │ │ │ │ - 11815: 007faff8 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ - 11816: 007b4130 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ - 11817: 0057636c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ + 11815: 007fafe8 328 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo_members │ │ │ │ + 11816: 007b4120 52 FUNC GLOBAL DEFAULT 12 qdict_put_bool │ │ │ │ + 11817: 0057635c 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_be_mmu │ │ │ │ 11818: 00aacf3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_NEW_MAC_EVENT │ │ │ │ 11819: 003207c4 1492 FUNC GLOBAL DEFAULT 12 ctucan_mem_write │ │ │ │ 11820: 00aded44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_SETIRQ_DSTATE │ │ │ │ 11821: 00472984 144 FUNC GLOBAL DEFAULT 12 migration_has_all_channels │ │ │ │ 11822: 00ade976 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_DSTATE │ │ │ │ 11823: 00adefd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_UPDATE_DATA_IN_DSTATE │ │ │ │ 11824: 00ae00e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SET_OUTGOING_CHANNEL_DSTATE │ │ │ │ - 11825: 00791dfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ + 11825: 00791dec 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceInfoList │ │ │ │ 11826: 00adfca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_DSTATE │ │ │ │ 11827: 00ab6a14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_START_EVENT │ │ │ │ 11828: 00adebd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_READ_DSTATE │ │ │ │ 11829: 00aadfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 11830: 00adfcd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_RESUME_DSTATE │ │ │ │ - 11831: 00625a48 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ + 11831: 00625a38 312 FUNC GLOBAL DEFAULT 12 bdrv_bsc_is_data │ │ │ │ 11832: 00adf6c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_ROUTE_IRQ_DSTATE │ │ │ │ - 11833: 00584dc4 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ + 11833: 00584db4 236 FUNC GLOBAL DEFAULT 12 qemu_extend_irqs │ │ │ │ 11834: 00adf1ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_LOWER_IRQ_DSTATE │ │ │ │ 11835: 00aac1e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_TX_EVENT │ │ │ │ 11836: 00adfaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_DSTATE │ │ │ │ 11837: 004b29e4 248 FUNC GLOBAL DEFAULT 12 qemu_find_net_clients_except │ │ │ │ - 11838: 00788e50 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ - 11839: 0054fba0 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ - 11840: 0058f228 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ + 11838: 00788e40 328 FUNC GLOBAL DEFAULT 12 visit_type_DummyVirtioForceArrays │ │ │ │ + 11839: 0054fb90 208 FUNC GLOBAL DEFAULT 12 address_space_register_map_client │ │ │ │ + 11840: 0058f218 620 FUNC GLOBAL DEFAULT 12 object_property_help │ │ │ │ 11841: 00a18410 132 OBJECT GLOBAL DEFAULT 24 helper_info_memset │ │ │ │ 11842: 00a0a2c8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_on_off_auto │ │ │ │ - 11843: 00652290 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ + 11843: 00652280 156 FUNC GLOBAL DEFAULT 12 bdrv_release_named_dirty_bitmaps │ │ │ │ 11844: 00ade46f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_run_state_c │ │ │ │ 11845: 00aabe00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_SR_INT_EVENT │ │ │ │ 11846: 00ab6924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_CLEANUP_EVENT │ │ │ │ 11847: 00ae00c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_DSTATE │ │ │ │ 11848: 00ab7f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EJECT_EVENT │ │ │ │ 11849: 004b4f18 208 FUNC GLOBAL DEFAULT 12 qemu_net_queue_receive │ │ │ │ - 11850: 00619a98 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ - 11851: 00769934 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ + 11850: 00619a88 168 FUNC GLOBAL DEFAULT 12 bdrv_next_node │ │ │ │ + 11851: 00769924 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevTapOptions │ │ │ │ 11852: 00adffac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_PROGRESSION_DSTATE │ │ │ │ 11853: 00aaec98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_EVENT │ │ │ │ - 11854: 0078d0dc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ - 11855: 007061a4 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ + 11854: 0078d0cc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions │ │ │ │ + 11855: 00706194 1252 FUNC GLOBAL DEFAULT 12 visit_type_BackupCommon_members │ │ │ │ 11856: 00a17e64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_be │ │ │ │ - 11857: 005e1ca0 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ + 11857: 005e1c90 216 FUNC GLOBAL DEFAULT 12 qio_channel_io_seek │ │ │ │ 11858: 00aac180 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR0_EVENT │ │ │ │ 11859: 00ab0728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_EVENT │ │ │ │ 11860: 00aa65e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_HDR_LEN2_EVENT │ │ │ │ 11861: 00ab09a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_EVENT │ │ │ │ - 11862: 0072c734 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ - 11863: 005e19e0 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ - 11864: 00760d04 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ + 11862: 0072c724 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgentWrapper │ │ │ │ + 11863: 005e19d0 204 FUNC GLOBAL DEFAULT 12 qio_channel_shutdown │ │ │ │ + 11864: 00760cf4 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_colo_do_checkpoint │ │ │ │ 11865: 00aa6014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_EVENT │ │ │ │ 11866: 00ae02ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_OUT_DSTATE │ │ │ │ - 11867: 00647988 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ + 11867: 00647978 80 FUNC GLOBAL DEFAULT 12 blk_co_lock_medium │ │ │ │ 11868: 00adfda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_BASE_DEVICE_DSTATE │ │ │ │ 11869: 00995908 52 OBJECT GLOBAL DEFAULT 21 vmstate_vga_common │ │ │ │ - 11870: 0072945c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ + 11870: 0072944c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportType │ │ │ │ 11871: 00ade608 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_PART_DSTATE │ │ │ │ - 11872: 0058c38c 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ - 11873: 005bb8e8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ - 11874: 0057ae40 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ + 11872: 0058c37c 156 FUNC GLOBAL DEFAULT 12 object_get_root │ │ │ │ + 11873: 005bb8d8 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i128_chk │ │ │ │ + 11874: 0057ae30 8 FUNC GLOBAL DEFAULT 12 kvm_irqchip_add_msi_route │ │ │ │ 11875: 00adfe1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MDEV_DSTATE │ │ │ │ - 11876: 005db154 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ + 11876: 005db144 1088 FUNC GLOBAL DEFAULT 12 qio_channel_socket_accept │ │ │ │ 11877: 00adf97e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DEVICE_SET_UA_DSTATE │ │ │ │ - 11878: 00645dd0 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ - 11879: 007a96dc 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ - 11880: 007ec384 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ - 11881: 0056012c 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ + 11878: 00645dc0 196 FUNC GLOBAL DEFAULT 12 blk_co_zone_report │ │ │ │ + 11879: 007a96cc 300 FUNC GLOBAL DEFAULT 12 parse_qapi_name │ │ │ │ + 11880: 007ec374 308 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_part │ │ │ │ + 11881: 0056011c 104 FUNC GLOBAL DEFAULT 12 ram_mig_init │ │ │ │ 11882: 00aa93a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_NEW_EVENT │ │ │ │ - 11883: 007caaf4 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ + 11883: 007caae4 284 FUNC GLOBAL DEFAULT 12 fifo8_drop │ │ │ │ 11884: 004b2970 8 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet │ │ │ │ 11885: 00adf04a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_IRQ_CLEAR_DSTATE │ │ │ │ 11886: 001ec97c 96 FUNC GLOBAL DEFAULT 12 set_preferred_target_page_bits_common │ │ │ │ 11887: 002a3730 80 FUNC GLOBAL DEFAULT 12 qdev_hotunplug_allowed │ │ │ │ 11888: 002f37d8 84 FUNC GLOBAL DEFAULT 12 virtio_input_find_config │ │ │ │ 11889: 00ae031a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_DSTATE │ │ │ │ 11890: 0047d424 28 FUNC GLOBAL DEFAULT 12 multifd_get_recv_data │ │ │ │ - 11891: 00965c00 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ + 11891: 00965bf0 3 OBJECT GLOBAL DEFAULT 14 sense_code_I_T_NEXUS_LOSS │ │ │ │ 11892: 00ade9a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDCTRL_TC_PULSE_DSTATE │ │ │ │ 11893: 004721d4 568 FUNC GLOBAL DEFAULT 12 migrate_send_rp_req_pages │ │ │ │ 11894: 00354134 2188 FUNC GLOBAL DEFAULT 12 pci_default_write_config │ │ │ │ - 11895: 00705da0 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ - 11896: 00626a54 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ + 11895: 00705d90 372 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot │ │ │ │ + 11896: 00626a44 260 FUNC GLOBAL DEFAULT 12 block_job_change_locked │ │ │ │ 11897: 004804a0 548 FUNC GLOBAL DEFAULT 12 multifd_send_zero_page_detect │ │ │ │ 11898: 00ab0f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_DUMMY_EVENT │ │ │ │ - 11899: 007b4760 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ + 11899: 007b4750 140 FUNC GLOBAL DEFAULT 12 qdict_get_try_bool │ │ │ │ 11900: 00adec40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_PREPARE_BUF_DSTATE │ │ │ │ 11901: 00ade78c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_META_REPLY_DSTATE │ │ │ │ - 11902: 00609970 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ - 11903: 00552024 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ + 11902: 00609960 344 FUNC GLOBAL DEFAULT 12 drive_add │ │ │ │ + 11903: 00552014 504 FUNC GLOBAL DEFAULT 12 address_space_write_cached_slow │ │ │ │ 11904: 00adeb28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_DSTATE │ │ │ │ - 11905: 00788624 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ + 11905: 00788614 372 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed │ │ │ │ 11906: 00aabb80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_DISABLE_EVENT │ │ │ │ 11907: 00adf7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_SELECTION_DSTATE │ │ │ │ 11908: 00aacc6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_TX_DESC_OWNER_EVENT │ │ │ │ - 11909: 005bd820 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ + 11909: 005bd810 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i64_chk │ │ │ │ 11910: 00ab6704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_END_EVENT │ │ │ │ 11911: 00ab842c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_CLEAR_EVENT │ │ │ │ - 11912: 007744cc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ + 11912: 007744bc 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendFileProperties │ │ │ │ 11913: 00aaa3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_TRANSLATION_WRITE_EVENT │ │ │ │ - 11914: 0062a49c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ + 11914: 0062a48c 340 FUNC GLOBAL DEFAULT 12 job_start │ │ │ │ 11915: 00aaa4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_VIRT_SET_IRQS_EVENT │ │ │ │ 11916: 00ab03e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_CLEAR_EVENT │ │ │ │ 11917: 00a9ee48 121 OBJECT GLOBAL DEFAULT 24 JobSTT │ │ │ │ 11918: 00ae0582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_CANCEL_DSTATE │ │ │ │ 11919: 00ade5d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_DSTATE │ │ │ │ - 11920: 0078344c 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ + 11920: 0078343c 312 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfo │ │ │ │ 11921: 00aba2f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_INT64_EVENT │ │ │ │ 11922: 00aaa95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_SET_IRQ_EVENT │ │ │ │ 11923: 0022a1f8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16i │ │ │ │ - 11924: 0078cfb4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ + 11924: 0078cfa4 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioOptions_members │ │ │ │ 11925: 00aa6298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_POLLOUT_EVENT │ │ │ │ - 11926: 00793d88 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ - 11927: 00785b58 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ - 11928: 0051a3b0 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ - 11929: 0067fb74 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ + 11926: 00793d78 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroupList │ │ │ │ + 11927: 00785b48 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionActionList │ │ │ │ + 11928: 0051a3a4 632 FUNC GLOBAL DEFAULT 12 virtio_set_status │ │ │ │ + 11929: 0067fb64 448 FUNC GLOBAL DEFAULT 12 qcow2_cache_write │ │ │ │ 11930: 00adef0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_ACCEPT_DSTATE │ │ │ │ - 11931: 007c1548 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ + 11931: 007c1538 340 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_free │ │ │ │ 11932: 00aa4434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_EVENT │ │ │ │ - 11933: 006e0934 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ + 11933: 006e0924 552 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_read_all │ │ │ │ 11934: 0023640c 80 FUNC GLOBAL DEFAULT 12 update_displaychangelistener │ │ │ │ - 11935: 005e2a9c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ - 11936: 00761508 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ + 11935: 005e2a8c 72 FUNC GLOBAL DEFAULT 12 qio_channel_writev_all │ │ │ │ + 11936: 007614f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_recover │ │ │ │ 11937: 00ab3c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_START_EVENT │ │ │ │ - 11938: 0051a8c4 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ + 11938: 0051a8b8 80 FUNC GLOBAL DEFAULT 12 virtio_queue_set_shadow_avail_idx │ │ │ │ 11939: 00ae0cc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_DSTATE │ │ │ │ - 11940: 00617120 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ + 11940: 00617110 232 FUNC GLOBAL DEFAULT 12 bdrv_parse_discard_flags │ │ │ │ 11941: 0022ad30 172 FUNC GLOBAL DEFAULT 12 helper_gvec_shr16v │ │ │ │ - 11942: 0070d7f8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ - 11943: 00647dcc 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ + 11942: 0070d7e8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckMode │ │ │ │ + 11943: 00647dbc 204 FUNC GLOBAL DEFAULT 12 blk_add_aio_context_notifier │ │ │ │ 11944: 00aaf058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_ASQADDR_HI_EVENT │ │ │ │ 11945: 004d2090 348 FUNC GLOBAL DEFAULT 12 replay_reverse_continue │ │ │ │ - 11946: 00643b98 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ + 11946: 00643b88 268 FUNC GLOBAL DEFAULT 12 blk_new │ │ │ │ 11947: 00aaffc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_TYPE_EVENT │ │ │ │ 11948: 00aaf268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_DESCR_LIST_EVENT │ │ │ │ 11949: 00ae02c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_GL_GFX_SWITCH_DSTATE │ │ │ │ 11950: 00adfaaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_CONFIG_DSTATE │ │ │ │ 11951: 00ab0778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_EVENT │ │ │ │ 11952: 00aaa77c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR1_READ_EVENT │ │ │ │ 11953: 0043bea0 8 FUNC GLOBAL DEFAULT 12 qemu_cpu_is_self │ │ │ │ 11954: 002996b0 220 FUNC GLOBAL DEFAULT 12 load_targphys_hex_as │ │ │ │ 11955: 00ab9ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_YANK_EVENT │ │ │ │ - 11956: 0050a0d8 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ - 11957: 007085c0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ + 11956: 0050a0cc 224 FUNC GLOBAL DEFAULT 12 vfio_vga_quirk_finalize │ │ │ │ + 11957: 007085b0 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap │ │ │ │ 11958: 00a126bc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16i │ │ │ │ 11959: 00ab4bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_CALL_EVENT │ │ │ │ 11960: 00222120 424 FUNC GLOBAL DEFAULT 12 float128_maximum_number │ │ │ │ 11961: 00ab4e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_LISTEN_EVENT │ │ │ │ 11962: 00468648 20 FUNC GLOBAL DEFAULT 12 cpr_get_incoming_mode │ │ │ │ - 11963: 00713b4c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ - 11964: 006d6b78 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ + 11963: 00713b3c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCor_members │ │ │ │ + 11964: 006d6b68 168 FUNC GLOBAL DEFAULT 12 luring_attach_aio_context │ │ │ │ 11965: 00a10220 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus8 │ │ │ │ 11966: 00adfd30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_DEVICE_CONFIG_STATE_DSTATE │ │ │ │ 11967: 00454c8c 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove_all │ │ │ │ - 11968: 007421d0 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ + 11968: 007421c0 312 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo │ │ │ │ 11969: 00ab6d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANNOUNCE_SELF_ITER_EVENT │ │ │ │ 11970: 00adfd6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_DSTATE │ │ │ │ 11971: 00aba384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ENUM_EVENT │ │ │ │ - 11972: 005e0e7c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ + 11972: 005e0e6c 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full │ │ │ │ 11973: 00aa6d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_CODEC_WRITE_EVENT │ │ │ │ 11974: 00ae0196 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_QUEUE_PAGES_DSTATE │ │ │ │ 11975: 00aaa27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_WRITE_EVENT │ │ │ │ 11976: 00adee32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_WRITE_DSTATE │ │ │ │ 11977: 00ab829c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ 11978: 00a11e7c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr16v │ │ │ │ - 11979: 0050a1b8 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ + 11979: 0050a1ac 3164 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_setup │ │ │ │ 11980: 009ee6d0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_off_auto_pcibar │ │ │ │ 11981: 00ae04a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_MERGE_DSTATE │ │ │ │ 11982: 00adf872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_INVALID_WRITE_DSTATE │ │ │ │ 11983: 004493d0 588 FUNC GLOBAL DEFAULT 12 runstate_set │ │ │ │ - 11984: 007f8d98 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ + 11984: 007f8d88 8 FUNC GLOBAL DEFAULT 12 trace_init_backends │ │ │ │ 11985: 00ab6254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RATE_LIMIT_PRE_EVENT │ │ │ │ 11986: 00ae06a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_IOTHREADS_DSTATE │ │ │ │ 11987: 00aa83c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_READ_EVENT │ │ │ │ 11988: 00aace0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_EVENT │ │ │ │ 11989: 002e57d4 428 FUNC GLOBAL DEFAULT 12 ahci_reset │ │ │ │ 11990: 00ab29d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_ENTER_EVENT │ │ │ │ 11991: 00aba5c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_UNREGISTER_MEMORY_FAILED_EVENT │ │ │ │ 11992: 00ae0514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_CHANGE_DSTATE │ │ │ │ - 11993: 007e8fac 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ + 11993: 007e8f9c 524 FUNC GLOBAL DEFAULT 12 socket_address_flatten │ │ │ │ 11994: 004c4b50 84 FUNC GLOBAL DEFAULT 12 vhost_user_save_acked_features │ │ │ │ - 11995: 00805118 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ + 11995: 00805108 228 FUNC GLOBAL DEFAULT 12 vduse_dev_update_config │ │ │ │ 11996: 00aa6620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_PASSTHROUGH_HANDLE_REQUEST_EVENT │ │ │ │ 11997: 0023441c 196 FUNC GLOBAL DEFAULT 12 qemu_clipboard_set_data │ │ │ │ 11998: 00adfabc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_COMPLETE_DSTATE │ │ │ │ 11999: 00ab1b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_WRITABLE_EVENT │ │ │ │ - 12000: 00796f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ + 12000: 00796f84 92 FUNC GLOBAL DEFAULT 12 qapi_free_TpmTypeOptions │ │ │ │ 12001: 00adef60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_INTERRUPT_PEER_DSTATE │ │ │ │ - 12002: 005cbb24 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ + 12002: 005cbb14 116 FUNC GLOBAL DEFAULT 12 tcg_gen_or_vec │ │ │ │ 12003: 0023d7a4 308 FUNC GLOBAL DEFAULT 12 qemu_input_queue_abs │ │ │ │ 12004: 00ab3c6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_BUFS_THREAD_END_EVENT │ │ │ │ 12005: 0048c2b0 536 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_advise │ │ │ │ 12006: 00ab408c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_PROBE_EVENT │ │ │ │ 12007: 00443224 408 FUNC GLOBAL DEFAULT 12 qdev_set_id │ │ │ │ - 12008: 0054b554 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ + 12008: 0054b544 36 FUNC GLOBAL DEFAULT 12 cpu_get_address_space │ │ │ │ 12009: 00a16f70 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_smaxw_le │ │ │ │ 12010: 0045bef0 44 FUNC GLOBAL DEFAULT 12 host_memory_backend_get_name │ │ │ │ 12011: 00adfc12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EXIT_DSTATE │ │ │ │ 12012: 00ad6eac 4 OBJECT GLOBAL DEFAULT 25 tcg_splitwx_diff │ │ │ │ 12013: 00adff6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_SECTION_DSTATE │ │ │ │ 12014: 00aa67d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_SETATTR_RETURN_EVENT │ │ │ │ 12015: 00ae0c58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NULL_DSTATE │ │ │ │ 12016: 00ab9284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 12017: 00ab1428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_BUS_DRAINED_END_EVENT │ │ │ │ - 12018: 007bea24 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ + 12018: 007bea14 156 FUNC GLOBAL DEFAULT 12 aio_pending │ │ │ │ 12019: 00ab12e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_WRITE_EVENT │ │ │ │ 12020: 00ab0368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_CALL_EVENT │ │ │ │ 12021: 00adfc1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_QUEUE_DSTATE │ │ │ │ 12022: 00428f70 140 FUNC GLOBAL DEFAULT 12 audio_define │ │ │ │ 12023: 00ade560 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_CREATE_OPTS_DSTATE │ │ │ │ 12024: 00adf73c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_DSTATE │ │ │ │ - 12025: 007d1fb4 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ + 12025: 007d1fa4 216 FUNC GLOBAL DEFAULT 12 qemu_uuid_unparse │ │ │ │ 12026: 00271378 112 FUNC GLOBAL DEFAULT 12 pdu_alloc │ │ │ │ 12027: 00ae0684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_FD_DSTATE │ │ │ │ 12028: 00adec48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BADMAP_DSTATE │ │ │ │ 12029: 00ab853c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_COMMIT_EVENT │ │ │ │ 12030: 00ae0ca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_MAP_BAR_DSTATE │ │ │ │ 12031: 00aafff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_BLOCKSIZE_EVENT │ │ │ │ 12032: 00ae0012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_OUTGOING_DSTATE │ │ │ │ 12033: 00adf248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_DSTATE │ │ │ │ 12034: 00adfc3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_MMIO_WRITEW_DSTATE │ │ │ │ 12035: 00ade8a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_RCANCEL_DSTATE │ │ │ │ - 12036: 005c9d94 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ + 12036: 005c9d84 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i32 │ │ │ │ 12037: 004cede4 212 FUNC GLOBAL DEFAULT 12 replay_save_instructions │ │ │ │ 12038: 002f71a0 108 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_correctable_error │ │ │ │ 12039: 00ab65a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_EVENT │ │ │ │ 12040: 0048124c 208 FUNC GLOBAL DEFAULT 12 qmp_query_migrate_capabilities │ │ │ │ 12041: 00a17498 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminw_le │ │ │ │ 12042: 00aa91f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_EVENT │ │ │ │ 12043: 00aaa47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADREAD_EVENT │ │ │ │ 12044: 00ae0d10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_MOVE_EMPTY_DSTATE │ │ │ │ - 12045: 007d5224 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ + 12045: 007d5214 60 FUNC GLOBAL DEFAULT 12 qdist_xmax │ │ │ │ 12046: 00adf550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_SIZE_DSTATE │ │ │ │ 12047: 00ade764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_UNKNOWN_ERROR_DSTATE │ │ │ │ - 12048: 00551d5c 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ - 12049: 00561f80 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ + 12048: 00551d4c 124 FUNC GLOBAL DEFAULT 12 address_space_cache_invalidate │ │ │ │ + 12049: 00561f70 40 FUNC GLOBAL DEFAULT 12 accel_cpu_instance_init │ │ │ │ 12050: 00ade60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_DONE_REQ_DSTATE │ │ │ │ 12051: 004afc5c 188 FUNC GLOBAL DEFAULT 12 hmp_netdev_del │ │ │ │ 12052: 0047e86c 80 FUNC GLOBAL DEFAULT 12 multifd_device_state_supported │ │ │ │ - 12053: 006bd688 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ + 12053: 006bd678 68 FUNC GLOBAL DEFAULT 12 qed_read_l1_table_sync │ │ │ │ 12054: 00ade6f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_DSTATE │ │ │ │ 12055: 00ab4824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UPDATE_PAGE_SIZE_MASK_EVENT │ │ │ │ 12056: 00aa4a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ZBD_ZONE_APPEND_COMPLETE_EVENT │ │ │ │ 12057: 00ab2974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_EVENT │ │ │ │ - 12058: 00736800 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ + 12058: 007367f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockOpenOptions │ │ │ │ 12059: 00ab8e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_IRQ_EVENT │ │ │ │ 12060: 0021725c 412 FUNC GLOBAL DEFAULT 12 floatx80_round_to_int │ │ │ │ - 12061: 0071b19c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ + 12061: 0071b18c 400 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QUORUM_REPORT_BAD_arg_members │ │ │ │ 12062: 0042cb08 228 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_write │ │ │ │ 12063: 00adfee4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_POPPED_DSTATE │ │ │ │ 12064: 00219718 252 FUNC GLOBAL DEFAULT 12 float32_to_int32_round_to_zero │ │ │ │ 12065: 00ade49a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_COMPLETE_DSTATE │ │ │ │ 12066: 00aded0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_KEYBOARD_DSTATE │ │ │ │ 12067: 00adf880 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_READ_UNKNOWN_DSTATE │ │ │ │ - 12068: 007ebf38 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ + 12068: 007ebf28 112 FUNC GLOBAL DEFAULT 12 hbitmap_reset_all │ │ │ │ 12069: 0036951c 416 FUNC GLOBAL DEFAULT 12 scsi_req_build_sense │ │ │ │ 12070: 00ab5000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_START_EVENT │ │ │ │ 12071: 009e9f70 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkSubformat_lookup │ │ │ │ 12072: 00ade7ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_DELAYED_DSTATE │ │ │ │ 12073: 00adf910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_COMPLETE_DSTATE │ │ │ │ 12074: 00adf126 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_READB_DSTATE │ │ │ │ 12075: 00aabd70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_RPM_EVENT │ │ │ │ - 12076: 007fe118 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ - 12077: 006dffc4 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ - 12078: 0060d57c 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ + 12076: 007fe108 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfo │ │ │ │ + 12077: 006dffb4 552 FUNC GLOBAL DEFAULT 12 blk_ioctl │ │ │ │ + 12078: 0060d56c 16 FUNC GLOBAL DEFAULT 12 qmp_query_named_block_nodes │ │ │ │ 12079: 00adec88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_DSTATE │ │ │ │ 12080: 00adfc04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_DOORBELL_READ_DSTATE │ │ │ │ 12081: 00aab650 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_OUT_EVENT │ │ │ │ - 12082: 007d2344 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ + 12082: 007d2334 4 FUNC GLOBAL DEFAULT 12 qemu_getauxval │ │ │ │ 12083: 0021ba08 248 FUNC GLOBAL DEFAULT 12 float16_to_uint8 │ │ │ │ - 12084: 006325dc 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ + 12084: 006325cc 232 FUNC GLOBAL DEFAULT 12 replication_do_checkpoint_all │ │ │ │ 12085: 00ae06aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_NAME_DSTATE │ │ │ │ 12086: 00ab11a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAP_FAILED_EVENT │ │ │ │ 12087: 004c7e94 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_ufo │ │ │ │ 12088: 00aa8098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_INIT_EVENT │ │ │ │ 12089: 00ab415c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_EVENT │ │ │ │ - 12090: 00586514 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ + 12090: 00586504 208 FUNC GLOBAL DEFAULT 12 qdev_init_clocks │ │ │ │ 12091: 00ab9a80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_ACTION_EVENT │ │ │ │ 12092: 00ab34a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_SKIP_ASYNC_EVENT │ │ │ │ - 12093: 007da91c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ + 12093: 007da90c 316 FUNC GLOBAL DEFAULT 12 qemu_guest_random_seed_main │ │ │ │ 12094: 00adfe30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_CHECK_AF_FLR_DSTATE │ │ │ │ 12095: 00adfc26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_BABBLE_DSTATE │ │ │ │ 12096: 00ae0274 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_SELF_ITER_DSTATE │ │ │ │ 12097: 00adff1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_CONFIG_DSTATE │ │ │ │ 12098: 00adfa62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_COMPLETE_REQ_DSTATE │ │ │ │ - 12099: 005a942c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ + 12099: 005a941c 76 FUNC GLOBAL DEFAULT 12 tcg_constant_i32 │ │ │ │ 12100: 00342224 88 FUNC GLOBAL DEFAULT 12 nvme_attach_ns │ │ │ │ - 12101: 0077f0b8 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ + 12101: 0077f0a8 216 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress_members │ │ │ │ 12102: 00adece2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_BUS_EXEC_CMD_DSTATE │ │ │ │ - 12103: 004fefe4 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ + 12103: 004fefd8 160 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_get_fw_dev_path │ │ │ │ 12104: 0034b828 80 FUNC GLOBAL DEFAULT 12 fw_cfg_init_mem │ │ │ │ 12105: 00ab0008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_WRITE_COMPLETE_EVENT │ │ │ │ 12106: 00adfe3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 12107: 0043e718 144 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_stop │ │ │ │ 12108: 00adf9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_LOOP_DSTATE │ │ │ │ - 12109: 007e2e34 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ + 12109: 007e2e24 272 FUNC GLOBAL DEFAULT 12 yield_until_fd_readable │ │ │ │ 12110: 009eaa84 12 OBJECT GLOBAL DEFAULT 21 TimeUnit_lookup │ │ │ │ - 12111: 0079afd0 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ + 12111: 0079afc0 156 FUNC GLOBAL DEFAULT 12 visit_type_SpiceBasicInfo_members │ │ │ │ 12112: 0044ab60 4 FUNC GLOBAL DEFAULT 12 qemu_remove_exit_notifier │ │ │ │ 12113: 004941bc 156 FUNC GLOBAL DEFAULT 12 migration_threads_remove │ │ │ │ - 12114: 007ec264 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ + 12114: 007ec254 288 FUNC GLOBAL DEFAULT 12 hbitmap_deserialize_finish │ │ │ │ 12115: 00aba3f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_LIST_EVENT │ │ │ │ 12116: 009e6c94 2280 OBJECT GLOBAL DEFAULT 21 tcg_op_defs │ │ │ │ - 12117: 007d0774 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ + 12117: 007d0764 132 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict │ │ │ │ 12118: 00aa7a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_READ_EVENT │ │ │ │ 12119: 004d2358 8 FUNC GLOBAL DEFAULT 12 semihosting_get_cmdline │ │ │ │ - 12120: 0069c598 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ + 12120: 0069c588 316 FUNC GLOBAL DEFAULT 12 throttle_group_incref │ │ │ │ 12121: 00adfd72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_REGISTER_DSTATE │ │ │ │ 12122: 00ab8f58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMDEV_EVENT │ │ │ │ - 12123: 005aeab8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ + 12123: 005aeaa8 16 FUNC GLOBAL DEFAULT 12 tcg_gen_mb │ │ │ │ 12124: 00235b14 500 FUNC GLOBAL DEFAULT 12 console_handle_touch_event │ │ │ │ 12125: 00ae0546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_CORRECTABLE_ERROR_DSTATE │ │ │ │ 12126: 00ab3aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_STATE_PENDING_EXACT_EVENT │ │ │ │ 12127: 00230404 104 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_data │ │ │ │ - 12128: 0057aa8c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ + 12128: 0057aa7c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_be │ │ │ │ 12129: 00aba7b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_ATTEMPT_EVENT │ │ │ │ 12130: 00ae04dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_SYNC_DSTATE │ │ │ │ - 12131: 00770e84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ + 12131: 00770e74 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThreadContextProperties │ │ │ │ 12132: 00227a48 40 FUNC GLOBAL DEFAULT 12 helper_sar_i64 │ │ │ │ 12133: 00ae06c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_OBJECT_ADD_DSTATE │ │ │ │ - 12134: 007959cc 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ + 12134: 007959bc 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaGroupList │ │ │ │ 12135: 00aaa78c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IAR0_READ_EVENT │ │ │ │ 12136: 00ab0b28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_DRQ_EVENT │ │ │ │ 12137: 009e7fcc 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_bitmap │ │ │ │ - 12138: 0052433c 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ - 12139: 00646cc0 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ - 12140: 005a8714 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ + 12138: 00524330 272 FUNC GLOBAL DEFAULT 12 vhost_backend_update_device_iotlb │ │ │ │ + 12139: 00646cb0 332 FUNC GLOBAL DEFAULT 12 blk_co_pread │ │ │ │ + 12140: 005a8704 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_ptr │ │ │ │ 12141: 00aa7494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_EVENT │ │ │ │ 12142: 00ade500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_BINARYREPLY_DSTATE │ │ │ │ - 12143: 0072d8c8 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ + 12143: 0072d8b8 932 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket_members │ │ │ │ 12144: 00ae01ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_FIELD_EXISTS_DSTATE │ │ │ │ 12145: 00ae03a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_KEY_EVENT_EXT_DSTATE │ │ │ │ 12146: 00ae069c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CONT_DSTATE │ │ │ │ - 12147: 0073aca8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ + 12147: 0073ac98 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_QCryptoAkCipherOptions_base_members │ │ │ │ 12148: 00ae0c00 16 OBJECT GLOBAL DEFAULT 25 main_loop_tlg │ │ │ │ - 12149: 00704fc4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ + 12149: 00704fb4 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorCopyMode │ │ │ │ 12150: 00ae0318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_CURSOR_DSTATE │ │ │ │ - 12151: 00734ecc 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ + 12151: 00734ebc 368 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo │ │ │ │ 12152: 00aa91c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_EVENT │ │ │ │ - 12153: 007b74ec 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ + 12153: 007b74dc 824 FUNC GLOBAL DEFAULT 12 json_message_process_token │ │ │ │ 12154: 00adf344 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_DSTATE │ │ │ │ 12155: 00467630 572 FUNC GLOBAL DEFAULT 12 migration_channel_connect │ │ │ │ 12156: 0022a408 160 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8i │ │ │ │ 12157: 00ab6994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_COLO_ENABLE_EVENT │ │ │ │ 12158: 00ab4b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_EVENT │ │ │ │ 12159: 0047cec8 128 FUNC GLOBAL DEFAULT 12 multifd_channel_connect │ │ │ │ 12160: 00adfbd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_KICK_DSTATE │ │ │ │ 12161: 00ae029e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_NEW_DSTATE │ │ │ │ 12162: 00ab9628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ 12163: 00aae1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_UDP_EVENT │ │ │ │ 12164: 00ab87ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHARDEV_REMOVE_EVENT │ │ │ │ - 12165: 005c4674 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ - 12166: 006fabfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ + 12165: 005c4664 132 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shl8i_i64 │ │ │ │ + 12166: 006fabec 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfo │ │ │ │ 12167: 00adebd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_WRITE_DSTATE │ │ │ │ 12168: 00adee5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_AP_WRITE_DSTATE │ │ │ │ 12169: 00adf896 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_DSTATE │ │ │ │ 12170: 0034f064 1036 FUNC GLOBAL DEFAULT 12 msix_init │ │ │ │ 12171: 00aa6bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_EVENT │ │ │ │ 12172: 0025473c 204 FUNC GLOBAL DEFAULT 12 vnc_start_protocol │ │ │ │ 12173: 00adf568 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_DSTATE │ │ │ │ 12174: 00ade8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_TX_XFER_DSTATE │ │ │ │ 12175: 004c8074 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_be │ │ │ │ 12176: 00adebce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SCRATCH_WRITE_DSTATE │ │ │ │ - 12177: 0079b3d0 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ - 12178: 0079df70 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ + 12177: 0079b3c0 208 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannel_members │ │ │ │ + 12178: 0079df60 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_send_key_arg_members │ │ │ │ 12179: 00ab5a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_EVENT │ │ │ │ 12180: 00adf846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_READB_DSTATE │ │ │ │ 12181: 00adf856 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_DMA_DSTATE │ │ │ │ 12182: 0034cce8 140 FUNC GLOBAL DEFAULT 12 msi_get_message │ │ │ │ 12183: 00454b74 196 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_remove │ │ │ │ 12184: 0022af58 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar8v │ │ │ │ 12185: 0023992c 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fourcc │ │ │ │ - 12186: 005dd31c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ + 12186: 005dd30c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_watch │ │ │ │ 12187: 00ab47d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_HOST_RESV_REGIONS_EVENT │ │ │ │ - 12188: 00732f14 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ - 12189: 00584c30 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ + 12188: 00732f04 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_remove │ │ │ │ + 12189: 00584c20 8 FUNC GLOBAL DEFAULT 12 resettable_cold_reset_fn │ │ │ │ 12190: 00ade5cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_NEED_CHECK_TIMER_CB_DSTATE │ │ │ │ 12191: 00ade84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_DSTATE │ │ │ │ - 12192: 007cd43c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ - 12193: 007475e8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ + 12192: 007cd42c 80 FUNC GLOBAL DEFAULT 12 qemu_config_parse │ │ │ │ + 12193: 007475d8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions │ │ │ │ 12194: 00adf4a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_S_RESET_DSTATE │ │ │ │ 12195: 0031c088 4 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_pending │ │ │ │ 12196: 00ade710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RUN_DSTATE │ │ │ │ 12197: 0022113c 304 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16_scalbn │ │ │ │ 12198: 0027d98c 8 FUNC GLOBAL DEFAULT 12 acpi_builtin │ │ │ │ 12199: 00adfc88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_UNREALIZE_DSTATE │ │ │ │ 12200: 002f2204 216 FUNC GLOBAL DEFAULT 12 hid_set_next_idle │ │ │ │ 12201: 00ab2ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_GLBREG_READ_EVENT │ │ │ │ - 12202: 005bcae4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ - 12203: 00643dd8 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ - 12204: 00793320 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ + 12202: 005bcad4 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i64_chk │ │ │ │ + 12203: 00643dc8 92 FUNC GLOBAL DEFAULT 12 blk_all_next │ │ │ │ + 12204: 00793310 112 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo_members │ │ │ │ 12205: 00ab0468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_WAIT_RESELECT_EVENT │ │ │ │ 12206: 0046c1cc 484 FUNC GLOBAL DEFAULT 12 hmp_calc_dirty_rate │ │ │ │ 12207: 00ade30c 1 OBJECT GLOBAL DEFAULT 25 qemuio_misalign │ │ │ │ - 12208: 007fdfa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ - 12209: 007bd0d4 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ + 12208: 007fdf98 92 FUNC GLOBAL DEFAULT 12 qapi_free_CxlDynamicCapacityExtentList │ │ │ │ + 12209: 007bd0c4 264 FUNC GLOBAL DEFAULT 12 parse_debug_env │ │ │ │ 12210: 00ae0056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_CLEANUP_RANGE_DSTATE │ │ │ │ 12211: 00abbe58 4 OBJECT GLOBAL DEFAULT 25 xen_xenstore_ops │ │ │ │ 12212: 00495dc8 172 FUNC GLOBAL DEFAULT 12 qmp_query_colo_status │ │ │ │ 12213: 00adfec4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_WRITE_PIO_DSTATE │ │ │ │ 12214: 00ade626 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_STREAM_DSTATE │ │ │ │ 12215: 00aae13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_UDP_EVENT │ │ │ │ 12216: 00ade708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_DSTATE │ │ │ │ - 12217: 0073c164 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ + 12217: 0073c154 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_uncorrectable_errors │ │ │ │ 12218: 00ab79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_CREATE_CONTEXT_EVENT │ │ │ │ - 12219: 0064b7a0 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ + 12219: 0064b790 1260 FUNC GLOBAL DEFAULT 12 block_copy_state_new │ │ │ │ 12220: 00ade7ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_VMSTATE_SAVING_DSTATE │ │ │ │ - 12221: 0074740c 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ + 12221: 007473fc 476 FUNC GLOBAL DEFAULT 12 visit_type_NumaNodeOptions_members │ │ │ │ 12222: 00ae03d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_REUSE_DSTATE │ │ │ │ 12223: 00ab5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_EVENT │ │ │ │ 12224: 00ab3214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_ITD_EVENT │ │ │ │ - 12225: 0070b5c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ - 12226: 007c6224 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ - 12227: 007058d0 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ + 12225: 0070b5b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobChangeOptions │ │ │ │ + 12226: 007c6214 224 FUNC GLOBAL DEFAULT 12 module_call_init │ │ │ │ + 12227: 007058c0 192 FUNC GLOBAL DEFAULT 12 visit_type_NewImageMode │ │ │ │ 12228: 00ae00e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_STATE_TOO_BIG_DSTATE │ │ │ │ 12229: 004d3fb0 108 FUNC GLOBAL DEFAULT 12 icount_get_raw │ │ │ │ - 12230: 007b3998 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ + 12230: 007b3988 152 FUNC GLOBAL DEFAULT 12 qnum_destroy_obj │ │ │ │ 12231: 00adfbbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_ENFORCED_LIMIT_DSTATE │ │ │ │ 12232: 004d80a0 816 FUNC GLOBAL DEFAULT 12 ebpf_rss_load_fds │ │ │ │ - 12233: 00741fd0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ - 12234: 005a9478 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ - 12235: 005427a8 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ + 12233: 00741fc0 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_finalize_arg_members │ │ │ │ + 12234: 005a9468 80 FUNC GLOBAL DEFAULT 12 tcg_constant_i64 │ │ │ │ + 12235: 0054279c 228 FUNC GLOBAL DEFAULT 12 memory_region_snapshot_and_clear_dirty │ │ │ │ 12236: 00ae0218 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SECTION_START_DSTATE │ │ │ │ 12237: 00aa81d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_ACTIVATED_ROWS_EVENT │ │ │ │ 12238: 0034e778 40 FUNC GLOBAL DEFAULT 12 msix_uninit_exclusive_bar │ │ │ │ 12239: 0023127c 180 FUNC GLOBAL DEFAULT 12 plugin_unregister_cb__locked │ │ │ │ - 12240: 005c4838 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ + 12240: 005c4828 188 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_rotl16i_i64 │ │ │ │ 12241: 00adfb8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ASYNC_PACKET_COMPLETE_DSTATE │ │ │ │ 12242: 00aab440 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_REALIZE_EVENT │ │ │ │ - 12243: 0075c110 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ - 12244: 006fd6c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ + 12243: 0075c100 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfoList │ │ │ │ + 12244: 006fd6b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefOrNull │ │ │ │ 12245: 002277c0 28 FUNC GLOBAL DEFAULT 12 tcg_cflags_has │ │ │ │ 12246: 00ab4e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_FOUND_EVENT │ │ │ │ 12247: 00aa9108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_EVENT │ │ │ │ - 12248: 0057192c 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ + 12248: 0057191c 180 FUNC GLOBAL DEFAULT 12 cpu_st16_mmu │ │ │ │ 12249: 00adf07c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_DSTATE │ │ │ │ - 12250: 00740c80 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ + 12250: 00740c70 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoAlternateMemberList │ │ │ │ 12251: 00ab18fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ 12252: 00ab1098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_COMMAND_COMPLETE_EVENT │ │ │ │ 12253: 00ab60d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_TRANSFERRED_EVENT │ │ │ │ 12254: 00adfa5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_EXEC_SCSI_CMD_DSTATE │ │ │ │ 12255: 00ae06d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_TYPES_DSTATE │ │ │ │ 12256: 00ab6b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_RECV_BITMAP_EVENT │ │ │ │ 12257: 004dfb8c 316 FUNC GLOBAL DEFAULT 12 openrisc_cpu_gdb_read_register │ │ │ │ - 12258: 006d9f64 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ - 12259: 005ef4b0 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ + 12258: 006d9f54 584 FUNC GLOBAL DEFAULT 12 bdrv_pwrite_sync │ │ │ │ + 12259: 005ef4a0 56 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_free │ │ │ │ 12260: 00455f00 728 FUNC GLOBAL DEFAULT 12 qemu_fdt_node_unit_path │ │ │ │ - 12261: 0056cd38 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ + 12261: 0056cd28 12 FUNC GLOBAL DEFAULT 12 tlb_flush_all_cpus_synced │ │ │ │ 12262: 00adfd76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_LISTENER_REGION_ADD_SKIP_DSTATE │ │ │ │ 12263: 004771b0 24 FUNC GLOBAL DEFAULT 12 migration_has_failed │ │ │ │ 12264: 00ab74f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_UPDATE_EVENT │ │ │ │ 12265: 009ee770 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_mig_mode │ │ │ │ 12266: 009d923c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcihost │ │ │ │ 12267: 009974a0 52 OBJECT GLOBAL DEFAULT 21 vmstate_ipack_device │ │ │ │ - 12268: 007e4428 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ - 12269: 007ed2a4 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ + 12268: 007e4418 68 FUNC GLOBAL DEFAULT 12 thread_pool_set_max_threads │ │ │ │ + 12269: 007ed294 416 FUNC GLOBAL DEFAULT 12 qemu_hexdump │ │ │ │ 12270: 00aa9d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_WRITEW_EVENT │ │ │ │ - 12271: 005bdc40 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ + 12271: 005bdc30 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i64_chk │ │ │ │ 12272: 00adfc4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DMA_ERROR_DSTATE │ │ │ │ - 12273: 0078caf4 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ - 12274: 0060c1a0 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ + 12273: 0078cae4 448 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSndioOptions_members │ │ │ │ + 12274: 0060c190 172 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot │ │ │ │ 12275: 00ab5984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_EVENT │ │ │ │ 12276: 00ab30f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_SCHEDULE_STOP_EVENT │ │ │ │ - 12277: 0059e6b0 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ + 12277: 0059e6a0 304 FUNC GLOBAL DEFAULT 12 tcg_code_size │ │ │ │ 12278: 00adf9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_APP_COMMAND_DSTATE │ │ │ │ 12279: 00ab36c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_HEAD_EVENT │ │ │ │ - 12280: 0070f5f0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ - 12281: 005c56c0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ - 12282: 0069a838 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ - 12283: 00770920 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ + 12280: 0070f5e0 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdImageEncryptionFormat │ │ │ │ + 12281: 005c56b0 248 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4_ptr │ │ │ │ + 12282: 0069a828 676 FUNC GLOBAL DEFAULT 12 bdrv_all_find_vmstate_bs │ │ │ │ + 12283: 00770910 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendShmProperties │ │ │ │ 12284: 00ade738 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_REQUEST_DSTATE │ │ │ │ - 12285: 005cc014 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ + 12285: 005cc004 20 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_vec │ │ │ │ 12286: 00a17ee8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_addw_le │ │ │ │ - 12287: 00755cf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ - 12288: 0065c9ac 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ + 12287: 00755ce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_COLOStatus │ │ │ │ + 12288: 0065c99c 84 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev │ │ │ │ 12289: 00adebe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_KEY_EVENT_DSTATE │ │ │ │ 12290: 00adea70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SERIAL_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 12291: 00571238 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ + 12291: 00571228 104 FUNC GLOBAL DEFAULT 12 helper_st16_mmu │ │ │ │ 12292: 0024e884 232 FUNC GLOBAL DEFAULT 12 vnc_flush │ │ │ │ 12293: 00aabb40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_EVENT │ │ │ │ - 12294: 0057ede0 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ - 12295: 0070f530 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ + 12294: 0057edd0 36 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_int32 │ │ │ │ + 12295: 0070f520 192 FUNC GLOBAL DEFAULT 12 visit_type_RbdAuthMode │ │ │ │ 12296: 0048d2e4 176 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_prepare │ │ │ │ 12297: 00adee80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_DIR_WRITE_DSTATE │ │ │ │ 12298: 00ae00fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_DSTATE │ │ │ │ 12299: 00ae01fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_CLEANUP_DSTATE │ │ │ │ - 12300: 00794440 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ + 12300: 00794430 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_ports_arg_members │ │ │ │ 12301: 009ea6f4 12 OBJECT GLOBAL DEFAULT 21 QCryptoSecretFormat_lookup │ │ │ │ - 12302: 006d8318 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ - 12303: 007a4838 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ + 12302: 006d8308 248 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_clear │ │ │ │ + 12303: 007a4828 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_mice │ │ │ │ 12304: 00aab8a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_WRITE_EVENT │ │ │ │ 12305: 00aa4d40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_IOV_EVENT │ │ │ │ 12306: 003975f8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_init_endianness │ │ │ │ 12307: 00ab65e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_EVENT │ │ │ │ 12308: 00a1db6c 9 OBJECT GLOBAL DEFAULT 24 WC_CONFIG_STRING │ │ │ │ - 12309: 005f65dc 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ + 12309: 005f65cc 52 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_supports │ │ │ │ 12310: 00adf16a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_DSTATE │ │ │ │ 12311: 00ab6f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_SUBPAGE_WRITE_EVENT │ │ │ │ 12312: 00355b70 208 FUNC GLOBAL DEFAULT 12 pci_vga_init │ │ │ │ 12313: 00adebe2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XENFB_MOUSE_EVENT_DSTATE │ │ │ │ 12314: 00aa85c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_MEMSLOTS_EVENT │ │ │ │ 12315: 0039760c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_config_reply_endianness │ │ │ │ 12316: 009eb1f0 12 OBJECT GLOBAL DEFAULT 21 TpmModel_lookup │ │ │ │ 12317: 0048d270 116 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_guest_unplug_pending │ │ │ │ - 12318: 0054ae34 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ + 12318: 0054ae24 1052 FUNC GLOBAL DEFAULT 12 address_space_translate_for_iotlb │ │ │ │ 12319: 00aa6a40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_RETURN_EVENT │ │ │ │ 12320: 00aaedc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_EVENT │ │ │ │ 12321: 00ab0c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ARRIVED_EVENT │ │ │ │ 12322: 00aa4f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_START_NEED_CHECK_TIMER_EVENT │ │ │ │ 12323: 00ae0148 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_DSTATE │ │ │ │ - 12324: 00700708 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ + 12324: 007006f8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfo │ │ │ │ 12325: 0027d994 4 FUNC GLOBAL DEFAULT 12 aml_append │ │ │ │ 12326: 00480b24 64 FUNC GLOBAL DEFAULT 12 migrate_tls │ │ │ │ - 12327: 005439c8 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ + 12327: 005439bc 96 FUNC GLOBAL DEFAULT 12 memory_region_set_enabled │ │ │ │ 12328: 00a156b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_be │ │ │ │ 12329: 00aa7b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_CTRL_EVENT │ │ │ │ - 12330: 007c39a4 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ - 12331: 006ed060 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ - 12332: 00582360 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ + 12330: 007c3994 264 FUNC GLOBAL DEFAULT 12 qemu_cond_init │ │ │ │ + 12331: 006ed050 180 FUNC GLOBAL DEFAULT 12 qmp_query_chardev_backends │ │ │ │ + 12332: 00582350 8 FUNC GLOBAL DEFAULT 12 qdev_get_parent_bus │ │ │ │ 12333: 00ab90e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MACHINES_EVENT │ │ │ │ - 12334: 007e1958 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ - 12335: 00653204 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ + 12334: 007e1948 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_dec_pool_size │ │ │ │ + 12335: 006531f4 12 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_first │ │ │ │ 12336: 00228090 164 FUNC GLOBAL DEFAULT 12 helper_gvec_adds8 │ │ │ │ - 12337: 0078eb80 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ - 12338: 00965c38 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ - 12339: 0077d2e8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ + 12337: 0078eb70 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlPerDirectionOptions │ │ │ │ + 12338: 00965c28 3 OBJECT GLOBAL DEFAULT 14 sense_code_SAVING_PARAMS_NOT_SUPPORTED │ │ │ │ + 12339: 0077d2d8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_panicked │ │ │ │ 12340: 00adf1d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_DESC_READ_DSTATE │ │ │ │ 12341: 00ae005c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_SOURCE_INIT_DSTATE │ │ │ │ 12342: 00ae0380 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_DISCONNECT_START_DSTATE │ │ │ │ 12343: 00aaf73c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_READ_EVENT │ │ │ │ 12344: 001e9694 32 FUNC GLOBAL DEFAULT 12 gdb_syscall_reset │ │ │ │ 12345: 00adf960 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_SCSI_IO_REQUEST_DSTATE │ │ │ │ 12346: 00ab24b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_DATA_EVENT │ │ │ │ 12347: 00ade92e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_DEL_DSTATE │ │ │ │ - 12348: 0058bb20 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ - 12349: 00952f90 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ + 12348: 0058bb10 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_str │ │ │ │ + 12349: 00952f80 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWUTS │ │ │ │ 12350: 00adf70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_COMMAND_COMPLETE_NOIO_DSTATE │ │ │ │ 12351: 0049400c 92 FUNC GLOBAL DEFAULT 12 migration_tls_channel_end │ │ │ │ - 12352: 0058031c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ + 12352: 0058030c 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint16 │ │ │ │ 12353: 00aaff88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_EVENT │ │ │ │ 12354: 00adf9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_POWERUP_DSTATE │ │ │ │ - 12355: 0076ad04 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ + 12355: 0076acf4 1248 FUNC GLOBAL DEFAULT 12 visit_type_NetdevTapOptions_members │ │ │ │ 12356: 00469914 308 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer │ │ │ │ 12357: 00aa5140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_PWRITE_ZEROES_START_REQ_EVENT │ │ │ │ 12358: 009eaf1c 12 OBJECT GLOBAL DEFAULT 21 WatchdogAction_lookup │ │ │ │ - 12359: 00756900 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ + 12359: 007568f0 328 FUNC GLOBAL DEFAULT 12 visit_type_VfioStats │ │ │ │ 12360: 00ab90f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CPUS_FAST_EVENT │ │ │ │ 12361: 004d40c8 80 FUNC GLOBAL DEFAULT 12 icount_to_ns │ │ │ │ 12362: 00ab1abc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_EVENT │ │ │ │ - 12363: 005d4d10 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ + 12363: 005d4d00 360 FUNC GLOBAL DEFAULT 12 qemu_peek_buffer │ │ │ │ 12364: 0042fe9c 196 FUNC GLOBAL DEFAULT 12 v9fs_string_sprintf │ │ │ │ - 12365: 00798fa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ + 12365: 00798f94 92 FUNC GLOBAL DEFAULT 12 qapi_free_SetPasswordOptions │ │ │ │ 12366: 00adecca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_ADDR_READ_DSTATE │ │ │ │ 12367: 00a1d968 8 OBJECT GLOBAL DEFAULT 24 mixeng_conv_float │ │ │ │ 12368: 00adf82e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_DSTATE │ │ │ │ - 12369: 00636d74 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ + 12369: 00636d64 1944 FUNC GLOBAL DEFAULT 12 nbd_init │ │ │ │ 12370: 00adf0d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_SET_COUNTER_DSTATE │ │ │ │ 12371: 00ab3264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_FIELDS_EVENT │ │ │ │ 12372: 00ae0cac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_PCI_WRITE_CONFIG_DSTATE │ │ │ │ 12373: 00ade449 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_cxl_c │ │ │ │ 12374: 00ab1c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_SENDBACK_REQ_EVENT │ │ │ │ - 12375: 006ed1fc 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ + 12375: 006ed1ec 204 FUNC GLOBAL DEFAULT 12 qemu_chardev_new │ │ │ │ 12376: 00adf14c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_SELECT_DSTATE │ │ │ │ 12377: 00aad55c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_UNFINISHED_EVENT │ │ │ │ - 12378: 007d51f4 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ + 12378: 007d51e4 48 FUNC GLOBAL DEFAULT 12 qdist_xmin │ │ │ │ 12379: 00ae064a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ 12380: 00ae0756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_DSTATE │ │ │ │ 12381: 0043e690 136 FUNC GLOBAL DEFAULT 12 vcpu_dirty_rate_stat_start │ │ │ │ - 12382: 007f19f0 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ + 12382: 007f19e0 124 FUNC GLOBAL DEFAULT 12 throttle_timers_destroy │ │ │ │ 12383: 00adf526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_DSTATE │ │ │ │ 12384: 00adf09a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_WRITE_DSTATE │ │ │ │ 12385: 00adfe1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_DSTATE │ │ │ │ 12386: 00ab7b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM2_FALLBACK_EVENT │ │ │ │ - 12387: 007f13c4 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ + 12387: 007f13b4 28 FUNC GLOBAL DEFAULT 12 readline_get_history │ │ │ │ 12388: 002d5078 20 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_index │ │ │ │ 12389: 0034b490 452 FUNC GLOBAL DEFAULT 12 fw_cfg_init_io_dma │ │ │ │ - 12390: 007f15a0 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ - 12391: 005d57ac 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ + 12390: 007f1590 516 FUNC GLOBAL DEFAULT 12 throttle_compute_wait │ │ │ │ + 12391: 005d579c 184 FUNC GLOBAL DEFAULT 12 qemu_get_be16 │ │ │ │ 12392: 00aa6fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_IWMCTRL_WRITE_EVENT │ │ │ │ - 12393: 0063a384 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ + 12393: 0063a374 44 FUNC GLOBAL DEFAULT 12 scsi_data_cdb_xfer │ │ │ │ 12394: 00aada5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ICR_BIT_IMS_EVENT │ │ │ │ 12395: 00adf1c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_PCS_REG_READ_DSTATE │ │ │ │ 12396: 00ab24d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_RELEASE_INTERFACE_EVENT │ │ │ │ 12397: 0043c21c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_created │ │ │ │ 12398: 00aba5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_FAILED_EVENT │ │ │ │ 12399: 00aa5060 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_EVENT │ │ │ │ - 12400: 007671dc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ + 12400: 007671cc 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_cont │ │ │ │ 12401: 00239fcc 136 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_number │ │ │ │ 12402: 00aaffb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_GENERIC_REALIZE_BLOCKSIZE_EVENT │ │ │ │ 12403: 00aa7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMABUSY_EVENT │ │ │ │ 12404: 004d087c 328 FUNC GLOBAL DEFAULT 12 replay_vmstate_init │ │ │ │ 12405: 00adf1e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RX_DONE_DSTATE │ │ │ │ - 12406: 007df154 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ - 12407: 00744348 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ - 12408: 0070e9f8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ + 12406: 007df144 48 FUNC GLOBAL DEFAULT 12 qemu_bh_cancel │ │ │ │ + 12407: 00744338 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuEntitlement │ │ │ │ + 12408: 0070e9e8 244 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptionsList │ │ │ │ 12409: 00ab852c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_COMMIT_EVENT │ │ │ │ 12410: 004497bc 84 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request │ │ │ │ - 12411: 007b6044 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ - 12412: 00700474 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ + 12411: 007b6034 152 FUNC GLOBAL DEFAULT 12 qobject_from_jsonf_nofail │ │ │ │ + 12412: 00700464 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceIoStatus │ │ │ │ 12413: 00ab3a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_EVENT │ │ │ │ 12414: 002e94e0 180 FUNC GLOBAL DEFAULT 12 ide_transfer_start_norecurse │ │ │ │ 12415: 00ab5994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_SOCKET_OUTGOING_CONNECTED_EVENT │ │ │ │ 12416: 00adfe4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_RELO_DSTATE │ │ │ │ 12417: 00adf446 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MATCH_DSTATE │ │ │ │ 12418: 0043c390 320 FUNC GLOBAL DEFAULT 12 pause_all_vcpus │ │ │ │ 12419: 00ab8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_ADD_EVENT │ │ │ │ 12420: 00449650 36 FUNC GLOBAL DEFAULT 12 runstate_needs_reset │ │ │ │ 12421: 0043bfb4 4 FUNC GLOBAL DEFAULT 12 qemu_in_main_thread │ │ │ │ 12422: 00aabf40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCU_READ_EVENT │ │ │ │ 12423: 00adf40e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_READ_TRIVIAL_DSTATE │ │ │ │ 12424: 00aa8428 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SII9022_WRITE_REG_EVENT │ │ │ │ - 12425: 007bb7bc 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ - 12426: 008f6db8 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ + 12425: 007bb7ac 144 FUNC GLOBAL DEFAULT 12 pstrcat │ │ │ │ + 12426: 008f6da8 1066 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode │ │ │ │ 12427: 00ab4c84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ENABLE_ONE_EVENT │ │ │ │ - 12428: 005cc334 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ + 12428: 005cc324 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sarv_vec │ │ │ │ 12429: 009eb8d0 12 OBJECT GLOBAL DEFAULT 21 CxlExtentSelectionPolicy_lookup │ │ │ │ 12430: 00ade8e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_TRANSFER_AUDIO_DSTATE │ │ │ │ 12431: 00ae0444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_EJECT_DSTATE │ │ │ │ 12432: 004b2694 104 FUNC GLOBAL DEFAULT 12 qemu_send_packet_async │ │ │ │ 12433: 00adf8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_UNHANDLED_DSTATE │ │ │ │ 12434: 00adfd8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_RESET_HANDLER_DSTATE │ │ │ │ 12435: 0037b280 392 FUNC GLOBAL DEFAULT 12 esp_dma_enable │ │ │ │ 12436: 00adeba8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_FROMH_3D_DSTATE │ │ │ │ 12437: 00aba738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_LOCKED_EVENT │ │ │ │ 12438: 00ade5dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PROCESS_DISCARDS_FAILED_REGION_DSTATE │ │ │ │ - 12439: 00580374 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ + 12439: 00580364 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint32 │ │ │ │ 12440: 0024bc14 484 FUNC GLOBAL DEFAULT 12 qmp_query_vnc_servers │ │ │ │ 12441: 002219b8 8 FUNC GLOBAL DEFAULT 12 bfloat16_maxnummag │ │ │ │ 12442: 004d8760 524 FUNC GLOBAL DEFAULT 12 ebpf_rss_unload │ │ │ │ 12443: 00aded28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_REQUEST_DONE_DSTATE │ │ │ │ 12444: 00230ae0 196 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_add │ │ │ │ 12445: 00adf5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_AQATTR_DSTATE │ │ │ │ 12446: 00adeb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_GET_DSTATE │ │ │ │ 12447: 00aa4508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_PROTOCOL_EVENT_EMIT_EVENT │ │ │ │ - 12448: 005b00fc 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ + 12448: 005b00ec 320 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i32 │ │ │ │ 12449: 00ae0208 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_COLO_ENABLE_DSTATE │ │ │ │ 12450: 00355124 100 FUNC GLOBAL DEFAULT 12 pci_init_nic_devices │ │ │ │ 12451: 00ade4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_SUSPEND_DSTATE │ │ │ │ 12452: 00adf53e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_DSTATE │ │ │ │ 12453: 00ab6394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_TERMINATE_THREADS_EVENT │ │ │ │ - 12454: 00553488 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ - 12455: 007fb278 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ + 12454: 00553478 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_cached_slow │ │ │ │ + 12455: 007fb268 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_replay_break_arg_members │ │ │ │ 12456: 00ab9254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_EVENT │ │ │ │ 12457: 003bb9f0 176 FUNC GLOBAL DEFAULT 12 usb_desc_set_string │ │ │ │ 12458: 009ea5e4 12 OBJECT GLOBAL DEFAULT 21 QMPCapability_lookup │ │ │ │ 12459: 004698dc 32 FUNC GLOBAL DEFAULT 12 cpu_throttle_active │ │ │ │ 12460: 00aaa39c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_SYNC_EVENT │ │ │ │ 12461: 00ae050c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_SEND_BREAK_DSTATE │ │ │ │ 12462: 00ab3554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESUME_EVENT │ │ │ │ 12463: 002683d0 180 FUNC GLOBAL DEFAULT 12 vnc_sasl_server_init │ │ │ │ - 12464: 00786b54 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ + 12464: 00786b44 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioInfoList │ │ │ │ 12465: 00221a20 8 FUNC GLOBAL DEFAULT 12 float32_minimum_number │ │ │ │ - 12466: 007f931c 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ + 12466: 007f930c 4 FUNC GLOBAL DEFAULT 12 xen_intx_set_irq │ │ │ │ 12467: 00adfede 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_VM_STATE_CHANGE_DSTATE │ │ │ │ 12468: 00ae0572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_JOBS_DSTATE │ │ │ │ 12469: 00adf6c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_PM_TRANSITION_DSTATE │ │ │ │ 12470: 0044acd8 76 FUNC GLOBAL DEFAULT 12 qemu_cleanup │ │ │ │ - 12471: 007455b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ + 12471: 007455a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_PCDIMMDeviceInfo │ │ │ │ 12472: 00ade47f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_yank_c │ │ │ │ 12473: 00ade5a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_POLL_QUEUE_DSTATE │ │ │ │ - 12474: 007cd18c 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ + 12474: 007cd17c 344 FUNC GLOBAL DEFAULT 12 qemu_find_opts_singleton │ │ │ │ 12475: 00ae0ccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAKE_DSTATE │ │ │ │ 12476: 00ab7418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_EVENT │ │ │ │ 12477: 00adf444 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MATCH_DSTATE │ │ │ │ 12478: 00abbe44 4 OBJECT GLOBAL DEFAULT 25 dirtylimit_state │ │ │ │ 12479: 00222970 8 FUNC GLOBAL DEFAULT 12 float16_compare_quiet │ │ │ │ 12480: 00ab30a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_READW_EVENT │ │ │ │ - 12481: 0072d0dc 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ - 12482: 0078d38c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ + 12481: 0072d0cc 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_read_arg_members │ │ │ │ + 12482: 0078d37c 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions │ │ │ │ 12483: 00ab00b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_EVENT │ │ │ │ 12484: 00ae0158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_THREAD_END_DSTATE │ │ │ │ - 12485: 005d5864 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ - 12486: 006d815c 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ - 12487: 00618db0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ + 12485: 005d5854 92 FUNC GLOBAL DEFAULT 12 qemu_get_be32 │ │ │ │ + 12486: 006d814c 372 FUNC GLOBAL DEFAULT 12 block_dirty_bitmap_remove │ │ │ │ + 12487: 00618da0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_get_allocated_file_size │ │ │ │ 12488: 00ae0c7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_OPTIONAL_DSTATE │ │ │ │ 12489: 00ab8e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_OPCOUNT_EVENT │ │ │ │ 12490: 00ab3544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_STOP_EVENT │ │ │ │ 12491: 00adf8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_RESET_DSTATE │ │ │ │ 12492: 00adfcf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_SO_DSTATE │ │ │ │ 12493: 00215d8c 344 FUNC GLOBAL DEFAULT 12 float32_to_float128 │ │ │ │ - 12494: 00725774 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ + 12494: 00725764 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_set_active │ │ │ │ 12495: 00ab73a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_SERIAL_DISCARD_EVENT │ │ │ │ 12496: 00adeaac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_REFRESH_RATE_DSTATE │ │ │ │ - 12497: 007bc5bc 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ + 12497: 007bc5ac 512 FUNC GLOBAL DEFAULT 12 parse_uint │ │ │ │ 12498: 00ad5d10 48 OBJECT GLOBAL DEFAULT 25 tb_ctx │ │ │ │ - 12499: 0079a4f4 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ + 12499: 0079a4e4 216 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc_members │ │ │ │ 12500: 002d5ab4 436 FUNC GLOBAL DEFAULT 12 vbe_ioport_read_data │ │ │ │ - 12501: 008f6db4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ - 12502: 005b040c 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ + 12501: 008f6da4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgevdev_to_qcode_len │ │ │ │ + 12502: 005b03fc 144 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i32 │ │ │ │ 12503: 00aa93f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_EVENT │ │ │ │ 12504: 00ab9214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SNAPSHOT_DELETE_EVENT │ │ │ │ 12505: 00292430 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf64_qemunote │ │ │ │ 12506: 00adf8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_MSG_DSTATE │ │ │ │ 12507: 002d9a3c 988 FUNC GLOBAL DEFAULT 12 vga_common_init │ │ │ │ 12508: 00ae05ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_RESET_DSTATE │ │ │ │ 12509: 0023c19c 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_deactivate │ │ │ │ 12510: 004d31ec 104 FUNC GLOBAL DEFAULT 12 add_stats_schema │ │ │ │ 12511: 0046d61c 376 FUNC GLOBAL DEFAULT 12 file_write_ramblock_iov │ │ │ │ 12512: 00ab2be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HANDLE_PACKET_EVENT │ │ │ │ - 12513: 0077ea84 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ + 12513: 0077ea74 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddressBaseList │ │ │ │ 12514: 00aa8198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REFRESH_RATE_EVENT │ │ │ │ - 12515: 007f9328 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ - 12516: 0068288c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ - 12517: 0075c2c4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ + 12515: 007f9318 8 FUNC GLOBAL DEFAULT 12 xen_is_pirq_msi │ │ │ │ + 12516: 0068287c 396 FUNC GLOBAL DEFAULT 12 qcow2_shrink_l1_table │ │ │ │ + 12517: 0075c2b4 192 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_snapshot_load_arg_members │ │ │ │ 12518: 00aad0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_ANNOUNCE_NOTIFY_EVENT │ │ │ │ - 12519: 007867ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ - 12520: 007aaa90 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ + 12519: 0078679c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDescList │ │ │ │ + 12520: 007aaa80 336 FUNC GLOBAL DEFAULT 12 visit_end_list │ │ │ │ 12521: 00adf428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 12522: 00ab5764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SKIP_SAMPLE_RAMBLOCK_EVENT │ │ │ │ 12523: 00adf3ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PKT_TYPE_DSTATE │ │ │ │ - 12524: 005cd344 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ - 12525: 0074ab48 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ + 12524: 005cd334 104 FUNC GLOBAL DEFAULT 12 perf_report_prologue │ │ │ │ + 12525: 0074ab38 324 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfo_members │ │ │ │ 12526: 00231e10 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_flush_cb │ │ │ │ 12527: 00ab3f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_GROUP_ATTACH_EVENT │ │ │ │ 12528: 00ab2334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_EVENT │ │ │ │ - 12529: 007f8438 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ + 12529: 007f8428 140 FUNC GLOBAL DEFAULT 12 qcrypto_init │ │ │ │ 12530: 00adf6e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_READ_DSTATE │ │ │ │ 12531: 002dd78c 2604 FUNC GLOBAL DEFAULT 12 ati_2d_blt │ │ │ │ 12532: 004ce880 100 FUNC GLOBAL DEFAULT 12 replay_mutex_init │ │ │ │ 12533: 00aab3f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_READ_EVENT │ │ │ │ 12534: 00adf518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_TOOSMALL_DSTATE │ │ │ │ 12535: 00adff48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_WRITE_DSTATE │ │ │ │ 12536: 0042eda0 868 FUNC GLOBAL DEFAULT 12 fsdev_throttle_parse_opts │ │ │ │ - 12537: 00589418 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ + 12537: 00589408 244 FUNC GLOBAL DEFAULT 12 object_class_by_name │ │ │ │ 12538: 00adfa78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_CONTROL_IN_DSTATE │ │ │ │ 12539: 00aa43e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_EVENT │ │ │ │ 12540: 00ab6e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_FILE_EVENT │ │ │ │ 12541: 00aaf558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CB_EVENT │ │ │ │ 12542: 00ae036e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_OUTPUT_LIMIT_DSTATE │ │ │ │ 12543: 00ab8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 12544: 0070c10c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ + 12544: 0070c0fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNull │ │ │ │ 12545: 00adf00a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSINFO_READ_DSTATE │ │ │ │ 12546: 00aaa1fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_VTE_READ_EVENT │ │ │ │ - 12547: 007de878 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ - 12548: 00521eb8 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ + 12547: 007de868 168 FUNC GLOBAL DEFAULT 12 uffd_read_events │ │ │ │ + 12548: 00521eac 156 FUNC GLOBAL DEFAULT 12 qmp_decode_status │ │ │ │ 12549: 0021f390 16 FUNC GLOBAL DEFAULT 12 int32_to_bfloat16_scalbn │ │ │ │ 12550: 004946a8 24 FUNC GLOBAL DEFAULT 12 failover_get_state │ │ │ │ - 12551: 00578294 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ + 12551: 00578284 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchl_le │ │ │ │ 12552: 00ae038c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_DISABLE_DSTATE │ │ │ │ 12553: 00aa5050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_REPLACE_ENTRY_EVENT │ │ │ │ - 12554: 007841cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ + 12554: 007841bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackupWrapper │ │ │ │ 12555: 00adf288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ETX_WRITE_DSTATE │ │ │ │ 12556: 00adf19c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_UNREALIZE_DSTATE │ │ │ │ 12557: 004b4378 476 FUNC GLOBAL DEFAULT 12 net_check_clients │ │ │ │ 12558: 0023d200 76 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key_number │ │ │ │ - 12559: 00580420 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ + 12559: 00580410 80 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint64 │ │ │ │ 12560: 00adf36a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_EITR_SET_DSTATE │ │ │ │ - 12561: 0058950c 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ - 12562: 00717f4c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ + 12561: 005894fc 236 FUNC GLOBAL DEFAULT 12 module_object_class_by_name │ │ │ │ + 12562: 00717f3c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQed │ │ │ │ 12563: 0025496c 164 FUNC GLOBAL DEFAULT 12 vnc_display_pw_expire │ │ │ │ 12564: 0024c1d4 80 FUNC GLOBAL DEFAULT 12 vnc_server_fb_ptr │ │ │ │ 12565: 00aad43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_PROCESS_EVENT │ │ │ │ - 12566: 005b44d8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ + 12566: 005b44c8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_remu_i64 │ │ │ │ 12567: 00ae0150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_ERROR_DSTATE │ │ │ │ - 12568: 00795938 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ + 12568: 00795928 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_of_dpa_groups_arg_members │ │ │ │ 12569: 00ae01aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_SYNC_START_DSTATE │ │ │ │ 12570: 00adf6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_WRITE_DSTATE │ │ │ │ 12571: 00ade6a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_INIT_DSTATE │ │ │ │ - 12572: 0057ae20 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ + 12572: 0057ae10 4 FUNC GLOBAL DEFAULT 12 kvm_flush_coalesced_mmio_buffer │ │ │ │ 12573: 00aaaaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_EOI_EVENT │ │ │ │ - 12574: 006f8cec 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ - 12575: 005e5f68 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ + 12574: 006f8cdc 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_open_tray │ │ │ │ + 12575: 005e5f58 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_decrypt │ │ │ │ 12576: 00aa60a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_REPLY_ERR_IGNORED_EVENT │ │ │ │ - 12577: 0053d164 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ + 12577: 0053d158 204 FUNC GLOBAL DEFAULT 12 memory_region_init_iommu │ │ │ │ 12578: 00ade660 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_COPY_RANGE_FROM_DSTATE │ │ │ │ - 12579: 0053602c 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ - 12580: 007d3e28 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ + 12579: 00536020 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_create │ │ │ │ + 12580: 007d3e18 172 FUNC GLOBAL DEFAULT 12 qemu_log_in_addr_range │ │ │ │ 12581: 00ae0412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_END_DSTATE │ │ │ │ 12582: 00ab4f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_EVENT │ │ │ │ - 12583: 00616cf8 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ + 12583: 00616ce8 404 FUNC GLOBAL DEFAULT 12 bdrv_co_create_file │ │ │ │ 12584: 00aa96e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_FULL_EVENT │ │ │ │ 12585: 00ab31e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_DETACH_EVENT │ │ │ │ 12586: 00ab6f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_WRITE_EVENT │ │ │ │ 12587: 00ab2f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_READ_EVENT │ │ │ │ - 12588: 005e3c94 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ + 12588: 005e3c84 684 FUNC GLOBAL DEFAULT 12 qio_net_listener_wait_client │ │ │ │ 12589: 00adfa20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_SQ_ALREADY_EXISTS_DSTATE │ │ │ │ 12590: 00ab3cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_DOWN_EVENT │ │ │ │ - 12591: 005d5084 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ + 12591: 005d5074 248 FUNC GLOBAL DEFAULT 12 qemu_peek_byte │ │ │ │ 12592: 00ab6184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_START_SET_RUN_EVENT │ │ │ │ 12593: 0024d9d8 900 FUNC GLOBAL DEFAULT 12 vnc_client_io │ │ │ │ 12594: 00ade344 0 OBJECT GLOBAL DEFAULT 25 graph_lock │ │ │ │ - 12595: 005d58c0 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ - 12596: 007c16a8 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ + 12595: 005d58b0 52 FUNC GLOBAL DEFAULT 12 qemu_get_be64 │ │ │ │ + 12596: 007c1698 92 FUNC GLOBAL DEFAULT 12 qemu_socket_try_set_nonblock │ │ │ │ 12597: 004c7fa4 208 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_le │ │ │ │ 12598: 00ab0a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_EVENT │ │ │ │ 12599: 00ae0262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_IP_INFO_DSTATE │ │ │ │ - 12600: 007c9d68 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ - 12601: 006faedc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ + 12600: 007c9d58 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_intersects │ │ │ │ + 12601: 006faecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecific │ │ │ │ 12602: 0043fcf4 256 FUNC GLOBAL DEFAULT 12 hmp_cancel_vcpu_dirty_limit │ │ │ │ 12603: 00adebfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_START_DSTATE │ │ │ │ 12604: 002925c4 216 FUNC GLOBAL DEFAULT 12 cpu_vmstate_register │ │ │ │ 12605: 00adefb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_SEND_DSTATE │ │ │ │ - 12606: 0067df4c 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ - 12607: 00619084 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ + 12606: 0067df3c 352 FUNC GLOBAL DEFAULT 12 qcow2_truncate_bitmaps_check │ │ │ │ + 12607: 00619074 228 FUNC GLOBAL DEFAULT 12 bdrv_co_getlength │ │ │ │ 12608: 00adffc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_PAGE_MATCHED_DSTATE │ │ │ │ - 12609: 005b516c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ + 12609: 005b515c 252 FUNC GLOBAL DEFAULT 12 tcg_gen_orc_i64 │ │ │ │ 12610: 0035cbe4 8 FUNC GLOBAL DEFAULT 12 pcie_sriov_get_pf │ │ │ │ 12611: 0048189c 40 FUNC GLOBAL DEFAULT 12 migrate_xbzrle_cache_size │ │ │ │ - 12612: 0072c118 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ + 12612: 0072c108 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannel │ │ │ │ 12613: 00adea9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_READ_MEMORY_DSTATE │ │ │ │ 12614: 00aadd2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_INTERRUPT_DELAYED_EVENT │ │ │ │ 12615: 00aa55cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_EVENT │ │ │ │ 12616: 00aa6bbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_CHMAP_INFO_EVENT │ │ │ │ 12617: 00adfd0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PACKET_STATE_FAULT_DSTATE │ │ │ │ - 12618: 00545214 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ - 12619: 0061104c 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ - 12620: 005edb78 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ + 12618: 00545208 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram │ │ │ │ + 12619: 0061103c 500 FUNC GLOBAL DEFAULT 12 qmp_job_cancel │ │ │ │ + 12620: 005edb68 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_decrypt │ │ │ │ 12621: 00ab94e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_START_POSTCOPY_EVENT │ │ │ │ 12622: 00aac160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MER_EVENT │ │ │ │ - 12623: 00741f60 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ - 12624: 005ee620 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ + 12623: 00741f50 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_resume_arg_members │ │ │ │ + 12624: 005ee610 172 FUNC GLOBAL DEFAULT 12 qcrypto_hash_bytesv │ │ │ │ 12625: 004c7ed0 60 FUNC GLOBAL DEFAULT 12 tap_probe_has_uso │ │ │ │ 12626: 00adeade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_WRITE_DSTATE │ │ │ │ - 12627: 005249fc 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ - 12628: 00651a90 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ - 12629: 007d43d0 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ + 12627: 005249f0 304 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_map_alloc_gpa │ │ │ │ + 12628: 00651a80 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_has_successor │ │ │ │ + 12629: 007d43c0 176 FUNC GLOBAL DEFAULT 12 qemu_print_log_usage │ │ │ │ 12630: 009ea4cc 12 OBJECT GLOBAL DEFAULT 21 HostMemPolicy_lookup │ │ │ │ 12631: 009eb710 276 OBJECT GLOBAL DEFAULT 21 qemu_log_items │ │ │ │ 12632: 00aabc40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_READ_EVENT │ │ │ │ 12633: 00aa7444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_TIMEOUT_EVENT │ │ │ │ - 12634: 00937754 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ + 12634: 00937744 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_0_len │ │ │ │ 12635: 00ab11f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_MAPPED_EVENT │ │ │ │ - 12636: 00689428 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ + 12636: 00689418 12 FUNC GLOBAL DEFAULT 12 qcow2_refcount_close │ │ │ │ 12637: 00adf8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_FINISH_DSTATE │ │ │ │ - 12638: 007642d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ - 12639: 00965bd4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ - 12640: 00937750 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ + 12638: 007642c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfo │ │ │ │ + 12639: 00965bc4 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_SENSE │ │ │ │ + 12640: 00937740 4 OBJECT GLOBAL DEFAULT 14 hw_compat_3_1_len │ │ │ │ 12641: 00aaf7e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_UNREGISTER_VFS_EVENT │ │ │ │ - 12642: 0057e9c4 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ - 12643: 007d1580 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ - 12644: 006fb104 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ + 12642: 0057e9b4 4 FUNC GLOBAL DEFAULT 12 bus_is_in_reset │ │ │ │ + 12643: 007d1570 1872 FUNC GLOBAL DEFAULT 12 keyval_parse_into │ │ │ │ + 12644: 006fb0f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockGraphInfo │ │ │ │ 12645: 00adf21e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_PACKET_DSTATE │ │ │ │ - 12646: 00649464 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ + 12646: 00649454 168 FUNC GLOBAL DEFAULT 12 bdrv_next_cleanup │ │ │ │ 12647: 00ae0716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_DSTATE │ │ │ │ 12648: 00ade7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_PUT_BUFFER_OUT_DSTATE │ │ │ │ - 12649: 007bac8c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ + 12649: 007bac7c 8 FUNC GLOBAL DEFAULT 12 qemu_mprotect_none │ │ │ │ 12650: 00ade4c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_ANON_LOAD_DSTATE │ │ │ │ 12651: 00a12efc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_or │ │ │ │ 12652: 00ab9f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_EVENT │ │ │ │ 12653: 00ad6f28 1 OBJECT GLOBAL DEFAULT 25 use_idiv_instructions │ │ │ │ 12654: 00adf6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_REGISTER_VFS_DSTATE │ │ │ │ 12655: 0043c78c 140 FUNC GLOBAL DEFAULT 12 cpu_remove_sync │ │ │ │ - 12656: 0060ed88 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ + 12656: 0060ed78 528 FUNC GLOBAL DEFAULT 12 qmp_blockdev_reopen │ │ │ │ 12657: 00adfac2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_RELEASE_INTERFACE_DSTATE │ │ │ │ 12658: 00429230 200 FUNC GLOBAL DEFAULT 12 audio_buffer_bytes │ │ │ │ 12659: 00ae0476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_ADD_DSTATE │ │ │ │ 12660: 00aa4358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_EVENT │ │ │ │ 12661: 00aab870 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_CLOCK_FREQ_EVENT │ │ │ │ 12662: 00aad9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_THROTTLING_TIMER_EVENT │ │ │ │ 12663: 00aa4328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_EVENT │ │ │ │ - 12664: 005d3d98 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ + 12664: 005d3d88 132 FUNC GLOBAL DEFAULT 12 qemu_file_get_return_path │ │ │ │ 12665: 004d6b2c 112 FUNC GLOBAL DEFAULT 12 cpu_watchpoint_address_matches │ │ │ │ 12666: 00adeb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SOFT_RESET_DSTATE │ │ │ │ 12667: 00aaa43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_SEND_SGI_EVENT │ │ │ │ 12668: 00adeb20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_DSTATE │ │ │ │ - 12669: 0054e78c 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ + 12669: 0054e77c 364 FUNC GLOBAL DEFAULT 12 flatview_read_continue │ │ │ │ 12670: 00adf17e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCOM_READ_DSTATE │ │ │ │ 12671: 00aaebb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_EVENT │ │ │ │ - 12672: 00745890 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ + 12672: 00745880 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfoWrapper │ │ │ │ 12673: 00aad5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_EVENT │ │ │ │ - 12674: 00785898 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ + 12674: 00785888 244 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties_members │ │ │ │ 12675: 00a15524 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_be │ │ │ │ 12676: 00ab4ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_MEM_TABLE_EVENT │ │ │ │ 12677: 00aaedb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_EVENT │ │ │ │ - 12678: 007cb98c 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ + 12678: 007cb97c 16 FUNC GLOBAL DEFAULT 12 error_propagate │ │ │ │ 12679: 00adf908 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_OVERFLOW_DSTATE │ │ │ │ 12680: 00adf34e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_ADDR_DSTATE │ │ │ │ 12681: 00ae05ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 12682: 002f2a00 112 FUNC GLOBAL DEFAULT 12 hid_keyboard_write │ │ │ │ 12683: 00ae028e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RAM_ALLOC_SHARED_DSTATE │ │ │ │ - 12684: 00573498 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ + 12684: 00573488 24 FUNC GLOBAL DEFAULT 12 helper_atomic_xchgb │ │ │ │ 12685: 00ab7348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_RELEASE_EVENT │ │ │ │ - 12686: 009175e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ + 12686: 009175d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_sun_len │ │ │ │ 12687: 002a83bc 4 FUNC GLOBAL DEFAULT 12 cxl_machine_init │ │ │ │ 12688: 00ade5f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_DO_ALLOC_CLUSTERS_OFFSET_DSTATE │ │ │ │ 12689: 004c7d84 272 FUNC GLOBAL DEFAULT 12 tap_probe_vnet_hdr │ │ │ │ - 12690: 00790e40 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ + 12690: 00790e30 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_device_unplug_guest_error │ │ │ │ 12691: 00ab0608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_SELECTION_EVENT │ │ │ │ - 12692: 00781b14 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ + 12692: 00781b04 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsList │ │ │ │ 12693: 004ce664 148 FUNC GLOBAL DEFAULT 12 replay_check_error │ │ │ │ 12694: 00aa0d70 428 OBJECT GLOBAL DEFAULT 24 bdrv_qcow2 │ │ │ │ 12695: 00ab83ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 12696: 00ab5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_START_EVENT │ │ │ │ 12697: 00aaf398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_DISCARD_CB_EVENT │ │ │ │ 12698: 00adfa2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_IDN_DSTATE │ │ │ │ 12699: 0027da24 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_present │ │ │ │ - 12700: 005af0b0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ - 12701: 006f6358 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ + 12700: 005af0a0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i32 │ │ │ │ + 12701: 006f6348 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZSimpleProperties │ │ │ │ 12702: 001ebc60 352 FUNC GLOBAL DEFAULT 12 do_run_on_cpu │ │ │ │ 12703: 00221be8 64 FUNC GLOBAL DEFAULT 12 float64_minimum_number │ │ │ │ - 12704: 00749e68 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ - 12705: 0077ef7c 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ - 12706: 007df500 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ - 12707: 005d5a8c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ + 12704: 00749e58 244 FUNC GLOBAL DEFAULT 12 visit_type_CpuInfoFastList │ │ │ │ + 12705: 0077ef6c 316 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress │ │ │ │ + 12706: 007df4f0 76 FUNC GLOBAL DEFAULT 12 aio_notify │ │ │ │ + 12707: 005d5a7c 12 FUNC GLOBAL DEFAULT 12 qemu_file_set_blocking │ │ │ │ 12708: 00ab2584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_STARTED_EVENT │ │ │ │ 12709: 0023032c 84 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_mem_inline_per_vcpu │ │ │ │ 12710: 00adf736 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_MODE_SENSE_DSTATE │ │ │ │ 12711: 00ab7b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM16_FALLBACK_EVENT │ │ │ │ - 12712: 005a9f6c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ + 12712: 005a9f5c 3540 FUNC GLOBAL DEFAULT 12 tcg_dump_ops │ │ │ │ 12713: 00aba9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AIO_CO_SCHEDULE_BH_CB_EVENT │ │ │ │ 12714: 003600bc 264 FUNC GLOBAL DEFAULT 12 pcie_cap_flags_set_vector │ │ │ │ 12715: 00239d48 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_draw_submitted │ │ │ │ 12716: 00ade788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_DSTATE │ │ │ │ 12717: 00adff28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_DUMP_REGIONS_DSTATE │ │ │ │ 12718: 0035252c 100 FUNC GLOBAL DEFAULT 12 pci_bus_num │ │ │ │ 12719: 00ab49d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_PCI_NOTIFY_EVENT │ │ │ │ 12720: 00a1f8d0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_eq_d │ │ │ │ 12721: 00ab0ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_GET_CMD_EVENT │ │ │ │ 12722: 00ab05f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_UNAVAILABLE_EVENT │ │ │ │ 12723: 00a15734 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchl_le │ │ │ │ 12724: 00abaa70 0 NOTYPE GLOBAL DEFAULT 25 __bss_start__ │ │ │ │ 12725: 00adfe40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_WRITE_DSTATE │ │ │ │ - 12726: 0078598c 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ - 12727: 006a1ef0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ - 12728: 0052ba78 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ - 12729: 005d7ec0 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ - 12730: 005e1130 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ + 12726: 0078597c 460 FUNC GLOBAL DEFAULT 12 visit_type_TransactionProperties │ │ │ │ + 12727: 006a1ee0 92 FUNC GLOBAL DEFAULT 12 vhdx_region_header_le_export │ │ │ │ + 12728: 0052ba6c 228 FUNC GLOBAL DEFAULT 12 vhost_user_async_close │ │ │ │ + 12729: 005d7eb0 156 FUNC GLOBAL DEFAULT 12 qio_channel_file_new_dupfd │ │ │ │ + 12730: 005e1120 232 FUNC GLOBAL DEFAULT 12 qio_channel_read │ │ │ │ 12731: 00aac0a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_EVENT │ │ │ │ - 12732: 00501d14 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ + 12732: 00501d08 76 FUNC GLOBAL DEFAULT 12 vfio_devices_all_dirty_tracking_started │ │ │ │ 12733: 00a1f4b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_eq_s │ │ │ │ 12734: 002da248 116 FUNC GLOBAL DEFAULT 12 virtio_add_vhost_device │ │ │ │ 12735: 00995ce4 52 OBJECT GLOBAL DEFAULT 21 vmstate_ahci │ │ │ │ 12736: 0034b268 552 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file_from_generator │ │ │ │ 12737: 00235b04 16 FUNC GLOBAL DEFAULT 12 console_has_gl │ │ │ │ 12738: 009e1440 4 OBJECT GLOBAL DEFAULT 21 vub_config_ops │ │ │ │ 12739: 003605e0 220 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_enable_power │ │ │ │ 12740: 009e9fa4 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2Version_lookup │ │ │ │ - 12741: 005b11c4 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ + 12741: 005b11b4 248 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i32 │ │ │ │ 12742: 00adf812 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_ABORT_DSTATE │ │ │ │ - 12743: 007cf124 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ + 12743: 007cf114 220 FUNC GLOBAL DEFAULT 12 qemu_opt_get_del │ │ │ │ 12744: 009ea510 12 OBJECT GLOBAL DEFAULT 21 PCIELinkSpeed_lookup │ │ │ │ - 12745: 00746fe4 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ + 12745: 00746fd4 192 FUNC GLOBAL DEFAULT 12 visit_type_LostTickPolicy │ │ │ │ 12746: 00adfd48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_END_DSTATE │ │ │ │ 12747: 00adf804 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_DSTATE │ │ │ │ 12748: 00ade8e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HDA_AUDIO_RUNNING_DSTATE │ │ │ │ 12749: 00adf7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_DSTATE │ │ │ │ 12750: 00ae016c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_DSTATE │ │ │ │ - 12751: 0062b3f8 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ + 12751: 0062b3e8 20 FUNC GLOBAL DEFAULT 12 job_complete_sync_locked │ │ │ │ 12752: 00adf120 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_LOWER_DSTATE │ │ │ │ 12753: 00ade864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WSTAT_DSTATE │ │ │ │ - 12754: 0074c310 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ - 12755: 00518508 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ + 12754: 0074c300 376 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPC │ │ │ │ + 12755: 005184fc 52 FUNC GLOBAL DEFAULT 12 virtio_queue_set_notification │ │ │ │ 12756: 00a203a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_ove_cy │ │ │ │ - 12757: 005bcebc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ + 12757: 005bceac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i64_chk │ │ │ │ 12758: 00ade974 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_DSTATE │ │ │ │ 12759: 00aafa30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_RTC_READ_EVENT │ │ │ │ - 12760: 007cf49c 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ + 12760: 007cf48c 200 FUNC GLOBAL DEFAULT 12 qemu_opt_set │ │ │ │ 12761: 00ade818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_PROBE_CAPS_DSTATE │ │ │ │ 12762: 00ae0cb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAPPED_DSTATE │ │ │ │ 12763: 004cd0a4 956 FUNC GLOBAL DEFAULT 12 replay_sync_error │ │ │ │ - 12764: 007d93b8 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ - 12765: 00593f90 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ + 12764: 007d93a8 220 FUNC GLOBAL DEFAULT 12 qsp_reset │ │ │ │ + 12765: 00593f80 84 FUNC GLOBAL DEFAULT 12 gdb_unregister_coprocessor_all │ │ │ │ 12766: 00aa8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_MODE_EVENT │ │ │ │ - 12767: 0075e164 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ + 12767: 0075e154 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_start_postcopy │ │ │ │ 12768: 00ab2294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_OUT_EVENT │ │ │ │ - 12769: 0069cdf0 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ + 12769: 0069cde0 56 FUNC GLOBAL DEFAULT 12 throttle_group_attach_aio_context │ │ │ │ 12770: 00aaac4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_EVENT │ │ │ │ - 12771: 005823f4 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ + 12771: 005823e4 216 FUNC GLOBAL DEFAULT 12 qdev_walk_children │ │ │ │ 12772: 00ab72a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_UNREGISTER_EVENT │ │ │ │ 12773: 00ab9648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_FDSETS_EVENT │ │ │ │ 12774: 003557a4 152 FUNC GLOBAL DEFAULT 12 pci_for_each_bus_depth_first │ │ │ │ 12775: 00aa68c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WSTAT_EVENT │ │ │ │ 12776: 00ae03fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_DSTATE │ │ │ │ - 12777: 00577bac 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ + 12777: 00577b9c 312 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgl_le_mmu │ │ │ │ 12778: 00adec9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DSTATE │ │ │ │ 12779: 00ab0a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_TRANSFER_DATA_EVENT │ │ │ │ 12780: 00ab840c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ENABLE_EVENT │ │ │ │ - 12781: 007f8604 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ + 12781: 007f85f4 40 FUNC GLOBAL DEFAULT 12 trace_event_iter_init_all │ │ │ │ 12782: 00aa50c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CLUSTER_LINK_L2_EVENT │ │ │ │ - 12783: 005ee4b4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ - 12784: 00655d68 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ + 12783: 005ee4a4 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_update │ │ │ │ + 12784: 00655d58 8 FUNC GLOBAL DEFAULT 12 bdrv_drained_end │ │ │ │ 12785: 00adeab8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SIN_DSTATE │ │ │ │ 12786: 00adee12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_CLEAR_DSTATE │ │ │ │ - 12787: 007b9594 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ + 12787: 007b9584 12 FUNC GLOBAL DEFAULT 12 qdict_flatten │ │ │ │ 12788: 00adffda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_DSTATE │ │ │ │ 12789: 00aacc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_SENT_EVENT │ │ │ │ 12790: 00aaf4b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_GUARD_CRC64_EVENT │ │ │ │ - 12791: 00541eb4 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ - 12792: 0077b7d4 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ - 12793: 007f13a8 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ - 12794: 0079f0e0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ - 12795: 00541530 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ - 12796: 0057ed88 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ + 12791: 00541ea8 184 FUNC GLOBAL DEFAULT 12 ram_discard_manager_replay_populated │ │ │ │ + 12792: 0077b7c4 192 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationType │ │ │ │ + 12793: 007f1398 28 FUNC GLOBAL DEFAULT 12 readline_restart │ │ │ │ + 12794: 0079f0d0 28 FUNC GLOBAL DEFAULT 12 visit_type_InputMultiTouchEventWrapper_members │ │ │ │ + 12795: 00541524 492 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu_one │ │ │ │ + 12796: 0057ed78 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_int │ │ │ │ 12797: 00aa7b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_GET_QUEUE_EVENT │ │ │ │ 12798: 00a20110 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_d │ │ │ │ 12799: 00997154 52 OBJECT GLOBAL DEFAULT 21 vmstate_hid_keyboard_device │ │ │ │ 12800: 00ae0366 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_DISCARD_RECT_DSTATE │ │ │ │ 12801: 00aadb6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_EVENT │ │ │ │ 12802: 00aa8d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_IOPORT_WRITEB_EVENT │ │ │ │ 12803: 00213c34 2168 FUNC GLOBAL DEFAULT 12 floatx80_div │ │ │ │ 12804: 00aa6a10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_EVENT │ │ │ │ - 12805: 0070aac8 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ + 12805: 0070aab8 320 FUNC GLOBAL DEFAULT 12 visit_type_ThrottleGroupProperties │ │ │ │ 12806: 00ae0116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_FILE_ERR_DSTATE │ │ │ │ - 12807: 0073d7c0 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ + 12807: 0073d7b0 312 FUNC GLOBAL DEFAULT 12 visit_type_DumpQueryResult │ │ │ │ 12808: 004770c8 232 FUNC GLOBAL DEFAULT 12 migration_call_notifiers │ │ │ │ 12809: 00adf6b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_CONFIG_WRITE_DSTATE │ │ │ │ 12810: 00adf232 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_WRITE_DSTATE │ │ │ │ 12811: 00aa7a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_FIFO_RX_FULL_EVENT │ │ │ │ - 12812: 00710008 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ + 12812: 0070fff8 148 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKS2_members │ │ │ │ 12813: 003529b0 28 FUNC GLOBAL DEFAULT 12 pci_bus_set_slot_reserved_mask │ │ │ │ 12814: 004ce464 132 FUNC GLOBAL DEFAULT 12 replay_get_word │ │ │ │ 12815: 00aa4dc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DSM_EVENT │ │ │ │ 12816: 00218d04 296 FUNC GLOBAL DEFAULT 12 float128_to_int32 │ │ │ │ 12817: 009d86a8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_nguid │ │ │ │ 12818: 00a20428 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_madd_s │ │ │ │ 12819: 00aa6e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_READL_REG_EVENT │ │ │ │ 12820: 00aa4bf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_RETURN_EVENT │ │ │ │ - 12821: 006123e4 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ + 12821: 006123d4 288 FUNC GLOBAL DEFAULT 12 os_setup_limits │ │ │ │ 12822: 00ae0030 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_DSTATE │ │ │ │ 12823: 00aa86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_GET_EVENT │ │ │ │ - 12824: 005b2ddc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ + 12824: 005b2dcc 172 FUNC GLOBAL DEFAULT 12 tcg_gen_or_i64 │ │ │ │ 12825: 00238ba4 336 FUNC GLOBAL DEFAULT 12 qemu_display_help │ │ │ │ 12826: 00ab7518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_FORWARD_DMABUF_EVENT │ │ │ │ 12827: 00235d08 140 FUNC GLOBAL DEFAULT 12 qemu_console_set_display_gl_ctx │ │ │ │ 12828: 00ae076a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_UPDATE_DSTATE │ │ │ │ 12829: 004d5ff8 360 FUNC GLOBAL DEFAULT 12 mttcg_start_vcpu_thread │ │ │ │ 12830: 00aab910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_WRITE_EVENT │ │ │ │ 12831: 00ab7948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_NUMLOCK_EVENT │ │ │ │ 12832: 00adf450 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_ADD_CHUNK_DSTATE │ │ │ │ 12833: 00ae03ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_PUTCHAR_CSI_DSTATE │ │ │ │ - 12834: 007579f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ - 12835: 00699754 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ - 12836: 00574778 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ - 12837: 005bc424 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ - 12838: 006d57d0 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ + 12834: 007579e4 320 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias │ │ │ │ + 12835: 00699744 324 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find │ │ │ │ + 12836: 00574768 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smax_fetchb │ │ │ │ + 12837: 005bc414 484 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i64_chk │ │ │ │ + 12838: 006d57c0 96 FUNC GLOBAL DEFAULT 12 laio_detach_aio_context │ │ │ │ 12839: 00477ab0 624 FUNC GLOBAL DEFAULT 12 qmp_migrate_pause │ │ │ │ - 12840: 00639a10 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ + 12840: 00639a00 256 FUNC GLOBAL DEFAULT 12 nbd_opt_lookup │ │ │ │ 12841: 002a7274 132 FUNC GLOBAL DEFAULT 12 sysbus_is_irq_connected │ │ │ │ 12842: 0035277c 104 FUNC GLOBAL DEFAULT 12 pci_device_load │ │ │ │ 12843: 00adf646 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_DEALLOCATE_DSTATE │ │ │ │ 12844: 0035c734 492 FUNC GLOBAL DEFAULT 12 pcie_sriov_config_write │ │ │ │ - 12845: 00574cb0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ + 12845: 00574ca0 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andw_le_mmu │ │ │ │ 12846: 00aa5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_REQUEST_EVENT │ │ │ │ - 12847: 00536030 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ + 12847: 00536024 4 FUNC GLOBAL DEFAULT 12 xen_primary_console_set_be_port │ │ │ │ 12848: 009eb1c8 12 OBJECT GLOBAL DEFAULT 21 RockerPortDuplex_lookup │ │ │ │ 12849: 00ab43dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_RELO_EVENT │ │ │ │ - 12850: 00700b70 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ - 12851: 005b17dc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ + 12850: 00700b60 156 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfo_members │ │ │ │ + 12851: 005b17cc 132 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i32 │ │ │ │ 12852: 00adf744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_COMPLETE_NOIO_DSTATE │ │ │ │ 12853: 00adf038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_GET_PLL2_CLK_DSTATE │ │ │ │ 12854: 00ae076e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DISPLAY_RELOAD_DSTATE │ │ │ │ 12855: 003c8788 360 FUNC GLOBAL DEFAULT 12 ohci_sysbus_die │ │ │ │ - 12856: 00655dd0 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ - 12857: 006bcab0 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ - 12858: 0057b220 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ + 12856: 00655dc0 360 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin_nopoll │ │ │ │ + 12857: 006bcaa0 368 FUNC GLOBAL DEFAULT 12 qed_alloc_l2_cache_entry │ │ │ │ + 12858: 0057b210 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelCompareResult │ │ │ │ 12859: 00a9ec18 36 OBJECT GLOBAL DEFAULT 24 qemu_drive_opts │ │ │ │ 12860: 00adf9f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_SET_VOLTAGE_DSTATE │ │ │ │ 12861: 00aabb10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_SET_CHANNEL_DIVIDER_EVENT │ │ │ │ 12862: 00adf540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LOG_PAGE_DSTATE │ │ │ │ 12863: 00adfabe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REQ_DATA_DSTATE │ │ │ │ 12864: 004153ec 408 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers_nvqs │ │ │ │ 12865: 00ab5c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_STOP_EVENT │ │ │ │ - 12866: 005edb90 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ + 12866: 005edb80 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_setiv │ │ │ │ 12867: 00aa4278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_CANCEL_EVENT │ │ │ │ 12868: 0044ad24 616 FUNC GLOBAL DEFAULT 12 hmp_info_tpm │ │ │ │ 12869: 00ade928 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_FLASH_ERASE_DSTATE │ │ │ │ 12870: 00aa5380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_SLEEP_EVENT │ │ │ │ 12871: 0029f034 136 FUNC GLOBAL DEFAULT 12 device_type_is_dynamic_sysbus │ │ │ │ - 12872: 0072c004 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ + 12872: 0072bff4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevMux │ │ │ │ 12873: 00ab64b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SWITCH_CHANNEL_EVENT │ │ │ │ 12874: 00ade72c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_DSTATE │ │ │ │ 12875: 00ab2c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_SOF_EVENT │ │ │ │ 12876: 0035ec3c 24 FUNC GLOBAL DEFAULT 12 slotid_cap_cleanup │ │ │ │ - 12877: 005b65a8 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ - 12878: 0079ef94 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ + 12877: 005b6598 264 FUNC GLOBAL DEFAULT 12 tcg_gen_extract2_i64 │ │ │ │ + 12878: 0079ef84 332 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEventWrapper │ │ │ │ 12879: 00aa8948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_EVENT │ │ │ │ 12880: 00aa8748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_PRE_LOAD_EVENT │ │ │ │ - 12881: 0057a270 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ + 12881: 0057a260 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_be_mmu │ │ │ │ 12882: 00ae054a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_DSTATE │ │ │ │ 12883: 00a17bd0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_be │ │ │ │ - 12884: 00583554 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ + 12884: 00583544 8 FUNC GLOBAL DEFAULT 12 resettable_container_remove │ │ │ │ 12885: 00aa5f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_RET_EVENT │ │ │ │ 12886: 00495d0c 188 FUNC GLOBAL DEFAULT 12 qmp_xen_colo_do_checkpoint │ │ │ │ 12887: 002a3030 140 FUNC GLOBAL DEFAULT 12 ram_block_notify_remove │ │ │ │ - 12888: 0064801c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ + 12888: 0064800c 16 FUNC GLOBAL DEFAULT 12 blk_aio_get │ │ │ │ 12889: 00ae0c55 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_yank_c │ │ │ │ - 12890: 006249f8 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ + 12890: 006249e8 184 FUNC GLOBAL DEFAULT 12 bdrv_filter_or_cow_child │ │ │ │ 12891: 00ade628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ 12892: 00aa5350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_EVENT │ │ │ │ 12893: 00adf0fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SCU_WRITE_DSTATE │ │ │ │ 12894: 00ab82fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_RESUME_EVENT │ │ │ │ 12895: 0029a490 1396 FUNC GLOBAL DEFAULT 12 hmp_info_memory_devices │ │ │ │ 12896: 00ae0002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 12897: 00ae015c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_SYNC_MAIN_WAIT_DSTATE │ │ │ │ - 12898: 0077fa60 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ + 12898: 0077fa50 332 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper │ │ │ │ 12899: 00aaa7dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_EL3_READ_EVENT │ │ │ │ - 12900: 00744cb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ + 12900: 00744ca4 92 FUNC GLOBAL DEFAULT 12 qapi_free_CurrentMachineParams │ │ │ │ 12901: 00ade48c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_rocker_c │ │ │ │ 12902: 002319f0 252 FUNC GLOBAL DEFAULT 12 plugin_register_vcpu_mem_cb │ │ │ │ 12903: 00244c74 124 FUNC GLOBAL DEFAULT 12 qemu_text_console_update_cursor │ │ │ │ - 12904: 00584208 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ + 12904: 005841f8 672 FUNC GLOBAL DEFAULT 12 resettable_assert_reset │ │ │ │ 12905: 00ae051a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_ADD_DSTATE │ │ │ │ 12906: 00ae047c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ 12907: 00ab5844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_EVENT │ │ │ │ 12908: 00adf2fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_DSTATE │ │ │ │ 12909: 00adea44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_GET_QUEUE_DSTATE │ │ │ │ - 12910: 0054f7e8 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ - 12911: 007bdbe4 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ + 12910: 0054f7d8 952 FUNC GLOBAL DEFAULT 12 cpu_flush_icache_range │ │ │ │ + 12911: 007bdbd4 192 FUNC GLOBAL DEFAULT 12 qatomic_read_i64 │ │ │ │ 12912: 00aa45e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_INVALID_RLE_EVENT │ │ │ │ 12913: 00adf934 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_UNHANDLED_FRAME_CMD_DSTATE │ │ │ │ - 12914: 006e17c4 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ + 12914: 006e17b4 276 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_add_watch │ │ │ │ 12915: 00adfce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_RESPONSE_DSTATE │ │ │ │ 12916: 00aba104 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SCREENDUMP_EVENT │ │ │ │ 12917: 00aad35c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_EVENT │ │ │ │ 12918: 00ab9018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_EVENT │ │ │ │ 12919: 00adf2a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_TXDMA_READ_DSTATE │ │ │ │ 12920: 00ae0754 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_DSTATE │ │ │ │ 12921: 00aaadcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_INTERRUPT_EVENT │ │ │ │ 12922: 00ab3074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_QUEUE_DEL_EVENT │ │ │ │ 12923: 00aaea18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_EVENT │ │ │ │ 12924: 00361ec0 164 FUNC GLOBAL DEFAULT 12 pcie_cap_root_init │ │ │ │ 12925: 0021aa30 240 FUNC GLOBAL DEFAULT 12 float64_to_int32_modulo │ │ │ │ - 12926: 00799e60 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ + 12926: 00799e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptionsVNC │ │ │ │ 12927: 00adf8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_SET_FW_TIME_DSTATE │ │ │ │ 12928: 00ae060e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_SAVE_DSTATE │ │ │ │ 12929: 00266244 296 FUNC GLOBAL DEFAULT 12 vnc_server_cut_text_caps │ │ │ │ 12930: 00218e2c 292 FUNC GLOBAL DEFAULT 12 float128_to_int64 │ │ │ │ 12931: 00ae045e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_WRITE_THRESHOLD_DSTATE │ │ │ │ 12932: 00adfe60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_DSTATE │ │ │ │ 12933: 00449e14 188 FUNC GLOBAL DEFAULT 12 qemu_system_reset_request │ │ │ │ 12934: 00adeb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERRUPT_CLIENT_MONITORS_CONFIG_DSTATE │ │ │ │ 12935: 00adf5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ASQADDR_DSTATE │ │ │ │ 12936: 00a13a54 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_smax8 │ │ │ │ 12937: 003062f8 596 FUNC GLOBAL DEFAULT 12 e1000x_rx_vlan_filter │ │ │ │ - 12938: 005bddf0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ + 12938: 005bdde0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i64_chk │ │ │ │ 12939: 00ab0a78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_DO_DMA_EVENT │ │ │ │ 12940: 00ab405c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_EVENT │ │ │ │ 12941: 00ab0de8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_ENABLED_EVENT │ │ │ │ 12942: 00adf9a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_TIMEOUT_DSTATE │ │ │ │ 12943: 00ade4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_SESSION_CHECK_CREDS_DSTATE │ │ │ │ 12944: 00239f9c 48 FUNC GLOBAL DEFAULT 12 qemu_input_linux_to_qcode │ │ │ │ 12945: 00a18728 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i32 │ │ │ │ 12946: 00ade67a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_DSTATE │ │ │ │ 12947: 00aaaafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_REJECT_EVENT │ │ │ │ 12948: 004387bc 584 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_start │ │ │ │ - 12949: 00713db8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ + 12949: 00713da8 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate_members │ │ │ │ 12950: 00aada9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_READ_IMS_EVENT │ │ │ │ 12951: 00ade914 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_BYTE_DSTATE │ │ │ │ 12952: 00aba848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFREE_EVENT │ │ │ │ 12953: 0030faa8 988 FUNC GLOBAL DEFAULT 12 net_tx_pkt_parse │ │ │ │ 12954: 001e9674 32 FUNC GLOBAL DEFAULT 12 gdb_disable_syscalls │ │ │ │ 12955: 00aacb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_REALIZE_EVENT │ │ │ │ 12956: 00299f60 220 FUNC GLOBAL DEFAULT 12 hmp_info_balloon │ │ │ │ - 12957: 006f7eb0 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ - 12958: 007e2d90 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ - 12959: 005af524 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ + 12957: 006f7ea0 408 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_latency_histogram_set_arg_members │ │ │ │ + 12958: 007e2d80 164 FUNC GLOBAL DEFAULT 12 qemu_co_send_recv │ │ │ │ + 12959: 005af514 180 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i32 │ │ │ │ 12960: 0030f6f0 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_ip_hdr_checksum │ │ │ │ 12961: 00adf3cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_TYPE_DSTATE │ │ │ │ 12962: 00aad00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_TX_STATE_EVENT │ │ │ │ - 12963: 005b66f8 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ + 12963: 005b66e8 412 FUNC GLOBAL DEFAULT 12 tcg_gen_add2_i64 │ │ │ │ 12964: 00aa7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_IRQ_STATE_EVENT │ │ │ │ 12965: 00ade946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HD_GEOMETRY_LCHS_GUESS_DSTATE │ │ │ │ 12966: 00ab4a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_GUEST_PAGE_EVENT │ │ │ │ 12967: 00adf102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_READL_DSTATE │ │ │ │ 12968: 0023d628 164 FUNC GLOBAL DEFAULT 12 qemu_input_scale_axis │ │ │ │ 12969: 00adf3b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_DSTATE │ │ │ │ - 12970: 00714004 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ + 12970: 00713ff4 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsReplication_members │ │ │ │ 12971: 00adfebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_GET_FEATURES_DSTATE │ │ │ │ - 12972: 0079f248 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ - 12973: 005da564 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ + 12972: 0079f238 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_InputEvent_base_members │ │ │ │ + 12973: 005da554 824 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_sync │ │ │ │ 12974: 00ab79f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_KEY_EVENT_EVENT │ │ │ │ 12975: 00231d80 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_idle_cb │ │ │ │ 12976: 00ab2e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_EVENT │ │ │ │ - 12977: 006fc74c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ + 12977: 006fc73c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsPreallocate │ │ │ │ 12978: 00aae2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_EVENT │ │ │ │ 12979: 00adf546 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_DSTATE │ │ │ │ 12980: 00aac2b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMCOM_WRITE_EVENT │ │ │ │ - 12981: 00582698 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ - 12982: 00773d58 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ + 12981: 00582688 156 FUNC GLOBAL DEFAULT 12 qdev_get_dev_path │ │ │ │ + 12982: 00773d48 4 FUNC GLOBAL DEFAULT 12 visit_type_MainLoopProperties_members │ │ │ │ 12983: 00aa9128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_RARC_EVENT │ │ │ │ 12984: 00adfd36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_DSTATE │ │ │ │ 12985: 00abc094 4 OBJECT GLOBAL DEFAULT 25 qemu_name │ │ │ │ 12986: 00ab47c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_SEND_RESPONSE_EVENT │ │ │ │ - 12987: 007cc46c 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ - 12988: 006f2c64 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ - 12989: 00653168 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ - 12990: 0053c87c 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ - 12991: 00738788 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ + 12987: 007cc45c 248 FUNC GLOBAL DEFAULT 12 error_report_once_cond │ │ │ │ + 12988: 006f2c54 580 FUNC GLOBAL DEFAULT 12 monitor_init │ │ │ │ + 12989: 00653158 120 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_skip_store │ │ │ │ + 12990: 0053c870 76 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_nomigrate │ │ │ │ + 12991: 00738778 248 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlot_members │ │ │ │ 12992: 0021cb88 236 FUNC GLOBAL DEFAULT 12 float32_to_uint64_round_to_zero │ │ │ │ 12993: 00abac64 1 OBJECT GLOBAL DEFAULT 25 tcg_allowed │ │ │ │ - 12994: 007eb49c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ + 12994: 007eb48c 592 FUNC GLOBAL DEFAULT 12 hbitmap_status │ │ │ │ 12995: 00ab5974 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_EVENT │ │ │ │ 12996: 004160fc 300 FUNC GLOBAL DEFAULT 12 vhost_config_mask │ │ │ │ 12997: 0022bc40 176 FUNC GLOBAL DEFAULT 12 helper_gvec_eq16 │ │ │ │ 12998: 00ae0590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DUMPDTB_DSTATE │ │ │ │ 12999: 00adf056 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_ACCESS_BLOCKED_DSTATE │ │ │ │ 13000: 00996838 80 OBJECT GLOBAL DEFAULT 21 ide_portio_list │ │ │ │ - 13001: 007bb3c4 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ + 13001: 007bb3b4 28 FUNC GLOBAL DEFAULT 12 qemu_set_hw_version │ │ │ │ 13002: 00ade491 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_tpm_c │ │ │ │ 13003: 004a9b58 712 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_del │ │ │ │ 13004: 0034c444 244 FUNC GLOBAL DEFAULT 12 pcie_find_port_by_pn │ │ │ │ 13005: 00ab3b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_BLOCK_EVENT │ │ │ │ - 13006: 00772090 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ + 13006: 00772080 92 FUNC GLOBAL DEFAULT 12 visit_type_CryptodevVhostUserProperties_members │ │ │ │ 13007: 00aa4e20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_POLL_QUEUE_EVENT │ │ │ │ 13008: 004878d4 64 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_init │ │ │ │ 13009: 00427fac 904 FUNC GLOBAL DEFAULT 12 AUD_add_capture │ │ │ │ 13010: 00ab46f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_SET_STATUS_EVENT │ │ │ │ 13011: 00ae00cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_CONNECT_PIN_ALL_REQUESTED_DSTATE │ │ │ │ 13012: 00ab50a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_READ_EVENT │ │ │ │ 13013: 00ab0c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_IO_EVENT │ │ │ │ - 13014: 007bb764 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ + 13014: 007bb754 88 FUNC GLOBAL DEFAULT 12 pstrcpy │ │ │ │ 13015: 00ade4a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_COMPLETED_DSTATE │ │ │ │ 13016: 00adf1de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_REG_WRITE_DSTATE │ │ │ │ - 13017: 006fd0a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ + 13017: 006fd094 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdAuthModeList │ │ │ │ 13018: 004a5158 244 FUNC GLOBAL DEFAULT 12 hmp_gdbserver │ │ │ │ - 13019: 006f6534 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ + 13019: 006f6524 360 FUNC GLOBAL DEFAULT 12 visit_type_QAuthZListRule_members │ │ │ │ 13020: 00349814 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i16 │ │ │ │ - 13021: 005b6ef8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ - 13022: 00611620 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ + 13021: 005b6ee8 160 FUNC GLOBAL DEFAULT 12 tcg_gen_extu_i32_i64 │ │ │ │ + 13022: 00611610 496 FUNC GLOBAL DEFAULT 12 qmp_job_complete │ │ │ │ 13023: 00ae05e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_RESET_DSTATE │ │ │ │ 13024: 002183bc 272 FUNC GLOBAL DEFAULT 12 float16_to_int16 │ │ │ │ 13025: 00ade4d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_CMD_OUT_OF_BAND_DSTATE │ │ │ │ - 13026: 0051ef94 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ - 13027: 005d43c8 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ + 13026: 0051ef88 72 FUNC GLOBAL DEFAULT 12 virtqueue_pop │ │ │ │ + 13027: 005d43b8 496 FUNC GLOBAL DEFAULT 12 qemu_fclose │ │ │ │ 13028: 003bbb88 264 FUNC GLOBAL DEFAULT 12 usb_desc_create_serial │ │ │ │ 13029: 003bb990 92 FUNC GLOBAL DEFAULT 12 usb_desc_other │ │ │ │ - 13030: 00755c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ - 13031: 00626b58 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ - 13032: 007c9630 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ + 13030: 00755c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationChannelList │ │ │ │ + 13031: 00626b48 332 FUNC GLOBAL DEFAULT 12 block_job_ratelimit_processed_bytes │ │ │ │ + 13032: 007c9620 236 FUNC GLOBAL DEFAULT 12 bitmap_set │ │ │ │ 13033: 00aa6cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_EXTREG_EVENT │ │ │ │ 13034: 00aacf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_PACKET_EVENT │ │ │ │ 13035: 00adfdaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PUT_GROUP_DSTATE │ │ │ │ - 13036: 00603e64 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ - 13037: 0073d8f8 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ - 13038: 006488c4 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ + 13036: 00603e54 164 FUNC GLOBAL DEFAULT 12 blk_exp_unref │ │ │ │ + 13037: 0073d8e8 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DUMP_COMPLETED_arg_members │ │ │ │ + 13038: 006488b4 116 FUNC GLOBAL DEFAULT 12 blk_get_open_flags_from_root_state │ │ │ │ 13039: 004392e0 552 FUNC GLOBAL DEFAULT 12 hmp_info_block │ │ │ │ 13040: 00413f3c 64 FUNC GLOBAL DEFAULT 12 vhost_dev_has_iommu │ │ │ │ 13041: 00ab5bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_INIT_RANGE_EVENT │ │ │ │ - 13042: 005ef498 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ + 13042: 005ef488 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_algorithm │ │ │ │ 13043: 0049f050 6364 FUNC GLOBAL DEFAULT 12 rdma_registration_handle │ │ │ │ 13044: 00a18fec 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i32 │ │ │ │ 13045: 00adf348 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_READ_DATA_DSTATE │ │ │ │ 13046: 00aab2a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_WRITE_MMR_EVENT │ │ │ │ 13047: 00adfb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_ABORT_TASK_DSTATE │ │ │ │ 13048: 00adf02c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_IPG_CLK_DSTATE │ │ │ │ - 13049: 007ef04c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ + 13049: 007ef03c 240 FUNC GLOBAL DEFAULT 12 qemu_iovec_is_zero │ │ │ │ 13050: 0021f664 292 FUNC GLOBAL DEFAULT 12 int64_to_float128 │ │ │ │ 13051: 009ea764 12 OBJECT GLOBAL DEFAULT 21 QapiErrorClass_lookup │ │ │ │ 13052: 00ae0336 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_SYNC_DSTATE │ │ │ │ 13053: 00ab0d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMPLETE_REQUEST_EVENT │ │ │ │ 13054: 00adfce2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_ATTACH_DSTATE │ │ │ │ - 13055: 005aef70 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ - 13056: 00652b74 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ + 13055: 005aef60 320 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i32 │ │ │ │ + 13056: 00652b64 244 FUNC GLOBAL DEFAULT 12 bdrv_clear_dirty_bitmap │ │ │ │ 13057: 00abbe48 4 OBJECT GLOBAL DEFAULT 25 vcpu_dirty_rate_stat │ │ │ │ 13058: 00ab6a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_PROCESS_COMMAND_EVENT │ │ │ │ 13059: 00adf2c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_PACKET_DSTATE │ │ │ │ - 13060: 0072cb8c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ - 13061: 0066b8e4 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ - 13062: 007e5520 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ + 13060: 0072cb7c 244 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfoList │ │ │ │ + 13061: 0066b8d4 376 FUNC GLOBAL DEFAULT 12 bdrv_query_block_graph_info │ │ │ │ + 13062: 007e5510 224 FUNC GLOBAL DEFAULT 12 timerlist_deadline_ns │ │ │ │ 13063: 00ab5f74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_EVENT │ │ │ │ 13064: 00aa4ca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_RESULT_EVENT │ │ │ │ - 13065: 00757fb8 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ - 13066: 00799730 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ + 13065: 00757fa8 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters_members │ │ │ │ + 13066: 00799720 92 FUNC GLOBAL DEFAULT 12 qapi_free_QKeyCodeWrapper │ │ │ │ 13067: 00a155a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xchgw_le │ │ │ │ 13068: 00adfa9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_DSTATE │ │ │ │ - 13069: 006566cc 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ - 13070: 007cac10 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ + 13069: 006566bc 720 FUNC GLOBAL DEFAULT 12 bdrv_check_qiov_request │ │ │ │ + 13070: 007cac00 16 FUNC GLOBAL DEFAULT 12 fifo8_is_empty │ │ │ │ 13071: 00ab0d88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_DATA_EVENT │ │ │ │ 13072: 00aba878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_RETURN_EVENT │ │ │ │ 13073: 00455644 1524 FUNC GLOBAL DEFAULT 12 parse_sandbox │ │ │ │ 13074: 00adf576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_READ_ONLY_DSTATE │ │ │ │ 13075: 00a186a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_clrsb_i64 │ │ │ │ 13076: 00adf84e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_FAIL_DSTATE │ │ │ │ 13077: 0022c05c 180 FUNC GLOBAL DEFAULT 12 helper_gvec_eq32 │ │ │ │ - 13078: 00792874 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ - 13079: 0075aa08 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ + 13078: 00792864 316 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceClass │ │ │ │ + 13079: 0075a9f8 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_xen_set_replication_arg_members │ │ │ │ 13080: 00294c9c 212 FUNC GLOBAL DEFAULT 12 load_image_targphys_as │ │ │ │ 13081: 00adf71e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_UNKNOWN_DSTATE │ │ │ │ - 13082: 00780e14 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ + 13082: 00780e04 192 FUNC GLOBAL DEFAULT 12 visit_type_StatsUnit │ │ │ │ 13083: 00a137c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin16 │ │ │ │ 13084: 00aaa93c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_UPDATE_SET_IRQ_EVENT │ │ │ │ 13085: 0043ba40 44 FUNC GLOBAL DEFAULT 12 cpu_can_run │ │ │ │ 13086: 0027da0c 8 FUNC GLOBAL DEFAULT 12 aml_dma │ │ │ │ - 13087: 005b3714 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ - 13088: 00767df8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ - 13089: 00596ce4 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ + 13087: 005b3704 296 FUNC GLOBAL DEFAULT 12 tcg_gen_shri_i64 │ │ │ │ + 13088: 00767de8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_getfd │ │ │ │ + 13089: 00596cd4 76 FUNC GLOBAL DEFAULT 12 gdb_handle_set_qemu_phy_mem_mode │ │ │ │ 13090: 00ae0096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_WRITE_FLUSH_DSTATE │ │ │ │ - 13091: 007982a8 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ + 13091: 00798298 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm_models │ │ │ │ 13092: 00adf2d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_MAC_DISABLED_DSTATE │ │ │ │ 13093: 00adfd62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_DSTATE │ │ │ │ - 13094: 007b4660 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ - 13095: 00644620 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ - 13096: 006f23b0 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ + 13094: 007b4650 256 FUNC GLOBAL DEFAULT 12 qdict_get_try_int │ │ │ │ + 13095: 00644610 108 FUNC GLOBAL DEFAULT 12 blk_get_public │ │ │ │ + 13096: 006f23a0 428 FUNC GLOBAL DEFAULT 12 monitor_suspend │ │ │ │ 13097: 0043bfdc 164 FUNC GLOBAL DEFAULT 12 bql_lock_impl │ │ │ │ 13098: 00ade846 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_RETURN_DSTATE │ │ │ │ 13099: 00adefec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_DEVICE_WRITE_DSTATE │ │ │ │ 13100: 00aaea58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_RO_CSTS_EVENT │ │ │ │ 13101: 00adfd78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_START_EDGE_IRQFD_INJECTION_DSTATE │ │ │ │ 13102: 002e8048 260 FUNC GLOBAL DEFAULT 12 ide_issue_trim │ │ │ │ 13103: 00ade752 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_INFO_BLOCK_SIZE_DSTATE │ │ │ │ - 13104: 00746954 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ + 13104: 00746944 328 FUNC GLOBAL DEFAULT 12 visit_type_CurrentMachineParams │ │ │ │ 13105: 00349a94 192 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i32 │ │ │ │ 13106: 00ade478 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_transaction_c │ │ │ │ 13107: 00aae58c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_TRANSMIT_EVENT │ │ │ │ 13108: 00ab4de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_READ_EVENT │ │ │ │ 13109: 00aa9724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_FAKE_EVENT_EVENT │ │ │ │ - 13110: 00645868 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ - 13111: 0050affc 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ + 13110: 00645858 116 FUNC GLOBAL DEFAULT 12 blk_aio_preadv │ │ │ │ + 13111: 0050aff0 512 FUNC GLOBAL DEFAULT 12 vfio_setup_resetfn_quirk │ │ │ │ 13112: 00ade57e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_STRUCTURED_READ_COMPLIANCE_DSTATE │ │ │ │ 13113: 002301e0 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cond_cb │ │ │ │ 13114: 0027da04 8 FUNC GLOBAL DEFAULT 12 aml_package │ │ │ │ - 13115: 005aeb88 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ + 13115: 005aeb78 104 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i32 │ │ │ │ 13116: 002184cc 256 FUNC GLOBAL DEFAULT 12 float16_to_int32 │ │ │ │ 13117: 003518fc 332 FUNC GLOBAL DEFAULT 12 pci_device_root_bus │ │ │ │ 13118: 00aa72d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_STATE_EVENT │ │ │ │ 13119: 00aa4d50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CMD_MAP_QIOV_PAGES_EVENT │ │ │ │ 13120: 00adef2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_DSTATE │ │ │ │ 13121: 00adf154 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SRAMC_WRITE_DSTATE │ │ │ │ 13122: 00ab6b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_EVENT │ │ │ │ 13123: 00aaabdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_CHECK_IRQS_EVENT │ │ │ │ 13124: 00ab9708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_EVENT │ │ │ │ 13125: 009d9e84 36 OBJECT GLOBAL DEFAULT 21 scsi_generic_req_ops │ │ │ │ - 13126: 00596b28 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ - 13127: 007bb944 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ - 13128: 0077ec10 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ - 13129: 00711ccc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ + 13126: 00596b18 196 FUNC GLOBAL DEFAULT 12 gdb_target_memory_rw_debug │ │ │ │ + 13127: 007bb934 80 FUNC GLOBAL DEFAULT 12 qemu_strnlen │ │ │ │ + 13128: 0077ec00 364 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressBase │ │ │ │ + 13129: 00711cbc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlHttps │ │ │ │ 13130: 00adfbd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_STOP_DSTATE │ │ │ │ 13131: 00ab437c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_VGA_WRITE_EVENT │ │ │ │ 13132: 00ab9638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_FDSETS_EVENT │ │ │ │ - 13133: 0054c288 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ + 13133: 0054c278 36 FUNC GLOBAL DEFAULT 12 qemu_mutex_unlock_ramlist │ │ │ │ 13134: 00adedd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SET_PRIO_DSTATE │ │ │ │ 13135: 00ab0e38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSI_RAISE_EVENT │ │ │ │ 13136: 00aa64a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_EVENT │ │ │ │ - 13137: 007c1088 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ + 13137: 007c1078 52 FUNC GLOBAL DEFAULT 12 qemu_kill_thread │ │ │ │ 13138: 004d896c 372 FUNC GLOBAL DEFAULT 12 openrisc_cpu_do_interrupt │ │ │ │ 13139: 00ade694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_SPEED_DSTATE │ │ │ │ 13140: 00ae057e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_COMPLETE_DSTATE │ │ │ │ 13141: 00ab6794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_EVENT │ │ │ │ 13142: 00ab2c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PORT_DISABLED_EVENT │ │ │ │ - 13143: 00509ba4 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ + 13143: 00509b98 84 FUNC GLOBAL DEFAULT 12 vfio_quirk_alloc │ │ │ │ 13144: 00adfad0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLOSE_DSTATE │ │ │ │ 13145: 004296b4 280 FUNC GLOBAL DEFAULT 12 qmp_query_audiodevs │ │ │ │ - 13146: 0070753c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ + 13146: 0070752c 320 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNode │ │ │ │ 13147: 00aa8488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_READ_IO_EVENT │ │ │ │ 13148: 00ae0010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_FD_INCOMING_DSTATE │ │ │ │ 13149: 0048c4c8 720 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_ram_discard │ │ │ │ - 13150: 007a2f1c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ + 13150: 007a2f0c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_expire_password │ │ │ │ 13151: 009d8bb0 52 OBJECT GLOBAL DEFAULT 21 vmstate_msix │ │ │ │ 13152: 00aa8c2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCA954X_READ_DATA_EVENT │ │ │ │ - 13153: 00734294 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ - 13154: 007fde94 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ - 13155: 0079aadc 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ - 13156: 00714e70 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ + 13153: 00734284 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPolicy │ │ │ │ + 13154: 007fde84 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecord │ │ │ │ + 13155: 0079aacc 216 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptionsVnc_members │ │ │ │ + 13156: 00714e60 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsBlklogwrites │ │ │ │ 13157: 00ae057a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_DISMISS_DSTATE │ │ │ │ 13158: 00ab79e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GRAB_EVENT │ │ │ │ 13159: 00ab4c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_NUM_EVENT │ │ │ │ - 13160: 006d5a24 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ + 13160: 006d5a14 152 FUNC GLOBAL DEFAULT 12 laio_cleanup │ │ │ │ 13161: 00a1373c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin32 │ │ │ │ - 13162: 006fc7a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ + 13162: 006fc798 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQcow2 │ │ │ │ 13163: 00a19070 36 OBJECT GLOBAL DEFAULT 24 qemu_plugin_opts │ │ │ │ 13164: 00ab16ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_INSERTED_EVENT │ │ │ │ 13165: 00adfa60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_SENDBACK_REQ_DSTATE │ │ │ │ 13166: 00204114 200 FUNC GLOBAL DEFAULT 12 floatx80_sub │ │ │ │ 13167: 009e8098 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_int32_equal │ │ │ │ 13168: 00adf6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_CFG_READ_DSTATE │ │ │ │ 13169: 00ab8bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_FINALIZE_EVENT │ │ │ │ 13170: 00ab830c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 13171: 00543cd0 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ + 13171: 00543cc4 8 FUNC GLOBAL DEFAULT 12 memory_region_get_alignment │ │ │ │ 13172: 00a18ddc 132 OBJECT GLOBAL DEFAULT 24 helper_info_div_i64 │ │ │ │ 13173: 00adfd1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_DSTATE │ │ │ │ - 13174: 00545364 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ - 13175: 00793de4 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ + 13174: 00545358 176 FUNC GLOBAL DEFAULT 12 memory_region_init_rom │ │ │ │ + 13175: 00793dd4 156 FUNC GLOBAL DEFAULT 12 visit_type_RockerSwitch_members │ │ │ │ 13176: 00ae0758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_DSTATE │ │ │ │ - 13177: 0053cf08 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ + 13177: 0053cefc 124 FUNC GLOBAL DEFAULT 12 memory_region_init_alias │ │ │ │ 13178: 004a55ec 224 FUNC GLOBAL DEFAULT 12 hmp_boot_set │ │ │ │ 13179: 00adf702 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_SEND_COMMAND_DSTATE │ │ │ │ 13180: 004bec84 124 FUNC GLOBAL DEFAULT 12 packet_new_nocopy │ │ │ │ 13181: 00ade62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_FINALIZE_DSTATE │ │ │ │ - 13182: 0061b034 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ + 13182: 0061b024 248 FUNC GLOBAL DEFAULT 12 bdrv_op_block │ │ │ │ 13183: 00adf254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_UPDATE_IRQ_DSTATE │ │ │ │ 13184: 00ab9ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_EVENT │ │ │ │ - 13185: 0062b3cc 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ + 13185: 0062b3bc 44 FUNC GLOBAL DEFAULT 12 job_cancel_sync_locked │ │ │ │ 13186: 00aad56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_CHECKSUM_OOB_EVENT │ │ │ │ 13187: 00adf088 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_READ_DSTATE │ │ │ │ - 13188: 0078c1b0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ + 13188: 0078c1a0 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevGenericOptions │ │ │ │ 13189: 00ade8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_FRAME_COUNT_WR_DSTATE │ │ │ │ - 13190: 005b3524 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ - 13191: 008f66e4 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ + 13190: 005b3514 52 FUNC GLOBAL DEFAULT 12 tcg_gen_andi_i64 │ │ │ │ + 13191: 008f66d4 512 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode │ │ │ │ 13192: 009e7ff0 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_buffer │ │ │ │ 13193: 00214798 400 FUNC GLOBAL DEFAULT 12 float128_rem │ │ │ │ - 13194: 0051beac 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ + 13194: 0051bea0 216 FUNC GLOBAL DEFAULT 12 virtio_queue_enabled │ │ │ │ 13195: 00ab0cf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_SG_LIST_EVENT │ │ │ │ - 13196: 00761cb0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ + 13196: 00761ca0 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_calc_dirty_rate │ │ │ │ 13197: 00444934 236 FUNC GLOBAL DEFAULT 12 device_add_completion │ │ │ │ 13198: 00ab6f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_EVENT │ │ │ │ - 13199: 005f1404 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ + 13199: 005f13f4 676 FUNC GLOBAL DEFAULT 12 qcrypto_tls_creds_get_path │ │ │ │ 13200: 00adeb6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_DSTATE │ │ │ │ 13201: 0043fdf4 688 FUNC GLOBAL DEFAULT 12 qmp_set_vcpu_dirty_limit │ │ │ │ - 13202: 0054e2ec 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ - 13203: 0072e5a4 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ - 13204: 00747904 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ + 13202: 0054e2dc 296 FUNC GLOBAL DEFAULT 12 iotlb_to_section │ │ │ │ + 13203: 0072e594 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel │ │ │ │ + 13204: 007478f4 184 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptions_members │ │ │ │ 13205: 00ab854c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_EVENT │ │ │ │ 13206: 00415984 1728 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_start │ │ │ │ - 13207: 00623dc4 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ + 13207: 00623db4 428 FUNC GLOBAL DEFAULT 12 bdrv_del_child │ │ │ │ 13208: 00ae0c9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_DSTATE │ │ │ │ 13209: 0022c490 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eq64 │ │ │ │ 13210: 00ae0474 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_ADD_DSTATE │ │ │ │ 13211: 00adfb32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_MAXLUN_DSTATE │ │ │ │ - 13212: 00700e40 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ - 13213: 007620e4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ + 13212: 00700e30 772 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2_members │ │ │ │ + 13213: 007620d4 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dirty_rate │ │ │ │ 13214: 00ab9970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_SET_EVENT │ │ │ │ 13215: 00ae0710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ - 13216: 00735058 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ - 13217: 0073f190 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ + 13216: 00735048 328 FUNC GLOBAL DEFAULT 12 visit_type_CommandInfo │ │ │ │ + 13217: 0073f180 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMemberList │ │ │ │ 13218: 004aa4f4 228 FUNC GLOBAL DEFAULT 12 net_checksum_add_iov │ │ │ │ - 13219: 007d3e18 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ - 13220: 006bd9b4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ + 13219: 007d3e08 16 FUNC GLOBAL DEFAULT 12 qemu_set_log_filename_flags │ │ │ │ + 13220: 006bd9a4 136 FUNC GLOBAL DEFAULT 12 qed_write_l2_table_sync │ │ │ │ 13221: 00aa588c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_DENY_EVENT │ │ │ │ - 13222: 0069c51c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ - 13223: 0062b40c 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ + 13222: 0069c50c 124 FUNC GLOBAL DEFAULT 12 throttle_group_exists │ │ │ │ + 13223: 0062b3fc 148 FUNC GLOBAL DEFAULT 12 job_cancel_sync_all │ │ │ │ 13224: 003933d8 104 FUNC GLOBAL DEFAULT 12 mptsas_reply │ │ │ │ 13225: 00aaf0f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_READ_EVENT │ │ │ │ - 13226: 00793c18 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ - 13227: 007739d8 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ + 13226: 00793c08 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowAction │ │ │ │ + 13227: 007739c8 316 FUNC GLOBAL DEFAULT 12 visit_type_EventLoopBaseProperties │ │ │ │ 13228: 009eaaf8 12 OBJECT GLOBAL DEFAULT 21 COLOExitReason_lookup │ │ │ │ 13229: 00ae0146 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_SEND_THREAD_END_DSTATE │ │ │ │ 13230: 004af908 220 FUNC GLOBAL DEFAULT 12 hmp_set_link │ │ │ │ - 13231: 007c5f5c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ - 13232: 007e7a74 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ - 13233: 007431f8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ + 13231: 007c5f4c 112 FUNC GLOBAL DEFAULT 12 defer_call_begin │ │ │ │ + 13232: 007e7a64 108 FUNC GLOBAL DEFAULT 12 socket_address_parse_named_fd │ │ │ │ + 13233: 007431e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_complete │ │ │ │ 13234: 00adfa1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_DSTATE │ │ │ │ 13235: 00ae02f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_PEER_CAP_DSTATE │ │ │ │ 13236: 0031c658 112 FUNC GLOBAL DEFAULT 12 vhost_set_vring_enable │ │ │ │ 13237: 003b6704 188 FUNC GLOBAL DEFAULT 12 usb_device_handle_control │ │ │ │ 13238: 00ae0292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_LOOP_DSTATE │ │ │ │ - 13239: 005dd0bc 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ - 13240: 007cc878 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ + 13239: 005dd0ac 8 FUNC GLOBAL DEFAULT 12 qio_channel_tls_get_session │ │ │ │ + 13240: 007cc868 76 FUNC GLOBAL DEFAULT 12 qemu_vfprintf │ │ │ │ 13241: 00aad8fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_QDEV_RESET_HOLD_EVENT │ │ │ │ 13242: 00349d24 200 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_i64 │ │ │ │ 13243: 00aa7504 420 OBJECT GLOBAL DEFAULT 24 hw_char_trace_events │ │ │ │ 13244: 00adeaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_DRAW_LINE_DSTATE │ │ │ │ 13245: 00adf9ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_READ_BLOCK_DSTATE │ │ │ │ - 13246: 005b24f0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ + 13246: 005b24e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_movi_i64 │ │ │ │ 13247: 00adeaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CREATE_TASK_DSTATE │ │ │ │ 13248: 00ae0174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_TRIGGERED_DSTATE │ │ │ │ 13249: 002185cc 252 FUNC GLOBAL DEFAULT 12 float16_to_int64 │ │ │ │ - 13250: 005e1d78 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ - 13251: 00579f0c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ + 13250: 005e1d68 160 FUNC GLOBAL DEFAULT 12 qio_channel_flush │ │ │ │ + 13251: 00579efc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_be │ │ │ │ 13252: 00ab3594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_RESET_EVENT │ │ │ │ 13253: 004a4ca4 196 FUNC GLOBAL DEFAULT 12 hmp_closefd │ │ │ │ 13254: 00aa5a8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_EVENT │ │ │ │ - 13255: 0073022c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ + 13255: 0073021c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePortWrapper │ │ │ │ 13256: 00ab4bb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_FEATURES_EVENT │ │ │ │ 13257: 00ab0718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA1_EVENT │ │ │ │ 13258: 003b6b24 168 FUNC GLOBAL DEFAULT 12 usb_device_alloc_streams │ │ │ │ - 13259: 006f43dc 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ - 13260: 00937734 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ - 13261: 00616574 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ - 13262: 005d3fd4 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ + 13259: 006f43cc 144 FUNC GLOBAL DEFAULT 12 qmp_dispatcher_co_wake │ │ │ │ + 13260: 00937724 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_7_len │ │ │ │ + 13261: 00616564 420 FUNC GLOBAL DEFAULT 12 bdrv_co_delete_file │ │ │ │ + 13262: 005d3fc4 220 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj_any │ │ │ │ 13263: 00a1ff00 132 OBJECT GLOBAL DEFAULT 24 helper_info_ove_ov │ │ │ │ 13264: 00aa4488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_RESPOND_EVENT │ │ │ │ - 13265: 007b6df4 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ - 13266: 007bd438 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ - 13267: 0075a548 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ + 13265: 007b6de4 84 FUNC GLOBAL DEFAULT 12 json_writer_new │ │ │ │ + 13266: 007bd428 276 FUNC GLOBAL DEFAULT 12 freq_to_str │ │ │ │ + 13267: 0075a538 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationChannelList │ │ │ │ 13268: 00adf500 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_MISALIGNED32_DSTATE │ │ │ │ 13269: 0027d9e4 8 FUNC GLOBAL DEFAULT 12 aml_irq_no_flags │ │ │ │ - 13270: 0070ddd4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ - 13271: 006fb554 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ + 13270: 0070ddc4 324 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheck │ │ │ │ + 13271: 006fb544 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockInfoList │ │ │ │ 13272: 00adf19e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_REALIZE_DSTATE │ │ │ │ - 13273: 005d9f14 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ + 13273: 005d9f04 928 FUNC GLOBAL DEFAULT 12 qio_channel_socket_connect_sync │ │ │ │ 13274: 004df558 20 FUNC GLOBAL DEFAULT 12 helper_itofd │ │ │ │ - 13275: 005d45d0 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ + 13275: 005d45c0 28 FUNC GLOBAL DEFAULT 12 qemu_put_buffer │ │ │ │ 13276: 00ab17dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_LOOP_EVENT │ │ │ │ 13277: 00adf5c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_TAIL_DSTATE │ │ │ │ - 13278: 006327ac 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ + 13278: 0063279c 240 FUNC GLOBAL DEFAULT 12 replication_stop_all │ │ │ │ 13279: 002a6724 220 FUNC GLOBAL DEFAULT 12 qemu_register_reset │ │ │ │ - 13280: 0058f704 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ + 13280: 0058f6f4 496 FUNC GLOBAL DEFAULT 12 user_creatable_parse_str │ │ │ │ 13281: 00aaddcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_BUFF_SIZES_EVENT │ │ │ │ 13282: 00adf25e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_REJECT_DSTATE │ │ │ │ 13283: 00ab6374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_SEND_THREAD_START_EVENT │ │ │ │ 13284: 00adfa74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_IN_DSTATE │ │ │ │ 13285: 00adfad6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_OPEN_HOSTFD_DSTATE │ │ │ │ 13286: 00aa9ebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PNV_XIVE_IC_HW_TRIGGER_EVENT │ │ │ │ 13287: 00adf7b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_COMMAND_DSTATE │ │ │ │ 13288: 00ae0518 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHARDEV_ADD_DSTATE │ │ │ │ 13289: 004be98c 428 FUNC GLOBAL DEFAULT 12 fill_connection_key │ │ │ │ 13290: 00aaabcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_IRQMP_ACK_EVENT │ │ │ │ - 13291: 00628c78 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ + 13291: 00628c68 104 FUNC GLOBAL DEFAULT 12 job_get_locked │ │ │ │ 13292: 00ae02dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_MOUSE_RELEASE_DSTATE │ │ │ │ 13293: 00aa8758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_POST_LOAD_EVENT │ │ │ │ - 13294: 007c169c 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ - 13295: 007e5c78 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ + 13294: 007c168c 12 FUNC GLOBAL DEFAULT 12 qemu_socket_set_block │ │ │ │ + 13295: 007e5c68 304 FUNC GLOBAL DEFAULT 12 qemu_clock_advance_virtual_time │ │ │ │ 13296: 004df56c 16 FUNC GLOBAL DEFAULT 12 helper_itofs │ │ │ │ - 13297: 00579bc8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ + 13297: 00579bb8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_be │ │ │ │ 13298: 00adfc84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_OPREG_WRITE_DSTATE │ │ │ │ 13299: 00a16628 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_be │ │ │ │ 13300: 00ae049a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_STREAM_DSTATE │ │ │ │ 13301: 00adfa58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_UICCMD_DSTATE │ │ │ │ 13302: 00ab7678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_NUMBER_EVENT │ │ │ │ - 13303: 0068b4f8 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ + 13303: 0068b4e8 816 FUNC GLOBAL DEFAULT 12 qcow2_alloc_bytes │ │ │ │ 13304: 00ab56c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_STATE_PENDING_EVENT │ │ │ │ 13305: 00aba938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_NEW_EVENT │ │ │ │ 13306: 004a4418 68 FUNC GLOBAL DEFAULT 12 hmp_handle_error │ │ │ │ - 13307: 00952fc0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ + 13307: 00952fb0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_UNTRACED │ │ │ │ 13308: 00a17c54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_andw_le │ │ │ │ 13309: 00480980 36 FUNC GLOBAL DEFAULT 12 migrate_postcopy_ram │ │ │ │ 13310: 00ab4b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NOTIFY_IRQFD_EVENT │ │ │ │ 13311: 00a136b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin64 │ │ │ │ - 13312: 007e5508 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ + 13312: 007e54f8 24 FUNC GLOBAL DEFAULT 12 qemu_clock_expired │ │ │ │ 13313: 00ae00ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_ENABLED_DSTATE │ │ │ │ - 13314: 005768a8 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ + 13314: 00576898 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_be_mmu │ │ │ │ 13315: 00aacdbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_CAN_RECEIVE_EVENT │ │ │ │ 13316: 00adec92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_WRITE_DSTATE │ │ │ │ 13317: 00ad5d56 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_machine_target_c │ │ │ │ 13318: 00ae0cf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_DSTATE │ │ │ │ 13319: 00aa6044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_START_EVENT │ │ │ │ 13320: 004d2364 4 FUNC GLOBAL DEFAULT 12 qemu_semihosting_chardev_init │ │ │ │ 13321: 00aa7c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RECEIVE_EVENT │ │ │ │ 13322: 00ab61a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_EVENT │ │ │ │ 13323: 00477228 48 FUNC GLOBAL DEFAULT 12 migration_in_incoming_postcopy │ │ │ │ 13324: 00ab6b34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_MAIN_EVENT │ │ │ │ - 13325: 007cb7a4 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ + 13325: 007cb794 252 FUNC GLOBAL DEFAULT 12 warn_reportf_err │ │ │ │ 13326: 00adee42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IAR_READ_DSTATE │ │ │ │ - 13327: 007dd334 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ - 13328: 00745ce8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ + 13327: 007dd324 652 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_unlock │ │ │ │ + 13328: 00745cd8 192 FUNC GLOBAL DEFAULT 12 visit_type_S390CpuState │ │ │ │ 13329: 0043def0 180 FUNC GLOBAL DEFAULT 12 qemu_timer_notify_cb │ │ │ │ - 13330: 00734470 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ + 13330: 00734460 532 FUNC GLOBAL DEFAULT 12 visit_type_CompatPolicy_members │ │ │ │ 13331: 003fe83c 236 FUNC GLOBAL DEFAULT 12 virtio_bus_device_unplugged │ │ │ │ 13332: 00ab8900 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VERSION_EVENT │ │ │ │ - 13333: 007362e0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ + 13333: 007362d0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_quit │ │ │ │ 13334: 00ab8c64 244 OBJECT GLOBAL DEFAULT 24 qapi_commands_machine_trace_events_trace_events │ │ │ │ 13335: 00a053d8 2448 OBJECT GLOBAL DEFAULT 21 migration_properties │ │ │ │ 13336: 00adf3e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESCR_DSTATE │ │ │ │ 13337: 00a199d8 20 OBJECT GLOBAL DEFAULT 24 mapped_pacl_xattr │ │ │ │ 13338: 00aaa80c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_EVENT │ │ │ │ 13339: 00adfb78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_READ_DSTATE │ │ │ │ 13340: 00aa78f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_WRITE_EVENT │ │ │ │ 13341: 00ab62d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_PENDING_EXACT_EVENT │ │ │ │ 13342: 00ae0d26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POLL_SHRINK_DSTATE │ │ │ │ - 13343: 007da128 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ - 13344: 00625878 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ + 13343: 007da118 248 FUNC GLOBAL DEFAULT 12 stat64_min_slow │ │ │ │ + 13344: 00625868 248 FUNC GLOBAL DEFAULT 12 bdrv_unfreeze_backing_chain │ │ │ │ 13345: 00adf728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_MODE_SELECT_DSTATE │ │ │ │ 13346: 00aac310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_EVENT │ │ │ │ 13347: 003fa71c 56 FUNC GLOBAL DEFAULT 12 vfio_mig_add_bytes_transferred │ │ │ │ - 13348: 00645414 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ + 13348: 00645404 140 FUNC GLOBAL DEFAULT 12 blk_co_block_status_above │ │ │ │ 13349: 00ae0680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REMOVE_FD_DSTATE │ │ │ │ - 13350: 00561e30 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ + 13350: 00561e20 112 FUNC GLOBAL DEFAULT 12 current_accel_name │ │ │ │ 13351: 00aaefd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OPEN_ZONE_EVENT │ │ │ │ 13352: 00ab7bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_EVENT │ │ │ │ 13353: 00adef7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_DSTATE │ │ │ │ 13354: 001eb8d0 72 FUNC GLOBAL DEFAULT 12 qemu_init_cpu_list │ │ │ │ - 13355: 007e5a7c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ - 13356: 007c39a0 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ + 13355: 007e5a6c 80 FUNC GLOBAL DEFAULT 12 timerlistgroup_run_timers │ │ │ │ + 13356: 007c3990 4 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_unlock_impl │ │ │ │ 13357: 00adeca0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_PACKET_DSTATE │ │ │ │ - 13358: 00708550 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ + 13358: 00708540 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmap_members │ │ │ │ 13359: 00aa5cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_ERROR_EVENT │ │ │ │ 13360: 00aae4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_WRITEW_EVENT │ │ │ │ 13361: 00aa4e50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_SUBMIT_COMMAND_EVENT │ │ │ │ 13362: 00ae0664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 13363: 00701b64 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ + 13363: 00701b54 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockNodeInfo │ │ │ │ 13364: 001eb69c 48 FUNC GLOBAL DEFAULT 12 machine_topo_get_threads_per_socket │ │ │ │ - 13365: 0079d158 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ + 13365: 0079d148 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_CONNECTED_arg_members │ │ │ │ 13366: 00ade87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READ_DSTATE │ │ │ │ - 13367: 00730648 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ + 13367: 00730638 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVCWrapper_members │ │ │ │ 13368: 004b2274 44 FUNC GLOBAL DEFAULT 12 qemu_set_offload │ │ │ │ 13369: 00ade898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_ATTACH_RETURN_DSTATE │ │ │ │ - 13370: 005bd0a8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ + 13370: 005bd098 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umax_i32_chk │ │ │ │ 13371: 00341788 196 FUNC GLOBAL DEFAULT 12 nvme_bounce_data │ │ │ │ - 13372: 007704d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ + 13372: 007704c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterDumpProperties │ │ │ │ 13373: 0031e4d4 1684 FUNC GLOBAL DEFAULT 12 can_sja_receive │ │ │ │ 13374: 00397614 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_reply_endianness │ │ │ │ 13375: 0043a4a4 284 FUNC GLOBAL DEFAULT 12 qemu_boot_set │ │ │ │ 13376: 00aded86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_SOURCE_ESB_READ_DSTATE │ │ │ │ - 13377: 005539d0 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ + 13377: 005539c0 684 FUNC GLOBAL DEFAULT 12 address_space_lduw_be_cached_slow │ │ │ │ 13378: 00ade58e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_FREE_REQ_QUEUE_WAIT_DSTATE │ │ │ │ 13379: 00ade4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_IO_GOT_ACK_DSTATE │ │ │ │ 13380: 00ab5ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_ENTRY_EVENT │ │ │ │ 13381: 00aa9048 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_FAIL_EVENT │ │ │ │ 13382: 004a5050 264 FUNC GLOBAL DEFAULT 12 hmp_log │ │ │ │ 13383: 004b2fac 104 FUNC GLOBAL DEFAULT 12 qemu_configure_nic_device │ │ │ │ - 13384: 00779d58 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ + 13384: 00779d48 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_replay_break │ │ │ │ 13385: 00aabdc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_WRITE_EVENT │ │ │ │ 13386: 00aa9e6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_REALIZE_EVENT │ │ │ │ 13387: 0024c52c 340 FUNC GLOBAL DEFAULT 12 vnc_send_framebuffer_update │ │ │ │ 13388: 00aaa54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_DIR_WRITE_EVENT │ │ │ │ - 13389: 007c0700 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ + 13389: 007c06f0 276 FUNC GLOBAL DEFAULT 12 qemu_fd_getpagesize │ │ │ │ 13390: 00aabe80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSF2_SYSREG_READ_EVENT │ │ │ │ 13391: 00aacbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_PACKET_EVENT │ │ │ │ - 13392: 0061c844 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ + 13392: 0061c834 400 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd_drained │ │ │ │ 13393: 00a16b50 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_be │ │ │ │ 13394: 00abbe60 4 OBJECT GLOBAL DEFAULT 25 xen_gnttab_ops │ │ │ │ - 13395: 0052ba1c 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ + 13395: 0052ba10 92 FUNC GLOBAL DEFAULT 12 vhost_user_cleanup │ │ │ │ 13396: 00aa5370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ONE_ITERATION_EVENT │ │ │ │ 13397: 009e5c30 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_string │ │ │ │ - 13398: 00715f7c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ + 13398: 00715f6c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2 │ │ │ │ 13399: 00ab2df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_ENABLE_EVENT │ │ │ │ - 13400: 00543cd8 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ + 13400: 00543ccc 44 FUNC GLOBAL DEFAULT 12 memory_region_is_mapped │ │ │ │ 13401: 00aa94f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DMA_CB_EVENT │ │ │ │ - 13402: 006fac58 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ - 13403: 00757c28 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ - 13404: 006f618c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ - 13405: 006f7a54 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ + 13402: 006fac48 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificRbd │ │ │ │ + 13403: 00757c18 156 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationNodeAlias_members │ │ │ │ + 13404: 006f617c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRule │ │ │ │ + 13405: 006f7a44 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevChangeReadOnlyMode │ │ │ │ 13406: 00adf3f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_PS_WRITE_DSTATE │ │ │ │ - 13407: 0072c22c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ - 13408: 00541a50 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ + 13407: 0072c21c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVC │ │ │ │ + 13408: 00541a44 140 FUNC GLOBAL DEFAULT 12 memory_region_iommu_num_indexes │ │ │ │ 13409: 00adebaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_3D_DSTATE │ │ │ │ 13410: 004d7afc 56 FUNC GLOBAL DEFAULT 12 ebpf_rss_is_loaded │ │ │ │ 13411: 00ade5fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_ALLOC_DSTATE │ │ │ │ - 13412: 0075afb8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ + 13412: 0075afa8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_UNPLUG_PRIMARY_arg_members │ │ │ │ 13413: 00ab8c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_PAUSE_EVENT │ │ │ │ - 13414: 0051a7f0 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ + 13414: 0051a7e4 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_addr │ │ │ │ 13415: 0021df80 324 FUNC GLOBAL DEFAULT 12 int32_to_float16 │ │ │ │ 13416: 0043bcf8 180 FUNC GLOBAL DEFAULT 12 cpus_kick_thread │ │ │ │ - 13417: 005a1164 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ + 13417: 005a1154 192 FUNC GLOBAL DEFAULT 12 gen_new_label │ │ │ │ 13418: 00a1d9d0 96 OBJECT GLOBAL DEFAULT 24 mixeng_conv │ │ │ │ 13419: 00adea80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_NEW_REGION_DSTATE │ │ │ │ - 13420: 007600b0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ + 13420: 007600a0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_load_devices_state │ │ │ │ 13421: 0031c6c8 2216 FUNC GLOBAL DEFAULT 12 vhost_net_start │ │ │ │ 13422: 00adeb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_CHECK_DSTATE │ │ │ │ - 13423: 00789a10 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ - 13424: 00794c44 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ - 13425: 005ee2b8 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ + 13423: 00789a00 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_queue_status │ │ │ │ + 13424: 00794c34 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowMask │ │ │ │ + 13425: 005ee2a8 104 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_null │ │ │ │ 13426: 00adf694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IRQ_MASKED_DSTATE │ │ │ │ 13427: 00adee4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_READ_DSTATE │ │ │ │ 13428: 00ade46a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qom_c │ │ │ │ 13429: 00aa7484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_DATA_WRITE_BLOCK_EVENT │ │ │ │ 13430: 00ab7b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM4_FALLBACK_EVENT │ │ │ │ 13431: 0034e7a0 92 FUNC GLOBAL DEFAULT 12 msix_save │ │ │ │ - 13432: 00651d78 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ - 13433: 006bd74c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ - 13434: 007a5d0c 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ + 13432: 00651d68 20 FUNC GLOBAL DEFAULT 12 bdrv_enable_dirty_bitmap_locked │ │ │ │ + 13433: 006bd73c 128 FUNC GLOBAL DEFAULT 12 qed_write_l1_table_sync │ │ │ │ + 13434: 007a5cfc 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_display_update │ │ │ │ 13435: 002f60c8 100 FUNC GLOBAL DEFAULT 12 ipack_bus_init │ │ │ │ 13436: 0043f7d8 632 FUNC GLOBAL DEFAULT 12 dirtylimit_vcpu_execute │ │ │ │ 13437: 00a17078 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_be │ │ │ │ - 13438: 0074136c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ + 13438: 0074135c 244 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoList │ │ │ │ 13439: 00aaedf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_EVENT │ │ │ │ - 13440: 00652fc0 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ + 13440: 00652fb0 60 FUNC GLOBAL DEFAULT 12 bdrv_has_readonly_bitmaps │ │ │ │ 13441: 00ab9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_UUID_EVENT │ │ │ │ 13442: 00adf982 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSE_BAD_DSTATE │ │ │ │ 13443: 002a3790 64 FUNC GLOBAL DEFAULT 12 qdev_get_hotplug_handler │ │ │ │ 13444: 00adfc8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ASYNC_COMPLETE_DSTATE │ │ │ │ 13445: 00adeac8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_SENSE_READ_DSTATE │ │ │ │ 13446: 0029b7b8 164 FUNC GLOBAL DEFAULT 12 qmp_query_memdev │ │ │ │ 13447: 00ab7f60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ 13448: 00adf28c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_WRITE_DSTATE │ │ │ │ - 13449: 0076dfc4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ + 13449: 0076dfb4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_nic_rx_filter_changed │ │ │ │ 13450: 00adfe2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_DEP_DEVICES_DSTATE │ │ │ │ - 13451: 0077097c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ + 13451: 0077096c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendEpcProperties │ │ │ │ 13452: 00ade81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_LOCALITY_DSTATE │ │ │ │ - 13453: 007ca978 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ - 13454: 005e2650 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ + 13453: 007ca968 176 FUNC GLOBAL DEFAULT 12 fifo8_peek_bufptr │ │ │ │ + 13454: 005e2640 168 FUNC GLOBAL DEFAULT 12 qio_channel_read_all_eof │ │ │ │ 13455: 00228e04 152 FUNC GLOBAL DEFAULT 12 helper_gvec_neg8 │ │ │ │ 13456: 0031332c 176 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_vhdr_iovec │ │ │ │ - 13457: 005745d0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ + 13457: 005745c0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchb │ │ │ │ 13458: 002980b4 140 FUNC GLOBAL DEFAULT 12 load_elf_as │ │ │ │ 13459: 00ab9c80 20 OBJECT GLOBAL DEFAULT 24 qapi_commands_yank_trace_events_trace_events │ │ │ │ - 13460: 005cb680 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ + 13460: 005cb670 128 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_vec │ │ │ │ 13461: 00adf68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_PRP_DSTATE │ │ │ │ 13462: 00adfd28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_STATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 13463: 00ae033a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_ABS_DSTATE │ │ │ │ - 13464: 0077ce1c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ + 13464: 0077ce0c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_stop │ │ │ │ 13465: 00adf378 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIRE_DELAYED_INTERRUPTS_DSTATE │ │ │ │ - 13466: 0054c64c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ + 13466: 0054c63c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_offset │ │ │ │ 13467: 0047cf48 944 FUNC GLOBAL DEFAULT 12 multifd_send_setup │ │ │ │ - 13468: 0051be64 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ - 13469: 0055d3e4 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ + 13468: 0051be58 8 FUNC GLOBAL DEFAULT 12 virtio_legacy_check_disabled │ │ │ │ + 13469: 0055d3d4 656 FUNC GLOBAL DEFAULT 12 qemu_guest_free_page_hint │ │ │ │ 13470: 00ae003c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_EXIT_DSTATE │ │ │ │ 13471: 004b50c0 380 FUNC GLOBAL DEFAULT 12 qemu_net_queue_flush │ │ │ │ 13472: 00228338 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sub8 │ │ │ │ - 13473: 007555c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ - 13474: 006098c0 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ - 13475: 007866f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ + 13473: 007555b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationStats │ │ │ │ + 13474: 006098b0 176 FUNC GLOBAL DEFAULT 12 blockdev_auto_del │ │ │ │ + 13475: 007866e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingAvail │ │ │ │ 13476: 00aa54c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_OPEN_COMMON_EVENT │ │ │ │ 13477: 00a2029c 132 OBJECT GLOBAL DEFAULT 24 helper_info_mfspr │ │ │ │ 13478: 0022b83c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_eq8 │ │ │ │ 13479: 00ae01f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_LOAD_DSTATE │ │ │ │ - 13480: 007c5108 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ - 13481: 007ef844 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ + 13480: 007c50f8 200 FUNC GLOBAL DEFAULT 12 qemu_memfd_free │ │ │ │ + 13481: 007ef834 168 FUNC GLOBAL DEFAULT 12 iov_discard_back_undoable │ │ │ │ 13482: 00adeccc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_CMD_WRITEB_DSTATE │ │ │ │ 13483: 00a12cec 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_nand │ │ │ │ 13484: 00aaefa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RESET_ZONE_EVENT │ │ │ │ 13485: 00aa9568 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_EXEC_CMD_EVENT │ │ │ │ - 13486: 0071e800 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ + 13486: 0071e7f0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_change_backing_file │ │ │ │ 13487: 00ab72d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_EVENT │ │ │ │ - 13488: 00652f30 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ + 13488: 00652f20 8 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_iter │ │ │ │ 13489: 00adebb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_3D_DSTATE │ │ │ │ - 13490: 00647bdc 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ - 13491: 00519d48 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ - 13492: 007629ac 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ - 13493: 00702638 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ + 13490: 00647bcc 84 FUNC GLOBAL DEFAULT 12 blk_get_max_transfer │ │ │ │ + 13491: 00519d3c 304 FUNC GLOBAL DEFAULT 12 virtqueue_push │ │ │ │ + 13492: 0076299c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_cancel_vcpu_dirty_limit │ │ │ │ + 13493: 00702628 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo │ │ │ │ 13494: 00aa4df0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_QIOV_UNALIGNED_EVENT │ │ │ │ - 13495: 004e6d38 220 FUNC GLOBAL DEFAULT 12 openrisc_translate_code │ │ │ │ + 13495: 004e6d2c 220 FUNC GLOBAL DEFAULT 12 openrisc_translate_code │ │ │ │ 13496: 0021e668 360 FUNC GLOBAL DEFAULT 12 int32_to_float32 │ │ │ │ 13497: 00adee6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LR_WRITE_DSTATE │ │ │ │ 13498: 00449674 80 FUNC GLOBAL DEFAULT 12 qmp_query_status │ │ │ │ 13499: 00264478 636 FUNC GLOBAL DEFAULT 12 vncws_tls_handshake_io │ │ │ │ - 13500: 00568964 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ - 13501: 005ea010 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ - 13502: 00953020 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ + 13500: 00568954 204 FUNC GLOBAL DEFAULT 12 plugin_gen_tb_start │ │ │ │ + 13501: 005ea000 232 FUNC GLOBAL DEFAULT 12 qcrypto_block_init_cipher │ │ │ │ + 13502: 00953010 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PTRACE │ │ │ │ 13503: 00aa43c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_EVENT │ │ │ │ 13504: 00440274 308 FUNC GLOBAL DEFAULT 12 dirtylimit_ring_full_time │ │ │ │ - 13505: 00570c88 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ + 13505: 00570c78 272 FUNC GLOBAL DEFAULT 12 helper_ldub_mmu │ │ │ │ 13506: 00ab1a6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_EVENT │ │ │ │ 13507: 00a9ebe8 12 OBJECT GLOBAL DEFAULT 24 external_snapshot_drv │ │ │ │ 13508: 00adecda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_SECTOR_WRITE_DSTATE │ │ │ │ - 13509: 006899dc 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ - 13510: 006a1cc8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ + 13509: 006899cc 224 FUNC GLOBAL DEFAULT 12 qcow2_free_clusters │ │ │ │ + 13510: 006a1cb8 92 FUNC GLOBAL DEFAULT 12 vhdx_log_desc_le_export │ │ │ │ 13511: 004d00d8 60 FUNC GLOBAL DEFAULT 12 replay_input_sync_event │ │ │ │ - 13512: 006fccb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ + 13512: 006fcca0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGluster │ │ │ │ 13513: 00ae0550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_MEMORY_MODULE_EVENT_DSTATE │ │ │ │ - 13514: 005f6610 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ + 13514: 005f6600 260 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_ctx_new │ │ │ │ 13515: 00ab0a38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_FAIL_EVENT │ │ │ │ 13516: 00ae0d30 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_acpi_c │ │ │ │ - 13517: 007df4a0 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ + 13517: 007df490 96 FUNC GLOBAL DEFAULT 12 aio_get_linux_io_uring │ │ │ │ 13518: 00aa43d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_EVENT │ │ │ │ 13519: 00ae0516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHARDEV_CHANGE_DSTATE │ │ │ │ 13520: 0048f158 6764 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_main │ │ │ │ - 13521: 0079a89c 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ - 13522: 0063ac94 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ + 13521: 0079a88c 260 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions_members │ │ │ │ + 13522: 0063ac84 76 FUNC GLOBAL DEFAULT 12 scsi_command_name │ │ │ │ 13523: 00aa66a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_LOAD_ERROR_EVENT │ │ │ │ 13524: 00478658 80 FUNC GLOBAL DEFAULT 12 migration_rp_wait │ │ │ │ 13525: 00aaa61c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_ELRSR_READ_EVENT │ │ │ │ 13526: 00adf5f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_DSTATE │ │ │ │ 13527: 00adef36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_SET_IRQ_DSTATE │ │ │ │ 13528: 00adfe84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_PLUG_REQUEST_DSTATE │ │ │ │ - 13529: 007c4948 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ - 13530: 00656314 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ + 13529: 007c4938 320 FUNC GLOBAL DEFAULT 12 qemu_thread_set_affinity │ │ │ │ + 13530: 00656304 328 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_end │ │ │ │ 13531: 003587d4 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_device │ │ │ │ - 13532: 00584d40 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ - 13533: 00615798 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ + 13532: 00584d30 132 FUNC GLOBAL DEFAULT 12 qemu_init_irqs │ │ │ │ + 13533: 00615788 548 FUNC GLOBAL DEFAULT 12 bdrv_parse_filename_strip_prefix │ │ │ │ 13534: 00ab6ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_LOOP_EVENT │ │ │ │ 13535: 00ab3154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DOORBELL_RING_EVENT │ │ │ │ 13536: 00462ec4 220 FUNC GLOBAL DEFAULT 12 tpm_backend_query_tpm │ │ │ │ 13537: 00adfa66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_PROCESS_DB_DSTATE │ │ │ │ 13538: 00ade582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ISCSI_XCOPY_DSTATE │ │ │ │ 13539: 00adea00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHAKTI_UART_WRITE_DSTATE │ │ │ │ 13540: 00ab2274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_DATA_OUT_EVENT │ │ │ │ 13541: 00aa589c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_CREDENTIALS_ALLOW_EVENT │ │ │ │ 13542: 00adeb58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_DSTATE │ │ │ │ 13543: 0021d918 236 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64_round_to_zero │ │ │ │ - 13544: 007778b0 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ + 13544: 007778a0 76 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions_members │ │ │ │ 13545: 00ab43cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_ENABLE_EVENT │ │ │ │ 13546: 00265614 344 FUNC GLOBAL DEFAULT 12 vnc_jobs_consume_buffer │ │ │ │ 13547: 00358914 316 FUNC GLOBAL DEFAULT 12 pci_bridge_get_limit │ │ │ │ - 13548: 00582788 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ + 13548: 00582778 52 FUNC GLOBAL DEFAULT 12 qdev_add_unplug_blocker │ │ │ │ 13549: 00493468 296 FUNC GLOBAL DEFAULT 12 socket_start_incoming_migration │ │ │ │ 13550: 00ab1c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_CQ_EVENT │ │ │ │ - 13551: 0078bbf4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ - 13552: 0076fcd4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ + 13551: 0078bbe4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Audiodev │ │ │ │ + 13552: 0076fcc4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_announce_self │ │ │ │ 13553: 00ae0578 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_DISMISS_DSTATE │ │ │ │ - 13554: 007b6f64 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ + 13554: 007b6f54 164 FUNC GLOBAL DEFAULT 12 json_writer_start_object │ │ │ │ 13555: 00229b0c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqv │ │ │ │ 13556: 00aa6d0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_WRITE_EVENT │ │ │ │ - 13557: 007812d4 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ + 13557: 007812c4 112 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter_members │ │ │ │ 13558: 00a1d960 8 OBJECT GLOBAL DEFAULT 24 mixeng_clip_float │ │ │ │ 13559: 00aa55ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_READ_EVENT │ │ │ │ - 13560: 0052040c 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ - 13561: 005d5bd0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ + 13560: 00520400 648 FUNC GLOBAL DEFAULT 12 qmp_x_query_virtio_queue_status │ │ │ │ + 13561: 005d5bc0 192 FUNC GLOBAL DEFAULT 12 migration_ioc_register_yank │ │ │ │ 13562: 00ab7548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_DISABLE_EVENT │ │ │ │ 13563: 002924e0 88 FUNC GLOBAL DEFAULT 12 cpu_class_init_props │ │ │ │ 13564: 00ab5f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_WAITING_EVENT │ │ │ │ - 13565: 0079fb38 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ - 13566: 006198e4 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ + 13565: 0079fb28 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayEGLHeadless_members │ │ │ │ + 13566: 006198d4 436 FUNC GLOBAL DEFAULT 12 bdrv_lookup_bs │ │ │ │ 13567: 004d417c 672 FUNC GLOBAL DEFAULT 12 icount_start_warp_timer │ │ │ │ 13568: 00ab8ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_FINALIZE_EVENT │ │ │ │ - 13569: 007eaec0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ + 13569: 007eaeb0 476 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty │ │ │ │ 13570: 00ab3b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_EVENT │ │ │ │ 13571: 00adf7c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_COMMAND_DSTATE │ │ │ │ 13572: 00ab5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_INIT_RAM_BLOCKS_EVENT │ │ │ │ 13573: 00aabd40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_SET_DUTY_EVENT │ │ │ │ 13574: 00adfbfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_INTX_DSTATE │ │ │ │ 13575: 004aee24 196 FUNC GLOBAL DEFAULT 12 qemu_netfilter_receive │ │ │ │ - 13576: 006513c4 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ + 13576: 006513b4 184 FUNC GLOBAL DEFAULT 12 block_crypto_open_opts_init │ │ │ │ 13577: 00ae0d08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_MONITOR_REMOVE_WATCH_DSTATE │ │ │ │ - 13578: 007160c0 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ - 13579: 00751d18 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ - 13580: 006faa30 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ - 13581: 0073ff80 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ - 13582: 0073aa50 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ + 13578: 007160b0 76 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptions_members │ │ │ │ + 13579: 00751d08 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_balloon │ │ │ │ + 13580: 006faa20 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Encryption │ │ │ │ + 13581: 0073ff70 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnum │ │ │ │ + 13582: 0073aa40 280 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA_members │ │ │ │ 13583: 003fcb68 8 FUNC GLOBAL DEFAULT 12 vfio_cpr_unregister_container │ │ │ │ 13584: 00aa7cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_SEND_CONTROL_EVENT_EVENT │ │ │ │ 13585: 00ade9ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_TX_DSTATE │ │ │ │ 13586: 00aa9278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_EVENT │ │ │ │ - 13587: 00543308 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ + 13587: 005432fc 560 FUNC GLOBAL DEFAULT 12 memory_region_add_eventfd │ │ │ │ 13588: 00ab1b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_ATTR_NOT_READABLE_EVENT │ │ │ │ 13589: 00ab6204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_FILE_ERR_EVENT │ │ │ │ 13590: 00358ed0 588 FUNC GLOBAL DEFAULT 12 pci_bridge_write_config │ │ │ │ - 13591: 00643e34 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ - 13592: 006f70b4 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ - 13593: 00764448 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ + 13591: 00643e24 96 FUNC GLOBAL DEFAULT 12 blk_next │ │ │ │ + 13592: 006f70a4 192 FUNC GLOBAL DEFAULT 12 visit_type_BiosAtaTranslation │ │ │ │ + 13593: 00764438 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfoList │ │ │ │ 13594: 00aded7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_TCTX_TM_READ_DSTATE │ │ │ │ - 13595: 007bb994 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ + 13595: 007bb984 144 FUNC GLOBAL DEFAULT 12 qemu_strsep │ │ │ │ 13596: 00aae4bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_READ_EVENT │ │ │ │ 13597: 00aa4cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_EVENT │ │ │ │ - 13598: 005863a0 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ + 13598: 00586390 168 FUNC GLOBAL DEFAULT 12 qdev_init_clock_out │ │ │ │ 13599: 00aaf854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_UPDATE_MAPPINGS_DEL_EVENT │ │ │ │ - 13600: 00624480 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ + 13600: 00624470 104 FUNC GLOBAL DEFAULT 12 bdrv_find_base │ │ │ │ 13601: 0028be10 552 FUNC GLOBAL DEFAULT 12 cdrom_read_toc │ │ │ │ 13602: 009ea7b0 12 OBJECT GLOBAL DEFAULT 21 SchemaMetaType_lookup │ │ │ │ 13603: 00adfcf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_DSTATE │ │ │ │ 13604: 00adf716 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_NEW_REQUEST_DSTATE │ │ │ │ 13605: 00ade447 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_crypto_c │ │ │ │ - 13606: 006f5468 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ + 13606: 006f5458 244 FUNC GLOBAL DEFAULT 12 visit_type_intList │ │ │ │ 13607: 0028c884 44 FUNC GLOBAL DEFAULT 12 hd_bios_chs_auto_trans │ │ │ │ 13608: 00426f94 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_in │ │ │ │ 13609: 00adf08c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_WRITE_DSTATE │ │ │ │ - 13610: 007b7400 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ + 13610: 007b73f0 64 FUNC GLOBAL DEFAULT 12 json_writer_int64 │ │ │ │ 13611: 00adf92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_READ_OVERFLOW_DSTATE │ │ │ │ 13612: 00aae928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_TOO_MANY_MAPPINGS_EVENT │ │ │ │ 13613: 00ab25e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_PARTIAL_OBJECT_EVENT │ │ │ │ 13614: 002633c4 84 FUNC GLOBAL DEFAULT 12 vnc_zrle_clear │ │ │ │ - 13615: 0073ad70 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ + 13615: 0073ad60 292 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptions_members │ │ │ │ 13616: 00ade7ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_DISCONNECT_DSTATE │ │ │ │ - 13617: 0073387c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ + 13617: 0073386c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffAuto │ │ │ │ 13618: 00aa44b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_CMD_IN_BAND_EVENT │ │ │ │ 13619: 00ab5a94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_EVENT │ │ │ │ 13620: 0029fa64 3300 FUNC GLOBAL DEFAULT 12 machine_run_board_init │ │ │ │ 13621: 00462b70 96 FUNC GLOBAL DEFAULT 12 tpm_backend_deliver_request │ │ │ │ - 13622: 0077080c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ + 13622: 007707fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendProperties │ │ │ │ 13623: 00ade840 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_DISCONNECT_DSTATE │ │ │ │ 13624: 00ae0d1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AIO_CO_SCHEDULE_DSTATE │ │ │ │ 13625: 00adeeb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DIST_READ_DSTATE │ │ │ │ 13626: 00aad50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_PROCESS_EVENT │ │ │ │ 13627: 00ab4d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_EVENT │ │ │ │ 13628: 0021ef54 360 FUNC GLOBAL DEFAULT 12 int32_to_float64 │ │ │ │ 13629: 00ab3444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ED_READ_ERROR_EVENT │ │ │ │ 13630: 00aadb9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_VLAN_VET_EVENT │ │ │ │ 13631: 001ec4d8 496 FUNC GLOBAL DEFAULT 12 cpu_breakpoint_insert │ │ │ │ - 13632: 006fef5c 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ + 13632: 006fef4c 456 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificRbd │ │ │ │ 13633: 00adeebe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_CPU_WRITE_DSTATE │ │ │ │ 13634: 00ab7938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_SYNC_CAPSLOCK_EVENT │ │ │ │ 13635: 00adeab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_SELBK_DSTATE │ │ │ │ 13636: 00adf534 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_LARGE_DSTATE │ │ │ │ 13637: 00a177b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorb │ │ │ │ - 13638: 00648470 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ + 13638: 00648460 176 FUNC GLOBAL DEFAULT 12 blk_probe_blocksizes │ │ │ │ 13639: 0022632c 188 FUNC GLOBAL DEFAULT 12 float128_default_nan │ │ │ │ 13640: 00ad5d99 1 OBJECT GLOBAL DEFAULT 25 qdev_hot_removed │ │ │ │ 13641: 00a9e72c 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_plain64 │ │ │ │ 13642: 00ae04fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_STOP_DSTATE │ │ │ │ - 13643: 007f085c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ + 13643: 007f084c 2780 FUNC GLOBAL DEFAULT 12 readline_handle_byte │ │ │ │ 13644: 00adf1f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_CPU_OWNED_DESC_DSTATE │ │ │ │ - 13645: 0057ae1c 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ + 13645: 0057ae0c 4 FUNC GLOBAL DEFAULT 12 qmp_xen_set_global_dirty_log │ │ │ │ 13646: 00adf5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_STOPPED_DSTATE │ │ │ │ 13647: 003b6bcc 160 FUNC GLOBAL DEFAULT 12 usb_device_free_streams │ │ │ │ 13648: 00aa6358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_NON_EXIST_EVENT │ │ │ │ 13649: 00adf876 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_ERROR_FIFO_OVERRUN_DSTATE │ │ │ │ - 13650: 005c3f40 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ + 13650: 005c3f30 64 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg16_i64 │ │ │ │ 13651: 00ab27a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_COMMAND_EVENT │ │ │ │ 13652: 00ae017a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_COMPLETE_DSTATE │ │ │ │ 13653: 00ade762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_REP_LEN_DSTATE │ │ │ │ - 13654: 0070c7f4 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ + 13654: 0070c7e4 872 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags_members │ │ │ │ 13655: 002dec74 8 FUNC GLOBAL DEFAULT 12 i2c_start_transfer │ │ │ │ - 13656: 00627538 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ - 13657: 007922b8 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ + 13656: 00627528 360 FUNC GLOBAL DEFAULT 12 block_job_error_action │ │ │ │ + 13657: 007922a8 328 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion_members │ │ │ │ 13658: 00aa8dec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_EVENT_EVENT │ │ │ │ - 13659: 007b3444 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ + 13659: 007b3434 144 FUNC GLOBAL DEFAULT 12 qnum_get_try_int │ │ │ │ 13660: 00ade5c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_READ_DATA_DSTATE │ │ │ │ 13661: 00462bd0 168 FUNC GLOBAL DEFAULT 12 tpm_backend_reset │ │ │ │ - 13662: 006faa8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ + 13662: 006faa7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfoList │ │ │ │ 13663: 00adf26c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_INCOMING_DSTATE │ │ │ │ 13664: 004be11c 364 FUNC GLOBAL DEFAULT 12 colo_notify_compares_event │ │ │ │ 13665: 00ade445 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_control_c │ │ │ │ - 13666: 0072c4b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ + 13666: 0072c4a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevUdpWrapper │ │ │ │ 13667: 00ab4ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SET_STATUS_EVENT │ │ │ │ 13668: 009ead1c 12 OBJECT GLOBAL DEFAULT 21 NetClientDriver_lookup │ │ │ │ - 13669: 006f1e04 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ - 13670: 007fb820 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ + 13669: 006f1df4 1452 FUNC GLOBAL DEFAULT 12 qapi_event_emit │ │ │ │ + 13670: 007fb810 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev_members │ │ │ │ 13671: 00adf664 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_DISABLED_CRC64_DSTATE │ │ │ │ 13672: 00ade95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_REQ_COMPLETE_DSTATE │ │ │ │ - 13673: 0074a0a8 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ + 13673: 0074a098 320 FUNC GLOBAL DEFAULT 12 visit_type_HotpluggableCPU │ │ │ │ 13674: 009ea3d4 12 OBJECT GLOBAL DEFAULT 21 BlockExportRemoveMode_lookup │ │ │ │ 13675: 00ab0338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_EVENT │ │ │ │ - 13676: 007c139c 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ + 13676: 007c138c 428 FUNC GLOBAL DEFAULT 12 qemu_anon_ram_alloc │ │ │ │ 13677: 009ea804 12 OBJECT GLOBAL DEFAULT 21 JobStatus_lookup │ │ │ │ - 13678: 007a0258 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ - 13679: 006188cc 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ + 13678: 007a0248 432 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses │ │ │ │ + 13679: 006188bc 120 FUNC GLOBAL DEFAULT 12 bdrv_qapi_perm_to_blk_perm │ │ │ │ 13680: 00aa8d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_READ_EVENT │ │ │ │ - 13681: 007990b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ - 13682: 007fa7a0 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ + 13681: 007990a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptionsVnc │ │ │ │ + 13682: 007fa790 440 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_add_dynamic_capacity_arg_members │ │ │ │ 13683: 00adfcc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_NAK_DSTATE │ │ │ │ - 13684: 007e299c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ + 13684: 007e298c 312 FUNC GLOBAL DEFAULT 12 qemu_co_rwlock_wrlock │ │ │ │ 13685: 00ab0c08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_DATA_EVENT │ │ │ │ 13686: 00ab447c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_EVENT │ │ │ │ - 13687: 0050324c 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ + 13687: 00503240 232 FUNC GLOBAL DEFAULT 12 vfio_get_address_space │ │ │ │ 13688: 00ae0066 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_STOP_RAM_DSTATE │ │ │ │ - 13689: 00771924 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ + 13689: 00771914 368 FUNC GLOBAL DEFAULT 12 visit_type_CanHostSocketcanProperties │ │ │ │ 13690: 00ade5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_READ_TABLE_CB_DSTATE │ │ │ │ - 13691: 0055525c 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ + 13691: 0055524c 196 FUNC GLOBAL DEFAULT 12 ram_block_discard_guest_memfd_range │ │ │ │ 13692: 00ae04f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 13693: 00adf04e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_CFG_SEC_RESP_DSTATE │ │ │ │ - 13694: 005789c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ + 13694: 005789b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxl_le │ │ │ │ 13695: 002e576c 104 FUNC GLOBAL DEFAULT 12 ahci_uninit │ │ │ │ - 13696: 005c58e0 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ - 13697: 00737fac 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ - 13698: 005efdfc 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ - 13699: 0061a300 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ + 13696: 005c58d0 328 FUNC GLOBAL DEFAULT 12 dup_const │ │ │ │ + 13697: 00737f9c 356 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOpenOptions_members │ │ │ │ + 13698: 005efdec 372 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup │ │ │ │ + 13699: 0061a2f0 252 FUNC GLOBAL DEFAULT 12 bdrv_debug_is_suspended │ │ │ │ 13700: 00ae05de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_INJECT_NMI_DSTATE │ │ │ │ 13701: 00ab82dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ 13702: 00ab92f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_DIRTY_RATE_EVENT │ │ │ │ 13703: 00ade792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_DSTATE │ │ │ │ 13704: 00ab7f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REMOVE_MEDIUM_EVENT │ │ │ │ 13705: 00aaceec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_FEC_READ_BD_EVENT │ │ │ │ - 13706: 006fc410 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ - 13707: 005556c4 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ + 13706: 006fc400 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsVVFAT │ │ │ │ + 13707: 005556b4 176 FUNC GLOBAL DEFAULT 12 ram_block_discard_disable │ │ │ │ 13708: 004b1f9c 408 FUNC GLOBAL DEFAULT 12 qemu_del_nic │ │ │ │ 13709: 009eb618 12 OBJECT GLOBAL DEFAULT 21 SpiceQueryMouseMode_lookup │ │ │ │ 13710: 0035eb5c 224 FUNC GLOBAL DEFAULT 12 slotid_cap_init │ │ │ │ 13711: 00ade998 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_ID_DSTATE │ │ │ │ - 13712: 007dcc38 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ + 13712: 007dcc28 4 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_destroy │ │ │ │ 13713: 004872bc 1560 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_cleanup │ │ │ │ 13714: 00ade538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_HDEV_IS_SG_DSTATE │ │ │ │ 13715: 00aad2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_SEB_WRITE_EVENT │ │ │ │ - 13716: 00652f40 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ + 13716: 00652f30 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_readonly │ │ │ │ 13717: 00aa65a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_UTIL_SHOW_BUFFER_CONTENT_EVENT │ │ │ │ 13718: 00ade45e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_migration_c │ │ │ │ 13719: 00ab9414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_GLOBAL_DIRTY_LOG_EVENT │ │ │ │ 13720: 00ade852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_XATTRWALK_DSTATE │ │ │ │ 13721: 009e5b68 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bit64 │ │ │ │ 13722: 00aadb1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_CLEAR_EVENT │ │ │ │ 13723: 004d713c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_entry_code │ │ │ │ - 13724: 007ab510 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ + 13724: 007ab500 52 FUNC GLOBAL DEFAULT 12 visit_set_policy │ │ │ │ 13725: 00aaf70c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_STRING_EVENT │ │ │ │ - 13726: 00580180 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ + 13726: 00580170 284 FUNC GLOBAL DEFAULT 12 error_set_from_qdev_prop_error │ │ │ │ 13727: 00355088 92 FUNC GLOBAL DEFAULT 12 pci_for_each_device_under_bus │ │ │ │ 13728: 00aab510 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_EVENT │ │ │ │ 13729: 0022cb68 188 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus8 │ │ │ │ - 13730: 0068574c 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ - 13731: 007d62b0 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ + 13730: 0068573c 4872 FUNC GLOBAL DEFAULT 12 qcow2_alloc_host_offset │ │ │ │ + 13731: 007d62a0 760 FUNC GLOBAL DEFAULT 12 qht_remove │ │ │ │ 13732: 00aa4e80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_ERROR_EVENT │ │ │ │ - 13733: 00734988 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ - 13734: 00620a3c 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ - 13735: 00652904 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ - 13736: 005786d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ + 13733: 00734978 92 FUNC GLOBAL DEFAULT 12 qapi_free_MonitorOptions │ │ │ │ + 13734: 00620a2c 64 FUNC GLOBAL DEFAULT 12 bdrv_get_full_backing_filename │ │ │ │ + 13735: 006528f4 92 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_new │ │ │ │ + 13736: 005786c4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminl_le │ │ │ │ 13737: 00a166ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchl_le │ │ │ │ - 13738: 00571df4 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ + 13738: 00571de4 152 FUNC GLOBAL DEFAULT 12 cpu_ldsw_le_mmuidx_ra │ │ │ │ 13739: 00aa6cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_WRITE_FIFO_EVENT │ │ │ │ 13740: 00ab44dc 536 OBJECT GLOBAL DEFAULT 24 hw_virtio_trace_events │ │ │ │ - 13741: 007864cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ + 13741: 007864bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioDeviceStatus │ │ │ │ 13742: 00438a04 280 FUNC GLOBAL DEFAULT 12 hmp_nbd_server_add │ │ │ │ - 13743: 00739db0 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ + 13743: 00739da0 360 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties │ │ │ │ 13744: 00ab0238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_EVENT_EVENT │ │ │ │ 13745: 00ae016e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_DSTATE │ │ │ │ 13746: 00adefe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_PECI_READ_DSTATE │ │ │ │ - 13747: 0074f0bc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ + 13747: 0074f0ac 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vm_generation_id │ │ │ │ 13748: 00ab7398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_REGISTERED_LISTENER_EVENT │ │ │ │ 13749: 00aa47c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_SIMPLE_IS_ALLOWED_EVENT │ │ │ │ 13750: 009ea2a4 12 OBJECT GLOBAL DEFAULT 21 BlockdevDiscardOptions_lookup │ │ │ │ 13751: 00aa5070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_DONE_EVENT │ │ │ │ 13752: 00487d4c 88 FUNC GLOBAL DEFAULT 12 postcopy_state_set │ │ │ │ 13753: 00ae004a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_DSTATE │ │ │ │ - 13754: 00699898 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ + 13754: 00699888 608 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_find_by_id_and_name │ │ │ │ 13755: 00adfb48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_CLEAR_DEVICE_FEATURE_DSTATE │ │ │ │ 13756: 0047fbf8 104 FUNC GLOBAL DEFAULT 12 multifd_send_prepare_common │ │ │ │ 13757: 00ae057c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_COMPLETE_DSTATE │ │ │ │ 13758: 00378318 1128 FUNC GLOBAL DEFAULT 12 esp_command_complete │ │ │ │ 13759: 00aacdcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_TX_DONE_EVENT │ │ │ │ - 13760: 0077f4c8 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ + 13760: 0077f4b8 328 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress │ │ │ │ 13761: 00adf78a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_SELECTED_DSTATE │ │ │ │ - 13762: 0051c794 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ + 13762: 0051c788 36 FUNC GLOBAL DEFAULT 12 virtio_queue_invalidate_signalled_used │ │ │ │ 13763: 00aad48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_COMPARE_EVENT │ │ │ │ 13764: 003ba120 248 FUNC GLOBAL DEFAULT 12 usb_packet_complete │ │ │ │ 13765: 00adfb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_BOS_DSTATE │ │ │ │ - 13766: 005b08d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ + 13766: 005b08c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i32 │ │ │ │ 13767: 00ab7ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_UNHANDLED_EVENT │ │ │ │ 13768: 00ab4944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_ATTACH_EVENT │ │ │ │ - 13769: 00745388 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ - 13770: 007e0cb4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ + 13769: 00745378 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuInstanceProperties │ │ │ │ + 13770: 007e0ca4 108 FUNC GLOBAL DEFAULT 12 iohandler_get_g_source │ │ │ │ 13771: 00ade6ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_DSTATE │ │ │ │ 13772: 00aded04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_WRITE_MOUSE_DSTATE │ │ │ │ 13773: 00aac320 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_EVENT │ │ │ │ 13774: 00ab9594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_EVENT │ │ │ │ 13775: 00a13844 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umin8 │ │ │ │ 13776: 00aa9198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_READ_EVENT │ │ │ │ - 13777: 005bcf60 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ + 13777: 005bcf50 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smax_i32_chk │ │ │ │ 13778: 00aa9d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_MSI_SET_IRQ_EVENT │ │ │ │ 13779: 00ae06d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_TYPES_DSTATE │ │ │ │ - 13780: 009530f8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ + 13780: 009530e8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FS │ │ │ │ 13781: 00ae00a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ADVISE_MR_DSTATE │ │ │ │ 13782: 0044994c 664 FUNC GLOBAL DEFAULT 12 vm_state_notify │ │ │ │ 13783: 00ae00de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_DSTATE │ │ │ │ 13784: 00adf230 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_MII_READ_DSTATE │ │ │ │ - 13785: 0060dfc0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ + 13785: 0060dfb0 448 FUNC GLOBAL DEFAULT 12 qmp_block_job_pause │ │ │ │ 13786: 009e3bc0 4 OBJECT GLOBAL DEFAULT 21 blk_ops │ │ │ │ 13787: 0046d278 932 FUNC GLOBAL DEFAULT 12 file_start_incoming_migration │ │ │ │ 13788: 004385e8 220 FUNC GLOBAL DEFAULT 12 hmp_snapshot_blkdev_internal │ │ │ │ 13789: 00ade618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CO_SUBMIT_DSTATE │ │ │ │ - 13790: 0071d2cc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ + 13790: 0071d2bc 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_blockstats │ │ │ │ 13791: 00adf9c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_EJECTED_DSTATE │ │ │ │ - 13792: 005e2cc8 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ + 13792: 005e2cb8 1000 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_sync │ │ │ │ 13793: 00aaba80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_NONSEC_EVENT │ │ │ │ 13794: 00adf158 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SID_WRITE_DSTATE │ │ │ │ 13795: 00ab7798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_DISCARD_RECT_EVENT │ │ │ │ 13796: 00ade6f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_SYNC_DSTATE │ │ │ │ 13797: 0043a6f8 284 FUNC GLOBAL DEFAULT 12 del_boot_device_path │ │ │ │ 13798: 00aaf970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DS1338_RECV_EVENT │ │ │ │ 13799: 00ae0502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_DSTATE │ │ │ │ - 13800: 0054191c 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ + 13800: 00541910 156 FUNC GLOBAL DEFAULT 12 memory_region_iommu_get_attr │ │ │ │ 13801: 00aa8d5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_I2C_WRITE_EVENT │ │ │ │ 13802: 002f58d0 4 FUNC GLOBAL DEFAULT 12 ioapic_eoi_broadcast │ │ │ │ - 13803: 00647cd4 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ - 13804: 00550870 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ - 13805: 00628a80 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ + 13803: 00647cc4 248 FUNC GLOBAL DEFAULT 12 blk_set_aio_context │ │ │ │ + 13804: 00550860 88 FUNC GLOBAL DEFAULT 12 address_space_ldl │ │ │ │ + 13805: 00628a70 76 FUNC GLOBAL DEFAULT 12 job_is_ready_locked │ │ │ │ 13806: 00aba5e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_API_NOIOCTL_EVENT │ │ │ │ - 13807: 0057243c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ + 13807: 0057242c 96 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data_ra │ │ │ │ 13808: 00ab0918 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ENSEL_EVENT │ │ │ │ 13809: 0049684c 372 FUNC GLOBAL DEFAULT 12 colo_incoming_co │ │ │ │ 13810: 00adff36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_DEL_UNALIGNED_DSTATE │ │ │ │ - 13811: 00704590 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ - 13812: 00550978 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ - 13813: 00764670 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ + 13811: 00704580 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific_members │ │ │ │ + 13812: 00550968 84 FUNC GLOBAL DEFAULT 12 address_space_ldq │ │ │ │ + 13813: 00764660 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineOptionInfoList │ │ │ │ 13814: 00000038 4 TLS GLOBAL DEFAULT 18 tcg_ctx │ │ │ │ - 13815: 007968bc 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ + 13815: 007968ac 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_groups │ │ │ │ 13816: 00264238 576 FUNC GLOBAL DEFAULT 12 vncws_handshake_io │ │ │ │ - 13817: 00584eb0 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ + 13817: 00584ea0 76 FUNC GLOBAL DEFAULT 12 qemu_allocate_irqs │ │ │ │ 13818: 0023f914 204 FUNC GLOBAL DEFAULT 12 hmp_info_mice │ │ │ │ 13819: 00adfc06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUNTIME_READ_DSTATE │ │ │ │ 13820: 00473158 296 FUNC GLOBAL DEFAULT 12 qmp_migrate_start_postcopy │ │ │ │ 13821: 004af4ec 92 FUNC GLOBAL DEFAULT 12 net_hub_id_for_client │ │ │ │ 13822: 00adff16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SUSPEND_DSTATE │ │ │ │ 13823: 00aad3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_INVALID_SOF_EVENT │ │ │ │ - 13824: 0073f8c4 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ - 13825: 007181f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ - 13826: 0080236c 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ + 13824: 0073f8b4 200 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoBuiltin_members │ │ │ │ + 13825: 007181e8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd │ │ │ │ + 13826: 0080235c 744 FUNC GLOBAL DEFAULT 12 vu_init │ │ │ │ 13827: 00a16bd4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxl_le │ │ │ │ - 13828: 007e19d0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ + 13828: 007e19c0 24 FUNC GLOBAL DEFAULT 12 qemu_co_queue_init │ │ │ │ 13829: 00295ca0 152 FUNC GLOBAL DEFAULT 12 rom_add_elf_program │ │ │ │ 13830: 00ade71c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_TRIP_DSTATE │ │ │ │ 13831: 00aaf5d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ADMIN_CMD_EVENT │ │ │ │ 13832: 00adfa0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_WRITE_DSTATE │ │ │ │ 13833: 00aa71f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_EVENT │ │ │ │ 13834: 00ade984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_STATUS_DSTATE │ │ │ │ 13835: 00adead0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_2D_ENGINE_READ_DSTATE │ │ │ │ - 13836: 005540c4 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ - 13837: 0055a638 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ + 13836: 005540b4 720 FUNC GLOBAL DEFAULT 12 address_space_stb_cached_slow │ │ │ │ + 13837: 0055a628 1128 FUNC GLOBAL DEFAULT 12 ram_postcopy_send_discard_bitmap │ │ │ │ 13838: 00230550 96 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_disas │ │ │ │ 13839: 00ade942 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_REALIZE_DSTATE │ │ │ │ 13840: 00ab4704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPIO_STOP_EVENT │ │ │ │ 13841: 00ae0108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_CONTINUED_DSTATE │ │ │ │ 13842: 00ae0244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_DSTATE │ │ │ │ 13843: 00ade704 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_NEW_DSTATE │ │ │ │ 13844: 00adf1d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_UPDATE_IRQ_DSTATE │ │ │ │ @@ -13856,1054 +13856,1054 @@ │ │ │ │ 13852: 0046c010 16 FUNC GLOBAL DEFAULT 12 qmp_query_dirty_rate │ │ │ │ 13853: 009e4290 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_data_quirk │ │ │ │ 13854: 00ade92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_DESTROY_DSTATE │ │ │ │ 13855: 00a15e6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_be │ │ │ │ 13856: 00ab9464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_EVENT │ │ │ │ 13857: 002144ac 368 FUNC GLOBAL DEFAULT 12 float32_rem │ │ │ │ 13858: 00adede0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_DTE_READ_DSTATE │ │ │ │ - 13859: 005bd2a0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ + 13859: 005bd290 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i64_chk │ │ │ │ 13860: 00aa7394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_TIMER_EXPIRED_EVENT │ │ │ │ 13861: 009e5bb8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size │ │ │ │ 13862: 00a170fc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminl_le │ │ │ │ 13863: 00ade97a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_UNLOCK0_FAILED_DSTATE │ │ │ │ 13864: 004d58d4 4 FUNC GLOBAL DEFAULT 12 tcg_cpu_destroy │ │ │ │ 13865: 00aa9eec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_END_SOURCE_READ_EVENT │ │ │ │ 13866: 003b97f0 348 FUNC GLOBAL DEFAULT 12 usb_packet_copy │ │ │ │ 13867: 00aaec58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_CQ_NOTEMPTY_EVENT │ │ │ │ 13868: 00aa8ddc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_SEND_EVENT │ │ │ │ 13869: 00adf7f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_DSTATE │ │ │ │ - 13870: 0073a234 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ + 13870: 0073a224 4 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties_members │ │ │ │ 13871: 00adfee6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_RNG_CPU_IS_STOPPED_DSTATE │ │ │ │ - 13872: 0077c27c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ + 13872: 0077c26c 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationS390 │ │ │ │ 13873: 00487da4 72 FUNC GLOBAL DEFAULT 12 postcopy_register_shared_ufd │ │ │ │ - 13874: 007c0304 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ + 13874: 007c02f4 176 FUNC GLOBAL DEFAULT 12 event_notifier_set │ │ │ │ 13875: 00adffaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INIT_DSTATE │ │ │ │ 13876: 009e9f54 12 OBJECT GLOBAL DEFAULT 21 BlockdevVmdkAdapterType_lookup │ │ │ │ 13877: 004d8e98 384 FUNC GLOBAL DEFAULT 12 openrisc_cpu_tlb_fill │ │ │ │ 13878: 0034bf50 8 FUNC GLOBAL DEFAULT 12 eeprom93xx_data │ │ │ │ - 13879: 0072ff5c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ - 13880: 006fb4f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ - 13881: 005ed33c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ - 13882: 00720ddc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ + 13879: 0072ff4c 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdioWrapper │ │ │ │ + 13880: 006fb4e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockMeasureInfo │ │ │ │ + 13881: 005ed32c 24 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_supports │ │ │ │ + 13882: 00720dcc 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_clear │ │ │ │ 13883: 00adfdfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BAR4_PROBE_DSTATE │ │ │ │ - 13884: 005ac3d0 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ + 13884: 005ac3c0 7524 FUNC GLOBAL DEFAULT 12 tcg_gen_code │ │ │ │ 13885: 00ae0498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_STREAM_DSTATE │ │ │ │ 13886: 00aae0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_EVENT │ │ │ │ - 13887: 005b5734 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ - 13888: 00626e24 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ + 13887: 005b5724 392 FUNC GLOBAL DEFAULT 12 tcg_gen_rotl_i64 │ │ │ │ + 13888: 00626e14 524 FUNC GLOBAL DEFAULT 12 block_job_query_locked │ │ │ │ 13889: 00ab7808 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_AUDIO_EVENT │ │ │ │ - 13890: 0063a044 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ + 13890: 0063a034 412 FUNC GLOBAL DEFAULT 12 nbd_errno_to_system_errno │ │ │ │ 13891: 0024e6e8 248 FUNC GLOBAL DEFAULT 12 vnc_write_u16 │ │ │ │ 13892: 00adf292 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MIF_READ_DSTATE │ │ │ │ 13893: 00adfe46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_LOAD_ROM_DSTATE │ │ │ │ 13894: 00aba888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_UNLOCK_ENTRY_EVENT │ │ │ │ - 13895: 006f485c 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ + 13895: 006f484c 140 FUNC GLOBAL DEFAULT 12 qmp_query_version │ │ │ │ 13896: 0023960c 152 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_new │ │ │ │ 13897: 00adf424 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_SW_RESET_DSTATE │ │ │ │ - 13898: 005f6728 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ + 13898: 005f6718 784 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2 │ │ │ │ 13899: 00ae06bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_NETDEV_ADD_DSTATE │ │ │ │ - 13900: 00952f18 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ + 13900: 00952f08 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_IO │ │ │ │ 13901: 00aa8138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MAP_MEMORY_RANGE_EVENT │ │ │ │ 13902: 00ade463 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_c │ │ │ │ - 13903: 006fff3c 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ - 13904: 005ee49c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ + 13903: 006fff2c 540 FUNC GLOBAL DEFAULT 12 visit_type_MapEntry_members │ │ │ │ + 13904: 005ee48c 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_updatev │ │ │ │ 13905: 00adfcfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_BIG_DSTATE │ │ │ │ 13906: 00aab700 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_READ_EVENT │ │ │ │ 13907: 0044a1d8 64 FUNC GLOBAL DEFAULT 12 qemu_system_killed │ │ │ │ 13908: 004c6930 104 FUNC GLOBAL DEFAULT 12 tap_get_fd │ │ │ │ 13909: 00adfaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_DSTATE │ │ │ │ 13910: 00adf892 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_NOIMPL_DSTATE │ │ │ │ 13911: 00360ebc 1080 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_init │ │ │ │ 13912: 00ab10c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_SCSI_WRITE_START_EVENT │ │ │ │ 13913: 00ade996 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DEVICE_INFO_DSTATE │ │ │ │ 13914: 004b3814 188 FUNC GLOBAL DEFAULT 12 qmp_netdev_add │ │ │ │ - 13915: 0072a070 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ + 13915: 0072a060 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_start │ │ │ │ 13916: 00ab9ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_EVENT │ │ │ │ 13917: 00adeb70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_DSTATE │ │ │ │ 13918: 00adf32c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 13919: 00ab7668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_INPUT_EVENT_KEY_QCODE_EVENT │ │ │ │ 13920: 00adff7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_WATCHDOG_EXPIRED_DSTATE │ │ │ │ - 13921: 007442ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ + 13921: 007442dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCachePropertiesWrapper │ │ │ │ 13922: 00ae0370 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_UNTHROTTLE_INCREMENTAL_DSTATE │ │ │ │ 13923: 00ab7ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_CHANGE_MEDIUM_EVENT │ │ │ │ 13924: 00adec94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_TRIGGER_IRQ_DSTATE │ │ │ │ 13925: 00ab88f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VERSION_EVENT │ │ │ │ 13926: 00aa68f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FLUSH_EVENT │ │ │ │ 13927: 00441e98 224 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_append │ │ │ │ - 13928: 0070c5f4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ + 13928: 0070c5e4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsVVFAT │ │ │ │ 13929: 00aded32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_DSTATE │ │ │ │ 13930: 00ae0770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_DISPLAY_OPTIONS_DSTATE │ │ │ │ 13931: 00ade4ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INCORRECT_DSTATE │ │ │ │ - 13932: 006e1df0 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ + 13932: 006e1de0 72 FUNC GLOBAL DEFAULT 12 remove_fd_in_watch │ │ │ │ 13933: 00adfe70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_START_DSTATE │ │ │ │ 13934: 00ae05d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_PMEMSAVE_DSTATE │ │ │ │ 13935: 00aa8b18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_READ_EVENT │ │ │ │ 13936: 00ab05e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_DMA_EVENT │ │ │ │ 13937: 00ab2594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_FILE_MONITOR_EVENT_EVENT │ │ │ │ - 13938: 0067f918 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ - 13939: 00578ce4 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ + 13938: 0067f908 428 FUNC GLOBAL DEFAULT 12 qcow2_cache_create │ │ │ │ + 13939: 00578cd4 368 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchl_le_mmu │ │ │ │ 13940: 00aaeff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_EVENT │ │ │ │ 13941: 00ae05e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 13942: 00aa93b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_REPLY_END_BCL_EVENT │ │ │ │ 13943: 00aa61c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_WRITE_EVENT │ │ │ │ - 13944: 0075abc4 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ - 13945: 007ce248 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ - 13946: 0071b39c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ + 13944: 0075abb4 320 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus │ │ │ │ + 13945: 007ce238 216 FUNC GLOBAL DEFAULT 12 get_opt_value │ │ │ │ + 13946: 0071b38c 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternal │ │ │ │ 13947: 00adeb1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CRC_DSTATE │ │ │ │ 13948: 0028bab8 356 FUNC GLOBAL DEFAULT 12 blkconf_apply_backend_options │ │ │ │ 13949: 00adf0bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_MFT_RPM_DSTATE │ │ │ │ - 13950: 0057aec4 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ + 13950: 0057aeb4 8 FUNC GLOBAL DEFAULT 12 kvm_create_guest_memfd │ │ │ │ 13951: 00adeb12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_STD_READ_IO_DSTATE │ │ │ │ - 13952: 007bcf0c 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ - 13953: 005d13b8 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ + 13952: 007bcefc 16 FUNC GLOBAL DEFAULT 12 parse_uint_full │ │ │ │ + 13953: 005d13a8 2364 FUNC GLOBAL DEFAULT 12 vmstate_load_state │ │ │ │ 13954: 00adfb94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_ATTACH_DSTATE │ │ │ │ 13955: 00364ce4 48 FUNC GLOBAL DEFAULT 12 pcie_doe_fini │ │ │ │ 13956: 002981c8 96 FUNC GLOBAL DEFAULT 12 rom_add_vga │ │ │ │ 13957: 00ad5d8b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_init_commands_c │ │ │ │ 13958: 00adf0f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_AST2700_SCUIO_READ_DSTATE │ │ │ │ 13959: 00aa7968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_READ_EVENT │ │ │ │ - 13960: 006489a8 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ + 13960: 00648998 256 FUNC GLOBAL DEFAULT 12 blk_commit_all │ │ │ │ 13961: 003b7968 492 FUNC GLOBAL DEFAULT 12 usb_device_detach │ │ │ │ - 13962: 0058a41c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ - 13963: 00629960 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ + 13962: 0058a40c 184 FUNC GLOBAL DEFAULT 12 object_new │ │ │ │ + 13963: 00629950 104 FUNC GLOBAL DEFAULT 12 job_pause_point │ │ │ │ 13964: 00adff0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_NUM_DSTATE │ │ │ │ - 13965: 0072e70c 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ + 13965: 0072e6fc 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpicePort_members │ │ │ │ 13966: 00ab2d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_DISABLE_EVENT │ │ │ │ 13967: 00416480 124 FUNC GLOBAL DEFAULT 12 vhost_dev_free_inflight │ │ │ │ - 13968: 00577b94 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ + 13968: 00577b84 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_be │ │ │ │ 13969: 0043b4cc 244 FUNC GLOBAL DEFAULT 12 hw_error │ │ │ │ 13970: 004d7124 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_start_code │ │ │ │ 13971: 0024e0d4 260 FUNC GLOBAL DEFAULT 12 vnc_write_u32 │ │ │ │ 13972: 004d036c 124 FUNC GLOBAL DEFAULT 12 replay_char_write_event_save │ │ │ │ 13973: 002a37d0 8 FUNC GLOBAL DEFAULT 12 qdev_simple_device_unplug_cb │ │ │ │ 13974: 0023787c 108 FUNC GLOBAL DEFAULT 12 qemu_console_is_gl_blocked │ │ │ │ 13975: 00abd05c 28 OBJECT GLOBAL DEFAULT 25 migration_threads_lock │ │ │ │ - 13976: 006fba5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ - 13977: 009171e8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ + 13976: 006fba4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BackupPerf │ │ │ │ + 13977: 009171d8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_win32_to_qcode_len │ │ │ │ 13978: 00434368 4108 FUNC GLOBAL DEFAULT 12 qmp_dump_guest_memory │ │ │ │ 13979: 00ade820 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_SHOW_BUFFER_HEADER_DSTATE │ │ │ │ 13980: 00ade466 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_net_c │ │ │ │ 13981: 00462948 92 FUNC GLOBAL DEFAULT 12 tpm_backend_finish_sync │ │ │ │ 13982: 00ade9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HTIF_UART_UNKNOWN_DEVICE_COMMAND_DSTATE │ │ │ │ 13983: 009e7fa8 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_qlist │ │ │ │ 13984: 00ae03e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_OR_EXIT_FALLBACK_DSTATE │ │ │ │ 13985: 00ab1328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_MSI_EVENT │ │ │ │ - 13986: 00609f8c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ + 13986: 00609f7c 180 FUNC GLOBAL DEFAULT 12 blockdev_close_all_bdrv_states │ │ │ │ 13987: 00aba618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_API_FAILED_EVENT │ │ │ │ 13988: 00311d00 120 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_protocols │ │ │ │ 13989: 0031bce0 28 FUNC GLOBAL DEFAULT 12 vhost_net_save_acked_features │ │ │ │ 13990: 00ab9e00 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_rocker_trace_events_trace_events │ │ │ │ 13991: 00adfcba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_PKT_HDR_DSTATE │ │ │ │ 13992: 00ab6d00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_VNET_INFO_EVENT │ │ │ │ - 13993: 007cff7c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ + 13993: 007cff6c 16 FUNC GLOBAL DEFAULT 12 qemu_opts_set_id │ │ │ │ 13994: 00ade526 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_CHECK_RULE_DSTATE │ │ │ │ 13995: 00aaa2ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMAPP_EVENT │ │ │ │ 13996: 00aaf9c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL031_WRITE_EVENT │ │ │ │ 13997: 00adf3a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSI_NOTIFY_DSTATE │ │ │ │ 13998: 00ab6564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_SKIPPING_EVENT │ │ │ │ 13999: 00222efc 92 FUNC GLOBAL DEFAULT 12 float128_compare_quiet │ │ │ │ - 14000: 00965be0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ + 14000: 00965bd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_NO_MEDIUM │ │ │ │ 14001: 00ade600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_SKIP_COW_DSTATE │ │ │ │ 14002: 00ae0484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ - 14003: 007e6c30 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ + 14003: 007e6c20 336 FUNC GLOBAL DEFAULT 12 inet_ai_family_from_address │ │ │ │ 14004: 00ab434c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_WRITE_CONFIG_EVENT │ │ │ │ 14005: 00ae02e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_SERIAL_DISCARD_DSTATE │ │ │ │ - 14006: 007050a0 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ + 14006: 00705090 336 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoMirror │ │ │ │ 14007: 00adf842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_NOP_DSTATE │ │ │ │ 14008: 001ee038 164 FUNC GLOBAL DEFAULT 12 lookup_symbol │ │ │ │ - 14009: 007ce5f8 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ + 14009: 007ce5e8 368 FUNC GLOBAL DEFAULT 12 parse_option_size │ │ │ │ 14010: 00adf430 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_READ_DSTATE │ │ │ │ 14011: 00444770 264 FUNC GLOBAL DEFAULT 12 hmp_device_add │ │ │ │ 14012: 00adf29a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_WOL_READ_DSTATE │ │ │ │ 14013: 00ab6714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QLIST_EVENT │ │ │ │ - 14014: 005727e8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ + 14014: 005727d8 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data_ra │ │ │ │ 14015: 004a5554 152 FUNC GLOBAL DEFAULT 12 hmp_ioport_write │ │ │ │ 14016: 0029b580 136 FUNC GLOBAL DEFAULT 12 qmp_query_target │ │ │ │ - 14017: 00577654 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ + 14017: 00577644 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_be_mmu │ │ │ │ 14018: 003ff280 256 FUNC GLOBAL DEFAULT 12 virtio_bus_device_iommu_enabled │ │ │ │ 14019: 00adfa76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_DATA_OUT_DSTATE │ │ │ │ 14020: 00ab5ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_EXIT_EVENT │ │ │ │ 14021: 00ab5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_EVENT │ │ │ │ 14022: 00a13e74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ussub8 │ │ │ │ 14023: 00adf5ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_EVENTIDX_DSTATE │ │ │ │ 14024: 00adf69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_READ_DSTATE │ │ │ │ 14025: 00adf944 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_NEW_DSTATE │ │ │ │ - 14026: 0054e414 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ - 14027: 006de528 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ - 14028: 005507d0 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ + 14026: 0054e404 420 FUNC GLOBAL DEFAULT 12 address_space_dispatch_new │ │ │ │ + 14027: 006de518 584 FUNC GLOBAL DEFAULT 12 blk_preadv │ │ │ │ + 14028: 005507c0 120 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_map │ │ │ │ 14029: 00adfbd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_DISABLE_DSTATE │ │ │ │ - 14030: 0078b748 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ + 14030: 0078b738 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevCoreaudioOptions │ │ │ │ 14031: 00ade60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_PART_DSTATE │ │ │ │ - 14032: 00544148 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ - 14033: 00965c04 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ - 14034: 005a7a54 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ + 14032: 0054413c 12 FUNC GLOBAL DEFAULT 12 memory_global_dirty_log_sync │ │ │ │ + 14033: 00965bf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_WRITE_PROTECTED │ │ │ │ + 14034: 005a7a44 772 FUNC GLOBAL DEFAULT 12 tcg_prologue_init │ │ │ │ 14035: 00ae0696 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 14036: 00ae0236 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_ADVISE_DSTATE │ │ │ │ - 14037: 00714978 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ + 14037: 00714968 416 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle │ │ │ │ 14038: 00ab6f04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_DESTROY_RCU_EVENT │ │ │ │ 14039: 00ab9990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_GET_EVENT │ │ │ │ 14040: 00aa46b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_SHUTDOWN_EVENT │ │ │ │ - 14041: 00747114 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ - 14042: 0075bd3c 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ + 14041: 00747104 368 FUNC GLOBAL DEFAULT 12 visit_type_KvmInfo │ │ │ │ + 14042: 0075bd2c 140 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_vcpu_dirty_limit_arg_members │ │ │ │ 14043: 00aa6800 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_EVENT │ │ │ │ 14044: 00485d6c 548 FUNC GLOBAL DEFAULT 12 postcopy_place_page_zero │ │ │ │ 14045: 00ae0142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ 14046: 00adede8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_FAULT_DSTATE │ │ │ │ - 14047: 006dded0 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ + 14047: 006ddec0 528 FUNC GLOBAL DEFAULT 12 blk_eject │ │ │ │ 14048: 00aa4648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_GOT_ACK_EVENT │ │ │ │ - 14049: 0054f268 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ + 14049: 0054f258 468 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_rw │ │ │ │ 14050: 00240b84 492 FUNC GLOBAL DEFAULT 12 qmp_set_password │ │ │ │ - 14051: 00784284 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ + 14051: 00784274 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternalWrapper │ │ │ │ 14052: 00adf14e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_RX_DSTATE │ │ │ │ 14053: 00441f78 364 FUNC GLOBAL DEFAULT 12 qemu_get_guest_memory_mapping │ │ │ │ 14054: 00ae01ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_INCOMING_DSTATE │ │ │ │ 14055: 00ab75c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DESTROY_PRIMARY_SURFACE_EVENT │ │ │ │ - 14056: 00593cd8 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ + 14056: 00593cc8 356 FUNC GLOBAL DEFAULT 12 gdb_init_cpu │ │ │ │ 14057: 00ab439c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_ROM_READ_EVENT │ │ │ │ - 14058: 006e1280 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ - 14059: 007cc128 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ + 14058: 006e1270 96 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_take_focus │ │ │ │ + 14059: 007cc118 160 FUNC GLOBAL DEFAULT 12 warn_report │ │ │ │ 14060: 00ab43bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSI_DISABLE_EVENT │ │ │ │ - 14061: 0063cbf4 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ + 14061: 0063cbe4 196 FUNC GLOBAL DEFAULT 12 block_acct_merge_done │ │ │ │ 14062: 00ae007a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_RAM_BLOCKS_LOOP_DSTATE │ │ │ │ - 14063: 00739d54 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ - 14064: 005711cc 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ + 14063: 00739d44 92 FUNC GLOBAL DEFAULT 12 visit_type_SecretKeyringProperties_members │ │ │ │ + 14064: 005711bc 40 FUNC GLOBAL DEFAULT 12 helper_stw_mmu │ │ │ │ 14065: 00436b48 216 FUNC GLOBAL DEFAULT 12 qmp_eject │ │ │ │ - 14066: 0064605c 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ + 14066: 0064604c 428 FUNC GLOBAL DEFAULT 12 blk_drain │ │ │ │ 14067: 00aa86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_REQ_NOTIFICATION_EVENT │ │ │ │ 14068: 00a12740 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8i │ │ │ │ 14069: 0042940c 148 FUNC GLOBAL DEFAULT 12 audio_get_id │ │ │ │ 14070: 002e6cbc 108 FUNC GLOBAL DEFAULT 12 ide_get_geometry │ │ │ │ 14071: 00adef3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_BROADCAST_DSTATE │ │ │ │ 14072: 0045a104 132 FUNC GLOBAL DEFAULT 12 cryptodev_backend_cleanup │ │ │ │ 14073: 00aad2dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_WRITE_EVENT │ │ │ │ - 14074: 00573960 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ - 14075: 00716440 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ + 14074: 00573950 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchb_mmu │ │ │ │ + 14075: 00716430 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_reopen_arg_members │ │ │ │ 14076: 004771c8 76 FUNC GLOBAL DEFAULT 12 migration_in_postcopy │ │ │ │ - 14077: 007b7480 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ - 14078: 0077120c 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ + 14077: 007b7470 64 FUNC GLOBAL DEFAULT 12 json_writer_double │ │ │ │ + 14078: 007711fc 244 FUNC GLOBAL DEFAULT 12 visit_type_ObjectPropertyInfoList │ │ │ │ 14079: 00a11f00 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr8v │ │ │ │ 14080: 0023019c 68 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_insn_exec_cb │ │ │ │ 14081: 00aa4d80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CREATE_QUEUE_PAIR_EVENT │ │ │ │ 14082: 00adee86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_EOIR_WRITE_DSTATE │ │ │ │ 14083: 009ea2ec 12 OBJECT GLOBAL DEFAULT 21 NewImageMode_lookup │ │ │ │ 14084: 004af80c 252 FUNC GLOBAL DEFAULT 12 hmp_info_network │ │ │ │ 14085: 00492a14 376 FUNC GLOBAL DEFAULT 12 qmp_snapshot_load │ │ │ │ 14086: 00aa593c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_EVENT │ │ │ │ - 14087: 00573678 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ + 14087: 00573668 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andb │ │ │ │ 14088: 004af7a0 108 FUNC GLOBAL DEFAULT 12 net_hub_flush │ │ │ │ 14089: 00ab5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_RECEIVED_EVENT │ │ │ │ 14090: 00455110 104 FUNC GLOBAL DEFAULT 12 qemu_find_tpm_be │ │ │ │ 14091: 00aa7424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_IO_WRITE_EVENT │ │ │ │ 14092: 00aab2f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_MMIO_MAP_EVENT │ │ │ │ - 14093: 0053c744 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ + 14093: 0053c738 312 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_flags_nomigrate │ │ │ │ 14094: 00ab06a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_QUEUE_CMD_NO_DRIVE_EVENT │ │ │ │ 14095: 00adef22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_DSTATE │ │ │ │ 14096: 00aa9578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_WRITEL_EVENT │ │ │ │ 14097: 00ab3574 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_RESET_EVENT │ │ │ │ 14098: 00aa582c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 14099: 007646cc 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ + 14099: 007646bc 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_add_client_arg_members │ │ │ │ 14100: 004d5ff4 4 FUNC GLOBAL DEFAULT 12 mttcg_kick_vcpu_thread │ │ │ │ 14101: 00356390 272 FUNC GLOBAL DEFAULT 12 pci_device_iommu_address_space │ │ │ │ 14102: 00aa9418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_SYNC_EVENT │ │ │ │ - 14103: 00775720 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ + 14103: 00775710 376 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties │ │ │ │ 14104: 00aaf528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_EVENT │ │ │ │ 14105: 00ab2ae4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_WORK_BH_NEXT_EVENT │ │ │ │ - 14106: 00784e0c 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ + 14106: 00784dfc 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper │ │ │ │ 14107: 00aac190 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_DR_EVENT │ │ │ │ 14108: 00adf818 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_WRITE_DSTATE │ │ │ │ - 14109: 00610f60 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ + 14109: 00610f50 4 FUNC GLOBAL DEFAULT 12 iothread_destroy │ │ │ │ 14110: 0047c418 356 FUNC GLOBAL DEFAULT 12 multifd_send │ │ │ │ 14111: 0035cb78 108 FUNC GLOBAL DEFAULT 12 pcie_sriov_vf_number │ │ │ │ 14112: 0023d404 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_btn │ │ │ │ 14113: 0022b750 236 FUNC GLOBAL DEFAULT 12 helper_gvec_rotr64v │ │ │ │ - 14114: 007341d4 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ - 14115: 00652d24 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ + 14114: 007341c4 192 FUNC GLOBAL DEFAULT 12 visit_type_EndianMode │ │ │ │ + 14115: 00652d14 172 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_coverage │ │ │ │ 14116: 0022bfac 176 FUNC GLOBAL DEFAULT 12 helper_gvec_leu16 │ │ │ │ 14117: 00ab7928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_AUDIO_BEGIN_EVENT │ │ │ │ 14118: 00aacafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CONNECT_EVENT │ │ │ │ 14119: 00aa8a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VERIFY_RECT_LESS_THAN_ZERO_EVENT │ │ │ │ - 14120: 00754218 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ + 14120: 00754208 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_ramblock │ │ │ │ 14121: 003fed48 404 FUNC GLOBAL DEFAULT 12 virtio_bus_start_ioeventfd │ │ │ │ 14122: 002eba74 196 FUNC GLOBAL DEFAULT 12 ide_dma_error │ │ │ │ 14123: 00aad6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_WRITE_EIAC_EVENT │ │ │ │ 14124: 0046cdd4 180 FUNC GLOBAL DEFAULT 12 file_parse_offset │ │ │ │ 14125: 00adebe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_WRITE_DSTATE │ │ │ │ 14126: 00aa6084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_GO_START_EVENT │ │ │ │ 14127: 004af65c 324 FUNC GLOBAL DEFAULT 12 net_hub_check_clients │ │ │ │ 14128: 00a157b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_be │ │ │ │ 14129: 00ab9854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NETDEV_DEL_EVENT │ │ │ │ - 14130: 005f4988 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ + 14130: 005f4978 2756 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_credentials │ │ │ │ 14131: 00ab8748 68 OBJECT GLOBAL DEFAULT 24 qapi_commands_char_trace_events_trace_events │ │ │ │ 14132: 0044110c 68 FUNC GLOBAL DEFAULT 12 dma_memory_set │ │ │ │ 14133: 00adea24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_READ_DSTATE │ │ │ │ - 14134: 00744b44 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ - 14135: 00588c00 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ - 14136: 00615bbc 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ + 14134: 00744b34 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatProperty │ │ │ │ + 14135: 00588bf0 500 FUNC GLOBAL DEFAULT 12 object_class_dynamic_cast │ │ │ │ + 14136: 00615bac 312 FUNC GLOBAL DEFAULT 12 bdrv_new │ │ │ │ 14137: 00ab2b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_DONE_EVENT │ │ │ │ 14138: 0025bc24 104 FUNC GLOBAL DEFAULT 12 palette_iter │ │ │ │ - 14139: 006fca88 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ - 14140: 005aeb3c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ + 14139: 006fca78 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlkdebug │ │ │ │ + 14140: 005aeb2c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i32 │ │ │ │ 14141: 004dfdfc 96 FUNC GLOBAL DEFAULT 12 helper_rfe │ │ │ │ 14142: 00aa8498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_WRITE_EVENT │ │ │ │ 14143: 00ab9c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_YANK_EVENT │ │ │ │ - 14144: 005c97b8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ + 14144: 005c97a8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andc │ │ │ │ 14145: 00397620 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_event_notification_endianness │ │ │ │ 14146: 00aa8608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_LOADVM_COMMANDS_EVENT │ │ │ │ 14147: 0034af34 84 FUNC GLOBAL DEFAULT 12 fw_cfg_add_file │ │ │ │ 14148: 0023038c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_syscall_cb │ │ │ │ - 14149: 0059ddcc 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ + 14149: 0059ddbc 124 FUNC GLOBAL DEFAULT 12 tcg_region_initial_alloc │ │ │ │ 14150: 00ab6b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_RECEIVED_EVENT │ │ │ │ - 14151: 005c9b04 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ + 14151: 005c9af4 92 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_andi │ │ │ │ 14152: 00adf4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_INIT_DSTATE │ │ │ │ 14153: 00ab4904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_UNMAP_EVENT │ │ │ │ 14154: 00aa6880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LOCK_RETURN_EVENT │ │ │ │ - 14155: 005af8fc 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ + 14155: 005af8ec 228 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i32 │ │ │ │ 14156: 00adf93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAP_FAILED_DSTATE │ │ │ │ - 14157: 007b4298 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ + 14157: 007b4288 240 FUNC GLOBAL DEFAULT 12 qdict_haskey │ │ │ │ 14158: 00441b4c 420 FUNC GLOBAL DEFAULT 12 memory_mapping_list_add_merge_sorted │ │ │ │ 14159: 00aa7bf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_UNREALIZE_EVENT │ │ │ │ 14160: 00aabf80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_READW_EVENT │ │ │ │ 14161: 00ae079a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_PASSWORD_DSTATE │ │ │ │ 14162: 00adf7f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DONE_DSTATE │ │ │ │ 14163: 00aaa8ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_HYP_WRITE_EVENT │ │ │ │ - 14164: 005c9a80 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ + 14164: 005c9a70 132 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ands │ │ │ │ 14165: 00ab3ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_AVAILABLE_EVENT │ │ │ │ 14166: 00364d30 140 FUNC GLOBAL DEFAULT 12 pcie_doe_set_rsp │ │ │ │ 14167: 00ae0d0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BUFFER_FREE_DSTATE │ │ │ │ - 14168: 005d5d50 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ + 14168: 005d5d40 200 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank_from_file │ │ │ │ 14169: 00aa8698 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUT_EVENT │ │ │ │ - 14170: 005bce18 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ + 14170: 005bce08 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_umin_i32_chk │ │ │ │ 14171: 00aa584c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_REPLY_EVENT │ │ │ │ 14172: 0031cf98 368 FUNC GLOBAL DEFAULT 12 vhost_net_virtqueue_reset │ │ │ │ 14173: 00adf318 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_READ_IAM_DSTATE │ │ │ │ - 14174: 005e1098 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ + 14174: 005e1088 152 FUNC GLOBAL DEFAULT 12 qio_channel_writev │ │ │ │ 14175: 003f5358 68 FUNC GLOBAL DEFAULT 12 vfio_get_cap │ │ │ │ - 14176: 006ff3c0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ + 14176: 006ff3b0 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdkWrapper_members │ │ │ │ 14177: 00ab9564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_CAPABILITIES_EVENT │ │ │ │ 14178: 00295bf0 176 FUNC GLOBAL DEFAULT 12 load_ramdisk │ │ │ │ 14179: 004a3aac 292 FUNC GLOBAL DEFAULT 12 qmp_query_fdsets │ │ │ │ - 14180: 007b70c8 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ + 14180: 007b70b8 168 FUNC GLOBAL DEFAULT 12 json_writer_start_array │ │ │ │ 14181: 0022c3dc 180 FUNC GLOBAL DEFAULT 12 helper_gvec_leu32 │ │ │ │ 14182: 003f72dc 156 FUNC GLOBAL DEFAULT 12 vfio_container_add_section_window │ │ │ │ - 14183: 0070f8b0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 14183: 0070f8a0 324 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ 14184: 00302a90 144 FUNC GLOBAL DEFAULT 12 pcnet_h_reset │ │ │ │ 14185: 00aad8cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_WRITE_ADDR_EVENT │ │ │ │ 14186: 00ae03b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_KEY_EVENT_DSTATE │ │ │ │ 14187: 00aaa60c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_AP_READ_EVENT │ │ │ │ 14188: 00aa6d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HDA_AUDIO_RUNNING_EVENT │ │ │ │ - 14189: 005e2828 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ + 14189: 005e2818 240 FUNC GLOBAL DEFAULT 12 qio_channel_read_all │ │ │ │ 14190: 00adeef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_DSTATE │ │ │ │ 14191: 00abc130 4 OBJECT GLOBAL DEFAULT 25 vga_interface_type │ │ │ │ 14192: 00adf926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_DSTATE │ │ │ │ 14193: 00355874 164 FUNC GLOBAL DEFAULT 12 pci_new_multifunction │ │ │ │ 14194: 00aab7c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_READ_EVENT │ │ │ │ 14195: 00ab165c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_DATA_EVENT │ │ │ │ 14196: 00adeca8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_DSTATE │ │ │ │ 14197: 00adffa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_ACTIVATION_DSTATE │ │ │ │ - 14198: 00788c00 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ + 14198: 00788bf0 320 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMapping │ │ │ │ 14199: 003553f8 132 FUNC GLOBAL DEFAULT 12 pci_for_each_device_reverse │ │ │ │ 14200: 004d0a2c 116 FUNC GLOBAL DEFAULT 12 replay_register_net │ │ │ │ - 14201: 0058ca64 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ + 14201: 0058ca54 4 FUNC GLOBAL DEFAULT 12 object_property_allow_set_link │ │ │ │ 14202: 001ebe04 576 FUNC GLOBAL DEFAULT 12 start_exclusive │ │ │ │ 14203: 00aa4388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_CERT_EVENT │ │ │ │ 14204: 00ab50f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_READ_EVENT │ │ │ │ 14205: 0027cb18 280 FUNC GLOBAL DEFAULT 12 v9fs_co_remove │ │ │ │ - 14206: 005ca694 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ + 14206: 005ca684 1136 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmp │ │ │ │ 14207: 004496c4 184 FUNC GLOBAL DEFAULT 12 qemu_vmstop_requested │ │ │ │ 14208: 00ab2fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_LOAD_EVENT │ │ │ │ 14209: 00adf272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_XSUM_ADD_DSTATE │ │ │ │ 14210: 00adeb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_DSTATE │ │ │ │ 14211: 00adf3be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IP_ID_DSTATE │ │ │ │ 14212: 00adf938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_COMPLETE_DSTATE │ │ │ │ - 14213: 005cc374 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ - 14214: 0053d230 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ - 14215: 00560e70 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ + 14213: 005cc364 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotlv_vec │ │ │ │ + 14214: 0053d224 8 FUNC GLOBAL DEFAULT 12 memory_region_owner │ │ │ │ + 14215: 00560e60 8 FUNC GLOBAL DEFAULT 12 mon_get_cpu │ │ │ │ 14216: 00a18a40 132 OBJECT GLOBAL DEFAULT 24 helper_info_mulsh_i64 │ │ │ │ 14217: 00adf68c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MAP_ADDR_CMB_DSTATE │ │ │ │ 14218: 00aaa9dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_EVENT │ │ │ │ 14219: 00adf92a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_DSTATE │ │ │ │ 14220: 00a15ef0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchl_le │ │ │ │ - 14221: 007e3aec 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ + 14221: 007e3adc 704 FUNC GLOBAL DEFAULT 12 thread_pool_submit_aio │ │ │ │ 14222: 00adf182 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_DISABLE_DSTATE │ │ │ │ 14223: 00ade720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_EXT_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 14224: 0065de64 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ + 14224: 0065de54 192 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv_snapshot │ │ │ │ 14225: 00aad52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_KICK_EVENT │ │ │ │ 14226: 00aa42d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_INSERT_EVENT │ │ │ │ 14227: 004c766c 112 FUNC GLOBAL DEFAULT 12 tap_get_vhost_net │ │ │ │ - 14228: 005ccb2c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ - 14229: 006f6eb4 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ + 14228: 005ccb1c 216 FUNC GLOBAL DEFAULT 12 tcg_gen_ussub_vec │ │ │ │ + 14229: 006f6ea4 328 FUNC GLOBAL DEFAULT 12 visit_type_AuthZSimpleProperties │ │ │ │ 14230: 00ae040e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_DSTATE │ │ │ │ - 14231: 006f2ea8 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ + 14231: 006f2e98 220 FUNC GLOBAL DEFAULT 12 monitor_init_opts │ │ │ │ 14232: 00414068 1404 FUNC GLOBAL DEFAULT 12 vhost_device_iotlb_miss │ │ │ │ 14233: 00aa8088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_COMMON_REALIZE_MODES_PROPERTY_EVENT │ │ │ │ 14234: 004b2adc 704 FUNC GLOBAL DEFAULT 12 qemu_del_net_client │ │ │ │ 14235: 00ade62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_COMPLETE_DSTATE │ │ │ │ 14236: 00aa5e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_EXPORT_NAME_EVENT │ │ │ │ - 14237: 0053f6f0 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ - 14238: 0057ade0 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ + 14237: 0053f6e4 212 FUNC GLOBAL DEFAULT 12 memory_region_get_dirty_log_mask │ │ │ │ + 14238: 0057add0 60 FUNC GLOBAL DEFAULT 12 cpu_ldq_code_mmu │ │ │ │ 14239: 004d21ec 152 FUNC GLOBAL DEFAULT 12 replay_breakpoint │ │ │ │ 14240: 00adf3c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_VLAN_DSTATE │ │ │ │ 14241: 00ae012e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_PENDING_ESTIMATE_DSTATE │ │ │ │ 14242: 004df90c 88 FUNC GLOBAL DEFAULT 12 helper_float_un_d │ │ │ │ 14243: 00356bc4 184 FUNC GLOBAL DEFAULT 12 pci_get_function_0 │ │ │ │ - 14244: 005b23ac 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ + 14244: 005b239c 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mov_i64 │ │ │ │ 14245: 00adf258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_XSUM_CALC_DSTATE │ │ │ │ 14246: 00aab6a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_PECI_RAISE_INTERRUPT_EVENT │ │ │ │ - 14247: 0070e8b4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ - 14248: 006e10ec 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ - 14249: 007ec728 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ + 14247: 0070e8a4 324 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugSetStateOptions │ │ │ │ + 14248: 006e10dc 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_backend_open │ │ │ │ + 14249: 007ec718 492 FUNC GLOBAL DEFAULT 12 hbitmap_alloc │ │ │ │ 14250: 00aa7304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_FAILED_EVENT │ │ │ │ 14251: 00aa9008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_REG_H2D_FIS_DUMP_EVENT │ │ │ │ - 14252: 00937778 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ + 14252: 00937768 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_0_len │ │ │ │ 14253: 00aabcc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_WRITE_EVENT │ │ │ │ - 14254: 0071f098 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ + 14254: 0071f088 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_drive_backup │ │ │ │ 14255: 00ade800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOB_DSTATE │ │ │ │ 14256: 004255fc 76 FUNC GLOBAL DEFAULT 12 audio_get_pdo_in │ │ │ │ - 14257: 006dd674 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ - 14258: 00937770 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ + 14257: 006dd664 316 FUNC GLOBAL DEFAULT 12 blk_co_new_open │ │ │ │ + 14258: 00937760 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_1_len │ │ │ │ 14259: 003b37b0 20 FUNC GLOBAL DEFAULT 12 ufs_build_query_response │ │ │ │ 14260: 00ade61c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DSTATE │ │ │ │ 14261: 00adfbb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_LOWER_HOST_IRQ_DSTATE │ │ │ │ 14262: 004df964 72 FUNC GLOBAL DEFAULT 12 helper_float_un_s │ │ │ │ 14263: 00a9e8e4 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_merge_drv │ │ │ │ - 14264: 0076dd50 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ + 14264: 0076dd40 320 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters │ │ │ │ 14265: 00ab61b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_EVENT │ │ │ │ 14266: 00aa84a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_VBE_READ_EVENT │ │ │ │ 14267: 00aa52d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_WRITE_FAIL_EVENT │ │ │ │ 14268: 00ae024a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_POST_MAIN_DSTATE │ │ │ │ - 14269: 005b3ba0 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ - 14270: 0070723c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ + 14269: 005b3b90 440 FUNC GLOBAL DEFAULT 12 tcg_gen_setcond_i64 │ │ │ │ + 14270: 0070722c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfoList │ │ │ │ 14271: 00adf9ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SEND_DSTATE │ │ │ │ - 14272: 00705d30 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ - 14273: 007ab558 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ + 14272: 00705d20 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshot_members │ │ │ │ + 14273: 007ab548 20 FUNC GLOBAL DEFAULT 12 visit_is_dealloc │ │ │ │ 14274: 00ab26a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_XFER_EVENT │ │ │ │ - 14275: 0070410c 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ + 14275: 007040fc 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificFile_members │ │ │ │ 14276: 00adf506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_DSTATE │ │ │ │ 14277: 00ab412c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_EVENT │ │ │ │ 14278: 00aded6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_RESET_DSTATE │ │ │ │ 14279: 00adee3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_UPDATE_DSTATE │ │ │ │ 14280: 0042f4f8 1080 FUNC GLOBAL DEFAULT 12 v9fs_iov_vunmarshal │ │ │ │ 14281: 00ae0328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_CREATE_UPDATE_DSTATE │ │ │ │ 14282: 00ab9584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_EVENT │ │ │ │ 14283: 00ae049c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_DSTATE │ │ │ │ 14284: 00aa47a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_DEFAULT_POLICY_EVENT │ │ │ │ 14285: 00a9e8f0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_remove_drv │ │ │ │ - 14286: 0054c6a8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ + 14286: 0054c698 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_migratable │ │ │ │ 14287: 00ae0c90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_COMPLETE_DSTATE │ │ │ │ 14288: 0022c868 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leu64 │ │ │ │ 14289: 00ade462 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_c │ │ │ │ - 14290: 0077ad48 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ - 14291: 007fb490 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ - 14292: 0077ba40 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ + 14290: 0077ad38 312 FUNC GLOBAL DEFAULT 12 visit_type_StatusInfo │ │ │ │ + 14291: 007fb480 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceBlockNode │ │ │ │ + 14292: 0077ba30 320 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV │ │ │ │ 14293: 00adfef6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FLUSH_DSTATE │ │ │ │ 14294: 00ab9950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QOM_LIST_TYPES_EVENT │ │ │ │ 14295: 00adfffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_DSTATE │ │ │ │ 14296: 00adecec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CTRL_WRITE_DSTATE │ │ │ │ 14297: 00aa7014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_BINDING_NO_BDRV_EVENT │ │ │ │ 14298: 002a83c0 4 FUNC GLOBAL DEFAULT 12 cxl_hook_up_pxb_registers │ │ │ │ - 14299: 00575268 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ + 14299: 00575258 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_xor_fetchw_le_mmu │ │ │ │ 14300: 00ae022c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_END_DSTATE │ │ │ │ 14301: 00ab47a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUG_REQUEST_EVENT │ │ │ │ 14302: 00aa8d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SMBUS_TRANSACTION_EVENT │ │ │ │ 14303: 00aa9d4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_EXTIOI_SETIRQ_EVENT │ │ │ │ 14304: 004b16c8 360 FUNC GLOBAL DEFAULT 12 qemu_macaddr_default_if_unset │ │ │ │ 14305: 00ade784 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_DSTATE │ │ │ │ 14306: 004df684 28 FUNC GLOBAL DEFAULT 12 helper_float_rem_d │ │ │ │ 14307: 003f5910 160 FUNC GLOBAL DEFAULT 12 vfio_region_unmap │ │ │ │ - 14308: 0078b4c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ - 14309: 006564b8 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ + 14308: 0078b4b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevPerDirectionOptions │ │ │ │ + 14309: 006564a8 112 FUNC GLOBAL DEFAULT 12 bdrv_co_get_self_request │ │ │ │ 14310: 00a18bcc 132 OBJECT GLOBAL DEFAULT 24 helper_info_shl_i64 │ │ │ │ 14311: 00ade6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 14312: 0021d25c 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8 │ │ │ │ 14313: 00ab76a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_SSF_EVENT │ │ │ │ 14314: 00adfab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_STOP_DSTATE │ │ │ │ 14315: 00adf0a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_RESET_DSTATE │ │ │ │ 14316: 00ab2344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_DATA_EVENT │ │ │ │ 14317: 00ade448 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_crypto_c │ │ │ │ 14318: 004df6a0 20 FUNC GLOBAL DEFAULT 12 helper_float_rem_s │ │ │ │ 14319: 00ade7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_REGISTER_DSTATE │ │ │ │ 14320: 00ade47b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_vfio_c │ │ │ │ - 14321: 00575068 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ - 14322: 0058ca68 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ - 14323: 00561050 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ + 14321: 00575058 24 FUNC GLOBAL DEFAULT 12 helper_atomic_add_fetchw_le │ │ │ │ + 14322: 0058ca58 4 FUNC GLOBAL DEFAULT 12 object_property_add_link │ │ │ │ + 14323: 00561040 196 FUNC GLOBAL DEFAULT 12 hmp_memory_dump │ │ │ │ 14324: 009e9f14 12 OBJECT GLOBAL DEFAULT 21 BlockErrorAction_lookup │ │ │ │ 14325: 0026f468 48 FUNC GLOBAL DEFAULT 12 notsup_getxattr │ │ │ │ 14326: 00ab6c40 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_EVENT │ │ │ │ - 14327: 00764334 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ - 14328: 00965c54 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ - 14329: 007de790 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ + 14327: 00764324 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadInfoList │ │ │ │ + 14328: 00965c44 3 OBJECT GLOBAL DEFAULT 14 sense_code_NOT_READY_REMOVAL_PREVENTED │ │ │ │ + 14329: 007de780 232 FUNC GLOBAL DEFAULT 12 uffd_wakeup │ │ │ │ 14330: 00aaadbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_IOPORT_WRITE_EVENT │ │ │ │ - 14331: 0076ec30 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ - 14332: 005ee338 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ + 14331: 0076ec20 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_link │ │ │ │ + 14332: 005ee328 248 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_flush_and_free │ │ │ │ 14333: 00adeffe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_WRITE_DSTATE │ │ │ │ 14334: 00ab3fdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BDSM_ENABLED_EVENT │ │ │ │ 14335: 00adeb88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_DESTROY_PRIMARY_DSTATE │ │ │ │ 14336: 00aac1a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_VCR_EVENT │ │ │ │ 14337: 00adec3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CMD_DONE_DSTATE │ │ │ │ - 14338: 00727fe8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ + 14338: 00727fd8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptions │ │ │ │ 14339: 00ab32b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_WRITE_EVENT │ │ │ │ - 14340: 0066bcc4 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ + 14340: 0066bcb4 1196 FUNC GLOBAL DEFAULT 12 qmp_query_blockstats │ │ │ │ 14341: 00ab02f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_STOP_EVENT │ │ │ │ 14342: 00adeb84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_EXIT_VGA_MODE_DSTATE │ │ │ │ 14343: 003587e4 304 FUNC GLOBAL DEFAULT 12 pci_bridge_get_base │ │ │ │ - 14344: 007fbdf4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ + 14344: 007fbde4 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_yank_arg_members │ │ │ │ 14345: 00adfeee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DSTATE │ │ │ │ - 14346: 0078bc50 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ + 14346: 0078bc40 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevList │ │ │ │ 14347: 00ade496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_DISMISS_DSTATE │ │ │ │ - 14348: 00784398 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ - 14349: 00785388 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ - 14350: 0070fce4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ + 14348: 00784388 92 FUNC GLOBAL DEFAULT 12 qapi_free_TransactionAction │ │ │ │ + 14349: 00785378 28 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper_members │ │ │ │ + 14350: 0070fcd4 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSAny │ │ │ │ 14351: 00aa9058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_DMA_PREPARE_BUF_EVENT │ │ │ │ 14352: 00aa5430 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_DO_COPY_ON_READV_EVENT │ │ │ │ 14353: 004aa22c 712 FUNC GLOBAL DEFAULT 12 net_checksum_calculate │ │ │ │ 14354: 00ae0168 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_DSTATE │ │ │ │ 14355: 00ab6694 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_END_EVENT │ │ │ │ 14356: 00ab88c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUIT_EVENT │ │ │ │ - 14357: 00558770 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ + 14357: 00558760 120 FUNC GLOBAL DEFAULT 12 ram_get_total_transferred_pages │ │ │ │ 14358: 00aa4238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_FINALIZE_EVENT │ │ │ │ 14359: 00adfa04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_SDHOST_WRITE_DSTATE │ │ │ │ 14360: 00456560 320 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_cell │ │ │ │ - 14361: 0079f9f8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ + 14361: 0079f9e8 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayGTK │ │ │ │ 14362: 00ade790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_STARTTLS_TLS_HANDSHAKE_DSTATE │ │ │ │ 14363: 00adf5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZD_EXTENSION_SET_DSTATE │ │ │ │ 14364: 00ade95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_RW_COMPLETE_DSTATE │ │ │ │ 14365: 00ae042e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ - 14366: 005cba34 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ - 14367: 007cfa58 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ - 14368: 007e1088 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ - 14369: 006dcea0 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ + 14366: 005cba24 124 FUNC GLOBAL DEFAULT 12 tcg_gen_stl_vec │ │ │ │ + 14367: 007cfa48 168 FUNC GLOBAL DEFAULT 12 qemu_opts_find │ │ │ │ + 14368: 007e1078 300 FUNC GLOBAL DEFAULT 12 qemu_coroutine_create │ │ │ │ + 14369: 006dce90 324 FUNC GLOBAL DEFAULT 12 bdrv_co_open_child │ │ │ │ 14370: 00ae0198 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_SAVE_PAGE_DSTATE │ │ │ │ 14371: 00ab06e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SAVE_REQUEST_EVENT │ │ │ │ - 14372: 00797f28 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ + 14372: 00797f18 332 FUNC GLOBAL DEFAULT 12 visit_type_TPMInfo_members │ │ │ │ 14373: 00481778 36 FUNC GLOBAL DEFAULT 12 migrate_multifd_zlib_level │ │ │ │ - 14374: 00953110 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ + 14374: 00953100 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VM │ │ │ │ 14375: 009eb0ec 12 OBJECT GLOBAL DEFAULT 21 GranuleMode_lookup │ │ │ │ - 14376: 0075a63c 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ + 14376: 0075a62c 416 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_arg_members │ │ │ │ 14377: 00ab1278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_EVENT │ │ │ │ 14378: 00aa9318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_IRQ_LOWER_EVENT │ │ │ │ 14379: 00ab16cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_ERASE_EVENT │ │ │ │ - 14380: 0054fc70 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ + 14380: 0054fc60 268 FUNC GLOBAL DEFAULT 12 cpu_exec_init_all │ │ │ │ 14381: 00adfb0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_SCSI_COMPLETE_DSTATE │ │ │ │ - 14382: 007a8084 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ + 14382: 007a8074 252 FUNC GLOBAL DEFAULT 12 qapi_clone_visitor_new │ │ │ │ 14383: 00aab720 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_READ_EVENT │ │ │ │ - 14384: 005b19b4 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ + 14384: 005b19a4 340 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i32 │ │ │ │ 14385: 00adf328 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_WRITE_UNHANDLED_DSTATE │ │ │ │ 14386: 00aab8f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_IPG_CLK_EVENT │ │ │ │ 14387: 00adf26e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_TX_DONE_DSTATE │ │ │ │ - 14388: 008f68e8 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ - 14389: 0078663c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ + 14388: 008f68d8 424 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxwin_to_qcode │ │ │ │ + 14389: 0078662c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtVhostQueueStatus │ │ │ │ 14390: 00239c88 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fence_fd │ │ │ │ 14391: 00aa4478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_QMP_COMMAND_EVENT │ │ │ │ 14392: 004d19d0 196 FUNC GLOBAL DEFAULT 12 hmp_info_replay │ │ │ │ 14393: 004920d4 384 FUNC GLOBAL DEFAULT 12 qmp_xen_load_devices_state │ │ │ │ 14394: 00ae03d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_GFX_NEW_DSTATE │ │ │ │ 14395: 0023998c 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_modifier │ │ │ │ 14396: 00adf964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_WRITE_DSTATE │ │ │ │ 14397: 00aad94c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MAC_SET_SW_EVENT │ │ │ │ 14398: 00ab0668 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_UPDATE_IRQ_EVENT │ │ │ │ 14399: 00a16acc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_add_fetchb │ │ │ │ 14400: 00ab834c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_SET_SPEED_EVENT │ │ │ │ - 14401: 00704e44 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ - 14402: 0076bd9c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ + 14401: 00704e34 192 FUNC GLOBAL DEFAULT 12 visit_type_MirrorSyncMode │ │ │ │ + 14402: 0076bd8c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVdeOptions │ │ │ │ 14403: 00adf95c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SCSI_OVERFLOW_DSTATE │ │ │ │ 14404: 004d71e4 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_is_io │ │ │ │ 14405: 00adf8bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_WRITEL_DSTATE │ │ │ │ 14406: 00adf9c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_ERASE_DSTATE │ │ │ │ 14407: 003b6858 112 FUNC GLOBAL DEFAULT 12 usb_device_get_product_desc │ │ │ │ - 14408: 006539c4 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ + 14408: 006539b4 216 FUNC GLOBAL DEFAULT 12 register_aiocontext │ │ │ │ 14409: 00ab2324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_SET_XONXOFF_EVENT │ │ │ │ 14410: 00adea8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_MOVE_DSTATE │ │ │ │ 14411: 00ade652 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_RESTART_ITER_DSTATE │ │ │ │ - 14412: 0057ae28 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ + 14412: 0057ae18 8 FUNC GLOBAL DEFAULT 12 kvm_has_sync_mmu │ │ │ │ 14413: 00ab416c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_PROBE_EVENT │ │ │ │ 14414: 00ab9ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_TRANSACTION_EVENT │ │ │ │ 14415: 00aab9f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_IRQ_ENABLE_EVENT │ │ │ │ - 14416: 007bb118 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ + 14416: 007bb108 128 FUNC GLOBAL DEFAULT 12 qemu_unlink │ │ │ │ 14417: 00adf11e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_POWER_FAIL_DSTATE │ │ │ │ 14418: 00adeb9a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_UPDATE_CURSOR_DSTATE │ │ │ │ 14419: 00ae0462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 14420: 0065d7bc 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ + 14420: 0065d7ac 1564 FUNC GLOBAL DEFAULT 12 bdrv_co_truncate │ │ │ │ 14421: 00223e4c 200 FUNC GLOBAL DEFAULT 12 float64_sqrt │ │ │ │ - 14422: 006f297c 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ + 14422: 006f296c 588 FUNC GLOBAL DEFAULT 12 monitor_cleanup │ │ │ │ 14423: 00ade40c 4 OBJECT GLOBAL DEFAULT 25 mon_iothread │ │ │ │ - 14424: 0055d7e0 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ - 14425: 006fc524 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ + 14424: 0055d7d0 72 FUNC GLOBAL DEFAULT 12 ram_handle_zero │ │ │ │ + 14425: 006fc514 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericCOWFormat │ │ │ │ 14426: 00adeab4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_ACTIVATED_ROWS_DSTATE │ │ │ │ - 14427: 006585cc 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ - 14428: 00956164 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ + 14427: 006585bc 244 FUNC GLOBAL DEFAULT 12 bdrv_co_is_zero_fast │ │ │ │ + 14428: 00956154 152 OBJECT GLOBAL DEFAULT 14 vdpa_feature_bits │ │ │ │ 14429: 00adea64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_READ_DSTATE │ │ │ │ 14430: 0048dc60 112 FUNC GLOBAL DEFAULT 12 should_send_vmdesc │ │ │ │ 14431: 00adf4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQ_DSTATE │ │ │ │ - 14432: 007574b4 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ - 14433: 007c3b08 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ + 14432: 007574a4 192 FUNC GLOBAL DEFAULT 12 visit_type_MultiFDCompression │ │ │ │ + 14433: 007c3af8 80 FUNC GLOBAL DEFAULT 12 qemu_cond_signal │ │ │ │ 14434: 00ade7c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_RESUME_OUT_DSTATE │ │ │ │ 14435: 00a9e714 12 OBJECT GLOBAL DEFAULT 24 qcrypto_ivgen_essiv │ │ │ │ - 14436: 00518d34 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ - 14437: 0076bedc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ - 14438: 007b2fb8 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ + 14436: 00518d28 748 FUNC GLOBAL DEFAULT 12 virtio_queue_enable_notification_and_check │ │ │ │ + 14437: 0076becc 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions_members │ │ │ │ + 14438: 007b2fa8 180 FUNC GLOBAL DEFAULT 12 qmp_register_command │ │ │ │ 14439: 00aaf478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COPY_EVENT │ │ │ │ 14440: 00aaed08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_EVENT │ │ │ │ 14441: 00aaad4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_WRITE_EVENT │ │ │ │ - 14442: 007564c8 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ - 14443: 0050b1fc 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ + 14442: 007564b8 316 FUNC GLOBAL DEFAULT 12 visit_type_XBZRLECacheStats │ │ │ │ + 14443: 0050b1f0 1272 FUNC GLOBAL DEFAULT 12 vfio_add_virt_caps │ │ │ │ 14444: 00ae01b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_END_DSTATE │ │ │ │ 14445: 00ade431 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_block_c │ │ │ │ 14446: 004b2244 48 FUNC GLOBAL DEFAULT 12 qemu_has_vnet_hdr_len │ │ │ │ - 14447: 0060ffa4 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ + 14447: 0060ff94 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_start │ │ │ │ 14448: 00ab5934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_TLS_INCOMING_HANDSHAKE_ERROR_EVENT │ │ │ │ 14449: 0022a29c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32i │ │ │ │ 14450: 00ab6784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PUT_QTAILQ_END_EVENT │ │ │ │ 14451: 00ab93d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_XEN_SET_REPLICATION_EVENT │ │ │ │ 14452: 00aa53b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_RESTART_ITER_EVENT │ │ │ │ 14453: 00ae056e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ 14454: 00aaf158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_NOQUEUE_EVENT │ │ │ │ 14455: 00aac350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCTL_WRITE_EVENT │ │ │ │ - 14456: 00793d2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ + 14456: 00793d1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaGroup │ │ │ │ 14457: 00ae0102 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_DSTATE │ │ │ │ 14458: 003b8b78 296 FUNC GLOBAL DEFAULT 12 usb_attach │ │ │ │ 14459: 00adf4ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIPSNET_WRITE_DSTATE │ │ │ │ 14460: 00adfa68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_WRITE_DSTATE │ │ │ │ 14461: 0022addc 176 FUNC GLOBAL DEFAULT 12 helper_gvec_shr32v │ │ │ │ 14462: 00ade542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SETUP_PREADV_DSTATE │ │ │ │ 14463: 00adf4bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_MII_READ_DSTATE │ │ │ │ - 14464: 00653210 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ + 14464: 00653200 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next │ │ │ │ 14465: 00463454 212 FUNC GLOBAL DEFAULT 12 tpm_util_write_fatal_error_response │ │ │ │ 14466: 00ade4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_OVERRUN_DSTATE │ │ │ │ 14467: 00aba778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_EVENT │ │ │ │ 14468: 00adf946 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_MAPPED_DSTATE │ │ │ │ - 14469: 0074d3f4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ + 14469: 0074d3e4 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_balloon_change │ │ │ │ 14470: 00aa5ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REPLY_CHUNK_HEADER_EVENT │ │ │ │ 14471: 00ab1458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DATA_CANCELED_EVENT │ │ │ │ 14472: 00aa89d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_BLOB_EVENT │ │ │ │ 14473: 00adfec2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_DSTATE │ │ │ │ 14474: 00adef04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_RAISE_DSTATE │ │ │ │ 14475: 00adee0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_SYNC_DSTATE │ │ │ │ 14476: 0040aba0 156 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_unrealize │ │ │ │ 14477: 001ede2c 112 FUNC GLOBAL DEFAULT 12 disas_initialize_debug │ │ │ │ 14478: 00aaa92c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ 14479: 0039761c 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_enable_reply_endianness │ │ │ │ 14480: 0036292c 208 FUNC GLOBAL DEFAULT 12 pcie_ari_init │ │ │ │ 14481: 00307704 172 FUNC GLOBAL DEFAULT 12 e1000x_timestamp │ │ │ │ - 14482: 007db5c4 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ + 14482: 007db5b4 148 FUNC GLOBAL DEFAULT 12 qemu_memalign │ │ │ │ 14483: 009eaed8 12 OBJECT GLOBAL DEFAULT 21 PanicAction_lookup │ │ │ │ 14484: 00420438 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_plug │ │ │ │ 14485: 00adefb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_DSTATE │ │ │ │ 14486: 00adeca4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_DSTATE │ │ │ │ - 14487: 005586f8 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ + 14487: 005586e8 120 FUNC GLOBAL DEFAULT 12 ram_pagesize_summary │ │ │ │ 14488: 00ade74e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_HANDSHAKE_DSTATE │ │ │ │ - 14489: 005f562c 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ - 14490: 006f287c 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ - 14491: 0072d760 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ - 14492: 00766164 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ + 14489: 005f561c 328 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_handshake │ │ │ │ + 14490: 006f286c 256 FUNC GLOBAL DEFAULT 12 monitor_list_append │ │ │ │ + 14491: 0072d750 360 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdev │ │ │ │ + 14492: 00766154 1056 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_client │ │ │ │ 14493: 00a12638 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32i │ │ │ │ 14494: 00adef56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_SET_IRQ_DSTATE │ │ │ │ - 14495: 0073e330 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ + 14495: 0073e320 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_dump │ │ │ │ 14496: 00aa73d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_READ_STATUS_EVENT │ │ │ │ 14497: 00adfc16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_COMPLETE_DSTATE │ │ │ │ 14498: 00aa592c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_PENDING_EVENT │ │ │ │ 14499: 00334e6c 356 FUNC GLOBAL DEFAULT 12 nvme_map_dptr │ │ │ │ 14500: 00ae0566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMP_GUEST_MEMORY_DSTATE │ │ │ │ 14501: 00aaed48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_EVENT │ │ │ │ - 14502: 005b6ae0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ + 14502: 005b6ad0 324 FUNC GLOBAL DEFAULT 12 tcg_gen_mulsu2_i64 │ │ │ │ 14503: 00ae0638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 14504: 00ade4d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_RESPOND_DSTATE │ │ │ │ - 14505: 006326c4 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ + 14505: 006326b4 232 FUNC GLOBAL DEFAULT 12 replication_get_error_all │ │ │ │ 14506: 00aa51d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_PROCESS_COMPLETION_EVENT │ │ │ │ 14507: 00ade654 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_START_DSTATE │ │ │ │ 14508: 00a1583c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umax_fetchw_le │ │ │ │ - 14509: 006a7f1c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ + 14509: 006a7f0c 88 FUNC GLOBAL DEFAULT 12 vhdx_update_headers │ │ │ │ 14510: 00aa7334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_EVENT │ │ │ │ 14511: 00ab2de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_DISABLE_EVENT │ │ │ │ 14512: 00368da4 20 FUNC GLOBAL DEFAULT 12 scsi_req_retry │ │ │ │ 14513: 00aad24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_READ_EVENT │ │ │ │ 14514: 00a11df8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr32v │ │ │ │ 14515: 00ae0100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SOURCE_RETURN_PATH_THREAD_END_DSTATE │ │ │ │ 14516: 00ab1c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_COMPLETE_REQ_EVENT │ │ │ │ 14517: 00ade6dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_SERVER_DSTATE │ │ │ │ - 14518: 0070cf60 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ + 14518: 0070cf50 112 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapChecks │ │ │ │ 14519: 00ab6044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_GLOBAL_STATE_POST_LOAD_EVENT │ │ │ │ 14520: 0021ca98 240 FUNC GLOBAL DEFAULT 12 float32_to_uint32_round_to_zero │ │ │ │ - 14521: 005bccd0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ + 14521: 005bccc0 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_smin_i32_chk │ │ │ │ 14522: 00adf994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_DATA_DSTATE │ │ │ │ - 14523: 00580a98 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ - 14524: 0052038c 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ - 14525: 006fd71c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ - 14526: 0074549c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ - 14527: 006a7e30 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ + 14523: 00580a88 580 FUNC GLOBAL DEFAULT 12 device_class_set_props_n │ │ │ │ + 14524: 00520380 128 FUNC GLOBAL DEFAULT 12 virtio_device_ioeventfd_enabled │ │ │ │ + 14525: 006fd70c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsList │ │ │ │ + 14526: 0074548c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BalloonInfo │ │ │ │ + 14527: 006a7e20 236 FUNC GLOBAL DEFAULT 12 vhdx_guid_generate │ │ │ │ 14528: 00adfbea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_LINK_DSTATE │ │ │ │ 14529: 0021bb00 256 FUNC GLOBAL DEFAULT 12 float16_to_uint16 │ │ │ │ - 14530: 006fc078 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ + 14530: 006fc068 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapSha256 │ │ │ │ 14531: 00adf83e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RESET_DSTATE │ │ │ │ 14532: 00ab6e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RUNSTATE_SET_EVENT │ │ │ │ - 14533: 006ec268 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ - 14534: 006fbd98 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ + 14533: 006ec258 2908 FUNC GLOBAL DEFAULT 12 qemu_chr_parse_compat │ │ │ │ + 14534: 006fbd88 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdgeList │ │ │ │ 14535: 00ae00d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_STATE_DSTATE │ │ │ │ 14536: 00aa4cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_HANDSHAKE_EVENT │ │ │ │ - 14537: 00953068 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ - 14538: 007d3050 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ + 14537: 00953058 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT_SETTID │ │ │ │ + 14538: 007d3040 132 FUNC GLOBAL DEFAULT 12 rcu_add_force_rcu_notifier │ │ │ │ 14539: 00270c58 60 FUNC GLOBAL DEFAULT 12 v9fs_path_free │ │ │ │ 14540: 002ee2ac 388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_error │ │ │ │ 14541: 001ed718 432 FUNC GLOBAL DEFAULT 12 disas │ │ │ │ 14542: 00484ca0 20 FUNC GLOBAL DEFAULT 12 postcopy_infrastructure_init │ │ │ │ 14543: 00adea68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_DSTATE │ │ │ │ - 14544: 007610b4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ + 14544: 007610a4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_colo_status │ │ │ │ 14545: 00ab7c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_NOTDIRTY_SET_DIRTY_EVENT │ │ │ │ - 14546: 006fd7d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ + 14546: 006fd7c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsGluster │ │ │ │ 14547: 00adedfa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPTI_DSTATE │ │ │ │ 14548: 00adf11a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_CFG_MEM_READB_DSTATE │ │ │ │ 14549: 00292bfc 12 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out │ │ │ │ 14550: 00347a28 64 FUNC GLOBAL DEFAULT 12 nvme_nguid_is_null │ │ │ │ 14551: 0029f9a0 16 FUNC GLOBAL DEFAULT 12 machine_require_guest_memfd │ │ │ │ - 14552: 0054e630 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ + 14552: 0054e620 24 FUNC GLOBAL DEFAULT 12 get_system_memory │ │ │ │ 14553: 00ab0378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_JUMP_EVENT │ │ │ │ 14554: 00ab9fc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_UPDATE_EVENT │ │ │ │ 14555: 00adfa92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_BAUD_DSTATE │ │ │ │ 14556: 0021e34c 400 FUNC GLOBAL DEFAULT 12 int64_to_float32_scalbn │ │ │ │ 14557: 0029fa2c 56 FUNC GLOBAL DEFAULT 12 machine_class_default_cpu_type │ │ │ │ 14558: 009eb310 12 OBJECT GLOBAL DEFAULT 21 KeyValueKind_lookup │ │ │ │ - 14559: 007821b8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ + 14559: 007821a8 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue │ │ │ │ 14560: 00adf76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_CC_FAILED_DSTATE │ │ │ │ 14561: 0034c994 160 FUNC GLOBAL DEFAULT 12 pcie_host_mmcfg_update │ │ │ │ 14562: 00265238 244 FUNC GLOBAL DEFAULT 12 vnc_job_new │ │ │ │ 14563: 00aa4ba0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_AUTH_METHODS_EVENT │ │ │ │ 14564: 00ae0050 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_DSTATE │ │ │ │ 14565: 00aa5dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_REPLY_EVENT │ │ │ │ 14566: 00ae0460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_BLOCKDEV_AMEND_DSTATE │ │ │ │ - 14567: 00774994 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ - 14568: 00965bd0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ + 14567: 00774984 4 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties_members │ │ │ │ + 14568: 00965bc0 3 OBJECT GLOBAL DEFAULT 14 sense_code_IO_ERROR │ │ │ │ 14569: 003f68a8 564 FUNC GLOBAL DEFAULT 12 vfio_device_get_name │ │ │ │ - 14570: 0061a154 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ + 14570: 0061a144 168 FUNC GLOBAL DEFAULT 12 bdrv_debug_remove_breakpoint │ │ │ │ 14571: 00ab0538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_ERROR_EVENT │ │ │ │ - 14572: 00744c58 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ + 14572: 00744c48 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfoList │ │ │ │ 14573: 00adf940 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_QF_ENQUEUE_DSTATE │ │ │ │ 14574: 00adff74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_COMMIT_DSTATE │ │ │ │ - 14575: 0078ef24 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ + 14575: 0078ef14 384 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevWavOptions_members │ │ │ │ 14576: 004b26fc 96 FUNC GLOBAL DEFAULT 12 qemu_send_packet │ │ │ │ 14577: 00ade678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_TLS_HANDSHAKE_ERR_DSTATE │ │ │ │ 14578: 00adf10c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_WRITEB_DSTATE │ │ │ │ 14579: 00aa7bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APBUART_EVENT_EVENT │ │ │ │ 14580: 00aad29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_ETX_WRITE_EVENT │ │ │ │ 14581: 004d1e78 20 FUNC GLOBAL DEFAULT 12 qmp_replay_seek │ │ │ │ 14582: 00ab5f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_NONE_EVENT │ │ │ │ 14583: 00ab6b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_STATE_SWITCHOVER_ACK_NEEDED_EVENT │ │ │ │ - 14584: 00632408 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ + 14584: 006323f8 164 FUNC GLOBAL DEFAULT 12 replication_new │ │ │ │ 14585: 00adf8de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_RESET_LD_DSTATE │ │ │ │ 14586: 00adf48a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_IP4_FRAGMENT_DSTATE │ │ │ │ 14587: 00aa94e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_CMD646_EVENT │ │ │ │ - 14588: 0072ebd8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ - 14589: 007cac20 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ - 14590: 006f4d1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ + 14588: 0072ebc8 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC │ │ │ │ + 14589: 007cac10 28 FUNC GLOBAL DEFAULT 12 fifo8_is_full │ │ │ │ + 14590: 006f4d0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_strList │ │ │ │ 14591: 00494394 32 FUNC GLOBAL DEFAULT 12 failover_init_state │ │ │ │ - 14592: 00536020 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ - 14593: 00788050 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ + 14592: 00536014 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_remove_pci_device │ │ │ │ + 14593: 00788040 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtVhostQueueStatus │ │ │ │ 14594: 00adf1fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ENET_RECEIVE_LEN_DSTATE │ │ │ │ 14595: 00ab3564 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_START_EVENT │ │ │ │ 14596: 00aac3e0 1740 OBJECT GLOBAL DEFAULT 24 hw_net_trace_events │ │ │ │ 14597: 009e4260 48 OBJECT GLOBAL DEFAULT 21 vfio_generic_window_address_quirk │ │ │ │ 14598: 00ab98f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_OBJECT_DEL_EVENT │ │ │ │ 14599: 00adfbd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_SET_DEQUEUE_DSTATE │ │ │ │ - 14600: 00701280 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ + 14600: 00701270 28 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper_members │ │ │ │ 14601: 00aaf804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MSIX_WRITE_CONFIG_EVENT │ │ │ │ 14602: 00ae056c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_QMP_SCHEMA_DSTATE │ │ │ │ - 14603: 00653fe0 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ + 14603: 00653fd0 92 FUNC GLOBAL DEFAULT 12 bdrv_graph_co_rdunlock │ │ │ │ 14604: 00aa8d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_WRITE_EVENT │ │ │ │ - 14605: 00741704 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ + 14605: 007416f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_qmp_schema │ │ │ │ 14606: 00aba0d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_SPICE_EVENT │ │ │ │ 14607: 0044162c 84 FUNC GLOBAL DEFAULT 12 dma_acct_start │ │ │ │ 14608: 00adeae4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_READ_DSTATE │ │ │ │ 14609: 0021bc00 244 FUNC GLOBAL DEFAULT 12 float16_to_uint32 │ │ │ │ 14610: 00ab82bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_DISMISS_EVENT │ │ │ │ 14611: 002548a0 204 FUNC GLOBAL DEFAULT 12 vnc_display_password │ │ │ │ - 14612: 0071e404 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ + 14612: 0071e3f4 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot │ │ │ │ 14613: 00a1a5c8 1 OBJECT GLOBAL DEFAULT 24 have_vga │ │ │ │ - 14614: 005722d4 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ + 14614: 005722c4 160 FUNC GLOBAL DEFAULT 12 cpu_stq_le_mmuidx_ra │ │ │ │ 14615: 00adf18a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_DSTATE │ │ │ │ - 14616: 007cd2e4 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ + 14616: 007cd2d4 28 FUNC GLOBAL DEFAULT 12 qemu_find_opts_err │ │ │ │ 14617: 00adff2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_MEM_TABLE_DSTATE │ │ │ │ - 14618: 00588eec 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ - 14619: 0079e0c4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ - 14620: 0074fc70 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ + 14618: 00588edc 604 FUNC GLOBAL DEFAULT 12 object_dynamic_cast_assert │ │ │ │ + 14619: 0079e0b4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputAxis │ │ │ │ + 14620: 0074fc60 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_wakeup │ │ │ │ 14621: 00aa7788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_OVERRUN_DETECTED_EVENT │ │ │ │ 14622: 003b9da0 896 FUNC GLOBAL DEFAULT 12 usb_handle_packet │ │ │ │ - 14623: 00965bfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ + 14623: 00965bec 3 OBJECT GLOBAL DEFAULT 14 sense_code_RESET │ │ │ │ 14624: 00aba414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_LIST_EVENT │ │ │ │ 14625: 00ab5010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX2_WDT_EXPIRED_EVENT │ │ │ │ 14626: 00203e9c 8 FUNC GLOBAL DEFAULT 12 bfloat16_add │ │ │ │ 14627: 0099490c 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_reserved_region │ │ │ │ 14628: 00ae040a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_DSTATE │ │ │ │ 14629: 00481540 36 FUNC GLOBAL DEFAULT 12 migrate_cpu_throttle_initial │ │ │ │ - 14630: 00543a28 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ + 14630: 00543a1c 192 FUNC GLOBAL DEFAULT 12 memory_region_set_size │ │ │ │ 14631: 00a14420 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd16 │ │ │ │ 14632: 00ade622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_INIT_STATE_DSTATE │ │ │ │ 14633: 00aabc10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_EVENT │ │ │ │ 14634: 00adf226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_82596_MEM_WRITEW_DSTATE │ │ │ │ 14635: 00aacd5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_READ_EVENT │ │ │ │ 14636: 00ab2c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_LOWER_HOST_IRQ_EVENT │ │ │ │ - 14637: 00610ed0 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ + 14637: 00610ec0 144 FUNC GLOBAL DEFAULT 12 iothread_create │ │ │ │ 14638: 0043ba04 28 FUNC GLOBAL DEFAULT 12 vm_set_suspended │ │ │ │ 14639: 0022ef80 216 FUNC GLOBAL DEFAULT 12 helper_gvec_bitsel │ │ │ │ - 14640: 0067b518 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ + 14640: 0067b508 648 FUNC GLOBAL DEFAULT 12 qcow2_signal_corruption │ │ │ │ 14641: 003568d4 752 FUNC GLOBAL DEFAULT 12 pci_bus_get_w64_range │ │ │ │ 14642: 00aba638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_DETECT_OPEN_MODE_EVENT │ │ │ │ 14643: 009ea400 12 OBJECT GLOBAL DEFAULT 21 ChardevBackendKind_lookup │ │ │ │ - 14644: 00742e00 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ + 14644: 00742df0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_cancel │ │ │ │ 14645: 00aa67c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_ALLOC_EVENT │ │ │ │ 14646: 00ab23a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_PARITY_EVENT │ │ │ │ 14647: 00aaa25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_EVENT │ │ │ │ - 14648: 00797a54 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ + 14648: 00797a44 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptionsWrapper │ │ │ │ 14649: 0036a7b8 168 FUNC GLOBAL DEFAULT 12 scsi_req_enqueue │ │ │ │ - 14650: 006e06d4 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ - 14651: 00782d34 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ + 14650: 006e06c4 552 FUNC GLOBAL DEFAULT 12 nbd_do_establish_connection │ │ │ │ + 14651: 00782d24 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats_schemas │ │ │ │ 14652: 00aa9744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_EVENT │ │ │ │ 14653: 00429914 448 FUNC GLOBAL DEFAULT 12 hmp_wavcapture │ │ │ │ 14654: 00abb1a0 4 OBJECT GLOBAL DEFAULT 25 open_fd_hw │ │ │ │ 14655: 00ae0192 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_RELOAD_BEGIN_DSTATE │ │ │ │ - 14656: 00788798 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ + 14656: 00788788 244 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingDescList │ │ │ │ 14657: 00adf402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 14658: 007c2fdc 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ + 14658: 007c2fcc 28 FUNC GLOBAL DEFAULT 12 qemu_thread_naming │ │ │ │ 14659: 00459f98 176 FUNC GLOBAL DEFAULT 12 qmp_query_cryptodev │ │ │ │ 14660: 00ae0c64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT64_DSTATE │ │ │ │ - 14661: 0057a904 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ + 14661: 0057a8f4 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_be_mmu │ │ │ │ 14662: 00ab831c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_JOB_PAUSE_EVENT │ │ │ │ - 14663: 00573228 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ + 14663: 00573218 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgb_mmu │ │ │ │ 14664: 00ade72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_SEND_CHUNK_READ_DSTATE │ │ │ │ - 14665: 00558240 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ + 14665: 00558230 160 FUNC GLOBAL DEFAULT 12 precopy_notify │ │ │ │ 14666: 00adede6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_ITE_READ_DSTATE │ │ │ │ - 14667: 007d5260 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ + 14667: 007d5250 8 FUNC GLOBAL DEFAULT 12 qdist_unique_entries │ │ │ │ 14668: 00adffdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_ENTER_DSTATE │ │ │ │ - 14669: 00692ea8 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ - 14670: 006c2518 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ + 14669: 00692e98 224 FUNC GLOBAL DEFAULT 12 qcow2_check_fix_snapshot_table │ │ │ │ + 14670: 006c2508 20 FUNC GLOBAL DEFAULT 12 qed_alloc_table │ │ │ │ 14671: 00ab6ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RAM_ALLOC_SHARED_EVENT │ │ │ │ 14672: 009e4108 96 OBJECT GLOBAL DEFAULT 21 vfio_memory_listener │ │ │ │ - 14673: 006fd9fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ - 14674: 005ef8e8 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ + 14673: 006fd9ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQed │ │ │ │ + 14674: 005ef8d8 240 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_count_iters │ │ │ │ 14675: 00ab9ef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_TYPES_EVENT │ │ │ │ 14676: 00adeb50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_RES_PUSH_DSTATE │ │ │ │ - 14677: 0058e038 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ + 14677: 0058e028 204 FUNC GLOBAL DEFAULT 12 object_property_add_enum │ │ │ │ 14678: 00aa6820 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_RETURN_EVENT │ │ │ │ - 14679: 0058de1c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ + 14679: 0058de0c 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_str │ │ │ │ 14680: 00adf5ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PCI_RESET_DSTATE │ │ │ │ 14681: 00a10010 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_bitsel │ │ │ │ - 14682: 0070ce20 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ - 14683: 005bd980 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ - 14684: 005e5fc8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ + 14682: 0070ce10 320 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2OverlapCheckFlags │ │ │ │ + 14683: 005bd970 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umin_fetch_i64_chk │ │ │ │ + 14684: 005e5fb8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_dgst_len │ │ │ │ 14685: 0023074c 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_bool_parse │ │ │ │ 14686: 00aba124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_EVENT │ │ │ │ 14687: 003a7d24 700 FUNC GLOBAL DEFAULT 12 sdbus_write_byte │ │ │ │ - 14688: 005524c4 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ + 14688: 005524b4 668 FUNC GLOBAL DEFAULT 12 address_space_ldl_le_cached_slow │ │ │ │ 14689: 00aabde0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_READ_EVENT │ │ │ │ 14690: 0029bcec 72 FUNC GLOBAL DEFAULT 12 qmp_x_query_ramblock │ │ │ │ - 14691: 006f785c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ + 14691: 006f784c 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_close_tray_arg_members │ │ │ │ 14692: 0029be1c 236 FUNC GLOBAL DEFAULT 12 qmp_query_vm_generation_id │ │ │ │ 14693: 00ae0790 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SCREENDUMP_DSTATE │ │ │ │ 14694: 00adf5a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_MDTS_DSTATE │ │ │ │ - 14695: 005674a4 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ + 14695: 00567494 128 FUNC GLOBAL DEFAULT 12 tb_check_watchpoint │ │ │ │ 14696: 00ae0712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_QUEUE_ELEMENT_DSTATE │ │ │ │ 14697: 00ab1338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_IRQ_INTX_EVENT │ │ │ │ 14698: 00aadf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_CTRL_PHY_RESET_EVENT │ │ │ │ 14699: 00ae0798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SET_PASSWORD_DSTATE │ │ │ │ 14700: 00ade7e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_DSTATE │ │ │ │ - 14701: 0053d278 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ + 14701: 0053d26c 128 FUNC GLOBAL DEFAULT 12 memory_region_size │ │ │ │ 14702: 00ab24c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_REQ_CONTROL_EVENT │ │ │ │ 14703: 00ab3e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_ENTRY_EVENT │ │ │ │ 14704: 00adf958 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_CMD_DSTATE │ │ │ │ - 14705: 005d85c0 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ + 14705: 005d85b0 400 FUNC GLOBAL DEFAULT 12 qio_channel_null_new │ │ │ │ 14706: 0034ddd4 180 FUNC GLOBAL DEFAULT 12 msi_nr_vectors_allocated │ │ │ │ 14707: 00441d94 40 FUNC GLOBAL DEFAULT 12 memory_mapping_list_init │ │ │ │ 14708: 00aabd50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_UPDATE_CLOCK_EVENT │ │ │ │ - 14709: 007a0594 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ + 14709: 007a0584 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa │ │ │ │ 14710: 00ae0730 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_AUDIODEVS_DSTATE │ │ │ │ 14711: 00ab5684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_SET_EVENT │ │ │ │ 14712: 00a1439c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd32 │ │ │ │ 14713: 00adf1e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVING_PACKET_DSTATE │ │ │ │ 14714: 00adf150 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_WRITE_DSTATE │ │ │ │ 14715: 00adf374 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_THROTTLING_TIMER_DSTATE │ │ │ │ - 14716: 0077ffdc 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ - 14717: 007d2998 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ + 14716: 0077ffcc 192 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddressType │ │ │ │ + 14717: 007d2988 528 FUNC GLOBAL DEFAULT 12 drain_call_rcu │ │ │ │ 14718: 009eaf44 12 OBJECT GLOBAL DEFAULT 21 ShutdownCause_lookup │ │ │ │ 14719: 00adeb52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_DSTATE │ │ │ │ 14720: 001eb958 36 FUNC GLOBAL DEFAULT 12 cpu_list_unlock │ │ │ │ 14721: 00adf32e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_CORE_MDIC_READ_DSTATE │ │ │ │ - 14722: 00704384 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ - 14723: 00744ba0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ + 14722: 00704374 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecificNvme │ │ │ │ + 14723: 00744b90 92 FUNC GLOBAL DEFAULT 12 qapi_free_CompatPropertyList │ │ │ │ 14724: 003fb980 1464 FUNC GLOBAL DEFAULT 12 vfio_multifd_load_state_buffer │ │ │ │ 14725: 00aa5fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_START_NEGOTIATE_EVENT │ │ │ │ 14726: 0023d6cc 216 FUNC GLOBAL DEFAULT 12 qemu_input_queue_rel │ │ │ │ 14727: 004cb8dc 108 FUNC GLOBAL DEFAULT 12 can_bus_filter_match │ │ │ │ - 14728: 0057e9fc 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ + 14728: 0057e9ec 136 FUNC GLOBAL DEFAULT 12 qbus_new │ │ │ │ 14729: 00adf77c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_DSTATE │ │ │ │ 14730: 003566d4 340 FUNC GLOBAL DEFAULT 12 pci_device_unset_iommu_device │ │ │ │ 14731: 00ab68c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_EVENT │ │ │ │ 14732: 00ab07b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_INDIRECT_SEG_EXT_EVENT │ │ │ │ 14733: 00aa4d30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ISCSI_XCOPY_EVENT │ │ │ │ - 14734: 00501c04 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ + 14734: 00501bf8 148 FUNC GLOBAL DEFAULT 12 vfio_unblock_multiple_devices_migration │ │ │ │ 14735: 00aaa75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_EOIR_WRITE_EVENT │ │ │ │ 14736: 00ab32a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORTSC_CHANGE_EVENT │ │ │ │ - 14737: 00612260 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ + 14737: 00612250 388 FUNC GLOBAL DEFAULT 12 os_daemonize │ │ │ │ 14738: 00adf47a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_DSTATE │ │ │ │ - 14739: 006267dc 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ + 14739: 006267cc 632 FUNC GLOBAL DEFAULT 12 block_job_set_speed_locked │ │ │ │ 14740: 00ab7b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOAD_ATOM16_OR_EXIT_FALLBACK_EVENT │ │ │ │ - 14741: 005bc8f8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ - 14742: 007f142c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ - 14743: 007863b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ + 14741: 005bc8e8 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_and_i32_chk │ │ │ │ + 14742: 007f141c 92 FUNC GLOBAL DEFAULT 12 readline_init │ │ │ │ + 14743: 007863a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioInfoList │ │ │ │ 14744: 00adfa0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_READ_DSTATE │ │ │ │ 14745: 00ab75b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_WAKEUP_EVENT │ │ │ │ 14746: 00adfec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PCI_NOTIFY_DSTATE │ │ │ │ - 14747: 007c27d4 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ + 14747: 007c27c4 552 FUNC GLOBAL DEFAULT 12 qemu_close_all_open_fd │ │ │ │ 14748: 00aabe10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_GET_NEXT_IRQ_TIME_EVENT │ │ │ │ 14749: 00aa7c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_RESET_EVENT │ │ │ │ - 14750: 00784c8c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ + 14750: 00784c7c 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper_members │ │ │ │ 14751: 0021bcf4 240 FUNC GLOBAL DEFAULT 12 float16_to_uint64 │ │ │ │ 14752: 00aba688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_UNMAP_EVENT │ │ │ │ 14753: 004df5b0 20 FUNC GLOBAL DEFAULT 12 helper_dtos │ │ │ │ - 14754: 007920dc 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ + 14754: 007920cc 112 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRange_members │ │ │ │ 14755: 00ab9f20 116 OBJECT GLOBAL DEFAULT 24 qapi_commands_ui_trace_events_trace_events │ │ │ │ 14756: 00adf282 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_ERX_READ_DSTATE │ │ │ │ 14757: 004cfc28 288 FUNC GLOBAL DEFAULT 12 replay_save_input_event │ │ │ │ 14758: 00ade874 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WRITE_RETURN_DSTATE │ │ │ │ 14759: 00aba898 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_EVENT │ │ │ │ - 14760: 007e18d8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ + 14760: 007e18c8 8 FUNC GLOBAL DEFAULT 12 qemu_coroutine_get_aio_context │ │ │ │ 14761: 00aa6b9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_EVENT │ │ │ │ 14762: 00adf172 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_DISABLE_DSTATE │ │ │ │ - 14763: 0064c210 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ - 14764: 00791f10 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ + 14763: 0064c200 100 FUNC GLOBAL DEFAULT 12 block_copy_call_failed │ │ │ │ + 14764: 00791f00 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciDeviceId │ │ │ │ 14765: 00adfc02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_OPER_WRITE_DSTATE │ │ │ │ - 14766: 007ca6ac 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ - 14767: 00794f50 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ + 14766: 007ca69c 72 FUNC GLOBAL DEFAULT 12 fifo8_create │ │ │ │ + 14767: 00794f40 320 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowAction │ │ │ │ 14768: 00adfe68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_EOI_DSTATE │ │ │ │ - 14769: 00652f38 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ + 14769: 00652f28 8 FUNC GLOBAL DEFAULT 12 bdrv_get_dirty_count │ │ │ │ 14770: 00adf650 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_VERIFY_MDATA_IN_CB_DSTATE │ │ │ │ 14771: 00adf65e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_DSTATE │ │ │ │ 14772: 00ab7488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYMAP_EVENT │ │ │ │ 14773: 00ae00ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POST_SEND_CONTROL_DSTATE │ │ │ │ - 14774: 0072c174 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ + 14774: 0072c164 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpicePort │ │ │ │ 14775: 00ae0c82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_END_LIST_DSTATE │ │ │ │ - 14776: 0076758c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ + 14776: 0076757c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_exit_preconfig │ │ │ │ 14777: 00ae0006 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_SOCKET_OUTGOING_ERROR_DSTATE │ │ │ │ - 14778: 007a3fec 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ + 14778: 007a3fdc 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc_servers │ │ │ │ 14779: 00adf268 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_LOCAL_MATCH_DSTATE │ │ │ │ 14780: 00ab4b24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_QUEUE_NOTIFY_EVENT │ │ │ │ - 14781: 00772494 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ - 14782: 00571768 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ + 14781: 00772484 192 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterInsert │ │ │ │ + 14782: 00571758 148 FUNC GLOBAL DEFAULT 12 cpu_stw_mmu │ │ │ │ 14783: 00adf302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 14784: 007eefb4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ + 14784: 007eefa4 152 FUNC GLOBAL DEFAULT 12 qemu_iovec_subvec_niov │ │ │ │ 14785: 00adf14a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AXP2XX_TX_DSTATE │ │ │ │ 14786: 00ae017c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_START_DSTATE │ │ │ │ 14787: 00ab1348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_DIAG_WRITE_EVENT │ │ │ │ 14788: 00ae02e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_LISTENER_VANISHED_DSTATE │ │ │ │ 14789: 00aa4c20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_CREATE_OPTS_EVENT │ │ │ │ - 14790: 00744bfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ - 14791: 005e4cbc 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ + 14790: 00744bec 92 FUNC GLOBAL DEFAULT 12 qapi_free_MachineInfo │ │ │ │ + 14791: 005e4cac 24 FUNC GLOBAL DEFAULT 12 qio_task_set_result_pointer │ │ │ │ 14792: 0042cda4 296 FUNC GLOBAL DEFAULT 12 hmp_chardev_add │ │ │ │ 14793: 00292124 16 FUNC GLOBAL DEFAULT 12 cpu_has_work │ │ │ │ - 14794: 007fbe10 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ + 14794: 007fbe00 812 FUNC GLOBAL DEFAULT 12 visit_type_AcpiTableOptions_members │ │ │ │ 14795: 003a8900 200 FUNC GLOBAL DEFAULT 12 sdbus_set_inserted │ │ │ │ 14796: 00adf4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_WRITE_DSTATE │ │ │ │ 14797: 00ae0406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_END_DSTATE │ │ │ │ 14798: 00aba8e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_AIO_COROUTINE_ENTER_EVENT │ │ │ │ 14799: 00adf852 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_DSTATE │ │ │ │ - 14800: 0072cc9c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ - 14801: 00644b2c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ + 14800: 0072cc8c 328 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendInfo │ │ │ │ + 14801: 00644b1c 244 FUNC GLOBAL DEFAULT 12 blk_by_dev │ │ │ │ 14802: 00472680 728 FUNC GLOBAL DEFAULT 12 migrate_uri_parse │ │ │ │ - 14803: 006a7f74 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ - 14804: 005cc234 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ - 14805: 0058c1dc 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ + 14803: 006a7f64 132 FUNC GLOBAL DEFAULT 12 vhdx_user_visible_write │ │ │ │ + 14804: 005cc224 64 FUNC GLOBAL DEFAULT 12 tcg_gen_ssadd_vec │ │ │ │ + 14805: 0058c1cc 216 FUNC GLOBAL DEFAULT 12 object_property_print │ │ │ │ 14806: 002d9850 16 FUNC GLOBAL DEFAULT 12 vga_dirty_log_stop │ │ │ │ - 14807: 005867d4 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ + 14807: 005867c4 200 FUNC GLOBAL DEFAULT 12 qdev_alias_clock │ │ │ │ 14808: 00ab7de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_RELEASE_END_EVENT │ │ │ │ 14809: 0026f3bc 4 FUNC GLOBAL DEFAULT 12 pt_setxattr │ │ │ │ 14810: 00adf4b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_DSTATE │ │ │ │ 14811: 004d71ec 28 FUNC GLOBAL DEFAULT 12 qemu_plugin_hwaddr_phys_addr │ │ │ │ - 14812: 007c971c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ - 14813: 005ed208 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ + 14812: 007c970c 308 FUNC GLOBAL DEFAULT 12 bitmap_set_atomic │ │ │ │ + 14813: 005ed1f8 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_block_len │ │ │ │ 14814: 0021b304 268 FUNC GLOBAL DEFAULT 12 float64_to_uint16_scalbn │ │ │ │ 14815: 003bbaa0 232 FUNC GLOBAL DEFAULT 12 usb_desc_init │ │ │ │ 14816: 0024ddac 24 FUNC GLOBAL DEFAULT 12 vnc_client_error │ │ │ │ 14817: 00adfb38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_DETACH_DSTATE │ │ │ │ 14818: 00ab9fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DISPLAY_UPDATE_EVENT │ │ │ │ 14819: 00ae0d34 0 NOTYPE GLOBAL DEFAULT 25 _end │ │ │ │ 14820: 00adf0dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MSF2_SYSREG_WRITE_PLL_STATUS_DSTATE │ │ │ │ 14821: 00ab6b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SAVEVM_SEND_PACKAGED_EVENT │ │ │ │ 14822: 002124b4 6016 FUNC GLOBAL DEFAULT 12 float128_div │ │ │ │ - 14823: 0051a868 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ - 14824: 007b3248 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ - 14825: 0070f6cc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ + 14823: 0051a85c 20 FUNC GLOBAL DEFAULT 12 virtio_queue_get_num │ │ │ │ + 14824: 007b3238 8 FUNC GLOBAL DEFAULT 12 qnull_is_equal │ │ │ │ + 14825: 0070f6bc 336 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKSBase │ │ │ │ 14826: 00aa6690 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EBPF_RSS_MMAP_EVENT │ │ │ │ 14827: 00aa554c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_WS_HANDSHAKE_ERR_EVENT │ │ │ │ 14828: 00298140 136 FUNC GLOBAL DEFAULT 12 load_elf │ │ │ │ - 14829: 0061c2b4 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ - 14830: 0070c24c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ + 14829: 0061c2a4 348 FUNC GLOBAL DEFAULT 12 bdrv_attach_child │ │ │ │ + 14830: 0070c23c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNVMe_members │ │ │ │ 14831: 00aada2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_IMS_CLEAR_SET_IMC_EVENT │ │ │ │ - 14832: 006bd7cc 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ + 14832: 006bd7bc 348 FUNC GLOBAL DEFAULT 12 qed_read_l2_table │ │ │ │ 14833: 00ade44f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_error_c │ │ │ │ 14834: 00aacf6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_TRANSMIT_EVENT │ │ │ │ 14835: 00adee36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_READ_DSTATE │ │ │ │ 14836: 00aa42b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BREAKPOINT_SINGLESTEP_EVENT │ │ │ │ - 14837: 005c9e10 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ + 14837: 005c9e00 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shli │ │ │ │ 14838: 00a14318 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd64 │ │ │ │ 14839: 00226460 92 FUNC GLOBAL DEFAULT 12 float16_silence_nan │ │ │ │ 14840: 00aa9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_WRITEREG_EVENT │ │ │ │ 14841: 00ae0254 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_CMD_RETVAL_DSTATE │ │ │ │ - 14842: 00651b24 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ + 14842: 00651b14 328 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_check │ │ │ │ 14843: 00adf7ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_ERROR_DSTATE │ │ │ │ 14844: 00adfc72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_BITS_DSTATE │ │ │ │ 14845: 00ae032a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_WAKEUP_DSTATE │ │ │ │ - 14846: 0054cd30 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ + 14846: 0054cd20 232 FUNC GLOBAL DEFAULT 12 qemu_ram_msync │ │ │ │ 14847: 00adeb96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FENCE_RESP_DSTATE │ │ │ │ 14848: 00aa69f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_EVENT │ │ │ │ 14849: 00aac100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_DR_EVENT │ │ │ │ 14850: 00adeeec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_FIQ_DSTATE │ │ │ │ - 14851: 005ca340 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ + 14851: 005ca330 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shls │ │ │ │ 14852: 00adf502 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_INVALID_DSTATE │ │ │ │ 14853: 00ae0388 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_DSTATE │ │ │ │ - 14854: 005ca554 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ + 14854: 005ca544 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shlv │ │ │ │ 14855: 00aa7204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_EVENT │ │ │ │ - 14856: 006df0b0 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ + 14856: 006df0a0 560 FUNC GLOBAL DEFAULT 12 blk_pwrite_compressed │ │ │ │ 14857: 00231dc8 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_resume_cb │ │ │ │ 14858: 00ab3f9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_READ_EVENT │ │ │ │ 14859: 00aadc0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSO_DISABLED_EVENT │ │ │ │ 14860: 00aa5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_BLK_AIO_ATTACHED_EVENT │ │ │ │ 14861: 002e5530 164 FUNC GLOBAL DEFAULT 12 ahci_init │ │ │ │ 14862: 00adf128 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_DIAG_MEM_WRITEB_DSTATE │ │ │ │ 14863: 00adf1e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_DROPPED_DSTATE │ │ │ │ 14864: 00adfa7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_HANDLE_RESET_DSTATE │ │ │ │ - 14865: 00646208 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ + 14865: 006461f8 308 FUNC GLOBAL DEFAULT 12 blk_drain_all │ │ │ │ 14866: 00ab9f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_EVENT │ │ │ │ 14867: 002203b0 336 FUNC GLOBAL DEFAULT 12 uint32_to_float32_scalbn │ │ │ │ 14868: 00ab8b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_JOBS_EVENT │ │ │ │ 14869: 00ab0458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_EVENT │ │ │ │ 14870: 00adf678 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MISC_CB_DSTATE │ │ │ │ 14871: 00a1751c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_sminb │ │ │ │ - 14872: 00585cb8 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ + 14872: 00585ca8 328 FUNC GLOBAL DEFAULT 12 clock_propagate │ │ │ │ 14873: 00aa6ac0 188 OBJECT GLOBAL DEFAULT 24 hw_audio_trace_events │ │ │ │ 14874: 009ee7c0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_fdc_drive_type │ │ │ │ 14875: 00adfc94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_UP_DSTATE │ │ │ │ 14876: 00ab2b54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ATTACH_SPEED_EVENT │ │ │ │ 14877: 00adfd5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_DSTATE │ │ │ │ 14878: 00adfafe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_DATA_IN_DSTATE │ │ │ │ 14879: 009eaac8 12 OBJECT GLOBAL DEFAULT 21 MigrationChannelType_lookup │ │ │ │ 14880: 00adedce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_IRQ_UPDATE_DSTATE │ │ │ │ 14881: 00adeaba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_LAT_B_DSTATE │ │ │ │ 14882: 00ab16dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_EJECTED_EVENT │ │ │ │ 14883: 00ab4f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_MERGE_EVENT │ │ │ │ - 14884: 007de920 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ + 14884: 007de910 84 FUNC GLOBAL DEFAULT 12 qemu_aio_get │ │ │ │ 14885: 00aae2fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_WRITE_EVENT │ │ │ │ 14886: 00ab0d78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_INIT_MSG_EVENT │ │ │ │ 14887: 00aa5f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_BLOCK_SIZE_EVENT │ │ │ │ 14888: 00ade9d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_WRITE_DSTATE │ │ │ │ 14889: 0048b3c0 48 FUNC GLOBAL DEFAULT 12 timer_put │ │ │ │ 14890: 00aa4b70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_SOCK_CB_EVENT │ │ │ │ 14891: 00225f3c 284 FUNC GLOBAL DEFAULT 12 float32_log2 │ │ │ │ - 14892: 00558084 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ - 14893: 0071b75c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ + 14892: 00558074 20 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set_range │ │ │ │ + 14893: 0071b74c 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyBlockCoreForceArrays_members │ │ │ │ 14894: 00ae0286 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUNSTATE_SET_DSTATE │ │ │ │ 14895: 00adeb5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RING_COMMAND_CHECK_DSTATE │ │ │ │ 14896: 00adeb0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_VBE_WRITE_DSTATE │ │ │ │ 14897: 00adf9ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ERROR_DSTATE │ │ │ │ - 14898: 007b3ab4 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ + 14898: 007b3aa4 96 FUNC GLOBAL DEFAULT 12 qstring_new │ │ │ │ 14899: 00ade493 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ui_c │ │ │ │ 14900: 00aa8cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_READ_EVENT │ │ │ │ 14901: 00aae968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_CQHEAD_EVENT │ │ │ │ 14902: 0045a4b8 8 FUNC GLOBAL DEFAULT 12 cryptodev_backend_is_ready │ │ │ │ 14903: 00adf800 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DMA_READ_ERROR_DSTATE │ │ │ │ 14904: 00ade453 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_job_c │ │ │ │ 14905: 0047ca34 1172 FUNC GLOBAL DEFAULT 12 multifd_send_sync_main │ │ │ │ @@ -14911,29 +14911,29 @@ │ │ │ │ 14907: 00a1db18 62 OBJECT GLOBAL DEFAULT 24 WC_FULL_CONFIG_STRING │ │ │ │ 14908: 00aa9408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CD_READ_SECTOR_CB_EVENT │ │ │ │ 14909: 00aaa1ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_PRIO_EVENT │ │ │ │ 14910: 00aab580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_READ_EVENT │ │ │ │ 14911: 00ade5be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_DATA_DSTATE │ │ │ │ 14912: 00aaed88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_APPEND_NOT_AT_START_EVENT │ │ │ │ 14913: 00ae06b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ANNOUNCE_SELF_DSTATE │ │ │ │ - 14914: 0060e500 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ + 14914: 0060e4f0 464 FUNC GLOBAL DEFAULT 12 qmp_block_job_finalize │ │ │ │ 14915: 0029f9b0 124 FUNC GLOBAL DEFAULT 12 machine_consume_memdev │ │ │ │ - 14916: 005d4bfc 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ - 14917: 00588e9c 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ - 14918: 00715840 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ - 14919: 00644388 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ + 14916: 005d4bec 236 FUNC GLOBAL DEFAULT 12 qemu_put_byte │ │ │ │ + 14917: 00588e8c 80 FUNC GLOBAL DEFAULT 12 object_dynamic_cast │ │ │ │ + 14918: 00715830 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsLUKS_members │ │ │ │ + 14919: 00644378 176 FUNC GLOBAL DEFAULT 12 bdrv_is_root_node │ │ │ │ 14920: 00aaac7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_CLEAR_EVENT │ │ │ │ 14921: 00aba18c 4 OBJECT GLOBAL DEFAULT 24 qemu_mutex_trylock_func │ │ │ │ 14922: 00ade726 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_BLOCK_STATUS_PAYLOAD_COMPLIANCE_DSTATE │ │ │ │ - 14923: 0051cacc 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ + 14923: 0051cac0 208 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_mr │ │ │ │ 14924: 00ae04b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_CLEAR_DSTATE │ │ │ │ 14925: 00a9e700 20 OBJECT GLOBAL DEFAULT 24 nettle_rsa │ │ │ │ 14926: 0027c0dc 400 FUNC GLOBAL DEFAULT 12 v9fs_co_readlink │ │ │ │ - 14927: 0072be38 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ - 14928: 00799c38 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ + 14927: 0072be28 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommon │ │ │ │ + 14928: 00799c28 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayEGLHeadless │ │ │ │ 14929: 00ae0728 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_YANK_DSTATE │ │ │ │ 14930: 0027c514 292 FUNC GLOBAL DEFAULT 12 v9fs_co_utimensat │ │ │ │ 14931: 0022d86c 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ssadd8 │ │ │ │ 14932: 00adfce6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_PID_DSTATE │ │ │ │ 14933: 00ae06cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 14934: 00adedfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMAPI_DSTATE │ │ │ │ 14935: 00aa55fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_VMC_WRITE_EVENT │ │ │ │ @@ -14945,1162 +14945,1162 @@ │ │ │ │ 14941: 00aab490 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_CPRMAN_WRITE_EVENT │ │ │ │ 14942: 0035e640 756 FUNC GLOBAL DEFAULT 12 shpc_init │ │ │ │ 14943: 004cdce4 460 FUNC GLOBAL DEFAULT 12 replay_put_dword │ │ │ │ 14944: 00ab5be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_NHP_RANGE_EVENT │ │ │ │ 14945: 00ab56b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_PROGRESSION_EVENT │ │ │ │ 14946: 00ae0cf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_DSTATE │ │ │ │ 14947: 00ade814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_DSTATE │ │ │ │ - 14948: 0054b3e8 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ + 14948: 0054b3d8 364 FUNC GLOBAL DEFAULT 12 cpu_address_space_destroy │ │ │ │ 14949: 00439fc0 564 FUNC GLOBAL DEFAULT 12 qmp_balloon │ │ │ │ - 14950: 007e50b4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ + 14950: 007e50a4 872 FUNC GLOBAL DEFAULT 12 qemu_clock_get_ns │ │ │ │ 14951: 0021990c 280 FUNC GLOBAL DEFAULT 12 float64_to_int16_round_to_zero │ │ │ │ - 14952: 007658a8 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ - 14953: 0053cce8 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ + 14952: 00765898 424 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfo_members │ │ │ │ + 14953: 0053ccdc 256 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_ptr │ │ │ │ 14954: 00ab7da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_END_EVENT │ │ │ │ 14955: 00ab7d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_END_EVENT │ │ │ │ 14956: 00aadc4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IP_ID_EVENT │ │ │ │ 14957: 00ae05f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_DSTATE │ │ │ │ 14958: 0021e938 400 FUNC GLOBAL DEFAULT 12 int64_to_float64_scalbn │ │ │ │ 14959: 009ee838 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_blocksize │ │ │ │ - 14960: 006dca70 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ - 14961: 00615614 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ - 14962: 0071dfd4 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ - 14963: 007481f0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ + 14960: 006dca60 536 FUNC GLOBAL DEFAULT 12 bdrv_refresh_total_sectors │ │ │ │ + 14961: 00615604 84 FUNC GLOBAL DEFAULT 12 bdrv_min_mem_align │ │ │ │ + 14962: 0071dfc4 1072 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_sync │ │ │ │ + 14963: 007481e0 332 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays │ │ │ │ 14964: 00adf464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_DSTATE │ │ │ │ 14965: 00ab6cd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_UDP_MISCOMPARE_EVENT │ │ │ │ - 14966: 00575ef0 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ + 14966: 00575ee0 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umax_fetchw_le_mmu │ │ │ │ 14967: 00ade540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_CLOSE_DSTATE │ │ │ │ 14968: 00a116c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq8 │ │ │ │ - 14969: 006fd498 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ + 14969: 006fd488 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRaw │ │ │ │ 14970: 00ab25f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_OBJECT_EVENT │ │ │ │ - 14971: 007ccc00 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ + 14971: 007ccbf0 88 FUNC GLOBAL DEFAULT 12 qemu_config_do_parse │ │ │ │ 14972: 00adf9ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SWITCH_DSTATE │ │ │ │ - 14973: 0072c7ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ - 14974: 0054ff18 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ + 14973: 0072c7dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevVCWrapper │ │ │ │ + 14974: 0054ff08 1504 FUNC GLOBAL DEFAULT 12 address_space_map │ │ │ │ 14975: 00a19bac 20 OBJECT GLOBAL DEFAULT 24 passthrough_user_xattr │ │ │ │ 14976: 009eab4c 12 OBJECT GLOBAL DEFAULT 21 COLOMessage_lookup │ │ │ │ - 14977: 00728434 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ + 14977: 00728424 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase │ │ │ │ 14978: 00a144a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ssadd8 │ │ │ │ 14979: 00adf084 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_READ_DSTATE │ │ │ │ 14980: 00aa4de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_BUFFERED_EVENT │ │ │ │ 14981: 0023060c 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_store │ │ │ │ 14982: 00adeb42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_DSTATE │ │ │ │ 14983: 00ae0780 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 14984: 00adf5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZASL_DSTATE │ │ │ │ - 14985: 007b34d4 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ + 14985: 007b34c4 140 FUNC GLOBAL DEFAULT 12 qnum_get_int │ │ │ │ 14986: 0044149c 104 FUNC GLOBAL DEFAULT 12 dma_blk_read │ │ │ │ 14987: 0027d94c 4 FUNC GLOBAL DEFAULT 12 qemu_mknodat │ │ │ │ 14988: 002da4a8 128 FUNC GLOBAL DEFAULT 12 virtio_object_type │ │ │ │ 14989: 004d33c8 152 FUNC GLOBAL DEFAULT 12 accel_setup_post │ │ │ │ - 14990: 00596b1c 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ - 14991: 006fd100 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ - 14992: 007f0848 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ + 14990: 00596b0c 12 FUNC GLOBAL DEFAULT 12 gdb_qemu_exit │ │ │ │ + 14991: 006fd0f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsRbd │ │ │ │ + 14992: 007f0838 20 FUNC GLOBAL DEFAULT 12 readline_set_completion_index │ │ │ │ 14993: 00aacffc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_IRQ_EVENT │ │ │ │ - 14994: 007d9bdc 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ + 14994: 007d9bcc 800 FUNC GLOBAL DEFAULT 12 resv_region_list_insert │ │ │ │ 14995: 00ab85bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_RESIZE_EVENT │ │ │ │ - 14996: 0058c9a0 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ + 14996: 0058c990 156 FUNC GLOBAL DEFAULT 12 object_new_with_props │ │ │ │ 14997: 00adfb4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_CONFIG_DSTATE │ │ │ │ 14998: 003b8fa4 12 FUNC GLOBAL DEFAULT 12 usb_packet_init │ │ │ │ 14999: 002a63c4 264 FUNC GLOBAL DEFAULT 12 qdev_set_nic_properties │ │ │ │ 15000: 002fb60c 100 FUNC GLOBAL DEFAULT 12 ne2000_setup_io │ │ │ │ - 15001: 00764d84 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ + 15001: 00764d74 148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_human_monitor_command_arg_members │ │ │ │ 15002: 00aae4fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LANCE_MEM_READW_EVENT │ │ │ │ 15003: 00aad1dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_TX_XSUM_STUFF_EVENT │ │ │ │ - 15004: 0058c7fc 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ + 15004: 0058c7ec 420 FUNC GLOBAL DEFAULT 12 object_new_with_propv │ │ │ │ 15005: 00aacecc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_TX_BD_BUSY_EVENT │ │ │ │ 15006: 00aba998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_RESIZE_EVENT │ │ │ │ - 15007: 005432a4 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ + 15007: 00543298 24 FUNC GLOBAL DEFAULT 12 memory_region_clear_coalescing │ │ │ │ 15008: 00adeba6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_FLUSH_DSTATE │ │ │ │ - 15009: 0062004c 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ - 15010: 0077c5ac 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ + 15009: 0062003c 236 FUNC GLOBAL DEFAULT 12 bdrv_reopen_set_read_only │ │ │ │ + 15010: 0077c59c 372 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureFlags │ │ │ │ 15011: 00aad3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RESET_EVENT │ │ │ │ 15012: 00ae00a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_REGISTER_ODP_MR_DSTATE │ │ │ │ 15013: 0021da04 356 FUNC GLOBAL DEFAULT 12 int64_to_float16_scalbn │ │ │ │ - 15014: 00558224 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ - 15015: 00576f04 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ + 15014: 00558214 24 FUNC GLOBAL DEFAULT 12 precopy_add_notifier │ │ │ │ + 15015: 00576ef4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_be │ │ │ │ 15016: 00aa5ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SEND_REQUEST_EVENT │ │ │ │ - 15017: 005e1820 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ + 15017: 005e1810 284 FUNC GLOBAL DEFAULT 12 qio_channel_preadv │ │ │ │ 15018: 00ab411c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_3D0_WRITE_EVENT │ │ │ │ 15019: 00aa8358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DPCD_READ_EVENT │ │ │ │ - 15020: 007bb2ac 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ - 15021: 00567524 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ - 15022: 0065d3a4 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ + 15020: 007bb29c 124 FUNC GLOBAL DEFAULT 12 qemu_accept │ │ │ │ + 15021: 00567514 272 FUNC GLOBAL DEFAULT 12 cpu_io_recompile │ │ │ │ + 15022: 0065d394 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_from │ │ │ │ 15023: 00ae0c5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_STR_DSTATE │ │ │ │ - 15024: 007fc4c8 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ + 15024: 007fc4b8 316 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo │ │ │ │ 15025: 00adf2ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_DSTATE │ │ │ │ 15026: 00aa5f54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_SET_READONLY_EVENT │ │ │ │ 15027: 00adee40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_NMIAR1_READ_DSTATE │ │ │ │ 15028: 00ab6494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_EVENT │ │ │ │ 15029: 00ae04b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ - 15030: 00644438 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ + 15030: 00644428 112 FUNC GLOBAL DEFAULT 12 blk_legacy_dinfo │ │ │ │ 15031: 00ab6274 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_COMPLETION_POSTCOPY_END_EVENT │ │ │ │ - 15032: 006fad10 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 15032: 006fad00 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2Wrapper │ │ │ │ 15033: 00ae0708 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_DSTATE │ │ │ │ 15034: 0022a4a8 164 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16i │ │ │ │ 15035: 00ab3d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_EVENT │ │ │ │ 15036: 00adf720 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_WRITE_SAME_DSTATE │ │ │ │ 15037: 00adee20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_READ_DSTATE │ │ │ │ 15038: 00abb154 4 OBJECT GLOBAL DEFAULT 25 using_dbus_display │ │ │ │ 15039: 00ae0166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_NEW_SEND_CHANNEL_ASYNC_ERROR_DSTATE │ │ │ │ - 15040: 0059360c 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ + 15040: 005935fc 128 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_init │ │ │ │ 15041: 00adfb7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_READ_DSTATE │ │ │ │ 15042: 00aa5340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_YIELD_IN_FLIGHT_EVENT │ │ │ │ 15043: 00adf010 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_RESET_DSTATE │ │ │ │ 15044: 00ab435c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_READ_CONFIG_EVENT │ │ │ │ 15045: 00a12be4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqv │ │ │ │ 15046: 00495bc0 124 FUNC GLOBAL DEFAULT 12 qmp_xen_set_replication │ │ │ │ 15047: 00aded18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCKBD_KBD_WRITE_DATA_DSTATE │ │ │ │ - 15048: 007b3250 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ - 15049: 007698d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ + 15048: 007b3240 128 FUNC GLOBAL DEFAULT 12 qnull_unref │ │ │ │ + 15049: 007698c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevUserOptions │ │ │ │ 15050: 00aaf388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AIO_COPY_IN_CB_EVENT │ │ │ │ 15051: 00ab5824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_SAVE_COMPLETE_FINISH_EVENT │ │ │ │ 15052: 00adec50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_BUSY_DSTATE │ │ │ │ 15053: 00ade658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_ONE_ITERATION_DSTATE │ │ │ │ 15054: 0022b000 172 FUNC GLOBAL DEFAULT 12 helper_gvec_sar16v │ │ │ │ - 15055: 00576b6c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ + 15055: 00576b5c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_be │ │ │ │ 15056: 00ade682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_RECV_EOF_DSTATE │ │ │ │ 15057: 00a16730 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_be │ │ │ │ 15058: 00ab9484 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_CONTINUE_EVENT │ │ │ │ - 15059: 00610214 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ - 15060: 0054e6c0 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ + 15059: 00610204 184 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_remove │ │ │ │ + 15060: 0054e6b0 112 FUNC GLOBAL DEFAULT 12 memory_access_size │ │ │ │ 15061: 00ab422c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_PM_EVENT │ │ │ │ 15062: 00ab0e48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MSIX_RAISE_EVENT │ │ │ │ - 15063: 0051ced8 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ + 15063: 0051cecc 180 FUNC GLOBAL DEFAULT 12 virtio_queue_update_rings │ │ │ │ 15064: 002a331c 184 FUNC GLOBAL DEFAULT 12 qdev_get_fw_dev_path │ │ │ │ 15065: 00aaa0fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_READ_EVENT │ │ │ │ - 15066: 005c9f34 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ - 15067: 0060b01c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ + 15066: 005c9f24 172 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shri │ │ │ │ + 15067: 0060b00c 4264 FUNC GLOBAL DEFAULT 12 qmp_transaction │ │ │ │ 15068: 00adf2cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_CHECK_DSTATE │ │ │ │ - 15069: 0078df18 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ - 15070: 00564118 1024 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ + 15069: 0078df08 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssOptions │ │ │ │ + 15070: 00564108 1024 FUNC GLOBAL DEFAULT 12 cpu_exec_step_atomic │ │ │ │ 15071: 00aa8508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SET_CLIENT_CAPABILITIES_UNSUPPORTED_BY_REVISION_EVENT │ │ │ │ 15072: 00a124ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16i │ │ │ │ 15073: 00aa74f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FDC_IOPORT_READ_EVENT │ │ │ │ 15074: 00ab13f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSED_EVENT │ │ │ │ 15075: 00adfa12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_SQ_NOT_DELETED_DSTATE │ │ │ │ - 15076: 005ca3a0 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ + 15076: 005ca390 96 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrs │ │ │ │ 15077: 00ade56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_RESTART_COROUTINE_DSTATE │ │ │ │ 15078: 002305e8 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_size_shift │ │ │ │ - 15079: 005ca594 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ + 15079: 005ca584 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_shrv │ │ │ │ 15080: 00aac140 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFSR_EVENT │ │ │ │ - 15081: 007e4dc8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ + 15081: 007e4db8 440 FUNC GLOBAL DEFAULT 12 timer_mod_anticipate_ns │ │ │ │ 15082: 00aa8618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_MONITORS_CONFIG_EVENT │ │ │ │ 15083: 00ae0686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_ADD_FD_DSTATE │ │ │ │ 15084: 00adff0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_DSTATE │ │ │ │ 15085: 00adfcd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_REMOTE_WAKEUP_DSTATE │ │ │ │ - 15086: 0071abf4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ - 15087: 0078cdf4 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ + 15086: 0071abe4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_PENDING_arg_members │ │ │ │ + 15087: 0078cde4 128 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevCoreaudioPerDirectionOptions_members │ │ │ │ 15088: 00aacc7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_EVENT │ │ │ │ - 15089: 0054fd7c 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ + 15089: 0054fd6c 136 FUNC GLOBAL DEFAULT 12 address_space_unregister_map_client │ │ │ │ 15090: 00a11c6c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar16v │ │ │ │ 15091: 00adeb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_VGA_DSTATE │ │ │ │ 15092: 00aa8928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_CTX_RES_DETACH_EVENT │ │ │ │ 15093: 00ab9618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_COMMAND_LINE_OPTIONS_EVENT │ │ │ │ - 15094: 00577fe8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ + 15094: 00577fd8 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orl_le_mmu │ │ │ │ 15095: 00ab90c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 15096: 00756a48 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ - 15097: 007ee194 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ + 15096: 00756a38 1276 FUNC GLOBAL DEFAULT 12 visit_type_MigrationInfo_members │ │ │ │ + 15097: 007ee184 324 FUNC GLOBAL DEFAULT 12 gpa_tree_insert │ │ │ │ 15098: 00ab4d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_EVENT │ │ │ │ - 15099: 00775a98 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ - 15100: 006fcbf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ + 15099: 00775a88 92 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties_members │ │ │ │ + 15100: 006fcbe8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRefList │ │ │ │ 15101: 009e9a64 980 OBJECT GLOBAL DEFAULT 21 qemu_modinfo │ │ │ │ 15102: 00ab1128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_OVERFLOW_EVENT │ │ │ │ 15103: 00adf684 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ADMIN_CMD_DSTATE │ │ │ │ 15104: 00aaa9ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_TRIGGER_IRQ_EVENT │ │ │ │ 15105: 00234268 436 FUNC GLOBAL DEFAULT 12 qemu_clipboard_reset_serial │ │ │ │ - 15106: 007a13dc 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ + 15106: 007a13cc 336 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions_members │ │ │ │ 15107: 00ab7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_REFRESH_EVENT │ │ │ │ 15108: 00ab1bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_WRITE_RSP_UPIU_EVENT │ │ │ │ - 15109: 006fd5ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ + 15109: 006fd59c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCbw │ │ │ │ 15110: 00adf44c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_CAN_RECV_DISABLED_DSTATE │ │ │ │ 15111: 0022fffc 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_init_cb │ │ │ │ 15112: 00aab6f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I3C_DEVICE_WRITE_EVENT │ │ │ │ 15113: 0027da1c 8 FUNC GLOBAL DEFAULT 12 acpi_ghes_memory_errors │ │ │ │ 15114: 00adf9e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_DSTATE │ │ │ │ 15115: 00ae0556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_DSTATE │ │ │ │ 15116: 00ae05ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_DSTATE │ │ │ │ 15117: 00aa9538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_READ_EVENT │ │ │ │ - 15118: 00647cbc 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ + 15118: 00647cac 24 FUNC GLOBAL DEFAULT 12 blk_get_aio_context │ │ │ │ 15119: 00aaf7d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SRIOV_CONFIG_WRITE_EVENT │ │ │ │ - 15120: 006f5c08 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ + 15120: 006f5bf8 244 FUNC GLOBAL DEFAULT 12 visit_type_uint64List │ │ │ │ 15121: 00ae04a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_DSTATE │ │ │ │ - 15122: 00769320 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ + 15122: 00769310 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_command_line_options │ │ │ │ 15123: 0043c6ac 224 FUNC GLOBAL DEFAULT 12 resume_all_vcpus │ │ │ │ - 15124: 005ee2a8 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ + 15124: 005ee298 16 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_int │ │ │ │ 15125: 00ab1b8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_EVENT │ │ │ │ 15126: 00adf72e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_DSTATE │ │ │ │ 15127: 00aa89a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_EVENT │ │ │ │ 15128: 00ae05c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_DSTATE │ │ │ │ 15129: 00aba2b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NUMBER_EVENT │ │ │ │ 15130: 00ab5b64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_EVENT │ │ │ │ 15131: 003102ac 104 FUNC GLOBAL DEFAULT 12 net_tx_pkt_get_packet_type │ │ │ │ 15132: 00adf462 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_TCP_DSTATE │ │ │ │ 15133: 00ade5a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_DSTATE │ │ │ │ 15134: 00313114 124 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_ip_id │ │ │ │ - 15135: 007fe174 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ + 15135: 007fe164 92 FUNC GLOBAL DEFAULT 12 qapi_free_ACPIOSTInfoList │ │ │ │ 15136: 00aac250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SID_WRITE_EVENT │ │ │ │ 15137: 002331dc 188 FUNC GLOBAL DEFAULT 12 hmp_object_add │ │ │ │ - 15138: 004e6b44 500 FUNC GLOBAL DEFAULT 12 openrisc_translate_init │ │ │ │ + 15138: 004e6b38 500 FUNC GLOBAL DEFAULT 12 openrisc_translate_init │ │ │ │ 15139: 00a16c58 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_be │ │ │ │ 15140: 004d3690 332 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_begin │ │ │ │ - 15141: 0054dc54 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ + 15141: 0054dc44 84 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_ptr │ │ │ │ 15142: 0043ab54 448 FUNC GLOBAL DEFAULT 12 get_boot_devices_list │ │ │ │ 15143: 00ab29c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RESET_HOLD_EVENT │ │ │ │ - 15144: 007bac34 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ + 15144: 007bac24 72 FUNC GLOBAL DEFAULT 12 qemu_madvise │ │ │ │ 15145: 00aded0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_RESET_KEYBOARD_DSTATE │ │ │ │ 15146: 00ab3bac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MIGRATION_REALIZE_EVENT │ │ │ │ 15147: 0042b990 180 FUNC GLOBAL DEFAULT 12 st_rate_frames_out │ │ │ │ 15148: 00adfc9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_WRITE_UNALIGNED_DSTATE │ │ │ │ - 15149: 00759734 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ - 15150: 005c9308 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ - 15151: 006fc6f0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ - 15152: 00625a18 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ + 15149: 00759724 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_COLO_EXIT_arg_members │ │ │ │ + 15150: 005c92f8 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ussub │ │ │ │ + 15151: 006fc6e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcow2Encryption │ │ │ │ + 15152: 00625a08 48 FUNC GLOBAL DEFAULT 12 bdrv_backing_chain_next │ │ │ │ 15153: 00ae060a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SNAPSHOT_LOAD_DSTATE │ │ │ │ - 15154: 00571b04 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ + 15154: 00571af4 148 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_mmuidx_ra │ │ │ │ 15155: 00306df4 380 FUNC GLOBAL DEFAULT 12 e1000x_restart_autoneg │ │ │ │ 15156: 00adfafc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_XFER_DSTATE │ │ │ │ - 15157: 00755730 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ - 15158: 0070767c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ + 15157: 00755720 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationInfo │ │ │ │ + 15158: 0070766c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockPermission │ │ │ │ 15159: 00ab6094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PRECOPY_COMPLETE_EVENT │ │ │ │ 15160: 00ae0402 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_SET_SOURCE_DSTATE │ │ │ │ 15161: 00aa5adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_EXIT_EVENT │ │ │ │ - 15162: 00646aa4 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ + 15162: 00646a94 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv │ │ │ │ 15163: 00203f7c 208 FUNC GLOBAL DEFAULT 12 float128_sub │ │ │ │ 15164: 00ab0958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_EVENT │ │ │ │ 15165: 003f5444 1228 FUNC GLOBAL DEFAULT 12 vfio_region_mmap │ │ │ │ - 15166: 006f5a20 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ + 15166: 006f5a10 244 FUNC GLOBAL DEFAULT 12 visit_type_uint16List │ │ │ │ 15167: 00aa43a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_KEY_USAGE_EVENT │ │ │ │ 15168: 00ab4b84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_GET_IOVA_RANGE_EVENT │ │ │ │ - 15169: 00729c30 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ + 15169: 00729c20 316 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo │ │ │ │ 15170: 00ab5a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_THREAD_EXIT_EVENT │ │ │ │ 15171: 00ade57a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_READ_REPLY_ENTRY_FAIL_DSTATE │ │ │ │ - 15172: 005e5f80 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ + 15172: 005e5f70 24 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_sign │ │ │ │ 15173: 00adec78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_FIS_ADDRESS_NULL_DSTATE │ │ │ │ 15174: 00481be8 180 FUNC GLOBAL DEFAULT 12 migrate_params_init │ │ │ │ 15175: 00a17180 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_be │ │ │ │ - 15176: 007558a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ + 15176: 00755890 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAlias │ │ │ │ 15177: 00ade916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_TRANSFER_DSTATE │ │ │ │ 15178: 00adf712 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_PAGE_TRUNCATED_DSTATE │ │ │ │ 15179: 0047f938 276 FUNC GLOBAL DEFAULT 12 multifd_queue_page │ │ │ │ 15180: 0023f284 116 FUNC GLOBAL DEFAULT 12 qemu_pixman_mirror_create │ │ │ │ 15181: 00298554 44 FUNC GLOBAL DEFAULT 12 rom_set_order_override │ │ │ │ 15182: 00ab0618 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_BAD_PHASE_INTERRUPT_EVENT │ │ │ │ 15183: 002a7890 620 FUNC GLOBAL DEFAULT 12 sysbus_create_varargs │ │ │ │ 15184: 00adfa2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_INVALID_TRANS_CODE_DSTATE │ │ │ │ 15185: 00a16d60 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxb │ │ │ │ - 15186: 00637c30 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ + 15186: 00637c20 1240 FUNC GLOBAL DEFAULT 12 nbd_receive_export_list │ │ │ │ 15187: 00ab7d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_END_EVENT │ │ │ │ - 15188: 00805304 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ + 15188: 008052f4 344 FUNC GLOBAL DEFAULT 12 vduse_set_reconnect_log_file │ │ │ │ 15189: 00ab3394 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_WRITE_BAD_OFFSET_EVENT │ │ │ │ 15190: 00355188 624 FUNC GLOBAL DEFAULT 12 pci_find_bus_nr │ │ │ │ 15191: 00adf1d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_MDIO_ACCESS_DSTATE │ │ │ │ 15192: 00adf7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_COMMAND_COMPLETE_DSTATE │ │ │ │ 15193: 00ade50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_BREAK_DSTATE │ │ │ │ 15194: 00adeff0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I3C_WRITE_DSTATE │ │ │ │ 15195: 009ea4b4 12 OBJECT GLOBAL DEFAULT 21 NetFilterDirection_lookup │ │ │ │ 15196: 00aad08c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_DISABLE_EVENT │ │ │ │ 15197: 004433bc 3596 FUNC GLOBAL DEFAULT 12 qdev_device_add_from_qdict │ │ │ │ - 15198: 00570320 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ + 15198: 00570310 344 FUNC GLOBAL DEFAULT 12 tlb_set_page │ │ │ │ 15199: 00ab49e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_SETTING_IRQ_EVENT │ │ │ │ 15200: 00adfbca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_ASYNC_DSTATE │ │ │ │ - 15201: 007994ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ - 15202: 0072bcc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ - 15203: 007c278c 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ - 15204: 0076427c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ + 15201: 0079949c 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncServerInfo2 │ │ │ │ + 15202: 0072bcb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevInfo │ │ │ │ + 15203: 007c277c 72 FUNC GLOBAL DEFAULT 12 qemu_msync │ │ │ │ + 15204: 0076426c 92 FUNC GLOBAL DEFAULT 12 qapi_free_NameInfo │ │ │ │ 15205: 00ab6874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_END_EVENT │ │ │ │ 15206: 00352420 68 FUNC GLOBAL DEFAULT 12 pci_bus_irqs_cleanup │ │ │ │ 15207: 00adf766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_STOP_DSTATE │ │ │ │ - 15208: 00702c10 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ - 15209: 006fd328 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ + 15208: 00702c00 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockLatencyHistogramInfo_members │ │ │ │ + 15209: 006fd318 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttps │ │ │ │ 15210: 00aad16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_EVENT │ │ │ │ 15211: 00adf12e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_DR_DSTATE │ │ │ │ - 15212: 007499c4 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ - 15213: 00734c88 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ + 15212: 007499b4 320 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties │ │ │ │ + 15213: 00734c78 156 FUNC GLOBAL DEFAULT 12 visit_type_VersionTriple_members │ │ │ │ 15214: 00293144 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug_request │ │ │ │ 15215: 00adf416 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_CHANGED_DSTATE │ │ │ │ - 15216: 0051c038 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ + 15216: 0051c02c 84 FUNC GLOBAL DEFAULT 12 virtio_queue_get_last_avail_idx │ │ │ │ 15217: 004d24b4 2088 FUNC GLOBAL DEFAULT 12 hmp_info_stats │ │ │ │ 15218: 00ade724 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CO_RECEIVE_REQUEST_DECODE_TYPE_DSTATE │ │ │ │ 15219: 00adf076 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_SET_VCO_MULTIPLIER_DSTATE │ │ │ │ 15220: 00ab5080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_RESET_EVENT │ │ │ │ 15221: 00362780 428 FUNC GLOBAL DEFAULT 12 pcie_sync_bridge_lnk │ │ │ │ - 15222: 007307b0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ - 15223: 005a9b34 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ + 15222: 007307a0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbufWrapper_members │ │ │ │ + 15223: 005a9b24 8 FUNC GLOBAL DEFAULT 12 tcg_gen_call0 │ │ │ │ 15224: 00ade504 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_UNKNOWN_DSTATE │ │ │ │ - 15225: 005a9b3c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ + 15225: 005a9b2c 64 FUNC GLOBAL DEFAULT 12 tcg_gen_call1 │ │ │ │ 15226: 00adf6d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_READ_DSTATE │ │ │ │ 15227: 00ab0e28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IRQ_LOWER_EVENT │ │ │ │ 15228: 00368c78 140 FUNC GLOBAL DEFAULT 12 scsi_device_unit_attention_reported │ │ │ │ - 15229: 005a9b7c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ + 15229: 005a9b6c 148 FUNC GLOBAL DEFAULT 12 tcg_gen_call2 │ │ │ │ 15230: 0021a320 272 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16 │ │ │ │ 15231: 00adfacc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_DETACH_KERNEL_DSTATE │ │ │ │ - 15232: 005a9c10 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ - 15233: 005a9cac 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ - 15234: 00745bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ + 15232: 005a9c00 156 FUNC GLOBAL DEFAULT 12 tcg_gen_call3 │ │ │ │ + 15233: 005a9c9c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_call4 │ │ │ │ + 15234: 00745bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemorySizeConfiguration │ │ │ │ 15235: 00adff12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_LOG_BASE_DSTATE │ │ │ │ - 15236: 005a9d50 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ + 15236: 005a9d40 172 FUNC GLOBAL DEFAULT 12 tcg_gen_call5 │ │ │ │ 15237: 00adf3b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 15238: 005a9dfc 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ - 15239: 005aea10 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ - 15240: 00741f44 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ - 15241: 005a9eb0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ + 15238: 005a9dec 180 FUNC GLOBAL DEFAULT 12 tcg_gen_call6 │ │ │ │ + 15239: 005aea00 20 FUNC GLOBAL DEFAULT 12 gen_set_label │ │ │ │ + 15240: 00741f34 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_job_pause_arg_members │ │ │ │ + 15241: 005a9ea0 188 FUNC GLOBAL DEFAULT 12 tcg_gen_call7 │ │ │ │ 15242: 00364374 628 FUNC GLOBAL DEFAULT 12 pcie_aer_write_config │ │ │ │ - 15243: 005ac364 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ + 15243: 005ac354 108 FUNC GLOBAL DEFAULT 12 tcg_op_insert_after │ │ │ │ 15244: 00aaa1cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_RECOMPUTE_STATE_EVENT │ │ │ │ 15245: 009e36f4 52 OBJECT GLOBAL DEFAULT 21 vmstate_openrisc_cpu │ │ │ │ 15246: 00486084 776 FUNC GLOBAL DEFAULT 12 postcopy_request_shared_page │ │ │ │ 15247: 0047f4e8 1104 FUNC GLOBAL DEFAULT 12 multifd_ram_unfill_packet │ │ │ │ 15248: 00aaf2a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_CSI_EVENT │ │ │ │ 15249: 00220b28 336 FUNC GLOBAL DEFAULT 12 uint32_to_float64_scalbn │ │ │ │ 15250: 0048ef00 176 FUNC GLOBAL DEFAULT 12 qemu_loadvm_start_load_thread │ │ │ │ - 15251: 005760a4 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ - 15252: 0076d8dc 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ + 15251: 00576094 372 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_be_mmu │ │ │ │ + 15252: 0076d8cc 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rx_filter_arg_members │ │ │ │ 15253: 00ae050a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_START_DSTATE │ │ │ │ - 15254: 005c9ebc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ + 15254: 005c9eac 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i32 │ │ │ │ 15255: 00ade554 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_RETURN_DSTATE │ │ │ │ - 15256: 0061a3fc 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ + 15256: 0061a3ec 8 FUNC GLOBAL DEFAULT 12 bdrv_init │ │ │ │ 15257: 00ade9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_WRITE_DSTATE │ │ │ │ - 15258: 005bb714 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ + 15258: 005bb704 20 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_st_i64_chk │ │ │ │ 15259: 00ade9b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DEVICE_CREATE_DSTATE │ │ │ │ 15260: 00471e54 528 FUNC GLOBAL DEFAULT 12 migration_incoming_state_destroy │ │ │ │ 15261: 00437e9c 472 FUNC GLOBAL DEFAULT 12 hmp_drive_backup │ │ │ │ 15262: 00adeeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_PMR_READ_DSTATE │ │ │ │ 15263: 002de554 256 FUNC GLOBAL DEFAULT 12 i2c_scan_bus │ │ │ │ 15264: 00ab5d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_ADD_BLOCK_EVENT │ │ │ │ 15265: 00adebfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_WRITE_DSTATE │ │ │ │ - 15266: 006faae8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ + 15266: 006faad8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificQCow2 │ │ │ │ 15267: 004201e4 492 FUNC GLOBAL DEFAULT 12 vhost_vdpa_set_vring_ready │ │ │ │ 15268: 00ade794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_QUERY_EXPORTS_SUCCESS_DSTATE │ │ │ │ 15269: 00ab5f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_EVENT │ │ │ │ 15270: 00aa6368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_MAP_DMA_EVENT │ │ │ │ 15271: 00ab7278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_FILTER_EVENT │ │ │ │ - 15272: 00786c64 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ - 15273: 005d5b78 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ - 15274: 0079dd3c 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ - 15275: 007bc3ac 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ + 15272: 00786c54 148 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceStatus_members │ │ │ │ + 15273: 005d5b68 88 FUNC GLOBAL DEFAULT 12 migration_yank_iochannel │ │ │ │ + 15274: 0079dd2c 320 FUNC GLOBAL DEFAULT 12 visit_type_KeyValue │ │ │ │ + 15275: 007bc39c 232 FUNC GLOBAL DEFAULT 12 qemu_strtod │ │ │ │ 15276: 00ade68a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_UNREGISTER_INTERFACE_DSTATE │ │ │ │ - 15277: 006483b8 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ + 15277: 006483a8 184 FUNC GLOBAL DEFAULT 12 blk_load_vmstate │ │ │ │ 15278: 00ae03e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM4_FALLBACK_DSTATE │ │ │ │ - 15279: 00770640 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ + 15279: 00770630 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputBarrierProperties │ │ │ │ 15280: 00356178 240 FUNC GLOBAL DEFAULT 12 pci_qdev_find_device │ │ │ │ 15281: 00aa61d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_READ_EVENT │ │ │ │ - 15282: 006f081c 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ - 15283: 007c6168 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ - 15284: 007bbb00 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ + 15282: 006f080c 732 FUNC GLOBAL DEFAULT 12 qmp_device_list_properties │ │ │ │ + 15283: 007c6158 188 FUNC GLOBAL DEFAULT 12 register_dso_module_init │ │ │ │ + 15284: 007bbaf0 392 FUNC GLOBAL DEFAULT 12 qemu_strtoi │ │ │ │ 15285: 00ab5724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_INIT_SHARED_EVENT │ │ │ │ 15286: 00aa9438 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_VIA_EVENT │ │ │ │ - 15287: 007bbe5c 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ + 15287: 007bbe4c 320 FUNC GLOBAL DEFAULT 12 qemu_strtol │ │ │ │ 15288: 00a1e0a0 4 OBJECT GLOBAL DEFAULT 24 autostart │ │ │ │ 15289: 00ab2724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_ABORT_TASK_EVENT │ │ │ │ - 15290: 00740224 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ - 15291: 005b2b08 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ + 15290: 00740214 364 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectMember_members │ │ │ │ + 15291: 005b2af8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st32_i64 │ │ │ │ 15292: 0022cf2c 196 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus16 │ │ │ │ 15293: 00aa8dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ACK_EVENT │ │ │ │ - 15294: 0064979c 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ + 15294: 0064978c 184 FUNC GLOBAL DEFAULT 12 blk_register_buf │ │ │ │ 15295: 00aaa14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_ACKNOWLEDGE_IRQ_EVENT │ │ │ │ - 15296: 006fbc84 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ - 15297: 00593e3c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ + 15296: 006fbc74 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockPermissionList │ │ │ │ + 15297: 00593e2c 340 FUNC GLOBAL DEFAULT 12 gdb_register_coprocessor │ │ │ │ 15298: 00ab9884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_LINK_EVENT │ │ │ │ 15299: 00adef8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASI_CHIP_WRITE_DSTATE │ │ │ │ 15300: 00ade830 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_UNLOAD_DSTATE │ │ │ │ 15301: 00ab60b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_INCOMING_MIGRATION_CO_POSTCOPY_END_MAIN_EVENT │ │ │ │ 15302: 00aa7ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_HARD_RESET_EVENT │ │ │ │ 15303: 0025453c 176 FUNC GLOBAL DEFAULT 12 vnc_sent_lossy_rect │ │ │ │ 15304: 002931dc 152 FUNC GLOBAL DEFAULT 12 hotplug_handler_unplug │ │ │ │ - 15305: 0072537c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ + 15305: 0072536c 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_del │ │ │ │ 15306: 00aab3e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DJMEMC_WRITE_EVENT │ │ │ │ 15307: 002f727c 8 FUNC GLOBAL DEFAULT 12 qmp_memory_device_list │ │ │ │ 15308: 00ab6444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_SYNC_MAIN_SIGNAL_EVENT │ │ │ │ 15309: 00ade96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ERASE_DSTATE │ │ │ │ - 15310: 006f5df0 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ + 15310: 006f5de0 244 FUNC GLOBAL DEFAULT 12 visit_type_boolList │ │ │ │ 15311: 0021fc20 288 FUNC GLOBAL DEFAULT 12 uint32_to_float16_scalbn │ │ │ │ 15312: 003b654c 152 FUNC GLOBAL DEFAULT 12 usb_device_cancel_packet │ │ │ │ - 15313: 005d2488 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ + 15313: 005d2478 40 FUNC GLOBAL DEFAULT 12 vmstate_section_needed │ │ │ │ 15314: 00adf05c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MSC_CFG_SEC_RESP_DSTATE │ │ │ │ - 15315: 00736d08 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ + 15315: 00736cf8 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsPskProperties │ │ │ │ 15316: 00aded82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_ROUTER_END_NOTIFY_DSTATE │ │ │ │ - 15317: 005c858c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ + 15317: 005c857c 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i32 │ │ │ │ 15318: 00a109dc 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs16 │ │ │ │ 15319: 00ae010a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_RETURN_PATH_CONTINUED_DSTATE │ │ │ │ 15320: 00495e74 2384 FUNC GLOBAL DEFAULT 12 migrate_start_colo_process │ │ │ │ 15321: 0021a430 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32 │ │ │ │ 15322: 00ab12f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_UNHANDLED_WRITE_EVENT │ │ │ │ - 15323: 004fec98 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ - 15324: 006476a4 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ + 15323: 004fec8c 340 FUNC GLOBAL DEFAULT 12 vhost_scsi_common_stop │ │ │ │ + 15324: 00647694 100 FUNC GLOBAL DEFAULT 12 blk_co_getlength │ │ │ │ 15325: 00adf244 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_RSS_ERROR_DSTATE │ │ │ │ 15326: 00adf064 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_MPC_TRANSLATE_DSTATE │ │ │ │ - 15327: 007b4164 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ + 15327: 007b4154 52 FUNC GLOBAL DEFAULT 12 qdict_put_str │ │ │ │ 15328: 00ae01ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_QTAILQ_END_DSTATE │ │ │ │ 15329: 00ab9804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ANNOUNCE_SELF_EVENT │ │ │ │ 15330: 00adedec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_READ_DSTATE │ │ │ │ 15331: 00a103ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus16 │ │ │ │ 15332: 004d7324 80 FUNC GLOBAL DEFAULT 12 qemu_plugin_update_ns │ │ │ │ - 15333: 005e42b4 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ - 15334: 005a8f7c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ + 15333: 005e42a4 420 FUNC GLOBAL DEFAULT 12 qio_task_new │ │ │ │ + 15334: 005a8f6c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_i128 │ │ │ │ 15335: 00ab3eac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PUT_BASE_DEVICE_EVENT │ │ │ │ - 15336: 00937798 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ + 15336: 00937788 4 OBJECT GLOBAL DEFAULT 14 hw_compat_9_2_len │ │ │ │ 15337: 0026f230 192 FUNC GLOBAL DEFAULT 12 local_getxattr_nofollow │ │ │ │ 15338: 00ade4c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_LOAD_DSTATE │ │ │ │ 15339: 00aa60f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_RUN_EVENT │ │ │ │ - 15340: 0057b160 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ + 15340: 0057b150 192 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelExpansionType │ │ │ │ 15341: 00ab85ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_RESIZE_EVENT │ │ │ │ - 15342: 007dcd7c 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ - 15343: 007df8c4 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ + 15342: 007dcd6c 44 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_dec │ │ │ │ + 15343: 007df8b4 48 FUNC GLOBAL DEFAULT 12 aio_notify_accept │ │ │ │ 15344: 00adedc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ACKNOWLEDGE_IRQ_DSTATE │ │ │ │ 15345: 00ab8ee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BALLOON_EVENT │ │ │ │ - 15346: 007b95a0 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ + 15346: 007b9590 288 FUNC GLOBAL DEFAULT 12 qdict_extract_subqdict │ │ │ │ 15347: 00adfddc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_TIMEOUT_DSTATE │ │ │ │ - 15348: 0079a5cc 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ + 15348: 0079a5bc 428 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptionsVnc │ │ │ │ 15349: 00ade7ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PR_MANAGER_EXECUTE_DSTATE │ │ │ │ 15350: 00adea1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_CAN_RECEIVE_DSTATE │ │ │ │ - 15351: 006fc3b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ + 15351: 006fc3a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNVMe │ │ │ │ 15352: 009eb218 12 OBJECT GLOBAL DEFAULT 21 DisplayReloadType_lookup │ │ │ │ 15353: 00ab1368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_COMMAND_COMPLETE_EVENT │ │ │ │ - 15354: 005e1658 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ - 15355: 006529d0 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ + 15354: 005e1648 292 FUNC GLOBAL DEFAULT 12 qio_channel_pwritev │ │ │ │ + 15355: 006529c0 4 FUNC GLOBAL DEFAULT 12 bdrv_dirty_iter_next │ │ │ │ 15356: 00ab6f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_RAM_DEVICE_WRITE_EVENT │ │ │ │ 15357: 00aab3d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_READ_EVENT │ │ │ │ 15358: 00aacadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_TX_EVENT │ │ │ │ 15359: 00351760 160 FUNC GLOBAL DEFAULT 12 pci_bar │ │ │ │ - 15360: 00551e2c 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ + 15360: 00551e1c 504 FUNC GLOBAL DEFAULT 12 address_space_read_cached_slow │ │ │ │ 15361: 00ae034e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_DSTATE │ │ │ │ 15362: 00adee98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_WRITE_DSTATE │ │ │ │ 15363: 00aa8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SOFT_RESET_EVENT │ │ │ │ 15364: 00ab04b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_ABORT_EVENT │ │ │ │ 15365: 00aa95d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_WRITE_EVENT │ │ │ │ 15366: 0048cb64 424 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_recv_bitmap │ │ │ │ 15367: 00ab0dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_READL_EVENT │ │ │ │ 15368: 00ade514 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_STEPPING_DSTATE │ │ │ │ 15369: 002050e4 324 FUNC GLOBAL DEFAULT 12 float64r32_mul │ │ │ │ 15370: 0022d2dc 184 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus32 │ │ │ │ - 15371: 007fb140 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ - 15372: 007645b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ + 15371: 007fb130 312 FUNC GLOBAL DEFAULT 12 visit_type_ReplayInfo │ │ │ │ + 15372: 007645a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandLineParameterInfoList │ │ │ │ 15373: 00adf100 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_WRITEW_DSTATE │ │ │ │ - 15374: 007ab56c 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ + 15374: 007ab55c 412 FUNC GLOBAL DEFAULT 12 visit_type_int │ │ │ │ 15375: 00ab8678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_EVENT │ │ │ │ 15376: 00adf27c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MII_WRITE_DSTATE │ │ │ │ 15377: 00adf96a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_READ_DSTATE │ │ │ │ 15378: 009ea8b8 12 OBJECT GLOBAL DEFAULT 21 S390CpuEntitlement_lookup │ │ │ │ - 15379: 00712118 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ - 15380: 006324ac 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ - 15381: 0066b2f4 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ + 15379: 00712108 696 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd_members │ │ │ │ + 15380: 0063249c 64 FUNC GLOBAL DEFAULT 12 replication_remove │ │ │ │ + 15381: 0066b2e4 372 FUNC GLOBAL DEFAULT 12 bdrv_query_image_info │ │ │ │ 15382: 00aa69d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_EVENT │ │ │ │ 15383: 0021d354 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16 │ │ │ │ - 15384: 005c4310 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ - 15385: 00680718 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ - 15386: 0076bab0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ + 15384: 005c4300 136 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr8i_i64 │ │ │ │ + 15385: 00680708 88 FUNC GLOBAL DEFAULT 12 qcow2_cache_flush │ │ │ │ + 15386: 0076baa0 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevL2TPv3Options │ │ │ │ 15387: 00aa9fac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_XIVE_CPU_CONNECT_EVENT │ │ │ │ 15388: 009ea8d4 12 OBJECT GLOBAL DEFAULT 21 SmbiosEntryPointType_lookup │ │ │ │ 15389: 00231c60 184 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall_ret │ │ │ │ - 15390: 006bc6c4 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ - 15391: 005cdc24 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ - 15392: 0051a804 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ + 15390: 006bc6b4 896 FUNC GLOBAL DEFAULT 12 qed_find_cluster │ │ │ │ + 15391: 005cdc14 20 FUNC GLOBAL DEFAULT 12 migration_rate_get │ │ │ │ + 15392: 0051a7f8 72 FUNC GLOBAL DEFAULT 12 virtio_queue_set_num │ │ │ │ 15393: 00aaf1a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_MASKED_EVENT │ │ │ │ 15394: 00a10958 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs32 │ │ │ │ 15395: 00adf338 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_MSIX_USE_VECTOR_FAIL_DSTATE │ │ │ │ 15396: 00ade51a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_EXITING_DSTATE │ │ │ │ 15397: 00ab3f8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOMMU_MAP_NOTIFY_EVENT │ │ │ │ 15398: 00adeeb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_UPDATE_MAINTENANCE_IRQ_DSTATE │ │ │ │ 15399: 00aa587c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_NEW_SERVER_EVENT │ │ │ │ 15400: 00ab89e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_UNCORRECTABLE_ERRORS_EVENT │ │ │ │ 15401: 003df534 36 FUNC GLOBAL DEFAULT 12 xhci_set_flag │ │ │ │ 15402: 00aa6ff4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SWIM_ISMCTRL_WRITE_EVENT │ │ │ │ - 15403: 0054c4d8 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ - 15404: 005611cc 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ + 15403: 0054c4c8 180 FUNC GLOBAL DEFAULT 12 qemu_minrampagesize │ │ │ │ + 15404: 005611bc 588 FUNC GLOBAL DEFAULT 12 gpa2hva │ │ │ │ 15405: 00adef30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_GET_IRQ_DELIVERED_DSTATE │ │ │ │ 15406: 00adf7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_JUMP_DSTATE │ │ │ │ 15407: 00ae0604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_DELETE_DSTATE │ │ │ │ - 15408: 006a1d80 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ + 15408: 006a1d70 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_export │ │ │ │ 15409: 00ab2d04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_NAK_EVENT │ │ │ │ 15410: 00438ca4 228 FUNC GLOBAL DEFAULT 12 hmp_block_resize │ │ │ │ 15411: 00aaf3b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_COMPARE_DATA_CB_EVENT │ │ │ │ 15412: 00ab0ce8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_GET_NEXT_SG_ELEM_EVENT │ │ │ │ 15413: 00adec62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_MISMATCH_DSTATE │ │ │ │ 15414: 00211270 368 FUNC GLOBAL DEFAULT 12 float32_div │ │ │ │ - 15415: 006895c8 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ - 15416: 007e0bd8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ + 15415: 006895b8 596 FUNC GLOBAL DEFAULT 12 qcow2_process_discards │ │ │ │ + 15416: 007e0bc8 92 FUNC GLOBAL DEFAULT 12 qemu_bh_new_full │ │ │ │ 15417: 00a10328 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus32 │ │ │ │ 15418: 00aac0e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_ECR1_EVENT │ │ │ │ 15419: 0047fadc 284 FUNC GLOBAL DEFAULT 12 multifd_ram_flush_and_sync │ │ │ │ - 15420: 007ca878 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ - 15421: 0063a7e8 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ - 15422: 00776884 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ + 15420: 007ca868 148 FUNC GLOBAL DEFAULT 12 fifo8_pop │ │ │ │ + 15421: 0063a7d8 184 FUNC GLOBAL DEFAULT 12 scsi_convert_sense │ │ │ │ + 15422: 00776874 196 FUNC GLOBAL DEFAULT 12 visit_type_ThreadContextProperties_members │ │ │ │ 15423: 0034e39c 140 FUNC GLOBAL DEFAULT 12 msix_get_message │ │ │ │ - 15424: 00575828 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ + 15424: 00575818 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxw_le │ │ │ │ 15425: 00adfe76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_PMEM_FLUSH_REQUEST_DSTATE │ │ │ │ - 15426: 00596394 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ + 15426: 00596384 28 FUNC GLOBAL DEFAULT 12 gdb_put_buffer │ │ │ │ 15427: 00ade602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_PWRITE_ZEROES_DSTATE │ │ │ │ 15428: 00ae0062 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_DEST_INIT_DSTATE │ │ │ │ 15429: 00adea7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_DSTATE │ │ │ │ 15430: 00ae034c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_SASL_START_DSTATE │ │ │ │ 15431: 00aa96f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_MOUSE_RESET_EVENT │ │ │ │ 15432: 00ab417c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_3C3_READ_EVENT │ │ │ │ - 15433: 00737628 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ + 15433: 00737618 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow_members │ │ │ │ 15434: 002f70fc 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_memory_module_event │ │ │ │ 15435: 00adedb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_SET_IRQ_DSTATE │ │ │ │ 15436: 00ab8ef8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BALLOON_EVENT │ │ │ │ 15437: 00adf7c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_DMA_DSTATE │ │ │ │ 15438: 00aac3b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_CPUCFG_WRITE_EVENT │ │ │ │ 15439: 00adec84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_DSTATE │ │ │ │ 15440: 00adf16c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_OFFSET_TO_CELL_DSTATE │ │ │ │ 15441: 00ae0c72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT8_DSTATE │ │ │ │ 15442: 00aa79d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_RESET_EVENT │ │ │ │ 15443: 00ab6df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_SET_VCPU_EVENT │ │ │ │ 15444: 004df9ac 88 FUNC GLOBAL DEFAULT 12 helper_float_ueq_d │ │ │ │ 15445: 00aa583c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_FAIL_EVENT │ │ │ │ 15446: 00aa9368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_READ_DMA_CB_AIO_EVENT │ │ │ │ - 15447: 007456c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ - 15448: 005c85e0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ + 15447: 007456b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCDeviceInfo │ │ │ │ + 15448: 005c85d0 84 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_i64 │ │ │ │ 15449: 00adf134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_VCR_DSTATE │ │ │ │ 15450: 0023f9e0 1100 FUNC GLOBAL DEFAULT 12 hmp_info_vnc │ │ │ │ 15451: 00ade6ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_PAYLOAD_DECODE_DSTATE │ │ │ │ 15452: 00adf0fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_LED_MEM_READW_DSTATE │ │ │ │ 15453: 00aaa56c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_RPR_READ_EVENT │ │ │ │ - 15454: 005033c8 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ - 15455: 00746334 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ + 15454: 005033bc 56 FUNC GLOBAL DEFAULT 12 vfio_address_space_insert │ │ │ │ + 15455: 00746324 788 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo_members │ │ │ │ 15456: 0021a530 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64 │ │ │ │ - 15457: 0059461c 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ + 15457: 0059460c 4224 FUNC GLOBAL DEFAULT 12 gdb_read_byte │ │ │ │ 15458: 00ab7b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STORE_ATOM8_FALLBACK_EVENT │ │ │ │ - 15459: 005754e4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ - 15460: 0071976c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ - 15461: 00784f54 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ + 15459: 005754d4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_sminw_le │ │ │ │ + 15460: 0071975c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevCreateOptions_base_members │ │ │ │ + 15461: 00784f44 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotWrapper_members │ │ │ │ 15462: 003608b4 644 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_plug_cb │ │ │ │ 15463: 00ab846c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_ADD_EVENT │ │ │ │ 15464: 00a167b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_and_fetchw_le │ │ │ │ 15465: 00ab44bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_EOI_EVENT │ │ │ │ 15466: 004dfa04 72 FUNC GLOBAL DEFAULT 12 helper_float_ueq_s │ │ │ │ 15467: 00adec1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_RECV_DSTATE │ │ │ │ - 15468: 007fc714 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ + 15468: 007fc704 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_list_properties_arg_members │ │ │ │ 15469: 00ade63c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_PROCESS_DSTATE │ │ │ │ - 15470: 006f4f44 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ + 15470: 006f4f34 92 FUNC GLOBAL DEFAULT 12 qapi_free_int64List │ │ │ │ 15471: 0021e0c4 324 FUNC GLOBAL DEFAULT 12 int16_to_float16 │ │ │ │ - 15472: 00770b48 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ + 15472: 00770b38 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOMMUFDProperties │ │ │ │ 15473: 00ab5874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_TRANSFER_OUTPUT_EVENT │ │ │ │ 15474: 0021d454 244 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32 │ │ │ │ 15475: 00ae0786 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_DSTATE │ │ │ │ - 15476: 007378ac 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ + 15476: 0073789c 216 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS_members │ │ │ │ 15477: 00adeefc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_WRITE_XIVE_DSTATE │ │ │ │ 15478: 00ab8c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_PAUSE_EVENT │ │ │ │ 15479: 00adefc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_SET_ALT_DSTATE │ │ │ │ 15480: 00231910 224 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cond_cb__udata │ │ │ │ - 15481: 00744ff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ + 15481: 00744fe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFixedMemoryWindowOptionsList │ │ │ │ 15482: 0034c264 172 FUNC GLOBAL DEFAULT 12 pcie_chassis_create │ │ │ │ 15483: 003d3a28 664 FUNC GLOBAL DEFAULT 12 usb_ehci_realize │ │ │ │ 15484: 00adf916 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_DSTATE │ │ │ │ - 15485: 00718938 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ + 15485: 00718928 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh_members │ │ │ │ 15486: 00ae0022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_DEL_DSTATE │ │ │ │ 15487: 00ade8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_REG_DSTATE │ │ │ │ 15488: 00aae30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_IOPORT_READ_EVENT │ │ │ │ 15489: 00aa70e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_EVENT │ │ │ │ - 15490: 00572550 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ + 15490: 00572540 76 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_data_ra │ │ │ │ 15491: 00adebbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_EDID_DSTATE │ │ │ │ 15492: 00adf040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SECCTL_S_WRITE_DSTATE │ │ │ │ - 15493: 0074a6f4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ + 15493: 0074a6e4 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo │ │ │ │ 15494: 00adef14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_ACK_DSTATE │ │ │ │ 15495: 00ade870 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_RETURN_DSTATE │ │ │ │ 15496: 003f4728 616 FUNC GLOBAL DEFAULT 12 vfio_region_write │ │ │ │ 15497: 00ade994 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_COMPLETE_DSTATE │ │ │ │ 15498: 00adf686 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IO_CMD_DSTATE │ │ │ │ 15499: 002d92bc 480 FUNC GLOBAL DEFAULT 12 vga_mem_readb │ │ │ │ 15500: 00ae05e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_WAKEUP_DSTATE │ │ │ │ - 15501: 007409dc 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ + 15501: 007409cc 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObject │ │ │ │ 15502: 00aad82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_MSIX_INIT_FAIL_EVENT │ │ │ │ 15503: 00adecbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_SET_IRQ_DSTATE │ │ │ │ - 15504: 00735294 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ - 15505: 0076c004 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ + 15504: 00735284 192 FUNC GLOBAL DEFAULT 12 visit_type_MonitorMode │ │ │ │ + 15505: 0076bff4 316 FUNC GLOBAL DEFAULT 12 visit_type_NetdevBridgeOptions │ │ │ │ 15506: 00aaccdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_PACKET_DESC_READ_EVENT │ │ │ │ 15507: 00aa4e60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_COMPLETE_COMMAND_EVENT │ │ │ │ 15508: 0034943c 456 FUNC GLOBAL DEFAULT 12 fw_cfg_add_string │ │ │ │ - 15509: 0077a908 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ - 15510: 007b98b8 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ + 15509: 0077a8f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatusInfo │ │ │ │ + 15510: 007b98a8 1908 FUNC GLOBAL DEFAULT 12 qdict_crumple │ │ │ │ 15511: 0022d6cc 208 FUNC GLOBAL DEFAULT 12 helper_gvec_ltus64 │ │ │ │ - 15512: 00581e0c 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ + 15512: 00581dfc 104 FUNC GLOBAL DEFAULT 12 qdev_new │ │ │ │ 15513: 00aaebd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_GETFEAT_EVENT │ │ │ │ - 15514: 007d152c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ + 15514: 007d151c 84 FUNC GLOBAL DEFAULT 12 keyval_merge │ │ │ │ 15515: 0046f17c 248 FUNC GLOBAL DEFAULT 12 hmp_loadvm │ │ │ │ 15516: 0027d790 112 FUNC GLOBAL DEFAULT 12 fgetxattrat_nofollow │ │ │ │ 15517: 00adfbba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_DSTATE │ │ │ │ 15518: 00ab2ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_OPER_WRITE_EVENT │ │ │ │ 15519: 00ab6ac4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_EVENT │ │ │ │ 15520: 00ab7014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BALLOON_EVENT_EVENT │ │ │ │ 15521: 00adfbd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_EP_RESET_DSTATE │ │ │ │ 15522: 00ae062e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_MIGRATE_RECOVER_DSTATE │ │ │ │ 15523: 00adef32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_RESET_IRQ_DELIVERED_DSTATE │ │ │ │ 15524: 00aaf178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NS_ATTACHMENT_ATTACH_EVENT │ │ │ │ 15525: 00ab68d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_EVENT │ │ │ │ - 15526: 006f4e8c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ + 15526: 006f4e7c 92 FUNC GLOBAL DEFAULT 12 qapi_free_int16List │ │ │ │ 15527: 004c8450 244 FUNC GLOBAL DEFAULT 12 tap_fd_get_ifname │ │ │ │ - 15528: 006d65fc 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ - 15529: 00729e60 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ + 15528: 006d65ec 1300 FUNC GLOBAL DEFAULT 12 luring_co_submit │ │ │ │ + 15529: 00729e50 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_export_deleted │ │ │ │ 15530: 00a108d4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs64 │ │ │ │ 15531: 00ab8738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_START_EVENT │ │ │ │ 15532: 00ab86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_STOP_EVENT │ │ │ │ 15533: 00aac1d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MER_EVENT │ │ │ │ 15534: 00aaacfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_READ_EVENT │ │ │ │ 15535: 00adf06e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_UPDATE_DSTATE │ │ │ │ - 15536: 00586050 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ - 15537: 005ccc04 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ + 15536: 00586040 464 FUNC GLOBAL DEFAULT 12 clock_set_mul_div │ │ │ │ + 15537: 005ccbf4 268 FUNC GLOBAL DEFAULT 12 tcg_gen_usadd_vec │ │ │ │ 15538: 003764a8 712 FUNC GLOBAL DEFAULT 12 scsi_SG_IO_FROM_DEV │ │ │ │ 15539: 00adef3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_EOI_DELAYED_REASSERT_DSTATE │ │ │ │ 15540: 0023dfd4 128 FUNC GLOBAL DEFAULT 12 qkbd_state_switch_console │ │ │ │ 15541: 00a102a4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ltus64 │ │ │ │ 15542: 003fdc94 1540 FUNC GLOBAL DEFAULT 12 vfio_display_probe │ │ │ │ - 15543: 006fbeac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ - 15544: 00610fd8 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ + 15543: 006fbe9c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmap │ │ │ │ + 15544: 00610fc8 48 FUNC GLOBAL DEFAULT 12 qemu_in_iothread │ │ │ │ 15545: 0021e7d0 360 FUNC GLOBAL DEFAULT 12 int16_to_float32 │ │ │ │ 15546: 00adec32 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_READ_DSTATE │ │ │ │ 15547: 00adfda8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_GET_DEVICE_DSTATE │ │ │ │ - 15548: 007b4388 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ - 15549: 007de2c4 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ + 15548: 007b4378 8 FUNC GLOBAL DEFAULT 12 qdict_size │ │ │ │ + 15549: 007de2b4 424 FUNC GLOBAL DEFAULT 12 uffd_unregister_memory │ │ │ │ 15550: 00397600 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_ioc_facts_endianness │ │ │ │ 15551: 00aaddec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_DESC_PS_READ_EVENT │ │ │ │ 15552: 00ab2804 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_PACKET_COMPLETE_EVENT │ │ │ │ 15553: 0027d9a8 8 FUNC GLOBAL DEFAULT 12 aml_resource_template │ │ │ │ 15554: 00a16cdc 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_umaxw_le │ │ │ │ - 15555: 008f6a90 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ - 15556: 007d3bd4 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ + 15555: 008f6a80 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode_len │ │ │ │ + 15556: 007d3bc4 200 FUNC GLOBAL DEFAULT 12 qemu_log_unlock │ │ │ │ 15557: 00ab2c04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DEVICE_FOUND_EVENT │ │ │ │ 15558: 00aa8208 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LAT_B_EVENT │ │ │ │ 15559: 00aa71d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_GUESS_EVENT │ │ │ │ 15560: 00ab176c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_APP_COMMAND_EVENT │ │ │ │ 15561: 00aa8a28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_GET_EDID_EVENT │ │ │ │ 15562: 00ab4fc0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_EXPIRED_EVENT │ │ │ │ 15563: 00ab17cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ADMA_TRANSFER_COMPLETED_EVENT │ │ │ │ - 15564: 008051fc 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ + 15564: 008051ec 264 FUNC GLOBAL DEFAULT 12 vduse_dev_setup_queue │ │ │ │ 15565: 00ab87dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_CHANGE_EVENT │ │ │ │ - 15566: 00799bdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ + 15566: 00799bcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayGTK │ │ │ │ 15567: 00ab42dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_EVENT │ │ │ │ 15568: 00ab0b78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_ERROR_FIFO_OVERRUN_EVENT │ │ │ │ 15569: 00adff3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_BEGIN_BATCH_DSTATE │ │ │ │ 15570: 00ade54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_SERVER_STATUS_DSTATE │ │ │ │ 15571: 00ade8f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_WRITEL_DREG_DSTATE │ │ │ │ 15572: 00a15f74 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_be │ │ │ │ - 15573: 00769c70 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ - 15574: 0070339c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ + 15573: 00769c60 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevStreamOptions │ │ │ │ + 15574: 0070338c 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfoList │ │ │ │ 15575: 00ab7b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_NEW_EVENT │ │ │ │ 15576: 009ea5f4 12 OBJECT GLOBAL DEFAULT 21 QCryptoRSAPaddingAlgo_lookup │ │ │ │ 15577: 00aaa9fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_PENDING_IRQ_EVENT │ │ │ │ - 15578: 00745834 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ + 15578: 00745824 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioMEMDeviceInfoWrapper │ │ │ │ 15579: 00a17204 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_uminw_le │ │ │ │ 15580: 002de518 16 FUNC GLOBAL DEFAULT 12 i2c_slave_set_address │ │ │ │ - 15581: 00790078 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ + 15581: 00790068 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClient_members │ │ │ │ 15582: 00adf1ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_TX_DONE_DSTATE │ │ │ │ 15583: 00aaec28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_EVENT │ │ │ │ 15584: 0021d548 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint64 │ │ │ │ 15585: 00a1eae4 36 OBJECT GLOBAL DEFAULT 24 qemu_net_opts │ │ │ │ 15586: 00adf5c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_CQ_HEAD_DSTATE │ │ │ │ 15587: 00ade758 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SEND_INFO_DSTATE │ │ │ │ - 15588: 007300c4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ + 15588: 007300b4 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper │ │ │ │ 15589: 004cc820 264 FUNC GLOBAL DEFAULT 12 replay_get_instructions │ │ │ │ 15590: 00aa69e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_OPEN_RETURN_EVENT │ │ │ │ 15591: 00adf9a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_FIFO_POP_DSTATE │ │ │ │ - 15592: 006f79c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ + 15592: 006f79b8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_remove_medium_arg_members │ │ │ │ 15593: 00adf70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_READ_DATA_DSTATE │ │ │ │ - 15594: 00629158 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ - 15595: 0079445c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ + 15594: 00629148 24 FUNC GLOBAL DEFAULT 12 job_ref_locked │ │ │ │ + 15595: 0079444c 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerPortList │ │ │ │ 15596: 00aa8168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CREATE_TASK_EVENT │ │ │ │ - 15597: 00733760 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ - 15598: 00593ab0 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ + 15597: 00733750 92 FUNC GLOBAL DEFAULT 12 qapi_free_HumanReadableText │ │ │ │ + 15598: 00593aa0 164 FUNC GLOBAL DEFAULT 12 gdb_read_register │ │ │ │ 15599: 00aa85b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_UPDATE_AREA_EVENT │ │ │ │ 15600: 00ab5b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_EVENT │ │ │ │ 15601: 004420e4 116 FUNC GLOBAL DEFAULT 12 qemu_get_guest_simple_memory_mapping │ │ │ │ 15602: 00aa7a08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_RECEIVE_EVENT │ │ │ │ 15603: 00ade536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FILE_FLUSH_FDATASYNC_FAILED_DSTATE │ │ │ │ 15604: 00adee84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_HPPIR0_READ_DSTATE │ │ │ │ 15605: 00a20658 4 OBJECT GLOBAL DEFAULT 24 graphic_height │ │ │ │ 15606: 00ade596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_RW_DONE_DSTATE │ │ │ │ 15607: 00306a3c 528 FUNC GLOBAL DEFAULT 12 e1000x_hw_rx_enabled │ │ │ │ 15608: 00adf4de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_DSTATE │ │ │ │ - 15609: 007f2bc4 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ + 15609: 007f2bb4 96 FUNC GLOBAL DEFAULT 12 timed_average_avg │ │ │ │ 15610: 00ab0ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_UNDERFLOW_EVENT │ │ │ │ - 15611: 005c9ef8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ - 15612: 0065418c 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ + 15611: 005c9ee8 60 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i32 │ │ │ │ + 15612: 0065417c 176 FUNC GLOBAL DEFAULT 12 assert_bdrv_graph_writable │ │ │ │ 15613: 00adef0c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_CHECK_IPI_DSTATE │ │ │ │ - 15614: 0058e25c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ - 15615: 006fd550 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ + 15614: 0058e24c 140 FUNC GLOBAL DEFAULT 12 object_class_property_add_tm │ │ │ │ + 15615: 006fd540 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCor │ │ │ │ 15616: 00ab0b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_RAISE_IRQ_EVENT │ │ │ │ - 15617: 0061b6c4 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ + 15617: 0061b6b4 192 FUNC GLOBAL DEFAULT 12 bdrv_child_change_aio_context │ │ │ │ 15618: 00adfa3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_DSTATE │ │ │ │ 15619: 00aaa05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_EVENT │ │ │ │ - 15620: 007eee38 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ + 15620: 007eee28 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_concat │ │ │ │ 15621: 00ab1218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INITQ_MAPPED_EVENT │ │ │ │ - 15622: 007cdad8 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ - 15623: 005a9570 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ + 15622: 007cdac8 60 FUNC GLOBAL DEFAULT 12 notifier_with_return_remove │ │ │ │ + 15623: 005a9560 976 FUNC GLOBAL DEFAULT 12 tcg_expand_vec_op │ │ │ │ 15624: 00aba8f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_MONITOR_DISPATCH_EVENT │ │ │ │ 15625: 00adff54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_DSTATE │ │ │ │ 15626: 00aadf9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_WRITE_UNHANDLED_EVENT │ │ │ │ - 15627: 007a0a54 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ + 15627: 007a0a44 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayType │ │ │ │ 15628: 0047e8bc 40 FUNC GLOBAL DEFAULT 12 multifd_device_state_save_thread_should_exit │ │ │ │ - 15629: 0072f1c4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ - 15630: 00561da0 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ + 15629: 0072f1b4 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevPty │ │ │ │ + 15630: 00561d90 144 FUNC GLOBAL DEFAULT 12 accel_find │ │ │ │ 15631: 00adfd70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PREREG_UNREGISTER_DSTATE │ │ │ │ 15632: 00adf080 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_ENABLE_DSTATE │ │ │ │ 15633: 00adfd4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_START_DSTATE │ │ │ │ - 15634: 00728ba8 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ + 15634: 00728b98 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsFuse │ │ │ │ 15635: 0042f104 176 FUNC GLOBAL DEFAULT 12 fsdev_throttle_init │ │ │ │ 15636: 00aa4708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_STEPPING_EVENT │ │ │ │ 15637: 00ab6344 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 15638: 0054c690 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ + 15638: 0054c680 24 FUNC GLOBAL DEFAULT 12 qemu_ram_set_uf_zeroable │ │ │ │ 15639: 00aa5d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_REQUEST_EVENT │ │ │ │ 15640: 00ae05f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_UUID_DSTATE │ │ │ │ - 15641: 005824cc 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ + 15641: 005824bc 460 FUNC GLOBAL DEFAULT 12 qdev_find_recursive │ │ │ │ 15642: 0047f1b0 56 FUNC GLOBAL DEFAULT 12 multifd_ram_save_setup │ │ │ │ 15643: 00adf61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_NSLIST_CSI_DSTATE │ │ │ │ - 15644: 005781c0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ + 15644: 005781b0 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchl_le_mmu │ │ │ │ 15645: 00adf026 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_READ_DSTATE │ │ │ │ 15646: 00ab9db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_EVENT │ │ │ │ 15647: 00ae02a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SUBPAGE_READ_DSTATE │ │ │ │ 15648: 00aa4738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXITING_EVENT │ │ │ │ - 15649: 008030d0 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ - 15650: 0071cc50 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ + 15649: 008030c0 40 FUNC GLOBAL DEFAULT 12 vu_queue_unpop │ │ │ │ + 15650: 0071cc40 552 FUNC GLOBAL DEFAULT 12 qapi_event_send_quorum_report_bad │ │ │ │ 15651: 00aa8e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_RECV_EVENT │ │ │ │ 15652: 00ab2f84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_TD_ASYNC_EVENT │ │ │ │ 15653: 00aa8628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_FLUSH_SURFACES_ASYNC_EVENT │ │ │ │ - 15654: 007d3de8 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ - 15655: 006475fc 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ + 15654: 007d3dd8 20 FUNC GLOBAL DEFAULT 12 qemu_set_log │ │ │ │ + 15655: 006475ec 168 FUNC GLOBAL DEFAULT 12 blk_co_pdiscard │ │ │ │ 15656: 00ae0060 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_DSTATE │ │ │ │ 15657: 0021f0bc 360 FUNC GLOBAL DEFAULT 12 int16_to_float64 │ │ │ │ 15658: 00463e34 816 FUNC GLOBAL DEFAULT 12 tpm_util_show_buffer │ │ │ │ 15659: 00ade5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_SUBMIT_COMMAND_RAW_DSTATE │ │ │ │ 15660: 00adfa8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_FLOW_CONTROL_DSTATE │ │ │ │ 15661: 00491818 272 FUNC GLOBAL DEFAULT 12 qemu_loadvm_load_state_buffer │ │ │ │ - 15662: 00965c4c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ + 15662: 00965c3c 3 OBJECT GLOBAL DEFAULT 14 sense_code_LBA_OUT_OF_RANGE │ │ │ │ 15663: 00ab73d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CB_GRAB_SELECTION_EVENT │ │ │ │ 15664: 00ab3e7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_EVENT │ │ │ │ - 15665: 005b057c 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ + 15665: 005b056c 444 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i32 │ │ │ │ 15666: 0046c020 428 FUNC GLOBAL DEFAULT 12 hmp_info_dirty_rate │ │ │ │ 15667: 00ae0cb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFIO_DMA_MAP_DSTATE │ │ │ │ - 15668: 00643b24 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ + 15668: 00643b14 116 FUNC GLOBAL DEFAULT 12 blk_set_force_allow_inactivate │ │ │ │ 15669: 00ade954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_WRITE_DSTATE │ │ │ │ 15670: 00aa9e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_WRITE_EVENT │ │ │ │ - 15671: 006f7058 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ - 15672: 0074c160 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ + 15671: 006f7048 92 FUNC GLOBAL DEFAULT 12 qapi_free_PRManagerInfoList │ │ │ │ + 15672: 0074c150 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo │ │ │ │ 15673: 00aaa68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LRC_READ_EVENT │ │ │ │ - 15674: 0058d70c 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ + 15674: 0058d6fc 196 FUNC GLOBAL DEFAULT 12 object_property_get_link │ │ │ │ 15675: 00aae988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_MISALIGNED_EVENT │ │ │ │ 15676: 00adf354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_QDEV_RESET_HOLD_DSTATE │ │ │ │ 15677: 0048efb0 424 FUNC GLOBAL DEFAULT 12 qemu_loadvm_state_cleanup │ │ │ │ - 15678: 007f17a4 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ + 15678: 007f1794 140 FUNC GLOBAL DEFAULT 12 throttle_timers_attach_aio_context │ │ │ │ 15679: 00ab6e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SYSTEM_POWERDOWN_REQUEST_EVENT │ │ │ │ 15680: 00ab6c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_TCP_INFO_EVENT │ │ │ │ 15681: 00abc09c 4 OBJECT GLOBAL DEFAULT 25 nb_option_roms │ │ │ │ 15682: 00ab01a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_80_EVENT │ │ │ │ 15683: 0022c92c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs8 │ │ │ │ - 15684: 0058e6ac 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ - 15685: 007488d8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ + 15684: 0058e69c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint64_ptr │ │ │ │ + 15685: 007488c8 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheWritePolicy │ │ │ │ 15686: 00adef5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ECHO_SEND_DSTATE │ │ │ │ 15687: 003b8e14 124 FUNC GLOBAL DEFAULT 12 usb_device_reset │ │ │ │ 15688: 0035b8d4 296 FUNC GLOBAL DEFAULT 12 qmp_query_pci │ │ │ │ - 15689: 00787ddc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ + 15689: 00787dcc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_status_arg_members │ │ │ │ 15690: 00adf000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPU_PWRCTRL_READ_DSTATE │ │ │ │ - 15691: 005f6028 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ + 15691: 005f6018 568 FUNC GLOBAL DEFAULT 12 qcrypto_get_x509_cert_fingerprint │ │ │ │ 15692: 00ab6944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_HEADER_EVENT │ │ │ │ 15693: 009eabf4 12 OBJECT GLOBAL DEFAULT 21 ZeroPageDetection_lookup │ │ │ │ - 15694: 007e4fd0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ - 15695: 006fec6c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ + 15694: 007e4fc0 16 FUNC GLOBAL DEFAULT 12 timer_pending │ │ │ │ + 15695: 006fec5c 192 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificVmdk_members │ │ │ │ 15696: 009eb324 12 OBJECT GLOBAL DEFAULT 21 QKeyCode_lookup │ │ │ │ 15697: 00aadfcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_MDIC_READ_EVENT │ │ │ │ 15698: 00ade672 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_LOCK_MEDIUM_DSTATE │ │ │ │ - 15699: 007a24d8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ + 15699: 007a24c8 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_connected │ │ │ │ 15700: 00423954 68 FUNC GLOBAL DEFAULT 12 audio_driver_register │ │ │ │ 15701: 00aaf298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NSLIST_EVENT │ │ │ │ - 15702: 00648848 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ - 15703: 006fcd0c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ + 15702: 00648838 124 FUNC GLOBAL DEFAULT 12 blk_get_detect_zeroes_from_root_state │ │ │ │ + 15703: 006fccfc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsIscsi │ │ │ │ 15704: 00aa7a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL011_CAN_RECEIVE_EVENT │ │ │ │ 15705: 00adfd3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_PRECOPY_EMPTY_HIT_DSTATE │ │ │ │ - 15706: 0077168c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ + 15706: 0077167c 280 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_types_arg_members │ │ │ │ 15707: 00adefd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_STATUS_DSTATE │ │ │ │ 15708: 00adf38e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_WRITE_ICS_DSTATE │ │ │ │ 15709: 00aad13c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_ACCEPT_EVENT │ │ │ │ 15710: 00adf904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_DCMD_DSTATE │ │ │ │ 15711: 00aabfa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SYSCTRL_MEM_READL_EVENT │ │ │ │ 15712: 00adf392 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_DSTATE │ │ │ │ 15713: 0031381c 1752 FUNC GLOBAL DEFAULT 12 net_rx_pkt_validate_l4_csum │ │ │ │ - 15714: 00803244 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ - 15715: 00649620 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ - 15716: 006dc850 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ + 15714: 00803234 296 FUNC GLOBAL DEFAULT 12 vu_queue_flush │ │ │ │ + 15715: 00649610 180 FUNC GLOBAL DEFAULT 12 blk_io_limits_enable │ │ │ │ + 15716: 006dc840 544 FUNC GLOBAL DEFAULT 12 bdrv_remove_persistent_dirty_bitmap │ │ │ │ 15717: 00ade61a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_DO_SUBMIT_DONE_DSTATE │ │ │ │ 15718: 00ab3094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_MMIO_WRITEW_EVENT │ │ │ │ 15719: 00aa8a18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_SET_SCANOUT_EVENT │ │ │ │ 15720: 00aa5220 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LURING_CLEANUP_STATE_EVENT │ │ │ │ - 15721: 007a3744 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ - 15722: 005cc1b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ + 15721: 007a3734 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_spice │ │ │ │ + 15722: 005cc1a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_vec │ │ │ │ 15723: 00adef78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_DSTATE │ │ │ │ 15724: 00ae0c7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_REJECT_DSTATE │ │ │ │ - 15725: 0075b278 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ - 15726: 0057a754 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ + 15725: 0075b268 192 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateMeasureMode │ │ │ │ + 15726: 0057a744 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_be │ │ │ │ 15727: 00ab07a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_DESC_EVENT │ │ │ │ 15728: 00ab1cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_WRITE_EVENT │ │ │ │ 15729: 00ade886 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LCREATE_DSTATE │ │ │ │ - 15730: 005d49a8 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ + 15730: 005d4998 304 FUNC GLOBAL DEFAULT 12 qemu_set_offset │ │ │ │ 15731: 00aa95a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READW_EVENT │ │ │ │ 15732: 00ab2414 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_CONFIG_EVENT │ │ │ │ - 15733: 00619698 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ + 15733: 00619688 588 FUNC GLOBAL DEFAULT 12 bdrv_get_xdbg_block_graph │ │ │ │ 15734: 001ec0f8 260 FUNC GLOBAL DEFAULT 12 cpu_exec_start │ │ │ │ 15735: 00aaf4a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRCHK_APPTAG_EVENT │ │ │ │ 15736: 00ade91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_POPULATED_JEDEC_DSTATE │ │ │ │ - 15737: 005ed278 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ - 15738: 006fa528 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ + 15737: 005ed268 112 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_key_len │ │ │ │ + 15738: 006fa518 1104 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_latency_histogram_set │ │ │ │ 15739: 00adedae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_IC_SET_CPU_IRQ_DSTATE │ │ │ │ - 15740: 005bc854 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ - 15741: 007eb334 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ + 15740: 005bc844 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_add_i64_chk │ │ │ │ + 15741: 007eb324 360 FUNC GLOBAL DEFAULT 12 hbitmap_next_dirty_area │ │ │ │ 15742: 00adf2b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RESET_DSTATE │ │ │ │ 15743: 002927d4 156 FUNC GLOBAL DEFAULT 12 fw_path_provider_try_get_dev_path │ │ │ │ 15744: 00adf028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_GET_CLOCK_FREQUENCY_DSTATE │ │ │ │ 15745: 00ade906 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_READ_DSTATE │ │ │ │ - 15746: 005c4398 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ - 15747: 00617590 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ + 15746: 005c4388 120 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_shr16i_i64 │ │ │ │ + 15747: 00617580 560 FUNC GLOBAL DEFAULT 12 bdrv_perm_names │ │ │ │ 15748: 00ab1c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MCQ_CREATE_SQ_EVENT │ │ │ │ 15749: 00aa8838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ASYNC_COMPLETE_IO_EVENT │ │ │ │ - 15750: 005c9124 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ + 15750: 005c9114 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_sub │ │ │ │ 15751: 00adee28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_WRITE_DSTATE │ │ │ │ 15752: 0022a094 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64i │ │ │ │ 15753: 00adf6ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RS5C372_RECV_DSTATE │ │ │ │ - 15754: 00610c8c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ + 15754: 00610c7c 128 FUNC GLOBAL DEFAULT 12 iothread_stop │ │ │ │ 15755: 00adf6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_SELECT_DSTATE │ │ │ │ 15756: 00ab7448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_CLOSE_EVENT │ │ │ │ 15757: 00ab7888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_ERROR_EVENT │ │ │ │ - 15758: 0054171c 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ + 15758: 00541710 240 FUNC GLOBAL DEFAULT 12 memory_region_unmap_iommu_notifier_range │ │ │ │ 15759: 003b8424 244 FUNC GLOBAL DEFAULT 12 usb_combined_packet_cancel │ │ │ │ 15760: 00adf276 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MIF_READ_DSTATE │ │ │ │ 15761: 00aa4e30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_HANDLE_EVENT_EVENT │ │ │ │ 15762: 00adec38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_RESET_DSTATE │ │ │ │ 15763: 00aa564c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_SP_EVENT │ │ │ │ 15764: 00adf682 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FLUSH_NS_DSTATE │ │ │ │ 15765: 00adf454 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_EX_UDP_DSTATE │ │ │ │ 15766: 0022abbc 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shl64v │ │ │ │ 15767: 0021a62c 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int8_round_to_zero │ │ │ │ 15768: 00427f78 52 FUNC GLOBAL DEFAULT 12 AUD_remove_card │ │ │ │ - 15769: 007098dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ - 15770: 007fcdc8 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ + 15769: 007098cc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockIOThrottle │ │ │ │ + 15770: 007fcdb8 160 FUNC GLOBAL DEFAULT 12 json_lexer_flush │ │ │ │ 15771: 00adef08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICP_EOI_DSTATE │ │ │ │ - 15772: 00774854 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ + 15772: 00774844 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendShmProperties │ │ │ │ 15773: 009eb988 12 OBJECT GLOBAL DEFAULT 21 ReplayMode_lookup │ │ │ │ - 15774: 00710ea4 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ - 15775: 0070b164 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ + 15774: 00710e94 192 FUNC GLOBAL DEFAULT 12 visit_type_NFSTransport │ │ │ │ + 15775: 0070b154 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_dismiss_arg_members │ │ │ │ 15776: 00adf046 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_READ_BLOCKED_DSTATE │ │ │ │ 15777: 00adfd3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_CLEANUP_DSTATE │ │ │ │ - 15778: 005963ec 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ + 15778: 005963dc 1368 FUNC GLOBAL DEFAULT 12 gdbserver_start │ │ │ │ 15779: 009949d4 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_drive_iothread │ │ │ │ - 15780: 005afadc 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ + 15780: 005afacc 232 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i32 │ │ │ │ 15781: 00363a54 264 FUNC GLOBAL DEFAULT 12 pcie_aer_root_set_vector │ │ │ │ - 15782: 00596d30 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ - 15783: 007b6f0c 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ - 15784: 007c3348 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ + 15782: 00596d20 392 FUNC GLOBAL DEFAULT 12 gdb_handle_query_rcmd │ │ │ │ + 15783: 007b6efc 88 FUNC GLOBAL DEFAULT 12 json_writer_free │ │ │ │ + 15784: 007c3338 420 FUNC GLOBAL DEFAULT 12 qemu_mutex_trylock_impl │ │ │ │ 15785: 00203610 388 FUNC GLOBAL DEFAULT 12 float32_sub │ │ │ │ 15786: 00aacb7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_NOT_NETCARD_EVENT │ │ │ │ - 15787: 0077b4f8 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ - 15788: 005745e8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ + 15787: 0077b4e8 540 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_set_action_arg_members │ │ │ │ + 15788: 005745d8 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_smax_fetchb_mmu │ │ │ │ 15789: 00adf174 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMPHY_WRITE_DSTATE │ │ │ │ 15790: 00a127c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64i │ │ │ │ 15791: 00adeaae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_CHANNELS_DSTATE │ │ │ │ 15792: 00adecd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_CMD646_DSTATE │ │ │ │ 15793: 00ab7b18 68 OBJECT GLOBAL DEFAULT 24 accel_tcg_trace_events │ │ │ │ 15794: 00adf1f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_SET_MISTA_DSTATE │ │ │ │ - 15795: 005b5390 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ - 15796: 007970a8 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ + 15795: 005b5380 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ctz_i64 │ │ │ │ + 15796: 00797098 192 FUNC GLOBAL DEFAULT 12 visit_type_TpmModel │ │ │ │ 15797: 00adf260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_DSTATE │ │ │ │ 15798: 00adedc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_GET_PENDING_IRQ_INFO_DSTATE │ │ │ │ 15799: 00adf86e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_LOWER_IRQ_DSTATE │ │ │ │ 15800: 0027ad58 212 FUNC GLOBAL DEFAULT 12 v9fs_co_telldir │ │ │ │ 15801: 00ab72c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_QEMU_REQUEST_EVENT │ │ │ │ - 15802: 007e6d80 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ - 15803: 007bf908 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ - 15804: 007cba78 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ - 15805: 007f188c 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ + 15802: 007e6d70 1104 FUNC GLOBAL DEFAULT 12 inet_connect_saddr │ │ │ │ + 15803: 007bf8f8 104 FUNC GLOBAL DEFAULT 12 aio_context_setup │ │ │ │ + 15804: 007cba68 152 FUNC GLOBAL DEFAULT 12 error_printf │ │ │ │ + 15805: 007f187c 92 FUNC GLOBAL DEFAULT 12 throttle_init │ │ │ │ 15806: 00ae03a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_DSTATE │ │ │ │ 15807: 00313204 112 FUNC GLOBAL DEFAULT 12 net_rx_pkt_has_tcp_data │ │ │ │ - 15808: 006fd8e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ + 15808: 006fd8d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsParallels │ │ │ │ 15809: 00aaa0bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_SET_IRQ_EVENT │ │ │ │ 15810: 00a11f84 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shl64v │ │ │ │ - 15811: 0071833c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ - 15812: 007fb6dc 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ + 15811: 0071832c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevVmdkSubformat │ │ │ │ + 15812: 007fb6cc 324 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode │ │ │ │ 15813: 00ae00ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_OTHER_DSTATE │ │ │ │ - 15814: 007604a8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ - 15815: 007cb0b4 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ + 15814: 00760498 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_set_replication │ │ │ │ + 15815: 007cb0a4 108 FUNC GLOBAL DEFAULT 12 warn_report_err │ │ │ │ 15816: 00aa8c0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_WRITE_EVENT │ │ │ │ 15817: 00adec1c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_ACK_DSTATE │ │ │ │ 15818: 00adeeca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_ENABLE_IRQ_DSTATE │ │ │ │ - 15819: 007189a8 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ - 15820: 00693adc 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ + 15819: 00718998 376 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsSsh │ │ │ │ + 15820: 00693acc 280 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_list │ │ │ │ 15821: 00adf742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_WRITE_DATA_INVALID_DSTATE │ │ │ │ 15822: 00adff86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_INTERRUPT_DSTATE │ │ │ │ 15823: 0047b934 176 FUNC GLOBAL DEFAULT 12 multifd_register_ops │ │ │ │ 15824: 00ab26e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_COMMAND_EVENT │ │ │ │ 15825: 003a83c8 520 FUNC GLOBAL DEFAULT 12 sdbus_read_data │ │ │ │ - 15826: 00662db8 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ + 15826: 00662da8 540 FUNC GLOBAL DEFAULT 12 mirror_start │ │ │ │ 15827: 00aaa0dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HEATHROW_WRITE_EVENT │ │ │ │ 15828: 00ae06da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_GET_DSTATE │ │ │ │ 15829: 004786b0 160 FUNC GLOBAL DEFAULT 12 migration_file_set_error │ │ │ │ 15830: 00ae01a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_DIRTY_LIMIT_GUEST_DSTATE │ │ │ │ - 15831: 007f8164 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ - 15832: 007368b8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ - 15833: 0065bfc8 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ + 15831: 007f8154 380 FUNC GLOBAL DEFAULT 12 qmp_yank │ │ │ │ + 15832: 007368a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoBase │ │ │ │ + 15833: 0065bfb8 2532 FUNC GLOBAL DEFAULT 12 bdrv_co_pwritev_part │ │ │ │ 15834: 00ab65c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_START_EVENT │ │ │ │ 15835: 00ae0796 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_EXPIRE_PASSWORD_DSTATE │ │ │ │ 15836: 003fc2c0 1668 FUNC GLOBAL DEFAULT 12 vfio_multifd_save_complete_precopy_thread │ │ │ │ 15837: 00ad5dd8 4168 OBJECT GLOBAL DEFAULT 25 gdbserver_state │ │ │ │ 15838: 00ae006a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_START_DSTATE │ │ │ │ 15839: 00adf62a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_DSTATE │ │ │ │ - 15840: 0078d814 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ - 15841: 00749278 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ + 15840: 0078d804 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevJackOptions_members │ │ │ │ + 15841: 00749268 652 FUNC GLOBAL DEFAULT 12 visit_type_CpuInstanceProperties_members │ │ │ │ 15842: 00adebae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_DETACH_DSTATE │ │ │ │ 15843: 00293e58 116 FUNC GLOBAL DEFAULT 12 get_image_size │ │ │ │ - 15844: 00700334 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ + 15844: 00700324 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo │ │ │ │ 15845: 0027da14 8 FUNC GLOBAL DEFAULT 12 aml_buffer │ │ │ │ 15846: 002182b4 264 FUNC GLOBAL DEFAULT 12 float16_to_int8 │ │ │ │ 15847: 009ee608 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_vmapple_virtio_blk_variant │ │ │ │ 15848: 00adf71a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_READ_DSTATE │ │ │ │ 15849: 00480a10 36 FUNC GLOBAL DEFAULT 12 migrate_switchover_ack │ │ │ │ 15850: 00aa4ed0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_EVENT │ │ │ │ - 15851: 006fab44 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ - 15852: 0057b33c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ + 15851: 006fab34 92 FUNC GLOBAL DEFAULT 12 qapi_free_VmdkExtentInfoList │ │ │ │ + 15852: 0057b32c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SGXEPCSectionList │ │ │ │ 15853: 00ae0742 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ - 15854: 00699654 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ - 15855: 0075bf9c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ - 15856: 005707c4 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ - 15857: 0059d918 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ - 15858: 007d2ba8 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ + 15854: 00699644 256 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_list │ │ │ │ + 15855: 0075bf8c 372 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo │ │ │ │ + 15856: 005707b4 428 FUNC GLOBAL DEFAULT 12 probe_access │ │ │ │ + 15857: 0059d908 180 FUNC GLOBAL DEFAULT 12 tcg_tb_remove │ │ │ │ + 15858: 007d2b98 244 FUNC GLOBAL DEFAULT 12 rcu_register_thread │ │ │ │ 15859: 00ae01b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_PUT_FD_DSTATE │ │ │ │ 15860: 00adea90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SHOW_DSTATE │ │ │ │ - 15861: 007f6a8c 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ + 15861: 007f6a7c 2384 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_map │ │ │ │ 15862: 00ade5b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_KICK_DSTATE │ │ │ │ 15863: 00aac050 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_DIAG_MEM_WRITEB_EVENT │ │ │ │ - 15864: 0058e37c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ + 15864: 0058e36c 124 FUNC GLOBAL DEFAULT 12 object_class_property_add_uint8_ptr │ │ │ │ 15865: 00adf97c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REPORT_LUNS_DSTATE │ │ │ │ - 15866: 0063cb08 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ + 15866: 0063caf8 8 FUNC GLOBAL DEFAULT 12 block_acct_failed │ │ │ │ 15867: 00aabc30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_EXTI_WRITE_EVENT │ │ │ │ 15868: 00aad38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_GREG_READ_EVENT │ │ │ │ 15869: 00ae04e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 15870: 00aa8b08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_G364FB_WRITE_EVENT │ │ │ │ - 15871: 006fda58 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ + 15871: 006fda48 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsRbd │ │ │ │ 15872: 0036c094 132 FUNC GLOBAL DEFAULT 12 scsi_req_cancel_complete │ │ │ │ 15873: 00aaa0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SYSREG_WRITE_EVENT │ │ │ │ 15874: 00aaa34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INV_EVENT │ │ │ │ 15875: 00238564 24 FUNC GLOBAL DEFAULT 12 qemu_console_surface │ │ │ │ 15876: 00aa69c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_LCREATE_RETURN_EVENT │ │ │ │ 15877: 00ab2374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_DATA_BITS_EVENT │ │ │ │ 15878: 004ccb58 312 FUNC GLOBAL DEFAULT 12 replay_interrupt │ │ │ │ - 15879: 005cb94c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ - 15880: 007c53a0 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ + 15879: 005cb93c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_vec │ │ │ │ + 15880: 007c5390 404 FUNC GLOBAL DEFAULT 12 qemu_drm_rendernode_open │ │ │ │ 15881: 00aae09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_EVENT │ │ │ │ - 15882: 0054e648 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ + 15882: 0054e638 24 FUNC GLOBAL DEFAULT 12 get_system_io │ │ │ │ 15883: 00ade6d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_START_DSTATE │ │ │ │ 15884: 00ab4984 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_FEATURES_EVENT │ │ │ │ - 15885: 00799b80 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ + 15885: 00799b70 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputEventList │ │ │ │ 15886: 00ab1bdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_PRDT_EVENT │ │ │ │ 15887: 002a7bd8 220 FUNC GLOBAL DEFAULT 12 sysbus_realize_and_unref │ │ │ │ 15888: 004b8840 3896 FUNC GLOBAL DEFAULT 12 net_init_dgram │ │ │ │ 15889: 00adfb22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_CANCEL_DSTATE │ │ │ │ 15890: 00aba0a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 15891: 005b3f2c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ + 15891: 005b3f1c 464 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcond_i64 │ │ │ │ 15892: 00ab8ed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BALLOON_EVENT │ │ │ │ 15893: 00adf732 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_EMULATE_READ_DATA_DSTATE │ │ │ │ 15894: 00ade6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 15895: 00ab1498 244 OBJECT GLOBAL DEFAULT 24 hw_sd_trace_events │ │ │ │ 15896: 00ade91a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_SELECT_DSTATE │ │ │ │ - 15897: 0074c7d8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ + 15897: 0074c7c8 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MEMORY_DEVICE_SIZE_CHANGE_arg_members │ │ │ │ 15898: 00adff08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_VRING_KICK_DSTATE │ │ │ │ 15899: 0023e068 44 FUNC GLOBAL DEFAULT 12 qkbd_state_init │ │ │ │ 15900: 00aba3d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_ALTERNATE_EVENT │ │ │ │ - 15901: 0070f3ec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ + 15901: 0070f3dc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi │ │ │ │ 15902: 00369b88 168 FUNC GLOBAL DEFAULT 12 scsi_bus_parse_cdb │ │ │ │ 15903: 004b4fe8 216 FUNC GLOBAL DEFAULT 12 qemu_net_queue_purge │ │ │ │ 15904: 00aded60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_REGISTER_DSTATE │ │ │ │ - 15905: 007551d4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ + 15905: 007551c4 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_interrupt_controllers │ │ │ │ 15906: 00acd878 4 OBJECT GLOBAL DEFAULT 25 replay_break_timer │ │ │ │ 15907: 004d73d8 196 FUNC GLOBAL DEFAULT 12 ebpf_find_binary_by_id │ │ │ │ 15908: 00adf8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMPLETE_REQUEST_DSTATE │ │ │ │ 15909: 00adee3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_EOIR_WRITE_DSTATE │ │ │ │ 15910: 00adeaf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ATI_MM_WRITE_DSTATE │ │ │ │ 15911: 004171ac 40 FUNC GLOBAL DEFAULT 12 vhost_net_set_backend │ │ │ │ 15912: 0021b814 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_scalbn │ │ │ │ 15913: 00ab1adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_INDEX_EVENT │ │ │ │ - 15914: 006a20bc 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ + 15914: 006a20ac 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_import │ │ │ │ 15915: 002350cc 100 FUNC GLOBAL DEFAULT 12 qemu_console_co_wait_update │ │ │ │ 15916: 00ab2ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ASYNC_PACKET_EVENT │ │ │ │ - 15917: 007c4618 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ - 15918: 008f6380 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ - 15919: 007c9940 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ - 15920: 0061a42c 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ + 15917: 007c4608 340 FUNC GLOBAL DEFAULT 12 qemu_event_wait │ │ │ │ + 15918: 008f6370 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_qnum │ │ │ │ + 15919: 007c9930 336 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear │ │ │ │ + 15920: 0061a41c 644 FUNC GLOBAL DEFAULT 12 bdrv_activate │ │ │ │ 15921: 00217620 264 FUNC GLOBAL DEFAULT 12 float16_to_int32_scalbn │ │ │ │ 15922: 00adf5fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_MASKED_DSTATE │ │ │ │ 15923: 00487914 548 FUNC GLOBAL DEFAULT 12 postcopy_discard_send_range │ │ │ │ - 15924: 007e5a5c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ + 15924: 007e5a4c 32 FUNC GLOBAL DEFAULT 12 timerlist_run_timers │ │ │ │ 15925: 00ab168c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_READ_BLOCK_EVENT │ │ │ │ 15926: 00aaf950 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_READ_EVENT │ │ │ │ 15927: 00221dd0 424 FUNC GLOBAL DEFAULT 12 float128_maxnum │ │ │ │ 15928: 0021ac0c 256 FUNC GLOBAL DEFAULT 12 float16_to_uint8_scalbn │ │ │ │ 15929: 00321150 12 FUNC GLOBAL DEFAULT 12 ctucan_disconnect │ │ │ │ 15930: 00aad51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_DISABLED_EVENT │ │ │ │ 15931: 00abc090 4 OBJECT GLOBAL DEFAULT 25 nb_prom_envs │ │ │ │ 15932: 00ab60e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_LOW_PENDING_EVENT │ │ │ │ 15933: 00ade698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_TS_DSTATE │ │ │ │ 15934: 002370f8 164 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_dmabuf │ │ │ │ 15935: 0043a39c 264 FUNC GLOBAL DEFAULT 12 validate_bootdevices │ │ │ │ 15936: 00aaba00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_PPC_CFG_SEC_RESP_EVENT │ │ │ │ - 15937: 007c45a0 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ - 15938: 005211e4 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ + 15937: 007c4590 120 FUNC GLOBAL DEFAULT 12 qemu_event_reset │ │ │ │ + 15938: 005211d8 60 FUNC GLOBAL DEFAULT 12 virtio_bh_new_guarded_full │ │ │ │ 15939: 00ab18ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_COMMAND_EVENT │ │ │ │ 15940: 00adfc18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_ASYNC_DSTATE │ │ │ │ 15941: 00ab6124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_PONG_EVENT │ │ │ │ 15942: 003febb0 220 FUNC GLOBAL DEFAULT 12 virtio_bus_set_vdev_config │ │ │ │ 15943: 00ab2504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_CONFIG_EVENT │ │ │ │ 15944: 00457784 308 FUNC GLOBAL DEFAULT 12 qemu_fdt_randomize_seeds │ │ │ │ 15945: 0045faf0 484 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_stop │ │ │ │ - 15946: 00659c20 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ + 15946: 00659c10 188 FUNC GLOBAL DEFAULT 12 bdrv_co_zone_mgmt │ │ │ │ 15947: 00ade488 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_qdev_c │ │ │ │ 15948: 00adeaee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_FILL_WINDOW_DSTATE │ │ │ │ 15949: 00ab1178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_FRAME_BUSY_EVENT │ │ │ │ 15950: 0040a9cc 240 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_post_load │ │ │ │ 15951: 00438074 228 FUNC GLOBAL DEFAULT 12 hmp_block_job_set_speed │ │ │ │ - 15952: 00610e98 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ + 15952: 00610e88 56 FUNC GLOBAL DEFAULT 12 iothread_get_g_main_context │ │ │ │ 15953: 00adffc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GET_RAMBLOCK_VFN_HASH_DSTATE │ │ │ │ 15954: 00aabcb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_ENABLE_EVENT │ │ │ │ 15955: 00aa6e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_FRAME_ADDRESS_RD_EVENT │ │ │ │ - 15956: 0054c6e8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ - 15957: 006e2c2c 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ + 15956: 0054c6d8 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_named_file │ │ │ │ + 15957: 006e2c1c 296 FUNC GLOBAL DEFAULT 12 mux_set_focus │ │ │ │ 15958: 0029a330 164 FUNC GLOBAL DEFAULT 12 hmp_nmi │ │ │ │ - 15959: 0060c0c4 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ + 15959: 0060c0b4 220 FUNC GLOBAL DEFAULT 12 qmp_blockdev_snapshot_sync │ │ │ │ 15960: 002e83f8 592 FUNC GLOBAL DEFAULT 12 ide_data_readl │ │ │ │ 15961: 00adf6b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SHPC_SLOT_COMMAND_DSTATE │ │ │ │ 15962: 004357b4 352 FUNC GLOBAL DEFAULT 12 hmp_info_dump │ │ │ │ 15963: 0045a490 16 FUNC GLOBAL DEFAULT 12 cryptodev_backend_set_used │ │ │ │ 15964: 00ab3164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_GUEST_BUG_EVENT │ │ │ │ - 15965: 0075ca58 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ + 15965: 0075ca48 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_unplug_primary │ │ │ │ 15966: 003f53f0 84 FUNC GLOBAL DEFAULT 12 vfio_get_device_info_cap │ │ │ │ - 15967: 007868c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ + 15967: 007868b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMappingList │ │ │ │ 15968: 00aa6550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_STARTUP_TPM_RESUME_EVENT │ │ │ │ - 15969: 00784170 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ - 15970: 00715b20 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ + 15969: 00784160 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapMergeWrapper │ │ │ │ + 15970: 00715b10 1116 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow2_members │ │ │ │ 15971: 002da1d4 116 FUNC GLOBAL DEFAULT 12 virtio_add_dmabuf │ │ │ │ 15972: 00229804 188 FUNC GLOBAL DEFAULT 12 helper_gvec_andc │ │ │ │ 15973: 00aaa2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_VMOVI_EVENT │ │ │ │ - 15974: 00780164 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ + 15974: 00780154 556 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress_members │ │ │ │ 15975: 00ae063a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_XEN_REPLICATION_STATUS_DSTATE │ │ │ │ 15976: 003ba5b0 524 FUNC GLOBAL DEFAULT 12 usb_ep_dump │ │ │ │ 15977: 002e88c0 628 FUNC GLOBAL DEFAULT 12 ide_data_readw │ │ │ │ 15978: 009ea738 12 OBJECT GLOBAL DEFAULT 21 DumpGuestMemoryFormat_lookup │ │ │ │ - 15979: 004fe720 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ + 15979: 004fe714 212 FUNC GLOBAL DEFAULT 12 virtio_scsi_common_unrealize │ │ │ │ 15980: 00adef18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_DSTATE │ │ │ │ 15981: 00ae0298 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GLOBAL_DIRTY_CHANGED_DSTATE │ │ │ │ 15982: 00ab5f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_DEST_INIT_TRYING_EVENT │ │ │ │ 15983: 00adeeaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_BPR_READ_DSTATE │ │ │ │ 15984: 00ab1078 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_TARGET_NOT_PRESENT_EVENT │ │ │ │ 15985: 00aa91d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_MAP_EVENT │ │ │ │ 15986: 00a15ff8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smin_fetchw_le │ │ │ │ 15987: 0034f470 280 FUNC GLOBAL DEFAULT 12 msix_init_exclusive_bar │ │ │ │ 15988: 00adfd4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_LOAD_END_DSTATE │ │ │ │ 15989: 00239c28 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_sync │ │ │ │ - 15990: 006fddf0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ + 15990: 006fdde0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotInternal │ │ │ │ 15991: 00adea3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_READB_CTRL_DSTATE │ │ │ │ 15992: 00ab3634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_DATA_OVERRUN_EVENT │ │ │ │ 15993: 00ab74a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_VENDOR_EVENT │ │ │ │ - 15994: 0077024c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ + 15994: 0077023c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CanHostSocketcanProperties │ │ │ │ 15995: 00ade76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_CLEAR_SOCKET_DSTATE │ │ │ │ 15996: 00229bd0 180 FUNC GLOBAL DEFAULT 12 helper_gvec_ands │ │ │ │ - 15997: 0078f4d0 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ - 15998: 006d87f0 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ + 15997: 0078f4c0 280 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev_members │ │ │ │ + 15998: 006d87e0 64 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_merge │ │ │ │ 15999: 00aa8ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_VALUE_WRITE_EVENT │ │ │ │ 16000: 00ab7af8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_GFX_REUSE_EVENT │ │ │ │ - 16001: 007b4f14 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ + 16001: 007b4f04 168 FUNC GLOBAL DEFAULT 12 qlist_copy │ │ │ │ 16002: 00ab0e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_INVALID_CONTEXT_EVENT │ │ │ │ 16003: 00aabcd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_READ_EVENT │ │ │ │ - 16004: 00799170 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ + 16004: 00799160 92 FUNC GLOBAL DEFAULT 12 qapi_free_SpiceServerInfo │ │ │ │ 16005: 0042d208 172 FUNC GLOBAL DEFAULT 12 chardev_add_completion │ │ │ │ - 16006: 007cd554 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ - 16007: 005711f4 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ - 16008: 007fb984 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ - 16009: 00705690 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ + 16006: 007cd544 1104 FUNC GLOBAL DEFAULT 12 qemu_config_parse_qdict │ │ │ │ + 16007: 005711e4 20 FUNC GLOBAL DEFAULT 12 helper_stl_mmu │ │ │ │ + 16008: 007fb974 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_YankInstance_base_members │ │ │ │ + 16009: 00705680 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockJobInfoList │ │ │ │ 16010: 00adf84c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_TRANSFER_DATA_DSTATE │ │ │ │ 16011: 0036bedc 440 FUNC GLOBAL DEFAULT 12 scsi_req_complete_failed │ │ │ │ 16012: 00adfb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_GET_PORT_STATUS_DSTATE │ │ │ │ 16013: 00ab30c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_EVENT │ │ │ │ - 16014: 00630bf8 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ + 16014: 00630be8 88 FUNC GLOBAL DEFAULT 12 qemuio_command_usage │ │ │ │ 16015: 009ea9ac 12 OBJECT GLOBAL DEFAULT 21 NumaOptionsType_lookup │ │ │ │ - 16016: 0069d060 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ + 16016: 0069d050 184 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_check_write │ │ │ │ 16017: 004d749c 232 FUNC GLOBAL DEFAULT 12 qmp_request_ebpf │ │ │ │ - 16018: 007c9850 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ + 16018: 007c9840 240 FUNC GLOBAL DEFAULT 12 bitmap_clear │ │ │ │ 16019: 00a135b0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax16 │ │ │ │ 16020: 00ae04e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_DSTATE │ │ │ │ 16021: 00aabaf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_READ_EVENT │ │ │ │ - 16022: 005e31c4 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ + 16022: 005e31b4 276 FUNC GLOBAL DEFAULT 12 qio_dns_resolver_lookup_async │ │ │ │ 16023: 00ae02e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_KBD_RELEASE_DSTATE │ │ │ │ 16024: 00adeb1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_CLIENT_MONITORS_CONFIG_CAPPED_DSTATE │ │ │ │ 16025: 0027afa4 544 FUNC GLOBAL DEFAULT 12 v9fs_co_mkdir │ │ │ │ - 16026: 005ee770 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ - 16027: 006452c4 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ - 16028: 0058c07c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ - 16029: 0072dc6c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ - 16030: 005e1514 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ + 16026: 005ee760 24 FUNC GLOBAL DEFAULT 12 qcrypto_hash_free │ │ │ │ + 16027: 006452b4 168 FUNC GLOBAL DEFAULT 12 blk_iostatus_set_err │ │ │ │ + 16028: 0058c06c 252 FUNC GLOBAL DEFAULT 12 object_property_get_enum │ │ │ │ + 16029: 0072dc5c 320 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSocket │ │ │ │ + 16030: 005e1504 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch_full │ │ │ │ 16031: 002a622c 160 FUNC GLOBAL DEFAULT 12 qdev_prop_set_drive │ │ │ │ 16032: 00ade7d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_GET_DIRTY_BITMAP_DSTATE │ │ │ │ 16033: 001ed4d0 388 FUNC GLOBAL DEFAULT 12 cap_disas_plugin │ │ │ │ 16034: 00ade99c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_DATA_WRITE_DSTATE │ │ │ │ 16035: 00adf4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LAN9118_PHY_RESET_DSTATE │ │ │ │ 16036: 00aa5f14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_CLEAR_QUEUE_EVENT │ │ │ │ - 16037: 0072ea94 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ - 16038: 006456dc 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ + 16037: 0072ea84 324 FUNC GLOBAL DEFAULT 12 visit_type_ChardevVC_members │ │ │ │ + 16038: 006456cc 104 FUNC GLOBAL DEFAULT 12 blk_co_nb_sectors │ │ │ │ 16039: 00aa596c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_FILE_NEW_PATH_EVENT │ │ │ │ - 16040: 007385d8 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ + 16040: 007385c8 432 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoBase │ │ │ │ 16041: 00aad66c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGBVF_WRN_IO_ADDR_UNKNOWN_EVENT │ │ │ │ 16042: 00ab97a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_NAME_EVENT │ │ │ │ - 16043: 00784b44 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ + 16043: 00784b34 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapWrapper │ │ │ │ 16044: 0042f1b4 328 FUNC GLOBAL DEFAULT 12 fsdev_co_throttle_request │ │ │ │ 16045: 00ab6ed4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FIND_RAM_OFFSET_EVENT │ │ │ │ 16046: 00adfd52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_INCOMING_DSTATE │ │ │ │ 16047: 003f75cc 96 FUNC GLOBAL DEFAULT 12 vfio_container_get_iova_ranges │ │ │ │ 16048: 00aba094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_SERVERS_EVENT │ │ │ │ - 16049: 0051a75c 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ + 16049: 0051a750 148 FUNC GLOBAL DEFAULT 12 virtio_queue_enable │ │ │ │ 16050: 00adeb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_BLT_DSTATE │ │ │ │ - 16051: 00509bf8 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ - 16052: 0072f4ac 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ + 16051: 00509bec 8 FUNC GLOBAL DEFAULT 12 vfio_config_quirk_setup │ │ │ │ + 16052: 0072f49c 192 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackendKind │ │ │ │ 16053: 00aaf418 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_RW_COMPLETE_CB_EVENT │ │ │ │ 16054: 00ab6214 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_AFTER_LOOP_EVENT │ │ │ │ - 16055: 007a2900 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ + 16055: 007a28f0 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_vnc_disconnected │ │ │ │ 16056: 00ab7d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_SET_SOURCE_EVENT │ │ │ │ 16057: 00ab86f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_REMOVE_EVENT │ │ │ │ - 16058: 005c54cc 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ + 16058: 005c54bc 284 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ool │ │ │ │ 16059: 00ae0222 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_DSTATE │ │ │ │ 16060: 00aa5a7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_NEW_FD_EVENT │ │ │ │ 16061: 00221a00 8 FUNC GLOBAL DEFAULT 12 float32_maximum_number │ │ │ │ 16062: 0027b350 232 FUNC GLOBAL DEFAULT 12 v9fs_co_closedir │ │ │ │ - 16063: 00764390 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ + 16063: 00764380 92 FUNC GLOBAL DEFAULT 12 qapi_free_AddfdInfo │ │ │ │ 16064: 003ba434 92 FUNC GLOBAL DEFAULT 12 usb_packet_cleanup │ │ │ │ 16065: 00ab96d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GETFD_EVENT │ │ │ │ - 16066: 007de98c 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ - 16067: 0072830c 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ - 16068: 00751910 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ + 16066: 007de97c 108 FUNC GLOBAL DEFAULT 12 qemu_aio_unref │ │ │ │ + 16067: 007282fc 296 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsNbdBase_members │ │ │ │ + 16068: 00751900 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_set_numa_node │ │ │ │ 16069: 004df440 220 FUNC GLOBAL DEFAULT 12 helper_update_fpcsr │ │ │ │ 16070: 00adeb00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII9022_READ_REG_DSTATE │ │ │ │ - 16071: 007c9568 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ + 16071: 007c9558 84 FUNC GLOBAL DEFAULT 12 slow_bitmap_xor │ │ │ │ 16072: 00ade968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_DSTATE │ │ │ │ 16073: 00ab9b14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_STATS_EVENT │ │ │ │ - 16074: 0071549c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ - 16075: 006fc804 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ - 16076: 007566e8 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ + 16074: 0071548c 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCbw_members │ │ │ │ + 16075: 006fc7f4 92 FUNC GLOBAL DEFAULT 12 qapi_free_SshHostKeyHash │ │ │ │ + 16076: 007566d8 316 FUNC GLOBAL DEFAULT 12 visit_type_CompressionStats │ │ │ │ 16077: 00369778 1040 FUNC GLOBAL DEFAULT 12 scsi_req_parse_cdb │ │ │ │ 16078: 009eb8bc 12 OBJECT GLOBAL DEFAULT 21 CxlExtentRemovalPolicy_lookup │ │ │ │ - 16079: 005d3e98 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ + 16079: 005d3e88 120 FUNC GLOBAL DEFAULT 12 qemu_file_new_input │ │ │ │ 16080: 00ab0e68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_RESET_EVENT │ │ │ │ 16081: 00477258 48 FUNC GLOBAL DEFAULT 12 migration_incoming_postcopy_advised │ │ │ │ 16082: 00a148c4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_mul8 │ │ │ │ 16083: 003aec1c 128 FUNC GLOBAL DEFAULT 12 sdhci_common_class_init │ │ │ │ 16084: 00aded5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_SET_DSTATE │ │ │ │ - 16085: 00570f28 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ + 16085: 00570f18 80 FUNC GLOBAL DEFAULT 12 helper_ldsw_mmu │ │ │ │ 16086: 00aaab2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_MASKED_PENDING_EVENT │ │ │ │ 16087: 004566a0 264 FUNC GLOBAL DEFAULT 12 qemu_fdt_setprop_u64 │ │ │ │ - 16088: 0051c128 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ + 16088: 0051c11c 832 FUNC GLOBAL DEFAULT 12 virtio_queue_restore_last_avail_idx │ │ │ │ 16089: 00244964 16 FUNC GLOBAL DEFAULT 12 qemu_text_console_get_label │ │ │ │ 16090: 00adedd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_VTE_WRITE_DSTATE │ │ │ │ 16091: 00427670 144 FUNC GLOBAL DEFAULT 12 AUD_get_buffer_size_out │ │ │ │ 16092: 0025bba0 120 FUNC GLOBAL DEFAULT 12 palette_idx │ │ │ │ 16093: 00aa72e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_INVALID_COMMAND_EVENT │ │ │ │ - 16094: 0058ba54 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ - 16095: 0070ef6c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ + 16094: 0058ba44 204 FUNC GLOBAL DEFAULT 12 object_property_set_default_bool │ │ │ │ + 16095: 0070ef5c 192 FUNC GLOBAL DEFAULT 12 visit_type_IscsiTransport │ │ │ │ 16096: 00ab50e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_WDT_WRITE_EVENT │ │ │ │ 16097: 00ae02f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_SEND_EMPTY_CLIPBOARD_DSTATE │ │ │ │ 16098: 00a1352c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax32 │ │ │ │ 16099: 00ab35b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_WAKEUP_EVENT │ │ │ │ 16100: 009eaa98 12 OBJECT GLOBAL DEFAULT 21 DirtyRateMeasureMode_lookup │ │ │ │ 16101: 002da2bc 88 FUNC GLOBAL DEFAULT 12 virtio_remove_resource │ │ │ │ 16102: 00ade465 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_net_c │ │ │ │ @@ -16109,2042 +16109,2042 @@ │ │ │ │ 16105: 00aa577c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_WAIT_EVENT │ │ │ │ 16106: 00485524 380 FUNC GLOBAL DEFAULT 12 postcopy_wake_shared │ │ │ │ 16107: 00227c68 24 FUNC GLOBAL DEFAULT 12 helper_clz_i32 │ │ │ │ 16108: 00adf494 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_WRITE_DSTATE │ │ │ │ 16109: 00aa7234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_EVENT │ │ │ │ 16110: 00adfc2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_COMPLETE_SUCCESS_DSTATE │ │ │ │ 16111: 00ade9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_DMAREADY_DSTATE │ │ │ │ - 16112: 006ee024 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ - 16113: 00652d1c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ + 16112: 006ee014 512 FUNC GLOBAL DEFAULT 12 qmp_chardev_remove │ │ │ │ + 16113: 00652d0c 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_serialization_align │ │ │ │ 16114: 00ae04da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DSTATE │ │ │ │ 16115: 00aae47c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NE2000_WRITE_EVENT │ │ │ │ 16116: 00adfe80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_DSTATE │ │ │ │ 16117: 00ae01dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_BAD_DSTATE │ │ │ │ 16118: 00adedf0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VINVALL_DSTATE │ │ │ │ 16119: 003d3cc0 576 FUNC GLOBAL DEFAULT 12 usb_ehci_unrealize │ │ │ │ 16120: 00364910 160 FUNC GLOBAL DEFAULT 12 pcie_aer_parse_error_string │ │ │ │ 16121: 00ab6b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_EVENT │ │ │ │ - 16122: 0077f774 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ - 16123: 00579168 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ + 16122: 0077f764 28 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddressWrapper_members │ │ │ │ + 16123: 00579158 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchl_le │ │ │ │ 16124: 00aa71e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HD_GEOMETRY_LCHS_GUESS_EVENT │ │ │ │ 16125: 0037690c 352 FUNC GLOBAL DEFAULT 12 scsi_generic_read_device_inquiry │ │ │ │ 16126: 00448344 524 FUNC GLOBAL DEFAULT 12 qtest_server_init │ │ │ │ 16127: 00aa7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_READ_EVENT │ │ │ │ 16128: 00aa9298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_HOST_DEFAULT_EVENT │ │ │ │ 16129: 00aaf198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_POST_CQE_EVENT │ │ │ │ - 16130: 00771898 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ + 16130: 00771888 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_list_properties_arg_members │ │ │ │ 16131: 00a9e758 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_alg_map │ │ │ │ 16132: 00adfef0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NOTIFY_IRQFD_DEFERRED_FN_DSTATE │ │ │ │ - 16133: 00639b10 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ - 16134: 00544ce4 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ + 16133: 00639b00 420 FUNC GLOBAL DEFAULT 12 nbd_rep_lookup │ │ │ │ + 16134: 00544cd8 68 FUNC GLOBAL DEFAULT 12 address_space_remove_listeners │ │ │ │ 16135: 00aa8fe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_AHCI_MEM_READ_EVENT │ │ │ │ 16136: 00ab7538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_GL_SCANOUT_TEXTURE_EVENT │ │ │ │ - 16137: 007c0280 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ + 16137: 007c0270 116 FUNC GLOBAL DEFAULT 12 event_notifier_cleanup │ │ │ │ 16138: 004489f8 1056 FUNC GLOBAL DEFAULT 12 configure_rtc │ │ │ │ 16139: 0031bccc 12 FUNC GLOBAL DEFAULT 12 vhost_net_get_max_queues │ │ │ │ - 16140: 007885b4 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ + 16140: 007885a4 112 FUNC GLOBAL DEFAULT 12 visit_type_VirtioRingUsed_members │ │ │ │ 16141: 00a1229c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16i │ │ │ │ 16142: 00aaf688 52 OBJECT GLOBAL DEFAULT 24 hw_nvram_trace_events │ │ │ │ - 16143: 0064408c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ - 16144: 006bca44 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ - 16145: 00725b74 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ + 16143: 0064407c 576 FUNC GLOBAL DEFAULT 12 monitor_add_blk │ │ │ │ + 16144: 006bca34 24 FUNC GLOBAL DEFAULT 12 qed_init_l2_cache │ │ │ │ + 16145: 00725b64 1020 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_create │ │ │ │ 16146: 0029a194 248 FUNC GLOBAL DEFAULT 12 hmp_pmemsave │ │ │ │ 16147: 00ab94b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_CANCEL_EVENT │ │ │ │ - 16148: 00953050 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ + 16148: 00953040 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_CHILD_CLEARTID │ │ │ │ 16149: 00aaef18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VIRT_MNGMT_EVENT │ │ │ │ 16150: 00aaf248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_EVENT │ │ │ │ 16151: 00427abc 212 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_out │ │ │ │ 16152: 00adf098 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_SET_IRQ_DSTATE │ │ │ │ 16153: 00ab0ba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_STATE_EVENT │ │ │ │ - 16154: 005e5fdc 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ + 16154: 005e5fcc 152 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_export_p8info │ │ │ │ 16155: 0045f69c 48 FUNC GLOBAL DEFAULT 12 cryptodev_get_vhost │ │ │ │ 16156: 00adee26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADWRITE_DSTATE │ │ │ │ 16157: 0022cff0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_leus16 │ │ │ │ 16158: 00aa4bb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_SEEK_EVENT │ │ │ │ 16159: 00a11a5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl16v │ │ │ │ - 16160: 007fa314 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ - 16161: 00644cd8 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ - 16162: 005bd610 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ + 16160: 007fa304 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_cxl_inject_correctable_error_arg_members │ │ │ │ + 16161: 00644cc8 492 FUNC GLOBAL DEFAULT 12 blk_dev_change_media_cb │ │ │ │ + 16162: 005bd600 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xor_fetch_i32_chk │ │ │ │ 16163: 00a9e8c0 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_clear_drv │ │ │ │ 16164: 00368a10 304 FUNC GLOBAL DEFAULT 12 scsi_device_find │ │ │ │ 16165: 00aaa02c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_EVENT │ │ │ │ - 16166: 00770754 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ - 16167: 007304e0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ - 16168: 00524810 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ - 16169: 0054217c 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ + 16166: 00770744 92 FUNC GLOBAL DEFAULT 12 qapi_free_IothreadProperties │ │ │ │ + 16167: 007304d0 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper_members │ │ │ │ + 16168: 00524804 56 FUNC GLOBAL DEFAULT 12 vhost_iova_tree_delete │ │ │ │ + 16169: 00542170 224 FUNC GLOBAL DEFAULT 12 memory_region_set_log │ │ │ │ 16170: 00adf032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_ANALOG_READ_DSTATE │ │ │ │ 16171: 00aad05c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_WRITE_EVENT │ │ │ │ 16172: 00ab3fbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_EVENT │ │ │ │ 16173: 00aae22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_CSUM_EVENT │ │ │ │ 16174: 00ae075c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_TYPES_DSTATE │ │ │ │ - 16175: 006d7fd4 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ + 16175: 006d7fc4 392 FUNC GLOBAL DEFAULT 12 qmp_block_dirty_bitmap_add │ │ │ │ 16176: 00aaea88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_MISALIGNED32_EVENT │ │ │ │ 16177: 00aba858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_ANON_RAM_ALLOC_EVENT │ │ │ │ - 16178: 00739208 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ - 16179: 0077d0d8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ + 16178: 007391f8 588 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptionsLUKS_members │ │ │ │ + 16179: 0077d0c8 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_watchdog │ │ │ │ 16180: 00aaf7b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHPC_SLOT_COMMAND_EVENT │ │ │ │ - 16181: 007cff9c 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ + 16181: 007cff8c 620 FUNC GLOBAL DEFAULT 12 qemu_opts_print │ │ │ │ 16182: 00417330 1032 FUNC GLOBAL DEFAULT 12 vhost_save_backend_state │ │ │ │ 16183: 00ad6f2c 4 OBJECT GLOBAL DEFAULT 25 tcg_env │ │ │ │ 16184: 00abc098 4 OBJECT GLOBAL DEFAULT 25 old_param │ │ │ │ 16185: 00adf020 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_ENTRY_DSTATE │ │ │ │ 16186: 00aa67b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_9PFS_CONNECT_EVENT │ │ │ │ - 16187: 00610074 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ + 16187: 00610064 416 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_add │ │ │ │ 16188: 00aacd1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_MDIO_ACCESS_EVENT │ │ │ │ 16189: 00adeb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SEND_EVENTS_DSTATE │ │ │ │ 16190: 00ade44c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_dump_c │ │ │ │ - 16191: 005893f8 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ - 16192: 0071ae30 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ + 16191: 005893e8 16 FUNC GLOBAL DEFAULT 12 object_class_is_abstract │ │ │ │ + 16192: 0071ae20 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_blockdev_change_arg_members │ │ │ │ 16193: 009ea168 12 OBJECT GLOBAL DEFAULT 21 SshHostKeyCheckMode_lookup │ │ │ │ 16194: 00439508 236 FUNC GLOBAL DEFAULT 12 hmp_info_blockstats │ │ │ │ - 16195: 0073a990 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ - 16196: 007ab02c 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ + 16195: 0073a980 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoRSAPaddingAlgo │ │ │ │ + 16196: 007ab01c 380 FUNC GLOBAL DEFAULT 12 visit_optional │ │ │ │ 16197: 00ab6e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_STATE_INITIALIZE_EVENT │ │ │ │ - 16198: 0063a4f4 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ - 16199: 007abdc4 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ - 16200: 007d5ce8 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ + 16198: 0063a4e4 60 FUNC GLOBAL DEFAULT 12 scsi_cdb_length │ │ │ │ + 16199: 007abdb4 448 FUNC GLOBAL DEFAULT 12 visit_type_int8 │ │ │ │ + 16200: 007d5cd8 340 FUNC GLOBAL DEFAULT 12 qht_reset │ │ │ │ 16201: 00469678 448 FUNC GLOBAL DEFAULT 12 cpu_throttle_set │ │ │ │ 16202: 00adeb2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SURFACES_DIRTY_DSTATE │ │ │ │ 16203: 00adf90c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_DSTATE │ │ │ │ - 16204: 0071bd78 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ + 16204: 0071bd68 560 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_completed │ │ │ │ 16205: 0034e500 60 FUNC GLOBAL DEFAULT 12 msix_set_pending │ │ │ │ 16206: 00aad68c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_VFMAILBOX_EVENT │ │ │ │ 16207: 003b8d58 188 FUNC GLOBAL DEFAULT 12 usb_port_reset │ │ │ │ - 16208: 007349e4 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ + 16208: 007349d4 372 FUNC GLOBAL DEFAULT 12 visit_type_QMPCapabilityList │ │ │ │ 16209: 00a1019c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus16 │ │ │ │ 16210: 00aa67f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_READLINK_RETURN_EVENT │ │ │ │ - 16211: 00585ac4 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ + 16211: 00585ab4 500 FUNC GLOBAL DEFAULT 12 clock_set │ │ │ │ 16212: 00adfc92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_HUB_POWER_DOWN_DSTATE │ │ │ │ - 16213: 007f21c4 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ - 16214: 0076a3cc 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ + 16213: 007f21b4 440 FUNC GLOBAL DEFAULT 12 throttle_account │ │ │ │ + 16214: 0076a3bc 244 FUNC GLOBAL DEFAULT 12 visit_type_StringList │ │ │ │ 16215: 00adf234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_IRQ_DSTATE │ │ │ │ 16216: 00adf9f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_CMD_LINE_DSTATE │ │ │ │ 16217: 00a134a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_umax64 │ │ │ │ 16218: 00adf01a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CCM_READ_REG_DSTATE │ │ │ │ 16219: 00adf6ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_IRQ_STATE_DSTATE │ │ │ │ - 16220: 0065dff4 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ + 16220: 0065dfe4 176 FUNC GLOBAL DEFAULT 12 bdrv_co_pdiscard_snapshot │ │ │ │ 16221: 00ae015a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_TERMINATE_THREADS_DSTATE │ │ │ │ 16222: 00aace4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_RECEIVE_LEN_EVENT │ │ │ │ - 16223: 00653218 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ - 16224: 007089b8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ + 16223: 00653208 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_sha256 │ │ │ │ + 16224: 007089a8 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapOrStr │ │ │ │ 16225: 00ab48a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_DOMAIN_EVENT │ │ │ │ 16226: 002d9f28 440 FUNC GLOBAL DEFAULT 12 vga_init │ │ │ │ - 16227: 005e2918 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ - 16228: 006dee58 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ + 16227: 005e2908 388 FUNC GLOBAL DEFAULT 12 qio_channel_writev_full_all │ │ │ │ + 16228: 006dee48 600 FUNC GLOBAL DEFAULT 12 blk_pwritev_part │ │ │ │ 16229: 00adf6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_GENERIC_IOCTL_SGIO_DONE_DSTATE │ │ │ │ - 16230: 007c60a4 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ + 16230: 007c6094 196 FUNC GLOBAL DEFAULT 12 register_module_init │ │ │ │ 16231: 00aba3e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_END_LIST_EVENT │ │ │ │ 16232: 00aa8368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CG3_WRITE_EVENT │ │ │ │ 16233: 004ce4e8 32 FUNC GLOBAL DEFAULT 12 replay_get_dword │ │ │ │ 16234: 00227ca8 80 FUNC GLOBAL DEFAULT 12 helper_clz_i64 │ │ │ │ 16235: 00aac380 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMCOM_READ_EVENT │ │ │ │ 16236: 009eac3c 12 OBJECT GLOBAL DEFAULT 21 MigrationCapability_lookup │ │ │ │ 16237: 00ae041a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_RELEASE_END_DSTATE │ │ │ │ 16238: 0031bfec 156 FUNC GLOBAL DEFAULT 12 vhost_net_notify_migration_done │ │ │ │ 16239: 00429858 188 FUNC GLOBAL DEFAULT 12 hmp_stopcapture │ │ │ │ 16240: 00adf0aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_DUTY_DSTATE │ │ │ │ - 16241: 00511b40 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ + 16241: 00511b34 704 FUNC GLOBAL DEFAULT 12 vfio_populate_vga │ │ │ │ 16242: 00adf8fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INTERNAL_INVALID_DSTATE │ │ │ │ 16243: 00adf422 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_CTRL_PHY_RESET_DSTATE │ │ │ │ - 16244: 007369cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ + 16244: 007369bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKS │ │ │ │ 16245: 00adf96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_INTX_DSTATE │ │ │ │ - 16246: 00615f24 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ + 16246: 00615f14 32 FUNC GLOBAL DEFAULT 12 bdrv_uses_whitelist │ │ │ │ 16247: 00ae029a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLATVIEW_DESTROY_RCU_DSTATE │ │ │ │ - 16248: 0055685c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ + 16248: 0055684c 116 FUNC GLOBAL DEFAULT 12 migrate_ram_is_ignored │ │ │ │ 16249: 00ade6f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_SYNC_DSTATE │ │ │ │ 16250: 00ae0c4c 4 OBJECT GLOBAL DEFAULT 25 trace_events_enabled_count │ │ │ │ 16251: 00adf788 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_DSTATE │ │ │ │ 16252: 00352e68 468 FUNC GLOBAL DEFAULT 12 pci_register_vga │ │ │ │ 16253: 0022d394 184 FUNC GLOBAL DEFAULT 12 helper_gvec_leus32 │ │ │ │ 16254: 00ab9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NETDEV_DEL_EVENT │ │ │ │ 16255: 00ad6eb8 4 OBJECT GLOBAL DEFAULT 25 tcg_ctxs │ │ │ │ 16256: 00ab0c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_EVENT │ │ │ │ - 16257: 007c19b4 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ + 16257: 007c19a4 16 FUNC GLOBAL DEFAULT 12 qemu_get_local_state_dir │ │ │ │ 16258: 00aa8228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_EN_B_EVENT │ │ │ │ - 16259: 004ec8d0 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ + 16259: 004ec8c4 376 FUNC GLOBAL DEFAULT 12 virtio_blk_handle_vq │ │ │ │ 16260: 00aaef88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_OFFLINE_ZONE_EVENT │ │ │ │ 16261: 00adf5ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_DSTATE │ │ │ │ 16262: 004d317c 112 FUNC GLOBAL DEFAULT 12 add_stats_entry │ │ │ │ 16263: 00adf78e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_BLOCKMOVE_BADPHASE_DSTATE │ │ │ │ - 16264: 0070b70c 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ + 16264: 0070b6fc 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevDiscardOptions │ │ │ │ 16265: 00adf82c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_SELATNS_DSTATE │ │ │ │ 16266: 00adfea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_DSTATE │ │ │ │ 16267: 003fc0b4 420 FUNC GLOBAL DEFAULT 12 vfio_multifd_setup │ │ │ │ - 16268: 00574938 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ - 16269: 005dd38c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ + 16268: 00574928 328 FUNC GLOBAL DEFAULT 12 cpu_atomic_cmpxchgw_le_mmu │ │ │ │ + 16269: 005dd37c 112 FUNC GLOBAL DEFAULT 12 qio_channel_create_socket_watch │ │ │ │ 16270: 0035fee0 12 FUNC GLOBAL DEFAULT 12 pcie_cap_exit │ │ │ │ 16271: 004279ac 228 FUNC GLOBAL DEFAULT 12 audio_generic_run_buffer_in │ │ │ │ 16272: 00a1142c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne16 │ │ │ │ - 16273: 007eebb4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ - 16274: 006457f0 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ - 16275: 0054da64 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ + 16273: 007eeba4 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_init │ │ │ │ + 16274: 006457e0 120 FUNC GLOBAL DEFAULT 12 blk_get_geometry │ │ │ │ + 16275: 0054da54 496 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_from_file │ │ │ │ 16276: 00abbe88 4 OBJECT GLOBAL DEFAULT 25 only_migratable │ │ │ │ 16277: 00adf7d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_RESET_DSTATE │ │ │ │ 16278: 00ab6be4 76 OBJECT GLOBAL DEFAULT 24 net_trace_events │ │ │ │ 16279: 00adf0ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_DSTATE │ │ │ │ - 16280: 00952f78 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ - 16281: 00746b64 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ - 16282: 0077b370 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ + 16280: 00952f68 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_NEWIPC │ │ │ │ + 16281: 00746b54 432 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo │ │ │ │ + 16282: 0077b360 192 FUNC GLOBAL DEFAULT 12 visit_type_PanicAction │ │ │ │ 16283: 00aabe30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SNVS_WRITE_EVENT │ │ │ │ 16284: 00aaa91c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_CPU_WRITE_EVENT │ │ │ │ - 16285: 005b1b08 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ - 16286: 007cae7c 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ + 16285: 005b1af8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i32 │ │ │ │ + 16286: 007cae6c 320 FUNC GLOBAL DEFAULT 12 error_append_hint │ │ │ │ 16287: 00ae0596 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_USB_DSTATE │ │ │ │ - 16288: 00786864 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ + 16288: 00786854 92 FUNC GLOBAL DEFAULT 12 qapi_free_IOThreadVirtQueueMapping │ │ │ │ 16289: 004854ac 120 FUNC GLOBAL DEFAULT 12 postcopy_ram_prepare_discard │ │ │ │ 16290: 00ab35c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_DETACH_EVENT │ │ │ │ 16291: 00ab98a4 60 OBJECT GLOBAL DEFAULT 24 qapi_commands_qom_trace_events_trace_events │ │ │ │ 16292: 00adf9c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_BLOCK_COUNT_DSTATE │ │ │ │ 16293: 00a10118 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus32 │ │ │ │ 16294: 00ab3324 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ASYNC_COMPLETE_EVENT │ │ │ │ - 16295: 00617040 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ + 16295: 00617030 224 FUNC GLOBAL DEFAULT 12 bdrv_parse_aio │ │ │ │ 16296: 002de528 44 FUNC GLOBAL DEFAULT 12 i2c_bus_busy │ │ │ │ 16297: 00ab30b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_FRAME_LOOP_CONTINUE_EVENT │ │ │ │ 16298: 00aaacec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_MEM_WRITE_EVENT │ │ │ │ 16299: 003b8e90 176 FUNC GLOBAL DEFAULT 12 usb_wakeup │ │ │ │ - 16300: 007c25f0 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ + 16300: 007c25e0 316 FUNC GLOBAL DEFAULT 12 sigaction_invoke │ │ │ │ 16301: 00aac300 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_MAP_ROWS_EVENT │ │ │ │ - 16302: 00610d0c 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ + 16302: 00610cfc 28 FUNC GLOBAL DEFAULT 12 iothread_get_id │ │ │ │ 16303: 0044a36c 480 FUNC GLOBAL DEFAULT 12 qemu_system_guest_panicked │ │ │ │ 16304: 00ae05ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMDEV_DSTATE │ │ │ │ 16305: 00ab838c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_MIRROR_EVENT │ │ │ │ 16306: 00adf488 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_DSTATE │ │ │ │ 16307: 00adfdd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOEVENTFD_EXIT_DSTATE │ │ │ │ 16308: 00adec24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_EVENT_DSTATE │ │ │ │ 16309: 002a6360 100 FUNC GLOBAL DEFAULT 12 qdev_prop_set_netdev │ │ │ │ 16310: 00ab6964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_STATE_SETUP_EVENT │ │ │ │ - 16311: 009611a8 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ + 16311: 00961198 4 OBJECT GLOBAL DEFAULT 14 tcg_op_defs_max │ │ │ │ 16312: 00347618 116 FUNC GLOBAL DEFAULT 12 nvme_subsys_unregister_ctrl │ │ │ │ 16313: 00aacefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_PHY_WRITE_NUM_EVENT │ │ │ │ 16314: 00aadbfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSO_DISABLED_EVENT │ │ │ │ 16315: 00306c4c 424 FUNC GLOBAL DEFAULT 12 e1000x_is_oversized │ │ │ │ 16316: 00adf9b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_SET_VOLTAGE_DSTATE │ │ │ │ - 16317: 005cc2b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ + 16317: 005cc2a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shlv_vec │ │ │ │ 16318: 0031d4b8 280 FUNC GLOBAL DEFAULT 12 hmp_rocker │ │ │ │ 16319: 00221ae8 64 FUNC GLOBAL DEFAULT 12 float64_maximum_number │ │ │ │ 16320: 00ade972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_START_DSTATE │ │ │ │ 16321: 00a1e0a4 84 OBJECT GLOBAL DEFAULT 24 qemu_global_opts │ │ │ │ 16322: 00adeea6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_READ_DSTATE │ │ │ │ - 16323: 005d4ce8 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ + 16323: 005d4cd8 40 FUNC GLOBAL DEFAULT 12 qemu_file_skip │ │ │ │ 16324: 00adfaa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ENDPOINT_DSTATE │ │ │ │ 16325: 00adf47c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_PH_CSUM_DSTATE │ │ │ │ - 16326: 00746a9c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ - 16327: 0079bc90 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ - 16328: 005dc92c 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ - 16329: 00783694 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ + 16326: 00746a8c 200 FUNC GLOBAL DEFAULT 12 visit_type_TargetInfo_members │ │ │ │ + 16327: 0079bc80 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SPICE_DISCONNECTED_arg_members │ │ │ │ + 16328: 005dc91c 620 FUNC GLOBAL DEFAULT 12 qio_channel_tls_new_server │ │ │ │ + 16329: 00783684 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_trace_event_set_state_arg_members │ │ │ │ 16330: 00352688 120 FUNC GLOBAL DEFAULT 12 pci_bus_numa_node │ │ │ │ 16331: 00ae061e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ 16332: 00adfe16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_RESET_PM_DSTATE │ │ │ │ 16333: 00231648 300 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_for_each │ │ │ │ - 16334: 007e9804 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ - 16335: 0058df90 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ + 16334: 007e97f4 16 FUNC GLOBAL DEFAULT 12 buffer_empty │ │ │ │ + 16335: 0058df80 168 FUNC GLOBAL DEFAULT 12 object_class_property_add_bool │ │ │ │ 16336: 0025ba88 4 FUNC GLOBAL DEFAULT 12 palette_destroy │ │ │ │ - 16337: 005f6450 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ - 16338: 00734e5c 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ + 16337: 005f6440 52 FUNC GLOBAL DEFAULT 12 qcrypto_hash_supports │ │ │ │ + 16338: 00734e4c 112 FUNC GLOBAL DEFAULT 12 visit_type_VersionInfo_members │ │ │ │ 16339: 00ab883c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_RINGBUF_WRITE_EVENT │ │ │ │ - 16340: 00573a50 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ - 16341: 008f6ca8 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ - 16342: 007d50d0 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ + 16340: 00573a40 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_or_fetchb_mmu │ │ │ │ + 16341: 008f6c98 268 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgkbd_to_qcode │ │ │ │ + 16342: 007d50c0 292 FUNC GLOBAL DEFAULT 12 qdist_pr │ │ │ │ 16343: 00adf3aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_DSTATE │ │ │ │ 16344: 00ab1258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_CONFIG_SAS_PHY_EVENT │ │ │ │ - 16345: 006f50b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ + 16345: 006f50a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint64List │ │ │ │ 16346: 00aa74b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_START_EVENT │ │ │ │ 16347: 00ab75d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_PRIMARY_SURFACE_EVENT │ │ │ │ - 16348: 007423fc 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ + 16348: 007423ec 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_job_status_change │ │ │ │ 16349: 00aba8a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_CO_MUTEX_LOCK_ENTRY_EVENT │ │ │ │ 16350: 004702d0 236 FUNC GLOBAL DEFAULT 12 migrate_set_capability_completion │ │ │ │ - 16351: 00724f84 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ + 16351: 00724f74 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_reopen │ │ │ │ 16352: 00ade8ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_REG_DSTATE │ │ │ │ 16353: 00adf166 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMCOM_READ_DSTATE │ │ │ │ 16354: 00217728 260 FUNC GLOBAL DEFAULT 12 float16_to_int64_scalbn │ │ │ │ 16355: 00ab0ea8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_UNSUPPORTED_EVENT │ │ │ │ 16356: 00ab4db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SKIPPED_MEMORY_SECTION_EVENT │ │ │ │ 16357: 00a113a8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne32 │ │ │ │ 16358: 00adee94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_CTLR_EL3_WRITE_DSTATE │ │ │ │ 16359: 00420ebc 604 FUNC GLOBAL DEFAULT 12 hmp_vhost_queue_status │ │ │ │ 16360: 00223f14 960 FUNC GLOBAL DEFAULT 12 float64r32_sqrt │ │ │ │ 16361: 00adf52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQENT_TOO_SMALL_DSTATE │ │ │ │ 16362: 0046216c 400 FUNC GLOBAL DEFAULT 12 spdm_socket_connect │ │ │ │ 16363: 00aa7034 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_READ_SFDP_EVENT │ │ │ │ - 16364: 007573a4 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ + 16364: 00757394 244 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapabilityStatusList │ │ │ │ 16365: 00aaef58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_CLOSE_EVENT │ │ │ │ 16366: 00ab9068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_VM_GENERATION_ID_EVENT │ │ │ │ - 16367: 00736970 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 16367: 00736960 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfoLUKSSlotList │ │ │ │ 16368: 00adedca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_ESCALATE_DISABLED_DSTATE │ │ │ │ 16369: 00adff8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_READ_DSTATE │ │ │ │ 16370: 00adf1dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_REG_READ_DSTATE │ │ │ │ - 16371: 00717430 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ + 16371: 00717420 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow │ │ │ │ 16372: 00aabb50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_UPDATE_EVENT │ │ │ │ - 16373: 00596944 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ + 16373: 00596934 472 FUNC GLOBAL DEFAULT 12 gdb_exit │ │ │ │ 16374: 00aa8468 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_CIRRUS_WRITE_BLT_EVENT │ │ │ │ - 16375: 005772b8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ - 16376: 0066c700 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ - 16377: 0070cfd0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ + 16375: 005772a8 432 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_be_mmu │ │ │ │ + 16376: 0066c6f0 1200 FUNC GLOBAL DEFAULT 12 bdrv_node_info_dump │ │ │ │ + 16377: 0070cfc0 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryptionFormat │ │ │ │ 16378: 00ad5d8a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_c │ │ │ │ 16379: 00aa57ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_EVENT │ │ │ │ 16380: 0034e674 260 FUNC GLOBAL DEFAULT 12 msix_uninit │ │ │ │ 16381: 00aa4268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_JOB_PAUSE_EVENT │ │ │ │ 16382: 0022d79c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_leus64 │ │ │ │ 16383: 00adf52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CSS_DSTATE │ │ │ │ 16384: 00ab1cac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_DB_EVENT │ │ │ │ 16385: 00ab3054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_LINK_ASYNC_EVENT │ │ │ │ - 16386: 007589e4 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ - 16387: 00503400 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ + 16386: 007589d4 2284 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameters_members │ │ │ │ + 16387: 005033f4 136 FUNC GLOBAL DEFAULT 12 vfio_get_device_info │ │ │ │ 16388: 00ae0420 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_RESET_ASSERT_BEGIN_DSTATE │ │ │ │ - 16389: 0056695c 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ + 16389: 0056694c 156 FUNC GLOBAL DEFAULT 12 cpu_restore_state │ │ │ │ 16390: 00ab31c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_SUSPEND_EVENT │ │ │ │ 16391: 00ab36d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_READ_FAILED_EVENT │ │ │ │ 16392: 004af548 276 FUNC GLOBAL DEFAULT 12 net_init_hubport │ │ │ │ 16393: 00ab2d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_STATE_EVENT │ │ │ │ 16394: 00ab1cfc 1352 OBJECT GLOBAL DEFAULT 24 hw_usb_trace_events │ │ │ │ 16395: 00aadb4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_EVENT │ │ │ │ 16396: 00ae02d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_TOUCH_SEND_EVENT_DSTATE │ │ │ │ 16397: 00ab8f88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_PMEMSAVE_EVENT │ │ │ │ 16398: 0021b70c 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint16_scalbn │ │ │ │ - 16399: 006f4ffc 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ + 16399: 006f4fec 92 FUNC GLOBAL DEFAULT 12 qapi_free_uint16List │ │ │ │ 16400: 004d3588 60 FUNC GLOBAL DEFAULT 12 accel_ioctl_begin │ │ │ │ 16401: 00ade65c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_ONE_ITERATION_DSTATE │ │ │ │ 16402: 0043bfb8 36 FUNC GLOBAL DEFAULT 12 rust_bql_mock_lock │ │ │ │ - 16403: 00611a10 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ + 16403: 00611a00 508 FUNC GLOBAL DEFAULT 12 qmp_job_dismiss │ │ │ │ 16404: 00ae0c57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qdev_c │ │ │ │ 16405: 00adf10a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_AUX2_MEM_READB_DSTATE │ │ │ │ 16406: 00217508 280 FUNC GLOBAL DEFAULT 12 float16_to_int16_scalbn │ │ │ │ 16407: 00ae0c54 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_yank_c │ │ │ │ - 16408: 007c5cac 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ + 16408: 007c5c9c 220 FUNC GLOBAL DEFAULT 12 fdmon_io_uring_destroy │ │ │ │ 16409: 00ab4c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_CONFIG_EVENT │ │ │ │ 16410: 00aa76e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_WRITE_EVENT │ │ │ │ 16411: 0043bdac 108 FUNC GLOBAL DEFAULT 12 qemu_cpu_kick │ │ │ │ 16412: 00aa7384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK0_FAILED_EVENT │ │ │ │ 16413: 00adec08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_SEND_DSTATE │ │ │ │ 16414: 0022e21c 172 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub16 │ │ │ │ - 16415: 00561ea0 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ + 16415: 00561e90 224 FUNC GLOBAL DEFAULT 12 accel_init_interfaces │ │ │ │ 16416: 00acd260 8 OBJECT GLOBAL DEFAULT 25 net_clients │ │ │ │ 16417: 002278c4 44 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_restore │ │ │ │ 16418: 00adea66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_FLUSH_BUF_DSTATE │ │ │ │ - 16419: 005aed0c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ + 16419: 005aecfc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i32 │ │ │ │ 16420: 0021a0a8 368 FUNC GLOBAL DEFAULT 12 floatx80_to_int64_round_to_zero │ │ │ │ 16421: 00ae0258 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_ADDRESS_SPACE_ID_DSTATE │ │ │ │ - 16422: 005b455c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ + 16422: 005b454c 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext8s_i64 │ │ │ │ 16423: 00ab1478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_CANCEL_EVENT │ │ │ │ - 16424: 00736c50 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ + 16424: 00736c40 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsProperties │ │ │ │ 16425: 00ab5a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_OUTGOING_EVENT │ │ │ │ 16426: 00ae0cd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_DSTATE │ │ │ │ 16427: 00ade65a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STREAM_START_DSTATE │ │ │ │ - 16428: 007d4b14 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ + 16428: 007d4b04 624 FUNC GLOBAL DEFAULT 12 qdist_bin__internal │ │ │ │ 16429: 00a10094 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_leus64 │ │ │ │ 16430: 00ab6824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_GOOD_EVENT │ │ │ │ 16431: 00adf106 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_READB_DSTATE │ │ │ │ 16432: 004a4f14 128 FUNC GLOBAL DEFAULT 12 hmp_info_history │ │ │ │ 16433: 00aa8718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_COMMAND_CHECK_EVENT │ │ │ │ 16434: 00230c40 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_set │ │ │ │ - 16435: 007baf5c 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ + 16435: 007baf4c 88 FUNC GLOBAL DEFAULT 12 qemu_open │ │ │ │ 16436: 0034c310 228 FUNC GLOBAL DEFAULT 12 pcie_chassis_add_slot │ │ │ │ 16437: 00aa5a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_COMPLETE_EVENT │ │ │ │ 16438: 00350004 364 FUNC GLOBAL DEFAULT 12 pci_default_read_config │ │ │ │ 16439: 0021574c 340 FUNC GLOBAL DEFAULT 12 float32_to_bfloat16 │ │ │ │ 16440: 002a949c 100 FUNC GLOBAL DEFAULT 12 ramfb_setup │ │ │ │ 16441: 00ade562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_GETLENGTH_DSTATE │ │ │ │ - 16442: 007d5bb4 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ + 16442: 007d5ba4 260 FUNC GLOBAL DEFAULT 12 qht_init │ │ │ │ 16443: 00adf1f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_RX_IRQ_DSTATE │ │ │ │ 16444: 00aaaabc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_S390_AIRQ_SUPPRESSED_EVENT │ │ │ │ - 16445: 007e0c34 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ + 16445: 007e0c24 128 FUNC GLOBAL DEFAULT 12 iohandler_get_aio_context │ │ │ │ 16446: 00ae077c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MICE_DSTATE │ │ │ │ - 16447: 00708e88 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ + 16447: 00708e78 1148 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_mirror_arg_members │ │ │ │ 16448: 00ab4c64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_EVENT │ │ │ │ - 16449: 00653d0c 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ + 16449: 00653cfc 352 FUNC GLOBAL DEFAULT 12 bdrv_graph_wrunlock │ │ │ │ 16450: 003524ec 64 FUNC GLOBAL DEFAULT 12 pci_unregister_root_bus │ │ │ │ - 16451: 0067a9d8 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ + 16451: 0067a9c8 384 FUNC GLOBAL DEFAULT 12 qcow2_refcount_metadata_size │ │ │ │ 16452: 00aae06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_EVENT │ │ │ │ 16453: 002305f4 12 FUNC GLOBAL DEFAULT 12 qemu_plugin_mem_is_sign_extended │ │ │ │ - 16454: 006fcdc4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ - 16455: 005b20d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ - 16456: 00567970 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ + 16454: 006fcdb4 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionCreateOptionsLUKSBase │ │ │ │ + 16455: 005b20c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i32 │ │ │ │ + 16456: 00567960 32 FUNC GLOBAL DEFAULT 12 translator_is_same_page │ │ │ │ 16457: 009e9ef8 12 OBJECT GLOBAL DEFAULT 21 PreallocMode_lookup │ │ │ │ 16458: 00ade8a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_PCM_STREAM_FLUSH_DSTATE │ │ │ │ 16459: 009eaadc 12 OBJECT GLOBAL DEFAULT 21 MigrationAddressType_lookup │ │ │ │ 16460: 00adea52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_INSTANCE_INIT_DSTATE │ │ │ │ 16461: 00ade7b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_PERIOD_DSTATE │ │ │ │ - 16462: 006ed844 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ - 16463: 00738d9c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ + 16462: 006ed834 68 FUNC GLOBAL DEFAULT 12 qemu_chr_new │ │ │ │ + 16463: 00738d8c 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKS │ │ │ │ 16464: 00aa9158 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_AUX_EVENT │ │ │ │ 16465: 00ae0330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DEL_MEMSLOT_DSTATE │ │ │ │ - 16466: 006df970 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ + 16466: 006df960 548 FUNC GLOBAL DEFAULT 12 blk_zone_append │ │ │ │ 16467: 00ae022e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_DSTATE │ │ │ │ 16468: 00414b2c 2240 FUNC GLOBAL DEFAULT 12 vhost_dev_init │ │ │ │ 16469: 00ade5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_DSTATE │ │ │ │ 16470: 00adf8ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_DUMMY_DSTATE │ │ │ │ 16471: 00ae06a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_STOP_DSTATE │ │ │ │ 16472: 00ab1afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_EVENT │ │ │ │ - 16473: 0076c140 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ + 16473: 0076c130 256 FUNC GLOBAL DEFAULT 12 visit_type_NetdevHubPortOptions_members │ │ │ │ 16474: 0029bda8 116 FUNC GLOBAL DEFAULT 12 qmp_x_query_interrupt_controllers │ │ │ │ 16475: 00adfeae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_UNMAP_DSTATE │ │ │ │ 16476: 00adecae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_ATAPI_CMD_REPLY_END_EOT_DSTATE │ │ │ │ - 16477: 00625590 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ + 16477: 00625580 204 FUNC GLOBAL DEFAULT 12 bdrv_drop_filter │ │ │ │ 16478: 00adf4e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_RESET_DSTATE │ │ │ │ - 16479: 0053cfe0 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ + 16479: 0053cfd4 388 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device_nomigrate │ │ │ │ 16480: 00aa42a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JOB_STATE_TRANSITION_EVENT │ │ │ │ 16481: 00ae02a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_SYNC_DIRTY_DSTATE │ │ │ │ 16482: 00aaf098 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_CFG_EVENT │ │ │ │ 16483: 00472dac 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_resume_ack │ │ │ │ 16484: 00ade46b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_replay_c │ │ │ │ - 16485: 0075d908 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ - 16486: 00713ec0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ + 16485: 0075d8f8 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_set_parameters │ │ │ │ + 16486: 00713eb0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsPreallocate │ │ │ │ 16487: 00a11324 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ne64 │ │ │ │ 16488: 00adedd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_RECOMPUTE_STATE_SECURE_DSTATE │ │ │ │ 16489: 0022e2c8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub32 │ │ │ │ 16490: 0046744c 484 FUNC GLOBAL DEFAULT 12 migration_channel_process_incoming │ │ │ │ - 16491: 005f5774 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ + 16491: 005f5764 360 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_bye │ │ │ │ 16492: 004df51c 60 FUNC GLOBAL DEFAULT 12 cpu_set_fpcsr │ │ │ │ 16493: 00ab3224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QTD_BITS_EVENT │ │ │ │ 16494: 00adffcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_DSTATE │ │ │ │ 16495: 00ab0598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_QUEUE_REQ_ERROR_EVENT │ │ │ │ 16496: 00ae0452 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_DSTATE │ │ │ │ 16497: 00435424 912 FUNC GLOBAL DEFAULT 12 hmp_dump_guest_memory │ │ │ │ 16498: 002942a0 592 FUNC GLOBAL DEFAULT 12 gunzip │ │ │ │ 16499: 00adf806 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_DSTATE │ │ │ │ 16500: 0043e320 204 FUNC GLOBAL DEFAULT 12 qemu_add_data_dir │ │ │ │ - 16501: 005e9f10 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ + 16501: 005e9f00 124 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_info │ │ │ │ 16502: 00adfe3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VGA_READ_DSTATE │ │ │ │ 16503: 00adf406 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_ISCSI_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ 16504: 00ab0888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_WRITE_EVENT │ │ │ │ 16505: 00adf9aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL181_COMMAND_SENT_DSTATE │ │ │ │ 16506: 0046f8cc 1660 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_parameter │ │ │ │ 16507: 0042b384 56 FUNC GLOBAL DEFAULT 12 audio_sample_to_uint64 │ │ │ │ - 16508: 0057ac50 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ - 16509: 00628bec 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ - 16510: 00778810 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ + 16508: 0057ac40 272 FUNC GLOBAL DEFAULT 12 cpu_ldb_code_mmu │ │ │ │ + 16509: 00628bdc 140 FUNC GLOBAL DEFAULT 12 job_next │ │ │ │ + 16510: 00778800 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_list_types │ │ │ │ 16511: 003bc7c4 2416 FUNC GLOBAL DEFAULT 12 usb_desc_handle_control │ │ │ │ - 16512: 00746d14 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ + 16512: 00746d04 28 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo_members │ │ │ │ 16513: 009eb8ec 12 OBJECT GLOBAL DEFAULT 21 CxlCorErrorType_lookup │ │ │ │ 16514: 00aacc1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOAD_CAM_EVENT │ │ │ │ 16515: 0031d3e0 108 FUNC GLOBAL DEFAULT 12 qmp_query_rocker_of_dpa_flows │ │ │ │ 16516: 004d5cac 152 FUNC GLOBAL DEFAULT 12 icount_handle_interrupt │ │ │ │ 16517: 00ab2754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_XFER_DATA_EVENT │ │ │ │ - 16518: 0055ad2c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ + 16518: 0055ad1c 144 FUNC GLOBAL DEFAULT 12 ram_release_page │ │ │ │ 16519: 00ab879c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHARDEV_SEND_BREAK_EVENT │ │ │ │ 16520: 00351a48 236 FUNC GLOBAL DEFAULT 12 pci_root_bus_path │ │ │ │ 16521: 00a9e908 532 OBJECT GLOBAL DEFAULT 24 qemu_common_drive_opts │ │ │ │ 16522: 00aa8578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SEND_EVENTS_VM_STOPPED_EVENT │ │ │ │ - 16523: 0078523c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ + 16523: 0078522c 332 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSyncWrapper │ │ │ │ 16524: 009ea5b8 12 OBJECT GLOBAL DEFAULT 21 CompatPolicyInput_lookup │ │ │ │ 16525: 00ab76e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_LIST_EVENT │ │ │ │ - 16526: 00965c34 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ + 16526: 00965c24 3 OBJECT GLOBAL DEFAULT 14 sense_code_INCOMPATIBLE_FORMAT │ │ │ │ 16527: 00ae02be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EGL_INIT_D3D11_DEVICE_DSTATE │ │ │ │ 16528: 00adf22c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_SETUP_FRAME_DSTATE │ │ │ │ 16529: 00aace9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ETH_WRITE_EVENT │ │ │ │ - 16530: 00572d18 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ + 16530: 00572d08 72 FUNC GLOBAL DEFAULT 12 cpu_ldl_le_data │ │ │ │ 16531: 00ab3e5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_FINALIZE_EVENT │ │ │ │ 16532: 00adfd7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_POPULATE_INTERRUPTS_DSTATE │ │ │ │ - 16533: 00799564 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ - 16534: 0059d830 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ + 16533: 00799554 92 FUNC GLOBAL DEFAULT 12 qapi_free_VncInfo2 │ │ │ │ + 16534: 0059d820 48 FUNC GLOBAL DEFAULT 12 in_code_gen_buffer │ │ │ │ 16535: 00ab81bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_BLOCKDEV_AMEND_EVENT │ │ │ │ 16536: 00ab66c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QUEUED_PAGE_EVENT │ │ │ │ 16537: 00ab1108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_READ_UNDERFLOW_EVENT │ │ │ │ - 16538: 007fc730 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ - 16539: 00682a18 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ + 16538: 007fc720 340 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_add_arg_members │ │ │ │ + 16539: 00682a08 1124 FUNC GLOBAL DEFAULT 12 qcow2_grow_l1_table │ │ │ │ 16540: 00ae0270 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_EVENT_DSTATE │ │ │ │ - 16541: 00597358 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ + 16541: 00597348 48 FUNC GLOBAL DEFAULT 12 gdb_supports_guest_debug │ │ │ │ 16542: 00ab2e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_RESET_EVENT │ │ │ │ 16543: 00adffee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_DELETE_FD_DSTATE │ │ │ │ - 16544: 005b2ca0 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ + 16544: 005b2c90 144 FUNC GLOBAL DEFAULT 12 tcg_gen_sub_i64 │ │ │ │ 16545: 00ab2384 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_UNSUPPORTED_CONTROL_EVENT │ │ │ │ 16546: 00ab6554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVE_XBZRLE_PAGE_OVERFLOW_EVENT │ │ │ │ 16547: 00adf956 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_UNHANDLED_DOORBELL_CMD_DSTATE │ │ │ │ - 16548: 00799d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ + 16548: 00799d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayCocoa │ │ │ │ 16549: 00adfb56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_OTHER_SPEED_CONFIG_DSTATE │ │ │ │ 16550: 00ab837c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_STREAM_EVENT │ │ │ │ 16551: 00aa6a30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_GETATTR_EVENT │ │ │ │ 16552: 00ab2674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_DEVICE_INFO_EVENT │ │ │ │ 16553: 00aafa10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUN4V_RTC_READ_EVENT │ │ │ │ 16554: 00aacd6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_RX_DONE_EVENT │ │ │ │ 16555: 00aa5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_WRONG_HEADER_EVENT │ │ │ │ - 16556: 0052c7e4 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ + 16556: 0052c7d8 76 FUNC GLOBAL DEFAULT 12 vhost_svq_push_elem │ │ │ │ 16557: 0048ebd8 428 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_cleanup │ │ │ │ 16558: 004af220 456 FUNC GLOBAL DEFAULT 12 net_hub_add_port │ │ │ │ 16559: 002ed2e4 808 FUNC GLOBAL DEFAULT 12 ide_ioport_write │ │ │ │ 16560: 00ade9b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F2XX_USART_DROP_DSTATE │ │ │ │ 16561: 004c1e8c 732 FUNC GLOBAL DEFAULT 12 hmp_hostfwd_remove │ │ │ │ - 16562: 007fa6ac 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ + 16562: 007fa69c 244 FUNC GLOBAL DEFAULT 12 visit_type_CxlDynamicCapacityExtentList │ │ │ │ 16563: 00ab7328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_REL_MOTION_EVENT │ │ │ │ 16564: 00ae0176 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_DSTATE │ │ │ │ - 16565: 00755d4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ - 16566: 007db3e4 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ + 16565: 00755d3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpu │ │ │ │ + 16566: 007db3d4 480 FUNC GLOBAL DEFAULT 12 qemu_try_memalign │ │ │ │ 16567: 00ab6734 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_EVENT │ │ │ │ - 16568: 0063a278 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ - 16569: 00572b08 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ + 16568: 0063a268 268 FUNC GLOBAL DEFAULT 12 scsi_cdb_xfer │ │ │ │ + 16569: 00572af8 92 FUNC GLOBAL DEFAULT 12 cpu_lduw_be_data │ │ │ │ 16570: 00ade858 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_RETURN_DSTATE │ │ │ │ 16571: 00adf88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ABORT_DSTATE │ │ │ │ 16572: 00a9e6d0 24 OBJECT GLOBAL DEFAULT 24 qio_channel_fd_pair_source_funcs │ │ │ │ 16573: 009ea180 12 OBJECT GLOBAL DEFAULT 21 BlockdevQcow2EncryptionFormat_lookup │ │ │ │ 16574: 00ab3f0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_DEL_EVENT │ │ │ │ 16575: 00435ee0 68 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_init │ │ │ │ 16576: 00310858 172 FUNC GLOBAL DEFAULT 12 net_tx_pkt_fix_ip6_payload_len │ │ │ │ 16577: 00ab0858 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_DMA_ABORT_EVENT │ │ │ │ - 16578: 005b26f0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ - 16579: 00559020 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ + 16578: 005b26e0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ld16u_i64 │ │ │ │ + 16579: 00559010 1148 FUNC GLOBAL DEFAULT 12 ram_write_tracking_start │ │ │ │ 16580: 00ab1bcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_DMA_READ_SQ_EVENT │ │ │ │ - 16581: 007481d4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ + 16581: 007481c4 28 FUNC GLOBAL DEFAULT 12 visit_type_DummyForceArrays_members │ │ │ │ 16582: 00ade4ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ - 16583: 006242b0 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ - 16584: 00721dd4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ + 16583: 006242a0 464 FUNC GLOBAL DEFAULT 12 bdrv_find_overlay │ │ │ │ + 16584: 00721dc4 1192 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_debug_block_dirty_bitmap_sha256 │ │ │ │ 16585: 002399e8 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_texture │ │ │ │ - 16586: 0070d8b8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ + 16586: 0070d8a8 192 FUNC GLOBAL DEFAULT 12 visit_type_SshHostKeyCheckHashType │ │ │ │ 16587: 004ab43c 664 FUNC GLOBAL DEFAULT 12 eth_strip_vlan_ex │ │ │ │ - 16588: 005b21a8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ + 16588: 005b2198 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i32 │ │ │ │ 16589: 00adfb24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_CMD_COMPLETE_DSTATE │ │ │ │ - 16590: 0079dafc 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ + 16590: 0079daec 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_KeyValue_base_members │ │ │ │ 16591: 004a4e48 60 FUNC GLOBAL DEFAULT 12 hmp_help │ │ │ │ 16592: 00ab3134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_DMA_ERROR_EVENT │ │ │ │ 16593: 00aded7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_PRESENTER_NOTIFY_DSTATE │ │ │ │ 16594: 00202f98 192 FUNC GLOBAL DEFAULT 12 float64_is_quiet_nan │ │ │ │ 16595: 00ae01fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_HEADER_DSTATE │ │ │ │ 16596: 00aba7e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HBITMAP_SET_EVENT │ │ │ │ 16597: 00adf0cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MOS6522_WRITE_DSTATE │ │ │ │ 16598: 00aa5160 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_WRITEV_DONE_PART_EVENT │ │ │ │ - 16599: 0057a76c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ + 16599: 0057a75c 384 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_be_mmu │ │ │ │ 16600: 00adedb6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HEATHROW_WRITE_DSTATE │ │ │ │ 16601: 00aa9088 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_UNHANDLED_FIS_EVENT │ │ │ │ 16602: 00ab7d14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLOCK_DISCONNECT_EVENT │ │ │ │ 16603: 002e71a4 440 FUNC GLOBAL DEFAULT 12 ide_status_read │ │ │ │ 16604: 004926c8 128 FUNC GLOBAL DEFAULT 12 delete_snapshot │ │ │ │ 16605: 00ab7358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_PRESS_EVENT │ │ │ │ - 16606: 007f7770 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ + 16606: 007f7760 504 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_unmap │ │ │ │ 16607: 003b88b0 592 FUNC GLOBAL DEFAULT 12 usb_combined_input_packet_complete │ │ │ │ 16608: 00aa7aa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_WRITE_EVENT │ │ │ │ 16609: 00ab7588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_SURFACE_EVENT │ │ │ │ 16610: 00ab3194 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QUEUE_ACTION_EVENT │ │ │ │ - 16611: 007fe060 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ + 16611: 007fe050 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplayInfo │ │ │ │ 16612: 00aaf0e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_WRITE_EVENT │ │ │ │ 16613: 00aae43c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_MII_READ_EVENT │ │ │ │ 16614: 00ab89a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ - 16615: 00568078 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ - 16616: 00769820 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ + 16615: 00568068 232 FUNC GLOBAL DEFAULT 12 translator_ldub │ │ │ │ + 16616: 00769810 92 FUNC GLOBAL DEFAULT 12 qapi_free_String │ │ │ │ 16617: 0022e378 216 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub64 │ │ │ │ 16618: 0044a580 324 FUNC GLOBAL DEFAULT 12 qemu_system_powerdown_request │ │ │ │ 16619: 00ab03a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_COMPC_EVENT │ │ │ │ - 16620: 007c80b0 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ - 16621: 00649918 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ - 16622: 007ded98 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ + 16620: 007c80a0 372 FUNC GLOBAL DEFAULT 12 ulshift │ │ │ │ + 16621: 00649908 224 FUNC GLOBAL DEFAULT 12 blk_co_copy_range │ │ │ │ + 16622: 007ded88 100 FUNC GLOBAL DEFAULT 12 aio_bh_new_full │ │ │ │ 16623: 00aadedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_READ_UNKNOWN_EVENT │ │ │ │ 16624: 00ade594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DSTATE │ │ │ │ 16625: 0043b6d0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_init │ │ │ │ - 16626: 007707b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ + 16626: 007707a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_MainLoopProperties │ │ │ │ 16627: 00439f28 52 FUNC GLOBAL DEFAULT 12 qemu_remove_balloon_handler │ │ │ │ 16628: 00ab66d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_GET_FD_EVENT │ │ │ │ - 16629: 007cda84 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ + 16629: 007cda74 16 FUNC GLOBAL DEFAULT 12 notifier_list_empty │ │ │ │ 16630: 00adfa6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_IRQ_RAISE_DSTATE │ │ │ │ 16631: 0029955c 340 FUNC GLOBAL DEFAULT 12 qmp_x_query_roms │ │ │ │ 16632: 0023f6d4 248 FUNC GLOBAL DEFAULT 12 hmp_mouse_move │ │ │ │ - 16633: 0079e68c 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ - 16634: 00965bec 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ - 16635: 00568160 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ + 16633: 0079e67c 292 FUNC GLOBAL DEFAULT 12 visit_type_InputMoveEvent_members │ │ │ │ + 16634: 00965bdc 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_NOT_RESPONDING │ │ │ │ + 16635: 00568150 260 FUNC GLOBAL DEFAULT 12 translator_lduw │ │ │ │ 16636: 00adf20c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_ETH_RX_BD_FULL_DSTATE │ │ │ │ 16637: 00aa7164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_DISK_UNREALIZE_EVENT │ │ │ │ 16638: 00aa77a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_IRQ_RAISED_EVENT │ │ │ │ - 16639: 005cc474 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ - 16640: 00755a10 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ - 16641: 006fbce0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ - 16642: 0077f8f8 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ + 16639: 005cc464 64 FUNC GLOBAL DEFAULT 12 tcg_gen_sars_vec │ │ │ │ + 16640: 00755a00 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrateSetParameters │ │ │ │ + 16641: 006fbcd0 92 FUNC GLOBAL DEFAULT 12 qapi_free_XDbgBlockGraphEdge │ │ │ │ + 16642: 0077f8e8 332 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper │ │ │ │ 16643: 00aa4368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_SESSION_NEW_EVENT │ │ │ │ 16644: 00ab3cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SPAPR_REMOVE_WINDOW_EVENT │ │ │ │ 16645: 00ae0594 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_USB_DSTATE │ │ │ │ 16646: 00472958 44 FUNC GLOBAL DEFAULT 12 migration_incoming_process │ │ │ │ 16647: 00aad25c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MAC_WRITE_EVENT │ │ │ │ 16648: 00ab6f94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEMORY_REGION_OPS_READ_EVENT │ │ │ │ - 16649: 007d1cd0 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ + 16649: 007d1cc0 168 FUNC GLOBAL DEFAULT 12 keyval_parse │ │ │ │ 16650: 00adff0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_VRING_BASE_DSTATE │ │ │ │ 16651: 00aa5b1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_NEW_EVENT │ │ │ │ 16652: 009eb5e8 12 OBJECT GLOBAL DEFAULT 21 VncPrimaryAuth_lookup │ │ │ │ 16653: 0043e8e0 32 FUNC GLOBAL DEFAULT 12 dirtylimit_state_unlock │ │ │ │ 16654: 002a7720 132 FUNC GLOBAL DEFAULT 12 sysbus_init_mmio │ │ │ │ 16655: 00aadefc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_RO_EVENT │ │ │ │ - 16656: 0054e100 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ - 16657: 00624ee0 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ + 16656: 0054e0f0 128 FUNC GLOBAL DEFAULT 12 qemu_ram_block_by_name │ │ │ │ + 16657: 00624ed0 856 FUNC GLOBAL DEFAULT 12 bdrv_insert_node │ │ │ │ 16658: 00ade76c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_SEND_REQUEST_DSTATE │ │ │ │ 16659: 00adf85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_IDENTIFY_DSTATE │ │ │ │ 16660: 00aa9844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_REQUEST_EVENT │ │ │ │ 16661: 00aab5b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_SECONDS_WRITE_EVENT │ │ │ │ 16662: 00ab0648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPT_SCSI_INTERRUPT_EVENT │ │ │ │ 16663: 00495748 48 FUNC GLOBAL DEFAULT 12 migration_in_colo_state │ │ │ │ 16664: 002151ec 372 FUNC GLOBAL DEFAULT 12 float64_to_float16 │ │ │ │ 16665: 00ab7498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_KEYCODES_EVENT │ │ │ │ 16666: 00adf756 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SCSI_TMF_REQ_DSTATE │ │ │ │ - 16667: 007c44c4 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ - 16668: 0056cd44 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ + 16667: 007c44b4 220 FUNC GLOBAL DEFAULT 12 qemu_event_set │ │ │ │ + 16668: 0056cd34 12 FUNC GLOBAL DEFAULT 12 tlb_flush_page_by_mmuidx │ │ │ │ 16669: 00444a20 320 FUNC GLOBAL DEFAULT 12 device_del_completion │ │ │ │ 16670: 00aad04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_REG_READ_EVENT │ │ │ │ - 16671: 006f5838 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ + 16671: 006f5828 244 FUNC GLOBAL DEFAULT 12 visit_type_int64List │ │ │ │ 16672: 0046828c 512 FUNC GLOBAL DEFAULT 12 cpr_delete_fd │ │ │ │ 16673: 00ade9f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_READ_DSTATE │ │ │ │ 16674: 00ade9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CONSOLE_DISCONNECT_DSTATE │ │ │ │ 16675: 00aa6100 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PR_MANAGER_EXECUTE_EVENT │ │ │ │ 16676: 00aa87b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_DESTROY_PRIMARY_IGNORED_EVENT │ │ │ │ 16677: 009948bc 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uuid │ │ │ │ 16678: 00ab6674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THROTTLE_EVENT │ │ │ │ 16679: 00aa91e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_POPULATE_SGLIST_NO_PRDTL_EVENT │ │ │ │ 16680: 00ab4a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_SET_CONFIG_EVENT │ │ │ │ - 16681: 00699af8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ + 16681: 00699ae8 508 FUNC GLOBAL DEFAULT 12 bdrv_snapshot_load_tmp │ │ │ │ 16682: 00aaab4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_RAISE_EVENT │ │ │ │ 16683: 00adf868 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_ENABLE_DSTATE │ │ │ │ - 16684: 0055221c 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ + 16684: 0055220c 680 FUNC GLOBAL DEFAULT 12 address_space_ldl_cached_slow │ │ │ │ 16685: 004aa0f8 60 FUNC GLOBAL DEFAULT 12 net_checksum_finish │ │ │ │ - 16686: 007044c8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ - 16687: 0066a6ac 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ + 16686: 007044b8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockStatsSpecific_base_members │ │ │ │ + 16687: 0066a69c 68 FUNC GLOBAL DEFAULT 12 progress_get_snapshot │ │ │ │ 16688: 0029aad0 244 FUNC GLOBAL DEFAULT 12 hmp_info_memory_size_summary │ │ │ │ 16689: 009e45a8 12 OBJECT GLOBAL DEFAULT 21 virtio_vmstate_info │ │ │ │ - 16690: 007ab544 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ - 16691: 007d6a08 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ + 16690: 007ab534 20 FUNC GLOBAL DEFAULT 12 visit_is_input │ │ │ │ + 16691: 007d69f8 388 FUNC GLOBAL DEFAULT 12 qht_statistics_init │ │ │ │ 16692: 003975e8 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_endianness │ │ │ │ - 16693: 00770d14 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ + 16693: 00770d04 92 FUNC GLOBAL DEFAULT 12 qapi_free_RngRandomProperties │ │ │ │ 16694: 00a9eb24 196 OBJECT GLOBAL DEFAULT 24 qemu_legacy_drive_opts │ │ │ │ 16695: 00aa8218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_RST_B_EVENT │ │ │ │ 16696: 001ea780 44 FUNC GLOBAL DEFAULT 12 cpu_exec_unrealizefn │ │ │ │ 16697: 00adfb76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG0_WRITE_DSTATE │ │ │ │ 16698: 009eb2a8 12 OBJECT GLOBAL DEFAULT 21 InputMultiTouchType_lookup │ │ │ │ 16699: 00adf130 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFAR1_DSTATE │ │ │ │ 16700: 00aa8008 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_RAISE_IRQ_EVENT │ │ │ │ - 16701: 00537c00 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ + 16701: 00537bf4 148 FUNC GLOBAL DEFAULT 12 portio_list_init │ │ │ │ 16702: 00aae49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIPSNET_IRQ_EVENT │ │ │ │ - 16703: 006fc130 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ + 16703: 006fc120 92 FUNC GLOBAL DEFAULT 12 qapi_free_ThrottleLimits │ │ │ │ 16704: 00aa92b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_READ_32_DEFAULT_EVENT │ │ │ │ - 16705: 00597344 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ + 16705: 00597334 20 FUNC GLOBAL DEFAULT 12 gdb_signal_to_target │ │ │ │ 16706: 0043b8a0 36 FUNC GLOBAL DEFAULT 12 cpu_exec_reset_hold │ │ │ │ 16707: 00aaf3e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_DEALLOCATE_EVENT │ │ │ │ - 16708: 007c9e04 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ + 16708: 007c9df4 128 FUNC GLOBAL DEFAULT 12 slow_bitmap_count_one │ │ │ │ 16709: 00ab2714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_TMF_LOGICAL_UNIT_RESET_EVENT │ │ │ │ 16710: 009d83ec 52 OBJECT GLOBAL DEFAULT 21 vmstate_ctucan │ │ │ │ 16711: 00adf91e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_NODATA_DSTATE │ │ │ │ 16712: 00ab7288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_GL_GFX_SWITCH_EVENT │ │ │ │ 16713: 00aaad5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_REGISTER_READ_EVENT │ │ │ │ - 16714: 0057f110 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ - 16715: 005b2998 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ - 16716: 007d2140 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ - 16717: 0073492c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ + 16714: 0057f100 172 FUNC GLOBAL DEFAULT 12 qdev_propinfo_get_size32 │ │ │ │ + 16715: 005b2988 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ld_i64 │ │ │ │ + 16716: 007d2130 344 FUNC GLOBAL DEFAULT 12 qemu_uuid_parse │ │ │ │ + 16717: 0073491c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CommandInfoList │ │ │ │ 16718: 00ab2b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_DETACH_EVENT │ │ │ │ 16719: 0042ff60 72 FUNC GLOBAL DEFAULT 12 v9fs_string_copy │ │ │ │ 16720: 00aaf238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_SETFEAT_EVENT │ │ │ │ 16721: 00adf264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_NOMATCH_DSTATE │ │ │ │ 16722: 00aa81a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_CHANNELS_EVENT │ │ │ │ - 16723: 00745554 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ + 16723: 00745544 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryInfo │ │ │ │ 16724: 00adeb9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_SUBMIT_DSTATE │ │ │ │ 16725: 00adf87e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_INIT_MSI_FAIL_DSTATE │ │ │ │ 16726: 00ade56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_FLUSH_DSTATE │ │ │ │ - 16727: 006fd664 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ + 16727: 006fd654 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevRef │ │ │ │ 16728: 00ab3d7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_EVENT │ │ │ │ 16729: 00aa4dd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_RW_DONE_EVENT │ │ │ │ 16730: 00aded16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_PUT_KEYCODE_DSTATE │ │ │ │ 16731: 00217d78 264 FUNC GLOBAL DEFAULT 12 float64_to_int64_scalbn │ │ │ │ 16732: 00adf0c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_CLK_READ_DSTATE │ │ │ │ 16733: 00aada3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_EIAC_EVENT │ │ │ │ 16734: 004d10d0 132 FUNC GLOBAL DEFAULT 12 replay_save_random │ │ │ │ 16735: 00adfdae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_START_DSTATE │ │ │ │ 16736: 00279edc 12 FUNC GLOBAL DEFAULT 12 v9fs_readdir_response_size │ │ │ │ 16737: 009eb06c 12 OBJECT GLOBAL DEFAULT 21 TraceEventState_lookup │ │ │ │ - 16738: 00655cd4 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ + 16738: 00655cc4 76 FUNC GLOBAL DEFAULT 12 bdrv_do_drained_begin_quiesce │ │ │ │ 16739: 00aa4408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CREDS_LOAD_DH_EVENT │ │ │ │ 16740: 00ab7a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_EVENT │ │ │ │ - 16741: 006f5650 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ + 16741: 006f5640 244 FUNC GLOBAL DEFAULT 12 visit_type_int16List │ │ │ │ 16742: 0043cd34 436 FUNC GLOBAL DEFAULT 12 vm_stop_force_state │ │ │ │ - 16743: 006dbfd8 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ - 16744: 00804c38 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ + 16743: 006dbfc8 524 FUNC GLOBAL DEFAULT 12 bdrv_flush │ │ │ │ + 16744: 00804c28 1248 FUNC GLOBAL DEFAULT 12 vduse_dev_handler │ │ │ │ 16745: 00ab22a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_HANDLE_CONTROL_SETUP_EVENT │ │ │ │ - 16746: 006043b4 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ - 16747: 005b16ec 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ + 16746: 006043a4 276 FUNC GLOBAL DEFAULT 12 qmp_query_block_exports │ │ │ │ + 16747: 005b16dc 240 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i32 │ │ │ │ 16748: 00215360 340 FUNC GLOBAL DEFAULT 12 float64_to_float32 │ │ │ │ - 16749: 006463d4 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ + 16749: 006463c4 172 FUNC GLOBAL DEFAULT 12 blk_get_error_action │ │ │ │ 16750: 0048d694 436 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_resume_prepare │ │ │ │ 16751: 00a9e7d8 16 OBJECT GLOBAL DEFAULT 24 qcrypto_hash_lib_driver │ │ │ │ 16752: 00aaf358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_CQ_EVENT │ │ │ │ - 16753: 00694848 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ + 16753: 00694838 236 FUNC GLOBAL DEFAULT 12 qcow2_co_decompress │ │ │ │ 16754: 00aab470 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRT_CTRL_READ_EVENT │ │ │ │ - 16755: 007930e8 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ + 16755: 007930d8 568 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceInfo_members │ │ │ │ 16756: 002923f4 60 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_note │ │ │ │ 16757: 00ab181c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_RESPONSE4_EVENT │ │ │ │ 16758: 00ade44e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ebpf_c │ │ │ │ 16759: 00adea92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_CURSOR_SET_DSTATE │ │ │ │ - 16760: 005bda30 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ - 16761: 007eac5c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ - 16762: 005717fc 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ - 16763: 005bbaa8 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ + 16760: 005bda20 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smax_fetch_i32_chk │ │ │ │ + 16761: 007eac4c 244 FUNC GLOBAL DEFAULT 12 hbitmap_iter_init │ │ │ │ + 16762: 005717ec 148 FUNC GLOBAL DEFAULT 12 cpu_stl_mmu │ │ │ │ + 16763: 005bba98 124 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32 │ │ │ │ 16764: 00ab9c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_VHOST_QUEUE_STATUS_EVENT │ │ │ │ 16765: 00ae0028 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_REQUEST_SHARED_PAGE_DSTATE │ │ │ │ - 16766: 0055597c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ + 16766: 0055596c 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_disabled │ │ │ │ 16767: 00ab56a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_PAGECACHE_INIT_EVENT │ │ │ │ 16768: 00ae0734 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_CRYPTODEV_DSTATE │ │ │ │ - 16769: 007f7588 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ + 16769: 007f7578 488 FUNC GLOBAL DEFAULT 12 qemu_vfio_dma_reset_temporary │ │ │ │ 16770: 00adf1d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_SET_LINK_DSTATE │ │ │ │ - 16771: 00573a38 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ + 16771: 00573a28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_and_fetchb │ │ │ │ 16772: 00aab5e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_EVENT │ │ │ │ 16773: 003baea0 272 FUNC GLOBAL DEFAULT 12 usb_ep_set_halted │ │ │ │ 16774: 00aba2a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_ANY_EVENT │ │ │ │ 16775: 00ade45a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_machine_c │ │ │ │ 16776: 00aa6920 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_CREATE_RETURN_EVENT │ │ │ │ 16777: 00ab2ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_ENABLE_CHAN_EVENT │ │ │ │ 16778: 00ae03ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CONSOLE_TXT_NEW_DSTATE │ │ │ │ 16779: 009ea61c 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherAlgo_lookup │ │ │ │ 16780: 00aaf5f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MAP_SGL_EVENT │ │ │ │ 16781: 0022cc24 188 FUNC GLOBAL DEFAULT 12 helper_gvec_leus8 │ │ │ │ 16782: 00ab7788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMP_RECT_EVENT │ │ │ │ - 16783: 0078b5d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ + 16783: 0078b5c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_AudiodevAlsaPerDirectionOptions │ │ │ │ 16784: 00aabca0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32_RCC_PULSE_RESET_EVENT │ │ │ │ 16785: 004cb750 48 FUNC GLOBAL DEFAULT 12 can_len2dlc │ │ │ │ - 16786: 00953008 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ - 16787: 0057a0ac 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ - 16788: 00917c58 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ + 16786: 00952ff8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_VFORK │ │ │ │ + 16787: 0057a09c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_be │ │ │ │ + 16788: 00917c48 0x1c0fc OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode │ │ │ │ 16789: 00ade54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CURL_SOCK_CB_DSTATE │ │ │ │ - 16790: 00615f44 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ - 16791: 006fca2c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ + 16790: 00615f34 480 FUNC GLOBAL DEFAULT 12 bdrv_co_create │ │ │ │ + 16791: 006fca1c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlkdebugSetStateOptionsList │ │ │ │ 16792: 00aa9874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_MOUSE_READREG_EVENT │ │ │ │ 16793: 00298edc 400 FUNC GLOBAL DEFAULT 12 rom_copy │ │ │ │ - 16794: 00917c54 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ + 16794: 00917c44 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_atset1_to_qcode_len │ │ │ │ 16795: 00adf340 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_FLASH_DSTATE │ │ │ │ 16796: 00ab5100 1380 OBJECT GLOBAL DEFAULT 24 migration_trace_events │ │ │ │ - 16797: 0073f35c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ + 16797: 0073f34c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoObjectVariantList │ │ │ │ 16798: 0032bf18 1564 FUNC GLOBAL DEFAULT 12 nvme_rw_complete_cb │ │ │ │ 16799: 00adf8b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_FLUSH_MSG_DSTATE │ │ │ │ - 16800: 00658a70 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ + 16800: 00658a60 180 FUNC GLOBAL DEFAULT 12 bdrv_save_vmstate │ │ │ │ 16801: 00ae0740 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_LIST_PROPERTIES_DSTATE │ │ │ │ 16802: 004927e4 104 FUNC GLOBAL DEFAULT 12 vmstate_register_ram_global │ │ │ │ - 16803: 0071b668 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ - 16804: 007d27e8 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ + 16803: 0071b658 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockGraphInfoList │ │ │ │ + 16804: 007d27d8 80 FUNC GLOBAL DEFAULT 12 set_rcu_reader │ │ │ │ 16805: 00aad40c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_RESET_EVENT │ │ │ │ 16806: 00adfd5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_BUFS_THREAD_END_DSTATE │ │ │ │ - 16807: 0080336c 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ + 16807: 0080335c 176 FUNC GLOBAL DEFAULT 12 vu_queue_push │ │ │ │ 16808: 00279ee8 396 FUNC GLOBAL DEFAULT 12 pdu_submit │ │ │ │ - 16809: 00771300 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ + 16809: 007712f0 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qom_get_arg_members │ │ │ │ 16810: 004d3460 244 FUNC GLOBAL DEFAULT 12 accel_system_init_ops_interfaces │ │ │ │ 16811: 00ad5d4b 1 OBJECT GLOBAL DEFAULT 25 kvm_async_interrupts_allowed │ │ │ │ 16812: 00aba1c4 84 OBJECT GLOBAL DEFAULT 24 qemu_trace_opts │ │ │ │ - 16813: 00917b08 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ + 16813: 00917af8 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1_len │ │ │ │ 16814: 0048ea60 188 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_pending_estimate │ │ │ │ 16815: 00adfcfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_RELATIVE_FRAME_NUMBER_NEG_DSTATE │ │ │ │ 16816: 00aa7778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_RECEIVER_NOT_ENABLED_EVENT │ │ │ │ - 16817: 00571534 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ + 16817: 00571524 224 FUNC GLOBAL DEFAULT 12 cpu_ld16_mmu │ │ │ │ 16818: 00481874 40 FUNC GLOBAL DEFAULT 12 migrate_vcpu_dirty_limit_period │ │ │ │ 16819: 00adf394 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_DSTATE │ │ │ │ - 16820: 0051b748 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ - 16821: 007d4948 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ - 16822: 0075578c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ + 16820: 0051b73c 100 FUNC GLOBAL DEFAULT 12 virtio_notify_config │ │ │ │ + 16821: 007d4938 72 FUNC GLOBAL DEFAULT 12 qdist_init │ │ │ │ + 16822: 0075577c 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationCapabilityStatus │ │ │ │ 16823: 002392b4 604 FUNC GLOBAL DEFAULT 12 cursor_set_mono │ │ │ │ 16824: 00aba7a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_UNLOCK_SUCCESS_EVENT │ │ │ │ - 16825: 00579d68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ + 16825: 00579d58 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_be │ │ │ │ 16826: 00ae0234 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_DSTATE │ │ │ │ - 16827: 006da5a8 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ + 16827: 006da598 600 FUNC GLOBAL DEFAULT 12 bdrv_block_status │ │ │ │ 16828: 00302d8c 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readl │ │ │ │ 16829: 00ab5070 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_WATCHDOG_LOCK_EVENT │ │ │ │ 16830: 00aa8dfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_DATA_EVENT │ │ │ │ - 16831: 008026d8 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ + 16831: 008026c8 12 FUNC GLOBAL DEFAULT 12 vu_queue_started │ │ │ │ 16832: 00aba608 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_CREATE_FD_NOSYS_EVENT │ │ │ │ 16833: 00adf46c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_CSUM_DSTATE │ │ │ │ - 16834: 006fb6c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ - 16835: 007ba02c 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ - 16836: 00573370 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ - 16837: 0053cb7c 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ - 16838: 00731120 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ + 16834: 006fb6b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockStatsSpecificFile │ │ │ │ + 16835: 007ba01c 464 FUNC GLOBAL DEFAULT 12 qdict_array_entries │ │ │ │ + 16836: 00573360 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgb │ │ │ │ + 16837: 0053cb70 364 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_fd │ │ │ │ + 16838: 00731110 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_change_arg_members │ │ │ │ 16839: 00ae04ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_BACKUP_DSTATE │ │ │ │ 16840: 00aba144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_PASSWORD_EVENT │ │ │ │ 16841: 00302bc4 268 FUNC GLOBAL DEFAULT 12 pcnet_ioport_readw │ │ │ │ - 16842: 0072c3f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ - 16843: 00558588 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ + 16842: 0072c3e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHostdevWrapper │ │ │ │ + 16843: 00558578 108 FUNC GLOBAL DEFAULT 12 mig_throttle_counter_reset │ │ │ │ 16844: 00aa4cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECONNECT_ATTEMPT_EVENT │ │ │ │ 16845: 00480a34 36 FUNC GLOBAL DEFAULT 12 migrate_validate_uuid │ │ │ │ 16846: 00adeaca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACFB_CTRL_WRITE_DSTATE │ │ │ │ - 16847: 007e18e0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ - 16848: 0079253c 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ + 16847: 007e18d0 120 FUNC GLOBAL DEFAULT 12 qemu_coroutine_inc_pool_size │ │ │ │ + 16848: 0079252c 264 FUNC GLOBAL DEFAULT 12 visit_type_PciBusInfo_members │ │ │ │ 16849: 009e5d98 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bool │ │ │ │ - 16850: 007588a4 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ - 16851: 007918f0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ - 16852: 006e18d8 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ + 16850: 00758894 320 FUNC GLOBAL DEFAULT 12 visit_type_MigrateSetParameters │ │ │ │ + 16851: 007918e0 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_device_sync_config │ │ │ │ + 16852: 006e18c8 184 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_disconnect │ │ │ │ 16853: 00aa8598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SURFACES_DIRTY_EVENT │ │ │ │ - 16854: 00645f2c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ + 16854: 00645f1c 180 FUNC GLOBAL DEFAULT 12 blk_co_zone_append │ │ │ │ 16855: 00adfc48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_SCHEDULE_START_DSTATE │ │ │ │ - 16856: 0073a464 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ + 16856: 0073a454 316 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsPskProperties │ │ │ │ 16857: 00ade485 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cryptodev_c │ │ │ │ 16858: 00230a4c 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_scoreboard_free │ │ │ │ 16859: 00ae0b10 4 OBJECT GLOBAL DEFAULT 25 qemu_loglevel │ │ │ │ 16860: 00294f7c 624 FUNC GLOBAL DEFAULT 12 rom_add_blob │ │ │ │ - 16861: 005973ec 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ + 16861: 005973dc 100 FUNC GLOBAL DEFAULT 12 gdb_breakpoint_remove │ │ │ │ 16862: 00ab9474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_EVENT │ │ │ │ 16863: 00adf6d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M48TXX_NVRAM_MEM_WRITE_DSTATE │ │ │ │ - 16864: 0072c340 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ + 16864: 0072c330 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPty │ │ │ │ 16865: 00adf56c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_DSTATE │ │ │ │ - 16866: 005b66b0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ + 16866: 005b66a0 72 FUNC GLOBAL DEFAULT 12 tcg_gen_movcond_i64 │ │ │ │ 16867: 00aacf5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_RECEIVE_ANALYSIS_EVENT │ │ │ │ - 16868: 0058a4d4 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ + 16868: 0058a4c4 280 FUNC GLOBAL DEFAULT 12 object_class_property_iter_init │ │ │ │ 16869: 00adfe62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_UPDATE_DSTATE │ │ │ │ - 16870: 00672730 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ + 16870: 00672720 2988 FUNC GLOBAL DEFAULT 12 qcow2_update_header │ │ │ │ 16871: 00adfaa4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_PARSE_ERROR_DSTATE │ │ │ │ 16872: 00ae0586 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_RESUME_DSTATE │ │ │ │ - 16873: 005eec30 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ - 16874: 00573c30 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ - 16875: 00775c60 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ + 16873: 005eec20 24 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytesv │ │ │ │ + 16874: 00573c20 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminb_mmu │ │ │ │ + 16875: 00775c50 236 FUNC GLOBAL DEFAULT 12 visit_type_RngRandomProperties_members │ │ │ │ 16876: 00ab7eb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ - 16877: 00723b94 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ + 16877: 00723b84 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_job_complete │ │ │ │ 16878: 00aaecf8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INSUFF_OPEN_RES_EVENT │ │ │ │ 16879: 00ae00b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_POLL_RECV_DSTATE │ │ │ │ 16880: 00217944 264 FUNC GLOBAL DEFAULT 12 float32_to_int32_scalbn │ │ │ │ 16881: 0027a818 244 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir │ │ │ │ 16882: 00adef02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_SET_IRQ_MSI_DSTATE │ │ │ │ 16883: 00aa81b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_LEDS_EVENT │ │ │ │ - 16884: 005d4160 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ + 16884: 005d4150 52 FUNC GLOBAL DEFAULT 12 qemu_fflush │ │ │ │ 16885: 00aac1b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_MFSR_EVENT │ │ │ │ 16886: 00adf09c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_SYSCFG_READ_DSTATE │ │ │ │ 16887: 00ab09c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_FLUSH_EVENT │ │ │ │ 16888: 003bd1b4 720 FUNC GLOBAL DEFAULT 12 usb_desc_msos │ │ │ │ - 16889: 005bbf98 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ + 16889: 005bbf88 132 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i64 │ │ │ │ 16890: 00adfa48 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_WRITE_UTRD_DSTATE │ │ │ │ 16891: 00aa44a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_QMP_ERR_IN_BAND_EVENT │ │ │ │ - 16892: 006fc2a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ + 16892: 006fc290 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCacheOptions │ │ │ │ 16893: 00ade8d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA_AC97_SGD_READ_DSTATE │ │ │ │ - 16894: 0076793c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ + 16894: 0076792c 1212 FUNC GLOBAL DEFAULT 12 qmp_marshal_human_monitor_command │ │ │ │ 16895: 004af9e4 312 FUNC GLOBAL DEFAULT 12 hmp_announce_self │ │ │ │ 16896: 00ade498 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_FINALIZE_DSTATE │ │ │ │ - 16897: 007cef90 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ + 16897: 007cef80 236 FUNC GLOBAL DEFAULT 12 qemu_opt_get │ │ │ │ 16898: 00ae0414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_DSTATE │ │ │ │ 16899: 00ab0498 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_BUSDEVICERESET_EVENT │ │ │ │ 16900: 00ade4dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_ENQUEUE_DSTATE │ │ │ │ - 16901: 007608b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ + 16901: 007608a0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_xen_replication_status │ │ │ │ 16902: 00ab836c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_STREAM_EVENT │ │ │ │ 16903: 00ab83fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ - 16904: 005ee194 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ + 16904: 005ee184 48 FUNC GLOBAL DEFAULT 12 qcrypto_der_encode_ctx_new │ │ │ │ 16905: 0023c074 156 FUNC GLOBAL DEFAULT 12 qemu_input_handler_register │ │ │ │ - 16906: 006ebfcc 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ - 16907: 007fc334 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ - 16908: 005bcc2c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ + 16906: 006ebfbc 124 FUNC GLOBAL DEFAULT 12 qemu_chr_be_write │ │ │ │ + 16907: 007fc324 404 FUNC GLOBAL DEFAULT 12 visit_type_ACPIOSTInfo_members │ │ │ │ + 16908: 005bcc1c 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_xor_i64_chk │ │ │ │ 16909: 00ab42ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_EVENT │ │ │ │ 16910: 00aad69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_SET_PFMAILBOX_EVENT │ │ │ │ - 16911: 0060ebd0 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ - 16912: 00755e60 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ + 16911: 0060ebc0 440 FUNC GLOBAL DEFAULT 12 qmp_blockdev_add │ │ │ │ + 16912: 00755e50 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyLimitInfo │ │ │ │ 16913: 00ade948 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_APPEND_DSTATE │ │ │ │ 16914: 009eae78 12 OBJECT GLOBAL DEFAULT 21 MemoryFailureRecipient_lookup │ │ │ │ - 16915: 0078d21c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ + 16915: 0078d20c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDsoundOptions_members │ │ │ │ 16916: 004c7f0c 152 FUNC GLOBAL DEFAULT 12 tap_fd_set_vnet_hdr_len │ │ │ │ 16917: 00aaeaa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_MGMT_ACTION_EVENT │ │ │ │ 16918: 00ab0258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_AN_REQ_EVENT │ │ │ │ - 16919: 00774998 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ - 16920: 007c7e20 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ - 16921: 00737700 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ + 16919: 00774988 320 FUNC GLOBAL DEFAULT 12 visit_type_MemoryBackendEpcProperties │ │ │ │ + 16920: 007c7e10 460 FUNC GLOBAL DEFAULT 12 divs128 │ │ │ │ + 16921: 007376f0 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsQCow │ │ │ │ 16922: 00adf862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_WRITE_DSTATE │ │ │ │ - 16923: 0053b9c4 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ + 16923: 0053b9b8 284 FUNC GLOBAL DEFAULT 12 address_space_get_flatview │ │ │ │ 16924: 00adec86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_DSTATE │ │ │ │ - 16925: 006fb0a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ - 16926: 0058fbb0 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ + 16925: 006fb098 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockChildInfoList │ │ │ │ + 16926: 0058fba0 100 FUNC GLOBAL DEFAULT 12 object_property_set_qobject │ │ │ │ 16927: 00ae03fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLOCK_PROPAGATE_DSTATE │ │ │ │ 16928: 00aba968 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_FREE_EVENT │ │ │ │ 16929: 00aabee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_CFG_WRITE_EVENT │ │ │ │ 16930: 00ade6be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_DSTATE │ │ │ │ 16931: 009e9f2c 12 OBJECT GLOBAL DEFAULT 21 BlockdevVpcSubformat_lookup │ │ │ │ - 16932: 00804b5c 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ + 16932: 00804b4c 220 FUNC GLOBAL DEFAULT 12 vduse_queue_push │ │ │ │ 16933: 00adec02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPC_I2C_WRITE_DSTATE │ │ │ │ 16934: 00adefa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LED_SET_INTENSITY_DSTATE │ │ │ │ 16935: 0021d088 276 FUNC GLOBAL DEFAULT 12 float128_to_uint64_round_to_zero │ │ │ │ 16936: 00ab7e54 76 OBJECT GLOBAL DEFAULT 24 qapi_commands_block_trace_events_trace_events │ │ │ │ 16937: 00aae3bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_REG_WRITE_EVENT │ │ │ │ - 16938: 00585e00 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ + 16938: 00585df0 512 FUNC GLOBAL DEFAULT 12 clock_set_source │ │ │ │ 16939: 0043d3b0 40 FUNC GLOBAL DEFAULT 12 qmp_inject_nmi │ │ │ │ - 16940: 0052452c 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ - 16941: 0069cfb4 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ + 16940: 00524520 220 FUNC GLOBAL DEFAULT 12 vhost_backend_handle_iotlb_msg │ │ │ │ + 16941: 0069cfa4 24 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_set │ │ │ │ 16942: 00ae0706 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_TRACE_EVENT_SET_STATE_DSTATE │ │ │ │ - 16943: 005587e8 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ + 16943: 005587d8 344 FUNC GLOBAL DEFAULT 12 migration_bitmap_sync_precopy │ │ │ │ 16944: 00ab2954 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_BOS_EVENT │ │ │ │ 16945: 00ab7db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_EXEC_EVENT │ │ │ │ - 16946: 005da980 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ - 16947: 0068be50 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ + 16946: 005da970 472 FUNC GLOBAL DEFAULT 12 qio_channel_socket_listen_async │ │ │ │ + 16947: 0068be40 64 FUNC GLOBAL DEFAULT 12 qcow2_flush_caches │ │ │ │ 16948: 002e9594 76 FUNC GLOBAL DEFAULT 12 ide_transfer_start │ │ │ │ - 16949: 007a9550 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ + 16949: 007a9540 396 FUNC GLOBAL DEFAULT 12 qapi_bool_parse │ │ │ │ 16950: 00226730 100 FUNC GLOBAL DEFAULT 12 float64_squash_input_denormal │ │ │ │ - 16951: 0076a130 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ + 16951: 0076a120 312 FUNC GLOBAL DEFAULT 12 visit_type_NetLegacyNicOptions │ │ │ │ 16952: 00ab34e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BABBLE_EVENT │ │ │ │ - 16953: 00708bdc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ + 16953: 00708bcc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMerge │ │ │ │ 16954: 00adf8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IRQ_LOWER_DSTATE │ │ │ │ - 16955: 0065d580 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ + 16955: 0065d570 476 FUNC GLOBAL DEFAULT 12 bdrv_co_copy_range_to │ │ │ │ 16956: 00adffe6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_TRANSFER_INPUT_DSTATE │ │ │ │ 16957: 00aa7d08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_WRITE_EVENT │ │ │ │ - 16958: 007870e4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ - 16959: 00797510 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ - 16960: 00680b38 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ + 16958: 007870d4 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures │ │ │ │ + 16959: 00797500 296 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions_members │ │ │ │ + 16960: 00680b28 184 FUNC GLOBAL DEFAULT 12 qcow2_cache_entry_mark_dirty │ │ │ │ 16961: 00ade936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_UNREALIZE_DSTATE │ │ │ │ 16962: 00ab0068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_AIO_SGIO_COMMAND_EVENT │ │ │ │ - 16963: 006ec118 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ - 16964: 00568a30 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ + 16963: 006ec108 188 FUNC GLOBAL DEFAULT 12 qemu_chr_add_client │ │ │ │ + 16964: 00568a20 324 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_start │ │ │ │ 16965: 00aaf6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACIO_NVRAM_READ_EVENT │ │ │ │ - 16966: 0079e244 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ + 16966: 0079e234 112 FUNC GLOBAL DEFAULT 12 visit_type_InputKeyEvent_members │ │ │ │ 16967: 00ab56f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_FLUSH_BLKS_EVENT │ │ │ │ 16968: 00abaa18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_ADD_EVENT │ │ │ │ 16969: 004b1be8 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_client │ │ │ │ 16970: 00ab5ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_POLL_OTHER_EVENT │ │ │ │ - 16971: 006fe7dc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ - 16972: 0077ed7c 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ + 16971: 006fe7cc 316 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Encryption │ │ │ │ + 16972: 0077ed6c 512 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddress_members │ │ │ │ 16973: 00ade7da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_BACKEND_SET_DIRTY_DSTATE │ │ │ │ - 16974: 005ea1d4 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ - 16975: 007dfcec 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ + 16974: 005ea1c4 156 FUNC GLOBAL DEFAULT 12 qcrypto_block_calculate_payload_offset │ │ │ │ + 16975: 007dfcdc 268 FUNC GLOBAL DEFAULT 12 aio_co_reschedule_self │ │ │ │ 16976: 00aa7c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_READ_EVENT │ │ │ │ 16977: 00adf9de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDHCI_READ_DATAPORT_DSTATE │ │ │ │ 16978: 00adea62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_DSTATE │ │ │ │ 16979: 00ab05b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_EVENT │ │ │ │ - 16980: 00543c68 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ - 16981: 0073a238 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ + 16980: 00543c5c 104 FUNC GLOBAL DEFAULT 12 memory_region_set_unmergeable │ │ │ │ + 16981: 0073a228 320 FUNC GLOBAL DEFAULT 12 visit_type_TlsCredsAnonProperties │ │ │ │ 16982: 00ab40dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_MSI_ACK_EVENT │ │ │ │ 16983: 00ab7d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_BEGIN_EVENT │ │ │ │ - 16984: 00784228 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ + 16984: 00784218 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotWrapper │ │ │ │ 16985: 00aa84b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VGA_STD_WRITE_IO_EVENT │ │ │ │ 16986: 00ade648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_ITERATION_DONE_DSTATE │ │ │ │ 16987: 004a9e78 228 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_reset │ │ │ │ - 16988: 0070f0ec 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ - 16989: 007d8ddc 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ + 16988: 0070f0dc 768 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsIscsi_members │ │ │ │ + 16989: 007d8dcc 144 FUNC GLOBAL DEFAULT 12 qsp_disable │ │ │ │ 16990: 00ae0288 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_FILE_DSTATE │ │ │ │ - 16991: 0051bbd4 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ - 16992: 007e4af4 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ + 16991: 0051bbc8 608 FUNC GLOBAL DEFAULT 12 virtio_init │ │ │ │ + 16992: 007e4ae4 116 FUNC GLOBAL DEFAULT 12 timer_deinit │ │ │ │ 16993: 0048161c 40 FUNC GLOBAL DEFAULT 12 migrate_max_bandwidth │ │ │ │ 16994: 00aab680 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_WRITE_EVENT │ │ │ │ 16995: 00ab5ba4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_BEGIN_EVENT │ │ │ │ - 16996: 00781f80 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ + 16996: 00781f70 568 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchemaValue_members │ │ │ │ 16997: 00adec2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_STATE_DSTATE │ │ │ │ - 16998: 007a90c0 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ + 16998: 007a90b0 520 FUNC GLOBAL DEFAULT 12 visitor_forward_field │ │ │ │ 16999: 00ab1a3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_ALREADY_EXISTS_EVENT │ │ │ │ 17000: 00484eac 1472 FUNC GLOBAL DEFAULT 12 postcopy_ram_supported_by_host │ │ │ │ 17001: 00adf8c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_ENABLED_DSTATE │ │ │ │ - 17002: 00739594 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ + 17002: 00739584 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockAmendOptions_members │ │ │ │ 17003: 00a15bd8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_be │ │ │ │ 17004: 00456d1c 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_alloc_phandle │ │ │ │ 17005: 00aaf2c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_EVENT │ │ │ │ 17006: 00aa5b0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_COMPLETE_EVENT │ │ │ │ 17007: 0023a6f0 8 FUNC GLOBAL DEFAULT 12 qemu_activate_mouse_event_handler │ │ │ │ - 17008: 00658bd8 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ + 17008: 00658bc8 280 FUNC GLOBAL DEFAULT 12 bdrv_aio_cancel │ │ │ │ 17009: 00ab86d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_NBD_SERVER_STOP_EVENT │ │ │ │ 17010: 002409f4 400 FUNC GLOBAL DEFAULT 12 hmp_client_migrate_info │ │ │ │ 17011: 00aa4678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_REPLY_EVENT │ │ │ │ 17012: 00aa83d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_REG_WRITE_EVENT │ │ │ │ 17013: 00adee7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_RPR_READ_DSTATE │ │ │ │ 17014: 00ab6af4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_LISTEN_EVENT │ │ │ │ 17015: 00ab3a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_ATTACH_IOAS_HWPT_EVENT │ │ │ │ 17016: 00adec96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_CHECK_IRQ_DSTATE │ │ │ │ 17017: 0021f3c0 12 FUNC GLOBAL DEFAULT 12 int64_to_bfloat16 │ │ │ │ 17018: 00aaf138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_EVENT │ │ │ │ - 17019: 007beb2c 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ - 17020: 0078fddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ - 17021: 0053d258 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ - 17022: 00804714 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ + 17019: 007beb1c 3548 FUNC GLOBAL DEFAULT 12 aio_poll │ │ │ │ + 17020: 0078fdcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevInfoList │ │ │ │ + 17021: 0053d24c 32 FUNC GLOBAL DEFAULT 12 memory_region_unref │ │ │ │ + 17022: 00804704 28 FUNC GLOBAL DEFAULT 12 vduse_dev_get_queue │ │ │ │ 17023: 00ade433 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_block_c │ │ │ │ - 17024: 0051cabc 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ + 17024: 0051cab0 16 FUNC GLOBAL DEFAULT 12 virtio_queue_set_host_notifier_enabled │ │ │ │ 17025: 00ab3a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_CDEV_PCI_HOT_RESET_DEP_DEVICES_EVENT │ │ │ │ 17026: 00ab9da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DEVICE_DEL_EVENT │ │ │ │ 17027: 00ab9688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ADD_FD_EVENT │ │ │ │ 17028: 00adf28a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_SEB_READ_DSTATE │ │ │ │ - 17029: 00645950 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ - 17030: 006fc8bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ + 17029: 00645940 92 FUNC GLOBAL DEFAULT 12 blk_aio_cancel │ │ │ │ + 17030: 006fc8ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsSsh │ │ │ │ 17031: 00aadf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_STATUS_EVENT │ │ │ │ 17032: 00480860 36 FUNC GLOBAL DEFAULT 12 migrate_events │ │ │ │ - 17033: 00730c60 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ - 17034: 0056cca4 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ + 17033: 00730c50 456 FUNC GLOBAL DEFAULT 12 visit_type_ChardevBackend │ │ │ │ + 17034: 0056cc94 12 FUNC GLOBAL DEFAULT 12 tlb_flush │ │ │ │ 17035: 00aad6ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_EITR_SET_EVENT │ │ │ │ 17036: 004ab1c8 628 FUNC GLOBAL DEFAULT 12 eth_strip_vlan │ │ │ │ 17037: 004b4d70 144 FUNC GLOBAL DEFAULT 12 qemu_del_net_queue │ │ │ │ - 17038: 0058d420 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ - 17039: 005cc174 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ - 17040: 007d5f7c 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ - 17041: 007b7230 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ - 17042: 006324ec 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ - 17043: 005c99dc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ - 17044: 00795174 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ + 17038: 0058d410 204 FUNC GLOBAL DEFAULT 12 object_get_objects_root │ │ │ │ + 17039: 005cc164 64 FUNC GLOBAL DEFAULT 12 tcg_gen_add_vec │ │ │ │ + 17040: 007d5f6c 228 FUNC GLOBAL DEFAULT 12 qht_lookup_custom │ │ │ │ + 17041: 007b7220 224 FUNC GLOBAL DEFAULT 12 json_writer_bool │ │ │ │ + 17042: 006324dc 240 FUNC GLOBAL DEFAULT 12 replication_start_all │ │ │ │ + 17043: 005c99cc 164 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_eqv │ │ │ │ + 17044: 00795164 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlow │ │ │ │ 17045: 00aa59ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_EVENT │ │ │ │ 17046: 00aad3fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_KICK_EVENT │ │ │ │ 17047: 0022fa30 1468 FUNC GLOBAL DEFAULT 12 qemu_plugin_load_list │ │ │ │ - 17048: 006fbb70 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ + 17048: 006fbb60 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevBackup │ │ │ │ 17049: 00ab07f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_DIRECT_EVENT │ │ │ │ - 17050: 00731190 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ - 17051: 0051bb60 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ + 17050: 00731180 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_chardev_remove_arg_members │ │ │ │ + 17051: 0051bb54 116 FUNC GLOBAL DEFAULT 12 virtio_instance_init_common │ │ │ │ 17052: 00292a4c 72 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_in │ │ │ │ - 17053: 0079cc10 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ + 17053: 0079cc00 244 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo2List │ │ │ │ 17054: 00302cd0 188 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writel │ │ │ │ 17055: 00ab58e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FAILOVER_SET_STATE_EVENT │ │ │ │ 17056: 004ce7dc 84 FUNC GLOBAL DEFAULT 12 replay_fetch_data_kind │ │ │ │ 17057: 00adf6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DS1338_RECV_DSTATE │ │ │ │ 17058: 00ab3664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_NOT_ACCESSED_EVENT │ │ │ │ 17059: 00230ce8 260 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_sum │ │ │ │ 17060: 00aac120 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MFAR0_EVENT │ │ │ │ - 17061: 0062b4a0 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ + 17061: 0062b490 196 FUNC GLOBAL DEFAULT 12 job_cancel_sync │ │ │ │ 17062: 003f5f58 168 FUNC GLOBAL DEFAULT 12 vfio_get_region_info │ │ │ │ 17063: 00302b20 164 FUNC GLOBAL DEFAULT 12 pcnet_ioport_writew │ │ │ │ 17064: 0041668c 1988 FUNC GLOBAL DEFAULT 12 vhost_dev_start │ │ │ │ 17065: 00aaed28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_EVENT │ │ │ │ 17066: 00aaa45c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_BADWRITE_EVENT │ │ │ │ 17067: 00aa4c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_CO_YIELD_EVENT │ │ │ │ 17068: 00adefaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_AHB_PNP_READ_DSTATE │ │ │ │ 17069: 00adeb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_LOG_DSTATE │ │ │ │ - 17070: 007853a4 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ - 17071: 00740f98 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ - 17072: 0057e9bc 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ - 17073: 0076c694 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ + 17070: 00785394 332 FUNC GLOBAL DEFAULT 12 visit_type_DriveBackupWrapper │ │ │ │ + 17071: 00740f88 664 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo_members │ │ │ │ + 17072: 0057e9ac 8 FUNC GLOBAL DEFAULT 12 bus_cold_reset │ │ │ │ + 17073: 0076c684 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostUserOptions │ │ │ │ 17074: 0037a0a4 704 FUNC GLOBAL DEFAULT 12 esp_transfer_data │ │ │ │ - 17075: 0070ba10 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ - 17076: 005a87ac 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ + 17075: 0070ba00 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheOptions │ │ │ │ + 17076: 005a879c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i128 │ │ │ │ 17077: 00270bd0 68 FUNC GLOBAL DEFAULT 12 p9array_new_V9fsPath │ │ │ │ 17078: 00adfb46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_DEVICE_FEATURE_DSTATE │ │ │ │ 17079: 0046f410 248 FUNC GLOBAL DEFAULT 12 hmp_migrate_continue │ │ │ │ - 17080: 0063a1e0 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ + 17080: 0063a1d0 152 FUNC GLOBAL DEFAULT 12 nbd_mode_lookup │ │ │ │ 17081: 00adff2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_CLEANUP_DSTATE │ │ │ │ 17082: 00301c04 3524 FUNC GLOBAL DEFAULT 12 pcnet_receive │ │ │ │ 17083: 00adf978 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_TEST_UNIT_READY_DSTATE │ │ │ │ 17084: 00229510 16 FUNC GLOBAL DEFAULT 12 helper_gvec_dup8 │ │ │ │ 17085: 004cc9cc 312 FUNC GLOBAL DEFAULT 12 replay_exception │ │ │ │ 17086: 00adec8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DEFAULT_DSTATE │ │ │ │ 17087: 00abc594 4 OBJECT GLOBAL DEFAULT 25 reboot_action │ │ │ │ 17088: 00ab1058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_WRITE_START_EVENT │ │ │ │ 17089: 0022129c 276 FUNC GLOBAL DEFAULT 12 uint64_to_bfloat16 │ │ │ │ - 17090: 007d2298 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ + 17090: 007d2288 116 FUNC GLOBAL DEFAULT 12 qemu_uuid_bswap │ │ │ │ 17091: 00ae03e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOAD_ATOM8_FALLBACK_DSTATE │ │ │ │ 17092: 00aadc8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_EVENT │ │ │ │ - 17093: 005ae5cc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ + 17093: 005ae5bc 64 FUNC GLOBAL DEFAULT 12 tcg_gen_op1 │ │ │ │ 17094: 00aaa7fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_CTLR_READ_EVENT │ │ │ │ - 17095: 005ae60c 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ - 17096: 00792400 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ + 17095: 005ae5fc 72 FUNC GLOBAL DEFAULT 12 tcg_gen_op2 │ │ │ │ + 17096: 007923f0 316 FUNC GLOBAL DEFAULT 12 visit_type_PciMemoryRegion │ │ │ │ 17097: 00adffde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_SAVE_ITERATE_DSTATE │ │ │ │ - 17098: 005ae654 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ - 17099: 005ae7bc 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ - 17100: 005ae814 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ + 17098: 005ae644 80 FUNC GLOBAL DEFAULT 12 tcg_gen_op3 │ │ │ │ + 17099: 005ae7ac 88 FUNC GLOBAL DEFAULT 12 tcg_gen_op4 │ │ │ │ + 17100: 005ae804 96 FUNC GLOBAL DEFAULT 12 tcg_gen_op5 │ │ │ │ 17101: 00ab3454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PACKET_STATUS_EVENT │ │ │ │ 17102: 00ab6864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_STATE_FIELD_EVENT │ │ │ │ - 17103: 005ae874 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ + 17103: 005ae864 104 FUNC GLOBAL DEFAULT 12 tcg_gen_op6 │ │ │ │ 17104: 00ae01ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAGE_REQ_SYNC_DSTATE │ │ │ │ 17105: 00ab6164 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_BAD_END_EVENT │ │ │ │ - 17106: 0053d238 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ + 17106: 0053d22c 32 FUNC GLOBAL DEFAULT 12 memory_region_ref │ │ │ │ 17107: 00adfc00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_WRITE_DSTATE │ │ │ │ - 17108: 005ef4a8 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ + 17108: 005ef498 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_hash │ │ │ │ 17109: 00ab34d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_DEVICE_RESPONSE_EVENT │ │ │ │ 17110: 00adf5a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_REQ_STATUS_DSTATE │ │ │ │ 17111: 00ab66f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_FILE_FCLOSE_EVENT │ │ │ │ 17112: 00ab1068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IO_READ_START_EVENT │ │ │ │ - 17113: 0078f5e8 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ + 17113: 0078f5d8 316 FUNC GLOBAL DEFAULT 12 visit_type_Audiodev │ │ │ │ 17114: 0027d2d0 300 FUNC GLOBAL DEFAULT 12 v9fs_co_llistxattr │ │ │ │ - 17115: 0073d3ac 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ + 17115: 0073d39c 520 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dump_guest_memory_arg_members │ │ │ │ 17116: 00aab4d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GRLIB_APB_PNP_READ_EVENT │ │ │ │ 17117: 00ae0636 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 17118: 0056cd50 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ + 17118: 0056cd40 20 FUNC GLOBAL DEFAULT 12 tlb_flush_page │ │ │ │ 17119: 00ab1c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_PROCESS_REQ_EVENT │ │ │ │ - 17120: 006dc1e4 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ - 17121: 0055d828 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ + 17120: 006dc1d4 548 FUNC GLOBAL DEFAULT 12 bdrv_pdiscard │ │ │ │ + 17121: 0055d818 840 FUNC GLOBAL DEFAULT 12 colo_init_ram_cache │ │ │ │ 17122: 00ade4ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_INSERT_DSTATE │ │ │ │ - 17123: 00741cd0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ - 17124: 006194c8 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ + 17123: 00741cc0 192 FUNC GLOBAL DEFAULT 12 visit_type_JobStatus │ │ │ │ + 17124: 006194b8 232 FUNC GLOBAL DEFAULT 12 bdrv_find_node │ │ │ │ 17125: 00ab0fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INTERNAL_SUBMIT_EVENT │ │ │ │ 17126: 00aaa11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_SET_IRQ_LEVEL_EVENT │ │ │ │ 17127: 00ab3124 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_RESET_EVENT │ │ │ │ - 17128: 0076daa8 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ + 17128: 0076da98 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NIC_RX_FILTER_CHANGED_arg_members │ │ │ │ 17129: 00aae33c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_SS32_RDRA_TDRA_EVENT │ │ │ │ 17130: 00ab6ce0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_DROP_PACKET_EVENT │ │ │ │ 17131: 00477288 120 FUNC GLOBAL DEFAULT 12 migration_in_bg_snapshot │ │ │ │ 17132: 00ae0542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 17133: 002a7620 108 FUNC GLOBAL DEFAULT 12 sysbus_init_irq │ │ │ │ 17134: 00aa6e5c 344 OBJECT GLOBAL DEFAULT 24 hw_block_trace_events │ │ │ │ - 17135: 0077fa44 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ - 17136: 005dcf58 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ + 17135: 0077fa34 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddressWrapper_members │ │ │ │ + 17136: 005dcf48 356 FUNC GLOBAL DEFAULT 12 qio_channel_tls_bye │ │ │ │ 17137: 00ab3e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_EVENT │ │ │ │ 17138: 00481694 148 FUNC GLOBAL DEFAULT 12 migrate_mode │ │ │ │ - 17139: 00780b04 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ - 17140: 00649854 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ + 17139: 00780af4 92 FUNC GLOBAL DEFAULT 12 qapi_free_StatsSchemaList │ │ │ │ + 17140: 00649844 196 FUNC GLOBAL DEFAULT 12 blk_unregister_buf │ │ │ │ 17141: 00ab6cb0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_IP_INFO_EVENT │ │ │ │ 17142: 00aadebc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_REGS_WRITE_TRIVIAL_EVENT │ │ │ │ 17143: 009eac24 12 OBJECT GLOBAL DEFAULT 21 MultiFDCompression_lookup │ │ │ │ 17144: 00425520 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_out │ │ │ │ - 17145: 005a99a8 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ + 17145: 005a9998 364 FUNC GLOBAL DEFAULT 12 tcg_op_supported │ │ │ │ 17146: 00adef1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SET_IRQ_DSTATE │ │ │ │ 17147: 00aaf308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_CTRL_CSI_EVENT │ │ │ │ 17148: 00ab10f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_UNDERFLOW_EVENT │ │ │ │ - 17149: 0050e5e0 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ + 17149: 0050e5d4 656 FUNC GLOBAL DEFAULT 12 vfio_pci_read_config │ │ │ │ 17150: 00ade522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_LOAD_DSTATE │ │ │ │ - 17151: 00553f98 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ + 17151: 00553f88 100 FUNC GLOBAL DEFAULT 12 address_space_stl_cached_slow │ │ │ │ 17152: 00adf15e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMPHY_READ_DSTATE │ │ │ │ - 17153: 005c3efc 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ + 17153: 005c3eec 68 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg8_i64 │ │ │ │ 17154: 00adefca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_INTERNAL_IGNORE_CMD_DSTATE │ │ │ │ 17155: 004c6998 372 FUNC GLOBAL DEFAULT 12 net_init_bridge │ │ │ │ 17156: 0047f124 100 FUNC GLOBAL DEFAULT 12 multifd_ram_payload_alloc │ │ │ │ 17157: 00365cb8 204 FUNC GLOBAL DEFAULT 12 pci_bridge_dev_unplug_request_cb │ │ │ │ 17158: 00480ac4 60 FUNC GLOBAL DEFAULT 12 migrate_postcopy │ │ │ │ - 17159: 007702a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ + 17159: 00770298 92 FUNC GLOBAL DEFAULT 12 qapi_free_ColoCompareProperties │ │ │ │ 17160: 00adf250 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_NET_ANNOUNCE_TIMER_DSTATE │ │ │ │ 17161: 00ade45f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_migration_c │ │ │ │ - 17162: 005ee128 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ - 17163: 00609650 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ - 17164: 00793390 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ - 17165: 00619218 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ + 17162: 005ee118 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_oid │ │ │ │ + 17163: 00609640 304 FUNC GLOBAL DEFAULT 12 override_max_devs │ │ │ │ + 17164: 00793380 372 FUNC GLOBAL DEFAULT 12 visit_type_PciInfo │ │ │ │ + 17165: 00619208 16 FUNC GLOBAL DEFAULT 12 bdrv_get_format_name │ │ │ │ 17166: 00aaa03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_SOURCE_CONFIG_EVENT │ │ │ │ - 17167: 00578b40 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ - 17168: 0057ea9c 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ - 17169: 007b7440 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ + 17167: 00578b30 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxl_le │ │ │ │ + 17168: 0057ea8c 56 FUNC GLOBAL DEFAULT 12 qbus_unrealize │ │ │ │ + 17169: 007b7430 64 FUNC GLOBAL DEFAULT 12 json_writer_uint64 │ │ │ │ 17170: 00ae0c51 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_ebpf_c │ │ │ │ 17171: 00254808 152 FUNC GLOBAL DEFAULT 12 vnc_display_init │ │ │ │ 17172: 00aba134 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_PASSWORD_EVENT │ │ │ │ 17173: 00aa6338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_ALLOC_IOAS_EVENT │ │ │ │ 17174: 00ab6d10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_PROXY_MAIN_EVENT │ │ │ │ - 17175: 007450a8 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ + 17175: 00745098 92 FUNC GLOBAL DEFAULT 12 qapi_free_X86CPUFeatureWordInfo │ │ │ │ 17176: 00ae003e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_DSTATE │ │ │ │ - 17177: 00658968 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ - 17178: 00572a48 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ + 17177: 00658958 264 FUNC GLOBAL DEFAULT 12 bdrv_co_writev_vmstate │ │ │ │ + 17178: 00572a38 92 FUNC GLOBAL DEFAULT 12 cpu_ldub_data │ │ │ │ 17179: 00adf220 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_RECEIVE_ANALYSIS_DSTATE │ │ │ │ - 17180: 00725f70 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ - 17181: 007caaec 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ - 17182: 007bd6ac 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ + 17180: 00725f60 1048 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_amend │ │ │ │ + 17181: 007caadc 8 FUNC GLOBAL DEFAULT 12 fifo8_peek_buf │ │ │ │ + 17182: 007bd69c 528 FUNC GLOBAL DEFAULT 12 get_relocated_path │ │ │ │ 17183: 00adfb5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_DEVICE_QUALIFIER_DSTATE │ │ │ │ 17184: 00aac170 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_WRITEL_ECR1_EVENT │ │ │ │ - 17185: 0057a258 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ + 17185: 0057a248 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_be │ │ │ │ 17186: 00adf592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_DMA_DSTATE │ │ │ │ 17187: 00adf262 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_FILTER_HASH_MATCH_DSTATE │ │ │ │ 17188: 004b1470 208 FUNC GLOBAL DEFAULT 12 parse_host_port │ │ │ │ 17189: 00468040 132 FUNC GLOBAL DEFAULT 12 qio_channel_block_new │ │ │ │ - 17190: 005ef4a0 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ - 17191: 00600230 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ + 17190: 005ef490 8 FUNC GLOBAL DEFAULT 12 qcrypto_ivgen_get_cipher │ │ │ │ + 17191: 00600220 44 FUNC GLOBAL DEFAULT 12 nbd_client_get │ │ │ │ 17192: 00ab62a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_EVENT │ │ │ │ - 17193: 0057884c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ + 17193: 0057883c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminl_le │ │ │ │ 17194: 0039e1c8 656 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_stop │ │ │ │ 17195: 00ab3c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_START_EVENT │ │ │ │ 17196: 00ab1aec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_INVALID_IDN_EVENT │ │ │ │ 17197: 00aba7c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FAST_PATH_SUCCESS_EVENT │ │ │ │ 17198: 00ab7d34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_EVENT │ │ │ │ - 17199: 007dfeec 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ - 17200: 005828cc 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ + 17199: 007dfedc 4 FUNC GLOBAL DEFAULT 12 aio_context_unref │ │ │ │ + 17200: 005828bc 32 FUNC GLOBAL DEFAULT 12 device_class_set_parent_realize │ │ │ │ 17201: 00ab4b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_CONFIG_CALL_EVENT │ │ │ │ 17202: 002391ec 108 FUNC GLOBAL DEFAULT 12 cursor_alloc │ │ │ │ 17203: 00aa44e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MONITOR_SUSPEND_EVENT │ │ │ │ 17204: 00ae02f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_RECV_MSG_DSTATE │ │ │ │ - 17205: 006586c0 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ + 17205: 006586b0 220 FUNC GLOBAL DEFAULT 12 bdrv_co_is_allocated │ │ │ │ 17206: 00adf99a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_SDHCI_WRITE_DSTATE │ │ │ │ 17207: 00adfb98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PACKET_DONE_DSTATE │ │ │ │ 17208: 004be118 4 FUNC GLOBAL DEFAULT 12 colo_compare_unregister_notifier │ │ │ │ - 17209: 0053c6a8 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ - 17210: 007756b0 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ + 17209: 0053c69c 156 FUNC GLOBAL DEFAULT 12 memory_region_init_io │ │ │ │ + 17210: 007756a0 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericPortProperties_members │ │ │ │ 17211: 00adf142 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_VCR_DSTATE │ │ │ │ 17212: 00ade7bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PW_READ_DSTATE │ │ │ │ 17213: 00ae01b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PUT_QLIST_DSTATE │ │ │ │ - 17214: 005b1b3c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ + 17214: 005b1b2c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i32 │ │ │ │ 17215: 00aa586c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_EVENT │ │ │ │ 17216: 00487dec 176 FUNC GLOBAL DEFAULT 12 postcopy_unregister_shared_ufd │ │ │ │ 17217: 00adee4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_CTLR_WRITE_DSTATE │ │ │ │ 17218: 00adec8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_READ_32_DSTATE │ │ │ │ - 17219: 006fc46c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ + 17219: 006fc45c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsGenericFormat │ │ │ │ 17220: 00219010 384 FUNC GLOBAL DEFAULT 12 floatx80_to_int32 │ │ │ │ - 17221: 00644560 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ + 17221: 00644550 192 FUNC GLOBAL DEFAULT 12 blk_by_legacy_dinfo │ │ │ │ 17222: 00adf4b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_MCAST_DSTATE │ │ │ │ 17223: 00adfcc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BABBLE_DSTATE │ │ │ │ 17224: 00aad06c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ENABLE_EVENT │ │ │ │ 17225: 00adeb40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_DSTATE │ │ │ │ 17226: 00ab3504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_NAK_EVENT │ │ │ │ 17227: 00ade9d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_SERIAL_WRITE_DSTATE │ │ │ │ 17228: 00ab6644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_LOOP_EVENT │ │ │ │ - 17229: 007b4fbc 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ - 17230: 0054c65c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ + 17229: 007b4fac 92 FUNC GLOBAL DEFAULT 12 qlist_append_obj │ │ │ │ + 17230: 0054c64c 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_max_length │ │ │ │ 17231: 0043f554 480 FUNC GLOBAL DEFAULT 12 dirtylimit_set_vcpu │ │ │ │ - 17232: 00764a4c 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ + 17232: 00764a3c 264 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadInfo_members │ │ │ │ 17233: 00adfff8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_VM_STATE_CHANGE_DSTATE │ │ │ │ 17234: 00adf38c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_PROCESS_IAME_DSTATE │ │ │ │ 17235: 00adfb7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FSZREG_WRITE_DSTATE │ │ │ │ - 17236: 0060fe50 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ + 17236: 0060fe40 100 FUNC GLOBAL DEFAULT 12 nbd_server_start │ │ │ │ 17237: 00abac68 136 OBJECT GLOBAL DEFAULT 25 plugin │ │ │ │ 17238: 00adf69a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MACIO_NVRAM_WRITE_DSTATE │ │ │ │ 17239: 00ab171c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SET_RCA_EVENT │ │ │ │ 17240: 00aa8278 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_SENSE_READ_EVENT │ │ │ │ - 17241: 006bcc20 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ - 17242: 00750c4c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ + 17241: 006bcc10 436 FUNC GLOBAL DEFAULT 12 qed_unref_l2_cache_entry │ │ │ │ + 17242: 00750c3c 1052 FUNC GLOBAL DEFAULT 12 qmp_marshal_pmemsave │ │ │ │ 17243: 004171d4 36 FUNC GLOBAL DEFAULT 12 vhost_reset_device │ │ │ │ - 17244: 00775af4 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ + 17244: 00775ae4 364 FUNC GLOBAL DEFAULT 12 visit_type_RngEgdProperties │ │ │ │ 17245: 00ab7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_MAP_INIT_EVENT │ │ │ │ 17246: 00ab6464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_RECV_NEW_CHANNEL_EVENT │ │ │ │ - 17247: 00764ec0 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ - 17248: 00580978 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ + 17247: 00764eb0 368 FUNC GLOBAL DEFAULT 12 visit_type_AddfdInfo │ │ │ │ + 17248: 00580968 288 FUNC GLOBAL DEFAULT 12 qdev_property_add_static │ │ │ │ 17249: 009e8014 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint8_equal │ │ │ │ 17250: 00aaa69c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_LR32_READ_EVENT │ │ │ │ 17251: 0048bd14 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_colo_enable │ │ │ │ 17252: 00aad7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_CORE_MDIC_READ_UNHANDLED_EVENT │ │ │ │ 17253: 00aa9704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_KBD_RESET_EVENT │ │ │ │ 17254: 00ae037a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_DSTATE │ │ │ │ - 17255: 005ae134 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ + 17255: 005ae124 4 FUNC GLOBAL DEFAULT 12 __jit_debug_register_code │ │ │ │ 17256: 00aa4f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_COMPLETE_EVENT │ │ │ │ - 17257: 00802654 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ + 17257: 00802644 112 FUNC GLOBAL DEFAULT 12 vu_get_queue │ │ │ │ 17258: 00ab1238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_QUEUE_EVENT │ │ │ │ 17259: 00aa8058 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_WRITE_EVENT │ │ │ │ 17260: 00aaf6fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I16_EVENT │ │ │ │ - 17261: 00558034 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ + 17261: 00558024 80 FUNC GLOBAL DEFAULT 12 ramblock_recv_bitmap_set │ │ │ │ 17262: 00adfc0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_STOP_DSTATE │ │ │ │ 17263: 00adf600 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_AERL_EXCEEDED_DSTATE │ │ │ │ 17264: 00ab42bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_HOT_RESET_RESULT_EVENT │ │ │ │ - 17265: 00799e04 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ - 17266: 005b469c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ + 17265: 00799df4 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayOptions │ │ │ │ + 17266: 005b468c 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext32s_i64 │ │ │ │ 17267: 00aa4728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_CONTINUE_EVENT │ │ │ │ 17268: 00ae027c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_STATE_FINALIZE_DSTATE │ │ │ │ - 17269: 00643d1c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ - 17270: 007e2cc0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ + 17269: 00643d0c 188 FUNC GLOBAL DEFAULT 12 blk_ref │ │ │ │ + 17270: 007e2cb0 208 FUNC GLOBAL DEFAULT 12 qemu_co_sendv_recvv │ │ │ │ 17271: 00adee72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_VMCR_WRITE_DSTATE │ │ │ │ 17272: 0022179c 460 FUNC GLOBAL DEFAULT 12 uint128_to_float128 │ │ │ │ 17273: 00ab0198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_VPD_PAGE_83_EVENT │ │ │ │ 17274: 00ade48b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_pci_c │ │ │ │ - 17275: 00609780 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ + 17275: 00609770 320 FUNC GLOBAL DEFAULT 12 blockdev_mark_auto_del │ │ │ │ 17276: 009d945c 52 OBJECT GLOBAL DEFAULT 21 vmstate_pcie_aer_log │ │ │ │ 17277: 0031d7d8 1764 FUNC GLOBAL DEFAULT 12 hmp_rocker_of_dpa_flows │ │ │ │ 17278: 00adf1c8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_SENT_DSTATE │ │ │ │ 17279: 00a13190 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs16 │ │ │ │ - 17280: 007da638 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ - 17281: 005735a0 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ - 17282: 0055949c 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ - 17283: 00759ea8 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ + 17280: 007da628 204 FUNC GLOBAL DEFAULT 12 qemu_guest_getrandom │ │ │ │ + 17281: 00573590 216 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_andb_mmu │ │ │ │ + 17282: 0055948c 732 FUNC GLOBAL DEFAULT 12 ram_write_tracking_stop │ │ │ │ + 17283: 00759e98 576 FUNC GLOBAL DEFAULT 12 visit_type_MigrationAddress_members │ │ │ │ 17284: 001ec314 88 FUNC GLOBAL DEFAULT 12 free_queued_cpu_work │ │ │ │ - 17285: 00551dd8 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ + 17285: 00551dc8 84 FUNC GLOBAL DEFAULT 12 address_space_cache_destroy │ │ │ │ 17286: 00ade70e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_EXIT_DSTATE │ │ │ │ 17287: 00aae54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_WRITE_EVENT │ │ │ │ 17288: 00307160 400 FUNC GLOBAL DEFAULT 12 e1000x_update_regs_on_autoneg_done │ │ │ │ 17289: 00aaebe8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_IDENTIFY_CNS_EVENT │ │ │ │ 17290: 002deea4 460 FUNC GLOBAL DEFAULT 12 i2c_send_async │ │ │ │ - 17291: 0052c9f0 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ + 17291: 0052c9e4 64 FUNC GLOBAL DEFAULT 12 vhost_svq_device_area_size │ │ │ │ 17292: 00aae2bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_EVENT │ │ │ │ - 17293: 0074ccb8 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ - 17294: 0066c4f4 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ + 17293: 0074cca8 720 FUNC GLOBAL DEFAULT 12 visit_type_SMPConfiguration_members │ │ │ │ + 17294: 0066c4e4 524 FUNC GLOBAL DEFAULT 12 bdrv_image_info_specific_dump │ │ │ │ 17295: 00ab849c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DRIVE_MIRROR_EVENT │ │ │ │ 17296: 00aac010 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_WRITEB_EVENT │ │ │ │ 17297: 009ee7e8 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_bios_chs_trans │ │ │ │ 17298: 00294d70 316 FUNC GLOBAL DEFAULT 12 load_image_mr │ │ │ │ 17299: 00ae03c2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_CREATE_FROM_DSTATE │ │ │ │ 17300: 00231854 188 FUNC GLOBAL DEFAULT 12 plugin_register_dyn_cb__udata │ │ │ │ - 17301: 0076db9c 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ + 17301: 0076db8c 436 FUNC GLOBAL DEFAULT 12 visit_type_AnnounceParameters_members │ │ │ │ 17302: 00ab9fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_DISPLAY_RELOAD_EVENT │ │ │ │ - 17303: 00716d3c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ + 17303: 00716d2c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsLUKS │ │ │ │ 17304: 00adecfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_FULL_DSTATE │ │ │ │ 17305: 001e9420 0 FUNC GLOBAL DEFAULT 12 _start │ │ │ │ 17306: 002d97d4 108 FUNC GLOBAL DEFAULT 12 vga_invalidate_scanlines │ │ │ │ 17307: 00ade442 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_compat_c │ │ │ │ 17308: 00ade88c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_WALK_RETURN_DSTATE │ │ │ │ 17309: 00ade69c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WCT_CMD_ST_DSTATE │ │ │ │ 17310: 009ea7d8 12 OBJECT GLOBAL DEFAULT 21 JobVerb_lookup │ │ │ │ 17311: 00ae03a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_MOTION_EVENT_DSTATE │ │ │ │ 17312: 00adebb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_CREATE_2D_DSTATE │ │ │ │ 17313: 00aa4c10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_EVENT │ │ │ │ 17314: 0021782c 280 FUNC GLOBAL DEFAULT 12 float32_to_int16_scalbn │ │ │ │ 17315: 00adfe6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPIO_SET_STATUS_DSTATE │ │ │ │ 17316: 00aa8028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_EVENT │ │ │ │ - 17317: 0054c248 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ + 17317: 0054c238 64 FUNC GLOBAL DEFAULT 12 qemu_mutex_lock_ramlist │ │ │ │ 17318: 00ab08f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_TI_EVENT │ │ │ │ 17319: 00ab8fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_KVM_EVENT │ │ │ │ 17320: 002300f4 168 FUNC GLOBAL DEFAULT 12 qemu_plugin_register_vcpu_tb_exec_inline_per_vcpu │ │ │ │ 17321: 00ae06d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_GET_DSTATE │ │ │ │ - 17322: 00692298 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ + 17322: 00692288 72 FUNC GLOBAL DEFAULT 12 qcow2_read_snapshots │ │ │ │ 17323: 00241314 40 FUNC GLOBAL DEFAULT 12 qmp_display_update │ │ │ │ 17324: 00adf1c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM_GMAC_PACKET_TX_DESC_DATA_DSTATE │ │ │ │ - 17325: 007ba2ec 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ + 17325: 007ba2dc 292 FUNC GLOBAL DEFAULT 12 qdict_rename_keys │ │ │ │ 17326: 00ae0592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DUMPDTB_DSTATE │ │ │ │ 17327: 00adf710 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_MODE_SELECT_SET_BLOCKSIZE_DSTATE │ │ │ │ - 17328: 007d230c 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ - 17329: 007815a0 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ + 17328: 007d22fc 56 FUNC GLOBAL DEFAULT 12 qemu_uuid_hash │ │ │ │ + 17329: 00781590 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_StatsFilter_base_members │ │ │ │ 17330: 00310814 68 FUNC GLOBAL DEFAULT 12 net_tx_pkt_send │ │ │ │ 17331: 00aaa8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_DIST_READ_EVENT │ │ │ │ - 17332: 0072e388 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ + 17332: 0072e378 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevStdio_members │ │ │ │ 17333: 00ade60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_WRITEV_START_REQ_DSTATE │ │ │ │ - 17334: 0070df18 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ + 17334: 0070df08 380 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsSsh_members │ │ │ │ 17335: 00aa47e8 664 OBJECT GLOBAL DEFAULT 24 block_trace_events │ │ │ │ 17336: 00ae0074 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_DSTATE │ │ │ │ - 17337: 006fdea8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ + 17337: 006fde98 92 FUNC GLOBAL DEFAULT 12 qapi_free_DummyBlockCoreForceArrays │ │ │ │ 17338: 00ade5ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L2_DSTATE │ │ │ │ 17339: 00adef0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_WRITEL_UNKNOWN_DSTATE │ │ │ │ 17340: 00adf9b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_WRITE_DATA_DSTATE │ │ │ │ 17341: 00adf2f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_ADD_RXBUF_TO_PAGE_DSTATE │ │ │ │ 17342: 0023c26c 192 FUNC GLOBAL DEFAULT 12 qemu_input_handler_bind │ │ │ │ - 17343: 00680770 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ + 17343: 00680760 268 FUNC GLOBAL DEFAULT 12 qcow2_cache_set_dependency │ │ │ │ 17344: 00244d50 76 FUNC GLOBAL DEFAULT 12 qemu_console_early_init │ │ │ │ - 17345: 0079d65c 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ + 17345: 0079d64c 192 FUNC GLOBAL DEFAULT 12 visit_type_KeyValueKind │ │ │ │ 17346: 00aa8ac8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_PALETTE_WRITE_EVENT │ │ │ │ 17347: 00227d7c 32 FUNC GLOBAL DEFAULT 12 helper_ctpop_i32 │ │ │ │ - 17348: 0073f248 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ + 17348: 0073f238 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfoEnumMember │ │ │ │ 17349: 0028b3a8 864 FUNC GLOBAL DEFAULT 12 blk_check_size_and_read_all │ │ │ │ 17350: 00aacb2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_CREATE_EVENT │ │ │ │ 17351: 00471dec 104 FUNC GLOBAL DEFAULT 12 migration_incoming_transport_cleanup │ │ │ │ 17352: 00adee44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_DIR_WRITE_DSTATE │ │ │ │ - 17353: 0074b71c 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ - 17354: 005b45fc 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ + 17353: 0074b70c 28 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper_members │ │ │ │ + 17354: 005b45ec 160 FUNC GLOBAL DEFAULT 12 tcg_gen_ext16s_i64 │ │ │ │ 17355: 00471aa4 612 FUNC GLOBAL DEFAULT 12 migration_object_init │ │ │ │ 17356: 00ade59e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_PRW_ALIGNED_DSTATE │ │ │ │ 17357: 00ab0a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_DEFERRED_EVENT │ │ │ │ - 17358: 0058318c 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ + 17358: 0058317c 108 FUNC GLOBAL DEFAULT 12 qdev_get_human_name │ │ │ │ 17359: 00ad5d45 1 OBJECT GLOBAL DEFAULT 25 kvm_readonly_mem_allowed │ │ │ │ - 17360: 0078a824 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ + 17360: 0078a814 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_yank │ │ │ │ 17361: 00ab9264 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATIONTHREADS_EVENT │ │ │ │ 17362: 00219190 380 FUNC GLOBAL DEFAULT 12 floatx80_to_int64 │ │ │ │ 17363: 00adecb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CD_READ_SECTOR_DSTATE │ │ │ │ 17364: 00ae063c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SET_REPLICATION_DSTATE │ │ │ │ - 17365: 007f00e8 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ + 17365: 007f00d8 108 FUNC GLOBAL DEFAULT 12 shres_destroy │ │ │ │ 17366: 00ade6b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HTTP_REQUEST_DSTATE │ │ │ │ 17367: 00ae0134 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CANCEL_DSTATE │ │ │ │ - 17368: 007415bc 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ + 17368: 007415ac 328 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent │ │ │ │ 17369: 00ab188c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_WRITE_EVENT │ │ │ │ 17370: 003b9638 192 FUNC GLOBAL DEFAULT 12 usb_cancel_packet │ │ │ │ - 17371: 00575b90 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ + 17371: 00575b80 412 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchw_le_mmu │ │ │ │ 17372: 00adebc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_FEATURES_DSTATE │ │ │ │ 17373: 00aa325c 428 OBJECT GLOBAL DEFAULT 24 bdrv_file │ │ │ │ 17374: 00adfa4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_REQ_UPIU_DSTATE │ │ │ │ - 17375: 007f92ec 8 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ + 17375: 007f92dc 8 FUNC GLOBAL DEFAULT 12 cpu_get_note_size │ │ │ │ 17376: 00a1310c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs32 │ │ │ │ - 17377: 0073999c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ + 17377: 0073998c 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretCommonProperties │ │ │ │ 17378: 00aabfd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APC_MEM_WRITEB_EVENT │ │ │ │ 17379: 00adff62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_STOP_DSTATE │ │ │ │ 17380: 004a8020 128 FUNC GLOBAL DEFAULT 12 monitor_read_command │ │ │ │ - 17381: 006f1c90 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ + 17381: 006f1c80 220 FUNC GLOBAL DEFAULT 12 error_vprintf_unless_qmp │ │ │ │ 17382: 00ae04cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_BACKUP_DSTATE │ │ │ │ 17383: 00adf190 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_TX_DSTATE │ │ │ │ 17384: 00ab2d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_KICK_EVENT │ │ │ │ - 17385: 007814ac 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ - 17386: 0074833c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ + 17385: 0078149c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequestList │ │ │ │ + 17386: 0074832c 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatLBMemoryHierarchy │ │ │ │ 17387: 00adec2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BITBANG_I2C_ADDR_DSTATE │ │ │ │ 17388: 00adf28e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_PCS_READ_DSTATE │ │ │ │ - 17389: 0072a8ac 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ + 17389: 0072a89c 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_remove │ │ │ │ 17390: 00ade80a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_DSTATE │ │ │ │ - 17391: 00680c64 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ - 17392: 0053ca14 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ + 17391: 00680c54 204 FUNC GLOBAL DEFAULT 12 qcow2_cache_discard │ │ │ │ + 17392: 0053ca08 360 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_from_file │ │ │ │ 17393: 009946e8 52 OBJECT GLOBAL DEFAULT 21 vmstate_cpu_common │ │ │ │ 17394: 00ae0428 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_DSTATE │ │ │ │ 17395: 00ade9a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FDC_IOPORT_READ_DSTATE │ │ │ │ 17396: 00ab7c3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_NOCACHE_EVENT │ │ │ │ 17397: 00aa72a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_REQ_COMPLETE_EVENT │ │ │ │ 17398: 00aaeb48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_SMALL_EVENT │ │ │ │ - 17399: 00628ce0 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ + 17399: 00628cd0 264 FUNC GLOBAL DEFAULT 12 job_set_aio_context │ │ │ │ 17400: 00ae00c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_GET_RESPONSE_START_DSTATE │ │ │ │ 17401: 00aaf2f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_NS_EVENT │ │ │ │ 17402: 00aa92f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_TRIGGER_IRQ_EVENT │ │ │ │ - 17403: 0064633c 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ + 17403: 0064632c 124 FUNC GLOBAL DEFAULT 12 blk_set_on_error │ │ │ │ 17404: 00ab6a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_START_EVENT │ │ │ │ - 17405: 00572374 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ + 17405: 00572364 96 FUNC GLOBAL DEFAULT 12 cpu_ldub_data_ra │ │ │ │ 17406: 00ab6ad4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_HANDLE_RESUME_EVENT │ │ │ │ 17407: 004856a0 1120 FUNC GLOBAL DEFAULT 12 postcopy_ram_incoming_setup │ │ │ │ 17408: 00a15c5c 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchl_le │ │ │ │ - 17409: 007998fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ + 17409: 007998ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMoveEvent │ │ │ │ 17410: 00adf362 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_DSTATE │ │ │ │ 17411: 00ade990 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_IO_READ_DSTATE │ │ │ │ - 17412: 00672604 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ - 17413: 0053c8c8 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ + 17412: 006725f4 300 FUNC GLOBAL DEFAULT 12 qcow2_validate_table │ │ │ │ + 17413: 0053c8bc 332 FUNC GLOBAL DEFAULT 12 memory_region_init_resizeable_ram │ │ │ │ 17414: 00adf6a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_STRING_DSTATE │ │ │ │ - 17415: 005f0558 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ + 17415: 005f0548 192 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_base64 │ │ │ │ 17416: 00ae00ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_INCOMING_MIGRATION_CO_END_DSTATE │ │ │ │ 17417: 00ade7cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_XRUN_OUT_DSTATE │ │ │ │ 17418: 00ae03f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXEC_TB_NOCACHE_DSTATE │ │ │ │ 17419: 00ae002a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_BLOCKTIME_DSTATE │ │ │ │ 17420: 00adf418 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_STATUS_DSTATE │ │ │ │ - 17421: 00563f14 516 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ + 17421: 00563f04 516 FUNC GLOBAL DEFAULT 12 helper_lookup_tb_ptr │ │ │ │ 17422: 00aa7738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_UNREALIZE_EVENT │ │ │ │ - 17423: 00647c74 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ + 17423: 00647c64 24 FUNC GLOBAL DEFAULT 12 blk_get_max_iov │ │ │ │ 17424: 00203308 204 FUNC GLOBAL DEFAULT 12 float128_is_quiet_nan │ │ │ │ 17425: 00aaf548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_RW_MDATA_IN_CB_EVENT │ │ │ │ - 17426: 00653230 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ - 17427: 007559b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ + 17426: 00653220 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_next_dirty_area │ │ │ │ + 17427: 007559a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationNodeAliasList │ │ │ │ 17428: 00adf334 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CFG_SUPPORT_VIRTIO_DSTATE │ │ │ │ 17429: 00adeb02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_BITBLT_START_DSTATE │ │ │ │ 17430: 00ab0a48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_COMMAND_COMPLETE_UNEXPECTED_EVENT │ │ │ │ 17431: 00ade558 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_DSTATE │ │ │ │ 17432: 00adf5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_AER_POST_CQE_DSTATE │ │ │ │ 17433: 00adeed6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_ALL_ISR_DONE_DSTATE │ │ │ │ 17434: 00aa9308 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_CHECK_IRQ_EVENT │ │ │ │ - 17435: 007c9e84 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ - 17436: 0076987c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ - 17437: 00568b74 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ + 17435: 007c9e74 16 FUNC GLOBAL DEFAULT 12 bitmap_from_le │ │ │ │ + 17436: 0076986c 92 FUNC GLOBAL DEFAULT 12 qapi_free_StringList │ │ │ │ + 17437: 00568b64 76 FUNC GLOBAL DEFAULT 12 plugin_gen_insn_end │ │ │ │ 17438: 002f0d18 32 FUNC GLOBAL DEFAULT 12 ide_atapi_io_error │ │ │ │ 17439: 00adfbf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSI_DSTATE │ │ │ │ - 17440: 007b0f2c 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ + 17440: 007b0f1c 320 FUNC GLOBAL DEFAULT 12 string_input_visitor_new │ │ │ │ 17441: 00227b20 164 FUNC GLOBAL DEFAULT 12 helper_muluh_i64 │ │ │ │ 17442: 00adf170 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELLS_ENABLE_DSTATE │ │ │ │ - 17443: 0071808c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ - 17444: 0052b954 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ - 17445: 007e71d0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ + 17443: 0071807c 364 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsRbd_members │ │ │ │ + 17444: 0052b948 200 FUNC GLOBAL DEFAULT 12 vhost_user_init │ │ │ │ + 17445: 007e71c0 1036 FUNC GLOBAL DEFAULT 12 inet_parse │ │ │ │ 17446: 00adfc1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_TD_LOAD_DSTATE │ │ │ │ 17447: 00adeb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VGA_CIRRUS_WRITE_IO_DSTATE │ │ │ │ - 17448: 0074c57c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ - 17449: 005792e0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ + 17448: 0074c56c 28 FUNC GLOBAL DEFAULT 12 visit_type_SgxEPCProperties_members │ │ │ │ + 17449: 005792d0 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_be │ │ │ │ 17450: 00ab40cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_NVIDIA_BAR0_PROBE_EVENT │ │ │ │ 17451: 00ae0762 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_DSTATE │ │ │ │ 17452: 00237ba8 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_width │ │ │ │ 17453: 00ab6fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DMA_COMPLETE_EVENT │ │ │ │ - 17454: 0072be94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ - 17455: 007594d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ + 17454: 0072be84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevFile │ │ │ │ + 17455: 007594c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MIGRATION_PASS_arg_members │ │ │ │ 17456: 00adefbc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_WRITE_DSTATE │ │ │ │ 17457: 00ab2e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_LINK_EVENT │ │ │ │ 17458: 00ade904 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_IWMCTRL_WRITE_DSTATE │ │ │ │ 17459: 00ade4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_COUNT_DSTATE │ │ │ │ 17460: 00adea40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_UPDATE_PARAMETERS_DSTATE │ │ │ │ - 17461: 005e9ca0 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ + 17461: 005e9c90 352 FUNC GLOBAL DEFAULT 12 qcrypto_block_create │ │ │ │ 17462: 00adf12a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_ECR1_DSTATE │ │ │ │ - 17463: 00937728 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ + 17463: 00937718 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_4_len │ │ │ │ 17464: 00ae069a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 17465: 00ab6e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SYSTEM_WAKEUP_REQUEST_EVENT │ │ │ │ - 17466: 007ee0f4 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ - 17467: 0074a314 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ - 17468: 00786698 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ + 17466: 007ee0e4 40 FUNC GLOBAL DEFAULT 12 iova_tree_destroy │ │ │ │ + 17467: 0074a304 332 FUNC GLOBAL DEFAULT 12 visit_type_BalloonInfo │ │ │ │ + 17468: 00786688 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingDesc │ │ │ │ 17469: 009eb228 12 OBJECT GLOBAL DEFAULT 21 DisplayType_lookup │ │ │ │ - 17470: 00744234 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ + 17470: 00744224 92 FUNC GLOBAL DEFAULT 12 qapi_free_SmpCacheProperties │ │ │ │ 17471: 00aa5460 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PREADV_PART_EVENT │ │ │ │ 17472: 00adefda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_IRQ_DSTATE │ │ │ │ - 17473: 007929b0 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ - 17474: 00798b50 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ + 17473: 007929a0 256 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId_members │ │ │ │ + 17474: 00798b40 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_tpm │ │ │ │ 17475: 00ae0294 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FIND_RAM_OFFSET_DSTATE │ │ │ │ 17476: 00adf954 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_CONFIG_SAS_DEVICE_DSTATE │ │ │ │ 17477: 00ab7778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_CLAMPED_RECT_EVENT │ │ │ │ 17478: 00abbe69 1 OBJECT GLOBAL DEFAULT 25 xen_domid_restrict │ │ │ │ 17479: 00aa8a58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMWARE_UPDATE_RECT_DELAYED_FLUSH_EVENT │ │ │ │ 17480: 00adf75e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_DSTATE │ │ │ │ 17481: 00ab78a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_SET_DESKTOP_SIZE_EVENT │ │ │ │ 17482: 00abac50 16 OBJECT GLOBAL DEFAULT 25 target_page │ │ │ │ 17483: 00227d9c 36 FUNC GLOBAL DEFAULT 12 helper_ctpop_i64 │ │ │ │ - 17484: 005e082c 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ - 17485: 007e4850 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ - 17486: 0070d158 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ + 17484: 005e081c 556 FUNC GLOBAL DEFAULT 12 qio_channel_websock_handshake │ │ │ │ + 17485: 007e4840 16 FUNC GLOBAL DEFAULT 12 timerlist_has_timers │ │ │ │ + 17486: 0070d148 292 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevQcowEncryption_members │ │ │ │ 17487: 00adf898 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_PROCESS_REQ_DESCR_UNKNOWN_DEVICE_DSTATE │ │ │ │ 17488: 00adeeba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_HYP_READ_DSTATE │ │ │ │ - 17489: 00796e80 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ - 17490: 0052b08c 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ + 17489: 00796e70 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMEmulatorOptions │ │ │ │ + 17490: 0052b080 360 FUNC GLOBAL DEFAULT 12 vhost_user_get_shared_object │ │ │ │ 17491: 00ade834 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_OPEN_ERROR_DSTATE │ │ │ │ - 17492: 0072b874 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ + 17492: 0072b864 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block_exports │ │ │ │ 17493: 00ab3294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_USBSTS_EVENT │ │ │ │ - 17494: 00744d10 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ + 17494: 00744d00 92 FUNC GLOBAL DEFAULT 12 qapi_free_TargetInfo │ │ │ │ 17495: 00ade76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_SIMPLE_REPLY_DSTATE │ │ │ │ - 17496: 0063dd30 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ + 17496: 0063dd20 2336 FUNC GLOBAL DEFAULT 12 backup_job_create │ │ │ │ 17497: 00adeb60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_SAVE_DSTATE │ │ │ │ 17498: 00a13088 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_abs64 │ │ │ │ 17499: 004b1ed8 40 FUNC GLOBAL DEFAULT 12 qemu_get_nic │ │ │ │ - 17500: 00577804 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ + 17500: 005777f4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_be │ │ │ │ 17501: 0035aec0 1300 FUNC GLOBAL DEFAULT 12 hmp_pcie_aer_inject_error │ │ │ │ 17502: 004145e4 752 FUNC GLOBAL DEFAULT 12 vhost_virtqueue_stop │ │ │ │ 17503: 00ab5b44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_FAULT_THREAD_ENTRY_EVENT │ │ │ │ 17504: 00aa9148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_PRIOICC_EVENT │ │ │ │ - 17505: 007c4024 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ + 17505: 007c4014 156 FUNC GLOBAL DEFAULT 12 qemu_sem_destroy │ │ │ │ 17506: 00237c10 104 FUNC GLOBAL DEFAULT 12 qemu_console_get_height │ │ │ │ 17507: 00ab3c8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_WRITE_ERROR_EVENT │ │ │ │ - 17508: 007850d8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ + 17508: 007850c8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotInternalWrapper │ │ │ │ 17509: 004df874 84 FUNC GLOBAL DEFAULT 12 helper_float_eq_d │ │ │ │ - 17510: 007b2f14 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ + 17510: 007b2f04 164 FUNC GLOBAL DEFAULT 12 qmp_event_build_dict │ │ │ │ 17511: 00adfd00 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_HEAD_DSTATE │ │ │ │ 17512: 00ae0628 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_MIGRATE_PAUSE_DSTATE │ │ │ │ 17513: 00aaa76c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_NMIAR1_READ_EVENT │ │ │ │ 17514: 00ab2dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_CONFIGURE_EVENT │ │ │ │ - 17515: 00741fec 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ + 17515: 00741fdc 484 FUNC GLOBAL DEFAULT 12 visit_type_JobInfo_members │ │ │ │ 17516: 00aae34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCNET_RLEN_TLEN_EVENT │ │ │ │ 17517: 00ab4ee4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REJECT_SECTION_EVENT │ │ │ │ 17518: 00ade520 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_LIST_FILE_REFRESH_DSTATE │ │ │ │ 17519: 00adfa88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_SET_ADDRESS_DSTATE │ │ │ │ 17520: 00ad5d5a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_misc_target_c │ │ │ │ 17521: 004d2340 8 FUNC GLOBAL DEFAULT 12 qemu_semihosting_config_options │ │ │ │ - 17522: 00917734 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ - 17523: 005ce608 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ + 17522: 00917724 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_linux │ │ │ │ + 17523: 005ce5f8 732 FUNC GLOBAL DEFAULT 12 cache_insert │ │ │ │ 17524: 00aaf108 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UPDATE_SQ_EVENTIDX_EVENT │ │ │ │ 17525: 004d2e84 116 FUNC GLOBAL DEFAULT 12 add_stats_callbacks │ │ │ │ 17526: 00ab5b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MARK_POSTCOPY_BLOCKTIME_END_EVENT │ │ │ │ 17527: 004df8c8 68 FUNC GLOBAL DEFAULT 12 helper_float_eq_s │ │ │ │ 17528: 00ade912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_DATA_DSTATE │ │ │ │ 17529: 0045bf98 8 FUNC GLOBAL DEFAULT 12 host_memory_backend_is_mapped │ │ │ │ 17530: 00ae048c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_PAUSE_DSTATE │ │ │ │ 17531: 00aa5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_CHUNK_READ_HOLE_EVENT │ │ │ │ 17532: 00aa6348 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_UNMAP_DMA_EVENT │ │ │ │ 17533: 00439070 228 FUNC GLOBAL DEFAULT 12 hmp_eject │ │ │ │ - 17534: 007219d0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ + 17534: 007219c0 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_dirty_bitmap_merge │ │ │ │ 17535: 00ab4794 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_UNPLUGGED_ALL_EVENT │ │ │ │ 17536: 00adfd7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTP_INTERRUPT_SET_PENDING_DSTATE │ │ │ │ - 17537: 00727968 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ + 17537: 00727958 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockExportOptionsNbdBase │ │ │ │ 17538: 00aa5080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_WRITE_L1_EVENT │ │ │ │ 17539: 00adff66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_DEV_CLEANUP_DSTATE │ │ │ │ 17540: 00ae0036 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_QUIT_DSTATE │ │ │ │ - 17541: 005819ec 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ + 17541: 005819dc 108 FUNC GLOBAL DEFAULT 12 qdev_get_vmsd │ │ │ │ 17542: 002e9134 184 FUNC GLOBAL DEFAULT 12 ide_get_sector │ │ │ │ - 17543: 005af4bc 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ + 17543: 005af4ac 104 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i32 │ │ │ │ 17544: 00ae06c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_OBJECT_DEL_DSTATE │ │ │ │ 17545: 009eace8 12 OBJECT GLOBAL DEFAULT 21 CommandLineParameterType_lookup │ │ │ │ 17546: 00ab59d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_FD_INCOMING_EVENT │ │ │ │ 17547: 002f34a0 824 FUNC GLOBAL DEFAULT 12 virtio_input_send │ │ │ │ 17548: 0027bd04 212 FUNC GLOBAL DEFAULT 12 v9fs_co_fsync │ │ │ │ 17549: 00adf5de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_CLR_DSTATE │ │ │ │ 17550: 00aa8cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_WRITE_EVENT │ │ │ │ - 17551: 005f0440 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ + 17551: 005f0430 280 FUNC GLOBAL DEFAULT 12 qcrypto_secret_lookup_as_utf8 │ │ │ │ 17552: 00ade9a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_CHIP_ERASE_START_DSTATE │ │ │ │ 17553: 00adeb66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_MEMSLOT_ADD_GUEST_DSTATE │ │ │ │ - 17554: 007cf0a0 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ + 17554: 007cf090 132 FUNC GLOBAL DEFAULT 12 qemu_opt_iter_next │ │ │ │ 17555: 00aac340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMPHY_READ_EVENT │ │ │ │ - 17556: 00701ecc 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ + 17556: 00701ebc 1900 FUNC GLOBAL DEFAULT 12 visit_type_BlockDeviceInfo_members │ │ │ │ 17557: 00adf300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_POOL_FOUND_DSTATE │ │ │ │ 17558: 0022a54c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32i │ │ │ │ 17559: 00aacb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_RECEIVE_OVERSIZE_EVENT │ │ │ │ 17560: 003f4dd0 184 FUNC GLOBAL DEFAULT 12 vfio_disable_irqindex │ │ │ │ 17561: 0023a720 104 FUNC GLOBAL DEFAULT 12 qemu_add_led_event_handler │ │ │ │ 17562: 00ade642 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BACKUP_DO_COW_ENTER_DSTATE │ │ │ │ 17563: 00adf62c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_DSTATE │ │ │ │ 17564: 00aae01c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_MAC_INDICATE_EVENT │ │ │ │ - 17565: 0051b04c 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ + 17565: 0051b040 140 FUNC GLOBAL DEFAULT 12 virtio_del_queue │ │ │ │ 17566: 00ade988 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_POSTLOAD_CB_DSTATE │ │ │ │ 17567: 00292a94 360 FUNC GLOBAL DEFAULT 12 qdev_init_gpio_out_named │ │ │ │ 17568: 00435f24 28 FUNC GLOBAL DEFAULT 12 blk_ram_registrar_destroy │ │ │ │ - 17569: 00596c8c 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ + 17569: 00596c7c 88 FUNC GLOBAL DEFAULT 12 gdb_handle_query_qemu_phy_mem_mode │ │ │ │ 17570: 00adfdd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_OPREGION_ENABLED_DSTATE │ │ │ │ 17571: 0022b0ac 176 FUNC GLOBAL DEFAULT 12 helper_gvec_sar32v │ │ │ │ - 17572: 006283d0 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ + 17572: 006283c0 776 FUNC GLOBAL DEFAULT 12 job_apply_verb_locked │ │ │ │ 17573: 00a9ec0c 12 OBJECT GLOBAL DEFAULT 24 abort_drv │ │ │ │ - 17574: 00550e14 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ + 17574: 00550e04 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_be │ │ │ │ 17575: 00ab4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WATCHDOG_SET_ACTION_EVENT │ │ │ │ - 17576: 007f1a6c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ + 17576: 007f1a5c 44 FUNC GLOBAL DEFAULT 12 throttle_timers_are_initialized │ │ │ │ 17577: 00aa8328 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_SYSTEM_CONFIG_WRITE_EVENT │ │ │ │ - 17578: 0071a65c 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ + 17578: 0071a64c 508 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_IO_ERROR_arg_members │ │ │ │ 17579: 0040a80c 356 FUNC GLOBAL DEFAULT 12 vhost_vsock_common_stop │ │ │ │ - 17580: 0072951c 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ + 17580: 0072950c 632 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockExportOptions_base_members │ │ │ │ 17581: 004a88f0 308 FUNC GLOBAL DEFAULT 12 monitor_init_hmp │ │ │ │ - 17582: 006a2118 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ + 17582: 006a2108 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_entry_le_export │ │ │ │ 17583: 00ab8b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_QMP_SCHEMA_EVENT │ │ │ │ 17584: 00421734 784 FUNC GLOBAL DEFAULT 12 watchdog_perform_action │ │ │ │ - 17585: 007f7c90 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ + 17585: 007f7c80 436 FUNC GLOBAL DEFAULT 12 yank_register_instance │ │ │ │ 17586: 00ae0a8c 8 OBJECT GLOBAL DEFAULT 25 rcu_gp_event │ │ │ │ 17587: 0043b5c0 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_states │ │ │ │ 17588: 002985a4 60 FUNC GLOBAL DEFAULT 12 rom_transaction_begin │ │ │ │ - 17589: 00577e10 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ + 17589: 00577e00 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addl_le_mmu │ │ │ │ 17590: 00aa7728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CONSOLE_REALIZE_EVENT │ │ │ │ - 17591: 00576478 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ + 17591: 00576468 244 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_be_mmu │ │ │ │ 17592: 00adebc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_GET_DISPLAY_INFO_DSTATE │ │ │ │ - 17593: 0078fc6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ + 17593: 0078fc5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendClient │ │ │ │ 17594: 00ae0760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TPM_MODELS_DSTATE │ │ │ │ 17595: 0027d8d0 124 FUNC GLOBAL DEFAULT 12 fsetxattrat_nofollow │ │ │ │ 17596: 004df57c 20 FUNC GLOBAL DEFAULT 12 helper_ftoid │ │ │ │ 17597: 003a7ab0 628 FUNC GLOBAL DEFAULT 12 sdbus_do_command │ │ │ │ 17598: 00ab3514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_DEV_ERROR_EVENT │ │ │ │ 17599: 00ab6bc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_COMMAND_EVENT │ │ │ │ 17600: 00aad30c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_MAC_READ_EVENT │ │ │ │ 17601: 00adf60e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_VWCACHE_DSTATE │ │ │ │ 17602: 00a12428 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32i │ │ │ │ 17603: 0022968c 188 FUNC GLOBAL DEFAULT 12 helper_gvec_or │ │ │ │ 17604: 00ae001c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_THREAD_ENTRY_DSTATE │ │ │ │ 17605: 00235958 412 FUNC GLOBAL DEFAULT 12 qemu_create_placeholder_surface │ │ │ │ - 17606: 007e5bcc 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ + 17606: 007e5bbc 20 FUNC GLOBAL DEFAULT 12 timer_expire_time_ns │ │ │ │ 17607: 00236b34 168 FUNC GLOBAL DEFAULT 12 dpy_text_resize │ │ │ │ 17608: 00adf0a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_READ_DSTATE │ │ │ │ - 17609: 0057b028 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ + 17609: 0057b018 312 FUNC GLOBAL DEFAULT 12 visit_type_CpuModelInfo │ │ │ │ 17610: 00aaab6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_EOI_EVENT │ │ │ │ 17611: 00ae0698 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_EXIT_PRECONFIG_DSTATE │ │ │ │ 17612: 00ab6584 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FLUSH_RAM_CACHE_BEGIN_EVENT │ │ │ │ - 17613: 00646480 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ + 17613: 00646470 148 FUNC GLOBAL DEFAULT 12 blk_error_action │ │ │ │ 17614: 00aaf3d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_EVENT │ │ │ │ 17615: 00ab9424 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_EVENT │ │ │ │ - 17616: 005c57b8 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ + 17616: 005c57a8 296 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_5_ptr │ │ │ │ 17617: 00231524 4 FUNC GLOBAL DEFAULT 12 plugin_register_cb_udata │ │ │ │ 17618: 00adf104 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_SYSCTRL_MEM_WRITEL_DSTATE │ │ │ │ 17619: 00a11be8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sar32v │ │ │ │ 17620: 004df590 16 FUNC GLOBAL DEFAULT 12 helper_ftois │ │ │ │ - 17621: 00578ccc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ + 17621: 00578cbc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchl_le │ │ │ │ 17622: 00adf588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_LBA_RANGE_DSTATE │ │ │ │ - 17623: 007304fc 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ + 17623: 007304ec 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevDBusWrapper │ │ │ │ 17624: 00aab940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PLL2_PFD0_CLK_EVENT │ │ │ │ - 17625: 007123d0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ + 17625: 007123c0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNbd │ │ │ │ 17626: 00adf3a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_VLAN_VET_DSTATE │ │ │ │ - 17627: 00574440 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ + 17627: 00574430 400 FUNC GLOBAL DEFAULT 12 cpu_atomic_umin_fetchb_mmu │ │ │ │ 17628: 00ae05d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_PMEMSAVE_DSTATE │ │ │ │ 17629: 009ea3b8 12 OBJECT GLOBAL DEFAULT 21 BlockExportType_lookup │ │ │ │ 17630: 00ae00f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_TRANSFERRED_DSTATE │ │ │ │ 17631: 00aa7b98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SOFT_RESET_CHN_EVENT │ │ │ │ 17632: 00aa8d3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RAISE_INTERRUPT_EVENT │ │ │ │ 17633: 002f70f4 4 FUNC GLOBAL DEFAULT 12 qmp_cxl_inject_general_media_event │ │ │ │ - 17634: 0058b47c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ - 17635: 005eeaf4 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ - 17636: 00761900 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ + 17634: 0058b46c 172 FUNC GLOBAL DEFAULT 12 object_property_set_str │ │ │ │ + 17635: 005eeae4 160 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64v │ │ │ │ + 17636: 007618f0 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_pause │ │ │ │ 17637: 00ae018a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_SYNC_COMPLETE_DSTATE │ │ │ │ - 17638: 0079d71c 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ + 17638: 0079d70c 28 FUNC GLOBAL DEFAULT 12 visit_type_IntWrapper_members │ │ │ │ 17639: 00ab6c30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_MQ_EVENT │ │ │ │ 17640: 00aa9f6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_TCTX_SET_CPPR_EVENT │ │ │ │ - 17641: 005cbda0 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ + 17641: 005cbd90 172 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_vec │ │ │ │ 17642: 00aa6940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WRITE_RETURN_EVENT │ │ │ │ - 17643: 005c6908 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ - 17644: 005c74f4 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ + 17643: 005c68f8 1092 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2 │ │ │ │ + 17644: 005c74e4 928 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_3 │ │ │ │ 17645: 00ade471 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_sockets_c │ │ │ │ - 17646: 0072d220 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ - 17647: 00698b18 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ - 17648: 005c7ce8 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ + 17646: 0072d210 280 FUNC GLOBAL DEFAULT 12 visit_type_ChardevCommon_members │ │ │ │ + 17647: 00698b08 56 FUNC GLOBAL DEFAULT 12 reqlist_remove_req │ │ │ │ + 17648: 005c7cd8 1064 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_4 │ │ │ │ 17649: 00ab6ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GLOBAL_DIRTY_CHANGED_EVENT │ │ │ │ 17650: 00aba474 308 OBJECT GLOBAL DEFAULT 24 util_trace_events │ │ │ │ - 17651: 007fac50 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ + 17651: 007fac40 28 FUNC GLOBAL DEFAULT 12 visit_type_EbpfObject_members │ │ │ │ 17652: 00aaf824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_CFG_READ_EVENT │ │ │ │ - 17653: 0068bdd4 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ + 17653: 0068bdc4 124 FUNC GLOBAL DEFAULT 12 qcow2_write_caches │ │ │ │ 17654: 003b8ca0 184 FUNC GLOBAL DEFAULT 12 usb_detach │ │ │ │ 17655: 00adfeb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_SET_CONFIG_DSTATE │ │ │ │ 17656: 009dcb50 52 OBJECT GLOBAL DEFAULT 21 vmstate_usb_device │ │ │ │ 17657: 00aba054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MICE_EVENT │ │ │ │ 17658: 00adf114 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MDM_MEM_WRITEB_DSTATE │ │ │ │ 17659: 00ab7848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_IO_WRAP_EVENT │ │ │ │ 17660: 003a89c8 200 FUNC GLOBAL DEFAULT 12 sdbus_set_readonly │ │ │ │ - 17661: 005b2fb8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ + 17661: 005b2fa8 132 FUNC GLOBAL DEFAULT 12 tcg_gen_shr_i64 │ │ │ │ 17662: 0034ec5c 620 FUNC GLOBAL DEFAULT 12 msix_write_config │ │ │ │ 17663: 00adfb5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_EXIT_DSTATE │ │ │ │ - 17664: 0070ebe0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ + 17664: 0070ebd0 192 FUNC GLOBAL DEFAULT 12 visit_type_QuorumReadPattern │ │ │ │ 17665: 00aa59dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_ASYNC_EVENT │ │ │ │ - 17666: 005daf3c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ + 17666: 005daf2c 536 FUNC GLOBAL DEFAULT 12 qio_channel_socket_dgram_async │ │ │ │ 17667: 00225574 2504 FUNC GLOBAL DEFAULT 12 floatx80_sqrt │ │ │ │ - 17668: 007b62a4 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ + 17668: 007b6294 156 FUNC GLOBAL DEFAULT 12 qobject_destroy │ │ │ │ 17669: 00aa94d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_WRITE_CMD646_EVENT │ │ │ │ - 17670: 0077b068 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ + 17670: 0077b058 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_WATCHDOG_arg_members │ │ │ │ 17671: 00aad8dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_POST_LOAD_EVENT │ │ │ │ 17672: 00ab17bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ACCESS_EVENT │ │ │ │ 17673: 00ab5904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_SEND_MESSAGE_EVENT │ │ │ │ - 17674: 005d4804 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ + 17674: 005d47f4 420 FUNC GLOBAL DEFAULT 12 qemu_get_buffer_at │ │ │ │ 17675: 00ab1b5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_INVALID_REGISTER_OFFSET_EVENT │ │ │ │ 17676: 004cfaa4 168 FUNC GLOBAL DEFAULT 12 replay_read_next_clock │ │ │ │ 17677: 00ab28d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_CONTROL_EVENT │ │ │ │ 17678: 00ae0360 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_NRECTS_DSTATE │ │ │ │ 17679: 00adfef2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_QUEUE_NOTIFY_DSTATE │ │ │ │ 17680: 002a768c 148 FUNC GLOBAL DEFAULT 12 sysbus_pass_irq │ │ │ │ 17681: 0045fd9c 184 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_virtqueue_pending │ │ │ │ 17682: 002a5f38 320 FUNC GLOBAL DEFAULT 12 qdev_prop_sanitize_s390x_loadparm │ │ │ │ 17683: 003b7608 664 FUNC GLOBAL DEFAULT 12 usb_check_attach │ │ │ │ 17684: 00aab9a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_READ_EVENT │ │ │ │ - 17685: 00584c38 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ - 17686: 007ef2e8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ + 17685: 00584c28 76 FUNC GLOBAL DEFAULT 12 resettable_class_set_parent_phases │ │ │ │ + 17686: 007ef2d8 60 FUNC GLOBAL DEFAULT 12 qemu_iovec_destroy │ │ │ │ 17687: 00ae0408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_DSTATE │ │ │ │ - 17688: 00792ab0 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ + 17688: 00792aa0 320 FUNC GLOBAL DEFAULT 12 visit_type_PciDeviceId │ │ │ │ 17689: 00adec1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_READB_DSTATE │ │ │ │ 17690: 0024ddc4 184 FUNC GLOBAL DEFAULT 12 vnc_client_write_buf │ │ │ │ 17691: 00236e70 96 FUNC GLOBAL DEFAULT 12 dpy_gl_ctx_make_current │ │ │ │ 17692: 00adec76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_UNMAP_CLB_ADDRESS_NULL_DSTATE │ │ │ │ 17693: 004b1eb8 24 FUNC GLOBAL DEFAULT 12 qemu_get_subqueue │ │ │ │ 17694: 00ade96e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_ABORT_DSTATE │ │ │ │ 17695: 00ab2634 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_GET_STORAGE_INFO_EVENT │ │ │ │ 17696: 00ab85cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCK_JOBS_EVENT │ │ │ │ 17697: 004234f0 160 FUNC GLOBAL DEFAULT 12 audio_generic_put_buffer_out │ │ │ │ 17698: 00359f94 800 FUNC GLOBAL DEFAULT 12 pci_host_config_read_common │ │ │ │ 17699: 00ade588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CMD_MAP_QIOV_DSTATE │ │ │ │ 17700: 0021930c 268 FUNC GLOBAL DEFAULT 12 float16_to_int16_round_to_zero │ │ │ │ 17701: 00aa9258 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_EVENT │ │ │ │ 17702: 00ae05ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_VM_GENERATION_ID_DSTATE │ │ │ │ - 17703: 007f930c 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ - 17704: 00604ccc 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ + 17703: 007f92fc 4 FUNC GLOBAL DEFAULT 12 win32_kbd_set_window │ │ │ │ + 17704: 00604cbc 1248 FUNC GLOBAL DEFAULT 12 virtio_blk_process_req │ │ │ │ 17705: 00adf7ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_BAD_PHASE_INTERRUPT_DSTATE │ │ │ │ - 17706: 00704988 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ - 17707: 006f5280 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ + 17706: 00704978 664 FUNC GLOBAL DEFAULT 12 visit_type_BlockStats_members │ │ │ │ + 17707: 006f5270 244 FUNC GLOBAL DEFAULT 12 visit_type_strList │ │ │ │ 17708: 00ae03b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GD_UPDATE_DSTATE │ │ │ │ 17709: 00aa5250 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_STREAM_EVENT │ │ │ │ - 17710: 005e5fd0 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ - 17711: 00746648 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ - 17712: 007e0d20 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ + 17710: 005e5fc0 12 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_free │ │ │ │ + 17711: 00746638 320 FUNC GLOBAL DEFAULT 12 visit_type_MachineInfo │ │ │ │ + 17712: 007e0d10 172 FUNC GLOBAL DEFAULT 12 qemu_set_fd_handler │ │ │ │ 17713: 00adf6e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_WRITE_DSTATE │ │ │ │ 17714: 00aae1ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_FIX_NOT_XXP_EVENT │ │ │ │ - 17715: 0061d538 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ + 17715: 0061d528 236 FUNC GLOBAL DEFAULT 12 bdrv_set_backing_hd │ │ │ │ 17716: 0027d9cc 8 FUNC GLOBAL DEFAULT 12 aml_eisaid │ │ │ │ 17717: 00aa59cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_DGRAM_FAIL_EVENT │ │ │ │ 17718: 00ade938 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_DISK_REALIZE_DSTATE │ │ │ │ 17719: 00ab4ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_DEV_STOP_EVENT │ │ │ │ - 17720: 005069a4 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ + 17720: 00506998 144 FUNC GLOBAL DEFAULT 12 vfio_get_info_dma_avail │ │ │ │ 17721: 004ab8fc 1392 FUNC GLOBAL DEFAULT 12 eth_parse_ipv6_hdr │ │ │ │ - 17722: 005aebf0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ + 17722: 005aebe0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i32 │ │ │ │ 17723: 00354ff4 16 FUNC GLOBAL DEFAULT 12 pci_device_set_intx_routing_notifier │ │ │ │ - 17724: 00782698 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ - 17725: 0061abe8 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ + 17724: 00782688 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_stats_schemas_arg_members │ │ │ │ + 17725: 0061abd8 144 FUNC GLOBAL DEFAULT 12 bdrv_co_is_inserted │ │ │ │ 17726: 00ad5d47 1 OBJECT GLOBAL DEFAULT 25 kvm_gsi_direct_mapping │ │ │ │ - 17727: 006bd928 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ + 17727: 006bd918 4 FUNC GLOBAL DEFAULT 12 qed_read_l2_table_sync │ │ │ │ 17728: 009e59e0 12 OBJECT GLOBAL DEFAULT 21 CpuModelCompareResult_lookup │ │ │ │ - 17729: 0078e498 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ + 17729: 0078e488 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPaOptions │ │ │ │ 17730: 00aa7454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_ERASE_COMPLETE_EVENT │ │ │ │ 17731: 00adedfe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MOVI_DSTATE │ │ │ │ 17732: 00ab8ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ - 17733: 005f5b0c 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ + 17733: 005f5afc 1308 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_rsakey_parse │ │ │ │ 17734: 0022e71c 168 FUNC GLOBAL DEFAULT 12 helper_gvec_smax8 │ │ │ │ 17735: 00adfed2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_READ_DSTATE │ │ │ │ 17736: 00adf5d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_ACQADDR_HI_DSTATE │ │ │ │ 17737: 00ab41bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_WINDOW_DATA_READ_EVENT │ │ │ │ 17738: 00ade59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_QIOV_UNALIGNED_DSTATE │ │ │ │ 17739: 009eab74 12 OBJECT GLOBAL DEFAULT 21 MigrationParameter_lookup │ │ │ │ - 17740: 0057962c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ + 17740: 0057961c 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_be_mmu │ │ │ │ 17741: 00adfab2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_OUT_OF_BUFS_DSTATE │ │ │ │ 17742: 009e0808 52 OBJECT GLOBAL DEFAULT 21 vmstate_u2f_key │ │ │ │ - 17743: 00748818 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ + 17743: 00748808 192 FUNC GLOBAL DEFAULT 12 visit_type_HmatCacheAssociativity │ │ │ │ 17744: 0031f3bc 124 FUNC GLOBAL DEFAULT 12 can_sja_init │ │ │ │ - 17745: 0058b8dc 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ + 17745: 0058b8cc 376 FUNC GLOBAL DEFAULT 12 object_property_get_int │ │ │ │ 17746: 00441e74 36 FUNC GLOBAL DEFAULT 12 guest_phys_blocks_init │ │ │ │ 17747: 00222ea0 92 FUNC GLOBAL DEFAULT 12 float128_compare │ │ │ │ 17748: 00aabc20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_SYSCFG_SET_IRQ_EVENT │ │ │ │ 17749: 004625b4 340 FUNC GLOBAL DEFAULT 12 spdm_socket_close │ │ │ │ 17750: 00ae0618 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CANCEL_VCPU_DIRTY_LIMIT_DSTATE │ │ │ │ - 17751: 005c8bac 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ + 17751: 005c8b9c 76 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_dup_imm │ │ │ │ 17752: 00ae054c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_INJECT_POISON_DSTATE │ │ │ │ 17753: 00adfae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_ALLOC_DSTATE │ │ │ │ 17754: 004a80a0 124 FUNC GLOBAL DEFAULT 12 monitor_read_password │ │ │ │ 17755: 00ab3524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_UNDERRUN_EVENT │ │ │ │ 17756: 00232164 276 FUNC GLOBAL DEFAULT 12 qemu_plugin_user_exit │ │ │ │ - 17757: 0064e76c 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ - 17758: 0060db70 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ - 17759: 006159bc 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ + 17757: 0064e75c 144 FUNC GLOBAL DEFAULT 12 bdrv_cbw_drop │ │ │ │ + 17758: 0060db60 392 FUNC GLOBAL DEFAULT 12 qmp_blockdev_mirror │ │ │ │ + 17759: 006159ac 20 FUNC GLOBAL DEFAULT 12 bdrv_is_read_only │ │ │ │ 17760: 00aadb5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_EVENT │ │ │ │ - 17761: 0063c740 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ + 17761: 0063c730 136 FUNC GLOBAL DEFAULT 12 block_acct_setup │ │ │ │ 17762: 00aa70c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_COMMAND_DECODED_EVENT │ │ │ │ 17763: 00a205ac 168 OBJECT GLOBAL DEFAULT 24 virtio_device_names │ │ │ │ - 17764: 0058689c 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ + 17764: 0058688c 96 FUNC GLOBAL DEFAULT 12 qdev_connect_clock_in │ │ │ │ 17765: 00ae0746 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_PCI_DSTATE │ │ │ │ 17766: 0039dda8 160 FUNC GLOBAL DEFAULT 12 virtio_scsi_dataplane_cleanup │ │ │ │ - 17767: 005a7e38 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ - 17768: 0052020c 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ - 17769: 007d285c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ + 17767: 005a7e28 172 FUNC GLOBAL DEFAULT 12 tcg_set_frame │ │ │ │ + 17768: 00520200 128 FUNC GLOBAL DEFAULT 12 virtio_device_start_ioeventfd │ │ │ │ + 17769: 007d284c 196 FUNC GLOBAL DEFAULT 12 synchronize_rcu │ │ │ │ 17770: 0023f2f8 16 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_unref │ │ │ │ 17771: 00ae05b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ 17772: 00aa5ca4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_RECEIVE_REQUEST_PAYLOAD_RECEIVED_EVENT │ │ │ │ 17773: 0023f194 120 FUNC GLOBAL DEFAULT 12 qemu_pixman_linebuf_create │ │ │ │ 17774: 00ab839c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_MIRROR_EVENT │ │ │ │ 17775: 00adeef4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FLIC_RESET_FAILED_DSTATE │ │ │ │ 17776: 00ae078c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_SPICE_DSTATE │ │ │ │ 17777: 00aa9178 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXECUTE_NCQ_COMMAND_UNSUP_EVENT │ │ │ │ - 17778: 005d5c90 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ + 17778: 005d5c80 192 FUNC GLOBAL DEFAULT 12 migration_ioc_unregister_yank │ │ │ │ 17779: 00ab3fec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_BAR4_WRITE_EVENT │ │ │ │ - 17780: 006fc358 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ - 17781: 0075be38 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ + 17780: 006fc348 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsNull │ │ │ │ + 17781: 0075be28 244 FUNC GLOBAL DEFAULT 12 visit_type_DirtyLimitInfoList │ │ │ │ 17782: 00ab57b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_SUCCESS_EVENT │ │ │ │ - 17783: 0076b58c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ - 17784: 007e7d7c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ + 17783: 0076b57c 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevSocketOptions │ │ │ │ + 17784: 007e7d6c 2428 FUNC GLOBAL DEFAULT 12 socket_listen │ │ │ │ 17785: 00adef38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_MEM_WRITE_DSTATE │ │ │ │ 17786: 00ade9d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_RX_DSTATE │ │ │ │ 17787: 00adead2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_DISP_CTRL_WRITE_DSTATE │ │ │ │ 17788: 00ab6a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_LISTEN_THREAD_EXIT_EVENT │ │ │ │ 17789: 00aa46f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_OP_EXTRA_INFO_EVENT │ │ │ │ - 17790: 0063d278 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ - 17791: 0077ab94 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ - 17792: 0077cf34 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ + 17790: 0063d268 744 FUNC GLOBAL DEFAULT 12 qmp_x_blockdev_amend │ │ │ │ + 17791: 0077ab84 192 FUNC GLOBAL DEFAULT 12 visit_type_ShutdownCause │ │ │ │ + 17792: 0077cf24 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_suspend │ │ │ │ 17793: 00ade461 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_misc_c │ │ │ │ 17794: 00adfd98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_UNMAP_DSTATE │ │ │ │ - 17795: 00707ad4 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ + 17795: 00707ac4 244 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraphNodeList │ │ │ │ 17796: 00adfb16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_READ_READY_DSTATE │ │ │ │ 17797: 009ea83c 12 OBJECT GLOBAL DEFAULT 21 JobType_lookup │ │ │ │ 17798: 00ade4cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OBJECT_CLASS_DYNAMIC_CAST_ASSERT_DSTATE │ │ │ │ 17799: 00ab172c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_RESET_EVENT │ │ │ │ 17800: 00aa578c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_COMMAND_ABORT_EVENT │ │ │ │ 17801: 00ae02b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_BLK_CB_DSTATE │ │ │ │ - 17802: 007113c8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ + 17802: 007113b8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsNfs │ │ │ │ 17803: 00ae0c6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_INT8_DSTATE │ │ │ │ - 17804: 005c8d78 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ + 17804: 005c8d68 152 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_add32_i64 │ │ │ │ 17805: 00adedc0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_COMPLETE_IRQ_DSTATE │ │ │ │ 17806: 00ab61e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_EVENT │ │ │ │ 17807: 0049264c 124 FUNC GLOBAL DEFAULT 12 load_snapshot_resume │ │ │ │ 17808: 00adf56e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_WRITE_NOT_OK_DSTATE │ │ │ │ 17809: 00aaf148 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_EVENT │ │ │ │ 17810: 00aa5fb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_NAME_EVENT │ │ │ │ - 17811: 004ff084 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ + 17811: 004ff078 460 FUNC GLOBAL DEFAULT 12 vfio_reset_handler │ │ │ │ 17812: 00ae0436 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_INSERT_MEDIUM_DSTATE │ │ │ │ - 17813: 00728ce8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ + 17813: 00728cd8 452 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportOptionsVduseBlk_members │ │ │ │ 17814: 00adf36c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_TIDV_FPD_NOT_RUNNING_DSTATE │ │ │ │ - 17815: 0073b8ec 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ - 17816: 0072d474 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ - 17817: 007cd3a0 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ + 17815: 0073b8dc 1116 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_memory_module_event │ │ │ │ + 17816: 0072d464 340 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile_members │ │ │ │ + 17817: 007cd390 156 FUNC GLOBAL DEFAULT 12 qemu_add_opts │ │ │ │ 17818: 00487d14 56 FUNC GLOBAL DEFAULT 12 postcopy_state_get │ │ │ │ - 17819: 005afef0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ - 17820: 007c9248 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ - 17821: 00730378 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ - 17822: 007644a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ + 17819: 005afee0 320 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i32 │ │ │ │ + 17820: 007c9238 156 FUNC GLOBAL DEFAULT 12 slow_bitmap_empty │ │ │ │ + 17821: 00730368 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevQemuVDAgentWrapper_members │ │ │ │ + 17822: 00764494 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetInfo │ │ │ │ 17823: 00aa7284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_ZONE_REPORT_COMPLETE_EVENT │ │ │ │ 17824: 00aa6aa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_RERROR_EVENT │ │ │ │ 17825: 00a9e8cc 12 OBJECT GLOBAL DEFAULT 24 block_dirty_bitmap_enable_drv │ │ │ │ 17826: 00adf17a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMCTL_READ_DSTATE │ │ │ │ 17827: 00aae41c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_EVENT │ │ │ │ 17828: 00ab0828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_WRITE_EVENT │ │ │ │ - 17829: 007400d8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ + 17829: 007400c8 332 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray │ │ │ │ 17830: 00adfb3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_ATTACH_DSTATE │ │ │ │ 17831: 0044977c 64 FUNC GLOBAL DEFAULT 12 qemu_system_vmstop_request_prepare │ │ │ │ 17832: 00ade77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_BLOCK_SIZE_DSTATE │ │ │ │ 17833: 002924b8 40 FUNC GLOBAL DEFAULT 12 cpu_get_crash_info │ │ │ │ 17834: 00ab7408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_RECV_CHUNK_EVENT │ │ │ │ 17835: 00ae0164 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MULTIFD_RECV_UNFILL_DSTATE │ │ │ │ 17836: 00ab08a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_EVENT │ │ │ │ 17837: 004297cc 140 FUNC GLOBAL DEFAULT 12 hmp_info_capture │ │ │ │ 17838: 0048174c 44 FUNC GLOBAL DEFAULT 12 migrate_multifd_compression │ │ │ │ - 17839: 006f8488 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ + 17839: 006f8478 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_pr_managers │ │ │ │ 17840: 009d8130 52 OBJECT GLOBAL DEFAULT 21 vmstate_qemu_can_filter │ │ │ │ 17841: 00ade6ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_ENCODE_DSTATE │ │ │ │ - 17842: 006856c4 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ - 17843: 007d0614 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ + 17842: 006856b4 136 FUNC GLOBAL DEFAULT 12 qcow2_alloc_cluster_abort │ │ │ │ + 17843: 007d0604 352 FUNC GLOBAL DEFAULT 12 qemu_opts_to_qdict_filtered │ │ │ │ 17844: 002264bc 96 FUNC GLOBAL DEFAULT 12 float32_silence_nan │ │ │ │ - 17845: 00596ec8 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ - 17846: 005b2c10 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ - 17847: 007594f4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ + 17845: 00596eb8 384 FUNC GLOBAL DEFAULT 12 gdb_continue │ │ │ │ + 17846: 005b2c00 144 FUNC GLOBAL DEFAULT 12 tcg_gen_add_i64 │ │ │ │ + 17847: 007594e4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMessage │ │ │ │ 17848: 00aac0c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_DIAG_MEM_READB_EVENT │ │ │ │ 17849: 003ad194 280 FUNC GLOBAL DEFAULT 12 sdhci_initfn │ │ │ │ - 17850: 007d30d4 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ + 17850: 007d30c4 128 FUNC GLOBAL DEFAULT 12 rcu_remove_force_rcu_notifier │ │ │ │ 17851: 00ade47e 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_virtio_c │ │ │ │ 17852: 00aa6830 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_XATTRWALK_EVENT │ │ │ │ 17853: 00aa77e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_USART_WRITE_EVENT │ │ │ │ - 17854: 007300a8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ - 17855: 007706f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ - 17856: 00799f74 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ - 17857: 0078da7c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ - 17858: 00609d54 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ + 17854: 00730098 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannelWrapper_members │ │ │ │ + 17855: 007706e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_EventLoopBaseProperties │ │ │ │ + 17856: 00799f64 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayUpdateOptions │ │ │ │ + 17857: 0078da6c 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions_members │ │ │ │ + 17858: 00609d44 144 FUNC GLOBAL DEFAULT 12 drive_get_by_index │ │ │ │ 17859: 00ab9a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_REPLAY_DELETE_BREAK_EVENT │ │ │ │ - 17860: 00577ce4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ + 17860: 00577cd4 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgl_le │ │ │ │ 17861: 00ab857c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ - 17862: 007ef394 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ + 17862: 007ef384 72 FUNC GLOBAL DEFAULT 12 qemu_iovec_to_buf │ │ │ │ 17863: 0031bfe8 4 FUNC GLOBAL DEFAULT 12 vhost_net_cleanup │ │ │ │ - 17864: 00755da8 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ + 17864: 00755d98 92 FUNC GLOBAL DEFAULT 12 qapi_free_DirtyRateVcpuList │ │ │ │ 17865: 00ab404c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_DONE_EVENT │ │ │ │ - 17866: 0076d79c 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ + 17866: 0076d78c 320 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfo │ │ │ │ 17867: 0029f924 92 FUNC GLOBAL DEFAULT 12 machine_add_audiodev_property │ │ │ │ 17868: 00ab825c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_ADD_EVENT │ │ │ │ - 17869: 0074d3d8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ + 17869: 0074d3c8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_dumpdtb_arg_members │ │ │ │ 17870: 0034da50 100 FUNC GLOBAL DEFAULT 12 msi_send_message │ │ │ │ - 17871: 00550a20 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ + 17871: 00550a10 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_be │ │ │ │ 17872: 00ab2da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_SLOT_RESET_EVENT │ │ │ │ 17873: 004af3e8 260 FUNC GLOBAL DEFAULT 12 net_hub_info │ │ │ │ 17874: 00adf8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_RING_INIT_DATA_DSTATE │ │ │ │ 17875: 00ab85ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_BLOCKSTATS_EVENT │ │ │ │ 17876: 0036cc5c 572 FUNC GLOBAL DEFAULT 12 scsi_device_drained_begin │ │ │ │ 17877: 00adf4f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_DSTATE │ │ │ │ 17878: 00adfade 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OBJECT_FREE_DSTATE │ │ │ │ 17879: 00ab4e24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_WITHFD_EVENT │ │ │ │ 17880: 00ae077a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SEND_KEY_DSTATE │ │ │ │ 17881: 00adf41a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ 17882: 00aac000 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX1_MEM_READB_EVENT │ │ │ │ 17883: 00ae04fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ 17884: 00adf3a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_MSIX_NOTIFY_POSTPONED_VEC_DSTATE │ │ │ │ 17885: 00ade566 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_CO_YIELD_DSTATE │ │ │ │ - 17886: 007846e0 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ + 17886: 007846d0 192 FUNC GLOBAL DEFAULT 12 visit_type_ActionCompletionMode │ │ │ │ 17887: 00adfa50 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_DMA_READ_UTRD_DSTATE │ │ │ │ - 17888: 007bdefc 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ - 17889: 007d2f78 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ + 17888: 007bdeec 140 FUNC GLOBAL DEFAULT 12 qatomic64_init │ │ │ │ + 17889: 007d2f68 216 FUNC GLOBAL DEFAULT 12 rcu_unregister_thread │ │ │ │ 17890: 00ab02b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_SCRIPTS_TIMER_TRIGGERED_EVENT │ │ │ │ - 17891: 00799ebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ + 17891: 00799eac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayReloadOptions │ │ │ │ 17892: 00aa8828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_ATTACH_WORKER_EVENT │ │ │ │ - 17893: 00580908 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ + 17893: 005808f8 112 FUNC GLOBAL DEFAULT 12 qdev_prop_set_globals │ │ │ │ 17894: 00ade4a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_JOB_APPLY_VERB_DSTATE │ │ │ │ - 17895: 007d6068 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ + 17895: 007d6058 584 FUNC GLOBAL DEFAULT 12 qht_insert │ │ │ │ 17896: 00ae0072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_DSTATE │ │ │ │ 17897: 00aaec08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_EVENT │ │ │ │ - 17898: 007f4690 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ + 17898: 007f4680 116 FUNC GLOBAL DEFAULT 12 vhost_user_server_inc_in_flight │ │ │ │ 17899: 00ab7f50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_CLOSE_TRAY_EVENT │ │ │ │ 17900: 00ab1b3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_QUERY_FLAG_NOT_READABLE_EVENT │ │ │ │ 17901: 00aaf940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M48TXX_NVRAM_IO_WRITE_EVENT │ │ │ │ 17902: 004d0cbc 84 FUNC GLOBAL DEFAULT 12 replay_event_net_load │ │ │ │ 17903: 0043bbd0 20 FUNC GLOBAL DEFAULT 12 run_on_cpu │ │ │ │ - 17904: 0079ae20 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ - 17905: 0050b9dc 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ + 17904: 0079ae10 432 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_screendump_arg_members │ │ │ │ + 17905: 0050b9d0 640 FUNC GLOBAL DEFAULT 12 vfio_vga_read │ │ │ │ 17906: 00ab8f78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_PMEMSAVE_EVENT │ │ │ │ 17907: 00aa58cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_FAIL_EVENT │ │ │ │ 17908: 00a1a600 16 OBJECT GLOBAL DEFAULT 24 IDE_DMA_CMD_lookup │ │ │ │ - 17909: 00719834 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ + 17909: 00719824 280 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptions_members │ │ │ │ 17910: 00ab09d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_NOP_EVENT │ │ │ │ 17911: 0029983c 800 FUNC GLOBAL DEFAULT 12 hmp_hotpluggable_cpus │ │ │ │ 17912: 00aa5e14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_EVENT │ │ │ │ 17913: 00adf87c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_STATE_DSTATE │ │ │ │ 17914: 00ab0bb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_INIT_MSI_FAIL_EVENT │ │ │ │ 17915: 00ab3184 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PACKET_ACTION_EVENT │ │ │ │ 17916: 009ea36c 12 OBJECT GLOBAL DEFAULT 21 Qcow2BitmapInfoFlags_lookup │ │ │ │ 17917: 00ae0588 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_PAUSE_DSTATE │ │ │ │ 17918: 00239270 52 FUNC GLOBAL DEFAULT 12 cursor_unref │ │ │ │ 17919: 00ab0e08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INTR_ENABLED_EVENT │ │ │ │ - 17920: 0057608c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ + 17920: 0057607c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umax_fetchw_le │ │ │ │ 17921: 00aacd4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_REG_WRITE_EVENT │ │ │ │ 17922: 00adf48c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_UDP_WITH_NO_CHECKSUM_DSTATE │ │ │ │ 17923: 00ab2684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_STALL_EVENT │ │ │ │ 17924: 00adffd6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_COMPLETE_DSTATE │ │ │ │ - 17925: 0072c2e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ + 17925: 0072c2d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevQemuVDAgent │ │ │ │ 17926: 0023a59c 192 FUNC GLOBAL DEFAULT 12 qmp_send_key │ │ │ │ - 17927: 006fdb10 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ + 17927: 006fdb00 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsSsh │ │ │ │ 17928: 00adfbac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_FIND_DEVICE_DSTATE │ │ │ │ 17929: 00ae0038 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_FAULT_THREAD_FDS_EXTRA_DSTATE │ │ │ │ 17930: 00aaa9cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ENABLE_EVENT │ │ │ │ 17931: 00ab12b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_RESET_EVENT │ │ │ │ 17932: 00ab6c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_NET_LOAD_CMD_EVENT │ │ │ │ 17933: 00ab84ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_DEBUG_QUERY_BLOCK_GRAPH_EVENT │ │ │ │ - 17934: 007e9828 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ + 17934: 007e9818 12 FUNC GLOBAL DEFAULT 12 buffer_reset │ │ │ │ 17935: 00ae06ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_ADD_CLIENT_DSTATE │ │ │ │ - 17936: 00712cfc 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ + 17936: 00712cec 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsGenericCOWFormat │ │ │ │ 17937: 00ab0738 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_TRANSFER_DATA_EVENT │ │ │ │ 17938: 004b38d0 352 FUNC GLOBAL DEFAULT 12 qmp_netdev_del │ │ │ │ 17939: 00ade572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECONNECT_ATTEMPT_DSTATE │ │ │ │ - 17940: 0055ddec 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ - 17941: 00794304 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ + 17940: 0055dddc 404 FUNC GLOBAL DEFAULT 12 colo_release_ram_cache │ │ │ │ + 17941: 007942f4 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerPort │ │ │ │ 17942: 00ae001e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PREEMPT_NEW_CHANNEL_DSTATE │ │ │ │ 17943: 00adf59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_AIO_DSTATE │ │ │ │ - 17944: 005b43d0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ + 17944: 005b43c0 132 FUNC GLOBAL DEFAULT 12 tcg_gen_rem_i64 │ │ │ │ 17945: 00adf5f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_NO_OUTSTANDING_AERS_DSTATE │ │ │ │ - 17946: 00759de0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ + 17946: 00759dd0 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_MigrationAddress_base_members │ │ │ │ 17947: 00aa4fd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_FIND_L2_CACHE_ENTRY_EVENT │ │ │ │ - 17948: 007ee7b8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ + 17948: 007ee7a8 176 FUNC GLOBAL DEFAULT 12 iov_copy │ │ │ │ 17949: 00ae0308 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XKEYMAP_VENDOR_DSTATE │ │ │ │ 17950: 00aadcec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_START_RECV_EVENT │ │ │ │ - 17951: 006937f8 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ - 17952: 00754ddc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ + 17951: 006937e8 740 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_delete │ │ │ │ + 17952: 00754dcc 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_dumpdtb │ │ │ │ 17953: 00ade5ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_WRITE_TABLE_CB_DSTATE │ │ │ │ 17954: 009eab34 12 OBJECT GLOBAL DEFAULT 21 COLOMode_lookup │ │ │ │ 17955: 002180a8 264 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_scalbn │ │ │ │ 17956: 00ae0576 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_JOB_FINALIZE_DSTATE │ │ │ │ 17957: 0021b60c 256 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint8_scalbn │ │ │ │ 17958: 00aae998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_EVENT │ │ │ │ 17959: 00ae04b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_REMOVE_DSTATE │ │ │ │ 17960: 004d59cc 136 FUNC GLOBAL DEFAULT 12 icount_handle_deadline │ │ │ │ 17961: 00adfbf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_UNUSE_DSTATE │ │ │ │ 17962: 00aded4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_READB_DSTATE │ │ │ │ - 17963: 00937760 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ - 17964: 007e4c30 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ - 17965: 007dd09c 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ - 17966: 007778fc 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ - 17967: 0072c67c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ - 17968: 00749044 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ + 17963: 00937750 4 OBJECT GLOBAL DEFAULT 14 hw_compat_5_0_len │ │ │ │ + 17964: 007e4c20 408 FUNC GLOBAL DEFAULT 12 timer_mod_ns │ │ │ │ + 17965: 007dd08c 664 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_inc_and_unlock │ │ │ │ + 17966: 007778ec 352 FUNC GLOBAL DEFAULT 12 visit_type_ObjectOptions │ │ │ │ + 17967: 0072c66c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSpiceChannelWrapper │ │ │ │ + 17968: 00749034 320 FUNC GLOBAL DEFAULT 12 visit_type_Memdev │ │ │ │ 17969: 00aba758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOCKET_LISTEN_EVENT │ │ │ │ - 17970: 00770a34 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ + 17970: 00770a24 92 FUNC GLOBAL DEFAULT 12 qapi_free_QtestProperties │ │ │ │ 17971: 0021f3a0 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16_scalbn │ │ │ │ 17972: 00aad96c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_VEC_WRONG_EVENT │ │ │ │ - 17973: 00937758 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ - 17974: 00655f38 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ + 17973: 00937748 4 OBJECT GLOBAL DEFAULT 14 hw_compat_4_1_len │ │ │ │ + 17974: 00655f28 404 FUNC GLOBAL DEFAULT 12 bdrv_drain_all_begin │ │ │ │ 17975: 00ab32f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_READ_EVENT │ │ │ │ 17976: 0020e8b0 10320 FUNC GLOBAL DEFAULT 12 float128_muladd │ │ │ │ 17977: 00adf86c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_RAISE_DRQ_DSTATE │ │ │ │ 17978: 00adf630 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DEL_CQ_DSTATE │ │ │ │ 17979: 00ab0f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_SET_FW_TIME_EVENT │ │ │ │ - 17980: 0074b8a0 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ + 17980: 0074b890 328 FUNC GLOBAL DEFAULT 12 visit_type_VirtioPMEMDeviceInfoWrapper │ │ │ │ 17981: 00ab18bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_SDHOST_UPDATE_IRQ_EVENT │ │ │ │ - 17982: 007708c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ - 17983: 00702df4 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ + 17982: 007708b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryBackendMemfdProperties │ │ │ │ + 17983: 00702de4 620 FUNC GLOBAL DEFAULT 12 visit_type_BlockInfo_members │ │ │ │ 17984: 00adf6a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_FW_CFG_ADD_BYTES_DSTATE │ │ │ │ 17985: 00ab3644 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_SO_EVENT │ │ │ │ - 17986: 00603604 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ + 17986: 006035f4 8 FUNC GLOBAL DEFAULT 12 nbd_export_aio_context │ │ │ │ 17987: 002322fc 24 FUNC GLOBAL DEFAULT 12 plugin_num_vcpus │ │ │ │ 17988: 0029a28c 164 FUNC GLOBAL DEFAULT 12 hmp_system_wakeup │ │ │ │ 17989: 00ab57e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_LOAD_BITS_ZEROES_EVENT │ │ │ │ - 17990: 00550dbc 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ + 17990: 00550dac 88 FUNC GLOBAL DEFAULT 12 address_space_lduw_le │ │ │ │ 17991: 00ade55e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_READ_DSTATE │ │ │ │ 17992: 00ab6f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLATVIEW_NEW_EVENT │ │ │ │ 17993: 00ab182c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_ERROR_EVENT │ │ │ │ - 17994: 0057ae50 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ + 17994: 0057ae40 36 FUNC GLOBAL DEFAULT 12 kvm_irqchip_update_msi_route │ │ │ │ 17995: 0034e834 344 FUNC GLOBAL DEFAULT 12 msix_notify │ │ │ │ - 17996: 0064bd20 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ + 17996: 0064bd10 564 FUNC GLOBAL DEFAULT 12 block_copy_reset_unallocated │ │ │ │ 17997: 00adeb26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_SET_GUEST_BUG_DSTATE │ │ │ │ 17998: 00202e70 156 FUNC GLOBAL DEFAULT 12 float32_is_quiet_nan │ │ │ │ 17999: 00aded74 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_NVGC_BACKLOG_OP_DSTATE │ │ │ │ 18000: 00ab7768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_JOB_NRECTS_EVENT │ │ │ │ 18001: 00adf538 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_DSTATE │ │ │ │ 18002: 00ae0666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_DSTATE │ │ │ │ - 18003: 0075ec74 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ - 18004: 0054f43c 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ + 18003: 0075ec64 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_migrate_continue │ │ │ │ + 18004: 0054f42c 940 FUNC GLOBAL DEFAULT 12 address_space_write_rom │ │ │ │ 18005: 004b1ca0 184 FUNC GLOBAL DEFAULT 12 qemu_new_net_control_client │ │ │ │ 18006: 00ade430 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_c │ │ │ │ 18007: 00aae0cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000_RECEIVER_OVERRUN_EVENT │ │ │ │ - 18008: 00503630 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ + 18008: 00503624 140 FUNC GLOBAL DEFAULT 12 vfio_detach_device │ │ │ │ 18009: 00adfdf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_PROBE_DSTATE │ │ │ │ 18010: 00ab7478 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CLIPBOARD_CHECK_SERIAL_EVENT │ │ │ │ 18011: 00aba444 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_START_STRUCT_EVENT │ │ │ │ 18012: 00aa9754 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_WRITE_KEYBOARD_EVENT │ │ │ │ - 18013: 005dd3fc 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ + 18013: 005dd3ec 152 FUNC GLOBAL DEFAULT 12 qio_channel_create_fd_pair_watch │ │ │ │ 18014: 0046cec8 188 FUNC GLOBAL DEFAULT 12 file_send_channel_create │ │ │ │ 18015: 00ade50a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_SHUTDOWN_DSTATE │ │ │ │ 18016: 00ae0368 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_JOB_ADD_RECT_DSTATE │ │ │ │ - 18017: 007d5e3c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ + 18017: 007d5e2c 320 FUNC GLOBAL DEFAULT 12 qht_reset_size │ │ │ │ 18018: 00aa7374 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNLOCK1_FAILED_EVENT │ │ │ │ 18019: 00aaeb38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_EVENT │ │ │ │ 18020: 00ab856c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_EVENT │ │ │ │ 18021: 009e0cc0 48 OBJECT GLOBAL DEFAULT 21 vfio_region_ops │ │ │ │ 18022: 00ab0938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_SELATN_EVENT │ │ │ │ 18023: 00227960 36 FUNC GLOBAL DEFAULT 12 helper_div_i32 │ │ │ │ 18024: 00adf5e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_INTM_SET_DSTATE │ │ │ │ - 18025: 006ed888 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ + 18025: 006ed878 64 FUNC GLOBAL DEFAULT 12 qemu_chr_new_mux_mon │ │ │ │ 18026: 00aded92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_RESET_DSTATE │ │ │ │ 18027: 002402b8 332 FUNC GLOBAL DEFAULT 12 hmp_expire_password │ │ │ │ 18028: 009e5c08 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_size32 │ │ │ │ - 18029: 005cb8d4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ + 18029: 005cb8c4 120 FUNC GLOBAL DEFAULT 12 tcg_gen_dup_mem_vec │ │ │ │ 18030: 00aaabec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_TIMER_IRQ_CPU_EVENT │ │ │ │ - 18031: 005661ec 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ + 18031: 005661dc 616 FUNC GLOBAL DEFAULT 12 tb_link_page │ │ │ │ 18032: 00ab4a24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MMIO_READ_EVENT │ │ │ │ - 18033: 0078f1e4 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ - 18034: 007c9ea4 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ + 18033: 0078f1d4 192 FUNC GLOBAL DEFAULT 12 visit_type_AudioFormat │ │ │ │ + 18034: 007c9e94 328 FUNC GLOBAL DEFAULT 12 bitmap_copy_with_src_offset │ │ │ │ 18035: 00239ed4 100 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_set_draw_submitted │ │ │ │ 18036: 002219e0 8 FUNC GLOBAL DEFAULT 12 bfloat16_minimum_number │ │ │ │ 18037: 0043e900 536 FUNC GLOBAL DEFAULT 12 dirtylimit_state_initialize │ │ │ │ 18038: 00ade862 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_DSTATE │ │ │ │ 18039: 00ae04f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_EXPORT_ADD_DSTATE │ │ │ │ - 18040: 005a8280 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ + 18040: 005a8270 308 FUNC GLOBAL DEFAULT 12 tcg_global_mem_new_ptr │ │ │ │ 18041: 0044990c 64 FUNC GLOBAL DEFAULT 12 qemu_del_vm_change_state_handler │ │ │ │ 18042: 00ab0ec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_PD_LIST_QUERY_EVENT │ │ │ │ 18043: 00ab8f48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 18044: 00544ebc 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ + 18044: 00544eb0 856 FUNC GLOBAL DEFAULT 12 mtree_info │ │ │ │ 18045: 00ab3334 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_DIE_EVENT │ │ │ │ - 18046: 007c02f4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ - 18047: 005e5b68 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ + 18046: 007c02e4 8 FUNC GLOBAL DEFAULT 12 event_notifier_get_fd │ │ │ │ + 18047: 005e5b58 924 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_new │ │ │ │ 18048: 00444878 188 FUNC GLOBAL DEFAULT 12 hmp_device_del │ │ │ │ 18049: 00ab6144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_ENTRY_EVENT │ │ │ │ - 18050: 00786c48 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ + 18050: 00786c38 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_status_arg_members │ │ │ │ 18051: 00ade902 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SWIM_SWITCH_TO_ISM_DSTATE │ │ │ │ 18052: 00ae0202 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_SETUP_DSTATE │ │ │ │ 18053: 00ab8dc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_ROMS_EVENT │ │ │ │ 18054: 00aae42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_UPDATE_IRQ_EVENT │ │ │ │ 18055: 00aa78e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_READ_EVENT │ │ │ │ - 18056: 005cbab0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ - 18057: 007edccc 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ - 18058: 0058321c 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ + 18056: 005cbaa0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_and_vec │ │ │ │ + 18057: 007edcbc 324 FUNC GLOBAL DEFAULT 12 iova_tree_insert │ │ │ │ + 18058: 0058320c 124 FUNC GLOBAL DEFAULT 12 phase_advance │ │ │ │ 18059: 004b2848 296 FUNC GLOBAL DEFAULT 12 qemu_sendv_packet_async │ │ │ │ - 18060: 0054bd1c 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ + 18060: 0054bd0c 52 FUNC GLOBAL DEFAULT 12 memory_region_section_get_iotlb │ │ │ │ 18061: 00aded3a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_READREG_DSTATE │ │ │ │ - 18062: 007fdd5c 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ - 18063: 00937e78 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ + 18062: 007fdd4c 312 FUNC GLOBAL DEFAULT 12 qemu_signalfd │ │ │ │ + 18063: 00937e68 52 OBJECT GLOBAL DEFAULT 14 ramfb_vmstate │ │ │ │ 18064: 00ade85c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_RETURN_DSTATE │ │ │ │ - 18065: 00636438 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ - 18066: 005ce390 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ + 18065: 00636428 2348 FUNC GLOBAL DEFAULT 12 nbd_receive_negotiate │ │ │ │ + 18066: 005ce380 284 FUNC GLOBAL DEFAULT 12 get_cached_data │ │ │ │ 18067: 00a9edcc 12 OBJECT GLOBAL DEFAULT 24 bdrv_drv_set_perm_drv │ │ │ │ 18068: 0027aef0 180 FUNC GLOBAL DEFAULT 12 v9fs_co_rewinddir │ │ │ │ - 18069: 007071cc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ - 18070: 00536c54 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ - 18071: 0062a2cc 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ + 18069: 007071bc 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_named_block_nodes_arg_members │ │ │ │ + 18070: 00536c48 444 FUNC GLOBAL DEFAULT 12 cpu_outb │ │ │ │ + 18071: 0062a2bc 176 FUNC GLOBAL DEFAULT 12 job_dismiss_locked │ │ │ │ 18072: 0047f1e8 48 FUNC GLOBAL DEFAULT 12 multifd_ram_save_cleanup │ │ │ │ 18073: 00ae0634 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_COLO_DO_CHECKPOINT_DSTATE │ │ │ │ - 18074: 007b33f4 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ + 18074: 007b33e4 80 FUNC GLOBAL DEFAULT 12 qnum_from_double │ │ │ │ 18075: 00a1163c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq16 │ │ │ │ 18076: 00aa73b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_RESET_EVENT │ │ │ │ 18077: 00ae0c86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_NEXT_LIST_DSTATE │ │ │ │ 18078: 00441150 96 FUNC GLOBAL DEFAULT 12 qemu_sglist_init │ │ │ │ - 18079: 00558af0 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ - 18080: 00799fd0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ + 18079: 00558ae0 164 FUNC GLOBAL DEFAULT 12 ram_write_tracking_available │ │ │ │ + 18080: 00799fc0 192 FUNC GLOBAL DEFAULT 12 visit_type_DisplayProtocol │ │ │ │ 18081: 00adf204 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_LEN_DSTATE │ │ │ │ - 18082: 00536fe8 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ + 18082: 00536fdc 472 FUNC GLOBAL DEFAULT 12 cpu_outl │ │ │ │ 18083: 00adffd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTY_BITMAP_LOAD_HEADER_DSTATE │ │ │ │ - 18084: 007558fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ + 18084: 007558ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_BitmapMigrationBitmapAliasList │ │ │ │ 18085: 00ade77a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_TRAILING_BYTES_DSTATE │ │ │ │ - 18086: 00625ccc 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ + 18086: 00625cbc 204 FUNC GLOBAL DEFAULT 12 bdrv_bsc_fill │ │ │ │ 18087: 00ab812c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_INTERNAL_SYNC_EVENT │ │ │ │ 18088: 00ae047a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 18089: 00ae06dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QOM_LIST_DSTATE │ │ │ │ - 18090: 007e3dac 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ - 18091: 00570f78 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ - 18092: 0057b66c 10092 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ - 18093: 00536e10 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ + 18090: 007e3d9c 248 FUNC GLOBAL DEFAULT 12 thread_pool_submit_co │ │ │ │ + 18091: 00570f68 24 FUNC GLOBAL DEFAULT 12 helper_ldsl_mmu │ │ │ │ + 18092: 0057b65c 10092 FUNC GLOBAL DEFAULT 12 qmp_init_marshal │ │ │ │ + 18093: 00536e04 472 FUNC GLOBAL DEFAULT 12 cpu_outw │ │ │ │ 18094: 00ab9524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_MIGRATE_SET_PARAMETERS_EVENT │ │ │ │ 18095: 00ab3adc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_ITERATE_START_EVENT │ │ │ │ 18096: 00aad87c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_READ_UNKNOWN_EVENT │ │ │ │ 18097: 00adf296 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_MAC_READ_DSTATE │ │ │ │ 18098: 00adea16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL011_RECEIVE_DSTATE │ │ │ │ 18099: 00ab5674 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_THROTTLE_DIRTY_SYNC_EVENT │ │ │ │ 18100: 00ade443 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_compat_c │ │ │ │ - 18101: 0077b95c 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ - 18102: 00802cb4 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ + 18101: 0077b94c 228 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformationHyperV_members │ │ │ │ + 18102: 00802ca4 180 FUNC GLOBAL DEFAULT 12 vu_config_change_msg │ │ │ │ 18103: 00ae02b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_COMPLETE_DSTATE │ │ │ │ - 18104: 0073fbf4 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ - 18105: 0079c3a4 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ + 18104: 0073fbe4 148 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEnumMember_members │ │ │ │ + 18105: 0079c394 244 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfoList │ │ │ │ 18106: 004411b0 176 FUNC GLOBAL DEFAULT 12 qemu_sglist_add │ │ │ │ - 18107: 005802c4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ - 18108: 0061a8ec 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ - 18109: 007865e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ - 18110: 005f58dc 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ - 18111: 00596380 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ - 18112: 007281a8 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ - 18113: 00572e94 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ + 18107: 005802b4 88 FUNC GLOBAL DEFAULT 12 qdev_prop_set_uint8 │ │ │ │ + 18108: 0061a8dc 408 FUNC GLOBAL DEFAULT 12 bdrv_inactivate │ │ │ │ + 18109: 007865d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtQueueStatus │ │ │ │ + 18110: 005f58cc 140 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_get_key_size │ │ │ │ + 18111: 00596370 12 FUNC GLOBAL DEFAULT 12 gdb_get_cpu_index │ │ │ │ + 18112: 00728198 356 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerOptionsLegacy │ │ │ │ + 18113: 00572e84 116 FUNC GLOBAL DEFAULT 12 cpu_stl_be_data │ │ │ │ 18114: 00adfa8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_XONXOFF_DSTATE │ │ │ │ - 18115: 007703bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ - 18116: 007a152c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ + 18115: 007703ac 92 FUNC GLOBAL DEFAULT 12 qapi_free_DBusVMStateProperties │ │ │ │ + 18116: 007a151c 320 FUNC GLOBAL DEFAULT 12 visit_type_DisplayReloadOptions │ │ │ │ 18117: 00aaecc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_DEL_SQ_EVENT │ │ │ │ 18118: 00ab35e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_BAD_BUF_EVENT │ │ │ │ - 18119: 006297b8 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ + 18119: 006297a8 312 FUNC GLOBAL DEFAULT 12 job_enter_cond_locked │ │ │ │ 18120: 00ab6614 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_SAVE_PAGE_EVENT │ │ │ │ 18121: 00a1db58 19 OBJECT GLOBAL DEFAULT 24 WC_MODEL_STRING │ │ │ │ 18122: 0046ff48 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_start_postcopy │ │ │ │ - 18123: 0076cda4 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ + 18123: 0076cd94 296 FUNC GLOBAL DEFAULT 12 visit_type_NetdevDgramOptions_members │ │ │ │ 18124: 00ade6e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_DSTATE │ │ │ │ 18125: 00adfcac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_PKT_FLAGS_DSTATE │ │ │ │ - 18126: 007c40c0 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ + 18126: 007c40b0 196 FUNC GLOBAL DEFAULT 12 qemu_sem_post │ │ │ │ 18127: 00487e9c 400 FUNC GLOBAL DEFAULT 12 postcopy_preempt_new_channel │ │ │ │ - 18128: 0072a4a4 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ - 18129: 006e08fc 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ - 18130: 0061d624 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ + 18128: 0072a494 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_nbd_server_add │ │ │ │ + 18129: 006e08ec 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write │ │ │ │ + 18130: 0061d614 312 FUNC GLOBAL DEFAULT 12 bdrv_replace_child_bs │ │ │ │ 18131: 003603a0 192 FUNC GLOBAL DEFAULT 12 pcie_cap_deverr_reset │ │ │ │ - 18132: 0058a810 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ + 18132: 0058a800 212 FUNC GLOBAL DEFAULT 12 object_property_find_err │ │ │ │ 18133: 003072f0 152 FUNC GLOBAL DEFAULT 12 e1000x_core_prepare_eeprom │ │ │ │ 18134: 00adfba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_MEMORY_READ_DSTATE │ │ │ │ 18135: 00adf972 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_DIAG_READ_DSTATE │ │ │ │ - 18136: 00617380 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ + 18136: 00617370 40 FUNC GLOBAL DEFAULT 12 bdrv_is_writable │ │ │ │ 18137: 00ae0c62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_SIZE_DSTATE │ │ │ │ 18138: 00227a70 40 FUNC GLOBAL DEFAULT 12 helper_div_i64 │ │ │ │ - 18139: 0071f4a0 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ + 18139: 0071f490 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_backup │ │ │ │ 18140: 00adf2fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DSTATE │ │ │ │ 18141: 00a115b8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq32 │ │ │ │ 18142: 003ba7bc 284 FUNC GLOBAL DEFAULT 12 usb_ep_get │ │ │ │ 18143: 00ae058e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_INTERRUPT_CONTROLLERS_DSTATE │ │ │ │ 18144: 00462d68 148 FUNC GLOBAL DEFAULT 12 tpm_backend_reset_tpm_established_flag │ │ │ │ 18145: 00adecd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_READ_CMD646_DSTATE │ │ │ │ 18146: 003e4cec 412 FUNC GLOBAL DEFAULT 12 usb_msd_request_cancelled │ │ │ │ @@ -18152,1022 +18152,1022 @@ │ │ │ │ 18148: 00adf7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_DSTATE │ │ │ │ 18149: 00adea3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_MEM_WRITEB_DATA_DSTATE │ │ │ │ 18150: 00aa8ff8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HANDLE_CMD_FIS_DUMP_EVENT │ │ │ │ 18151: 00adf2ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_DSTATE │ │ │ │ 18152: 00ade432 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_c │ │ │ │ 18153: 00adf140 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_WRITEL_DR_DSTATE │ │ │ │ 18154: 00ae0040 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_CONTINUED_DSTATE │ │ │ │ - 18155: 00784df0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ + 18155: 00784de0 28 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevBackupWrapper_members │ │ │ │ 18156: 00ab4e84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_END_EXIT_EVENT │ │ │ │ 18157: 00ae0004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_START_DSTATE │ │ │ │ - 18158: 005779e0 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ + 18158: 005779d0 436 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_be_mmu │ │ │ │ 18159: 00ab8910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QMP_CAPABILITIES_EVENT │ │ │ │ 18160: 00ae04f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_EXPORTS_DSTATE │ │ │ │ 18161: 004a90e0 84 FUNC GLOBAL DEFAULT 12 qmp_query_name │ │ │ │ - 18162: 0070b148 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ - 18163: 007e0604 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ + 18162: 0070b138 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_complete_arg_members │ │ │ │ + 18163: 007e05f4 44 FUNC GLOBAL DEFAULT 12 qemu_notify_event │ │ │ │ 18164: 00aa5f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_TRAILING_BYTES_EVENT │ │ │ │ 18165: 0035303c 212 FUNC GLOBAL DEFAULT 12 pci_unregister_vga │ │ │ │ 18166: 00ae0d16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_THREAD_POOL_COMPLETE_AIO_DSTATE │ │ │ │ 18167: 00359900 608 FUNC GLOBAL DEFAULT 12 pci_bridge_qemu_reserve_cap_init │ │ │ │ 18168: 004c6790 4 FUNC GLOBAL DEFAULT 12 tap_read_packet │ │ │ │ - 18169: 007b4a34 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ + 18169: 007b4a24 320 FUNC GLOBAL DEFAULT 12 qdict_del │ │ │ │ 18170: 009eae8c 12 OBJECT GLOBAL DEFAULT 21 S390CrashReason_lookup │ │ │ │ 18171: 001ea934 2340 FUNC GLOBAL DEFAULT 12 machine_parse_smp_config │ │ │ │ - 18172: 00698a90 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ - 18173: 0072ca54 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ + 18172: 00698a80 136 FUNC GLOBAL DEFAULT 12 reqlist_shrink_req │ │ │ │ + 18173: 0072ca44 312 FUNC GLOBAL DEFAULT 12 visit_type_ChardevInfo │ │ │ │ 18174: 00ade8e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_STREAM_FORMAT_DSTATE │ │ │ │ - 18175: 00741230 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ - 18176: 0053e014 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ + 18175: 00741220 316 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfo │ │ │ │ + 18176: 0053e008 380 FUNC GLOBAL DEFAULT 12 memory_region_dispatch_read │ │ │ │ 18177: 00231b68 248 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_syscall │ │ │ │ 18178: 00adfc14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RESET_DSTATE │ │ │ │ 18179: 00aa5a0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_FAIL_EVENT │ │ │ │ 18180: 00adf772 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_RETURN_DSTATE │ │ │ │ 18181: 00ae0042 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PAUSE_FAST_LOAD_DSTATE │ │ │ │ 18182: 00ab4844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_NOTIFY_UNMAP_EVENT │ │ │ │ 18183: 00ab5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_SENDREG_EVENT │ │ │ │ 18184: 00ab3b2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_COMPLETE_PRECOPY_START_EVENT │ │ │ │ - 18185: 008026c4 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ + 18185: 008026b4 20 FUNC GLOBAL DEFAULT 12 vu_queue_enabled │ │ │ │ 18186: 00aa5b2c 296 OBJECT GLOBAL DEFAULT 24 nbd_trace_events │ │ │ │ 18187: 00aa6388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_DISCONNECT_EVENT │ │ │ │ 18188: 002dec7c 8 FUNC GLOBAL DEFAULT 12 i2c_start_recv │ │ │ │ 18189: 00aa9f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_ROUTER_END_NOTIFY_EVENT │ │ │ │ 18190: 00ab6724 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GET_QLIST_END_EVENT │ │ │ │ - 18191: 00555b24 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ + 18191: 00555b14 8 FUNC GLOBAL DEFAULT 12 qemu_target_page_bits_min │ │ │ │ 18192: 00aa9784 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_READ_DATA_EVENT │ │ │ │ - 18193: 0058a5ec 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ + 18193: 0058a5dc 136 FUNC GLOBAL DEFAULT 12 object_class_property_find │ │ │ │ 18194: 00ade8fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CS4231_MEM_READL_REG_DSTATE │ │ │ │ 18195: 00ab9798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_NAME_EVENT │ │ │ │ 18196: 00adfba4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HANDLE_PACKET_DSTATE │ │ │ │ - 18197: 00572b64 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ - 18198: 006fb440 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ + 18197: 00572b54 100 FUNC GLOBAL DEFAULT 12 cpu_ldsw_be_data │ │ │ │ + 18198: 006fb430 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockLatencyHistogramInfo │ │ │ │ 18199: 00ab4cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_DUMP_REGIONS_EVENT │ │ │ │ 18200: 00adf9be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_UNLOCK_DSTATE │ │ │ │ 18201: 0035f914 564 FUNC GLOBAL DEFAULT 12 pcie_cap_init │ │ │ │ 18202: 00aa6054 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_EVENT │ │ │ │ - 18203: 00774af4 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ + 18203: 00774ae4 328 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties │ │ │ │ 18204: 00ae0478 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_DSTATE │ │ │ │ 18205: 00aae16c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_TCP_EVENT │ │ │ │ 18206: 00ade85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_LOCK_DSTATE │ │ │ │ 18207: 00adfe7a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MEM_STATE_REQUEST_DSTATE │ │ │ │ - 18208: 0051b7e4 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ + 18208: 0051b7d8 616 FUNC GLOBAL DEFAULT 12 virtio_save │ │ │ │ 18209: 0048cd0c 408 FUNC GLOBAL DEFAULT 12 qemu_savevm_maybe_send_switchover_start │ │ │ │ 18210: 002f2a70 212 FUNC GLOBAL DEFAULT 12 hid_reset │ │ │ │ 18211: 001ea1a0 160 FUNC GLOBAL DEFAULT 12 cpu_by_arch_id │ │ │ │ 18212: 00ab2524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_DETACH_KERNEL_EVENT │ │ │ │ 18213: 00aad15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_PROMISC_MATCH_EVENT │ │ │ │ - 18214: 00627490 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ + 18214: 00627480 168 FUNC GLOBAL DEFAULT 12 block_job_user_resume │ │ │ │ 18215: 00ab824c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_ADD_EVENT │ │ │ │ - 18216: 005866dc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ + 18216: 005866cc 248 FUNC GLOBAL DEFAULT 12 qdev_get_clock_out │ │ │ │ 18217: 00aa85d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_RESET_IMAGE_CACHE_EVENT │ │ │ │ 18218: 0027d86c 100 FUNC GLOBAL DEFAULT 12 fremovexattrat_nofollow │ │ │ │ 18219: 00adf1a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_WRITE_INVALID_DCR_DSTATE │ │ │ │ 18220: 00ae02c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CAN_SHARE_MAP_DSTATE │ │ │ │ 18221: 00aa9138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PROCESS_NCQ_COMMAND_FUA_EVENT │ │ │ │ 18222: 0021c8b0 236 FUNC GLOBAL DEFAULT 12 float16_to_uint64_round_to_zero │ │ │ │ 18223: 00adf60c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_GETFEAT_NUMQ_DSTATE │ │ │ │ 18224: 00ab2e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_NOTIFY_EVENT │ │ │ │ - 18225: 007e4308 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ - 18226: 007eee80 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ - 18227: 0072c5c4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ + 18225: 007e42f8 152 FUNC GLOBAL DEFAULT 12 thread_pool_submit │ │ │ │ + 18226: 007eee70 308 FUNC GLOBAL DEFAULT 12 qemu_iovec_slice │ │ │ │ + 18227: 0072c5b4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevHubWrapper │ │ │ │ 18228: 00ade926 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_PROGRAMMING_ZERO_TO_ONE_DSTATE │ │ │ │ 18229: 00adf496 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCNET_IOPORT_READ_DSTATE │ │ │ │ 18230: 00ab31b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_PORT_WAKEUP_EVENT │ │ │ │ 18231: 00aa4f30 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_NEXT_IO_EVENT │ │ │ │ 18232: 00ab4ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_SECTION_EVENT │ │ │ │ 18233: 00adfc6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_ITD_DSTATE │ │ │ │ - 18234: 0062a5f0 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ + 18234: 0062a5e0 856 FUNC GLOBAL DEFAULT 12 job_finish_sync_locked │ │ │ │ 18235: 00ab3474 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_FULL_EVENT │ │ │ │ 18236: 00adf864 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PDMA_READ_DSTATE │ │ │ │ 18237: 00361d88 48 FUNC GLOBAL DEFAULT 12 pcie_cap_slot_post_load │ │ │ │ 18238: 00adfe12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_DEVICE_ID_DSTATE │ │ │ │ 18239: 00ab4d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_UNALIGNED_EVENT │ │ │ │ 18240: 00ab6de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYLIMIT_VCPU_EXECUTE_EVENT │ │ │ │ - 18241: 00774eec 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ + 18241: 00774edc 372 FUNC GLOBAL DEFAULT 12 visit_type_RemoteObjectProperties │ │ │ │ 18242: 004d5c6c 64 FUNC GLOBAL DEFAULT 12 icount_process_data │ │ │ │ 18243: 00ab0ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PDMA_READ_EVENT │ │ │ │ 18244: 00aa60b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_SERVER_ERROR_MSG_EVENT │ │ │ │ 18245: 0029b118 528 FUNC GLOBAL DEFAULT 12 qmp_query_cpus_fast │ │ │ │ 18246: 00adf794 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_WAIT_RESELECT_DSTATE │ │ │ │ - 18247: 006e2964 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ + 18247: 006e2954 216 FUNC GLOBAL DEFAULT 12 mux_chr_send_all_event │ │ │ │ 18248: 00adf004 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_WRITE_DSTATE │ │ │ │ 18249: 00aad4cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_TXDMA_DISABLED_EVENT │ │ │ │ 18250: 002eb9e0 148 FUNC GLOBAL DEFAULT 12 ide_set_inactive │ │ │ │ - 18251: 006f6a28 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ + 18251: 006f6a18 316 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListProperties │ │ │ │ 18252: 00adf470 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_IP4_FRAGMENT_DSTATE │ │ │ │ 18253: 00a11534 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eq64 │ │ │ │ 18254: 00aad23c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_WRITE_EVENT │ │ │ │ 18255: 00adef40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOAPIC_CLEAR_REMOTE_IRR_DSTATE │ │ │ │ - 18256: 00581ef0 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ + 18256: 00581ee0 128 FUNC GLOBAL DEFAULT 12 device_listener_register │ │ │ │ 18257: 00aba978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EVENT │ │ │ │ - 18258: 005a70dc 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ - 18259: 00597048 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ + 18258: 005a70cc 96 FUNC GLOBAL DEFAULT 12 tcg_pool_reset │ │ │ │ + 18259: 00597038 764 FUNC GLOBAL DEFAULT 12 gdb_continue_partial │ │ │ │ 18260: 00aad5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_ADD_LOGICAL_LAN_BUFFER_EVENT │ │ │ │ 18261: 00ae0694 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_HUMAN_MONITOR_COMMAND_DSTATE │ │ │ │ 18262: 00aa8998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_CMD_RES_XFER_TOH_2D_EVENT │ │ │ │ 18263: 00aa5d24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_SIMPLE_REPLY_EVENT │ │ │ │ 18264: 00adfd42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_SET_STATE_DSTATE │ │ │ │ 18265: 002168e8 324 FUNC GLOBAL DEFAULT 12 float128_to_floatx80 │ │ │ │ 18266: 00adf528 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_ASQENT_SZ_ZERO_DSTATE │ │ │ │ - 18267: 0077cbfc 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ + 18267: 0077cbec 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_reset │ │ │ │ 18268: 00ab0838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_PCI_SBAC_READ_EVENT │ │ │ │ 18269: 00abc138 4 OBJECT GLOBAL DEFAULT 25 mlock_state │ │ │ │ - 18270: 00950d6c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ + 18270: 00950d5c 16 OBJECT GLOBAL DEFAULT 14 feature_bits │ │ │ │ 18271: 00aba434 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_CHECK_STRUCT_EVENT │ │ │ │ - 18272: 005f6714 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ - 18273: 006155c0 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ - 18274: 005509cc 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ - 18275: 007cd300 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ + 18272: 005f6704 20 FUNC GLOBAL DEFAULT 12 qcrypto_pbkdf2_supports │ │ │ │ + 18273: 006155b0 84 FUNC GLOBAL DEFAULT 12 bdrv_opt_mem_align │ │ │ │ + 18274: 005509bc 84 FUNC GLOBAL DEFAULT 12 address_space_ldq_le │ │ │ │ + 18275: 007cd2f0 160 FUNC GLOBAL DEFAULT 12 qemu_add_drive_opts │ │ │ │ 18276: 00ae0178 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_START_DSTATE │ │ │ │ 18277: 00ab0e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_INIT_EVENT │ │ │ │ - 18278: 0078c2ec 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ - 18279: 00710324 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ + 18278: 0078c2dc 368 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDBusOptions_members │ │ │ │ + 18279: 00710314 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RbdEncryptionOptions_base_members │ │ │ │ 18280: 00472a14 16 FUNC GLOBAL DEFAULT 12 migrate_send_rp_switchover_ack │ │ │ │ 18281: 00adee4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_IGRPEN_WRITE_DSTATE │ │ │ │ 18282: 00ab2544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_CLOSE_EVENT │ │ │ │ 18283: 00ab04d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_IGNORED_EVENT │ │ │ │ - 18284: 005844a8 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ - 18285: 007477c4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ - 18286: 0076f830 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ + 18284: 00584498 668 FUNC GLOBAL DEFAULT 12 resettable_release_reset │ │ │ │ + 18285: 007477b4 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions │ │ │ │ + 18286: 0076f820 1188 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rx_filter │ │ │ │ 18287: 00ade970 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_BLOCK_FLUSH_DSTATE │ │ │ │ 18288: 00aa4538 112 OBJECT GLOBAL DEFAULT 24 gdbstub_trace_events │ │ │ │ 18289: 00aa8648 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACE_WAIT_COMPLETE_EVENT │ │ │ │ - 18290: 0079bfe8 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ + 18290: 0079bfd8 316 FUNC GLOBAL DEFAULT 12 visit_type_VncServerInfo │ │ │ │ 18291: 00adfbde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_EVALUATE_DSTATE │ │ │ │ 18292: 00adfb72 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_HREG1_WRITE_DSTATE │ │ │ │ 18293: 00adf342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNDEFINED_DSTATE │ │ │ │ - 18294: 0072f588 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ + 18294: 0072f578 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFileWrapper │ │ │ │ 18295: 00ad5d57 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_machine_target_c │ │ │ │ 18296: 00aaa7bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_CPUIF_UPDATE_EVENT │ │ │ │ - 18297: 00792080 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ + 18297: 00792070 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfoList │ │ │ │ 18298: 00ade68e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_VMC_READ_DSTATE │ │ │ │ 18299: 00adefa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_READ_DSTATE │ │ │ │ 18300: 00462b68 8 FUNC GLOBAL DEFAULT 12 tpm_backend_had_startup_error │ │ │ │ 18301: 00ade6b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HEADER_FULL_DECODE_DSTATE │ │ │ │ - 18302: 007b3b84 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ - 18303: 00799ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ + 18302: 007b3b74 100 FUNC GLOBAL DEFAULT 12 qstring_from_str │ │ │ │ + 18303: 00799ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputMultiTouchEventWrapper │ │ │ │ 18304: 00ade5d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_UNREF_L2_CACHE_ENTRY_DSTATE │ │ │ │ 18305: 00ab2364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SERIAL_BAD_TOKEN_EVENT │ │ │ │ 18306: 00adffae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_STATE_PENDING_DSTATE │ │ │ │ 18307: 00aa52f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_EVENT │ │ │ │ 18308: 00aa6094 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_LIST_EVENT │ │ │ │ 18309: 00ade932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_CDROM_UNREALIZE_DSTATE │ │ │ │ - 18310: 005b0394 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ + 18310: 005b0384 120 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i32 │ │ │ │ 18311: 00adfe5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_DSTATE │ │ │ │ 18312: 00adf570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_INVALID_WRITE_DSTATE │ │ │ │ 18313: 00adf580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_UNALIGNED_ZONE_CMD_DSTATE │ │ │ │ - 18314: 007ee448 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ + 18314: 007ee438 212 FUNC GLOBAL DEFAULT 12 iov_from_buf_full │ │ │ │ 18315: 00adf330 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGBVF_WRITE_CONFIG_DSTATE │ │ │ │ 18316: 00aae59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_RECEIVE_EVENT │ │ │ │ 18317: 00485b9c 464 FUNC GLOBAL DEFAULT 12 postcopy_place_page │ │ │ │ - 18318: 007e4b68 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ + 18318: 007e4b58 200 FUNC GLOBAL DEFAULT 12 timer_del │ │ │ │ 18319: 00aabd80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_WRITE_EVENT │ │ │ │ 18320: 00aad49c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_MULTICAST_EVENT │ │ │ │ 18321: 00ae0540 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_DSTATE │ │ │ │ 18322: 00adf7f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_DSTATE │ │ │ │ 18323: 00ae074a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 18324: 00adea4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_APBUART_READL_UNKNOWN_DSTATE │ │ │ │ - 18325: 006e0ea0 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ + 18325: 006e0e90 188 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_accept_input │ │ │ │ 18326: 002278a8 28 FUNC GLOBAL DEFAULT 12 cpu_loop_exit_noexc │ │ │ │ - 18327: 0077bef0 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ + 18327: 0077bee0 316 FUNC GLOBAL DEFAULT 12 visit_type_GuestPanicInformation │ │ │ │ 18328: 004a915c 212 FUNC GLOBAL DEFAULT 12 qmp_stop │ │ │ │ 18329: 00ab3cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_UNREGISTER_EVENT │ │ │ │ 18330: 0025bc18 12 FUNC GLOBAL DEFAULT 12 palette_size │ │ │ │ - 18331: 00582174 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ + 18331: 00582164 4 FUNC GLOBAL DEFAULT 12 device_is_in_reset │ │ │ │ 18332: 004290e4 52 FUNC GLOBAL DEFAULT 12 audiodev_to_audsettings │ │ │ │ 18333: 00adea82 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_MAP_MEMORY_DSTATE │ │ │ │ 18334: 00ab161c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_COMMAND_SEND_EVENT │ │ │ │ 18335: 002352c0 44 FUNC GLOBAL DEFAULT 12 graphic_hw_text_update │ │ │ │ 18336: 004786a8 8 FUNC GLOBAL DEFAULT 12 migration_rp_kick │ │ │ │ - 18337: 005f41a0 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ - 18338: 00521800 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ + 18337: 005f4190 16 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_free │ │ │ │ + 18338: 005217f4 152 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readb │ │ │ │ 18339: 00ade94c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_MGMT_DSTATE │ │ │ │ 18340: 00aa5330 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BACKUP_DO_COW_ENTER_EVENT │ │ │ │ 18341: 00ab04c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_EVENT │ │ │ │ - 18342: 005d4e78 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ - 18343: 0072f6f0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ - 18344: 00573f64 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ + 18342: 005d4e68 260 FUNC GLOBAL DEFAULT 12 qemu_get_buffer │ │ │ │ + 18343: 0072f6e0 332 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper │ │ │ │ + 18344: 00573f54 388 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxb_mmu │ │ │ │ 18345: 00265874 188 FUNC GLOBAL DEFAULT 12 vnc_start_worker_thread │ │ │ │ 18346: 00adfe0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_EMULATED_SUB_DEVICE_ID_DSTATE │ │ │ │ 18347: 00aaa12c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_COMPLETE_IRQ_EVENT │ │ │ │ 18348: 00ab5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_INCOMING_MIGRATION_AFTER_RDMA_LISTEN_EVENT │ │ │ │ - 18349: 007d6060 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ - 18350: 00521990 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ + 18349: 007d6050 8 FUNC GLOBAL DEFAULT 12 qht_lookup │ │ │ │ + 18350: 00521984 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readl │ │ │ │ 18351: 00aae9f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_EVENT │ │ │ │ 18352: 00aab2d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_DOORBELL_EVENT │ │ │ │ 18353: 00aaa46c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_WRITE_EVENT │ │ │ │ - 18354: 007f9320 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ - 18355: 007c8ed4 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ + 18354: 007f9310 8 FUNC GLOBAL DEFAULT 12 xen_set_pci_link_route │ │ │ │ + 18355: 007c8ec4 884 FUNC GLOBAL DEFAULT 12 divs256 │ │ │ │ 18356: 00ab9728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_EXIT_PRECONFIG_EVENT │ │ │ │ 18357: 002181b0 260 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_scalbn │ │ │ │ 18358: 003587dc 8 FUNC GLOBAL DEFAULT 12 pci_bridge_get_sec_bus │ │ │ │ 18359: 00adf8a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_DSTATE │ │ │ │ 18360: 00239b08 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_width │ │ │ │ - 18361: 0077b130 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ + 18361: 0077b120 192 FUNC GLOBAL DEFAULT 12 visit_type_WatchdogAction │ │ │ │ 18362: 00ab4924 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_ENDPOINT_FROM_DOMAIN_EVENT │ │ │ │ - 18363: 00953128 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ + 18363: 00953118 24 OBJECT GLOBAL DEFAULT 14 clone_arg_none │ │ │ │ 18364: 00aabb00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_PLL_UPDATE_EVENT │ │ │ │ 18365: 00ab1a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_SQ_INVALID_SQID_EVENT │ │ │ │ - 18366: 00638108 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ + 18366: 006380f8 2484 FUNC GLOBAL DEFAULT 12 nbd_receive_reply │ │ │ │ 18367: 00aabf20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_AST2700_SCUIO_READ_EVENT │ │ │ │ - 18368: 00521898 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ + 18368: 0052188c 248 FUNC GLOBAL DEFAULT 12 virtio_config_modern_readw │ │ │ │ 18369: 003b8fb0 548 FUNC GLOBAL DEFAULT 12 usb_packet_check_state │ │ │ │ - 18370: 0054312c 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ - 18371: 007ba410 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ - 18372: 0054c6d0 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ + 18370: 00543120 56 FUNC GLOBAL DEFAULT 12 memory_region_writeback │ │ │ │ + 18371: 007ba400 416 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_flat_confused │ │ │ │ + 18372: 0054c6c0 24 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_migratable │ │ │ │ 18373: 00aa96d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_HID_KBD_QUEUE_EMPTY_EVENT │ │ │ │ 18374: 00adfdf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_READ_DSTATE │ │ │ │ 18375: 00adfcbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_BAD_DIRECTION_DSTATE │ │ │ │ 18376: 00ab64c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PREEMPT_SEND_HOST_PAGE_EVENT │ │ │ │ 18377: 004be310 260 FUNC GLOBAL DEFAULT 12 connection_key_hash │ │ │ │ 18378: 00ae0302 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_CHECK_SERIAL_DSTATE │ │ │ │ 18379: 004a4630 8 FUNC GLOBAL DEFAULT 12 hmp_stop │ │ │ │ 18380: 00ab04a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGOUT_CLEARQUEUE_EVENT │ │ │ │ - 18381: 00536340 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ + 18381: 00536334 92 FUNC GLOBAL DEFAULT 12 list_cpus │ │ │ │ 18382: 00ae0058 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_DISCARD_SEND_RANGE_DSTATE │ │ │ │ 18383: 00ade556 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_WRITE_BUF_DSTATE │ │ │ │ 18384: 00adf122 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_MISC_UPDATE_IRQ_RAISE_DSTATE │ │ │ │ - 18385: 0070e1d8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ + 18385: 0070e1c8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugEvent │ │ │ │ 18386: 00adf0d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_WRITE_DSTATE │ │ │ │ 18387: 00aa9528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_SECTOR_WRITE_EVENT │ │ │ │ 18388: 00aaac3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_ENABLE_EVENT │ │ │ │ 18389: 00ab8db8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_ROMS_EVENT │ │ │ │ 18390: 00271064 96 FUNC GLOBAL DEFAULT 12 v9fs_name_to_path │ │ │ │ 18391: 0026f4c8 8 FUNC GLOBAL DEFAULT 12 notsup_listxattr │ │ │ │ 18392: 00aacf7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_S_RESET_EVENT │ │ │ │ 18393: 0029a3d4 188 FUNC GLOBAL DEFAULT 12 hmp_balloon │ │ │ │ - 18394: 0064c9ac 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ + 18394: 0064c99c 2108 FUNC GLOBAL DEFAULT 12 commit_start │ │ │ │ 18395: 00ab0e88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_ABORT_NO_CMD_EVENT │ │ │ │ 18396: 00aaa5bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_WRITE_EVENT │ │ │ │ - 18397: 0077f190 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ + 18397: 0077f180 316 FUNC GLOBAL DEFAULT 12 visit_type_UnixSocketAddress │ │ │ │ 18398: 00ade620 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LURING_CLEANUP_STATE_DSTATE │ │ │ │ - 18399: 00589408 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ - 18400: 006fb2d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ + 18399: 005893f8 16 FUNC GLOBAL DEFAULT 12 object_class_get_name │ │ │ │ + 18400: 006fb2c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfo │ │ │ │ 18401: 00ab0cb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_SENSE_LEN_EVENT │ │ │ │ 18402: 00adf83a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_DSTATE │ │ │ │ 18403: 00ae03f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_RESET_DSTATE │ │ │ │ 18404: 00aad32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_WOL_READ_EVENT │ │ │ │ 18405: 00adf95a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_SGL_OVERFLOW_DSTATE │ │ │ │ 18406: 00ade70c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_RESULT_DSTATE │ │ │ │ - 18407: 0063ccb8 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ + 18407: 0063cca8 76 FUNC GLOBAL DEFAULT 12 block_acct_idle_time_ns │ │ │ │ 18408: 00adfe98 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_NOTIFY_MAP_DSTATE │ │ │ │ 18409: 00aab850 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_WRITE_REG_EVENT │ │ │ │ 18410: 002de6ac 132 FUNC GLOBAL DEFAULT 12 i2c_schedule_pending_master │ │ │ │ 18411: 00aa8288 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_WRITE_EVENT │ │ │ │ - 18412: 00555774 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ + 18412: 00555764 172 FUNC GLOBAL DEFAULT 12 ram_block_uncoordinated_discard_disable │ │ │ │ 18413: 00adfb8e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_CHILD_DETACH_DSTATE │ │ │ │ 18414: 00aded78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XIVE_END_SOURCE_READ_DSTATE │ │ │ │ 18415: 00aa4da0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_DMA_MAP_FLUSH_EVENT │ │ │ │ 18416: 00ab4e64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_EVENT │ │ │ │ - 18417: 007d3bcc 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ - 18418: 006128e8 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ + 18417: 007d3bbc 8 FUNC GLOBAL DEFAULT 12 qemu_log_trylock │ │ │ │ + 18418: 006128d8 44 FUNC GLOBAL DEFAULT 12 os_set_line_buffering │ │ │ │ 18419: 00217f90 280 FUNC GLOBAL DEFAULT 12 bfloat16_to_int16_scalbn │ │ │ │ 18420: 00aab4b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LED_CHANGE_INTENSITY_EVENT │ │ │ │ 18421: 00aa5f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CLIENT_LOOP_EVENT │ │ │ │ 18422: 00aa45d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_EVENT │ │ │ │ - 18423: 005cc4b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ + 18423: 005cc4a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotls_vec │ │ │ │ 18424: 00aa6580 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_REQUEST_EVENT │ │ │ │ 18425: 00ab90d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MACHINES_EVENT │ │ │ │ 18426: 00aab550 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_CMD_PRAM_SECT_WRITE_EVENT │ │ │ │ 18427: 00ab7c5c 104 OBJECT GLOBAL DEFAULT 24 hw_core_trace_events │ │ │ │ 18428: 00ab0768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_RW_EVENT │ │ │ │ 18429: 00aaeba8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_CQ_EVENT │ │ │ │ 18430: 00ae0000 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_TLS_OUTGOING_HANDSHAKE_COMPLETE_DSTATE │ │ │ │ 18431: 004bed00 12 FUNC GLOBAL DEFAULT 12 packet_destroy_partial │ │ │ │ 18432: 00aa5ce4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CO_SEND_EXTENTS_EVENT │ │ │ │ - 18433: 00796e24 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ - 18434: 006dcc88 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ + 18433: 00796e14 92 FUNC GLOBAL DEFAULT 12 qapi_free_TPMPassthroughOptions │ │ │ │ + 18434: 006dcc78 536 FUNC GLOBAL DEFAULT 12 bdrv_create │ │ │ │ 18435: 00adf346 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ - 18436: 0053f6b8 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ + 18436: 0053f6ac 32 FUNC GLOBAL DEFAULT 12 memory_region_is_protected │ │ │ │ 18437: 00aba0b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_VNC_EVENT │ │ │ │ 18438: 00a18308 132 OBJECT GLOBAL DEFAULT 24 helper_info_st_i128 │ │ │ │ 18439: 00ab8f28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_NUMA_NODE_EVENT │ │ │ │ 18440: 00aad67c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_WRN_RX_DESC_MODES_NOT_SUPP_EVENT │ │ │ │ 18441: 00aa9398 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_CHECK_STATUS_EVENT │ │ │ │ 18442: 00aaa6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_WRITE_EVENT │ │ │ │ 18443: 003f9fdc 700 FUNC GLOBAL DEFAULT 12 vfio_load_device_config_state │ │ │ │ 18444: 003b67c0 152 FUNC GLOBAL DEFAULT 12 usb_device_handle_data │ │ │ │ 18445: 00ae01a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BITMAP_CLEAR_DIRTY_DSTATE │ │ │ │ 18446: 009ea964 12 OBJECT GLOBAL DEFAULT 21 HmatLBMemoryHierarchy_lookup │ │ │ │ 18447: 00ab1198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_QF_COMPLETE_NOIRQ_EVENT │ │ │ │ 18448: 00ab3bfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_START_EVENT │ │ │ │ - 18449: 005b5090 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ + 18449: 005b5080 220 FUNC GLOBAL DEFAULT 12 tcg_gen_nor_i64 │ │ │ │ 18450: 0042cbec 440 FUNC GLOBAL DEFAULT 12 hmp_ringbuf_read │ │ │ │ 18451: 0021cf70 280 FUNC GLOBAL DEFAULT 12 float128_to_uint32_round_to_zero │ │ │ │ - 18452: 006fbfc0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ + 18452: 006fbfb0 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyBitmapOrStrList │ │ │ │ 18453: 00adec4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HANDLE_CMD_NOLIST_DSTATE │ │ │ │ 18454: 00ad6f29 1 OBJECT GLOBAL DEFAULT 25 use_neon_instructions │ │ │ │ 18455: 00aa74c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_CHIP_ERASE_INVALID_EVENT │ │ │ │ - 18456: 00772890 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ + 18456: 00772880 92 FUNC GLOBAL DEFAULT 12 visit_type_FilterBufferProperties_members │ │ │ │ 18457: 00ab9304 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CALC_DIRTY_RATE_EVENT │ │ │ │ 18458: 00343da4 976 FUNC GLOBAL DEFAULT 12 nvme_dif_mangle_mdata │ │ │ │ 18459: 00ae0ce4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WIN32_MAP_ALLOC_DSTATE │ │ │ │ 18460: 00adff1a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_SET_CONFIG_DSTATE │ │ │ │ 18461: 004ccc90 88 FUNC GLOBAL DEFAULT 12 replay_has_interrupt │ │ │ │ 18462: 00ade4c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_PSK_LOAD_DSTATE │ │ │ │ 18463: 00ade3e0 8 OBJECT GLOBAL DEFAULT 25 mon_list │ │ │ │ 18464: 00a1a57c 36 OBJECT GLOBAL DEFAULT 24 qemu_numa_opts │ │ │ │ 18465: 00ab2ec4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_PORT_WRITE_EVENT │ │ │ │ 18466: 00ae019e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_LOAD_LOOP_DSTATE │ │ │ │ 18467: 00a13424 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_neg8 │ │ │ │ 18468: 00295aec 84 FUNC GLOBAL DEFAULT 12 load_uimage │ │ │ │ 18469: 00ab16bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_LOCK_EVENT │ │ │ │ 18470: 00aa8888 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CREATE_GUEST_PRIMARY_REST_EVENT │ │ │ │ - 18471: 00749884 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ + 18471: 00749874 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaCpuOptions │ │ │ │ 18472: 00ade5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_AIO_WRITE_PREFILL_DSTATE │ │ │ │ 18473: 00ade778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_INIT_SET_READONLY_DSTATE │ │ │ │ 18474: 00ae0272 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_ANNOUNCE_TIMER_DEL_DSTATE │ │ │ │ 18475: 00ab403c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_EVENT │ │ │ │ 18476: 00ab8eb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HV_BALLOON_STATUS_REPORT_EVENT │ │ │ │ 18477: 00adfd16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOMMUFD_CDEV_ALLOC_IOAS_DSTATE │ │ │ │ 18478: 00ab8f08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BALLOON_EVENT │ │ │ │ 18479: 00aad54c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_OVERFLOW_EVENT │ │ │ │ 18480: 00a14ce4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_sub8 │ │ │ │ - 18481: 0072c1d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ - 18482: 007cc078 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ + 18481: 0072c1c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevDBus │ │ │ │ + 18482: 007cc068 16 FUNC GLOBAL DEFAULT 12 info_vreport │ │ │ │ 18483: 00ade8b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_CTRL_DSTATE │ │ │ │ - 18484: 00645a18 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ + 18484: 00645a08 104 FUNC GLOBAL DEFAULT 12 blk_aio_pdiscard │ │ │ │ 18485: 00aaf448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_VERIFY_EVENT │ │ │ │ 18486: 0021e4dc 16 FUNC GLOBAL DEFAULT 12 int32_to_float32_scalbn │ │ │ │ - 18487: 0051c92c 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ + 18487: 0051c920 180 FUNC GLOBAL DEFAULT 12 virtio_queue_aio_attach_host_notifier │ │ │ │ 18488: 00ab69b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_EVENT │ │ │ │ 18489: 00ad5d4a 1 OBJECT GLOBAL DEFAULT 25 kvm_resamplefds_allowed │ │ │ │ 18490: 00ab8708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_NBD_SERVER_ADD_EVENT │ │ │ │ 18491: 00aa4c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_FLUSH_EVENT │ │ │ │ 18492: 00ae0574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_FINALIZE_DSTATE │ │ │ │ 18493: 00adf45a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_DSTATE │ │ │ │ 18494: 00ab3114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_EXIT_EVENT │ │ │ │ 18495: 0035911c 400 FUNC GLOBAL DEFAULT 12 pci_bridge_disable_base_limit │ │ │ │ 18496: 0022e9e8 168 FUNC GLOBAL DEFAULT 12 helper_gvec_umin8 │ │ │ │ 18497: 00adf640 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COMPARE_DATA_CB_DSTATE │ │ │ │ 18498: 00aa585c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_PENDING_EVENT │ │ │ │ 18499: 0034e53c 60 FUNC GLOBAL DEFAULT 12 msix_clr_pending │ │ │ │ 18500: 00292314 176 FUNC GLOBAL DEFAULT 12 cpu_asidx_from_attrs │ │ │ │ - 18501: 00655418 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ - 18502: 007549f0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ - 18503: 00612914 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ + 18501: 00655408 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_begin_single │ │ │ │ + 18502: 007549e0 1004 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_usb │ │ │ │ + 18503: 00612904 112 FUNC GLOBAL DEFAULT 12 os_mlock │ │ │ │ 18504: 00ab6654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DISCARD_RANGE_EVENT │ │ │ │ 18505: 00adf090 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_SYSCFG_FORWARD_EXTI_DSTATE │ │ │ │ 18506: 00ae0764 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CLIENT_MIGRATE_INFO_DSTATE │ │ │ │ 18507: 00ae02ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VDAGENT_CB_GRAB_SELECTION_DSTATE │ │ │ │ 18508: 00aacf2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_SET_MULTICAST_EVENT │ │ │ │ 18509: 00adef24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_WRITEL_DSTATE │ │ │ │ 18510: 00ade93a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_SIZE_DSTATE │ │ │ │ 18511: 00ab24f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_SET_INTERFACE_EVENT │ │ │ │ - 18512: 006fcc54 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ - 18513: 00550a74 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ + 18512: 006fcc44 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsQuorum │ │ │ │ + 18513: 00550a64 752 FUNC GLOBAL DEFAULT 12 address_space_ldub │ │ │ │ 18514: 00aa5360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_ITERATION_DONE_EVENT │ │ │ │ 18515: 00aa5fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_NEGOTIATE_MAGIC_EVENT │ │ │ │ 18516: 00a1e128 4 OBJECT GLOBAL DEFAULT 24 panic_action │ │ │ │ - 18517: 00719b18 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ + 18517: 00719b08 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_create_arg_members │ │ │ │ 18518: 00adf34c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IO_WRITE_DATA_DSTATE │ │ │ │ 18519: 00ab8e78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_EVENT │ │ │ │ 18520: 00adfefa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_ALLOC_ELEMENT_DSTATE │ │ │ │ 18521: 00ae07c8 8 OBJECT GLOBAL DEFAULT 25 clock_start │ │ │ │ - 18522: 0071bfa8 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ - 18523: 007d4d84 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ - 18524: 007fb6c0 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ + 18522: 0071bf98 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_cancelled │ │ │ │ + 18523: 007d4d74 844 FUNC GLOBAL DEFAULT 12 qdist_pr_plain │ │ │ │ + 18524: 007fb6b0 28 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceBlockNode_members │ │ │ │ 18525: 00ae0472 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_DSTATE │ │ │ │ 18526: 00ab6a04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SAVEVM_SECTION_END_EVENT │ │ │ │ 18527: 001e96b4 72 FUNC GLOBAL DEFAULT 12 gdb_handled_syscall │ │ │ │ - 18528: 005c8f34 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ + 18528: 005c8f24 192 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i32 │ │ │ │ 18529: 00ab4cc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_FEATURES_EVENT │ │ │ │ 18530: 00aa4c90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_RESTART_COROUTINE_EVENT │ │ │ │ 18531: 00ab8b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_JOBS_EVENT │ │ │ │ - 18532: 00550d64 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ + 18532: 00550d54 88 FUNC GLOBAL DEFAULT 12 address_space_lduw │ │ │ │ 18533: 00ae025e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_TCP_INFO_DSTATE │ │ │ │ 18534: 004b2348 48 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_be │ │ │ │ - 18535: 005770cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ + 18535: 005770bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_be │ │ │ │ 18536: 00ab9de0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_PCI_EVENT │ │ │ │ 18537: 00adeb68 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_IO_WRITE_DSTATE │ │ │ │ 18538: 00adf2a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_MMIO_RXDMA_WRITE_DSTATE │ │ │ │ 18539: 0022a344 196 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64i │ │ │ │ 18540: 0029ef88 172 FUNC GLOBAL DEFAULT 12 device_is_dynamic_sysbus │ │ │ │ - 18541: 00719b8c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ - 18542: 00584fc8 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ + 18541: 00719b7c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevAmendOptionsLUKS │ │ │ │ + 18542: 00584fb8 164 FUNC GLOBAL DEFAULT 12 qemu_irq_invert │ │ │ │ 18543: 00ae0718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_VIRTIO_QUEUE_STATUS_DSTATE │ │ │ │ 18544: 00aa9f5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XIVE_SOURCE_ESB_READ_EVENT │ │ │ │ 18545: 0036477c 404 FUNC GLOBAL DEFAULT 12 pcie_aer_root_write_config │ │ │ │ 18546: 00aba9a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_CANCEL_AIO_EVENT │ │ │ │ 18547: 009ea608 12 OBJECT GLOBAL DEFAULT 21 QCryptoAkCipherKeyType_lookup │ │ │ │ 18548: 00ab61d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_RETURN_PATH_ON_SOURCE_CONTINUE_EVENT │ │ │ │ - 18549: 005740e8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ + 18549: 005740d8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_smaxb │ │ │ │ 18550: 00ab33f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_PORT_READ_EVENT │ │ │ │ 18551: 00aa7838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_RX_TIMEOUT_EVENT │ │ │ │ 18552: 00ab0d38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_UPDATE_IRQ_MSI_EVENT │ │ │ │ 18553: 00adfc78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_STATE_DSTATE │ │ │ │ 18554: 00ab9b48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_SET_STATE_EVENT │ │ │ │ 18555: 0022ae8c 204 FUNC GLOBAL DEFAULT 12 helper_gvec_shr64v │ │ │ │ 18556: 0023f4b4 492 FUNC GLOBAL DEFAULT 12 qemu_pixman_image_new_shareable │ │ │ │ 18557: 002330c0 284 FUNC GLOBAL DEFAULT 12 hmp_info_qom_tree │ │ │ │ 18558: 00ae0384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_IO_ERROR_DSTATE │ │ │ │ - 18559: 00937738 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ + 18559: 00937728 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_8_len │ │ │ │ 18560: 00478588 208 FUNC GLOBAL DEFAULT 12 qmp_migrate_continue │ │ │ │ 18561: 00adef52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PIC_IOPORT_WRITE_DSTATE │ │ │ │ 18562: 00ae0580 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_JOB_CANCEL_DSTATE │ │ │ │ - 18563: 00537c94 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ + 18563: 00537c88 20 FUNC GLOBAL DEFAULT 12 portio_list_set_flush_coalesced │ │ │ │ 18564: 00438d88 356 FUNC GLOBAL DEFAULT 12 hmp_block_stream │ │ │ │ 18565: 0036b444 332 FUNC GLOBAL DEFAULT 12 scsi_req_print │ │ │ │ - 18566: 00554adc 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ + 18566: 00554acc 284 FUNC GLOBAL DEFAULT 12 qemu_ram_foreach_block │ │ │ │ 18567: 00aad5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_RXBUFS_EVENT │ │ │ │ 18568: 00adff38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_REGION_ADD_DSTATE │ │ │ │ - 18569: 00576d34 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ - 18570: 007e3218 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ - 18571: 00574da4 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ - 18572: 006db51c 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ + 18569: 00576d24 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_be │ │ │ │ + 18570: 007e3208 92 FUNC GLOBAL DEFAULT 12 qemu_coroutine_self │ │ │ │ + 18571: 00574d94 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_orw_le_mmu │ │ │ │ + 18572: 006db50c 532 FUNC GLOBAL DEFAULT 12 bdrv_debug_event │ │ │ │ 18573: 004ce8e4 36 FUNC GLOBAL DEFAULT 12 replay_mutex_locked │ │ │ │ 18574: 00ab9d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_SYNC_CONFIG_EVENT │ │ │ │ 18575: 0035c20c 240 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_exit │ │ │ │ 18576: 00ae043c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CLOSE_TRAY_DSTATE │ │ │ │ 18577: 00ab13d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_PARSE_BAD_EVENT │ │ │ │ 18578: 004be288 92 FUNC GLOBAL DEFAULT 12 colo_compare_cleanup │ │ │ │ 18579: 00adf984 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_REQ_PARSED_LBA_DSTATE │ │ │ │ 18580: 00ade848 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_SETATTR_DSTATE │ │ │ │ 18581: 00aa4444 52 OBJECT GLOBAL DEFAULT 24 monitor_trace_events │ │ │ │ - 18582: 0058e1a8 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ + 18582: 0058e198 180 FUNC GLOBAL DEFAULT 12 object_property_add_tm │ │ │ │ 18583: 00a125b4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64i │ │ │ │ 18584: 00aabe20 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_SET_COUNTER_EVENT │ │ │ │ 18585: 00ade70a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_TASK_THREAD_SOURCE_ATTACH_DSTATE │ │ │ │ 18586: 00aa6024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_RECEIVE_STARTTLS_NEW_CLIENT_EVENT │ │ │ │ 18587: 00437cf4 424 FUNC GLOBAL DEFAULT 12 hmp_drive_mirror │ │ │ │ 18588: 00449810 220 FUNC GLOBAL DEFAULT 12 qemu_add_vm_change_state_handler_prio_full │ │ │ │ 18589: 00adf012 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CLEAR_RESET_BIT_DSTATE │ │ │ │ 18590: 00adfd58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_DEVICE_CONFIG_STATE_END_DSTATE │ │ │ │ 18591: 0031bbe4 8 FUNC GLOBAL DEFAULT 12 vhost_net_get_config │ │ │ │ 18592: 00a11d74 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_shr64v │ │ │ │ - 18593: 0061ffc0 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ + 18593: 0061ffb0 140 FUNC GLOBAL DEFAULT 12 bdrv_reopen │ │ │ │ 18594: 00ae01de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_SUBSECTION_LOAD_DSTATE │ │ │ │ - 18595: 006e0918 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ + 18595: 006e0908 28 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_write_all │ │ │ │ 18596: 00ade79e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_GO_START_DSTATE │ │ │ │ 18597: 00adf3ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_RSS_IP4_DSTATE │ │ │ │ - 18598: 007311c8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ + 18598: 007311b8 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VSERPORT_CHANGE_arg_members │ │ │ │ 18599: 00aaadec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PIC_UPDATE_IRQ_EVENT │ │ │ │ 18600: 00ae0404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RESETTABLE_TRANSITIONAL_FUNCTION_DSTATE │ │ │ │ 18601: 00aa98f4 1080 OBJECT GLOBAL DEFAULT 24 hw_intc_trace_events │ │ │ │ - 18602: 006f9cec 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ + 18602: 006f9cdc 1076 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_change_medium │ │ │ │ 18603: 002a3780 16 FUNC GLOBAL DEFAULT 12 qdev_get_bus_hotplug_handler │ │ │ │ - 18604: 005cbf60 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ - 18605: 0063aecc 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ + 18604: 005cbf50 160 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_vec │ │ │ │ + 18605: 0063aebc 404 FUNC GLOBAL DEFAULT 12 scsi_sense_from_host_status │ │ │ │ 18606: 00adf530 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_CQENT_TOO_LARGE_DSTATE │ │ │ │ 18607: 002398cc 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_stride │ │ │ │ 18608: 00ae042c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_SET_IO_THROTTLE_DSTATE │ │ │ │ 18609: 004b4e00 280 FUNC GLOBAL DEFAULT 12 qemu_net_queue_append_iov │ │ │ │ 18610: 00adfc40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_LOOP_STOP_IDLE_DSTATE │ │ │ │ 18611: 00aadd8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RCTL_EVENT │ │ │ │ - 18612: 00735a38 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ - 18613: 00522848 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ + 18612: 00735a28 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_version │ │ │ │ + 18613: 0052283c 212 FUNC GLOBAL DEFAULT 12 qmp_find_virtio_device │ │ │ │ 18614: 00ab6c80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_EVENT │ │ │ │ - 18615: 007c9a90 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ + 18615: 007c9a80 440 FUNC GLOBAL DEFAULT 12 bitmap_test_and_clear_atomic │ │ │ │ 18616: 00aa8068 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_EVENT │ │ │ │ 18617: 00aa5db4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_FLAGS_EVENT │ │ │ │ 18618: 00adfb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_RESET_ENTER_DSTATE │ │ │ │ - 18619: 00579304 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ - 18620: 00541290 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ - 18621: 0076d2c4 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ + 18619: 005792f4 264 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_be_mmu │ │ │ │ + 18620: 00541284 524 FUNC GLOBAL DEFAULT 12 memory_region_iommu_replay │ │ │ │ + 18621: 0076d2b4 348 FUNC GLOBAL DEFAULT 12 visit_type_Netdev │ │ │ │ 18622: 00aa83a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_FILL_WINDOW_EVENT │ │ │ │ 18623: 00aa8878 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_DESTROY_PRIMARY_EVENT │ │ │ │ - 18624: 00793bbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ - 18625: 00647904 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ + 18624: 00793bac 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerOfDpaFlowMask │ │ │ │ + 18625: 006478f4 132 FUNC GLOBAL DEFAULT 12 blk_co_flush │ │ │ │ 18626: 0043fa50 676 FUNC GLOBAL DEFAULT 12 qmp_cancel_vcpu_dirty_limit │ │ │ │ 18627: 00ade798 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_OPT_INFO_BLOCK_SIZE_DSTATE │ │ │ │ 18628: 00ade6c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_WEBSOCK_HANDSHAKE_START_DSTATE │ │ │ │ 18629: 00ae0506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NBD_SERVER_ADD_DSTATE │ │ │ │ - 18630: 006531fc 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ + 18630: 006531ec 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_inconsistent │ │ │ │ 18631: 00ab2a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_HREG1_WRITE_EVENT │ │ │ │ - 18632: 005f5624 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ + 18632: 005f5614 8 FUNC GLOBAL DEFAULT 12 qcrypto_tls_session_check_pending │ │ │ │ 18633: 00adf582 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_CMB_NOT_ENABLED_DSTATE │ │ │ │ 18634: 00230474 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_vaddr │ │ │ │ 18635: 00299338 548 FUNC GLOBAL DEFAULT 12 rom_ptr_for_as │ │ │ │ - 18636: 006551b0 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ + 18636: 006551a0 196 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_end_single │ │ │ │ 18637: 00aa5afc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_START_EVENT │ │ │ │ 18638: 004441c8 168 FUNC GLOBAL DEFAULT 12 qdev_device_add │ │ │ │ 18639: 00415730 8 FUNC GLOBAL DEFAULT 12 vhost_dev_disable_notifiers │ │ │ │ 18640: 00ab3044 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_UNLINK_ASYNC_EVENT │ │ │ │ - 18641: 0054c680 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ + 18641: 0054c670 16 FUNC GLOBAL DEFAULT 12 qemu_ram_is_uf_zeroable │ │ │ │ 18642: 00adec6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_SHORT_MAP_DSTATE │ │ │ │ 18643: 00aaee58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_SGL_EXCESS_LENGTH_EVENT │ │ │ │ 18644: 00adfc56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_IRQ_DSTATE │ │ │ │ - 18645: 00589bb4 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ + 18645: 00589ba4 644 FUNC GLOBAL DEFAULT 12 object_unref │ │ │ │ 18646: 00ade52e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ZBD_ZONE_APPEND_COMPLETE_DSTATE │ │ │ │ - 18647: 007c51d0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ + 18647: 007c51c0 232 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc_check │ │ │ │ 18648: 00adf58c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_OPC_DSTATE │ │ │ │ 18649: 0048ed84 60 FUNC GLOBAL DEFAULT 12 qemu_savevm_live_state │ │ │ │ 18650: 004b2ebc 240 FUNC GLOBAL DEFAULT 12 qemu_find_nic_info │ │ │ │ - 18651: 007ecba4 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ + 18651: 007ecb94 872 FUNC GLOBAL DEFAULT 12 hbitmap_merge │ │ │ │ 18652: 00ade692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPICE_CHR_DISCARD_WRITE_DSTATE │ │ │ │ 18653: 00aa6198 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PW_AUDIO_INIT_EVENT │ │ │ │ - 18654: 005c4094 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ + 18654: 005c4084 76 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sub8_i64 │ │ │ │ 18655: 00aaf1c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_AER_EVENT │ │ │ │ 18656: 00aba404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_NEXT_LIST_EVENT │ │ │ │ 18657: 004a9a9c 188 FUNC GLOBAL DEFAULT 12 qemu_announce_timer_step │ │ │ │ 18658: 00ab4874 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_REPORT_FAULT_EVENT │ │ │ │ 18659: 00ab2f64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RESET_EVENT │ │ │ │ 18660: 00a12218 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32i │ │ │ │ 18661: 00adfc76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QH_PTRS_DSTATE │ │ │ │ 18662: 00adfb2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_PACKET_ASYNC_DSTATE │ │ │ │ 18663: 0043bee0 208 FUNC GLOBAL DEFAULT 12 bql_block_unlock │ │ │ │ 18664: 00aa5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_OPTIONS_CHECK_MAGIC_EVENT │ │ │ │ - 18665: 0060a040 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ - 18666: 007e3ea4 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ - 18667: 007c4c28 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ + 18665: 0060a030 164 FUNC GLOBAL DEFAULT 12 bdrv_next_monitor_owned │ │ │ │ + 18666: 007e3e94 256 FUNC GLOBAL DEFAULT 12 thread_pool_update_params │ │ │ │ + 18667: 007c4c18 180 FUNC GLOBAL DEFAULT 12 qemu_thread_join │ │ │ │ 18668: 00ae0358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_FAIL_DSTATE │ │ │ │ 18669: 00adf968 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_MMIO_UNHANDLED_READ_DSTATE │ │ │ │ - 18670: 0064747c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ + 18670: 0064746c 236 FUNC GLOBAL DEFAULT 12 blk_co_zone_mgmt │ │ │ │ 18671: 0026f464 4 FUNC GLOBAL DEFAULT 12 pt_removexattr │ │ │ │ - 18672: 00579f24 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ - 18673: 007bfffc 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ + 18672: 00579f14 392 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_be_mmu │ │ │ │ + 18673: 007bffec 88 FUNC GLOBAL DEFAULT 12 fdmon_epoll_disable │ │ │ │ 18674: 00a119d8 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl32v │ │ │ │ 18675: 00ae0312 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_UPDATE_DSTATE │ │ │ │ - 18676: 00729140 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ + 18676: 00729130 320 FUNC GLOBAL DEFAULT 12 visit_type_NbdServerAddOptions │ │ │ │ 18677: 00ae006e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_UNREGISTER_SUCCESS_DSTATE │ │ │ │ - 18678: 005d33a8 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ + 18678: 005d3398 68 FUNC GLOBAL DEFAULT 12 vmstate_save_state │ │ │ │ 18679: 0036247c 12 FUNC GLOBAL DEFAULT 12 pcie_find_capability │ │ │ │ 18680: 00ab3b4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_CLEANUP_EVENT │ │ │ │ 18681: 00aadc9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP6_RFCTL_EVENT │ │ │ │ 18682: 0046a8fc 1048 FUNC GLOBAL DEFAULT 12 vcpu_calculate_dirtyrate │ │ │ │ 18683: 00ae0536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_VERSION_DSTATE │ │ │ │ 18684: 00229748 188 FUNC GLOBAL DEFAULT 12 helper_gvec_xor │ │ │ │ 18685: 00aa8238 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_DCK_EVENT │ │ │ │ - 18686: 007b4468 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ - 18687: 0061ace0 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ - 18688: 0078f364 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ + 18686: 007b4458 108 FUNC GLOBAL DEFAULT 12 qdict_get_bool │ │ │ │ + 18687: 0061acd0 432 FUNC GLOBAL DEFAULT 12 bdrv_co_lock_medium │ │ │ │ + 18688: 0078f354 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_Audiodev_base_members │ │ │ │ 18689: 00aa6560 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_BUFFER_SIZE_EVENT │ │ │ │ - 18690: 0057abe8 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ + 18690: 0057abd8 104 FUNC GLOBAL DEFAULT 12 cpu_ldq_code │ │ │ │ 18691: 00ab3cbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISPLAY_EDID_LINK_UP_EVENT │ │ │ │ 18692: 003694d0 76 FUNC GLOBAL DEFAULT 12 scsi_device_get_sense │ │ │ │ 18693: 00aa6500 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_HANDLE_DEVICE_OPTS_TPM12_EVENT │ │ │ │ 18694: 00aae29c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_CSUM_EVENT │ │ │ │ 18695: 00ab402c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_IOEVENTFD_EXIT_EVENT │ │ │ │ 18696: 002f1288 60 FUNC GLOBAL DEFAULT 12 ide_atapi_dma_restart │ │ │ │ - 18697: 00747fa0 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ - 18698: 005aef08 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ + 18697: 00747f90 320 FUNC GLOBAL DEFAULT 12 visit_type_X86CPUFeatureWordInfo │ │ │ │ + 18698: 005aeef8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i32 │ │ │ │ 18699: 00adea56 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_REALIZE_DSTATE │ │ │ │ 18700: 00ab8e58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_IRQ_EVENT │ │ │ │ 18701: 00ae02a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_RAM_DEVICE_READ_DSTATE │ │ │ │ - 18702: 0069a450 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ - 18703: 00603f08 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ + 18702: 0069a440 448 FUNC GLOBAL DEFAULT 12 bdrv_all_has_snapshot │ │ │ │ + 18703: 00603ef8 144 FUNC GLOBAL DEFAULT 12 blk_exp_request_shutdown │ │ │ │ 18704: 00ade62e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_RESUME_DSTATE │ │ │ │ 18705: 00362d94 180 FUNC GLOBAL DEFAULT 12 pcie_acs_reset │ │ │ │ - 18706: 0051903c 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ - 18707: 007b8ef8 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ + 18706: 00519030 96 FUNC GLOBAL DEFAULT 12 virtqueue_unpop │ │ │ │ + 18707: 007b8ee8 304 FUNC GLOBAL DEFAULT 12 json_parser_parse │ │ │ │ 18708: 00adf4b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_RECEIVE_REJECT_DSTATE │ │ │ │ 18709: 00240878 380 FUNC GLOBAL DEFAULT 12 hmp_screendump │ │ │ │ - 18710: 005d9ba8 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ - 18711: 00770360 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ + 18710: 005d9b98 16 FUNC GLOBAL DEFAULT 12 qio_channel_socket_get_remote_address │ │ │ │ + 18711: 00770350 92 FUNC GLOBAL DEFAULT 12 qapi_free_CryptodevVhostUserProperties │ │ │ │ 18712: 004400a4 336 FUNC GLOBAL DEFAULT 12 hmp_set_vcpu_dirty_limit │ │ │ │ - 18713: 005780d4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ - 18714: 007b60dc 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ + 18713: 005780c4 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_xorl_le_mmu │ │ │ │ + 18714: 007b60cc 116 FUNC GLOBAL DEFAULT 12 qdict_from_vjsonf_nofail │ │ │ │ 18715: 00ae06a8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_NAME_DSTATE │ │ │ │ 18716: 00adee10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_DISCARD_DSTATE │ │ │ │ 18717: 00ab4dd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_WRITE_EVENT │ │ │ │ 18718: 00ab0cc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_COMMAND_COMPLETE_DATA_RUN_EVENT │ │ │ │ 18719: 00ae00dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_GLOBAL_STATE_PRE_SAVE_DSTATE │ │ │ │ 18720: 00adf1ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_DSTATE │ │ │ │ 18721: 004c0b34 1852 FUNC GLOBAL DEFAULT 12 net_init_l2tpv3 │ │ │ │ 18722: 004d339c 44 FUNC GLOBAL DEFAULT 12 current_accel │ │ │ │ 18723: 00aa5270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 18724: 006fe918 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ + 18724: 006fe908 288 FUNC GLOBAL DEFAULT 12 visit_type_VmdkExtentInfo_members │ │ │ │ 18725: 003b6674 144 FUNC GLOBAL DEFAULT 12 usb_device_handle_reset │ │ │ │ 18726: 00adf18c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ETHLITE_PKT_LOST_DSTATE │ │ │ │ 18727: 0034f8f0 152 FUNC GLOBAL DEFAULT 12 msix_unuse_all_vectors │ │ │ │ 18728: 00aadf4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_LINK_SET_PARAMS_EVENT │ │ │ │ 18729: 002a6adc 148 FUNC GLOBAL DEFAULT 12 qemu_register_resettable │ │ │ │ - 18730: 008046ec 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ + 18730: 008046dc 12 FUNC GLOBAL DEFAULT 12 vduse_get_virtio_features │ │ │ │ 18731: 00adf180 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_DSTATE │ │ │ │ - 18732: 005e5fc0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ + 18732: 005e5fb0 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_signature_len │ │ │ │ 18733: 00adfb86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_WORK_BH_SERVICE_DSTATE │ │ │ │ 18734: 00468694 648 FUNC GLOBAL DEFAULT 12 cpr_state_save │ │ │ │ 18735: 004d83d0 912 FUNC GLOBAL DEFAULT 12 ebpf_rss_set_all │ │ │ │ - 18736: 007051f0 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ + 18736: 007051e0 700 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockJobInfo_base_members │ │ │ │ 18737: 00a9e868 8 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_lib_driver │ │ │ │ 18738: 00aa98e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_NO_KEY_EVENT │ │ │ │ 18739: 00ae026a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_MAIN_DSTATE │ │ │ │ - 18740: 0057aebc 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ + 18740: 0057aeac 8 FUNC GLOBAL DEFAULT 12 kvm_hwpoisoned_mem │ │ │ │ 18741: 00aac080 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_SET_POWER_FAIL_EVENT │ │ │ │ 18742: 00ab2b74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PACKET_NEXT_EVENT │ │ │ │ 18743: 00231fe0 316 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_mem_cb │ │ │ │ 18744: 0044a218 340 FUNC GLOBAL DEFAULT 12 qemu_system_shutdown_request │ │ │ │ 18745: 009ea560 12 OBJECT GLOBAL DEFAULT 21 OnOffSplit_lookup │ │ │ │ 18746: 00a15ce0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_be │ │ │ │ - 18747: 007cb040 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ - 18748: 005e062c 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ - 18749: 007fb5a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ + 18747: 007cb030 8 FUNC GLOBAL DEFAULT 12 error_get_pretty │ │ │ │ + 18748: 005e061c 512 FUNC GLOBAL DEFAULT 12 qio_channel_websock_new_server │ │ │ │ + 18749: 007fb594 92 FUNC GLOBAL DEFAULT 12 qapi_free_YankInstanceList │ │ │ │ 18750: 00adf622 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_PRI_CTRL_CAP_DSTATE │ │ │ │ 18751: 00435374 176 FUNC GLOBAL DEFAULT 12 qmp_query_dump_guest_memory_capability │ │ │ │ - 18752: 0054180c 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ + 18752: 00541800 272 FUNC GLOBAL DEFAULT 12 memory_region_notify_iommu │ │ │ │ 18753: 00adeae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DPCD_WRITE_DSTATE │ │ │ │ - 18754: 0057a8ec 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ + 18754: 0057a8dc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_be │ │ │ │ 18755: 00254a10 216 FUNC GLOBAL DEFAULT 12 vnc_display_update │ │ │ │ 18756: 00472468 164 FUNC GLOBAL DEFAULT 12 migration_incoming_enable_colo │ │ │ │ 18757: 00adf42c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_UNHANDLED_DSTATE │ │ │ │ 18758: 00ab59f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_EXEC_INCOMING_EVENT │ │ │ │ 18759: 00adfb06 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_RESET_DSTATE │ │ │ │ 18760: 00adfa70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_UNREALIZE_DSTATE │ │ │ │ 18761: 0034c538 156 FUNC GLOBAL DEFAULT 12 pcie_find_port_first │ │ │ │ 18762: 00aa590c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_COMPLETE_EVENT │ │ │ │ - 18763: 00519528 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ + 18763: 0051951c 2080 FUNC GLOBAL DEFAULT 12 virtqueue_flush │ │ │ │ 18764: 0043b7e0 36 FUNC GLOBAL DEFAULT 12 cpu_synchronize_state │ │ │ │ 18765: 00adebcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_SETMODE_DSTATE │ │ │ │ 18766: 00203c0c 328 FUNC GLOBAL DEFAULT 12 float64r32_add │ │ │ │ 18767: 00aaaacc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FLIC_RESET_FAILED_EVENT │ │ │ │ 18768: 00adf186 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_READ_DSTATE │ │ │ │ 18769: 00aa5450 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BDRV_CO_PWRITEV_PART_EVENT │ │ │ │ 18770: 00456c08 132 FUNC GLOBAL DEFAULT 12 qemu_fdt_get_phandle │ │ │ │ 18771: 00aab970 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_NS_WRITE_EVENT │ │ │ │ 18772: 00ab1488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_ALLOC_EVENT │ │ │ │ 18773: 00adfc36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_QUEUE_DEL_DSTATE │ │ │ │ - 18774: 005e3f40 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ + 18774: 005e3f30 24 FUNC GLOBAL DEFAULT 12 qio_net_listener_disconnect │ │ │ │ 18775: 00ab7708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_VENCRYPT_VERSION_EVENT │ │ │ │ - 18776: 007e8ed8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ - 18777: 00579920 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ + 18776: 007e8ec8 212 FUNC GLOBAL DEFAULT 12 socket_listen_cleanup │ │ │ │ + 18777: 00579910 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_be │ │ │ │ 18778: 00aa4fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_UNREF_L2_CACHE_ENTRY_EVENT │ │ │ │ 18779: 0022a158 160 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8i │ │ │ │ 18780: 00adff84 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_EXPIRED_DSTATE │ │ │ │ - 18781: 007a0408 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ + 18781: 007a03f8 396 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCocoa_members │ │ │ │ 18782: 00aa6480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_EVENT │ │ │ │ 18783: 00238620 124 FUNC GLOBAL DEFAULT 12 qemu_display_register │ │ │ │ - 18784: 0074a660 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ + 18784: 0074a650 148 FUNC GLOBAL DEFAULT 12 visit_type_MemoryInfo_members │ │ │ │ 18785: 00adfff2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FAILOVER_SET_STATE_DSTATE │ │ │ │ 18786: 00ae0248 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_STARTFULL_DSTATE │ │ │ │ 18787: 00ab3d1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PREREG_LISTENER_REGION_DEL_SKIP_EVENT │ │ │ │ 18788: 00adebf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_DSTATE │ │ │ │ - 18789: 005543f8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ + 18789: 005543e8 100 FUNC GLOBAL DEFAULT 12 address_space_stw_le_cached_slow │ │ │ │ 18790: 00adf8ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MSI_RAISE_DSTATE │ │ │ │ - 18791: 0071aad0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ + 18791: 0071aac0 288 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_ERROR_arg_members │ │ │ │ 18792: 0022f6d8 264 FUNC GLOBAL DEFAULT 12 qemu_plugin_add_dyn_cb_arr │ │ │ │ - 18793: 007648a4 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ + 18793: 00764894 424 FUNC GLOBAL DEFAULT 12 visit_type_NameInfo │ │ │ │ 18794: 0022ac88 168 FUNC GLOBAL DEFAULT 12 helper_gvec_shr8v │ │ │ │ 18795: 00ae0d28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RUN_POLL_HANDLERS_END_DSTATE │ │ │ │ - 18796: 00625a10 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ - 18797: 0051cca8 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ + 18796: 00625a00 8 FUNC GLOBAL DEFAULT 12 bdrv_skip_filters │ │ │ │ + 18797: 0051cc9c 560 FUNC GLOBAL DEFAULT 12 virtio_init_region_cache │ │ │ │ 18798: 00ade64e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_DRAIN_DSTATE │ │ │ │ 18799: 00ade986 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_READ_DONE_DSTATE │ │ │ │ 18800: 00adf19a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_NETDEV_CREATE_DSTATE │ │ │ │ - 18801: 00765e68 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ + 18801: 00765e58 216 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_command_line_options_arg_members │ │ │ │ 18802: 00adf574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_DSTATE │ │ │ │ - 18803: 0078487c 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ + 18803: 0078486c 328 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper │ │ │ │ 18804: 00ab3494 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_PKT_HDR_EVENT │ │ │ │ - 18805: 00785c4c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ - 18806: 00777a5c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ + 18805: 00785c3c 256 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_transaction_arg_members │ │ │ │ + 18806: 00777a4c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_object_del_arg_members │ │ │ │ 18807: 00ab43ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_FIXUP_EVENT │ │ │ │ 18808: 00aaeee8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZASL_EVENT │ │ │ │ - 18809: 005aed74 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ - 18810: 007b6ec0 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ + 18809: 005aed64 172 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i32 │ │ │ │ + 18810: 007b6eb0 76 FUNC GLOBAL DEFAULT 12 json_writer_get_and_free │ │ │ │ 18811: 00ae0442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_DSTATE │ │ │ │ - 18812: 00763a6c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ - 18813: 005b2d30 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ - 18814: 0079d238 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ - 18815: 005cc3b4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ + 18812: 00763a5c 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_snapshot_load │ │ │ │ + 18813: 005b2d20 172 FUNC GLOBAL DEFAULT 12 tcg_gen_and_i64 │ │ │ │ + 18814: 0079d228 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_VNC_DISCONNECTED_arg_members │ │ │ │ + 18815: 005cc3a4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_rotrv_vec │ │ │ │ 18816: 00adfdbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SPAPR_GROUP_ATTACH_DSTATE │ │ │ │ 18817: 00adf85e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DO_COMMAND_PHASE_DSTATE │ │ │ │ 18818: 00ab28e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_RESET_EVENT │ │ │ │ 18819: 00413f7c 236 FUNC GLOBAL DEFAULT 12 vhost_toggle_device_iotlb │ │ │ │ - 18820: 005c9fe0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ + 18820: 005c9fd0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i32 │ │ │ │ 18821: 00472064 368 FUNC GLOBAL DEFAULT 12 migrate_send_rp_message_req_pages │ │ │ │ - 18822: 00788ab0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ - 18823: 0071ce78 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ + 18822: 00788aa0 188 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_x_query_virtio_queue_element_arg_members │ │ │ │ + 18823: 0071ce68 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_block │ │ │ │ 18824: 003473a8 624 FUNC GLOBAL DEFAULT 12 nvme_subsys_register_ctrl │ │ │ │ 18825: 00adf936 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_FRAME_BUSY_DSTATE │ │ │ │ 18826: 004a249c 1048 FUNC GLOBAL DEFAULT 12 rdma_start_outgoing_migration │ │ │ │ - 18827: 007bb3f4 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ + 18827: 007bb3e4 8 FUNC GLOBAL DEFAULT 12 socket_init │ │ │ │ 18828: 00adeeda 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_INTC_PENDING_IRQ_DSTATE │ │ │ │ 18829: 00adfd96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_SPARSE_MMAP_HEADER_DSTATE │ │ │ │ 18830: 00aabae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MPC_REG_WRITE_EVENT │ │ │ │ - 18831: 0069c6d4 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ - 18832: 00646684 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ + 18831: 0069c6c4 8 FUNC GLOBAL DEFAULT 12 throttle_group_unref │ │ │ │ + 18832: 00646674 8 FUNC GLOBAL DEFAULT 12 blk_enable_write_cache │ │ │ │ 18833: 00ab811c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ - 18834: 0077d04c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ - 18835: 00750824 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ + 18834: 0077d03c 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_wakeup │ │ │ │ + 18835: 00750814 1064 FUNC GLOBAL DEFAULT 12 qmp_marshal_memsave │ │ │ │ 18836: 00aab960 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_ANALOG_GET_PERIPH_CLK_EVENT │ │ │ │ - 18837: 007b3560 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ + 18837: 007b3550 148 FUNC GLOBAL DEFAULT 12 qnum_get_try_uint │ │ │ │ 18838: 00ab8a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_DUMP_GUEST_MEMORY_CAPABILITY_EVENT │ │ │ │ 18839: 00adf542 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_SETFEAT_DSTATE │ │ │ │ - 18840: 005af5d8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ + 18840: 005af5c8 104 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i32 │ │ │ │ 18841: 00ade516 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_CONTINUE_CPU_DSTATE │ │ │ │ 18842: 009eae44 12 OBJECT GLOBAL DEFAULT 21 NotifyVmexitOption_lookup │ │ │ │ 18843: 00aada6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_IAME_EVENT │ │ │ │ 18844: 00ae0480 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCK_JOB_DISMISS_DSTATE │ │ │ │ - 18845: 007c9384 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ - 18846: 0070470c 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ + 18845: 007c9374 172 FUNC GLOBAL DEFAULT 12 slow_bitmap_equal │ │ │ │ + 18846: 007046fc 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockStatsSpecific │ │ │ │ 18847: 00ade666 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PWRITEV_PART_DSTATE │ │ │ │ 18848: 00aaeca8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SQID_EVENT │ │ │ │ 18849: 00211724 3472 FUNC GLOBAL DEFAULT 12 bfloat16_div │ │ │ │ 18850: 00adeb64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_POST_LOAD_DSTATE │ │ │ │ - 18851: 00658860 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ - 18852: 009530c8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ + 18851: 00658850 264 FUNC GLOBAL DEFAULT 12 bdrv_co_readv_vmstate │ │ │ │ + 18852: 009530b8 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_SIGHAND │ │ │ │ 18853: 00aaea38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_SSRESET_UNSUPPORTED_EVENT │ │ │ │ - 18854: 007b5590 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ - 18855: 00651a80 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ + 18854: 007b5580 176 FUNC GLOBAL DEFAULT 12 qbool_is_equal │ │ │ │ + 18855: 00651a70 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_size │ │ │ │ 18856: 00adf0da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_GPR_READ_DSTATE │ │ │ │ - 18857: 00609bb8 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ + 18857: 00609ba8 412 FUNC GLOBAL DEFAULT 12 drive_check_orphaned │ │ │ │ 18858: 00ae02aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_REGION_OPS_WRITE_DSTATE │ │ │ │ - 18859: 0072f6d4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ - 18860: 0069c938 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ + 18859: 0072f6c4 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHostdevWrapper_members │ │ │ │ + 18860: 0069c928 176 FUNC GLOBAL DEFAULT 12 throttle_group_config │ │ │ │ 18861: 009e0d5c 52 OBJECT GLOBAL DEFAULT 21 vfio_display_vmstate │ │ │ │ 18862: 00ab7ad8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CONSOLE_PUTCHAR_CSI_EVENT │ │ │ │ - 18863: 007835a0 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ - 18864: 0057285c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ + 18863: 00783590 244 FUNC GLOBAL DEFAULT 12 visit_type_TraceEventInfoList │ │ │ │ + 18864: 0057284c 128 FUNC GLOBAL DEFAULT 12 cpu_stq_be_data_ra │ │ │ │ 18865: 00ab828c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_FINALIZE_EVENT │ │ │ │ - 18866: 0075b044 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ + 18866: 0075b034 372 FUNC GLOBAL DEFAULT 12 visit_type_DirtyRateVcpu │ │ │ │ 18867: 00aa6a00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_WALK_RETURN_EVENT │ │ │ │ 18868: 00adebb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_RES_BACK_ATTACH_DSTATE │ │ │ │ - 18869: 007a1c64 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ + 18869: 007a1c54 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_client_migrate_info_arg_members │ │ │ │ 18870: 00adf760 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_REG_WRITE_DSTATE │ │ │ │ - 18871: 007169e4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ + 18871: 007169d4 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsGluster │ │ │ │ 18872: 004b3210 228 FUNC GLOBAL DEFAULT 12 show_netdevs │ │ │ │ 18873: 00adf508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_PMRSTS_READONLY_DSTATE │ │ │ │ 18874: 00adee7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_AP_READ_DSTATE │ │ │ │ 18875: 00aba6b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DO_MAPPING_EVENT │ │ │ │ 18876: 00ab78f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_DESKTOP_RESIZE_EVENT │ │ │ │ 18877: 00ae0d34 0 NOTYPE GLOBAL DEFAULT 25 __end__ │ │ │ │ 18878: 00adee6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICH_LRC_READ_DSTATE │ │ │ │ 18879: 0042f9c4 1000 FUNC GLOBAL DEFAULT 12 v9fs_iov_vmarshal │ │ │ │ 18880: 0043a5c0 128 FUNC GLOBAL DEFAULT 12 restore_boot_order │ │ │ │ 18881: 00ae00bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_DSTATE │ │ │ │ - 18882: 0051c468 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ + 18882: 0051c45c 812 FUNC GLOBAL DEFAULT 12 virtio_queue_update_used_idx │ │ │ │ 18883: 0022ea90 172 FUNC GLOBAL DEFAULT 12 helper_gvec_umin16 │ │ │ │ 18884: 00ade592 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DSM_DONE_DSTATE │ │ │ │ - 18885: 006529fc 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ + 18885: 006529ec 168 FUNC GLOBAL DEFAULT 12 bdrv_set_dirty_bitmap │ │ │ │ 18886: 00ab0f68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_INVALID_SGE_EVENT │ │ │ │ 18887: 00adfa30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_QUERY_INVALID_OPCODE_DSTATE │ │ │ │ 18888: 00adf912 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_IO_WRITE_START_DSTATE │ │ │ │ - 18889: 0067d25c 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ - 18890: 007fb83c 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ + 18889: 0067d24c 1888 FUNC GLOBAL DEFAULT 12 qcow2_load_dirty_bitmaps │ │ │ │ + 18890: 007fb82c 328 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceChardev │ │ │ │ 18891: 00aa4c00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SSH_READ_BUF_EVENT │ │ │ │ - 18892: 00550920 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ + 18892: 00550910 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_be │ │ │ │ 18893: 00aa4658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_IO_COMMAND_EVENT │ │ │ │ 18894: 00adfa10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_DSTATE │ │ │ │ 18895: 003f6adc 272 FUNC GLOBAL DEFAULT 12 vfio_device_set_fd │ │ │ │ - 18896: 0074ec68 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ - 18897: 0056ccb0 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ - 18898: 0058bcb4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ + 18896: 0074ec58 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_uuid │ │ │ │ + 18897: 0056cca0 136 FUNC GLOBAL DEFAULT 12 tlb_flush_by_mmuidx_all_cpus_synced │ │ │ │ + 18898: 0058bca4 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_int │ │ │ │ 18899: 00adf81c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_ERROR_INVALID_WRITE_DMA_DSTATE │ │ │ │ 18900: 00adfe44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_ROM_READ_DSTATE │ │ │ │ 18901: 00adfe2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_HAS_DEP_DEVICES_DSTATE │ │ │ │ - 18902: 00687298 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ - 18903: 007fce68 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ + 18902: 00687288 2388 FUNC GLOBAL DEFAULT 12 qcow2_subcluster_zeroize │ │ │ │ + 18903: 007fce58 12 FUNC GLOBAL DEFAULT 12 json_lexer_destroy │ │ │ │ 18904: 004b3014 80 FUNC GLOBAL DEFAULT 12 qemu_create_nic_device │ │ │ │ 18905: 00aaec78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_QFLAGS_EVENT │ │ │ │ 18906: 003bb614 300 FUNC GLOBAL DEFAULT 12 usb_desc_iface │ │ │ │ 18907: 00421720 20 FUNC GLOBAL DEFAULT 12 get_watchdog_action │ │ │ │ 18908: 00ab5d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_BLOCK_NOTIFICATION_HANDLE_EVENT │ │ │ │ 18909: 00adfb6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_PCGREG_WRITE_DSTATE │ │ │ │ 18910: 00aae50c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_RESET_EVENT │ │ │ │ 18911: 00abbe64 4 OBJECT GLOBAL DEFAULT 25 xen_evtchn_ops │ │ │ │ 18912: 00aa9d6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOONGARCH_PCH_PIC_WRITEB_EVENT │ │ │ │ 18913: 004927b4 48 FUNC GLOBAL DEFAULT 12 vmstate_unregister_ram │ │ │ │ 18914: 0045a37c 276 FUNC GLOBAL DEFAULT 12 cryptodev_backend_crypto_operation │ │ │ │ 18915: 00aaed58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_OFFLINE_EVENT │ │ │ │ - 18916: 0056d118 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ + 18916: 0056d108 72 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx_all_cpus_synced │ │ │ │ 18917: 00adffec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_FIND_FD_DSTATE │ │ │ │ 18918: 00255f70 8 FUNC GLOBAL DEFAULT 12 vnc_zlib_zfree │ │ │ │ - 18919: 006fd944 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ + 18919: 006fd934 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsQcow │ │ │ │ 18920: 00adf824 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_SET_PHASE_DSTATE │ │ │ │ 18921: 00adf9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_GET_DAT_LINES_DSTATE │ │ │ │ 18922: 00ab92c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_VCPU_DIRTY_LIMIT_EVENT │ │ │ │ 18923: 00202c54 132 FUNC GLOBAL DEFAULT 12 float16_is_quiet_nan │ │ │ │ 18924: 00aa9e9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_PIC_READ_EVENT │ │ │ │ 18925: 00358e64 108 FUNC GLOBAL DEFAULT 12 pci_bridge_update_mappings │ │ │ │ - 18926: 005b2070 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ + 18926: 005b2060 104 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i32 │ │ │ │ 18927: 00adfd4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_LOAD_STATE_DEVICE_BUFFER_STARVED_DSTATE │ │ │ │ 18928: 00ab7378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_KBD_PRESS_EVENT │ │ │ │ - 18929: 0061ce6c 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ - 18930: 00611240 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ + 18929: 0061ce5c 1456 FUNC GLOBAL DEFAULT 12 bdrv_unref │ │ │ │ + 18930: 00611230 496 FUNC GLOBAL DEFAULT 12 qmp_job_pause │ │ │ │ 18931: 00ab49a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DEVICE_RESET_EXIT_EVENT │ │ │ │ 18932: 00adf5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ADDR_READ_DSTATE │ │ │ │ - 18933: 005eec48 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ + 18933: 005eec38 168 FUNC GLOBAL DEFAULT 12 qcrypto_hmac_bytes │ │ │ │ 18934: 00adf9ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDCARD_RESET_DSTATE │ │ │ │ 18935: 00adf224 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_S_RESET_DSTATE │ │ │ │ 18936: 00ade810 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_CANCEL_CMD_NOT_SUPT_DSTATE │ │ │ │ 18937: 004690f8 640 FUNC GLOBAL DEFAULT 12 cpu_throttle_dirty_sync_timer_tick │ │ │ │ - 18938: 007c19c4 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ - 18939: 00573b28 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ - 18940: 005d5224 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ + 18938: 007c19b4 212 FUNC GLOBAL DEFAULT 12 qemu_set_tty_echo │ │ │ │ + 18939: 00573b18 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchb │ │ │ │ + 18940: 005d5214 596 FUNC GLOBAL DEFAULT 12 qemu_file_get_fd │ │ │ │ 18941: 0043aafc 88 FUNC GLOBAL DEFAULT 12 get_boot_device │ │ │ │ 18942: 00ade494 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_ui_c │ │ │ │ 18943: 002de654 88 FUNC GLOBAL DEFAULT 12 i2c_bus_master │ │ │ │ - 18944: 007b3f5c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ + 18944: 007b3f4c 8 FUNC GLOBAL DEFAULT 12 qdict_entry_key │ │ │ │ 18945: 00adecfc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HID_KBD_QUEUE_EMPTY_DSTATE │ │ │ │ - 18946: 006282a4 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ + 18946: 00628294 32 FUNC GLOBAL DEFAULT 12 job_unlock │ │ │ │ 18947: 00aaa04c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_SET_SOURCE_CONFIG_EVENT │ │ │ │ 18948: 00a199b0 20 OBJECT GLOBAL DEFAULT 24 passthrough_acl_xattr │ │ │ │ 18949: 00adfb4e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_ADDR_DSTATE │ │ │ │ 18950: 00adeeea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_VIC_UPDATE_IRQ_DSTATE │ │ │ │ 18951: 009ea04c 12 OBJECT GLOBAL DEFAULT 21 QuorumReadPattern_lookup │ │ │ │ 18952: 00ab8f38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_HOTPLUGGABLE_CPUS_EVENT │ │ │ │ - 18953: 005759cc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ + 18953: 005759bc 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_umaxw_le │ │ │ │ 18954: 004b2340 8 FUNC GLOBAL DEFAULT 12 qemu_set_vnet_le │ │ │ │ 18955: 0021db68 360 FUNC GLOBAL DEFAULT 12 int32_to_float16_scalbn │ │ │ │ 18956: 00adf2ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_RINGFULL_DSTATE │ │ │ │ 18957: 00adea5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_DSTATE │ │ │ │ - 18958: 0051d124 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ + 18958: 0051d118 324 FUNC GLOBAL DEFAULT 12 virtio_set_features │ │ │ │ 18959: 00adef12 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GRLIB_IRQMP_SET_IRQ_DSTATE │ │ │ │ 18960: 00ae02b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_IN_DSTATE │ │ │ │ - 18961: 005b32c4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ + 18961: 005b32b4 288 FUNC GLOBAL DEFAULT 12 tcg_gen_subfi_i64 │ │ │ │ 18962: 00270c14 44 FUNC GLOBAL DEFAULT 12 cred_init │ │ │ │ 18963: 00aacdac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_EMC_PACKET_FILTERED_OUT_EVENT │ │ │ │ 18964: 00adfbcc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_START_DSTATE │ │ │ │ 18965: 0022eb3c 176 FUNC GLOBAL DEFAULT 12 helper_gvec_umin32 │ │ │ │ 18966: 00aaf368 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CREATE_SQ_EVENT │ │ │ │ 18967: 00ae0260 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_OLD_PACKET_CHECK_FOUND_DSTATE │ │ │ │ - 18968: 005c4410 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ - 18969: 0063b4f4 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ + 18968: 005c4400 324 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_sar8i_i64 │ │ │ │ + 18969: 0063b4e4 224 FUNC GLOBAL DEFAULT 12 pr_manager_lookup │ │ │ │ 18970: 00ab65f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_REQUEST_EVENT │ │ │ │ 18971: 00adf770 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_INTERRUPT_DSTATE │ │ │ │ 18972: 002710c4 692 FUNC GLOBAL DEFAULT 12 v9fs_reclaim_fd │ │ │ │ - 18973: 0064c07c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ + 18973: 0064c06c 172 FUNC GLOBAL DEFAULT 12 block_copy_async │ │ │ │ 18974: 00ade64c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIRROR_BEFORE_SLEEP_DSTATE │ │ │ │ 18975: 00a1184c 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotr16v │ │ │ │ - 18976: 0072cf98 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ + 18976: 0072cf88 324 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ringbuf_write_arg_members │ │ │ │ 18977: 00aded90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_KVM_XIVE_CPU_CONNECT_DSTATE │ │ │ │ - 18978: 006d6f5c 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ + 18978: 006d6f4c 8 FUNC GLOBAL DEFAULT 12 luring_has_fua │ │ │ │ 18979: 00ade8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_EVENT_DSTATE │ │ │ │ - 18980: 005b303c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ + 18980: 005b302c 132 FUNC GLOBAL DEFAULT 12 tcg_gen_sar_i64 │ │ │ │ 18981: 00aa86e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_CHECK_EVENT │ │ │ │ - 18982: 007dfad0 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ - 18983: 005772a0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ - 18984: 0061a6b0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ - 18985: 00747afc 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ - 18986: 007cef28 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ - 18987: 0070b12c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ + 18982: 007dfac0 528 FUNC GLOBAL DEFAULT 12 aio_co_schedule │ │ │ │ + 18983: 00577290 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_be │ │ │ │ + 18984: 0061a6a0 276 FUNC GLOBAL DEFAULT 12 bdrv_co_invalidate_cache │ │ │ │ + 18985: 00747aec 244 FUNC GLOBAL DEFAULT 12 visit_type_CXLFixedMemoryWindowOptionsList │ │ │ │ + 18986: 007cef18 104 FUNC GLOBAL DEFAULT 12 qemu_opt_find │ │ │ │ + 18987: 0070b11c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_block_job_resume_arg_members │ │ │ │ 18988: 00ade5da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_ALLOC_L2_CACHE_ENTRY_DSTATE │ │ │ │ 18989: 00ade9e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RX_ERROR_DSTATE │ │ │ │ 18990: 00adfd46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MIGRATION_REALIZE_DSTATE │ │ │ │ 18991: 00ab5ea4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_REGISTER_AND_GET_KEYS_EVENT │ │ │ │ 18992: 00ab8f18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_SET_NUMA_NODE_EVENT │ │ │ │ 18993: 00aab340 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_SUCCESS_EVENT │ │ │ │ 18994: 003b70a0 872 FUNC GLOBAL DEFAULT 12 usb_claim_port │ │ │ │ - 18995: 006398a8 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ - 18996: 005923c0 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ - 18997: 00575688 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ - 18998: 0056cab0 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ + 18995: 00639898 360 FUNC GLOBAL DEFAULT 12 nbd_drop │ │ │ │ + 18996: 005923b0 344 FUNC GLOBAL DEFAULT 12 gdb_memtox │ │ │ │ + 18997: 00575678 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminw_le │ │ │ │ + 18998: 0056caa0 416 FUNC GLOBAL DEFAULT 12 tlb_init │ │ │ │ 18999: 00221698 260 FUNC GLOBAL DEFAULT 12 uint64_to_float128 │ │ │ │ - 19000: 0058f040 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ - 19001: 007400bc 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ - 19002: 00770dcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ + 19000: 0058f030 488 FUNC GLOBAL DEFAULT 12 user_creatable_add_qapi │ │ │ │ + 19001: 007400ac 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoArray_members │ │ │ │ + 19002: 00770dbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_SevGuestProperties │ │ │ │ 19003: 00ab96a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CLOSEFD_EVENT │ │ │ │ 19004: 00aaa00c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_XIVE_GET_QUEUE_CONFIG_EVENT │ │ │ │ 19005: 00ab409c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_MSIX_READ_EVENT │ │ │ │ 19006: 00a15b54 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_smax_fetchb │ │ │ │ 19007: 00adfda2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_REGION_MMAP_FAULT_DSTATE │ │ │ │ 19008: 00aa8cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPC_I2C_WRITE_EVENT │ │ │ │ 19009: 004d1b08 292 FUNC GLOBAL DEFAULT 12 qmp_replay_break │ │ │ │ 19010: 00adf53c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_DSTATE │ │ │ │ - 19011: 00765580 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ + 19011: 00765570 372 FUNC GLOBAL DEFAULT 12 visit_type_FdsetInfo │ │ │ │ 19012: 00aa5390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIRROR_BEFORE_DRAIN_EVENT │ │ │ │ 19013: 00ab5da4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_WRITE_ONE_TOP_EVENT │ │ │ │ 19014: 00a9e7e8 128 OBJECT GLOBAL DEFAULT 24 qcrypto_hmac_alg_map │ │ │ │ 19015: 00aaab7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_ACCEPT_EVENT │ │ │ │ 19016: 00aade6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NFSR_FILTERING_NOT_SUPPORTED_EVENT │ │ │ │ - 19017: 006517e8 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ - 19018: 0058c79c 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ + 19017: 006517d8 664 FUNC GLOBAL DEFAULT 12 bdrv_create_dirty_bitmap │ │ │ │ + 19018: 0058c78c 96 FUNC GLOBAL DEFAULT 12 object_initialize_child_internal │ │ │ │ 19019: 00ab68b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_PAUSE_INCOMING_CONTINUED_EVENT │ │ │ │ 19020: 00ab4a64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BALLOON_HANDLE_OUTPUT_EVENT │ │ │ │ 19021: 00ae073c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DEVICE_DEL_DSTATE │ │ │ │ 19022: 00ab44ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_INTX_ENABLE_KVM_EVENT │ │ │ │ - 19023: 005cb9c0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ + 19023: 005cb9b0 116 FUNC GLOBAL DEFAULT 12 tcg_gen_st_vec │ │ │ │ 19024: 00a19bc0 20 OBJECT GLOBAL DEFAULT 24 mapped_user_xattr │ │ │ │ 19025: 00ae060c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SNAPSHOT_SAVE_DSTATE │ │ │ │ 19026: 003fe998 112 FUNC GLOBAL DEFAULT 12 virtio_bus_get_vdev_config_len │ │ │ │ 19027: 00aba024 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_INPUT_SEND_EVENT_EVENT │ │ │ │ - 19028: 0052c23c 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ + 19028: 0052c230 8 FUNC GLOBAL DEFAULT 12 vhost_svq_available_slots │ │ │ │ 19029: 00ab9354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_RECOVER_EVENT │ │ │ │ - 19030: 0054b9ac 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ - 19031: 00773b14 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ + 19030: 0054b99c 36 FUNC GLOBAL DEFAULT 12 cpu_physical_memory_test_and_clear_dirty │ │ │ │ + 19031: 00773b04 260 FUNC GLOBAL DEFAULT 12 visit_type_IothreadProperties_members │ │ │ │ 19032: 00472e90 712 FUNC GLOBAL DEFAULT 12 qmp_query_migrate │ │ │ │ 19033: 00adfca2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_MEM_READ_BAD_OFFSET_DSTATE │ │ │ │ - 19034: 005a94c8 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ + 19034: 005a94b8 76 FUNC GLOBAL DEFAULT 12 tcg_constant_ptr_int │ │ │ │ 19035: 00adee02 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_INVALL_DSTATE │ │ │ │ 19036: 00aded6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_READ_DSTATE │ │ │ │ 19037: 00aded46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_MSI_SET_IRQ_DSTATE │ │ │ │ 19038: 0021fe60 272 FUNC GLOBAL DEFAULT 12 uint64_to_float16 │ │ │ │ - 19039: 007f55a0 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ + 19039: 007f5590 720 FUNC GLOBAL DEFAULT 12 qemu_vfio_pci_map_bar │ │ │ │ 19040: 004b2978 108 FUNC GLOBAL DEFAULT 12 qemu_find_netdev │ │ │ │ - 19041: 00965c2c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ + 19041: 00965c1c 3 OBJECT GLOBAL DEFAULT 14 sense_code_INVALID_TAG │ │ │ │ 19042: 0035851c 24 FUNC GLOBAL DEFAULT 12 pci_set_enabled │ │ │ │ - 19043: 007b4b74 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ + 19043: 007b4b64 484 FUNC GLOBAL DEFAULT 12 qdict_is_equal │ │ │ │ 19044: 00aba114 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_EXPIRE_PASSWORD_EVENT │ │ │ │ - 19045: 0079905c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ - 19046: 00565c98 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ + 19045: 0079904c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ExpirePasswordOptions │ │ │ │ + 19046: 00565c88 64 FUNC GLOBAL DEFAULT 12 tb_htable_init │ │ │ │ 19047: 00aadeac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_NO_TS_SUPPORT_EVENT │ │ │ │ 19048: 00ade63a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_COPY_RANGE_FAIL_DSTATE │ │ │ │ 19049: 00ab0138 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_16_EVENT │ │ │ │ 19050: 00ab8994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_ADD_DYNAMIC_CAPACITY_EVENT │ │ │ │ 19051: 00ab0748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_TRANSFER_DATA_EVENT │ │ │ │ 19052: 00ab8688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_EXPORT_DEL_EVENT │ │ │ │ - 19053: 00952ff0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ - 19054: 005723d4 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ - 19055: 005b2648 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ + 19053: 00952fe0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_PARENT │ │ │ │ + 19054: 005723c4 104 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data_ra │ │ │ │ + 19055: 005b2638 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld8s_i64 │ │ │ │ 19056: 00adee0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_MAPC_DSTATE │ │ │ │ - 19057: 00615eec 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ + 19057: 00615edc 56 FUNC GLOBAL DEFAULT 12 bdrv_is_whitelisted │ │ │ │ 19058: 00ab7c4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXEC_TB_EVENT │ │ │ │ 19059: 00adffbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_CALCULATE_DSTATE │ │ │ │ 19060: 004a4e94 128 FUNC GLOBAL DEFAULT 12 hmp_info_sync_profile │ │ │ │ - 19061: 00579d80 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ + 19061: 00579d70 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_be_mmu │ │ │ │ 19062: 003562fc 148 FUNC GLOBAL DEFAULT 12 pci_address_space_io │ │ │ │ - 19063: 0077f4ac 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ - 19064: 007c379c 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ + 19063: 0077f49c 28 FUNC GLOBAL DEFAULT 12 visit_type_FdSocketAddress_members │ │ │ │ + 19064: 007c378c 92 FUNC GLOBAL DEFAULT 12 qemu_rec_mutex_destroy │ │ │ │ 19065: 00adfa28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DB_WR_INVALID_SQID_DSTATE │ │ │ │ - 19066: 007a1314 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ + 19066: 007a1304 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayReloadOptions_base_members │ │ │ │ 19067: 00aba868 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MEMALIGN_EVENT │ │ │ │ - 19068: 007e4a8c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ + 19068: 007e4a7c 104 FUNC GLOBAL DEFAULT 12 timer_init_full │ │ │ │ 19069: 00aa5a9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_NULL_NEW_EVENT │ │ │ │ 19070: 0048166c 40 FUNC GLOBAL DEFAULT 12 migrate_max_postcopy_bandwidth │ │ │ │ - 19071: 00700848 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ + 19071: 00700838 244 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyInfoList │ │ │ │ 19072: 00aded66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_PIC_INSTANCE_INIT_DSTATE │ │ │ │ - 19073: 0072c620 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ + 19073: 0072c610 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevStdioWrapper │ │ │ │ 19074: 00ab78d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_EVENT │ │ │ │ 19075: 00aacedc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_ENET_READ_BD_EVENT │ │ │ │ - 19076: 0074ba04 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ + 19076: 0074b9f4 332 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfoWrapper │ │ │ │ 19077: 004286f8 352 FUNC GLOBAL DEFAULT 12 AUD_set_volume_in │ │ │ │ 19078: 00adf21c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I82596_NEW_MAC_DSTATE │ │ │ │ 19079: 0043e3ec 84 FUNC GLOBAL DEFAULT 12 qemu_add_default_firmwarepath │ │ │ │ 19080: 004a445c 256 FUNC GLOBAL DEFAULT 12 hmp_split_at_comma │ │ │ │ 19081: 00aaf218 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_NUMQ_EVENT │ │ │ │ 19082: 00ade8b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_SET_PARAMS_DSTATE │ │ │ │ 19083: 00adfa6a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MMIO_READ_DSTATE │ │ │ │ 19084: 00ae05a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_NUMA_DSTATE │ │ │ │ - 19085: 007f7e44 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ + 19085: 007f7e34 288 FUNC GLOBAL DEFAULT 12 yank_unregister_instance │ │ │ │ 19086: 00aa8778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_WRITE_EVENT │ │ │ │ 19087: 00aa7c68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_CONSOLE_CHR_EVENT_EVENT │ │ │ │ - 19088: 005aee20 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ + 19088: 005aee10 180 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i32 │ │ │ │ 19089: 00adf002 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IOTKIT_SYSCTL_RESET_DSTATE │ │ │ │ 19090: 00376fb8 88 FUNC GLOBAL DEFAULT 12 esp_request_cancelled │ │ │ │ 19091: 0022ebec 200 FUNC GLOBAL DEFAULT 12 helper_gvec_umin64 │ │ │ │ 19092: 0027cd5c 208 FUNC GLOBAL DEFAULT 12 v9fs_co_rename │ │ │ │ 19093: 00ae0570 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_JOBS_DSTATE │ │ │ │ 19094: 00adf8f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_ENTER_DSTATE │ │ │ │ 19095: 00aaa5dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_BPR_WRITE_EVENT │ │ │ │ - 19096: 0074b738 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ + 19096: 0074b728 332 FUNC GLOBAL DEFAULT 12 visit_type_PCDIMMDeviceInfoWrapper │ │ │ │ 19097: 00ade5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_CACHE_GET_READ_DSTATE │ │ │ │ 19098: 00ae01fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_STATE_ITERATE_DSTATE │ │ │ │ 19099: 00ade8b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_HANDLE_PCM_RELEASE_DSTATE │ │ │ │ - 19100: 006dfb94 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ - 19101: 005684a4 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ - 19102: 005803cc 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ + 19100: 006dfb84 548 FUNC GLOBAL DEFAULT 12 blk_pdiscard │ │ │ │ + 19101: 00568494 200 FUNC GLOBAL DEFAULT 12 translator_fake_ld │ │ │ │ + 19102: 005803bc 84 FUNC GLOBAL DEFAULT 12 qdev_prop_set_int32 │ │ │ │ 19103: 003feedc 136 FUNC GLOBAL DEFAULT 12 virtio_bus_release_ioeventfd │ │ │ │ - 19104: 007fca88 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ + 19104: 007fca78 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_device_sync_config_arg_members │ │ │ │ 19105: 00aa8b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_JAZZ_LED_READ_EVENT │ │ │ │ - 19106: 00790418 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ + 19106: 00790408 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevBackendClientList │ │ │ │ 19107: 00aba628 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFFD_QUERY_FEATURES_NOSYS_EVENT │ │ │ │ - 19108: 007e1c64 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ + 19108: 007e1c54 108 FUNC GLOBAL DEFAULT 12 qemu_co_queue_restart_all │ │ │ │ 19109: 00220650 316 FUNC GLOBAL DEFAULT 12 uint64_to_float32 │ │ │ │ - 19110: 007e9834 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ + 19110: 007e9824 408 FUNC GLOBAL DEFAULT 12 buffer_free │ │ │ │ 19111: 00ab2254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CANOKEY_REALIZE_EVENT │ │ │ │ 19112: 00ab6594 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_STATE_RESUME_PREPARE_EVENT │ │ │ │ - 19113: 004f0d40 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ + 19113: 004f0d34 108 FUNC GLOBAL DEFAULT 12 virtio_serial_open │ │ │ │ 19114: 00adedb8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_WRITE_DSTATE │ │ │ │ 19115: 0044a6dc 24 FUNC GLOBAL DEFAULT 12 qemu_register_shutdown_notifier │ │ │ │ 19116: 00adf572 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_ZONE_BOUNDARY_DSTATE │ │ │ │ - 19117: 007baf54 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ + 19117: 007baf44 8 FUNC GLOBAL DEFAULT 12 qemu_has_direct_io │ │ │ │ 19118: 00ab7d54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_EXEC_EVENT │ │ │ │ 19119: 00aaa20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_FAULT_EVENT │ │ │ │ 19120: 00ab7458 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VDAGENT_FE_OPEN_EVENT │ │ │ │ 19121: 00ade964 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_WRITE_INVALID_STATE_DSTATE │ │ │ │ 19122: 00adfab6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_ISO_START_DSTATE │ │ │ │ - 19123: 005d9d8c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ - 19124: 005ea270 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ + 19123: 005d9d7c 392 FUNC GLOBAL DEFAULT 12 qio_channel_socket_new_fd │ │ │ │ + 19124: 005ea260 104 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_ivgen │ │ │ │ 19125: 00231aec 124 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_trans_cb │ │ │ │ - 19126: 0057aea4 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ - 19127: 006f4e30 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ + 19126: 0057ae94 8 FUNC GLOBAL DEFAULT 12 kvm_arm_supports_user_irq │ │ │ │ + 19127: 006f4e20 92 FUNC GLOBAL DEFAULT 12 qapi_free_int8List │ │ │ │ 19128: 00495c3c 208 FUNC GLOBAL DEFAULT 12 qmp_query_xen_replication_status │ │ │ │ 19129: 00adfa1e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_SQ_INVALID_SQID_DSTATE │ │ │ │ 19130: 00ab89b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_CXL_INJECT_CORRECTABLE_ERROR_EVENT │ │ │ │ 19131: 00ab7a68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DISPLAYSURFACE_CREATE_PIXMAN_EVENT │ │ │ │ 19132: 00ae0648 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_XEN_SAVE_DEVICES_STATE_DSTATE │ │ │ │ - 19133: 007d0494 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ + 19133: 007d0484 180 FUNC GLOBAL DEFAULT 12 qemu_opts_from_qdict │ │ │ │ 19134: 00adef94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_INSTANCE_INIT_DSTATE │ │ │ │ - 19135: 00793aa8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ - 19136: 00574f8c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ - 19137: 005bd770 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ + 19135: 00793a98 92 FUNC GLOBAL DEFAULT 12 qapi_free_RockerPort │ │ │ │ + 19136: 00574f7c 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_add_fetchw_le_mmu │ │ │ │ + 19137: 005bd760 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_smin_fetch_i32_chk │ │ │ │ 19138: 00adfbe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_CONFIGURE_DSTATE │ │ │ │ 19139: 0046df7c 2240 FUNC GLOBAL DEFAULT 12 hmp_info_migrate │ │ │ │ 19140: 004ab820 220 FUNC GLOBAL DEFAULT 12 eth_calc_ip6_pseudo_hdr_csum │ │ │ │ - 19141: 0065645c 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ + 19141: 0065644c 92 FUNC GLOBAL DEFAULT 12 bdrv_drain_all │ │ │ │ 19142: 00ae027a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYLIMIT_THROTTLE_PCT_DSTATE │ │ │ │ 19143: 003b9504 308 FUNC GLOBAL DEFAULT 12 usb_packet_complete_one │ │ │ │ 19144: 00ae044c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_DSTATE │ │ │ │ 19145: 00ae004e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_PLACE_PAGE_ZERO_DSTATE │ │ │ │ 19146: 00aa6a90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_VERSION_EVENT │ │ │ │ - 19147: 0076e5fc 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ + 19147: 0076e5ec 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_netdev_stream_disconnected │ │ │ │ 19148: 00ab2664 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MTP_OP_OPEN_SESSION_EVENT │ │ │ │ 19149: 00ae03da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM4_FALLBACK_DSTATE │ │ │ │ 19150: 00adf98e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_BEGIN_DSTATE │ │ │ │ 19151: 00ab6bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_LOADVM_STATE_SECTION_EVENT │ │ │ │ - 19152: 00652e08 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ + 19152: 00652df8 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_finish │ │ │ │ 19153: 00adfe24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_DSTATE │ │ │ │ 19154: 00439718 1344 FUNC GLOBAL DEFAULT 12 hmp_info_snapshots │ │ │ │ 19155: 00aba988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BUFFER_MOVE_EMPTY_EVENT │ │ │ │ - 19156: 00965c28 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ - 19157: 006267d4 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ + 19156: 00965c18 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_FAILURE │ │ │ │ + 19157: 006267c4 8 FUNC GLOBAL DEFAULT 12 block_job_driver │ │ │ │ 19158: 0048cf6c 164 FUNC GLOBAL DEFAULT 12 qemu_savevm_non_migratable_list │ │ │ │ 19159: 00adebea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_I2C_READ_DSTATE │ │ │ │ 19160: 00ab9d94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_DEVICE_DEL_EVENT │ │ │ │ 19161: 00adf808 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_FETCH_DESC_NO_DATA_DSTATE │ │ │ │ - 19162: 00707d2c 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ + 19162: 00707d1c 372 FUNC GLOBAL DEFAULT 12 visit_type_XDbgBlockGraph │ │ │ │ 19163: 00aaed18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_READ_NOT_OK_EVENT │ │ │ │ 19164: 00ab15bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_TRANSFER_COMPLETE_EVENT │ │ │ │ 19165: 002923c4 48 FUNC GLOBAL DEFAULT 12 cpu_write_elf32_qemunote │ │ │ │ 19166: 00ade92c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_DEVICE_CREATE_DSTATE │ │ │ │ 19167: 00ab9748 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CONT_EVENT │ │ │ │ 19168: 00adfd3e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_SAVE_BLOCK_DSTATE │ │ │ │ 19169: 00ae020c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_RUN_DSTATE │ │ │ │ @@ -19175,63 +19175,63 @@ │ │ │ │ 19171: 00adff04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_GET_FEATURES_DSTATE │ │ │ │ 19172: 00a15d64 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchw_le │ │ │ │ 19173: 00aa6c5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_VM_STATE_RUNNING_EVENT │ │ │ │ 19174: 00472ac8 164 FUNC GLOBAL DEFAULT 12 migrate_send_rp_pong │ │ │ │ 19175: 004df368 68 FUNC GLOBAL DEFAULT 12 helper_ove_cy │ │ │ │ 19176: 00aaf638 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DBBUF_CONFIG_EVENT │ │ │ │ 19177: 00ae04ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_BLOCK_DSTATE │ │ │ │ - 19178: 00577ee4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ - 19179: 006dc408 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ + 19178: 00577ed4 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addl_le │ │ │ │ + 19179: 006dc3f8 548 FUNC GLOBAL DEFAULT 12 bdrv_readv_vmstate │ │ │ │ 19180: 00ab36e4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_EXIT_EVENT │ │ │ │ 19181: 00ade90e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_BINDING_DSTATE │ │ │ │ 19182: 00351d6c 192 FUNC GLOBAL DEFAULT 12 pci_bus_bypass_iommu │ │ │ │ 19183: 002277f8 132 FUNC GLOBAL DEFAULT 12 curr_cflags │ │ │ │ - 19184: 00536674 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ + 19184: 00536668 8 FUNC GLOBAL DEFAULT 12 target_words_bigendian │ │ │ │ 19185: 00aabb70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_FACTOR_EVENT │ │ │ │ - 19186: 007b23d0 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ + 19186: 007b23c0 92 FUNC GLOBAL DEFAULT 12 qobject_input_visitor_new_qmp │ │ │ │ 19187: 0047b8c0 96 FUNC GLOBAL DEFAULT 12 multifd_send_data_free │ │ │ │ 19188: 0021ab20 236 FUNC GLOBAL DEFAULT 12 float64_to_int64_modulo │ │ │ │ 19189: 00ae0314 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_GL_RENDER_DMABUF_DSTATE │ │ │ │ 19190: 00476ff8 52 FUNC GLOBAL DEFAULT 12 migration_shutdown │ │ │ │ - 19191: 007486d8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ + 19191: 007486c8 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatLBOptions │ │ │ │ 19192: 00ab88b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUIT_EVENT │ │ │ │ 19193: 00aab360 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_NEW_PEER_EVENT │ │ │ │ - 19194: 007d1f80 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ + 19194: 007d1f70 52 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_equal │ │ │ │ 19195: 00ade6da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_HANDSHAKE_START_DSTATE │ │ │ │ 19196: 00ab0da8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_MMIO_WRITEL_EVENT │ │ │ │ 19197: 00ab0168 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_READ_TOC_EVENT │ │ │ │ 19198: 00adf442 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_UCAST_MISMATCH_DSTATE │ │ │ │ 19199: 00aa58dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_TLS_BYE_PENDING_EVENT │ │ │ │ 19200: 002eae94 292 FUNC GLOBAL DEFAULT 12 ide_buffered_readv │ │ │ │ 19201: 00ade43f 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_char_c │ │ │ │ - 19202: 006528d4 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ + 19202: 006528c4 48 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_granularity │ │ │ │ 19203: 009d9330 12 OBJECT GLOBAL DEFAULT 21 shpc_vmstate_info │ │ │ │ - 19204: 0057846c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ + 19204: 0057845c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchl_le │ │ │ │ 19205: 00ab6fa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPU_OUT_EVENT │ │ │ │ 19206: 00462e60 100 FUNC GLOBAL DEFAULT 12 tpm_backend_get_buffer_size │ │ │ │ - 19207: 00618434 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ - 19208: 007cc058 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ + 19207: 00618424 324 FUNC GLOBAL DEFAULT 12 bdrv_child_refresh_perms │ │ │ │ + 19208: 007cc048 16 FUNC GLOBAL DEFAULT 12 error_vreport │ │ │ │ 19209: 009e7fe4 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_unused_buffer │ │ │ │ 19210: 00ab9a54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_REPLAY_EVENT │ │ │ │ - 19211: 005b33e4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ - 19212: 006ffa24 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ + 19211: 005b33d4 176 FUNC GLOBAL DEFAULT 12 tcg_gen_subi_i64 │ │ │ │ + 19212: 006ffa14 244 FUNC GLOBAL DEFAULT 12 visit_type_SnapshotInfoList │ │ │ │ 19213: 00aaa8bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GIC_LR_ENTRY_EVENT │ │ │ │ 19214: 00233298 188 FUNC GLOBAL DEFAULT 12 hmp_object_del │ │ │ │ - 19215: 0079489c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ - 19216: 0057ed90 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ + 19215: 0079488c 316 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowKey │ │ │ │ + 19216: 0057ed80 8 FUNC GLOBAL DEFAULT 12 qdev_propinfo_set_default_value_uint │ │ │ │ 19217: 00aad14c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_FILTER_REJECT_EVENT │ │ │ │ 19218: 00298288 688 FUNC GLOBAL DEFAULT 12 rom_check_and_register_reset │ │ │ │ - 19219: 007855b8 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ - 19220: 00576218 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ - 19221: 0053601c 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ + 19219: 007855a8 280 FUNC GLOBAL DEFAULT 12 visit_type_TransactionAction_members │ │ │ │ + 19220: 00576208 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_be │ │ │ │ + 19221: 00536010 4 FUNC GLOBAL DEFAULT 12 xen_evtchn_snoop_msi │ │ │ │ 19222: 00aaee88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_EVENT │ │ │ │ - 19223: 00718c88 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ + 19223: 00718c78 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVdi │ │ │ │ 19224: 00ade50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_PAUSED_DSTATE │ │ │ │ - 19225: 007f4704 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ - 19226: 007a0180 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ + 19225: 007f46f4 104 FUNC GLOBAL DEFAULT 12 vhost_user_server_dec_in_flight │ │ │ │ + 19226: 007a0170 216 FUNC GLOBAL DEFAULT 12 visit_type_DisplayCurses_members │ │ │ │ 19227: 00ab0128 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_DISK_EMULATE_COMMAND_SAI_UNSUPPORTED_EVENT │ │ │ │ 19228: 00adfd08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_PORT_DETACH_DSTATE │ │ │ │ 19229: 003117f0 64 FUNC GLOBAL DEFAULT 12 net_rx_pkt_init │ │ │ │ 19230: 00aa8658 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_SPICE_DESTROY_SURFACES_EVENT │ │ │ │ 19231: 004cd92c 24 FUNC GLOBAL DEFAULT 12 replay_get_filename │ │ │ │ 19232: 00a19bd4 12 OBJECT GLOBAL DEFAULT 24 none_xattr_ops │ │ │ │ 19233: 00adf096 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_READ_DSTATE │ │ │ │ @@ -19239,1935 +19239,1935 @@ │ │ │ │ 19235: 0021a938 248 FUNC GLOBAL DEFAULT 12 bfloat16_to_int64_round_to_zero │ │ │ │ 19236: 00adebdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_G364FB_READ_DSTATE │ │ │ │ 19237: 00aba178 4 OBJECT GLOBAL DEFAULT 24 rcu_gp_ctr │ │ │ │ 19238: 00ade5a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_HANDLE_EVENT_DSTATE │ │ │ │ 19239: 00220dc8 316 FUNC GLOBAL DEFAULT 12 uint64_to_float64 │ │ │ │ 19240: 00ae06ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_NETDEV_DEL_DSTATE │ │ │ │ 19241: 00adedba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_SYSREG_READ_DSTATE │ │ │ │ - 19242: 005afbc4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ + 19242: 005afbb4 252 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i32 │ │ │ │ 19243: 00ade4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCRYPTO_TLS_CREDS_X509_CHECK_BASIC_CONSTRAINTS_DSTATE │ │ │ │ 19244: 00aad90c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CB_PCI_UNINIT_EVENT │ │ │ │ - 19245: 005e9f98 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ + 19245: 005e9f88 12 FUNC GLOBAL DEFAULT 12 qcrypto_block_encrypt │ │ │ │ 19246: 00adfcb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ED_READ_ERROR_DSTATE │ │ │ │ 19247: 00ade4ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_CHECKSUM_INVALID_DSTATE │ │ │ │ 19248: 00adf2d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_PROCESS_DSTATE │ │ │ │ - 19249: 00589a24 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ + 19249: 00589a14 64 FUNC GLOBAL DEFAULT 12 object_ref │ │ │ │ 19250: 00ae096c 1 OBJECT GLOBAL DEFAULT 25 message_with_timestamp │ │ │ │ - 19251: 00799c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ + 19251: 00799c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_DisplayDBus │ │ │ │ 19252: 0031f3b4 8 FUNC GLOBAL DEFAULT 12 can_sja_disconnect │ │ │ │ 19253: 002279f8 44 FUNC GLOBAL DEFAULT 12 helper_shl_i64 │ │ │ │ 19254: 00493df4 536 FUNC GLOBAL DEFAULT 12 migration_tls_channel_connect │ │ │ │ 19255: 00ab9758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_STOP_EVENT │ │ │ │ - 19256: 00745948 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ + 19256: 00745938 92 FUNC GLOBAL DEFAULT 12 qapi_free_MemoryDeviceInfo │ │ │ │ 19257: 00adefe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_PROPERTY_DSTATE │ │ │ │ 19258: 00aa562c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_WCT_CMD_OTHER_EVENT │ │ │ │ - 19259: 0078ede8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ + 19259: 0078edd8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevSdlOptions │ │ │ │ 19260: 00adf3c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_PROTOCOLS_DSTATE │ │ │ │ - 19261: 007b54f0 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ - 19262: 00965c0c 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ + 19261: 007b54e0 80 FUNC GLOBAL DEFAULT 12 qlist_unref │ │ │ │ + 19262: 00965bfc 3 OBJECT GLOBAL DEFAULT 14 sense_code_REPORTED_LUNS_CHANGED │ │ │ │ 19263: 00237b20 136 FUNC GLOBAL DEFAULT 12 qemu_console_get_head │ │ │ │ 19264: 00ab2554 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_OPEN_FAILURE_EVENT │ │ │ │ 19265: 00adfece 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_MMIO_GUEST_PAGE_DSTATE │ │ │ │ 19266: 00aad89c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IO_READ_DATA_EVENT │ │ │ │ 19267: 0023719c 136 FUNC GLOBAL DEFAULT 12 dpy_gl_cursor_position │ │ │ │ - 19268: 006a198c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ + 19268: 006a197c 88 FUNC GLOBAL DEFAULT 12 vhdx_header_le_import │ │ │ │ 19269: 0046a81c 224 FUNC GLOBAL DEFAULT 12 global_dirty_log_change │ │ │ │ 19270: 00abbe74 1 OBJECT GLOBAL DEFAULT 25 qemu_uuid_set │ │ │ │ 19271: 00ab7ea0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_LATENCY_HISTOGRAM_SET_EVENT │ │ │ │ 19272: 00adf4fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_TOOSMALL_DSTATE │ │ │ │ 19273: 00ab5cb4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_WAIT_EVENT │ │ │ │ - 19274: 00729ac0 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ + 19274: 00729ab0 368 FUNC GLOBAL DEFAULT 12 visit_type_BlockExportInfo_members │ │ │ │ 19275: 002661e4 96 FUNC GLOBAL DEFAULT 12 vnc_client_cut_text │ │ │ │ - 19276: 00717294 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ - 19277: 007efcc0 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ + 19276: 00717284 412 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow_members │ │ │ │ + 19277: 007efcb0 308 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_wake │ │ │ │ 19278: 00ade7fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_ERROR_DSTATE │ │ │ │ 19279: 00456ae4 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_getprop_cell │ │ │ │ 19280: 00aa5a5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_ASYNC_EVENT │ │ │ │ 19281: 00ab90b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CURRENT_MACHINE_EVENT │ │ │ │ - 19282: 00965bf4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ + 19282: 00965be4 3 OBJECT GLOBAL DEFAULT 14 sense_code_LUN_COMM_FAILURE │ │ │ │ 19283: 00aab670 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BCM2835_MBOX_READ_EVENT │ │ │ │ 19284: 00aacb0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_NETDEV_DISCONNECT_EVENT │ │ │ │ 19285: 002a12a4 28 FUNC GLOBAL DEFAULT 12 numa_uses_legacy_mem │ │ │ │ 19286: 00ab1cdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_IRQ_LOWER_EVENT │ │ │ │ - 19287: 00711e0c 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ - 19288: 009530e0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ + 19287: 00711dfc 4 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp_members │ │ │ │ + 19288: 009530d0 24 OBJECT GLOBAL DEFAULT 14 clone_argCLONE_FILES │ │ │ │ 19289: 00ab3e8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_REGION_MMAP_FAULT_EVENT │ │ │ │ 19290: 00aa4ae0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FILE_HDEV_IS_SG_EVENT │ │ │ │ 19291: 0021960c 268 FUNC GLOBAL DEFAULT 12 float32_to_int16_round_to_zero │ │ │ │ 19292: 00adffa6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPU_THROTTLE_SET_DSTATE │ │ │ │ 19293: 009e5a20 12 OBJECT GLOBAL DEFAULT 21 QAPIEvent_lookup │ │ │ │ 19294: 00ab35a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_PORT_SUSPEND_EVENT │ │ │ │ - 19295: 00589aa8 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ - 19296: 007a179c 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ - 19297: 006ee224 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ + 19295: 00589a98 268 FUNC GLOBAL DEFAULT 12 object_property_iter_next │ │ │ │ + 19296: 007a178c 364 FUNC GLOBAL DEFAULT 12 visit_type_DisplayUpdateOptionsVNC │ │ │ │ + 19297: 006ee214 272 FUNC GLOBAL DEFAULT 12 qmp_chardev_send_break │ │ │ │ 19298: 00ae028a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VM_STATE_NOTIFY_DSTATE │ │ │ │ - 19299: 007b22a8 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ - 19300: 0077eae0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ + 19299: 007b2298 160 FUNC GLOBAL DEFAULT 12 strv_from_str_list │ │ │ │ + 19300: 0077ead0 192 FUNC GLOBAL DEFAULT 12 visit_type_NetworkAddressFamily │ │ │ │ 19301: 00aabc90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F4XX_SYSCFG_SET_IRQ_EVENT │ │ │ │ 19302: 00adecba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_VIA_DSTATE │ │ │ │ 19303: 00aa83b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_VRAM_WRITE_EVENT │ │ │ │ 19304: 00a1a610 32 OBJECT GLOBAL DEFAULT 24 ATA_IOPORT_WR_lookup │ │ │ │ 19305: 00adf5aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FDP_RUH_CHANGE_DSTATE │ │ │ │ 19306: 00ab75a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_CREATE_UPDATE_EVENT │ │ │ │ 19307: 00ab3284 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_STATE_EVENT │ │ │ │ 19308: 00aaa38c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MAPD_EVENT │ │ │ │ - 19309: 0071096c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ - 19310: 005508c8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ + 19309: 0071095c 824 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRbd_members │ │ │ │ + 19310: 005508b8 88 FUNC GLOBAL DEFAULT 12 address_space_ldl_le │ │ │ │ 19311: 00ade51c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_OP_START_DSTATE │ │ │ │ 19312: 00aa155c 428 OBJECT GLOBAL DEFAULT 24 bdrv_raw │ │ │ │ 19313: 00ab43fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_DISABLE_EVENT │ │ │ │ - 19314: 005aeed4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ + 19314: 005aeec4 52 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i32 │ │ │ │ 19315: 00adf136 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MFSR_DSTATE │ │ │ │ 19316: 00ae05b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_DEVICES_DSTATE │ │ │ │ - 19317: 00619e08 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ + 19317: 00619df8 108 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init_1 │ │ │ │ 19318: 0041db08 616 FUNC GLOBAL DEFAULT 12 vhost_vdpa_dma_map │ │ │ │ 19319: 00adf536 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_PAGE_TOO_SMALL_DSTATE │ │ │ │ 19320: 009eb65c 12 OBJECT GLOBAL DEFAULT 21 DisplayProtocol_lookup │ │ │ │ 19321: 00adfd22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_VMSTATE_CHANGE_PREPARE_DSTATE │ │ │ │ 19322: 00ab79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GD_GL_AREA_DESTROY_CONTEXT_EVENT │ │ │ │ 19323: 00ab96b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_EVENT │ │ │ │ 19324: 00aa8318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_I2C_READ_EVENT │ │ │ │ 19325: 0034ebc8 148 FUNC GLOBAL DEFAULT 12 msix_set_mask │ │ │ │ - 19326: 0070f9f4 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ + 19326: 0070f9e4 28 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS_members │ │ │ │ 19327: 00ae0cce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_RESUME_DSTATE │ │ │ │ 19328: 004ab0b0 280 FUNC GLOBAL DEFAULT 12 eth_get_l3_proto │ │ │ │ 19329: 0047b9e4 684 FUNC GLOBAL DEFAULT 12 multifd_send_fill_packet │ │ │ │ - 19330: 00698e9c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ - 19331: 007edc28 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ - 19332: 0069a008 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ - 19333: 005ee088 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ - 19334: 005ae138 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ - 19335: 007c4bb0 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ + 19330: 00698e8c 236 FUNC GLOBAL DEFAULT 12 bdrv_can_snapshot │ │ │ │ + 19331: 007edc18 164 FUNC GLOBAL DEFAULT 12 iova_tree_find_iova │ │ │ │ + 19332: 00699ff8 596 FUNC GLOBAL DEFAULT 12 bdrv_all_delete_snapshot │ │ │ │ + 19333: 005ee078 80 FUNC GLOBAL DEFAULT 12 qcrypto_der_decode_octet_str │ │ │ │ + 19334: 005ae128 1172 FUNC GLOBAL DEFAULT 12 tcg_register_jit │ │ │ │ + 19335: 007c4ba0 44 FUNC GLOBAL DEFAULT 12 qemu_thread_get_self │ │ │ │ 19336: 00aa96b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LASIPS2_REG_READ_EVENT │ │ │ │ 19337: 003428b8 184 FUNC GLOBAL DEFAULT 12 nvme_check_prinfo │ │ │ │ 19338: 003101ac 144 FUNC GLOBAL DEFAULT 12 net_tx_pkt_setup_vlan_header_ex │ │ │ │ - 19339: 007142c0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ + 19339: 007142b0 264 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsRaw_members │ │ │ │ 19340: 00ae05fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MACHINES_DSTATE │ │ │ │ - 19341: 0061e4e8 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ + 19341: 0061e4d8 200 FUNC GLOBAL DEFAULT 12 bdrv_add_aio_context_notifier │ │ │ │ 19342: 00adef26 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTLM_MEM_READL_DSTATE │ │ │ │ - 19343: 00700298 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ + 19343: 00700288 156 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCacheInfo_members │ │ │ │ 19344: 00ade842 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_9PFS_CONNECT_DSTATE │ │ │ │ 19345: 00ab3654 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_CC_OVERRUN_EVENT │ │ │ │ 19346: 00adea30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_KBD_COMMAND_DSTATE │ │ │ │ - 19347: 006516f4 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ + 19347: 006516e4 60 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_lock │ │ │ │ 19348: 00aba718 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_DMA_RESET_TEMPORARY_EVENT │ │ │ │ - 19349: 00573f4c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ + 19349: 00573f3c 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_uminb │ │ │ │ 19350: 0026554c 200 FUNC GLOBAL DEFAULT 12 vnc_job_push │ │ │ │ - 19351: 0051913c 1004 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ + 19351: 00519130 1004 FUNC GLOBAL DEFAULT 12 virtqueue_fill │ │ │ │ 19352: 00adf414 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_RO_DSTATE │ │ │ │ 19353: 00adef8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DJMEMC_WRITE_DSTATE │ │ │ │ 19354: 00adebd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_VALUE_READ_DSTATE │ │ │ │ 19355: 00adfdc8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_IGD_LPC_BRIDGE_ENABLED_DSTATE │ │ │ │ 19356: 00ab15cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PL181_FIFO_POP_EVENT │ │ │ │ 19357: 00457560 548 FUNC GLOBAL DEFAULT 12 qmp_dumpdtb │ │ │ │ - 19358: 0055823c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ - 19359: 007849e0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ + 19358: 0055822c 4 FUNC GLOBAL DEFAULT 12 precopy_remove_notifier │ │ │ │ + 19359: 007849d0 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAddWrapper │ │ │ │ 19360: 00adf3e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_FLT_DROPPED_DSTATE │ │ │ │ - 19361: 0070d090 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ - 19362: 005b40fc 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ + 19361: 0070d080 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BlockdevQcowEncryption_base_members │ │ │ │ + 19362: 005b40ec 60 FUNC GLOBAL DEFAULT 12 tcg_gen_negsetcondi_i64 │ │ │ │ 19363: 00ae0264 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_COMPARE_ICMP_MISCOMPARE_DSTATE │ │ │ │ - 19364: 00541adc 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ + 19364: 00541ad0 420 FUNC GLOBAL DEFAULT 12 memory_region_register_iommu_notifier │ │ │ │ 19365: 00ae00f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_THREAD_LOW_PENDING_DSTATE │ │ │ │ 19366: 00268504 924 FUNC GLOBAL DEFAULT 12 vnc_client_write_sasl │ │ │ │ 19367: 00ae0468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_SET_ACTIVE_DSTATE │ │ │ │ 19368: 00ae0cdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_HBITMAP_SET_DSTATE │ │ │ │ - 19369: 008f71e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ + 19369: 008f71d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode_len │ │ │ │ 19370: 009ee748 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_granule_mode │ │ │ │ 19371: 00ade84a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_READLINK_RETURN_DSTATE │ │ │ │ 19372: 00aaf228 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_GETFEAT_VWCACHE_EVENT │ │ │ │ 19373: 00adf13a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ECC_MEM_READL_MER_DSTATE │ │ │ │ 19374: 00ab0978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_PAD_EVENT │ │ │ │ 19375: 00428e14 348 FUNC GLOBAL DEFAULT 12 audio_parse_option │ │ │ │ 19376: 00ab1028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOVEC_SGL_UNDERFLOW_EVENT │ │ │ │ 19377: 00ab06b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_PROCESS_TSK_MGMT_EVENT │ │ │ │ 19378: 00ab3efc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DEVICE_DIRTY_TRACKING_UPDATE_EVENT │ │ │ │ 19379: 0045f6cc 1060 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_start │ │ │ │ 19380: 00255cf4 276 FUNC GLOBAL DEFAULT 12 vnc_parse │ │ │ │ 19381: 00aba768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOCKCNT_FUTEX_WAKE_EVENT │ │ │ │ 19382: 00adf25a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_RX_DESC_DSTATE │ │ │ │ - 19383: 007da42c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ + 19383: 007da41c 140 FUNC GLOBAL DEFAULT 12 tran_commit │ │ │ │ 19384: 00ab07d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_FETCH_DESC_OUT_OF_RANGE_EVENT │ │ │ │ 19385: 00ab3714 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_PORT_ATTACH_EVENT │ │ │ │ 19386: 00ae03be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYSURFACE_FREE_DSTATE │ │ │ │ 19387: 00adfbae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_STOP_DSTATE │ │ │ │ - 19388: 007c3b58 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ + 19388: 007c3b48 128 FUNC GLOBAL DEFAULT 12 qemu_cond_broadcast │ │ │ │ 19389: 00adecf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LASIPS2_REG_READ_DSTATE │ │ │ │ 19390: 00aaacac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_KVM_GET_IRQ_DELIVERED_EVENT │ │ │ │ - 19391: 00615cf4 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ + 19391: 00615ce4 504 FUNC GLOBAL DEFAULT 12 bdrv_find_format │ │ │ │ 19392: 002d2ee4 1092 FUNC GLOBAL DEFAULT 12 cirrus_init_common │ │ │ │ 19393: 00adf5d0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_START_SUCCESS_DSTATE │ │ │ │ - 19394: 0054acc0 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ - 19395: 007df8f4 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ + 19394: 0054acb0 208 FUNC GLOBAL DEFAULT 12 flatview_translate │ │ │ │ + 19395: 007df8e4 476 FUNC GLOBAL DEFAULT 12 aio_context_new │ │ │ │ 19396: 00aaa52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_NMIAR1_READ_EVENT │ │ │ │ 19397: 00adf658 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_COPY_DSTATE │ │ │ │ - 19398: 0073f0d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ + 19398: 0073f0c8 92 FUNC GLOBAL DEFAULT 12 qapi_free_SchemaInfo │ │ │ │ 19399: 00ab47f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_SWITCH_ADDRESS_SPACE_EVENT │ │ │ │ - 19400: 007f8e64 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ - 19401: 00575b78 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ + 19400: 007f8e54 8 FUNC GLOBAL DEFAULT 12 trace_get_vcpu_event_count │ │ │ │ + 19401: 00575b68 24 FUNC GLOBAL DEFAULT 12 helper_atomic_smin_fetchw_le │ │ │ │ 19402: 00ab61f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_THREAD_SETUP_COMPLETE_EVENT │ │ │ │ 19403: 00226180 136 FUNC GLOBAL DEFAULT 12 float16_default_nan │ │ │ │ 19404: 00ade4d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_ERR_IN_BAND_DSTATE │ │ │ │ - 19405: 0072fdd8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ + 19405: 0072fdc8 28 FUNC GLOBAL DEFAULT 12 visit_type_ChardevHubWrapper_members │ │ │ │ 19406: 00ae022a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_DSTATE │ │ │ │ 19407: 00aa66c0 208 OBJECT GLOBAL DEFAULT 24 hw_9pfs_trace_events │ │ │ │ 19408: 00ab2ef4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_RUNTIME_READ_EVENT │ │ │ │ 19409: 0034925c 480 FUNC GLOBAL DEFAULT 12 fw_cfg_add_bytes │ │ │ │ 19410: 00adee46 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICV_HPPIR_READ_DSTATE │ │ │ │ - 19411: 00799678 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ - 19412: 007b31cc 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ + 19411: 00799668 92 FUNC GLOBAL DEFAULT 12 qapi_free_MouseInfoList │ │ │ │ + 19412: 007b31bc 8 FUNC GLOBAL DEFAULT 12 qmp_command_is_enabled │ │ │ │ 19413: 00adf468 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_NOT_IP4_DSTATE │ │ │ │ 19414: 00aab8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX6_CCM_GET_PER_CLK_EVENT │ │ │ │ 19415: 00ade7fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DSTATE │ │ │ │ 19416: 00469a48 176 FUNC GLOBAL DEFAULT 12 cpu_throttle_init │ │ │ │ - 19417: 0078e9c0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ - 19418: 00745274 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ - 19419: 006e2be8 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ - 19420: 00772afc 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ - 19421: 00796408 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ + 19417: 0078e9b0 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions │ │ │ │ + 19418: 00745264 92 FUNC GLOBAL DEFAULT 12 qapi_free_NumaHmatCacheOptions │ │ │ │ + 19419: 006e2bd8 68 FUNC GLOBAL DEFAULT 12 mux_chr_detach_frontend │ │ │ │ + 19420: 00772aec 320 FUNC GLOBAL DEFAULT 12 visit_type_FilterDumpProperties │ │ │ │ + 19421: 007963f8 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_rocker_of_dpa_flows │ │ │ │ 19422: 00ae046c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_DEL_DSTATE │ │ │ │ 19423: 00ae009e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_INFLIGHT_DSTATE │ │ │ │ - 19424: 006e0dd8 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ - 19425: 007e46b4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ + 19424: 006e0dc8 200 FUNC GLOBAL DEFAULT 12 qemu_chr_fe_set_msgfds │ │ │ │ + 19425: 007e46a4 140 FUNC GLOBAL DEFAULT 12 qemu_clock_notify │ │ │ │ 19426: 00aaa28c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CTE_READ_EVENT │ │ │ │ 19427: 00adf022 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_CCM_WRITE_DSTATE │ │ │ │ - 19428: 007b31ec 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ + 19428: 007b31dc 92 FUNC GLOBAL DEFAULT 12 qmp_for_each_command │ │ │ │ 19429: 00ab82ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_RESUME_EVENT │ │ │ │ - 19430: 007dcc24 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ + 19430: 007dcc14 20 FUNC GLOBAL DEFAULT 12 qemu_lockcnt_init │ │ │ │ 19431: 00adea5e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_WRITE_DSTATE │ │ │ │ 19432: 00adef70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_DSTATE │ │ │ │ 19433: 00aa7978 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NRF51_UART_WRITE_EVENT │ │ │ │ 19434: 009d9824 52 OBJECT GLOBAL DEFAULT 21 vmstate_scsi_device │ │ │ │ 19435: 00ab28b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_SET_PORT_FEATURE_EVENT │ │ │ │ 19436: 00adecc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BMDMA_WRITE_DSTATE │ │ │ │ 19437: 00aadfdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_CORE_READ_EVENT │ │ │ │ 19438: 00adef9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_CPRMAN_WRITE_INVALID_MAGIC_DSTATE │ │ │ │ 19439: 0047e40c 164 FUNC GLOBAL DEFAULT 12 multifd_device_state_send_setup │ │ │ │ 19440: 00ae01b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_FILE_FCLOSE_DSTATE │ │ │ │ 19441: 00ab3254 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_QH_BITS_EVENT │ │ │ │ - 19442: 005bca40 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ + 19442: 005bca30 164 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_fetch_or_i32_chk │ │ │ │ 19443: 0047d440 52 FUNC GLOBAL DEFAULT 12 multifd_recv_shutdown │ │ │ │ 19444: 00aaa19c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVIC_IRQ_UPDATE_EVENT │ │ │ │ 19445: 00ab76d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_AUTH_SASL_MECH_CHOOSE_EVENT │ │ │ │ 19446: 00acd820 4 OBJECT GLOBAL DEFAULT 25 replay_mode │ │ │ │ 19447: 00ab8fb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_KVM_EVENT │ │ │ │ 19448: 00355a98 216 FUNC GLOBAL DEFAULT 12 pci_create_simple │ │ │ │ - 19449: 005b3494 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ + 19449: 005b3484 144 FUNC GLOBAL DEFAULT 12 tcg_gen_neg_i64 │ │ │ │ 19450: 00ab429c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_POPULATE_DEVICE_GET_IRQ_INFO_FAILURE_EVENT │ │ │ │ 19451: 00342970 1512 FUNC GLOBAL DEFAULT 12 nvme_dif_pract_generate_dif │ │ │ │ - 19452: 0057aecc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ + 19452: 0057aebc 92 FUNC GLOBAL DEFAULT 12 qapi_free_CpuModelInfo │ │ │ │ 19453: 00adeffc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_CPUID_READ_DSTATE │ │ │ │ - 19454: 00648938 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ - 19455: 00781344 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ + 19454: 00648928 112 FUNC GLOBAL DEFAULT 12 blk_get_root_state │ │ │ │ + 19455: 00781334 360 FUNC GLOBAL DEFAULT 12 visit_type_StatsVCPUFilter │ │ │ │ 19456: 00adf6b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SRIOV_UNREGISTER_VFS_DSTATE │ │ │ │ 19457: 00adf1f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_UPDATE_TX_IRQ_DSTATE │ │ │ │ 19458: 0021e208 324 FUNC GLOBAL DEFAULT 12 int8_to_float16 │ │ │ │ 19459: 00ae03ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEMORY_NOTDIRTY_WRITE_ACCESS_DSTATE │ │ │ │ - 19460: 0063aa3c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ + 19460: 0063aa2c 180 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_to_errno │ │ │ │ 19461: 00aa41f4 52 OBJECT GLOBAL DEFAULT 24 root_trace_events │ │ │ │ 19462: 00aaa32c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_MOVALL_EVENT │ │ │ │ - 19463: 007162dc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ - 19464: 005b6f98 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ - 19465: 006fb3e4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ + 19463: 007162cc 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRefOrNull │ │ │ │ + 19464: 005b6f88 172 FUNC GLOBAL DEFAULT 12 tcg_gen_ext_i32_i64 │ │ │ │ + 19465: 006fb3d4 92 FUNC GLOBAL DEFAULT 12 qapi_free_Qcow2BitmapInfo │ │ │ │ 19466: 00aa9508 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_BUS_RESET_AIO_EVENT │ │ │ │ - 19467: 007df3d4 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ - 19468: 0054c950 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ - 19469: 0061ae90 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ + 19467: 007df3c4 92 FUNC GLOBAL DEFAULT 12 aio_get_linux_aio │ │ │ │ + 19468: 0054c940 72 FUNC GLOBAL DEFAULT 12 qemu_ram_pagesize_largest │ │ │ │ + 19469: 0061ae80 72 FUNC GLOBAL DEFAULT 12 bdrv_ref │ │ │ │ 19470: 00adfc10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_RUN_DSTATE │ │ │ │ 19471: 00ab6cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_COMPARE_MAIN_EVENT │ │ │ │ 19472: 00ade550 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SSH_AUTH_METHODS_DSTATE │ │ │ │ 19473: 00adffa0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_WDT_READ_DSTATE │ │ │ │ 19474: 00ade980 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_RESET_DSTATE │ │ │ │ - 19475: 0073f758 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ + 19475: 0073f748 364 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_SchemaInfo_base_members │ │ │ │ 19476: 004254e4 12 FUNC GLOBAL DEFAULT 12 AUD_is_active_out │ │ │ │ 19477: 00ab185c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDBUS_GET_CMD_LINE_EVENT │ │ │ │ 19478: 00ab5f34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_EXCHANGE_SEND_ISSUE_CALLBACK_EVENT │ │ │ │ - 19479: 0074b51c 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ + 19479: 0074b50c 320 FUNC GLOBAL DEFAULT 12 visit_type_HvBalloonDeviceInfo │ │ │ │ 19480: 002031e4 144 FUNC GLOBAL DEFAULT 12 floatx80_is_signaling_nan │ │ │ │ 19481: 00ae04be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DRIVE_MIRROR_DSTATE │ │ │ │ 19482: 00ae06ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QOM_LIST_PROPERTIES_DSTATE │ │ │ │ 19483: 00adf3a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_POSTPONED_DSTATE │ │ │ │ - 19484: 0074504c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ + 19484: 0074503c 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLFMWProperties │ │ │ │ 19485: 002314e4 64 FUNC GLOBAL DEFAULT 12 plugin_register_cb │ │ │ │ - 19486: 007d9494 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ + 19486: 007d9484 292 FUNC GLOBAL DEFAULT 12 range_compare │ │ │ │ 19487: 00adfbb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_BUS_START_DSTATE │ │ │ │ 19488: 00ae0c6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT32_DSTATE │ │ │ │ - 19489: 00580cdc 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ + 19489: 00580ccc 264 FUNC GLOBAL DEFAULT 12 qdev_alias_all_properties │ │ │ │ 19490: 004d0d10 308 FUNC GLOBAL DEFAULT 12 replay_audio_out │ │ │ │ 19491: 00aad98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIRE_ALL_TIMERS_EVENT │ │ │ │ 19492: 0022128c 16 FUNC GLOBAL DEFAULT 12 uint8_to_bfloat16_scalbn │ │ │ │ - 19493: 005cdca4 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ + 19493: 005cdc94 420 FUNC GLOBAL DEFAULT 12 migration_transferred_bytes │ │ │ │ 19494: 00aaf678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IRQ_MSIX_EVENT │ │ │ │ - 19495: 007df2ec 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ + 19495: 007df2dc 48 FUNC GLOBAL DEFAULT 12 aio_get_g_source │ │ │ │ 19496: 00adf386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_NONMSIX_ICR_READ_DSTATE │ │ │ │ - 19497: 0065bc34 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ + 19497: 0065bc24 84 FUNC GLOBAL DEFAULT 12 bdrv_co_preadv │ │ │ │ 19498: 00ae0522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_WRITE_DSTATE │ │ │ │ 19499: 00aba294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_TYPE_NULL_EVENT │ │ │ │ 19500: 00aab7f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX7_SRC_WRITE_EVENT │ │ │ │ 19501: 003e4e88 132 FUNC GLOBAL DEFAULT 12 usb_msd_load_request │ │ │ │ - 19502: 00917b0c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ + 19502: 00917afc 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset1 │ │ │ │ 19503: 0023527c 8 FUNC GLOBAL DEFAULT 12 qemu_console_get_window_id │ │ │ │ - 19504: 009179c4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ + 19504: 009179b4 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset2 │ │ │ │ 19505: 0023f7cc 140 FUNC GLOBAL DEFAULT 12 hmp_mouse_button │ │ │ │ - 19506: 0058e618 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ + 19506: 0058e608 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint64_ptr │ │ │ │ 19507: 00adff88 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX2_WDT_WRITE_DSTATE │ │ │ │ - 19508: 0091787c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ + 19508: 0091786c 324 OBJECT GLOBAL DEFAULT 14 qemu_input_map_qcode_to_atset3 │ │ │ │ 19509: 00abc13c 4 OBJECT GLOBAL DEFAULT 25 keyboard_layout │ │ │ │ 19510: 00aaa3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_PROCESS_COMMAND_EVENT │ │ │ │ 19511: 00adfa42 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_UTRL_SLOT_ERROR_DSTATE │ │ │ │ - 19512: 00789ebc 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ + 19512: 00789eac 1196 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_query_virtio_vhost_queue_status │ │ │ │ 19513: 003975f0 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_task_mgmt_endianness │ │ │ │ 19514: 00ab0548 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_STATUS_EVENT │ │ │ │ 19515: 00aaf75c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVRAM_WRITE_EVENT │ │ │ │ - 19516: 005d3f10 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ + 19516: 005d3f00 196 FUNC GLOBAL DEFAULT 12 qemu_file_get_error_obj │ │ │ │ 19517: 00aded52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_LOW_READW_DSTATE │ │ │ │ 19518: 00ab5c44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_START_OUTGOING_MIGRATION_AFTER_RDMA_CONNECT_EVENT │ │ │ │ 19519: 00ab48b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_PUT_ENDPOINT_EVENT │ │ │ │ 19520: 00aaead8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ZASL_TOO_SMALL_EVENT │ │ │ │ 19521: 00468e7c 636 FUNC GLOBAL DEFAULT 12 cpr_transfer_input │ │ │ │ - 19522: 005bdb90 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ - 19523: 006266dc 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ + 19522: 005bdb80 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_umax_fetch_i32_chk │ │ │ │ + 19523: 006266cc 232 FUNC GLOBAL DEFAULT 12 block_job_add_bdrv │ │ │ │ 19524: 00ae04ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_BLOCKDEV_BACKUP_DSTATE │ │ │ │ 19525: 00ae0782 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_DSTATE │ │ │ │ 19526: 00adfe64 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_DISABLE_KVM_DSTATE │ │ │ │ - 19527: 0078b070 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ + 19527: 0078b060 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_acpi_ospm_status │ │ │ │ 19528: 0027db18 260 FUNC GLOBAL DEFAULT 12 qbus_build_aml │ │ │ │ 19529: 00ab6154 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SOURCE_RETURN_PATH_THREAD_END_EVENT │ │ │ │ 19530: 003523bc 84 FUNC GLOBAL DEFAULT 12 pci_bus_irqs │ │ │ │ - 19531: 0078700c 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ + 19531: 00786ffc 216 FUNC GLOBAL DEFAULT 12 visit_type_VirtioDeviceFeatures_members │ │ │ │ 19532: 00ade574 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_CLIENT_HANDSHAKE_SUCCESS_DSTATE │ │ │ │ - 19533: 006fbbcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ + 19533: 006fbbbc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceInfoList │ │ │ │ 19534: 0023a65c 148 FUNC GLOBAL DEFAULT 12 qemu_add_mouse_event_handler │ │ │ │ - 19535: 00584f80 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ + 19535: 00584f70 68 FUNC GLOBAL DEFAULT 12 qemu_free_irqs │ │ │ │ 19536: 00481588 72 FUNC GLOBAL DEFAULT 12 migrate_direct_io │ │ │ │ 19537: 004bef68 44 FUNC GLOBAL DEFAULT 12 connection_has_tracked │ │ │ │ - 19538: 00746d30 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ + 19538: 00746d20 332 FUNC GLOBAL DEFAULT 12 visit_type_UuidInfo │ │ │ │ 19539: 00ab9e44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_FLOWS_EVENT │ │ │ │ 19540: 00adf350 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_POST_LOAD_DSTATE │ │ │ │ - 19541: 00611ee0 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ + 19541: 00611ed0 220 FUNC GLOBAL DEFAULT 12 os_setup_signal_handling │ │ │ │ 19542: 00349604 80 FUNC GLOBAL DEFAULT 12 fw_cfg_modify_string │ │ │ │ 19543: 00aa8538 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_CLIENT_MONITORS_CONFIG_UNSUPPORTED_BY_DEVICE_EVENT │ │ │ │ 19544: 0034c5d4 124 FUNC GLOBAL DEFAULT 12 pcie_count_ds_ports │ │ │ │ 19545: 00aab7a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SYSCTL_RESET_EVENT │ │ │ │ 19546: 00457324 292 FUNC GLOBAL DEFAULT 12 qemu_fdt_add_path │ │ │ │ 19547: 00aab370 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_IRQ_HANDLER_EVENT │ │ │ │ 19548: 00ab2864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_RESET_EVENT │ │ │ │ 19549: 00ab888c 36 OBJECT GLOBAL DEFAULT 24 qapi_commands_control_trace_events_trace_events │ │ │ │ 19550: 00aaa42c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_READ_EVENT │ │ │ │ 19551: 00aaf518 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_DIF_PRACT_GENERATE_DIF_CRC16_EVENT │ │ │ │ - 19552: 007f2c60 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ - 19553: 007ecf0c 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ + 19552: 007f2c50 56 FUNC GLOBAL DEFAULT 12 timed_average_sum │ │ │ │ + 19553: 007ecefc 168 FUNC GLOBAL DEFAULT 12 hbitmap_sha256 │ │ │ │ 19554: 00aab880 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CCM_FREQ_EVENT │ │ │ │ 19555: 00ae0ce8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_VFREE_DSTATE │ │ │ │ 19556: 00ab5d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_EVENT │ │ │ │ 19557: 00ab0d58 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_RING_FLUSH_MSG_EVENT │ │ │ │ 19558: 00adf108 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APC_MEM_WRITEB_DSTATE │ │ │ │ 19559: 00aaba70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_CFG_SEC_RESP_EVENT │ │ │ │ 19560: 00adf718 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_DISK_DMA_COMMAND_WRITE_DSTATE │ │ │ │ 19561: 00adf9fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_COMMAND_DSTATE │ │ │ │ 19562: 0023d5e4 68 FUNC GLOBAL DEFAULT 12 qemu_input_is_absolute │ │ │ │ 19563: 00aaab1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICS_SET_IRQ_LSI_EVENT │ │ │ │ 19564: 00aba8d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_COROUTINE_YIELD_EVENT │ │ │ │ - 19565: 00770194 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ + 19565: 00770184 92 FUNC GLOBAL DEFAULT 12 qapi_free_ObjectTypeInfo │ │ │ │ 19566: 00ae073a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_DEVICE_SYNC_CONFIG_DSTATE │ │ │ │ - 19567: 007192dc 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ - 19568: 0058e3f8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ - 19569: 007de094 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ - 19570: 00619170 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ + 19567: 007192cc 464 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc_members │ │ │ │ + 19568: 0058e3e8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint16_ptr │ │ │ │ + 19569: 007de084 76 FUNC GLOBAL DEFAULT 12 uffd_close_fd │ │ │ │ + 19570: 00619160 168 FUNC GLOBAL DEFAULT 12 bdrv_supports_compressed_writes │ │ │ │ 19571: 00494104 184 FUNC GLOBAL DEFAULT 12 migration_threads_add │ │ │ │ - 19572: 00611e28 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ + 19572: 00611e18 184 FUNC GLOBAL DEFAULT 12 os_setup_early_signal_handling │ │ │ │ 19573: 00aa80f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_RAISE_IRQ_EVENT │ │ │ │ 19574: 004554a0 288 FUNC GLOBAL DEFAULT 12 qmp_query_tpm_models │ │ │ │ - 19575: 0064c310 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ - 19576: 00503334 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ + 19575: 0064c300 16 FUNC GLOBAL DEFAULT 12 block_copy_call_cancel │ │ │ │ + 19576: 00503328 148 FUNC GLOBAL DEFAULT 12 vfio_put_address_space │ │ │ │ 19577: 00adf23e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TULIP_REG_READ_DSTATE │ │ │ │ 19578: 00adf42e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CORE_MDIC_READ_DSTATE │ │ │ │ 19579: 00a18518 132 OBJECT GLOBAL DEFAULT 24 helper_info_exit_atomic │ │ │ │ 19580: 00aaf598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_WRITE_EVENT │ │ │ │ 19581: 002d6744 756 FUNC GLOBAL DEFAULT 12 vbe_ioport_write_data │ │ │ │ 19582: 00ae04ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_BLOCK_DSTATE │ │ │ │ 19583: 00aded4c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_PCH_PIC_HIGH_WRITEW_DSTATE │ │ │ │ - 19584: 005cdb74 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ + 19584: 005cdb64 176 FUNC GLOBAL DEFAULT 12 perf_exit │ │ │ │ 19585: 004807f4 36 FUNC GLOBAL DEFAULT 12 migrate_colo │ │ │ │ 19586: 004d971c 224 FUNC GLOBAL DEFAULT 12 cpu_openrisc_count_start │ │ │ │ - 19587: 0072bf4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ - 19588: 00705990 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ - 19589: 005822a0 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ + 19587: 0072bf3c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevSocket │ │ │ │ + 19588: 00705980 608 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevSnapshotSync_members │ │ │ │ + 19589: 00582290 60 FUNC GLOBAL DEFAULT 12 qdev_realize_and_unref │ │ │ │ 19590: 00310388 364 FUNC GLOBAL DEFAULT 12 net_tx_pkt_reset │ │ │ │ 19591: 00aaf2b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_IDENTIFY_SEC_CTRL_LIST_EVENT │ │ │ │ 19592: 00ab1118 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_IOV_WRITE_OVERFLOW_EVENT │ │ │ │ 19593: 00aad95c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_MSIX_INVALID_EVENT │ │ │ │ 19594: 00ad5d8c 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_c │ │ │ │ 19595: 00aa79a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_EVENT │ │ │ │ - 19596: 006455d8 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ - 19597: 00748cb4 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ - 19598: 0061a020 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ + 19596: 006455c8 148 FUNC GLOBAL DEFAULT 12 blk_abort_aio_request │ │ │ │ + 19597: 00748ca4 224 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_memsave_arg_members │ │ │ │ + 19598: 0061a010 128 FUNC GLOBAL DEFAULT 12 bdrv_co_debug_event │ │ │ │ 19599: 00adf484 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_DSTATE │ │ │ │ 19600: 00adf50e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_DSTATE │ │ │ │ - 19601: 00542a34 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ + 19601: 00542a28 108 FUNC GLOBAL DEFAULT 12 memory_region_reset_dirty │ │ │ │ 19602: 00adf078 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_UPDATE_DSTATE │ │ │ │ 19603: 00aab310 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_SHMEM_SIZE_EVENT │ │ │ │ - 19604: 005af9e0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ - 19605: 005a8844 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ + 19604: 005af9d0 252 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i32 │ │ │ │ + 19605: 005a8834 72 FUNC GLOBAL DEFAULT 12 tcg_temp_new_vec │ │ │ │ 19606: 00ade495 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_ui_c │ │ │ │ - 19607: 00937784 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ - 19608: 007273a4 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ - 19609: 006f61e8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ + 19607: 00937774 4 OBJECT GLOBAL DEFAULT 14 hw_compat_8_0_len │ │ │ │ + 19608: 00727394 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_blockdev_snapshot_delete_internal_sync │ │ │ │ + 19609: 006f61d8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QAuthZListRuleList │ │ │ │ 19610: 00adffea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CPR_STATE_SAVE_DSTATE │ │ │ │ - 19611: 0093777c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ - 19612: 00693bf4 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ + 19611: 0093776c 4 OBJECT GLOBAL DEFAULT 14 hw_compat_7_1_len │ │ │ │ + 19612: 00693be4 688 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_load_tmp │ │ │ │ 19613: 00ab1a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_CREATE_CQ_INVALID_CQID_EVENT │ │ │ │ 19614: 00a9eb1c 8 OBJECT GLOBAL DEFAULT 24 monitor_bdrv_states │ │ │ │ - 19615: 006fd2cc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ - 19616: 00937774 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ + 19615: 006fd2bc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsCurlHttp │ │ │ │ + 19616: 00937764 4 OBJECT GLOBAL DEFAULT 14 hw_compat_6_2_len │ │ │ │ 19617: 00ae05e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_DSTATE │ │ │ │ 19618: 00adf324 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_LINK_SET_EXT_PARAMS_DSTATE │ │ │ │ - 19619: 00560ea8 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ + 19619: 00560e98 52 FUNC GLOBAL DEFAULT 12 monitor_get_cpu_index │ │ │ │ 19620: 00aad22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MII_READ_EVENT │ │ │ │ 19621: 00adfc34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_PACKET_ADD_DSTATE │ │ │ │ 19622: 0022df2c 192 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd16 │ │ │ │ 19623: 00ab5744 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTYRATE_CALCULATE_EVENT │ │ │ │ 19624: 00adeae8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CG3_READ_DSTATE │ │ │ │ 19625: 00adec44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PIO_TRANSFER_DSTATE │ │ │ │ 19626: 00363b5c 2072 FUNC GLOBAL DEFAULT 12 pcie_aer_inject_error │ │ │ │ 19627: 002369dc 168 FUNC GLOBAL DEFAULT 12 dpy_text_cursor │ │ │ │ 19628: 00352590 248 FUNC GLOBAL DEFAULT 12 pci_bus_range │ │ │ │ 19629: 00aaa3cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_CMD_INT_EVENT │ │ │ │ 19630: 00adf332 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_WRITE_CONFIG_DSTATE │ │ │ │ 19631: 00ade860 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKNOD_RETURN_DSTATE │ │ │ │ - 19632: 006a1d24 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ + 19632: 006a1d14 92 FUNC GLOBAL DEFAULT 12 vhdx_log_data_le_import │ │ │ │ 19633: 00a15de8 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_umin_fetchb │ │ │ │ - 19634: 007d1f40 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ + 19634: 007d1f30 64 FUNC GLOBAL DEFAULT 12 qemu_uuid_is_null │ │ │ │ 19635: 003fef64 24 FUNC GLOBAL DEFAULT 12 virtio_bus_stop_ioeventfd │ │ │ │ - 19636: 00772354 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ - 19637: 00748b74 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ - 19638: 00590d54 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ - 19639: 00680bf0 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ + 19636: 00772344 320 FUNC GLOBAL DEFAULT 12 visit_type_DBusVMStateProperties │ │ │ │ + 19637: 00748b64 320 FUNC GLOBAL DEFAULT 12 visit_type_NumaHmatCacheOptions │ │ │ │ + 19638: 00590d44 348 FUNC GLOBAL DEFAULT 12 gdb_memtohex │ │ │ │ + 19639: 00680be0 116 FUNC GLOBAL DEFAULT 12 qcow2_cache_is_table_offset │ │ │ │ 19640: 00ae06e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_REPLAY_SEEK_DSTATE │ │ │ │ 19641: 00ae0c50 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_cxl_c │ │ │ │ 19642: 00adf76a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_LOAD_DSTATE │ │ │ │ - 19643: 007446a0 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ + 19643: 00744690 312 FUNC GLOBAL DEFAULT 12 visit_type_SmpCacheProperties │ │ │ │ 19644: 004ceab0 264 FUNC GLOBAL DEFAULT 12 replay_mutex_unlock │ │ │ │ 19645: 004368f8 592 FUNC GLOBAL DEFAULT 12 qmp_blockdev_change_medium │ │ │ │ - 19646: 00787a2c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ - 19647: 005452bc 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ + 19646: 00787a1c 624 FUNC GLOBAL DEFAULT 12 visit_type_VirtQueueStatus_members │ │ │ │ + 19647: 005452b0 168 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_guest_memfd │ │ │ │ 19648: 00ade91c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_CHIP_ERASE_DSTATE │ │ │ │ 19649: 0026f2f0 4 FUNC GLOBAL DEFAULT 12 pt_getxattr │ │ │ │ 19650: 00adf07a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_DSTATE │ │ │ │ 19651: 0043b648 136 FUNC GLOBAL DEFAULT 12 cpu_synchronize_all_post_reset │ │ │ │ - 19652: 00574a80 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ + 19652: 00574a70 36 FUNC GLOBAL DEFAULT 12 helper_atomic_cmpxchgw_le │ │ │ │ 19653: 00adf47e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP6_TCP_DSTATE │ │ │ │ 19654: 00adf918 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_IO_DSTATE │ │ │ │ 19655: 00ae0562 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_DUMP_DSTATE │ │ │ │ 19656: 0036210c 244 FUNC GLOBAL DEFAULT 12 pcie_cap_flr_write_config │ │ │ │ - 19657: 00616124 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ + 19657: 00616114 1104 FUNC GLOBAL DEFAULT 12 bdrv_co_create_opts_simple │ │ │ │ 19658: 00aae27c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_UDP_EVENT │ │ │ │ 19659: 00ab7dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_ENTER_BEGIN_EVENT │ │ │ │ 19660: 00aaea28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_CMBLOC_RESERVED_EVENT │ │ │ │ 19661: 00adf54e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_ADDR_DSTATE │ │ │ │ 19662: 00adf0d6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX7_SNVS_READ_DSTATE │ │ │ │ 19663: 00ade632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_BLOCK_JOB_CANCEL_DSTATE │ │ │ │ 19664: 00adedf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VMOVP_DSTATE │ │ │ │ - 19665: 00577d08 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ + 19665: 00577cf8 240 FUNC GLOBAL DEFAULT 12 cpu_atomic_xchgl_le_mmu │ │ │ │ 19666: 00ab9894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SET_LINK_EVENT │ │ │ │ 19667: 00ae05a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_NUMA_DSTATE │ │ │ │ - 19668: 0079778c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ + 19668: 0079777c 328 FUNC GLOBAL DEFAULT 12 visit_type_TPMEmulatorOptions │ │ │ │ 19669: 00adfdf8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_NVIDIA_3D0_STATE_DSTATE │ │ │ │ 19670: 00a19908 148 OBJECT GLOBAL DEFAULT 24 local_ops │ │ │ │ 19671: 0023503c 28 FUNC GLOBAL DEFAULT 12 graphic_hw_update_done │ │ │ │ 19672: 00ade43d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_char_c │ │ │ │ 19673: 00aaec48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_CQID_EVENT │ │ │ │ 19674: 00aad72c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IGB_IRQ_SET_IAM_EVENT │ │ │ │ - 19675: 0071626c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ - 19676: 0054c700 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ + 19675: 0071625c 112 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevRef │ │ │ │ + 19676: 0054c6f0 548 FUNC GLOBAL DEFAULT 12 qemu_ram_set_idstr │ │ │ │ 19677: 002396b4 92 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_fd │ │ │ │ - 19678: 00737178 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ + 19678: 00737168 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoCipherMode │ │ │ │ 19679: 00aa9268 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_MEM_WRITE_HOST_UNIMPL_EVENT │ │ │ │ 19680: 00aaefb8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_FINISH_ZONE_EVENT │ │ │ │ 19681: 00ae03ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DISPLAYCHANGELISTENER_UNREGISTER_DSTATE │ │ │ │ 19682: 00aded22 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DONE_DSTATE │ │ │ │ 19683: 0023c204 104 FUNC GLOBAL DEFAULT 12 qemu_input_handler_unregister │ │ │ │ 19684: 00ade89e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_DSTATE │ │ │ │ 19685: 00ae02ce 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_CLIPBOARD_GRAB_FAILED_DSTATE │ │ │ │ 19686: 00ab8a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CXL_INJECT_DRAM_EVENT_EVENT │ │ │ │ 19687: 00adf89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_CONVERT_SGLIST_DSTATE │ │ │ │ 19688: 0022dfec 176 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd32 │ │ │ │ 19689: 00a17a44 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_orb │ │ │ │ 19690: 004df3ac 68 FUNC GLOBAL DEFAULT 12 helper_ove_ov │ │ │ │ - 19691: 0080034c 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ - 19692: 006fbb14 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ + 19691: 0080033c 464 FUNC GLOBAL DEFAULT 12 vu_set_queue_host_notifier │ │ │ │ + 19692: 006fbb04 92 FUNC GLOBAL DEFAULT 12 qapi_free_DriveBackup │ │ │ │ 19693: 004aa090 104 FUNC GLOBAL DEFAULT 12 net_checksum_add_cont │ │ │ │ 19694: 004ccb04 84 FUNC GLOBAL DEFAULT 12 replay_has_exception │ │ │ │ - 19695: 0055d6ec 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ + 19695: 0055d6dc 244 FUNC GLOBAL DEFAULT 12 colo_record_bitmap │ │ │ │ 19696: 00ade508 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_IO_ERROR_DSTATE │ │ │ │ 19697: 00adfa14 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_ERR_MCQ_DELETE_CQ_NOT_EXISTS_DSTATE │ │ │ │ 19698: 00adfcec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_DATA_UNDERRUN_DSTATE │ │ │ │ 19699: 00aaab5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_IRQ_EVENT │ │ │ │ 19700: 00aa5e54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_SEND_INFO_EVENT │ │ │ │ 19701: 00ab6354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MULTIFD_TLS_OUTGOING_HANDSHAKE_ERROR_EVENT │ │ │ │ 19702: 002a9498 4 FUNC GLOBAL DEFAULT 12 ramfb_display_update │ │ │ │ 19703: 00ab4dc4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_CREATE_NOTIFIER_EVENT │ │ │ │ - 19704: 0063a3b0 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ + 19704: 0063a3a0 324 FUNC GLOBAL DEFAULT 12 scsi_cmd_lba │ │ │ │ 19705: 00aaeec8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ADDR_READ_EVENT │ │ │ │ 19706: 0043bea8 56 FUNC GLOBAL DEFAULT 12 qemu_in_vcpu_thread │ │ │ │ - 19707: 007bb230 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ - 19708: 00732694 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ + 19707: 007bb220 124 FUNC GLOBAL DEFAULT 12 qemu_socket │ │ │ │ + 19708: 00732684 1088 FUNC GLOBAL DEFAULT 12 qmp_marshal_chardev_add │ │ │ │ 19709: 00ae051e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_RINGBUF_READ_DSTATE │ │ │ │ - 19710: 0073ab68 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ + 19710: 0073ab58 320 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoAkCipherOptionsRSA │ │ │ │ 19711: 00adf7be 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_ADD_MSG_BYTE_DSTATE │ │ │ │ 19712: 003b6f1c 264 FUNC GLOBAL DEFAULT 12 usb_port_location │ │ │ │ 19713: 0027100c 88 FUNC GLOBAL DEFAULT 12 v9fs_path_copy │ │ │ │ 19714: 00aa98a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_AND_HANDLER_EVENT │ │ │ │ 19715: 003bbcd8 392 FUNC GLOBAL DEFAULT 12 usb_desc_string │ │ │ │ 19716: 00231d18 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_vcpu_idle_cb │ │ │ │ - 19717: 005789e0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ + 19717: 005789d0 352 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_umaxl_le_mmu │ │ │ │ 19718: 00adea2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_WRITE_DSTATE │ │ │ │ 19719: 00235130 332 FUNC GLOBAL DEFAULT 12 graphic_hw_gl_block │ │ │ │ - 19720: 005b3d58 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ - 19721: 00769d84 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ - 19722: 00708878 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ + 19720: 005b3d48 468 FUNC GLOBAL DEFAULT 12 tcg_gen_setcondi_i64 │ │ │ │ + 19721: 00769d74 92 FUNC GLOBAL DEFAULT 12 qapi_free_RxFilterInfo │ │ │ │ + 19722: 00708868 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd │ │ │ │ 19723: 00215020 368 FUNC GLOBAL DEFAULT 12 float32_to_float16 │ │ │ │ 19724: 00ab2c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_HOST_IRQ_EVENT │ │ │ │ 19725: 00aadbac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_IPV6_FILTERING_DISABLED_EVENT │ │ │ │ - 19726: 007415a0 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ + 19726: 00741590 28 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoEvent_members │ │ │ │ 19727: 00aadcfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_SET_RFCTL_EVENT │ │ │ │ - 19728: 007ffa78 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ + 19728: 007ffa68 52 FUNC GLOBAL DEFAULT 12 vu_request_to_string │ │ │ │ 19729: 00ab5894 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CPR_STATE_LOAD_EVENT │ │ │ │ 19730: 00ab84ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_BACKUP_EVENT │ │ │ │ 19731: 003f6d0c 140 FUNC GLOBAL DEFAULT 12 vfio_device_is_mdev │ │ │ │ - 19732: 00719628 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ + 19732: 00719618 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsVpc │ │ │ │ 19733: 00adf48e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_VALIDATE_NOT_XXP_DSTATE │ │ │ │ 19734: 004d0328 68 FUNC GLOBAL DEFAULT 12 replay_event_char_read_load │ │ │ │ 19735: 004814d4 36 FUNC GLOBAL DEFAULT 12 migrate_has_block_bitmap_mapping │ │ │ │ 19736: 00aadb8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_MSI_NOTIFY_EVENT │ │ │ │ - 19737: 005b22e0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ + 19737: 005b22d0 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i32 │ │ │ │ 19738: 00ab7338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_MOUSE_SET_POS_EVENT │ │ │ │ 19739: 00aacaac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ETHLITE_PKT_SIZE_TOO_BIG_EVENT │ │ │ │ 19740: 004cda5c 160 FUNC GLOBAL DEFAULT 12 replay_put_byte │ │ │ │ 19741: 003133dc 88 FUNC GLOBAL DEFAULT 12 net_rx_pkt_unset_vhdr │ │ │ │ 19742: 00ae011c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_DSTATE │ │ │ │ - 19743: 00765b90 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ + 19743: 00765b80 244 FUNC GLOBAL DEFAULT 12 visit_type_CommandLineParameterInfoList │ │ │ │ 19744: 004401f4 128 FUNC GLOBAL DEFAULT 12 dirtylimit_throttle_time_per_round │ │ │ │ 19745: 00aac2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_R40_DRAMC_DETECT_CELL_WRITE_EVENT │ │ │ │ 19746: 00adeb62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_PRE_LOAD_DSTATE │ │ │ │ 19747: 00adeba2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_CMD_CTX_DESTROY_DSTATE │ │ │ │ - 19748: 0063aaf0 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ + 19748: 0063aae0 420 FUNC GLOBAL DEFAULT 12 scsi_sense_buf_is_guest_recoverable │ │ │ │ 19749: 00aaf6dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_FW_CFG_ADD_I64_EVENT │ │ │ │ - 19750: 006de0e0 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ + 19750: 006de0d0 512 FUNC GLOBAL DEFAULT 12 blk_getlength │ │ │ │ 19751: 00adf77e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_DSTATE │ │ │ │ 19752: 00aad2cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_PCS_READ_EVENT │ │ │ │ - 19753: 007d4998 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ + 19753: 007d4988 316 FUNC GLOBAL DEFAULT 12 qdist_add │ │ │ │ 19754: 003f6000 1408 FUNC GLOBAL DEFAULT 12 vfio_region_setup │ │ │ │ 19755: 00ade8d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_READ_FIFO_DSTATE │ │ │ │ - 19756: 0069475c 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ + 19756: 0069474c 236 FUNC GLOBAL DEFAULT 12 qcow2_co_compress │ │ │ │ 19757: 00adfb7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DWC2_GLBREG_WRITE_DSTATE │ │ │ │ 19758: 00ade992 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_ERASE_TIMEOUT_DSTATE │ │ │ │ - 19759: 00610f64 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ + 19759: 00610f54 116 FUNC GLOBAL DEFAULT 12 iothread_by_id │ │ │ │ 19760: 00ab6014 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_ACCEPT_INCOMING_MIGRATION_ACCEPTED_EVENT │ │ │ │ 19761: 003975ec 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_scsi_io_reply_endianness │ │ │ │ 19762: 00a18494 132 OBJECT GLOBAL DEFAULT 24 helper_info_lookup_tb_ptr │ │ │ │ 19763: 002d3dac 416 FUNC GLOBAL DEFAULT 12 pci_std_vga_mmio_region_init │ │ │ │ - 19764: 007fdef0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ - 19765: 00560edc 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ - 19766: 007732a0 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ - 19767: 005eeb94 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ + 19764: 007fdee0 92 FUNC GLOBAL DEFAULT 12 qapi_free_CXLUncorErrorRecordList │ │ │ │ + 19765: 00560ecc 372 FUNC GLOBAL DEFAULT 12 hmp_info_registers │ │ │ │ + 19766: 00773290 664 FUNC GLOBAL DEFAULT 12 visit_type_InputBarrierProperties_members │ │ │ │ + 19767: 005eeb84 156 FUNC GLOBAL DEFAULT 12 qcrypto_hash_base64 │ │ │ │ 19768: 00aba464 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VISIT_FREE_EVENT │ │ │ │ 19769: 00994228 52 OBJECT GLOBAL DEFAULT 21 vmstate_serial │ │ │ │ 19770: 00adedac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_CLAIM_IRQ_DSTATE │ │ │ │ 19771: 00aa4f80 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_NEED_CHECK_TIMER_CB_EVENT │ │ │ │ 19772: 00adf39e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_LEGACY_NOTIFY_DSTATE │ │ │ │ 19773: 00ab432c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_EARLY_SETUP_EVENT │ │ │ │ - 19774: 007ef720 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ - 19775: 00501dbc 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ - 19776: 007eebfc 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ + 19774: 007ef710 164 FUNC GLOBAL DEFAULT 12 iov_discard_front_undoable │ │ │ │ + 19775: 00501db0 392 FUNC GLOBAL DEFAULT 12 vfio_devices_query_dirty_bitmap │ │ │ │ + 19776: 007eebec 80 FUNC GLOBAL DEFAULT 12 qemu_iovec_init_external │ │ │ │ 19777: 00aa5480 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLK_ROOT_ATTACH_EVENT │ │ │ │ 19778: 00aa9488 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BMDMA_READ_EVENT │ │ │ │ - 19779: 00555320 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ + 19779: 00555310 16 FUNC GLOBAL DEFAULT 12 ramblock_is_pmem │ │ │ │ 19780: 004b3a30 588 FUNC GLOBAL DEFAULT 12 print_net_client │ │ │ │ 19781: 00aad4dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_RX_MAC_DISABLED_EVENT │ │ │ │ 19782: 00adfe58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_VECTOR_RELEASE_DSTATE │ │ │ │ 19783: 00adf7a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_DO_MSGOUT_SIMPLEQUEUE_DSTATE │ │ │ │ - 19784: 007ef324 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ - 19785: 0076df1c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ + 19784: 007ef314 112 FUNC GLOBAL DEFAULT 12 qemu_iovec_reset │ │ │ │ + 19785: 0076df0c 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_NETDEV_STREAM_DISCONNECTED_arg_members │ │ │ │ 19786: 00adf844 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_DSTATE │ │ │ │ 19787: 00aa7364 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_UNSUPPORTED_DEVICE_CONFIGURATION_EVENT │ │ │ │ - 19788: 007905a8 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ + 19788: 00790598 316 FUNC GLOBAL DEFAULT 12 visit_type_QCryptodevInfo │ │ │ │ 19789: 00aa7928 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_IRQ_RAISED_EVENT │ │ │ │ - 19790: 0066add8 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ - 19791: 005dce04 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ + 19790: 0066adc8 656 FUNC GLOBAL DEFAULT 12 bdrv_query_snapshot_info_list │ │ │ │ + 19791: 005dcdf4 340 FUNC GLOBAL DEFAULT 12 qio_channel_tls_handshake │ │ │ │ 19792: 00ab2944 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_MSOS_EVENT │ │ │ │ - 19793: 005d4ad8 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ + 19793: 005d4ac8 292 FUNC GLOBAL DEFAULT 12 qemu_get_offset │ │ │ │ 19794: 00448550 36 FUNC GLOBAL DEFAULT 12 qtest_server_set_send_handler │ │ │ │ 19795: 003f59b0 476 FUNC GLOBAL DEFAULT 12 vfio_region_exit │ │ │ │ 19796: 00404ea4 136 FUNC GLOBAL DEFAULT 12 virtio_pci_get_trans_devid │ │ │ │ - 19797: 0077c890 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ - 19798: 00579510 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ + 19797: 0077c880 192 FUNC GLOBAL DEFAULT 12 visit_type_NotifyVmexitOption │ │ │ │ + 19798: 00579500 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_be │ │ │ │ 19799: 0048d848 1048 FUNC GLOBAL DEFAULT 12 qemu_savevm_state_iterate │ │ │ │ - 19800: 0058283c 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ - 19801: 00740edc 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ + 19800: 0058282c 144 FUNC GLOBAL DEFAULT 12 device_class_set_legacy_reset │ │ │ │ + 19801: 00740ecc 188 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoCommand_members │ │ │ │ 19802: 0022e174 168 FUNC GLOBAL DEFAULT 12 helper_gvec_ussub8 │ │ │ │ 19803: 00aa8298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MACFB_CTRL_READ_EVENT │ │ │ │ 19804: 00aaa51c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_EOIR_WRITE_EVENT │ │ │ │ 19805: 00aaa82c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_IGRPEN_WRITE_EVENT │ │ │ │ - 19806: 005d63e8 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ + 19806: 005d63d8 180 FUNC GLOBAL DEFAULT 12 qio_channel_buffer_new │ │ │ │ 19807: 0022e09c 216 FUNC GLOBAL DEFAULT 12 helper_gvec_usadd64 │ │ │ │ - 19808: 00579730 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ + 19808: 00579720 236 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_be_mmu │ │ │ │ 19809: 00ab4c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_ADDR_EVENT │ │ │ │ 19810: 00ade950 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_SUBMIT_MULTIREQ_DSTATE │ │ │ │ 19811: 0029f218 1804 FUNC GLOBAL DEFAULT 12 machine_set_cpu_numa_node │ │ │ │ 19812: 003f740c 252 FUNC GLOBAL DEFAULT 12 vfio_container_set_dirty_page_tracking │ │ │ │ - 19813: 00701660 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ + 19813: 00701650 320 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecific │ │ │ │ 19814: 00aa8388 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ARTIST_DRAW_LINE_EVENT │ │ │ │ 19815: 00adf1e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NPCM7XX_EMC_RECEIVED_PACKET_DSTATE │ │ │ │ 19816: 00aaee18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_OPC_EVENT │ │ │ │ 19817: 004a45a8 104 FUNC GLOBAL DEFAULT 12 hmp_info_version │ │ │ │ - 19818: 0077840c 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ + 19818: 007783fc 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_qom_set │ │ │ │ 19819: 00ab2914 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_SET_INTERFACE_EVENT │ │ │ │ 19820: 00437734 712 FUNC GLOBAL DEFAULT 12 hmp_drive_add │ │ │ │ 19821: 00ab83ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_DIRTY_BITMAP_DISABLE_EVENT │ │ │ │ 19822: 003584e8 52 FUNC GLOBAL DEFAULT 12 pci_set_power │ │ │ │ 19823: 00ab191c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_READ_EVENT │ │ │ │ 19824: 0048131c 404 FUNC GLOBAL DEFAULT 12 qmp_migrate_set_capabilities │ │ │ │ 19825: 00aabef0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPS2_SCC_RESET_EVENT │ │ │ │ 19826: 00aa68d0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_REMOVE_EVENT │ │ │ │ 19827: 00aaf910 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_RTC_READ_EVENT │ │ │ │ - 19828: 0078f2a4 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ + 19828: 0078f294 192 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevDriver │ │ │ │ 19829: 00adfa80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_THREAD_STOP_DSTATE │ │ │ │ 19830: 00ade910 2 OBJECT GLOBAL DEFAULT 25 _TRACE_M25P80_READ_SFDP_DSTATE │ │ │ │ 19831: 00293ff8 680 FUNC GLOBAL DEFAULT 12 load_elf_hdr │ │ │ │ 19832: 00ab2c94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_RAISE_GLOBAL_IRQ_EVENT │ │ │ │ - 19833: 0054c6f8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ + 19833: 0054c6e8 8 FUNC GLOBAL DEFAULT 12 qemu_ram_get_fd │ │ │ │ 19834: 004442f0 72 FUNC GLOBAL DEFAULT 12 qmp_device_add │ │ │ │ 19835: 0043c23c 32 FUNC GLOBAL DEFAULT 12 cpu_thread_signal_destroyed │ │ │ │ 19836: 00a1f114 132 OBJECT GLOBAL DEFAULT 24 helper_info_itofd │ │ │ │ - 19837: 007b6150 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ + 19837: 007b6140 228 FUNC GLOBAL DEFAULT 12 qdict_from_jsonf_nofail │ │ │ │ 19838: 00ab5c24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_DISCARD_SEND_FINISH_EVENT │ │ │ │ 19839: 00ae05f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_TARGET_DSTATE │ │ │ │ 19840: 004cf2e0 116 FUNC GLOBAL DEFAULT 12 replay_bh_schedule_event │ │ │ │ 19841: 00aded38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_KBD_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ - 19842: 006fcae4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ - 19843: 007b4390 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ + 19842: 006fcad4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptionsBlklogwrites │ │ │ │ + 19843: 007b4380 108 FUNC GLOBAL DEFAULT 12 qdict_get_double │ │ │ │ 19844: 00adec3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_DMA_RW_BUF_DSTATE │ │ │ │ - 19845: 005b2b70 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ + 19845: 005b2b60 160 FUNC GLOBAL DEFAULT 12 tcg_gen_st_i64 │ │ │ │ 19846: 00ab826c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCK_JOB_CHANGE_EVENT │ │ │ │ - 19847: 0057ae9c 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ + 19847: 0057ae8c 8 FUNC GLOBAL DEFAULT 12 kvm_get_free_memslots │ │ │ │ 19848: 00307540 312 FUNC GLOBAL DEFAULT 12 e1000x_update_rx_total_stats │ │ │ │ 19849: 00ade888 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_OPEN_RETURN_DSTATE │ │ │ │ - 19850: 0078e898 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ + 19850: 0078e888 296 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewireOptions_members │ │ │ │ 19851: 004bed0c 4 FUNC GLOBAL DEFAULT 12 connection_hashtable_reset │ │ │ │ 19852: 00a1f00c 132 OBJECT GLOBAL DEFAULT 24 helper_info_itofs │ │ │ │ 19853: 00ae02b2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_MAP_WAIT_DSTATE │ │ │ │ 19854: 00adf81a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_READ_DSTATE │ │ │ │ 19855: 00adf31c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_ICR_CLEAR_GPIE_NSICR_DSTATE │ │ │ │ - 19856: 0063a530 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ + 19856: 0063a520 220 FUNC GLOBAL DEFAULT 12 scsi_parse_sense_buf │ │ │ │ 19857: 00adf54a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_QFLAGS_DSTATE │ │ │ │ 19858: 00adf316 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IGB_IRQ_WRITE_EICS_DSTATE │ │ │ │ 19859: 00ae065c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_COLO_LOST_HEARTBEAT_DSTATE │ │ │ │ 19860: 004d6904 112 FUNC GLOBAL DEFAULT 12 rr_kick_vcpu_thread │ │ │ │ - 19861: 007b3a30 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ + 19861: 007b3a20 132 FUNC GLOBAL DEFAULT 12 qnum_unref │ │ │ │ 19862: 00ae0386 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_CLIENT_EOF_DSTATE │ │ │ │ 19863: 00aaf8e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RS5C372_SEND_EVENT │ │ │ │ - 19864: 0077e690 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ + 19864: 0077e680 92 FUNC GLOBAL DEFAULT 12 qapi_free_InetSocketAddress │ │ │ │ 19865: 00ade6de 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_NEW_CLIENT_DSTATE │ │ │ │ - 19866: 00579a3c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ - 19867: 00717150 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ + 19866: 00579a2c 396 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_sminl_be_mmu │ │ │ │ + 19867: 00717140 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsParallels │ │ │ │ 19868: 0027d9fc 8 FUNC GLOBAL DEFAULT 12 aml_int │ │ │ │ 19869: 0046069c 196 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_user_get_vhost │ │ │ │ - 19870: 00717bd0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ + 19870: 00717bc0 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevCreateOptionsQcow2 │ │ │ │ 19871: 0021f9d0 292 FUNC GLOBAL DEFAULT 12 int32_to_floatx80 │ │ │ │ 19872: 00ae0c78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_POLICY_SKIP_DSTATE │ │ │ │ - 19873: 0075aac4 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ - 19874: 0073b43c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ - 19875: 0075b8ac 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ + 19873: 0075aab4 256 FUNC GLOBAL DEFAULT 12 visit_type_ReplicationStatus_members │ │ │ │ + 19874: 0073b42c 1200 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_dram_event │ │ │ │ + 19875: 0075b89c 448 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_calc_dirty_rate_arg_members │ │ │ │ 19876: 00adf768 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_MM_STORE_DSTATE │ │ │ │ 19877: 00aad59c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_H_SEND_LOGICAL_LAN_BUF_DESC_EVENT │ │ │ │ - 19878: 007ee710 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ - 19879: 0072e548 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ - 19880: 007aa524 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ + 19878: 007ee700 168 FUNC GLOBAL DEFAULT 12 iov_hexdump │ │ │ │ + 19879: 0072e538 92 FUNC GLOBAL DEFAULT 12 visit_type_ChardevSpiceChannel_members │ │ │ │ + 19880: 007aa514 568 FUNC GLOBAL DEFAULT 12 visit_start_list │ │ │ │ 19881: 00230704 72 FUNC GLOBAL DEFAULT 12 qemu_plugin_outs │ │ │ │ 19882: 00aa9e0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_WRITE_EVENT │ │ │ │ - 19883: 00766e2c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ - 19884: 007ca90c 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ - 19885: 006fd830 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ - 19886: 007dff90 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ + 19883: 00766e1c 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_stop │ │ │ │ + 19884: 007ca8fc 108 FUNC GLOBAL DEFAULT 12 fifo8_peek │ │ │ │ + 19885: 006fd820 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevCreateOptionsLUKS │ │ │ │ + 19886: 007dff80 176 FUNC GLOBAL DEFAULT 12 aio_context_set_thread_pool_params │ │ │ │ 19887: 00ade93c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_UNREALIZE_DSTATE │ │ │ │ 19888: 00aa46a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GDBSTUB_HIT_IO_ERROR_EVENT │ │ │ │ - 19889: 00686a54 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ - 19890: 00783bf4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ + 19889: 00686a44 2116 FUNC GLOBAL DEFAULT 12 qcow2_cluster_discard │ │ │ │ + 19890: 00783be4 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_trace_event_set_state │ │ │ │ 19891: 00aaab8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XICS_ICP_CHECK_IPI_EVENT │ │ │ │ 19892: 00ab27c4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_FATAL_ERROR_EVENT │ │ │ │ 19893: 00244e4c 80 FUNC GLOBAL DEFAULT 12 qmp_query_spice │ │ │ │ 19894: 0046d794 140 FUNC GLOBAL DEFAULT 12 multifd_file_recv_data │ │ │ │ - 19895: 008f71e8 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ + 19895: 008f71d8 0x20000 OBJECT GLOBAL DEFAULT 14 qemu_input_map_x11_to_qcode │ │ │ │ 19896: 00ab34f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_TD_STALL_EVENT │ │ │ │ - 19897: 007458ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ + 19897: 007458dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_HvBalloonDeviceInfoWrapper │ │ │ │ 19898: 00adf814 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_PCI_DMA_BLAST_DSTATE │ │ │ │ 19899: 00215190 92 FUNC GLOBAL DEFAULT 12 float32_to_float64 │ │ │ │ 19900: 00ab810c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_SNAPSHOT_DELETE_INTERNAL_SYNC_EVENT │ │ │ │ 19901: 00adfdde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_NO_SMC_DSTATE │ │ │ │ 19902: 00adf206 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_FEC_RECEIVE_DSTATE │ │ │ │ 19903: 00ade5ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QED_START_NEED_CHECK_TIMER_DSTATE │ │ │ │ - 19904: 0060d4d0 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ - 19905: 00792024 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ - 19906: 006ebf5c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ + 19904: 0060d4c0 172 FUNC GLOBAL DEFAULT 12 qmp_drive_backup │ │ │ │ + 19905: 00792014 92 FUNC GLOBAL DEFAULT 12 qapi_free_PciInfo │ │ │ │ + 19906: 006ebf4c 52 FUNC GLOBAL DEFAULT 12 qemu_chr_be_can_write │ │ │ │ 19907: 00adff3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_LISTENER_COMMIT_DSTATE │ │ │ │ 19908: 00ab2fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UHCI_PACKET_DEL_EVENT │ │ │ │ - 19909: 0070129c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ - 19910: 00805628 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ - 19911: 005409c4 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ + 19909: 0070128c 332 FUNC GLOBAL DEFAULT 12 visit_type_ImageInfoSpecificQCow2Wrapper │ │ │ │ + 19910: 00805618 372 FUNC GLOBAL DEFAULT 12 vduse_dev_create_by_name │ │ │ │ + 19911: 005409b8 772 FUNC GLOBAL DEFAULT 12 memory_region_transaction_commit │ │ │ │ 19912: 00adee9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IGRPEN1_EL3_WRITE_DSTATE │ │ │ │ 19913: 00416584 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_inflight │ │ │ │ - 19914: 0051ab18 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ + 19914: 0051ab0c 36 FUNC GLOBAL DEFAULT 12 virtio_queue_vector │ │ │ │ 19915: 00adea7c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_IOSFC_UNMAP_MEMORY_REGION_DSTATE │ │ │ │ 19916: 00244974 768 FUNC GLOBAL DEFAULT 12 qemu_text_console_handle_keysym │ │ │ │ 19917: 00aaad3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOAPIC_SET_REMOTE_IRR_EVENT │ │ │ │ 19918: 00ab7598 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_SPICE_DISPLAY_UPDATE_EVENT │ │ │ │ - 19919: 005e1578 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ + 19919: 005e1568 100 FUNC GLOBAL DEFAULT 12 qio_channel_add_watch │ │ │ │ 19920: 00ae0744 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_PCI_DSTATE │ │ │ │ 19921: 004bed10 600 FUNC GLOBAL DEFAULT 12 connection_get │ │ │ │ 19922: 00ae007e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RDMA_REGISTRATION_HANDLE_FINISHED_DSTATE │ │ │ │ 19923: 00aaeae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQENT_SZ_ZERO_EVENT │ │ │ │ 19924: 00ab4bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_DEV_VRING_BASE_EVENT │ │ │ │ 19925: 00aaccfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_GMAC_SET_LINK_EVENT │ │ │ │ 19926: 00aa6d8c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ES1370_TRANSFER_AUDIO_EVENT │ │ │ │ 19927: 0046f788 324 FUNC GLOBAL DEFAULT 12 hmp_migrate_set_capability │ │ │ │ 19928: 00ae0632 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_COLO_STATUS_DSTATE │ │ │ │ 19929: 00aa86b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_RES_PUSH_EVENT │ │ │ │ - 19930: 00965c08 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ - 19931: 0053cde8 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ + 19930: 00965bf8 3 OBJECT GLOBAL DEFAULT 14 sense_code_DEVICE_INTERNAL_RESET │ │ │ │ + 19931: 0053cddc 288 FUNC GLOBAL DEFAULT 12 memory_region_init_ram_device_ptr │ │ │ │ 19932: 00adec7e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_MEM_WRITE_UNIMPL_DSTATE │ │ │ │ 19933: 00ae0c70 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_UINT16_DSTATE │ │ │ │ 19934: 004d37dc 124 FUNC GLOBAL DEFAULT 12 accel_ioctl_inhibit_end │ │ │ │ 19935: 00adf476 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_FIX_TCP_DSTATE │ │ │ │ - 19936: 0059453c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ + 19936: 0059452c 64 FUNC GLOBAL DEFAULT 12 gdb_extend_query_table │ │ │ │ 19937: 00aa8788 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_IO_UNEXPECTED_VGA_MODE_EVENT │ │ │ │ 19938: 00adf5bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ZNS_ZONE_RESET_DSTATE │ │ │ │ 19939: 00aa50b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_L2_ALLOCATE_EVENT │ │ │ │ 19940: 00ab9314 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CALC_DIRTY_RATE_EVENT │ │ │ │ - 19941: 007ca6f4 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ + 19941: 007ca6e4 8 FUNC GLOBAL DEFAULT 12 fifo8_destroy │ │ │ │ 19942: 00ab9b68 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRACE_EVENT_GET_STATE_EVENT │ │ │ │ 19943: 00ade7fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_SET_STATE_BLOBS_DONE_DSTATE │ │ │ │ 19944: 00ab184c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SET_INSERTED_EVENT │ │ │ │ 19945: 00221a28 64 FUNC GLOBAL DEFAULT 12 float64_max │ │ │ │ 19946: 00adfc6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QTD_FIELDS_DSTATE │ │ │ │ 19947: 00ade668 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BDRV_CO_PREADV_PART_DSTATE │ │ │ │ 19948: 0043c150 80 FUNC GLOBAL DEFAULT 12 qemu_cond_wait_bql │ │ │ │ 19949: 00aad85c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_WRN_IO_ADDR_FLASH_EVENT │ │ │ │ - 19950: 0057b398 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ + 19950: 0057b388 112 FUNC GLOBAL DEFAULT 12 visit_type_SGXEPCSection_members │ │ │ │ 19951: 00aadbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ 19952: 00adf7e2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_LOAD_REQUEST_DSTATE │ │ │ │ 19953: 0043a37c 32 FUNC GLOBAL DEFAULT 12 qemu_register_boot_set │ │ │ │ - 19954: 00737480 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ + 19954: 00737470 424 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsBase │ │ │ │ 19955: 00aa4ee0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_MAIN_EVENT │ │ │ │ 19956: 00ad5d59 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_misc_target_c │ │ │ │ - 19957: 005bc420 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ + 19957: 005bc410 4 FUNC GLOBAL DEFAULT 12 tcg_gen_nonatomic_cmpxchg_i64_chk │ │ │ │ 19958: 00adea2c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX_SERIAL_READ_DSTATE │ │ │ │ - 19959: 00797638 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ + 19959: 00797628 312 FUNC GLOBAL DEFAULT 12 visit_type_TPMPassthroughOptions │ │ │ │ 19960: 00aa8c9c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_SEND_ADDRESS_EVENT │ │ │ │ 19961: 00ab5704 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BLOCK_SAVE_DEVICE_DIRTY_EVENT │ │ │ │ 19962: 00adf5e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_READ_DSTATE │ │ │ │ 19963: 00adf8aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_MSG_RING_PUT_DSTATE │ │ │ │ 19964: 00adecc2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SII3112_READ_DSTATE │ │ │ │ 19965: 00adfef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTQUEUE_FILL_DSTATE │ │ │ │ - 19966: 00544d28 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ + 19966: 00544d1c 252 FUNC GLOBAL DEFAULT 12 address_space_init │ │ │ │ 19967: 00adead6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_PALETTE_WRITE_DSTATE │ │ │ │ 19968: 00ab43ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_LOAD_ROM_EVENT │ │ │ │ 19969: 00adf094 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32F4XX_EXTI_WRITE_DSTATE │ │ │ │ 19970: 00adfc44 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UHCI_FRAME_START_DSTATE │ │ │ │ 19971: 00ab88e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_COMMANDS_EVENT │ │ │ │ 19972: 004787b0 692 FUNC GLOBAL DEFAULT 12 migration_rate_limit │ │ │ │ 19973: 0029bc4c 160 FUNC GLOBAL DEFAULT 12 qmp_query_memory_size_summary │ │ │ │ 19974: 00ade85a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_GETLOCK_DSTATE │ │ │ │ - 19975: 0076d9b4 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ + 19975: 0076d9a4 244 FUNC GLOBAL DEFAULT 12 visit_type_RxFilterInfoList │ │ │ │ 19976: 00aae07c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_FLT_UCAST_MATCH_EVENT │ │ │ │ 19977: 00adedf4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CMD_VSYNC_DSTATE │ │ │ │ 19978: 00ae0778 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_SEND_KEY_DSTATE │ │ │ │ 19979: 00ae06e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_REPLAY_SEEK_DSTATE │ │ │ │ 19980: 00aaa48c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_REDIST_READ_EVENT │ │ │ │ 19981: 00aa5df4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_CONTEXT_EVENT │ │ │ │ 19982: 00aae948 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQTAIL_EVENT │ │ │ │ 19983: 00adefbe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_PRAM_READ_DSTATE │ │ │ │ - 19984: 007f82e0 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ + 19984: 007f82d0 344 FUNC GLOBAL DEFAULT 12 qmp_query_yank │ │ │ │ 19985: 00ab2bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_MEMORY_READ_EVENT │ │ │ │ 19986: 00adf866 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_DMA_DISABLE_DSTATE │ │ │ │ 19987: 0023d9d0 352 FUNC GLOBAL DEFAULT 12 qemu_input_queue_mtt_abs │ │ │ │ - 19988: 00560e78 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ + 19988: 00560e68 48 FUNC GLOBAL DEFAULT 12 mon_get_cpu_env │ │ │ │ 19989: 00aad4ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_TX_RESET_EVENT │ │ │ │ - 19990: 0078fcc8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ + 19990: 0078fcb8 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptodevBackendServiceTypeList │ │ │ │ 19991: 00aa88c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_EVENT │ │ │ │ 19992: 00221968 8 FUNC GLOBAL DEFAULT 12 float16_max │ │ │ │ - 19993: 006faff0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ + 19993: 006fafe0 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfo │ │ │ │ 19994: 00416470 16 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config_notifier │ │ │ │ - 19995: 007d0548 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ + 19995: 007d0538 204 FUNC GLOBAL DEFAULT 12 qemu_opts_absorb_qdict │ │ │ │ 19996: 00aa7354 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PFLASH_WRITE_EVENT │ │ │ │ 19997: 00ab9544 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MIGRATE_CAPABILITIES_EVENT │ │ │ │ 19998: 00adf27e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNHME_MAC_READ_DSTATE │ │ │ │ - 19999: 0073afd4 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ + 19999: 0073afc4 1128 FUNC GLOBAL DEFAULT 12 qmp_marshal_cxl_inject_general_media_event │ │ │ │ 20000: 00adefde 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BCM2835_MBOX_WRITE_DSTATE │ │ │ │ - 20001: 00572d60 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ + 20001: 00572d50 72 FUNC GLOBAL DEFAULT 12 cpu_ldq_le_data │ │ │ │ 20002: 00ab40bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_RTL8168_FAKE_LATCH_EVENT │ │ │ │ 20003: 00adf1bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DP8393X_RAISE_IRQ_DSTATE │ │ │ │ 20004: 0031bcfc 748 FUNC GLOBAL DEFAULT 12 vhost_net_init │ │ │ │ 20005: 00ae068e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GET_WIN32_SOCKET_DSTATE │ │ │ │ - 20006: 007fc994 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ + 20006: 007fc984 244 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DEVICE_UNPLUG_GUEST_ERROR_arg_members │ │ │ │ 20007: 00aa68a0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_MKNOD_RETURN_EVENT │ │ │ │ 20008: 00adfbc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_XFER_RETRY_DSTATE │ │ │ │ 20009: 00adf482 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_IP4_TCP_DSTATE │ │ │ │ 20010: 004233e0 160 FUNC GLOBAL DEFAULT 12 audio_generic_get_buffer_in │ │ │ │ 20011: 00aae5ac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SUN8I_EMAC_MII_READ_REG_EVENT │ │ │ │ - 20012: 0058fa44 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ + 20012: 0058fa34 336 FUNC GLOBAL DEFAULT 12 user_creatable_del │ │ │ │ 20013: 00ae04bc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_DRIVE_MIRROR_DSTATE │ │ │ │ - 20014: 00652758 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ + 20014: 00652748 8 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_get_locked │ │ │ │ 20015: 003104f4 80 FUNC GLOBAL DEFAULT 12 net_tx_pkt_unmap_frag_pci │ │ │ │ 20016: 00ade344 4 OBJECT GLOBAL DEFAULT 25 bdrv_drain_all_count │ │ │ │ 20017: 00adefc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_SECONDS_READ_DSTATE │ │ │ │ - 20018: 009173e4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ - 20019: 0072c8a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ - 20020: 00648774 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ - 20021: 007a1908 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ + 20018: 009173d4 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_usb_to_qcode_len │ │ │ │ + 20019: 0072c894 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevPtyWrapper │ │ │ │ + 20020: 00648764 212 FUNC GLOBAL DEFAULT 12 blk_remove_all_bs │ │ │ │ + 20021: 007a18f8 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_DisplayUpdateOptions_base_members │ │ │ │ 20022: 00ab94d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_COLO_LOST_HEARTBEAT_EVENT │ │ │ │ 20023: 00aba728 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_MUTEX_UNLOCK_EVENT │ │ │ │ 20024: 0023046c 8 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_size │ │ │ │ 20025: 00aa9774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PS2_SET_LEDSTATE_EVENT │ │ │ │ 20026: 00adf33e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_IO_ADDR_UNKNOWN_DSTATE │ │ │ │ - 20027: 007685e8 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ + 20027: 007685d8 1224 FUNC GLOBAL DEFAULT 12 qmp_marshal_add_fd │ │ │ │ 20028: 00aacf1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I82596_CHANNEL_ATTENTION_EVENT │ │ │ │ - 20029: 00609ac8 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ + 20029: 00609ab8 240 FUNC GLOBAL DEFAULT 12 drive_get │ │ │ │ 20030: 00a1f6c0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_d │ │ │ │ - 20031: 006de770 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ + 20031: 006de760 600 FUNC GLOBAL DEFAULT 12 blk_preadv_part │ │ │ │ 20032: 003f52b0 168 FUNC GLOBAL DEFAULT 12 vfio_bitmap_alloc │ │ │ │ - 20033: 0058029c 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ + 20033: 0058028c 40 FUNC GLOBAL DEFAULT 12 qdev_prop_set_bit │ │ │ │ 20034: 00aa5a4c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_CONNECT_FAIL_EVENT │ │ │ │ - 20035: 0064551c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ + 20035: 0064550c 104 FUNC GLOBAL DEFAULT 12 blk_make_zero │ │ │ │ 20036: 00a1f2a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_sub_s │ │ │ │ - 20037: 00713908 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ - 20038: 0077c154 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ - 20039: 00786750 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ - 20040: 00689434 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ + 20037: 007138f8 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQuorum │ │ │ │ + 20038: 0077c144 296 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_GUEST_CRASHLOADED_arg_members │ │ │ │ + 20039: 00786740 92 FUNC GLOBAL DEFAULT 12 qapi_free_VirtioRingUsed │ │ │ │ + 20040: 00689424 404 FUNC GLOBAL DEFAULT 12 qcow2_get_refcount │ │ │ │ 20041: 00268484 128 FUNC GLOBAL DEFAULT 12 vnc_sasl_client_cleanup │ │ │ │ 20042: 00adfcdc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_PORT_SUSPEND_DSTATE │ │ │ │ - 20043: 00708738 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ + 20043: 00708728 320 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapAdd_members │ │ │ │ 20044: 00adf75c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_SCRIPTS_TIMER_START_DSTATE │ │ │ │ - 20045: 007831e0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ + 20045: 007831d0 92 FUNC GLOBAL DEFAULT 12 qapi_free_TraceEventInfo │ │ │ │ 20046: 00adff76 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_SET_ACTION_DSTATE │ │ │ │ - 20047: 005bc41c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ + 20047: 005bc40c 4 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_cmpxchg_i32_chk │ │ │ │ 20048: 00adfb54 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_DESC_STRING_DSTATE │ │ │ │ 20049: 00ab9ad0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATUS_EVENT │ │ │ │ 20050: 00ade5fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QCOW2_HANDLE_COPIED_DSTATE │ │ │ │ 20051: 00aaa71c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICC_RPR_READ_EVENT │ │ │ │ 20052: 00aa4338 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCRYPTO_TLS_CIPHER_SUITE_INFO_EVENT │ │ │ │ 20053: 00ab2764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_WRITE_READY_EVENT │ │ │ │ - 20054: 007a3b98 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ + 20054: 007a3b88 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_vnc │ │ │ │ 20055: 00adeea4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_AP_WRITE_DSTATE │ │ │ │ - 20056: 006298f0 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ + 20056: 006298e0 108 FUNC GLOBAL DEFAULT 12 job_enter │ │ │ │ 20057: 00ae0692 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_GETFD_DSTATE │ │ │ │ - 20058: 005d7010 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ + 20058: 005d7000 668 FUNC GLOBAL DEFAULT 12 qio_channel_command_new_spawn │ │ │ │ 20059: 00aac240 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SRAMC_READ_EVENT │ │ │ │ - 20060: 00578864 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ + 20060: 00578854 356 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_smaxl_le_mmu │ │ │ │ 20061: 00adefd0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_RTC_CMD_INVALID_DSTATE │ │ │ │ 20062: 004808a8 36 FUNC GLOBAL DEFAULT 12 migrate_ignore_shared │ │ │ │ - 20063: 00554060 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ + 20063: 00554050 100 FUNC GLOBAL DEFAULT 12 address_space_stl_be_cached_slow │ │ │ │ 20064: 00ade52a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QAUTHZ_IS_ALLOWED_DSTATE │ │ │ │ 20065: 002a70dc 300 FUNC GLOBAL DEFAULT 12 foreach_dynamic_sysbus_device │ │ │ │ - 20066: 006fb668 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ + 20066: 006fb658 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDeviceStats │ │ │ │ 20067: 00ab1ccc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_MMIO_READ_EVENT │ │ │ │ - 20068: 007c4434 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ - 20069: 0072ed18 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ + 20068: 007c4424 32 FUNC GLOBAL DEFAULT 12 qemu_event_init │ │ │ │ + 20069: 0072ed08 128 FUNC GLOBAL DEFAULT 12 visit_type_ChardevRingbuf_members │ │ │ │ 20070: 00ade49c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_RESUME_DSTATE │ │ │ │ - 20071: 00726b98 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ + 20071: 00726b88 1040 FUNC GLOBAL DEFAULT 12 qmp_marshal_x_blockdev_set_iothread │ │ │ │ 20072: 00ab5e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_UNREGISTER_WAITING_PROC_EVENT │ │ │ │ - 20073: 0051bfc4 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ + 20073: 0051bfb8 56 FUNC GLOBAL DEFAULT 12 virtio_queue_get_avail_size │ │ │ │ 20074: 00adfc52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_DOORBELL_RING_DSTATE │ │ │ │ 20075: 00aa6e2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CS4231_MEM_WRITEL_REG_EVENT │ │ │ │ - 20076: 0071a3d8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ + 20076: 0071a3c8 192 FUNC GLOBAL DEFAULT 12 visit_type_BlockErrorAction │ │ │ │ 20077: 00234160 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info_unref │ │ │ │ 20078: 00adf83c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_BUS_RESET_DSTATE │ │ │ │ - 20079: 0057781c 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ + 20079: 0057780c 428 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_be_mmu │ │ │ │ 20080: 00aa5f44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_INIT_FINISH_EVENT │ │ │ │ - 20081: 0076d420 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ - 20082: 007f7b00 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ + 20081: 0076d410 192 FUNC GLOBAL DEFAULT 12 visit_type_RxState │ │ │ │ + 20082: 007f7af0 164 FUNC GLOBAL DEFAULT 12 qemu_vfio_close │ │ │ │ 20083: 0029215c 144 FUNC GLOBAL DEFAULT 12 cpu_get_memory_mapping │ │ │ │ - 20084: 007439e8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ + 20084: 007439d8 1016 FUNC GLOBAL DEFAULT 12 qmp_marshal_job_finalize │ │ │ │ 20085: 00adf76e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_TC_ILLEGAL_DSTATE │ │ │ │ - 20086: 005c9248 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ + 20086: 005c9238 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_ssadd │ │ │ │ 20087: 004b2494 152 FUNC GLOBAL DEFAULT 12 qemu_flush_or_purge_queued_packets │ │ │ │ 20088: 00adece0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_CANCEL_DMA_SYNC_BUFFERED_DSTATE │ │ │ │ 20089: 00ab162c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDCARD_SWITCH_EVENT │ │ │ │ 20090: 0043afb8 256 FUNC GLOBAL DEFAULT 12 get_boot_devices_lchs_list │ │ │ │ - 20091: 005aead8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ + 20091: 005aeac8 52 FUNC GLOBAL DEFAULT 12 tcg_gen_plugin_mem_cb │ │ │ │ 20092: 00ae01e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_LOAD_FIELD_ERROR_DSTATE │ │ │ │ 20093: 00adef28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_DSTATE │ │ │ │ 20094: 009e8050 12 OBJECT GLOBAL DEFAULT 21 vmstate_info_uint32_equal │ │ │ │ 20095: 009eac0c 12 OBJECT GLOBAL DEFAULT 21 MigMode_lookup │ │ │ │ 20096: 00adf644 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DSM_SINGLE_RANGE_LIMIT_EXCEEDED_DSTATE │ │ │ │ 20097: 0048c8dc 324 FUNC GLOBAL DEFAULT 12 qemu_savevm_send_postcopy_run │ │ │ │ 20098: 00adf412 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_REGS_WRITE_UNKNOWN_DSTATE │ │ │ │ 20099: 00ae0390 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_DSTATE │ │ │ │ 20100: 00aa9358 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_ATAPI_CMD_PACKET_EVENT │ │ │ │ - 20101: 004f99e0 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ + 20101: 004f99d4 3308 FUNC GLOBAL DEFAULT 12 virtio_net_handle_ctrl_iov │ │ │ │ 20102: 00adfac6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_SET_INTERFACE_DSTATE │ │ │ │ 20103: 00ab6504 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_WRITE_TRACKING_RAMBLOCK_STOP_EVENT │ │ │ │ - 20104: 0079cf08 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ + 20104: 0079cef8 320 FUNC GLOBAL DEFAULT 12 visit_type_VncInfo2 │ │ │ │ 20105: 0022cce0 196 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs16 │ │ │ │ 20106: 00adfa0e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_DSTATE │ │ │ │ 20107: 00aa9824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ADB_BUS_AUTOPOLL_BLOCK_EVENT │ │ │ │ 20108: 00adf98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SCSI_BUS_DRAINED_END_DSTATE │ │ │ │ 20109: 0022dc2c 200 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub16 │ │ │ │ 20110: 002925a0 36 FUNC GLOBAL DEFAULT 12 cpu_exec_initfn │ │ │ │ - 20111: 005ed2e8 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ + 20111: 005ed2d8 84 FUNC GLOBAL DEFAULT 12 qcrypto_cipher_get_iv_len │ │ │ │ 20112: 00ab2a34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_WRITE_EVENT │ │ │ │ 20113: 00aa80c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SET_EVENT │ │ │ │ 20114: 00ade836 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EBPF_RSS_MMAP_ERROR_DSTATE │ │ │ │ 20115: 00ab2904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_CLEAR_DEVICE_FEATURE_EVENT │ │ │ │ - 20116: 007b5980 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ + 20116: 007b5970 412 FUNC GLOBAL DEFAULT 12 qobject_from_qlit │ │ │ │ 20117: 00adfae2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_UNKNOWN_DSTATE │ │ │ │ - 20118: 0059373c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ + 20118: 0059372c 216 FUNC GLOBAL DEFAULT 12 gdb_feature_builder_append_reg │ │ │ │ 20119: 00ab4e74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_EVENT │ │ │ │ 20120: 00ade73a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_SUCCESS_DSTATE │ │ │ │ 20121: 003a81f0 472 FUNC GLOBAL DEFAULT 12 sdbus_read_byte │ │ │ │ 20122: 00adf0e6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_FPGAIO_READ_DSTATE │ │ │ │ 20123: 00aa87f8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_EVENT │ │ │ │ 20124: 009dd058 52 OBJECT GLOBAL DEFAULT 21 vmstate_xhci │ │ │ │ 20125: 009e5c58 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_usize │ │ │ │ 20126: 00aa6bec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SND_HANDLE_PCM_START_STOP_EVENT │ │ │ │ 20127: 00aa7a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_SERIAL_PUT_DATA_EVENT │ │ │ │ - 20128: 0074bee8 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ + 20128: 0074bed8 632 FUNC GLOBAL DEFAULT 12 visit_type_MemoryDeviceInfo_members │ │ │ │ 20129: 004273a8 712 FUNC GLOBAL DEFAULT 12 AUD_read │ │ │ │ - 20130: 00797c64 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ + 20130: 00797c54 388 FUNC GLOBAL DEFAULT 12 visit_type_TpmTypeOptions_members │ │ │ │ 20131: 00ab1318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_MMIO_READ_EVENT │ │ │ │ - 20132: 00712514 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ - 20133: 00799844 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ - 20134: 007beac0 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ - 20135: 00734b58 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ + 20132: 00712504 192 FUNC GLOBAL DEFAULT 12 visit_type_OnCbwError │ │ │ │ + 20133: 00799834 92 FUNC GLOBAL DEFAULT 12 qapi_free_InputKeyEvent │ │ │ │ + 20134: 007beab0 108 FUNC GLOBAL DEFAULT 12 aio_dispatch │ │ │ │ + 20135: 00734b48 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_qmp_capabilities_arg_members │ │ │ │ 20136: 004967c4 136 FUNC GLOBAL DEFAULT 12 colo_shutdown │ │ │ │ 20137: 00ae068c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_GET_WIN32_SOCKET_DSTATE │ │ │ │ 20138: 00adf7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_UPDATE_IRQ_DISCONNECTED_DSTATE │ │ │ │ 20139: 00adf048 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TZ_PPC_UPDATE_IRQ_DSTATE │ │ │ │ 20140: 00aad20c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_MIF_READ_EVENT │ │ │ │ - 20141: 0054dd38 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ + 20141: 0054dd28 76 FUNC GLOBAL DEFAULT 12 qemu_ram_alloc_resizeable │ │ │ │ 20142: 00adecd8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_RESET_DSTATE │ │ │ │ 20143: 00adf486 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L4_CSUM_CALC_ENTRY_DSTATE │ │ │ │ 20144: 00ade5b6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_CONTROLLER_CAPABILITY_RAW_DSTATE │ │ │ │ - 20145: 006169d0 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ + 20145: 006169c0 808 FUNC GLOBAL DEFAULT 12 bdrv_find_protocol │ │ │ │ 20146: 004b4694 240 FUNC GLOBAL DEFAULT 12 netdev_is_modern │ │ │ │ 20147: 004dfe5c 1360 FUNC GLOBAL DEFAULT 12 helper_mtspr │ │ │ │ - 20148: 00582100 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ + 20148: 005820f0 108 FUNC GLOBAL DEFAULT 12 qdev_set_legacy_instance_id │ │ │ │ 20149: 00aae0ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_HASH_EVENT │ │ │ │ - 20150: 005371c0 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ + 20150: 005371b4 864 FUNC GLOBAL DEFAULT 12 cpu_inb │ │ │ │ 20151: 00adf45c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_UDP_DSTATE │ │ │ │ - 20152: 005730f4 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ - 20153: 006553f4 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ - 20154: 00545414 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ + 20152: 005730e4 308 FUNC GLOBAL DEFAULT 12 helper_nonatomic_cmpxchgo │ │ │ │ + 20153: 006553e4 36 FUNC GLOBAL DEFAULT 12 bdrv_parent_drained_poll_single │ │ │ │ + 20154: 00545408 168 FUNC GLOBAL DEFAULT 12 memory_region_init_rom_device │ │ │ │ 20155: 00adf680 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_FORMAT_SET_DSTATE │ │ │ │ 20156: 002305b0 56 FUNC GLOBAL DEFAULT 12 qemu_plugin_insn_symbol │ │ │ │ 20157: 00aa5a1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_LISTEN_ASYNC_EVENT │ │ │ │ 20158: 00adf4c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NE2000_IOPORT_WRITE_DSTATE │ │ │ │ 20159: 00ab3204 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_SITD_EVENT │ │ │ │ - 20160: 00735638 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ - 20161: 0051ab3c 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ - 20162: 00537890 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ - 20163: 0054c924 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ - 20164: 005b1c1c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ - 20165: 005bdcf0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ + 20160: 00735628 1024 FUNC GLOBAL DEFAULT 12 qmp_marshal_qmp_capabilities │ │ │ │ + 20161: 0051ab30 224 FUNC GLOBAL DEFAULT 12 virtio_queue_set_vector │ │ │ │ + 20162: 00537884 880 FUNC GLOBAL DEFAULT 12 cpu_inl │ │ │ │ + 20163: 0054c914 36 FUNC GLOBAL DEFAULT 12 qemu_ram_unset_idstr │ │ │ │ + 20164: 005b1c0c 104 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i32 │ │ │ │ + 20165: 005bdce0 256 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_xchg_i32_chk │ │ │ │ 20166: 0021b410 256 FUNC GLOBAL DEFAULT 12 float64_to_uint32_scalbn │ │ │ │ 20167: 00adfc60 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_PORT_SUSPEND_DSTATE │ │ │ │ 20168: 00ab6844 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_SUBSECTION_LOAD_EVENT │ │ │ │ 20169: 00239b68 96 FUNC GLOBAL DEFAULT 12 qemu_dmabuf_get_backing_height │ │ │ │ 20170: 00ab7d84 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_HOLD_EXEC_EVENT │ │ │ │ - 20171: 006102cc 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ + 20171: 006102bc 208 FUNC GLOBAL DEFAULT 12 qmp_nbd_server_stop │ │ │ │ 20172: 00ab193c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_SET_INSERTED_EVENT │ │ │ │ 20173: 00ab78e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_MSG_SERVER_EXT_DESKTOP_RESIZE_EVENT │ │ │ │ - 20174: 007cf2b4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ + 20174: 007cf2a4 56 FUNC GLOBAL DEFAULT 12 qemu_opt_get_number │ │ │ │ 20175: 00aa4f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_AIO_WRITE_PREFILL_EVENT │ │ │ │ - 20176: 00537520 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ + 20176: 00537514 880 FUNC GLOBAL DEFAULT 12 cpu_inw │ │ │ │ 20177: 00adfb04 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_COMMAND_DSTATE │ │ │ │ - 20178: 00577fd0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ + 20178: 00577fc0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_andl_le │ │ │ │ 20179: 00adf624 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_IDENTIFY_CTRL_LIST_DSTATE │ │ │ │ - 20180: 0056cf9c 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ + 20180: 0056cf8c 380 FUNC GLOBAL DEFAULT 12 tlb_flush_range_by_mmuidx_all_cpus_synced │ │ │ │ 20181: 00adf604 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_PROCESS_AERS_DSTATE │ │ │ │ 20182: 0022d0b4 184 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs32 │ │ │ │ 20183: 0022dcf4 180 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub32 │ │ │ │ 20184: 004b4294 228 FUNC GLOBAL DEFAULT 12 net_cleanup │ │ │ │ - 20185: 005b28f0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ - 20186: 00793fb8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ - 20187: 006378f0 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ + 20185: 005b28e0 168 FUNC GLOBAL DEFAULT 12 tcg_gen_ld32s_i64 │ │ │ │ + 20186: 00793fa8 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_query_rocker_arg_members │ │ │ │ + 20187: 006378e0 832 FUNC GLOBAL DEFAULT 12 nbd_send_request │ │ │ │ 20188: 00adf8f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_DCMD_INVALID_XFER_LEN_DSTATE │ │ │ │ 20189: 00ade882 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FSYNC_DSTATE │ │ │ │ 20190: 00ab424c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_RESET_EVENT │ │ │ │ 20191: 00ad6eb4 4 OBJECT GLOBAL DEFAULT 25 tcg_max_ctxs │ │ │ │ - 20192: 0054fe04 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ + 20192: 0054fdf4 276 FUNC GLOBAL DEFAULT 12 address_space_access_valid │ │ │ │ 20193: 00233ad0 88 FUNC GLOBAL DEFAULT 12 qemu_clipboard_peer_owns │ │ │ │ 20194: 00ae0194 2 OBJECT GLOBAL DEFAULT 25 _TRACE_RAM_DIRTY_BITMAP_REQUEST_DSTATE │ │ │ │ 20195: 009ea9cc 12 OBJECT GLOBAL DEFAULT 21 LostTickPolicy_lookup │ │ │ │ - 20196: 007bce84 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ + 20196: 007bce74 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz_MiB │ │ │ │ 20197: 00448fc4 276 FUNC GLOBAL DEFAULT 12 hmp_one_insn_per_tb │ │ │ │ 20198: 00aa7938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_DMAREADY_EVENT │ │ │ │ - 20199: 0058e2e8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ - 20200: 0076c9c0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ + 20199: 0058e2d8 148 FUNC GLOBAL DEFAULT 12 object_property_add_uint8_ptr │ │ │ │ + 20200: 0076c9b0 320 FUNC GLOBAL DEFAULT 12 visit_type_NetdevVhostVDPAOptions │ │ │ │ 20201: 00484d70 104 FUNC GLOBAL DEFAULT 12 postcopy_thread_create │ │ │ │ 20202: 00ab3acc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_SAVE_SETUP_EVENT │ │ │ │ 20203: 00420510 108 FUNC GLOBAL DEFAULT 12 virtio_md_pci_unplug │ │ │ │ - 20204: 0051a3a4 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ - 20205: 005c5260 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ + 20204: 0051a398 12 FUNC GLOBAL DEFAULT 12 virtio_update_irq │ │ │ │ + 20205: 005c5250 168 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2i_ool │ │ │ │ 20206: 0023c9ec 188 FUNC GLOBAL DEFAULT 12 qemu_input_event_send │ │ │ │ 20207: 00222470 424 FUNC GLOBAL DEFAULT 12 float128_minnum │ │ │ │ - 20208: 006f7234 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ + 20208: 006f7224 112 FUNC GLOBAL DEFAULT 12 visit_type_PRManagerInfo_members │ │ │ │ 20209: 00ae0138 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_CLEANUP_DSTATE │ │ │ │ 20210: 00aacbdc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_TRANSMIT_TXLEN_ERROR_EVENT │ │ │ │ - 20211: 00571fc4 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ + 20211: 00571fb4 160 FUNC GLOBAL DEFAULT 12 cpu_stw_be_mmuidx_ra │ │ │ │ 20212: 00adf3ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_LEN_DSTATE │ │ │ │ 20213: 00aab620 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_INTERNAL_CMD_EVENT │ │ │ │ - 20214: 0071dbc8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ + 20214: 0071dbb8 1036 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_resize │ │ │ │ 20215: 00aa8c7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_SMBUS_RECV_BYTE_EVENT │ │ │ │ 20216: 00adef9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRT_CTRL_READ_DSTATE │ │ │ │ 20217: 00a12e78 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_xor │ │ │ │ - 20218: 00779904 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ + 20218: 007798f4 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_replay │ │ │ │ 20219: 00adf66e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_DIF_RW_CHECK_CB_DSTATE │ │ │ │ 20220: 0046ad14 3668 FUNC GLOBAL DEFAULT 12 get_dirtyrate_thread │ │ │ │ 20221: 00aa5040 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QCOW2_CACHE_GET_READ_EVENT │ │ │ │ 20222: 00adeac0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DM163_DCK_DSTATE │ │ │ │ 20223: 00ae051c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_RINGBUF_READ_DSTATE │ │ │ │ - 20224: 005b4b14 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ + 20224: 005b4b04 260 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap64_i64 │ │ │ │ 20225: 003f4ff8 696 FUNC GLOBAL DEFAULT 12 vfio_set_irq_signaling │ │ │ │ 20226: 003df510 36 FUNC GLOBAL DEFAULT 12 xhci_get_flag │ │ │ │ 20227: 00221b28 64 FUNC GLOBAL DEFAULT 12 float64_min │ │ │ │ 20228: 00ab5ab4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_JOIN_EVENT │ │ │ │ - 20229: 005af280 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ - 20230: 00712f2c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ + 20229: 005af270 236 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i32 │ │ │ │ + 20230: 00712f1c 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsQcow │ │ │ │ 20231: 00adf016 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IMX6_SRC_READ_DSTATE │ │ │ │ - 20232: 005a85e4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ + 20232: 005a85d4 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i32 │ │ │ │ 20233: 001eb670 44 FUNC GLOBAL DEFAULT 12 machine_topo_get_cores_per_socket │ │ │ │ 20234: 00ab9768 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_STOP_EVENT │ │ │ │ 20235: 00aaf0a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MMIO_INTM_CLR_EVENT │ │ │ │ 20236: 00ae024c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_LOADVM_STATE_SECTION_PARTEND_DSTATE │ │ │ │ 20237: 00aade2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_CAN_RECV_RINGS_FULL_EVENT │ │ │ │ - 20238: 007de684 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ + 20238: 007de674 268 FUNC GLOBAL DEFAULT 12 uffd_zero_page │ │ │ │ 20239: 00adea58 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GOLDFISH_TTY_RESET_DSTATE │ │ │ │ 20240: 00466f80 148 FUNC GLOBAL DEFAULT 12 dirty_bitmap_mig_cancel_incoming │ │ │ │ 20241: 00219d54 288 FUNC GLOBAL DEFAULT 12 float128_to_int64_round_to_zero │ │ │ │ - 20242: 005d4114 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ + 20242: 005d4104 64 FUNC GLOBAL DEFAULT 12 qemu_file_set_error │ │ │ │ 20243: 00aa4e10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NVME_PRW_ALIGNED_EVENT │ │ │ │ - 20244: 0070e358 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ + 20244: 0070e348 688 FUNC GLOBAL DEFAULT 12 visit_type_BlkdebugInjectErrorOptions_members │ │ │ │ 20245: 004d48ec 156 FUNC GLOBAL DEFAULT 12 icount_notify_exit │ │ │ │ 20246: 002ee634 2388 FUNC GLOBAL DEFAULT 12 ide_atapi_cmd_reply_end │ │ │ │ 20247: 00adf358 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_CB_PCI_REALIZE_DSTATE │ │ │ │ - 20248: 0066a73c 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ + 20248: 0066a72c 76 FUNC GLOBAL DEFAULT 12 progress_set_remaining │ │ │ │ 20249: 00ae05a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_OPCOUNT_DSTATE │ │ │ │ 20250: 00ade490 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_tpm_c │ │ │ │ - 20251: 0078dbec 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ + 20251: 0078dbdc 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevOssPerDirectionOptions │ │ │ │ 20252: 00aa4fa0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QED_WRITE_TABLE_EVENT │ │ │ │ 20253: 0043cee8 744 FUNC GLOBAL DEFAULT 12 qmp_memsave │ │ │ │ - 20254: 0078c708 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ + 20254: 0078c6f8 316 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevAlsaPerDirectionOptions │ │ │ │ 20255: 00202cd8 152 FUNC GLOBAL DEFAULT 12 bfloat16_is_quiet_nan │ │ │ │ - 20256: 007c4cdc 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ - 20257: 007c4ee4 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ - 20258: 0058bd84 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ + 20256: 007c4ccc 520 FUNC GLOBAL DEFAULT 12 qemu_memfd_create │ │ │ │ + 20257: 007c4ed4 548 FUNC GLOBAL DEFAULT 12 qemu_memfd_alloc │ │ │ │ + 20258: 0058bd74 208 FUNC GLOBAL DEFAULT 12 object_property_set_default_uint │ │ │ │ 20259: 00aacc5c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_PCS_REG_READ_EVENT │ │ │ │ - 20260: 005c51c0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ - 20261: 00519ee8 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ + 20260: 005c51b0 160 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_2_ool │ │ │ │ + 20261: 00519edc 728 FUNC GLOBAL DEFAULT 12 qemu_get_virtqueue_element │ │ │ │ 20262: 00ab821c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_DEL_EVENT │ │ │ │ - 20263: 0062079c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ - 20264: 007c633c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ - 20265: 007f18e8 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ + 20263: 0062078c 480 FUNC GLOBAL DEFAULT 12 bdrv_dirname │ │ │ │ + 20264: 007c632c 2172 FUNC GLOBAL DEFAULT 12 module_load │ │ │ │ + 20265: 007f18d8 140 FUNC GLOBAL DEFAULT 12 throttle_timers_init │ │ │ │ 20266: 00adf4ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_REG_READ_DSTATE │ │ │ │ 20267: 00ade94a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_BLK_HANDLE_ZONE_RESET_ALL_DSTATE │ │ │ │ - 20268: 00747728 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ + 20268: 00747718 156 FUNC GLOBAL DEFAULT 12 visit_type_NumaDistOptions_members │ │ │ │ 20269: 00ae0300 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CLIPBOARD_RESET_SERIAL_DSTATE │ │ │ │ 20270: 009ea28c 12 OBJECT GLOBAL DEFAULT 21 BlockdevDetectZeroesOptions_lookup │ │ │ │ 20271: 00ade4f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_ERR_GOT_NACK_DSTATE │ │ │ │ - 20272: 006f62a0 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ - 20273: 007c0260 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ + 20272: 006f6290 92 FUNC GLOBAL DEFAULT 12 qapi_free_AuthZListFileProperties │ │ │ │ + 20273: 007c0250 32 FUNC GLOBAL DEFAULT 12 event_notifier_init_fd │ │ │ │ 20274: 00adfe8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_FREEZE_GRANULE_DSTATE │ │ │ │ 20275: 00adec5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PROCESS_NCQ_COMMAND_RARC_DSTATE │ │ │ │ 20276: 00aac390 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_H3_DRAMC_ROWMIRROR_ENABLE_EVENT │ │ │ │ 20277: 00aa86c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_RING_CURSOR_REQ_NOTIFICATION_EVENT │ │ │ │ 20278: 00adf4fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIORD_INVALID_OFS_DSTATE │ │ │ │ 20279: 00adefb4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_RECEIVE_DSTATE │ │ │ │ - 20280: 005b4934 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ - 20281: 007d1d78 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ + 20280: 005b4924 240 FUNC GLOBAL DEFAULT 12 tcg_gen_bswap16_i64 │ │ │ │ + 20281: 007d1d68 76 FUNC GLOBAL DEFAULT 12 crc32c │ │ │ │ 20282: 00ae05dc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INJECT_NMI_DSTATE │ │ │ │ 20283: 00adf924 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_SCSI_REQ_ALLOC_FAILED_DSTATE │ │ │ │ 20284: 00a9e31c 4 OBJECT GLOBAL DEFAULT 24 arm_arch │ │ │ │ - 20285: 00795344 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ + 20285: 00795334 244 FUNC GLOBAL DEFAULT 12 visit_type_RockerOfDpaFlowList │ │ │ │ 20286: 00adea78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PARALLEL_IOPORT_READ_DSTATE │ │ │ │ 20287: 00aa5c74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_TRIP_EVENT │ │ │ │ 20288: 00aabb60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32L4X5_RCC_MUX_SET_SRC_EVENT │ │ │ │ 20289: 00aaa6ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_HCR_READ_EVENT │ │ │ │ 20290: 00aa560c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPICE_CHR_DISCARD_WRITE_EVENT │ │ │ │ 20291: 00ab0758 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_SRP_INDIRECT_DATA_BUF_EVENT │ │ │ │ 20292: 00221988 8 FUNC GLOBAL DEFAULT 12 float16_min │ │ │ │ 20293: 00a1fcf0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ult_d │ │ │ │ 20294: 003a7408 480 FUNC GLOBAL DEFAULT 12 sdbus_get_dat_lines │ │ │ │ - 20295: 00788d40 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ + 20295: 00788d30 244 FUNC GLOBAL DEFAULT 12 visit_type_IOThreadVirtQueueMappingList │ │ │ │ 20296: 00aa78a8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_INTCLR_EVENT │ │ │ │ 20297: 00ab12d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MPTSAS_PROCESS_MESSAGE_EVENT │ │ │ │ 20298: 00adee8a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ICC_IAR1_READ_DSTATE │ │ │ │ 20299: 00ab58f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_COLO_RECEIVE_MESSAGE_EVENT │ │ │ │ 20300: 009eaa04 12 OBJECT GLOBAL DEFAULT 21 SysEmuTarget_lookup │ │ │ │ 20301: 00adf884 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_IO_WRITE_UNKNOWN_DSTATE │ │ │ │ 20302: 00adf0ee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPS2_SCC_WRITE_DSTATE │ │ │ │ - 20303: 0071c3e0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ - 20304: 00784ca8 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ + 20303: 0071c3d0 548 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_job_ready │ │ │ │ + 20304: 00784c98 328 FUNC GLOBAL DEFAULT 12 visit_type_BlockDirtyBitmapMergeWrapper │ │ │ │ 20305: 00adf60a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_SETFEAT_NUMQ_DSTATE │ │ │ │ 20306: 00aabcf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_PWM_UPDATE_FREQ_EVENT │ │ │ │ 20307: 00aade3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RING_FREE_SPACE_EVENT │ │ │ │ 20308: 0022d44c 208 FUNC GLOBAL DEFAULT 12 helper_gvec_eqs64 │ │ │ │ - 20309: 007147fc 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ - 20310: 007b5640 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ + 20309: 007147ec 172 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsThrottle_members │ │ │ │ + 20310: 007b5630 148 FUNC GLOBAL DEFAULT 12 qbool_destroy_obj │ │ │ │ 20311: 0022dda8 212 FUNC GLOBAL DEFAULT 12 helper_gvec_sssub64 │ │ │ │ 20312: 00adeff6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARMSSE_MHU_WRITE_DSTATE │ │ │ │ 20313: 0027c7c4 300 FUNC GLOBAL DEFAULT 12 v9fs_co_truncate │ │ │ │ 20314: 00311c4c 180 FUNC GLOBAL DEFAULT 12 net_rx_pkt_set_protocols │ │ │ │ 20315: 00ae0032 2 OBJECT GLOBAL DEFAULT 25 _TRACE_POSTCOPY_RAM_INCOMING_CLEANUP_CLOSEUF_DSTATE │ │ │ │ 20316: 00adf184 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_CPUCFG_WRITE_DSTATE │ │ │ │ 20317: 0043d1d0 480 FUNC GLOBAL DEFAULT 12 qmp_pmemsave │ │ │ │ - 20318: 0075f8b4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ + 20318: 0075f8a4 1028 FUNC GLOBAL DEFAULT 12 qmp_marshal_xen_save_devices_state │ │ │ │ 20319: 00a1fae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ult_s │ │ │ │ - 20320: 0079c264 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ + 20320: 0079c254 320 FUNC GLOBAL DEFAULT 12 visit_type_VncClientInfo │ │ │ │ 20321: 0043eb18 416 FUNC GLOBAL DEFAULT 12 dirtylimit_state_finalize │ │ │ │ - 20322: 0063cb10 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ - 20323: 00937c04 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ + 20322: 0063cb00 228 FUNC GLOBAL DEFAULT 12 block_acct_invalid │ │ │ │ + 20323: 00937bf4 48 OBJECT GLOBAL DEFAULT 14 cfmws_ops │ │ │ │ 20324: 003b7408 512 FUNC GLOBAL DEFAULT 12 usb_release_port │ │ │ │ 20325: 00ab8fa8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MEMSAVE_EVENT │ │ │ │ - 20326: 0061f090 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ + 20326: 0061f080 3888 FUNC GLOBAL DEFAULT 12 bdrv_reopen_multiple │ │ │ │ 20327: 003f5d78 480 FUNC GLOBAL DEFAULT 12 vfio_region_mmaps_set_enabled │ │ │ │ 20328: 004dfcc8 308 FUNC GLOBAL DEFAULT 12 openrisc_cpu_gdb_write_register │ │ │ │ 20329: 00adfbf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_IRQ_MSIX_DSTATE │ │ │ │ - 20330: 005615f4 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ + 20330: 005615e4 720 FUNC GLOBAL DEFAULT 12 hmp_gpa2hpa │ │ │ │ 20331: 00480914 36 FUNC GLOBAL DEFAULT 12 migrate_pause_before_switchover │ │ │ │ 20332: 00ade854 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_MKDIR_RETURN_DSTATE │ │ │ │ - 20333: 0077052c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ + 20333: 0077051c 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterMirrorProperties │ │ │ │ 20334: 00449f24 24 FUNC GLOBAL DEFAULT 12 qemu_register_suspend_notifier │ │ │ │ - 20335: 007eb748 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ + 20335: 007eb738 780 FUNC GLOBAL DEFAULT 12 hbitmap_set │ │ │ │ 20336: 00ab0bd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_EVENT │ │ │ │ - 20337: 0061a1fc 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ + 20337: 0061a1ec 260 FUNC GLOBAL DEFAULT 12 bdrv_debug_resume │ │ │ │ 20338: 00adf6e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_RTC_WRITE_DSTATE │ │ │ │ 20339: 0043c818 176 FUNC GLOBAL DEFAULT 12 cpus_register_accel │ │ │ │ 20340: 00aa8e3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BITBANG_I2C_STATE_EVENT │ │ │ │ 20341: 00adfe9e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_TRANSLATE_OUT_DSTATE │ │ │ │ - 20342: 006fb9a4 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ + 20342: 006fb994 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevSnapshotSync │ │ │ │ 20343: 00ab823c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_REOPEN_EVENT │ │ │ │ 20344: 00ae0c5c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VISIT_TYPE_NUMBER_DSTATE │ │ │ │ 20345: 00ab27f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_CMD_SUBMIT_EVENT │ │ │ │ 20346: 00ab886c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_EVENT │ │ │ │ - 20347: 0079a3bc 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ + 20347: 0079a3ac 312 FUNC GLOBAL DEFAULT 12 visit_type_SetPasswordOptions │ │ │ │ 20348: 00aa80e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_NEW_FRAME_EVENT │ │ │ │ 20349: 00aa4798 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QAUTHZ_LIST_FILE_LOAD_EVENT │ │ │ │ - 20350: 0057ec08 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ - 20351: 00737984 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ + 20350: 0057ebf8 232 FUNC GLOBAL DEFAULT 12 qdev_prop_allow_set_link_before_realize │ │ │ │ + 20351: 00737974 428 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockOptionsLUKS │ │ │ │ 20352: 00ab0a88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_WRITE_RESPONSE_EVENT │ │ │ │ 20353: 00aa52e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_BLOCK_COPY_READ_FAIL_EVENT │ │ │ │ 20354: 00adee2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_DIST_SET_IRQ_DSTATE │ │ │ │ 20355: 00aae15c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NET_RX_PKT_RSS_IP4_UDP_EVENT │ │ │ │ - 20356: 006a2004 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ + 20356: 006a1ff4 92 FUNC GLOBAL DEFAULT 12 vhdx_metadata_header_le_import │ │ │ │ 20357: 00adf88e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_ON_CMD_ARRIVED_DSTATE │ │ │ │ - 20358: 0072ced8 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ - 20359: 006fd608 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ + 20358: 0072cec8 192 FUNC GLOBAL DEFAULT 12 visit_type_DataFormat │ │ │ │ + 20359: 006fd5f8 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevOptions │ │ │ │ 20360: 0042bb0c 192 FUNC GLOBAL DEFAULT 12 mixeng_volume │ │ │ │ - 20361: 005b4dac 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ + 20361: 005b4d9c 12 FUNC GLOBAL DEFAULT 12 tcg_gen_wswap_i64 │ │ │ │ 20362: 00adeaf6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ARTIST_REG_READ_DSTATE │ │ │ │ 20363: 00ab9514 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_MIGRATE_PARAMETERS_EVENT │ │ │ │ 20364: 00aaeb78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_ACQ_MISALIGNED_EVENT │ │ │ │ 20365: 009e17c8 212 OBJECT GLOBAL DEFAULT 21 vdpa_ops │ │ │ │ - 20366: 007754cc 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ + 20366: 007754bc 112 FUNC GLOBAL DEFAULT 12 visit_type_AcpiGenericInitiatorProperties_members │ │ │ │ 20367: 00aa95c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_STATUS_READ_EVENT │ │ │ │ 20368: 00995508 52 OBJECT GLOBAL DEFAULT 21 vmstate_cirrus_vga │ │ │ │ 20369: 00ab2d44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_EP_RESET_EVENT │ │ │ │ 20370: 00aab640 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_RTC_UPDATE_DATA_IN_EVENT │ │ │ │ 20371: 00aab2e0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_READ_MMR_EVENT │ │ │ │ 20372: 00299f1c 68 FUNC GLOBAL DEFAULT 12 hmp_info_uuid │ │ │ │ - 20373: 0061e7f8 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ - 20374: 005bb728 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ + 20373: 0061e7e8 228 FUNC GLOBAL DEFAULT 12 bdrv_recurse_can_replace │ │ │ │ + 20374: 005bb718 448 FUNC GLOBAL DEFAULT 12 tcg_gen_qemu_ld_i128_chk │ │ │ │ 20375: 00ab7e04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_RESET_ASSERT_END_EVENT │ │ │ │ - 20376: 005b358c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ - 20377: 00651f64 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ + 20376: 005b357c 52 FUNC GLOBAL DEFAULT 12 tcg_gen_xori_i64 │ │ │ │ + 20377: 00651f54 180 FUNC GLOBAL DEFAULT 12 bdrv_reclaim_dirty_bitmap_locked │ │ │ │ 20378: 00aae03c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000X_RX_DISABLED_EVENT │ │ │ │ - 20379: 005a867c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ + 20379: 005a866c 76 FUNC GLOBAL DEFAULT 12 tcg_temp_new_i64 │ │ │ │ 20380: 0027d800 108 FUNC GLOBAL DEFAULT 12 flistxattrat_nofollow │ │ │ │ 20381: 00aa9018 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AHCI_RESET_EVENT │ │ │ │ - 20382: 00571cc4 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ - 20383: 00558db8 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ + 20382: 00571cb4 156 FUNC GLOBAL DEFAULT 12 cpu_ldq_be_mmuidx_ra │ │ │ │ + 20383: 00558da8 616 FUNC GLOBAL DEFAULT 12 ram_write_tracking_prepare │ │ │ │ 20384: 00292ea0 356 FUNC GLOBAL DEFAULT 12 qdev_pass_gpios │ │ │ │ 20385: 00ab9940 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QOM_LIST_TYPES_EVENT │ │ │ │ - 20386: 007eff44 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ - 20387: 0072c50c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ + 20386: 007eff34 264 FUNC GLOBAL DEFAULT 12 qemu_co_sleep_ns_wakeable │ │ │ │ + 20387: 0072c4fc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevCommonWrapper │ │ │ │ 20388: 00ab6234 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_BEFORE_EVENT │ │ │ │ 20389: 00ade9f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_UPDATE_PARAMS_DSTATE │ │ │ │ 20390: 00ae05f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_TARGET_DSTATE │ │ │ │ - 20391: 0058b3fc 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ - 20392: 0072d5c8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ + 20391: 0058b3ec 128 FUNC GLOBAL DEFAULT 12 object_apply_compat_props │ │ │ │ + 20392: 0072d5b8 316 FUNC GLOBAL DEFAULT 12 visit_type_ChardevFile │ │ │ │ 20393: 002236c8 432 FUNC GLOBAL DEFAULT 12 float128_scalbn │ │ │ │ 20394: 00adf59a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_COPY_INVALID_FORMAT_DSTATE │ │ │ │ 20395: 004635d4 316 FUNC GLOBAL DEFAULT 12 tpm_util_test_tpmdev │ │ │ │ - 20396: 0077c3bc 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ + 20396: 0077c3ac 192 FUNC GLOBAL DEFAULT 12 visit_type_MemoryFailureRecipient │ │ │ │ 20397: 00484ccc 4 FUNC GLOBAL DEFAULT 12 postcopy_remove_notifier │ │ │ │ - 20398: 007d5cb8 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ + 20398: 007d5ca8 48 FUNC GLOBAL DEFAULT 12 qht_destroy │ │ │ │ 20399: 00aa4b60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CURL_READ_CB_EVENT │ │ │ │ 20400: 009d9270 48 OBJECT GLOBAL DEFAULT 21 pci_host_data_le_ops │ │ │ │ 20401: 00aab990 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOTKIT_SECCTL_S_WRITE_EVENT │ │ │ │ 20402: 004807ac 36 FUNC GLOBAL DEFAULT 12 migrate_send_switchover_start │ │ │ │ - 20403: 005e9b00 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ + 20403: 005e9af0 76 FUNC GLOBAL DEFAULT 12 qcrypto_block_has_format │ │ │ │ 20404: 00a1fd74 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ule_d │ │ │ │ 20405: 00ae0342 2 OBJECT GLOBAL DEFAULT 25 _TRACE_INPUT_EVENT_KEY_NUMBER_DSTATE │ │ │ │ 20406: 00adf46a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_L3_CSUM_VALIDATE_ENTRY_DSTATE │ │ │ │ 20407: 00ae0226 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_PROCESS_COMMAND_PING_DSTATE │ │ │ │ - 20408: 0057a400 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ + 20408: 0057a3f0 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_be │ │ │ │ 20409: 00ad5d5b 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_commands_misc_target_c │ │ │ │ 20410: 00ade8cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASC_WRITE_FIFO_DSTATE │ │ │ │ 20411: 00ab4fe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_WATCHDOG_QUERY_EVENT │ │ │ │ 20412: 00aa5280 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_BLOCK_JOB_COMPLETE_EVENT │ │ │ │ - 20413: 0074c8f8 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ + 20413: 0074c8e8 636 FUNC GLOBAL DEFAULT 12 visit_type_BootConfiguration_members │ │ │ │ 20414: 00ae05ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_QUERY_IRQ_DSTATE │ │ │ │ 20415: 00ab4f24 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_REGION_ADD_SECTION_EVENT │ │ │ │ 20416: 00aa69b0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_FSYNC_EVENT │ │ │ │ 20417: 00ab03b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_TC_DELAYEDSELECT_TIMEOUT_EVENT │ │ │ │ - 20418: 0072b064 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ - 20419: 007c29fc 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ + 20418: 0072b054 1032 FUNC GLOBAL DEFAULT 12 qmp_marshal_block_export_add │ │ │ │ + 20419: 007c29ec 364 FUNC GLOBAL DEFAULT 12 qemu_shm_alloc │ │ │ │ 20420: 00aa95e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_IOPORT_READ_EVENT │ │ │ │ 20421: 00ade8ec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ES1370_SAMPLE_COUNT_RD_DSTATE │ │ │ │ 20422: 00a1fb64 132 OBJECT GLOBAL DEFAULT 24 helper_info_float_ule_s │ │ │ │ 20423: 00ab418c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_QUIRK_GENERIC_MIRROR_WRITE_EVENT │ │ │ │ 20424: 00ade43a 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_events_block_export_c │ │ │ │ 20425: 0027ce2c 228 FUNC GLOBAL DEFAULT 12 v9fs_co_renameat │ │ │ │ 20426: 00aded24 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_BUS_AUTOPOLL_CB_DSTATE │ │ │ │ 20427: 00aa6318 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOMMUFD_BACKEND_FREE_ID_EVENT │ │ │ │ 20428: 0048083c 36 FUNC GLOBAL DEFAULT 12 migrate_dirty_limit │ │ │ │ 20429: 004d7374 100 FUNC GLOBAL DEFAULT 12 ebpf_register_binary_data │ │ │ │ 20430: 00aadafc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_FIX_ICR_ASSERTED_EVENT │ │ │ │ - 20431: 00646b38 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ - 20432: 0057e794 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ + 20431: 00646b28 148 FUNC GLOBAL DEFAULT 12 blk_co_preadv_part │ │ │ │ + 20432: 0057e784 552 FUNC GLOBAL DEFAULT 12 qbus_walk_children │ │ │ │ 20433: 00adee2a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_REDIST_BADREAD_DSTATE │ │ │ │ 20434: 00ab9678 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_ADD_FD_EVENT │ │ │ │ - 20435: 006f0768 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ + 20435: 006f0758 180 FUNC GLOBAL DEFAULT 12 qmp_qom_list_types │ │ │ │ 20436: 00aa9e1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SH_INTC_READ_EVENT │ │ │ │ 20437: 00adea34 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESCC_SUNKBD_EVENT_IN_DSTATE │ │ │ │ - 20438: 00643ca4 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ - 20439: 007b96c0 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ + 20438: 00643c94 120 FUNC GLOBAL DEFAULT 12 blk_get_refcnt │ │ │ │ + 20439: 007b96b0 504 FUNC GLOBAL DEFAULT 12 qdict_array_split │ │ │ │ 20440: 00ab2884 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HUB_DETACH_EVENT │ │ │ │ 20441: 00ab9b04 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_STATS_SCHEMAS_EVENT │ │ │ │ 20442: 0027cc30 300 FUNC GLOBAL DEFAULT 12 v9fs_co_unlinkat │ │ │ │ 20443: 00ab9d2c 12 OBJECT GLOBAL DEFAULT 24 qapi_commands_cryptodev_trace_events_trace_events │ │ │ │ 20444: 00acda78 60 OBJECT GLOBAL DEFAULT 25 ram_list │ │ │ │ - 20445: 00781198 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ - 20446: 005e5fb8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ + 20445: 00781188 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsRequest │ │ │ │ + 20446: 005e5fa8 8 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_max_ciphertext_len │ │ │ │ 20447: 00adeda6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_SOURCE_INFO_DSTATE │ │ │ │ - 20448: 00652df8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ + 20448: 00652de8 16 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_deserialize_ones │ │ │ │ 20449: 00ab7d64 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RESETTABLE_PHASE_EXIT_BEGIN_EVENT │ │ │ │ 20450: 00adf96c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_IRQ_MSI_DSTATE │ │ │ │ 20451: 00adf2e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_CHECKSUM_DSTATE │ │ │ │ 20452: 00ade7f6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_EMULATOR_INST_INIT_DSTATE │ │ │ │ - 20453: 006fb32c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ + 20453: 006fb31c 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockDirtyInfo │ │ │ │ 20454: 00aded40 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOONGARCH_EXTIOI_WRITEW_DSTATE │ │ │ │ 20455: 00ab9454 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_MIGRATE_INCOMING_EVENT │ │ │ │ 20456: 001ec1fc 208 FUNC GLOBAL DEFAULT 12 cpu_exec_end │ │ │ │ 20457: 00ab81fc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_SET_ACTIVE_EVENT │ │ │ │ 20458: 00adf6e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PL031_SET_ALARM_DSTATE │ │ │ │ - 20459: 00739c18 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ + 20459: 00739c08 316 FUNC GLOBAL DEFAULT 12 visit_type_SecretProperties │ │ │ │ 20460: 00ab3174 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_IRQ_EVENT │ │ │ │ 20461: 0047ddf8 1188 FUNC GLOBAL DEFAULT 12 multifd_recv_new_channel │ │ │ │ 20462: 00adf448 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000X_RX_FLT_VLAN_MISMATCH_DSTATE │ │ │ │ 20463: 00ade766 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_WRONG_HEADER_DSTATE │ │ │ │ 20464: 0023ce68 312 FUNC GLOBAL DEFAULT 12 qemu_input_event_send_key │ │ │ │ 20465: 00ae01f0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMSTATE_DOWNTIME_CHECKPOINT_DSTATE │ │ │ │ - 20466: 0074afa0 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ + 20466: 0074af90 320 FUNC GLOBAL DEFAULT 12 visit_type_VirtioMEMDeviceInfo │ │ │ │ 20467: 00aa9588 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IDE_DATA_READL_EVENT │ │ │ │ 20468: 00adfe94 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_IOMMU_REMAP_DSTATE │ │ │ │ 20469: 00adff6e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_REGION_ADD_SECTION_ALIGNED_DSTATE │ │ │ │ - 20470: 007e1cec 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ + 20470: 007e1cdc 1308 FUNC GLOBAL DEFAULT 12 qemu_co_mutex_lock │ │ │ │ 20471: 00ae0238 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_RECV_BITMAP_DSTATE │ │ │ │ 20472: 00ab0c78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_PROCESS_REQ_DESCR_INVALID_DIR_EVENT │ │ │ │ 20473: 00ab6224 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_RETURN_PATH_END_AFTER_EVENT │ │ │ │ - 20474: 0077d710 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ + 20474: 0077d700 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_guest_pvshutdown │ │ │ │ 20475: 00ab2cd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_XHCI_XFER_ERROR_EVENT │ │ │ │ 20476: 00aabfe0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_AUX2_MEM_READB_EVENT │ │ │ │ - 20477: 00738edc 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ + 20477: 00738ecc 300 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfo_members │ │ │ │ 20478: 00ab65b4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_DIRTY_BITMAP_SYNC_WAIT_EVENT │ │ │ │ - 20479: 00568924 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ + 20479: 00568914 64 FUNC GLOBAL DEFAULT 12 plugin_gen_disable_mem_helpers │ │ │ │ 20480: 00397610 4 FUNC GLOBAL DEFAULT 12 mptsas_fix_port_facts_endianness │ │ │ │ - 20481: 005e461c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ - 20482: 007d52b0 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ + 20481: 005e460c 548 FUNC GLOBAL DEFAULT 12 qio_task_complete │ │ │ │ + 20482: 007d52a0 120 FUNC GLOBAL DEFAULT 12 qdist_avg │ │ │ │ 20483: 00ab4864 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_FILL_RESV_PROPERTY_EVENT │ │ │ │ 20484: 00adec20 2 OBJECT GLOBAL DEFAULT 25 _TRACE_I2C_SEND_ASYNC_DSTATE │ │ │ │ 20485: 00ab77c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_PAGEFLIP_EVENT │ │ │ │ 20486: 00aabdd0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM_CLK_READ_EVENT │ │ │ │ 20487: 0023ddc8 416 FUNC GLOBAL DEFAULT 12 qkbd_state_key_event │ │ │ │ 20488: 004c6b0c 2912 FUNC GLOBAL DEFAULT 12 net_init_tap │ │ │ │ 20489: 00aabd60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NPCM7XX_MFT_CAPTURE_EVENT │ │ │ │ 20490: 00ab0298 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SCSI_CMD_REQ_EVENT │ │ │ │ 20491: 0030f94c 348 FUNC GLOBAL DEFAULT 12 net_tx_pkt_update_sctp_checksum │ │ │ │ 20492: 00aa82b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_2D_ENGINE_READ_EVENT │ │ │ │ 20493: 00ab2a44 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DWC2_PCGREG_READ_EVENT │ │ │ │ 20494: 00426fd0 220 FUNC GLOBAL DEFAULT 12 AUD_get_elapsed_usec_in │ │ │ │ 20495: 00aaa98c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_INTC_ALL_ISR_DONE_BIT_EVENT │ │ │ │ - 20496: 00567ef4 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ + 20496: 00567ee4 28 FUNC GLOBAL DEFAULT 12 translator_st_len │ │ │ │ 20497: 00ab4764 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_MEM_STATE_REQUEST_EVENT │ │ │ │ 20498: 00adfb2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MSD_DATA_IN_DSTATE │ │ │ │ - 20499: 00624800 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ + 20499: 006247f0 284 FUNC GLOBAL DEFAULT 12 bdrv_filter_child │ │ │ │ 20500: 00ae020e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SAVEVM_SEND_POSTCOPY_LISTEN_DSTATE │ │ │ │ - 20501: 005ea2e8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ + 20501: 005ea2d8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_sector_size │ │ │ │ 20502: 00ae0602 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_CPUS_FAST_DSTATE │ │ │ │ - 20503: 007d27a4 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ - 20504: 005559bc 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ + 20503: 007d2794 68 FUNC GLOBAL DEFAULT 12 get_rcu_reader │ │ │ │ + 20504: 005559ac 64 FUNC GLOBAL DEFAULT 12 ram_block_discard_is_required │ │ │ │ 20505: 004df350 24 FUNC GLOBAL DEFAULT 12 helper_exception │ │ │ │ 20506: 00ab9f10 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_TPM_MODELS_EVENT │ │ │ │ - 20507: 00772754 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ + 20507: 00772744 316 FUNC GLOBAL DEFAULT 12 visit_type_NetfilterProperties │ │ │ │ 20508: 00adeb18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QXL_RENDER_BLIT_DSTATE │ │ │ │ 20509: 00adffca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DIRTYRATE_SET_STATE_DSTATE │ │ │ │ 20510: 00adec18 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_IOPORT_WRITEB_DSTATE │ │ │ │ - 20511: 0071c818 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ + 20511: 0071c808 540 FUNC GLOBAL DEFAULT 12 qapi_event_send_block_write_threshold │ │ │ │ 20512: 0024c224 304 FUNC GLOBAL DEFAULT 12 vnc_convert_pixel │ │ │ │ 20513: 00ab8c14 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_CANCEL_EVENT │ │ │ │ 20514: 00ab7838 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_CLIENT_THROTTLE_THRESHOLD_EVENT │ │ │ │ - 20515: 006f5ee4 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ + 20515: 006f5ed4 244 FUNC GLOBAL DEFAULT 12 visit_type_anyList │ │ │ │ 20516: 00ade930 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XEN_BLOCK_BLOCKDEV_ADD_DSTATE │ │ │ │ 20517: 0034baf4 708 FUNC GLOBAL DEFAULT 12 eeprom93xx_write │ │ │ │ 20518: 00ab0558 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_COMMAND_EVENT │ │ │ │ 20519: 00adf404 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NFSW_FILTERING_NOT_SUPPORTED_DSTATE │ │ │ │ - 20520: 007823e8 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ + 20520: 007823d8 368 FUNC GLOBAL DEFAULT 12 visit_type_StatsSchema_members │ │ │ │ 20521: 00ae0cc4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_MUTEX_UNLOCK_DSTATE │ │ │ │ 20522: 00ae023e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOADVM_HANDLE_CMD_PACKAGED_DSTATE │ │ │ │ 20523: 0027d9dc 8 FUNC GLOBAL DEFAULT 12 aml_io │ │ │ │ - 20524: 007d9f5c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ + 20524: 007d9f4c 220 FUNC GLOBAL DEFAULT 12 stat64_set │ │ │ │ 20525: 0034b878 128 FUNC GLOBAL DEFAULT 12 fw_cfg_find │ │ │ │ 20526: 00adf072 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_RCC_PLL_CHANNEL_DISABLE_DSTATE │ │ │ │ 20527: 009e5d48 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint16 │ │ │ │ - 20528: 00774ad8 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ + 20528: 00774ac8 28 FUNC GLOBAL DEFAULT 12 visit_type_PrManagerHelperProperties_members │ │ │ │ 20529: 00adf0a4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32_RCC_PULSE_ENABLE_DSTATE │ │ │ │ - 20530: 00755b24 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ + 20530: 00755b14 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationExecCommand │ │ │ │ 20531: 00ab1a2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_MCQ_DELETE_CQ_INVALID_CQID_EVENT │ │ │ │ 20532: 00ab0bc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_IO_READ_UNKNOWN_EVENT │ │ │ │ 20533: 0035be9c 880 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_init │ │ │ │ 20534: 0021678c 348 FUNC GLOBAL DEFAULT 12 float64_to_floatx80 │ │ │ │ - 20535: 00629bd8 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ + 20535: 00629bc8 40 FUNC GLOBAL DEFAULT 12 job_pause_locked │ │ │ │ 20536: 004d01ac 268 FUNC GLOBAL DEFAULT 12 replay_chr_be_write │ │ │ │ 20537: 0031029c 16 FUNC GLOBAL DEFAULT 12 net_tx_pkt_has_fragments │ │ │ │ 20538: 00aaefc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLOSE_ZONE_EVENT │ │ │ │ 20539: 00444b60 252 FUNC GLOBAL DEFAULT 12 blk_by_qdev_id │ │ │ │ - 20540: 00756824 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ + 20540: 00756814 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationStatus │ │ │ │ 20541: 00aa82d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SM501_DISP_CTRL_READ_EVENT │ │ │ │ 20542: 009e8324 32 OBJECT GLOBAL DEFAULT 21 qcrypto_block_driver_qcow │ │ │ │ - 20543: 007b56d4 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ - 20544: 005cc3f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ + 20543: 007b56c4 132 FUNC GLOBAL DEFAULT 12 qbool_unref │ │ │ │ + 20544: 005cc3e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shls_vec │ │ │ │ 20545: 00adf460 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP4_UDP_DSTATE │ │ │ │ 20546: 00230ba4 156 FUNC GLOBAL DEFAULT 12 qemu_plugin_u64_get │ │ │ │ - 20547: 007bce40 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ + 20547: 007bce30 68 FUNC GLOBAL DEFAULT 12 qemu_strtosz │ │ │ │ 20548: 00adeb92 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_GPU_DEC_INFLIGHT_FENCES_DSTATE │ │ │ │ - 20549: 006d6e14 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ + 20549: 006d6e04 328 FUNC GLOBAL DEFAULT 12 luring_cleanup │ │ │ │ 20550: 002303ac 52 FUNC GLOBAL DEFAULT 12 qemu_plugin_tb_vaddr │ │ │ │ - 20551: 00766034 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ - 20552: 008f6a94 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ + 20551: 00766024 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_RTC_CHANGE_arg_members │ │ │ │ + 20552: 008f6a84 528 OBJECT GLOBAL DEFAULT 14 qemu_input_map_xorgxquartz_to_qcode │ │ │ │ 20553: 00aded2e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ADB_DEVICE_MOUSE_REQUEST_CHANGE_ADDR_DSTATE │ │ │ │ 20554: 003b694c 168 FUNC GLOBAL DEFAULT 12 usb_device_set_interface │ │ │ │ 20555: 00ae0cf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_CO_MUTEX_LOCK_RETURN_DSTATE │ │ │ │ - 20556: 0051c08c 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ + 20556: 0051c080 156 FUNC GLOBAL DEFAULT 12 virtio_queue_set_last_avail_idx │ │ │ │ 20557: 0045ccac 220 FUNC GLOBAL DEFAULT 12 rng_backend_request_entropy │ │ │ │ 20558: 00222968 8 FUNC GLOBAL DEFAULT 12 float16_compare │ │ │ │ 20559: 00ade67e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CHR_SOCKET_DISCONNECT_DSTATE │ │ │ │ 20560: 00aadbcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_EVENT │ │ │ │ 20561: 00ae00c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_DUMP_ID_FAILED_DSTATE │ │ │ │ 20562: 0021f3dc 16 FUNC GLOBAL DEFAULT 12 int16_to_bfloat16 │ │ │ │ 20563: 00ae0c52 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_replay_c │ │ │ │ 20564: 00aad09c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_NET_RSS_ATTACH_EBPF_EVENT │ │ │ │ 20565: 00ae0456 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_X_BLOCKDEV_SET_IOTHREAD_DSTATE │ │ │ │ 20566: 0048bc60 180 FUNC GLOBAL DEFAULT 12 vmstate_unregister │ │ │ │ 20567: 00471d08 128 FUNC GLOBAL DEFAULT 12 migration_bh_schedule │ │ │ │ - 20568: 005779c8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ - 20569: 006d5830 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ - 20570: 007b74c0 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ + 20568: 005779b8 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_be │ │ │ │ + 20569: 006d5820 168 FUNC GLOBAL DEFAULT 12 laio_attach_aio_context │ │ │ │ + 20570: 007b74b0 44 FUNC GLOBAL DEFAULT 12 json_writer_str │ │ │ │ 20571: 00adf2e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_UNFINISHED_DSTATE │ │ │ │ 20572: 002340c8 60 FUNC GLOBAL DEFAULT 12 qemu_clipboard_info │ │ │ │ 20573: 00aaba60 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TZ_MSC_IRQ_CLEAR_EVENT │ │ │ │ 20574: 00aa7b38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_MEM_WRITEB_DATA_EVENT │ │ │ │ 20575: 009e8a54 64 OBJECT GLOBAL DEFAULT 21 child_of_bds │ │ │ │ 20576: 00ab0c28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_ABORT_EVENT │ │ │ │ 20577: 00228bf4 172 FUNC GLOBAL DEFAULT 12 helper_gvec_muls16 │ │ │ │ 20578: 00adf832 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ESP_MEM_WRITEB_CMD_RSTATN_DSTATE │ │ │ │ 20579: 00ab443c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_MSIX_VECTOR_RELEASE_EVENT │ │ │ │ 20580: 00aa6d2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA_AC97_SGD_FETCH_EVENT │ │ │ │ 20581: 00ae0750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_PORTS_DSTATE │ │ │ │ 20582: 004311b8 180 FUNC GLOBAL DEFAULT 12 dump_filtered_memblock_start │ │ │ │ - 20583: 00731238 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ + 20583: 00731228 544 FUNC GLOBAL DEFAULT 12 qapi_event_send_vserport_change │ │ │ │ 20584: 001e4cdc 20 FUNC GLOBAL DEFAULT 12 kvm_init_cpu_signals │ │ │ │ - 20585: 0079a9a0 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ - 20586: 007cc79c 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ - 20587: 005e1300 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ + 20585: 0079a990 316 FUNC GLOBAL DEFAULT 12 visit_type_ExpirePasswordOptions │ │ │ │ + 20586: 007cc78c 220 FUNC GLOBAL DEFAULT 12 qemu_printf │ │ │ │ + 20587: 005e12f0 116 FUNC GLOBAL DEFAULT 12 qio_channel_set_blocking │ │ │ │ 20588: 00aaa6cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VMCR_READ_EVENT │ │ │ │ 20589: 00aa7848 16 OBJECT GLOBAL DEFAULT 24 _TRACE_EXYNOS_UART_CHANNEL_ERROR_EVENT │ │ │ │ - 20590: 00692f88 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ + 20590: 00692f78 1196 FUNC GLOBAL DEFAULT 12 qcow2_snapshot_create │ │ │ │ 20591: 00ade9cc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_USART_TX_PENDING_DSTATE │ │ │ │ 20592: 004a0c1c 768 FUNC GLOBAL DEFAULT 12 rdma_registration_start │ │ │ │ - 20593: 007372f8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ - 20594: 00561418 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ - 20595: 00576890 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ + 20593: 007372e8 192 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockFormat │ │ │ │ + 20594: 00561408 292 FUNC GLOBAL DEFAULT 12 hmp_gpa2hva │ │ │ │ + 20595: 00576880 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_be │ │ │ │ 20596: 00ae06f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_SET_ACTION_DSTATE │ │ │ │ 20597: 00adefb0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIA1_ADB_NETBSD_ENUM_HACK_DSTATE │ │ │ │ - 20598: 005e373c 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ - 20599: 00655890 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ + 20598: 005e372c 112 FUNC GLOBAL DEFAULT 12 qio_net_listener_new │ │ │ │ + 20599: 00655880 52 FUNC GLOBAL DEFAULT 12 bdrv_enable_copy_on_read │ │ │ │ 20600: 0026f4d0 48 FUNC GLOBAL DEFAULT 12 notsup_removexattr │ │ │ │ 20601: 0021b510 252 FUNC GLOBAL DEFAULT 12 float64_to_uint64_scalbn │ │ │ │ 20602: 009e5d20 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint32 │ │ │ │ 20603: 00aa173c 68 OBJECT GLOBAL DEFAULT 24 internal_snapshot_opts │ │ │ │ 20604: 00219b2c 260 FUNC GLOBAL DEFAULT 12 float64_to_int64_round_to_zero │ │ │ │ 20605: 00ae04d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_CHANGE_BACKING_FILE_DSTATE │ │ │ │ - 20606: 0062313c 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ + 20606: 0062312c 184 FUNC GLOBAL DEFAULT 12 bdrv_open │ │ │ │ 20607: 00ae00d4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_RDMA_ACCEPT_PIN_VERBSC_DSTATE │ │ │ │ 20608: 00ae025c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COLO_FILTER_REWRITER_PKT_INFO_DSTATE │ │ │ │ 20609: 00adf55c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_SQ_SIZE_DSTATE │ │ │ │ - 20610: 006f79e4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ - 20611: 007bbc88 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ + 20610: 006f79d4 112 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_blockdev_insert_medium_arg_members │ │ │ │ + 20611: 007bbc78 468 FUNC GLOBAL DEFAULT 12 qemu_strtoui │ │ │ │ 20612: 00adec30 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_AHCI_MEM_WRITE_DSTATE │ │ │ │ - 20613: 0073393c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ - 20614: 00584efc 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ - 20615: 005ea2d8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ + 20613: 0073392c 192 FUNC GLOBAL DEFAULT 12 visit_type_OnOffSplit │ │ │ │ + 20614: 00584eec 132 FUNC GLOBAL DEFAULT 12 qemu_allocate_irq │ │ │ │ + 20615: 005ea2c8 8 FUNC GLOBAL DEFAULT 12 qcrypto_block_get_kdf_hash │ │ │ │ 20616: 00255f78 724 FUNC GLOBAL DEFAULT 12 vnc_zlib_send_framebuffer_update │ │ │ │ 20617: 00ade45d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_migration_c │ │ │ │ 20618: 004d708c 132 FUNC GLOBAL DEFAULT 12 qemu_plugin_fillin_mode_info │ │ │ │ 20619: 00ab5774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CALC_PAGE_DIRTY_RATE_EVENT │ │ │ │ - 20620: 007bbf9c 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ + 20620: 007bbf8c 340 FUNC GLOBAL DEFAULT 12 qemu_strtoul │ │ │ │ 20621: 00441504 104 FUNC GLOBAL DEFAULT 12 dma_blk_write │ │ │ │ - 20622: 00749184 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ + 20622: 00749174 244 FUNC GLOBAL DEFAULT 12 visit_type_MemdevList │ │ │ │ 20623: 00ade4da 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MONITOR_QMP_IN_BAND_DEQUEUE_DSTATE │ │ │ │ 20624: 00a14630 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls16 │ │ │ │ 20625: 00adf45e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NET_RX_PKT_RSS_IP6_TCP_DSTATE │ │ │ │ 20626: 00aaa24c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_ITE_READ_FAULT_EVENT │ │ │ │ - 20627: 00757498 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ - 20628: 007fdb48 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ + 20627: 00757488 28 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_migrate_set_capabilities_arg_members │ │ │ │ + 20628: 007fdb38 300 FUNC GLOBAL DEFAULT 12 thread_context_create_thread │ │ │ │ 20629: 00ab3f3c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_ADD_RAM_EVENT │ │ │ │ - 20630: 0061b4f4 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ + 20630: 0061b4e4 152 FUNC GLOBAL DEFAULT 12 bdrv_op_unblock_all │ │ │ │ 20631: 00adf8ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_MMIO_INVALID_WRITEL_DSTATE │ │ │ │ 20632: 0042ba44 188 FUNC GLOBAL DEFAULT 12 st_rate_frames_in │ │ │ │ 20633: 00216480 436 FUNC GLOBAL DEFAULT 12 floatx80_to_float128 │ │ │ │ 20634: 00adffa8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_PAGECACHE_INSERT_DSTATE │ │ │ │ 20635: 00adece6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_DATA_READL_DSTATE │ │ │ │ 20636: 00adec10 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ASPEED_I2C_BUS_CMD_DSTATE │ │ │ │ 20637: 0046c64c 624 FUNC GLOBAL DEFAULT 12 exec_start_incoming_migration │ │ │ │ 20638: 00ab0578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_COMMAND_COMPLETE_EVENT │ │ │ │ 20639: 00ab0a98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_HANDLE_SATN_STOP_EVENT │ │ │ │ 20640: 00adf152 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AVR_POWER_READ_DSTATE │ │ │ │ 20641: 00aaad6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APIC_DELIVER_IRQ_EVENT │ │ │ │ 20642: 0027a90c 1100 FUNC GLOBAL DEFAULT 12 v9fs_co_readdir_many │ │ │ │ 20643: 00aada7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_EVENT │ │ │ │ 20644: 002e73cc 428 FUNC GLOBAL DEFAULT 12 ide_ctrl_write │ │ │ │ - 20645: 0054df8c 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ + 20645: 0054df7c 372 FUNC GLOBAL DEFAULT 12 qemu_ram_block_from_host │ │ │ │ 20646: 00aa7244 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_HANDLE_READ_EVENT │ │ │ │ 20647: 00ab9814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_ANNOUNCE_SELF_EVENT │ │ │ │ 20648: 00ab820c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_DEL_EVENT │ │ │ │ 20649: 0021ae14 252 FUNC GLOBAL DEFAULT 12 float16_to_uint32_scalbn │ │ │ │ 20650: 00adebec 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCA954X_READ_DATA_DSTATE │ │ │ │ 20651: 00adea86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_APPLE_GFX_MMIO_IOSFC_READ_DSTATE │ │ │ │ - 20652: 007f9304 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ + 20652: 007f92f4 8 FUNC GLOBAL DEFAULT 12 target_monitor_defs │ │ │ │ 20653: 00ade872 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_CREATE_DSTATE │ │ │ │ 20654: 00ab8e98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_EVENT │ │ │ │ 20655: 00ab4964 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_GET_CONFIG_EVENT │ │ │ │ - 20656: 00596bec 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ + 20656: 00596bdc 108 FUNC GLOBAL DEFAULT 12 gdb_get_max_cpus │ │ │ │ 20657: 00228ca0 168 FUNC GLOBAL DEFAULT 12 helper_gvec_muls32 │ │ │ │ 20658: 00ade8c4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VIRTIO_SND_GET_CONFIG_DSTATE │ │ │ │ 20659: 00aba6d8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_FIND_MAPPING_EVENT │ │ │ │ - 20660: 007699ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ - 20661: 005e1e18 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ + 20660: 007699dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevL2TPv3Options │ │ │ │ + 20661: 005e1e08 1132 FUNC GLOBAL DEFAULT 12 qio_channel_yield │ │ │ │ 20662: 009e3b4c 12 OBJECT GLOBAL DEFAULT 21 virtio_blk_cfg_size_params │ │ │ │ 20663: 00aad3dc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MII_WRITE_EVENT │ │ │ │ 20664: 00ade469 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_qom_c │ │ │ │ 20665: 0022908c 156 FUNC GLOBAL DEFAULT 12 helper_gvec_abs8 │ │ │ │ 20666: 00ade7d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALSA_SET_HANDLER_DSTATE │ │ │ │ 20667: 00ab5814 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DIRTY_BITMAP_STATE_PENDING_EVENT │ │ │ │ 20668: 00adfe28 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_HOT_RESET_RESULT_DSTATE │ │ │ │ 20669: 00ab3684 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_ISO_TD_BAD_DIRECTION_EVENT │ │ │ │ 20670: 00aaeb98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_STARTFAIL_SQ_EVENT │ │ │ │ 20671: 00ade89c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_VERSION_RETURN_DSTATE │ │ │ │ 20672: 00aa5aac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_TASK_THREAD_SOURCE_CANCEL_EVENT │ │ │ │ 20673: 0042b3bc 56 FUNC GLOBAL DEFAULT 12 audio_sample_from_uint64 │ │ │ │ 20674: 00aab520 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIA1_ADB_POLL_EVENT │ │ │ │ - 20675: 00745a5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ + 20675: 00745a4c 92 FUNC GLOBAL DEFAULT 12 qapi_free_SgxEPCProperties │ │ │ │ 20676: 00ade4aa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BREAKPOINT_REMOVE_DSTATE │ │ │ │ - 20677: 007da220 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ + 20677: 007da210 248 FUNC GLOBAL DEFAULT 12 stat64_max_slow │ │ │ │ 20678: 0049eab0 1440 FUNC GLOBAL DEFAULT 12 rdma_control_save_page │ │ │ │ 20679: 00aa79b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CMSDK_APB_UART_TX_PENDING_EVENT │ │ │ │ 20680: 004b5368 236 FUNC GLOBAL DEFAULT 12 qemu_net_queue_send_iov │ │ │ │ 20681: 00adf3b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_L4_CSUM_VALIDATION_FAILED_DSTATE │ │ │ │ - 20682: 0052afb8 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ - 20683: 00619fc4 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ - 20684: 007578cc 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ - 20685: 0071a858 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ + 20682: 0052afac 212 FUNC GLOBAL DEFAULT 12 vhost_user_gpu_set_socket │ │ │ │ + 20683: 00619fb4 48 FUNC GLOBAL DEFAULT 12 bdrv_get_specific_info │ │ │ │ + 20684: 007578bc 296 FUNC GLOBAL DEFAULT 12 visit_type_BitmapMigrationBitmapAlias_members │ │ │ │ + 20685: 0071a848 404 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_BLOCK_JOB_COMPLETED_arg_members │ │ │ │ 20686: 00aa5c54 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_CONNECT_THREAD_SLEEP_EVENT │ │ │ │ - 20687: 006fdcdc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ + 20687: 006fdccc 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevAmendOptionsLUKS │ │ │ │ 20688: 00adf4e0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_ALLWINNER_SUN8I_EMAC_READ_DSTATE │ │ │ │ - 20689: 00780390 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ - 20690: 0078405c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ + 20689: 00780380 316 FUNC GLOBAL DEFAULT 12 visit_type_SocketAddress │ │ │ │ + 20690: 0078404c 92 FUNC GLOBAL DEFAULT 12 qapi_free_AbortWrapper │ │ │ │ 20691: 00ab4bd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_SET_VRING_KICK_EVENT │ │ │ │ - 20692: 007f3588 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ + 20692: 007f3578 192 FUNC GLOBAL DEFAULT 12 qemu_file_monitor_free │ │ │ │ 20693: 00462c78 100 FUNC GLOBAL DEFAULT 12 tpm_backend_cancel_cmd │ │ │ │ 20694: 00aa7ae8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESCC_SUNKBD_EVENT_OUT_EVENT │ │ │ │ 20695: 004d32c4 216 FUNC GLOBAL DEFAULT 12 accel_init_machine │ │ │ │ 20696: 00ae02b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DMA_AIO_CANCEL_DSTATE │ │ │ │ 20697: 004a3fa8 628 FUNC GLOBAL DEFAULT 12 monitor_fdset_dup_fd_add │ │ │ │ 20698: 002273ac 792 FUNC GLOBAL DEFAULT 12 float32_exp2 │ │ │ │ - 20699: 007b5298 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ + 20699: 007b5288 252 FUNC GLOBAL DEFAULT 12 qlist_is_equal │ │ │ │ 20700: 00adfd8c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_IOMMU_MAP_DIRTY_NOTIFY_DSTATE │ │ │ │ 20701: 0042893c 356 FUNC GLOBAL DEFAULT 12 audio_create_pdos │ │ │ │ 20702: 00aac030 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_MDM_MEM_WRITEB_EVENT │ │ │ │ 20703: 004382f8 188 FUNC GLOBAL DEFAULT 12 hmp_block_job_resume │ │ │ │ - 20704: 00786528 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ + 20704: 00786518 92 FUNC GLOBAL DEFAULT 12 qapi_free_VhostDeviceProtocols │ │ │ │ 20705: 00ade7b0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AUDIO_TIMER_STOP_DSTATE │ │ │ │ - 20706: 00937740 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ + 20706: 00937730 4 OBJECT GLOBAL DEFAULT 14 hw_compat_2_10_len │ │ │ │ 20707: 00adfe3c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PCI_READ_CONFIG_DSTATE │ │ │ │ 20708: 00aad34c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNGEM_MMIO_RXDMA_READ_EVENT │ │ │ │ 20709: 00a145ac 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls32 │ │ │ │ 20710: 00ab6524 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RAM_LOAD_COMPLETE_EVENT │ │ │ │ 20711: 00ab8bf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_JOB_COMPLETE_EVENT │ │ │ │ 20712: 00ae06fa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_STATUS_DSTATE │ │ │ │ 20713: 00aaa64c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICH_VTR_READ_EVENT │ │ │ │ 20714: 00adfa52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_UFS_MCQ_CREATE_CQ_DSTATE │ │ │ │ 20715: 009e4e60 212 OBJECT GLOBAL DEFAULT 21 kernel_ops │ │ │ │ 20716: 00aa6248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALSA_XRUN_IN_EVENT │ │ │ │ 20717: 00ab1378 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQUEST_SENSE_EVENT │ │ │ │ - 20718: 006ff95c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ + 20718: 006ff94c 200 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_ImageInfoSpecific_base_members │ │ │ │ 20719: 003691ac 568 FUNC GLOBAL DEFAULT 12 scsi_req_alloc │ │ │ │ 20720: 00ae0d2d 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_ebpf_c │ │ │ │ 20721: 004cefc4 272 FUNC GLOBAL DEFAULT 12 replay_flush_events │ │ │ │ - 20722: 00698738 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ - 20723: 0076d278 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ + 20722: 00698728 160 FUNC GLOBAL DEFAULT 12 reqlist_find_conflict │ │ │ │ + 20723: 0076d268 76 FUNC GLOBAL DEFAULT 12 visit_type_Netdev_members │ │ │ │ 20724: 00ab5cf4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_RDMA_REGISTRATION_HANDLE_REGISTER_RKEY_EVENT │ │ │ │ 20725: 00adfe66 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_INTX_ENABLE_KVM_DSTATE │ │ │ │ - 20726: 008f66e0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ + 20726: 008f66d0 4 OBJECT GLOBAL DEFAULT 14 qemu_input_map_osx_to_qcode_len │ │ │ │ 20727: 00aaac6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_INTCTL_MEM_WRITEL_SET_EVENT │ │ │ │ 20728: 00adedea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_ITS_CTE_WRITE_DSTATE │ │ │ │ 20729: 00ae05b4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_MEMORY_SIZE_SUMMARY_DSTATE │ │ │ │ - 20730: 00662fd4 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ + 20730: 00662fc4 556 FUNC GLOBAL DEFAULT 12 commit_active_start │ │ │ │ 20731: 00adfaf2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_CLOSE_SESSION_DSTATE │ │ │ │ - 20732: 007389c0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ + 20732: 007389b0 244 FUNC GLOBAL DEFAULT 12 visit_type_QCryptoBlockInfoLUKSSlotList │ │ │ │ 20733: 00adffb2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATION_BLOCK_SAVE_DSTATE │ │ │ │ 20734: 00aa7c98 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_SERIAL_HANDLE_CONTROL_MESSAGE_PORT_EVENT │ │ │ │ 20735: 00adebd4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VMWARE_PALETTE_READ_DSTATE │ │ │ │ 20736: 00adfb36 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HUB_STATUS_REPORT_DSTATE │ │ │ │ 20737: 00ab884c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_CHARDEV_BACKENDS_EVENT │ │ │ │ 20738: 00adfd86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_EOI_DSTATE │ │ │ │ 20739: 009e5cd0 40 OBJECT GLOBAL DEFAULT 21 qdev_prop_uint64 │ │ │ │ 20740: 00aa80b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_APPLE_GFX_CURSOR_SHOW_EVENT │ │ │ │ - 20741: 00582340 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ - 20742: 007d036c 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ - 20743: 00555330 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ + 20741: 00582330 32 FUNC GLOBAL DEFAULT 12 qdev_machine_modified │ │ │ │ + 20742: 007d035c 296 FUNC GLOBAL DEFAULT 12 qemu_opts_parse_noisily │ │ │ │ + 20743: 00555320 916 FUNC GLOBAL DEFAULT 12 mtree_print_dispatch │ │ │ │ 20744: 0047fa4c 64 FUNC GLOBAL DEFAULT 12 multifd_ram_sync_per_section │ │ │ │ 20745: 00aba9b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_THREAD_POOL_COMPLETE_AIO_EVENT │ │ │ │ 20746: 00aacc2c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DP8393X_LOWER_IRQ_EVENT │ │ │ │ - 20747: 00759c94 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ + 20747: 00759c84 332 FUNC GLOBAL DEFAULT 12 visit_type_MigrationExecCommand │ │ │ │ 20748: 0045f554 12 FUNC GLOBAL DEFAULT 12 cryptodev_vhost_get_max_queues │ │ │ │ 20749: 00ab2824 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_MSD_DATA_OUT_EVENT │ │ │ │ 20750: 00adf9fc 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SDBUS_READ_DSTATE │ │ │ │ 20751: 00ab66a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MIGRATION_BITMAP_SYNC_START_EVENT │ │ │ │ 20752: 0047771c 124 FUNC GLOBAL DEFAULT 12 migrate_del_blocker │ │ │ │ 20753: 00204ed0 532 FUNC GLOBAL DEFAULT 12 float64_mul │ │ │ │ - 20754: 0074f510 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ - 20755: 00639220 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ + 20754: 0074f500 944 FUNC GLOBAL DEFAULT 12 qmp_marshal_system_reset │ │ │ │ + 20755: 00639210 400 FUNC GLOBAL DEFAULT 12 nbd_client_connection_release │ │ │ │ 20756: 00adfc5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_EHCI_QUEUE_ACTION_DSTATE │ │ │ │ 20757: 00449c14 412 FUNC GLOBAL DEFAULT 12 qemu_system_reset │ │ │ │ - 20758: 006f5110 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ + 20758: 006f5100 92 FUNC GLOBAL DEFAULT 12 qapi_free_sizeList │ │ │ │ 20759: 00a10a60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_eqs8 │ │ │ │ 20760: 00ae0748 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_QUERY_ROCKER_OF_DPA_GROUPS_DSTATE │ │ │ │ 20761: 00ae038e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_MSG_CLIENT_AUDIO_ENABLE_DSTATE │ │ │ │ - 20762: 005b0f3c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ - 20763: 005119dc 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ + 20762: 005b0f2c 648 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i32 │ │ │ │ + 20763: 005119d0 356 FUNC GLOBAL DEFAULT 12 vfio_pci_get_pci_hot_reset_info │ │ │ │ 20764: 00ab4e34 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_USER_SET_MEM_TABLE_POSTCOPY_EVENT │ │ │ │ 20765: 00adf932 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_HANDLE_SCSI_DSTATE │ │ │ │ 20766: 00a16100 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_xor_fetchl_be │ │ │ │ - 20767: 00769aa4 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ + 20767: 00769a94 92 FUNC GLOBAL DEFAULT 12 qapi_free_NetdevBridgeOptions │ │ │ │ 20768: 00aded0a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PS2_KEYBOARD_SET_TRANSLATION_DSTATE │ │ │ │ 20769: 00adfcca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_TD_DEV_ERROR_DSTATE │ │ │ │ - 20770: 0056d174 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ - 20771: 007c5fcc 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ - 20772: 0077cea8 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ + 20770: 0056d164 312 FUNC GLOBAL DEFAULT 12 tlb_unprotect_code │ │ │ │ + 20771: 007c5fbc 216 FUNC GLOBAL DEFAULT 12 defer_call_end │ │ │ │ + 20772: 0077ce98 140 FUNC GLOBAL DEFAULT 12 qapi_event_send_resume │ │ │ │ 20773: 00439154 396 FUNC GLOBAL DEFAULT 12 hmp_qemu_io │ │ │ │ 20774: 00adf116 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SLAVIO_DIAG_MEM_READB_DSTATE │ │ │ │ - 20775: 007aae90 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ + 20775: 007aae80 412 FUNC GLOBAL DEFAULT 12 visit_end_alternate │ │ │ │ 20776: 0034cd74 184 FUNC GLOBAL DEFAULT 12 msi_enabled │ │ │ │ - 20777: 0079e004 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ - 20778: 005895f8 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ + 20777: 0079dff4 192 FUNC GLOBAL DEFAULT 12 visit_type_InputButton │ │ │ │ + 20778: 005895e8 256 FUNC GLOBAL DEFAULT 12 object_class_get_parent │ │ │ │ 20779: 00230700 4 FUNC GLOBAL DEFAULT 12 qemu_plugin_num_vcpus │ │ │ │ - 20780: 0075c844 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ - 20781: 00651730 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ + 20780: 0075c834 532 FUNC GLOBAL DEFAULT 12 qapi_event_send_colo_exit │ │ │ │ + 20781: 00651720 32 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_unlock │ │ │ │ 20782: 0021a83c 252 FUNC GLOBAL DEFAULT 12 bfloat16_to_int32_round_to_zero │ │ │ │ 20783: 00228d48 188 FUNC GLOBAL DEFAULT 12 helper_gvec_muls64 │ │ │ │ 20784: 00aa87e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QXL_INTERFACE_UPDATE_AREA_COMPLETE_REST_EVENT │ │ │ │ 20785: 00aaa5cc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ICV_PMR_READ_EVENT │ │ │ │ 20786: 00ab9028 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_SYSTEM_POWERDOWN_EVENT │ │ │ │ 20787: 00aa71a4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_BLOCK_DISCONNECT_EVENT │ │ │ │ 20788: 00adfde0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_QUIRK_ATI_BONAIRE_RESET_SKIPPED_DSTATE │ │ │ │ - 20789: 007bf970 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ + 20789: 007bf960 44 FUNC GLOBAL DEFAULT 12 aio_context_destroy │ │ │ │ 20790: 00adec9c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_PORT_READ_DEFAULT_DSTATE │ │ │ │ - 20791: 005b2210 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ + 20791: 005b2200 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i32 │ │ │ │ 20792: 00ae05ac 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_X_QUERY_IRQ_DSTATE │ │ │ │ - 20793: 00582368 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ - 20794: 0070fb7c 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ + 20793: 00582358 140 FUNC GLOBAL DEFAULT 12 qdev_get_child_bus │ │ │ │ + 20794: 0070fb6c 332 FUNC GLOBAL DEFAULT 12 visit_type_RbdEncryptionOptionsLUKS2 │ │ │ │ 20795: 00adf8a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PVSCSI_GET_SG_LIST_DSTATE │ │ │ │ - 20796: 005c945c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ + 20796: 005c944c 140 FUNC GLOBAL DEFAULT 12 tcg_gen_vec_neg32_i64 │ │ │ │ 20797: 0023dda4 36 FUNC GLOBAL DEFAULT 12 qkbd_state_key_get │ │ │ │ 20798: 003b6cd8 172 FUNC GLOBAL DEFAULT 12 usb_register_port │ │ │ │ 20799: 0034d488 476 FUNC GLOBAL DEFAULT 12 msi_is_masked │ │ │ │ - 20800: 007ecfb4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ + 20800: 007ecfa4 752 FUNC GLOBAL DEFAULT 12 qemu_hexdump_line │ │ │ │ 20801: 00adecee 2 OBJECT GLOBAL DEFAULT 25 _TRACE_IDE_STATUS_READ_DSTATE │ │ │ │ 20802: 00adf8c6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MEGASAS_INTR_DISABLED_DSTATE │ │ │ │ - 20803: 0057137c 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ + 20803: 0057136c 144 FUNC GLOBAL DEFAULT 12 cpu_ldw_mmu │ │ │ │ 20804: 00aae9e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_MMIOWR_PMREBS_READONLY_EVENT │ │ │ │ - 20805: 0078e758 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ + 20805: 0078e748 320 FUNC GLOBAL DEFAULT 12 visit_type_AudiodevPipewirePerDirectionOptions │ │ │ │ 20806: 00abaa08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_POLL_REMOVE_EVENT │ │ │ │ - 20807: 007405c4 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ + 20807: 007405b4 112 FUNC GLOBAL DEFAULT 12 visit_type_SchemaInfoObjectVariant_members │ │ │ │ 20808: 004a0f1c 3440 FUNC GLOBAL DEFAULT 12 rdma_registration_stop │ │ │ │ 20809: 002041dc 2932 FUNC GLOBAL DEFAULT 12 float16_mul │ │ │ │ - 20810: 005782ac 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ + 20810: 0057829c 212 FUNC GLOBAL DEFAULT 12 cpu_atomic_and_fetchl_le_mmu │ │ │ │ 20811: 003b8f40 100 FUNC GLOBAL DEFAULT 12 usb_find_device │ │ │ │ 20812: 00ab3fcc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PCI_IGD_HOST_BRIDGE_ENABLED_EVENT │ │ │ │ - 20813: 006540e0 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ + 20813: 006540d0 168 FUNC GLOBAL DEFAULT 12 bdrv_graph_rdunlock_main_loop │ │ │ │ 20814: 00adf384 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_IRQ_ICR_CLEAR_ZERO_IMS_DSTATE │ │ │ │ 20815: 00aab270 16 OBJECT GLOBAL DEFAULT 24 _TRACE_I2C_ECHO_RECV_EVENT │ │ │ │ 20816: 00aaed78 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_ZONE_IS_FULL_EVENT │ │ │ │ 20817: 00adfa86 2 OBJECT GLOBAL DEFAULT 25 _TRACE_CANOKEY_EMU_PREPARE_RECEIVE_DSTATE │ │ │ │ 20818: 00311bec 96 FUNC GLOBAL DEFAULT 12 net_rx_pkt_get_total_len │ │ │ │ 20819: 00aa7d18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PARALLEL_IOPORT_READ_EVENT │ │ │ │ 20820: 00a14528 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_muls64 │ │ │ │ 20821: 003fa6e0 28 FUNC GLOBAL DEFAULT 12 vfio_mig_bytes_transferred │ │ │ │ 20822: 00ae05fe 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUERY_MACHINES_DSTATE │ │ │ │ 20823: 00ab83bc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_DEBUG_BLOCK_DIRTY_BITMAP_SHA256_EVENT │ │ │ │ 20824: 00adf792 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_EXECUTE_SCRIPT_DSTATE │ │ │ │ 20825: 00ae0464 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_BLOCKDEV_CREATE_DSTATE │ │ │ │ 20826: 003bd484 148 FUNC GLOBAL DEFAULT 12 usb_packet_unmap │ │ │ │ - 20827: 00578e54 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ - 20828: 0061b58c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ + 20827: 00578e44 24 FUNC GLOBAL DEFAULT 12 helper_atomic_umin_fetchl_le │ │ │ │ + 20828: 0061b57c 168 FUNC GLOBAL DEFAULT 12 bdrv_op_blocker_is_empty │ │ │ │ 20829: 00aba084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_CHANGE_VNC_PASSWORD_EVENT │ │ │ │ - 20830: 00746e98 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ - 20831: 005cbc0c 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ + 20830: 00746e88 332 FUNC GLOBAL DEFAULT 12 visit_type_GuidInfo │ │ │ │ + 20831: 005cbbfc 116 FUNC GLOBAL DEFAULT 12 tcg_gen_andc_vec │ │ │ │ 20832: 00ae0322 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QEMU_SPICE_DISPLAY_REFRESH_DSTATE │ │ │ │ 20833: 00ab05c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_ADD_MSG_BYTE_ERROR_EVENT │ │ │ │ 20834: 00ab183c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SDHCI_SEND_COMMAND_EVENT │ │ │ │ 20835: 00adec16 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SMBUS_TRANSACTION_DSTATE │ │ │ │ 20836: 00aadcac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_RSS_IP4_EVENT │ │ │ │ 20837: 0043ae94 292 FUNC GLOBAL DEFAULT 12 del_boot_device_lchs │ │ │ │ - 20838: 007e86f8 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ + 20838: 007e86e8 1300 FUNC GLOBAL DEFAULT 12 socket_dgram │ │ │ │ 20839: 003f67b4 244 FUNC GLOBAL DEFAULT 12 vfio_has_region_cap │ │ │ │ 20840: 00ae0354 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VNC_AUTH_VENCRYPT_VERSION_DSTATE │ │ │ │ 20841: 00adedc6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVIC_CLEAR_PENDING_DSTATE │ │ │ │ - 20842: 005822dc 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ - 20843: 007e7648 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ - 20844: 005f7058 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ - 20845: 00553734 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ - 20846: 007c6bb8 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ + 20842: 005822cc 56 FUNC GLOBAL DEFAULT 12 qdev_unrealize │ │ │ │ + 20843: 007e7638 100 FUNC GLOBAL DEFAULT 12 unix_connect │ │ │ │ + 20844: 005f7048 332 FUNC GLOBAL DEFAULT 12 qauthz_is_allowed_by_id │ │ │ │ + 20845: 00553724 668 FUNC GLOBAL DEFAULT 12 address_space_lduw_le_cached_slow │ │ │ │ + 20846: 007c6ba8 672 FUNC GLOBAL DEFAULT 12 module_load_qom │ │ │ │ 20847: 00adf3ae 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_METADATA_STATUS_FLAGS_DSTATE │ │ │ │ 20848: 00ab0998 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ESP_MEM_WRITEB_CMD_ICCS_EVENT │ │ │ │ 20849: 00ab4934 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_IOMMU_DETACH_EVENT │ │ │ │ 20850: 00adfb4a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SET_INTERFACE_DSTATE │ │ │ │ 20851: 00adfaa2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_REMOTE_WAKEUP_REMOVED_DSTATE │ │ │ │ 20852: 0022a6b8 176 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8i │ │ │ │ - 20853: 006f7504 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ - 20854: 006466ec 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ + 20853: 006f74f4 428 FUNC GLOBAL DEFAULT 12 visit_type_q_obj_eject_arg_members │ │ │ │ + 20854: 006466dc 180 FUNC GLOBAL DEFAULT 12 blk_co_is_available │ │ │ │ 20855: 00ab0d28 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_CMP_RING_PUT_EVENT │ │ │ │ - 20856: 00648694 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ + 20856: 00648684 224 FUNC GLOBAL DEFAULT 12 blk_remove_bs │ │ │ │ 20857: 00ab1b6c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UNSUPPORT_REGISTER_OFFSET_EVENT │ │ │ │ 20858: 00adff78 2 OBJECT GLOBAL DEFAULT 25 _TRACE_WATCHDOG_PERFORM_ACTION_DSTATE │ │ │ │ 20859: 004afdb8 416 FUNC GLOBAL DEFAULT 12 set_link_completion │ │ │ │ 20860: 009ea910 12 OBJECT GLOBAL DEFAULT 21 HmatCacheWritePolicy_lookup │ │ │ │ 20861: 0022b228 180 FUNC GLOBAL DEFAULT 12 helper_gvec_rotl8v │ │ │ │ - 20862: 0054e730 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ - 20863: 006dd7b0 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ - 20864: 00573588 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ - 20865: 0077f8dc 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ - 20866: 007bab98 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ - 20867: 006fc638 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ - 20868: 007643ec 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ + 20862: 0054e720 92 FUNC GLOBAL DEFAULT 12 prepare_mmio_access │ │ │ │ + 20863: 006dd7a0 248 FUNC GLOBAL DEFAULT 12 blk_co_unref │ │ │ │ + 20864: 00573578 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addb │ │ │ │ + 20865: 0077f8cc 28 FUNC GLOBAL DEFAULT 12 visit_type_VsockSocketAddressWrapper_members │ │ │ │ + 20866: 007bab88 156 FUNC GLOBAL DEFAULT 12 socket_set_nodelay │ │ │ │ + 20867: 006fc628 92 FUNC GLOBAL DEFAULT 12 qapi_free_BlockdevQcowEncryption │ │ │ │ + 20868: 007643dc 92 FUNC GLOBAL DEFAULT 12 qapi_free_FdsetFdInfo │ │ │ │ 20869: 00adf522 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_STARTFAIL_DSTATE │ │ │ │ 20870: 00ab0688 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VSCSI_DO_CRQ_EVENT │ │ │ │ 20871: 00ab2994 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_DESC_DEVICE_QUALIFIER_EVENT │ │ │ │ 20872: 00aad63c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SPAPR_VLAN_GET_RX_BD_FROM_PAGE_FOUND_EVENT │ │ │ │ 20873: 00ab0b88 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_TX_RINGS_NUM_PAGES_EVENT │ │ │ │ 20874: 002f3c00 216 FUNC GLOBAL DEFAULT 12 virtio_input_idstr_config │ │ │ │ 20875: 00aae52c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LAN9118_PHY_WRITE_EVENT │ │ │ │ 20876: 00ab32d4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_EHCI_OPREG_CHANGE_EVENT │ │ │ │ 20877: 00a175a0 132 OBJECT GLOBAL DEFAULT 24 helper_info_atomic_fetch_xorl_be │ │ │ │ 20878: 00adeda0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_GET_QUEUE_INFO_DSTATE │ │ │ │ 20879: 00270c40 24 FUNC GLOBAL DEFAULT 12 v9fs_path_init │ │ │ │ - 20880: 005b625c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ + 20880: 005b624c 844 FUNC GLOBAL DEFAULT 12 tcg_gen_sextract_i64 │ │ │ │ 20881: 00320754 112 FUNC GLOBAL DEFAULT 12 ctucan_hardware_reset │ │ │ │ - 20882: 00542964 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ + 20882: 00542958 104 FUNC GLOBAL DEFAULT 12 memory_region_set_nonvolatile │ │ │ │ 20883: 00ade7c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_DBUS_AUDIO_READ_DSTATE │ │ │ │ 20884: 00adfb08 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_UAS_TMF_UNSUPPORTED_DSTATE │ │ │ │ - 20885: 00522030 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ + 20885: 00522024 1828 FUNC GLOBAL DEFAULT 12 qmp_decode_features │ │ │ │ 20886: 00a12320 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8i │ │ │ │ 20887: 00aab3c0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IOSB_WRITE_EVENT │ │ │ │ 20888: 00463df8 60 FUNC GLOBAL DEFAULT 12 tpm_sized_buffer_reset │ │ │ │ - 20889: 007cdb14 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ - 20890: 00792f18 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ + 20889: 007cdb04 104 FUNC GLOBAL DEFAULT 12 notifier_with_return_list_notify │ │ │ │ + 20890: 00792f08 148 FUNC GLOBAL DEFAULT 12 visit_type_PciBridgeInfo_members │ │ │ │ 20891: 0021d828 240 FUNC GLOBAL DEFAULT 12 bfloat16_to_uint32_round_to_zero │ │ │ │ - 20892: 00755ac8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ - 20893: 00736a28 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ + 20892: 00755ab8 92 FUNC GLOBAL DEFAULT 12 qapi_free_FileMigrationArgs │ │ │ │ + 20893: 00736a18 92 FUNC GLOBAL DEFAULT 12 qapi_free_QCryptoBlockInfo │ │ │ │ 20894: 00aabf90 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_LED_MEM_WRITEW_EVENT │ │ │ │ 20895: 00aa7074 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_PAGE_PROGRAM_EVENT │ │ │ │ 20896: 00ade750 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_NEGOTIATE_HANDLE_STARTTLS_DSTATE │ │ │ │ 20897: 00aded62 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SH_INTC_PENDING_DSTATE │ │ │ │ - 20898: 00786ecc 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ + 20898: 00786ebc 320 FUNC GLOBAL DEFAULT 12 visit_type_VhostDeviceProtocols │ │ │ │ 20899: 0042d14c 188 FUNC GLOBAL DEFAULT 12 hmp_chardev_send_break │ │ │ │ 20900: 00a11ae0 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_rotl8v │ │ │ │ 20901: 00ab9778 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_QUERY_IOTHREADS_EVENT │ │ │ │ 20902: 00ab7f70 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_BLOCKDEV_OPEN_TRAY_EVENT │ │ │ │ - 20903: 005b2a38 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ - 20904: 006f6b64 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ + 20903: 005b2a28 104 FUNC GLOBAL DEFAULT 12 tcg_gen_st8_i64 │ │ │ │ + 20904: 006f6b54 148 FUNC GLOBAL DEFAULT 12 visit_type_AuthZListFileProperties_members │ │ │ │ 20905: 00aa76c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_STM32F2XX_USART_RECEIVE_EVENT │ │ │ │ 20906: 0047732c 352 FUNC GLOBAL DEFAULT 12 migrate_init │ │ │ │ 20907: 00aa6a50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_V9FS_STAT_EVENT │ │ │ │ - 20908: 0058ea60 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ + 20908: 0058ea50 252 FUNC GLOBAL DEFAULT 12 user_creatable_complete │ │ │ │ 20909: 00ab6904 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_LOAD_EVENT │ │ │ │ - 20910: 007e11b4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ - 20911: 0073d5b4 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ + 20910: 007e11a4 1316 FUNC GLOBAL DEFAULT 12 qemu_aio_coroutine_enter │ │ │ │ + 20911: 0073d5a4 192 FUNC GLOBAL DEFAULT 12 visit_type_DumpStatus │ │ │ │ 20912: 0034e808 44 FUNC GLOBAL DEFAULT 12 msix_enabled │ │ │ │ 20913: 00acd924 4 OBJECT GLOBAL DEFAULT 25 use_icount │ │ │ │ 20914: 00aba708 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_RAM_BLOCK_ADDED_EVENT │ │ │ │ - 20915: 00571c30 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ + 20915: 00571c20 148 FUNC GLOBAL DEFAULT 12 cpu_ldl_be_mmuidx_ra │ │ │ │ 20916: 00aa6110 88 OBJECT GLOBAL DEFAULT 24 audio_trace_events │ │ │ │ - 20917: 007595b4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ + 20917: 007595a4 192 FUNC GLOBAL DEFAULT 12 visit_type_COLOMode │ │ │ │ 20918: 00adf7e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VSCSI_COMMAND_COMPLETE_SENSE_DATA2_DSTATE │ │ │ │ 20919: 0047702c 48 FUNC GLOBAL DEFAULT 12 migration_add_notifier_mode │ │ │ │ 20920: 003bf3bc 836 FUNC GLOBAL DEFAULT 12 usb_uhci_common_realize │ │ │ │ 20921: 00ab74b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XKEYMAP_EXTENSION_EVENT │ │ │ │ - 20922: 00572aa4 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ + 20922: 00572a94 100 FUNC GLOBAL DEFAULT 12 cpu_ldsb_data │ │ │ │ 20923: 00ade822 2 OBJECT GLOBAL DEFAULT 25 _TRACE_TPM_UTIL_GET_BUFFER_SIZE_DSTATE │ │ │ │ 20924: 00a19c6c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_4 │ │ │ │ 20925: 00a19cbc 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_5 │ │ │ │ 20926: 00aba6c8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_VFIO_NEW_MAPPING_EVENT │ │ │ │ 20927: 00a19d0c 48 OBJECT GLOBAL DEFAULT 24 hw_compat_2_6 │ │ │ │ - 20928: 00781e8c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ + 20928: 00781e7c 244 FUNC GLOBAL DEFAULT 12 visit_type_StatsResultList │ │ │ │ 20929: 004cf948 104 FUNC GLOBAL DEFAULT 12 blkreplay_next_id │ │ │ │ 20930: 00ab5fd4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_CLEANUP_DISCONNECT_EVENT │ │ │ │ 20931: 00a19d3c 80 OBJECT GLOBAL DEFAULT 24 hw_compat_2_7 │ │ │ │ 20932: 00ab77b8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_SERVER_DPY_RECREATE_EVENT │ │ │ │ - 20933: 007dda9c 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ - 20934: 006a19e4 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ + 20933: 007dda8c 656 FUNC GLOBAL DEFAULT 12 uffd_query_features │ │ │ │ + 20934: 006a19d4 648 FUNC GLOBAL DEFAULT 12 vhdx_header_le_export │ │ │ │ 20935: 00a19d8c 160 OBJECT GLOBAL DEFAULT 24 hw_compat_2_8 │ │ │ │ 20936: 00a19e2c 64 OBJECT GLOBAL DEFAULT 24 hw_compat_2_9 │ │ │ │ 20937: 00aa5de4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_NBD_NEGOTIATE_META_QUERY_SKIP_EVENT │ │ │ │ 20938: 00ae0252 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_VDPA_NET_LOAD_MQ_DSTATE │ │ │ │ 20939: 00adfd80 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_PLATFORM_INTP_INJECT_PENDING_LOCKHELD_DSTATE │ │ │ │ - 20940: 00802cac 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ - 20941: 005c8e90 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ + 20940: 00802c9c 8 FUNC GLOBAL DEFAULT 12 vu_queue_notify_sync │ │ │ │ + 20941: 005c8e80 100 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_addi │ │ │ │ 20942: 00233634 1068 FUNC GLOBAL DEFAULT 12 qcrypto_tls_cipher_suites_get_data │ │ │ │ - 20943: 0058ca3c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ + 20943: 0058ca2c 40 FUNC GLOBAL DEFAULT 12 object_property_add_child │ │ │ │ 20944: 00adfa90 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_SERIAL_SET_DATA_DSTATE │ │ │ │ 20945: 003a77c8 744 FUNC GLOBAL DEFAULT 12 sdbus_set_voltage │ │ │ │ 20946: 00adf5e4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_MMIO_DOORBELL_CQ_DSTATE │ │ │ │ 20947: 00adeae0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SM501_SYSTEM_CONFIG_READ_DSTATE │ │ │ │ 20948: 00adffe0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SEND_BITMAP_BITS_DSTATE │ │ │ │ 20949: 00aacfbc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_TULIP_SETUP_FRAME_EVENT │ │ │ │ - 20950: 00757084 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ - 20951: 0060e6d0 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ + 20950: 00757074 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationCapability │ │ │ │ + 20951: 0060e6c0 444 FUNC GLOBAL DEFAULT 12 qmp_block_job_dismiss │ │ │ │ 20952: 00ab1b7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_UFS_ERR_UTRL_SLOT_BUSY_EVENT │ │ │ │ 20953: 002e8b34 796 FUNC GLOBAL DEFAULT 12 ide_ioport_read │ │ │ │ - 20954: 005c8e50 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ - 20955: 0075c420 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ + 20954: 005c8e40 64 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_adds │ │ │ │ + 20955: 0075c410 528 FUNC GLOBAL DEFAULT 12 qapi_event_send_migration │ │ │ │ 20956: 00ade656 2 OBJECT GLOBAL DEFAULT 25 _TRACE_COMMIT_START_DSTATE │ │ │ │ - 20957: 005e5f04 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ + 20957: 005e5ef4 76 FUNC GLOBAL DEFAULT 12 qcrypto_akcipher_supports │ │ │ │ 20958: 00231774 224 FUNC GLOBAL DEFAULT 12 plugin_register_inline_op_on_entry │ │ │ │ - 20959: 005caf04 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ + 20959: 005caef4 88 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmpi │ │ │ │ 20960: 00aa8248 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DM163_REDRAW_EVENT │ │ │ │ - 20961: 0058daf4 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ - 20962: 007fb600 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ + 20961: 0058dae4 276 FUNC GLOBAL DEFAULT 12 object_resolve_path_at │ │ │ │ + 20962: 007fb5f0 192 FUNC GLOBAL DEFAULT 12 visit_type_YankInstanceType │ │ │ │ 20963: 00aa8c1c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IMX_I2C_READ_EVENT │ │ │ │ - 20964: 0061a404 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ + 20964: 0061a3f4 24 FUNC GLOBAL DEFAULT 12 bdrv_init_with_whitelist │ │ │ │ 20965: 00ab3dac 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_PLATFORM_EOI_EVENT │ │ │ │ - 20966: 0072bddc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ + 20966: 0072bdcc 92 FUNC GLOBAL DEFAULT 12 qapi_free_ChardevBackendInfoList │ │ │ │ 20967: 0036c3b4 636 FUNC GLOBAL DEFAULT 12 scsi_req_cancel │ │ │ │ - 20968: 00736d64 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ + 20968: 00736d54 92 FUNC GLOBAL DEFAULT 12 qapi_free_TlsCredsX509Properties │ │ │ │ 20969: 00ab72e8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_DBUS_CLIPBOARD_GRAB_EVENT │ │ │ │ - 20970: 005cab04 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ + 20970: 005caaf4 1024 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_cmps │ │ │ │ 20971: 00ab23f4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_HOST_PARSE_ENDPOINT_EVENT │ │ │ │ - 20972: 0077a9c0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ + 20972: 0077a9b0 92 FUNC GLOBAL DEFAULT 12 qapi_free_GuestPanicInformationHyperV │ │ │ │ 20973: 00adf2d2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_TX_RESET_DSTATE │ │ │ │ 20974: 00349e58 108 FUNC GLOBAL DEFAULT 12 fw_cfg_reset_order_override │ │ │ │ 20975: 00aac150 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ECC_MEM_READL_MDR_EVENT │ │ │ │ - 20976: 005cc2f4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ + 20976: 005cc2e4 64 FUNC GLOBAL DEFAULT 12 tcg_gen_shrv_vec │ │ │ │ 20977: 00adfcea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_OHCI_ISO_TD_NAK_DSTATE │ │ │ │ 20978: 00adfbe4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_SLOT_DISABLE_DSTATE │ │ │ │ - 20979: 005cb4f8 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ - 20980: 0064e504 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ - 20981: 005cb54c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ - 20982: 005cb5a8 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ + 20979: 005cb4e8 84 FUNC GLOBAL DEFAULT 12 vec_gen_2 │ │ │ │ + 20980: 0064e4f4 616 FUNC GLOBAL DEFAULT 12 bdrv_cbw_append │ │ │ │ + 20981: 005cb53c 92 FUNC GLOBAL DEFAULT 12 vec_gen_3 │ │ │ │ + 20982: 005cb598 100 FUNC GLOBAL DEFAULT 12 vec_gen_4 │ │ │ │ 20983: 00ade506 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GDBSTUB_HIT_WATCHDOG_DSTATE │ │ │ │ 20984: 00adeec8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GIC_DISABLE_IRQ_DSTATE │ │ │ │ 20985: 009ea928 12 OBJECT GLOBAL DEFAULT 21 HmatCacheAssociativity_lookup │ │ │ │ - 20986: 00574c98 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ + 20986: 00574c88 24 FUNC GLOBAL DEFAULT 12 helper_atomic_fetch_addw_le │ │ │ │ 20987: 00adfbe8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_XHCI_PORT_NOTIFY_DSTATE │ │ │ │ - 20988: 005cb60c 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ + 20988: 005cb5fc 116 FUNC GLOBAL DEFAULT 12 vec_gen_6 │ │ │ │ 20989: 00ade7a6 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_RECEIVE_OPTION_REPLY_DSTATE │ │ │ │ 20990: 00ae0774 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_EXIT_INPUT_SEND_EVENT_DSTATE │ │ │ │ - 20991: 00518500 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ + 20991: 005184f4 8 FUNC GLOBAL DEFAULT 12 virtio_queue_get_notification │ │ │ │ 20992: 00aaee08 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_ADMIN_OPC_EVENT │ │ │ │ - 20993: 0060ef98 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ + 20993: 0060ef88 568 FUNC GLOBAL DEFAULT 12 qmp_blockdev_del │ │ │ │ 20994: 00ab3404 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_OHCI_MEM_READ_EVENT │ │ │ │ - 20995: 00727854 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ + 20995: 00727844 92 FUNC GLOBAL DEFAULT 12 qapi_free_NbdServerOptionsBase │ │ │ │ 20996: 00aadadc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_PENDING_INTERRUPTS_EVENT │ │ │ │ 20997: 00a9eec4 88 OBJECT GLOBAL DEFAULT 24 JobVerbTable │ │ │ │ 20998: 00adf50c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_MMIOWR_CMBSZ_READONLY_DSTATE │ │ │ │ 20999: 00ae03d8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STORE_ATOM8_FALLBACK_DSTATE │ │ │ │ 21000: 00aab350 16 OBJECT GLOBAL DEFAULT 24 _TRACE_IVSHMEM_FLAT_ADD_VECTOR_FAILURE_EVENT │ │ │ │ - 21001: 0077f62c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ + 21001: 0077f61c 328 FUNC GLOBAL DEFAULT 12 visit_type_InetSocketAddressWrapper │ │ │ │ 21002: 00adf3ea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_RX_DESC_BUFF_WRITE_DSTATE │ │ │ │ 21003: 00aadbec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_METADATA_L3_CSUM_VALIDATION_FAILED_EVENT │ │ │ │ - 21004: 00711e10 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ - 21005: 00781d50 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ + 21004: 00711e00 324 FUNC GLOBAL DEFAULT 12 visit_type_BlockdevOptionsCurlFtp │ │ │ │ + 21005: 00781d40 316 FUNC GLOBAL DEFAULT 12 visit_type_StatsResult │ │ │ │ 21006: 00ab6854 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VMSTATE_N_ELEMS_EVENT │ │ │ │ 21007: 00aa6cec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASC_READ_REG_EVENT │ │ │ │ - 21008: 0057223c 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ + 21008: 0057222c 152 FUNC GLOBAL DEFAULT 12 cpu_stl_le_mmuidx_ra │ │ │ │ 21009: 00aa8cfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ASPEED_I2C_BUS_RECV_EVENT │ │ │ │ 21010: 00adf086 2 OBJECT GLOBAL DEFAULT 25 _TRACE_STM32L4X5_EXTI_WRITE_DSTATE │ │ │ │ 21011: 00478780 48 FUNC GLOBAL DEFAULT 12 migration_consume_urgent_request │ │ │ │ 21012: 004ccce8 84 FUNC GLOBAL DEFAULT 12 replay_shutdown_request │ │ │ │ 21013: 00ade4a0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_JOB_CANCEL_DSTATE │ │ │ │ - 21014: 00575250 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ - 21015: 00730e28 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ + 21014: 00575240 24 FUNC GLOBAL DEFAULT 12 helper_atomic_or_fetchw_le │ │ │ │ + 21015: 00730e18 216 FUNC GLOBAL DEFAULT 12 visit_type_ChardevReturn_members │ │ │ │ 21016: 00ab0408 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_EXECUTE_SCRIPT_IO_DISCONNECT_EVENT │ │ │ │ 21017: 00adf408 2 OBJECT GLOBAL DEFAULT 25 _TRACE_E1000E_WRN_NO_SNAP_SUPPORT_DSTATE │ │ │ │ - 21018: 0058b638 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ + 21018: 0058b628 172 FUNC GLOBAL DEFAULT 12 object_property_set_bool │ │ │ │ 21019: 00aa7c38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GOLDFISH_TTY_CAN_RECEIVE_EVENT │ │ │ │ 21020: 00adf95e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_RESET_DSTATE │ │ │ │ 21021: 0046f6e4 164 FUNC GLOBAL DEFAULT 12 hmp_migrate_pause │ │ │ │ 21022: 00aa7084 16 OBJECT GLOBAL DEFAULT 24 _TRACE_M25P80_SELECT_EVENT │ │ │ │ - 21023: 006241e0 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ - 21024: 0050ae14 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ + 21023: 006241d0 208 FUNC GLOBAL DEFAULT 12 bdrv_has_zero_init │ │ │ │ + 21024: 0050ae08 168 FUNC GLOBAL DEFAULT 12 vfio_bar_quirk_exit │ │ │ │ 21025: 00ade638 2 OBJECT GLOBAL DEFAULT 25 _TRACE_BLOCK_COPY_READ_FAIL_DSTATE │ │ │ │ 21026: 00463528 172 FUNC GLOBAL DEFAULT 12 tpm_util_is_selftest │ │ │ │ 21027: 00adf2f8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_VLAN_RECEIVE_DMA_COMPLETED_DSTATE │ │ │ │ 21028: 00ade86a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_V9FS_FLUSH_DSTATE │ │ │ │ 21029: 00adf962 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MPTSAS_PROCESS_MESSAGE_DSTATE │ │ │ │ - 21030: 00784860 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ - 21031: 0056cf1c 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ + 21030: 00784850 28 FUNC GLOBAL DEFAULT 12 visit_type_AbortWrapper_members │ │ │ │ + 21031: 0056cf0c 128 FUNC GLOBAL DEFAULT 12 tlb_flush_page_bits_by_mmuidx │ │ │ │ 21032: 00ab0528 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LSI_DO_MSGIN_EVENT │ │ │ │ - 21033: 00551878 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ + 21033: 00551868 100 FUNC GLOBAL DEFAULT 12 address_space_stq_be │ │ │ │ 21034: 00adfaea 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_MTP_OP_GET_OBJECT_HANDLES_DSTATE │ │ │ │ - 21035: 0060418c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ - 21036: 0069ca64 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ + 21035: 0060417c 4 FUNC GLOBAL DEFAULT 12 qmp_block_export_add │ │ │ │ + 21036: 0069ca54 208 FUNC GLOBAL DEFAULT 12 throttle_group_register_tgm │ │ │ │ 21037: 00996708 52 OBJECT GLOBAL DEFAULT 21 vmstate_ide_drive │ │ │ │ 21038: 00aaa22c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_GICV3_ITS_DTE_READ_EVENT │ │ │ │ 21039: 00adf4f4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_UB_DB_WR_INVALID_SQ_DSTATE │ │ │ │ - 21040: 006f0d2c 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ - 21041: 00570a34 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ + 21040: 006f0d1c 4 FUNC GLOBAL DEFAULT 12 qmp_object_add │ │ │ │ + 21041: 00570a24 320 FUNC GLOBAL DEFAULT 12 get_page_addr_code_hostp │ │ │ │ 21042: 00ab7f00 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_BLOCKDEV_INSERT_MEDIUM_EVENT │ │ │ │ 21043: 00adf4ba 2 OBJECT GLOBAL DEFAULT 25 _TRACE_OPEN_ETH_UPDATE_IRQ_DSTATE │ │ │ │ - 21044: 006fced8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ + 21044: 006fcec8 92 FUNC GLOBAL DEFAULT 12 qapi_free_RbdEncryptionOptionsLUKSAny │ │ │ │ 21045: 00364e04 412 FUNC GLOBAL DEFAULT 12 pcie_doe_read_config │ │ │ │ - 21046: 0079b6a0 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ + 21046: 0079b690 244 FUNC GLOBAL DEFAULT 12 visit_type_SpiceChannelList │ │ │ │ 21047: 00ab3edc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_DISCONNECT_CONTAINER_EVENT │ │ │ │ 21048: 00adedaa 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SPAPR_XIVE_FREE_IRQ_DSTATE │ │ │ │ 21049: 00ab6aa4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_LOADVM_POSTCOPY_RAM_HANDLE_DISCARD_HEADER_EVENT │ │ │ │ - 21050: 007dfdf8 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ - 21051: 00503488 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ + 21050: 007dfde8 228 FUNC GLOBAL DEFAULT 12 aio_co_enter │ │ │ │ + 21051: 0050347c 424 FUNC GLOBAL DEFAULT 12 vfio_attach_device │ │ │ │ 21052: 00a12df4 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_andc │ │ │ │ - 21053: 006de9c8 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ - 21054: 005a906c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ + 21053: 006de9b8 584 FUNC GLOBAL DEFAULT 12 blk_pwrite │ │ │ │ + 21054: 005a905c 240 FUNC GLOBAL DEFAULT 12 tcg_temp_free_ptr │ │ │ │ 21055: 003f6bec 52 FUNC GLOBAL DEFAULT 12 vfio_device_init │ │ │ │ 21056: 0023a088 192 FUNC GLOBAL DEFAULT 12 qemu_input_key_value_to_qcode │ │ │ │ - 21057: 0051909c 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ + 21057: 00519090 160 FUNC GLOBAL DEFAULT 12 virtqueue_rewind │ │ │ │ 21058: 00adec6c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_AHCI_POPULATE_SGLIST_BAD_OFFSET_DSTATE │ │ │ │ 21059: 00aa555c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CHR_SOCKET_HANGUP_EVENT │ │ │ │ - 21060: 005bd1f0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ - 21061: 005585f4 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ - 21062: 00544154 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ + 21060: 005bd1e0 176 FUNC GLOBAL DEFAULT 12 tcg_gen_atomic_add_fetch_i32_chk │ │ │ │ + 21061: 005585e4 260 FUNC GLOBAL DEFAULT 12 ramblock_page_is_discarded │ │ │ │ + 21062: 00544148 100 FUNC GLOBAL DEFAULT 12 memory_global_after_dirty_log_sync │ │ │ │ 21063: 00ab8be4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_JOB_COMPLETE_EVENT │ │ │ │ - 21064: 00755c94 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ - 21065: 00770474 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ - 21066: 006f49cc 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ - 21067: 0069cfa4 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ + 21064: 00755c84 92 FUNC GLOBAL DEFAULT 12 qapi_free_ReplicationStatus │ │ │ │ + 21065: 00770464 92 FUNC GLOBAL DEFAULT 12 qapi_free_FilterBufferProperties │ │ │ │ + 21066: 006f49bc 780 FUNC GLOBAL DEFAULT 12 qmp_query_qmp_schema │ │ │ │ + 21067: 0069cf94 16 FUNC GLOBAL DEFAULT 12 bdrv_write_threshold_get │ │ │ │ 21068: 00a12b60 132 OBJECT GLOBAL DEFAULT 24 helper_info_gvec_ands │ │ │ │ - 21069: 00782880 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ + 21069: 00782870 1204 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_stats │ │ │ │ 21070: 001ed26c 612 FUNC GLOBAL DEFAULT 12 cap_disas_monitor │ │ │ │ 21071: 00adee38 2 OBJECT GLOBAL DEFAULT 25 _TRACE_GICV3_CPUIF_VIRT_SET_MAINT_IRQ_DSTATE │ │ │ │ 21072: 00aaeed8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_REQ_STATUS_EVENT │ │ │ │ 21073: 00ab0fc8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MEGASAS_DCMD_REQ_ALLOC_FAILED_EVENT │ │ │ │ 21074: 00ae012a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MIGRATE_SEND_RP_RECV_BITMAP_DSTATE │ │ │ │ - 21075: 007d6b8c 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ + 21075: 007d6b7c 40 FUNC GLOBAL DEFAULT 12 qht_statistics_destroy │ │ │ │ 21076: 00ab5fe4 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QEMU_RDMA_BLOCK_FOR_WRID_MISS_EVENT │ │ │ │ - 21077: 005d4108 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ + 21077: 005d40f8 12 FUNC GLOBAL DEFAULT 12 qemu_file_get_error │ │ │ │ 21078: 00ade438 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_types_block_export_c │ │ │ │ 21079: 00302a10 128 FUNC GLOBAL DEFAULT 12 pcnet_bcr_readw │ │ │ │ 21080: 00ade590 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_DMA_MAP_FLUSH_DSTATE │ │ │ │ 21081: 0021af10 248 FUNC GLOBAL DEFAULT 12 float16_to_uint64_scalbn │ │ │ │ 21082: 00aa7144 16 OBJECT GLOBAL DEFAULT 24 _TRACE_XEN_CDROM_UNREALIZE_EVENT │ │ │ │ 21083: 00ab0c18 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PVSCSI_ON_CMD_UNKNOWN_EVENT │ │ │ │ 21084: 00adfac4 2 OBJECT GLOBAL DEFAULT 25 _TRACE_USB_HOST_CLAIM_INTERFACE_DSTATE │ │ │ │ 21085: 00adeef8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_XICS_ICS_EOI_DSTATE │ │ │ │ 21086: 00ab192c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_ALLWINNER_SDHOST_PROCESS_DESC_EVENT │ │ │ │ - 21087: 00567634 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ + 21087: 00567624 72 FUNC GLOBAL DEFAULT 12 tcg_flush_jmp_cache │ │ │ │ 21088: 00ae0c96 2 OBJECT GLOBAL DEFAULT 25 _TRACE_MODULE_LOAD_MODULE_DSTATE │ │ │ │ 21089: 00adf56a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INSUFF_ACTIVE_RES_DSTATE │ │ │ │ - 21090: 0079f53c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ + 21090: 0079f52c 320 FUNC GLOBAL DEFAULT 12 visit_type_InputEvent │ │ │ │ 21091: 00aa599c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QIO_CHANNEL_SOCKET_ACCEPT_FAIL_EVENT │ │ │ │ 21092: 00aaddfc 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_RX_NULL_DESCRIPTOR_EVENT │ │ │ │ 21093: 00aae3ec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_OPEN_ETH_RECEIVE_DESC_EVENT │ │ │ │ - 21094: 006f1ac8 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ + 21094: 006f1ab8 260 FUNC GLOBAL DEFAULT 12 monitor_printc │ │ │ │ 21095: 00ab9b94 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_TRANSACTION_EVENT │ │ │ │ - 21096: 007d8e6c 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ + 21096: 007d8e5c 1356 FUNC GLOBAL DEFAULT 12 qsp_report │ │ │ │ 21097: 00ade9e8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_EXYNOS_UART_RO_WRITE_DSTATE │ │ │ │ - 21098: 006f19f4 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ + 21098: 006f19e4 212 FUNC GLOBAL DEFAULT 12 monitor_printf │ │ │ │ 21099: 00ade476 1 OBJECT GLOBAL DEFAULT 25 qapi_dummy_qapi_visit_trace_c │ │ │ │ - 21100: 0063750c 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ + 21100: 006374fc 912 FUNC GLOBAL DEFAULT 12 nbd_client │ │ │ │ 21101: 00aadaec 16 OBJECT GLOBAL DEFAULT 24 _TRACE_E1000E_IRQ_ADD_MSI_OTHER_EVENT │ │ │ │ 21102: 00ab3f7c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VFIO_LISTENER_REGION_SKIP_EVENT │ │ │ │ - 21103: 007009fc 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ - 21104: 008002b8 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ + 21103: 007009ec 372 FUNC GLOBAL DEFAULT 12 visit_type_Qcow2BitmapInfoFlagsList │ │ │ │ + 21104: 008002a8 148 FUNC GLOBAL DEFAULT 12 vu_set_queue_handler │ │ │ │ 21105: 00ade59c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NVME_WRITE_ZEROES_DSTATE │ │ │ │ 21106: 00aac1f0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_AXP2XX_SELECT_EVENT │ │ │ │ 21107: 00aaef48 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_CLEAR_NS_RESET_EVENT │ │ │ │ 21108: 00aabdf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_MOS6522_WRITE_EVENT │ │ │ │ 21109: 00ab2774 16 OBJECT GLOBAL DEFAULT 24 _TRACE_USB_UAS_READ_READY_EVENT │ │ │ │ - 21110: 00574bbc 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ + 21110: 00574bac 220 FUNC GLOBAL DEFAULT 12 cpu_atomic_fetch_addw_le_mmu │ │ │ │ 21111: 00adfe52 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VFIO_MSIX_PBA_ENABLE_DSTATE │ │ │ │ 21112: 00aae938 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_UB_UNKNOWN_CSS_VALUE_EVENT │ │ │ │ 21113: 0046c8ec 624 FUNC GLOBAL DEFAULT 12 fd_start_outgoing_migration │ │ │ │ 21114: 00adf7b8 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LSI_QUEUE_REQ_DSTATE │ │ │ │ - 21115: 0067d9bc 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ + 21115: 0067d9ac 440 FUNC GLOBAL DEFAULT 12 qcow2_get_bitmap_info_list │ │ │ │ 21116: 004163f0 128 FUNC GLOBAL DEFAULT 12 vhost_dev_set_config │ │ │ │ 21117: 00ae0cd2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_LOCKCNT_FUTEX_WAIT_PREPARE_DSTATE │ │ │ │ 21118: 00ade98c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PFLASH_MANUFACTURER_ID_DSTATE │ │ │ │ 21119: 00aad11c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SUNHME_RX_XSUM_CALC_EVENT │ │ │ │ 21120: 00aaac0c 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SLAVIO_CHECK_INTERRUPTS_EVENT │ │ │ │ - 21121: 0058e8fc 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ + 21121: 0058e8ec 76 FUNC GLOBAL DEFAULT 12 object_class_property_set_description │ │ │ │ 21122: 00adff5a 2 OBJECT GLOBAL DEFAULT 25 _TRACE_VHOST_USER_POSTCOPY_FAULT_HANDLER_LOOP_DSTATE │ │ │ │ 21123: 00aaee38 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_ERR_INVALID_PRPLIST_ENT_EVENT │ │ │ │ 21124: 00aa7294 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VIRTIO_BLK_RW_COMPLETE_EVENT │ │ │ │ 21125: 00295d38 9084 FUNC GLOBAL DEFAULT 12 load_elf_ram_sym │ │ │ │ - 21126: 00665d68 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ - 21127: 005c93d4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ + 21126: 00665d58 968 FUNC GLOBAL DEFAULT 12 nbd_co_do_establish_connection │ │ │ │ + 21127: 005c93c4 68 FUNC GLOBAL DEFAULT 12 tcg_gen_gvec_smax │ │ │ │ 21128: 00ab4d74 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VHOST_VDPA_LISTENER_COMMIT_EVENT │ │ │ │ 21129: 00aa7828 16 OBJECT GLOBAL DEFAULT 24 _TRACE_CADENCE_UART_BAUDRATE_EVENT │ │ │ │ 21130: 00ab9cf0 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_QUERY_ACPI_OSPM_STATUS_EVENT │ │ │ │ 21131: 00ab8dd8 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_EXIT_X_QUERY_RAMBLOCK_EVENT │ │ │ │ 21132: 0021ad0c 264 FUNC GLOBAL DEFAULT 12 float16_to_uint16_scalbn │ │ │ │ 21133: 0027a718 256 FUNC GLOBAL DEFAULT 12 v9fs_reset │ │ │ │ 21134: 00adf5f2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ENQUEUE_EVENT_MASKED_DSTATE │ │ │ │ - 21135: 00755f18 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ - 21136: 0067f28c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ + 21135: 00755f08 92 FUNC GLOBAL DEFAULT 12 qapi_free_MigrationThreadInfo │ │ │ │ + 21136: 0067f27c 756 FUNC GLOBAL DEFAULT 12 qcow2_co_can_store_new_dirty_bitmap │ │ │ │ 21137: 003119f8 300 FUNC GLOBAL DEFAULT 12 net_rx_pkt_attach_iovec_ex │ │ │ │ - 21138: 0075bf2c 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ - 21139: 0074e3c0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ - 21140: 006fad6c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ + 21138: 0075bf1c 112 FUNC GLOBAL DEFAULT 12 visit_type_MigrationThreadInfo_members │ │ │ │ + 21139: 0074e3b0 1108 FUNC GLOBAL DEFAULT 12 qmp_marshal_query_current_machine │ │ │ │ + 21140: 006fad5c 92 FUNC GLOBAL DEFAULT 12 qapi_free_ImageInfoSpecificVmdkWrapper │ │ │ │ 21141: 0046dca4 8 FUNC GLOBAL DEFAULT 12 global_state_store_running │ │ │ │ - 21142: 006f17b4 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ + 21142: 006f17a4 388 FUNC GLOBAL DEFAULT 12 monitor_puts_locked │ │ │ │ 21143: 00aa7958 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SHAKTI_UART_WRITE_EVENT │ │ │ │ - 21144: 005432bc 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ + 21144: 005432b0 20 FUNC GLOBAL DEFAULT 12 memory_region_set_flush_coalesced │ │ │ │ 21145: 00ab7988 16 OBJECT GLOBAL DEFAULT 24 _TRACE_VNC_KEY_GUEST_LEDS_EVENT │ │ │ │ 21146: 00ade6ca 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QIO_CHANNEL_TLS_BYE_COMPLETE_DSTATE │ │ │ │ - 21147: 007dc40c 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ - 21148: 006520b4 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ + 21147: 007dc3fc 108 FUNC GLOBAL DEFAULT 12 interval_tree_iter_first │ │ │ │ + 21148: 006520a4 360 FUNC GLOBAL DEFAULT 12 bdrv_dirty_bitmap_truncate │ │ │ │ 21149: 00ab1448 16 OBJECT GLOBAL DEFAULT 24 _TRACE_SCSI_REQ_DEQUEUE_EVENT │ │ │ │ - 21150: 007cf2ac 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ + 21150: 007cf29c 8 FUNC GLOBAL DEFAULT 12 qemu_opt_get_bool_del │ │ │ │ 21151: 00218f50 192 FUNC GLOBAL DEFAULT 12 float128_to_int128 │ │ │ │ 21152: 002a9434 100 FUNC GLOBAL DEFAULT 12 qemu_edid_region_io │ │ │ │ 21153: 00adf54c 2 OBJECT GLOBAL DEFAULT 25 _TRACE_PCI_NVME_ERR_INVALID_CREATE_CQ_VECTOR_DSTATE │ │ │ │ 21154: 00adf2c0 2 OBJECT GLOBAL DEFAULT 25 _TRACE_SUNGEM_RX_BAD_FRAME_SIZE_DSTATE │ │ │ │ 21155: 002377fc 128 FUNC GLOBAL DEFAULT 12 qemu_console_is_fixedsize │ │ │ │ 21156: 0043bc5c 156 FUNC GLOBAL DEFAULT 12 qemu_wait_io_event │ │ │ │ 21157: 00ab9c50 16 OBJECT GLOBAL DEFAULT 24 _TRACE_QMP_ENTER_X_QUERY_VIRTIO_STATUS_EVENT │ │ │ │ 21158: 004cb948 8 FUNC GLOBAL DEFAULT 12 can_bus_client_set_filters │ │ │ │ - 21159: 00757e04 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ + 21159: 00757df4 192 FUNC GLOBAL DEFAULT 12 visit_type_MigrationParameter │ │ │ │ 21160: 00ade7a2 2 OBJECT GLOBAL DEFAULT 25 _TRACE_NBD_REPLY_ERR_IGNORED_DSTATE │ │ │ │ - 21161: 0052cc20 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ - 21162: 007c9430 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ + 21161: 0052cc14 316 FUNC GLOBAL DEFAULT 12 vhost_svq_stop │ │ │ │ + 21162: 007c9420 112 FUNC GLOBAL DEFAULT 12 slow_bitmap_complement │ │ │ │ 21163: 00aaf578 16 OBJECT GLOBAL DEFAULT 24 _TRACE_PCI_NVME_MISC_CB_EVENT │ │ │ │ 21164: 00ae095c 4 OBJECT GLOBAL DEFAULT 25 qemu_dcache_linesize_log │ │ │ │ 21165: 00996810 40 OBJECT GLOBAL DEFAULT 21 ide_portio2_list │ │ │ │ 21166: 0035ca90 232 FUNC GLOBAL DEFAULT 12 pcie_sriov_pf_add_sup_pgsize │ │ │ │ 21167: 00ae052e 2 OBJECT GLOBAL DEFAULT 25 _TRACE_QMP_ENTER_QUIT_DSTATE │ │ │ │ 21168: 00477da0 1856 FUNC GLOBAL DEFAULT 12 qmp_migrate │ │ │ │ 21169: 0031c090 4 FUNC GLOBAL DEFAULT 12 vhost_net_config_pending │ │ │ ├── readelf --wide --dynamic {} │ │ │ │ @@ -28,15 +28,15 @@ │ │ │ │ 0x00000001 (NEEDED) Shared library: [libaio.so.1t64] │ │ │ │ 0x00000001 (NEEDED) Shared library: [liburing.so.2] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libgmodule-2.0.so.0] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libm.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [libc.so.6] │ │ │ │ 0x00000001 (NEEDED) Shared library: [ld-linux.so.3] │ │ │ │ 0x0000000c (INIT) 0x1e0c98 │ │ │ │ - 0x0000000d (FINI) 0x808ad4 │ │ │ │ + 0x0000000d (FINI) 0x808ac4 │ │ │ │ 0x00000019 (INIT_ARRAY) 0x98c2e8 │ │ │ │ 0x0000001b (INIT_ARRAYSZ) 1628 (bytes) │ │ │ │ 0x0000001a (FINI_ARRAY) 0x98c944 │ │ │ │ 0x0000001c (FINI_ARRAYSZ) 4 (bytes) │ │ │ │ 0x6ffffef5 (GNU_HASH) 0x1cc │ │ │ │ 0x00000005 (STRTAB) 0x7a804 │ │ │ │ 0x00000006 (SYMTAB) 0x27cd4 │ │ │ ├── readelf --wide --notes {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ │ │ │ │ Displaying notes found in: .note.gnu.build-id │ │ │ │ Owner Data size Description │ │ │ │ - GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: e547ff4a09ab692ed86e505f33363a62858ad26f │ │ │ │ + GNU 0x00000014 NT_GNU_BUILD_ID (unique build ID bitstring) Build ID: 0ce495df86728a35b9eaefad68b1e5cb84732629 │ │ │ │ │ │ │ │ Displaying notes found in: .note.ABI-tag │ │ │ │ Owner Data size Description │ │ │ │ GNU 0x00000010 NT_GNU_ABI_TAG (ABI version tag) OS: Linux, ABI: 3.2.0 │ │ │ ├── strings --all --bytes=8 {} │ │ │ │ @@ -1,8 +1,8 @@ │ │ │ │ -o/lib/ld-linux.so.3 │ │ │ │ +s&)/lib/ld-linux.so.3 │ │ │ │ =D"tBR % │ │ │ │ !*C._!`"L │ │ │ │ [}+G*P#z │ │ │ │ ^n>hw8!D │ │ │ │ ]{N>O"_(6b|c │ │ │ │ )h*##FCF │ │ │ │ `*VMS)]= │ │ │ │ @@ -20881,22 +20881,22 @@ │ │ │ │ GLIBC_2.34 │ │ │ │ GLIBC_2.10 │ │ │ │ GLIBC_2.38 │ │ │ │ AB24RG24AR24XR24XB24 │ │ │ │ GFC UMEQ │ │ │ │ DD@@"" |; │ │ │ │ virtQEMU │ │ │ │ -IHAVEOPT\ │ │ │ │ +IHAVEOPTl │ │ │ │ TPOEVAHI │ │ │ │ IHAVEOPT │ │ │ │ CIGAMDBNTPOEVAHIS │ │ │ │ DATAATAD │ │ │ │ zerodescHj, │ │ │ │ -desczero\ │ │ │ │ -vhdxfile`^6 │ │ │ │ +desczerol │ │ │ │ +vhdxfilep^6 │ │ │ │ W_headmetadata7g │ │ │ │ COWDKDMVl3! │ │ │ │ FLATVMFSSPAR │ │ │ │ vmfsseSp8q │ │ │ │ COWDKDMV │ │ │ │ COWDKDMV(B │ │ │ │ qem2qemuWi2k │ │ │ ├── objdump --line-numbers --disassemble --demangle --reloc --no-show-raw-insn --section=.text {} │ │ │ │ @@ -12,1081 +12,1081 @@ │ │ │ │ ldr r1, [pc, #24] @ 1e3b14 │ │ │ │ ldr r0, [pc, #24] @ 1e3b18 │ │ │ │ ldr r2, [pc, #24] @ 1e3b1c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r0, r8, ror fp @ │ │ │ │ - ldrdeq r5, [r2], #-16 @ │ │ │ │ - rsbeq r5, r2, r4, ror #3 │ │ │ │ + rsbseq pc, r0, r8, ror #22 │ │ │ │ + rsbeq r5, r2, r0, asr #3 │ │ │ │ + ldrdeq r5, [r2], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3b50 │ │ │ │ ldr r1, [pc, #24] @ 1e3b54 │ │ │ │ ldr r0, [pc, #24] @ 1e3b58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r1, r0, lsl r8 │ │ │ │ - rsbeq r7, r2, r4, asr r1 │ │ │ │ - rsbeq r7, r2, ip, ror #2 │ │ │ │ + rsbseq r0, r1, r0, lsl #16 │ │ │ │ + rsbeq r7, r2, r4, asr #2 │ │ │ │ + rsbeq r7, r2, ip, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3b8c │ │ │ │ ldr r1, [pc, #24] @ 1e3b90 │ │ │ │ ldr r0, [pc, #24] @ 1e3b94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r1, r4, lsl #18 │ │ │ │ - strdeq r7, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq r7, r2, r0, lsl #10 │ │ │ │ + ldrsheq r0, [r1], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, r2, r4, ror #9 │ │ │ │ + strdeq r7, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3bc8 │ │ │ │ ldr r1, [pc, #24] @ 1e3bcc │ │ │ │ ldr r0, [pc, #24] @ 1e3bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r1, r8, lsl #7 │ │ │ │ + rsbseq r2, r1, r8, ror r3 │ │ │ │ + rsbeq r8, r2, ip, asr #3 │ │ │ │ ldrdeq r8, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r8, r2, ip, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3c08 │ │ │ │ ldr r1, [pc, #28] @ 1e3c0c │ │ │ │ ldr r0, [pc, #28] @ 1e3c10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r5, ip, asr #12 │ │ │ │ - rsbeq sl, r2, ip, lsr #26 │ │ │ │ - rsbeq sl, r2, r8, lsr sp │ │ │ │ + rsbseq r0, r5, ip, lsr r6 │ │ │ │ + rsbeq sl, r2, ip, lsl sp │ │ │ │ + rsbeq sl, r2, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3c48 │ │ │ │ ldr r1, [pc, #28] @ 1e3c4c │ │ │ │ ldr r0, [pc, #28] @ 1e3c50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq r2, [r5], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq r2, r5, r8, ror #13 │ │ │ │ + rsbeq lr, r2, ip, asr #15 │ │ │ │ ldrdeq lr, [r2], #-124 @ 0xffffff84 @ │ │ │ │ - rsbeq lr, r2, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3c84 │ │ │ │ ldr r1, [pc, #24] @ 1e3c88 │ │ │ │ ldr r0, [pc, #24] @ 1e3c8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r5, r8, asr #14 │ │ │ │ - strheq lr, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - ldrdeq lr, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r2, r5, r8, lsr r7 │ │ │ │ + rsbeq lr, r2, ip, lsr #19 │ │ │ │ + rsbeq lr, r2, r0, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3cc4 │ │ │ │ ldr r1, [pc, #28] @ 1e3cc8 │ │ │ │ ldr r0, [pc, #28] @ 1e3ccc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3cd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq r3, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r3, r3, ip, lsr r5 │ │ │ │ - rsbeq r3, r3, r0, asr r5 │ │ │ │ + rsbseq r3, r5, r8, asr #7 │ │ │ │ + rsbeq r3, r3, ip, lsr #10 │ │ │ │ + rsbeq r3, r3, r0, asr #10 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3d08 │ │ │ │ ldr r1, [pc, #28] @ 1e3d0c │ │ │ │ ldr r0, [pc, #28] @ 1e3d10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3d14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00753394 │ │ │ │ - strdeq r3, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r3, r3, r0, asr #10 │ │ │ │ + rsbseq r3, r5, r4, lsl #7 │ │ │ │ + rsbeq r3, r3, r8, ror #9 │ │ │ │ + rsbeq r3, r3, r0, lsr r5 │ │ │ │ andeq r0, r0, fp, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3d48 │ │ │ │ ldr r1, [pc, #24] @ 1e3d4c │ │ │ │ ldr r0, [pc, #24] @ 1e3d50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r5, r0, lsl #13 │ │ │ │ - rsbeq r4, r3, r8, ror #2 │ │ │ │ - rsbeq r4, r3, r4, ror r1 │ │ │ │ + rsbseq r3, r5, r0, ror r6 │ │ │ │ + rsbeq r4, r3, r8, asr r1 │ │ │ │ + rsbeq r4, r3, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3d88 │ │ │ │ ldr r1, [pc, #28] @ 1e3d8c │ │ │ │ ldr r0, [pc, #28] @ 1e3d90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3d94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r5, ip, lsr #24 │ │ │ │ - rsbeq r7, r3, ip, asr r5 │ │ │ │ - strheq r7, [r3], #-144 @ 0xffffff70 @ │ │ │ │ + rsbseq r3, r5, ip, lsl ip │ │ │ │ + rsbeq r7, r3, ip, asr #10 │ │ │ │ + rsbeq r7, r3, r0, lsr #19 │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3dcc │ │ │ │ ldr r1, [pc, #28] @ 1e3dd0 │ │ │ │ ldr r0, [pc, #28] @ 1e3dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3dd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r5, r0, lsr #23 │ │ │ │ - rsbeq lr, r3, r4, asr #25 │ │ │ │ - rsbeq lr, r3, r0, ror #25 │ │ │ │ + @ instruction: 0x00755b90 │ │ │ │ + strheq lr, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + ldrdeq lr, [r3], #-192 @ 0xffffff40 @ │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3e10 │ │ │ │ ldr r1, [pc, #28] @ 1e3e14 │ │ │ │ ldr r0, [pc, #28] @ 1e3e18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3e1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r5, ip, asr fp │ │ │ │ - rsbeq lr, r3, r0, lsl #25 │ │ │ │ - @ instruction: 0x0063ec9c │ │ │ │ + rsbseq r5, r5, ip, asr #22 │ │ │ │ + rsbeq lr, r3, r0, ror ip │ │ │ │ + rsbeq lr, r3, ip, lsl #25 │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3e54 │ │ │ │ ldr r1, [pc, #28] @ 1e3e58 │ │ │ │ ldr r0, [pc, #28] @ 1e3e5c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r5, r5, r8, lsl fp │ │ │ │ - rsbeq lr, r3, r0, asr #24 │ │ │ │ - rsbeq lr, r3, ip, ror ip │ │ │ │ + rsbseq r5, r5, r8, lsl #22 │ │ │ │ + rsbeq lr, r3, r0, lsr ip │ │ │ │ + rsbeq lr, r3, ip, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3e94 │ │ │ │ ldr r1, [pc, #28] @ 1e3e98 │ │ │ │ ldr r0, [pc, #28] @ 1e3e9c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3ea0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq r5, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - strdeq lr, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq lr, r3, r8, asr ip │ │ │ │ + rsbseq r5, r5, r8, asr #21 │ │ │ │ + rsbeq lr, r3, ip, ror #23 │ │ │ │ + rsbeq lr, r3, r8, asr #24 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e3ed4 │ │ │ │ ldr r1, [pc, #24] @ 1e3ed8 │ │ │ │ ldr r0, [pc, #24] @ 1e3edc │ │ │ │ ldr r2, [pc, #24] @ 1e3ee0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r6, r8, ror #31 │ │ │ │ - strdeq r1, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq ip, pc, r0, lsr #7 │ │ │ │ + ldrsbeq r3, [r6], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq r1, r4, r8, ror #5 │ │ │ │ + @ instruction: 0x006fc390 │ │ │ │ muleq r0, r1, r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3f18 │ │ │ │ ldr r1, [pc, #28] @ 1e3f1c │ │ │ │ ldr r0, [pc, #28] @ 1e3f20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3f24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00764f94 │ │ │ │ - @ instruction: 0x00634794 │ │ │ │ - rsbeq r4, r3, r8, lsr #15 │ │ │ │ + rsbseq r4, r6, r4, lsl #31 │ │ │ │ + rsbeq r4, r3, r4, lsl #15 │ │ │ │ + @ instruction: 0x00634798 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3f5c │ │ │ │ ldr r1, [pc, #28] @ 1e3f60 │ │ │ │ ldr r0, [pc, #28] @ 1e3f64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, r0, asr pc │ │ │ │ - rsbeq r4, r4, ip, lsr r6 │ │ │ │ - rsbeq r4, r4, r8, asr #12 │ │ │ │ + rsbseq r4, r6, r0, asr #30 │ │ │ │ + rsbeq r4, r4, ip, lsr #12 │ │ │ │ + rsbeq r4, r4, r8, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3f9c │ │ │ │ ldr r1, [pc, #28] @ 1e3fa0 │ │ │ │ ldr r0, [pc, #28] @ 1e3fa4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e3fa8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, r0, lsl pc │ │ │ │ - strdeq r4, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r4, r4, ip, lsl r6 │ │ │ │ + rsbseq r4, r6, r0, lsl #30 │ │ │ │ + rsbeq r4, r4, r8, ror #11 │ │ │ │ + rsbeq r4, r4, ip, lsl #12 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e3fe0 │ │ │ │ ldr r1, [pc, #28] @ 1e3fe4 │ │ │ │ ldr r0, [pc, #28] @ 1e3fe8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #200 @ 0xc8 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, ip, asr #29 │ │ │ │ - strheq r4, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - strdeq r4, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrheq r4, [r6], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r4, r4, r8, lsr #11 │ │ │ │ + rsbeq r4, r4, r8, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4020 │ │ │ │ ldr r1, [pc, #28] @ 1e4024 │ │ │ │ ldr r0, [pc, #28] @ 1e4028 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e402c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, ip, lsl #29 │ │ │ │ - rsbeq r3, r4, r4, lsr #31 │ │ │ │ - rsbeq r4, r4, r8, ror #11 │ │ │ │ + rsbseq r4, r6, ip, ror lr │ │ │ │ + @ instruction: 0x00643f94 │ │ │ │ + ldrdeq r4, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ @ instruction: 0x000005b1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4064 │ │ │ │ ldr r1, [pc, #28] @ 1e4068 │ │ │ │ ldr r0, [pc, #28] @ 1e406c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4070 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, r8, asr #28 │ │ │ │ - rsbeq r3, r4, r0, ror #30 │ │ │ │ - rsbeq r4, r4, r4, lsr #11 │ │ │ │ + rsbseq r4, r6, r8, lsr lr │ │ │ │ + rsbeq r3, r4, r0, asr pc │ │ │ │ + @ instruction: 0x00644594 │ │ │ │ @ instruction: 0x000005be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e40a8 │ │ │ │ ldr r1, [pc, #28] @ 1e40ac │ │ │ │ ldr r0, [pc, #28] @ 1e40b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e40b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r6, r4, lsl #28 │ │ │ │ - rsbeq r3, r4, ip, lsl pc │ │ │ │ - rsbeq r4, r4, r0, lsl #11 │ │ │ │ + ldrsheq r4, [r6], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r3, r4, ip, lsl #30 │ │ │ │ + rsbeq r4, r4, r0, ror r5 │ │ │ │ andeq r2, r0, sp, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e40ec │ │ │ │ ldr r1, [pc, #28] @ 1e40f0 │ │ │ │ ldr r0, [pc, #28] @ 1e40f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r6, ip, lsl #4 │ │ │ │ - rsbeq r4, r4, ip, lsr #9 │ │ │ │ - strheq r4, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsheq r7, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + @ instruction: 0x0064449c │ │ │ │ + rsbeq r4, r4, r8, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e412c │ │ │ │ ldr r1, [pc, #28] @ 1e4130 │ │ │ │ ldr r0, [pc, #28] @ 1e4134 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4138 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r6, ip, asr #3 │ │ │ │ - rsbeq r4, r4, r8, ror #8 │ │ │ │ - rsbeq r4, r4, ip, lsl #9 │ │ │ │ + ldrheq r7, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq r4, r4, r8, asr r4 │ │ │ │ + rsbeq r4, r4, ip, ror r4 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4170 │ │ │ │ ldr r1, [pc, #28] @ 1e4174 │ │ │ │ ldr r0, [pc, #28] @ 1e4178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r6, r4, lsl r7 │ │ │ │ - rsbeq r7, r3, r0, lsl #9 │ │ │ │ - @ instruction: 0x00637494 │ │ │ │ + rsbseq r7, r6, r4, lsl #14 │ │ │ │ + rsbeq r7, r3, r0, ror r4 │ │ │ │ + rsbeq r7, r3, r4, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e41b0 │ │ │ │ ldr r1, [pc, #28] @ 1e41b4 │ │ │ │ ldr r0, [pc, #28] @ 1e41b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e41bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq r7, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq sp, r4, r4, ror r9 │ │ │ │ - rsbeq sp, r4, r0, lsr #20 │ │ │ │ + rsbseq r7, r6, r4, asr #13 │ │ │ │ + rsbeq sp, r4, r4, ror #18 │ │ │ │ + rsbeq sp, r4, r0, lsl sl │ │ │ │ muleq r0, r6, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e41f4 │ │ │ │ ldr r1, [pc, #28] @ 1e41f8 │ │ │ │ ldr r0, [pc, #28] @ 1e41fc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4200 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq r8, [r6], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r8, r6, r8, asr #3 │ │ │ │ + rsbeq r0, r5, r0, asr r0 │ │ │ │ rsbeq r0, r5, r0, rrx │ │ │ │ - rsbeq r0, r5, r0, ror r0 │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4238 │ │ │ │ ldr r1, [pc, #28] @ 1e423c │ │ │ │ ldr r0, [pc, #28] @ 1e4240 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r6, ip, ror #18 │ │ │ │ - rsbeq fp, r5, r8, lsl #23 │ │ │ │ - @ instruction: 0x0065bb90 │ │ │ │ + rsbseq r9, r6, ip, asr r9 │ │ │ │ + rsbeq fp, r5, r8, ror fp │ │ │ │ + rsbeq fp, r5, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4278 │ │ │ │ ldr r1, [pc, #28] @ 1e427c │ │ │ │ ldr r0, [pc, #28] @ 1e4280 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #800 @ 0x320 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r6, ip, asr #17 │ │ │ │ + ldrheq fp, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + strdeq r8, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ rsbeq r8, r6, r8, lsl #12 │ │ │ │ - rsbeq r8, r6, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e42b8 │ │ │ │ ldr r1, [pc, #28] @ 1e42bc │ │ │ │ ldr r0, [pc, #28] @ 1e42c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e42c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq ip, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq r2, r3, r8 │ │ │ │ - rsbeq ip, r6, r8, lsl #13 │ │ │ │ + rsbseq ip, r6, r8, lsr #9 │ │ │ │ + strdeq r1, [r3], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, r6, r8, ror r6 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e42fc │ │ │ │ ldr r1, [pc, #28] @ 1e4300 │ │ │ │ ldr r0, [pc, #28] @ 1e4304 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r4, ror r4 │ │ │ │ - rsbeq ip, r6, r8, asr #10 │ │ │ │ - rsbeq lr, r2, r0, ror r2 │ │ │ │ + rsbseq ip, r6, r4, ror #8 │ │ │ │ + rsbeq ip, r6, r8, lsr r5 │ │ │ │ + rsbeq lr, r2, r0, ror #4 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4340 │ │ │ │ ldr r1, [pc, #28] @ 1e4344 │ │ │ │ ldr r0, [pc, #28] @ 1e4348 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r4, ror #21 │ │ │ │ - strheq r7, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - rsbeq r7, r3, r0, lsl #6 │ │ │ │ + ldrsbeq ip, [r6], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r7, r3, r0, lsr #5 │ │ │ │ + strdeq r7, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4380 │ │ │ │ ldr r1, [pc, #28] @ 1e4384 │ │ │ │ ldr r0, [pc, #28] @ 1e4388 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r4, lsr #21 │ │ │ │ - rsbeq r7, r3, r0, ror r2 │ │ │ │ - rsbeq r7, r3, r0, asr #5 │ │ │ │ + @ instruction: 0x0076ca94 │ │ │ │ + rsbeq r7, r3, r0, ror #4 │ │ │ │ + strheq r7, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e43c0 │ │ │ │ ldr r1, [pc, #28] @ 1e43c4 │ │ │ │ ldr r0, [pc, #28] @ 1e43c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e43cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r4, lsl #27 │ │ │ │ - rsbeq r1, r3, r0, lsl #30 │ │ │ │ - rsbeq ip, r6, r0, lsl #11 │ │ │ │ + rsbseq ip, r6, r4, ror sp │ │ │ │ + strdeq r1, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq ip, r6, r0, ror r5 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4404 │ │ │ │ ldr r1, [pc, #28] @ 1e4408 │ │ │ │ ldr r0, [pc, #28] @ 1e440c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4410 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r6, r0, asr #26 │ │ │ │ - rsbeq r4, r3, r8, lsr #5 │ │ │ │ - strheq r4, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq ip, r6, r0, lsr sp │ │ │ │ + @ instruction: 0x00634298 │ │ │ │ + rsbeq r4, r3, ip, lsr #5 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4448 │ │ │ │ ldr r1, [pc, #28] @ 1e444c │ │ │ │ ldr r0, [pc, #28] @ 1e4450 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq ip, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - rsbeq lr, r6, r8, ror #30 │ │ │ │ - rsbeq pc, r6, ip, lsl #7 │ │ │ │ + rsbseq ip, r6, ip, ror #25 │ │ │ │ + rsbeq lr, r6, r8, asr pc │ │ │ │ + rsbeq pc, r6, ip, ror r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4488 │ │ │ │ ldr r1, [pc, #28] @ 1e448c │ │ │ │ ldr r0, [pc, #28] @ 1e4490 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq ip, [r6], #-204 @ 0xffffff34 @ │ │ │ │ - strheq lr, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrdeq lr, [r2], #-16 @ │ │ │ │ + rsbseq ip, r6, ip, lsr #25 │ │ │ │ + rsbeq lr, r2, ip, lsr #3 │ │ │ │ + rsbeq lr, r2, r0, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e44c8 │ │ │ │ ldr r1, [pc, #28] @ 1e44cc │ │ │ │ ldr r0, [pc, #28] @ 1e44d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e44d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq sp, [r6], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r4, r3, r4, ror #3 │ │ │ │ - strdeq r4, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sp, r6, r0, ror #7 │ │ │ │ + ldrdeq r4, [r3], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r4, r3, r8, ror #3 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e450c │ │ │ │ ldr r1, [pc, #28] @ 1e4510 │ │ │ │ ldr r0, [pc, #28] @ 1e4514 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r6, r4, asr r1 │ │ │ │ - rsbeq r6, r2, r4, asr #16 │ │ │ │ - rsbeq r6, r2, ip, asr r8 │ │ │ │ + rsbseq lr, r6, r4, asr #2 │ │ │ │ + rsbeq r6, r2, r4, lsr r8 │ │ │ │ + rsbeq r6, r2, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e454c │ │ │ │ ldr r1, [pc, #28] @ 1e4550 │ │ │ │ ldr r0, [pc, #28] @ 1e4554 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r6, r4, ror #15 │ │ │ │ - rsbeq r6, r2, r4, lsl #16 │ │ │ │ - rsbeq r7, r7, ip, ror #1 │ │ │ │ + ldrsbeq lr, [r6], #-116 @ 0xffffff8c @ │ │ │ │ + strdeq r6, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + ldrdeq r7, [r7], #-12 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e458c │ │ │ │ ldr r1, [pc, #28] @ 1e4590 │ │ │ │ ldr r0, [pc, #28] @ 1e4594 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r6, r4, lsr #15 │ │ │ │ - rsbeq r6, r2, r4, asr #15 │ │ │ │ - ldrdeq r6, [r2], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x0076e794 │ │ │ │ + strheq r6, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq r6, r2, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e45c8 │ │ │ │ ldr r1, [pc, #24] @ 1e45cc │ │ │ │ ldr r0, [pc, #24] @ 1e45d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r6, ip, ror #17 │ │ │ │ - rsbeq lr, r2, r8, ror r0 │ │ │ │ - rsbeq lr, r2, ip, lsl #1 │ │ │ │ + ldrsbeq pc, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq lr, r2, r8, rrx │ │ │ │ + rsbeq lr, r2, ip, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4608 │ │ │ │ ldr r1, [pc, #28] @ 1e460c │ │ │ │ ldr r0, [pc, #28] @ 1e4610 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4614 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r6, ip, lsr sl @ │ │ │ │ - rsbeq r5, r8, r0, lsr r4 │ │ │ │ - rsbeq r5, r8, r4, asr #8 │ │ │ │ + rsbseq pc, r6, ip, lsr #20 │ │ │ │ + rsbeq r5, r8, r0, lsr #8 │ │ │ │ + rsbeq r5, r8, r4, lsr r4 │ │ │ │ andeq r0, r0, lr, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e464c │ │ │ │ ldr r1, [pc, #28] @ 1e4650 │ │ │ │ ldr r0, [pc, #28] @ 1e4654 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #404 @ 0x194 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq pc, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - strdeq r5, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r5, r8, r8, lsl r4 │ │ │ │ + rsbseq pc, r6, r8, ror #19 │ │ │ │ + rsbeq r5, r8, r0, ror #7 │ │ │ │ + rsbeq r5, r8, r8, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4688 │ │ │ │ ldr r1, [pc, #24] @ 1e468c │ │ │ │ ldr r0, [pc, #24] @ 1e4690 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0077019c │ │ │ │ - rsbeq r6, r2, r4, asr #13 │ │ │ │ - ldrdeq r6, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + rsbseq r0, r7, ip, lsl #3 │ │ │ │ + strheq r6, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r6, r2, ip, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e46c8 │ │ │ │ ldr r1, [pc, #28] @ 1e46cc │ │ │ │ ldr r0, [pc, #28] @ 1e46d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e46d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r7, r0, ror #2 │ │ │ │ + rsbseq r0, r7, r0, asr r1 │ │ │ │ + rsbeq r8, r8, r0, asr r4 │ │ │ │ rsbeq r8, r8, r0, ror #8 │ │ │ │ - rsbeq r8, r8, r0, ror r4 │ │ │ │ andeq r0, r0, sp, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4708 │ │ │ │ ldr r1, [pc, #24] @ 1e470c │ │ │ │ ldr r0, [pc, #24] @ 1e4710 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r7, r8, ror #26 │ │ │ │ - rsbeq r0, r9, ip, lsr #23 │ │ │ │ - rsbeq r0, r9, ip, ror #23 │ │ │ │ + rsbseq r0, r7, r8, asr sp │ │ │ │ + @ instruction: 0x00690b9c │ │ │ │ + ldrdeq r0, [r9], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4748 │ │ │ │ ldr r1, [pc, #28] @ 1e474c │ │ │ │ ldr r0, [pc, #28] @ 1e4750 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r7, ip, lsr #26 │ │ │ │ - rsbeq r6, r2, r8, lsl #12 │ │ │ │ - rsbeq r6, r2, r0, lsr #12 │ │ │ │ + rsbseq r0, r7, ip, lsl sp │ │ │ │ + strdeq r6, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r6, r2, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4788 │ │ │ │ ldr r1, [pc, #28] @ 1e478c │ │ │ │ ldr r0, [pc, #28] @ 1e4790 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #230 @ 0xe6 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00771690 │ │ │ │ - strheq r3, [r9], #-232 @ 0xffffff18 @ │ │ │ │ - rsbeq r3, r9, ip, lsl #30 │ │ │ │ + rsbseq r1, r7, r0, lsl #13 │ │ │ │ + rsbeq r3, r9, r8, lsr #29 │ │ │ │ + strdeq r3, [r9], #-236 @ 0xffffff14 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e47c8 │ │ │ │ ldr r1, [pc, #28] @ 1e47cc │ │ │ │ ldr r0, [pc, #28] @ 1e47d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e47d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, r0, lsr ip │ │ │ │ - strdeq r1, [r3], #-168 @ 0xffffff58 @ │ │ │ │ - rsbeq ip, r6, r8, ror r1 │ │ │ │ + rsbseq r7, r7, r0, lsr #24 │ │ │ │ + rsbeq r1, r3, r8, ror #21 │ │ │ │ + rsbeq ip, r6, r8, ror #2 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e480c │ │ │ │ ldr r1, [pc, #28] @ 1e4810 │ │ │ │ ldr r0, [pc, #28] @ 1e4814 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, ip, ror #23 │ │ │ │ - rsbeq r8, r9, r4, ror #23 │ │ │ │ - rsbeq r8, r9, ip, lsr #25 │ │ │ │ + ldrsbeq r7, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + ldrdeq r8, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + @ instruction: 0x00698c9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e484c │ │ │ │ ldr r1, [pc, #28] @ 1e4850 │ │ │ │ ldr r0, [pc, #28] @ 1e4854 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r7, ip, lsr #23 │ │ │ │ - rsbeq r6, r2, r4, lsl #10 │ │ │ │ - rsbeq r6, r2, ip, lsl r5 │ │ │ │ + @ instruction: 0x00777b9c │ │ │ │ + strdeq r6, [r2], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r6, r2, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4888 │ │ │ │ ldr r1, [pc, #24] @ 1e488c │ │ │ │ ldr r0, [pc, #24] @ 1e4890 │ │ │ │ ldr r2, [pc, #24] @ 1e4894 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq r8, [r7], #-16 @ │ │ │ │ - rsbeq r3, r3, r0, lsr #28 │ │ │ │ - rsbeq r3, r3, r4, lsr lr │ │ │ │ + rsbseq r8, r7, r0, lsr #3 │ │ │ │ + rsbeq r3, r3, r0, lsl lr │ │ │ │ + rsbeq r3, r3, r4, lsr #28 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e48cc │ │ │ │ ldr r1, [pc, #28] @ 1e48d0 │ │ │ │ ldr r0, [pc, #28] @ 1e48d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, r4, ror r1 │ │ │ │ - rsbeq sp, r2, r8, ror sp │ │ │ │ - rsbeq sp, r2, ip, lsl #27 │ │ │ │ + rsbseq r8, r7, r4, ror #2 │ │ │ │ + rsbeq sp, r2, r8, ror #26 │ │ │ │ + rsbeq sp, r2, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e490c │ │ │ │ ldr r1, [pc, #28] @ 1e4910 │ │ │ │ ldr r0, [pc, #28] @ 1e4914 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4918 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, ip, asr #11 │ │ │ │ - strheq sp, [r9], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq sp, r9, r0, asr #19 │ │ │ │ + ldrheq r8, [r7], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq sp, r9, r4, lsr #19 │ │ │ │ + strheq sp, [r9], #-144 @ 0xffffff70 @ │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4950 │ │ │ │ ldr r1, [pc, #28] @ 1e4954 │ │ │ │ ldr r0, [pc, #28] @ 1e4958 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e495c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00778798 │ │ │ │ - rsbeq sl, r6, r0 │ │ │ │ - @ instruction: 0x0069f494 │ │ │ │ + rsbseq r8, r7, r8, lsl #15 │ │ │ │ + strdeq r9, [r6], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq pc, r9, r4, lsl #9 │ │ │ │ andeq r0, r0, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4994 │ │ │ │ ldr r1, [pc, #28] @ 1e4998 │ │ │ │ ldr r0, [pc, #28] @ 1e499c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e49a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, r4, asr r7 │ │ │ │ - strheq r9, [r6], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq pc, r9, r0, asr r4 @ │ │ │ │ + rsbseq r8, r7, r4, asr #14 │ │ │ │ + rsbeq r9, r6, ip, lsr #31 │ │ │ │ + rsbeq pc, r9, r0, asr #8 │ │ │ │ andeq r0, r0, r2, lsr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e49d8 │ │ │ │ ldr r1, [pc, #28] @ 1e49dc │ │ │ │ ldr r0, [pc, #28] @ 1e49e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e49e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, r0, asr #23 │ │ │ │ - rsbeq r1, sl, r0, lsl pc │ │ │ │ - @ instruction: 0x006a2290 │ │ │ │ + ldrheq r8, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r1, sl, r0, lsl #30 │ │ │ │ + rsbeq r2, sl, r0, lsl #5 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4a1c │ │ │ │ ldr r1, [pc, #28] @ 1e4a20 │ │ │ │ ldr r0, [pc, #28] @ 1e4a24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4a28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r7, ip, ror fp │ │ │ │ - rsbeq r1, sl, ip, asr #29 │ │ │ │ - rsbeq r2, sl, r8, ror #4 │ │ │ │ + rsbseq r8, r7, ip, ror #22 │ │ │ │ + strheq r1, [sl], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r2, sl, r8, asr r2 │ │ │ │ andeq r0, r0, r6, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4a60 │ │ │ │ ldr r1, [pc, #28] @ 1e4a64 │ │ │ │ ldr r0, [pc, #28] @ 1e4a68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4a6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, ip, lsr #15 │ │ │ │ - rsbeq r3, r3, ip, asr #24 │ │ │ │ - rsbeq r3, r3, r0, ror #24 │ │ │ │ + @ instruction: 0x0077979c │ │ │ │ + rsbeq r3, r3, ip, lsr ip │ │ │ │ + rsbeq r3, r3, r0, asr ip │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4aa4 │ │ │ │ ldr r1, [pc, #28] @ 1e4aa8 │ │ │ │ ldr r0, [pc, #28] @ 1e4aac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4ab0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r8, ror #14 │ │ │ │ - rsbeq r4, sl, r4, lsl #26 │ │ │ │ - rsbeq r4, sl, r4, lsr #26 │ │ │ │ + rsbseq r9, r7, r8, asr r7 │ │ │ │ + strdeq r4, [sl], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq r4, sl, r4, lsl sp │ │ │ │ andeq r0, r0, r1, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4ae8 │ │ │ │ ldr r1, [pc, #28] @ 1e4aec │ │ │ │ ldr r0, [pc, #28] @ 1e4af0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4af4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00779c98 │ │ │ │ - rsbeq r3, r3, r4, asr #23 │ │ │ │ - ldrdeq r3, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r9, r7, r8, lsl #25 │ │ │ │ + strheq r3, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r3, r3, r8, asr #23 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4b2c │ │ │ │ ldr r1, [pc, #28] @ 1e4b30 │ │ │ │ ldr r0, [pc, #28] @ 1e4b34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r4, asr ip │ │ │ │ - rsbeq r5, sl, r8, lsl r9 │ │ │ │ - rsbeq r5, sl, r0, lsr r9 │ │ │ │ + rsbseq r9, r7, r4, asr #24 │ │ │ │ + rsbeq r5, sl, r8, lsl #18 │ │ │ │ + rsbeq r5, sl, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4b6c │ │ │ │ ldr r1, [pc, #28] @ 1e4b70 │ │ │ │ ldr r0, [pc, #28] @ 1e4b74 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4b78 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r4, lsl ip │ │ │ │ - ldrdeq r5, [sl], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r5, sl, r0, lsl r9 │ │ │ │ + rsbseq r9, r7, r4, lsl #24 │ │ │ │ + rsbeq r5, sl, r0, asr #15 │ │ │ │ + rsbeq r5, sl, r0, lsl #18 │ │ │ │ andeq r0, r0, ip, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4bb0 │ │ │ │ ldr r1, [pc, #28] @ 1e4bb4 │ │ │ │ ldr r0, [pc, #28] @ 1e4bb8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r7], #-176 @ 0xffffff50 @ │ │ │ │ - @ instruction: 0x0062da94 │ │ │ │ - rsbeq sp, r2, r8, lsr #21 │ │ │ │ + rsbseq r9, r7, r0, asr #23 │ │ │ │ + rsbeq sp, r2, r4, lsl #21 │ │ │ │ + @ instruction: 0x0062da98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #48] @ 1e4c04 │ │ │ │ ldr r4, [pc, #48] @ 1e4c08 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -1097,67 +1097,67 @@ │ │ │ │ ldr r0, [pc, #32] @ 1e4c10 │ │ │ │ ldr r3, [r3] │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r1, #1 │ │ │ │ b 1e0dc0 │ │ │ │ - rsbeq r5, sl, r8, lsr #17 │ │ │ │ + @ instruction: 0x006a5898 │ │ │ │ addeq r6, r2, ip, lsl r8 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x006a5898 │ │ │ │ + rsbeq r5, sl, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4c44 │ │ │ │ ldr r1, [pc, #24] @ 1e4c48 │ │ │ │ ldr r0, [pc, #24] @ 1e4c4c │ │ │ │ ldr r2, [pc, #24] @ 1e4c50 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, ip, lsr #31 │ │ │ │ - rsbeq r3, r3, r4, ror #20 │ │ │ │ - rsbeq r3, r3, r8, ror sl │ │ │ │ + @ instruction: 0x00779f9c │ │ │ │ + rsbeq r3, r3, r4, asr sl │ │ │ │ + rsbeq r3, r3, r8, ror #20 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4c88 │ │ │ │ ldr r1, [pc, #28] @ 1e4c8c │ │ │ │ ldr r0, [pc, #28] @ 1e4c90 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4c94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r7, r0, ror pc │ │ │ │ - rsbeq r6, sl, ip, lsl #16 │ │ │ │ - rsbeq r6, sl, r8, lsl r8 │ │ │ │ + rsbseq r9, r7, r0, ror #30 │ │ │ │ + strdeq r6, [sl], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r6, sl, r8, lsl #16 │ │ │ │ andeq r0, r0, r7, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4ccc │ │ │ │ ldr r1, [pc, #28] @ 1e4cd0 │ │ │ │ ldr r0, [pc, #28] @ 1e4cd4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4cd8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r8, lsl r3 │ │ │ │ - strdeq fp, [sl], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq fp, sl, r0, asr pc │ │ │ │ + rsbseq sl, r7, r8, lsl #6 │ │ │ │ + rsbeq fp, sl, r0, ror #29 │ │ │ │ + rsbeq fp, sl, r0, asr #30 │ │ │ │ andeq r0, r0, sp, lsl #2 │ │ │ │ │ │ │ │ 001e4cdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -1171,622 +1171,622 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e4d2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #129 @ 0x81 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r0, asr r7 │ │ │ │ - @ instruction: 0x006b2590 │ │ │ │ - strheq r2, [fp], #-104 @ 0xffffff98 @ │ │ │ │ + rsbseq sl, r7, r0, asr #14 │ │ │ │ + rsbeq r2, fp, r0, lsl #11 │ │ │ │ + rsbeq r2, fp, r8, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4d64 │ │ │ │ ldr r1, [pc, #28] @ 1e4d68 │ │ │ │ ldr r0, [pc, #28] @ 1e4d6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ mov r2, #183 @ 0xb7 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r0, lsl r7 │ │ │ │ - rsbeq r2, fp, r0, asr r5 │ │ │ │ - @ instruction: 0x006b2698 │ │ │ │ + rsbseq sl, r7, r0, lsl #14 │ │ │ │ + rsbeq r2, fp, r0, asr #10 │ │ │ │ + rsbeq r2, fp, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4da4 │ │ │ │ ldr r1, [pc, #28] @ 1e4da8 │ │ │ │ ldr r0, [pc, #28] @ 1e4dac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #824 @ 0x338 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r8, lsl #16 │ │ │ │ - rsbeq r2, fp, r8, lsr #16 │ │ │ │ - rsbeq sl, ip, r8, ror #18 │ │ │ │ + ldrsheq sl, [r7], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r2, fp, r8, lsl r8 │ │ │ │ + rsbeq sl, ip, r8, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4de0 │ │ │ │ ldr r1, [pc, #24] @ 1e4de4 │ │ │ │ ldr r0, [pc, #24] @ 1e4de8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, ip, ror sl │ │ │ │ - rsbeq r3, fp, ip, lsr #3 │ │ │ │ - strheq r3, [fp], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq sl, r7, ip, ror #20 │ │ │ │ + @ instruction: 0x006b319c │ │ │ │ + rsbeq r3, fp, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4e1c │ │ │ │ ldr r1, [pc, #24] @ 1e4e20 │ │ │ │ ldr r0, [pc, #24] @ 1e4e24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r7], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq r5, r2, r0, lsr pc │ │ │ │ - rsbeq r5, r2, r8, asr #30 │ │ │ │ + rsbseq sl, r7, r4, ror #21 │ │ │ │ + rsbeq r5, r2, r0, lsr #30 │ │ │ │ + rsbeq r5, r2, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4e5c │ │ │ │ ldr r1, [pc, #28] @ 1e4e60 │ │ │ │ ldr r0, [pc, #28] @ 1e4e64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - @ instruction: 0x006b3494 │ │ │ │ - strheq r3, [fp], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq sl, r7, r8, lsr #21 │ │ │ │ + rsbeq r3, fp, r4, lsl #9 │ │ │ │ + rsbeq r3, fp, r4, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4e9c │ │ │ │ ldr r1, [pc, #28] @ 1e4ea0 │ │ │ │ ldr r0, [pc, #28] @ 1e4ea4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4ea8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r7, r8, ror sl │ │ │ │ - rsbeq r3, fp, r0, asr r4 │ │ │ │ - strheq r2, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbseq sl, r7, r8, ror #20 │ │ │ │ + rsbeq r3, fp, r0, asr #8 │ │ │ │ + rsbeq r2, fp, ip, lsr #17 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e4edc │ │ │ │ ldr r1, [pc, #24] @ 1e4ee0 │ │ │ │ ldr r0, [pc, #24] @ 1e4ee4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r7], #-212 @ 0xffffff2c @ │ │ │ │ - rsbeq r5, r2, r0, ror lr │ │ │ │ - rsbeq r6, r7, r8, asr r7 │ │ │ │ + rsbseq sl, r7, r4, ror #27 │ │ │ │ + rsbeq r5, r2, r0, ror #28 │ │ │ │ + rsbeq r6, r7, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4f1c │ │ │ │ ldr r1, [pc, #28] @ 1e4f20 │ │ │ │ ldr r0, [pc, #28] @ 1e4f24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r7], #-216 @ 0xffffff28 @ │ │ │ │ - rsbeq r5, r2, r4, lsr lr │ │ │ │ - rsbeq r5, r2, ip, asr #28 │ │ │ │ + rsbseq sl, r7, r8, lsr #27 │ │ │ │ + rsbeq r5, r2, r4, lsr #28 │ │ │ │ + rsbeq r5, r2, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4f5c │ │ │ │ ldr r1, [pc, #28] @ 1e4f60 │ │ │ │ ldr r0, [pc, #28] @ 1e4f64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4f68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, ip, asr #7 │ │ │ │ - rsbeq r2, r3, r4, lsr #5 │ │ │ │ - rsbeq fp, r4, r0, lsr sp │ │ │ │ + ldrheq fp, [r7], #-60 @ 0xffffffc4 @ │ │ │ │ + @ instruction: 0x00632294 │ │ │ │ + rsbeq fp, r4, r0, lsr #26 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4fa0 │ │ │ │ ldr r1, [pc, #28] @ 1e4fa4 │ │ │ │ ldr r0, [pc, #28] @ 1e4fa8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4fac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r8, lsl #7 │ │ │ │ - rsbeq r2, r3, r0, ror #4 │ │ │ │ - rsbeq fp, r4, ip, ror #25 │ │ │ │ + rsbseq fp, r7, r8, ror r3 │ │ │ │ + rsbeq r2, r3, r0, asr r2 │ │ │ │ + ldrdeq fp, [r4], #-204 @ 0xffffff34 @ │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e4fe4 │ │ │ │ ldr r1, [pc, #28] @ 1e4fe8 │ │ │ │ ldr r0, [pc, #28] @ 1e4fec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e4ff0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r7, r4, asr #6 │ │ │ │ - rsbeq r2, r3, ip, lsl r2 │ │ │ │ - rsbeq fp, r4, r8, lsr #25 │ │ │ │ + rsbseq fp, r7, r4, lsr r3 │ │ │ │ + rsbeq r2, r3, ip, lsl #4 │ │ │ │ + @ instruction: 0x0064bc98 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5024 │ │ │ │ ldr r1, [pc, #24] @ 1e5028 │ │ │ │ ldr r0, [pc, #24] @ 1e502c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq ip, r7, r4, ror #16 │ │ │ │ + rsbseq ip, r7, r4, asr r8 │ │ │ │ + rsbeq r6, fp, r0, lsr #11 │ │ │ │ strheq r6, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r6, fp, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5064 │ │ │ │ ldr r1, [pc, #28] @ 1e5068 │ │ │ │ ldr r0, [pc, #28] @ 1e506c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0077e698 │ │ │ │ - rsbeq r5, r2, ip, ror #25 │ │ │ │ - ldrdeq r6, [r7], #-84 @ 0xffffffac @ │ │ │ │ + rsbseq lr, r7, r8, lsl #13 │ │ │ │ + ldrdeq r5, [r2], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r6, r7, r4, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e50a4 │ │ │ │ ldr r1, [pc, #28] @ 1e50a8 │ │ │ │ ldr r0, [pc, #28] @ 1e50ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, asr r6 │ │ │ │ - rsbeq r5, r2, ip, lsr #25 │ │ │ │ - rsbeq r5, r2, r4, asr #25 │ │ │ │ + rsbseq lr, r7, r8, asr #12 │ │ │ │ + @ instruction: 0x00625c9c │ │ │ │ + strheq r5, [r2], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e50e4 │ │ │ │ ldr r1, [pc, #28] @ 1e50e8 │ │ │ │ ldr r0, [pc, #28] @ 1e50ec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #340 @ 0x154 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, lsl r6 │ │ │ │ - rsbeq r0, ip, r0 │ │ │ │ - rsbeq pc, r4, r8, ror #4 │ │ │ │ + rsbseq lr, r7, r8, lsl #12 │ │ │ │ + strdeq pc, [fp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq pc, r4, r8, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5124 │ │ │ │ ldr r1, [pc, #28] @ 1e5128 │ │ │ │ ldr r0, [pc, #28] @ 1e512c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #240 @ 0xf0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, ip, lsr #24 │ │ │ │ - rsbeq r5, r2, ip, lsr #24 │ │ │ │ - rsbeq r6, r7, r4, lsl r5 │ │ │ │ + rsbseq lr, r7, ip, lsl ip │ │ │ │ + rsbeq r5, r2, ip, lsl ip │ │ │ │ + rsbeq r6, r7, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5164 │ │ │ │ ldr r1, [pc, #28] @ 1e5168 │ │ │ │ ldr r0, [pc, #28] @ 1e516c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5170 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, ip, ror #23 │ │ │ │ - rsbeq pc, sp, r0, lsr lr @ │ │ │ │ - rsbeq pc, r4, r4, ror #3 │ │ │ │ + ldrsbeq lr, [r7], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq pc, sp, r0, lsr #28 │ │ │ │ + ldrdeq pc, [r4], #-20 @ 0xffffffec @ │ │ │ │ andeq r0, r0, r7, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e51a8 │ │ │ │ ldr r1, [pc, #28] @ 1e51ac │ │ │ │ ldr r0, [pc, #28] @ 1e51b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e51b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, lsr #23 │ │ │ │ - rsbeq pc, sp, ip, ror #27 │ │ │ │ - rsbeq pc, r4, r0, lsr #3 │ │ │ │ + @ instruction: 0x0077eb98 │ │ │ │ + ldrdeq pc, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x0064f190 │ │ │ │ ldrdeq r0, [r0], -r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e51ec │ │ │ │ ldr r1, [pc, #28] @ 1e51f0 │ │ │ │ ldr r0, [pc, #28] @ 1e51f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e51f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r4, ror #22 │ │ │ │ - rsbeq pc, sp, r8, lsr #27 │ │ │ │ - rsbeq pc, r4, ip, asr r1 @ │ │ │ │ + rsbseq lr, r7, r4, asr fp │ │ │ │ + @ instruction: 0x006dfd98 │ │ │ │ + rsbeq pc, r4, ip, asr #2 │ │ │ │ andeq r1, r0, r3, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5230 │ │ │ │ ldr r1, [pc, #28] @ 1e5234 │ │ │ │ ldr r0, [pc, #28] @ 1e5238 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e523c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #492 @ 0x1ec │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r0, lsr #22 │ │ │ │ - rsbeq pc, sp, r4, ror #26 │ │ │ │ - rsbeq pc, r4, r8, lsl r1 @ │ │ │ │ + rsbseq lr, r7, r0, lsl fp │ │ │ │ + rsbeq pc, sp, r4, asr sp @ │ │ │ │ + rsbeq pc, r4, r8, lsl #2 │ │ │ │ @ instruction: 0x000001bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5274 │ │ │ │ ldr r1, [pc, #28] @ 1e5278 │ │ │ │ ldr r0, [pc, #28] @ 1e527c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5280 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #536 @ 0x218 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq lr, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq pc, sp, r0, lsr #26 │ │ │ │ - ldrdeq pc, [r4], #-4 @ │ │ │ │ + rsbseq lr, r7, ip, asr #21 │ │ │ │ + rsbeq pc, sp, r0, lsl sp @ │ │ │ │ + rsbeq pc, r4, r4, asr #1 │ │ │ │ andeq r1, r0, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e52b8 │ │ │ │ ldr r1, [pc, #28] @ 1e52bc │ │ │ │ ldr r0, [pc, #28] @ 1e52c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0077ea98 │ │ │ │ - @ instruction: 0x00625a98 │ │ │ │ - strheq r5, [r2], #-160 @ 0xffffff60 @ │ │ │ │ + rsbseq lr, r7, r8, lsl #21 │ │ │ │ + rsbeq r5, r2, r8, lsl #21 │ │ │ │ + rsbeq r5, r2, r0, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e52f8 │ │ │ │ ldr r1, [pc, #28] @ 1e52fc │ │ │ │ ldr r0, [pc, #28] @ 1e5300 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #628 @ 0x274 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, asr sl │ │ │ │ - @ instruction: 0x006dfc9c │ │ │ │ - rsbeq pc, r4, r0, asr r0 @ │ │ │ │ + rsbseq lr, r7, r8, asr #20 │ │ │ │ + rsbeq pc, sp, ip, lsl #25 │ │ │ │ + rsbeq pc, r4, r0, asr #32 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e533c │ │ │ │ ldr r1, [pc, #28] @ 1e5340 │ │ │ │ ldr r0, [pc, #28] @ 1e5344 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5348 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #648 @ 0x288 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r4, lsl sl │ │ │ │ - rsbeq pc, sp, r8, asr ip @ │ │ │ │ - rsbeq pc, r4, ip │ │ │ │ + rsbseq lr, r7, r4, lsl #20 │ │ │ │ + rsbeq pc, sp, r8, asr #24 │ │ │ │ + strdeq lr, [r4], #-252 @ 0xffffff04 @ │ │ │ │ @ instruction: 0x000011b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5380 │ │ │ │ ldr r1, [pc, #28] @ 1e5384 │ │ │ │ ldr r0, [pc, #28] @ 1e5388 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e538c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq lr, [r7], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq pc, sp, r4, lsl ip @ │ │ │ │ - rsbeq lr, r4, r8, asr #31 │ │ │ │ + rsbseq lr, r7, r0, asr #19 │ │ │ │ + rsbeq pc, sp, r4, lsl #24 │ │ │ │ + strheq lr, [r4], #-248 @ 0xffffff08 @ │ │ │ │ andeq r1, r0, r6, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e53c4 │ │ │ │ ldr r1, [pc, #28] @ 1e53c8 │ │ │ │ ldr r0, [pc, #28] @ 1e53cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e53d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #680 @ 0x2a8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, ip, lsl #19 │ │ │ │ - ldrdeq pc, [sp], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq r1, ip, ip, ror #15 │ │ │ │ + rsbseq lr, r7, ip, ror r9 │ │ │ │ + rsbeq pc, sp, r0, asr #23 │ │ │ │ + ldrdeq r1, [ip], #-124 @ 0xffffff84 @ │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5408 │ │ │ │ ldr r1, [pc, #28] @ 1e540c │ │ │ │ ldr r0, [pc, #28] @ 1e5410 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5414 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #700 @ 0x2bc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r8, asr #18 │ │ │ │ - rsbeq pc, sp, ip, lsl #23 │ │ │ │ - rsbeq lr, r4, r0, asr #30 │ │ │ │ + rsbseq lr, r7, r8, lsr r9 │ │ │ │ + rsbeq pc, sp, ip, ror fp @ │ │ │ │ + rsbeq lr, r4, r0, lsr pc │ │ │ │ andeq r0, r0, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e544c │ │ │ │ ldr r1, [pc, #28] @ 1e5450 │ │ │ │ ldr r0, [pc, #28] @ 1e5454 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5458 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #740 @ 0x2e4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r4, lsl #18 │ │ │ │ - rsbeq pc, sp, r8, asr #22 │ │ │ │ - strheq r1, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + ldrsheq lr, [r7], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq pc, sp, r8, lsr fp @ │ │ │ │ + rsbeq r1, ip, r8, lsr #15 │ │ │ │ strheq r2, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5490 │ │ │ │ ldr r1, [pc, #28] @ 1e5494 │ │ │ │ ldr r0, [pc, #28] @ 1e5498 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e549c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, r0, asr #17 │ │ │ │ - rsbeq pc, sp, r4, lsl #22 │ │ │ │ - @ instruction: 0x006c1794 │ │ │ │ + ldrheq lr, [r7], #-128 @ 0xffffff80 @ │ │ │ │ + strdeq pc, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r1, ip, r4, lsl #15 │ │ │ │ andeq r2, r0, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e54d4 │ │ │ │ ldr r1, [pc, #28] @ 1e54d8 │ │ │ │ ldr r0, [pc, #28] @ 1e54dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #784 @ 0x310 │ │ │ │ mov r2, #400 @ 0x190 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, ip, ror r8 │ │ │ │ - rsbeq pc, sp, r4, asr #21 │ │ │ │ - rsbeq lr, r4, r8, ror lr │ │ │ │ + rsbseq lr, r7, ip, ror #16 │ │ │ │ + strheq pc, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq lr, r4, r8, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5514 │ │ │ │ ldr r1, [pc, #28] @ 1e5518 │ │ │ │ ldr r0, [pc, #28] @ 1e551c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5520 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #816 @ 0x330 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq lr, r7, ip, lsr r8 │ │ │ │ - rsbeq pc, sp, r0, lsl #21 │ │ │ │ - rsbeq lr, r4, r4, lsr lr │ │ │ │ + rsbseq lr, r7, ip, lsr #16 │ │ │ │ + rsbeq pc, sp, r0, ror sl @ │ │ │ │ + rsbeq lr, r4, r4, lsr #28 │ │ │ │ ldrdeq r2, [r0], -r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5558 │ │ │ │ ldr r1, [pc, #28] @ 1e555c │ │ │ │ ldr r0, [pc, #28] @ 1e5560 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5564 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq lr, [r7], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq pc, sp, ip, lsr sl @ │ │ │ │ - strdeq lr, [r4], #-208 @ 0xffffff30 @ │ │ │ │ + rsbseq lr, r7, r8, ror #15 │ │ │ │ + rsbeq pc, sp, ip, lsr #20 │ │ │ │ + rsbeq lr, r4, r0, ror #27 │ │ │ │ andeq r1, r0, sl, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5598 │ │ │ │ ldr r1, [pc, #24] @ 1e559c │ │ │ │ ldr r0, [pc, #24] @ 1e55a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r0, lsl #24 │ │ │ │ - rsbeq r3, ip, r0, lsr #12 │ │ │ │ - rsbeq r3, ip, r8, lsr r6 │ │ │ │ + ldrsheq pc, [r7], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r3, ip, r0, lsl r6 │ │ │ │ + rsbeq r3, ip, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e55d8 │ │ │ │ ldr r1, [pc, #28] @ 1e55dc │ │ │ │ ldr r0, [pc, #28] @ 1e55e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r4, asr #23 │ │ │ │ - rsbeq r3, ip, r0, lsl r6 │ │ │ │ - rsbeq lr, r4, r4, ror sp │ │ │ │ + ldrheq pc, [r7], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r3, ip, r0, lsl #12 │ │ │ │ + rsbeq lr, r4, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5618 │ │ │ │ ldr r1, [pc, #28] @ 1e561c │ │ │ │ ldr r0, [pc, #28] @ 1e5620 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #159 @ 0x9f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq pc, r7, r8, lsr sp @ │ │ │ │ - rsbeq r3, lr, r4, ror #8 │ │ │ │ - rsbeq r3, ip, r0, ror #15 │ │ │ │ + rsbseq pc, r7, r8, lsr #26 │ │ │ │ + rsbeq r3, lr, r4, asr r4 │ │ │ │ + ldrdeq r3, [ip], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5658 │ │ │ │ ldr r1, [pc, #28] @ 1e565c │ │ │ │ ldr r0, [pc, #28] @ 1e5660 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #250 @ 0xfa │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq pc, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r3, lr, r4, lsr #8 │ │ │ │ - rsbeq r3, ip, ip, lsr #15 │ │ │ │ + rsbseq pc, r7, r8, ror #25 │ │ │ │ + rsbeq r3, lr, r4, lsl r4 │ │ │ │ + @ instruction: 0x006c379c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5698 │ │ │ │ ldr r1, [pc, #28] @ 1e569c │ │ │ │ ldr r0, [pc, #28] @ 1e56a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e56a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq pc, [r7], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq r3, lr, r0, ror #7 │ │ │ │ - @ instruction: 0x006c3790 │ │ │ │ + rsbseq pc, r7, r8, lsr #25 │ │ │ │ + ldrdeq r3, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r3, ip, r0, lsl #15 │ │ │ │ andeq r0, r0, r2, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3244 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -1798,17 +1798,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e56f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r4, lsr #15 │ │ │ │ - rsbeq r5, r2, r0, ror #12 │ │ │ │ - rsbeq r5, r2, r8, ror r6 │ │ │ │ + @ instruction: 0x00780794 │ │ │ │ + rsbeq r5, r2, r0, asr r6 │ │ │ │ + rsbeq r5, r2, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3244 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -1819,457 +1819,457 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e574c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5750 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq r0, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r9, ip, r8, lsr #21 │ │ │ │ - rsbeq lr, r4, r4, lsl #24 │ │ │ │ + rsbseq r0, r8, r8, lsr #17 │ │ │ │ + @ instruction: 0x006c9a98 │ │ │ │ + strdeq lr, [r4], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5788 │ │ │ │ ldr r1, [pc, #28] @ 1e578c │ │ │ │ ldr r0, [pc, #28] @ 1e5790 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5794 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r4, ror r8 │ │ │ │ - rsbeq r9, ip, r4, ror #20 │ │ │ │ - rsbeq lr, r4, r0, asr #23 │ │ │ │ + rsbseq r0, r8, r4, ror #16 │ │ │ │ + rsbeq r9, ip, r4, asr sl │ │ │ │ + strheq lr, [r4], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e57cc │ │ │ │ ldr r1, [pc, #28] @ 1e57d0 │ │ │ │ ldr r0, [pc, #28] @ 1e57d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r0, lsr r8 │ │ │ │ - rsbeq r9, ip, r4, lsr #20 │ │ │ │ - rsbeq lr, r4, r0, lsl #23 │ │ │ │ + rsbseq r0, r8, r0, lsr #16 │ │ │ │ + rsbeq r9, ip, r4, lsl sl │ │ │ │ + rsbeq lr, r4, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e580c │ │ │ │ ldr r1, [pc, #28] @ 1e5810 │ │ │ │ ldr r0, [pc, #28] @ 1e5814 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5818 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq r0, [r8], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r9, ip, r0, ror #19 │ │ │ │ - rsbeq lr, r4, ip, lsr fp │ │ │ │ + rsbseq r0, r8, r0, ror #15 │ │ │ │ + ldrdeq r9, [ip], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq lr, r4, ip, lsr #22 │ │ │ │ andeq r0, r0, r2, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5850 │ │ │ │ ldr r1, [pc, #28] @ 1e5854 │ │ │ │ ldr r0, [pc, #28] @ 1e5858 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e585c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, ip, lsr #15 │ │ │ │ - @ instruction: 0x006c999c │ │ │ │ - strdeq lr, [r4], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x0078079c │ │ │ │ + rsbeq r9, ip, ip, lsl #19 │ │ │ │ + rsbeq lr, r4, r8, ror #21 │ │ │ │ andeq r0, r0, sl, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5894 │ │ │ │ ldr r1, [pc, #28] @ 1e5898 │ │ │ │ ldr r0, [pc, #28] @ 1e589c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e58a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r0, r8, r8, ror #14 │ │ │ │ - rsbeq r9, ip, r8, asr r9 │ │ │ │ - strheq lr, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + rsbseq r0, r8, r8, asr r7 │ │ │ │ + rsbeq r9, ip, r8, asr #18 │ │ │ │ + rsbeq lr, r4, r4, lsr #21 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e58d4 │ │ │ │ ldr r1, [pc, #24] @ 1e58d8 │ │ │ │ ldr r0, [pc, #24] @ 1e58dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq r0, [r8], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r3, ip, r4, ror #5 │ │ │ │ - strdeq r3, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbseq r0, r8, ip, lsr #27 │ │ │ │ + ldrdeq r3, [ip], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r3, ip, ip, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5914 │ │ │ │ ldr r1, [pc, #28] @ 1e5918 │ │ │ │ ldr r0, [pc, #28] @ 1e591c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq r0, [r8], #-248 @ 0xffffff08 @ │ │ │ │ - rsbeq r5, r2, ip, lsr r4 │ │ │ │ - rsbeq r5, r2, r4, asr r4 │ │ │ │ + rsbseq r0, r8, r8, ror #31 │ │ │ │ + rsbeq r5, r2, ip, lsr #8 │ │ │ │ + rsbeq r5, r2, r4, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5954 │ │ │ │ ldr r1, [pc, #28] @ 1e5958 │ │ │ │ ldr r0, [pc, #28] @ 1e595c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5960 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq r1, [r8], #-16 @ │ │ │ │ - strheq sl, [ip], #-200 @ 0xffffff38 @ │ │ │ │ - rsbeq sl, ip, r4, lsr sp │ │ │ │ + rsbseq r1, r8, r0, asr #3 │ │ │ │ + rsbeq sl, ip, r8, lsr #25 │ │ │ │ + rsbeq sl, ip, r4, lsr #26 │ │ │ │ andeq r0, r0, r2, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5998 │ │ │ │ ldr r1, [pc, #28] @ 1e599c │ │ │ │ ldr r0, [pc, #28] @ 1e59a0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e59a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, ip, lsl #3 │ │ │ │ - rsbeq sl, ip, r4, ror ip │ │ │ │ - strdeq sl, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + rsbseq r1, r8, ip, ror r1 │ │ │ │ + rsbeq sl, ip, r4, ror #24 │ │ │ │ + rsbeq sl, ip, r0, ror #25 │ │ │ │ andeq r0, r0, r2, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e59dc │ │ │ │ ldr r1, [pc, #28] @ 1e59e0 │ │ │ │ ldr r0, [pc, #28] @ 1e59e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r8, ror r4 │ │ │ │ - rsbeq fp, ip, ip, lsl #3 │ │ │ │ - rsbeq lr, r4, r0, ror r9 │ │ │ │ + rsbseq r1, r8, r8, ror #8 │ │ │ │ + rsbeq fp, ip, ip, ror r1 │ │ │ │ + rsbeq lr, r4, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5a1c │ │ │ │ ldr r1, [pc, #28] @ 1e5a20 │ │ │ │ ldr r0, [pc, #28] @ 1e5a24 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5a28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r8, lsr r4 │ │ │ │ - rsbeq fp, ip, r8, asr #2 │ │ │ │ - rsbeq fp, ip, r0, lsl #3 │ │ │ │ + rsbseq r1, r8, r8, lsr #8 │ │ │ │ + rsbeq fp, ip, r8, lsr r1 │ │ │ │ + rsbeq fp, ip, r0, ror r1 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5a5c │ │ │ │ ldr r1, [pc, #24] @ 1e5a60 │ │ │ │ ldr r0, [pc, #24] @ 1e5a64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r0, lsr #30 │ │ │ │ - strdeq r5, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrdeq r5, [r7], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r1, r8, r0, lsl pc │ │ │ │ + rsbeq r5, r2, r0, ror #5 │ │ │ │ + rsbeq r5, r7, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5a9c │ │ │ │ ldr r1, [pc, #28] @ 1e5aa0 │ │ │ │ ldr r0, [pc, #28] @ 1e5aa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #408 @ 0x198 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r1, r8, r4, ror #30 │ │ │ │ - strheq r5, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r5, r2, ip, asr #5 │ │ │ │ + rsbseq r1, r8, r4, asr pc │ │ │ │ + rsbeq r5, r2, r4, lsr #5 │ │ │ │ + strheq r5, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5ad8 │ │ │ │ ldr r1, [pc, #24] @ 1e5adc │ │ │ │ ldr r0, [pc, #24] @ 1e5ae0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078269c │ │ │ │ + rsbseq r2, r8, ip, lsl #13 │ │ │ │ + rsbeq r1, sp, r8, ror sl │ │ │ │ rsbeq r1, sp, r8, lsl #21 │ │ │ │ - @ instruction: 0x006d1a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5b18 │ │ │ │ ldr r1, [pc, #28] @ 1e5b1c │ │ │ │ ldr r0, [pc, #28] @ 1e5b20 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5b24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, r0, lsl r7 │ │ │ │ - rsbeq r1, sp, r0, lsr #30 │ │ │ │ - rsbeq r1, sp, ip, lsr #30 │ │ │ │ + rsbseq r2, r8, r0, lsl #14 │ │ │ │ + rsbeq r1, sp, r0, lsl pc │ │ │ │ + rsbeq r1, sp, ip, lsl pc │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5b5c │ │ │ │ ldr r1, [pc, #28] @ 1e5b60 │ │ │ │ ldr r0, [pc, #28] @ 1e5b64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5b68 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, r8, lsl #18 │ │ │ │ - rsbeq r2, sp, ip, asr lr │ │ │ │ - rsbeq r3, sp, r8 │ │ │ │ + ldrsheq r2, [r8], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r2, sp, ip, asr #28 │ │ │ │ + strdeq r2, [sp], #-248 @ 0xffffff08 @ │ │ │ │ @ instruction: 0x000005b6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5ba0 │ │ │ │ ldr r1, [pc, #28] @ 1e5ba4 │ │ │ │ ldr r0, [pc, #28] @ 1e5ba8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, ip, ror #27 │ │ │ │ - rsbeq r4, sp, ip, lsl #31 │ │ │ │ - rsbeq lr, r4, ip, lsr #15 │ │ │ │ + ldrsbeq r2, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r4, sp, ip, ror pc │ │ │ │ + @ instruction: 0x0064e79c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5be0 │ │ │ │ ldr r1, [pc, #28] @ 1e5be4 │ │ │ │ ldr r0, [pc, #28] @ 1e5be8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r2, r8, ip, lsr #27 │ │ │ │ - rsbeq r5, r2, r0, ror r1 │ │ │ │ - rsbeq r5, r2, r8, lsl #3 │ │ │ │ + @ instruction: 0x00782d9c │ │ │ │ + rsbeq r5, r2, r0, ror #2 │ │ │ │ + rsbeq r5, r2, r8, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5c20 │ │ │ │ ldr r1, [pc, #28] @ 1e5c24 │ │ │ │ ldr r0, [pc, #28] @ 1e5c28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r0, ror #3 │ │ │ │ - rsbeq r5, r2, r0, lsr r1 │ │ │ │ - rsbeq r5, r2, r8, asr #2 │ │ │ │ + ldrsbeq r3, [r8], #-16 @ │ │ │ │ + rsbeq r5, r2, r0, lsr #2 │ │ │ │ + rsbeq r5, r2, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5c60 │ │ │ │ ldr r1, [pc, #28] @ 1e5c64 │ │ │ │ ldr r0, [pc, #28] @ 1e5c68 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r8, lsl #19 │ │ │ │ - rsbeq r7, sp, r0, lsr #24 │ │ │ │ - rsbeq r7, sp, r8, lsl #25 │ │ │ │ + rsbseq r3, r8, r8, ror r9 │ │ │ │ + rsbeq r7, sp, r0, lsl ip │ │ │ │ + rsbeq r7, sp, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5ca0 │ │ │ │ ldr r1, [pc, #28] @ 1e5ca4 │ │ │ │ ldr r0, [pc, #28] @ 1e5ca8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5cac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r8, asr #18 │ │ │ │ - ldrdeq r7, [sp], #-188 @ 0xffffff44 @ │ │ │ │ - rsbeq r7, sp, r4, asr ip │ │ │ │ + rsbseq r3, r8, r8, lsr r9 │ │ │ │ + rsbeq r7, sp, ip, asr #23 │ │ │ │ + rsbeq r7, sp, r4, asr #24 │ │ │ │ andeq r0, r0, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5ce4 │ │ │ │ ldr r1, [pc, #28] @ 1e5ce8 │ │ │ │ ldr r0, [pc, #28] @ 1e5cec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e5cf0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r4, lsl #18 │ │ │ │ - @ instruction: 0x006d7b98 │ │ │ │ - rsbeq r7, sp, r0, lsr #24 │ │ │ │ + ldrsheq r3, [r8], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r7, sp, r8, lsl #23 │ │ │ │ + rsbeq r7, sp, r0, lsl ip │ │ │ │ andeq r0, r0, sl, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5d28 │ │ │ │ ldr r1, [pc, #28] @ 1e5d2c │ │ │ │ ldr r0, [pc, #28] @ 1e5d30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #169 @ 0xa9 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r0, asr #17 │ │ │ │ - rsbeq r7, sp, r8, asr fp │ │ │ │ - rsbeq r7, sp, r8, lsl ip │ │ │ │ + ldrheq r3, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r7, sp, r8, asr #22 │ │ │ │ + rsbeq r7, sp, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5d68 │ │ │ │ ldr r1, [pc, #28] @ 1e5d6c │ │ │ │ ldr r0, [pc, #28] @ 1e5d70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r0, lsl #17 │ │ │ │ - rsbeq r7, sp, r8, lsl fp │ │ │ │ - rsbeq r7, sp, r0, lsl #23 │ │ │ │ + rsbseq r3, r8, r0, ror r8 │ │ │ │ + rsbeq r7, sp, r8, lsl #22 │ │ │ │ + rsbeq r7, sp, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5da8 │ │ │ │ ldr r1, [pc, #28] @ 1e5dac │ │ │ │ ldr r0, [pc, #28] @ 1e5db0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r0, asr #16 │ │ │ │ - ldrdeq r7, [sp], #-168 @ 0xffffff58 @ │ │ │ │ - ldrdeq r7, [sp], #-184 @ 0xffffff48 @ │ │ │ │ + rsbseq r3, r8, r0, lsr r8 │ │ │ │ + rsbeq r7, sp, r8, asr #21 │ │ │ │ + rsbeq r7, sp, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5de8 │ │ │ │ ldr r1, [pc, #28] @ 1e5dec │ │ │ │ ldr r0, [pc, #28] @ 1e5df0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #280 @ 0x118 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r3, r8, r8, ror #20 │ │ │ │ - rsbeq r8, sp, r4, asr fp │ │ │ │ - rsbeq r8, sp, ip, lsl #24 │ │ │ │ + rsbseq r3, r8, r8, asr sl │ │ │ │ + rsbeq r8, sp, r4, asr #22 │ │ │ │ + strdeq r8, [sp], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5e24 │ │ │ │ ldr r1, [pc, #24] @ 1e5e28 │ │ │ │ ldr r0, [pc, #24] @ 1e5e2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq r4, [r8], #-40 @ 0xffffffd8 @ │ │ │ │ - rsbeq ip, sp, ip, asr #26 │ │ │ │ - rsbeq lr, r4, r0, lsl pc │ │ │ │ + rsbseq r4, r8, r8, lsr #5 │ │ │ │ + rsbeq ip, sp, ip, lsr sp │ │ │ │ + rsbeq lr, r4, r0, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3244 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -2280,897 +2280,897 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e5e80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00784b90 │ │ │ │ - ldrdeq r4, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - strdeq r4, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r4, r8, r0, lsl #23 │ │ │ │ + rsbeq r4, r2, r8, asr #29 │ │ │ │ + rsbeq r4, r2, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e5eb8 │ │ │ │ ldr r1, [pc, #28] @ 1e5ebc │ │ │ │ ldr r0, [pc, #28] @ 1e5ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00784d94 │ │ │ │ - @ instruction: 0x00624e98 │ │ │ │ - strheq r4, [r2], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r4, r8, r4, lsl #27 │ │ │ │ + rsbeq r4, r2, r8, lsl #29 │ │ │ │ + rsbeq r4, r2, r0, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5ef4 │ │ │ │ ldr r1, [pc, #24] @ 1e5ef8 │ │ │ │ ldr r0, [pc, #24] @ 1e5efc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r4, r8, ip, lsr pc │ │ │ │ - rsbeq r4, r2, r8, asr lr │ │ │ │ - rsbeq r4, r2, r0, ror lr │ │ │ │ + rsbseq r4, r8, ip, lsr #30 │ │ │ │ + rsbeq r4, r2, r8, asr #28 │ │ │ │ + rsbeq r4, r2, r0, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5f30 │ │ │ │ ldr r1, [pc, #24] @ 1e5f34 │ │ │ │ ldr r0, [pc, #24] @ 1e5f38 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r8, r8, lsr #5 │ │ │ │ - rsbeq r4, r2, ip, lsl lr │ │ │ │ - rsbeq r4, r2, r4, lsr lr │ │ │ │ + @ instruction: 0x00786298 │ │ │ │ + rsbeq r4, r2, ip, lsl #28 │ │ │ │ + rsbeq r4, r2, r4, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5f6c │ │ │ │ ldr r1, [pc, #24] @ 1e5f70 │ │ │ │ ldr r0, [pc, #24] @ 1e5f74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r8, r4, lsl r4 │ │ │ │ - rsbeq r4, r2, r0, ror #27 │ │ │ │ - strdeq r4, [r2], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r6, r8, r4, lsl #8 │ │ │ │ + ldrdeq r4, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r4, r2, r8, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5fa8 │ │ │ │ ldr r1, [pc, #24] @ 1e5fac │ │ │ │ ldr r0, [pc, #24] @ 1e5fb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq r6, [r8], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r4, r2, r4, lsr #27 │ │ │ │ - strheq r4, [r2], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r6, r8, r8, lsr #17 │ │ │ │ + @ instruction: 0x00624d94 │ │ │ │ + rsbeq r4, r2, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e5fe4 │ │ │ │ ldr r1, [pc, #24] @ 1e5fe8 │ │ │ │ ldr r0, [pc, #24] @ 1e5fec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r8, r0, lsr #25 │ │ │ │ - rsbeq r4, r2, r8, ror #26 │ │ │ │ - rsbeq r4, r2, r0, lsl #27 │ │ │ │ + @ instruction: 0x00786c90 │ │ │ │ + rsbeq r4, r2, r8, asr sp │ │ │ │ + rsbeq r4, r2, r0, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6020 │ │ │ │ ldr r1, [pc, #24] @ 1e6024 │ │ │ │ ldr r0, [pc, #24] @ 1e6028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r6, r8, ip, lsl lr │ │ │ │ - rsbeq r4, r2, ip, lsr #26 │ │ │ │ - rsbeq r4, r2, r4, asr #26 │ │ │ │ + rsbseq r6, r8, ip, lsl #28 │ │ │ │ + rsbeq r4, r2, ip, lsl sp │ │ │ │ + rsbeq r4, r2, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e605c │ │ │ │ ldr r1, [pc, #24] @ 1e6060 │ │ │ │ ldr r0, [pc, #24] @ 1e6064 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r8, r4, lsl #6 │ │ │ │ - strdeq r4, [r2], #-192 @ 0xffffff40 @ │ │ │ │ - rsbeq r4, r2, r8, lsl #26 │ │ │ │ + ldrsheq r7, [r8], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r4, r2, r0, ror #25 │ │ │ │ + strdeq r4, [r2], #-200 @ 0xffffff38 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6098 │ │ │ │ ldr r1, [pc, #24] @ 1e609c │ │ │ │ ldr r0, [pc, #24] @ 1e60a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r8, r8, lsl r7 │ │ │ │ - strheq r4, [r2], #-196 @ 0xffffff3c @ │ │ │ │ - rsbeq r4, r2, ip, asr #25 │ │ │ │ + rsbseq r7, r8, r8, lsl #14 │ │ │ │ + rsbeq r4, r2, r4, lsr #25 │ │ │ │ + strheq r4, [r2], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e60d4 │ │ │ │ ldr r1, [pc, #24] @ 1e60d8 │ │ │ │ ldr r0, [pc, #24] @ 1e60dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r7, r8, ip, asr #19 │ │ │ │ - rsbeq r4, r2, r8, ror ip │ │ │ │ - @ instruction: 0x00624c90 │ │ │ │ + ldrheq r7, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r4, r2, r8, ror #24 │ │ │ │ + rsbeq r4, r2, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6110 │ │ │ │ ldr r1, [pc, #24] @ 1e6114 │ │ │ │ ldr r0, [pc, #24] @ 1e6118 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r8, r8, r4, lsl #3 │ │ │ │ - rsbeq r4, r2, ip, lsr ip │ │ │ │ - rsbeq r4, r2, r4, asr ip │ │ │ │ + rsbseq r8, r8, r4, ror r1 │ │ │ │ + rsbeq r4, r2, ip, lsr #24 │ │ │ │ + rsbeq r4, r2, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e614c │ │ │ │ ldr r1, [pc, #24] @ 1e6150 │ │ │ │ ldr r0, [pc, #24] @ 1e6154 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq r8, [r8], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r4, r2, r0, lsl #24 │ │ │ │ - rsbeq r4, r2, r8, lsl ip │ │ │ │ + rsbseq r8, r8, r4, ror #11 │ │ │ │ + strdeq r4, [r2], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r4, r2, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6188 │ │ │ │ ldr r1, [pc, #24] @ 1e618c │ │ │ │ ldr r0, [pc, #24] @ 1e6190 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq r8, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - rsbeq r4, r2, r4, asr #23 │ │ │ │ - ldrdeq r4, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq r8, r8, r0, asr #21 │ │ │ │ + strheq r4, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r4, r2, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e61c4 │ │ │ │ ldr r1, [pc, #24] @ 1e61c8 │ │ │ │ ldr r0, [pc, #24] @ 1e61cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r8, ror #2 │ │ │ │ - rsbeq r4, r2, r8, lsl #23 │ │ │ │ - rsbeq r4, r2, r0, lsr #23 │ │ │ │ + rsbseq r9, r8, r8, asr r1 │ │ │ │ + rsbeq r4, r2, r8, ror fp │ │ │ │ + @ instruction: 0x00624b90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6204 │ │ │ │ ldr r1, [pc, #28] @ 1e6208 │ │ │ │ ldr r0, [pc, #28] @ 1e620c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, asr r1 │ │ │ │ - rsbseq r3, r0, r8, lsl r4 │ │ │ │ - rsbseq r3, r0, ip, lsr r5 │ │ │ │ + rsbseq r9, r8, r0, asr #2 │ │ │ │ + rsbseq r3, r0, r8, lsl #8 │ │ │ │ + rsbseq r3, r0, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6244 │ │ │ │ ldr r1, [pc, #28] @ 1e6248 │ │ │ │ ldr r0, [pc, #28] @ 1e624c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, lsl r2 │ │ │ │ - @ instruction: 0x00703594 │ │ │ │ - rsbseq r3, r0, ip, lsr #11 │ │ │ │ + rsbseq r9, r8, r0, lsl #4 │ │ │ │ + rsbseq r3, r0, r4, lsl #11 │ │ │ │ + @ instruction: 0x0070359c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6280 │ │ │ │ ldr r1, [pc, #24] @ 1e6284 │ │ │ │ ldr r0, [pc, #24] @ 1e6288 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078929c │ │ │ │ - rsbeq r4, r2, ip, asr #21 │ │ │ │ - rsbeq r4, r2, r4, ror #21 │ │ │ │ + rsbseq r9, r8, ip, lsl #5 │ │ │ │ + strheq r4, [r2], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq r4, [r2], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e62bc │ │ │ │ ldr r1, [pc, #24] @ 1e62c0 │ │ │ │ ldr r0, [pc, #24] @ 1e62c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq r9, [r8], #-68 @ 0xffffffbc @ │ │ │ │ - @ instruction: 0x00624a90 │ │ │ │ - rsbeq r5, r7, r8, ror r3 │ │ │ │ + rsbseq r9, r8, r4, lsr #9 │ │ │ │ + rsbeq r4, r2, r0, lsl #21 │ │ │ │ + rsbeq r5, r7, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e62fc │ │ │ │ ldr r1, [pc, #28] @ 1e6300 │ │ │ │ ldr r0, [pc, #28] @ 1e6304 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e6308 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r8, ror r4 │ │ │ │ - rsbseq r4, r0, r0, lsl #5 │ │ │ │ - ldrsbeq r4, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + rsbseq r9, r8, r8, ror #8 │ │ │ │ + rsbseq r4, r0, r0, ror r2 │ │ │ │ + rsbseq r4, r0, r4, asr #5 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6340 │ │ │ │ ldr r1, [pc, #28] @ 1e6344 │ │ │ │ ldr r0, [pc, #28] @ 1e6348 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, lsr r4 │ │ │ │ - rsbeq r4, r2, r0, lsl sl │ │ │ │ - rsbeq r4, r2, r8, lsr #20 │ │ │ │ + rsbseq r9, r8, r4, lsr #8 │ │ │ │ + rsbeq r4, r2, r0, lsl #20 │ │ │ │ + rsbeq r4, r2, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6380 │ │ │ │ ldr r1, [pc, #28] @ 1e6384 │ │ │ │ ldr r0, [pc, #28] @ 1e6388 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, lsr #14 │ │ │ │ - ldrdeq r4, [r2], #-144 @ 0xffffff70 @ │ │ │ │ - strheq r5, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbseq r9, r8, r0, lsl r7 │ │ │ │ + rsbeq r4, r2, r0, asr #19 │ │ │ │ + rsbeq r5, r7, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e63c0 │ │ │ │ ldr r1, [pc, #28] @ 1e63c4 │ │ │ │ ldr r0, [pc, #28] @ 1e63c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, ror #13 │ │ │ │ - rsbseq r4, r0, ip, ror #8 │ │ │ │ - rsbeq pc, sl, ip, lsr r3 @ │ │ │ │ + ldrsbeq r9, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbseq r4, r0, ip, asr r4 │ │ │ │ + rsbeq pc, sl, ip, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6400 │ │ │ │ ldr r1, [pc, #28] @ 1e6404 │ │ │ │ ldr r0, [pc, #28] @ 1e6408 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, lsl #18 │ │ │ │ - rsbeq r4, r2, r0, asr r9 │ │ │ │ - rsbeq r5, r7, r8, lsr r2 │ │ │ │ + ldrsheq r9, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r4, r2, r0, asr #18 │ │ │ │ + rsbeq r5, r7, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6440 │ │ │ │ ldr r1, [pc, #28] @ 1e6444 │ │ │ │ ldr r0, [pc, #28] @ 1e6448 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, asr #17 │ │ │ │ - rsbeq r4, r2, r0, lsl r9 │ │ │ │ - rsbeq r4, r2, r8, lsr #18 │ │ │ │ + ldrheq r9, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq r4, r2, r0, lsl #18 │ │ │ │ + rsbeq r4, r2, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e647c │ │ │ │ ldr r1, [pc, #24] @ 1e6480 │ │ │ │ ldr r0, [pc, #24] @ 1e6484 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq r9, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + rsbseq r9, r8, ip, lsr #19 │ │ │ │ + rsbseq r4, r0, r4, lsr #19 │ │ │ │ ldrheq r4, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbseq r4, r0, r4, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e64b8 │ │ │ │ ldr r1, [pc, #24] @ 1e64bc │ │ │ │ ldr r0, [pc, #24] @ 1e64c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, asr #19 │ │ │ │ - @ instruction: 0x00624894 │ │ │ │ - rsbeq r4, r2, ip, lsr #17 │ │ │ │ + ldrheq r9, [r8], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r4, r2, r4, lsl #17 │ │ │ │ + @ instruction: 0x0062489c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e64f4 │ │ │ │ ldr r1, [pc, #24] @ 1e64f8 │ │ │ │ ldr r0, [pc, #24] @ 1e64fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [r8], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq r4, r2, r8, asr r8 │ │ │ │ - rsbeq r4, r2, r0, ror r8 │ │ │ │ + rsbseq r9, r8, r8, asr #19 │ │ │ │ + rsbeq r4, r2, r8, asr #16 │ │ │ │ + rsbeq r4, r2, r0, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6530 │ │ │ │ ldr r1, [pc, #24] @ 1e6534 │ │ │ │ ldr r0, [pc, #24] @ 1e6538 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r8, lsl sl │ │ │ │ - rsbeq r4, r2, ip, lsl r8 │ │ │ │ - rsbeq r5, r7, r4, lsl #2 │ │ │ │ + rsbseq r9, r8, r8, lsl #20 │ │ │ │ + rsbeq r4, r2, ip, lsl #16 │ │ │ │ + strdeq r5, [r7], #-4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6570 │ │ │ │ ldr r1, [pc, #28] @ 1e6574 │ │ │ │ ldr r0, [pc, #28] @ 1e6578 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r8, lsl #20 │ │ │ │ - rsbeq r4, r2, r0, ror #15 │ │ │ │ - rsbeq r5, r7, r8, asr #1 │ │ │ │ + ldrsheq r9, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + ldrdeq r4, [r2], #-112 @ 0xffffff90 @ │ │ │ │ + strheq r5, [r7], #-8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e65b0 │ │ │ │ ldr r1, [pc, #28] @ 1e65b4 │ │ │ │ ldr r0, [pc, #28] @ 1e65b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r8, asr #19 │ │ │ │ - rsbeq r4, r2, r0, lsr #15 │ │ │ │ - strheq r4, [r2], #-120 @ 0xffffff88 @ │ │ │ │ + ldrheq r9, [r8], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x00624790 │ │ │ │ + rsbeq r4, r2, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e65f0 │ │ │ │ ldr r1, [pc, #28] @ 1e65f4 │ │ │ │ ldr r0, [pc, #28] @ 1e65f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r4, ror #21 │ │ │ │ - rsbeq r4, r2, r0, ror #14 │ │ │ │ - rsbeq r4, r2, r8, ror r7 │ │ │ │ + ldrsbeq r9, [r8], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r4, r2, r0, asr r7 │ │ │ │ + rsbeq r4, r2, r8, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e662c │ │ │ │ ldr r1, [pc, #24] @ 1e6630 │ │ │ │ ldr r0, [pc, #24] @ 1e6634 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r8, asr #22 │ │ │ │ - rsbeq r4, r2, r0, lsr #14 │ │ │ │ - rsbeq r5, r7, r8 │ │ │ │ + rsbseq r9, r8, r8, lsr fp │ │ │ │ + rsbeq r4, r2, r0, lsl r7 │ │ │ │ + strdeq r4, [r7], #-248 @ 0xffffff08 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e666c │ │ │ │ ldr r1, [pc, #28] @ 1e6670 │ │ │ │ ldr r0, [pc, #28] @ 1e6674 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, lsl #22 │ │ │ │ - rsbeq r4, r2, r4, ror #13 │ │ │ │ - strdeq r4, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + ldrsheq r9, [r8], #-172 @ 0xffffff54 @ │ │ │ │ + ldrdeq r4, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, r2, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e66ac │ │ │ │ ldr r1, [pc, #28] @ 1e66b0 │ │ │ │ ldr r0, [pc, #28] @ 1e66b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e66b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, ror #23 │ │ │ │ - rsbseq r5, r0, ip, lsl r0 │ │ │ │ - rsbseq r5, r0, r4, lsr r0 │ │ │ │ + ldrsbeq r9, [r8], #-176 @ 0xffffff50 @ │ │ │ │ + rsbseq r5, r0, ip │ │ │ │ + rsbseq r5, r0, r4, lsr #32 │ │ │ │ @ instruction: 0x000003be │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e66f0 │ │ │ │ ldr r1, [pc, #28] @ 1e66f4 │ │ │ │ ldr r0, [pc, #28] @ 1e66f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e66fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00789b9c │ │ │ │ - ldrsbeq r4, [r0], #-248 @ 0xffffff08 @ │ │ │ │ - rsbseq r5, r0, r4, lsr #32 │ │ │ │ + rsbseq r9, r8, ip, lsl #23 │ │ │ │ + rsbseq r4, r0, r8, asr #31 │ │ │ │ + rsbseq r5, r0, r4, lsl r0 │ │ │ │ andeq r0, r0, r6, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6730 │ │ │ │ ldr r1, [pc, #24] @ 1e6734 │ │ │ │ ldr r0, [pc, #24] @ 1e6738 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, ip, asr #27 │ │ │ │ - @ instruction: 0x0070599c │ │ │ │ - ldrheq r5, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + ldrheq r9, [r8], #-220 @ 0xffffff24 @ │ │ │ │ + rsbseq r5, r0, ip, lsl #19 │ │ │ │ + rsbseq r5, r0, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6770 │ │ │ │ ldr r1, [pc, #28] @ 1e6774 │ │ │ │ ldr r0, [pc, #28] @ 1e6778 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #104 @ 0x68 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00789d90 │ │ │ │ - rsbseq r5, r0, r0, ror #18 │ │ │ │ - rsbseq r5, r0, r8, ror r9 │ │ │ │ + rsbseq r9, r8, r0, lsl #27 │ │ │ │ + rsbseq r5, r0, r0, asr r9 │ │ │ │ + rsbseq r5, r0, r8, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e67b0 │ │ │ │ ldr r1, [pc, #28] @ 1e67b4 │ │ │ │ ldr r0, [pc, #28] @ 1e67b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, asr sp │ │ │ │ - rsbseq r5, r0, r0, lsr #18 │ │ │ │ - rsbseq r5, r0, ip, asr #18 │ │ │ │ + rsbseq r9, r8, r0, asr #26 │ │ │ │ + rsbseq r5, r0, r0, lsl r9 │ │ │ │ + rsbseq r5, r0, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e67f0 │ │ │ │ ldr r1, [pc, #28] @ 1e67f4 │ │ │ │ ldr r0, [pc, #28] @ 1e67f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq r9, r8, r0, lsl sp │ │ │ │ - rsbseq r5, r0, r0, ror #17 │ │ │ │ - rsbseq r5, r0, ip, lsl #18 │ │ │ │ + rsbseq r9, r8, r0, lsl #26 │ │ │ │ + ldrsbeq r5, [r0], #-128 @ 0xffffff80 @ │ │ │ │ + ldrsheq r5, [r0], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6830 │ │ │ │ ldr r1, [pc, #28] @ 1e6834 │ │ │ │ ldr r0, [pc, #28] @ 1e6838 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r8, asr #3 │ │ │ │ - rsbeq r4, r2, r0, lsr #10 │ │ │ │ - rsbeq r4, r2, r8, lsr r5 │ │ │ │ + ldrheq sl, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r4, r2, r0, lsl r5 │ │ │ │ + rsbeq r4, r2, r8, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6870 │ │ │ │ ldr r1, [pc, #28] @ 1e6874 │ │ │ │ ldr r0, [pc, #28] @ 1e6878 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, lsr #4 │ │ │ │ - rsbeq r4, r2, r0, ror #9 │ │ │ │ - rsbeq r4, r7, r8, asr #27 │ │ │ │ + rsbseq sl, r8, r4, lsl r2 │ │ │ │ + ldrdeq r4, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ + strheq r4, [r7], #-216 @ 0xffffff28 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e68ac │ │ │ │ ldr r1, [pc, #24] @ 1e68b0 │ │ │ │ ldr r0, [pc, #24] @ 1e68b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0078a394 │ │ │ │ - rsbeq r4, r2, r0, lsr #9 │ │ │ │ - rsbeq r4, r7, r8, lsl #27 │ │ │ │ + rsbseq sl, r8, r4, lsl #7 │ │ │ │ + @ instruction: 0x00624490 │ │ │ │ + rsbeq r4, r7, r8, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e68ec │ │ │ │ ldr r1, [pc, #28] @ 1e68f0 │ │ │ │ ldr r0, [pc, #28] @ 1e68f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r8, asr r3 │ │ │ │ - rsbeq r4, r2, r4, ror #8 │ │ │ │ - rsbeq r4, r2, ip, ror r4 │ │ │ │ + rsbseq sl, r8, r8, asr #6 │ │ │ │ + rsbeq r4, r2, r4, asr r4 │ │ │ │ + rsbeq r4, r2, ip, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e692c │ │ │ │ ldr r1, [pc, #28] @ 1e6930 │ │ │ │ ldr r0, [pc, #28] @ 1e6934 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq sl, [r8], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq fp, r2, r8, lsl sp │ │ │ │ - rsbeq fp, r2, ip, lsr #26 │ │ │ │ + rsbseq sl, r8, r4, ror #15 │ │ │ │ + rsbeq fp, r2, r8, lsl #26 │ │ │ │ + rsbeq fp, r2, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6968 │ │ │ │ ldr r1, [pc, #24] @ 1e696c │ │ │ │ ldr r0, [pc, #24] @ 1e6970 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq sl, [r8], #-128 @ 0xffffff80 @ │ │ │ │ - rsbeq r4, r3, r4, lsl #25 │ │ │ │ - @ instruction: 0x00634c98 │ │ │ │ + rsbseq sl, r8, r0, lsr #17 │ │ │ │ + rsbeq r4, r3, r4, ror ip │ │ │ │ + rsbeq r4, r3, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e69a8 │ │ │ │ ldr r1, [pc, #28] @ 1e69ac │ │ │ │ ldr r0, [pc, #28] @ 1e69b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, ror r8 │ │ │ │ - rsbeq r4, r3, r8, asr #24 │ │ │ │ - @ instruction: 0x00634c98 │ │ │ │ + rsbseq sl, r8, r4, ror #16 │ │ │ │ + rsbeq r4, r3, r8, lsr ip │ │ │ │ + rsbeq r4, r3, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e69e8 │ │ │ │ ldr r1, [pc, #28] @ 1e69ec │ │ │ │ ldr r0, [pc, #28] @ 1e69f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, lsr r8 │ │ │ │ - rsbeq r4, r3, r8, lsl #24 │ │ │ │ - rsbeq r4, r3, r8, asr ip │ │ │ │ + rsbseq sl, r8, r4, lsr #16 │ │ │ │ + strdeq r4, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r4, r3, r8, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6a24 │ │ │ │ ldr r1, [pc, #24] @ 1e6a28 │ │ │ │ ldr r0, [pc, #24] @ 1e6a2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #110 @ 0x6e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r4, asr r8 │ │ │ │ - rsbeq r4, r3, r8, asr #23 │ │ │ │ - rsbeq r4, r3, r8, lsl ip │ │ │ │ + rsbseq sl, r8, r4, asr #16 │ │ │ │ + strheq r4, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + rsbeq r4, r3, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6a64 │ │ │ │ ldr r1, [pc, #28] @ 1e6a68 │ │ │ │ ldr r0, [pc, #28] @ 1e6a6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r8, lsl r8 │ │ │ │ - rsbeq r4, r3, ip, lsl #23 │ │ │ │ - ldrdeq r4, [r3], #-188 @ 0xffffff44 @ │ │ │ │ + rsbseq sl, r8, r8, lsl #16 │ │ │ │ + rsbeq r4, r3, ip, ror fp │ │ │ │ + rsbeq r4, r3, ip, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6aa4 │ │ │ │ ldr r1, [pc, #28] @ 1e6aa8 │ │ │ │ ldr r0, [pc, #28] @ 1e6aac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq sl, [r8], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r4, r3, ip, asr #22 │ │ │ │ - @ instruction: 0x00634b9c │ │ │ │ + rsbseq sl, r8, r8, asr #15 │ │ │ │ + rsbeq r4, r3, ip, lsr fp │ │ │ │ + rsbeq r4, r3, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #24] @ 1e6ae0 │ │ │ │ ldr r1, [pc, #24] @ 1e6ae4 │ │ │ │ ldr r0, [pc, #24] @ 1e6ae8 │ │ │ │ ldr r2, [pc, #24] @ 1e6aec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq sl, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - rsbseq r8, r0, r0, lsl r1 │ │ │ │ - rsbseq r8, r0, r4, lsr #3 │ │ │ │ + rsbseq sl, r8, r0, asr #21 │ │ │ │ + rsbseq r8, r0, r0, lsl #2 │ │ │ │ + @ instruction: 0x00708194 │ │ │ │ andeq r0, r0, r5, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6b24 │ │ │ │ ldr r1, [pc, #28] @ 1e6b28 │ │ │ │ ldr r0, [pc, #28] @ 1e6b2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #420 @ 0x1a4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, asr sp │ │ │ │ - @ instruction: 0x00708a90 │ │ │ │ - rsbeq sl, sl, r8, ror #6 │ │ │ │ + rsbseq sl, r8, r0, asr #26 │ │ │ │ + rsbseq r8, r0, r0, lsl #21 │ │ │ │ + rsbeq sl, sl, r8, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6b64 │ │ │ │ ldr r1, [pc, #28] @ 1e6b68 │ │ │ │ ldr r0, [pc, #28] @ 1e6b6c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e6b70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, r0, lsl sp │ │ │ │ - rsbseq r8, r0, ip, asr #20 │ │ │ │ - rsbeq sl, sl, r4, lsr #6 │ │ │ │ + rsbseq sl, r8, r0, lsl #26 │ │ │ │ + rsbseq r8, r0, ip, lsr sl │ │ │ │ + rsbeq sl, sl, r4, lsl r3 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6ba8 │ │ │ │ ldr r1, [pc, #28] @ 1e6bac │ │ │ │ ldr r0, [pc, #28] @ 1e6bb0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 1e6bb4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq sl, r8, ip, asr #25 │ │ │ │ - rsbseq r8, r0, r8, lsl #20 │ │ │ │ - @ instruction: 0x00708a98 │ │ │ │ + ldrheq sl, [r8], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsheq r8, [r0], #-152 @ 0xffffff68 @ │ │ │ │ + rsbseq r8, r0, r8, lsl #21 │ │ │ │ andeq r0, r0, r5, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #28] @ 1e6bec │ │ │ │ ldr r1, [pc, #28] @ 1e6bf0 │ │ │ │ ldr r0, [pc, #28] @ 1e6bf4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #18 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbseq fp, r8, r4, ror #8 │ │ │ │ - ldrheq sl, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - rsbseq sl, r0, r8, asr #23 │ │ │ │ + rsbseq fp, r8, r4, asr r4 │ │ │ │ + rsbseq sl, r0, r0, lsr #23 │ │ │ │ + ldrheq sl, [r0], #-184 @ 0xffffff48 @ │ │ │ │ ldr r0, [pc, #8] @ 1e6c08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r2, r0, r8, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 1e6cd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #8 │ │ │ │ bl 1e2e54 │ │ │ │ ldr r5, [pc, #156] @ 1e6cdc │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ - bl 7c36b8 │ │ │ │ + bl 7c36a8 │ │ │ │ ldr r2, [pc, #148] @ 1e6ce0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [pc, #144] @ 1e6ce4 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r1, r2 │ │ │ │ @@ -3194,72 +3194,72 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4] │ │ │ │ str r4, [r4, #4] │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 7d5bb4 │ │ │ │ + bl 7d5ba4 │ │ │ │ ldr r0, [pc, #40] @ 1e6cf4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 808aa8 │ │ │ │ + b 808a98 │ │ │ │ addeq r4, sp, ip, lsr r0 │ │ │ │ @ instruction: 0x008247b4 │ │ │ │ andeq r4, r0, r8, lsr #13 │ │ │ │ @ instruction: 0x00001cb0 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r0, ror r1 │ │ │ │ andeq sl, r4, r0, asr r1 │ │ │ │ andeq sl, r4, ip, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 1e6d08 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x0004c7bc │ │ │ │ ldr r0, [pc, #8] @ 1e6d1c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq sp, r4, ip, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e6d30 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq sp, r4, r8, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e6d44 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r3, r5, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e6d58 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ ldrdeq fp, [r5], -r8 │ │ │ │ ldr r0, [pc, #8] @ 1e6d6c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ ldrdeq fp, [r5], -r4 │ │ │ │ ldr r0, [pc, #8] @ 1e6d80 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq lr, r5, ip, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 1e6d94 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x000604b8 │ │ │ │ ldr r0, [pc, #8] @ 1e6da8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r2, r6, r8, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #260] @ 1e6ec8 │ │ │ │ ldr r2, [pc, #260] @ 1e6ecc │ │ │ │ @@ -3320,1187 +3320,1187 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #44] @ 1e6ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq r4, r2, r8, lsr r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bge fec91984 <__bss_end__@@Base+0xfe1b0c50> │ │ │ │ bge fec91984 <__bss_end__@@Base+0xfe1b0c50> │ │ │ │ addeq r4, sp, ip, lsr #6 │ │ │ │ addeq r4, sp, r0, lsl r3 │ │ │ │ addeq r4, r2, ip, lsl #11 │ │ │ │ - ldrdeq sp, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + rsbeq sp, r2, r4, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e6ef8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r6, r9, r4, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 1e6f0c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r7, r9, r8, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e6f20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ muleq r9, r0, r6 │ │ │ │ ldr r0, [pc, #8] @ 1e6f34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ ldrdeq fp, [r9], -r0 │ │ │ │ ldr r0, [pc, #8] @ 1e6f48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq sp, r9, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 1e6f5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ ldrdeq r0, [sl], -r8 │ │ │ │ ldr r0, [pc, #8] @ 1e6f70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r4, sl, r0, lsr r0 │ │ │ │ ldr r0, [pc, #8] @ 1e6f84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ muleq sl, r8, r9 │ │ │ │ ldr r0, [pc, #8] @ 1e6f98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r6, sl, r4, lsl sp │ │ │ │ ldr r0, [pc, #8] @ 1e6fac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ muleq sl, ip, r1 │ │ │ │ ldr r0, [pc, #8] @ 1e6fc0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ ldrdeq r8, [sl], -r8 @ │ │ │ │ ldr r0, [pc, #8] @ 1e6fd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ strdeq r8, [sl], -ip │ │ │ │ ldr r0, [pc, #8] @ 1e6fe8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r9, sl, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 1e6ffc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq sl, sl, r0, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 1e7010 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq sl, sl, ip, lsl r8 │ │ │ │ ldr r0, [pc, #8] @ 1e7024 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ muleq sl, r4, sp │ │ │ │ ldr r0, [pc, #8] @ 1e7038 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq fp, sl, ip, lsl r7 │ │ │ │ ldr r0, [pc, #8] @ 1e704c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x000abfb8 │ │ │ │ ldr r0, [pc, #8] @ 1e7060 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r4, fp, ip, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 1e7074 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r9, fp, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 1e7088 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r9, fp, r4, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 1e709c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq pc, fp, r4, lsr r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e70b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq pc, fp, r4, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 1e70c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r0, ip, r8, ror sp │ │ │ │ ldr r0, [pc, #8] @ 1e70d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r1, ip, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 1e70ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq sl, ip, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 1e7100 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq ip, lr, r4, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 1e7114 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq sp, lr, ip, ror #5 │ │ │ │ ldr r0, [pc, #8] @ 1e7128 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r3, pc, r0, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 1e713c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ muleq pc, ip, r1 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7150 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq r8, pc, r8, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e7164 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq pc, pc, ip, lsr #6 │ │ │ │ ldr r0, [pc, #8] @ 1e7178 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andeq pc, pc, ip, lsr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e718c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x000ffbb8 │ │ │ │ ldr r0, [pc, #8] @ 1e71a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq sl, r0, r4, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 1e71b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq fp, r0, r8, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e71c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq ip, r0, r0, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 1e71dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq sp, r0, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e71f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x0010e6d0 │ │ │ │ ldr r0, [pc, #8] @ 1e7204 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq lr, r0, r0, lsr fp │ │ │ │ ldr r0, [pc, #8] @ 1e7218 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq pc, r0, r0, lsl r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e722c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r0, r1, r4, ror r0 │ │ │ │ ldr r0, [pc, #8] @ 1e7240 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r0, r1, r4, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 1e7254 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r0, r1, r0, ror lr │ │ │ │ ldr r0, [pc, #8] @ 1e7268 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x001125d0 │ │ │ │ ldr r0, [pc, #8] @ 1e727c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r2, r1, r0, ror r7 │ │ │ │ ldr r0, [pc, #8] @ 1e7290 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r4, r1, r0, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 1e72a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ mulseq r1, ip, r6 │ │ │ │ ldr r0, [pc, #8] @ 1e72b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ mulseq r1, ip, r7 │ │ │ │ ldr r0, [pc, #8] @ 1e72cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq ip, r1, r4, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 1e72e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r0, r2, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e72f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r4, r2, r0, lsr #14 │ │ │ │ ldr r0, [pc, #8] @ 1e7308 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x0012d2d0 │ │ │ │ ldr r0, [pc, #8] @ 1e731c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r2, r3, ip, lsl #12 │ │ │ │ ldr r0, [pc, #8] @ 1e7330 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r8, r3, ip, lsr #2 │ │ │ │ ldr r0, [pc, #8] @ 1e7344 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r8, r3, r0, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e7358 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ mulseq r3, r0, fp │ │ │ │ ldr r0, [pc, #8] @ 1e736c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r9, r3, ip, lsr lr │ │ │ │ ldr r0, [pc, #8] @ 1e7380 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq fp, r3, r0, lsr #11 │ │ │ │ ldr r0, [pc, #8] @ 1e7394 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x0015dbb0 │ │ │ │ ldr r0, [pc, #8] @ 1e73a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq pc, r5, r8, ror fp @ │ │ │ │ ldr r0, [pc, #8] @ 1e73bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r0, r6, ip, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e73d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r0, r6, r4, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e73e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r4, r6, r0, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 1e73f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r5, r6, r8, asr r2 │ │ │ │ ldr r0, [pc, #8] @ 1e740c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r8, r6, r4, ror #26 │ │ │ │ ldr r0, [pc, #8] @ 1e7420 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r1, r7, r4, lsl r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7434 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r2, r7, ip, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 1e7448 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq sp, r7, r8, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 1e745c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq lr, r7, r8, lsr #18 │ │ │ │ ldr r0, [pc, #8] @ 1e7470 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq lr, r7, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e7484 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq pc, r7, r4, asr r2 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7498 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r0, r8, r4, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 1e74ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r5, r8, r8, lsr #28 │ │ │ │ ldr r0, [pc, #8] @ 1e74c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq sp, r8, r4, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 1e74d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x0018fdb8 │ │ │ │ ldr r0, [pc, #8] @ 1e74e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r5, r9, ip, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e74fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ mulseq r9, r4, r2 │ │ │ │ ldr r0, [pc, #8] @ 1e7510 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq pc, r9, r0, ror r3 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7524 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq sl, sl, r0, lsr r5 │ │ │ │ ldr r0, [pc, #8] @ 1e7538 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ ldrsheq r0, [fp], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e754c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r6, fp, r0, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 1e7560 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r7, fp, ip, asr fp │ │ │ │ ldr r0, [pc, #8] @ 1e7574 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r8, fp, r4, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 1e7588 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq pc, fp, ip, ror #28 │ │ │ │ ldr r0, [pc, #8] @ 1e759c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x001c16b4 │ │ │ │ ldr r0, [pc, #8] @ 1e75b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r7, ip, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 1e75c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r7, ip, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 1e75d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x001cdaf4 │ │ │ │ ldr r0, [pc, #8] @ 1e75ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ mulseq ip, r4, r6 │ │ │ │ ldr r0, [pc, #8] @ 1e7600 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r7, sp, r4, ror #12 │ │ │ │ ldr r0, [pc, #8] @ 1e7614 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x001e12dc │ │ │ │ ldr r0, [pc, #8] @ 1e7628 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq ip, lr, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 1e763c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x001ed9f0 │ │ │ │ ldr r0, [pc, #8] @ 1e7650 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r7, pc, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 1e7664 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ mulseq pc, ip, ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e7678 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq r8, pc, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 1e768c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x001f93b0 │ │ │ │ ldr r0, [pc, #8] @ 1e76a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x001fabb0 │ │ │ │ ldr r0, [pc, #8] @ 1e76b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq fp, pc, ip, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 1e76c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq ip, pc, r4, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 1e76dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq sp, pc, r0, lsr r8 @ │ │ │ │ ldr r0, [pc, #8] @ 1e76f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq sp, pc, r8, asr #19 │ │ │ │ ldr r0, [pc, #8] @ 1e7704 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq sp, pc, r4, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 1e7718 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ andseq pc, pc, r8, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 1e772c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r0, r0, ip, asr #31 │ │ │ │ ldr r0, [pc, #8] @ 1e7740 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r2, r0, r0, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e7754 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r3, r0, r4, ror fp │ │ │ │ ldr r0, [pc, #8] @ 1e7768 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ mlaeq r0, r0, r8, r9 │ │ │ │ ldr r0, [pc, #8] @ 1e777c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq fp, r0, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e7790 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq ip, r0, r4, lsr #3 │ │ │ │ ldr r0, [pc, #8] @ 1e77a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq pc, r0, r4, lsl r7 @ │ │ │ │ ldr r0, [pc, #8] @ 1e77b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r6, r1, ip, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 1e77cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r8, r1, r4, ror #1 │ │ │ │ ldr r0, [pc, #8] @ 1e77e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq sp, r1, r0, lsl ip │ │ │ │ ldr r0, [pc, #8] @ 1e77f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r0, r2, r0, ror #6 │ │ │ │ ldr r0, [pc, #8] @ 1e7808 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r2, r2, r8, asr r8 │ │ │ │ ldr r0, [pc, #8] @ 1e781c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r3, r2, r4, lsl #9 │ │ │ │ ldr r0, [pc, #8] @ 1e7830 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r8, r2, r0, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 1e7844 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r0, r3, r4, ror #7 │ │ │ │ ldr r0, [pc, #8] @ 1e7858 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r1, r3, r0, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 1e786c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r1, r3, r0, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 1e7880 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r1, r3, r8, lsl r4 │ │ │ │ ldr r0, [pc, #8] @ 1e7894 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x002315b0 │ │ │ │ ldr r0, [pc, #8] @ 1e78a8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r1, r3, r4, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 1e78bc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ strdeq r1, [r3], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e78d0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ mlaeq r3, r8, sl, r1 │ │ │ │ ldr r0, [pc, #8] @ 1e78e4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ ldrdeq r1, [r3], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e78f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r1, r3, ip, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 1e790c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r2, r3, ip, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7920 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ ldrdeq r2, [r3], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7934 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r2, r3, r4, lsl r6 │ │ │ │ ldr r0, [pc, #8] @ 1e7948 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq sl, r3, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 1e795c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r4, r4, r4, lsl #5 │ │ │ │ ldr r0, [pc, #8] @ 1e7970 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x002443b8 │ │ │ │ ldr r0, [pc, #8] @ 1e7984 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x00245abc │ │ │ │ ldr r0, [pc, #8] @ 1e7998 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r6, r4, r4, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e79ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r7, r4, r8, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 1e79c0 │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ mlaeq r4, r8, r3, r7 │ │ │ │ ldr r0, [pc, #8] @ 1e79d4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq sp, r4, r0, asr #30 │ │ │ │ ldr r0, [pc, #4] @ 1e79e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c2ff8 │ │ │ │ + b 7c2fe8 │ │ │ │ addeq r4, sp, r4, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 1e79f8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ mlaeq r5, r0, r7, sp │ │ │ │ ldr r0, [pc, #8] @ 1e7a0c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x0026dbb4 │ │ │ │ ldr r0, [pc, #8] @ 1e7a20 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r0, r7, r0, lsr r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7a34 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r1, r7, r4, lsr #7 │ │ │ │ ldr r0, [pc, #8] @ 1e7a48 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r2, r7, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e7a5c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ ldrdeq r2, [r7], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7a70 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x002745b4 │ │ │ │ ldr r0, [pc, #8] @ 1e7a84 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r4, r7, ip, ror #15 │ │ │ │ ldr r0, [pc, #8] @ 1e7a98 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ ldrdeq r4, [r7], -r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7aac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r5, r7, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 1e7ac0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r5, r7, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 1e7ad4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r5, r7, r4, lsl r9 │ │ │ │ ldr r0, [pc, #8] @ 1e7ae8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r6, r7, r0, asr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e7afc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r6, r7, ip, lsl lr │ │ │ │ ldr r0, [pc, #8] @ 1e7b10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r7, r7, ip, lsl #6 │ │ │ │ ldr r0, [pc, #8] @ 1e7b24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r7, r7, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 1e7b38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r8, r7, ip, lsl r3 │ │ │ │ ldr r0, [pc, #8] @ 1e7b4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r8, r7, r4, lsl #28 │ │ │ │ ldr r0, [pc, #8] @ 1e7b60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq sl, r7, r8, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7b74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq pc, r7, r0, asr lr @ │ │ │ │ ldr r0, [pc, #8] @ 1e7b88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r8, r8, ip, lsl #24 │ │ │ │ ldr r0, [pc, #8] @ 1e7b9c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r7, r9, r0, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7bb0 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ strheq r8, [r9], -r0 @ │ │ │ │ ldr r0, [pc, #4] @ 1e7bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c2ff8 │ │ │ │ + b 7c2fe8 │ │ │ │ umulleq r5, sp, ip, r4 │ │ │ │ ldr r0, [pc, #8] @ 1e7bd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x002af1b0 │ │ │ │ ldr r0, [pc, #8] @ 1e7be8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq sl, fp, ip, asr #25 │ │ │ │ ldr r0, [pc, #4] @ 1e7bf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c2ff8 │ │ │ │ + b 7c2fe8 │ │ │ │ addeq r5, lr, r0, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #148] @ 1e7ca8 │ │ │ │ ldr r3, [pc, #148] @ 1e7cac │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r4, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 57b66c │ │ │ │ + bl 57b65c │ │ │ │ ldr r2, [pc, #128] @ 1e7cb0 │ │ │ │ ldr r1, [pc, #128] @ 1e7cb4 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7b2fb8 │ │ │ │ + bl 7b2fa8 │ │ │ │ ldr r0, [pc, #92] @ 1e7cb8 │ │ │ │ ldr r2, [pc, #92] @ 1e7cbc │ │ │ │ ldr r0, [r4, r0] │ │ │ │ ldr r1, [pc, #88] @ 1e7cc0 │ │ │ │ mov ip, #0 │ │ │ │ str ip, [r0] │ │ │ │ str r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ mov r3, #4 │ │ │ │ strd r6, [sp] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7b2fb8 │ │ │ │ + bl 7b2fa8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ addeq r3, r2, r8, ror #15 │ │ │ │ andeq r1, r0, r0, ror #13 │ │ │ │ andeq r4, r0, ip │ │ │ │ - rsbeq sp, r8, ip, ror #24 │ │ │ │ + rsbeq sp, r8, ip, asr ip │ │ │ │ andeq r1, r0, r4, asr #17 │ │ │ │ andeq r3, r0, r8, asr #28 │ │ │ │ - rsbeq sp, r8, r8, asr #24 │ │ │ │ + rsbeq sp, r8, r8, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 1e7cd4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r2, ip, r4, lsl #18 │ │ │ │ ldr r0, [pc, #8] @ 1e7ce8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ ldrdeq r4, [ip], -r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7cfc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r4, ip, r4, lsl #29 │ │ │ │ ldr r0, [pc, #8] @ 1e7d10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ strdeq r6, [ip], -ip @ │ │ │ │ ldr r3, [pc, #16] @ 1e7d2c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #96 @ 0x60 │ │ │ │ strb r2, [r3, #124] @ 0x7c │ │ │ │ - b 7c2ff8 │ │ │ │ + b 7c2fe8 │ │ │ │ addeq r5, lr, r4, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e7d40 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r1, sp, r4, lsr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7d54 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r7, sp, r8, ror #4 │ │ │ │ ldr r0, [pc, #8] @ 1e7d68 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r8, sp, r4, rrx │ │ │ │ ldr r0, [pc, #8] @ 1e7d7c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r3, lr, r0, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 1e7d90 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r3, lr, r0, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7da4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r3, lr, ip, ror lr │ │ │ │ ldr r0, [pc, #8] @ 1e7db8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ strdeq fp, [lr], -ip @ │ │ │ │ ldr r0, [pc, #8] @ 1e7dcc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq ip, lr, r8, asr ip │ │ │ │ ldr r0, [pc, #8] @ 1e7de0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq sp, lr, r4, asr #13 │ │ │ │ ldr r1, [pc, #12] @ 1e7df8 │ │ │ │ ldr r2, [pc, #12] @ 1e7dfc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #0 │ │ │ │ b 4d7374 │ │ │ │ - @ instruction: 0x0076ec94 │ │ │ │ + rsbseq lr, r6, r4, lsl #25 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ ldr r0, [pc, #8] @ 1e7e10 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ eoreq r2, pc, r8, asr r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7e24 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x002f2fb0 │ │ │ │ ldr r0, [pc, #8] @ 1e7e38 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ + b 7c6094 │ │ │ │ @ instruction: 0x002f47b4 │ │ │ │ ldr r0, [pc, #8] @ 1e7e4c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eoreq pc, pc, r0, lsl #1 │ │ │ │ + b 7c6094 │ │ │ │ + eoreq pc, pc, r4, ror r0 @ │ │ │ │ ldr r0, [pc, #8] @ 1e7e60 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - strdeq pc, [pc], -r0 @ │ │ │ │ + b 7c6094 │ │ │ │ + eoreq pc, pc, r4, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 1e7e74 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r4, r0, r8, asr #24 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r4, r0, ip, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 1e7e88 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r6, r0, r0, lsr #11 │ │ │ │ + b 7c6094 │ │ │ │ + mlaseq r0, r4, r5, r6 │ │ │ │ ldr r0, [pc, #8] @ 1e7e9c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x003096f8 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r9, r0, ip, ror #13 │ │ │ │ ldr r0, [pc, #8] @ 1e7eb0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r9, r0, r8, ror #28 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r9, r0, ip, asr lr │ │ │ │ ldr r0, [pc, #8] @ 1e7ec4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r2, r1, ip, ror #18 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r2, r1, r0, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 1e7ed8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r6, r1, r8, asr #19 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x003169bc │ │ │ │ ldr r0, [pc, #8] @ 1e7eec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x0031b7d0 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq fp, r1, r4, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e7f00 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r4, r2, r4, asr #8 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r4, r2, r8, lsr r4 │ │ │ │ ldr r0, [pc, #8] @ 1e7f14 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq ip, r2, r4, lsl pc │ │ │ │ + b 7c6094 │ │ │ │ + eorseq ip, r2, r8, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 1e7f28 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r4, r4, r4, lsr #29 │ │ │ │ + b 7c6094 │ │ │ │ + mlaseq r4, r8, lr, r4 │ │ │ │ ldr r0, [pc, #8] @ 1e7f3c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r7, r4, ip, asr #24 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r7, r4, r0, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 1e7f50 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r8, r4, r4, lsl #26 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x00348cf8 │ │ │ │ ldr r0, [pc, #8] @ 1e7f64 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x003495dc │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x003495d0 │ │ │ │ ldr r0, [pc, #8] @ 1e7f78 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r9, r4, ip, lsr ip │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r9, r4, r0, lsr ip │ │ │ │ ldr r0, [pc, #8] @ 1e7f8c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq sl, r4, r0, lsl #25 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq sl, r4, r4, ror ip │ │ │ │ ldr r0, [pc, #8] @ 1e7fa0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq sl, r4, r0, lsr #30 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq sl, r4, r4, lsl pc │ │ │ │ ldr r0, [pc, #8] @ 1e7fb4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq fp, r4, r4, lsl #3 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq fp, r4, r8, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 1e7fc8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq fp, r4, r0, asr r4 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq fp, r4, r4, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 1e7fdc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq fp, r4, ip, lsl #14 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq fp, r4, r0, lsl #14 │ │ │ │ ldr r0, [pc, #8] @ 1e7ff0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq fp, r4, r8, asr #19 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x0034b9bc │ │ │ │ ldr r0, [pc, #8] @ 1e8004 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq fp, r4, r8, ror #24 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq fp, r4, ip, asr ip │ │ │ │ ldr r0, [pc, #8] @ 1e8018 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq fp, r4, r8, lsl pc │ │ │ │ + b 7c6094 │ │ │ │ + eorseq fp, r4, ip, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 1e802c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq fp, r4, r4, lsl #31 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq fp, r4, r8, ror pc │ │ │ │ ldr r0, [pc, #8] @ 1e8040 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq ip, r4, ip, asr #8 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq ip, r4, r0, asr #8 │ │ │ │ ldr r0, [pc, #8] @ 1e8054 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq ip, r4, r8, lsr #13 │ │ │ │ + b 7c6094 │ │ │ │ + mlaseq r4, ip, r6, ip │ │ │ │ ldr r0, [pc, #8] @ 1e8068 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq ip, r4, ip, asr #18 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq ip, r4, r0, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 1e807c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq ip, r4, r4, lsl #23 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq ip, r4, r8, ror fp │ │ │ │ ldr r0, [pc, #8] @ 1e8090 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x0034ceb0 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq ip, r4, r4, lsr #29 │ │ │ │ ldr r0, [pc, #8] @ 1e80a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq sp, r4, r0, lsl #3 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq sp, r4, r4, ror r1 │ │ │ │ ldr r0, [pc, #8] @ 1e80b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x0034d4b0 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq sp, r4, r4, lsr #9 │ │ │ │ ldr r0, [pc, #8] @ 1e80cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x0034d7d4 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq sp, r4, r8, asr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e80e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq sp, r4, r0, lsr #25 │ │ │ │ + b 7c6094 │ │ │ │ + mlaseq r4, r4, ip, sp │ │ │ │ ldr r0, [pc, #8] @ 1e80f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - mlaseq r4, r4, r7, lr │ │ │ │ + b 7c6094 │ │ │ │ + eorseq lr, r4, r8, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 1e8108 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x00350ed8 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r0, r5, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #52] @ 1e8158 │ │ │ │ ldr r0, [pc, #52] @ 1e815c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -4512,514 +4512,514 @@ │ │ │ │ ldr r0, [pc, #28] @ 1e8160 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ b 1e1294 │ │ │ │ - mlaseq r7, r8, r7, r9 │ │ │ │ + eorseq r9, r7, r8, lsl #15 │ │ │ │ addeq r8, r3, r4, ror #30 │ │ │ │ umulleq r8, r3, ip, r5 │ │ │ │ ldr r0, [pc, #8] @ 1e8174 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x00379bfc │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r9, r7, ip, ror #23 │ │ │ │ ldr r0, [pc, #8] @ 1e8188 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq sl, r7, r4, lsr r0 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq sl, r7, r4, lsr #32 │ │ │ │ ldr r0, [pc, #8] @ 1e819c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r5, r9, ip, lsl #30 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x00395efc │ │ │ │ ldr r0, [pc, #8] @ 1e81b0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x00398df8 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r8, r9, r8, ror #27 │ │ │ │ ldr r0, [pc, #8] @ 1e81c4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrsbeq fp, [r9], -r8 @ │ │ │ │ + b 7c6094 │ │ │ │ + eorseq fp, r9, r8, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 1e81d8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq fp, r9, r4, lsl #7 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq fp, r9, r4, ror r3 │ │ │ │ ldr r0, [pc, #8] @ 1e81ec │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - mlaseq r9, r8, sl, ip │ │ │ │ + b 7c6094 │ │ │ │ + eorseq ip, r9, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8200 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq ip, r9, ip, lsr #21 │ │ │ │ + b 7c6094 │ │ │ │ + mlaseq r9, ip, sl, ip │ │ │ │ ldr r0, [pc, #8] @ 1e8214 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq ip, r9, r0, lsl pc │ │ │ │ + b 7c6094 │ │ │ │ + eorseq ip, r9, r0, lsl #30 │ │ │ │ ldr r0, [pc, #8] @ 1e8228 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x0039e6d4 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq lr, r9, r4, asr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e823c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq pc, r9, r8, lsl sp @ │ │ │ │ + b 7c6094 │ │ │ │ + eorseq pc, r9, r8, lsl #26 │ │ │ │ ldr r0, [pc, #8] @ 1e8250 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r6, sl, r0, ror r7 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r6, sl, r0, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 1e8264 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r7, sl, r8, lsl #21 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r7, sl, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e8278 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq sp, sl, ip, lsr #11 │ │ │ │ + b 7c6094 │ │ │ │ + mlaseq sl, ip, r5, sp │ │ │ │ ldr r0, [pc, #8] @ 1e828c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq sp, lr, r4, lsr ip │ │ │ │ + b 7c6094 │ │ │ │ + eorseq sp, lr, r4, lsr #24 │ │ │ │ ldr r0, [pc, #8] @ 1e82a0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x003ee1fc │ │ │ │ + b 7c6094 │ │ │ │ + eorseq lr, lr, ip, ror #3 │ │ │ │ ldr r0, [pc, #8] @ 1e82b4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x003eeff8 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq lr, lr, r8, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 1e82c8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq pc, lr, r0, ror pc @ │ │ │ │ + b 7c6094 │ │ │ │ + eorseq pc, lr, r0, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 1e82dc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r0, pc, ip, asr #9 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x003f04bc │ │ │ │ ldr r0, [pc, #8] @ 1e82f0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r3, pc, r0, lsr sl @ │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r3, pc, r0, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8304 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r5, pc, ip, ror #6 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r5, pc, ip, asr r3 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8318 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - eorseq r8, pc, ip, ror #14 │ │ │ │ + b 7c6094 │ │ │ │ + eorseq r8, pc, ip, asr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 1e832c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x003fa8bc │ │ │ │ + b 7c6094 │ │ │ │ + eorseq sl, pc, ip, lsr #17 │ │ │ │ ldr r0, [pc, #8] @ 1e8340 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrsbeq fp, [pc], -r0 @ │ │ │ │ + b 7c6094 │ │ │ │ + eorseq fp, pc, r0, asr #1 │ │ │ │ ldr r0, [pc, #8] @ 1e8354 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r7, r0, r4, lsl #13 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r7, r0, r4, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 1e8368 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - strheq r8, [r0], #-32 @ 0xffffffe0 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r8, r0, r0, lsr #5 │ │ │ │ ldr r0, [pc, #8] @ 1e837c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r8, r0, r8, asr r7 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r8, r0, r8, asr #14 │ │ │ │ ldr r0, [pc, #8] @ 1e8390 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrdeq r9, [r0], #-48 @ 0xffffffd0 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r9, r0, r0, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 1e83a4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - strheq r9, [r0], #-124 @ 0xffffff84 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r9, r0, ip, lsr #15 │ │ │ │ ldr r0, [pc, #8] @ 1e83b8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r9, r0, ip, ror pc │ │ │ │ + b 7c6094 │ │ │ │ + subeq r9, r0, ip, ror #30 │ │ │ │ ldr r0, [pc, #8] @ 1e83cc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq lr, r0, ip, ror #12 │ │ │ │ + b 7c6094 │ │ │ │ + subeq lr, r0, ip, asr r6 │ │ │ │ ldr r0, [pc, #8] @ 1e83e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - strheq lr, [r0], #-172 @ 0xffffff54 │ │ │ │ + b 7c6094 │ │ │ │ + subeq lr, r0, ip, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e83f4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - strheq lr, [r0], #-208 @ 0xffffff30 │ │ │ │ + b 7c6094 │ │ │ │ + subeq lr, r0, r0, lsr #27 │ │ │ │ ldr r0, [pc, #8] @ 1e8408 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x0040f79c │ │ │ │ + b 7c6094 │ │ │ │ + subeq pc, r0, ip, lsl #15 │ │ │ │ ldr r0, [pc, #8] @ 1e841c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x00410398 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r0, r1, r8, lsl #7 │ │ │ │ ldr r0, [pc, #8] @ 1e8430 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x00427f94 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r7, r2, r4, lsl #31 │ │ │ │ ldr r0, [pc, #4] @ 1e8440 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c2ff8 │ │ │ │ + b 7c2fe8 │ │ │ │ addeq r5, pc, r4, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #236] @ 1e8548 │ │ │ │ add r4, pc, r4 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #288 @ 0x120 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #48 @ 0x30 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #336 @ 0x150 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #384 @ 0x180 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #432 @ 0x1b0 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #480 @ 0x1e0 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #576 @ 0x240 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #672 @ 0x2a0 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #720 @ 0x2d0 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #768 @ 0x300 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #816 @ 0x330 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #864 @ 0x360 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #912 @ 0x390 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #1008 @ 0x3f0 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #1056 @ 0x420 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #1104 @ 0x450 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #1152 @ 0x480 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #1200 @ 0x4b0 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #1248 @ 0x4e0 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #1296 @ 0x510 │ │ │ │ - bl 630b20 │ │ │ │ + bl 630b10 │ │ │ │ add r0, r4, #1344 @ 0x540 │ │ │ │ pop {r4, lr} │ │ │ │ - b 630b20 │ │ │ │ + b 630b10 │ │ │ │ addeq r0, r0, r0, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 1e855c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrdeq r2, [r5], #-192 @ 0xffffff40 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r2, r5, r0, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 1e8570 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r3, r5, ip, lsl r1 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r3, r5, ip, lsl #2 │ │ │ │ ldr r0, [pc, #8] @ 1e8584 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r6, r5, r4, ror #2 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r6, r5, r4, asr r1 │ │ │ │ ldr r0, [pc, #8] @ 1e8598 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r8, r5, r4, ror r7 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r8, r5, r4, ror #14 │ │ │ │ ldr r0, [pc, #8] @ 1e85ac │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r9, r5, r4, asr #19 │ │ │ │ + b 7c6094 │ │ │ │ + strheq r9, [r5], #-148 @ 0xffffff6c │ │ │ │ ldr r0, [pc, #8] @ 1e85c0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r5, r6, r0, lsl #2 │ │ │ │ + b 7c6094 │ │ │ │ + strdeq r5, [r6], #-0 │ │ │ │ ldr r0, [pc, #8] @ 1e85d4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r6, r6, r8, lsr #4 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r6, r6, r8, lsl r2 │ │ │ │ ldr r0, [pc, #8] @ 1e85e8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrdeq r6, [r6], #-180 @ 0xffffff4c │ │ │ │ + b 7c6094 │ │ │ │ + subeq r6, r6, r4, asr #23 │ │ │ │ ldr r0, [pc, #8] @ 1e85fc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq fp, r6, r8, lsr r0 │ │ │ │ + b 7c6094 │ │ │ │ + subeq fp, r6, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 1e862c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ add r0, r4, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e19d0 │ │ │ │ + b 7e19c0 │ │ │ │ strdeq r5, [pc], ip │ │ │ │ ldr r0, [pc, #8] @ 1e8640 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq sl, r7, r8, lsl #27 │ │ │ │ + b 7c6094 │ │ │ │ + subeq sl, r7, r8, ror sp │ │ │ │ ldr r0, [pc, #8] @ 1e8654 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r0, r8, r4, asr r5 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r0, r8, r4, asr #10 │ │ │ │ ldr r0, [pc, #8] @ 1e8668 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrdeq r0, [r8], #-232 @ 0xffffff18 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r0, r8, r8, asr #29 │ │ │ │ ldr r0, [pc, #8] @ 1e867c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x00487f9c │ │ │ │ + b 7c6094 │ │ │ │ + subeq r7, r8, ip, lsl #31 │ │ │ │ ldr r0, [pc, #8] @ 1e8690 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq sp, sl, ip, asr #6 │ │ │ │ + b 7c6094 │ │ │ │ + subeq sp, sl, ip, lsr r3 │ │ │ │ ldr r0, [pc, #8] @ 1e86a4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq pc, sl, r8, lsl #4 │ │ │ │ + b 7c6094 │ │ │ │ + strdeq pc, [sl], #-24 @ 0xffffffe8 │ │ │ │ ldr r0, [pc, #8] @ 1e86b8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r2, fp, r4, ror #8 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r2, fp, r4, asr r4 │ │ │ │ ldr r0, [pc, #8] @ 1e86cc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r2, fp, r8, lsl #11 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r2, fp, r8, ror r5 │ │ │ │ ldr r0, [pc, #8] @ 1e86e0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r3, fp, r4, asr r1 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r3, fp, r4, asr #2 │ │ │ │ ldr r0, [pc, #8] @ 1e86f4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r4, fp, r8, ror #21 │ │ │ │ + b 7c6094 │ │ │ │ + ldrdeq r4, [fp], #-168 @ 0xffffff58 │ │ │ │ ldr r0, [pc, #8] @ 1e8708 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r7, fp, r8, lsl r8 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r7, fp, r8, lsl #16 │ │ │ │ ldr r0, [pc, #8] @ 1e871c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq fp, fp, r4, lsr #20 │ │ │ │ + b 7c6094 │ │ │ │ + subeq fp, fp, r4, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 1e8730 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq pc, fp, r4, asr r9 @ │ │ │ │ + b 7c6094 │ │ │ │ + subeq pc, fp, r4, asr #18 │ │ │ │ ldr r0, [pc, #8] @ 1e8744 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x004c6698 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r6, ip, r8, lsl #13 │ │ │ │ ldr r0, [pc, #8] @ 1e8758 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r8, ip, r0, asr ip │ │ │ │ + b 7c6094 │ │ │ │ + subeq r8, ip, r0, asr #24 │ │ │ │ ldr r0, [pc, #8] @ 1e876c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x004c9590 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r9, ip, r0, lsl #11 │ │ │ │ ldr r0, [pc, #8] @ 1e8780 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r9, ip, r8, asr pc │ │ │ │ + b 7c6094 │ │ │ │ + subeq r9, ip, r8, asr #30 │ │ │ │ ldr r0, [pc, #8] @ 1e8794 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r2, sp, r0, rrx │ │ │ │ + b 7c6094 │ │ │ │ + subeq r2, sp, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 1e87a8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r5, sp, ip, ror #6 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r5, sp, ip, asr r3 │ │ │ │ ldr r0, [pc, #8] @ 1e87bc │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r9, sp, ip, lsl #30 │ │ │ │ + b 7c6094 │ │ │ │ + strdeq r9, [sp], #-236 @ 0xffffff14 │ │ │ │ ldr r0, [pc, #8] @ 1e87d0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r0, lr, ip, ror #1 │ │ │ │ + b 7c6094 │ │ │ │ + ldrdeq r0, [lr], #-12 │ │ │ │ ldr r0, [pc, #8] @ 1e87e4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r5, lr, r0, lsl #8 │ │ │ │ + b 7c6094 │ │ │ │ + strdeq r5, [lr], #-48 @ 0xffffffd0 │ │ │ │ ldr r0, [pc, #8] @ 1e87f8 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r5, lr, r0, ror #10 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r5, lr, r0, asr r5 │ │ │ │ ldr r0, [pc, #8] @ 1e880c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - strdeq sl, [lr], #-252 @ 0xffffff04 │ │ │ │ + b 7c6094 │ │ │ │ + subeq sl, lr, ip, ror #31 │ │ │ │ ldr r0, [pc, #8] @ 1e8820 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r9, pc, r0, ror r1 @ │ │ │ │ + b 7c6094 │ │ │ │ + subeq r9, pc, r0, ror #2 │ │ │ │ ldr r0, [pc, #8] @ 1e8834 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq r9, pc, r8, ror #14 │ │ │ │ + b 7c6094 │ │ │ │ + subeq r9, pc, r8, asr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8848 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq sl, pc, r0, lsr #23 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x004fab90 │ │ │ │ ldr r0, [pc, #8] @ 1e885c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrdeq fp, [pc], #-60 @ │ │ │ │ + b 7c6094 │ │ │ │ + subeq fp, pc, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 1e8870 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq fp, pc, ip, asr #8 │ │ │ │ + b 7c6094 │ │ │ │ + subeq fp, pc, ip, lsr r4 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8884 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq fp, pc, ip, ror #14 │ │ │ │ + b 7c6094 │ │ │ │ + subeq fp, pc, ip, asr r7 @ │ │ │ │ ldr r0, [pc, #8] @ 1e8898 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - strheq fp, [pc], #-240 @ │ │ │ │ + b 7c6094 │ │ │ │ + subeq fp, pc, r0, lsr #31 │ │ │ │ ldr r0, [pc, #8] @ 1e88ac │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subeq ip, pc, r4, lsr #17 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x004fc894 │ │ │ │ ldr r0, [pc, #8] @ 1e88c0 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq r1, r0, r8, lsr #15 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x00501798 │ │ │ │ ldr r0, [pc, #8] @ 1e88d4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq r1, r0, r4, ror #26 │ │ │ │ + b 7c6094 │ │ │ │ + subseq r1, r0, r4, asr sp │ │ │ │ ldr r0, [pc, #8] @ 1e88e8 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq r2, r0, ip, ror r9 │ │ │ │ + b 7c6094 │ │ │ │ + subseq r2, r0, ip, ror #18 │ │ │ │ ldr r0, [pc, #8] @ 1e88fc │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrsbeq r5, [r0], #-204 @ 0xffffff34 │ │ │ │ + b 7c6094 │ │ │ │ + subseq r5, r0, ip, asr #25 │ │ │ │ ldr r0, [pc, #8] @ 1e8910 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq r6, r0, r0, lsl #13 │ │ │ │ + b 7c6094 │ │ │ │ + subseq r6, r0, r0, ror r6 │ │ │ │ ldr r0, [pc, #8] @ 1e8924 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq r6, r0, r8, lsl #25 │ │ │ │ + b 7c6094 │ │ │ │ + subseq r6, r0, r8, ror ip │ │ │ │ │ │ │ │ 001e8928 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #156] @ 1e89dc │ │ │ │ @@ -5043,401 +5043,401 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 7c4790 │ │ │ │ + bl 7c4780 │ │ │ │ ldr r3, [r4] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #64] @ 1e89f0 │ │ │ │ ldr r3, [pc, #44] @ 1e89e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 1e89d8 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, pc} │ │ │ │ - bl 6f4cd8 │ │ │ │ + bl 6f4cc8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00822abc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r5, [pc], r0 │ │ │ │ - subseq ip, r0, r8, asr #6 │ │ │ │ - @ instruction: 0x006dc19c │ │ │ │ + subseq ip, r0, r8, lsr r3 │ │ │ │ + rsbeq ip, sp, ip, lsl #3 │ │ │ │ addeq r2, r2, ip, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8a04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, lsr fp │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e8a18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, lsr fp │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e8a2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, lsr fp │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e8a40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, lsr fp │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, lsr #22 │ │ │ │ ldr r0, [pc, #8] @ 1e8a54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, lsr #22 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 1e8a68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, lsr #22 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 1e8a7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, lsr #22 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 1e8a90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, lsr #22 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, lsl fp │ │ │ │ ldr r0, [pc, #8] @ 1e8aa4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, lsl fp │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e8ab8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, lsl fp │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e8acc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, lsl fp │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e8ae0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, lsl fp │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, lsl #22 │ │ │ │ ldr r0, [pc, #8] @ 1e8af4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, lsl #22 │ │ │ │ + b 7c6094 │ │ │ │ + ldrsheq sp, [fp], #-172 @ 0xffffff54 │ │ │ │ ldr r0, [pc, #8] @ 1e8b08 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, lsl #22 │ │ │ │ + b 7c6094 │ │ │ │ + ldrsheq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ ldr r0, [pc, #8] @ 1e8b1c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, lsl #22 │ │ │ │ + b 7c6094 │ │ │ │ + ldrsheq sp, [fp], #-164 @ 0xffffff5c │ │ │ │ ldr r0, [pc, #8] @ 1e8b30 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, lsl #22 │ │ │ │ + b 7c6094 │ │ │ │ + ldrsheq sp, [fp], #-160 @ 0xffffff60 │ │ │ │ ldr r0, [pc, #8] @ 1e8b44 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrsheq sp, [fp], #-172 @ 0xffffff54 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8b58 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrsheq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8b6c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrsheq sp, [fp], #-164 @ 0xffffff5c │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8b80 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrsheq sp, [fp], #-160 @ 0xffffff60 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, ror #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8b94 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, ror #21 │ │ │ │ + b 7c6094 │ │ │ │ + ldrsbeq sp, [fp], #-172 @ 0xffffff54 │ │ │ │ ldr r0, [pc, #8] @ 1e8ba8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, ror #21 │ │ │ │ + b 7c6094 │ │ │ │ + ldrsbeq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ ldr r0, [pc, #8] @ 1e8bbc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, ror #21 │ │ │ │ + b 7c6094 │ │ │ │ + ldrsbeq sp, [fp], #-164 @ 0xffffff5c │ │ │ │ ldr r0, [pc, #8] @ 1e8bd0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, ror #21 │ │ │ │ + b 7c6094 │ │ │ │ + ldrsbeq sp, [fp], #-160 @ 0xffffff60 │ │ │ │ ldr r0, [pc, #8] @ 1e8be4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrsbeq sp, [fp], #-172 @ 0xffffff54 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8bf8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrsbeq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8c0c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrsbeq sp, [fp], #-164 @ 0xffffff5c │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8c20 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrsbeq sp, [fp], #-160 @ 0xffffff60 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, asr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8c34 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, asr #21 │ │ │ │ + b 7c6094 │ │ │ │ + ldrheq sp, [fp], #-172 @ 0xffffff54 │ │ │ │ ldr r0, [pc, #8] @ 1e8c48 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, asr #21 │ │ │ │ + b 7c6094 │ │ │ │ + ldrheq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ ldr r0, [pc, #8] @ 1e8c5c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, asr #21 │ │ │ │ + b 7c6094 │ │ │ │ + ldrheq sp, [fp], #-164 @ 0xffffff5c │ │ │ │ ldr r0, [pc, #8] @ 1e8c70 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, asr #21 │ │ │ │ + b 7c6094 │ │ │ │ + ldrheq sp, [fp], #-160 @ 0xffffff60 │ │ │ │ ldr r0, [pc, #8] @ 1e8c84 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrheq sp, [fp], #-172 @ 0xffffff54 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8c98 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrheq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8cac │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrheq sp, [fp], #-164 @ 0xffffff5c │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8cc0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - ldrheq sp, [fp], #-160 @ 0xffffff60 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, lsr #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8cd4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, lsr #21 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x005bda9c │ │ │ │ ldr r0, [pc, #8] @ 1e8ce8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, lsr #21 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x005bda98 │ │ │ │ ldr r0, [pc, #8] @ 1e8cfc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, lsr #21 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x005bda94 │ │ │ │ ldr r0, [pc, #8] @ 1e8d10 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, lsr #21 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x005bda90 │ │ │ │ ldr r0, [pc, #8] @ 1e8d24 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x005bda9c │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8d38 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x005bda98 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8d4c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x005bda94 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8d60 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - @ instruction: 0x005bda90 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, lsl #21 │ │ │ │ ldr r0, [pc, #8] @ 1e8d74 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, lsl #21 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e8d88 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, lsl #21 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e8d9c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, lsl #21 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e8db0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, lsl #21 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, ror sl │ │ │ │ ldr r0, [pc, #8] @ 1e8dc4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, ror sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8dd8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, ror sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8dec │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, ror sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8e00 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, ror sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, ror #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8e14 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, ror #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, asr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8e28 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, ror #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, asr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8e3c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, ror #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, asr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8e50 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, ror #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, asr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8e64 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, asr sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8e78 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, asr sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8e8c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, asr sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8ea0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, asr sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, asr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8eb4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, asr #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8ec8 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, asr #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8edc │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, asr #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8ef0 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, asr #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, lsr sl │ │ │ │ ldr r0, [pc, #8] @ 1e8f04 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, lsr sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8f18 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, lsr sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8f2c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, lsr sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8f40 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, lsr sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, lsr #20 │ │ │ │ ldr r0, [pc, #8] @ 1e8f54 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, lsr #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 1e8f68 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r8, lsr #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r8, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 1e8f7c │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r4, lsr #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r4, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 1e8f90 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, r0, lsr #20 │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, r0, lsl sl │ │ │ │ ldr r0, [pc, #8] @ 1e8fa4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq sp, fp, ip, lsl sl │ │ │ │ + b 7c6094 │ │ │ │ + subseq sp, fp, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #316] @ 1e90fc │ │ │ │ ldr r2, [pc, #316] @ 1e9100 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -5555,15 +5555,15 @@ │ │ │ │ rsb r2, r2, #31 │ │ │ │ rsb r3, r3, #31 │ │ │ │ str r4, [r0] │ │ │ │ str r2, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ pop {r4, lr} │ │ │ │ - b 7bdefc │ │ │ │ + b 7bdeec │ │ │ │ bl 1e262c │ │ │ │ subs r4, r0, #0 │ │ │ │ movle r1, #64 @ 0x40 │ │ │ │ movle r4, r1 │ │ │ │ ble 1e9160 │ │ │ │ mov r1, r4 │ │ │ │ b 1e9148 │ │ │ │ @@ -5580,61 +5580,61 @@ │ │ │ │ ldr r0, [pc, #40] @ 1e9214 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #212 @ 0xd4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrdeq r7, [pc], r4 │ │ │ │ - rsbseq r7, r8, r4, lsr r7 │ │ │ │ - ldrheq r3, [r0], #-84 @ 0xffffffac @ │ │ │ │ - rsbseq r3, r0, r0, ror #11 │ │ │ │ - rsbseq r7, r8, r4, lsl r7 │ │ │ │ - @ instruction: 0x00703594 │ │ │ │ + rsbseq r7, r8, r4, lsr #14 │ │ │ │ rsbseq r3, r0, r4, lsr #11 │ │ │ │ + ldrsbeq r3, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbseq r7, r8, r4, lsl #14 │ │ │ │ + rsbseq r3, r0, r4, lsl #11 │ │ │ │ + @ instruction: 0x00703594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #28] @ 1e924c │ │ │ │ ldr r1, [pc, #28] @ 1e9250 │ │ │ │ ldr r0, [pc, #28] @ 1e9254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 808ac0 │ │ │ │ + bl 808ab0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d2c9c │ │ │ │ - subseq r9, lr, r0, asr fp │ │ │ │ - subseq r9, lr, r0, ror #6 │ │ │ │ - ldrsbeq r9, [lr], #-60 @ 0xffffffc4 │ │ │ │ + b 7d2c8c │ │ │ │ + subseq r9, lr, r0, asr #22 │ │ │ │ + subseq r9, lr, r0, asr r3 │ │ │ │ + subseq r9, lr, ip, asr #7 │ │ │ │ ldr r0, [pc, #8] @ 1e9268 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #12 │ │ │ │ - b 7c2ff8 │ │ │ │ + b 7c2fe8 │ │ │ │ addeq r7, pc, r4, lsl #17 │ │ │ │ ldr r0, [pc, #8] @ 1e927c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - subseq r7, pc, r0, lsr #1 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x005f7090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 1e9380 │ │ │ │ ldr r3, [pc, #232] @ 1e9384 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #228] @ 1e9388 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ ldr r0, [pc, #200] @ 1e938c │ │ │ │ mov r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, sp, #4 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -5665,29 +5665,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ - bl 7bbb00 │ │ │ │ + bl 7bbaf0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 1e92e8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [pc, #44] @ 1e9398 │ │ │ │ cmp r3, r2 │ │ │ │ asrgt r3, r3, #1 │ │ │ │ subgt r4, r3, #2496 @ 0x9c0 │ │ │ │ subgt r4, r4, #4 │ │ │ │ b 1e92ec │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq r2, r2, r4, ror #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [pc], r8 │ │ │ │ - rsbseq r5, r0, r0, asr #12 │ │ │ │ + rsbseq r5, r0, r0, lsr r6 │ │ │ │ addeq r7, pc, r4, lsr #17 │ │ │ │ strdeq r2, [r2], r4 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ ldr r3, [pc, #36] @ 1e93c8 │ │ │ │ ldr r2, [pc, #36] @ 1e93cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -5695,35 +5695,35 @@ │ │ │ │ str r1, [r3, #4] │ │ │ │ str r2, [r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ addeq r7, pc, r8, ror #16 │ │ │ │ - rsbeq r0, r0, r8, lsl #22 │ │ │ │ + strdeq r0, [r0], #-168 @ 0xffffff58 @ │ │ │ │ ldr r0, [pc, #8] @ 1e93e0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 7c2ff8 │ │ │ │ + b 7c2fe8 │ │ │ │ addeq r7, pc, r0, asr #16 │ │ │ │ ldr r0, [pc, #8] @ 1e93f4 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - strheq r3, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + b 7c6094 │ │ │ │ + rsbeq r3, r1, r0, lsr #13 │ │ │ │ ldr r0, [pc, #8] @ 1e9408 │ │ │ │ mov r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - rsbeq r3, r1, ip, lsr #13 │ │ │ │ + b 7c6094 │ │ │ │ + @ instruction: 0x0061369c │ │ │ │ ldr r0, [pc, #8] @ 1e941c │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7c60a4 │ │ │ │ - rsbeq r3, r1, r8, asr sl │ │ │ │ + b 7c6094 │ │ │ │ + rsbeq r3, r1, r8, asr #20 │ │ │ │ │ │ │ │ 001e9420 <_start@@Base>: │ │ │ │ mov fp, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r1} @ (ldr r1, [sp], #4) │ │ │ │ mov r2, sp │ │ │ │ push {r2} @ (str r2, [sp, #-4]!) │ │ │ │ @@ -5902,15 +5902,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 591384 │ │ │ │ + bl 591374 │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x008d13b4 │ │ │ │ │ │ │ │ @@ -5973,24 +5973,24 @@ │ │ │ │ cmp r3, #108 @ 0x6c │ │ │ │ beq 1e9864 │ │ │ │ add r3, r5, #1 │ │ │ │ mov r5, r7 │ │ │ │ mov r7, r3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldrb r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e97b8 │ │ │ │ ldr r0, [pc, #392] @ 1e9994 │ │ │ │ mov r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #4 │ │ │ │ strb r3, [r4] │ │ │ │ - bl 5963b0 │ │ │ │ + bl 5963a0 │ │ │ │ ldr r2, [pc, #372] @ 1e9998 │ │ │ │ ldr r3, [pc, #344] @ 1e9980 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -6076,23 +6076,23 @@ │ │ │ │ b 1e9804 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq r1, r2, r4, ror #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r1, r2, r0, asr #25 │ │ │ │ andeq r1, r0, r4, lsr r3 │ │ │ │ addeq r1, sp, r0, lsl #6 │ │ │ │ - rsbeq pc, r1, r4, ror #7 │ │ │ │ + ldrdeq pc, [r1], #-52 @ 0xffffffcc @ │ │ │ │ addeq r1, sp, r0, ror #4 │ │ │ │ ldrdeq r1, [r2], r8 │ │ │ │ ldrdeq r1, [sp], r8 │ │ │ │ - @ instruction: 0x006a0994 │ │ │ │ + rsbeq r0, sl, r4, lsl #19 │ │ │ │ addeq r1, sp, r8, lsl #3 │ │ │ │ - @ instruction: 0x0068219c │ │ │ │ + rsbeq r2, r8, ip, lsl #3 │ │ │ │ addeq r1, sp, ip, lsr r1 │ │ │ │ - rsbeq pc, r1, r4, lsr r2 @ │ │ │ │ + rsbeq pc, r1, r4, lsr #4 │ │ │ │ │ │ │ │ 001e99b4 : │ │ │ │ ldr r3, [r0, #4] │ │ │ │ ldr r1, [pc, #228] @ 1e9aa4 │ │ │ │ cmp r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ beq 1e9a7c │ │ │ │ @@ -6136,39 +6136,39 @@ │ │ │ │ bls 1e9a70 │ │ │ │ ldr r3, [r4] │ │ │ │ ldrb r3, [r3, #32] │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 1e9a80 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 596ec8 │ │ │ │ - b 596ec8 │ │ │ │ + b 596eb8 │ │ │ │ + b 596eb8 │ │ │ │ ldr r0, [pc, #48] @ 1e9ab8 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 591384 │ │ │ │ + b 591374 │ │ │ │ mov r0, #22 │ │ │ │ b 1e9a28 │ │ │ │ mov r0, #36 @ 0x24 │ │ │ │ b 1e9a28 │ │ │ │ addeq r1, r2, ip, lsr sl │ │ │ │ addeq r1, sp, ip, lsl #1 │ │ │ │ - rsbseq r9, r0, r6, ror #22 │ │ │ │ + rsbseq r9, r0, r6, asr fp │ │ │ │ andeq r1, r0, r4, lsr r3 │ │ │ │ addeq r1, sp, r0, lsr #32 │ │ │ │ - rsbeq pc, r1, ip, lsl r1 @ │ │ │ │ + rsbeq pc, r1, ip, lsl #2 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #712] @ 0x2c8 │ │ │ │ asr r1, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 1e9adc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r2, sl, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #308] @ 1e9c2c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -6203,15 +6203,15 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 1e35c8 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 58068c │ │ │ │ + bl 58067c │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ bl 1e37b4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 1e9be0 │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r6 │ │ │ │ @@ -6225,15 +6225,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ @@ -6246,22 +6246,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 1e9c4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #164 @ 0xa4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq r1, sp, ip, ror r0 │ │ │ │ - rsbeq pc, sl, ip, ror #23 │ │ │ │ - rsbeq pc, sl, r4, asr #23 │ │ │ │ - rsbseq r9, r0, r4, lsl sl │ │ │ │ - rsbeq pc, r1, r8, lsl r0 @ │ │ │ │ - rsbeq lr, r1, r0, ror #31 │ │ │ │ - ldrheq r9, [r0], #-152 @ 0xffffff68 @ │ │ │ │ - rsbeq lr, r1, r8, lsl #31 │ │ │ │ - @ instruction: 0x0061ef9c │ │ │ │ + ldrdeq pc, [sl], #-188 @ 0xffffff44 @ │ │ │ │ + strheq pc, [sl], #-180 @ 0xffffff4c @ │ │ │ │ + rsbseq r9, r0, r4, lsl #20 │ │ │ │ + rsbeq pc, r1, r8 │ │ │ │ + ldrdeq lr, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + rsbseq r9, r0, r8, lsr #19 │ │ │ │ + rsbeq lr, r1, r8, ror pc │ │ │ │ + rsbeq lr, r1, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #108] @ 1e9cd4 │ │ │ │ ldr r2, [pc, #108] @ 1e9cd8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -6274,19 +6274,19 @@ │ │ │ │ bl 1ec314 │ │ │ │ ldr r0, [r4, #620] @ 0x26c │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e9c9c │ │ │ │ mov r1, #1 │ │ │ │ bl 1e0e44 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 7dcc38 │ │ │ │ + bl 7dcc28 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 7c3050 │ │ │ │ + bl 7c3040 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ - bl 7c3aac │ │ │ │ + bl 7c3a9c │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e136c │ │ │ │ ldr r0, [r0, #708] @ 0x2c4 │ │ │ │ bl 1e136c │ │ │ │ @@ -6295,33 +6295,33 @@ │ │ │ │ andeq r4, r0, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ ldr r6, [pc, #144] @ 1e9d90 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 1e9d4c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #112] @ 1e9d94 │ │ │ │ ldr r2, [pc, #112] @ 1e9d98 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ cmp r0, #0 │ │ │ │ ldrbne r3, [r0, #153] @ 0x99 │ │ │ │ strbne r3, [r4, #752] @ 0x2f0 │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1e9d78 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -6334,17 +6334,17 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ bl 43b828 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43c31c │ │ │ │ - rsbeq pc, r1, r4, asr r4 @ │ │ │ │ - rsbseq r9, r0, ip, lsr #17 │ │ │ │ - ldrdeq lr, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq pc, r1, r4, asr #8 │ │ │ │ + @ instruction: 0x0070989c │ │ │ │ + rsbeq lr, r1, r0, asr #29 │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #264] @ 1e9ec4 │ │ │ │ @@ -6354,35 +6354,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #248] @ 1e9ec8 │ │ │ │ ldr r1, [pc, #248] @ 1e9ecc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #228] @ 1e9ed0 │ │ │ │ ldr r1, [pc, #228] @ 1e9ed4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #196] @ 1e9ed8 │ │ │ │ ldr r1, [pc, #196] @ 1e9edc │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #164] @ 1e9ee0 │ │ │ │ ldr r3, [pc, #164] @ 1e9ee4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ str r3, [r0, #116] @ 0x74 │ │ │ │ ldr r2, [pc, #148] @ 1e9ee8 │ │ │ │ @@ -6411,21 +6411,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbseq r9, r0, r4, lsl r8 │ │ │ │ - rsbeq lr, r1, r8, asr #28 │ │ │ │ - rsbeq sl, r9, r8, ror #17 │ │ │ │ - rsbeq lr, r1, r8, asr #28 │ │ │ │ - rsbeq lr, r1, r0, ror #28 │ │ │ │ - rsbeq lr, r1, r4, asr #28 │ │ │ │ - rsbeq r1, r9, r8, lsr #11 │ │ │ │ + rsbseq r9, r0, r4, lsl #16 │ │ │ │ + rsbeq lr, r1, r8, lsr lr │ │ │ │ + ldrdeq sl, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq lr, r1, r8, lsr lr │ │ │ │ + rsbeq lr, r1, r0, asr lr │ │ │ │ + rsbeq lr, r1, r4, lsr lr │ │ │ │ + @ instruction: 0x00691598 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ @ instruction: 0xfffffc7c │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ @ instruction: 0xffffff3c │ │ │ │ andeq r0, r0, r0, ror #3 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ @@ -6438,54 +6438,54 @@ │ │ │ │ ldr r5, [pc, #308] @ 1ea050 │ │ │ │ add r8, pc, r8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r8, r8, #124 @ 0x7c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ bl 292538 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ str r8, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r5, #0 │ │ │ │ mvn r8, #0 │ │ │ │ mvn r9, #0 │ │ │ │ ldr r6, [pc, #216] @ 1ea054 │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 593cd8 │ │ │ │ + bl 593cc8 │ │ │ │ add r2, r4, #720 @ 0x2d0 │ │ │ │ mov r3, #1 │ │ │ │ strd r8, [r2, #-8] │ │ │ │ mov r0, #4 │ │ │ │ str r3, [r4, #100] @ 0x64 │ │ │ │ str r5, [r4, #608] @ 0x260 │ │ │ │ str r5, [r4, #604] @ 0x25c │ │ │ │ bl 1e1060 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #56 @ 0x38 │ │ │ │ bl 1e1060 │ │ │ │ str r0, [r4, #116] @ 0x74 │ │ │ │ - bl 7c39a4 │ │ │ │ + bl 7c3994 │ │ │ │ add r0, r4, #560 @ 0x230 │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ add r0, r4, #704 @ 0x2c0 │ │ │ │ - bl 7dcc24 │ │ │ │ + bl 7dcc14 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r2, #588]! @ 0x24c │ │ │ │ str r2, [r4, #592] @ 0x250 │ │ │ │ str r5, [r3, #640]! @ 0x280 │ │ │ │ str r3, [r4, #644] @ 0x284 │ │ │ │ mov r3, r4 │ │ │ │ @@ -6508,17 +6508,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 231528 │ │ │ │ str r0, [r4, #708] @ 0x2c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 231530 │ │ │ │ - ldrheq r9, [r0], #-104 @ 0xffffff98 @ │ │ │ │ - rsbeq lr, r1, r4, lsr sp │ │ │ │ - rsbeq r1, r9, r8, lsr #9 │ │ │ │ + rsbseq r9, r0, r8, lsr #13 │ │ │ │ + rsbeq lr, r1, r4, lsr #26 │ │ │ │ + @ instruction: 0x00691498 │ │ │ │ addeq r1, r2, r4, lsl #9 │ │ │ │ andeq r4, r0, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #60] @ 1ea0b0 │ │ │ │ @@ -6531,15 +6531,15 @@ │ │ │ │ bne 1ea0a8 │ │ │ │ mov r0, r4 │ │ │ │ bl 29269c │ │ │ │ mov r0, r4 │ │ │ │ bl 1ebb48 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 562074 │ │ │ │ + b 562064 │ │ │ │ bl 231544 │ │ │ │ b 1ea08c │ │ │ │ addeq r1, r2, r8, lsl #7 │ │ │ │ andeq r4, r0, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -6570,18 +6570,18 @@ │ │ │ │ strb r3, [r4, #126] @ 0x7e │ │ │ │ str r2, [r4, #132] @ 0x84 │ │ │ │ pop {r4, r6, r7, lr} │ │ │ │ b 43b8a0 │ │ │ │ ldr r1, [r0, #712] @ 0x2c8 │ │ │ │ ldr r0, [pc, #92] @ 1ea19c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r7, [r3, #172] @ 0xac │ │ │ │ - bl 7d3bcc │ │ │ │ + bl 7d3bbc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 1ea0e8 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ea188 │ │ │ │ mov r0, r4 │ │ │ │ @@ -6589,19 +6589,19 @@ │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [r3, #108] @ 0x6c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7d3bd4 │ │ │ │ + bl 7d3bc4 │ │ │ │ b 1ea0e8 │ │ │ │ addeq r1, r2, ip, lsr #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - rsbeq lr, r1, r8, lsr fp │ │ │ │ + rsbeq lr, r1, r8, lsr #22 │ │ │ │ │ │ │ │ 001ea1a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #128] @ 1ea238 │ │ │ │ @@ -6665,29 +6665,29 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr ip, [pc, #160] @ 1ea350 │ │ │ │ ldr r2, [pc, #160] @ 1ea354 │ │ │ │ ldr r1, [pc, #160] @ 1ea358 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 582178 │ │ │ │ + bl 582168 │ │ │ │ cmp r0, r5 │ │ │ │ beq 1ea32c │ │ │ │ ldr r2, [pc, #108] @ 1ea35c │ │ │ │ ldr r3, [pc, #88] @ 1ea34c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -6700,25 +6700,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq r1, r2, r8, ror r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbseq r9, r0, ip, lsl r3 │ │ │ │ - rsbeq lr, r1, ip, asr r9 │ │ │ │ - strdeq sl, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbseq r9, r0, ip, lsl #6 │ │ │ │ + rsbeq lr, r1, ip, asr #18 │ │ │ │ + rsbeq sl, r9, ip, ror #7 │ │ │ │ addeq r1, r2, ip, lsl #2 │ │ │ │ │ │ │ │ 001ea360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -6742,25 +6742,25 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43bfdc │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ and r3, r3, r4 │ │ │ │ str r3, [r5, #136] @ 0x88 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 43c080 │ │ │ │ - strdeq lr, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq lr, r1, r0, ror #15 │ │ │ │ │ │ │ │ 001ea3d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, r0 │ │ │ │ strb r3, [r0, #127] @ 0x7f │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mvn r3, #0 │ │ │ │ add r0, r4, #8704 @ 0x2200 │ │ │ │ strh r3, [r0, #58] @ 0x3a │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -6809,16 +6809,16 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ ldr r4, [pc, #308] @ 1ea5f8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 58216c │ │ │ │ + bl 588edc │ │ │ │ + bl 58215c │ │ │ │ ldr r3, [pc, #296] @ 1ea5fc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ea524 │ │ │ │ ldr r2, [pc, #276] @ 1ea600 │ │ │ │ @@ -6856,22 +6856,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 1ea610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 1ea4e4 │ │ │ │ ldr r2, [pc, #104] @ 1ea614 │ │ │ │ ldr r3, [pc, #60] @ 1ea5ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -6879,64 +6879,64 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 1ea5e0 │ │ │ │ ldr r0, [pc, #72] @ 1ea618 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbseq r9, r0, r0, asr r1 │ │ │ │ + rsbseq r9, r0, r0, asr #2 │ │ │ │ addeq r0, r2, r8, ror #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, r1, r0, ror r7 │ │ │ │ - rsbeq sl, r9, r4, lsl r2 │ │ │ │ + rsbeq lr, r1, r0, ror #14 │ │ │ │ + rsbeq sl, r9, r4, lsl #4 │ │ │ │ addeq r0, r2, ip, lsr #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ addeq r0, r2, r0, lsl pc │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq lr, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq lr, r1, r0, ror #13 │ │ │ │ addeq r0, r2, r0, asr lr │ │ │ │ - ldrdeq lr, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq lr, r1, r4, asr #13 │ │ │ │ │ │ │ │ 001ea61c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #236] @ 1ea720 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 589418 │ │ │ │ + bl 589408 │ │ │ │ ldr r2, [pc, #216] @ 1ea724 │ │ │ │ ldr r1, [pc, #216] @ 1ea728 │ │ │ │ add ip, r6, #112 @ 0x70 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 1ea6e8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1ea704 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588c00 │ │ │ │ + bl 588bf0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 1ea6c4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893f8 │ │ │ │ + bl 5893e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 1ea6c4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -6962,29 +6962,29 @@ │ │ │ │ ldr r1, [pc, #40] @ 1ea734 │ │ │ │ ldr r0, [pc, #40] @ 1ea738 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #148 @ 0x94 │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00708f94 │ │ │ │ - rsbeq lr, r1, r8, lsl #12 │ │ │ │ - rsbeq r0, r9, r0, ror sp │ │ │ │ - strheq lr, [r1], #-68 @ 0xffffffbc @ │ │ │ │ - rsbeq lr, r1, r0, asr #11 │ │ │ │ - @ instruction: 0x0061e498 │ │ │ │ - strheq lr, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbseq r8, r0, r4, lsl #31 │ │ │ │ + strdeq lr, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r0, r9, r0, ror #26 │ │ │ │ + rsbeq lr, r1, r4, lsr #9 │ │ │ │ + strheq lr, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq lr, r1, r8, lsl #9 │ │ │ │ + rsbeq lr, r1, r8, lsr #11 │ │ │ │ │ │ │ │ 001ea73c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 561fa8 │ │ │ │ + bl 561f98 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 1ea76c │ │ │ │ mov r0, r5 │ │ │ │ bl 1eb9e4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2925c4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -7000,32 +7000,32 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 29269c │ │ │ │ mov r0, r4 │ │ │ │ bl 1ebb48 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 562074 │ │ │ │ + b 562064 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #312] @ 1ea908 │ │ │ │ ldr r2, [pc, #312] @ 1ea90c │ │ │ │ ldr r1, [pc, #312] @ 1ea910 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e1804 │ │ │ │ ldrb r3, [r5, #181] @ 0xb5 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 1ea88c │ │ │ │ @@ -7088,46 +7088,46 @@ │ │ │ │ b 1ea844 │ │ │ │ ldr r1, [pc, #56] @ 1ea930 │ │ │ │ ldr r2, [r6, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1ae0 │ │ │ │ b 1ea838 │ │ │ │ - rsbseq r8, r0, r4, lsr #29 │ │ │ │ - rsbeq lr, r1, r0, lsr #8 │ │ │ │ - rsbeq lr, r1, ip, ror #18 │ │ │ │ - rsbeq lr, r1, ip, lsr #10 │ │ │ │ - rsbeq lr, r1, r4, lsr r5 │ │ │ │ - rsbeq lr, r1, r0, lsr r5 │ │ │ │ - @ instruction: 0x0061e498 │ │ │ │ - rsbeq lr, r1, ip, lsl #9 │ │ │ │ - strheq lr, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ - rsbeq lr, r1, ip, lsl #9 │ │ │ │ - rsbeq lr, r1, r4, ror #8 │ │ │ │ + @ instruction: 0x00708e94 │ │ │ │ + rsbeq lr, r1, r0, lsl r4 │ │ │ │ + rsbeq lr, r1, ip, asr r9 │ │ │ │ + rsbeq lr, r1, ip, lsl r5 │ │ │ │ + rsbeq lr, r1, r4, lsr #10 │ │ │ │ + rsbeq lr, r1, r0, lsr #10 │ │ │ │ + rsbeq lr, r1, r8, lsl #9 │ │ │ │ + rsbeq lr, r1, ip, ror r4 │ │ │ │ + rsbeq lr, r1, r8, lsr #9 │ │ │ │ + rsbeq lr, r1, ip, ror r4 │ │ │ │ + rsbeq lr, r1, r4, asr r4 │ │ │ │ │ │ │ │ 001ea934 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ mov r4, r1 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov sl, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #2164] @ 1eb1d4 │ │ │ │ ldr r2, [pc, #2164] @ 1eb1d8 │ │ │ │ ldr r1, [pc, #2164] @ 1eb1dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldrb fp, [r4] │ │ │ │ cmp fp, #0 │ │ │ │ ldrne r3, [r4, #8] │ │ │ │ streq fp, [sp, #28] │ │ │ │ strne r3, [sp, #28] │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ mov r8, r0 │ │ │ │ @@ -7322,15 +7322,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eacec │ │ │ │ ldr fp, [r4, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #60] @ 0x3c │ │ │ │ orrs r0, fp, r0 │ │ │ │ bne 1eaa9c │ │ │ │ ldr r3, [pc, #1316] @ 1eb1ec │ │ │ │ ldr ip, [pc, #1316] @ 1eb1f0 │ │ │ │ @@ -7338,15 +7338,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -7385,15 +7385,15 @@ │ │ │ │ mov r1, r2 │ │ │ │ mul r1, fp, r1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r3, r2 │ │ │ │ mul r3, ip, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mul r5, r3, r5 │ │ │ │ @@ -7435,15 +7435,15 @@ │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #240 @ 0xf0 │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1e136c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1eb0ec │ │ │ │ @@ -7454,15 +7454,15 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r5, r3 │ │ │ │ cmp r2, #1 │ │ │ │ movcc r2, #1 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ mul r2, r3, r2 │ │ │ │ mov r1, r2 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 1eadac │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r3, [pc, #820] @ 1eb204 │ │ │ │ ldr r1, [r8, #52] @ 0x34 │ │ │ │ ldr ip, [pc, #816] @ 1eb208 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -7471,15 +7471,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #248 @ 0xf8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eacec │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 1eab2c │ │ │ │ ldr r3, [pc, #752] @ 1eb210 │ │ │ │ @@ -7488,15 +7488,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eacec │ │ │ │ ldr r0, [r4, #88] @ 0x58 │ │ │ │ cmp r0, #2 │ │ │ │ ldr r0, [r4, #92] @ 0x5c │ │ │ │ sbcs r0, r0, #0 │ │ │ │ blt 1eab4c │ │ │ │ ldr r3, [pc, #696] @ 1eb21c │ │ │ │ @@ -7505,15 +7505,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eacec │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sl, #188] @ 0xbc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sl, #192] @ 0xc0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sl, #208] @ 0xd0 │ │ │ │ @@ -7542,15 +7542,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #231 @ 0xe7 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eae70 │ │ │ │ ldr r1, [r4, #72] @ 0x48 │ │ │ │ cmp r1, #2 │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ sbcs r1, r1, #0 │ │ │ │ blt 1eab6c │ │ │ │ ldr r3, [pc, #504] @ 1eb234 │ │ │ │ @@ -7559,15 +7559,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #142 @ 0x8e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eacec │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ cmp r2, #2 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ sbcs r2, r2, #0 │ │ │ │ blt 1eab8c │ │ │ │ ldr r3, [pc, #448] @ 1eb240 │ │ │ │ @@ -7576,15 +7576,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eacec │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #2 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 1eabac │ │ │ │ ldr r3, [pc, #392] @ 1eb24c │ │ │ │ @@ -7593,15 +7593,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eacec │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ cmp r2, #0 │ │ │ │ bne 1eb138 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 1ead70 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -7611,15 +7611,15 @@ │ │ │ │ mul r1, r5, r1 │ │ │ │ cmp r3, #1 │ │ │ │ movcc r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ str r0, [sp, #32] │ │ │ │ b 1eadac │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #0 │ │ │ │ bne 1eadac │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ @@ -7628,15 +7628,15 @@ │ │ │ │ mul r1, r6, r1 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, fp, r1 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r3, r1, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ b 1eadac │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r3, #0 │ │ │ │ streq r1, [sp, #24] │ │ │ │ beq 1eaf8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -7653,47 +7653,47 @@ │ │ │ │ str r9, [sl, #200] @ 0xc8 │ │ │ │ str fp, [sl, #204] @ 0xcc │ │ │ │ str r3, [sl, #180] @ 0xb4 │ │ │ │ str r5, [sl, #216] @ 0xd8 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ strb r3, [r8, #179] @ 0xb3 │ │ │ │ b 1eae24 │ │ │ │ - rsbseq r8, r0, r4, lsl sp │ │ │ │ - @ instruction: 0x0061e290 │ │ │ │ - rsbeq lr, r1, r4, ror #15 │ │ │ │ - rsbseq r8, r0, ip, ror #19 │ │ │ │ - @ instruction: 0x0061e398 │ │ │ │ - rsbeq lr, r1, r8, lsr r0 │ │ │ │ - rsbseq r8, r0, ip, lsr #19 │ │ │ │ - rsbeq lr, r1, r0, ror #1 │ │ │ │ - strdeq sp, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - rsbseq r8, r0, r0, lsr r8 │ │ │ │ - rsbeq lr, r1, r0, lsr r1 │ │ │ │ - rsbeq sp, r1, r0, lsl #29 │ │ │ │ - @ instruction: 0x00708798 │ │ │ │ - rsbeq lr, r1, r0, lsl #2 │ │ │ │ - rsbeq sp, r1, r4, ror #27 │ │ │ │ - rsbseq r8, r0, r0, asr r7 │ │ │ │ - ldrdeq sp, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq sp, r1, r4, lsr #27 │ │ │ │ - rsbseq r8, r0, ip, lsl #14 │ │ │ │ - rsbeq sp, r1, ip, asr #29 │ │ │ │ - rsbeq sp, r1, r0, ror #26 │ │ │ │ - rsbseq r8, r0, r4, lsl #13 │ │ │ │ - rsbeq sp, r1, ip, lsr #30 │ │ │ │ - ldrdeq sp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ - rsbseq r8, r0, r4, lsr r6 │ │ │ │ - rsbeq sp, r1, r0, lsr lr │ │ │ │ - rsbeq sp, r1, r8, lsl #25 │ │ │ │ - ldrsheq r8, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq sp, r1, r4, lsr #28 │ │ │ │ - rsbeq sp, r1, r4, asr #24 │ │ │ │ - rsbseq r8, r0, ip, lsr #11 │ │ │ │ - rsbeq sp, r1, r8, lsl lr │ │ │ │ - rsbeq sp, r1, r0, lsl #24 │ │ │ │ + rsbseq r8, r0, r4, lsl #26 │ │ │ │ + rsbeq lr, r1, r0, lsl #5 │ │ │ │ + ldrdeq lr, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + ldrsbeq r8, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq lr, r1, r8, lsl #7 │ │ │ │ + rsbeq lr, r1, r8, lsr #32 │ │ │ │ + @ instruction: 0x0070899c │ │ │ │ + ldrdeq lr, [r1], #-0 @ │ │ │ │ + rsbeq sp, r1, ip, ror #31 │ │ │ │ + rsbseq r8, r0, r0, lsr #16 │ │ │ │ + rsbeq lr, r1, r0, lsr #2 │ │ │ │ + rsbeq sp, r1, r0, ror lr │ │ │ │ + rsbseq r8, r0, r8, lsl #15 │ │ │ │ + strdeq lr, [r1], #-0 @ │ │ │ │ + ldrdeq sp, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbseq r8, r0, r0, asr #14 │ │ │ │ + rsbeq sp, r1, r4, asr #29 │ │ │ │ + @ instruction: 0x0061dd94 │ │ │ │ + ldrsheq r8, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + strheq sp, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq sp, r1, r0, asr sp │ │ │ │ + rsbseq r8, r0, r4, ror r6 │ │ │ │ + rsbeq sp, r1, ip, lsl pc │ │ │ │ + rsbeq sp, r1, r8, asr #25 │ │ │ │ + rsbseq r8, r0, r4, lsr #12 │ │ │ │ + rsbeq sp, r1, r0, lsr #28 │ │ │ │ + rsbeq sp, r1, r8, ror ip │ │ │ │ + rsbseq r8, r0, r0, ror #11 │ │ │ │ + rsbeq sp, r1, r4, lsl lr │ │ │ │ + rsbeq sp, r1, r4, lsr ip │ │ │ │ + @ instruction: 0x0070859c │ │ │ │ + rsbeq sp, r1, r8, lsl #28 │ │ │ │ + strdeq sp, [r1], #-176 @ 0xffffff50 @ │ │ │ │ │ │ │ │ 001eb258 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -7703,25 +7703,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #860] @ 1eb5fc │ │ │ │ ldr r2, [pc, #860] @ 1eb600 │ │ │ │ ldr r1, [pc, #860] @ 1eb604 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r7, [pc, #832] @ 1eb608 │ │ │ │ mov r3, #0 │ │ │ │ cmp r4, r3 │ │ │ │ add r7, pc, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov sl, r0 │ │ │ │ beq 1eb388 │ │ │ │ @@ -7750,27 +7750,27 @@ │ │ │ │ lsr r3, r3, lr │ │ │ │ tst r3, #1 │ │ │ │ beq 1eb2e8 │ │ │ │ ldr r3, [pc, #708] @ 1eb60c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #692] @ 1eb610 │ │ │ │ ldr ip, [pc, #692] @ 1eb614 │ │ │ │ ldr r1, [pc, #692] @ 1eb618 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #684] @ 1eb61c │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eb48c │ │ │ │ ldr r9, [pc, #656] @ 1eb620 │ │ │ │ ldr r3, [pc, #656] @ 1eb624 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, r5 │ │ │ │ add r9, r9, #20 │ │ │ │ @@ -7783,21 +7783,21 @@ │ │ │ │ add r3, sl, r1 │ │ │ │ ldrb r3, [r3, #183] @ 0xb7 │ │ │ │ cmp r3, #0 │ │ │ │ beq 1eb574 │ │ │ │ cmp r4, #0 │ │ │ │ beq 1eb528 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r1, [pc, #584] @ 1eb628 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r9, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ cmp r4, #2 │ │ │ │ beq 1eb438 │ │ │ │ cmp r4, #3 │ │ │ │ beq 1eb4e8 │ │ │ │ cmp r4, #4 │ │ │ │ beq 1eb4cc │ │ │ │ cmp r4, #6 │ │ │ │ @@ -7816,27 +7816,27 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 1eb41c │ │ │ │ ldr r3, [pc, #480] @ 1eb62c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #460] @ 1eb630 │ │ │ │ ldr ip, [pc, #460] @ 1eb634 │ │ │ │ ldr r1, [pc, #460] @ 1eb638 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #452] @ 1eb63c │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #424] @ 1eb640 │ │ │ │ ldr r3, [pc, #348] @ 1eb5f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -7873,91 +7873,91 @@ │ │ │ │ bne 1eb3a8 │ │ │ │ b 1eb428 │ │ │ │ ldr r3, [pc, #252] @ 1eb62c │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #252] @ 1eb644 │ │ │ │ ldr ip, [pc, #252] @ 1eb648 │ │ │ │ ldr r1, [pc, #252] @ 1eb64c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 1eb650 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eb48c │ │ │ │ ldr r3, [pc, #144] @ 1eb60c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #196] @ 1eb654 │ │ │ │ ldr ip, [pc, #196] @ 1eb658 │ │ │ │ ldr r1, [pc, #196] @ 1eb65c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 1eb660 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eb48c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #148] @ 1eb664 │ │ │ │ ldr r2, [pc, #148] @ 1eb668 │ │ │ │ ldr r1, [pc, #148] @ 1eb66c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ b 1eb41c │ │ │ │ addeq r0, r2, r8, lsl #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r8, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - rsbeq sp, r1, r0, asr r9 │ │ │ │ - @ instruction: 0x0061de98 │ │ │ │ + rsbseq r8, r0, r4, asr #7 │ │ │ │ + rsbeq sp, r1, r0, asr #18 │ │ │ │ + rsbeq sp, r1, r8, lsl #29 │ │ │ │ addeq r0, r2, r0, lsr r1 │ │ │ │ @ instruction: 0x000036b4 │ │ │ │ - rsbseq r8, r0, r4, lsl r3 │ │ │ │ - rsbeq sp, r1, r4, lsl #26 │ │ │ │ - rsbeq sp, r1, r4, ror #18 │ │ │ │ + rsbseq r8, r0, r4, lsl #6 │ │ │ │ + strdeq sp, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq sp, r1, r4, asr r9 │ │ │ │ andeq r0, r0, r9, lsr #2 │ │ │ │ - rsbseq r8, r0, r8, ror #5 │ │ │ │ - rsbeq sp, r1, ip, ror #16 │ │ │ │ - rsbeq sp, r1, r0, ror sp │ │ │ │ - andeq r1, r0, r0, lsr #22 │ │ │ │ - rsbseq r8, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x0061dc9c │ │ │ │ + ldrsbeq r8, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ rsbeq sp, r1, ip, asr r8 │ │ │ │ + rsbeq sp, r1, r0, ror #26 │ │ │ │ + andeq r1, r0, r0, lsr #22 │ │ │ │ + rsbseq r8, r0, r0, lsl #4 │ │ │ │ + rsbeq sp, r1, ip, lsl #25 │ │ │ │ + rsbeq sp, r1, ip, asr #16 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ addeq pc, r1, r4, ror #30 │ │ │ │ - rsbseq r8, r0, r8, lsr #2 │ │ │ │ - rsbeq sp, r1, ip, lsl #23 │ │ │ │ - rsbeq sp, r1, r8, ror r7 │ │ │ │ + rsbseq r8, r0, r8, lsl r1 │ │ │ │ + rsbeq sp, r1, ip, ror fp │ │ │ │ + rsbeq sp, r1, r8, ror #14 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ - rsbseq r8, r0, r0, ror #1 │ │ │ │ - rsbeq sp, r1, r4, lsl fp │ │ │ │ - rsbeq sp, r1, r0, lsr r7 │ │ │ │ + ldrsbeq r8, [r0], #-0 @ │ │ │ │ + rsbeq sp, r1, r4, lsl #22 │ │ │ │ + rsbeq sp, r1, r0, lsr #14 │ │ │ │ andeq r0, r0, lr, lsr r1 │ │ │ │ - rsbseq r8, r0, r4, lsr #1 │ │ │ │ - rsbeq sp, r1, r0, lsr #12 │ │ │ │ - rsbeq sp, r1, ip, ror #22 │ │ │ │ + @ instruction: 0x00708094 │ │ │ │ + rsbeq sp, r1, r0, lsl r6 │ │ │ │ + rsbeq sp, r1, ip, asr fp │ │ │ │ │ │ │ │ 001eb670 : │ │ │ │ ldr r3, [r0, #208] @ 0xd0 │ │ │ │ ldr r1, [r0, #204] @ 0xcc │ │ │ │ ldr r2, [r0, #200] @ 0xc8 │ │ │ │ mul r3, r1, r3 │ │ │ │ ldr r0, [r0, #196] @ 0xc4 │ │ │ │ @@ -8032,15 +8032,15 @@ │ │ │ │ ldr r1, [pc, #112] @ 1eb7ec │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #104] @ 1eb7f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -8050,42 +8050,42 @@ │ │ │ │ ldr r1, [pc, #56] @ 1eb7fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #48] @ 1eb800 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 1eb794 │ │ │ │ bl 1e3ae0 │ │ │ │ - rsbseq r7, r0, r0, lsl #30 │ │ │ │ - ldrdeq sp, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq sp, r1, r0, asr r5 │ │ │ │ + ldrsheq r7, [r0], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq sp, r1, ip, asr #19 │ │ │ │ + rsbeq sp, r1, r0, asr #10 │ │ │ │ andeq r0, r0, r9, lsl #3 │ │ │ │ - ldrheq r7, [r0], #-228 @ 0xffffff1c @ │ │ │ │ - strdeq sp, [r1], #-144 @ 0xffffff70 @ │ │ │ │ - rsbeq sp, r1, r8, lsl #10 │ │ │ │ + rsbseq r7, r0, r4, lsr #29 │ │ │ │ + rsbeq sp, r1, r0, ror #19 │ │ │ │ + strdeq sp, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ muleq r0, r1, r1 │ │ │ │ ldr r3, [pc, #28] @ 1eb828 │ │ │ │ ldr r2, [pc, #28] @ 1eb82c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 1eb830 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ strdeq pc, [r1], r0 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq sp, r1, r8, ror #19 │ │ │ │ + ldrdeq sp, [r1], #-152 @ 0xffffff68 @ │ │ │ │ ldr r1, [pc, #8] @ 1eb844 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c34ec │ │ │ │ - rsbeq sp, r1, ip, asr #19 │ │ │ │ + b 7c34dc │ │ │ │ + strheq sp, [r1], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #100] @ 1eb8c4 │ │ │ │ ldr r2, [pc, #100] @ 1eb8c8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8105,40 +8105,40 @@ │ │ │ │ ldr ip, [r4, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ str r5, [ip] │ │ │ │ mov r1, r6 │ │ │ │ str r5, [r4, #592] @ 0x250 │ │ │ │ mov r2, #138 @ 0x8a │ │ │ │ strb r3, [r5, #14] │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 43bdac │ │ │ │ umulleq pc, r1, ip, fp @ │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq sp, r1, r0, lsr r3 │ │ │ │ + rsbeq sp, r1, r0, lsr #6 │ │ │ │ │ │ │ │ 001eb8d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 1eb914 │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r0], #4 │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 7c39a4 │ │ │ │ + bl 7c3994 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7c39a4 │ │ │ │ + bl 7c3994 │ │ │ │ add r0, r4, #144 @ 0x90 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7c39a4 │ │ │ │ + b 7c3994 │ │ │ │ umulleq pc, ip, r0, r2 @ │ │ │ │ │ │ │ │ 001eb918 : │ │ │ │ ldr r3, [pc, #40] @ 1eb948 │ │ │ │ ldr r2, [pc, #40] @ 1eb94c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -8149,26 +8149,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r0, r0, #4 │ │ │ │ bx r3 │ │ │ │ ldrdeq pc, [r1], ip │ │ │ │ muleq r0, ip, fp │ │ │ │ addeq pc, ip, r4, asr #4 │ │ │ │ - rsbeq sp, r1, r4, ror r2 │ │ │ │ + rsbeq sp, r1, r4, ror #4 │ │ │ │ │ │ │ │ 001eb958 : │ │ │ │ ldr r0, [pc, #20] @ 1eb974 │ │ │ │ ldr r1, [pc, #20] @ 1eb978 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r0, r0, #4 │ │ │ │ - b 7c34ec │ │ │ │ + b 7c34dc │ │ │ │ addeq pc, ip, r8, lsl r2 @ │ │ │ │ - rsbeq sp, r1, r8, asr #4 │ │ │ │ + rsbeq sp, r1, r8, lsr r2 │ │ │ │ │ │ │ │ 001eb97c : │ │ │ │ ldr r3, [pc, #68] @ 1eb9c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 1eb9b8 │ │ │ │ @@ -8222,15 +8222,15 @@ │ │ │ │ bne 1ebaf4 │ │ │ │ ldr r5, [pc, #220] @ 1ebb24 │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r5, #4] │ │ │ │ str r3, [r4, #632] @ 0x278 │ │ │ │ str r6, [r4, #636] @ 0x27c │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [pc, #192] @ 1ebb28 │ │ │ │ add r4, r4, #632 @ 0x278 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #200] @ 0xc8 │ │ │ │ str r4, [r5, #4] │ │ │ │ add r2, r2, #1 │ │ │ │ @@ -8272,24 +8272,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #91 @ 0x5b │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq pc, r1, r0, lsl #20 │ │ │ │ muleq r0, ip, fp │ │ │ │ addeq pc, ip, r4, ror #2 │ │ │ │ - strdeq sp, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq sp, r1, r0, ror #15 │ │ │ │ @ instruction: 0x008245b8 │ │ │ │ addeq pc, ip, r0, lsl r1 @ │ │ │ │ addeq r4, r2, r0, ror r5 │ │ │ │ - rsbseq r7, r0, r0, lsr ip │ │ │ │ - ldrdeq sp, [r1], #-0 @ │ │ │ │ - rsbeq sp, r1, r4, asr #14 │ │ │ │ - rsbseq r7, r0, r8, lsl #24 │ │ │ │ - rsbeq sp, r1, r8, lsr #1 │ │ │ │ - rsbeq sp, r1, r4, asr #14 │ │ │ │ + rsbseq r7, r0, r0, lsr #24 │ │ │ │ + rsbeq sp, r1, r0, asr #1 │ │ │ │ + rsbeq sp, r1, r4, lsr r7 │ │ │ │ + ldrsheq r7, [r0], #-184 @ 0xffffff48 @ │ │ │ │ + @ instruction: 0x0061d098 │ │ │ │ + rsbeq sp, r1, r4, lsr r7 │ │ │ │ │ │ │ │ 001ebb48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #160] @ 1ebc00 │ │ │ │ @@ -8333,15 +8333,15 @@ │ │ │ │ b 1ebbb0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1eb834 │ │ │ │ umulleq pc, r1, ip, r8 @ │ │ │ │ muleq r0, ip, fp │ │ │ │ addeq pc, ip, r0 │ │ │ │ - rsbeq sp, r1, r4, lsl #13 │ │ │ │ + rsbeq sp, r1, r4, ror r6 │ │ │ │ @ instruction: 0x008cefbc │ │ │ │ addeq r4, r2, r8, lsl r4 │ │ │ │ │ │ │ │ 001ebc18 : │ │ │ │ ldr r3, [pc, #60] @ 1ebc5c │ │ │ │ mov r2, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -8419,41 +8419,41 @@ │ │ │ │ strh r3, [sp, #16] │ │ │ │ ldr r5, [pc, #112] @ 1ebdb4 │ │ │ │ bl 1eb848 │ │ │ │ add r7, r7, #144 @ 0x90 │ │ │ │ add r9, sp, #18 │ │ │ │ b 1ebd84 │ │ │ │ ldr r3, [pc, #96] @ 1ebdb8 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr sl, [r5, r0] │ │ │ │ ldr fp, [r3] │ │ │ │ ldr r2, [pc, #76] @ 1ebdbc │ │ │ │ mov r3, #163 @ 0xa3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ blx fp │ │ │ │ str sl, [r5, r4] │ │ │ │ ldrb r4, [r9] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ beq 1ebd50 │ │ │ │ b 1ebcd4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq pc, r1, ip, ror r7 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq pc, r1, r0, asr #14 │ │ │ │ addeq pc, r1, r0, lsr #14 │ │ │ │ addeq lr, ip, ip, asr #28 │ │ │ │ andeq r0, r0, r8 │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ - rsbeq ip, r1, ip, lsr lr │ │ │ │ + rsbeq ip, r1, ip, lsr #28 │ │ │ │ │ │ │ │ 001ebdc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -8472,15 +8472,15 @@ │ │ │ │ │ │ │ │ 001ebe04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #492] @ 1ec008 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ ldr r7, [pc, #484] @ 1ec00c │ │ │ │ ldrb r2, [r3, #112] @ 0x70 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 1ebfdc │ │ │ │ @@ -8523,15 +8523,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ebeb0 │ │ │ │ ldr r3, [pc, #324] @ 1ec020 │ │ │ │ mov r5, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r5, [r3] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [pc, #308] @ 1ec024 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ moveq r8, r5 │ │ │ │ bne 1ebf10 │ │ │ │ b 1ebf40 │ │ │ │ @@ -8572,16 +8572,16 @@ │ │ │ │ bgt 1ebf6c │ │ │ │ ldr r0, [pc, #152] @ 1ec030 │ │ │ │ ldr r1, [pc, #152] @ 1ec034 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #229 @ 0xe5 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7c34ec │ │ │ │ - bl 808aa0 │ │ │ │ + bl 7c34dc │ │ │ │ + bl 808a90 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [r3, #128] @ 0x80 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -8600,33 +8600,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ andeq r0, r0, r8 │ │ │ │ ldrdeq pc, [r1], r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ strdeq lr, [ip], r8 │ │ │ │ - rsbeq ip, r1, r8, lsr #26 │ │ │ │ + rsbeq ip, r1, r8, lsl sp │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ umulleq lr, ip, ip, ip │ │ │ │ addeq r4, r2, r4, lsl r1 │ │ │ │ addeq lr, ip, r4, lsr ip │ │ │ │ - rsbeq ip, r1, r8, asr #24 │ │ │ │ + rsbeq ip, r1, r8, lsr ip │ │ │ │ addeq lr, ip, r0, ror #23 │ │ │ │ - rsbeq ip, r1, r0, lsl ip │ │ │ │ - rsbseq r7, r0, r0, lsr #14 │ │ │ │ - rsbeq sp, r1, ip, ror r2 │ │ │ │ - strheq ip, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq ip, r1, r0, lsl #24 │ │ │ │ + rsbseq r7, r0, r0, lsl r7 │ │ │ │ + rsbeq sp, r1, ip, ror #4 │ │ │ │ + rsbeq ip, r1, ip, lsr #23 │ │ │ │ │ │ │ │ 001ec044 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #136] @ 1ec0e4 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r3, [r3, r0] │ │ │ │ ldr r2, [pc, #128] @ 1ec0e8 │ │ │ │ ldr r4, [r3, #128] @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r3, #128] @ 0x80 │ │ │ │ @@ -8647,37 +8647,37 @@ │ │ │ │ mov r5, r0 │ │ │ │ mov r2, #242 @ 0xf2 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r0], #88 @ 0x58 │ │ │ │ - bl 7c3b58 │ │ │ │ + bl 7c3b48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #245 @ 0xf5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7c34ec │ │ │ │ + b 7c34dc │ │ │ │ andeq r0, r0, r8 │ │ │ │ umulleq pc, r1, r4, r3 @ │ │ │ │ muleq r0, ip, fp │ │ │ │ ldrdeq lr, [ip], r4 │ │ │ │ - rsbeq ip, r1, r4, lsl #22 │ │ │ │ + strdeq ip, [r1], #-164 @ 0xffffff5c @ │ │ │ │ │ │ │ │ 001ec0f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #208] @ 1ec1e0 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r5, [pc, #188] @ 1ec1e4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -8721,30 +8721,30 @@ │ │ │ │ bne 1ec1b0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #112] @ 0x70 │ │ │ │ b 1ec17c │ │ │ │ addeq pc, r1, ip, ror #5 │ │ │ │ addeq lr, ip, r4, asr sl │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq sp, r1, r8, lsr #1 │ │ │ │ + @ instruction: 0x0061d098 │ │ │ │ strdeq lr, [ip], r4 │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ - rsbeq ip, r1, r0, lsl #20 │ │ │ │ + strdeq ip, [r1], #-144 @ 0xffffff70 @ │ │ │ │ │ │ │ │ 001ec1fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #164] @ 1ec2b8 │ │ │ │ mov r4, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, #0 │ │ │ │ strb r7, [r0, #112] @ 0x70 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r5, [pc, #144] @ 1ec2bc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, r7 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -8772,20 +8772,20 @@ │ │ │ │ strb r7, [r4, #113] @ 0x71 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #1 │ │ │ │ bne 1ec27c │ │ │ │ add r0, r5, #32 │ │ │ │ - bl 7c3b08 │ │ │ │ + bl 7c3af8 │ │ │ │ b 1ec27c │ │ │ │ addeq pc, r1, r8, ror #3 │ │ │ │ addeq lr, ip, r0, asr r9 │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq ip, r1, r4, lsr #31 │ │ │ │ + @ instruction: 0x0061cf94 │ │ │ │ strdeq lr, [ip], r4 │ │ │ │ │ │ │ │ 001ec2cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -8860,15 +8860,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ str r3, [r5, #588] @ 0x24c │ │ │ │ streq r9, [r5, #592] @ 0x250 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #360 @ 0x168 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [r4] │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldrb r3, [r4, #13] │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ec47c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ blx r3 │ │ │ │ @@ -8877,30 +8877,30 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ ldrb r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ec3c4 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [r4, #14] │ │ │ │ ldr r4, [r5, #588] @ 0x24c │ │ │ │ cmp r4, #0 │ │ │ │ bne 1ec3d4 │ │ │ │ ldr r1, [pc, #108] @ 1ec4c8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #104] @ 1ec4cc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r0, [pc, #96] @ 1ec4d0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ - b 7c3b58 │ │ │ │ + b 7c3b48 │ │ │ │ bl 43c080 │ │ │ │ bl 1ebe04 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ blx r3 │ │ │ │ bl 1ec044 │ │ │ │ @@ -8908,19 +8908,19 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 43bfdc │ │ │ │ b 1ec418 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #28] @ 1ec4d4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7c34ec │ │ │ │ + b 7c34dc │ │ │ │ addeq pc, r1, r8, ror r0 @ │ │ │ │ muleq r0, ip, fp │ │ │ │ - rsbeq ip, r1, r0, lsl r8 │ │ │ │ - rsbeq ip, r1, ip, asr #14 │ │ │ │ + rsbeq ip, r1, r0, lsl #16 │ │ │ │ + rsbeq ip, r1, ip, lsr r7 │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ addeq lr, ip, r8, lsl #14 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ │ │ │ │ 001ec4d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -9012,44 +9012,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 1ec6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 1ec590 │ │ │ │ ldr r0, [pc, #60] @ 1ec6c4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 1ec590 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, r4, lsl #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq lr, r1, r0, ror #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ addeq lr, r1, r4, ror #28 │ │ │ │ andeq r2, r0, r0, lsr #18 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq ip, r1, ip, lsl #24 │ │ │ │ - rsbeq ip, r1, r4, lsr ip │ │ │ │ + strdeq ip, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq ip, r1, r4, lsr #24 │ │ │ │ │ │ │ │ 001ec6c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #332] @ 1ec82c │ │ │ │ @@ -9113,44 +9113,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 1ec84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 1ec744 │ │ │ │ ldr r0, [pc, #60] @ 1ec850 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 1ec744 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, r8, lsl sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq lr, [r1], r4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x0081ecb0 │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq ip, r1, ip, ror #21 │ │ │ │ - rsbeq ip, r1, r0, lsl fp │ │ │ │ + ldrdeq ip, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq ip, r1, r0, lsl #22 │ │ │ │ │ │ │ │ 001ec854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -9429,20 +9429,20 @@ │ │ │ │ blx r6 │ │ │ │ cmp r8, r4 │ │ │ │ bgt 1ecc70 │ │ │ │ b 1ecb08 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, r0, ror #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, r1, ip, ror r8 │ │ │ │ + rsbeq ip, r1, ip, ror #16 │ │ │ │ addeq lr, r1, ip, ror #17 │ │ │ │ - strdeq ip, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x0061c798 │ │ │ │ - rsbeq ip, r1, r0, asr #14 │ │ │ │ - strdeq ip, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq ip, r1, r4, ror #15 │ │ │ │ + rsbeq ip, r1, r8, lsl #15 │ │ │ │ + rsbeq ip, r1, r0, lsr r7 │ │ │ │ + rsbeq ip, r1, r0, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #332] @ 1ece28 │ │ │ │ ldr r8, [r0, #4] │ │ │ │ mov r5, r1 │ │ │ │ @@ -9465,15 +9465,15 @@ │ │ │ │ mov r0, sl │ │ │ │ bl 1eca7c │ │ │ │ cmp r6, fp │ │ │ │ bge 1ecd88 │ │ │ │ ldr r4, [sl, #140] @ 0x8c │ │ │ │ sub r0, fp, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ lsl r4, r4, #1 │ │ │ │ ldr r3, [pc, #224] @ 1ece2c │ │ │ │ ldr r1, [pc, #224] @ 1ece30 │ │ │ │ add r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mul r2, r0, r4 │ │ │ │ @@ -9524,20 +9524,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq ip, r1, ip, lsl #13 │ │ │ │ - rsbeq r1, sl, r0, lsr #28 │ │ │ │ - rsbeq ip, r1, r8, lsr #12 │ │ │ │ - rsbeq ip, r1, r4, lsl r6 │ │ │ │ - strdeq ip, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbseq r0, r0, r0, ror r4 │ │ │ │ + rsbeq ip, r1, ip, ror r6 │ │ │ │ + rsbeq r1, sl, r0, lsl lr │ │ │ │ + rsbeq ip, r1, r8, lsl r6 │ │ │ │ + rsbeq ip, r1, r4, lsl #12 │ │ │ │ + rsbeq ip, r1, r0, ror #11 │ │ │ │ + rsbseq r0, r0, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ @@ -9563,15 +9563,15 @@ │ │ │ │ bl 1e28e4 │ │ │ │ ldr r1, [r4, #132] @ 0x84 │ │ │ │ cmp r1, #3 │ │ │ │ beq 1ecf10 │ │ │ │ cmp r1, #6 │ │ │ │ beq 1ecefc │ │ │ │ ldr r7, [pc, #92] @ 1ecf24 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r3, [r7, r0] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 1ece80 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1e0fa0 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -9624,15 +9624,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ bl 1ece40 │ │ │ │ cmp r0, r4 │ │ │ │ movne r0, r4 │ │ │ │ bne 1ed070 │ │ │ │ ldr r3, [pc, #356] @ 1ed114 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r4, [r3, r0] │ │ │ │ str sl, [sp, #12] │ │ │ │ add r8, sp, #16 │ │ │ │ add r7, sp, #28 │ │ │ │ add r6, sp, #32 │ │ │ │ mov sl, r2 │ │ │ │ rsb r3, sl, #1024 @ 0x400 │ │ │ │ @@ -9715,16 +9715,16 @@ │ │ │ │ blx r4 │ │ │ │ b 1ed064 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq lr, r1, ip, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, ip │ │ │ │ addeq lr, r1, r4, lsl #7 │ │ │ │ - rsbeq ip, r1, ip, asr #5 │ │ │ │ - rsbeq ip, r1, r0, lsl #6 │ │ │ │ + strheq ip, [r1], #-44 @ 0xffffffd4 @ │ │ │ │ + strdeq ip, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ │ │ │ │ 001ed124 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -9749,15 +9749,15 @@ │ │ │ │ bl 1ece40 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ bne 1ed1fc │ │ │ │ ldr r3, [pc, #200] @ 1ed260 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r6, [sp, #20] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ str r6, [sp, #24] │ │ │ │ ldr r4, [r3, r0] │ │ │ │ add r8, sp, #24 │ │ │ │ add r7, sp, #12 │ │ │ │ add r6, sp, #20 │ │ │ │ b 1ed1c4 │ │ │ │ mov r1, r4 │ │ │ │ @@ -9800,15 +9800,15 @@ │ │ │ │ blx r3 │ │ │ │ b 1ed1f0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0081e2b8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, ip │ │ │ │ strdeq lr, [r1], r8 │ │ │ │ - ldrdeq ip, [r1], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq ip, r1, r8, asr #3 │ │ │ │ │ │ │ │ 001ed26c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #552] @ 1ed4ac │ │ │ │ @@ -9835,15 +9835,15 @@ │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1ece40 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 1ed478 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [sp, #28] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ mov ip, r0 │ │ │ │ adds r0, fp, sl │ │ │ │ adc r1, r9, #0 │ │ │ │ adds r4, r0, #1024 @ 0x400 │ │ │ │ bic r4, r4, #1020 @ 0x3fc │ │ │ │ bic r4, r4, #3 │ │ │ │ adc lr, r1, #0 │ │ │ │ @@ -9950,19 +9950,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq lr, r1, r0, ror r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, ip │ │ │ │ - ldrdeq fp, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq fp, r1, ip, asr #31 │ │ │ │ @ instruction: 0x0081dfbc │ │ │ │ - rsbseq r6, r0, ip, lsl #5 │ │ │ │ + rsbseq r6, r0, ip, ror r2 │ │ │ │ + ldrdeq fp, [r1], #-248 @ 0xffffff08 @ │ │ │ │ rsbeq fp, r1, r8, ror #31 │ │ │ │ - strdeq fp, [r1], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r6, lsr #2 │ │ │ │ │ │ │ │ 001ed4d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -9995,15 +9995,15 @@ │ │ │ │ bhi 1ed60c │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [pc, #224] @ 1ed638 │ │ │ │ ldr r5, [r4, #44] @ 0x2c │ │ │ │ ldrd r0, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ blx r5 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r3, [r6, r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r5, r0 │ │ │ │ add r3, sp, #8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r2, sp, #88 @ 0x58 │ │ │ │ add r1, sp, #20 │ │ │ │ @@ -10050,30 +10050,30 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq sp, r1, ip, lsl #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, ip │ │ │ │ addeq sp, r1, r8, asr lr │ │ │ │ - rsbeq fp, r1, ip, asr #29 │ │ │ │ - rsbseq r6, r0, r0, lsl r1 │ │ │ │ - rsbeq fp, r1, r8, ror #28 │ │ │ │ - rsbeq fp, r1, r4, lsl #29 │ │ │ │ + strheq fp, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r6, r0, r0, lsl #2 │ │ │ │ + rsbeq fp, r1, r8, asr lr │ │ │ │ + rsbeq fp, r1, r4, ror lr │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ mov r3, r2 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [pc, #24] @ 1ed67c │ │ │ │ ldr lr, [r3] │ │ │ │ mov r2, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, lr │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ - strdeq r2, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r2, sp, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [sp, #24] │ │ │ │ mov ip, r0 │ │ │ │ ldr r4, [lr, #72] @ 0x48 │ │ │ │ @@ -10211,28 +10211,28 @@ │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq sp, r1, r8, asr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffffff04 │ │ │ │ addeq sp, r1, r0, ror ip │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ - ldrdeq fp, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq fp, r1, r8, asr #25 │ │ │ │ addeq sp, r1, r8, lsr #23 │ │ │ │ andeq r4, r0, r0, ror r6 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ mov ip, r0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [lr, #8] │ │ │ │ mov r2, ip │ │ │ │ - bl 567f10 │ │ │ │ + bl 567f00 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r0, #5 │ │ │ │ movne r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -10252,15 +10252,15 @@ │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r1 │ │ │ │ - bl 567ef4 │ │ │ │ + bl 567ee4 │ │ │ │ mov r7, #0 │ │ │ │ add r9, sp, #8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr sl, [pc, #372] @ 1edae8 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ @@ -10355,18 +10355,18 @@ │ │ │ │ b 1eda44 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq sp, r1, r8, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq sp, r1, ip, lsl #21 │ │ │ │ andeq r1, r0, r8, asr #6 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ - strdeq fp, [r1], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq fp, r1, r8, ror #21 │ │ │ │ @ instruction: 0x0081d9b0 │ │ │ │ andeq r2, r0, r0, lsr #30 │ │ │ │ - strheq fp, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq fp, r1, ip, lsr #17 │ │ │ │ │ │ │ │ 001edb04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ mov r6, r2 │ │ │ │ @@ -10516,42 +10516,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #24] @ 1edd78 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ blx r3 │ │ │ │ b 1edd30 │ │ │ │ - rsbeq lr, r5, r8, asr #17 │ │ │ │ - rsbeq fp, r1, r0, lsl #16 │ │ │ │ - rsbeq fp, r1, ip, lsl #15 │ │ │ │ + strheq lr, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + strdeq fp, [r1], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq fp, r1, ip, ror r7 │ │ │ │ │ │ │ │ 001edd7c : │ │ │ │ ldr r3, [pc, #4] @ 1edd88 │ │ │ │ add r3, pc, r3 │ │ │ │ b 1edc68 │ │ │ │ - rsbeq fp, r1, r8, lsl #15 │ │ │ │ + rsbeq fp, r1, r8, ror r7 │ │ │ │ │ │ │ │ 001edd8c : │ │ │ │ ldr r3, [pc, #4] @ 1edd98 │ │ │ │ add r3, pc, r3 │ │ │ │ b 1edc68 │ │ │ │ - rsbeq fp, r1, r0, lsl #15 │ │ │ │ + rsbeq fp, r1, r0, ror r7 │ │ │ │ push {r4, r5, lr} │ │ │ │ mov r5, r1 │ │ │ │ ldr lr, [r2] │ │ │ │ ldr r1, [pc, #28] @ 1eddcc │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [r2, #4] │ │ │ │ mov ip, lr │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx ip │ │ │ │ - rsbeq lr, fp, r0, ror #8 │ │ │ │ + rsbeq lr, fp, r0, asr r4 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ cmp r0, #5 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ beq 1ede08 │ │ │ │ @@ -10565,16 +10565,16 @@ │ │ │ │ ldr lr, [r0] │ │ │ │ ldr r1, [pc, #20] @ 1ede28 │ │ │ │ mov ip, lr │ │ │ │ ldr r0, [r0, #4] │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ add r1, pc, r1 │ │ │ │ bx ip │ │ │ │ - rsbeq fp, r1, ip, lsl r7 │ │ │ │ - rsbeq fp, r1, r0, lsl r7 │ │ │ │ + rsbeq fp, r1, ip, lsl #14 │ │ │ │ + rsbeq fp, r1, r0, lsl #14 │ │ │ │ │ │ │ │ 001ede2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #160 @ 0xa0 │ │ │ │ @@ -10657,17 +10657,17 @@ │ │ │ │ mov r2, #67 @ 0x43 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ @ instruction: 0xfffffeec │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffeb0 │ │ │ │ - rsbeq fp, r1, ip, lsl #12 │ │ │ │ - ldrsheq r5, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq fp, r1, ip, ror #11 │ │ │ │ + strdeq fp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbseq r5, r0, r0, ror #15 │ │ │ │ + ldrdeq fp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ │ │ │ │ 001edf90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r1, r2, r3} │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4076] @ 0xfec │ │ │ │ @@ -10746,15 +10746,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq ip, ip, ip, lsl #24 │ │ │ │ - strheq r0, [sl], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq r0, sl, r4, lsr #21 │ │ │ │ │ │ │ │ 001ee0dc : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r0 │ │ │ │ cmp r1, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -11297,21 +11297,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 1ee984 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq r5, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbseq r5, r0, r8, lsl #1 │ │ │ │ - rsbeq sl, r1, r4, asr ip │ │ │ │ + rsbseq r5, r0, ip, ror #9 │ │ │ │ + rsbseq r5, r0, r8, ror r0 │ │ │ │ + rsbeq sl, r1, r4, asr #24 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbseq r5, r0, ip, rrx │ │ │ │ - rsbeq sl, r1, r8, lsr ip │ │ │ │ - rsbeq sl, r1, r0, asr ip │ │ │ │ + rsbseq r5, r0, ip, asr r0 │ │ │ │ + rsbeq sl, r1, r8, lsr #24 │ │ │ │ + rsbeq sl, r1, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r5 │ │ │ │ @@ -11395,24 +11395,24 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r2, [pc, #56] @ 1eeb1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbseq r4, r0, r0, asr #30 │ │ │ │ - rsbeq sl, r1, r4, lsl #22 │ │ │ │ + rsbseq r4, r0, r0, lsr pc │ │ │ │ + strdeq sl, [r1], #-164 @ 0xffffff5c @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r4, r0, r8, lsl pc │ │ │ │ - rsbeq sl, r1, r0, lsr fp │ │ │ │ - ldrdeq sl, [r1], #-172 @ 0xffffff54 @ │ │ │ │ + rsbseq r4, r0, r8, lsl #30 │ │ │ │ + rsbeq sl, r1, r0, lsr #22 │ │ │ │ + rsbeq sl, r1, ip, asr #21 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ - rsbseq r4, r0, ip, ror #29 │ │ │ │ - rsbeq sl, r1, r4, lsl #22 │ │ │ │ - strheq sl, [r1], #-160 @ 0xffffff60 @ │ │ │ │ + ldrsbeq r4, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + strdeq sl, [r1], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sl, r1, r0, lsr #21 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3644] @ 1ef974 │ │ │ │ ldr ip, [pc, #3644] @ 1ef978 │ │ │ │ @@ -12326,46 +12326,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ addeq ip, r1, r4, asr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq ip, r1, r8, lsr #14 │ │ │ │ - rsbseq r4, r0, r4, asr #18 │ │ │ │ + rsbseq r4, r0, r4, lsr r9 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbseq r4, r0, r8, lsr #15 │ │ │ │ - rsbeq sl, r1, r4, ror r3 │ │ │ │ - rsbeq sl, r1, ip, lsl #7 │ │ │ │ + @ instruction: 0x00704798 │ │ │ │ + rsbeq sl, r1, r4, ror #6 │ │ │ │ + rsbeq sl, r1, ip, ror r3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbseq r4, r0, r8, ror #3 │ │ │ │ - ldrsheq r4, [r0], #-16 @ │ │ │ │ - rsbeq r9, r1, r8, lsl lr │ │ │ │ - rsbeq r9, r1, r4, lsr lr │ │ │ │ - rsbseq r4, r0, ip, asr r1 │ │ │ │ - rsbeq r9, r1, ip, asr #27 │ │ │ │ - rsbeq r9, r1, r0, lsr #26 │ │ │ │ + ldrsbeq r4, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbseq r4, r0, r0, ror #3 │ │ │ │ + rsbeq r9, r1, r8, lsl #28 │ │ │ │ + rsbeq r9, r1, r4, lsr #28 │ │ │ │ + rsbseq r4, r0, ip, asr #2 │ │ │ │ + strheq r9, [r1], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r9, r1, r0, lsl sp │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbseq r4, r0, r0, lsr r1 │ │ │ │ - ldrdeq r9, [r1], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r9, r1, r4, asr sp │ │ │ │ - rsbseq r4, r0, r4, lsl #2 │ │ │ │ - @ instruction: 0x00619d90 │ │ │ │ - rsbeq r9, r1, r8, asr #25 │ │ │ │ + rsbseq r4, r0, r0, lsr #2 │ │ │ │ + rsbeq r9, r1, r0, asr #27 │ │ │ │ + rsbeq r9, r1, r4, asr #26 │ │ │ │ + ldrsheq r4, [r0], #-4 @ │ │ │ │ + rsbeq r9, r1, r0, lsl #27 │ │ │ │ + strheq r9, [r1], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - ldrsbeq r4, [r0], #-4 @ │ │ │ │ - @ instruction: 0x00619c98 │ │ │ │ + rsbseq r4, r0, r4, asr #1 │ │ │ │ + rsbeq r9, r1, r8, lsl #25 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r4, r0, ip, lsr #1 │ │ │ │ - rsbeq r9, r1, r8, lsl #26 │ │ │ │ - rsbeq r9, r1, r0, ror ip │ │ │ │ + @ instruction: 0x0070409c │ │ │ │ + strdeq r9, [r1], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r9, r1, r0, ror #24 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbseq r4, r0, r8, lsl #1 │ │ │ │ - rsbeq r9, r1, r0, asr ip │ │ │ │ - rsbseq r4, r0, ip, asr r0 │ │ │ │ - rsbeq r9, r1, r8, lsr #24 │ │ │ │ + rsbseq r4, r0, r8, ror r0 │ │ │ │ + rsbeq r9, r1, r0, asr #24 │ │ │ │ + rsbseq r4, r0, ip, asr #32 │ │ │ │ + rsbeq r9, r1, r8, lsl ip │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3624] @ 1f0844 │ │ │ │ ldr ip, [pc, #3624] @ 1f0848 │ │ │ │ @@ -13275,44 +13275,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ addeq fp, r1, r0, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq fp, r1, ip, lsr r8 │ │ │ │ - rsbseq r3, r0, sp, ror #20 │ │ │ │ - rsbseq r3, r0, ip, lsl #15 │ │ │ │ - rsbeq r9, r1, r8, asr r3 │ │ │ │ - rsbeq r9, r1, r0, ror r3 │ │ │ │ - rsbseq r3, r0, r9, lsr #6 │ │ │ │ - rsbseq r3, r0, ip, lsl r3 │ │ │ │ - rsbeq r8, r1, r4, asr #30 │ │ │ │ - rsbeq r8, r1, r0, ror #30 │ │ │ │ - rsbseq r3, r0, ip, lsl #5 │ │ │ │ - strdeq r8, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - rsbeq r8, r1, r0, asr lr │ │ │ │ + rsbseq r3, r0, sp, asr sl │ │ │ │ + rsbseq r3, r0, ip, ror r7 │ │ │ │ + rsbeq r9, r1, r8, asr #6 │ │ │ │ + rsbeq r9, r1, r0, ror #6 │ │ │ │ + rsbseq r3, r0, r9, lsl r3 │ │ │ │ + rsbseq r3, r0, ip, lsl #6 │ │ │ │ + rsbeq r8, r1, r4, lsr pc │ │ │ │ + rsbeq r8, r1, r0, asr pc │ │ │ │ + rsbseq r3, r0, ip, ror r2 │ │ │ │ + rsbeq r8, r1, ip, ror #29 │ │ │ │ + rsbeq r8, r1, r0, asr #28 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbseq r3, r0, r0, ror #4 │ │ │ │ - rsbeq r8, r1, r0, lsl #30 │ │ │ │ - rsbeq r8, r1, r4, lsl #29 │ │ │ │ - rsbseq r3, r0, r4, lsr r2 │ │ │ │ - rsbeq r8, r1, r0, asr #29 │ │ │ │ - strdeq r8, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r3, r0, r0, asr r2 │ │ │ │ + strdeq r8, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r8, r1, r4, ror lr │ │ │ │ + rsbseq r3, r0, r4, lsr #4 │ │ │ │ + strheq r8, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r8, r1, r8, ror #27 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbseq r3, r0, r4, lsl #4 │ │ │ │ - rsbeq r8, r1, r8, asr #27 │ │ │ │ + ldrsheq r3, [r0], #-20 @ 0xffffffec @ │ │ │ │ + strheq r8, [r1], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrsbeq r3, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq r8, r1, r8, lsr lr │ │ │ │ - rsbeq r8, r1, r0, lsr #27 │ │ │ │ + rsbseq r3, r0, ip, asr #3 │ │ │ │ + rsbeq r8, r1, r8, lsr #28 │ │ │ │ + @ instruction: 0x00618d90 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - ldrheq r3, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r8, r1, r0, lsl #27 │ │ │ │ - rsbseq r3, r0, ip, lsl #3 │ │ │ │ - rsbeq r8, r1, r8, asr sp │ │ │ │ + rsbseq r3, r0, r8, lsr #3 │ │ │ │ + rsbeq r8, r1, r0, ror sp │ │ │ │ + rsbseq r3, r0, ip, ror r1 │ │ │ │ + rsbeq r8, r1, r8, asr #26 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3828] @ 1f17dc │ │ │ │ ldr ip, [pc, #3828] @ 1f17e0 │ │ │ │ @@ -14274,48 +14274,48 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ addeq sl, r1, r4, lsl fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ addeq sl, r1, ip, asr #18 │ │ │ │ - rsbseq r2, r0, lr, lsl #23 │ │ │ │ + rsbseq r2, r0, lr, ror fp │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbseq r2, r0, r4, asr #19 │ │ │ │ - @ instruction: 0x00618590 │ │ │ │ - rsbeq r8, r1, r8, lsr #11 │ │ │ │ + ldrheq r2, [r0], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r8, r1, r0, lsl #11 │ │ │ │ + @ instruction: 0x00618598 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbseq r2, r0, sl, ror #7 │ │ │ │ + ldrsbeq r2, [r0], #-58 @ 0xffffffc6 @ │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - rsbseq r2, r0, r8, lsl #7 │ │ │ │ - strheq r7, [r1], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r7, r1, ip, asr #31 │ │ │ │ - ldrsheq r2, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq r7, r1, r4, ror #30 │ │ │ │ - strheq r7, [r1], #-232 @ 0xffffff18 @ │ │ │ │ + rsbseq r2, r0, r8, ror r3 │ │ │ │ + rsbeq r7, r1, r0, lsr #31 │ │ │ │ + strheq r7, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbseq r2, r0, r4, ror #5 │ │ │ │ + rsbeq r7, r1, r4, asr pc │ │ │ │ + rsbeq r7, r1, r8, lsr #29 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbseq r2, r0, r8, asr #5 │ │ │ │ - rsbeq r7, r1, r8, ror #30 │ │ │ │ - rsbeq r7, r1, ip, ror #29 │ │ │ │ - @ instruction: 0x0070229c │ │ │ │ - rsbeq r7, r1, r8, lsr #30 │ │ │ │ - rsbeq r7, r1, r0, ror #28 │ │ │ │ + ldrheq r2, [r0], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r7, r1, r8, asr pc │ │ │ │ + ldrdeq r7, [r1], #-236 @ 0xffffff14 @ │ │ │ │ + rsbseq r2, r0, ip, lsl #5 │ │ │ │ + rsbeq r7, r1, r8, lsl pc │ │ │ │ + rsbeq r7, r1, r0, asr lr │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbseq r2, r0, ip, ror #4 │ │ │ │ - rsbeq r7, r1, r0, lsr lr │ │ │ │ + rsbseq r2, r0, ip, asr r2 │ │ │ │ + rsbeq r7, r1, r0, lsr #28 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r2, r0, r4, asr #4 │ │ │ │ - rsbeq r7, r1, r0, lsr #29 │ │ │ │ - rsbeq r7, r1, r8, lsl #28 │ │ │ │ + rsbseq r2, r0, r4, lsr r2 │ │ │ │ + @ instruction: 0x00617e90 │ │ │ │ + strdeq r7, [r1], #-216 @ 0xffffff28 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbseq r2, r0, r0, lsr #4 │ │ │ │ - rsbeq r7, r1, r8, ror #27 │ │ │ │ - ldrsheq r2, [r0], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r7, r1, r0, asr #27 │ │ │ │ + rsbseq r2, r0, r0, lsl r2 │ │ │ │ + ldrdeq r7, [r1], #-216 @ 0xffffff28 @ │ │ │ │ + rsbseq r2, r0, r4, ror #3 │ │ │ │ + strheq r7, [r1], #-208 @ 0xffffff30 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #3608] @ 1f26ac │ │ │ │ ldr ip, [pc, #3608] @ 1f26b0 │ │ │ │ @@ -15221,44 +15221,44 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ addeq r9, r1, r8, ror #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrdeq r9, [r1], r0 │ │ │ │ - rsbseq r1, r0, r3, lsl ip │ │ │ │ - rsbseq r1, r0, r0, lsr #18 │ │ │ │ - rsbeq r7, r1, ip, ror #9 │ │ │ │ - rsbeq r7, r1, r4, lsl #10 │ │ │ │ - ldrsbeq r1, [r0], #-75 @ 0xffffffb5 @ │ │ │ │ - ldrheq r1, [r0], #-68 @ 0xffffffbc @ │ │ │ │ - ldrdeq r7, [r1], #-12 @ │ │ │ │ - strdeq r7, [r1], #-8 @ │ │ │ │ - rsbseq r1, r0, r4, lsr #8 │ │ │ │ - @ instruction: 0x00617094 │ │ │ │ - rsbeq r6, r1, r8, ror #31 │ │ │ │ + rsbseq r1, r0, r3, lsl #24 │ │ │ │ + rsbseq r1, r0, r0, lsl r9 │ │ │ │ + ldrdeq r7, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ + strdeq r7, [r1], #-68 @ 0xffffffbc @ │ │ │ │ + rsbseq r1, r0, fp, asr #9 │ │ │ │ + rsbseq r1, r0, r4, lsr #9 │ │ │ │ + rsbeq r7, r1, ip, asr #1 │ │ │ │ + rsbeq r7, r1, r8, ror #1 │ │ │ │ + rsbseq r1, r0, r4, lsl r4 │ │ │ │ + rsbeq r7, r1, r4, lsl #1 │ │ │ │ + ldrdeq r6, [r1], #-248 @ 0xffffff08 @ │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - ldrsheq r1, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ - @ instruction: 0x00617098 │ │ │ │ - rsbeq r7, r1, ip, lsl r0 │ │ │ │ - rsbseq r1, r0, ip, asr #7 │ │ │ │ - rsbeq r7, r1, r8, asr r0 │ │ │ │ - @ instruction: 0x00616f90 │ │ │ │ + rsbseq r1, r0, r8, ror #7 │ │ │ │ + rsbeq r7, r1, r8, lsl #1 │ │ │ │ + rsbeq r7, r1, ip │ │ │ │ + ldrheq r1, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r7, r1, r8, asr #32 │ │ │ │ + rsbeq r6, r1, r0, lsl #31 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - @ instruction: 0x0070139c │ │ │ │ - rsbeq r6, r1, r0, ror #30 │ │ │ │ + rsbseq r1, r0, ip, lsl #7 │ │ │ │ + rsbeq r6, r1, r0, asr pc │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbseq r1, r0, r4, ror r3 │ │ │ │ - ldrdeq r6, [r1], #-240 @ 0xffffff10 @ │ │ │ │ - rsbeq r6, r1, r8, lsr pc │ │ │ │ + rsbseq r1, r0, r4, ror #6 │ │ │ │ + rsbeq r6, r1, r0, asr #31 │ │ │ │ + rsbeq r6, r1, r8, lsr #30 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbseq r1, r0, r0, asr r3 │ │ │ │ - rsbeq r6, r1, r8, lsl pc │ │ │ │ - rsbseq r1, r0, r4, lsr #6 │ │ │ │ - strdeq r6, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbseq r1, r0, r0, asr #6 │ │ │ │ + rsbeq r6, r1, r8, lsl #30 │ │ │ │ + rsbseq r1, r0, r4, lsl r3 │ │ │ │ + rsbeq r6, r1, r0, ror #29 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #380] @ 1f28cc │ │ │ │ mov r4, r0 │ │ │ │ @@ -15353,22 +15353,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1f28ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbseq r1, r0, r0, ror r2 │ │ │ │ - rsbseq r1, r0, r4, asr #32 │ │ │ │ + rsbseq r1, r0, r0, ror #4 │ │ │ │ + rsbseq r1, r0, r4, lsr r0 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrcc r0, [r0], r0 │ │ │ │ andeq r0, r0, r9, ror #6 │ │ │ │ - rsbseq r1, r0, r0, lsl r1 │ │ │ │ - rsbeq r6, r1, r4, asr #27 │ │ │ │ + rsbseq r1, r0, r0, lsl #2 │ │ │ │ + strheq r6, [r1], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, sp, ror #13 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -16387,51 +16387,51 @@ │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 1f2e84 │ │ │ │ addeq r8, r1, ip, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ addeq r8, r1, r4, asr #16 │ │ │ │ - rsbseq r0, r0, r6, lsr #18 │ │ │ │ + rsbseq r0, r0, r6, lsl r9 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - @ instruction: 0x006ffb9a │ │ │ │ + rsbeq pc, pc, sl, lsl #23 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - rsbeq pc, pc, r8, ror sl @ │ │ │ │ - rsbeq r5, r1, r0, lsr #13 │ │ │ │ - strheq r5, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq pc, pc, r8, ror #20 │ │ │ │ + @ instruction: 0x00615690 │ │ │ │ + rsbeq r5, r1, ip, lsr #13 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - rsbeq pc, pc, r0, asr r8 @ │ │ │ │ - rsbeq r5, r1, r4, lsl r4 │ │ │ │ + rsbeq pc, pc, r0, asr #16 │ │ │ │ + rsbeq r5, r1, r4, lsl #8 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq pc, pc, r8, lsr #16 │ │ │ │ - rsbeq r5, r1, r4, lsl #9 │ │ │ │ - rsbeq r5, r1, ip, ror #7 │ │ │ │ + rsbeq pc, pc, r8, lsl r8 @ │ │ │ │ + rsbeq r5, r1, r4, ror r4 │ │ │ │ + ldrdeq r5, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbeq pc, pc, r0, lsl #16 │ │ │ │ - rsbeq r5, r1, r0, lsr #9 │ │ │ │ - rsbeq r5, r1, r4, lsr #8 │ │ │ │ - ldrdeq pc, [pc], #-116 @ │ │ │ │ - rsbeq r5, r1, r0, ror #8 │ │ │ │ - @ instruction: 0x00615398 │ │ │ │ + strdeq pc, [pc], #-112 @ │ │ │ │ + @ instruction: 0x00615490 │ │ │ │ + rsbeq r5, r1, r4, lsl r4 │ │ │ │ + rsbeq pc, pc, r4, asr #15 │ │ │ │ + rsbeq r5, r1, r0, asr r4 │ │ │ │ + rsbeq r5, r1, r8, lsl #7 │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbeq pc, pc, ip, lsr #15 │ │ │ │ - rsbeq r5, r1, ip, lsl r4 │ │ │ │ - rsbeq r5, r1, r0, ror r3 │ │ │ │ + @ instruction: 0x006ff79c │ │ │ │ + rsbeq r5, r1, ip, lsl #8 │ │ │ │ + rsbeq r5, r1, r0, ror #6 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbeq pc, pc, r4, lsl #15 │ │ │ │ - rsbeq r5, r1, r8, asr #6 │ │ │ │ + rsbeq pc, pc, r4, ror r7 @ │ │ │ │ + rsbeq r5, r1, r8, lsr r3 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq pc, pc, r0, ror #14 │ │ │ │ - rsbeq r5, r1, r8, lsr #6 │ │ │ │ - rsbeq pc, pc, r8, lsr r7 @ │ │ │ │ - rsbeq r5, r1, r4, lsl #6 │ │ │ │ - rsbeq r5, r1, ip, lsl r3 │ │ │ │ + rsbeq pc, pc, r0, asr r7 @ │ │ │ │ + rsbeq r5, r1, r8, lsl r3 │ │ │ │ + rsbeq pc, pc, r8, lsr #14 │ │ │ │ + strdeq r5, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r5, r1, ip, lsl #6 │ │ │ │ cmp r1, #127 @ 0x7f │ │ │ │ bgt 1f3f60 │ │ │ │ ands r1, r1, #63 @ 0x3f │ │ │ │ beq 1f3d84 │ │ │ │ sub sl, r1, #32 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ rsb sl, r1, #32 │ │ │ │ @@ -17098,15 +17098,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -17126,15 +17126,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 1f4574 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -17853,38 +17853,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 1f503c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ addeq r7, r1, r0, lsr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, pc, fp, asr #5 │ │ │ │ + strheq pc, [pc], #-43 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0x00816db0 │ │ │ │ - rsbeq pc, pc, r4, rrx │ │ │ │ - rsbeq r4, r1, r0, lsr sp │ │ │ │ - rsbeq r4, r1, r8, lsr #24 │ │ │ │ + rsbeq pc, pc, r4, asr r0 @ │ │ │ │ + rsbeq r4, r1, r0, lsr #26 │ │ │ │ + rsbeq r4, r1, r8, lsl ip │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - strheq lr, [pc], #-252 @ │ │ │ │ - rsbeq r4, r1, r8, lsl #23 │ │ │ │ - rsbeq r4, r1, r0, lsr #23 │ │ │ │ - rsbeq lr, pc, fp, asr #23 │ │ │ │ - rsbeq lr, pc, r4, ror #22 │ │ │ │ - rsbeq r4, r1, ip, lsl #15 │ │ │ │ - rsbeq r4, r1, r8, lsr #15 │ │ │ │ - rsbeq lr, pc, ip, lsl #21 │ │ │ │ - rsbeq r4, r1, r0, asr r6 │ │ │ │ + rsbeq lr, pc, ip, lsr #31 │ │ │ │ + rsbeq r4, r1, r8, ror fp │ │ │ │ + @ instruction: 0x00614b90 │ │ │ │ + strheq lr, [pc], #-187 @ │ │ │ │ + rsbeq lr, pc, r4, asr fp @ │ │ │ │ + rsbeq r4, r1, ip, ror r7 │ │ │ │ + @ instruction: 0x00614798 │ │ │ │ + rsbeq lr, pc, ip, ror sl @ │ │ │ │ + rsbeq r4, r1, r0, asr #12 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq lr, pc, r0, asr sl @ │ │ │ │ - strdeq r4, [r1], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r4, r1, r4, ror r6 │ │ │ │ - rsbeq lr, pc, r8, lsr #20 │ │ │ │ - strdeq r4, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - strdeq lr, [pc], #-156 @ │ │ │ │ - rsbeq r4, r1, r8, asr #11 │ │ │ │ + rsbeq lr, pc, r0, asr #20 │ │ │ │ + rsbeq r4, r1, r0, ror #13 │ │ │ │ + rsbeq r4, r1, r4, ror #12 │ │ │ │ + rsbeq lr, pc, r8, lsl sl @ │ │ │ │ + rsbeq r4, r1, r0, ror #11 │ │ │ │ + rsbeq lr, pc, ip, ror #19 │ │ │ │ + strheq r4, [r1], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3588] @ 1f5e5c │ │ │ │ ldr ip, [pc, #3588] @ 1f5e60 │ │ │ │ @@ -17979,15 +17979,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r6 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -18007,15 +18007,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 1f5338 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -18784,42 +18784,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ addeq r6, r1, r4, lsr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq lr, pc, r4, lsl r5 @ │ │ │ │ + rsbeq lr, pc, r4, lsl #10 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrdeq r5, [r1], r8 │ │ │ │ - rsbeq lr, pc, r8, lsr r3 @ │ │ │ │ - rsbeq r3, r1, r4, lsl #30 │ │ │ │ - rsbeq r3, r1, ip, lsl pc │ │ │ │ + rsbeq lr, pc, r8, lsr #6 │ │ │ │ + strdeq r3, [r1], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r3, r1, ip, lsl #30 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq lr, pc, r0, lsl r2 @ │ │ │ │ - ldrdeq r3, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - ldrdeq r3, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq lr, pc, r0, lsl #4 │ │ │ │ + rsbeq r3, r1, ip, asr #29 │ │ │ │ + rsbeq r3, r1, r4, asr #27 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - @ instruction: 0x006fdd9c │ │ │ │ + rsbeq sp, pc, ip, lsl #27 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - rsbeq sp, pc, r0, ror #25 │ │ │ │ - rsbeq r3, r1, r8, lsl #18 │ │ │ │ - rsbeq r3, r1, r4, lsr #18 │ │ │ │ - rsbeq sp, pc, r8, lsl #24 │ │ │ │ - rsbeq r3, r1, ip, asr #15 │ │ │ │ + ldrdeq sp, [pc], #-192 @ │ │ │ │ + strdeq r3, [r1], #-136 @ 0xffffff78 @ │ │ │ │ + rsbeq r3, r1, r4, lsl r9 │ │ │ │ + strdeq sp, [pc], #-184 @ │ │ │ │ + strheq r3, [r1], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq sp, pc, r8, asr #23 │ │ │ │ - rsbeq r3, r1, r8, ror #16 │ │ │ │ - rsbeq r3, r1, ip, ror #15 │ │ │ │ - rsbeq sp, pc, r0, lsr #23 │ │ │ │ - rsbeq r3, r1, r8, ror #14 │ │ │ │ - rsbeq sp, pc, r4, ror fp @ │ │ │ │ - rsbeq r3, r1, r0, asr #14 │ │ │ │ + strheq sp, [pc], #-184 @ │ │ │ │ + rsbeq r3, r1, r8, asr r8 │ │ │ │ + ldrdeq r3, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + @ instruction: 0x006fdb90 │ │ │ │ + rsbeq r3, r1, r8, asr r7 │ │ │ │ + rsbeq sp, pc, r4, ror #22 │ │ │ │ + rsbeq r3, r1, r0, lsr r7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ lsr r2, r0, #23 │ │ │ │ bic r3, r0, #-16777216 @ 0xff000000 │ │ │ │ @@ -19000,23 +19000,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 1f61e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq sp, pc, sp, lsr #17 │ │ │ │ + @ instruction: 0x006fd89d │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ - rsbeq sp, pc, ip, lsr #16 │ │ │ │ - strdeq r3, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq sp, pc, ip, lsl r8 @ │ │ │ │ + rsbeq r3, r1, r8, ror #7 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq sp, pc, r0, lsl r8 @ │ │ │ │ - rsbeq r3, r1, r8, lsr r4 │ │ │ │ - rsbeq r3, r1, r4, asr r4 │ │ │ │ + rsbeq sp, pc, r0, lsl #16 │ │ │ │ + rsbeq r3, r1, r8, lsr #8 │ │ │ │ + rsbeq r3, r1, r4, asr #8 │ │ │ │ ldrb r3, [r0] │ │ │ │ ldr r2, [pc, #260] @ 1f62fc │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 1f62c4 │ │ │ │ ldrb r3, [r2, r3] │ │ │ │ @@ -19077,18 +19077,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 1f630c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq sp, pc, r9, ror #11 │ │ │ │ + ldrdeq sp, [pc], #-89 @ │ │ │ │ @ instruction: 0xffe00000 │ │ │ │ - rsbeq sp, pc, r0, ror #13 │ │ │ │ - @ instruction: 0x00613394 │ │ │ │ + ldrdeq sp, [pc], #-96 @ │ │ │ │ + rsbeq r3, r1, r4, lsl #7 │ │ │ │ andeq r0, r0, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #636] @ 1f65a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -19248,21 +19248,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1f65c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #352 @ 0x160 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq sp, pc, pc, asr #8 │ │ │ │ - rsbeq sp, pc, r5, lsl r4 @ │ │ │ │ - rsbeq sp, pc, ip, asr r4 @ │ │ │ │ - rsbeq r3, r1, r0, lsr #32 │ │ │ │ + rsbeq sp, pc, pc, lsr r4 @ │ │ │ │ + rsbeq sp, pc, r5, lsl #8 │ │ │ │ + rsbeq sp, pc, ip, asr #8 │ │ │ │ + rsbeq r3, r1, r0, lsl r0 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ - rsbeq sp, pc, r8, lsr r4 @ │ │ │ │ - strdeq r2, [r1], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq sp, pc, r8, lsr #8 │ │ │ │ + rsbeq r2, r1, ip, ror #31 │ │ │ │ muleq r0, r5, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -19358,19 +19358,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq sp, pc, r3, lsl #4 │ │ │ │ + strdeq sp, [pc], #-19 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq sp, pc, ip, ror r2 @ │ │ │ │ - rsbeq r2, r1, r4, asr #28 │ │ │ │ + rsbeq sp, pc, ip, ror #4 │ │ │ │ + rsbeq r2, r1, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #436] @ 1f6948 │ │ │ │ @@ -19480,19 +19480,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 1f695c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq sp, pc, r5, rrx │ │ │ │ + rsbeq sp, pc, r5, asr r0 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - @ instruction: 0x006fd094 │ │ │ │ - rsbeq r2, r1, r8, asr ip │ │ │ │ + rsbeq sp, pc, r4, lsl #1 │ │ │ │ + rsbeq r2, r1, r8, asr #24 │ │ │ │ muleq r0, r1, r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r4, r0 │ │ │ │ @@ -19574,19 +19574,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 1f6ad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq ip, pc, fp, ror lr @ │ │ │ │ + rsbeq ip, pc, fp, ror #28 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq ip, pc, ip, lsl pc @ │ │ │ │ - rsbeq r2, r1, r0, ror #21 │ │ │ │ + rsbeq ip, pc, ip, lsl #30 │ │ │ │ + ldrdeq r2, [r1], #-160 @ 0xffffff60 @ │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #10 │ │ │ │ lsr r4, r0, #15 │ │ │ │ @@ -19808,17 +19808,17 @@ │ │ │ │ mov r7, #3 │ │ │ │ lsl r0, r0, r5 │ │ │ │ rsb r5, r5, #39 @ 0x27 │ │ │ │ b 1f6b20 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 1f6cac │ │ │ │ - rsbeq ip, pc, ip, asr ip @ │ │ │ │ - rsbeq r2, r1, r4, asr #18 │ │ │ │ - rsbeq r2, r1, r0, lsr #16 │ │ │ │ + rsbeq ip, pc, ip, asr #24 │ │ │ │ + rsbeq r2, r1, r4, lsr r9 │ │ │ │ + rsbeq r2, r1, r0, lsl r8 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr r5, r0, #23 │ │ │ │ lsr r4, r0, #31 │ │ │ │ @@ -20042,17 +20042,17 @@ │ │ │ │ sub r5, r5, lr │ │ │ │ lsl r0, r0, lr │ │ │ │ mov r7, #3 │ │ │ │ b 1f6ec0 │ │ │ │ orr r8, r8, #4 │ │ │ │ mov r0, #2 │ │ │ │ b 1f704c │ │ │ │ - strheq ip, [pc], #-140 @ │ │ │ │ - rsbeq r2, r1, r4, lsr #11 │ │ │ │ - rsbeq r2, r1, r0, lsl #9 │ │ │ │ + rsbeq ip, pc, ip, lsr #17 │ │ │ │ + @ instruction: 0x00612594 │ │ │ │ + rsbeq r2, r1, r0, ror r4 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ lsr ip, r1, #20 │ │ │ │ lsl ip, ip, #21 │ │ │ │ @@ -20300,17 +20300,17 @@ │ │ │ │ lsl r5, r0, r5 │ │ │ │ mov r6, #3 │ │ │ │ b 1f7288 │ │ │ │ orr r9, r2, #4 │ │ │ │ mov r2, #2 │ │ │ │ b 1f7430 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrdeq ip, [pc], #-72 @ │ │ │ │ - rsbeq r2, r1, r0, asr #3 │ │ │ │ - @ instruction: 0x0061209c │ │ │ │ + rsbeq ip, pc, r8, asr #9 │ │ │ │ + strheq r2, [r1], #-16 @ │ │ │ │ + rsbeq r2, r1, ip, lsl #1 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsr lr, r0, #7 │ │ │ │ @@ -20533,17 +20533,17 @@ │ │ │ │ sub lr, lr, r4 │ │ │ │ lsl r0, r0, r4 │ │ │ │ mov r7, #3 │ │ │ │ b 1f7670 │ │ │ │ orr r4, r4, #4 │ │ │ │ mov r1, #2 │ │ │ │ b 1f77f8 │ │ │ │ - rsbeq ip, pc, r0, lsl r1 @ │ │ │ │ - strdeq r1, [r1], #-216 @ 0xffffff28 @ │ │ │ │ - ldrdeq r1, [r1], #-196 @ 0xffffff3c @ │ │ │ │ + rsbeq ip, pc, r0, lsl #2 │ │ │ │ + rsbeq r1, r1, r8, ror #27 │ │ │ │ + rsbeq r1, r1, r4, asr #25 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ add ip, sp, #48 @ 0x30 │ │ │ │ @@ -20952,17 +20952,17 @@ │ │ │ │ orr r7, r7, r6, lsl r8 │ │ │ │ sub r3, r3, r8 │ │ │ │ b 1f7ef8 │ │ │ │ orr r5, r5, #4 │ │ │ │ mov r3, #2 │ │ │ │ b 1f7c50 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq fp, pc, r4, ror #24 │ │ │ │ - rsbeq r1, r1, ip, asr #18 │ │ │ │ - rsbeq r1, r1, r8, lsr #16 │ │ │ │ + rsbeq fp, pc, r4, asr ip @ │ │ │ │ + rsbeq r1, r1, ip, lsr r9 │ │ │ │ + rsbeq r1, r1, r8, lsl r8 │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -21181,22 +21181,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 1f83f8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1f83fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - strdeq fp, [pc], #-132 @ │ │ │ │ - @ instruction: 0x006fb691 │ │ │ │ + rsbeq fp, pc, r4, ror #17 │ │ │ │ + rsbeq fp, pc, r1, lsl #13 │ │ │ │ svcvc 0x00800000 │ │ │ │ - rsbeq fp, pc, r8, asr #12 │ │ │ │ - rsbeq r1, r1, r0, ror r2 │ │ │ │ - rsbeq r1, r1, ip, lsl #5 │ │ │ │ - strdeq fp, [pc], #-84 @ │ │ │ │ - rsbeq r1, r1, r0, asr #3 │ │ │ │ + rsbeq fp, pc, r8, lsr r6 @ │ │ │ │ + rsbeq r1, r1, r0, ror #4 │ │ │ │ + rsbeq r1, r1, ip, ror r2 │ │ │ │ + rsbeq fp, pc, r4, ror #11 │ │ │ │ + strheq r1, [r1], #-16 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2756] @ 1f8ee0 │ │ │ │ @@ -21270,15 +21270,15 @@ │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 1f8624 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -21888,38 +21888,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 1f8f48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ ldrdeq r2, [r1], r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, pc, r1, ror #4 │ │ │ │ + rsbeq fp, pc, r1, asr r2 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq r2, r1, r0, lsl #26 │ │ │ │ - rsbeq sl, pc, r4, ror #30 │ │ │ │ - rsbeq r0, r1, r0, lsr fp │ │ │ │ - rsbeq r0, r1, r8, asr #22 │ │ │ │ - rsbeq sl, pc, r9, lsl #24 │ │ │ │ - rsbeq sl, pc, r8, lsl #25 │ │ │ │ - rsbeq r0, r1, r0, asr r8 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq sl, pc, r8, lsl ip @ │ │ │ │ + rsbeq sl, pc, r4, asr pc @ │ │ │ │ + rsbeq r0, r1, r0, lsr #22 │ │ │ │ + rsbeq r0, r1, r8, lsr fp │ │ │ │ + strdeq sl, [pc], #-185 @ │ │ │ │ + rsbeq sl, pc, r8, ror ip @ │ │ │ │ rsbeq r0, r1, r0, asr #16 │ │ │ │ - rsbeq r0, r1, ip, asr r8 │ │ │ │ - rsbeq sl, pc, ip, ror fp @ │ │ │ │ - rsbeq r0, r1, r0, lsl #17 │ │ │ │ - rsbeq r0, r1, r0, asr #14 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + rsbeq sl, pc, r8, lsl #24 │ │ │ │ + rsbeq r0, r1, r0, lsr r8 │ │ │ │ + rsbeq r0, r1, ip, asr #16 │ │ │ │ + rsbeq sl, pc, ip, ror #22 │ │ │ │ + rsbeq r0, r1, r0, ror r8 │ │ │ │ + rsbeq r0, r1, r0, lsr r7 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq sl, pc, r4, asr fp @ │ │ │ │ - strdeq r0, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - rsbeq r0, r1, r8, ror r7 │ │ │ │ - rsbeq sl, pc, ip, lsl fp @ │ │ │ │ - rsbeq r0, r1, r4, ror #13 │ │ │ │ - strdeq sl, [pc], #-160 @ │ │ │ │ - strheq r0, [r1], #-108 @ 0xffffff94 @ │ │ │ │ + rsbeq sl, pc, r4, asr #22 │ │ │ │ + rsbeq r0, r1, r4, ror #15 │ │ │ │ + rsbeq r0, r1, r8, ror #14 │ │ │ │ + rsbeq sl, pc, ip, lsl #22 │ │ │ │ + ldrdeq r0, [r1], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq sl, pc, r0, ror #21 │ │ │ │ + rsbeq r0, r1, ip, lsr #13 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr lr, [pc, #3012] @ 1f9b28 │ │ │ │ ldr ip, [pc, #3012] @ 1f9b2c │ │ │ │ @@ -22002,15 +22002,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ bne 1f91a4 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -22675,42 +22675,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ umulleq r2, r1, r8, r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - strdeq sl, [pc], #-110 @ │ │ │ │ + rsbeq sl, pc, lr, ror #13 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ addeq r2, r1, ip, ror #2 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq sl, pc, r4, ror r3 @ │ │ │ │ - rsbeq pc, r0, r0, asr #30 │ │ │ │ - rsbeq pc, r0, r8, asr pc @ │ │ │ │ - strdeq r9, [pc], #-246 @ │ │ │ │ - rsbeq sl, pc, r8, asr r0 @ │ │ │ │ - rsbeq pc, r0, r0, lsr #24 │ │ │ │ + rsbeq sl, pc, r4, ror #6 │ │ │ │ + rsbeq pc, r0, r0, lsr pc @ │ │ │ │ + rsbeq pc, r0, r8, asr #30 │ │ │ │ + rsbeq r9, pc, r6, ror #31 │ │ │ │ + rsbeq sl, pc, r8, asr #32 │ │ │ │ + rsbeq pc, r0, r0, lsl ip @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq r9, [pc], #-248 @ │ │ │ │ - rsbeq pc, r0, r0, lsl #24 │ │ │ │ - rsbeq pc, r0, ip, lsl ip @ │ │ │ │ - rsbeq r9, pc, r4, lsr pc @ │ │ │ │ - rsbeq pc, r0, r8, lsr ip @ │ │ │ │ - strdeq pc, [r0], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r9, pc, r8, asr #31 │ │ │ │ + strdeq pc, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq pc, r0, ip, lsl #24 │ │ │ │ + rsbeq r9, pc, r4, lsr #30 │ │ │ │ + rsbeq pc, r0, r8, lsr #24 │ │ │ │ + rsbeq pc, r0, r8, ror #21 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq r9, pc, ip, lsl #30 │ │ │ │ - rsbeq pc, r0, ip, lsr #23 │ │ │ │ - rsbeq pc, r0, r0, lsr fp @ │ │ │ │ - ldrdeq r9, [pc], #-228 @ │ │ │ │ - @ instruction: 0x0060fa9c │ │ │ │ - rsbeq r9, pc, r8, lsr #29 │ │ │ │ - rsbeq pc, r0, r4, ror sl @ │ │ │ │ + strdeq r9, [pc], #-236 @ │ │ │ │ + @ instruction: 0x0060fb9c │ │ │ │ + rsbeq pc, r0, r0, lsr #22 │ │ │ │ + rsbeq r9, pc, r4, asr #29 │ │ │ │ + rsbeq pc, r0, ip, lsl #21 │ │ │ │ + @ instruction: 0x006f9e98 │ │ │ │ + rsbeq pc, r0, r4, ror #20 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ lsr r4, r1, #20 │ │ │ │ bic r3, r1, #-16777216 @ 0xff000000 │ │ │ │ @@ -22775,30 +22775,30 @@ │ │ │ │ umull r1, r9, r2, r0 │ │ │ │ mov r2, r7 │ │ │ │ adds r6, r1, r1 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #8 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r6, r9} │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r1, sl │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r2, r2, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ adds r1, r2, #1 │ │ │ │ lsr r3, r3, #9 │ │ │ │ @@ -23037,24 +23037,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ addeq r1, r1, ip, lsr #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq r9, pc, r0, ror #26 │ │ │ │ - rsbeq r9, pc, r7, lsl #21 │ │ │ │ + rsbeq r9, pc, r0, asr sp @ │ │ │ │ + rsbeq r9, pc, r7, ror sl @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ addeq r1, r1, ip, lsr #11 │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - rsbeq r9, pc, ip, ror #18 │ │ │ │ - @ instruction: 0x0060f594 │ │ │ │ - strheq pc, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r9, pc, r0, lsl #18 │ │ │ │ - rsbeq pc, r0, ip, asr #9 │ │ │ │ + rsbeq r9, pc, ip, asr r9 @ │ │ │ │ + rsbeq pc, r0, r4, lsl #11 │ │ │ │ + rsbeq pc, r0, r0, lsr #11 │ │ │ │ + strdeq r9, [pc], #-128 @ │ │ │ │ + strheq pc, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #40] @ 1fa148 │ │ │ │ ldr ip, [pc, #40] @ 1fa14c │ │ │ │ @@ -23064,17 +23064,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #171 @ 0xab │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - @ instruction: 0x006f9898 │ │ │ │ - rsbeq pc, r0, r8, lsr r5 @ │ │ │ │ - strheq pc, [r0], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r9, pc, r8, lsl #17 │ │ │ │ + rsbeq pc, r0, r8, lsr #10 │ │ │ │ + rsbeq pc, r0, ip, lsr #9 │ │ │ │ push {r4, lr} │ │ │ │ ldrb lr, [r2, #25] │ │ │ │ ldr ip, [r0, #4] │ │ │ │ cmp lr, #0 │ │ │ │ ldrbne lr, [r1, #4] │ │ │ │ ldr r4, [r0, #8] │ │ │ │ lsrne lr, lr, #4 │ │ │ │ @@ -23535,20 +23535,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 1fa8bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r9, pc, r0, lsr #4 │ │ │ │ - rsbeq lr, r0, r8, lsl #30 │ │ │ │ - rsbeq lr, r0, r4, ror #27 │ │ │ │ + rsbeq r9, pc, r0, lsl r2 @ │ │ │ │ + strdeq lr, [r0], #-232 @ 0xffffff18 @ │ │ │ │ + ldrdeq lr, [r0], #-212 @ 0xffffff2c @ │ │ │ │ andeq r0, r0, fp, ror r6 │ │ │ │ - rsbeq r9, pc, ip, lsr r1 @ │ │ │ │ - strdeq lr, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r9, pc, ip, lsr #2 │ │ │ │ + rsbeq lr, r0, r0, ror #27 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r0, [sp, #12] │ │ │ │ @@ -24504,64 +24504,64 @@ │ │ │ │ lsr r9, r7, sl │ │ │ │ orrne r8, r8, #1 │ │ │ │ mov r7, r5 │ │ │ │ b 1fb044 │ │ │ │ addeq r0, r1, ip, lsl fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r0, r1, r8, asr #17 │ │ │ │ - strheq r8, [pc], #-208 @ │ │ │ │ - ldrdeq r8, [pc], #-152 @ │ │ │ │ - strheq r8, [pc], #-148 @ │ │ │ │ - strdeq r8, [pc], #-168 @ │ │ │ │ - ldrdeq r8, [pc], #-164 @ │ │ │ │ - rsbeq r8, pc, ip, asr r9 @ │ │ │ │ - rsbeq r8, pc, ip, ror #14 │ │ │ │ + rsbeq r8, pc, r0, lsr #27 │ │ │ │ + rsbeq r8, pc, r8, asr #19 │ │ │ │ + rsbeq r8, pc, r4, lsr #19 │ │ │ │ + rsbeq r8, pc, r8, ror #21 │ │ │ │ + rsbeq r8, pc, r4, asr #21 │ │ │ │ + rsbeq r8, pc, ip, asr #18 │ │ │ │ + rsbeq r8, pc, ip, asr r7 @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - rsbeq r8, pc, r0, asr r5 @ │ │ │ │ - ldrdeq r8, [pc], #-76 @ │ │ │ │ - rsbeq r8, pc, r4, ror #1 │ │ │ │ - rsbeq r8, pc, r4 │ │ │ │ - ldrdeq sp, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - rsbeq sp, r0, r8, ror #23 │ │ │ │ + rsbeq r8, pc, r0, asr #10 │ │ │ │ + rsbeq r8, pc, ip, asr #9 │ │ │ │ + ldrdeq r8, [pc], #-4 @ │ │ │ │ + strdeq r7, [pc], #-244 @ │ │ │ │ + rsbeq sp, r0, r0, asr #23 │ │ │ │ + ldrdeq sp, [r0], #-184 @ 0xffffff48 @ │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - strdeq r7, [pc], #-180 @ │ │ │ │ + rsbeq r7, pc, r4, ror #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r7, pc, ip, lsl #15 │ │ │ │ - strheq sp, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - ldrdeq sp, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ - strdeq r7, [pc], #-76 @ │ │ │ │ - strheq sp, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r7, pc, ip, ror r7 @ │ │ │ │ + rsbeq sp, r0, r4, lsr #7 │ │ │ │ + rsbeq sp, r0, r0, asr #7 │ │ │ │ + rsbeq r7, pc, ip, ror #9 │ │ │ │ + rsbeq sp, r0, r4, lsr #3 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - ldrdeq r7, [pc], #-48 @ │ │ │ │ - rsbeq sp, r0, ip, lsr #32 │ │ │ │ - @ instruction: 0x0060cf94 │ │ │ │ + rsbeq r7, pc, r0, asr #7 │ │ │ │ + rsbeq sp, r0, ip, lsl r0 │ │ │ │ + rsbeq ip, r0, r4, lsl #31 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbeq r7, pc, r8, lsr #7 │ │ │ │ - rsbeq sp, r0, r8, asr #32 │ │ │ │ - rsbeq ip, r0, ip, asr #31 │ │ │ │ - rsbeq r7, pc, ip, ror r3 @ │ │ │ │ - rsbeq sp, r0, r8 │ │ │ │ - rsbeq ip, r0, r0, asr #30 │ │ │ │ + @ instruction: 0x006f7398 │ │ │ │ + rsbeq sp, r0, r8, lsr r0 │ │ │ │ + strheq ip, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq r7, pc, ip, ror #6 │ │ │ │ + strdeq ip, [r0], #-248 @ 0xffffff08 @ │ │ │ │ + rsbeq ip, r0, r0, lsr pc │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbeq r7, pc, r4, asr r3 @ │ │ │ │ - rsbeq ip, r0, r4, asr #31 │ │ │ │ - rsbeq ip, r0, r8, lsl pc │ │ │ │ + rsbeq r7, pc, r4, asr #6 │ │ │ │ + strheq ip, [r0], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq ip, r0, r8, lsl #30 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbeq r7, pc, ip, lsl #6 │ │ │ │ - ldrdeq ip, [r0], #-232 @ 0xffffff18 @ │ │ │ │ - strdeq ip, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r7, pc, ip, ror #5 │ │ │ │ - strheq ip, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - rsbeq r7, pc, r8, asr #5 │ │ │ │ - rsbeq ip, r0, ip, ror pc │ │ │ │ + strdeq r7, [pc], #-44 @ │ │ │ │ + rsbeq ip, r0, r8, asr #29 │ │ │ │ + rsbeq ip, r0, r0, ror #29 │ │ │ │ + ldrdeq r7, [pc], #-44 @ │ │ │ │ + rsbeq ip, r0, r0, lsr #29 │ │ │ │ + strheq r7, [pc], #-40 @ │ │ │ │ + rsbeq ip, r0, ip, ror #30 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - rsbeq r7, pc, r4, lsr #5 │ │ │ │ - rsbeq ip, r0, ip, ror #28 │ │ │ │ - rsbeq r7, pc, r8, ror r2 @ │ │ │ │ - rsbeq ip, r0, r4, asr #28 │ │ │ │ + @ instruction: 0x006f7294 │ │ │ │ + rsbeq ip, r0, ip, asr lr │ │ │ │ + rsbeq r7, pc, r8, ror #4 │ │ │ │ + rsbeq ip, r0, r4, lsr lr │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ cmp r2, #0 │ │ │ │ bne 1fc2b8 │ │ │ │ ldrb r8, [r1, #9] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -25820,17 +25820,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 1fcc64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r6, pc, r4, lsr lr @ │ │ │ │ - rsbeq r6, pc, r8, lsl #27 │ │ │ │ - rsbeq ip, r0, ip, lsr sl │ │ │ │ + rsbeq r6, pc, r4, lsr #28 │ │ │ │ + rsbeq r6, pc, r8, ror sp @ │ │ │ │ + rsbeq ip, r0, ip, lsr #20 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr ip, [r1, #4] │ │ │ │ sub r4, r5, ip │ │ │ │ cmp r4, #0 │ │ │ │ bgt 1fcd10 │ │ │ │ @@ -26094,17 +26094,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 1fd0a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r6, pc, r8, lsr r9 @ │ │ │ │ - rsbeq ip, r0, r0, ror #10 │ │ │ │ - rsbeq ip, r0, ip, ror r5 │ │ │ │ + rsbeq r6, pc, r8, lsr #18 │ │ │ │ + rsbeq ip, r0, r0, asr r5 │ │ │ │ + rsbeq ip, r0, ip, ror #10 │ │ │ │ ldrb r2, [r0] │ │ │ │ cmp r2, #5 │ │ │ │ beq 1fd100 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -26158,16 +26158,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #944 @ 0x3b0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ bl 1fa108 │ │ │ │ - rsbeq r6, pc, r0, asr #16 │ │ │ │ - rsbeq ip, r0, r8, lsl #8 │ │ │ │ + rsbeq r6, pc, r0, lsr r8 @ │ │ │ │ + strdeq ip, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -26300,17 +26300,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r6, pc, sp, ror #12 │ │ │ │ - rsbeq r6, pc, r4, lsl #12 │ │ │ │ - rsbeq ip, r0, ip, asr #3 │ │ │ │ + rsbeq r6, pc, sp, asr r6 @ │ │ │ │ + strdeq r6, [pc], #-84 @ │ │ │ │ + strheq ip, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -26486,21 +26486,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 1fd6dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #964 @ 0x3c4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - rsbeq r6, pc, r0, asr #7 │ │ │ │ - rsbeq fp, r0, r8, lsl #31 │ │ │ │ + strheq r6, [pc], #-48 @ │ │ │ │ + rsbeq fp, r0, r8, ror pc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - rsbeq r6, pc, r0, lsr #6 │ │ │ │ - rsbeq fp, r0, r4, ror #29 │ │ │ │ + rsbeq r6, pc, r0, lsl r3 @ │ │ │ │ + ldrdeq fp, [r0], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ @@ -26594,23 +26594,23 @@ │ │ │ │ sbcs r3, fp, r7 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 1fd878 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, fp │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -26635,15 +26635,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs fp, #0 │ │ │ │ bcs 1fd91c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov fp, r1 │ │ │ │ orr fp, fp, r4 │ │ │ │ cmp r0, #4 │ │ │ │ sbcs r3, fp, #0 │ │ │ │ mov r4, r0 │ │ │ │ movcc r4, #4 │ │ │ │ movcc fp, #0 │ │ │ │ @@ -26654,21 +26654,21 @@ │ │ │ │ add r1, sp, #28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ strd r2, [sp, #120] @ 0x78 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ stm sp, {r4, fp} │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #96] @ 0x60 │ │ │ │ adcs r3, r3, r2 │ │ │ │ @@ -26769,23 +26769,23 @@ │ │ │ │ cmp r6, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ mvncs r5, #0 │ │ │ │ bcs 1fdb34 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r3, r5} │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr ip, [sp, #116] @ 0x74 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ subs r2, r9, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #124] @ 0x7c │ │ │ │ @@ -26814,15 +26814,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r7 │ │ │ │ movcs r3, r5 │ │ │ │ mvncs r0, #4 │ │ │ │ bcs 1fdff0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ cmp r0, #5 │ │ │ │ orr r2, r1, r5 │ │ │ │ sbcs r3, r2, #0 │ │ │ │ bcs 1fdfe8 │ │ │ │ mov r3, #0 │ │ │ │ rsb r2, fp, #0 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -26843,24 +26843,24 @@ │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp, #120] @ 0x78 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ @@ -27303,17 +27303,17 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2] │ │ │ │ b 1fdf94 │ │ │ │ strdeq sp, [r0], r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq sp, r0, r0, ror #8 │ │ │ │ - rsbeq r5, pc, r8, asr #16 │ │ │ │ - rsbeq fp, r0, r8, ror #10 │ │ │ │ - rsbeq fp, r0, ip, lsl #8 │ │ │ │ + rsbeq r5, pc, r8, lsr r8 @ │ │ │ │ + rsbeq fp, r0, r8, asr r5 │ │ │ │ + strdeq fp, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ addeq sp, r0, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -27609,21 +27609,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #40] @ 1fe868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #996 @ 0x3e4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r5, pc, sl, lsr r4 @ │ │ │ │ - strdeq r5, [pc], #-56 @ │ │ │ │ - strheq r5, [pc], #-20 @ │ │ │ │ - rsbeq sl, r0, r8, ror sp │ │ │ │ + rsbeq r5, pc, sl, lsr #8 │ │ │ │ + rsbeq r5, pc, r8, ror #7 │ │ │ │ + rsbeq r5, pc, r4, lsr #3 │ │ │ │ + rsbeq sl, r0, r8, ror #26 │ │ │ │ muleq r0, r5, r4 │ │ │ │ - @ instruction: 0x006f5190 │ │ │ │ - rsbeq sl, r0, r4, asr sp │ │ │ │ + rsbeq r5, pc, r0, lsl #3 │ │ │ │ + rsbeq sl, r0, r4, asr #26 │ │ │ │ andeq r0, r0, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #388] @ 1fea08 │ │ │ │ ldrb ip, [r0] │ │ │ │ @@ -27720,19 +27720,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1024 @ 0x400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r4, pc, r6, ror #31 │ │ │ │ + ldrdeq r4, [pc], #-246 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - ldrdeq r4, [pc], #-248 @ │ │ │ │ - @ instruction: 0x0060ab9c │ │ │ │ + rsbeq r4, pc, r8, asr #31 │ │ │ │ + rsbeq sl, r0, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb ip, [r0] │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #332] @ 1feb88 │ │ │ │ @@ -27816,19 +27816,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #1040 @ 0x410 │ │ │ │ ldr r2, [pc, #32] @ 1feb9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r4, pc, r8, lsr lr @ │ │ │ │ + rsbeq r4, pc, r8, lsr #28 │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq r4, pc, r8, asr lr @ │ │ │ │ - rsbeq sl, r0, r8, lsl sl │ │ │ │ + rsbeq r4, pc, r8, asr #28 │ │ │ │ + rsbeq sl, r0, r8, lsl #20 │ │ │ │ andeq r0, r0, r5, asr #10 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -28011,21 +28011,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1120 @ 0x460 │ │ │ │ mov r2, #3280 @ 0xcd0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ addeq ip, r0, r4, lsr #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r4, [pc], #-212 @ │ │ │ │ - rsbeq r4, pc, sl, lsr #24 │ │ │ │ + rsbeq r4, pc, r4, lsr #27 │ │ │ │ + rsbeq r4, pc, sl, lsl ip @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ andeq r2, r0, r1 │ │ │ │ addeq ip, r0, r0, lsr #13 │ │ │ │ - rsbeq r4, pc, r0, asr fp @ │ │ │ │ - rsbeq sl, r0, r8, lsl #16 │ │ │ │ + rsbeq r4, pc, r0, asr #22 │ │ │ │ + strdeq sl, [r0], #-120 @ 0xffffff88 @ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ @@ -28190,21 +28190,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 1ff17c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ addeq ip, r0, r4, lsl r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r4, pc, r4, lsr #21 │ │ │ │ - rsbeq r4, pc, r0, lsr #18 │ │ │ │ + @ instruction: 0x006f4a94 │ │ │ │ + rsbeq r4, pc, r0, lsl r9 @ │ │ │ │ andeq r1, r0, r1 │ │ │ │ umulleq ip, r0, r0, r3 │ │ │ │ andeq r2, r0, r1 │ │ │ │ - rsbeq r4, pc, r8, lsl #17 │ │ │ │ - rsbeq sl, r0, r8, lsr r5 │ │ │ │ + rsbeq r4, pc, r8, ror r8 @ │ │ │ │ + rsbeq sl, r0, r8, lsr #10 │ │ │ │ andeq r0, r0, sp, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r6, [r2, #32] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -28735,20 +28735,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #36] @ 1ff9fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r4, pc, lr, lsr #13 │ │ │ │ - rsbeq r4, pc, r8, lsl r0 @ │ │ │ │ - rsbeq r9, r0, r4, ror #23 │ │ │ │ - strdeq r9, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq r3, [pc], #-248 @ │ │ │ │ - strheq r9, [r0], #-188 @ 0xffffff44 @ │ │ │ │ + @ instruction: 0x006f469e │ │ │ │ + rsbeq r4, pc, r8 │ │ │ │ + ldrdeq r9, [r0], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r9, r0, ip, ror #23 │ │ │ │ + rsbeq r3, pc, r8, ror #31 │ │ │ │ + rsbeq r9, r0, ip, lsr #23 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #508] @ 1ffc18 │ │ │ │ @@ -28878,22 +28878,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 1ffc40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ ldrdeq fp, [r0], r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, pc, r6, asr lr @ │ │ │ │ - rsbeq r3, pc, r4, asr pc @ │ │ │ │ + rsbeq r3, pc, r6, asr #28 │ │ │ │ + rsbeq r3, pc, r4, asr #30 │ │ │ │ addeq fp, r0, r0, asr #18 │ │ │ │ - rsbeq r3, pc, r4, asr #29 │ │ │ │ - rsbeq r3, pc, r4, asr lr @ │ │ │ │ - rsbeq r3, pc, ip, lsr #28 │ │ │ │ - rsbeq r3, pc, r4, asr #27 │ │ │ │ - rsbeq r9, r0, r8, ror sl │ │ │ │ + strheq r3, [pc], #-228 @ │ │ │ │ + rsbeq r3, pc, r4, asr #28 │ │ │ │ + rsbeq r3, pc, ip, lsl lr @ │ │ │ │ + strheq r3, [pc], #-212 @ │ │ │ │ + rsbeq r9, r0, r8, ror #20 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r1] │ │ │ │ mov r3, #1 │ │ │ │ @@ -28987,19 +28987,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #32] @ 1ffde8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r3, pc, r0, asr #26 │ │ │ │ + rsbeq r3, pc, r0, lsr sp @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r3, pc, r8, lsl #24 │ │ │ │ - rsbeq r9, r0, ip, asr #15 │ │ │ │ + strdeq r3, [pc], #-184 @ │ │ │ │ + strheq r9, [r0], #-124 @ 0xffffff84 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -29102,19 +29102,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 1fffb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r3, pc, r8, ror #20 │ │ │ │ - rsbeq r9, r0, ip, lsr #12 │ │ │ │ - rsbeq r3, pc, r8, lsr sl @ │ │ │ │ - rsbeq r9, r0, r0, ror #12 │ │ │ │ - rsbeq r9, r0, ip, ror r6 │ │ │ │ + rsbeq r3, pc, r8, asr sl @ │ │ │ │ + rsbeq r9, r0, ip, lsl r6 │ │ │ │ + rsbeq r3, pc, r8, lsr #20 │ │ │ │ + rsbeq r9, r0, r0, asr r6 │ │ │ │ + rsbeq r9, r0, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ @@ -29265,20 +29265,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - @ instruction: 0x006f389c │ │ │ │ - ldrdeq r3, [pc], #-112 @ │ │ │ │ - strdeq r9, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ - rsbeq r9, r0, r4, lsl r4 │ │ │ │ - strheq r3, [pc], #-112 @ │ │ │ │ - rsbeq r9, r0, r8, ror r3 │ │ │ │ + rsbeq r3, pc, ip, lsl #17 │ │ │ │ + rsbeq r3, pc, r0, asr #15 │ │ │ │ + rsbeq r9, r0, r8, ror #7 │ │ │ │ + rsbeq r9, r0, r4, lsl #8 │ │ │ │ + rsbeq r3, pc, r0, lsr #15 │ │ │ │ + rsbeq r9, r0, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r0, [r1, #1] │ │ │ │ mov r5, r2 │ │ │ │ @@ -29429,29 +29429,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 2004f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006f3598 │ │ │ │ - strdeq r9, [r0], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq r9, r0, ip, asr r1 │ │ │ │ + rsbeq r3, pc, r8, lsl #11 │ │ │ │ + rsbeq r9, r0, r4, ror #3 │ │ │ │ + rsbeq r9, r0, ip, asr #2 │ │ │ │ andeq r0, r0, r2, lsl r2 │ │ │ │ - rsbeq r3, pc, r0, ror r5 @ │ │ │ │ - rsbeq r9, r0, r0, ror #3 │ │ │ │ - rsbeq r9, r0, r4, lsr r1 │ │ │ │ - andeq r0, r0, r6, lsl r2 │ │ │ │ - rsbeq r3, pc, r4, asr #10 │ │ │ │ + rsbeq r3, pc, r0, ror #10 │ │ │ │ ldrdeq r9, [r0], #-16 @ │ │ │ │ - rsbeq r9, r0, r8, lsl #2 │ │ │ │ + rsbeq r9, r0, r4, lsr #2 │ │ │ │ + andeq r0, r0, r6, lsl r2 │ │ │ │ + rsbeq r3, pc, r4, lsr r5 @ │ │ │ │ + rsbeq r9, r0, r0, asr #3 │ │ │ │ + strdeq r9, [r0], #-8 @ │ │ │ │ andeq r0, r0, r7, lsl r2 │ │ │ │ - rsbeq r3, pc, ip, lsl r5 @ │ │ │ │ - rsbeq r9, r0, r4, asr #2 │ │ │ │ - rsbeq r9, r0, r0, ror #2 │ │ │ │ + rsbeq r3, pc, ip, lsl #10 │ │ │ │ + rsbeq r9, r0, r4, lsr r1 │ │ │ │ + rsbeq r9, r0, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r5, [r0] │ │ │ │ mov lr, #1 │ │ │ │ ldrb r4, [r1] │ │ │ │ @@ -29619,21 +29619,21 @@ │ │ │ │ add r3, r3, #1184 @ 0x4a0 │ │ │ │ ldr r2, [pc, #44] @ 2007d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #12 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ - rsbeq r3, pc, ip, asr #5 │ │ │ │ - @ instruction: 0x00608e90 │ │ │ │ + strheq r3, [pc], #-44 @ │ │ │ │ + rsbeq r8, r0, r0, lsl #29 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff0001 │ │ │ │ - rsbeq r3, pc, r0, lsr r2 @ │ │ │ │ - strdeq r8, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r3, pc, r0, lsr #4 │ │ │ │ + rsbeq r8, r0, r0, ror #27 │ │ │ │ andeq r0, r0, r3, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #328] @ 200938 │ │ │ │ @@ -29718,15 +29718,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq sl, r0, r8, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, pc, r4, lsr #3 │ │ │ │ + @ instruction: 0x006f3194 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ addeq sl, r0, r8, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -29812,15 +29812,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ umulleq sl, r0, r0, sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, pc, r8, lsr r0 @ │ │ │ │ + rsbeq r3, pc, r8, lsr #32 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ umulleq sl, r0, r0, r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -29905,15 +29905,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq sl, r0, r8, lsl r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r2, [pc], #-228 @ │ │ │ │ + rsbeq r2, pc, r4, lsr #29 │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq sl, r0, r4, lsl r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -30002,15 +30002,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ umulleq sl, r0, ip, r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, pc, r4, lsr sp @ │ │ │ │ + rsbeq r2, pc, r4, lsr #26 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ umulleq sl, r0, r0, r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ mov ip, r0 │ │ │ │ @@ -30186,35 +30186,35 @@ │ │ │ │ strd r2, [sp, #112] @ 0x70 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str fp, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r0, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ ldr r4, [sp, #104] @ 0x68 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -30262,15 +30262,15 @@ │ │ │ │ b 200f30 │ │ │ │ mov r2, r4 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, r6 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ ldm r0, {r0, r2, r4, r5} │ │ │ │ b 200f30 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r3, [sp, #120] @ 0x78 │ │ │ │ @@ -30429,21 +30429,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq sl, r0, r4, lsr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq sl, r0, r0, ror #7 │ │ │ │ - rsbeq r2, pc, r5, lsl #11 │ │ │ │ - rsbeq r2, pc, ip, asr #11 │ │ │ │ - rsbeq r8, r0, ip, lsl #3 │ │ │ │ + rsbeq r2, pc, r5, ror r5 @ │ │ │ │ + strheq r2, [pc], #-92 @ │ │ │ │ + rsbeq r8, r0, ip, ror r1 │ │ │ │ @ instruction: 0x000006bd │ │ │ │ - rsbeq r2, pc, r8, lsl #11 │ │ │ │ - strheq r8, [r0], #-16 @ │ │ │ │ - rsbeq r8, r0, ip, asr #3 │ │ │ │ + rsbeq r2, pc, r8, ror r5 @ │ │ │ │ + rsbeq r8, r0, r0, lsr #3 │ │ │ │ + strheq r8, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr ip, [pc, #2080] @ 201cb0 │ │ │ │ ldr r3, [pc, #2080] @ 201cb4 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -30510,23 +30510,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2015a8 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -30551,29 +30551,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r3, #0 │ │ │ │ bcs 20164c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, r1 │ │ │ │ orr r3, r3, r9 │ │ │ │ cmp r0, #2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ movcc r0, #2 │ │ │ │ movcc r3, #0 │ │ │ │ subs r0, r0, #2 │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r3} │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r2, r1, r2 │ │ │ │ ldr r4, [sp, #52] @ 0x34 │ │ │ │ sub r9, fp, #62 @ 0x3e │ │ │ │ sbcs r4, r8, r4 │ │ │ │ @@ -30704,23 +30704,23 @@ │ │ │ │ sbcs r3, r4, r5 │ │ │ │ mvncs sl, #0 │ │ │ │ bcs 2018b0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r3, r5 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ subs r2, r3, r2 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -30748,15 +30748,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r5 │ │ │ │ movcs r3, sl │ │ │ │ mvncs r0, #2 │ │ │ │ bcs 201aa4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ cmp r0, #3 │ │ │ │ orr r3, r1, sl │ │ │ │ sbcs r2, r3, #0 │ │ │ │ bcs 201a9c │ │ │ │ mov r3, #0 │ │ │ │ rsb r1, r9, #0 │ │ │ │ mov fp, r1 │ │ │ │ @@ -30768,15 +30768,15 @@ │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs ip, r1, ip │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -30965,22 +30965,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq r9, r0, r8, ror #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r9, r0, r4, ror #23 │ │ │ │ - rsbeq r1, pc, r8, ror #28 │ │ │ │ - rsbeq r7, r0, r8, lsl #23 │ │ │ │ - rsbeq r7, r0, r8, lsr #20 │ │ │ │ + rsbeq r1, pc, r8, asr lr @ │ │ │ │ + rsbeq r7, r0, r8, ror fp │ │ │ │ + rsbeq r7, r0, r8, lsl sl │ │ │ │ andeq r0, r0, lr, asr #6 │ │ │ │ addeq r9, r0, r4, ror #15 │ │ │ │ - rsbeq r1, pc, r8, lsr #26 │ │ │ │ - rsbeq r7, r0, r0, asr r9 │ │ │ │ - rsbeq r7, r0, ip, ror #18 │ │ │ │ + rsbeq r1, pc, r8, lsl sp @ │ │ │ │ + rsbeq r7, r0, r0, asr #18 │ │ │ │ + rsbeq r7, r0, ip, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r7, [r1] │ │ │ │ mov lr, #1 │ │ │ │ lsl ip, lr, r7 │ │ │ │ @@ -31014,15 +31014,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r6, r0 │ │ │ │ umull ip, r3, r5, r6 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r5, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov sl, r2 │ │ │ │ @@ -31042,15 +31042,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r6, lr │ │ │ │ bne 201eb0 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, sl, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r5, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r5, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r8, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -31182,21 +31182,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 202038 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r1, pc, r4, ror #19 │ │ │ │ - strheq r7, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - rsbeq r7, r0, r8, lsr #11 │ │ │ │ + ldrdeq r1, [pc], #-148 @ │ │ │ │ + rsbeq r7, r0, r0, lsr #13 │ │ │ │ + @ instruction: 0x00607598 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - strheq r1, [pc], #-152 @ │ │ │ │ - rsbeq r7, r0, r0, ror #11 │ │ │ │ - strdeq r7, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r1, pc, r8, lsr #19 │ │ │ │ + ldrdeq r7, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq r7, r0, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #576] @ 202294 │ │ │ │ ldr r3, [pc, #576] @ 202298 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -31229,15 +31229,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp, #16] │ │ │ │ str ip, [sp, #20] │ │ │ │ str ip, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ orrne r3, r3, #1 │ │ │ │ @@ -31342,22 +31342,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq r9, r0, r8, lsr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r9, r0, r0, asr #5 │ │ │ │ - strdeq r1, [pc], #-124 @ │ │ │ │ - rsbeq r7, r0, r0, lsl #10 │ │ │ │ - rsbeq r7, r0, r0, asr #7 │ │ │ │ + rsbeq r1, pc, ip, ror #15 │ │ │ │ + strdeq r7, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ + strheq r7, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ @ instruction: 0x008091b8 │ │ │ │ - rsbeq r1, pc, r4, asr #14 │ │ │ │ - rsbeq r7, r0, ip, ror #6 │ │ │ │ - rsbeq r7, r0, r8, lsl #7 │ │ │ │ + rsbeq r1, pc, r4, lsr r7 @ │ │ │ │ + rsbeq r7, r0, ip, asr r3 │ │ │ │ + rsbeq r7, r0, r8, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2100] @ 202b10 │ │ │ │ mov r7, r3 │ │ │ │ @@ -31417,15 +31417,15 @@ │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp] │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ add r1, sp, #24 │ │ │ │ strb r3, [sp, #17] │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ blt 202420 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -31885,29 +31885,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq r9, r0, ip, lsl r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ umulleq r8, r0, r0, lr │ │ │ │ - rsbeq r1, pc, r4, lsr #32 │ │ │ │ - @ instruction: 0x00606d9c │ │ │ │ - rsbeq r6, r0, r4, ror #23 │ │ │ │ + rsbeq r1, pc, r4, lsl r0 @ │ │ │ │ + rsbeq r6, r0, ip, lsl #27 │ │ │ │ + ldrdeq r6, [r0], #-180 @ 0xffffff4c @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq r0, pc, r4, ror #31 │ │ │ │ - rsbeq r6, r0, ip, lsl #24 │ │ │ │ - rsbeq r6, r0, r8, lsr #24 │ │ │ │ - rsbeq r0, pc, ip, ror pc @ │ │ │ │ - rsbeq r6, r0, r0, asr #22 │ │ │ │ - strdeq r0, [pc], #-232 @ │ │ │ │ + ldrdeq r0, [pc], #-244 @ │ │ │ │ strdeq r6, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - strheq r6, [r0], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r0, pc, r8, asr #29 │ │ │ │ - @ instruction: 0x00606a94 │ │ │ │ - rsbeq r6, r0, ip, lsl ip │ │ │ │ + rsbeq r6, r0, r8, lsl ip │ │ │ │ + rsbeq r0, pc, ip, ror #30 │ │ │ │ + rsbeq r6, r0, r0, lsr fp │ │ │ │ + rsbeq r0, pc, r8, ror #29 │ │ │ │ + rsbeq r6, r0, ip, ror #23 │ │ │ │ + rsbeq r6, r0, ip, lsr #21 │ │ │ │ + strheq r0, [pc], #-232 @ │ │ │ │ + rsbeq r6, r0, r4, lsl #21 │ │ │ │ + rsbeq r6, r0, ip, lsl #24 │ │ │ │ │ │ │ │ 00202b58 : │ │ │ │ ldrb r3, [r1, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 202bb4 │ │ │ │ ands ip, r3, #1 │ │ │ │ mvnne ip, #0 │ │ │ │ @@ -31939,17 +31939,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq r0, [pc], #-208 @ │ │ │ │ - rsbeq r6, r0, r8, lsl sl │ │ │ │ - rsbeq r6, r0, r4, lsr sl │ │ │ │ + rsbeq r0, pc, r0, ror #27 │ │ │ │ + rsbeq r6, r0, r8, lsl #20 │ │ │ │ + rsbeq r6, r0, r4, lsr #20 │ │ │ │ │ │ │ │ 00202bf8 : │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ lsl r1, r1, #15 │ │ │ │ lsl r2, r2, #31 │ │ │ │ add r1, r1, #32512 @ 0x7f00 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -32414,17 +32414,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 203300 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 203304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1440 @ 0x5a0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r0, pc, r0, ror #13 │ │ │ │ - rsbeq r6, r0, r4, lsl #6 │ │ │ │ - rsbeq r6, r0, ip, ror #8 │ │ │ │ + ldrdeq r0, [pc], #-96 @ │ │ │ │ + strdeq r6, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r6, r0, ip, asr r4 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ │ │ │ │ 00203308 : │ │ │ │ push {r4, lr} │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add lr, sp, #16 │ │ │ │ @@ -32551,23 +32551,23 @@ │ │ │ │ beq 20353c │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 203560 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 807024 │ │ │ │ + bl 807014 │ │ │ │ ldr r3, [pc, #268] @ 20360c │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 203598 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 807620 │ │ │ │ + bl 807610 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2035a8 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -32650,23 +32650,23 @@ │ │ │ │ beq 2036c0 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 2036e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 807020 │ │ │ │ + bl 807010 │ │ │ │ ldr r3, [pc, #268] @ 203790 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 20371c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 807620 │ │ │ │ + bl 807610 │ │ │ │ cmp r0, #0 │ │ │ │ bne 20372c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -32758,29 +32758,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 2038d8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806540 │ │ │ │ + bl 806530 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 2039cc │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 203920 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 806e54 │ │ │ │ + bl 806e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 203930 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -32903,29 +32903,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 203b14 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 80653c │ │ │ │ + bl 80652c │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #412] @ 203c08 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 203b5c │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 806e54 │ │ │ │ + bl 806e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 203b6c │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -33093,15 +33093,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq r7, r0, ip, asr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, lr, r4, ror #26 │ │ │ │ + rsbeq pc, lr, r4, asr sp @ │ │ │ │ strdeq r7, [r0], r0 │ │ │ │ │ │ │ │ 00203d54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -33177,15 +33177,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq r7, r0, r4, lsl #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, lr, ip, lsl ip @ │ │ │ │ + rsbeq pc, lr, ip, lsl #24 │ │ │ │ addeq r7, r0, r8, lsr #11 │ │ │ │ │ │ │ │ 00203e9c : │ │ │ │ mov r3, #0 │ │ │ │ b 1f187c │ │ │ │ │ │ │ │ 00203ea4 : │ │ │ │ @@ -33481,15 +33481,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 2043f8 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -34108,39 +34108,39 @@ │ │ │ │ ldr r2, [pc, #120] @ 204d4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ strdeq r7, [r0], ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, lr, fp, lsl r5 @ │ │ │ │ + rsbeq pc, lr, fp, lsl #10 │ │ │ │ addeq r6, r0, r4, lsr #30 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq pc, lr, ip, ror #2 │ │ │ │ - rsbeq r4, r0, r8, lsr sp │ │ │ │ - rsbeq r4, r0, r0, asr sp │ │ │ │ - @ instruction: 0x006eee9f │ │ │ │ - rsbeq lr, lr, r4, lsl #29 │ │ │ │ - rsbeq r4, r0, ip, asr #20 │ │ │ │ + rsbeq pc, lr, ip, asr r1 @ │ │ │ │ + rsbeq r4, r0, r8, lsr #26 │ │ │ │ + rsbeq r4, r0, r0, asr #26 │ │ │ │ + rsbeq lr, lr, pc, lsl #29 │ │ │ │ + rsbeq lr, lr, r4, ror lr │ │ │ │ + rsbeq r4, r0, ip, lsr sl │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq lr, lr, r8, lsl lr │ │ │ │ - rsbeq r4, r0, r0, asr #20 │ │ │ │ - rsbeq r4, r0, ip, asr sl │ │ │ │ - rsbeq lr, lr, ip, ror sp │ │ │ │ - rsbeq r4, r0, r0, lsl #21 │ │ │ │ - rsbeq r4, r0, r0, asr #18 │ │ │ │ + rsbeq lr, lr, r8, lsl #28 │ │ │ │ + rsbeq r4, r0, r0, lsr sl │ │ │ │ + rsbeq r4, r0, ip, asr #20 │ │ │ │ + rsbeq lr, lr, ip, ror #26 │ │ │ │ + rsbeq r4, r0, r0, ror sl │ │ │ │ + rsbeq r4, r0, r0, lsr r9 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq lr, lr, r4, asr sp │ │ │ │ - strdeq r4, [r0], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r4, r0, r8, ror r9 │ │ │ │ - rsbeq lr, lr, ip, lsl sp │ │ │ │ - rsbeq r4, r0, r4, ror #17 │ │ │ │ - strdeq lr, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - strheq r4, [r0], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq lr, lr, r4, asr #26 │ │ │ │ + rsbeq r4, r0, r4, ror #19 │ │ │ │ + rsbeq r4, r0, r8, ror #18 │ │ │ │ + rsbeq lr, lr, ip, lsl #26 │ │ │ │ + ldrdeq r4, [r0], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq lr, lr, r0, ror #25 │ │ │ │ + rsbeq r4, r0, ip, lsr #17 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00204d50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -34162,23 +34162,23 @@ │ │ │ │ beq 204e00 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 204e20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 807268 │ │ │ │ + bl 807258 │ │ │ │ ldr r3, [pc, #264] @ 204ecc │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 204e58 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 807620 │ │ │ │ + bl 807610 │ │ │ │ cmp r0, #0 │ │ │ │ bne 204e68 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -34269,29 +34269,29 @@ │ │ │ │ and r2, r2, r3 │ │ │ │ orrs r2, r2, #0 │ │ │ │ beq 204fec │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8068f4 │ │ │ │ + bl 8068e4 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #372] @ 2050e0 │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, #0 │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 205034 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 806e54 │ │ │ │ + bl 806e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 205044 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -34448,15 +34448,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq r6, [r0], r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, lr, ip, lsl #17 │ │ │ │ + rsbeq lr, lr, ip, ror r8 │ │ │ │ addeq r6, r0, ip, lsl r2 │ │ │ │ │ │ │ │ 00205228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -34530,15 +34530,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ bne 205444 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, r1, r3 │ │ │ │ @@ -35150,38 +35150,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 205d70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ @ instruction: 0x008061b0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, lr, r4, ror #9 │ │ │ │ + ldrdeq lr, [lr], #-68 @ 0xffffffbc @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ strdeq r5, [r0], r4 │ │ │ │ - rsbeq lr, lr, r4, asr #2 │ │ │ │ - rsbeq r3, r0, r0, lsl sp │ │ │ │ - rsbeq r3, r0, r8, lsr #26 │ │ │ │ - rsbeq sp, lr, ip, lsl #29 │ │ │ │ - rsbeq sp, lr, r4, ror #28 │ │ │ │ - rsbeq r3, r0, ip, lsr #20 │ │ │ │ - andeq r0, r0, r2, asr #3 │ │ │ │ - strdeq sp, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq lr, lr, r4, lsr r1 │ │ │ │ + rsbeq r3, r0, r0, lsl #26 │ │ │ │ + rsbeq r3, r0, r8, lsl sp │ │ │ │ + rsbeq sp, lr, ip, ror lr │ │ │ │ + rsbeq sp, lr, r4, asr lr │ │ │ │ rsbeq r3, r0, ip, lsl sl │ │ │ │ - rsbeq r3, r0, r8, lsr sl │ │ │ │ - rsbeq sp, lr, r4, asr sp │ │ │ │ - rsbeq r3, r0, r8, asr sl │ │ │ │ - rsbeq r3, r0, r8, lsl r9 │ │ │ │ + andeq r0, r0, r2, asr #3 │ │ │ │ + rsbeq sp, lr, r4, ror #27 │ │ │ │ + rsbeq r3, r0, ip, lsl #20 │ │ │ │ + rsbeq r3, r0, r8, lsr #20 │ │ │ │ + rsbeq sp, lr, r4, asr #26 │ │ │ │ + rsbeq r3, r0, r8, asr #20 │ │ │ │ + rsbeq r3, r0, r8, lsl #18 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq sp, lr, ip, lsr #26 │ │ │ │ - rsbeq r3, r0, ip, asr #19 │ │ │ │ - rsbeq r3, r0, r0, asr r9 │ │ │ │ - strdeq sp, [lr], #-196 @ 0xffffff3c @ │ │ │ │ - strheq r3, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq sp, lr, r8, asr #25 │ │ │ │ - @ instruction: 0x00603894 │ │ │ │ + rsbeq sp, lr, ip, lsl sp │ │ │ │ + strheq r3, [r0], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq r3, r0, r0, asr #18 │ │ │ │ + rsbeq sp, lr, r4, ror #25 │ │ │ │ + rsbeq r3, r0, ip, lsr #17 │ │ │ │ + strheq sp, [lr], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq r3, r0, r4, lsl #17 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00205d74 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -35311,30 +35311,30 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ strd r4, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ ldrd r6, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #80 @ 0x50 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ strd r6, [sp] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -36159,45 +36159,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq r5, r0, ip, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x006ed795 │ │ │ │ + rsbeq sp, lr, r5, lsl #15 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ strdeq r5, [r0], r0 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - rsbeq ip, lr, r1, asr lr │ │ │ │ - ldrdeq ip, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r2, r0, r4, lsr #19 │ │ │ │ + rsbeq ip, lr, r1, asr #28 │ │ │ │ + rsbeq ip, lr, ip, asr #27 │ │ │ │ + @ instruction: 0x00602994 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq ip, lr, r8, lsl sp │ │ │ │ - rsbeq r2, r0, r0, asr #18 │ │ │ │ - rsbeq r2, r0, ip, asr r9 │ │ │ │ + rsbeq ip, lr, r8, lsl #26 │ │ │ │ + rsbeq r2, r0, r0, lsr r9 │ │ │ │ + rsbeq r2, r0, ip, asr #18 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - rsbeq ip, lr, ip, lsr #21 │ │ │ │ - strheq r2, [r0], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r2, r0, ip, ror #12 │ │ │ │ + @ instruction: 0x006eca9c │ │ │ │ + rsbeq r2, r0, r0, lsr #15 │ │ │ │ + rsbeq r2, r0, ip, asr r6 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq ip, lr, r0, ror sl │ │ │ │ - rsbeq r2, r0, r0, lsl r7 │ │ │ │ - @ instruction: 0x00602694 │ │ │ │ - rsbeq ip, lr, r8, asr #20 │ │ │ │ - rsbeq r2, r0, ip, lsl #12 │ │ │ │ + rsbeq ip, lr, r0, ror #20 │ │ │ │ + rsbeq r2, r0, r0, lsl #14 │ │ │ │ + rsbeq r2, r0, r4, lsl #13 │ │ │ │ + rsbeq ip, lr, r8, lsr sl │ │ │ │ + strdeq r2, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq ip, lr, r4, lsr #20 │ │ │ │ - rsbeq r2, r0, ip, ror #11 │ │ │ │ - strdeq ip, [lr], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r2, r0, r8, asr #11 │ │ │ │ - rsbeq r2, r0, r0, ror #11 │ │ │ │ + rsbeq ip, lr, r4, lsl sl │ │ │ │ + ldrdeq r2, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq ip, lr, ip, ror #19 │ │ │ │ + strheq r2, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ + ldrdeq r2, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ cmp r3, #0 │ │ │ │ clzeq lr, ip │ │ │ │ addeq lr, lr, #32 │ │ │ │ clzne lr, r3 │ │ │ │ rsb sl, lr, #64 @ 0x40 │ │ │ │ lsr r5, r1, sl │ │ │ │ lsl r3, r3, lr │ │ │ │ @@ -36498,34 +36498,34 @@ │ │ │ │ strd r4, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #72] @ 0x48 │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, r4 │ │ │ │ strd r4, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ add r0, sp, #192 @ 0xc0 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ adcs ip, ip, r3 │ │ │ │ @@ -37305,58 +37305,58 @@ │ │ │ │ ldrb r8, [r5, #1] │ │ │ │ mov ip, r1 │ │ │ │ mov r0, r1 │ │ │ │ strh r3, [r9] │ │ │ │ b 2079dc │ │ │ │ strdeq r4, [r0], r4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, lr, r2, lsl r5 │ │ │ │ - rsbeq ip, lr, ip, ror #9 │ │ │ │ - rsbeq ip, lr, r4, asr r5 │ │ │ │ + rsbeq ip, lr, r2, lsl #10 │ │ │ │ + ldrdeq ip, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq ip, lr, r4, asr #10 │ │ │ │ addeq r3, r0, r4, asr #30 │ │ │ │ - rsbeq ip, lr, ip, ror #8 │ │ │ │ - rsbeq ip, lr, r8, ror #6 │ │ │ │ - rsbeq r2, r0, ip, rrx │ │ │ │ - rsbeq r1, r0, r8, lsr #30 │ │ │ │ + rsbeq ip, lr, ip, asr r4 │ │ │ │ + rsbeq ip, lr, r8, asr r3 │ │ │ │ + rsbeq r2, r0, ip, asr r0 │ │ │ │ + rsbeq r1, r0, r8, lsl pc │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ - rsbeq ip, lr, r0, asr #5 │ │ │ │ - rsbeq ip, lr, r4, ror #2 │ │ │ │ - rsbeq ip, lr, r8, lsl r0 │ │ │ │ + strheq ip, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ + rsbeq ip, lr, r4, asr r1 │ │ │ │ + rsbeq ip, lr, r8 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ - strheq fp, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - rsbeq fp, lr, r0, asr #30 │ │ │ │ - ldrdeq fp, [lr], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq fp, lr, r4, lsr #31 │ │ │ │ + rsbeq fp, lr, r0, lsr pc │ │ │ │ + rsbeq fp, lr, ip, asr #25 │ │ │ │ @ instruction: 0xffffc001 │ │ │ │ - rsbeq fp, lr, ip, lsl sl │ │ │ │ - rsbeq fp, lr, r8, lsr r9 │ │ │ │ - rsbeq r1, r0, r4, lsl #10 │ │ │ │ - rsbeq r1, r0, ip, lsl r5 │ │ │ │ + rsbeq fp, lr, ip, lsl #20 │ │ │ │ + rsbeq fp, lr, r8, lsr #18 │ │ │ │ + strdeq r1, [r0], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq r1, r0, ip, lsl #10 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq fp, lr, ip, ror #9 │ │ │ │ - rsbeq r1, r0, r4, lsl r1 │ │ │ │ - rsbeq r1, r0, r0, lsr r1 │ │ │ │ - rsbeq fp, lr, ip, asr r2 │ │ │ │ - rsbeq r0, r0, r4, lsl pc │ │ │ │ + ldrdeq fp, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + rsbeq r1, r0, r4, lsl #2 │ │ │ │ + rsbeq r1, r0, r0, lsr #2 │ │ │ │ + rsbeq fp, lr, ip, asr #4 │ │ │ │ + rsbeq r0, r0, r4, lsl #30 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - rsbeq fp, lr, ip, ror #1 │ │ │ │ - rsbeq r0, r0, ip, lsl #27 │ │ │ │ - rsbeq r0, r0, r0, lsl sp │ │ │ │ - rsbeq fp, lr, r0, lsr #1 │ │ │ │ - rsbeq r0, r0, r4, ror #24 │ │ │ │ - rsbeq fp, lr, ip, ror r0 │ │ │ │ - rsbeq r0, r0, r0, lsr sp │ │ │ │ + ldrdeq fp, [lr], #-12 @ │ │ │ │ + rsbeq r0, r0, ip, ror sp │ │ │ │ + rsbeq r0, r0, r0, lsl #26 │ │ │ │ + @ instruction: 0x006eb090 │ │ │ │ + rsbeq r0, r0, r4, asr ip │ │ │ │ + rsbeq fp, lr, ip, rrx │ │ │ │ + rsbeq r0, r0, r0, lsr #26 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - rsbeq fp, lr, r0, asr r0 │ │ │ │ - rsbeq r0, r0, ip, lsl ip │ │ │ │ + rsbeq fp, lr, r0, asr #32 │ │ │ │ + rsbeq r0, r0, ip, lsl #24 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq fp, lr, r4, lsr r0 │ │ │ │ - rsbeq r0, r0, r0, lsl #24 │ │ │ │ - rsbeq r0, r0, r8, lsl ip │ │ │ │ - rsbeq fp, lr, r4, lsl r0 │ │ │ │ - ldrdeq r0, [r0], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq fp, lr, r4, lsr #32 │ │ │ │ + strdeq r0, [r0], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r0, r0, r8, lsl #24 │ │ │ │ + rsbeq fp, lr, r4 │ │ │ │ + rsbeq r0, r0, ip, asr #23 │ │ │ │ ldrb r1, [r9, #17] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2085f0 │ │ │ │ ldrb r6, [r9, #9] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ cmp r6, #0 │ │ │ │ beq 207f84 │ │ │ │ @@ -38146,15 +38146,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 208c14 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -39037,45 +39037,45 @@ │ │ │ │ orrs r0, r0, r1 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add r2, r2, r1, lsl #20 │ │ │ │ b 209708 │ │ │ │ addeq r2, r0, r4, lsl sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, lr, sl, lsr #23 │ │ │ │ + @ instruction: 0x006eab9a │ │ │ │ addeq r2, r0, r0, asr r4 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq sl, lr, r8, lsl r6 │ │ │ │ - rsbeq r0, r0, r4, ror #3 │ │ │ │ - strdeq r0, [r0], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sl, lr, r8, ror #6 │ │ │ │ - subseq pc, pc, ip, lsr #30 │ │ │ │ + rsbeq sl, lr, r8, lsl #12 │ │ │ │ + ldrdeq r0, [r0], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r0, r0, ip, ror #3 │ │ │ │ + rsbeq sl, lr, r8, asr r3 │ │ │ │ + subseq pc, pc, ip, lsl pc @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq sl, lr, r4, lsl #6 │ │ │ │ - rsbeq r0, r0, ip, ror r0 │ │ │ │ - subseq pc, pc, r4, asr #29 │ │ │ │ + strdeq sl, [lr], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r0, r0, ip, rrx │ │ │ │ + ldrheq pc, [pc], #-228 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq sl, lr, r4, ror r2 │ │ │ │ - @ instruction: 0x005ffe9c │ │ │ │ - ldrheq pc, [pc], #-232 @ │ │ │ │ - rsbeq r9, lr, r8, lsl fp │ │ │ │ - ldrheq pc, [pc], #-120 @ │ │ │ │ - subseq pc, pc, ip, lsr r7 @ │ │ │ │ - rsbeq r9, lr, ip, ror #21 │ │ │ │ - ldrsheq pc, [pc], #-112 @ │ │ │ │ - ldrheq pc, [pc], #-96 @ │ │ │ │ - rsbeq r9, lr, r0, asr #21 │ │ │ │ - subseq pc, pc, r4, lsl #13 │ │ │ │ - @ instruction: 0x006e9a90 │ │ │ │ - subseq pc, pc, ip, asr r6 @ │ │ │ │ + rsbeq sl, lr, r4, ror #4 │ │ │ │ + subseq pc, pc, ip, lsl #29 │ │ │ │ + subseq pc, pc, r8, lsr #29 │ │ │ │ + rsbeq r9, lr, r8, lsl #22 │ │ │ │ + subseq pc, pc, r8, lsr #15 │ │ │ │ + subseq pc, pc, ip, lsr #14 │ │ │ │ + ldrdeq r9, [lr], #-172 @ 0xffffff54 @ │ │ │ │ + subseq pc, pc, r0, ror #15 │ │ │ │ + subseq pc, pc, r0, lsr #13 │ │ │ │ + strheq r9, [lr], #-160 @ 0xffffff60 @ │ │ │ │ + subseq pc, pc, r4, ror r6 @ │ │ │ │ + rsbeq r9, lr, r0, lsl #21 │ │ │ │ + subseq pc, pc, ip, asr #12 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq r9, lr, r4, ror sl │ │ │ │ - subseq pc, pc, r0, asr #12 │ │ │ │ - subseq pc, pc, r8, asr #15 │ │ │ │ + rsbeq r9, lr, r4, ror #20 │ │ │ │ + subseq pc, pc, r0, lsr r6 @ │ │ │ │ + ldrheq pc, [pc], #-120 @ │ │ │ │ adds r0, r7, r0 │ │ │ │ adc r2, r6, r2 │ │ │ │ b 209708 │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 209154 │ │ │ │ mov r5, #6 │ │ │ │ @@ -39551,15 +39551,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp r0, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ blt 20a1f8 │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -40438,44 +40438,44 @@ │ │ │ │ add r2, r2, r1, lsl #7 │ │ │ │ b 20ac9c │ │ │ │ adds lr, r7, lr │ │ │ │ adc r2, r6, r2 │ │ │ │ b 20ac9c │ │ │ │ addeq r1, r0, r0, lsr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, lr, lr, asr #11 │ │ │ │ + strheq r9, [lr], #-94 @ 0xffffffa2 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ addeq r0, r0, r0, lsl #29 │ │ │ │ - ldrdeq r8, [lr], #-208 @ 0xffffff30 @ │ │ │ │ - @ instruction: 0x005fe994 │ │ │ │ + rsbeq r8, lr, r0, asr #27 │ │ │ │ + subseq lr, pc, r4, lsl #19 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq r8, lr, ip, ror #26 │ │ │ │ - subseq lr, pc, r4, ror #21 │ │ │ │ - subseq lr, pc, ip, lsr #18 │ │ │ │ + rsbeq r8, lr, ip, asr sp │ │ │ │ + ldrsbeq lr, [pc], #-164 @ │ │ │ │ + subseq lr, pc, ip, lsl r9 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq r8, lr, ip, lsr #25 │ │ │ │ - subseq lr, pc, r8, ror r8 @ │ │ │ │ - @ instruction: 0x005fe890 │ │ │ │ - rsbeq r8, lr, r4, ror ip │ │ │ │ - @ instruction: 0x005fe89c │ │ │ │ - ldrheq lr, [pc], #-136 @ │ │ │ │ - rsbeq r8, lr, r4, asr r5 │ │ │ │ - ldrsheq lr, [pc], #-20 @ │ │ │ │ - subseq lr, pc, r8, ror r1 @ │ │ │ │ - rsbeq r8, lr, r8, lsr #10 │ │ │ │ - subseq lr, pc, ip, lsr #4 │ │ │ │ - subseq lr, pc, ip, ror #1 │ │ │ │ - strdeq r8, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ - subseq lr, pc, r0, asr #1 │ │ │ │ - rsbeq r8, lr, ip, asr #9 │ │ │ │ - @ instruction: 0x005fe098 │ │ │ │ + @ instruction: 0x006e8c9c │ │ │ │ + subseq lr, pc, r8, ror #16 │ │ │ │ + subseq lr, pc, r0, lsl #17 │ │ │ │ + rsbeq r8, lr, r4, ror #24 │ │ │ │ + subseq lr, pc, ip, lsl #17 │ │ │ │ + subseq lr, pc, r8, lsr #17 │ │ │ │ + rsbeq r8, lr, r4, asr #10 │ │ │ │ + subseq lr, pc, r4, ror #3 │ │ │ │ + subseq lr, pc, r8, ror #2 │ │ │ │ + rsbeq r8, lr, r8, lsl r5 │ │ │ │ + subseq lr, pc, ip, lsl r2 @ │ │ │ │ + ldrsbeq lr, [pc], #-12 @ │ │ │ │ + rsbeq r8, lr, ip, ror #9 │ │ │ │ + ldrheq lr, [pc], #-0 @ │ │ │ │ + strheq r8, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ + subseq lr, pc, r8, lsl #1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - strheq r8, [lr], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq lr, pc, ip, ror r0 @ │ │ │ │ - subseq lr, pc, r4, lsl #4 │ │ │ │ + rsbeq r8, lr, r0, lsr #9 │ │ │ │ + subseq lr, pc, ip, rrx │ │ │ │ + ldrsheq lr, [pc], #-20 @ │ │ │ │ ldrb r1, [r4, #14] │ │ │ │ cmp r1, r6, lsr #30 │ │ │ │ bne 20a728 │ │ │ │ mov r5, #6 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r2, [sp, #104] @ 0x68 │ │ │ │ @@ -40942,15 +40942,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ strd r2, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb r9, [sp, #97] @ 0x61 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr ip, [sp, #108] @ 0x6c │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ cmp ip, #0 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ ldr lr, [sp, #100] @ 0x64 │ │ │ │ blt 20b7ac │ │ │ │ adds r2, r2, r2 │ │ │ │ @@ -41817,48 +41817,48 @@ │ │ │ │ movne r2, #24 │ │ │ │ bne 20bf38 │ │ │ │ mov r2, #0 │ │ │ │ b 20bf38 │ │ │ │ ldrheq pc, [pc], #-236 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq r8, lr, r2, lsr #32 │ │ │ │ + rsbeq r8, lr, r2, lsl r0 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq pc, pc, r8, lsr #17 │ │ │ │ - strheq r7, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - subseq sp, pc, r0, lsl #7 │ │ │ │ + rsbeq r7, lr, ip, lsr #15 │ │ │ │ + subseq sp, pc, r0, ror r3 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ svcvc 0x00e00000 │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - rsbeq r7, lr, r0, asr r7 │ │ │ │ - subseq sp, pc, r8, asr #9 │ │ │ │ - subseq sp, pc, r0, lsl r3 @ │ │ │ │ + rsbeq r7, lr, r0, asr #14 │ │ │ │ + ldrheq sp, [pc], #-72 @ │ │ │ │ + subseq sp, pc, r0, lsl #6 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq r7, lr, r0, lsl #13 │ │ │ │ - subseq sp, pc, ip, asr #4 │ │ │ │ - subseq sp, pc, r4, ror #4 │ │ │ │ - rsbeq r7, lr, r8, asr #12 │ │ │ │ - subseq sp, pc, r0, ror r2 @ │ │ │ │ - subseq sp, pc, ip, lsl #5 │ │ │ │ + rsbeq r7, lr, r0, ror r6 │ │ │ │ + subseq sp, pc, ip, lsr r2 @ │ │ │ │ + subseq sp, pc, r4, asr r2 @ │ │ │ │ + rsbeq r7, lr, r8, lsr r6 │ │ │ │ + subseq sp, pc, r0, ror #4 │ │ │ │ + subseq sp, pc, ip, ror r2 @ │ │ │ │ @ instruction: 0xfffffc0d │ │ │ │ - rsbeq r6, lr, r4, lsr #29 │ │ │ │ - subseq ip, pc, r4, asr #22 │ │ │ │ - subseq ip, pc, r8, asr #21 │ │ │ │ - rsbeq r6, lr, r8, ror lr │ │ │ │ - subseq ip, pc, ip, ror fp @ │ │ │ │ - subseq ip, pc, ip, lsr sl @ │ │ │ │ - rsbeq r6, lr, r0, asr lr │ │ │ │ - subseq ip, pc, r4, lsl sl @ │ │ │ │ - rsbeq r6, lr, r0, lsr #28 │ │ │ │ - subseq ip, pc, ip, ror #19 │ │ │ │ + @ instruction: 0x006e6e94 │ │ │ │ + subseq ip, pc, r4, lsr fp @ │ │ │ │ + ldrheq ip, [pc], #-168 @ │ │ │ │ + rsbeq r6, lr, r8, ror #28 │ │ │ │ + subseq ip, pc, ip, ror #22 │ │ │ │ + subseq ip, pc, ip, lsr #20 │ │ │ │ + rsbeq r6, lr, r0, asr #28 │ │ │ │ + subseq ip, pc, r4, lsl #20 │ │ │ │ + rsbeq r6, lr, r0, lsl lr │ │ │ │ + ldrsbeq ip, [pc], #-156 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq r6, lr, r4, lsl #28 │ │ │ │ - ldrsbeq ip, [pc], #-144 @ │ │ │ │ - subseq ip, pc, r8, asr fp @ │ │ │ │ + strdeq r6, [lr], #-212 @ 0xffffff2c @ │ │ │ │ + subseq ip, pc, r0, asr #19 │ │ │ │ + subseq ip, pc, r8, asr #22 │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ mov r7, #1 │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ ldrb r3, [sp, #48] @ 0x30 │ │ │ │ ldr lr, [sp, #52] @ 0x34 │ │ │ │ lsl r7, r7, r3 │ │ │ │ @@ -42336,26 +42336,26 @@ │ │ │ │ ldr r3, [pc, #236] @ 20cdf8 │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r9, r0 │ │ │ │ beq 20cde8 │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 807620 │ │ │ │ + bl 807610 │ │ │ │ cmp r0, #0 │ │ │ │ beq 20cd54 │ │ │ │ b 20cc60 │ │ │ │ lsr r1, r3, #1 │ │ │ │ eor r5, r5, r4 │ │ │ │ tst r6, #1 │ │ │ │ eor r1, r1, r5, lsr #31 │ │ │ │ mov r0, r7 │ │ │ │ lsl r1, r1, #31 │ │ │ │ addne r0, r7, #-2147483648 @ 0x80000000 │ │ │ │ - bl 807024 │ │ │ │ + bl 807014 │ │ │ │ mov r9, r0 │ │ │ │ tst r6, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -42504,15 +42504,15 @@ │ │ │ │ mov r9, r3 │ │ │ │ mov sl, r2 │ │ │ │ beq 20d0fc │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #344] @ 20d114 │ │ │ │ - bl 806e54 │ │ │ │ + bl 806e44 │ │ │ │ cmp r0, #0 │ │ │ │ beq 20d00c │ │ │ │ b 20ceac │ │ │ │ eor r2, r7, r5 │ │ │ │ lsr r3, r3, #1 │ │ │ │ tst fp, #1 │ │ │ │ eor r3, r3, r2, lsr #31 │ │ │ │ @@ -42522,15 +42522,15 @@ │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ movne r0, #0 │ │ │ │ movne r1, #0 │ │ │ │ ldrne r0, [sp, #88] @ 0x58 │ │ │ │ addne r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r3, r5 │ │ │ │ - bl 806540 │ │ │ │ + bl 806530 │ │ │ │ mov sl, r0 │ │ │ │ mov r9, r1 │ │ │ │ tst fp, #4 │ │ │ │ addne r9, r9, #-2147483648 @ 0x80000000 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ @@ -42698,15 +42698,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, pc, r0, asr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, lr, ip, asr r8 │ │ │ │ + rsbeq r6, lr, ip, asr #16 │ │ │ │ rsbseq lr, pc, r4, lsl #3 │ │ │ │ │ │ │ │ 0020d2c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -42825,15 +42825,15 @@ │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #97] @ 0x61 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #116] @ 0x74 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ blt 20d500 │ │ │ │ @@ -43718,44 +43718,44 @@ │ │ │ │ lsr ip, r9, lr │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr ip, [sp, #16] │ │ │ │ orrne ip, ip, #1 │ │ │ │ b 20d720 │ │ │ │ rsbseq lr, pc, r0, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r6, [lr], #-42 @ 0xffffffd6 @ │ │ │ │ + rsbeq r6, lr, sl, asr #5 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq sp, pc, r4, ror fp @ │ │ │ │ - rsbeq r5, lr, r4, lsr #21 │ │ │ │ - subseq fp, pc, r8, ror #12 │ │ │ │ + @ instruction: 0x006e5a94 │ │ │ │ + subseq fp, pc, r8, asr r6 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq r5, lr, r0, asr #20 │ │ │ │ - ldrheq fp, [pc], #-120 @ │ │ │ │ - subseq fp, pc, r0, lsl #12 │ │ │ │ + rsbeq r5, lr, r0, lsr sl │ │ │ │ + subseq fp, pc, r8, lsr #15 │ │ │ │ + ldrsheq fp, [pc], #-80 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq r5, lr, r4, lsl #19 │ │ │ │ - subseq fp, pc, r0, asr r5 @ │ │ │ │ - subseq fp, pc, r8, ror #10 │ │ │ │ - rsbeq r5, lr, ip, asr #18 │ │ │ │ - subseq fp, pc, r4, ror r5 @ │ │ │ │ - @ instruction: 0x005fb590 │ │ │ │ - rsbeq r5, lr, r8, asr #3 │ │ │ │ - subseq sl, pc, r8, ror #28 │ │ │ │ - subseq sl, pc, ip, ror #27 │ │ │ │ - @ instruction: 0x006e519c │ │ │ │ - subseq sl, pc, r0, lsr #29 │ │ │ │ - subseq sl, pc, r0, ror #26 │ │ │ │ - rsbeq r5, lr, r4, ror r1 │ │ │ │ - subseq sl, pc, r8, lsr sp @ │ │ │ │ - rsbeq r5, lr, r4, asr #2 │ │ │ │ - subseq sl, pc, r0, lsl sp @ │ │ │ │ + rsbeq r5, lr, r4, ror r9 │ │ │ │ + subseq fp, pc, r0, asr #10 │ │ │ │ + subseq fp, pc, r8, asr r5 @ │ │ │ │ + rsbeq r5, lr, ip, lsr r9 │ │ │ │ + subseq fp, pc, r4, ror #10 │ │ │ │ + subseq fp, pc, r0, lsl #11 │ │ │ │ + strheq r5, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq sl, pc, r8, asr lr @ │ │ │ │ + ldrsbeq sl, [pc], #-220 @ │ │ │ │ + rsbeq r5, lr, ip, lsl #3 │ │ │ │ + @ instruction: 0x005fae90 │ │ │ │ + subseq sl, pc, r0, asr sp @ │ │ │ │ + rsbeq r5, lr, r4, ror #2 │ │ │ │ + subseq sl, pc, r8, lsr #26 │ │ │ │ + rsbeq r5, lr, r4, lsr r1 │ │ │ │ + subseq sl, pc, r0, lsl #26 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq r5, lr, r8, lsr #2 │ │ │ │ - ldrsheq sl, [pc], #-196 @ │ │ │ │ - subseq sl, pc, ip, ror lr @ │ │ │ │ + rsbeq r5, lr, r8, lsl r1 │ │ │ │ + subseq sl, pc, r4, ror #25 │ │ │ │ + subseq sl, pc, ip, ror #28 │ │ │ │ mov r3, r2 │ │ │ │ mov lr, #1 │ │ │ │ bic r2, r3, #-33554432 @ 0xfe000000 │ │ │ │ sub r2, r2, #8388608 @ 0x800000 │ │ │ │ orrs lr, lr, r2 │ │ │ │ movne r2, #1 │ │ │ │ moveq r2, #0 │ │ │ │ @@ -44307,31 +44307,31 @@ │ │ │ │ strd r2, [sp, #136] @ 0x88 │ │ │ │ strd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #120 @ 0x78 │ │ │ │ add r0, sp, #264 @ 0x108 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #136] @ 0x88 │ │ │ │ ldr r5, [sp, #140] @ 0x8c │ │ │ │ adds lr, lr, r3 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -45090,30 +45090,30 @@ │ │ │ │ orreq r2, r2, #1073741824 @ 0x40000000 │ │ │ │ mov r1, #5 │ │ │ │ str r2, [r3, #12] │ │ │ │ strb r1, [r3] │ │ │ │ b 20f9f4 │ │ │ │ rsbseq ip, pc, ip, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r4, lr, r2, ror #14 │ │ │ │ + rsbeq r4, lr, r2, asr r7 │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ rsbseq fp, pc, r0, ror pc @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ svcvc 0x00ff0000 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - rsbeq r3, lr, r8, ror #20 │ │ │ │ - subseq r9, pc, r0, ror #15 │ │ │ │ - subseq r9, pc, ip, lsr #12 │ │ │ │ + rsbeq r3, lr, r8, asr sl │ │ │ │ + ldrsbeq r9, [pc], #-112 @ │ │ │ │ + subseq r9, pc, ip, lsl r6 @ │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ - rsbeq r3, lr, ip, lsl sl │ │ │ │ - subseq r9, pc, r4, asr #12 │ │ │ │ - subseq r9, pc, r0, ror #12 │ │ │ │ - rsbeq r3, lr, r8, ror #19 │ │ │ │ - subseq r9, pc, ip, lsr #11 │ │ │ │ + rsbeq r3, lr, ip, lsl #20 │ │ │ │ + subseq r9, pc, r4, lsr r6 @ │ │ │ │ + subseq r9, pc, r0, asr r6 @ │ │ │ │ + ldrdeq r3, [lr], #-152 @ 0xffffff68 @ │ │ │ │ + @ instruction: 0x005f959c │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ subs r4, r8, r1 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ sbcs ip, sl, r1 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ movcc lr, #1 │ │ │ │ @@ -46671,31 +46671,31 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #408 @ 0x198 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - strdeq r2, [lr], #-152 @ 0xffffff68 @ │ │ │ │ - ldrheq r8, [pc], #-92 @ │ │ │ │ - rsbeq r2, lr, ip, asr #19 │ │ │ │ - ldrsbeq r8, [pc], #-96 @ │ │ │ │ - @ instruction: 0x005f8594 │ │ │ │ - rsbeq r2, lr, r0, lsr #19 │ │ │ │ - subseq r8, pc, r0, asr #12 │ │ │ │ - subseq r8, pc, r4, asr #11 │ │ │ │ - rsbeq r2, lr, r8, ror r9 │ │ │ │ - subseq r8, pc, ip, lsr r5 @ │ │ │ │ + rsbeq r2, lr, r8, ror #19 │ │ │ │ + subseq r8, pc, ip, lsr #11 │ │ │ │ + strheq r2, [lr], #-156 @ 0xffffff64 @ │ │ │ │ + subseq r8, pc, r0, asr #13 │ │ │ │ + subseq r8, pc, r4, lsl #11 │ │ │ │ + @ instruction: 0x006e2990 │ │ │ │ + subseq r8, pc, r0, lsr r6 @ │ │ │ │ + ldrheq r8, [pc], #-84 @ │ │ │ │ + rsbeq r2, lr, r8, ror #18 │ │ │ │ + subseq r8, pc, ip, lsr #10 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ - rsbeq r2, lr, r0, asr r9 │ │ │ │ - subseq r8, pc, r8, lsl r5 @ │ │ │ │ - subseq r8, pc, r0, lsr #13 │ │ │ │ - rsbeq r2, lr, r8, lsr #18 │ │ │ │ - ldrsheq r8, [pc], #-68 @ │ │ │ │ - subseq r8, pc, ip, lsl #10 │ │ │ │ + rsbeq r2, lr, r0, asr #18 │ │ │ │ + subseq r8, pc, r8, lsl #10 │ │ │ │ + @ instruction: 0x005f8690 │ │ │ │ + rsbeq r2, lr, r8, lsl r9 │ │ │ │ + subseq r8, pc, r4, ror #9 │ │ │ │ + ldrsheq r8, [pc], #-76 @ │ │ │ │ │ │ │ │ 00211100 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -46779,15 +46779,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sl, [pc], #-40 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, lr, r4, ror r8 │ │ │ │ + rsbeq r2, lr, r4, ror #16 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ rsbseq sl, pc, r4, ror #3 │ │ │ │ │ │ │ │ 00211270 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -46810,23 +46810,23 @@ │ │ │ │ beq 211320 │ │ │ │ lsr r3, r6, #23 │ │ │ │ add r3, r3, #1 │ │ │ │ tst r3, #254 @ 0xfe │ │ │ │ beq 21132c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 807400 │ │ │ │ + bl 8073f0 │ │ │ │ ldr r3, [pc, #248] @ 2113dc │ │ │ │ bic r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ cmp r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ beq 21136c │ │ │ │ bic r0, r0, #-2147483648 @ 0x80000000 │ │ │ │ mov r1, #8388608 @ 0x800000 │ │ │ │ - bl 807620 │ │ │ │ + bl 807610 │ │ │ │ cmp r0, #0 │ │ │ │ bne 21137c │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -46914,29 +46914,29 @@ │ │ │ │ orrs r2, r2, #0 │ │ │ │ mov fp, #0 │ │ │ │ beq 2114e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806b60 │ │ │ │ + bl 806b50 │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #348] @ 2115dc │ │ │ │ mov r2, r0 │ │ │ │ bic r0, r3, #-2147483648 @ 0x80000000 │ │ │ │ cmp r0, r1 │ │ │ │ cmpeq r2, fp │ │ │ │ mov r9, r3 │ │ │ │ mov r8, r2 │ │ │ │ beq 211538 │ │ │ │ mov r0, r2 │ │ │ │ bic r1, r3, #-2147483648 @ 0x80000000 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1048576 @ 0x100000 │ │ │ │ - bl 806e54 │ │ │ │ + bl 806e44 │ │ │ │ cmp r0, #0 │ │ │ │ bne 211548 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -47087,15 +47087,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r9, [pc], #-216 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006e2390 │ │ │ │ + rsbeq r2, lr, r0, lsl #7 │ │ │ │ rsbseq r9, pc, r0, lsr #26 │ │ │ │ │ │ │ │ 00211724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -47181,15 +47181,15 @@ │ │ │ │ lsrcs r3, r0, #1 │ │ │ │ lslcs r9, r0, #31 │ │ │ │ mov r2, r7 │ │ │ │ orrcs r0, r3, r1, lsl #31 │ │ │ │ lsrcs r1, r1, #1 │ │ │ │ mov r3, #0 │ │ │ │ movcc r9, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r5, r0 │ │ │ │ umull ip, r3, r4, r5 │ │ │ │ mov r0, r9 │ │ │ │ mla r3, r4, r1, r3 │ │ │ │ cmp r9, ip │ │ │ │ sbcs r1, r2, r3 │ │ │ │ mov lr, r2 │ │ │ │ @@ -47209,15 +47209,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ moveq r5, r1 │ │ │ │ bne 2119f0 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, r0 │ │ │ │ umull ip, lr, r4, r3 │ │ │ │ mov r0, #0 │ │ │ │ mla lr, r4, r1, lr │ │ │ │ cmp r0, ip │ │ │ │ sbcs r9, r2, lr │ │ │ │ mov sl, r1 │ │ │ │ @@ -47934,38 +47934,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 2124b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r9, pc, ip, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r1, [lr], #-242 @ 0xffffff0e @ │ │ │ │ + rsbeq r1, lr, r2, lsr #31 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r9, pc, r0, asr #18 │ │ │ │ - strdeq r1, [lr], #-176 @ 0xffffff50 @ │ │ │ │ - ldrheq r7, [pc], #-140 @ │ │ │ │ - ldrheq r7, [pc], #-116 @ │ │ │ │ + rsbeq r1, lr, r0, ror #23 │ │ │ │ + subseq r7, pc, ip, lsr #17 │ │ │ │ + subseq r7, pc, r4, lsr #15 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - rsbeq r1, lr, r8, asr #22 │ │ │ │ - subseq r7, pc, r4, lsl r7 @ │ │ │ │ - subseq r7, pc, ip, lsr #14 │ │ │ │ - strheq r1, [lr], #-142 @ 0xffffff72 @ │ │ │ │ - strdeq r1, [lr], #-100 @ 0xffffff9c @ │ │ │ │ - subseq r7, pc, ip, lsl r3 @ │ │ │ │ - subseq r7, pc, r8, lsr r3 @ │ │ │ │ - rsbeq r1, lr, ip, lsl r6 │ │ │ │ - subseq r7, pc, r0, ror #3 │ │ │ │ + rsbeq r1, lr, r8, lsr fp │ │ │ │ + subseq r7, pc, r4, lsl #14 │ │ │ │ + subseq r7, pc, ip, lsl r7 @ │ │ │ │ + rsbeq r1, lr, lr, lsr #17 │ │ │ │ + rsbeq r1, lr, r4, ror #13 │ │ │ │ + subseq r7, pc, ip, lsl #6 │ │ │ │ + subseq r7, pc, r8, lsr #6 │ │ │ │ + rsbeq r1, lr, ip, lsl #12 │ │ │ │ + ldrsbeq r7, [pc], #-16 @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - ldrdeq r1, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - subseq r7, pc, ip, ror r2 @ │ │ │ │ - subseq r7, pc, r0, lsl #4 │ │ │ │ - strheq r1, [lr], #-84 @ 0xffffffac @ │ │ │ │ - subseq r7, pc, ip, ror r1 @ │ │ │ │ - rsbeq r1, lr, r8, lsl #11 │ │ │ │ - subseq r7, pc, r4, asr r1 @ │ │ │ │ + rsbeq r1, lr, ip, asr #11 │ │ │ │ + subseq r7, pc, ip, ror #4 │ │ │ │ + ldrsheq r7, [pc], #-16 @ │ │ │ │ + rsbeq r1, lr, r4, lsr #11 │ │ │ │ + subseq r7, pc, ip, ror #2 │ │ │ │ + rsbeq r1, lr, r8, ror r5 │ │ │ │ + subseq r7, pc, r4, asr #2 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 002124b4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -48106,26 +48106,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 212700 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #104 @ 0x68 │ │ │ │ add r1, sp, #96 @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -48154,15 +48154,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 2127bc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -48171,26 +48171,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ strd r4, [sp, #104] @ 0x68 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r4, [sp, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov ip, #0 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -48258,23 +48258,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 212960 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ subs r2, r7, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ sbcs r0, r8, r0 │ │ │ │ @@ -48303,35 +48303,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 212a14 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ adds r1, r1, r3 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -48962,44 +48962,44 @@ │ │ │ │ movne ip, #1 │ │ │ │ lsl lr, ip, #14 │ │ │ │ mov r4, #0 │ │ │ │ b 213100 │ │ │ │ rsbseq r8, pc, r8, lsl #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq r0, lr, fp, lsl #27 │ │ │ │ + rsbeq r0, lr, fp, ror sp │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ rsbseq r8, pc, r8, asr r6 @ │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - rsbeq r0, lr, r8, lsr r7 │ │ │ │ - subseq r6, pc, r4, lsl #8 │ │ │ │ - ldrsheq r6, [pc], #-40 @ │ │ │ │ + rsbeq r0, lr, r8, lsr #14 │ │ │ │ + ldrsheq r6, [pc], #-52 @ │ │ │ │ + subseq r6, pc, r8, ror #5 │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ - rsbeq r0, lr, fp, ror #5 │ │ │ │ + ldrdeq r0, [lr], #-43 @ 0xffffffd5 @ │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ - rsbeq r0, lr, r0, lsl r0 │ │ │ │ - subseq r5, pc, r8, lsr ip @ │ │ │ │ - subseq r5, pc, r4, asr ip @ │ │ │ │ + rsbeq r0, lr, r0 │ │ │ │ + subseq r5, pc, r8, lsr #24 │ │ │ │ + subseq r5, pc, r4, asr #24 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ - rsbeq pc, sp, r4, asr #29 │ │ │ │ - subseq r5, pc, r8, lsl #21 │ │ │ │ + strheq pc, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + subseq r5, pc, r8, ror sl @ │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq pc, sp, r0, lsr lr @ │ │ │ │ - ldrsbeq r5, [pc], #-160 @ │ │ │ │ - subseq r5, pc, r4, asr sl @ │ │ │ │ - rsbeq pc, sp, ip, ror #27 │ │ │ │ - ldrheq r5, [pc], #-152 @ │ │ │ │ - ldrsbeq r5, [pc], #-144 @ │ │ │ │ - rsbeq pc, sp, ip, asr #27 │ │ │ │ - @ instruction: 0x005f5994 │ │ │ │ - rsbeq pc, sp, r8, lsr #27 │ │ │ │ - subseq r5, pc, ip, ror #18 │ │ │ │ + rsbeq pc, sp, r0, lsr #28 │ │ │ │ + subseq r5, pc, r0, asr #21 │ │ │ │ + subseq r5, pc, r4, asr #20 │ │ │ │ + ldrdeq pc, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r5, pc, r8, lsr #19 │ │ │ │ + subseq r5, pc, r0, asr #19 │ │ │ │ + strheq pc, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r5, pc, r4, lsl #19 │ │ │ │ + @ instruction: 0x006dfd98 │ │ │ │ + subseq r5, pc, ip, asr r9 @ │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ ldr r6, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #132] @ 0x84 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr r0, [sp, #156] @ 0x9c │ │ │ │ cmp r1, r0 │ │ │ │ cmpeq r6, ip │ │ │ │ @@ -49606,26 +49606,26 @@ │ │ │ │ mov r5, #0 │ │ │ │ mvncs r4, #0 │ │ │ │ bcs 213e68 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r4, r0 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, sl, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r9, r0 │ │ │ │ @@ -49654,15 +49654,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs r1, #0 │ │ │ │ bcs 213f24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ orr r3, r1, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -49671,26 +49671,26 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ strd r4, [sp, #80] @ 0x50 │ │ │ │ strd r4, [sp, #88] @ 0x58 │ │ │ │ strd r4, [sp, #96] @ 0x60 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r5, [sp, #92] @ 0x5c │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adcs r5, r5, r3 │ │ │ │ @@ -49758,23 +49758,23 @@ │ │ │ │ mov sl, #0 │ │ │ │ mvncs r9, #0 │ │ │ │ bcs 2140c8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r9, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ ldr ip, [sp, #92] @ 0x5c │ │ │ │ subs r2, r8, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ sbcs r0, r7, r0 │ │ │ │ @@ -49803,35 +49803,35 @@ │ │ │ │ cmp r0, #0 │ │ │ │ sbcs r3, r1, r6 │ │ │ │ mvncs r0, #0 │ │ │ │ movcs sl, #0 │ │ │ │ bcs 21417c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov sl, r1 │ │ │ │ orr sl, sl, r9 │ │ │ │ mov r9, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strd r2, [sp, #88] @ 0x58 │ │ │ │ strd r2, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r2, fp │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -50005,17 +50005,17 @@ │ │ │ │ bl 1fd1a8 │ │ │ │ mov r1, r0 │ │ │ │ b 2142f4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007f7798 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, pc, ip, ror #13 │ │ │ │ - rsbeq pc, sp, ip, lsl #12 │ │ │ │ - ldrsbeq r5, [pc], #-40 @ │ │ │ │ - subseq r5, pc, ip, asr #3 │ │ │ │ + strdeq pc, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq r5, pc, r8, asr #5 │ │ │ │ + ldrheq r5, [pc], #-28 @ │ │ │ │ andeq r0, r0, pc, lsl r3 │ │ │ │ │ │ │ │ 002144ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -50099,15 +50099,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, ip, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, sp, r8, asr #9 │ │ │ │ + strheq pc, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ ldrsheq pc, [pc], #-255 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r6, pc, r4, lsr lr @ │ │ │ │ │ │ │ │ 0021461c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ @@ -50197,15 +50197,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r6, [pc], #-220 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, sp, r4, asr r3 @ │ │ │ │ + rsbeq pc, sp, r4, asr #6 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ ldrheq r6, [pc], #-196 @ │ │ │ │ │ │ │ │ 00214798 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -50300,15 +50300,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r8, lsr ip @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq pc, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq pc, sp, ip, asr #3 │ │ │ │ rsbseq r6, pc, r8, lsr #22 │ │ │ │ │ │ │ │ 00214928 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -50659,19 +50659,19 @@ │ │ │ │ bl 1ffdec │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 214ddc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007f6698 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, r8, lsr ip │ │ │ │ - ldrdeq lr, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq lr, sp, r8, lsr #24 │ │ │ │ + rsbeq lr, sp, r4, asr #23 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrsbeq r6, [pc], #-80 @ │ │ │ │ - rsbeq lr, sp, r8, asr fp │ │ │ │ + rsbeq lr, sp, r8, asr #22 │ │ │ │ │ │ │ │ 00214eb0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -50753,19 +50753,19 @@ │ │ │ │ bl 1ffdec │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 214f48 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, ip, lsr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, ip, asr #21 │ │ │ │ - rsbeq lr, sp, r8, ror #20 │ │ │ │ + strheq lr, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq lr, sp, r8, asr sl │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r6, pc, r0, ror #8 │ │ │ │ - rsbeq lr, sp, r8, ror #19 │ │ │ │ + ldrdeq lr, [sp], #-152 @ 0xffffff68 @ │ │ │ │ │ │ │ │ 00215020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -50849,28 +50849,28 @@ │ │ │ │ bl 1ffdec │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 2150bc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r6, [pc], #-56 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, ip, lsr r9 │ │ │ │ - strdeq lr, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq lr, sp, ip, lsr #18 │ │ │ │ + rsbeq lr, sp, r0, ror #17 │ │ │ │ ldrsheq r6, [pc], #-36 @ │ │ │ │ │ │ │ │ 00215190 : │ │ │ │ lsr r2, r0, #23 │ │ │ │ add r2, r2, #1 │ │ │ │ tst r2, #254 @ 0xfe │ │ │ │ beq 2151c8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 806838 │ │ │ │ + bl 806828 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bics r2, r0, #-2147483648 @ 0x80000000 │ │ │ │ bne 2151e8 │ │ │ │ @@ -50969,16 +50969,16 @@ │ │ │ │ bl 1ffdec │ │ │ │ ldrb r3, [sp] │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ b 215288 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, ip, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, r0, lsl #15 │ │ │ │ - rsbeq lr, sp, ip, lsr #14 │ │ │ │ + rsbeq lr, sp, r0, ror r7 │ │ │ │ + rsbeq lr, sp, ip, lsl r7 │ │ │ │ rsbseq r6, pc, r8, lsr r1 @ │ │ │ │ │ │ │ │ 00215360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -51055,16 +51055,16 @@ │ │ │ │ bl 1ffdec │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2153f4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, pc, r0, ror r0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq lr, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ - strheq lr, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq lr, sp, ip, ror #11 │ │ │ │ + rsbeq lr, sp, ip, lsr #11 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrheq r5, [pc], #-244 @ │ │ │ │ │ │ │ │ 002154b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51140,16 +51140,16 @@ │ │ │ │ bl 1ffdec │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 215540 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r4, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq lr, [sp], #-76 @ 0xffffffb4 @ │ │ │ │ - rsbeq lr, sp, r0, ror r4 │ │ │ │ + rsbeq lr, sp, ip, lsr #9 │ │ │ │ + rsbeq lr, sp, r0, ror #8 │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r5, pc, r8, ror #28 │ │ │ │ │ │ │ │ 00215600 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51225,16 +51225,16 @@ │ │ │ │ bl 1ffdec │ │ │ │ ldrb r5, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 21568c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [pc], #-216 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, r0, ror r3 │ │ │ │ - rsbeq lr, sp, r4, lsr #6 │ │ │ │ + rsbeq lr, sp, r0, ror #6 │ │ │ │ + rsbeq lr, sp, r4, lsl r3 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r5, pc, ip, lsl sp @ │ │ │ │ │ │ │ │ 0021574c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51312,16 +51312,16 @@ │ │ │ │ bl 1ffdec │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 2157d8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, ip, lsl #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sp, r0, lsr #4 │ │ │ │ - ldrdeq lr, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq lr, sp, r0, lsl r2 │ │ │ │ + rsbeq lr, sp, ip, asr #3 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsbeq r5, [pc], #-176 @ │ │ │ │ │ │ │ │ 002158a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51401,16 +51401,16 @@ │ │ │ │ bl 1ffdec │ │ │ │ ldrb r4, [sp, #1] │ │ │ │ ldrb r3, [sp] │ │ │ │ b 215934 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r0, lsr fp @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq lr, [sp], #-12 @ │ │ │ │ - rsbeq lr, sp, r0, lsl #1 │ │ │ │ + rsbeq lr, sp, ip, lsr #1 │ │ │ │ + rsbeq lr, sp, r0, ror r0 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r5, pc, r4, ror sl @ │ │ │ │ │ │ │ │ 002159fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51516,17 +51516,17 @@ │ │ │ │ b 215af0 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 215b74 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r5, [pc], #-144 @ │ │ │ │ - rsbeq sp, sp, ip, asr pc │ │ │ │ + rsbeq sp, sp, ip, asr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r8, asr #29 │ │ │ │ + strheq sp, [sp], #-232 @ 0xffffff18 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r5, pc, r8, asr #17 │ │ │ │ │ │ │ │ 00215bc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51632,17 +51632,17 @@ │ │ │ │ b 215cb8 │ │ │ │ ldrh r3, [r6] │ │ │ │ orr r3, r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r6] │ │ │ │ b 215d3c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r8, ror #15 │ │ │ │ - @ instruction: 0x006ddd94 │ │ │ │ + rsbeq sp, sp, r4, lsl #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r0, lsl #26 │ │ │ │ + strdeq sp, [sp], #-192 @ 0xffffff40 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r5, pc, r0, lsl #14 │ │ │ │ │ │ │ │ 00215d8c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -51723,15 +51723,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 1fd0ac │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 215e58 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, pc, r8, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r0, asr #23 │ │ │ │ + strheq sp, [sp], #-176 @ 0xffffff50 @ │ │ │ │ rsbseq r5, pc, ip, ror r5 @ │ │ │ │ │ │ │ │ 00215ee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -51812,15 +51812,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1fd0ac │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 215fb4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [pc], #-68 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r4, lsl #21 │ │ │ │ + rsbeq sp, sp, r4, ror sl │ │ │ │ rsbseq r5, pc, r0, lsr #8 │ │ │ │ │ │ │ │ 00216040 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -51946,20 +51946,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r5, pc, ip, lsl #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r4, asr r8 │ │ │ │ + rsbeq sp, sp, r4, asr #16 │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r5, pc, r4, asr r2 @ │ │ │ │ - @ instruction: 0x006dd798 │ │ │ │ - subseq r3, pc, r0, asr #7 │ │ │ │ - ldrsbeq r3, [pc], #-60 @ │ │ │ │ + rsbeq sp, sp, r8, lsl #15 │ │ │ │ + ldrheq r3, [pc], #-48 @ │ │ │ │ + subseq r3, pc, ip, asr #7 │ │ │ │ │ │ │ │ 00216260 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ @@ -52084,20 +52084,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r5, pc, ip, ror #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r4, lsr r6 │ │ │ │ + rsbeq sp, sp, r4, lsr #12 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r5, pc, r4, lsr r0 @ │ │ │ │ - rsbeq sp, sp, r8, ror r5 │ │ │ │ - subseq r3, pc, r0, lsr #3 │ │ │ │ - ldrheq r3, [pc], #-28 @ │ │ │ │ + rsbeq sp, sp, r8, ror #10 │ │ │ │ + @ instruction: 0x005f3190 │ │ │ │ + subseq r3, pc, ip, lsr #3 │ │ │ │ │ │ │ │ 00216480 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -52198,17 +52198,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r4, pc, r4, asr pc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, pc, ip, asr #29 │ │ │ │ - strheq sp, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq r2, pc, r4, ror #31 │ │ │ │ - subseq r3, pc, r0 │ │ │ │ + rsbeq sp, sp, ip, lsr #7 │ │ │ │ + ldrsbeq r2, [pc], #-244 @ │ │ │ │ + ldrsheq r2, [pc], #-240 @ │ │ │ │ │ │ │ │ 00216634 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -52287,15 +52287,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 1fd0ac │ │ │ │ ldrb r1, [sp, #16] │ │ │ │ b 216700 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, pc, r0, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, r8, lsl r3 │ │ │ │ + rsbeq sp, sp, r8, lsl #6 │ │ │ │ ldrsbeq r4, [pc], #-196 @ │ │ │ │ │ │ │ │ 0021678c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -52376,15 +52376,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1fd0ac │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ b 21685c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, pc, ip, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq sp, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sp, sp, ip, asr #3 │ │ │ │ rsbseq r4, pc, r8, ror fp @ │ │ │ │ │ │ │ │ 002168e8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -52459,15 +52459,15 @@ │ │ │ │ mov r0, sp │ │ │ │ bl 1fd0ac │ │ │ │ ldrb r3, [sp] │ │ │ │ b 21699c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r4, [pc], #-172 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, sp, ip, ror r0 │ │ │ │ + rsbeq sp, sp, ip, rrx │ │ │ │ rsbseq r4, pc, r8, lsr sl @ │ │ │ │ │ │ │ │ 00216a2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -52561,20 +52561,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ ldrheq r4, [pc], #-144 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, r0, asr #30 │ │ │ │ - rsbeq ip, sp, ip, lsl #29 │ │ │ │ - ldrdeq ip, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq ip, sp, r0, lsr pc │ │ │ │ + rsbeq ip, sp, ip, ror lr │ │ │ │ + rsbeq ip, sp, ip, asr #29 │ │ │ │ rsbseq r4, pc, r0, ror #17 │ │ │ │ - rsbeq ip, sp, r0, lsr lr │ │ │ │ - ldrsheq r2, [pc], #-152 @ │ │ │ │ + rsbeq ip, sp, r0, lsr #28 │ │ │ │ + subseq r2, pc, r8, ror #19 │ │ │ │ │ │ │ │ 00216bcc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #356] @ 216d48 │ │ │ │ @@ -52666,21 +52666,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r4, pc, r0, lsl r8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, r0, lsr #27 │ │ │ │ - strdeq ip, [sp], #-194 @ 0xffffff3e @ │ │ │ │ - rsbeq ip, sp, ip, lsr sp │ │ │ │ + @ instruction: 0x006dcd90 │ │ │ │ + rsbeq ip, sp, r2, ror #25 │ │ │ │ + rsbeq ip, sp, ip, lsr #26 │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r4, pc, ip, lsr r7 @ │ │ │ │ - @ instruction: 0x006dcc94 │ │ │ │ - subseq r2, pc, ip, asr r8 @ │ │ │ │ + rsbeq ip, sp, r4, lsl #25 │ │ │ │ + subseq r2, pc, ip, asr #16 │ │ │ │ │ │ │ │ 00216d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -52775,21 +52775,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r4, pc, r4, ror #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, ip, ror #23 │ │ │ │ - rsbeq ip, sp, ip, asr #22 │ │ │ │ - @ instruction: 0x006dcb90 │ │ │ │ + ldrdeq ip, [sp], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq ip, sp, ip, lsr fp │ │ │ │ + rsbeq ip, sp, r0, lsl #23 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x007f4590 │ │ │ │ - rsbeq ip, sp, r8, ror #21 │ │ │ │ - ldrheq r2, [pc], #-96 @ │ │ │ │ + ldrdeq ip, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + subseq r2, pc, r0, lsr #13 │ │ │ │ │ │ │ │ 00216f18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 21709c │ │ │ │ @@ -52883,21 +52883,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1616 @ 0x650 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r4, pc, r4, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, r4, ror #20 │ │ │ │ - strheq ip, [sp], #-146 @ 0xffffff6e @ │ │ │ │ - strdeq ip, [sp], #-144 @ 0xffffff70 @ │ │ │ │ + rsbeq ip, sp, r4, asr sl │ │ │ │ + rsbeq ip, sp, r2, lsr #19 │ │ │ │ + rsbeq ip, sp, r0, ror #19 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsheq r4, [pc], #-48 @ │ │ │ │ - rsbeq ip, sp, r0, asr #18 │ │ │ │ - subseq r2, pc, r8, lsl #10 │ │ │ │ + rsbeq ip, sp, r0, lsr r9 │ │ │ │ + ldrsheq r2, [pc], #-72 @ │ │ │ │ │ │ │ │ 002170c0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -52990,19 +52990,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r4, pc, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006dc898 │ │ │ │ - rsbeq ip, sp, r4, ror #15 │ │ │ │ + rsbeq ip, sp, r8, lsl #17 │ │ │ │ + ldrdeq ip, [sp], #-116 @ 0xffffff8c @ │ │ │ │ rsbseq r4, pc, ip, asr #4 │ │ │ │ - rsbeq ip, sp, r0, lsr #15 │ │ │ │ - subseq r2, pc, r4, ror #6 │ │ │ │ + @ instruction: 0x006dc790 │ │ │ │ + subseq r2, pc, r4, asr r3 @ │ │ │ │ │ │ │ │ 0021725c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -53095,19 +53095,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #1216 @ 0x4c0 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r4, pc, r8, ror r1 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, lr, ror #12 │ │ │ │ + rsbeq ip, sp, lr, asr r6 │ │ │ │ ldrsbeq r4, [pc], #-4 @ │ │ │ │ - rsbeq ip, sp, ip, asr #12 │ │ │ │ - rsbeq ip, sp, r4, lsl #12 │ │ │ │ - subseq r2, pc, r8, asr #3 │ │ │ │ + rsbeq ip, sp, ip, lsr r6 │ │ │ │ + strdeq ip, [sp], #-84 @ 0xffffffac @ │ │ │ │ + ldrheq r2, [pc], #-24 @ │ │ │ │ │ │ │ │ 002173f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -53168,15 +53168,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r4, ror #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, ip, ror #10 │ │ │ │ + rsbeq ip, sp, ip, asr r5 │ │ │ │ rsbseq r3, pc, r8, asr #30 │ │ │ │ │ │ │ │ 00217508 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53238,15 +53238,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r3, [pc], #-228 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, ip, asr r4 │ │ │ │ + rsbeq ip, sp, ip, asr #8 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r3, pc, r8, lsr lr @ │ │ │ │ │ │ │ │ 00217620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53308,15 +53308,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [pc], #-220 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, r4, asr #6 │ │ │ │ + rsbeq ip, sp, r4, lsr r3 │ │ │ │ rsbseq r3, pc, r0, lsr #26 │ │ │ │ │ │ │ │ 00217728 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53375,15 +53375,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [pc], #-196 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, ip, lsr r2 │ │ │ │ + rsbeq ip, sp, ip, lsr #4 │ │ │ │ rsbseq r3, pc, r8, lsl ip @ │ │ │ │ │ │ │ │ 0021782c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53445,15 +53445,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [pc], #-176 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, r8, lsr r1 │ │ │ │ + rsbeq ip, sp, r8, lsr #2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r3, pc, r4, lsl fp @ │ │ │ │ │ │ │ │ 00217944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53515,15 +53515,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007f3a98 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, r0, lsr #32 │ │ │ │ + rsbeq ip, sp, r0, lsl r0 │ │ │ │ ldrsheq r3, [pc], #-156 @ │ │ │ │ │ │ │ │ 00217a4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53582,15 +53582,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007f3990 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r8, lsl pc │ │ │ │ + rsbeq fp, sp, r8, lsl #30 │ │ │ │ ldrsheq r3, [pc], #-132 @ │ │ │ │ │ │ │ │ 00217b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53651,15 +53651,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, sp, r0, asr lr │ │ │ │ + rsbeq fp, sp, r0, asr #28 │ │ │ │ rsbseq r3, pc, r8, ror r8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r3, pc, ip, ror #15 │ │ │ │ │ │ │ │ 00217c6c : │ │ │ │ @@ -53722,15 +53722,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, sp, r4, lsr sp │ │ │ │ + rsbeq fp, sp, r4, lsr #26 │ │ │ │ rsbseq r3, pc, ip, asr r7 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r3, [pc], #-96 @ │ │ │ │ │ │ │ │ 00217d78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53790,15 +53790,15 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, sp, r8, lsr #24 │ │ │ │ + rsbeq fp, sp, r8, lsl ip │ │ │ │ rsbseq r3, pc, r0, asr r6 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, pc, r4, asr #11 │ │ │ │ │ │ │ │ 00217e80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -53862,15 +53862,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, ip, asr r5 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq fp, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq fp, sp, r8, ror #21 │ │ │ │ rsbseq r3, pc, r0, asr #9 │ │ │ │ │ │ │ │ 00217f90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -53932,15 +53932,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, ip, asr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r8, ror #19 │ │ │ │ + ldrdeq fp, [sp], #-152 @ 0xffffff68 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ ldrheq r3, [pc], #-48 @ │ │ │ │ │ │ │ │ 002180a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54002,15 +54002,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r4, lsr r3 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq fp, [sp], #-128 @ 0xffffff80 @ │ │ │ │ + rsbeq fp, sp, r0, asr #17 │ │ │ │ @ instruction: 0x007f3298 │ │ │ │ │ │ │ │ 002181b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54069,15 +54069,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, ip, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r8, asr #15 │ │ │ │ + strheq fp, [sp], #-120 @ 0xffffff88 @ │ │ │ │ @ instruction: 0x007f3190 │ │ │ │ │ │ │ │ 002182b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54137,15 +54137,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r8, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r0, asr #13 │ │ │ │ + strheq fp, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ @ instruction: 0x007f3094 │ │ │ │ │ │ │ │ 002183bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54205,15 +54205,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, pc, r0, lsr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq fp, [sp], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq fp, sp, r8, lsr #11 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r2, pc, ip, lsl #31 │ │ │ │ │ │ │ │ 002184cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54273,15 +54273,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r0, lsl pc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r8, lsr #9 │ │ │ │ + @ instruction: 0x006db498 │ │ │ │ rsbseq r2, pc, ip, ror lr @ │ │ │ │ │ │ │ │ 002185cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54338,15 +54338,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r0, lsl lr @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, r8, lsr #7 │ │ │ │ + @ instruction: 0x006db398 │ │ │ │ rsbseq r2, pc, ip, ror sp @ │ │ │ │ │ │ │ │ 002186c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54406,15 +54406,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r4, lsl sp @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, sp, ip, lsr #5 │ │ │ │ + @ instruction: 0x006db29c │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r2, pc, r0, lsl #25 │ │ │ │ │ │ │ │ 002187d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54474,15 +54474,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r4, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006db19c │ │ │ │ + rsbeq fp, sp, ip, lsl #3 │ │ │ │ rsbseq r2, pc, r0, ror fp @ │ │ │ │ │ │ │ │ 002188d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54539,15 +54539,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r4, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006db09c │ │ │ │ + rsbeq fp, sp, ip, lsl #1 │ │ │ │ rsbseq r2, pc, r0, ror sl @ │ │ │ │ │ │ │ │ 002189d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54610,15 +54610,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r8, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r8, lsl #31 │ │ │ │ + rsbeq sl, sp, r8, ror pc │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r2, pc, r8, ror #18 │ │ │ │ │ │ │ │ 00218af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -54681,15 +54681,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, ip, ror #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, ip, ror #28 │ │ │ │ + rsbeq sl, sp, ip, asr lr │ │ │ │ rsbseq r2, pc, ip, asr #16 │ │ │ │ │ │ │ │ 00218bfc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -54749,15 +54749,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, r0, ror #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r0, ror #26 │ │ │ │ + rsbeq sl, sp, r0, asr sp │ │ │ │ rsbseq r2, pc, r0, asr #14 │ │ │ │ │ │ │ │ 00218d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -54825,15 +54825,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r2, [pc], #-100 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r4, asr #24 │ │ │ │ + rsbeq sl, sp, r4, lsr ip │ │ │ │ rsbseq r2, pc, ip, lsl r6 @ │ │ │ │ │ │ │ │ 00218e2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -54900,15 +54900,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, pc, ip, lsl #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, ip, lsl fp │ │ │ │ + rsbeq sl, sp, ip, lsl #22 │ │ │ │ ldrsheq r2, [pc], #-68 @ │ │ │ │ │ │ │ │ 00218f50 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -55047,17 +55047,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r2, pc, r0, asr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, pc, r4, asr #6 │ │ │ │ - rsbeq sl, sp, r0, ror #16 │ │ │ │ - subseq r0, pc, r8, lsl #9 │ │ │ │ - subseq r0, pc, r4, lsr #9 │ │ │ │ + rsbeq sl, sp, r0, asr r8 │ │ │ │ + subseq r0, pc, r8, ror r4 @ │ │ │ │ + @ instruction: 0x005f0494 │ │ │ │ │ │ │ │ 00219190 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -55144,17 +55144,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r2, pc, r0, asr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, pc, r4, asr #3 │ │ │ │ - rsbeq sl, sp, r4, ror #13 │ │ │ │ - subseq r0, pc, ip, lsl #6 │ │ │ │ - subseq r0, pc, r8, lsr #6 │ │ │ │ + ldrdeq sl, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + ldrsheq r0, [pc], #-44 @ │ │ │ │ + subseq r0, pc, r8, lsl r3 @ │ │ │ │ │ │ │ │ 0021930c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #220] @ 219400 │ │ │ │ @@ -55212,15 +55212,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r2, [pc], #-0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r8, ror #12 │ │ │ │ + rsbeq sl, sp, r8, asr r6 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r2, pc, r0, asr #32 │ │ │ │ │ │ │ │ 00219418 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55279,15 +55279,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r4, asr #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, ip, asr r5 │ │ │ │ + rsbeq sl, sp, ip, asr #10 │ │ │ │ rsbseq r1, pc, r4, lsr pc @ │ │ │ │ │ │ │ │ 00219514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55343,15 +55343,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r8, asr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r0, ror #8 │ │ │ │ + rsbeq sl, sp, r0, asr r4 │ │ │ │ rsbseq r1, pc, r8, lsr lr @ │ │ │ │ │ │ │ │ 0021960c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55410,15 +55410,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [pc], #-208 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r8, ror #6 │ │ │ │ + rsbeq sl, sp, r8, asr r3 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r1, pc, r0, asr #26 │ │ │ │ │ │ │ │ 00219718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55477,15 +55477,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r4, asr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, ip, asr r2 │ │ │ │ + rsbeq sl, sp, ip, asr #4 │ │ │ │ rsbseq r1, pc, r4, lsr ip @ │ │ │ │ │ │ │ │ 00219814 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55541,15 +55541,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r8, asr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r0, ror #2 │ │ │ │ + rsbeq sl, sp, r0, asr r1 │ │ │ │ rsbseq r1, pc, r8, lsr fp @ │ │ │ │ │ │ │ │ 0021990c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55611,15 +55611,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r1, [pc], #-160 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sl, sp, r0, asr r0 │ │ │ │ + rsbeq sl, sp, r0, asr #32 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r1, pc, r4, lsr sl @ │ │ │ │ │ │ │ │ 00219a24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -55681,15 +55681,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r1, [pc], #-152 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r8, lsr pc │ │ │ │ + rsbeq r9, sp, r8, lsr #30 │ │ │ │ rsbseq r1, pc, ip, lsl r9 @ │ │ │ │ │ │ │ │ 00219b2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -55748,15 +55748,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r1, [pc], #-128 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r0, lsr lr │ │ │ │ + rsbeq r9, sp, r0, lsr #28 │ │ │ │ rsbseq r1, pc, r4, lsl r8 @ │ │ │ │ │ │ │ │ 00219c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -55823,15 +55823,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r8, lsl #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r8, lsl sp │ │ │ │ + rsbeq r9, sp, r8, lsl #26 │ │ │ │ ldrsheq r1, [pc], #-100 @ │ │ │ │ │ │ │ │ 00219d54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ @@ -55897,15 +55897,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r4, ror #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r9, [sp], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq r9, sp, r4, ror #23 │ │ │ │ ldrsbeq r1, [pc], #-80 @ │ │ │ │ │ │ │ │ 00219e74 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56041,17 +56041,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x007f149c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, pc, r4, lsr #8 │ │ │ │ - rsbeq r9, sp, r8, asr #18 │ │ │ │ - subseq pc, lr, r0, ror r5 @ │ │ │ │ - subseq pc, lr, ip, lsl #11 │ │ │ │ + rsbeq r9, sp, r8, lsr r9 │ │ │ │ + subseq pc, lr, r0, ror #10 │ │ │ │ + subseq pc, lr, ip, ror r5 @ │ │ │ │ │ │ │ │ 0021a0a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -56135,17 +56135,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r1, pc, r8, lsr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r1, [pc], #-32 @ │ │ │ │ - ldrdeq r9, [sp], #-120 @ 0xffffff88 @ │ │ │ │ - subseq pc, lr, r0, lsl #8 │ │ │ │ - subseq pc, lr, ip, lsl r4 @ │ │ │ │ + rsbeq r9, sp, r8, asr #15 │ │ │ │ + ldrsheq pc, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + subseq pc, lr, ip, lsl #8 │ │ │ │ │ │ │ │ 0021a218 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #224] @ 21a310 │ │ │ │ @@ -56204,15 +56204,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, pc, r4, asr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r4, ror #14 │ │ │ │ + rsbeq r9, sp, r4, asr r7 │ │ │ │ rsbseq r1, pc, r0, lsr r1 @ │ │ │ │ │ │ │ │ 0021a320 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56272,15 +56272,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r1, [pc], #-12 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, ip, asr r6 │ │ │ │ + rsbeq r9, sp, ip, asr #12 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r1, pc, r8, lsr #32 │ │ │ │ │ │ │ │ 0021a430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56340,15 +56340,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, ip, lsr #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, ip, asr #10 │ │ │ │ + rsbeq r9, sp, ip, lsr r5 │ │ │ │ rsbseq r0, pc, r8, lsl pc @ │ │ │ │ │ │ │ │ 0021a530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56405,15 +56405,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, ip, lsr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, ip, asr #8 │ │ │ │ + rsbeq r9, sp, ip, lsr r4 │ │ │ │ rsbseq r0, pc, r8, lsl lr @ │ │ │ │ │ │ │ │ 0021a62c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56472,15 +56472,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r0, [pc], #-208 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r0, asr r3 │ │ │ │ + rsbeq r9, sp, r0, asr #6 │ │ │ │ rsbseq r0, pc, r0, lsr #26 │ │ │ │ │ │ │ │ 0021a730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56539,15 +56539,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, ip, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, ip, asr #4 │ │ │ │ + rsbeq r9, sp, ip, lsr r2 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ @ instruction: 0xffff8000 │ │ │ │ rsbseq r0, pc, ip, lsl ip @ │ │ │ │ │ │ │ │ 0021a83c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ @@ -56606,15 +56606,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, r0, lsr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r0, asr #2 │ │ │ │ + rsbeq r9, sp, r0, lsr r1 │ │ │ │ rsbseq r0, pc, r0, lsl fp @ │ │ │ │ │ │ │ │ 0021a938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -56670,15 +56670,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, r4, lsr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, sp, r4, asr #32 │ │ │ │ + rsbeq r9, sp, r4, lsr r0 │ │ │ │ rsbseq r0, pc, r4, lsl sl @ │ │ │ │ │ │ │ │ 0021aa30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -56730,15 +56730,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, sp, r4, ror pc │ │ │ │ + rsbeq r8, sp, r4, ror #30 │ │ │ │ @ instruction: 0x007f0998 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, pc, r8, lsr #18 │ │ │ │ │ │ │ │ 0021ab20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -56791,15 +56791,15 @@ │ │ │ │ add sp, sp, #24 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, sp, r4, lsl #29 │ │ │ │ + rsbeq r8, sp, r4, ror lr │ │ │ │ rsbseq r0, pc, r8, lsr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, pc, r8, lsr r8 @ │ │ │ │ │ │ │ │ 0021ac0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -56859,15 +56859,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-112 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r8, asr sp │ │ │ │ + rsbeq r8, sp, r8, asr #26 │ │ │ │ rsbseq r0, pc, r0, asr #14 │ │ │ │ │ │ │ │ 0021ad0c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -56926,15 +56926,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-96 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r8, asr ip │ │ │ │ + rsbeq r8, sp, r8, asr #24 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq r0, pc, r0, asr #12 │ │ │ │ │ │ │ │ 0021ae14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -56992,15 +56992,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, r8, asr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r0, asr fp │ │ │ │ + rsbeq r8, sp, r0, asr #22 │ │ │ │ rsbseq r0, pc, r8, lsr r5 @ │ │ │ │ │ │ │ │ 0021af10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57056,15 +57056,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, ip, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r4, asr sl │ │ │ │ + rsbeq r8, sp, r4, asr #20 │ │ │ │ rsbseq r0, pc, ip, lsr r4 @ │ │ │ │ │ │ │ │ 0021b008 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57123,15 +57123,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-52 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, ip, asr r9 │ │ │ │ + rsbeq r8, sp, ip, asr #18 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq r0, pc, r4, asr #6 │ │ │ │ │ │ │ │ 0021b110 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57189,15 +57189,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, pc, ip, asr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r4, asr r8 │ │ │ │ + rsbeq r8, sp, r4, asr #16 │ │ │ │ rsbseq r0, pc, ip, lsr r2 @ │ │ │ │ │ │ │ │ 0021b20c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57253,15 +57253,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r0, [pc], #-16 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r8, asr r7 │ │ │ │ + rsbeq r8, sp, r8, asr #14 │ │ │ │ rsbseq r0, pc, r0, asr #2 │ │ │ │ │ │ │ │ 0021b304 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57319,15 +57319,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006d869c │ │ │ │ + rsbeq r8, sp, ip, lsl #13 │ │ │ │ rsbseq r0, pc, r4, asr #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq r0, pc, r4, asr #32 │ │ │ │ │ │ │ │ 0021b410 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -57386,15 +57386,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006d8590 │ │ │ │ + rsbeq r8, sp, r0, lsl #11 │ │ │ │ ldrheq pc, [lr], #-248 @ 0xffffff08 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, lr, r8, lsr pc @ │ │ │ │ │ │ │ │ 0021b510 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57451,15 +57451,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x006d8490 │ │ │ │ + rsbeq r8, sp, r0, lsl #9 │ │ │ │ ldrheq pc, [lr], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, lr, r8, lsr lr @ │ │ │ │ │ │ │ │ 0021b60c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -57519,15 +57519,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [lr], #-208 @ 0xffffff30 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, ip, ror #6 │ │ │ │ + rsbeq r8, sp, ip, asr r3 │ │ │ │ rsbseq pc, lr, r0, asr #26 │ │ │ │ │ │ │ │ 0021b70c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57586,15 +57586,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [lr], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, ip, ror #4 │ │ │ │ + rsbeq r8, sp, ip, asr r2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, r0, asr #24 │ │ │ │ │ │ │ │ 0021b814 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57652,15 +57652,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r8, asr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r4, ror #2 │ │ │ │ + rsbeq r8, sp, r4, asr r1 │ │ │ │ rsbseq pc, lr, r8, lsr fp @ │ │ │ │ │ │ │ │ 0021b910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57716,15 +57716,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, ip, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r8, rrx │ │ │ │ + rsbeq r8, sp, r8, asr r0 │ │ │ │ rsbseq pc, lr, ip, lsr sl @ │ │ │ │ │ │ │ │ 0021ba08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57780,15 +57780,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [lr], #-148 @ 0xffffff6c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, ip, ror #30 │ │ │ │ + rsbeq r7, sp, ip, asr pc │ │ │ │ rsbseq pc, lr, ip, asr #18 │ │ │ │ │ │ │ │ 0021bb00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57845,15 +57845,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [lr], #-140 @ 0xffffff74 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r4, ror lr │ │ │ │ + rsbeq r7, sp, r4, ror #28 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, r4, asr r8 @ │ │ │ │ │ │ │ │ 0021bc00 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -57909,15 +57909,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq pc, [lr], #-124 @ 0xffffff84 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r4, ror sp │ │ │ │ + rsbeq r7, sp, r4, ror #26 │ │ │ │ rsbseq pc, lr, r4, asr r7 @ │ │ │ │ │ │ │ │ 0021bcf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -57971,15 +57971,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r8, ror #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r0, lsl #25 │ │ │ │ + rsbeq r7, sp, r0, ror ip │ │ │ │ rsbseq pc, lr, r0, ror #12 │ │ │ │ │ │ │ │ 0021bde4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58036,15 +58036,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq pc, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d7b90 │ │ │ │ + rsbeq r7, sp, r0, lsl #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, r0, ror r5 @ │ │ │ │ │ │ │ │ 0021bee4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58100,15 +58100,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq pc, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d7a90 │ │ │ │ + rsbeq r7, sp, r0, lsl #21 │ │ │ │ rsbseq pc, lr, r0, ror r4 @ │ │ │ │ │ │ │ │ 0021bfd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58162,15 +58162,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r4, lsl #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d799c │ │ │ │ + rsbeq r7, sp, ip, lsl #19 │ │ │ │ rsbseq pc, lr, ip, ror r3 @ │ │ │ │ │ │ │ │ 0021c0c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58230,15 +58230,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r4, lsl r3 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d7894 │ │ │ │ + rsbeq r7, sp, r4, lsl #17 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq pc, lr, r0, lsl #5 │ │ │ │ │ │ │ │ 0021c1d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58297,15 +58297,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r8, lsl #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r8, lsl #15 │ │ │ │ + rsbeq r7, sp, r8, ror r7 │ │ │ │ rsbseq pc, lr, r4, ror r1 @ │ │ │ │ │ │ │ │ 0021c2d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58362,15 +58362,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, lr, r8, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r8, lsl #13 │ │ │ │ + rsbeq r7, sp, r8, ror r6 │ │ │ │ rsbseq pc, lr, r4, ror r0 @ │ │ │ │ │ │ │ │ 0021c3d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -58435,15 +58435,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r8, ror #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r8, ror r5 │ │ │ │ + rsbeq r7, sp, r8, ror #10 │ │ │ │ rsbseq lr, lr, ip, asr pc │ │ │ │ │ │ │ │ 0021c4ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -58507,15 +58507,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, ip, asr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, ip, asr r4 │ │ │ │ + rsbeq r7, sp, ip, asr #8 │ │ │ │ rsbseq lr, lr, r0, asr #28 │ │ │ │ │ │ │ │ 0021c604 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58621,15 +58621,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r8, lsl sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r8, lsr #5 │ │ │ │ + @ instruction: 0x006d7298 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x007eec94 │ │ │ │ │ │ │ │ 0021c7c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58684,15 +58684,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, ip, lsl ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r7, [sp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r7, sp, r4, lsr #3 │ │ │ │ @ instruction: 0x007eeb98 │ │ │ │ │ │ │ │ 0021c8b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58745,15 +58745,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, ip, lsr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, sp, r4, asr #1 │ │ │ │ + strheq r7, [sp], #-4 @ │ │ │ │ rsbseq lr, lr, r8, lsr #21 │ │ │ │ │ │ │ │ 0021c99c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58809,15 +58809,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r0, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r6, [sp], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r6, sp, r0, asr #31 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrheq lr, [lr], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 0021ca98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -58872,15 +58872,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r4, asr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r6, [sp], #-236 @ 0xffffff14 @ │ │ │ │ + rsbeq r6, sp, ip, asr #29 │ │ │ │ rsbseq lr, lr, r0, asr #17 │ │ │ │ │ │ │ │ 0021cb88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -58933,15 +58933,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r4, asr r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, ip, ror #27 │ │ │ │ + ldrdeq r6, [sp], #-220 @ 0xffffff24 @ │ │ │ │ ldrsbeq lr, [lr], #-112 @ 0xffffff90 @ │ │ │ │ │ │ │ │ 0021cc74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59000,15 +59000,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r8, ror #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r4, ror #25 │ │ │ │ + ldrdeq r6, [sp], #-196 @ 0xffffff3c @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrsbeq lr, [lr], #-104 @ 0xffffff98 @ │ │ │ │ │ │ │ │ 0021cd7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59066,15 +59066,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r0, ror #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r0, ror #23 │ │ │ │ + ldrdeq r6, [sp], #-176 @ 0xffffff50 @ │ │ │ │ ldrsbeq lr, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ │ │ │ │ 0021ce78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59130,15 +59130,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r4, ror #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r4, ror #21 │ │ │ │ + ldrdeq r6, [sp], #-164 @ 0xffffff5c @ │ │ │ │ ldrsbeq lr, [lr], #-68 @ 0xffffffbc @ │ │ │ │ │ │ │ │ 0021cf70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -59202,15 +59202,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r8, asr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r6, [sp], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r6, sp, r8, asr #19 │ │ │ │ rsbseq lr, lr, r0, asr #7 │ │ │ │ │ │ │ │ 0021d088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -59273,15 +59273,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r0, lsr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r0, asr #17 │ │ │ │ + strheq r6, [sp], #-128 @ 0xffffff80 @ │ │ │ │ rsbseq lr, lr, r8, lsr #5 │ │ │ │ │ │ │ │ 0021d19c : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59387,15 +59387,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r0, lsl #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r0, lsr #14 │ │ │ │ + rsbeq r6, sp, r0, lsl r7 │ │ │ │ ldrsheq lr, [lr], #-8 @ │ │ │ │ │ │ │ │ 0021d354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59452,15 +59452,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, lr, r8, lsl #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r8, lsr #12 │ │ │ │ + rsbeq r6, sp, r8, lsl r6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq lr, lr, r0 │ │ │ │ │ │ │ │ 0021d454 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59516,15 +59516,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r8, lsl #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r8, lsr #10 │ │ │ │ + rsbeq r6, sp, r8, lsl r5 │ │ │ │ rsbseq sp, lr, r0, lsl #30 │ │ │ │ │ │ │ │ 0021d548 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59578,15 +59578,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007ede94 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r4, lsr r4 │ │ │ │ + rsbeq r6, sp, r4, lsr #8 │ │ │ │ rsbseq sp, lr, ip, lsl #28 │ │ │ │ │ │ │ │ 0021d638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59641,15 +59641,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r4, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r4, asr #6 │ │ │ │ + rsbeq r6, sp, r4, lsr r3 │ │ │ │ rsbseq sp, lr, r0, lsr #26 │ │ │ │ │ │ │ │ 0021d72c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59705,15 +59705,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq sp, [lr], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r0, asr r2 │ │ │ │ + rsbeq r6, sp, r0, asr #4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbseq sp, lr, ip, lsr #24 │ │ │ │ │ │ │ │ 0021d828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -59768,15 +59768,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq sp, [lr], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r4, asr r1 │ │ │ │ + rsbeq r6, sp, r4, asr #2 │ │ │ │ rsbseq sp, lr, r0, lsr fp │ │ │ │ │ │ │ │ 0021d918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -59829,15 +59829,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r4, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, r4, rrx │ │ │ │ + rsbeq r6, sp, r4, asr r0 │ │ │ │ rsbseq sp, lr, r0, asr #20 │ │ │ │ │ │ │ │ 0021da04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -59920,15 +59920,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 21da78 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sp, [lr], #-144 @ 0xffffff70 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq r5, [sp], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq r5, sp, r4, ror #29 │ │ │ │ ldrsheq sp, [lr], #-140 @ 0xffffff74 @ │ │ │ │ │ │ │ │ 0021db68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60012,15 +60012,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 21dbe0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r0, ror r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r5, sp, ip, lsl #27 │ │ │ │ + rsbeq r5, sp, ip, ror sp │ │ │ │ @ instruction: 0x007ed794 │ │ │ │ │ │ │ │ 0021dcd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60104,15 +60104,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 21dd48 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r8, lsl #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r5, sp, r4, lsr #24 │ │ │ │ + rsbeq r5, sp, r4, lsl ip │ │ │ │ rsbseq sp, lr, ip, lsr #12 │ │ │ │ │ │ │ │ 0021de38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60188,15 +60188,15 @@ │ │ │ │ rsc r3, r3, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r2, [sp, #1] │ │ │ │ b 21deac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r0, lsr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r5, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r5, sp, r8, asr #21 │ │ │ │ rsbseq sp, lr, r0, ror #9 │ │ │ │ │ │ │ │ 0021df80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60271,15 +60271,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 21dff0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r4, ror #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d5994 │ │ │ │ + rsbeq r5, sp, r4, lsl #19 │ │ │ │ @ instruction: 0x007ed39c │ │ │ │ │ │ │ │ 0021e0c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60354,15 +60354,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 21e134 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, lr, r0, lsr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, sp, r0, asr r8 │ │ │ │ + rsbeq r5, sp, r0, asr #16 │ │ │ │ rsbseq sp, lr, r8, asr r2 │ │ │ │ │ │ │ │ 0021e208 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60437,15 +60437,15 @@ │ │ │ │ rsc r2, r2, #0 │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb ip, [sp, #1] │ │ │ │ b 21e278 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sp, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, sp, ip, lsl #14 │ │ │ │ + strdeq r5, [sp], #-108 @ 0xffffff94 @ │ │ │ │ rsbseq sp, lr, r4, lsl r1 │ │ │ │ │ │ │ │ 0021e34c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60463,15 +60463,15 @@ │ │ │ │ bne 21e3e8 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 21e3e8 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 21e3e8 │ │ │ │ - bl 8071ec │ │ │ │ + bl 8071dc │ │ │ │ ldr r2, [pc, #284] @ 21e4cc │ │ │ │ ldr r3, [pc, #276] @ 21e4c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60539,15 +60539,15 @@ │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21e3a8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007ed098 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, lr, ip, asr #32 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r5, sp, r4, lsr r5 │ │ │ │ + rsbeq r5, sp, r4, lsr #10 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021e4dc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ b 21e34c │ │ │ │ @@ -60575,15 +60575,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 21e590 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 21e590 │ │ │ │ - bl 8071ec │ │ │ │ + bl 8071dc │ │ │ │ ldr r2, [pc, #260] @ 21e65c │ │ │ │ ldr r3, [pc, #252] @ 21e658 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60644,15 +60644,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21e550 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r8, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, r4, lsr #29 │ │ │ │ - rsbeq r5, sp, r4, lsr #7 │ │ │ │ + @ instruction: 0x006d5394 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021e668 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60667,15 +60667,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21e6f8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21e6f8 │ │ │ │ - bl 8071bc │ │ │ │ + bl 8071ac │ │ │ │ ldr r2, [pc, #260] @ 21e7c4 │ │ │ │ ldr r3, [pc, #252] @ 21e7c0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60736,15 +60736,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21e6b8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r8, ror sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, ip, lsr sp │ │ │ │ - rsbeq r5, sp, ip, lsr r2 │ │ │ │ + rsbeq r5, sp, ip, lsr #4 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021e7d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -60759,15 +60759,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21e860 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21e860 │ │ │ │ - bl 8071bc │ │ │ │ + bl 8071ac │ │ │ │ ldr r2, [pc, #260] @ 21e92c │ │ │ │ ldr r3, [pc, #252] @ 21e928 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60828,15 +60828,15 @@ │ │ │ │ bic r0, r0, #8388608 @ 0x800000 │ │ │ │ eor r0, r0, r3 │ │ │ │ b 21e820 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r0, lsl ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq ip, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - ldrdeq r5, [sp], #-4 @ │ │ │ │ + rsbeq r5, sp, r4, asr #1 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0021e938 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60854,15 +60854,15 @@ │ │ │ │ bne 21e9d0 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 21e9d0 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 21e9d0 │ │ │ │ - bl 806894 │ │ │ │ + bl 806884 │ │ │ │ ldr r2, [pc, #284] @ 21eab8 │ │ │ │ ldr r3, [pc, #276] @ 21eab4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -60930,15 +60930,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21e994 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, ip, lsr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, r0, ror #20 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r4, sp, ip, asr #30 │ │ │ │ + rsbeq r4, sp, ip, lsr pc │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021eac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -60956,15 +60956,15 @@ │ │ │ │ bne 21eb60 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 21eb60 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21eb60 │ │ │ │ - bl 806810 │ │ │ │ + bl 806800 │ │ │ │ ldr r2, [pc, #284] @ 21ec48 │ │ │ │ ldr r3, [pc, #276] @ 21ec44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61032,15 +61032,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21eb24 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r4, lsl r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq ip, [lr], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strheq r4, [sp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq r4, sp, ip, lsr #27 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021ec58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61058,15 +61058,15 @@ │ │ │ │ bne 21ecf0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 21ecf0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21ecf0 │ │ │ │ - bl 806810 │ │ │ │ + bl 806800 │ │ │ │ ldr r2, [pc, #284] @ 21edd8 │ │ │ │ ldr r3, [pc, #276] @ 21edd4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61134,15 +61134,15 @@ │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21ecb4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r4, lsl #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, r0, asr #14 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r4, sp, ip, lsr #24 │ │ │ │ + rsbeq r4, sp, ip, lsl ip │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021ede8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61158,15 +61158,15 @@ │ │ │ │ mov ip, r0 │ │ │ │ tst lr, #16 │ │ │ │ mov r3, r1 │ │ │ │ beq 21ee78 │ │ │ │ ldrb lr, [r2, #2] │ │ │ │ cmp lr, #0 │ │ │ │ bne 21ee78 │ │ │ │ - bl 806894 │ │ │ │ + bl 806884 │ │ │ │ ldr r2, [pc, #260] @ 21ef48 │ │ │ │ ldr r3, [pc, #252] @ 21ef44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61227,15 +61227,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21ee3c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq ip, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq ip, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - strheq r4, [sp], #-172 @ 0xffffff54 @ │ │ │ │ + rsbeq r4, sp, ip, lsr #21 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021ef54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61250,15 +61250,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21efe0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21efe0 │ │ │ │ - bl 806810 │ │ │ │ + bl 806800 │ │ │ │ ldr r2, [pc, #260] @ 21f0b0 │ │ │ │ ldr r3, [pc, #252] @ 21f0ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61319,15 +61319,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21efa4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, ip, lsl #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, r0, asr r4 │ │ │ │ - rsbeq r4, sp, r4, asr r9 │ │ │ │ + rsbeq r4, sp, r4, asr #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021f0bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -61342,15 +61342,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 21f148 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 21f148 │ │ │ │ - bl 806810 │ │ │ │ + bl 806800 │ │ │ │ ldr r2, [pc, #260] @ 21f218 │ │ │ │ ldr r3, [pc, #252] @ 21f214 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -61411,15 +61411,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ eor r1, r1, r3 │ │ │ │ b 21f10c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, lr, r4, lsr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, lr, r8, ror #5 │ │ │ │ - rsbeq r4, sp, ip, ror #15 │ │ │ │ + ldrdeq r4, [sp], #-124 @ 0xffffff84 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0021f224 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -61503,15 +61503,15 @@ │ │ │ │ mov r4, #32768 @ 0x8000 │ │ │ │ strb r3, [sp, #1] │ │ │ │ b 21f298 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq ip, [lr], #-16 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq r4, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r4, sp, r4, asr #13 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsbeq ip, [lr], #-8 @ │ │ │ │ │ │ │ │ 0021f390 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ asr r1, r0, #31 │ │ │ │ @@ -62078,15 +62078,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r4, ror #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r3, sp, ip, lsr #28 │ │ │ │ + rsbeq r3, sp, ip, lsl lr │ │ │ │ rsbseq fp, lr, ip, lsr #16 │ │ │ │ │ │ │ │ 0021fc20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62152,15 +62152,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [lr], #-124 @ 0xffffff84 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r3, sp, r0, lsl sp │ │ │ │ + rsbeq r3, sp, r0, lsl #26 │ │ │ │ rsbseq fp, lr, ip, lsl #14 │ │ │ │ │ │ │ │ 0021fd40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62226,15 +62226,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007eb69c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - strdeq r3, [sp], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r3, sp, r0, ror #23 │ │ │ │ rsbseq fp, lr, ip, ror #11 │ │ │ │ │ │ │ │ 0021fe60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62296,15 +62296,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r8, ror r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r3, [sp], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq r3, sp, r8, asr #21 │ │ │ │ ldrsbeq fp, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 0021ff70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62359,15 +62359,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r4, ror r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, sp, r8, ror #19 │ │ │ │ + ldrdeq r3, [sp], #-152 @ 0xffffff68 @ │ │ │ │ rsbseq fp, lr, r0, ror #7 │ │ │ │ │ │ │ │ 00220064 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62422,15 +62422,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, r0, lsl #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r3, [sp], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq r3, sp, r4, ror #17 │ │ │ │ rsbseq fp, lr, ip, ror #5 │ │ │ │ │ │ │ │ 00220158 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62485,15 +62485,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, ip, lsl #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, sp, r0, lsl #16 │ │ │ │ + strdeq r3, [sp], #-112 @ 0xffffff90 @ │ │ │ │ ldrsheq fp, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ │ │ │ │ 0022024c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62511,15 +62511,15 @@ │ │ │ │ bne 2202e8 │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 2202e8 │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2202e8 │ │ │ │ - bl 8071dc │ │ │ │ + bl 8071cc │ │ │ │ ldr r2, [pc, #240] @ 2203a0 │ │ │ │ ldr r3, [pc, #232] @ 22039c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62575,15 +62575,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 220300 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007eb198 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, lr, ip, asr #2 │ │ │ │ - strheq r3, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r3, sp, r4, lsr #13 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 002203b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62602,15 +62602,15 @@ │ │ │ │ bne 22044c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 22044c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 22044c │ │ │ │ - bl 8071b4 │ │ │ │ + bl 8071a4 │ │ │ │ ldr r2, [pc, #220] @ 2204f0 │ │ │ │ ldr r3, [pc, #212] @ 2204ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62661,15 +62661,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 220464 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, lr, ip, lsr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r8, ror #31 │ │ │ │ - rsbeq r3, sp, r4, asr r5 │ │ │ │ + rsbeq r3, sp, r4, asr #10 │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62688,15 +62688,15 @@ │ │ │ │ bne 22059c │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 22059c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 22059c │ │ │ │ - bl 8071b4 │ │ │ │ + bl 8071a4 │ │ │ │ ldr r2, [pc, #220] @ 220640 │ │ │ │ ldr r3, [pc, #212] @ 22063c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62747,15 +62747,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 2205b4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sl, [lr], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007eae98 │ │ │ │ - rsbeq r3, sp, r4, lsl #8 │ │ │ │ + strdeq r3, [sp], #-52 @ 0xffffffcc @ │ │ │ │ svcvc 0x00800000 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220650 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -62772,15 +62772,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 2206e4 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2206e4 │ │ │ │ - bl 8071dc │ │ │ │ + bl 8071cc │ │ │ │ ldr r2, [pc, #212] @ 220780 │ │ │ │ ldr r3, [pc, #204] @ 22077c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62829,15 +62829,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2206a4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007ead94 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r0, asr sp │ │ │ │ - rsbeq r3, sp, r8, lsl #5 │ │ │ │ + rsbeq r3, sp, r8, ror r2 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 0022078c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62852,15 +62852,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 220818 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220818 │ │ │ │ - bl 8071b4 │ │ │ │ + bl 8071a4 │ │ │ │ ldr r2, [pc, #184] @ 22089c │ │ │ │ ldr r3, [pc, #176] @ 220898 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62902,15 +62902,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2207dc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, asr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r8, lsl ip │ │ │ │ - rsbeq r3, sp, r8, ror r1 │ │ │ │ + rsbeq r3, sp, r8, ror #2 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002208a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -62925,15 +62925,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 220934 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220934 │ │ │ │ - bl 8071b4 │ │ │ │ + bl 8071a4 │ │ │ │ ldr r2, [pc, #184] @ 2209b8 │ │ │ │ ldr r3, [pc, #176] @ 2209b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -62975,15 +62975,15 @@ │ │ │ │ and r3, r3, r2, lsl #23 │ │ │ │ orr r0, r0, r3 │ │ │ │ b 2208f8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r8, lsr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq sl, [lr], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r3, sp, ip, asr r0 │ │ │ │ + rsbeq r3, sp, ip, asr #32 │ │ │ │ svcvc 0x00800000 │ │ │ │ │ │ │ │ 002209c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63001,15 +63001,15 @@ │ │ │ │ bne 220a5c │ │ │ │ ldrh r4, [r3] │ │ │ │ tst r4, #16 │ │ │ │ beq 220a5c │ │ │ │ ldrb r4, [r3, #2] │ │ │ │ cmp r4, #0 │ │ │ │ bne 220a5c │ │ │ │ - bl 806880 │ │ │ │ + bl 806870 │ │ │ │ ldr r2, [pc, #240] @ 220b18 │ │ │ │ ldr r3, [pc, #232] @ 220b14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63065,15 +63065,15 @@ │ │ │ │ lsl lr, lr, r1 │ │ │ │ mov r2, #2 │ │ │ │ b 220a74 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r0, lsr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq sl, [lr], #-148 @ 0xffffff6c @ │ │ │ │ - rsbeq r2, sp, r0, asr #30 │ │ │ │ + rsbeq r2, sp, r0, lsr pc │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220b28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63092,15 +63092,15 @@ │ │ │ │ bne 220bc0 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 220bc0 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220bc0 │ │ │ │ - bl 8067ec │ │ │ │ + bl 8067dc │ │ │ │ ldr r2, [pc, #220] @ 220c68 │ │ │ │ ldr r3, [pc, #212] @ 220c64 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63151,15 +63151,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 220bd8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq sl, [lr], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r0, ror r8 │ │ │ │ - rsbeq r2, sp, r0, ror #27 │ │ │ │ + ldrdeq r2, [sp], #-208 @ 0xffffff30 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220c78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63178,15 +63178,15 @@ │ │ │ │ bne 220d10 │ │ │ │ ldrh r2, [r1] │ │ │ │ tst r2, #16 │ │ │ │ beq 220d10 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220d10 │ │ │ │ - bl 8067ec │ │ │ │ + bl 8067dc │ │ │ │ ldr r2, [pc, #220] @ 220db8 │ │ │ │ ldr r3, [pc, #212] @ 220db4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63237,15 +63237,15 @@ │ │ │ │ lsl r0, r0, r3 │ │ │ │ mov r3, #2 │ │ │ │ b 220d28 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, ror #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r0, lsr #14 │ │ │ │ - @ instruction: 0x006d2c90 │ │ │ │ + rsbeq r2, sp, r0, lsl #25 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ │ │ │ │ 00220dc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63262,15 +63262,15 @@ │ │ │ │ mov lr, r0 │ │ │ │ tst r3, #16 │ │ │ │ mov ip, r1 │ │ │ │ beq 220e58 │ │ │ │ ldrb r3, [r2, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 220e58 │ │ │ │ - bl 806880 │ │ │ │ + bl 806870 │ │ │ │ ldr r2, [pc, #212] @ 220ef8 │ │ │ │ ldr r3, [pc, #204] @ 220ef4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63319,15 +63319,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 220e1c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, ip, lsl r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq sl, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r2, sp, r4, lsl fp │ │ │ │ + rsbeq r2, sp, r4, lsl #22 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00220f04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63342,15 +63342,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 220f8c │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 220f8c │ │ │ │ - bl 8067ec │ │ │ │ + bl 8067dc │ │ │ │ ldr r2, [pc, #184] @ 221014 │ │ │ │ ldr r3, [pc, #176] @ 221010 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63392,15 +63392,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 220f54 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sl, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r0, lsr #9 │ │ │ │ - rsbeq r2, sp, r4, lsl #20 │ │ │ │ + strdeq r2, [sp], #-148 @ 0xffffff6c @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 00221020 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63415,15 +63415,15 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 2210a8 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2210a8 │ │ │ │ - bl 8067ec │ │ │ │ + bl 8067dc │ │ │ │ ldr r2, [pc, #184] @ 221130 │ │ │ │ ldr r3, [pc, #176] @ 22112c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -63465,15 +63465,15 @@ │ │ │ │ ldr r0, [sp, #8] │ │ │ │ orr r1, r1, r3 │ │ │ │ b 221070 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r0, asr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, lr, r4, lsl #7 │ │ │ │ - rsbeq r2, sp, r8, ror #17 │ │ │ │ + ldrdeq r2, [sp], #-136 @ 0xffffff78 @ │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ │ │ │ │ 0022113c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -63542,15 +63542,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007ea29c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r2, sp, r4, ror #15 │ │ │ │ + ldrdeq r2, [sp], #-116 @ 0xffffff8c @ │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq sl, lr, r4, ror #3 │ │ │ │ │ │ │ │ 0022126c : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -63631,15 +63631,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, ip, lsr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d269c │ │ │ │ + rsbeq r2, sp, ip, lsl #13 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ @ instruction: 0x007ea09c │ │ │ │ │ │ │ │ 002213b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63695,15 +63695,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, lr, r4, lsr r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, sp, r8, lsr #11 │ │ │ │ + @ instruction: 0x006d2598 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r9, lr, r0, lsr #31 │ │ │ │ │ │ │ │ 002214a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63759,15 +63759,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, ip, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r2, [sp], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r2, sp, r0, lsr #9 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ rsbseq r9, lr, r8, lsr #29 │ │ │ │ │ │ │ │ 002215a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -63823,15 +63823,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, r4, asr #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r2, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + rsbeq r2, sp, r8, lsr #7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrheq r9, [lr], #-208 @ 0xffffff30 @ │ │ │ │ │ │ │ │ 00221698 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64356,15 +64356,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, ip, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, sp, r0, lsr sp │ │ │ │ + rsbeq r1, sp, r0, lsr #26 │ │ │ │ rsbseq r9, lr, r0, lsl #13 │ │ │ │ │ │ │ │ 00221dd0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64464,15 +64464,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, r4, lsl #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, sp, r8, lsl #23 │ │ │ │ + rsbeq r1, sp, r8, ror fp │ │ │ │ ldrsbeq r9, [lr], #-72 @ 0xffffffb8 @ │ │ │ │ │ │ │ │ 00221f78 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64572,15 +64572,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, ip, asr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, sp, r0, ror #19 │ │ │ │ + ldrdeq r1, [sp], #-144 @ 0xffffff70 @ │ │ │ │ rsbseq r9, lr, r0, lsr r3 │ │ │ │ │ │ │ │ 00222120 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64680,15 +64680,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r9, [lr], #-36 @ 0xffffffdc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, sp, r8, lsr r8 │ │ │ │ + rsbeq r1, sp, r8, lsr #16 │ │ │ │ rsbseq r9, lr, r8, lsl #3 │ │ │ │ │ │ │ │ 002222c8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64788,15 +64788,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, lr, ip, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d1690 │ │ │ │ + rsbeq r1, sp, r0, lsl #13 │ │ │ │ rsbseq r8, lr, r0, ror #31 │ │ │ │ │ │ │ │ 00222470 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -64896,15 +64896,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, lr, r4, ror #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, sp, r8, ror #9 │ │ │ │ + ldrdeq r1, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ rsbseq r8, lr, r8, lsr lr │ │ │ │ │ │ │ │ 00222618 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65004,15 +65004,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r8, [lr], #-220 @ 0xffffff24 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, sp, r0, asr #6 │ │ │ │ + rsbeq r1, sp, r0, lsr r3 │ │ │ │ @ instruction: 0x007e8c90 │ │ │ │ │ │ │ │ 002227c0 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -65112,15 +65112,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, lr, r4, lsl ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d1198 │ │ │ │ + rsbeq r1, sp, r8, lsl #3 │ │ │ │ rsbseq r8, lr, r8, ror #21 │ │ │ │ │ │ │ │ 00222968 : │ │ │ │ mov r3, #0 │ │ │ │ b 1f6ad8 │ │ │ │ │ │ │ │ 00222970 : │ │ │ │ @@ -65149,46 +65149,46 @@ │ │ │ │ b 1f6e78 │ │ │ │ ldr r3, [pc, #180] @ 222a80 │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 222a30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80765c │ │ │ │ + bl 80764c │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222a3c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80760c │ │ │ │ + bl 8075fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 222a3c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 807620 │ │ │ │ + bl 807610 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 2229ac │ │ │ │ b 2229d4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 80765c │ │ │ │ + bl 80764c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2229ac │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 807634 │ │ │ │ + bl 807624 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2229ac │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65218,46 +65218,46 @@ │ │ │ │ b 1f6e78 │ │ │ │ ldr r3, [pc, #180] @ 222b8c │ │ │ │ and r3, r3, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 222b3c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80765c │ │ │ │ + bl 80764c │ │ │ │ mov r6, r4 │ │ │ │ mov r7, r5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222b48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80760c │ │ │ │ + bl 8075fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 222b48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 807620 │ │ │ │ + bl 807610 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bics r3, r5, #-2147483648 @ 0x80000000 │ │ │ │ bne 222ab8 │ │ │ │ b 222ae0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 80765c │ │ │ │ + bl 80764c │ │ │ │ cmp r0, #0 │ │ │ │ bne 222ab8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 807634 │ │ │ │ + bl 807624 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222ab8 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65304,33 +65304,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 222ca8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806e90 │ │ │ │ + bl 806e80 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222cb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806e40 │ │ │ │ + bl 806e30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222cb8 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806e54 │ │ │ │ + bl 806e44 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65340,22 +65340,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 222bd4 │ │ │ │ b 222c28 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 806e90 │ │ │ │ + bl 806e80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222bd4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 806e68 │ │ │ │ + bl 806e58 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 222bd4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -65402,33 +65402,33 @@ │ │ │ │ lsl r3, r3, #20 │ │ │ │ orrs r3, r3, #0 │ │ │ │ beq 222e28 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806e90 │ │ │ │ + bl 806e80 │ │ │ │ mov sl, r4 │ │ │ │ mov fp, r5 │ │ │ │ mov r8, r6 │ │ │ │ mov r9, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222e38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806e40 │ │ │ │ + bl 806e30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222e38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 806e54 │ │ │ │ + bl 806e44 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -65438,22 +65438,22 @@ │ │ │ │ orrs r3, r3, r6 │ │ │ │ bne 222d54 │ │ │ │ b 222da8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 806e90 │ │ │ │ + bl 806e80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 222d54 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, sl │ │ │ │ mov r1, fp │ │ │ │ - bl 806e68 │ │ │ │ + bl 806e58 │ │ │ │ cmp r0, #0 │ │ │ │ mvneq r0, #0 │ │ │ │ bne 222d54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -65652,21 +65652,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 223184 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r8, lr, r4, lsl #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d0994 │ │ │ │ - rsbeq r0, sp, r4, lsl #18 │ │ │ │ + rsbeq r0, sp, r4, lsl #19 │ │ │ │ + strdeq r0, [sp], #-132 @ 0xffffff7c @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r0, sp, r4, lsl r9 │ │ │ │ + rsbeq r0, sp, r4, lsl #18 │ │ │ │ rsbseq r8, lr, r8, lsl r3 │ │ │ │ - rsbeq r0, sp, ip, ror r8 │ │ │ │ - subseq r6, lr, r0, asr #8 │ │ │ │ + rsbeq r0, sp, ip, ror #16 │ │ │ │ + subseq r6, lr, r0, lsr r4 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223188 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -65764,22 +65764,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 223340 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r8, lr, r0, asr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r0, [sp], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq r0, sp, lr, asr #14 │ │ │ │ + rsbeq r0, sp, r0, asr #15 │ │ │ │ + rsbeq r0, sp, lr, lsr r7 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq r0, sp, r8, asr r7 │ │ │ │ + rsbeq r0, sp, r8, asr #14 │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r8, lr, r8, asr r1 │ │ │ │ - rsbeq r0, sp, r4, asr #13 │ │ │ │ - subseq r6, lr, r8, lsl #5 │ │ │ │ + strheq r0, [sp], #-100 @ 0xffffff9c @ │ │ │ │ + subseq r6, lr, r8, ror r2 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223344 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -65876,24 +65876,24 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #52] @ 223500 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r0, sp, r0, ror #12 │ │ │ │ + rsbeq r0, sp, r0, asr r6 │ │ │ │ rsbseq r8, lr, r4, lsl #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d0594 │ │ │ │ + rsbeq r0, sp, r4, lsl #11 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - @ instruction: 0x006d0598 │ │ │ │ + rsbeq r0, sp, r8, lsl #11 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ @ instruction: 0x007e7f98 │ │ │ │ - rsbeq r0, sp, r4, lsl #10 │ │ │ │ - subseq r6, lr, r8, asr #1 │ │ │ │ + strdeq r0, [sp], #-68 @ 0xffffffbc @ │ │ │ │ + ldrheq r6, [lr], #-8 │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223504 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -65993,22 +65993,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 2236c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1664 @ 0x680 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ ldrsbeq r7, [lr], #-228 @ 0xffffff1c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, sp, r4, ror #8 │ │ │ │ - ldrdeq r0, [sp], #-62 @ 0xffffffc2 @ │ │ │ │ + rsbeq r0, sp, r4, asr r4 │ │ │ │ + rsbeq r0, sp, lr, asr #7 │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - ldrdeq r0, [sp], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq r0, sp, ip, asr #7 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ ldrsbeq r7, [lr], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r0, sp, r0, asr #6 │ │ │ │ - subseq r5, lr, r4, lsl #30 │ │ │ │ + rsbeq r0, sp, r0, lsr r3 │ │ │ │ + ldrsheq r5, [lr], #-228 @ 0xffffff1c │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 002236c8 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66105,20 +66105,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 223874 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ ldrsheq r7, [lr], #-204 @ 0xffffff34 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d0290 │ │ │ │ - rsbeq r0, sp, r0, lsl #4 │ │ │ │ + rsbeq r0, sp, r0, lsl #5 │ │ │ │ + strdeq r0, [sp], #-16 @ │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ rsbseq r7, lr, r0, lsr #24 │ │ │ │ - rsbeq r0, sp, r8, lsl #3 │ │ │ │ - subseq r5, lr, ip, asr #26 │ │ │ │ + rsbeq r0, sp, r8, ror r1 │ │ │ │ + subseq r5, lr, ip, lsr sp │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223878 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -66211,19 +66211,19 @@ │ │ │ │ ldr r2, [pc, #40] @ 223a10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r7, lr, ip, asr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, sp, r6, ror r0 │ │ │ │ + rsbeq r0, sp, r6, rrx │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ @ instruction: 0x007e7a94 │ │ │ │ - rsbeq pc, ip, r8, ror #31 │ │ │ │ - subseq r5, lr, ip, lsr #23 │ │ │ │ + ldrdeq pc, [ip], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x005e5b9c │ │ │ │ muleq r0, r8, r6 │ │ │ │ │ │ │ │ 00223a14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -66441,22 +66441,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 223da8 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 223dac │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq pc, ip, r4, asr #30 │ │ │ │ - rsbeq pc, ip, r0, ror #28 │ │ │ │ + rsbeq pc, ip, r4, lsr pc @ │ │ │ │ + rsbeq pc, ip, r0, asr lr @ │ │ │ │ @ instruction: 0x001fffff │ │ │ │ - @ instruction: 0x006cfc98 │ │ │ │ - subseq r5, lr, r0, asr #17 │ │ │ │ - ldrsbeq r5, [lr], #-140 @ 0xffffff74 │ │ │ │ - rsbeq pc, ip, r4, asr #24 │ │ │ │ - subseq r5, lr, r0, lsl r8 │ │ │ │ + rsbeq pc, ip, r8, lsl #25 │ │ │ │ + ldrheq r5, [lr], #-128 @ 0xffffff80 │ │ │ │ + subseq r5, lr, ip, asr #17 │ │ │ │ + rsbeq pc, ip, r4, lsr ip @ │ │ │ │ + subseq r5, lr, r0, lsl #16 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00223db0 : │ │ │ │ ldrh r3, [r1] │ │ │ │ tst r3, #16 │ │ │ │ beq 223e20 │ │ │ │ ldrb r2, [r1, #2] │ │ │ │ @@ -66626,31 +66626,31 @@ │ │ │ │ mov r2, r7 │ │ │ │ adds sl, r0, r0 │ │ │ │ adc r9, r9, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ add r1, sp, #8 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ rsbs r3, r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, fp │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ subs r3, r3, #2 │ │ │ │ sbc r0, r0, #0 │ │ │ │ lsr r3, r3, #9 │ │ │ │ orr r3, r3, r0, lsl #23 │ │ │ │ adds ip, r3, #1 │ │ │ │ @@ -66776,23 +66776,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrheq r7, [lr], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, ip, r4, asr #20 │ │ │ │ - ldrdeq pc, [ip], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq pc, ip, r4, lsr sl @ │ │ │ │ + rsbeq pc, ip, r4, asr #19 │ │ │ │ rsbseq r7, lr, ip, lsr #5 │ │ │ │ - ldrdeq pc, [ip], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq pc, ip, ip, asr r7 @ │ │ │ │ - subseq r5, lr, r4, lsr #6 │ │ │ │ - rsbeq pc, ip, r0, lsr r7 @ │ │ │ │ - subseq r5, lr, r8, asr r3 │ │ │ │ - subseq r5, lr, r4, ror r3 │ │ │ │ + rsbeq pc, ip, r8, asr #15 │ │ │ │ + rsbeq pc, ip, ip, asr #14 │ │ │ │ + subseq r5, lr, r4, lsl r3 │ │ │ │ + rsbeq pc, ip, r0, lsr #14 │ │ │ │ + subseq r5, lr, r8, asr #6 │ │ │ │ + subseq r5, lr, r4, ror #6 │ │ │ │ │ │ │ │ 002242d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr ip, r0, #7 │ │ │ │ @@ -67007,22 +67007,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 224660 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #44] @ 224664 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq pc, ip, r8, lsl #13 │ │ │ │ - strheq pc, [ip], #-82 @ 0xffffffae @ │ │ │ │ + rsbeq pc, ip, r8, ror r6 @ │ │ │ │ + rsbeq pc, ip, r2, lsr #11 │ │ │ │ andeq r7, r0, r0, lsl #31 │ │ │ │ - rsbeq pc, ip, r0, ror #7 │ │ │ │ - subseq r5, lr, r8 │ │ │ │ - subseq r5, lr, r4, lsr #32 │ │ │ │ - rsbeq pc, ip, ip, lsl #7 │ │ │ │ - subseq r4, lr, r8, asr pc │ │ │ │ + ldrdeq pc, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsheq r4, [lr], #-248 @ 0xffffff08 │ │ │ │ + subseq r5, lr, r4, lsl r0 │ │ │ │ + rsbeq pc, ip, ip, ror r3 @ │ │ │ │ + subseq r4, lr, r8, asr #30 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00224668 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -67122,59 +67122,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd sl, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, r9 │ │ │ │ strd sl, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r7 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r6 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r9 │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r8, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r8, [sp, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ adds r8, r8, r8 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ adcs r2, sl, sl │ │ │ │ ldr r9, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -67202,43 +67202,43 @@ │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r8, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ add ip, sp, #168 @ 0xa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, sp, #176 @ 0xb0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, ip │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -67294,33 +67294,33 @@ │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ strd r6, [sp] │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldrd r8, [sp, #96] @ 0x60 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r3, r4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ strd r8, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r3, r4 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #180] @ 0xb4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #164] @ 0xa4 │ │ │ │ ldr ip, [sp, #168] @ 0xa8 │ │ │ │ adcs r1, r1, r0 │ │ │ │ @@ -67380,37 +67380,37 @@ │ │ │ │ strd sl, [sp, #128] @ 0x80 │ │ │ │ strd sl, [sp, #136] @ 0x88 │ │ │ │ strd sl, [sp, #144] @ 0x90 │ │ │ │ strd sl, [sp, #152] @ 0x98 │ │ │ │ strd sl, [sp, #160] @ 0xa0 │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ strd sl, [sp] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, r9 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr ip, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ @@ -67466,15 +67466,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ sbc r7, r7, #0 │ │ │ │ str ip, [sp, #124] @ 0x7c │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ rsbs ip, ip, #0 │ │ │ │ ldr lr, [sp, #116] @ 0x74 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ sbcs lr, r3, lr │ │ │ │ @@ -67959,35 +67959,35 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r6, lr, ip, asr sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - rsbeq pc, ip, ip, lsl #4 │ │ │ │ - rsbeq lr, ip, lr, asr #21 │ │ │ │ + strdeq pc, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + strheq lr, [ip], #-174 @ 0xffffff52 @ │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ svcvc 0x00ff0000 │ │ │ │ rsbseq r6, lr, r8, lsr #8 │ │ │ │ - rsbeq lr, ip, sl, lsl #17 │ │ │ │ + rsbeq lr, ip, sl, ror r8 │ │ │ │ svcvc 0x00fe0000 │ │ │ │ strdeq pc, [r1], -pc @ │ │ │ │ - ldrdeq lr, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - subseq r4, lr, r0, lsl #6 │ │ │ │ - subseq r4, lr, ip, lsl r3 │ │ │ │ - rsbeq lr, ip, r4, ror #12 │ │ │ │ - subseq r4, lr, ip, lsr #4 │ │ │ │ + rsbeq lr, ip, r8, asr #13 │ │ │ │ + ldrsheq r4, [lr], #-32 @ 0xffffffe0 │ │ │ │ + subseq r4, lr, ip, lsl #6 │ │ │ │ + rsbeq lr, ip, r4, asr r6 │ │ │ │ + subseq r4, lr, ip, lsl r2 │ │ │ │ @ instruction: 0xffffbfd1 │ │ │ │ @ instruction: 0xffffc011 │ │ │ │ @ instruction: 0xffffbf91 │ │ │ │ - strdeq lr, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - @ instruction: 0x005e4190 │ │ │ │ - subseq r4, lr, r4, lsl r1 │ │ │ │ - rsbeq lr, ip, ip, asr #9 │ │ │ │ - @ instruction: 0x005e4090 │ │ │ │ + rsbeq lr, ip, r0, ror #9 │ │ │ │ + subseq r4, lr, r0, lsl #3 │ │ │ │ + subseq r4, lr, r4, lsl #2 │ │ │ │ + strheq lr, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ + subseq r4, lr, r0, lsl #1 │ │ │ │ andeq r0, r0, lr, lsr #2 │ │ │ │ │ │ │ │ 00225574 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68083,59 +68083,59 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r8 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ add r5, sp, #64 @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r6, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ mov r0, sl │ │ │ │ strd r6, [sp] │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r4 │ │ │ │ adds r3, r3, r3 │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r2, r9 │ │ │ │ adc r3, r3, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, r8 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ strd r2, [sp] │ │ │ │ ldrd r2, [sp, #80] @ 0x50 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrd r4, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ rsbs r2, r2, #0 │ │ │ │ rsc r3, r3, #-1073741824 @ 0xc0000000 │ │ │ │ strd r4, [sp] │ │ │ │ add r1, sp, #88 @ 0x58 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r5, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #100] @ 0x64 │ │ │ │ adds r5, r5, r5 │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ adcs r7, r7, r7 │ │ │ │ ldr r6, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ @@ -68161,39 +68161,39 @@ │ │ │ │ strd sl, [sp, #168] @ 0xa8 │ │ │ │ strd sl, [sp, #176] @ 0xb0 │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ str r7, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #88] @ 0x58 │ │ │ │ str r6, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ add r1, sp, #168 @ 0xa8 │ │ │ │ mov r0, r3 │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r5, r7} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r3, r8 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ add r1, sp, #144 @ 0x90 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ stm sp, {r4, r6} │ │ │ │ str r1, [sp, #28] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r3, r3, r2 │ │ │ │ ldr r2, [sp, #180] @ 0xb4 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ @@ -68250,33 +68250,33 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ strd r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ strd r6, [sp] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r1, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r1 │ │ │ │ ldr r1, [sp, #180] @ 0xb4 │ │ │ │ ldr r4, [sp, #168] @ 0xa8 │ │ │ │ ldr ip, [sp, #152] @ 0x98 │ │ │ │ @@ -68336,35 +68336,35 @@ │ │ │ │ strd r2, [sp, #176] @ 0xb0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ strd r8, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r3, [sp, #176] @ 0xb0 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r0, [sp, #164] @ 0xa4 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ ldr lr, [sp, #168] @ 0xa8 │ │ │ │ adcs r0, r0, r3 │ │ │ │ @@ -68422,15 +68422,15 @@ │ │ │ │ lsr r7, r7, #13 │ │ │ │ mov r3, r4 │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ str r0, [sp, #124] @ 0x7c │ │ │ │ str r5, [sp] │ │ │ │ add r0, sp, #112 @ 0x70 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ mul r1, r5, r7 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mla r1, r6, r4, r1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ umull r3, r0, r5, r6 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, r0 │ │ │ │ @@ -68604,19 +68604,19 @@ │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ mov r2, #892 @ 0x37c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, lr, r8, asr lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, ip, r0, lsl r3 │ │ │ │ + rsbeq lr, ip, r0, lsl #6 │ │ │ │ ldrsheq r5, [lr], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq sp, ip, r8, lsr #22 │ │ │ │ - rsbeq sp, ip, r0, asr #21 │ │ │ │ - subseq r3, lr, r8, lsl #13 │ │ │ │ + rsbeq sp, ip, r8, lsl fp │ │ │ │ + strheq sp, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + subseq r3, lr, r8, ror r6 │ │ │ │ │ │ │ │ 00225f3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #240] @ 226044 │ │ │ │ @@ -68679,15 +68679,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, lr, r4, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, ip, r8, lsr sl │ │ │ │ + rsbeq sp, ip, r8, lsr #20 │ │ │ │ svcvc 0x00800000 │ │ │ │ ldrsheq r5, [lr], #-52 @ 0xffffffcc @ │ │ │ │ │ │ │ │ 00226058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -68755,15 +68755,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, lr, r4, lsl #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, ip, r0, lsl r9 │ │ │ │ + rsbeq sp, ip, r0, lsl #18 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ rsbseq r5, lr, ip, asr #5 │ │ │ │ │ │ │ │ 00226180 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2261c8 │ │ │ │ @@ -68791,17 +68791,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 226204 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrdeq sp, [ip], #-124 @ 0xffffff84 @ │ │ │ │ - subseq r3, lr, r4, lsl #8 │ │ │ │ - subseq r3, lr, r0, lsr #8 │ │ │ │ + rsbeq sp, ip, ip, asr #15 │ │ │ │ + ldrsheq r3, [lr], #-52 @ 0xffffffcc │ │ │ │ + subseq r3, lr, r0, lsl r4 │ │ │ │ │ │ │ │ 00226208 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 226254 │ │ │ │ lsr r2, r3, #7 │ │ │ │ lsl r0, r3, #24 │ │ │ │ @@ -68828,17 +68828,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 226290 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq sp, ip, r0, asr r7 │ │ │ │ - subseq r3, lr, r8, ror r3 │ │ │ │ - @ instruction: 0x005e3394 │ │ │ │ + rsbeq sp, ip, r0, asr #14 │ │ │ │ + subseq r3, lr, r8, ror #6 │ │ │ │ + subseq r3, lr, r4, lsl #7 │ │ │ │ │ │ │ │ 00226294 : │ │ │ │ ldrb r3, [r0, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2262ec │ │ │ │ lsr r2, r3, #7 │ │ │ │ ands r0, r3, #1 │ │ │ │ @@ -68868,17 +68868,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 226328 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strheq sp, [ip], #-104 @ 0xffffff98 @ │ │ │ │ - subseq r3, lr, r0, ror #5 │ │ │ │ - ldrsheq r3, [lr], #-44 @ 0xffffffd4 │ │ │ │ + rsbeq sp, ip, r8, lsr #13 │ │ │ │ + ldrsbeq r3, [lr], #-32 @ 0xffffffe0 │ │ │ │ + subseq r3, lr, ip, ror #5 │ │ │ │ │ │ │ │ 0022632c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r1, #13] │ │ │ │ @@ -68917,17 +68917,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2263e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strdeq sp, [ip], #-92 @ 0xffffffa4 @ │ │ │ │ - subseq r3, lr, r4, lsr #4 │ │ │ │ - subseq r3, lr, r0, asr #4 │ │ │ │ + rsbeq sp, ip, ip, ror #11 │ │ │ │ + subseq r3, lr, r4, lsl r2 │ │ │ │ + subseq r3, lr, r0, lsr r2 │ │ │ │ │ │ │ │ 002263e8 : │ │ │ │ ldrb r0, [r0, #13] │ │ │ │ cmp r0, #0 │ │ │ │ beq 226420 │ │ │ │ lsr r3, r0, #7 │ │ │ │ lsl r3, r3, #15 │ │ │ │ @@ -68949,17 +68949,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 22645c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq sp, ip, r4, lsl #11 │ │ │ │ - subseq r3, lr, ip, lsr #3 │ │ │ │ - subseq r3, lr, r8, asr #3 │ │ │ │ + rsbeq sp, ip, r4, ror r5 │ │ │ │ + @ instruction: 0x005e319c │ │ │ │ + ldrheq r3, [lr], #-24 @ 0xffffffe8 │ │ │ │ │ │ │ │ 00226460 : │ │ │ │ ldrb r2, [r1, #15] │ │ │ │ cmp r2, #0 │ │ │ │ ldrb r2, [r1, #14] │ │ │ │ bne 2264a8 │ │ │ │ lsl r3, r0, #22 │ │ │ │ @@ -69860,21 +69860,21 @@ │ │ │ │ lsr r9, r1, #1 │ │ │ │ orrs r8, r8, r3 │ │ │ │ orr r9, r9, r4, lsl #31 │ │ │ │ lsr r1, r4, #1 │ │ │ │ bne 227024 │ │ │ │ b 226f1c │ │ │ │ bl 1e3244 │ │ │ │ - strheq ip, [ip], #-246 @ 0xffffff0a @ │ │ │ │ - rsbeq ip, ip, r7, lsl #31 │ │ │ │ + rsbeq ip, ip, r6, lsr #31 │ │ │ │ + rsbeq ip, ip, r7, ror pc │ │ │ │ strdeq r7, [r0], -ip │ │ │ │ strdeq r7, [r0], -lr │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - rsbeq ip, ip, r8, asr #15 │ │ │ │ - subseq r2, lr, ip, ror r4 │ │ │ │ + strheq ip, [ip], #-120 @ 0xffffff88 @ │ │ │ │ + subseq r2, lr, ip, ror #8 │ │ │ │ @ instruction: 0x000013b0 │ │ │ │ │ │ │ │ 00227250 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -70148,22 +70148,22 @@ │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bicle r7, pc, r0, lsl #16 │ │ │ │ ldrshlt r1, [r2, #-119]! @ 0xffffff89 │ │ │ │ rsbseq r4, lr, ip, lsr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, ip, ip, lsl #11 │ │ │ │ - rsbeq ip, ip, ip, lsl #10 │ │ │ │ + rsbeq ip, ip, ip, ror r5 │ │ │ │ + strdeq ip, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ svcvc 0x00800000 │ │ │ │ rsbseq r3, lr, r0, asr #28 │ │ │ │ - strheq ip, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x006cc398 │ │ │ │ - rsbeq ip, ip, r4, asr r3 │ │ │ │ - subseq r2, lr, r4 │ │ │ │ + rsbeq ip, ip, ip, lsr #7 │ │ │ │ + rsbeq ip, ip, r8, lsl #7 │ │ │ │ + rsbeq ip, ip, r4, asr #6 │ │ │ │ + ldrsheq r1, [lr], #-244 @ 0xffffff0c │ │ │ │ andeq r1, r0, fp, lsr #9 │ │ │ │ │ │ │ │ 002276c4 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -70308,15 +70308,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2278e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 22787c │ │ │ │ - bl 56695c │ │ │ │ + bl 56694c │ │ │ │ b 2278e0 │ │ │ │ │ │ │ │ 002278f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -70336,59 +70336,59 @@ │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ ldr r2, [pc, #16] @ 22795c │ │ │ │ str r2, [r0, #728] @ 0x2d8 │ │ │ │ bl 2278c4 │ │ │ │ - subseq r1, lr, r8, ror #28 │ │ │ │ - strdeq ip, [ip], #-116 @ 0xffffff8c @ │ │ │ │ - subseq r1, lr, r4, asr #28 │ │ │ │ + subseq r1, lr, r8, asr lr │ │ │ │ + rsbeq ip, ip, r4, ror #15 │ │ │ │ + subseq r1, lr, r4, lsr lr │ │ │ │ andeq r0, r1, r5 │ │ │ │ │ │ │ │ 00227960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227984 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002279ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002279d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002279f8 : │ │ │ │ @@ -70428,53 +70428,53 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00227a70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227ac8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -70497,15 +70497,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7c76f4 │ │ │ │ + bl 7c76e4 │ │ │ │ ldr r2, [pc, #64] @ 227bc0 │ │ │ │ ldr r3, [pc, #56] @ 227bbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -70540,15 +70540,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ strd r4, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7c7764 │ │ │ │ + bl 7c7754 │ │ │ │ ldr r2, [pc, #64] @ 227c64 │ │ │ │ ldr r3, [pc, #56] @ 227c60 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -70610,15 +70610,15 @@ │ │ │ │ 00227cf8 : │ │ │ │ orrs ip, r0, r1 │ │ │ │ beq 227d30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 80782c │ │ │ │ + bl 80781c │ │ │ │ asr r3, r0, #31 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -70636,36 +70636,36 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00227d58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 8078fc │ │ │ │ + bl 8078ec │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227d7c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 807854 │ │ │ │ + bl 807844 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227d9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 807898 │ │ │ │ + bl 807888 │ │ │ │ asr r1, r0, #31 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 00227dc0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -78335,20 +78335,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 22f084 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x007dc39c │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ - @ instruction: 0x005da194 │ │ │ │ + subseq sl, sp, r4, lsl #3 │ │ │ │ ldr r1, [pc, #8] @ 22f098 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c39a0 │ │ │ │ - subseq sl, sp, r8, ror r1 │ │ │ │ + b 7c3990 │ │ │ │ + subseq sl, sp, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #496] @ 22f2a4 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ @@ -78425,26 +78425,26 @@ │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1e136c │ │ │ │ mov r0, r6 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7db658 │ │ │ │ + bl 7db648 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e136c │ │ │ │ bl 1e1e34 │ │ │ │ ldr r1, [pc, #160] @ 22f2ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #152] @ 22f2b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ b 22f1a0 │ │ │ │ str r2, [r4, #4] │ │ │ │ b 22f16c │ │ │ │ ldr ip, [pc, #132] @ 22f2b4 │ │ │ │ ldr r3, [pc, #132] @ 22f2b8 │ │ │ │ ldr r1, [pc, #132] @ 22f2bc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -78469,32 +78469,32 @@ │ │ │ │ ldr r2, [pc, #84] @ 22f2dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ ldr r0, [pc, #68] @ 22f2e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ bl 1e3244 │ │ │ │ rsbseq ip, sp, ip, lsr r3 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - rsbeq r4, ip, r0, lsr pc │ │ │ │ - strheq r2, [r7], #-168 @ 0xffffff58 @ │ │ │ │ - strheq r1, [sl], #-84 @ 0xffffffac @ │ │ │ │ - rsbeq r4, ip, r0, lsl #30 │ │ │ │ - subseq fp, sp, ip, asr #12 │ │ │ │ - subseq fp, sp, r4, asr #12 │ │ │ │ - ldrdeq r4, [ip], #-232 @ 0xffffff18 @ │ │ │ │ - subseq fp, sp, r4, lsr #12 │ │ │ │ + rsbeq r4, ip, r0, lsr #30 │ │ │ │ + rsbeq r2, r7, r8, lsr #21 │ │ │ │ + rsbeq r1, sl, r4, lsr #11 │ │ │ │ + strdeq r4, [ip], #-224 @ 0xffffff20 @ │ │ │ │ + subseq fp, sp, ip, lsr r6 │ │ │ │ + subseq fp, sp, r4, lsr r6 │ │ │ │ + rsbeq r4, ip, r8, asr #29 │ │ │ │ + subseq fp, sp, r4, lsl r6 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ - subseq fp, sp, r0, lsr r6 │ │ │ │ - strheq r4, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - subseq fp, sp, r0, lsl #12 │ │ │ │ + subseq fp, sp, r0, lsr #12 │ │ │ │ + rsbeq r4, ip, r4, lsr #29 │ │ │ │ + ldrsheq fp, [sp], #-80 @ 0xffffffb0 │ │ │ │ andeq r0, r0, fp, asr r1 │ │ │ │ - subseq fp, sp, r8, lsr #12 │ │ │ │ + subseq fp, sp, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #696] @ 22f5b8 │ │ │ │ mov r7, r3 │ │ │ │ @@ -78598,58 +78598,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7a9550 │ │ │ │ + bl 7a9540 │ │ │ │ cmp r0, #0 │ │ │ │ bne 22f40c │ │ │ │ mov r1, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ bl 1e193c │ │ │ │ cmp r0, #0 │ │ │ │ beq 22f594 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #268] @ 22f5e0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ ldr r0, [pc, #256] @ 22f5e4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cba78 │ │ │ │ + bl 7cba68 │ │ │ │ b 22f424 │ │ │ │ ldr r3, [pc, #240] @ 22f5e8 │ │ │ │ ldr ip, [pc, #240] @ 22f5ec │ │ │ │ ldr r1, [pc, #240] @ 22f5f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #1 │ │ │ │ b 22f454 │ │ │ │ ldr r3, [pc, #200] @ 22f5f4 │ │ │ │ ldr ip, [pc, #200] @ 22f5f8 │ │ │ │ ldr r1, [pc, #200] @ 22f5fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 22f51c │ │ │ │ mov r0, #20 │ │ │ │ bl 1e1060 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -78670,44 +78670,44 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 1e10d8 │ │ │ │ mov r7, r0 │ │ │ │ b 22f4cc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq ip, [sp], #-8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq fp, [sp], #-80 @ 0xffffffb0 │ │ │ │ + subseq fp, sp, r0, ror #11 │ │ │ │ + subseq fp, sp, r4, ror #11 │ │ │ │ ldrsheq fp, [sp], #-84 @ 0xffffffac │ │ │ │ - subseq fp, sp, r4, lsl #12 │ │ │ │ - ldrheq fp, [sp], #-88 @ 0xffffffa8 │ │ │ │ - rsbeq ip, r7, ip, ror #6 │ │ │ │ - subseq fp, sp, ip, asr #11 │ │ │ │ - ldrheq fp, [sp], #-88 @ 0xffffffa8 │ │ │ │ + subseq fp, sp, r8, lsr #11 │ │ │ │ + rsbeq ip, r7, ip, asr r3 │ │ │ │ + ldrheq fp, [sp], #-92 @ 0xffffffa4 │ │ │ │ + subseq fp, sp, r8, lsr #11 │ │ │ │ rsbseq fp, sp, r0, lsr #31 │ │ │ │ + ldrsheq fp, [sp], #-64 @ 0xffffffc0 │ │ │ │ subseq fp, sp, r0, lsl #10 │ │ │ │ - subseq fp, sp, r0, lsl r5 │ │ │ │ - rsbeq r4, ip, ip, lsr ip │ │ │ │ - subseq fp, sp, r0, lsl #9 │ │ │ │ - subseq fp, sp, r4, lsl #7 │ │ │ │ - rsbeq r4, ip, r4, lsl #24 │ │ │ │ + rsbeq r4, ip, ip, lsr #24 │ │ │ │ subseq fp, sp, r0, ror r4 │ │ │ │ - subseq fp, sp, r0, asr r3 │ │ │ │ - ldrdeq r8, [r5], #-12 @ │ │ │ │ - subseq fp, sp, ip, lsr #8 │ │ │ │ + subseq fp, sp, r4, ror r3 │ │ │ │ + strdeq r4, [ip], #-180 @ 0xffffff4c @ │ │ │ │ + subseq fp, sp, r0, ror #8 │ │ │ │ + subseq fp, sp, r0, asr #6 │ │ │ │ + rsbeq r8, r5, ip, asr #1 │ │ │ │ + subseq fp, sp, ip, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #128] @ 0x80 │ │ │ │ ldr r4, [pc, #144] @ 22f6b4 │ │ │ │ cmp ip, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ beq 22f688 │ │ │ │ mov r6, r1 │ │ │ │ - bl 565f94 │ │ │ │ + bl 565f84 │ │ │ │ ldr r3, [pc, #120] @ 22f6b8 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r3, [pc, #112] @ 22f6bc │ │ │ │ ldr r5, [pc, #112] @ 22f6c0 │ │ │ │ ldr r4, [r4, r3] │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -78719,35 +78719,35 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 22f09c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [pc, #72] @ 22f6c8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7c39a0 │ │ │ │ + b 7c3990 │ │ │ │ ldr r3, [pc, #60] @ 22f6cc │ │ │ │ ldr lr, [pc, #60] @ 22f6d0 │ │ │ │ ldr r1, [pc, #60] @ 22f6d4 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #380 @ 0x17c │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ bl 1e1078 │ │ │ │ ldrsbeq fp, [sp], #-212 @ 0xffffff2c @ │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - subseq fp, sp, r8, lsr r2 │ │ │ │ + subseq fp, sp, r8, lsr #4 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ - rsbeq r4, ip, r4, lsr #21 │ │ │ │ - subseq fp, sp, r8, ror r3 │ │ │ │ - subseq fp, sp, ip, ror #3 │ │ │ │ + @ instruction: 0x006c4a94 │ │ │ │ + subseq fp, sp, r8, ror #6 │ │ │ │ + ldrsbeq fp, [sp], #-28 @ 0xffffffe4 │ │ │ │ │ │ │ │ 0022f6d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #196] @ 22f7b4 │ │ │ │ @@ -78777,15 +78777,15 @@ │ │ │ │ ldr ip, [pc, #128] @ 22f7d0 │ │ │ │ eor r2, r2, r2, lsr #13 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r0, [r0, ip] │ │ │ │ mov r3, #0 │ │ │ │ eor r2, r2, r2, lsr #16 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ - bl 7d6068 │ │ │ │ + bl 7d6058 │ │ │ │ cmp r0, #0 │ │ │ │ beq 22f78c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -78800,22 +78800,22 @@ │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ - blhi 912a80 │ │ │ │ + blhi 912a80 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ rsbseq fp, sp, ip, asr #25 │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - rsbeq r4, ip, r0, lsr #19 │ │ │ │ - strdeq r9, [r2], #-104 @ 0xffffff98 @ │ │ │ │ - subseq fp, sp, r8, ror #1 │ │ │ │ + @ instruction: 0x006c4990 │ │ │ │ + rsbeq r9, r2, r8, ror #13 │ │ │ │ + ldrsbeq fp, [sp], #-8 │ │ │ │ │ │ │ │ 0022f7e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #212] @ 22f8cc │ │ │ │ @@ -78829,34 +78829,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r1 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 7cd0d8 │ │ │ │ + bl 7cd0c8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7d036c │ │ │ │ + bl 7d035c │ │ │ │ ldr r6, [pc, #148] @ 22f8d8 │ │ │ │ add r6, pc, r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 22f8c0 │ │ │ │ ldr r3, [pc, #136] @ 22f8dc │ │ │ │ ldr r1, [pc, #136] @ 22f8e0 │ │ │ │ add r8, sp, #12 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7cf99c │ │ │ │ + bl 7cf98c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cff8c │ │ │ │ + bl 7cff7c │ │ │ │ ldr r2, [pc, #96] @ 22f8e4 │ │ │ │ ldr r3, [pc, #72] @ 22f8d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -78871,15 +78871,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, sp, r4, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, sp, r0, lsr #4 │ │ │ │ + subseq fp, sp, r0, lsl r2 │ │ │ │ ldrheq fp, [sp], #-188 @ 0xffffff44 @ │ │ │ │ @ instruction: 0x000034bc │ │ │ │ @ instruction: 0xfffffa80 │ │ │ │ rsbseq fp, sp, r8, ror fp │ │ │ │ │ │ │ │ 0022f8e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -78925,15 +78925,15 @@ │ │ │ │ bl 1e37d8 │ │ │ │ ldr r1, [pc, #136] @ 22fa1c │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r4] │ │ │ │ str r8, [r4, #4] │ │ │ │ strb r5, [r4, #8] │ │ │ │ ldr r1, [pc, r1] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r0, [r0, r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 22f9d4 │ │ │ │ ldr r1, [pc, #100] @ 22fa20 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -78950,22 +78950,22 @@ │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ bl 22f09c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #36] @ 22fa2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7c39a0 │ │ │ │ + b 7c3990 │ │ │ │ ldrsheq fp, [sp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - ldrsbeq r9, [sp], #-140 @ 0xffffff74 │ │ │ │ + subseq r9, sp, ip, asr #17 │ │ │ │ ldrsbeq lr, [sp], #-164 @ 0xffffff5c @ │ │ │ │ @ instruction: 0xfffffc44 │ │ │ │ - subseq sl, sp, r8, lsr #29 │ │ │ │ + @ instruction: 0x005dae98 │ │ │ │ andeq r0, r0, r3, ror r1 │ │ │ │ andeq r0, r0, r5, ror r1 │ │ │ │ │ │ │ │ 0022fa30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -78984,15 +78984,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ bl 1e1060 │ │ │ │ ldr fp, [pc, #1248] @ 22ff60 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 53667c │ │ │ │ + bl 536670 │ │ │ │ mov r3, #2 │ │ │ │ stm r4, {r0, r3} │ │ │ │ mov r3, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #8] │ │ │ │ bl 4d708c │ │ │ │ ldr r8, [r5] │ │ │ │ @@ -79011,15 +79011,15 @@ │ │ │ │ str r3, [r4, #8] │ │ │ │ beq 22fef8 │ │ │ │ mov r1, #72 @ 0x48 │ │ │ │ ldr r0, [sl] │ │ │ │ mov r4, r8 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r8, #8] │ │ │ │ - bl 7db5c4 │ │ │ │ + bl 7db5b4 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 1e2e54 │ │ │ │ str r4, [r5, #60] @ 0x3c │ │ │ │ mov r1, #2 │ │ │ │ ldr r0, [r4] │ │ │ │ @@ -79119,15 +79119,15 @@ │ │ │ │ strb r3, [r5, #64] @ 0x40 │ │ │ │ subs r7, r0, #0 │ │ │ │ bne 22fe58 │ │ │ │ ldr r1, [pc, #744] @ 22ff84 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 7c39a0 │ │ │ │ + bl 7c3990 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #12] │ │ │ │ ldreq r3, [sp, #36] @ 0x24 │ │ │ │ streq r2, [r3, #4] │ │ │ │ b 22fac0 │ │ │ │ @@ -79141,17 +79141,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7db658 │ │ │ │ + bl 7db648 │ │ │ │ mov r7, #1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #632] @ 22ff94 │ │ │ │ ldr r3, [pc, #572] @ 22ff5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -79178,15 +79178,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e304c │ │ │ │ b 22fd00 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #496] @ 22ffa4 │ │ │ │ @@ -79197,44 +79197,44 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 22fd94 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #448] @ 22ffb0 │ │ │ │ ldr r2, [pc, #448] @ 22ffb4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #444] @ 22ffb8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 22fd94 │ │ │ │ ldr r4, [r4] │ │ │ │ bl 1e1e34 │ │ │ │ ldr r3, [pc, #400] @ 22ffbc │ │ │ │ ldr r1, [pc, #400] @ 22ffc0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [pc, #392] @ 22ffc4 │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 22fd94 │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r3, [r4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r4, [pc, #348] @ 22ffc8 │ │ │ │ ldr r3, [pc, #348] @ 22ffcc │ │ │ │ ldr r2, [pc, #348] @ 22ffd0 │ │ │ │ @@ -79242,22 +79242,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldrb r3, [r5, #65] @ 0x41 │ │ │ │ cmp r3, #0 │ │ │ │ beq 22ff00 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 7c39a0 │ │ │ │ + bl 7c3990 │ │ │ │ b 22fd0c │ │ │ │ mov r1, #2 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r2, [pc, #268] @ 22ffd4 │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r3, [pc, #264] @ 22ffd8 │ │ │ │ @@ -79266,25 +79266,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 22fd94 │ │ │ │ mov r7, #0 │ │ │ │ b 22fd0c │ │ │ │ ldrd r0, [r5, #8] │ │ │ │ mov r2, r3 │ │ │ │ bl 22f8e8 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r6, #64 @ 0x40 │ │ │ │ - bl 7c39a0 │ │ │ │ + bl 7c3990 │ │ │ │ b 22fd0c │ │ │ │ ldr r1, [r5, #8] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ b 22fbbc │ │ │ │ ldr r3, [pc, #172] @ 22ffe0 │ │ │ │ ldr ip, [pc, #172] @ 22ffe4 │ │ │ │ ldr r1, [pc, #172] @ 22ffe8 │ │ │ │ @@ -79296,47 +79296,47 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, sp, r4, lsr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, sp, r0, lsl #19 │ │ │ │ andeq r2, r0, ip, ror #18 │ │ │ │ - subseq sl, sp, ip, lsr #30 │ │ │ │ - subseq sl, sp, ip, asr #30 │ │ │ │ + subseq sl, sp, ip, lsl pc │ │ │ │ + subseq sl, sp, ip, lsr pc │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ andeq r4, r0, r4, lsl sl │ │ │ │ - ldrsheq sl, [sp], #-192 @ 0xffffff40 │ │ │ │ + subseq sl, sp, r0, ror #25 │ │ │ │ strbcs pc, [r5, #-1169] @ 0xfffffb6f @ │ │ │ │ svcmi 0x006cdd1d │ │ │ │ - subseq sl, sp, ip, ror #23 │ │ │ │ - rsbeq r4, ip, r0, ror #8 │ │ │ │ - subseq sl, sp, ip, asr sp │ │ │ │ - subseq sl, sp, r8, lsr #23 │ │ │ │ + ldrsbeq sl, [sp], #-188 @ 0xffffff44 │ │ │ │ + rsbeq r4, ip, r0, asr r4 │ │ │ │ + subseq sl, sp, ip, asr #26 │ │ │ │ + @ instruction: 0x005dab98 │ │ │ │ rsbseq fp, sp, r0, ror #13 │ │ │ │ - rsbeq r4, ip, ip, asr #7 │ │ │ │ - subseq sl, sp, r8, asr #25 │ │ │ │ - subseq sl, sp, r4, lsl fp │ │ │ │ - rsbeq r4, ip, r4, ror r3 │ │ │ │ - subseq sl, sp, ip, lsr #27 │ │ │ │ - ldrheq sl, [sp], #-164 @ 0xffffff5c │ │ │ │ - rsbeq r4, ip, ip, lsr r3 │ │ │ │ - subseq sl, sp, r4, ror ip │ │ │ │ - subseq sl, sp, ip, ror sl │ │ │ │ - subseq sl, sp, ip, lsl #25 │ │ │ │ - subseq sl, sp, r8, asr #20 │ │ │ │ - strdeq r4, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq sl, sp, r0, lsl sl │ │ │ │ - rsbeq r4, ip, r8, asr #5 │ │ │ │ - subseq sl, sp, r0, ror #26 │ │ │ │ - subseq sl, sp, r8, lsr #24 │ │ │ │ - rsbeq r4, ip, r0, ror #4 │ │ │ │ - @ instruction: 0x005da99c │ │ │ │ - rsbeq r4, ip, r0, lsl #4 │ │ │ │ - rsbeq r0, sl, ip, lsr #17 │ │ │ │ - subseq sl, sp, r8, asr #18 │ │ │ │ + strheq r4, [ip], #-60 @ 0xffffffc4 @ │ │ │ │ + ldrheq sl, [sp], #-200 @ 0xffffff38 │ │ │ │ + subseq sl, sp, r4, lsl #22 │ │ │ │ + rsbeq r4, ip, r4, ror #6 │ │ │ │ + @ instruction: 0x005dad9c │ │ │ │ + subseq sl, sp, r4, lsr #21 │ │ │ │ + rsbeq r4, ip, ip, lsr #6 │ │ │ │ + subseq sl, sp, r4, ror #24 │ │ │ │ + subseq sl, sp, ip, ror #20 │ │ │ │ + subseq sl, sp, ip, ror ip │ │ │ │ + subseq sl, sp, r8, lsr sl │ │ │ │ + rsbeq r4, ip, ip, ror #5 │ │ │ │ + subseq sl, sp, r0, lsl #20 │ │ │ │ + strheq r4, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq sl, sp, r0, asr sp │ │ │ │ + subseq sl, sp, r8, lsl ip │ │ │ │ + rsbeq r4, ip, r0, asr r2 │ │ │ │ + subseq sl, sp, ip, lsl #19 │ │ │ │ + strdeq r4, [ip], #-16 @ │ │ │ │ + @ instruction: 0x006a089c │ │ │ │ + subseq sl, sp, r8, lsr r9 │ │ │ │ │ │ │ │ 0022ffec : │ │ │ │ mov r3, #0 │ │ │ │ b 22f8e8 │ │ │ │ │ │ │ │ 0022fff4 : │ │ │ │ mov r3, #1 │ │ │ │ @@ -79353,15 +79353,15 @@ │ │ │ │ b 2314e4 │ │ │ │ │ │ │ │ 00230014 : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 230054 │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79376,15 +79376,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 2300ec │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79419,15 +79419,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 230198 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 23015c │ │ │ │ @@ -79457,15 +79457,15 @@ │ │ │ │ rsbseq lr, sp, ip, lsl #22 │ │ │ │ │ │ │ │ 0023019c : │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [pc, #52] @ 2301dc │ │ │ │ mov r5, r0 │ │ │ │ ldr r4, [pc, r4] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r0, [r0, r4] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79480,15 +79480,15 @@ │ │ │ │ subs r4, r3, #0 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r6, [pc, #120] @ 230274 │ │ │ │ mov r5, r0 │ │ │ │ ldr r6, [pc, r6] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ mov ip, r0 │ │ │ │ ldr r0, [r0, r6] │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ ldr r0, [r0, #20] │ │ │ │ tst r0, #4096 @ 0x1000 │ │ │ │ mov r0, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -79523,15 +79523,15 @@ │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #140] @ 230320 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, sp, #24 │ │ │ │ stmdb ip, {r2, r3} │ │ │ │ ldr r4, [pc, r4] │ │ │ │ mov r3, r0 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr ip, [r0, r4] │ │ │ │ mov r2, r1 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [ip, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ ands r1, r3, #4096 @ 0x1000 │ │ │ │ beq 2302e4 │ │ │ │ @@ -79605,15 +79605,15 @@ │ │ │ │ 002303a4 : │ │ │ │ ldr r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002303ac : │ │ │ │ ldr r3, [pc, #40] @ 2303dc │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -79638,21 +79638,21 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r4, [r0, #16] │ │ │ │ mov r3, r0 │ │ │ │ cmp r4, r2 │ │ │ │ movcs r4, r2 │ │ │ │ ldr r2, [pc, #60] @ 230468 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ ldr r0, [r0, r2] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ mov r3, r4 │ │ │ │ - bl 567f10 │ │ │ │ + bl 567f00 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, r4 │ │ │ │ moveq r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -79670,15 +79670,15 @@ │ │ │ │ │ │ │ │ 0023047c : │ │ │ │ ldr r3, [pc, #192] @ 230544 │ │ │ │ push {r4, lr} │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r2, [pc, #184] @ 230548 │ │ │ │ mov r1, r0 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ ldr r3, [pc, #172] @ 23054c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb lr, [ip, #25] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -79727,15 +79727,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #68] @ 2305ac │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [r3, #16] │ │ │ │ ldr r1, [r2, #132] @ 0x84 │ │ │ │ ldr r0, [r2, #108] @ 0x6c │ │ │ │ ldrd r2, [r3] │ │ │ │ str ip, [sp] │ │ │ │ @@ -79789,15 +79789,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #188] @ 2306ec │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, r2] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [pc, #168] @ 2306f0 │ │ │ │ lsr r1, r1, #4 │ │ │ │ add r2, r2, #8704 @ 0x2200 │ │ │ │ and r1, r1, #7 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -79836,17 +79836,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #28] @ 2306fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq sp, sp, r4, asr #28 │ │ │ │ - rsbeq r3, ip, r4, asr fp │ │ │ │ - ldrdeq r3, [ip], #-160 @ 0xffffff60 @ │ │ │ │ - subseq sl, sp, ip, lsr r5 │ │ │ │ + rsbeq r3, ip, r4, asr #22 │ │ │ │ + rsbeq r3, ip, r0, asr #21 │ │ │ │ + subseq sl, sp, ip, lsr #10 │ │ │ │ andeq r0, r0, r2, ror r1 │ │ │ │ │ │ │ │ 00230700 : │ │ │ │ b 2322fc │ │ │ │ │ │ │ │ 00230704 : │ │ │ │ ldr r3, [pc, #52] @ 230740 │ │ │ │ @@ -79859,33 +79859,33 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 230748 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldrsheq sl, [sp], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - ldrdeq r6, [r7], #-16 @ │ │ │ │ + rsbeq r6, r7, r0, asr #3 │ │ │ │ │ │ │ │ 0023074c : │ │ │ │ cmp r0, #0 │ │ │ │ cmpne r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ bne 230778 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov r3, #0 │ │ │ │ - b 7a9550 │ │ │ │ + b 7a9540 │ │ │ │ │ │ │ │ 00230780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #332] @ 2308e4 │ │ │ │ @@ -79894,19 +79894,19 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r3, [pc, #324] @ 2308ec │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2308b8 │ │ │ │ - bl 593988 │ │ │ │ + bl 593978 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r1 │ │ │ │ bl 1e349c │ │ │ │ ldr r3, [sl, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -79973,27 +79973,27 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, sp, r4, ror #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, sp, r0, asr #25 │ │ │ │ rsbseq sl, sp, r0, lsl #23 │ │ │ │ - rsbeq r3, ip, r8, ror #17 │ │ │ │ - subseq sl, sp, r4, ror #6 │ │ │ │ - subseq sl, sp, r0, asr r3 │ │ │ │ + ldrdeq r3, [ip], #-136 @ 0xffffff78 @ │ │ │ │ + subseq sl, sp, r4, asr r3 │ │ │ │ + subseq sl, sp, r0, asr #6 │ │ │ │ │ │ │ │ 00230900 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #164] @ 2309bc │ │ │ │ mov r6, r0 │ │ │ │ ldr r5, [pc, r5] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 230994 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, r3 │ │ │ │ @@ -80005,15 +80005,15 @@ │ │ │ │ ldr r3, [pc, #104] @ 2309c0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ str r2, [sp] │ │ │ │ ldm r5, {r2, r3} │ │ │ │ - bl 5545ec │ │ │ │ + bl 5545dc │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -80027,49 +80027,49 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #440 @ 0x1b8 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq sp, sp, ip, asr fp │ │ │ │ rsbseq sp, sp, ip, lsl fp │ │ │ │ - rsbeq r3, ip, ip, lsl #16 │ │ │ │ - subseq sl, sp, r8, lsl #5 │ │ │ │ - subseq sl, sp, r4, ror r2 │ │ │ │ + strdeq r3, [ip], #-124 @ 0xffffff84 @ │ │ │ │ + subseq sl, sp, r8, ror r2 │ │ │ │ + subseq sl, sp, r4, ror #4 │ │ │ │ │ │ │ │ 002309d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #80] @ 230a38 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r0, [r0, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ beq 230a10 │ │ │ │ sub r2, r2, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 593ab0 │ │ │ │ + b 593aa0 │ │ │ │ ldr r3, [pc, #36] @ 230a3c │ │ │ │ ldr ip, [pc, #36] @ 230a40 │ │ │ │ ldr r1, [pc, #36] @ 230a44 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq sp, sp, ip, lsl #21 │ │ │ │ - @ instruction: 0x006c3790 │ │ │ │ - subseq sl, sp, ip, lsl #4 │ │ │ │ - ldrsheq sl, [sp], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r3, ip, r0, lsl #15 │ │ │ │ + ldrsheq sl, [sp], #-28 @ 0xffffffe4 │ │ │ │ + subseq sl, sp, r8, ror #3 │ │ │ │ │ │ │ │ 00230a48 : │ │ │ │ b 232314 │ │ │ │ │ │ │ │ 00230a4c : │ │ │ │ b 2323f4 │ │ │ │ │ │ │ │ @@ -80102,17 +80102,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230adc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - strdeq r3, [ip], #-108 @ 0xffffff94 @ │ │ │ │ - subseq sl, sp, r4, lsl #3 │ │ │ │ - subseq sl, sp, r0, ror #2 │ │ │ │ + rsbeq r3, ip, ip, ror #13 │ │ │ │ + subseq sl, sp, r4, ror r1 │ │ │ │ + subseq sl, sp, r0, asr r1 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230ae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -80153,17 +80153,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230ba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r3, ip, r8, lsr r6 │ │ │ │ - subseq sl, sp, r0, asr #1 │ │ │ │ - @ instruction: 0x005da09c │ │ │ │ + rsbeq r3, ip, r8, lsr #12 │ │ │ │ + ldrheq sl, [sp], #-0 │ │ │ │ + subseq sl, sp, ip, lsl #1 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230ba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80194,17 +80194,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230c3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - @ instruction: 0x006c359c │ │ │ │ - subseq sl, sp, r4, lsr #32 │ │ │ │ - subseq sl, sp, r0 │ │ │ │ + rsbeq r3, ip, ip, lsl #11 │ │ │ │ + subseq sl, sp, r4, lsl r0 │ │ │ │ + ldrsheq r9, [sp], #-240 @ 0xffffff10 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230c40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -80238,17 +80238,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230ce4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - strdeq r3, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - subseq r9, sp, ip, ror pc │ │ │ │ - subseq r9, sp, r8, asr pc │ │ │ │ + rsbeq r3, ip, r4, ror #9 │ │ │ │ + subseq r9, sp, ip, ror #30 │ │ │ │ + subseq r9, sp, r8, asr #30 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ │ │ │ │ 00230ce8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -80305,17 +80305,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 230de8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - strdeq r3, [ip], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r9, sp, r8, ror lr │ │ │ │ - subseq r9, sp, r4, asr lr │ │ │ │ + rsbeq r3, ip, r0, ror #7 │ │ │ │ + subseq r9, sp, r8, ror #28 │ │ │ │ + subseq r9, sp, r4, asr #28 │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ ldm r2, {r1, r3} │ │ │ │ ldr r2, [r0] │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ bx r3 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ @@ -80329,32 +80329,32 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 230e3c │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbseq sl, sp, r4, ror #11 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ - ldrsbeq r8, [sp], #-60 @ 0xffffffc4 │ │ │ │ + subseq r8, sp, ip, asr #7 │ │ │ │ ldr r3, [pc, #20] @ 230e5c │ │ │ │ ldr r1, [pc, #20] @ 230e60 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ sub r0, r0, #712 @ 0x2c8 │ │ │ │ b 1ebdc0 │ │ │ │ addeq r9, r8, r8, lsl lr │ │ │ │ andeq r0, r0, ip │ │ │ │ ldr r3, [r0, #708] @ 0x2c4 │ │ │ │ str r1, [r3] │ │ │ │ - b 567634 │ │ │ │ + b 567624 │ │ │ │ ldr r1, [pc, #8] @ 230e80 │ │ │ │ mov r2, #57 @ 0x39 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c39a0 │ │ │ │ - @ instruction: 0x005d8390 │ │ │ │ + b 7c3990 │ │ │ │ + subseq r8, sp, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #100] @ 230f00 │ │ │ │ add r1, r1, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -80437,15 +80437,15 @@ │ │ │ │ beq 231050 │ │ │ │ ldr r9, [pc, #256] @ 2310dc │ │ │ │ add r8, r7, #64 @ 0x40 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c39a0 │ │ │ │ + bl 7c3990 │ │ │ │ bl 1ebe04 │ │ │ │ ldr r3, [r6] │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r7, #56] @ 0x38 │ │ │ │ @@ -80460,23 +80460,23 @@ │ │ │ │ ldr r6, [r6, #4] │ │ │ │ cmp r6, #0 │ │ │ │ bne 231020 │ │ │ │ ldr r3, [pc, #160] @ 2310e0 │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [r3, #56] @ 0x38 │ │ │ │ - bl 565f94 │ │ │ │ + bl 565f84 │ │ │ │ bl 1ec044 │ │ │ │ ldr r0, [pc, #140] @ 2310e4 │ │ │ │ ldr r1, [pc, #140] @ 2310e8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #136] @ 2310ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 7c39a0 │ │ │ │ + bl 7c3990 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 230e84 │ │ │ │ ldr r3, [pc, #104] @ 2310f0 │ │ │ │ ldr ip, [pc, #104] @ 2310f4 │ │ │ │ @@ -80493,29 +80493,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrsbeq sl, [sp], #-72 @ 0xffffffb8 @ │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ - subseq r9, sp, ip, lsl sp │ │ │ │ + subseq r9, sp, ip, lsl #26 │ │ │ │ addeq r9, r8, r8, lsl sp │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ addeq r9, r8, r0, lsr #25 │ │ │ │ - subseq r9, sp, r4, lsl #25 │ │ │ │ + subseq r9, sp, r4, ror ip │ │ │ │ addeq r9, r8, r0, lsr #24 │ │ │ │ addeq r9, r8, r8, lsl #24 │ │ │ │ - subseq r9, sp, r0, lsl #24 │ │ │ │ + ldrsheq r9, [sp], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, fp, lsl #2 │ │ │ │ - strheq r3, [ip], #-20 @ 0xffffffec @ │ │ │ │ - rsbeq pc, r9, ip, asr r7 @ │ │ │ │ + rsbeq r3, ip, r4, lsr #3 │ │ │ │ + rsbeq pc, r9, ip, asr #14 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ - rsbeq r3, ip, ip, lsl #3 │ │ │ │ - subseq r9, sp, r8, lsr #23 │ │ │ │ - subseq r8, sp, r8, ror #2 │ │ │ │ + rsbeq r3, ip, ip, ror r1 │ │ │ │ + @ instruction: 0x005d9b98 │ │ │ │ + subseq r8, sp, r8, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0] │ │ │ │ cmp r4, #0 │ │ │ │ beq 231160 │ │ │ │ @@ -80727,15 +80727,15 @@ │ │ │ │ add r3, r7, r5, lsl #2 │ │ │ │ str sl, [r0] │ │ │ │ str r0, [r4, #8] │ │ │ │ str r3, [r0, #16] │ │ │ │ ldr r3, [r7, r5, lsl #2] │ │ │ │ mov r9, r0 │ │ │ │ str r3, [r0, #12] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r9, [r7, r5, lsl #2] │ │ │ │ ldr r0, [pc, #112] @ 2314dc │ │ │ │ ldr r3, [r9, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ cmp r3, #0 │ │ │ │ addne r9, r9, #12 │ │ │ │ lsr ip, r6, #5 │ │ │ │ @@ -80756,15 +80756,15 @@ │ │ │ │ b 2313e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, sp, ip, lsr #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, sp, ip, lsl #1 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ ldrdeq r9, [r8], r0 │ │ │ │ - subseq r7, sp, r4, ror lr │ │ │ │ + subseq r7, sp, r4, ror #28 │ │ │ │ rsbseq sl, sp, r0, lsl r0 │ │ │ │ addeq r9, r8, r4, asr r8 │ │ │ │ strdeq r9, [r8], r4 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ │ │ │ │ 002314e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -80830,15 +80830,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2315d4 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7c39a0 │ │ │ │ + b 7c3990 │ │ │ │ ldr r3, [pc, #84] @ 231630 │ │ │ │ ldr ip, [pc, #84] @ 231634 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 231638 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r1, r6 │ │ │ │ @@ -80852,22 +80852,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #284 @ 0x11c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r9, sp, ip, lsl #29 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ ldrdeq r9, [r8], r4 │ │ │ │ - ldrsbeq r9, [sp], #-96 @ 0xffffffa0 │ │ │ │ + subseq r9, sp, r0, asr #13 │ │ │ │ andeq r0, r0, sp, lsl r1 │ │ │ │ - rsbeq r2, ip, r0, ror #24 │ │ │ │ - rsbeq pc, r9, r8, lsl #4 │ │ │ │ + rsbeq r2, ip, r0, asr ip │ │ │ │ + strdeq pc, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r0, r0, pc, lsl r1 │ │ │ │ - rsbeq r2, ip, r8, lsr ip │ │ │ │ - subseq r9, sp, r8, asr r6 │ │ │ │ - subseq r7, sp, r8, lsl ip │ │ │ │ + rsbeq r2, ip, r8, lsr #24 │ │ │ │ + subseq r9, sp, r8, asr #12 │ │ │ │ + subseq r7, sp, r8, lsl #24 │ │ │ │ │ │ │ │ 00231648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r9, r0 │ │ │ │ @@ -80911,15 +80911,15 @@ │ │ │ │ sub r0, r0, #8 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 1e0e20 │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c39a0 │ │ │ │ + bl 7c3990 │ │ │ │ ldr r2, [pc, #88] @ 231770 │ │ │ │ ldr r3, [pc, #60] @ 231758 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -80934,15 +80934,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007d9d94 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, sp, ip, ror #26 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ addeq r9, r8, ip, lsr #11 │ │ │ │ - subseq r9, sp, r8, lsr #11 │ │ │ │ + @ instruction: 0x005d9598 │ │ │ │ @ instruction: 0xfffff6fc │ │ │ │ rsbseq r9, sp, r4, ror #25 │ │ │ │ │ │ │ │ 00231774 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -80992,16 +80992,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 231850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r2, ip, r0, lsl sl │ │ │ │ - subseq r9, sp, ip, lsr #8 │ │ │ │ + rsbeq r2, ip, r0, lsl #20 │ │ │ │ + subseq r9, sp, ip, lsl r4 │ │ │ │ andeq r0, r0, r6, asr r1 │ │ │ │ │ │ │ │ 00231854 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -81040,17 +81040,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 23190c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r7, lr, r4, lsl #16 │ │ │ │ - rsbeq r2, ip, r8, asr r9 │ │ │ │ - subseq r9, sp, r4, ror r3 │ │ │ │ - subseq r9, sp, r0, lsl #7 │ │ │ │ + rsbeq r2, ip, r8, asr #18 │ │ │ │ + subseq r9, sp, r4, ror #6 │ │ │ │ + subseq r9, sp, r0, ror r3 │ │ │ │ andeq r0, r0, sl, ror r1 │ │ │ │ │ │ │ │ 00231910 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -81098,17 +81098,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 2319ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r7, lr, r4, lsr r7 │ │ │ │ - rsbeq r2, ip, r8, ror r8 │ │ │ │ - @ instruction: 0x005d9294 │ │ │ │ - subseq r9, sp, r0, lsr #5 │ │ │ │ + rsbeq r2, ip, r8, ror #16 │ │ │ │ + subseq r9, sp, r4, lsl #5 │ │ │ │ + @ instruction: 0x005d9290 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 002319f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -81163,17 +81163,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 231ae8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r7, lr, r0, asr r6 │ │ │ │ - rsbeq r2, ip, ip, ror r7 │ │ │ │ - @ instruction: 0x005d9198 │ │ │ │ - subseq r9, sp, r4, lsr #3 │ │ │ │ + rsbeq r2, ip, ip, ror #14 │ │ │ │ + subseq r9, sp, r8, lsl #3 │ │ │ │ + @ instruction: 0x005d9194 │ │ │ │ andeq r0, r0, r1, asr #3 │ │ │ │ │ │ │ │ 00231aec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81415,17 +81415,17 @@ │ │ │ │ ldr r4, [pc, #128] @ 231ef0 │ │ │ │ ldr r1, [pc, #128] @ 231ef4 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, r4, #92 @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d66a0 │ │ │ │ + bl 7d6690 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d5ce8 │ │ │ │ + bl 7d5cd8 │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -81502,16 +81502,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ mov r2, #592 @ 0x250 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r2, ip, r0, lsl #5 │ │ │ │ - @ instruction: 0x005d8c9c │ │ │ │ + rsbeq r2, ip, r0, ror r2 │ │ │ │ + subseq r8, sp, ip, lsl #25 │ │ │ │ │ │ │ │ 00231fe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r1, r0, #8192 @ 0x2000 │ │ │ │ @@ -81582,16 +81582,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #20] @ 232118 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r2, ip, r8, asr #2 │ │ │ │ - subseq r8, sp, r0, ror #22 │ │ │ │ + rsbeq r2, ip, r8, lsr r1 │ │ │ │ + subseq r8, sp, r0, asr fp │ │ │ │ andeq r0, r0, r6, ror r2 │ │ │ │ │ │ │ │ 0023211c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -81658,31 +81658,31 @@ │ │ │ │ bne 232204 │ │ │ │ ldr r0, [pc, #76] @ 23226c │ │ │ │ ldr r1, [pc, #76] @ 232270 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #684 @ 0x2ac │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - bl 7c39a0 │ │ │ │ + bl 7c3990 │ │ │ │ ldr r3, [pc, #56] @ 232274 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r3, [pc, r3] │ │ │ │ ldr r0, [r0, r3] │ │ │ │ - bl 565f94 │ │ │ │ + bl 565f84 │ │ │ │ bl 1ec044 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2311b0 │ │ │ │ rsbseq r9, sp, ip, ror r2 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ addeq r8, r8, ip, asr #21 │ │ │ │ - subseq r8, sp, r0, asr #21 │ │ │ │ + ldrheq r8, [sp], #-160 @ 0xffffff60 │ │ │ │ muleq r0, lr, r2 │ │ │ │ andeq r1, r0, ip, ror #14 │ │ │ │ addeq r8, r8, r0, asr #20 │ │ │ │ - subseq r8, sp, ip, lsr sl │ │ │ │ + subseq r8, sp, ip, lsr #20 │ │ │ │ rsbseq ip, sp, r8, lsr r2 │ │ │ │ │ │ │ │ 00232278 : │ │ │ │ ldr r3, [pc, #40] @ 2322a8 │ │ │ │ ldr r2, [pc, #40] @ 2322ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ @@ -81693,34 +81693,34 @@ │ │ │ │ ldr r2, [pc, #24] @ 2322b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bx r3 │ │ │ │ rsbseq r9, sp, ip, ror r1 │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ addeq r8, r8, ip, asr #19 │ │ │ │ - subseq r8, sp, r4, asr #19 │ │ │ │ + ldrheq r8, [sp], #-148 @ 0xffffff6c │ │ │ │ @ instruction: 0x000002bb │ │ │ │ │ │ │ │ 002322bc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2322d4 │ │ │ │ ldr r0, [pc, #36] @ 2322f0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 7c36b8 │ │ │ │ + b 7c36a8 │ │ │ │ ldr r0, [pc, #24] @ 2322f4 │ │ │ │ ldr r1, [pc, #24] @ 2322f8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ - b 7c39a0 │ │ │ │ + b 7c3990 │ │ │ │ umulleq r8, r8, r8, r9 @ │ │ │ │ addeq r8, r8, r4, lsl #19 │ │ │ │ - subseq r8, sp, r0, lsl #19 │ │ │ │ + subseq r8, sp, r0, ror r9 │ │ │ │ │ │ │ │ 002322fc : │ │ │ │ ldr r3, [pc, #12] @ 232310 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3, #132] @ 0x84 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -81763,28 +81763,28 @@ │ │ │ │ strne r2, [r3, #8] │ │ │ │ ldr r3, [pc, #72] @ 2323ec │ │ │ │ ldr r2, [pc, #72] @ 2323f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, r3, #64 @ 0x40 │ │ │ │ str r4, [r3, #52]! @ 0x34 │ │ │ │ str r3, [r4, #8] │ │ │ │ - bl 7c39a0 │ │ │ │ + bl 7c3990 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq r8, r8, r0, lsr #18 │ │ │ │ ldrheq r9, [sp], #-8 @ │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ - subseq r8, sp, r8, ror #17 │ │ │ │ + ldrsbeq r8, [sp], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, fp, ror #5 │ │ │ │ - subseq r8, sp, ip, asr #17 │ │ │ │ + ldrheq r8, [sp], #-140 @ 0xffffff74 │ │ │ │ @ instruction: 0x008888bc │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 002323f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -81814,27 +81814,27 @@ │ │ │ │ str r3, [r1] │ │ │ │ ldr r1, [pc, #64] @ 2324a8 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #4] │ │ │ │ str r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #48] @ 2324ac │ │ │ │ - bl 7c39a0 │ │ │ │ + bl 7c3990 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #1 │ │ │ │ bl 1e0e44 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e136c │ │ │ │ ldrsheq r8, [sp], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r4, asr r0 │ │ │ │ addeq r8, r8, ip, lsr r8 │ │ │ │ - subseq r8, sp, r4, lsr r8 │ │ │ │ + subseq r8, sp, r4, lsr #16 │ │ │ │ addeq r8, r8, r8, lsl r8 │ │ │ │ - ldrsheq r8, [sp], #-112 @ 0xffffff90 │ │ │ │ + subseq r8, sp, r0, ror #15 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 002324b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -81876,17 +81876,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #17 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r8, sp, r4, lsr pc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r1, ip, r4, lsl #28 │ │ │ │ - subseq r8, sp, r0, ror r7 │ │ │ │ - subseq r8, sp, r4, lsl #15 │ │ │ │ + strdeq r1, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + subseq r8, sp, r0, ror #14 │ │ │ │ + subseq r8, sp, r4, ror r7 │ │ │ │ │ │ │ │ 00232574 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [pc, #152] @ 232624 │ │ │ │ @@ -81927,17 +81927,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r8, sp, r0, ror lr │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r1, ip, r0, asr #26 │ │ │ │ - subseq r8, sp, ip, lsr #13 │ │ │ │ - subseq r8, sp, r0, asr #13 │ │ │ │ + rsbeq r1, ip, r0, lsr sp │ │ │ │ + @ instruction: 0x005d869c │ │ │ │ + ldrheq r8, [sp], #-96 @ 0xffffffa0 │ │ │ │ │ │ │ │ 00232638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 23270c │ │ │ │ @@ -81948,33 +81948,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #148] @ 232718 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4468 │ │ │ │ + bl 7b4458 │ │ │ │ mov r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r3 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f91c0 │ │ │ │ + bl 7f91b0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2326c4 │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ ldr r2, [pc, #80] @ 23271c │ │ │ │ ldr r3, [pc, #64] @ 232710 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -81987,16 +81987,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, ip, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, r5, ip, asr #26 │ │ │ │ - subseq r8, sp, r0, asr #6 │ │ │ │ + rsbeq sp, r5, ip, lsr sp │ │ │ │ + subseq r8, sp, r0, lsr r3 │ │ │ │ rsbseq r8, sp, r0, lsr sp │ │ │ │ │ │ │ │ 00232720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -82009,21 +82009,21 @@ │ │ │ │ ldr r1, [pc, #236] @ 23283c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b47ec │ │ │ │ + bl 7b47dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 232824 │ │ │ │ mov r1, sp │ │ │ │ - bl 7f904c │ │ │ │ + bl 7f903c │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 23281c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2327d0 │ │ │ │ ldr r6, [pc, #160] @ 232840 │ │ │ │ @@ -82032,20 +82032,20 @@ │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ sub r3, r3, #2 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2327a4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 78323c │ │ │ │ + bl 78322c │ │ │ │ ldr r2, [pc, #100] @ 232844 │ │ │ │ ldr r3, [pc, #84] @ 232838 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82055,26 +82055,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ b 2327d8 │ │ │ │ ldr r0, [pc, #28] @ 232848 │ │ │ │ add r0, pc, r0 │ │ │ │ b 232778 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r8, [sp], #-200 @ 0xffffff38 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, r5, ip, asr ip │ │ │ │ - subseq r8, sp, r8, asr r5 │ │ │ │ + rsbeq sp, r5, ip, asr #24 │ │ │ │ + subseq r8, sp, r8, asr #10 │ │ │ │ rsbseq r8, sp, ip, lsl ip │ │ │ │ - rsbeq fp, r7, r8, lsl #7 │ │ │ │ + rsbeq fp, r7, r8, ror r3 │ │ │ │ │ │ │ │ 0023284c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -82088,15 +82088,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 1e2698 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f0848 │ │ │ │ + bl 7f0838 │ │ │ │ cmp r6, #2 │ │ │ │ beq 2328e8 │ │ │ │ ldr r2, [pc, #172] @ 232958 │ │ │ │ ldr r3, [pc, #164] @ 232954 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -82121,31 +82121,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 1e10d8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f862c │ │ │ │ + bl 7f861c │ │ │ │ b 232930 │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f0740 │ │ │ │ + bl 7f0730 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f867c │ │ │ │ + bl 7f866c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 232924 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e136c │ │ │ │ b 2328a4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, ip, lsl #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, sp, r0, asr fp │ │ │ │ - subseq r8, sp, r4, lsl r4 │ │ │ │ + subseq r8, sp, r4, lsl #8 │ │ │ │ │ │ │ │ 00232960 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -82159,15 +82159,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ bl 1e2698 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f0848 │ │ │ │ + bl 7f0838 │ │ │ │ cmp r5, #2 │ │ │ │ beq 232a04 │ │ │ │ cmp r5, #3 │ │ │ │ beq 232a68 │ │ │ │ ldr r2, [pc, #256] @ 232ac8 │ │ │ │ ldr r3, [pc, #248] @ 232ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -82194,31 +82194,31 @@ │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ bl 1e10d8 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f862c │ │ │ │ + bl 7f861c │ │ │ │ b 232a4c │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f0740 │ │ │ │ + bl 7f0730 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7f867c │ │ │ │ + bl 7f866c │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 232a40 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e136c │ │ │ │ b 2329c0 │ │ │ │ ldr r2, [pc, #96] @ 232ad0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f07e8 │ │ │ │ + bl 7f07d8 │ │ │ │ ldr r2, [pc, #80] @ 232ad4 │ │ │ │ ldr r3, [pc, #60] @ 232ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -82226,58 +82226,58 @@ │ │ │ │ bne 232abc │ │ │ │ ldr r2, [pc, #48] @ 232ad8 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7f07e8 │ │ │ │ + b 7f07d8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r8, ror sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, sp, r4, lsr sl │ │ │ │ - ldrsheq r8, [sp], #-36 @ 0xffffffdc │ │ │ │ - rsbeq r4, r5, r8, lsl #24 │ │ │ │ + subseq r8, sp, r4, ror #5 │ │ │ │ + strdeq r4, [r5], #-184 @ 0xffffff48 @ │ │ │ │ rsbseq r8, sp, r8, ror r9 │ │ │ │ - rsbeq r4, r2, r8, lsr #1 │ │ │ │ + @ instruction: 0x00624098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r6, r2 │ │ │ │ mov r0, r1 │ │ │ │ mov r2, #4 │ │ │ │ bl 1e349c │ │ │ │ mov r5, r0 │ │ │ │ - bl 58c38c │ │ │ │ + bl 58c37c │ │ │ │ cmp r4, r0 │ │ │ │ beq 232bc4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cba4 │ │ │ │ + bl 58cb94 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r3, [pc, #152] @ 232bd0 │ │ │ │ ldr r1, [pc, #152] @ 232bd4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #124] @ 232bd8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589824 │ │ │ │ + bl 589814 │ │ │ │ ldr r1, [pc, #108] @ 232bdc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e217c │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r6, r6, #2 │ │ │ │ @@ -82296,29 +82296,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e0e44 │ │ │ │ ldr r8, [pc, #20] @ 232be0 │ │ │ │ add r8, pc, r8 │ │ │ │ b 232b28 │ │ │ │ - rsbeq ip, r5, r8, lsr r0 │ │ │ │ - subseq r8, sp, ip, asr #3 │ │ │ │ + rsbeq ip, r5, r8, lsr #32 │ │ │ │ + ldrheq r8, [sp], #-28 @ 0xffffffe4 │ │ │ │ strheq r0, [r0], -r8 │ │ │ │ andeq r0, r0, ip, rrx │ │ │ │ - rsbeq fp, r5, r8, lsr #31 │ │ │ │ + @ instruction: 0x0065bf98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0] │ │ │ │ mov r5, r1 │ │ │ │ - bl 58cba4 │ │ │ │ + bl 58cb94 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 58cba4 │ │ │ │ + bl 58cb94 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e2a88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -82353,21 +82353,21 @@ │ │ │ │ ldr r1, [pc, #240] @ 232d88 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b47ec │ │ │ │ + bl 7b47dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ cmp r0, r3 │ │ │ │ beq 232d68 │ │ │ │ mov r1, sp │ │ │ │ - bl 6f046c │ │ │ │ + bl 6f045c │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ mov r6, r0 │ │ │ │ beq 232d24 │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4418 │ │ │ │ ldr r2, [pc, #164] @ 232d8c │ │ │ │ @@ -82392,34 +82392,34 @@ │ │ │ │ ldr r7, [pc, #92] @ 232d90 │ │ │ │ mov r4, r0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, r7 │ │ │ │ ldm r2, {r2, r3} │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 232d38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 770138 │ │ │ │ + bl 770128 │ │ │ │ ldr r1, [sp] │ │ │ │ b 232cd8 │ │ │ │ ldr r1, [pc, #36] @ 232d94 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 232ce0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r0, ror r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, r3, ip, lsl r5 │ │ │ │ + rsbeq sp, r3, ip, lsl #10 │ │ │ │ rsbseq r8, sp, r4, lsl r7 │ │ │ │ - ldrsbeq r7, [sp], #-252 @ 0xffffff04 │ │ │ │ - subseq r7, sp, ip, lsr #31 │ │ │ │ + subseq r7, sp, ip, asr #31 │ │ │ │ + @ instruction: 0x005d7f9c │ │ │ │ │ │ │ │ 00232d98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 232f18 │ │ │ │ @@ -82432,44 +82432,44 @@ │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4760 │ │ │ │ + bl 7b4750 │ │ │ │ ldr r1, [pc, #312] @ 232f24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #296] @ 232f28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #280] @ 232f2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ bne 232ea8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58dae0 │ │ │ │ + bl 58dad0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 232edc │ │ │ │ mov r1, r8 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 58c178 │ │ │ │ + bl 58c168 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ bl 4a4418 │ │ │ │ ldr r2, [pc, #196] @ 232f30 │ │ │ │ ldr r3, [pc, #172] @ 232f1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82484,50 +82484,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7b5f5c │ │ │ │ + bl 7b5f4c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 232e5c │ │ │ │ mov r2, r0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f0618 │ │ │ │ + bl 6f0608 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 232e5c │ │ │ │ ldr r2, [pc, #80] @ 232f34 │ │ │ │ ldr r3, [pc, #80] @ 232f38 │ │ │ │ ldr r1, [pc, #80] @ 232f3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r2, r7} │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ add r0, sp, #16 │ │ │ │ - bl 7cb378 │ │ │ │ + bl 7cb368 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 232e5c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, ip, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, sp, r8, asr pc │ │ │ │ - ldrdeq sp, [r3], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r5, r5, r4, lsl #13 │ │ │ │ - ldrdeq r2, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + subseq r7, sp, r8, asr #30 │ │ │ │ + rsbeq sp, r3, r0, asr #7 │ │ │ │ + rsbeq r5, r5, r4, ror r6 │ │ │ │ + rsbeq r2, r6, ip, asr #17 │ │ │ │ @ instruction: 0x007d8590 │ │ │ │ - rsbeq r2, r4, r8, ror sp │ │ │ │ - strheq r1, [ip], #-68 @ 0xffffffbc @ │ │ │ │ - subseq r7, sp, r8, lsr lr │ │ │ │ + rsbeq r2, r4, r8, ror #26 │ │ │ │ + rsbeq r1, ip, r4, lsr #9 │ │ │ │ + subseq r7, sp, r8, lsr #28 │ │ │ │ │ │ │ │ 00232f40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #324] @ 23309c │ │ │ │ @@ -82539,26 +82539,26 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #280] @ 2330a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6f06c4 │ │ │ │ + bl 6f06b4 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 233044 │ │ │ │ cmp r4, #0 │ │ │ │ beq 232fe8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ @@ -82585,24 +82585,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b62a4 │ │ │ │ + bl 7b6294 │ │ │ │ b 232fe8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7b6234 │ │ │ │ + bl 7b6224 │ │ │ │ ldr r1, [pc, #92] @ 2330b0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e0f1c │ │ │ │ b 232fc4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #52] @ 2330b4 │ │ │ │ ldr r1, [pc, #52] @ 2330b8 │ │ │ │ @@ -82611,21 +82611,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r8, sp, r4, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, r3, ip, asr #4 │ │ │ │ - strdeq r5, [r5], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sp, r3, ip, lsr r2 │ │ │ │ + rsbeq r5, r5, r4, ror #9 │ │ │ │ rsbseq r8, sp, r0, lsl #8 │ │ │ │ - rsbeq r3, r2, r4, ror #12 │ │ │ │ - rsbeq r1, ip, ip, lsr #6 │ │ │ │ - ldrheq r7, [sp], #-196 @ 0xffffff3c │ │ │ │ - subseq r7, sp, ip, asr #25 │ │ │ │ + rsbeq r3, r2, r4, asr r6 │ │ │ │ + rsbeq r1, ip, ip, lsl r3 │ │ │ │ + subseq r7, sp, r4, lsr #25 │ │ │ │ + ldrheq r7, [sp], #-204 @ 0xffffff34 │ │ │ │ │ │ │ │ 002330c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r2, r1 │ │ │ │ @@ -82637,21 +82637,21 @@ │ │ │ │ ldr r1, [pc, #220] @ 2331cc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b47ec │ │ │ │ + bl 7b47dc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #3] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 233184 │ │ │ │ add r1, sp, #3 │ │ │ │ - bl 58dae0 │ │ │ │ + bl 58dad0 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2331a8 │ │ │ │ ldrb r3, [sp, #3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 233190 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -82669,36 +82669,36 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ mov r1, r0 │ │ │ │ b 233134 │ │ │ │ ldr r1, [pc, #60] @ 2331d4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 233140 │ │ │ │ ldr r1, [pc, #40] @ 2331d8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 233140 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r8, lsl r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq sp, r3, r4, asr #1 │ │ │ │ + strheq sp, [r3], #-4 @ │ │ │ │ ldrheq r8, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - subseq r7, sp, r0, lsl #24 │ │ │ │ - subseq r7, sp, r4, asr #23 │ │ │ │ + ldrsheq r7, [sp], #-176 @ 0xffffff50 │ │ │ │ + ldrheq r7, [sp], #-180 @ 0xffffff4c │ │ │ │ │ │ │ │ 002331dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #148] @ 233288 │ │ │ │ @@ -82710,19 +82710,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 233290 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 58f8f4 │ │ │ │ + bl 58f8e4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4418 │ │ │ │ ldr r2, [pc, #76] @ 233294 │ │ │ │ ldr r3, [pc, #64] @ 23328c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82738,15 +82738,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r8, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, r5, r8, lsr #31 │ │ │ │ + @ instruction: 0x0065bf98 │ │ │ │ ldrheq r8, [sp], #-20 @ 0xffffffec @ │ │ │ │ │ │ │ │ 00233298 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -82759,19 +82759,19 @@ │ │ │ │ ldr r1, [pc, #132] @ 23334c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ - bl 58fa44 │ │ │ │ + bl 58fa34 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4418 │ │ │ │ ldr r2, [pc, #76] @ 233350 │ │ │ │ ldr r3, [pc, #64] @ 233348 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -82787,15 +82787,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, sp, r0, asr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, pc, ip, lsl #15 │ │ │ │ + subseq sp, pc, ip, ror r7 @ │ │ │ │ ldrsheq r8, [sp], #-8 @ │ │ │ │ │ │ │ │ 00233354 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ @@ -82807,43 +82807,43 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 1e2698 │ │ │ │ ldr r8, [pc, #120] @ 233404 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f0848 │ │ │ │ + bl 7f0838 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 58983c │ │ │ │ + bl 58982c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2333f8 │ │ │ │ mov r4, r9 │ │ │ │ b 2333c0 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2333f8 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 589408 │ │ │ │ + bl 5893f8 │ │ │ │ mov r1, r8 │ │ │ │ mov r5, r0 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2333b4 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f07e8 │ │ │ │ + bl 7f07d8 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2333c0 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1e2398 │ │ │ │ - subseq r7, sp, r4, lsr sl │ │ │ │ + subseq r7, sp, r4, lsr #20 │ │ │ │ │ │ │ │ 00233408 : │ │ │ │ cmp r1, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -82852,19 +82852,19 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r2 │ │ │ │ bl 1e2698 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f0848 │ │ │ │ + bl 7f0838 │ │ │ │ ldr r0, [pc, #112] @ 2334bc │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 6f046c │ │ │ │ + bl 6f045c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 2334b0 │ │ │ │ ldr r8, [pc, #92] @ 2334c0 │ │ │ │ mov r4, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ b 233478 │ │ │ │ ldr r4, [r4] │ │ │ │ @@ -82876,26 +82876,26 @@ │ │ │ │ mov r1, r8 │ │ │ │ bl 1e1414 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23346c │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7f07e8 │ │ │ │ + bl 7f07d8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 233478 │ │ │ │ mov r0, r9 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 770138 │ │ │ │ - subseq r7, sp, r0, lsl #19 │ │ │ │ - subseq r7, sp, r4, ror r9 │ │ │ │ + b 770128 │ │ │ │ + subseq r7, sp, r0, ror r9 │ │ │ │ + subseq r7, sp, r4, ror #18 │ │ │ │ ldr r0, [pc, #4] @ 2334d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ ldrheq r9, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 233570 │ │ │ │ ldr r2, [pc, #132] @ 233574 │ │ │ │ @@ -82903,44 +82903,44 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #100] @ 23357c │ │ │ │ ldr r1, [pc, #100] @ 233580 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #68] @ 233584 │ │ │ │ ldr r3, [pc, #68] @ 233588 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ str r3, [r0, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r0, [ip], #-236 @ 0xffffff14 @ │ │ │ │ - subseq r7, sp, r4, ror #17 │ │ │ │ - ldrheq r7, [sp], #-140 @ 0xffffff74 │ │ │ │ - subseq r7, sp, r8, ror #17 │ │ │ │ - subseq r7, sp, r0, lsl #18 │ │ │ │ + rsbeq r0, ip, ip, asr #29 │ │ │ │ + ldrsbeq r7, [sp], #-132 @ 0xffffff7c │ │ │ │ + subseq r7, sp, ip, lsr #17 │ │ │ │ + ldrsbeq r7, [sp], #-136 @ 0xffffff78 │ │ │ │ + ldrsheq r7, [sp], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ andeq r0, r0, r4, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #124] @ 233620 │ │ │ │ @@ -82950,15 +82950,15 @@ │ │ │ │ ldr r1, [pc, #116] @ 233628 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2335f8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -82970,21 +82970,21 @@ │ │ │ │ ldr r1, [pc, #44] @ 233630 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #72 @ 0x48 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2335d8 │ │ │ │ - rsbeq r0, ip, ip, lsr #28 │ │ │ │ - subseq r7, sp, ip, ror r8 │ │ │ │ - @ instruction: 0x005d7894 │ │ │ │ - subseq r7, sp, ip, ror r8 │ │ │ │ - subseq r7, sp, ip, asr r8 │ │ │ │ + rsbeq r0, ip, ip, lsl lr │ │ │ │ + subseq r7, sp, ip, ror #16 │ │ │ │ + subseq r7, sp, r4, lsl #17 │ │ │ │ + subseq r7, sp, ip, ror #16 │ │ │ │ + subseq r7, sp, ip, asr #16 │ │ │ │ │ │ │ │ 00233634 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #956] @ 233a08 │ │ │ │ @@ -83001,15 +83001,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr fp, [pc, #900] @ 233a1c │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #896] @ 233a20 │ │ │ │ add fp, pc, fp │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldr r9, [fp, r3] │ │ │ │ @@ -83110,27 +83110,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #452] @ 233a34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 233744 │ │ │ │ bl 1e23ec │ │ │ │ ldr r3, [pc, #436] @ 233a38 │ │ │ │ ldr ip, [pc, #436] @ 233a3c │ │ │ │ ldr r4, [r4, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #432] @ 233a40 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -83138,15 +83138,15 @@ │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ mov lr, r0 │ │ │ │ stmib sp, {r4, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ b 233784 │ │ │ │ ldr r3, [pc, #380] @ 233a44 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ @@ -83163,22 +83163,22 @@ │ │ │ │ beq 2339d8 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 233a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2336c0 │ │ │ │ ldr r3, [pc, #264] @ 233a4c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23377c │ │ │ │ @@ -83197,63 +83197,63 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 233a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 23377c │ │ │ │ ldr r0, [pc, #140] @ 233a54 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 233744 │ │ │ │ ldr r0, [pc, #120] @ 233a58 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ b 2336c0 │ │ │ │ ldr r0, [pc, #100] @ 233a5c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 23377c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r0, ip, r4, lsl #27 │ │ │ │ + rsbeq r0, ip, r4, ror sp │ │ │ │ @ instruction: 0x007d7d9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrheq r7, [sp], #-124 @ 0xffffff84 │ │ │ │ - subseq r7, sp, r0, ror #15 │ │ │ │ + subseq r7, sp, ip, lsr #15 │ │ │ │ + ldrsbeq r7, [sp], #-112 @ 0xffffff90 │ │ │ │ rsbseq r7, sp, r0, ror #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, sp, r0, ror ip │ │ │ │ andeq r2, r0, r8, ror #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, sp, r8, asr #13 │ │ │ │ - rsbeq r0, ip, r0, asr #22 │ │ │ │ - subseq r7, sp, r0, lsl #13 │ │ │ │ - subseq r7, sp, r8, asr #11 │ │ │ │ + ldrheq r7, [sp], #-104 @ 0xffffff98 │ │ │ │ + rsbeq r0, ip, r0, lsr fp │ │ │ │ + subseq r7, sp, r0, ror r6 │ │ │ │ + ldrheq r7, [sp], #-88 @ 0xffffffa8 │ │ │ │ andeq r4, r0, r8, asr #23 │ │ │ │ - subseq r7, sp, r0, ror r5 │ │ │ │ + subseq r7, sp, r0, ror #10 │ │ │ │ andeq r2, r0, r4, ror #29 │ │ │ │ - subseq r7, sp, ip, lsl r6 │ │ │ │ - subseq r7, sp, r0, asr #11 │ │ │ │ - ldrsheq r7, [sp], #-76 @ 0xffffffb4 │ │ │ │ - subseq r7, sp, r0, lsl r6 │ │ │ │ + subseq r7, sp, ip, lsl #12 │ │ │ │ + ldrheq r7, [sp], #-80 @ 0xffffffb0 │ │ │ │ + subseq r7, sp, ip, ror #9 │ │ │ │ + subseq r7, sp, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 233ab0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #52] @ 233ab4 │ │ │ │ @@ -83261,28 +83261,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 233634 │ │ │ │ - rsbeq r0, ip, r0, asr r9 │ │ │ │ - subseq r7, sp, r8, lsr #11 │ │ │ │ - subseq r7, sp, ip, asr #11 │ │ │ │ + rsbeq r0, ip, r0, asr #18 │ │ │ │ + @ instruction: 0x005d7598 │ │ │ │ + ldrheq r7, [sp], #-92 @ 0xffffffa4 │ │ │ │ │ │ │ │ 00233abc : │ │ │ │ add r1, r0, #4 │ │ │ │ ldr r0, [pc, #4] @ 233acc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7cd9b8 │ │ │ │ + b 7cd9a8 │ │ │ │ addeq r7, r8, r4, lsr #4 │ │ │ │ │ │ │ │ 00233ad0 : │ │ │ │ cmp r1, #2 │ │ │ │ bhi 233b10 │ │ │ │ ldr r3, [pc, #68] @ 233b24 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -83363,23 +83363,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 233d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 233c5c │ │ │ │ ldr r3, [pc, #312] @ 233d84 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 233cac │ │ │ │ mov r4, #1 │ │ │ │ @@ -83421,55 +83421,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mvn ip, #0 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 233d9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 233c58 │ │ │ │ ldr r0, [pc, #96] @ 233da0 │ │ │ │ mvn r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r2 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 233c58 │ │ │ │ ldr r0, [pc, #72] @ 233da4 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 233c5c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r7, [sp], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, sp, r4, lsr #17 │ │ │ │ addeq r7, r8, r4, ror r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, ip, asr #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, sp, r4, ror r4 │ │ │ │ + subseq r7, sp, r4, ror #8 │ │ │ │ @ instruction: 0x007d7798 │ │ │ │ - subseq r7, sp, r0, lsl #7 │ │ │ │ - subseq r7, sp, r4, lsr #7 │ │ │ │ - subseq r7, sp, r8, lsl #7 │ │ │ │ + subseq r7, sp, r0, ror r3 │ │ │ │ + @ instruction: 0x005d7394 │ │ │ │ + subseq r7, sp, r8, ror r3 │ │ │ │ │ │ │ │ 00233da8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ @@ -83493,15 +83493,15 @@ │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 233ecc │ │ │ │ ldr r5, [pc, #292] @ 233f38 │ │ │ │ add r1, sp, #4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cda24 │ │ │ │ + bl 7cda14 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ add r5, r5, r3, lsl #2 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r5, r4 │ │ │ │ beq 233e88 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -83567,20 +83567,20 @@ │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r7, sp, r4, lsr r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r6, [r8], r4 │ │ │ │ addeq r6, r8, r4, ror lr │ │ │ │ rsbseq r7, sp, ip, ror #10 │ │ │ │ - rsbeq r0, ip, ip, lsl #11 │ │ │ │ - subseq r7, sp, ip, ror r1 │ │ │ │ - subseq r7, sp, ip, asr #4 │ │ │ │ - rsbeq r0, ip, r4, ror #10 │ │ │ │ - subseq r7, sp, r4, asr r1 │ │ │ │ - ldrsheq r7, [sp], #-16 │ │ │ │ + rsbeq r0, ip, ip, ror r5 │ │ │ │ + subseq r7, sp, ip, ror #2 │ │ │ │ + subseq r7, sp, ip, lsr r2 │ │ │ │ + rsbeq r0, ip, r4, asr r5 │ │ │ │ + subseq r7, sp, r4, asr #2 │ │ │ │ + subseq r7, sp, r0, ror #3 │ │ │ │ │ │ │ │ 00233f5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #2 │ │ │ │ @@ -83648,15 +83648,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ beq 23407c │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #3 │ │ │ │ bne 23404c │ │ │ │ add r0, r7, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7cd9e8 │ │ │ │ + b 7cd9d8 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r6, r0 │ │ │ │ stm r0, {r1, r3} │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -83779,17 +83779,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 234264 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r0, ip, r8, lsr r2 │ │ │ │ - subseq r6, sp, r8, lsr #28 │ │ │ │ - subseq r6, sp, ip, lsl pc │ │ │ │ + rsbeq r0, ip, r8, lsr #4 │ │ │ │ + subseq r6, sp, r8, lsl lr │ │ │ │ + subseq r6, sp, ip, lsl #30 │ │ │ │ │ │ │ │ 00234268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #356] @ 2343e4 │ │ │ │ @@ -83827,15 +83827,15 @@ │ │ │ │ strne r2, [r3, #16] │ │ │ │ ldr r3, [pc, #252] @ 234400 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, #0 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #16] │ │ │ │ - bl 7cda24 │ │ │ │ + bl 7cda14 │ │ │ │ ldr r2, [pc, #228] @ 234404 │ │ │ │ ldr r3, [pc, #196] @ 2343e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -83866,41 +83866,41 @@ │ │ │ │ beq 2343d0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 234414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2342c0 │ │ │ │ ldr r0, [pc, #64] @ 234418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2342c0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sp, ip, ror r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, sp, r8, ror #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ addeq r6, r8, r0, lsr #20 │ │ │ │ addeq r6, r8, r8, lsl sl │ │ │ │ addeq r6, r8, r0, lsl #20 │ │ │ │ addeq r6, r8, r8, ror #19 │ │ │ │ ldrsbeq r7, [sp], #-12 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r6, [sp], #-220 @ 0xffffff24 │ │ │ │ - ldrsbeq r6, [sp], #-212 @ 0xffffff2c │ │ │ │ + subseq r6, sp, ip, lsr #27 │ │ │ │ + subseq r6, sp, r4, asr #27 │ │ │ │ │ │ │ │ 0023441c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -83948,20 +83948,20 @@ │ │ │ │ bl 1e3880 │ │ │ │ mov r2, #1 │ │ │ │ b 23448c │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2344f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r8, r5, r8, asr #9 │ │ │ │ ldr r0, [pc, #8] @ 234508 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ ldrheq r8, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #128] @ 2345a4 │ │ │ │ ldr r3, [pc, #128] @ 2345a8 │ │ │ │ @@ -83972,45 +83972,45 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr ip, [r1, r3] │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #144 @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58ca6c │ │ │ │ + bl 58ca5c │ │ │ │ ldr r3, [pc, #84] @ 2345b0 │ │ │ │ ldr r2, [pc, #84] @ 2345b4 │ │ │ │ ldr r1, [pc, #84] @ 2345b8 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 58a674 │ │ │ │ + bl 58a664 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsbeq r6, [sp], #-224 @ 0xffffff20 @ │ │ │ │ andeq r4, r0, ip, lsl #14 │ │ │ │ - rsbeq r0, r5, ip, lsl #3 │ │ │ │ + rsbeq r0, r5, ip, ror r1 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ - subseq r6, sp, ip, asr ip │ │ │ │ - rsbeq ip, sl, r4, lsl #2 │ │ │ │ + subseq r6, sp, ip, asr #24 │ │ │ │ + strdeq ip, [sl], #-4 @ │ │ │ │ ldr r0, [pc, #4] @ 2345c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7cc128 │ │ │ │ - subseq r6, sp, ip, lsl #24 │ │ │ │ + b 7cc118 │ │ │ │ + ldrsheq r6, [sp], #-188 @ 0xffffff44 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ @@ -84098,39 +84098,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2347a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2346b4 │ │ │ │ ldr r0, [pc, #52] @ 2347a8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2346b4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, sp, r0, lsl #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, sp, r0, ror #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r6, sp, r8, lsr sp │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x005d6a98 │ │ │ │ - ldrheq r6, [sp], #-164 @ 0xffffff5c │ │ │ │ + subseq r6, sp, r8, lsl #21 │ │ │ │ + subseq r6, sp, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #452] @ 234988 │ │ │ │ ldr r2, [pc, #452] @ 23498c │ │ │ │ ldr r4, [r0, #28] │ │ │ │ @@ -84175,18 +84175,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 234838 │ │ │ │ ldrd r2, [r5, #16] │ │ │ │ cmp r3, r4 │ │ │ │ cmpeq r2, r7 │ │ │ │ bne 2348cc │ │ │ │ mov r0, #0 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #272] @ 234998 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr r2, [pc, #264] @ 23499c │ │ │ │ ldr r3, [pc, #244] @ 23498c │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -84194,15 +84194,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 234984 │ │ │ │ adds r2, r0, r7 │ │ │ │ adc r3, r4, r1 │ │ │ │ ldr r0, [r5] │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ ldr r3, [pc, #204] @ 2349a0 │ │ │ │ str r7, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 234878 │ │ │ │ @@ -84224,44 +84224,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2349b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 234878 │ │ │ │ ldr r7, [pc, #40] @ 234994 │ │ │ │ mov r4, #0 │ │ │ │ b 234868 │ │ │ │ ldr r0, [pc, #60] @ 2349b4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 234878 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, sp, r4, lsr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, sp, r0, lsl ip │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ rsbseq r6, sp, r8, ror #22 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror #30 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r6, sp, r0, ror #17 │ │ │ │ ldrsheq r6, [sp], #-128 @ 0xffffff80 │ │ │ │ - subseq r6, sp, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #28] │ │ │ │ sub sp, sp, #16 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -84287,15 +84287,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r4, [r5] │ │ │ │ cmp r4, #0 │ │ │ │ beq 234a10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5] │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -84310,27 +84310,27 @@ │ │ │ │ ldr r3, [pc, #76] @ 234ad0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r5] │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #32] @ 234ad0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ @ instruction: 0xfffffd24 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 234b98 │ │ │ │ @@ -84338,75 +84338,75 @@ │ │ │ │ ldr r1, [pc, #172] @ 234ba0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ str r3, [r4, #28] │ │ │ │ cmp r0, r3 │ │ │ │ beq 234b28 │ │ │ │ bl 234664 │ │ │ │ ldr r5, [r4, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ beq 234b4c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r5, [r4, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ str r3, [r4, #116] @ 0x74 │ │ │ │ beq 234b78 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 1e136c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq pc, fp, ip, asr #19 │ │ │ │ - @ instruction: 0x005d679c │ │ │ │ - ldrheq r6, [sp], #-112 @ 0xffffff90 │ │ │ │ + strheq pc, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + subseq r6, sp, ip, lsl #15 │ │ │ │ + subseq r6, sp, r0, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #596] @ 234e10 │ │ │ │ ldr r2, [pc, #596] @ 234e14 │ │ │ │ ldr r1, [pc, #596] @ 234e18 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #568] @ 234e1c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r5, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 234da8 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 7e19d0 │ │ │ │ + bl 7e19c0 │ │ │ │ mvn r3, #0 │ │ │ │ str r5, [r4, #24] │ │ │ │ str r3, [r4, #88] @ 0x58 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ ldr ip, [pc, #520] @ 234e20 │ │ │ │ ldr r6, [pc, #520] @ 234e24 │ │ │ │ @@ -84414,48 +84414,48 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #512] @ 234e28 │ │ │ │ mov r1, r2 │ │ │ │ add r6, pc, r6 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ ldr r3, [r6] │ │ │ │ str r5, [r4, #116] @ 0x74 │ │ │ │ cmp r3, #0 │ │ │ │ beq 234d6c │ │ │ │ ldr r7, [pc, #472] @ 234e2c │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 234d14 │ │ │ │ mov r0, #5 │ │ │ │ - bl 5831f8 │ │ │ │ + bl 5831e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 234d14 │ │ │ │ ldr r5, [r6] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ bne 234c9c │ │ │ │ b 234cb0 │ │ │ │ ldr r5, [r5, #136] @ 0x88 │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 234cb0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 234c8c │ │ │ │ ldr r1, [pc, #376] @ 234e30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 234dbc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #136] @ 0x88 │ │ │ │ @@ -84532,23 +84532,23 @@ │ │ │ │ bne 234de4 │ │ │ │ b 234d4c │ │ │ │ ldr r3, [pc, #52] @ 234e38 │ │ │ │ add r2, r4, #136 @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r3, #4] │ │ │ │ b 234cec │ │ │ │ - strdeq pc, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsbeq r6, [sp], #-96 @ 0xffffffa0 │ │ │ │ - subseq r6, sp, r4, ror #13 │ │ │ │ + rsbeq pc, fp, ip, ror #17 │ │ │ │ + subseq r6, sp, r0, asr #13 │ │ │ │ + ldrsbeq r6, [sp], #-100 @ 0xffffff9c │ │ │ │ addeq r6, r8, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ rsbseq r4, lr, r4, lsl r9 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - subseq r6, sp, ip, ror #12 │ │ │ │ - subseq r6, sp, r8, lsl #12 │ │ │ │ + subseq r6, sp, ip, asr r6 │ │ │ │ + ldrsheq r6, [sp], #-88 @ 0xffffffa8 │ │ │ │ rsbseq r4, lr, r0, lsr #16 │ │ │ │ rsbseq r4, lr, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #76] @ 234ea0 │ │ │ │ @@ -84560,96 +84560,96 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #148 @ 0x94 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7aba74 │ │ │ │ - rsbeq pc, fp, r0, ror #12 │ │ │ │ - subseq r6, sp, r4, asr r4 │ │ │ │ - subseq r6, sp, r8, lsr #8 │ │ │ │ + b 7aba64 │ │ │ │ + rsbeq pc, fp, r0, asr r6 @ │ │ │ │ + subseq r6, sp, r4, asr #8 │ │ │ │ + subseq r6, sp, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 234f2c │ │ │ │ ldr r2, [pc, #104] @ 234f30 │ │ │ │ ldr r1, [pc, #104] @ 234f34 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ cmp r0, r2 │ │ │ │ beq 234f0c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 589bb4 │ │ │ │ + b 589ba4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq pc, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r6, sp, r4, asr #7 │ │ │ │ - subseq r6, sp, r4, ror #7 │ │ │ │ + rsbeq pc, fp, r8, ror #11 │ │ │ │ + ldrheq r6, [sp], #-52 @ 0xffffffcc │ │ │ │ + ldrsbeq r6, [sp], #-52 @ 0xffffffcc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r1, #0 │ │ │ │ beq 234fa0 │ │ │ │ ldr r5, [pc, #92] @ 234fbc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, r0 │ │ │ │ beq 234fa0 │ │ │ │ ldr r0, [pc, #68] @ 234fc0 │ │ │ │ ldr r2, [pc, #68] @ 234fc4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ add r2, r4, #92 @ 0x5c │ │ │ │ ldr r0, [r4, #124] @ 0x7c │ │ │ │ ldr r3, [r3, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ bx r3 │ │ │ │ - subseq r6, sp, r4, ror #6 │ │ │ │ - rsbeq pc, fp, r4, asr #10 │ │ │ │ - subseq r6, sp, ip, lsl #6 │ │ │ │ + subseq r6, sp, r4, asr r3 │ │ │ │ + rsbeq pc, fp, r4, lsr r5 @ │ │ │ │ + ldrsheq r6, [sp], #-44 @ 0xffffffd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -84670,24 +84670,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e1bcc │ │ │ │ + b 7e1bbc │ │ │ │ │ │ │ │ 0023503c : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - b 7e1bcc │ │ │ │ + b 7e1bbc │ │ │ │ │ │ │ │ 00235058 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -84710,41 +84710,41 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e1bcc │ │ │ │ + b 7e1bbc │ │ │ │ │ │ │ │ 002350cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #128 @ 0x80 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e1cd0 │ │ │ │ + bl 7e1cc0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 235108 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e19e8 │ │ │ │ - bl 7e05f0 │ │ │ │ + b 7e19d8 │ │ │ │ + bl 7e05e0 │ │ │ │ ldr r3, [pc, #20] @ 235128 │ │ │ │ ldr r1, [pc, #20] @ 23512c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7df680 │ │ │ │ + bl 7df670 │ │ │ │ b 2350f4 │ │ │ │ - subseq r6, sp, r4, asr #3 │ │ │ │ + ldrheq r6, [sp], #-20 @ 0xffffffec │ │ │ │ @ instruction: 0xfffffea8 │ │ │ │ │ │ │ │ 00235130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -84769,23 +84769,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ mov r1, #1 │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #176] @ 235260 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r3, [r5, #80] @ 0x50 │ │ │ │ blt 235218 │ │ │ │ ldr r2, [r5, #120] @ 0x78 │ │ │ │ subs r3, r3, #0 │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -84797,15 +84797,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ blx r2 │ │ │ │ ldr r0, [r5, #84] @ 0x54 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e4b68 │ │ │ │ + b 7e4b58 │ │ │ │ ldr r3, [pc, #68] @ 235264 │ │ │ │ ldr r1, [pc, #68] @ 235268 │ │ │ │ ldr r0, [pc, #68] @ 23526c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ @@ -84817,20 +84817,20 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x006bf29c │ │ │ │ - subseq r6, sp, r8, asr #1 │ │ │ │ - subseq r6, sp, r0, ror #1 │ │ │ │ - rsbeq pc, fp, r8, ror r2 @ │ │ │ │ - subseq r6, sp, r4, lsr #1 │ │ │ │ - ldrheq r6, [sp], #-0 │ │ │ │ + rsbeq pc, fp, ip, lsl #5 │ │ │ │ + ldrheq r6, [sp], #-8 │ │ │ │ + ldrsbeq r6, [sp], #-0 │ │ │ │ + rsbeq pc, fp, r8, ror #4 │ │ │ │ + @ instruction: 0x005d6094 │ │ │ │ + subseq r6, sp, r0, lsr #1 │ │ │ │ │ │ │ │ 0023527c : │ │ │ │ ldr r0, [r0, #88] @ 0x58 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00235284 : │ │ │ │ str r1, [r0, #88] @ 0x58 │ │ │ │ @@ -84896,16 +84896,16 @@ │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, fp, r4, asr #3 │ │ │ │ - @ instruction: 0x006bf194 │ │ │ │ + strheq pc, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq pc, fp, r4, lsl #3 │ │ │ │ │ │ │ │ 00235378 : │ │ │ │ cmp r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxle lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -84952,17 +84952,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1344 @ 0x540 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006bf09c │ │ │ │ - subseq r5, sp, r4, asr #29 │ │ │ │ - ldrsheq r5, [sp], #-224 @ 0xffffff20 │ │ │ │ + rsbeq pc, fp, ip, lsl #1 │ │ │ │ + ldrheq r5, [sp], #-228 @ 0xffffff1c │ │ │ │ + subseq r5, sp, r0, ror #29 │ │ │ │ │ │ │ │ 0023544c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -85051,30 +85051,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 23565c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2354b8 │ │ │ │ ldr r0, [pc, #112] @ 235660 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2354b8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 235664 │ │ │ │ ldr r1, [pc, #80] @ 235668 │ │ │ │ ldr r0, [pc, #80] @ 23566c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1392 @ 0x570 │ │ │ │ @@ -85085,23 +85085,23 @@ │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x007d5f90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sp, ip, asr pc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, sp, r8, lsl #30 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq r5, sp, r4, lsl #29 │ │ │ │ + subseq r5, sp, r4, ror lr │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, sp, ip, ror #26 │ │ │ │ - subseq r5, sp, r0, lsr #27 │ │ │ │ - rsbeq lr, fp, r8, lsr #29 │ │ │ │ - subseq r5, sp, ip, asr #25 │ │ │ │ - ldrheq r5, [sp], #-212 @ 0xffffff2c │ │ │ │ + subseq r5, sp, ip, asr sp │ │ │ │ + @ instruction: 0x005d5d90 │ │ │ │ + @ instruction: 0x006bee98 │ │ │ │ + ldrheq r5, [sp], #-204 @ 0xffffff34 │ │ │ │ + subseq r5, sp, r4, lsr #27 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ │ │ │ │ 00235674 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -85163,41 +85163,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2357e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2356c8 │ │ │ │ ldr r0, [pc, #60] @ 2357e4 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2356c8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, sp, r0, ror sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sp, r0, asr sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ rsbseq r5, sp, r0, lsl sp │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, sp, r0, ror #24 │ │ │ │ - subseq r5, sp, r8, ror ip │ │ │ │ + subseq r5, sp, r0, asr ip │ │ │ │ + subseq r5, sp, r8, ror #24 │ │ │ │ │ │ │ │ 002357e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #304] @ 235930 │ │ │ │ @@ -85259,39 +85259,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 235950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 235844 │ │ │ │ ldr r0, [pc, #52] @ 235954 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 235844 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [sp], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r5, [sp], #-176 @ 0xffffff50 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, sp, r0, lsr #23 │ │ │ │ andeq r1, r0, r4, lsl #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, sp, r4, lsr fp │ │ │ │ - subseq r5, sp, r8, asr fp │ │ │ │ + subseq r5, sp, r4, lsr #22 │ │ │ │ + subseq r5, sp, r8, asr #22 │ │ │ │ │ │ │ │ 00235958 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r7, r2 │ │ │ │ @@ -85385,17 +85385,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, sp, r8, lsl #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, fp, r0, lsr #22 │ │ │ │ + rsbeq lr, fp, r0, lsl fp │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ - rsbeq pc, fp, r0, asr #5 │ │ │ │ + strheq pc, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ rsbseq r5, sp, ip, asr r9 │ │ │ │ │ │ │ │ 00235af4 : │ │ │ │ cmp r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 234664 │ │ │ │ @@ -85423,23 +85423,23 @@ │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr ip, [sp, #100] @ 0x64 │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ bcs 235cb0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 806ec8 │ │ │ │ + bl 806eb8 │ │ │ │ add r4, sl, sl, lsl #1 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ lsl r6, r4, #2 │ │ │ │ mov r1, r3 │ │ │ │ add r4, r5, r4, lsl #2 │ │ │ │ str r0, [r5, r6] │ │ │ │ mov r0, r2 │ │ │ │ - bl 806ec8 │ │ │ │ + bl 806eb8 │ │ │ │ cmp r9, #0 │ │ │ │ streq sl, [r4, #8] │ │ │ │ str r0, [r4, #4] │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r4 │ │ │ │ mov r1, r4 │ │ │ │ b 235c34 │ │ │ │ @@ -85523,18 +85523,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #32] @ 235d04 │ │ │ │ str sl, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cb420 │ │ │ │ - strdeq lr, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - ldrsbeq r5, [sp], #-116 @ 0xffffff8c │ │ │ │ - subseq r5, sp, r8, lsl r6 │ │ │ │ + b 7cb410 │ │ │ │ + rsbeq lr, fp, r8, ror #15 │ │ │ │ + subseq r5, sp, r4, asr #15 │ │ │ │ + subseq r5, sp, r8, lsl #12 │ │ │ │ andeq r0, r0, r6, ror #4 │ │ │ │ │ │ │ │ 00235d08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -85548,31 +85548,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #52] @ 235d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r3, [pc, #36] @ 235d88 │ │ │ │ ldr r1, [pc, #36] @ 235d8c │ │ │ │ ldr r0, [pc, #36] @ 235d90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1456 @ 0x5b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r5, sp, r8, lsl #15 │ │ │ │ - rsbeq lr, fp, r8, asr r7 │ │ │ │ - subseq r5, sp, r0, lsl #11 │ │ │ │ - subseq r5, sp, ip, asr r7 │ │ │ │ + subseq r5, sp, r8, ror r7 │ │ │ │ + rsbeq lr, fp, r8, asr #14 │ │ │ │ + subseq r5, sp, r0, ror r5 │ │ │ │ + subseq r5, sp, ip, asr #14 │ │ │ │ │ │ │ │ 00235d94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #1476] @ 236370 │ │ │ │ @@ -85665,27 +85665,27 @@ │ │ │ │ beq 23628c │ │ │ │ cmp r3, #2 │ │ │ │ beq 23614c │ │ │ │ ldr r5, [pc, #1136] @ 236384 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ beq 2360a4 │ │ │ │ ldr ip, [pc, #1108] @ 236388 │ │ │ │ ldr r2, [pc, #1108] @ 23638c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 235fa0 │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 235f80 │ │ │ │ ldr r2, [r3, #36] @ 0x24 │ │ │ │ @@ -85736,15 +85736,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #880] @ 2363a4 │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r6, [pc, #868] @ 2363a8 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2362b4 │ │ │ │ ldr r0, [r5, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -85766,27 +85766,27 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2345cc │ │ │ │ b 235f0c │ │ │ │ ldr r5, [pc, #776] @ 2363b4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 235fa0 │ │ │ │ ldr ip, [pc, #756] @ 2363b8 │ │ │ │ ldr r2, [pc, #756] @ 2363bc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #1552 @ 0x610 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 244cf0 │ │ │ │ b 235fa0 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 23627c │ │ │ │ mov r0, r4 │ │ │ │ @@ -85803,15 +85803,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #652] @ 2363cc │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 23603c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r6, [r3, #44] @ 0x2c │ │ │ │ cmp r6, #0 │ │ │ │ beq 235f0c │ │ │ │ ldr r0, [r5, #68] @ 0x44 │ │ │ │ ldrb r2, [r5, #40] @ 0x28 │ │ │ │ @@ -85847,15 +85847,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1520 @ 0x5f0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r2, [pc, #492] @ 2363dc │ │ │ │ add r3, r3, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 23603c │ │ │ │ ldr r3, [pc, #476] @ 2363e0 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 235df0 │ │ │ │ ldr r3, [pc, #460] @ 2363e4 │ │ │ │ @@ -85872,22 +85872,22 @@ │ │ │ │ beq 23632c │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2363ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 235df0 │ │ │ │ ldr r3, [r2, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 235eb8 │ │ │ │ b 23610c │ │ │ │ ldr r2, [r4, #8] │ │ │ │ ldr r3, [r2, #48] @ 0x30 │ │ │ │ @@ -85929,15 +85929,15 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ b 236310 │ │ │ │ ldr r0, [pc, #196] @ 2363f8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 235df0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #172] @ 2363fc │ │ │ │ ldr r1, [pc, #172] @ 236400 │ │ │ │ ldr r0, [pc, #172] @ 236404 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1488 @ 0x5d0 │ │ │ │ @@ -85947,47 +85947,47 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r5, sp, r0, asr r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sp, r8, lsr r6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ addeq r4, r8, r4, lsl #30 │ │ │ │ - subseq r5, sp, ip, lsr #7 │ │ │ │ - rsbeq lr, fp, ip, lsl #11 │ │ │ │ - subseq r5, sp, r8, asr r3 │ │ │ │ + @ instruction: 0x005d539c │ │ │ │ + rsbeq lr, fp, ip, ror r5 │ │ │ │ + subseq r5, sp, r8, asr #6 │ │ │ │ rsbseq r5, sp, r4, asr r4 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq lr, fp, r8, lsr #9 │ │ │ │ - ldrheq r5, [sp], #-44 @ 0xffffffd4 │ │ │ │ - subseq r5, sp, r4, asr r5 │ │ │ │ + @ instruction: 0x006be498 │ │ │ │ + subseq r5, sp, ip, lsr #5 │ │ │ │ + subseq r5, sp, r4, asr #10 │ │ │ │ andeq r0, r0, r3, asr #4 │ │ │ │ @ instruction: 0x00884cb8 │ │ │ │ addeq r4, r8, r4, lsl #25 │ │ │ │ addeq r4, r8, r4, ror ip │ │ │ │ - subseq r5, sp, ip, asr #10 │ │ │ │ - strdeq lr, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq r5, sp, r8, asr #3 │ │ │ │ - @ instruction: 0x006be39c │ │ │ │ - @ instruction: 0x005d549c │ │ │ │ - ldrheq r5, [sp], #-16 │ │ │ │ + subseq r5, sp, ip, lsr r5 │ │ │ │ + rsbeq lr, fp, ip, ror #7 │ │ │ │ + ldrheq r5, [sp], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq lr, fp, ip, lsl #7 │ │ │ │ + subseq r5, sp, ip, lsl #9 │ │ │ │ + subseq r5, sp, r0, lsr #3 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - rsbeq lr, fp, ip, ror #5 │ │ │ │ - subseq r5, sp, r8, asr #7 │ │ │ │ - subseq r5, sp, r0, lsl #2 │ │ │ │ + ldrdeq lr, [fp], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrheq r5, [sp], #-56 @ 0xffffffc8 │ │ │ │ + ldrsheq r5, [sp], #-0 │ │ │ │ andeq r0, r0, sl, asr #4 │ │ │ │ andeq r2, r0, r4, lsl #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x005d529c │ │ │ │ - rsbeq lr, fp, r4, lsl #4 │ │ │ │ - ldrdeq lr, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r5, sp, r0, lsl r2 │ │ │ │ - rsbeq lr, fp, ip, ror #2 │ │ │ │ - @ instruction: 0x005d4f90 │ │ │ │ - @ instruction: 0x005d519c │ │ │ │ + subseq r5, sp, ip, lsl #5 │ │ │ │ + strdeq lr, [fp], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq lr, fp, ip, asr #3 │ │ │ │ + subseq r5, sp, r0, lsl #4 │ │ │ │ + rsbeq lr, fp, ip, asr r1 │ │ │ │ + subseq r4, sp, r0, lsl #31 │ │ │ │ + subseq r5, sp, ip, lsl #3 │ │ │ │ @ instruction: 0x000002b1 │ │ │ │ │ │ │ │ 0023640c : │ │ │ │ ldr r1, [r0, #12] │ │ │ │ strd r2, [r0] │ │ │ │ ldrb r0, [r1, #24] │ │ │ │ cmp r0, #0 │ │ │ │ @@ -86002,15 +86002,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ ldr r0, [r1, #8] │ │ │ │ ldr ip, [r1, #12] │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r3, ip │ │ │ │ ldr r0, [r1] │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ │ │ │ │ 0023645c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #336] @ 2365c4 │ │ │ │ @@ -86079,40 +86079,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2365e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2364b0 │ │ │ │ ldr r0, [pc, #56] @ 2365e8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2364b0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, sp, r8, lsl #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, sp, r8, ror #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, sp, r4, lsl #30 │ │ │ │ andeq r1, r0, r0, asr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, sp, ip, rrx │ │ │ │ - @ instruction: 0x005d5094 │ │ │ │ + subseq r5, sp, ip, asr r0 │ │ │ │ + subseq r5, sp, r4, lsl #1 │ │ │ │ │ │ │ │ 002365ec : │ │ │ │ cmp r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ @@ -86144,17 +86144,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1600 @ 0x640 │ │ │ │ ldr r2, [pc, #24] @ 236684 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r4, ror #28 │ │ │ │ - subseq r4, sp, r8, lsl #25 │ │ │ │ - subseq r5, sp, r4 │ │ │ │ + rsbeq sp, fp, r4, asr lr │ │ │ │ + subseq r4, sp, r8, ror ip │ │ │ │ + ldrsheq r4, [sp], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r0, sp, ror #5 │ │ │ │ │ │ │ │ 00236688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86183,24 +86183,24 @@ │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ mov lr, r5 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm lr, {r0, r1} │ │ │ │ mov r0, #0 │ │ │ │ ldr r5, [r7, #116] @ 0x74 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #76] @ 236764 │ │ │ │ mov r3, #0 │ │ │ │ rsbs r4, r6, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ and r4, r4, #1000 @ 0x3e8 │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4f80 │ │ │ │ + bl 7e4f70 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ @@ -86313,19 +86313,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1648 @ 0x670 │ │ │ │ ldr r2, [pc, #32] @ 236920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r0, lsr ip │ │ │ │ - strdeq sp, [fp], #-184 @ 0xffffff48 @ │ │ │ │ - ldrdeq sp, [fp], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsheq r4, [sp], #-148 @ 0xffffff6c │ │ │ │ - subseq r4, sp, ip, lsl #27 │ │ │ │ + rsbeq sp, fp, r0, lsr #24 │ │ │ │ + rsbeq sp, fp, r8, ror #23 │ │ │ │ + rsbeq sp, fp, r0, asr #23 │ │ │ │ + subseq r4, sp, r4, ror #19 │ │ │ │ + subseq r4, sp, ip, ror sp │ │ │ │ andeq r0, r0, r2, asr #6 │ │ │ │ │ │ │ │ 00236924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -86521,15 +86521,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r5, #24] │ │ │ │ str r7, [r0, #156] @ 0x9c │ │ │ │ str r8, [r0, #160] @ 0xa0 │ │ │ │ strb r9, [r0, #164] @ 0xa4 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 236c9c │ │ │ │ @@ -86559,17 +86559,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strheq sp, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - subseq r4, sp, r8, lsr #13 │ │ │ │ - subseq r4, sp, r8, lsl #13 │ │ │ │ + rsbeq sp, fp, ip, lsr #17 │ │ │ │ + @ instruction: 0x005d4698 │ │ │ │ + subseq r4, sp, r8, ror r6 │ │ │ │ │ │ │ │ 00236cc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #196] @ 236da4 │ │ │ │ @@ -86580,15 +86580,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [r5, #24] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 239270 │ │ │ │ mov r0, r6 │ │ │ │ bl 239258 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ @@ -86619,17 +86619,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq sp, [fp], #-120 @ 0xffffff88 @ │ │ │ │ - subseq r4, sp, r4, lsr #11 │ │ │ │ - subseq r4, sp, r8, asr #11 │ │ │ │ + rsbeq sp, fp, r8, asr #15 │ │ │ │ + @ instruction: 0x005d4594 │ │ │ │ + ldrheq r4, [sp], #-88 @ 0xffffffa8 │ │ │ │ │ │ │ │ 00236db0 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 236dc8 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -86644,17 +86644,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1680 @ 0x690 │ │ │ │ ldr r2, [pc, #24] @ 236e0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrdeq sp, [fp], #-108 @ 0xffffff94 @ │ │ │ │ - subseq r4, sp, r0, lsl #10 │ │ │ │ - ldrheq r4, [sp], #-132 @ 0xffffff7c │ │ │ │ + rsbeq sp, fp, ip, asr #13 │ │ │ │ + ldrsheq r4, [sp], #-64 @ 0xffffffc0 │ │ │ │ + subseq r4, sp, r4, lsr #17 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ │ │ │ │ 00236e10 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 236e28 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -86670,17 +86670,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1696 @ 0x6a0 │ │ │ │ ldr r2, [pc, #24] @ 236e6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, ip, ror r6 │ │ │ │ - subseq r4, sp, r0, lsr #9 │ │ │ │ - subseq r4, sp, r4, asr r8 │ │ │ │ + rsbeq sp, fp, ip, ror #12 │ │ │ │ + @ instruction: 0x005d4490 │ │ │ │ + subseq r4, sp, r4, asr #16 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 00236e70 : │ │ │ │ ldr r0, [r0, #76] @ 0x4c │ │ │ │ cmp r0, #0 │ │ │ │ beq 236e88 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -86696,17 +86696,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1712 @ 0x6b0 │ │ │ │ ldr r2, [pc, #24] @ 236ecc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, ip, lsl r6 │ │ │ │ - subseq r4, sp, r0, asr #8 │ │ │ │ - ldrsheq r4, [sp], #-116 @ 0xffffff8c │ │ │ │ + rsbeq sp, fp, ip, lsl #12 │ │ │ │ + subseq r4, sp, r0, lsr r4 │ │ │ │ + subseq r4, sp, r4, ror #15 │ │ │ │ andeq r0, r0, r5, ror #7 │ │ │ │ │ │ │ │ 00236ed0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -87012,17 +87012,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1744 @ 0x6d0 │ │ │ │ ldr r2, [pc, #24] @ 237384 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq sp, fp, r4, ror #2 │ │ │ │ - subseq r3, sp, r8, lsl #31 │ │ │ │ - subseq r4, sp, ip, lsr r3 │ │ │ │ + rsbeq sp, fp, r4, asr r1 │ │ │ │ + subseq r3, sp, r8, ror pc │ │ │ │ + subseq r4, sp, ip, lsr #6 │ │ │ │ andeq r0, r0, r3, ror #8 │ │ │ │ │ │ │ │ 00237388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -87035,33 +87035,33 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e10d8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58d14c │ │ │ │ + bl 58d13c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 58ca3c │ │ │ │ + bl 58ca2c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2373b8 │ │ │ │ ldr r3, [pc, #32] @ 237418 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ rsbseq r2, lr, r0, lsr #3 │ │ │ │ - subseq r4, sp, r0, lsl #6 │ │ │ │ - rsbeq r0, r3, r4, lsr #4 │ │ │ │ + ldrsheq r4, [sp], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq r0, r3, r4, lsl r2 │ │ │ │ addeq r3, r8, r4, lsl #18 │ │ │ │ │ │ │ │ 0023741c : │ │ │ │ str r1, [r0, #120] @ 0x78 │ │ │ │ str r2, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -87081,15 +87081,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 23746c │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 237494 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 237460 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -87098,15 +87098,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsheq r2, [lr], #-4 @ │ │ │ │ - subseq r3, sp, r8, ror #28 │ │ │ │ + subseq r3, sp, r8, asr lr │ │ │ │ rsbseq r2, lr, r4, lsr #1 │ │ │ │ │ │ │ │ 002374c0 : │ │ │ │ ldr r3, [pc, #56] @ 237500 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -87151,27 +87151,27 @@ │ │ │ │ b 237570 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2375d8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58d70c │ │ │ │ + bl 58d6fc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r7, r0 │ │ │ │ bne 237564 │ │ │ │ ldr r1, [pc, #108] @ 237610 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58bf04 │ │ │ │ + bl 58bef4 │ │ │ │ cmp sl, r0 │ │ │ │ bne 237564 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -87184,32 +87184,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ rsbseq r2, lr, r0, lsr #32 │ │ │ │ ldrsbeq r3, [sp], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq ip, fp, r0, lsl #31 │ │ │ │ + rsbeq ip, fp, r0, ror pc │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - rsbeq sp, r4, ip, ror #2 │ │ │ │ - ldrheq r1, [sp], #-108 @ 0xffffff94 │ │ │ │ - rsbeq r9, sl, ip, asr #1 │ │ │ │ + rsbeq sp, r4, ip, asr r1 │ │ │ │ + subseq r1, sp, ip, lsr #13 │ │ │ │ + strheq r9, [sl], #-12 @ │ │ │ │ │ │ │ │ 00237614 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bl 2a7cb4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 5824cc │ │ │ │ + bl 5824bc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 237678 │ │ │ │ mov r1, r6 │ │ │ │ bl 237504 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2376b4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -87229,73 +87229,73 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ add r3, r3, #12 │ │ │ │ ldr r2, [pc, #80] @ 2376f8 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb378 │ │ │ │ + bl 7cb368 │ │ │ │ b 237658 │ │ │ │ ldr r3, [pc, #64] @ 2376fc │ │ │ │ ldr r2, [pc, #64] @ 237700 │ │ │ │ ldr r1, [pc, #64] @ 237704 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #1760 @ 0x6e0 │ │ │ │ stm sp, {r2, r5} │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #44] @ 237708 │ │ │ │ add r3, r3, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp, #8] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 237658 │ │ │ │ - rsbeq ip, fp, r8, lsr lr │ │ │ │ - ldrdeq lr, [r3], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq r3, sp, r8, asr #24 │ │ │ │ + rsbeq ip, fp, r8, lsr #28 │ │ │ │ + rsbeq lr, r3, r0, asr #11 │ │ │ │ + subseq r3, sp, r8, lsr ip │ │ │ │ andeq r0, r0, sl, lsl #10 │ │ │ │ - rsbeq ip, fp, r0, lsl #28 │ │ │ │ - ldrsheq r3, [sp], #-248 @ 0xffffff08 │ │ │ │ - subseq r3, sp, r4, lsl ip │ │ │ │ + strdeq ip, [fp], #-208 @ 0xffffff30 @ │ │ │ │ + subseq r3, sp, r8, ror #31 │ │ │ │ + subseq r3, sp, r4, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl r5 │ │ │ │ │ │ │ │ 0023770c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #96] @ 237784 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 237768 │ │ │ │ ldr ip, [pc, #68] @ 237788 │ │ │ │ ldr r2, [pc, #68] @ 23778c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x005d3b9c │ │ │ │ - rsbeq ip, fp, ip, ror sp │ │ │ │ - subseq r3, sp, ip, asr #22 │ │ │ │ + subseq r3, sp, ip, lsl #23 │ │ │ │ + rsbeq ip, fp, ip, ror #26 │ │ │ │ + subseq r3, sp, ip, lsr fp │ │ │ │ │ │ │ │ 00237790 : │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -87305,62 +87305,62 @@ │ │ │ │ beq 2377e4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #52] @ 2377f8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - subseq r3, sp, r0, lsl #22 │ │ │ │ + ldrsheq r3, [sp], #-160 @ 0xffffff60 │ │ │ │ │ │ │ │ 002377fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 23783c │ │ │ │ ldr r1, [pc, #88] @ 237874 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 23784c │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #36] @ 237878 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r3, sp, r8, lsr #21 │ │ │ │ - @ instruction: 0x005d3e9c │ │ │ │ + @ instruction: 0x005d3a98 │ │ │ │ + subseq r3, sp, ip, lsl #29 │ │ │ │ │ │ │ │ 0023787c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2378a4 │ │ │ │ ldr r0, [r0, #80] @ 0x50 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ @@ -87378,55 +87378,55 @@ │ │ │ │ ldr r0, [pc, #28] @ 2378e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 2378e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1808 @ 0x710 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r0, lsl #24 │ │ │ │ - subseq r3, sp, r8, lsr #20 │ │ │ │ - subseq r3, sp, r4, lsr sl │ │ │ │ + strdeq ip, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + subseq r3, sp, r8, lsl sl │ │ │ │ + subseq r3, sp, r4, lsr #20 │ │ │ │ andeq r0, r0, r2, asr #10 │ │ │ │ │ │ │ │ 002378e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #472] @ 237ad8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 237a18 │ │ │ │ ldr r7, [pc, #444] @ 237adc │ │ │ │ ldr r2, [pc, #444] @ 237ae0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #144] @ 0x90 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237aa4 │ │ │ │ add r1, r7, #1760 @ 0x6e0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #384] @ 237ae4 │ │ │ │ ldr r1, [pc, #384] @ 237ae8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #368] @ 237aec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 237a74 │ │ │ │ ldr r7, [pc, #348] @ 237af0 │ │ │ │ @@ -87434,24 +87434,24 @@ │ │ │ │ add r7, r7, #16 │ │ │ │ b 2379a8 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 237a74 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ ldr r2, [pc, #312] @ 237af4 │ │ │ │ mov r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23799c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r6, #144] @ 0x90 │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ cmp r3, r2 │ │ │ │ bne 23799c │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ cmp r1, r2 │ │ │ │ @@ -87464,38 +87464,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e10d8 │ │ │ │ ldr r5, [pc, #220] @ 237afc │ │ │ │ mov r0, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 237a8c │ │ │ │ ldr r0, [pc, #196] @ 237b00 │ │ │ │ ldr r2, [pc, #196] @ 237b04 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #1552 @ 0x610 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 244964 │ │ │ │ cmp r0, #0 │ │ │ │ beq 237a8c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e35c8 │ │ │ │ ldr r0, [r8, #20] │ │ │ │ cmp r0, #0 │ │ │ │ bne 237a68 │ │ │ │ ldr r0, [r6, #144] @ 0x90 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ b 237a68 │ │ │ │ ldr r0, [pc, #116] @ 237b08 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e10d8 │ │ │ │ @@ -87504,32 +87504,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 237b0c │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e1e40 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r2, [r6, #148] @ 0x94 │ │ │ │ mov r1, r0 │ │ │ │ b 237a04 │ │ │ │ - subseq r3, sp, r0, asr #19 │ │ │ │ - rsbeq ip, fp, r0, lsr #23 │ │ │ │ - subseq r3, sp, ip, ror #18 │ │ │ │ - ldrheq r1, [sp], #-32 @ 0xffffffe0 │ │ │ │ - rsbeq ip, r4, r4, asr sp │ │ │ │ + ldrheq r3, [sp], #-144 @ 0xffffff70 │ │ │ │ + @ instruction: 0x006bcb90 │ │ │ │ + subseq r3, sp, ip, asr r9 │ │ │ │ + subseq r1, sp, r0, lsr #5 │ │ │ │ + rsbeq ip, r4, r4, asr #26 │ │ │ │ rsbseq r1, lr, r4, asr #23 │ │ │ │ - rsbeq ip, fp, r0, lsr fp │ │ │ │ - ldrsbeq r3, [sp], #-140 @ 0xffffff74 │ │ │ │ - subseq r3, sp, r0, lsl #26 │ │ │ │ - ldrsbeq r3, [sp], #-180 @ 0xffffff4c │ │ │ │ - rsbeq ip, fp, r4, lsl #21 │ │ │ │ - subseq r3, sp, r4, asr r8 │ │ │ │ - subseq r3, sp, ip, ror ip │ │ │ │ - rsbeq sp, r2, r4, lsl #11 │ │ │ │ + rsbeq ip, fp, r0, lsr #22 │ │ │ │ + subseq r3, sp, ip, asr #17 │ │ │ │ + ldrsheq r3, [sp], #-192 @ 0xffffff40 │ │ │ │ + subseq r3, sp, r4, asr #23 │ │ │ │ + rsbeq ip, fp, r4, ror sl │ │ │ │ + subseq r3, sp, r4, asr #16 │ │ │ │ + subseq r3, sp, ip, ror #24 │ │ │ │ + rsbeq sp, r2, r4, ror r5 │ │ │ │ │ │ │ │ 00237b10 : │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #20] │ │ │ │ mvneq r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -87541,37 +87541,37 @@ │ │ │ │ subs r4, r0, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mvneq r0, #0 │ │ │ │ beq 237b84 │ │ │ │ ldr r5, [pc, #84] @ 237b9c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 237b84 │ │ │ │ ldr ip, [pc, #64] @ 237ba0 │ │ │ │ ldr r2, [pc, #64] @ 237ba4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #16 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #148] @ 0x94 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r3, sp, ip, ror r7 │ │ │ │ - rsbeq ip, fp, r0, ror #18 │ │ │ │ - subseq r3, sp, r0, lsr r7 │ │ │ │ + subseq r3, sp, ip, ror #14 │ │ │ │ + rsbeq ip, fp, r0, asr r9 │ │ │ │ + subseq r3, sp, r0, lsr #14 │ │ │ │ │ │ │ │ 00237ba8 : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 237be0 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #2 │ │ │ │ beq 237bf8 │ │ │ │ @@ -87763,28 +87763,28 @@ │ │ │ │ b 237e90 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 23800c │ │ │ │ ldr r1, [pc, #728] @ 238170 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 237e84 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ cmp r3, r5 │ │ │ │ bne 237e84 │ │ │ │ ldr r3, [pc, #696] @ 238174 │ │ │ │ ldr r1, [pc, #696] @ 238178 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58d70c │ │ │ │ + bl 58d6fc │ │ │ │ cmp r0, #0 │ │ │ │ bne 237e84 │ │ │ │ ldr r3, [pc, #664] @ 23817c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23803c │ │ │ │ @@ -87802,28 +87802,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r7, #0 │ │ │ │ str r8, [r0, #148] @ 0x94 │ │ │ │ str r9, [r4, #120] @ 0x78 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ beq 237f70 │ │ │ │ ldr r3, [pc, #540] @ 238174 │ │ │ │ ldr r1, [pc, #560] @ 23818c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 58ce10 │ │ │ │ + bl 58ce00 │ │ │ │ ldr r2, [pc, #536] @ 238190 │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #1856 @ 0x740 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 235958 │ │ │ │ @@ -87836,15 +87836,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #484] @ 238198 │ │ │ │ mov r1, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ ldr r2, [pc, #464] @ 23819c │ │ │ │ ldr r3, [pc, #400] @ 238160 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [r4, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -87863,15 +87863,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2380bc │ │ │ │ ldr r0, [pc, #376] @ 2381a0 │ │ │ │ mov fp, #480 @ 0x1e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ mov r5, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 237f10 │ │ │ │ ldr r3, [pc, #352] @ 2381a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -87890,22 +87890,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2381b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 237ef0 │ │ │ │ ldr r3, [pc, #240] @ 2381b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 238020 │ │ │ │ ldr r3, [pc, #208] @ 2381a8 │ │ │ │ @@ -87921,58 +87921,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 2381b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 238020 │ │ │ │ ldr r0, [pc, #128] @ 2381bc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 237ef0 │ │ │ │ ldr r0, [pc, #112] @ 2381c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 238020 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, sp, r4, asr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, lr, r4, ror #13 │ │ │ │ rsbseq r3, sp, r0, lsr #11 │ │ │ │ - rsbeq ip, fp, ip, asr #12 │ │ │ │ - subseq r3, sp, r8, lsr #8 │ │ │ │ + rsbeq ip, fp, ip, lsr r6 │ │ │ │ + subseq r3, sp, r8, lsl r4 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - rsbeq ip, r4, r0, lsl #16 │ │ │ │ + strdeq ip, [r4], #-112 @ 0xffffff90 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq ip, fp, r4, lsr #11 │ │ │ │ - subseq r3, sp, r0, ror r3 │ │ │ │ - @ instruction: 0x005d3394 │ │ │ │ - rsbeq ip, r4, r0, ror #14 │ │ │ │ - rsbeq ip, fp, r8, asr #10 │ │ │ │ + @ instruction: 0x006bc594 │ │ │ │ + subseq r3, sp, r0, ror #6 │ │ │ │ + subseq r3, sp, r4, lsl #7 │ │ │ │ + rsbeq ip, r4, r0, asr r7 │ │ │ │ + rsbeq ip, fp, r8, lsr r5 │ │ │ │ @ instruction: 0xffffc60c │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ rsbseq r3, sp, r0, lsr r4 │ │ │ │ - @ instruction: 0x005d3298 │ │ │ │ + subseq r3, sp, r8, lsl #5 │ │ │ │ andeq r3, r0, r4, asr #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, sp, r8, ror #12 │ │ │ │ + subseq r3, sp, r8, asr r6 │ │ │ │ andeq r3, r0, ip, lsr r4 │ │ │ │ - subseq r3, sp, ip, lsr #12 │ │ │ │ - subseq r3, sp, r0, lsl #12 │ │ │ │ - subseq r3, sp, r8, lsr #12 │ │ │ │ + subseq r3, sp, ip, lsl r6 │ │ │ │ + ldrsheq r3, [sp], #-80 @ 0xffffffb0 │ │ │ │ + subseq r3, sp, r8, lsl r6 │ │ │ │ │ │ │ │ 002381c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #400] @ 23836c │ │ │ │ @@ -88001,15 +88001,15 @@ │ │ │ │ ldr r3, [pc, #324] @ 23837c │ │ │ │ ldr r1, [pc, #324] @ 238380 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 58ce10 │ │ │ │ + bl 58ce00 │ │ │ │ ldr r3, [pc, #300] @ 238384 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1824 @ 0x720 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ @@ -88058,43 +88058,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 23839c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 238230 │ │ │ │ ldr r0, [pc, #68] @ 2383a0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 238230 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, sp, r0, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r3, [sp], #-20 @ 0xffffffec @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - rsbeq ip, r4, r0, lsl #9 │ │ │ │ - rsbeq ip, fp, r8, ror #4 │ │ │ │ - rsbeq ip, fp, r8, lsr r2 │ │ │ │ + rsbeq ip, r4, r0, ror r4 │ │ │ │ + rsbeq ip, fp, r8, asr r2 │ │ │ │ + rsbeq ip, fp, r8, lsr #4 │ │ │ │ rsbseq r3, sp, r8, asr r1 │ │ │ │ andeq r2, r0, ip, ror #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r3, sp, r0, lsr r4 │ │ │ │ subseq r3, sp, r0, asr #8 │ │ │ │ - subseq r3, sp, r0, asr r4 │ │ │ │ │ │ │ │ 002383a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #156] @ 238458 │ │ │ │ @@ -88106,15 +88106,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ b 2383e0 │ │ │ │ ldr r4, [r4, #136] @ 0x88 │ │ │ │ cmp r4, #0 │ │ │ │ beq 238428 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2383d4 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2383d4 │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ @@ -88135,15 +88135,15 @@ │ │ │ │ mov r6, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbseq r1, lr, r4, lsl #3 │ │ │ │ - ldrsheq r2, [sp], #-228 @ 0xffffff1c │ │ │ │ + subseq r2, sp, r4, ror #29 │ │ │ │ │ │ │ │ 00238460 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ @@ -88151,15 +88151,15 @@ │ │ │ │ ldr r1, [pc, #208] @ 238550 │ │ │ │ cmp r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldreq r7, [r0, #28] │ │ │ │ movne r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r2 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 238528 │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 2384c8 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2384dc │ │ │ │ @@ -88198,18 +88198,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1936 @ 0x790 │ │ │ │ ldr r2, [pc, #28] @ 238560 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r2, sp, r0, asr #28 │ │ │ │ - rsbeq fp, fp, ip, lsl #31 │ │ │ │ - ldrheq r2, [sp], #-208 @ 0xffffff30 │ │ │ │ - subseq r3, sp, r0, lsl #5 │ │ │ │ + subseq r2, sp, r0, lsr lr │ │ │ │ + rsbeq fp, fp, ip, ror pc │ │ │ │ + subseq r2, sp, r0, lsr #27 │ │ │ │ + subseq r3, sp, r0, ror r2 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ │ │ │ │ 00238564 : │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ ldreq r0, [r0, #28] │ │ │ │ movne r0, #0 │ │ │ │ @@ -88283,17 +88283,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 238698 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #1968 @ 0x7b0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq r2, r8, r8, asr #13 │ │ │ │ - rsbeq fp, fp, r0, asr lr │ │ │ │ - subseq r2, sp, r8, ror ip │ │ │ │ - subseq r3, sp, r4, ror #2 │ │ │ │ + rsbeq fp, fp, r0, asr #28 │ │ │ │ + subseq r2, sp, r8, ror #24 │ │ │ │ + subseq r3, sp, r4, asr r1 │ │ │ │ andeq r0, r0, r5, ror #11 │ │ │ │ │ │ │ │ 0023869c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -88340,45 +88340,45 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #128] @ 2387dc │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2387e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7c633c │ │ │ │ + bl 7c632c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2387b4 │ │ │ │ ldr r3, [pc, #84] @ 2387e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, sl │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23870c │ │ │ │ cmp r9, #1 │ │ │ │ moveq r0, r3 │ │ │ │ beq 238714 │ │ │ │ mov r9, #1 │ │ │ │ b 2386f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ b 238788 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, sp, r4, asr #26 │ │ │ │ - strdeq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + rsbeq fp, fp, ip, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r2, r8, r4, lsr #12 │ │ │ │ rsbseq r2, sp, ip, lsl #26 │ │ │ │ rsbseq r2, sp, r0, ror #25 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - subseq r3, sp, r8, lsl #1 │ │ │ │ + subseq r3, sp, r8, ror r0 │ │ │ │ addeq r2, r8, ip, ror #10 │ │ │ │ │ │ │ │ 002387e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88437,55 +88437,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #268] @ 2389e4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r2, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2389e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7c633c │ │ │ │ + bl 7c632c │ │ │ │ cmp r0, #0 │ │ │ │ blt 23896c │ │ │ │ ldr r3, [pc, #224] @ 2389ec │ │ │ │ ldr r1, [r4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r1, lsl #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 238850 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r1, [pc, #176] @ 2389f0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23897c │ │ │ │ ldr r2, [pc, #160] @ 2389f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [pc, #156] @ 2389f8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ b 238904 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r1, [pc, #108] @ 2389fc │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23894c │ │ │ │ ldr r2, [pc, #92] @ 238a00 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -88502,24 +88502,24 @@ │ │ │ │ ldrsheq r2, [sp], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, sp, r0, ror #23 │ │ │ │ @ instruction: 0x008824bc │ │ │ │ @ instruction: 0x007d2b98 │ │ │ │ rsbseq r2, sp, r4, ror #22 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ - subseq r2, sp, ip, lsl #30 │ │ │ │ + ldrsheq r2, [sp], #-236 @ 0xffffff14 │ │ │ │ addeq r2, r8, ip, ror #7 │ │ │ │ - strdeq ip, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq ip, r8, r0, ror #11 │ │ │ │ + subseq r2, sp, r4, lsr #29 │ │ │ │ + ldrsheq r2, [sp], #-228 @ 0xffffff1c │ │ │ │ ldrheq r2, [sp], #-228 @ 0xffffff1c │ │ │ │ - subseq r2, sp, r4, lsl #30 │ │ │ │ - subseq r2, sp, r4, asr #29 │ │ │ │ - subseq r2, sp, r0, lsl #29 │ │ │ │ - rsbeq fp, fp, ip, lsl #22 │ │ │ │ - subseq r2, sp, r4, lsr r9 │ │ │ │ subseq r2, sp, r0, ror lr │ │ │ │ + strdeq fp, [fp], #-172 @ 0xffffff54 @ │ │ │ │ + subseq r2, sp, r4, lsr #18 │ │ │ │ + subseq r2, sp, r0, ror #28 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ │ │ │ │ 00238a14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -88556,21 +88556,21 @@ │ │ │ │ add r3, r3, #2016 @ 0x7e0 │ │ │ │ ldr r2, [pc, #44] @ 238ad4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x008822b4 │ │ │ │ - rsbeq fp, fp, r0, asr sl │ │ │ │ - subseq r2, sp, r4, ror r8 │ │ │ │ - ldrheq r2, [sp], #-208 @ 0xffffff30 │ │ │ │ + rsbeq fp, fp, r0, asr #20 │ │ │ │ + subseq r2, sp, r4, ror #16 │ │ │ │ + subseq r2, sp, r0, lsr #27 │ │ │ │ andeq r0, r0, r4, lsr #12 │ │ │ │ - rsbeq fp, fp, r8, lsr #20 │ │ │ │ - subseq r2, sp, ip, asr #16 │ │ │ │ - subseq r2, sp, r0, lsl #28 │ │ │ │ + rsbeq fp, fp, r8, lsl sl │ │ │ │ + subseq r2, sp, ip, lsr r8 │ │ │ │ + ldrsheq r2, [sp], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r8, lsr #12 │ │ │ │ │ │ │ │ 00238ad8 : │ │ │ │ ldr r2, [r0] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 238b50 │ │ │ │ ldr r3, [pc, #156] @ 238b88 │ │ │ │ @@ -88611,19 +88611,19 @@ │ │ │ │ add r3, r3, #2032 @ 0x7f0 │ │ │ │ ldr r2, [pc, #36] @ 238ba0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq r2, r8, r0, lsl r2 │ │ │ │ - subseq r2, sp, r8, lsr #27 │ │ │ │ - subseq r2, sp, ip, lsl #27 │ │ │ │ - rsbeq fp, fp, r4, asr r9 │ │ │ │ - subseq r2, sp, r8, ror r7 │ │ │ │ - ldrheq r2, [sp], #-196 @ 0xffffff3c │ │ │ │ + @ instruction: 0x005d2d98 │ │ │ │ + subseq r2, sp, ip, ror sp │ │ │ │ + rsbeq fp, fp, r4, asr #18 │ │ │ │ + subseq r2, sp, r8, ror #14 │ │ │ │ + subseq r2, sp, r4, lsr #25 │ │ │ │ andeq r0, r0, r4, lsr r6 │ │ │ │ │ │ │ │ 00238ba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -88651,30 +88651,30 @@ │ │ │ │ ldr r6, [r6, r3] │ │ │ │ add r5, r5, #8 │ │ │ │ mov r4, #1 │ │ │ │ mov r8, sp │ │ │ │ b 238c38 │ │ │ │ ldr r1, [r3] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 1e187c │ │ │ │ cmp r4, #8 │ │ │ │ beq 238c84 │ │ │ │ ldr r3, [r5, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ bne 238c1c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c633c │ │ │ │ + bl 7c632c │ │ │ │ cmp r0, #0 │ │ │ │ blt 238cbc │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 238c1c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #8 │ │ │ │ @@ -88690,27 +88690,27 @@ │ │ │ │ bne 238cc8 │ │ │ │ ldr r0, [pc, #64] @ 238cf0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e187c │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ b 238c6c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, sp, r0, asr #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, sp, r4, lsl #26 │ │ │ │ - subseq pc, sp, r8, lsr r0 @ │ │ │ │ + ldrsheq r2, [sp], #-196 @ 0xffffff3c │ │ │ │ + subseq pc, sp, r8, lsr #32 │ │ │ │ rsbseq r2, sp, r0, lsl #16 │ │ │ │ strdeq r2, [r8], r8 │ │ │ │ - ldrsheq r2, [sp], #-188 @ 0xffffff44 │ │ │ │ + subseq r2, sp, ip, ror #23 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ rsbseq r2, sp, r0, ror r7 │ │ │ │ - subseq r2, sp, r8, asr #24 │ │ │ │ + subseq r2, sp, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3472] @ 0xd90 │ │ │ │ ldr ip, [pc, #800] @ 23902c │ │ │ │ ldr r3, [pc, #800] @ 239030 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -88911,31 +88911,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrsheq r2, [sp], #-96 @ 0xffffffa0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, sp, r8, asr ip │ │ │ │ + subseq r2, sp, r8, asr #24 │ │ │ │ rsbseq r2, sp, r0, ror #12 │ │ │ │ + subseq r2, sp, ip, asr #24 │ │ │ │ subseq r2, sp, ip, asr ip │ │ │ │ - subseq r2, sp, ip, ror #24 │ │ │ │ strbvs r6, [lr, #-3918]! @ 0xfffff0b2 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - rsbeq ip, fp, r4, lsl #29 │ │ │ │ - ldrsheq r2, [sp], #-184 @ 0xffffff48 │ │ │ │ + rsbeq ip, fp, r4, ror lr │ │ │ │ + subseq r2, sp, r8, ror #23 │ │ │ │ @ instruction: 0x007d2590 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq ip, fp, ip, lsl #26 │ │ │ │ - subseq r2, sp, r4, lsr #20 │ │ │ │ - rsbeq ip, fp, r0, ror #25 │ │ │ │ - subseq r2, sp, r8, lsl sl │ │ │ │ - strheq ip, [fp], #-204 @ 0xffffff34 @ │ │ │ │ - subseq r2, sp, r0, asr sl │ │ │ │ - subseq r2, sp, r8, asr sl │ │ │ │ + strdeq ip, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + subseq r2, sp, r4, lsl sl │ │ │ │ + ldrdeq ip, [fp], #-192 @ 0xffffff40 @ │ │ │ │ + subseq r2, sp, r8, lsl #20 │ │ │ │ + rsbeq ip, fp, ip, lsr #25 │ │ │ │ + subseq r2, sp, r0, asr #20 │ │ │ │ + subseq r2, sp, r8, asr #20 │ │ │ │ │ │ │ │ 00239078 : │ │ │ │ ldrh r3, [r0, #2] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #304] @ 2391b8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89012,16 +89012,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #46 @ 0x2e │ │ │ │ bl 1e1528 │ │ │ │ b 239124 │ │ │ │ rsbseq r2, sp, r8, ror r3 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrheq r2, [sp], #-148 @ 0xffffff6c │ │ │ │ - ldrsbeq r2, [sp], #-148 @ 0xffffff6c │ │ │ │ + subseq r2, sp, r4, lsr #19 │ │ │ │ + subseq r2, sp, r4, asr #19 │ │ │ │ │ │ │ │ 002391c8 : │ │ │ │ ldr r0, [pc, #4] @ 2391d4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 238cf4 │ │ │ │ rsbseq r0, lr, r8, ror r3 │ │ │ │ │ │ │ │ @@ -89371,17 +89371,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 239708 │ │ │ │ ldr r0, [pc, #24] @ 23970c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #70 @ 0x46 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r8, lsl #12 │ │ │ │ - subseq r2, sp, r4, lsl #13 │ │ │ │ - subseq r2, sp, ip, lsl #13 │ │ │ │ + strdeq ip, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ + subseq r2, sp, r4, ror r6 │ │ │ │ + subseq r2, sp, ip, ror r6 │ │ │ │ │ │ │ │ 00239710 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239740 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ blt 239728 │ │ │ │ @@ -89401,17 +89401,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 23977c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006bc59c │ │ │ │ - subseq r2, sp, r8, lsl r6 │ │ │ │ - subseq r2, sp, r0, lsr #12 │ │ │ │ + rsbeq ip, fp, ip, lsl #11 │ │ │ │ + subseq r2, sp, r8, lsl #12 │ │ │ │ + subseq r2, sp, r0, lsl r6 │ │ │ │ │ │ │ │ 00239780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -89438,17 +89438,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239808 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #88 @ 0x58 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r0, lsl r5 │ │ │ │ - subseq r2, sp, ip, lsl #11 │ │ │ │ - @ instruction: 0x005d2594 │ │ │ │ + rsbeq ip, fp, r0, lsl #10 │ │ │ │ + subseq r2, sp, ip, ror r5 │ │ │ │ + subseq r2, sp, r4, lsl #11 │ │ │ │ │ │ │ │ 0023980c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 23982c │ │ │ │ ldr r0, [r0, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89464,17 +89464,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239868 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strheq ip, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq r2, sp, ip, lsr #10 │ │ │ │ - subseq r2, sp, r4, lsr r5 │ │ │ │ + rsbeq ip, fp, r0, lsr #9 │ │ │ │ + subseq r2, sp, ip, lsl r5 │ │ │ │ + subseq r2, sp, r4, lsr #10 │ │ │ │ │ │ │ │ 0023986c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 23988c │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89490,17 +89490,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2398c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #105 @ 0x69 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r0, asr r4 │ │ │ │ - subseq r2, sp, ip, asr #9 │ │ │ │ - ldrsbeq r2, [sp], #-68 @ 0xffffffbc │ │ │ │ + rsbeq ip, fp, r0, asr #8 │ │ │ │ + ldrheq r2, [sp], #-76 @ 0xffffffb4 │ │ │ │ + subseq r2, sp, r4, asr #9 │ │ │ │ │ │ │ │ 002398cc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2398ec │ │ │ │ ldr r0, [r0, #12] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89516,17 +89516,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239928 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strdeq ip, [fp], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r2, sp, ip, ror #8 │ │ │ │ - subseq r2, sp, r4, ror r4 │ │ │ │ + rsbeq ip, fp, r0, ror #7 │ │ │ │ + subseq r2, sp, ip, asr r4 │ │ │ │ + subseq r2, sp, r4, ror #8 │ │ │ │ │ │ │ │ 0023992c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 23994c │ │ │ │ ldr r0, [r0, #16] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89542,17 +89542,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239988 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #119 @ 0x77 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006bc390 │ │ │ │ - subseq r2, sp, ip, lsl #8 │ │ │ │ - subseq r2, sp, r4, lsl r4 │ │ │ │ + rsbeq ip, fp, r0, lsl #7 │ │ │ │ + ldrsheq r2, [sp], #-60 @ 0xffffffc4 │ │ │ │ + subseq r2, sp, r4, lsl #8 │ │ │ │ │ │ │ │ 0023998c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 2399a8 │ │ │ │ ldrd r0, [r0, #24] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -89567,17 +89567,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2399e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, lsr r3 │ │ │ │ - ldrheq r2, [sp], #-48 @ 0xffffffd0 │ │ │ │ - ldrheq r2, [sp], #-56 @ 0xffffffc8 │ │ │ │ + rsbeq ip, fp, r4, lsr #6 │ │ │ │ + subseq r2, sp, r0, lsr #7 │ │ │ │ + subseq r2, sp, r8, lsr #7 │ │ │ │ │ │ │ │ 002399e8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239a08 │ │ │ │ ldr r0, [r0, #32] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89593,17 +89593,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239a44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #133 @ 0x85 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrdeq ip, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - subseq r2, sp, r0, asr r3 │ │ │ │ - subseq r2, sp, r8, asr r3 │ │ │ │ + rsbeq ip, fp, r4, asr #5 │ │ │ │ + subseq r2, sp, r0, asr #6 │ │ │ │ + subseq r2, sp, r8, asr #6 │ │ │ │ │ │ │ │ 00239a48 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239a68 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89619,17 +89619,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239aa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ mov r2, #140 @ 0x8c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, ror r2 │ │ │ │ - ldrsheq r2, [sp], #-32 @ 0xffffffe0 │ │ │ │ - ldrsheq r2, [sp], #-40 @ 0xffffffd8 │ │ │ │ + rsbeq ip, fp, r4, ror #4 │ │ │ │ + subseq r2, sp, r0, ror #5 │ │ │ │ + subseq r2, sp, r8, ror #5 │ │ │ │ │ │ │ │ 00239aa8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239ac8 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89645,17 +89645,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239b04 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, lsl r2 │ │ │ │ - @ instruction: 0x005d2290 │ │ │ │ - @ instruction: 0x005d2298 │ │ │ │ + rsbeq ip, fp, r4, lsl #4 │ │ │ │ + subseq r2, sp, r0, lsl #5 │ │ │ │ + subseq r2, sp, r8, lsl #5 │ │ │ │ │ │ │ │ 00239b08 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239b28 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89671,17 +89671,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239b64 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strheq ip, [fp], #-20 @ 0xffffffec @ │ │ │ │ - subseq r2, sp, r0, lsr r2 │ │ │ │ - subseq r2, sp, r8, lsr r2 │ │ │ │ + rsbeq ip, fp, r4, lsr #3 │ │ │ │ + subseq r2, sp, r0, lsr #4 │ │ │ │ + subseq r2, sp, r8, lsr #4 │ │ │ │ │ │ │ │ 00239b68 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239b88 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89697,17 +89697,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239bc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #161 @ 0xa1 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, asr r1 │ │ │ │ - ldrsbeq r2, [sp], #-16 │ │ │ │ - ldrsbeq r2, [sp], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq ip, fp, r4, asr #2 │ │ │ │ + subseq r2, sp, r0, asr #3 │ │ │ │ + subseq r2, sp, r8, asr #3 │ │ │ │ │ │ │ │ 00239bc8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239be8 │ │ │ │ ldrb r0, [r0, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89723,17 +89723,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239c24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #312 @ 0x138 │ │ │ │ mov r2, #168 @ 0xa8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strdeq ip, [fp], #-4 @ │ │ │ │ - subseq r2, sp, r0, ror r1 │ │ │ │ - subseq r2, sp, r8, ror r1 │ │ │ │ + rsbeq ip, fp, r4, ror #1 │ │ │ │ + subseq r2, sp, r0, ror #2 │ │ │ │ + subseq r2, sp, r8, ror #2 │ │ │ │ │ │ │ │ 00239c28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239c48 │ │ │ │ ldr r0, [r0, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89749,17 +89749,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #175 @ 0xaf │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x006bc094 │ │ │ │ - subseq r2, sp, r0, lsl r1 │ │ │ │ - subseq r2, sp, r8, lsl r1 │ │ │ │ + rsbeq ip, fp, r4, lsl #1 │ │ │ │ + subseq r2, sp, r0, lsl #2 │ │ │ │ + subseq r2, sp, r8, lsl #2 │ │ │ │ │ │ │ │ 00239c88 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239ca8 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89775,17 +89775,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239ce4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, fp, r4, lsr r0 │ │ │ │ - ldrheq r2, [sp], #-0 │ │ │ │ - ldrheq r2, [sp], #-8 │ │ │ │ + rsbeq ip, fp, r4, lsr #32 │ │ │ │ + subseq r2, sp, r0, lsr #1 │ │ │ │ + subseq r2, sp, r8, lsr #1 │ │ │ │ │ │ │ │ 00239ce8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239d08 │ │ │ │ ldrb r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89801,17 +89801,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239d44 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrdeq fp, [fp], #-244 @ 0xffffff0c @ │ │ │ │ - subseq r2, sp, r0, asr r0 │ │ │ │ - subseq r2, sp, r8, asr r0 │ │ │ │ + rsbeq fp, fp, r4, asr #31 │ │ │ │ + subseq r2, sp, r0, asr #32 │ │ │ │ + subseq r2, sp, r8, asr #32 │ │ │ │ │ │ │ │ 00239d48 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239d68 │ │ │ │ ldrb r0, [r0, #65] @ 0x41 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -89827,17 +89827,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239da4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #420 @ 0x1a4 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, r4, ror pc │ │ │ │ - ldrsheq r1, [sp], #-240 @ 0xffffff10 │ │ │ │ - ldrsheq r1, [sp], #-248 @ 0xffffff08 │ │ │ │ + rsbeq fp, fp, r4, ror #30 │ │ │ │ + subseq r1, sp, r0, ror #31 │ │ │ │ + subseq r1, sp, r8, ror #31 │ │ │ │ │ │ │ │ 00239da8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239dcc │ │ │ │ str r1, [r0, #32] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89854,17 +89854,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239e08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #452 @ 0x1c4 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, r0, lsl pc │ │ │ │ - subseq r1, sp, ip, lsl #31 │ │ │ │ - @ instruction: 0x005d1f94 │ │ │ │ + rsbeq fp, fp, r0, lsl #30 │ │ │ │ + subseq r1, sp, ip, ror pc │ │ │ │ + subseq r1, sp, r4, lsl #31 │ │ │ │ │ │ │ │ 00239e0c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239e30 │ │ │ │ str r1, [r0, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89881,17 +89881,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239e6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ mov r2, #209 @ 0xd1 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, ip, lsr #29 │ │ │ │ - subseq r1, sp, r8, lsr #30 │ │ │ │ - subseq r1, sp, r0, lsr pc │ │ │ │ + @ instruction: 0x006bbe9c │ │ │ │ + subseq r1, sp, r8, lsl pc │ │ │ │ + subseq r1, sp, r0, lsr #30 │ │ │ │ │ │ │ │ 00239e70 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239e94 │ │ │ │ str r1, [r0, #56] @ 0x38 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89908,17 +89908,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239ed0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ mov r2, #215 @ 0xd7 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, r8, asr #28 │ │ │ │ - subseq r1, sp, r4, asr #29 │ │ │ │ - subseq r1, sp, ip, asr #29 │ │ │ │ + rsbeq fp, fp, r8, lsr lr │ │ │ │ + ldrheq r1, [sp], #-228 @ 0xffffff1c │ │ │ │ + ldrheq r1, [sp], #-236 @ 0xffffff14 │ │ │ │ │ │ │ │ 00239ed4 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239ef8 │ │ │ │ strb r1, [r0, #65] @ 0x41 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89935,17 +89935,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 239f34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, r4, ror #27 │ │ │ │ - subseq r1, sp, r0, ror #28 │ │ │ │ - subseq r1, sp, r8, ror #28 │ │ │ │ + ldrdeq fp, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + subseq r1, sp, r0, asr lr │ │ │ │ + subseq r1, sp, r8, asr lr │ │ │ │ │ │ │ │ 00239f38 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 239f5c │ │ │ │ str r1, [r0] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -89962,31 +89962,31 @@ │ │ │ │ ldr r0, [pc, #28] @ 239f98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #560 @ 0x230 │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, r0, lsl #27 │ │ │ │ - ldrsheq r1, [sp], #-220 @ 0xffffff24 │ │ │ │ - subseq r1, sp, r4, lsl #28 │ │ │ │ + rsbeq fp, fp, r0, ror sp │ │ │ │ + subseq r1, sp, ip, ror #27 │ │ │ │ + ldrsheq r1, [sp], #-212 @ 0xffffff2c │ │ │ │ │ │ │ │ 00239f9c : │ │ │ │ cmp r0, #524 @ 0x20c │ │ │ │ bhi 239fbc │ │ │ │ ldr r3, [pc, #28] @ 239fc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r0, lsl #1 │ │ │ │ ldrh r0, [r3, #32] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x006bbf94 │ │ │ │ + rsbeq fp, fp, r4, lsl #31 │ │ │ │ │ │ │ │ 00239fcc : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 239ff8 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #161 @ 0xa1 │ │ │ │ @@ -90014,30 +90014,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3b98 │ │ │ │ - rsbeq fp, fp, r0, lsr #30 │ │ │ │ + rsbeq fp, fp, r0, lsl pc │ │ │ │ │ │ │ │ 0023a054 : │ │ │ │ cmp r0, #253 @ 0xfd │ │ │ │ bhi 23a078 │ │ │ │ ldr r3, [pc, #32] @ 23a084 │ │ │ │ lsl r0, r0, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1408 @ 0x580 │ │ │ │ ldrh r0, [r3, r0] │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq fp, [fp], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq fp, fp, r8, asr #29 │ │ │ │ │ │ │ │ 0023a088 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 23a0e8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 23a100 │ │ │ │ @@ -90076,18 +90076,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1904 @ 0x770 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq fp, fp, ip, lsl #29 │ │ │ │ - rsbeq fp, fp, r0, lsr #28 │ │ │ │ + rsbeq fp, fp, ip, ror lr │ │ │ │ + rsbeq fp, fp, r0, lsl lr │ │ │ │ + subseq r1, sp, r0, ror #24 │ │ │ │ subseq r1, sp, r0, ror ip │ │ │ │ - subseq r1, sp, r0, lsl #25 │ │ │ │ │ │ │ │ 0023a148 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ bne 23a188 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ cmp r0, #161 @ 0xa1 │ │ │ │ @@ -90143,15 +90143,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 1e3b98 │ │ │ │ - rsbeq fp, fp, r4, ror #26 │ │ │ │ + rsbeq fp, fp, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -90259,16 +90259,16 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ blx r6 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23a308 │ │ │ │ ldr r3, [r5] │ │ │ │ b 23a2b8 │ │ │ │ - strheq r9, [pc], #-172 @ │ │ │ │ - rsbeq r9, pc, r8, ror #19 │ │ │ │ + rsbeq r9, pc, ip, lsr #21 │ │ │ │ + ldrdeq r9, [pc], #-152 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r0, [r0, #40] @ 0x28 │ │ │ │ @@ -90339,24 +90339,24 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 23a53c │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ beq 23a578 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e1414 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23a530 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldrb r3, [r0, r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23a530 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -90548,15 +90548,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbseq lr, sp, r8, ror #28 │ │ │ │ ldr r0, [pc, #4] @ 23a854 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ ldrsbeq r2, [r5], #-16 @ │ │ │ │ ldr r2, [pc, #192] @ 23a920 │ │ │ │ subs r3, r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ beq 23a880 │ │ │ │ ldr r0, [pc, #176] @ 23a924 │ │ │ │ @@ -90619,201 +90619,201 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #248] @ 23aa70 │ │ │ │ ldr r3, [pc, #248] @ 23aa74 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #244] @ 23aa78 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r0, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #232] @ 23aa7c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r3, [pc, #220] @ 23aa80 │ │ │ │ ldr r2, [pc, #220] @ 23aa84 │ │ │ │ ldr r1, [pc, #220] @ 23aa88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r3, [pc, #200] @ 23aa8c │ │ │ │ ldr r2, [pc, #200] @ 23aa90 │ │ │ │ ldr r1, [pc, #200] @ 23aa94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r3, [pc, #180] @ 23aa98 │ │ │ │ ldr r2, [pc, #180] @ 23aa9c │ │ │ │ ldr r1, [pc, #180] @ 23aaa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r3, [pc, #160] @ 23aaa4 │ │ │ │ ldr r2, [pc, #160] @ 23aaa8 │ │ │ │ ldr r1, [pc, #160] @ 23aaac │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r3, [pc, #140] @ 23aab0 │ │ │ │ ldr r2, [pc, #140] @ 23aab4 │ │ │ │ ldr r1, [pc, #140] @ 23aab8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r3, [pc, #120] @ 23aabc │ │ │ │ ldr r2, [pc, #120] @ 23aac0 │ │ │ │ ldr r1, [pc, #120] @ 23aac4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58de1c │ │ │ │ - rsbeq r9, pc, r4, lsl #9 │ │ │ │ - subseq r0, sp, r4, lsl #9 │ │ │ │ - subseq r0, sp, ip, asr r4 │ │ │ │ + b 58de0c │ │ │ │ + rsbeq r9, pc, r4, ror r4 @ │ │ │ │ + subseq r0, sp, r4, ror r4 │ │ │ │ + subseq r0, sp, ip, asr #8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r0, r0, r0, ror #24 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - rsbeq r5, r5, ip, lsl sl │ │ │ │ + rsbeq r5, r5, ip, lsl #20 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ - rsbeq r7, r7, r0, ror #23 │ │ │ │ + ldrdeq r7, [r7], #-176 @ 0xffffff50 @ │ │ │ │ andeq r0, r0, r8, lsr sl │ │ │ │ andeq r0, r0, ip, lsr #18 │ │ │ │ - strheq r4, [fp], #-140 @ 0xffffff74 @ │ │ │ │ + rsbeq r4, fp, ip, lsr #17 │ │ │ │ andeq r0, r0, r0, asr #8 │ │ │ │ andeq r0, r0, r0, lsl #4 │ │ │ │ - subseq r1, sp, r0, ror #7 │ │ │ │ + ldrsbeq r1, [sp], #-48 @ 0xffffffd0 │ │ │ │ andeq r0, r0, r0, asr #15 │ │ │ │ andeq r0, r0, ip, ror r1 │ │ │ │ - subseq r1, sp, ip, asr #7 │ │ │ │ + ldrheq r1, [sp], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r8, ror #12 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ - @ instruction: 0x005e0090 │ │ │ │ + subseq r0, lr, r0, lsl #1 │ │ │ │ andeq r0, r0, r8, lsl r5 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ - @ instruction: 0x005d1398 │ │ │ │ + subseq r1, sp, r8, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23ab1c │ │ │ │ ldr r2, [pc, #60] @ 23ab20 │ │ │ │ ldr r1, [pc, #60] @ 23ab24 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrsh r1, [r0, #38] @ 0x26 │ │ │ │ ldr r0, [pc, #24] @ 23ab28 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e10d8 │ │ │ │ - strdeq r9, [pc], #-36 @ │ │ │ │ + rsbeq r9, pc, r4, ror #5 │ │ │ │ + ldrsheq r1, [sp], #-32 @ 0xffffffe0 │ │ │ │ subseq r1, sp, r0, lsl #6 │ │ │ │ - subseq r1, sp, r0, lsl r3 │ │ │ │ - rsbeq r0, r6, ip, lsl #24 │ │ │ │ + strdeq r0, [r6], #-188 @ 0xffffff44 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23ab80 │ │ │ │ ldr r2, [pc, #60] @ 23ab84 │ │ │ │ ldr r1, [pc, #60] @ 23ab88 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrsh r1, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #24] @ 23ab8c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e10d8 │ │ │ │ - @ instruction: 0x006f9290 │ │ │ │ + rsbeq r9, pc, r0, lsl #5 │ │ │ │ + subseq r1, sp, ip, lsl #5 │ │ │ │ @ instruction: 0x005d129c │ │ │ │ - subseq r1, sp, ip, lsr #5 │ │ │ │ - rsbeq r0, r6, r8, lsr #23 │ │ │ │ + @ instruction: 0x00660b98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23abe4 │ │ │ │ ldr r2, [pc, #60] @ 23abe8 │ │ │ │ ldr r1, [pc, #60] @ 23abec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrsh r1, [r0, #34] @ 0x22 │ │ │ │ ldr r0, [pc, #24] @ 23abf0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e10d8 │ │ │ │ - rsbeq r9, pc, ip, lsr #4 │ │ │ │ + rsbeq r9, pc, ip, lsl r2 @ │ │ │ │ + subseq r1, sp, r8, lsr #4 │ │ │ │ subseq r1, sp, r8, lsr r2 │ │ │ │ - subseq r1, sp, r8, asr #4 │ │ │ │ - rsbeq r0, r6, r4, asr #22 │ │ │ │ + rsbeq r0, r6, r4, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 23ac48 │ │ │ │ ldr r2, [pc, #60] @ 23ac4c │ │ │ │ ldr r1, [pc, #60] @ 23ac50 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrsh r1, [r0, #32] │ │ │ │ ldr r0, [pc, #24] @ 23ac54 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e10d8 │ │ │ │ - rsbeq r9, pc, r8, asr #3 │ │ │ │ + strheq r9, [pc], #-24 @ │ │ │ │ + subseq r1, sp, r4, asr #3 │ │ │ │ ldrsbeq r1, [sp], #-20 @ 0xffffffec │ │ │ │ - subseq r1, sp, r4, ror #3 │ │ │ │ - rsbeq r0, r6, r0, ror #21 │ │ │ │ + ldrdeq r0, [r6], #-160 @ 0xffffff60 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r5, [pc, #400] @ 23ae00 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #396] @ 23ae04 │ │ │ │ @@ -90829,46 +90829,46 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #28 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [r0, #28] │ │ │ │ cmp r2, r3 │ │ │ │ beq 23add0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5d9bb8 │ │ │ │ + bl 5d9ba8 │ │ │ │ ldr r9, [pc, #312] @ 23ae14 │ │ │ │ ldr r8, [pc, #312] @ 23ae18 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #276] @ 23ae1c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0cec │ │ │ │ + bl 5e0cdc │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ - bl 5d9f14 │ │ │ │ + bl 5d9f04 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ cmp r6, #0 │ │ │ │ beq 23ad78 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #228] @ 23ae20 │ │ │ │ ldr r3, [pc, #200] @ 23ae08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -90883,55 +90883,55 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r6 │ │ │ │ - bl 5e1aac │ │ │ │ + bl 5e1a9c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #108] @ 23ae24 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ str r0, [r4, #24] │ │ │ │ b 23ad34 │ │ │ │ ldr ip, [pc, #80] @ 23ae28 │ │ │ │ ldr r2, [pc, #80] @ 23ae2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r5, #40 @ 0x28 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #496 @ 0x1f0 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 23ad34 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, pc, r0, ror #2 │ │ │ │ + rsbeq r9, pc, r0, asr r1 @ │ │ │ │ rsbseq r0, sp, ip, ror r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ + subseq r1, sp, r8, asr #2 │ │ │ │ + subseq r1, sp, r8, asr #2 │ │ │ │ + subseq r1, sp, r4, asr #2 │ │ │ │ subseq r1, sp, r8, asr r1 │ │ │ │ - subseq r1, sp, r8, asr r1 │ │ │ │ - subseq r1, sp, r4, asr r1 │ │ │ │ - subseq r1, sp, r8, ror #2 │ │ │ │ - subseq r1, sp, r0, asr r1 │ │ │ │ + subseq r1, sp, r0, asr #2 │ │ │ │ rsbseq r0, sp, r0, asr #13 │ │ │ │ andeq r0, r0, ip, lsr #20 │ │ │ │ - ldrdeq r5, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r1, sp, r8, lsr r0 │ │ │ │ + rsbeq r5, r5, r8, asr #11 │ │ │ │ + subseq r1, sp, r8, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 23af3c │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 23af40 │ │ │ │ @@ -90947,22 +90947,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 23af4c │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bbb00 │ │ │ │ + bl 7bbaf0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23aec4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #32] │ │ │ │ bcc 23aef4 │ │ │ │ ldr r1, [pc, #132] @ 23af50 │ │ │ │ @@ -90972,15 +90972,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 23af5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 23af60 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #104] @ 23af64 │ │ │ │ ldr r3, [pc, #68] @ 23af44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -90991,23 +90991,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, pc, ip, lsl #31 │ │ │ │ + rsbeq r8, pc, ip, ror pc @ │ │ │ │ @ instruction: 0x007d059c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, sp, ip, ror pc │ │ │ │ subseq r0, sp, ip, ror #30 │ │ │ │ - @ instruction: 0x005d0f98 │ │ │ │ + subseq r0, sp, ip, asr pc │ │ │ │ + subseq r0, sp, r8, lsl #31 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - strdeq r8, [pc], #-236 @ │ │ │ │ - subseq r0, sp, r4, lsl #30 │ │ │ │ + rsbeq r8, pc, ip, ror #29 │ │ │ │ + ldrsheq r0, [sp], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r6, asr r2 │ │ │ │ rsbseq r0, sp, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 23b070 │ │ │ │ @@ -91025,22 +91025,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 23b080 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bbb00 │ │ │ │ + bl 7bbaf0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23affc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #38] @ 0x26 │ │ │ │ bcc 23b02c │ │ │ │ ldr r3, [pc, #128] @ 23b084 │ │ │ │ @@ -91050,15 +91050,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #664 @ 0x298 │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #96] @ 23b094 │ │ │ │ ldr r3, [pc, #64] @ 23b078 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91068,23 +91068,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, pc, r4, asr lr @ │ │ │ │ + rsbeq r8, pc, r4, asr #28 │ │ │ │ rsbseq r0, sp, r4, ror #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, sp, r4, asr #28 │ │ │ │ subseq r0, sp, r4, lsr lr │ │ │ │ - rsbeq r8, pc, ip, asr #27 │ │ │ │ - subseq r0, sp, r4, lsl #29 │ │ │ │ + subseq r0, sp, r4, lsr #28 │ │ │ │ + strheq r8, [pc], #-220 @ │ │ │ │ + subseq r0, sp, r4, ror lr │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - ldrsbeq r0, [sp], #-220 @ 0xffffff24 │ │ │ │ + subseq r0, sp, ip, asr #27 │ │ │ │ rsbseq r0, sp, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 23b1a4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -91101,22 +91101,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #200] @ 23b1b4 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bbb00 │ │ │ │ + bl 7bbaf0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23b12c │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #36] @ 0x24 │ │ │ │ bcc 23b15c │ │ │ │ ldr r1, [pc, #132] @ 23b1b8 │ │ │ │ @@ -91126,15 +91126,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #124] @ 23b1c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 23b1c8 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #104] @ 23b1cc │ │ │ │ ldr r3, [pc, #68] @ 23b1ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91145,23 +91145,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, pc, r4, lsr #26 │ │ │ │ + rsbeq r8, pc, r4, lsl sp @ │ │ │ │ rsbseq r0, sp, r4, lsr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, sp, r4, lsl sp │ │ │ │ subseq r0, sp, r4, lsl #26 │ │ │ │ - @ instruction: 0x005d0d90 │ │ │ │ + ldrsheq r0, [sp], #-196 @ 0xffffff3c │ │ │ │ + subseq r0, sp, r0, lsl #27 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - @ instruction: 0x006f8c94 │ │ │ │ - @ instruction: 0x005d0c9c │ │ │ │ + rsbeq r8, pc, r4, lsl #25 │ │ │ │ + subseq r0, sp, ip, lsl #25 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ @ instruction: 0x007d0298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #240] @ 23b2d8 │ │ │ │ @@ -91179,22 +91179,22 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #196] @ 23b2e8 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r3, sp, #8 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7bbb00 │ │ │ │ + bl 7bbaf0 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23b264 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #32768 @ 0x8000 │ │ │ │ strhcc r3, [r6, #34] @ 0x22 │ │ │ │ bcc 23b294 │ │ │ │ ldr r3, [pc, #128] @ 23b2ec │ │ │ │ @@ -91204,15 +91204,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #620 @ 0x26c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #96] @ 23b2fc │ │ │ │ ldr r3, [pc, #64] @ 23b2e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -91222,23 +91222,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, pc, ip, ror #23 │ │ │ │ + ldrdeq r8, [pc], #-188 @ │ │ │ │ ldrsheq r0, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r0, [sp], #-188 @ 0xffffff44 │ │ │ │ subseq r0, sp, ip, asr #23 │ │ │ │ - rsbeq r8, pc, r4, ror #22 │ │ │ │ - subseq r0, sp, r8, ror ip │ │ │ │ + ldrheq r0, [sp], #-188 @ 0xffffff44 │ │ │ │ + rsbeq r8, pc, r4, asr fp @ │ │ │ │ + subseq r0, sp, r8, ror #24 │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ - subseq r0, sp, r4, ror fp │ │ │ │ + subseq r0, sp, r4, ror #22 │ │ │ │ rsbseq r0, sp, r0, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 23b34c │ │ │ │ ldr r2, [pc, #52] @ 23b350 │ │ │ │ @@ -91246,66 +91246,66 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - strheq r8, [pc], #-172 @ │ │ │ │ + rsbeq r8, pc, ip, lsr #21 │ │ │ │ + ldrheq r0, [sp], #-168 @ 0xffffff58 │ │ │ │ subseq r0, sp, r8, asr #21 │ │ │ │ - ldrsbeq r0, [sp], #-168 @ 0xffffff58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 23b3a4 │ │ │ │ ldr r2, [pc, #52] @ 23b3a8 │ │ │ │ ldr r1, [pc, #52] @ 23b3ac │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - rsbeq r8, pc, r4, ror #20 │ │ │ │ + rsbeq r8, pc, r4, asr sl @ │ │ │ │ + subseq r0, sp, r0, ror #20 │ │ │ │ subseq r0, sp, r0, ror sl │ │ │ │ - subseq r0, sp, r0, lsl #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 23b3fc │ │ │ │ ldr r2, [pc, #52] @ 23b400 │ │ │ │ ldr r1, [pc, #52] @ 23b404 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - rsbeq r8, pc, ip, lsl #20 │ │ │ │ + strdeq r8, [pc], #-156 @ │ │ │ │ + subseq r0, sp, r8, lsl #20 │ │ │ │ subseq r0, sp, r8, lsl sl │ │ │ │ - subseq r0, sp, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 23b480 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 23b484 │ │ │ │ @@ -91313,32 +91313,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq r8, [pc], #-144 @ │ │ │ │ + rsbeq r8, pc, r0, lsr #19 │ │ │ │ + subseq r0, sp, ip, lsr #19 │ │ │ │ ldrheq r0, [sp], #-156 @ 0xffffff64 │ │ │ │ - subseq r0, sp, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 23b504 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 23b508 │ │ │ │ @@ -91346,47 +91346,47 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r8, pc, ip, lsr #18 │ │ │ │ + rsbeq r8, pc, ip, lsl r9 @ │ │ │ │ + subseq r0, sp, r8, lsr #18 │ │ │ │ subseq r0, sp, r8, lsr r9 │ │ │ │ - subseq r0, sp, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #168] @ 23b5d0 │ │ │ │ ldr r2, [pc, #168] @ 23b5d4 │ │ │ │ ldr r1, [pc, #168] @ 23b5d8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 23b5c0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 23b5a0 │ │ │ │ @@ -91395,37 +91395,37 @@ │ │ │ │ ldr r1, [pc, #108] @ 23b5e4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e1384 │ │ │ │ + bl 5e1374 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #44] @ 0x2c │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e136c │ │ │ │ bl 1e16c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #24] │ │ │ │ b 23b55c │ │ │ │ - rsbeq r8, pc, ip, lsr #17 │ │ │ │ + @ instruction: 0x006f889c │ │ │ │ + subseq r0, sp, r8, lsr #17 │ │ │ │ + ldrheq r0, [sp], #-136 @ 0xffffff78 │ │ │ │ + rsbeq r8, pc, r4, asr r8 @ │ │ │ │ + subseq r0, sp, r4, lsr #17 │ │ │ │ ldrheq r0, [sp], #-136 @ 0xffffff78 │ │ │ │ - subseq r0, sp, r8, asr #17 │ │ │ │ - rsbeq r8, pc, r4, ror #16 │ │ │ │ - ldrheq r0, [sp], #-132 @ 0xffffff7c │ │ │ │ - subseq r0, sp, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 23b6ac │ │ │ │ ldr r6, [pc, #172] @ 23b6b0 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -91435,15 +91435,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23b66c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #28] │ │ │ │ @@ -91458,42 +91458,42 @@ │ │ │ │ ldr ip, [pc, #68] @ 23b6b8 │ │ │ │ add r3, r7, #184 @ 0xb8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq r8, [pc], #-120 @ │ │ │ │ - ldrsbeq r0, [sp], #-124 @ 0xffffff84 │ │ │ │ - subseq r0, sp, r0, ror #15 │ │ │ │ - subseq r0, sp, ip, lsr #17 │ │ │ │ + rsbeq r8, pc, r8, asr #15 │ │ │ │ + subseq r0, sp, ip, asr #15 │ │ │ │ + ldrsbeq r0, [sp], #-112 @ 0xffffff90 │ │ │ │ + @ instruction: 0x005d089c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #236] @ 23b7c0 │ │ │ │ ldr r2, [pc, #236] @ 23b7c4 │ │ │ │ ldr r1, [pc, #236] @ 23b7c8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [pc, #204] @ 23b7cc │ │ │ │ ldr r3, [pc, #204] @ 23b7d0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -91536,22 +91536,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 23e81c │ │ │ │ str r0, [r6] │ │ │ │ b 23b72c │ │ │ │ - rsbeq r8, pc, r0, lsl #14 │ │ │ │ - subseq r0, sp, r4, lsl #14 │ │ │ │ - subseq r0, sp, r0, lsr #14 │ │ │ │ + strdeq r8, [pc], #-96 @ │ │ │ │ + ldrsheq r0, [sp], #-100 @ 0xffffff9c │ │ │ │ + subseq r0, sp, r0, lsl r7 │ │ │ │ ldrsheq pc, [ip], #-204 @ 0xffffff34 @ │ │ │ │ andeq r3, r0, ip, ror r0 │ │ │ │ addeq pc, r7, ip, lsl #12 │ │ │ │ - ldrsheq r0, [sp], #-120 @ 0xffffff88 │ │ │ │ - subseq r0, sp, r4, ror #15 │ │ │ │ + subseq r0, sp, r8, ror #15 │ │ │ │ + ldrsbeq r0, [sp], #-116 @ 0xffffff8c │ │ │ │ ldrteq r0, [r8], #-1920 @ 0xfffff880 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ rsbseq r1, r5, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3656] @ 0xe48 │ │ │ │ @@ -91579,19 +91579,19 @@ │ │ │ │ bl 1e2e54 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ ldr r0, [r4, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 5e1130 │ │ │ │ + bl 5e1120 │ │ │ │ cmp r0, r9 │ │ │ │ blt 23b8a8 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ @@ -91618,19 +91618,19 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #29 │ │ │ │ str r5, [sp] │ │ │ │ add r7, r4, #68 @ 0x44 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e1130 │ │ │ │ + bl 5e1120 │ │ │ │ cmp r0, r9 │ │ │ │ blt 23b8a8 │ │ │ │ ldr r8, [sp, #8] │ │ │ │ cmp r8, #6 │ │ │ │ bhi 23b9c8 │ │ │ │ ldr r2, [pc, #1612] @ 23bf84 │ │ │ │ ldrb r0, [r7] │ │ │ │ @@ -91735,19 +91735,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5e1218 │ │ │ │ + bl 5e1208 │ │ │ │ cmp r0, #0 │ │ │ │ blt 23b8a8 │ │ │ │ mov r0, #1 │ │ │ │ b 23b8b4 │ │ │ │ cmp r2, #0 │ │ │ │ ble 23b8a8 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ @@ -92029,32 +92029,32 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ asr r3, r3, #16 │ │ │ │ b 23bd60 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq pc, [ip], #-176 @ 0xffffff50 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r8, [pc], #-88 @ │ │ │ │ - ldrsheq r0, [sp], #-92 @ 0xffffffa4 │ │ │ │ - subseq r0, sp, r0, lsl r6 │ │ │ │ + rsbeq r8, pc, r8, lsr #11 │ │ │ │ + subseq r0, sp, ip, ror #11 │ │ │ │ + subseq r0, sp, r0, lsl #12 │ │ │ │ rsbseq pc, ip, r0, asr #22 │ │ │ │ rsbseq r1, r5, r4, ror #1 │ │ │ │ - ldrdeq r8, [pc], #-48 @ │ │ │ │ - subseq r0, sp, r0, lsl #11 │ │ │ │ - subseq r0, sp, r8, lsl r5 │ │ │ │ + rsbeq r8, pc, r0, asr #7 │ │ │ │ + subseq r0, sp, r0, ror r5 │ │ │ │ + subseq r0, sp, r8, lsl #10 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ - rsbeq r8, pc, r8, lsl r3 @ │ │ │ │ - subseq r0, sp, r4, ror #6 │ │ │ │ - subseq r0, sp, r8, ror r3 │ │ │ │ - @ instruction: 0x006f8292 │ │ │ │ - subseq r0, sp, r0, lsl r4 │ │ │ │ - subseq r0, sp, r4, ror #7 │ │ │ │ - rsbeq r8, pc, r4, lsl #3 │ │ │ │ - rsbeq r8, pc, ip, asr #2 │ │ │ │ - subseq r0, sp, ip, ror #4 │ │ │ │ + rsbeq r8, pc, r8, lsl #6 │ │ │ │ + subseq r0, sp, r4, asr r3 │ │ │ │ + subseq r0, sp, r8, ror #6 │ │ │ │ + rsbeq r8, pc, r2, lsl #5 │ │ │ │ + subseq r0, sp, r0, lsl #8 │ │ │ │ + ldrsbeq r0, [sp], #-52 @ 0xffffffcc │ │ │ │ + rsbeq r8, pc, r4, ror r1 @ │ │ │ │ + rsbeq r8, pc, ip, lsr r1 @ │ │ │ │ + subseq r0, sp, ip, asr r2 │ │ │ │ ldr r3, [pc, #172] @ 23c070 │ │ │ │ ldr ip, [pc, r3] │ │ │ │ cmp ip, #0 │ │ │ │ beq 23c058 │ │ │ │ mov r2, ip │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ b 23bfe4 │ │ │ │ @@ -92123,15 +92123,15 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r2] │ │ │ │ add r2, r0, #20 │ │ │ │ ldr r0, [pc, #44] @ 23c10c │ │ │ │ str r2, [r3, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cda24 │ │ │ │ + bl 7cda14 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -92162,15 +92162,15 @@ │ │ │ │ ldr r2, [pc, #44] @ 23c190 │ │ │ │ ldr r0, [pc, #44] @ 23c194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ str r3, [r2] │ │ │ │ - b 7cda24 │ │ │ │ + b 7cda14 │ │ │ │ ldr r0, [pc, #20] @ 23c198 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [r0, #4] │ │ │ │ b 23c12c │ │ │ │ rsbseq sp, sp, ip, lsr r5 │ │ │ │ rsbseq sp, sp, ip, lsl #10 │ │ │ │ addeq lr, r7, r4, asr #23 │ │ │ │ @@ -92191,15 +92191,15 @@ │ │ │ │ add ip, r0, #20 │ │ │ │ str r1, [r0, #20] │ │ │ │ str r3, [r0, #24] │ │ │ │ str r0, [r3] │ │ │ │ ldr r0, [pc, #28] @ 23c1fc │ │ │ │ str ip, [r2, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7cda24 │ │ │ │ + b 7cda14 │ │ │ │ ldr r2, [pc, #16] @ 23c200 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [r2, #4] │ │ │ │ b 23c1b4 │ │ │ │ ldrheq sp, [sp], #-68 @ 0xffffffbc @ │ │ │ │ addeq lr, r7, ip, asr #22 │ │ │ │ rsbseq sp, sp, r4, lsl #9 │ │ │ │ @@ -92220,15 +92220,15 @@ │ │ │ │ str r4, [r0, #24] │ │ │ │ str r4, [r0, #20] │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [pc, #28] @ 23c264 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7cda24 │ │ │ │ + b 7cda14 │ │ │ │ ldr r1, [pc, #12] @ 23c268 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r1, #4] │ │ │ │ b 23c22c │ │ │ │ addeq lr, r7, r4, ror #21 │ │ │ │ rsbseq sp, sp, r8, lsl r4 │ │ │ │ │ │ │ │ @@ -92255,15 +92255,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ bl 237614 │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #0 │ │ │ │ streq r0, [r5, #16] │ │ │ │ beq 23c2d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #72] @ 23c328 │ │ │ │ ldr r3, [pc, #64] @ 23c324 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -92313,15 +92313,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r3, [pc, #1508] @ 23c988 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9, #24] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #1484] @ 23c98c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 23c830 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -92364,15 +92364,15 @@ │ │ │ │ cmp r8, #1 │ │ │ │ bne 23c3d4 │ │ │ │ ldr r3, [pc, #1312] @ 23c994 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #1280] @ 23c98c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c3d0 │ │ │ │ ldr r3, [pc, #1268] @ 23c998 │ │ │ │ @@ -92394,32 +92394,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 23c9a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3d4 │ │ │ │ ldr r3, [pc, #1148] @ 23c9a8 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #1092] @ 23c98c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c3d0 │ │ │ │ ldr r3, [pc, #1100] @ 23c9ac │ │ │ │ @@ -92441,32 +92441,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #988] @ 23c9b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3d4 │ │ │ │ ldr r3, [pc, #928] @ 23c988 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #904] @ 23c98c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c3d0 │ │ │ │ ldr r3, [pc, #920] @ 23c9b4 │ │ │ │ @@ -92488,32 +92488,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 23c9b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3d4 │ │ │ │ ldr r3, [pc, #740] @ 23c988 │ │ │ │ ldr r9, [r5, #4] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r1, [r9] │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #716] @ 23c98c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 23c3d0 │ │ │ │ ldr r3, [pc, #740] @ 23c9bc │ │ │ │ @@ -92535,33 +92535,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #628] @ 23c9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3d4 │ │ │ │ ldr r0, [r2, #8] │ │ │ │ bl 23a054 │ │ │ │ ldr r3, [pc, #556] @ 23c994 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r2, [pc, #524] @ 23c98c │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ beq 23c3d0 │ │ │ │ ldr r2, [pc, #556] @ 23c9c4 │ │ │ │ @@ -92586,26 +92586,26 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #24 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 23c9c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3d4 │ │ │ │ ldr r3, [pc, #404] @ 23c9cc │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23c3d0 │ │ │ │ @@ -92623,102 +92623,102 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 23c9d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3d4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #272] @ 23c9d4 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3d4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #244] @ 23c9d8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3d4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #216] @ 23c9dc │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 23c3d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #192] @ 23c9e0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3d4 │ │ │ │ ldr r0, [pc, #168] @ 23c9e4 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3d4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #136] @ 23c9e8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 23c3d4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq pc, [ip], #-8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, ip, r4, lsr #1 │ │ │ │ - rsbeq r7, pc, r4, lsr fp @ │ │ │ │ + rsbeq r7, pc, r4, lsr #22 │ │ │ │ andeq r1, r0, r0, ror r8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq lr, ip, r8, ror #31 │ │ │ │ andeq r3, r0, r8, asr #1 │ │ │ │ andeq r4, r0, r0, ror r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r1, [sp], #-108 @ 0xffffff94 │ │ │ │ + subseq r1, sp, ip, asr #13 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr r2 │ │ │ │ - @ instruction: 0x005d169c │ │ │ │ + subseq r1, sp, ip, lsl #13 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq r1, sp, r8, asr #12 │ │ │ │ + subseq r1, sp, r8, lsr r6 │ │ │ │ andeq r2, r0, r0, asr #32 │ │ │ │ - ldrsheq r1, [sp], #-80 @ 0xffffffb0 │ │ │ │ + subseq r1, sp, r0, ror #11 │ │ │ │ andeq r2, r0, r0, lsl #29 │ │ │ │ - subseq r1, sp, r4, asr #6 │ │ │ │ + subseq r1, sp, r4, lsr r3 │ │ │ │ andeq r4, r0, r4, lsl r1 │ │ │ │ - ldrsheq r1, [sp], #-76 @ 0xffffffb4 │ │ │ │ - subseq r1, sp, ip, lsr #9 │ │ │ │ - subseq r1, sp, r4, lsr #8 │ │ │ │ - ldrsbeq r1, [sp], #-72 @ 0xffffffb8 │ │ │ │ - subseq r1, sp, r4, lsl #7 │ │ │ │ - subseq r1, sp, r0, ror r2 │ │ │ │ - ldrsbeq r1, [sp], #-32 @ 0xffffffe0 │ │ │ │ + subseq r1, sp, ip, ror #9 │ │ │ │ + @ instruction: 0x005d149c │ │ │ │ + subseq r1, sp, r4, lsl r4 │ │ │ │ + subseq r1, sp, r8, asr #9 │ │ │ │ + subseq r1, sp, r4, ror r3 │ │ │ │ + subseq r1, sp, r0, ror #4 │ │ │ │ + subseq r1, sp, r0, asr #5 │ │ │ │ │ │ │ │ 0023c9ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -92756,17 +92756,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 23ca9c │ │ │ │ ldr r0, [pc, #24] @ 23caa0 │ │ │ │ ldr r2, [pc, #24] @ 23caa4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r7, pc, r8, lsr r4 @ │ │ │ │ - subseq r1, sp, r4, lsl #7 │ │ │ │ - subseq r1, sp, ip, lsl #7 │ │ │ │ + rsbeq r7, pc, r8, lsr #8 │ │ │ │ + subseq r1, sp, r4, ror r3 │ │ │ │ + subseq r1, sp, ip, ror r3 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ @@ -92802,30 +92802,30 @@ │ │ │ │ cmp r0, #2 │ │ │ │ beq 23cb7c │ │ │ │ cmp r0, #3 │ │ │ │ beq 23cbf8 │ │ │ │ cmp r0, #1 │ │ │ │ bne 23cb90 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #292] @ 23cc80 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr r4, [r4, #8] │ │ │ │ adds r2, r4, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ bl 23c9ec │ │ │ │ ldr r0, [r4, #16] │ │ │ │ - bl 799b24 │ │ │ │ + bl 799b14 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #24] │ │ │ │ streq r2, [r5, #4] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ @@ -92879,20 +92879,20 @@ │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ addeq lr, r7, r4, lsr r2 │ │ │ │ addeq lr, r7, r0, lsl #4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x006f7290 │ │ │ │ - subseq r1, sp, r4, asr #4 │ │ │ │ - ldrsbeq r1, [sp], #-24 @ 0xffffffe8 │ │ │ │ - rsbeq r7, pc, r8, ror #4 │ │ │ │ + rsbeq r7, pc, r0, lsl #5 │ │ │ │ subseq r1, sp, r4, lsr r2 │ │ │ │ - ldrheq r1, [sp], #-16 │ │ │ │ + subseq r1, sp, r8, asr #3 │ │ │ │ + rsbeq r7, pc, r8, asr r2 @ │ │ │ │ + subseq r1, sp, r4, lsr #4 │ │ │ │ + subseq r1, sp, r0, lsr #3 │ │ │ │ │ │ │ │ 0023cc9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #328] @ 23cdfc │ │ │ │ @@ -92962,38 +92962,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 23ce20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 23cce8 │ │ │ │ ldr r0, [pc, #52] @ 23ce24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 23cce8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, ip, r8, asr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, ip, r4, lsr r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, sp, r4, lsl #19 │ │ │ │ rsbseq lr, ip, r4, asr #13 │ │ │ │ andeq r1, r0, r0, lsl #9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r1, sp, ip, asr #1 │ │ │ │ ldrsbeq r1, [sp], #-12 │ │ │ │ - subseq r1, sp, ip, ror #1 │ │ │ │ │ │ │ │ 0023ce28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 449630 │ │ │ │ @@ -93081,15 +93081,15 @@ │ │ │ │ mov r0, #12 │ │ │ │ bl 449304 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23cf8c │ │ │ │ bl 4d00d8 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 799b24 │ │ │ │ + b 799b14 │ │ │ │ rsbseq ip, sp, r4, asr #15 │ │ │ │ addeq sp, r7, r8, ror #28 │ │ │ │ │ │ │ │ 0023cfa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -93138,27 +93138,27 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 23d034 │ │ │ │ ldr r3, [pc, #380] @ 23d1e0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #360] @ 23d1e4 │ │ │ │ ldr ip, [pc, #360] @ 23d1e8 │ │ │ │ ldr r1, [pc, #360] @ 23d1ec │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, sl │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #324] @ 23d1f0 │ │ │ │ ldr r3, [pc, #296] @ 23d1d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -93181,27 +93181,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 23d0a4 │ │ │ │ bl 449630 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23d140 │ │ │ │ mov r0, #12 │ │ │ │ bl 449304 │ │ │ │ cmp r0, #0 │ │ │ │ beq 23d0a4 │ │ │ │ bl 4d00d8 │ │ │ │ b 23d0a4 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 23d0a4 │ │ │ │ mov r7, #1 │ │ │ │ b 23d174 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 23c9ec │ │ │ │ ldr r6, [r6] │ │ │ │ @@ -93231,21 +93231,21 @@ │ │ │ │ bl 23ce68 │ │ │ │ b 23d168 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, ip, r4, asr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, ip, r0, lsr #8 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - rsbeq r6, pc, r0, asr #28 │ │ │ │ - subseq r0, sp, r8, ror lr │ │ │ │ - subseq r0, sp, r8, lsl #27 │ │ │ │ + rsbeq r6, pc, r0, lsr lr @ │ │ │ │ + subseq r0, sp, r8, ror #28 │ │ │ │ + subseq r0, sp, r8, ror sp │ │ │ │ rsbseq lr, ip, r0, asr r3 │ │ │ │ - strheq r6, [pc], #-220 @ │ │ │ │ - subseq r0, sp, ip, ror #27 │ │ │ │ - subseq r0, sp, r8, lsl #26 │ │ │ │ + rsbeq r6, pc, ip, lsr #27 │ │ │ │ + ldrsbeq r0, [sp], #-220 @ 0xffffff24 │ │ │ │ + ldrsheq r0, [sp], #-200 @ 0xffffff38 │ │ │ │ │ │ │ │ 0023d200 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -93338,41 +93338,41 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #12 │ │ │ │ bl 449304 │ │ │ │ cmp r0, #0 │ │ │ │ bne 23d2b4 │ │ │ │ b 23d340 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #116] @ 23d3f8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr ip, [r6, #8] │ │ │ │ mov r2, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ ldr r3, [pc, #68] @ 23d3fc │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #52] @ 23d400 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [pc, #24] @ 23d3f8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ str r7, [r5, #8] │ │ │ │ b 23d2c8 │ │ │ │ addeq sp, r7, r4, ror sl │ │ │ │ addeq sp, r7, r0, ror #20 │ │ │ │ rsbseq ip, sp, r8, ror r3 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrheq ip, [sp], #-40 @ 0xffffffd8 @ │ │ │ │ @@ -93541,15 +93541,15 @@ │ │ │ │ subs ip, r0, r1 │ │ │ │ mul lr, ip, lr │ │ │ │ asr r5, r1, #31 │ │ │ │ rsc r5, r5, r0, asr #31 │ │ │ │ umull r0, r1, ip, r6 │ │ │ │ mla lr, r6, r5, lr │ │ │ │ add r1, lr, r1 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ add r0, r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ lsr r3, lr, #31 │ │ │ │ @@ -93648,15 +93648,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #3 │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -93801,15 +93801,15 @@ │ │ │ │ subs ip, r0, ip │ │ │ │ rsc r1, r1, r0, asr #31 │ │ │ │ lsl lr, r1, #15 │ │ │ │ lsl r0, ip, #15 │ │ │ │ orr lr, lr, ip, lsr #17 │ │ │ │ subs r0, r0, ip │ │ │ │ sbc r1, lr, r1 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ mov r3, r0 │ │ │ │ asr r0, r0, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #4 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r3, sp, #8 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ @@ -93853,19 +93853,19 @@ │ │ │ │ rsbseq sp, ip, r8, lsr #18 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ │ │ │ │ 0023db30 : │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 23db40 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7cd9b8 │ │ │ │ + b 7cd9a8 │ │ │ │ strdeq sp, [r7], r4 │ │ │ │ │ │ │ │ 0023db44 : │ │ │ │ - b 7cd9e8 │ │ │ │ + b 7cd9d8 │ │ │ │ │ │ │ │ 0023db48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #188] @ 23dc1c │ │ │ │ @@ -93943,15 +93943,15 @@ │ │ │ │ tst r0, #12 │ │ │ │ beq 23dcac │ │ │ │ mov r0, r3 │ │ │ │ bl 23c110 │ │ │ │ ldr r0, [pc, #148] @ 23dd1c │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cda24 │ │ │ │ + bl 7cda14 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -93962,39 +93962,39 @@ │ │ │ │ ldr r1, [pc, #100] @ 23dd28 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #92] @ 23dd2c │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ b 23dc94 │ │ │ │ ldr r3, [pc, #68] @ 23dd30 │ │ │ │ ldr lr, [pc, #68] @ 23dd34 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #64] @ 23dd38 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 23dd3c │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 23dcdc │ │ │ │ rsbseq fp, sp, r8, lsr sl │ │ │ │ addeq sp, r7, r4, lsr #1 │ │ │ │ - rsbeq r6, pc, r0, lsl #4 │ │ │ │ - subseq r0, sp, r4, lsl #5 │ │ │ │ - subseq r0, sp, r0, asr #2 │ │ │ │ + strdeq r6, [pc], #-16 @ │ │ │ │ + subseq r0, sp, r4, ror r2 │ │ │ │ + subseq r0, sp, r0, lsr r1 │ │ │ │ andeq r0, r0, fp, asr r2 │ │ │ │ - rsbeq r6, pc, r8, asr #3 │ │ │ │ - subseq r0, sp, r4, lsr r2 │ │ │ │ - subseq r0, sp, ip, lsl #2 │ │ │ │ + strheq r6, [pc], #-24 @ │ │ │ │ + subseq r0, sp, r4, lsr #4 │ │ │ │ + ldrsheq r0, [sp], #-12 │ │ │ │ andeq r0, r0, r5, asr r2 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ lsr r2, ip, r2 │ │ │ │ orr r2, r2, ip, lsr r1 │ │ │ │ tst r2, #1 │ │ │ │ mov r2, #1 │ │ │ │ lsl r2, r2, r3 │ │ │ │ @@ -94130,16 +94130,16 @@ │ │ │ │ eoreq r3, r3, #32 │ │ │ │ streq r3, [r5, #32] │ │ │ │ b 23de8c │ │ │ │ ldr r3, [r5, #32] │ │ │ │ eor r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #32] │ │ │ │ b 23de8c │ │ │ │ - rsbeq r6, pc, r3, ror #1 │ │ │ │ - rsbeq r6, pc, r3, asr #1 │ │ │ │ + ldrdeq r6, [pc], #-3 @ │ │ │ │ + strheq r6, [pc], #-3 @ │ │ │ │ │ │ │ │ 0023df68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, #0 │ │ │ │ @@ -94278,15 +94278,15 @@ │ │ │ │ bne 23e288 │ │ │ │ ldr r0, [pc, #296] @ 23e2a0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7cc128 │ │ │ │ + b 7cc118 │ │ │ │ mov r0, #12 │ │ │ │ bl 1e1060 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ strh r6, [r0, #4] │ │ │ │ @@ -94315,23 +94315,23 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 23e2b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 23e108 │ │ │ │ ldr r2, [pc, #108] @ 23e2b8 │ │ │ │ ldr r3, [pc, #64] @ 23e290 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -94341,29 +94341,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 23e2bc │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, ip, r8, asr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, ip, ip, lsl r3 │ │ │ │ rsbseq sp, ip, ip, ror #5 │ │ │ │ rsbseq sp, ip, r8, lsr #5 │ │ │ │ - ldrsheq pc, [ip], #-212 @ 0xffffff2c @ │ │ │ │ + subseq pc, ip, r4, ror #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, ip, ip, asr sp @ │ │ │ │ + subseq pc, ip, ip, asr #26 │ │ │ │ ldrheq sp, [ip], #-16 @ │ │ │ │ - subseq pc, ip, r0, ror #26 │ │ │ │ + subseq pc, ip, r0, asr sp @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #240] @ 23e3c8 │ │ │ │ ldr r3, [pc, #240] @ 23e3cc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -94624,27 +94624,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #276] @ 23e7f8 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r4, #0 │ │ │ │ b 23e67c │ │ │ │ ldr r1, [pc, #248] @ 23e7fc │ │ │ │ ldr r3, [pc, #248] @ 23e800 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #240] @ 23e804 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r4, #0 │ │ │ │ b 23e674 │ │ │ │ ldr r3, [pc, #212] @ 23e808 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23e46c │ │ │ │ @@ -94661,52 +94661,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 23e814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 23e46c │ │ │ │ ldr r0, [pc, #104] @ 23e818 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 23e46c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, ip, r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, ip, r8, lsr #31 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strdeq r3, [r5], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrsbeq pc, [ip], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsbeq pc, [ip], #-180 @ 0xffffff4c @ │ │ │ │ - strdeq fp, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrsheq pc, [ip], #-168 @ 0xffffff58 @ │ │ │ │ - subseq sl, sp, r4, ror ip │ │ │ │ - ldrheq pc, [ip], #-160 @ 0xffffff60 @ │ │ │ │ + rsbeq r3, r5, ip, ror #11 │ │ │ │ + subseq pc, ip, r0, asr #23 │ │ │ │ + subseq pc, ip, r4, asr #23 │ │ │ │ + rsbeq fp, r1, r0, ror #5 │ │ │ │ + subseq pc, ip, r8, ror #21 │ │ │ │ + subseq sl, sp, r4, ror #24 │ │ │ │ + subseq pc, ip, r0, lsr #21 │ │ │ │ rsbseq ip, ip, r8, ror sp │ │ │ │ - subseq pc, ip, r8, ror r9 @ │ │ │ │ - rsbeq r5, pc, r4, asr #16 │ │ │ │ - subseq pc, ip, r0, asr r9 @ │ │ │ │ - subseq pc, ip, r0, lsl #19 │ │ │ │ - rsbeq r5, pc, r4, lsl r8 @ │ │ │ │ - subseq pc, ip, r0, lsr #18 │ │ │ │ + subseq pc, ip, r8, ror #18 │ │ │ │ + rsbeq r5, pc, r4, lsr r8 @ │ │ │ │ + subseq pc, ip, r0, asr #18 │ │ │ │ + subseq pc, ip, r0, ror r9 @ │ │ │ │ + rsbeq r5, pc, r4, lsl #16 │ │ │ │ + subseq pc, ip, r0, lsl r9 @ │ │ │ │ muleq r0, r8, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq pc, ip, r4, asr r8 @ │ │ │ │ subseq pc, ip, r4, ror #16 │ │ │ │ - subseq pc, ip, r4, ror r8 @ │ │ │ │ │ │ │ │ 0023e81c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -94835,15 +94835,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 23ea38 │ │ │ │ ldr r0, [pc, #184] @ 23eae0 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ mov r0, #0 │ │ │ │ b 23e950 │ │ │ │ ldr r3, [pc, #164] @ 23eae4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23ea20 │ │ │ │ @@ -94860,40 +94860,40 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 23eaf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 23ea20 │ │ │ │ ldr r0, [pc, #56] @ 23eaf4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 23ea20 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, ip, r8, lsr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, ip, r0, lsl fp │ │ │ │ rsbseq ip, ip, r4, lsr #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq pc, ip, r8, ror #13 │ │ │ │ + ldrsbeq pc, [ip], #-104 @ 0xffffff98 @ │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, ip, r0, lsr #12 │ │ │ │ - subseq pc, ip, r8, lsr r6 @ │ │ │ │ + subseq pc, ip, r0, lsl r6 @ │ │ │ │ + subseq pc, ip, r8, lsr #12 │ │ │ │ │ │ │ │ 0023eaf8 : │ │ │ │ sub r0, r1, #71 @ 0x47 │ │ │ │ cmp r0, #12 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -94923,15 +94923,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0f4c │ │ │ │ mov r2, r7 │ │ │ │ mul r1, r0, r6 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7c5108 │ │ │ │ + b 7c50f8 │ │ │ │ │ │ │ │ 0023eb80 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r7, r1, #22 │ │ │ │ @@ -95068,17 +95068,17 @@ │ │ │ │ ldr r1, [pc, #28] @ 23edc0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r5, pc, r8, lsr #6 │ │ │ │ - rsbeq r5, pc, r4, lsr #3 │ │ │ │ - subseq pc, ip, r8, lsl #7 │ │ │ │ + rsbeq r5, pc, r8, lsl r3 @ │ │ │ │ + @ instruction: 0x006f5194 │ │ │ │ + subseq pc, ip, r8, ror r3 @ │ │ │ │ │ │ │ │ 0023edc4 : │ │ │ │ cmp r1, #0 │ │ │ │ beq 23ede8 │ │ │ │ sub r0, r0, #15 │ │ │ │ cmp r0, #17 │ │ │ │ bls 23ee0c │ │ │ │ @@ -95103,15 +95103,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #16] @ 23ee40 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andcs r0, r8, r8, lsl #17 │ │ │ │ - rsbeq r5, pc, r8, lsr r1 @ │ │ │ │ + rsbeq r5, pc, r8, lsr #2 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ │ │ │ │ 0023ee44 : │ │ │ │ ldr r2, [pc, #140] @ 23eed8 │ │ │ │ mov r3, r0 │ │ │ │ cmp r0, r2 │ │ │ │ beq 23ee98 │ │ │ │ @@ -95356,17 +95356,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 23f208 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r4, pc, r0, ror #26 │ │ │ │ + rsbeq r4, pc, r0, asr sp @ │ │ │ │ + subseq lr, ip, r4, lsr pc │ │ │ │ subseq lr, ip, r4, asr #30 │ │ │ │ - subseq lr, ip, r4, asr pc │ │ │ │ │ │ │ │ 0023f20c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ lsl ip, r3, #16 │ │ │ │ @@ -95579,15 +95579,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 23f5e0 │ │ │ │ mul fp, sl, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 7c4ee4 │ │ │ │ + bl 7c4ed4 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 23f5fc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ @@ -95598,15 +95598,15 @@ │ │ │ │ ldr r1, [pc, #244] @ 23f678 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1f24 │ │ │ │ mov r4, #1 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #216] @ 23f67c │ │ │ │ ldr r3, [pc, #196] @ 23f66c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -95635,19 +95635,19 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ ldr r2, [pc, #104] @ 23f694 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, fp │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c5108 │ │ │ │ + bl 7c50f8 │ │ │ │ b 23f5fc │ │ │ │ ldr r1, [pc, #76] @ 23f698 │ │ │ │ ldr r2, [pc, #76] @ 23f69c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ mov r0, r6 │ │ │ │ @@ -95656,22 +95656,22 @@ │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, ip, r0, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, ip, r0, lsl #30 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ @ instruction: 0xfffff5ac │ │ │ │ rsbseq fp, ip, r8, asr lr │ │ │ │ - rsbeq r4, pc, r0, ror #18 │ │ │ │ - subseq lr, ip, r8, ror #22 │ │ │ │ - rsbeq r4, pc, r4, lsr r9 @ │ │ │ │ - subseq lr, ip, r4, asr fp │ │ │ │ - subseq lr, ip, r8, lsl #22 │ │ │ │ + rsbeq r4, pc, r0, asr r9 @ │ │ │ │ + subseq lr, ip, r8, asr fp │ │ │ │ + rsbeq r4, pc, r4, lsr #18 │ │ │ │ + subseq lr, ip, r4, asr #22 │ │ │ │ + ldrsheq lr, [ip], #-168 @ 0xffffff58 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ - strdeq r4, [pc], #-140 @ │ │ │ │ - ldrsheq lr, [ip], #-164 @ 0xffffff5c │ │ │ │ + rsbeq r4, pc, ip, ror #17 │ │ │ │ + subseq lr, ip, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -95687,25 +95687,25 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #208] @ 23f7c0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #196] @ 23f7c4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #180] @ 23f7c8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b47ec │ │ │ │ + bl 7b47dc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2cb0 <__isoc23_strtol@plt> │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ @@ -95738,28 +95738,28 @@ │ │ │ │ bl 23ce28 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r4 │ │ │ │ bl 23d404 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 23ce28 │ │ │ │ - @ instruction: 0x005cea90 │ │ │ │ - subseq lr, ip, ip, lsl #21 │ │ │ │ subseq lr, ip, r0, lsl #21 │ │ │ │ + subseq lr, ip, ip, ror sl │ │ │ │ + subseq lr, ip, r0, ror sl │ │ │ │ │ │ │ │ 0023f7cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, r1 │ │ │ │ ldr r1, [pc, #100] @ 23f84c │ │ │ │ ldr r5, [pc, #100] @ 23f850 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b43fc │ │ │ │ + bl 7b43ec │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [r5] │ │ │ │ cmp r2, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -95775,15 +95775,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq lr, [ip], #-144 @ 0xffffff70 │ │ │ │ + subseq lr, ip, r0, lsr #19 │ │ │ │ addeq fp, r7, r8, asr #10 │ │ │ │ rsbseq r9, sp, r8, ror #28 │ │ │ │ │ │ │ │ 0023f858 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -95799,15 +95799,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7b43fc │ │ │ │ + bl 7b43ec │ │ │ │ mov r1, sp │ │ │ │ bl 23dc20 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4418 │ │ │ │ ldr r2, [pc, #76] @ 23f910 │ │ │ │ ldr r3, [pc, #64] @ 23f908 │ │ │ │ @@ -95825,15 +95825,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, ip, r0, lsl #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, r4, r8, ror #6 │ │ │ │ + rsbeq lr, r4, r8, asr r3 │ │ │ │ rsbseq fp, ip, r8, lsr fp │ │ │ │ │ │ │ │ 0023f914 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -95862,32 +95862,32 @@ │ │ │ │ moveq r0, r9 │ │ │ │ movne r0, r8 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr fp, [fp] │ │ │ │ cmp fp, #0 │ │ │ │ bne 23f958 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 799678 │ │ │ │ + b 799668 │ │ │ │ ldr r1, [pc, #28] @ 23f9dc │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 6f19f4 │ │ │ │ - rsbeq pc, r4, r8, lsr #4 │ │ │ │ - subseq lr, ip, ip, asr r8 │ │ │ │ - subseq lr, ip, r0, lsl #17 │ │ │ │ - ldrsheq lr, [ip], #-116 @ 0xffffff8c │ │ │ │ + b 6f19e4 │ │ │ │ + rsbeq pc, r4, r8, lsl r2 @ │ │ │ │ + subseq lr, ip, ip, asr #16 │ │ │ │ + subseq lr, ip, r0, ror r8 │ │ │ │ + subseq lr, ip, r4, ror #15 │ │ │ │ │ │ │ │ 0023f9e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r1, [pc, #964] @ 23fdbc │ │ │ │ @@ -95929,15 +95929,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r3 │ │ │ │ ldr r2, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r8, [r6, #4] │ │ │ │ cmp r8, #0 │ │ │ │ beq 23fd10 │ │ │ │ ldr r3, [pc, #804] @ 23fdd8 │ │ │ │ ldr r2, [pc, #804] @ 23fddc │ │ │ │ ldr ip, [sl, r3] │ │ │ │ ldr r3, [pc, #800] @ 23fde0 │ │ │ │ @@ -95948,59 +95948,59 @@ │ │ │ │ ldr fp, [pc, #788] @ 23fde8 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, pc, fp │ │ │ │ str r3, [sp, #20] │ │ │ │ str ip, [sp, #16] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ b 23fb20 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #756] @ 23fdec │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #752] @ 23fdf0 │ │ │ │ ldr r1, [pc, #752] @ 23fdf4 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 23fba4 │ │ │ │ ldr r4, [r8, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldm r4, {r6, r9} │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldrb ip, [r4, #12] │ │ │ │ ldr r1, [pc, #696] @ 23fdf8 │ │ │ │ cmp ip, #0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ moveq r2, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ beq 23fae8 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r2, [pc, #628] @ 23fdfc │ │ │ │ ldr r1, [r4, #24] │ │ │ │ str r0, [sp, #32] │ │ │ │ ldr r3, [sl, r2] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ b 23faf8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [r3, #8] │ │ │ │ cmp r9, #0 │ │ │ │ beq 23fc7c │ │ │ │ @@ -96009,44 +96009,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ b 23fc08 │ │ │ │ ldr r1, [pc, #556] @ 23fe04 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 23fc6c │ │ │ │ ldr r1, [pc, #532] @ 23fe08 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r9, [r9] │ │ │ │ cmp r9, #0 │ │ │ │ beq 23fc78 │ │ │ │ ldr r8, [r9, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r1, [r8, #8] │ │ │ │ ldr fp, [r8] │ │ │ │ ldr sl, [r8, #4] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldrb ip, [r8, #12] │ │ │ │ ldr r1, [pc, #480] @ 23fe0c │ │ │ │ cmp ip, #0 │ │ │ │ moveq r2, r4 │ │ │ │ movne r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r2, [r8, #16] │ │ │ │ cmp r2, #0 │ │ │ │ bne 23fbd0 │ │ │ │ ldr r2, [pc, #424] @ 23fe10 │ │ │ │ add r2, pc, r2 │ │ │ │ b 23fbd0 │ │ │ │ ldr r2, [pc, #416] @ 23fe14 │ │ │ │ @@ -96060,23 +96060,23 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 23fcac │ │ │ │ ldr r1, [pc, #372] @ 23fe18 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 23fa80 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7995c0 │ │ │ │ + bl 7995b0 │ │ │ │ ldr r2, [pc, #328] @ 23fe1c │ │ │ │ ldr r3, [pc, #232] @ 23fdc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96098,73 +96098,73 @@ │ │ │ │ ldrb r3, [r2, #16] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #160] @ 23fdd8 │ │ │ │ ldr ip, [sl, r3] │ │ │ │ mov r0, ip │ │ │ │ bne 23fd70 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #208] @ 23fe20 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [pc, #204] @ 23fe24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 23fc8c │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #128] @ 23fdfc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [r3, #20] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ b 23fd50 │ │ │ │ ldr r2, [pc, #60] @ 23fddc │ │ │ │ ldr r7, [sl, r2] │ │ │ │ b 23fbb8 │ │ │ │ ldr r1, [pc, #124] @ 23fe28 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 23fccc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, ip, r4, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq fp, [ip], #-144 @ 0xffffff70 @ │ │ │ │ - subseq lr, ip, ip, lsr #15 │ │ │ │ - rsbeq pc, r4, r0, lsl r1 @ │ │ │ │ - rsbeq sl, r4, ip, lsl #19 │ │ │ │ - subseq lr, ip, r4, ror r7 │ │ │ │ + @ instruction: 0x005ce79c │ │ │ │ + rsbeq pc, r4, r0, lsl #2 │ │ │ │ + rsbeq sl, r4, ip, ror r9 │ │ │ │ + subseq lr, ip, r4, ror #14 │ │ │ │ andeq r4, r0, r0, asr fp │ │ │ │ @ instruction: 0x000043b8 │ │ │ │ + subseq lr, ip, r8, lsl r7 │ │ │ │ subseq lr, ip, r8, lsr #14 │ │ │ │ - subseq lr, ip, r8, lsr r7 │ │ │ │ - @ instruction: 0x0064f09c │ │ │ │ - subseq r8, sp, r0, lsr r1 │ │ │ │ - subseq ip, ip, r0, ror #4 │ │ │ │ - subseq lr, ip, ip, lsl r7 │ │ │ │ - subseq lr, ip, r8, asr #13 │ │ │ │ + rsbeq pc, r4, ip, lsl #1 │ │ │ │ + subseq r8, sp, r0, lsr #2 │ │ │ │ + subseq ip, ip, r0, asr r2 │ │ │ │ + subseq lr, ip, ip, lsl #14 │ │ │ │ + ldrheq lr, [ip], #-104 @ 0xffffff98 │ │ │ │ andeq r3, r0, r8, asr #20 │ │ │ │ - subseq lr, ip, ip, ror r6 │ │ │ │ subseq lr, ip, ip, ror #12 │ │ │ │ - subseq lr, ip, r4, ror #12 │ │ │ │ - ldrsbeq lr, [ip], #-92 @ 0xffffffa4 │ │ │ │ - subseq r7, sp, r0, asr #31 │ │ │ │ - ldrheq r7, [sp], #-244 @ 0xffffff0c │ │ │ │ + subseq lr, ip, ip, asr r6 │ │ │ │ + subseq lr, ip, r4, asr r6 │ │ │ │ subseq lr, ip, ip, asr #11 │ │ │ │ + ldrheq r7, [sp], #-240 @ 0xffffff10 │ │ │ │ + subseq r7, sp, r4, lsr #31 │ │ │ │ + ldrheq lr, [ip], #-92 @ 0xffffffa4 │ │ │ │ rsbseq fp, ip, r8, lsr #14 │ │ │ │ - ldrsbeq r7, [sp], #-232 @ 0xffffff18 │ │ │ │ - subseq lr, ip, r4, asr #9 │ │ │ │ - subseq lr, ip, ip, asr #8 │ │ │ │ + subseq r7, sp, r8, asr #29 │ │ │ │ + ldrheq lr, [ip], #-68 @ 0xffffffbc │ │ │ │ + subseq lr, ip, ip, lsr r4 │ │ │ │ │ │ │ │ 0023fe2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -96176,51 +96176,51 @@ │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 240090 │ │ │ │ ldr r1, [pc, #584] @ 2400b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r6, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 240044 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 240018 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24000c │ │ │ │ ldr r2, [pc, #536] @ 2400b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #532] @ 2400bc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #520] @ 2400c0 │ │ │ │ ldr r2, [r6, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #504] @ 2400c4 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [pc, #488] @ 2400c8 │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r1, [pc, #468] @ 2400cc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r6, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 240070 │ │ │ │ ldr r5, [r6, #56] @ 0x38 │ │ │ │ cmp r5, #0 │ │ │ │ beq 240070 │ │ │ │ ldr r9, [pc, #428] @ 2400d0 │ │ │ │ @@ -96229,46 +96229,46 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ b 23ff54 │ │ │ │ ldr r1, [pc, #412] @ 2400dc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 240080 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #372] @ 2400e0 │ │ │ │ ldrb r0, [r3, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ moveq ip, r8 │ │ │ │ movne ip, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r1, [pc, #332] @ 2400e4 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldr r1, [pc, #312] @ 2400e8 │ │ │ │ ldrd sl, [r0, #32] │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr ip, [pc, #284] @ 2400ec │ │ │ │ ldr r1, [r3, #24] │ │ │ │ ldr r3, [r3, #28] │ │ │ │ subs r0, r1, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ ldr r2, [pc, #268] @ 2400f0 │ │ │ │ @@ -96288,69 +96288,69 @@ │ │ │ │ b 23fea0 │ │ │ │ ldrd r0, [r6, #32] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #208] @ 2400fc │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23fe98 │ │ │ │ b 24000c │ │ │ │ ldrd r0, [r6, #16] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #168] @ 240100 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r6, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 23fe8c │ │ │ │ b 240018 │ │ │ │ ldr r1, [pc, #140] @ 240104 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 799284 │ │ │ │ + b 799274 │ │ │ │ ldr r1, [pc, #112] @ 240108 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 799284 │ │ │ │ + b 799274 │ │ │ │ rsbseq fp, ip, ip, lsr #11 │ │ │ │ - subseq lr, ip, r8, lsr r4 │ │ │ │ - subseq lr, ip, r4, ror #7 │ │ │ │ - subseq lr, ip, r0, asr #8 │ │ │ │ - subseq lr, ip, r4, asr #8 │ │ │ │ - subseq lr, ip, r4, asr #8 │ │ │ │ - andeq r4, r0, r8, lsr #22 │ │ │ │ + subseq lr, ip, r8, lsr #8 │ │ │ │ + ldrsbeq lr, [ip], #-52 @ 0xffffffcc │ │ │ │ subseq lr, ip, r0, lsr r4 │ │ │ │ + subseq lr, ip, r4, lsr r4 │ │ │ │ + subseq lr, ip, r4, lsr r4 │ │ │ │ + andeq r4, r0, r8, lsr #22 │ │ │ │ subseq lr, ip, r0, lsr #8 │ │ │ │ - rsbeq lr, r4, r4, asr #24 │ │ │ │ - subseq lr, ip, r8, asr r3 │ │ │ │ - subseq lr, ip, ip, asr r4 │ │ │ │ - subseq lr, ip, r8, ror #7 │ │ │ │ - ldrsbeq lr, [ip], #-52 @ 0xffffffcc │ │ │ │ - subseq lr, ip, ip, asr #7 │ │ │ │ + subseq lr, ip, r0, lsl r4 │ │ │ │ + rsbeq lr, r4, r4, lsr ip │ │ │ │ + subseq lr, ip, r8, asr #6 │ │ │ │ + subseq lr, ip, ip, asr #8 │ │ │ │ + ldrsbeq lr, [ip], #-56 @ 0xffffffc8 │ │ │ │ + subseq lr, ip, r4, asr #7 │ │ │ │ + ldrheq lr, [ip], #-60 @ 0xffffffc4 │ │ │ │ ldrheq lr, [r4], #-4 @ │ │ │ │ - rsbeq sp, r9, r4, asr r2 │ │ │ │ - rsbeq sp, r9, ip, lsr r2 │ │ │ │ - rsbeq pc, r6, r4, lsr r4 @ │ │ │ │ - @ instruction: 0x005ce29c │ │ │ │ - subseq lr, ip, r8, asr r2 │ │ │ │ - subseq lr, ip, r0, asr #5 │ │ │ │ - ldrsheq lr, [ip], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq sp, r9, r4, asr #4 │ │ │ │ + rsbeq sp, r9, ip, lsr #4 │ │ │ │ + rsbeq pc, r6, r4, lsr #8 │ │ │ │ + subseq lr, ip, ip, lsl #5 │ │ │ │ + subseq lr, ip, r8, asr #4 │ │ │ │ + ldrheq lr, [ip], #-32 @ 0xffffffe0 │ │ │ │ + subseq lr, ip, r8, ror #3 │ │ │ │ │ │ │ │ 0024010c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #364] @ 240290 │ │ │ │ @@ -96362,32 +96362,32 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #320] @ 24029c │ │ │ │ ldr r6, [pc, #320] @ 2402a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #300] @ 2402a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b47ec │ │ │ │ + bl 7b47dc │ │ │ │ ldr r1, [pc, #284] @ 2402a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b47ec │ │ │ │ + bl 7b47dc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #264] @ 2402ac │ │ │ │ str r2, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #28] │ │ │ │ @@ -96397,15 +96397,15 @@ │ │ │ │ subs r0, r0, r2 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [sp, #24] │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7a9478 │ │ │ │ + bl 7a9468 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #28] │ │ │ │ beq 24023c │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4418 │ │ │ │ ldr r2, [pc, #176] @ 2402b0 │ │ │ │ @@ -96428,15 +96428,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2402b4 │ │ │ │ mov r2, r1 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7a9478 │ │ │ │ + bl 7a9468 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 2401f0 │ │ │ │ add r9, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r4 │ │ │ │ @@ -96444,19 +96444,19 @@ │ │ │ │ streq r8, [sp, #32] │ │ │ │ bl 240b84 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ b 2401f0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq fp, [ip], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, r6, r0, lsl pc │ │ │ │ - rsbeq r0, r7, r4, lsr #6 │ │ │ │ + rsbeq r7, r6, r0, lsl #30 │ │ │ │ + rsbeq r0, r7, r4, lsl r3 │ │ │ │ @ instruction: 0x007cb29c │ │ │ │ - subseq lr, ip, r0, asr #4 │ │ │ │ - rsbeq r7, r3, r0, asr r8 │ │ │ │ + subseq lr, ip, r0, lsr r2 │ │ │ │ + rsbeq r7, r3, r0, asr #16 │ │ │ │ andeq r1, r0, r0, ror #8 │ │ │ │ ldrsheq fp, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, ip, ror r8 │ │ │ │ │ │ │ │ 002402b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -96471,41 +96471,41 @@ │ │ │ │ sub sp, sp, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #232] @ 2403f0 │ │ │ │ ldr r5, [pc, #232] @ 2403f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #212] @ 2403f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b47ec │ │ │ │ + bl 7b47dc │ │ │ │ ldr ip, [pc, #196] @ 2403fc │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r3, [r5, ip] │ │ │ │ add r7, sp, #12 │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7a9478 │ │ │ │ + bl 7a9468 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bne 240394 │ │ │ │ add r5, sp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -96531,18 +96531,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, ip, ip, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, r6, r4, ror #26 │ │ │ │ - @ instruction: 0x005dc998 │ │ │ │ + rsbeq r7, r6, r4, asr sp │ │ │ │ + subseq ip, sp, r8, lsl #19 │ │ │ │ ldrsheq fp, [ip], #-0 @ │ │ │ │ - @ instruction: 0x005ce094 │ │ │ │ + subseq lr, ip, r4, lsl #1 │ │ │ │ andeq r3, r0, ip, ror r8 │ │ │ │ rsbseq fp, ip, r8, asr r0 │ │ │ │ │ │ │ │ 00240404 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96578,15 +96578,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #336 @ 0x150 │ │ │ │ - b 7cb420 │ │ │ │ + b 7cb410 │ │ │ │ ldr r1, [pc, #80] @ 2404fc │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4a80a0 │ │ │ │ ldr ip, [pc, #60] @ 240500 │ │ │ │ @@ -96595,24 +96595,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ - b 7cb420 │ │ │ │ - ldrsbeq sp, [ip], #-244 @ 0xffffff0c │ │ │ │ - rsbeq r0, r7, r0, lsr r0 │ │ │ │ - subseq sp, ip, ip, asr #30 │ │ │ │ - rsbeq r3, pc, ip, asr fp @ │ │ │ │ - subseq sp, ip, r4, lsr #30 │ │ │ │ + b 7cb410 │ │ │ │ + subseq sp, ip, r4, asr #31 │ │ │ │ + rsbeq r0, r7, r0, lsr #32 │ │ │ │ + subseq sp, ip, ip, lsr pc │ │ │ │ + rsbeq r3, pc, ip, asr #22 │ │ │ │ + subseq sp, ip, r4, lsl pc │ │ │ │ @ instruction: 0xfffff1e8 │ │ │ │ - subseq sp, ip, r0, asr #30 │ │ │ │ - rsbeq r3, pc, r8, lsl fp @ │ │ │ │ - subseq sp, ip, r0, ror #29 │ │ │ │ + subseq sp, ip, r0, lsr pc │ │ │ │ + rsbeq r3, pc, r8, lsl #22 │ │ │ │ + ldrsbeq sp, [ip], #-224 @ 0xffffff20 │ │ │ │ │ │ │ │ 0024050c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #584] @ 24076c │ │ │ │ @@ -96624,46 +96624,46 @@ │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r6, [pc, #540] @ 240778 │ │ │ │ mov r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp, #28] │ │ │ │ ldr fp, [pc, #524] @ 24077c │ │ │ │ ldr r9, [pc, #524] @ 240780 │ │ │ │ add fp, pc, fp │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, sp, #28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4298 │ │ │ │ + bl 7b4288 │ │ │ │ mov r1, r6 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ str r7, [sp, #32] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r0, [sp, #20] │ │ │ │ b 240624 │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ - bl 7bbb00 │ │ │ │ + bl 7bbaf0 │ │ │ │ cmp r0, sl │ │ │ │ blt 240690 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, r7 │ │ │ │ cmp r3, r1 │ │ │ │ bcc 240748 │ │ │ │ bne 240690 │ │ │ │ @@ -96693,15 +96693,15 @@ │ │ │ │ moveq r5, fp │ │ │ │ moveq r7, #4 │ │ │ │ bl 1e1060 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7bb84c │ │ │ │ + bl 7bb83c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2405b0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 23a500 │ │ │ │ cmp r0, #162 @ 0xa2 │ │ │ │ movne r3, #1 │ │ │ │ @@ -96710,20 +96710,20 @@ │ │ │ │ bne 240600 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ ldr r1, [pc, #232] @ 240784 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, sl │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 79978c │ │ │ │ + bl 79977c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7997e8 │ │ │ │ + bl 7997d8 │ │ │ │ ldr r2, [pc, #192] @ 240788 │ │ │ │ ldr r3, [pc, #164] @ 240770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -96761,23 +96761,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 240798 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrsbeq sl, [ip], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sl, r4, lsl #11 │ │ │ │ - subseq sp, ip, ip, asr #29 │ │ │ │ - subseq fp, ip, r8, ror #5 │ │ │ │ - subseq sp, ip, r0, asr #29 │ │ │ │ - ldrheq sp, [ip], #-216 @ 0xffffff28 │ │ │ │ + rsbeq ip, sl, r4, ror r5 │ │ │ │ + ldrheq sp, [ip], #-236 @ 0xffffff14 │ │ │ │ + ldrsbeq fp, [ip], #-40 @ 0xffffffd8 │ │ │ │ + ldrheq sp, [ip], #-224 @ 0xffffff20 │ │ │ │ + subseq sp, ip, r8, lsr #27 │ │ │ │ rsbseq sl, ip, r4, lsr sp │ │ │ │ - @ instruction: 0x006f3898 │ │ │ │ - subseq sp, ip, r0, ror #24 │ │ │ │ - ldrsbeq sp, [ip], #-200 @ 0xffffff38 │ │ │ │ + rsbeq r3, pc, r8, lsl #17 │ │ │ │ + subseq sp, ip, r0, asr ip │ │ │ │ + subseq sp, ip, r8, asr #25 │ │ │ │ andeq r0, r0, lr, ror r1 │ │ │ │ │ │ │ │ 0024079c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -96797,42 +96797,42 @@ │ │ │ │ cmp r0, #0 │ │ │ │ addne r6, r0, #1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2698 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7f0848 │ │ │ │ + bl 7f0838 │ │ │ │ ldr r3, [pc, #108] @ 240874 │ │ │ │ ldr r5, [r5, r3] │ │ │ │ b 240830 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #162 @ 0xa2 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1414 │ │ │ │ cmp r0, #0 │ │ │ │ bne 24080c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7f0740 │ │ │ │ + bl 7f0730 │ │ │ │ b 24080c │ │ │ │ rsbseq sl, ip, r8, asr #24 │ │ │ │ andeq r3, r0, r8, asr #1 │ │ │ │ │ │ │ │ 00240878 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ @@ -96847,46 +96847,46 @@ │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #276] @ 2409dc │ │ │ │ ldr r5, [pc, #276] @ 2409e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b47ec │ │ │ │ + bl 7b47dc │ │ │ │ ldr r1, [pc, #256] @ 2409e4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #228] @ 2409e8 │ │ │ │ mov sl, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b47ec │ │ │ │ + bl 7b47dc │ │ │ │ ldr r3, [pc, #212] @ 2409ec │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ add r5, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7a9478 │ │ │ │ + bl 7a9468 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 240994 │ │ │ │ mov r0, r6 │ │ │ │ bl 4a4418 │ │ │ │ ldr r2, [pc, #152] @ 2409f0 │ │ │ │ ldr r3, [pc, #120] @ 2409d4 │ │ │ │ @@ -96918,19 +96918,19 @@ │ │ │ │ str r8, [sp, #4] │ │ │ │ bl 241528 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ b 240948 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, ip, r8, ror #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, r2, r8, lsr #28 │ │ │ │ - strdeq r3, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r5, r2, r8, lsl lr │ │ │ │ + rsbeq r3, r4, r8, ror #27 │ │ │ │ rsbseq sl, ip, r0, lsr fp │ │ │ │ - rsbeq pc, r9, r8, lsl #27 │ │ │ │ - rsbeq pc, r5, ip, ror #13 │ │ │ │ + rsbeq pc, r9, r8, ror sp @ │ │ │ │ + ldrdeq pc, [r5], #-108 @ 0xffffff94 @ │ │ │ │ andeq r2, r0, r4, asr #9 │ │ │ │ rsbseq sl, ip, r4, lsr #21 │ │ │ │ │ │ │ │ 002409f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -96946,49 +96946,49 @@ │ │ │ │ mov r8, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #292] @ 240b70 │ │ │ │ ldr r5, [pc, #292] @ 240b74 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [pc, #284] @ 240b78 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ mov r1, r5 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4298 │ │ │ │ + bl 7b4288 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4298 │ │ │ │ + bl 7b4288 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ ldr r1, [pc, #188] @ 240b7c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b47ec │ │ │ │ + bl 7b47dc │ │ │ │ subs r7, r7, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ movne r7, #1 │ │ │ │ str r6, [sp, #16] │ │ │ │ subs r2, fp, #0 │ │ │ │ str r5, [sp] │ │ │ │ asr r6, r6, #31 │ │ │ │ @@ -97021,19 +97021,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sl, [ip], #-144 @ 0xffffff70 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, r6, r0, lsr #12 │ │ │ │ - strdeq ip, [r2], #-164 @ 0xffffff5c @ │ │ │ │ - rsbeq lr, sl, ip, lsr r8 │ │ │ │ - subseq sp, ip, r8, lsl sl │ │ │ │ - strheq sp, [r4], #-120 @ 0xffffff88 @ │ │ │ │ + rsbeq r7, r6, r0, lsl r6 │ │ │ │ + rsbeq ip, r2, r4, ror #21 │ │ │ │ + rsbeq lr, sl, ip, lsr #16 │ │ │ │ + subseq sp, ip, r8, lsl #20 │ │ │ │ + rsbeq sp, r4, r8, lsr #15 │ │ │ │ ldrsbeq sl, [ip], #-136 @ 0xffffff78 @ │ │ │ │ │ │ │ │ 00240b84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -97068,15 +97068,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97106,15 +97106,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #59 @ 0x3b │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97126,40 +97126,40 @@ │ │ │ │ ldr r1, [pc, #108] @ 240d60 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb378 │ │ │ │ + bl 7cb368 │ │ │ │ b 240bd8 │ │ │ │ ldr r3, [pc, #76] @ 240d64 │ │ │ │ ldr r1, [pc, #76] @ 240d68 │ │ │ │ ldr r0, [pc, #76] @ 240d6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq sl, ip, r8, asr r8 │ │ │ │ - rsbeq r3, pc, r0, lsl #8 │ │ │ │ - subseq sp, ip, r8, lsr #18 │ │ │ │ - subseq sp, ip, r4, ror #17 │ │ │ │ + strdeq r3, [pc], #-48 @ │ │ │ │ + subseq sp, ip, r8, lsl r9 │ │ │ │ + ldrsbeq sp, [ip], #-132 @ 0xffffff7c │ │ │ │ andeq r1, r0, r4, ror r9 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq r3, pc, r8, ror #6 │ │ │ │ - ldrsbeq sp, [ip], #-128 @ 0xffffff80 │ │ │ │ - subseq sp, ip, ip, asr #16 │ │ │ │ - ldrsheq sp, [ip], #-120 @ 0xffffff88 │ │ │ │ - rsbeq r3, pc, r4, lsl r3 @ │ │ │ │ + rsbeq r3, pc, r8, asr r3 @ │ │ │ │ + subseq sp, ip, r0, asr #17 │ │ │ │ + subseq sp, ip, ip, lsr r8 │ │ │ │ + subseq sp, ip, r8, ror #15 │ │ │ │ + rsbeq r3, pc, r4, lsl #6 │ │ │ │ + ldrheq sp, [ip], #-112 @ 0xffffff90 │ │ │ │ + ldrdeq r3, [pc], #-44 @ │ │ │ │ subseq sp, ip, r0, asr #15 │ │ │ │ - rsbeq r3, pc, ip, ror #5 │ │ │ │ ldrsbeq sp, [ip], #-112 @ 0xffffff90 │ │ │ │ - subseq sp, ip, r0, ror #15 │ │ │ │ │ │ │ │ 00240d70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r2, #0 │ │ │ │ @@ -97214,15 +97214,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #103 @ 0x67 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 240e90 │ │ │ │ mov r3, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #1 │ │ │ │ beq 240e04 │ │ │ │ cmp r0, #0 │ │ │ │ bne 240f9c │ │ │ │ @@ -97252,15 +97252,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ movne r0, r8 │ │ │ │ movne r9, r4 │ │ │ │ beq 240f18 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7bc238 │ │ │ │ + bl 7bc228 │ │ │ │ cmp r0, #0 │ │ │ │ blt 240f64 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ adc r3, r9, r3 │ │ │ │ b 240e6c │ │ │ │ @@ -97277,59 +97277,59 @@ │ │ │ │ ldr r1, [pc, #172] @ 240ff4 │ │ │ │ mov ip, #2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb378 │ │ │ │ + bl 7cb368 │ │ │ │ b 240e90 │ │ │ │ ldr r3, [pc, #140] @ 240ff8 │ │ │ │ ldr ip, [pc, #140] @ 240ffc │ │ │ │ ldr r1, [pc, #140] @ 241000 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 240e90 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 241004 │ │ │ │ ldr r1, [pc, #96] @ 241008 │ │ │ │ ldr r0, [pc, #96] @ 24100c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #98 @ 0x62 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq sl, ip, r4, ror #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq sp, [ip], #-116 @ 0xffffff8c │ │ │ │ + subseq sp, ip, r4, asr #15 │ │ │ │ rsbseq sl, ip, r0, lsr r6 │ │ │ │ - subseq sp, ip, r8, lsr #15 │ │ │ │ + @ instruction: 0x005cd798 │ │ │ │ andeq r1, r0, r4, ror r9 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - rsbeq r3, pc, r0, asr #3 │ │ │ │ - subseq sp, ip, r8, ror r7 │ │ │ │ - subseq sp, ip, r4, lsr #13 │ │ │ │ + strheq r3, [pc], #-16 @ │ │ │ │ + subseq sp, ip, r8, ror #14 │ │ │ │ + @ instruction: 0x005cd694 │ │ │ │ rsbseq sl, ip, r4, ror #10 │ │ │ │ - subseq sp, ip, r4, lsr #11 │ │ │ │ - rsbeq r3, pc, r0, asr #1 │ │ │ │ - subseq sp, ip, ip, ror #10 │ │ │ │ - @ instruction: 0x006f3094 │ │ │ │ - subseq sp, ip, r0, lsr #12 │ │ │ │ - subseq sp, ip, r8, ror r5 │ │ │ │ - rsbeq r3, pc, r0, rrx │ │ │ │ + @ instruction: 0x005cd594 │ │ │ │ + strheq r3, [pc], #-0 @ │ │ │ │ + subseq sp, ip, ip, asr r5 │ │ │ │ + rsbeq r3, pc, r4, lsl #1 │ │ │ │ + subseq sp, ip, r0, lsl r6 │ │ │ │ + subseq sp, ip, r8, ror #10 │ │ │ │ + rsbeq r3, pc, r0, asr r0 @ │ │ │ │ + subseq sp, ip, r4, lsr r5 │ │ │ │ subseq sp, ip, r4, asr #10 │ │ │ │ - subseq sp, ip, r4, asr r5 │ │ │ │ │ │ │ │ 00241010 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -97354,26 +97354,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #111 @ 0x6f │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - @ instruction: 0x006f2f98 │ │ │ │ - subseq sp, ip, r0, lsl #10 │ │ │ │ - subseq sp, ip, ip, ror r4 │ │ │ │ + rsbeq r2, pc, r8, lsl #31 │ │ │ │ + ldrsheq sp, [ip], #-64 @ 0xffffffc0 │ │ │ │ + subseq sp, ip, ip, ror #8 │ │ │ │ │ │ │ │ 002410b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #220] @ 2411ac │ │ │ │ @@ -97408,15 +97408,15 @@ │ │ │ │ mov ip, #2 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb378 │ │ │ │ + bl 7cb368 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -97427,25 +97427,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 24115c │ │ │ │ rsbseq sl, ip, ip, lsr #6 │ │ │ │ andeq r1, r0, r4, ror r9 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - subseq sp, ip, r4, lsr #7 │ │ │ │ - rsbeq r2, pc, r4, asr #29 │ │ │ │ - subseq sp, ip, r4, ror r3 │ │ │ │ - rsbeq r2, pc, ip, ror lr @ │ │ │ │ - subseq sp, ip, r8, asr r4 │ │ │ │ - subseq sp, ip, ip, asr r3 │ │ │ │ + @ instruction: 0x005cd394 │ │ │ │ + strheq r2, [pc], #-228 @ │ │ │ │ + subseq sp, ip, r4, ror #6 │ │ │ │ + rsbeq r2, pc, ip, ror #28 │ │ │ │ + subseq sp, ip, r8, asr #8 │ │ │ │ + subseq sp, ip, ip, asr #6 │ │ │ │ │ │ │ │ 002411d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r2, r2, r1 │ │ │ │ @@ -97487,29 +97487,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb378 │ │ │ │ + bl 7cb368 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrsbeq sl, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r2, r0, r8, lsr #5 │ │ │ │ - @ instruction: 0x006f2d9c │ │ │ │ - ldrheq sp, [ip], #-48 @ 0xffffffd0 │ │ │ │ - subseq sp, ip, r4, lsl #7 │ │ │ │ + rsbeq r2, pc, ip, lsl #27 │ │ │ │ + subseq sp, ip, r0, lsr #7 │ │ │ │ + subseq sp, ip, r4, ror r3 │ │ │ │ │ │ │ │ 002412c0 : │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 241300 │ │ │ │ ldrb r2, [r0, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -97607,28 +97607,28 @@ │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cb420 │ │ │ │ + b 7cb410 │ │ │ │ ldr r3, [pc, #172] @ 241504 │ │ │ │ ldr ip, [pc, #172] @ 241508 │ │ │ │ ldr r1, [pc, #172] @ 24150c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cb420 │ │ │ │ + b 7cb410 │ │ │ │ ldr r3, [pc, #132] @ 241510 │ │ │ │ ldr ip, [pc, #132] @ 241514 │ │ │ │ ldr r1, [pc, #132] @ 241518 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ @@ -97643,33 +97643,33 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #54 @ 0x36 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cb378 │ │ │ │ - rsbeq r5, r1, r8, lsr #31 │ │ │ │ + b 7cb368 │ │ │ │ + @ instruction: 0x00615f98 │ │ │ │ @ instruction: 0x007ca090 │ │ │ │ andeq r1, r0, r4, ror r9 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - subseq sp, ip, ip, ror r2 │ │ │ │ - rsbeq r2, pc, r4, ror #23 │ │ │ │ - rsbeq r6, r6, r8, lsr #24 │ │ │ │ - subseq sp, ip, r8, ror #4 │ │ │ │ - ldrheq sp, [ip], #-8 │ │ │ │ - rsbeq r2, pc, ip, lsr #23 │ │ │ │ - ldrsbeq sp, [ip], #-20 @ 0xffffffec │ │ │ │ - subseq sp, ip, ip, lsl #1 │ │ │ │ - rsbeq r2, pc, r8, ror fp @ │ │ │ │ - subseq sp, ip, ip, asr #3 │ │ │ │ - subseq sp, ip, r8, asr r0 │ │ │ │ - subseq sp, ip, ip, lsr #32 │ │ │ │ - rsbeq r2, pc, r8, asr #22 │ │ │ │ - ldrsheq ip, [ip], #-244 @ 0xffffff0c │ │ │ │ + subseq sp, ip, ip, ror #4 │ │ │ │ + ldrdeq r2, [pc], #-180 @ │ │ │ │ + rsbeq r6, r6, r8, lsl ip │ │ │ │ + subseq sp, ip, r8, asr r2 │ │ │ │ + subseq sp, ip, r8, lsr #1 │ │ │ │ + @ instruction: 0x006f2b9c │ │ │ │ + subseq sp, ip, r4, asr #3 │ │ │ │ + subseq sp, ip, ip, ror r0 │ │ │ │ + rsbeq r2, pc, r8, ror #22 │ │ │ │ + ldrheq sp, [ip], #-28 @ 0xffffffe4 │ │ │ │ + subseq sp, ip, r8, asr #32 │ │ │ │ + subseq sp, ip, ip, lsl r0 │ │ │ │ + rsbeq r2, pc, r8, lsr fp @ │ │ │ │ + subseq ip, ip, r4, ror #31 │ │ │ │ │ │ │ │ 00241528 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr ip, [pc, #1960] @ 241ce8 │ │ │ │ @@ -97704,15 +97704,15 @@ │ │ │ │ beq 241a28 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e27a0 │ │ │ │ ldr r2, [pc, #1844] @ 241cf4 │ │ │ │ ldr r1, [pc, #1844] @ 241cf8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7bb008 │ │ │ │ + bl 7baff8 │ │ │ │ cmn r0, #1 │ │ │ │ beq 241a80 │ │ │ │ cmp r7, #1 │ │ │ │ movne r8, #0 │ │ │ │ andeq r8, r8, #1 │ │ │ │ cmp r8, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -97819,15 +97819,15 @@ │ │ │ │ bl 1e17a4 │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e3a3c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 5d7cc8 │ │ │ │ + bl 5d7cb8 │ │ │ │ ldr r2, [pc, #1388] @ 241d0c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 241b44 │ │ │ │ @@ -97848,23 +97848,23 @@ │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r0 │ │ │ │ add r0, sl, #224 @ 0xe0 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, fp │ │ │ │ bl 1e2698 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5e2ae4 │ │ │ │ + bl 5e2ad4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2419ac │ │ │ │ ldr r0, [pc, #1216] @ 241cfc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ bl 23f194 │ │ │ │ cmp r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -97883,39 +97883,39 @@ │ │ │ │ bl 23f20c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #29 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1180 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0f4c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 5e2ae4 │ │ │ │ + bl 5e2ad4 │ │ │ │ cmp r0, #0 │ │ │ │ bge 241858 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2418e0 │ │ │ │ mov r0, r4 │ │ │ │ bl 23f2f8 │ │ │ │ mov r0, fp │ │ │ │ bl 1e136c │ │ │ │ cmp r8, #0 │ │ │ │ beq 2418f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2419c4 │ │ │ │ cmp r5, #0 │ │ │ │ bne 24173c │ │ │ │ ldr r2, [pc, #1036] @ 241d20 │ │ │ │ ldr r3, [pc, #980] @ 241cec │ │ │ │ @@ -97958,17 +97958,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ b 241a68 │ │ │ │ mov r0, fp │ │ │ │ bl 1e136c │ │ │ │ cmp r8, #0 │ │ │ │ beq 2419c4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7bb118 │ │ │ │ + bl 7bb108 │ │ │ │ b 241734 │ │ │ │ ldr r2, [pc, #864] @ 241d38 │ │ │ │ ldr r3, [pc, #784] @ 241cec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -97983,15 +97983,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7cb420 │ │ │ │ + b 7cb410 │ │ │ │ ldr r2, [pc, #792] @ 241d48 │ │ │ │ ldr r3, [pc, #696] @ 241cec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -98023,15 +98023,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #672] @ 241d68 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ cmp r5, #0 │ │ │ │ beq 24190c │ │ │ │ ldr r2, [pc, #660] @ 241d6c │ │ │ │ ldr r3, [pc, #528] @ 241cec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -98049,15 +98049,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #588] @ 241d7c │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2419c4 │ │ │ │ mov r0, r9 │ │ │ │ bl 23f2f8 │ │ │ │ b 2419c4 │ │ │ │ ldr r2, [pc, #564] @ 241d80 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ @@ -98077,73 +98077,73 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 241d8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2417b4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 241bec │ │ │ │ bl 23f2f8 │ │ │ │ mov r0, fp │ │ │ │ bl 1e136c │ │ │ │ cmp r8, #0 │ │ │ │ beq 241734 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ b 241734 │ │ │ │ mov r0, fp │ │ │ │ bl 1e136c │ │ │ │ cmp r8, #0 │ │ │ │ bne 241be0 │ │ │ │ b 241734 │ │ │ │ ldr r0, [pc, #392] @ 241d90 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2417b4 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #368] @ 241d94 │ │ │ │ ldr r3, [pc, #368] @ 241d98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #364] @ 241d9c │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #241 @ 0xf1 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ cmp r9, r4 │ │ │ │ bne 241b38 │ │ │ │ b 2419c4 │ │ │ │ ldr r3, [pc, #316] @ 241da0 │ │ │ │ ldr r2, [pc, #316] @ 241da4 │ │ │ │ ldr r1, [pc, #316] @ 241da8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #249 @ 0xf9 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1270 │ │ │ │ cmp r9, #0 │ │ │ │ bne 241b38 │ │ │ │ b 2419c4 │ │ │ │ ldr r3, [pc, #264] @ 241dac │ │ │ │ ldr r2, [pc, #264] @ 241db0 │ │ │ │ @@ -98151,75 +98151,75 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #240] @ 241db8 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1270 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ add r0, sp, #60 @ 0x3c │ │ │ │ bl 1e0eec │ │ │ │ cmp r9, #0 │ │ │ │ bne 241b38 │ │ │ │ b 2419c4 │ │ │ │ ldrheq r9, [ip], #-228 @ 0xffffff1c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, ip, r4, lsr #29 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ + ldrsheq sp, [ip], #-8 │ │ │ │ subseq sp, ip, r8, lsl #2 │ │ │ │ - subseq sp, ip, r8, lsl r1 │ │ │ │ ldrheq r9, [ip], #-200 @ 0xffffff38 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq sp, ip, r4, ror r0 │ │ │ │ - rsbeq r2, pc, r0, lsr r8 @ │ │ │ │ - subseq sl, ip, ip, ror #12 │ │ │ │ - subseq sl, ip, r0, asr r6 │ │ │ │ + subseq sp, ip, r4, rrx │ │ │ │ + rsbeq r2, pc, r0, lsr #16 │ │ │ │ + subseq sl, ip, ip, asr r6 │ │ │ │ + subseq sl, ip, r0, asr #12 │ │ │ │ rsbseq r9, ip, r8, ror #21 │ │ │ │ rsbseq r9, ip, ip, lsl #21 │ │ │ │ - rsbeq r2, pc, ip, ror #12 │ │ │ │ - subseq ip, ip, ip, lsr sp │ │ │ │ - subseq ip, ip, ip, asr #22 │ │ │ │ + rsbeq r2, pc, ip, asr r6 @ │ │ │ │ + subseq ip, ip, ip, lsr #26 │ │ │ │ + subseq ip, ip, ip, lsr fp │ │ │ │ andeq r0, r0, r1, ror #2 │ │ │ │ rsbseq r9, ip, r4, lsr #20 │ │ │ │ - rsbeq r2, pc, r8, lsl #12 │ │ │ │ - subseq ip, ip, r8, lsr #25 │ │ │ │ - subseq ip, ip, r8, ror #21 │ │ │ │ + strdeq r2, [pc], #-88 @ │ │ │ │ + @ instruction: 0x005ccc98 │ │ │ │ + ldrsbeq ip, [ip], #-168 @ 0xffffff58 │ │ │ │ rsbseq r9, ip, ip, asr #19 │ │ │ │ - rsbeq r2, pc, ip, lsr #11 │ │ │ │ - subseq ip, ip, ip, lsr #25 │ │ │ │ - subseq ip, ip, ip, lsl #21 │ │ │ │ + @ instruction: 0x006f259c │ │ │ │ + @ instruction: 0x005ccc9c │ │ │ │ + subseq ip, ip, ip, ror sl │ │ │ │ andeq r0, r0, pc, ror #2 │ │ │ │ - subseq ip, ip, r4, lsl #25 │ │ │ │ - rsbeq r2, pc, r0, ror #10 │ │ │ │ - subseq ip, ip, r0, asr #20 │ │ │ │ + subseq ip, ip, r4, ror ip │ │ │ │ + rsbeq r2, pc, r0, asr r5 @ │ │ │ │ + subseq ip, ip, r0, lsr sl │ │ │ │ andeq r0, r0, r6, ror r1 │ │ │ │ rsbseq r9, ip, r4, lsr #18 │ │ │ │ - subseq ip, ip, r4, asr #25 │ │ │ │ - strdeq r2, [pc], #-72 @ │ │ │ │ - ldrsbeq ip, [ip], #-152 @ 0xffffff68 │ │ │ │ + ldrheq ip, [ip], #-196 @ 0xffffff3c │ │ │ │ + rsbeq r2, pc, r8, ror #9 │ │ │ │ + subseq ip, ip, r8, asr #19 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ andeq r4, r0, ip, lsr #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, ip, ip, lsr ip │ │ │ │ - subseq ip, ip, r4, lsl ip │ │ │ │ - subseq ip, ip, r8, lsl fp │ │ │ │ - ldrdeq r2, [pc], #-56 @ │ │ │ │ - ldrheq ip, [ip], #-136 @ 0xffffff78 │ │ │ │ - @ instruction: 0x006f239c │ │ │ │ + subseq ip, ip, ip, lsr #24 │ │ │ │ + subseq ip, ip, r4, lsl #24 │ │ │ │ subseq ip, ip, r8, lsl #22 │ │ │ │ - subseq ip, ip, r8, ror r8 │ │ │ │ - rsbeq r2, pc, ip, asr r3 @ │ │ │ │ - ldrsheq ip, [ip], #-164 @ 0xffffff5c │ │ │ │ - subseq ip, ip, ip, lsr r8 │ │ │ │ + rsbeq r2, pc, r8, asr #7 │ │ │ │ + subseq ip, ip, r8, lsr #17 │ │ │ │ + rsbeq r2, pc, ip, lsl #7 │ │ │ │ + ldrsheq ip, [ip], #-168 @ 0xffffff58 │ │ │ │ + subseq ip, ip, r8, ror #16 │ │ │ │ + rsbeq r2, pc, ip, asr #6 │ │ │ │ + subseq ip, ip, r4, ror #21 │ │ │ │ + subseq ip, ip, ip, lsr #16 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #224] @ 241eb4 │ │ │ │ mov r7, r2 │ │ │ │ @@ -98230,24 +98230,24 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #176] @ 241ec0 │ │ │ │ ldr r1, [pc, #176] @ 241ec4 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r0, #1128] @ 0x468 │ │ │ │ cmp r2, #0 │ │ │ │ beq 241e40 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 241dbc │ │ │ │ mov r0, r6 │ │ │ │ @@ -98275,20 +98275,20 @@ │ │ │ │ movhi r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r2, pc, r0, lsl r3 @ │ │ │ │ - subseq r6, ip, ip, lsr #28 │ │ │ │ - ldrdeq r2, [r4], #-128 @ 0xffffff80 @ │ │ │ │ - subseq ip, ip, r4, lsr sl │ │ │ │ - subseq r6, lr, r8, asr r0 │ │ │ │ - subseq ip, ip, r8, lsl #20 │ │ │ │ + rsbeq r2, pc, r0, lsl #6 │ │ │ │ + subseq r6, ip, ip, lsl lr │ │ │ │ + rsbeq r2, r4, r0, asr #17 │ │ │ │ + subseq ip, ip, r4, lsr #20 │ │ │ │ + subseq r6, lr, r8, asr #32 │ │ │ │ + ldrsheq ip, [ip], #-152 @ 0xffffff68 │ │ │ │ │ │ │ │ 00241ecc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #280] @ 241ffc │ │ │ │ @@ -98301,25 +98301,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r7, [pc, #260] @ 242008 │ │ │ │ mov r6, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 58d70c │ │ │ │ + bl 58d6fc │ │ │ │ ldr r2, [pc, #236] @ 24200c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #212] @ 242010 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 241f90 │ │ │ │ ldr r1, [pc, #196] @ 242014 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1e88 │ │ │ │ @@ -98340,15 +98340,15 @@ │ │ │ │ ldr r1, [pc, #128] @ 24201c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -98357,37 +98357,37 @@ │ │ │ │ ldr r1, [pc, #68] @ 242024 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #16 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 241fb4 │ │ │ │ rsbseq r9, ip, r4, lsl r5 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - rsbeq r2, r4, ip, asr #15 │ │ │ │ - ldrdeq r2, [pc], #-24 @ │ │ │ │ - ldrsheq r6, [ip], #-196 @ 0xffffff3c │ │ │ │ - subseq ip, ip, r4, lsr r9 │ │ │ │ - subseq ip, ip, r4, ror r9 │ │ │ │ - subseq ip, ip, ip, ror #17 │ │ │ │ + strheq r2, [r4], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r2, pc, r8, asr #3 │ │ │ │ + subseq r6, ip, r4, ror #25 │ │ │ │ + subseq ip, ip, r4, lsr #18 │ │ │ │ + subseq ip, ip, r4, ror #18 │ │ │ │ ldrsbeq ip, [ip], #-140 @ 0xffffff74 │ │ │ │ - ldrsheq ip, [ip], #-132 @ 0xffffff7c │ │ │ │ - @ instruction: 0x005cc898 │ │ │ │ + subseq ip, ip, ip, asr #17 │ │ │ │ + subseq ip, ip, r4, ror #17 │ │ │ │ + subseq ip, ip, r8, lsl #17 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 24203c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ @ instruction: 0x0074c098 │ │ │ │ ldr r0, [pc, #8] @ 242050 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #52 @ 0x34 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq ip, r4, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #392] @ 2421f8 │ │ │ │ @@ -98488,60 +98488,60 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r9, ip, r8, lsl #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, pc, r8, asr r1 @ │ │ │ │ + rsbeq r2, pc, r8, asr #2 │ │ │ │ addeq r8, r7, r0, lsr ip │ │ │ │ ldrheq r9, [ip], #-36 @ 0xffffffdc @ │ │ │ │ - strheq r2, [pc], #-4 @ │ │ │ │ - rsbeq r2, pc, r4, lsr #3 │ │ │ │ - rsbeq r2, pc, r8, asr r0 @ │ │ │ │ - subseq ip, ip, r8, lsr r7 │ │ │ │ - subseq ip, ip, r4, asr #14 │ │ │ │ + rsbeq r2, pc, r4, lsr #1 │ │ │ │ + @ instruction: 0x006f2194 │ │ │ │ + rsbeq r2, pc, r8, asr #32 │ │ │ │ + subseq ip, ip, r8, lsr #14 │ │ │ │ + subseq ip, ip, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #240] @ 242328 │ │ │ │ ldr r3, [pc, #240] @ 24232c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 6ebf5c │ │ │ │ + bl 6ebf4c │ │ │ │ add r7, r6, #224 @ 0xe0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ beq 2422e0 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, sp │ │ │ │ cmp r4, r5 │ │ │ │ movcc r1, r4 │ │ │ │ movcs r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7caa28 │ │ │ │ + bl 7caa18 │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 6ebfcc │ │ │ │ + bl 6ebfbc │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ - bl 6ebf5c │ │ │ │ + bl 6ebf4c │ │ │ │ ldr r3, [sp] │ │ │ │ subs r5, r5, r3 │ │ │ │ movne r3, #1 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r3, #1 │ │ │ │ @@ -98579,89 +98579,89 @@ │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ mov r6, r1 │ │ │ │ bl 1e1060 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ecdc4 │ │ │ │ + bl 6ecdb4 │ │ │ │ ldr r1, [pc, #212] @ 24244c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cf2b4 │ │ │ │ + bl 7cf2a4 │ │ │ │ ldr r1, [pc, #192] @ 242450 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #6] │ │ │ │ strne r0, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7cf2b4 │ │ │ │ + bl 7cf2a4 │ │ │ │ ldr r1, [pc, #148] @ 242454 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #16] │ │ │ │ strne r0, [r4, #24] │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7cf2b4 │ │ │ │ + bl 7cf2a4 │ │ │ │ ldr r1, [pc, #104] @ 242458 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ asrne r3, r0, #31 │ │ │ │ movne r2, #1 │ │ │ │ strbne r2, [r4, #32] │ │ │ │ strne r0, [r4, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ strne r3, [r4, #44] @ 0x2c │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7cf2b4 │ │ │ │ + bl 7cf2a4 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ asrne r3, r0, #31 │ │ │ │ strbne r2, [r4, #48] @ 0x30 │ │ │ │ strne r0, [r4, #56] @ 0x38 │ │ │ │ strne r3, [r4, #60] @ 0x3c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r8, sp, r4, asr #14 │ │ │ │ - subseq r9, ip, ip, asr sl │ │ │ │ - rsbeq r6, r9, ip, lsl #31 │ │ │ │ - rsbeq r0, r9, r4, lsr #14 │ │ │ │ + subseq r8, sp, r4, lsr r7 │ │ │ │ + subseq r9, ip, ip, asr #20 │ │ │ │ + rsbeq r6, r9, ip, ror pc │ │ │ │ + rsbeq r0, r9, r4, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2424f4 │ │ │ │ ldr r2, [pc, #128] @ 2424f8 │ │ │ │ ldr r1, [pc, #128] @ 2424fc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #144 @ 0x90 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #96] @ 242500 │ │ │ │ ldr ip, [pc, #96] @ 242504 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 242508 │ │ │ │ ldr r2, [pc, #92] @ 24250c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -98677,17 +98677,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, pc, r4, asr #27 │ │ │ │ - ldrheq ip, [ip], #-64 @ 0xffffffc0 │ │ │ │ - rsbeq sp, r4, r4, ror #6 │ │ │ │ + strheq r1, [pc], #-212 @ │ │ │ │ + subseq ip, ip, r0, lsr #9 │ │ │ │ + rsbeq sp, r4, r4, asr r3 │ │ │ │ andeq r0, r0, r4, ror #15 │ │ │ │ @ instruction: 0xfffffe80 │ │ │ │ andeq r1, r0, r8, lsl #12 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -98712,15 +98712,15 @@ │ │ │ │ ldr r3, [pc, #68] @ 2425b0 │ │ │ │ add r2, pc, r2 │ │ │ │ stmib sp, {r2, r4} │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ str r6, [r5, #1024] @ 0x400 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -98742,28 +98742,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #64] @ 242630 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ str r4, [r3, #200] @ 0xc8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r1, pc, r0, ror #24 │ │ │ │ - subseq ip, ip, r4, lsr r3 │ │ │ │ - subseq ip, ip, r4, ror #6 │ │ │ │ + rsbeq r1, pc, r0, asr ip @ │ │ │ │ + subseq ip, ip, r4, lsr #6 │ │ │ │ + subseq ip, ip, r4, asr r3 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 242680 │ │ │ │ ldr r2, [pc, #52] @ 242684 │ │ │ │ @@ -98771,22 +98771,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #184 @ 0xb8 │ │ │ │ ldr r3, [pc, #40] @ 24268c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 242220 │ │ │ │ - rsbeq r1, pc, ip, ror #23 │ │ │ │ - subseq ip, ip, r0, asr #5 │ │ │ │ - ldrsheq ip, [ip], #-32 @ 0xffffffe0 │ │ │ │ + ldrdeq r1, [pc], #-188 @ │ │ │ │ + ldrheq ip, [ip], #-32 @ 0xffffffe0 │ │ │ │ + subseq ip, ip, r0, ror #5 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 242704 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -98800,23 +98800,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #28] @ 242708 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ umulleq r8, r7, r8, r6 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #176] @ 2427d4 │ │ │ │ @@ -98826,53 +98826,53 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ add r2, r5, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #140] @ 2427e0 │ │ │ │ mov r1, #16 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #216 @ 0xd8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #224 @ 0xe0 │ │ │ │ - bl 7ca6ac │ │ │ │ + bl 7ca69c │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ str r2, [r4, #152] @ 0x98 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #84] @ 2427e4 │ │ │ │ mov r2, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r4, [r0, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r1, pc, r8, lsl fp @ │ │ │ │ - subseq r8, ip, r8, ror #22 │ │ │ │ - ldrheq r8, [ip], #-228 @ 0xffffff1c │ │ │ │ - subseq r8, ip, ip, asr fp │ │ │ │ + rsbeq r1, pc, r8, lsl #22 │ │ │ │ + subseq r8, ip, r8, asr fp │ │ │ │ + subseq r8, ip, r4, lsr #29 │ │ │ │ + subseq r8, ip, ip, asr #22 │ │ │ │ rsbseq fp, r4, ip, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #156] @ 24289c │ │ │ │ mov r6, r1 │ │ │ │ @@ -98883,15 +98883,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #13 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 237790 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24287c │ │ │ │ ldr r3, [r4, #204] @ 0xcc │ │ │ │ ldr r1, [r4, #208] @ 0xd0 │ │ │ │ cmp r3, r6, lsl #3 │ │ │ │ lsl r2, r6, #3 │ │ │ │ @@ -98911,17 +98911,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, pc, ip, lsr sl @ │ │ │ │ - @ instruction: 0x005c8a94 │ │ │ │ - subseq r8, ip, r0, lsl #21 │ │ │ │ + rsbeq r1, pc, ip, lsr #20 │ │ │ │ + subseq r8, ip, r4, lsl #21 │ │ │ │ + subseq r8, ip, r0, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r5, [pc, #528] @ 242ad0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -98929,15 +98929,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #512] @ 242ad4 │ │ │ │ ldr r1, [pc, #512] @ 242ad8 │ │ │ │ mov r3, #13 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #32] │ │ │ │ cmp r3, #1 │ │ │ │ bne 242ab4 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ bl 1e17a4 │ │ │ │ @@ -99052,19 +99052,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 242adc │ │ │ │ ldr r0, [pc, #32] @ 242ae0 │ │ │ │ ldr r2, [pc, #32] @ 242ae4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #232 @ 0xe8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r1, pc, ip, ror r9 @ │ │ │ │ - subseq r8, ip, r0, asr #19 │ │ │ │ - ldrsbeq r8, [ip], #-148 @ 0xffffff6c │ │ │ │ - subseq fp, ip, r0, ror #28 │ │ │ │ - @ instruction: 0x005cbe9c │ │ │ │ + rsbeq r1, pc, ip, ror #18 │ │ │ │ + ldrheq r8, [ip], #-144 @ 0xffffff70 │ │ │ │ + subseq r8, ip, r4, asr #19 │ │ │ │ + subseq fp, ip, r0, asr lr │ │ │ │ + subseq fp, ip, ip, lsl #29 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #180] @ 0xb4 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -99085,15 +99085,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, r2 │ │ │ │ movlt r3, r2 │ │ │ │ str r3, [r0, #192] @ 0xc0 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ mov r1, r6 │ │ │ │ add r0, r2, r0 │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ ldr r7, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r7, r1, r7 │ │ │ │ addmi r7, r7, r6 │ │ │ │ cmp r3, r7 │ │ │ │ ble 242be8 │ │ │ │ ldr r3, [r4, #144] @ 0x90 │ │ │ │ @@ -99110,15 +99110,15 @@ │ │ │ │ add r8, r9, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ bl 242054 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ @@ -99130,29 +99130,29 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r1, pc, r8, lsr #13 │ │ │ │ - ldrsheq r8, [ip], #-100 @ 0xffffff9c │ │ │ │ - subseq r8, ip, r8, lsl #14 │ │ │ │ + @ instruction: 0x006f1698 │ │ │ │ + subseq r8, ip, r4, ror #13 │ │ │ │ + ldrsheq r8, [ip], #-104 @ 0xffffff98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #84] @ 0x54 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7, #172] @ 0xac │ │ │ │ mov r4, r1 │ │ │ │ add r0, r2, r0 │ │ │ │ ldr r1, [r7, #152] @ 0x98 │ │ │ │ mov r6, r2 │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ ldr r3, [r7, #144] @ 0x90 │ │ │ │ ldr ip, [r7, #176] @ 0xb0 │ │ │ │ cmp r3, r4 │ │ │ │ suble r4, r3, #1 │ │ │ │ mov lr, #32 │ │ │ │ mov r2, r6 │ │ │ │ mla r3, r1, r3, r4 │ │ │ │ @@ -99187,15 +99187,15 @@ │ │ │ │ ldr r2, [pc, #820] @ 24300c │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #808] @ 243010 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r4, #6] │ │ │ │ ldr sl, [pc, #792] @ 243014 │ │ │ │ cmp r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ beq 242edc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -99213,37 +99213,37 @@ │ │ │ │ movne r4, #0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 242f04 │ │ │ │ cmp r4, #0 │ │ │ │ bne 242e98 │ │ │ │ ldr r0, [pc, #712] @ 24301c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr r3, [pc, #704] @ 243020 │ │ │ │ ldr r2, [pc, #704] @ 243024 │ │ │ │ ldr r1, [pc, #704] @ 243028 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #672] @ 24302c │ │ │ │ ldr r2, [pc, #672] @ 243030 │ │ │ │ ldr r1, [pc, #672] @ 243034 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r7 │ │ │ │ mov r7, #7 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 235674 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ @@ -99266,15 +99266,15 @@ │ │ │ │ bl 1e10d8 │ │ │ │ mov r4, r0 │ │ │ │ bl 1e2698 │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6ebdc4 │ │ │ │ + bl 6ebdb4 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ strh r7, [r5, #108] @ 0x6c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #504] @ 24303c │ │ │ │ strb r3, [r9] │ │ │ │ ldr r3, [pc, #436] @ 243000 │ │ │ │ @@ -99298,24 +99298,24 @@ │ │ │ │ bne 242ef8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 242f5c │ │ │ │ ldr r4, [pc, #416] @ 243040 │ │ │ │ mov r7, #384 @ 0x180 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr r3, [pc, #400] @ 243044 │ │ │ │ ldr r2, [pc, #400] @ 243048 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r8, #640 @ 0x280 │ │ │ │ mov r4, r0 │ │ │ │ b 242d84 │ │ │ │ ldrb r8, [r4, #32] │ │ │ │ cmp r8, #0 │ │ │ │ ldrne r3, [r4, #40] @ 0x28 │ │ │ │ moveq r3, r8 │ │ │ │ @@ -99341,15 +99341,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 242fb8 │ │ │ │ ldr r0, [pc, #268] @ 243058 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 242d44 │ │ │ │ ldr r3, [pc, #232] @ 24304c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 242e98 │ │ │ │ ldr r3, [pc, #216] @ 243050 │ │ │ │ @@ -99362,61 +99362,61 @@ │ │ │ │ ldrb r4, [r3] │ │ │ │ cmp r4, #0 │ │ │ │ bne 242fb0 │ │ │ │ ldr r0, [pc, #188] @ 24305c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 242e98 │ │ │ │ mov sl, r1 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 243060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 242d44 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, ip, r4, asr r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, pc, r4, ror r5 @ │ │ │ │ - subseq fp, ip, r0, ror ip │ │ │ │ - subseq fp, ip, r4, asr #24 │ │ │ │ + rsbeq r1, pc, r4, ror #10 │ │ │ │ + subseq fp, ip, r0, ror #24 │ │ │ │ + subseq fp, ip, r4, lsr ip │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ rsbseq r8, ip, r0, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r8, ip, r0, lsr #19 │ │ │ │ - ldrdeq r1, [pc], #-72 @ │ │ │ │ - subseq r8, ip, r8, lsr #10 │ │ │ │ - subseq r8, ip, r0, lsl #17 │ │ │ │ - rsbeq r1, pc, ip, lsr #9 │ │ │ │ - subseq r8, ip, r0, lsl #10 │ │ │ │ - subseq r8, ip, r4, lsl r5 │ │ │ │ - ldrheq fp, [ip], #-188 @ 0xffffff44 │ │ │ │ + @ instruction: 0x005c8990 │ │ │ │ + rsbeq r1, pc, r8, asr #9 │ │ │ │ + subseq r8, ip, r8, lsl r5 │ │ │ │ + subseq r8, ip, r0, ror r8 │ │ │ │ + @ instruction: 0x006f149c │ │ │ │ + ldrsheq r8, [ip], #-64 @ 0xffffffc0 │ │ │ │ + subseq r8, ip, r4, lsl #10 │ │ │ │ + subseq fp, ip, ip, lsr #23 │ │ │ │ ldrheq r8, [ip], #-84 @ 0xffffffac @ │ │ │ │ - subseq r8, ip, r4, asr r7 │ │ │ │ - rsbeq r1, pc, r8, lsl #7 │ │ │ │ - ldrsbeq r8, [ip], #-52 @ 0xffffffcc │ │ │ │ + subseq r8, ip, r4, asr #14 │ │ │ │ + rsbeq r1, pc, r8, ror r3 @ │ │ │ │ + subseq r8, ip, r4, asr #7 │ │ │ │ andeq r3, r0, r8, lsr r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, ip, ip, asr sl │ │ │ │ - subseq fp, ip, r4, lsl #20 │ │ │ │ - @ instruction: 0x005cb998 │ │ │ │ + subseq fp, ip, ip, asr #20 │ │ │ │ + ldrsheq fp, [ip], #-148 @ 0xffffff6c │ │ │ │ + subseq fp, ip, r8, lsl #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #444] @ 243238 │ │ │ │ ldr r2, [pc, #444] @ 24323c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -99424,15 +99424,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 243240 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #196 @ 0xc4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r0, #180] @ 0xb4 │ │ │ │ ldr r3, [r0, #184] @ 0xb8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r2, r3 │ │ │ │ bgt 2431ac │ │ │ │ ldr r5, [r0, #188] @ 0xbc │ │ │ │ ldr r3, [r0, #144] @ 0x90 │ │ │ │ @@ -99476,15 +99476,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r4, #188] @ 0xbc │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ ldr r3, [r4, #184] @ 0xb8 │ │ │ │ sub r5, r5, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str r5, [sp] │ │ │ │ bl 236a84 │ │ │ │ @@ -99512,37 +99512,37 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ mov r3, #13 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r4, #164] @ 0xa4 │ │ │ │ ldr r1, [r4, #160] @ 0xa0 │ │ │ │ bl 2369dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, pc, r0, asr #3 │ │ │ │ - subseq r8, ip, r8, lsl #4 │ │ │ │ - subseq r8, ip, ip, asr r5 │ │ │ │ - rsbeq r1, pc, r8, ror #1 │ │ │ │ - subseq r8, ip, ip, lsr r1 │ │ │ │ - subseq r8, ip, r0, asr r1 │ │ │ │ - rsbeq r1, pc, r8, asr r0 @ │ │ │ │ - subseq r8, ip, r4, lsr #1 │ │ │ │ - ldrheq r8, [ip], #-8 │ │ │ │ + strheq r1, [pc], #-16 @ │ │ │ │ + ldrsheq r8, [ip], #-24 @ 0xffffffe8 │ │ │ │ + subseq r8, ip, ip, asr #10 │ │ │ │ + ldrdeq r1, [pc], #-8 @ │ │ │ │ + subseq r8, ip, ip, lsr #2 │ │ │ │ + subseq r8, ip, r0, asr #2 │ │ │ │ + rsbeq r1, pc, r8, asr #32 │ │ │ │ + @ instruction: 0x005c8094 │ │ │ │ + subseq r8, ip, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #424] @ 243420 │ │ │ │ ldr r2, [pc, #424] @ 243424 │ │ │ │ @@ -99560,15 +99560,15 @@ │ │ │ │ str r3, [r0, #196] @ 0xc4 │ │ │ │ ldr r0, [r0, #172] @ 0xac │ │ │ │ ldr r3, [r4, #164] @ 0xa4 │ │ │ │ cmp r6, r7 │ │ │ │ add r0, r0, r3 │ │ │ │ mov r1, r9 │ │ │ │ suble r7, r6, #1 │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ ldr r5, [r4, #168] @ 0xa8 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ subs r5, r1, r5 │ │ │ │ addmi r5, r5, r9 │ │ │ │ cmp r3, r5 │ │ │ │ ble 243388 │ │ │ │ mla r6, r1, r6, r7 │ │ │ │ @@ -99589,15 +99589,15 @@ │ │ │ │ add r3, r3, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #13 │ │ │ │ add r8, r8, #1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ bl 242054 │ │ │ │ ldr r2, [pc, #228] @ 243438 │ │ │ │ ldr r3, [pc, #204] @ 243424 │ │ │ │ @@ -99639,34 +99639,34 @@ │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #96] @ 24344c │ │ │ │ strh r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r2, sp, #8 │ │ │ │ ldrb r3, [r9, r6] │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ bl 242054 │ │ │ │ b 24334c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, ip, r4, lsl #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ addeq r7, r7, r4, asr #20 │ │ │ │ - rsbeq r0, pc, r8, lsr #30 │ │ │ │ - subseq r7, ip, ip, ror pc │ │ │ │ - @ instruction: 0x005c7f90 │ │ │ │ + rsbeq r0, pc, r8, lsl pc @ │ │ │ │ + subseq r7, ip, ip, ror #30 │ │ │ │ + subseq r7, ip, r0, lsl #31 │ │ │ │ rsbseq r8, ip, r8, lsr #1 │ │ │ │ rsbseq r8, ip, ip, rrx │ │ │ │ - rsbeq r0, pc, r8, ror #28 │ │ │ │ - subseq r7, ip, ip, lsr #29 │ │ │ │ - subseq r7, ip, r0, asr #29 │ │ │ │ + rsbeq r0, pc, r8, asr lr @ │ │ │ │ + @ instruction: 0x005c7e9c │ │ │ │ + ldrheq r7, [ip], #-224 @ 0xffffff20 │ │ │ │ andeq r0, r0, r7, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #664] @ 243700 │ │ │ │ ldr r2, [pc, #664] @ 243704 │ │ │ │ @@ -99684,15 +99684,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 238564 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2436e4 │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r2, r8 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -99704,15 +99704,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r6, #192] @ 0xc0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #13 │ │ │ │ str sl, [r6, #180] @ 0xb4 │ │ │ │ str sl, [r6, #188] @ 0xbc │ │ │ │ str r8, [r6, #196] @ 0xc4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #16 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e17a4 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e3a3c │ │ │ │ @@ -99759,15 +99759,15 @@ │ │ │ │ add r4, r4, r2 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #13 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r4, #-1] │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, fp │ │ │ │ bl 242054 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -99792,15 +99792,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e17a4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r7] │ │ │ │ bl 1e3a3c │ │ │ │ mov r2, #0 │ │ │ │ @@ -99832,28 +99832,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 243730 │ │ │ │ ldr r0, [pc, #68] @ 243734 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrdeq r0, [pc], #-208 @ │ │ │ │ + rsbeq r0, pc, r0, asr #27 │ │ │ │ rsbseq r7, ip, r8, lsl #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, ip, ip, lsl #28 │ │ │ │ - subseq r7, ip, r0, lsr #28 │ │ │ │ - strheq r0, [pc], #-204 @ │ │ │ │ - subseq r7, ip, r8, lsl #26 │ │ │ │ - ldrsheq r7, [ip], #-196 @ 0xffffff3c │ │ │ │ - strdeq r0, [pc], #-184 @ │ │ │ │ - subseq r7, ip, ip, asr #24 │ │ │ │ - subseq r7, ip, r0, ror #24 │ │ │ │ + ldrsheq r7, [ip], #-220 @ 0xffffff24 │ │ │ │ + subseq r7, ip, r0, lsl lr │ │ │ │ + rsbeq r0, pc, ip, lsr #25 │ │ │ │ + ldrsheq r7, [ip], #-200 @ 0xffffff38 │ │ │ │ + subseq r7, ip, r4, ror #25 │ │ │ │ + rsbeq r0, pc, r8, ror #23 │ │ │ │ + subseq r7, ip, ip, lsr ip │ │ │ │ + subseq r7, ip, r0, asr ip │ │ │ │ rsbseq r7, ip, ip, asr sp │ │ │ │ - subseq fp, ip, r4, lsr r2 │ │ │ │ - subseq fp, ip, r0, asr #4 │ │ │ │ + subseq fp, ip, r4, lsr #4 │ │ │ │ + subseq fp, ip, r0, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #128] @ 2437d0 │ │ │ │ ldr r7, [pc, #128] @ 2437d4 │ │ │ │ ldr r6, [pc, #128] @ 2437d8 │ │ │ │ @@ -99862,40 +99862,40 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r4, r4, #196 @ 0xc4 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #88] @ 2437dc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2437a4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 243450 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 2428a8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 243450 │ │ │ │ - rsbeq r0, pc, r8, ror #21 │ │ │ │ - subseq r7, ip, ip, lsr fp │ │ │ │ - @ instruction: 0x005c7e94 │ │ │ │ - subseq r7, ip, r0, ror pc │ │ │ │ + ldrdeq r0, [pc], #-168 @ │ │ │ │ + subseq r7, ip, ip, lsr #22 │ │ │ │ + subseq r7, ip, r4, lsl #29 │ │ │ │ + subseq r7, ip, r0, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #680] @ 243aa0 │ │ │ │ ldr r3, [r0, #164] @ 0xa4 │ │ │ │ ldr r2, [pc, #676] @ 243aa4 │ │ │ │ @@ -99923,15 +99923,15 @@ │ │ │ │ cmp r6, r1 │ │ │ │ addne r0, r0, r6 │ │ │ │ moveq r6, #0 │ │ │ │ cmp r3, r1 │ │ │ │ addlt r3, r3, #1 │ │ │ │ strlt r3, [r4, #156] @ 0x9c │ │ │ │ str r6, [r4, #172] @ 0xac │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ ldr r5, [r4, #144] @ 0x90 │ │ │ │ ldr r3, [r4, #176] @ 0xb0 │ │ │ │ cmp r5, #0 │ │ │ │ mul r1, r5, r1 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ add r3, r3, r1 │ │ │ │ ble 2438c4 │ │ │ │ @@ -99990,15 +99990,15 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #13 │ │ │ │ mov r1, r9 │ │ │ │ str r6, [r4, #180] @ 0xb4 │ │ │ │ str r6, [r4, #188] @ 0xbc │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [r4, #148] @ 0x94 │ │ │ │ ldr fp, [r4, #144] @ 0x90 │ │ │ │ bl 238564 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 243a84 │ │ │ │ lsl r5, r5, #20 │ │ │ │ @@ -100020,15 +100020,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ bl 1e1fcc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r7, r7, r5 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ ldr r9, [r4, #144] @ 0x90 │ │ │ │ lsl r9, r9, #3 │ │ │ │ mov r3, r0 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r7, [r4, #148] @ 0x94 │ │ │ │ @@ -100067,19 +100067,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #268 @ 0x10c │ │ │ │ mov r2, #149 @ 0x95 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrsheq r7, [ip], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, ip, r4, lsr #22 │ │ │ │ - rsbeq r0, pc, r4, lsl #18 │ │ │ │ - subseq r7, ip, r0, asr r9 │ │ │ │ - subseq r7, ip, r4, ror #18 │ │ │ │ - @ instruction: 0x005cae94 │ │ │ │ - subseq sl, ip, r0, lsr #29 │ │ │ │ + strdeq r0, [pc], #-132 @ │ │ │ │ + subseq r7, ip, r0, asr #18 │ │ │ │ + subseq r7, ip, r4, asr r9 │ │ │ │ + subseq sl, ip, r4, lsl #29 │ │ │ │ + @ instruction: 0x005cae90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #3612] @ 2448f4 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -100098,15 +100098,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #3560] @ 244908 │ │ │ │ ldr r3, [pc, #3560] @ 24490c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #0 │ │ │ │ ldr r6, [r0, #84] @ 0x54 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r6, #144] @ 0x90 │ │ │ │ mov r0, r6 │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r6, #204] @ 0xcc │ │ │ │ @@ -100233,15 +100233,15 @@ │ │ │ │ bge 243ed8 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r2, [sp, #32] │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [sl, #176] @ 0xb0 │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ strb r9, [r0, r3] │ │ │ │ @@ -100326,15 +100326,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #216 @ 0xd8 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r1, r6, #204 @ 0xcc │ │ │ │ ldm r1, {r1, r2, r3, ip} │ │ │ │ sub ip, ip, r2 │ │ │ │ sub r3, r3, r1 │ │ │ │ str ip, [sp] │ │ │ │ bl 237c78 │ │ │ │ b 243be8 │ │ │ │ @@ -100368,22 +100368,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2504] @ 244944 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 243bb8 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ sub r3, r3, #1 │ │ │ │ bic r3, r3, r3, asr #31 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r0, [r1, #148] @ 0x94 │ │ │ │ @@ -100633,15 +100633,15 @@ │ │ │ │ bl 1e10d8 │ │ │ │ mov r9, r0 │ │ │ │ bl 1e2698 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ - bl 6ebfcc │ │ │ │ + bl 6ebfbc │ │ │ │ b 243bbc │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ bic r3, r3, #128 @ 0x80 │ │ │ │ orr r3, r3, #112 @ 0x70 │ │ │ │ strb r3, [r4, #108] @ 0x6c │ │ │ │ b 2440cc │ │ │ │ ldrb r3, [r4, #108] @ 0x6c │ │ │ │ @@ -100779,45 +100779,45 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 244954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 243cf0 │ │ │ │ ldr r3, [r4, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #836] @ 244958 │ │ │ │ ldr r0, [r3, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ - bl 6ebfcc │ │ │ │ + bl 6ebfbc │ │ │ │ b 243bb8 │ │ │ │ ldr r1, [sl, #164] @ 0xa4 │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mul r0, r2, r1 │ │ │ │ add r1, r3, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, r9, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ @@ -100935,15 +100935,15 @@ │ │ │ │ ldr r0, [sl, #172] @ 0xac │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r0, r0, r1 │ │ │ │ ldr r3, [sl, #176] @ 0xb0 │ │ │ │ ldr r1, [sl, #152] @ 0x98 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r2, r2, r2, lsl #1 │ │ │ │ mul r0, r1, r0 │ │ │ │ add r9, r9, r0 │ │ │ │ add r0, r3, r0 │ │ │ │ @@ -100973,50 +100973,50 @@ │ │ │ │ add r3, r3, r9 │ │ │ │ b 244128 │ │ │ │ ldr r0, [pc, #148] @ 24495c │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 243cf0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 244960 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 243bb8 │ │ │ │ - rsbeq r0, pc, r4, ror #14 │ │ │ │ + rsbeq r0, pc, r4, asr r7 @ │ │ │ │ rsbseq r7, ip, r4, lsl #18 │ │ │ │ rsbseq r7, ip, r0, lsl #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sl, ip, r0, lsr lr │ │ │ │ - subseq sl, ip, r0, lsl #28 │ │ │ │ + subseq sl, ip, r0, lsr #28 │ │ │ │ + ldrsheq sl, [ip], #-208 @ 0xffffff30 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ - strheq r0, [pc], #-94 @ │ │ │ │ - rsbeq r0, pc, r4, lsr #11 │ │ │ │ - ldrdeq r0, [pc], #-80 @ │ │ │ │ + rsbeq r0, pc, lr, lsr #11 │ │ │ │ + @ instruction: 0x006f0594 │ │ │ │ + rsbeq r0, pc, r0, asr #11 │ │ │ │ rsbseq r7, ip, ip, lsl #16 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r0, pc, sl, ror #8 │ │ │ │ - rsbeq r0, pc, r0, lsr #7 │ │ │ │ - ldrsheq r7, [ip], #-48 @ 0xffffffd0 │ │ │ │ - subseq r7, ip, r4, lsl #8 │ │ │ │ + rsbeq r0, pc, sl, asr r4 @ │ │ │ │ + @ instruction: 0x006f0390 │ │ │ │ + subseq r7, ip, r0, ror #7 │ │ │ │ + ldrsheq r7, [ip], #-52 @ 0xffffffcc │ │ │ │ @ instruction: 0x000019b8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq sl, [ip], #-168 @ 0xffffff58 │ │ │ │ - rsbeq r0, pc, r6, lsr r1 @ │ │ │ │ - subseq sl, ip, r0, lsl #14 │ │ │ │ + subseq sl, ip, r8, ror #21 │ │ │ │ + rsbeq r0, pc, r6, lsr #2 │ │ │ │ + ldrsheq sl, [ip], #-96 @ 0xffffffa0 │ │ │ │ andeq r2, r0, ip, ror #11 │ │ │ │ - ldrsbeq sl, [ip], #-52 @ 0xffffffcc │ │ │ │ - subseq sl, ip, r8, asr #8 │ │ │ │ - subseq sl, ip, r0, asr r1 │ │ │ │ - ldrsbeq sl, [ip], #-16 │ │ │ │ + subseq sl, ip, r4, asr #7 │ │ │ │ + subseq sl, ip, r8, lsr r4 │ │ │ │ + subseq sl, ip, r0, asr #2 │ │ │ │ + subseq sl, ip, r0, asr #3 │ │ │ │ │ │ │ │ 00244964 : │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r0, [r0, #52] @ 0x34 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -101060,21 +101060,21 @@ │ │ │ │ mov r2, r6 │ │ │ │ strh r3, [sp, #4] │ │ │ │ strb r1, [sp, #6] │ │ │ │ cmp r0, #0 │ │ │ │ bne 244c10 │ │ │ │ add r7, r4, #224 @ 0xe0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ mov r1, r5 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r2, r0 │ │ │ │ movcc r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ mov r0, r4 │ │ │ │ bl 242220 │ │ │ │ b 244a80 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ mov r2, #10 │ │ │ │ cmp r3, r0 │ │ │ │ @@ -101187,36 +101187,36 @@ │ │ │ │ beq 244c24 │ │ │ │ mov r2, #1 │ │ │ │ mov r6, r2 │ │ │ │ strb r1, [sp, #4] │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6ebdc4 │ │ │ │ + bl 6ebdb4 │ │ │ │ b 244a18 │ │ │ │ ldr r1, [pc, #68] @ 244c70 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6ebdc4 │ │ │ │ + bl 6ebdb4 │ │ │ │ mov r6, #1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r4, #200] @ 0xc8 │ │ │ │ mov r2, r6 │ │ │ │ strb r3, [sp, #4] │ │ │ │ b 244a10 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, ip, ip, ror #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, lr, sl, lsl #17 │ │ │ │ + rsbeq pc, lr, sl, ror r8 @ │ │ │ │ andeq r5, r0, fp, lsl fp │ │ │ │ rsbseq r6, ip, r4, ror r9 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbeq lr, r7, r0, lsl r3 │ │ │ │ + rsbeq lr, r7, r0, lsl #6 │ │ │ │ │ │ │ │ 00244c74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #92] @ 244ce8 │ │ │ │ @@ -101231,23 +101231,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, #0 │ │ │ │ ldr r4, [r4, #1024] @ 0x400 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #28] @ 244cec │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ adds r2, r0, #250 @ 0xfa │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ strheq r6, [r7], r4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ │ │ │ │ 00244cf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -101259,43 +101259,43 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #216 @ 0xd8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #13 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r4, #148] @ 0x94 │ │ │ │ ldr r1, [r4, #144] @ 0x90 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 236b34 │ │ │ │ - rsbeq pc, lr, r0, lsr r5 @ │ │ │ │ - subseq r6, ip, r0, lsl #11 │ │ │ │ - @ instruction: 0x005c6594 │ │ │ │ + rsbeq pc, lr, r0, lsr #10 │ │ │ │ + subseq r6, ip, r0, ror r5 │ │ │ │ + subseq r6, ip, r4, lsl #11 │ │ │ │ │ │ │ │ 00244d50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #44] @ 244d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 589418 │ │ │ │ + bl 589408 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r0, [pc, #16] @ 244d98 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #132 @ 0x84 │ │ │ │ - b 588844 │ │ │ │ - ldrsheq r9, [ip], #-176 @ 0xffffff50 │ │ │ │ + b 588834 │ │ │ │ + subseq r9, ip, r0, ror #23 │ │ │ │ rsbseq r9, r4, r4, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 244df8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -101303,26 +101303,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 244e00 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r9, ip, r8, asr #26 │ │ │ │ - @ instruction: 0x006f0598 │ │ │ │ - subseq r9, ip, ip, lsr #26 │ │ │ │ + subseq r9, ip, r8, lsr sp │ │ │ │ + rsbeq r0, pc, r8, lsl #11 │ │ │ │ + subseq r9, ip, ip, lsl sp │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ mvn r0, #0 │ │ │ │ bx lr │ │ │ │ @@ -101330,17 +101330,17 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #8] @ 244e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ bl 1e3244 │ │ │ │ - subseq r9, ip, r8, ror #25 │ │ │ │ + ldrsbeq r9, [ip], #-200 @ 0xffffff38 │ │ │ │ │ │ │ │ 00244e4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #52] @ 244e98 │ │ │ │ @@ -101357,15 +101357,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r4, sp, ip, asr #16 │ │ │ │ ldr r0, [pc, #4] @ 244ea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r9, r4, r4, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r2] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -101431,15 +101431,15 @@ │ │ │ │ ldr r0, [r7, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #12] @ 244fd0 │ │ │ │ bl 23d628 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ b 244f14 │ │ │ │ - rsbeq r0, pc, r4, asr #8 │ │ │ │ + rsbeq r0, pc, r4, lsr r4 @ │ │ │ │ strdeq r7, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #17 │ │ │ │ str r3, [r1] │ │ │ │ @@ -101447,55 +101447,55 @@ │ │ │ │ mov r0, #12 │ │ │ │ mov r6, r1 │ │ │ │ bl 1e1060 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r0 │ │ │ │ str r4, [r6, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6ecdc4 │ │ │ │ + bl 6ecdb4 │ │ │ │ ldr r1, [pc, #84] @ 24506c │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ strb r6, [r4, #6] │ │ │ │ - bl 7cf2a4 │ │ │ │ + bl 7cf294 │ │ │ │ ldr r1, [pc, #60] @ 245070 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r6, [r4, #8] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 7cf2a4 │ │ │ │ + bl 7cf294 │ │ │ │ strb r0, [r4, #9] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r9, ip, r8, asr pc │ │ │ │ - subseq sl, ip, r4, lsr r0 │ │ │ │ + subseq r9, ip, r8, asr #30 │ │ │ │ + subseq sl, ip, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 24510c │ │ │ │ ldr r2, [pc, #128] @ 245110 │ │ │ │ ldr r1, [pc, #128] @ 245114 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #96] @ 245118 │ │ │ │ ldr ip, [pc, #96] @ 24511c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #92] @ 245120 │ │ │ │ ldr r2, [pc, #92] @ 245124 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -101511,17 +101511,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, pc, r0, lsl #6 │ │ │ │ - @ instruction: 0x005c9898 │ │ │ │ - rsbeq sl, r4, ip, asr #14 │ │ │ │ + strdeq r0, [pc], #-32 @ │ │ │ │ + subseq r9, ip, r8, lsl #17 │ │ │ │ + rsbeq sl, r4, ip, lsr r7 │ │ │ │ andeq r1, r0, r4, lsl #28 │ │ │ │ @ instruction: 0xffffff08 │ │ │ │ muleq r0, r8, r8 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -101535,53 +101535,53 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #128 @ 0x80 │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ b 2451bc │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 6ebf5c │ │ │ │ + bl 588edc │ │ │ │ + bl 6ebf4c │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ subs ip, r0, #0 │ │ │ │ beq 2451dc │ │ │ │ ldr lr, [r5, #136] @ 0x88 │ │ │ │ mov r1, r4 │ │ │ │ cmp ip, lr │ │ │ │ movcc r4, ip │ │ │ │ movcs r4, lr │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r5, #152] @ 0x98 │ │ │ │ mov r2, r4 │ │ │ │ - bl 6ebfcc │ │ │ │ + bl 6ebfbc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e9a1c │ │ │ │ + bl 7e9a0c │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e9804 │ │ │ │ + bl 7e97f4 │ │ │ │ ldr r4, [pc, #56] @ 245204 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 245160 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r0, pc, ip, asr #4 │ │ │ │ - subseq r9, ip, r8, ror #15 │ │ │ │ - rsbeq sl, r4, r4, lsr #12 │ │ │ │ + rsbeq r0, pc, ip, lsr r2 @ │ │ │ │ + ldrsbeq r9, [ip], #-120 @ 0xffffff88 │ │ │ │ + rsbeq sl, r4, r4, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldrb r2, [r1, #17] │ │ │ │ ldrb r5, [r1, #16] │ │ │ │ mov r9, r0 │ │ │ │ @@ -101642,23 +101642,23 @@ │ │ │ │ sub r3, r5, r4 │ │ │ │ cmp r3, #1024 @ 0x400 │ │ │ │ movcs r3, #1024 @ 0x400 │ │ │ │ add r1, r3, #8 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, sl │ │ │ │ - bl 7e99cc │ │ │ │ + bl 7e99bc │ │ │ │ add r1, r6, r4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r0, sl │ │ │ │ - bl 7e99cc │ │ │ │ + bl 7e99bc │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r4, r4, r3 │ │ │ │ cmp r5, r4 │ │ │ │ bhi 2452fc │ │ │ │ mov r0, r9 │ │ │ │ bl 24512c │ │ │ │ ldr r2, [pc, #268] @ 245468 │ │ │ │ @@ -101679,15 +101679,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r4, [pc, #204] @ 24546c │ │ │ │ add r4, pc, r4 │ │ │ │ b 2452b4 │ │ │ │ ldr r0, [pc, #196] @ 245470 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 245354 │ │ │ │ ldr r4, [pc, #184] @ 245474 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2452b4 │ │ │ │ ldr r3, [pc, #176] @ 245478 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -101706,43 +101706,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 245484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2452c8 │ │ │ │ ldr r0, [pc, #68] @ 245488 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2452c8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, ip, r0, asr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, ip, r8, ror r1 │ │ │ │ rsbseq r8, r4, r4, ror #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r6, ip, r0, lsr #1 │ │ │ │ - subseq r9, ip, r4, lsr #15 │ │ │ │ - ldrsbeq r9, [ip], #-120 @ 0xffffff88 │ │ │ │ - subseq r9, ip, r8, lsl #15 │ │ │ │ + @ instruction: 0x005c9794 │ │ │ │ + subseq r9, ip, r8, asr #15 │ │ │ │ + subseq r9, ip, r8, ror r7 │ │ │ │ andeq r4, r0, r0, lsr r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r9, ip, r4, lsl #14 │ │ │ │ subseq r9, ip, r4, lsl r7 │ │ │ │ - subseq r9, ip, r4, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #28 │ │ │ │ mov r5, r1 │ │ │ │ @@ -102232,22 +102232,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1968] @ 24641c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 245ae8 │ │ │ │ ldr r2, [pc, #1940] @ 246420 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ @@ -102274,22 +102274,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1808] @ 246424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r2, [r5, #5] │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #6] │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r5, #7] │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ @@ -102464,25 +102464,25 @@ │ │ │ │ cmp fp, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ beq 245e68 │ │ │ │ b 245e64 │ │ │ │ ldr r0, [pc, #1132] @ 246458 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r2, [r5, #24] │ │ │ │ ldrb ip, [r5, #25] │ │ │ │ ldrb r0, [r5, #26] │ │ │ │ ldrb r1, [r5, #27] │ │ │ │ b 245ae8 │ │ │ │ ldr r0, [pc, #1100] @ 24645c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 245d18 │ │ │ │ cmp r4, #40 @ 0x28 │ │ │ │ bhi 246074 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 245ed4 │ │ │ │ mov r0, r9 │ │ │ │ bl 233da8 │ │ │ │ @@ -102524,22 +102524,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #880] @ 24646c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 245f34 │ │ │ │ ldr r2, [pc, #852] @ 246464 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 245f34 │ │ │ │ @@ -102568,23 +102568,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 246474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 245e74 │ │ │ │ add r2, r6, #276 @ 0x114 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r2 │ │ │ │ bl 234104 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -102605,15 +102605,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 246068 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #604] @ 24647c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 245f34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 2462d8 │ │ │ │ ldr r2, [r7] │ │ │ │ cmp r2, #0 │ │ │ │ beq 246040 │ │ │ │ @@ -102636,41 +102636,41 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #444] @ 246484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 246040 │ │ │ │ bl 233da8 │ │ │ │ b 246040 │ │ │ │ ldr fp, [pc, #424] @ 246488 │ │ │ │ add fp, pc, fp │ │ │ │ b 246238 │ │ │ │ ldr r0, [pc, #416] @ 24648c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 245e74 │ │ │ │ ldr r0, [pc, #400] @ 246490 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 246040 │ │ │ │ ldr r3, [pc, #380] @ 246494 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2461d8 │ │ │ │ ldr r3, [pc, #232] @ 246414 │ │ │ │ @@ -102686,21 +102686,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 246498 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2461d8 │ │ │ │ add sl, r6, sl, lsl #2 │ │ │ │ ldr r3, [sl, #308] @ 0x134 │ │ │ │ ldr r2, [pc, #260] @ 24649c │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [sl, #308] @ 0x134 │ │ │ │ ldr r3, [pc, #56] @ 2463dc │ │ │ │ @@ -102712,67 +102712,67 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 246214 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2341b8 │ │ │ │ ldr r0, [pc, #208] @ 2464a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2461d8 │ │ │ │ rsbseq r5, ip, ip, ror #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r5, [ip], #-168 @ 0xffffff58 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, ip, r4, lsr #21 │ │ │ │ ldrsheq r8, [r4], #-112 @ 0xffffff90 @ │ │ │ │ - rsbeq pc, lr, r0, asr r9 @ │ │ │ │ + rsbeq pc, lr, r0, asr #18 │ │ │ │ rsbseq r8, r4, ip, ror #13 │ │ │ │ - subseq r9, ip, ip, lsl #1 │ │ │ │ + subseq r9, ip, ip, ror r0 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ @ instruction: 0xfffffa04 │ │ │ │ - subseq r9, ip, ip, lsl #1 │ │ │ │ + subseq r9, ip, ip, ror r0 │ │ │ │ rsbseq r5, ip, r4, asr r8 │ │ │ │ - subseq r8, ip, r0, ror #30 │ │ │ │ + subseq r8, ip, r0, asr pc │ │ │ │ @ instruction: 0x00003fb4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, ip, ip, lsl #31 │ │ │ │ + subseq r8, ip, ip, ror pc │ │ │ │ andeq r4, r0, r0, asr #5 │ │ │ │ - @ instruction: 0x005c8e90 │ │ │ │ - rsbeq pc, lr, r8, asr #12 │ │ │ │ - ldrheq r8, [ip], #-216 @ 0xffffff28 │ │ │ │ + subseq r8, ip, r0, lsl #29 │ │ │ │ + rsbeq pc, lr, r8, lsr r6 @ │ │ │ │ + subseq r8, ip, r8, lsr #27 │ │ │ │ rsbseq r5, ip, r0, ror #12 │ │ │ │ ldrsbeq r5, [ip], #-84 @ 0xffffffac @ │ │ │ │ - subseq r9, ip, r8, lsl #4 │ │ │ │ + ldrsheq r9, [ip], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0x0074829c │ │ │ │ - subseq r8, ip, r0, asr ip │ │ │ │ - strdeq pc, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r8, ip, r8, lsl #28 │ │ │ │ + subseq r8, ip, r0, asr #24 │ │ │ │ + rsbeq pc, lr, r0, ror #7 │ │ │ │ + ldrsheq r8, [ip], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, fp, lsl #5 │ │ │ │ rsbseq r8, r4, r0, asr #3 │ │ │ │ - subseq r8, ip, r8, ror #22 │ │ │ │ - subseq r8, ip, r0, lsr ip │ │ │ │ - ldrheq r8, [ip], #-188 @ 0xffffff44 │ │ │ │ + subseq r8, ip, r8, asr fp │ │ │ │ + subseq r8, ip, r0, lsr #24 │ │ │ │ + subseq r8, ip, ip, lsr #23 │ │ │ │ ldrheq r5, [ip], #-52 @ 0xffffffcc @ │ │ │ │ muleq r0, r4, pc @ │ │ │ │ - @ instruction: 0x005c8a94 │ │ │ │ - subseq r8, ip, r4, lsr #24 │ │ │ │ + subseq r8, ip, r4, lsl #21 │ │ │ │ + subseq r8, ip, r4, lsl ip │ │ │ │ andeq r1, r0, r0, asr #13 │ │ │ │ - @ instruction: 0x005c8a94 │ │ │ │ + subseq r8, ip, r4, lsl #21 │ │ │ │ rsbseq r5, ip, r8, lsl #4 │ │ │ │ - subseq r8, ip, r8, lsr #22 │ │ │ │ + subseq r8, ip, r8, lsl fp │ │ │ │ andeq r4, r0, r8, rrx │ │ │ │ - ldrsbeq r8, [ip], #-156 @ 0xffffff64 │ │ │ │ - subseq r8, ip, r4, ror #16 │ │ │ │ - subseq r8, ip, ip, lsl #19 │ │ │ │ - subseq r8, ip, r4, ror #19 │ │ │ │ + subseq r8, ip, ip, asr #19 │ │ │ │ + subseq r8, ip, r4, asr r8 │ │ │ │ + subseq r8, ip, ip, ror r9 │ │ │ │ + ldrsbeq r8, [ip], #-148 @ 0xffffff6c │ │ │ │ @ instruction: 0x00004ab4 │ │ │ │ - subseq r8, ip, ip, ror #19 │ │ │ │ + ldrsbeq r8, [ip], #-156 @ 0xffffff64 │ │ │ │ rsbseq r5, ip, ip, asr r0 │ │ │ │ - subseq r8, ip, r8, asr #19 │ │ │ │ + ldrheq r8, [ip], #-152 @ 0xffffff68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r1] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -102793,19 +102793,19 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #231 @ 0xe7 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 6ebd3c │ │ │ │ + b 6ebd2c │ │ │ │ ldr r7, [r1, #4] │ │ │ │ mov r6, r0 │ │ │ │ ldr r8, [r7, #8] │ │ │ │ ldr sl, [r7, #4] │ │ │ │ mov r0, r8 │ │ │ │ bl 2340c8 │ │ │ │ sub r9, r6, #4 │ │ │ │ @@ -102946,17 +102946,17 @@ │ │ │ │ strb r3, [r0, #19] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #9 │ │ │ │ b 24665c │ │ │ │ cmp r2, #0 │ │ │ │ beq 246760 │ │ │ │ b 24667c │ │ │ │ - @ instruction: 0x006eee98 │ │ │ │ - subseq r8, ip, r8, lsr r4 │ │ │ │ - rsbeq r9, r4, ip, ror #5 │ │ │ │ + rsbeq lr, lr, r8, lsl #29 │ │ │ │ + subseq r8, ip, r8, lsr #8 │ │ │ │ + ldrdeq r9, [r4], #-44 @ 0xffffffd4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #416] @ 24693c │ │ │ │ ldr r1, [pc, #416] @ 246940 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -102970,15 +102970,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2468b0 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ - bl 7e9828 │ │ │ │ + bl 7e9818 │ │ │ │ mov r5, #0 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #96 @ 0x60 │ │ │ │ bl 1e2e54 │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ str r5, [r4, #104] @ 0x68 │ │ │ │ @@ -103046,38 +103046,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 246960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2467d4 │ │ │ │ ldr r0, [pc, #52] @ 246964 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2467d4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, ip, r0, ror #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, ip, r0, asr #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, ip, r4, asr #23 │ │ │ │ rsbseq r4, ip, r8, lsl #23 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, ip, r8, lsr #9 │ │ │ │ - ldrheq r8, [ip], #-76 @ 0xffffffb4 │ │ │ │ + @ instruction: 0x005c8498 │ │ │ │ + subseq r8, ip, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #892] @ 246cfc │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103093,15 +103093,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr sl, [pc, #832] @ 246d10 │ │ │ │ cmp r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ movne r4, r9 │ │ │ │ movne r8, #0 │ │ │ │ movne r5, r0 │ │ │ │ addne r7, r5, #96 @ 0x60 │ │ │ │ @@ -103236,23 +103236,23 @@ │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #296] @ 246d1c │ │ │ │ ldr r0, [pc, #296] @ 246d20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 246b50 │ │ │ │ ldr r1, [pc, #276] @ 246d24 │ │ │ │ ldr r0, [pc, #276] @ 246d28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #136 @ 0x88 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #20 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 246b74 │ │ │ │ ldr r3, [pc, #252] @ 246d2c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 246ab4 │ │ │ │ ldr r3, [pc, #236] @ 246d30 │ │ │ │ @@ -103269,85 +103269,85 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 246d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 246ab4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2458d8 │ │ │ │ b 246b74 │ │ │ │ ldr r0, [pc, #120] @ 246d3c │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r5, #112] @ 0x70 │ │ │ │ b 246ab4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #96] @ 246d40 │ │ │ │ ldr r1, [pc, #96] @ 246d44 │ │ │ │ ldr r0, [pc, #96] @ 246d48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq lr, lr, r0, lsl sl │ │ │ │ + rsbeq lr, lr, r0, lsl #20 │ │ │ │ rsbseq r4, ip, r4, ror #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r8, ip, r4, lsl #8 │ │ │ │ - subseq r8, ip, r4, asr r4 │ │ │ │ + ldrsheq r8, [ip], #-52 @ 0xffffffcc │ │ │ │ + subseq r8, ip, r4, asr #8 │ │ │ │ rsbseq r4, ip, ip, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, ip, r4, asr r8 │ │ │ │ - @ instruction: 0x006ee79c │ │ │ │ - @ instruction: 0x005c8298 │ │ │ │ - rsbeq lr, lr, r0, lsl #15 │ │ │ │ - subseq r8, ip, ip, asr r2 │ │ │ │ + rsbeq lr, lr, ip, lsl #15 │ │ │ │ + subseq r8, ip, r8, lsl #5 │ │ │ │ + rsbeq lr, lr, r0, ror r7 │ │ │ │ + subseq r8, ip, ip, asr #4 │ │ │ │ andeq r1, r0, ip, lsr #29 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, ip, ip, lsl #3 │ │ │ │ - @ instruction: 0x005c8194 │ │ │ │ - rsbeq lr, lr, ip, lsr #13 │ │ │ │ - subseq r8, ip, ip, asr #1 │ │ │ │ - subseq r8, ip, ip, lsr #2 │ │ │ │ + subseq r8, ip, ip, ror r1 │ │ │ │ + subseq r8, ip, r4, lsl #3 │ │ │ │ + @ instruction: 0x006ee69c │ │ │ │ + ldrheq r8, [ip], #-12 │ │ │ │ + subseq r8, ip, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 246d94 │ │ │ │ ldr r2, [pc, #48] @ 246d98 │ │ │ │ ldr r1, [pc, #48] @ 246d9c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 24512c │ │ │ │ - rsbeq lr, lr, r8, lsr #12 │ │ │ │ - subseq r8, ip, r0, asr #32 │ │ │ │ - subseq r8, ip, r8, lsl #1 │ │ │ │ + rsbeq lr, lr, r8, lsl r6 │ │ │ │ + subseq r8, ip, r0, lsr r0 │ │ │ │ + subseq r8, ip, r8, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #124] @ 246e34 │ │ │ │ ldr r5, [pc, #124] @ 246e38 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -103355,72 +103355,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r6, #92 @ 0x5c │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #88] @ 246e40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #128 @ 0x80 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr ip, [pc, #72] @ 246e44 │ │ │ │ mov r2, #924 @ 0x39c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r6, #160 @ 0xa0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq lr, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrsheq r7, [ip], #-240 @ 0xffffff10 │ │ │ │ - subseq r8, ip, ip, lsr #32 │ │ │ │ - subseq r8, ip, r8, asr #1 │ │ │ │ - subseq r8, ip, r0, asr #1 │ │ │ │ + rsbeq lr, lr, r8, asr #11 │ │ │ │ + subseq r7, ip, r0, ror #31 │ │ │ │ + subseq r8, ip, ip, lsl r0 │ │ │ │ + ldrheq r8, [ip], #-8 │ │ │ │ + ldrheq r8, [ip], #-0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 246eb8 │ │ │ │ ldr r2, [pc, #88] @ 246ebc │ │ │ │ ldr r1, [pc, #88] @ 246ec0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 47771c │ │ │ │ mov r0, r4 │ │ │ │ bl 246784 │ │ │ │ ldr r0, [r4, #272] @ 0x110 │ │ │ │ cmp r0, #0 │ │ │ │ beq 246ea8 │ │ │ │ bl 23c204 │ │ │ │ add r0, r4, #128 @ 0x80 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e9834 │ │ │ │ - rsbeq lr, lr, ip, lsr #10 │ │ │ │ - subseq r7, ip, r4, asr #30 │ │ │ │ - subseq r7, ip, ip, lsl #31 │ │ │ │ + b 7e9824 │ │ │ │ + rsbeq lr, lr, ip, lsl r5 │ │ │ │ + subseq r7, ip, r4, lsr pc │ │ │ │ + subseq r7, ip, ip, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #220] @ 246fb8 │ │ │ │ mov r5, r1 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103430,15 +103430,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r6, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r6 │ │ │ │ ldr r5, [r5, #4] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ bl 477694 │ │ │ │ cmp r0, #0 │ │ │ │ bne 246f68 │ │ │ │ @@ -103474,17 +103474,17 @@ │ │ │ │ ldr r1, [pc, #32] @ 246fc4 │ │ │ │ add r0, r4, #160 @ 0xa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #232 @ 0xe8 │ │ │ │ bl 23c074 │ │ │ │ str r0, [r4, #272] @ 0x110 │ │ │ │ b 246f60 │ │ │ │ - strheq lr, [lr], #-68 @ 0xffffffbc @ │ │ │ │ - subseq r7, ip, r0, lsl #30 │ │ │ │ - ldrheq r7, [ip], #-236 @ 0xffffff14 │ │ │ │ + rsbeq lr, lr, r4, lsr #9 │ │ │ │ + ldrsheq r7, [ip], #-224 @ 0xffffff20 │ │ │ │ + subseq r7, ip, ip, lsr #29 │ │ │ │ rsbseq r7, r4, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [pc, #548] @ 247204 │ │ │ │ ldr lr, [pc, #548] @ 247208 │ │ │ │ @@ -103501,15 +103501,15 @@ │ │ │ │ mov r3, #69 @ 0x45 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #488] @ 247218 │ │ │ │ ldr r3, [pc, #488] @ 24721c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r7, r3] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -103560,21 +103560,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 247234 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r0, r8 │ │ │ │ bl 246784 │ │ │ │ ldr r2, [pc, #252] @ 247238 │ │ │ │ ldr r3, [pc, #204] @ 24720c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -103582,74 +103582,74 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 247200 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 6ebd3c │ │ │ │ + b 6ebd2c │ │ │ │ ldr r3, [pc, #188] @ 247230 │ │ │ │ subs r9, r4, #0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ movne r9, #1 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2471dc │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 24723c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ cmp r4, #0 │ │ │ │ bne 247050 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2470b8 │ │ │ │ b 24712c │ │ │ │ ldr r0, [pc, #92] @ 247240 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2471c4 │ │ │ │ ldr r0, [pc, #76] @ 247244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24712c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq lr, lr, ip, lsr #7 │ │ │ │ + @ instruction: 0x006ee39c │ │ │ │ rsbseq r4, ip, r0, lsl r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, ip, r8, lsr #27 │ │ │ │ - ldrsheq r7, [ip], #-208 @ 0xffffff30 │ │ │ │ + @ instruction: 0x005c7d98 │ │ │ │ + subseq r7, ip, r0, ror #27 │ │ │ │ rsbseq r4, ip, ip, asr #7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, ip, r4, lsr #7 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r4, r0, r4, lsl fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, ip, r4, lsl lr │ │ │ │ + subseq r7, ip, r4, lsl #28 │ │ │ │ rsbseq r4, ip, r0, asr #5 │ │ │ │ - subseq r7, ip, r4, lsr sp │ │ │ │ - subseq r7, ip, r8, lsr sp │ │ │ │ - subseq r7, ip, r4, ror #26 │ │ │ │ + subseq r7, ip, r4, lsr #26 │ │ │ │ + subseq r7, ip, r8, lsr #26 │ │ │ │ + subseq r7, ip, r4, asr sp │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 247258 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r7, r4, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #248] @ 24736c │ │ │ │ ldr r2, [pc, #248] @ 247370 │ │ │ │ @@ -103657,44 +103657,44 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #216] @ 247378 │ │ │ │ ldr r3, [pc, #216] @ 24737c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #212] @ 247380 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #204] @ 247384 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r0, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #196] @ 247388 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r3, [pc, #184] @ 24738c │ │ │ │ ldr r2, [pc, #184] @ 247390 │ │ │ │ ldr r1, [pc, #184] @ 247394 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58df90 │ │ │ │ + bl 58df80 │ │ │ │ ldr r3, [pc, #164] @ 247398 │ │ │ │ ldr r2, [pc, #164] @ 24739c │ │ │ │ ldr r1, [pc, #164] @ 2473a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58df90 │ │ │ │ + bl 58df80 │ │ │ │ ldr r0, [pc, #144] @ 2473a4 │ │ │ │ ldr r3, [pc, #144] @ 2473a8 │ │ │ │ ldr ip, [pc, #144] @ 2473ac │ │ │ │ ldr r0, [r5, r0] │ │ │ │ ldr r2, [pc, #140] @ 2473b0 │ │ │ │ ldr r1, [pc, #140] @ 2473b4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -103702,42 +103702,42 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 58e104 │ │ │ │ + bl 58e0f4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrdeq lr, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq r3, ip, ip, asr fp │ │ │ │ - subseq r3, ip, r4, lsr fp │ │ │ │ + rsbeq lr, lr, r8, asr #3 │ │ │ │ + subseq r3, ip, ip, asr #22 │ │ │ │ + subseq r3, ip, r4, lsr #22 │ │ │ │ andeq r0, r0, ip, lsl #4 │ │ │ │ andeq r1, r0, ip, asr #32 │ │ │ │ - subseq r7, ip, r0, ror #29 │ │ │ │ + ldrsbeq r7, [ip], #-224 @ 0xffffff20 │ │ │ │ rsbseq r4, ip, r8, asr #2 │ │ │ │ andeq r0, r0, ip, lsl pc │ │ │ │ andeq r0, r0, r0, lsr lr │ │ │ │ muleq r0, ip, lr │ │ │ │ - ldrheq r7, [ip], #-228 @ 0xffffff1c │ │ │ │ + subseq r7, ip, r4, lsr #29 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, r4, lsr #27 │ │ │ │ - rsbeq r7, r8, r0, lsr #8 │ │ │ │ + rsbeq r7, r8, r0, lsl r4 │ │ │ │ andeq r2, r0, r8, lsl r0 │ │ │ │ andeq r0, r0, r0, lsr ip │ │ │ │ andeq r0, r0, r4, lsr #25 │ │ │ │ - subseq r7, ip, ip, ror #28 │ │ │ │ - subseq r7, ip, r4, ror lr │ │ │ │ + subseq r7, ip, ip, asr lr │ │ │ │ + subseq r7, ip, r4, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r2, [r0, #30] │ │ │ │ ldr r1, [pc, #216] @ 2474ac │ │ │ │ mov r5, r0 │ │ │ │ @@ -103816,15 +103816,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #236] @ 0xec │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r5, #0 │ │ │ │ add r9, sp, #44 @ 0x2c │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, r5 │ │ │ │ add sl, sp, #140 @ 0x8c │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb r5, [sp, #14] │ │ │ │ @@ -103903,27 +103903,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #920] @ 247a00 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 247848 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #900] @ 247a04 │ │ │ │ mov r2, #320 @ 0x140 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ ldr r2, [pc, #864] @ 247a08 │ │ │ │ ldr r3, [pc, #812] @ 2479d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #236] @ 0xec │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -103942,15 +103942,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, #316 @ 0x13c │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb5bc │ │ │ │ + bl 7cb5ac │ │ │ │ b 2476a0 │ │ │ │ sub r2, r3, #352 @ 0x160 │ │ │ │ cmp r2, #352 @ 0x160 │ │ │ │ bcc 247778 │ │ │ │ ldrb r2, [r0, #-100] @ 0xffffff9c │ │ │ │ asr r2, r2, r1 │ │ │ │ tst r2, #1 │ │ │ │ @@ -103999,15 +103999,15 @@ │ │ │ │ ldr ip, [pc, #568] @ 247a10 │ │ │ │ ldr r2, [pc, #568] @ 247a14 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2476a0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [pc, #536] @ 247a18 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r2, sp, #15 │ │ │ │ strb r3, [sp, #15] │ │ │ │ bl 1e2308 <__ioctl_time64@plt> │ │ │ │ @@ -104021,24 +104021,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ ldr r2, [pc, #488] @ 247a28 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 1e1d8c │ │ │ │ b 2476a0 │ │ │ │ ldr r1, [pc, #464] @ 247a2c │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7e0d20 │ │ │ │ + bl 7e0d10 │ │ │ │ ldr r3, [r4, #800] @ 0x320 │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ strbne r3, [r4, #29] │ │ │ │ beq 2478f0 │ │ │ │ ldr r3, [pc, #424] @ 247a30 │ │ │ │ mov r0, #0 │ │ │ │ @@ -104057,15 +104057,15 @@ │ │ │ │ ldr r2, [pc, #372] @ 247a34 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [pc, #356] @ 247a38 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 247848 │ │ │ │ ldrb r3, [sp, #15] │ │ │ │ tst r3, #1 │ │ │ │ bne 2478fc │ │ │ │ ldrb r3, [sp, #13] │ │ │ │ b 2475e8 │ │ │ │ mov r0, r4 │ │ │ │ @@ -104103,66 +104103,66 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #356 @ 0x164 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 247848 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r3, [pc, #176] @ 247a50 │ │ │ │ ldr r2, [pc, #176] @ 247a54 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #172] @ 247a58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #364 @ 0x16c │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 247848 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sp, lr, r0, lsl #31 │ │ │ │ + rsbeq sp, lr, r0, ror pc │ │ │ │ rsbseq r3, ip, r0, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, ip, r8, asr #25 │ │ │ │ - subseq r7, ip, r8, asr #25 │ │ │ │ + ldrheq r7, [ip], #-200 @ 0xffffff38 │ │ │ │ + ldrheq r7, [ip], #-200 @ 0xffffff38 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ andhi r4, r1, r0, lsr #10 │ │ │ │ rsbhi r4, r0, r1, lsr #10 │ │ │ │ rsbhi r4, r0, r8, lsl r5 │ │ │ │ - rsbeq sp, lr, r0, lsl #28 │ │ │ │ - subseq r7, ip, r4, lsr ip │ │ │ │ - subseq r7, ip, r4, asr fp │ │ │ │ + strdeq sp, [lr], #-208 @ 0xffffff30 @ │ │ │ │ + subseq r7, ip, r4, lsr #24 │ │ │ │ + subseq r7, ip, r4, asr #22 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - subseq r7, ip, r8, ror fp │ │ │ │ + subseq r7, ip, r8, ror #22 │ │ │ │ rsbseq r3, ip, r4, asr sp │ │ │ │ andhi r4, r1, r2, lsr #10 │ │ │ │ - subseq r7, ip, r4, lsl #20 │ │ │ │ + ldrsheq r7, [ip], #-148 @ 0xffffff6c │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ andhi r4, r1, r3, lsr #10 │ │ │ │ - rsbeq sp, lr, r8, lsr #24 │ │ │ │ - subseq r7, ip, r0, lsl #21 │ │ │ │ - subseq r7, ip, ip, ror r9 │ │ │ │ + rsbeq sp, lr, r8, lsl ip │ │ │ │ + subseq r7, ip, r0, ror sl │ │ │ │ + subseq r7, ip, ip, ror #18 │ │ │ │ muleq r0, fp, r1 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rsbseq r1, sp, r4, asr #28 │ │ │ │ - subseq r7, ip, r8, asr r9 │ │ │ │ + subseq r7, ip, r8, asr #18 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ andshi r4, r8, r0, asr #10 │ │ │ │ andshi r4, r8, r1, asr #10 │ │ │ │ - rsbeq sp, lr, r0, ror #21 │ │ │ │ - subseq r7, ip, r4, asr #17 │ │ │ │ - subseq r7, ip, r8, lsr r8 │ │ │ │ - rsbeq sp, lr, r8, lsr #21 │ │ │ │ + ldrdeq sp, [lr], #-160 @ 0xffffff60 @ │ │ │ │ ldrheq r7, [ip], #-132 @ 0xffffff7c │ │ │ │ - subseq r7, ip, r0, lsl #16 │ │ │ │ + subseq r7, ip, r8, lsr #16 │ │ │ │ + @ instruction: 0x006eda98 │ │ │ │ + subseq r7, ip, r4, lsr #17 │ │ │ │ + ldrsheq r7, [ip], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r9, [pc, #1224] @ 247f3c │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -104290,15 +104290,15 @@ │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e319c <__fprintf_chk@plt> │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7e0d20 │ │ │ │ + bl 7e0d10 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 1e1d8c │ │ │ │ ldrh r1, [r6, #10] │ │ │ │ cmp r1, #0 │ │ │ │ beq 247de8 │ │ │ │ @@ -104469,20 +104469,20 @@ │ │ │ │ subs r2, r2, #0 │ │ │ │ movne r2, #1 │ │ │ │ mov r0, r1 │ │ │ │ bl 23d404 │ │ │ │ b 247a88 │ │ │ │ rsbseq r3, ip, r8, ror r9 │ │ │ │ rscseq pc, pc, r0, lsl #30 │ │ │ │ - rsbeq sp, lr, r0, ror #18 │ │ │ │ - strheq sp, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + rsbeq sp, lr, r0, asr r9 │ │ │ │ + rsbeq sp, lr, r4, lsr #17 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - rsbeq sp, lr, ip, lsl #16 │ │ │ │ - subseq r7, ip, ip, ror r6 │ │ │ │ - rsbeq sp, lr, r6, lsr #14 │ │ │ │ + strdeq sp, [lr], #-124 @ 0xffffff84 @ │ │ │ │ + subseq r7, ip, ip, ror #12 │ │ │ │ + rsbeq sp, lr, r6, lsl r7 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 247fc4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -104491,53 +104491,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r4, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq sp, [lr], #-68 @ 0xffffffbc @ │ │ │ │ + rsbeq sp, lr, r4, asr #9 │ │ │ │ + subseq r7, ip, r0, lsr #4 │ │ │ │ subseq r7, ip, r0, lsr r2 │ │ │ │ - subseq r7, ip, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 24802c │ │ │ │ ldr r2, [pc, #68] @ 248030 │ │ │ │ ldr r1, [pc, #68] @ 248034 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #856] @ 0x358 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sp, lr, r8, ror #8 │ │ │ │ + rsbeq sp, lr, r8, asr r4 │ │ │ │ + ldrheq r7, [ip], #-20 @ 0xffffffec │ │ │ │ subseq r7, ip, r4, asr #3 │ │ │ │ - ldrsbeq r7, [ip], #-20 @ 0xffffffec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 24809c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2480a0 │ │ │ │ @@ -104545,53 +104545,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ strb r4, [r0, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strdeq sp, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ + rsbeq sp, lr, ip, ror #7 │ │ │ │ + subseq r7, ip, r8, asr #2 │ │ │ │ subseq r7, ip, r8, asr r1 │ │ │ │ - subseq r7, ip, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 248104 │ │ │ │ ldr r2, [pc, #68] @ 248108 │ │ │ │ ldr r1, [pc, #68] @ 24810c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x006ed390 │ │ │ │ + rsbeq sp, lr, r0, lsl #7 │ │ │ │ + ldrsbeq r7, [ip], #-12 │ │ │ │ subseq r7, ip, ip, ror #1 │ │ │ │ - ldrsheq r7, [ip], #-12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 248174 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 248178 │ │ │ │ @@ -104599,90 +104599,90 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ strb r4, [r0, #31] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sp, lr, r4, lsr #6 │ │ │ │ + rsbeq sp, lr, r4, lsl r3 │ │ │ │ + subseq r7, ip, r0, ror r0 │ │ │ │ subseq r7, ip, r0, lsl #1 │ │ │ │ - @ instruction: 0x005c7090 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2481dc │ │ │ │ ldr r2, [pc, #68] @ 2481e0 │ │ │ │ ldr r1, [pc, #68] @ 2481e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #31] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq sp, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq sp, lr, r8, lsr #5 │ │ │ │ + subseq r7, ip, r4 │ │ │ │ subseq r7, ip, r4, lsl r0 │ │ │ │ - subseq r7, ip, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 248234 │ │ │ │ ldr r2, [pc, #52] @ 248238 │ │ │ │ ldr r1, [pc, #52] @ 24823c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - rsbeq sp, lr, r0, asr r2 │ │ │ │ + rsbeq sp, lr, r0, asr #4 │ │ │ │ + @ instruction: 0x005c6f9c │ │ │ │ subseq r6, ip, ip, lsr #31 │ │ │ │ - ldrheq r6, [ip], #-252 @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 2482ec │ │ │ │ ldr r2, [pc, #148] @ 2482f0 │ │ │ │ ldr r1, [pc, #148] @ 2482f4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #24 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r0, #808] @ 0x328 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2482cc │ │ │ │ ldr r2, [r0, #860] @ 0x35c │ │ │ │ ldr r1, [r0, #864] @ 0x360 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -104692,28 +104692,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r1] │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #864] @ 0x360 │ │ │ │ str r3, [r4, #860] @ 0x35c │ │ │ │ - bl 7e0d20 │ │ │ │ + bl 7e0d10 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 1e1d8c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e136c │ │ │ │ ldr r3, [pc, #20] @ 2482f8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ b 2482a4 │ │ │ │ - strdeq sp, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq sp, lr, r8, ror #3 │ │ │ │ + subseq r6, ip, r0, asr #30 │ │ │ │ subseq r6, ip, r0, asr pc │ │ │ │ - subseq r6, ip, r0, ror #30 │ │ │ │ rsbseq r1, sp, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #172] @ 2483c0 │ │ │ │ ldr r6, [pc, #172] @ 2483c4 │ │ │ │ @@ -104724,15 +104724,15 @@ │ │ │ │ add r3, r7, #24 │ │ │ │ add r6, pc, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r2 │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 248380 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #20] │ │ │ │ @@ -104747,27 +104747,27 @@ │ │ │ │ ldr ip, [pc, #68] @ 2483cc │ │ │ │ ldr r2, [pc, #68] @ 2483d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq sp, lr, r0, asr #2 │ │ │ │ - @ instruction: 0x005c6e94 │ │ │ │ - @ instruction: 0x005c6e98 │ │ │ │ - subseq r6, ip, r0, asr pc │ │ │ │ + rsbeq sp, lr, r0, lsr r1 │ │ │ │ + subseq r6, ip, r4, lsl #29 │ │ │ │ + subseq r6, ip, r8, lsl #29 │ │ │ │ + subseq r6, ip, r0, asr #30 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ │ │ │ │ 002483d4 : │ │ │ │ ldr r3, [pc, #176] @ 24848c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -104801,27 +104801,27 @@ │ │ │ │ popge {r4, pc} │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e16fc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #48] @ 24849c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r1, sp, r4, lsl #6 │ │ │ │ addeq r2, r7, r8, ror #26 │ │ │ │ - ldrsbeq r6, [ip], #-232 @ 0xffffff18 │ │ │ │ + subseq r6, ip, r8, asr #29 │ │ │ │ addeq r2, r7, r4, lsr #26 │ │ │ │ - @ instruction: 0x005c6e9c │ │ │ │ + subseq r6, ip, ip, lsl #29 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r0, #456] @ 0x1c8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 248548 │ │ │ │ cmp r3, #3 │ │ │ │ beq 248508 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -104988,36 +104988,36 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #96] @ 2487ac │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq ip, lr, r0, lsr pc │ │ │ │ - @ instruction: 0x00694c98 │ │ │ │ - rsbeq fp, r4, r4, lsr #22 │ │ │ │ - subseq r6, ip, r0, ror #26 │ │ │ │ + rsbeq ip, lr, r0, lsr #30 │ │ │ │ + rsbeq r4, r9, r8, lsl #25 │ │ │ │ + rsbeq fp, r4, r4, lsl fp │ │ │ │ subseq r6, ip, r0, asr sp │ │ │ │ - subseq r6, ip, r4, asr #26 │ │ │ │ - subseq r6, ip, r8, lsr sp │ │ │ │ - rsbeq r8, r2, r4, asr #28 │ │ │ │ - @ instruction: 0x006ece95 │ │ │ │ - strheq fp, [r4], #-164 @ 0xffffff5c @ │ │ │ │ - ldrheq pc, [ip], #-88 @ 0xffffffa8 @ │ │ │ │ - strheq sp, [r2], #-172 @ 0xffffff54 @ │ │ │ │ - subseq r6, ip, r8, lsl #25 │ │ │ │ + subseq r6, ip, r0, asr #26 │ │ │ │ + subseq r6, ip, r4, lsr sp │ │ │ │ + subseq r6, ip, r8, lsr #26 │ │ │ │ + rsbeq r8, r2, r4, lsr lr │ │ │ │ + rsbeq ip, lr, r5, lsl #29 │ │ │ │ + rsbeq fp, r4, r4, lsr #21 │ │ │ │ + subseq pc, ip, r8, lsr #11 │ │ │ │ + rsbeq sp, r2, ip, lsr #21 │ │ │ │ + subseq r6, ip, r8, ror ip │ │ │ │ + @ instruction: 0x005c6c94 │ │ │ │ + @ instruction: 0x005c6c90 │ │ │ │ + subseq r6, ip, r0, ror #25 │ │ │ │ + subseq r6, ip, r0, ror #25 │ │ │ │ subseq r6, ip, r4, lsr #25 │ │ │ │ - subseq r6, ip, r0, lsr #25 │ │ │ │ - ldrsheq r6, [ip], #-192 @ 0xffffff40 │ │ │ │ - ldrsheq r6, [ip], #-192 @ 0xffffff40 │ │ │ │ - ldrheq r6, [ip], #-196 @ 0xffffff3c │ │ │ │ - subseq r6, ip, ip, lsl #25 │ │ │ │ - subseq r6, ip, r4, ror #24 │ │ │ │ - subseq r6, ip, ip, lsr ip │ │ │ │ - subseq r6, ip, r0, lsr #25 │ │ │ │ + subseq r6, ip, ip, ror ip │ │ │ │ + subseq r6, ip, r4, asr ip │ │ │ │ + subseq r6, ip, ip, lsr #24 │ │ │ │ + @ instruction: 0x005c6c90 │ │ │ │ ldr ip, [pc, #656] @ 248a48 │ │ │ │ sub r0, r0, #2 │ │ │ │ add ip, pc, ip │ │ │ │ cmp r0, #18 │ │ │ │ bhi 2487d0 │ │ │ │ ldrb r0, [ip, r0] │ │ │ │ add pc, pc, r0, lsl #2 │ │ │ │ @@ -105176,16 +105176,16 @@ │ │ │ │ strb r3, [r2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq ip, lr, r2, lsr #26 │ │ │ │ - rsbeq ip, lr, r9, lsr #24 │ │ │ │ + rsbeq ip, lr, r2, lsl sp │ │ │ │ + rsbeq ip, lr, r9, lsl ip │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -105202,26 +105202,26 @@ │ │ │ │ cmp r2, #1 │ │ │ │ bhi 248b74 │ │ │ │ ldr r2, [pc, #216] @ 248b7c │ │ │ │ mov r1, r0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr ip, [pc, #196] @ 248b80 │ │ │ │ ldr r3, [pc, #196] @ 248b84 │ │ │ │ ldr r1, [pc, #196] @ 248b88 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #148 @ 0x94 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -105254,17 +105254,17 @@ │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r5, #8] │ │ │ │ str r0, [r5, #4] │ │ │ │ b 248b2c │ │ │ │ bl 1e3244 │ │ │ │ rsbseq r2, ip, r0, lsl #19 │ │ │ │ andeq r3, r0, r4, asr #5 │ │ │ │ - subseq r6, ip, r0, asr #18 │ │ │ │ - strdeq ip, [lr], #-192 @ 0xffffff40 @ │ │ │ │ - subseq r6, ip, r8, lsr #18 │ │ │ │ + subseq r6, ip, r0, lsr r9 │ │ │ │ + rsbeq ip, lr, r0, ror #25 │ │ │ │ + subseq r6, ip, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #244] @ 248c9c │ │ │ │ mov r9, r3 │ │ │ │ @@ -105275,33 +105275,33 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 5d9b98 │ │ │ │ + bl 5d9b88 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 248c20 │ │ │ │ mov r0, #28 │ │ │ │ bl 1e1060 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 248a58 │ │ │ │ mov r0, r4 │ │ │ │ - bl 77e9cc │ │ │ │ + bl 77e9bc │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 248c64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7994ac │ │ │ │ + bl 79949c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #120] @ 248ca4 │ │ │ │ ldr r3, [pc, #112] @ 248ca0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -105419,50 +105419,50 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #28] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 248e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 248d4c │ │ │ │ ldr r0, [pc, #64] @ 248ea0 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8, r9, sl} │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 248d4c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, ip, r8, lsr r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, ip, r4, lsl #14 │ │ │ │ rsbseq r2, ip, r8, lsr #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, r0, r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r6, [ip], #-88 @ 0xffffffa8 │ │ │ │ - subseq r6, ip, ip, asr r6 │ │ │ │ + subseq r6, ip, r8, asr #11 │ │ │ │ + subseq r6, ip, ip, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #292] @ 248fe8 │ │ │ │ @@ -105486,22 +105486,22 @@ │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 248fb4 │ │ │ │ add r7, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 5d9b98 │ │ │ │ + bl 5d9b88 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 248f40 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 248a58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77e9cc │ │ │ │ + bl 77e9bc │ │ │ │ mov r0, r4 │ │ │ │ bl 248580 │ │ │ │ bl 1e35c8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ bne 248f9c │ │ │ │ @@ -105518,38 +105518,38 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 79933c │ │ │ │ + bl 79932c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ mov r5, #0 │ │ │ │ b 248f5c │ │ │ │ ldr r3, [pc, #56] @ 248ff4 │ │ │ │ ldr r0, [pc, #56] @ 248ff8 │ │ │ │ ldr r1, [pc, #56] @ 248ffc │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #165 @ 0xa5 │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 248f40 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, ip, r8, lsr r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007c2498 │ │ │ │ - strdeq ip, [lr], #-112 @ 0xffffff90 @ │ │ │ │ - subseq r6, ip, ip, lsl #11 │ │ │ │ - subseq r6, ip, r8, lsr #8 │ │ │ │ + rsbeq ip, lr, r0, ror #15 │ │ │ │ + subseq r6, ip, ip, ror r5 │ │ │ │ + subseq r6, ip, r8, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb ip, [sp, #44] @ 0x2c │ │ │ │ ldrb r7, [sp, #40] @ 0x28 │ │ │ │ @@ -105577,20 +105577,20 @@ │ │ │ │ movne r2, #20 │ │ │ │ moveq r2, #1 │ │ │ │ b 249044 │ │ │ │ ldr r1, [pc, #188] @ 249140 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r2 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ ldr r1, [pc, #172] @ 249144 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ orrs r0, r9, r0 │ │ │ │ beq 249100 │ │ │ │ mov r3, #19 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r8] │ │ │ │ bne 2490d8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -105607,107 +105607,107 @@ │ │ │ │ b 249050 │ │ │ │ cmp r9, #0 │ │ │ │ ldreq r3, [pc, #88] @ 249150 │ │ │ │ movne r3, #260 @ 0x104 │ │ │ │ str r3, [r6] │ │ │ │ b 249050 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r3, [pc, #68] @ 249154 │ │ │ │ ldr ip, [pc, #68] @ 249158 │ │ │ │ ldr r1, [pc, #68] @ 24915c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #60] @ 249160 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r0, #0 │ │ │ │ b 249054 │ │ │ │ - subseq r6, ip, r8, ror #9 │ │ │ │ - subseq r6, ip, r8, ror #9 │ │ │ │ + ldrsbeq r6, [ip], #-72 @ 0xffffffb8 │ │ │ │ + ldrsbeq r6, [ip], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - @ instruction: 0x006ec69c │ │ │ │ - subseq r6, ip, r8, ror r4 │ │ │ │ - ldrsbeq r6, [ip], #-36 @ 0xffffffdc │ │ │ │ + rsbeq ip, lr, ip, lsl #13 │ │ │ │ + subseq r6, ip, r8, ror #8 │ │ │ │ + subseq r6, ip, r4, asr #5 │ │ │ │ andeq r0, r0, r7, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ beq 2491dc │ │ │ │ - bl 5e373c │ │ │ │ + bl 5e372c │ │ │ │ ldr r1, [pc, #216] @ 24926c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #28] │ │ │ │ - bl 5e37ac │ │ │ │ + bl 5e379c │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5e3970 │ │ │ │ + bl 5e3960 │ │ │ │ cmp r0, #0 │ │ │ │ blt 249250 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 24919c │ │ │ │ ldr r1, [pc, #164] @ 249270 │ │ │ │ ldr r0, [r7, #28] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e3c54 │ │ │ │ + bl 5e3c44 │ │ │ │ cmp r5, #0 │ │ │ │ beq 249238 │ │ │ │ - bl 5e373c │ │ │ │ + bl 5e372c │ │ │ │ ldr r1, [pc, #132] @ 249274 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r7, #32] │ │ │ │ - bl 5e37ac │ │ │ │ + bl 5e379c │ │ │ │ ldr r1, [r5, #4] │ │ │ │ ldr r0, [r7, #32] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #1 │ │ │ │ - bl 5e3970 │ │ │ │ + bl 5e3960 │ │ │ │ cmp r0, #0 │ │ │ │ blt 249250 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2491f8 │ │ │ │ ldr r1, [pc, #80] @ 249278 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ - bl 5e3c54 │ │ │ │ + bl 5e3c44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r6, ip, ip, lsl r4 │ │ │ │ + subseq r6, ip, ip, lsl #8 │ │ │ │ andeq sl, r0, ip, lsl r6 │ │ │ │ - subseq r6, ip, ip, asr #7 │ │ │ │ + ldrheq r6, [ip], #-60 @ 0xffffffc4 │ │ │ │ andeq sl, r0, r8, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ @@ -105792,15 +105792,15 @@ │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, #10 │ │ │ │ ldr r5, [pc, #668] @ 249684 │ │ │ │ movne r5, #0 │ │ │ │ - bl 7bcf0c │ │ │ │ + bl 7bcefc │ │ │ │ cmp r0, #0 │ │ │ │ blt 249638 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ adds r1, r5, r3 │ │ │ │ adc r2, r0, #0 │ │ │ │ orr r3, r1, r3 │ │ │ │ @@ -105825,15 +105825,15 @@ │ │ │ │ ldr r3, [sp, #12] │ │ │ │ strb sl, [r4, #19] │ │ │ │ strb r3, [r4, #21] │ │ │ │ strb fp, [r4, #20] │ │ │ │ str r4, [r8] │ │ │ │ bge 24932c │ │ │ │ mov r0, r4 │ │ │ │ - bl 77e9cc │ │ │ │ + bl 77e9bc │ │ │ │ b 24932c │ │ │ │ cmp r6, #0 │ │ │ │ beq 249608 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e16e4 │ │ │ │ @@ -105870,15 +105870,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #388] @ 249694 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #384] @ 249698 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r5, #0 │ │ │ │ b 249468 │ │ │ │ cmn r7, #1 │ │ │ │ beq 2495d8 │ │ │ │ ldr r0, [pc, #352] @ 24969c │ │ │ │ add r1, r7, #5696 @ 0x1640 │ │ │ │ add r1, r1, #4 │ │ │ │ @@ -105902,146 +105902,146 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #272] @ 2496ac │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 249524 │ │ │ │ ldr r1, [pc, #256] @ 2496b0 │ │ │ │ ldr r3, [pc, #256] @ 2496b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #248] @ 2496b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #244] @ 2496bc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 249524 │ │ │ │ ldr r1, [pc, #224] @ 2496c0 │ │ │ │ ldr r3, [pc, #224] @ 2496c4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #216] @ 2496c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 2496cc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 249524 │ │ │ │ ldr r1, [pc, #192] @ 2496d0 │ │ │ │ ldr r3, [pc, #192] @ 2496d4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #184] @ 2496d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #180] @ 2496dc │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 249524 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r3, [pc, #156] @ 2496e0 │ │ │ │ ldr r2, [pc, #156] @ 2496e4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #152] @ 2496e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ ldr r2, [pc, #136] @ 2496ec │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 249524 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, ip, ip, asr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r6, [ip], #-44 @ 0xffffffd4 │ │ │ │ + subseq r6, ip, ip, asr #5 │ │ │ │ rsbseq r2, ip, r8, asr #1 │ │ │ │ andeq r1, r0, ip, lsl #14 │ │ │ │ - strdeq r2, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ - ldrsbeq r6, [ip], #-0 │ │ │ │ - rsbeq ip, lr, r8, lsr #5 │ │ │ │ - ldrsbeq r5, [ip], #-232 @ 0xffffff18 │ │ │ │ + rsbeq r2, r5, ip, ror #5 │ │ │ │ + subseq r6, ip, r0, asr #1 │ │ │ │ + @ instruction: 0x006ec298 │ │ │ │ + subseq r5, ip, r8, asr #29 │ │ │ │ andeq r0, r0, r2, lsr #29 │ │ │ │ - ldrdeq r2, [r5], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq ip, lr, ip, lsr #4 │ │ │ │ - subseq r6, ip, ip, ror #1 │ │ │ │ - subseq r5, ip, r8, asr lr │ │ │ │ + rsbeq r2, r5, r8, asr #3 │ │ │ │ + rsbeq ip, lr, ip, lsl r2 │ │ │ │ + ldrsbeq r6, [ip], #-12 │ │ │ │ + subseq r5, ip, r8, asr #28 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ - subseq r6, ip, r0, rrx │ │ │ │ - strdeq ip, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq r5, ip, r8, lsr #28 │ │ │ │ + subseq r6, ip, r0, asr r0 │ │ │ │ + rsbeq ip, lr, r8, ror #3 │ │ │ │ + subseq r5, ip, r8, lsl lr │ │ │ │ @ instruction: 0x00000eb9 │ │ │ │ - subseq r6, ip, ip, asr #32 │ │ │ │ - rsbeq ip, lr, r8, asr #3 │ │ │ │ - ldrsheq r5, [ip], #-216 @ 0xffffff28 │ │ │ │ + subseq r6, ip, ip, lsr r0 │ │ │ │ + strheq ip, [lr], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq r5, ip, r8, ror #27 │ │ │ │ andeq r0, r0, fp, asr #29 │ │ │ │ - subseq r5, ip, r8, ror #31 │ │ │ │ - @ instruction: 0x006ec198 │ │ │ │ - subseq r5, ip, r8, asr #27 │ │ │ │ + ldrsbeq r5, [ip], #-248 @ 0xffffff08 │ │ │ │ + rsbeq ip, lr, r8, lsl #3 │ │ │ │ + ldrheq r5, [ip], #-216 @ 0xffffff28 │ │ │ │ @ instruction: 0x00000eb2 │ │ │ │ - rsbeq ip, lr, r4, ror #2 │ │ │ │ - subseq r6, ip, r4 │ │ │ │ - @ instruction: 0x005c5d90 │ │ │ │ + rsbeq ip, lr, r4, asr r1 │ │ │ │ + ldrsheq r5, [ip], #-244 @ 0xffffff0c │ │ │ │ + subseq r5, ip, r0, lsl #27 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 24971c │ │ │ │ - bl 5e3f40 │ │ │ │ + bl 5e3f30 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #28] │ │ │ │ beq 24973c │ │ │ │ - bl 5e3f40 │ │ │ │ + bl 5e3f30 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ mov r6, #0 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r5, #3008 @ 0xbc0 │ │ │ │ mov r1, #0 │ │ │ │ str r6, [r4, #32] │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r0, [r5, #3020] @ 0xbcc │ │ │ │ cmp r0, r6 │ │ │ │ beq 24976c │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ str r6, [r5, #3020] @ 0xbcc │ │ │ │ ldr r0, [r5, #3024] @ 0xbd0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 249784 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3024] @ 0xbd0 │ │ │ │ mov r6, #0 │ │ │ │ ldr r0, [r5, #3028] @ 0xbd4 │ │ │ │ bl 1e136c │ │ │ │ str r6, [r5, #3028] @ 0xbd4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r6 │ │ │ │ bne 2497e0 │ │ │ │ ldr r0, [r5, #3032] @ 0xbd8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2497b8 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3032] @ 0xbd8 │ │ │ │ ldr r0, [r5, #3036] @ 0xbdc │ │ │ │ bl 1e136c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #3036] @ 0xbdc │ │ │ │ mov r0, #0 │ │ │ │ @@ -106052,15 +106052,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #80] @ 0x50 │ │ │ │ bl 23a788 │ │ │ │ str r6, [r4, #80] @ 0x50 │ │ │ │ b 2497a0 │ │ │ │ ldr r0, [pc, #4] @ 2497fc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7cd3a0 │ │ │ │ + b 7cd390 │ │ │ │ rsbseq pc, ip, r4, lsl pc @ │ │ │ │ ldr r1, [pc, #76] @ 249854 │ │ │ │ ldr r2, [pc, #76] @ 249858 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq ip, r1 │ │ │ │ @@ -106077,17 +106077,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 249868 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbeq fp, lr, r8, ror pc │ │ │ │ - ldrheq r5, [ip], #-176 @ 0xffffff50 │ │ │ │ - subseq r5, ip, r0, asr #28 │ │ │ │ + rsbeq fp, lr, r8, ror #30 │ │ │ │ + subseq r5, ip, r0, lsr #23 │ │ │ │ + subseq r5, ip, r0, lsr lr │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #516] @ 249a88 │ │ │ │ ldr r3, [pc, #516] @ 249a8c │ │ │ │ @@ -106143,15 +106143,15 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ beq 24998c │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #32 │ │ │ │ str r2, [r4, #24] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ str r3, [r4, #20] │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ bl 265874 │ │ │ │ ldr r3, [pc, #312] @ 249aac │ │ │ │ add r0, r4, #40 @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ bl 235d94 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ @@ -106199,49 +106199,49 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #8 │ │ │ │ str lr, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 249ac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r8] │ │ │ │ b 249930 │ │ │ │ ldr r0, [pc, #88] @ 249acc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r8] │ │ │ │ b 249930 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, ip, r8, ror fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq fp, r8, r8, ror #23 │ │ │ │ rsbseq r1, ip, ip, asr #22 │ │ │ │ rsbseq pc, ip, r0, asr #28 │ │ │ │ andeq fp, r8, r4, lsr #23 │ │ │ │ andeq r3, r0, ip, ror r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r4, r8, ror r9 │ │ │ │ rsbseq r2, sl, ip, lsl #2 │ │ │ │ rsbseq r1, ip, r8, ror #20 │ │ │ │ - subseq r5, ip, r4, lsl #26 │ │ │ │ + ldrsheq r5, [ip], #-196 @ 0xffffff3c │ │ │ │ ldrsbeq r4, [r4], #-128 @ 0xffffff80 @ │ │ │ │ andeq r2, r0, r4, lsr r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, ip, r4, asr #24 │ │ │ │ - subseq r5, ip, r0, asr ip │ │ │ │ + subseq r5, ip, r4, lsr ip │ │ │ │ + subseq r5, ip, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #316] @ 249c24 │ │ │ │ ldr r3, [pc, #316] @ 249c28 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -106259,15 +106259,15 @@ │ │ │ │ b 249b74 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldrb r3, [r7, #537] @ 0x219 │ │ │ │ strb r3, [r5, #12] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 249b3c │ │ │ │ - bl 5f5968 │ │ │ │ + bl 5f5958 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r3, [r7, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 249b5c │ │ │ │ ldr r0, [r7, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ beq 249b5c │ │ │ │ @@ -106285,28 +106285,28 @@ │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #24 │ │ │ │ bl 1e1060 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 5d9ba8 │ │ │ │ + bl 5d9b98 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 249bbc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ bl 248a58 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77e9cc │ │ │ │ + bl 77e9bc │ │ │ │ ldr r0, [sp] │ │ │ │ cmp r0, #0 │ │ │ │ beq 249b1c │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ mov r0, r5 │ │ │ │ - bl 799398 │ │ │ │ + bl 799388 │ │ │ │ mov r5, #0 │ │ │ │ b 249b5c │ │ │ │ mov r6, r4 │ │ │ │ ldr r2, [pc, #68] @ 249c2c │ │ │ │ ldr r3, [pc, #60] @ 249c28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -106382,15 +106382,15 @@ │ │ │ │ asr r8, r8, #4 │ │ │ │ asr r7, r7, #4 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 7c9630 │ │ │ │ + bl 7c9620 │ │ │ │ cmp r6, r4 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ bne 249d10 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -106513,15 +106513,15 @@ │ │ │ │ mov r2, #4 │ │ │ │ str r2, [r3, #456] @ 0x1c8 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 249f90 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e1384 │ │ │ │ + bl 5e1374 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #296] @ 24a064 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [pc, #276] @ 24a058 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -106570,41 +106570,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 24a074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 249ee4 │ │ │ │ ldr r0, [pc, #56] @ 24a078 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 249ee4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, ip, r0, asr r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, ip, r0, lsr r5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r1, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, ip, asr #9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r5, [ip], #-104 @ 0xffffff98 │ │ │ │ - ldrsheq r5, [ip], #-108 @ 0xffffff94 │ │ │ │ + subseq r5, ip, r8, lsr #13 │ │ │ │ + subseq r5, ip, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #536] @ 24a2b0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -106621,28 +106621,28 @@ │ │ │ │ beq 24a158 │ │ │ │ cmn r3, #2 │ │ │ │ beq 24a10c │ │ │ │ cmp r4, #0 │ │ │ │ ldr r7, [r6, #12] │ │ │ │ beq 24a1ec │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb040 │ │ │ │ + bl 7cb030 │ │ │ │ mov r8, r0 │ │ │ │ ldr r2, [pc, #464] @ 24a2bc │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 24a1f8 │ │ │ │ ldr r3, [r6, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24a10c │ │ │ │ mov r0, r6 │ │ │ │ bl 249e94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ ldr r2, [pc, #420] @ 24a2c0 │ │ │ │ ldr r3, [pc, #404] @ 24a2b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -106679,23 +106679,23 @@ │ │ │ │ beq 24a294 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 24a2d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24a0f8 │ │ │ │ ldr r8, [pc, #224] @ 24a2d4 │ │ │ │ add r8, pc, r8 │ │ │ │ b 24a0e4 │ │ │ │ ldr r3, [pc, #216] @ 24a2d8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -106714,52 +106714,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 24a2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24a0f8 │ │ │ │ ldr r0, [pc, #96] @ 24a2e0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24a0f8 │ │ │ │ ldr r0, [pc, #72] @ 24a2e4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24a0f8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, ip, r0, ror #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, ip, ip, asr #6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, ip, r0, ror #5 │ │ │ │ andeq r1, r0, r0, lsl r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r5, [ip], #-80 @ 0xffffffb0 │ │ │ │ - @ instruction: 0x005c5598 │ │ │ │ + subseq r5, ip, r0, lsr #11 │ │ │ │ + subseq r5, ip, r8, lsl #11 │ │ │ │ andeq r3, r0, r8, lsl #19 │ │ │ │ - @ instruction: 0x005c5590 │ │ │ │ - subseq r5, ip, r8, asr #11 │ │ │ │ - subseq r5, ip, r0, lsr r5 │ │ │ │ + subseq r5, ip, r0, lsl #11 │ │ │ │ + ldrheq r5, [ip], #-88 @ 0xffffffa8 │ │ │ │ + subseq r5, ip, r0, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #560] @ 24a534 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -106781,33 +106781,33 @@ │ │ │ │ ldr r2, [pc, #504] @ 24a540 │ │ │ │ umull r1, r2, r3, r2 │ │ │ │ cmp r4, r2, lsr #2 │ │ │ │ bcc 24a3f0 │ │ │ │ add r4, ip, #552 @ 0x228 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24a3ac │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e9804 │ │ │ │ + bl 7e97f4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24a3ac │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 24a3e8 │ │ │ │ ldr r2, [pc, #436] @ 24a544 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, #29 │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #404] @ 24a548 │ │ │ │ ldr r3, [pc, #384] @ 24a538 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -106815,15 +106815,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 24a530 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e99cc │ │ │ │ + b 7e99bc │ │ │ │ bl 1e16c0 │ │ │ │ b 24a388 │ │ │ │ ldr r2, [pc, #340] @ 24a54c │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 24a484 │ │ │ │ @@ -106879,48 +106879,48 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 24a564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24a404 │ │ │ │ ldr r0, [pc, #76] @ 24a568 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24a404 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r1, [ip], #-4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r1, [ip], #-8 @ │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ andeq r3, r0, ip, lsr r6 │ │ │ │ rsbseq r1, ip, r8, asr #32 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r0, ip, r4, ror #31 │ │ │ │ ldrheq r0, [ip], #-240 @ 0xffffff10 @ │ │ │ │ andeq r4, r0, r4, ror #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, ip, ip, lsl #7 │ │ │ │ - subseq r5, ip, r0, ror #7 │ │ │ │ + subseq r5, ip, ip, ror r3 │ │ │ │ + ldrsbeq r5, [ip], #-48 @ 0xffffffd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r4, #500] @ 0x1f4 │ │ │ │ ldr r2, [pc, #748] @ 24a878 │ │ │ │ @@ -106942,29 +106942,29 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 24a6b0 │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [r4, #560] @ 0x230 │ │ │ │ mov r3, r8 │ │ │ │ - bl 5e1218 │ │ │ │ + bl 5e1208 │ │ │ │ subs r5, r0, #0 │ │ │ │ ble 24a6e4 │ │ │ │ ldr r3, [r4, #544] @ 0x220 │ │ │ │ cmp r3, r5 │ │ │ │ subhi r3, r3, r5 │ │ │ │ bhi 24a608 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24a7a0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ - bl 7e9a1c │ │ │ │ + bl 7e9a0c │ │ │ │ ldr r3, [r4, #548] @ 0x224 │ │ │ │ cmp r5, r3 │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ bcc 24a634 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 24a6f8 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -106975,15 +106975,15 @@ │ │ │ │ ldr r2, [pc, #564] @ 24a884 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ str r0, [r6, #16] │ │ │ │ ldr r2, [pc, #532] @ 24a888 │ │ │ │ ldr r3, [pc, #516] @ 24a87c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -107001,15 +107001,15 @@ │ │ │ │ ldr r2, [r4, #508] @ 0x1fc │ │ │ │ cmp r2, #0 │ │ │ │ beq 24a5cc │ │ │ │ mov r3, #0 │ │ │ │ add r8, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ - bl 5e1218 │ │ │ │ + bl 5e1208 │ │ │ │ subs r5, r0, #0 │ │ │ │ ldrgt r3, [r4, #508] @ 0x1fc │ │ │ │ subgt r3, r3, r5 │ │ │ │ strgt r3, [r4, #508] @ 0x1fc │ │ │ │ bgt 24a5ec │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ @@ -107040,24 +107040,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 24a89c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 24a634 │ │ │ │ bl 1e16c0 │ │ │ │ b 24a648 │ │ │ │ ldr r3, [pc, #228] @ 24a88c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -107083,53 +107083,53 @@ │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 24a8a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24a604 │ │ │ │ ldr r0, [pc, #96] @ 24a8a8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24a604 │ │ │ │ ldr r0, [pc, #80] @ 24a8ac │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #560] @ 0x230 │ │ │ │ b 24a634 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, ip, ip, ror #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, ip, r8, asr lr │ │ │ │ andeq r3, r0, ip, ror r3 │ │ │ │ rsbseq r0, ip, r8, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, lsr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, ip, r4, lsl #5 │ │ │ │ + subseq r5, ip, r4, ror r2 │ │ │ │ @ instruction: 0x000022bc │ │ │ │ - subseq r5, ip, r4, lsr #2 │ │ │ │ - subseq r5, ip, r0, ror r1 │ │ │ │ - subseq r5, ip, r8, lsl r2 │ │ │ │ + subseq r5, ip, r4, lsl r1 │ │ │ │ + subseq r5, ip, r0, ror #2 │ │ │ │ + subseq r5, ip, r8, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #80] @ 24a918 │ │ │ │ ldr ip, [pc, #80] @ 24a91c │ │ │ │ ldm r0, {r5, lr} │ │ │ │ @@ -107150,17 +107150,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 24a92c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - strheq sl, [lr], #-228 @ 0xffffff1c @ │ │ │ │ - subseq r4, ip, ip, ror #21 │ │ │ │ - subseq r4, ip, ip, ror sp │ │ │ │ + rsbeq sl, lr, r4, lsr #29 │ │ │ │ + ldrsbeq r4, [ip], #-172 @ 0xffffff54 │ │ │ │ + subseq r4, ip, ip, ror #26 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #820] @ 24ac7c │ │ │ │ ldr r3, [pc, #820] @ 24ac80 │ │ │ │ @@ -107372,17 +107372,17 @@ │ │ │ │ ldrheq r0, [ip], #-164 @ 0xffffff5c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffc9c │ │ │ │ rsbseq r0, ip, r4, ror #15 │ │ │ │ - rsbeq sl, lr, r0, asr fp │ │ │ │ - subseq r4, ip, r8, lsl #15 │ │ │ │ - subseq r4, ip, r8, lsl sl │ │ │ │ + rsbeq sl, lr, r0, asr #22 │ │ │ │ + subseq r4, ip, r8, ror r7 │ │ │ │ + subseq r4, ip, r8, lsl #20 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #2752] @ 24b784 │ │ │ │ @@ -107414,28 +107414,28 @@ │ │ │ │ movne r2, #1 │ │ │ │ ldr r5, [pc, #2656] @ 24b790 │ │ │ │ bl 23ddc8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 24ada8 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ ldr r2, [pc, #2620] @ 24b794 │ │ │ │ ldr r0, [r3, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #2616] @ 24b798 │ │ │ │ mov r1, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #5 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r3, #88] @ 0x58 │ │ │ │ bl 23dd80 │ │ │ │ ldr r3, [r4, #412] @ 0x19c │ │ │ │ mov r1, #2 │ │ │ │ @@ -107931,23 +107931,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #720] @ 24b844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24af6c │ │ │ │ bl 23dd80 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24aee8 │ │ │ │ ldr r3, [pc, #536] @ 24b7a8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -107971,22 +107971,22 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #572] @ 24b84c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24b020 │ │ │ │ ldr r2, [pc, #560] @ 24b850 │ │ │ │ ldr r3, [pc, #356] @ 24b788 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -108012,23 +108012,23 @@ │ │ │ │ beq 24b770 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 24b854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24b020 │ │ │ │ ldr r3, [pc, #368] @ 24b838 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24af6c │ │ │ │ ldr r3, [pc, #352] @ 24b83c │ │ │ │ @@ -108044,49 +108044,49 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #16 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 24b858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24af6c │ │ │ │ ldr r0, [pc, #280] @ 24b85c │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24af6c │ │ │ │ ldr r0, [pc, #264] @ 24b860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24af6c │ │ │ │ ldr r0, [pc, #252] @ 24b864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24b020 │ │ │ │ ldr r0, [pc, #240] @ 24b868 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24b020 │ │ │ │ rsbseq r0, ip, r4, lsr r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, ip, r4, lsl #14 │ │ │ │ - subseq r0, ip, r0, asr #17 │ │ │ │ - subseq r0, ip, r0, lsr r5 │ │ │ │ - rsbeq sl, lr, r4, asr sl │ │ │ │ + ldrheq r0, [ip], #-128 @ 0xffffff80 │ │ │ │ + subseq r0, ip, r0, lsr #10 │ │ │ │ + rsbeq sl, lr, r4, asr #20 │ │ │ │ rsbseq r0, ip, ip, asr #12 │ │ │ │ - ldrdeq sl, [lr], #-102 @ 0xffffff9a @ │ │ │ │ + rsbeq sl, lr, r6, asr #13 │ │ │ │ rsbseq r0, ip, r8, asr r5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r0, ip, r4, asr r4 │ │ │ │ rsbseq r0, ip, r8, lsr #7 │ │ │ │ andeq lr, r0, r3, lsl #2 │ │ │ │ rsbseq r0, ip, ip, ror r3 │ │ │ │ rsbseq r0, ip, r0, asr r3 │ │ │ │ @@ -108119,24 +108119,24 @@ │ │ │ │ rsbseq pc, fp, r4, asr #31 │ │ │ │ @ instruction: 0x007bff98 │ │ │ │ rsbseq pc, fp, ip, ror #30 │ │ │ │ rsbseq pc, fp, r0, asr #30 │ │ │ │ @ instruction: 0x000044b4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r4, [ip], #-80 @ 0xffffffb0 │ │ │ │ + subseq r4, ip, r0, lsr #11 │ │ │ │ andeq r3, r0, r0, lsr r0 │ │ │ │ - ldrsbeq r4, [ip], #-64 @ 0xffffffc0 │ │ │ │ + subseq r4, ip, r0, asr #9 │ │ │ │ ldrsbeq pc, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r4, ip, r8, lsr #8 │ │ │ │ - ldrsheq r4, [ip], #-48 @ 0xffffffd0 │ │ │ │ - subseq r4, ip, r4, lsl #8 │ │ │ │ + subseq r4, ip, r8, lsl r4 │ │ │ │ + subseq r4, ip, r0, ror #7 │ │ │ │ ldrsheq r4, [ip], #-52 @ 0xffffffcc │ │ │ │ - subseq r4, ip, r0, lsr #7 │ │ │ │ - subseq r4, ip, ip, lsl #7 │ │ │ │ + subseq r4, ip, r4, ror #7 │ │ │ │ + @ instruction: 0x005c4390 │ │ │ │ + subseq r4, ip, ip, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub r3, r2, #65 @ 0x41 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #412] @ 24ba28 │ │ │ │ @@ -108167,15 +108167,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 23a054 │ │ │ │ ldr r3, [pc, #316] @ 24ba34 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #296] @ 24ba38 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ bne 24b980 │ │ │ │ ldr r2, [pc, #276] @ 24ba3c │ │ │ │ @@ -108220,45 +108220,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 24ba4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24b920 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #64] @ 24ba50 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24b920 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, fp, ip, ror #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, fp, ip, asr fp @ │ │ │ │ andeq r3, r0, r8, asr #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsbeq pc, [fp], #-164 @ 0xffffff5c @ │ │ │ │ andeq r3, r0, r0, lsr #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, ip, ip, ror #2 │ │ │ │ - @ instruction: 0x005c419c │ │ │ │ + subseq r4, ip, ip, asr r1 │ │ │ │ + subseq r4, ip, ip, lsl #3 │ │ │ │ │ │ │ │ 0024ba54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -108279,15 +108279,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24bae0 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r3 │ │ │ │ strb r3, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 77e9cc │ │ │ │ + bl 77e9bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -108298,46 +108298,46 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 249ad0 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [r4, #28] │ │ │ │ ldr r3, [r5, #28] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5d9b98 │ │ │ │ + bl 5d9b88 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 24bb78 │ │ │ │ ldr r1, [r6] │ │ │ │ cmp r1, #1 │ │ │ │ beq 24bbcc │ │ │ │ bls 24bb90 │ │ │ │ sub r3, r1, #2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 24bbf4 │ │ │ │ ldr r3, [pc, #200] @ 24bc00 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r1, [pc, #184] @ 24bc04 │ │ │ │ ldr r3, [pc, #184] @ 24bc08 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #176] @ 24bc0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #152] @ 24bc10 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77e9cc │ │ │ │ + bl 77e9bc │ │ │ │ mov r0, r4 │ │ │ │ - bl 799450 │ │ │ │ + bl 799440 │ │ │ │ mov r4, #0 │ │ │ │ b 24bac0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r0, [r6, #8] │ │ │ │ bl 1e35c8 │ │ │ │ @@ -108361,17 +108361,17 @@ │ │ │ │ mov r2, #2 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 24bbac │ │ │ │ bl 1e3244 │ │ │ │ rsbseq sp, ip, ip, lsl #25 │ │ │ │ rsbseq pc, fp, r8, ror r9 @ │ │ │ │ andeq r3, r0, r4, asr #5 │ │ │ │ - ldrheq r3, [ip], #-132 @ 0xffffff7c │ │ │ │ - rsbeq r9, lr, ip, asr ip │ │ │ │ - @ instruction: 0x005c3894 │ │ │ │ + subseq r3, ip, r4, lsr #17 │ │ │ │ + rsbeq r9, lr, ip, asr #24 │ │ │ │ + subseq r3, ip, r4, lsl #17 │ │ │ │ andeq r0, r0, r5, lsr #3 │ │ │ │ │ │ │ │ 0024bc14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -108412,21 +108412,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 24bcf0 │ │ │ │ ldr r3, [pc, #308] @ 24bdf0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 58d70c │ │ │ │ + bl 58d6fc │ │ │ │ ldr r2, [pc, #288] @ 24bdf4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #20] │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #24] │ │ │ │ ldr r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ movne r6, #0 │ │ │ │ bne 24bd34 │ │ │ │ @@ -108484,18 +108484,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrsbeq sp, [ip], #-172 @ 0xffffff54 @ │ │ │ │ rsbseq pc, fp, r8, asr #15 │ │ │ │ - rsbeq r9, lr, r8, ror #22 │ │ │ │ - rsbeq r8, r3, r0, ror sl │ │ │ │ + rsbeq r9, lr, r8, asr fp │ │ │ │ + rsbeq r8, r3, r0, ror #20 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq ip, fp, r4, asr #30 │ │ │ │ + subseq ip, fp, r4, lsr pc │ │ │ │ │ │ │ │ 0024bdf8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #348] @ 24bf6c │ │ │ │ @@ -108517,24 +108517,24 @@ │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 24be30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r0, #0 │ │ │ │ beq 24bec4 │ │ │ │ ldr r5, [pc, #264] @ 24bf70 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r2, [pc, #256] @ 24bf74 │ │ │ │ ldr r1, [pc, #256] @ 24bf78 │ │ │ │ add ip, r5, #204 @ 0xcc │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ ldr r0, [r4, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 24bf3c │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ @@ -108551,15 +108551,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #596 @ 0x254 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -108569,41 +108569,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #108] @ 24bf94 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 24bef0 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr ip, [pc, #80] @ 24bf98 │ │ │ │ ldr r1, [pc, #80] @ 24bf9c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #76] @ 24bfa0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r5, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 24bef0 │ │ │ │ ldrsheq sp, [ip], #-136 @ 0xffffff78 @ │ │ │ │ - rsbeq r9, lr, ip, asr #18 │ │ │ │ - ldrheq lr, [fp], #-252 @ 0xffffff04 │ │ │ │ - ldrsbeq lr, [fp], #-244 @ 0xffffff0c │ │ │ │ - rsbeq r9, lr, r4, ror #17 │ │ │ │ - subseq r3, ip, r0, lsr sp │ │ │ │ - subseq r3, ip, ip, lsl r5 │ │ │ │ - @ instruction: 0x006e9898 │ │ │ │ - ldrsbeq r3, [ip], #-192 @ 0xffffff40 │ │ │ │ - ldrsbeq r3, [ip], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq r9, lr, ip, lsr r9 │ │ │ │ + subseq lr, fp, ip, lsr #31 │ │ │ │ + subseq lr, fp, r4, asr #31 │ │ │ │ + ldrdeq r9, [lr], #-132 @ 0xffffff7c @ │ │ │ │ + subseq r3, ip, r0, lsr #26 │ │ │ │ + subseq r3, ip, ip, lsl #10 │ │ │ │ + rsbeq r9, lr, r8, lsl #17 │ │ │ │ + subseq r3, ip, r0, asr #25 │ │ │ │ + subseq r3, ip, r0, asr #9 │ │ │ │ andeq r0, r0, pc, asr #4 │ │ │ │ - ldrsbeq r3, [ip], #-196 @ 0xffffff3c │ │ │ │ - subseq r3, ip, r4, lsr #9 │ │ │ │ + subseq r3, ip, r4, asr #25 │ │ │ │ + @ instruction: 0x005c3494 │ │ │ │ andeq r0, r0, sl, asr r2 │ │ │ │ │ │ │ │ 0024bfa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -108732,17 +108732,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq pc, fp, r8, lsr r4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq pc, fp, ip, asr #5 │ │ │ │ - rsbeq r9, lr, r8, lsr #12 │ │ │ │ - subseq r3, ip, r0, ror #4 │ │ │ │ - ldrsheq r3, [ip], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq r9, lr, r8, lsl r6 │ │ │ │ + subseq r3, ip, r0, asr r2 │ │ │ │ + subseq r3, ip, r0, ror #9 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 0024c1c8 : │ │ │ │ add r0, r0, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r0, #2968] @ 0xb98 │ │ │ │ b 1e0f4c │ │ │ │ │ │ │ │ @@ -108913,17 +108913,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq pc, fp, r8, lsl #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrsheq lr, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r9, lr, ip, ror #6 │ │ │ │ - subseq r2, ip, r4, lsr #31 │ │ │ │ - subseq r3, ip, r4, lsr r2 │ │ │ │ + rsbeq r9, lr, ip, asr r3 │ │ │ │ + @ instruction: 0x005c2f94 │ │ │ │ + subseq r3, ip, r4, lsr #4 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 0024c484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -109047,15 +109047,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 26332c │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 263378 │ │ │ │ - strdeq r9, [lr], #-0 @ │ │ │ │ + rsbeq r9, lr, r0, ror #1 │ │ │ │ │ │ │ │ 0024c680 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #724] @ 24c96c │ │ │ │ @@ -109090,23 +109090,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c72c │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 248ea4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 24c72c │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 7a2900 │ │ │ │ + bl 7a28f0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 79933c │ │ │ │ + bl 79932c │ │ │ │ add r0, r5, #584 @ 0x248 │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ add r0, r5, #552 @ 0x228 │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ ldr r0, [r5, #540] @ 0x21c │ │ │ │ - bl 799398 │ │ │ │ + bl 799388 │ │ │ │ mov r0, r6 │ │ │ │ bl 25624c │ │ │ │ mov r0, r6 │ │ │ │ bl 25b950 │ │ │ │ mov r0, r6 │ │ │ │ bl 2633c4 │ │ │ │ mov r0, r6 │ │ │ │ @@ -109145,43 +109145,43 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c8c4 │ │ │ │ ldr r1, [pc, #400] @ 24c984 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r3, [r4, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24c814 │ │ │ │ add r0, r4, #788 @ 0x314 │ │ │ │ bl 234028 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c3050 │ │ │ │ + bl 7c3040 │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24c82c │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ add r0, r5, #728 @ 0x2d8 │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r0, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ bl 1e136c │ │ │ │ cmp r4, #132 @ 0x84 │ │ │ │ bne 24c838 │ │ │ │ ldr r0, [r5, #408] @ 0x198 │ │ │ │ bl 1e136c │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ str r4, [r6, #12] │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ str r4, [r6, #8] │ │ │ │ ldr r0, [r5, #772] @ 0x304 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ @@ -109220,44 +109220,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 24c998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24c6d0 │ │ │ │ ldr r0, [pc, #68] @ 24c99c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24c6d0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, fp, r4, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, fp, r4, asr #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrsheq r3, [ip], #-88 @ 0xffffffa8 │ │ │ │ - ldrsheq r3, [ip], #-72 @ 0xffffffb8 │ │ │ │ + subseq r3, ip, r8, ror #11 │ │ │ │ + subseq r3, ip, r8, ror #9 │ │ │ │ rsbseq lr, fp, r4, ror #22 │ │ │ │ andeq r1, r0, ip, lsl #22 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, ip, r4, lsl #6 │ │ │ │ - subseq r3, ip, r8, asr #6 │ │ │ │ + ldrsheq r3, [ip], #-36 @ 0xffffffdc │ │ │ │ + subseq r3, ip, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #4000] @ 24d958 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -109371,15 +109371,15 @@ │ │ │ │ add r6, r6, r6, lsl #2 │ │ │ │ lsl r5, r6, #6 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7ca150 │ │ │ │ + bl 7ca140 │ │ │ │ cmp r5, r0 │ │ │ │ mov r6, r0 │ │ │ │ beq 24ce38 │ │ │ │ ldr r9, [sp, #44] @ 0x2c │ │ │ │ ldr r4, [pc, #3540] @ 24d974 │ │ │ │ ldr r0, [r9, #2928] @ 0xb70 │ │ │ │ bl 1e1180 │ │ │ │ @@ -109537,26 +109537,26 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #80] @ 0x50 │ │ │ │ add r2, r3, #1 │ │ │ │ add r2, r2, r2, lsl #2 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7ca150 │ │ │ │ + bl 7ca140 │ │ │ │ cmp r4, r0 │ │ │ │ bne 24cc34 │ │ │ │ ldr r1, [sp, #92] @ 0x5c │ │ │ │ ldr sl, [sp, #100] @ 0x64 │ │ │ │ mov r0, r1 │ │ │ │ bl 23f2f8 │ │ │ │ ldr r1, [pc, #2880] @ 24d980 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [r3, #-40] @ 0xffffffd8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 24d2fc │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ b 24ced0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -109705,15 +109705,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, r6 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ lsl r2, r2, #6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7ca150 │ │ │ │ + bl 7ca140 │ │ │ │ cmp r4, r0 │ │ │ │ beq 24d200 │ │ │ │ ldr r6, [pc, #2216] @ 24d978 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ umull r3, r6, r0, r6 │ │ │ │ mov r1, #320 @ 0x140 │ │ │ │ lsr r6, r6, #8 │ │ │ │ @@ -109722,22 +109722,22 @@ │ │ │ │ lsl r4, r4, #3 │ │ │ │ add r7, r4, #24 │ │ │ │ add r7, r8, r7 │ │ │ │ lsl r3, r6, #2 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 7ca28c │ │ │ │ + bl 7ca27c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r0 │ │ │ │ sub sl, r3, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c9850 │ │ │ │ + bl 7c9840 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ sub fp, r3, r6 │ │ │ │ cmp fp, #1 │ │ │ │ ble 24d234 │ │ │ │ lsr r3, r5, #5 │ │ │ │ mov r2, #1 │ │ │ │ lsl r7, r3, #2 │ │ │ │ @@ -109747,15 +109747,15 @@ │ │ │ │ lsl r9, r2, r9 │ │ │ │ rsb r7, r7, #64 @ 0x40 │ │ │ │ mov r4, r2 │ │ │ │ b 24d174 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r4, r4, #1 │ │ │ │ - bl 7c9850 │ │ │ │ + bl 7c9840 │ │ │ │ cmp fp, r4 │ │ │ │ add r8, r8, #40 @ 0x28 │ │ │ │ beq 24d184 │ │ │ │ ldr r3, [r8, #64] @ 0x40 │ │ │ │ add r0, r7, r8 │ │ │ │ tst r9, r3 │ │ │ │ bne 24d158 │ │ │ │ @@ -109839,23 +109839,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stmib sp, {r4, r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1700] @ 24d998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24cec4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [pc, #1684] @ 24d99c │ │ │ │ ldr r3, [ip] │ │ │ │ ldr r2, [ip, #4] │ │ │ │ adds r3, r3, #50 @ 0x32 │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -110013,39 +110013,39 @@ │ │ │ │ subs r5, r5, #1 │ │ │ │ sbc r9, r9, #0 │ │ │ │ adds r3, r0, r3 │ │ │ │ mov r0, r3 │ │ │ │ adc r1, r1, #0 │ │ │ │ lsl r3, r4, #1 │ │ │ │ add r6, r3, r4 │ │ │ │ - bl 806894 │ │ │ │ + bl 806884 │ │ │ │ ldr r3, [pc, #1040] @ 24d9a8 │ │ │ │ mov r2, #0 │ │ │ │ - bl 806b60 │ │ │ │ + bl 806b50 │ │ │ │ rsb r4, r4, r6, lsl #3 │ │ │ │ add r4, r8, r4, lsl #3 │ │ │ │ add r4, sl, r4 │ │ │ │ add r4, r4, #86016 @ 0x15000 │ │ │ │ add r4, r4, #656 @ 0x290 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r9 │ │ │ │ - bl 806894 │ │ │ │ + bl 806884 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ - bl 806540 │ │ │ │ + bl 806530 │ │ │ │ ldr r3, [pc, #980] @ 24d9ac │ │ │ │ mov r2, #0 │ │ │ │ - bl 806b60 │ │ │ │ + bl 806b50 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ ldr r1, [pc, #960] @ 24d9b0 │ │ │ │ - bl 806b60 │ │ │ │ + bl 806b50 │ │ │ │ strd r0, [r4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r7, r7, #64 @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ ble 24d838 │ │ │ │ cmp r7, #0 │ │ │ │ add r4, r7, #63 @ 0x3f │ │ │ │ @@ -110154,15 +110154,15 @@ │ │ │ │ add r5, r7, r4 │ │ │ │ add sl, r7, r3 │ │ │ │ strb r0, [r1, fp] │ │ │ │ mov r0, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r9 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ - bl 7c9630 │ │ │ │ + bl 7c9620 │ │ │ │ cmp r5, sl │ │ │ │ bne 24d7b0 │ │ │ │ add r3, r7, #102400 @ 0x19000 │ │ │ │ ldr r7, [r3, #816] @ 0x330 │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r7, #0 │ │ │ │ bne 24d77c │ │ │ │ @@ -110219,82 +110219,82 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #108] @ 0x6c │ │ │ │ str r6, [sp, #112] @ 0x70 │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 24d9bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24cec4 │ │ │ │ ldr r0, [pc, #196] @ 24d9c0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24cec4 │ │ │ │ ldr r0, [pc, #168] @ 24d9c4 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24cec4 │ │ │ │ ldr r3, [pc, #140] @ 24d9c8 │ │ │ │ ldr r1, [pc, #140] @ 24d9cc │ │ │ │ ldr r0, [pc, #140] @ 24d9d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #136] @ 24d9d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq lr, fp, r4, asr #20 │ │ │ │ rsbseq lr, fp, ip, lsr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - ldrsbeq r3, [ip], #-40 @ 0xffffffd8 │ │ │ │ + subseq r3, ip, r8, asr #5 │ │ │ │ @ instruction: 0xfff85ee0 │ │ │ │ andeq sl, r7, r0, lsr #2 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ rsbseq lr, fp, r0, lsr r6 │ │ │ │ - subseq r2, ip, ip, lsr #29 │ │ │ │ + @ instruction: 0x005c2e9c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq lr, fp, ip, lsr #9 │ │ │ │ andeq r3, r0, r8, asr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, ip, ip, lsl sl │ │ │ │ + subseq r2, ip, ip, lsl #20 │ │ │ │ @ instruction: 0x00000bb8 │ │ │ │ rsbseq lr, fp, r0, asr #1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ smlawbmi lr, r0, r4, r8 │ │ │ │ eormi r0, r4, r0 │ │ │ │ svccc 0x00f00000 @ IMB │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ andeq r3, r0, r0, asr r1 │ │ │ │ - subseq r2, ip, r8, lsl #10 │ │ │ │ - subseq r2, ip, r8, asr r5 │ │ │ │ - subseq r2, ip, r0, ror #8 │ │ │ │ - rsbeq r7, lr, r4, ror lr │ │ │ │ - subseq r1, ip, ip, lsr #21 │ │ │ │ - ldrheq r2, [ip], #-48 @ 0xffffffd0 │ │ │ │ + ldrsheq r2, [ip], #-72 @ 0xffffffb8 │ │ │ │ + subseq r2, ip, r8, asr #10 │ │ │ │ + subseq r2, ip, r0, asr r4 │ │ │ │ + rsbeq r7, lr, r4, ror #28 │ │ │ │ + @ instruction: 0x005c1a9c │ │ │ │ + subseq r2, ip, r0, lsr #7 │ │ │ │ andeq r0, r0, lr, ror #24 │ │ │ │ │ │ │ │ 0024d9d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -110354,24 +110354,24 @@ │ │ │ │ beq 24dacc │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ bne 24db94 │ │ │ │ add r7, r5, #584 @ 0x248 │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e9814 │ │ │ │ + bl 7e9804 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, sp, #8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e1130 │ │ │ │ + bl 5e1120 │ │ │ │ subs r1, r0, #0 │ │ │ │ ble 24dca0 │ │ │ │ ldr r3, [r5, #592] @ 0x250 │ │ │ │ add r3, r3, r1 │ │ │ │ str r3, [r5, #592] @ 0x250 │ │ │ │ ldr r3, [r5, #680] @ 0x2a8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -110393,15 +110393,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 24dcb0 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r5, #684] @ 0x2ac │ │ │ │ bne 24db28 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7e9a1c │ │ │ │ + bl 7e9a0c │ │ │ │ b 24db28 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 24da70 │ │ │ │ mov r0, r4 │ │ │ │ bl 249e94 │ │ │ │ b 24da70 │ │ │ │ @@ -110440,21 +110440,21 @@ │ │ │ │ bne 24dcbc │ │ │ │ ldr r2, [pc, #280] @ 24dd38 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r1, [pc, #252] @ 24dd3c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ b 24da50 │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24dc80 │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24dc80 │ │ │ │ @@ -110505,23 +110505,23 @@ │ │ │ │ rsbseq sp, fp, r0, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrsbeq sp, [fp], #-144 @ 0xffffff70 @ │ │ │ │ rsbseq sp, fp, r4, lsl #19 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r2, ip, r4, lsl #2 │ │ │ │ + ldrsheq r2, [ip], #-4 │ │ │ │ @ instruction: 0xfffffdac │ │ │ │ - subseq r2, ip, ip, lsr #1 │ │ │ │ - ldrdeq r7, [lr], #-168 @ 0xffffff58 @ │ │ │ │ - subseq r1, ip, r4, lsl r7 │ │ │ │ - subseq r1, ip, r4, lsr #19 │ │ │ │ - strheq r7, [lr], #-164 @ 0xffffff5c @ │ │ │ │ - subseq r1, ip, ip, ror #13 │ │ │ │ - subseq r1, ip, ip, ror r9 │ │ │ │ + @ instruction: 0x005c209c │ │ │ │ + rsbeq r7, lr, r8, asr #21 │ │ │ │ + subseq r1, ip, r4, lsl #14 │ │ │ │ + @ instruction: 0x005c1994 │ │ │ │ + rsbeq r7, lr, r4, lsr #21 │ │ │ │ + ldrsbeq r1, [ip], #-108 @ 0xffffff94 │ │ │ │ + subseq r1, ip, ip, ror #18 │ │ │ │ andeq r0, r0, r3, ror #11 │ │ │ │ │ │ │ │ 0024dd5c : │ │ │ │ subs r3, r1, #0 │ │ │ │ ble 24dd7c │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ @@ -110564,15 +110564,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 5e1218 │ │ │ │ + bl 5e1208 │ │ │ │ cmp r0, #0 │ │ │ │ ble 24de54 │ │ │ │ ldr r2, [pc, #92] @ 24de78 │ │ │ │ ldr r3, [pc, #84] @ 24de74 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -110621,15 +110621,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, sp │ │ │ │ str r5, [sp] │ │ │ │ - bl 5e1130 │ │ │ │ + bl 5e1120 │ │ │ │ cmp r0, #0 │ │ │ │ ble 24df28 │ │ │ │ ldr r2, [pc, #92] @ 24df4c │ │ │ │ ldr r3, [pc, #84] @ 24df48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -110680,17 +110680,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 24dfcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbeq r7, lr, r4, lsl r8 │ │ │ │ - subseq r1, ip, ip, asr #8 │ │ │ │ - ldrsbeq r1, [ip], #-108 @ 0xffffff94 │ │ │ │ + rsbeq r7, lr, r4, lsl #16 │ │ │ │ + subseq r1, ip, ip, lsr r4 │ │ │ │ + subseq r1, ip, ip, asr #13 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 0024dfd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -110747,17 +110747,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq sp, fp, r4, lsl #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq sp, fp, ip, lsr #7 │ │ │ │ - rsbeq r7, lr, ip, lsl r7 │ │ │ │ - subseq r1, ip, r4, asr r3 │ │ │ │ - subseq r1, ip, r4, ror #11 │ │ │ │ + rsbeq r7, lr, ip, lsl #14 │ │ │ │ + subseq r1, ip, r4, asr #6 │ │ │ │ + ldrsbeq r1, [ip], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 0024e0d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -110814,17 +110814,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq sp, fp, r0, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq sp, fp, r8, lsr #5 │ │ │ │ - rsbeq r7, lr, r8, lsl r6 │ │ │ │ - subseq r1, ip, r0, asr r2 │ │ │ │ - subseq r1, ip, r0, ror #9 │ │ │ │ + rsbeq r7, lr, r8, lsl #12 │ │ │ │ + subseq r1, ip, r0, asr #4 │ │ │ │ + ldrsbeq r1, [ip], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r8, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r8, #412] @ 0x19c │ │ │ │ @@ -110961,15 +110961,15 @@ │ │ │ │ bne 24e5d4 │ │ │ │ ldr r1, [pc, #536] @ 24e61c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7c34ec │ │ │ │ + b 7c34dc │ │ │ │ ldr r3, [pc, #488] @ 24e608 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #500] @ 24e620 │ │ │ │ add r8, r8, #692 @ 0x2b4 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -111055,15 +111055,15 @@ │ │ │ │ bne 24e5d4 │ │ │ │ ldr r1, [pc, #176] @ 24e62c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7c34ec │ │ │ │ + b 7c34dc │ │ │ │ ldr r2, [pc, #152] @ 24e630 │ │ │ │ ldr r3, [pc, #100] @ 24e600 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -111087,27 +111087,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrsheq sp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq sp, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ muleq r0, ip, fp │ │ │ │ - @ instruction: 0x005c1a94 │ │ │ │ + subseq r1, ip, r4, lsl #21 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq sp, fp, ip, lsl r0 │ │ │ │ - subseq r1, ip, r8, ror #17 │ │ │ │ - ldrheq r1, [ip], #-140 @ 0xffffff74 │ │ │ │ + ldrsbeq r1, [ip], #-136 @ 0xffffff78 │ │ │ │ + subseq r1, ip, ip, lsr #17 │ │ │ │ @ instruction: 0xfffffec6 │ │ │ │ rsbseq ip, fp, r4, lsr #29 │ │ │ │ - subseq r1, ip, r0, ror r7 │ │ │ │ + subseq r1, ip, r0, ror #14 │ │ │ │ rsbseq ip, fp, r4, ror #28 │ │ │ │ - ldrdeq r7, [lr], #-16 @ │ │ │ │ - subseq r0, ip, r8, lsl #28 │ │ │ │ - @ instruction: 0x005c1098 │ │ │ │ + rsbeq r7, lr, r0, asr #3 │ │ │ │ + ldrsheq r0, [ip], #-216 @ 0xffffff28 │ │ │ │ + subseq r1, ip, r8, lsl #1 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -111202,17 +111202,17 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrsheq ip, [fp], #-196 @ 0xffffff3c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq ip, fp, r0, lsr #25 │ │ │ │ - rsbeq r7, lr, r0, lsl r0 │ │ │ │ - subseq r0, ip, r8, asr #24 │ │ │ │ - ldrsbeq r0, [ip], #-232 @ 0xffffff18 │ │ │ │ + rsbeq r7, lr, r0 │ │ │ │ + subseq r0, ip, r8, lsr ip │ │ │ │ + subseq r0, ip, r8, asr #29 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 0024e7e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111245,17 +111245,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 24e880 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - rsbeq r6, lr, r0, ror #30 │ │ │ │ - @ instruction: 0x005c0b98 │ │ │ │ - subseq r0, ip, r8, lsr #28 │ │ │ │ + rsbeq r6, lr, r0, asr pc │ │ │ │ + subseq r0, ip, r8, lsl #23 │ │ │ │ + subseq r0, ip, r8, lsl lr │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 0024e884 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -111287,15 +111287,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #16] │ │ │ │ ldr r1, [pc, #96] @ 24e968 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - b 7c34ec │ │ │ │ + b 7c34dc │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24e93c │ │ │ │ ldrb r3, [r5, #505] @ 0x1f9 │ │ │ │ cmp r3, #0 │ │ │ │ beq 24e93c │ │ │ │ ldr r3, [r5, #508] @ 0x1fc │ │ │ │ @@ -111307,16 +111307,16 @@ │ │ │ │ bl 1e16c0 │ │ │ │ b 24e8f8 │ │ │ │ mov r0, r4 │ │ │ │ bl 268504 │ │ │ │ b 24e8e0 │ │ │ │ rsbseq ip, fp, r0, ror #22 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r1, ip, r0, lsr r4 │ │ │ │ - subseq r1, ip, r4, ror #7 │ │ │ │ + subseq r1, ip, r0, lsr #8 │ │ │ │ + ldrsbeq r1, [ip], #-52 @ 0xffffffcc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3016] @ 0xbc8 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #1060] @ 24edb0 │ │ │ │ @@ -111479,15 +111479,15 @@ │ │ │ │ bl 24e884 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r4, #0 │ │ │ │ beq 24ec6c │ │ │ │ ldr r0, [r5, #496] @ 0x1f0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 24ecb8 │ │ │ │ - bl 5f5968 │ │ │ │ + bl 5f5958 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r5, #500] @ 0x1f4 │ │ │ │ ldr r4, [r5, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 24ec44 │ │ │ │ ldr r0, [r5, #528] @ 0x210 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -111498,17 +111498,17 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 24ec6c │ │ │ │ ldr r0, [r5, #412] @ 0x19c │ │ │ │ bl 248ea4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 24ec6c │ │ │ │ ldr r1, [r5, #540] @ 0x21c │ │ │ │ - bl 7a26ec │ │ │ │ + bl 7a26dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 79933c │ │ │ │ + bl 79932c │ │ │ │ ldr r3, [pc, #348] @ 24edd0 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #680] @ 0x2a8 │ │ │ │ str r2, [r5, #684] @ 0x2ac │ │ │ │ b 24ea14 │ │ │ │ mov r0, r4 │ │ │ │ @@ -111589,28 +111589,28 @@ │ │ │ │ rsbseq ip, fp, ip, ror #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, fp, r8, lsr #20 │ │ │ │ rsbseq ip, fp, r0, ror #19 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ andeq r1, r0, r4, ror #14 │ │ │ │ - ldrsheq r1, [ip], #-52 @ 0xffffffcc │ │ │ │ + subseq r1, ip, r4, ror #7 │ │ │ │ andeq r1, r0, r4, ror #22 │ │ │ │ - ldrdeq r1, [r4], #-12 @ │ │ │ │ - rsbeq r6, lr, r4, ror #20 │ │ │ │ - @ instruction: 0x005c069c │ │ │ │ - subseq r1, ip, r4, asr #3 │ │ │ │ + rsbeq r1, r4, ip, asr #1 │ │ │ │ + rsbeq r6, lr, r4, asr sl │ │ │ │ + subseq r0, ip, ip, lsl #13 │ │ │ │ + ldrheq r1, [ip], #-20 @ 0xffffffec │ │ │ │ muleq r0, r2, sl │ │ │ │ - rsbeq r6, lr, r0, asr #20 │ │ │ │ - subseq r0, ip, r8, ror r6 │ │ │ │ - subseq r0, ip, r8, lsl #18 │ │ │ │ + rsbeq r6, lr, r0, lsr sl │ │ │ │ + subseq r0, ip, r8, ror #12 │ │ │ │ + ldrsheq r0, [ip], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - rsbeq r6, lr, ip, lsl sl │ │ │ │ - subseq r0, ip, r8, asr r6 │ │ │ │ - subseq r1, ip, r0, lsr #2 │ │ │ │ + rsbeq r6, lr, ip, lsl #20 │ │ │ │ + subseq r0, ip, r8, asr #12 │ │ │ │ + subseq r1, ip, r0, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub r5, r0, #20480 @ 0x5000 │ │ │ │ ldr r2, [r5, #3732] @ 0xe94 │ │ │ │ mov r3, r0 │ │ │ │ @@ -111726,15 +111726,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 24bfa4 │ │ │ │ ldr r1, [pc, #96] @ 24f048 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ mov r0, r8 │ │ │ │ bl 24e884 │ │ │ │ b 24ee70 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 24f04c │ │ │ │ ldr r1, [pc, #64] @ 24f050 │ │ │ │ ldr r0, [pc, #64] @ 24f054 │ │ │ │ @@ -111745,21 +111745,21 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq ip, fp, ip, asr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, fp, r4, lsr #11 │ │ │ │ rsbseq ip, fp, r4, lsl #11 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, ip, r8, lsl lr │ │ │ │ + subseq r0, ip, r8, lsl #28 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq r0, ip, r0, lsl #26 │ │ │ │ - rsbeq r6, lr, r4, lsr #15 │ │ │ │ - ldrsbeq r0, [ip], #-60 @ 0xffffffc4 │ │ │ │ - subseq r0, ip, ip, ror #12 │ │ │ │ + ldrsheq r0, [ip], #-192 @ 0xffffff40 │ │ │ │ + @ instruction: 0x006e6794 │ │ │ │ + subseq r0, ip, ip, asr #7 │ │ │ │ + subseq r0, ip, ip, asr r6 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #452] @ 24f23c │ │ │ │ @@ -111849,15 +111849,15 @@ │ │ │ │ add r1, sp, #15 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a2e8 │ │ │ │ ldr r1, [pc, #132] @ 24f258 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r2, [pc, #116] @ 24f25c │ │ │ │ ldr r3, [pc, #84] @ 24f240 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -111877,22 +111877,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq ip, fp, r4, lsl #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, fp, r0, ror r3 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, ip, r8, lsr ip │ │ │ │ + subseq r0, ip, r8, lsr #24 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq r0, ip, r8, lsl fp │ │ │ │ + subseq r0, ip, r8, lsl #22 │ │ │ │ rsbseq ip, fp, r4, lsl r2 │ │ │ │ - @ instruction: 0x006e6590 │ │ │ │ - subseq r0, ip, r8, asr #3 │ │ │ │ - subseq r0, ip, r8, asr r4 │ │ │ │ + rsbeq r6, lr, r0, lsl #11 │ │ │ │ + ldrheq r0, [ip], #-24 @ 0xffffffe8 │ │ │ │ + subseq r0, ip, r8, asr #8 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #380] @ 24f404 │ │ │ │ ldr r2, [pc, #380] @ 24f408 │ │ │ │ @@ -111968,43 +111968,43 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 24f424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24f2c4 │ │ │ │ ldr r0, [pc, #56] @ 24f428 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24f2c4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, fp, r4, ror r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, fp, r4, asr r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, fp, ip, ror #1 │ │ │ │ andeq r4, r0, r4, asr #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r0, [ip], #-176 @ 0xffffff50 │ │ │ │ - ldrsbeq r0, [ip], #-180 @ 0xffffff4c │ │ │ │ + subseq r0, ip, r0, lsr #23 │ │ │ │ + subseq r0, ip, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 24f5e8 │ │ │ │ mov r7, r1 │ │ │ │ @@ -112084,15 +112084,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r0, r4 │ │ │ │ bl 24a2e8 │ │ │ │ ldr r1, [pc, #132] @ 24f604 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r2, [pc, #116] @ 24f608 │ │ │ │ ldr r3, [pc, #84] @ 24f5ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112112,22 +112112,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrheq fp, [fp], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007bbf9c │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, ip, r4, ror #16 │ │ │ │ + subseq r0, ip, r4, asr r8 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq r0, ip, ip, ror #14 │ │ │ │ + subseq r0, ip, ip, asr r7 │ │ │ │ rsbseq fp, fp, r8, ror #28 │ │ │ │ - rsbeq r6, lr, r4, ror #3 │ │ │ │ - subseq pc, fp, ip, lsl lr @ │ │ │ │ - subseq r0, ip, ip, lsr #1 │ │ │ │ + ldrdeq r6, [lr], #-20 @ 0xffffffec @ │ │ │ │ + subseq pc, fp, ip, lsl #28 │ │ │ │ + @ instruction: 0x005c009c │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #864] @ 24f998 │ │ │ │ @@ -112225,15 +112225,15 @@ │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a2e8 │ │ │ │ ldr r1, [pc, #516] @ 24f9b8 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r2, [pc, #500] @ 24f9bc │ │ │ │ ldr r3, [pc, #464] @ 24f99c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112265,23 +112265,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, fp} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 24f9cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24f7ac │ │ │ │ ldr r3, [pc, #324] @ 24f9d0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24f68c │ │ │ │ ldr r3, [pc, #292] @ 24f9c4 │ │ │ │ @@ -112298,40 +112298,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 24f9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24f68c │ │ │ │ ldr r0, [pc, #192] @ 24f9d8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24f68c │ │ │ │ ldr r0, [pc, #164] @ 24f9dc │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24f7ac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #136] @ 24f9e0 │ │ │ │ ldr r1, [pc, #136] @ 24f9e4 │ │ │ │ ldr r0, [pc, #136] @ 24f9e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #132] @ 24f9ec │ │ │ │ @@ -112351,32 +112351,32 @@ │ │ │ │ rsbseq fp, fp, r0, asr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq fp, fp, ip, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, ip, r8, asr #12 │ │ │ │ - subseq r0, ip, r8, lsr r5 │ │ │ │ + subseq r0, ip, r8, lsr r6 │ │ │ │ + subseq r0, ip, r8, lsr #10 │ │ │ │ rsbseq fp, fp, r4, lsr ip │ │ │ │ andeq r4, r0, r8, lsl #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, ip, r8, lsr r8 │ │ │ │ + subseq r0, ip, r8, lsr #16 │ │ │ │ muleq r0, r0, r7 │ │ │ │ - ldrsheq r0, [ip], #-100 @ 0xffffff9c │ │ │ │ - subseq r0, ip, r4, asr #14 │ │ │ │ - ldrsbeq r0, [ip], #-112 @ 0xffffff90 │ │ │ │ - rsbeq r5, lr, r8, asr lr │ │ │ │ - @ instruction: 0x005bfa90 │ │ │ │ - subseq pc, fp, r0, lsr #26 │ │ │ │ + subseq r0, ip, r4, ror #13 │ │ │ │ + subseq r0, ip, r4, lsr r7 │ │ │ │ + subseq r0, ip, r0, asr #15 │ │ │ │ + rsbeq r5, lr, r8, asr #28 │ │ │ │ + subseq pc, fp, r0, lsl #21 │ │ │ │ + subseq pc, fp, r0, lsl sp @ │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ - rsbeq r5, lr, r4, lsr lr │ │ │ │ - subseq pc, fp, ip, ror #20 │ │ │ │ - ldrsheq pc, [fp], #-204 @ 0xffffff34 @ │ │ │ │ + rsbeq r5, lr, r4, lsr #28 │ │ │ │ + subseq pc, fp, ip, asr sl @ │ │ │ │ + subseq pc, fp, ip, ror #25 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #1100] @ 24fe64 │ │ │ │ ldr lr, [r0] │ │ │ │ @@ -112456,15 +112456,15 @@ │ │ │ │ add r1, sp, #36 @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a2e8 │ │ │ │ ldr r1, [pc, #820] @ 24fe84 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r2, [pc, #804] @ 24fe88 │ │ │ │ ldr r3, [pc, #768] @ 24fe68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112547,15 +112547,15 @@ │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a2e8 │ │ │ │ ldr r1, [pc, #472] @ 24fe94 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r2, [pc, #456] @ 24fe98 │ │ │ │ ldr r3, [pc, #404] @ 24fe68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112580,22 +112580,22 @@ │ │ │ │ beq 24fdec │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 24fea8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24fbe4 │ │ │ │ ldr r3, [pc, #312] @ 24feac │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 24fa7c │ │ │ │ ldr r3, [pc, #280] @ 24fea0 │ │ │ │ @@ -112612,34 +112612,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 24feb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24fa7c │ │ │ │ ldr r0, [pc, #192] @ 24feb4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24fbe4 │ │ │ │ ldr r0, [pc, #172] @ 24feb8 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24fa7c │ │ │ │ ldr r3, [pc, #152] @ 24febc │ │ │ │ ldr r1, [pc, #152] @ 24fec0 │ │ │ │ ldr r0, [pc, #152] @ 24fec4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 24fec8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -112658,36 +112658,36 @@ │ │ │ │ ldrsbeq fp, [fp], #-156 @ 0xffffff64 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq fp, fp, ip, lsr #19 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, ip, r4, asr r2 │ │ │ │ - @ instruction: 0x005c019c │ │ │ │ + subseq r0, ip, r4, asr #4 │ │ │ │ + subseq r0, ip, ip, lsl #3 │ │ │ │ @ instruction: 0x007bb898 │ │ │ │ rsbseq fp, fp, r4, ror #16 │ │ │ │ - subseq r0, ip, ip, ror #1 │ │ │ │ - subseq r0, ip, r0, lsr r0 │ │ │ │ + ldrsbeq r0, [ip], #-12 │ │ │ │ + subseq r0, ip, r0, lsr #32 │ │ │ │ rsbseq fp, fp, ip, lsr #14 │ │ │ │ andeq r3, r0, r4, lsl r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x005c0494 │ │ │ │ + subseq r0, ip, r4, lsl #9 │ │ │ │ @ instruction: 0x00004bb0 │ │ │ │ - subseq r0, ip, r0, lsl #7 │ │ │ │ - subseq r0, ip, r4, asr r4 │ │ │ │ - subseq r0, ip, r4, lsr #7 │ │ │ │ - rsbeq r5, lr, ip, lsl #19 │ │ │ │ - subseq pc, fp, r4, asr #11 │ │ │ │ - subseq pc, fp, r4, asr r8 @ │ │ │ │ + subseq r0, ip, r0, ror r3 │ │ │ │ + subseq r0, ip, r4, asr #8 │ │ │ │ + @ instruction: 0x005c0394 │ │ │ │ + rsbeq r5, lr, ip, ror r9 │ │ │ │ + ldrheq pc, [fp], #-84 @ 0xffffffac @ │ │ │ │ + subseq pc, fp, r4, asr #16 │ │ │ │ andeq r0, r0, r8, asr #9 │ │ │ │ - rsbeq r5, lr, r8, ror #18 │ │ │ │ - subseq pc, fp, r0, lsr #11 │ │ │ │ - subseq pc, fp, r0, lsr r8 @ │ │ │ │ + rsbeq r5, lr, r8, asr r9 │ │ │ │ + @ instruction: 0x005bf590 │ │ │ │ + subseq pc, fp, r0, lsr #16 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #1132] @ 250360 │ │ │ │ ldr r2, [pc, #1132] @ 250364 │ │ │ │ @@ -112900,15 +112900,15 @@ │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a2e8 │ │ │ │ ldr r1, [pc, #324] @ 250384 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r2, [pc, #308] @ 250388 │ │ │ │ ldr r3, [pc, #268] @ 250364 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -112940,33 +112940,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r8, r9, sl} │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 250398 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24ff34 │ │ │ │ ldr r0, [pc, #128] @ 25039c │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 24ff34 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 2503a0 │ │ │ │ ldr r1, [pc, #92] @ 2503a4 │ │ │ │ ldr r0, [pc, #92] @ 2503a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2503ac │ │ │ │ @@ -112975,28 +112975,28 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq fp, fp, r8, lsl #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, fp, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq pc, fp, r0, lsr #27 │ │ │ │ + @ instruction: 0x005bfd90 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ - subseq pc, fp, ip, lsr #21 │ │ │ │ + @ instruction: 0x005bfa9c │ │ │ │ rsbseq fp, fp, r8, lsr #3 │ │ │ │ muleq r0, r0, r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, fp, r8, lsl #31 │ │ │ │ - ldrsbeq pc, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - rsbeq r5, lr, ip, ror #8 │ │ │ │ - subseq pc, fp, r4, lsr #1 │ │ │ │ - subseq pc, fp, r4, lsr r3 @ │ │ │ │ + subseq pc, fp, r8, ror pc @ │ │ │ │ + subseq pc, fp, ip, asr #31 │ │ │ │ + rsbeq r5, lr, ip, asr r4 │ │ │ │ + @ instruction: 0x005bf094 │ │ │ │ + subseq pc, fp, r4, lsr #6 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ @@ -113104,15 +113104,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r2 │ │ │ │ bl 24bfa4 │ │ │ │ ldr r1, [pc, #540] @ 25078c │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r2, [pc, #524] @ 250790 │ │ │ │ ldr r3, [pc, #488] @ 250770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -113165,24 +113165,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 2507a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 250478 │ │ │ │ ldr r2, [pc, #264] @ 2507a8 │ │ │ │ ldr r3, [pc, #204] @ 250770 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -113199,15 +113199,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #196] @ 2507ac │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 250478 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 2507b0 │ │ │ │ ldr r1, [pc, #168] @ 2507b4 │ │ │ │ ldr r0, [pc, #168] @ 2507b8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 2507bc │ │ │ │ @@ -113234,37 +113234,37 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq fp, fp, r8, lsl r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, fp, r8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq pc, fp, ip, asr r8 @ │ │ │ │ + subseq pc, fp, ip, asr #16 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq pc, fp, ip, ror r7 @ │ │ │ │ + subseq pc, fp, ip, ror #14 │ │ │ │ rsbseq sl, fp, r8, ror lr │ │ │ │ rsbseq sl, fp, r4, asr #28 │ │ │ │ andeq r3, r0, r0, ror #22 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, fp, r0, lsl sp @ │ │ │ │ + subseq pc, fp, r0, lsl #26 │ │ │ │ rsbseq sl, fp, ip, asr sp │ │ │ │ - subseq pc, fp, r4, lsl sp @ │ │ │ │ - rsbeq r5, lr, r8, lsr #1 │ │ │ │ - subseq lr, fp, r0, ror #25 │ │ │ │ - subseq pc, fp, r8, lsl #16 │ │ │ │ + subseq pc, fp, r4, lsl #26 │ │ │ │ + @ instruction: 0x006e5098 │ │ │ │ + ldrsbeq lr, [fp], #-192 @ 0xffffff40 │ │ │ │ + ldrsheq pc, [fp], #-120 @ 0xffffff88 @ │ │ │ │ ldrdeq r0, [r0], -fp │ │ │ │ - rsbeq r5, lr, r4, lsl #1 │ │ │ │ - ldrheq lr, [fp], #-204 @ 0xffffff34 │ │ │ │ - subseq pc, fp, r8, lsr #24 │ │ │ │ + rsbeq r5, lr, r4, ror r0 │ │ │ │ + subseq lr, fp, ip, lsr #25 │ │ │ │ + subseq pc, fp, r8, lsl ip @ │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ - rsbeq r5, lr, r0, rrx │ │ │ │ - @ instruction: 0x005bec98 │ │ │ │ - subseq lr, fp, r8, lsr #30 │ │ │ │ + rsbeq r5, lr, r0, asr r0 │ │ │ │ + subseq lr, fp, r8, lsl #25 │ │ │ │ + subseq lr, fp, r8, lsl pc │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #3820] @ 2516e8 │ │ │ │ @@ -113313,15 +113313,15 @@ │ │ │ │ cmp r7, #4 │ │ │ │ bne 250d94 │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ cmp r1, #1 │ │ │ │ beq 251a80 │ │ │ │ ldr r0, [pc, #3644] @ 2516f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 251058 │ │ │ │ cmp r7, #1 │ │ │ │ beq 251a78 │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 251560 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -113355,15 +113355,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ beq 251dac │ │ │ │ ldr r0, [pc, #3480] @ 2516fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 250d94 │ │ │ │ cmp r7, #1 │ │ │ │ beq 2514fc │ │ │ │ ldrb r2, [r6, #5] │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r7, #8 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -113444,26 +113444,26 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r2, [r6, #14] │ │ │ │ ldrb r3, [r6, #15] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ - bl 807854 │ │ │ │ + bl 807844 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ lsl sl, sl, #16 │ │ │ │ lsr sl, sl, #16 │ │ │ │ lsl r2, r3, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ and r6, r0, #255 @ 0xff │ │ │ │ mov r0, sl │ │ │ │ - bl 807854 │ │ │ │ + bl 807844 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp sl, #0 │ │ │ │ lsl r3, sl, r3 │ │ │ │ moveq sl, #255 @ 0xff │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ and r3, sl, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ @@ -113776,15 +113776,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 24bfa4 │ │ │ │ ldr r1, [pc, #1856] @ 251730 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ mov r0, r4 │ │ │ │ bl 24e884 │ │ │ │ subs r7, r7, #1 │ │ │ │ bcs 250cf0 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25102c │ │ │ │ @@ -114101,15 +114101,15 @@ │ │ │ │ andne r3, r3, #15 │ │ │ │ strbne r3, [r2, #4] │ │ │ │ b 251004 │ │ │ │ mov r0, #8 │ │ │ │ b 250db4 │ │ │ │ ldr r0, [pc, #580] @ 251750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 250d94 │ │ │ │ b 251064 │ │ │ │ cmp r3, #0 │ │ │ │ addne r0, r8, #1 │ │ │ │ lslne r0, r0, #2 │ │ │ │ @@ -114223,77 +114223,77 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r5, #616] @ 0x268 │ │ │ │ bl 2574cc │ │ │ │ b 250bf4 │ │ │ │ rsbseq sl, fp, r0, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, fp, r8, ror #23 │ │ │ │ - rsbeq r4, lr, lr, lsr lr │ │ │ │ - subseq pc, fp, r0, lsr #25 │ │ │ │ - subseq pc, fp, ip, ror #26 │ │ │ │ + rsbeq r4, lr, lr, lsr #28 │ │ │ │ + @ instruction: 0x005bfc90 │ │ │ │ + subseq pc, fp, ip, asr sp @ │ │ │ │ tsteq r0, r1, lsl #2 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ @ instruction: 0xffffb768 │ │ │ │ - @ instruction: 0x006e499c │ │ │ │ - rsbeq r4, lr, r8, asr sl │ │ │ │ + rsbeq r4, lr, ip, lsl #19 │ │ │ │ + rsbeq r4, lr, r8, asr #20 │ │ │ │ @ instruction: 0xfffffec5 │ │ │ │ @ instruction: 0xfffffa34 │ │ │ │ rsbseq sl, fp, r0, asr #12 │ │ │ │ - subseq lr, fp, r8, lsl #28 │ │ │ │ + ldrsheq lr, [fp], #-216 @ 0xffffff28 │ │ │ │ @ instruction: 0xfffffefe │ │ │ │ - subseq lr, fp, r0, lsl #26 │ │ │ │ + ldrsheq lr, [fp], #-192 @ 0xffffff40 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ adcgt lr, r1, lr, asr #11 │ │ │ │ rsbseq r8, ip, r8, lsl #10 │ │ │ │ - subseq lr, fp, r4, asr #18 │ │ │ │ + subseq lr, fp, r4, lsr r9 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - subseq lr, fp, ip, lsr r8 │ │ │ │ + subseq lr, fp, ip, lsr #16 │ │ │ │ @ instruction: 0xfffffefc │ │ │ │ - subseq pc, fp, r8, lsr #32 │ │ │ │ + subseq pc, fp, r8, lsl r0 @ │ │ │ │ andeq r3, r0, ip, ror r0 │ │ │ │ @ instruction: 0xffff91d4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrsbeq lr, [fp], #-76 @ 0xffffffb4 │ │ │ │ + subseq lr, fp, ip, asr #9 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq lr, fp, ip, asr #5 │ │ │ │ - subseq lr, fp, r4, lsl #21 │ │ │ │ - subseq lr, fp, r8, lsr sl │ │ │ │ - subseq lr, fp, r8, lsr #19 │ │ │ │ - subseq lr, fp, r0, lsr fp │ │ │ │ + ldrheq lr, [fp], #-44 @ 0xffffffd4 │ │ │ │ + subseq lr, fp, r4, ror sl │ │ │ │ + subseq lr, fp, r8, lsr #20 │ │ │ │ + @ instruction: 0x005be998 │ │ │ │ + subseq lr, fp, r0, lsr #22 │ │ │ │ andeq r3, r0, r8, asr #1 │ │ │ │ - rsbeq r3, lr, r4, lsr #23 │ │ │ │ + @ instruction: 0x006e3b94 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r4, lsr #16 │ │ │ │ - subseq lr, fp, r4, ror #21 │ │ │ │ + ldrsbeq lr, [fp], #-164 @ 0xffffff5c │ │ │ │ andeq r3, r0, r8, lsl pc │ │ │ │ - ldrsheq lr, [fp], #-160 @ 0xffffff60 │ │ │ │ + subseq lr, fp, r0, ror #21 │ │ │ │ @ instruction: 0xffffdc44 │ │ │ │ @ instruction: 0xffff6c88 │ │ │ │ @ instruction: 0xffffd840 │ │ │ │ - subseq lr, fp, r8, ror #17 │ │ │ │ + ldrsbeq lr, [fp], #-136 @ 0xffffff78 │ │ │ │ andeq r3, r0, r8, lsl #31 │ │ │ │ - ldrsheq lr, [fp], #-100 @ 0xffffff9c │ │ │ │ + subseq lr, fp, r4, ror #13 │ │ │ │ andeq r1, r0, r8, lsl #26 │ │ │ │ - subseq lr, fp, ip, lsl r7 │ │ │ │ + subseq lr, fp, ip, lsl #14 │ │ │ │ muleq r0, ip, fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, fp, r0, ror r7 │ │ │ │ - subseq lr, fp, r0, asr r9 │ │ │ │ - ldrsheq lr, [fp], #-92 @ 0xffffffa4 │ │ │ │ - subseq lr, fp, r8, lsl #16 │ │ │ │ - subseq lr, fp, r4, asr r6 │ │ │ │ - subseq lr, fp, r4, lsl r7 │ │ │ │ - rsbeq r3, lr, r4, asr r7 │ │ │ │ - subseq sp, fp, ip, lsl #7 │ │ │ │ - subseq sp, fp, ip, lsl r6 │ │ │ │ + subseq lr, fp, r0, ror #14 │ │ │ │ + subseq lr, fp, r0, asr #18 │ │ │ │ + subseq lr, fp, ip, ror #11 │ │ │ │ + ldrsheq lr, [fp], #-120 @ 0xffffff88 │ │ │ │ + subseq lr, fp, r4, asr #12 │ │ │ │ + subseq lr, fp, r4, lsl #14 │ │ │ │ + rsbeq r3, lr, r4, asr #14 │ │ │ │ + subseq sp, fp, ip, ror r3 │ │ │ │ + subseq sp, fp, ip, lsl #12 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ ldr r3, [pc, #-160] @ 25175c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #-168] @ 251760 │ │ │ │ add r2, r5, #692 @ 0x2b4 │ │ │ │ mov r0, r2 │ │ │ │ @@ -114428,33 +114428,33 @@ │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ bne 251904 │ │ │ │ ldr r1, [pc, #-692] @ 25176c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r1, [r5, #656] @ 0x290 │ │ │ │ b 250bc8 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 24fedc │ │ │ │ b 250d94 │ │ │ │ mov r0, #4 │ │ │ │ b 250db4 │ │ │ │ ldr r0, [pc, #-740] @ 251770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 250d94 │ │ │ │ b 251064 │ │ │ │ ldr r0, [pc, #-764] @ 251774 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 251058 │ │ │ │ mov r0, #2 │ │ │ │ b 250db4 │ │ │ │ ldrb r3, [r6, #3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 251da4 │ │ │ │ cmp r3, #4 │ │ │ │ @@ -114462,24 +114462,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 24f42c │ │ │ │ b 250d94 │ │ │ │ ldr r0, [pc, #-820] @ 251778 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ add r5, r4, #86016 @ 0x15000 │ │ │ │ cmp r3, #0 │ │ │ │ bne 250d94 │ │ │ │ b 251064 │ │ │ │ ldr r0, [pc, #-852] @ 25177c │ │ │ │ ldrb r1, [r6, #2] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 250d94 │ │ │ │ b 251064 │ │ │ │ mov ip, r9 │ │ │ │ b 250b4c │ │ │ │ ldrb r2, [r6, #9] │ │ │ │ @@ -114498,15 +114498,15 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 23a054 │ │ │ │ ldr r3, [pc, #-948] @ 251780 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #-960] @ 25178c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ bne 251e08 │ │ │ │ mov r3, r7 │ │ │ │ @@ -114585,25 +114585,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1328] @ 251794 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 250d94 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 251bd8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #672] @ 0x2a0 │ │ │ │ b 251bd8 │ │ │ │ @@ -114635,26 +114635,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1524] @ 25179c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2510fc │ │ │ │ mov r0, #3 │ │ │ │ bl 449e14 │ │ │ │ b 250d94 │ │ │ │ bl 44a580 │ │ │ │ b 250d94 │ │ │ │ ldr r2, [pc, #-1556] @ 2517a0 │ │ │ │ @@ -114674,15 +114674,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ bl 427fac │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #660] @ 0x294 │ │ │ │ bne 250d94 │ │ │ │ ldr r0, [pc, #-1620] @ 2517ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 250d94 │ │ │ │ ldr r3, [pc, #-1632] @ 2517b0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 251b5c │ │ │ │ ldr r3, [pc, #-1632] @ 2517c4 │ │ │ │ @@ -114700,25 +114700,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 2517b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 251b5c │ │ │ │ ldr r3, [pc, #-1768] @ 2517b8 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25093c │ │ │ │ ldr r3, [pc, #-1776] @ 2517c4 │ │ │ │ @@ -114735,22 +114735,22 @@ │ │ │ │ add sl, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1876] @ 2517bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 250940 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1892] @ 2517c0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 251b88 │ │ │ │ @@ -114768,68 +114768,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1992] @ 2517cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 251b88 │ │ │ │ ldr r0, [pc, #-2004] @ 2517d0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2510fc │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-2040] @ 2517d4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 251b5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 807854 │ │ │ │ + bl 807844 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ lsl r3, r5, r3 │ │ │ │ and r8, r0, #255 @ 0xff │ │ │ │ and r0, r5, #255 @ 0xff │ │ │ │ b 250b38 │ │ │ │ ldr r0, [pc, #-2096] @ 2517d8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 250d94 │ │ │ │ ldr r0, [pc, #-2128] @ 2517dc │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 25093c │ │ │ │ ldr r0, [pc, #-2148] @ 2517e0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 251b88 │ │ │ │ ldr r3, [pc, #-2168] @ 2517e4 │ │ │ │ ldr r1, [pc, #-2168] @ 2517e8 │ │ │ │ ldr r0, [pc, #-2168] @ 2517ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2172] @ 2517f0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -114950,18 +114950,18 @@ │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r9, fp, r8, asr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrsbeq r9, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ rsbseq r9, fp, ip, lsl #5 │ │ │ │ - strheq r3, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ - @ instruction: 0x006e3594 │ │ │ │ - subseq sp, fp, ip, asr #3 │ │ │ │ - subseq sp, fp, ip, asr r4 │ │ │ │ + rsbeq r3, lr, r8, lsr #11 │ │ │ │ + rsbeq r3, lr, r4, lsl #11 │ │ │ │ + ldrheq sp, [fp], #-28 @ 0xffffffe4 │ │ │ │ + subseq sp, fp, ip, asr #8 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1644] @ 2528e8 │ │ │ │ ldr r3, [pc, #1644] @ 2528ec │ │ │ │ @@ -115000,15 +115000,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ strb sl, [fp, #688] @ 0x2b0 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2522e8 │ │ │ │ ldr r4, [r6, #-40] @ 0xffffffd8 │ │ │ │ ldr fp, [sp, #24] │ │ │ │ cmp r4, #0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ @@ -115041,15 +115041,15 @@ │ │ │ │ strne r3, [r8, #420] @ 0x1a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r4, r4, #102400 @ 0x19000 │ │ │ │ strb r3, [r8, #688] @ 0x2b0 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r4, [r4, #816] @ 0x330 │ │ │ │ cmp r4, #0 │ │ │ │ bne 25236c │ │ │ │ ldr r5, [sp, #24] │ │ │ │ add r4, r6, #569344 @ 0x8b000 │ │ │ │ str r9, [r6, #-4] │ │ │ │ ldr r0, [r4, #2920] @ 0xb68 │ │ │ │ @@ -115153,15 +115153,15 @@ │ │ │ │ bl 24bfa4 │ │ │ │ mov r0, r4 │ │ │ │ bl 24a930 │ │ │ │ ldr r1, [pc, #936] @ 25291c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ mov r0, r4 │ │ │ │ bl 24e884 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2525a8 │ │ │ │ ldr r3, [r7, #428] @ 0x1ac │ │ │ │ tst r3, #3 │ │ │ │ @@ -115304,23 +115304,23 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 252938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 25243c │ │ │ │ ldr r3, [pc, #308] @ 25293c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2526a8 │ │ │ │ ldr r3, [pc, #276] @ 252930 │ │ │ │ @@ -115336,78 +115336,78 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r7, r8} │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 252940 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2526a8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #184] @ 252944 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 25243c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #156] @ 252948 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2526a8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #128] @ 25294c │ │ │ │ ldr r1, [pc, #128] @ 252950 │ │ │ │ ldr r0, [pc, #128] @ 252954 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 252958 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r9, fp, r0, lsl #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, fp, r4, ror #2 │ │ │ │ - subseq sp, fp, r8, lsl sl │ │ │ │ + subseq sp, fp, r8, lsl #20 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq sp, fp, r4, lsl #19 │ │ │ │ + subseq sp, fp, r4, ror r9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xffff9ef4 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ @ instruction: 0xffff8440 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq sp, fp, r0, ror #16 │ │ │ │ + subseq sp, fp, r0, asr r8 │ │ │ │ strbpl r5, [sp, -r9, ror #12] │ │ │ │ - subseq sp, fp, r8, ror r7 │ │ │ │ + subseq sp, fp, r8, ror #14 │ │ │ │ andeq r5, r1, r0, lsl #3 │ │ │ │ andcs r0, r2, r8, lsl #17 │ │ │ │ rsbseq r8, fp, ip, lsl sp │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, fp, ip, lsl #4 │ │ │ │ + ldrsheq lr, [fp], #-28 @ 0xffffffe4 │ │ │ │ andeq r2, r0, r4, lsl #10 │ │ │ │ - subseq lr, fp, r8, ror #1 │ │ │ │ - subseq lr, fp, r8, asr #3 │ │ │ │ - subseq lr, fp, r4, lsl #2 │ │ │ │ - rsbeq r2, lr, r4, ror #29 │ │ │ │ - subseq ip, fp, ip, lsl fp │ │ │ │ - subseq ip, fp, ip, lsr #27 │ │ │ │ + ldrsbeq lr, [fp], #-8 │ │ │ │ + ldrheq lr, [fp], #-24 @ 0xffffffe8 │ │ │ │ + ldrsheq lr, [fp], #-4 │ │ │ │ + ldrdeq r2, [lr], #-228 @ 0xffffff1c @ │ │ │ │ + subseq ip, fp, ip, lsl #22 │ │ │ │ + @ instruction: 0x005bcd9c │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1756] @ 253050 │ │ │ │ ldr r3, [pc, #1756] @ 253054 │ │ │ │ @@ -115483,22 +115483,22 @@ │ │ │ │ bne 252a3c │ │ │ │ add sl, sp, #20 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ str sl, [sp] │ │ │ │ - bl 5ed354 │ │ │ │ + bl 5ed344 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 252ba8 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r6, #480 @ 0x1e0 │ │ │ │ - bl 5edb60 │ │ │ │ + bl 5edb50 │ │ │ │ ldr sl, [r6, #472] @ 0x1d8 │ │ │ │ cmp r0, #0 │ │ │ │ blt 252c88 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #16 │ │ │ │ bl 1e2db8 │ │ │ │ @@ -115516,15 +115516,15 @@ │ │ │ │ bl 24e884 │ │ │ │ ldr r3, [pc, #1352] @ 253060 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [r6, #680] @ 0x2a8 │ │ │ │ str r2, [r6, #684] @ 0x2ac │ │ │ │ - bl 5edba8 │ │ │ │ + bl 5edb98 │ │ │ │ ldr r2, [pc, #1328] @ 253064 │ │ │ │ ldr r3, [pc, #1308] @ 253054 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -115539,34 +115539,34 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 252db0 │ │ │ │ mov r0, r5 │ │ │ │ bl 252090 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5edba8 │ │ │ │ + bl 5edb98 │ │ │ │ b 252b2c │ │ │ │ ldr r3, [pc, #1224] @ 25305c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 252d30 │ │ │ │ mov r9, #0 │ │ │ │ b 252b78 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r4, [r6, #472] @ 0x1d8 │ │ │ │ - bl 7cb040 │ │ │ │ + bl 7cb030 │ │ │ │ ldr r3, [pc, #1184] @ 25305c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 252e48 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ b 252ba0 │ │ │ │ ldr r3, [pc, #1148] @ 25305c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 252ba0 │ │ │ │ ldr r3, [pc, #1140] @ 253068 │ │ │ │ @@ -115588,40 +115588,40 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r1, sl │ │ │ │ str sl, [r0, #4] │ │ │ │ str sl, [r0, #8] │ │ │ │ str sl, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [pc, #1056] @ 253074 │ │ │ │ ldr r3, [pc, #1056] @ 253078 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1044] @ 25307c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 252ba0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb040 │ │ │ │ + bl 7cb030 │ │ │ │ ldr r3, [pc, #964] @ 25305c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 252ed8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ b 252b78 │ │ │ │ ldr r3, [pc, #964] @ 253080 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252afc │ │ │ │ ldr r3, [pc, #924] @ 25306c │ │ │ │ @@ -115637,22 +115637,22 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #860] @ 253084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 252afc │ │ │ │ ldr r3, [pc, #816] @ 253068 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252ba0 │ │ │ │ ldr r3, [pc, #800] @ 25306c │ │ │ │ @@ -115669,15 +115669,15 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, fp │ │ │ │ str fp, [r0, #4] │ │ │ │ str fp, [r0, #8] │ │ │ │ str fp, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [pc, #752] @ 253088 │ │ │ │ ldr r3, [pc, #752] @ 25308c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #740] @ 253090 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -115700,29 +115700,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #640] @ 253094 │ │ │ │ ldr r2, [pc, #640] @ 253098 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #604] @ 25309c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 252b78 │ │ │ │ ldr r3, [pc, #536] @ 253068 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252bcc │ │ │ │ ldr r3, [pc, #520] @ 25306c │ │ │ │ @@ -115738,27 +115738,27 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ str r9, [r0, #4] │ │ │ │ str r9, [r0, #8] │ │ │ │ str r9, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #500] @ 2530a0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 2530a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 252bcc │ │ │ │ ldr r3, [pc, #392] @ 253068 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 252ca8 │ │ │ │ ldr r3, [pc, #376] @ 25306c │ │ │ │ @@ -115774,124 +115774,124 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #364] @ 2530a8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2530ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 252ca8 │ │ │ │ ldr r0, [pc, #320] @ 2530b0 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 252afc │ │ │ │ ldr r1, [pc, #300] @ 2530b4 │ │ │ │ ldr r3, [pc, #300] @ 2530b8 │ │ │ │ ldr r0, [pc, #300] @ 2530bc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 252b78 │ │ │ │ ldr r0, [pc, #268] @ 2530c0 │ │ │ │ ldr r3, [pc, #268] @ 2530c4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #260] @ 2530c8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 252ba0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #232] @ 2530cc │ │ │ │ ldr r0, [pc, #232] @ 2530d0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 252ca8 │ │ │ │ ldr r0, [pc, #208] @ 2530d4 │ │ │ │ ldr r3, [pc, #208] @ 2530d8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #200] @ 2530dc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 252ba0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #172] @ 2530e0 │ │ │ │ ldr r0, [pc, #172] @ 2530e4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 252bcc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, fp, r8, lsl #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, fp, ip, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xffffbe4c │ │ │ │ rsbseq r8, fp, r8, asr #17 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq fp, r3, ip, lsl pc │ │ │ │ - subseq sp, fp, r8, lsr #29 │ │ │ │ - subseq sp, fp, r0, asr #28 │ │ │ │ + rsbeq fp, r3, ip, lsl #30 │ │ │ │ + @ instruction: 0x005bde98 │ │ │ │ + subseq sp, fp, r0, lsr lr │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - ldrheq sp, [fp], #-224 @ 0xffffff20 │ │ │ │ - ldrdeq fp, [r3], #-216 @ 0xffffff28 @ │ │ │ │ - subseq sp, fp, r8, asr #27 │ │ │ │ - ldrsheq sp, [fp], #-204 @ 0xffffff34 │ │ │ │ - rsbeq fp, r3, ip, asr sp │ │ │ │ - @ instruction: 0x005bdd9c │ │ │ │ - subseq sp, fp, r8, ror #24 │ │ │ │ - subseq sp, fp, ip, asr #25 │ │ │ │ - ldrsbeq sp, [fp], #-184 @ 0xffffff48 │ │ │ │ - subseq sp, fp, r4, asr ip │ │ │ │ - subseq sp, fp, r8, asr #22 │ │ │ │ - subseq sp, fp, r8, lsr #25 │ │ │ │ - rsbeq fp, r3, r4, ror #23 │ │ │ │ - subseq sp, fp, r0, lsr #24 │ │ │ │ - subseq sp, fp, r8, ror fp │ │ │ │ - strheq fp, [r3], #-188 @ 0xffffff44 @ │ │ │ │ - subseq sp, fp, r4, lsr #23 │ │ │ │ - subseq sp, fp, r8, asr #22 │ │ │ │ - subseq sp, fp, ip, lsr #23 │ │ │ │ - subseq sp, fp, r8, lsr #22 │ │ │ │ - rsbeq fp, r3, ip, ror #22 │ │ │ │ - ldrsheq sp, [fp], #-160 @ 0xffffff60 │ │ │ │ - ldrsheq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ - subseq sp, fp, r4, asr #22 │ │ │ │ - ldrsbeq sp, [fp], #-164 @ 0xffffff5c │ │ │ │ + subseq sp, fp, r0, lsr #29 │ │ │ │ + rsbeq fp, r3, r8, asr #27 │ │ │ │ + ldrheq sp, [fp], #-216 @ 0xffffff28 │ │ │ │ + subseq sp, fp, ip, ror #25 │ │ │ │ + rsbeq fp, r3, ip, asr #26 │ │ │ │ + subseq sp, fp, ip, lsl #27 │ │ │ │ + subseq sp, fp, r8, asr ip │ │ │ │ + ldrheq sp, [fp], #-204 @ 0xffffff34 │ │ │ │ + subseq sp, fp, r8, asr #23 │ │ │ │ + subseq sp, fp, r4, asr #24 │ │ │ │ + subseq sp, fp, r8, lsr fp │ │ │ │ + @ instruction: 0x005bdc98 │ │ │ │ + ldrdeq fp, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + subseq sp, fp, r0, lsl ip │ │ │ │ + subseq sp, fp, r8, ror #22 │ │ │ │ + rsbeq fp, r3, ip, lsr #23 │ │ │ │ + @ instruction: 0x005bdb94 │ │ │ │ + subseq sp, fp, r8, lsr fp │ │ │ │ + @ instruction: 0x005bdb9c │ │ │ │ + subseq sp, fp, r8, lsl fp │ │ │ │ + rsbeq fp, r3, ip, asr fp │ │ │ │ + subseq sp, fp, r0, ror #21 │ │ │ │ + subseq sp, fp, r8, ror #21 │ │ │ │ + subseq sp, fp, r4, lsr fp │ │ │ │ + subseq sp, fp, r4, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #1136] @ 253578 │ │ │ │ @@ -115929,97 +115929,97 @@ │ │ │ │ bl 1e1060 │ │ │ │ add r3, pc, #996 @ 0x3e4 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [r4, #760] @ 0x2f8 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, r6 │ │ │ │ str r6, [r5, #8] │ │ │ │ - bl 589a24 │ │ │ │ + bl 589a14 │ │ │ │ ldr r3, [pc, #996] @ 25358c │ │ │ │ ldr r2, [pc, #996] @ 253590 │ │ │ │ ldr r1, [pc, #996] @ 253594 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #29 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r0, [r5, #12] │ │ │ │ - bl 589a24 │ │ │ │ + bl 589a14 │ │ │ │ ldr r1, [pc, #956] @ 253598 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #584 @ 0x248 │ │ │ │ str r7, [r4, #412] @ 0x19c │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r1, [pc, #936] @ 25359c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r1, [pc, #920] @ 2535a0 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r4, #728 @ 0x2d8 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #900] @ 2535a4 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #880] @ 2535a8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #860] @ 2535ac │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #840] @ 2535b0 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r0, [r4, #760] @ 0x2f8 │ │ │ │ ldr r1, [pc, #820] @ 2535b4 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r1, [pc, #804] @ 2535b8 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #784] @ 2535bc │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #764] @ 2535c0 │ │ │ │ add r0, r0, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ ldr r1, [pc, #744] @ 2535c4 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 253624 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, #132 @ 0x84 │ │ │ │ @@ -116037,15 +116037,15 @@ │ │ │ │ add r0, r7, #40 @ 0x28 │ │ │ │ mov r2, #30 │ │ │ │ mov r3, #0 │ │ │ │ bl 23640c │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, r2 │ │ │ │ - bl 5e1300 │ │ │ │ + bl 5e12f0 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2536f0 │ │ │ │ cmp r9, #0 │ │ │ │ ldr r0, [r5, #12] │ │ │ │ beq 2536d4 │ │ │ │ add r3, r7, #569344 @ 0x8b000 │ │ │ │ @@ -116058,56 +116058,56 @@ │ │ │ │ mov r1, #25 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r5, #16] │ │ │ │ mov r0, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1e1060 │ │ │ │ ldr sl, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ str r0, [r4, #540] @ 0x21c │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ - bl 5d9ba8 │ │ │ │ + bl 5d9b98 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2533ec │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ bl 248a58 │ │ │ │ mov r0, r6 │ │ │ │ - bl 77e9cc │ │ │ │ + bl 77e9bc │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ ldrb r2, [r4, #537] @ 0x219 │ │ │ │ strb r2, [r3, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25341c │ │ │ │ ldr r0, [r4, #540] @ 0x21c │ │ │ │ - bl 799398 │ │ │ │ + bl 799388 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r3, [r4, #540] @ 0x21c │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ ldr r3, [r4, #540] @ 0x21c │ │ │ │ cmp r3, #0 │ │ │ │ beq 253448 │ │ │ │ ldr r0, [r4, #412] @ 0x19c │ │ │ │ bl 248ea4 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 253448 │ │ │ │ ldr r1, [r4, #540] @ 0x21c │ │ │ │ - bl 7a24d8 │ │ │ │ + bl 7a24c8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 79933c │ │ │ │ + bl 79932c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 2484a0 │ │ │ │ ldr r2, [pc, #368] @ 2535cc │ │ │ │ mvn r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov ip, #3 │ │ │ │ @@ -116115,22 +116115,22 @@ │ │ │ │ str r3, [r4, #436] @ 0x1b4 │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ mov r3, #2 │ │ │ │ strd r2, [r1, #-8] │ │ │ │ add r0, r4, #692 @ 0x2b4 │ │ │ │ str ip, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #676] @ 0x2a4 │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ ldr r2, [pc, #320] @ 2535d0 │ │ │ │ ldr r0, [pc, #320] @ 2535d4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ str r0, [r4, #720] @ 0x2d0 │ │ │ │ str r3, [r8, #820] @ 0x334 │ │ │ │ str r6, [r8, #816] @ 0x330 │ │ │ │ str r5, [r3] │ │ │ │ @@ -116181,51 +116181,51 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ ldrsheq r8, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0x000193b8 │ │ │ │ rsbseq r8, fp, r4, asr #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - rsbeq r2, lr, r8, lsl #12 │ │ │ │ - subseq r8, fp, ip, ror ip │ │ │ │ - @ instruction: 0x005b8c90 │ │ │ │ - ldrsheq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ - ldrsheq sp, [fp], #-160 @ 0xffffff60 │ │ │ │ - subseq sp, fp, ip, ror #21 │ │ │ │ + strdeq r2, [lr], #-88 @ 0xffffffa8 @ │ │ │ │ + subseq r8, fp, ip, ror #24 │ │ │ │ + subseq r8, fp, r0, lsl #25 │ │ │ │ subseq sp, fp, r8, ror #21 │ │ │ │ subseq sp, fp, r0, ror #21 │ │ │ │ ldrsbeq sp, [fp], #-172 @ 0xffffff54 │ │ │ │ - ldrsbeq sp, [fp], #-172 @ 0xffffff54 │ │ │ │ - ldrsbeq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ ldrsbeq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ + ldrsbeq sp, [fp], #-160 @ 0xffffff60 │ │ │ │ subseq sp, fp, ip, asr #21 │ │ │ │ - subseq sp, fp, r0, asr #21 │ │ │ │ - ldrheq sp, [fp], #-168 @ 0xffffff58 │ │ │ │ + subseq sp, fp, ip, asr #21 │ │ │ │ + subseq sp, fp, r8, asr #21 │ │ │ │ + subseq sp, fp, r8, asr #21 │ │ │ │ + ldrheq sp, [fp], #-172 @ 0xffffff54 │ │ │ │ + ldrheq sp, [fp], #-160 @ 0xffffff60 │ │ │ │ + subseq sp, fp, r8, lsr #21 │ │ │ │ andeq r4, r0, r8, lsl #21 │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ - subseq sp, fp, r4, lsl r9 │ │ │ │ + subseq sp, fp, r4, lsl #18 │ │ │ │ @ instruction: 0xffff6360 │ │ │ │ rsbseq r7, fp, r8, asr #29 │ │ │ │ andeq r2, r0, r0, ror r2 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq sp, fp, r0, lsr #14 │ │ │ │ + subseq sp, fp, r0, lsl r7 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ @ instruction: 0xffffb748 │ │ │ │ @ instruction: 0xffffa2f4 │ │ │ │ ldrsheq r7, [fp], #-204 @ 0xffffff34 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r4, r0, r0, ror #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, fp, ip, lsr #9 │ │ │ │ - ldrsbeq sp, [fp], #-76 @ 0xffffffb4 │ │ │ │ - ldrdeq r1, [lr], #-244 @ 0xffffff0c @ │ │ │ │ - subseq fp, fp, ip, lsl #24 │ │ │ │ - @ instruction: 0x005bbe9c │ │ │ │ + @ instruction: 0x005bd49c │ │ │ │ + subseq sp, fp, ip, asr #9 │ │ │ │ + rsbeq r1, lr, r4, asr #31 │ │ │ │ + ldrsheq fp, [fp], #-188 @ 0xffffff44 │ │ │ │ + subseq fp, fp, ip, lsl #29 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ cmp r9, #0 │ │ │ │ addne r3, r7, #569344 @ 0x8b000 │ │ │ │ ldrne r3, [r3, #3008] @ 0xbc0 │ │ │ │ bne 2532f8 │ │ │ │ add r2, r7, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r2, #3004] @ 0xbbc │ │ │ │ @@ -116234,15 +116234,15 @@ │ │ │ │ b 253300 │ │ │ │ ldr r2, [pc, #-116] @ 2535dc │ │ │ │ mov r1, #25 │ │ │ │ ldr r2, [sl, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ b 2533a4 │ │ │ │ ldr r1, [pc, #-144] @ 2535e0 │ │ │ │ ldr r3, [pc, #-144] @ 2535e4 │ │ │ │ ldm r5, {r0, r2} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq r0, r1 │ │ │ │ bne 2537d4 │ │ │ │ @@ -116268,15 +116268,15 @@ │ │ │ │ bl 23db30 │ │ │ │ b 2534e0 │ │ │ │ ldr r2, [pc, #-232] @ 2535f4 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #25 │ │ │ │ str r9, [sp] │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ b 2533a4 │ │ │ │ bl 1e16c0 │ │ │ │ b 25335c │ │ │ │ ldr r2, [pc, #-264] @ 2535f8 │ │ │ │ ldr r3, [pc, #-264] @ 2535fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -116311,28 +116311,28 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-420] @ 25360c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 253160 │ │ │ │ ldr r0, [pc, #-432] @ 253610 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 253158 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-456] @ 253614 │ │ │ │ ldr r1, [pc, #-456] @ 253618 │ │ │ │ ldr r0, [pc, #-456] @ 25361c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-460] @ 253620 │ │ │ │ @@ -116356,53 +116356,53 @@ │ │ │ │ mov r6, r0 │ │ │ │ sub r7, r8, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r8, r6 │ │ │ │ clz r7, r7 │ │ │ │ lsr r7, r7, #5 │ │ │ │ beq 2538b8 │ │ │ │ ldr r1, [pc, #108] @ 2538d0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0cec │ │ │ │ + bl 5e0cdc │ │ │ │ ldr ip, [pc, #100] @ 2538d4 │ │ │ │ ldr r2, [pc, #100] @ 2538d8 │ │ │ │ ldr r1, [pc, #100] @ 2538dc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #0 │ │ │ │ - bl 5e1aac │ │ │ │ + bl 5e1a9c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2530e8 │ │ │ │ ldr r1, [pc, #32] @ 2538e0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 253864 │ │ │ │ - @ instruction: 0x006e1f94 │ │ │ │ - subseq r8, fp, ip, lsl #12 │ │ │ │ - ldrsheq r8, [fp], #-88 @ 0xffffffa8 │ │ │ │ - subseq sp, fp, r4, ror r5 │ │ │ │ - rsbeq r1, lr, r0, asr #30 │ │ │ │ - ldrheq r8, [fp], #-84 @ 0xffffffac │ │ │ │ - subseq r8, fp, r0, asr #11 │ │ │ │ - subseq sp, fp, r8, lsl #10 │ │ │ │ + rsbeq r1, lr, r4, lsl #31 │ │ │ │ + ldrsheq r8, [fp], #-92 @ 0xffffffa4 │ │ │ │ + subseq r8, fp, r8, ror #11 │ │ │ │ + subseq sp, fp, r4, ror #10 │ │ │ │ + rsbeq r1, lr, r0, lsr pc │ │ │ │ + subseq r8, fp, r4, lsr #11 │ │ │ │ + ldrheq r8, [fp], #-80 @ 0xffffffb0 │ │ │ │ + ldrsheq sp, [fp], #-72 @ 0xffffffb8 │ │ │ │ │ │ │ │ 002538e4 : │ │ │ │ ldrb r3, [r0, r1] │ │ │ │ add r2, r0, r1 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #3] │ │ │ │ lsl r3, r3, #24 │ │ │ │ @@ -116446,15 +116446,15 @@ │ │ │ │ add r2, sp, #20 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 7f84c4 │ │ │ │ + bl 7f84b4 │ │ │ │ ldr r6, [pc, #436] @ 253b58 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, r7 │ │ │ │ bne 253a40 │ │ │ │ ldr r1, [pc, #424] @ 253b5c │ │ │ │ ldr r3, [pc, #424] @ 253b60 │ │ │ │ ldm r4, {r0, r2} │ │ │ │ @@ -116490,23 +116490,23 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r5, [r8, #472] @ 0x1d8 │ │ │ │ - bl 7cb040 │ │ │ │ + bl 7cb030 │ │ │ │ ldr r3, [pc, #280] @ 253b6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ mov r8, r0 │ │ │ │ bne 253a78 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ mov r0, r4 │ │ │ │ bl 252090 │ │ │ │ b 2539fc │ │ │ │ ldr r3, [pc, #240] @ 253b70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ @@ -116524,35 +116524,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #160] @ 253b7c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 253b80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 253a64 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #116] @ 253b84 │ │ │ │ ldr r0, [pc, #116] @ 253b88 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 253a64 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 253b8c │ │ │ │ ldr r1, [pc, #88] @ 253b90 │ │ │ │ ldr r0, [pc, #88] @ 253b94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 253b98 │ │ │ │ @@ -116567,21 +116567,21 @@ │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0xffffef64 │ │ │ │ ldrsheq r7, [fp], #-152 @ 0xffffff68 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, fp, r4, lsl #6 │ │ │ │ - subseq ip, fp, ip, lsr #31 │ │ │ │ - ldrsbeq sp, [fp], #-32 @ 0xffffffe0 │ │ │ │ - ldrsheq ip, [fp], #-248 @ 0xffffff08 │ │ │ │ - rsbeq r1, lr, ip, ror ip │ │ │ │ - ldrheq fp, [fp], #-132 @ 0xffffff7c │ │ │ │ - subseq fp, fp, r4, asr #22 │ │ │ │ + ldrsheq sp, [fp], #-36 @ 0xffffffdc │ │ │ │ + @ instruction: 0x005bcf9c │ │ │ │ + subseq sp, fp, r0, asr #5 │ │ │ │ + subseq ip, fp, r8, ror #31 │ │ │ │ + rsbeq r1, lr, ip, ror #24 │ │ │ │ + subseq fp, fp, r4, lsr #17 │ │ │ │ + subseq fp, fp, r4, lsr fp │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr lr, [pc, #1160] @ 25403c │ │ │ │ ldr ip, [pc, #1160] @ 254040 │ │ │ │ @@ -116758,22 +116758,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ stm sp, {r4, r7} │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 254070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 253d90 │ │ │ │ ldr r3, [pc, #460] @ 254074 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 253dac │ │ │ │ @@ -116790,28 +116790,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #372] @ 254078 │ │ │ │ ldr r3, [pc, #372] @ 25407c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 254080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 253dac │ │ │ │ ldr r3, [pc, #328] @ 254084 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 253e08 │ │ │ │ ldr r3, [pc, #280] @ 254068 │ │ │ │ @@ -116828,85 +116828,85 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 254088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 253e08 │ │ │ │ ldr r0, [pc, #208] @ 25408c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [r5, #472] @ 0x1d8 │ │ │ │ b 253d90 │ │ │ │ ldr r0, [pc, #184] @ 254090 │ │ │ │ ldr r3, [pc, #184] @ 254094 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #176] @ 254098 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 253dac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 25409c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 253e08 │ │ │ │ ldr r3, [pc, #128] @ 2540a0 │ │ │ │ ldr r1, [pc, #128] @ 2540a4 │ │ │ │ ldr r0, [pc, #128] @ 2540a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 2540ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r7, fp, r4, asr #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, fp, r8, lsl #4 │ │ │ │ + ldrsheq sp, [fp], #-24 @ 0xffffffe8 │ │ │ │ ldrsheq r7, [fp], #-120 @ 0xffffff88 @ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ rsbseq r7, fp, ip, lsr #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xffffab54 │ │ │ │ andeq r3, r0, r4, lsl #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, fp, r8, ror pc │ │ │ │ + subseq ip, fp, r8, ror #30 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq sl, r3, ip, ror #24 │ │ │ │ - subseq ip, fp, r4, lsl #31 │ │ │ │ - subseq ip, fp, ip, ror fp │ │ │ │ + rsbeq sl, r3, ip, asr ip │ │ │ │ + subseq ip, fp, r4, ror pc │ │ │ │ + subseq ip, fp, ip, ror #22 │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - subseq ip, fp, ip, lsr #24 │ │ │ │ - @ instruction: 0x005bce94 │ │ │ │ - @ instruction: 0x0063ab98 │ │ │ │ - subseq ip, fp, r8, lsr #29 │ │ │ │ - subseq ip, fp, r4, lsr #22 │ │ │ │ - subseq ip, fp, r4, lsl ip │ │ │ │ - @ instruction: 0x006e1790 │ │ │ │ - subseq fp, fp, r8, asr #7 │ │ │ │ - subseq fp, fp, r8, asr r6 │ │ │ │ + subseq ip, fp, ip, lsl ip │ │ │ │ + subseq ip, fp, r4, lsl #29 │ │ │ │ + rsbeq sl, r3, r8, lsl #23 │ │ │ │ + @ instruction: 0x005bce98 │ │ │ │ + subseq ip, fp, r4, lsl fp │ │ │ │ + subseq ip, fp, r4, lsl #24 │ │ │ │ + rsbeq r1, lr, r0, lsl #15 │ │ │ │ + ldrheq fp, [fp], #-56 @ 0xffffffc8 │ │ │ │ + subseq fp, fp, r8, asr #12 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1032] @ 2544d0 │ │ │ │ ldr r3, [pc, #1032] @ 2544d4 │ │ │ │ @@ -116996,24 +116996,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #676] @ 2544f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 254114 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 24e0d4 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e884 │ │ │ │ b 2541b4 │ │ │ │ @@ -117035,22 +117035,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 254500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ ldr r3, [pc, #524] @ 254504 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 254310 │ │ │ │ ldrsb r2, [r3, r2] │ │ │ │ @@ -117077,28 +117077,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #396] @ 25450c │ │ │ │ ldr r3, [pc, #396] @ 254510 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 254514 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 254114 │ │ │ │ ldr r3, [pc, #352] @ 254518 │ │ │ │ sub r2, r9, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #19 │ │ │ │ bhi 25431c │ │ │ │ add r2, r2, r2 │ │ │ │ @@ -117106,15 +117106,15 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #320] @ 25451c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 254114 │ │ │ │ ldr r3, [pc, #296] @ 254520 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2541c0 │ │ │ │ ldr r3, [pc, #228] @ 2544f0 │ │ │ │ @@ -117131,74 +117131,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 254524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2541c0 │ │ │ │ ldr r0, [pc, #176] @ 254528 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2542ec │ │ │ │ ldr r0, [pc, #156] @ 25452c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2541c0 │ │ │ │ ldr r0, [pc, #136] @ 254530 │ │ │ │ ldr r3, [pc, #136] @ 254534 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #128] @ 254538 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 254114 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, fp, r4, lsr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, fp, r0, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsbeq r7, [fp], #-40 @ 0xffffffd8 @ │ │ │ │ - strdeq r1, [lr], #-86 @ 0xffffffaa @ │ │ │ │ + rsbeq r1, lr, r6, ror #11 │ │ │ │ @ instruction: 0xffffa79c │ │ │ │ andeq r4, r0, r4, ror r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, fp, r0, ror #24 │ │ │ │ + subseq ip, fp, r0, asr ip │ │ │ │ andeq r3, r0, r4, lsl #26 │ │ │ │ - subseq ip, fp, r4, lsr #22 │ │ │ │ - rsbeq r1, lr, lr, ror r4 │ │ │ │ + subseq ip, fp, r4, lsl fp │ │ │ │ + rsbeq r1, lr, lr, ror #8 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - strdeq sl, [r3], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsbeq ip, [fp], #-184 @ 0xffffff48 │ │ │ │ - subseq ip, fp, r0, lsl #14 │ │ │ │ - ldrdeq r1, [lr], #-50 @ 0xffffffce @ │ │ │ │ - subseq ip, fp, r0, lsr fp │ │ │ │ + rsbeq sl, r3, r0, ror #15 │ │ │ │ + subseq ip, fp, r8, asr #23 │ │ │ │ + ldrsheq ip, [fp], #-96 @ 0xffffffa0 │ │ │ │ + rsbeq r1, lr, r2, asr #7 │ │ │ │ + subseq ip, fp, r0, lsr #22 │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - subseq ip, fp, r0, ror r7 │ │ │ │ - ldrsbeq ip, [fp], #-152 @ 0xffffff68 │ │ │ │ - subseq ip, fp, ip, lsl #15 │ │ │ │ - rsbeq sl, r3, r8, asr #13 │ │ │ │ - subseq ip, fp, r8, lsr #21 │ │ │ │ - subseq ip, fp, r4, asr r6 │ │ │ │ + subseq ip, fp, r0, ror #14 │ │ │ │ + subseq ip, fp, r8, asr #19 │ │ │ │ + subseq ip, fp, ip, ror r7 │ │ │ │ + strheq sl, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + @ instruction: 0x005bca98 │ │ │ │ + subseq ip, fp, r4, asr #12 │ │ │ │ │ │ │ │ 0025453c : │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr ip, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ add ip, r2, ip │ │ │ │ add r3, r1, r3 │ │ │ │ @@ -117289,35 +117289,35 @@ │ │ │ │ add r3, r8, r3, lsl #3 │ │ │ │ add r3, sl, r3 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ add r3, r3, #696 @ 0x2b8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 806540 │ │ │ │ + bl 806530 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ cmp r9, r4 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ bge 254680 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r2, #64 @ 0x40 │ │ │ │ cmp r2, r3 │ │ │ │ ble 25464c │ │ │ │ cmp r5, #0 │ │ │ │ beq 254720 │ │ │ │ mov r0, r5 │ │ │ │ - bl 806810 │ │ │ │ + bl 806800 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 806b60 │ │ │ │ + bl 806b50 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, #0 │ │ │ │ @@ -117369,20 +117369,20 @@ │ │ │ │ ldr r2, [pc, #44] @ 254804 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq ip, fp, r4, lsr r6 │ │ │ │ + subseq ip, fp, r4, lsr #12 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xffffa658 │ │ │ │ - rsbeq r0, lr, r8, ror #31 │ │ │ │ - subseq sl, fp, r0, lsr #24 │ │ │ │ - ldrheq sl, [fp], #-224 @ 0xffffff20 │ │ │ │ + ldrdeq r0, [lr], #-248 @ 0xffffff08 @ │ │ │ │ + subseq sl, fp, r0, lsl ip │ │ │ │ + subseq sl, fp, r0, lsr #29 │ │ │ │ andeq r0, r0, r6, lsl #13 │ │ │ │ │ │ │ │ 00254808 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -117461,22 +117461,22 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ cmp r4, #0 │ │ │ │ beq 254950 │ │ │ │ add r4, r4, #569344 @ 0x8b000 │ │ │ │ b 2548f8 │ │ │ │ ldr r0, [pc, #28] @ 254968 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 6f1d6c │ │ │ │ + bl 6f1d5c │ │ │ │ mvn r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbseq r4, ip, r0, asr lr │ │ │ │ - subseq ip, fp, ip, lsr #12 │ │ │ │ + subseq ip, fp, ip, lsl r6 │ │ │ │ │ │ │ │ 0025496c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #136] @ 254a0c │ │ │ │ @@ -117533,17 +117533,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #1 │ │ │ │ beq 254a8c │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 254a70 │ │ │ │ - bl 5e3f40 │ │ │ │ + bl 5e3f30 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ ldr r1, [r5, #4] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ bl 249164 │ │ │ │ @@ -117561,21 +117561,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #416 @ 0x1a0 │ │ │ │ mov r2, #4000 @ 0xfa0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r4 │ │ │ │ b 254a8c │ │ │ │ rsbseq r4, ip, r0, ror #25 │ │ │ │ - rsbeq r0, lr, r0, lsl #26 │ │ │ │ - subseq fp, fp, r8, lsr r1 │ │ │ │ - subseq sl, fp, r8, lsr r9 │ │ │ │ + strdeq r0, [lr], #-192 @ 0xffffff40 @ │ │ │ │ + subseq fp, fp, r8, lsr #2 │ │ │ │ + subseq sl, fp, r8, lsr #18 │ │ │ │ │ │ │ │ 00254ae8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r2, [pc, #3916] @ 255a4c │ │ │ │ @@ -117606,25 +117606,25 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 254b48 │ │ │ │ ldr r0, [pc, #3816] @ 255a5c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cfa58 │ │ │ │ + bl 7cfa48 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2496f0 │ │ │ │ cmp fp, #0 │ │ │ │ beq 254f60 │ │ │ │ ldr r1, [pc, #3784] @ 255a60 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2a4 │ │ │ │ + bl 7cf294 │ │ │ │ ldr r1, [pc, #3768] @ 255a64 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ mov r6, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -117637,68 +117637,68 @@ │ │ │ │ str r6, [sp, #96] @ 0x60 │ │ │ │ ldr r8, [pc, #3716] @ 255a68 │ │ │ │ ldr r9, [pc, #3716] @ 255a6c │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2b4 │ │ │ │ + bl 7cf2a4 │ │ │ │ mov r1, r8 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2a4 │ │ │ │ + bl 7cf294 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2a4 │ │ │ │ + bl 7cf294 │ │ │ │ ldr r1, [pc, #3624] @ 255a70 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ beq 25551c │ │ │ │ ldr r1, [pc, #3596] @ 255a74 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r7, r0 │ │ │ │ streq r7, [sp, #44] @ 0x2c │ │ │ │ beq 254e68 │ │ │ │ ldr r1, [pc, #3572] @ 255a78 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ cmp r0, r6 │ │ │ │ beq 254ca4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 5f6450 │ │ │ │ + bl 5f6440 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2555a4 │ │ │ │ ldr r2, [pc, #3536] @ 255a7c │ │ │ │ subs r3, r5, #0 │ │ │ │ movne r3, #1 │ │ │ │ mov r1, fp │ │ │ │ subs r7, r7, #0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ movne r7, #1 │ │ │ │ - bl 7cf07c │ │ │ │ + bl 7cf06c │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ mvn r5, #0 │ │ │ │ add r6, sp, #80 @ 0x50 │ │ │ │ mov fp, r3 │ │ │ │ @@ -117722,15 +117722,15 @@ │ │ │ │ mov r0, #8 │ │ │ │ bl 1e1060 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [r6] │ │ │ │ str r3, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cf0a0 │ │ │ │ + bl 7cf090 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 254cec │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -117740,15 +117740,15 @@ │ │ │ │ beq 25567c │ │ │ │ mvn r5, #0 │ │ │ │ ldr r2, [pc, #3324] @ 255a80 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ - bl 7cf07c │ │ │ │ + bl 7cf06c │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add r6, sp, #84 @ 0x54 │ │ │ │ mov r4, r3 │ │ │ │ str fp, [sp, #68] @ 0x44 │ │ │ │ @@ -117788,49 +117788,49 @@ │ │ │ │ bne 255668 │ │ │ │ mov r0, #8 │ │ │ │ bl 1e1060 │ │ │ │ str r0, [r6] │ │ │ │ str fp, [r0, #4] │ │ │ │ ldr r6, [r6] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cf0a0 │ │ │ │ + bl 7cf090 │ │ │ │ cmp r0, #0 │ │ │ │ bne 254db4 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr r7, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [pc, #3092] @ 255a84 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2554ac │ │ │ │ ldr r1, [pc, #3072] @ 255a88 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ cmp r0, #0 │ │ │ │ beq 254fa4 │ │ │ │ ldr r3, [pc, #3052] @ 255a8c │ │ │ │ ldr r2, [pc, #3052] @ 255a90 │ │ │ │ ldr r1, [pc, #3052] @ 255a94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #3036] @ 255a98 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r4 │ │ │ │ bl 2496f0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 254edc │ │ │ │ mov r0, r7 │ │ │ │ - bl 77ea28 │ │ │ │ + bl 77ea18 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 254f60 │ │ │ │ ldr r2, [pc, #2988] @ 255a9c │ │ │ │ ldr r3, [pc, #2912] @ 255a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -117838,32 +117838,32 @@ │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 255570 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add sp, sp, #116 @ 0x74 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 77ea28 │ │ │ │ + b 77ea18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7cfa58 │ │ │ │ + bl 7cfa48 │ │ │ │ cmp r4, #0 │ │ │ │ mov fp, r0 │ │ │ │ bne 254b80 │ │ │ │ ldr r3, [pc, #2916] @ 255aa0 │ │ │ │ ldr ip, [pc, #2916] @ 255aa4 │ │ │ │ ldr r1, [pc, #2916] @ 255aa8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2908] @ 255aac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #2888] @ 255ab0 │ │ │ │ ldr r3, [pc, #2792] @ 255a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -117875,93 +117875,93 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, sl │ │ │ │ - bl 5f0440 │ │ │ │ + bl 5f0430 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r3, #2988] @ 0xbac │ │ │ │ beq 254ec4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, #3 │ │ │ │ - bl 5ed33c │ │ │ │ + bl 5ed32c │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 255638 │ │ │ │ ldr r1, [pc, #2776] @ 255ab4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2a4 │ │ │ │ + bl 7cf294 │ │ │ │ ldr r1, [pc, #2760] @ 255ab8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #2748] @ 255abc │ │ │ │ add r6, pc, r6 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2b4 │ │ │ │ + bl 7cf2a4 │ │ │ │ ldr r1, [pc, #2732] @ 255ac0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2a4 │ │ │ │ + bl 7cf294 │ │ │ │ mov r1, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 255084 │ │ │ │ - bl 58d420 │ │ │ │ + bl 58d410 │ │ │ │ mov r1, r5 │ │ │ │ - bl 58d0d4 │ │ │ │ + bl 58d0c4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 255690 │ │ │ │ mov r1, r6 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ add r6, r4, #569344 @ 0x8b000 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r6, #3020] @ 0xbcc │ │ │ │ beq 2556c4 │ │ │ │ - bl 589a24 │ │ │ │ + bl 589a14 │ │ │ │ ldr r0, [r6, #3020] @ 0xbcc │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ - bl 5f16a8 │ │ │ │ + bl 5f1698 │ │ │ │ cmp r0, #0 │ │ │ │ beq 254ec4 │ │ │ │ ldr r1, [pc, #2616] @ 255ac4 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ beq 2550b0 │ │ │ │ add r3, r4, #569344 @ 0x8b000 │ │ │ │ ldr r3, [r3, #3020] @ 0xbcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 2556f8 │ │ │ │ ldr r1, [pc, #2576] @ 255ac8 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ eor r3, r8, #1 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r6, #1 │ │ │ │ tst r6, r3 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ bne 255608 │ │ │ │ ldr r1, [pc, #2540] @ 255acc │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 25559c │ │ │ │ ldr r1, [pc, #2520] @ 255ad0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 255688 │ │ │ │ @@ -117980,37 +117980,37 @@ │ │ │ │ bne 25588c │ │ │ │ ldr r1, [pc, #2460] @ 255adc │ │ │ │ mov r2, #32 │ │ │ │ str r3, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2b4 │ │ │ │ + bl 7cf2a4 │ │ │ │ ldr r1, [pc, #2436] @ 255ae0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r4, #569344 @ 0x8b000 │ │ │ │ str r0, [r4, #20] │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2a4 │ │ │ │ + bl 7cf294 │ │ │ │ ldr r1, [pc, #2412] @ 255ae4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #3016] @ 0xbc8 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2a4 │ │ │ │ + bl 7cf294 │ │ │ │ ldrb r3, [r5, #3016] @ 0xbc8 │ │ │ │ ldr r1, [pc, #2388] @ 255ae8 │ │ │ │ eor r3, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r0, r3 │ │ │ │ strb r3, [r5, #3017] @ 0xbc9 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2a4 │ │ │ │ + bl 7cf294 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ strb r0, [r5, #3018] @ 0xbca │ │ │ │ beq 2551c8 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r5, #3028] @ 0xbd4 │ │ │ │ @@ -118062,34 +118062,34 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 25573c │ │ │ │ ldr r1, [pc, #2160] @ 255afc │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ cmp r0, #0 │ │ │ │ beq 255754 │ │ │ │ mov r1, sl │ │ │ │ bl 4292f8 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r5, #3040] @ 0xbe0 │ │ │ │ beq 254ec4 │ │ │ │ ldr r1, [pc, #2112] @ 255b00 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2557a0 │ │ │ │ ldr r1, [pc, #2092] @ 255b04 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2b4 │ │ │ │ + bl 7cf2a4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 237614 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ @@ -118120,104 +118120,104 @@ │ │ │ │ beq 255760 │ │ │ │ cmp r7, #0 │ │ │ │ bne 25598c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 255a1c │ │ │ │ - bl 5d9bb8 │ │ │ │ + bl 5d9ba8 │ │ │ │ ldr r3, [pc, #1916] @ 255b08 │ │ │ │ ldr r2, [pc, #1916] @ 255b0c │ │ │ │ ldr r1, [pc, #1916] @ 255b10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #1884] @ 255b14 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0cec │ │ │ │ + bl 5e0cdc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d9f14 │ │ │ │ + bl 5d9f04 │ │ │ │ cmp r0, #0 │ │ │ │ blt 255a08 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2530e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ ldr r1, [pc, #1820] @ 255b18 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ cmp r0, #0 │ │ │ │ beq 255470 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 255470 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 255470 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5d9b98 │ │ │ │ + bl 5d9b88 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 255794 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 25545c │ │ │ │ ldr r0, [pc, #1740] @ 255b1c │ │ │ │ ldmib r4, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 6f1d6c │ │ │ │ + bl 6f1d5c │ │ │ │ mov r0, r4 │ │ │ │ - bl 77e9cc │ │ │ │ + bl 77e9bc │ │ │ │ cmp r7, #0 │ │ │ │ beq 255470 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77ea28 │ │ │ │ + bl 77ea18 │ │ │ │ ldr r2, [pc, #1704] @ 255b20 │ │ │ │ ldr r3, [pc, #1496] @ 255a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 254f0c │ │ │ │ b 255570 │ │ │ │ ldr r0, [pc, #1668] @ 255b24 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cfa58 │ │ │ │ + bl 7cfa48 │ │ │ │ b 254f34 │ │ │ │ ldr r1, [pc, #1652] @ 255b28 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ - bl 7cf2a4 │ │ │ │ + bl 7cf294 │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 254fc0 │ │ │ │ b 254fd4 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ cmp r0, #0 │ │ │ │ beq 255574 │ │ │ │ - bl 77ea28 │ │ │ │ + bl 77ea18 │ │ │ │ ldr r2, [pc, #1596] @ 255b2c │ │ │ │ ldr r3, [pc, #1376] @ 255a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118229,20 +118229,20 @@ │ │ │ │ b 2496f0 │ │ │ │ ldr r7, [sp, #44] @ 0x2c │ │ │ │ b 254e68 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2554d8 │ │ │ │ - bl 77ea28 │ │ │ │ + bl 77ea18 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2554e8 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 77ea28 │ │ │ │ + bl 77ea18 │ │ │ │ ldr r2, [pc, #1500] @ 255b30 │ │ │ │ ldr r3, [pc, #1276] @ 255a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -118267,52 +118267,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #1412] @ 255b40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1408] @ 255b44 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #1392] @ 255b48 │ │ │ │ ldr r3, [pc, #1144] @ 255a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 25550c │ │ │ │ b 255570 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7cfa58 │ │ │ │ + bl 7cfa48 │ │ │ │ b 254f34 │ │ │ │ ldr r3, [pc, #1340] @ 255b4c │ │ │ │ ldr r2, [pc, #1340] @ 255b50 │ │ │ │ ldr r1, [pc, #1340] @ 255b54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1324] @ 255b58 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 254ec4 │ │ │ │ ldr r3, [pc, #1308] @ 255b5c │ │ │ │ ldr r2, [pc, #1308] @ 255b60 │ │ │ │ ldr r1, [pc, #1308] @ 255b64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1292] @ 255b68 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 254ec4 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #4] │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [fp, #4] │ │ │ │ b 254e38 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -118327,40 +118327,40 @@ │ │ │ │ ldr r3, [pc, #1228] @ 255b74 │ │ │ │ ldr r2, [pc, #1228] @ 255b78 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 254ec4 │ │ │ │ ldr r3, [pc, #1200] @ 255b7c │ │ │ │ ldr r1, [pc, #1200] @ 255b80 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1192] @ 255b84 │ │ │ │ ldr r2, [pc, #1192] @ 255b88 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 254ec4 │ │ │ │ ldr r3, [pc, #1164] @ 255b8c │ │ │ │ ldr r2, [pc, #1164] @ 255b90 │ │ │ │ ldr r1, [pc, #1164] @ 255b94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #1148] @ 255b98 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 254ec4 │ │ │ │ mov r0, sl │ │ │ │ bl 2683d0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 255274 │ │ │ │ b 254ec4 │ │ │ │ ldr r0, [pc, #1112] @ 255b9c │ │ │ │ @@ -118378,25 +118378,25 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 249164 │ │ │ │ cmn r0, #1 │ │ │ │ beq 255970 │ │ │ │ ldr r1, [pc, #1052] @ 255ba0 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ cmp r0, #0 │ │ │ │ bne 255954 │ │ │ │ cmp r7, #0 │ │ │ │ bne 255468 │ │ │ │ b 255470 │ │ │ │ bl 237434 │ │ │ │ mov r5, r0 │ │ │ │ b 255310 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 254ec4 │ │ │ │ ldr r3, [pc, #996] @ 255ba4 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 25522c │ │ │ │ ldr r3, [pc, #980] @ 255ba8 │ │ │ │ @@ -118417,26 +118417,26 @@ │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r3, #4] │ │ │ │ str r6, [r3, #8] │ │ │ │ str r6, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #864] @ 255bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 25522c │ │ │ │ cmp r7, #0 │ │ │ │ beq 254f60 │ │ │ │ ldr r2, [pc, #844] @ 255bb4 │ │ │ │ ldr r3, [pc, #488] @ 255a54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -118453,15 +118453,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, sl │ │ │ │ ldr r2, [pc, #788] @ 255bc4 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 254ec4 │ │ │ │ ldr r3, [pc, #736] @ 255ba4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 25526c │ │ │ │ @@ -118482,191 +118482,191 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r4, r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 255bc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 25526c │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 255794 │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 255794 │ │ │ │ b 255424 │ │ │ │ mov r0, r4 │ │ │ │ bl 2496f0 │ │ │ │ cmp r7, #0 │ │ │ │ beq 254ee8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77ea28 │ │ │ │ + bl 77ea18 │ │ │ │ b 254ee8 │ │ │ │ ldr r3, [pc, #568] @ 255bcc │ │ │ │ ldr r2, [pc, #568] @ 255bd0 │ │ │ │ ldr r1, [pc, #568] @ 255bd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #3936 @ 0xf60 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r4 │ │ │ │ bl 2496f0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77ea28 │ │ │ │ + bl 77ea18 │ │ │ │ b 254ee8 │ │ │ │ ldr r0, [pc, #516] @ 255bd8 │ │ │ │ str r2, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 25522c │ │ │ │ ldr r0, [pc, #492] @ 255bdc │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 25526c │ │ │ │ mov r0, r5 │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ mov r0, r4 │ │ │ │ bl 2496f0 │ │ │ │ b 254ee8 │ │ │ │ ldr r3, [pc, #444] @ 255be0 │ │ │ │ ldr r2, [pc, #444] @ 255be4 │ │ │ │ ldr r1, [pc, #444] @ 255be8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #484 @ 0x1e4 │ │ │ │ ldr r2, [pc, #428] @ 255bec │ │ │ │ mov r0, sl │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 255a10 │ │ │ │ ldrsheq r6, [fp], #-140 @ 0xffffff74 @ │ │ │ │ rsbseq r6, fp, r8, ror #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, ip, r8, ror #23 │ │ │ │ @ instruction: 0x007c4b94 │ │ │ │ - subseq ip, fp, r8, asr r7 │ │ │ │ - rsbeq r3, r5, ip, asr #26 │ │ │ │ - subseq ip, fp, r0, lsl #8 │ │ │ │ - subseq ip, fp, r4, lsl #8 │ │ │ │ - @ instruction: 0x0063f49c │ │ │ │ - subseq r2, ip, r0, asr #31 │ │ │ │ - subseq ip, fp, r0, ror r3 │ │ │ │ - rsbeq pc, r3, r4, lsr #8 │ │ │ │ - subseq ip, fp, r0, ror r2 │ │ │ │ - subseq ip, fp, r0, asr #3 │ │ │ │ - strdeq fp, [r5], #-88 @ 0xffffffa8 @ │ │ │ │ - rsbeq r0, lr, ip, lsl #18 │ │ │ │ - @ instruction: 0x005bc19c │ │ │ │ - subseq sl, fp, r8, lsr r5 │ │ │ │ + subseq ip, fp, r8, asr #14 │ │ │ │ + rsbeq r3, r5, ip, lsr sp │ │ │ │ + ldrsheq ip, [fp], #-48 @ 0xffffffd0 │ │ │ │ + ldrsheq ip, [fp], #-52 @ 0xffffffcc │ │ │ │ + rsbeq pc, r3, ip, lsl #9 │ │ │ │ + ldrheq r2, [ip], #-240 @ 0xffffff10 │ │ │ │ + subseq ip, fp, r0, ror #6 │ │ │ │ + rsbeq pc, r3, r4, lsl r4 @ │ │ │ │ + subseq ip, fp, r0, ror #4 │ │ │ │ + ldrheq ip, [fp], #-16 │ │ │ │ + rsbeq fp, r5, r8, ror #11 │ │ │ │ + strdeq r0, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + subseq ip, fp, ip, lsl #3 │ │ │ │ + subseq sl, fp, r8, lsr #10 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ rsbseq r6, fp, ip, lsl #10 │ │ │ │ - rsbeq r0, lr, r4, ror r8 │ │ │ │ - subseq ip, fp, r8, lsl #1 │ │ │ │ - subseq sl, fp, r8, lsr #9 │ │ │ │ + rsbeq r0, lr, r4, ror #16 │ │ │ │ + subseq ip, fp, r8, ror r0 │ │ │ │ + @ instruction: 0x005ba498 │ │ │ │ andeq r0, r0, r7, asr #31 │ │ │ │ @ instruction: 0x007b6494 │ │ │ │ - subseq ip, fp, r8, asr #1 │ │ │ │ - subseq ip, fp, r0, asr #1 │ │ │ │ - subseq r5, fp, r8, asr lr │ │ │ │ - strdeq pc, [r3], #-8 @ │ │ │ │ - subseq ip, fp, r8, lsr r0 │ │ │ │ - @ instruction: 0x005bc090 │ │ │ │ - subseq r3, ip, ip, lsr lr │ │ │ │ - @ instruction: 0x005bc094 │ │ │ │ + ldrheq ip, [fp], #-8 │ │ │ │ + ldrheq ip, [fp], #-0 │ │ │ │ + subseq r5, fp, r8, asr #28 │ │ │ │ + rsbeq pc, r3, r8, ror #1 │ │ │ │ + subseq ip, fp, r8, lsr #32 │ │ │ │ + subseq ip, fp, r0, lsl #1 │ │ │ │ + subseq r3, ip, ip, lsr #28 │ │ │ │ subseq ip, fp, r4, lsl #1 │ │ │ │ - subseq ip, fp, ip, ror r0 │ │ │ │ - rsbeq r0, r4, r0, ror #23 │ │ │ │ - subseq ip, fp, r0, ror r0 │ │ │ │ - subseq ip, fp, ip, asr r0 │ │ │ │ - subseq ip, fp, r0, asr r0 │ │ │ │ + subseq ip, fp, r4, ror r0 │ │ │ │ + subseq ip, fp, ip, rrx │ │ │ │ + ldrdeq r0, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + subseq ip, fp, r0, rrx │ │ │ │ + subseq ip, fp, ip, asr #32 │ │ │ │ + subseq ip, fp, r0, asr #32 │ │ │ │ @ instruction: 0x0008bbbc │ │ │ │ @ instruction: 0x0008bbb8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq fp, r8, r4, asr #23 │ │ │ │ - subseq ip, fp, r0 │ │ │ │ - ldrsheq r9, [fp], #-4 │ │ │ │ - @ instruction: 0x0068b394 │ │ │ │ - rsbeq r0, lr, r4, lsr #8 │ │ │ │ - @ instruction: 0x005b6a98 │ │ │ │ - subseq r6, fp, ip, lsr #21 │ │ │ │ - subseq fp, fp, r8, lsr pc │ │ │ │ - rsbeq r3, r5, r8, lsl #10 │ │ │ │ - subseq fp, fp, r8, lsr #29 │ │ │ │ + ldrsheq fp, [fp], #-240 @ 0xffffff10 │ │ │ │ + subseq r9, fp, r4, ror #1 │ │ │ │ + rsbeq fp, r8, r4, lsl #7 │ │ │ │ + rsbeq r0, lr, r4, lsl r4 │ │ │ │ + subseq r6, fp, r8, lsl #21 │ │ │ │ + @ instruction: 0x005b6a9c │ │ │ │ + subseq fp, fp, r8, lsr #30 │ │ │ │ + strdeq r3, [r5], #-72 @ 0xffffffb8 @ │ │ │ │ + @ instruction: 0x005bbe98 │ │ │ │ rsbseq r5, fp, r4, lsl #31 │ │ │ │ rsbseq r4, ip, r8, ror #4 │ │ │ │ - rsbeq sl, r5, ip, asr #31 │ │ │ │ + strheq sl, [r5], #-252 @ 0xffffff04 @ │ │ │ │ rsbseq r5, fp, ip, lsl #30 │ │ │ │ rsbseq r5, fp, r8, lsr #29 │ │ │ │ rsbseq r5, fp, r0, lsl #29 │ │ │ │ - subseq fp, fp, r4, asr sl │ │ │ │ - strdeq r0, [lr], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r9, fp, ip, lsr #28 │ │ │ │ + subseq fp, fp, r4, asr #20 │ │ │ │ + rsbeq r0, lr, ip, ror #3 │ │ │ │ + subseq r9, fp, ip, lsl lr │ │ │ │ andeq r0, r0, r8, lsl pc │ │ │ │ rsbseq r5, fp, r4, lsr #28 │ │ │ │ - @ instruction: 0x006e019c │ │ │ │ - subseq fp, fp, r0, asr #22 │ │ │ │ - subseq r9, fp, r8, asr #27 │ │ │ │ + rsbeq r0, lr, ip, lsl #3 │ │ │ │ + subseq fp, fp, r0, lsr fp │ │ │ │ + ldrheq r9, [fp], #-216 @ 0xffffff28 │ │ │ │ andeq r1, r0, fp, lsl r0 │ │ │ │ - rsbeq r0, lr, ip, ror #2 │ │ │ │ - subseq fp, fp, r0, lsr sl │ │ │ │ - @ instruction: 0x005b9d98 │ │ │ │ + rsbeq r0, lr, ip, asr r1 │ │ │ │ + subseq fp, fp, r0, lsr #20 │ │ │ │ + subseq r9, fp, r8, lsl #27 │ │ │ │ andeq r0, r0, sl, ror #31 │ │ │ │ - subseq fp, fp, r8, lsr sl │ │ │ │ - subseq r9, fp, r0, asr #26 │ │ │ │ - rsbeq r0, lr, ip, lsl #2 │ │ │ │ + subseq fp, fp, r8, lsr #20 │ │ │ │ + subseq r9, fp, r0, lsr sp │ │ │ │ + strdeq r0, [lr], #-12 @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subseq fp, fp, r4, lsr #20 │ │ │ │ - subseq r9, fp, ip, lsl #26 │ │ │ │ - ldrdeq r0, [lr], #-8 @ │ │ │ │ + subseq fp, fp, r4, lsl sl │ │ │ │ + ldrsheq r9, [fp], #-204 @ 0xffffff34 │ │ │ │ + rsbeq r0, lr, r8, asr #1 │ │ │ │ andeq r1, r0, r7 │ │ │ │ - rsbeq r0, lr, ip, lsr #1 │ │ │ │ - subseq fp, fp, r8, lsl sl │ │ │ │ - ldrsbeq r9, [fp], #-200 @ 0xffffff38 │ │ │ │ + @ instruction: 0x006e009c │ │ │ │ + subseq fp, fp, r8, lsl #20 │ │ │ │ + subseq r9, fp, r8, asr #25 │ │ │ │ andeq r1, r0, r5, lsl r0 │ │ │ │ @ instruction: 0xffff9b24 │ │ │ │ - rsbeq r3, r5, r0, lsl #3 │ │ │ │ + rsbeq r3, r5, r0, ror r1 │ │ │ │ andeq r4, r0, r8, lsr #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, fp, r8, lsr #19 │ │ │ │ + @ instruction: 0x005bb998 │ │ │ │ @ instruction: 0x007b5b94 │ │ │ │ - rsbeq pc, sp, r8, lsl pc @ │ │ │ │ - subseq fp, fp, r8, lsl r9 │ │ │ │ - subseq r9, fp, r4, asr #22 │ │ │ │ + rsbeq pc, sp, r8, lsl #30 │ │ │ │ + subseq fp, fp, r8, lsl #18 │ │ │ │ + subseq r9, fp, r4, lsr fp │ │ │ │ andeq r1, r0, r8, lsr #32 │ │ │ │ - subseq fp, fp, ip, lsr #17 │ │ │ │ - rsbeq pc, sp, r8, lsl lr @ │ │ │ │ - subseq fp, fp, r0, lsl #18 │ │ │ │ - subseq r9, fp, ip, asr #20 │ │ │ │ - subseq fp, fp, r4, ror r8 │ │ │ │ - subseq fp, fp, r0, asr r8 │ │ │ │ - rsbeq pc, sp, r8, lsl #27 │ │ │ │ - @ instruction: 0x005bb898 │ │ │ │ - ldrheq r9, [fp], #-148 @ 0xffffff6c │ │ │ │ + @ instruction: 0x005bb89c │ │ │ │ + rsbeq pc, sp, r8, lsl #28 │ │ │ │ + ldrsheq fp, [fp], #-128 @ 0xffffff80 │ │ │ │ + subseq r9, fp, ip, lsr sl │ │ │ │ + subseq fp, fp, r4, ror #16 │ │ │ │ + subseq fp, fp, r0, asr #16 │ │ │ │ + rsbeq pc, sp, r8, ror sp @ │ │ │ │ + subseq fp, fp, r8, lsl #17 │ │ │ │ + subseq r9, fp, r4, lsr #19 │ │ │ │ andeq r0, r0, r4, ror #30 │ │ │ │ │ │ │ │ 00255bf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -118688,76 +118688,76 @@ │ │ │ │ ldr r1, [r5, #2976] @ 0xba0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 255c2c │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d9d8c │ │ │ │ + bl 5d9d7c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 255cc4 │ │ │ │ ldr r3, [pc, #120] @ 255ce4 │ │ │ │ ldr r2, [pc, #120] @ 255ce8 │ │ │ │ ldr r1, [pc, #120] @ 255cec │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #92] @ 255cf0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0cec │ │ │ │ + bl 5e0cdc │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ bl 2530e8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 589bb4 │ │ │ │ + b 589ba4 │ │ │ │ cmp r4, #0 │ │ │ │ bne 255c50 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ rsbseq r3, ip, r0, lsl #22 │ │ │ │ - rsbeq pc, sp, r4, asr #22 │ │ │ │ + rsbeq pc, sp, r4, lsr fp @ │ │ │ │ + subseq r6, fp, r8, lsr #3 │ │ │ │ ldrheq r6, [fp], #-24 @ 0xffffffe8 │ │ │ │ - subseq r6, fp, r8, asr #3 │ │ │ │ - subseq fp, fp, r4, asr #2 │ │ │ │ + subseq fp, fp, r4, lsr r1 │ │ │ │ │ │ │ │ 00255cf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #232] @ 255df8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0d8 │ │ │ │ + bl 7cd0c8 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ mov r6, r0 │ │ │ │ bne 255dd4 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ cmp r2, #0 │ │ │ │ bne 255dd4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7d036c │ │ │ │ + bl 7d035c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 255df0 │ │ │ │ - bl 7cff74 │ │ │ │ + bl 7cff64 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -118778,34 +118778,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e10d8 │ │ │ │ add r5, r5, #1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cfa58 │ │ │ │ + bl 7cfa48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 255d94 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7cff7c │ │ │ │ + b 7cff6c │ │ │ │ ldr r1, [pc, #40] @ 255e04 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r2, #1 │ │ │ │ b 255d30 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ - ldrdeq lr, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - subseq fp, fp, r0, lsr #11 │ │ │ │ - @ instruction: 0x005bb598 │ │ │ │ - subseq r4, fp, r4, asr fp │ │ │ │ + rsbeq lr, r3, r4, asr #7 │ │ │ │ + @ instruction: 0x005bb590 │ │ │ │ + subseq fp, fp, r8, lsl #11 │ │ │ │ + subseq r4, fp, r4, asr #22 │ │ │ │ │ │ │ │ 00255e08 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r1 │ │ │ │ @@ -118816,15 +118816,15 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7cff74 │ │ │ │ + bl 7cff64 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 255f1c │ │ │ │ ldr r3, [pc, #236] @ 255f48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ bne 255e78 │ │ │ │ @@ -118865,15 +118865,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r1, sp │ │ │ │ mov r0, r5 │ │ │ │ bl 24986c │ │ │ │ b 255e90 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ mvn r0, #0 │ │ │ │ b 255eb4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #44] @ 255f50 │ │ │ │ ldr r1, [pc, #44] @ 255f54 │ │ │ │ ldr r0, [pc, #44] @ 255f58 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -118882,17 +118882,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrsbeq r5, [fp], #-84 @ 0xffffffac @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r3, [ip], #-128 @ 0xffffff80 @ │ │ │ │ rsbseq r5, fp, r0, asr #10 │ │ │ │ - rsbeq pc, sp, ip, lsl #17 │ │ │ │ - subseq r9, fp, r4, asr #9 │ │ │ │ - subseq sl, sp, r4, lsr #22 │ │ │ │ + rsbeq pc, sp, ip, ror r8 @ │ │ │ │ + ldrheq r9, [fp], #-68 @ 0xffffffbc │ │ │ │ + subseq sl, sp, r4, lsl fp │ │ │ │ andeq r1, r0, pc, asr #1 │ │ │ │ │ │ │ │ 00255f60 : │ │ │ │ mul r2, r1, r2 │ │ │ │ add r0, r2, #15 │ │ │ │ bic r0, r0, #15 │ │ │ │ b 1e1060 │ │ │ │ @@ -118919,15 +118919,15 @@ │ │ │ │ bl 24bfa4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ add r5, r4, #552 @ 0x228 │ │ │ │ ldr fp, [r4, #560] @ 0x230 │ │ │ │ bl 24dfd0 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ - bl 7e9828 │ │ │ │ + bl 7e9818 │ │ │ │ ldr ip, [r4, #764] @ 0x2fc │ │ │ │ mov lr, r5 │ │ │ │ ldm r5!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #32 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r5, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -119005,15 +119005,15 @@ │ │ │ │ ldrb r2, [r3, #5] │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #764] @ 0x2fc │ │ │ │ ldr r1, [r9, #8] │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ str r3, [r7, #64] @ 0x40 │ │ │ │ ldr r3, [r4, #764] @ 0x2fc │ │ │ │ mov r1, #2 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ @@ -119075,18 +119075,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e0dc0 │ │ │ │ b 2561ec │ │ │ │ ldrheq r5, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ @ instruction: 0xfffffee4 │ │ │ │ - @ instruction: 0x005bb290 │ │ │ │ + subseq fp, fp, r0, lsl #5 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq fp, fp, r8, ror r1 │ │ │ │ - subseq fp, fp, ip, lsl #2 │ │ │ │ + subseq fp, fp, r8, ror #2 │ │ │ │ + ldrsheq fp, [fp], #-12 │ │ │ │ │ │ │ │ 0025624c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -119094,15 +119094,15 @@ │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ beq 25627c │ │ │ │ add r0, r0, #64 @ 0x40 │ │ │ │ bl 1e3340 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e9834 │ │ │ │ + b 7e9824 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2456] @ 0x998 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #4 │ │ │ │ mov ip, r0 │ │ │ │ @@ -119622,17 +119622,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r5, fp, ip, asr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, fp, ip, lsl lr │ │ │ │ - rsbeq lr, sp, ip, lsl pc │ │ │ │ - ldrsbeq sl, [fp], #-128 @ 0xffffff80 │ │ │ │ - subseq sl, fp, ip, ror #17 │ │ │ │ + rsbeq lr, sp, ip, lsl #30 │ │ │ │ + subseq sl, fp, r0, asr #17 │ │ │ │ + ldrsbeq sl, [fp], #-140 @ 0xffffff74 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2448] @ 0x990 │ │ │ │ sub sp, sp, #1600 @ 0x640 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -120168,17 +120168,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r4, fp, r4, lsl #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, fp, ip, asr #11 │ │ │ │ - @ instruction: 0x006de698 │ │ │ │ - subseq sl, fp, ip, asr #32 │ │ │ │ - subseq sl, fp, r8, rrx │ │ │ │ + rsbeq lr, sp, r8, lsl #13 │ │ │ │ + subseq sl, fp, ip, lsr r0 │ │ │ │ + subseq sl, fp, r8, asr r0 │ │ │ │ │ │ │ │ 00257354 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -120371,25 +120371,25 @@ │ │ │ │ ldrb r9, [r4, #646] @ 0x286 │ │ │ │ and sl, sl, r2, lsr r0 │ │ │ │ ldrb r0, [r4, #642] @ 0x282 │ │ │ │ mov r8, #255 @ 0xff │ │ │ │ and r9, r9, r2, lsr r0 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r3, r8, r0 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ strb r0, [r7, r5] │ │ │ │ ldrb r1, [r4, #645] @ 0x285 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, sl, r8, r0 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ strb r0, [r6, #1] │ │ │ │ ldrb r1, [r4, #646] @ 0x286 │ │ │ │ lsr r0, r1, #1 │ │ │ │ mla r0, r9, r8, r0 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ and r0, r0, r8 │ │ │ │ strb r0, [r6, #2] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -120421,15 +120421,15 @@ │ │ │ │ mov r0, r1 │ │ │ │ b 1e37d8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #40] @ 257758 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ bl 1e136c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -120443,15 +120443,15 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r4, r5, #552 @ 0x228 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7e9828 │ │ │ │ + bl 7e9818 │ │ │ │ ldr ip, [r5, #760] @ 0x2f8 │ │ │ │ mov lr, r4 │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1, r2, r3} │ │ │ │ stm ip, {r0, r1, r2, r3} │ │ │ │ @@ -120766,15 +120766,15 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ bl 2579c0 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 1e39d0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #552] @ 257ec8 │ │ │ │ bl 23f194 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 1e1180 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -120794,15 +120794,15 @@ │ │ │ │ mov r3, r8 │ │ │ │ bl 1e2c20 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ bl 1e39d0 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [pc, #440] @ 257ec8 │ │ │ │ bl 23f194 │ │ │ │ str r0, [sp, #24] │ │ │ │ bl 1e1180 │ │ │ │ cmp r8, #0 │ │ │ │ mov fp, r0 │ │ │ │ @@ -120856,15 +120856,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #176] @ 0xb0 │ │ │ │ ldr r1, [r3, #192] @ 0xc0 │ │ │ │ bl 24df50 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - bl 7e9828 │ │ │ │ + bl 7e9818 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #196] @ 257ecc │ │ │ │ ldr r3, [pc, #156] @ 257ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -120902,17 +120902,17 @@ │ │ │ │ bl 1e0eec │ │ │ │ mvn r0, #0 │ │ │ │ b 257e00 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, fp, r0, lsr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xfffffc50 │ │ │ │ - rsbeq sp, sp, r0, ror #29 │ │ │ │ + ldrdeq sp, [sp], #-224 @ 0xffffff20 @ │ │ │ │ @ instruction: 0xfffffbec │ │ │ │ - subseq r6, fp, ip, lsr #24 │ │ │ │ + subseq r6, fp, ip, lsl ip │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ andeq r0, r0, ip, lsr r3 │ │ │ │ @ instruction: 0xfffff998 │ │ │ │ stmdane r3, {r3, r7, fp} │ │ │ │ ldrsheq r3, [fp], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -120922,15 +120922,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ bl 1e112c │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ ldr r1, [r0, #176] @ 0xb0 │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ add r1, r4, r1 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r3, #192] @ 0xc0 │ │ │ │ ldr r3, [r3, #176] @ 0xb0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -121041,15 +121041,15 @@ │ │ │ │ beq 25820c │ │ │ │ ldr r2, [r0, r3, lsl #2] │ │ │ │ str r3, [sp, #16] │ │ │ │ cmp r1, r2 │ │ │ │ bne 2581b0 │ │ │ │ add r1, r4, #64 @ 0x40 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ lsl r3, r7, #3 │ │ │ │ sub r7, r3, r7 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ add r7, r9, r7, lsl #3 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ str r3, [r7, #216] @ 0xd8 │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ @@ -121085,15 +121085,15 @@ │ │ │ │ ldr r3, [r5, #760] @ 0x2f8 │ │ │ │ mov r2, r4 │ │ │ │ ldr r1, [r3, #96] @ 0x60 │ │ │ │ mov r0, r8 │ │ │ │ bl 24df50 │ │ │ │ ldr r0, [r5, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 7e9828 │ │ │ │ + bl 7e9818 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -121168,18 +121168,18 @@ │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e0dc0 │ │ │ │ b 2582a0 │ │ │ │ rsbseq r3, fp, r8, lsl #7 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r2, r0, r0, lsr fp │ │ │ │ - subseq r9, fp, ip, ror #1 │ │ │ │ + ldrsbeq r9, [fp], #-12 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r9, fp, r0, asr #2 │ │ │ │ - subseq r9, fp, r0, ror r0 │ │ │ │ + subseq r9, fp, r0, lsr r1 │ │ │ │ + subseq r9, fp, r0, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ add r3, r0, #86016 @ 0x15000 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #664] @ 2585a0 │ │ │ │ @@ -121299,15 +121299,15 @@ │ │ │ │ bgt 2583b8 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ beq 258558 │ │ │ │ ldr r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, r4, lsl #5 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ cmp r0, #94 @ 0x5e │ │ │ │ bhi 258558 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #1 │ │ │ │ mul ip, r3, r3 │ │ │ │ @@ -121326,15 +121326,15 @@ │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ mla r0, r1, r2, r0 │ │ │ │ bne 258530 │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ sub r1, r5, r4 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ b 25855c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #72] @ 2585ac │ │ │ │ ldr r3, [pc, #60] @ 2585a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121503,15 +121503,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 258884 │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -121529,15 +121529,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 258860 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ b 258888 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 2588d4 │ │ │ │ ldr r3, [pc, #60] @ 2588d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121705,15 +121705,15 @@ │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ mov r1, r3 │ │ │ │ add r0, r4, r0 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ lsl r0, r0, #2 │ │ │ │ str r3, [sp] │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ cmp r0, #89 @ 0x59 │ │ │ │ bhi 258bac │ │ │ │ ldr r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #1 │ │ │ │ mul ip, r2, r2 │ │ │ │ @@ -121731,15 +121731,15 @@ │ │ │ │ mul r1, r2, r2 │ │ │ │ ldr ip, [r5, #4]! │ │ │ │ add r2, r2, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mla r0, ip, r1, r0 │ │ │ │ bne 258b88 │ │ │ │ sub r1, r3, r4 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ b 258bb0 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #68] @ 258bfc │ │ │ │ ldr r3, [pc, #60] @ 258bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -121886,32 +121886,32 @@ │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq ip, sp, r0, lsl #26 │ │ │ │ - rsbeq ip, sp, r8, asr #25 │ │ │ │ - @ instruction: 0x006dcc90 │ │ │ │ - rsbeq ip, sp, r8, asr ip │ │ │ │ - rsbeq ip, sp, r8, lsl ip │ │ │ │ + strdeq ip, [sp], #-192 @ 0xffffff40 @ │ │ │ │ + strheq ip, [sp], #-200 @ 0xffffff38 @ │ │ │ │ + rsbeq ip, sp, r0, lsl #25 │ │ │ │ + rsbeq ip, sp, r8, asr #24 │ │ │ │ + rsbeq ip, sp, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ ldr r2, [r3, #140] @ 0x8c │ │ │ │ add r0, r3, #136 @ 0x88 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #24] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r3, [r3, #760] @ 0x2f8 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [r3, #160] @ 0xa0 │ │ │ │ ldr ip, [r3, #144] @ 0x90 │ │ │ │ @@ -122126,15 +122126,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r3, [r6, #560] @ 0x230 │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ b 259058 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, fp, r8, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, sp, ip, ror sl │ │ │ │ + rsbeq ip, sp, ip, ror #20 │ │ │ │ @ instruction: 0xffffe4ec │ │ │ │ @ instruction: 0xffffe468 │ │ │ │ rsbseq r2, fp, r4, ror #5 │ │ │ │ rsbseq r2, fp, r4, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -122198,15 +122198,15 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq ip, sp, ip, lsr #15 │ │ │ │ + @ instruction: 0x006dc79c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3496] @ 0xda8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #636] @ 25958c │ │ │ │ mov r7, r3 │ │ │ │ @@ -122254,15 +122254,15 @@ │ │ │ │ add r3, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ cmp r3, #1 │ │ │ │ beq 259568 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ mov r1, #2048 @ 0x800 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2d40 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ mov r1, #62 @ 0x3e │ │ │ │ str r0, [sp, #176] @ 0xb0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2d04 │ │ │ │ @@ -122338,15 +122338,15 @@ │ │ │ │ ldr r3, [r6, #760] @ 0x2f8 │ │ │ │ mov r0, r4 │ │ │ │ ldr r2, [r3, #144] @ 0x90 │ │ │ │ ldr r1, [r3, #160] @ 0xa0 │ │ │ │ bl 24df50 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 7e9828 │ │ │ │ + bl 7e9818 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #116] @ 2595a4 │ │ │ │ ldr r3, [pc, #92] @ 259590 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #556] @ 0x22c │ │ │ │ @@ -122876,15 +122876,15 @@ │ │ │ │ b 259cec │ │ │ │ mov r8, r9 │ │ │ │ mov fp, #0 │ │ │ │ b 259c18 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, fp, r8, lsr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq ip, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq ip, sp, ip, ror #5 │ │ │ │ rsbseq r1, fp, ip, lsl sl │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ @@ -122895,15 +122895,15 @@ │ │ │ │ ldr ip, [sp, #184] @ 0xb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #24] │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ ldr sl, [pc, #3816] @ 25acb8 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #140] @ 0x8c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ add r5, sl, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 25a584 │ │ │ │ @@ -122949,25 +122949,25 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrb r3, [r9, #5] │ │ │ │ ldr r5, [pc, #3600] @ 25acbc │ │ │ │ mul r2, r1, r2 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ rsb r3, r3, r3, lsl #3 │ │ │ │ add r5, pc, r5 │ │ │ │ add r5, r5, r3, lsl #3 │ │ │ │ ldr r1, [r5, #120] @ 0x78 │ │ │ │ ldr r3, [sl, r0] │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ cmp r0, #1 │ │ │ │ ble 25a120 │ │ │ │ cmp r0, #256 @ 0x100 │ │ │ │ movlt r1, r0 │ │ │ │ movge r1, #256 @ 0x100 │ │ │ │ ldrb r3, [r7, #621] @ 0x26d │ │ │ │ ldr ip, [sp, #28] │ │ │ │ @@ -123093,20 +123093,20 @@ │ │ │ │ ldrb r1, [r9, #4] │ │ │ │ mov r2, r0 │ │ │ │ add r1, r1, r1, lsl #1 │ │ │ │ lsl r1, r1, #3 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r6, r1 │ │ │ │ ldrd r0, [r6] │ │ │ │ - bl 806e7c │ │ │ │ + bl 806e6c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ clz r8, r0 │ │ │ │ ldrd r0, [r6, #8] │ │ │ │ - bl 806e54 │ │ │ │ + bl 806e44 │ │ │ │ lsr r8, r8, #5 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25a23c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ b 259e98 │ │ │ │ @@ -123286,15 +123286,15 @@ │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r3, r2, r2, lsl #1 │ │ │ │ lsl r8, r3, #2 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ mov r1, r8 │ │ │ │ lsl r4, r2, #1 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r5, [r3, #6] │ │ │ │ ldr r2, [r3, #32] │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ mov sl, r2 │ │ │ │ bne 25aa6c │ │ │ │ @@ -123395,15 +123395,15 @@ │ │ │ │ ldr r0, [pc, #1864] @ 25acd8 │ │ │ │ bl 1e37d8 │ │ │ │ ldr r3, [pc, #1860] @ 25acdc │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sl, r4] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r0, #4]! │ │ │ │ - bl 7c476c │ │ │ │ + bl 7c475c │ │ │ │ b 259df4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 259ff4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ b 259f3c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 25a1b0 │ │ │ │ @@ -123446,15 +123446,15 @@ │ │ │ │ add r8, r8, #1 │ │ │ │ cmp r4, r8 │ │ │ │ bhi 25a630 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ bl 25bc18 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r0 │ │ │ │ - bl 808aa0 │ │ │ │ + bl 808a90 │ │ │ │ cmp r2, #0 │ │ │ │ ldr r5, [sl, r0] │ │ │ │ beq 25a690 │ │ │ │ ldr r2, [r7, #760] @ 0x2f8 │ │ │ │ ldrb r2, [r2, #4] │ │ │ │ cmp r2, #255 @ 0xff │ │ │ │ bne 25a7ac │ │ │ │ @@ -123666,15 +123666,15 @@ │ │ │ │ add ip, ip, #1 │ │ │ │ cmp r3, ip │ │ │ │ bne 25a4b0 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r5, #2 │ │ │ │ ldr r0, [r7, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 7e9828 │ │ │ │ + bl 7e9818 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r7, #760] @ 0x2f8 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov ip, #1 │ │ │ │ str r2, [r3, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r1, #3 │ │ │ │ @@ -123849,26 +123849,26 @@ │ │ │ │ mov lr, #0 │ │ │ │ b 259f88 │ │ │ │ mov ip, #0 │ │ │ │ b 25a208 │ │ │ │ rsbseq r1, fp, r0, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, r0, lsl r0 │ │ │ │ - rsbeq fp, sp, r4, asr #22 │ │ │ │ - rsbeq fp, sp, r8, lsr r9 │ │ │ │ + rsbeq fp, sp, r4, lsr fp │ │ │ │ + rsbeq fp, sp, r8, lsr #18 │ │ │ │ ldrheq r1, [fp], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq fp, sp, r4, asr r7 │ │ │ │ + rsbeq fp, sp, r4, asr #14 │ │ │ │ rsbseq r1, fp, r4, lsr #2 │ │ │ │ - ldrdeq fp, [sp], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq fp, sp, r0, asr r6 │ │ │ │ + rsbeq fp, sp, r4, asr #13 │ │ │ │ + rsbeq fp, sp, r0, asr #12 │ │ │ │ andeq r1, r0, ip, lsl #8 │ │ │ │ @ instruction: 0xffffd17c │ │ │ │ rsbseq r0, fp, r0, ror ip │ │ │ │ - rsbeq fp, sp, r8, lsl #4 │ │ │ │ - rsbeq fp, sp, ip, asr #3 │ │ │ │ + strdeq fp, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + strheq fp, [sp], #-28 @ 0xffffffe4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov fp, r1 │ │ │ │ ldrb r1, [sp, #84] @ 0x54 │ │ │ │ @@ -123890,15 +123890,15 @@ │ │ │ │ cmp r6, r3 │ │ │ │ bge 25adbc │ │ │ │ cmp r6, sl │ │ │ │ movlt r7, r6 │ │ │ │ movge r7, sl │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, r0 │ │ │ │ ble 25ad9c │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov lr, r3 │ │ │ │ mov ip, #0 │ │ │ │ @@ -123966,15 +123966,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq sl, sp, r4, asr #25 │ │ │ │ + strheq sl, [sp], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r9, r0, #86016 @ 0x15000 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ @@ -124012,15 +124012,15 @@ │ │ │ │ ldr r1, [pc, #2520] @ 25b90c │ │ │ │ ldrb r0, [r0, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, r0, lsl #1 │ │ │ │ add r1, r1, #640 @ 0x280 │ │ │ │ add r1, r1, r0, lsl #3 │ │ │ │ ldrd r0, [r1, #8] │ │ │ │ - bl 806e40 │ │ │ │ + bl 806e30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 25b8a0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mul r3, r8, r3 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ blt 25b7d8 │ │ │ │ ldr r3, [r4, #760] @ 0x2f8 │ │ │ │ @@ -124030,15 +124030,15 @@ │ │ │ │ ldr r3, [pc, #2452] @ 25b910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2, lsl #3 │ │ │ │ ldr r1, [r3, #84] @ 0x54 │ │ │ │ ldr r0, [r3, #80] @ 0x50 │ │ │ │ cmp r6, r1 │ │ │ │ movlt r1, r6 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ add r2, r3, r8 │ │ │ │ cmp r3, r2 │ │ │ │ str r2, [sp, #32] │ │ │ │ bge 25b8f8 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov fp, r3 │ │ │ │ @@ -124637,16 +124637,16 @@ │ │ │ │ str r2, [sp, #24] │ │ │ │ b 25b214 │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ b 25b0dc │ │ │ │ - rsbeq sl, sp, r4, asr #21 │ │ │ │ - rsbeq sl, sp, r0, lsl #21 │ │ │ │ + strheq sl, [sp], #-164 @ 0xffffff5c @ │ │ │ │ + rsbeq sl, sp, r0, ror sl │ │ │ │ │ │ │ │ 0025b914 : │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [ip, #760] @ 0x2f8 │ │ │ │ mov lr, #7 │ │ │ │ str lr, [ip] │ │ │ │ @@ -124681,28 +124681,28 @@ │ │ │ │ bl 1e3340 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #4 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ bne 25b96c │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #72 @ 0x48 │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ ldr r0, [r6, #760] @ 0x2f8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, r0, #168 @ 0xa8 │ │ │ │ - b 7e9834 │ │ │ │ + b 7e9824 │ │ │ │ │ │ │ │ 0025b9dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ @@ -124954,21 +124954,21 @@ │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ mov r5, r3 │ │ │ │ add r0, r0, #8 │ │ │ │ mov r8, r2 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7e9828 │ │ │ │ + bl 7e9818 │ │ │ │ mul r1, r9, r5 │ │ │ │ ldr r0, [r6, #772] @ 0x304 │ │ │ │ mla r1, sl, r1, sl │ │ │ │ add r0, r0, #8 │ │ │ │ add sl, r6, #552 @ 0x228 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ mov fp, sl │ │ │ │ ldm sl!, {r0, r1, r2, r3} │ │ │ │ add lr, sp, #8 │ │ │ │ stmia lr!, {r0, r1, r2, r3} │ │ │ │ ldr ip, [r6, #772] @ 0x304 │ │ │ │ ldm sl, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #8 │ │ │ │ @@ -125083,15 +125083,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r9, sp, r4, lsl lr │ │ │ │ + rsbeq r9, sp, r4, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2984] @ 0xba8 │ │ │ │ sub sp, sp, #1072 @ 0x430 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -125393,19 +125393,19 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq pc, sl, r4, lsr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, sl, ip, lsr r2 @ │ │ │ │ - rsbeq r9, sp, r4, ror sl │ │ │ │ + rsbeq r9, sp, r4, ror #20 │ │ │ │ rsbseq pc, sl, r8 │ │ │ │ - rsbeq r9, sp, r0, lsl r9 │ │ │ │ - @ instruction: 0x005b4f98 │ │ │ │ - subseq r4, fp, ip, lsr #31 │ │ │ │ + rsbeq r9, sp, r0, lsl #18 │ │ │ │ + subseq r4, fp, r8, lsl #31 │ │ │ │ + @ instruction: 0x005b4f9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ mul r2, r1, r2 │ │ │ │ @@ -125636,15 +125636,15 @@ │ │ │ │ bhi 25c6e8 │ │ │ │ ldr sl, [sp, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #2 │ │ │ │ lsl r6, r3, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ asr r2, r6, #1 │ │ │ │ sub r8, r6, #1 │ │ │ │ mov r1, r3 │ │ │ │ mul r1, r8, r1 │ │ │ │ mul r3, r2, r3 │ │ │ │ lsl r8, r1, #2 │ │ │ │ @@ -125661,15 +125661,15 @@ │ │ │ │ mov r9, #1 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ mov r1, r6 │ │ │ │ mov r6, r9 │ │ │ │ mov r9, r3 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 25c958 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r5, r5, r8 │ │ │ │ @@ -126500,20 +126500,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrheq lr, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r4, lsl #22 │ │ │ │ + strdeq r8, [sp], #-164 @ 0xffffff5c @ │ │ │ │ rsbseq lr, sl, r8, asr #32 │ │ │ │ rsbseq lr, sl, r0 │ │ │ │ - rsbeq r8, sp, r0, asr #15 │ │ │ │ - subseq r3, fp, r8, asr #28 │ │ │ │ - subseq r3, fp, ip, asr lr │ │ │ │ + strheq r8, [sp], #-112 @ 0xffffff90 @ │ │ │ │ + subseq r3, fp, r8, lsr lr │ │ │ │ + subseq r3, fp, ip, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -126866,19 +126866,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #108 @ 0x6c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq sp, sl, ip, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, sp, r0, asr #10 │ │ │ │ + rsbeq r8, sp, r0, lsr r5 │ │ │ │ rsbseq sp, sl, r0, ror #21 │ │ │ │ - rsbeq r8, sp, r8, lsl #4 │ │ │ │ - @ instruction: 0x005b3890 │ │ │ │ - subseq r3, fp, r4, lsr #17 │ │ │ │ + strdeq r8, [sp], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq r3, fp, r0, lsl #17 │ │ │ │ + @ instruction: 0x005b3894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -127229,19 +127229,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq sp, sl, r8, lsr r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x006d7f90 │ │ │ │ + rsbeq r7, sp, r0, lsl #31 │ │ │ │ rsbseq sp, sl, r0, lsr r5 │ │ │ │ - rsbeq r7, sp, ip, asr ip │ │ │ │ - subseq r3, fp, r4, ror #5 │ │ │ │ - ldrsheq r3, [fp], #-40 @ 0xffffffd8 │ │ │ │ + rsbeq r7, sp, ip, asr #24 │ │ │ │ + ldrsbeq r3, [fp], #-36 @ 0xffffffdc │ │ │ │ + subseq r3, fp, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ @@ -127977,20 +127977,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq ip, sl, r4, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r7, [sp], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r7, sp, r0, ror #7 │ │ │ │ rsbseq ip, sl, r4, lsr r9 │ │ │ │ rsbseq ip, sl, ip, ror #17 │ │ │ │ - rsbeq r7, sp, ip, lsr #1 │ │ │ │ - subseq r2, fp, r4, lsr r7 │ │ │ │ - subseq r2, fp, r8, asr #14 │ │ │ │ + @ instruction: 0x006d709c │ │ │ │ + subseq r2, fp, r4, lsr #14 │ │ │ │ + subseq r2, fp, r8, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128343,19 +128343,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrsbeq ip, [sl], #-104 @ 0xffffff98 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, ip, lsr #28 │ │ │ │ + rsbeq r6, sp, ip, lsl lr │ │ │ │ rsbseq ip, sl, ip, asr #7 │ │ │ │ - strdeq r6, [sp], #-164 @ 0xffffff5c @ │ │ │ │ - subseq r2, fp, ip, ror r1 │ │ │ │ - @ instruction: 0x005b2190 │ │ │ │ + rsbeq r6, sp, r4, ror #21 │ │ │ │ + subseq r2, fp, ip, ror #2 │ │ │ │ + subseq r2, fp, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2968] @ 0xb98 │ │ │ │ sub sp, sp, #1088 @ 0x440 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -128706,19 +128706,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq ip, sl, r4, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sp, ip, ror r8 │ │ │ │ + rsbeq r6, sp, ip, ror #16 │ │ │ │ rsbseq fp, sl, ip, lsl lr │ │ │ │ - rsbeq r6, sp, r8, asr #10 │ │ │ │ - ldrsbeq r1, [fp], #-176 @ 0xffffff50 │ │ │ │ - subseq r1, fp, r4, ror #23 │ │ │ │ + rsbeq r6, sp, r8, lsr r5 │ │ │ │ + subseq r1, fp, r0, asr #23 │ │ │ │ + ldrsbeq r1, [fp], #-180 @ 0xffffff4c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -129464,20 +129464,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq fp, sl, r0, ror fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, sp, ip, lsl #25 │ │ │ │ + rsbeq r5, sp, ip, ror ip │ │ │ │ rsbseq fp, sl, r0, asr #4 │ │ │ │ ldrsheq fp, [sl], #-16 @ │ │ │ │ - rsbeq r5, sp, r0, ror r9 │ │ │ │ - ldrsheq r0, [fp], #-248 @ 0xffffff08 │ │ │ │ - subseq r1, fp, ip │ │ │ │ + rsbeq r5, sp, r0, ror #18 │ │ │ │ + subseq r0, fp, r8, ror #31 │ │ │ │ + ldrsheq r0, [fp], #-252 @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ @@ -130223,20 +130223,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x007aaf94 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r5, [sp], #-0 @ │ │ │ │ + rsbeq r5, sp, r0, lsr #1 │ │ │ │ rsbseq sl, sl, r4, ror #12 │ │ │ │ rsbseq sl, sl, r4, lsl r6 │ │ │ │ - @ instruction: 0x006d4d94 │ │ │ │ - subseq r0, fp, ip, lsl r4 │ │ │ │ - subseq r0, fp, r0, lsr r4 │ │ │ │ + rsbeq r4, sp, r4, lsl #27 │ │ │ │ + subseq r0, fp, ip, lsl #8 │ │ │ │ + subseq r0, fp, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -130993,20 +130993,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrheq sl, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r4, sp, r8, lsr #9 │ │ │ │ + @ instruction: 0x006d4498 │ │ │ │ rsbseq r9, sl, ip, asr sl │ │ │ │ rsbseq r9, sl, ip, lsl #20 │ │ │ │ - rsbeq r4, sp, ip, lsl #3 │ │ │ │ - subseq pc, sl, r4, lsl r8 @ │ │ │ │ - subseq pc, sl, r8, lsr #16 │ │ │ │ + rsbeq r4, sp, ip, ror r1 │ │ │ │ + subseq pc, sl, r4, lsl #16 │ │ │ │ + subseq pc, sl, r8, lsl r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2920] @ 0xb68 │ │ │ │ sub sp, sp, #1136 @ 0x470 │ │ │ │ sub sp, sp, #4 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ @@ -131763,20 +131763,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrheq r9, [sl], #-112 @ 0xffffff90 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, sp, r0, lsr #17 │ │ │ │ + @ instruction: 0x006d3890 │ │ │ │ rsbseq r8, sl, r4, asr lr │ │ │ │ rsbseq r8, sl, r4, lsl #28 │ │ │ │ - rsbeq r3, sp, r4, lsl #11 │ │ │ │ - subseq lr, sl, ip, lsl #24 │ │ │ │ - subseq lr, sl, r0, lsr #24 │ │ │ │ + rsbeq r3, sp, r4, ror r5 │ │ │ │ + ldrsheq lr, [sl], #-188 @ 0xffffff44 │ │ │ │ + subseq lr, sl, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r8, r4, #86016 @ 0x15000 │ │ │ │ @@ -131791,15 +131791,15 @@ │ │ │ │ ldr r5, [r8, #656] @ 0x290 │ │ │ │ cmp r3, #17 │ │ │ │ mov sl, r2 │ │ │ │ movne r6, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ beq 262cbc │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 7e9828 │ │ │ │ + bl 7e9818 │ │ │ │ add lr, r8, #552 @ 0x228 │ │ │ │ ldr ip, [r8, #772] @ 0x304 │ │ │ │ mov fp, lr │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ @@ -131872,15 +131872,15 @@ │ │ │ │ ldr r5, [r8, #772] @ 0x304 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ ldm ip!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r0, r5, #104 @ 0x68 │ │ │ │ - bl 7e9828 │ │ │ │ + bl 7e9818 │ │ │ │ ldr r3, [r5, #176] @ 0xb0 │ │ │ │ add r6, r5, #136 @ 0x88 │ │ │ │ cmp r4, r3 │ │ │ │ beq 262a2c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [pc, #2360] @ 263310 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -131905,15 +131905,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ streq r4, [r5, #176] @ 0xb0 │ │ │ │ bne 2632dc │ │ │ │ ldr r0, [r8, #772] @ 0x304 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2, #64] @ 0x40 │ │ │ │ str r2, [r5, #136] @ 0x88 │ │ │ │ ldr r2, [r8, #772] @ 0x304 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r2, #48] @ 0x30 │ │ │ │ @@ -132472,19 +132472,19 @@ │ │ │ │ bl 1e0dc0 │ │ │ │ mvn r5, #0 │ │ │ │ ldr r3, [r8, #772] @ 0x304 │ │ │ │ b 262aa8 │ │ │ │ ldrheq r8, [sl], #-176 @ 0xffffff50 @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r2, r0, r0, lsr fp │ │ │ │ - subseq lr, sl, r0, lsr r9 │ │ │ │ + subseq lr, sl, r0, lsr #18 │ │ │ │ andeq r1, r0, r1, ror #1 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq lr, sl, ip, ror #2 │ │ │ │ - subseq lr, sl, r4, asr #32 │ │ │ │ + subseq lr, sl, ip, asr r1 │ │ │ │ + subseq lr, sl, r4, lsr r0 │ │ │ │ │ │ │ │ 0026332c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add ip, r0, #86016 @ 0x15000 │ │ │ │ @@ -132534,22 +132534,22 @@ │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2633f4 │ │ │ │ add r0, r0, #136 @ 0x88 │ │ │ │ bl 1e3340 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #40 @ 0x28 │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ ldr r0, [r4, #772] @ 0x304 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ - b 7e9834 │ │ │ │ + b 7e9824 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #656] @ 2636c0 │ │ │ │ ldr r3, [pc, #656] @ 2636c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -132637,22 +132637,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2636e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2635cc │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ cmp r3, #2 │ │ │ │ beq 263518 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -132678,66 +132678,66 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #168] @ 2636ec │ │ │ │ ldr r3, [pc, #168] @ 2636f0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2636f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 263480 │ │ │ │ ldr r0, [pc, #124] @ 2636f8 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2635b4 │ │ │ │ ldr r0, [pc, #100] @ 2636fc │ │ │ │ ldr r3, [pc, #100] @ 263700 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 263704 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 263480 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sl, ip, asr #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r7, [sl], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, sl, r8, asr pc │ │ │ │ andeq r1, r0, r8, lsr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ @ instruction: 0x000001b0 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, sl, r0, lsr #29 │ │ │ │ + @ instruction: 0x005ade90 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq fp, r2, ip, lsr #10 │ │ │ │ - subseq sp, sl, r0, asr #29 │ │ │ │ - subseq sp, sl, ip, lsr r4 │ │ │ │ - subseq sp, sl, r0, lsr lr │ │ │ │ - ldrdeq fp, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq sp, sl, r4, ror #28 │ │ │ │ - subseq sp, sl, r4, ror #8 │ │ │ │ + rsbeq fp, r2, ip, lsl r5 │ │ │ │ + ldrheq sp, [sl], #-224 @ 0xffffff20 │ │ │ │ + subseq sp, sl, ip, lsr #8 │ │ │ │ + subseq sp, sl, r0, lsr #28 │ │ │ │ + rsbeq fp, r2, r8, asr #9 │ │ │ │ + subseq sp, sl, r4, asr lr │ │ │ │ + subseq sp, sl, r4, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1220] @ 263be4 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -132814,55 +132814,55 @@ │ │ │ │ bne 263900 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 5dc92c │ │ │ │ + bl 5dc91c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 263a10 │ │ │ │ ldr fp, [pc, #916] @ 263c00 │ │ │ │ ldr r9, [pc, #916] @ 263c04 │ │ │ │ ldr sl, [pc, #916] @ 263c08 │ │ │ │ add r9, pc, r9 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #884] @ 263c0c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0cec │ │ │ │ + bl 5e0cdc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ str r0, [r4, #12] │ │ │ │ bne 263a40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5dd0bc │ │ │ │ + bl 5dd0ac │ │ │ │ ldr r1, [pc, #816] @ 263c10 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r7, #496] @ 0x1f0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5dce04 │ │ │ │ + bl 5dcdf4 │ │ │ │ b 263798 │ │ │ │ bl 1e16c0 │ │ │ │ str r5, [r4, #16] │ │ │ │ b 263840 │ │ │ │ ldr r3, [pc, #768] @ 263c14 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ @@ -132871,22 +132871,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 263c18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r7, #476] @ 0x1dc │ │ │ │ cmp r3, r5 │ │ │ │ beq 263818 │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -132909,38 +132909,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #576] @ 263c20 │ │ │ │ ldr r3, [pc, #576] @ 263c24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 263c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 26377c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ ldr r9, [r7, #472] @ 0x1d8 │ │ │ │ - bl 7cb040 │ │ │ │ + bl 7cb030 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 263b10 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ mov r0, r4 │ │ │ │ bl 24ddac │ │ │ │ b 263798 │ │ │ │ ldr r3, [pc, #484] @ 263c2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -132958,43 +132958,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #396] @ 263c30 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 263c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2638d0 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #352] @ 263c38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 26395c │ │ │ │ ldr r0, [pc, #336] @ 263c3c │ │ │ │ ldr r3, [pc, #336] @ 263c40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #328] @ 263c44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 26377c │ │ │ │ ldr r3, [pc, #260] @ 263c1c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 263a2c │ │ │ │ ldr r3, [pc, #208] @ 263bfc │ │ │ │ @@ -133010,76 +133010,76 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #212] @ 263c48 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 263c4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 263a2c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #168] @ 263c50 │ │ │ │ ldr r0, [pc, #168] @ 263c54 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2638d0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #144] @ 263c58 │ │ │ │ ldr r0, [pc, #144] @ 263c5c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 263a2c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r7, [sl], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, sl, r8, lsr #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, sl, ip, asr ip │ │ │ │ andeq r3, r0, r0, asr r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - ldrheq r8, [sl], #-92 @ 0xffffffa4 │ │ │ │ - ldrsbeq r8, [sl], #-88 @ 0xffffffa8 │ │ │ │ - rsbeq r2, sp, ip, lsr sl │ │ │ │ - subseq sp, sl, r8, ror #26 │ │ │ │ + subseq r8, sl, ip, lsr #11 │ │ │ │ + subseq r8, sl, r8, asr #11 │ │ │ │ + rsbeq r2, sp, ip, lsr #20 │ │ │ │ + subseq sp, sl, r8, asr sp │ │ │ │ andeq r0, r0, r8, ror r3 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, sl, r8, asr #23 │ │ │ │ + ldrheq sp, [sl], #-184 @ 0xffffff48 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - @ instruction: 0x0062b190 │ │ │ │ - subseq sp, sl, r4, ror #23 │ │ │ │ - subseq sp, sl, r0, lsr #1 │ │ │ │ + rsbeq fp, r2, r0, lsl #3 │ │ │ │ + ldrsbeq sp, [sl], #-180 @ 0xffffff4c │ │ │ │ + @ instruction: 0x005ad090 │ │ │ │ andeq r2, r0, r4, lsl #25 │ │ │ │ - rsbeq sp, r0, r0, asr #19 │ │ │ │ - subseq sp, sl, ip, asr #22 │ │ │ │ + strheq sp, [r0], #-144 @ 0xffffff70 @ │ │ │ │ + subseq sp, sl, ip, lsr fp │ │ │ │ + @ instruction: 0x005ada90 │ │ │ │ + rsbeq fp, r2, r4, ror r0 │ │ │ │ + subseq sp, sl, r0, asr #21 │ │ │ │ + subseq sp, sl, r0 │ │ │ │ + subseq sp, sl, r4, ror #20 │ │ │ │ + subseq ip, sl, r4, lsl #30 │ │ │ │ + rsbeq sp, r0, ip, lsr #17 │ │ │ │ subseq sp, sl, r0, lsr #21 │ │ │ │ - rsbeq fp, r2, r4, lsl #1 │ │ │ │ - ldrsbeq sp, [sl], #-160 @ 0xffffff60 │ │ │ │ - subseq sp, sl, r0, lsl r0 │ │ │ │ - subseq sp, sl, r4, ror sl │ │ │ │ - subseq ip, sl, r4, lsl pc │ │ │ │ - strheq sp, [r0], #-140 @ 0xffffff74 @ │ │ │ │ - ldrheq sp, [sl], #-160 @ 0xffffff60 │ │ │ │ - subseq sp, sl, r0, lsr #20 │ │ │ │ - subseq ip, sl, r0, asr #30 │ │ │ │ + subseq sp, sl, r0, lsl sl │ │ │ │ + subseq ip, sl, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #816] @ 263fa8 │ │ │ │ ldr r3, [pc, #816] @ 263fac │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -133088,15 +133088,15 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ str r6, [sp, #28] │ │ │ │ - bl 5e4c5c │ │ │ │ + bl 5e4c4c │ │ │ │ ldr r5, [pc, #772] @ 263fb0 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, r6 │ │ │ │ bne 263d20 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 263d18 │ │ │ │ @@ -133105,15 +133105,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r1, #29 │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ add r6, r4, #86016 @ 0x15000 │ │ │ │ ldr r2, [pc, #708] @ 263fb8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r6, #476] @ 0x1dc │ │ │ │ sub r3, r3, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -133123,25 +133123,25 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ bl 1e16c0 │ │ │ │ b 263cc0 │ │ │ │ add r3, r4, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r7, [r3, #472] @ 0x1d8 │ │ │ │ - bl 7cb040 │ │ │ │ + bl 7cb030 │ │ │ │ ldr r3, [pc, #644] @ 263fbc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ bne 263e2c │ │ │ │ mov r0, r4 │ │ │ │ bl 24ddac │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ ldr r2, [pc, #608] @ 263fc0 │ │ │ │ ldr r3, [pc, #584] @ 263fac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133209,26 +133209,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r6, [sp, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #324] @ 263fd4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 263fd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 263d48 │ │ │ │ ldr r3, [pc, #264] @ 263fc8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 263de0 │ │ │ │ ldr r3, [pc, #248] @ 263fcc │ │ │ │ @@ -133245,72 +133245,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #188] @ 263fdc │ │ │ │ ldr r2, [pc, #188] @ 263fe0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 263fe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 263de0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #136] @ 263fe8 │ │ │ │ ldr r0, [pc, #136] @ 263fec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 263d48 │ │ │ │ ldr r1, [pc, #112] @ 263ff0 │ │ │ │ ldr r3, [pc, #112] @ 263ff4 │ │ │ │ ldr r0, [pc, #112] @ 263ff8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 263de0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sl, r4, lsl #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, sl, r4, asr r7 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - strheq r2, [sp], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r2, sp, ip, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x007a769c │ │ │ │ - @ instruction: 0x006d249c │ │ │ │ + rsbeq r2, sp, ip, lsl #9 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, sl, ip, lsl #16 │ │ │ │ - ldrsheq ip, [sl], #-184 @ 0xffffff48 │ │ │ │ - rsbeq sl, r2, r0, asr ip │ │ │ │ - @ instruction: 0x005ad790 │ │ │ │ - subseq ip, sl, ip, asr fp │ │ │ │ - subseq sp, sl, ip, lsr r7 │ │ │ │ - subseq ip, sl, r8, lsr #23 │ │ │ │ - rsbeq sl, r2, ip, ror #23 │ │ │ │ - subseq sp, sl, r8, lsr #14 │ │ │ │ - subseq ip, sl, r0, lsl #23 │ │ │ │ + ldrsheq sp, [sl], #-124 @ 0xffffff84 │ │ │ │ + subseq ip, sl, r8, ror #23 │ │ │ │ + rsbeq sl, r2, r0, asr #24 │ │ │ │ + subseq sp, sl, r0, lsl #15 │ │ │ │ + subseq ip, sl, ip, asr #22 │ │ │ │ + subseq sp, sl, ip, lsr #14 │ │ │ │ + @ instruction: 0x005acb98 │ │ │ │ + ldrdeq sl, [r2], #-188 @ 0xffffff44 @ │ │ │ │ + subseq sp, sl, r8, lsl r7 │ │ │ │ + subseq ip, sl, r0, ror fp │ │ │ │ │ │ │ │ 00263ffc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -133338,28 +133338,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ add r1, sp, #8 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 5e4c5c │ │ │ │ + bl 5e4c4c │ │ │ │ cmp r0, #0 │ │ │ │ bne 264108 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 264100 │ │ │ │ ldr r2, [pc, #136] @ 264128 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r2, [pc, #104] @ 26412c │ │ │ │ ldr r3, [pc, #92] @ 264124 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -133375,15 +133375,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e16c0 │ │ │ │ b 264098 │ │ │ │ mov r0, r4 │ │ │ │ bl 24ddac │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ b 2640bc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sl, r4, lsr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, ip, lsl #3 │ │ │ │ rsbseq r7, sl, r8, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -133398,23 +133398,23 @@ │ │ │ │ mov r4, r1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 5e4c5c │ │ │ │ + bl 5e4c4c │ │ │ │ ldr r5, [pc, #176] @ 26422c │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 2641d8 │ │ │ │ bl 24ddac │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ ldr r2, [pc, #148] @ 264230 │ │ │ │ ldr r3, [pc, #136] @ 264228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133437,15 +133437,15 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 264194 │ │ │ │ bl 1e16c0 │ │ │ │ b 2641e8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r7, [sl], #-36 @ 0xffffffdc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @@ -133472,51 +133472,51 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ bne 264374 │ │ │ │ ands r5, r5, #24 │ │ │ │ bne 264368 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 5e062c │ │ │ │ + bl 5e061c │ │ │ │ ldr r9, [pc, #420] @ 264440 │ │ │ │ ldr r7, [pc, #420] @ 264444 │ │ │ │ ldr sl, [pc, #420] @ 264448 │ │ │ │ add r7, pc, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #384] @ 26444c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0cec │ │ │ │ + bl 5e0cdc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #344] @ 264450 │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r7, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 264384 │ │ │ │ ldr r1, [pc, #320] @ 264454 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5e082c │ │ │ │ + bl 5e081c │ │ │ │ ldr r2, [pc, #300] @ 264458 │ │ │ │ ldr r3, [pc, #264] @ 264438 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133555,53 +133555,53 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #128] @ 264468 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 26446c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 26430c │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 264470 │ │ │ │ ldr r0, [pc, #84] @ 264474 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 26430c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, sl, r4, lsr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007a7190 │ │ │ │ - subseq r7, sl, ip, lsl #23 │ │ │ │ - subseq r7, sl, r8, lsr #23 │ │ │ │ - rsbeq r2, sp, r8, lsr r0 │ │ │ │ - subseq sp, sl, r8, lsl #8 │ │ │ │ + subseq r7, sl, ip, ror fp │ │ │ │ + @ instruction: 0x005a7b98 │ │ │ │ + rsbeq r2, sp, r8, lsr #32 │ │ │ │ + ldrsheq sp, [sl], #-56 @ 0xffffffc8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffe14 │ │ │ │ ldrsbeq r7, [sl], #-0 @ │ │ │ │ andeq r2, r0, r4, lsl #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq r9, r3, ip, lsr #18 │ │ │ │ - subseq sp, sl, r8, lsl #4 │ │ │ │ - strdeq r9, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - subseq sp, sl, r8, lsr r2 │ │ │ │ + rsbeq r9, r3, ip, lsl r9 │ │ │ │ + ldrsheq sp, [sl], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r9, r3, r8, ror #17 │ │ │ │ + subseq sp, sl, r8, lsr #4 │ │ │ │ │ │ │ │ 00264478 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r0, [r2, #16] │ │ │ │ @@ -133626,57 +133626,57 @@ │ │ │ │ add r9, r4, #86016 @ 0x15000 │ │ │ │ ldr r3, [r9, #412] @ 0x19c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r2, [r3, #3028] @ 0xbd4 │ │ │ │ ldr r1, [r3, #3020] @ 0xbcc │ │ │ │ add r3, sp, #20 │ │ │ │ - bl 5dc92c │ │ │ │ + bl 5dc91c │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2645e0 │ │ │ │ ldr fp, [pc, #440] @ 2646bc │ │ │ │ ldr r8, [pc, #440] @ 2646c0 │ │ │ │ ldr sl, [pc, #440] @ 2646c4 │ │ │ │ add r8, pc, r8 │ │ │ │ add fp, pc, fp │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #408] @ 2646c8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5e0cec │ │ │ │ + bl 5e0cdc │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #29 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r6 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #368] @ 2646cc │ │ │ │ str r0, [r4, #12] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r8, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 264600 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5dd0bc │ │ │ │ + bl 5dd0ac │ │ │ │ ldr r1, [pc, #336] @ 2646d0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [r9, #496] @ 0x1f0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ - bl 5dce04 │ │ │ │ + bl 5dcdf4 │ │ │ │ ldr r2, [pc, #304] @ 2646d4 │ │ │ │ ldr r3, [pc, #268] @ 2646b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -133687,15 +133687,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ mov r0, r4 │ │ │ │ bl 24ddac │ │ │ │ b 26459c │ │ │ │ bl 1e16c0 │ │ │ │ str r6, [r4, #16] │ │ │ │ b 2644cc │ │ │ │ ldr r3, [pc, #208] @ 2646d8 │ │ │ │ @@ -133716,53 +133716,53 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str r5, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #128] @ 2646e4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2646e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 264570 │ │ │ │ mov r2, r0 │ │ │ │ ldr r3, [pc, #84] @ 2646ec │ │ │ │ ldr r0, [pc, #84] @ 2646f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 264570 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, sl, r4, ror #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, sl, ip, asr #30 │ │ │ │ - subseq r7, sl, r4, lsr #18 │ │ │ │ - subseq r7, sl, r0, asr #18 │ │ │ │ - ldrdeq r1, [sp], #-208 @ 0xffffff30 @ │ │ │ │ - ldrheq sp, [sl], #-28 @ 0xffffffe4 │ │ │ │ + subseq r7, sl, r4, lsl r9 │ │ │ │ + subseq r7, sl, r0, lsr r9 │ │ │ │ + rsbeq r1, sp, r0, asr #27 │ │ │ │ + subseq sp, sl, ip, lsr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffab8 │ │ │ │ rsbseq r6, sl, r8, asr lr │ │ │ │ andeq r2, r0, r4, lsl #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq ip, r0, r0, lsl #28 │ │ │ │ - subseq ip, sl, ip, lsl #31 │ │ │ │ - rsbeq ip, r0, ip, asr #27 │ │ │ │ - subseq ip, sl, r0, asr #31 │ │ │ │ + strdeq ip, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + subseq ip, sl, ip, ror pc │ │ │ │ + strheq ip, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + ldrheq ip, [sl], #-240 @ 0xffffff10 │ │ │ │ andeq r0, r0, r0 │ │ │ │ mov ip, #0 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov lr, #102400 @ 0x19000 │ │ │ │ sub ip, sp, ip │ │ │ │ sub lr, ip, lr │ │ │ │ sub ip, ip, #4096 @ 0x1000 │ │ │ │ @@ -133821,15 +133821,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2647b0 │ │ │ │ ldr r5, [pc, #1400] @ 264d68 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r5, pc, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldrb r3, [r4, #88] @ 0x58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 265168 │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #1364] @ 264d6c │ │ │ │ ldr r3, [pc, #1364] @ 264d70 │ │ │ │ ldr ip, [r0] │ │ │ │ @@ -133853,15 +133853,15 @@ │ │ │ │ ldrb r3, [r0, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 26493c │ │ │ │ ldr r1, [pc, #1284] @ 264d78 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #1260] @ 264d7c │ │ │ │ mov r2, #74 @ 0x4a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ @@ -133876,17 +133876,17 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r0, r9 │ │ │ │ str r5, [r6, #12] │ │ │ │ str r5, [r6, #8] │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ mov r0, r4 │ │ │ │ - bl 7c3b58 │ │ │ │ + bl 7c3b48 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #1164] @ 264d84 │ │ │ │ ldr r3, [pc, #1104] @ 264d4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #102400 @ 0x19000 │ │ │ │ @@ -133902,34 +133902,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 7e9804 │ │ │ │ + bl 7e97f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 264f44 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r7, [pc, #1064] @ 264d88 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [pc, #1036] @ 264d8c │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ ldr sl, [r6] │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 7e95f8 │ │ │ │ + bl 7e95e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add ip, sl, #86016 @ 0x15000 │ │ │ │ mov r5, #0 │ │ │ │ add fp, sp, #81920 @ 0x14000 │ │ │ │ add fp, fp, #912 @ 0x390 │ │ │ │ str r5, [r3, #-824] @ 0xfffffcc8 │ │ │ │ str r5, [r3, #-820] @ 0xfffffccc │ │ │ │ @@ -134065,15 +134065,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134082,15 +134082,15 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #396] @ 264d94 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 264ae8 │ │ │ │ mov r6, r3 │ │ │ │ b 2647e8 │ │ │ │ ldr r1, [pc, #368] @ 264d98 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ @@ -134107,15 +134107,15 @@ │ │ │ │ bne 265024 │ │ │ │ ldr r0, [pc, #312] @ 264d9c │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4] │ │ │ │ ldr r1, [fp, #3712] @ 0xe80 │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ cmp r6, r1 │ │ │ │ ldr r0, [r9] │ │ │ │ bcs 264b5c │ │ │ │ sub r1, r1, r6 │ │ │ │ @@ -134139,20 +134139,20 @@ │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ ldr r1, [pc, #188] @ 264da0 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ ldr r9, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sl] │ │ │ │ add r0, r3, #86016 @ 0x15000 │ │ │ │ add r0, r0, #552 @ 0x228 │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -134165,47 +134165,47 @@ │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ rsbseq r6, sl, r4, asr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r9, r1, r8, lsr r3 │ │ │ │ rsbseq r6, sl, ip, lsl #25 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq ip, sl, r4, ror pc │ │ │ │ - subseq ip, sl, r4, asr pc │ │ │ │ + subseq ip, sl, r4, ror #30 │ │ │ │ + subseq ip, sl, r4, asr #30 │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ - subseq ip, sl, ip, lsl #30 │ │ │ │ + ldrsheq ip, [sl], #-236 @ 0xffffff14 │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ - subseq fp, sl, ip, lsr #9 │ │ │ │ - subseq fp, sl, r8, ror r4 │ │ │ │ - subseq ip, sl, ip, ror #28 │ │ │ │ - subseq ip, sl, r8, lsr lr │ │ │ │ + @ instruction: 0x005ab49c │ │ │ │ + subseq fp, sl, r8, ror #8 │ │ │ │ + subseq ip, sl, ip, asr lr │ │ │ │ + subseq ip, sl, r8, lsr #28 │ │ │ │ rsbseq r6, sl, r4, lsl #22 │ │ │ │ - subseq fp, sl, ip, lsl #7 │ │ │ │ - subseq ip, sl, r4, lsr #27 │ │ │ │ + subseq fp, sl, ip, ror r3 │ │ │ │ + @ instruction: 0x005acd94 │ │ │ │ andeq r2, r0, r4, ror ip │ │ │ │ - @ instruction: 0x005acc94 │ │ │ │ + subseq ip, sl, r4, lsl #25 │ │ │ │ andeq r1, r0, r8, ror #24 │ │ │ │ - subseq ip, sl, ip, lsr #22 │ │ │ │ - subseq fp, sl, r8 │ │ │ │ - subseq sl, sl, r8, asr #29 │ │ │ │ - ldrsheq sl, [sl], #-220 @ 0xffffff24 │ │ │ │ + subseq ip, sl, ip, lsl fp │ │ │ │ + ldrsheq sl, [sl], #-248 @ 0xffffff08 │ │ │ │ + ldrheq sl, [sl], #-232 @ 0xffffff18 │ │ │ │ + subseq sl, sl, ip, ror #27 │ │ │ │ andeq r1, r0, r0, ror #25 │ │ │ │ - ldrsbeq ip, [sl], #-120 @ 0xffffff88 │ │ │ │ - ldrheq ip, [sl], #-96 @ 0xffffffa0 │ │ │ │ - subseq ip, sl, r0, asr r8 │ │ │ │ + subseq ip, sl, r8, asr #15 │ │ │ │ + subseq ip, sl, r0, lsr #13 │ │ │ │ + subseq ip, sl, r0, asr #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r8, ror r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq ip, [sl], #-116 @ 0xffffff8c │ │ │ │ - subseq ip, sl, r4, asr #13 │ │ │ │ - ldrsheq ip, [sl], #-112 @ 0xffffff90 │ │ │ │ - rsbeq r1, sp, ip, lsr #2 │ │ │ │ - subseq ip, sl, r8, asr #10 │ │ │ │ + subseq ip, sl, r4, ror #15 │ │ │ │ + ldrheq ip, [sl], #-100 @ 0xffffff9c │ │ │ │ + subseq ip, sl, r0, ror #15 │ │ │ │ + rsbeq r1, sp, ip, lsl r1 │ │ │ │ + subseq ip, sl, r8, lsr r5 │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r6, sl │ │ │ │ mov ip, r9 │ │ │ │ asr r5, r3, #8 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ @@ -134219,15 +134219,15 @@ │ │ │ │ ldr r8, [pc, #-124] @ 264da4 │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #412] @ 0x19c │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ strb r5, [r3, sl] │ │ │ │ ldr r3, [fp, #3840] @ 0xf00 │ │ │ │ add r3, r3, sl │ │ │ │ strb r7, [r3, #1] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [r6] │ │ │ │ @@ -134243,46 +134243,46 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r5, r3, #86016 @ 0x15000 │ │ │ │ add r5, r5, #552 @ 0x228 │ │ │ │ beq 264f00 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #728 @ 0x2d8 │ │ │ │ - bl 7e9c6c │ │ │ │ + bl 7e9c5c │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ ldr r1, [fp, #4036] @ 0xfc4 │ │ │ │ ldr r2, [fp, #3672] @ 0xe58 │ │ │ │ str r1, [r3, #772] @ 0x304 │ │ │ │ str r2, [r3, #408] @ 0x198 │ │ │ │ ldr r3, [r6] │ │ │ │ add r3, r3, #86016 @ 0x15000 │ │ │ │ ldr r0, [r3, #720] @ 0x2d0 │ │ │ │ - bl 7df6dc │ │ │ │ + bl 7df6cc │ │ │ │ ldr r0, [r6] │ │ │ │ ldr r1, [pc, #-324] @ 264da8 │ │ │ │ add r0, r0, #86016 @ 0x15000 │ │ │ │ add r0, r0, #692 @ 0x2b4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ b 264880 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e9828 │ │ │ │ + bl 7e9818 │ │ │ │ mov r0, r5 │ │ │ │ ldr r5, [r6] │ │ │ │ - bl 7e9834 │ │ │ │ + bl 7e9824 │ │ │ │ add r3, r5, #86016 @ 0x15000 │ │ │ │ ldr r2, [fp, #4024] @ 0xfb8 │ │ │ │ str r2, [r3, #760] @ 0x2f8 │ │ │ │ ldr r2, [fp, #4028] @ 0xfbc │ │ │ │ str r2, [r3, #764] @ 0x2fc │ │ │ │ ldr r2, [fp, #4032] @ 0xfc0 │ │ │ │ str r2, [r3, #768] @ 0x300 │ │ │ │ @@ -134295,15 +134295,15 @@ │ │ │ │ ldr r1, [r6] │ │ │ │ add r0, r3, #84992 @ 0x14c00 │ │ │ │ add r1, r1, #86016 @ 0x15000 │ │ │ │ sub r3, r3, #832 @ 0x340 │ │ │ │ add r1, r1, #552 @ 0x228 │ │ │ │ add r0, r0, #744 @ 0x2e8 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 7e9a60 │ │ │ │ + bl 7e9a50 │ │ │ │ b 264954 │ │ │ │ ldr r1, [pc, #-456] @ 264dac │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 264ac8 │ │ │ │ ldr r1, [pc, #-452] @ 264dc4 │ │ │ │ @@ -134323,15 +134323,15 @@ │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #20] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134340,29 +134340,29 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-608] @ 264db0 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 264ac8 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -134371,23 +134371,23 @@ │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-728] @ 264db4 │ │ │ │ str sl, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 264c78 │ │ │ │ ldr r0, [pc, #-748] @ 264db8 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 264ae8 │ │ │ │ ldr r3, [pc, #-776] @ 264dbc │ │ │ │ mov r5, r7 │ │ │ │ ldr ip, [r8, r3] │ │ │ │ str r7, [sp, #32] │ │ │ │ b 264e08 │ │ │ │ ldr r3, [pc, #-792] @ 264dc0 │ │ │ │ @@ -134410,45 +134410,45 @@ │ │ │ │ sub r8, r3, #848 @ 0x350 │ │ │ │ str r1, [r3, #-848] @ 0xfffffcb0 │ │ │ │ str r1, [r3, #-844] @ 0xfffffcb4 │ │ │ │ str r1, [r3, #-840] @ 0xfffffcb8 │ │ │ │ str r1, [r3, #-836] @ 0xfffffcbc │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r3, [r8, #8] │ │ │ │ ldr r2, [r2, #-848] @ 0xfffffcb0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-912] @ 264dcc │ │ │ │ str r6, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 264e14 │ │ │ │ mvn r0, #0 │ │ │ │ b 2648f0 │ │ │ │ ldr r0, [pc, #-936] @ 264dd0 │ │ │ │ stm sp, {r2, r3, r5} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldmib r4, {r2, r3, r5} │ │ │ │ b 264ac8 │ │ │ │ ldr r0, [pc, #-968] @ 264dd4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 264e14 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-996] @ 264dd8 │ │ │ │ ldr r0, [pc, #-996] @ 264ddc │ │ │ │ ldr r2, [pc, #-996] @ 264de0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -134456,26 +134456,26 @@ │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 7c4bb0 │ │ │ │ + bl 7c4ba0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2646f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2651ec │ │ │ │ ldr r5, [pc, #48] @ 265234 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ - bl 7c3aac │ │ │ │ + bl 7c3a9c │ │ │ │ ldr r0, [r5] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 7c3050 │ │ │ │ + bl 7c3040 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ mov r0, #0 │ │ │ │ str r0, [r5] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -134513,15 +134513,15 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ str r3, [r4, #4] │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -134535,18 +134535,18 @@ │ │ │ │ mov r2, #86 @ 0x56 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bicslt r0, r2, #-1157627904 @ 0xbb000000 │ │ │ │ ldreq pc, [r3, #105]! @ 0x69 │ │ │ │ @ instruction: 0x007a619c │ │ │ │ ldrdeq r5, [r5], r8 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq ip, sl, r0, ror #8 │ │ │ │ - strdeq r0, [sp], #-252 @ 0xffffff04 @ │ │ │ │ - subseq ip, sl, r8, lsl #8 │ │ │ │ - @ instruction: 0x005aa390 │ │ │ │ + subseq ip, sl, r0, asr r4 │ │ │ │ + rsbeq r0, sp, ip, ror #31 │ │ │ │ + ldrsheq ip, [sl], #-56 @ 0xffffffc8 │ │ │ │ + subseq sl, sl, r0, lsl #7 │ │ │ │ │ │ │ │ 0026532c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -134598,15 +134598,15 @@ │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r2] │ │ │ │ str r4, [r3, #4]! │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r3, [r4, #20] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r2, [pc, #280] @ 265534 │ │ │ │ ldr r3, [pc, #244] @ 265514 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -134639,52 +134639,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 265544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 265398 │ │ │ │ ldr r0, [pc, #88] @ 265548 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ stmib sp, {r7, sl} │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 265398 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r6, [sl], #-0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, sl, ip, ror r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00855db8 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq ip, sl, r0, lsr r3 │ │ │ │ - subseq ip, sl, r4, lsl r3 │ │ │ │ + subseq ip, sl, r0, lsr #6 │ │ │ │ + subseq ip, sl, r4, lsl #6 │ │ │ │ addeq r5, r5, r0, ror #26 │ │ │ │ rsbseq r5, sl, r0, ror #31 │ │ │ │ andeq r2, r0, ip, ror ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, sl, r8, ror #9 │ │ │ │ - subseq ip, sl, r8, lsr #10 │ │ │ │ + ldrsbeq ip, [sl], #-72 @ 0xffffffb8 │ │ │ │ + subseq ip, sl, r8, lsl r5 │ │ │ │ │ │ │ │ 0026554c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #152] @ 2655fc │ │ │ │ @@ -134710,33 +134710,33 @@ │ │ │ │ beq 2655d0 │ │ │ │ str r3, [r4, #8] │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ add r2, r4, #8 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r4, [r3] │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ - bl 7c3b58 │ │ │ │ + bl 7c3b48 │ │ │ │ b 2655d8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [pc, #44] @ 26560c │ │ │ │ ldr r1, [pc, #44] @ 265610 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [r3] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ - b 7c34ec │ │ │ │ + b 7c34dc │ │ │ │ @ instruction: 0x007a5e94 │ │ │ │ addeq r5, r5, ip, ror #23 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq ip, sl, r0, ror r1 │ │ │ │ + subseq ip, sl, r0, ror #2 │ │ │ │ addeq r5, r5, r8, ror fp │ │ │ │ - subseq ip, sl, r0, lsl r1 │ │ │ │ + subseq ip, sl, r0, lsl #2 │ │ │ │ │ │ │ │ 00265614 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #296] @ 265754 │ │ │ │ @@ -134759,20 +134759,20 @@ │ │ │ │ ldr r3, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r8, r5 │ │ │ │ addeq r8, r8, #552 @ 0x228 │ │ │ │ beq 265690 │ │ │ │ add r8, r5, #552 @ 0x228 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e9804 │ │ │ │ + bl 7e97f4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26570c │ │ │ │ add r1, r5, #728 @ 0x2d8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e9c6c │ │ │ │ + bl 7e9c5c │ │ │ │ ldr r3, [r5, #420] @ 0x1a4 │ │ │ │ cmp r3, #2 │ │ │ │ ldreq r3, [r5, #560] @ 0x230 │ │ │ │ streq r3, [r5, #544] @ 0x220 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #420] @ 0x1a4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -134781,49 +134781,49 @@ │ │ │ │ ldrb r3, [r5, #688] @ 0x2b0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2656f0 │ │ │ │ ldr r1, [pc, #140] @ 265760 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24e884 │ │ │ │ ldr r1, [pc, #108] @ 265764 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7c34ec │ │ │ │ + b 7c34dc │ │ │ │ ldr r0, [r4, #16] │ │ │ │ cmp r0, #0 │ │ │ │ bne 26574c │ │ │ │ ldr r3, [r4, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 265690 │ │ │ │ ldr r2, [pc, #60] @ 265768 │ │ │ │ mov r1, #29 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ str r0, [r4, #16] │ │ │ │ b 265690 │ │ │ │ bl 1e16c0 │ │ │ │ b 265718 │ │ │ │ ldrsbeq r5, [sl], #-208 @ 0xffffff30 @ │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq sl, sl, r0, lsr #13 │ │ │ │ - subseq sl, sl, r8, lsl r6 │ │ │ │ - ldrsheq sl, [sl], #-84 @ 0xffffffac │ │ │ │ + @ instruction: 0x005aa690 │ │ │ │ + subseq sl, sl, r8, lsl #12 │ │ │ │ + subseq sl, sl, r4, ror #11 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ │ │ │ │ 0026576c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -134873,26 +134873,26 @@ │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2657ec │ │ │ │ ldr r1, [pc, #52] @ 265870 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 265614 │ │ │ │ rsbseq r5, sl, r4, ror ip │ │ │ │ addeq r5, r5, ip, asr #19 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq fp, sl, r4, asr pc │ │ │ │ + subseq fp, sl, r4, asr #30 │ │ │ │ addeq r5, r5, ip, lsl #19 │ │ │ │ - subseq fp, sl, ip, lsr #30 │ │ │ │ + subseq fp, sl, ip, lsl pc │ │ │ │ andeq r1, r0, r0, asr #16 │ │ │ │ - subseq fp, sl, r0, asr #29 │ │ │ │ + ldrheq fp, [sl], #-224 @ 0xffffff20 │ │ │ │ │ │ │ │ 00265874 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #152] @ 265924 │ │ │ │ @@ -134907,41 +134907,41 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #104 @ 0x68 │ │ │ │ bl 1e1060 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c39a4 │ │ │ │ + bl 7c3994 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ ldr r2, [pc, #80] @ 265928 │ │ │ │ ldr r1, [pc, #80] @ 26592c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r3, #92]! @ 0x5c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #96] @ 0x60 │ │ │ │ add r0, r4, #84 @ 0x54 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7c4790 │ │ │ │ + bl 7c4780 │ │ │ │ str r4, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ addeq r5, r5, ip, asr #17 │ │ │ │ @ instruction: 0xfffff8e4 │ │ │ │ - subseq ip, sl, r4, ror r1 │ │ │ │ + subseq ip, sl, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #24] │ │ │ │ ldr r2, [pc, #588] @ 265b98 │ │ │ │ mov r6, r0 │ │ │ │ @@ -135041,15 +135041,15 @@ │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 24df50 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ mov r0, r6 │ │ │ │ bl 24e884 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #184] @ 265bb0 │ │ │ │ ldr r3, [pc, #160] @ 265b9c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135091,17 +135091,17 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ b 265a14 │ │ │ │ rsbseq r5, sl, r8, lsr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sl, r0, ror sl │ │ │ │ - subseq fp, sl, ip, asr #18 │ │ │ │ + subseq fp, sl, ip, lsr r9 │ │ │ │ muleq r0, ip, fp │ │ │ │ - @ instruction: 0x005aa290 │ │ │ │ + subseq sl, sl, r0, lsl #5 │ │ │ │ rsbseq r5, sl, r4, lsl #18 │ │ │ │ ldrheq r5, [sl], #-136 @ 0xffffff78 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #180] @ 265c84 │ │ │ │ @@ -135143,22 +135143,22 @@ │ │ │ │ ldr r1, [r7, #4] │ │ │ │ mov r0, r4 │ │ │ │ bl 24e0d4 │ │ │ │ ldr r1, [pc, #36] @ 265c90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 24e884 │ │ │ │ rsbseq r5, sl, ip, lsr #16 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrsheq sl, [sl], #-4 │ │ │ │ - subseq sl, sl, r0, lsl #1 │ │ │ │ + subseq sl, sl, r4, ror #1 │ │ │ │ + subseq sl, sl, r0, ror r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #132] @ 265d30 │ │ │ │ ldr r3, [pc, #132] @ 265d34 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -135489,15 +135489,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bl 23441c │ │ │ │ b 266068 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, sl, ip, asr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sl, r0, asr #9 │ │ │ │ - @ instruction: 0x005ab394 │ │ │ │ + subseq fp, sl, r4, lsl #7 │ │ │ │ rsbseq r5, sl, ip, ror r3 │ │ │ │ ldrsheq r5, [sl], #-36 @ 0xffffffdc @ │ │ │ │ @ instruction: 0x007a529c │ │ │ │ │ │ │ │ 002661e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -135593,15 +135593,15 @@ │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007a519c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sl, r0, ror r1 │ │ │ │ blne 266364 │ │ │ │ @ instruction: 0xfffffa40 │ │ │ │ @ instruction: 0xfffff98c │ │ │ │ - rsbeq sp, r2, r8, asr #27 │ │ │ │ + strheq sp, [r2], #-216 @ 0xffffff28 @ │ │ │ │ rsbseq r5, sl, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ add r5, r0, #86016 @ 0x15000 │ │ │ │ ldrb r2, [r5, #504] @ 0x1f8 │ │ │ │ @@ -135674,40 +135674,40 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 266508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266434 │ │ │ │ ldr r0, [pc, #56] @ 26650c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266434 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, sl, r8, rrx │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, sl, r8, asr r0 │ │ │ │ rsbseq r5, sl, r4, lsr r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, ip, lsr #9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, sl, ip, lsr #11 │ │ │ │ - subseq fp, sl, r4, ror #11 │ │ │ │ + @ instruction: 0x005ab59c │ │ │ │ + ldrsbeq fp, [sl], #-84 @ 0xffffffac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r2 │ │ │ │ @@ -135806,29 +135806,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 2667d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266578 │ │ │ │ ldr r0, [pc, #244] @ 2667dc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266578 │ │ │ │ ldr r3, [pc, #224] @ 2667e0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 266648 │ │ │ │ ldr r3, [pc, #188] @ 2667d0 │ │ │ │ @@ -135845,54 +135845,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #132] @ 2667e4 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 2667e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266648 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2667ec │ │ │ │ ldr r0, [pc, #84] @ 2667f0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266648 │ │ │ │ rsbseq r4, sl, r0, asr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x007a4e9c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, ip, ror #4 │ │ │ │ rsbseq r4, sl, r8, lsr #28 │ │ │ │ @ instruction: 0x000015b8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, sl, r4, lsr #8 │ │ │ │ - subseq fp, sl, r0, ror #8 │ │ │ │ + subseq fp, sl, r4, lsl r4 │ │ │ │ + subseq fp, sl, r0, asr r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - subseq fp, sl, ip, lsr #8 │ │ │ │ - subseq sl, sl, r4, lsr #6 │ │ │ │ - ldrsheq fp, [sl], #-52 @ 0xffffffcc │ │ │ │ - subseq sl, sl, r0, ror r3 │ │ │ │ + subseq fp, sl, ip, lsl r4 │ │ │ │ + subseq sl, sl, r4, lsl r3 │ │ │ │ + subseq fp, sl, r4, ror #7 │ │ │ │ + subseq sl, sl, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #592] @ 266a5c │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -135968,28 +135968,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [pc, #308] @ 266a80 │ │ │ │ ldr r3, [pc, #308] @ 266a84 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 266a88 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2668bc │ │ │ │ ldr r3, [pc, #240] @ 266a74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2668bc │ │ │ │ ldr r3, [pc, #224] @ 266a78 │ │ │ │ @@ -136007,15 +136007,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [pc, #164] @ 266a8c │ │ │ │ ldr r3, [pc, #164] @ 266a90 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 266a94 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -136026,48 +136026,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 266aa0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2668bc │ │ │ │ ldr r0, [pc, #108] @ 266aa4 │ │ │ │ ldr r3, [pc, #108] @ 266aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #100] @ 266aac │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2668bc │ │ │ │ rsbseq r4, sl, r4, ror #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, sl, r0, asr #23 │ │ │ │ @ instruction: 0xfffffcac │ │ │ │ rsbseq r4, sl, ip, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq r8, r2, r4, lsr #4 │ │ │ │ - subseq fp, sl, r4, asr r2 │ │ │ │ - subseq sl, sl, r8, asr #2 │ │ │ │ - rsbeq r8, r2, r8, lsl #3 │ │ │ │ - ldrsbeq fp, [sl], #-16 │ │ │ │ - subseq sl, sl, ip, lsr #1 │ │ │ │ - rsbeq r8, r2, r4, ror #2 │ │ │ │ - subseq fp, sl, ip, lsl #3 │ │ │ │ - ldrsheq sl, [sl], #-0 │ │ │ │ - rsbeq r8, r2, r8, lsr r1 │ │ │ │ - subseq fp, sl, r8, ror r1 │ │ │ │ - subseq sl, sl, r4, asr #1 │ │ │ │ + rsbeq r8, r2, r4, lsl r2 │ │ │ │ + subseq fp, sl, r4, asr #4 │ │ │ │ + subseq sl, sl, r8, lsr r1 │ │ │ │ + rsbeq r8, r2, r8, ror r1 │ │ │ │ + subseq fp, sl, r0, asr #3 │ │ │ │ + @ instruction: 0x005aa09c │ │ │ │ + rsbeq r8, r2, r4, asr r1 │ │ │ │ + subseq fp, sl, ip, ror r1 │ │ │ │ + subseq sl, sl, r0, ror #1 │ │ │ │ + rsbeq r8, r2, r8, lsr #2 │ │ │ │ + subseq fp, sl, r8, ror #2 │ │ │ │ + ldrheq sl, [sl], #-4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ add r7, r0, #86016 @ 0x15000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1404] @ 26704c │ │ │ │ @@ -136103,15 +136103,15 @@ │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ beq 266b80 │ │ │ │ mov r1, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ - bl 5f7058 │ │ │ │ + bl 5f7048 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 266d7c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 266d00 │ │ │ │ @@ -136151,23 +136151,23 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 26706c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r5, [r7, #528] @ 0x210 │ │ │ │ bne 266b54 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -136191,24 +136191,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 267074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266b80 │ │ │ │ ldr r3, [r7, #412] @ 0x19c │ │ │ │ add r3, r3, #569344 @ 0x8b000 │ │ │ │ ldr r0, [r3, #3036] @ 0xbdc │ │ │ │ cmp r0, #0 │ │ │ │ bne 266b54 │ │ │ │ b 266c64 │ │ │ │ @@ -136229,46 +136229,46 @@ │ │ │ │ beq 266dc0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #772] @ 267078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266b7c │ │ │ │ mov r0, r1 │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 7cb040 │ │ │ │ + bl 7cb030 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 266f44 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ mvn r4, #0 │ │ │ │ b 266b80 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #712] @ 26707c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266c40 │ │ │ │ ldr r0, [pc, #696] @ 267080 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266b7c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ bl 1e2134 │ │ │ │ ldr r3, [pc, #616] @ 267058 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -136294,33 +136294,33 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #548] @ 267088 │ │ │ │ str r7, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 26708c │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266da0 │ │ │ │ ldr r0, [pc, #504] @ 267090 │ │ │ │ mov r2, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266b80 │ │ │ │ ldr r3, [pc, #424] @ 267058 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 266da0 │ │ │ │ ldr r3, [pc, #448] @ 267084 │ │ │ │ @@ -136343,15 +136343,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r0, [sp, #32] │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [pc, #364] @ 267094 │ │ │ │ ldr r3, [pc, #364] @ 267098 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #348] @ 26709c │ │ │ │ @@ -136375,88 +136375,88 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #248] @ 2670a0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2670a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266d98 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #200] @ 2670a8 │ │ │ │ ldr r0, [pc, #200] @ 2670ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266d98 │ │ │ │ ldr r3, [pc, #172] @ 2670b0 │ │ │ │ ldr r0, [pc, #172] @ 2670b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266da0 │ │ │ │ ldr ip, [pc, #144] @ 2670b8 │ │ │ │ ldr r3, [pc, #144] @ 2670bc │ │ │ │ ldr r0, [pc, #144] @ 2670c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 266da0 │ │ │ │ rsbseq r4, sl, ip, lsr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r4, [sl], #-132 @ 0xffffff7c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, sl, r4, ror r8 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq sl, [sl], #-240 @ 0xffffff10 │ │ │ │ - andeq r1, r0, r8, ror r4 │ │ │ │ subseq sl, sl, r0, asr #31 │ │ │ │ - subseq sl, sl, ip, lsr #30 │ │ │ │ - subseq sl, sl, r4, lsr #29 │ │ │ │ - subseq sl, sl, r0, lsr #30 │ │ │ │ + andeq r1, r0, r8, ror r4 │ │ │ │ + ldrheq sl, [sl], #-240 @ 0xffffff10 │ │ │ │ + subseq sl, sl, ip, lsl pc │ │ │ │ + @ instruction: 0x005aae94 │ │ │ │ + subseq sl, sl, r0, lsl pc │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ + subseq sl, sl, r0, ror #26 │ │ │ │ + subseq r9, sl, r4, lsr #24 │ │ │ │ + subseq sl, sl, r0, asr #28 │ │ │ │ + rsbeq r7, r2, r8, lsr ip │ │ │ │ + ldrheq sl, [sl], #-196 @ 0xffffff3c │ │ │ │ + subseq r9, sl, r8, asr fp │ │ │ │ subseq sl, sl, r0, ror sp │ │ │ │ - subseq r9, sl, r4, lsr ip │ │ │ │ - subseq sl, sl, r0, asr lr │ │ │ │ - rsbeq r7, r2, r8, asr #24 │ │ │ │ - subseq sl, sl, r4, asr #25 │ │ │ │ - subseq r9, sl, r8, ror #22 │ │ │ │ - subseq sl, sl, r0, lsl #27 │ │ │ │ - ldrsbeq r9, [sl], #-172 @ 0xffffff54 │ │ │ │ - subseq sl, sl, r8, asr #26 │ │ │ │ - subseq r9, sl, r0, lsr fp │ │ │ │ - ldrsbeq sl, [sl], #-176 @ 0xffffff50 │ │ │ │ - subseq r9, sl, ip, lsl #22 │ │ │ │ - rsbeq r7, r2, r4, asr #22 │ │ │ │ + subseq r9, sl, ip, asr #21 │ │ │ │ + subseq sl, sl, r8, lsr sp │ │ │ │ + subseq r9, sl, r0, lsr #22 │ │ │ │ subseq sl, sl, r0, asr #23 │ │ │ │ - subseq r9, sl, r0, ror #21 │ │ │ │ + ldrsheq r9, [sl], #-172 @ 0xffffff54 │ │ │ │ + rsbeq r7, r2, r4, lsr fp │ │ │ │ + ldrheq sl, [sl], #-176 @ 0xffffff50 │ │ │ │ + ldrsbeq r9, [sl], #-160 @ 0xffffff60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ subs r8, r2, #0 │ │ │ │ ldr r2, [pc, #1716] @ 267794 │ │ │ │ ldr r3, [pc, #1716] @ 267798 │ │ │ │ @@ -136583,26 +136583,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1200] @ 2677b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267164 │ │ │ │ ldr r3, [pc, #1188] @ 2677bc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2671f0 │ │ │ │ ldr r3, [pc, #1156] @ 2677b0 │ │ │ │ @@ -136619,23 +136619,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 2677c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2671f0 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 267438 │ │ │ │ ldr r3, [pc, #1052] @ 2677c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -136656,28 +136656,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [pc, #956] @ 2677c8 │ │ │ │ ldr r3, [pc, #956] @ 2677cc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 2677d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e0d4 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e0d4 │ │ │ │ ldr r1, [pc, #892] @ 2677d4 │ │ │ │ @@ -136695,21 +136695,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 2677d8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267164 │ │ │ │ ldr r0, [pc, #816] @ 2677dc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2671f0 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 1e1708 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -136743,29 +136743,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #632] @ 2677e0 │ │ │ │ ldr r2, [pc, #632] @ 2677e4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2677e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2674d8 │ │ │ │ ldr r3, [pc, #508] @ 2677a0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, ip │ │ │ │ bne 26764c │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -136788,27 +136788,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #464] @ 2677ec │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2677f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2674d8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #368] @ 2677c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2675b0 │ │ │ │ @@ -136827,110 +136827,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r1, ip │ │ │ │ str ip, [r0, #4] │ │ │ │ str ip, [r0, #8] │ │ │ │ str ip, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #316] @ 2677f4 │ │ │ │ ldr r2, [pc, #316] @ 2677f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 2677fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2674d8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 267800 │ │ │ │ ldr r0, [pc, #264] @ 267804 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2674d8 │ │ │ │ ldr r0, [pc, #240] @ 267808 │ │ │ │ ldr r3, [pc, #240] @ 26780c │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 267810 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267438 │ │ │ │ ldr r1, [pc, #208] @ 267814 │ │ │ │ ldr r3, [pc, #208] @ 267818 │ │ │ │ ldr r0, [pc, #208] @ 26781c │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2674d8 │ │ │ │ ldr r1, [pc, #176] @ 267820 │ │ │ │ ldr r3, [pc, #176] @ 267824 │ │ │ │ ldr r0, [pc, #176] @ 267828 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2674d8 │ │ │ │ rsbseq r4, sl, ip, lsl r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r4, [sl], #-44 @ 0xffffffd4 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, sl, ip, ror #3 │ │ │ │ andeq r0, r0, ip, asr pc │ │ │ │ andeq r4, r0, r4, lsr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, sl, r4, ror sl │ │ │ │ + subseq sl, sl, r4, ror #20 │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - subseq r9, sl, ip, asr #16 │ │ │ │ + subseq r9, sl, ip, lsr r8 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - rsbeq r7, r2, r4, ror #14 │ │ │ │ - @ instruction: 0x005aaa94 │ │ │ │ - subseq r9, sl, r4, ror r6 │ │ │ │ - subseq sl, sl, r0, ror #20 │ │ │ │ - subseq sl, sl, r0, ror r9 │ │ │ │ - subseq r9, sl, r0, ror r7 │ │ │ │ - rsbeq r7, r2, r8, lsl #12 │ │ │ │ - subseq sl, sl, r4, lsr #18 │ │ │ │ - subseq r9, sl, r4, lsl r5 │ │ │ │ - subseq sl, sl, ip, asr r8 │ │ │ │ - subseq r9, sl, r8, ror #8 │ │ │ │ - subseq sl, sl, r4, lsl #13 │ │ │ │ - subseq sl, sl, r0, lsr #13 │ │ │ │ - subseq r9, sl, r4, asr #7 │ │ │ │ - subseq sl, sl, r0, lsl #15 │ │ │ │ - subseq r9, sl, r4, lsl r4 │ │ │ │ - rsbeq r7, r2, r8, asr r4 │ │ │ │ - subseq sl, sl, r0, lsl #15 │ │ │ │ - subseq r9, sl, r4, ror #7 │ │ │ │ - rsbeq r7, r2, r8, lsr #8 │ │ │ │ - subseq sl, sl, r0, asr #14 │ │ │ │ - ldrheq r9, [sl], #-60 @ 0xffffffc4 │ │ │ │ - subseq sl, sl, r8, asr #11 │ │ │ │ - subseq sl, sl, r0, ror #11 │ │ │ │ - @ instruction: 0x005a9390 │ │ │ │ + rsbeq r7, r2, r4, asr r7 │ │ │ │ + subseq sl, sl, r4, lsl #21 │ │ │ │ + subseq r9, sl, r4, ror #12 │ │ │ │ + subseq sl, sl, r0, asr sl │ │ │ │ + subseq sl, sl, r0, ror #18 │ │ │ │ + subseq r9, sl, r0, ror #14 │ │ │ │ + strdeq r7, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ + subseq sl, sl, r4, lsl r9 │ │ │ │ + subseq r9, sl, r4, lsl #10 │ │ │ │ + subseq sl, sl, ip, asr #16 │ │ │ │ + subseq r9, sl, r8, asr r4 │ │ │ │ + subseq sl, sl, r4, ror r6 │ │ │ │ + @ instruction: 0x005aa690 │ │ │ │ + ldrheq r9, [sl], #-52 @ 0xffffffcc │ │ │ │ + subseq sl, sl, r0, ror r7 │ │ │ │ + subseq r9, sl, r4, lsl #8 │ │ │ │ + rsbeq r7, r2, r8, asr #8 │ │ │ │ + subseq sl, sl, r0, ror r7 │ │ │ │ + ldrsbeq r9, [sl], #-52 @ 0xffffffcc │ │ │ │ + rsbeq r7, r2, r8, lsl r4 │ │ │ │ + subseq sl, sl, r0, lsr r7 │ │ │ │ + subseq r9, sl, ip, lsr #7 │ │ │ │ + ldrheq sl, [sl], #-88 @ 0xffffffa8 │ │ │ │ + ldrsbeq sl, [sl], #-80 @ 0xffffffb0 │ │ │ │ + subseq r9, sl, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 267a08 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -137015,57 +137015,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [pc, #136] @ 267a30 │ │ │ │ ldr r3, [pc, #136] @ 267a34 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 267a38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 26792c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 267a3c │ │ │ │ ldr r3, [pc, #88] @ 267a40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 267a44 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 26792c │ │ │ │ rsbseq r3, sl, ip, lsr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, sl, r8, lsl #23 │ │ │ │ @ instruction: 0xfffff828 │ │ │ │ rsbseq r3, sl, r4, asr fp │ │ │ │ rsbseq r3, sl, r4, lsl fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq r7, r2, r8, asr #3 │ │ │ │ - subseq sl, sl, r4, lsr #10 │ │ │ │ - ldrsbeq r9, [sl], #-8 │ │ │ │ - rsbeq r7, r2, ip, lsl #3 │ │ │ │ - subseq sl, sl, r0, ror #9 │ │ │ │ - subseq r9, sl, r8, lsl r1 │ │ │ │ + strheq r7, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ + subseq sl, sl, r4, lsl r5 │ │ │ │ + subseq r9, sl, r8, asr #1 │ │ │ │ + rsbeq r7, r2, ip, ror r1 │ │ │ │ + ldrsbeq sl, [sl], #-64 @ 0xffffffc0 │ │ │ │ + subseq r9, sl, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1720] @ 26811c │ │ │ │ subs r8, r2, #0 │ │ │ │ @@ -137194,26 +137194,26 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r6, r8, fp} │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1196] @ 268140 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267ae0 │ │ │ │ ldr r3, [pc, #1184] @ 268144 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 267b6c │ │ │ │ ldr r3, [pc, #1152] @ 268138 │ │ │ │ @@ -137230,22 +137230,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1076] @ 268148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267b6c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 267dc0 │ │ │ │ ldr r3, [pc, #1052] @ 26814c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -137266,28 +137266,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [pc, #956] @ 268150 │ │ │ │ ldr r3, [pc, #956] @ 268154 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #924] @ 268158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e0d4 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r4 │ │ │ │ bl 24e0d4 │ │ │ │ ldr r1, [pc, #892] @ 26815c │ │ │ │ @@ -137305,21 +137305,21 @@ │ │ │ │ ldr r0, [pc, #848] @ 268160 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267ae0 │ │ │ │ ldr r0, [pc, #816] @ 268164 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267b6c │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ ldr r6, [r7, #472] @ 0x1d8 │ │ │ │ bl 1e1708 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -137353,29 +137353,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #632] @ 268168 │ │ │ │ ldr r2, [pc, #632] @ 26816c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 268170 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267e60 │ │ │ │ ldr r2, [pc, #508] @ 268128 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, r3 │ │ │ │ bne 267fd4 │ │ │ │ add r7, r4, #86016 @ 0x15000 │ │ │ │ @@ -137398,27 +137398,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #464] @ 268174 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 268178 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267e60 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #368] @ 26814c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 267f38 │ │ │ │ @@ -137437,110 +137437,110 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #316] @ 26817c │ │ │ │ ldr r2, [pc, #316] @ 268180 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 268184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267e60 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #264] @ 268188 │ │ │ │ ldr r0, [pc, #264] @ 26818c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267e60 │ │ │ │ ldr r0, [pc, #240] @ 268190 │ │ │ │ ldr r3, [pc, #240] @ 268194 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #232] @ 268198 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267dc0 │ │ │ │ ldr r1, [pc, #208] @ 26819c │ │ │ │ ldr r3, [pc, #208] @ 2681a0 │ │ │ │ ldr r0, [pc, #208] @ 2681a4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267e60 │ │ │ │ ldr r1, [pc, #176] @ 2681a8 │ │ │ │ ldr r3, [pc, #176] @ 2681ac │ │ │ │ ldr r0, [pc, #176] @ 2681b0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 267e60 │ │ │ │ @ instruction: 0x007a3994 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, sl, r4, ror r9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, sl, r0, ror #16 │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r4, r0, ip, lsr #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, sl, ip, asr r2 │ │ │ │ + subseq sl, sl, ip, asr #4 │ │ │ │ andeq r2, r0, r4, ror #31 │ │ │ │ - subseq r8, sl, r4, asr #29 │ │ │ │ + ldrheq r8, [sl], #-228 @ 0xffffff1c │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ - ldrdeq r6, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - subseq sl, sl, ip, lsl #2 │ │ │ │ - subseq r8, sl, ip, ror #25 │ │ │ │ - ldrsbeq sl, [sl], #-8 │ │ │ │ - subseq sl, sl, r8, asr r1 │ │ │ │ - subseq r8, sl, r8, ror #27 │ │ │ │ - rsbeq r6, r2, r0, lsl #25 │ │ │ │ - @ instruction: 0x005a9f9c │ │ │ │ - subseq r8, sl, ip, lsl #23 │ │ │ │ - subseq sl, sl, r4, asr #32 │ │ │ │ - subseq r8, sl, r0, ror #21 │ │ │ │ - ldrsheq r9, [sl], #-204 @ 0xffffff34 │ │ │ │ - subseq r9, sl, r8, lsl sp │ │ │ │ - subseq r8, sl, ip, lsr sl │ │ │ │ - subseq r9, sl, r8, ror #30 │ │ │ │ - subseq r8, sl, ip, lsl #21 │ │ │ │ - ldrdeq r6, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - ldrsheq r9, [sl], #-216 @ 0xffffff28 │ │ │ │ - subseq r8, sl, ip, asr sl │ │ │ │ - rsbeq r6, r2, r0, lsr #21 │ │ │ │ - ldrheq r9, [sl], #-216 @ 0xffffff28 │ │ │ │ - subseq r8, sl, r4, lsr sl │ │ │ │ - subseq r9, sl, r0, asr #24 │ │ │ │ - subseq r9, sl, r8, asr ip │ │ │ │ - subseq r8, sl, r8, lsl #20 │ │ │ │ + rsbeq r6, r2, ip, asr #27 │ │ │ │ + ldrsheq sl, [sl], #-12 │ │ │ │ + ldrsbeq r8, [sl], #-204 @ 0xffffff34 │ │ │ │ + subseq sl, sl, r8, asr #1 │ │ │ │ + subseq sl, sl, r8, asr #2 │ │ │ │ + ldrsbeq r8, [sl], #-216 @ 0xffffff28 │ │ │ │ + rsbeq r6, r2, r0, ror ip │ │ │ │ + subseq r9, sl, ip, lsl #31 │ │ │ │ + subseq r8, sl, ip, ror fp │ │ │ │ + subseq sl, sl, r4, lsr r0 │ │ │ │ + ldrsbeq r8, [sl], #-160 @ 0xffffff60 │ │ │ │ + subseq r9, sl, ip, ror #25 │ │ │ │ + subseq r9, sl, r8, lsl #26 │ │ │ │ + subseq r8, sl, ip, lsr #20 │ │ │ │ + subseq r9, sl, r8, asr pc │ │ │ │ + subseq r8, sl, ip, ror sl │ │ │ │ + rsbeq r6, r2, r0, asr #21 │ │ │ │ + subseq r9, sl, r8, ror #27 │ │ │ │ + subseq r8, sl, ip, asr #20 │ │ │ │ + @ instruction: 0x00626a90 │ │ │ │ + subseq r9, sl, r8, lsr #27 │ │ │ │ + subseq r8, sl, r4, lsr #20 │ │ │ │ + subseq r9, sl, r0, lsr ip │ │ │ │ + subseq r9, sl, r8, asr #24 │ │ │ │ + ldrsheq r8, [sl], #-152 @ 0xffffff68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #452] @ 268390 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ @@ -137625,57 +137625,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [pc, #136] @ 2683b8 │ │ │ │ ldr r3, [pc, #136] @ 2683bc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str ip, [sp, #12] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2683c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2682b4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 2683c4 │ │ │ │ ldr r3, [pc, #88] @ 2683c8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2683cc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2682b4 │ │ │ │ rsbseq r3, sl, r4, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, sl, r0, lsl #4 │ │ │ │ @ instruction: 0xfffff824 │ │ │ │ rsbseq r3, sl, ip, asr #3 │ │ │ │ rsbseq r3, sl, ip, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - rsbeq r6, r2, r0, asr #16 │ │ │ │ - subseq r9, sl, ip, asr #25 │ │ │ │ - subseq r8, sl, r0, asr r7 │ │ │ │ - rsbeq r6, r2, r4, lsl #16 │ │ │ │ - subseq r9, sl, r8, lsl #25 │ │ │ │ - @ instruction: 0x005a8790 │ │ │ │ + rsbeq r6, r2, r0, lsr r8 │ │ │ │ + ldrheq r9, [sl], #-204 @ 0xffffff34 │ │ │ │ + subseq r8, sl, r0, asr #14 │ │ │ │ + strdeq r6, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + subseq r9, sl, r8, ror ip │ │ │ │ + subseq r8, sl, r0, lsl #15 │ │ │ │ │ │ │ │ 002683d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #140] @ 268474 │ │ │ │ @@ -137703,26 +137703,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq pc, [r1], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsheq r9, [sl], #-180 @ 0xffffff4c │ │ │ │ - ldrdeq sp, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsbeq r9, [sl], #-180 @ 0xffffff4c │ │ │ │ + rsbeq pc, r1, ip, asr #31 │ │ │ │ + subseq r9, sl, r4, ror #23 │ │ │ │ + rsbeq sp, ip, r4, asr #29 │ │ │ │ + subseq r9, sl, r4, asr #23 │ │ │ │ │ │ │ │ 00268484 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #86016 @ 0x15000 │ │ │ │ @@ -137799,15 +137799,15 @@ │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r5 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r0, [r5, #12] │ │ │ │ mov r1, #25 │ │ │ │ - bl 5e1578 │ │ │ │ + bl 5e1568 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r2, [pc, #672] @ 268874 │ │ │ │ ldr r3, [pc, #656] @ 268868 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -137830,15 +137830,15 @@ │ │ │ │ bhi 268638 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #544] @ 0x220 │ │ │ │ bne 268790 │ │ │ │ add r0, r4, #552 @ 0x228 │ │ │ │ ldr r8, [r4, #560] @ 0x230 │ │ │ │ - bl 7e9a1c │ │ │ │ + bl 7e9a0c │ │ │ │ ldr r2, [r4, #548] @ 0x224 │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ cmp r2, r8 │ │ │ │ bhi 26865c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 2686ec │ │ │ │ mov r2, #0 │ │ │ │ @@ -137902,24 +137902,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 26888c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 26865c │ │ │ │ ldr r2, [pc, #228] @ 26887c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 268638 │ │ │ │ @@ -137942,54 +137942,54 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 268894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 268638 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 268898 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #560] @ 0x230 │ │ │ │ b 26865c │ │ │ │ ldr r0, [pc, #76] @ 26889c │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r1, [r4, #520] @ 0x208 │ │ │ │ b 268638 │ │ │ │ ldrsbeq r2, [sl], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, sl, r4, asr #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, sl, r8, lsr #28 │ │ │ │ rsbseq r2, sl, r4, asr #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, lsr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, sl, ip, lsl #5 │ │ │ │ + subseq r7, sl, ip, ror r2 │ │ │ │ @ instruction: 0x000022bc │ │ │ │ - subseq r7, sl, r0, asr #2 │ │ │ │ - subseq r7, sl, r8, asr #4 │ │ │ │ - subseq r7, sl, r4, ror #2 │ │ │ │ + subseq r7, sl, r0, lsr r1 │ │ │ │ + subseq r7, sl, r8, lsr r2 │ │ │ │ + subseq r7, sl, r4, asr r1 │ │ │ │ │ │ │ │ 002688a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-48] @ 0xffffffd0 │ │ │ │ @@ -138048,19 +138048,19 @@ │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ bl 1e283c │ │ │ │ cmp r0, r6 │ │ │ │ bne 2689bc │ │ │ │ add r7, r7, #584 @ 0x248 │ │ │ │ ldr r1, [r4, #-8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e97e4 │ │ │ │ + bl 7e97d4 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [r4, #-8] │ │ │ │ ldr r1, [r4, #-12] │ │ │ │ - bl 7e99cc │ │ │ │ + bl 7e99bc │ │ │ │ ldr r0, [r4, #-8] │ │ │ │ b 268920 │ │ │ │ mov r2, r6 │ │ │ │ mvn r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 24dd5c │ │ │ │ b 268920 │ │ │ │ @@ -138092,44 +138092,44 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5d9b98 │ │ │ │ + bl 5d9b88 │ │ │ │ ldr r8, [pc, #2736] @ 269504 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 268c98 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268a80 │ │ │ │ ldr r0, [pc, #2712] @ 269508 │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10d8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77e9cc │ │ │ │ + bl 77e9bc │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, sl │ │ │ │ - bl 5d9ba8 │ │ │ │ + bl 5d9b98 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 268d7c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268c8c │ │ │ │ ldr r0, [pc, #2656] @ 26950c │ │ │ │ ldmib r7, {r1, r2} │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10d8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 77e9cc │ │ │ │ + bl 77e9bc │ │ │ │ add r7, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [pc, #2628] @ 269510 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #4 │ │ │ │ add fp, r7, #500 @ 0x1f4 │ │ │ │ mov r2, r1 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -138153,15 +138153,15 @@ │ │ │ │ bne 268b34 │ │ │ │ ldr r3, [pc, #2536] @ 269514 │ │ │ │ ldr r2, [r7, #476] @ 0x1dc │ │ │ │ cmp r2, r3 │ │ │ │ beq 268e84 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r1, #0 │ │ │ │ - bl 5d9b98 │ │ │ │ + bl 5d9b88 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #1 │ │ │ │ beq 268b58 │ │ │ │ ldr r3, [r0] │ │ │ │ subs r3, r3, #1 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r7, #504] @ 0x1f8 │ │ │ │ @@ -138170,15 +138170,15 @@ │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r4, [r5, #16] │ │ │ │ str r4, [r5, #20] │ │ │ │ - bl 5d9b98 │ │ │ │ + bl 5d9b88 │ │ │ │ cmp r0, #0 │ │ │ │ beq 268b98 │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #1 │ │ │ │ beq 268dc4 │ │ │ │ ldr r3, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #19 │ │ │ │ @@ -138237,29 +138237,29 @@ │ │ │ │ bl 24e884 │ │ │ │ ldr r1, [pc, #2220] @ 269528 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ bl 24de7c │ │ │ │ b 268cd0 │ │ │ │ - bl 77e9cc │ │ │ │ + bl 77e9bc │ │ │ │ mov r9, #0 │ │ │ │ b 268ac0 │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r4, [r3, #472] @ 0x1d8 │ │ │ │ - bl 7cb040 │ │ │ │ + bl 7cb030 │ │ │ │ ldr r3, [pc, #2164] @ 269524 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 268f7c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ mov r0, r6 │ │ │ │ bl 24ddac │ │ │ │ ldr r2, [pc, #2132] @ 26952c │ │ │ │ ldr r3, [pc, #2084] @ 269500 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -138300,15 +138300,15 @@ │ │ │ │ bne 269140 │ │ │ │ mov r0, fp │ │ │ │ bl 1e346c │ │ │ │ b 268d3c │ │ │ │ add r3, r6, #86016 @ 0x15000 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r9, [r3, #472] @ 0x1d8 │ │ │ │ - bl 7cb040 │ │ │ │ + bl 7cb030 │ │ │ │ ldr r3, [pc, #1936] @ 269524 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 269288 │ │ │ │ mov r0, r4 │ │ │ │ @@ -138349,33 +138349,33 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #1764] @ 26953c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1732] @ 269540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d70 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r7, #496] @ 0x1f0 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 5f58dc │ │ │ │ + bl 5f58cc │ │ │ │ cmp r0, #0 │ │ │ │ blt 2691d0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [r7, #500] @ 0x1f4 │ │ │ │ mov r1, #100 @ 0x64 │ │ │ │ @@ -138411,27 +138411,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #1524] @ 269544 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1492] @ 269548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d70 │ │ │ │ ldr r3, [pc, #1452] @ 269530 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 268cc0 │ │ │ │ ldr r3, [pc, #1436] @ 269534 │ │ │ │ @@ -138447,27 +138447,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #1388] @ 26954c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 269550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268cc0 │ │ │ │ ldr r3, [pc, #1344] @ 269554 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 269318 │ │ │ │ ldr r3, [pc, #1292] @ 269534 │ │ │ │ @@ -138483,23 +138483,23 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1236] @ 269558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268c38 │ │ │ │ ldr r3, [r5] │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -138522,29 +138522,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #1104] @ 26955c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [pc, #1092] @ 269560 │ │ │ │ str r4, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 269564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d70 │ │ │ │ ldr r3, [pc, #1000] @ 269530 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 268d70 │ │ │ │ ldr r3, [pc, #984] @ 269534 │ │ │ │ @@ -138560,31 +138560,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #964] @ 269568 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 26956c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d70 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r5, [r7, #472] @ 0x1d8 │ │ │ │ - bl 7cb040 │ │ │ │ + bl 7cb030 │ │ │ │ ldr r3, [pc, #832] @ 269524 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 268d70 │ │ │ │ ldr r3, [pc, #820] @ 269530 │ │ │ │ @@ -138606,27 +138606,27 @@ │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #788] @ 269570 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 269574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d70 │ │ │ │ ldr r3, [pc, #672] @ 269530 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 268da4 │ │ │ │ ldr r3, [pc, #656] @ 269534 │ │ │ │ @@ -138642,27 +138642,27 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #652] @ 269578 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 26957c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268da4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 268c38 │ │ │ │ ldr r4, [r7, #472] @ 0x1d8 │ │ │ │ b 2690a8 │ │ │ │ ldr r3, [pc, #508] @ 269530 │ │ │ │ @@ -138682,162 +138682,162 @@ │ │ │ │ beq 26943c │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #500] @ 269580 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #468] @ 269584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d3c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #452] @ 269588 │ │ │ │ ldr r0, [pc, #452] @ 26958c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268cc0 │ │ │ │ ldr r0, [pc, #428] @ 269590 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 269088 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #404] @ 269594 │ │ │ │ ldr r0, [pc, #404] @ 269598 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268da4 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #376] @ 26959c │ │ │ │ ldr r0, [pc, #376] @ 2695a0 │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d70 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #348] @ 2695a4 │ │ │ │ ldr r0, [pc, #348] @ 2695a8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d3c │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #320] @ 2695ac │ │ │ │ ldr r0, [pc, #320] @ 2695b0 │ │ │ │ mov r2, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d70 │ │ │ │ ldr r3, [pc, #296] @ 2695b4 │ │ │ │ ldr r0, [pc, #296] @ 2695b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #288] @ 2695bc │ │ │ │ mov r2, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d70 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #256] @ 2695c0 │ │ │ │ ldr r0, [pc, #256] @ 2695c4 │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d70 │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [pc, #228] @ 2695c8 │ │ │ │ ldr r0, [pc, #228] @ 2695cc │ │ │ │ mov r2, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 268d70 │ │ │ │ rsbseq r2, sl, r0, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, sl, ip, lsr #19 │ │ │ │ - subseq r9, sl, r0, ror #11 │ │ │ │ - subseq r9, sl, r4, lsr #11 │ │ │ │ - rsbeq fp, r2, r0, lsl #12 │ │ │ │ + ldrsbeq r9, [sl], #-80 @ 0xffffffb0 │ │ │ │ + @ instruction: 0x005a9594 │ │ │ │ + strdeq fp, [r2], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ andeq r8, r1, r0, lsr #13 │ │ │ │ - rsbeq r5, r2, r4, lsl #31 │ │ │ │ - rsbeq r0, r3, r8, lsl #22 │ │ │ │ + rsbeq r5, r2, r4, ror pc │ │ │ │ + strdeq r0, [r3], #-168 @ 0xffffff58 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xffffdb70 │ │ │ │ rsbseq r2, sl, r4, lsr #14 │ │ │ │ strdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, sl, r8, lsr #5 │ │ │ │ - subseq r7, sl, ip, lsr #24 │ │ │ │ - subseq r9, sl, r0, ror r1 │ │ │ │ - subseq r7, sl, r4, lsr fp │ │ │ │ - subseq r9, sl, r8, ror r0 │ │ │ │ - subseq r7, sl, r4, lsr #21 │ │ │ │ + @ instruction: 0x005a9298 │ │ │ │ + subseq r7, sl, ip, lsl ip │ │ │ │ + subseq r9, sl, r0, ror #2 │ │ │ │ + subseq r7, sl, r4, lsr #22 │ │ │ │ + subseq r9, sl, r8, rrx │ │ │ │ + @ instruction: 0x005a7a94 │ │ │ │ andeq r3, r0, ip, lsr #22 │ │ │ │ - @ instruction: 0x005a909c │ │ │ │ - rsbeq r5, r2, r4, ror #20 │ │ │ │ - @ instruction: 0x005a9094 │ │ │ │ - subseq r7, sl, r0, ror r9 │ │ │ │ - subseq r8, sl, ip, lsr pc │ │ │ │ - subseq r7, sl, r0, ror #17 │ │ │ │ - subseq r8, sl, r8, asr #28 │ │ │ │ - subseq r7, sl, r8, lsr #16 │ │ │ │ - subseq r8, sl, r4, lsl #27 │ │ │ │ - @ instruction: 0x005a7798 │ │ │ │ - ldrsheq r8, [sl], #-204 @ 0xffffff34 │ │ │ │ - ldrsheq r7, [sl], #-104 @ 0xffffff98 │ │ │ │ - @ instruction: 0x005a8c94 │ │ │ │ - subseq r7, sl, r4, asr #14 │ │ │ │ - subseq r8, sl, r8, lsl #27 │ │ │ │ - subseq r8, sl, r0, ror ip │ │ │ │ - subseq r7, sl, ip, lsl #14 │ │ │ │ - ldrheq r8, [sl], #-200 @ 0xffffff38 │ │ │ │ + subseq r9, sl, ip, lsl #1 │ │ │ │ + rsbeq r5, r2, r4, asr sl │ │ │ │ + subseq r9, sl, r4, lsl #1 │ │ │ │ + subseq r7, sl, r0, ror #18 │ │ │ │ + subseq r8, sl, ip, lsr #30 │ │ │ │ + ldrsbeq r7, [sl], #-128 @ 0xffffff80 │ │ │ │ + subseq r8, sl, r8, lsr lr │ │ │ │ + subseq r7, sl, r8, lsl r8 │ │ │ │ + subseq r8, sl, r4, ror sp │ │ │ │ + subseq r7, sl, r8, lsl #15 │ │ │ │ + subseq r8, sl, ip, ror #25 │ │ │ │ subseq r7, sl, r8, ror #13 │ │ │ │ - subseq r8, sl, r0, asr #24 │ │ │ │ - subseq r7, sl, r4, asr #13 │ │ │ │ - @ instruction: 0x005a8c90 │ │ │ │ - subseq r7, sl, r0, lsr #13 │ │ │ │ - rsbeq r5, r2, r4, ror #13 │ │ │ │ - subseq r7, sl, r4, ror r6 │ │ │ │ - subseq r8, sl, r4, lsl sp │ │ │ │ - subseq r8, sl, r0, ror #23 │ │ │ │ - subseq r7, sl, ip, asr #12 │ │ │ │ - ldrsbeq r8, [sl], #-184 @ 0xffffff48 │ │ │ │ - subseq r7, sl, r8, lsr #12 │ │ │ │ + subseq r8, sl, r4, lsl #25 │ │ │ │ + subseq r7, sl, r4, lsr r7 │ │ │ │ + subseq r8, sl, r8, ror sp │ │ │ │ + subseq r8, sl, r0, ror #24 │ │ │ │ + ldrsheq r7, [sl], #-108 @ 0xffffff94 │ │ │ │ + subseq r8, sl, r8, lsr #25 │ │ │ │ + ldrsbeq r7, [sl], #-104 @ 0xffffff98 │ │ │ │ + subseq r8, sl, r0, lsr ip │ │ │ │ + ldrheq r7, [sl], #-100 @ 0xffffff9c │ │ │ │ + subseq r8, sl, r0, lsl #25 │ │ │ │ + @ instruction: 0x005a7690 │ │ │ │ + ldrdeq r5, [r2], #-100 @ 0xffffff9c @ │ │ │ │ + subseq r7, sl, r4, ror #12 │ │ │ │ + subseq r8, sl, r4, lsl #26 │ │ │ │ + ldrsbeq r8, [sl], #-176 @ 0xffffff50 │ │ │ │ + subseq r7, sl, ip, lsr r6 │ │ │ │ + subseq r8, sl, r8, asr #23 │ │ │ │ + subseq r7, sl, r8, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r6, [r0] │ │ │ │ @@ -138880,15 +138880,15 @@ │ │ │ │ cmp r1, #2 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r4, r3 │ │ │ │ beq 2696a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 26969c │ │ │ │ pop {r4, lr} │ │ │ │ - b 7bb3fc │ │ │ │ + b 7bb3ec │ │ │ │ pop {r4, lr} │ │ │ │ b 1e3370 │ │ │ │ bl 1e3094 │ │ │ │ b 26968c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -138986,18 +138986,18 @@ │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 269718 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, sl, r0, lsr sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r1, [sl], #-204 @ 0xffffff34 @ │ │ │ │ - subseq r8, sl, ip, asr sl │ │ │ │ subseq r8, sl, ip, asr #20 │ │ │ │ - subseq r8, sl, r8, lsr sl │ │ │ │ + subseq r8, sl, ip, lsr sl │ │ │ │ subseq r8, sl, r8, lsr #20 │ │ │ │ + subseq r8, sl, r8, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #380] @ 2699e8 │ │ │ │ ldr r3, [pc, #380] @ 2699ec │ │ │ │ @@ -139095,18 +139095,18 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 269898 │ │ │ │ b 2698c8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x007a1b90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, sl, ip, lsr #22 │ │ │ │ - subseq r8, sl, r4, asr #17 │ │ │ │ - @ instruction: 0x005a8894 │ │ │ │ - subseq r8, sl, r4, ror #16 │ │ │ │ - subseq r8, sl, r4, lsl #16 │ │ │ │ + ldrheq r8, [sl], #-132 @ 0xffffff7c │ │ │ │ + subseq r8, sl, r4, lsl #17 │ │ │ │ + subseq r8, sl, r4, asr r8 │ │ │ │ + ldrsheq r8, [sl], #-116 @ 0xffffff8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ ldrd r4, [sp, #40] @ 0x28 │ │ │ │ mov r7, r1 │ │ │ │ @@ -139191,25 +139191,25 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r1, [pc, #968] @ 269f2c │ │ │ │ cmp r7, #0 │ │ │ │ cmpne r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ addeq r7, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ ldr r1, [pc, #944] @ 269f30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ ldr r1, [pc, #928] @ 269f34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ cmp r6, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 269e64 │ │ │ │ ldr r1, [pc, #900] @ 269f38 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ @@ -139247,32 +139247,32 @@ │ │ │ │ tst r3, #40 @ 0x28 │ │ │ │ beq 269d54 │ │ │ │ ldr r1, [pc, #764] @ 269f44 │ │ │ │ mov r2, #384 @ 0x180 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cf2b4 │ │ │ │ + bl 7cf2a4 │ │ │ │ ldr r7, [pc, #744] @ 269f48 │ │ │ │ ldr r1, [pc, #744] @ 269f4c │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #560] @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cf2b4 │ │ │ │ + bl 7cf2a4 │ │ │ │ and r0, r0, r7 │ │ │ │ str r0, [r4, #564] @ 0x234 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #684] @ 269f50 │ │ │ │ ldr r3, [pc, #632] @ 269f20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -139314,33 +139314,33 @@ │ │ │ │ bne 269bd8 │ │ │ │ bic r6, r6, #1024 @ 0x400 │ │ │ │ orr r6, r6, #512 @ 0x200 │ │ │ │ b 269c10 │ │ │ │ ldr r1, [pc, #516] @ 269f60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef28 │ │ │ │ + bl 7cef18 │ │ │ │ cmp r0, #0 │ │ │ │ bne 269df8 │ │ │ │ ldr r1, [pc, #496] @ 269f64 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef28 │ │ │ │ + bl 7cef18 │ │ │ │ cmp r0, #0 │ │ │ │ beq 269c84 │ │ │ │ ldr ip, [pc, #476] @ 269f68 │ │ │ │ ldr r3, [pc, #476] @ 269f6c │ │ │ │ ldr r1, [pc, #476] @ 269f70 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1568 @ 0x620 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r6, #0 │ │ │ │ b 269c90 │ │ │ │ ldr r1, [pc, #440] @ 269f74 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -139361,125 +139361,125 @@ │ │ │ │ ldr r1, [pc, #380] @ 269f84 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #376] @ 269f88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 269dac │ │ │ │ ldr r1, [pc, #352] @ 269f8c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cade0 │ │ │ │ + bl 7cadd0 │ │ │ │ b 269dac │ │ │ │ ldr ip, [pc, #336] @ 269f90 │ │ │ │ ldr r3, [pc, #336] @ 269f94 │ │ │ │ ldr r1, [pc, #336] @ 269f98 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #332] @ 269f9c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 269dac │ │ │ │ ldr r0, [pc, #308] @ 269fa0 │ │ │ │ ldr r3, [pc, #308] @ 269fa4 │ │ │ │ ldr r1, [pc, #308] @ 269fa8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1504 @ 0x5e0 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r1, [pc, #280] @ 269fac │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ b 269dac │ │ │ │ ldr r1, [pc, #264] @ 269fb0 │ │ │ │ ldr r3, [pc, #264] @ 269fb4 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r9} │ │ │ │ ldr r1, [pc, #256] @ 269fb8 │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #252] @ 269fbc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r1, [pc, #240] @ 269fc0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ b 269dac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #220] @ 269fc4 │ │ │ │ ldr r3, [pc, #220] @ 269fc8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #212] @ 269fcc │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [pc, #208] @ 269fd0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r1, [pc, #196] @ 269fd4 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ b 269dac │ │ │ │ ldrsbeq r1, [sl], #-140 @ 0xffffff74 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r1, [sl], #-128 @ 0xffffff80 @ │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - ldrheq r8, [sl], #-96 @ 0xffffffa0 │ │ │ │ - rsbeq r6, r0, ip, lsr r6 │ │ │ │ - @ instruction: 0x005a8698 │ │ │ │ - subseq r8, sl, r4, lsl #14 │ │ │ │ - subseq r8, sl, r0, lsr r7 │ │ │ │ + subseq r8, sl, r0, lsr #13 │ │ │ │ + rsbeq r6, r0, ip, lsr #12 │ │ │ │ + subseq r8, sl, r8, lsl #13 │ │ │ │ + ldrsheq r8, [sl], #-100 @ 0xffffff9c │ │ │ │ subseq r8, sl, r0, lsr #14 │ │ │ │ - subseq r8, sl, r4, asr r7 │ │ │ │ - strdeq r0, [r0], -pc @ │ │ │ │ + subseq r8, sl, r0, lsl r7 │ │ │ │ subseq r8, sl, r4, asr #14 │ │ │ │ + strdeq r0, [r0], -pc @ │ │ │ │ + subseq r8, sl, r4, lsr r7 │ │ │ │ rsbseq r1, sl, r8, asr r7 │ │ │ │ - ldrsbeq r8, [sl], #-92 @ 0xffffffa4 │ │ │ │ subseq r8, sl, ip, asr #11 │ │ │ │ - subseq sp, sl, ip, lsl #30 │ │ │ │ - subseq r8, sl, r4, asr #12 │ │ │ │ + ldrheq r8, [sl], #-92 @ 0xffffffa4 │ │ │ │ + ldrsheq sp, [sl], #-236 @ 0xffffff14 │ │ │ │ subseq r8, sl, r4, lsr r6 │ │ │ │ - subseq r8, sl, r0, asr r6 │ │ │ │ - @ instruction: 0x006cc594 │ │ │ │ - @ instruction: 0x005a849c │ │ │ │ - subseq r8, sl, r4, ror #10 │ │ │ │ - subseq r8, sl, r0, lsl #10 │ │ │ │ - subseq r8, sl, ip, lsr #11 │ │ │ │ - rsbeq ip, ip, ip, lsl r5 │ │ │ │ - subseq r8, sl, r4, lsr #8 │ │ │ │ + subseq r8, sl, r4, lsr #12 │ │ │ │ + subseq r8, sl, r0, asr #12 │ │ │ │ + rsbeq ip, ip, r4, lsl #11 │ │ │ │ + subseq r8, sl, ip, lsl #9 │ │ │ │ + subseq r8, sl, r4, asr r5 │ │ │ │ + ldrsheq r8, [sl], #-64 @ 0xffffffc0 │ │ │ │ + @ instruction: 0x005a859c │ │ │ │ + rsbeq ip, ip, ip, lsl #10 │ │ │ │ + subseq r8, sl, r4, lsl r4 │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - subseq r8, sl, r0, asr r5 │ │ │ │ - ldrsbeq ip, [pc], #-140 @ │ │ │ │ - ldrdeq ip, [ip], #-76 @ 0xffffffb4 @ │ │ │ │ - subseq r8, sl, r4, ror #7 │ │ │ │ - andeq r0, r0, fp, lsl #12 │ │ │ │ - ldrsbeq r8, [sl], #-56 @ 0xffffffc8 │ │ │ │ - strheq ip, [ip], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrheq r8, [sl], #-52 @ 0xffffffcc │ │ │ │ + subseq r8, sl, r0, asr #10 │ │ │ │ + subseq ip, pc, ip, asr #17 │ │ │ │ + rsbeq ip, ip, ip, asr #9 │ │ │ │ ldrsbeq r8, [sl], #-52 @ 0xffffffcc │ │ │ │ - subseq r8, sl, r0, lsl #9 │ │ │ │ - rsbeq ip, ip, ip, ror #8 │ │ │ │ - subseq r8, sl, r4, ror r3 │ │ │ │ + andeq r0, r0, fp, lsl #12 │ │ │ │ + subseq r8, sl, r8, asr #7 │ │ │ │ + rsbeq ip, ip, r0, lsr #9 │ │ │ │ + subseq r8, sl, r4, lsr #7 │ │ │ │ + subseq r8, sl, r4, asr #7 │ │ │ │ + subseq r8, sl, r0, ror r4 │ │ │ │ + rsbeq ip, ip, ip, asr r4 │ │ │ │ + subseq r8, sl, r4, ror #6 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subseq r8, sl, r8, ror r4 │ │ │ │ - subseq r8, sl, r0, lsl #8 │ │ │ │ - rsbeq ip, ip, ip, lsr #8 │ │ │ │ - subseq r8, sl, r4, lsr r3 │ │ │ │ + subseq r8, sl, r8, ror #8 │ │ │ │ + ldrsheq r8, [sl], #-48 @ 0xffffffd0 │ │ │ │ + rsbeq ip, ip, ip, lsl r4 │ │ │ │ + subseq r8, sl, r4, lsr #6 │ │ │ │ andeq r0, r0, pc, ror #11 │ │ │ │ - subseq r8, sl, r8, asr r3 │ │ │ │ + subseq r8, sl, r8, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #524] @ 26a1fc │ │ │ │ ldr r3, [pc, #524] @ 26a200 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -139584,15 +139584,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #156] @ 26a238 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e136c │ │ │ │ mvn r0, #0 │ │ │ │ b 26a0c4 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r2, [pc, #132] @ 26a23c │ │ │ │ ldr r3, [pc, #132] @ 26a240 │ │ │ │ @@ -139604,15 +139604,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0] │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #1424 @ 0x590 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ ldr r0, [r6] │ │ │ │ bl 1e1d8c │ │ │ │ b 26a19c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, sl, ip, lsl #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r1, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ @@ -139621,21 +139621,21 @@ │ │ │ │ andeq lr, r0, r3, asr pc │ │ │ │ andeq r3, r0, r4, lsl #14 │ │ │ │ rsbseq r1, sl, r0, lsr r3 │ │ │ │ stmdapl r6, {r1, r6, r8, r9, ip, lr}^ │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r0, lsr #3 │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ - subseq r8, sl, r4, asr #5 │ │ │ │ - strheq ip, [ip], #-16 @ │ │ │ │ - ldrheq r8, [sl], #-0 │ │ │ │ + ldrheq r8, [sl], #-36 @ 0xffffffdc │ │ │ │ + rsbeq ip, ip, r0, lsr #3 │ │ │ │ + subseq r8, sl, r0, lsr #1 │ │ │ │ andeq r0, r0, r6, lsr #11 │ │ │ │ - subseq r8, sl, r8, lsl #5 │ │ │ │ - rsbeq ip, ip, ip, asr r1 │ │ │ │ - subseq r8, sl, r0, rrx │ │ │ │ + subseq r8, sl, r8, ror r2 │ │ │ │ + rsbeq ip, ip, ip, asr #2 │ │ │ │ + subseq r8, sl, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [r0, #8] │ │ │ │ mov r5, r1 │ │ │ │ tst r0, #32 │ │ │ │ @@ -139789,27 +139789,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 26a4fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r8, sl, ip, ror #3 │ │ │ │ - ldrheq r8, [sl], #-28 @ 0xffffffe4 │ │ │ │ - rsbeq ip, r3, ip, lsr #11 │ │ │ │ - rsbeq r1, r3, r4, asr #14 │ │ │ │ - ldrsheq r0, [fp], #-28 @ 0xffffffe4 │ │ │ │ - subseq r8, sl, r0, lsr r0 │ │ │ │ - @ instruction: 0x006cbe98 │ │ │ │ - @ instruction: 0x005a7d9c │ │ │ │ - ldrsheq r7, [sl], #-244 @ 0xffffff0c │ │ │ │ + ldrsbeq r8, [sl], #-28 @ 0xffffffe4 │ │ │ │ + subseq r8, sl, ip, lsr #3 │ │ │ │ + @ instruction: 0x0063c59c │ │ │ │ + rsbeq r1, r3, r4, lsr r7 │ │ │ │ + subseq r0, fp, ip, ror #3 │ │ │ │ + subseq r8, sl, r0, lsr #32 │ │ │ │ + rsbeq fp, ip, r8, lsl #29 │ │ │ │ + subseq r7, sl, ip, lsl #27 │ │ │ │ + subseq r7, sl, r4, ror #31 │ │ │ │ andeq r0, r0, r8, ror #9 │ │ │ │ - rsbeq fp, ip, r4, ror lr │ │ │ │ - subseq r7, sl, ip, ror sp │ │ │ │ - ldrsbeq r7, [sl], #-244 @ 0xffffff0c │ │ │ │ + rsbeq fp, ip, r4, ror #28 │ │ │ │ + subseq r7, sl, ip, ror #26 │ │ │ │ + subseq r7, sl, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r8, [pc, #156] @ 26a5b4 │ │ │ │ ldr r9, [pc, #156] @ 26a5b8 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -139847,16 +139847,16 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #18] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ + subseq r7, sl, ip, lsr pc │ │ │ │ subseq r7, sl, ip, asr #30 │ │ │ │ - subseq r7, sl, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ tst r0, #32 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -139923,16 +139923,16 @@ │ │ │ │ bl 1e1d8c │ │ │ │ str r7, [r9] │ │ │ │ subs r7, r7, #2 │ │ │ │ movne r7, #1 │ │ │ │ ands r7, r7, sl, lsr #31 │ │ │ │ beq 26a5e8 │ │ │ │ b 26a66c │ │ │ │ - subseq r7, sl, r4, ror lr │ │ │ │ - ldrheq r7, [sl], #-216 @ 0xffffff28 │ │ │ │ + subseq r7, sl, r4, ror #28 │ │ │ │ + subseq r7, sl, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #356] @ 26a868 │ │ │ │ ldrb r3, [r2] │ │ │ │ mov r4, r2 │ │ │ │ @@ -140012,29 +140012,29 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 2695d0 │ │ │ │ b 26a750 │ │ │ │ ldr r1, [pc, #64] @ 26a880 │ │ │ │ ldr r0, [pc, #64] @ 26a884 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc46c │ │ │ │ + bl 7cc45c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1d8c │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ b 26a750 │ │ │ │ bl 1e3c14 │ │ │ │ ldrsheq r0, [sl], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r8, r0, r1, asr #22 │ │ │ │ @ instruction: 0x000001b6 │ │ │ │ andeq r0, r0, r1, asr #4 │ │ │ │ rsbseq r0, sl, r0, lsr #25 │ │ │ │ - subseq r7, sl, ip, ror #24 │ │ │ │ + subseq r7, sl, ip, asr ip │ │ │ │ addeq r0, r5, r8, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -140317,38 +140317,38 @@ │ │ │ │ ldr r2, [pc, #116] @ 26ad6c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r0, sl, r0, asr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, r2, r0, ror r1 │ │ │ │ - subseq r7, sl, ip, ror #22 │ │ │ │ - subseq r7, sl, r4, ror #23 │ │ │ │ - subseq r7, sl, ip, ror #23 │ │ │ │ - subseq r7, sl, ip, asr #23 │ │ │ │ - subseq r7, sl, r0, lsr #23 │ │ │ │ - rsbeq r3, r8, r8, asr #31 │ │ │ │ - subseq r7, sl, r4, ror sl │ │ │ │ + rsbeq r7, r2, r0, ror #2 │ │ │ │ + subseq r7, sl, ip, asr fp │ │ │ │ + ldrsbeq r7, [sl], #-180 @ 0xffffff4c │ │ │ │ + ldrsbeq r7, [sl], #-188 @ 0xffffff44 │ │ │ │ + ldrheq r7, [sl], #-188 @ 0xffffff44 │ │ │ │ + @ instruction: 0x005a7b90 │ │ │ │ + strheq r3, [r8], #-248 @ 0xffffff08 @ │ │ │ │ subseq r7, sl, r4, ror #20 │ │ │ │ subseq r7, sl, r4, asr sl │ │ │ │ subseq r7, sl, r4, asr #20 │ │ │ │ + subseq r7, sl, r4, lsr sl │ │ │ │ rsbseq r0, sl, r4, lsl #17 │ │ │ │ - rsbeq r3, r8, ip, lsr #28 │ │ │ │ - subseq r7, sl, r0, lsl #17 │ │ │ │ - subseq r7, sl, r4, asr r8 │ │ │ │ - subseq r7, sl, r8, lsr #16 │ │ │ │ - rsbeq r6, r2, ip, lsl lr │ │ │ │ - @ instruction: 0x00683d98 │ │ │ │ - rsbeq fp, ip, r0, ror #12 │ │ │ │ - subseq r7, sl, r8, ror #10 │ │ │ │ - subseq r7, sl, r0, lsl #17 │ │ │ │ - rsbeq fp, ip, ip, lsr r6 │ │ │ │ - subseq r7, sl, r0, asr #10 │ │ │ │ - subseq r7, sl, r8, ror #16 │ │ │ │ + rsbeq r3, r8, ip, lsl lr │ │ │ │ + subseq r7, sl, r0, ror r8 │ │ │ │ + subseq r7, sl, r4, asr #16 │ │ │ │ + subseq r7, sl, r8, lsl r8 │ │ │ │ + rsbeq r6, r2, ip, lsl #28 │ │ │ │ + rsbeq r3, r8, r8, lsl #27 │ │ │ │ + rsbeq fp, ip, r0, asr r6 │ │ │ │ + subseq r7, sl, r8, asr r5 │ │ │ │ + subseq r7, sl, r0, ror r8 │ │ │ │ + rsbeq fp, ip, ip, lsr #12 │ │ │ │ + subseq r7, sl, r0, lsr r5 │ │ │ │ + subseq r7, sl, r8, asr r8 │ │ │ │ andeq r0, r0, r6, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #340] @ 26aee0 │ │ │ │ @@ -140438,15 +140438,15 @@ │ │ │ │ str r3, [r0] │ │ │ │ b 26ae04 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, sl, r0, ror r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ eoreq r8, r0, r0, lsl #18 │ │ │ │ rsbseq r0, sl, ip, ror #11 │ │ │ │ - subseq r7, sl, ip, lsl r7 │ │ │ │ + subseq r7, sl, ip, lsl #14 │ │ │ │ │ │ │ │ 0026aef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ @@ -140525,15 +140525,15 @@ │ │ │ │ beq 26b0b4 │ │ │ │ mov r5, r8 │ │ │ │ b 26af6c │ │ │ │ ldr r1, [pc, #360] @ 26b1a4 │ │ │ │ ldr r0, [pc, #360] @ 26b1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc46c │ │ │ │ + bl 7cc45c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1d8c │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ mov r3, #6 │ │ │ │ str r3, [r0] │ │ │ │ mov r5, r8 │ │ │ │ mvn r4, #0 │ │ │ │ @@ -140613,23 +140613,23 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bl 1e3c14 │ │ │ │ rsbseq r0, sl, r8, ror #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, sl, r0, ror r4 │ │ │ │ + subseq r7, sl, r0, ror #8 │ │ │ │ addeq r0, r5, ip, lsl r1 │ │ │ │ rsbseq r0, sl, r0, lsl #7 │ │ │ │ - rsbeq fp, ip, ip, asr #3 │ │ │ │ - ldrsbeq r7, [sl], #-4 │ │ │ │ - subseq r7, sl, r0, ror r4 │ │ │ │ - rsbeq fp, ip, r8, lsr #3 │ │ │ │ - ldrheq r7, [sl], #-0 │ │ │ │ - subseq r7, sl, r8, lsr r4 │ │ │ │ + strheq fp, [ip], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq r7, sl, r4, asr #1 │ │ │ │ + subseq r7, sl, r0, ror #8 │ │ │ │ + @ instruction: 0x006cb198 │ │ │ │ + subseq r7, sl, r0, lsr #1 │ │ │ │ + subseq r7, sl, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ mov r5, r2 │ │ │ │ @@ -140805,16 +140805,16 @@ │ │ │ │ str r7, [r4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r7, sl, r0, lsl #1 │ │ │ │ - subseq r7, sl, r0, asr r0 │ │ │ │ + subseq r7, sl, r0, ror r0 │ │ │ │ + subseq r7, sl, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -140973,18 +140973,18 @@ │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1d8c │ │ │ │ str r5, [r4] │ │ │ │ b 26b538 │ │ │ │ - subseq r6, sl, ip, ror pc │ │ │ │ - subseq r6, sl, r4, ror pc │ │ │ │ - subseq r6, sl, ip, asr lr │ │ │ │ - subseq r6, sl, r0, lsl lr │ │ │ │ + subseq r6, sl, ip, ror #30 │ │ │ │ + subseq r6, sl, r4, ror #30 │ │ │ │ + subseq r6, sl, ip, asr #28 │ │ │ │ + subseq r6, sl, r0, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #264] @ 26b878 │ │ │ │ ldr r3, [pc, #264] @ 26b87c │ │ │ │ @@ -141180,16 +141180,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1e3a00 │ │ │ │ str r8, [r4] │ │ │ │ b 26b958 │ │ │ │ bl 26a888 │ │ │ │ mov r5, r0 │ │ │ │ b 26b9e8 │ │ │ │ - subseq r6, sl, r8, lsr #23 │ │ │ │ - subseq r6, sl, r4, ror fp │ │ │ │ + @ instruction: 0x005a6b98 │ │ │ │ + subseq r6, sl, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #992] @ 26be84 │ │ │ │ mov r4, r3 │ │ │ │ @@ -141415,15 +141415,15 @@ │ │ │ │ beq 26bc24 │ │ │ │ b 26bdac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #116] @ 26be98 │ │ │ │ ldr r0, [pc, #116] @ 26be9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc46c │ │ │ │ + bl 7cc45c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1d8c │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov r3, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -141439,20 +141439,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 26bea0 │ │ │ │ ldr r0, [pc, #40] @ 26bea4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 26be2c │ │ │ │ rsbseq pc, r9, r4, asr r9 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, sl, ip, ror r9 │ │ │ │ + subseq r6, sl, ip, ror #18 │ │ │ │ rsbseq pc, r9, ip, ror #17 │ │ │ │ - subseq r6, sl, r4, lsr #18 │ │ │ │ - subseq r6, sl, r8, lsl #13 │ │ │ │ + subseq r6, sl, r4, lsl r9 │ │ │ │ + subseq r6, sl, r8, ror r6 │ │ │ │ addeq pc, r4, r4, lsr r3 @ │ │ │ │ - subseq r6, sl, r4, lsr r6 │ │ │ │ + subseq r6, sl, r4, lsr #12 │ │ │ │ addeq pc, r4, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r1, #4] │ │ │ │ @@ -141642,18 +141642,18 @@ │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r5, [r0] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e1d8c │ │ │ │ str r5, [r4] │ │ │ │ b 26bf94 │ │ │ │ - subseq r6, sl, ip, ror #9 │ │ │ │ - subseq r6, sl, r8, lsr #9 │ │ │ │ - subseq r6, sl, r4, ror #7 │ │ │ │ - @ instruction: 0x005a639c │ │ │ │ + ldrsbeq r6, [sl], #-76 @ 0xffffffb4 │ │ │ │ + @ instruction: 0x005a6498 │ │ │ │ + ldrsbeq r6, [sl], #-52 @ 0xffffffcc │ │ │ │ + subseq r6, sl, ip, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #820] @ 26c518 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ @@ -141840,15 +141840,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ b 26c41c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #104] @ 26c530 │ │ │ │ ldr r0, [pc, #104] @ 26c534 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc46c │ │ │ │ + bl 7cc45c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1d8c │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ mov r2, #6 │ │ │ │ mov fp, r2 │ │ │ │ mvn r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -141860,19 +141860,19 @@ │ │ │ │ mvn r5, #0 │ │ │ │ ldr fp, [r0] │ │ │ │ mov r4, r0 │ │ │ │ b 26c2e4 │ │ │ │ bl 1e3c14 │ │ │ │ rsbseq pc, r9, ip, lsl #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, sl, r0, asr #4 │ │ │ │ + subseq r6, sl, r0, lsr r2 │ │ │ │ ldrheq pc, [r9], #-16 @ │ │ │ │ - subseq r6, sl, r8, ror #3 │ │ │ │ + ldrsbeq r6, [sl], #-24 @ 0xffffffe8 │ │ │ │ andeq r8, r0, r2, asr #19 │ │ │ │ - subseq r5, sl, r4, ror #31 │ │ │ │ + ldrsbeq r5, [sl], #-244 @ 0xffffff0c │ │ │ │ umulleq lr, r4, r0, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #296] @ 26c67c │ │ │ │ @@ -142125,16 +142125,16 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 1e3a00 │ │ │ │ str r8, [r4] │ │ │ │ b 26c810 │ │ │ │ bl 26a888 │ │ │ │ mov r5, r0 │ │ │ │ b 26c8a8 │ │ │ │ - ldrsheq r5, [sl], #-192 @ 0xffffff40 │ │ │ │ - ldrheq r5, [sl], #-204 @ 0xffffff34 │ │ │ │ + subseq r5, sl, r0, ror #25 │ │ │ │ + subseq r5, sl, ip, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r1, #4] │ │ │ │ @@ -142589,47 +142589,47 @@ │ │ │ │ b 26cee0 │ │ │ │ mov r6, r0 │ │ │ │ b 26cd74 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r9, r4, lsr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, r9, r0, ror r6 │ │ │ │ - subseq r5, sl, r0, lsl #8 │ │ │ │ - ldrsbeq r5, [sl], #-56 @ 0xffffffc8 │ │ │ │ - ldrheq r5, [sl], #-60 @ 0xffffffc4 │ │ │ │ - subseq r5, sl, r4, lsr #7 │ │ │ │ - rsbeq r4, r2, ip, lsr #23 │ │ │ │ - subseq r5, sl, r8, lsr #11 │ │ │ │ - subseq r5, sl, r8, lsr #12 │ │ │ │ - subseq r5, sl, r0, lsr r6 │ │ │ │ - subseq r5, sl, r0, lsl r6 │ │ │ │ - ldrsheq r5, [sl], #-80 @ 0xffffffb0 │ │ │ │ - subseq r5, sl, ip, asr #8 │ │ │ │ - rsbeq r4, r2, r0, asr #20 │ │ │ │ + ldrsheq r5, [sl], #-48 @ 0xffffffd0 │ │ │ │ + subseq r5, sl, r8, asr #7 │ │ │ │ + subseq r5, sl, ip, lsr #7 │ │ │ │ + @ instruction: 0x005a5394 │ │ │ │ + @ instruction: 0x00624b9c │ │ │ │ + @ instruction: 0x005a5598 │ │ │ │ + subseq r5, sl, r8, lsl r6 │ │ │ │ + subseq r5, sl, r0, lsr #12 │ │ │ │ + subseq r5, sl, r0, lsl #12 │ │ │ │ + subseq r5, sl, r0, ror #11 │ │ │ │ + subseq r5, sl, ip, lsr r4 │ │ │ │ + rsbeq r4, r2, r0, lsr sl │ │ │ │ │ │ │ │ 0026d0b4 : │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ b 26aef4 │ │ │ │ ldr r2, [pc, #4] @ 26d0cc │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f2f4 │ │ │ │ - subseq r5, sl, r0, lsr #10 │ │ │ │ + subseq r5, sl, r0, lsl r5 │ │ │ │ ldr r2, [pc, #4] @ 26d0dc │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f2f4 │ │ │ │ - subseq r5, sl, r4, lsr r5 │ │ │ │ + subseq r5, sl, r4, lsr #10 │ │ │ │ ldr r2, [pc, #4] @ 26d0ec │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f230 │ │ │ │ - subseq r5, sl, r0, lsl #10 │ │ │ │ + ldrsheq r5, [sl], #-64 @ 0xffffffc0 │ │ │ │ ldr r2, [pc, #4] @ 26d0fc │ │ │ │ add r2, pc, r2 │ │ │ │ b 26f230 │ │ │ │ - subseq r5, sl, r4, lsl r5 │ │ │ │ + subseq r5, sl, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 26d15c │ │ │ │ add r2, pc, r2 │ │ │ │ bl 26f3c0 │ │ │ │ @@ -142645,15 +142645,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsheq r5, [sl], #-68 @ 0xffffffbc │ │ │ │ + subseq r5, sl, r4, ror #9 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 26d1b0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -142683,15 +142683,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, sl, r8, lsl #9 │ │ │ │ + subseq r5, sl, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #68] @ 26d254 │ │ │ │ add r2, pc, r2 │ │ │ │ bl 26f3c0 │ │ │ │ @@ -142707,15 +142707,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrsbeq r5, [sl], #-56 @ 0xffffffc8 │ │ │ │ + subseq r5, sl, r8, asr #7 │ │ │ │ subs r0, r3, #0 │ │ │ │ beq 26d2a8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ @@ -142745,15 +142745,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, sl, ip, ror #6 │ │ │ │ + subseq r5, sl, ip, asr r3 │ │ │ │ push {r4, r5} │ │ │ │ ldr r2, [r2] │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [r2, #8] │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r3] │ │ │ │ ldr r2, [r1, #268] @ 0x10c │ │ │ │ @@ -142823,28 +142823,28 @@ │ │ │ │ addeq sp, r4, r4, lsr #27 │ │ │ │ andeq sl, r0, sp, asr #23 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r1, [pc, #8] @ 26d428 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c34ec │ │ │ │ - subseq fp, r9, r8, ror #27 │ │ │ │ + b 7c34dc │ │ │ │ + ldrsbeq fp, [r9], #-216 @ 0xffffff28 │ │ │ │ ldr r3, [pc, #28] @ 26d450 │ │ │ │ ldr r2, [pc, #28] @ 26d454 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 26d458 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbseq sp, r9, r8, asr #31 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq fp, r9, r0, asr #27 │ │ │ │ + ldrheq fp, [r9], #-208 @ 0xffffff30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [r1, #4] │ │ │ │ mov r0, #552 @ 0x228 │ │ │ │ ldr r5, [r2] │ │ │ │ @@ -142902,18 +142902,18 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r5, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #255 @ 0xff │ │ │ │ add r0, r4, #12 │ │ │ │ str r5, [r4, #268] @ 0x10c │ │ │ │ str r4, [r4, #292] @ 0x124 │ │ │ │ - bl 7bb764 │ │ │ │ + bl 7bb754 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r4 │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r4, #4 │ │ │ │ strne r2, [r3, #8] │ │ │ │ mov r1, #0 │ │ │ │ @@ -143278,51 +143278,51 @@ │ │ │ │ beq 26dc00 │ │ │ │ cmp r1, #0 │ │ │ │ beq 26dca4 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldr r4, [r3] │ │ │ │ cmp r2, #47 @ 0x2f │ │ │ │ beq 26dc2c │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 26db6c │ │ │ │ ldr r3, [pc, #384] @ 26dce0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r4, [r4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ bne 26db90 │ │ │ │ b 26dba4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 26dba4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #12 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 26db80 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 26dcd0 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 26dbe4 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r4, [r5] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 26dcb0 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 26dc3c │ │ │ │ @@ -143375,15 +143375,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ b 26db38 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #48] @ 26dcec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c44c4 │ │ │ │ + bl 7c44b4 │ │ │ │ b 26dbe4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3c54 │ │ │ │ rsbseq sp, r9, r8, lsl r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r9, r0, lsl #18 │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ @@ -143506,41 +143506,41 @@ │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [r1] │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r8 │ │ │ │ ldr r4, [r8, #8] │ │ │ │ ldr r5, [r7], #16 │ │ │ │ ldr r6, [r8, #4] │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r9, [pc, #408] @ 26e074 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 26df04 │ │ │ │ ldr r3, [pc, #384] @ 26e078 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 26df38 │ │ │ │ mov r3, #0 │ │ │ │ b 26df28 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 26df38 │ │ │ │ asr r2, r3, #31 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r5, r3 │ │ │ │ bne 26df18 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr sl, [r0, #8] │ │ │ │ mov fp, r0 │ │ │ │ cmp sl, #0 │ │ │ │ beq 26e070 │ │ │ │ sub sl, sl, #1 │ │ │ │ cmp sl, #0 │ │ │ │ str sl, [r0, #8] │ │ │ │ @@ -143576,27 +143576,27 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str sl, [fp] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 26df5c │ │ │ │ strb sl, [fp, #4] │ │ │ │ ldr r3, [pc, #108] @ 26e07c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c44c4 │ │ │ │ + bl 7c44b4 │ │ │ │ b 26df5c │ │ │ │ mov r7, r4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -143614,17 +143614,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ bl 1e3c54 │ │ │ │ rsbseq sp, r9, r4, lsr #10 │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ - rsbeq r8, ip, r8, ror #6 │ │ │ │ - subseq r4, sl, r4, lsr #12 │ │ │ │ - subseq r4, sl, ip, lsl #12 │ │ │ │ + rsbeq r8, ip, r8, asr r3 │ │ │ │ + subseq r4, sl, r4, lsl r6 │ │ │ │ + ldrsheq r4, [sl], #-92 @ 0xffffffa4 │ │ │ │ │ │ │ │ 0026e08c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -143717,18 +143717,18 @@ │ │ │ │ b 26e1cc │ │ │ │ mvn r5, #10 │ │ │ │ b 26e1cc │ │ │ │ strheq sp, [r4], r8 │ │ │ │ rsbseq sp, r9, ip, asr #6 │ │ │ │ muleq r0, ip, fp │ │ │ │ addeq sp, r4, r0, rrx │ │ │ │ - subseq fp, r9, r0, lsl #2 │ │ │ │ + ldrsheq fp, [r9], #-0 │ │ │ │ addeq sp, r4, ip │ │ │ │ - subseq r4, sl, r0, asr #10 │ │ │ │ - subseq ip, sl, r4, asr r4 │ │ │ │ + subseq r4, sl, r0, lsr r5 │ │ │ │ + subseq ip, sl, r4, asr #8 │ │ │ │ addeq ip, r4, r0, lsr #31 │ │ │ │ ldrsheq fp, [sl], #-120 @ 0xffffff88 @ │ │ │ │ │ │ │ │ 0026e22c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -143797,18 +143797,18 @@ │ │ │ │ ldr r3, [r0] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0] │ │ │ │ str r3, [r4, #276] @ 0x114 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ add r0, r4, #12 │ │ │ │ - bl 7bb764 │ │ │ │ + bl 7bb754 │ │ │ │ ldr r3, [r6] │ │ │ │ stmib r4, {r3, r6} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r4, [r6] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ addne r4, r4, #4 │ │ │ │ strne r4, [r3, #8] │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [pc, #84] @ 26e3d0 │ │ │ │ @@ -143828,15 +143828,15 @@ │ │ │ │ b 26e384 │ │ │ │ mvn r4, #10 │ │ │ │ b 26e384 │ │ │ │ addeq ip, r4, r8, lsl pc │ │ │ │ rsbseq sp, r9, ip, lsr #3 │ │ │ │ muleq r0, ip, fp │ │ │ │ addeq ip, r4, r4, asr #29 │ │ │ │ - subseq sl, r9, r4, ror #30 │ │ │ │ + subseq sl, r9, r4, asr pc │ │ │ │ addeq ip, r4, r8, lsr lr │ │ │ │ addeq ip, r4, r8, ror #27 │ │ │ │ rsbseq fp, sl, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -143852,15 +143852,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ str r8, [r4] │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ ldr r3, [r4, #268] @ 0x10c │ │ │ │ ldr r2, [pc, #716] @ 26e704 │ │ │ │ ldm r3, {r1, ip} │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 26d50c │ │ │ │ @@ -144035,50 +144035,50 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq sp, r9, r8 │ │ │ │ addeq ip, r4, r0, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq fp, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ - subseq r4, sl, ip, lsl #5 │ │ │ │ - subseq ip, sl, r8, lsr #3 │ │ │ │ + subseq r4, sl, ip, ror r2 │ │ │ │ + @ instruction: 0x005ac198 │ │ │ │ @ instruction: 0x0079cf90 │ │ │ │ muleq r0, ip, r7 │ │ │ │ - subseq r4, sl, ip, lsr #4 │ │ │ │ - ldrsbeq r4, [sl], #-28 @ 0xffffffe4 │ │ │ │ + subseq r4, sl, ip, lsl r2 │ │ │ │ + subseq r4, sl, ip, asr #3 │ │ │ │ @ instruction: 0xffffeef4 │ │ │ │ - ldrsheq r2, [fp], #-120 @ 0xffffff88 │ │ │ │ + subseq r2, fp, r8, ror #15 │ │ │ │ @ instruction: 0xfffff520 │ │ │ │ - @ instruction: 0x005a4194 │ │ │ │ - subseq r4, sl, ip, ror r1 │ │ │ │ - subseq r4, sl, r8, ror #2 │ │ │ │ + subseq r4, sl, r4, lsl #3 │ │ │ │ + subseq r4, sl, ip, ror #2 │ │ │ │ + subseq r4, sl, r8, asr r1 │ │ │ │ rsbseq ip, r9, r0, lsr #28 │ │ │ │ - @ instruction: 0x006c7d90 │ │ │ │ - subseq r4, sl, r4, lsr r0 │ │ │ │ - ldrsheq r3, [sl], #-208 @ 0xffffff30 │ │ │ │ + rsbeq r7, ip, r0, lsl #27 │ │ │ │ + subseq r4, sl, r4, lsr #32 │ │ │ │ + subseq r3, sl, r0, ror #27 │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ - rsbeq r7, ip, ip, ror #26 │ │ │ │ - subseq r4, sl, r0, lsl r0 │ │ │ │ - subseq r3, sl, ip, asr #27 │ │ │ │ + rsbeq r7, ip, ip, asr sp │ │ │ │ + subseq r4, sl, r0 │ │ │ │ + ldrheq r3, [sl], #-220 @ 0xffffff24 │ │ │ │ andeq r0, r0, r9, asr r2 │ │ │ │ - rsbeq r7, ip, r8, asr #26 │ │ │ │ - subseq r3, sl, ip, ror #31 │ │ │ │ - subseq r3, sl, r8, lsr #27 │ │ │ │ + rsbeq r7, ip, r8, lsr sp │ │ │ │ + ldrsbeq r3, [sl], #-252 @ 0xffffff04 │ │ │ │ + @ instruction: 0x005a3d98 │ │ │ │ andeq r0, r0, r1, asr r2 │ │ │ │ - rsbeq r7, ip, r4, lsr #26 │ │ │ │ - subseq r3, sl, r8, asr #31 │ │ │ │ - subseq r3, sl, r4, lsl #27 │ │ │ │ + rsbeq r7, ip, r4, lsl sp │ │ │ │ + ldrheq r3, [sl], #-248 @ 0xffffff08 │ │ │ │ + subseq r3, sl, r4, ror sp │ │ │ │ andeq r0, r0, fp, asr #4 │ │ │ │ - rsbeq r7, ip, r0, lsl #26 │ │ │ │ - subseq r3, sl, r4, lsr #31 │ │ │ │ - subseq r3, sl, r0, ror #26 │ │ │ │ + strdeq r7, [ip], #-192 @ 0xffffff40 @ │ │ │ │ + @ instruction: 0x005a3f94 │ │ │ │ + subseq r3, sl, r0, asr sp │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - ldrdeq r7, [ip], #-204 @ 0xffffff34 @ │ │ │ │ - subseq r3, sl, r0, lsl #31 │ │ │ │ - subseq r3, sl, ip, lsr sp │ │ │ │ + rsbeq r7, ip, ip, asr #25 │ │ │ │ + subseq r3, sl, r0, ror pc │ │ │ │ + subseq r3, sl, ip, lsr #26 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ │ │ │ │ 0026e798 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ @@ -144260,51 +144260,51 @@ │ │ │ │ bne 26e8dc │ │ │ │ ldr ip, [pc, #156] @ 26eb0c │ │ │ │ add ip, pc, ip │ │ │ │ b 26e8e4 │ │ │ │ ldr r0, [pc, #148] @ 26eb10 │ │ │ │ add r0, pc, r0 │ │ │ │ b 26e7cc │ │ │ │ - subseq r3, sl, r4, lsr pc │ │ │ │ - subseq r3, sl, r8, lsr pc │ │ │ │ - subseq r3, sl, r0, lsr pc │ │ │ │ + subseq r3, sl, r4, lsr #30 │ │ │ │ subseq r3, sl, r8, lsr #30 │ │ │ │ subseq r3, sl, r0, lsr #30 │ │ │ │ - subseq r3, sl, r4, lsl pc │ │ │ │ - subseq r3, sl, r8, lsl #30 │ │ │ │ - subseq r3, sl, r0, lsl #30 │ │ │ │ - ldrsheq r3, [sl], #-228 @ 0xffffff1c │ │ │ │ - subseq r3, sl, ip, ror #29 │ │ │ │ - subseq r3, sl, r8, ror #29 │ │ │ │ + subseq r3, sl, r8, lsl pc │ │ │ │ + subseq r3, sl, r0, lsl pc │ │ │ │ + subseq r3, sl, r4, lsl #30 │ │ │ │ + ldrsheq r3, [sl], #-232 @ 0xffffff18 │ │ │ │ + ldrsheq r3, [sl], #-224 @ 0xffffff20 │ │ │ │ subseq r3, sl, r4, ror #29 │ │ │ │ - subseq r3, sl, r0, ror #29 │ │ │ │ - andseq r1, r0, r0 │ │ │ │ + ldrsbeq r3, [sl], #-236 @ 0xffffff14 │ │ │ │ ldrsbeq r3, [sl], #-232 @ 0xffffff18 │ │ │ │ - strheq r0, [r2], #-32 @ 0xffffffe0 @ │ │ │ │ - subeq r4, r0, r0 │ │ │ │ + ldrsbeq r3, [sl], #-228 @ 0xffffff1c │ │ │ │ + ldrsbeq r3, [sl], #-224 @ 0xffffff20 │ │ │ │ + andseq r1, r0, r0 │ │ │ │ subseq r3, sl, r8, asr #29 │ │ │ │ - subseq r3, sl, r4, asr #29 │ │ │ │ - ldrheq r3, [sl], #-212 @ 0xffffff2c │ │ │ │ - rsbeq r0, r2, r8, lsl #4 │ │ │ │ + rsbeq r0, r2, r0, lsr #5 │ │ │ │ + subeq r4, r0, r0 │ │ │ │ + ldrheq r3, [sl], #-232 @ 0xffffff18 │ │ │ │ + ldrheq r3, [sl], #-228 @ 0xffffff1c │ │ │ │ + subseq r3, sl, r4, lsr #27 │ │ │ │ strdeq r0, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ rsbeq r0, r2, r8, ror #3 │ │ │ │ ldrdeq r0, [r2], #-24 @ 0xffffffe8 @ │ │ │ │ - rsbeq r0, r2, r4, asr #3 │ │ │ │ - strheq r0, [r2], #-16 @ │ │ │ │ - @ instruction: 0x0062019c │ │ │ │ - rsbeq r0, r2, r8, lsl #3 │ │ │ │ + rsbeq r0, r2, r8, asr #3 │ │ │ │ + strheq r0, [r2], #-20 @ 0xffffffec @ │ │ │ │ + rsbeq r0, r2, r0, lsr #3 │ │ │ │ + rsbeq r0, r2, ip, lsl #3 │ │ │ │ rsbeq r0, r2, r8, ror r1 │ │ │ │ rsbeq r0, r2, r8, ror #2 │ │ │ │ rsbeq r0, r2, r8, asr r1 │ │ │ │ rsbeq r0, r2, r8, asr #2 │ │ │ │ - rsbeq r0, r2, r4, lsr r1 │ │ │ │ - subseq r3, sl, r8, asr #26 │ │ │ │ - rsbeq r0, r2, r0, lsl r1 │ │ │ │ - rsbeq r0, r2, r4, lsl #2 │ │ │ │ - subseq r3, sl, ip, lsl #25 │ │ │ │ + rsbeq r0, r2, r8, lsr r1 │ │ │ │ + rsbeq r0, r2, r4, lsr #2 │ │ │ │ + subseq r3, sl, r8, lsr sp │ │ │ │ + rsbeq r0, r2, r0, lsl #2 │ │ │ │ + strdeq r0, [r2], #-4 @ │ │ │ │ + subseq r3, sl, ip, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, r2 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ @@ -144344,16 +144344,16 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ mov r3, #34 @ 0x22 │ │ │ │ mvn r4, #0 │ │ │ │ str r3, [r0] │ │ │ │ b 26eba0 │ │ │ │ - subseq r3, sl, r4, ror ip │ │ │ │ - subseq r3, sl, r0, ror #24 │ │ │ │ + subseq r3, sl, r4, ror #24 │ │ │ │ + subseq r3, sl, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 26ec54 │ │ │ │ mov r4, r2 │ │ │ │ @@ -144377,15 +144377,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrheq r3, [sl], #-180 @ 0xffffff4c │ │ │ │ + subseq r3, sl, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #96] @ 26ecd4 │ │ │ │ mov r4, r2 │ │ │ │ @@ -144409,15 +144409,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r3, sl, r4, lsr fp │ │ │ │ + subseq r3, sl, r4, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #88] @ 26ed4c │ │ │ │ mov r4, r2 │ │ │ │ @@ -144439,15 +144439,15 @@ │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r3, [sl], #-172 @ 0xffffff54 │ │ │ │ + subseq r3, sl, ip, lsr #21 │ │ │ │ │ │ │ │ 0026ed50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ @@ -145027,15 +145027,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0079be9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, ip, r0, ror lr │ │ │ │ + rsbeq r6, ip, r0, ror #28 │ │ │ │ rsbseq fp, r9, ip, lsr lr │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldm r1, {r0, r3} │ │ │ │ cmp r2, r3 │ │ │ │ cmpeq ip, r0 │ │ │ │ moveq r0, #1 │ │ │ │ @@ -145268,17 +145268,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 26f9d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 26f9d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r6, ip, r4, lsr sl │ │ │ │ - subseq r2, sl, r0, lsr lr │ │ │ │ - subseq r2, sl, ip, lsr lr │ │ │ │ + rsbeq r6, ip, r4, lsr #20 │ │ │ │ + subseq r2, sl, r0, lsr #28 │ │ │ │ + subseq r2, sl, ip, lsr #28 │ │ │ │ andeq r0, r0, lr, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #232] @ 26fadc │ │ │ │ @@ -145310,23 +145310,23 @@ │ │ │ │ add r7, sp, #8 │ │ │ │ mov r0, r1 │ │ │ │ add r2, sp, #4 │ │ │ │ mov r1, sp │ │ │ │ blx r8 │ │ │ │ ldm sp, {r1, r2} │ │ │ │ mov r0, r7 │ │ │ │ - bl 7eebfc │ │ │ │ + bl 7eebec │ │ │ │ ldr r1, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7eee38 │ │ │ │ + bl 7eee28 │ │ │ │ ldr r2, [pc, #72] @ 26fae4 │ │ │ │ ldr r3, [pc, #64] @ 26fae0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -145458,17 +145458,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 26fcc8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r6, ip, ip, lsr r7 │ │ │ │ - subseq r2, sl, ip, lsr fp │ │ │ │ - subseq r2, sl, r8, asr fp │ │ │ │ + rsbeq r6, ip, ip, lsr #14 │ │ │ │ + subseq r2, sl, ip, lsr #22 │ │ │ │ + subseq r2, sl, r8, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [r0, #16] │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #408] @ 26fe84 │ │ │ │ @@ -145756,30 +145756,30 @@ │ │ │ │ ldr r1, [pc, #32] @ 270174 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 42fe9c │ │ │ │ b 27007c │ │ │ │ - rsbeq r6, r3, r4, lsl #17 │ │ │ │ - ldrsheq r2, [sl], #-104 @ 0xffffff98 │ │ │ │ - ldrsbeq r2, [sl], #-96 @ 0xffffffa0 │ │ │ │ - ldrsbeq r2, [sl], #-104 @ 0xffffff98 │ │ │ │ + rsbeq r6, r3, r4, ror r8 │ │ │ │ + subseq r2, sl, r8, ror #13 │ │ │ │ + subseq r2, sl, r0, asr #13 │ │ │ │ + subseq r2, sl, r8, asr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r2 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 806880 │ │ │ │ + bl 806870 │ │ │ │ bl 1e28cc │ │ │ │ - bl 806ec8 │ │ │ │ + bl 806eb8 │ │ │ │ and r8, r4, #255 @ 0xff │ │ │ │ mov r7, #1 │ │ │ │ str r7, [r5] │ │ │ │ ldr r2, [pc, #352] @ 27031c │ │ │ │ add ip, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ addge ip, ip, r0 │ │ │ │ @@ -145896,21 +145896,21 @@ │ │ │ │ ldr r0, [r5, #8] │ │ │ │ bl 1e2eb4 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 270400 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ beq 270418 │ │ │ │ add r0, r4, #116 @ 0x74 │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -145923,31 +145923,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 270448 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 7e1ce0 │ │ │ │ + bl 7e1cd0 │ │ │ │ ldr r3, [r5, #56] @ 0x38 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2703ac │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7e1ce0 │ │ │ │ + bl 7e1cd0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r5, [ip], #-252 @ 0xffffff04 @ │ │ │ │ - ldrsheq r2, [sl], #-56 @ 0xffffffc8 │ │ │ │ - subseq r2, sl, r4, lsl #8 │ │ │ │ + rsbeq r5, ip, ip, ror #31 │ │ │ │ + subseq r2, sl, r8, ror #7 │ │ │ │ + ldrsheq r2, [sl], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #184] @ 270520 │ │ │ │ @@ -145972,15 +145972,15 @@ │ │ │ │ sub r4, r4, #24 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2704d8 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2704d8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ cmp r4, r1 │ │ │ │ subne r4, r4, r1 │ │ │ │ moveq r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 270528 │ │ │ │ ldr r3, [pc, #64] @ 270524 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -146031,15 +146031,15 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 270ad8 │ │ │ │ ldr r0, [pc, #1400] @ 270b20 │ │ │ │ ldr r1, [pc, #1400] @ 270b24 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #3 │ │ │ │ - bl 7cc564 │ │ │ │ + bl 7cc554 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #8 │ │ │ │ mov r2, #8 │ │ │ │ str r3, [r6, #8] │ │ │ │ add r1, r5, r2 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 1e1e40 │ │ │ │ @@ -146089,15 +146089,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ - bl 7d6060 │ │ │ │ + bl 7d6050 │ │ │ │ add r9, sp, #32 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 270974 │ │ │ │ ldr r4, [sl, #8] │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ @@ -146151,15 +146151,15 @@ │ │ │ │ eor r4, r4, r4, lsr #15 │ │ │ │ mul r4, sl, r4 │ │ │ │ mov r1, r9 │ │ │ │ eor r4, r4, r4, lsr #13 │ │ │ │ mul r3, r4, r3 │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d6060 │ │ │ │ + bl 7d6050 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 2707dc │ │ │ │ ldr r2, [r8, #32] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r5, #8] │ │ │ │ lsl r3, r3, r2 │ │ │ │ sub r0, r2, #32 │ │ │ │ @@ -146199,23 +146199,23 @@ │ │ │ │ bl 270178 │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #4352 @ 0x1100 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 7d6068 │ │ │ │ + bl 7d6058 │ │ │ │ b 2707a0 │ │ │ │ ldr r3, [pc, #740] @ 270b48 │ │ │ │ ldr r1, [pc, #740] @ 270b4c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7cc564 │ │ │ │ + bl 7cc554 │ │ │ │ ldr r2, [r5] │ │ │ │ str r2, [sp, #8] │ │ │ │ mul r4, sl, r2 │ │ │ │ ldr r0, [pc, #676] @ 270b30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [pc, #672] @ 270b34 │ │ │ │ mla r0, sl, r2, r0 │ │ │ │ @@ -146265,15 +146265,15 @@ │ │ │ │ eor r4, r3, r3, lsr #16 │ │ │ │ mov r2, r4 │ │ │ │ str r8, [r9, #12] │ │ │ │ str r8, [r9, #16] │ │ │ │ str r8, [r9, #20] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r8, [sp, #28] │ │ │ │ - bl 7d6060 │ │ │ │ + bl 7d6050 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2709e8 │ │ │ │ ldrd r2, [sl, #16] │ │ │ │ strd r2, [r6, #8] │ │ │ │ b 2705d4 │ │ │ │ mov r0, #16 │ │ │ │ bl 1e1060 │ │ │ │ @@ -146290,15 +146290,15 @@ │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, fp, #4288 @ 0x10c0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sl, #8] │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r1, sl │ │ │ │ - bl 7d6068 │ │ │ │ + bl 7d6058 │ │ │ │ ldr r3, [r7, #16] │ │ │ │ add r3, r3, #4416 @ 0x1140 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ ldr r1, [r3, #52] @ 0x34 │ │ │ │ adds r2, r2, #1 │ │ │ │ str r2, [r3, #48] @ 0x30 │ │ │ │ adc r2, r1, #0 │ │ │ │ @@ -146358,50 +146358,50 @@ │ │ │ │ ldr r1, [r0, #4] │ │ │ │ bic r1, r1, ip │ │ │ │ str r1, [r0, #4] │ │ │ │ ldr r0, [r7, #16] │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, #4416 @ 0x1140 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7d6068 │ │ │ │ + bl 7d6058 │ │ │ │ b 270968 │ │ │ │ ldr r0, [pc, #116] @ 270b54 │ │ │ │ ldr r1, [pc, #116] @ 270b58 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #2 │ │ │ │ - bl 7cc46c │ │ │ │ + bl 7cc45c │ │ │ │ mvn r0, #18 │ │ │ │ b 270620 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r1, [pc, #84] @ 270b5c │ │ │ │ add r0, r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc46c │ │ │ │ + bl 7cc45c │ │ │ │ mvn r0, #22 │ │ │ │ b 270620 │ │ │ │ rsbseq sl, r9, r8, lsr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq sl, [r4], ip │ │ │ │ - ldrheq r2, [sl], #-56 @ 0xffffffc8 │ │ │ │ + subseq r2, sl, r8, lsr #7 │ │ │ │ ldrsbeq sl, [r9], #-212 @ 0xffffff2c @ │ │ │ │ strbhi ip, [fp, #2679]! @ 0xa77 │ │ │ │ strtcs r4, [r3], #-1065 @ 0xfffffbd7 │ │ │ │ @ instruction: 0x9e3779b1 │ │ │ │ @ instruction: 0x9773d6da │ │ │ │ bicvs r8, r8, r0, asr r6 │ │ │ │ ldrbcs lr, [r4, pc, lsr #22] │ │ │ │ adcsgt sl, r2, #976 @ 0x3d0 │ │ │ │ addeq sl, r4, r0, lsr #18 │ │ │ │ - ldrsbeq r1, [sl], #-244 @ 0xffffff0c │ │ │ │ + subseq r1, sl, r4, asr #31 │ │ │ │ strbhi ip, [fp, #2680]! @ 0xa78 │ │ │ │ addeq sl, r4, r4, lsr #13 │ │ │ │ - ldrsbeq r1, [sl], #-216 @ 0xffffff28 │ │ │ │ - subseq r1, sl, ip, ror #26 │ │ │ │ + subseq r1, sl, r8, asr #27 │ │ │ │ + subseq r1, sl, ip, asr sp │ │ │ │ │ │ │ │ 00270b60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0] │ │ │ │ @@ -146703,16 +146703,16 @@ │ │ │ │ b 270dfc │ │ │ │ mvn r6, #1 │ │ │ │ b 270e10 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r9, r0, lsl #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r9, r4, ror #11 │ │ │ │ - rsbeq r9, r0, r4, asr #8 │ │ │ │ - rsbeq r5, r3, r0, lsr #19 │ │ │ │ + rsbeq r9, r0, r4, lsr r4 │ │ │ │ + @ instruction: 0x00635990 │ │ │ │ │ │ │ │ 0027100c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -146841,30 +146841,30 @@ │ │ │ │ cmp r2, #1 │ │ │ │ beq 2712f4 │ │ │ │ cmp r2, #2 │ │ │ │ beq 271320 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ cmp r3, sl │ │ │ │ bgt 2711b0 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r3, [pc, #328] @ 27136c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [pc, #324] @ 271370 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ beq 27134c │ │ │ │ mov r7, #0 │ │ │ │ add r8, r9, #16 │ │ │ │ mov r1, r4 │ │ │ │ ldr r2, [r1] │ │ │ │ @@ -146879,15 +146879,15 @@ │ │ │ │ ldr r1, [r3, #164] @ 0xa4 │ │ │ │ str r1, [sp, #12] │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r7, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 27126c │ │ │ │ mov r5, r1 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r2, [pc, #188] @ 271374 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r7 │ │ │ │ str r3, [r2, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp, #12] │ │ │ │ @@ -146919,24 +146919,24 @@ │ │ │ │ mov r2, #1 │ │ │ │ str r4, [r3, #164] @ 0xa4 │ │ │ │ add sl, sl, #1 │ │ │ │ mov r4, r3 │ │ │ │ str r1, [r3, #16] │ │ │ │ str r2, [r3, #156] @ 0x9c │ │ │ │ b 271208 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ b 2712e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r9, ip, lsl r3 │ │ │ │ rsbseq sl, r9, r0, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r9, ip, lsr #5 │ │ │ │ addeq r9, r4, r0, ror #31 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r1, sl, r8, lsr #16 │ │ │ │ + subseq r1, sl, r8, lsl r8 │ │ │ │ ldrdeq r9, [r4], r0 │ │ │ │ │ │ │ │ 00271378 : │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -147005,17 +147005,17 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #28] @ 2714a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r4, ip, r0, ror pc │ │ │ │ - ldrsheq r1, [sl], #-80 @ 0xffffffb0 │ │ │ │ - subseq r1, sl, r8, ror #6 │ │ │ │ + rsbeq r4, ip, r0, ror #30 │ │ │ │ + subseq r1, sl, r0, ror #11 │ │ │ │ + subseq r1, sl, r8, asr r3 │ │ │ │ andeq r0, r0, r1, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #852] @ 271810 │ │ │ │ ldr r3, [pc, #852] @ 271814 │ │ │ │ @@ -147097,15 +147097,15 @@ │ │ │ │ strbge r6, [r4, #6] │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r3, [r7, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #16] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 7e1b70 │ │ │ │ + bl 7e1b60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 271660 │ │ │ │ ldr r2, [pc, #532] @ 27182c │ │ │ │ ldr r3, [pc, #504] @ 271814 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -147169,22 +147169,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ stm sp, {r7, r8, r9} │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 271840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2715bc │ │ │ │ ldr r3, [pc, #240] @ 271844 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2716bc │ │ │ │ @@ -147202,57 +147202,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 271848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2716bc │ │ │ │ ldr r0, [pc, #116] @ 27184c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r7, [r4, #4] │ │ │ │ b 2715bc │ │ │ │ ldr r0, [pc, #88] @ 271850 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [r4, #16] │ │ │ │ b 2716bc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r9, r0, asr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r9, ip, lsl #30 │ │ │ │ - rsbeq r2, r5, ip, lsr #17 │ │ │ │ - rsbeq sl, r0, r8, ror #6 │ │ │ │ + @ instruction: 0x0065289c │ │ │ │ + rsbeq sl, r0, r8, asr r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r1, sl, ip, asr #10 │ │ │ │ + subseq r1, sl, ip, lsr r5 │ │ │ │ rsbseq r9, r9, r4, ror #27 │ │ │ │ @ instruction: 0x00799d94 │ │ │ │ andeq r4, r0, r0, lsl #15 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r1, sl, r0, lsl #7 │ │ │ │ + subseq r1, sl, r0, ror r3 │ │ │ │ andeq r3, r0, ip, asr r1 │ │ │ │ - ldrheq r1, [sl], #-40 @ 0xffffffd8 │ │ │ │ - subseq r1, sl, ip, lsl #6 │ │ │ │ subseq r1, sl, r8, lsr #5 │ │ │ │ + ldrsheq r1, [sl], #-44 @ 0xffffffd4 │ │ │ │ + @ instruction: 0x005a1298 │ │ │ │ mvn r1, #29 │ │ │ │ b 2714a4 │ │ │ │ mvn r1, #94 @ 0x5e │ │ │ │ b 2714a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -147543,30 +147543,30 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #60] @ 0x3c │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 271e04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 271934 │ │ │ │ ldr r3, [r9, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 271da4 │ │ │ │ add r7, sp, #112 @ 0x70 │ │ │ │ mov r3, r7 │ │ │ │ @@ -147583,42 +147583,42 @@ │ │ │ │ b 271a28 │ │ │ │ cmp r0, #0 │ │ │ │ orr r2, r2, #4096 @ 0x1000 │ │ │ │ bne 271b30 │ │ │ │ b 271ba0 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 271d78 │ │ │ │ add r0, r9, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e299c │ │ │ │ + bl 7e298c │ │ │ │ b 271d50 │ │ │ │ ldr r0, [pc, #76] @ 271e08 │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ b 271934 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r9, ip, ror fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r1, sl, r0, lsr r2 │ │ │ │ + subseq r1, sl, r0, lsr #4 │ │ │ │ rsbseq r9, r9, ip, ror #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r9, r9, r0, lsl #19 │ │ │ │ movshi r0, #0 │ │ │ │ andeq r3, r0, r8, lsl fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, sl, r4, ror #27 │ │ │ │ - subseq r0, sl, r4, lsr #27 │ │ │ │ + ldrsbeq r0, [sl], #-212 @ 0xffffff2c │ │ │ │ + @ instruction: 0x005a0d94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3768] @ 0xeb8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #900] @ 2721ac │ │ │ │ ldr r3, [pc, #900] @ 2721b0 │ │ │ │ @@ -147768,25 +147768,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 2721d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 271eb0 │ │ │ │ ldr r3, [pc, #284] @ 2721d8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 271fe0 │ │ │ │ @@ -147811,61 +147811,61 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r8, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2721dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 271fe0 │ │ │ │ ldr r0, [pc, #116] @ 2721e0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ b 271eb0 │ │ │ │ ldr r0, [pc, #92] @ 2721e4 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 271fe0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r9, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, r0, ip, ror #20 │ │ │ │ + rsbeq r9, r0, ip, asr sl │ │ │ │ rsbseq r9, r9, r0, ror r5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r9, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ - subseq r0, sl, r4, asr #24 │ │ │ │ + subseq r0, sl, r4, lsr ip │ │ │ │ andeq r4, r0, r0, lsr #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, sl, r8, lsl #22 │ │ │ │ + ldrsheq r0, [sl], #-168 @ 0xffffff58 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subseq r0, sl, r4, lsr #21 │ │ │ │ - subseq r0, sl, r8, ror #20 │ │ │ │ - subseq r0, sl, r0, asr #21 │ │ │ │ + @ instruction: 0x005a0a94 │ │ │ │ + subseq r0, sl, r8, asr sl │ │ │ │ + ldrheq r0, [sl], #-160 @ 0xffffff60 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #504] @ 2723f8 │ │ │ │ ldr r1, [pc, #504] @ 2723fc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -147969,46 +147969,46 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 27241c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 272260 │ │ │ │ ldr r0, [pc, #68] @ 272420 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 272260 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r9, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, r0, r4, asr #13 │ │ │ │ + strheq r9, [r0], #-100 @ 0xffffff9c @ │ │ │ │ rsbseq r9, r9, r0, asr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq r9, [r9], #-4 @ │ │ │ │ andeq r3, r0, r8, lsr #28 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, sl, r0, ror #17 │ │ │ │ - ldrsheq r0, [sl], #-136 @ 0xffffff78 │ │ │ │ + ldrsbeq r0, [sl], #-128 @ 0xffffff80 │ │ │ │ + subseq r0, sl, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 2725ec │ │ │ │ ldr r1, [pc, #432] @ 2725f0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -148094,46 +148094,46 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 272610 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2724a0 │ │ │ │ ldr r0, [pc, #68] @ 272614 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ b 2724a0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r9, r0, asr #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r9, r0, r0, lsl #9 │ │ │ │ + rsbeq r9, r0, r0, ror r4 │ │ │ │ rsbseq r8, r9, r0, lsl #31 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r9, r0, lsl #30 │ │ │ │ andeq r3, r0, r4, lsl #31 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r0, sl, r0, lsr r7 │ │ │ │ subseq r0, sl, r0, asr #14 │ │ │ │ - subseq r0, sl, r0, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ sub sp, sp, #140 @ 0x8c │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ ldr ip, [pc, #1268] @ 272b2c │ │ │ │ @@ -148200,15 +148200,15 @@ │ │ │ │ cmp r3, #3 │ │ │ │ beq 272924 │ │ │ │ mvn r4, #21 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fae8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2714a4 │ │ │ │ ldr r2, [pc, #1000] @ 272b40 │ │ │ │ ldr r3, [pc, #980] @ 272b30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -148226,15 +148226,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r6, #16] │ │ │ │ cmn r3, #1 │ │ │ │ beq 27272c │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ mov sl, #0 │ │ │ │ mov fp, r5 │ │ │ │ b 2727ec │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ adds r3, r3, r4 │ │ │ │ @@ -148244,21 +148244,21 @@ │ │ │ │ cmpne sl, r2 │ │ │ │ movcc r2, #1 │ │ │ │ movcs r2, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bcs 272850 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ef324 │ │ │ │ + bl 7ef314 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ mov r2, sl │ │ │ │ sub r3, r3, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7eee38 │ │ │ │ + bl 7eee28 │ │ │ │ ldrd r4, [sp, #64] @ 0x40 │ │ │ │ ldrd r2, [sp, #112] @ 0x70 │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ bl 27bf04 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -148266,15 +148266,15 @@ │ │ │ │ cmn r4, #4 │ │ │ │ bne 272840 │ │ │ │ ldrb r3, [fp, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27280c │ │ │ │ mov r5, fp │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ b 272730 │ │ │ │ mov r5, fp │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #740] @ 272b44 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ @@ -148308,26 +148308,26 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str fp, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 272b54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 272844 │ │ │ │ ldr sl, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [r6, #28] │ │ │ │ cmp r3, sl │ │ │ │ sbcs r0, r2, r1 │ │ │ │ @@ -148412,69 +148412,69 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str fp, [sp, #24] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 272b60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 272700 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #120] @ 272b64 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ b 272700 │ │ │ │ mvn r4, #27 │ │ │ │ b 272730 │ │ │ │ ldr r0, [pc, #84] @ 272b68 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 272844 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r9, r0, asr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, sl, r8, ror #13 │ │ │ │ + ldrsbeq r0, [sl], #-104 @ 0xffffff98 │ │ │ │ rsbseq r8, r9, r8, asr #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r9, r4, lsr #25 │ │ │ │ - rsbeq r9, r0, r4, lsl #1 │ │ │ │ + rsbeq r9, r0, r4, ror r0 │ │ │ │ andeq r1, r0, ip, asr r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r0, [sl], #-72 @ 0xffffffb8 │ │ │ │ - rsbeq r8, r0, r8, ror pc │ │ │ │ + subseq r0, sl, r8, lsr #9 │ │ │ │ + rsbeq r8, r0, r8, ror #30 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ - subseq r0, sl, r4, lsl #5 │ │ │ │ - subseq r0, sl, r4, lsr #5 │ │ │ │ - ldrsheq r0, [sl], #-40 @ 0xffffffd8 │ │ │ │ + subseq r0, sl, r4, ror r2 │ │ │ │ + @ instruction: 0x005a0294 │ │ │ │ + subseq r0, sl, r8, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3688] @ 0xe68 │ │ │ │ ldr ip, [pc, #2140] @ 2733e0 │ │ │ │ ldr r1, [pc, #2140] @ 2733e4 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -148593,15 +148593,15 @@ │ │ │ │ ldr r1, [sp, #348] @ 0x15c │ │ │ │ add r3, r3, r7 │ │ │ │ ldr r0, [sp, #344] @ 0x158 │ │ │ │ str r5, [sp] │ │ │ │ bl 42f40c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ cmp r4, #0 │ │ │ │ addge r4, r4, fp │ │ │ │ mov r7, #0 │ │ │ │ b 272c4c │ │ │ │ ldr r3, [sl, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2731c0 │ │ │ │ @@ -148694,15 +148694,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 273200 │ │ │ │ ldr r1, [pc, #1308] @ 27340c │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ bl 1e136c │ │ │ │ cmp r4, #0 │ │ │ │ blt 272c5c │ │ │ │ cmp r7, #0 │ │ │ │ movlt r4, r7 │ │ │ │ blt 272c5c │ │ │ │ @@ -148740,15 +148740,15 @@ │ │ │ │ ldr r2, [r8, #20] │ │ │ │ cmp r2, #1 │ │ │ │ mov r4, r0 │ │ │ │ beq 273014 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ cmp r4, #0 │ │ │ │ blt 2732d4 │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 42fe60 │ │ │ │ add r0, sp, #160 @ 0xa0 │ │ │ │ bl 42fe60 │ │ │ │ add r0, sp, #168 @ 0xa8 │ │ │ │ @@ -148763,18 +148763,18 @@ │ │ │ │ add r7, r7, r4 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 272e20 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e1cec │ │ │ │ + bl 7e1cdc │ │ │ │ b 272e54 │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e2208 │ │ │ │ + bl 7e21f8 │ │ │ │ b 272fb4 │ │ │ │ mov r7, #0 │ │ │ │ add fp, sp, #324 @ 0x144 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #11 │ │ │ │ @@ -148789,35 +148789,35 @@ │ │ │ │ str r7, [sp, #348] @ 0x15c │ │ │ │ str r7, [sp, #352] @ 0x160 │ │ │ │ str r7, [sp, #356] @ 0x164 │ │ │ │ str r7, [sp, #360] @ 0x168 │ │ │ │ bl 26f9d8 │ │ │ │ ldr r1, [sp, #328] @ 0x148 │ │ │ │ mov r0, sl │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ b 2730a8 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ ldr r2, [r5, #-4] │ │ │ │ adds r3, r3, r4 │ │ │ │ str r3, [r5, #-8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r7, r7, r4 │ │ │ │ adc r2, r2, r4, asr #31 │ │ │ │ cmp r4, #0 │ │ │ │ cmpne r7, r3 │ │ │ │ str r2, [r5, #-4] │ │ │ │ bcs 27320c │ │ │ │ mov r0, sl │ │ │ │ - bl 7ef324 │ │ │ │ + bl 7ef314 │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ mov r2, r7 │ │ │ │ sub r3, r3, r7 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 7eee38 │ │ │ │ + bl 7eee28 │ │ │ │ ldrd r0, [r5, #-8] │ │ │ │ ldr r3, [sp, #348] @ 0x15c │ │ │ │ strd r0, [sp] │ │ │ │ ldr r2, [sp, #344] @ 0x158 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27bff0 │ │ │ │ @@ -148825,17 +148825,17 @@ │ │ │ │ bge 27307c │ │ │ │ cmn r4, #4 │ │ │ │ bne 273100 │ │ │ │ ldrb r3, [r6, #7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2730c8 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ mov r0, fp │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ b 272c4c │ │ │ │ ldr r3, [pc, #760] @ 273414 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ beq 272c10 │ │ │ │ ldr r3, [pc, #744] @ 273418 │ │ │ │ @@ -148857,47 +148857,47 @@ │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #212] @ 0xd4 │ │ │ │ str r7, [sp, #216] @ 0xd8 │ │ │ │ str r7, [sp, #220] @ 0xdc │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ stm sp, {r8, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 273420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 272c10 │ │ │ │ ldr r0, [pc, #604] @ 273424 │ │ │ │ ldr r1, [pc, #604] @ 273428 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #12 │ │ │ │ - bl 7cc564 │ │ │ │ + bl 7cc554 │ │ │ │ mvn r4, #94 @ 0x5e │ │ │ │ b 272c5c │ │ │ │ subs r1, r1, r7 │ │ │ │ sbc r2, r2, r0 │ │ │ │ cmp ip, r1 │ │ │ │ mov r5, r1 │ │ │ │ sbcs r1, r3, r2 │ │ │ │ movcc r5, ip │ │ │ │ movcc r2, r3 │ │ │ │ b 272cfc │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e2208 │ │ │ │ + bl 7e21f8 │ │ │ │ b 272efc │ │ │ │ ldr r2, [pc, #536] @ 27342c │ │ │ │ mov r3, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r6 │ │ │ │ bl 26f6f4 │ │ │ │ @@ -148929,25 +148929,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #208 @ 0xd0 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ str r1, [sp, #212] @ 0xd4 │ │ │ │ str r1, [sp, #216] @ 0xd8 │ │ │ │ str r1, [sp, #220] @ 0xdc │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #216] @ 0xd8 │ │ │ │ ldr r2, [sp, #208] @ 0xd0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #360] @ 273434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 272c5c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ae2c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ @@ -148966,15 +148966,15 @@ │ │ │ │ ldr r3, [r8, #20] │ │ │ │ cmp r3, #1 │ │ │ │ beq 2733d0 │ │ │ │ ldr r1, [pc, #264] @ 273438 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r8, #52 @ 0x34 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ bl 27ae2c │ │ │ │ add r0, sp, #152 @ 0x98 │ │ │ │ bl 42fe60 │ │ │ │ @@ -148993,54 +148993,54 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #164] @ 27343c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ b 272c10 │ │ │ │ ldr r0, [pc, #136] @ 273440 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 272c5c │ │ │ │ add r0, r8, #24 │ │ │ │ - bl 7e2208 │ │ │ │ + bl 7e21f8 │ │ │ │ b 27333c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r9, r8, ror r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, sl, r4, lsl #3 │ │ │ │ + subseq r0, sl, r4, ror r1 │ │ │ │ rsbseq r8, r9, r4, lsl r8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r9, r0, lsl #15 │ │ │ │ - ldrdeq r8, [r0], #-188 @ 0xffffff44 @ │ │ │ │ - subseq r0, sl, r4, lsr #2 │ │ │ │ - rsbeq r0, r4, ip, asr sp │ │ │ │ - subseq r0, sl, ip, lsl #2 │ │ │ │ + rsbeq r8, r0, ip, asr #23 │ │ │ │ + subseq r0, sl, r4, lsl r1 │ │ │ │ + rsbeq r0, r4, ip, asr #26 │ │ │ │ + ldrsheq r0, [sl], #-12 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, sl, ip, lsr #32 │ │ │ │ - rsbeq r8, r0, r4, asr #19 │ │ │ │ + subseq r0, sl, ip, lsl r0 │ │ │ │ + strheq r8, [r0], #-148 @ 0xffffff6c @ │ │ │ │ andeq r2, r0, ip, asr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x0059fc94 │ │ │ │ + subseq pc, r9, r4, lsl #25 │ │ │ │ @ instruction: 0x00847fbc │ │ │ │ - ldrsheq pc, [r9], #-196 @ 0xffffff3c @ │ │ │ │ - ldrdeq r8, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + subseq pc, r9, r4, ror #25 │ │ │ │ + rsbeq r8, r0, r0, asr #13 │ │ │ │ andeq r2, r0, r8, lsr #12 │ │ │ │ - subseq pc, r9, r4, ror #24 │ │ │ │ - subseq pc, r9, ip, ror #23 │ │ │ │ - subseq pc, r9, r8, ror #21 │ │ │ │ - subseq pc, r9, ip, lsr #23 │ │ │ │ + subseq pc, r9, r4, asr ip @ │ │ │ │ + ldrsbeq pc, [r9], #-188 @ 0xffffff44 @ │ │ │ │ + ldrsbeq pc, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + @ instruction: 0x0059fb9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3792] @ 0xed0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #2316] @ 273d6c │ │ │ │ sub sp, sp, #268 @ 0x10c │ │ │ │ @@ -149281,15 +149281,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #132] @ 0x84 │ │ │ │ str r4, [sp, #136] @ 0x88 │ │ │ │ str r4, [sp, #140] @ 0x8c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -149297,15 +149297,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1328] @ 273d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 27354c │ │ │ │ mvn r2, #0 │ │ │ │ lsl r3, r1, #23 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [r4, #152] @ 0x98 │ │ │ │ @@ -149441,15 +149441,15 @@ │ │ │ │ ldr r0, [pc, #780] @ 273d9c │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [sp, #100] @ 0x64 │ │ │ │ b 27354c │ │ │ │ ldrsb r0, [sp, #74] @ 0x4a │ │ │ │ bl 26f500 │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ @@ -149530,40 +149530,40 @@ │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 273714 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 273714 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e299c │ │ │ │ + bl 7e298c │ │ │ │ b 2736e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27390c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e299c │ │ │ │ + bl 7e298c │ │ │ │ b 2738d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 273a20 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e299c │ │ │ │ + bl 7e298c │ │ │ │ b 2739ec │ │ │ │ ldr r3, [pc, #300] @ 273da8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27377c │ │ │ │ ldr r3, [pc, #252] @ 273d8c │ │ │ │ @@ -149586,65 +149586,65 @@ │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 273dac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 27377c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e299c │ │ │ │ + bl 7e298c │ │ │ │ b 273be0 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #96] @ 273db0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 27377c │ │ │ │ @ instruction: 0x00797f90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrheq pc, [r9], #-168 @ 0xffffff58 @ │ │ │ │ + subseq pc, r9, r8, lsr #21 │ │ │ │ ldrsbeq r7, [r9], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, r9, r4, ror lr │ │ │ │ - ldrsbeq pc, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + subseq pc, r9, ip, asr #17 │ │ │ │ andeq r2, r0, r4, ror #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, r9, r4, asr #14 │ │ │ │ - ldrheq lr, [r9], #-216 @ 0xffffff28 │ │ │ │ - subseq pc, r9, r0, asr r5 @ │ │ │ │ + subseq pc, r9, r4, lsr r7 @ │ │ │ │ + subseq lr, r9, r8, lsr #27 │ │ │ │ + subseq pc, r9, r0, asr #10 │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ andeq r1, r0, r8, lsl r7 │ │ │ │ - subseq pc, r9, r4, lsl r3 @ │ │ │ │ - subseq pc, r9, r8, lsr #6 │ │ │ │ + subseq pc, r9, r4, lsl #6 │ │ │ │ + subseq pc, r9, r8, lsl r3 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3672] @ 0xe58 │ │ │ │ ldr r3, [pc, #3588] @ 274bd0 │ │ │ │ sub sp, sp, #388 @ 0x184 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -149826,30 +149826,30 @@ │ │ │ │ str r0, [sp, #116] @ 0x74 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ ldrh r1, [r7, #8] │ │ │ │ ldr r0, [r7, #12] │ │ │ │ bl 1e35f8 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #2872] @ 274bec │ │ │ │ ldr r2, [pc, #2872] @ 274bf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldrb sl, [r5, #7] │ │ │ │ cmp sl, #0 │ │ │ │ bne 2742d8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ add r2, r2, #16 │ │ │ │ @@ -149966,15 +149966,15 @@ │ │ │ │ b 274044 │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ mvn r4, #21 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 273f7c │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ mvn r4, #3 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fae8 │ │ │ │ ldr r0, [sp, #116] @ 0x74 │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -150021,34 +150021,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #2112] @ 274c00 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r7, r8, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 274c04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 273f94 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ mov r8, #1 │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ lsr r7, r4, #31 │ │ │ │ str r4, [sp, #28] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ cmp r7, #0 │ │ │ │ bne 2742e0 │ │ │ │ cmn r4, #4 │ │ │ │ beq 2745f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -150161,15 +150161,15 @@ │ │ │ │ bne 2744c8 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 274540 │ │ │ │ b 2744c8 │ │ │ │ ldr fp, [sp, #80] @ 0x50 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2742dc │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fae8 │ │ │ │ mvn r4, #3 │ │ │ │ b 2742ec │ │ │ │ @@ -150195,15 +150195,15 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str sl, [sp, #136] @ 0x88 │ │ │ │ str sl, [sp, #140] @ 0x8c │ │ │ │ str sl, [sp, #144] @ 0x90 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #1424] @ 274c08 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ @@ -150211,15 +150211,15 @@ │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str sl, [sp, #16] │ │ │ │ mov fp, sl │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1376] @ 274c0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ add r3, sp, #108 @ 0x6c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 274044 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ @@ -150353,25 +150353,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #788] @ 274c20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 27480c │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ bl 270324 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 274980 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sl, #12] │ │ │ │ @@ -150457,28 +150457,28 @@ │ │ │ │ add r0, sp, #136 @ 0x88 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str fp, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 274c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 274044 │ │ │ │ mov r8, r6 │ │ │ │ ldr r6, [sp, #28] │ │ │ │ mov r4, r8 │ │ │ │ b 2747fc │ │ │ │ ldr r0, [pc, #336] @ 274c2c │ │ │ │ @@ -150487,96 +150487,96 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #324] @ 274c30 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 273f94 │ │ │ │ ldr r0, [pc, #296] @ 274c34 │ │ │ │ str fp, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #284] @ 274c38 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov fp, r4 │ │ │ │ b 2746b0 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bge 27470c │ │ │ │ b 2742e0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 274774 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e299c │ │ │ │ + bl 7e298c │ │ │ │ b 27473c │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ mov r8, #1 │ │ │ │ mov sl, r7 │ │ │ │ str r7, [sp, #28] │ │ │ │ b 274414 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #168] @ 274c3c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 27480c │ │ │ │ ldr r0, [pc, #144] @ 274c40 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 274044 │ │ │ │ rsbseq r7, r9, r0, lsr r6 │ │ │ │ rsbseq r7, r9, ip, lsl r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq pc, r9, ip, ror r2 @ │ │ │ │ - rsbeq pc, r4, r8, ror #29 │ │ │ │ + subseq pc, r9, ip, ror #4 │ │ │ │ + ldrdeq pc, [r4], #-232 @ 0xffffff18 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, r9, r8, lsr #8 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq lr, r9, r0, lsr #19 │ │ │ │ + @ instruction: 0x0059e990 │ │ │ │ andeq r1, r0, ip, ror #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r9, r4, lsr #28 │ │ │ │ - subseq lr, r9, r4, lsl #26 │ │ │ │ - strdeq sl, [r1], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq lr, r9, r8, lsr sl │ │ │ │ - rsbeq sl, r7, r0, lsr #5 │ │ │ │ - subseq r9, fp, r8, asr #30 │ │ │ │ - ldrdeq sl, [r7], #-20 @ 0xffffffec @ │ │ │ │ + subseq lr, r9, r4, lsl lr │ │ │ │ + ldrsheq lr, [r9], #-196 @ 0xffffff3c │ │ │ │ + rsbeq sl, r1, r8, ror #9 │ │ │ │ + subseq lr, r9, r8, lsr #20 │ │ │ │ + @ instruction: 0x0067a290 │ │ │ │ + subseq r9, fp, r8, lsr pc │ │ │ │ + rsbeq sl, r7, r4, asr #3 │ │ │ │ andeq r2, r0, r8, lsl r9 │ │ │ │ - subseq lr, r9, r8, ror #16 │ │ │ │ - subseq lr, r9, r8, ror #13 │ │ │ │ - subseq lr, r9, ip, lsr #12 │ │ │ │ - subseq lr, r9, r8, lsl #14 │ │ │ │ - subseq lr, r9, r0, asr #12 │ │ │ │ - rsbeq sl, r1, r4, rrx │ │ │ │ - subseq lr, r9, r0, lsl r6 │ │ │ │ - subseq lr, r9, r4, lsl r6 │ │ │ │ - subseq lr, r9, ip, ror r5 │ │ │ │ + subseq lr, r9, r8, asr r8 │ │ │ │ + ldrsbeq lr, [r9], #-104 @ 0xffffff98 │ │ │ │ + subseq lr, r9, ip, lsl r6 │ │ │ │ + ldrsheq lr, [r9], #-104 @ 0xffffff98 │ │ │ │ + subseq lr, r9, r0, lsr r6 │ │ │ │ + rsbeq sl, r1, r4, asr r0 │ │ │ │ + subseq lr, r9, r0, lsl #12 │ │ │ │ + subseq lr, r9, r4, lsl #12 │ │ │ │ + subseq lr, r9, ip, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ add r3, sp, #120 @ 0x78 │ │ │ │ ldr r1, [pc, #1256] @ 27514c │ │ │ │ @@ -150738,15 +150738,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #1520 @ 0x5f0 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 477694 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 27501c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -150780,15 +150780,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #108] @ 0x6c │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp, #116] @ 0x74 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ @@ -150797,15 +150797,15 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 275184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 274d34 │ │ │ │ ldr fp, [sp, #60] @ 0x3c │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 1e310c │ │ │ │ subs r6, r0, #0 │ │ │ │ @@ -150855,70 +150855,70 @@ │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r6, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 275190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 274e00 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [pc, #152] @ 275194 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ b 274d34 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #100] @ 275198 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 274e00 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r9, ip, lsl #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq lr, r9, ip, lsl #10 │ │ │ │ + ldrsheq lr, [r9], #-76 @ 0xffffffb4 │ │ │ │ ldrsheq r6, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq lr, r3, r8, lsl r9 │ │ │ │ - subseq r9, fp, ip, lsr r9 │ │ │ │ + rsbeq lr, r3, r8, lsl #18 │ │ │ │ + subseq r9, fp, ip, lsr #18 │ │ │ │ rsbseq r6, r9, ip, asr #11 │ │ │ │ - rsbeq r1, ip, r4, lsl r5 │ │ │ │ - subseq lr, r9, r8, lsr #7 │ │ │ │ - subseq sp, r9, ip, lsl #18 │ │ │ │ + rsbeq r1, ip, r4, lsl #10 │ │ │ │ + @ instruction: 0x0059e398 │ │ │ │ + ldrsheq sp, [r9], #-140 @ 0xffffff74 │ │ │ │ andeq r1, r0, r8, lsr r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r9, r0, lsr #4 │ │ │ │ - subseq r6, r9, r8, lsr #17 │ │ │ │ + subseq lr, r9, r0, lsl r2 │ │ │ │ + @ instruction: 0x00596898 │ │ │ │ andeq r2, r0, ip, asr #27 │ │ │ │ - ldrsheq lr, [r9], #-16 │ │ │ │ - subseq lr, r9, r8, lsr #2 │ │ │ │ - subseq lr, r9, r4, ror #3 │ │ │ │ + subseq lr, r9, r0, ror #3 │ │ │ │ + subseq lr, r9, r8, lsl r1 │ │ │ │ + ldrsbeq lr, [r9], #-20 @ 0xffffffec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #812] @ 2754e0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ ldr r3, [pc, #808] @ 2754e4 │ │ │ │ @@ -151012,22 +151012,22 @@ │ │ │ │ str r3, [r7, #56] @ 0x38 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ bge 275274 │ │ │ │ ldr r0, [pc, #472] @ 275504 │ │ │ │ mvn r4, #89 @ 0x59 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 2752b8 │ │ │ │ ldr r0, [pc, #456] @ 275508 │ │ │ │ ldr r1, [pc, #456] @ 27550c │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #13 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cc564 │ │ │ │ + bl 7cc554 │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ b 275288 │ │ │ │ ldr r1, [pc, #432] @ 275510 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 42fe9c │ │ │ │ ldr r3, [r7, #60] @ 0x3c │ │ │ │ @@ -151056,26 +151056,26 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 275520 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 275224 │ │ │ │ ldr r3, [pc, #264] @ 275524 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2752b8 │ │ │ │ ldr r3, [pc, #232] @ 275518 │ │ │ │ @@ -151095,60 +151095,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 275528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2752b8 │ │ │ │ ldr r0, [pc, #132] @ 27552c │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 275224 │ │ │ │ ldr r0, [pc, #108] @ 275530 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2752b8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r9, r0, asr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sl, sl, r4, asr #26 │ │ │ │ + subseq sl, sl, r4, lsr sp │ │ │ │ ldrsheq r6, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x0059e198 │ │ │ │ subseq lr, r9, r8, lsl #3 │ │ │ │ - @ instruction: 0x005aac98 │ │ │ │ + subseq lr, r9, r8, ror r1 │ │ │ │ + subseq sl, sl, r8, lsl #25 │ │ │ │ rsbseq r6, r9, r8, lsr #2 │ │ │ │ - ldrheq lr, [r9], #-8 │ │ │ │ + subseq lr, r9, r8, lsr #1 │ │ │ │ addeq r5, r4, r4, asr #28 │ │ │ │ - subseq lr, r9, ip, ror #1 │ │ │ │ - rsbeq r7, r6, r0, ror #29 │ │ │ │ + ldrsbeq lr, [r9], #-12 │ │ │ │ + ldrdeq r7, [r6], #-224 @ 0xffffff20 @ │ │ │ │ andeq r2, r0, r8, ror #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r9, r8, asr pc │ │ │ │ + subseq sp, r9, r8, asr #30 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - subseq lr, r9, r8, asr r0 │ │ │ │ - subseq sp, r9, ip, ror #29 │ │ │ │ - subseq lr, r9, r4, rrx │ │ │ │ + subseq lr, r9, r8, asr #32 │ │ │ │ + ldrsbeq sp, [r9], #-236 @ 0xffffff14 │ │ │ │ + subseq lr, r9, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #472] @ 275724 │ │ │ │ sub sp, sp, #40 @ 0x28 │ │ │ │ ldr r1, [pc, #468] @ 275728 │ │ │ │ @@ -151267,15 +151267,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strh r3, [sp, #28] │ │ │ │ b 2755c8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r9, r8, lsr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r9, r8, asr #31 │ │ │ │ + ldrheq sp, [r9], #-248 @ 0xffffff08 │ │ │ │ rsbseq r5, r9, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r1, sp, #68 @ 0x44 │ │ │ │ @@ -151452,28 +151452,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26fae8 │ │ │ │ cmp r9, #0 │ │ │ │ beq 275974 │ │ │ │ b 275968 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e299c │ │ │ │ + bl 7e298c │ │ │ │ b 2758e8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 26fae8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ bl 26fae8 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2757e0 │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 275980 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ @@ -151568,26 +151568,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 26fae8 │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2757dc │ │ │ │ add r0, r7, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 2757dc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [r7, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 2757dc │ │ │ │ b 275bd8 │ │ │ │ @ instruction: 0x00795c90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrheq sp, [r9], #-220 @ 0xffffff24 │ │ │ │ + subseq sp, r9, ip, lsr #27 │ │ │ │ ldrsheq r5, [r9], #-184 @ 0xffffff48 @ │ │ │ │ - strdeq r4, [r0], #-124 @ 0xffffff84 @ │ │ │ │ + rsbeq r4, r0, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #992] @ 27600c │ │ │ │ ldr r3, [pc, #992] @ 276010 │ │ │ │ @@ -151737,28 +151737,28 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str fp, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 276034 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fae8 │ │ │ │ b 275cf0 │ │ │ │ ldrb r2, [fp, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 275d84 │ │ │ │ @@ -151794,15 +151794,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -151811,53 +151811,53 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #144] @ 27603c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 275ce0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #124] @ 276040 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr fp, [sp, #76] @ 0x4c │ │ │ │ b 275ce0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 276044 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 275ebc │ │ │ │ rsbseq r5, r9, ip, asr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r9, r8, ror #17 │ │ │ │ + ldrsbeq sp, [r9], #-136 @ 0xffffff78 │ │ │ │ rsbseq r5, r9, r0, asr #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq r5, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ - subseq r8, fp, r8, lsl r9 │ │ │ │ + subseq r8, fp, r8, lsl #18 │ │ │ │ andeq r4, r0, r8, ror sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r9, r4, asr #14 │ │ │ │ + subseq sp, r9, r4, lsr r7 │ │ │ │ andeq r1, r0, ip, lsl #7 │ │ │ │ - ldrsbeq sp, [r9], #-84 @ 0xffffffac │ │ │ │ - subseq sp, r9, ip, ror #11 │ │ │ │ - subseq sp, r9, r8, asr r6 │ │ │ │ + subseq sp, r9, r4, asr #11 │ │ │ │ + ldrsbeq sp, [r9], #-92 @ 0xffffffa4 │ │ │ │ + subseq sp, r9, r8, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #612] @ 2762c4 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r2, [pc, #608] @ 2762c8 │ │ │ │ @@ -151986,48 +151986,48 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r5, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, sl, fp} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2762e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2760e0 │ │ │ │ ldr r0, [pc, #76] @ 2762ec │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ b 2760e0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00795394 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r9, r0, lsl #12 │ │ │ │ + ldrsheq sp, [r9], #-80 @ 0xffffffb0 │ │ │ │ rsbseq r5, r9, r0, asr #6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq r5, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r3, r0, r8, ror #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r9, r8, lsl r4 │ │ │ │ - subseq sp, r9, r4, lsr r4 │ │ │ │ + subseq sp, r9, r8, lsl #8 │ │ │ │ + subseq sp, r9, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr ip, [pc, #888] @ 276680 │ │ │ │ ldr r3, [pc, #888] @ 276684 │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ @@ -152159,15 +152159,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #8] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ @@ -152175,15 +152175,15 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #332] @ 2766a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2763bc │ │ │ │ ldr r3, [pc, #316] @ 2766ac │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27643c │ │ │ │ @@ -152209,68 +152209,68 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 2766b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 27643c │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ mov r3, sl │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #112] @ 2766b4 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ b 2763bc │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #16] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 2766b8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 27643c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r5, [r9], #-0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r9, r0, lsr #7 │ │ │ │ + @ instruction: 0x0059d390 │ │ │ │ rsbseq r5, r9, r0, ror r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq sp, r9, r4, lsr #7 │ │ │ │ + @ instruction: 0x0059d394 │ │ │ │ @ instruction: 0x00794f98 │ │ │ │ andeq r4, r0, r0, asr #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r9, r4, asr #3 │ │ │ │ + ldrheq sp, [r9], #-20 @ 0xffffffec │ │ │ │ andeq r4, r0, ip, lsr #16 │ │ │ │ - subseq sp, r9, r0, lsr #3 │ │ │ │ - subseq sp, r9, r8, lsr #2 │ │ │ │ - subseq sp, r9, r8, lsr #3 │ │ │ │ + @ instruction: 0x0059d190 │ │ │ │ + subseq sp, r9, r8, lsl r1 │ │ │ │ + @ instruction: 0x0059d198 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3816] @ 0xee8 │ │ │ │ ldr ip, [pc, #808] @ 2769fc │ │ │ │ ldr r3, [pc, #808] @ 276a00 │ │ │ │ sub sp, sp, #244 @ 0xf4 │ │ │ │ @@ -152401,30 +152401,30 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {sl, fp} │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 276a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 27678c │ │ │ │ ldr r3, [pc, #248] @ 276a28 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 276854 │ │ │ │ ldr r3, [pc, #216] @ 276a1c │ │ │ │ @@ -152443,57 +152443,57 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 276a2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 276854 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #92] @ 276a30 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 27678c │ │ │ │ ldr r0, [pc, #76] @ 276a34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 276854 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r9, r4, lsr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r9, r4, lsl r1 │ │ │ │ + subseq sp, r9, r4, lsl #2 │ │ │ │ @ instruction: 0x00794c90 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r9, r4, asr #24 │ │ │ │ - subseq r7, ip, r4, lsr #11 │ │ │ │ + @ instruction: 0x005c7594 │ │ │ │ andeq r2, r0, r8, ror r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r9, ip, asr #30 │ │ │ │ + subseq ip, r9, ip, lsr pc │ │ │ │ andeq r3, r0, ip, ror r2 │ │ │ │ - subseq ip, r9, ip, asr #30 │ │ │ │ - subseq ip, r9, r0, ror #29 │ │ │ │ - subseq ip, r9, r0, asr #30 │ │ │ │ + subseq ip, r9, ip, lsr pc │ │ │ │ + ldrsbeq ip, [r9], #-224 @ 0xffffff20 │ │ │ │ + subseq ip, r9, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #436] @ 276c04 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r1, [pc, #432] @ 276c08 │ │ │ │ @@ -152579,47 +152579,47 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 276c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 276abc │ │ │ │ ldr r0, [pc, #72] @ 276c2c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #16] │ │ │ │ b 276abc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r9, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r5, r9, r4, lsr #27 │ │ │ │ + @ instruction: 0x00595d94 │ │ │ │ rsbseq r4, r9, r4, ror #18 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq r4, [r9], #-128 @ 0xffffff80 @ │ │ │ │ andeq r1, r0, ip, lsl r2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r9, ip, lsl #27 │ │ │ │ - subseq ip, r9, r8, lsr #27 │ │ │ │ + subseq ip, r9, ip, ror sp │ │ │ │ + @ instruction: 0x0059cd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ @@ -152763,15 +152763,15 @@ │ │ │ │ str r8, [sp, #100] @ 0x64 │ │ │ │ b 276de0 │ │ │ │ ldr r0, [pc, #796] @ 27719c │ │ │ │ ldr r1, [pc, #796] @ 2771a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #15 │ │ │ │ - bl 7cc564 │ │ │ │ + bl 7cc554 │ │ │ │ mvn r9, #19 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 26fae8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2714a4 │ │ │ │ @@ -152794,22 +152794,22 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #688] @ 2771a8 │ │ │ │ ldr r1, [pc, #688] @ 2771ac │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #14 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ - bl 7cc564 │ │ │ │ + bl 7cc554 │ │ │ │ b 276ce0 │ │ │ │ ldr r0, [pc, #664] @ 2771b0 │ │ │ │ ldr r1, [pc, #664] @ 2771b4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #16 │ │ │ │ - bl 7cc564 │ │ │ │ + bl 7cc554 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ mvn r9, #94 @ 0x5e │ │ │ │ bl 26fae8 │ │ │ │ b 276ea0 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ @@ -152866,25 +152866,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 2771c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 276e94 │ │ │ │ ldr r3, [pc, #364] @ 2771cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 276cd0 │ │ │ │ ldr r3, [pc, #332] @ 2771c0 │ │ │ │ @@ -152906,28 +152906,28 @@ │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2771d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 276cd0 │ │ │ │ ldr r4, [sp, #76] @ 0x4c │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ movne r9, fp │ │ │ │ @@ -152938,51 +152938,51 @@ │ │ │ │ mvn r9, #0 │ │ │ │ b 276f44 │ │ │ │ ldr r0, [pc, #152] @ 2771d4 │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ b 276cd0 │ │ │ │ mov r6, r4 │ │ │ │ b 276f8c │ │ │ │ ldr r0, [pc, #116] @ 2771d8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 276e94 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r9, r4, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r9, r0, asr #1 │ │ │ │ + ldrheq ip, [r9], #-0 │ │ │ │ rsbseq r4, r9, r4, asr r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq pc, r2, ip, ror #22 │ │ │ │ - subseq ip, r9, r0, asr sp │ │ │ │ + rsbeq pc, r2, ip, asr fp @ │ │ │ │ + subseq ip, r9, r0, asr #26 │ │ │ │ addeq r4, r4, r4, lsl #6 │ │ │ │ - ldrsheq ip, [r9], #-180 @ 0xffffff4c │ │ │ │ + subseq ip, r9, r4, ror #23 │ │ │ │ rsbseq r4, r9, r8, asr #10 │ │ │ │ addeq r4, r4, ip, lsl #5 │ │ │ │ - subseq ip, r9, r8, asr #22 │ │ │ │ + subseq ip, r9, r8, lsr fp │ │ │ │ addeq r4, r4, ip, ror #4 │ │ │ │ - @ instruction: 0x0059cb90 │ │ │ │ - rsbeq r4, r0, r0, asr r9 │ │ │ │ + subseq ip, r9, r0, lsl #23 │ │ │ │ + rsbeq r4, r0, r0, asr #18 │ │ │ │ andeq r3, r0, ip, ror #4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq ip, [r9], #-168 @ 0xffffff58 │ │ │ │ + subseq ip, r9, r8, lsr #21 │ │ │ │ andeq r2, r0, r0, asr #18 │ │ │ │ - subseq ip, r9, r8, asr #17 │ │ │ │ - subseq ip, r9, r8, asr #17 │ │ │ │ - ldrsbeq ip, [r9], #-156 @ 0xffffff64 │ │ │ │ + ldrheq ip, [r9], #-136 @ 0xffffff78 │ │ │ │ + ldrheq ip, [r9], #-136 @ 0xffffff78 │ │ │ │ + subseq ip, r9, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r1, [pc, #636] @ 277470 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ @@ -153112,53 +153112,53 @@ │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 277494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 277288 │ │ │ │ ldr r0, [pc, #76] @ 277498 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [sp, #40] @ 0x28 │ │ │ │ b 277288 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r4, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r9, r8, asr #18 │ │ │ │ + subseq ip, r9, r8, lsr r9 │ │ │ │ @ instruction: 0x00794198 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r9, r0, lsr r1 │ │ │ │ andeq r4, r0, ip, lsr #18 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r9, r4, asr r7 │ │ │ │ - subseq ip, r9, r0, lsl #15 │ │ │ │ + subseq ip, r9, r4, asr #14 │ │ │ │ + subseq ip, r9, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #1236] @ 277988 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ ldr r3, [pc, #1232] @ 27798c │ │ │ │ @@ -153372,28 +153372,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r6, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 2779b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 27753c │ │ │ │ ldr fp, [r6, #4] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r1, fp │ │ │ │ bl 1e310c │ │ │ │ subs r9, r0, #0 │ │ │ │ @@ -153427,69 +153427,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r9, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 2779bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fae8 │ │ │ │ b 277658 │ │ │ │ ldr r0, [pc, #140] @ 2779c0 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ b 27753c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r0, [pc, #104] @ 2779c4 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fae8 │ │ │ │ b 277658 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r9, r0, asr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrheq ip, [r9], #-20 @ 0xffffffec │ │ │ │ + subseq ip, r9, r4, lsr #3 │ │ │ │ rsbseq r3, r9, r8, ror #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r7, r6, ip, ror #3 │ │ │ │ + ldrdeq r7, [r6], #-28 @ 0xffffffe4 @ │ │ │ │ rsbseq r3, r9, ip, ror sp │ │ │ │ - rsbeq r7, r6, r4, asr #1 │ │ │ │ + strheq r7, [r6], #-4 @ │ │ │ │ ldrdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq ip, [r9], #-60 @ 0xffffffc4 │ │ │ │ + subseq ip, r9, ip, asr #7 │ │ │ │ andeq r3, r0, r8, lsl #8 │ │ │ │ - subseq ip, r9, r4, lsl #7 │ │ │ │ - subseq ip, r9, r4, lsr #6 │ │ │ │ - subseq ip, r9, ip, ror #6 │ │ │ │ + subseq ip, r9, r4, ror r3 │ │ │ │ + subseq ip, r9, r4, lsl r3 │ │ │ │ + subseq ip, r9, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1032] @ 277dec │ │ │ │ ldr r3, [pc, #1032] @ 277df0 │ │ │ │ @@ -153666,15 +153666,15 @@ │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #108] @ 0x6c │ │ │ │ str r5, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #116] @ 0x74 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp, #8] │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ @@ -153688,15 +153688,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 277e10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 277a5c │ │ │ │ ldr r3, [pc, #256] @ 277e14 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 277b54 │ │ │ │ @@ -153715,60 +153715,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #104 @ 0x68 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 277e18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 277b54 │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #64] @ 0x40 │ │ │ │ mov r3, r8 │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #12] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #96] @ 277e1c │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [sp, #100] @ 0x64 │ │ │ │ b 277a5c │ │ │ │ ldr r0, [pc, #72] @ 277e20 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 277b54 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r9, r4, lsl sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r9, r4, ror #5 │ │ │ │ + ldrsbeq ip, [r9], #-36 @ 0xffffffdc │ │ │ │ rsbseq r3, r9, r4, asr #19 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r9, r4, lsl #17 │ │ │ │ andeq r2, r0, r4, lsr #15 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r9, ip │ │ │ │ + ldrsheq fp, [r9], #-252 @ 0xffffff04 │ │ │ │ andeq r4, r0, r0, asr #7 │ │ │ │ - subseq ip, r9, r8, rrx │ │ │ │ - subseq fp, r9, r4, asr #31 │ │ │ │ - subseq ip, r9, r4, asr #32 │ │ │ │ + subseq ip, r9, r8, asr r0 │ │ │ │ + ldrheq fp, [r9], #-244 @ 0xffffff0c │ │ │ │ + subseq ip, r9, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3696] @ 0xe70 │ │ │ │ ldr r7, [pc, #1180] @ 2782d8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1176] @ 2782dc │ │ │ │ @@ -153886,15 +153886,15 @@ │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ ldr sl, [ip, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ sub sl, sl, #24 │ │ │ │ strd r2, [sp, #240] @ 0xf0 │ │ │ │ beq 278028 │ │ │ │ mov r0, sl │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ cmp sl, r1 │ │ │ │ subne sl, sl, r1 │ │ │ │ moveq sl, r1 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ mov r1, r6 │ │ │ │ ldrd r6, [fp, #48] @ 0x30 │ │ │ │ add r3, sp, #264 @ 0x108 │ │ │ │ @@ -153984,28 +153984,28 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str sl, [sp, #16] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 278304 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 277f34 │ │ │ │ ldr r3, [pc, #292] @ 278308 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ beq 277ee0 │ │ │ │ @@ -154027,65 +154027,65 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str fp, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 27830c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 277ee0 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ mov r3, fp │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #116] @ 278310 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ b 277ee0 │ │ │ │ ldr r0, [pc, #96] @ 278314 │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 277f34 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ ldrheq r3, [r9], #-84 @ 0xffffffac @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0059bf98 │ │ │ │ + subseq fp, r9, r8, lsl #31 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r9, r8, lsr #9 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - @ instruction: 0x005d3390 │ │ │ │ + subseq r3, sp, r0, lsl #7 │ │ │ │ andeq r3, r0, r8, ror #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r9, ip, ror #25 │ │ │ │ + ldrsbeq fp, [r9], #-204 @ 0xffffff34 │ │ │ │ andeq r1, r0, ip, ror #3 │ │ │ │ - subseq fp, r9, ip, asr #23 │ │ │ │ - subseq fp, r9, ip, ror #23 │ │ │ │ - subseq fp, r9, r0, ror #24 │ │ │ │ + ldrheq fp, [r9], #-188 @ 0xffffff44 │ │ │ │ + ldrsbeq fp, [r9], #-188 @ 0xffffff44 │ │ │ │ + subseq fp, r9, r0, asr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #656] @ 2785c0 │ │ │ │ ldr r3, [pc, #656] @ 2785c4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -154187,23 +154187,23 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #32 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2785e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 27839c │ │ │ │ ldr r3, [pc, #236] @ 2785ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 278408 │ │ │ │ @@ -154223,54 +154223,54 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #32 │ │ │ │ str sl, [sp, #32] │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r7, r9, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2785f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 278408 │ │ │ │ ldr r0, [pc, #108] @ 2785f4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #20] │ │ │ │ b 27839c │ │ │ │ ldr r0, [pc, #80] @ 2785f8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 278408 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r9, ip, asr #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x00603590 │ │ │ │ + rsbeq r3, r0, r0, lsl #11 │ │ │ │ rsbseq r3, r9, r4, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq fp, r4, ip, lsl sl │ │ │ │ + rsbeq fp, r4, ip, lsl #20 │ │ │ │ rsbseq r2, r9, ip, asr #31 │ │ │ │ andeq r2, r0, r8, ror #30 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r9, r8, lsl #21 │ │ │ │ + subseq fp, r9, r8, ror sl │ │ │ │ andeq r4, r0, ip, lsl #10 │ │ │ │ - subseq fp, r9, r0, asr sl │ │ │ │ - subseq fp, r9, r0, lsl sl │ │ │ │ - subseq fp, r9, ip, asr #20 │ │ │ │ + subseq fp, r9, r0, asr #20 │ │ │ │ + subseq fp, r9, r0, lsl #20 │ │ │ │ + subseq fp, r9, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #464] @ 2787e4 │ │ │ │ sub sp, sp, #32 │ │ │ │ ldr r1, [pc, #460] @ 2787e8 │ │ │ │ @@ -154378,24 +154378,24 @@ │ │ │ │ mov r4, r0 │ │ │ │ bne 2787d0 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r4, #7 │ │ │ │ b 278758 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e299c │ │ │ │ + bl 7e298c │ │ │ │ b 278790 │ │ │ │ add r0, r8, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 2787b4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r9, r0, ror #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r9, ip, lsr r0 │ │ │ │ + subseq fp, r9, ip, lsr #32 │ │ │ │ rsbseq r2, r9, r4, asr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1060] @ 278c34 │ │ │ │ @@ -154566,27 +154566,27 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 278c64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ bl 26fae8 │ │ │ │ b 2788ec │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #46 @ 0x2e │ │ │ │ bne 278980 │ │ │ │ @@ -154623,15 +154623,15 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -154640,52 +154640,52 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #140] @ 278c6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2788d8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #124] @ 278c70 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2788d8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #88] @ 278c74 │ │ │ │ str r2, [sp] │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 278aec │ │ │ │ rsbseq r2, r9, r8, ror #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0059b794 │ │ │ │ + subseq fp, r9, r4, lsl #15 │ │ │ │ rsbseq r2, r9, r4, asr #22 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq r2, [r9], #-164 @ 0xffffff5c @ │ │ │ │ andeq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0xfff00000 @ IMB │ │ │ │ - subseq r5, fp, r8, ror #25 │ │ │ │ + ldrsbeq r5, [fp], #-200 @ 0xffffff38 │ │ │ │ andeq r2, r0, r4, lsr #32 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq fp, [r9], #-80 @ 0xffffffb0 │ │ │ │ + subseq fp, r9, r0, asr #11 │ │ │ │ andeq r3, r0, r4, lsr r1 │ │ │ │ - subseq fp, r9, r4, asr r4 │ │ │ │ - subseq fp, r9, ip, ror r4 │ │ │ │ - subseq fp, r9, r0, ror #9 │ │ │ │ + subseq fp, r9, r4, asr #8 │ │ │ │ + subseq fp, r9, ip, ror #8 │ │ │ │ + ldrsbeq fp, [r9], #-64 @ 0xffffffc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1004] @ 279080 │ │ │ │ ldr r3, [pc, #1004] @ 279084 │ │ │ │ @@ -154839,26 +154839,26 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ stm sp, {r7, sl, fp} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #384] @ 2790a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ bl 26fae8 │ │ │ │ b 278d60 │ │ │ │ ldrb r2, [r5, #1] │ │ │ │ cmp r2, #46 @ 0x2e │ │ │ │ bne 278dfc │ │ │ │ @@ -154894,15 +154894,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -154911,54 +154911,54 @@ │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #148] @ 2790b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 278d50 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #128] @ 2790b4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ b 278d50 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 2790b8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 278f2c │ │ │ │ rsbseq r2, r9, r4, ror #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r9, r4, asr r4 │ │ │ │ + subseq fp, r9, r4, asr #8 │ │ │ │ ldrsbeq r2, [r9], #-100 @ 0xffffff9c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r2, r9, r8, ror r6 │ │ │ │ - subseq r5, fp, r4, lsr #17 │ │ │ │ + @ instruction: 0x005b5894 │ │ │ │ andeq r3, r0, r8, asr #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq fp, [r9], #-36 @ 0xffffffdc │ │ │ │ + subseq fp, r9, r4, lsr #5 │ │ │ │ muleq r0, r8, r8 │ │ │ │ - subseq fp, r9, r8, lsr r1 │ │ │ │ - subseq fp, r9, r8, asr r1 │ │ │ │ - ldrheq fp, [r9], #-24 @ 0xffffffe8 │ │ │ │ + subseq fp, r9, r8, lsr #2 │ │ │ │ + subseq fp, r9, r8, asr #2 │ │ │ │ + subseq fp, r9, r8, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3824] @ 0xef0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1092] @ 27951c │ │ │ │ ldr r3, [pc, #1092] @ 279520 │ │ │ │ @@ -155100,15 +155100,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp, #96] @ 0x60 │ │ │ │ str fp, [sp, #100] @ 0x64 │ │ │ │ str fp, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -155117,15 +155117,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #492] @ 279540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 279194 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 26f544 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ str r8, [sp, #8] │ │ │ │ bic r0, r0, #73728 @ 0x12000 │ │ │ │ @@ -155196,64 +155196,64 @@ │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ stm sp, {r7, r8, r9, sl} │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 27954c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 279260 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #128] @ 279550 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 279194 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #92] @ 279554 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 279260 │ │ │ │ rsbseq r2, r9, r0, lsr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r9, r8, lsr r1 │ │ │ │ + subseq fp, r9, r8, lsr #2 │ │ │ │ rsbseq r2, r9, ip, lsl #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r2, r9, r8, lsr r2 │ │ │ │ muleq r0, ip, r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r9, ip, lsr #30 │ │ │ │ - subseq r9, r9, r0, lsr ip │ │ │ │ + subseq sl, r9, ip, lsl pc │ │ │ │ + subseq r9, r9, r0, lsr #24 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - subseq sl, r9, r8, asr #28 │ │ │ │ - subseq sl, r9, ip, ror #27 │ │ │ │ - subseq sl, r9, r0, asr lr │ │ │ │ + subseq sl, r9, r8, lsr lr │ │ │ │ + ldrsbeq sl, [r9], #-220 @ 0xffffff24 │ │ │ │ + subseq sl, r9, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1236] @ 279a48 │ │ │ │ ldr r3, [pc, #1236] @ 279a4c │ │ │ │ @@ -155430,27 +155430,27 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r7, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 279a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 27965c │ │ │ │ ldr r2, [pc, #512] @ 279a78 │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r1, #7 │ │ │ │ @@ -155498,28 +155498,28 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 279a80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 279634 │ │ │ │ mov r0, r5 │ │ │ │ bl 26f544 │ │ │ │ bic r9, r0, #73728 @ 0x12000 │ │ │ │ bic r9, r9, #320 @ 0x140 │ │ │ │ b 279728 │ │ │ │ @@ -155550,44 +155550,44 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #128] @ 279a88 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #16] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 27965c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #96] @ 279a8c │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ b 279634 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r9, r4, lsl #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r9, r0, lsr lr │ │ │ │ - rsbeq r5, r6, r0, asr #5 │ │ │ │ + strheq r5, [r6], #-32 @ 0xffffffe0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, r9, r8, ror sp │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - @ instruction: 0x00599898 │ │ │ │ + subseq r9, r9, r8, lsl #17 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r9, ip, lsr #23 │ │ │ │ - subseq r2, r9, r0, lsr #31 │ │ │ │ + @ instruction: 0x0059ab9c │ │ │ │ + @ instruction: 0x00592f90 │ │ │ │ andeq r1, r0, ip, lsl #1 │ │ │ │ - subseq sl, r9, r4, lsr sl │ │ │ │ - subseq r9, r9, r8, ror #12 │ │ │ │ - subseq sl, r9, ip, asr sl │ │ │ │ - ldrheq sl, [r9], #-144 @ 0xffffff70 │ │ │ │ + subseq sl, r9, r4, lsr #20 │ │ │ │ + subseq r9, r9, r8, asr r6 │ │ │ │ + subseq sl, r9, ip, asr #20 │ │ │ │ + subseq sl, r9, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #412] @ 279c48 │ │ │ │ ldr r3, [pc, #412] @ 279c4c │ │ │ │ @@ -155624,15 +155624,15 @@ │ │ │ │ bl 27c26c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 279be8 │ │ │ │ ldr r0, [r8, #60] @ 0x3c │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ sub r0, r0, #24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r8, [pc, #256] @ 279c54 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ add r8, pc, r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ ldrd r0, [sp, #120] @ 0x78 │ │ │ │ @@ -155645,25 +155645,25 @@ │ │ │ │ movne fp, r9 │ │ │ │ asrne r4, r9, #31 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #32] │ │ │ │ ldrd r0, [sp, #96] @ 0x60 │ │ │ │ moveq r9, fp │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #24] │ │ │ │ ldrd r0, [sp, #88] @ 0x58 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #80] @ 0x50 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r8 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mul r1, r9, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #7 │ │ │ │ @@ -155692,16 +155692,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r9, ip, asr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, r0, r0, lsl #28 │ │ │ │ - subseq sl, r9, r4, ror #18 │ │ │ │ + strdeq r1, [r0], #-208 @ 0xffffff30 @ │ │ │ │ + subseq sl, r9, r4, asr r9 │ │ │ │ ldrsheq r1, [r9], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #568] @ 279eac │ │ │ │ ldr r1, [pc, #568] @ 279eb0 │ │ │ │ @@ -155745,17 +155745,17 @@ │ │ │ │ bne 279cf4 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ add r6, r4, #8 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ strb r3, [r4, #7] │ │ │ │ - bl 7e19e8 │ │ │ │ + bl 7e19d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e1b70 │ │ │ │ + bl 7e1b60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 279d88 │ │ │ │ mov r1, #7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2714a4 │ │ │ │ ldr r2, [pc, #372] @ 279ec0 │ │ │ │ ldr r3, [pc, #352] @ 279eb0 │ │ │ │ @@ -155793,15 +155793,15 @@ │ │ │ │ strne r1, [r3, #24] │ │ │ │ str r4, [r2] │ │ │ │ mov r1, #7 │ │ │ │ str r2, [r4, #24] │ │ │ │ b 279d3c │ │ │ │ ldr r0, [pc, #224] @ 279ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ mov r1, #7 │ │ │ │ b 279d3c │ │ │ │ ldr r2, [pc, #208] @ 279ec8 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 279cdc │ │ │ │ @@ -155820,49 +155820,49 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #32] │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 279ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 279cdc │ │ │ │ ldr r0, [pc, #72] @ 279ed8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r8, [r5, #4] │ │ │ │ ldrsh r3, [sp, #30] │ │ │ │ b 279cdc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r9, r8, lsl #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r4, r7, r4, lsl #27 │ │ │ │ + rsbeq r4, r7, r4, ror sp │ │ │ │ rsbseq r1, r9, r8, asr #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r1, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ - subseq sl, r9, r0, asr #14 │ │ │ │ + subseq sl, r9, r0, lsr r7 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r9, r0, asr r6 │ │ │ │ - subseq sl, r9, r4, ror #12 │ │ │ │ + subseq sl, r9, r0, asr #12 │ │ │ │ + subseq sl, r9, r4, asr r6 │ │ │ │ │ │ │ │ 00279edc : │ │ │ │ ldrh r0, [r0] │ │ │ │ add r0, r0, #24 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00279ee8 : │ │ │ │ @@ -155913,20 +155913,20 @@ │ │ │ │ bne 279fb0 │ │ │ │ ldr r5, [pc, #168] @ 27a04c │ │ │ │ add r5, pc, r5 │ │ │ │ b 279fb0 │ │ │ │ ldr r5, [pc, #160] @ 27a050 │ │ │ │ add r5, pc, r5 │ │ │ │ add r0, r4, #8 │ │ │ │ - bl 7e19d0 │ │ │ │ + bl 7e19c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e1088 │ │ │ │ + bl 7e1078 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e16d8 │ │ │ │ + b 7e16c8 │ │ │ │ ldr r5, [pc, #128] @ 27a054 │ │ │ │ add r5, pc, r5 │ │ │ │ b 279fb0 │ │ │ │ ldr r3, [pc, #120] @ 27a058 │ │ │ │ sub r2, r2, #100 @ 0x64 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ lsr r3, r3, r2 │ │ │ │ @@ -155998,41 +155998,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ beq 27a198 │ │ │ │ ldr r1, [pc, #192] @ 27a1b8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7d65a8 │ │ │ │ + bl 7d6598 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d5cb8 │ │ │ │ + bl 7d5ca8 │ │ │ │ ldr r3, [r6, #288] @ 0x120 │ │ │ │ add r5, r4, #4352 @ 0x1100 │ │ │ │ cmp r3, #0 │ │ │ │ add r5, r5, #32 │ │ │ │ beq 27a1ac │ │ │ │ ldr r1, [pc, #148] @ 27a1bc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7d65a8 │ │ │ │ + bl 7d6598 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d5cb8 │ │ │ │ + bl 7d5ca8 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r5, r5, #8 │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ cmp r3, #0 │ │ │ │ beq 27a16c │ │ │ │ ldr r1, [pc, #104] @ 27a1c0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7d65a8 │ │ │ │ + bl 7d6598 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d5cb8 │ │ │ │ + bl 7d5ca8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e136c │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r6, #248] @ 0xf8 │ │ │ │ @@ -156148,15 +156148,15 @@ │ │ │ │ ldr r3, [r9, #564] @ 0x234 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ bl 1e2878 │ │ │ │ str r0, [r4, #8] │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e26bc │ │ │ │ + bl 7e26ac │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 27a5f8 │ │ │ │ @@ -156186,29 +156186,29 @@ │ │ │ │ ldr r1, [pc, #700] @ 27a690 │ │ │ │ add ip, r4, #4288 @ 0x10c0 │ │ │ │ mov r3, #1 │ │ │ │ add r0, ip, #56 @ 0x38 │ │ │ │ strd sl, [ip, #48] @ 0x30 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7d5bb4 │ │ │ │ + bl 7d5ba4 │ │ │ │ ldr r1, [pc, #672] @ 27a694 │ │ │ │ add r5, r4, #4416 @ 0x1140 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #65536 @ 0x10000 │ │ │ │ add r0, r5, #8 │ │ │ │ - bl 7d5bb4 │ │ │ │ + bl 7d5ba4 │ │ │ │ ldr r1, [pc, #648] @ 27a698 │ │ │ │ mov r3, #1 │ │ │ │ add r0, r4, #4352 @ 0x1100 │ │ │ │ mov r2, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 7d5bb4 │ │ │ │ + bl 7d5ba4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #48] @ 0x30 │ │ │ │ mov lr, #1 │ │ │ │ add r0, r9, #16 │ │ │ │ add ip, r6, #376 @ 0x178 │ │ │ │ add r1, r4, #4480 @ 0x1180 │ │ │ │ @@ -156222,15 +156222,15 @@ │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 1e136c │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r3, [sp, #28] │ │ │ │ strh r3, [sp, #24] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #536] @ 27a69c │ │ │ │ ldr r3, [pc, #504] @ 27a680 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -156252,15 +156252,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #448] @ 27a6ac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r4 │ │ │ │ bl 27a074 │ │ │ │ mov r7, #1 │ │ │ │ b 27a45c │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e16fc │ │ │ │ @@ -156271,15 +156271,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #400] @ 27a6bc │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 27a4f4 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ cmp r1, sl │ │ │ │ beq 27a648 │ │ │ │ ldr r3, [pc, #360] @ 27a6c0 │ │ │ │ ldr r2, [pc, #360] @ 27a6c4 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -156287,64 +156287,64 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #340] @ 27a6cc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 27a4f4 │ │ │ │ mov r2, #31 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [pc, #316] @ 27a6d0 │ │ │ │ ldr r2, [pc, #316] @ 27a6d4 │ │ │ │ ldr r1, [pc, #316] @ 27a6d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp, #8] │ │ │ │ stm sp, {r2, fp} │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #296] @ 27a6dc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 27a4f4 │ │ │ │ ldr r1, [r9, #4] │ │ │ │ ldr r3, [pc, #276] @ 27a6e0 │ │ │ │ ldr r2, [pc, #276] @ 27a6e4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #272] @ 27a6e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #256] @ 27a6ec │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 27a4f4 │ │ │ │ ldr r1, [pc, #240] @ 27a6f0 │ │ │ │ ldr r2, [r6, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cade0 │ │ │ │ + bl 7cadd0 │ │ │ │ b 27a4f4 │ │ │ │ ldr r1, [r6, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #216] @ 27a6f4 │ │ │ │ ldr r2, [pc, #216] @ 27a6f8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #212] @ 27a6fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #192 @ 0xc0 │ │ │ │ ldr r2, [pc, #196] @ 27a700 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 27a4f4 │ │ │ │ ldr r1, [pc, #180] @ 27a704 │ │ │ │ add r1, pc, r1 │ │ │ │ b 27a550 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 27a708 │ │ │ │ ldr r1, [pc, #168] @ 27a70c │ │ │ │ @@ -156355,48 +156355,48 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r1, r9, r0, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r1, [r9], #-20 @ 0xffffffec @ │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - strdeq r9, [r3], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r9, r3, r8, ror #5 │ │ │ │ @ instruction: 0xffff5220 │ │ │ │ @ instruction: 0xffff5288 │ │ │ │ @ instruction: 0xffff521c │ │ │ │ rsbseq r0, r9, r8, ror pc │ │ │ │ - rsbeq fp, fp, ip, lsl #30 │ │ │ │ - @ instruction: 0x0059a190 │ │ │ │ - ldrsheq r8, [r9], #-44 @ 0xffffffd4 │ │ │ │ + strdeq fp, [fp], #-236 @ 0xffffff14 @ │ │ │ │ + subseq sl, r9, r0, lsl #3 │ │ │ │ + subseq r8, r9, ip, ror #5 │ │ │ │ andeq r1, r0, r6, ror #1 │ │ │ │ - rsbeq fp, fp, r4, asr #29 │ │ │ │ - subseq sl, r9, r4, lsl #2 │ │ │ │ - ldrheq r8, [r9], #-44 @ 0xffffffd4 │ │ │ │ + strheq fp, [fp], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsheq sl, [r9], #-4 │ │ │ │ + subseq r8, r9, ip, lsr #5 │ │ │ │ ldrdeq r1, [r0], -lr │ │ │ │ - rsbeq fp, fp, r0, lsl #29 │ │ │ │ - subseq sl, r9, r4 │ │ │ │ - subseq r8, r9, r0, ror r2 │ │ │ │ + rsbeq fp, fp, r0, ror lr │ │ │ │ + ldrsheq r9, [r9], #-244 @ 0xffffff0c │ │ │ │ + subseq r8, r9, r0, ror #4 │ │ │ │ strheq r1, [r0], -r0 │ │ │ │ - rsbeq fp, fp, r8, asr #28 │ │ │ │ - subseq sl, r9, ip, lsr #32 │ │ │ │ - subseq r8, r9, r4, lsr r2 │ │ │ │ + rsbeq fp, fp, r8, lsr lr │ │ │ │ + subseq sl, r9, ip, lsl r0 │ │ │ │ + subseq r8, r9, r4, lsr #4 │ │ │ │ andeq r1, r0, r2, asr #1 │ │ │ │ - rsbeq fp, fp, ip, lsl #28 │ │ │ │ - subseq sl, r9, r0, ror r0 │ │ │ │ - ldrsheq r8, [r9], #-28 @ 0xffffffe4 │ │ │ │ + strdeq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ + subseq sl, r9, r0, rrx │ │ │ │ + subseq r8, r9, ip, ror #3 │ │ │ │ andeq r1, r0, r3, ror #1 │ │ │ │ - subseq sl, r9, r0 │ │ │ │ - strheq fp, [fp], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r9, r9, r4, ror pc │ │ │ │ - subseq r8, r9, ip, lsr #3 │ │ │ │ + ldrsheq r9, [r9], #-240 @ 0xffffff10 │ │ │ │ + rsbeq fp, fp, ip, lsr #27 │ │ │ │ + subseq r9, r9, r4, ror #30 │ │ │ │ + @ instruction: 0x0059819c │ │ │ │ strheq r1, [r0], -r8 │ │ │ │ - subseq r1, r9, r0, ror r2 │ │ │ │ - rsbeq fp, fp, r0, lsl #27 │ │ │ │ - subseq r8, r9, ip, ror r1 │ │ │ │ - subseq r9, r9, r4, ror #29 │ │ │ │ + subseq r1, r9, r0, ror #4 │ │ │ │ + rsbeq fp, fp, r0, ror sp │ │ │ │ + subseq r8, r9, ip, ror #2 │ │ │ │ + ldrsbeq r9, [r9], #-228 @ 0xffffff1c │ │ │ │ muleq r0, lr, r0 │ │ │ │ │ │ │ │ 0027a718 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -156414,31 +156414,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 1e2e54 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r5, sp │ │ │ │ cmp r3, #0 │ │ │ │ str r4, [sp, #16] │ │ │ │ beq 27a788 │ │ │ │ - bl 7e05f0 │ │ │ │ + bl 7e05e0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7beb2c │ │ │ │ + bl 7beb1c │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27a770 │ │ │ │ ldr r0, [pc, #128] @ 27a810 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e1088 │ │ │ │ - bl 7e16d8 │ │ │ │ + bl 7e1078 │ │ │ │ + bl 7e16c8 │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27a7c0 │ │ │ │ - bl 7e05f0 │ │ │ │ + bl 7e05e0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 7beb2c │ │ │ │ + bl 7beb1c │ │ │ │ ldrb r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 27a7a8 │ │ │ │ ldr r2, [pc, #76] @ 27a814 │ │ │ │ ldr r3, [pc, #64] @ 27a80c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -156471,43 +156471,43 @@ │ │ │ │ cmp r7, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ bne 27a8f8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #172] @ 27a904 │ │ │ │ ldr r2, [pc, #172] @ 27a908 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r8, [r4, #16] │ │ │ │ add r1, r5, #16 │ │ │ │ str r7, [r0] │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ add r0, r8, #16 │ │ │ │ blx r3 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 27a8dc │ │ │ │ mov r4, #0 │ │ │ │ str r3, [r6] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -156518,15 +156518,15 @@ │ │ │ │ ldr r4, [r4] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27a8bc │ │ │ │ mvn r4, #3 │ │ │ │ b 27a8c0 │ │ │ │ rsbseq r0, r9, r4, asr #23 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsheq r8, [r9], #-24 @ 0xffffffe8 │ │ │ │ + subseq r8, r9, r8, ror #3 │ │ │ │ │ │ │ │ 0027a90c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ sub sp, sp, #188 @ 0xbc │ │ │ │ @@ -156546,28 +156546,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r6, [sp, #224] @ 0xe0 │ │ │ │ ldr r5, [sp, #228] @ 0xe4 │ │ │ │ str r2, [sp, #32] │ │ │ │ bne 27ad0c │ │ │ │ mov r9, r0 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #960] @ 27ad3c │ │ │ │ ldr r2, [pc, #960] @ 27ad40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, r3] │ │ │ │ mov r3, r8 │ │ │ │ str r0, [sp] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp, #12] │ │ │ │ ldr fp, [r9, #16] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ @@ -156720,22 +156720,22 @@ │ │ │ │ cmp r3, #1 │ │ │ │ beq 27acc0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r1, [pc, #304] @ 27ad50 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ add r0, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7c34ec │ │ │ │ + bl 7c34dc │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 270c58 │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [sp] │ │ │ │ movlt r3, r4 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r2, [pc, #260] @ 27ad54 │ │ │ │ ldr r3, [pc, #224] @ 27ad34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -156760,19 +156760,19 @@ │ │ │ │ bl 1e1060 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r3] │ │ │ │ b 27ab04 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 7e2208 │ │ │ │ + bl 7e21f8 │ │ │ │ b 27ac2c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r0, r3, #24 │ │ │ │ - bl 7e1cec │ │ │ │ + bl 7e1cdc │ │ │ │ b 27aa1c │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mov r4, #0 │ │ │ │ b 27abec │ │ │ │ ldr r3, [fp, #12] │ │ │ │ mvn r4, #3 │ │ │ │ str r5, [sp] │ │ │ │ @@ -156790,19 +156790,19 @@ │ │ │ │ str r2, [sp] │ │ │ │ b 27abec │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r9, ip, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r9, r4, lsr #21 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsbeq r8, [r9], #-8 │ │ │ │ + subseq r8, r9, r8, asr #1 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r8, r9, r0, lsl r5 │ │ │ │ - rsbeq fp, r2, r4, ror lr │ │ │ │ - ldrsheq r8, [r9], #-40 @ 0xffffffd8 │ │ │ │ + subseq r8, r9, r0, lsl #10 │ │ │ │ + rsbeq fp, r2, r4, ror #28 │ │ │ │ + subseq r8, r9, r8, ror #5 │ │ │ │ rsbseq r0, r9, ip, lsr #15 │ │ │ │ │ │ │ │ 0027ad58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -156810,55 +156810,55 @@ │ │ │ │ ldr r5, [pc, #172] @ 27ae20 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 27ae14 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #144] @ 27ae24 │ │ │ │ ldr r2, [pc, #144] @ 27ae28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r5, r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bge 27adf4 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ asr r5, r4, #31 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ mvn r5, #0 │ │ │ │ b 27adf8 │ │ │ │ rsbseq r0, r9, r4, lsl #13 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrheq r7, [r9], #-200 @ 0xffffff38 │ │ │ │ + subseq r7, r9, r8, lsr #25 │ │ │ │ │ │ │ │ 0027ae2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -156874,42 +156874,42 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [r0, #16] │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #92] @ 27aee8 │ │ │ │ ldr r2, [pc, #92] @ 27aeec │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r3, #84] @ 0x54 │ │ │ │ add r1, r8, #16 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7e1738 │ │ │ │ + b 7e1728 │ │ │ │ ldrheq r0, [r9], #-84 @ 0xffffffac @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r7, r9, r0, asr #23 │ │ │ │ + ldrheq r7, [r9], #-176 @ 0xffffff50 │ │ │ │ │ │ │ │ 0027aef0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -156923,40 +156923,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r7, [r0, #16] │ │ │ │ mov r6, r1 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #84] @ 27af9c │ │ │ │ ldr r2, [pc, #84] @ 27afa0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ add r1, r6, #16 │ │ │ │ ldr r3, [r3, #72] @ 0x48 │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e1738 │ │ │ │ + b 7e1728 │ │ │ │ rsbseq r0, r9, ip, ror #9 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r7, r9, r4, lsl #22 │ │ │ │ + ldrsheq r7, [r9], #-164 @ 0xffffff5c │ │ │ │ │ │ │ │ 0027afa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -156994,43 +156994,43 @@ │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #8 │ │ │ │ tst r3, #2 │ │ │ │ str r9, [sp, #24] │ │ │ │ bne 27b180 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #348] @ 27b1b8 │ │ │ │ ldr r2, [pc, #348] @ 27b1bc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #96] @ 0x60 │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 27b114 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27b170 │ │ │ │ ldr r2, [pc, #228] @ 27b1c0 │ │ │ │ ldr r3, [pc, #208] @ 27b1b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -157062,38 +157062,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27b190 │ │ │ │ mov r0, r6 │ │ │ │ bl 270c58 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27b0d4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27b0d4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27b050 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27b158 │ │ │ │ mvn r4, #3 │ │ │ │ b 27b0d4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r9, r8, lsr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r9, r8, ror #7 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsheq r7, [r9], #-148 @ 0xffffff6c │ │ │ │ + subseq r7, r9, r4, ror #19 │ │ │ │ rsbseq r0, r9, r0, lsr #6 │ │ │ │ │ │ │ │ 0027b1c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -157105,37 +157105,37 @@ │ │ │ │ ldr r4, [r0, #16] │ │ │ │ bne 27b334 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ bne 27b304 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r2, [pc, #304] @ 27b340 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 27b344 │ │ │ │ ldr r0, [r7, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ add r2, r6, #16 │ │ │ │ ldr r3, [r3, #60] @ 0x3c │ │ │ │ add r1, r6, #8 │ │ │ │ add r0, r4, #16 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ blt 27b2b4 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27b314 │ │ │ │ ldr r3, [pc, #212] @ 27b348 │ │ │ │ ldr r2, [pc, #212] @ 27b34c │ │ │ │ ldr r1, [r7, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -157151,15 +157151,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r8, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27b324 │ │ │ │ cmp r8, #0 │ │ │ │ beq 27b26c │ │ │ │ mov r0, r6 │ │ │ │ @@ -157171,28 +157171,28 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2710c4 │ │ │ │ b 27b294 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27b204 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27b26c │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27b2d0 │ │ │ │ mvn r6, #3 │ │ │ │ b 27b298 │ │ │ │ rsbseq r0, r9, r8, lsl r2 │ │ │ │ - subseq r7, r9, r4, asr #16 │ │ │ │ + subseq r7, r9, r4, lsr r8 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ │ │ │ │ 0027b350 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -157202,40 +157202,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 27b428 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27b420 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r2, [pc, #160] @ 27b42c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 27b430 │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #56] @ 0x38 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27b3e4 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ cmp r4, #0 │ │ │ │ bne 27b404 │ │ │ │ ldr r3, [pc, #60] @ 27b434 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -157245,15 +157245,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27b404 │ │ │ │ rsbseq r0, r9, ip, lsl #1 │ │ │ │ - subseq r7, r9, ip, asr #13 │ │ │ │ + ldrheq r7, [r9], #-108 @ 0xffffff94 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ │ │ │ │ 0027b438 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -157271,76 +157271,76 @@ │ │ │ │ moveq r4, r0 │ │ │ │ beq 27b4f8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27b534 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #228] @ 27b57c │ │ │ │ ldr r2, [pc, #228] @ 27b580 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [r5, #32] │ │ │ │ add r3, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r8 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27b514 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27b544 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27b4f8 │ │ │ │ b 27b544 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27b48c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27b4f8 │ │ │ │ rsbseq pc, r8, r4, lsr #31 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrheq r7, [r9], #-88 @ 0xffffffa8 │ │ │ │ + subseq r7, r9, r8, lsr #11 │ │ │ │ │ │ │ │ 0027b584 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -157351,71 +157351,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27b694 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27b658 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #208] @ 27b6a0 │ │ │ │ ldr r2, [pc, #208] @ 27b6a4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27b62c │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27b668 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27b5c4 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27b63c │ │ │ │ rsbseq pc, r8, r8, asr lr @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r7, r9, r0, lsl #9 │ │ │ │ + subseq r7, r9, r0, ror r4 │ │ │ │ │ │ │ │ 0027b6a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -157424,49 +157424,49 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r8, [r0, #16] │ │ │ │ sub sp, sp, #12 │ │ │ │ bne 27b79c │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #188] @ 27b7a8 │ │ │ │ ldr r2, [pc, #188] @ 27b7ac │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r8, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r4, [r3, #100] @ 0x64 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ add r0, r8, #16 │ │ │ │ mov r3, r7 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27b760 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r8, [r0] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ cmp r8, #95 @ 0x5f │ │ │ │ rsb r4, r8, #0 │ │ │ │ bne 27b744 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 27b584 │ │ │ │ @@ -157475,15 +157475,15 @@ │ │ │ │ movne r4, r0 │ │ │ │ moveq r4, #0 │ │ │ │ b 27b744 │ │ │ │ mvn r4, #3 │ │ │ │ b 27b744 │ │ │ │ rsbseq pc, r8, r8, lsr sp @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r7, r9, r0, ror #6 │ │ │ │ + subseq r7, r9, r0, asr r3 │ │ │ │ │ │ │ │ 0027b7b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -157495,38 +157495,38 @@ │ │ │ │ bne 27b928 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ mov r5, r0 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ bne 27b908 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r2, [pc, #308] @ 27b934 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 27b938 │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, r7 │ │ │ │ add r1, r6, #8 │ │ │ │ ldr r7, [r3, #64] @ 0x40 │ │ │ │ add r0, r4, #16 │ │ │ │ add r3, r6, #16 │ │ │ │ blx r7 │ │ │ │ cmn r0, #1 │ │ │ │ beq 27b8b8 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27b8a8 │ │ │ │ ldr r3, [pc, #212] @ 27b93c │ │ │ │ ldr r2, [pc, #212] @ 27b940 │ │ │ │ ldr r1, [r8, r3] │ │ │ │ ldr r3, [r1] │ │ │ │ @@ -157542,19 +157542,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27b860 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ rsb r6, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27b918 │ │ │ │ cmp r7, #0 │ │ │ │ beq 27b860 │ │ │ │ mov r0, r6 │ │ │ │ @@ -157566,24 +157566,24 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ bl 2710c4 │ │ │ │ b 27b888 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27b7f4 │ │ │ │ add r0, r4, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27b8d4 │ │ │ │ mvn r6, #3 │ │ │ │ b 27b88c │ │ │ │ rsbseq pc, r8, r0, lsr ip @ │ │ │ │ - subseq r7, r9, r4, asr r2 │ │ │ │ + subseq r7, r9, r4, asr #4 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ │ │ │ │ 0027b944 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -157628,28 +157628,28 @@ │ │ │ │ str sl, [sp, #28] │ │ │ │ lsl r3, r3, #20 │ │ │ │ lsr r3, r3, #20 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 27bb8c │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r2, [pc, #508] @ 27bc08 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #496] @ 27bc0c │ │ │ │ ldr r0, [r8, r0] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, sl │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str fp, [sp] │ │ │ │ add fp, r4, #8 │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp, #4] │ │ │ │ ldr r3, [r3, #68] @ 0x44 │ │ │ │ add sl, r5, #16 │ │ │ │ @@ -157659,15 +157659,15 @@ │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ blx ip │ │ │ │ cmp r0, #0 │ │ │ │ bge 27bb00 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r7, [r0] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r7, r7, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27bb7c │ │ │ │ cmp r7, #0 │ │ │ │ bne 27bac0 │ │ │ │ ldr r3, [pc, #368] @ 27bc10 │ │ │ │ @@ -157719,54 +157719,54 @@ │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ ldr r7, [r0] │ │ │ │ mov r0, sl │ │ │ │ rsb r7, r7, #0 │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 270c58 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27ba90 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27ba90 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e299c │ │ │ │ + bl 7e298c │ │ │ │ b 27ba00 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ blx r3 │ │ │ │ mov r0, r9 │ │ │ │ bl 270c58 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27bac0 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27bac0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2710c4 │ │ │ │ b 27bac0 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r9 │ │ │ │ bl 27100c │ │ │ │ b 27bb64 │ │ │ │ mvn r7, #3 │ │ │ │ b 27bac0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0078fa90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r8, r4, ror #20 │ │ │ │ - subseq r7, r9, r8, asr #32 │ │ │ │ + subseq r7, r9, r8, lsr r0 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ andeq r3, r0, r4, asr #9 │ │ │ │ rsbseq pc, r8, r4, lsr r9 @ │ │ │ │ │ │ │ │ 0027bc1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -157777,40 +157777,40 @@ │ │ │ │ ldr r5, [pc, #188] @ 27bcf4 │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27bcec │ │ │ │ mov r7, r1 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r2, [pc, #160] @ 27bcf8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 27bcfc │ │ │ │ ldr r3, [r5, r0] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r0, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, #52] @ 0x34 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27bcb0 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ cmp r4, #0 │ │ │ │ bne 27bcd0 │ │ │ │ ldr r3, [pc, #60] @ 27bd00 │ │ │ │ ldr r2, [r5, r3] │ │ │ │ ldr r3, [r2] │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r2] │ │ │ │ @@ -157820,15 +157820,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27bcd0 │ │ │ │ rsbseq pc, r8, r0, asr #15 │ │ │ │ - subseq r6, r9, r0, lsl #28 │ │ │ │ + ldrsheq r6, [r9], #-208 @ 0xffffff30 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ @ instruction: 0x000035b0 │ │ │ │ │ │ │ │ 0027bd04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -157838,54 +157838,54 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27bdc4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r2 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #140] @ 27bdd0 │ │ │ │ ldr r2, [pc, #140] @ 27bdd4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r0, [r6, #12] │ │ │ │ mov r2, r7 │ │ │ │ ldr r4, [r0, #112] @ 0x70 │ │ │ │ ldr r1, [r2], #16 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r6, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27bda4 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27bda8 │ │ │ │ ldrsbeq pc, [r8], #-104 @ 0xffffff98 @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, r8, lsl #26 │ │ │ │ + ldrsheq r6, [r9], #-200 @ 0xffffff38 │ │ │ │ │ │ │ │ 0027bdd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -157897,72 +157897,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27bef0 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27beb4 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #212] @ 27befc │ │ │ │ ldr r2, [pc, #212] @ 27bf00 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ ldr r3, [r7, #4] │ │ │ │ add r1, r4, #8 │ │ │ │ ldr r7, [r2, #44] @ 0x2c │ │ │ │ add r0, r5, #16 │ │ │ │ add r2, r6, #8 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27be88 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27bec4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27be1c │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27be98 │ │ │ │ rsbseq pc, r8, r4, lsl #12 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, r8, lsr #24 │ │ │ │ + subseq r6, r9, r8, lsl ip │ │ │ │ │ │ │ │ 0027bf04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -157974,56 +157974,56 @@ │ │ │ │ bne 27bfdc │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 42f1b4 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #148] @ 27bfe8 │ │ │ │ ldr r2, [pc, #148] @ 27bfec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #92] @ 0x5c │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27bfbc │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27bfc0 │ │ │ │ ldrsbeq pc, [r8], #-68 @ 0xffffffbc @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsheq r6, [r9], #-168 @ 0xffffff58 │ │ │ │ + subseq r6, r9, r8, ror #21 │ │ │ │ │ │ │ │ 0027bff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r6, [r0, #7] │ │ │ │ @@ -158035,56 +158035,56 @@ │ │ │ │ bne 27c0c8 │ │ │ │ mov r4, r1 │ │ │ │ ldr r0, [r8, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ mov r9, r3 │ │ │ │ bl 42f1b4 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #148] @ 27c0d4 │ │ │ │ ldr r2, [pc, #148] @ 27c0d8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r1, [r8, #12] │ │ │ │ ldrd r6, [sp, #48] @ 0x30 │ │ │ │ mov r2, r5 │ │ │ │ strd r6, [sp] │ │ │ │ mov r3, r9 │ │ │ │ ldr r5, [r1, #88] @ 0x58 │ │ │ │ add r0, r8, #16 │ │ │ │ add r1, r4, #16 │ │ │ │ blx r5 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c0a8 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c0ac │ │ │ │ rsbseq pc, r8, r8, ror #7 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, ip, lsl #20 │ │ │ │ + ldrsheq r6, [r9], #-156 @ 0xffffff64 │ │ │ │ │ │ │ │ 0027c0dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -158095,31 +158095,31 @@ │ │ │ │ ldr r6, [r0, #16] │ │ │ │ bne 27c258 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r5, r2 │ │ │ │ bne 27c230 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #316] @ 27c264 │ │ │ │ ldr r2, [pc, #316] @ 27c268 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r9, #4096 @ 0x1000 │ │ │ │ add r8, r6, #16 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ mov r0, #4096 @ 0x1000 │ │ │ │ bl 1e37d8 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [r5, #4] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ @@ -158130,15 +158130,15 @@ │ │ │ │ blt 27c1d4 │ │ │ │ cmp r9, r4 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ beq 27c240 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r0, r4] │ │ │ │ strh r4, [r5] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c204 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -158148,45 +158148,45 @@ │ │ │ │ ldr r0, [r5, #4] │ │ │ │ bl 1e136c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #4] │ │ │ │ strh r3, [r5] │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ beq 27c1b8 │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r6, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27c11c │ │ │ │ lsl r9, r9, #1 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r9 │ │ │ │ bl 1e37d8 │ │ │ │ mov r2, r0 │ │ │ │ b 27c16c │ │ │ │ mvn r4, #3 │ │ │ │ b 27c1b8 │ │ │ │ rsbseq pc, r8, r0, lsl #6 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, r8, lsr #18 │ │ │ │ + subseq r6, r9, r8, lsl r9 │ │ │ │ │ │ │ │ 0027c26c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -158197,71 +158197,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27c37c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27c340 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #208] @ 27c388 │ │ │ │ ldr r2, [pc, #208] @ 27c38c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #116] @ 0x74 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c314 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c350 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27c2ac │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c324 │ │ │ │ rsbseq pc, r8, r0, ror r1 @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - @ instruction: 0x00596798 │ │ │ │ + subseq r6, r9, r8, lsl #15 │ │ │ │ │ │ │ │ 0027c390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -158290,41 +158290,41 @@ │ │ │ │ bne 27c4f0 │ │ │ │ mov r0, r4 │ │ │ │ bl 270c14 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c4d0 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #228] @ 27c508 │ │ │ │ ldr r2, [pc, #228] @ 27c50c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r3, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c480 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c4e0 │ │ │ │ ldr r2, [pc, #120] @ 27c510 │ │ │ │ ldr r3, [pc, #100] @ 27c500 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158338,28 +158338,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27c418 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27c490 │ │ │ │ mvn r4, #3 │ │ │ │ b 27c490 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, r8, ip, asr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r8, r8 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, ip, lsr #12 │ │ │ │ + subseq r6, r9, ip, lsl r6 │ │ │ │ rsbseq lr, r8, r4, ror #30 │ │ │ │ │ │ │ │ 0027c514 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158371,71 +158371,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27c624 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27c5e8 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #208] @ 27c630 │ │ │ │ ldr r2, [pc, #208] @ 27c634 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [r3, #32] │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c5bc │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c5f8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27c554 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c5cc │ │ │ │ rsbseq lr, r8, r8, asr #29 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsheq r6, [r9], #-64 @ 0xffffffc0 │ │ │ │ + subseq r6, r9, r0, ror #9 │ │ │ │ │ │ │ │ 0027c638 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -158466,41 +158466,41 @@ │ │ │ │ mov r4, r1 │ │ │ │ bl 270c14 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ tst r3, #2 │ │ │ │ str r6, [sp, #12] │ │ │ │ bne 27c780 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #228] @ 27c7b8 │ │ │ │ ldr r2, [pc, #228] @ 27c7bc │ │ │ │ ldr r3, [r7, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ mov r2, r9 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c730 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c790 │ │ │ │ ldr r2, [pc, #120] @ 27c7c0 │ │ │ │ ldr r3, [pc, #100] @ 27c7b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -158514,28 +158514,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27c6c8 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27c740 │ │ │ │ mvn r4, #3 │ │ │ │ b 27c740 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r8, r4, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, r8, r8, ror sp │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, ip, ror r3 │ │ │ │ + subseq r6, r9, ip, ror #6 │ │ │ │ ldrheq lr, [r8], #-196 @ 0xffffff3c @ │ │ │ │ │ │ │ │ 0027c7c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -158548,72 +158548,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27c8dc │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27c8a0 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #212] @ 27c8e8 │ │ │ │ ldr r2, [pc, #212] @ 27c8ec │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #108] @ 0x6c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27c874 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27c8b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27c808 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27c884 │ │ │ │ rsbseq lr, r8, r8, lsl ip │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, ip, lsr r2 │ │ │ │ + subseq r6, r9, ip, lsr #4 │ │ │ │ │ │ │ │ 0027c8f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -158653,43 +158653,43 @@ │ │ │ │ ldrd r2, [sp, #96] @ 0x60 │ │ │ │ add r6, sp, #8 │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ tst r3, #2 │ │ │ │ bne 27cad4 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #348] @ 27cb0c │ │ │ │ ldr r2, [pc, #348] @ 27cb10 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ add r9, r5, #16 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ ldr sl, [r2, #28] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 27ca68 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27cac4 │ │ │ │ ldr r2, [pc, #228] @ 27cb14 │ │ │ │ ldr r3, [pc, #208] @ 27cb04 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -158721,38 +158721,38 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27cae4 │ │ │ │ mov r0, r6 │ │ │ │ bl 270c58 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27ca28 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27ca28 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27c9a4 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27caac │ │ │ │ mvn r4, #3 │ │ │ │ b 27ca28 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r8, ip, ror #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0078ea9c │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r6, r9, r0, lsr #1 │ │ │ │ + @ instruction: 0x00596090 │ │ │ │ rsbseq lr, r8, ip, asr #19 │ │ │ │ │ │ │ │ 0027cb18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -158763,69 +158763,69 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27cc1c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r6, r1 │ │ │ │ tst r3, #2 │ │ │ │ bne 27cbe0 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr ip, [pc, #200] @ 27cc28 │ │ │ │ ldr r2, [pc, #200] @ 27cc2c │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #4] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r1, [r6, #4] │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27cbb4 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27cbf0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27cb54 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27cbc4 │ │ │ │ rsbseq lr, r8, r4, asr #17 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsheq r5, [r9], #-224 @ 0xffffff20 │ │ │ │ + subseq r5, r9, r0, ror #29 │ │ │ │ │ │ │ │ 0027cc30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r3 │ │ │ │ @@ -158837,72 +158837,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27cd48 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27cd0c │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #212] @ 27cd54 │ │ │ │ ldr r2, [pc, #212] @ 27cd58 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r7, #4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r3, #144] @ 0x90 │ │ │ │ add r0, r5, #16 │ │ │ │ mov r3, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27cce0 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27cd1c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27cc74 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27ccf0 │ │ │ │ rsbseq lr, r8, ip, lsr #15 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsbeq r5, [r9], #-208 @ 0xffffff30 │ │ │ │ + subseq r5, r9, r0, asr #27 │ │ │ │ │ │ │ │ 0027cd5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r4, [r0, #7] │ │ │ │ @@ -158910,53 +158910,53 @@ │ │ │ │ cmp r4, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #16] │ │ │ │ bne 27ce18 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #136] @ 27ce24 │ │ │ │ ldr r2, [pc, #136] @ 27ce28 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r7, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #104] @ 0x68 │ │ │ │ ldr r1, [r8, #4] │ │ │ │ add r0, r7, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27cdf8 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27cdfc │ │ │ │ rsbseq lr, r8, r0, lsl #13 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrheq r5, [r9], #-192 @ 0xffffff40 │ │ │ │ + subseq r5, r9, r0, lsr #25 │ │ │ │ │ │ │ │ 0027ce2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r7, [r0, #7] │ │ │ │ @@ -158965,29 +158965,29 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r9, [r0, #16] │ │ │ │ sub sp, sp, #20 │ │ │ │ bne 27cefc │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #152] @ 27cf08 │ │ │ │ ldr r2, [pc, #152] @ 27cf0c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [r9, #12] │ │ │ │ ldr lr, [lr, #4] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r1, r4 │ │ │ │ str lr, [sp] │ │ │ │ mov r3, r5 │ │ │ │ @@ -158995,27 +158995,27 @@ │ │ │ │ add r0, r9, #16 │ │ │ │ blx r4 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27cedc │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27cee0 │ │ │ │ ldrheq lr, [r8], #-84 @ 0xffffffac @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsbeq r5, [r9], #-188 @ 0xffffff44 │ │ │ │ + subseq r5, r9, ip, asr #23 │ │ │ │ │ │ │ │ 0027cf10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -159054,44 +159054,44 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [r5, #24] │ │ │ │ add r6, sp, #16 │ │ │ │ tst r3, #2 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ str r3, [sp, #24] │ │ │ │ bne 27d0f4 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #356] @ 27d130 │ │ │ │ ldr r2, [pc, #356] @ 27d134 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, sl │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r1, r9 │ │ │ │ add r9, r5, #16 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r4 │ │ │ │ ldr sl, [r3, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r8, #4] │ │ │ │ blx sl │ │ │ │ cmp r0, #0 │ │ │ │ bge 27d088 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ rsb r4, r4, #0 │ │ │ │ tst r3, #2 │ │ │ │ bne 27d0e4 │ │ │ │ ldr r2, [pc, #232] @ 27d138 │ │ │ │ ldr r3, [pc, #208] @ 27d124 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -159123,39 +159123,39 @@ │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r6 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 27d104 │ │ │ │ mov r0, r6 │ │ │ │ bl 270c58 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ beq 27d048 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ b 27d048 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27cfc0 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ b 27d0cc │ │ │ │ mvn r4, #3 │ │ │ │ b 27d048 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r8, ip, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, r8, ip, ror r4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, r4, lsl #21 │ │ │ │ + subseq r5, r9, r4, ror sl │ │ │ │ rsbseq lr, r8, ip, lsr #7 │ │ │ │ │ │ │ │ 0027d13c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -159181,42 +159181,42 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r9, [r0, #7] │ │ │ │ cmp r9, #0 │ │ │ │ bne 27d270 │ │ │ │ mov r5, r1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #188] @ 27d27c │ │ │ │ ldr r2, [pc, #188] @ 27d280 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r4, #16 │ │ │ │ ldr r6, [r2, #136] @ 0x88 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d220 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r4, [r0] │ │ │ │ rsb r4, r4, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -159232,34 +159232,34 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d180 │ │ │ │ @ instruction: 0x0078e29c │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, ip, lsl #17 │ │ │ │ - b 7e16d8 │ │ │ │ + subseq r5, r9, ip, ror r8 │ │ │ │ + b 7e16c8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 7e16d8 │ │ │ │ + bl 7e16c8 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 0027d2ac : │ │ │ │ mov r3, r0 │ │ │ │ ldr r2, [pc, #16] @ 27d2c8 │ │ │ │ ldr r0, [pc, #16] @ 27d2cc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r3 │ │ │ │ - b 7e3aec │ │ │ │ + b 7e3adc │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ @ instruction: 0xffffffc4 │ │ │ │ │ │ │ │ 0027d2d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -159273,72 +159273,72 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ bne 27d3e8 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27d3ac │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #212] @ 27d3f4 │ │ │ │ ldr r2, [pc, #212] @ 27d3f8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r2, [r5, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ ldr r7, [r2, #124] @ 0x7c │ │ │ │ add r0, r5, #16 │ │ │ │ mov r2, r6 │ │ │ │ blx r7 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d380 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d3bc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27d314 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d390 │ │ │ │ rsbseq lr, r8, ip, lsl #2 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, r0, lsr r7 │ │ │ │ + subseq r5, r9, r0, lsr #14 │ │ │ │ │ │ │ │ 0027d3fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -159350,74 +159350,74 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 27d51c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27d4e0 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #220] @ 27d528 │ │ │ │ ldr r2, [pc, #220] @ 27d52c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r0, r5, #16 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ ldr r6, [r1, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d4b4 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d4f0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27d440 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d4c4 │ │ │ │ rsbseq sp, r8, r0, ror #31 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - subseq r5, r9, r4, lsl #12 │ │ │ │ + ldrsheq r5, [r9], #-84 @ 0xffffffac │ │ │ │ │ │ │ │ 0027d530 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r3 │ │ │ │ @@ -159429,29 +159429,29 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ bne 27d658 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r4, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r7, r2 │ │ │ │ bne 27d61c │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #228] @ 27d664 │ │ │ │ ldr r2, [pc, #228] @ 27d668 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r1, [r5, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r5, #16 │ │ │ │ @@ -159460,45 +159460,45 @@ │ │ │ │ mov r1, r4 │ │ │ │ blx r6 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d5f0 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d62c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27d574 │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d600 │ │ │ │ rsbseq sp, r8, ip, lsr #29 │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - ldrsbeq r5, [r9], #-64 @ 0xffffffc0 │ │ │ │ + subseq r5, r9, r0, asr #9 │ │ │ │ │ │ │ │ 0027d66c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r0, #7] │ │ │ │ @@ -159509,71 +159509,71 @@ │ │ │ │ ldr r5, [r0, #16] │ │ │ │ bne 27d77c │ │ │ │ ldr r3, [r5, #24] │ │ │ │ mov r7, r1 │ │ │ │ tst r3, #2 │ │ │ │ mov r6, r2 │ │ │ │ bne 27d740 │ │ │ │ - bl 7e3218 │ │ │ │ + bl 7e3208 │ │ │ │ ldr r3, [pc, #208] @ 27d788 │ │ │ │ ldr r2, [pc, #208] @ 27d78c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7df6dc │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7df6cc │ │ │ │ + bl 7e1728 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r3, [r3, #132] @ 0x84 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r5, #16 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 27d714 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r4, r0, #0 │ │ │ │ - bl 7e1738 │ │ │ │ + bl 7e1728 │ │ │ │ ldr r3, [r5, #24] │ │ │ │ tst r3, #2 │ │ │ │ bne 27d750 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e270c │ │ │ │ + bl 7e26fc │ │ │ │ b 27d6ac │ │ │ │ add r0, r5, #4160 @ 0x1040 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7e2864 │ │ │ │ + bl 7e2854 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r4, #3 │ │ │ │ b 27d724 │ │ │ │ rsbseq sp, r8, r0, ror sp │ │ │ │ andeq r4, r0, ip, lsl #11 │ │ │ │ - @ instruction: 0x00595398 │ │ │ │ + subseq r5, r9, r8, lsl #7 │ │ │ │ │ │ │ │ 0027d790 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -159595,15 +159595,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r6, r9, r0, lsl #30 │ │ │ │ + ldrsheq r6, [r9], #-224 @ 0xffffff20 │ │ │ │ │ │ │ │ 0027d800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov ip, r0 │ │ │ │ @@ -159624,15 +159624,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x00596e90 │ │ │ │ + subseq r6, r9, r0, lsl #29 │ │ │ │ │ │ │ │ 0027d86c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r3, r0 │ │ │ │ @@ -159651,15 +159651,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r6, r9, r4, lsr #28 │ │ │ │ + subseq r6, r9, r4, lsl lr │ │ │ │ │ │ │ │ 0027d8d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -159684,15 +159684,15 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r6, [r9], #-216 @ 0xffffff28 │ │ │ │ + subseq r6, r9, r8, lsr #27 │ │ │ │ │ │ │ │ 0027d94c : │ │ │ │ b 1e2b60 │ │ │ │ │ │ │ │ 0027d950 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -159703,16 +159703,16 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #29 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r8, fp, r0, asr fp │ │ │ │ - subseq r6, r9, ip, asr #26 │ │ │ │ + rsbeq r8, fp, r0, asr #22 │ │ │ │ + subseq r6, r9, ip, lsr sp │ │ │ │ │ │ │ │ 0027d98c : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0027d994 : │ │ │ │ bx lr │ │ │ │ @@ -159788,68 +159788,68 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 27da58 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r2, r1, r4, asr #32 │ │ │ │ │ │ │ │ 0027da5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #148] @ 27db08 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [pc, #144] @ 27db0c │ │ │ │ mov r8, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #132] @ 27db10 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 27dae8 │ │ │ │ ldr r2, [pc, #92] @ 27db14 │ │ │ │ add r5, r5, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #11 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r6, r9, r4, ror ip │ │ │ │ - rsbeq r8, fp, r4, asr #20 │ │ │ │ - subseq r6, r9, r0, asr #24 │ │ │ │ - subseq r6, r9, ip, asr #24 │ │ │ │ + subseq r6, r9, r4, ror #24 │ │ │ │ + rsbeq r8, fp, r4, lsr sl │ │ │ │ + subseq r6, r9, r0, lsr ip │ │ │ │ + subseq r6, r9, ip, lsr ip │ │ │ │ │ │ │ │ 0027db18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -159864,59 +159864,59 @@ │ │ │ │ add r8, r7, #44 @ 0x2c │ │ │ │ ldr r1, [pc, #184] @ 27dc10 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #160] @ 27dc14 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 27dbe0 │ │ │ │ ldr sl, [pc, #136] @ 27dc18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add sl, pc, sl │ │ │ │ add ip, r7, #52 @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ ldr fp, [r0, #52] @ 0x34 │ │ │ │ cmp fp, #0 │ │ │ │ beq 27dbe0 │ │ │ │ add ip, r7, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ blx fp │ │ │ │ ldr r4, [r4, #16] │ │ │ │ cmp r4, #0 │ │ │ │ bne 27db50 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r8, fp, ip, lsl #19 │ │ │ │ - ldrsbeq fp, [r8], #-0 │ │ │ │ - rsbeq r6, r0, r8, ror #22 │ │ │ │ - subseq r6, r9, r0, asr #23 │ │ │ │ - ldrheq r6, [r9], #-180 @ 0xffffff4c │ │ │ │ + rsbeq r8, fp, ip, ror r9 │ │ │ │ + subseq fp, r8, r0, asr #1 │ │ │ │ + rsbeq r6, r0, r8, asr fp │ │ │ │ + ldrheq r6, [r9], #-176 @ 0xffffff50 │ │ │ │ + subseq r6, r9, r4, lsr #23 │ │ │ │ │ │ │ │ 0027dc1c : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0027dc20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -159938,35 +159938,35 @@ │ │ │ │ add r2, sp, #11 │ │ │ │ strb r3, [sp, #11] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sp, #12 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 58d4ec │ │ │ │ + bl 58d4dc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 27dd24 │ │ │ │ ldr r4, [pc, #212] @ 27dd68 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #208] @ 27dd6c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, #21 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #184] @ 27dd70 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #22 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r7, #52] @ 0x34 │ │ │ │ add r1, sp, #16 │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #140] @ 27dd74 │ │ │ │ ldr r3, [pc, #112] @ 27dd5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -159989,28 +159989,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #26 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 27dce0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r8, r0, asr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r9, r8, lsr #21 │ │ │ │ - rsbeq r0, r1, r0, lsl #30 │ │ │ │ - @ instruction: 0x006b889c │ │ │ │ - subseq r6, r9, r4, lsr sl │ │ │ │ - ldrheq r6, [r9], #-160 @ 0xffffff60 │ │ │ │ + @ instruction: 0x00596a98 │ │ │ │ + strdeq r0, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r8, fp, ip, lsl #17 │ │ │ │ + subseq r6, r9, r4, lsr #20 │ │ │ │ + subseq r6, r9, r0, lsr #21 │ │ │ │ rsbseq sp, r8, r4, lsl r7 │ │ │ │ - rsbeq r8, fp, r0, lsl #16 │ │ │ │ - subseq r6, r9, r8, asr sl │ │ │ │ - subseq r6, r9, r8, lsr sl │ │ │ │ + strdeq r8, [fp], #-112 @ 0xffffff90 @ │ │ │ │ + subseq r6, r9, r8, asr #20 │ │ │ │ + subseq r6, r9, r8, lsr #20 │ │ │ │ │ │ │ │ 0027dd84 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr lr, [pc, #104] @ 27de04 │ │ │ │ @@ -160038,17 +160038,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 27de10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #49 @ 0x31 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq sp, r3, ip, lsl #8 │ │ │ │ - rsbeq r8, fp, ip, ror r7 │ │ │ │ + rsbeq r8, fp, ip, ror #14 │ │ │ │ + ldrheq r6, [r9], #-148 @ 0xffffff6c │ │ │ │ subseq r6, r9, r4, asr #19 │ │ │ │ - ldrsbeq r6, [r9], #-148 @ 0xffffff6c │ │ │ │ │ │ │ │ 0027de14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #100] @ 27de90 │ │ │ │ @@ -160075,17 +160075,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ addeq sp, r3, ip, ror r3 │ │ │ │ - strdeq r8, [fp], #-100 @ 0xffffff9c @ │ │ │ │ + rsbeq r8, fp, r4, ror #13 │ │ │ │ + subseq r6, r9, ip, lsr #18 │ │ │ │ subseq r6, r9, ip, lsr r9 │ │ │ │ - subseq r6, r9, ip, asr #18 │ │ │ │ │ │ │ │ 0027dea0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #140] @ 27df44 │ │ │ │ @@ -160122,17 +160122,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #20] @ 27df50 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ b 1e187c │ │ │ │ strdeq sp, [r3], r0 │ │ │ │ - subseq r6, r9, ip, lsr #18 │ │ │ │ - subseq r6, r9, r8, lsr #18 │ │ │ │ - ldrsheq r6, [r9], #-128 @ 0xffffff80 │ │ │ │ + subseq r6, r9, ip, lsl r9 │ │ │ │ + subseq r6, r9, r8, lsl r9 │ │ │ │ + subseq r6, r9, r0, ror #17 │ │ │ │ │ │ │ │ 0027df54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #156] @ 27e008 │ │ │ │ @@ -160163,27 +160163,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [pc, #48] @ 27e010 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ bl 27dea0 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r0, [pc, #24] @ 27e014 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ addeq sp, r3, ip, lsr r2 │ │ │ │ strdeq sp, [r3], r0 │ │ │ │ - ldrsbeq r6, [r9], #-136 @ 0xffffff78 │ │ │ │ - @ instruction: 0x0059689c │ │ │ │ + subseq r6, r9, r8, asr #17 │ │ │ │ + subseq r6, r9, ip, lsl #17 │ │ │ │ │ │ │ │ 0027e018 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #452] @ 27e1f4 │ │ │ │ @@ -160192,23 +160192,23 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r5, [r3, #184] @ 0xb8 │ │ │ │ - bl 58d4ec │ │ │ │ + bl 58d4dc │ │ │ │ ldr r1, [pc, #420] @ 27e200 │ │ │ │ ldr r7, [pc, #420] @ 27e204 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58d4ec │ │ │ │ + bl 58d4dc │ │ │ │ cmp r5, #0 │ │ │ │ beq 27e180 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 27e110 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -160218,49 +160218,49 @@ │ │ │ │ ldr r1, [pc, #364] @ 27e210 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #348] @ 27e214 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 27e154 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r3, [pc, #320] @ 27e218 │ │ │ │ ldr r1, [pc, #320] @ 27e21c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r3, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580470 │ │ │ │ + bl 580460 │ │ │ │ ldr r3, [pc, #300] @ 27e220 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5822a0 │ │ │ │ + b 582290 │ │ │ │ cmp r6, #0 │ │ │ │ beq 27e1a0 │ │ │ │ ldr r3, [pc, #260] @ 27e224 │ │ │ │ ldr r2, [pc, #260] @ 27e228 │ │ │ │ ldr r1, [pc, #260] @ 27e22c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #212] @ 27e214 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 27e0cc │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 27e1d0 │ │ │ │ @@ -160279,53 +160279,53 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #140] @ 27e234 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r0, [pc, #120] @ 27e238 │ │ │ │ ldr r1, [r5] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r3, [pc, #100] @ 27e23c │ │ │ │ ldr r1, [pc, #100] @ 27e240 │ │ │ │ ldr r0, [pc, #100] @ 27e244 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #139 @ 0x8b │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r1, ip, lsr fp │ │ │ │ + rsbeq r0, r1, ip, lsr #22 │ │ │ │ addeq sp, r3, ip, ror #2 │ │ │ │ - @ instruction: 0x00596898 │ │ │ │ - subseq r9, sl, r0, lsl lr │ │ │ │ + subseq r6, r9, r8, lsl #17 │ │ │ │ + subseq r9, sl, r0, lsl #28 │ │ │ │ @ instruction: 0x0078d398 │ │ │ │ - rsbeq r8, fp, ip, asr #9 │ │ │ │ - subseq sl, r8, ip, ror #22 │ │ │ │ - subseq r5, ip, ip, lsl #21 │ │ │ │ + strheq r8, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ + subseq sl, r8, ip, asr fp │ │ │ │ + subseq r5, ip, ip, ror sl │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ addeq sp, r3, ip, asr #1 │ │ │ │ - subseq r3, r9, ip, lsr #3 │ │ │ │ + @ instruction: 0x0059319c │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq r8, fp, r8, asr #8 │ │ │ │ - subseq sl, r8, r4, ror #21 │ │ │ │ - subseq r5, ip, r4, lsl #20 │ │ │ │ + rsbeq r8, fp, r8, lsr r4 │ │ │ │ + ldrsbeq sl, [r8], #-164 @ 0xffffff5c │ │ │ │ + ldrsheq r5, [ip], #-148 @ 0xffffff6c │ │ │ │ addeq sp, r3, ip, lsr r0 │ │ │ │ - subseq r6, r9, r4, lsr r7 │ │ │ │ - subseq r6, r9, ip, lsr r7 │ │ │ │ - @ instruction: 0x006b8390 │ │ │ │ - ldrsbeq r6, [r9], #-88 @ 0xffffffa8 │ │ │ │ - subseq r6, r9, r8, lsr r7 │ │ │ │ + subseq r6, r9, r4, lsr #14 │ │ │ │ + subseq r6, r9, ip, lsr #14 │ │ │ │ + rsbeq r8, fp, r0, lsl #7 │ │ │ │ + subseq r6, r9, r8, asr #11 │ │ │ │ + subseq r6, r9, r8, lsr #14 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -160334,15 +160334,15 @@ │ │ │ │ ldr r5, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcs 27e2b0 │ │ │ │ cmp r5, #2 │ │ │ │ beq 27e370 │ │ │ │ cmp r5, #4 │ │ │ │ beq 27e2ec │ │ │ │ @@ -160532,39 +160532,39 @@ │ │ │ │ ldr r0, [r6, #1760] @ 0x6e0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r8, fp, r0, ror #5 │ │ │ │ + ldrdeq r8, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r0, r1, r1 │ │ │ │ andne r1, r0, r0 │ │ │ │ mrseq r0, (UNDEF: 16) │ │ │ │ - rsbeq r8, fp, sp, ror #4 │ │ │ │ + rsbeq r8, fp, sp, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 27e5f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ ldr r3, [pc, #32] @ 27e5f8 │ │ │ │ ldr r1, [pc, #32] @ 27e5fc │ │ │ │ ldr r0, [pc, #32] @ 27e600 │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 27de14 │ │ │ │ rsbseq r1, r1, r4, lsr #10 │ │ │ │ - subseq r6, r9, r4, asr #6 │ │ │ │ - subseq r6, r9, r8, asr #6 │ │ │ │ - subseq r6, r9, r0, ror #6 │ │ │ │ + subseq r6, r9, r4, lsr r3 │ │ │ │ + subseq r6, r9, r8, lsr r3 │ │ │ │ + subseq r6, r9, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #416] @ 27e7c0 │ │ │ │ mov r3, r2 │ │ │ │ @@ -160670,15 +160670,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [ip, #11] │ │ │ │ tst r3, #16 │ │ │ │ bne 27e700 │ │ │ │ b 27e76c │ │ │ │ ldrsbeq ip, [r8], #-212 @ 0xffffff2c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, fp, r8, asr #31 │ │ │ │ + strheq r7, [fp], #-248 @ 0xffffff08 @ │ │ │ │ rsbseq ip, r8, r4, asr #26 │ │ │ │ ldrheq ip, [r8], #-204 @ 0xffffff34 @ │ │ │ │ rsbseq ip, r8, r8, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -160780,20 +160780,20 @@ │ │ │ │ bl 424f28 │ │ │ │ str r5, [r4, #2108] @ 0x83c │ │ │ │ b 27e878 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r8, r8, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - subseq r6, r9, r0, lsl #2 │ │ │ │ + ldrsheq r6, [r9], #-0 │ │ │ │ rsbseq ip, r8, ip, ror fp │ │ │ │ andeq r1, r0, r4, ror r0 │ │ │ │ - subseq r6, r9, r4, asr r0 │ │ │ │ + subseq r6, r9, r4, asr #32 │ │ │ │ andeq r1, r0, r8, lsr r0 │ │ │ │ - subseq r6, r9, ip, lsr #32 │ │ │ │ + subseq r6, r9, ip, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r6, r0, #1888 @ 0x760 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -160829,25 +160829,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #192] @ 27eaf4 │ │ │ │ ldr r1, [pc, #192] @ 27eaf8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #172] @ 27eafc │ │ │ │ ldr r1, [pc, #172] @ 27eb00 │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #140] @ 27eb04 │ │ │ │ ldr r1, [pc, #140] @ 27eb08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ ldr ip, [pc, #128] @ 27eb0c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -160865,29 +160865,29 @@ │ │ │ │ ldr r1, [pc, #92] @ 27eb1c │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #64 @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r1, [pc, #64] @ 27eb20 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58283c │ │ │ │ - rsbeq r7, fp, r8, ror #23 │ │ │ │ - subseq sl, r8, r4, ror #3 │ │ │ │ - rsbeq r5, r0, r4, lsl #25 │ │ │ │ - subseq r5, r9, r4, lsl pc │ │ │ │ - subseq pc, r8, r4, lsl lr @ │ │ │ │ + b 58282c │ │ │ │ + ldrdeq r7, [fp], #-184 @ 0xffffff48 @ │ │ │ │ + ldrsbeq sl, [r8], #-20 @ 0xffffffec │ │ │ │ + rsbeq r5, r0, r4, ror ip │ │ │ │ + subseq r5, r9, r4, lsl #30 │ │ │ │ + subseq pc, r8, r4, lsl #28 │ │ │ │ andeq r0, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r4, lsr #4 │ │ │ │ - subseq r5, r9, r4, lsr #29 │ │ │ │ + @ instruction: 0x00595e94 │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ rsbseq r1, r1, r0, asr #32 │ │ │ │ ldrcs r8, [r5], #-134 @ 0xffffff7a │ │ │ │ rsbseq sp, r6, r4 │ │ │ │ andeq r1, r0, r0, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -160896,15 +160896,15 @@ │ │ │ │ ldr r6, [sp, #16] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 27eb78 │ │ │ │ cmp r6, #2 │ │ │ │ beq 27ebb8 │ │ │ │ cmp r6, #4 │ │ │ │ beq 27eb94 │ │ │ │ @@ -160959,16 +160959,16 @@ │ │ │ │ b 427700 │ │ │ │ ldr r1, [pc, #16] @ 27ec4c │ │ │ │ ldr r0, [pc, #16] @ 27ec50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ b 423a0c │ │ │ │ - subseq r5, r9, ip, asr #26 │ │ │ │ - subseq r5, r9, r8, lsl #26 │ │ │ │ + subseq r5, r9, ip, lsr sp │ │ │ │ + ldrsheq r5, [r9], #-200 @ 0xffffff38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, r0 │ │ │ │ str r5, [r1] │ │ │ │ @@ -161025,29 +161025,29 @@ │ │ │ │ add r7, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ str r5, [sp, #68] @ 0x44 │ │ │ │ str r5, [r7, #4] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r2, [r4, #20] │ │ │ │ strh r2, [r4, #8] │ │ │ │ bic r3, r3, #3 │ │ │ │ ldr r2, [pc, #80] @ 27edfc │ │ │ │ str r3, [r4, #16] │ │ │ │ @@ -161079,15 +161079,15 @@ │ │ │ │ ldr r5, [sp, #32] │ │ │ │ mov r4, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r0, #65 @ 0x41 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -161396,15 +161396,15 @@ │ │ │ │ strb r9, [r7, #-24] @ 0xffffffe8 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ sub r2, r7, #20 │ │ │ │ sub r3, r7, #36 @ 0x24 │ │ │ │ mov r5, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ strb r9, [r7, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub r2, r7, #12 │ │ │ │ @@ -161412,15 +161412,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ asr r2, r4, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, fp │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ subs r6, r6, r4 │ │ │ │ add fp, fp, r4 │ │ │ │ add sl, sl, r4 │ │ │ │ bne 27f2d8 │ │ │ │ ldr r5, [sp, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ str fp, [r5, #16] │ │ │ │ @@ -161504,30 +161504,30 @@ │ │ │ │ sub r2, r5, #20 │ │ │ │ sub r3, r5, #36 @ 0x24 │ │ │ │ movcc r9, r4 │ │ │ │ movcs r9, #4096 @ 0x1000 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-16] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #12 │ │ │ │ stm r2, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [r3, #2108] @ 0x83c │ │ │ │ mov r2, r9 │ │ │ │ bl 4270ac │ │ │ │ cmp r0, #0 │ │ │ │ beq 27f5b0 │ │ │ │ @@ -161790,16 +161790,16 @@ │ │ │ │ bl 1e2e54 │ │ │ │ b 27f838 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r8, r0, lsl #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r8, r8, ror ip │ │ │ │ rsbseq fp, r8, ip, ror #22 │ │ │ │ - subseq r5, r9, r0, lsl #2 │ │ │ │ - @ instruction: 0x00595090 │ │ │ │ + ldrsheq r5, [r9], #-0 │ │ │ │ + subseq r5, r9, r0, lsl #1 │ │ │ │ rsbseq fp, r8, r8, lsl #22 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 27f5d8 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 27f5d8 │ │ │ │ @@ -161874,15 +161874,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #2104] @ 0x838 │ │ │ │ mov r0, r5 │ │ │ │ bl 4269d8 │ │ │ │ ldr r1, [r4, #2108] @ 0x83c │ │ │ │ mov r0, r5 │ │ │ │ @@ -161890,17 +161890,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #2112] @ 0x840 │ │ │ │ bl 4269d8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 427f78 │ │ │ │ - rsbeq r6, fp, ip, lsl #23 │ │ │ │ - subseq r4, r9, r0, ror #30 │ │ │ │ - @ instruction: 0x00594e90 │ │ │ │ + rsbeq r6, fp, ip, ror fp │ │ │ │ + subseq r4, r9, r0, asr pc │ │ │ │ + subseq r4, r9, r0, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #268] @ 27fc08 │ │ │ │ ldr r3, [pc, #268] @ 27fc0c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -161988,32 +161988,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1776 @ 0x6f0 │ │ │ │ bl 27ec54 │ │ │ │ add r1, r4, #1792 @ 0x700 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ bl 27ec54 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r4, #1824 @ 0x720 │ │ │ │ bl 27ec54 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 27fae4 │ │ │ │ - rsbeq r6, fp, r4, asr #19 │ │ │ │ - @ instruction: 0x00594d98 │ │ │ │ - subseq r4, r9, r8, asr #25 │ │ │ │ + strheq r6, [fp], #-148 @ 0xffffff6c @ │ │ │ │ + subseq r4, r9, r8, lsl #27 │ │ │ │ + ldrheq r4, [r9], #-200 @ 0xffffff38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r6, [pc, #380] @ 27fe3c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #376] @ 27fe40 │ │ │ │ @@ -162021,15 +162021,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, r6, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #89 @ 0x59 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ ldr r0, [pc, #332] @ 27fe48 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 427ec4 │ │ │ │ @@ -162072,27 +162072,27 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, fp, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #152] @ 27fe54 │ │ │ │ add r2, fp, #152 @ 0x98 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r4, #2432 @ 0x980 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529e8 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r7 │ │ │ │ @@ -162103,27 +162103,27 @@ │ │ │ │ ldr r1, [pc, #68] @ 27fe5c │ │ │ │ add r6, r6, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 27fc28 │ │ │ │ - rsbeq r6, fp, r0, asr #18 │ │ │ │ - subseq r4, r9, r4, lsl sp │ │ │ │ - subseq r4, r9, r8, asr #24 │ │ │ │ - subseq r4, r9, ip, asr #24 │ │ │ │ + rsbeq r6, fp, r0, lsr r9 │ │ │ │ + subseq r4, r9, r4, lsl #26 │ │ │ │ + subseq r4, r9, r8, lsr ip │ │ │ │ + subseq r4, r9, ip, lsr ip │ │ │ │ rsbseq pc, r0, r4, ror #26 │ │ │ │ - subseq r4, r9, ip, ror #24 │ │ │ │ - subseq r4, r9, r8, asr #24 │ │ │ │ - subseq r8, r8, r0, lsl #28 │ │ │ │ - rsbeq r4, r0, r4, lsr #17 │ │ │ │ + subseq r4, r9, ip, asr ip │ │ │ │ + subseq r4, r9, r8, lsr ip │ │ │ │ + ldrsheq r8, [r8], #-208 @ 0xffffff30 │ │ │ │ + @ instruction: 0x00604894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #280] @ 27ff90 │ │ │ │ add r5, r0, #1872 @ 0x750 │ │ │ │ ldr r1, [pc, #276] @ 27ff94 │ │ │ │ @@ -162216,15 +162216,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ rsbs r0, r0, #256 @ 0x100 │ │ │ │ rscs r1, r1, #0 │ │ │ │ bcc 28001c │ │ │ │ cmp r5, #2 │ │ │ │ beq 28006c │ │ │ │ cmp r5, #4 │ │ │ │ @@ -162529,20 +162529,20 @@ │ │ │ │ andeq r0, r5, r5 │ │ │ │ andeq r0, r0, r5, lsl r4 │ │ │ │ rsbseq fp, r8, r8, lsr #3 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ rsbseq fp, r8, ip, asr r1 │ │ │ │ @ instruction: 0xffffbb80 │ │ │ │ @ instruction: 0xfffff624 │ │ │ │ - subseq r4, r9, r0, lsr #12 │ │ │ │ + subseq r4, r9, r0, lsl r6 │ │ │ │ @ instruction: 0xfffff5fc │ │ │ │ - subseq r4, r9, ip, asr #11 │ │ │ │ + ldrheq r4, [r9], #-92 @ 0xffffffa4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff59c │ │ │ │ - @ instruction: 0x00594598 │ │ │ │ + subseq r4, r9, r8, lsl #11 │ │ │ │ rsbseq sl, r8, ip, ror #31 │ │ │ │ andeq r8, r0, pc, lsl #30 │ │ │ │ ldrheq sl, [r8], #-240 @ 0xffffff10 @ │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ ldr ip, [pc, #56] @ 28053c │ │ │ │ lsr r0, r0, #12 │ │ │ │ lsr r1, r1, #12 │ │ │ │ @@ -162555,33 +162555,33 @@ │ │ │ │ str r1, [r3] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq r6, fp, r4, asr #3 │ │ │ │ + strheq r6, [fp], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 2805a8 │ │ │ │ ldr r0, [r0, #2000] @ 0x7d0 │ │ │ │ and r1, ip, r1, lsr #16 │ │ │ │ and r4, ip, r0, lsr #16 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r0, [pc, #64] @ 2805ac │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r3 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ add r1, r4, #2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6] │ │ │ │ ldr r0, [pc, #36] @ 2805ac │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ str r0, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -162590,28 +162590,28 @@ │ │ │ │ andseq r8, r5, r0, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2805f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ ldr r3, [pc, #32] @ 2805f4 │ │ │ │ ldr r1, [pc, #32] @ 2805f8 │ │ │ │ ldr r0, [pc, #32] @ 2805fc │ │ │ │ pop {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #0 │ │ │ │ b 27de14 │ │ │ │ rsbseq pc, r0, r4, lsr #12 │ │ │ │ - subseq r4, r9, r8, asr #9 │ │ │ │ - subseq r4, r9, ip, asr #9 │ │ │ │ - subseq r4, r9, r0, ror #9 │ │ │ │ + ldrheq r4, [r9], #-72 @ 0xffffffb8 │ │ │ │ + ldrheq r4, [r9], #-76 @ 0xffffffb4 │ │ │ │ + ldrsbeq r4, [r9], #-64 @ 0xffffffc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, #1 │ │ │ │ @@ -162844,28 +162844,28 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ stm sp, {r7, sl} │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 280aa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2807cc │ │ │ │ ldr r3, [pc, #156] @ 280aa4 │ │ │ │ ldr r2, [pc, #156] @ 280aa8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ @@ -162879,39 +162879,39 @@ │ │ │ │ b 280838 │ │ │ │ ldr r0, [pc, #112] @ 280aac │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr sl, [sp, #76] @ 0x4c │ │ │ │ b 2807cc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r8, ip, asr #26 │ │ │ │ rsbseq sl, r8, r0, lsr sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r0, r0, lsl #10 │ │ │ │ - subseq r4, r9, ip, ror #7 │ │ │ │ - ldrsbeq r4, [r9], #-52 @ 0xffffffcc │ │ │ │ - subseq r4, r9, r0, asr #7 │ │ │ │ - subseq sp, fp, r0, lsl #15 │ │ │ │ + ldrsbeq r4, [r9], #-60 @ 0xffffffc4 │ │ │ │ + subseq r4, r9, r4, asr #7 │ │ │ │ + ldrheq r4, [r9], #-48 @ 0xffffffd0 │ │ │ │ + subseq sp, fp, r0, ror r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r4, r9, r8, asr #5 │ │ │ │ + ldrheq r4, [r9], #-40 @ 0xffffffd8 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ rsbseq sl, r8, ip, ror fp │ │ │ │ - @ instruction: 0x0059419c │ │ │ │ + subseq r4, r9, ip, lsl #3 │ │ │ │ andeq r1, r0, ip, asr r0 │ │ │ │ andeq r3, r0, ip, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r9, r8, lsl #2 │ │ │ │ + ldrsheq r4, [r9], #-8 │ │ │ │ andeq r0, r0, r0, asr #31 │ │ │ │ - subseq r4, r9, r4, asr r1 │ │ │ │ - ldrsheq r4, [r9], #-12 │ │ │ │ + subseq r4, r9, r4, asr #2 │ │ │ │ + subseq r4, r9, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r6, r0, #1984 @ 0x7c0 │ │ │ │ add r4, r6, #4 │ │ │ │ mov r5, r0 │ │ │ │ @@ -163045,24 +163045,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 280fc8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 280bd8 │ │ │ │ add r4, r0, #1968 @ 0x7b0 │ │ │ │ mov r6, #2 │ │ │ │ ldr r3, [pc, #660] @ 280fb8 │ │ │ │ ldr r5, [r4, #12] │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -163111,24 +163111,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #448] @ 280fd0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 280bd8 │ │ │ │ ldr r3, [pc, #432] @ 280fd4 │ │ │ │ adds r2, r2, r3 │ │ │ │ sbc r3, r3, r3 │ │ │ │ lsr r2, r2, #3 │ │ │ │ orr r2, r2, r3, lsl #29 │ │ │ │ @@ -163184,69 +163184,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r5, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 280fdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 280d34 │ │ │ │ ldr r0, [pc, #156] @ 280fe0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ b 280bd8 │ │ │ │ ldr r0, [pc, #128] @ 280fe4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #12] │ │ │ │ b 280d34 │ │ │ │ ldr r0, [pc, #104] @ 280fe8 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ b 280bd8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r8, r8, ror r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r8, r4, ror #16 │ │ │ │ - rsbeq r5, fp, ip, lsl #21 │ │ │ │ + rsbeq r5, fp, ip, ror sl │ │ │ │ rsbseq sl, r8, ip, lsl r8 │ │ │ │ - rsbeq r5, fp, lr, lsr sl │ │ │ │ + rsbeq r5, fp, lr, lsr #20 │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r4, lsl #12 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r3, [r9], #-232 @ 0xffffff18 │ │ │ │ + subseq r3, r9, r8, ror #29 │ │ │ │ andeq r2, r0, r0, lsr #21 │ │ │ │ - subseq r3, r9, ip, ror #26 │ │ │ │ + subseq r3, r9, ip, asr sp │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ andeq r2, r0, r0, lsl #18 │ │ │ │ - subseq r3, r9, r8, asr #26 │ │ │ │ - ldrsheq r3, [r9], #-204 @ 0xffffff34 │ │ │ │ - subseq r3, r9, r8, asr #26 │ │ │ │ - subseq r3, r9, r0, asr #24 │ │ │ │ + subseq r3, r9, r8, lsr sp │ │ │ │ + subseq r3, r9, ip, ror #25 │ │ │ │ + subseq r3, r9, r8, lsr sp │ │ │ │ + subseq r3, r9, r0, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #228] @ 2810e8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #224] @ 2810ec │ │ │ │ @@ -163254,15 +163254,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #192] @ 2810f4 │ │ │ │ mov r2, r5 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ @@ -163292,28 +163292,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r2, r2, #148 @ 0x94 │ │ │ │ str r7, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529e8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 280600 │ │ │ │ - rsbeq r5, fp, r0, asr #13 │ │ │ │ - subseq r3, r9, r0, asr #25 │ │ │ │ - subseq r3, r9, r8, lsl #21 │ │ │ │ - @ instruction: 0x00593a90 │ │ │ │ + strheq r5, [fp], #-96 @ 0xffffffa0 @ │ │ │ │ + ldrheq r3, [r9], #-192 @ 0xffffff40 │ │ │ │ + subseq r3, r9, r8, ror sl │ │ │ │ + subseq r3, r9, r0, lsl #21 │ │ │ │ rsbseq lr, r0, r4, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 2811e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -163322,25 +163322,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 2811ec │ │ │ │ ldr r1, [pc, #196] @ 2811f0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #176] @ 2811f4 │ │ │ │ ldr r1, [pc, #176] @ 2811f8 │ │ │ │ add r5, r5, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #144] @ 2811fc │ │ │ │ ldr r2, [pc, #144] @ 281200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #136] @ 281204 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #132] @ 281208 │ │ │ │ @@ -163358,34 +163358,34 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r1, [pc, #72] @ 28121c │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580a98 │ │ │ │ - strheq r5, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrsheq r7, [r8], #-160 @ 0xffffff60 │ │ │ │ - @ instruction: 0x00603590 │ │ │ │ - subseq r3, r9, r0, lsr #16 │ │ │ │ - subseq sp, r8, r0, lsr #14 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r5, fp, r8, lsr #11 │ │ │ │ + subseq r7, r8, r0, ror #21 │ │ │ │ + rsbeq r3, r0, r0, lsl #11 │ │ │ │ + subseq r3, r9, r0, lsl r8 │ │ │ │ + subseq sp, r8, r0, lsl r7 │ │ │ │ @ instruction: 0x000008bc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ andpl r1, r0, r4, ror r2 │ │ │ │ mcrrmi 9, 4, r4, ip, cr2 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ rsbseq lr, r0, r4, asr #20 │ │ │ │ - ldrsheq r3, [r9], #-140 @ 0xffffff74 │ │ │ │ + subseq r3, r9, ip, ror #17 │ │ │ │ andeq r0, r0, r4, lsl r8 │ │ │ │ rsbseq sl, r6, ip, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-176] @ 0xffffff50 │ │ │ │ @@ -163486,29 +163486,29 @@ │ │ │ │ sub r3, r5, #32 │ │ │ │ sub ip, r5, #48 @ 0x30 │ │ │ │ movcc r6, r4 │ │ │ │ movcs r6, #4096 @ 0x1000 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb fp, [r5, #-28] @ 0xffffffe4 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r5, #24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ bl 4270ac │ │ │ │ cmp r0, #0 │ │ │ │ bne 281384 │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ @@ -163588,15 +163588,15 @@ │ │ │ │ strb r8, [r5, #-36] @ 0xffffffdc │ │ │ │ ldm r7, {r0, r1} │ │ │ │ sub r2, r5, #32 │ │ │ │ sub r3, r5, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #32] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strb r8, [r5, #-28] @ 0xffffffe4 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r5, #24 │ │ │ │ @@ -163604,15 +163604,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ asr r2, r6, #31 │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ subs r4, r4, r6 │ │ │ │ add sl, sl, r6 │ │ │ │ add r9, r9, r6 │ │ │ │ beq 2815d8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ movcc r2, r4 │ │ │ │ @@ -163672,23 +163672,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 281800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 281608 │ │ │ │ ldr r3, [pc, #292] @ 281804 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2814c4 │ │ │ │ @@ -163711,64 +163711,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r5, #-20] @ 0xffffffec │ │ │ │ str r1, [r5, #-16] │ │ │ │ str r1, [r5, #-12] │ │ │ │ sub r0, r5, #24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #132] @ 281808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2814c4 │ │ │ │ mov r9, r4 │ │ │ │ b 28142c │ │ │ │ ldr r0, [pc, #112] @ 28180c │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2814c4 │ │ │ │ ldr r0, [pc, #72] @ 281810 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 281608 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r8, r8, lsr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r8, r8, ror #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r9, r8, r0, lsr pc │ │ │ │ + subseq r3, r9, r0, lsr #14 │ │ │ │ subseq r3, r9, r0, lsr r7 │ │ │ │ - subseq r3, r9, r0, asr #14 │ │ │ │ andeq r1, r0, r4, asr pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r9, r0, lsr #12 │ │ │ │ + subseq r3, r9, r0, lsl r6 │ │ │ │ andeq r4, r0, r4, asr #12 │ │ │ │ - ldrsheq r3, [r9], #-88 @ 0xffffffa8 │ │ │ │ - subseq r3, r9, r4, asr #12 │ │ │ │ - subseq r3, r9, r0, ror #10 │ │ │ │ + subseq r3, r9, r8, ror #11 │ │ │ │ + subseq r3, r9, r4, lsr r6 │ │ │ │ + subseq r3, r9, r0, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #372] @ 2819a0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #368] @ 2819a4 │ │ │ │ @@ -163889,36 +163889,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 280600 │ │ │ │ - ldrdeq r4, [fp], #-196 @ 0xffffff3c @ │ │ │ │ - ldrsbeq r3, [r9], #-36 @ 0xffffffdc │ │ │ │ - @ instruction: 0x0059309c │ │ │ │ + rsbeq r4, fp, r4, asr #25 │ │ │ │ + subseq r3, r9, r4, asr #5 │ │ │ │ + subseq r3, r9, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 281aa8 │ │ │ │ ldr r2, [pc, #96] @ 281aac │ │ │ │ ldr r1, [pc, #96] @ 281ab0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #249 @ 0xf9 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #1988] @ 0x7c4 │ │ │ │ mov r0, r5 │ │ │ │ bl 424f28 │ │ │ │ ldr r1, [r4, #1992] @ 0x7c8 │ │ │ │ mov r0, r5 │ │ │ │ @@ -163926,17 +163926,17 @@ │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #1996] @ 0x7cc │ │ │ │ bl 4269d8 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 427f78 │ │ │ │ - rsbeq r4, fp, r0, lsl #25 │ │ │ │ - subseq r3, r9, r0, lsl #5 │ │ │ │ - subseq r3, r9, r0, asr #32 │ │ │ │ + rsbeq r4, fp, r0, ror ip │ │ │ │ + subseq r3, r9, r0, ror r2 │ │ │ │ + subseq r3, r9, r0, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r3, r2, #48 @ 0x30 │ │ │ │ ldr lr, [pc, #1448] @ 28207c │ │ │ │ @@ -164038,24 +164038,24 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1056] @ 2820ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 281b68 │ │ │ │ lsr r2, r2, #3 │ │ │ │ rsb r2, r2, #388 @ 0x184 │ │ │ │ add r2, r2, #2 │ │ │ │ and r2, r2, #20 │ │ │ │ lsr r3, r2, #1 │ │ │ │ add r3, r3, r2, lsr #2 │ │ │ │ @@ -164124,23 +164124,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #732] @ 2820bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 281b68 │ │ │ │ tst r4, #256 @ 0x100 │ │ │ │ ldr r1, [r0, #2004] @ 0x7d4 │ │ │ │ and ip, r4, #1024 @ 0x400 │ │ │ │ and r3, r4, #512 @ 0x200 │ │ │ │ beq 281e64 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -164238,23 +164238,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 2820cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 281b68 │ │ │ │ cmp ip, #0 │ │ │ │ beq 281e10 │ │ │ │ b 281ec8 │ │ │ │ ldr r2, [pc, #268] @ 2820d0 │ │ │ │ ldr r3, [pc, #184] @ 282080 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -164266,15 +164266,15 @@ │ │ │ │ bne 281ef4 │ │ │ │ ldr r0, [pc, #236] @ 2820d4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r2, [pc, #212] @ 2820d8 │ │ │ │ ldr r3, [pc, #120] @ 282080 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -164283,15 +164283,15 @@ │ │ │ │ ldr r0, [pc, #180] @ 2820dc │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r2, [pc, #152] @ 2820e0 │ │ │ │ ldr r3, [pc, #52] @ 282080 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -164302,128 +164302,128 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ b 282034 │ │ │ │ rsbseq r9, r8, r4, lsr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r8, r0, lsl r9 │ │ │ │ - rsbeq r4, fp, ip, ror fp │ │ │ │ + rsbeq r4, fp, ip, ror #22 │ │ │ │ andeq r0, r0, ip, lsr ip │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r9, r8, ip, lsl #17 │ │ │ │ - rsbeq r4, fp, r5, lsl #22 │ │ │ │ + strdeq r4, [fp], #-165 @ 0xffffff5b @ │ │ │ │ andeq r0, r0, r4, lsr sp │ │ │ │ andeq r2, r0, r0, asr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r9, ip, lsr #5 │ │ │ │ + @ instruction: 0x0059329c │ │ │ │ @ instruction: 0xfffff3cc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, ip, ror #22 │ │ │ │ - subseq r3, r9, r0, ror r0 │ │ │ │ + subseq r3, r9, r0, rrx │ │ │ │ rsbseq r9, r8, r8, asr #11 │ │ │ │ rsbseq r9, r8, ip, lsr #10 │ │ │ │ @ instruction: 0x00002db0 │ │ │ │ - subseq r2, r9, ip, lsr #30 │ │ │ │ + subseq r2, r9, ip, lsl pc │ │ │ │ rsbseq r9, r8, r8, lsr r4 │ │ │ │ - subseq r2, r9, r0, lsr #30 │ │ │ │ + subseq r2, r9, r0, lsl pc │ │ │ │ ldrsheq r9, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq r2, r9, r0, asr pc │ │ │ │ + subseq r2, r9, r0, asr #30 │ │ │ │ ldrheq r9, [r8], #-52 @ 0xffffffcc @ │ │ │ │ - subseq r2, r9, r8, lsr #28 │ │ │ │ + subseq r2, r9, r8, lsl lr │ │ │ │ ldr r3, [r0, #1888] @ 0x760 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ movne r3, #0 │ │ │ │ strne r3, [r0, #1888] @ 0x760 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #72] @ 282164 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ ldr r2, [pc, #28] @ 282168 │ │ │ │ ldr r1, [pc, #28] @ 28216c │ │ │ │ ldr r0, [pc, #28] @ 282170 │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 27dd84 │ │ │ │ ldrsheq sp, [r0], #-188 @ 0xffffff44 @ │ │ │ │ andeq r0, r0, r0, lsr #22 │ │ │ │ - subseq r2, r9, r0, lsr #29 │ │ │ │ - subseq r2, r9, ip, lsr #29 │ │ │ │ + @ instruction: 0x00592e90 │ │ │ │ + @ instruction: 0x00592e9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 28223c │ │ │ │ ldr r2, [pc, #176] @ 282240 │ │ │ │ ldr r1, [pc, #176] @ 282244 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #144] @ 282248 │ │ │ │ ldr r1, [pc, #144] @ 28224c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #112] @ 282250 │ │ │ │ ldr r2, [pc, #112] @ 282254 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #108] @ 282258 │ │ │ │ ldr ip, [pc, #108] @ 28225c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [pc, #96] @ 282260 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ strh ip, [r0, #108] @ 0x6c │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [pc, #76] @ 282264 │ │ │ │ ldr r1, [pc, #76] @ 282268 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580a98 │ │ │ │ - rsbeq r4, fp, r4, ror r5 │ │ │ │ - subseq r6, r8, ip, ror sl │ │ │ │ - rsbeq r2, r0, r0, lsr #10 │ │ │ │ - subseq r2, r9, ip, lsr #15 │ │ │ │ - subseq ip, r8, ip, lsr #13 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r4, fp, r4, ror #10 │ │ │ │ + subseq r6, r8, ip, ror #20 │ │ │ │ + rsbeq r2, r0, r0, lsl r5 │ │ │ │ + @ instruction: 0x0059279c │ │ │ │ + @ instruction: 0x0058c69c │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r0, lsr r3 │ │ │ │ andeq r0, r0, ip, asr #28 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ ldrsheq sp, [r0], #-172 @ 0xffffff54 @ │ │ │ │ rsbseq sl, r6, r0, asr #32 │ │ │ │ @@ -164556,47 +164556,47 @@ │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ str r1, [sp] │ │ │ │ bl 1e319c <__fprintf_chk@plt> │ │ │ │ b 2823b4 │ │ │ │ rsbseq r9, r8, r4, asr #2 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r2, r9, r4, ror #25 │ │ │ │ - ldrheq r2, [r9], #-200 @ 0xffffff38 │ │ │ │ - @ instruction: 0x006b4394 │ │ │ │ - @ instruction: 0x00592c90 │ │ │ │ - rsbeq r4, fp, ip, lsr #6 │ │ │ │ - subseq r2, r9, r0, asr ip │ │ │ │ - subseq r2, r9, r8, lsr #24 │ │ │ │ - subseq r2, r9, r0, lsl #24 │ │ │ │ - ldrsbeq r2, [r9], #-184 @ 0xffffff48 │ │ │ │ - rsbeq r4, fp, r8, lsr #5 │ │ │ │ - subseq r2, r9, r4, lsr #23 │ │ │ │ + ldrsbeq r2, [r9], #-196 @ 0xffffff3c │ │ │ │ + subseq r2, r9, r8, lsr #25 │ │ │ │ + rsbeq r4, fp, r4, lsl #7 │ │ │ │ + subseq r2, r9, r0, lsl #25 │ │ │ │ + rsbeq r4, fp, ip, lsl r3 │ │ │ │ + subseq r2, r9, r0, asr #24 │ │ │ │ + subseq r2, r9, r8, lsl ip │ │ │ │ + ldrsheq r2, [r9], #-176 @ 0xffffff50 │ │ │ │ + subseq r2, r9, r8, asr #23 │ │ │ │ + @ instruction: 0x006b4298 │ │ │ │ + @ instruction: 0x00592b94 │ │ │ │ b 28226c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r3, [r4, #2824] @ 0xb08 │ │ │ │ ldr r2, [r4, #2828] @ 0xb0c │ │ │ │ subs r3, r0, r3 │ │ │ │ sbc r1, r1, r2 │ │ │ │ adds r2, r3, r3 │ │ │ │ adc ip, r1, r1 │ │ │ │ adds r0, r2, r3 │ │ │ │ adc r1, r1, ip │ │ │ │ lsl r1, r1, #3 │ │ │ │ orr r1, r1, r0, lsr #29 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ lsl r0, r0, #3 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ str r0, [r4, #1848] @ 0x738 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -164621,20 +164621,20 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ mov r2, r6 │ │ │ │ mov sl, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r9, #0 │ │ │ │ str r9, [sp, #16] │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ mov r3, #1 │ │ │ │ str r0, [r4, #1744] @ 0x6d0 │ │ │ │ strb r3, [r8, #61] @ 0x3d │ │ │ │ strb r3, [r8, #64] @ 0x40 │ │ │ │ ldr r2, [r4, #2856] @ 0xb28 │ │ │ │ cmp r2, #2 │ │ │ │ beq 282610 │ │ │ │ @@ -164655,61 +164655,61 @@ │ │ │ │ bne 282788 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, #0 │ │ │ │ beq 28260c │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2827d0 │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #16384 @ 0x4000 │ │ │ │ strd r2, [sp] │ │ │ │ add r5, r4, #2304 @ 0x900 │ │ │ │ ldr r2, [pc, #480] @ 282808 │ │ │ │ add r5, r5, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ ldr r2, [pc, #460] @ 28280c │ │ │ │ ldr r3, [pc, #460] @ 282810 │ │ │ │ add r8, r4, #2480 @ 0x9b0 │ │ │ │ mov r6, #8192 @ 0x2000 │ │ │ │ mov r7, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #312 @ 0x138 │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, r5 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ add fp, r4, #2640 @ 0xa50 │ │ │ │ ldr r2, [pc, #388] @ 282814 │ │ │ │ mov r3, r8 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r6, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53cf08 │ │ │ │ + bl 53cefc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529e8 │ │ │ │ ldr ip, [pc, #308] @ 282818 │ │ │ │ ldr r2, [pc, #308] @ 28281c │ │ │ │ @@ -164717,24 +164717,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #276] @ 282824 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ldr r2, [pc, #244] @ 282828 │ │ │ │ ldr r3, [pc, #244] @ 28282c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r4, #1820] @ 0x71c │ │ │ │ str r3, [r4, #1824] @ 0x720 │ │ │ │ ldr r2, [pc, #228] @ 282830 │ │ │ │ @@ -164756,18 +164756,18 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [r4, #2856] @ 0xb28 │ │ │ │ cmp r3, #1 │ │ │ │ bne 2825f4 │ │ │ │ ldr r1, [pc, #152] @ 282834 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 282744 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 282838 │ │ │ │ ldr r2, [pc, #120] @ 28283c │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ @@ -164777,36 +164777,36 @@ │ │ │ │ ldr r0, [pc, #104] @ 282848 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #100] @ 28284c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r4, fp, ip, asr #3 │ │ │ │ + strheq r4, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ rsbseq r8, r8, ip, lsr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r2, [r9], #-160 @ 0xffffff60 │ │ │ │ - ldrsbeq r2, [r9], #-168 @ 0xffffff58 │ │ │ │ - ldrheq r2, [r9], #-172 @ 0xffffff54 │ │ │ │ - rsbseq sp, r0, r4, asr #13 │ │ │ │ + subseq r2, r9, r0, asr #21 │ │ │ │ + subseq r2, r9, r8, asr #21 │ │ │ │ subseq r2, r9, ip, lsr #21 │ │ │ │ - subseq r2, r9, r4, ror #20 │ │ │ │ - rsbeq r4, fp, r0, lsr #32 │ │ │ │ - subseq r6, r8, r8, lsr #10 │ │ │ │ - rsbeq r1, r0, ip, asr #31 │ │ │ │ - subseq r2, r9, r4, lsl #20 │ │ │ │ + rsbseq sp, r0, r4, asr #13 │ │ │ │ + @ instruction: 0x00592a9c │ │ │ │ + subseq r2, r9, r4, asr sl │ │ │ │ + rsbeq r4, fp, r0, lsl r0 │ │ │ │ + subseq r6, r8, r8, lsl r5 │ │ │ │ + strheq r1, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsheq r2, [r9], #-148 @ 0xffffff6c │ │ │ │ andeq r1, r0, r0, lsl #18 │ │ │ │ andeq r1, r0, r4, lsr #6 │ │ │ │ ldrheq r8, [r8], #-192 @ 0xffffff40 @ │ │ │ │ - ldrsbeq r2, [r9], #-140 @ 0xffffff74 │ │ │ │ - subseq r2, r9, r0, lsr #17 │ │ │ │ + subseq r2, r9, ip, asr #17 │ │ │ │ + @ instruction: 0x00592890 │ │ │ │ andeq r0, r0, r4, asr r4 │ │ │ │ - rsbeq r3, fp, ip, lsr #30 │ │ │ │ - subseq r2, r9, r0, asr r8 │ │ │ │ - ldrsbeq r2, [r9], #-136 @ 0xffffff78 │ │ │ │ + rsbeq r3, fp, ip, lsl pc │ │ │ │ + subseq r2, r9, r0, asr #16 │ │ │ │ + subseq r2, r9, r8, asr #17 │ │ │ │ andeq r0, r0, ip, asr r4 │ │ │ │ b 28226c │ │ │ │ b 28226c │ │ │ │ ldr r3, [r0, #1828] @ 0x724 │ │ │ │ tst r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -164823,42 +164823,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 58216c │ │ │ │ - rsbeq r3, fp, r8, ror lr │ │ │ │ - subseq r6, r8, ip, ror r3 │ │ │ │ - rsbeq r1, r0, r0, lsr #28 │ │ │ │ + b 58215c │ │ │ │ + rsbeq r3, fp, r8, ror #28 │ │ │ │ + subseq r6, r8, ip, ror #6 │ │ │ │ + rsbeq r1, r0, r0, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 282910 │ │ │ │ ldr r2, [pc, #48] @ 282914 │ │ │ │ ldr r1, [pc, #48] @ 282918 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 34d184 │ │ │ │ - rsbeq r3, fp, r4, lsr #28 │ │ │ │ - subseq r2, r9, r4, asr #14 │ │ │ │ - subseq r2, r9, r8, asr r7 │ │ │ │ + rsbeq r3, fp, r4, lsl lr │ │ │ │ + subseq r2, r9, r4, lsr r7 │ │ │ │ + subseq r2, r9, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #768] @ 282c38 │ │ │ │ rsbs r2, r6, #380 @ 0x17c │ │ │ │ @@ -165009,15 +165009,15 @@ │ │ │ │ stm sp, {r9, fp} │ │ │ │ bl 1e319c <__fprintf_chk@plt> │ │ │ │ b 282ad0 │ │ │ │ ldr r0, [pc, #212] @ 282c60 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r2, [r4, #2836] @ 0xb14 │ │ │ │ cmp r2, r9 │ │ │ │ bne 282abc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #2848] @ 0xb20 │ │ │ │ ldr r3, [r4, #2844] @ 0xb1c │ │ │ │ cmp r1, #0 │ │ │ │ @@ -165054,26 +165054,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrheq r8, [r8], #-168 @ 0xffffff58 @ │ │ │ │ rsbseq sp, r0, r4, asr r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r2, r9, r4, asr #11 │ │ │ │ - @ instruction: 0x0059269c │ │ │ │ - subseq r2, r9, ip, lsr #10 │ │ │ │ - subseq r2, r9, r0, lsr r6 │ │ │ │ - ldrsbeq r2, [r9], #-76 @ 0xffffffb4 │ │ │ │ - subseq r2, r9, r0, lsl r6 │ │ │ │ - ldrheq r2, [r9], #-80 @ 0xffffffb0 │ │ │ │ - subseq r2, r9, r8, asr r4 │ │ │ │ - subseq r2, r9, r4, ror #10 │ │ │ │ - rsbeq r3, fp, r8, ror #21 │ │ │ │ - subseq r2, r9, ip, lsl #8 │ │ │ │ - subseq r2, r9, ip, ror #10 │ │ │ │ + ldrheq r2, [r9], #-84 @ 0xffffffac │ │ │ │ + subseq r2, r9, ip, lsl #13 │ │ │ │ + subseq r2, r9, ip, lsl r5 │ │ │ │ + subseq r2, r9, r0, lsr #12 │ │ │ │ + subseq r2, r9, ip, asr #9 │ │ │ │ + subseq r2, r9, r0, lsl #12 │ │ │ │ + subseq r2, r9, r0, lsr #11 │ │ │ │ + subseq r2, r9, r8, asr #8 │ │ │ │ + subseq r2, r9, r4, asr r5 │ │ │ │ + ldrdeq r3, [fp], #-168 @ 0xffffff58 @ │ │ │ │ + ldrsheq r2, [r9], #-60 @ 0xffffffc4 │ │ │ │ + subseq r2, r9, ip, asr r5 │ │ │ │ @ instruction: 0x000003bd │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #164] @ 282d38 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -165086,49 +165086,49 @@ │ │ │ │ ldr r1, [pc, #144] @ 282d44 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [pc, #116] @ 282d48 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 282d4c │ │ │ │ ldr r7, [r3, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r1, [pc, #96] @ 282d50 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 580470 │ │ │ │ + bl 580460 │ │ │ │ ldr r3, [pc, #80] @ 282d54 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5822a0 │ │ │ │ + bl 582290 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r2, r9, r0, ror #8 │ │ │ │ - rsbeq r3, fp, r8, asr sl │ │ │ │ - subseq r5, r8, ip, asr pc │ │ │ │ - rsbeq r1, r0, r0, lsl #20 │ │ │ │ + subseq r2, r9, r0, asr r4 │ │ │ │ + rsbeq r3, fp, r8, asr #20 │ │ │ │ + subseq r5, r8, ip, asr #30 │ │ │ │ + strdeq r1, [r0], #-144 @ 0xffffff70 @ │ │ │ │ rsbseq r8, r8, ip, lsr #14 │ │ │ │ - subseq r2, r9, ip, asr #9 │ │ │ │ - @ instruction: 0x0058e59c │ │ │ │ + ldrheq r2, [r9], #-76 @ 0xffffffb4 │ │ │ │ + subseq lr, r8, ip, lsl #11 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r8, [pc, #676] @ 283018 │ │ │ │ @@ -165301,37 +165301,37 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r2, [r5, #2844] @ 0xb1c │ │ │ │ str r3, [r5, #2848] @ 0xb20 │ │ │ │ b 282e08 │ │ │ │ rsbseq r8, r8, r0, lsl #13 │ │ │ │ rsbseq sp, r0, r0, lsr #2 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r2, r9, r0, asr #3 │ │ │ │ - subseq r2, r9, r0, lsr r3 │ │ │ │ - subseq r2, r9, ip, lsl #2 │ │ │ │ - subseq r2, r9, r0, lsl r2 │ │ │ │ - ldrheq r2, [r9], #-12 │ │ │ │ - @ instruction: 0x00592190 │ │ │ │ - subseq r2, r9, r4, asr r0 │ │ │ │ - subseq r2, r9, r0, ror #2 │ │ │ │ + ldrheq r2, [r9], #-16 │ │ │ │ + subseq r2, r9, r0, lsr #6 │ │ │ │ + ldrsheq r2, [r9], #-12 │ │ │ │ + subseq r2, r9, r0, lsl #4 │ │ │ │ + subseq r2, r9, ip, lsr #1 │ │ │ │ + subseq r2, r9, r0, lsl #3 │ │ │ │ + subseq r2, r9, r4, asr #32 │ │ │ │ + subseq r2, r9, r0, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #224] @ 28313c │ │ │ │ ldr r2, [pc, #224] @ 283140 │ │ │ │ ldr r1, [pc, #224] @ 283144 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r3, #204 @ 0xcc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #192] @ 283148 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, r3, #15232 @ 0x3b80 │ │ │ │ add ip, ip, #8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -165340,15 +165340,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r1, [r3, #8] │ │ │ │ strne r1, [r4, r2] │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ cmp ip, r3 │ │ │ │ bne 283094 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ add r3, r4, #2832 @ 0xb10 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r5, [r4, #1792] @ 0x700 │ │ │ │ cmp r5, #0 │ │ │ │ beq 28312c │ │ │ │ ldr r6, [pc, #108] @ 28314c │ │ │ │ ldr r8, [pc, #108] @ 283150 │ │ │ │ @@ -165358,48 +165358,48 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #120 @ 0x78 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r4, #1836] @ 0x72c │ │ │ │ mov r1, #1 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ orr r3, r3, r1, lsl r2 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ ldr r5, [r5, #16] │ │ │ │ cmp r5, #0 │ │ │ │ bne 2830f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 28226c │ │ │ │ - rsbeq r3, fp, r8, lsr #13 │ │ │ │ - subseq r1, r9, r0, asr #31 │ │ │ │ - ldrsbeq r1, [r9], #-244 @ 0xffffff0c │ │ │ │ + @ instruction: 0x006b3698 │ │ │ │ + ldrheq r1, [r9], #-240 @ 0xffffff10 │ │ │ │ + subseq r1, r9, r4, asr #31 │ │ │ │ rsbseq ip, r0, ip, lsr #28 │ │ │ │ - rsbeq r3, fp, r4, lsr #12 │ │ │ │ - subseq r2, r9, r8, ror #1 │ │ │ │ - ldrsheq r2, [r9], #-12 │ │ │ │ + rsbeq r3, fp, r4, lsl r6 │ │ │ │ + ldrsbeq r2, [r9], #-8 │ │ │ │ + subseq r2, r9, ip, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 2831dc │ │ │ │ ldr r2, [pc, #108] @ 2831e0 │ │ │ │ ldr r1, [pc, #108] @ 2831e4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr ip, [pc, #80] @ 2831e8 │ │ │ │ ldr r1, [pc, #80] @ 2831ec │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ ldr ip, [pc, #64] @ 2831f0 │ │ │ │ @@ -165410,47 +165410,47 @@ │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580a98 │ │ │ │ - @ instruction: 0x006b3590 │ │ │ │ - @ instruction: 0x00585a98 │ │ │ │ - rsbeq r1, r0, ip, lsr r5 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r3, fp, r0, lsl #11 │ │ │ │ + subseq r5, r8, r8, lsl #21 │ │ │ │ + rsbeq r1, r0, ip, lsr #10 │ │ │ │ andeq r0, r0, r8, ror #26 │ │ │ │ rsbseq r9, r6, r4, asr #1 │ │ │ │ andeq r0, r0, r0, lsl #16 │ │ │ │ - subseq r1, r9, r4, asr pc │ │ │ │ + subseq r1, r9, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 2832a4 │ │ │ │ ldr r2, [pc, #148] @ 2832a8 │ │ │ │ ldr r1, [pc, #148] @ 2832ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #116] @ 2832b0 │ │ │ │ ldr r1, [pc, #116] @ 2832b4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #84] @ 2832b8 │ │ │ │ mov r3, #3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 2832bc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -165461,46 +165461,46 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq r3, [fp], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsheq r5, [r8], #-152 @ 0xffffff68 │ │ │ │ - @ instruction: 0x0060149c │ │ │ │ - subseq r1, r9, r8, lsr #14 │ │ │ │ - subseq fp, r8, r8, lsr #12 │ │ │ │ + rsbeq r3, fp, r0, ror #9 │ │ │ │ + subseq r5, r8, r8, ror #19 │ │ │ │ + rsbeq r1, r0, ip, lsl #9 │ │ │ │ + subseq r1, r9, r8, lsl r7 │ │ │ │ + subseq fp, r8, r8, lsl r6 │ │ │ │ andeq r2, r0, lr, lsr r9 │ │ │ │ - subseq r1, r9, r0, lsl #31 │ │ │ │ + subseq r1, r9, r0, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 28336c │ │ │ │ ldr r2, [pc, #148] @ 283370 │ │ │ │ ldr r1, [pc, #148] @ 283374 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #116] @ 283378 │ │ │ │ ldr r1, [pc, #116] @ 28337c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #84] @ 283380 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ strb r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [pc, #72] @ 283384 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -165511,21 +165511,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r3, fp, r8, lsr #8 │ │ │ │ - subseq r5, r8, r0, lsr r9 │ │ │ │ - ldrdeq r1, [r0], #-52 @ 0xffffffcc @ │ │ │ │ - subseq r1, r9, r0, ror #12 │ │ │ │ - subseq fp, r8, r0, ror #10 │ │ │ │ + rsbeq r3, fp, r8, lsl r4 │ │ │ │ + subseq r5, r8, r0, lsr #18 │ │ │ │ + rsbeq r1, r0, r4, asr #7 │ │ │ │ + subseq r1, r9, r0, asr r6 │ │ │ │ + subseq fp, r8, r0, asr r5 │ │ │ │ andeq r2, r0, r8, ror #12 │ │ │ │ - ldrsbeq r1, [r9], #-236 @ 0xffffff14 │ │ │ │ + subseq r1, r9, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r2, [pc, #596] @ 2835f4 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ mov r6, r1 │ │ │ │ @@ -165591,30 +165591,30 @@ │ │ │ │ str sl, [r7] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr fp, [sp, #48] @ 0x30 │ │ │ │ strb r8, [sp, #88] @ 0x58 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #96] @ 0x60 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [r6, #28] │ │ │ │ ldr r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r1, [r3, r4, lsl #4] │ │ │ │ add r3, r3, r4, lsl #4 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r3, [r6, #28] │ │ │ │ @@ -165676,16 +165676,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r8, r8, asr r0 │ │ │ │ rsbseq r8, r8, r8, asr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r1, r9, r0, lsl #24 │ │ │ │ - subseq r1, r9, r0, lsl #28 │ │ │ │ + ldrsheq r1, [r9], #-176 @ 0xffffff50 │ │ │ │ + ldrsheq r1, [r9], #-208 @ 0xffffff30 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ rsbseq r7, r8, r4, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #2852] @ 0xb24 │ │ │ │ @@ -165735,17 +165735,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ bl 1e319c <__fprintf_chk@plt> │ │ │ │ b 283638 │ │ │ │ rsbseq r7, r8, ip, asr #27 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r1, r9, r8, ror r9 │ │ │ │ - rsbeq r3, fp, r0, asr #32 │ │ │ │ - subseq r2, sp, r4, ror #31 │ │ │ │ + subseq r1, r9, r8, ror #18 │ │ │ │ + rsbeq r3, fp, r0, lsr r0 │ │ │ │ + ldrsbeq r2, [sp], #-244 @ 0xffffff0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ subs r4, r0, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ @@ -165760,23 +165760,23 @@ │ │ │ │ ldr r6, [pc, #136] @ 2837c4 │ │ │ │ mov r3, #11 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add ip, r8, #160 @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r6, [r0, #104] @ 0x68 │ │ │ │ cmp r6, #0 │ │ │ │ beq 283794 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -165787,17 +165787,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r2, fp, r8, ror #31 │ │ │ │ - subseq r1, r9, r4, lsr #21 │ │ │ │ - subseq r1, r9, ip, lsr #21 │ │ │ │ + ldrdeq r2, [fp], #-248 @ 0xffffff08 @ │ │ │ │ + @ instruction: 0x00591a94 │ │ │ │ + @ instruction: 0x00591a9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r1, #28] │ │ │ │ add r5, r0, #1920 @ 0x780 │ │ │ │ cmp r3, #3 │ │ │ │ @@ -165908,20 +165908,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ stm sp, {r5, ip} │ │ │ │ bl 1e319c <__fprintf_chk@plt> │ │ │ │ b 283898 │ │ │ │ ldrsheq r7, [r8], #-180 @ 0xffffff4c @ │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r1, r9, r8, asr r7 │ │ │ │ - subseq r1, r9, r4, ror #18 │ │ │ │ - subseq r1, r9, ip, lsl #14 │ │ │ │ - subseq r1, r9, r0, asr r9 │ │ │ │ - subseq r1, r9, ip, asr #13 │ │ │ │ - subseq r1, r9, r4, ror #17 │ │ │ │ + subseq r1, r9, r8, asr #14 │ │ │ │ + subseq r1, r9, r4, asr r9 │ │ │ │ + ldrsheq r1, [r9], #-108 @ 0xffffff94 │ │ │ │ + subseq r1, r9, r0, asr #18 │ │ │ │ + ldrheq r1, [r9], #-108 @ 0xffffff94 │ │ │ │ + ldrsbeq r1, [r9], #-132 @ 0xffffff7c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #136] @ 283a58 │ │ │ │ ldr r6, [pc, #136] @ 283a5c │ │ │ │ ldr r5, [pc, #136] @ 283a60 │ │ │ │ @@ -165930,23 +165930,23 @@ │ │ │ │ add r3, r4, #120 @ 0x78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #11 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 283a38 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ @@ -165954,17 +165954,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r2, fp, r4, lsr sp │ │ │ │ - ldrsheq r1, [r9], #-112 @ 0xffffff90 │ │ │ │ - subseq r1, r9, r4, lsl #16 │ │ │ │ + rsbeq r2, fp, r4, lsr #26 │ │ │ │ + subseq r1, r9, r0, ror #15 │ │ │ │ + ldrsheq r1, [r9], #-116 @ 0xffffff8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ @@ -165992,15 +165992,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str ip, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ add ip, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #160] @ 0xa0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r5, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r9, r0 │ │ │ │ addne r5, r0, #372 @ 0x174 │ │ │ │ addeq r5, r0, #180 @ 0xb4 │ │ │ │ ldr r3, [r5] │ │ │ │ lsr r3, r3, #20 │ │ │ │ @@ -166075,15 +166075,15 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ add r6, sp, #100 @ 0x64 │ │ │ │ mov fp, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ @@ -166092,15 +166092,15 @@ │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ sub r0, r9, #1312 @ 0x520 │ │ │ │ eor r1, r1, #1 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r1, [sp, #24] │ │ │ │ sub r0, r0, #12 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r0, [r5, #28] │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [r5, #4] │ │ │ │ ldr r3, [r5, #44] @ 0x2c │ │ │ │ add r8, r8, r4 │ │ │ │ sub r7, r7, r4 │ │ │ │ @@ -166221,47 +166221,47 @@ │ │ │ │ add r8, sp, #100 @ 0x64 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #4] │ │ │ │ adc sl, sl, #0 │ │ │ │ sub r7, r9, #1744 @ 0x6d0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #104] @ 0x68 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #108 @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #420 @ 0x1a4 │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [r9, #1104] @ 0x450 │ │ │ │ cmp r3, #2 │ │ │ │ bls 283d10 │ │ │ │ b 283dc4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r8, r0, ror r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r8, r0, asr #18 │ │ │ │ - rsbeq r2, fp, ip, asr ip │ │ │ │ - subseq r1, r9, r8, lsr r6 │ │ │ │ - subseq r1, r9, r4, lsl #14 │ │ │ │ + rsbeq r2, fp, ip, asr #24 │ │ │ │ + subseq r1, r9, r8, lsr #12 │ │ │ │ + ldrsheq r1, [r9], #-100 @ 0xffffff9c │ │ │ │ rsbseq r7, r8, r4, asr #17 │ │ │ │ - @ instruction: 0x0059149c │ │ │ │ - subseq r1, r9, r8, lsl #14 │ │ │ │ + subseq r1, r9, ip, lsl #9 │ │ │ │ + ldrsheq r1, [r9], #-104 @ 0xffffff98 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r1, r9, r0, asr r2 │ │ │ │ - ldrsbeq r1, [r9], #-68 @ 0xffffffbc │ │ │ │ + subseq r1, r9, r0, asr #4 │ │ │ │ + subseq r1, r9, r4, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #256] @ 284020 │ │ │ │ ldr r5, [pc, #256] @ 284024 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -166272,33 +166272,33 @@ │ │ │ │ add r3, r4, #188 @ 0xbc │ │ │ │ mov r6, r0 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r9, [pc, #208] @ 28402c │ │ │ │ add r2, r4, #120 @ 0x78 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r9 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r4, r4, #160 @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmn r3, #1 │ │ │ │ ldreq r3, [r7, #68] @ 0x44 │ │ │ │ streq r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 283fd4 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -166315,30 +166315,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r2, fp, r8, ror #15 │ │ │ │ - subseq r1, r9, r0, lsr #5 │ │ │ │ - ldrsbeq r1, [r9], #-20 @ 0xffffffec │ │ │ │ - subseq r1, r9, ip, lsl #5 │ │ │ │ - rsbeq r2, fp, r4, lsr #14 │ │ │ │ - ldrsheq r1, [r9], #-36 @ 0xffffffdc │ │ │ │ - subseq r1, r9, ip, asr #32 │ │ │ │ + ldrdeq r2, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x00591290 │ │ │ │ + subseq r1, r9, r4, asr #3 │ │ │ │ + subseq r1, r9, ip, ror r2 │ │ │ │ + rsbeq r2, fp, r4, lsl r7 │ │ │ │ + subseq r1, r9, r4, ror #5 │ │ │ │ + subseq r1, r9, ip, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r0, [pc, #1304] @ 284574 │ │ │ │ @@ -166362,15 +166362,15 @@ │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r3, r7, #188 @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sl, sp, #84 @ 0x54 │ │ │ │ ldr r3, [r0, #176] @ 0xb0 │ │ │ │ mov r4, r0 │ │ │ │ tst r3, #1 │ │ │ │ bne 28439c │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ tst r3, #2 │ │ │ │ @@ -166404,15 +166404,15 @@ │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ str fp, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r3, [sp, #116] @ 0x74 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ @@ -166427,29 +166427,29 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #116] @ 0x74 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ orr r1, r1, #16 │ │ │ │ @@ -166458,15 +166458,15 @@ │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ orrs r0, r3, r0 │ │ │ │ beq 284254 │ │ │ │ ldr r3, [r4, #148] @ 0x94 │ │ │ │ tst r3, #4 │ │ │ │ bne 2844b8 │ │ │ │ ldr r3, [r4, #1104] @ 0x450 │ │ │ │ @@ -166668,34 +166668,34 @@ │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ add sp, sp, #140 @ 0x8c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 28226c │ │ │ │ @ instruction: 0x00787394 │ │ │ │ @ instruction: 0x00787390 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, fp, ip, ror r6 │ │ │ │ - subseq r1, r9, r8, lsr #2 │ │ │ │ - subseq r1, r9, r4, rrx │ │ │ │ + rsbeq r2, fp, ip, ror #12 │ │ │ │ + subseq r1, r9, r8, lsl r1 │ │ │ │ + subseq r1, r9, r4, asr r0 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r0, r9, ip, lsr #27 │ │ │ │ - rsbeq r2, fp, ip, ror #8 │ │ │ │ - @ instruction: 0x00591098 │ │ │ │ + @ instruction: 0x00590d9c │ │ │ │ + rsbeq r2, fp, ip, asr r4 │ │ │ │ + subseq r1, r9, r8, lsl #1 │ │ │ │ rsbseq r7, r8, r0, lsl r1 │ │ │ │ - subseq r0, r9, r0, ror #25 │ │ │ │ + ldrsbeq r0, [r9], #-192 @ 0xffffff40 │ │ │ │ @ instruction: 0x0078709c │ │ │ │ - @ instruction: 0x00590f94 │ │ │ │ - subseq r0, r9, ip, asr #24 │ │ │ │ - ldrsheq r0, [r9], #-228 @ 0xffffff1c │ │ │ │ - ldrsheq r0, [r9], #-176 @ 0xffffff50 │ │ │ │ - strheq r2, [fp], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq r0, r9, r8, lsr #30 │ │ │ │ + subseq r0, r9, r4, lsl #31 │ │ │ │ + subseq r0, r9, ip, lsr ip │ │ │ │ + subseq r0, r9, r4, ror #29 │ │ │ │ + subseq r0, r9, r0, ror #23 │ │ │ │ + rsbeq r2, fp, r0, lsr #5 │ │ │ │ + subseq r0, r9, r8, lsl pc │ │ │ │ rsbseq r6, r8, r4, ror #30 │ │ │ │ - subseq r0, r9, r8, lsr fp │ │ │ │ - strdeq r2, [fp], #-28 @ 0xffffffe4 @ │ │ │ │ - subseq r0, r9, r8, asr lr │ │ │ │ + subseq r0, r9, r8, lsr #22 │ │ │ │ + rsbeq r2, fp, ip, ror #3 │ │ │ │ + subseq r0, r9, r8, asr #28 │ │ │ │ ldrheq r6, [r8], #-228 @ 0xffffff1c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #388] @ 284770 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -166725,27 +166725,27 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 2846b4 │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #11 │ │ │ │ mov r1, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ cmp sl, r2 │ │ │ │ bne 284644 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r7 │ │ │ │ add sl, r2, #160 @ 0xa0 │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ str sl, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ @@ -166793,24 +166793,24 @@ │ │ │ │ bl 1e319c <__fprintf_chk@plt> │ │ │ │ ldr r3, [pc, #48] @ 284794 │ │ │ │ ldr r2, [pc, #48] @ 284798 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ b 284714 │ │ │ │ rsbseq r6, r8, ip, lsl #28 │ │ │ │ - rsbeq r2, fp, r4, ror #1 │ │ │ │ - subseq r0, r9, r4, lsr #23 │ │ │ │ - ldrheq r0, [r9], #-184 @ 0xffffff48 │ │ │ │ + ldrdeq r2, [fp], #-4 @ │ │ │ │ + @ instruction: 0x00590b94 │ │ │ │ + subseq r0, r9, r8, lsr #23 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r0, r9, r4, lsr r9 │ │ │ │ - strdeq r1, [fp], #-252 @ 0xffffff04 @ │ │ │ │ - subseq r0, r9, ip, asr #25 │ │ │ │ - ldrsbeq r0, [r9], #-140 @ 0xffffff74 │ │ │ │ - rsbeq r1, fp, r4, lsr #31 │ │ │ │ - subseq r0, r9, r8, asr #24 │ │ │ │ + subseq r0, r9, r4, lsr #18 │ │ │ │ + rsbeq r1, fp, ip, ror #31 │ │ │ │ + ldrheq r0, [r9], #-204 @ 0xffffff34 │ │ │ │ + subseq r0, r9, ip, asr #17 │ │ │ │ + @ instruction: 0x006b1f94 │ │ │ │ + subseq r0, r9, r8, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ ldr r1, [pc, #808] @ 284ae0 │ │ │ │ tst r2, #1 │ │ │ │ @@ -166858,30 +166858,30 @@ │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ mov r1, #4 │ │ │ │ umlal r6, r3, r5, r1 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add r7, sp, #76 @ 0x4c │ │ │ │ mov r8, r3 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #80] @ 0x50 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #84 @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [r4, #2852] @ 0xb24 │ │ │ │ str r5, [r4, #1860] @ 0x744 │ │ │ │ cmp r3, sl │ │ │ │ bls 28490c │ │ │ │ ldr r2, [pc, #544] @ 284af0 │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ ldr r6, [fp, r2] │ │ │ │ @@ -167015,31 +167015,31 @@ │ │ │ │ mov r1, #1 │ │ │ │ bl 1e319c <__fprintf_chk@plt> │ │ │ │ b 284944 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r8, r0, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r8, ip, lsr #24 │ │ │ │ - rsbeq r1, fp, ip, lsl #30 │ │ │ │ + strdeq r1, [fp], #-236 @ 0xffffff14 @ │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r0, r9, r0, asr r7 │ │ │ │ - subseq r0, r9, r0, ror #22 │ │ │ │ + subseq r0, r9, r0, asr #14 │ │ │ │ + subseq r0, r9, r0, asr fp │ │ │ │ ldrheq r6, [r8], #-160 @ 0xffffff60 @ │ │ │ │ - subseq r0, r9, ip, ror #12 │ │ │ │ - rsbeq r1, fp, r4, lsr sp │ │ │ │ - subseq r0, r9, ip, lsr sl │ │ │ │ - subseq r0, r9, ip, lsl r6 │ │ │ │ - rsbeq r1, fp, r4, ror #25 │ │ │ │ - subseq r0, r9, r0, lsl sl │ │ │ │ - ldrsbeq r0, [r9], #-88 @ 0xffffffa8 │ │ │ │ - @ instruction: 0x006b1c9c │ │ │ │ - subseq r0, r9, ip, lsl #19 │ │ │ │ - subseq r0, r9, r0, lsl #11 │ │ │ │ - rsbeq r1, fp, r8, asr #24 │ │ │ │ - subseq r0, r9, ip, asr r9 │ │ │ │ + subseq r0, r9, ip, asr r6 │ │ │ │ + rsbeq r1, fp, r4, lsr #26 │ │ │ │ + subseq r0, r9, ip, lsr #20 │ │ │ │ + subseq r0, r9, ip, lsl #12 │ │ │ │ + ldrdeq r1, [fp], #-196 @ 0xffffff3c @ │ │ │ │ + subseq r0, r9, r0, lsl #20 │ │ │ │ + subseq r0, r9, r8, asr #11 │ │ │ │ + rsbeq r1, fp, ip, lsl #25 │ │ │ │ + subseq r0, r9, ip, ror r9 │ │ │ │ + subseq r0, r9, r0, ror r5 │ │ │ │ + rsbeq r1, fp, r8, lsr ip │ │ │ │ + subseq r0, r9, ip, asr #18 │ │ │ │ ldr r3, [r0, #1924] @ 0x784 │ │ │ │ tst r3, #1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 28479c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -167081,27 +167081,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #60] @ 284c1c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r0, r9, r4, lsr r5 │ │ │ │ + subseq r0, r9, r4, lsr #10 │ │ │ │ │ │ │ │ 00284c20 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ @@ -167121,15 +167121,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 284cb0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #11 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 284c64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -167139,17 +167139,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strheq r1, [fp], #-172 @ 0xffffff54 @ │ │ │ │ - subseq r0, r9, ip, ror r5 │ │ │ │ - @ instruction: 0x00590590 │ │ │ │ + rsbeq r1, fp, ip, lsr #21 │ │ │ │ + subseq r0, r9, ip, ror #10 │ │ │ │ + subseq r0, r9, r0, lsl #11 │ │ │ │ │ │ │ │ 00284cd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #80] @ 284d40 │ │ │ │ @@ -167162,25 +167162,25 @@ │ │ │ │ add ip, ip, #188 @ 0xbc │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq r1, fp, ip, lsl #20 │ │ │ │ - ldrsheq r0, [r9], #-60 @ 0xffffffc4 │ │ │ │ - ldrheq r0, [r9], #-76 @ 0xffffffb4 │ │ │ │ + strdeq r1, [fp], #-156 @ 0xffffff64 @ │ │ │ │ + subseq r0, r9, ip, ror #7 │ │ │ │ + subseq r0, r9, ip, lsr #9 │ │ │ │ │ │ │ │ 00284d4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -167195,49 +167195,49 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr lr, [r0, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ mov ip, lr │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ bx ip │ │ │ │ - @ instruction: 0x006b1994 │ │ │ │ - subseq r0, r9, r8, lsl #7 │ │ │ │ - subseq r0, r9, r8, asr #8 │ │ │ │ + rsbeq r1, fp, r4, lsl #19 │ │ │ │ + subseq r0, r9, r8, ror r3 │ │ │ │ + subseq r0, r9, r8, lsr r4 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ addne r0, r0, #32768 @ 0x8000 │ │ │ │ ldrbne r0, [r0, #1589] @ 0x635 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 284e28 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq lr, r0, r8, lsr ip │ │ │ │ cmp r1, #255 @ 0xff │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxls lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -167371,21 +167371,21 @@ │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ bl 426ab8 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ b 284fd4 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ ldr ip, [pc, #252] @ 285164 │ │ │ │ add ip, pc, ip │ │ │ │ b 285024 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ ldr ip, [pc, #232] @ 285168 │ │ │ │ add ip, pc, ip │ │ │ │ b 284fa8 │ │ │ │ ldr r2, [pc, #224] @ 28516c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -167411,31 +167411,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 28517c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 284f8c │ │ │ │ ldr r0, [pc, #84] @ 285180 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 284f8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r8, r0, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r8, r4, lsr #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ @@ -167443,16 +167443,16 @@ │ │ │ │ @ instruction: 0xfffffe04 │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ andeq r4, r0, r8, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ rsbseq lr, r0, r8, ror #18 │ │ │ │ - subseq r0, r9, r8, lsl #19 │ │ │ │ - subseq r0, r9, r4, lsr #19 │ │ │ │ + subseq r0, r9, r8, ror r9 │ │ │ │ + @ instruction: 0x00590994 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r4, r0 │ │ │ │ @@ -167605,15 +167605,15 @@ │ │ │ │ mvn r5, #0 │ │ │ │ b 28535c │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [r6], #32 │ │ │ │ mov r0, #1 │ │ │ │ strd r4, [r1, #-8] │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #400] @ 2855a0 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 28538c │ │ │ │ ldr r2, [pc, #388] @ 2855ac │ │ │ │ @@ -167636,22 +167636,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 2855b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28538c │ │ │ │ ldr r2, [pc, #272] @ 2855bc │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 285370 │ │ │ │ ldr r2, [pc, #240] @ 2855b0 │ │ │ │ @@ -167669,32 +167669,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2855c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 285370 │ │ │ │ ldr r8, [pc, #144] @ 2855c4 │ │ │ │ mvn r5, #0 │ │ │ │ b 28535c │ │ │ │ ldr r0, [pc, #136] @ 2855c8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 285370 │ │ │ │ ldr r2, [pc, #116] @ 2855cc │ │ │ │ ldr r3, [pc, #56] @ 285594 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -167702,58 +167702,58 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 28558c │ │ │ │ ldr r0, [pc, #84] @ 2855d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r8, r4, lsr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r8, r4, asr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r6, r8, r8, rrx │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, r9, ip, ror #12 │ │ │ │ + subseq r0, r9, ip, asr r6 │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ - subseq r0, r9, r8, lsr #12 │ │ │ │ + subseq r0, r9, r8, lsl r6 │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - subseq r0, r9, r4, lsr r6 │ │ │ │ + subseq r0, r9, r4, lsr #12 │ │ │ │ rsbseq r5, r8, r4, lsr #29 │ │ │ │ - ldrheq r0, [r9], #-80 @ 0xffffffb0 │ │ │ │ + subseq r0, r9, r0, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #184] @ 2856a4 │ │ │ │ ldr r2, [pc, #184] @ 2856a8 │ │ │ │ ldr r1, [pc, #184] @ 2856ac │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #152] @ 2856b0 │ │ │ │ ldr r1, [pc, #152] @ 2856b4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #120] @ 2856b8 │ │ │ │ ldr r2, [pc, #120] @ 2856bc │ │ │ │ ldr r3, [pc, #120] @ 2856c0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ @@ -167761,31 +167761,31 @@ │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #92] @ 2856c4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [pc, #72] @ 2856c8 │ │ │ │ ldr r1, [pc, #72] @ 2856cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580a98 │ │ │ │ - rsbeq r1, fp, ip, ror r2 │ │ │ │ - subseq r3, r8, ip, lsl r6 │ │ │ │ - subseq pc, pc, r0, asr #1 │ │ │ │ - ldrheq pc, [r8], #-180 @ 0xffffff4c @ │ │ │ │ - subseq pc, r8, r8, asr #23 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r1, fp, ip, ror #4 │ │ │ │ + subseq r3, r8, ip, lsl #12 │ │ │ │ + ldrheq pc, [pc], #-0 @ │ │ │ │ + subseq pc, r8, r4, lsr #23 │ │ │ │ + ldrheq pc, [r8], #-184 @ 0xffffff48 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r0, r0, r4, asr r6 │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ andeq r1, r0, ip, asr #13 │ │ │ │ ldrheq lr, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ rsbseq r7, r6, r8, ror #9 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -167864,28 +167864,28 @@ │ │ │ │ add r3, r3, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r3, #1589] @ 0x635 │ │ │ │ cmp r3, #0 │ │ │ │ beq 285848 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2858fc │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ add ip, r4, #8512 @ 0x2140 │ │ │ │ ldr r2, [pc, #420] @ 2859c4 │ │ │ │ add r3, ip, #32 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip], #16 │ │ │ │ strd r6, [ip, #-8] │ │ │ │ adds r2, r0, r2 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ adc r3, r1, #0 │ │ │ │ - bl 7e4dc8 │ │ │ │ + bl 7e4db8 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r1, [r4, #9] │ │ │ │ beq 28588c │ │ │ │ ldr r2, [pc, #356] @ 2859c8 │ │ │ │ ldr r3, [pc, #336] @ 2859b8 │ │ │ │ @@ -167925,15 +167925,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #336] @ 0x150 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ b 285848 │ │ │ │ ldr r2, [pc, #192] @ 2859d4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2857f0 │ │ │ │ ldr r2, [pc, #176] @ 2859d8 │ │ │ │ @@ -167951,45 +167951,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2859e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2857f0 │ │ │ │ ldr r0, [pc, #72] @ 2859e4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2857f0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r8, r0, ror #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r8, r4, asr #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x00785b98 │ │ │ │ rsbseq r5, r8, r8, ror #22 │ │ │ │ rsbseq r5, r8, r8, lsr fp │ │ │ │ andeq r3, r0, r0, ror #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, r9, r0, lsl r2 │ │ │ │ - subseq r0, r9, ip, lsr #4 │ │ │ │ + subseq r0, r9, r0, lsl #4 │ │ │ │ + subseq r0, r9, ip, lsl r2 │ │ │ │ ldr ip, [pc, #368] @ 285b60 │ │ │ │ lsr r3, r0, #11 │ │ │ │ ldr r2, [pc, #364] @ 285b64 │ │ │ │ tst r0, #16384 @ 0x4000 │ │ │ │ and r3, r3, #7 │ │ │ │ movne r2, ip │ │ │ │ cmp r3, #2 │ │ │ │ @@ -168078,15 +168078,15 @@ │ │ │ │ ldr r3, [pc, #36] @ 285b78 │ │ │ │ smull ip, r3, r2, r3 │ │ │ │ sub r3, r3, r2, asr #31 │ │ │ │ str r3, [r1] │ │ │ │ b 285a6c │ │ │ │ andeq sl, r0, r4, asr #24 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ - strdeq r0, [fp], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r0, fp, r4, ror #27 │ │ │ │ subls r2, r9, #-1828716544 @ 0x93000000 │ │ │ │ strbtvs r6, [r6], -r7, ror #12 │ │ │ │ bcs fed30628 <__bss_end__@@Base+0xfe24f8f4> │ │ │ │ ldrbpl r5, [r5, #-1366] @ 0xfffffaaa │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -168153,17 +168153,17 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r1, #1 │ │ │ │ bl 1e319c <__fprintf_chk@plt> │ │ │ │ b 285bac │ │ │ │ rsbseq r5, r8, ip, asr r8 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrsbeq pc, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - rsbeq r0, fp, r0, lsl #24 │ │ │ │ - subseq r0, sp, ip, lsr sl │ │ │ │ + subseq pc, r8, r0, asr #7 │ │ │ │ + strdeq r0, [fp], #-176 @ 0xffffff50 @ │ │ │ │ + subseq r0, sp, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1772] @ 2863a4 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r1 │ │ │ │ @@ -168173,15 +168173,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ and r3, r6, #458752 @ 0x70000 │ │ │ │ cmp r3, #458752 @ 0x70000 │ │ │ │ lsr r7, r6, #8 │ │ │ │ lsleq r7, r7, #20 │ │ │ │ lslne r6, r6, #16 │ │ │ │ ldr fp, [pc, #1708] @ 2863b0 │ │ │ │ lsreq r7, r7, #20 │ │ │ │ @@ -168605,55 +168605,55 @@ │ │ │ │ b 286324 │ │ │ │ ldr lr, [pc, #140] @ 286420 │ │ │ │ add lr, pc, lr │ │ │ │ b 286314 │ │ │ │ ldr ip, [pc, #132] @ 286424 │ │ │ │ add ip, pc, ip │ │ │ │ b 286304 │ │ │ │ - rsbeq r0, fp, ip, lsr #23 │ │ │ │ + @ instruction: 0x006b0b9c │ │ │ │ + subseq pc, r8, r0, lsr #30 │ │ │ │ subseq pc, r8, r0, lsr pc @ │ │ │ │ - subseq pc, r8, r0, asr #30 │ │ │ │ rsbseq r5, r8, ip, ror #13 │ │ │ │ andeq r0, r0, r6, lsl #14 │ │ │ │ andeq r0, r0, r7, lsl #14 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq pc, r8, r8, asr r2 @ │ │ │ │ - subseq pc, r8, ip, ror #28 │ │ │ │ - ldrsheq pc, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq ip, lr, r8, asr #7 │ │ │ │ - ldrdeq r0, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - subseq pc, r8, ip, lsr #3 │ │ │ │ - strheq r0, [fp], #-152 @ 0xffffff68 @ │ │ │ │ - subseq pc, r8, r8, ror #26 │ │ │ │ - subseq pc, r8, r8, lsr r1 @ │ │ │ │ - subseq lr, r8, r4, asr pc │ │ │ │ - rsbeq r0, fp, r8, ror r7 │ │ │ │ - ldrheq pc, [r8], #-188 @ 0xffffff44 @ │ │ │ │ - subseq lr, r8, ip, lsr #29 │ │ │ │ - subseq pc, r8, r0, asr #21 │ │ │ │ - subseq lr, r8, r4, ror #26 │ │ │ │ - subseq ip, sl, r0, asr r7 │ │ │ │ - rsbeq r9, r1, r0, ror r5 │ │ │ │ - subseq r7, fp, r0, lsl #21 │ │ │ │ - rsbeq fp, r0, r8, asr r7 │ │ │ │ - subseq pc, r8, r0, asr #17 │ │ │ │ - subseq pc, r8, r0, asr #18 │ │ │ │ - subseq pc, r8, ip, lsl #17 │ │ │ │ - strdeq r8, [r0], #-120 @ 0xffffff88 @ │ │ │ │ - subseq pc, r8, r4, ror r8 @ │ │ │ │ - subseq pc, r8, r8, ror #16 │ │ │ │ - subseq pc, r8, ip, asr r8 @ │ │ │ │ + subseq pc, r8, r8, asr #4 │ │ │ │ + subseq pc, r8, ip, asr lr @ │ │ │ │ + subseq pc, r8, r8, ror #3 │ │ │ │ + ldrheq ip, [lr], #-56 @ 0xffffffc8 │ │ │ │ + rsbeq r0, fp, r4, asr #19 │ │ │ │ + @ instruction: 0x0058f19c │ │ │ │ + rsbeq r0, fp, r8, lsr #19 │ │ │ │ + subseq pc, r8, r8, asr sp @ │ │ │ │ + subseq pc, r8, r8, lsr #2 │ │ │ │ + subseq lr, r8, r4, asr #30 │ │ │ │ + rsbeq r0, fp, r8, ror #14 │ │ │ │ + subseq pc, r8, ip, lsr #23 │ │ │ │ + @ instruction: 0x0058ee9c │ │ │ │ + ldrheq pc, [r8], #-160 @ 0xffffff60 @ │ │ │ │ + subseq lr, r8, r4, asr sp │ │ │ │ + subseq ip, sl, r0, asr #14 │ │ │ │ + rsbeq r9, r1, r0, ror #10 │ │ │ │ + subseq r7, fp, r0, ror sl │ │ │ │ + rsbeq fp, r0, r8, asr #14 │ │ │ │ + ldrheq pc, [r8], #-128 @ 0xffffff80 @ │ │ │ │ + subseq pc, r8, r0, lsr r9 @ │ │ │ │ + subseq pc, r8, ip, ror r8 @ │ │ │ │ + rsbeq r8, r0, r8, ror #15 │ │ │ │ + subseq pc, r8, r4, ror #16 │ │ │ │ + subseq pc, r8, r8, asr r8 @ │ │ │ │ + subseq pc, r8, ip, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ add ip, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [ip, #24] │ │ │ │ ldr lr, [ip, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc lr, r1, lr │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, lr, #0 │ │ │ │ @@ -168671,22 +168671,22 @@ │ │ │ │ umlal r0, r1, r3, lr │ │ │ │ ldr r3, [ip] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ add r3, pc, #304 @ 0x130 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r8, ip, #16 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldmdb r8, {r7, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r6 │ │ │ │ add r3, pc, #272 @ 0x110 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r7, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 286588 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ adds r5, r3, #8192 @ 0x2000 │ │ │ │ @@ -168744,28 +168744,28 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7e4dc8 │ │ │ │ + b 7e4db8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe938de0 <__bss_end__@@Base+0xfde580ac> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ add r6, r9, #8512 @ 0x2140 │ │ │ │ ldr r2, [r6, #24] │ │ │ │ ldr ip, [r6, #28] │ │ │ │ subs r2, r0, r2 │ │ │ │ sbc ip, r1, ip │ │ │ │ cmp r2, #1 │ │ │ │ sbcs r3, ip, #0 │ │ │ │ @@ -168782,22 +168782,22 @@ │ │ │ │ ldr r2, [r6, #8] │ │ │ │ umlal r0, r1, r3, ip │ │ │ │ ldr r3, [r6, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ add r3, pc, #296 @ 0x128 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldm r6, {r8, fp} │ │ │ │ mov sl, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r5, r7 │ │ │ │ add r3, pc, #268 @ 0x10c │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ bic r0, r0, #3 │ │ │ │ cmp r8, r0 │ │ │ │ sbcs r3, fp, sl │ │ │ │ bge 28673c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ subs r5, r2, r8 │ │ │ │ @@ -168854,15 +168854,15 @@ │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r9, r9, #8192 @ 0x2000 │ │ │ │ adds r2, r2, r3 │ │ │ │ adc r3, r4, #0 │ │ │ │ ldr r0, [r9, #336] @ 0x150 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7e4dc8 │ │ │ │ + b 7e4db8 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ blcc fe938f98 <__bss_end__@@Base+0xfde58264> │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -168874,138 +168874,138 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #100] @ 286848 │ │ │ │ ldr r1, [pc, #100] @ 28684c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #68] @ 286850 │ │ │ │ ldr r3, [pc, #68] @ 286854 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r0, [fp], #-0 @ │ │ │ │ - subseq r2, r8, r0, asr r4 │ │ │ │ - ldrsheq sp, [pc], #-228 @ │ │ │ │ - subseq lr, r8, r8, ror #19 │ │ │ │ - ldrsheq lr, [r8], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r0, fp, r0, lsr #1 │ │ │ │ + subseq r2, r8, r0, asr #8 │ │ │ │ + subseq sp, pc, r4, ror #29 │ │ │ │ + ldrsbeq lr, [r8], #-152 @ 0xffffff68 │ │ │ │ + subseq lr, r8, ip, ror #19 │ │ │ │ andeq r0, r0, r4, asr fp │ │ │ │ - subseq pc, r8, r0, ror #9 │ │ │ │ + ldrsbeq pc, [r8], #-64 @ 0xffffffc0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2868f4 │ │ │ │ ldr r2, [pc, #132] @ 2868f8 │ │ │ │ ldr r1, [pc, #132] @ 2868fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #100] @ 286900 │ │ │ │ ldr r1, [pc, #100] @ 286904 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #68] @ 286908 │ │ │ │ ldr r3, [pc, #68] @ 28690c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strdeq pc, [sl], #-248 @ 0xffffff08 @ │ │ │ │ - @ instruction: 0x00582398 │ │ │ │ - subseq sp, pc, ip, lsr lr @ │ │ │ │ - subseq lr, r8, r0, lsr r9 │ │ │ │ - subseq lr, r8, r4, asr #18 │ │ │ │ + rsbeq pc, sl, r8, ror #31 │ │ │ │ + subseq r2, r8, r8, lsl #7 │ │ │ │ + subseq sp, pc, ip, lsr #28 │ │ │ │ + subseq lr, r8, r0, lsr #18 │ │ │ │ + subseq lr, r8, r4, lsr r9 │ │ │ │ andeq r0, r0, ip, ror #18 │ │ │ │ - subseq pc, r8, r0, asr r4 @ │ │ │ │ + subseq pc, r8, r0, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #132] @ 2869ac │ │ │ │ ldr r2, [pc, #132] @ 2869b0 │ │ │ │ ldr r1, [pc, #132] @ 2869b4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #100] @ 2869b8 │ │ │ │ ldr r1, [pc, #100] @ 2869bc │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #11 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #68] @ 2869c0 │ │ │ │ ldr r3, [pc, #68] @ 2869c4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, sl, r0, asr #30 │ │ │ │ - subseq r2, r8, r0, ror #5 │ │ │ │ - subseq sp, pc, r4, lsl #27 │ │ │ │ - subseq lr, r8, r8, ror r8 │ │ │ │ - subseq lr, r8, ip, lsl #17 │ │ │ │ + rsbeq pc, sl, r0, lsr pc @ │ │ │ │ + ldrsbeq r2, [r8], #-32 @ 0xffffffe0 │ │ │ │ + subseq sp, pc, r4, ror sp @ │ │ │ │ + subseq lr, r8, r8, ror #16 │ │ │ │ + subseq lr, r8, ip, ror r8 │ │ │ │ andeq r0, r0, ip, asr #18 │ │ │ │ - subseq pc, r8, r8, asr #7 │ │ │ │ + ldrheq pc, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ add r8, r0, #8512 @ 0x2140 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #592] @ 286c38 │ │ │ │ @@ -169134,47 +169134,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 286c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 286b28 │ │ │ │ ldr r5, [pc, #72] @ 286c64 │ │ │ │ mvn r4, #0 │ │ │ │ b 286b14 │ │ │ │ ldr r0, [pc, #64] @ 286c68 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 286b28 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r8, r4, lsl sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r4, [r8], #-144 @ 0xffffff70 @ │ │ │ │ @ instruction: 0xffc2f700 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r4, [r8], #-128 @ 0xffffff80 @ │ │ │ │ andeq r2, r0, r0, ror #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r8, r0, asr #30 │ │ │ │ + subseq lr, r8, r0, lsr pc │ │ │ │ @ instruction: 0xfff0bdc0 │ │ │ │ - subseq lr, r8, r0, asr pc │ │ │ │ + subseq lr, r8, r0, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #180] @ 286d38 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ @@ -169184,15 +169184,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r0, r6 │ │ │ │ add r3, r3, #34304 @ 0x8600 │ │ │ │ strb r7, [r3] │ │ │ │ add r3, r6, r5, lsl #4 │ │ │ │ add r4, r0, #128 @ 0x80 │ │ │ │ add r8, r0, #34304 @ 0x8600 │ │ │ │ add r0, r0, r3 │ │ │ │ @@ -169218,32 +169218,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq pc, sl, r0, ror #23 │ │ │ │ - subseq lr, r8, r4, ror pc │ │ │ │ + ldrdeq pc, [sl], #-176 @ 0xffffff50 @ │ │ │ │ subseq lr, r8, r4, ror #30 │ │ │ │ + subseq lr, r8, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #204] @ 286e28 │ │ │ │ ldr r2, [pc, #204] @ 286e2c │ │ │ │ ldr r1, [pc, #204] @ 286e30 │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [pc, #172] @ 286e34 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 286dec │ │ │ │ @@ -169278,36 +169278,36 @@ │ │ │ │ ldr r2, [pc, #44] @ 286e40 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r6, #92 @ 0x5c │ │ │ │ bl 1e319c <__fprintf_chk@plt> │ │ │ │ b 286d9c │ │ │ │ - rsbeq pc, sl, r0, lsl fp @ │ │ │ │ - @ instruction: 0x0058ee94 │ │ │ │ - subseq lr, r8, r8, lsr #29 │ │ │ │ + rsbeq pc, sl, r0, lsl #22 │ │ │ │ + subseq lr, r8, r4, lsl #29 │ │ │ │ + @ instruction: 0x0058ee98 │ │ │ │ rsbseq r4, r8, r8, ror r6 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq lr, r8, ip, lsr #4 │ │ │ │ - subseq pc, ip, r0, lsr #17 │ │ │ │ + subseq lr, r8, ip, lsl r2 │ │ │ │ + @ instruction: 0x005cf890 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #252] @ 286f58 │ │ │ │ ldr r2, [pc, #252] @ 286f5c │ │ │ │ ldr r1, [pc, #252] @ 286f60 │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #60 @ 0x3c │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #220] @ 286f64 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r0, #32768 @ 0x8000 │ │ │ │ ldr r3, [r3, #1584] @ 0x630 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 286f1c │ │ │ │ @@ -169318,15 +169318,15 @@ │ │ │ │ add r8, r8, #16 │ │ │ │ ldr r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 286eec │ │ │ │ ldr r6, [r8, r5, lsl #2] │ │ │ │ subs r0, r6, #0 │ │ │ │ beq 286ed4 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e136c │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ ldr r1, [r4, #180] @ 0xb4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ beq 286f14 │ │ │ │ @@ -169354,22 +169354,22 @@ │ │ │ │ ldr r2, [pc, #48] @ 286f74 │ │ │ │ ldr r0, [r6] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ bl 1e319c <__fprintf_chk@plt> │ │ │ │ b 286e9c │ │ │ │ - rsbeq pc, sl, r0, lsl sl @ │ │ │ │ - @ instruction: 0x0058ed94 │ │ │ │ - subseq lr, r8, r8, lsr #27 │ │ │ │ + rsbeq pc, sl, r0, lsl #20 │ │ │ │ + subseq lr, r8, r4, lsl #27 │ │ │ │ + @ instruction: 0x0058ed98 │ │ │ │ rsbseq r4, r8, r8, ror r5 │ │ │ │ andeq r2, r0, r0, ror #2 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrsheq lr, [r8], #-12 │ │ │ │ - subseq pc, ip, r0, ror r7 @ │ │ │ │ + subseq lr, r8, ip, ror #1 │ │ │ │ + subseq pc, ip, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #620] @ 2871fc │ │ │ │ mov r4, r2 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -169378,15 +169378,15 @@ │ │ │ │ ldr r1, [pc, #608] @ 287204 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r4 │ │ │ │ ldr r8, [pc, #576] @ 287208 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #568] @ 28720c │ │ │ │ add r1, r5, #108 @ 0x6c │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -169399,15 +169399,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #124] @ 0x7c │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ add r2, r5, #32768 @ 0x8000 │ │ │ │ str r0, [r5, #104] @ 0x68 │ │ │ │ ldr r2, [r2, #1584] @ 0x630 │ │ │ │ cmp r2, #0 │ │ │ │ bne 287194 │ │ │ │ ldr sl, [r5, #124] @ 0x7c │ │ │ │ ldr r3, [sl, #12] │ │ │ │ @@ -169463,15 +169463,15 @@ │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, sl} │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ add r3, sl, #8192 @ 0x2000 │ │ │ │ str fp, [r3, #336] @ 0x150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sl, #44] @ 0x2c │ │ │ │ mov r2, #17 │ │ │ │ mov r3, #2 │ │ │ │ mov r0, sl │ │ │ │ @@ -169495,15 +169495,15 @@ │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r6, r9, sl} │ │ │ │ mov fp, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ b 287110 │ │ │ │ ldr r2, [pc, #128] @ 28721c │ │ │ │ mov r3, r0 │ │ │ │ ldr r4, [r8, r2] │ │ │ │ ldr r2, [pc, #120] @ 287220 │ │ │ │ ldr r0, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -169523,28 +169523,28 @@ │ │ │ │ ldr r0, [pc, #72] @ 287230 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 287234 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq pc, sl, r0, ror #17 │ │ │ │ - subseq lr, r8, ip, asr ip │ │ │ │ - subseq lr, r8, r0, ror ip │ │ │ │ + ldrdeq pc, [sl], #-128 @ 0xffffff80 @ │ │ │ │ + subseq lr, r8, ip, asr #24 │ │ │ │ + subseq lr, r8, r0, ror #24 │ │ │ │ rsbseq r4, r8, r8, lsr r4 │ │ │ │ - subseq lr, r8, r4, lsr r0 │ │ │ │ + subseq lr, r8, r4, lsr #32 │ │ │ │ @ instruction: 0xfffff5a4 │ │ │ │ andeq fp, r0, r0, lsl #23 │ │ │ │ @ instruction: 0xfffff32c │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq sp, r8, r4, lsl #29 │ │ │ │ - ldrheq lr, [r8], #-180 @ 0xffffff4c │ │ │ │ - rsbeq pc, sl, ip, lsl #13 │ │ │ │ - subseq lr, r8, r8, lsl sl │ │ │ │ - @ instruction: 0x0058eb90 │ │ │ │ + subseq sp, r8, r4, ror lr │ │ │ │ + subseq lr, r8, r4, lsr #23 │ │ │ │ + rsbeq pc, sl, ip, ror r6 @ │ │ │ │ + subseq lr, r8, r8, lsl #20 │ │ │ │ + subseq lr, r8, r0, lsl #23 │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 2872bc │ │ │ │ ldr r2, [pc, #108] @ 2872c0 │ │ │ │ @@ -169554,15 +169554,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2872ac │ │ │ │ ldr r3, [pc, #52] @ 2872c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #284 @ 0x11c │ │ │ │ @@ -169571,17 +169571,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 286f78 │ │ │ │ ldr r3, [pc, #24] @ 2872cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #300 @ 0x12c │ │ │ │ b 287298 │ │ │ │ - rsbeq pc, sl, r0, lsr #12 │ │ │ │ + rsbeq pc, sl, r0, lsl r6 @ │ │ │ │ + subseq lr, r8, ip, lsl #19 │ │ │ │ @ instruction: 0x0058e99c │ │ │ │ - subseq lr, r8, ip, lsr #19 │ │ │ │ rsbseq ip, r0, r8, lsr #15 │ │ │ │ rsbseq ip, r0, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 287354 │ │ │ │ @@ -169592,15 +169592,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 287344 │ │ │ │ ldr r3, [pc, #52] @ 287360 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #316 @ 0x13c │ │ │ │ @@ -169609,17 +169609,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 286f78 │ │ │ │ ldr r3, [pc, #24] @ 287364 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #332 @ 0x14c │ │ │ │ b 287330 │ │ │ │ - rsbeq pc, sl, r8, lsl #11 │ │ │ │ + rsbeq pc, sl, r8, ror r5 @ │ │ │ │ + ldrsheq lr, [r8], #-132 @ 0xffffff7c │ │ │ │ subseq lr, r8, r4, lsl #18 │ │ │ │ - subseq lr, r8, r4, lsl r9 │ │ │ │ rsbseq ip, r0, r0, lsl r7 │ │ │ │ ldrsheq ip, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #108] @ 2873ec │ │ │ │ @@ -169630,15 +169630,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #150 @ 0x96 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #32768 @ 0x8000 │ │ │ │ ldrb r3, [r0, #1588] @ 0x634 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2873dc │ │ │ │ ldr r3, [pc, #52] @ 2873f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #348 @ 0x15c │ │ │ │ @@ -169647,17 +169647,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 286f78 │ │ │ │ ldr r3, [pc, #24] @ 2873fc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #364 @ 0x16c │ │ │ │ b 2873c8 │ │ │ │ - strdeq pc, [sl], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq pc, sl, r0, ror #9 │ │ │ │ + subseq lr, r8, ip, asr r8 │ │ │ │ subseq lr, r8, ip, ror #16 │ │ │ │ - subseq lr, r8, ip, ror r8 │ │ │ │ rsbseq ip, r0, r8, ror r6 │ │ │ │ rsbseq ip, r0, r8, asr r6 │ │ │ │ ldr r3, [pc, #248] @ 287500 │ │ │ │ cmp r0, r3 │ │ │ │ bhi 2874b8 │ │ │ │ cmp r0, #255 @ 0xff │ │ │ │ bls 287438 │ │ │ │ @@ -169717,48 +169717,48 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #56] @ 287530 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ - ldrdeq pc, [sl], #-128 @ 0xffffff80 @ │ │ │ │ - @ instruction: 0x0058ea9c │ │ │ │ - subseq lr, r8, r8, lsr #22 │ │ │ │ - subseq lr, r8, r0, lsl #22 │ │ │ │ - ldrheq lr, [r8], #-168 @ 0xffffff58 │ │ │ │ - subseq lr, r8, r4, asr #21 │ │ │ │ - subseq lr, r8, ip, ror sl │ │ │ │ - subseq lr, r8, r4, lsr #20 │ │ │ │ - ldrsbeq lr, [r8], #-168 @ 0xffffff58 │ │ │ │ - subseq lr, r8, r0, ror #21 │ │ │ │ + rsbeq pc, sl, r0, asr #17 │ │ │ │ + subseq lr, r8, ip, lsl #21 │ │ │ │ + subseq lr, r8, r8, lsl fp │ │ │ │ + ldrsheq lr, [r8], #-160 @ 0xffffff60 │ │ │ │ + subseq lr, r8, r8, lsr #21 │ │ │ │ + ldrheq lr, [r8], #-164 @ 0xffffff5c │ │ │ │ + subseq lr, r8, ip, ror #20 │ │ │ │ + subseq lr, r8, r4, lsl sl │ │ │ │ + subseq lr, r8, r8, asr #21 │ │ │ │ ldrsbeq lr, [r8], #-160 @ 0xffffff60 │ │ │ │ - subseq lr, r8, ip, lsl #20 │ │ │ │ + subseq lr, r8, r0, asr #21 │ │ │ │ + ldrsheq lr, [r8], #-156 @ 0xffffff64 │ │ │ │ ldr r0, [pc, #8] @ 287544 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588868 │ │ │ │ + b 588858 │ │ │ │ rsbseq ip, r0, r8, ror #21 │ │ │ │ ldr r1, [pc, #8] @ 287558 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c34ec │ │ │ │ - ldrheq r1, [r8], #-200 @ 0xffffff38 │ │ │ │ + b 7c34dc │ │ │ │ + subseq r1, r8, r8, lsr #25 │ │ │ │ ldr r3, [pc, #28] @ 287580 │ │ │ │ ldr r2, [pc, #28] @ 287584 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 287588 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ @ instruction: 0x00783e98 │ │ │ │ muleq r0, ip, fp │ │ │ │ - @ instruction: 0x00581c90 │ │ │ │ + subseq r1, r8, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #340] @ 2876fc │ │ │ │ mov r8, r3 │ │ │ │ @@ -169774,15 +169774,15 @@ │ │ │ │ ldr r2, [pc, #312] @ 28770c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #296] @ 287710 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #288] @ 287714 │ │ │ │ ldr r3, [pc, #288] @ 287718 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r2, [r0, #320] @ 0x140 │ │ │ │ @@ -169825,46 +169825,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 28772c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 287618 │ │ │ │ ldr r0, [pc, #76] @ 287730 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 287618 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r8, r0, asr lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq pc, sl, r8, lsr r7 @ │ │ │ │ - subseq lr, r8, r0, lsl #20 │ │ │ │ + rsbeq pc, sl, r8, lsr #14 │ │ │ │ ldrsheq lr, [r8], #-144 @ 0xffffff70 │ │ │ │ + subseq lr, r8, r0, ror #19 │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ rsbseq r3, r8, r8, lsl #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsbeq r3, [r8], #-220 @ 0xffffff24 @ │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r8, r0, lsr #18 │ │ │ │ - subseq lr, r8, r8, asr #18 │ │ │ │ + subseq lr, r8, r0, lsl r9 │ │ │ │ + subseq lr, r8, r8, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #324] @ 287890 │ │ │ │ ldr r2, [pc, #324] @ 287894 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -169899,15 +169899,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #204] @ 2878a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 287780 │ │ │ │ ldr r3, [pc, #192] @ 2878ac │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 287794 │ │ │ │ ldr r3, [r5] │ │ │ │ @@ -169921,49 +169921,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2878b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 287794 │ │ │ │ ldr r2, [pc, #92] @ 2878b8 │ │ │ │ ldr r3, [pc, #52] @ 287894 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 28788c │ │ │ │ ldr r0, [pc, #60] @ 2878bc │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [r8], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00783c9c │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r8, r0, ror #24 │ │ │ │ - @ instruction: 0x0058e894 │ │ │ │ + subseq lr, r8, r4, lsl #17 │ │ │ │ andeq r4, r0, r0, lsr #16 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r8, r0, asr r8 │ │ │ │ + subseq lr, r8, r0, asr #16 │ │ │ │ rsbseq r3, r8, r0, lsr #23 │ │ │ │ - subseq lr, r8, r0, ror #16 │ │ │ │ + subseq lr, r8, r0, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #476] @ 287ab4 │ │ │ │ ldr r0, [pc, #476] @ 287ab8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -170016,21 +170016,21 @@ │ │ │ │ beq 287a80 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 287ad4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 287914 │ │ │ │ ldr r3, [pc, #256] @ 287ad8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 287914 │ │ │ │ ldr r3, [pc, #224] @ 287acc │ │ │ │ @@ -170046,36 +170046,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 287adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 287914 │ │ │ │ ldr r2, [pc, #144] @ 287ae0 │ │ │ │ ldr r3, [pc, #100] @ 287ab8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 287ab0 │ │ │ │ ldr r0, [pc, #112] @ 287ae4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r2, [pc, #96] @ 287ae8 │ │ │ │ ldr r3, [pc, #44] @ 287ab8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -170089,21 +170089,21 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, r8, r4, lsl #22 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r8, r0, ror #21 │ │ │ │ muleq r0, r8, r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq lr, [r8], #-124 @ 0xffffff84 │ │ │ │ + subseq lr, r8, ip, lsr #15 │ │ │ │ @ instruction: 0x00002ebc │ │ │ │ - ldrsbeq lr, [r8], #-104 @ 0xffffff98 │ │ │ │ + subseq lr, r8, r8, asr #13 │ │ │ │ rsbseq r3, r8, ip, lsr #19 │ │ │ │ - subseq lr, r8, r0, ror #13 │ │ │ │ + ldrsbeq lr, [r8], #-96 @ 0xffffffa0 │ │ │ │ rsbseq r3, r8, r4, ror r9 │ │ │ │ - subseq lr, r8, r4, lsl r7 │ │ │ │ + subseq lr, r8, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [pc, #348] @ 287c64 │ │ │ │ ldr lr, [pc, #348] @ 287c68 │ │ │ │ ldr ip, [pc, #348] @ 287c6c │ │ │ │ @@ -170119,15 +170119,15 @@ │ │ │ │ mov r3, #93 @ 0x5d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #288] @ 287c78 │ │ │ │ ldr r3, [pc, #288] @ 287c7c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -170168,48 +170168,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 287c90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 287b70 │ │ │ │ ldr r0, [pc, #76] @ 287c94 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 287b70 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strdeq pc, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq pc, sl, ip, ror #3 │ │ │ │ rsbseq r3, r8, r8, ror #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0058e490 │ │ │ │ - subseq lr, r8, r4, lsr #9 │ │ │ │ + subseq lr, r8, r0, lsl #9 │ │ │ │ + @ instruction: 0x0058e494 │ │ │ │ rsbseq r3, r8, r4, lsr #17 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r8, r4, lsl #17 │ │ │ │ andeq r4, r0, r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq lr, [r8], #-88 @ 0xffffffa8 │ │ │ │ - ldrsheq lr, [r8], #-84 @ 0xffffffac │ │ │ │ + subseq lr, r8, r8, lsr #11 │ │ │ │ + subseq lr, r8, r4, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #328] @ 0x148 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #712] @ 287f80 │ │ │ │ @@ -170357,15 +170357,15 @@ │ │ │ │ ldr r3, [r7, #328] @ 0x148 │ │ │ │ mov r6, r0 │ │ │ │ str r3, [r6] │ │ │ │ add r0, r0, #116 @ 0x74 │ │ │ │ strb r4, [r6, #144] @ 0x90 │ │ │ │ str r8, [r6, #64] @ 0x40 │ │ │ │ str r7, [r6, #88] @ 0x58 │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ ldr r2, [r7, #328] @ 0x148 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [r3, #148]! @ 0x94 │ │ │ │ str r3, [r6, #152] @ 0x98 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r6, [r3, r8, lsl #2] │ │ │ │ b 287d24 │ │ │ │ @@ -170390,30 +170390,30 @@ │ │ │ │ ldr r2, [pc, #84] @ 287fc8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r3, r8, r8, lsr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq lr, [sl], #-245 @ 0xffffff0b @ │ │ │ │ + rsbeq lr, sl, r5, lsr #31 │ │ │ │ andeq r8, r0, r1 │ │ │ │ @ instruction: 0x00783698 │ │ │ │ - rsbeq lr, sl, ip, asr #30 │ │ │ │ + rsbeq lr, sl, ip, lsr pc │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r8, ror #23 │ │ │ │ - subseq lr, r8, ip, lsr r4 │ │ │ │ + subseq lr, r8, ip, lsr #8 │ │ │ │ andeq r0, r0, r4, ror #20 │ │ │ │ - subseq lr, r8, r4, ror #7 │ │ │ │ - ldrdeq lr, [sl], #-220 @ 0xffffff24 @ │ │ │ │ - subseq lr, r8, ip, lsl #1 │ │ │ │ + ldrsbeq lr, [r8], #-52 @ 0xffffffcc │ │ │ │ + rsbeq lr, sl, ip, asr #27 │ │ │ │ + subseq lr, r8, ip, ror r0 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - rsbeq lr, sl, r4, lsr #27 │ │ │ │ - subseq lr, r8, r4, asr r0 │ │ │ │ + @ instruction: 0x006aed94 │ │ │ │ + subseq lr, r8, r4, asr #32 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #244] @ 2880d8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -170422,34 +170422,34 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #228] @ 2880dc │ │ │ │ ldr r1, [pc, #228] @ 2880e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #208] @ 2880e4 │ │ │ │ ldr r1, [pc, #208] @ 2880e8 │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #172] @ 2880ec │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #144] @ 2880f0 │ │ │ │ ldr r2, [pc, #144] @ 2880f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r3, #52 @ 0x34 │ │ │ │ str r1, [r5, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -170474,19 +170474,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq lr, sl, r4, lsr #26 │ │ │ │ - subseq r0, r8, r0, lsr #24 │ │ │ │ - subseq ip, pc, r0, asr #13 │ │ │ │ - @ instruction: 0x0058e294 │ │ │ │ - ldrheq lr, [r8], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq lr, sl, r4, lsl sp │ │ │ │ + subseq r0, r8, r0, lsl ip │ │ │ │ + ldrheq ip, [pc], #-96 @ │ │ │ │ + subseq lr, r8, r4, lsl #5 │ │ │ │ + subseq lr, r8, r0, lsr #5 │ │ │ │ rsbseq r5, r6, ip, asr #32 │ │ │ │ rsbseq fp, r0, r4, asr #31 │ │ │ │ andeq r2, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r4, ror #2 │ │ │ │ @ instruction: 0xfffffa58 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ @ instruction: 0xfffff4f0 │ │ │ │ @@ -170513,15 +170513,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [pc, #392] @ 2882ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov fp, r0 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [r0, #408] @ 0x198 │ │ │ │ cmp r4, r7 │ │ │ │ beq 2882b4 │ │ │ │ ldr r8, [pc, #356] @ 2882f0 │ │ │ │ add r9, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov sl, #8 │ │ │ │ @@ -170545,34 +170545,34 @@ │ │ │ │ beq 2881e8 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 288224 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ mov r2, #8 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 519d48 │ │ │ │ + bl 519d3c │ │ │ │ ldr r3, [r5, #408] @ 0x198 │ │ │ │ ldr r2, [r3] │ │ │ │ str r2, [r5, #408] @ 0x198 │ │ │ │ cmp r2, #0 │ │ │ │ addeq r2, r5, #408 @ 0x198 │ │ │ │ streq r2, [r5, #412] @ 0x19c │ │ │ │ b 288198 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r0] │ │ │ │ bl 1e1e40 │ │ │ │ b 2881f8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 51b414 │ │ │ │ + bl 51b408 │ │ │ │ ldr r2, [pc, #168] @ 2882f4 │ │ │ │ ldr r3, [pc, #144] @ 2882e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -170602,27 +170602,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #816 @ 0x330 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq lr, sl, r4, ror #23 │ │ │ │ + ldrdeq lr, [sl], #-180 @ 0xffffff4c @ │ │ │ │ ldrsbeq r3, [r8], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r8, ip, ror lr │ │ │ │ - subseq sp, r8, ip, ror lr │ │ │ │ + subseq sp, r8, ip, ror #28 │ │ │ │ + subseq sp, r8, ip, ror #28 │ │ │ │ andeq r0, r0, lr, lsr #6 │ │ │ │ andeq r8, r0, r1 │ │ │ │ ldrheq r3, [r8], #-16 @ │ │ │ │ - rsbeq lr, sl, r4, ror sl │ │ │ │ - subseq lr, r8, r8, rrx │ │ │ │ - subseq sp, r8, r4, lsr #26 │ │ │ │ + rsbeq lr, sl, r4, ror #20 │ │ │ │ + subseq lr, r8, r8, asr r0 │ │ │ │ + subseq sp, r8, r4, lsl sp │ │ │ │ andeq r0, r0, r5, lsr r3 │ │ │ │ - subseq lr, r8, r4, lsr #32 │ │ │ │ + subseq lr, r8, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #32768 @ 0x8000 │ │ │ │ sub sp, sp, #28 │ │ │ │ str ip, [sp, #12] │ │ │ │ @@ -170646,32 +170646,32 @@ │ │ │ │ cmp r2, #7 │ │ │ │ bhi 288458 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 519d48 │ │ │ │ + bl 519d3c │ │ │ │ ldr ip, [pc, #236] @ 288490 │ │ │ │ ldr r2, [pc, #236] @ 288494 │ │ │ │ ldr r1, [pc, #236] @ 288498 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b414 │ │ │ │ + bl 51b408 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 28846c │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 2883dc │ │ │ │ @@ -170712,17 +170712,17 @@ │ │ │ │ cmp r3, #0 │ │ │ │ addeq r3, r5, #148 @ 0x94 │ │ │ │ streq r3, [r5, #152] @ 0x98 │ │ │ │ b 2883fc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r8, r0, asr #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sl, r0, ror #18 │ │ │ │ - ldrsheq sp, [r8], #-232 @ 0xffffff18 │ │ │ │ - subseq sp, r8, r4, lsl pc │ │ │ │ + rsbeq lr, sl, r0, asr r9 │ │ │ │ + subseq sp, r8, r8, ror #29 │ │ │ │ + subseq sp, r8, r4, lsl #30 │ │ │ │ rsbseq r2, r8, r0, ror #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #356] @ 0x164 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -170769,15 +170769,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #160] @ 288614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r0, [pc, #152] @ 288618 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -170787,45 +170787,45 @@ │ │ │ │ ldr r1, [pc, #124] @ 288624 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #96] @ 288628 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 51cbdc │ │ │ │ + bl 51cbd0 │ │ │ │ ldr r0, [pc, #88] @ 28862c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ ldr r0, [pc, #60] @ 288630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 288578 │ │ │ │ ldr r0, [pc, #48] @ 288634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 288578 │ │ │ │ andeq r0, lr, r8, ror r0 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - ldrsheq sp, [r8], #-208 @ 0xffffff30 │ │ │ │ + subseq sp, r8, r0, ror #27 │ │ │ │ andeq r8, r0, r2 │ │ │ │ - rsbeq lr, sl, r4, ror #14 │ │ │ │ - subseq sp, r8, r4, lsl #26 │ │ │ │ - subseq sp, r8, r8, lsl sp │ │ │ │ - subseq sp, r8, r0, asr sp │ │ │ │ + rsbeq lr, sl, r4, asr r7 │ │ │ │ + ldrsheq sp, [r8], #-196 @ 0xffffff3c │ │ │ │ + subseq sp, r8, r8, lsl #26 │ │ │ │ + subseq sp, r8, r0, asr #26 │ │ │ │ andeq r8, r0, r1 │ │ │ │ - @ instruction: 0x0058dd90 │ │ │ │ - subseq sp, r8, r8, lsr sp │ │ │ │ + subseq sp, r8, r0, lsl #27 │ │ │ │ + subseq sp, r8, r8, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #400] @ 2887e0 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #396] @ 2887e4 │ │ │ │ @@ -170842,15 +170842,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #25 │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2886cc │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -170858,33 +170858,33 @@ │ │ │ │ bhi 2886cc │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #7 │ │ │ │ bhi 2887c4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sp, #12 │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ add r2, r2, #8 │ │ │ │ - bl 519d48 │ │ │ │ + bl 519d3c │ │ │ │ ldr ip, [pc, #240] @ 2887e8 │ │ │ │ ldr r2, [pc, #240] @ 2887ec │ │ │ │ ldr r1, [pc, #240] @ 2887f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #208 @ 0xd0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r5, #88] @ 0x58 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b414 │ │ │ │ + bl 51b408 │ │ │ │ ldr r3, [r5, #148] @ 0x94 │ │ │ │ cmp r3, r4 │ │ │ │ beq 2887ac │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 288730 │ │ │ │ @@ -170926,17 +170926,17 @@ │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, #8 │ │ │ │ bl 1e1e40 │ │ │ │ b 2886dc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r8, r8, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, sl, ip, lsl #12 │ │ │ │ - subseq sp, r8, r4, lsr #23 │ │ │ │ - subseq sp, r8, r0, asr #23 │ │ │ │ + strdeq lr, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ + @ instruction: 0x0058db94 │ │ │ │ + ldrheq sp, [r8], #-176 @ 0xffffff50 │ │ │ │ rsbseq r2, r8, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #228] @ 2888f4 │ │ │ │ ldr r7, [pc, #228] @ 2888f8 │ │ │ │ @@ -170945,15 +170945,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ ldr r3, [pc, #212] @ 288900 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r8, [pc, #196] @ 288904 │ │ │ │ add r8, pc, r8 │ │ │ │ ldr r5, [r0, #408] @ 0x198 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2888d4 │ │ │ │ ldr r3, [pc, #180] @ 288908 │ │ │ │ mov r6, r0 │ │ │ │ @@ -170993,22 +170993,22 @@ │ │ │ │ ldr r2, [pc, #52] @ 288914 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - strdeq lr, [sl], #-68 @ 0xffffffbc @ │ │ │ │ - subseq sp, r8, r8, lsr #15 │ │ │ │ - ldrheq sp, [r8], #-112 @ 0xffffff90 │ │ │ │ + rsbeq lr, sl, r4, ror #9 │ │ │ │ + @ instruction: 0x0058d798 │ │ │ │ + subseq sp, r8, r0, lsr #15 │ │ │ │ andeq r0, r0, r1, asr #10 │ │ │ │ rsbseq r2, r8, r0, asr #23 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, r8, r0, lsr #19 │ │ │ │ - subseq sp, r8, r4, asr #21 │ │ │ │ + @ instruction: 0x00580990 │ │ │ │ + ldrheq sp, [r8], #-164 @ 0xffffff5c │ │ │ │ andeq r0, r0, r9, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #256] @ 288a30 │ │ │ │ ldr r2, [pc, #256] @ 288a34 │ │ │ │ @@ -171023,15 +171023,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r9, [r5, #148] @ 0x94 │ │ │ │ cmp r9, #0 │ │ │ │ beq 28899c │ │ │ │ ldr r0, [r9, #8] │ │ │ │ - bl 51853c │ │ │ │ + bl 518530 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28899c │ │ │ │ ldrb r3, [r5, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2889a8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ @@ -171042,15 +171042,15 @@ │ │ │ │ mov r0, r8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 287548 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add r7, r9, #25 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7ee6c4 │ │ │ │ + bl 7ee6b4 │ │ │ │ ldr r3, [r9, #12] │ │ │ │ mov r6, r0 │ │ │ │ b 288a0c │ │ │ │ ldr r2, [r5, #52] @ 0x34 │ │ │ │ ldr r0, [r5, #112] @ 0x70 │ │ │ │ sub r2, r2, r3 │ │ │ │ cmp r2, r4 │ │ │ │ @@ -171074,15 +171074,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 288638 │ │ │ │ cmp r4, #0 │ │ │ │ bne 28895c │ │ │ │ b 28899c │ │ │ │ rsbseq r2, r8, ip, asr #21 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrheq r0, [r8], #-136 @ 0xffffff78 │ │ │ │ + subseq r0, r8, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r0 │ │ │ │ add fp, r0, #116 @ 0x74 │ │ │ │ ldr r0, [pc, #964] @ 288e20 │ │ │ │ @@ -171104,15 +171104,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 288b6c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 51853c │ │ │ │ + bl 518530 │ │ │ │ ldr r9, [pc, #888] @ 288e34 │ │ │ │ ldr r8, [pc, #888] @ 288e38 │ │ │ │ ldr sl, [pc, #888] @ 288e3c │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r9, #208 @ 0xd0 │ │ │ │ add r8, r8, #208 @ 0xd0 │ │ │ │ @@ -171179,29 +171179,29 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 288db4 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 519d48 │ │ │ │ + bl 519d3c │ │ │ │ ldr r2, [pc, #588] @ 288e44 │ │ │ │ ldr r1, [pc, #588] @ 288e48 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b414 │ │ │ │ + bl 51b408 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 288d94 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 288c24 │ │ │ │ @@ -171215,15 +171215,15 @@ │ │ │ │ bl 1e136c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ ldr r4, [r6, #148] @ 0x94 │ │ │ │ cmp r4, #0 │ │ │ │ beq 288b6c │ │ │ │ ldr r0, [r4, #8] │ │ │ │ - bl 51853c │ │ │ │ + bl 518530 │ │ │ │ cmp r0, #0 │ │ │ │ bne 288adc │ │ │ │ ldr r2, [pc, #460] @ 288e4c │ │ │ │ ldr r3, [pc, #416] @ 288e24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -171243,28 +171243,28 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #7 │ │ │ │ bhi 288de8 │ │ │ │ mov r3, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r3, sp, r3 │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r2, #8 │ │ │ │ - bl 519d48 │ │ │ │ + bl 519d3c │ │ │ │ ldr r1, [pc, #344] @ 288e50 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r6, #88] @ 0x58 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r4, #8] │ │ │ │ - bl 51b414 │ │ │ │ + bl 51b408 │ │ │ │ ldr r3, [r6, #148] @ 0x94 │ │ │ │ cmp r4, r3 │ │ │ │ beq 288dc8 │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r4, r3 │ │ │ │ bne 288d20 │ │ │ │ @@ -171284,15 +171284,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r7, r4, #25 │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #4 │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ strb r3, [r4, #24] │ │ │ │ b 288afc │ │ │ │ ldr r2, [r4] │ │ │ │ str r2, [r6, #148] @ 0x94 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -171328,26 +171328,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x0078299c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r8, r8, lsl #19 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, r8, r4, ror r7 │ │ │ │ - rsbeq lr, sl, r8, asr #4 │ │ │ │ - rsbeq lr, sl, r4, asr #4 │ │ │ │ - subseq sp, r8, r0, ror #15 │ │ │ │ + subseq r0, r8, r4, ror #14 │ │ │ │ + rsbeq lr, sl, r8, lsr r2 │ │ │ │ + rsbeq lr, sl, r4, lsr r2 │ │ │ │ + ldrsbeq sp, [r8], #-112 @ 0xffffff90 │ │ │ │ rsbseq r2, r8, r8, lsl #17 │ │ │ │ - ldrheq sp, [r8], #-96 @ 0xffffffa0 │ │ │ │ - subseq sp, r8, ip, asr #13 │ │ │ │ + subseq sp, r8, r0, lsr #13 │ │ │ │ + ldrheq sp, [r8], #-108 @ 0xffffff94 │ │ │ │ rsbseq r2, r8, ip, ror r7 │ │ │ │ - ldrsbeq sp, [r8], #-88 @ 0xffffffa8 │ │ │ │ - rsbeq sp, sl, r0, lsl #30 │ │ │ │ - ldrheq sp, [r8], #-20 @ 0xffffffec │ │ │ │ - subseq sp, r8, ip, lsr #11 │ │ │ │ + subseq sp, r8, r8, asr #11 │ │ │ │ + strdeq sp, [sl], #-224 @ 0xffffff20 @ │ │ │ │ + subseq sp, r8, r4, lsr #3 │ │ │ │ + @ instruction: 0x0058d59c │ │ │ │ muleq r0, r4, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #616] @ 2890e8 │ │ │ │ @@ -171373,15 +171373,15 @@ │ │ │ │ beq 288ed8 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #7 │ │ │ │ bhi 288f54 │ │ │ │ mov r8, #8 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, r8 │ │ │ │ mov r2, r0 │ │ │ │ beq 288f64 │ │ │ │ ldr r3, [pc, #504] @ 2890f4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -171451,25 +171451,25 @@ │ │ │ │ b 288f10 │ │ │ │ ldr r9, [pc, #260] @ 289110 │ │ │ │ add r9, pc, r9 │ │ │ │ b 288f80 │ │ │ │ ldr r0, [pc, #252] @ 289114 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 288f08 │ │ │ │ bl 427700 │ │ │ │ b 288ffc │ │ │ │ ldr r1, [pc, #228] @ 289118 │ │ │ │ ldr r0, [pc, #228] @ 28911c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 288f08 │ │ │ │ ldr r3, [pc, #204] @ 289120 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 288f94 │ │ │ │ ldr r3, [pc, #140] @ 2890f4 │ │ │ │ @@ -171485,49 +171485,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 289128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 288f94 │ │ │ │ ldr r0, [pc, #88] @ 28912c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 288f94 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r8, r8, ror r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r8, ip, lsr r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r8, r0, r1 │ │ │ │ rsbseq r2, r8, r4, ror #9 │ │ │ │ - subseq sp, r8, r8 │ │ │ │ + ldrsheq ip, [r8], #-248 @ 0xffffff08 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq r0, r8, ip, lsr r2 │ │ │ │ - subseq ip, r8, r4, ror #30 │ │ │ │ - @ instruction: 0x0058d498 │ │ │ │ - ldrdeq sp, [sl], #-196 @ 0xffffff3c @ │ │ │ │ - ldrheq sp, [r8], #-48 @ 0xffffffd0 │ │ │ │ + subseq r0, r8, ip, lsr #4 │ │ │ │ + subseq ip, r8, r4, asr pc │ │ │ │ + subseq sp, r8, r8, lsl #9 │ │ │ │ + rsbeq sp, sl, r4, asr #25 │ │ │ │ + subseq sp, r8, r0, lsr #7 │ │ │ │ andeq r1, r0, r4, ror #3 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r8, ip, ror #6 │ │ │ │ - subseq sp, r8, r0, lsr #7 │ │ │ │ + subseq sp, r8, ip, asr r3 │ │ │ │ + @ instruction: 0x0058d390 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [pc, #688] @ 2893f8 │ │ │ │ ldr lr, [pc, #688] @ 2893fc │ │ │ │ ldr ip, [pc, #688] @ 289400 │ │ │ │ @@ -171543,22 +171543,22 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #848 @ 0x350 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov ip, #0 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #28] │ │ │ │ ldr sl, [pc, #620] @ 28940c │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 51853c │ │ │ │ + bl 518530 │ │ │ │ cmp r0, r4 │ │ │ │ bne 2891f4 │ │ │ │ ldr r2, [pc, #596] @ 289410 │ │ │ │ ldr r3, [pc, #576] @ 289400 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -171587,29 +171587,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 51ef94 │ │ │ │ + bl 51ef88 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 289354 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 289264 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 289340 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, #4 │ │ │ │ bne 289214 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 289214 │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -171629,15 +171629,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #12] │ │ │ │ blx ip │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ - bl 7ee6c4 │ │ │ │ + bl 7ee6b4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r0, #28 │ │ │ │ str r2, [sp, #16] │ │ │ │ bl 1e1060 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ sub r2, r2, #4 │ │ │ │ @@ -171685,42 +171685,42 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 28942c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 289208 │ │ │ │ ldr r0, [pc, #68] @ 289430 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 289208 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strheq sp, [sl], #-188 @ 0xffffff44 @ │ │ │ │ + rsbeq sp, sl, ip, lsr #23 │ │ │ │ rsbseq r2, r8, r8, lsr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r8, r4, asr lr │ │ │ │ - subseq ip, r8, r8, ror #28 │ │ │ │ + subseq ip, r8, r4, asr #28 │ │ │ │ + subseq ip, r8, r8, asr lr │ │ │ │ rsbseq r2, r8, r0, ror #4 │ │ │ │ rsbseq r2, r8, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq pc, r7, r8, lsr pc @ │ │ │ │ + subseq pc, r7, r8, lsr #30 │ │ │ │ andeq r4, r0, ip, ror r2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq sp, [r8], #-0 │ │ │ │ - subseq sp, r8, r4, lsr #2 │ │ │ │ + subseq sp, r8, r0, ror #1 │ │ │ │ + subseq sp, r8, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #3276] @ 28a118 │ │ │ │ ldr r3, [pc, #3276] @ 28a11c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -171763,15 +171763,15 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ b 289570 │ │ │ │ mov r7, #4 │ │ │ │ mov r2, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, r7 │ │ │ │ beq 2895a4 │ │ │ │ ldr r3, [pc, #3116] @ 28a13c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 28989c │ │ │ │ @@ -171841,30 +171841,30 @@ │ │ │ │ beq 289628 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #3 │ │ │ │ bhi 289888 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ ldr r2, [r4, #16] │ │ │ │ ldr r1, [r4] │ │ │ │ ldr r0, [r4, #4] │ │ │ │ add r2, r2, #4 │ │ │ │ - bl 519d48 │ │ │ │ + bl 519d3c │ │ │ │ ldr r1, [pc, #2800] @ 28a148 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r4, #4] │ │ │ │ - bl 51b414 │ │ │ │ + bl 51b408 │ │ │ │ b 28951c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #12] │ │ │ │ ldr r0, [r3, #36] @ 0x24 │ │ │ │ @@ -171957,15 +171957,15 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #23 │ │ │ │ bhi 289a98 │ │ │ │ mov r4, #24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, r4 │ │ │ │ beq 289aa8 │ │ │ │ ldr r3, [pc, #2340] @ 28a13c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 289bc4 │ │ │ │ @@ -172000,15 +172000,15 @@ │ │ │ │ bl 1e1e40 │ │ │ │ b 289638 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #2224] @ 28a158 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28951c │ │ │ │ sub r3, sl, #1 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 289980 │ │ │ │ ldr r3, [pc, #2160] @ 28a13c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -172044,26 +172044,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2032] @ 28a168 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2898d8 │ │ │ │ ldr r0, [pc, #2020] @ 28a16c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 289824 │ │ │ │ ldr r3, [pc, #2004] @ 28a170 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2895c0 │ │ │ │ ldr r3, [pc, #1932] @ 28a13c │ │ │ │ @@ -172082,49 +172082,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1884] @ 28a174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2895c0 │ │ │ │ mov sl, #4 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, sl │ │ │ │ beq 2896b8 │ │ │ │ ldr r3, [pc, #1784] @ 28a13c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 289824 │ │ │ │ ldr r1, [pc, #1824] @ 28a178 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1820] @ 28a17c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #408 @ 0x198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 289824 │ │ │ │ mov r2, #4 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, #4 │ │ │ │ ldrne r0, [pc, #1728] @ 28a150 │ │ │ │ bne 2897a4 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ b 28979c │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #24 │ │ │ │ @@ -172141,29 +172141,29 @@ │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r0, [r3, #12] │ │ │ │ b 289604 │ │ │ │ ldr r7, [pc, #1700] @ 28a180 │ │ │ │ mov r1, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r3, [pc, #1684] @ 28a184 │ │ │ │ ldr r2, [pc, #1684] @ 28a188 │ │ │ │ ldr r1, [pc, #1684] @ 28a18c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ - bl 51cbdc │ │ │ │ + bl 51cbd0 │ │ │ │ b 289824 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 289d00 │ │ │ │ ldrb r3, [sl, #32] │ │ │ │ cmp r3, #0 │ │ │ │ bne 289ce4 │ │ │ │ @@ -172187,32 +172187,32 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 287548 │ │ │ │ b 289748 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1536] @ 28a198 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2895c0 │ │ │ │ ldr r0, [pc, #1520] @ 28a19c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2898d8 │ │ │ │ ldr r0, [pc, #1508] @ 28a1a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 289904 │ │ │ │ ldr r1, [pc, #1496] @ 28a1a4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #1492] @ 28a1a8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r1, r1, #372 @ 0x174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 289824 │ │ │ │ ldr r3, [pc, #1468] @ 28a1ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 289ab8 │ │ │ │ ldr r3, [pc, #1336] @ 28a13c │ │ │ │ @@ -172228,22 +172228,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1364] @ 28a1b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 289ab8 │ │ │ │ ldr r3, [pc, #1352] @ 28a1b4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2896c8 │ │ │ │ ldr r3, [pc, #1212] @ 28a13c │ │ │ │ @@ -172259,30 +172259,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1248] @ 28a1b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 2896c8 │ │ │ │ ldr r7, [pc, #1232] @ 28a1bc │ │ │ │ add r7, pc, r7 │ │ │ │ b 289b44 │ │ │ │ ldr r0, [pc, #1224] @ 28a1c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2898d8 │ │ │ │ ldr r3, [pc, #1212] @ 28a1c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 289b30 │ │ │ │ ldr r3, [pc, #1056] @ 28a13c │ │ │ │ @@ -172298,38 +172298,38 @@ │ │ │ │ beq 289da8 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1108] @ 28a1c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 289b30 │ │ │ │ ldr r0, [pc, #1096] @ 28a1cc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 289ab8 │ │ │ │ ldr r0, [pc, #1080] @ 28a1d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ b 2896c8 │ │ │ │ ldr r0, [pc, #1060] @ 28a1d4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 289b30 │ │ │ │ ldr r2, [pc, #1044] @ 28a1d8 │ │ │ │ ldr r3, [pc, #852] @ 28a11c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -172365,44 +172365,44 @@ │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #15 │ │ │ │ bhi 289ea8 │ │ │ │ mov r3, sl │ │ │ │ mov sl, #16 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, sl │ │ │ │ mov r2, r0 │ │ │ │ beq 289eb8 │ │ │ │ ldr r3, [pc, #704] @ 28a13c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 28a050 │ │ │ │ ldr r1, [pc, #844] @ 28a1dc │ │ │ │ ldr r0, [pc, #844] @ 28a1e0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ add r1, r1, #344 @ 0x158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28a050 │ │ │ │ ldr r1, [r0] │ │ │ │ mov r2, #16 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1e40 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ ldr sl, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 7ee6c4 │ │ │ │ + bl 7ee6b4 │ │ │ │ mul r3, sl, r4 │ │ │ │ add r3, r3, #4 │ │ │ │ cmp r0, r3 │ │ │ │ bcc 28a028 │ │ │ │ mov r1, #32 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1210 │ │ │ │ @@ -172474,28 +172474,28 @@ │ │ │ │ str r3, [r0, #16] │ │ │ │ str r1, [r0, #12] │ │ │ │ ldr r1, [r2, #16] │ │ │ │ ldr r0, [r2, #32] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #4 │ │ │ │ mov r3, sl │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ mov r0, sl │ │ │ │ bl 1e136c │ │ │ │ b 289604 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [r3, #16] │ │ │ │ ldr r0, [r3, #32] │ │ │ │ - bl 7ee6c4 │ │ │ │ + bl 7ee6b4 │ │ │ │ mov r2, #32 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 28a1ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov sl, #0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [pc, #240] @ 28a150 │ │ │ │ mov r0, sl │ │ │ │ str r3, [r2, #12] │ │ │ │ bl 1e136c │ │ │ │ b 289604 │ │ │ │ @@ -172518,90 +172518,90 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 289f60 │ │ │ │ ldr r0, [pc, #260] @ 28a1f4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr sl, [sp, #16] │ │ │ │ ldr fp, [sp, #20] │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 28a054 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 289f60 │ │ │ │ ldrheq r1, [r8], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r8, r0, lsr #31 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq pc, r7, ip, ror #26 │ │ │ │ - rsbeq sp, sl, r4, asr #16 │ │ │ │ - ldrsbeq ip, [r8], #-212 @ 0xffffff2c │ │ │ │ + subseq pc, r7, ip, asr sp @ │ │ │ │ rsbeq sp, sl, r4, lsr r8 │ │ │ │ + subseq ip, r8, r4, asr #27 │ │ │ │ + rsbeq sp, sl, r4, lsr #16 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq sp, sl, sl, lsr #14 │ │ │ │ - subseq ip, r8, r8, ror ip │ │ │ │ - subseq pc, r7, ip, lsl #22 │ │ │ │ + rsbeq sp, sl, sl, lsl r7 │ │ │ │ + subseq ip, r8, r8, ror #24 │ │ │ │ + ldrsheq pc, [r7], #-172 @ 0xffffff54 @ │ │ │ │ andeq r8, r0, r1 │ │ │ │ rsbseq r1, r8, r0, lsr #23 │ │ │ │ - subseq ip, r8, ip, lsr fp │ │ │ │ + subseq ip, r8, ip, lsr #22 │ │ │ │ andeq r8, r0, r2 │ │ │ │ andeq r2, r0, r8, lsl r8 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r8, r8, ror #30 │ │ │ │ - ldrsbeq ip, [r8], #-248 @ 0xffffff08 │ │ │ │ + subseq ip, r8, r8, asr pc │ │ │ │ + subseq ip, r8, r8, asr #31 │ │ │ │ andeq r4, r0, ip, lsl r5 │ │ │ │ - subseq ip, r8, ip, lsr #22 │ │ │ │ - rsbeq sp, sl, ip, lsr #5 │ │ │ │ - subseq ip, r8, r0, lsl #19 │ │ │ │ - subseq ip, r8, ip, lsr sp │ │ │ │ - rsbeq sp, sl, r4, lsl r2 │ │ │ │ - ldrheq ip, [r8], #-112 @ 0xffffff90 │ │ │ │ - subseq ip, r8, ip, asr #15 │ │ │ │ + subseq ip, r8, ip, lsl fp │ │ │ │ + @ instruction: 0x006ad29c │ │ │ │ + subseq ip, r8, r0, ror r9 │ │ │ │ + subseq ip, r8, ip, lsr #26 │ │ │ │ + rsbeq sp, sl, r4, lsl #4 │ │ │ │ + subseq ip, r8, r0, lsr #15 │ │ │ │ + ldrheq ip, [r8], #-124 @ 0xffffff84 │ │ │ │ @ instruction: 0xffffe7c4 │ │ │ │ - ldrheq pc, [r7], #-100 @ 0xffffff9c @ │ │ │ │ - subseq ip, r8, ip, ror #19 │ │ │ │ - subseq ip, r8, r4, lsl sl │ │ │ │ - subseq ip, r8, ip, ror #25 │ │ │ │ - rsbeq sp, sl, r8, lsr r1 │ │ │ │ - subseq ip, r8, ip, lsl #16 │ │ │ │ + subseq pc, r7, r4, lsr #13 │ │ │ │ + ldrsbeq ip, [r8], #-156 @ 0xffffff64 │ │ │ │ + subseq ip, r8, r4, lsl #20 │ │ │ │ + ldrsbeq ip, [r8], #-204 @ 0xffffff34 │ │ │ │ + rsbeq sp, sl, r8, lsr #2 │ │ │ │ + ldrsheq ip, [r8], #-124 @ 0xffffff84 │ │ │ │ andeq r1, r0, r8, ror r5 │ │ │ │ - subseq ip, r8, r8, ror #20 │ │ │ │ + subseq ip, r8, r8, asr sl │ │ │ │ andeq r2, r0, r0, lsl #26 │ │ │ │ - subseq ip, r8, r0, lsr #21 │ │ │ │ + @ instruction: 0x0058ca90 │ │ │ │ @ instruction: 0xffffe948 │ │ │ │ - subseq ip, r8, r0, lsr ip │ │ │ │ + subseq ip, r8, r0, lsr #24 │ │ │ │ andeq r1, r0, ip, ror sl │ │ │ │ - subseq ip, r8, r4, asr #21 │ │ │ │ - @ instruction: 0x0058c99c │ │ │ │ - subseq ip, r8, r4, lsr sl │ │ │ │ - subseq ip, r8, r4, asr #21 │ │ │ │ + ldrheq ip, [r8], #-164 @ 0xffffff5c │ │ │ │ + subseq ip, r8, ip, lsl #19 │ │ │ │ + subseq ip, r8, r4, lsr #20 │ │ │ │ + ldrheq ip, [r8], #-164 @ 0xffffff5c │ │ │ │ rsbseq r1, r8, r8, lsr r6 │ │ │ │ - rsbeq ip, sl, r8, ror lr │ │ │ │ - subseq ip, r8, ip, asr #10 │ │ │ │ - subseq ip, r8, ip, ror #14 │ │ │ │ - subseq ip, r8, r8, lsl #14 │ │ │ │ - subseq ip, r8, r8, lsr #11 │ │ │ │ + rsbeq ip, sl, r8, ror #28 │ │ │ │ + subseq ip, r8, ip, lsr r5 │ │ │ │ + subseq ip, r8, ip, asr r7 │ │ │ │ + ldrsheq ip, [r8], #-104 @ 0xffffff98 │ │ │ │ + @ instruction: 0x0058c598 │ │ │ │ andeq r1, r0, ip, ror #9 │ │ │ │ - subseq ip, r8, r0, asr #7 │ │ │ │ + ldrheq ip, [r8], #-48 @ 0xffffffd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r4, [pc, #736] @ 28a4f0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -172616,27 +172616,27 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #700] @ 28a500 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #680] @ 28a504 │ │ │ │ ldr r1, [pc, #680] @ 28a508 │ │ │ │ add r4, r4, #440 @ 0x1b8 │ │ │ │ ldr r3, [pc, #676] @ 28a50c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #664] @ 28a510 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #348] @ 0x15c │ │ │ │ bl 44990c │ │ │ │ ldr r3, [pc, #636] @ 28a514 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -172689,15 +172689,15 @@ │ │ │ │ bl 287548 │ │ │ │ ldrb r5, [r4, #32] │ │ │ │ cmp r5, #0 │ │ │ │ beq 28a420 │ │ │ │ cmp r5, #1 │ │ │ │ beq 28a43c │ │ │ │ mov r0, r8 │ │ │ │ - bl 7c3050 │ │ │ │ + bl 7c3040 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r6, #328] @ 0x148 │ │ │ │ ldr r2, [r6, #356] @ 0x164 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r2, r7 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ @@ -172710,36 +172710,36 @@ │ │ │ │ ldr r0, [r6, #328] @ 0x148 │ │ │ │ bl 1e136c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #328] @ 0x148 │ │ │ │ add r0, r6, #332 @ 0x14c │ │ │ │ bl 427f78 │ │ │ │ add r0, r6, #368 @ 0x170 │ │ │ │ - bl 7c3050 │ │ │ │ + bl 7c3040 │ │ │ │ ldr r0, [r6, #304] @ 0x130 │ │ │ │ - bl 51afd4 │ │ │ │ + bl 51afc8 │ │ │ │ ldr r0, [r6, #308] @ 0x134 │ │ │ │ - bl 51afd4 │ │ │ │ + bl 51afc8 │ │ │ │ ldr r0, [r6, #312] @ 0x138 │ │ │ │ - bl 51afd4 │ │ │ │ + bl 51afc8 │ │ │ │ ldr r0, [r6, #316] @ 0x13c │ │ │ │ - bl 51afd4 │ │ │ │ + bl 51afc8 │ │ │ │ ldr r2, [pc, #308] @ 28a528 │ │ │ │ ldr r3, [pc, #256] @ 28a4f8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 28a4ec │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 51bb58 │ │ │ │ + b 51bb4c │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r1, [r4, #112] @ 0x70 │ │ │ │ ldr r0, [r3] │ │ │ │ add r0, r0, #332 @ 0x14c │ │ │ │ bl 424f28 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ b 28a370 │ │ │ │ @@ -172769,49 +172769,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 28a538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28a2a4 │ │ │ │ ldr r0, [pc, #92] @ 28a53c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28a2a4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strdeq ip, [sl], #-168 @ 0xffffff58 @ │ │ │ │ + rsbeq ip, sl, r8, ror #21 │ │ │ │ ldrsbeq r1, [r8], #-24 @ 0xffffffe8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r8, r0, ror r0 │ │ │ │ - subseq ip, r8, r8, lsl #1 │ │ │ │ - subseq fp, r8, r0, ror #26 │ │ │ │ - subseq fp, r8, r4, ror sp │ │ │ │ + subseq ip, r8, r0, rrx │ │ │ │ + subseq ip, r8, r8, ror r0 │ │ │ │ + subseq fp, r8, r0, asr sp │ │ │ │ + subseq fp, r8, r4, ror #26 │ │ │ │ andeq r0, r0, lr, lsl r5 │ │ │ │ rsbseq r1, r8, r8, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq lr, r7, r0, lsr pc │ │ │ │ + subseq lr, r7, r0, lsr #30 │ │ │ │ @ instruction: 0xffffe354 │ │ │ │ @ instruction: 0xffffe024 │ │ │ │ muleq r0, ip, fp │ │ │ │ rsbseq r1, r8, r8 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq ip, [r8], #-76 @ 0xffffffb4 │ │ │ │ - subseq ip, r8, r0, ror #9 │ │ │ │ + subseq ip, r8, ip, lsr #9 │ │ │ │ + ldrsbeq ip, [r8], #-64 @ 0xffffffc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1132] @ 28a9c4 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1128] @ 28a9c8 │ │ │ │ @@ -172837,26 +172837,26 @@ │ │ │ │ add r3, r5, #464 @ 0x1d0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1056] @ 28a9e0 │ │ │ │ addeq r6, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #1044] @ 28a9e4 │ │ │ │ ldr r1, [pc, #1044] @ 28a9e8 │ │ │ │ add r5, r5, #208 @ 0xd0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r9, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #1008] @ 28a9ec │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ @@ -172901,15 +172901,15 @@ │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ bl 1e1210 │ │ │ │ ldr r3, [r4, #328] @ 0x148 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, #25 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 51bbd4 │ │ │ │ + bl 51bbc8 │ │ │ │ ldr r3, [pc, #808] @ 28a9f8 │ │ │ │ strh r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #800] @ 28a9fc │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r4, #324] @ 0x144 │ │ │ │ mov r3, #8192 @ 0x2000 │ │ │ │ @@ -172917,37 +172917,37 @@ │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [sp, #58] @ 0x3a │ │ │ │ - bl 51af28 │ │ │ │ + bl 51af1c │ │ │ │ ldr r2, [pc, #752] @ 28aa00 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #304] @ 0x130 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51af28 │ │ │ │ + bl 51af1c │ │ │ │ ldr r2, [pc, #732] @ 28aa04 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #308] @ 0x134 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51af28 │ │ │ │ + bl 51af1c │ │ │ │ ldr r2, [pc, #712] @ 28aa08 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #312] @ 0x138 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51af28 │ │ │ │ + bl 51af1c │ │ │ │ mov r5, #0 │ │ │ │ str r0, [r4, #316] @ 0x13c │ │ │ │ add r0, r4, #368 @ 0x170 │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #396]! @ 0x18c │ │ │ │ str r3, [r4, #400] @ 0x190 │ │ │ │ mov r3, r4 │ │ │ │ str r5, [r3, #408]! @ 0x198 │ │ │ │ str r3, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ @@ -172977,36 +172977,36 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #564] @ 28aa18 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r7 │ │ │ │ bl 28a1f8 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 28a84c │ │ │ │ ldr r3, [pc, #516] @ 28aa1c │ │ │ │ ldr ip, [pc, #516] @ 28aa20 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #512] @ 28aa24 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #504] @ 28aa28 │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #472] @ 28aa2c │ │ │ │ ldr r3, [pc, #368] @ 28a9c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -173027,28 +173027,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #396] @ 28aa3c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 28a840 │ │ │ │ ldr r3, [pc, #372] @ 28aa40 │ │ │ │ ldr ip, [pc, #372] @ 28aa44 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #368] @ 28aa48 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 28aa4c │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 28a840 │ │ │ │ ldr r3, [pc, #336] @ 28aa50 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 28a628 │ │ │ │ ldr r3, [pc, #320] @ 28aa54 │ │ │ │ @@ -173063,89 +173063,89 @@ │ │ │ │ beq 28a9ac │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 28aa5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28a628 │ │ │ │ ldr r1, [pc, #232] @ 28aa60 │ │ │ │ ldr r3, [pc, #232] @ 28aa64 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #228] @ 28aa68 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #224] @ 28aa6c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #464 @ 0x1d0 │ │ │ │ ldr r2, [pc, #208] @ 28aa70 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 28a7f8 │ │ │ │ ldr r0, [pc, #192] @ 28aa74 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28a628 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r8, r0, lsr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r8, r0, lsl #29 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq ip, sl, r4, ror r7 │ │ │ │ - subseq fp, r8, ip, lsr #20 │ │ │ │ - subseq fp, r8, r8, lsl sl │ │ │ │ + rsbeq ip, sl, r4, ror #14 │ │ │ │ + subseq fp, r8, ip, lsl sl │ │ │ │ + subseq fp, r8, r8, lsl #20 │ │ │ │ andeq r0, r0, r4, lsl #8 │ │ │ │ - ldrsbeq fp, [r8], #-192 @ 0xffffff40 │ │ │ │ - ldrsheq fp, [r8], #-204 @ 0xffffff34 │ │ │ │ + subseq fp, r8, r0, asr #25 │ │ │ │ + subseq fp, r8, ip, ror #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq ip, r8, r8, asr #8 │ │ │ │ + subseq ip, r8, r8, lsr r4 │ │ │ │ @ instruction: 0xffffd244 │ │ │ │ andeq r0, r0, r2, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #7 │ │ │ │ @ instruction: 0xffffd01c │ │ │ │ @ instruction: 0xffffea00 │ │ │ │ andeq r0, r0, ip, ror #10 │ │ │ │ - rsbeq ip, sl, r4, lsr r5 │ │ │ │ - ldrsbeq ip, [r8], #-40 @ 0xffffffd8 │ │ │ │ - subseq fp, r8, r0, ror #15 │ │ │ │ + rsbeq ip, sl, r4, lsr #10 │ │ │ │ + subseq ip, r8, r8, asr #5 │ │ │ │ + ldrsbeq fp, [r8], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - rsbeq ip, sl, r8, ror #9 │ │ │ │ - subseq ip, r8, r8, asr r2 │ │ │ │ - @ instruction: 0x0058b790 │ │ │ │ + ldrdeq ip, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq ip, r8, r8, asr #4 │ │ │ │ + subseq fp, r8, r0, lsl #15 │ │ │ │ andeq r0, r0, sl, lsl r4 │ │ │ │ rsbseq r0, r8, r8, lsr #23 │ │ │ │ - rsbeq ip, sl, r4, ror #8 │ │ │ │ - subseq ip, r8, r0, lsr #3 │ │ │ │ - subseq fp, r8, r0, lsl r7 │ │ │ │ + rsbeq ip, sl, r4, asr r4 │ │ │ │ + @ instruction: 0x0058c190 │ │ │ │ + subseq fp, r8, r0, lsl #14 │ │ │ │ andeq r0, r0, sp, lsl #8 │ │ │ │ - rsbeq ip, sl, r0, lsr r4 │ │ │ │ - subseq ip, r8, r8, lsl #3 │ │ │ │ - ldrsbeq fp, [r8], #-108 @ 0xffffff94 │ │ │ │ + rsbeq ip, sl, r0, lsr #8 │ │ │ │ + subseq ip, r8, r8, ror r1 │ │ │ │ + subseq fp, r8, ip, asr #13 │ │ │ │ andeq r0, r0, r3, lsl r4 │ │ │ │ andeq r4, r0, r8, asr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r8, r4, lsl #1 │ │ │ │ - subseq fp, r8, ip, lsr r6 │ │ │ │ - rsbeq ip, sl, ip, ror r3 │ │ │ │ - subseq ip, r8, r4, ror #2 │ │ │ │ - subseq fp, r8, r4, lsr #12 │ │ │ │ + subseq ip, r8, r4, ror r0 │ │ │ │ + subseq fp, r8, ip, lsr #12 │ │ │ │ + rsbeq ip, sl, ip, ror #6 │ │ │ │ + subseq ip, r8, r4, asr r1 │ │ │ │ + subseq fp, r8, r4, lsl r6 │ │ │ │ andeq r0, r0, lr, asr #8 │ │ │ │ - subseq ip, r8, r8, rrx │ │ │ │ + subseq ip, r8, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [pc, #488] @ 28ac78 │ │ │ │ ldr ip, [pc, #488] @ 28ac7c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -173161,25 +173161,25 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #448] @ 28ac88 │ │ │ │ ldr r3, [pc, #448] @ 28ac8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [pc, #432] @ 28ac90 │ │ │ │ ldr r3, [pc, #432] @ 28ac94 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 28abdc │ │ │ │ mov r0, r5 │ │ │ │ - bl 51853c │ │ │ │ + bl 518530 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ab4c │ │ │ │ ldr r2, [pc, #392] @ 28ac98 │ │ │ │ ldr r3, [pc, #364] @ 28ac80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173193,15 +173193,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51ef94 │ │ │ │ + bl 51ef88 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28aba8 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, #28 │ │ │ │ bl 1e1060 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ @@ -173211,15 +173211,15 @@ │ │ │ │ ldr r2, [r6, #400] @ 0x190 │ │ │ │ mov r3, r0 │ │ │ │ add ip, r0, #20 │ │ │ │ str r2, [r0, #24] │ │ │ │ str r3, [r2] │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r6, #400] @ 0x190 │ │ │ │ - bl 51ef94 │ │ │ │ + bl 51ef88 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 28ab68 │ │ │ │ ldr r2, [pc, #236] @ 28ac9c │ │ │ │ ldr r3, [pc, #204] @ 28ac80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173249,46 +173249,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 28acac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28aaf8 │ │ │ │ ldr r0, [pc, #76] @ 28acb0 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28aaf8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq ip, sl, r8, ror r2 │ │ │ │ + rsbeq ip, sl, r8, ror #4 │ │ │ │ rsbseq r0, r8, ip, asr r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq fp, [r8], #-76 @ 0xffffffb4 │ │ │ │ - subseq fp, r8, r0, lsl r5 │ │ │ │ + subseq fp, r8, ip, ror #9 │ │ │ │ + subseq fp, r8, r0, lsl #10 │ │ │ │ andeq r0, r0, r2, lsl #6 │ │ │ │ rsbseq r0, r8, ip, lsl r9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r0, r8, ip, ror #17 │ │ │ │ rsbseq r0, r8, ip, asr #16 │ │ │ │ andeq r1, r0, r8, asr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq fp, [r8], #-224 @ 0xffffff20 │ │ │ │ - subseq fp, r8, r8, lsl #30 │ │ │ │ + subseq fp, r8, r0, asr #29 │ │ │ │ + ldrsheq fp, [r8], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [pc, #660] @ 28af60 │ │ │ │ ldr ip, [pc, #660] @ 28af64 │ │ │ │ mov r6, r1 │ │ │ │ @@ -173304,22 +173304,22 @@ │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #620] @ 28af70 │ │ │ │ ldr r3, [pc, #620] @ 28af74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr sl, [pc, #596] @ 28af78 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 51853c │ │ │ │ + bl 518530 │ │ │ │ cmp r0, r4 │ │ │ │ bne 28ad7c │ │ │ │ ldr r2, [pc, #572] @ 28af7c │ │ │ │ ldr r3, [pc, #548] @ 28af68 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -173349,29 +173349,29 @@ │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r8, [r0] │ │ │ │ ldr r3, [r5, #412] @ 0x19c │ │ │ │ str r0, [r3] │ │ │ │ str r0, [r5, #412] @ 0x19c │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 51ef94 │ │ │ │ + bl 51ef88 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 28aebc │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ beq 28adec │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, #3 │ │ │ │ bhi 28aea8 │ │ │ │ mov r2, #4 │ │ │ │ str r2, [sp] │ │ │ │ add r3, sp, #20 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, #4 │ │ │ │ bne 28ad9c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r5, #356] @ 0x164 │ │ │ │ cmp r3, r2 │ │ │ │ bcs 28ad9c │ │ │ │ ldr r2, [r5, #328] @ 0x148 │ │ │ │ @@ -173389,15 +173389,15 @@ │ │ │ │ ldr r1, [pc, #312] @ 28af88 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #12] │ │ │ │ blx r3 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #32] │ │ │ │ - bl 7ee6c4 │ │ │ │ + bl 7ee6b4 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 1e1060 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ stmib r0, {r4, r6} │ │ │ │ str r3, [r1, #12] │ │ │ │ @@ -173439,43 +173439,43 @@ │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 28af98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28ad90 │ │ │ │ ldr r0, [pc, #72] @ 28af9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28ad90 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq ip, sl, r8, lsr r0 │ │ │ │ + rsbeq ip, sl, r8, lsr #32 │ │ │ │ rsbseq r0, r8, r0, lsr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r8, r0, asr #5 │ │ │ │ - ldrsbeq fp, [r8], #-36 @ 0xffffffdc │ │ │ │ + ldrheq fp, [r8], #-32 @ 0xffffffe0 │ │ │ │ + subseq fp, r8, r4, asr #5 │ │ │ │ andeq r0, r0, r1, lsr #7 │ │ │ │ ldrsbeq r0, [r8], #-108 @ 0xffffff94 @ │ │ │ │ ldrheq r0, [r8], #-108 @ 0xffffff94 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrheq lr, [r7], #-56 @ 0xffffffc8 │ │ │ │ + subseq lr, r7, r8, lsr #7 │ │ │ │ andeq r1, r0, ip, asr sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r8, ip, ror #24 │ │ │ │ - subseq fp, r8, r0, lsr #25 │ │ │ │ + subseq fp, r8, ip, asr ip │ │ │ │ + @ instruction: 0x0058bc90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #36] @ 28afdc │ │ │ │ add r0, pc, r0 │ │ │ │ bl 405098 │ │ │ │ @@ -173485,70 +173485,70 @@ │ │ │ │ pop {r4, lr} │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ b 27dd84 │ │ │ │ rsbseq r9, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ - subseq fp, r8, ip, ror #24 │ │ │ │ - subseq r6, ip, r0, lsr #8 │ │ │ │ + subseq fp, r8, ip, asr ip │ │ │ │ + subseq r6, ip, r0, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #256] @ 28b104 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r1 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r7, [pc, #232] @ 28b108 │ │ │ │ add r7, pc, r7 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 28b0e4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r4, [pc, #216] @ 28b10c │ │ │ │ ldr r2, [pc, #216] @ 28b110 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #192] @ 28b114 │ │ │ │ ldr r1, [pc, #192] @ 28b118 │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #152] @ 28b11c │ │ │ │ mov r2, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580470 │ │ │ │ + bl 580460 │ │ │ │ ldr r1, [pc, #140] @ 28b120 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #136] @ 28b124 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #120] @ 28b128 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5822a0 │ │ │ │ + bl 582290 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -173557,27 +173557,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 28b130 │ │ │ │ ldr r0, [pc, #64] @ 28b134 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #81 @ 0x51 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq fp, r8, r8, asr #24 │ │ │ │ + subseq fp, r8, r8, lsr ip │ │ │ │ rsbseq r0, r8, r0, ror #7 │ │ │ │ - rsbeq fp, sl, ip, ror #29 │ │ │ │ - subseq fp, r8, r0, lsr #24 │ │ │ │ - subseq sp, r7, r0, asr #23 │ │ │ │ - subseq r9, pc, r8, asr r6 @ │ │ │ │ - subseq r6, r8, r8, lsl #4 │ │ │ │ - subseq r8, fp, r8, lsr #21 │ │ │ │ + ldrdeq fp, [sl], #-236 @ 0xffffff14 @ │ │ │ │ + subseq fp, r8, r0, lsl ip │ │ │ │ + ldrheq sp, [r7], #-176 @ 0xffffff50 │ │ │ │ + subseq r9, pc, r8, asr #12 │ │ │ │ + ldrsheq r6, [r8], #-24 @ 0xffffffe8 │ │ │ │ + @ instruction: 0x005b8a98 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq fp, sl, r0, lsr lr │ │ │ │ - subseq fp, r8, ip, ror #22 │ │ │ │ - subseq fp, sp, r8, lsl #19 │ │ │ │ + rsbeq fp, sl, r0, lsr #28 │ │ │ │ + subseq fp, r8, ip, asr fp │ │ │ │ + subseq fp, sp, r8, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #220] @ 28b22c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -173585,41 +173585,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #204] @ 28b230 │ │ │ │ ldr r1, [pc, #204] @ 28b234 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #184] @ 28b238 │ │ │ │ ldr r1, [pc, #184] @ 28b23c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #107 @ 0x6b │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #152] @ 28b240 │ │ │ │ ldr r1, [pc, #152] @ 28b244 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #120] @ 28b248 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #96] @ 28b24c │ │ │ │ ldr r3, [pc, #96] @ 28b250 │ │ │ │ ldr r0, [pc, #96] @ 28b254 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #64 @ 0x40 │ │ │ │ @@ -173631,23 +173631,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrdeq fp, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - ldrheq sp, [r7], #-164 @ 0xffffff5c │ │ │ │ - subseq r9, pc, r4, asr r5 @ │ │ │ │ - ldrsheq fp, [r8], #-172 @ 0xffffff54 │ │ │ │ - subseq fp, r8, ip, lsl fp │ │ │ │ - ldrheq r9, [r8], #-116 @ 0xffffff8c │ │ │ │ - ldrheq r3, [r8], #-100 @ 0xffffff9c │ │ │ │ + rsbeq fp, sl, r0, asr #27 │ │ │ │ + subseq sp, r7, r4, lsr #21 │ │ │ │ + subseq r9, pc, r4, asr #10 │ │ │ │ + subseq fp, r8, ip, ror #21 │ │ │ │ + subseq fp, r8, ip, lsl #22 │ │ │ │ + subseq r9, r8, r4, lsr #15 │ │ │ │ + subseq r3, r8, r4, lsr #13 │ │ │ │ ldrsheq r1, [r6], #-240 @ 0xffffff10 @ │ │ │ │ - subseq fp, r8, ip, asr #20 │ │ │ │ + subseq fp, r8, ip, lsr sl │ │ │ │ ldrdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r1, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 28b2bc │ │ │ │ @@ -173657,28 +173657,28 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #22 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #40] @ 28b2c8 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, r0, #32000 @ 0x7d00 │ │ │ │ add r1, r1, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 51bb60 │ │ │ │ - rsbeq fp, sl, ip, lsr #25 │ │ │ │ - subseq fp, r8, r0, ror #19 │ │ │ │ - subseq fp, r8, r8, asr #19 │ │ │ │ - subseq sl, r8, ip, lsr sp │ │ │ │ + b 51bb54 │ │ │ │ + @ instruction: 0x006abc9c │ │ │ │ + ldrsbeq fp, [r8], #-144 @ 0xffffff70 │ │ │ │ + ldrheq fp, [r8], #-152 @ 0xffffff68 │ │ │ │ + subseq sl, r8, ip, lsr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #168] @ 28b38c │ │ │ │ mov r8, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -173687,52 +173687,52 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #20 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #22 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #128] @ 28b398 │ │ │ │ ldr r1, [pc, #128] @ 28b39c │ │ │ │ add ip, r4, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r0, r0, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #160 @ 0xa0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #1 │ │ │ │ strb r3, [r5, #3368] @ 0xd28 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [r5, #3372] @ 0xd2c │ │ │ │ ldr r1, [pc, #68] @ 28b3a0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [pc, #64] @ 28b3a4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r5, #32000 @ 0x7d00 │ │ │ │ add r0, r0, #84 @ 0x54 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 582178 │ │ │ │ - rsbeq fp, sl, ip, lsr ip │ │ │ │ - subseq fp, r8, r4, ror #18 │ │ │ │ - subseq fp, r8, r8, asr #18 │ │ │ │ - ldrsheq sp, [r7], #-140 @ 0xffffff74 │ │ │ │ - @ instruction: 0x005f9398 │ │ │ │ - subseq r8, fp, r0, ror #15 │ │ │ │ + b 582168 │ │ │ │ + rsbeq fp, sl, ip, lsr #24 │ │ │ │ + subseq fp, r8, r4, asr r9 │ │ │ │ + subseq fp, r8, r8, lsr r9 │ │ │ │ + subseq sp, r7, ip, ror #17 │ │ │ │ + subseq r9, pc, r8, lsl #7 │ │ │ │ + ldrsbeq r8, [fp], #-112 @ 0xffffff90 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 0028b3a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -173772,15 +173772,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 6de0e0 │ │ │ │ + bl 6de0d0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ blt 28b660 │ │ │ │ cmp r7, r1 │ │ │ │ cmpeq r6, r5 │ │ │ │ bne 28b5f0 │ │ │ │ ldr r3, [pc, #600] @ 28b6d4 │ │ │ │ @@ -173788,15 +173788,15 @@ │ │ │ │ sbcs r3, r8, r7 │ │ │ │ bcc 28b6a4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ - bl 6442cc │ │ │ │ + bl 6442bc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ orrs r3, r6, r7 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ beq 28b400 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ mov ip, r5 │ │ │ │ @@ -173830,68 +173830,68 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 6da5a8 │ │ │ │ + bl 6da598 │ │ │ │ cmp r0, #0 │ │ │ │ blt 28b584 │ │ │ │ ands r0, r0, #2 │ │ │ │ bne 28b4d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrd r8, [sp, #64] @ 0x40 │ │ │ │ add r2, r3, r4 │ │ │ │ str r0, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 6de2e0 │ │ │ │ + bl 6de2d0 │ │ │ │ cmp r0, #0 │ │ │ │ bge 28b4d4 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ ldr r8, [sp, #60] @ 0x3c │ │ │ │ - bl 58318c │ │ │ │ + bl 58317c │ │ │ │ rsb r5, r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r3, [pc, #284] @ 28b6d8 │ │ │ │ ldr r1, [pc, #284] @ 28b6dc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #276] @ 28b6e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ b 28b408 │ │ │ │ ldr r9, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r9 │ │ │ │ - bl 58318c │ │ │ │ + bl 58317c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ ldr r3, [pc, #196] @ 28b6e4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r3, r9} │ │ │ │ ldr r1, [pc, #180] @ 28b6e8 │ │ │ │ ldr r3, [pc, #180] @ 28b6ec │ │ │ │ @@ -173900,31 +173900,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #32] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 28b408 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ ldr ip, [pc, #128] @ 28b6f0 │ │ │ │ ldr r3, [pc, #128] @ 28b6f4 │ │ │ │ ldr r1, [pc, #128] @ 28b6f8 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r5, r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r4, r8 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {r5, ip, lr} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ b 28b408 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 28b6fc │ │ │ │ ldr r1, [pc, #80] @ 28b700 │ │ │ │ ldr r0, [pc, #80] @ 28b704 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -173932,26 +173932,26 @@ │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #95 @ 0x5f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r0, r8, r4, lsr r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r7, r4, ror #31 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ - subseq fp, r8, r0, lsr #15 │ │ │ │ - ldrsheq fp, [r8], #-96 @ 0xffffffa0 │ │ │ │ - strheq fp, [sl], #-156 @ 0xffffff64 @ │ │ │ │ - ldrsbeq fp, [r8], #-96 @ 0xffffffa0 │ │ │ │ - subseq fp, r8, ip, ror r6 │ │ │ │ - rsbeq fp, sl, r0, asr r9 │ │ │ │ - subseq fp, r8, r8, asr r6 │ │ │ │ - rsbeq fp, sl, ip, lsl #18 │ │ │ │ - subseq fp, r8, r8, lsr r6 │ │ │ │ - ldrdeq fp, [sl], #-136 @ 0xffffff78 @ │ │ │ │ - subseq fp, r8, r4, lsl #12 │ │ │ │ - subseq fp, r8, r4, lsl #13 │ │ │ │ + @ instruction: 0x0058b790 │ │ │ │ + subseq fp, r8, r0, ror #13 │ │ │ │ + rsbeq fp, sl, ip, lsr #19 │ │ │ │ + subseq fp, r8, r0, asr #13 │ │ │ │ + subseq fp, r8, ip, ror #12 │ │ │ │ + rsbeq fp, sl, r0, asr #18 │ │ │ │ + subseq fp, r8, r8, asr #12 │ │ │ │ + strdeq fp, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + subseq fp, r8, r8, lsr #12 │ │ │ │ + rsbeq fp, sl, r8, asr #17 │ │ │ │ + ldrsheq fp, [r8], #-84 @ 0xffffffac │ │ │ │ + subseq fp, r8, r4, ror r6 │ │ │ │ │ │ │ │ 0028b708 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #844] @ 28ba6c │ │ │ │ @@ -173983,29 +173983,29 @@ │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r5, r2 │ │ │ │ str r2, [r4, #12] │ │ │ │ cmp r3, r5 │ │ │ │ bcc 28b918 │ │ │ │ ldr r0, [r4, #16] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 28b984 │ │ │ │ cmp r0, #65536 @ 0x10000 │ │ │ │ bcs 28b9b4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ mov r1, r5 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 28b9e8 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ cmn r0, #1 │ │ │ │ beq 28b7e0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 28ba18 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #648] @ 28ba74 │ │ │ │ ldr r3, [pc, #640] @ 28ba70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -174020,15 +174020,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ cmp r2, r3 │ │ │ │ bne 28ba68 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 648470 │ │ │ │ + bl 648460 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28b968 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28b868 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -174044,18 +174044,18 @@ │ │ │ │ bne 28b78c │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ mov r5, r3 │ │ │ │ str r3, [r4, #12] │ │ │ │ b 28b794 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 648470 │ │ │ │ + bl 648460 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6442cc │ │ │ │ + bl 6442bc │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [r4, #12] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28b94c │ │ │ │ cmp r5, #0 │ │ │ │ bne 28b8c8 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -174088,15 +174088,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ b 28b7e4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 28ba48 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ @@ -174115,81 +174115,81 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #172 @ 0xac │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 28b944 │ │ │ │ ldr r3, [pc, #212] @ 28ba90 │ │ │ │ ldr ip, [pc, #212] @ 28ba94 │ │ │ │ ldr lr, [pc, #212] @ 28ba98 │ │ │ │ ldr r1, [pc, #212] @ 28ba9c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #182 @ 0xb6 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 28b944 │ │ │ │ ldr r3, [pc, #176] @ 28baa0 │ │ │ │ ldr ip, [pc, #176] @ 28baa4 │ │ │ │ ldr r1, [pc, #176] @ 28baa8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #188 @ 0xbc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 28b944 │ │ │ │ ldr r3, [pc, #140] @ 28baac │ │ │ │ ldr ip, [pc, #140] @ 28bab0 │ │ │ │ ldr r1, [pc, #140] @ 28bab4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 28b944 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ cmp r5, #0 │ │ │ │ str r3, [r4, #8] │ │ │ │ bne 28b8c8 │ │ │ │ mov r5, #512 @ 0x200 │ │ │ │ str r5, [r4, #12] │ │ │ │ b 28b8c8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ ldrsbeq pc, [r7], #-196 @ 0xffffff3c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r7, r0, lsl ip @ │ │ │ │ - rsbeq fp, sl, r4, ror #12 │ │ │ │ - subseq fp, r8, r4, ror #8 │ │ │ │ - subseq fp, r8, ip, lsl #7 │ │ │ │ - strdeq fp, [sl], #-84 @ 0xffffffac @ │ │ │ │ - subseq fp, r8, r4, lsr r4 │ │ │ │ - subseq fp, r8, r0, lsr #6 │ │ │ │ - rsbeq fp, sl, r0, asr #11 │ │ │ │ - subseq fp, r8, r8, lsr r4 │ │ │ │ + rsbeq fp, sl, r4, asr r6 │ │ │ │ + subseq fp, r8, r4, asr r4 │ │ │ │ + subseq fp, r8, ip, ror r3 │ │ │ │ + rsbeq fp, sl, r4, ror #11 │ │ │ │ + subseq fp, r8, r4, lsr #8 │ │ │ │ + subseq fp, r8, r0, lsl r3 │ │ │ │ + strheq fp, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq fp, r8, r8, lsr #8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - subseq fp, r8, ip, ror #5 │ │ │ │ - @ instruction: 0x006ab590 │ │ │ │ - subseq fp, r8, r8, lsr r4 │ │ │ │ - ldrheq fp, [r8], #-44 @ 0xffffffd4 │ │ │ │ - rsbeq fp, sl, r0, ror #10 │ │ │ │ - subseq fp, r8, r0, asr #8 │ │ │ │ - subseq fp, r8, ip, lsl #5 │ │ │ │ + ldrsbeq fp, [r8], #-44 @ 0xffffffd4 │ │ │ │ + rsbeq fp, sl, r0, lsl #11 │ │ │ │ + subseq fp, r8, r8, lsr #8 │ │ │ │ + subseq fp, r8, ip, lsr #5 │ │ │ │ + rsbeq fp, sl, r0, asr r5 │ │ │ │ + subseq fp, r8, r0, lsr r4 │ │ │ │ + subseq fp, r8, ip, ror r2 │ │ │ │ │ │ │ │ 0028bab8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -174209,67 +174209,67 @@ │ │ │ │ str r1, [sp] │ │ │ │ mov r9, #0 │ │ │ │ adc r1, r5, r5 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 644894 │ │ │ │ + bl 644884 │ │ │ │ cmp r0, r5 │ │ │ │ blt 28bbf8 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #1 │ │ │ │ beq 28bbb8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 28bb50 │ │ │ │ cmp r3, r5 │ │ │ │ bne 28bc18 │ │ │ │ mov r0, r6 │ │ │ │ - bl 646684 │ │ │ │ + bl 646674 │ │ │ │ mov r5, r0 │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ cmp r7, #4 │ │ │ │ beq 28bbc8 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ beq 28bbe4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 64668c │ │ │ │ + bl 64667c │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 64633c │ │ │ │ + bl 64632c │ │ │ │ mov r0, r6 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ - bl 63c740 │ │ │ │ + bl 63c730 │ │ │ │ mov r0, #1 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r7, [r4, #72] @ 0x48 │ │ │ │ mov r5, r3 │ │ │ │ cmp r7, #4 │ │ │ │ bne 28bb5c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6463b8 │ │ │ │ + bl 6463a8 │ │ │ │ ldr r8, [r4, #76] @ 0x4c │ │ │ │ cmp r8, #4 │ │ │ │ mov r7, r0 │ │ │ │ bne 28bb68 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6463b8 │ │ │ │ + bl 6463a8 │ │ │ │ mov r8, r0 │ │ │ │ b 28bb68 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -174335,27 +174335,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 28bdec │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 28bd40 │ │ │ │ ldr r3, [pc, #212] @ 28bdf0 │ │ │ │ ldr r0, [pc, #212] @ 28bdf4 │ │ │ │ ldr r1, [pc, #212] @ 28bdf8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ ldr r2, [pc, #200] @ 28bdfc │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @@ -174386,27 +174386,27 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r7} │ │ │ │ ldr r2, [pc, #60] @ 28be0c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 28bd40 │ │ │ │ - @ instruction: 0x006ab294 │ │ │ │ - ldrsheq fp, [r8], #-20 @ 0xffffffec │ │ │ │ - ldrheq sl, [r8], #-248 @ 0xffffff08 │ │ │ │ + rsbeq fp, sl, r4, lsl #5 │ │ │ │ + subseq fp, r8, r4, ror #3 │ │ │ │ + subseq sl, r8, r8, lsr #31 │ │ │ │ andeq r0, r0, r6, lsl r1 │ │ │ │ - rsbeq fp, sl, r4, ror #4 │ │ │ │ - subseq fp, r8, r4, lsl #3 │ │ │ │ - subseq sl, r8, r4, lsl #31 │ │ │ │ + rsbeq fp, sl, r4, asr r2 │ │ │ │ + subseq fp, r8, r4, ror r1 │ │ │ │ + subseq sl, r8, r4, ror pc │ │ │ │ andeq r0, r0, lr, lsl #2 │ │ │ │ - rsbeq fp, sl, r8, asr #3 │ │ │ │ - subseq fp, r8, r8, lsl #2 │ │ │ │ - subseq sl, r8, r8, ror #29 │ │ │ │ + strheq fp, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ + ldrsheq fp, [r8], #-8 │ │ │ │ + ldrsbeq sl, [r8], #-232 @ 0xffffff18 │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ │ │ │ │ 0028be10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -174701,25 +174701,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ bl 1e2e54 │ │ │ │ mov r7, #0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ strd r6, [r9] │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #512 @ 0x200 │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ strd r6, [sp] │ │ │ │ - bl 6de2e0 │ │ │ │ + bl 6de2d0 │ │ │ │ ldr fp, [pc, #440] @ 28c4a0 │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ blt 28c370 │ │ │ │ ldrb r3, [sp, #562] @ 0x232 │ │ │ │ cmp r3, #85 @ 0x55 │ │ │ │ bne 28c370 │ │ │ │ @@ -174740,15 +174740,15 @@ │ │ │ │ ldrb r8, [r4, #6] │ │ │ │ ands r8, r8, #63 @ 0x3f │ │ │ │ beq 28c364 │ │ │ │ add r6, r6, #1 │ │ │ │ mul r2, r6, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r3, [pc, #328] @ 28c4a4 │ │ │ │ sub r2, r0, #1 │ │ │ │ cmp r2, r3 │ │ │ │ bls 28c3b4 │ │ │ │ add r4, r4, #16 │ │ │ │ cmp r4, r7 │ │ │ │ bne 28c318 │ │ │ │ @@ -174801,46 +174801,46 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 28c4bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28c3e0 │ │ │ │ ldr r0, [pc, #64] @ 28c4c0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28c3e0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0077f190 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r7, r8, lsl r1 @ │ │ │ │ strdeq r3, [r0], -lr │ │ │ │ rsbseq pc, r7, r0, lsl #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, ip, lsl r7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x0058aa98 │ │ │ │ - subseq sl, r8, r0, asr #21 │ │ │ │ + subseq sl, r8, r8, lsl #21 │ │ │ │ + ldrheq sl, [r8], #-160 @ 0xffffff60 │ │ │ │ │ │ │ │ 0028c4c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r2 │ │ │ │ @@ -174860,15 +174860,15 @@ │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r7, r0 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [r1, #4] │ │ │ │ str r3, [r1, #8] │ │ │ │ - bl 648520 │ │ │ │ + bl 648510 │ │ │ │ ldr r8, [pc, #800] @ 28c854 │ │ │ │ add r8, pc, r8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28c5cc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [r5] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -174922,15 +174922,15 @@ │ │ │ │ str r3, [r6] │ │ │ │ b 28c554 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -174990,32 +174990,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stmib sp, {r5, r9} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 28c87c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28c580 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ lsr fp, ip, #30 │ │ │ │ orr fp, fp, r0, lsl #2 │ │ │ │ bic fp, fp, #-1073741824 @ 0xc0000000 │ │ │ │ bic r3, ip, #-1073741824 @ 0xc0000000 │ │ │ │ add r3, r3, fp │ │ │ │ @@ -175058,31 +175058,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 28c880 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28c580 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq lr, r7, r8, lsl pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, r7, ip, asr #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq lr, r7, r4, ror lr │ │ │ │ ldreq r4, [r0], #-261 @ 0xfffffefb │ │ │ │ svc 0x00befbef │ │ │ │ mrclt 15, 7, lr, cr11, cr15, {5} │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ andeq r1, r0, r0, lsl ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r8, ip, lsl r8 │ │ │ │ - subseq sl, r8, ip, ror r7 │ │ │ │ + subseq sl, r8, ip, lsl #16 │ │ │ │ + subseq sl, r8, ip, ror #14 │ │ │ │ │ │ │ │ 0028c884 : │ │ │ │ cmp r1, #16 │ │ │ │ cmpls r2, #63 @ 0x3f │ │ │ │ movls r1, #1 │ │ │ │ movhi r1, #0 │ │ │ │ cmp r0, #1024 @ 0x400 │ │ │ │ @@ -175101,15 +175101,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq sl, sl, ip, asr r7 │ │ │ │ + rsbeq sl, sl, ip, asr #14 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #36] @ 0x24 │ │ │ │ @@ -175117,15 +175117,15 @@ │ │ │ │ ldrbne r0, [r0, #45] @ 0x2d │ │ │ │ rsbne r0, r0, #3 │ │ │ │ moveq r0, r3 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 28c928 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r7, r0, ip, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #116] @ 28c9b8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -175135,15 +175135,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r2, r5, r4, lsl #1 │ │ │ │ ldrb r1, [r2, #553] @ 0x229 │ │ │ │ ldrb r2, [r2, #552] @ 0x228 │ │ │ │ lsr r3, r4, #1 │ │ │ │ tst r1, r2 │ │ │ │ add r3, r0, r3, lsl #5 │ │ │ │ add r0, r3, #100 @ 0x64 │ │ │ │ @@ -175153,18 +175153,18 @@ │ │ │ │ ldrb r1, [r5, #553] @ 0x229 │ │ │ │ ldrb r3, [r5, #552] @ 0x228 │ │ │ │ ands r1, r1, r3 │ │ │ │ beq 28c9ac │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584cbc │ │ │ │ - ldrdeq sl, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ - subseq sl, r8, r8, lsl #13 │ │ │ │ - subseq sl, r8, r0, lsr #13 │ │ │ │ + b 584cac │ │ │ │ + rsbeq sl, sl, r0, asr #13 │ │ │ │ + subseq sl, r8, r8, ror r6 │ │ │ │ + @ instruction: 0x0058a690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #596] @ 28cc30 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #592] @ 28cc34 │ │ │ │ @@ -175172,15 +175172,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ lsr r6, r4, #4 │ │ │ │ lsr r1, r4, #5 │ │ │ │ ldr r3, [pc, #552] @ 28cc3c │ │ │ │ and r4, r4, #31 │ │ │ │ eor r4, r4, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r4, r4, #1 │ │ │ │ @@ -175222,15 +175222,15 @@ │ │ │ │ strb r3, [r9, #208] @ 0xd0 │ │ │ │ beq 28cbf8 │ │ │ │ bic r3, r8, #32 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6e0ea0 │ │ │ │ + bl 6e0e90 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 28cafc │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ @@ -175303,27 +175303,27 @@ │ │ │ │ movne r0, #64 @ 0x40 │ │ │ │ b 28cae8 │ │ │ │ bic r3, r8, #2 │ │ │ │ add r0, r0, #172 @ 0xac │ │ │ │ strb r3, [r7, #553] @ 0x229 │ │ │ │ add r0, r5, r0 │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 6e0ea0 │ │ │ │ + bl 6e0e90 │ │ │ │ ldrb r3, [r9, #208] @ 0xd0 │ │ │ │ ldrb r2, [r7, #553] @ 0x229 │ │ │ │ tst r3, #128 @ 0x80 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ beq 28cafc │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ mov r0, #4 │ │ │ │ b 28cae8 │ │ │ │ - rsbeq sl, sl, r8, lsr r6 │ │ │ │ - subseq sl, r8, r4, lsl r6 │ │ │ │ - subseq sl, r8, r4, lsr r6 │ │ │ │ - ldrdeq sl, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ + rsbeq sl, sl, r8, lsr #12 │ │ │ │ + subseq sl, r8, r4, lsl #12 │ │ │ │ + subseq sl, r8, r4, lsr #12 │ │ │ │ + rsbeq sl, sl, r0, asr #11 │ │ │ │ bge fed376f4 <__bss_end__@@Base+0xfe2569c0> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r7, [r0, #45] @ 0x2d │ │ │ │ ldrb ip, [r0, #44] @ 0x2c │ │ │ │ @@ -175393,17 +175393,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 28cd80 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bge fed37824 <__bss_end__@@Base+0xfe256af0> │ │ │ │ - rsbeq sl, sl, r4, asr #5 │ │ │ │ - subseq sl, r8, ip, lsr #5 │ │ │ │ - subseq sl, r8, ip, asr #5 │ │ │ │ + strheq sl, [sl], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0058a29c │ │ │ │ + ldrheq sl, [r8], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, r3, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #308] @ 28ced0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -175412,25 +175412,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #292] @ 28ced4 │ │ │ │ ldr r1, [pc, #292] @ 28ced8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #272] @ 28cedc │ │ │ │ ldr r1, [pc, #272] @ 28cee0 │ │ │ │ add r5, r5, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #240] @ 28cee4 │ │ │ │ ldr r1, [pc, #240] @ 28cee8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r2, [r3, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 28ceec │ │ │ │ @@ -175467,44 +175467,44 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #112] @ 28cf18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sl, sl, r0, lsl #5 │ │ │ │ - subseq fp, r7, r8, ror #28 │ │ │ │ - subseq r7, pc, r8, lsl #18 │ │ │ │ - subseq sl, r8, r0, lsl r2 │ │ │ │ - subseq sl, r8, r8, lsr #4 │ │ │ │ + rsbeq sl, sl, r0, ror r2 │ │ │ │ + subseq fp, r7, r8, asr lr │ │ │ │ + ldrsheq r7, [pc], #-136 @ │ │ │ │ + subseq sl, r8, r0, lsl #4 │ │ │ │ + subseq sl, r8, r8, lsl r2 │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ @ instruction: 0xfffffa9c │ │ │ │ @ instruction: 0x000003b8 │ │ │ │ andeq r0, r0, r4, lsl r3 │ │ │ │ andeq r0, r0, r0, lsl #5 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffaa4 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ @ instruction: 0xfffffa90 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - ldrsbeq sl, [r8], #-20 @ 0xffffffec │ │ │ │ + subseq sl, r8, r4, asr #3 │ │ │ │ @ instruction: 0x00760390 │ │ │ │ rsbseq r7, r0, r8, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #264] @ 28d03c │ │ │ │ @@ -175590,28 +175590,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq r9, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - subseq r9, r8, r4, lsr #31 │ │ │ │ - @ instruction: 0x00589f90 │ │ │ │ + rsbeq r9, sl, r0, lsr #31 │ │ │ │ + @ instruction: 0x00589f94 │ │ │ │ + subseq r9, r8, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #84] @ 28d12c │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ @@ -175620,28 +175620,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r5, [r0, #560] @ 0x230 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, sl, r8, lsr pc │ │ │ │ - subseq r9, r8, ip, lsr #30 │ │ │ │ - subseq r9, r8, r8, lsl pc │ │ │ │ + rsbeq r9, sl, r8, lsr #30 │ │ │ │ + subseq r9, r8, ip, lsl pc │ │ │ │ + subseq r9, r8, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 28d1cc │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #120] @ 28d1d0 │ │ │ │ @@ -175649,15 +175649,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ tst r4, #253 @ 0xfd │ │ │ │ movne r0, #0 │ │ │ │ beq 28d1a0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -175671,32 +175671,32 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, sl, r4, asr #29 │ │ │ │ - subseq r9, r8, r8, lsr #29 │ │ │ │ - ldrheq r9, [r8], #-236 @ 0xffffff14 │ │ │ │ + strheq r9, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x00589e98 │ │ │ │ + subseq r9, r8, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #196] @ 28d2b4 │ │ │ │ ldr r2, [pc, #196] @ 28d2b8 │ │ │ │ ldr r1, [pc, #196] @ 28d2bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r9, [pc, #164] @ 28d2c0 │ │ │ │ ldr r8, [pc, #164] @ 28d2c4 │ │ │ │ ldr r7, [pc, #164] @ 28d2c8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ @@ -175704,42 +175704,42 @@ │ │ │ │ add r6, r0, #556 @ 0x22c │ │ │ │ b 28d248 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ cmp r4, r6 │ │ │ │ beq 28d294 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [r4, #-4] │ │ │ │ - bl 6e10dc │ │ │ │ + bl 6e10cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 28d23c │ │ │ │ mov ip, #0 │ │ │ │ sub r1, r4, #4 │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ stmib sp, {r1, ip} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 6e1628 │ │ │ │ + bl 6e1618 │ │ │ │ cmp r4, r6 │ │ │ │ bne 28d248 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r9, sl, r8, lsr #28 │ │ │ │ - subseq r9, r8, ip, lsl #28 │ │ │ │ - subseq r9, r8, r0, lsr #28 │ │ │ │ + rsbeq r9, sl, r8, lsl lr │ │ │ │ + ldrsheq r9, [r8], #-220 @ 0xffffff24 │ │ │ │ + subseq r9, r8, r0, lsl lr │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ @ instruction: 0xfffff6d0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -175758,15 +175758,15 @@ │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #728] @ 28d5f8 │ │ │ │ mov r3, #127 @ 0x7f │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ lsr r8, r4, #5 │ │ │ │ and r3, r4, #31 │ │ │ │ ldr r2, [pc, #704] @ 28d5fc │ │ │ │ eor r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r3, r3, #1 │ │ │ │ lsr r4, r4, #4 │ │ │ │ @@ -175787,15 +175787,15 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 28d498 │ │ │ │ add r4, r4, #172 @ 0xac │ │ │ │ add r0, r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, sp, #11 │ │ │ │ strb r5, [sp, #11] │ │ │ │ - bl 6e0918 │ │ │ │ + bl 6e0908 │ │ │ │ ldrb r3, [r7, #553] @ 0x229 │ │ │ │ cmp sl, r3 │ │ │ │ ldrbeq r1, [r7, #552] @ 0x228 │ │ │ │ bne 28d4ec │ │ │ │ mov r5, r1 │ │ │ │ b 28d4e4 │ │ │ │ tst r5, #1 │ │ │ │ @@ -175934,21 +175934,21 @@ │ │ │ │ b 28d534 │ │ │ │ add r3, r6, r3, lsl #1 │ │ │ │ ldrb r2, [r3, #553] @ 0x229 │ │ │ │ bic r2, r2, #68 @ 0x44 │ │ │ │ strb r2, [r3, #553] @ 0x229 │ │ │ │ b 28d534 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, sl, r4, lsr sp │ │ │ │ + rsbeq r9, sl, r4, lsr #26 │ │ │ │ rsbseq lr, r7, r4, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r9, r8, r0, lsl #26 │ │ │ │ - subseq r9, r8, ip, ror #25 │ │ │ │ - rsbeq r9, sl, r3, asr #25 │ │ │ │ - strheq r9, [sl], #-178 @ 0xffffff4e @ │ │ │ │ + ldrsheq r9, [r8], #-192 @ 0xffffff40 │ │ │ │ + ldrsbeq r9, [r8], #-204 @ 0xffffff34 │ │ │ │ + strheq r9, [sl], #-195 @ 0xffffff3d @ │ │ │ │ + rsbeq r9, sl, r2, lsr #23 │ │ │ │ rsbseq sp, r7, ip, asr pc │ │ │ │ rsbseq sp, r7, r8, lsl #30 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldrb r3, [r0, #108] @ 0x6c │ │ │ │ tst r3, #1 │ │ │ │ beq 28d64c │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ @@ -175988,32 +175988,32 @@ │ │ │ │ movne r0, #1 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #240] @ 0xf0 │ │ │ │ mvn r0, r0 │ │ │ │ lsr r0, r0, #31 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #220] @ 0xdc │ │ │ │ - b 7e4fd0 │ │ │ │ + b 7e4fc0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 7cac10 │ │ │ │ + bl 7cac00 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ - bl 7cac10 │ │ │ │ + bl 7cac00 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r1, [r0, #101] @ 0x65 │ │ │ │ ldrb r2, [r0, #102] @ 0x66 │ │ │ │ @@ -176024,60 +176024,60 @@ │ │ │ │ ldrb r0, [r0, #105] @ 0x69 │ │ │ │ tst r0, #30 │ │ │ │ beq 28d754 │ │ │ │ orr r2, r2, #6 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ tst r1, #1 │ │ │ │ bne 28d784 │ │ │ │ tst r1, #2 │ │ │ │ beq 28d7e0 │ │ │ │ ldr r0, [r3, #112] @ 0x70 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28d7e0 │ │ │ │ orr r2, r2, #2 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldr r0, [r3, #224] @ 0xe0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28d7a4 │ │ │ │ orr r2, r2, #12 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldrb r0, [r3, #105] @ 0x69 │ │ │ │ tst r0, #1 │ │ │ │ beq 28d75c │ │ │ │ ldrb r0, [r3, #108] @ 0x6c │ │ │ │ tst r0, #1 │ │ │ │ beq 28d7cc │ │ │ │ ldrb r0, [r3, #216] @ 0xd8 │ │ │ │ ldr ip, [r3, #196] @ 0xc4 │ │ │ │ cmp ip, r0 │ │ │ │ bcc 28d75c │ │ │ │ orr r2, r2, #4 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #1 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ tst r1, #8 │ │ │ │ beq 28d7f4 │ │ │ │ ldrb r1, [r3, #106] @ 0x6a │ │ │ │ tst r1, #15 │ │ │ │ bne 28d744 │ │ │ │ orr r2, r2, #1 │ │ │ │ ldr r0, [r3, #116] @ 0x74 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [r3, #102] @ 0x66 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #180] @ 28d8dc │ │ │ │ @@ -176089,30 +176089,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, sp │ │ │ │ mov r1, #14 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ - bl 6e0b5c │ │ │ │ + bl 6e0b4c │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r2, [r4, #104] @ 0x68 │ │ │ │ bic r3, r3, #6 │ │ │ │ tst r2, #2 │ │ │ │ str r3, [sp] │ │ │ │ orrne r3, r3, #4 │ │ │ │ strne r3, [sp] │ │ │ │ tst r2, #1 │ │ │ │ ldrne r3, [sp] │ │ │ │ mov r2, sp │ │ │ │ orrne r3, r3, #2 │ │ │ │ mov r1, #13 │ │ │ │ mov r0, r5 │ │ │ │ strne r3, [sp] │ │ │ │ - bl 6e0b5c │ │ │ │ + bl 6e0b4c │ │ │ │ ldr r2, [pc, #72] @ 28d8e4 │ │ │ │ ldr r3, [pc, #64] @ 28d8e0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -176161,47 +176161,47 @@ │ │ │ │ moveq r8, #1 │ │ │ │ movne r8, #2 │ │ │ │ add r6, r6, r4 │ │ │ │ cmp r9, #0 │ │ │ │ add r6, r8, r6 │ │ │ │ beq 28da50 │ │ │ │ ldr r0, [r5, #156] @ 0x9c │ │ │ │ - bl 8071b4 │ │ │ │ + bl 8071a4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8071bc │ │ │ │ + bl 8071ac │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 807400 │ │ │ │ + bl 8073f0 │ │ │ │ mov sl, r0 │ │ │ │ - bl 807694 │ │ │ │ + bl 807684 │ │ │ │ mov r1, sl │ │ │ │ str r0, [sp, #28] │ │ │ │ ldr r0, [pc, #388] @ 28db2c │ │ │ │ - bl 807400 │ │ │ │ + bl 8073f0 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 8079c0 │ │ │ │ + bl 8079b0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov sl, r0 │ │ │ │ str r1, [sp, #24] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ - bl 8071bc │ │ │ │ + bl 8071ac │ │ │ │ mov r1, r9 │ │ │ │ - bl 807268 │ │ │ │ - bl 8079c0 │ │ │ │ + bl 807258 │ │ │ │ + bl 8079b0 │ │ │ │ add r2, sp, #32 │ │ │ │ strd r0, [r5, #232] @ 0xe8 │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ mov r1, #1 │ │ │ │ - bl 6e0b5c │ │ │ │ + bl 6e0b4c │ │ │ │ ldr r3, [pc, #304] @ 28db30 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 28da68 │ │ │ │ ldr r2, [pc, #288] @ 28db34 │ │ │ │ ldr r3, [pc, #268] @ 28db24 │ │ │ │ @@ -176244,51 +176244,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 28db4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28da0c │ │ │ │ ldr r0, [pc, #80] @ 28db50 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28da0c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sp, [r7], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r7, r4, ror #21 │ │ │ │ vmulmi.f64 d22, d14, d24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sp, r7, r8, ror #19 │ │ │ │ andeq r0, r0, ip, lsr #27 │ │ │ │ stmmi fp, {r0, r3, r6, r9, pc} │ │ │ │ andeq r2, r0, r4, ror lr │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r8, ip, ror #12 │ │ │ │ - subseq r9, r8, r8, lsr #13 │ │ │ │ + subseq r9, r8, ip, asr r6 │ │ │ │ + @ instruction: 0x00589698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #304] @ 28dc9c │ │ │ │ ldr r2, [pc, #304] @ 28dca0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -176297,19 +176297,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #244] @ 0xf4 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r1, #14 │ │ │ │ mov r2, sp │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 6e0b5c │ │ │ │ + bl 6e0b4c │ │ │ │ cmn r0, #95 @ 0x5f │ │ │ │ mvneq r3, #0 │ │ │ │ streq r3, [r4, #240] @ 0xf0 │ │ │ │ beq 28dc24 │ │ │ │ ldr r2, [sp] │ │ │ │ ldrb r1, [r4, #106] @ 0x6a │ │ │ │ tst r2, #32 │ │ │ │ @@ -176355,29 +176355,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ tst r1, #64 @ 0x40 │ │ │ │ andeq r3, r0, #251 @ 0xfb │ │ │ │ b 28dc0c │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #244] @ 0xf4 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #32] @ 28dca8 │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e4f80 │ │ │ │ + bl 7e4f70 │ │ │ │ b 28dc24 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0077d890 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq sp, [r7], #-112 @ 0xffffff90 @ │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ ldr r0, [pc, #4] @ 28dcb8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r6, r0, ip, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ @@ -176395,29 +176395,29 @@ │ │ │ │ strb r5, [r4, #98] @ 0x62 │ │ │ │ ldr r0, [r4, #220] @ 0xdc │ │ │ │ strb r5, [r4, #101] @ 0x65 │ │ │ │ str r5, [r4, #160] @ 0xa0 │ │ │ │ str r5, [r4, #240] @ 0xf0 │ │ │ │ str r5, [r4, #224] @ 0xe0 │ │ │ │ strh r6, [r4, #102] @ 0x66 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ ldr r0, [r4, #244] @ 0xf4 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 7ca694 │ │ │ │ + bl 7ca684 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 7ca694 │ │ │ │ + bl 7ca684 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ str r5, [r4, #112] @ 0x70 │ │ │ │ str r5, [r4, #152] @ 0x98 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ ldr r0, [r4, #116] @ 0x74 │ │ │ │ mov r1, r5 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, r4 │ │ │ │ bl 28db54 │ │ │ │ ldrb r3, [r4, #106] @ 0x6a │ │ │ │ bic r3, r3, #15 │ │ │ │ strb r3, [r4, #106] @ 0x6a │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -176451,21 +176451,21 @@ │ │ │ │ add r5, r0, #120 @ 0x78 │ │ │ │ mov r4, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e1628 │ │ │ │ + bl 6e1618 │ │ │ │ mov r0, r4 │ │ │ │ bl 28d8e8 │ │ │ │ mov r1, #2 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e0b5c │ │ │ │ + bl 6e0b4c │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #3 │ │ │ │ and r3, r3, #1 │ │ │ │ str r3, [r4, #240] @ 0xf0 │ │ │ │ bl 28db54 │ │ │ │ ldr r3, [r4, #240] @ 0xf0 │ │ │ │ @@ -176487,15 +176487,15 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e16c0 │ │ │ │ ldr r2, [pc, #80] @ 28ded0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e17c4 │ │ │ │ + bl 6e17b4 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -176518,32 +176518,32 @@ │ │ │ │ ldr r1, [pc, #88] @ 28df4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr lr, [pc, #60] @ 28df50 │ │ │ │ ldr ip, [pc, #60] @ 28df54 │ │ │ │ ldr r1, [pc, #60] @ 28df58 │ │ │ │ mov r2, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ mov r2, #3 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580a98 │ │ │ │ - @ instruction: 0x006a9190 │ │ │ │ - subseq sl, r7, ip, lsl sp │ │ │ │ - subseq r6, pc, r0, asr #15 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r9, sl, r0, lsl #3 │ │ │ │ + subseq sl, r7, ip, lsl #26 │ │ │ │ + ldrheq r6, [pc], #-112 @ │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ ldrsheq pc, [r5], #-124 @ 0xffffff84 @ │ │ │ │ ldrb r3, [r0, #101] @ 0x65 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 28df94 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ @@ -176578,26 +176578,26 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #184 @ 0xb8 │ │ │ │ strb r1, [r4, #98] @ 0x62 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cac20 │ │ │ │ + bl 7cac10 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 28e020 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ orr r3, r3, #17 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 28d71c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ca6fc │ │ │ │ + bl 7ca6ec │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ b 28e00c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #244] @ 28e13c │ │ │ │ @@ -176606,40 +176606,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ ldr ip, [pc, #196] @ 28e148 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r5, ip} │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ str r6, [r4, #244] @ 0xf4 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ ldr r1, [pc, #152] @ 28e14c │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ ldr r0, [pc, #120] @ 28e150 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [r4, #220] @ 0xdc │ │ │ │ bl 2a6724 │ │ │ │ ldr r0, [pc, #104] @ 28e154 │ │ │ │ ldr r3, [pc, #104] @ 28e158 │ │ │ │ @@ -176648,28 +176648,28 @@ │ │ │ │ mov ip, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4, r5, ip} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6e1628 │ │ │ │ + bl 6e1618 │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 7ca6ac │ │ │ │ + bl 7ca69c │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ mov r1, #16 │ │ │ │ - bl 7ca6ac │ │ │ │ + bl 7ca69c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 28dcbc │ │ │ │ - rsbeq r9, sl, r8, lsr r0 │ │ │ │ - subseq r9, r8, r4, lsl r2 │ │ │ │ - subseq r7, sp, r8, ror r5 │ │ │ │ + rsbeq r9, sl, r8, lsr #32 │ │ │ │ + subseq r9, r8, r4, lsl #4 │ │ │ │ + subseq r7, sp, r8, ror #10 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0xfffffee8 │ │ │ │ @ instruction: 0xfffffbdc │ │ │ │ @ instruction: 0xfffffca4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ andeq r0, r0, r4, lsl r1 │ │ │ │ @ instruction: 0xfffff4fc │ │ │ │ @@ -176683,46 +176683,46 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #86 @ 0x56 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ - bl 6e1688 │ │ │ │ + bl 6e1678 │ │ │ │ ldr r5, [r4, #244] @ 0xf4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 28e1cc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ cmp r5, #0 │ │ │ │ beq 28e1e8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ add r0, r4, #184 @ 0xb8 │ │ │ │ - bl 7ca6f4 │ │ │ │ + bl 7ca6e4 │ │ │ │ add r0, r4, #200 @ 0xc8 │ │ │ │ - bl 7ca6f4 │ │ │ │ + bl 7ca6e4 │ │ │ │ ldr r0, [pc, #28] @ 28e21c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a68e4 │ │ │ │ - rsbeq r8, sl, r4, lsl #30 │ │ │ │ - subseq r9, r8, r4, ror #1 │ │ │ │ - subseq r7, sp, r8, asr #8 │ │ │ │ + strdeq r8, [sl], #-228 @ 0xffffff1c @ │ │ │ │ + ldrsbeq r9, [r8], #-4 │ │ │ │ + subseq r7, sp, r8, lsr r4 │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r0, #168] @ 0xa8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -176740,41 +176740,41 @@ │ │ │ │ addgt r6, r6, r2 │ │ │ │ bgt 28e2cc │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ ldr r5, [r4, #220] @ 0xdc │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r3, [r4, #236] @ 0xec │ │ │ │ ldr r2, [r4, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r5 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 7e4f80 │ │ │ │ + bl 7e4f70 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 28d71c │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r5, r6 │ │ │ │ beq 28e26c │ │ │ │ mov r0, r7 │ │ │ │ ldrb r8, [r5, #1]! │ │ │ │ - bl 7cac20 │ │ │ │ + bl 7cac10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28e2b8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca6fc │ │ │ │ + bl 7ca6ec │ │ │ │ b 28e2c4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ mov r0, r4 │ │ │ │ tst r3, #1 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strbne r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #1 │ │ │ │ @@ -176825,15 +176825,15 @@ │ │ │ │ ldrb r3, [r4, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 28e364 │ │ │ │ add r5, r4, #120 @ 0x78 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #100 @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e08fc │ │ │ │ + bl 6e08ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 28e3f8 │ │ │ │ cmn r0, #1 │ │ │ │ bne 28e374 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #11 │ │ │ │ @@ -176845,15 +176845,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 28e510 │ │ │ │ ldr r2, [pc, #356] @ 28e57c │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e17c4 │ │ │ │ + bl 6e17b4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ beq 28e374 │ │ │ │ ldr r3, [r4, #160] @ 0xa0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #160] @ 0xa0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -176861,19 +176861,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r5, r4, #200 @ 0xc8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cac10 │ │ │ │ + bl 7cac00 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28e4ec │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ca878 │ │ │ │ + bl 7ca868 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ cmp r2, #0 │ │ │ │ strb r0, [r4, #100] @ 0x64 │ │ │ │ orreq r3, r3, #32 │ │ │ │ beq 28e3a8 │ │ │ │ tst r3, #32 │ │ │ │ @@ -176883,15 +176883,15 @@ │ │ │ │ bne 28e3b8 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #112] @ 0x70 │ │ │ │ bl 28d71c │ │ │ │ b 28e3b8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldrb r3, [r4, #105] @ 0x69 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ strb r3, [r4, #105] @ 0x69 │ │ │ │ strd r0, [r4, #176] @ 0xb0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -176932,26 +176932,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #235 @ 0xeb │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ muleq r0, r0, r1 │ │ │ │ - rsbeq r8, sl, ip, lsl #23 │ │ │ │ - @ instruction: 0x00588d90 │ │ │ │ - ldrsbeq r8, [r8], #-216 @ 0xffffff28 │ │ │ │ - rsbeq r8, sl, r8, ror #22 │ │ │ │ - subseq r8, r8, ip, ror #26 │ │ │ │ - ldrsbeq r8, [r8], #-212 @ 0xffffff2c │ │ │ │ - rsbeq r8, sl, r4, asr #22 │ │ │ │ - subseq r8, r8, r8, asr #26 │ │ │ │ - subseq r8, r8, r4, ror sp │ │ │ │ - rsbeq r8, sl, r0, lsr #22 │ │ │ │ + rsbeq r8, sl, ip, ror fp │ │ │ │ + subseq r8, r8, r0, lsl #27 │ │ │ │ + subseq r8, r8, r8, asr #27 │ │ │ │ + rsbeq r8, sl, r8, asr fp │ │ │ │ + subseq r8, r8, ip, asr sp │ │ │ │ + subseq r8, r8, r4, asr #27 │ │ │ │ + rsbeq r8, sl, r4, lsr fp │ │ │ │ + subseq r8, r8, r8, lsr sp │ │ │ │ + subseq r8, r8, r4, ror #26 │ │ │ │ + rsbeq r8, sl, r0, lsl fp │ │ │ │ + subseq r8, r8, r4, lsl sp │ │ │ │ subseq r8, r8, r4, lsr #26 │ │ │ │ - subseq r8, r8, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r2 │ │ │ │ str r4, [r2, #164] @ 0xa4 │ │ │ │ @@ -176992,15 +176992,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 28e75c │ │ │ │ ldr r2, [pc, #284] @ 28e780 │ │ │ │ mov r3, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ add r0, r4, #120 @ 0x78 │ │ │ │ - bl 6e17c4 │ │ │ │ + bl 6e17b4 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ ldrb r1, [r4, #109] @ 0x6d │ │ │ │ ldrb r3, [r4, #103] @ 0x67 │ │ │ │ ldrb r2, [r4, #102] @ 0x66 │ │ │ │ tst r1, #1 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, #1 │ │ │ │ @@ -177029,29 +177029,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ cmp r3, #0 │ │ │ │ bne 28e678 │ │ │ │ ldr r0, [pc, #128] @ 28e784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 28e740 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 28e6d0 │ │ │ │ cmp r1, #192 @ 0xc0 │ │ │ │ moveq r3, #14 │ │ │ │ strbeq r3, [r4, #216] @ 0xd8 │ │ │ │ b 28e6d0 │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r4, #216] @ 0xd8 │ │ │ │ b 28e6d0 │ │ │ │ ldr r0, [pc, #76] @ 28e788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mvn r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -177061,19 +177061,19 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 28e798 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffff44 │ │ │ │ - subseq r8, r8, ip, asr #24 │ │ │ │ - ldrsbeq r8, [r8], #-180 @ 0xffffff4c │ │ │ │ - rsbeq r8, sl, ip, lsl r9 │ │ │ │ - subseq r8, r8, ip, lsl fp │ │ │ │ - subseq r8, r8, r4, lsl #23 │ │ │ │ + subseq r8, r8, ip, lsr ip │ │ │ │ + subseq r8, r8, r4, asr #23 │ │ │ │ + rsbeq r8, sl, ip, lsl #18 │ │ │ │ + subseq r8, r8, ip, lsl #22 │ │ │ │ + subseq r8, r8, r4, ror fp │ │ │ │ muleq r0, lr, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r3 │ │ │ │ cmp r2, #8 │ │ │ │ @@ -177224,15 +177224,15 @@ │ │ │ │ cmp r7, r3 │ │ │ │ str r7, [sp, #8] │ │ │ │ beq 28e858 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r1, #2 │ │ │ │ add r0, r6, #120 @ 0x78 │ │ │ │ str r7, [r6, #152] @ 0x98 │ │ │ │ - bl 6e0b5c │ │ │ │ + bl 6e0b4c │ │ │ │ b 28e858 │ │ │ │ and r8, r8, #31 │ │ │ │ tst r7, #16 │ │ │ │ ldrb r2, [r6, #104] @ 0x68 │ │ │ │ strb r8, [r6, #104] @ 0x68 │ │ │ │ bne 28e858 │ │ │ │ ldr r3, [r6, #240] @ 0xf0 │ │ │ │ @@ -177242,15 +177242,15 @@ │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 28e858 │ │ │ │ mov r0, r6 │ │ │ │ bl 28d808 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r6, #244] @ 0xf4 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #756] @ 28ed58 │ │ │ │ ldr r3, [pc, #724] @ 28ed3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -177259,24 +177259,24 @@ │ │ │ │ ldr r3, [r6, #232] @ 0xe8 │ │ │ │ adds r2, r0, r3 │ │ │ │ ldr r3, [r6, #236] @ 0xec │ │ │ │ mov r0, r4 │ │ │ │ adc r3, r1, r3 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ ldr r0, [r6, #220] @ 0xdc │ │ │ │ bic r3, r3, #17 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #184 @ 0xb8 │ │ │ │ str r3, [r6, #224] @ 0xe0 │ │ │ │ - bl 7ca694 │ │ │ │ + bl 7ca684 │ │ │ │ b 28e94c │ │ │ │ ldrsb r3, [r6, #103] @ 0x67 │ │ │ │ cmp r3, #0 │ │ │ │ blt 28ec24 │ │ │ │ ldrb r3, [r6, #108] @ 0x6c │ │ │ │ strb r8, [r6, #99] @ 0x63 │ │ │ │ tst r3, #1 │ │ │ │ @@ -177322,22 +177322,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 28ed6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28e824 │ │ │ │ cmp r4, #0 │ │ │ │ bne 28e8f0 │ │ │ │ tst r3, #15 │ │ │ │ beq 28e858 │ │ │ │ b 28e900 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ @@ -177355,15 +177355,15 @@ │ │ │ │ b 28e9a0 │ │ │ │ ldrb r3, [r6, #105] @ 0x69 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #32 │ │ │ │ add r0, r6, #200 @ 0xc8 │ │ │ │ strb r3, [r6, #105] @ 0x69 │ │ │ │ str r2, [r6, #112] @ 0x70 │ │ │ │ - bl 7ca694 │ │ │ │ + bl 7ca684 │ │ │ │ b 28e954 │ │ │ │ ldrh r2, [r6, #96] @ 0x60 │ │ │ │ eor r3, r2, r7 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ eor r3, r3, r2 │ │ │ │ ldr r2, [pc, #308] @ 28ed70 │ │ │ │ strh r3, [r6, #96] @ 0x60 │ │ │ │ @@ -177392,68 +177392,68 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 28ec5c │ │ │ │ b 28e924 │ │ │ │ add r4, r6, #200 @ 0xc8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cac20 │ │ │ │ + bl 7cac10 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28ed08 │ │ │ │ ldrb r1, [r6, #99] @ 0x63 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ca6fc │ │ │ │ + bl 7ca6ec │ │ │ │ b 28eae4 │ │ │ │ ldr r0, [r6, #244] @ 0xf4 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ cmp r4, #0 │ │ │ │ str r8, [r6, #240] @ 0xf0 │ │ │ │ beq 28e900 │ │ │ │ b 28e8ec │ │ │ │ mov r3, #8 │ │ │ │ strb r3, [r6, #216] @ 0xd8 │ │ │ │ b 28e9a0 │ │ │ │ ldr r0, [pc, #128] @ 28ed78 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28e824 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ca878 │ │ │ │ + bl 7ca868 │ │ │ │ b 28ecbc │ │ │ │ ldr r3, [pc, #96] @ 28ed7c │ │ │ │ ldr r1, [pc, #96] @ 28ed80 │ │ │ │ ldr r0, [pc, #96] @ 28ed84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 28ed88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq ip, r7, r8, lsr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq ip, [r7], #-188 @ 0xffffff44 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r8, sl, r8, lsr r8 │ │ │ │ + rsbeq r8, sl, r8, lsr #16 │ │ │ │ @ instruction: 0x0077cb9c │ │ │ │ ldrsheq ip, [r7], #-164 @ 0xffffff5c @ │ │ │ │ rsbseq ip, r7, r4, asr sl │ │ │ │ @ instruction: 0x0077c998 │ │ │ │ rsbseq ip, r7, r8, ror #17 │ │ │ │ andeq r2, r0, ip, lsl #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r8, [r8], #-116 @ 0xffffff8c │ │ │ │ + subseq r8, r8, r4, ror #15 │ │ │ │ ldrheq ip, [r7], #-124 @ 0xffffff84 @ │ │ │ │ rsbseq ip, r7, r4, ror r7 │ │ │ │ - subseq r8, r8, r4, ror #13 │ │ │ │ - rsbeq r8, sl, r4, ror #6 │ │ │ │ - subseq r8, r8, r4, ror #10 │ │ │ │ - subseq r8, r8, r0, ror #12 │ │ │ │ + ldrsbeq r8, [r8], #-100 @ 0xffffff9c │ │ │ │ + rsbeq r8, sl, r4, asr r3 │ │ │ │ + subseq r8, r8, r4, asr r5 │ │ │ │ + subseq r8, r8, r0, asr r6 │ │ │ │ andeq r0, r0, r1, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ cmp r2, #8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -177570,15 +177570,15 @@ │ │ │ │ strb r3, [r5, #105] @ 0x69 │ │ │ │ mov r0, r5 │ │ │ │ bl 28d71c │ │ │ │ ldrb r3, [r5, #104] @ 0x68 │ │ │ │ tst r3, #16 │ │ │ │ bne 28ee2c │ │ │ │ add r0, r5, #120 @ 0x78 │ │ │ │ - bl 6e0ea0 │ │ │ │ + bl 6e0e90 │ │ │ │ b 28ee2c │ │ │ │ ldr r3, [pc, #412] @ 28f124 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 28ee40 │ │ │ │ ldr r3, [pc, #396] @ 28f128 │ │ │ │ @@ -177594,22 +177594,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 28f130 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28ee40 │ │ │ │ ldr r3, [r5, #240] @ 0xf0 │ │ │ │ cmp r3, #0 │ │ │ │ bge 28f02c │ │ │ │ ldrb r7, [r5, #106] @ 0x6a │ │ │ │ tst r7, #15 │ │ │ │ mov r8, r7 │ │ │ │ @@ -177623,15 +177623,15 @@ │ │ │ │ bl 28db54 │ │ │ │ b 28f008 │ │ │ │ ldrb r7, [r5, #96] @ 0x60 │ │ │ │ mov r8, r7 │ │ │ │ b 28ee2c │ │ │ │ add r7, r5, #184 @ 0xb8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac10 │ │ │ │ + bl 7cac00 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ beq 28f0d0 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 28f09c │ │ │ │ @@ -177641,31 +177641,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #224] @ 0xe0 │ │ │ │ b 28ef60 │ │ │ │ ldr r0, [pc, #168] @ 28f134 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 28ee40 │ │ │ │ mov r0, #1 │ │ │ │ ldr r9, [r5, #220] @ 0xdc │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldrd r2, [r5, #232] @ 0xe8 │ │ │ │ lsl r3, r3, #2 │ │ │ │ orr r3, r3, r2, lsr #30 │ │ │ │ lsl r2, r2, #2 │ │ │ │ mov ip, r0 │ │ │ │ adds r2, r2, ip │ │ │ │ mov r0, r9 │ │ │ │ adc r3, r3, r1 │ │ │ │ - bl 7e4f80 │ │ │ │ + bl 7e4f70 │ │ │ │ b 28f078 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca878 │ │ │ │ + bl 7ca868 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 28f060 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 28f138 │ │ │ │ ldr r1, [pc, #72] @ 28f13c │ │ │ │ ldr r0, [pc, #72] @ 28f140 │ │ │ │ @@ -177674,50 +177674,50 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq ip, r7, r8, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r7, r0, lsl r6 │ │ │ │ - rsbeq r8, sl, pc, ror #4 │ │ │ │ + rsbeq r8, sl, pc, asr r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq ip, [r7], #-84 @ 0xffffffac @ │ │ │ │ andeq r3, r0, r0, lsl sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r8, r8, lsl r4 │ │ │ │ - ldrheq r8, [r8], #-52 @ 0xffffffcc │ │ │ │ - @ instruction: 0x006a7f90 │ │ │ │ - @ instruction: 0x00588190 │ │ │ │ - subseq r8, r8, ip, lsl #5 │ │ │ │ + subseq r8, r8, r8, lsl #8 │ │ │ │ + subseq r8, r8, r4, lsr #7 │ │ │ │ + rsbeq r7, sl, r0, lsl #31 │ │ │ │ + subseq r8, r8, r0, lsl #3 │ │ │ │ + subseq r8, r8, ip, ror r2 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ ldr r0, [pc, #8] @ 28f158 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588868 │ │ │ │ + b 588858 │ │ │ │ @ instruction: 0x00705290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 28f1e4 │ │ │ │ ldr r2, [pc, #112] @ 28f1e8 │ │ │ │ ldr r1, [pc, #112] @ 28f1ec │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #84] @ 28f1f0 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #68] @ 28f1f4 │ │ │ │ ldr r2, [pc, #68] @ 28f1f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r2, [r4, #72] @ 0x48 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ @@ -177725,17 +177725,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r7, sl, r0, lsl #31 │ │ │ │ - @ instruction: 0x00579a90 │ │ │ │ - subseq r5, pc, r4, lsr r5 @ │ │ │ │ + rsbeq r7, sl, r0, ror pc │ │ │ │ + subseq r9, r7, r0, lsl #21 │ │ │ │ + subseq r5, pc, r4, lsr #10 │ │ │ │ rsbseq lr, r5, r4, lsr ip │ │ │ │ rsbseq r5, r0, r0, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -177747,15 +177747,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #96] @ 28f28c │ │ │ │ ldr r1, [pc, #96] @ 28f290 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #76] @ 28f294 │ │ │ │ ldr r2, [pc, #76] @ 28f298 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r1, [r1] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ @@ -177766,17 +177766,17 @@ │ │ │ │ orr r2, r2, r5, lsr ip │ │ │ │ lsr r3, r5, r3 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [sp, #24] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r1 │ │ │ │ - rsbeq r7, sl, r8, ror #29 │ │ │ │ - subseq r8, r8, ip, ror r3 │ │ │ │ - @ instruction: 0x00588394 │ │ │ │ + ldrdeq r7, [sl], #-232 @ 0xffffff18 @ │ │ │ │ + subseq r8, r8, ip, ror #6 │ │ │ │ + subseq r8, r8, r4, lsl #7 │ │ │ │ ldrheq ip, [r7], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #136] @ 28f33c │ │ │ │ @@ -177788,15 +177788,15 @@ │ │ │ │ ldr r2, [pc, #116] @ 28f340 │ │ │ │ ldr r1, [pc, #116] @ 28f344 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #92] @ 28f348 │ │ │ │ ldr r2, [pc, #92] @ 28f34c │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [r7, r2] │ │ │ │ and r6, r6, #255 @ 0xff │ │ │ │ ldr r1, [r1, #4] │ │ │ │ ldrb r3, [r0, #1168] @ 0x490 │ │ │ │ @@ -177811,17 +177811,17 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov ip, #0 │ │ │ │ str r6, [sp, #32] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r1 │ │ │ │ - rsbeq r7, sl, r8, asr #28 │ │ │ │ - ldrsbeq r8, [r8], #-44 @ 0xffffffd4 │ │ │ │ - ldrsheq r8, [r8], #-40 @ 0xffffffd8 │ │ │ │ + rsbeq r7, sl, r8, lsr lr │ │ │ │ + subseq r8, r8, ip, asr #5 │ │ │ │ + subseq r8, r8, r8, ror #5 │ │ │ │ rsbseq ip, r7, r0, lsl r1 │ │ │ │ andeq r1, r0, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #124] @ 28f3e4 │ │ │ │ @@ -177831,42 +177831,42 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 28f3e8 │ │ │ │ ldr r1, [pc, #108] @ 28f3ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #88] @ 28f3f0 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r4, r4, #28 │ │ │ │ add r6, r0, #752 @ 0x2f0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58c79c │ │ │ │ + bl 58c78c │ │ │ │ ldr r2, [pc, #56] @ 28f3f4 │ │ │ │ ldr r1, [pc, #56] @ 28f3f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580cdc │ │ │ │ - @ instruction: 0x006a7d94 │ │ │ │ - subseq r8, r8, r0, lsr r2 │ │ │ │ - subseq r8, r8, r8, asr #4 │ │ │ │ - subseq r6, sp, r0, asr #4 │ │ │ │ - subseq r9, r7, ip, asr r8 │ │ │ │ - subseq r5, pc, r0, lsl #6 │ │ │ │ + b 580ccc │ │ │ │ + rsbeq r7, sl, r4, lsl #27 │ │ │ │ + subseq r8, r8, r0, lsr #4 │ │ │ │ + subseq r8, r8, r8, lsr r2 │ │ │ │ + subseq r6, sp, r0, lsr r2 │ │ │ │ + subseq r9, r7, ip, asr #16 │ │ │ │ + ldrsheq r5, [pc], #-32 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #308] @ 28f548 │ │ │ │ mov r6, r1 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -177875,28 +177875,28 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #268] @ 28f554 │ │ │ │ ldr r1, [pc, #268] @ 28f558 │ │ │ │ add ip, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 582178 │ │ │ │ + bl 582168 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28f49c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -177923,42 +177923,42 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r6 │ │ │ │ bl 2a7720 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r1, r4, #868 @ 0x364 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 2a7620 │ │ │ │ - rsbeq r7, sl, r8, ror #25 │ │ │ │ - subseq r8, r8, r4, lsl #3 │ │ │ │ - subseq r8, r8, r0, lsr #3 │ │ │ │ - subseq r9, r7, ip, asr #15 │ │ │ │ - subseq r5, pc, r0, ror r2 @ │ │ │ │ + ldrdeq r7, [sl], #-200 @ 0xffffff38 @ │ │ │ │ + subseq r8, r8, r4, ror r1 │ │ │ │ + @ instruction: 0x00588190 │ │ │ │ + ldrheq r9, [r7], #-124 @ 0xffffff84 │ │ │ │ + subseq r5, pc, r0, ror #4 │ │ │ │ rsbseq r4, r0, ip, lsr pc │ │ │ │ - ldrsheq r6, [sp], #-8 │ │ │ │ - ldrsheq r8, [r8], #-0 │ │ │ │ - subseq r8, r8, r4, lsl #2 │ │ │ │ + subseq r6, sp, r8, ror #1 │ │ │ │ + subseq r8, r8, r0, ror #1 │ │ │ │ + ldrsheq r8, [r8], #-4 │ │ │ │ │ │ │ │ 0028f56c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #480] @ 28f764 │ │ │ │ @@ -177966,143 +177966,143 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r5, [pc, #472] @ 28f768 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ mov r9, r2 │ │ │ │ mov sl, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r2, [pc, #448] @ 28f76c │ │ │ │ add r3, r5, #16 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #424] @ 28f770 │ │ │ │ ldr r6, [pc, #424] @ 28f774 │ │ │ │ add r8, r5, #28 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ ldr fp, [pc, #392] @ 28f778 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [pc, #376] @ 28f77c │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5802c4 │ │ │ │ + bl 5802b4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #340] @ 28f780 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580374 │ │ │ │ + bl 580364 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #304] @ 28f784 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2a62cc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #2 │ │ │ │ - bl 582100 │ │ │ │ + bl 5820f0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #232] @ 28f788 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #228] @ 28f78c │ │ │ │ ldr r6, [pc, #228] @ 28f790 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ and r2, r3, #255 @ 0xff │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5802c4 │ │ │ │ + bl 5802b4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #184] @ 28f794 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2a7bd8 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ bl 2a7360 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #0 │ │ │ │ bl 2a77a4 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subseq r8, r8, r8, asr #32 │ │ │ │ - rsbeq r7, sl, r0, ror #22 │ │ │ │ - ldrsheq r7, [r8], #-248 @ 0xffffff08 │ │ │ │ - subseq r9, r7, ip, asr #12 │ │ │ │ - ldrsheq r5, [pc], #-0 @ │ │ │ │ + subseq r8, r8, r8, lsr r0 │ │ │ │ + rsbeq r7, sl, r0, asr fp │ │ │ │ + subseq r7, r8, r8, ror #31 │ │ │ │ + subseq r9, r7, ip, lsr r6 │ │ │ │ + subseq r5, pc, r0, ror #1 │ │ │ │ rsbseq fp, r7, r0, lsl lr │ │ │ │ - ldrsheq r7, [r8], #-252 @ 0xffffff04 │ │ │ │ - subseq r7, r8, r0, asr #28 │ │ │ │ - @ instruction: 0x0060019c │ │ │ │ - subseq r7, r8, r0, lsr pc │ │ │ │ - ldrsheq r8, [r8], #-148 @ 0xffffff6c │ │ │ │ - subseq r7, r8, r4, asr #30 │ │ │ │ + subseq r7, r8, ip, ror #31 │ │ │ │ + subseq r7, r8, r0, lsr lr │ │ │ │ + rsbeq r0, r0, ip, lsl #3 │ │ │ │ + subseq r7, r8, r0, lsr #30 │ │ │ │ + subseq r8, r8, r4, ror #19 │ │ │ │ + subseq r7, r8, r4, lsr pc │ │ │ │ @ instruction: 0x000034bc │ │ │ │ ldr r0, [pc, #4] @ 28f7a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r4, r0, ip, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #224] @ 28f8a4 │ │ │ │ @@ -178113,18 +178113,18 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r5, r4, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ - bl 582178 │ │ │ │ + bl 582168 │ │ │ │ ldr r7, [pc, #172] @ 28f8b0 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, #0 │ │ │ │ bne 28f82c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -178151,27 +178151,27 @@ │ │ │ │ ldr r2, [r7, r2] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ add r5, r5, #248 @ 0xf8 │ │ │ │ mov r0, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r2, [sp, #20] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 3529e8 │ │ │ │ - rsbeq r7, sl, r0, ror #18 │ │ │ │ - subseq r9, r7, r0, asr #8 │ │ │ │ - subseq r4, pc, r0, ror #29 │ │ │ │ + rsbeq r7, sl, r0, asr r9 │ │ │ │ + subseq r9, r7, r0, lsr r4 │ │ │ │ + ldrsbeq r4, [pc], #-224 @ │ │ │ │ ldrsheq fp, [r7], #-188 @ 0xffffff44 @ │ │ │ │ - subseq r5, sp, r4, lsl #27 │ │ │ │ + subseq r5, sp, r4, ror sp │ │ │ │ andeq r1, r0, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 28f9a0 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -178180,25 +178180,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 28f9a4 │ │ │ │ ldr r1, [pc, #188] @ 28f9a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #168] @ 28f9ac │ │ │ │ ldr r1, [pc, #168] @ 28f9b0 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #136] @ 28f9b4 │ │ │ │ ldr r3, [pc, #136] @ 28f9b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -178210,31 +178210,31 @@ │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ mov r1, #1792 @ 0x700 │ │ │ │ strh r1, [r0, #114] @ 0x72 │ │ │ │ ldr r1, [pc, #92] @ 28f9c4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, sl, ip, asr r8 │ │ │ │ - subseq r9, r7, r0, lsr r3 │ │ │ │ - ldrsbeq r4, [pc], #-208 @ │ │ │ │ - subseq r5, r8, r0, rrx │ │ │ │ - subseq lr, r7, r0, ror #30 │ │ │ │ + rsbeq r7, sl, ip, asr #16 │ │ │ │ + subseq r9, r7, r0, lsr #6 │ │ │ │ + subseq r4, pc, r0, asr #27 │ │ │ │ + subseq r5, r8, r0, asr r0 │ │ │ │ + subseq lr, r7, r0, asr pc │ │ │ │ @ instruction: 0xfffffe74 │ │ │ │ rsbseq r4, r0, r8, lsr #23 │ │ │ │ andeq r0, r0, r8, ror r0 │ │ │ │ andeq r1, r2, r6, lsr fp │ │ │ │ rsbseq lr, r5, r8, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -178247,23 +178247,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ - bl 588eec │ │ │ │ - bl 5822dc │ │ │ │ + bl 588edc │ │ │ │ + bl 5822cc │ │ │ │ ldr r0, [r4, #1860] @ 0x744 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584fc4 │ │ │ │ - rsbeq r7, sl, r8, asr #14 │ │ │ │ - subseq r9, r7, r8, lsr #4 │ │ │ │ - subseq r4, pc, ip, asr #25 │ │ │ │ + b 584fb4 │ │ │ │ + rsbeq r7, sl, r8, lsr r7 │ │ │ │ + subseq r9, r7, r8, lsl r2 │ │ │ │ + ldrheq r4, [pc], #-204 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #120] @ 28fab8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -178271,52 +178271,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #104] @ 28fabc │ │ │ │ ldr r1, [pc, #104] @ 28fac0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #84] @ 28fac4 │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c79c │ │ │ │ + bl 58c78c │ │ │ │ ldr r2, [pc, #56] @ 28fac8 │ │ │ │ ldr r1, [pc, #56] @ 28facc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580cdc │ │ │ │ - strdeq r7, [sl], #-96 @ 0xffffffa0 @ │ │ │ │ + b 580ccc │ │ │ │ + rsbeq r7, sl, r0, ror #13 │ │ │ │ + subseq r7, r8, r8, lsr #23 │ │ │ │ ldrheq r7, [r8], #-184 @ 0xffffff48 │ │ │ │ - subseq r7, r8, r8, asr #23 │ │ │ │ - subseq r5, sp, r8, ror #22 │ │ │ │ - subseq r9, r7, r8, lsl #3 │ │ │ │ - subseq r4, pc, ip, lsr #24 │ │ │ │ + subseq r5, sp, r8, asr fp │ │ │ │ + subseq r9, r7, r8, ror r1 │ │ │ │ + subseq r4, pc, ip, lsl ip @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 28fafc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r4, r0, ip, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 28fbe4 │ │ │ │ ldr r2, [pc, #204] @ 28fbe8 │ │ │ │ @@ -178324,25 +178324,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #172] @ 28fbf0 │ │ │ │ ldr r1, [pc, #172] @ 28fbf4 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #140] @ 28fbf8 │ │ │ │ ldr r2, [pc, #140] @ 28fbfc │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 28fc00 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -178355,31 +178355,31 @@ │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, sl, r8, asr #12 │ │ │ │ - ldrsheq r9, [r7], #-0 │ │ │ │ - @ instruction: 0x005f4b94 │ │ │ │ - subseq r4, r8, r0, lsr #28 │ │ │ │ - subseq lr, r7, r0, lsr #26 │ │ │ │ + rsbeq r7, sl, r8, lsr r6 │ │ │ │ + subseq r9, r7, r0, ror #1 │ │ │ │ + subseq r4, pc, r4, lsl #23 │ │ │ │ + subseq r4, r8, r0, lsl lr │ │ │ │ + subseq lr, r7, r0, lsl sp │ │ │ │ andeq r0, r0, r8, ror #3 │ │ │ │ andeq r0, r0, ip, lsl #2 │ │ │ │ rsbseq r4, r0, r8, asr #19 │ │ │ │ andeq r1, r3, r6, lsr fp │ │ │ │ ldrsbeq lr, [r5], #-52 @ 0xffffffcc @ │ │ │ │ add r1, r1, #900 @ 0x384 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -178406,16 +178406,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r7, sl, r4, lsl #10 │ │ │ │ - subseq r7, r8, ip, asr #19 │ │ │ │ + strdeq r7, [sl], #-68 @ 0xffffffbc @ │ │ │ │ + ldrheq r7, [r8], #-156 @ 0xffffff64 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -178438,19 +178438,19 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 5822dc │ │ │ │ + bl 588edc │ │ │ │ + bl 5822cc │ │ │ │ add r1, r4, #248 @ 0xf8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ ldr r0, [r7, #4]! │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r6, #1912] @ 0x778 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ bhi 28fcec │ │ │ │ @@ -178458,35 +178458,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r7, sl, r4, lsr #9 │ │ │ │ - subseq r8, r7, r8, asr #30 │ │ │ │ - subseq r4, pc, ip, ror #19 │ │ │ │ + @ instruction: 0x006a7494 │ │ │ │ + subseq r8, r7, r8, lsr pc │ │ │ │ + ldrsbeq r4, [pc], #-156 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r5, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #500] @ 28ff78 │ │ │ │ ldr r2, [pc, #500] @ 28ff7c │ │ │ │ ldr r1, [pc, #500] @ 28ff80 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr fp, [pc, #472] @ 28ff84 │ │ │ │ add fp, pc, fp │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ cmp r3, #3 │ │ │ │ beq 28ff50 │ │ │ │ cmp r3, #4 │ │ │ │ moveq r0, #32 │ │ │ │ @@ -178503,15 +178503,15 @@ │ │ │ │ add r3, r5, #1744 @ 0x6d0 │ │ │ │ mov r6, r3 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3529e8 │ │ │ │ ldr r3, [pc, #360] @ 28ff8c │ │ │ │ add r8, r5, #1904 @ 0x770 │ │ │ │ @@ -178534,18 +178534,18 @@ │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ - bl 582178 │ │ │ │ + bl 582168 │ │ │ │ cmp r0, #0 │ │ │ │ beq 28ff64 │ │ │ │ ldr r0, [pc, #248] @ 28ff98 │ │ │ │ add r6, r6, #1 │ │ │ │ str r7, [r4, #116] @ 0x74 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -178562,21 +178562,21 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, r3 │ │ │ │ add r0, r4, #248 @ 0xf8 │ │ │ │ mov r3, r4 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r9 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ adds r9, r9, #8 │ │ │ │ adc r8, r8, #0 │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [r5, #1912] @ 0x778 │ │ │ │ add r4, r4, #416 @ 0x1a0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -178596,23 +178596,23 @@ │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ b 28fdcc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 28fc88 │ │ │ │ bl 28fc48 │ │ │ │ - rsbeq r7, sl, r0, ror #7 │ │ │ │ - ldrsbeq r4, [r8], #-180 @ 0xffffff4c │ │ │ │ - ldrsbeq lr, [r7], #-164 @ 0xffffff5c │ │ │ │ + ldrdeq r7, [sl], #-48 @ 0xffffffd0 @ │ │ │ │ + subseq r4, r8, r4, asr #23 │ │ │ │ + subseq lr, r7, r4, asr #21 │ │ │ │ rsbseq fp, r7, r4, asr r6 │ │ │ │ - subseq r7, r8, r0, ror #16 │ │ │ │ - rsbeq r7, sl, r4, asr #6 │ │ │ │ - subseq r8, r7, r0, ror #27 │ │ │ │ - subseq r4, pc, r8, ror r8 @ │ │ │ │ - ldrheq r7, [r8], #-120 @ 0xffffff88 │ │ │ │ + subseq r7, r8, r0, asr r8 │ │ │ │ + rsbeq r7, sl, r4, lsr r3 │ │ │ │ + ldrsbeq r8, [r7], #-208 @ 0xffffff30 │ │ │ │ + subseq r4, pc, r8, ror #16 │ │ │ │ + subseq r7, r8, r8, lsr #15 │ │ │ │ andeq r1, r0, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 290088 │ │ │ │ ldr r2, [pc, #208] @ 29008c │ │ │ │ @@ -178620,25 +178620,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #176] @ 290094 │ │ │ │ ldr r1, [pc, #176] @ 290098 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #144] @ 29009c │ │ │ │ ldr r3, [pc, #144] @ 2900a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #140] @ 2900a4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -178652,31 +178652,31 @@ │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ mov r2, #1792 @ 0x700 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r7, sl, r8, lsr #3 │ │ │ │ - subseq r8, r7, r0, asr ip │ │ │ │ - ldrsheq r4, [pc], #-100 @ │ │ │ │ - subseq r4, r8, r0, lsl #19 │ │ │ │ - subseq lr, r7, r0, lsl #17 │ │ │ │ + @ instruction: 0x006a7198 │ │ │ │ + subseq r8, r7, r0, asr #24 │ │ │ │ + subseq r4, pc, r4, ror #13 │ │ │ │ + subseq r4, r8, r0, ror r9 │ │ │ │ + subseq lr, r7, r0, ror r8 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ rsbseq r4, r0, ip, lsr #10 │ │ │ │ rsbseq sp, r5, ip, asr pc │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ andeq r1, r4, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -178691,23 +178691,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r0, [sp, #12] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldrh r8, [r0, #110] @ 0x6e │ │ │ │ cmp r8, #3 │ │ │ │ beq 2901b0 │ │ │ │ cmp r8, #4 │ │ │ │ bne 2901b8 │ │ │ │ ldr fp, [pc, #148] @ 2901c8 │ │ │ │ ldr sl, [pc, #148] @ 2901cc │ │ │ │ @@ -178718,22 +178718,22 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, fp │ │ │ │ - bl 584ce4 │ │ │ │ + bl 584cd4 │ │ │ │ add r4, r4, #1 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, #416 @ 0x1a0 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 58c79c │ │ │ │ + bl 58c78c │ │ │ │ cmp r4, r8 │ │ │ │ add r6, r6, #32 │ │ │ │ add r5, r5, #416 @ 0x1a0 │ │ │ │ bne 290150 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -178741,31 +178741,31 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r8, #2 │ │ │ │ b 29012c │ │ │ │ bl 28fc48 │ │ │ │ - @ instruction: 0x006a709c │ │ │ │ - @ instruction: 0x00584890 │ │ │ │ - @ instruction: 0x0057e790 │ │ │ │ + rsbeq r7, sl, ip, lsl #1 │ │ │ │ + subseq r4, r8, r0, lsl #17 │ │ │ │ + subseq lr, r7, r0, lsl #15 │ │ │ │ @ instruction: 0xfffffac4 │ │ │ │ - subseq r7, r8, r8, lsr #10 │ │ │ │ - @ instruction: 0x005d5490 │ │ │ │ + subseq r7, r8, r8, lsl r5 │ │ │ │ + subseq r5, sp, r0, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 290200 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ ldrsheq r4, [r0], #-52 @ 0xffffffcc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 2902d0 │ │ │ │ ldr r2, [pc, #180] @ 2902d4 │ │ │ │ @@ -178773,25 +178773,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #148] @ 2902dc │ │ │ │ ldr r1, [pc, #148] @ 2902e0 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #116] @ 2902e4 │ │ │ │ ldr r1, [pc, #116] @ 2902e8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #108] @ 2902ec │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, r0 │ │ │ │ @@ -178809,20 +178809,20 @@ │ │ │ │ str r0, [r3, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r3, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580a98 │ │ │ │ - strheq r6, [sl], #-240 @ 0xffffff10 @ │ │ │ │ - subseq r8, r7, ip, ror #19 │ │ │ │ - @ instruction: 0x005f4490 │ │ │ │ - subseq r7, r8, r0, ror #8 │ │ │ │ - subseq r7, r8, r0, lsl #9 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r6, sl, r0, lsr #31 │ │ │ │ + ldrsbeq r8, [r7], #-156 @ 0xffffff64 │ │ │ │ + subseq r4, pc, r0, lsl #9 │ │ │ │ + subseq r7, r8, r0, asr r4 │ │ │ │ + subseq r7, r8, r0, ror r4 │ │ │ │ andeq r0, r0, ip, lsr #13 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, r8, lsr sp │ │ │ │ andeq r0, r0, ip, lsr fp │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, ip, asr #10 │ │ │ │ rsbseq sp, r5, r4, lsr #30 │ │ │ │ @@ -178845,15 +178845,15 @@ │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #416] @ 290508 │ │ │ │ ldr r3, [pc, #416] @ 29050c │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -178873,15 +178873,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2904f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 4f0dac │ │ │ │ + b 4f0da0 │ │ │ │ ldr r2, [pc, #316] @ 290514 │ │ │ │ ldr r3, [pc, #288] @ 2904fc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -178902,15 +178902,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2904f0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 4f0d40 │ │ │ │ + b 4f0d34 │ │ │ │ bl 1e16c0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #184] @ 0xb8 │ │ │ │ b 29039c │ │ │ │ ldr r3, [pc, #192] @ 29051c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -178930,46 +178930,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 290528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 290380 │ │ │ │ ldr r0, [pc, #76] @ 29052c │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 290380 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strheq r6, [sl], #-232 @ 0xffffff18 @ │ │ │ │ + rsbeq r6, sl, r8, lsr #29 │ │ │ │ ldrsbeq fp, [r7], #-8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, r8, r8, ror #6 │ │ │ │ - subseq r7, r8, r8, lsl #7 │ │ │ │ + subseq r7, r8, r8, asr r3 │ │ │ │ + subseq r7, r8, r8, ror r3 │ │ │ │ @ instruction: 0x0077b094 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r7, r8, asr r0 │ │ │ │ rsbseq fp, r7, r4, lsr #32 │ │ │ │ rsbseq sl, r7, r4, ror #31 │ │ │ │ andeq r4, r0, r0, lsr #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r8, r8, lsl r2 │ │ │ │ - subseq r7, r8, ip, lsr r2 │ │ │ │ + subseq r7, r8, r8, lsl #4 │ │ │ │ + subseq r7, r8, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #508] @ 290748 │ │ │ │ ldr r3, [pc, #508] @ 29074c │ │ │ │ @@ -178986,21 +178986,21 @@ │ │ │ │ ldr r2, [pc, #476] @ 290758 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r8, [pc, #448] @ 29075c │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6e10dc │ │ │ │ + bl 6e10cc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2905f8 │ │ │ │ ldr r2, [pc, #420] @ 290760 │ │ │ │ ldr r3, [pc, #396] @ 29074c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -179015,52 +179015,52 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 6e08fc │ │ │ │ + bl 6e08ec │ │ │ │ ldr r3, [pc, #340] @ 290764 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 2906a4 │ │ │ │ cmp r4, r6 │ │ │ │ movle r4, r6 │ │ │ │ ble 2905b4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #300] @ 290768 │ │ │ │ ldr r2, [pc, #300] @ 29076c │ │ │ │ ldr r1, [pc, #300] @ 290770 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ bic r4, r6, r6, asr #31 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ bne 2905b4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 4f1100 │ │ │ │ + bl 4f10f4 │ │ │ │ ldr r3, [r5, #184] @ 0xb8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2905b4 │ │ │ │ ldr r2, [pc, #232] @ 290774 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #20 │ │ │ │ - bl 6e17c4 │ │ │ │ + bl 6e17b4 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ b 2905b4 │ │ │ │ ldr r3, [pc, #204] @ 290778 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 290620 │ │ │ │ @@ -179078,120 +179078,120 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 290784 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 290620 │ │ │ │ ldr r0, [pc, #88] @ 290788 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 290620 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq sl, [r7], #-224 @ 0xffffff20 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, sl, r8, ror #24 │ │ │ │ - subseq r7, r8, r8, ror #3 │ │ │ │ - ldrsbeq r7, [r8], #-16 │ │ │ │ + rsbeq r6, sl, r8, asr ip │ │ │ │ + ldrsbeq r7, [r8], #-24 @ 0xffffffe8 │ │ │ │ + subseq r7, r8, r0, asr #3 │ │ │ │ rsbseq sl, r7, r4, ror #28 │ │ │ │ rsbseq sl, r7, r0, asr #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x006a6b94 │ │ │ │ - subseq r7, r8, r0, rrx │ │ │ │ - subseq r7, r8, ip, ror r0 │ │ │ │ + rsbeq r6, sl, r4, lsl #23 │ │ │ │ + subseq r7, r8, r0, asr r0 │ │ │ │ + subseq r7, r8, ip, rrx │ │ │ │ andeq r0, r0, r4, lsl r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r8, ip, asr r0 │ │ │ │ - @ instruction: 0x00587090 │ │ │ │ + subseq r7, r8, ip, asr #32 │ │ │ │ + subseq r7, r8, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2907f0 │ │ │ │ ldr r2, [pc, #76] @ 2907f4 │ │ │ │ ldr r1, [pc, #76] @ 2907f8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #92] @ 0x5c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r6, sl, ip, lsr #20 │ │ │ │ - ldrsheq r6, [r8], #-232 @ 0xffffff18 │ │ │ │ - subseq r6, r8, r8, lsl pc │ │ │ │ + rsbeq r6, sl, ip, lsl sl │ │ │ │ + subseq r6, r8, r8, ror #29 │ │ │ │ + subseq r6, r8, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 290848 │ │ │ │ ldr r2, [pc, #52] @ 29084c │ │ │ │ ldr r1, [pc, #52] @ 290850 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 6e0ea0 │ │ │ │ - strheq r6, [sl], #-156 @ 0xffffff64 @ │ │ │ │ - subseq r6, r8, r8, lsr #30 │ │ │ │ - subseq r6, r8, r0, asr #30 │ │ │ │ + b 6e0e90 │ │ │ │ + rsbeq r6, sl, ip, lsr #19 │ │ │ │ + subseq r6, r8, r8, lsl pc │ │ │ │ + subseq r6, r8, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 29089c │ │ │ │ ldr r2, [pc, #48] @ 2908a0 │ │ │ │ ldr r1, [pc, #48] @ 2908a4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 4f0fac │ │ │ │ - rsbeq r6, sl, r4, ror #18 │ │ │ │ - subseq r6, r8, r0, lsr lr │ │ │ │ - subseq r6, r8, r0, asr lr │ │ │ │ + b 4f0fa0 │ │ │ │ + rsbeq r6, sl, r4, asr r9 │ │ │ │ + subseq r6, r8, r0, lsr #28 │ │ │ │ + subseq r6, r8, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 290918 │ │ │ │ mov r0, r2 │ │ │ │ ldr r1, [pc, #84] @ 29091c │ │ │ │ @@ -179201,60 +179201,60 @@ │ │ │ │ mov r4, #0 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #29 │ │ │ │ str r4, [r0, #184] @ 0xb8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r4 │ │ │ │ - bl 4f1100 │ │ │ │ + bl 4f10f4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r6, sl, ip, lsl #18 │ │ │ │ - subseq r6, r8, ip, ror #27 │ │ │ │ - ldrsbeq r6, [r8], #-212 @ 0xffffff2c │ │ │ │ + strdeq r6, [sl], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsbeq r6, [r8], #-220 @ 0xffffff24 │ │ │ │ + subseq r6, r8, r4, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 290998 │ │ │ │ ldr r2, [pc, #92] @ 29099c │ │ │ │ ldr r1, [pc, #92] @ 2909a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29098c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e16c0 │ │ │ │ - @ instruction: 0x006a6894 │ │ │ │ - subseq r6, r8, r0, lsl #28 │ │ │ │ - subseq r6, r8, r8, lsl lr │ │ │ │ + rsbeq r6, sl, r4, lsl #17 │ │ │ │ + ldrsheq r6, [r8], #-208 @ 0xffffff30 │ │ │ │ + subseq r6, r8, r8, lsl #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #324] @ 290b00 │ │ │ │ sub sp, sp, #32 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -179270,15 +179270,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #29 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #264] @ 290b14 │ │ │ │ ldr r3, [pc, #264] @ 290b18 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -179293,15 +179293,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 290afc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 4f0e70 │ │ │ │ + b 4f0e64 │ │ │ │ ldr r3, [pc, #184] @ 290b20 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 290a24 │ │ │ │ ldr r3, [pc, #168] @ 290b24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -179317,44 +179317,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 290b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 290a24 │ │ │ │ ldr r0, [pc, #68] @ 290b30 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 290a24 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r6, sl, r8, lsl r8 │ │ │ │ + rsbeq r6, sl, r8, lsl #16 │ │ │ │ rsbseq sl, r7, ip, lsr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r8, r4, ror #25 │ │ │ │ - ldrheq r6, [r8], #-204 @ 0xffffff34 │ │ │ │ + ldrsbeq r6, [r8], #-196 @ 0xffffff3c │ │ │ │ + subseq r6, r8, ip, lsr #25 │ │ │ │ ldrsheq sl, [r7], #-144 @ 0xffffff70 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsbeq sl, [r7], #-144 @ 0xffffff70 @ │ │ │ │ andeq r2, r0, r0, lsl r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, r8, r4, lsr #26 │ │ │ │ - subseq r6, r8, r4, asr #26 │ │ │ │ + subseq r6, r8, r4, lsl sp │ │ │ │ + subseq r6, r8, r4, lsr sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #224] @ 290c2c │ │ │ │ ldr r2, [pc, #224] @ 290c30 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -179363,67 +179363,67 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r4, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #184] @ 290c38 │ │ │ │ ldr r1, [pc, #184] @ 290c3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #136] @ 290c40 │ │ │ │ ldr r1, [pc, #136] @ 290c44 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 290c18 │ │ │ │ ldr r0, [r6, #20] │ │ │ │ cmp r0, #0 │ │ │ │ beq 290bf8 │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 731238 │ │ │ │ + b 731228 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ subs r1, r7, #0 │ │ │ │ movne r1, #1 │ │ │ │ add r0, r8, #152 @ 0x98 │ │ │ │ - bl 6e141c │ │ │ │ + bl 6e140c │ │ │ │ b 290bd8 │ │ │ │ - rsbeq r6, sl, r8, lsl #13 │ │ │ │ - subseq r6, r8, ip, ror #23 │ │ │ │ - subseq r6, r8, r4, lsl #24 │ │ │ │ - @ instruction: 0x00578098 │ │ │ │ - subseq r3, pc, ip, lsr fp @ │ │ │ │ - ldrsheq r6, [r8], #-160 @ 0xffffff60 │ │ │ │ - subseq r6, r8, r0, lsl fp │ │ │ │ + rsbeq r6, sl, r8, ror r6 │ │ │ │ + ldrsbeq r6, [r8], #-188 @ 0xffffff44 │ │ │ │ + ldrsheq r6, [r8], #-180 @ 0xffffff4c │ │ │ │ + subseq r8, r7, r8, lsl #1 │ │ │ │ + subseq r3, pc, ip, lsr #22 │ │ │ │ + subseq r6, r8, r0, ror #21 │ │ │ │ + subseq r6, r8, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #324] @ 290da4 │ │ │ │ ldr r7, [pc, #324] @ 290da8 │ │ │ │ ldr r6, [pc, #324] @ 290dac │ │ │ │ @@ -179434,21 +179434,21 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #29 │ │ │ │ mov r5, r0 │ │ │ │ add r4, r4, #80 @ 0x50 │ │ │ │ - bl 588eec │ │ │ │ - bl 5893f0 │ │ │ │ + bl 588edc │ │ │ │ + bl 5893e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldrb r2, [r0, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 290d1c │ │ │ │ ldr r1, [pc, #240] @ 290db0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -179457,15 +179457,15 @@ │ │ │ │ ldr r1, [pc, #224] @ 290db8 │ │ │ │ mov r3, #0 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ - bl 6e1628 │ │ │ │ + bl 6e1618 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 290d64 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -179483,37 +179483,37 @@ │ │ │ │ ldr r1, [pc, #136] @ 290dc8 │ │ │ │ add r4, r5, #152 @ 0x98 │ │ │ │ mov r0, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 6e1628 │ │ │ │ + bl 6e1618 │ │ │ │ ldr r0, [r5, #184] @ 0xb8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 290cfc │ │ │ │ bl 1e16c0 │ │ │ │ ldr r2, [pc, #92] @ 290dcc │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #20 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6e17c4 │ │ │ │ + bl 6e17b4 │ │ │ │ str r0, [r5, #184] @ 0xb8 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r6, sl, r0, ror r5 │ │ │ │ - subseq r6, r8, ip, lsr sl │ │ │ │ - subseq r6, r8, ip, asr sl │ │ │ │ + rsbeq r6, sl, r0, ror #10 │ │ │ │ + subseq r6, r8, ip, lsr #20 │ │ │ │ + subseq r6, r8, ip, asr #20 │ │ │ │ @ instruction: 0xffffff80 │ │ │ │ @ instruction: 0xfffffcbc │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ @ instruction: 0xffffff1c │ │ │ │ @ instruction: 0xfffff5b4 │ │ │ │ @ instruction: 0xfffffc54 │ │ │ │ @ instruction: 0xfffffb00 │ │ │ │ @@ -179532,45 +179532,45 @@ │ │ │ │ add r3, r9, #44 @ 0x2c │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov sl, r1 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr fp, [pc, #368] @ 290f94 │ │ │ │ ldr r1, [pc, #368] @ 290f98 │ │ │ │ add fp, pc, fp │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #27 │ │ │ │ mov r2, fp │ │ │ │ mov r8, r0 │ │ │ │ add r0, r9, #64 @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add ip, r9, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r8, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 290e88 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 290f48 │ │ │ │ add r5, r7, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6e10dc │ │ │ │ + bl 6e10cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 290f28 │ │ │ │ ldrb r2, [r4, #92] @ 0x5c │ │ │ │ cmp r2, #0 │ │ │ │ beq 290ef0 │ │ │ │ ldr r1, [pc, #236] @ 290f9c │ │ │ │ mov r2, #1 │ │ │ │ @@ -179581,33 +179581,33 @@ │ │ │ │ ldr r1, [pc, #220] @ 290fa4 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 6e1628 │ │ │ │ + bl 6e1618 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 4f0d40 │ │ │ │ + b 4f0d34 │ │ │ │ ldr ip, [pc, #176] @ 290fa8 │ │ │ │ ldr r3, [pc, #176] @ 290fac │ │ │ │ ldr r1, [pc, #176] @ 290fb0 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [pc, #168] @ 290fb4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 6e1628 │ │ │ │ + bl 6e1618 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -179615,36 +179615,36 @@ │ │ │ │ ldr ip, [pc, #104] @ 290fb8 │ │ │ │ add r3, r9, #120 @ 0x78 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #227 @ 0xe3 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r6, sl, r8, ror #7 │ │ │ │ - ldrheq r6, [r8], #-132 @ 0xffffff7c │ │ │ │ - ldrsbeq r6, [r8], #-140 @ 0xffffff74 │ │ │ │ - subseq r6, r8, r8, lsr #18 │ │ │ │ - subseq r6, r8, r0, asr #18 │ │ │ │ + ldrdeq r6, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + subseq r6, r8, r4, lsr #17 │ │ │ │ + subseq r6, r8, ip, asr #17 │ │ │ │ + subseq r6, r8, r8, lsl r9 │ │ │ │ + subseq r6, r8, r0, lsr r9 │ │ │ │ @ instruction: 0xfffffd90 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ @ instruction: 0xfffffd38 │ │ │ │ @ instruction: 0xfffff3ec │ │ │ │ @ instruction: 0xfffff934 │ │ │ │ @ instruction: 0xfffffa88 │ │ │ │ - subseq r6, r8, r0, lsl r9 │ │ │ │ + subseq r6, r8, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r7, [pc, #292] @ 2910f8 │ │ │ │ ldr r2, [pc, #292] @ 2910fc │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -179653,33 +179653,33 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r7, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r8, r0, #152 @ 0x98 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6e10dc │ │ │ │ + bl 6e10cc │ │ │ │ cmp r0, #0 │ │ │ │ beq 291094 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2910b4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #212] @ 291104 │ │ │ │ ldr r1, [pc, #212] @ 291108 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldrb r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ movne r3, #0 │ │ │ │ bne 291060 │ │ │ │ ldr r3, [pc, #172] @ 29110c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #0 │ │ │ │ @@ -179690,15 +179690,15 @@ │ │ │ │ ldr r2, [pc, #156] @ 291118 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 6e1628 │ │ │ │ + bl 6e1618 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -179707,35 +179707,35 @@ │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 6e1628 │ │ │ │ + bl 6e1618 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r6, sl, r0, lsl #4 │ │ │ │ - subseq r6, r8, r4, ror #14 │ │ │ │ - subseq r6, r8, ip, ror r7 │ │ │ │ - subseq r6, r8, r4, ror r6 │ │ │ │ - @ instruction: 0x00586694 │ │ │ │ + strdeq r6, [sl], #-16 @ │ │ │ │ + subseq r6, r8, r4, asr r7 │ │ │ │ + subseq r6, r8, ip, ror #14 │ │ │ │ + subseq r6, r8, r4, ror #12 │ │ │ │ + subseq r6, r8, r4, lsl #13 │ │ │ │ @ instruction: 0xfffff29c │ │ │ │ @ instruction: 0xfffffbc8 │ │ │ │ @ instruction: 0xfffff7c8 │ │ │ │ @ instruction: 0xfffff91c │ │ │ │ ldr r0, [pc, #4] @ 291128 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r3, r0, r4, lsr #10 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4] @ 29113c │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a68e4 │ │ │ │ andeq r0, r0, r4, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -179756,15 +179756,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #1044] @ 2915b8 │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #112] @ 0x70 │ │ │ │ ldr r2, [r0, #116] @ 0x74 │ │ │ │ mov r4, r0 │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -179856,15 +179856,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291294 │ │ │ │ ldrd r0, [r4, #112] @ 0x70 │ │ │ │ eor r3, r0, r0, ror #16 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r2, r2, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -179879,15 +179879,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291294 │ │ │ │ ldr r3, [pc, #588] @ 2915e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r3] │ │ │ │ mov r3, r8 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ str r8, [r4, #96] @ 0x60 │ │ │ │ @@ -179902,15 +179902,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #82 @ 0x52 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291294 │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ @@ -179939,28 +179939,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291294 │ │ │ │ ldr r3, [pc, #376] @ 2915fc │ │ │ │ ldr ip, [pc, #376] @ 291600 │ │ │ │ ldr lr, [r4, #128] @ 0x80 │ │ │ │ ldr r1, [pc, #372] @ 291604 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291294 │ │ │ │ ldrb r3, [r4, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2912e8 │ │ │ │ ldr r3, [r4, #104] @ 0x68 │ │ │ │ ldr r2, [r4, #108] @ 0x6c │ │ │ │ orrs r3, r3, r2 │ │ │ │ @@ -179972,28 +179972,28 @@ │ │ │ │ ldr r1, [pc, #296] @ 29160c │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291294 │ │ │ │ ldr r3, [pc, #264] @ 291610 │ │ │ │ ldr ip, [pc, #264] @ 291614 │ │ │ │ ldr lr, [r4, #124] @ 0x7c │ │ │ │ ldr r1, [pc, #260] @ 291618 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ mov r0, r5 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291294 │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r6, [sp] │ │ │ │ @@ -180012,110 +180012,110 @@ │ │ │ │ ldr r1, [pc, #156] @ 291620 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291294 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r6, [sl], #-12 @ │ │ │ │ + rsbeq r6, sl, ip, ror #1 │ │ │ │ @ instruction: 0x0077a29c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r8, r8, ror #14 │ │ │ │ - subseq r6, r8, r8, asr #14 │ │ │ │ + subseq r6, r8, r8, asr r7 │ │ │ │ + subseq r6, r8, r8, lsr r7 │ │ │ │ rsbseq sl, r7, r8, asr r2 │ │ │ │ andeq r0, r0, ip, asr #9 │ │ │ │ andeq r2, r0, r8, asr #10 │ │ │ │ rsbseq sl, r7, r0, ror #2 │ │ │ │ - rsbeq r5, sl, r0, asr pc │ │ │ │ - subseq r6, r8, ip, lsl #12 │ │ │ │ - subseq r6, r8, r8, ror #11 │ │ │ │ - strdeq r5, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - ldrsheq r6, [r8], #-80 @ 0xffffffb0 │ │ │ │ - subseq r6, r8, ip, lsl #11 │ │ │ │ + rsbeq r5, sl, r0, asr #30 │ │ │ │ + ldrsheq r6, [r8], #-92 @ 0xffffffa4 │ │ │ │ + ldrsbeq r6, [r8], #-88 @ 0xffffffa8 │ │ │ │ + rsbeq r5, sl, r4, ror #29 │ │ │ │ + subseq r6, r8, r0, ror #11 │ │ │ │ + subseq r6, r8, ip, ror r5 │ │ │ │ andeq r1, r0, ip, ror #14 │ │ │ │ - @ instruction: 0x006a5e98 │ │ │ │ + rsbeq r5, sl, r8, lsl #29 │ │ │ │ + subseq r6, r8, r8, asr #11 │ │ │ │ + subseq r6, r8, r0, lsr #10 │ │ │ │ + strdeq r5, [sl], #-212 @ 0xffffff2c @ │ │ │ │ + subseq r6, r8, r0, ror #10 │ │ │ │ + subseq r6, r8, ip, lsl #9 │ │ │ │ + rsbeq r5, sl, r0, asr #27 │ │ │ │ ldrsbeq r6, [r8], #-88 @ 0xffffffa8 │ │ │ │ - subseq r6, r8, r0, lsr r5 │ │ │ │ - rsbeq r5, sl, r4, lsl #28 │ │ │ │ - subseq r6, r8, r0, ror r5 │ │ │ │ + subseq r6, r8, r8, asr r4 │ │ │ │ + subseq r6, r8, r0, lsl #10 │ │ │ │ + subseq r6, r8, r8, lsl #8 │ │ │ │ + rsbeq r5, sl, ip, lsr sp │ │ │ │ + subseq r6, r8, ip, lsr #10 │ │ │ │ + ldrsbeq r6, [r8], #-52 @ 0xffffffcc │ │ │ │ @ instruction: 0x0058649c │ │ │ │ - ldrdeq r5, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - subseq r6, r8, r8, ror #11 │ │ │ │ - subseq r6, r8, r8, ror #8 │ │ │ │ - subseq r6, r8, r0, lsl r5 │ │ │ │ - subseq r6, r8, r8, lsl r4 │ │ │ │ - rsbeq r5, sl, ip, asr #26 │ │ │ │ - subseq r6, r8, ip, lsr r5 │ │ │ │ - subseq r6, r8, r4, ror #7 │ │ │ │ - subseq r6, r8, ip, lsr #9 │ │ │ │ - subseq r6, r8, r8, ror r3 │ │ │ │ + subseq r6, r8, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 2916c4 │ │ │ │ ldr r2, [pc, #136] @ 2916c8 │ │ │ │ ldr r1, [pc, #136] @ 2916cc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr ip, [pc, #104] @ 2916d0 │ │ │ │ ldr r3, [pc, #104] @ 2916d4 │ │ │ │ ldr r1, [pc, #104] @ 2916d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #7 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #68] @ 2916dc │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r5, sl, r0, lsr #24 │ │ │ │ - subseq r7, r7, r8, asr #11 │ │ │ │ - subseq r3, pc, ip, rrx │ │ │ │ + rsbeq r5, sl, r0, lsl ip │ │ │ │ + ldrheq r7, [r7], #-88 @ 0xffffffa8 │ │ │ │ + subseq r3, pc, ip, asr r0 @ │ │ │ │ @ instruction: 0xfffffacc │ │ │ │ @ instruction: 0xfffffab4 │ │ │ │ @ instruction: 0x0075cb94 │ │ │ │ - ldrsheq r6, [r8], #-60 @ 0xffffffc4 │ │ │ │ + subseq r6, r8, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #284] @ 291814 │ │ │ │ ldr r2, [pc, #284] @ 291818 │ │ │ │ ldr r1, [pc, #284] @ 29181c │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #45 @ 0x2d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r0, #134] @ 0x86 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2917d0 │ │ │ │ ldrb r5, [r4, #120] @ 0x78 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2917b0 │ │ │ │ @@ -180132,28 +180132,28 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ ldrd r6, [r4, #104] @ 0x68 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ add r4, r4, #112 @ 0x70 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -180171,23 +180171,23 @@ │ │ │ │ ldr r0, [pc, #40] @ 291828 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r5, sl, r0, ror #22 │ │ │ │ - subseq r6, r8, r8, asr #3 │ │ │ │ - subseq r6, r8, r8, ror #3 │ │ │ │ - rsbeq r5, sl, r4, ror #20 │ │ │ │ - ldrsheq r6, [r8], #-12 │ │ │ │ - subseq r6, r8, r0, lsr #5 │ │ │ │ + rsbeq r5, sl, r0, asr fp │ │ │ │ + ldrheq r6, [r8], #-24 @ 0xffffffe8 │ │ │ │ + ldrsbeq r6, [r8], #-24 @ 0xffffffe8 │ │ │ │ + rsbeq r5, sl, r4, asr sl │ │ │ │ + subseq r6, r8, ip, ror #1 │ │ │ │ + @ instruction: 0x00586290 │ │ │ │ ldr r0, [pc, #4] @ 291838 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r2, r0, r8, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r8, [pc, #1056] @ 291c74 │ │ │ │ ldr lr, [pc, #1056] @ 291c78 │ │ │ │ @@ -180202,15 +180202,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [pc, #1004] @ 291c88 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r7, [r0, #104] @ 0x68 │ │ │ │ ldr r9, [r0, #112] @ 0x70 │ │ │ │ cmp r7, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 291a98 │ │ │ │ @@ -180228,24 +180228,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ bl 294c9c │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 291b64 │ │ │ │ ldr r9, [pc, #916] @ 291c90 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #908] @ 291c94 │ │ │ │ ldr r1, [pc, #908] @ 291c98 │ │ │ │ add r3, r9, #40 @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrd r2, [r4, #96] @ 0x60 │ │ │ │ ldr r8, [r0, #20] │ │ │ │ ldr r0, [pc, #876] @ 291c9c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10d8 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ @@ -180314,15 +180314,15 @@ │ │ │ │ ldr r1, [pc, #632] @ 291cb4 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #604] @ 291cb8 │ │ │ │ ldr r3, [pc, #540] @ 291c7c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -180349,15 +180349,15 @@ │ │ │ │ ldr r1, [pc, #504] @ 291cc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r8, #16 │ │ │ │ str r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #99 @ 0x63 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r7, r9 │ │ │ │ ldr r2, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ b 2918c4 │ │ │ │ ldr r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 291a24 │ │ │ │ @@ -180381,168 +180381,168 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #76 @ 0x4c │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291a24 │ │ │ │ ldr r3, [pc, #360] @ 291cd4 │ │ │ │ ldr ip, [pc, #360] @ 291cd8 │ │ │ │ ldr r1, [pc, #360] @ 291cdc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291a54 │ │ │ │ ldr r3, [pc, #320] @ 291ce0 │ │ │ │ ldr ip, [pc, #320] @ 291ce4 │ │ │ │ ldr r1, [pc, #320] @ 291ce8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291a54 │ │ │ │ ldr ip, [pc, #284] @ 291cec │ │ │ │ ldr r1, [pc, #284] @ 291cf0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291a24 │ │ │ │ ldr ip, [pc, #252] @ 291cf4 │ │ │ │ ldr r1, [pc, #252] @ 291cf8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291a24 │ │ │ │ ldr ip, [pc, #216] @ 291cfc │ │ │ │ ldr r1, [pc, #216] @ 291d00 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #16 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291a54 │ │ │ │ ldr ip, [pc, #184] @ 291d04 │ │ │ │ ldr r1, [pc, #184] @ 291d08 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 291a24 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, sl, ip, asr #20 │ │ │ │ + rsbeq r5, sl, ip, lsr sl │ │ │ │ rsbseq r9, r7, r0, lsr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r8, r4, ror r2 │ │ │ │ - subseq r6, r8, r8, lsl #5 │ │ │ │ + subseq r6, r8, r4, ror #4 │ │ │ │ + subseq r6, r8, r8, ror r2 │ │ │ │ rsbseq r9, r7, r4, ror #22 │ │ │ │ andeq r2, r0, r8, asr #10 │ │ │ │ - strheq r5, [sl], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsheq r7, [r7], #-32 @ 0xffffffe0 │ │ │ │ - subseq r7, r7, r4, asr #16 │ │ │ │ - ldrheq r6, [r8], #-36 @ 0xffffffdc │ │ │ │ - subseq r2, r9, r8, asr #7 │ │ │ │ + rsbeq r5, sl, r4, lsr #19 │ │ │ │ + subseq r7, r7, r0, ror #5 │ │ │ │ + subseq r7, r7, r4, lsr r8 │ │ │ │ + subseq r6, r8, r4, lsr #5 │ │ │ │ + ldrheq r2, [r9], #-56 @ 0xffffffc8 │ │ │ │ rsbseq r8, r8, r0, lsl #5 │ │ │ │ - subseq r6, r8, r4, asr r2 │ │ │ │ - subseq r6, r8, r8, asr #4 │ │ │ │ - ldrsheq r6, [r8], #-4 │ │ │ │ - ldrsbeq r6, [r8], #-8 │ │ │ │ + subseq r6, r8, r4, asr #4 │ │ │ │ + subseq r6, r8, r8, lsr r2 │ │ │ │ + subseq r6, r8, r4, ror #1 │ │ │ │ + subseq r6, r8, r8, asr #1 │ │ │ │ rsbseq r9, r7, r0, lsr #19 │ │ │ │ - ldrsheq r6, [r8], #-4 │ │ │ │ - subseq r6, r8, r4, asr #32 │ │ │ │ - rsbseq r8, r8, r8, asr #2 │ │ │ │ - subseq r6, r8, r8, lsl r1 │ │ │ │ - subseq r6, r8, ip, ror #1 │ │ │ │ - ldrsbeq r5, [r8], #-240 @ 0xffffff10 │ │ │ │ - rsbeq r5, sl, ip, lsr r7 │ │ │ │ - subseq r5, r8, r4, lsl #30 │ │ │ │ - @ instruction: 0x00585f9c │ │ │ │ - rsbeq r5, sl, r8, lsl #14 │ │ │ │ - subseq r5, r8, r8, ror #31 │ │ │ │ - subseq r5, r8, r8, ror #30 │ │ │ │ - subseq r6, r8, r8, lsr #32 │ │ │ │ - subseq r5, r8, r0, asr #30 │ │ │ │ + subseq r6, r8, r4, ror #1 │ │ │ │ subseq r6, r8, r4, lsr r0 │ │ │ │ - subseq r5, r8, r8, lsl pc │ │ │ │ - subseq r5, r8, ip, lsr pc │ │ │ │ - subseq r5, r8, ip, ror #29 │ │ │ │ - ldrsheq r5, [r8], #-252 @ 0xffffff04 │ │ │ │ - subseq r5, r8, r4, asr #29 │ │ │ │ + rsbseq r8, r8, r8, asr #2 │ │ │ │ + subseq r6, r8, r8, lsl #2 │ │ │ │ + ldrsbeq r6, [r8], #-12 │ │ │ │ + subseq r5, r8, r0, asr #31 │ │ │ │ + rsbeq r5, sl, ip, lsr #14 │ │ │ │ + ldrsheq r5, [r8], #-228 @ 0xffffff1c │ │ │ │ + subseq r5, r8, ip, lsl #31 │ │ │ │ + strdeq r5, [sl], #-104 @ 0xffffff98 @ │ │ │ │ + ldrsbeq r5, [r8], #-248 @ 0xffffff08 │ │ │ │ + subseq r5, r8, r8, asr pc │ │ │ │ + subseq r6, r8, r8, lsl r0 │ │ │ │ + subseq r5, r8, r0, lsr pc │ │ │ │ + subseq r6, r8, r4, lsr #32 │ │ │ │ + subseq r5, r8, r8, lsl #30 │ │ │ │ + subseq r5, r8, ip, lsr #30 │ │ │ │ + ldrsbeq r5, [r8], #-236 @ 0xffffff14 │ │ │ │ + subseq r5, r8, ip, ror #31 │ │ │ │ + ldrheq r5, [r8], #-228 @ 0xffffff1c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 291da0 │ │ │ │ ldr r2, [pc, #124] @ 291da4 │ │ │ │ ldr r1, [pc, #124] @ 291da8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #92] @ 291dac │ │ │ │ ldr r1, [pc, #92] @ 291db0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [pc, #64] @ 291db4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r5, sl, r8, lsl #11 │ │ │ │ - subseq r6, r7, r0, ror #29 │ │ │ │ - subseq r2, pc, r4, lsl #19 │ │ │ │ + rsbeq r5, sl, r8, ror r5 │ │ │ │ + ldrsbeq r6, [r7], #-224 @ 0xffffff20 │ │ │ │ + subseq r2, pc, r4, ror r9 @ │ │ │ │ @ instruction: 0xfffffae4 │ │ │ │ rsbseq ip, r5, r4, lsl #12 │ │ │ │ - ldrsheq r5, [r8], #-224 @ 0xffffff20 │ │ │ │ + subseq r5, r8, r0, ror #29 │ │ │ │ ldr r0, [pc, #4] @ 291dc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ ldrsheq r2, [r0], #-128 @ 0xffffff80 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #156] @ 291e7c │ │ │ │ ldr r2, [pc, #156] @ 291e80 │ │ │ │ @@ -180551,15 +180551,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrh ip, [r0, #160] @ 0xa0 │ │ │ │ sub r3, ip, #1 │ │ │ │ cmp r3, #14 │ │ │ │ bhi 291e30 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r4 │ │ │ │ @@ -180573,63 +180573,63 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r5, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, sl, r0, lsr #10 │ │ │ │ - subseq r5, r8, r4, asr #29 │ │ │ │ - subseq r5, r8, r0, ror #29 │ │ │ │ - subseq r5, r8, r0, asr #29 │ │ │ │ - @ instruction: 0x00585e98 │ │ │ │ + rsbeq r5, sl, r0, lsl r5 │ │ │ │ + ldrheq r5, [r8], #-228 @ 0xffffff1c │ │ │ │ + ldrsbeq r5, [r8], #-224 @ 0xffffff20 │ │ │ │ + ldrheq r5, [r8], #-224 @ 0xffffff20 │ │ │ │ + subseq r5, r8, r8, lsl #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 291f14 │ │ │ │ ldr r2, [pc, #108] @ 291f18 │ │ │ │ ldr r1, [pc, #108] @ 291f1c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #76] @ 291f20 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #60] @ 291f24 │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ strb r2, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r5, sl, r0, ror #8 │ │ │ │ - subseq r6, r7, r8, asr sp │ │ │ │ - ldrsheq r2, [pc], #-124 @ │ │ │ │ + rsbeq r5, sl, r0, asr r4 │ │ │ │ + subseq r6, r7, r8, asr #26 │ │ │ │ + subseq r2, pc, ip, ror #15 │ │ │ │ rsbseq ip, r5, r4, asr #10 │ │ │ │ @ instruction: 0xfffffed8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #60] @ 291f7c │ │ │ │ @@ -180638,24 +180638,24 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #28] @ 291f88 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 292a4c │ │ │ │ - rsbeq r5, sl, r8, asr #7 │ │ │ │ - subseq r6, r7, r8, asr #25 │ │ │ │ - subseq r2, pc, ip, ror #14 │ │ │ │ + strheq r5, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrheq r6, [r7], #-200 @ 0xffffff38 │ │ │ │ + subseq r2, pc, ip, asr r7 @ │ │ │ │ andeq r0, r0, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #120] @ 29201c │ │ │ │ ldr r1, [pc, #120] @ 292020 │ │ │ │ @@ -180663,39 +180663,39 @@ │ │ │ │ ldr r2, [pc, #116] @ 292024 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #46 @ 0x2e │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrh r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 291ffc │ │ │ │ mov r6, r0 │ │ │ │ add r5, r0, #92 @ 0x5c │ │ │ │ mov r4, #0 │ │ │ │ ldr r0, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldrh r3, [r6, #160] @ 0xa0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 291fe0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r5, sl, ip, asr r3 │ │ │ │ - subseq r5, r8, r0, lsr #26 │ │ │ │ - ldrsheq r5, [r8], #-204 @ 0xffffff34 │ │ │ │ + rsbeq r5, sl, ip, asr #6 │ │ │ │ + subseq r5, r8, r0, lsl sp │ │ │ │ + subseq r5, r8, ip, ror #25 │ │ │ │ ldrb r0, [r0, #124] @ 0x7c │ │ │ │ bx lr │ │ │ │ strb r1, [r0, #124] @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mvn r3, #0 │ │ │ │ @@ -180740,17 +180740,17 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ mov r4, r0 │ │ │ │ bic r3, r3, #1 │ │ │ │ str r3, [r0, #136] @ 0x88 │ │ │ │ - bl 56cca4 │ │ │ │ + bl 56cc94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 565f94 │ │ │ │ + bl 565f84 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r9, r7, ip, asr #6 │ │ │ │ @@ -180795,26 +180795,26 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #60] @ 2921e8 │ │ │ │ mov ip, r2 │ │ │ │ mov r0, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r5, [r8], #-184 @ 0xffffff48 │ │ │ │ - @ instruction: 0x006a5194 │ │ │ │ - subseq r5, r8, r4, lsl #23 │ │ │ │ + subseq r5, r8, r8, lsr #23 │ │ │ │ + rsbeq r5, sl, r4, lsl #3 │ │ │ │ + subseq r5, r8, r4, ror fp │ │ │ │ │ │ │ │ 002921ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [r0, #96] @ 0x60 │ │ │ │ @@ -180928,17 +180928,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2923c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #90 @ 0x5a │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r4, sl, r4, lsr #31 │ │ │ │ - @ instruction: 0x00585998 │ │ │ │ - subseq r5, r8, r4, ror #19 │ │ │ │ + @ instruction: 0x006a4f94 │ │ │ │ + subseq r5, r8, r8, lsl #19 │ │ │ │ + ldrsbeq r5, [r8], #-148 @ 0xffffff6c │ │ │ │ │ │ │ │ 002923c4 : │ │ │ │ ldr r3, [r1, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2923dc │ │ │ │ @@ -181001,15 +181001,15 @@ │ │ │ │ 0029249c : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2924b4 │ │ │ │ bx r3 │ │ │ │ - b 536674 │ │ │ │ + b 536668 │ │ │ │ │ │ │ │ 002924b8 : │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2924d0 │ │ │ │ @@ -181027,24 +181027,24 @@ │ │ │ │ ldr r3, [pc, #48] @ 292528 │ │ │ │ ldr r2, [pc, #48] @ 29252c │ │ │ │ ldr r1, [pc, #48] @ 292530 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58df90 │ │ │ │ + bl 58df80 │ │ │ │ ldr r1, [pc, #28] @ 292534 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ mov r2, #1 │ │ │ │ - b 580a98 │ │ │ │ + b 580a88 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ - subseq r5, r8, ip, lsr #17 │ │ │ │ + @ instruction: 0x0058589c │ │ │ │ rsbseq fp, r5, r0, lsr pc │ │ │ │ │ │ │ │ 00292538 : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -181063,28 +181063,28 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #189 @ 0xbd │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r4, sl, ip, asr #27 │ │ │ │ - subseq r5, r8, r4, asr #16 │ │ │ │ - ldrheq r5, [r8], #-124 @ 0xffffff84 │ │ │ │ + strheq r4, [sl], #-220 @ 0xffffff24 @ │ │ │ │ + subseq r5, r8, r4, lsr r8 │ │ │ │ + subseq r5, r8, ip, lsr #15 │ │ │ │ │ │ │ │ 002925a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ str r0, [r4, #612] @ 0x264 │ │ │ │ pop {r4, lr} │ │ │ │ - b 589a24 │ │ │ │ + b 589a14 │ │ │ │ │ │ │ │ 002925c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #176] @ 29268c │ │ │ │ @@ -181094,16 +181094,16 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 5819ec │ │ │ │ + bl 588edc │ │ │ │ + bl 5819dc │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 292664 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r3, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #48] @ 0x30 │ │ │ │ cmp r2, #0 │ │ │ │ beq 292644 │ │ │ │ @@ -181129,17 +181129,17 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r4, #712] @ 0x2c8 │ │ │ │ mov r3, r4 │ │ │ │ bl 48b974 │ │ │ │ b 292610 │ │ │ │ - rsbeq r4, sl, r4, ror #26 │ │ │ │ - subseq r6, r7, r8, lsr #12 │ │ │ │ - ldrsbeq r2, [pc], #-4 @ │ │ │ │ + rsbeq r4, sl, r4, asr sp │ │ │ │ + subseq r6, r7, r8, lsl r6 │ │ │ │ + subseq r2, pc, r4, asr #1 │ │ │ │ rsbseq r2, r0, r8, rrx │ │ │ │ │ │ │ │ 0029269c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -181159,16 +181159,16 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ - bl 5819ec │ │ │ │ + bl 588edc │ │ │ │ + bl 5819dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 29272c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -181177,93 +181177,93 @@ │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #28] @ 292750 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 48bc60 │ │ │ │ - rsbeq r4, sl, r4, ror #24 │ │ │ │ - subseq r6, r7, r0, lsr r5 │ │ │ │ - ldrsbeq r1, [pc], #-244 @ │ │ │ │ + rsbeq r4, sl, r4, asr ip │ │ │ │ + subseq r6, r7, r0, lsr #10 │ │ │ │ + subseq r1, pc, r4, asr #31 │ │ │ │ rsbseq r1, r0, ip, lsr #31 │ │ │ │ ldr r0, [pc, #4] @ 292760 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbseq r2, r0, r0, lsr r0 │ │ │ │ │ │ │ │ 00292764 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #56] @ 2927c8 │ │ │ │ ldr r2, [pc, #56] @ 2927cc │ │ │ │ ldr r1, [pc, #56] @ 2927d0 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq r4, sl, r4, lsl #24 │ │ │ │ - ldrsbeq r5, [r8], #-100 @ 0xffffff9c │ │ │ │ - ldrsheq r5, [r8], #-96 @ 0xffffffa0 │ │ │ │ + strdeq r4, [sl], #-180 @ 0xffffff4c @ │ │ │ │ + subseq r5, r8, r4, asr #13 │ │ │ │ + subseq r5, r8, r0, ror #13 │ │ │ │ │ │ │ │ 002927d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #120] @ 292864 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r2 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 292848 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #84] @ 292868 │ │ │ │ ldr r2, [pc, #84] @ 29286c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r5, r8, r0, lsr #13 │ │ │ │ - rsbeq r4, sl, r4, lsl #23 │ │ │ │ - subseq r5, r8, ip, asr #12 │ │ │ │ + @ instruction: 0x00585690 │ │ │ │ + rsbeq r4, sl, r4, ror fp │ │ │ │ + subseq r5, r8, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #52] @ 0x34 │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -181324,15 +181324,15 @@ │ │ │ │ cmpne r3, #0 │ │ │ │ bne 292a14 │ │ │ │ mov r6, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldmib r0, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 584dc4 │ │ │ │ + bl 584db4 │ │ │ │ cmp r7, #0 │ │ │ │ str r0, [r6, #4] │ │ │ │ beq 292a08 │ │ │ │ ldr r4, [r6, #8] │ │ │ │ add r3, r9, r4 │ │ │ │ cmp r4, r3 │ │ │ │ bge 2929e4 │ │ │ │ @@ -181344,15 +181344,15 @@ │ │ │ │ bl 1e10d8 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, r4, lsl #2] │ │ │ │ add r4, r4, #1 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 58ca3c │ │ │ │ + bl 58ca2c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r6, #8] │ │ │ │ add r3, r9, r3 │ │ │ │ cmp r3, r4 │ │ │ │ bgt 2929a0 │ │ │ │ str r3, [r6, #8] │ │ │ │ @@ -181372,19 +181372,19 @@ │ │ │ │ ldr r0, [pc, #36] @ 292a48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r5, r8, r8, ror #10 │ │ │ │ - subseq r5, r8, r4, asr #9 │ │ │ │ - @ instruction: 0x006a4994 │ │ │ │ - subseq r5, r8, ip, ror r4 │ │ │ │ - ldrheq r5, [r8], #-72 @ 0xffffffb8 │ │ │ │ + subseq r5, r8, r8, asr r5 │ │ │ │ + ldrheq r5, [r8], #-68 @ 0xffffffbc │ │ │ │ + rsbeq r4, sl, r4, lsl #19 │ │ │ │ + subseq r5, r8, ip, ror #8 │ │ │ │ + subseq r5, r8, r8, lsr #9 │ │ │ │ │ │ │ │ 00292a4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -181450,15 +181450,15 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ add r4, r4, #1 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r1, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 58ca68 │ │ │ │ + bl 58ca58 │ │ │ │ mov r0, sl │ │ │ │ bl 1e136c │ │ │ │ cmp r7, r4 │ │ │ │ bne 292b28 │ │ │ │ ldr r3, [r6, #12] │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [r6, #12] │ │ │ │ @@ -181481,22 +181481,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r8, r7, r8, lsr r9 │ │ │ │ - subseq r5, r8, r8, lsr #8 │ │ │ │ + subseq r5, r8, r8, lsl r4 │ │ │ │ andeq r4, r0, ip, lsl #14 │ │ │ │ - ldrsheq r5, [r8], #-48 @ 0xffffffd0 │ │ │ │ - rsbeq r3, r0, r0, lsr #19 │ │ │ │ - subseq r5, r8, r0, ror #6 │ │ │ │ - strdeq r4, [sl], #-116 @ 0xffffff8c @ │ │ │ │ - ldrsbeq r5, [r8], #-44 @ 0xffffffd4 │ │ │ │ - subseq r5, r8, r8, asr r3 │ │ │ │ + subseq r5, r8, r0, ror #7 │ │ │ │ + @ instruction: 0x00603990 │ │ │ │ + subseq r5, r8, r0, asr r3 │ │ │ │ + rsbeq r4, sl, r4, ror #15 │ │ │ │ + subseq r5, r8, ip, asr #5 │ │ │ │ + subseq r5, r8, r8, asr #6 │ │ │ │ │ │ │ │ 00292bfc : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ b 292a94 │ │ │ │ │ │ │ │ 00292c08 : │ │ │ │ @@ -181566,36 +181566,36 @@ │ │ │ │ beq 292d30 │ │ │ │ ldr r3, [pc, #88] @ 292d58 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 58ce10 │ │ │ │ + bl 58ce00 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e136c │ │ │ │ ldr r1, [pc, #48] @ 292d5c │ │ │ │ add r1, pc, r1 │ │ │ │ b 292cd4 │ │ │ │ ldr r0, [pc, #40] @ 292d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58296c │ │ │ │ + bl 58295c │ │ │ │ ldr r1, [pc, #32] @ 292d64 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58ca3c │ │ │ │ + bl 58ca2c │ │ │ │ b 292cf8 │ │ │ │ rsbseq r8, r7, r8, lsr r7 │ │ │ │ - subseq r5, r8, r8, ror #4 │ │ │ │ + subseq r5, r8, r8, asr r2 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq r5, r8, r4, ror #3 │ │ │ │ - subseq r5, r8, r4, lsl r2 │ │ │ │ - subseq r5, r8, r0, lsl r2 │ │ │ │ + ldrsbeq r5, [r8], #-20 @ 0xffffffec │ │ │ │ + subseq r5, r8, r4, lsl #4 │ │ │ │ + subseq r5, r8, r0, lsl #4 │ │ │ │ │ │ │ │ 00292d68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -181604,29 +181604,29 @@ │ │ │ │ ldr r0, [pc, #72] @ 292dd4 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10d8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58d70c │ │ │ │ + bl 58d6fc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #8] @ 292dd8 │ │ │ │ add r1, pc, r1 │ │ │ │ b 292d84 │ │ │ │ - ldrheq r5, [r8], #-24 @ 0xffffffe8 │ │ │ │ - subseq r5, r8, r0, asr #2 │ │ │ │ + subseq r5, r8, r8, lsr #3 │ │ │ │ + subseq r5, r8, r0, lsr r1 │ │ │ │ │ │ │ │ 00292ddc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r9, r2, #0 │ │ │ │ @@ -181639,22 +181639,22 @@ │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10d8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58d70c │ │ │ │ + bl 58d6fc │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 292e44 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ce10 │ │ │ │ + bl 58ce00 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ bl 292ca8 │ │ │ │ @@ -181664,16 +181664,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #8] @ 292e8c │ │ │ │ add r1, pc, r1 │ │ │ │ b 292e04 │ │ │ │ - subseq r5, r8, r4, lsr r1 │ │ │ │ - subseq r5, r8, ip, lsl #1 │ │ │ │ + subseq r5, r8, r4, lsr #2 │ │ │ │ + subseq r5, r8, ip, ror r0 │ │ │ │ │ │ │ │ 00292e90 : │ │ │ │ mov r3, r2 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 292ca8 │ │ │ │ │ │ │ │ @@ -181703,15 +181703,15 @@ │ │ │ │ bl 1e10d8 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58e79c │ │ │ │ + bl 58e78c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r5, #8] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 292ee4 │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -181729,15 +181729,15 @@ │ │ │ │ bl 1e10d8 │ │ │ │ mov r2, r8 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58e79c │ │ │ │ + bl 58e78c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r3, r6 │ │ │ │ bgt 292f4c │ │ │ │ ldr r3, [r5, #16] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -181759,42 +181759,42 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - ldrsheq r4, [r8], #-248 @ 0xffffff08 │ │ │ │ - subseq r5, r8, r4, rrx │ │ │ │ - subseq r4, r8, ip, asr #31 │ │ │ │ - ldrsheq r4, [r8], #-252 @ 0xffffff04 │ │ │ │ + subseq r4, r8, r8, ror #31 │ │ │ │ + subseq r5, r8, r4, asr r0 │ │ │ │ + ldrheq r4, [r8], #-252 @ 0xffffff04 │ │ │ │ + subseq r4, r8, ip, ror #31 │ │ │ │ ldr r0, [pc, #4] @ 293010 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ ldrheq r1, [r0], #-116 @ 0xffffff8c @ │ │ │ │ │ │ │ │ 00293014 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #96] @ 2930a0 │ │ │ │ ldr r2, [pc, #96] @ 2930a4 │ │ │ │ ldr r1, [pc, #96] @ 2930a8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 293080 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181804,37 +181804,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, sl, r8, asr #7 │ │ │ │ - subseq r4, r8, ip, lsl pc │ │ │ │ - subseq r4, r8, r0, lsr pc │ │ │ │ + strheq r4, [sl], #-56 @ 0xffffffc8 @ │ │ │ │ + subseq r4, r8, ip, lsl #30 │ │ │ │ + subseq r4, r8, r0, lsr #30 │ │ │ │ │ │ │ │ 002930ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #96] @ 293138 │ │ │ │ ldr r2, [pc, #96] @ 29313c │ │ │ │ ldr r1, [pc, #96] @ 293140 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 293118 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181844,37 +181844,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, sl, r0, lsr r3 │ │ │ │ - subseq r4, r8, r4, lsl #29 │ │ │ │ - @ instruction: 0x00584e98 │ │ │ │ + rsbeq r4, sl, r0, lsr #6 │ │ │ │ + subseq r4, r8, r4, ror lr │ │ │ │ + subseq r4, r8, r8, lsl #29 │ │ │ │ │ │ │ │ 00293144 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #96] @ 2931d0 │ │ │ │ ldr r2, [pc, #96] @ 2931d4 │ │ │ │ ldr r1, [pc, #96] @ 2931d8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2931b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181884,37 +181884,37 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x006a4298 │ │ │ │ - subseq r4, r8, ip, ror #27 │ │ │ │ - subseq r4, r8, r0, lsl #28 │ │ │ │ + rsbeq r4, sl, r8, lsl #5 │ │ │ │ + ldrsbeq r4, [r8], #-220 @ 0xffffff24 │ │ │ │ + ldrsheq r4, [r8], #-208 @ 0xffffff30 │ │ │ │ │ │ │ │ 002931dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #96] @ 293268 │ │ │ │ ldr r2, [pc, #96] @ 29326c │ │ │ │ ldr r1, [pc, #96] @ 293270 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 293248 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -181924,17 +181924,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, sl, r0, lsl #4 │ │ │ │ - subseq r4, r8, r4, asr sp │ │ │ │ - subseq r4, r8, r8, ror #26 │ │ │ │ + strdeq r4, [sl], #-16 @ │ │ │ │ + subseq r4, r8, r4, asr #26 │ │ │ │ + subseq r4, r8, r8, asr sp │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ ldr r1, [r0, #4] │ │ │ │ ldr r5, [r0, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 29330c │ │ │ │ lsr r4, r1, #1 │ │ │ │ add lr, r5, r4, lsl #4 │ │ │ │ @@ -181972,16 +181972,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 29332c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq fp, pc, r8, lsl #17 │ │ │ │ - subseq fp, pc, r0, ror #16 │ │ │ │ + subseq fp, pc, r8, ror r8 @ │ │ │ │ + subseq fp, pc, r0, asr r8 @ │ │ │ │ ldr r2, [r0, #4] │ │ │ │ ldr r3, [r1, #4] │ │ │ │ cmp r2, r3 │ │ │ │ bcc 293358 │ │ │ │ movhi r0, #1 │ │ │ │ movls r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182039,16 +182039,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 293438 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq fp, pc, ip, ror r7 @ │ │ │ │ - subseq fp, pc, r4, asr r7 @ │ │ │ │ + subseq fp, pc, ip, ror #14 │ │ │ │ + subseq fp, pc, r4, asr #14 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr lr, [r1, #8] │ │ │ │ ldr ip, [r0, #8] │ │ │ │ ldr r2, [r0, #12] │ │ │ │ ldr r3, [r1, #12] │ │ │ │ cmp ip, lr │ │ │ │ sbcs r1, r2, r3 │ │ │ │ @@ -182376,15 +182376,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43b4cc │ │ │ │ addeq r7, r2, r8, lsl #20 │ │ │ │ @ instruction: 0x00777b94 │ │ │ │ ldrsbeq r6, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ rsbseq r6, r8, r8, asr #6 │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - subseq r4, r8, r4, lsr r6 │ │ │ │ + subseq r4, r8, r4, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #168 @ 0xa8 │ │ │ │ @@ -182406,22 +182406,22 @@ │ │ │ │ ldr r3, [pc, #156] @ 293a78 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [sp] │ │ │ │ - bl 53c8c8 │ │ │ │ + bl 53c8bc │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5428fc │ │ │ │ + bl 5428f0 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ bl 4927e4 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 542bbc │ │ │ │ + bl 542bb0 │ │ │ │ mov r5, r0 │ │ │ │ bl 468678 │ │ │ │ cmp r0, #0 │ │ │ │ beq 293a40 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182522,15 +182522,15 @@ │ │ │ │ bne 293d00 │ │ │ │ cmp ip, #0 │ │ │ │ beq 293b7c │ │ │ │ ldr r5, [r4, #20] │ │ │ │ cmp r5, #0 │ │ │ │ beq 293d58 │ │ │ │ mov r0, r5 │ │ │ │ - bl 542bbc │ │ │ │ + bl 542bb0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ mov r5, r0 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ @@ -182539,15 +182539,15 @@ │ │ │ │ bl 1e2e54 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #0 │ │ │ │ bne 293d34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ ldrd r0, [r4, #48] @ 0x30 │ │ │ │ - bl 54f7e8 │ │ │ │ + bl 54f7d8 │ │ │ │ ldr r3, [pc, #556] @ 293e3c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 293b7c │ │ │ │ ldr r3, [pc, #540] @ 293e40 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -182573,26 +182573,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r8, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #404] @ 293e4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 293b7c │ │ │ │ ldr r2, [pc, #392] @ 293e50 │ │ │ │ ldr r3, [pc, #360] @ 293e34 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -182638,15 +182638,15 @@ │ │ │ │ ldr r9, [r4, #12] │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r9, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, lr │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 54f43c │ │ │ │ + bl 54f42c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [r4, #8] │ │ │ │ add r1, sp, #40 @ 0x28 │ │ │ │ ldr r9, [r4, #24] │ │ │ │ adds r2, r3, r2 │ │ │ │ sub ip, ip, r3 │ │ │ │ @@ -182658,15 +182658,15 @@ │ │ │ │ add lr, sp, #16 │ │ │ │ stm lr, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 54f04c │ │ │ │ + bl 54f03c │ │ │ │ b 293bec │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 1e136c │ │ │ │ b 293d4c │ │ │ │ mov r0, ip │ │ │ │ bl 1e136c │ │ │ │ b 293d28 │ │ │ │ @@ -182674,28 +182674,28 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 293b7c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r8, ip, lsl r1 │ │ │ │ ldrheq r7, [r7], #-128 @ 0xffffff80 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0077789c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r8, lsl #29 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r8, r4, lsl #6 │ │ │ │ + ldrsheq r4, [r8], #-36 @ 0xffffffdc │ │ │ │ rsbseq r7, r7, r4, lsr r7 │ │ │ │ - subseq r4, r8, r4, ror #3 │ │ │ │ + ldrsbeq r4, [r8], #-20 @ 0xffffffec │ │ │ │ │ │ │ │ 00293e58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -182790,22 +182790,22 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #36] @ 293ff4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - ldrdeq r3, [sl], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq r4, r8, r0, asr #1 │ │ │ │ - ldrheq r4, [r8], #-12 │ │ │ │ - subseq r4, r8, r0, asr #1 │ │ │ │ - subseq r4, r8, r8, lsl r1 │ │ │ │ - subseq r4, r8, r4, ror #1 │ │ │ │ - subseq r4, r8, r8, lsr #1 │ │ │ │ - subseq r4, r8, r0, lsl r1 │ │ │ │ + rsbeq r3, sl, r8, asr #9 │ │ │ │ + ldrheq r4, [r8], #-0 │ │ │ │ + subseq r4, r8, ip, lsr #1 │ │ │ │ + ldrheq r4, [r8], #-0 │ │ │ │ + subseq r4, r8, r8, lsl #2 │ │ │ │ + ldrsbeq r4, [r8], #-4 │ │ │ │ + @ instruction: 0x00584098 │ │ │ │ + subseq r4, r8, r0, lsl #2 │ │ │ │ │ │ │ │ 00293ff8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ @@ -182848,15 +182848,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #432] @ 29425c │ │ │ │ ldr r2, [pc, #432] @ 294260 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e1d8c │ │ │ │ ldr r2, [pc, #408] @ 294264 │ │ │ │ ldr r3, [pc, #384] @ 294250 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -182881,15 +182881,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #372 @ 0x174 │ │ │ │ str r6, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r0, [r0] │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ b 2940bc │ │ │ │ ldrb r3, [r7, #2] │ │ │ │ cmp r3, #76 @ 0x4c │ │ │ │ bne 294094 │ │ │ │ ldrb r3, [r7, #3] │ │ │ │ cmp r3, #70 @ 0x46 │ │ │ │ bne 294094 │ │ │ │ @@ -182926,57 +182926,57 @@ │ │ │ │ str ip, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #368 @ 0x170 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ b 2940c4 │ │ │ │ ldr r2, [pc, #128] @ 294280 │ │ │ │ ldr r3, [pc, #128] @ 294284 │ │ │ │ ldr r1, [pc, #128] @ 294288 │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, r6} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 29428c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2940bc │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr ip, [pc, #96] @ 294290 │ │ │ │ ldr r3, [pc, #96] @ 294294 │ │ │ │ ldr r1, [pc, #96] @ 294298 │ │ │ │ ldr r2, [pc, #96] @ 29429c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ b 294128 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r7, r4, ror #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x00584094 │ │ │ │ - rsbeq r3, sl, r8, lsl #7 │ │ │ │ - subseq r4, r8, r8, lsr r0 │ │ │ │ + subseq r4, r8, r4, lsl #1 │ │ │ │ + rsbeq r3, sl, r8, ror r3 │ │ │ │ + subseq r4, r8, r8, lsr #32 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ rsbseq r7, r7, r0, lsr r3 │ │ │ │ - subseq r4, r8, r0 │ │ │ │ - rsbeq r3, sl, r8, lsl r3 │ │ │ │ - subseq r3, r8, ip, asr #31 │ │ │ │ - subseq r3, r8, r8, lsr pc │ │ │ │ - rsbeq r3, sl, ip, asr r2 │ │ │ │ - subseq r3, r8, r0, lsl pc │ │ │ │ - subseq r3, r8, ip, lsr pc │ │ │ │ - rsbeq r3, sl, r8, lsr #4 │ │ │ │ - ldrsbeq r3, [r8], #-228 @ 0xffffff1c │ │ │ │ + ldrsheq r3, [r8], #-240 @ 0xffffff10 │ │ │ │ + rsbeq r3, sl, r8, lsl #6 │ │ │ │ + ldrheq r3, [r8], #-252 @ 0xffffff04 │ │ │ │ + subseq r3, r8, r8, lsr #30 │ │ │ │ + rsbeq r3, sl, ip, asr #4 │ │ │ │ + subseq r3, r8, r0, lsl #30 │ │ │ │ + subseq r3, r8, ip, lsr #30 │ │ │ │ + rsbeq r3, sl, r8, lsl r2 │ │ │ │ + subseq r3, r8, r4, asr #29 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - subseq r3, r8, r0, ror #29 │ │ │ │ - strdeq r3, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ - subseq r3, r8, ip, lsr #29 │ │ │ │ + ldrsbeq r3, [r8], #-224 @ 0xffffff20 │ │ │ │ + rsbeq r3, sl, r8, ror #3 │ │ │ │ + @ instruction: 0x00583e9c │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ │ │ │ │ 002942a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -183113,21 +183113,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ bl 1e30dc <__printf_chk@plt> │ │ │ │ b 294474 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r7, ip, lsr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xfffff164 │ │ │ │ - subseq ip, r7, ip, lsl #31 │ │ │ │ + subseq ip, r7, ip, ror pc │ │ │ │ @ instruction: 0xfffff208 │ │ │ │ ldrsheq r6, [r7], #-248 @ 0xffffff08 @ │ │ │ │ - subseq r3, r8, r8, asr #26 │ │ │ │ - ldrsbeq r3, [r8], #-196 @ 0xffffff3c │ │ │ │ - subseq r3, r8, r0, lsl #26 │ │ │ │ - ldrheq r3, [r8], #-204 @ 0xffffff34 │ │ │ │ + subseq r3, r8, r8, lsr sp │ │ │ │ + subseq r3, r8, r4, asr #25 │ │ │ │ + ldrsheq r3, [r8], #-192 @ 0xffffff40 │ │ │ │ + subseq r3, r8, ip, lsr #25 │ │ │ │ │ │ │ │ 002944f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -183219,15 +183219,15 @@ │ │ │ │ b 2945c8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r7, ip, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r7, r8, lsr #29 │ │ │ │ rsbseq r6, r7, ip, lsl lr │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r3, r8, r0, lsr #23 │ │ │ │ + @ instruction: 0x00583b90 │ │ │ │ │ │ │ │ 00294678 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #536] @ 2948a8 │ │ │ │ @@ -183366,19 +183366,19 @@ │ │ │ │ bl 1e136c │ │ │ │ b 294848 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r7, ip, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r7, r4, asr sp │ │ │ │ rsbseq r6, r7, r0, lsr #26 │ │ │ │ - @ instruction: 0x00583a90 │ │ │ │ + subseq r3, r8, r0, lsl #21 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r3, r8, r0, lsr sl │ │ │ │ - subseq r3, r8, ip, asr #19 │ │ │ │ - subseq r3, r8, r0, lsl #20 │ │ │ │ + subseq r3, r8, r0, lsr #20 │ │ │ │ + ldrheq r3, [r8], #-156 @ 0xffffff64 │ │ │ │ + ldrsheq r3, [r8], #-144 @ 0xffffff70 │ │ │ │ │ │ │ │ 002948cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3856] @ 0xf10 │ │ │ │ mov r7, r2 │ │ │ │ @@ -183396,26 +183396,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [pc, #840] @ 294c60 │ │ │ │ ldr sl, [sp, #248] @ 0xf8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r9, [sp, #252] @ 0xfc │ │ │ │ mov r5, r0 │ │ │ │ - bl 58290c │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5828fc │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #812] @ 294c64 │ │ │ │ ldr r2, [pc, #812] @ 294c68 │ │ │ │ ldr r1, [pc, #812] @ 294c6c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #100 @ 0x64 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ @@ -183603,28 +183603,28 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 293abc │ │ │ │ b 294c10 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r7, r8, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r7, r4, ror #21 │ │ │ │ - strdeq r2, [sl], #-168 @ 0xffffff58 @ │ │ │ │ - ldrheq r4, [r7], #-44 @ 0xffffffd4 │ │ │ │ - subseq r4, r7, r8, lsl #16 │ │ │ │ + rsbeq r2, sl, r8, ror #21 │ │ │ │ + subseq r4, r7, ip, lsr #5 │ │ │ │ + ldrsheq r4, [r7], #-120 @ 0xffffff88 │ │ │ │ addeq r6, r2, ip, lsr r8 │ │ │ │ - rsbeq r7, r0, r0, lsl #1 │ │ │ │ - @ instruction: 0x00583890 │ │ │ │ + rsbeq r7, r0, r0, ror r0 │ │ │ │ + subseq r3, r8, r0, lsl #17 │ │ │ │ umulleq r6, r2, r0, r7 │ │ │ │ - subseq r3, r8, ip, lsr #16 │ │ │ │ + subseq r3, r8, ip, lsl r8 │ │ │ │ ldrheq r6, [r7], #-140 @ 0xffffff74 @ │ │ │ │ ldrdeq r6, [r2], r0 │ │ │ │ - subseq r3, r8, r4, ror #14 │ │ │ │ + subseq r3, r8, r4, asr r7 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrheq r3, [r8], #-108 @ 0xffffff94 │ │ │ │ - ldrsbeq r3, [r8], #-100 @ 0xffffff9c │ │ │ │ + subseq r3, r8, ip, lsr #13 │ │ │ │ + subseq r3, r8, r4, asr #13 │ │ │ │ │ │ │ │ 00294c9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -183703,15 +183703,15 @@ │ │ │ │ bl 1e3580 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1d8c │ │ │ │ cmp r4, #0 │ │ │ │ blt 294e2c │ │ │ │ mov r0, r6 │ │ │ │ - bl 53d278 │ │ │ │ + bl 53d26c │ │ │ │ asr r3, r4, #31 │ │ │ │ cmp r0, r4 │ │ │ │ sbcs r1, r1, r3 │ │ │ │ bcc 294e2c │ │ │ │ cmp r4, #0 │ │ │ │ bne 294e60 │ │ │ │ mov r0, r4 │ │ │ │ @@ -183730,15 +183730,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 53f6b0 │ │ │ │ + bl 53f6a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 294da4 │ │ │ │ b 294e2c │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ @@ -183833,25 +183833,25 @@ │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #192] @ 0xc0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r8, [sp, #196] @ 0xc4 │ │ │ │ mov r7, r0 │ │ │ │ ldr sl, [sp, #184] @ 0xb8 │ │ │ │ ldrb fp, [sp, #200] @ 0xc8 │ │ │ │ - bl 58290c │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5828fc │ │ │ │ + bl 5893e0 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr r2, [pc, #464] @ 2951c0 │ │ │ │ ldr r1, [pc, #464] @ 2951c4 │ │ │ │ add r3, r9, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ bl 1e1060 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e35c8 │ │ │ │ ldrd r2, [sp, #176] @ 0xb0 │ │ │ │ @@ -183953,25 +183953,25 @@ │ │ │ │ add r3, r9, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1078 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r7, ip, asr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, sl, r0, asr r4 │ │ │ │ - subseq r3, r7, ip, lsl #24 │ │ │ │ - subseq r4, r7, r8, asr r1 │ │ │ │ + rsbeq r2, sl, r0, asr #8 │ │ │ │ + ldrsheq r3, [r7], #-188 @ 0xffffff44 │ │ │ │ + subseq r4, r7, r8, asr #2 │ │ │ │ addeq r6, r2, r4, ror #3 │ │ │ │ - subseq r3, r8, r8, lsr #5 │ │ │ │ + @ instruction: 0x00583298 │ │ │ │ addeq r6, r2, r4, ror #2 │ │ │ │ ldrsbeq r6, [r7], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq r3, r8, r4, asr #3 │ │ │ │ + ldrheq r3, [r8], #-20 @ 0xffffffec │ │ │ │ strdeq r6, [r2], r4 │ │ │ │ - subseq r3, r8, r8, lsr #3 │ │ │ │ - subseq r2, r8, r0, asr pc │ │ │ │ + @ instruction: 0x00583198 │ │ │ │ + subseq r2, r8, r0, asr #30 │ │ │ │ andeq r0, r0, pc, ror #8 │ │ │ │ │ │ │ │ 002951ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -184010,15 +184010,15 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r3, fp, ip, ror pc │ │ │ │ + subseq r3, fp, ip, ror #30 │ │ │ │ │ │ │ │ 0029529c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ @@ -184539,20 +184539,20 @@ │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00775d90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r7, r8, lsr sp │ │ │ │ ldrsheq r5, [r7], #-200 @ 0xffffff38 @ │ │ │ │ ldrpl r0, [r9], -r7, lsr #10 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r2, r8, ip, lsr fp │ │ │ │ - subseq r2, r8, r0, lsr fp │ │ │ │ - subseq r2, r8, ip, lsr sl │ │ │ │ - ldrheq r2, [r8], #-156 @ 0xffffff64 │ │ │ │ + subseq r2, r8, ip, lsr #22 │ │ │ │ + subseq r2, r8, r0, lsr #22 │ │ │ │ + subseq r2, r8, ip, lsr #20 │ │ │ │ + subseq r2, r8, ip, lsr #19 │ │ │ │ strbeq r0, [r0], #-128 @ 0xffffff80 │ │ │ │ - ldrsbeq r2, [r8], #-140 @ 0xffffff74 │ │ │ │ + subseq r2, r8, ip, asr #17 │ │ │ │ │ │ │ │ 00295aec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -185331,15 +185331,15 @@ │ │ │ │ str r7, [sp, #16] │ │ │ │ strb r4, [sp, #172] @ 0xac │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ - bl 54ed70 │ │ │ │ + bl 54ed60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 296b1c │ │ │ │ cmp r7, fp │ │ │ │ bcc 296acc │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ @@ -185550,20 +185550,20 @@ │ │ │ │ add r7, r7, r3 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ cmp fp, r3 │ │ │ │ beq 296778 │ │ │ │ ldr r0, [r7] │ │ │ │ mov r1, sl │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ mov r1, sl │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r7, #4] │ │ │ │ add r0, r5, r0 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ add r3, r4, r0 │ │ │ │ mul r3, sl, r3 │ │ │ │ add r3, r3, #12 │ │ │ │ cmp r8, r3 │ │ │ │ bcs 296a54 │ │ │ │ b 29678c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -185590,15 +185590,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ sub r7, fp, r7 │ │ │ │ adc r3, r3, #0 │ │ │ │ ldr r0, [sp, #136] @ 0x88 │ │ │ │ str r7, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 54f04c │ │ │ │ + bl 54f03c │ │ │ │ cmp r0, #0 │ │ │ │ beq 296718 │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #108] @ 0x6c │ │ │ │ bl 1e3838 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 1e136c │ │ │ │ @@ -185697,29 +185697,29 @@ │ │ │ │ rsbseq r5, r7, r0, lsr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r7, r8, ror r6 │ │ │ │ rsbseq r5, r7, r4, ror #11 │ │ │ │ @ instruction: 0xffffd1a8 │ │ │ │ @ instruction: 0xffffd090 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - subseq r2, r8, r4, ror #1 │ │ │ │ - subseq r2, r8, ip, lsl #1 │ │ │ │ - rsbeq r0, sl, ip, ror ip │ │ │ │ - subseq r1, r8, ip, lsr #25 │ │ │ │ - subseq r1, r8, r8, ror #25 │ │ │ │ + ldrsbeq r2, [r8], #-4 │ │ │ │ + subseq r2, r8, ip, ror r0 │ │ │ │ + rsbeq r0, sl, ip, ror #24 │ │ │ │ + @ instruction: 0x00581c9c │ │ │ │ + ldrsbeq r1, [r8], #-200 @ 0xffffff38 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r0, ror #3 │ │ │ │ - ldrheq r1, [r8], #-48 @ 0xffffffd0 │ │ │ │ + subseq r1, r8, r0, lsr #7 │ │ │ │ bge fed4178c <__bss_end__@@Base+0xfe260a58> │ │ │ │ bge fed41794 <__bss_end__@@Base+0xfe260a60> │ │ │ │ - rsbeq pc, r9, ip, lsr lr @ │ │ │ │ - subseq r0, r8, ip, ror #28 │ │ │ │ - subseq r0, r8, r8, lsr #29 │ │ │ │ + rsbeq pc, r9, ip, lsr #28 │ │ │ │ + subseq r0, r8, ip, asr lr │ │ │ │ + @ instruction: 0x00580e98 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - @ instruction: 0x00580c94 │ │ │ │ + subseq r0, r8, r4, lsl #25 │ │ │ │ @ instruction: 0xffffb790 │ │ │ │ add r6, r6, #64 @ 0x40 │ │ │ │ cmp r3, r6 │ │ │ │ beq 296e8c │ │ │ │ ldr r2, [r6, #4] │ │ │ │ cmp r2, #2 │ │ │ │ bne 296cfc │ │ │ │ @@ -186201,15 +186201,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ - bl 54ed70 │ │ │ │ + bl 54ed60 │ │ │ │ cmp r0, #0 │ │ │ │ bne 297a84 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r3 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ sbcs r3, sl, r3 │ │ │ │ bcc 297a24 │ │ │ │ @@ -186526,23 +186526,23 @@ │ │ │ │ cmpeq r2, r3 │ │ │ │ beq 297528 │ │ │ │ ldr r0, [r6] │ │ │ │ mov r2, sl │ │ │ │ adds r0, r0, r7 │ │ │ │ mov r3, r9 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r4, r1 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r1, r8, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ adds r0, r5, r0 │ │ │ │ mul r3, r0, r9 │ │ │ │ adc r4, r4, r1 │ │ │ │ umull r1, ip, r0, sl │ │ │ │ mla r3, sl, r4, r3 │ │ │ │ adds r1, r1, #12 │ │ │ │ @@ -186576,15 +186576,15 @@ │ │ │ │ sbc lr, ip, sl │ │ │ │ add ip, sp, #16 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r6, [sp, #8] │ │ │ │ ldr r0, [sp, #152] @ 0x98 │ │ │ │ str lr, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 54f04c │ │ │ │ + bl 54f03c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2974bc │ │ │ │ mvn fp, #0 │ │ │ │ ldr r0, [sp, #128] @ 0x80 │ │ │ │ bl 1e3838 │ │ │ │ ldr r0, [sp, #132] @ 0x84 │ │ │ │ bl 1e136c │ │ │ │ @@ -186970,19 +186970,19 @@ │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ bl 1e2bcc │ │ │ │ mvn fp, #0 │ │ │ │ b 295e10 │ │ │ │ @ instruction: 0xffffb64c │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq fp, r0, fp, lsr #21 │ │ │ │ - rsbeq pc, r9, ip, lsr #8 │ │ │ │ - subseq r0, r8, r8, asr r4 │ │ │ │ + rsbeq pc, r9, ip, lsl r4 @ │ │ │ │ + subseq r0, r8, r8, asr #8 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ - rsbeq pc, r9, ip, asr #7 │ │ │ │ - ldrsheq r0, [r8], #-52 @ 0xffffffcc │ │ │ │ + strheq pc, [r9], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq r0, r8, r4, ror #7 │ │ │ │ │ │ │ │ 002980b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -187073,15 +187073,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsbeq r0, [r8], #-32 @ 0xffffffe0 │ │ │ │ + subseq r0, r8, r0, asr #5 │ │ │ │ │ │ │ │ 00298228 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, r1 │ │ │ │ @@ -187099,15 +187099,15 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r0, r8, r8, ror r2 │ │ │ │ + subseq r0, r8, r8, ror #4 │ │ │ │ │ │ │ │ 00298288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #616] @ 298508 │ │ │ │ @@ -187140,29 +187140,29 @@ │ │ │ │ bne 2982f0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2983d4 │ │ │ │ ldrd r2, [r4, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 543d04 │ │ │ │ + bl 543cf8 │ │ │ │ ldrd r0, [sp, #16] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ orr r3, r3, r0 │ │ │ │ orr r2, r2, r1 │ │ │ │ orrs r3, r3, r2 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ moveq r3, #0 │ │ │ │ beq 298354 │ │ │ │ ldrb r3, [r0, #21] │ │ │ │ cmp r3, #0 │ │ │ │ ldrbne r3, [r0, #23] │ │ │ │ str r3, [r4, #28] │ │ │ │ - bl 53d258 │ │ │ │ + bl 53d24c │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2982fc │ │ │ │ cmp r9, #0 │ │ │ │ bne 2984fc │ │ │ │ ldr r0, [pc, #412] @ 298514 │ │ │ │ mov r1, #0 │ │ │ │ @@ -187191,15 +187191,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ cmp r5, #0 │ │ │ │ beq 2983ec │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r5, #24] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2983fc │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ mov r5, r4 │ │ │ │ mov r1, r0 │ │ │ │ b 298314 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ adds r2, r2, r1 │ │ │ │ @@ -187215,49 +187215,49 @@ │ │ │ │ beq 2984e4 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2984f0 │ │ │ │ ldr r0, [pc, #216] @ 298520 │ │ │ │ ldr r9, [pc, #216] @ 298524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cba78 │ │ │ │ + bl 7cba68 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r1, [r5] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r5, #52] @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 7cba78 │ │ │ │ + bl 7cba68 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r2, [r4, #48] @ 0x30 │ │ │ │ ldr r1, [r4] │ │ │ │ adds ip, r3, r2 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ adc ip, r3, #0 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 7cba78 │ │ │ │ + bl 7cba68 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ cmp r1, #0 │ │ │ │ movne r5, r4 │ │ │ │ movne r9, #1 │ │ │ │ bne 298314 │ │ │ │ mov r9, #1 │ │ │ │ b 2983ec │ │ │ │ ldr r0, [pc, #96] @ 298528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r0, [pc, #88] @ 29852c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cba78 │ │ │ │ + bl 7cba68 │ │ │ │ ldr r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 298434 │ │ │ │ ldr r1, [pc, #68] @ 298530 │ │ │ │ add r1, pc, r1 │ │ │ │ b 298440 │ │ │ │ ldr r1, [pc, #60] @ 298534 │ │ │ │ @@ -187268,20 +187268,20 @@ │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r7, r8, asr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r8, ip, lsl #19 │ │ │ │ @ instruction: 0xffffb7a8 │ │ │ │ ldrdeq r2, [r2], ip │ │ │ │ rsbseq r3, r7, r0, rrx │ │ │ │ - subseq r0, r8, ip, ror #3 │ │ │ │ - subseq r0, r8, r0, lsl r2 │ │ │ │ - subseq r0, r8, ip, lsl r0 │ │ │ │ - subseq r0, r8, r4, lsr r0 │ │ │ │ - subseq pc, r7, ip, ror #31 │ │ │ │ - subseq pc, r7, r0, ror #31 │ │ │ │ + ldrsbeq r0, [r8], #-28 @ 0xffffffe4 │ │ │ │ + subseq r0, r8, r0, lsl #4 │ │ │ │ + subseq r0, r8, ip │ │ │ │ + subseq r0, r8, r4, lsr #32 │ │ │ │ + ldrsbeq pc, [r7], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsbeq pc, [r7], #-240 @ 0xffffff10 @ │ │ │ │ │ │ │ │ 00298538 : │ │ │ │ ldr r3, [pc, #16] @ 298550 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r3, #4] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -187748,15 +187748,15 @@ │ │ │ │ mov r4, #0 │ │ │ │ b 29885c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00772c9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r8, ip, lsr #9 │ │ │ │ rsbseq r2, r7, r4, asr #24 │ │ │ │ - rsbeq lr, r9, r2, lsr ip │ │ │ │ + rsbeq lr, r9, r2, lsr #24 │ │ │ │ andeq r4, r0, r0, asr #20 │ │ │ │ rsbseq r2, r7, r8, lsl #23 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00298c88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ @@ -188184,17 +188184,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 299330 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 299334 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq lr, r9, r4, lsr #2 │ │ │ │ - subseq pc, r7, r4, lsl #7 │ │ │ │ - @ instruction: 0x0057f398 │ │ │ │ + rsbeq lr, r9, r4, lsl r1 │ │ │ │ + subseq pc, r7, r4, ror r3 @ │ │ │ │ + subseq pc, r7, r8, lsl #7 │ │ │ │ andeq r0, r0, r9, lsl #2 │ │ │ │ │ │ │ │ 00299338 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -188240,15 +188240,15 @@ │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ add r9, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 2994f4 │ │ │ │ ldr r7, [r7, #16] │ │ │ │ @@ -188265,55 +188265,55 @@ │ │ │ │ str r1, [sp, #4] │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ - bl 54acc0 │ │ │ │ + bl 54acb0 │ │ │ │ cmp r0, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ beq 299498 │ │ │ │ ldr r1, [pc, #196] @ 299544 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 53b8a8 │ │ │ │ + bl 53b89c │ │ │ │ ldr r4, [sp, #64] @ 0x40 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 299510 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 2993bc │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r5, [r6] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 2993bc │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r3, [pc, #100] @ 299548 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c44c4 │ │ │ │ + bl 7c44b4 │ │ │ │ b 2993bc │ │ │ │ ldr r3, [pc, #80] @ 29954c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ b 29941c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #56] @ 299550 │ │ │ │ ldr r1, [pc, #56] @ 299554 │ │ │ │ ldr r0, [pc, #56] @ 299558 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -188324,17 +188324,17 @@ │ │ │ │ rsbseq r2, r7, r4, lsr #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r7, ip, asr #32 │ │ │ │ rsbseq r2, r7, r8, lsr r0 │ │ │ │ @ instruction: 0xfffffdd0 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ - rsbeq sp, r9, r8, lsl pc │ │ │ │ - subseq r9, r7, r0, lsl r1 │ │ │ │ - subseq r9, r7, r4, lsr #2 │ │ │ │ + rsbeq sp, r9, r8, lsl #30 │ │ │ │ + subseq r9, r7, r0, lsl #2 │ │ │ │ + subseq r9, r7, r4, lsl r1 │ │ │ │ │ │ │ │ 0029955c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r0, [pc, #288] @ 299694 │ │ │ │ @@ -188350,15 +188350,15 @@ │ │ │ │ ldr r7, [pc, #256] @ 29969c │ │ │ │ ldr r8, [pc, #256] @ 2996a0 │ │ │ │ ldr r6, [pc, #256] @ 2996a4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ add r6, pc, r6 │ │ │ │ b 2995dc │ │ │ │ - bl 53d2f8 │ │ │ │ + bl 53d2ec │ │ │ │ ldr ip, [r4] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1ae0 │ │ │ │ @@ -188378,15 +188378,15 @@ │ │ │ │ ldr r2, [r4, #32] │ │ │ │ stm sp, {ip, lr} │ │ │ │ bl 1e1ae0 │ │ │ │ ldr r4, [r4, #56] @ 0x38 │ │ │ │ cmp r4, #0 │ │ │ │ bne 2995dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7b2268 │ │ │ │ + bl 7b2258 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29963c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e0f1c │ │ │ │ mov r0, r4 │ │ │ │ @@ -188407,21 +188407,21 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, lr} │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ bl 1e1ae0 │ │ │ │ b 2995d0 │ │ │ │ - ldrsheq r5, [pc], #-92 @ │ │ │ │ + subseq r5, pc, ip, ror #11 │ │ │ │ ldrsbeq r0, [r8], #-108 @ 0xffffff94 @ │ │ │ │ - subseq pc, r7, r4, ror #2 │ │ │ │ - subseq pc, r7, r4, lsr r1 @ │ │ │ │ - subseq pc, r7, r4, lsl r1 @ │ │ │ │ - subseq sl, pc, ip, asr #13 │ │ │ │ - ldrsbeq ip, [r8], #-240 @ 0xffffff10 │ │ │ │ + subseq pc, r7, r4, asr r1 @ │ │ │ │ + subseq pc, r7, r4, lsr #2 │ │ │ │ + subseq pc, r7, r4, lsl #2 │ │ │ │ + ldrheq sl, [pc], #-108 @ │ │ │ │ + subseq ip, r8, r0, asr #31 │ │ │ │ │ │ │ │ 002996b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -188491,40 +188491,40 @@ │ │ │ │ ldr r6, [pc, #120] @ 299838 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r8 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ ldm r3, {r9, sl} │ │ │ │ - bl 560ea8 │ │ │ │ + bl 560e98 │ │ │ │ mov r2, #32 │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp sl, r3 │ │ │ │ cmpeq r9, r0 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ moveq r2, #42 @ 0x2a │ │ │ │ ldrd r0, [r3] │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 2997c8 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 744ae8 │ │ │ │ - subseq lr, r7, ip, ror #30 │ │ │ │ - subseq lr, r7, r8, ror pc │ │ │ │ + b 744ad8 │ │ │ │ + subseq lr, r7, ip, asr pc │ │ │ │ + subseq lr, r7, r8, ror #30 │ │ │ │ │ │ │ │ 0029983c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #708] @ 299b18 │ │ │ │ @@ -188562,15 +188562,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #576] @ 299b24 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ cmp r7, #0 │ │ │ │ beq 299b08 │ │ │ │ ldr r9, [pc, #556] @ 299b28 │ │ │ │ ldr r8, [pc, #556] @ 299b2c │ │ │ │ ldr sl, [pc, #556] @ 299b30 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -188604,129 +188604,129 @@ │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ beq 299b08 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2999c8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r6, #4] │ │ │ │ ldr r1, [pc, #356] @ 299b34 │ │ │ │ ldr r4, [r3, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299914 │ │ │ │ ldr r1, [pc, #328] @ 299b38 │ │ │ │ ldrd r2, [r4, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299920 │ │ │ │ ldr r1, [pc, #300] @ 299b3c │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29992c │ │ │ │ ldr r1, [pc, #272] @ 299b40 │ │ │ │ ldrd r2, [r4, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299938 │ │ │ │ ldr r1, [pc, #244] @ 299b44 │ │ │ │ ldrd r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299944 │ │ │ │ ldr r1, [pc, #216] @ 299b48 │ │ │ │ ldrd r2, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299950 │ │ │ │ ldr r1, [pc, #188] @ 299b4c │ │ │ │ ldrd r2, [r4, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29995c │ │ │ │ ldr r1, [pc, #160] @ 299b50 │ │ │ │ ldrd r2, [r4, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #112] @ 0x70 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299968 │ │ │ │ ldr r1, [pc, #132] @ 299b54 │ │ │ │ ldrd r2, [r4, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 299974 │ │ │ │ ldr r1, [pc, #104] @ 299b58 │ │ │ │ ldrd r2, [r4, #136] @ 0x88 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 299980 │ │ │ │ mov r0, r7 │ │ │ │ - bl 745440 │ │ │ │ + bl 745430 │ │ │ │ b 299898 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r7, r8, lsr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r7, ip, asr fp │ │ │ │ - subseq lr, r7, r8, ror #28 │ │ │ │ - subseq lr, r7, r0, ror #28 │ │ │ │ - subseq lr, r7, ip, ror #28 │ │ │ │ - subseq lr, r7, r0, lsl #29 │ │ │ │ - subseq lr, r7, ip, asr #27 │ │ │ │ - subseq lr, r7, r8, asr #27 │ │ │ │ - subseq lr, r7, r0, asr #27 │ │ │ │ + subseq lr, r7, r8, asr lr │ │ │ │ + subseq lr, r7, r0, asr lr │ │ │ │ + subseq lr, r7, ip, asr lr │ │ │ │ + subseq lr, r7, r0, ror lr │ │ │ │ + ldrheq lr, [r7], #-220 @ 0xffffff24 │ │ │ │ ldrheq lr, [r7], #-216 @ 0xffffff28 │ │ │ │ ldrheq lr, [r7], #-208 @ 0xffffff30 │ │ │ │ subseq lr, r7, r8, lsr #27 │ │ │ │ - @ instruction: 0x0057ed9c │ │ │ │ - @ instruction: 0x0057ed94 │ │ │ │ + subseq lr, r7, r0, lsr #27 │ │ │ │ + @ instruction: 0x0057ed98 │ │ │ │ subseq lr, r7, ip, lsl #27 │ │ │ │ subseq lr, r7, r4, lsl #27 │ │ │ │ + subseq lr, r7, ip, ror sp │ │ │ │ + subseq lr, r7, r4, ror sp │ │ │ │ │ │ │ │ 00299b5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #664] @ 299e0c │ │ │ │ @@ -188760,101 +188760,101 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 299d08 │ │ │ │ ldr r2, [pc, #572] @ 299e28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #568] @ 299e2c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299d70 │ │ │ │ ldr r2, [pc, #540] @ 299e30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #536] @ 299e34 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #18] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299d88 │ │ │ │ ldr r2, [pc, #508] @ 299e38 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #504] @ 299e3c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #19] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299d7c │ │ │ │ ldr r2, [pc, #476] @ 299e40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #472] @ 299e44 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r2, [r3, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 299cac │ │ │ │ ldrb r3, [r3, #21] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299d94 │ │ │ │ ldr r2, [pc, #432] @ 299e48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #428] @ 299e4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r1, [r3, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r1, [pc, #400] @ 299e50 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a9be8 │ │ │ │ + bl 7a9bd8 │ │ │ │ ldr r1, [pc, #372] @ 299e54 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1e136c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a9df8 │ │ │ │ + bl 7a9de8 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 299da0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, #0 │ │ │ │ - bl 7b2124 │ │ │ │ + bl 7b2114 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, r2, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 6f5a20 │ │ │ │ + bl 6f5a10 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r8 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 299be4 │ │ │ │ ldr r2, [pc, #236] @ 299e58 │ │ │ │ add r2, pc, r2 │ │ │ │ b 299bec │ │ │ │ @@ -188869,17 +188869,17 @@ │ │ │ │ b 299c3c │ │ │ │ ldr r2, [pc, #204] @ 299e68 │ │ │ │ add r2, pc, r2 │ │ │ │ b 299c98 │ │ │ │ ldr r1, [pc, #196] @ 299e6c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 74532c │ │ │ │ + bl 74531c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4418 │ │ │ │ ldr r2, [pc, #164] @ 299e70 │ │ │ │ ldr r3, [pc, #64] @ 299e10 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -188897,99 +188897,99 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r7, r8, lsl #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r7, r4, asr r8 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ + subseq lr, r7, r4, lsr #25 │ │ │ │ ldrheq lr, [r7], #-196 @ 0xffffff3c │ │ │ │ - subseq lr, r7, r4, asr #25 │ │ │ │ andeq r1, r0, ip, lsl fp │ │ │ │ - rsbeq r5, r1, ip, asr r8 │ │ │ │ - ldrheq lr, [r7], #-204 @ 0xffffff34 │ │ │ │ - rsbeq r5, r1, r4, lsr r8 │ │ │ │ - subseq lr, r7, r4, lsr #25 │ │ │ │ - rsbeq r5, r1, ip, lsl #16 │ │ │ │ - subseq lr, r7, r8, lsl #25 │ │ │ │ - rsbeq r5, r1, r4, ror #15 │ │ │ │ - subseq lr, r7, r0, ror ip │ │ │ │ - strheq r5, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - subseq lr, r7, ip, asr #24 │ │ │ │ - subseq lr, r7, r0, asr #24 │ │ │ │ - subseq lr, r7, ip, lsr #24 │ │ │ │ - subseq r4, r7, r8, lsl r5 │ │ │ │ - subseq r4, r7, ip, lsl #10 │ │ │ │ - subseq r4, r7, r0, lsl #10 │ │ │ │ - ldrsheq r4, [r7], #-68 @ 0xffffffbc │ │ │ │ - subseq r4, r7, r8, ror #9 │ │ │ │ - rsbeq r3, r5, r8, ror r4 │ │ │ │ + rsbeq r5, r1, ip, asr #16 │ │ │ │ + subseq lr, r7, ip, lsr #25 │ │ │ │ + rsbeq r5, r1, r4, lsr #16 │ │ │ │ + @ instruction: 0x0057ec94 │ │ │ │ + strdeq r5, [r1], #-124 @ 0xffffff84 @ │ │ │ │ + subseq lr, r7, r8, ror ip │ │ │ │ + ldrdeq r5, [r1], #-116 @ 0xffffff8c @ │ │ │ │ + subseq lr, r7, r0, ror #24 │ │ │ │ + rsbeq r5, r1, r0, lsr #15 │ │ │ │ + subseq lr, r7, ip, lsr ip │ │ │ │ + subseq lr, r7, r0, lsr ip │ │ │ │ + subseq lr, r7, ip, lsl ip │ │ │ │ + subseq r4, r7, r8, lsl #10 │ │ │ │ + ldrsheq r4, [r7], #-76 @ 0xffffffb4 │ │ │ │ + ldrsheq r4, [r7], #-64 @ 0xffffffc0 │ │ │ │ + subseq r4, r7, r4, ror #9 │ │ │ │ + ldrsbeq r4, [r7], #-72 @ 0xffffffb8 │ │ │ │ + rsbeq r3, r5, r8, ror #8 │ │ │ │ rsbseq r1, r7, r0, lsr r6 │ │ │ │ │ │ │ │ 00299e74 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 29bae0 │ │ │ │ ldr r1, [pc, #112] @ 299f08 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ cmp r3, #0 │ │ │ │ beq 299eec │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 299ee0 │ │ │ │ ldr r2, [pc, #72] @ 299f0c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #68] @ 299f10 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 744e24 │ │ │ │ + b 744e14 │ │ │ │ ldr r2, [pc, #44] @ 299f14 │ │ │ │ add r2, pc, r2 │ │ │ │ b 299ec4 │ │ │ │ ldr r1, [pc, #36] @ 299f18 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 744e24 │ │ │ │ - subseq lr, r7, ip, lsl #21 │ │ │ │ - subseq r6, r7, ip, asr r7 │ │ │ │ - subseq ip, fp, r8, ror #15 │ │ │ │ - rsbeq r9, r2, r8, lsl #3 │ │ │ │ - subseq lr, r7, ip, lsr sl │ │ │ │ + b 744e14 │ │ │ │ + subseq lr, r7, ip, ror sl │ │ │ │ + subseq r6, r7, ip, asr #14 │ │ │ │ + ldrsbeq ip, [fp], #-120 @ 0xffffff88 │ │ │ │ + rsbeq r9, r2, r8, ror r1 │ │ │ │ + subseq lr, r7, ip, lsr #20 │ │ │ │ │ │ │ │ 00299f1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #0 │ │ │ │ bl 29bb4c │ │ │ │ ldr r1, [pc, #28] @ 299f5c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 744d6c │ │ │ │ - subseq ip, fp, r8, ror r7 │ │ │ │ + b 744d5c │ │ │ │ + subseq ip, fp, r8, ror #14 │ │ │ │ │ │ │ │ 00299f60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #180] @ 29a02c │ │ │ │ @@ -189014,17 +189014,17 @@ │ │ │ │ ldrd r2, [r5] │ │ │ │ ldr r1, [pc, #108] @ 29a034 │ │ │ │ lsr r2, r2, #20 │ │ │ │ orr r2, r2, r3, lsl #12 │ │ │ │ mov r0, r4 │ │ │ │ asr r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74549c │ │ │ │ + bl 74548c │ │ │ │ ldr r2, [pc, #76] @ 29a038 │ │ │ │ ldr r3, [pc, #64] @ 29a030 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -189037,15 +189037,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r7, r4, lsl #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq lr, r7, ip, ror #18 │ │ │ │ + subseq lr, r7, ip, asr r9 │ │ │ │ rsbseq r1, r7, r0, lsl r4 │ │ │ │ │ │ │ │ 0029a03c : │ │ │ │ mov r0, #0 │ │ │ │ b 29bbac │ │ │ │ │ │ │ │ 0029a044 : │ │ │ │ @@ -189066,31 +189066,31 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b43fc │ │ │ │ + bl 7b43ec │ │ │ │ ldr r1, [pc, #232] @ 29a184 │ │ │ │ mov r9, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #212] @ 29a188 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b43fc │ │ │ │ + bl 7b43ec │ │ │ │ str r9, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 560ea8 │ │ │ │ + bl 560e98 │ │ │ │ subs ip, r0, #0 │ │ │ │ blt 29a160 │ │ │ │ str ip, [sp, #8] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #12] │ │ │ │ add ip, sp, #24 │ │ │ │ str ip, [sp, #16] │ │ │ │ @@ -189121,24 +189121,24 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #40] @ 29a190 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 29a11c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00771398 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, pc, ip, ror sl @ │ │ │ │ - subseq ip, ip, r0, lsr r6 │ │ │ │ - ldrsheq fp, [sp], #-160 @ 0xffffff60 │ │ │ │ + subseq r0, pc, ip, ror #20 │ │ │ │ + subseq ip, ip, r0, lsr #12 │ │ │ │ + subseq fp, sp, r0, ror #21 │ │ │ │ ldrsbeq r1, [r7], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsheq lr, [r7], #-112 @ 0xffffff90 │ │ │ │ + subseq lr, r7, r0, ror #15 │ │ │ │ │ │ │ │ 0029a194 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #200] @ 29a274 │ │ │ │ @@ -189150,25 +189150,25 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r7, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b43fc │ │ │ │ + bl 7b43ec │ │ │ │ ldr r1, [pc, #156] @ 29a280 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #140] @ 29a284 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b43fc │ │ │ │ + bl 7b43ec │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r3, [sp, #8] │ │ │ │ bl 43d1d0 │ │ │ │ @@ -189191,17 +189191,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r7, r0, asr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, pc, r4, lsr r9 @ │ │ │ │ - subseq ip, ip, ip, ror #9 │ │ │ │ - subseq fp, sp, ip, lsr #19 │ │ │ │ + subseq r0, pc, r4, lsr #18 │ │ │ │ + ldrsbeq ip, [ip], #-76 @ 0xffffffb4 │ │ │ │ + @ instruction: 0x005db99c │ │ │ │ rsbseq r1, r7, r8, asr #3 │ │ │ │ │ │ │ │ 0029a28c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -189300,15 +189300,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 29a488 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b43fc │ │ │ │ + bl 7b43ec │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 439fc0 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4418 │ │ │ │ @@ -189328,15 +189328,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r7, r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, pc, r4, ror #5 │ │ │ │ + ldrsbeq fp, [pc], #-36 @ │ │ │ │ ldrheq r0, [r7], #-252 @ 0xffffff04 @ │ │ │ │ │ │ │ │ 0029a490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -189374,71 +189374,71 @@ │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #1076] @ 29a960 │ │ │ │ ldr fp, [r3, #4] │ │ │ │ ldr r2, [r6, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r2 │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29a900 │ │ │ │ ldr r1, [pc, #1040] @ 29a964 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #1028] @ 29a968 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #1012] @ 29a96c │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #996] @ 29a970 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #980] @ 29a974 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #964] @ 29a978 │ │ │ │ ldr r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [fp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 29a8c4 │ │ │ │ ldr r2, [pc, #936] @ 29a97c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #932] @ 29a980 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [fp, #45] @ 0x2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 29a8b8 │ │ │ │ ldr r2, [pc, #908] @ 29a984 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #904] @ 29a988 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 29a500 │ │ │ │ mov r0, r8 │ │ │ │ - bl 745ab8 │ │ │ │ + bl 745aa8 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4418 │ │ │ │ ldr r2, [pc, #860] @ 29a98c │ │ │ │ ldr r3, [pc, #792] @ 29a94c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -189457,166 +189457,166 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r2, [pc, #748] @ 29a960 │ │ │ │ mov r1, #5 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29a8e8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [fp, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29a8d0 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 29a608 │ │ │ │ ldr r1, [pc, #700] @ 29a990 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 29a608 │ │ │ │ ldr r2, [pc, #632] @ 29a960 │ │ │ │ mov r1, #3 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29a8f4 │ │ │ │ ldr r1, [pc, #640] @ 29a994 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #628] @ 29a998 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #612] @ 29a99c │ │ │ │ ldrd r2, [fp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #596] @ 29a9a0 │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #580] @ 29a9a4 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #564] @ 29a9a8 │ │ │ │ ldrd r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #548] @ 29a9ac │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #532] @ 29a9b0 │ │ │ │ ldr r2, [fp, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 29a608 │ │ │ │ ldr r2, [pc, #428] @ 29a960 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29a90c │ │ │ │ ldr r1, [pc, #468] @ 29a9b4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #456] @ 29a9b8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #440] @ 29a9bc │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #424] @ 29a9c0 │ │ │ │ ldr r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 29a608 │ │ │ │ ldr r2, [pc, #304] @ 29a960 │ │ │ │ mov r1, #4 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldr fp, [r3, #4] │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #12] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 29a918 │ │ │ │ ldr r1, [pc, #360] @ 29a9c4 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #348] @ 29a9c8 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #332] @ 29a9cc │ │ │ │ ldrd r2, [fp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #316] @ 29a9d0 │ │ │ │ ldrd r2, [fp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #300] @ 29a9d4 │ │ │ │ ldr r2, [fp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 29a608 │ │ │ │ ldr r2, [pc, #280] @ 29a9d8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 29a5f8 │ │ │ │ ldr r2, [pc, #272] @ 29a9dc │ │ │ │ add r2, pc, r2 │ │ │ │ b 29a5d4 │ │ │ │ ldr r1, [pc, #264] @ 29a9e0 │ │ │ │ ldrd r2, [fp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 29a6b0 │ │ │ │ ldr r3, [pc, #244] @ 29a9e4 │ │ │ │ add r3, pc, r3 │ │ │ │ b 29a698 │ │ │ │ ldr r3, [pc, #236] @ 29a9e8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 29a70c │ │ │ │ @@ -189637,57 +189637,57 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq r0, r7, r4, asr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r7, r4, lsr #30 │ │ │ │ - rsbeq ip, r9, r8, asr #31 │ │ │ │ - subseq lr, r7, r8, ror r4 │ │ │ │ - subseq lr, r7, r0, lsr r5 │ │ │ │ + strheq ip, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + subseq lr, r7, r8, ror #8 │ │ │ │ + subseq lr, r7, r0, lsr #10 │ │ │ │ andeq r3, r0, ip, lsl r6 │ │ │ │ - subseq lr, r7, r8, lsl r4 │ │ │ │ - subseq lr, r7, r4, lsr #8 │ │ │ │ - subseq lr, r7, r0, lsr #8 │ │ │ │ - subseq lr, r7, ip, lsl r4 │ │ │ │ - subseq lr, r7, r8, lsl r4 │ │ │ │ + subseq lr, r7, r8, lsl #8 │ │ │ │ subseq lr, r7, r4, lsl r4 │ │ │ │ - rsbeq r4, r1, r4, ror lr │ │ │ │ - ldrsheq lr, [r7], #-60 @ 0xffffffc4 │ │ │ │ - rsbeq r4, r1, r0, asr lr │ │ │ │ + subseq lr, r7, r0, lsl r4 │ │ │ │ + subseq lr, r7, ip, lsl #8 │ │ │ │ + subseq lr, r7, r8, lsl #8 │ │ │ │ + subseq lr, r7, r4, lsl #8 │ │ │ │ + rsbeq r4, r1, r4, ror #28 │ │ │ │ subseq lr, r7, ip, ror #7 │ │ │ │ + rsbeq r4, r1, r0, asr #28 │ │ │ │ + ldrsbeq lr, [r7], #-60 @ 0xffffffc4 │ │ │ │ rsbseq r0, r7, ip, asr #27 │ │ │ │ - ldrsheq lr, [r7], #-36 @ 0xffffffdc │ │ │ │ - subseq lr, r7, r8, asr r2 │ │ │ │ - ldrsbeq lr, [r7], #-44 @ 0xffffffd4 │ │ │ │ - subseq lr, r7, r0, ror r2 │ │ │ │ - subseq lr, r7, r8, asr #5 │ │ │ │ - subseq lr, r7, r8, asr r2 │ │ │ │ - ldrheq lr, [r7], #-40 @ 0xffffffd8 │ │ │ │ + subseq lr, r7, r4, ror #5 │ │ │ │ + subseq lr, r7, r8, asr #4 │ │ │ │ + subseq lr, r7, ip, asr #5 │ │ │ │ + subseq lr, r7, r0, ror #4 │ │ │ │ ldrheq lr, [r7], #-40 @ 0xffffffd8 │ │ │ │ - subseq lr, r7, ip, lsr #4 │ │ │ │ - subseq lr, r7, ip, lsl #3 │ │ │ │ - subseq lr, r7, r0, lsl r2 │ │ │ │ - ldrheq lr, [r7], #-20 @ 0xffffffec │ │ │ │ - ldrheq lr, [r7], #-16 │ │ │ │ - subseq lr, r7, r0, lsl r1 │ │ │ │ - @ instruction: 0x0057e194 │ │ │ │ - subseq lr, r7, r8, lsr r1 │ │ │ │ - subseq lr, r7, r4, lsl r1 │ │ │ │ - subseq lr, r7, r0, lsr #2 │ │ │ │ - subseq r3, r7, r4, asr #19 │ │ │ │ - ldrheq r3, [r7], #-152 @ 0xffffff68 │ │ │ │ + subseq lr, r7, r8, asr #4 │ │ │ │ + subseq lr, r7, r8, lsr #5 │ │ │ │ + subseq lr, r7, r8, lsr #5 │ │ │ │ + subseq lr, r7, ip, lsl r2 │ │ │ │ + subseq lr, r7, ip, ror r1 │ │ │ │ + subseq lr, r7, r0, lsl #4 │ │ │ │ + subseq lr, r7, r4, lsr #3 │ │ │ │ + subseq lr, r7, r0, lsr #3 │ │ │ │ + subseq lr, r7, r0, lsl #2 │ │ │ │ + subseq lr, r7, r4, lsl #3 │ │ │ │ subseq lr, r7, r8, lsr #2 │ │ │ │ - subseq r4, pc, r4, lsl #5 │ │ │ │ - subseq r4, pc, r8, ror r2 @ │ │ │ │ - subseq r4, pc, ip, ror #4 │ │ │ │ - subseq r4, pc, r0, ror #4 │ │ │ │ - subseq r4, pc, r4, asr r2 @ │ │ │ │ - rsbeq ip, r9, r8, lsl #23 │ │ │ │ + subseq lr, r7, r4, lsl #2 │ │ │ │ + subseq lr, r7, r0, lsl r1 │ │ │ │ + ldrheq r3, [r7], #-148 @ 0xffffff6c │ │ │ │ + subseq r3, r7, r8, lsr #19 │ │ │ │ subseq lr, r7, r8, lsl r1 │ │ │ │ + subseq r4, pc, r4, ror r2 @ │ │ │ │ + subseq r4, pc, r8, ror #4 │ │ │ │ + subseq r4, pc, ip, asr r2 @ │ │ │ │ + subseq r4, pc, r0, asr r2 @ │ │ │ │ + subseq r4, pc, r4, asr #4 │ │ │ │ + rsbeq ip, r9, r8, ror fp │ │ │ │ + subseq lr, r7, r8, lsl #2 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ │ │ │ │ 0029aa04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189706,20 +189706,20 @@ │ │ │ │ bl 29be1c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29aa64 │ │ │ │ ldr r1, [pc, #112] @ 29aac8 │ │ │ │ ldr r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4418 │ │ │ │ mov r0, r4 │ │ │ │ - bl 744dc8 │ │ │ │ + bl 744db8 │ │ │ │ ldr r2, [pc, #76] @ 29aacc │ │ │ │ ldr r3, [pc, #64] @ 29aac4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -189732,15 +189732,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, r0, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, fp, ip, asr ip │ │ │ │ + subseq fp, fp, ip, asr #24 │ │ │ │ rsbseq r0, r7, ip, ror r9 │ │ │ │ │ │ │ │ 0029aad0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -189759,20 +189759,20 @@ │ │ │ │ bl 29bc4c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29ab44 │ │ │ │ ldr r1, [pc, #148] @ 29abb8 │ │ │ │ ldrd r2, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 29ab94 │ │ │ │ mov r0, r4 │ │ │ │ - bl 745554 │ │ │ │ + bl 745544 │ │ │ │ ldr r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ bl 4a4418 │ │ │ │ ldr r2, [pc, #100] @ 29abbc │ │ │ │ ldr r3, [pc, #88] @ 29abb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -189789,22 +189789,22 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r1, [pc, #36] @ 29abc0 │ │ │ │ ldrd r2, [r4, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 29ab3c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, r4, lsl r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r7, ip, asr #30 │ │ │ │ + subseq sp, r7, ip, lsr pc │ │ │ │ rsbseq r0, r7, r4, lsr #17 │ │ │ │ - subseq sp, r7, r8, ror #29 │ │ │ │ + ldrsbeq sp, [r7], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r2, [pc, #532] @ 29adf8 │ │ │ │ @@ -189815,94 +189815,94 @@ │ │ │ │ ldr r1, [pc, #520] @ 29ae00 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ ldr r6, [pc, #492] @ 29ae04 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ad84 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cba4 │ │ │ │ + bl 58cb94 │ │ │ │ bl 1e35c8 │ │ │ │ ldr r3, [pc, #456] @ 29ae08 │ │ │ │ ldr r1, [pc, #456] @ 29ae0c │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [r5] │ │ │ │ ldr r6, [r6, r3] │ │ │ │ mov r0, r4 │ │ │ │ mov r2, r6 │ │ │ │ - bl 58bf04 │ │ │ │ + bl 58bef4 │ │ │ │ mov r2, r6 │ │ │ │ strd r0, [r5, #8] │ │ │ │ ldr r1, [pc, #424] @ 29ae10 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58b6e4 │ │ │ │ + bl 58b6d4 │ │ │ │ ldr r1, [pc, #412] @ 29ae14 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b6e4 │ │ │ │ + bl 58b6d4 │ │ │ │ ldr r1, [pc, #392] @ 29ae18 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #17] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b6e4 │ │ │ │ + bl 58b6d4 │ │ │ │ ldr r1, [pc, #372] @ 29ae1c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #18] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b6e4 │ │ │ │ + bl 58b6d4 │ │ │ │ ldr r1, [pc, #352] @ 29ae20 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ strb r0, [r5, #19] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58b6e4 │ │ │ │ + bl 58b6d4 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r5, #20] │ │ │ │ strb r0, [r5, #21] │ │ │ │ beq 29acf0 │ │ │ │ mov r0, sp │ │ │ │ - bl 7cb8ec │ │ │ │ + bl 7cb8dc │ │ │ │ ldr r2, [pc, #300] @ 29ae24 │ │ │ │ ldr r1, [pc, #300] @ 29ae28 │ │ │ │ mov r3, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c07c │ │ │ │ + bl 58c06c │ │ │ │ ldr r1, [pc, #280] @ 29ae2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r5, #28] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58fc14 │ │ │ │ + bl 58fc04 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7af30c │ │ │ │ + bl 7af2fc │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r6 │ │ │ │ add r2, r5, #24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 6f5a20 │ │ │ │ + bl 6f5a10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7a9df8 │ │ │ │ + bl 7a9de8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29ad70 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29add8 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -189927,43 +189927,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b62a4 │ │ │ │ + bl 7b6294 │ │ │ │ b 29ad70 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 29ae34 │ │ │ │ ldr r1, [pc, #84] @ 29ae38 │ │ │ │ ldr r0, [pc, #84] @ 29ae3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r0, r7, r4, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r7, r4, lsr #29 │ │ │ │ + @ instruction: 0x0057de94 │ │ │ │ rsbseq r0, r7, r8, ror #15 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - ldrheq pc, [lr], #-232 @ 0xffffff18 @ │ │ │ │ - subseq lr, r7, r0, lsl #5 │ │ │ │ - subseq sl, sp, r4, asr #27 │ │ │ │ - ldrsheq sl, [ip], #-48 @ 0xffffffd0 │ │ │ │ - subseq lr, r7, r4, ror r2 │ │ │ │ - subseq r9, r9, r8, lsr #4 │ │ │ │ - ldrheq sp, [r7], #-208 @ 0xffffff30 │ │ │ │ - ldrheq sl, [pc], #-60 @ │ │ │ │ - subseq sp, r7, r8, lsr #27 │ │ │ │ + subseq pc, lr, r8, lsr #29 │ │ │ │ + subseq lr, r7, r0, ror r2 │ │ │ │ + ldrheq sl, [sp], #-212 @ 0xffffff2c │ │ │ │ + subseq sl, ip, r0, ror #7 │ │ │ │ + subseq lr, r7, r4, ror #4 │ │ │ │ + subseq r9, r9, r8, lsl r2 │ │ │ │ + subseq sp, r7, r0, lsr #27 │ │ │ │ + subseq sl, pc, ip, lsr #7 │ │ │ │ + @ instruction: 0x0057dd98 │ │ │ │ rsbseq r0, r7, r0, ror r6 │ │ │ │ - strdeq ip, [r9], #-100 @ 0xffffff9c @ │ │ │ │ - subseq pc, r6, r4, asr pc @ │ │ │ │ - subseq pc, r6, ip, ror #30 │ │ │ │ + rsbeq ip, r9, r4, ror #13 │ │ │ │ + subseq pc, r6, r4, asr #30 │ │ │ │ + subseq pc, r6, ip, asr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #420] @ 29affc │ │ │ │ ldr r4, [pc, #420] @ 29b000 │ │ │ │ ldr r3, [pc, #420] @ 29b004 │ │ │ │ @@ -189973,37 +189973,37 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29af1c │ │ │ │ ldr r7, [pc, #368] @ 29b008 │ │ │ │ ldr r2, [pc, #368] @ 29b00c │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #20 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [pc, #344] @ 29b010 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #324] @ 29b014 │ │ │ │ mov r3, #9 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r4, #0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ cmp r3, r4 │ │ │ │ beq 29af60 │ │ │ │ mov r0, r8 │ │ │ │ @@ -190029,23 +190029,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r1, [pc, #172] @ 29b01c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1ae0 │ │ │ │ b 29af1c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r1, [pc, #144] @ 29b020 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1ae0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ cmp r0, r4 │ │ │ │ @@ -190068,57 +190068,57 @@ │ │ │ │ mov r2, r4 │ │ │ │ str r3, [sp, #4] │ │ │ │ bl 1e1ae0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ b 29afb4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, r0, lsr #11 │ │ │ │ - subseq sp, r7, r4, ror #24 │ │ │ │ + subseq sp, r7, r4, asr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, r9, r0, asr #12 │ │ │ │ - subseq sp, r7, ip, lsr #24 │ │ │ │ + rsbeq ip, r9, r0, lsr r6 │ │ │ │ + subseq sp, r7, ip, lsl ip │ │ │ │ andeq r0, r0, r9, asr #2 │ │ │ │ - subseq sp, r7, r8, lsl ip │ │ │ │ + subseq sp, r7, r8, lsl #24 │ │ │ │ ldrsbeq r0, [r7], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq sp, r7, r0, asr #23 │ │ │ │ - subseq sp, r7, ip, ror fp │ │ │ │ - subseq sp, r7, r4, ror fp │ │ │ │ + ldrheq sp, [r7], #-176 @ 0xffffff50 │ │ │ │ + subseq sp, r7, ip, ror #22 │ │ │ │ + subseq sp, r7, r4, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #196] @ 29b104 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, r1 │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29b0c4 │ │ │ │ ldr r5, [pc, #164] @ 29b108 │ │ │ │ ldr r2, [pc, #164] @ 29b10c │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #372 @ 0x174 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #116] @ 29b110 │ │ │ │ mov r3, #9 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29b0e4 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ @@ -190126,26 +190126,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r1, [pc, #32] @ 29b114 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1ae0 │ │ │ │ b 29b0c4 │ │ │ │ - subseq sp, r7, r8, lsl #21 │ │ │ │ - rsbeq ip, r9, r4, ror r4 │ │ │ │ - subseq sp, r7, r4, ror #20 │ │ │ │ - subseq sp, r7, r0, asr sl │ │ │ │ - subseq sp, r7, r4, ror #20 │ │ │ │ + subseq sp, r7, r8, ror sl │ │ │ │ + rsbeq ip, r9, r4, ror #8 │ │ │ │ + subseq sp, r7, r4, asr sl │ │ │ │ + subseq sp, r7, r0, asr #20 │ │ │ │ + subseq sp, r7, r4, asr sl │ │ │ │ │ │ │ │ 0029b118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr r2, [pc, #464] @ 29b300 │ │ │ │ @@ -190158,46 +190158,46 @@ │ │ │ │ sub sp, sp, #172 @ 0xac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ mov r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ add r3, r5, #108 @ 0x6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r5, r5, #116 @ 0x74 │ │ │ │ ldr r4, [pc, #396] @ 29b314 │ │ │ │ add r4, pc, r4 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #24 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 53667c │ │ │ │ + bl 536670 │ │ │ │ ldr ip, [pc, #348] @ 29b318 │ │ │ │ ldr r3, [pc, #348] @ 29b31c │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r4, ip] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ - bl 7a9478 │ │ │ │ + bl 7a9468 │ │ │ │ ldr r3, [pc, #312] @ 29b320 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r5, [r3] │ │ │ │ cmp r5, #0 │ │ │ │ beq 29b2b8 │ │ │ │ mov r8, r0 │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ @@ -190206,15 +190206,15 @@ │ │ │ │ bl 1e1060 │ │ │ │ ldr r3, [r5, #712] @ 0x2c8 │ │ │ │ asr r2, r3, #31 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #4] │ │ │ │ - bl 58cce4 │ │ │ │ + bl 58ccd4 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r5, #108] @ 0x6c │ │ │ │ str r3, [r4, #16] │ │ │ │ asr r3, r3, #31 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r7, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -190264,17 +190264,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r7, ip, asr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0069c390 │ │ │ │ - subseq sp, r6, r8, lsr #21 │ │ │ │ - ldrsheq sp, [r6], #-244 @ 0xffffff0c │ │ │ │ + rsbeq ip, r9, r0, lsl #7 │ │ │ │ + @ instruction: 0x0056da98 │ │ │ │ + subseq sp, r6, r4, ror #31 │ │ │ │ rsbseq r0, r7, r8, ror r2 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ andeq r4, r0, ip, ror #4 │ │ │ │ andeq r1, r0, ip, ror #14 │ │ │ │ rsbseq r0, r7, ip, lsr r1 │ │ │ │ │ │ │ │ 0029b328 : │ │ │ │ @@ -190283,15 +190283,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r0, [pc, #512] @ 29b540 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 58983c │ │ │ │ + bl 58982c │ │ │ │ subs fp, r0, #0 │ │ │ │ beq 29b538 │ │ │ │ ldr r9, [pc, #484] @ 29b544 │ │ │ │ mov r6, fp │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, #0 │ │ │ │ str fp, [sp, #12] │ │ │ │ @@ -190337,15 +190337,15 @@ │ │ │ │ str r1, [r4, #20] │ │ │ │ strb ip, [r4, #24] │ │ │ │ mov r1, r9 │ │ │ │ strb r2, [r4, #25] │ │ │ │ strb r3, [r4, #26] │ │ │ │ str r0, [r4] │ │ │ │ mov r0, sl │ │ │ │ - bl 58a5ec │ │ │ │ + bl 58a5dc │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ cmp r5, #0 │ │ │ │ strb r0, [r4, #36] @ 0x24 │ │ │ │ beq 29b448 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ @@ -190408,16 +190408,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r5, fp │ │ │ │ b 29b510 │ │ │ │ - subseq sp, r6, ip, lsl #28 │ │ │ │ - subseq sp, r7, ip, lsr #16 │ │ │ │ + ldrsheq sp, [r6], #-220 @ 0xffffff24 │ │ │ │ + subseq sp, r7, ip, lsl r8 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ │ │ │ │ 0029b54c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -190438,26 +190438,26 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ sub sp, sp, #12 │ │ │ │ bl 1e1060 │ │ │ │ ldr r5, [pc, #88] @ 29b5fc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 53667c │ │ │ │ + bl 536670 │ │ │ │ ldr ip, [pc, #76] @ 29b600 │ │ │ │ ldr r3, [pc, #76] @ 29b604 │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [r5, ip] │ │ │ │ str r0, [sp] │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #4] │ │ │ │ - bl 7a9478 │ │ │ │ + bl 7a9468 │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -190476,29 +190476,29 @@ │ │ │ │ ldr r5, [pc, #180] @ 29b6d8 │ │ │ │ ldr r4, [pc, #180] @ 29b6dc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r7, r0 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ add r3, r8, #108 @ 0x6c │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add ip, r8, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldrb r4, [r0, #152] @ 0x98 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29b690 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 29f0bc │ │ │ │ @@ -190506,52 +190506,52 @@ │ │ │ │ ldr r1, [pc, #72] @ 29b6e4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #136 @ 0x88 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strheq fp, [r9], #-224 @ 0xffffff20 @ │ │ │ │ - ldrsbeq sp, [r6], #-80 @ 0xffffffb0 │ │ │ │ - subseq sp, r6, r4, lsr #22 │ │ │ │ - ldrsheq sp, [r7], #-76 @ 0xffffffb4 │ │ │ │ - subseq sp, r7, r0, lsr r4 │ │ │ │ + rsbeq fp, r9, r0, lsr #29 │ │ │ │ + subseq sp, r6, r0, asr #11 │ │ │ │ + subseq sp, r6, r4, lsl fp │ │ │ │ + subseq sp, r7, ip, ror #9 │ │ │ │ + subseq sp, r7, r0, lsr #8 │ │ │ │ │ │ │ │ 0029b6e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5831f8 │ │ │ │ + bl 5831e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29b754 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ ldr ip, [pc, #128] @ 29b7a0 │ │ │ │ ldr r2, [pc, #128] @ 29b7a4 │ │ │ │ ldr r1, [pc, #128] @ 29b7a8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2a1ff0 │ │ │ │ ldr r3, [pc, #80] @ 29b7ac │ │ │ │ ldr ip, [pc, #80] @ 29b7b0 │ │ │ │ @@ -190559,50 +190559,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ mov r2, #162 @ 0xa2 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq fp, [r9], #-212 @ 0xffffff2c @ │ │ │ │ - ldrsbeq sp, [r6], #-68 @ 0xffffffbc │ │ │ │ - subseq sp, r6, ip, lsl sl │ │ │ │ - rsbeq fp, r9, r4, ror sp │ │ │ │ - subseq sp, r7, r0, ror #8 │ │ │ │ - subseq sp, r7, r8, ror #6 │ │ │ │ + rsbeq fp, r9, r4, lsr #27 │ │ │ │ + subseq sp, r6, r4, asr #9 │ │ │ │ + subseq sp, r6, ip, lsl #20 │ │ │ │ + rsbeq fp, r9, r4, ror #26 │ │ │ │ + subseq sp, r7, r0, asr r4 │ │ │ │ + subseq sp, r7, r8, asr r3 │ │ │ │ │ │ │ │ 0029b7b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #124] @ 29b84c │ │ │ │ ldr r3, [pc, #124] @ 29b850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 58d420 │ │ │ │ + bl 58d410 │ │ │ │ ldr r1, [pc, #96] @ 29b854 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, sp │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ - bl 589824 │ │ │ │ + bl 589814 │ │ │ │ ldr r2, [pc, #76] @ 29b858 │ │ │ │ ldr r3, [pc, #64] @ 29b850 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ @@ -190630,25 +190630,25 @@ │ │ │ │ ldr r0, [pc, #568] @ 29baac │ │ │ │ sub sp, sp, #28 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1804 │ │ │ │ ldr r4, [pc, #556] @ 29bab0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ ldr ip, [pc, #544] @ 29bab4 │ │ │ │ ldr r2, [pc, #544] @ 29bab8 │ │ │ │ ldr r1, [pc, #544] @ 29babc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r0, #256] @ 0x100 │ │ │ │ cmp r2, #0 │ │ │ │ beq 29ba98 │ │ │ │ ldr r9, [r2] │ │ │ │ ldr r1, [pc, #500] @ 29bac0 │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r9 │ │ │ │ @@ -190738,19 +190738,19 @@ │ │ │ │ adc r7, r7, #0 │ │ │ │ cmp r7, fp │ │ │ │ cmpeq sl, r9 │ │ │ │ add r6, r6, #16 │ │ │ │ bne 29b954 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ mov r0, r8 │ │ │ │ - bl 744ae8 │ │ │ │ + bl 744ad8 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7b2268 │ │ │ │ + bl 7b2258 │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 29ba64 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e0f1c │ │ │ │ mov r0, r4 │ │ │ │ @@ -190767,27 +190767,27 @@ │ │ │ │ bl 1e1ae0 │ │ │ │ b 29b9a0 │ │ │ │ ldr r1, [pc, #60] @ 29badc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1ae0 │ │ │ │ b 29ba44 │ │ │ │ - ldrsheq r3, [pc], #-44 @ │ │ │ │ + subseq r3, pc, ip, ror #5 │ │ │ │ rsbseq pc, r6, ip, ror fp @ │ │ │ │ - rsbeq fp, r9, r0, asr #24 │ │ │ │ - subseq sp, r6, r0, ror #6 │ │ │ │ - subseq sp, r6, r8, lsr #17 │ │ │ │ - subseq sp, r7, r4, lsr r3 │ │ │ │ + rsbeq fp, r9, r0, lsr ip │ │ │ │ + subseq sp, r6, r0, asr r3 │ │ │ │ + @ instruction: 0x0056d898 │ │ │ │ + subseq sp, r7, r4, lsr #6 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq sp, r7, ip, ror #5 │ │ │ │ - subseq sp, r7, ip, ror #5 │ │ │ │ - ldrdeq r1, [r5], #-140 @ 0xffffff74 @ │ │ │ │ - subseq sp, r7, r8, asr r2 │ │ │ │ - subseq sp, r7, ip, lsr r2 │ │ │ │ - subseq sp, r7, r4, ror #2 │ │ │ │ + ldrsbeq sp, [r7], #-44 @ 0xffffffd4 │ │ │ │ + ldrsbeq sp, [r7], #-44 @ 0xffffffd4 │ │ │ │ + rsbeq r1, r5, ip, asr #17 │ │ │ │ + subseq sp, r7, r8, asr #4 │ │ │ │ + subseq sp, r7, ip, lsr #4 │ │ │ │ + subseq sp, r7, r4, asr r1 │ │ │ │ │ │ │ │ 0029bae0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #2 │ │ │ │ @@ -190797,26 +190797,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #48] @ 29bb48 │ │ │ │ strb r3, [r4] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 561da0 │ │ │ │ + bl 561d90 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ strb r0, [r4, #1] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrsheq pc, [r6], #-140 @ 0xffffff74 @ │ │ │ │ andeq r1, r0, r0, asr #14 │ │ │ │ - subseq r8, ip, r8, asr sl │ │ │ │ + subseq r8, ip, r8, asr #20 │ │ │ │ │ │ │ │ 0029bb4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r0, #4 │ │ │ │ @@ -190825,15 +190825,15 @@ │ │ │ │ ldr r5, [pc, #52] @ 29bba4 │ │ │ │ ldr r3, [pc, #52] @ 29bba8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r3 │ │ │ │ - bl 7d208c │ │ │ │ + bl 7d207c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -190868,50 +190868,50 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #288 @ 0x120 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq fp, [r9], #-136 @ 0xffffff78 @ │ │ │ │ - subseq sp, r7, r0, rrx │ │ │ │ - subseq ip, r7, ip, asr #29 │ │ │ │ + rsbeq fp, r9, r8, asr #17 │ │ │ │ + subseq sp, r7, r0, asr r0 │ │ │ │ + ldrheq ip, [r7], #-236 @ 0xffffff14 │ │ │ │ │ │ │ │ 0029bc48 : │ │ │ │ b 2f727c │ │ │ │ │ │ │ │ 0029bc4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r0, #24 │ │ │ │ sub sp, sp, #8 │ │ │ │ bl 1e1060 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ ldr ip, [pc, #104] @ 29bce0 │ │ │ │ ldr r2, [pc, #104] @ 29bce4 │ │ │ │ ldr r1, [pc, #104] @ 29bce8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #108 @ 0x6c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r0, #76] @ 0x4c │ │ │ │ strd r2, [r4] │ │ │ │ bl 2f7284 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -190922,26 +190922,26 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r9, ip, asr r8 │ │ │ │ - subseq ip, r6, r8, ror pc │ │ │ │ - subseq sp, r6, r4, asr #9 │ │ │ │ + rsbeq fp, r9, ip, asr #16 │ │ │ │ + subseq ip, r6, r8, ror #30 │ │ │ │ + ldrheq sp, [r6], #-68 @ 0xffffffbc │ │ │ │ │ │ │ │ 0029bcec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ - bl 54c2ac │ │ │ │ + bl 54c29c │ │ │ │ mov r4, r0 │ │ │ │ - bl 7b2268 │ │ │ │ + bl 7b2258 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29bd20 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0f1c │ │ │ │ mov r0, r5 │ │ │ │ @@ -190955,65 +190955,65 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 29bda0 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58c38c │ │ │ │ + bl 58c37c │ │ │ │ ldr r1, [pc, #68] @ 29bda4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589830 │ │ │ │ + bl 589820 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b2268 │ │ │ │ + bl 7b2258 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29bd88 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0f1c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r2, pc, r8, lsr #28 │ │ │ │ + subseq r2, pc, r8, lsl lr @ │ │ │ │ @ instruction: 0xfffff0d8 │ │ │ │ │ │ │ │ 0029bda8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r0, [pc, #84] @ 29be14 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e1804 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58c38c │ │ │ │ + bl 58c37c │ │ │ │ ldr r1, [pc, #68] @ 29be18 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589830 │ │ │ │ + bl 589820 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b2268 │ │ │ │ + bl 7b2258 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29bdfc │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0f1c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrheq r2, [pc], #-212 @ │ │ │ │ + subseq r2, pc, r4, lsr #27 │ │ │ │ @ instruction: 0xfffff24c │ │ │ │ │ │ │ │ 0029be1c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -191021,32 +191021,32 @@ │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #176] @ 29beec │ │ │ │ add r6, pc, r6 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 58d4ec │ │ │ │ + bl 58d4dc │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29beb8 │ │ │ │ ldr ip, [pc, #144] @ 29bef0 │ │ │ │ ldr r2, [pc, #144] @ 29bef4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #232 @ 0xe8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ mov r1, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #4 │ │ │ │ bl 1e1060 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r5, #96 @ 0x60 │ │ │ │ - bl 7d208c │ │ │ │ + bl 7d207c │ │ │ │ str r0, [r4] │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -191058,28 +191058,28 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #48] @ 29bf00 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 29bf04 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 29be98 │ │ │ │ - subseq ip, r7, r8, asr lr │ │ │ │ - subseq r2, pc, ip, lsr #26 │ │ │ │ - rsbeq fp, r9, r8, ror r6 │ │ │ │ - subseq ip, r7, r4, asr lr │ │ │ │ - ldrsbeq ip, [r7], #-216 @ 0xffffff28 │ │ │ │ - rsbeq fp, r9, ip, lsl #12 │ │ │ │ - ldrsheq ip, [r7], #-180 @ 0xffffff4c │ │ │ │ + subseq ip, r7, r8, asr #28 │ │ │ │ + subseq r2, pc, ip, lsl sp @ │ │ │ │ + rsbeq fp, r9, r8, ror #12 │ │ │ │ + subseq ip, r7, r4, asr #28 │ │ │ │ + subseq ip, r7, r8, asr #27 │ │ │ │ + strdeq fp, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq ip, r7, r4, ror #23 │ │ │ │ muleq r0, r1, r1 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 29bf18 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r8, pc, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #1424] @ 29c4c4 │ │ │ │ ldr r2, [pc, #1424] @ 29c4c8 │ │ │ │ @@ -191087,15 +191087,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r3, #134217728 @ 0x8000000 │ │ │ │ ldr r5, [pc, #1388] @ 29c4d0 │ │ │ │ ldr r9, [pc, #1388] @ 29c4d4 │ │ │ │ ldr r2, [pc, #1388] @ 29c4d8 │ │ │ │ mov sl, #1 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r8, #0 │ │ │ │ @@ -191113,517 +191113,517 @@ │ │ │ │ mov r3, #23 │ │ │ │ str r3, [r0, #156] @ 0x9c │ │ │ │ ldr r3, [pc, #1336] @ 29c4e8 │ │ │ │ strb sl, [r0, #146] @ 0x92 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [ip, #216] @ 0xd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #1316] @ 29c4ec │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1304] @ 29c4f0 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #1300] @ 29c4f4 │ │ │ │ ldr r2, [pc, #1300] @ 29c4f8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #1276] @ 29c4fc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1264] @ 29c500 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #1260] @ 29c504 │ │ │ │ ldr r2, [pc, #1260] @ 29c508 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #1236] @ 29c50c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1224] @ 29c510 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #1220] @ 29c514 │ │ │ │ ldr r2, [pc, #1220] @ 29c518 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #1196] @ 29c51c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1184] @ 29c520 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #1180] @ 29c524 │ │ │ │ ldr r2, [pc, #1180] @ 29c528 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #1156] @ 29c52c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r5, [pc, #1144] @ 29c530 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #1140] @ 29c534 │ │ │ │ ldr r2, [pc, #1140] @ 29c538 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #1116] @ 29c53c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #1100] @ 29c540 │ │ │ │ ldr r2, [pc, #1100] @ 29c544 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #1092] @ 29c548 │ │ │ │ mov r5, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a674 │ │ │ │ + bl 58a664 │ │ │ │ ldr r2, [pc, #1060] @ 29c54c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #1044] @ 29c550 │ │ │ │ ldr r6, [pc, #1044] @ 29c554 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #1036] @ 29c558 │ │ │ │ ldr r3, [pc, #1036] @ 29c55c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a674 │ │ │ │ + bl 58a664 │ │ │ │ ldr r2, [pc, #1004] @ 29c560 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #988] @ 29c564 │ │ │ │ ldr r6, [pc, #988] @ 29c568 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #980] @ 29c56c │ │ │ │ ldr r3, [pc, #980] @ 29c570 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a674 │ │ │ │ + bl 58a664 │ │ │ │ ldr r2, [pc, #948] @ 29c574 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #932] @ 29c578 │ │ │ │ ldr r6, [pc, #932] @ 29c57c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [pc, #924] @ 29c580 │ │ │ │ ldr r3, [pc, #924] @ 29c584 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 58a674 │ │ │ │ + bl 58a664 │ │ │ │ ldr r2, [pc, #892] @ 29c588 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #880] @ 29c58c │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #876] @ 29c590 │ │ │ │ ldr r2, [pc, #876] @ 29c594 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #852] @ 29c598 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #840] @ 29c59c │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #836] @ 29c5a0 │ │ │ │ ldr r2, [pc, #836] @ 29c5a4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58df90 │ │ │ │ + bl 58df80 │ │ │ │ ldr r2, [pc, #812] @ 29c5a8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #800] @ 29c5ac │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #796] @ 29c5b0 │ │ │ │ ldr r2, [pc, #796] @ 29c5b4 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58df90 │ │ │ │ + bl 58df80 │ │ │ │ ldr r2, [pc, #772] @ 29c5b8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #756] @ 29c5bc │ │ │ │ ldr r2, [pc, #756] @ 29c5c0 │ │ │ │ ldr r1, [pc, #756] @ 29c5c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r6, [pc, #740] @ 29c5c8 │ │ │ │ - bl 58df90 │ │ │ │ + bl 58df80 │ │ │ │ ldr r3, [pc, #736] @ 29c5cc │ │ │ │ ldr r2, [pc, #736] @ 29c5d0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58df90 │ │ │ │ + bl 58df80 │ │ │ │ ldr r2, [pc, #712] @ 29c5d4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #700] @ 29c5d8 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #696] @ 29c5dc │ │ │ │ ldr r2, [pc, #696] @ 29c5e0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58df90 │ │ │ │ + bl 58df80 │ │ │ │ ldr r2, [pc, #672] @ 29c5e4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #660] @ 29c5e8 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #656] @ 29c5ec │ │ │ │ ldr r2, [pc, #656] @ 29c5f0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #632] @ 29c5f4 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #620] @ 29c5f8 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #616] @ 29c5fc │ │ │ │ ldr r2, [pc, #616] @ 29c600 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58df90 │ │ │ │ + bl 58df80 │ │ │ │ ldr r2, [pc, #592] @ 29c604 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r6, [pc, #576] @ 29c608 │ │ │ │ ldr r3, [pc, #576] @ 29c60c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, sl} │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #52 @ 0x34 │ │ │ │ - bl 58ca6c │ │ │ │ + bl 58ca5c │ │ │ │ ldr r2, [pc, #544] @ 29c610 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r6, [pc, #532] @ 29c614 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r3, [pc, #528] @ 29c618 │ │ │ │ ldr r2, [pc, #528] @ 29c61c │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #504] @ 29c620 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r6, [pc, #488] @ 29c624 │ │ │ │ ldr r0, [pc, #488] @ 29c628 │ │ │ │ add r6, pc, r6 │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r0, [r7, r0] │ │ │ │ mov r3, #56 @ 0x38 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ca6c │ │ │ │ + bl 58ca5c │ │ │ │ ldr r2, [pc, #452] @ 29c62c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 58e8fc │ │ │ │ + bl 58e8ec │ │ │ │ ldr r6, [pc, #436] @ 29c630 │ │ │ │ ldr r0, [pc, #436] @ 29c634 │ │ │ │ ldr r3, [pc, #436] @ 29c638 │ │ │ │ ldr r2, [pc, #436] @ 29c63c │ │ │ │ add r6, pc, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r0, r5} │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 58a674 │ │ │ │ + bl 58a664 │ │ │ │ ldr r2, [pc, #400] @ 29c640 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 58e8fc │ │ │ │ - rsbeq fp, r9, ip, lsl #13 │ │ │ │ - ldrheq ip, [r6], #-204 @ 0xffffff34 │ │ │ │ - subseq sp, r6, r8, lsl #4 │ │ │ │ - subseq r5, sp, r0, lsr #2 │ │ │ │ + b 58e8ec │ │ │ │ + rsbeq fp, r9, ip, ror r6 │ │ │ │ + subseq ip, r6, ip, lsr #25 │ │ │ │ + ldrsheq sp, [r6], #-24 @ 0xffffffe8 │ │ │ │ + subseq r5, sp, r0, lsl r1 │ │ │ │ andeq pc, r7, r0, lsl #30 │ │ │ │ andeq r1, r0, r4, ror #17 │ │ │ │ - subseq ip, r7, ip, lsl lr │ │ │ │ + subseq ip, r7, ip, lsl #28 │ │ │ │ rsbseq pc, r6, r4, ror r4 @ │ │ │ │ andeq r0, r0, ip, asr lr │ │ │ │ andeq r2, r0, r4, asr r1 │ │ │ │ - subseq ip, r7, ip, lsl #26 │ │ │ │ - subseq ip, r7, r0, lsl sp │ │ │ │ + ldrsheq ip, [r7], #-204 @ 0xffffff34 │ │ │ │ + subseq ip, r7, r0, lsl #26 │ │ │ │ muleq r0, ip, r0 │ │ │ │ andeq r1, r0, r8, lsl r8 │ │ │ │ - ldrsheq ip, [r7], #-196 @ 0xffffff3c │ │ │ │ - @ instruction: 0x0057bc98 │ │ │ │ + subseq ip, r7, r4, ror #25 │ │ │ │ + subseq fp, r7, r8, lsl #25 │ │ │ │ andeq r1, r0, r0, ror #31 │ │ │ │ andeq r1, r0, r8, lsl #15 │ │ │ │ - subseq ip, r7, ip, asr #25 │ │ │ │ - subseq r8, pc, r8, asr #18 │ │ │ │ + ldrheq ip, [r7], #-204 @ 0xffffff34 │ │ │ │ + subseq r8, pc, r8, lsr r9 @ │ │ │ │ andeq r1, r0, r4, lsr #30 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - ldrheq ip, [r7], #-192 @ 0xffffff40 │ │ │ │ - ldrsbeq ip, [r7], #-204 @ 0xffffff34 │ │ │ │ + subseq ip, r7, r0, lsr #25 │ │ │ │ + subseq ip, r7, ip, asr #25 │ │ │ │ andeq r1, r0, r8, ror #28 │ │ │ │ andeq r1, r0, r8, ror #12 │ │ │ │ - @ instruction: 0x0057cc94 │ │ │ │ - subseq ip, r7, r0, lsr #25 │ │ │ │ + subseq ip, r7, r4, lsl #25 │ │ │ │ + @ instruction: 0x0057cc90 │ │ │ │ andeq r1, r0, ip, lsr #27 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subseq ip, r7, r4, lsl #25 │ │ │ │ + subseq ip, r7, r4, ror ip │ │ │ │ andeq r2, r0, r4, lsl r3 │ │ │ │ - subseq ip, r7, r0, lsl #25 │ │ │ │ + subseq ip, r7, r0, ror ip │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subseq ip, r7, ip, ror ip │ │ │ │ + subseq ip, r7, ip, ror #24 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subseq ip, r7, r4, lsl #25 │ │ │ │ - subseq ip, r7, r4, ror #24 │ │ │ │ + subseq ip, r7, r4, ror ip │ │ │ │ + subseq ip, r7, r4, asr ip │ │ │ │ andeq r2, r0, r4, asr r4 │ │ │ │ - subseq ip, r6, ip, lsr #25 │ │ │ │ + @ instruction: 0x0056cc9c │ │ │ │ andeq r1, r0, r4, lsl r3 │ │ │ │ - subseq ip, r7, r8, asr ip │ │ │ │ - subseq ip, r7, r0, lsr ip │ │ │ │ + subseq ip, r7, r8, asr #24 │ │ │ │ + subseq ip, r7, r0, lsr #24 │ │ │ │ andeq r1, r0, r8, lsl sl │ │ │ │ - subseq ip, r7, r8, lsr ip │ │ │ │ + subseq ip, r7, r8, lsr #24 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subseq ip, r7, r0, asr #24 │ │ │ │ - rsbeq r4, r0, r4, lsl #9 │ │ │ │ + subseq ip, r7, r0, lsr ip │ │ │ │ + rsbeq r4, r0, r4, ror r4 │ │ │ │ andeq r1, r0, r0, ror #1 │ │ │ │ - subseq ip, r7, r4, lsr #24 │ │ │ │ - subseq ip, r7, r4, asr #24 │ │ │ │ + subseq ip, r7, r4, lsl ip │ │ │ │ + subseq ip, r7, r4, lsr ip │ │ │ │ andeq r1, r0, r4, asr #23 │ │ │ │ andeq r1, r0, ip, lsl r4 │ │ │ │ - subseq ip, r7, r0, lsr ip │ │ │ │ - subseq ip, r7, r4, asr ip │ │ │ │ + subseq ip, r7, r0, lsr #24 │ │ │ │ + subseq ip, r7, r4, asr #24 │ │ │ │ @ instruction: 0x00000abc │ │ │ │ andeq r0, r0, r4, lsr #22 │ │ │ │ + subseq ip, r7, r0, lsr ip │ │ │ │ subseq ip, r7, r0, asr #24 │ │ │ │ - subseq ip, r7, r0, asr ip │ │ │ │ @ instruction: 0x000006bc │ │ │ │ andeq r0, r0, r4, lsl sl │ │ │ │ - subseq ip, r7, r8, lsr ip │ │ │ │ + subseq ip, r7, r8, lsr #24 │ │ │ │ andeq r0, r0, r0, lsl r9 │ │ │ │ andeq r0, r0, ip, ror r9 │ │ │ │ - subseq ip, r7, r0, asr #24 │ │ │ │ - subseq sl, pc, r8, ror r1 @ │ │ │ │ + subseq ip, r7, r0, lsr ip │ │ │ │ + subseq sl, pc, r8, ror #2 │ │ │ │ andeq r0, r0, r0, ror lr │ │ │ │ andeq r0, r0, ip, ror r8 │ │ │ │ + subseq ip, r7, r4, lsl #24 │ │ │ │ subseq ip, r7, r4, lsl ip │ │ │ │ - subseq ip, r7, r4, lsr #24 │ │ │ │ andeq r0, r0, r4, ror r7 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - subseq ip, r7, ip, lsl #24 │ │ │ │ - subseq ip, r7, r8, lsr #24 │ │ │ │ + ldrsheq ip, [r7], #-188 @ 0xffffff44 │ │ │ │ + subseq ip, r7, r8, lsl ip │ │ │ │ andeq r1, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, ip, lsl #5 │ │ │ │ - subseq ip, r7, r0, lsl ip │ │ │ │ - subseq ip, r7, ip, lsl #24 │ │ │ │ + subseq ip, r7, r0, lsl #24 │ │ │ │ + ldrsheq ip, [r7], #-188 @ 0xffffff44 │ │ │ │ andeq r0, r0, ip, lsr #12 │ │ │ │ muleq r0, r4, r6 │ │ │ │ - ldrsheq ip, [r7], #-184 @ 0xffffff48 │ │ │ │ - subseq ip, r7, r4, lsl ip │ │ │ │ - @ instruction: 0xfffffb34 │ │ │ │ + subseq ip, r7, r8, ror #23 │ │ │ │ subseq ip, r7, r4, lsl #24 │ │ │ │ - subseq ip, r7, ip, lsl ip │ │ │ │ + @ instruction: 0xfffffb34 │ │ │ │ + ldrsheq ip, [r7], #-180 @ 0xffffff4c │ │ │ │ + subseq ip, r7, ip, lsl #24 │ │ │ │ andeq r0, r0, r0, lsr r2 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subseq ip, r7, ip, lsl #24 │ │ │ │ - subseq ip, r7, r0, ror #12 │ │ │ │ + ldrsheq ip, [r7], #-188 @ 0xffffff44 │ │ │ │ + subseq ip, r7, r0, asr r6 │ │ │ │ andeq r4, r0, ip, lsl #14 │ │ │ │ - ldrsheq ip, [r7], #-176 @ 0xffffff50 │ │ │ │ - subseq r5, r9, ip, lsl r7 │ │ │ │ + subseq ip, r7, r0, ror #23 │ │ │ │ + subseq r5, r9, ip, lsl #14 │ │ │ │ andeq r2, r0, r4, lsl #13 │ │ │ │ muleq r0, r8, r5 │ │ │ │ - subseq ip, r7, r0, lsl #24 │ │ │ │ - subseq ip, r7, r0, lsl #24 │ │ │ │ + ldrsheq ip, [r7], #-176 @ 0xffffff50 │ │ │ │ + ldrsheq ip, [r7], #-176 @ 0xffffff50 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ mov r6, r0 │ │ │ │ - bl 58d420 │ │ │ │ + bl 58d410 │ │ │ │ mov r1, r4 │ │ │ │ - bl 58d0d4 │ │ │ │ + bl 58d0c4 │ │ │ │ subs r2, r0, #0 │ │ │ │ beq 29c694 │ │ │ │ ldr r1, [pc, #100] @ 29c6e4 │ │ │ │ mov r3, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58ce10 │ │ │ │ + b 58ce00 │ │ │ │ ldr r3, [pc, #76] @ 29c6e8 │ │ │ │ ldr ip, [pc, #76] @ 29c6ec │ │ │ │ ldr r1, [pc, #76] @ 29c6f0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #560 @ 0x230 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq ip, r7, ip, asr r9 │ │ │ │ - rsbeq sl, r9, r4, lsr #30 │ │ │ │ - subseq ip, r7, r0, asr #20 │ │ │ │ - subseq ip, r7, r4, lsr #20 │ │ │ │ + subseq ip, r7, ip, asr #18 │ │ │ │ + rsbeq sl, r9, r4, lsl pc │ │ │ │ + subseq ip, r7, r0, lsr sl │ │ │ │ + subseq ip, r7, r4, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #320] @ 29c84c │ │ │ │ ldr r2, [pc, #320] @ 29c850 │ │ │ │ ldr r1, [pc, #320] @ 29c854 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ add r1, r0, #96 @ 0x60 │ │ │ │ ldm r1, {r1, r2, r3} │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ str r1, [r0, #96] @ 0x60 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893f8 │ │ │ │ + bl 5893e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29c790 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 589408 │ │ │ │ + bl 5893f8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 29c804 │ │ │ │ bl 1e2698 │ │ │ │ cmp r0, #7 │ │ │ │ bls 29c828 │ │ │ │ ldr r1, [pc, #164] @ 29c858 │ │ │ │ sub r5, r0, #8 │ │ │ │ @@ -191661,41 +191661,41 @@ │ │ │ │ ldr r0, [pc, #48] @ 29c868 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 29c86c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strheq sl, [r9], #-228 @ 0xffffff1c @ │ │ │ │ - subseq ip, r6, r8, ror #9 │ │ │ │ - subseq ip, r6, r4, lsr sl │ │ │ │ - subseq sp, r7, r0, asr lr │ │ │ │ - ldrsheq sp, [r7], #-220 @ 0xffffff24 │ │ │ │ - @ instruction: 0x0069ad94 │ │ │ │ - @ instruction: 0x0057c890 │ │ │ │ - subseq ip, r7, r8, asr #17 │ │ │ │ + rsbeq sl, r9, r4, lsr #29 │ │ │ │ + ldrsbeq ip, [r6], #-72 @ 0xffffffb8 │ │ │ │ + subseq ip, r6, r4, lsr #20 │ │ │ │ + subseq sp, r7, r0, asr #28 │ │ │ │ + subseq sp, r7, ip, ror #27 │ │ │ │ + rsbeq sl, r9, r4, lsl #27 │ │ │ │ + subseq ip, r7, r0, lsl #17 │ │ │ │ + ldrheq ip, [r7], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r4, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #184] @ 29c950 │ │ │ │ ldr r2, [pc, #184] @ 29c954 │ │ │ │ ldr r1, [pc, #184] @ 29c958 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 1e136c │ │ │ │ @@ -191726,17 +191726,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sl, r9, ip, lsr #26 │ │ │ │ - subseq ip, r6, ip, asr r3 │ │ │ │ - subseq ip, r6, r4, lsr #17 │ │ │ │ + rsbeq sl, r9, ip, lsl sp │ │ │ │ + subseq ip, r6, ip, asr #6 │ │ │ │ + @ instruction: 0x0056c894 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29c9c0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29c9c4 │ │ │ │ @@ -191744,27 +191744,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ strb r4, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, ip, asr #24 │ │ │ │ - subseq ip, r6, r8, ror r2 │ │ │ │ - subseq ip, r6, r4, asr #15 │ │ │ │ + rsbeq sl, r9, ip, lsr ip │ │ │ │ + subseq ip, r6, r8, ror #4 │ │ │ │ + ldrheq ip, [r6], #-116 @ 0xffffff8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29ca30 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29ca34 │ │ │ │ @@ -191772,53 +191772,53 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ strb r4, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrdeq sl, [r9], #-188 @ 0xffffff44 @ │ │ │ │ - subseq ip, r6, r8, lsl #4 │ │ │ │ - subseq ip, r6, r4, asr r7 │ │ │ │ + rsbeq sl, r9, ip, asr #23 │ │ │ │ + ldrsheq ip, [r6], #-24 @ 0xffffffe8 │ │ │ │ + subseq ip, r6, r4, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29ca98 │ │ │ │ ldr r2, [pc, #68] @ 29ca9c │ │ │ │ ldr r1, [pc, #68] @ 29caa0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #49] @ 0x31 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sl, r9, r0, ror fp │ │ │ │ - @ instruction: 0x0056c19c │ │ │ │ - subseq ip, r6, r8, ror #13 │ │ │ │ + rsbeq sl, r9, r0, ror #22 │ │ │ │ + subseq ip, r6, ip, lsl #3 │ │ │ │ + ldrsbeq ip, [r6], #-104 @ 0xffffff98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29cb08 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29cb0c │ │ │ │ @@ -191826,79 +191826,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ strb r4, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r4, lsl #22 │ │ │ │ - subseq ip, r6, r0, lsr r1 │ │ │ │ - subseq ip, r6, ip, ror r6 │ │ │ │ + strdeq sl, [r9], #-164 @ 0xffffff5c @ │ │ │ │ + subseq ip, r6, r0, lsr #2 │ │ │ │ + subseq ip, r6, ip, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cb70 │ │ │ │ ldr r2, [pc, #68] @ 29cb74 │ │ │ │ ldr r1, [pc, #68] @ 29cb78 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #50] @ 0x32 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0069aa98 │ │ │ │ - subseq ip, r6, r4, asr #1 │ │ │ │ - subseq ip, r6, r0, lsl r6 │ │ │ │ + rsbeq sl, r9, r8, lsl #21 │ │ │ │ + ldrheq ip, [r6], #-4 │ │ │ │ + subseq ip, r6, r0, lsl #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cbd8 │ │ │ │ ldr r2, [pc, #68] @ 29cbdc │ │ │ │ ldr r1, [pc, #68] @ 29cbe0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sl, r9, r0, lsr sl │ │ │ │ - subseq ip, r6, ip, asr r0 │ │ │ │ - subseq ip, r6, r8, lsr #11 │ │ │ │ + rsbeq sl, r9, r0, lsr #20 │ │ │ │ + subseq ip, r6, ip, asr #32 │ │ │ │ + @ instruction: 0x0056c598 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29cc48 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29cc4c │ │ │ │ @@ -191906,79 +191906,79 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ strb r4, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r4, asr #19 │ │ │ │ - ldrsheq fp, [r6], #-240 @ 0xffffff10 │ │ │ │ - subseq ip, r6, ip, lsr r5 │ │ │ │ + strheq sl, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + subseq fp, r6, r0, ror #31 │ │ │ │ + subseq ip, r6, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29ccb0 │ │ │ │ ldr r2, [pc, #68] @ 29ccb4 │ │ │ │ ldr r1, [pc, #68] @ 29ccb8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #60] @ 0x3c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sl, r9, r8, asr r9 │ │ │ │ - subseq fp, r6, r4, lsl #31 │ │ │ │ - ldrsbeq ip, [r6], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq sl, r9, r8, asr #18 │ │ │ │ + subseq fp, r6, r4, ror pc │ │ │ │ + subseq ip, r6, r0, asr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cd18 │ │ │ │ ldr r2, [pc, #68] @ 29cd1c │ │ │ │ ldr r1, [pc, #68] @ 29cd20 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #41] @ 0x29 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq sl, [r9], #-128 @ 0xffffff80 @ │ │ │ │ - subseq fp, r6, ip, lsl pc │ │ │ │ - subseq ip, r6, r8, ror #8 │ │ │ │ + rsbeq sl, r9, r0, ror #17 │ │ │ │ + subseq fp, r6, ip, lsl #30 │ │ │ │ + subseq ip, r6, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 29cd88 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 29cd8c │ │ │ │ @@ -191986,160 +191986,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ strb r4, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r4, lsl #17 │ │ │ │ - ldrheq fp, [r6], #-224 @ 0xffffff20 │ │ │ │ - ldrsheq ip, [r6], #-60 @ 0xffffffc4 │ │ │ │ + rsbeq sl, r9, r4, ror r8 │ │ │ │ + subseq fp, r6, r0, lsr #29 │ │ │ │ + subseq ip, r6, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 29cdf0 │ │ │ │ ldr r2, [pc, #68] @ 29cdf4 │ │ │ │ ldr r1, [pc, #68] @ 29cdf8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #40] @ 0x28 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq sl, r9, r8, lsl r8 │ │ │ │ - subseq fp, r6, r4, asr #28 │ │ │ │ - @ instruction: 0x0056c390 │ │ │ │ + rsbeq sl, r9, r8, lsl #16 │ │ │ │ + subseq fp, r6, r4, lsr lr │ │ │ │ + subseq ip, r6, r0, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #332] @ 29cf74 │ │ │ │ ldr r2, [pc, #332] @ 29cf78 │ │ │ │ ldr r1, [pc, #332] @ 29cf7c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ cmp r4, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 29cf04 │ │ │ │ ldr r0, [pc, #292] @ 29cf80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr r1, [pc, #284] @ 29cf84 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r6 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58b47c │ │ │ │ + bl 58b46c │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 29cea4 │ │ │ │ ldr r1, [pc, #256] @ 29cf88 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 58b82c │ │ │ │ + bl 58b81c │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 29cecc │ │ │ │ mov r0, r5 │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 58d420 │ │ │ │ + bl 58d410 │ │ │ │ ldr r1, [r8, #188] @ 0xbc │ │ │ │ mov r2, r5 │ │ │ │ - bl 58ca3c │ │ │ │ + bl 58ca2c │ │ │ │ ldr r1, [pc, #168] @ 29cf8c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58b638 │ │ │ │ + bl 58b628 │ │ │ │ cmp r0, #0 │ │ │ │ bne 29cf18 │ │ │ │ mov r4, #0 │ │ │ │ b 29cea4 │ │ │ │ ldr r0, [pc, #132] @ 29cf90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ mov r5, r0 │ │ │ │ b 29ce80 │ │ │ │ ldr r2, [pc, #116] @ 29cf94 │ │ │ │ ldr r1, [pc, #116] @ 29cf98 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #100 @ 0x64 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #104] @ 29cf9c │ │ │ │ ldr r3, [pc, #104] @ 29cfa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r6 │ │ │ │ - bl 58ea60 │ │ │ │ + bl 58ea50 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29cefc │ │ │ │ ldr r1, [pc, #72] @ 29cfa4 │ │ │ │ mov r3, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 58ce10 │ │ │ │ + bl 58ce00 │ │ │ │ mov r4, r0 │ │ │ │ b 29cea4 │ │ │ │ - @ instruction: 0x0069a79c │ │ │ │ - subseq fp, r6, ip, asr #27 │ │ │ │ - subseq ip, r6, r8, lsl r3 │ │ │ │ - subseq ip, r7, r0, ror #5 │ │ │ │ - subseq ip, r7, r4, ror #5 │ │ │ │ - subseq sp, lr, r0, ror ip │ │ │ │ - subseq ip, r7, r4, lsl #5 │ │ │ │ - subseq ip, r7, r0, asr r2 │ │ │ │ - rsbeq sl, r9, r8, lsr #13 │ │ │ │ - subseq sp, r6, r4, lsl #29 │ │ │ │ - @ instruction: 0x0057c198 │ │ │ │ + rsbeq sl, r9, ip, lsl #15 │ │ │ │ + ldrheq fp, [r6], #-220 @ 0xffffff24 │ │ │ │ + subseq ip, r6, r8, lsl #6 │ │ │ │ + ldrsbeq ip, [r7], #-32 @ 0xffffffe0 │ │ │ │ + ldrsbeq ip, [r7], #-36 @ 0xffffffdc │ │ │ │ + subseq sp, lr, r0, ror #24 │ │ │ │ + subseq ip, r7, r4, ror r2 │ │ │ │ + subseq ip, r7, r0, asr #4 │ │ │ │ + @ instruction: 0x0069a698 │ │ │ │ + subseq sp, r6, r4, ror lr │ │ │ │ + subseq ip, r7, r8, lsl #3 │ │ │ │ andeq r0, r0, r2, asr #8 │ │ │ │ - subseq fp, r7, r0, asr #22 │ │ │ │ + subseq fp, r7, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 29d010 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 29d014 │ │ │ │ @@ -192147,55 +192147,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ strb r4, [r3, #5] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r0, lsl #12 │ │ │ │ - subseq fp, r6, ip, lsr #24 │ │ │ │ - subseq ip, r6, r8, ror r1 │ │ │ │ + strdeq sl, [r9], #-80 @ 0xffffffb0 @ │ │ │ │ + subseq fp, r6, ip, lsl ip │ │ │ │ + subseq ip, r6, r8, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 29d07c │ │ │ │ ldr r2, [pc, #72] @ 29d080 │ │ │ │ ldr r1, [pc, #72] @ 29d084 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ ldrb r0, [r3, #5] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0069a590 │ │ │ │ - ldrheq fp, [r6], #-188 @ 0xffffff44 │ │ │ │ - subseq ip, r6, r8, lsl #2 │ │ │ │ + rsbeq sl, r9, r0, lsl #11 │ │ │ │ + subseq fp, r6, ip, lsr #23 │ │ │ │ + ldrsheq ip, [r6], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #80] @ 29d0f0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #76] @ 29d0f4 │ │ │ │ @@ -192203,55 +192203,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ strb r4, [r3] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r0, lsr #10 │ │ │ │ - subseq fp, r6, ip, asr #22 │ │ │ │ - @ instruction: 0x0056c098 │ │ │ │ + rsbeq sl, r9, r0, lsl r5 │ │ │ │ + subseq fp, r6, ip, lsr fp │ │ │ │ + subseq ip, r6, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 29d15c │ │ │ │ ldr r2, [pc, #72] @ 29d160 │ │ │ │ ldr r1, [pc, #72] @ 29d164 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldrb r0, [r3] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq sl, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrsbeq fp, [r6], #-172 @ 0xffffff54 │ │ │ │ - subseq ip, r6, r8, lsr #32 │ │ │ │ + rsbeq sl, r9, r0, lsr #9 │ │ │ │ + subseq fp, r6, ip, asr #21 │ │ │ │ + subseq ip, r6, r8, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 29d1d4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #80] @ 29d1d8 │ │ │ │ @@ -192259,29 +192259,29 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ eor r3, r4, #1 │ │ │ │ strb r4, [r0, #42] @ 0x2a │ │ │ │ strb r3, [r0, #43] @ 0x2b │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sl, r9, r0, asr #8 │ │ │ │ - subseq fp, r6, ip, ror #20 │ │ │ │ - ldrheq fp, [r6], #-248 @ 0xffffff08 │ │ │ │ + rsbeq sl, r9, r0, lsr r4 │ │ │ │ + subseq fp, r6, ip, asr sl │ │ │ │ + subseq fp, r6, r8, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #184] @ 29d2b0 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -192297,26 +192297,26 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [pc, #124] @ 29d2c4 │ │ │ │ ldr r3, [pc, #124] @ 29d2c8 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r6 │ │ │ │ add ip, r0, #96 @ 0x60 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74cb74 │ │ │ │ + bl 74cb64 │ │ │ │ ldr r2, [pc, #88] @ 29d2cc │ │ │ │ ldr r3, [pc, #64] @ 29d2b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192326,19 +192326,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq sl, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq sl, r9, r0, asr #7 │ │ │ │ ldrsheq lr, [r6], #-16 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r6, ip, lsr #30 │ │ │ │ - ldrsbeq fp, [r6], #-152 @ 0xffffff68 │ │ │ │ + subseq fp, r6, ip, lsl pc │ │ │ │ + subseq fp, r6, r8, asr #19 │ │ │ │ ldrheq lr, [r6], #-20 @ 0xffffffec @ │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ rsbseq lr, r6, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -192358,24 +192358,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7ab56c │ │ │ │ + bl 7ab55c │ │ │ │ ldr r2, [pc, #80] @ 29d3b0 │ │ │ │ ldr r3, [pc, #64] @ 29d3a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192385,19 +192385,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, r9, r0, ror #5 │ │ │ │ + ldrdeq sl, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ rsbseq lr, r6, r0, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r6, ip, lsr lr │ │ │ │ - subseq fp, r6, r8, ror #17 │ │ │ │ + subseq fp, r6, ip, lsr #28 │ │ │ │ + ldrsbeq fp, [r6], #-136 @ 0xffffff78 │ │ │ │ @ instruction: 0x0076e09c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #192] @ 29d48c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -192415,24 +192415,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ab56c │ │ │ │ + bl 7ab55c │ │ │ │ ldr r2, [pc, #92] @ 29d4a0 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #32] │ │ │ │ ldr r3, [pc, #60] @ 29d494 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -192445,19 +192445,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strdeq sl, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + rsbeq sl, r9, ip, ror #3 │ │ │ │ rsbseq lr, r6, ip, lsl r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r6, r8, asr sp │ │ │ │ - subseq fp, r6, r4, lsl #16 │ │ │ │ + subseq fp, r6, r8, asr #26 │ │ │ │ + ldrsheq fp, [r6], #-116 @ 0xffffff8c │ │ │ │ ldrheq sp, [r6], #-252 @ 0xffffff04 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #208] @ 29d58c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -192475,31 +192475,31 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7447d8 │ │ │ │ + bl 7447c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d548 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 1eb258 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 744290 │ │ │ │ + bl 744280 │ │ │ │ ldr r2, [pc, #80] @ 29d5a0 │ │ │ │ ldr r3, [pc, #64] @ 29d594 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192509,19 +192509,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, r9, ip, lsl #2 │ │ │ │ + strdeq sl, [r9], #-12 @ │ │ │ │ rsbseq sp, r6, ip, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r6, r8, ror #24 │ │ │ │ - subseq fp, r6, r4, lsl r7 │ │ │ │ + subseq fp, r6, r8, asr ip │ │ │ │ + subseq fp, r6, r4, lsl #14 │ │ │ │ rsbseq sp, r6, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d5f0 │ │ │ │ ldr r2, [pc, #52] @ 29d5f4 │ │ │ │ @@ -192529,221 +192529,221 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - rsbeq sl, r9, r8 │ │ │ │ - subseq fp, r6, r4, lsr r6 │ │ │ │ - subseq fp, r6, r0, lsl #23 │ │ │ │ + strdeq r9, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + subseq fp, r6, r4, lsr #12 │ │ │ │ + subseq fp, r6, r0, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d648 │ │ │ │ ldr r2, [pc, #52] @ 29d64c │ │ │ │ ldr r1, [pc, #52] @ 29d650 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - strheq r9, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - ldrsbeq fp, [r6], #-92 @ 0xffffffa4 │ │ │ │ - subseq fp, r6, r8, lsr #22 │ │ │ │ + rsbeq r9, r9, r0, lsr #31 │ │ │ │ + subseq fp, r6, ip, asr #11 │ │ │ │ + subseq fp, r6, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d6a0 │ │ │ │ ldr r2, [pc, #52] @ 29d6a4 │ │ │ │ ldr r1, [pc, #52] @ 29d6a8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - rsbeq r9, r9, r8, asr pc │ │ │ │ - subseq fp, r6, r4, lsl #11 │ │ │ │ - ldrsbeq fp, [r6], #-160 @ 0xffffff60 │ │ │ │ + rsbeq r9, r9, r8, asr #30 │ │ │ │ + subseq fp, r6, r4, ror r5 │ │ │ │ + subseq fp, r6, r0, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d6f8 │ │ │ │ ldr r2, [pc, #52] @ 29d6fc │ │ │ │ ldr r1, [pc, #52] @ 29d700 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - rsbeq r9, r9, r0, lsl #30 │ │ │ │ - subseq fp, r6, ip, lsr #10 │ │ │ │ - subseq fp, r6, r8, ror sl │ │ │ │ + strdeq r9, [r9], #-224 @ 0xffffff20 @ │ │ │ │ + subseq fp, r6, ip, lsl r5 │ │ │ │ + subseq fp, r6, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d750 │ │ │ │ ldr r2, [pc, #52] @ 29d754 │ │ │ │ ldr r1, [pc, #52] @ 29d758 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - rsbeq r9, r9, r8, lsr #29 │ │ │ │ - ldrsbeq fp, [r6], #-68 @ 0xffffffbc │ │ │ │ - subseq fp, r6, r0, lsr #20 │ │ │ │ + @ instruction: 0x00699e98 │ │ │ │ + subseq fp, r6, r4, asr #9 │ │ │ │ + subseq fp, r6, r0, lsl sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d7a8 │ │ │ │ ldr r2, [pc, #52] @ 29d7ac │ │ │ │ ldr r1, [pc, #52] @ 29d7b0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - rsbeq r9, r9, r0, asr lr │ │ │ │ - subseq fp, r6, ip, ror r4 │ │ │ │ - subseq fp, r6, r8, asr #19 │ │ │ │ + rsbeq r9, r9, r0, asr #28 │ │ │ │ + subseq fp, r6, ip, ror #8 │ │ │ │ + ldrheq fp, [r6], #-152 @ 0xffffff68 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d800 │ │ │ │ ldr r2, [pc, #52] @ 29d804 │ │ │ │ ldr r1, [pc, #52] @ 29d808 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - strdeq r9, [r9], #-216 @ 0xffffff28 @ │ │ │ │ - subseq fp, r6, r4, lsr #8 │ │ │ │ - subseq fp, r6, r0, ror r9 │ │ │ │ + rsbeq r9, r9, r8, ror #27 │ │ │ │ + subseq fp, r6, r4, lsl r4 │ │ │ │ + subseq fp, r6, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d858 │ │ │ │ ldr r2, [pc, #52] @ 29d85c │ │ │ │ ldr r1, [pc, #52] @ 29d860 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - rsbeq r9, r9, r0, lsr #27 │ │ │ │ - subseq fp, r6, ip, asr #7 │ │ │ │ - subseq fp, r6, r8, lsl r9 │ │ │ │ + @ instruction: 0x00699d90 │ │ │ │ + ldrheq fp, [r6], #-60 @ 0xffffffc4 │ │ │ │ + subseq fp, r6, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 29d8b0 │ │ │ │ ldr r2, [pc, #52] @ 29d8b4 │ │ │ │ ldr r1, [pc, #52] @ 29d8b8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - rsbeq r9, r9, r8, asr #26 │ │ │ │ - subseq fp, r6, r4, ror r3 │ │ │ │ - subseq fp, r6, r0, asr #17 │ │ │ │ + rsbeq r9, r9, r8, lsr sp │ │ │ │ + subseq fp, r6, r4, ror #6 │ │ │ │ + ldrheq fp, [r6], #-128 @ 0xffffff80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 29d90c │ │ │ │ ldr r2, [pc, #56] @ 29d910 │ │ │ │ ldr r1, [pc, #56] @ 29d914 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #252] @ 0xfc │ │ │ │ ldr r0, [r3, #188] @ 0xbc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - strdeq r9, [r9], #-192 @ 0xffffff40 @ │ │ │ │ - subseq fp, r6, ip, lsl r3 │ │ │ │ - subseq fp, r6, r8, ror #16 │ │ │ │ + rsbeq r9, r9, r0, ror #25 │ │ │ │ + subseq fp, r6, ip, lsl #6 │ │ │ │ + subseq fp, r6, r8, asr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #236] @ 29da1c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -192760,30 +192760,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 74cf88 │ │ │ │ + bl 74cf78 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ bne 29d9f8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 29d9b8 │ │ │ │ mov r0, r1 │ │ │ │ - bl 745b70 │ │ │ │ + bl 745b60 │ │ │ │ ldr r2, [pc, #112] @ 29da30 │ │ │ │ ldr r3, [pc, #96] @ 29da24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192798,22 +192798,22 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r7 │ │ │ │ bl 1ea934 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29d9b8 │ │ │ │ - bl 745b70 │ │ │ │ + bl 745b60 │ │ │ │ b 29d9b8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00699c98 │ │ │ │ + rsbeq r9, r9, r8, lsl #25 │ │ │ │ ldrheq sp, [r6], #-168 @ 0xffffff58 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq fp, [r6], #-116 @ 0xffffff8c │ │ │ │ - subseq fp, r6, r0, lsr #5 │ │ │ │ + subseq fp, r6, r4, ror #15 │ │ │ │ + @ instruction: 0x0056b290 │ │ │ │ rsbseq sp, r6, ip, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #336] @ 29db9c │ │ │ │ sub sp, sp, #80 @ 0x50 │ │ │ │ @@ -192830,15 +192830,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [pc, #276] @ 29dbb0 │ │ │ │ mov r1, #1 │ │ │ │ add r4, pc, r4 │ │ │ │ strb r1, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ ldrd r2, [r0, #88] @ 0x58 │ │ │ │ orrs ip, r2, r3 │ │ │ │ @@ -192879,15 +192879,15 @@ │ │ │ │ strb r3, [sp, #63] @ 0x3f │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, ip] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d284 │ │ │ │ ldr r2, [pc, #88] @ 29dbb8 │ │ │ │ ldr r3, [pc, #64] @ 29dba4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192897,19 +192897,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, r9, ip, ror fp │ │ │ │ + rsbeq r9, r9, ip, ror #22 │ │ │ │ @ instruction: 0x0076d99c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq fp, [r6], #-104 @ 0xffffff98 │ │ │ │ - subseq fp, r6, r4, lsl #3 │ │ │ │ + subseq fp, r6, r8, asr #13 │ │ │ │ + subseq fp, r6, r4, ror r1 │ │ │ │ rsbseq sp, r6, r0, ror #18 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ @ instruction: 0x0076d89c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -192929,15 +192929,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr sl, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r9, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov fp, r9 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ add r6, r0, #32 │ │ │ │ mov r0, #8 │ │ │ │ @@ -192955,17 +192955,17 @@ │ │ │ │ str r5, [r0, #4] │ │ │ │ ldr fp, [fp] │ │ │ │ bne 29dc38 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7447d8 │ │ │ │ + bl 7447c8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 744290 │ │ │ │ + bl 744280 │ │ │ │ ldr r2, [pc, #84] @ 29dcec │ │ │ │ ldr r3, [pc, #68] @ 29dce0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -192976,19 +192976,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r9, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + rsbeq r9, r9, r4, ror #19 │ │ │ │ rsbseq sp, r6, r4, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r6, ip, asr #10 │ │ │ │ - ldrsheq sl, [r6], #-248 @ 0xffffff08 │ │ │ │ + subseq fp, r6, ip, lsr r5 │ │ │ │ + subseq sl, r6, r8, ror #31 │ │ │ │ rsbseq sp, r6, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 29dd64 │ │ │ │ ldr r2, [pc, #92] @ 29dd68 │ │ │ │ @@ -192996,32 +192996,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29dd48 │ │ │ │ - bl 58cba4 │ │ │ │ + bl 58cb94 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strheq r9, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - subseq sl, r6, r8, ror #29 │ │ │ │ - subseq fp, r6, r4, lsr r4 │ │ │ │ + rsbeq r9, r9, ip, lsr #17 │ │ │ │ + ldrsbeq sl, [r6], #-232 @ 0xffffff18 │ │ │ │ + subseq fp, r6, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29dde8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29ddec │ │ │ │ @@ -193029,32 +193029,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #44] @ 0x2c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, r8, lsr r8 │ │ │ │ - subseq sl, r6, r4, ror #28 │ │ │ │ - ldrheq fp, [r6], #-48 @ 0xffffffd0 │ │ │ │ + rsbeq r9, r9, r8, lsr #16 │ │ │ │ + subseq sl, r6, r4, asr lr │ │ │ │ + subseq fp, r6, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29de6c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29de70 │ │ │ │ @@ -193062,32 +193062,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - strheq r9, [r9], #-116 @ 0xffffff8c @ │ │ │ │ - subseq sl, r6, r0, ror #27 │ │ │ │ - subseq fp, r6, ip, lsr #6 │ │ │ │ + rsbeq r9, r9, r4, lsr #15 │ │ │ │ + ldrsbeq sl, [r6], #-208 @ 0xffffff30 │ │ │ │ + subseq fp, r6, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29def0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29def4 │ │ │ │ @@ -193095,32 +193095,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #28] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, r0, lsr r7 │ │ │ │ - subseq sl, r6, ip, asr sp │ │ │ │ - subseq fp, r6, r8, lsr #5 │ │ │ │ + rsbeq r9, r9, r0, lsr #14 │ │ │ │ + subseq sl, r6, ip, asr #26 │ │ │ │ + @ instruction: 0x0056b298 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29df74 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29df78 │ │ │ │ @@ -193128,32 +193128,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #24] │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #24] │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, ip, lsr #13 │ │ │ │ - ldrsbeq sl, [r6], #-200 @ 0xffffff38 │ │ │ │ - subseq fp, r6, r4, lsr #4 │ │ │ │ + @ instruction: 0x0069969c │ │ │ │ + subseq sl, r6, r8, asr #25 │ │ │ │ + subseq fp, r6, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29dff8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29dffc │ │ │ │ @@ -193161,32 +193161,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #156] @ 0x9c │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #156] @ 0x9c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, r8, lsr #12 │ │ │ │ - subseq sl, r6, r4, asr ip │ │ │ │ - subseq fp, r6, r0, lsr #3 │ │ │ │ + rsbeq r9, r9, r8, lsl r6 │ │ │ │ + subseq sl, r6, r4, asr #24 │ │ │ │ + @ instruction: 0x0056b190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e07c │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e080 │ │ │ │ @@ -193194,32 +193194,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #164] @ 0xa4 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #164] @ 0xa4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, r4, lsr #11 │ │ │ │ - ldrsbeq sl, [r6], #-176 @ 0xffffff50 │ │ │ │ - subseq fp, r6, ip, lsl r1 │ │ │ │ + @ instruction: 0x00699594 │ │ │ │ + subseq sl, r6, r0, asr #23 │ │ │ │ + subseq fp, r6, ip, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e100 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e104 │ │ │ │ @@ -193227,32 +193227,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #160] @ 0xa0 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #160] @ 0xa0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r9, r9, r0, lsr #10 │ │ │ │ - subseq sl, r6, ip, asr #22 │ │ │ │ - @ instruction: 0x0056b098 │ │ │ │ + rsbeq r9, r9, r0, lsl r5 │ │ │ │ + subseq sl, r6, ip, lsr fp │ │ │ │ + subseq fp, r6, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #96] @ 29e184 │ │ │ │ mov r5, r1 │ │ │ │ ldr r2, [pc, #92] @ 29e188 │ │ │ │ @@ -193260,32 +193260,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #152] @ 0x98 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #152] @ 0x98 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x0069949c │ │ │ │ - subseq sl, r6, r8, asr #21 │ │ │ │ - subseq fp, r6, r4, lsl r0 │ │ │ │ + rsbeq r9, r9, ip, lsl #9 │ │ │ │ + ldrheq sl, [r6], #-168 @ 0xffffff58 │ │ │ │ + subseq fp, r6, r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 29e220 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r2 │ │ │ │ @@ -193294,15 +193294,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4292f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e200 │ │ │ │ ldr r0, [r5, #72] @ 0x48 │ │ │ │ @@ -193314,32 +193314,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r9, r9, r4, lsl r4 │ │ │ │ - subseq sl, r6, r8, lsl #31 │ │ │ │ - subseq sl, r6, ip, lsr sl │ │ │ │ + rsbeq r9, r9, r4, lsl #8 │ │ │ │ + subseq sl, r6, r8, ror pc │ │ │ │ + subseq sl, r6, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #160] @ 29e2e4 │ │ │ │ ldr r2, [pc, #160] @ 29e2e8 │ │ │ │ ldr r1, [pc, #160] @ 29e2ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #108] @ 0x6c │ │ │ │ bl 1e136c │ │ │ │ @@ -193363,17 +193363,17 @@ │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e136c │ │ │ │ - rsbeq r9, r9, r0, lsl #7 │ │ │ │ - subseq sl, r6, ip, lsr #19 │ │ │ │ - ldrsheq sl, [r6], #-232 @ 0xffffff18 │ │ │ │ + rsbeq r9, r9, r0, ror r3 │ │ │ │ + @ instruction: 0x0056a99c │ │ │ │ + subseq sl, r6, r8, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #236] @ 29e3f4 │ │ │ │ mov r4, r1 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -193382,15 +193382,15 @@ │ │ │ │ ldr r2, [pc, #224] @ 29e3fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #196] @ 29e400 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [r0, #252] @ 0xfc │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e3a4 │ │ │ │ @@ -193422,30 +193422,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r9, r9, r0, asr #5 │ │ │ │ - subseq sl, r6, ip, lsr #28 │ │ │ │ - subseq sl, r6, r0, ror #17 │ │ │ │ - @ instruction: 0x005dd090 │ │ │ │ - subseq sl, r7, ip, ror #29 │ │ │ │ - subseq sl, r7, r0, ror #27 │ │ │ │ - subseq sl, r7, r4, lsl sp │ │ │ │ + strheq r9, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ + subseq sl, r6, ip, lsl lr │ │ │ │ + ldrsbeq sl, [r6], #-128 @ 0xffffff80 │ │ │ │ + subseq sp, sp, r0, lsl #1 │ │ │ │ + ldrsbeq sl, [r7], #-236 @ 0xffffff14 │ │ │ │ + ldrsbeq sl, [r7], #-208 @ 0xffffff30 │ │ │ │ + subseq sl, r7, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #356] @ 29e58c │ │ │ │ ldr ip, [pc, #356] @ 29e590 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -193472,39 +193472,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r4, sp, #12 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 74cb74 │ │ │ │ + bl 74cb64 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e538 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e504 │ │ │ │ mov r1, r4 │ │ │ │ bl 43a39c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 29e500 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 745b14 │ │ │ │ + bl 745b04 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 29e544 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ ldr r0, [r1, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29e528 │ │ │ │ mov r1, r4 │ │ │ │ bl 43a39c │ │ │ │ @@ -193514,15 +193514,15 @@ │ │ │ │ ldr r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ bl 29c870 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 1e1d44 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #92] @ 29e5a8 │ │ │ │ ldr r3, [pc, #64] @ 29e590 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -193537,17 +193537,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq ip, [r6], #-244 @ 0xffffff0c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r6, ip, lsr #31 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - subseq sl, r6, ip, ror r7 │ │ │ │ - rsbeq r9, r9, ip, asr #2 │ │ │ │ - subseq sl, r6, r8, asr #25 │ │ │ │ + subseq sl, r6, ip, ror #14 │ │ │ │ + rsbeq r9, r9, ip, lsr r1 │ │ │ │ + ldrheq sl, [r6], #-200 @ 0xffffff38 │ │ │ │ ldrheq ip, [r6], #-224 @ 0xffffff20 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #636] @ 29e840 │ │ │ │ sub sp, sp, #192 @ 0xc0 │ │ │ │ @@ -193564,15 +193564,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #188] @ 0xbc │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ mov lr, #1 │ │ │ │ strb lr, [sp, #24] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ strb lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ strb lr, [sp, #56] @ 0x38 │ │ │ │ @@ -193688,15 +193688,15 @@ │ │ │ │ strb r3, [sp, #175] @ 0xaf │ │ │ │ add r3, sp, #24 │ │ │ │ add r2, sp, #20 │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r4, lr] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 74cf88 │ │ │ │ + bl 74cf78 │ │ │ │ ldr r2, [pc, #88] @ 29e85c │ │ │ │ ldr r3, [pc, #64] @ 29e848 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #188] @ 0xbc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -193706,19 +193706,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r9, r9, r4 │ │ │ │ + strdeq r8, [r9], #-244 @ 0xffffff0c @ │ │ │ │ rsbseq ip, r6, r4, lsr #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sl, r6, r0, ror #22 │ │ │ │ - subseq sl, r6, ip, lsl #12 │ │ │ │ + subseq sl, r6, r0, asr fp │ │ │ │ + ldrsheq sl, [r6], #-92 @ 0xffffffa4 │ │ │ │ rsbseq ip, r6, r0, lsr #27 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ ldrsheq ip, [r6], #-184 @ 0xffffff48 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -193738,24 +193738,24 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r3, #1 │ │ │ │ ldr r2, [pc, #484] @ 29ead8 │ │ │ │ strb r3, [r4, #50] @ 0x32 │ │ │ │ strh r2, [r4, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e37d8 │ │ │ │ @@ -193781,20 +193781,20 @@ │ │ │ │ ldr r2, [pc, #400] @ 29eae8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58dec4 │ │ │ │ + bl 58deb4 │ │ │ │ ldr r2, [pc, #372] @ 29eaec │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58e728 │ │ │ │ + bl 58e718 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ str r2, [r4, #180] @ 0xb4 │ │ │ │ ldr r2, [r5, #104] @ 0x68 │ │ │ │ mov r3, #1 │ │ │ │ str r2, [r4, #216] @ 0xd8 │ │ │ │ mov r2, #8 │ │ │ │ strd r2, [r4, #224] @ 0xe0 │ │ │ │ @@ -193845,56 +193845,56 @@ │ │ │ │ ldr r2, [pc, #164] @ 29eafc │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #252] @ 0xfc │ │ │ │ mov r0, r6 │ │ │ │ - bl 58dec4 │ │ │ │ + bl 58deb4 │ │ │ │ ldr r2, [pc, #136] @ 29eb00 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r7, [pc, #124] @ 29eb04 │ │ │ │ - bl 58e728 │ │ │ │ + bl 58e718 │ │ │ │ ldr r3, [pc, #120] @ 29eb08 │ │ │ │ ldr r2, [pc, #120] @ 29eb0c │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58dd50 │ │ │ │ + bl 58dd40 │ │ │ │ ldr r2, [pc, #96] @ 29eb10 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58e728 │ │ │ │ + bl 58e718 │ │ │ │ b 29e928 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r8, r9, r0, asr sp │ │ │ │ + rsbeq r8, r9, r0, asr #26 │ │ │ │ rsbseq ip, r6, r0, ror fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sl, r6, r4, ror #6 │ │ │ │ - ldrheq sl, [r6], #-128 @ 0xffffff80 │ │ │ │ + subseq sl, r6, r4, asr r3 │ │ │ │ + subseq sl, r6, r0, lsr #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ andeq r5, r0, r8, ror #8 │ │ │ │ - ldrsheq sl, [r7], #-140 @ 0xffffff74 │ │ │ │ + subseq sl, r7, ip, ror #17 │ │ │ │ @ instruction: 0xffffe640 │ │ │ │ @ instruction: 0xffffe6bc │ │ │ │ - subseq sl, r7, r0, ror #17 │ │ │ │ + ldrsbeq sl, [r7], #-128 @ 0xffffff80 │ │ │ │ ldrsheq ip, [r6], #-152 @ 0xffffff68 @ │ │ │ │ - subseq sl, r7, r4, ror r7 │ │ │ │ + subseq sl, r7, r4, ror #14 │ │ │ │ @ instruction: 0xffffe628 │ │ │ │ @ instruction: 0xffffe694 │ │ │ │ - subseq sl, r7, r4, asr r7 │ │ │ │ - subseq sl, r7, r4, ror r7 │ │ │ │ + subseq sl, r7, r4, asr #14 │ │ │ │ + subseq sl, r7, r4, ror #14 │ │ │ │ @ instruction: 0xfffff850 │ │ │ │ @ instruction: 0xffffee18 │ │ │ │ - subseq sl, r7, r8, ror #14 │ │ │ │ + subseq sl, r7, r8, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #916] @ 29eec0 │ │ │ │ ldr ip, [pc, #916] @ 29eec4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -193924,32 +193924,32 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r9 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 74d294 │ │ │ │ + bl 74d284 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29ecb4 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldr r1, [pc, #728] @ 29eedc │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, r3 │ │ │ │ @@ -193990,18 +193990,18 @@ │ │ │ │ ldrb r3, [r0, #32] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #0 │ │ │ │ moveq r3, #0 │ │ │ │ beq 29ecac │ │ │ │ ldrd r2, [r0, #40] @ 0x28 │ │ │ │ strd r2, [r6, #88] @ 0x58 │ │ │ │ - bl 745bcc │ │ │ │ + bl 745bbc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #536] @ 29eee0 │ │ │ │ ldr r3, [pc, #504] @ 29eec4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -194053,15 +194053,15 @@ │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #336] @ 29eef0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ecb0 │ │ │ │ ldr r1, [pc, #308] @ 29eef4 │ │ │ │ ldr r3, [pc, #308] @ 29eef8 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #300] @ 29eefc │ │ │ │ @@ -194071,28 +194071,28 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ ldr r2, [pc, #276] @ 29ef00 │ │ │ │ add r1, pc, r1 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ecb0 │ │ │ │ ldr r3, [pc, #252] @ 29ef04 │ │ │ │ ldr ip, [pc, #252] @ 29ef08 │ │ │ │ ldr r1, [pc, #252] @ 29ef0c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #240] @ 29ef10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ecb0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #212] @ 29ef14 │ │ │ │ ldr r1, [pc, #212] @ 29ef18 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -194101,15 +194101,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #188] @ 29ef20 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ecb0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #160] @ 29ef24 │ │ │ │ ldr r1, [pc, #160] @ 29ef28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -194118,46 +194118,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #136] @ 29ef30 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ b 29ecb0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq ip, [r6], #-128 @ 0xffffff80 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r6, r8, lsr #17 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq r8, r9, r0, asr sl │ │ │ │ - subseq sl, r6, ip, ror r0 │ │ │ │ - subseq sl, r6, r4, asr #11 │ │ │ │ + rsbeq r8, r9, r0, asr #20 │ │ │ │ + subseq sl, r6, ip, rrx │ │ │ │ + ldrheq sl, [r6], #-84 @ 0xffffffac │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ rsbseq ip, r6, r4, lsr r7 │ │ │ │ - subseq sl, r7, r4, lsr #10 │ │ │ │ - rsbeq r8, r9, r0, asr #16 │ │ │ │ - subseq sl, r7, ip, lsr #6 │ │ │ │ + subseq sl, r7, r4, lsl r5 │ │ │ │ + rsbeq r8, r9, r0, lsr r8 │ │ │ │ + subseq sl, r7, ip, lsl r3 │ │ │ │ andeq r0, r0, r5, lsl #5 │ │ │ │ - subseq sl, r7, r8, ror #9 │ │ │ │ - strdeq r8, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - subseq sl, r7, r4, ror #5 │ │ │ │ + ldrsbeq sl, [r7], #-72 @ 0xffffffb8 │ │ │ │ + rsbeq r8, r9, ip, ror #15 │ │ │ │ + ldrsbeq sl, [r7], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ - strheq r8, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - ldrheq sl, [r7], #-88 @ 0xffffffa8 │ │ │ │ - ldrheq sl, [r7], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq r8, r9, r8, lsr #15 │ │ │ │ + subseq sl, r7, r8, lsr #11 │ │ │ │ + subseq sl, r7, r0, lsr #5 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - @ instruction: 0x0057a498 │ │ │ │ - subseq sl, r7, r4, ror r2 │ │ │ │ - rsbeq r8, r9, r8, ror r7 │ │ │ │ + subseq sl, r7, r8, lsl #9 │ │ │ │ + subseq sl, r7, r4, ror #4 │ │ │ │ + rsbeq r8, r9, r8, ror #14 │ │ │ │ muleq r0, r3, r2 │ │ │ │ - ldrheq sl, [r7], #-76 @ 0xffffffb4 │ │ │ │ - subseq sl, r7, r0, lsr r2 │ │ │ │ - rsbeq r8, r9, r4, lsr r7 │ │ │ │ + subseq sl, r7, ip, lsr #9 │ │ │ │ + subseq sl, r7, r0, lsr #4 │ │ │ │ + rsbeq r8, r9, r4, lsr #14 │ │ │ │ muleq r0, sl, r2 │ │ │ │ │ │ │ │ 0029ef34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194185,27 +194185,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #140] @ 29f030 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 29f018 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893dc │ │ │ │ - bl 589418 │ │ │ │ + bl 5893cc │ │ │ │ + bl 589408 │ │ │ │ ldr r4, [r6, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 29f018 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588c00 │ │ │ │ + bl 588bf0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29efd4 │ │ │ │ @@ -194218,31 +194218,31 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r8, r7, ip, asr #12 │ │ │ │ + subseq r8, r7, ip, lsr r6 │ │ │ │ │ │ │ │ 0029f034 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 589418 │ │ │ │ + bl 589408 │ │ │ │ ldr r4, [r4, #164] @ 0xa4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 29f0a4 │ │ │ │ mov r5, r0 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588c00 │ │ │ │ + bl 588bf0 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 29f060 │ │ │ │ @@ -194263,25 +194263,25 @@ │ │ │ │ 0029f0bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #300] @ 29f20c │ │ │ │ ldr r2, [pc, #300] @ 29f210 │ │ │ │ ldr r1, [pc, #300] @ 29f214 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ble 29f1e8 │ │ │ │ @@ -194310,15 +194310,15 @@ │ │ │ │ strd r2, [r5, #8] │ │ │ │ bl 1e35f8 │ │ │ │ ldr r3, [r6, #176] @ 0xb0 │ │ │ │ str r0, [r5, #16] │ │ │ │ ldr r0, [r3, sl, lsl #3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 29f198 │ │ │ │ - bl 58cce4 │ │ │ │ + bl 58ccd4 │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, #8 │ │ │ │ bl 1e37d8 │ │ │ │ ldr r2, [r6, #176] @ 0xb0 │ │ │ │ mov r4, r7 │ │ │ │ ldr r2, [r2] │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ @@ -194341,38 +194341,38 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r8, r9, r4, ror #9 │ │ │ │ - subseq r9, r6, r4, lsl fp │ │ │ │ - subseq sl, r6, r0, rrx │ │ │ │ + ldrdeq r8, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + subseq r9, r6, r4, lsl #22 │ │ │ │ + subseq sl, r6, r0, asr r0 │ │ │ │ │ │ │ │ 0029f218 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r9, [pc, #1608] @ 29f878 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ mov r8, r2 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #1584] @ 29f87c │ │ │ │ ldr r1, [pc, #1584] @ 29f880 │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r6, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ beq 29f7f8 │ │ │ │ ldrb r7, [r4] │ │ │ │ cmp r7, #0 │ │ │ │ beq 29f85c │ │ │ │ @@ -194588,40 +194588,40 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r0, r8 │ │ │ │ ldr r2, [pc, #700] @ 29f890 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #12] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 29f580 │ │ │ │ ldr r3, [pc, #676] @ 29f894 │ │ │ │ ldr ip, [pc, #676] @ 29f898 │ │ │ │ ldr r1, [pc, #676] @ 29f89c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #668] @ 29f8a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 29f580 │ │ │ │ ldr r3, [pc, #644] @ 29f8a4 │ │ │ │ ldr ip, [pc, #644] @ 29f8a8 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #640] @ 29f8ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #840 @ 0x348 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194633,15 +194633,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #564] @ 29f8bc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194653,15 +194653,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 29f8cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194673,15 +194673,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 29f8dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194693,15 +194693,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r2, #860 @ 0x35c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194713,15 +194713,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #304] @ 29f8f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -194730,80 +194730,80 @@ │ │ │ │ ldr r1, [pc, #252] @ 29f900 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #248] @ 29f904 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 29f580 │ │ │ │ ldr r3, [pc, #224] @ 29f908 │ │ │ │ ldr r4, [pc, #224] @ 29f90c │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [pc, #220] @ 29f910 │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #212] @ 29f914 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 29f580 │ │ │ │ ldr r1, [pc, #180] @ 29f918 │ │ │ │ ldr r0, [pc, #180] @ 29f91c │ │ │ │ ldr r2, [pc, #180] @ 29f920 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #200 @ 0xc8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r9, ip, lsl #7 │ │ │ │ - subseq r9, r6, ip, lsr #19 │ │ │ │ - ldrsheq r9, [r6], #-228 @ 0xffffff1c │ │ │ │ - rsbeq r8, r9, r8 │ │ │ │ - subseq r9, r7, ip, asr #30 │ │ │ │ - ldrsheq r9, [r7], #-168 @ 0xffffff58 │ │ │ │ + rsbeq r8, r9, ip, ror r3 │ │ │ │ + @ instruction: 0x0056999c │ │ │ │ + subseq r9, r6, r4, ror #29 │ │ │ │ + strdeq r7, [r9], #-248 @ 0xffffff08 @ │ │ │ │ + subseq r9, r7, ip, lsr pc │ │ │ │ + subseq r9, r7, r8, ror #21 │ │ │ │ muleq r0, r2, r3 │ │ │ │ - ldrdeq r7, [r9], #-240 @ 0xffffff10 @ │ │ │ │ - subseq r9, r7, r4, lsr lr │ │ │ │ - subseq r9, r7, ip, asr #21 │ │ │ │ + rsbeq r7, r9, r0, asr #31 │ │ │ │ + subseq r9, r7, r4, lsr #28 │ │ │ │ + ldrheq r9, [r7], #-172 @ 0xffffff54 │ │ │ │ muleq r0, sp, r3 │ │ │ │ - @ instruction: 0x00697f9c │ │ │ │ - subseq r9, r7, r0, lsl lr │ │ │ │ - @ instruction: 0x00579a9c │ │ │ │ - rsbeq r7, r9, ip, asr #30 │ │ │ │ - ldrsbeq r9, [r7], #-220 @ 0xffffff24 │ │ │ │ - subseq r9, r7, r8, asr #20 │ │ │ │ + rsbeq r7, r9, ip, lsl #31 │ │ │ │ + subseq r9, r7, r0, lsl #28 │ │ │ │ + subseq r9, r7, ip, lsl #21 │ │ │ │ + rsbeq r7, r9, ip, lsr pc │ │ │ │ + subseq r9, r7, ip, asr #27 │ │ │ │ + subseq r9, r7, r8, lsr sl │ │ │ │ andeq r0, r0, sp, asr #6 │ │ │ │ - strdeq r7, [r9], #-236 @ 0xffffff14 @ │ │ │ │ - subseq r9, r7, r8, lsr #27 │ │ │ │ - ldrsheq r9, [r7], #-152 @ 0xffffff68 │ │ │ │ + rsbeq r7, r9, ip, ror #29 │ │ │ │ + @ instruction: 0x00579d98 │ │ │ │ + subseq r9, r7, r8, ror #19 │ │ │ │ andeq r0, r0, r2, asr r3 │ │ │ │ - rsbeq r7, r9, ip, lsr #29 │ │ │ │ - subseq r9, r7, r4, ror sp │ │ │ │ - subseq r9, r7, r8, lsr #19 │ │ │ │ + @ instruction: 0x00697e9c │ │ │ │ + subseq r9, r7, r4, ror #26 │ │ │ │ + @ instruction: 0x00579998 │ │ │ │ andeq r0, r0, r7, asr r3 │ │ │ │ - rsbeq r7, r9, ip, asr lr │ │ │ │ - subseq r9, r7, r0, asr #26 │ │ │ │ - subseq r9, r7, ip, asr r9 │ │ │ │ - rsbeq r7, r9, ip, lsl #28 │ │ │ │ - subseq r9, r7, ip, lsl #26 │ │ │ │ - subseq r9, r7, r8, lsl #18 │ │ │ │ + rsbeq r7, r9, ip, asr #28 │ │ │ │ + subseq r9, r7, r0, lsr sp │ │ │ │ + subseq r9, r7, ip, asr #18 │ │ │ │ + strdeq r7, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + ldrsheq r9, [r7], #-204 @ 0xffffff34 │ │ │ │ + ldrsheq r9, [r7], #-136 @ 0xffffff78 │ │ │ │ andeq r0, r0, r1, ror #6 │ │ │ │ - subseq r9, r7, r4, ror #23 │ │ │ │ - subseq r9, r7, r4, asr #17 │ │ │ │ + ldrsbeq r9, [r7], #-180 @ 0xffffff4c │ │ │ │ + ldrheq r9, [r7], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r0, r9, lsr r3 │ │ │ │ - @ instruction: 0x00697d94 │ │ │ │ - subseq r9, r7, ip, lsr #25 │ │ │ │ - subseq r9, r7, r8, lsl #17 │ │ │ │ + rsbeq r7, r9, r4, lsl #27 │ │ │ │ + @ instruction: 0x00579c9c │ │ │ │ + subseq r9, r7, r8, ror r8 │ │ │ │ andeq r0, r0, r5, lsl #7 │ │ │ │ - subseq r9, r7, r4, ror #16 │ │ │ │ - subseq r9, r7, r8, lsr #23 │ │ │ │ + subseq r9, r7, r4, asr r8 │ │ │ │ + @ instruction: 0x00579b98 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 0029f924 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -194811,25 +194811,25 @@ │ │ │ │ ldr r3, [pc, #52] @ 29f974 │ │ │ │ ldr r2, [pc, #52] @ 29f978 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #28] @ 29f97c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58e8fc │ │ │ │ - subseq r1, r7, ip, asr #18 │ │ │ │ + b 58e8ec │ │ │ │ + subseq r1, r7, ip, lsr r9 │ │ │ │ @ instruction: 0xffffe83c │ │ │ │ @ instruction: 0xffffdc54 │ │ │ │ - subseq r9, r7, r4, ror #23 │ │ │ │ + ldrsbeq r9, [r7], #-180 @ 0xffffff4c │ │ │ │ │ │ │ │ 0029f980 : │ │ │ │ ldrb r0, [r0, #42] @ 0x2a │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0029f988 : │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -194869,22 +194869,22 @@ │ │ │ │ bl 4927e4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 58cba4 │ │ │ │ + bl 58cb94 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #12] @ 29fa28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ - subseq r9, r7, ip, asr fp │ │ │ │ + subseq r9, r7, ip, asr #22 │ │ │ │ │ │ │ │ 0029fa2c : │ │ │ │ ldr r3, [r0, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fa44 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -194923,23 +194923,23 @@ │ │ │ │ cmp r5, r3 │ │ │ │ cmpne r5, #0 │ │ │ │ addeq r5, sp, #64 @ 0x40 │ │ │ │ mov r7, r1 │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r4, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #2840] @ 2a05f8 │ │ │ │ ldr r1, [pc, #2840] @ 2a05fc │ │ │ │ add r3, r9, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #7 │ │ │ │ bl 4ccd3c │ │ │ │ ldr r3, [pc, #2804] @ 2a0600 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -194953,15 +194953,15 @@ │ │ │ │ beq 29fd90 │ │ │ │ ldr r3, [pc, #2764] @ 2a0608 │ │ │ │ ldr r1, [pc, #2764] @ 2a060c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 58bf04 │ │ │ │ + bl 58bef4 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, r0 │ │ │ │ bne 29fe3c │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fb80 │ │ │ │ mov r0, r4 │ │ │ │ @@ -194974,42 +194974,42 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fdec │ │ │ │ ldr r3, [r4, #168] @ 0xa8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fc78 │ │ │ │ ldr r7, [pc, #2672] @ 2a0610 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #2660] @ 2a0614 │ │ │ │ ldr r1, [pc, #2660] @ 2a0618 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 589418 │ │ │ │ + bl 589408 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r9, r0 │ │ │ │ beq 29fc28 │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ movne r7, #0 │ │ │ │ bne 29fc08 │ │ │ │ b 2a05ac │ │ │ │ add r7, r7, #4 │ │ │ │ ldr r1, [r3, r7] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2a0384 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588c00 │ │ │ │ + bl 588bf0 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29fbf8 │ │ │ │ ldr r3, [r3, r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a0384 │ │ │ │ ldr r5, [pc, #2540] @ 2a061c │ │ │ │ @@ -195018,77 +195018,77 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r5, #332 @ 0x14c │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, #66 @ 0x42 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a05c8 │ │ │ │ ldr r2, [r0, #152] @ 0x98 │ │ │ │ cmp r2, #0 │ │ │ │ beq 29fc78 │ │ │ │ ldr r0, [pc, #2488] @ 2a0628 │ │ │ │ ldr r1, [r4, #168] @ 0xa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fcf8 │ │ │ │ ldr r0, [pc, #2464] @ 2a062c │ │ │ │ ldr r2, [pc, #2464] @ 2a0630 │ │ │ │ ldr r1, [pc, #2464] @ 2a0634 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r7, #0 │ │ │ │ ldr r5, [pc, #2428] @ 2a0638 │ │ │ │ ldr r1, [pc, #2428] @ 2a063c │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ strb r7, [r0, #41] @ 0x29 │ │ │ │ ldr r0, [pc, #2408] @ 2a0640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5888d4 │ │ │ │ + bl 5888c4 │ │ │ │ ldr r1, [pc, #2400] @ 2a0644 │ │ │ │ ldr r0, [pc, #2400] @ 2a0648 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 5888d4 │ │ │ │ + bl 5888c4 │ │ │ │ ldr r0, [r4, #172] @ 0xac │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #2372] @ 2a064c │ │ │ │ ldr r2, [pc, #2372] @ 2a0650 │ │ │ │ ldr r1, [pc, #2372] @ 2a0654 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #228 @ 0xe4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ ldr r3, [pc, #2352] @ 2a0658 │ │ │ │ - bl 589148 │ │ │ │ - bl 561ea0 │ │ │ │ + bl 589138 │ │ │ │ + bl 561e90 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r0, #4 │ │ │ │ - bl 58321c │ │ │ │ + bl 58320c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #2312] @ 2a065c │ │ │ │ ldr r3, [pc, #2192] @ 2a05e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #220] @ 0xdc │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195107,17 +195107,17 @@ │ │ │ │ beq 29fb5c │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fb5c │ │ │ │ bl 2a12a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 29fb5c │ │ │ │ - bl 58d420 │ │ │ │ + bl 58d410 │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ - bl 58a7cc │ │ │ │ + bl 58a7bc │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a0470 │ │ │ │ ldr r3, [pc, #2192] @ 2a0660 │ │ │ │ mov r1, r7 │ │ │ │ ldr r0, [pc, r3] │ │ │ │ mov r2, r5 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ @@ -195136,46 +195136,46 @@ │ │ │ │ ldr r1, [pc, #2132] @ 2a0668 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #2128] @ 2a066c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 29fd4c │ │ │ │ ldr r3, [pc, #2092] @ 2a0670 │ │ │ │ ldr ip, [pc, #2092] @ 2a0674 │ │ │ │ ldr r1, [pc, #2092] @ 2a0678 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2084] @ 2a067c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 29fe2c │ │ │ │ mov r0, #0 │ │ │ │ bl 1e1804 │ │ │ │ ldr r7, [pc, #2052] @ 2a0680 │ │ │ │ add r7, pc, r7 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #2036] @ 2a0684 │ │ │ │ ldr r1, [pc, #2036] @ 2a0688 │ │ │ │ add r3, r7, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov lr, r0 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -195338,25 +195338,25 @@ │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ bl 1e0f1c │ │ │ │ ldrb r3, [r6, #175] @ 0xaf │ │ │ │ cmp r3, #0 │ │ │ │ beq 29fb80 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #1364] @ 2a06b0 │ │ │ │ ldr r2, [pc, #1364] @ 2a06b4 │ │ │ │ ldr r1, [pc, #1364] @ 2a06b8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r7, [r4, #256] @ 0x100 │ │ │ │ ldr r3, [r0, #204] @ 0xcc │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1304] @ 2a06ac │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r8, [r3] │ │ │ │ @@ -195421,18 +195421,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1ae0 │ │ │ │ b 29fff0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #1064] @ 2a06c0 │ │ │ │ ldr r1, [r3] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ ldr r0, [pc, #1052] @ 2a06c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ b 2a0134 │ │ │ │ mov lr, r0 │ │ │ │ ldr ip, [lr], #8 │ │ │ │ cmp ip, #0 │ │ │ │ ble 2a0110 │ │ │ │ mov r1, #0 │ │ │ │ b 2a02e4 │ │ │ │ @@ -195451,15 +195451,15 @@ │ │ │ │ add r3, lr, r3, lsl #3 │ │ │ │ ldrb r7, [r3, #12] │ │ │ │ cmp r7, #0 │ │ │ │ bne 2a02c8 │ │ │ │ ldr r0, [pc, #952] @ 2a06c8 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r1, [pc, #932] @ 2a06cc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1ae0 │ │ │ │ b 2a00b8 │ │ │ │ @@ -195480,69 +195480,69 @@ │ │ │ │ b 2a0034 │ │ │ │ ldr r1, [pc, #868] @ 2a06dc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1ae0 │ │ │ │ b 2a0008 │ │ │ │ ldr r0, [r4, #168] @ 0xa8 │ │ │ │ - bl 536108 │ │ │ │ + bl 5360fc │ │ │ │ ldr r3, [pc, #844] @ 2a06e0 │ │ │ │ ldr ip, [pc, #844] @ 2a06e4 │ │ │ │ ldr r1, [pc, #844] @ 2a06e8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #836] @ 2a06ec │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a04bc │ │ │ │ ldr r1, [pc, #792] @ 2a06f0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0454 │ │ │ │ ldr sl, [pc, #764] @ 2a06f4 │ │ │ │ ldr r9, [pc, #764] @ 2a06f8 │ │ │ │ ldr r7, [pc, #764] @ 2a06fc │ │ │ │ mov r6, #4 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 536108 │ │ │ │ + bl 5360fc │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3, r6] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r3, sl │ │ │ │ movne r3, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r8, #160] @ 0xa0 │ │ │ │ ldr r0, [r3, r6] │ │ │ │ add r6, r6, #4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a040c │ │ │ │ ldr r1, [pc, #676] @ 2a0700 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ mov r0, fp │ │ │ │ bl 1e136c │ │ │ │ b 29fe2c │ │ │ │ ldr r1, [r6, #188] @ 0xbc │ │ │ │ ldr r3, [pc, #648] @ 2a0704 │ │ │ │ ldr r2, [pc, #648] @ 2a0708 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -195550,29 +195550,29 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ ldr r2, [pc, #624] @ 2a0710 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r1, [pc, #616] @ 2a0714 │ │ │ │ ldr r2, [r6, #188] @ 0xbc │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ b 29fe2c │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 536108 │ │ │ │ + bl 5360fc │ │ │ │ ldr r1, [pc, #588] @ 2a0718 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ b 2a0464 │ │ │ │ ldr r0, [r7, #-76] @ 0xffffffb4 │ │ │ │ ldr lr, [r7, #-80] @ 0xffffffb0 │ │ │ │ mov r2, r0 │ │ │ │ ldr ip, [r5, #92] @ 0x5c │ │ │ │ @@ -195600,22 +195600,22 @@ │ │ │ │ str r3, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ str lr, [sp, #24] │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ b 2a024c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #412] @ 2a0720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r1, [pc, #396] @ 2a0724 │ │ │ │ ldr r0, [pc, #396] @ 2a0728 │ │ │ │ ldr r2, [pc, #396] @ 2a072c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -195635,113 +195635,113 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #284 @ 0x11c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq fp, r6, ip, ror r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r6, r4, asr r9 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - strdeq r7, [r9], #-168 @ 0xffffff58 @ │ │ │ │ - subseq r9, r6, ip, lsl r1 │ │ │ │ - subseq r9, r6, r8, ror #12 │ │ │ │ + rsbeq r7, r9, r8, ror #21 │ │ │ │ + subseq r9, r6, ip, lsl #2 │ │ │ │ + subseq r9, r6, r8, asr r6 │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ svcvc 0x00f00000 @ IMB │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - ldrheq sl, [lr], #-248 @ 0xffffff08 │ │ │ │ - rsbeq r7, r9, r4, lsr #20 │ │ │ │ - subseq r9, r6, ip, asr #32 │ │ │ │ - @ instruction: 0x00569598 │ │ │ │ - @ instruction: 0x00697994 │ │ │ │ - subseq r9, r6, r4, lsl r0 │ │ │ │ - subseq fp, sp, ip, ror r7 │ │ │ │ - subseq r9, r7, r8, ror sp │ │ │ │ - rsbeq r7, r9, r8, lsr r9 │ │ │ │ - subseq r8, r6, r8, ror #30 │ │ │ │ - ldrheq r9, [r6], #-68 @ 0xffffffbc │ │ │ │ - ldrheq r7, [lr], #-156 @ 0xffffff64 │ │ │ │ - subseq r9, r7, r8, asr #26 │ │ │ │ - subseq r6, r7, ip, asr #31 │ │ │ │ - subseq r9, r7, r0, lsr sp │ │ │ │ - subseq r6, r7, r0, ror #11 │ │ │ │ - strheq r7, [r9], #-140 @ 0xffffff74 @ │ │ │ │ - ldrheq r9, [r7], #-52 @ 0xffffffcc │ │ │ │ - subseq r0, pc, ip, asr #28 │ │ │ │ + subseq sl, lr, r8, lsr #31 │ │ │ │ + rsbeq r7, r9, r4, lsl sl │ │ │ │ + subseq r9, r6, ip, lsr r0 │ │ │ │ + subseq r9, r6, r8, lsl #11 │ │ │ │ + rsbeq r7, r9, r4, lsl #19 │ │ │ │ + subseq r9, r6, r4 │ │ │ │ + subseq fp, sp, ip, ror #14 │ │ │ │ + subseq r9, r7, r8, ror #26 │ │ │ │ + rsbeq r7, r9, r8, lsr #18 │ │ │ │ + subseq r8, r6, r8, asr pc │ │ │ │ + subseq r9, r6, r4, lsr #9 │ │ │ │ + subseq r7, lr, ip, lsr #19 │ │ │ │ + subseq r9, r7, r8, lsr sp │ │ │ │ + ldrheq r6, [r7], #-252 @ 0xffffff04 │ │ │ │ + subseq r9, r7, r0, lsr #26 │ │ │ │ + ldrsbeq r6, [r7], #-80 @ 0xffffffb0 │ │ │ │ + rsbeq r7, r9, ip, lsr #17 │ │ │ │ + subseq r9, r7, r4, lsr #7 │ │ │ │ + subseq r0, pc, ip, lsr lr @ │ │ │ │ muleq r0, r1, r6 │ │ │ │ rsbseq fp, r6, r8, lsr #13 │ │ │ │ umulleq fp, r1, ip, r4 │ │ │ │ - @ instruction: 0x00579794 │ │ │ │ - ldrheq r9, [r7], #-36 @ 0xffffffdc │ │ │ │ - andeq r0, r0, r9, asr #12 │ │ │ │ - rsbeq r7, r9, ip, ror r7 │ │ │ │ subseq r9, r7, r4, lsl #15 │ │ │ │ - subseq r9, r7, r8, ror r2 │ │ │ │ + subseq r9, r7, r4, lsr #5 │ │ │ │ + andeq r0, r0, r9, asr #12 │ │ │ │ + rsbeq r7, r9, ip, ror #14 │ │ │ │ + subseq r9, r7, r4, ror r7 │ │ │ │ + subseq r9, r7, r8, ror #4 │ │ │ │ andeq r0, r0, r2, asr r6 │ │ │ │ - rsbeq r7, r9, r0, asr r7 │ │ │ │ - subseq r8, r6, ip, ror #26 │ │ │ │ - ldrheq r9, [r6], #-40 @ 0xffffffd8 │ │ │ │ - subseq r9, r7, r0, lsl #17 │ │ │ │ - subseq lr, lr, r0, asr ip │ │ │ │ - @ instruction: 0x0057319c │ │ │ │ - subseq r9, r7, ip, lsr #14 │ │ │ │ - subseq r9, r7, r0, lsl r7 │ │ │ │ - ldrsheq r9, [r7], #-104 @ 0xffffff98 │ │ │ │ - ldrsbeq r9, [r7], #-108 @ 0xffffff94 │ │ │ │ - subseq r9, r7, r0, asr #13 │ │ │ │ + rsbeq r7, r9, r0, asr #14 │ │ │ │ + subseq r8, r6, ip, asr sp │ │ │ │ + subseq r9, r6, r8, lsr #5 │ │ │ │ + subseq r9, r7, r0, ror r8 │ │ │ │ + subseq lr, lr, r0, asr #24 │ │ │ │ + subseq r3, r7, ip, lsl #3 │ │ │ │ + subseq r9, r7, ip, lsl r7 │ │ │ │ + subseq r9, r7, r0, lsl #14 │ │ │ │ + subseq r9, r7, r8, ror #13 │ │ │ │ + subseq r9, r7, ip, asr #13 │ │ │ │ + ldrheq r9, [r7], #-96 @ 0xffffffa0 │ │ │ │ muleq r0, ip, r7 │ │ │ │ - rsbeq r7, r9, r8, ror #8 │ │ │ │ - @ instruction: 0x00568a98 │ │ │ │ - subseq r8, r6, r4, ror #31 │ │ │ │ - subseq r9, r7, ip, lsr #9 │ │ │ │ - subseq r9, r7, ip, ror r5 │ │ │ │ - @ instruction: 0x0057959c │ │ │ │ - @ instruction: 0x00579490 │ │ │ │ - ldrheq r2, [r7], #-212 @ 0xffffff2c │ │ │ │ - subseq r2, r7, r0, lsr #27 │ │ │ │ - subseq r2, r7, ip, lsl #27 │ │ │ │ - subseq r2, r7, r8, ror sp │ │ │ │ - subseq r2, r7, r4, ror #26 │ │ │ │ - rsbeq r7, r9, ip, lsr #4 │ │ │ │ - ldrsheq r9, [r7], #-88 @ 0xffffffa8 │ │ │ │ - subseq r8, r7, r4, lsr #26 │ │ │ │ + rsbeq r7, r9, r8, asr r4 │ │ │ │ + subseq r8, r6, r8, lsl #21 │ │ │ │ + ldrsbeq r8, [r6], #-244 @ 0xffffff0c │ │ │ │ + @ instruction: 0x0057949c │ │ │ │ + subseq r9, r7, ip, ror #10 │ │ │ │ + subseq r9, r7, ip, lsl #11 │ │ │ │ + subseq r9, r7, r0, lsl #9 │ │ │ │ + subseq r2, r7, r4, lsr #27 │ │ │ │ + @ instruction: 0x00572d90 │ │ │ │ + subseq r2, r7, ip, ror sp │ │ │ │ + subseq r2, r7, r8, ror #26 │ │ │ │ + subseq r2, r7, r4, asr sp │ │ │ │ + rsbeq r7, r9, ip, lsl r2 │ │ │ │ + subseq r9, r7, r8, ror #11 │ │ │ │ + subseq r8, r7, r4, lsl sp │ │ │ │ andeq r0, r0, ip, lsl r6 │ │ │ │ - subseq r9, r7, ip, ror #11 │ │ │ │ - subseq lr, lr, r0, ror r7 │ │ │ │ - ldrsbeq r2, [r7], #-200 @ 0xffffff38 │ │ │ │ - ldrsbeq r9, [sp], #-232 @ 0xffffff18 │ │ │ │ - rsbeq ip, r4, r4, asr #27 │ │ │ │ - rsbeq r7, r9, r0, asr #2 │ │ │ │ - subseq r9, r7, ip, lsl #3 │ │ │ │ - subseq r8, r7, r0, lsr ip │ │ │ │ + ldrsbeq r9, [r7], #-92 @ 0xffffffa4 │ │ │ │ + subseq lr, lr, r0, ror #14 │ │ │ │ + subseq r2, r7, r8, asr #25 │ │ │ │ + subseq r9, sp, r8, asr #29 │ │ │ │ + strheq ip, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + rsbeq r7, r9, r0, lsr r1 │ │ │ │ + subseq r9, r7, ip, ror r1 │ │ │ │ + subseq r8, r7, r0, lsr #24 │ │ │ │ andeq r0, r0, r9, asr r6 │ │ │ │ - subseq r9, r7, r8, asr #3 │ │ │ │ - subseq r9, r7, r0, ror #9 │ │ │ │ - subseq r9, r7, r4, lsl #7 │ │ │ │ - subseq r9, r7, r8, ror #4 │ │ │ │ - subseq r8, r7, r0, lsr fp │ │ │ │ - subseq r9, r7, ip, ror #2 │ │ │ │ + ldrheq r9, [r7], #-24 @ 0xffffffe8 │ │ │ │ + ldrsbeq r9, [r7], #-64 @ 0xffffffc0 │ │ │ │ + subseq r9, r7, r4, ror r3 │ │ │ │ + subseq r9, r7, r8, asr r2 │ │ │ │ + subseq r8, r7, r0, lsr #22 │ │ │ │ + subseq r9, r7, ip, asr r1 │ │ │ │ muleq r0, r7, r5 │ │ │ │ - subseq r8, r7, r4, lsl fp │ │ │ │ - ldrheq r9, [r7], #-52 @ 0xffffffcc │ │ │ │ + subseq r8, r7, r4, lsl #22 │ │ │ │ + subseq r9, r7, r4, lsr #7 │ │ │ │ andeq r0, r0, r2, lsl r6 │ │ │ │ - ldrsheq r8, [r7], #-168 @ 0xffffff58 │ │ │ │ - subseq r9, r7, r4, lsl #8 │ │ │ │ + subseq r8, r7, r8, ror #21 │ │ │ │ + ldrsheq r9, [r7], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r3, lsr r6 │ │ │ │ │ │ │ │ 002a0748 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #72] @ 2a07a8 │ │ │ │ mov r1, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #4 │ │ │ │ - bl 7cd9b8 │ │ │ │ + bl 7cd9a8 │ │ │ │ mov r0, #5 │ │ │ │ - bl 5831f8 │ │ │ │ + bl 5831e8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ @@ -195749,15 +195749,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ addeq sl, r1, ip, lsl #22 │ │ │ │ │ │ │ │ 002a07ac : │ │ │ │ - b 7cd9e8 │ │ │ │ + b 7cd9d8 │ │ │ │ │ │ │ │ 002a07b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #224] @ 2a08a8 │ │ │ │ @@ -195782,22 +195782,22 @@ │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r3 │ │ │ │ bl 2a6724 │ │ │ │ ldr r4, [pc, #144] @ 2a08b8 │ │ │ │ mov r0, #5 │ │ │ │ - bl 58321c │ │ │ │ + bl 58320c │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 582314 │ │ │ │ + bl 582304 │ │ │ │ bl 2a7cb4 │ │ │ │ bl 2a6adc │ │ │ │ add r0, r4, #4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7cda24 │ │ │ │ + bl 7cda14 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0874 │ │ │ │ ldr r3, [pc, #80] @ 2a08b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ @@ -195829,58 +195829,58 @@ │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #164] @ 2a0978 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2a093c │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #128] @ 2a097c │ │ │ │ ldr r2, [pc, #128] @ 2a0980 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #30 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r4 │ │ │ │ strb r3, [r4, #8] │ │ │ │ ldr r1, [r2], #4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a0970 │ │ │ │ ldr r1, [pc, #64] @ 2a0984 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589824 │ │ │ │ + bl 589814 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mvn r0, #0 │ │ │ │ b 2a0954 │ │ │ │ - rsbeq r7, r4, r0, asr #10 │ │ │ │ - @ instruction: 0x00696e98 │ │ │ │ - subseq r9, r7, r8, lsr ip │ │ │ │ + rsbeq r7, r4, r0, lsr r5 │ │ │ │ + rsbeq r6, r9, r8, lsl #29 │ │ │ │ + subseq r9, r7, r8, lsr #24 │ │ │ │ @ instruction: 0xffffff70 │ │ │ │ ldr r0, [pc, #4] @ 2a0994 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ @ instruction: 0x006f3e98 │ │ │ │ │ │ │ │ 002a0998 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -195893,25 +195893,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #8] │ │ │ │ - bl 58c38c │ │ │ │ + bl 58c37c │ │ │ │ ldr r1, [pc, #160] @ 2a0a88 │ │ │ │ add r2, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589824 │ │ │ │ + bl 589814 │ │ │ │ ldrb r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a0a4c │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #124] @ 2a0a8c │ │ │ │ ldr r3, [pc, #112] @ 2a0a84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -195931,42 +195931,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #72 @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a0a08 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r6, r8, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ rsbseq sl, r6, ip, ror #19 │ │ │ │ - rsbeq r6, r9, r8, lsr sp │ │ │ │ - subseq r9, r7, r8, lsl #22 │ │ │ │ - ldrsheq r9, [r7], #-160 @ 0xffffff60 │ │ │ │ + rsbeq r6, r9, r8, lsr #26 │ │ │ │ + ldrsheq r9, [r7], #-168 @ 0xffffff58 │ │ │ │ + subseq r9, r7, r0, ror #21 │ │ │ │ ldr r0, [pc, #4] @ 2a0aa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ strheq r3, [pc], #-216 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #128] @ 2a0b44 │ │ │ │ ldr r2, [pc, #128] @ 2a0b48 │ │ │ │ ldr r1, [pc, #128] @ 2a0b4c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #100] @ 2a0b50 │ │ │ │ ldr r1, [pc, #100] @ 2a0b54 │ │ │ │ ldr ip, [pc, #100] @ 2a0b58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #1 │ │ │ │ @@ -195983,20 +195983,20 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r6, r9, ip, ror #25 │ │ │ │ - subseq r8, r6, ip, lsr #2 │ │ │ │ - subseq r8, r6, r8, ror r6 │ │ │ │ + ldrdeq r6, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + subseq r8, r6, ip, lsl r1 │ │ │ │ + subseq r8, r6, r8, ror #12 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ - subseq r9, r7, ip, lsl #21 │ │ │ │ - subseq r3, pc, ip, lsr r2 @ │ │ │ │ + subseq r9, r7, ip, ror sl │ │ │ │ + subseq r3, pc, ip, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #168] @ 0xa8 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -196004,42 +196004,42 @@ │ │ │ │ beq 2a0b8c │ │ │ │ bl 1ea26c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0bec │ │ │ │ ldr r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a0bb0 │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ ldr r1, [r4, #64] @ 0x40 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ ldr r3, [r4, #152] @ 0x98 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a0bd8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r0, [pc, #32] @ 2a0c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r0, [pc, #16] @ 2a0c04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ - ldrsbeq r9, [r7], #-144 @ 0xffffff70 │ │ │ │ - subseq r9, r7, r0, lsr #19 │ │ │ │ + subseq r9, r7, r0, asr #19 │ │ │ │ + @ instruction: 0x00579990 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r3, [pc, #1296] @ 2a1130 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -196053,24 +196053,24 @@ │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [sp, #188] @ 0xbc │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #1236] @ 2a113c │ │ │ │ ldr r2, [pc, #1236] @ 2a1140 │ │ │ │ ldr r1, [pc, #1236] @ 2a1144 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ ldrhne r6, [r4, #2] │ │ │ │ ldrheq r6, [r2] │ │ │ │ add r3, r2, #8 │ │ │ │ cmp r6, #127 @ 0x7f │ │ │ │ @@ -196138,15 +196138,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, fp} │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #115 @ 0x73 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a0e14 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldrb r2, [r2, #5] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a106c │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldrh r1, [r2, #30] │ │ │ │ @@ -196162,15 +196162,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #836] @ 2a1160 │ │ │ │ ldr r3, [pc, #792] @ 2a1138 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #340] @ 0x154 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -196209,38 +196209,38 @@ │ │ │ │ ldr r0, [r3, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a0f34 │ │ │ │ ldr r7, [pc, #680] @ 2a116c │ │ │ │ mov r2, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 58d4ec │ │ │ │ + bl 58d4dc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a10b0 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 589a24 │ │ │ │ + bl 589a14 │ │ │ │ ldr r1, [pc, #644] @ 2a1170 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58bf04 │ │ │ │ + bl 58bef4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ strd r0, [r3, r2] │ │ │ │ ldr r3, [pc, #616] @ 2a1174 │ │ │ │ ldr r2, [pc, #616] @ 2a1178 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r0, [pc, #576] @ 2a117c │ │ │ │ ldr r2, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r2, #12] │ │ │ │ @@ -196251,28 +196251,28 @@ │ │ │ │ cmp r3, r6 │ │ │ │ movlt r3, r6 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r3, r2, #1 │ │ │ │ str r3, [r1] │ │ │ │ b 2a0e14 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 2a0e14 │ │ │ │ ldr r3, [pc, #508] @ 2a1180 │ │ │ │ ldr ip, [pc, #508] @ 2a1184 │ │ │ │ ldr r1, [pc, #508] @ 2a1188 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a0e14 │ │ │ │ cmp ip, #0 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ bne 2a1008 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ @@ -196284,15 +196284,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #134 @ 0x86 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a0e14 │ │ │ │ mov ip, #1 │ │ │ │ str ip, [r2, #4] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2a0fd0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r2, [r2, #24] │ │ │ │ @@ -196310,118 +196310,118 @@ │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrb r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2a0ea8 │ │ │ │ ldr r0, [pc, #320] @ 2a119c │ │ │ │ str r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ b 2a0ea8 │ │ │ │ ldr r3, [pc, #300] @ 2a11a0 │ │ │ │ ldr ip, [pc, #300] @ 2a11a4 │ │ │ │ ldr r1, [pc, #300] @ 2a11a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a0e14 │ │ │ │ ldr r0, [pc, #264] @ 2a11ac │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 2a0e14 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [pc, #244] @ 2a11b0 │ │ │ │ ldr ip, [pc, #244] @ 2a11b4 │ │ │ │ ldr lr, [r2, #24] │ │ │ │ ldr r1, [pc, #240] @ 2a11b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #157 @ 0x9d │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a0e14 │ │ │ │ ldr r3, [pc, #204] @ 2a11bc │ │ │ │ ldr r0, [pc, #204] @ 2a11c0 │ │ │ │ ldr r4, [sp, #20] │ │ │ │ ldr r1, [pc, #200] @ 2a11c4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #141 @ 0x8d │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r1, [pc, #168] @ 2a11c8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ b 2a0e14 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq sl, [r6], #-120 @ 0xffffff88 @ │ │ │ │ rsbseq sl, r6, r8, asr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, r9, r8, ror #22 │ │ │ │ - @ instruction: 0x00567f90 │ │ │ │ - ldrsbeq r8, [r6], #-72 @ 0xffffffb8 │ │ │ │ - rsbeq r6, r9, r0, asr #20 │ │ │ │ - @ instruction: 0x00579994 │ │ │ │ - subseq r9, r7, ip, ror #16 │ │ │ │ - rsbeq r6, r9, r4, ror #19 │ │ │ │ - subseq r9, r7, ip, lsr #16 │ │ │ │ - subseq r9, r7, r4, lsl r8 │ │ │ │ + rsbeq r6, r9, r8, asr fp │ │ │ │ + subseq r7, r6, r0, lsl #31 │ │ │ │ + subseq r8, r6, r8, asr #9 │ │ │ │ + rsbeq r6, r9, r0, lsr sl │ │ │ │ + subseq r9, r7, r4, lsl #19 │ │ │ │ + subseq r9, r7, ip, asr r8 │ │ │ │ + ldrdeq r6, [r9], #-148 @ 0xffffff6c @ │ │ │ │ + subseq r9, r7, ip, lsl r8 │ │ │ │ + subseq r9, r7, r4, lsl #16 │ │ │ │ rsbseq sl, r6, r0, ror #11 │ │ │ │ addeq sl, r1, r8, lsl r4 │ │ │ │ addeq sl, r1, ip, ror #7 │ │ │ │ - ldrsbeq r7, [r7], #-184 @ 0xffffff48 │ │ │ │ - subseq r9, lr, ip, lsl #24 │ │ │ │ - rsbeq r6, r9, r8, asr #17 │ │ │ │ - subseq r9, r7, r4, asr #18 │ │ │ │ + subseq r7, r7, r8, asr #23 │ │ │ │ + ldrsheq r9, [lr], #-188 @ 0xffffff44 │ │ │ │ + strheq r6, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + subseq r9, r7, r4, lsr r9 │ │ │ │ addeq sl, r1, r8, lsr r3 │ │ │ │ - rsbeq r6, r9, r8, asr #16 │ │ │ │ - subseq r9, r7, r0, asr #13 │ │ │ │ - subseq r9, r7, ip, ror r6 │ │ │ │ - strdeq r6, [r9], #-116 @ 0xffffff8c @ │ │ │ │ - subseq r9, r7, ip, ror r7 │ │ │ │ - subseq r9, r7, r8, lsr #12 │ │ │ │ - muleq r0, ip, r7 │ │ │ │ - subseq r9, r7, ip, lsr #15 │ │ │ │ - rsbeq r6, r9, r8, asr r7 │ │ │ │ - subseq r9, r7, ip, ror #11 │ │ │ │ - subseq r9, r7, ip, lsl #11 │ │ │ │ - subseq r9, r7, r8, asr #12 │ │ │ │ - rsbeq r6, r9, ip, lsl #14 │ │ │ │ - subseq r9, r7, ip, lsl #15 │ │ │ │ - subseq r9, r7, r0, asr #10 │ │ │ │ - ldrdeq r6, [r9], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq r6, r9, r8, lsr r8 │ │ │ │ ldrheq r9, [r7], #-96 @ 0xffffffa0 │ │ │ │ - subseq r9, r7, ip, lsl #10 │ │ │ │ - subseq r9, r7, r8, asr #13 │ │ │ │ + subseq r9, r7, ip, ror #12 │ │ │ │ + rsbeq r6, r9, r4, ror #15 │ │ │ │ + subseq r9, r7, ip, ror #14 │ │ │ │ + subseq r9, r7, r8, lsl r6 │ │ │ │ + muleq r0, ip, r7 │ │ │ │ + @ instruction: 0x0057979c │ │ │ │ + rsbeq r6, r9, r8, asr #14 │ │ │ │ + ldrsbeq r9, [r7], #-92 @ 0xffffffa4 │ │ │ │ + subseq r9, r7, ip, ror r5 │ │ │ │ + subseq r9, r7, r8, lsr r6 │ │ │ │ + strdeq r6, [r9], #-108 @ 0xffffff94 @ │ │ │ │ + subseq r9, r7, ip, ror r7 │ │ │ │ + subseq r9, r7, r0, lsr r5 │ │ │ │ + rsbeq r6, r9, r8, asr #13 │ │ │ │ + subseq r9, r7, r0, lsr #13 │ │ │ │ + ldrsheq r9, [r7], #-76 @ 0xffffffb4 │ │ │ │ + ldrheq r9, [r7], #-104 @ 0xffffff98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54c65c │ │ │ │ + bl 54c64c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c654 │ │ │ │ + bl 54c644 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c644 │ │ │ │ + bl 54c634 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2a121c │ │ │ │ ldr r4, [r5] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -196434,21 +196434,21 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 54c65c │ │ │ │ + bl 54c64c │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c654 │ │ │ │ + bl 54c644 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54c644 │ │ │ │ + bl 54c634 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2a1288 │ │ │ │ ldr r4, [r5, #4] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ blx r4 │ │ │ │ @@ -196568,15 +196568,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #1736] @ 2a1b18 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a197c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ @@ -196613,29 +196613,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ ldr r3, [pc, #1548] @ 2a1b28 │ │ │ │ ldr lr, [pc, #1548] @ 2a1b2c │ │ │ │ ldr r1, [pc, #1548] @ 2a1b30 │ │ │ │ add r3, pc, r3 │ │ │ │ add lr, pc, lr │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #221 @ 0xdd │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #1508] @ 2a1b34 │ │ │ │ ldr r3, [pc, #1460] @ 2a1b08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -196654,42 +196654,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #237 @ 0xed │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ ldr r3, [pc, #1412] @ 2a1b44 │ │ │ │ ldr lr, [pc, #1412] @ 2a1b48 │ │ │ │ ldr r1, [pc, #1412] @ 2a1b4c │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ ldr r3, [pc, #1372] @ 2a1b50 │ │ │ │ ldr ip, [pc, #1372] @ 2a1b54 │ │ │ │ ldr r1, [pc, #1372] @ 2a1b58 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldr r0, [r5, #20] │ │ │ │ orrs r3, r2, r0 │ │ │ │ mvneq r2, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ moveq r0, r2 │ │ │ │ @@ -196771,15 +196771,15 @@ │ │ │ │ mov r9, r0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ mov r4, r2 │ │ │ │ movcc r9, lr │ │ │ │ movcc r4, ip │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ ldr r3, [r5, #12] │ │ │ │ cmp r2, r0 │ │ │ │ sbcs ip, r3, r1 │ │ │ │ movcc r2, r0 │ │ │ │ ldr r0, [pc, #968] @ 2a1b6c │ │ │ │ movcc r3, r1 │ │ │ │ @@ -196823,15 +196823,15 @@ │ │ │ │ beq 2a17f0 │ │ │ │ ldr r3, [r5, #8] │ │ │ │ ldr r9, [r5, #12] │ │ │ │ orr r4, fp, r3 │ │ │ │ orr r9, r2, r9 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r4 │ │ │ │ - bl 80782c │ │ │ │ + bl 80781c │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ ldr lr, [pc, #780] @ 2a1b70 │ │ │ │ cmp r9, #0 │ │ │ │ clzeq r3, r4 │ │ │ │ clzne r3, r9 │ │ │ │ lsr r2, fp, r0 │ │ │ │ rsb ip, r0, #32 │ │ │ │ @@ -196895,54 +196895,54 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ ldr r3, [pc, #508] @ 2a1b80 │ │ │ │ ldr ip, [pc, #508] @ 2a1b84 │ │ │ │ ldr r1, [pc, #508] @ 2a1b88 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #500] @ 2a1b8c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ mov ip, #1 │ │ │ │ mov lr, #0 │ │ │ │ b 2a1760 │ │ │ │ ldr r3, [pc, #464] @ 2a1b90 │ │ │ │ ldr ip, [pc, #464] @ 2a1b94 │ │ │ │ ldr r1, [pc, #464] @ 2a1b98 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ ldr r3, [pc, #428] @ 2a1b9c │ │ │ │ ldr ip, [pc, #428] @ 2a1ba0 │ │ │ │ ldr r1, [pc, #428] @ 2a1ba4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #420] @ 2a1ba8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ ldr r3, [pc, #396] @ 2a1bac │ │ │ │ str r1, [sp, #20] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #384] @ 2a1bb0 │ │ │ │ ldr r1, [pc, #384] @ 2a1bb4 │ │ │ │ @@ -196950,15 +196950,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ ldr r2, [pc, #268] @ 2a1b6c │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #8] │ │ │ │ ldr r3, [pc, #328] @ 2a1bb8 │ │ │ │ ldrh r1, [r2, #2] │ │ │ │ @@ -196971,15 +196971,15 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r2, [pc, #300] @ 2a1bc4 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ str sl, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #24] │ │ │ │ ldrh r3, [r2, #2] │ │ │ │ ldrh r2, [r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [pc, #256] @ 2a1bc8 │ │ │ │ @@ -196992,69 +196992,69 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [pc, #232] @ 2a1bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1548 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r6, ip, lsl r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x00696398 │ │ │ │ - subseq r9, r7, r4, ror r5 │ │ │ │ - subseq r9, r7, r0, asr #3 │ │ │ │ + rsbeq r6, r9, r8, lsl #7 │ │ │ │ + subseq r9, r7, r4, ror #10 │ │ │ │ + ldrheq r9, [r7], #-16 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - rsbeq r6, r9, r4, ror #5 │ │ │ │ - subseq r9, r7, r4, lsr #12 │ │ │ │ - subseq r9, r7, r0, lsl r1 │ │ │ │ - strheq r6, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - subseq r9, r7, r0, ror #6 │ │ │ │ - ldrsbeq r9, [r7], #-12 │ │ │ │ + ldrdeq r6, [r9], #-36 @ 0xffffffdc @ │ │ │ │ + subseq r9, r7, r4, lsl r6 │ │ │ │ + subseq r9, r7, r0, lsl #2 │ │ │ │ + rsbeq r6, r9, r4, lsr #5 │ │ │ │ + subseq r9, r7, r0, asr r3 │ │ │ │ + subseq r9, r7, ip, asr #1 │ │ │ │ rsbseq r9, r6, ip, lsr #29 │ │ │ │ - rsbeq r6, r9, ip, lsr r2 │ │ │ │ - @ instruction: 0x00579390 │ │ │ │ - subseq r9, r7, r4, ror r0 │ │ │ │ - rsbeq r6, r9, ip, lsl #4 │ │ │ │ - subseq r9, r7, r0, lsr #6 │ │ │ │ - subseq r9, r7, r4, asr #32 │ │ │ │ - ldrdeq r6, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ - ldrheq r9, [r7], #-44 @ 0xffffffd4 │ │ │ │ - subseq r9, r7, r4 │ │ │ │ + rsbeq r6, r9, ip, lsr #4 │ │ │ │ + subseq r9, r7, r0, lsl #7 │ │ │ │ + subseq r9, r7, r4, rrx │ │ │ │ + strdeq r6, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq r9, r7, r0, lsl r3 │ │ │ │ + subseq r9, r7, r4, lsr r0 │ │ │ │ + rsbeq r6, r9, r8, asr #3 │ │ │ │ + subseq r9, r7, ip, lsr #5 │ │ │ │ + ldrsheq r8, [r7], #-244 @ 0xffffff0c │ │ │ │ stclgt 12, cr12, [ip], {204} @ 0xcc │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ ldmibls r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ ldmibne r9, {r0, r3, r4, r7, r8, fp, ip, pc} │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r5, r9, r8, ror lr │ │ │ │ - ldrsheq r8, [r7], #-252 @ 0xffffff04 │ │ │ │ - ldrheq r8, [r7], #-192 @ 0xffffff40 │ │ │ │ - rsbeq r5, r9, r8, asr #28 │ │ │ │ - subseq r9, r7, r8, ror #1 │ │ │ │ - subseq r8, r7, ip, ror ip │ │ │ │ + rsbeq r5, r9, r8, ror #28 │ │ │ │ + subseq r8, r7, ip, ror #31 │ │ │ │ + subseq r8, r7, r0, lsr #25 │ │ │ │ + rsbeq r5, r9, r8, lsr lr │ │ │ │ + ldrsbeq r9, [r7], #-8 │ │ │ │ + subseq r8, r7, ip, ror #24 │ │ │ │ andeq r0, r0, pc, lsr r1 │ │ │ │ - rsbeq r5, r9, ip, lsl #28 │ │ │ │ - subseq r8, r7, ip, lsr #31 │ │ │ │ - subseq r8, r7, r4, asr #24 │ │ │ │ - ldrdeq r5, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x00579098 │ │ │ │ - subseq r8, r7, r0, lsl ip │ │ │ │ + strdeq r5, [r9], #-220 @ 0xffffff24 @ │ │ │ │ + @ instruction: 0x00578f9c │ │ │ │ + subseq r8, r7, r4, lsr ip │ │ │ │ + rsbeq r5, r9, ip, asr #27 │ │ │ │ + subseq r9, r7, r8, lsl #1 │ │ │ │ + subseq r8, r7, r0, lsl #24 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subseq r9, r7, r8, lsr #1 │ │ │ │ - rsbeq r5, r9, r4, lsr #27 │ │ │ │ - ldrsbeq r8, [r7], #-180 @ 0xffffff4c │ │ │ │ - rsbeq r5, r9, r0, asr sp │ │ │ │ - ldrsbeq r9, [r7], #-8 │ │ │ │ - subseq r8, r7, r8, ror fp │ │ │ │ + @ instruction: 0x00579098 │ │ │ │ + @ instruction: 0x00695d94 │ │ │ │ + subseq r8, r7, r4, asr #23 │ │ │ │ + rsbeq r5, r9, r0, asr #26 │ │ │ │ + subseq r9, r7, r8, asr #1 │ │ │ │ + subseq r8, r7, r8, ror #22 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - subseq r8, r7, ip, lsr #30 │ │ │ │ - subseq r8, r7, r8, lsr #22 │ │ │ │ - strdeq r5, [r9], #-204 @ 0xffffff34 @ │ │ │ │ + subseq r8, r7, ip, lsl pc │ │ │ │ + subseq r8, r7, r8, lsl fp │ │ │ │ + rsbeq r5, r9, ip, ror #25 │ │ │ │ andeq r0, r0, fp, lsr #2 │ │ │ │ │ │ │ │ 002a1bd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -197150,15 +197150,15 @@ │ │ │ │ ldr r1, [pc, #540] @ 2a1f70 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #532] @ 2a1f74 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -197168,15 +197168,15 @@ │ │ │ │ ldr r1, [pc, #484] @ 2a1f80 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #476] @ 2a1f84 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -197187,15 +197187,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, lr} │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ ldr r2, [pc, #412] @ 2a1f94 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -197206,15 +197206,15 @@ │ │ │ │ ldr r1, [pc, #364] @ 2a1fa0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #356] @ 2a1fa4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -197230,15 +197230,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #284] @ 2a1fb4 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1d6c │ │ │ │ str lr, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr lr, [pc, #248] @ 2a1fb8 │ │ │ │ ldr r3, [pc, #248] @ 2a1fbc │ │ │ │ str r1, [sp, #32] │ │ │ │ ldr r1, [pc, #244] @ 2a1fc0 │ │ │ │ @@ -197247,26 +197247,26 @@ │ │ │ │ str r2, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ str r6, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1d6c │ │ │ │ ldr r1, [pc, #200] @ 2a1fc4 │ │ │ │ ldr r3, [pc, #200] @ 2a1fc8 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r6} │ │ │ │ ldr r1, [pc, #192] @ 2a1fcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2a1fd0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a1d6c │ │ │ │ ldr r3, [pc, #172] @ 2a1fd4 │ │ │ │ ldr r1, [pc, #172] @ 2a1fd8 │ │ │ │ ldr r0, [pc, #172] @ 2a1fdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 2a1fe0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -197278,48 +197278,48 @@ │ │ │ │ ldr r0, [pc, #152] @ 2a1fec │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #416 @ 0x1a0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r9, r4, lsl #21 │ │ │ │ - subseq r8, r7, r8, lsr #29 │ │ │ │ - ldrheq r8, [r7], #-128 @ 0xffffff80 │ │ │ │ + rsbeq r5, r9, r4, ror sl │ │ │ │ + @ instruction: 0x00578e98 │ │ │ │ + subseq r8, r7, r0, lsr #17 │ │ │ │ muleq r0, r3, r1 │ │ │ │ - rsbeq r5, r9, r8, lsr sl │ │ │ │ - subseq r8, r7, r4, lsr lr │ │ │ │ - subseq r8, r7, r8, ror #16 │ │ │ │ + rsbeq r5, r9, r8, lsr #20 │ │ │ │ + subseq r8, r7, r4, lsr #28 │ │ │ │ + subseq r8, r7, r8, asr r8 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - strdeq r5, [r9], #-144 @ 0xffffff70 @ │ │ │ │ - subseq r8, r7, r8, lsl #29 │ │ │ │ - subseq r8, r7, ip, lsl r8 │ │ │ │ + rsbeq r5, r9, r0, ror #19 │ │ │ │ + subseq r8, r7, r8, ror lr │ │ │ │ + subseq r8, r7, ip, lsl #16 │ │ │ │ muleq r0, sl, r1 │ │ │ │ - rsbeq r5, r9, r0, lsr #19 │ │ │ │ - subseq r8, r7, r4, ror #29 │ │ │ │ - ldrsbeq r8, [r7], #-112 @ 0xffffff90 │ │ │ │ + @ instruction: 0x00695990 │ │ │ │ + ldrsbeq r8, [r7], #-228 @ 0xffffff1c │ │ │ │ + subseq r8, r7, r0, asr #15 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - subseq r8, r7, r0, lsl pc │ │ │ │ - rsbeq r5, r9, r0, asr r9 │ │ │ │ - subseq r8, r7, r4, lsl #15 │ │ │ │ + subseq r8, r7, r0, lsl #30 │ │ │ │ + rsbeq r5, r9, r0, asr #18 │ │ │ │ + subseq r8, r7, r4, ror r7 │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - subseq r8, r7, r8, lsl pc │ │ │ │ - rsbeq r5, r9, r8, lsl #18 │ │ │ │ - subseq r8, r7, ip, lsr r7 │ │ │ │ - subseq r8, r7, r0, ror #28 │ │ │ │ - rsbeq r5, r9, ip, asr #17 │ │ │ │ - ldrsheq r8, [r7], #-108 @ 0xffffff94 │ │ │ │ + subseq r8, r7, r8, lsl #30 │ │ │ │ + strdeq r5, [r9], #-136 @ 0xffffff78 @ │ │ │ │ + subseq r8, r7, ip, lsr #14 │ │ │ │ + subseq r8, r7, r0, asr lr │ │ │ │ + strheq r5, [r9], #-140 @ 0xffffff74 @ │ │ │ │ + subseq r8, r7, ip, ror #13 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ - rsbeq r5, r9, r8, lsr #17 │ │ │ │ - ldrsbeq r8, [r7], #-108 @ 0xffffff94 │ │ │ │ - ldrheq r8, [r7], #-208 @ 0xffffff30 │ │ │ │ + @ instruction: 0x00695898 │ │ │ │ + subseq r8, r7, ip, asr #13 │ │ │ │ + subseq r8, r7, r0, lsr #27 │ │ │ │ andeq r0, r0, r1, lsr #3 │ │ │ │ - rsbeq r5, r9, r4, lsl #17 │ │ │ │ - ldrheq r8, [r7], #-108 @ 0xffffff94 │ │ │ │ - subseq r8, r7, ip, asr sp │ │ │ │ + rsbeq r5, r9, r4, ror r8 │ │ │ │ + subseq r8, r7, ip, lsr #13 │ │ │ │ + subseq r8, r7, ip, asr #26 │ │ │ │ │ │ │ │ 002a1ff0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [r0, #256] @ 0x100 │ │ │ │ @@ -197413,15 +197413,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #516] @ 2a2374 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ @@ -197431,27 +197431,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a2180 │ │ │ │ ldr r3, [pc, #432] @ 2a2384 │ │ │ │ ldr ip, [pc, #432] @ 2a2388 │ │ │ │ ldr r1, [pc, #432] @ 2a238c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #424] @ 2a2390 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a2180 │ │ │ │ cmp r4, #127 @ 0x7f │ │ │ │ bhi 2a2278 │ │ │ │ ldr r4, [pc, #392] @ 2a2394 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [pc, #388] @ 2a2398 │ │ │ │ ldr ip, [pc, #388] @ 2a239c │ │ │ │ @@ -197462,27 +197462,27 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a2180 │ │ │ │ ldr r3, [pc, #340] @ 2a23a4 │ │ │ │ ldr ip, [pc, #340] @ 2a23a8 │ │ │ │ ldr r1, [pc, #340] @ 2a23ac │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #186 @ 0xba │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a2180 │ │ │ │ ldr r4, [pc, #304] @ 2a23b0 │ │ │ │ add r4, pc, r4 │ │ │ │ b 2a220c │ │ │ │ ldr r3, [pc, #296] @ 2a23b4 │ │ │ │ ldr r4, [pc, #296] @ 2a23b8 │ │ │ │ ldr r1, [pc, #296] @ 2a23bc │ │ │ │ @@ -197491,92 +197491,92 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ stm sp, {r4, ip} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a2180 │ │ │ │ ldr r3, [pc, #252] @ 2a23c0 │ │ │ │ ldr ip, [pc, #252] @ 2a23c4 │ │ │ │ ldr r1, [pc, #252] @ 2a23c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #236] @ 2a23cc │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a2180 │ │ │ │ ldr r3, [pc, #212] @ 2a23d0 │ │ │ │ ldr ip, [pc, #212] @ 2a23d4 │ │ │ │ ldr r1, [pc, #212] @ 2a23d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #204] @ 2a23dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ mov r0, lr │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a2180 │ │ │ │ ldr r3, [pc, #180] @ 2a23e0 │ │ │ │ ldr ip, [pc, #180] @ 2a23e4 │ │ │ │ ldr r1, [pc, #180] @ 2a23e8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #199 @ 0xc7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a2180 │ │ │ │ bl 1e3244 │ │ │ │ - rsbeq r5, r9, ip, lsr #15 │ │ │ │ - rsbeq r5, r9, r4, ror r6 │ │ │ │ - ldrsbeq r8, [r7], #-196 @ 0xffffff3c │ │ │ │ - subseq r8, r7, r4, lsr #9 │ │ │ │ + @ instruction: 0x0069579c │ │ │ │ + rsbeq r5, r9, r4, ror #12 │ │ │ │ + subseq r8, r7, r4, asr #25 │ │ │ │ + @ instruction: 0x00578494 │ │ │ │ ldrdeq r0, [r0], -r1 │ │ │ │ - rsbeq r5, r9, r8, lsr #12 │ │ │ │ - ldrheq r8, [r7], #-76 @ 0xffffffb4 │ │ │ │ - subseq r8, r7, r0, ror #8 │ │ │ │ - strdeq r5, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r8, r7, ip, lsl #9 │ │ │ │ - subseq r8, r7, ip, lsr #8 │ │ │ │ + rsbeq r5, r9, r8, lsl r6 │ │ │ │ + subseq r8, r7, ip, lsr #9 │ │ │ │ + subseq r8, r7, r0, asr r4 │ │ │ │ + rsbeq r5, r9, r8, ror #11 │ │ │ │ + subseq r8, r7, ip, ror r4 │ │ │ │ + subseq r8, r7, ip, lsl r4 │ │ │ │ andeq r0, r0, lr, ror #3 │ │ │ │ - ldrsheq r3, [pc], #-128 @ │ │ │ │ - strheq r5, [r9], #-84 @ 0xffffffac @ │ │ │ │ - subseq r8, r7, ip, asr #24 │ │ │ │ - subseq r8, r7, r0, ror #7 │ │ │ │ - rsbeq r5, r9, ip, ror r5 │ │ │ │ - subseq r8, r7, r4, asr #24 │ │ │ │ - ldrheq r8, [r7], #-52 @ 0xffffffcc │ │ │ │ - subseq r3, pc, r8, lsl #17 │ │ │ │ - rsbeq r5, r9, ip, lsr r5 │ │ │ │ - subseq r8, r7, r8, ror #24 │ │ │ │ - subseq r8, r7, r8, ror #6 │ │ │ │ - rsbeq r5, r9, r8, lsl #10 │ │ │ │ - ldrheq r8, [r7], #-204 @ 0xffffff34 │ │ │ │ - subseq r8, r7, r0, lsr r3 │ │ │ │ + subseq r3, pc, r0, ror #17 │ │ │ │ + rsbeq r5, r9, r4, lsr #11 │ │ │ │ + subseq r8, r7, ip, lsr ip │ │ │ │ + ldrsbeq r8, [r7], #-48 @ 0xffffffd0 │ │ │ │ + rsbeq r5, r9, ip, ror #10 │ │ │ │ + subseq r8, r7, r4, lsr ip │ │ │ │ + subseq r8, r7, r4, lsr #7 │ │ │ │ + subseq r3, pc, r8, ror r8 @ │ │ │ │ + rsbeq r5, r9, ip, lsr #10 │ │ │ │ + subseq r8, r7, r8, asr ip │ │ │ │ + subseq r8, r7, r8, asr r3 │ │ │ │ + strdeq r5, [r9], #-72 @ 0xffffffb8 @ │ │ │ │ + subseq r8, r7, ip, lsr #25 │ │ │ │ + subseq r8, r7, r0, lsr #6 │ │ │ │ andeq r0, r0, r2, ror #3 │ │ │ │ - ldrdeq r5, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq r8, r7, r0, ror #24 │ │ │ │ - subseq r8, r7, r4, lsl #6 │ │ │ │ + rsbeq r5, r9, r0, asr #9 │ │ │ │ + subseq r8, r7, r0, asr ip │ │ │ │ + ldrsheq r8, [r7], #-36 @ 0xffffffdc │ │ │ │ ldrdeq r0, [r0], -lr │ │ │ │ - @ instruction: 0x0069549c │ │ │ │ - subseq r8, r7, r8, lsl #24 │ │ │ │ - subseq r8, r7, r8, asr #5 │ │ │ │ + rsbeq r5, r9, ip, lsl #9 │ │ │ │ + ldrsheq r8, [r7], #-184 @ 0xffffff48 │ │ │ │ + ldrheq r8, [r7], #-40 @ 0xffffffd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r9, [pc, #412] @ 2a25a0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r9, pc, r9 │ │ │ │ @@ -197594,36 +197594,36 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r7, [sp, #20] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7a7a78 │ │ │ │ + bl 7a7a68 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r5 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ - bl 749744 │ │ │ │ + bl 749734 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7a9df8 │ │ │ │ + bl 7a9de8 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r0, r7 │ │ │ │ beq 2a2594 │ │ │ │ ldr r6, [r0] │ │ │ │ cmp r6, r7 │ │ │ │ beq 2a24f4 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a253c │ │ │ │ - bl 744e80 │ │ │ │ + bl 744e70 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a2588 │ │ │ │ ldr r2, [pc, #248] @ 2a25b4 │ │ │ │ ldr r3, [pc, #232] @ 2a25a8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -197641,20 +197641,20 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r0, #20] │ │ │ │ cmp r3, r7 │ │ │ │ beq 2a2498 │ │ │ │ ldr r1, [pc, #176] @ 2a25b8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cef90 │ │ │ │ + bl 7cef80 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #24 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7bce84 │ │ │ │ + bl 7bce74 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a2554 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a24a4 │ │ │ │ mov r1, r0 │ │ │ │ @@ -197670,31 +197670,31 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add r3, r9, #168 @ 0xa8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #536 @ 0x218 │ │ │ │ add r0, sp, #24 │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ b 2a252c │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ mvn r0, #0 │ │ │ │ b 2a24b4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - ldrdeq r5, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r5, r9, r0, asr #7 │ │ │ │ rsbseq r8, r6, r0, ror #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r6, ip, lsl #26 │ │ │ │ - subseq r6, r6, r0, asr #15 │ │ │ │ + ldrsheq r6, [r6], #-204 @ 0xffffff34 │ │ │ │ + ldrheq r6, [r6], #-112 @ 0xffffff90 │ │ │ │ rsbseq r8, r6, r0, asr #30 │ │ │ │ - subseq r2, r8, ip, lsl #4 │ │ │ │ - @ instruction: 0x00578a9c │ │ │ │ - subseq r8, r7, r4, lsr #1 │ │ │ │ + ldrsheq r2, [r8], #-28 @ 0xffffffe4 │ │ │ │ + subseq r8, r7, ip, lsl #21 │ │ │ │ + @ instruction: 0x00578094 │ │ │ │ │ │ │ │ 002a25c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1208] @ 2a2a94 │ │ │ │ @@ -197702,24 +197702,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #1176] @ 2a2a9c │ │ │ │ ldr r2, [pc, #1176] @ 2a2aa0 │ │ │ │ ldr r1, [pc, #1176] @ 2a2aa4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r5, [r4, #256] @ 0x100 │ │ │ │ ldr r6, [pc, #1148] @ 2a2aa8 │ │ │ │ ldr r3, [r5] │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 2a2690 │ │ │ │ @@ -197799,15 +197799,15 @@ │ │ │ │ bl 1e37d8 │ │ │ │ ldr r3, [r4, #76] @ 0x4c │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #64] @ 0x40 │ │ │ │ ldr r2, [r7, #188] @ 0xbc │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ ldr sl, [r4, #64] @ 0x40 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a2960 │ │ │ │ mov r7, r5 │ │ │ │ mov r8, r5 │ │ │ │ @@ -197821,15 +197821,15 @@ │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r9, [r3, #12] │ │ │ │ bl 29f9b0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ adds r3, r6, r7 │ │ │ │ ldr r6, [r4, #256] @ 0x100 │ │ │ │ mov r7, r3 │ │ │ │ adc r8, r9, r8 │ │ │ │ ldr r1, [r6] │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, r1 │ │ │ │ @@ -197954,37 +197954,37 @@ │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2960 │ │ │ │ b 2a2810 │ │ │ │ ldr r0, [pc, #216] @ 2a2abc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r0, [pc, #196] @ 2a2ac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r0, [pc, #180] @ 2a2ac4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #160] @ 2a2ac8 │ │ │ │ str ip, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r0, [pc, #140] @ 2a2acc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r3, [pc, #124] @ 2a2ad0 │ │ │ │ ldr r1, [pc, #124] @ 2a2ad4 │ │ │ │ ldr r0, [pc, #124] @ 2a2ad8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 2a2adc │ │ │ │ @@ -197999,58 +197999,58 @@ │ │ │ │ ldr r2, [pc, #100] @ 2a2aec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r8, r6, r0, lsr #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, r9, ip, asr #3 │ │ │ │ - ldrsheq r6, [r6], #-80 @ 0xffffffb0 │ │ │ │ - subseq r6, r6, ip, lsr fp │ │ │ │ + strheq r5, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq r6, r6, r0, ror #11 │ │ │ │ + subseq r6, r6, ip, lsr #22 │ │ │ │ ldrsbeq r8, [r6], #-208 @ 0xffffff30 @ │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ addeq r8, r1, r0, ror #23 │ │ │ │ addeq r8, r1, r0, asr #22 │ │ │ │ @ instruction: 0x00768a94 │ │ │ │ - subseq r8, r7, ip, lsr r7 │ │ │ │ - subseq r8, r7, r8, asr #12 │ │ │ │ - subseq r8, r7, r8, lsl #15 │ │ │ │ - subseq r8, r7, r4, ror #12 │ │ │ │ - @ instruction: 0x00578694 │ │ │ │ - rsbeq r4, r9, ip, ror sp │ │ │ │ - ldrheq r7, [r7], #-176 @ 0xffffff50 │ │ │ │ - ldrheq r8, [r7], #-92 @ 0xffffffa4 │ │ │ │ + subseq r8, r7, ip, lsr #14 │ │ │ │ + subseq r8, r7, r8, lsr r6 │ │ │ │ + subseq r8, r7, r8, ror r7 │ │ │ │ + subseq r8, r7, r4, asr r6 │ │ │ │ + subseq r8, r7, r4, lsl #13 │ │ │ │ + rsbeq r4, r9, ip, ror #26 │ │ │ │ + subseq r7, r7, r0, lsr #23 │ │ │ │ + subseq r8, r7, ip, lsr #11 │ │ │ │ andeq r0, r0, r3, lsr #5 │ │ │ │ - rsbeq r4, r9, r8, asr sp │ │ │ │ - subseq r7, r7, ip, lsl #23 │ │ │ │ - ldrsbeq r8, [r7], #-84 @ 0xffffffac │ │ │ │ + rsbeq r4, r9, r8, asr #26 │ │ │ │ + subseq r7, r7, ip, ror fp │ │ │ │ + subseq r8, r7, r4, asr #11 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ │ │ │ │ 002a2af0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #52] @ 2a2b40 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cd0d8 │ │ │ │ + bl 7cd0c8 │ │ │ │ ldr r4, [pc, #40] @ 2a2b44 │ │ │ │ ldr r3, [pc, #40] @ 2a2b48 │ │ │ │ ldr r1, [pc, #40] @ 2a2b4c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d0940 │ │ │ │ - @ instruction: 0x005f3998 │ │ │ │ + b 7d0930 │ │ │ │ + subseq r3, pc, r8, lsl #19 │ │ │ │ ldrsbeq r8, [r6], #-140 @ 0xffffff74 @ │ │ │ │ @ instruction: 0x000034bc │ │ │ │ @ instruction: 0xfffff8bc │ │ │ │ │ │ │ │ 002a2b50 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -198066,15 +198066,15 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, ip │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 58b8dc │ │ │ │ + bl 58b8cc │ │ │ │ cmn r0, #1 │ │ │ │ beq 2a2c30 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ ldr r2, [r4, #28] │ │ │ │ asr r3, r0, #31 │ │ │ │ cmp r3, r2 │ │ │ │ cmpeq r0, r1 │ │ │ │ @@ -198095,15 +198095,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #208 @ 0xd0 │ │ │ │ ldr r2, [pc, #132] @ 2a2c88 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198111,29 +198111,29 @@ │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a2bbc │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 58b82c │ │ │ │ + bl 58b81c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ @ instruction: 0x00768894 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - @ instruction: 0x00578698 │ │ │ │ - rsbeq r4, r9, r4, ror #23 │ │ │ │ - subseq r8, r7, r8, lsr #12 │ │ │ │ - subseq r7, r7, ip, lsl #20 │ │ │ │ + subseq r8, r7, r8, lsl #13 │ │ │ │ + ldrdeq r4, [r9], #-180 @ 0xffffff4c @ │ │ │ │ + subseq r8, r7, r8, lsl r6 │ │ │ │ + ldrsheq r7, [r7], #-156 @ 0xffffff64 │ │ │ │ strdeq r0, [r0], -r1 │ │ │ │ │ │ │ │ 002a2c8c : │ │ │ │ ldr r3, [r1, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -198188,15 +198188,15 @@ │ │ │ │ str r1, [r2, #8] │ │ │ │ ldr r1, [r2, #12] │ │ │ │ adc r1, r1, r8 │ │ │ │ str r1, [r2, #12] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a2cf4 │ │ │ │ - bl 745ab8 │ │ │ │ + bl 745aa8 │ │ │ │ ldr r2, [r5, #256] @ 0x100 │ │ │ │ ldr r3, [r2] │ │ │ │ cmp r3, #0 │ │ │ │ movgt r3, #0 │ │ │ │ ble 2a2dd4 │ │ │ │ add r1, r3, r3, lsl #3 │ │ │ │ add r1, r3, r1, lsl #1 │ │ │ │ @@ -198276,17 +198276,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #24] @ 2a2ee4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r4, r9, r5, ror #21 │ │ │ │ - rsbeq r4, r9, r8, lsl r9 │ │ │ │ - subseq r7, r7, r8, asr #14 │ │ │ │ + ldrdeq r4, [r9], #-165 @ 0xffffff5b @ │ │ │ │ + rsbeq r4, r9, r8, lsl #18 │ │ │ │ + subseq r7, r7, r8, lsr r7 │ │ │ │ andeq r0, r0, sp, lsl r3 │ │ │ │ │ │ │ │ 002a2ee8 : │ │ │ │ ldr r2, [pc, #80] @ 2a2f40 │ │ │ │ ldr r3, [pc, #80] @ 2a2f44 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -198303,15 +198303,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2a2f48 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 554adc │ │ │ │ + b 554acc │ │ │ │ rsbseq r8, r6, ip, lsl #10 │ │ │ │ andeq r0, r0, r8, ror #31 │ │ │ │ @ instruction: 0xffffe28c │ │ │ │ │ │ │ │ 002a2f4c : │ │ │ │ ldr r3, [r0, #12] │ │ │ │ mov r1, r0 │ │ │ │ @@ -198329,15 +198329,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #4] @ 2a2fa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 554adc │ │ │ │ + b 554acc │ │ │ │ @ instruction: 0xffffe298 │ │ │ │ │ │ │ │ 002a2fa4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -198497,74 +198497,74 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r4, r6 │ │ │ │ b 2a31e0 │ │ │ │ ldr r0, [r6, #48] @ 0x30 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #68] @ 2a3274 │ │ │ │ ldr r2, [pc, #68] @ 2a3278 │ │ │ │ ldr r1, [pc, #68] @ 2a327c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #64] @ 2a3280 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a31f4 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 2a31a8 │ │ │ │ b 2a31f4 │ │ │ │ - rsbeq r3, r0, r8, asr r7 │ │ │ │ - rsbeq r0, r1, ip, lsl #9 │ │ │ │ - rsbeq r4, r9, r0, lsr #13 │ │ │ │ - ldrsbeq r5, [r6], #-156 @ 0xffffff64 │ │ │ │ - subseq r0, sl, r0, lsl #18 │ │ │ │ + rsbeq r3, r0, r8, asr #14 │ │ │ │ + rsbeq r0, r1, ip, ror r4 │ │ │ │ + @ instruction: 0x00694690 │ │ │ │ + subseq r5, r6, ip, asr #19 │ │ │ │ + ldrsheq r0, [sl], #-128 @ 0xffffff80 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 002a3284 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #88] @ 2a3300 │ │ │ │ ldr r2, [pc, #88] @ 2a3304 │ │ │ │ ldr r1, [pc, #88] @ 2a3308 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r0, [r0, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a32f0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5893dc │ │ │ │ - rsbeq r4, r9, r8, lsr #12 │ │ │ │ - subseq r5, r6, r4, ror #18 │ │ │ │ - subseq r1, lr, r8, lsl #8 │ │ │ │ + b 5893cc │ │ │ │ + rsbeq r4, r9, r8, lsl r6 │ │ │ │ + subseq r5, r6, r4, asr r9 │ │ │ │ + ldrsheq r1, [lr], #-56 @ 0xffffffc8 │ │ │ │ │ │ │ │ 002a330c : │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r2 │ │ │ │ b 2927d4 │ │ │ │ │ │ │ │ @@ -198619,40 +198619,40 @@ │ │ │ │ 002a33d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ ldr r7, [pc, #156] @ 2a3494 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3474 │ │ │ │ ldr r4, [pc, #132] @ 2a3498 │ │ │ │ ldr r2, [pc, #132] @ 2a349c │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r2 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #8 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #192] @ 0xc0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3474 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -198661,54 +198661,54 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r5, r6, ip, asr sp │ │ │ │ - rsbeq r4, r9, r4, ror #9 │ │ │ │ - subseq r5, r6, r8, ror #15 │ │ │ │ + subseq r5, r6, ip, asr #26 │ │ │ │ + ldrdeq r4, [r9], #-68 @ 0xffffffbc @ │ │ │ │ + ldrsbeq r5, [r6], #-120 @ 0xffffff88 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #340] @ 2a360c │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #316] @ 2a3610 │ │ │ │ ldr r1, [pc, #316] @ 2a3614 │ │ │ │ add r3, r6, #28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldrb r5, [r0, #67] @ 0x43 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a35d8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 2a35a4 │ │ │ │ ldr r8, [r4, #28] │ │ │ │ cmp r8, #0 │ │ │ │ beq 2a3554 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #252] @ 2a3618 │ │ │ │ ldr r1, [pc, #252] @ 2a361c │ │ │ │ add r6, r6, #84 @ 0x54 │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3588 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r4 │ │ │ │ blx r3 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -198720,72 +198720,72 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r8 │ │ │ │ bl 2a33d4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a3588 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr ip, [pc, #104] @ 2a362c │ │ │ │ ldr r1, [pc, #104] @ 2a3630 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov lr, r0 │ │ │ │ b 2a35f8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr ip, [pc, #76] @ 2a3634 │ │ │ │ ldr r1, [pc, #76] @ 2a3638 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov lr, r0 │ │ │ │ add r3, r6, #48 @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a3584 │ │ │ │ - rsbeq r4, r9, r4, lsr r4 │ │ │ │ - subseq r5, r6, ip, lsr r7 │ │ │ │ - subseq r1, lr, r0, ror #3 │ │ │ │ - subseq r4, r7, r4, asr #20 │ │ │ │ - subseq r4, r7, r8, asr sl │ │ │ │ - @ instruction: 0x00694394 │ │ │ │ - subseq r7, r7, r0, lsl sp │ │ │ │ - subseq r7, r7, r8, asr #25 │ │ │ │ - ldrsbeq r7, [r7], #-204 @ 0xffffff34 │ │ │ │ - subseq r7, r7, ip, ror #24 │ │ │ │ - subseq r7, r7, r4, ror #24 │ │ │ │ - subseq r7, r7, r8, asr #24 │ │ │ │ + rsbeq r4, r9, r4, lsr #8 │ │ │ │ + subseq r5, r6, ip, lsr #14 │ │ │ │ + ldrsbeq r1, [lr], #-16 │ │ │ │ + subseq r4, r7, r4, lsr sl │ │ │ │ + subseq r4, r7, r8, asr #20 │ │ │ │ + rsbeq r4, r9, r4, lsl #7 │ │ │ │ + subseq r7, r7, r0, lsl #26 │ │ │ │ + ldrheq r7, [r7], #-200 @ 0xffffff38 │ │ │ │ + subseq r7, r7, ip, asr #25 │ │ │ │ + subseq r7, r7, ip, asr ip │ │ │ │ + subseq r7, r7, r4, asr ip │ │ │ │ + subseq r7, r7, r8, lsr ip │ │ │ │ │ │ │ │ 002a363c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r2 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a34a0 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2a369c │ │ │ │ @@ -198797,56 +198797,56 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r8, [pc, #128] @ 2a3724 │ │ │ │ mov r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a367c │ │ │ │ mov r0, r5 │ │ │ │ ldr r9, [pc, #100] @ 2a3728 │ │ │ │ ldr r5, [pc, #100] @ 2a372c │ │ │ │ add r9, pc, r9 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r9, r9, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ str r9, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a367c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ - subseq r5, r6, ip, lsr #21 │ │ │ │ - rsbeq r4, r9, r4, lsr r2 │ │ │ │ - subseq r5, r6, r8, lsr r5 │ │ │ │ + @ instruction: 0x00565a9c │ │ │ │ + rsbeq r4, r9, r4, lsr #4 │ │ │ │ + subseq r5, r6, r8, lsr #10 │ │ │ │ │ │ │ │ 002a3730 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5827f0 │ │ │ │ + bl 5827e0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a376c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198879,25 +198879,25 @@ │ │ │ │ ldrne r0, [r0, #28] │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002a37d0 : │ │ │ │ mov r0, r1 │ │ │ │ - b 5822dc │ │ │ │ + b 5822cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r5, r2 │ │ │ │ ldrb r4, [sp, #48] @ 0x30 │ │ │ │ mov r7, r1 │ │ │ │ mov r6, r3 │ │ │ │ - bl 5806e4 │ │ │ │ + bl 5806d4 │ │ │ │ cmp r5, #0 │ │ │ │ moveq r4, #1 │ │ │ │ beq 2a3868 │ │ │ │ cmp r0, #0 │ │ │ │ movne r4, #0 │ │ │ │ andeq r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -198915,15 +198915,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #140] @ 2a38e0 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ mov r2, #51 @ 0x33 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -198935,29 +198935,29 @@ │ │ │ │ str r0, [sp] │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r7, r7, r8, asr #21 │ │ │ │ - rsbeq r4, r9, r8, asr #2 │ │ │ │ - subseq r7, r7, r4, ror sl │ │ │ │ - subseq r7, r7, ip, lsl #21 │ │ │ │ - rsbeq r4, r9, r0, lsl #2 │ │ │ │ - subseq r7, r7, r0, lsr sl │ │ │ │ + ldrheq r7, [r7], #-168 @ 0xffffff58 │ │ │ │ + rsbeq r4, r9, r8, lsr r1 │ │ │ │ + subseq r7, r7, r4, ror #20 │ │ │ │ + subseq r7, r7, ip, ror sl │ │ │ │ + strdeq r4, [r9], #-0 @ │ │ │ │ + subseq r7, r7, r0, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #824] @ 2a3c44 │ │ │ │ mov r7, r3 │ │ │ │ @@ -198978,27 +198978,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r7 │ │ │ │ mov sl, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp, #24] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ cmp r0, sl │ │ │ │ bne 2a39e0 │ │ │ │ ldr r2, [pc, #692] @ 2a3c58 │ │ │ │ ldr r3, [pc, #672] @ 2a3c48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199024,94 +199024,94 @@ │ │ │ │ bl 2a37d8 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2a399c │ │ │ │ ldr r5, [r7] │ │ │ │ cmp r5, sl │ │ │ │ beq 2a3a6c │ │ │ │ mov r0, r5 │ │ │ │ - bl 647cbc │ │ │ │ + bl 647cac │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 6198e4 │ │ │ │ + bl 6198d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2a399c │ │ │ │ - bl 61b634 │ │ │ │ + bl 61b624 │ │ │ │ cmp r6, r0 │ │ │ │ beq 2a3ab4 │ │ │ │ ldr ip, [pc, #528] @ 2a3c5c │ │ │ │ ldr r1, [pc, #528] @ 2a3c60 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, fp, #32 │ │ │ │ mov r2, #146 @ 0x92 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a399c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ ldrb sl, [r0] │ │ │ │ cmp sl, #0 │ │ │ │ beq 2a3aa8 │ │ │ │ - bl 643f8c │ │ │ │ + bl 643f7c │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2a3ac8 │ │ │ │ mov r1, r8 │ │ │ │ - bl 644998 │ │ │ │ + bl 644988 │ │ │ │ cmp r0, #0 │ │ │ │ strge sl, [r7] │ │ │ │ blt 2a3ba8 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ bl 1e136c │ │ │ │ b 2a399c │ │ │ │ bl 1e136c │ │ │ │ str sl, [r7] │ │ │ │ b 2a399c │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 644828 │ │ │ │ + bl 644818 │ │ │ │ b 2a399c │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #24] │ │ │ │ - bl 6198e4 │ │ │ │ + bl 6198d4 │ │ │ │ subs sl, r0, #0 │ │ │ │ beq 2a3b4c │ │ │ │ - bl 61b634 │ │ │ │ + bl 61b624 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3c04 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 643b98 │ │ │ │ + bl 643b88 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 64468c │ │ │ │ + bl 64467c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a3b40 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2a3b50 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 644998 │ │ │ │ + bl 644988 │ │ │ │ cmp r0, #0 │ │ │ │ movlt sl, r5 │ │ │ │ blt 2a3bac │ │ │ │ str r5, [r7] │ │ │ │ mov r0, r5 │ │ │ │ - bl 648c18 │ │ │ │ + bl 648c08 │ │ │ │ b 2a3a9c │ │ │ │ mov r6, sl │ │ │ │ mov r0, r8 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r3, [pc, #260] @ 2a3c64 │ │ │ │ ldr r2, [pc, #260] @ 2a3c68 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #32 │ │ │ │ @@ -199120,21 +199120,21 @@ │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r5, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #216] @ 2a3c6c │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ cmp r6, #0 │ │ │ │ bne 2a3b40 │ │ │ │ b 2a3a9c │ │ │ │ mov r6, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 644438 │ │ │ │ + bl 644428 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3bcc │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2a3c0c │ │ │ │ ldr r3, [pc, #156] @ 2a3c70 │ │ │ │ @@ -199144,50 +199144,50 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r5, sl │ │ │ │ b 2a3b9c │ │ │ │ - bl 7e05f0 │ │ │ │ + bl 7e05e0 │ │ │ │ b 2a3aec │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [pc, #100] @ 2a3c7c │ │ │ │ ldr r2, [pc, #100] @ 2a3c80 │ │ │ │ ldr r1, [pc, #100] @ 2a3c84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #192 @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a3bfc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, ip, ror #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r4, r9, r8, ror r0 │ │ │ │ - subseq r0, lr, r8, ror sp │ │ │ │ - ldrsbeq r5, [r6], #-36 @ 0xffffffdc │ │ │ │ + rsbeq r4, r9, r8, rrx │ │ │ │ + subseq r0, lr, r8, ror #26 │ │ │ │ + subseq r5, r6, r4, asr #5 │ │ │ │ rsbseq r7, r6, r8, asr sl │ │ │ │ - subseq r7, r7, r8, lsl #18 │ │ │ │ - subseq r7, r7, r4, lsl #17 │ │ │ │ - rsbeq r3, r9, r4, lsr lr │ │ │ │ - subseq r7, r7, r4, lsr #16 │ │ │ │ - subseq r7, r7, r0, asr #14 │ │ │ │ - strheq r3, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r7, r7, r0, ror #16 │ │ │ │ - subseq r7, r7, r0, ror #13 │ │ │ │ - rsbeq r3, r9, ip, ror sp │ │ │ │ - @ instruction: 0x00577794 │ │ │ │ - subseq r7, r7, r0, lsr #13 │ │ │ │ + ldrsheq r7, [r7], #-136 @ 0xffffff78 │ │ │ │ + subseq r7, r7, r4, ror r8 │ │ │ │ + rsbeq r3, r9, r4, lsr #28 │ │ │ │ + subseq r7, r7, r4, lsl r8 │ │ │ │ + subseq r7, r7, r0, lsr r7 │ │ │ │ + rsbeq r3, r9, ip, lsr #27 │ │ │ │ + subseq r7, r7, r0, asr r8 │ │ │ │ + ldrsbeq r7, [r7], #-96 @ 0xffffffa0 │ │ │ │ + rsbeq r3, r9, ip, ror #26 │ │ │ │ + subseq r7, r7, r4, lsl #15 │ │ │ │ + @ instruction: 0x00577690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ str ip, [sp, #4] │ │ │ │ @@ -199232,35 +199232,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #32] │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 2a3df8 │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r7, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3e04 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e35c8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r6 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #112] @ 2a3e2c │ │ │ │ ldr r3, [pc, #104] @ 2a3e28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199276,25 +199276,25 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r7, [pc, #48] @ 2a3e30 │ │ │ │ add r7, pc, r7 │ │ │ │ b 2a3d88 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 6442cc │ │ │ │ + bl 6442bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a3d88 │ │ │ │ - bl 619be8 │ │ │ │ + bl 619bd8 │ │ │ │ mov r7, r0 │ │ │ │ b 2a3d88 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, r0, asr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r6, r0, asr #12 │ │ │ │ - subseq sl, lr, r4, ror sp │ │ │ │ + subseq sl, lr, r4, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #208] @ 2a3f20 │ │ │ │ mov r4, r1 │ │ │ │ @@ -199303,15 +199303,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3f10 │ │ │ │ ldr r0, [r3, #52] @ 0x34 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -199319,15 +199319,15 @@ │ │ │ │ bl 1e35c8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #96] @ 2a3f28 │ │ │ │ ldr r3, [pc, #88] @ 2a3f24 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199349,16 +199349,16 @@ │ │ │ │ ldr r0, [pc, #24] @ 2a3f30 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a3e98 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, r4, lsr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r6, r4, lsr r5 │ │ │ │ - subseq sl, lr, r8, ror #24 │ │ │ │ - subseq sl, lr, ip, asr ip │ │ │ │ + subseq sl, lr, r8, asr ip │ │ │ │ + subseq sl, lr, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 2a4004 │ │ │ │ mov r4, r1 │ │ │ │ @@ -199367,27 +199367,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ ldr r3, [r0] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a3ff4 │ │ │ │ ldr r0, [r3, #28] │ │ │ │ bl 1e35c8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #84] @ 2a400c │ │ │ │ ldr r3, [pc, #76] @ 2a4008 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199406,24 +199406,24 @@ │ │ │ │ ldr r0, [pc, #20] @ 2a4010 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a3f88 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, r4, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r6, r4, asr #8 │ │ │ │ - subseq sl, lr, r8, ror fp │ │ │ │ + subseq sl, lr, r8, ror #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ pop {r4, lr} │ │ │ │ mov r1, #0 │ │ │ │ - b 6e1688 │ │ │ │ + b 6e1678 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #444] @ 2a420c │ │ │ │ ldr ip, [pc, #444] @ 2a4210 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -199445,27 +199445,27 @@ │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r8, #0 │ │ │ │ cmp r4, r0 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r6 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, r4 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #16] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ cmp r0, r8 │ │ │ │ bne 2a4124 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #308] @ 2a421c │ │ │ │ ldr r3, [pc, #292] @ 2a4210 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -199488,69 +199488,69 @@ │ │ │ │ bl 2a37d8 │ │ │ │ cmp r0, r8 │ │ │ │ beq 2a40d4 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ ldrb r7, [r0] │ │ │ │ cmp r7, r8 │ │ │ │ beq 2a41d0 │ │ │ │ - bl 6ed114 │ │ │ │ + bl 6ed104 │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 2a4190 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 6e1108 │ │ │ │ + bl 6e10f8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a41dc │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1e136c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 2a40e0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r3, [pc, #128] @ 2a4220 │ │ │ │ ldr ip, [pc, #128] @ 2a4224 │ │ │ │ ldr lr, [sp, #16] │ │ │ │ ldr r1, [pc, #124] @ 2a4228 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2a422c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ stmib sp, {r0, r5, lr} │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a4178 │ │ │ │ bl 1e136c │ │ │ │ str r7, [r9] │ │ │ │ b 2a40d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r1, [pc, #68] @ 2a4230 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7cade0 │ │ │ │ + bl 7cadd0 │ │ │ │ b 2a4178 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, ip, lsr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r6, ip, ror r3 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ rsbseq r7, r6, r4, lsl r3 │ │ │ │ - strdeq r3, [r9], #-112 @ 0xffffff90 @ │ │ │ │ - subseq r7, r7, r0, ror #3 │ │ │ │ - subseq r7, r7, ip, lsl r1 │ │ │ │ + rsbeq r3, r9, r0, ror #15 │ │ │ │ + ldrsbeq r7, [r7], #-16 │ │ │ │ + subseq r7, r7, ip, lsl #2 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ - subseq r7, r7, r0, lsl #5 │ │ │ │ + subseq r7, r7, r0, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #380] @ 2a43cc │ │ │ │ mov r4, r1 │ │ │ │ @@ -199560,24 +199560,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r6, #0 │ │ │ │ mov r3, fp │ │ │ │ add r2, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ cmp r0, r6 │ │ │ │ beq 2a4350 │ │ │ │ bl 1e12b8 <__ctype_b_loc@plt> │ │ │ │ sub r5, r5, #1 │ │ │ │ mov r4, r6 │ │ │ │ add sl, sp, #24 │ │ │ │ add r9, sp, #20 │ │ │ │ @@ -199602,15 +199602,15 @@ │ │ │ │ beq 2a4394 │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ cmpne r3, #45 @ 0x2d │ │ │ │ bne 2a439c │ │ │ │ mov r3, sl │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7bbe5c │ │ │ │ + bl 7bbe4c │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a43c0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r3, #255 @ 0xff │ │ │ │ bgt 2a43c0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -199638,15 +199638,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a4314 │ │ │ │ mov r0, fp │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 580180 │ │ │ │ + bl 580170 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ bl 1e136c │ │ │ │ b 2a4350 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ b 2a439c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, r0, lsr #3 │ │ │ │ @@ -199664,15 +199664,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r7, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov lr, #0 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str lr, [sp, #44] @ 0x2c │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ strh lr, [sp, #56] @ 0x38 │ │ │ │ ldr r6, [pc, #172] @ 2a44e8 │ │ │ │ @@ -199696,15 +199696,15 @@ │ │ │ │ ldrb ip, [ip] │ │ │ │ stm sp, {r6, ip} │ │ │ │ bl 1e2dc4 <__snprintf_chk@plt> │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ ldr r2, [pc, #72] @ 2a44ec │ │ │ │ ldr r3, [pc, #60] @ 2a44e4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -199716,15 +199716,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r6, r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, r7, ip, asr r0 │ │ │ │ + subseq r7, r7, ip, asr #32 │ │ │ │ rsbseq r6, r6, r8, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -199743,29 +199743,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ add r1, r1, #28 │ │ │ │ mov r1, ip │ │ │ │ add r3, r3, #8 │ │ │ │ ldr r8, [r3] │ │ │ │ mov r6, r0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ add r7, sp, #32 │ │ │ │ sub r4, r7, #4 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ mov r1, #0 │ │ │ │ mov r5, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2e54 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, fp │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r5, [r2, #-8]! │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ cmp r0, r5 │ │ │ │ bne 2a45e8 │ │ │ │ ldr r2, [pc, #388] @ 2a4724 │ │ │ │ ldr r3, [pc, #380] @ 2a4720 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, sp, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -199830,15 +199830,15 @@ │ │ │ │ mvn r1, #16 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr ip, [r7, #-8] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r0, r8 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 580180 │ │ │ │ + bl 580170 │ │ │ │ ldr r0, [r7, #-8] │ │ │ │ bl 1e136c │ │ │ │ b 2a4598 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str sl, [r3] │ │ │ │ mov r1, #0 │ │ │ │ @@ -199854,23 +199854,23 @@ │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ ldr r2, [pc, #40] @ 2a4734 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a46cc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r6, [r6], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r6, ip, asr lr │ │ │ │ - ldrsbeq r6, [r7], #-208 @ 0xffffff30 │ │ │ │ - subseq r6, r7, ip, asr #23 │ │ │ │ - rsbeq r3, r9, r4, lsr #5 │ │ │ │ + subseq r6, r7, r0, asr #27 │ │ │ │ + ldrheq r6, [r7], #-188 @ 0xffffff44 │ │ │ │ + @ instruction: 0x00693294 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #180] @ 2a4808 │ │ │ │ @@ -199880,23 +199880,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [sp] │ │ │ │ beq 2a47bc │ │ │ │ mov r1, r7 │ │ │ │ bl 4292f8 │ │ │ │ cmp r0, #0 │ │ │ │ strne r0, [r6, #4] │ │ │ │ @@ -199935,24 +199935,24 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ bl 42940c │ │ │ │ bl 1e35c8 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ ldr r0, [sp] │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #72] @ 2a48d4 │ │ │ │ ldr r3, [pc, #64] @ 2a48d0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -199984,15 +199984,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [sp, #72] @ 0x48 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ ldr r3, [pc, #256] @ 2a4a24 │ │ │ │ add lr, sp, #28 │ │ │ │ add r3, pc, r3 │ │ │ │ str lr, [sp, #24] │ │ │ │ mov r7, lr │ │ │ │ mov ip, r0 │ │ │ │ ldm r3, {r0, r1, r2, r3} │ │ │ │ @@ -200021,15 +200021,15 @@ │ │ │ │ bl 1e2dc4 <__snprintf_chk@plt> │ │ │ │ cmp r0, #12 │ │ │ │ bne 2a49f8 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #24 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ ldr r2, [pc, #116] @ 2a4a2c │ │ │ │ ldr r3, [pc, #100] @ 2a4a20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200051,20 +200051,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #908 @ 0x38c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r6, r6, r0, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq r6, [r7], #-188 @ 0xffffff44 │ │ │ │ - subseq r6, r7, r4, lsl #23 │ │ │ │ + subseq r6, r7, ip, ror #23 │ │ │ │ + subseq r6, r7, r4, ror fp │ │ │ │ rsbseq r6, r6, r4, asr #20 │ │ │ │ - @ instruction: 0x00692f98 │ │ │ │ - subseq r6, r7, ip, asr #17 │ │ │ │ - ldrsheq r6, [r7], #-168 @ 0xffffff58 │ │ │ │ + rsbeq r2, r9, r8, lsl #31 │ │ │ │ + ldrheq r6, [r7], #-140 @ 0xffffff74 │ │ │ │ + subseq r6, r7, r8, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #288] @ 2a4b78 │ │ │ │ mov r4, r3 │ │ │ │ @@ -200074,25 +200074,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7acf70 │ │ │ │ + bl 7acf60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a4ac4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a4b08 │ │ │ │ str r3, [r7] │ │ │ │ ldr r2, [pc, #180] @ 2a4b80 │ │ │ │ @@ -200109,50 +200109,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r4, [pc, #116] @ 2a4b84 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #108] @ 2a4b88 │ │ │ │ ldr r1, [pc, #108] @ 2a4b8c │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #84] @ 2a4b90 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ bne 2a4ac0 │ │ │ │ ldr ip, [pc, #64] @ 2a4b94 │ │ │ │ ldr r1, [pc, #64] @ 2a4b98 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #60] @ 2a4b9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a4ac4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r6, r0, lsr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r6, r0, lsr r9 │ │ │ │ - rsbeq r2, r9, ip, lsl #29 │ │ │ │ - subseq r4, r6, r0, ror #1 │ │ │ │ - subseq r4, r6, ip, lsr #12 │ │ │ │ - ldrsheq r6, [r7], #-152 @ 0xffffff68 │ │ │ │ + rsbeq r2, r9, ip, ror lr │ │ │ │ + ldrsbeq r4, [r6], #-0 │ │ │ │ + subseq r4, r6, ip, lsl r6 │ │ │ │ subseq r6, r7, r8, ror #19 │ │ │ │ - subseq r6, r7, r8, ror r7 │ │ │ │ + ldrsbeq r6, [r7], #-152 @ 0xffffff68 │ │ │ │ + subseq r6, r7, r8, ror #14 │ │ │ │ andeq r0, r0, r2, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #184] @ 2a4c74 │ │ │ │ @@ -200162,30 +200162,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ ldr r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ac4a8 │ │ │ │ + bl 7ac498 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a4c2c │ │ │ │ ldrd r2, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7efa94 │ │ │ │ + bl 7efa84 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r5] │ │ │ │ ldr r2, [pc, #72] @ 2a4c7c │ │ │ │ ldr r3, [pc, #64] @ 2a4c78 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -200218,28 +200218,28 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, sp, #12 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ strd r6, [sp, #24] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a4d44 │ │ │ │ ldr r2, [pc, #536] @ 2a4f20 │ │ │ │ ldr r3, [pc, #528] @ 2a4f1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200256,15 +200256,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r5, sp, #8 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7bc238 │ │ │ │ + bl 7bc228 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a4e3c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ beq 2a4dac │ │ │ │ ldr r3, [pc, #424] @ 2a4f24 │ │ │ │ @@ -200273,23 +200273,23 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #416] @ 2a4f30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 1e136c │ │ │ │ b 2a4d00 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #24 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7bc238 │ │ │ │ + bl 7bc228 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2a4e6c │ │ │ │ ldr r0, [sp, #8] │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #58 @ 0x3a │ │ │ │ bne 2a4d74 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ @@ -200323,82 +200323,82 @@ │ │ │ │ stm sp, {r1, r4} │ │ │ │ ldr r1, [pc, #244] @ 2a4f48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #240] @ 2a4f4c │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a4da0 │ │ │ │ ldr r3, [pc, #220] @ 2a4f50 │ │ │ │ ldr ip, [pc, #220] @ 2a4f54 │ │ │ │ ldr r1, [pc, #220] @ 2a4f58 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #776 @ 0x308 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a4da0 │ │ │ │ add r3, r9, #16 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r2, #10 │ │ │ │ - bl 7bbc88 │ │ │ │ + bl 7bbc78 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a4da0 │ │ │ │ ldr r3, [pc, #152] @ 2a4f5c │ │ │ │ ldr ip, [pc, #152] @ 2a4f60 │ │ │ │ ldr r1, [pc, #152] @ 2a4f64 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ mov r2, #788 @ 0x314 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a4da0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 2a4f68 │ │ │ │ ldr r1, [pc, #108] @ 2a4f6c │ │ │ │ ldr r0, [pc, #108] @ 2a4f70 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r6, r6, r8, asr r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r6, [r6], #-100 @ 0xffffff9c @ │ │ │ │ - rsbeq r2, r9, ip, lsl ip │ │ │ │ - ldrsheq r6, [r7], #-136 @ 0xffffff78 │ │ │ │ - subseq r6, r7, r8, asr #10 │ │ │ │ + rsbeq r2, r9, ip, lsl #24 │ │ │ │ + subseq r6, r7, r8, ror #17 │ │ │ │ + subseq r6, r7, r8, lsr r5 │ │ │ │ andeq r0, r0, sl, lsl r3 │ │ │ │ - rsbeq r2, r9, r8, ror fp │ │ │ │ - ldrheq r6, [r7], #-116 @ 0xffffff8c │ │ │ │ - subseq r6, r7, r4, lsl #16 │ │ │ │ - subseq r6, r7, r0, lsr r7 │ │ │ │ - rsbeq r2, r9, ip, asr #22 │ │ │ │ - subseq r6, r7, r4, ror r4 │ │ │ │ + rsbeq r2, r9, r8, ror #22 │ │ │ │ + subseq r6, r7, r4, lsr #15 │ │ │ │ + ldrsheq r6, [r7], #-116 @ 0xffffff8c │ │ │ │ + subseq r6, r7, r0, lsr #14 │ │ │ │ + rsbeq r2, r9, ip, lsr fp │ │ │ │ + subseq r6, r7, r4, ror #8 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq r2, r9, r0, lsr #22 │ │ │ │ - subseq r6, r7, r0, lsr r7 │ │ │ │ - subseq r6, r7, r4, asr r4 │ │ │ │ - ldrdeq r2, [r9], #-160 @ 0xffffff60 @ │ │ │ │ - subseq r6, r7, r0, lsl #15 │ │ │ │ - subseq r6, r7, r4, lsl #8 │ │ │ │ - @ instruction: 0x00692a9c │ │ │ │ - ldrsbeq r6, [r7], #-104 @ 0xffffff98 │ │ │ │ - subseq r6, r7, ip, ror #13 │ │ │ │ + rsbeq r2, r9, r0, lsl fp │ │ │ │ + subseq r6, r7, r0, lsr #14 │ │ │ │ + subseq r6, r7, r4, asr #8 │ │ │ │ + rsbeq r2, r9, r0, asr #21 │ │ │ │ + subseq r6, r7, r0, ror r7 │ │ │ │ + ldrsheq r6, [r7], #-52 @ 0xffffffcc │ │ │ │ + rsbeq r2, r9, ip, lsl #21 │ │ │ │ + subseq r6, r7, r8, asr #13 │ │ │ │ + ldrsbeq r6, [r7], #-108 @ 0xffffff94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #632] @ 2a5208 │ │ │ │ mov r6, r1 │ │ │ │ @@ -200411,27 +200411,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r7, r0 │ │ │ │ str r4, [sp, #28] │ │ │ │ str r4, [sp, #32] │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ add sl, sp, #28 │ │ │ │ mov r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aabe0 │ │ │ │ + bl 7aabd0 │ │ │ │ cmp r0, r4 │ │ │ │ beq 2a505c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 2a516c │ │ │ │ cmp r3, #3 │ │ │ │ @@ -200445,18 +200445,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ mov r0, r9 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #856 @ 0x358 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 7aae90 │ │ │ │ + bl 7aae80 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #424] @ 2a521c │ │ │ │ ldr r3, [pc, #404] @ 2a520c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -200474,15 +200474,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5050 │ │ │ │ ldr r1, [pc, #332] @ 2a5220 │ │ │ │ add fp, sp, #44 @ 0x2c │ │ │ │ add r2, sp, #36 @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -200515,21 +200515,21 @@ │ │ │ │ strls r2, [r8] │ │ │ │ bls 2a5050 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r9 │ │ │ │ mov r1, #22 │ │ │ │ - bl 580180 │ │ │ │ + bl 580170 │ │ │ │ b 2a5050 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ac14c │ │ │ │ + bl 7ac13c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5050 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ strls r3, [r8] │ │ │ │ bls 2a5050 │ │ │ │ @@ -200545,39 +200545,39 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #848 @ 0x350 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a5050 │ │ │ │ ldr r5, [pc, #76] @ 2a5238 │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a5020 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ b 2a5150 │ │ │ │ ldr r5, [pc, #60] @ 2a523c │ │ │ │ add r5, pc, r5 │ │ │ │ b 2a51a4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r6, r4, ror #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r9, ip, ror #18 │ │ │ │ - ldrheq r6, [r7], #-96 @ 0xffffffa0 │ │ │ │ - @ instruction: 0x00576290 │ │ │ │ + rsbeq r2, r9, ip, asr r9 │ │ │ │ + subseq r6, r7, r0, lsr #13 │ │ │ │ + subseq r6, r7, r0, lsl #5 │ │ │ │ rsbseq r6, r6, r8, lsl #7 │ │ │ │ - ldrsbeq r6, [r7], #-84 @ 0xffffffac │ │ │ │ - ldrheq r6, [r7], #-80 @ 0xffffffb0 │ │ │ │ - subseq r6, r7, r4, lsl r5 │ │ │ │ - ldrdeq r2, [r9], #-124 @ 0xffffff84 @ │ │ │ │ - ldrsbeq r9, [r6], #-68 @ 0xffffffbc │ │ │ │ - subseq r6, r7, r0, lsl #2 │ │ │ │ - subseq r7, pc, r4, lsr #3 │ │ │ │ - @ instruction: 0x005f7190 │ │ │ │ + subseq r6, r7, r4, asr #11 │ │ │ │ + subseq r6, r7, r0, lsr #11 │ │ │ │ + subseq r6, r7, r4, lsl #10 │ │ │ │ + rsbeq r2, r9, ip, asr #15 │ │ │ │ + subseq r9, r6, r4, asr #9 │ │ │ │ + ldrsheq r6, [r7], #-0 │ │ │ │ + @ instruction: 0x005f7194 │ │ │ │ + subseq r7, pc, r0, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #476] @ 2a5438 │ │ │ │ mov r5, r1 │ │ │ │ @@ -200587,24 +200587,24 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ cmp r0, r7 │ │ │ │ bne 2a52f8 │ │ │ │ ldr r2, [pc, #388] @ 2a5440 │ │ │ │ ldr r3, [pc, #380] @ 2a543c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -200635,15 +200635,15 @@ │ │ │ │ beq 2a5354 │ │ │ │ ldr ip, [sp, #20] │ │ │ │ mov r0, r9 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ str ip, [sp] │ │ │ │ - bl 580180 │ │ │ │ + bl 580170 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e136c │ │ │ │ b 2a52b4 │ │ │ │ add r5, r3, #1 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ @@ -200716,25 +200716,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7acf70 │ │ │ │ + bl 7acf60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a54e4 │ │ │ │ ldr r2, [pc, #176] @ 2a5574 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #5 │ │ │ │ bhi 2a5568 │ │ │ │ @@ -200775,15 +200775,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ str r3, [r7] │ │ │ │ b 2a54e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ @ instruction: 0x00765f98 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r9, r4, lsr #9 │ │ │ │ + @ instruction: 0x00692494 │ │ │ │ rsbseq r5, r6, r0, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #240] @ 2a5688 │ │ │ │ @@ -200794,15 +200794,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #188] @ 2a5690 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #5 │ │ │ │ @@ -200814,15 +200814,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 7acf70 │ │ │ │ + bl 7acf60 │ │ │ │ ldr r2, [pc, #120] @ 2a5694 │ │ │ │ ldr r3, [pc, #108] @ 2a568c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -200846,15 +200846,15 @@ │ │ │ │ b 2a55f4 │ │ │ │ mov ip, #4 │ │ │ │ b 2a55f4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ rsbseq r5, r6, r0, ror #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0069239e │ │ │ │ + rsbeq r2, r9, lr, lsl #7 │ │ │ │ rsbseq r5, r6, r0, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #280] @ 2a57cc │ │ │ │ @@ -200865,25 +200865,25 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7acf70 │ │ │ │ + bl 7acf60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5738 │ │ │ │ ldr r2, [pc, #188] @ 2a57d4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #6 │ │ │ │ bhi 2a57c8 │ │ │ │ @@ -200927,15 +200927,15 @@ │ │ │ │ mov r3, #12 │ │ │ │ str r3, [r7] │ │ │ │ b 2a5738 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ rsbseq r5, r6, r4, asr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r9, ip, asr r2 │ │ │ │ + rsbeq r2, r9, ip, asr #4 │ │ │ │ ldrheq r5, [r6], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #248] @ 2a58f0 │ │ │ │ @@ -200946,15 +200946,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #196] @ 2a58f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r0] │ │ │ │ sub ip, ip, #1 │ │ │ │ cmp ip, #31 │ │ │ │ @@ -200966,15 +200966,15 @@ │ │ │ │ ldr r3, [r4, #4] │ │ │ │ add r2, sp, #8 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ str ip, [sp, #8] │ │ │ │ - bl 7acf70 │ │ │ │ + bl 7acf60 │ │ │ │ ldr r2, [pc, #128] @ 2a58fc │ │ │ │ ldr r3, [pc, #116] @ 2a58f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201000,15 +201000,15 @@ │ │ │ │ b 2a5854 │ │ │ │ mov ip, #1 │ │ │ │ b 2a5854 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ rsbseq r5, r6, r0, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r9, fp, asr #2 │ │ │ │ + rsbeq r2, r9, fp, lsr r1 │ │ │ │ rsbseq r5, r6, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #256] @ 2a5a1c │ │ │ │ @@ -201019,35 +201019,35 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r2, sp, #8 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a59a8 │ │ │ │ ldr r5, [sp, #8] │ │ │ │ ldr r1, [pc, #168] @ 2a5a24 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a59ec │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7d2140 │ │ │ │ + bl 7d2130 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2a59f8 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #120] @ 2a5a28 │ │ │ │ ldr r3, [pc, #108] @ 2a5a20 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -201062,28 +201062,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r0, r7 │ │ │ │ - bl 7d1e54 │ │ │ │ + bl 7d1e44 │ │ │ │ b 2a59a0 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 580180 │ │ │ │ + bl 580170 │ │ │ │ b 2a59a0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [r6], #-168 @ 0xffffff58 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x00575d98 │ │ │ │ + subseq r5, r7, r8, lsl #27 │ │ │ │ rsbseq r5, r6, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #172] @ 2a5af4 │ │ │ │ @@ -201093,30 +201093,30 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #72] @ 0x48 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ add r6, sp, #4 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ mov r1, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2e54 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d1fb4 │ │ │ │ + bl 7d1fa4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ ldr r2, [pc, #72] @ 2a5afc │ │ │ │ ldr r3, [pc, #64] @ 2a5af8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201132,25 +201132,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r6, ip, lsr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r6, r8, asr #18 │ │ │ │ ldr r1, [pc, #4] @ 2a5b0c │ │ │ │ add r1, pc, r1 │ │ │ │ - b 58bb20 │ │ │ │ - subseq r5, r7, r0, lsl ip │ │ │ │ + b 58bb10 │ │ │ │ + subseq r5, r7, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, r2 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ - bl 7868c0 │ │ │ │ + bl 7868b0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -201168,27 +201168,27 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, sp │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 788d40 │ │ │ │ + bl 788d30 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5bd4 │ │ │ │ ldr r0, [r6] │ │ │ │ - bl 7868c0 │ │ │ │ + bl 7868b0 │ │ │ │ ldr r3, [sp] │ │ │ │ str r3, [r6] │ │ │ │ ldr r2, [pc, #72] @ 2a5c24 │ │ │ │ ldr r3, [pc, #64] @ 2a5c20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -201212,29 +201212,29 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r1, r3 │ │ │ │ mov r5, r2 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 788d40 │ │ │ │ + b 788d30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r2 │ │ │ │ mov r5, r3 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ ldr ip, [r0] │ │ │ │ cmn ip, #1 │ │ │ │ beq 2a5cd8 │ │ │ │ ldr r2, [pc, #92] @ 2a5cf4 │ │ │ │ and r3, ip, #7 │ │ │ │ add r2, pc, r2 │ │ │ │ asr ip, ip, #3 │ │ │ │ @@ -201255,16 +201255,16 @@ │ │ │ │ ldr r2, [pc, #24] @ 2a5cf8 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 1e2b48 │ │ │ │ - subseq r5, r7, ip, lsl #21 │ │ │ │ - subseq r5, r7, ip, lsr sl │ │ │ │ + subseq r5, r7, ip, ror sl │ │ │ │ + subseq r5, r7, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #132] @ 2a5d98 │ │ │ │ mov r5, r2 │ │ │ │ ldr r1, [pc, #128] @ 2a5d9c │ │ │ │ @@ -201273,40 +201273,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a5d78 │ │ │ │ - bl 6098c0 │ │ │ │ + bl 6098b0 │ │ │ │ mov r1, r6 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 64950c │ │ │ │ + b 6494fc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r1, r9, r0, lsl #25 │ │ │ │ - @ instruction: 0x005de994 │ │ │ │ - ldrsheq r2, [r6], #-224 @ 0xffffff20 │ │ │ │ + rsbeq r1, r9, r0, ror ip │ │ │ │ + subseq lr, sp, r4, lsl #19 │ │ │ │ + subseq r2, r6, r0, ror #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #336] @ 2a5f10 │ │ │ │ mov r5, r1 │ │ │ │ @@ -201315,15 +201315,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #104 @ 0x68 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #128] @ 0x80 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ add r7, sp, #36 @ 0x24 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2e54 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ @@ -201362,15 +201362,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2dc4 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ ldr r2, [pc, #124] @ 2a5f28 │ │ │ │ ldr r3, [pc, #100] @ 2a5f14 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201392,22 +201392,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r5, r6, r4, lsr r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, r9, ip, asr fp │ │ │ │ - @ instruction: 0x00575798 │ │ │ │ - subseq r5, r7, r8, ror #15 │ │ │ │ - ldrsbeq r5, [r7], #-140 @ 0xffffff74 │ │ │ │ + rsbeq r1, r9, ip, asr #22 │ │ │ │ + subseq r5, r7, r8, lsl #15 │ │ │ │ + ldrsbeq r5, [r7], #-120 @ 0xffffff88 │ │ │ │ + subseq r5, r7, ip, asr #17 │ │ │ │ rsbseq r5, r6, r0, asr r5 │ │ │ │ - rsbeq r1, r9, r4, lsr #21 │ │ │ │ - subseq r5, r7, r0, ror #13 │ │ │ │ - ldrsheq r5, [r7], #-100 @ 0xffffff9c │ │ │ │ + @ instruction: 0x00691a94 │ │ │ │ + ldrsbeq r5, [r7], #-96 @ 0xffffffa0 │ │ │ │ + subseq r5, r7, r4, ror #13 │ │ │ │ │ │ │ │ 002a5f38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -201456,15 +201456,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #78 @ 0x4e │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -201474,22 +201474,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #248 @ 0xf8 │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a6014 │ │ │ │ - strheq r1, [r9], #-144 @ 0xffffff70 @ │ │ │ │ - @ instruction: 0x00575798 │ │ │ │ - subseq r5, r7, r0, ror #5 │ │ │ │ - rsbeq r1, r9, ip, asr r9 │ │ │ │ - subseq r5, r7, ip, lsl r7 │ │ │ │ - @ instruction: 0x00575290 │ │ │ │ + rsbeq r1, r9, r0, lsr #19 │ │ │ │ + subseq r5, r7, r8, lsl #15 │ │ │ │ + ldrsbeq r5, [r7], #-32 @ 0xffffffe0 │ │ │ │ + rsbeq r1, r9, ip, asr #18 │ │ │ │ + subseq r5, r7, ip, lsl #14 │ │ │ │ + subseq r5, r7, r0, lsl #5 │ │ │ │ │ │ │ │ 002a6078 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -201533,15 +201533,15 @@ │ │ │ │ ldr r3, [pc, #112] @ 2a6198 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 58b47c │ │ │ │ + bl 58b46c │ │ │ │ ldr r2, [pc, #84] @ 2a619c │ │ │ │ ldr r3, [pc, #64] @ 2a618c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -201554,15 +201554,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r6, r4, ror #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x00575398 │ │ │ │ + subseq r5, r7, r8, lsl #7 │ │ │ │ ldrsbeq r5, [r6], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ ldrheq r5, [r6], #-36 @ 0xffffffdc @ │ │ │ │ │ │ │ │ 002a61a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -201571,80 +201571,80 @@ │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r7, r3 │ │ │ │ beq 2a61f8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a6204 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 58b47c │ │ │ │ + b 58b46c │ │ │ │ ldr r2, [pc, #40] @ 2a6228 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a61e0 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6442cc │ │ │ │ + bl 6442bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a61e0 │ │ │ │ - bl 619be8 │ │ │ │ + bl 619bd8 │ │ │ │ mov r2, r0 │ │ │ │ b 2a61e0 │ │ │ │ - subseq r8, lr, r4, ror r9 │ │ │ │ + subseq r8, lr, r4, ror #18 │ │ │ │ │ │ │ │ 002a622c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #124] @ 2a62c0 │ │ │ │ subs r4, r2, #0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ beq 2a6290 │ │ │ │ mov r0, r4 │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ ldrb r3, [r0] │ │ │ │ mov r2, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a629c │ │ │ │ ldr r3, [pc, #76] @ 2a62c4 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 58b47c │ │ │ │ + b 58b46c │ │ │ │ ldr r2, [pc, #48] @ 2a62c8 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a6270 │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r4 │ │ │ │ - bl 6442cc │ │ │ │ + bl 6442bc │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6270 │ │ │ │ - bl 619be8 │ │ │ │ + bl 619bd8 │ │ │ │ mov r2, r0 │ │ │ │ b 2a6270 │ │ │ │ ldrheq r5, [r6], #-20 @ 0xffffffec @ │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - ldrsbeq r8, [lr], #-140 @ 0xffffff74 │ │ │ │ + subseq r8, lr, ip, asr #17 │ │ │ │ │ │ │ │ 002a62cc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2a6344 │ │ │ │ @@ -201656,33 +201656,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a6320 │ │ │ │ ldr r3, [pc, #68] @ 2a6348 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 58b47c │ │ │ │ + b 58b46c │ │ │ │ ldr r2, [pc, #48] @ 2a634c │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a62fc │ │ │ │ ldr r3, [pc, #40] @ 2a6350 │ │ │ │ ldr r1, [pc, #40] @ 2a6354 │ │ │ │ ldr r0, [pc, #40] @ 2a6358 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 2a635c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #284 @ 0x11c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r5, r6, r4, lsl r1 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq r8, lr, r8, asr r8 │ │ │ │ - rsbeq r1, r9, r0, ror r6 │ │ │ │ - subseq r4, r7, r0, lsr #31 │ │ │ │ - subseq r5, r7, r8, lsl #9 │ │ │ │ + subseq r8, lr, r8, asr #16 │ │ │ │ + rsbeq r1, r9, r0, ror #12 │ │ │ │ + @ instruction: 0x00574f90 │ │ │ │ + subseq r5, r7, r8, ror r4 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ │ │ │ │ 002a6360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -201695,22 +201695,22 @@ │ │ │ │ cmp r2, #0 │ │ │ │ beq 2a63b4 │ │ │ │ ldr r3, [pc, #36] @ 2a63bc │ │ │ │ ldr r3, [ip, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 58b47c │ │ │ │ + b 58b46c │ │ │ │ ldr r2, [pc, #16] @ 2a63c0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2a6390 │ │ │ │ bl 1e3d54 │ │ │ │ rsbseq r5, r6, r0, lsl #1 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq r8, lr, r4, asr #15 │ │ │ │ + ldrheq r8, [lr], #-116 @ 0xffffff8c │ │ │ │ │ │ │ │ 002a63c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -201730,15 +201730,15 @@ │ │ │ │ beq 2a64b4 │ │ │ │ ldr r3, [pc, #168] @ 2a64c0 │ │ │ │ ldr r1, [pc, #168] @ 2a64c4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 58b47c │ │ │ │ + bl 58b46c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmn r3, #1 │ │ │ │ bne 2a6460 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -201748,94 +201748,94 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [pc, #96] @ 2a64c8 │ │ │ │ mov r0, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r1, r6 │ │ │ │ - bl 58a7cc │ │ │ │ + bl 58a7bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6438 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580374 │ │ │ │ + bl 580364 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #28] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e3d54 │ │ │ │ - ldrsheq r5, [r7], #-52 @ 0xffffffcc │ │ │ │ + subseq r5, r7, r4, ror #7 │ │ │ │ rsbseq r5, r6, r0 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ - subseq r5, r7, r0, asr #7 │ │ │ │ - subseq fp, r8, ip, lsr r3 │ │ │ │ + ldrheq r5, [r7], #-48 @ 0xffffffd0 │ │ │ │ + subseq fp, r8, ip, lsr #6 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2a64dc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq lr, lr, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2a6550 │ │ │ │ ldr r2, [pc, #88] @ 2a6554 │ │ │ │ ldr r1, [pc, #88] @ 2a6558 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #60] @ 2a655c │ │ │ │ ldr r3, [pc, #60] @ 2a6560 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #64] @ 0x40 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, r9, ip, asr #11 │ │ │ │ - subseq r2, r6, r0, lsr r7 │ │ │ │ - subseq r2, r6, r8, asr #14 │ │ │ │ + strheq r1, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq r2, r6, r0, lsr #14 │ │ │ │ + subseq r2, r6, r8, lsr r7 │ │ │ │ andeq r0, r0, r0, lsl #2 │ │ │ │ andeq r0, r0, r4, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #156] @ 2a6618 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ ldr ip, [pc, #136] @ 2a661c │ │ │ │ ldr r2, [pc, #136] @ 2a6620 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a65c8 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r2, r3 │ │ │ │ beq 2a65e8 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -201854,17 +201854,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq r5, [r7], #-112 @ 0xffffff90 │ │ │ │ - rsbeq r1, r9, r8, lsr r5 │ │ │ │ subseq r5, r7, r0, ror #15 │ │ │ │ + rsbeq r1, r9, r8, lsr #10 │ │ │ │ + ldrsbeq r5, [r7], #-112 @ 0xffffff90 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2a6684 │ │ │ │ ldr r2, [pc, #68] @ 2a6688 │ │ │ │ @@ -201872,26 +201872,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #20 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r1, r9, r8, lsl #9 │ │ │ │ - subseq r5, r7, ip, lsr #14 │ │ │ │ - subseq r5, r7, r8, lsl r7 │ │ │ │ + rsbeq r1, r9, r8, ror r4 │ │ │ │ + subseq r5, r7, ip, lsl r7 │ │ │ │ + subseq r5, r7, r8, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 2a6718 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #108] @ 2a671c │ │ │ │ @@ -201899,15 +201899,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r4, #1 │ │ │ │ beq 2a66ec │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r0, [r0, #32] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -201918,133 +201918,133 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r1, r9, ip, lsl r4 │ │ │ │ - subseq r5, r7, r0, asr #13 │ │ │ │ - subseq r5, r7, ip, lsr #13 │ │ │ │ + rsbeq r1, r9, ip, lsl #8 │ │ │ │ + ldrheq r5, [r7], #-96 @ 0xffffffa0 │ │ │ │ + @ instruction: 0x0057569c │ │ │ │ │ │ │ │ 002a6724 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #172] @ 2a67e8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr r8, [pc, #148] @ 2a67ec │ │ │ │ ldr r2, [pc, #148] @ 2a67f0 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #124] @ 2a67f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 2a67a8 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5834ec │ │ │ │ + b 5834dc │ │ │ │ ldr r6, [pc, #72] @ 2a67f8 │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr r2, [pc, #56] @ 2a67fc │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5834ec │ │ │ │ - subseq r5, r7, r0, lsr r6 │ │ │ │ - rsbeq r1, r9, r4, ror r3 │ │ │ │ - subseq r5, r7, r4, lsl r6 │ │ │ │ + b 5834dc │ │ │ │ + subseq r5, r7, r0, lsr #12 │ │ │ │ + rsbeq r1, r9, r4, ror #6 │ │ │ │ + subseq r5, r7, r4, lsl #12 │ │ │ │ addeq r4, r1, ip, lsl #22 │ │ │ │ - ldrsbeq r5, [r7], #-92 @ 0xffffffa4 │ │ │ │ - subseq r5, r7, r0, ror #11 │ │ │ │ + subseq r5, r7, ip, asr #11 │ │ │ │ + ldrsbeq r5, [r7], #-80 @ 0xffffffb0 │ │ │ │ │ │ │ │ 002a6800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #180] @ 2a68cc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r6, r1 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr r8, [pc, #156] @ 2a68d0 │ │ │ │ ldr r2, [pc, #156] @ 2a68d4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r3, r8, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #51 @ 0x33 │ │ │ │ ldr r4, [pc, #132] @ 2a68d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r0 │ │ │ │ strb r2, [r0, #36] @ 0x24 │ │ │ │ ldr r0, [r4] │ │ │ │ str r7, [r3, #28] │ │ │ │ cmp r0, #0 │ │ │ │ str r6, [r3, #32] │ │ │ │ beq 2a688c │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5834ec │ │ │ │ + b 5834dc │ │ │ │ ldr r6, [pc, #72] @ 2a68dc │ │ │ │ add r8, r8, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr r2, [pc, #56] @ 2a68e0 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 5834ec │ │ │ │ - subseq r5, r7, r4, asr r5 │ │ │ │ - @ instruction: 0x00691298 │ │ │ │ - subseq r5, r7, r0, asr #10 │ │ │ │ + b 5834dc │ │ │ │ + subseq r5, r7, r4, asr #10 │ │ │ │ + rsbeq r1, r9, r8, lsl #5 │ │ │ │ + subseq r5, r7, r0, lsr r5 │ │ │ │ addeq r4, r1, r0, lsr sl │ │ │ │ - ldrsheq r5, [r7], #-72 @ 0xffffffb8 │ │ │ │ - ldrsheq r5, [r7], #-76 @ 0xffffffb4 │ │ │ │ + subseq r5, r7, r8, ror #9 │ │ │ │ + subseq r5, r7, ip, ror #9 │ │ │ │ │ │ │ │ 002a68e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [pc, #420] @ 2a6aa0 │ │ │ │ @@ -202060,24 +202060,24 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 2a6a5c │ │ │ │ ldr r7, [pc, #372] @ 2a6aac │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r2, [pc, #360] @ 2a6ab0 │ │ │ │ ldr r1, [pc, #360] @ 2a6ab4 │ │ │ │ add r3, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #21 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #336] @ 2a6ab8 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, sp, #8 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ @@ -202089,28 +202089,28 @@ │ │ │ │ beq 2a69e4 │ │ │ │ ldr r5, [pc, #288] @ 2a6abc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [r5] │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6a28 │ │ │ │ mov r1, r4 │ │ │ │ - bl 583554 │ │ │ │ + bl 583544 │ │ │ │ ldr r2, [pc, #264] @ 2a6ac0 │ │ │ │ ldr r3, [pc, #236] @ 2a6aa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2a6a9c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 589bb4 │ │ │ │ + b 589ba4 │ │ │ │ ldr r2, [pc, #216] @ 2a6ac4 │ │ │ │ ldr r3, [pc, #184] @ 2a6aa8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -202124,55 +202124,55 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r6, [pc, #152] @ 2a6ac8 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr r2, [pc, #136] @ 2a6acc │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r0, [r5] │ │ │ │ b 2a69a8 │ │ │ │ ldr r4, [pc, #108] @ 2a6ad0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr r3, [pc, #96] @ 2a6ad4 │ │ │ │ ldr r2, [pc, #96] @ 2a6ad8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ str r0, [r7] │ │ │ │ b 2a6930 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ addeq r4, r1, r0, lsl #19 │ │ │ │ ldrsheq r4, [r6], #-168 @ 0xffffff58 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x00691190 │ │ │ │ - subseq r2, r6, r8, ror #5 │ │ │ │ - subseq r2, r6, r0, lsl #6 │ │ │ │ + rsbeq r1, r9, r0, lsl #3 │ │ │ │ + ldrsbeq r2, [r6], #-40 @ 0xffffffd8 │ │ │ │ + ldrsheq r2, [r6], #-32 @ 0xffffffe0 │ │ │ │ @ instruction: 0xfffffbf4 │ │ │ │ addeq r4, r1, r8, ror #17 │ │ │ │ rsbseq r4, r6, r4, asr #20 │ │ │ │ rsbseq r4, r6, r0, lsl sl │ │ │ │ - subseq r5, r7, ip, asr r3 │ │ │ │ - subseq r5, r7, r0, ror #6 │ │ │ │ - subseq r5, r7, ip, lsr #6 │ │ │ │ - rsbeq r1, r9, r8, asr r0 │ │ │ │ - subseq r5, r7, r0, lsr #6 │ │ │ │ + subseq r5, r7, ip, asr #6 │ │ │ │ + subseq r5, r7, r0, asr r3 │ │ │ │ + subseq r5, r7, ip, lsl r3 │ │ │ │ + rsbeq r1, r9, r8, asr #32 │ │ │ │ + subseq r5, r7, r0, lsl r3 │ │ │ │ │ │ │ │ 002a6adc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 2a6b60 │ │ │ │ @@ -202181,37 +202181,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6b18 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5834ec │ │ │ │ + b 5834dc │ │ │ │ ldr r6, [pc, #68] @ 2a6b64 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr ip, [pc, #56] @ 2a6b68 │ │ │ │ ldr r2, [pc, #56] @ 2a6b6c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5834ec │ │ │ │ + b 5834dc │ │ │ │ addeq r4, r1, ip, lsl #15 │ │ │ │ - subseq r5, r7, r0, ror r2 │ │ │ │ - @ instruction: 0x00690f9c │ │ │ │ - subseq r5, r7, r8, ror #4 │ │ │ │ + subseq r5, r7, r0, ror #4 │ │ │ │ + rsbeq r0, r9, ip, lsl #31 │ │ │ │ + subseq r5, r7, r8, asr r2 │ │ │ │ │ │ │ │ 002a6b70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 2a6bf4 │ │ │ │ @@ -202220,37 +202220,37 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6bac │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 583554 │ │ │ │ + b 583544 │ │ │ │ ldr r6, [pc, #68] @ 2a6bf8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr ip, [pc, #56] @ 2a6bfc │ │ │ │ ldr r2, [pc, #56] @ 2a6c00 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 583554 │ │ │ │ + b 583544 │ │ │ │ strdeq r4, [r1], r8 │ │ │ │ - ldrsbeq r5, [r7], #-28 @ 0xffffffe4 │ │ │ │ - rsbeq r0, r9, r8, lsl #30 │ │ │ │ - ldrsbeq r5, [r7], #-20 @ 0xffffffec │ │ │ │ + subseq r5, r7, ip, asr #3 │ │ │ │ + strdeq r0, [r9], #-232 @ 0xffffff18 @ │ │ │ │ + subseq r5, r7, r4, asr #3 │ │ │ │ │ │ │ │ 002a6c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #108] @ 2a6c88 │ │ │ │ @@ -202259,52 +202259,52 @@ │ │ │ │ ldr r0, [r5] │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6c40 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 584744 │ │ │ │ + b 584734 │ │ │ │ ldr r6, [pc, #68] @ 2a6c8c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58a41c │ │ │ │ + bl 58a40c │ │ │ │ ldr ip, [pc, #56] @ 2a6c90 │ │ │ │ ldr r2, [pc, #56] @ 2a6c94 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r5] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 584744 │ │ │ │ + b 584734 │ │ │ │ addeq r4, r1, r4, ror #12 │ │ │ │ - subseq r5, r7, r8, asr #2 │ │ │ │ - rsbeq r0, r9, r4, ror lr │ │ │ │ - subseq r5, r7, r0, asr #2 │ │ │ │ + subseq r5, r7, r8, lsr r1 │ │ │ │ + rsbeq r0, r9, r4, ror #28 │ │ │ │ + subseq r5, r7, r0, lsr r1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2a6d14 │ │ │ │ ldr r2, [pc, #96] @ 2a6d18 │ │ │ │ ldr r1, [pc, #96] @ 2a6d1c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #68] @ 2a6d20 │ │ │ │ ldr r3, [pc, #68] @ 2a6d24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ str r3, [r0, #88] @ 0x58 │ │ │ │ @@ -202313,58 +202313,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r9, r4, ror #28 │ │ │ │ - subseq r1, r6, r8, asr pc │ │ │ │ - ldrsheq sp, [sp], #-156 @ 0xffffff64 │ │ │ │ + rsbeq r0, r9, r4, asr lr │ │ │ │ + subseq r1, r6, r8, asr #30 │ │ │ │ + subseq sp, sp, ip, ror #19 │ │ │ │ @ instruction: 0xffffffb4 │ │ │ │ - subseq r5, r7, r8, ror #1 │ │ │ │ + ldrsbeq r5, [r7], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 2a6d9c │ │ │ │ ldr r2, [pc, #92] @ 2a6da0 │ │ │ │ ldr r1, [pc, #92] @ 2a6da4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #80] @ 2a6da8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #64] @ 2a6dac │ │ │ │ ldr r3, [pc, #64] @ 2a6db0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq r0, [r9], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r1, r6, r4, asr #29 │ │ │ │ - subseq ip, r9, r8, ror #27 │ │ │ │ + rsbeq r0, r9, ip, asr #27 │ │ │ │ + ldrheq r1, [r6], #-228 @ 0xffffff1c │ │ │ │ + ldrsbeq ip, [r9], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r0, asr r0 │ │ │ │ ldr r0, [pc, #8] @ 2a6dc4 │ │ │ │ mov r1, #3 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588868 │ │ │ │ + b 588858 │ │ │ │ @ instruction: 0x006edc94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #292] @ 2a6f04 │ │ │ │ ldr r6, [pc, #292] @ 2a6f08 │ │ │ │ @@ -202375,23 +202375,23 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r7, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #19 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2a6e4c │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bne 2a6e78 │ │ │ │ @@ -202437,29 +202437,29 @@ │ │ │ │ ldrd r2, [r7, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #32] @ 2a6f18 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e10d8 │ │ │ │ - rsbeq r0, r9, ip, lsr sp │ │ │ │ - subseq r0, r7, r8, ror #15 │ │ │ │ - ldrsheq r0, [r7], #-124 @ 0xffffff84 │ │ │ │ - subseq r4, r7, r4, asr #30 │ │ │ │ - subseq r4, r7, r4, lsl pc │ │ │ │ - subseq r4, r7, r4, ror #29 │ │ │ │ + rsbeq r0, r9, ip, lsr #26 │ │ │ │ + ldrsbeq r0, [r7], #-120 @ 0xffffff88 │ │ │ │ + subseq r0, r7, ip, ror #15 │ │ │ │ + subseq r4, r7, r4, lsr pc │ │ │ │ + subseq r4, r7, r4, lsl #30 │ │ │ │ + ldrsbeq r4, [r7], #-228 @ 0xffffff1c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #76] @ 2a6f84 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a6f6c │ │ │ │ ldm r4, {r1, r3} │ │ │ │ blx r3 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -202468,44 +202468,44 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #20] @ 2a6f88 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 589824 │ │ │ │ - ldrheq r0, [r7], #-104 @ 0xffffff98 │ │ │ │ + b 589814 │ │ │ │ + subseq r0, r7, r8, lsr #13 │ │ │ │ @ instruction: 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 2a6fec │ │ │ │ ldr r2, [pc, #72] @ 2a6ff0 │ │ │ │ ldr r1, [pc, #72] @ 2a6ff4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #66] @ 0x42 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r0, r9, r4, ror fp │ │ │ │ - subseq r1, r6, r8, ror #24 │ │ │ │ - subseq sp, sp, ip, lsl #14 │ │ │ │ + rsbeq r0, r9, r4, ror #22 │ │ │ │ + subseq r1, r6, r8, asr ip │ │ │ │ + ldrsheq sp, [sp], #-108 @ 0xffffff94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #184] @ 2a70c8 │ │ │ │ mov r7, r0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -202515,54 +202515,54 @@ │ │ │ │ ldr r2, [pc, #168] @ 2a70d0 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #28 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ ble 2a70a8 │ │ │ │ ldr r3, [pc, #128] @ 2a70d4 │ │ │ │ ldr r9, [pc, #128] @ 2a70d8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r6, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r0, [r4, #112] @ 0x70 │ │ │ │ - bl 53d278 │ │ │ │ + bl 53d26c │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, r8 │ │ │ │ add r5, r5, #1 │ │ │ │ add r4, r4, #16 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldrd sl, [r4, #88] @ 0x58 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ cmp r3, r5 │ │ │ │ bgt 2a706c │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r0, r9, r0, lsl fp │ │ │ │ - ldrheq r0, [r7], #-92 @ 0xffffffa4 │ │ │ │ - subseq r0, r7, r8, lsr #11 │ │ │ │ - subseq r7, lr, ip, lsl fp │ │ │ │ - subseq r4, r7, ip, lsl #27 │ │ │ │ + rsbeq r0, r9, r0, lsl #22 │ │ │ │ + subseq r0, r7, ip, lsr #11 │ │ │ │ + @ instruction: 0x00570598 │ │ │ │ + subseq r7, lr, ip, lsl #22 │ │ │ │ + subseq r4, r7, ip, ror sp │ │ │ │ │ │ │ │ 002a70dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #240] @ 2a71e4 │ │ │ │ @@ -202573,30 +202573,30 @@ │ │ │ │ ldr r2, [ip, r2] │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ stmib sp, {r1, r3} │ │ │ │ - bl 58296c │ │ │ │ + bl 58295c │ │ │ │ ldr r1, [pc, #200] @ 2a71f0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a71b0 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r0, [pc, #172] @ 2a71f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58296c │ │ │ │ + bl 58295c │ │ │ │ ldr r1, [pc, #164] @ 2a71f8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a71c8 │ │ │ │ ldmib sp, {r1, r3} │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #136] @ 2a71fc │ │ │ │ ldr r3, [pc, #112] @ 2a71e8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -202614,29 +202614,29 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldr r1, [pc, #72] @ 2a7200 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589824 │ │ │ │ + bl 589814 │ │ │ │ b 2a7140 │ │ │ │ ldr r1, [pc, #52] @ 2a7204 │ │ │ │ add r2, sp, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589824 │ │ │ │ + bl 589814 │ │ │ │ b 2a716c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r6, r4, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, r7, r4, lsl #26 │ │ │ │ - subseq r0, r7, ip, asr #9 │ │ │ │ - ldrsbeq r4, [r7], #-196 @ 0xffffff3c │ │ │ │ - subseq r0, r7, r0, lsr #9 │ │ │ │ + ldrsheq r4, [r7], #-196 @ 0xffffff3c │ │ │ │ + ldrheq r0, [r7], #-76 @ 0xffffffb4 │ │ │ │ + subseq r4, r7, r4, asr #25 │ │ │ │ + @ instruction: 0x00570490 │ │ │ │ rsbseq r4, r6, r8, lsl #5 │ │ │ │ @ instruction: 0xfffffd5c │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ │ │ │ │ 002a7208 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -202648,27 +202648,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 2a7270 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10d8 │ │ │ │ mov r1, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58a7cc │ │ │ │ + bl 58a7bc │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ subs r0, r5, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r4, r7, r0, lsl #24 │ │ │ │ - subseq r0, r7, r4, lsl sp │ │ │ │ + ldrsheq r4, [r7], #-176 @ 0xffffff50 │ │ │ │ + subseq r0, r7, r4, lsl #26 │ │ │ │ │ │ │ │ 002a7274 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 2a72e8 │ │ │ │ @@ -202678,32 +202678,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #56] @ 2a72f4 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 292d68 │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r0, r9, ip, lsl #17 │ │ │ │ - subseq r1, r6, r0, ror r9 │ │ │ │ - subseq sp, sp, r4, lsl r4 │ │ │ │ - subseq r4, r7, ip, ror #22 │ │ │ │ + rsbeq r0, r9, ip, ror r8 │ │ │ │ + subseq r1, r6, r0, ror #18 │ │ │ │ + subseq sp, sp, r4, lsl #8 │ │ │ │ + subseq r4, r7, ip, asr fp │ │ │ │ │ │ │ │ 002a72f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 2a7350 │ │ │ │ @@ -202713,56 +202713,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #28] @ 2a735c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 292d68 │ │ │ │ - rsbeq r0, r9, r8, lsl #16 │ │ │ │ - ldrsheq r1, [r6], #-132 @ 0xffffff7c │ │ │ │ - @ instruction: 0x005dd398 │ │ │ │ - subseq r4, r7, r8, ror #21 │ │ │ │ + strdeq r0, [r9], #-120 @ 0xffffff88 @ │ │ │ │ + subseq r1, r6, r4, ror #17 │ │ │ │ + subseq sp, sp, r8, lsl #7 │ │ │ │ + ldrsbeq r4, [r7], #-168 @ 0xffffff58 │ │ │ │ │ │ │ │ 002a7360 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #176] @ 2a7428 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r8, r1 │ │ │ │ mov r6, r2 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #152] @ 2a742c │ │ │ │ ldr r1, [pc, #152] @ 2a7430 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #128] @ 2a7434 │ │ │ │ ldr r1, [pc, #128] @ 2a7438 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #96] @ 2a743c │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 292ca8 │ │ │ │ ldr r3, [r7, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -202776,20 +202776,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x0069079c │ │ │ │ - subseq r0, r7, r0, asr #4 │ │ │ │ - subseq r0, r7, r4, asr r2 │ │ │ │ - subseq r1, r6, r0, ror #16 │ │ │ │ - subseq sp, sp, r4, lsl #6 │ │ │ │ - subseq r4, r7, r8, asr #20 │ │ │ │ + rsbeq r0, r9, ip, lsl #15 │ │ │ │ + subseq r0, r7, r0, lsr r2 │ │ │ │ + subseq r0, r7, r4, asr #4 │ │ │ │ + subseq r1, r6, r0, asr r8 │ │ │ │ + ldrsheq sp, [sp], #-36 @ 0xffffffdc │ │ │ │ + subseq r4, r7, r8, lsr sl │ │ │ │ │ │ │ │ 002a7440 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, r1 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ @@ -202818,44 +202818,44 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 2a74f4 │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ b 2a74b4 │ │ │ │ ldr r3, [pc, #28] @ 2a752c │ │ │ │ ldr r1, [pc, #28] @ 2a7530 │ │ │ │ ldr r0, [pc, #28] @ 2a7534 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r9, ip, lsl #12 │ │ │ │ + strdeq r0, [r9], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq r4, r7, ip, lsl #18 │ │ │ │ subseq r4, r7, ip, lsl r9 │ │ │ │ - subseq r4, r7, ip, lsr #18 │ │ │ │ │ │ │ │ 002a7538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -202876,46 +202876,46 @@ │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ addeq r4, r4, #7 │ │ │ │ bne 2a75dc │ │ │ │ add r1, r6, r5 │ │ │ │ str r8, [r1, #104] @ 0x68 │ │ │ │ str r7, [r1, #108] @ 0x6c │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r7 │ │ │ │ str r1, [sp] │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ add r4, r4, #7 │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ ldr r1, [r6, r4, lsl #4] │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ b 2a7594 │ │ │ │ ldr r3, [pc, #28] @ 2a7614 │ │ │ │ ldr r1, [pc, #28] @ 2a7618 │ │ │ │ ldr r0, [pc, #28] @ 2a761c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r9, r4, lsr #10 │ │ │ │ + rsbeq r0, r9, r4, lsl r5 │ │ │ │ + subseq r4, r7, r4, lsr #16 │ │ │ │ subseq r4, r7, r4, lsr r8 │ │ │ │ - subseq r4, r7, r4, asr #16 │ │ │ │ │ │ │ │ 002a7620 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2a767c │ │ │ │ @@ -202925,26 +202925,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #32] @ 2a7688 │ │ │ │ mov r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 292a94 │ │ │ │ - rsbeq r0, r9, r0, ror #9 │ │ │ │ - subseq r1, r6, ip, asr #11 │ │ │ │ - subseq sp, sp, r0, ror r0 │ │ │ │ - subseq r4, r7, r0, asr #15 │ │ │ │ + ldrdeq r0, [r9], #-64 @ 0xffffffc0 @ │ │ │ │ + ldrheq r1, [r6], #-92 @ 0xffffffa4 │ │ │ │ + subseq sp, sp, r0, rrx │ │ │ │ + ldrheq r4, [r7], #-112 @ 0xffffff90 │ │ │ │ │ │ │ │ 002a768c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #108] @ 2a7710 │ │ │ │ @@ -202957,33 +202957,33 @@ │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #32] @ 2a771c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 292ea0 │ │ │ │ - rsbeq r0, r9, r8, ror r4 │ │ │ │ - subseq r1, r6, r8, ror #10 │ │ │ │ - subseq sp, sp, ip │ │ │ │ - subseq r4, r7, r0, lsr r7 │ │ │ │ + rsbeq r0, r9, r8, ror #8 │ │ │ │ + subseq r1, r6, r8, asr r5 │ │ │ │ + ldrsheq ip, [sp], #-252 @ 0xffffff04 │ │ │ │ + subseq r4, r7, r0, lsr #14 │ │ │ │ │ │ │ │ 002a7720 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ @@ -203008,17 +203008,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a77a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #176 @ 0xb0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r9, r0, lsr #7 │ │ │ │ - ldrheq r4, [r7], #-96 @ 0xffffffa0 │ │ │ │ - ldrsbeq r4, [r7], #-108 @ 0xffffff94 │ │ │ │ + @ instruction: 0x00690390 │ │ │ │ + subseq r4, r7, r0, lsr #13 │ │ │ │ + subseq r4, r7, ip, asr #13 │ │ │ │ │ │ │ │ 002a77a4 : │ │ │ │ cmp r1, #31 │ │ │ │ bhi 2a77c8 │ │ │ │ add r1, r1, #7 │ │ │ │ ldr r0, [r0, r1, lsl #4] │ │ │ │ mov r1, #0 │ │ │ │ @@ -203035,17 +203035,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a7804 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #184 @ 0xb8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r9, ip, lsr r3 │ │ │ │ - subseq r4, r7, ip, asr #12 │ │ │ │ - @ instruction: 0x00574698 │ │ │ │ + rsbeq r0, r9, ip, lsr #6 │ │ │ │ + subseq r4, r7, ip, lsr r6 │ │ │ │ + subseq r4, r7, r8, lsl #13 │ │ │ │ │ │ │ │ 002a7808 : │ │ │ │ cmp r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -203071,17 +203071,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2a788c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strheq r0, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - subseq r4, r7, r4, asr #11 │ │ │ │ - subseq r4, r7, ip, lsr #12 │ │ │ │ + rsbeq r0, r9, r4, lsr #5 │ │ │ │ + ldrheq r4, [r7], #-84 @ 0xffffffac │ │ │ │ + subseq r4, r7, ip, lsl r6 │ │ │ │ │ │ │ │ 002a7890 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r2, r3} │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -203093,15 +203093,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r8, [sp, #56] @ 0x38 │ │ │ │ ldr r5, [sp, #60] @ 0x3c │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r4, [pc, #480] @ 2a7ac0 │ │ │ │ ldr r2, [pc, #480] @ 2a7ac4 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #476] @ 2a7ac8 │ │ │ │ add r3, r4, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -203109,33 +203109,33 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ ldr sl, [pc, #452] @ 2a7acc │ │ │ │ ldr r9, [pc, #452] @ 2a7ad0 │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #436] @ 2a7ad4 │ │ │ │ ldr r1, [pc, #436] @ 2a7ad8 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [sl] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2a7a48 │ │ │ │ ldr r3, [pc, #396] @ 2a7adc │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5822a0 │ │ │ │ + bl 582290 │ │ │ │ cmn r5, #1 │ │ │ │ cmneq r8, #1 │ │ │ │ bne 2a79ec │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r3, sp, #64 @ 0x40 │ │ │ │ cmp r2, #0 │ │ │ │ add r5, sp, #68 @ 0x44 │ │ │ │ @@ -203175,38 +203175,38 @@ │ │ │ │ cmpeq r8, r2 │ │ │ │ beq 2a796c │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ bne 2a7a38 │ │ │ │ str r8, [r6, #104] @ 0x68 │ │ │ │ str r5, [r6, #108] @ 0x6c │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ b 2a796c │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ ldr r1, [r6, #112] @ 0x70 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ b 2a7a14 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e1060 │ │ │ │ ldr r2, [pc, #136] @ 2a7ae4 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [sl] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #112] @ 2a7ae8 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ldr r3, [pc, #104] @ 2a7aec │ │ │ │ ldr r1, [sl] │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 2a7948 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 2a7af0 │ │ │ │ @@ -203216,29 +203216,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r3, r6, r0, asr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, r9, r0, asr #4 │ │ │ │ - subseq pc, r6, ip, ror #25 │ │ │ │ - subseq pc, r6, r0, lsl #26 │ │ │ │ + rsbeq r0, r9, r0, lsr r2 │ │ │ │ + ldrsbeq pc, [r6], #-204 @ 0xffffff34 @ │ │ │ │ + ldrsheq pc, [r6], #-192 @ 0xffffff40 @ │ │ │ │ addeq r3, r1, ip, ror r9 │ │ │ │ ldrsheq r3, [r6], #-160 @ 0xffffff60 @ │ │ │ │ - ldrsheq r1, [r6], #-32 @ 0xffffffe0 │ │ │ │ - @ instruction: 0x005dcd9c │ │ │ │ + subseq r1, r6, r0, ror #5 │ │ │ │ + subseq ip, sp, ip, lsl #27 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ rsbseq r3, r6, r0, asr sl │ │ │ │ - subseq r4, r7, r0, ror #8 │ │ │ │ - subseq r4, r7, r4, asr r3 │ │ │ │ + subseq r4, r7, r0, asr r4 │ │ │ │ + subseq r4, r7, r4, asr #6 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - rsbeq r0, r9, r0, lsl #1 │ │ │ │ + rsbeq r0, r9, r0, ror r0 │ │ │ │ + subseq r4, r7, r0, lsl #7 │ │ │ │ @ instruction: 0x00574390 │ │ │ │ - subseq r4, r7, r0, lsr #7 │ │ │ │ │ │ │ │ 002a7afc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #164] @ 2a7bb8 │ │ │ │ @@ -203248,53 +203248,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 2a7bc0 │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [pc, #128] @ 2a7bc4 │ │ │ │ ldr r7, [pc, #128] @ 2a7bc8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2a7b70 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 582178 │ │ │ │ + b 582168 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e1060 │ │ │ │ ldr r2, [pc, #72] @ 2a7bcc │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2a7bd0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ldr r3, [pc, #40] @ 2a7bd4 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 2a7b5c │ │ │ │ - rsbeq r0, r9, ip │ │ │ │ - subseq r1, r6, ip, ror #1 │ │ │ │ - @ instruction: 0x005dcb98 │ │ │ │ + strdeq pc, [r8], #-252 @ 0xffffff04 @ │ │ │ │ + ldrsbeq r1, [r6], #-12 │ │ │ │ + subseq ip, sp, r8, lsl #23 │ │ │ │ addeq r3, r1, r0, asr #14 │ │ │ │ ldrheq r3, [r6], #-128 @ 0xffffff80 @ │ │ │ │ - subseq r4, r7, r8, lsr r3 │ │ │ │ - subseq r4, r7, ip, lsr #4 │ │ │ │ + subseq r4, r7, r8, lsr #6 │ │ │ │ + subseq r4, r7, ip, lsl r2 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ │ │ │ │ 002a7bd8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -203305,53 +203305,53 @@ │ │ │ │ ldr r1, [pc, #156] @ 2a7c9c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [pc, #128] @ 2a7ca0 │ │ │ │ ldr r7, [pc, #128] @ 2a7ca4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [r5] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2a7c4c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 5822a0 │ │ │ │ + b 582290 │ │ │ │ mov r0, #68 @ 0x44 │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e1060 │ │ │ │ ldr r2, [pc, #72] @ 2a7ca8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r1 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2a7cac │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ldr r3, [pc, #40] @ 2a7cb0 │ │ │ │ ldr r1, [r5] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [r1, #4] │ │ │ │ b 2a7c38 │ │ │ │ - rsbeq pc, r8, r0, lsr pc @ │ │ │ │ - subseq r1, r6, r0, lsl r0 │ │ │ │ - ldrheq ip, [sp], #-172 @ 0xffffff54 │ │ │ │ + rsbeq pc, r8, r0, lsr #30 │ │ │ │ + subseq r1, r6, r0 │ │ │ │ + subseq ip, sp, ip, lsr #21 │ │ │ │ addeq r3, r1, r4, ror #12 │ │ │ │ ldrsbeq r3, [r6], #-116 @ 0xffffff8c @ │ │ │ │ - subseq r4, r7, ip, asr r2 │ │ │ │ - subseq r4, r7, r0, asr r1 │ │ │ │ + subseq r4, r7, ip, asr #4 │ │ │ │ + subseq r4, r7, r0, asr #2 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ │ │ │ │ 002a7cb4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -203376,31 +203376,31 @@ │ │ │ │ ldr r2, [pc, #84] @ 2a7d68 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r0, [r5] │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ldr r4, [r5] │ │ │ │ ldr r3, [pc, #52] @ 2a7d6c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @ instruction: 0x008135b8 │ │ │ │ rsbseq r3, r6, r8, lsr #14 │ │ │ │ - subseq r4, r7, ip, lsr #3 │ │ │ │ - ldrheq r4, [r7], #-0 │ │ │ │ + @ instruction: 0x0057419c │ │ │ │ + subseq r4, r7, r0, lsr #1 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ │ │ │ │ 002a7d70 : │ │ │ │ subs ip, r0, #0 │ │ │ │ mov r0, r1 │ │ │ │ beq 2a7da8 │ │ │ │ mov r3, #0 │ │ │ │ @@ -203451,15 +203451,15 @@ │ │ │ │ strd r2, [r0, #48] @ 0x30 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2a7e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq ip, lr, ip, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r7, [pc, #256] @ 2a7f64 │ │ │ │ mov r4, r1 │ │ │ │ @@ -203476,24 +203476,24 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #216] @ 2a7f74 │ │ │ │ mov r3, #17 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 7ab56c │ │ │ │ + bl 7ab55c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2a7eec │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ strge r1, [r8, #96] @ 0x60 │ │ │ │ blt 2a7f30 │ │ │ │ @@ -203520,25 +203520,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r7, #12 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2a7eec │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r8, r0, asr sp @ │ │ │ │ + rsbeq pc, r8, r0, asr #26 │ │ │ │ rsbseq r3, r6, r8, lsl #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, r7, r0, lsl #1 │ │ │ │ - subseq r4, r7, ip, rrx │ │ │ │ + subseq r4, r7, r0, ror r0 │ │ │ │ + subseq r4, r7, ip, asr r0 │ │ │ │ rsbseq r3, r6, r8, lsl #10 │ │ │ │ - subseq r4, r7, r0 │ │ │ │ - subseq r3, r7, r0, ror #31 │ │ │ │ + ldrsheq r3, [r7], #-240 @ 0xffffff10 │ │ │ │ + ldrsbeq r3, [r7], #-240 @ 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #188] @ 2a8058 │ │ │ │ ldr r2, [pc, #188] @ 2a805c │ │ │ │ ldr r1, [pc, #188] @ 2a8060 │ │ │ │ @@ -203546,15 +203546,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r6, [pc, #152] @ 2a8064 │ │ │ │ ldr r1, [pc, #152] @ 2a8068 │ │ │ │ mov r4, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -203563,59 +203563,59 @@ │ │ │ │ ldr r0, [pc, #124] @ 2a806c │ │ │ │ ldr r3, [pc, #124] @ 2a8070 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r4} │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ - bl 58a674 │ │ │ │ + bl 58a664 │ │ │ │ ldr ip, [pc, #100] @ 2a8074 │ │ │ │ ldr r3, [pc, #100] @ 2a8078 │ │ │ │ ldr r1, [pc, #100] @ 2a807c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 58a674 │ │ │ │ + bl 58a664 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, r8, r8, lsr #24 │ │ │ │ - subseq r0, r6, r8, ror #24 │ │ │ │ - subseq ip, sp, ip, lsl #14 │ │ │ │ - subseq r8, pc, r4, lsr #13 │ │ │ │ - subseq r3, r7, ip, ror pc │ │ │ │ + rsbeq pc, r8, r8, lsl ip @ │ │ │ │ + subseq r0, r6, r8, asr ip │ │ │ │ + ldrsheq ip, [sp], #-108 @ 0xffffff94 │ │ │ │ + @ instruction: 0x005f8694 │ │ │ │ + subseq r3, r7, ip, ror #30 │ │ │ │ @ instruction: 0xfffffe54 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ andeq r0, r0, ip, ror #1 │ │ │ │ - subseq r3, r7, r0, asr #30 │ │ │ │ + subseq r3, r7, r0, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 2a80f8 │ │ │ │ ldr r2, [pc, #96] @ 2a80fc │ │ │ │ ldr r1, [pc, #96] @ 2a8100 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #17 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [pc, #68] @ 2a8104 │ │ │ │ ldr r3, [pc, #68] @ 2a8108 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r3, [r3, #212] @ 0xd4 │ │ │ │ @@ -203624,17 +203624,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, r8, r8, lsr #22 │ │ │ │ - subseq r3, r7, r4, ror #28 │ │ │ │ - subseq r3, r7, r8, ror lr │ │ │ │ + rsbeq pc, r8, r8, lsl fp @ │ │ │ │ + subseq r3, r7, r4, asr lr │ │ │ │ + subseq r3, r7, r8, ror #28 │ │ │ │ rsbseq r3, r6, ip, lsr r3 │ │ │ │ andeq r2, r0, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 2a81d4 │ │ │ │ @@ -203652,24 +203652,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7ab56c │ │ │ │ + bl 7ab55c │ │ │ │ ldr r2, [pc, #80] @ 2a81e8 │ │ │ │ ldr r3, [pc, #64] @ 2a81dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -203679,19 +203679,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r8, r4, lsr #21 │ │ │ │ + @ instruction: 0x0068fa94 │ │ │ │ rsbseq r3, r6, r8, asr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq r3, [r7], #-212 @ 0xffffff2c │ │ │ │ - ldrheq r3, [r7], #-216 @ 0xffffff28 │ │ │ │ + subseq r3, r7, r4, asr #27 │ │ │ │ + subseq r3, r7, r8, lsr #27 │ │ │ │ rsbseq r3, r6, r4, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #176] @ 2a82b4 │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -203708,24 +203708,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [r0, #96] @ 0x60 │ │ │ │ str r2, [sp, #8] │ │ │ │ asr ip, r2, #31 │ │ │ │ mov r0, r4 │ │ │ │ add r2, sp, #8 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 7ab56c │ │ │ │ + bl 7ab55c │ │ │ │ ldr r2, [pc, #80] @ 2a82c8 │ │ │ │ ldr r3, [pc, #64] @ 2a82bc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -203735,19 +203735,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r8, r4, asr #19 │ │ │ │ + strheq pc, [r8], #-148 @ 0xffffff6c @ │ │ │ │ rsbseq r3, r6, r8, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq r3, [r7], #-196 @ 0xffffff3c │ │ │ │ - ldrsbeq r3, [r7], #-200 @ 0xffffff38 │ │ │ │ + subseq r3, r7, r4, ror #25 │ │ │ │ + subseq r3, r7, r8, asr #25 │ │ │ │ rsbseq r3, r6, r4, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #188] @ 2a83a0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -203764,24 +203764,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #17 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ab56c │ │ │ │ + bl 7ab55c │ │ │ │ ldr r2, [pc, #92] @ 2a83b4 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #8] │ │ │ │ strne r3, [r6, #100] @ 0x64 │ │ │ │ ldr r3, [pc, #60] @ 2a83a8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -203794,32 +203794,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r8, r4, ror #17 │ │ │ │ + ldrdeq pc, [r8], #-132 @ 0xffffff7c @ │ │ │ │ rsbseq r3, r6, r8, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r3, r7, r4, lsl ip │ │ │ │ - ldrsheq r3, [r7], #-184 @ 0xffffff48 │ │ │ │ + subseq r3, r7, r4, lsl #24 │ │ │ │ + subseq r3, r7, r8, ror #23 │ │ │ │ rsbseq r3, r6, r8, lsr #1 │ │ │ │ │ │ │ │ 002a83b8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a83bc : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a83c0 : │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2a83d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq ip, lr, r8, asr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 2a8450 │ │ │ │ mov r4, r1 │ │ │ │ @@ -203827,15 +203827,15 @@ │ │ │ │ ldr r1, [pc, #96] @ 2a8458 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r0, #104] @ 0x68 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r4, [r0, #105] @ 0x69 │ │ │ │ movne r3, #0 │ │ │ │ addeq r4, r4, #1 │ │ │ │ andeq r4, r4, #255 @ 0xff │ │ │ │ strbne r3, [r0, #104] @ 0x68 │ │ │ │ @@ -203844,17 +203844,17 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, r8, r4, lsr r8 @ │ │ │ │ - subseq r3, r7, ip, ror #22 │ │ │ │ - subseq r3, r7, r8, lsl #23 │ │ │ │ + rsbeq pc, r8, r4, lsr #16 │ │ │ │ + subseq r3, r7, ip, asr fp │ │ │ │ + subseq r3, r7, r8, ror fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #204] @ 2a8540 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -203862,39 +203862,39 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 2a8544 │ │ │ │ ldr r1, [pc, #188] @ 2a8548 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #168] @ 2a854c │ │ │ │ ldr r1, [pc, #168] @ 2a8550 │ │ │ │ add r4, r4, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #136] @ 2a8554 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [pc, #120] @ 2a8558 │ │ │ │ ldr r1, [pc, #120] @ 2a855c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r1, [pc, #92] @ 2a8560 │ │ │ │ ldr r2, [pc, #92] @ 2a8564 │ │ │ │ ldr r3, [pc, #92] @ 2a8568 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ @@ -203904,19 +203904,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq pc, [r8], #-120 @ 0xffffff88 @ │ │ │ │ - @ instruction: 0x00560790 │ │ │ │ - subseq ip, sp, r0, lsr r2 │ │ │ │ - subseq r3, r7, r8, ror #21 │ │ │ │ - ldrsheq r3, [r7], #-164 @ 0xffffff5c │ │ │ │ + rsbeq pc, r8, r8, lsr #15 │ │ │ │ + subseq r0, r6, r0, lsl #15 │ │ │ │ + subseq ip, sp, r0, lsr #4 │ │ │ │ + ldrsbeq r3, [r7], #-168 @ 0xffffff58 │ │ │ │ + subseq r3, r7, r4, ror #21 │ │ │ │ muleq r0, ip, r0 │ │ │ │ strheq ip, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ rsbseq r6, r4, ip, lsr #9 │ │ │ │ andeq r0, r0, r8, asr #1 │ │ │ │ muleq r0, r0, r1 │ │ │ │ @ instruction: 0xfffffebc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -203928,110 +203928,110 @@ │ │ │ │ ldr r1, [pc, #72] @ 2a85d4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ strh r3, [r0, #104] @ 0x68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq pc, r8, r0, lsr #13 │ │ │ │ - ldrsbeq r3, [r7], #-152 @ 0xffffff68 │ │ │ │ - ldrsheq r3, [r7], #-148 @ 0xffffff6c │ │ │ │ + @ instruction: 0x0068f690 │ │ │ │ + subseq r3, r7, r8, asr #19 │ │ │ │ + subseq r3, r7, r4, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2a863c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #72] @ 2a8640 │ │ │ │ ldr r1, [pc, #72] @ 2a8644 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r4, #1 │ │ │ │ strbeq r4, [r0, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq pc, r8, r0, lsr r6 @ │ │ │ │ - subseq r3, r7, r8, ror #18 │ │ │ │ - subseq r3, r7, r4, lsl #19 │ │ │ │ + rsbeq pc, r8, r0, lsr #12 │ │ │ │ + subseq r3, r7, r8, asr r9 │ │ │ │ + subseq r3, r7, r4, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2a8698 │ │ │ │ ldr r2, [pc, #56] @ 2a869c │ │ │ │ ldr r1, [pc, #56] @ 2a86a0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ add r2, r0, #108 @ 0x6c │ │ │ │ add r0, r0, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2a87f8 │ │ │ │ - rsbeq pc, r8, r4, asr #11 │ │ │ │ - ldrsheq r3, [r7], #-140 @ 0xffffff74 │ │ │ │ - subseq r3, r7, r8, lsl r9 │ │ │ │ + strheq pc, [r8], #-84 @ 0xffffffac @ │ │ │ │ + subseq r3, r7, ip, ror #17 │ │ │ │ + subseq r3, r7, r8, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2a8714 │ │ │ │ ldr r2, [pc, #88] @ 2a8718 │ │ │ │ ldr r1, [pc, #88] @ 2a871c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #39 @ 0x27 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r2, [r0, #105] @ 0x69 │ │ │ │ mov r3, r0 │ │ │ │ and r1, r2, #127 @ 0x7f │ │ │ │ add r1, r0, r1 │ │ │ │ add r2, r2, #1 │ │ │ │ ldrb r0, [r1, #144] @ 0x90 │ │ │ │ strb r2, [r3, #105] @ 0x69 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq pc, r8, r8, ror #10 │ │ │ │ - subseq r3, r7, r0, lsr #17 │ │ │ │ - ldrheq r3, [r7], #-140 @ 0xffffff74 │ │ │ │ + rsbeq pc, r8, r8, asr r5 @ │ │ │ │ + @ instruction: 0x00573890 │ │ │ │ + subseq r3, r7, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r3, #0 │ │ │ │ add r7, r0, #5 │ │ │ │ strb r3, [r0] │ │ │ │ @@ -204072,15 +204072,15 @@ │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #44] @ 2a87f4 │ │ │ │ rsb r1, r1, r1, lsl #7 │ │ │ │ lsl r3, r1, #1 │ │ │ │ umull r1, r3, r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ lsr r0, r3, #3 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ @@ -204165,15 +204165,15 @@ │ │ │ │ umull r9, r3, r0, r2 │ │ │ │ mla r6, r2, ip, r6 │ │ │ │ mov r0, r9 │ │ │ │ add r6, r6, r3 │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, #948 @ 0x3b4 │ │ │ │ ldrd r2, [r3] │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r3, [pc, #964] @ 2a8d14 │ │ │ │ cmp r9, r3 │ │ │ │ sbcs r6, r6, #152 @ 0x98 │ │ │ │ movcs r6, #1 │ │ │ │ movcc r6, #0 │ │ │ │ cmp r5, #4096 @ 0x1000 │ │ │ │ orrcs r6, r6, #1 │ │ │ │ @@ -204406,24 +204406,24 @@ │ │ │ │ strbne r1, [sl, r2] │ │ │ │ b 2a8c74 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ addseq r9, r8, r0, lsl #13 │ │ │ │ andeq r0, r0, r0 │ │ │ │ strdeq r2, [r1], -r8 │ │ │ │ rsbseq r2, r6, r4, asr #23 │ │ │ │ - subseq r3, r7, r8, lsl #15 │ │ │ │ + subseq r3, r7, r8, ror r7 │ │ │ │ mvnpl r8, pc, lsl r5 │ │ │ │ ldrdne r4, [r2], #-211 @ 0xffffff2d @ │ │ │ │ strls r0, [r0], r0 │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ stclgt 12, cr12, [ip], {205} @ 0xcd │ │ │ │ - rsbeq pc, r8, ip, lsl r0 @ │ │ │ │ + rsbeq pc, r8, ip │ │ │ │ @ instruction: 0x0076239c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, r7, ip, lsl #25 │ │ │ │ + subseq r2, r7, ip, ror ip │ │ │ │ add r3, r3, #24 │ │ │ │ cmp r3, r7 │ │ │ │ beq 2a8d80 │ │ │ │ ldr r2, [r3] │ │ │ │ cmp ip, r2 │ │ │ │ bcc 2a8d30 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -204884,23 +204884,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2a9494 │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str lr, [sp, #8] │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r0, r7, r4, asr #19 │ │ │ │ + ldrheq r0, [r7], #-148 @ 0xffffff6c │ │ │ │ @ instruction: 0x006eb794 │ │ │ │ │ │ │ │ 002a9498 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002a949c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -204912,26 +204912,26 @@ │ │ │ │ ldr r1, [pc, #64] @ 2a94fc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #13 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r2, r7, r4, ror #22 │ │ │ │ - rsbeq lr, r8, r4, lsr #19 │ │ │ │ - subseq r2, r7, r0, asr #22 │ │ │ │ + subseq r2, r7, r4, asr fp │ │ │ │ + @ instruction: 0x0068e994 │ │ │ │ + subseq r2, r7, r0, lsr fp │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r6, [sp, #28] │ │ │ │ cmp r7, #1 │ │ │ │ sub r8, r3, r6 │ │ │ │ @@ -213435,23 +213435,23 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ cmp r1, r2 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, r3 │ │ │ │ beq 2b1a20 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ add r1, r5, #17152 @ 0x4300 │ │ │ │ add r1, r1, #176 @ 0xb0 │ │ │ │ add r6, r6, r1, lsl #2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 543ba8 │ │ │ │ + b 543b9c │ │ │ │ ldrb r1, [r0, #376] @ 0x178 │ │ │ │ ands r1, r1, #1 │ │ │ │ beq 2b19f8 │ │ │ │ ldrb r1, [r0, #893] @ 0x37d │ │ │ │ and r3, r1, #20 │ │ │ │ cmp r3, #20 │ │ │ │ beq 2b19f4 │ │ │ │ @@ -213461,15 +213461,15 @@ │ │ │ │ b 2b19f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #8 │ │ │ │ - bl 53c61c │ │ │ │ + bl 53c610 │ │ │ │ ldrb r3, [r4, #392] @ 0x188 │ │ │ │ and r3, r3, #68 @ 0x44 │ │ │ │ cmp r3, #68 @ 0x44 │ │ │ │ add r3, r4, #73728 @ 0x12000 │ │ │ │ beq 2b1a8c │ │ │ │ ldr r1, [r3, #3892] @ 0xf34 │ │ │ │ ldr r2, [r3, #3896] @ 0xf38 │ │ │ │ @@ -213477,21 +213477,21 @@ │ │ │ │ beq 2b1ac0 │ │ │ │ ldr r3, [r3, #3932] @ 0xf5c │ │ │ │ cmp r3, #32 │ │ │ │ beq 2b1b24 │ │ │ │ add r4, r4, #68608 @ 0x10c00 │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #528 @ 0x210 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5409c4 │ │ │ │ + b 5409b8 │ │ │ │ ldrb r1, [r4, #893] @ 0x37d │ │ │ │ and r2, r1, #20 │ │ │ │ cmp r2, #20 │ │ │ │ beq 2b1a8c │ │ │ │ tst r1, #2 │ │ │ │ bne 2b1a8c │ │ │ │ ldrb r2, [r4, #887] @ 0x377 │ │ │ │ @@ -213508,40 +213508,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ bl 2b19b4 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 2b19b4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 5409c4 │ │ │ │ + b 5409b8 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2b1a98 │ │ │ │ mov r2, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ b 2b1a98 │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldrb r2, [r3, #3088] @ 0xc10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2b1b00 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ strb r2, [r3, #3088] @ 0xc10 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ b 2b1b00 │ │ │ │ ldr r3, [pc, #100] @ 2b1bf8 │ │ │ │ ldr r2, [pc, #100] @ 2b1bfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -213554,25 +213554,25 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [pc, #40] @ 2b1c00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r9, r5, r8, ror #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq sl, r6, r8, ror #8 │ │ │ │ + subseq sl, r6, r8, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ sub sp, sp, #12 │ │ │ │ subs sl, r2, #0 │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ @@ -213586,15 +213586,15 @@ │ │ │ │ add fp, r0, #65536 @ 0x10000 │ │ │ │ add r7, r0, #8 │ │ │ │ b 2b1c68 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ add r6, r6, #1 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ beq 2b1cd4 │ │ │ │ ldr r3, [fp, #3768] @ 0xeb8 │ │ │ │ mov r0, r7 │ │ │ │ and r2, r5, r3 │ │ │ │ add r4, r2, r8 │ │ │ │ @@ -213605,23 +213605,23 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ ble 2b1c48 │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ add r6, r6, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ cmp r9, r6 │ │ │ │ add r5, r5, sl │ │ │ │ bne 2b1c68 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -213656,15 +213656,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 2b1d2c │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -213703,26 +213703,26 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ bne 2b1dd8 │ │ │ │ mov r4, #16 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 2b1e5c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ ldrdeq r2, [lr], #-212 @ 0xffffff2c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #216] @ 2b1f50 │ │ │ │ ldr r2, [pc, #216] @ 2b1f54 │ │ │ │ @@ -213730,25 +213730,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #184] @ 2b1f5c │ │ │ │ ldr r1, [pc, #184] @ 2b1f60 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #152] @ 2b1f64 │ │ │ │ ldr r2, [pc, #152] @ 2b1f68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #148] @ 2b1f6c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr ip, [pc, #144] @ 2b1f70 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -213765,34 +213765,34 @@ │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ orr r3, r0, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #3 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [r4, #56] @ 0x38 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r6, r8, r8, lsr #6 │ │ │ │ - @ instruction: 0x00556d90 │ │ │ │ - subseq r2, sp, r4, lsr r8 │ │ │ │ - subseq r2, r6, r0, asr #21 │ │ │ │ - subseq ip, r5, r0, asr #19 │ │ │ │ - @ instruction: 0x0056a19c │ │ │ │ + rsbeq r6, r8, r8, lsl r3 │ │ │ │ + subseq r6, r5, r0, lsl #27 │ │ │ │ + subseq r2, sp, r4, lsr #16 │ │ │ │ + ldrheq r2, [r6], #-160 @ 0xffffff60 │ │ │ │ + ldrheq ip, [r5], #-144 @ 0xffffff70 │ │ │ │ + subseq sl, r6, ip, lsl #3 │ │ │ │ andeq r1, r2, ip, asr #8 │ │ │ │ adcseq r1, r8, r3, lsl r0 │ │ │ │ - subseq sl, r6, r0, lsr #3 │ │ │ │ + @ instruction: 0x0056a190 │ │ │ │ rsbeq r2, lr, r0, lsr sp │ │ │ │ rsbseq ip, r3, ip, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ @@ -213872,22 +213872,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #960] @ 2b24ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2b1ff0 │ │ │ │ ldrb r9, [r7, #1164] @ 0x48c │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 2b1fdc │ │ │ │ add r3, r7, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ @@ -213986,15 +213986,15 @@ │ │ │ │ ldr r3, [pc, #544] @ 2b24a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b1fd0 │ │ │ │ ldr r0, [pc, #548] @ 2b24bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2b1fd0 │ │ │ │ add r0, r7, #65536 @ 0x10000 │ │ │ │ ldrb r3, [r0, #3778] @ 0xec2 │ │ │ │ add r3, r3, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #5 │ │ │ │ strbne r3, [r0, #3778] @ 0xec2 │ │ │ │ @@ -214058,15 +214058,15 @@ │ │ │ │ ldr r3, [pc, #256] @ 2b24a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b1fd0 │ │ │ │ ldr r0, [pc, #264] @ 2b24c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2b1fd0 │ │ │ │ cmp r1, #208 @ 0xd0 │ │ │ │ beq 2b23f8 │ │ │ │ bhi 2b2268 │ │ │ │ cmp r1, #176 @ 0xb0 │ │ │ │ beq 2b23f8 │ │ │ │ bhi 2b2478 │ │ │ │ @@ -214086,55 +214086,55 @@ │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 2b1fdc │ │ │ │ ldr r0, [pc, #164] @ 2b24c4 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2b1ff0 │ │ │ │ add r1, r7, r1 │ │ │ │ ldrb r9, [r1, #1165] @ 0x48d │ │ │ │ mov r8, #0 │ │ │ │ mov r5, r9 │ │ │ │ b 2b1fdc │ │ │ │ ldr r3, [pc, #88] @ 2b24a4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b1fd0 │ │ │ │ ldr r0, [pc, #104] @ 2b24c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2b1fd0 │ │ │ │ ldrb r9, [r7, #1138] @ 0x472 │ │ │ │ and r9, r9, #63 @ 0x3f │ │ │ │ mov r5, r9 │ │ │ │ b 2b1fdc │ │ │ │ cmp r1, #177 @ 0xb1 │ │ │ │ beq 2b23e8 │ │ │ │ b 2b227c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r5, r0, ror #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r5, r8, lsr r4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r9, r5, r4, lsl #8 │ │ │ │ - rsbeq r5, r8, r8, asr #28 │ │ │ │ + rsbeq r5, r8, r8, lsr lr │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r6, ip │ │ │ │ + ldrsheq r9, [r6], #-252 @ 0xffffff04 │ │ │ │ andeq r5, r0, pc, lsl r2 │ │ │ │ - rsbeq r5, r8, r2, lsr #26 │ │ │ │ - rsbeq r5, r8, fp, lsr #25 │ │ │ │ - subseq r9, r6, r0, lsl #28 │ │ │ │ - subseq r9, r6, r0, lsl #26 │ │ │ │ - subseq r9, r6, ip, lsl #26 │ │ │ │ - subseq r9, r6, r8, ror ip │ │ │ │ + rsbeq r5, r8, r2, lsl sp │ │ │ │ + @ instruction: 0x00685c9b │ │ │ │ + ldrsheq r9, [r6], #-208 @ 0xffffff30 │ │ │ │ + ldrsheq r9, [r6], #-192 @ 0xffffff40 │ │ │ │ + ldrsheq r9, [r6], #-204 @ 0xffffff34 │ │ │ │ + subseq r9, r6, r8, ror #24 │ │ │ │ ldrb r3, [r0, #387] @ 0x183 │ │ │ │ tst r3, #1 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ ldr ip, [r0, #2692] @ 0xa84 │ │ │ │ ands r3, r3, #4 │ │ │ │ @@ -215040,20 +215040,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 2b3324 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrdeq r4, [r8], #-228 @ 0xffffff1c @ │ │ │ │ - subseq r8, r6, ip, ror lr │ │ │ │ - @ instruction: 0x00568e90 │ │ │ │ - strheq r4, [r8], #-224 @ 0xffffff20 @ │ │ │ │ - subseq r8, r6, r8, asr lr │ │ │ │ - subseq r8, r6, r4, lsl #29 │ │ │ │ + rsbeq r4, r8, r4, asr #29 │ │ │ │ + subseq r8, r6, ip, ror #28 │ │ │ │ + subseq r8, r6, r0, lsl #29 │ │ │ │ + rsbeq r4, r8, r0, lsr #29 │ │ │ │ + subseq r8, r6, r8, asr #28 │ │ │ │ + subseq r8, r6, r4, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r3, r0, #73728 @ 0x12000 │ │ │ │ ldr r3, [r3, #3900] @ 0xf3c │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -218789,18 +218789,18 @@ │ │ │ │ ldr r3, [r7, #3932] @ 0xf5c │ │ │ │ add r6, r4, #65536 @ 0x10000 │ │ │ │ cmp r3, #32 │ │ │ │ beq 2b6e14 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #360 @ 0x168 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ mov r1, #0 │ │ │ │ add r0, r5, #528 @ 0x210 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ mov r2, #15 │ │ │ │ strb r2, [r4, #375] @ 0x177 │ │ │ │ ldr r3, [r7, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 2b6e3c │ │ │ │ mov r2, #34 @ 0x22 │ │ │ │ strb r2, [r4, #400] @ 0x190 │ │ │ │ @@ -218825,15 +218825,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2b6d98 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #67584 @ 0x10800 │ │ │ │ add r1, r4, #8 │ │ │ │ add r0, r0, #872 @ 0x368 │ │ │ │ strb r3, [r6, #3088] @ 0xc10 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ b 2b6d98 │ │ │ │ mov r1, #45 @ 0x2d │ │ │ │ strb r1, [r4, #400] @ 0x190 │ │ │ │ mvn r1, #103 @ 0x67 │ │ │ │ strb r2, [r4, #906] @ 0x38a │ │ │ │ strb r1, [r4, #384] @ 0x180 │ │ │ │ mov r2, #32 │ │ │ │ @@ -221312,15 +221312,15 @@ │ │ │ │ ldr r3, [pc, #164] @ 2b95a0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b9514 │ │ │ │ ldr r0, [pc, #148] @ 2b95a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r0, #15 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ add r0, r0, #65536 @ 0x10000 │ │ │ │ @@ -221332,33 +221332,33 @@ │ │ │ │ ldr r3, [pc, #84] @ 2b95a0 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2b9514 │ │ │ │ ldr r0, [pc, #72] @ 2b95a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2b9514 │ │ │ │ mov r0, #24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @ instruction: 0x00751f94 │ │ │ │ - strdeq lr, [r7], #-165 @ 0xffffff5b @ │ │ │ │ + rsbeq lr, r7, r5, ror #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - @ instruction: 0x00562c94 │ │ │ │ - subseq r2, r6, r4, asr #24 │ │ │ │ + subseq r2, r6, r4, lsl #25 │ │ │ │ + subseq r2, r6, r4, lsr ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #340] @ 2b971c │ │ │ │ mov r8, r3 │ │ │ │ @@ -243949,47 +243949,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2cf73c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2cf4b0 │ │ │ │ ldr r0, [pc, #80] @ 2cf740 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2cf4b0 │ │ │ │ ldr r0, [pc, #60] @ 2cf744 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2cf494 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [r3], #-248 @ 0xffffff08 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, r6, ip, lsl fp │ │ │ │ + rsbeq r8, r6, ip, lsl #22 │ │ │ │ rsbseq fp, r3, r0, lsr #31 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r3, r4, asr #30 │ │ │ │ andeq r3, r0, r4, lsl sl │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r4, r4, lsl fp │ │ │ │ - subseq ip, r4, ip, lsr fp │ │ │ │ - subseq ip, r4, r4, asr #21 │ │ │ │ + subseq ip, r4, r4, lsl #22 │ │ │ │ + subseq ip, r4, ip, lsr #22 │ │ │ │ + ldrheq ip, [r4], #-164 @ 0xffffff5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #392] @ 0x188 │ │ │ │ add lr, r0, #65536 @ 0x10000 │ │ │ │ ldr ip, [lr, #3768] @ 0xeb8 │ │ │ │ @@ -244104,22 +244104,22 @@ │ │ │ │ ldr r1, [pc, #44] @ 2cf948 │ │ │ │ ldr r1, [r4, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ beq 2cf8e0 │ │ │ │ ldr r0, [pc, #28] @ 2cf94c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2cf8e0 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 2cf428 │ │ │ │ b 2cf8e4 │ │ │ │ ldrsbeq fp, [r3], #-176 @ 0xffffff50 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq ip, r4, ip, lsr #18 │ │ │ │ + subseq ip, r4, ip, lsl r9 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ mov fp, r3 │ │ │ │ ldrb r3, [r0, #929] @ 0x3a1 │ │ │ │ add r6, r0, #65536 @ 0x10000 │ │ │ │ and ip, r3, #31 │ │ │ │ ldr r3, [pc, #548] @ 2cfb90 │ │ │ │ mov lr, ip │ │ │ │ @@ -245011,22 +245011,22 @@ │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ add r6, r0, #73728 @ 0x12000 │ │ │ │ add fp, fp, #820 @ 0x334 │ │ │ │ add r8, r0, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ b 2d07dc │ │ │ │ stm sp, {r1, r9} │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ ldr r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ ldr ip, [r5, #3864] @ 0xf18 │ │ │ │ add r7, r7, r3 │ │ │ │ str r7, [r5, #3876] @ 0xf24 │ │ │ │ ldr r2, [r6, #3900] @ 0xf3c │ │ │ │ add sl, fp, ip │ │ │ │ @@ -245071,15 +245071,15 @@ │ │ │ │ sub r1, r1, r2 │ │ │ │ sub ip, r4, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ bgt 2d0758 │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ b 2d077c │ │ │ │ ldr r3, [r6, #3896] @ 0xf38 │ │ │ │ cmp fp, r3 │ │ │ │ bne 2d08a4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -245310,15 +245310,15 @@ │ │ │ │ ldr r3, [pc, #3128] @ 2d182c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 2d0a28 │ │ │ │ ldr r0, [pc, #3112] @ 2d1830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d0a28 │ │ │ │ ldr r2, [r6, #3896] @ 0xf38 │ │ │ │ cmp r3, r2 │ │ │ │ bne 2d0a4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #3900] @ 0xf3c │ │ │ │ ldr r2, [pc, #3080] @ 2d1834 │ │ │ │ @@ -245379,15 +245379,15 @@ │ │ │ │ add r6, r4, #73728 @ 0x12000 │ │ │ │ bic r8, r8, #52 @ 0x34 │ │ │ │ strb r8, [r5, #3884] @ 0xf2c │ │ │ │ mov r1, r7 │ │ │ │ str r9, [r6, #3892] @ 0xf34 │ │ │ │ str r9, [r6, #3896] @ 0xf38 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ tst sl, #1 │ │ │ │ addne r0, r0, #31 │ │ │ │ asrne r7, r0, #5 │ │ │ │ addeq r0, r0, #7 │ │ │ │ asreq r7, r0, #3 │ │ │ │ ldr r3, [r5, #3856] @ 0xf10 │ │ │ │ cmp r7, #8192 @ 0x2000 │ │ │ │ @@ -245413,15 +245413,15 @@ │ │ │ │ ldr r3, [pc, #2716] @ 2d182c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2d0a28 │ │ │ │ ldr r0, [pc, #2720] @ 2d1844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d0a28 │ │ │ │ mov r7, #3 │ │ │ │ b 2d0b60 │ │ │ │ tst r8, #8 │ │ │ │ bne 2d101c │ │ │ │ ldr r3, [pc, #2692] @ 2d1848 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -245479,41 +245479,41 @@ │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #3864] @ 0xf18 │ │ │ │ sub r0, r9, r7 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ ldr r3, [r5, #3860] @ 0xf14 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ eor r1, r3, r3, asr #31 │ │ │ │ sub r1, r1, r3, asr #31 │ │ │ │ mov r9, r0 │ │ │ │ sub r0, sl, r7 │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #3856] @ 0xf10 │ │ │ │ cmp r3, #0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ bge 2d0f44 │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ rsb r1, r2, #1 │ │ │ │ add r3, r3, r1 │ │ │ │ add r9, r9, #1 │ │ │ │ add sl, sl, #1 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ @@ -245569,15 +245569,15 @@ │ │ │ │ ldr r3, [pc, #2092] @ 2d182c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 2d0a28 │ │ │ │ ldr r0, [pc, #2120] @ 2d185c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d0a28 │ │ │ │ cmp r7, #2 │ │ │ │ bgt 2d1434 │ │ │ │ ldr r3, [pc, #2100] @ 2d1860 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r3, pc, r3 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ @@ -245748,15 +245748,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -245769,15 +245769,15 @@ │ │ │ │ str r7, [sp, #32] │ │ │ │ str r6, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1356] @ 2d1880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 2d0b44 │ │ │ │ cmp r7, #2 │ │ │ │ ldrb r3, [r5, #3776] @ 0xec0 │ │ │ │ ldrb r1, [r5, #3777] @ 0xec1 │ │ │ │ beq 2d1618 │ │ │ │ cmp r7, #3 │ │ │ │ @@ -245840,15 +245840,15 @@ │ │ │ │ ldr r3, [pc, #1008] @ 2d182c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2d0a28 │ │ │ │ ldr r0, [pc, #1088] @ 2d1890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d0a28 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1072] @ 2d1894 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r7, lsl #2 │ │ │ │ ldr r3, [r3, #1768] @ 0x6e8 │ │ │ │ str r3, [r5, #3888] @ 0xf30 │ │ │ │ @@ -245985,22 +245985,22 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ stm sp, {sl, fp} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r8, [r5, #3884] @ 0xf2c │ │ │ │ b 2d0b44 │ │ │ │ mov r0, fp │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r9, r0, r9 │ │ │ │ cmp r9, ip │ │ │ │ bgt 2d0f58 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -246022,15 +246022,15 @@ │ │ │ │ ldr r1, [r5, #3876] @ 0xf24 │ │ │ │ mov r0, r4 │ │ │ │ blx fp │ │ │ │ cmp r9, r8 │ │ │ │ blt 2d0f80 │ │ │ │ ldr r0, [r5, #3852] @ 0xf0c │ │ │ │ mov r1, r6 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r5, #3856] @ 0xf10 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [r4, #2328] @ 0x918 │ │ │ │ bl 237c78 │ │ │ │ @@ -246088,45 +246088,45 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r3, ip, ror #19 │ │ │ │ @ instruction: 0x0073a998 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsbeq sl, [lr], #-104 @ 0xffffff98 @ │ │ │ │ rsbeq r4, ip, ip, asr r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq fp, r4, r4, ror #16 │ │ │ │ + subseq fp, r4, r4, asr r8 │ │ │ │ ldrsbeq sl, [r3], #-112 @ 0xffffff90 @ │ │ │ │ rsbseq sl, lr, ip, asr #11 │ │ │ │ rsbeq r3, ip, ip, asr pc │ │ │ │ rsbseq sl, r3, r8, lsr #13 │ │ │ │ - ldrsheq fp, [r4], #-88 @ 0xffffffa8 │ │ │ │ + subseq fp, r4, r8, ror #11 │ │ │ │ rsbseq sl, lr, r4, asr #9 │ │ │ │ rsbeq r3, ip, r8, asr #28 │ │ │ │ @ instruction: 0xfffe5054 │ │ │ │ @ instruction: 0xfffe2618 │ │ │ │ rsbseq sl, r3, r4, lsr #8 │ │ │ │ - ldrheq fp, [r4], #-52 @ 0xffffffcc │ │ │ │ + subseq fp, r4, r4, lsr #7 │ │ │ │ rsbseq sl, lr, ip, asr r2 │ │ │ │ ldrdeq r3, [ip], #-184 @ 0xffffff48 @ │ │ │ │ rsbseq sl, lr, ip, lsl #3 │ │ │ │ rsbeq r3, ip, ip, lsl fp │ │ │ │ rsbseq sl, r3, r0, ror r2 │ │ │ │ rsbeq r3, ip, ip, lsl #20 │ │ │ │ andeq r1, r0, r8, ror #4 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r4, r8, asr #30 │ │ │ │ + subseq sl, r4, r8, lsr pc │ │ │ │ ldrsbeq r9, [lr], #-236 @ 0xffffff14 @ │ │ │ │ rsbeq r3, ip, ip, ror #16 │ │ │ │ rsbeq r3, ip, r8, asr #16 │ │ │ │ - subseq sl, r4, ip, lsr #31 │ │ │ │ + @ instruction: 0x0054af9c │ │ │ │ rsbeq r3, ip, r8, asr #15 │ │ │ │ rsbeq r3, ip, r0, lsl #14 │ │ │ │ - subseq sl, r4, ip, lsl #25 │ │ │ │ - strheq r6, [r6], #-144 @ 0xffffff70 @ │ │ │ │ - subseq sl, r4, r4, asr r9 │ │ │ │ - subseq sl, r4, r8, lsr ip │ │ │ │ + subseq sl, r4, ip, ror ip │ │ │ │ + rsbeq r6, r6, r0, lsr #19 │ │ │ │ + subseq sl, r4, r4, asr #18 │ │ │ │ + subseq sl, r4, r8, lsr #24 │ │ │ │ andeq r0, r0, r9, lsl #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1052] @ 2d1ce4 │ │ │ │ ldr r3, [pc, #1052] @ 2d1ce8 │ │ │ │ @@ -246207,15 +246207,15 @@ │ │ │ │ bne 2d1c44 │ │ │ │ ldr r0, [pc, #780] @ 2d1d08 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r3, [pc, #756] @ 2d1d0c │ │ │ │ add r5, r5, r4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ and r3, r3, r8 │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ ldr r2, [pc, #736] @ 2d1d10 │ │ │ │ @@ -246313,22 +246313,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 2d1d28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d190c │ │ │ │ ldrb r3, [r5, #931] @ 0x3a3 │ │ │ │ strb r8, [r5, #931] @ 0x3a3 │ │ │ │ tst r3, #4 │ │ │ │ beq 2d1c48 │ │ │ │ ands r1, r6, #4 │ │ │ │ bne 2d1c48 │ │ │ │ @@ -246374,15 +246374,15 @@ │ │ │ │ add r4, r5, r4 │ │ │ │ and r8, r8, #31 │ │ │ │ strb r8, [r4, #882] @ 0x372 │ │ │ │ b 2d1a28 │ │ │ │ ldr r0, [pc, #144] @ 2d1d34 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d190c │ │ │ │ ldr ip, [r2, #3896] @ 0xf38 │ │ │ │ cmp r0, ip │ │ │ │ streq r1, [r2, #3900] @ 0xf3c │ │ │ │ bne 2d1c10 │ │ │ │ b 2d1a28 │ │ │ │ ldr r3, [pc, #64] @ 2d1d0c │ │ │ │ @@ -246393,31 +246393,31 @@ │ │ │ │ strb r3, [r5, #882] @ 0x372 │ │ │ │ strb r8, [r2, #3776] @ 0xec0 │ │ │ │ b 2d1a28 │ │ │ │ rsbseq r9, r3, r4, lsr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r3, r4, lsl fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x00666699 │ │ │ │ + rsbeq r6, r6, r9, lsl #13 │ │ │ │ cmpeq r5, #63 @ 0x3f │ │ │ │ ldrdeq r3, [r0], -fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbseq r9, r3, r4, lsr #20 │ │ │ │ - subseq sl, r4, r0, lsl fp │ │ │ │ + subseq sl, r4, r0, lsl #22 │ │ │ │ andeq r2, r0, r4, lsl r5 │ │ │ │ rsbseq r9, r3, ip, asr #19 │ │ │ │ rsbseq r9, r3, ip, ror #18 │ │ │ │ rsbseq r9, r3, ip, lsr #18 │ │ │ │ rsbseq r9, r3, r0, asr #17 │ │ │ │ andeq r3, r0, r4, lsl #7 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq sl, [r4], #-128 @ 0xffffff80 │ │ │ │ + subseq sl, r4, r0, asr #17 │ │ │ │ ldrsbeq r9, [r3], #-116 @ 0xffffff8c @ │ │ │ │ @ instruction: 0x0073979c │ │ │ │ - subseq sl, r4, r8, lsr r8 │ │ │ │ + subseq sl, r4, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #1884] @ 2d24ac │ │ │ │ ldr r3, [pc, #1884] @ 2d24b0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -246478,22 +246478,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1644] @ 2d24d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d1d90 │ │ │ │ ldr r3, [pc, #1620] @ 2d24c8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2d1db0 │ │ │ │ ldr r2, [pc, #1612] @ 2d24d4 │ │ │ │ @@ -246507,15 +246507,15 @@ │ │ │ │ bne 2d1f28 │ │ │ │ ldr r0, [pc, #1580] @ 2d24d8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r2, [pc, #1556] @ 2d24dc │ │ │ │ ldr r3, [pc, #1508] @ 2d24b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -246885,28 +246885,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ moveq r2, r5 │ │ │ │ moveq r1, #38 @ 0x26 │ │ │ │ beq 2d1eec │ │ │ │ b 2d1f28 │ │ │ │ ldr r0, [pc, #180] @ 2d2558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d1d90 │ │ │ │ rsbseq r9, r3, ip, lsr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r3, ip, lsl #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r6, r6, ip, lsr #4 │ │ │ │ + rsbeq r6, r6, ip, lsl r2 │ │ │ │ rsbseq r9, r3, r4, asr #12 │ │ │ │ andeq r3, r0, r4, lsl sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x0054a390 │ │ │ │ + subseq sl, r4, r0, lsl #7 │ │ │ │ rsbseq r9, r3, r4, ror r5 │ │ │ │ - @ instruction: 0x0054a694 │ │ │ │ + subseq sl, r4, r4, lsl #13 │ │ │ │ rsbseq r9, r3, r4, lsr r5 │ │ │ │ ldrsheq r9, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ rsbseq r9, r3, r8, asr #9 │ │ │ │ @ instruction: 0x00739498 │ │ │ │ rsbseq r9, r3, r8, ror #8 │ │ │ │ rsbseq r9, r3, r8, lsr r4 │ │ │ │ rsbseq r9, r3, r8, lsl #8 │ │ │ │ @@ -246930,15 +246930,15 @@ │ │ │ │ rsbseq r9, r3, r8, lsr #1 │ │ │ │ rsbseq r9, r3, r8, ror r0 │ │ │ │ rsbseq r9, r3, r8, asr #32 │ │ │ │ rsbseq r9, r3, r8, lsl r0 │ │ │ │ rsbseq r8, r3, r8, ror #31 │ │ │ │ ldrheq r8, [r3], #-248 @ 0xffffff08 @ │ │ │ │ rsbseq r8, r3, r8, lsl #31 │ │ │ │ - subseq r9, r4, ip, lsl #27 │ │ │ │ + subseq r9, r4, ip, ror sp │ │ │ │ add r1, r0, #65536 @ 0x10000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldr r4, [r1, #3768] @ 0xeb8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ and lr, r4, r2 │ │ │ │ ldrb r2, [r0, #392] @ 0x188 │ │ │ │ mov ip, r0 │ │ │ │ @@ -246995,15 +246995,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [r1, lr] │ │ │ │ mov r2, lr │ │ │ │ strd r4, [sp, #12] │ │ │ │ add r0, ip, #8 │ │ │ │ pop {r4, r5, lr} │ │ │ │ mov r3, #0 │ │ │ │ - b 54225c │ │ │ │ + b 542250 │ │ │ │ cmp r0, #1 │ │ │ │ and lr, r4, lr, lsl #4 │ │ │ │ bhi 2d2638 │ │ │ │ mov r2, lr │ │ │ │ mov r0, ip │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2b1d94 │ │ │ │ @@ -247073,15 +247073,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [pc, #204] @ 2d285c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ lsr r3, r1, #15 │ │ │ │ orr r3, r3, ip, lsl #17 │ │ │ │ add r3, r0, r3, lsl #2 │ │ │ │ add r3, r3, #65536 @ 0x10000 │ │ │ │ ldr r2, [r3, #3788] @ 0xecc │ │ │ │ lsl r1, r1, #17 │ │ │ │ lsr r1, r1, #17 │ │ │ │ @@ -247111,27 +247111,27 @@ │ │ │ │ mov r6, #8 │ │ │ │ mov r7, #0 │ │ │ │ strb r5, [r3, r2] │ │ │ │ add r0, r4, #8 │ │ │ │ strd r6, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 54225c │ │ │ │ + b 542250 │ │ │ │ cmp lr, #1 │ │ │ │ and r2, ip, r2, lsl #4 │ │ │ │ bhi 2d280c │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2b1d94 │ │ │ │ mov r3, r5 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2b1cf0 │ │ │ │ rsbseq r8, r3, r0, ror #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r9, r4, r8, ror #27 │ │ │ │ + ldrsbeq r9, [r4], #-216 @ 0xffffff28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ adds r4, r2, #944 @ 0x3b0 │ │ │ │ ldr r2, [pc, #1496] @ 2d2e54 │ │ │ │ adc r8, r3, #0 │ │ │ │ @@ -247354,15 +247354,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2d2b64 │ │ │ │ ldr r0, [pc, #676] @ 2d2e90 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ mov r0, r5 │ │ │ │ bl 2b1a4c │ │ │ │ ldrb r1, [r5, #368] @ 0x170 │ │ │ │ add r1, r5, r1 │ │ │ │ strb r7, [r1, #369] @ 0x171 │ │ │ │ b 2d28b8 │ │ │ │ add r1, r5, r1 │ │ │ │ @@ -247475,28 +247475,28 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sp, #8 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 2d2eb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d2910 │ │ │ │ ldr r0, [pc, #172] @ 2d2eb4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d2910 │ │ │ │ mla r3, r2, r3, r5 │ │ │ │ add r1, r5, #1424 @ 0x590 │ │ │ │ add r0, r3, #1424 @ 0x590 │ │ │ │ add r1, r1, #5 │ │ │ │ add r0, r0, #12 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -247510,34 +247510,34 @@ │ │ │ │ strb r3, [r5, #1172] @ 0x494 │ │ │ │ b 2d28b8 │ │ │ │ rsbseq r8, r3, ip, ror fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, r3, r0, asr fp │ │ │ │ rsbseq r8, r3, ip, lsr fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r5, r6, sl, lsl r7 │ │ │ │ - rsbeq r5, r6, r0, lsr r7 │ │ │ │ + rsbeq r5, r6, sl, lsl #14 │ │ │ │ + rsbeq r5, r6, r0, lsr #14 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ rsbseq r8, r3, r0, asr #20 │ │ │ │ - ldrdeq r5, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ + rsbeq r5, r6, r0, asr #13 │ │ │ │ rsbseq r8, r3, ip, lsr #19 │ │ │ │ ldrheq r8, [r3], #-140 @ 0xffffff74 @ │ │ │ │ - rsbeq r5, r6, sp, ror r5 │ │ │ │ + rsbeq r5, r6, sp, ror #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbseq r8, r3, r4, lsr r8 │ │ │ │ - subseq r9, r4, r4, lsr #20 │ │ │ │ + subseq r9, r4, r4, lsl sl │ │ │ │ rsbseq r8, r3, r0, asr #15 │ │ │ │ - subseq r9, r4, r4, ror #19 │ │ │ │ + ldrsbeq r9, [r4], #-148 @ 0xffffff6c │ │ │ │ andeq r4, r0, ip, ror #3 │ │ │ │ rsbseq r8, r3, r0, asr #14 │ │ │ │ ldrheq r8, [r3], #-100 @ 0xffffff9c @ │ │ │ │ andeq r3, r0, r4, ror #17 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r9, [r4], #-116 @ 0xffffff8c │ │ │ │ - ldrsbeq r9, [r4], #-120 @ 0xffffff88 │ │ │ │ + subseq r9, r4, r4, lsr #15 │ │ │ │ + subseq r9, r4, r8, asr #15 │ │ │ │ cmp r2, #256 @ 0x100 │ │ │ │ mov r1, r2 │ │ │ │ sbcs r2, r3, #0 │ │ │ │ ldr r2, [sp] │ │ │ │ bcc 2d2ed8 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ sub r1, r1, #256 @ 0x100 │ │ │ │ @@ -247620,153 +247620,153 @@ │ │ │ │ add r2, r7, #2016 @ 0x7e0 │ │ │ │ mov sl, r3 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, fp │ │ │ │ - bl 5432bc │ │ │ │ + bl 5432b0 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ add r6, r4, #68608 @ 0x10c00 │ │ │ │ ldr r2, [pc, #688] @ 2d32f4 │ │ │ │ add fp, r6, #24 │ │ │ │ mov r8, #131072 @ 0x20000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ ldr r3, [pc, #656] @ 2d32f8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r6, #192 @ 0xc0 │ │ │ │ mov r8, r3 │ │ │ │ add r2, r7, #2064 @ 0x810 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ mov r9, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ mov r8, #32768 @ 0x8000 │ │ │ │ ldr r2, [pc, #580] @ 2d32fc │ │ │ │ add ip, r6, #360 @ 0x168 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r3, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ str ip, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ - bl 53cf08 │ │ │ │ + bl 53cefc │ │ │ │ ldr r8, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 2d3300 │ │ │ │ add r9, r6, #528 @ 0x210 │ │ │ │ mov r0, #32768 @ 0x8000 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53cf08 │ │ │ │ + bl 53cefc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ mov r0, fp │ │ │ │ mov r2, #32768 @ 0x8000 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r8, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 543164 │ │ │ │ + bl 543158 │ │ │ │ ldr r3, [pc, #372] @ 2d3304 │ │ │ │ add r8, sl, #368 @ 0x170 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #180] @ 0xb4 │ │ │ │ mov r1, r5 │ │ │ │ lsr r2, r3, #12 │ │ │ │ str r2, [sp, #12] │ │ │ │ lsl r3, r3, #20 │ │ │ │ add r2, r7, #2112 @ 0x840 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, r8 │ │ │ │ - bl 5432bc │ │ │ │ + bl 5432b0 │ │ │ │ ldr r3, [pc, #308] @ 2d3308 │ │ │ │ add fp, sl, #536 @ 0x218 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #4194304 @ 0x400000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r7, #2160 @ 0x870 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, fp │ │ │ │ - bl 5432bc │ │ │ │ + bl 5432b0 │ │ │ │ ldr r3, [pc, #252] @ 2d330c │ │ │ │ add sl, sl, #704 @ 0x2c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r7, #2208 @ 0x8a0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, sl │ │ │ │ - bl 5432bc │ │ │ │ + bl 5432b0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r3, [r3, #3928] @ 0xf58 │ │ │ │ cmp r3, #184 @ 0xb8 │ │ │ │ beq 2d32c4 │ │ │ │ add r3, pc, #124 @ 0x7c │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, #2097152 @ 0x200000 │ │ │ │ @@ -247802,22 +247802,22 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @ instruction: 0x001fffff │ │ │ │ andseq pc, pc, r0, lsl #30 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ eorseq pc, pc, r0, lsl #30 │ │ │ │ rsbseq r8, lr, ip, lsl #7 │ │ │ │ rsbeq r1, ip, r8, asr #24 │ │ │ │ - subseq r9, r4, ip, lsl #13 │ │ │ │ - subseq r9, r4, ip, lsr #12 │ │ │ │ - subseq r9, r4, r0, lsr r6 │ │ │ │ - subseq r9, r4, r0, ror #11 │ │ │ │ - subseq r9, r4, r8, lsl #11 │ │ │ │ - subseq r9, r4, r4, lsr r5 │ │ │ │ - subseq r9, r4, r4, lsl #10 │ │ │ │ - ldrsbeq r9, [r4], #-76 @ 0xffffffb4 │ │ │ │ + subseq r9, r4, ip, ror r6 │ │ │ │ + subseq r9, r4, ip, lsl r6 │ │ │ │ + subseq r9, r4, r0, lsr #12 │ │ │ │ + ldrsbeq r9, [r4], #-80 @ 0xffffffb0 │ │ │ │ + subseq r9, r4, r8, ror r5 │ │ │ │ + subseq r9, r4, r4, lsr #10 │ │ │ │ + ldrsheq r9, [r4], #-68 @ 0xffffffbc │ │ │ │ + subseq r9, r4, ip, asr #9 │ │ │ │ @ instruction: 0xfffde554 │ │ │ │ @ instruction: 0xfffe61b4 │ │ │ │ @ instruction: 0xfffde5f8 │ │ │ │ @ instruction: 0xfffdf470 │ │ │ │ @ instruction: 0xfffdf228 │ │ │ │ @ instruction: 0xfffe3ac0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -247833,27 +247833,27 @@ │ │ │ │ add r3, r7, #80 @ 0x50 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #190 @ 0xbe │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r5, r0 │ │ │ │ add r6, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #456] @ 2d3550 │ │ │ │ ldr r1, [pc, #456] @ 2d3554 │ │ │ │ add ip, r7, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [r5, #1924] @ 0x784 │ │ │ │ sub r3, r2, #4 │ │ │ │ bic r3, r3, #4 │ │ │ │ cmp r2, #16 │ │ │ │ cmpne r3, #0 │ │ │ │ movne sl, #1 │ │ │ │ moveq sl, #0 │ │ │ │ @@ -247893,41 +247893,41 @@ │ │ │ │ ldr r2, [pc, #272] @ 2d3558 │ │ │ │ ldr r1, [pc, #272] @ 2d355c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, sl │ │ │ │ mov r3, r6 │ │ │ │ bl 237e18 │ │ │ │ add r6, r6, #67584 @ 0x10800 │ │ │ │ ldr r2, [pc, #224] @ 2d3560 │ │ │ │ mov r1, r4 │ │ │ │ add r4, r6, #872 @ 0x368 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r5, #4072] @ 0xfe8 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ add r1, r6, #368 @ 0x170 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ add r1, r6, #536 @ 0x218 │ │ │ │ mov r2, #16777216 @ 0x1000000 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 3529e8 │ │ │ │ cmp fp, #184 @ 0xb8 │ │ │ │ bne 2d33dc │ │ │ │ @@ -247942,32 +247942,32 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #84] @ 2d3568 │ │ │ │ add r3, r7, #120 @ 0x78 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r4, r6, r8, ror #28 │ │ │ │ - subseq r8, r4, r0, lsl #28 │ │ │ │ - subseq r6, r4, r0, ror #17 │ │ │ │ - ldrsbeq r1, [r4], #-92 @ 0xffffffa4 │ │ │ │ - ldrsbeq fp, [r3], #-72 @ 0xffffffb8 │ │ │ │ - ldrsbeq r5, [r3], #-112 @ 0xffffff90 │ │ │ │ - subseq r1, fp, r4, ror r2 │ │ │ │ - @ instruction: 0x00549298 │ │ │ │ - ldrsheq r9, [r4], #-16 │ │ │ │ + rsbeq r4, r6, r8, asr lr │ │ │ │ + ldrsheq r8, [r4], #-208 @ 0xffffff30 │ │ │ │ + ldrsbeq r6, [r4], #-128 @ 0xffffff80 │ │ │ │ + subseq r1, r4, ip, asr #11 │ │ │ │ + subseq fp, r3, r8, asr #9 │ │ │ │ + subseq r5, r3, r0, asr #15 │ │ │ │ + subseq r1, fp, r4, ror #4 │ │ │ │ + subseq r9, r4, r8, lsl #5 │ │ │ │ + subseq r9, r4, r0, ror #3 │ │ │ │ andeq r0, r0, fp, lsl #23 │ │ │ │ andeq r0, r0, r0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ beq 2d35b8 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ beq 2d3598 │ │ │ │ @@ -248034,20 +248034,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 2d36a8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r1, ip, ip, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 2d3790 │ │ │ │ ldr r2, [pc, #204] @ 2d3794 │ │ │ │ @@ -248055,37 +248055,37 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #172] @ 2d379c │ │ │ │ ldr r1, [pc, #172] @ 2d37a0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [pc, #160] @ 2d37a4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #136] @ 2d37a8 │ │ │ │ ldr r1, [pc, #136] @ 2d37ac │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #104] @ 2d37b0 │ │ │ │ ldr r1, [pc, #104] @ 2d37b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ str r1, [r8, #108] @ 0x6c │ │ │ │ str r2, [r5, #84] @ 0x54 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ @@ -248098,35 +248098,35 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r4, r6, r4, ror fp │ │ │ │ - subseq r5, r3, r0, asr #10 │ │ │ │ - subseq r0, fp, r4, ror #31 │ │ │ │ - subseq r1, r4, r8, ror r2 │ │ │ │ - subseq fp, r3, r8, ror r1 │ │ │ │ + rsbeq r4, r6, r4, ror #22 │ │ │ │ + subseq r5, r3, r0, lsr r5 │ │ │ │ + ldrsbeq r0, [fp], #-244 @ 0xffffff0c │ │ │ │ + subseq r1, r4, r8, ror #4 │ │ │ │ + subseq fp, r3, r8, ror #2 │ │ │ │ ldrsheq r7, [r3], #-204 @ 0xffffff34 @ │ │ │ │ - subseq r1, r4, r4, lsr #32 │ │ │ │ - subseq r1, r4, r8 │ │ │ │ + subseq r1, r4, r4, lsl r0 │ │ │ │ + ldrsheq r0, [r4], #-248 @ 0xffffff08 │ │ │ │ rsbeq r1, ip, ip, ror #27 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r2, r0, r0, ror r5 │ │ │ │ ldr r3, [pc, #20] @ 2d37d8 │ │ │ │ ldr r2, [pc, #20] @ 2d37dc │ │ │ │ ldr r1, [pc, #20] @ 2d37e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 58dec4 │ │ │ │ + b 58deb4 │ │ │ │ andeq r0, r0, r0, asr r3 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ - subseq r9, r4, ip, lsl #2 │ │ │ │ + ldrsheq r9, [r4], #-12 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 2d3858 │ │ │ │ @@ -248225,49 +248225,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #120] @ 2d3a10 │ │ │ │ ldr r1, [pc, #120] @ 2d3a14 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #88] @ 2d3a18 │ │ │ │ ldr r3, [pc, #88] @ 2d3a1c │ │ │ │ ldr r1, [pc, #88] @ 2d3a20 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r1, [pc, #48] @ 2d3a24 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58283c │ │ │ │ - rsbeq r4, r6, ip, asr #17 │ │ │ │ - @ instruction: 0x0053529c │ │ │ │ - subseq r0, fp, r0, asr #26 │ │ │ │ - subseq r0, r4, ip, asr #31 │ │ │ │ - subseq sl, r3, ip, asr #29 │ │ │ │ + b 58282c │ │ │ │ + strheq r4, [r6], #-140 @ 0xffffff74 @ │ │ │ │ + subseq r5, r3, ip, lsl #5 │ │ │ │ + subseq r0, fp, r0, lsr sp │ │ │ │ + ldrheq r0, [r4], #-252 @ 0xffffff04 │ │ │ │ + ldrheq sl, [r3], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r8, ror r5 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ ldrheq fp, [r1], #-136 @ 0xffffff78 @ │ │ │ │ andeq r0, r0, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -248278,62 +248278,62 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #148] @ 2d3b00 │ │ │ │ ldr r1, [pc, #148] @ 2d3b04 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #116] @ 2d3b08 │ │ │ │ ldr r1, [pc, #116] @ 2d3b0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #384 @ 0x180 │ │ │ │ mov r2, #10 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #96] @ 2d3b10 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #72] @ 2d3b14 │ │ │ │ ldr r2, [pc, #72] @ 2d3b18 │ │ │ │ ldr r1, [pc, #72] @ 2d3b1c │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ strb ip, [r5, #67] @ 0x43 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58df90 │ │ │ │ - strdeq r4, [r6], #-120 @ 0xffffff88 @ │ │ │ │ - subseq r5, r3, r8, asr #3 │ │ │ │ - subseq r0, fp, ip, ror #24 │ │ │ │ - ldrsheq r0, [r4], #-232 @ 0xffffff18 │ │ │ │ - ldrsheq sl, [r3], #-216 @ 0xffffff28 │ │ │ │ + b 58df80 │ │ │ │ + rsbeq r4, r6, r8, ror #15 │ │ │ │ + ldrheq r5, [r3], #-24 @ 0xffffffe8 │ │ │ │ + subseq r0, fp, ip, asr ip │ │ │ │ + subseq r0, r4, r8, ror #29 │ │ │ │ + subseq sl, r3, r8, ror #27 │ │ │ │ andeq r0, r0, r0, asr r6 │ │ │ │ ldrsheq fp, [r1], #-112 @ 0xffffff90 @ │ │ │ │ - subseq r8, r4, r8, asr #28 │ │ │ │ + subseq r8, r4, r8, lsr lr │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - subseq r8, r4, r0, lsl #28 │ │ │ │ + ldrsheq r8, [r4], #-208 @ 0xffffff30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #112] @ 2d3ba8 │ │ │ │ mov r5, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -248341,135 +248341,135 @@ │ │ │ │ ldr r1, [pc, #104] @ 2d3bb0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #76] @ 2d3bb4 │ │ │ │ ldr r1, [pc, #76] @ 2d3bb8 │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ strb r5, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r4, r6, r8, lsl #14 │ │ │ │ - subseq r0, r4, r8, lsl lr │ │ │ │ - subseq sl, r3, r4, lsl sp │ │ │ │ - @ instruction: 0x00548d9c │ │ │ │ - ldrheq r8, [r4], #-208 @ 0xffffff30 │ │ │ │ + strdeq r4, [r6], #-104 @ 0xffffff98 @ │ │ │ │ + subseq r0, r4, r8, lsl #28 │ │ │ │ + subseq sl, r3, r4, lsl #26 │ │ │ │ + subseq r8, r4, ip, lsl #27 │ │ │ │ + subseq r8, r4, r0, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 2d3c3c │ │ │ │ ldr r2, [pc, #104] @ 2d3c40 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #100] @ 2d3c44 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #72] @ 2d3c48 │ │ │ │ ldr r1, [pc, #72] @ 2d3c4c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #74] @ 0x4a │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r4, r6, ip, ror #12 │ │ │ │ - subseq r0, r4, r0, lsl #27 │ │ │ │ - subseq sl, r3, r0, lsl #25 │ │ │ │ - subseq r8, r4, r4, lsl #26 │ │ │ │ - subseq r8, r4, r8, lsl sp │ │ │ │ + rsbeq r4, r6, ip, asr r6 │ │ │ │ + subseq r0, r4, r0, ror sp │ │ │ │ + subseq sl, r3, r0, ror ip │ │ │ │ + ldrsheq r8, [r4], #-196 @ 0xffffff3c │ │ │ │ + subseq r8, r4, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #84] @ 2d3cbc │ │ │ │ ldr r2, [pc, #84] @ 2d3cc0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #80] @ 2d3cc4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #52] @ 2d3cc8 │ │ │ │ ldr r1, [pc, #52] @ 2d3ccc │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2d9860 │ │ │ │ - ldrdeq r4, [r6], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r0, r4, ip, ror #25 │ │ │ │ - subseq sl, r3, ip, ror #23 │ │ │ │ - subseq r8, r4, r0, ror ip │ │ │ │ - subseq r8, r4, r4, lsl #25 │ │ │ │ + rsbeq r4, r6, r8, asr #11 │ │ │ │ + ldrsbeq r0, [r4], #-204 @ 0xffffff34 │ │ │ │ + ldrsbeq sl, [r3], #-188 @ 0xffffff44 │ │ │ │ + subseq r8, r4, r0, ror #24 │ │ │ │ + subseq r8, r4, r4, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #184] @ 2d3da0 │ │ │ │ ldr r2, [pc, #184] @ 2d3da4 │ │ │ │ ldr r1, [pc, #184] @ 2d3da8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r5, r4, #68608 @ 0x10c00 │ │ │ │ add r6, r4, #69632 @ 0x11000 │ │ │ │ ldr r0, [r0, #4072] @ 0xfe8 │ │ │ │ add r5, r5, #960 @ 0x3c0 │ │ │ │ bl 2381c4 │ │ │ │ add r1, r6, #104 @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ add r4, r4, #65536 @ 0x10000 │ │ │ │ add r1, r6, #272 @ 0x110 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #4 │ │ │ │ bne 2d3d74 │ │ │ │ tst r3, #8 │ │ │ │ bne 2d3d8c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -248477,26 +248477,26 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r1, r6, #440 @ 0x1b8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ ldr r3, [r4, #3992] @ 0xf98 │ │ │ │ tst r3, #8 │ │ │ │ beq 2d3d54 │ │ │ │ add r1, r6, #608 @ 0x260 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 543768 │ │ │ │ - rsbeq r4, r6, r4, asr r5 │ │ │ │ + b 54375c │ │ │ │ + rsbeq r4, r6, r4, asr #10 │ │ │ │ + ldrsheq r8, [r4], #-188 @ 0xffffff44 │ │ │ │ subseq r8, r4, ip, lsl #24 │ │ │ │ - subseq r8, r4, ip, lsl ip │ │ │ │ │ │ │ │ 002d3dac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr sl, [pc, #376] @ 2d3f3c │ │ │ │ @@ -248514,38 +248514,38 @@ │ │ │ │ add r2, sl, #208 @ 0xd0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r7, r1 │ │ │ │ ldrb fp, [sp, #64] @ 0x40 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ mov r3, #0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ ldr r3, [pc, #284] @ 2d3f44 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ add r2, sl, #256 @ 0x100 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ str r0, [sp] │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #0 │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ cmp fp, #0 │ │ │ │ bne 2d3e9c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2d3eec │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ @@ -248562,20 +248562,20 @@ │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ str sl, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d3e7c │ │ │ │ add r8, r5, #68608 @ 0x10c00 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ add r2, r5, #67584 @ 0x10800 │ │ │ │ mov r0, r8 │ │ │ │ @@ -248590,19 +248590,19 @@ │ │ │ │ bl 2a9434 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 54374c │ │ │ │ + b 543740 │ │ │ │ rsbeq r1, ip, r8, ror #14 │ │ │ │ - subseq r8, r4, r8, asr fp │ │ │ │ - subseq r8, r4, r8, lsl fp │ │ │ │ - ldrheq r8, [r4], #-164 @ 0xffffff5c │ │ │ │ + subseq r8, r4, r8, asr #22 │ │ │ │ + subseq r8, r4, r8, lsl #22 │ │ │ │ + subseq r8, r4, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #360] @ 2d40cc │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #356] @ 2d40d0 │ │ │ │ @@ -248611,15 +248611,15 @@ │ │ │ │ sub sp, sp, #24 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #312] @ 2d40d8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -248638,15 +248638,15 @@ │ │ │ │ ldr r1, [pc, #252] @ 2d40e0 │ │ │ │ add r8, r8, #80 @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 237e18 │ │ │ │ ldr r3, [pc, #204] @ 2d40e4 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ @@ -248660,15 +248660,15 @@ │ │ │ │ ldr r3, [pc, #172] @ 2d40e8 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ add r2, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r2, #3992] @ 0xf98 │ │ │ │ mov r0, r7 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r1, #2 │ │ │ │ strbne r1, [r3, #8] │ │ │ │ @@ -248691,22 +248691,22 @@ │ │ │ │ mov r3, sl │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 3529e8 │ │ │ │ - ldrdeq r4, [r6], #-36 @ 0xffffffdc @ │ │ │ │ - @ instruction: 0x00548990 │ │ │ │ - subseq r8, r4, r4, lsr #19 │ │ │ │ + rsbeq r4, r6, r4, asr #5 │ │ │ │ + subseq r8, r4, r0, lsl #19 │ │ │ │ + @ instruction: 0x00548994 │ │ │ │ rsbseq r7, r3, r0, ror #8 │ │ │ │ - subseq r4, r3, r0, lsr ip │ │ │ │ - ldrsbeq r0, [fp], #-100 @ 0xffffff9c │ │ │ │ + subseq r4, r3, r0, lsr #24 │ │ │ │ + subseq r0, fp, r4, asr #13 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - subseq r8, r4, r0, lsr r9 │ │ │ │ + subseq r8, r4, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r8, [pc, #420] @ 2d42a8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #416] @ 2d42ac │ │ │ │ @@ -248715,15 +248715,15 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ add r3, r8, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ ldr r9, [pc, #372] @ 2d42b4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -248755,15 +248755,15 @@ │ │ │ │ ldr r2, [pc, #256] @ 2d42b8 │ │ │ │ ldr r1, [pc, #256] @ 2d42bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ bl 237e18 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r2, #8 │ │ │ │ @@ -248785,15 +248785,15 @@ │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [sl, #3992] @ 0xf98 │ │ │ │ mov r1, r5 │ │ │ │ ands r2, r3, #4 │ │ │ │ ldrne r3, [r4, #100] @ 0x64 │ │ │ │ movne r2, #2 │ │ │ │ strbne r2, [r3, #8] │ │ │ │ ldrne r3, [sl, #3992] @ 0xf98 │ │ │ │ @@ -248810,22 +248810,22 @@ │ │ │ │ mov r3, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 3529e8 │ │ │ │ - rsbeq r4, r6, r4, lsr r1 │ │ │ │ - ldrsheq r8, [r4], #-112 @ 0xffffff90 │ │ │ │ - subseq r8, r4, r4, lsl #16 │ │ │ │ + rsbeq r4, r6, r4, lsr #2 │ │ │ │ + subseq r8, r4, r0, ror #15 │ │ │ │ + ldrsheq r8, [r4], #-116 @ 0xffffff8c │ │ │ │ rsbseq r7, r3, r0, asr #5 │ │ │ │ - subseq r4, r3, r0, ror #20 │ │ │ │ - subseq r0, fp, r4, lsl #10 │ │ │ │ + subseq r4, r3, r0, asr sl │ │ │ │ + ldrsheq r0, [fp], #-68 @ 0xffffffbc │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - subseq r8, r4, r8, asr #14 │ │ │ │ + subseq r8, r4, r8, lsr r7 │ │ │ │ lsr r1, r2, #1 │ │ │ │ orrs r1, r1, r3, lsl #31 │ │ │ │ beq 2d4324 │ │ │ │ cmp r1, #10 │ │ │ │ beq 2d4304 │ │ │ │ cmp r1, #9 │ │ │ │ bhi 2d4334 │ │ │ │ @@ -248898,15 +248898,15 @@ │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mrclt 14, 5, fp, cr14, cr14, {5} │ │ │ │ andeq r0, r0, r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr r0, [pc, #4] @ 2d440c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ @ instruction: 0x006c1290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r1, [pc, #772] @ 2d472c │ │ │ │ ldr r2, [pc, #772] @ 2d4730 │ │ │ │ @@ -248986,28 +248986,28 @@ │ │ │ │ str fp, [sp] │ │ │ │ add fp, r9, #1744 @ 0x6d0 │ │ │ │ add fp, fp, #8 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r2, r8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r0, fp │ │ │ │ - bl 5427a8 │ │ │ │ + bl 54279c │ │ │ │ str r9, [sp, #28] │ │ │ │ ldr r9, [sp, #24] │ │ │ │ mvn r7, #0 │ │ │ │ mov r4, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ adds r2, r4, r8 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r0, fp │ │ │ │ adc r3, r9, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 54288c │ │ │ │ + bl 542880 │ │ │ │ ands r1, r0, r7, lsr #31 │ │ │ │ movne r7, r5 │ │ │ │ bne 2d45e4 │ │ │ │ eor r0, r0, #1 │ │ │ │ cmp r7, #0 │ │ │ │ movlt r0, #0 │ │ │ │ andge r0, r0, #1 │ │ │ │ @@ -249061,15 +249061,15 @@ │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia r7!, {r0, r1, r2, r3} │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 542bbc │ │ │ │ + bl 542bb0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r8 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 23544c │ │ │ │ @@ -249121,25 +249121,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #176] @ 2d4840 │ │ │ │ ldr r1, [pc, #176] @ 2d4844 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #144] @ 2d4848 │ │ │ │ ldr r1, [pc, #144] @ 2d484c │ │ │ │ ldr r3, [pc, #144] @ 2d4850 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov ip, #896 @ 0x380 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -249153,35 +249153,35 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r3, r6, ip, lsr #22 │ │ │ │ - subseq r4, r3, r4, lsr #9 │ │ │ │ - subseq pc, sl, r8, asr #30 │ │ │ │ - ldrsbeq r0, [r4], #-20 @ 0xffffffec │ │ │ │ - ldrsbeq sl, [r3], #-4 │ │ │ │ + rsbeq r3, r6, ip, lsl fp │ │ │ │ + @ instruction: 0x00534494 │ │ │ │ + subseq pc, sl, r8, lsr pc @ │ │ │ │ + subseq r0, r4, r4, asr #3 │ │ │ │ + subseq sl, r3, r4, asr #1 │ │ │ │ tstne r1, r4, lsr r2 │ │ │ │ andeq r0, r0, r0, asr #3 │ │ │ │ ldrdeq r0, [ip], #-228 @ 0xffffff1c @ │ │ │ │ - ldrheq r8, [r4], #-20 @ 0xffffffec │ │ │ │ + subseq r8, r4, r4, lsr #3 │ │ │ │ andeq r0, r0, r8, asr r6 │ │ │ │ @ instruction: 0x0071ae9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #120] @ 2d48f0 │ │ │ │ @@ -249191,41 +249191,41 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #84] @ 2d48fc │ │ │ │ ldr r2, [pc, #84] @ 2d4900 │ │ │ │ ldr r1, [pc, #84] @ 2d4904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58dec4 │ │ │ │ + bl 58deb4 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #872] @ 0x368 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r3, r6, ip, lsl sl │ │ │ │ - ldrsbeq r0, [r4], #-12 │ │ │ │ - ldrsbeq r9, [r3], #-252 @ 0xffffff04 │ │ │ │ + rsbeq r3, r6, ip, lsl #20 │ │ │ │ + subseq r0, r4, ip, asr #1 │ │ │ │ + subseq r9, r3, ip, asr #31 │ │ │ │ @ instruction: 0x000004bc │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - subseq r8, r4, r8, lsr #32 │ │ │ │ + subseq r8, r4, r8, lsl r0 │ │ │ │ sub r2, r2, #4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr ip, [pc, #84] @ 2d497c │ │ │ │ @@ -249266,15 +249266,15 @@ │ │ │ │ add r3, r9, #48 @ 0x30 │ │ │ │ add r7, pc, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr fp, [pc, #832] @ 2d4d14 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r3, [r0, #2592] @ 0xa20 │ │ │ │ ldr r2, [r0, #2596] @ 0xa24 │ │ │ │ cmp r3, #4194304 @ 0x400000 │ │ │ │ sbcs r1, r2, #0 │ │ │ │ bcc 2d4c80 │ │ │ │ @@ -249306,15 +249306,15 @@ │ │ │ │ add r0, r0, #88 @ 0x58 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r2, r7, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r4 │ │ │ │ bl 237e18 │ │ │ │ mov r6, r4 │ │ │ │ ldr r3, [pc, #672] @ 2d4d28 │ │ │ │ ldr r2, [pc, #672] @ 2d4d2c │ │ │ │ @@ -249323,67 +249323,67 @@ │ │ │ │ str r0, [r6, #1744]! @ 0x6d0 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldrd r8, [sl] │ │ │ │ add r6, r6, #8 │ │ │ │ strd r8, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 545214 │ │ │ │ + bl 545208 │ │ │ │ ldr r3, [pc, #632] @ 2d4d30 │ │ │ │ mov r8, #22 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #2080 @ 0x820 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r7, #132 @ 0x84 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [sp, #16] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #580] @ 2d4d34 │ │ │ │ add r2, r7, #180 @ 0xb4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r7, r4, #2256 @ 0x8d0 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r7 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #536] @ 2d4d38 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ ldr r3, [pc, #520] @ 2d4d3c │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1280 @ 0x500 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #1536 @ 0x600 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r7, #2 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ strb r7, [r3, #8] │ │ │ │ mov r3, r6 │ │ │ │ @@ -249402,44 +249402,44 @@ │ │ │ │ ldr r1, [pc, #372] @ 2d4d48 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #340] @ 2d4d4c │ │ │ │ ldr r1, [pc, #340] @ 2d4d50 │ │ │ │ add ip, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 352088 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d4c90 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ bic r3, r3, #4 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 54217c │ │ │ │ + b 542170 │ │ │ │ ldr ip, [pc, #268] @ 2d4d54 │ │ │ │ ldr r2, [pc, #268] @ 2d4d58 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, r9, #64 @ 0x40 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -249472,41 +249472,41 @@ │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r5 │ │ │ │ bl 2a9434 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ b 2d4bc0 │ │ │ │ - strdeq r3, [r6], #-140 @ 0xffffff74 @ │ │ │ │ - ldrsheq r7, [r4], #-248 @ 0xffffff08 │ │ │ │ - subseq r5, r4, ip, ror r4 │ │ │ │ + rsbeq r3, r6, ip, ror #17 │ │ │ │ + subseq r7, r4, r8, ror #31 │ │ │ │ + subseq r5, r4, ip, ror #8 │ │ │ │ rsbseq r6, r3, ip, lsr #20 │ │ │ │ - rsbeq r3, r6, r0, asr r8 │ │ │ │ - subseq pc, sl, r4, ror #24 │ │ │ │ - subseq r4, r3, r0, asr #3 │ │ │ │ + rsbeq r3, r6, r0, asr #16 │ │ │ │ + subseq pc, sl, r4, asr ip @ │ │ │ │ + ldrheq r4, [r3], #-16 │ │ │ │ rsbeq r0, ip, r4, asr #24 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - subseq r7, r4, r4, lsl #31 │ │ │ │ - subseq r7, r4, r8, lsl #29 │ │ │ │ - subseq r7, r4, r8, ror #28 │ │ │ │ + subseq r7, r4, r4, ror pc │ │ │ │ + subseq r7, r4, r8, ror lr │ │ │ │ + subseq r7, r4, r8, asr lr │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - ldrsheq r7, [r4], #-224 @ 0xffffff20 │ │ │ │ - ldrdeq r3, [r6], #-96 @ 0xffffffa0 @ │ │ │ │ - subseq r4, r3, r4, asr #32 │ │ │ │ - subseq pc, sl, r8, ror #21 │ │ │ │ - subseq r9, r3, ip, asr #24 │ │ │ │ - subseq r3, r5, r0, ror r2 │ │ │ │ - subseq r7, r4, r4, lsr #27 │ │ │ │ + subseq r7, r4, r0, ror #29 │ │ │ │ + rsbeq r3, r6, r0, asr #13 │ │ │ │ + subseq r4, r3, r4, lsr r0 │ │ │ │ + ldrsbeq pc, [sl], #-168 @ 0xffffff58 @ │ │ │ │ + subseq r9, r3, ip, lsr ip │ │ │ │ + subseq r3, r5, r0, ror #4 │ │ │ │ + @ instruction: 0x00547d94 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ - subseq r7, r4, ip, lsr sp │ │ │ │ + subseq r7, r4, ip, lsr #26 │ │ │ │ andeq r0, r0, pc, lsl #2 │ │ │ │ - ldrsheq r7, [r4], #-200 @ 0xffffff38 │ │ │ │ - subseq r7, r4, r4, lsl #27 │ │ │ │ + subseq r7, r4, r8, ror #25 │ │ │ │ + subseq r7, r4, r4, ror sp │ │ │ │ andeq r0, r0, r2, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2d4dd4 │ │ │ │ mov r4, r1 │ │ │ │ @@ -249515,75 +249515,75 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ strb r4, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r3, r6, r8, lsl #10 │ │ │ │ - subseq r7, r4, ip, lsl #24 │ │ │ │ - @ instruction: 0x00545090 │ │ │ │ + strdeq r3, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + ldrsheq r7, [r4], #-188 @ 0xffffff44 │ │ │ │ + subseq r5, r4, r0, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2d4e3c │ │ │ │ ldr r2, [pc, #68] @ 2d4e40 │ │ │ │ ldr r1, [pc, #68] @ 2d4e44 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #2916] @ 0xb64 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - @ instruction: 0x0066349c │ │ │ │ - subseq r7, r4, r0, lsr #23 │ │ │ │ - subseq r5, r4, r4, lsr #32 │ │ │ │ + rsbeq r3, r6, ip, lsl #9 │ │ │ │ + @ instruction: 0x00547b90 │ │ │ │ + subseq r5, r4, r4, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 2d4e94 │ │ │ │ ldr r2, [pc, #52] @ 2d4e98 │ │ │ │ ldr r1, [pc, #52] @ 2d4e9c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2381c4 │ │ │ │ - rsbeq r3, r6, r4, lsr r4 │ │ │ │ - subseq r7, r4, r8, lsr fp │ │ │ │ - ldrheq r4, [r4], #-252 @ 0xffffff04 │ │ │ │ + rsbeq r3, r6, r4, lsr #8 │ │ │ │ + subseq r7, r4, r8, lsr #22 │ │ │ │ + subseq r4, r4, ip, lsr #31 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #404] @ 2d5050 │ │ │ │ ldr r2, [pc, #404] @ 2d5054 │ │ │ │ @@ -249642,15 +249642,15 @@ │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ str r2, [r4, #2212] @ 0x8a4 │ │ │ │ beq 2d5020 │ │ │ │ mov r1, r3 │ │ │ │ smull r2, r3, ip, r1 │ │ │ │ add r1, pc, #160 @ 0xa0 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr r2, [pc, #168] @ 2d505c │ │ │ │ add r8, r8, sl │ │ │ │ ldr r3, [pc, #152] @ 2d5054 │ │ │ │ add r6, r6, #1 │ │ │ │ add r5, r5, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r6, r6, r9 │ │ │ │ @@ -249674,27 +249674,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ and r1, r1, #1 │ │ │ │ rsb r1, r1, #9 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ mov r2, r0 │ │ │ │ asr r3, r0, #31 │ │ │ │ add r1, pc, #12 │ │ │ │ ldrd r0, [r1] │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ b 2d4fac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ blcc fe987850 <__bss_end__@@Base+0xfdea6b1c> │ │ │ │ andeq r0, r0, r0 │ │ │ │ rsbseq r6, r3, r0, asr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r3, [r6], #-72 @ 0xffffffb8 @ │ │ │ │ + rsbeq r3, r6, r8, asr #9 │ │ │ │ rsbseq r6, r3, ip, lsr r4 │ │ │ │ ldrb r0, [r0, #1424] @ 0x590 │ │ │ │ eor r0, r0, #9 │ │ │ │ bx lr │ │ │ │ add r0, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r0, [r0, #4] │ │ │ │ bx lr │ │ │ │ @@ -250263,22 +250263,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2d5aac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d58ac │ │ │ │ add r3, r4, #65536 @ 0x10000 │ │ │ │ ldr r3, [r3, #2192] @ 0x890 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -250339,28 +250339,28 @@ │ │ │ │ b 2d5898 │ │ │ │ ldrb r7, [r4, #1425] @ 0x591 │ │ │ │ b 2d5898 │ │ │ │ ldr r0, [pc, #60] @ 2d5ab0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d58ac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [r3], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r5, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - rsbeq r2, r6, r8, lsr #21 │ │ │ │ + @ instruction: 0x00662a98 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, r3, r8, asr #22 │ │ │ │ strheq r3, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r4, r4, lsl r1 │ │ │ │ - subseq r7, r4, r8, lsr r0 │ │ │ │ + subseq r7, r4, r4, lsl #2 │ │ │ │ + subseq r7, r4, r8, lsr #32 │ │ │ │ │ │ │ │ 002d5ab4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #368] @ 2d5c3c │ │ │ │ @@ -250437,41 +250437,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2d5c60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d5b50 │ │ │ │ ldr r0, [pc, #60] @ 2d5c64 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d5b50 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r3, ip, lsr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r3, r4, lsl r9 │ │ │ │ - @ instruction: 0x00662898 │ │ │ │ + rsbeq r2, r6, r8, lsl #17 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, r3, r4, lsr #17 │ │ │ │ andeq r4, r0, r0, ror #8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, r4, r0, asr #29 │ │ │ │ - ldrsbeq r6, [r4], #-236 @ 0xffffff14 │ │ │ │ + ldrheq r6, [r4], #-224 @ 0xffffff20 │ │ │ │ + subseq r6, r4, ip, asr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0] │ │ │ │ sub sp, sp, #24 │ │ │ │ @@ -250499,17 +250499,17 @@ │ │ │ │ and r3, r3, #15 │ │ │ │ cmp r3, #15 │ │ │ │ bne 2d5cb8 │ │ │ │ ldrb r3, [r4, #373] @ 0x175 │ │ │ │ b 2d5d18 │ │ │ │ add r6, r4, #200 @ 0xc8 │ │ │ │ mov r1, r6 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ mov r0, r6 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #15 │ │ │ │ strb r2, [r4, #196] @ 0xc4 │ │ │ │ str r3, [r4, #2368] @ 0x940 │ │ │ │ b 2d5c98 │ │ │ │ ldrb r3, [r4, #629] @ 0x275 │ │ │ │ tst r3, #8 │ │ │ │ @@ -250534,30 +250534,30 @@ │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r3 │ │ │ │ bcc 2d5e60 │ │ │ │ add fp, r4, #8 │ │ │ │ mov r0, fp │ │ │ │ - bl 53d230 │ │ │ │ + bl 53d224 │ │ │ │ ldr r2, [pc, #248] @ 2d5e84 │ │ │ │ add sl, r4, #200 @ 0xc8 │ │ │ │ mov r3, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 53cf08 │ │ │ │ + bl 53cefc │ │ │ │ mov r1, #2 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r0, [r4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #196] @ 0xc4 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -250599,18 +250599,18 @@ │ │ │ │ ldr r0, [pc, #32] @ 2d5e90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #177 @ 0xb1 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r6, r4, ip, asr #27 │ │ │ │ - rsbeq r2, r6, ip, asr #10 │ │ │ │ + ldrheq r6, [r4], #-220 @ 0xffffff24 │ │ │ │ + rsbeq r2, r6, ip, lsr r5 │ │ │ │ + subseq r6, r4, r8, lsr #25 │ │ │ │ ldrheq r6, [r4], #-200 @ 0xffffff38 │ │ │ │ - subseq r6, r4, r8, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #65536 @ 0x10000 │ │ │ │ ldr r3, [r4, #2208] @ 0x8a0 │ │ │ │ ldr r2, [r4, #2212] @ 0x8a4 │ │ │ │ @@ -250621,22 +250621,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ add r6, r4, #2208 @ 0x8a0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldrd r2, [r6, #-8] │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldrd r2, [r6] │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr r1, [r4, #2216] @ 0x8a8 │ │ │ │ mov r0, r2 │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ ldr r3, [r4, #2228] @ 0x8b4 │ │ │ │ cmp r3, r0 │ │ │ │ bgt 2d5f30 │ │ │ │ ldr r3, [r4, #2232] @ 0x8b8 │ │ │ │ cmp r3, r0 │ │ │ │ blt 2d5f30 │ │ │ │ orr r0, r5, #9 │ │ │ │ @@ -250964,15 +250964,15 @@ │ │ │ │ bgt 2d6298 │ │ │ │ b 2d63cc │ │ │ │ mov r0, #0 │ │ │ │ b 2d63d0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r5, [r3], #-16 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r6, r4, asr #2 │ │ │ │ + rsbeq r2, r6, r4, lsr r1 │ │ │ │ rsbseq r5, lr, r4, ror #1 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ rsbseq r5, r3, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -251008,15 +251008,15 @@ │ │ │ │ bls 2d65bc │ │ │ │ mul r7, r6, r7 │ │ │ │ strh r3, [r5, #2] │ │ │ │ ldr r9, [r4, #184] @ 0xb8 │ │ │ │ lsr r7, r7, #3 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ ldrh r3, [r8, #10] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r2, #1 │ │ │ │ strheq r2, [r8, #10] │ │ │ │ beq 2d6510 │ │ │ │ ldr r2, [pc, #244] @ 2d65fc │ │ │ │ cmp r3, r2 │ │ │ │ @@ -251320,44 +251320,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ stm sp, {r5, r7} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2d6a30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 2d67e8 │ │ │ │ ldr r0, [pc, #68] @ 2d6a34 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r5, [r6, #4] │ │ │ │ b 2d67e8 │ │ │ │ rsbseq r4, r3, r0, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r3, r8, ror ip │ │ │ │ rsbseq r4, r3, r8, ror #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r1, r6, r3, asr fp │ │ │ │ + rsbeq r1, r6, r3, asr #22 │ │ │ │ rsbseq r4, r3, ip, asr #23 │ │ │ │ rsbseq r4, r3, r0, ror fp │ │ │ │ ldrheq r4, [r3], #-172 @ 0xffffff54 @ │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x00546190 │ │ │ │ - subseq r6, r4, ip, lsr #3 │ │ │ │ + subseq r6, r4, r0, lsl #3 │ │ │ │ + @ instruction: 0x0054619c │ │ │ │ add r3, r0, #2288 @ 0x8f0 │ │ │ │ ldrh r3, [r3, #14] │ │ │ │ tst r3, #1 │ │ │ │ beq 2d6a88 │ │ │ │ ldr r3, [r0, #2320] @ 0x910 │ │ │ │ str r3, [r1] │ │ │ │ ldr r3, [r0, #2316] @ 0x90c │ │ │ │ @@ -251426,15 +251426,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e2e54 │ │ │ │ - bl 54c244 │ │ │ │ + bl 54c234 │ │ │ │ ldrb r3, [r4, #1138] @ 0x472 │ │ │ │ ldr r2, [r4, #2344] @ 0x928 │ │ │ │ tst r3, #32 │ │ │ │ ldr r1, [r4, #2380] @ 0x94c │ │ │ │ bne 2d6cc0 │ │ │ │ cmp r2, #2 │ │ │ │ beq 2d6d2c │ │ │ │ @@ -251578,15 +251578,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ add r0, r0, #1 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ smulbb r6, fp, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ cmp r6, #16000 @ 0x3e80 │ │ │ │ ble 2d6e24 │ │ │ │ cmp sl, #0 │ │ │ │ beq 2d6c80 │ │ │ │ ldr r3, [pc, #828] @ 2d7128 │ │ │ │ @@ -251756,32 +251756,32 @@ │ │ │ │ strne r3, [r1] │ │ │ │ cmp r6, ip │ │ │ │ bne 2d7044 │ │ │ │ cmp r5, r0 │ │ │ │ blt 2d6c80 │ │ │ │ ldr r7, [sp, #16] │ │ │ │ mov r1, r7 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ mov r1, r7 │ │ │ │ ldr r4, [r4, #2328] @ 0x918 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add ip, r0, #1 │ │ │ │ sub ip, ip, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 236a84 │ │ │ │ b 2d6c80 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 2369dc │ │ │ │ b 2d6f08 │ │ │ │ ldrb r3, [r4, #2376] @ 0x948 │ │ │ │ cmp r3, r8 │ │ │ │ bne 2d6e3c │ │ │ │ @@ -251790,19 +251790,19 @@ │ │ │ │ bne 2d6e3c │ │ │ │ cmp sl, #0 │ │ │ │ beq 2d6e8c │ │ │ │ b 2d6e80 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r3, ip, asr #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r6, r4, r4, asr r0 │ │ │ │ + subseq r6, r4, r4, asr #32 │ │ │ │ eoreq r0, r0, r0, lsl #2 │ │ │ │ rsbseq r4, r3, r4, ror r7 │ │ │ │ - ldrsbeq r5, [r4], #-228 @ 0xffffff1c │ │ │ │ - ldrsbeq r5, [r4], #-212 @ 0xffffff2c │ │ │ │ + subseq r5, r4, r4, asr #29 │ │ │ │ + subseq r5, r4, r4, asr #27 │ │ │ │ @ instruction: 0xff0007ff │ │ │ │ │ │ │ │ 002d7130 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -252039,22 +252039,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 2d75d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d71a0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 2d7230 │ │ │ │ bne 2d71cc │ │ │ │ ldrb r3, [r5, #1172] @ 0x494 │ │ │ │ and r2, r6, #16 │ │ │ │ bic r3, r3, #16 │ │ │ │ @@ -252077,35 +252077,35 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2d6600 │ │ │ │ ldr r0, [pc, #88] @ 2d75dc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2d71a0 │ │ │ │ rsbseq r4, r3, r8, lsr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00734294 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r1, r6, r1, lsr #3 │ │ │ │ + @ instruction: 0x00661191 │ │ │ │ rsbseq r4, r3, r8, lsr #4 │ │ │ │ strdeq r0, [r2], r1 │ │ │ │ rsbseq r4, r3, ip, lsl #3 │ │ │ │ - rsbeq r1, r6, r0, lsl #2 │ │ │ │ + strdeq r1, [r6], #-0 @ │ │ │ │ rsbseq r4, r3, ip, lsl #2 │ │ │ │ - rsbeq r1, r6, r4, lsr r0 │ │ │ │ + rsbeq r1, r6, r4, lsr #32 │ │ │ │ @ instruction: 0x00734098 │ │ │ │ - rsbeq r1, r6, ip, lsr #32 │ │ │ │ + rsbeq r1, r6, ip, lsl r0 │ │ │ │ andeq r1, r0, r8, asr #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r5, [r4], #-96 @ 0xffffffa0 │ │ │ │ + subseq r5, r4, r0, ror #13 │ │ │ │ rsbseq r3, r3, ip, lsr #29 │ │ │ │ - subseq r5, r4, r8, lsr #13 │ │ │ │ + @ instruction: 0x00545698 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #200] @ 2d76c4 │ │ │ │ mov r5, r2 │ │ │ │ @@ -252346,15 +252346,15 @@ │ │ │ │ bgt 2d7838 │ │ │ │ b 2d7954 │ │ │ │ mov r0, #0 │ │ │ │ b 2d7958 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r3, r0, lsl ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, r6, r4, lsr #23 │ │ │ │ + @ instruction: 0x00660b94 │ │ │ │ rsbseq r3, lr, ip, asr #22 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ @ instruction: 0x00733a9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -252473,15 +252473,15 @@ │ │ │ │ bgt 2d7a3c │ │ │ │ b 2d7b50 │ │ │ │ mov r0, #0 │ │ │ │ b 2d7b54 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r3, ip, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, r6, r0, lsr #19 │ │ │ │ + @ instruction: 0x00660990 │ │ │ │ rsbseq r3, lr, r0, asr #18 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ rsbseq r3, r3, r0, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -252610,15 +252610,15 @@ │ │ │ │ bgt 2d7c38 │ │ │ │ b 2d7d74 │ │ │ │ mov r0, #0 │ │ │ │ b 2d7d78 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r3, r0, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, r6, r4, lsr #15 │ │ │ │ + @ instruction: 0x00660794 │ │ │ │ rsbseq r3, lr, ip, asr #14 │ │ │ │ strdeq pc, [r3], -ip │ │ │ │ rsbseq r3, r3, ip, ror r6 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ ldr r7, [pc, #332] @ 2d7f48 │ │ │ │ ldr lr, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ @@ -252717,15 +252717,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #2328] @ 0x918 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ bl 238564 │ │ │ │ mov r5, r0 │ │ │ │ - bl 54c244 │ │ │ │ + bl 54c234 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e1624 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e1624 │ │ │ │ lsr r4, r4, #24 │ │ │ │ lsr r3, r0, #22 │ │ │ │ @@ -252812,15 +252812,15 @@ │ │ │ │ movne r4, #0 │ │ │ │ bne 2d86e0 │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 238564 │ │ │ │ add r9, r6, #2288 @ 0x8f0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldrh r3, [r9, #14] │ │ │ │ tst r3, #1 │ │ │ │ mov r8, r1 │ │ │ │ ldrbne r1, [r6, #628] @ 0x274 │ │ │ │ ldrbeq r1, [r6, #372] @ 0x174 │ │ │ │ mov r7, r0 │ │ │ │ lsl r3, r1, #1 │ │ │ │ @@ -252884,15 +252884,15 @@ │ │ │ │ lsl r3, r3, #3 │ │ │ │ and r3, r3, #512 @ 0x200 │ │ │ │ and r0, r0, #256 @ 0x100 │ │ │ │ orr r0, r0, r3 │ │ │ │ orr r0, r0, r2 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ smulbb r3, r2, r0 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #1 │ │ │ │ ble 2d8098 │ │ │ │ cmp r3, #16000 @ 0x3e80 │ │ │ │ bgt 2d8098 │ │ │ │ @@ -252971,15 +252971,15 @@ │ │ │ │ str r2, [r6, #2416] @ 0x970 │ │ │ │ strb r0, [r6, #2402] @ 0x962 │ │ │ │ strb r1, [r6, #2403] @ 0x963 │ │ │ │ ldr r2, [pc, #2996] @ 2d8f30 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr r2, [r6, #2408] @ 0x968 │ │ │ │ cmp r0, r2 │ │ │ │ ldr r2, [r6, #2412] @ 0x96c │ │ │ │ sbcs r2, r1, r2 │ │ │ │ ldr r2, [r6, #4] │ │ │ │ add r2, r2, r5, lsl #2 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -253112,31 +253112,31 @@ │ │ │ │ add r6, r6, r3 │ │ │ │ add r9, r9, #4 │ │ │ │ bge 2d8004 │ │ │ │ ldr r3, [fp, #4] │ │ │ │ b 2d842c │ │ │ │ mov r0, #1 │ │ │ │ str r4, [r6, #2344] @ 0x928 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #2412] @ 2d8f30 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ add r5, r6, #2416 @ 0x970 │ │ │ │ cmp r4, #0 │ │ │ │ strd r0, [r5, #-8] │ │ │ │ bne 2d86e0 │ │ │ │ mov sl, #1 │ │ │ │ b 2d80f4 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [r6, #2344] @ 0x928 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #2360] @ 2d8f30 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ add r4, r6, #2416 @ 0x970 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ ldr r0, [r6, #2328] @ 0x918 │ │ │ │ bl 238564 │ │ │ │ ldr r5, [r6, #2388] @ 0x954 │ │ │ │ cmp r5, #0 │ │ │ │ mov r8, r0 │ │ │ │ @@ -253621,23 +253621,23 @@ │ │ │ │ str r7, [sp, #4] │ │ │ │ ldr r3, [r6, #184] @ 0xb8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ sub r3, r3, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ - bl 54288c │ │ │ │ + bl 542880 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54288c │ │ │ │ + bl 542880 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ orr r1, r3, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ cmp r4, #2048 @ 0x800 │ │ │ │ bge 2d8e00 │ │ │ │ asr r3, r4, #5 │ │ │ │ add r3, r3, #608 @ 0x260 │ │ │ │ @@ -253712,34 +253712,34 @@ │ │ │ │ sub r3, r9, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #8 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 5427a8 │ │ │ │ + bl 54279c │ │ │ │ str r0, [sp, #32] │ │ │ │ b 2d8bfc │ │ │ │ @ instruction: 0x00733498 │ │ │ │ rsbseq r3, r3, r4, lsr #8 │ │ │ │ rsbseq r3, r3, ip, asr r3 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ rsbseq r2, r3, r8, asr #26 │ │ │ │ - rsbeq pc, r5, lr, ror #23 │ │ │ │ - @ instruction: 0x0065fa98 │ │ │ │ + ldrdeq pc, [r5], #-190 @ 0xffffff42 @ │ │ │ │ + rsbeq pc, r5, r8, lsl #21 │ │ │ │ ldrdeq ip, [fp], #-188 @ 0xffffff44 @ │ │ │ │ rsbeq ip, fp, r0, asr #17 │ │ │ │ rsbseq r2, r3, r8, lsl #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, sl, lsl #2 │ │ │ │ - rsbeq pc, r5, ip, ror #5 │ │ │ │ - rsbeq pc, r5, ip, lsl #3 │ │ │ │ - rsbeq pc, r5, ip, lsr r1 @ │ │ │ │ - subseq r3, r4, r8, lsr #17 │ │ │ │ - ldrsbeq r3, [r4], #-148 @ 0xffffff6c │ │ │ │ + ldrdeq pc, [r5], #-44 @ 0xffffffd4 @ │ │ │ │ + rsbeq pc, r5, ip, ror r1 @ │ │ │ │ + rsbeq pc, r5, ip, lsr #2 │ │ │ │ + @ instruction: 0x00543898 │ │ │ │ + subseq r3, r4, r4, asr #19 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2356] @ 0x934 │ │ │ │ ldr r0, [r5] │ │ │ │ lsl r3, r3, #2 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1e1180 │ │ │ │ mov r7, #1 │ │ │ │ @@ -253751,15 +253751,15 @@ │ │ │ │ b 2d8bfc │ │ │ │ sub r9, r9, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, r7 │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 54288c │ │ │ │ + bl 542880 │ │ │ │ mov r1, r0 │ │ │ │ b 2d8ddc │ │ │ │ cmp r8, #0 │ │ │ │ blt 2d8fe4 │ │ │ │ sub r4, r4, r8 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -254068,15 +254068,15 @@ │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq lr, r5, r4, ror #30 │ │ │ │ + rsbeq lr, r5, r4, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 2d92bc │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -254193,15 +254193,15 @@ │ │ │ │ eor ip, ip, lr │ │ │ │ and ip, ip, r4 │ │ │ │ eor ip, ip, lr │ │ │ │ str ip, [r5, r1, lsl #2] │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -254261,29 +254261,29 @@ │ │ │ │ ldr r1, [r0, #2368] @ 0x940 │ │ │ │ mov r5, #0 │ │ │ │ orr r1, r1, r4 │ │ │ │ mov r4, #1 │ │ │ │ str r1, [r0, #2368] @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ b 2d9688 │ │ │ │ ldr lr, [pc, #40] @ 2d97cc │ │ │ │ ldr r5, [sp, #32] │ │ │ │ add lr, pc, lr │ │ │ │ and r5, r5, #15 │ │ │ │ add lr, lr, r5, lsl #2 │ │ │ │ ldr r6, [lr, #56] @ 0x38 │ │ │ │ ldrb r5, [r0, #885] @ 0x375 │ │ │ │ ldrb lr, [r0, #890] @ 0x37a │ │ │ │ b 2d960c │ │ │ │ - rsbeq lr, r5, r0, ror #27 │ │ │ │ - rsbeq lr, r5, r0, ror #26 │ │ │ │ - rsbeq lr, r5, r8, ror ip │ │ │ │ - rsbeq lr, r5, r4, lsl ip │ │ │ │ + ldrdeq lr, [r5], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq lr, r5, r0, asr sp │ │ │ │ + rsbeq lr, r5, r8, ror #24 │ │ │ │ + rsbeq lr, r5, r4, lsl #24 │ │ │ │ b 2d94c8 │ │ │ │ │ │ │ │ 002d97d4 : │ │ │ │ cmp r1, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxge lr │ │ │ │ @@ -254311,21 +254311,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ │ │ │ │ 002d9840 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 54217c │ │ │ │ + b 542170 │ │ │ │ │ │ │ │ 002d9850 : │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - b 54217c │ │ │ │ + b 542170 │ │ │ │ │ │ │ │ 002d9860 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, #0 │ │ │ │ @@ -254543,41 +254543,41 @@ │ │ │ │ streq r2, [r4, #184] @ 0xb8 │ │ │ │ strb r3, [r9, #2240] @ 0x8c0 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9be4 │ │ │ │ ldr r0, [pc, #504] @ 2d9dcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 54e100 │ │ │ │ + bl 54e0f0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2d9d84 │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ add r3, sp, #16 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #476] @ 2d9dd0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r8, r4, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 53c87c │ │ │ │ + bl 53c870 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ bne 2d9d08 │ │ │ │ ldrb r3, [r4, #2428] @ 0x97c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9d50 │ │ │ │ mov r0, r8 │ │ │ │ bl 492748 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7f9338 │ │ │ │ + bl 7f9328 │ │ │ │ mov r0, r8 │ │ │ │ - bl 542bbc │ │ │ │ + bl 542bb0 │ │ │ │ ldr r3, [pc, #396] @ 2d9dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [r4, #2420] @ 0x974 │ │ │ │ ldr r3, [pc, #384] @ 2d9dd8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #2208] @ 0x8a0 │ │ │ │ @@ -254591,23 +254591,23 @@ │ │ │ │ str r0, [r4, #4] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2d9d34 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2d9d18 │ │ │ │ - bl 536674 │ │ │ │ + bl 536668 │ │ │ │ add r4, r4, #2416 @ 0x970 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ orr r3, r3, r3, lsl #8 │ │ │ │ mov r0, r8 │ │ │ │ strh r3, [r4, #10] │ │ │ │ - bl 54217c │ │ │ │ + bl 542170 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #292] @ 2d9de8 │ │ │ │ ldr r3, [pc, #248] @ 2d9dc0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -254621,15 +254621,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r2, #1048576 @ 0x100000 │ │ │ │ mov r3, #1 │ │ │ │ b 2d9b98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ mov r0, #0 │ │ │ │ b 2d9cbc │ │ │ │ ldr r2, [pc, #204] @ 2d9dec │ │ │ │ ldr r3, [pc, #204] @ 2d9df0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r9, #2192] @ 0x890 │ │ │ │ @@ -254648,79 +254648,79 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r0 │ │ │ │ b 2d9c28 │ │ │ │ ldr r3, [pc, #124] @ 2d9e08 │ │ │ │ ldr ip, [pc, #124] @ 2d9e0c │ │ │ │ ldr r1, [pc, #124] @ 2d9e10 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2d9e14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2d9d10 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, lr, r0, lsr r9 │ │ │ │ @ instruction: 0x0073199c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r3, r8, ror #18 │ │ │ │ rsbseq r1, lr, ip, lsl #17 │ │ │ │ - @ instruction: 0x00543098 │ │ │ │ - subseq r3, r4, r8, rrx │ │ │ │ + subseq r3, r4, r8, lsl #1 │ │ │ │ + subseq r3, r4, r8, asr r0 │ │ │ │ rsbeq fp, fp, r4, lsr fp │ │ │ │ @ instruction: 0xffffbae0 │ │ │ │ @ instruction: 0xffffcdd0 │ │ │ │ @ instruction: 0xffffbae4 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ rsbseq r1, r3, r8, lsr r7 │ │ │ │ @ instruction: 0xffffc16c │ │ │ │ @ instruction: 0xffffb178 │ │ │ │ @ instruction: 0xffffb31c │ │ │ │ @ instruction: 0xffffb158 │ │ │ │ - rsbeq lr, r5, ip, asr r6 │ │ │ │ - subseq lr, r2, r8, lsr #29 │ │ │ │ - subseq sl, sl, ip, asr r9 │ │ │ │ - rsbeq lr, r5, r4, lsr #12 │ │ │ │ - subseq r2, r4, r4, ror #29 │ │ │ │ - subseq r2, r4, ip, lsl #27 │ │ │ │ + rsbeq lr, r5, ip, asr #12 │ │ │ │ + @ instruction: 0x0052ee98 │ │ │ │ + subseq sl, sl, ip, asr #18 │ │ │ │ + rsbeq lr, r5, r4, lsl r6 │ │ │ │ + ldrsbeq r2, [r4], #-228 @ 0xffffff1c │ │ │ │ + subseq r2, r4, ip, ror sp │ │ │ │ @ instruction: 0x000008b9 │ │ │ │ │ │ │ │ 002d9e18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ mov r7, r3 │ │ │ │ mov r6, r0 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ ldr r3, [pc, #192] @ 2d9f08 │ │ │ │ ldr r2, [pc, #192] @ 2d9f0c │ │ │ │ ldr r1, [pc, #192] @ 2d9f10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #164] @ 2d9f14 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 2d9ef8 │ │ │ │ ldr r3, [pc, #148] @ 2d9f18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ str r3, [r7] │ │ │ │ ldr r7, [pc, #136] @ 2d9f1c │ │ │ │ @@ -254735,36 +254735,36 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #131072 @ 0x20000 │ │ │ │ mov r1, r5 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, r4 │ │ │ │ - bl 5432bc │ │ │ │ + bl 5432b0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r3, [pc, #36] @ 2d9f24 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #164 @ 0xa4 │ │ │ │ b 2d9e88 │ │ │ │ - rsbeq lr, r5, ip, ror #10 │ │ │ │ - subseq lr, r2, ip, lsr #27 │ │ │ │ - ldrsheq pc, [r2], #-40 @ 0xffffffd8 @ │ │ │ │ - subseq r1, r4, r4, asr #13 │ │ │ │ + rsbeq lr, r5, ip, asr r5 │ │ │ │ + @ instruction: 0x0052ed9c │ │ │ │ + subseq pc, r2, r8, ror #5 │ │ │ │ + ldrheq r1, [r4], #-100 @ 0xffffff9c │ │ │ │ strdeq fp, [fp], #-136 @ 0xffffff78 @ │ │ │ │ rsbeq fp, fp, r4, ror #17 │ │ │ │ - ldrsheq r2, [r4], #-220 @ 0xffffff24 │ │ │ │ + subseq r2, r4, ip, ror #27 │ │ │ │ rsbeq fp, fp, ip, ror r8 │ │ │ │ │ │ │ │ 002d9f28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -254796,45 +254796,45 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543164 │ │ │ │ + bl 543158 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2da078 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2da034 │ │ │ │ ldr r0, [pc, #236] @ 2da0cc │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 537c00 │ │ │ │ + bl 537bf4 │ │ │ │ ldr r2, [pc, #208] @ 2da0d0 │ │ │ │ ldr r3, [pc, #192] @ 2da0c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2da0bc │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ ldr r2, [pc, #168] @ 2da0d4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 537d00 │ │ │ │ + b 537cf4 │ │ │ │ ldr r2, [pc, #156] @ 2da0d8 │ │ │ │ ldr r3, [pc, #132] @ 2da0c4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -254853,31 +254853,31 @@ │ │ │ │ add r5, r5, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 537c00 │ │ │ │ + bl 537bf4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 537c94 │ │ │ │ + bl 537c88 │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 537d00 │ │ │ │ + bl 537cf4 │ │ │ │ b 2d9fcc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r1, [r3], #-64 @ 0xffffffc0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ - ldrsbeq r2, [r4], #-196 @ 0xffffff3c │ │ │ │ + subseq r2, r4, r4, asr #25 │ │ │ │ ldrsheq r1, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ rsbseq r1, r3, r0, asr #7 │ │ │ │ - subseq sl, r8, r0, ror #7 │ │ │ │ + ldrsbeq sl, [r8], #-48 @ 0xffffffd0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #188] @ 2da1b4 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -254930,15 +254930,15 @@ │ │ │ │ rsbseq r1, lr, r4, lsr #17 │ │ │ │ rsbseq r1, r3, r4, ror #5 │ │ │ │ rsbseq r1, lr, r4, ror #16 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, lsr #11 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ rsbseq r1, lr, r0, lsl #16 │ │ │ │ - b 7d1f80 │ │ │ │ + b 7d1f70 │ │ │ │ │ │ │ │ 002da1d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r4, r1, #0 │ │ │ │ @@ -255066,17 +255066,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2da3d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r1, lr, r0, ror r6 │ │ │ │ - rsbeq lr, r5, r4, asr #2 │ │ │ │ - subseq r2, r4, r4, asr r9 │ │ │ │ - subseq r2, r4, ip, ror #18 │ │ │ │ + rsbeq lr, r5, r4, lsr r1 │ │ │ │ + subseq r2, r4, r4, asr #18 │ │ │ │ + subseq r2, r4, ip, asr r9 │ │ │ │ │ │ │ │ 002da3dc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [pc, #164] @ 2da498 │ │ │ │ @@ -255119,17 +255119,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #126 @ 0x7e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r1, lr, r8, lsr #11 │ │ │ │ - rsbeq lr, r5, ip, ror r0 │ │ │ │ - subseq r2, r4, ip, lsl #17 │ │ │ │ - subseq r2, r4, r0, asr #17 │ │ │ │ + rsbeq lr, r5, ip, rrx │ │ │ │ + subseq r2, r4, ip, ror r8 │ │ │ │ + ldrheq r2, [r4], #-128 @ 0xffffff80 │ │ │ │ │ │ │ │ 002da4a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #100] @ 2da524 │ │ │ │ @@ -255258,15 +255258,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r0, [pc, #4] @ 2da6b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq fp, fp, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r5, r0, #69632 @ 0x11000 │ │ │ │ ldr r3, [r5, #364] @ 0x16c │ │ │ │ @@ -255353,15 +255353,15 @@ │ │ │ │ asr fp, fp, #3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 2d6744 │ │ │ │ mul r1, fp, r8 │ │ │ │ bic r0, r7, #-134217728 @ 0xf8000000 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ subs r4, r1, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 2da91c │ │ │ │ mov r2, #9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 2d5078 │ │ │ │ @@ -255400,15 +255400,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 2da85c │ │ │ │ ldr r0, [pc, #120] @ 2da958 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ mov fp, #15 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 2da77c │ │ │ │ mov fp, #8 │ │ │ │ str fp, [sp, #4] │ │ │ │ b 2da77c │ │ │ │ mov fp, #16 │ │ │ │ @@ -255419,24 +255419,24 @@ │ │ │ │ b 2da77c │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ bl 2d5078 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r4 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 2d6744 │ │ │ │ b 2da83c │ │ │ │ rsbseq r0, r3, ip, lsl sp │ │ │ │ bicseq r0, pc, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r2, r4, r8, lsl #9 │ │ │ │ + subseq r2, r4, r8, ror r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3024] @ 0xbd0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #332] @ 2daac4 │ │ │ │ sub sp, sp, #1040 @ 0x410 │ │ │ │ @@ -255608,35 +255608,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #188] @ 2dacf0 │ │ │ │ ldr r1, [pc, #188] @ 2dacf4 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #156] @ 2dacf8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r1, [pc, #140] @ 2dacfc │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #5 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #67] @ 0x43 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #112] @ 2dad00 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #768 @ 0x300 │ │ │ │ @@ -255655,58 +255655,58 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sp, r5, r4, lsr pc │ │ │ │ - subseq lr, r2, r0 │ │ │ │ - subseq r9, sl, r4, lsr #21 │ │ │ │ - subseq r9, r3, ip, lsr #26 │ │ │ │ - subseq r3, r3, r8, lsr #24 │ │ │ │ + rsbeq sp, r5, r4, lsr #30 │ │ │ │ + ldrsheq sp, [r2], #-240 @ 0xffffff10 │ │ │ │ + @ instruction: 0x005a9a94 │ │ │ │ + subseq r9, r3, ip, lsl sp │ │ │ │ + subseq r3, r3, r8, lsl ip │ │ │ │ andeq r0, r0, r0, lsl r6 │ │ │ │ rsbseq r5, r1, r0, ror #5 │ │ │ │ - ldrsbeq r2, [r4], #-4 │ │ │ │ + subseq r2, r4, r4, asr #1 │ │ │ │ andeq r0, r0, r0, ror #1 │ │ │ │ andeq r0, r0, r4, ror r0 │ │ │ │ subpl r1, r6, r2 │ │ │ │ ldr r2, [pc, #12] @ 2dad24 │ │ │ │ ldr r1, [pc, #12] @ 2dad28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 58e728 │ │ │ │ - subseq r2, r4, r4, ror r0 │ │ │ │ - @ instruction: 0x00542094 │ │ │ │ + b 58e718 │ │ │ │ + subseq r2, r4, r4, rrx │ │ │ │ + subseq r2, r4, r4, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #68] @ 2dad88 │ │ │ │ ldr r2, [pc, #68] @ 2dad8c │ │ │ │ ldr r1, [pc, #68] @ 2dad90 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ ldr r0, [r4, #4072] @ 0xfe8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 2381c4 │ │ │ │ - strdeq sp, [r5], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r2, r4, r8, rrx │ │ │ │ - subseq r2, r4, ip, ror r0 │ │ │ │ + rsbeq sp, r5, ip, ror #27 │ │ │ │ + subseq r2, r4, r8, asr r0 │ │ │ │ + subseq r2, r4, ip, rrx │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #1080] @ 2db1e4 │ │ │ │ ldr lr, [pc, #1080] @ 2db1e8 │ │ │ │ ldr ip, [pc, #1080] @ 2db1ec │ │ │ │ @@ -255722,15 +255722,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r8, [pc, #1020] @ 2db1f8 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r0, #65536 @ 0x10000 │ │ │ │ ldr r9, [r7, #3992] @ 0xf98 │ │ │ │ mov r4, r0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2db1ac │ │ │ │ @@ -255745,15 +255745,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [pc, #960] @ 2db204 │ │ │ │ beq 2db1d4 │ │ │ │ ldr r0, [pc, #956] @ 2db208 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ add r2, r7, #3984 @ 0xf90 │ │ │ │ ldr r3, [pc, #944] @ 2db20c │ │ │ │ ldr r1, [pc, #932] @ 2db204 │ │ │ │ ldrh r2, [r2, #12] │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ movne r3, #1 │ │ │ │ @@ -255813,15 +255813,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, r6 │ │ │ │ ldr r2, [r9, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ bl 237e18 │ │ │ │ str r0, [r4, #4072] @ 0xfe8 │ │ │ │ ldrb r3, [r7, #4000] @ 0xfa0 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -255840,87 +255840,87 @@ │ │ │ │ add fp, r7, #60 @ 0x3c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #24] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #608] @ 2db234 │ │ │ │ add sl, r4, #68608 @ 0x10c00 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2de45c │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, sl, #976 @ 0x3d0 │ │ │ │ bl 2e01b8 │ │ │ │ ldr r0, [pc, #580] @ 2db238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r2, [pc, #572] @ 2db23c │ │ │ │ ldr r1, [pc, #572] @ 2db240 │ │ │ │ add ip, r7, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ add r7, r7, #80 @ 0x50 │ │ │ │ str r0, [sp, #28] │ │ │ │ bl 2de518 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ str fp, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #508] @ 2db244 │ │ │ │ mov r2, r9 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [pc, #500] @ 2db248 │ │ │ │ add r1, pc, r1 │ │ │ │ add r7, r4, #69632 @ 0x11000 │ │ │ │ add r7, r7, #152 @ 0x98 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #472] @ 2db24c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r2, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 5822a0 │ │ │ │ + bl 582290 │ │ │ │ ldr r2, [pc, #444] @ 2db250 │ │ │ │ ldr r3, [pc, #444] @ 2db254 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r2, [pc, #408] @ 2db258 │ │ │ │ add fp, sl, #1008 @ 0x3f0 │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53cf08 │ │ │ │ + bl 53cefc │ │ │ │ mov r2, #8 │ │ │ │ add r3, r6, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529e8 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ @@ -255938,36 +255938,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ strb r3, [lr, #61] @ 0x3d │ │ │ │ mov r2, r3 │ │ │ │ add r0, sl, #944 @ 0x3b0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ b 2daec0 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ cmp r3, #15 │ │ │ │ bhi 2daea4 │ │ │ │ ldr r0, [pc, #244] @ 2db260 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [r4, #1924] @ 0x784 │ │ │ │ b 2daea4 │ │ │ │ ldr r3, [pc, #224] @ 2db264 │ │ │ │ ldr ip, [pc, #224] @ 2db268 │ │ │ │ ldr r1, [pc, #224] @ 2db26c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #976 @ 0x3d0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2daec0 │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ ldr r1, [pc, #72] @ 2db204 │ │ │ │ ldr r3, [pc, #76] @ 2db20c │ │ │ │ cmp r2, r3 │ │ │ │ cmpne r2, r1 │ │ │ │ @@ -255975,68 +255975,68 @@ │ │ │ │ moveq r3, #0 │ │ │ │ b 2dae70 │ │ │ │ ldr r2, [pc, #52] @ 2db20c │ │ │ │ add r3, r7, #3984 @ 0xf90 │ │ │ │ strh r2, [r3, #12] │ │ │ │ b 2dae78 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x0065dd94 │ │ │ │ + rsbeq sp, r5, r4, lsl #27 │ │ │ │ rsbseq r0, r3, r4, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r1, r4, r8, ror #31 │ │ │ │ - ldrsheq r1, [r4], #-252 @ 0xffffff04 │ │ │ │ + ldrsbeq r1, [r4], #-248 @ 0xffffff08 │ │ │ │ + subseq r1, r4, ip, ror #31 │ │ │ │ rsbseq r0, r3, r4, lsl #12 │ │ │ │ - subseq r1, r4, r4, asr #31 │ │ │ │ - ldrheq r1, [r4], #-248 @ 0xffffff08 │ │ │ │ - andeq r5, r0, r9, asr r1 │ │ │ │ + ldrheq r1, [r4], #-244 @ 0xffffff0c │ │ │ │ subseq r1, r4, r8, lsr #31 │ │ │ │ + andeq r5, r0, r9, asr r1 │ │ │ │ + @ instruction: 0x00541f98 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ rsbseq r0, r3, r4, lsr r5 │ │ │ │ - rsbeq sp, r5, r4, lsl #24 │ │ │ │ - ldrsbeq sp, [r2], #-192 @ 0xffffff40 │ │ │ │ - subseq r9, sl, r4, ror r7 │ │ │ │ + strdeq sp, [r5], #-180 @ 0xffffff4c @ │ │ │ │ + subseq sp, r2, r0, asr #25 │ │ │ │ + subseq r9, sl, r4, ror #14 │ │ │ │ @ instruction: 0xfffffb44 │ │ │ │ @ instruction: 0xfffff5d4 │ │ │ │ - rsbeq sp, r5, r4, lsr #23 │ │ │ │ - subseq sp, r2, r0, ror ip │ │ │ │ - subseq r9, sl, r8, lsl #14 │ │ │ │ - subseq r1, r4, ip, asr #29 │ │ │ │ - @ instruction: 0x00540f98 │ │ │ │ + @ instruction: 0x0065db94 │ │ │ │ + subseq sp, r2, r0, ror #24 │ │ │ │ + ldrsheq r9, [sl], #-104 @ 0xffffff98 │ │ │ │ + ldrheq r1, [r4], #-236 @ 0xffffff14 │ │ │ │ + subseq r0, r4, r8, lsl #31 │ │ │ │ + subseq r0, r4, r8, ror pc │ │ │ │ subseq r0, r4, r8, lsl #31 │ │ │ │ - @ instruction: 0x00540f98 │ │ │ │ - ldrsheq r8, [r6], #-160 @ 0xffffff60 │ │ │ │ + subseq r8, r6, r0, ror #21 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ ldrdeq sl, [fp], #-140 @ 0xffffff74 @ │ │ │ │ - subseq r1, r4, r4, lsl lr │ │ │ │ - ldrsbeq r1, [r4], #-216 @ 0xffffff28 │ │ │ │ + subseq r1, r4, r4, lsl #28 │ │ │ │ + subseq r1, r4, r8, asr #27 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ - subseq r1, r4, r0, lsl sp │ │ │ │ - strheq sp, [r5], #-152 @ 0xffffff68 @ │ │ │ │ - ldrheq r1, [r4], #-192 @ 0xffffff40 │ │ │ │ - @ instruction: 0x00541c94 │ │ │ │ + subseq r1, r4, r0, lsl #26 │ │ │ │ + rsbeq sp, r5, r8, lsr #19 │ │ │ │ + subseq r1, r4, r0, lsr #25 │ │ │ │ + subseq r1, r4, r4, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 2db310 │ │ │ │ ldr r2, [pc, #136] @ 2db314 │ │ │ │ ldr r1, [pc, #136] @ 2db318 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #33 @ 0x21 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ add r3, r4, #69632 @ 0x11000 │ │ │ │ ldr r2, [r3, #360] @ 0x168 │ │ │ │ ldr r3, [r3, #356] @ 0x164 │ │ │ │ mov r0, r4 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ @@ -256050,30 +256050,30 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - strheq sp, [r5], #-136 @ 0xffffff78 @ │ │ │ │ - subseq r1, r4, ip, lsl fp │ │ │ │ - subseq r1, r4, ip, lsr fp │ │ │ │ + rsbeq sp, r5, r8, lsr #17 │ │ │ │ + subseq r1, r4, ip, lsl #22 │ │ │ │ + subseq r1, r4, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #60] @ 2db37c │ │ │ │ adds r2, r0, r2 │ │ │ │ add r0, r4, #68608 @ 0x10c00 │ │ │ │ adc r3, r1, #0 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e4f80 │ │ │ │ + bl 7e4f70 │ │ │ │ add r2, r4, #69632 @ 0x11000 │ │ │ │ ldr r3, [r2, #360] @ 0x168 │ │ │ │ ldr r1, [r2, #356] @ 0x164 │ │ │ │ orr r3, r3, #1 │ │ │ │ tst r3, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r2, #360] @ 0x168 │ │ │ │ @@ -256163,28 +256163,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2812] @ 2dc004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2db57c │ │ │ │ ldr r3, [pc, #2800] @ 2dc008 │ │ │ │ mov r6, #0 │ │ │ │ cmp r5, r6 │ │ │ │ cmpeq r4, r3 │ │ │ │ beq 2dbd80 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -256386,15 +256386,15 @@ │ │ │ │ ldr r3, [pc, #1984] @ 2dbffc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 2db454 │ │ │ │ ldr r0, [pc, #2028] @ 2dc03c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2db454 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #376] @ 0x178 │ │ │ │ subs r2, r4, #96 @ 0x60 │ │ │ │ b 2db7b4 │ │ │ │ add r0, r0, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #368] @ 0x170 │ │ │ │ @@ -256605,15 +256605,15 @@ │ │ │ │ b 2db45c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ ldr r7, [r0, #388] @ 0x184 │ │ │ │ mov r6, #0 │ │ │ │ b 2db45c │ │ │ │ add r0, r7, #69632 @ 0x11000 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 53d278 │ │ │ │ + bl 53d26c │ │ │ │ lsr r7, r0, #1 │ │ │ │ orr r7, r7, r1, lsl #31 │ │ │ │ lsr r6, r1, #1 │ │ │ │ b 2db45c │ │ │ │ mov r0, r7 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, #24 │ │ │ │ @@ -256833,15 +256833,15 @@ │ │ │ │ ldr r0, [pc, #296] @ 2dc060 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2db57c │ │ │ │ lsl r2, r1, #3 │ │ │ │ cmp r2, #0 │ │ │ │ mvn r0, r3, lsl #3 │ │ │ │ movle r1, #0 │ │ │ │ movgt r1, #1 │ │ │ │ ands r1, r1, r0, lsr #31 │ │ │ │ @@ -256874,46 +256874,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r0, r3, r4, asr r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r3, r4, asr #32 │ │ │ │ - rsbeq sp, r5, ip, lsl #2 │ │ │ │ + strdeq sp, [r5], #-12 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x000042bc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r1, [r4], #-156 @ 0xffffff64 │ │ │ │ + subseq r1, r4, ip, ror #19 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ rsbseq pc, r2, r8, ror lr @ │ │ │ │ andeq r1, r0, r0, lsr #8 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - @ instruction: 0x0065cf9a │ │ │ │ - @ instruction: 0x0065cf9c │ │ │ │ + rsbeq ip, r5, sl, lsl #31 │ │ │ │ + rsbeq ip, r5, ip, lsl #31 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ andeq r1, r0, ip, lsr #11 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ - strheq ip, [r5], #-252 @ 0xffffff04 @ │ │ │ │ + rsbeq ip, r5, ip, lsr #31 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - subseq r1, r4, ip, lsl #13 │ │ │ │ + subseq r1, r4, ip, ror r6 │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ andeq r1, r0, ip, ror #8 │ │ │ │ - rsbeq ip, r5, r8, lsl #22 │ │ │ │ + strdeq ip, [r5], #-168 @ 0xffffff58 @ │ │ │ │ andsne r0, r0, r0 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ - rsbeq ip, r5, sl, asr #19 │ │ │ │ - rsbeq ip, r5, r8, lsl #26 │ │ │ │ - subseq r1, r4, ip, ror r0 │ │ │ │ - ldrsheq r0, [r4], #-244 @ 0xffffff0c │ │ │ │ - rsbeq ip, r5, r8, ror fp │ │ │ │ - subseq fp, r3, ip, lsl r2 │ │ │ │ - subseq fp, r3, r0, lsr r2 │ │ │ │ + strheq ip, [r5], #-154 @ 0xffffff66 @ │ │ │ │ + strdeq ip, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + subseq r1, r4, ip, rrx │ │ │ │ + subseq r0, r4, r4, ror #31 │ │ │ │ + rsbeq ip, r5, r8, ror #22 │ │ │ │ + subseq fp, r3, ip, lsl #4 │ │ │ │ + subseq fp, r3, r0, lsr #4 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #4040] @ 2dd058 │ │ │ │ @@ -257850,27 +257850,27 @@ │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #424] @ 2dd108 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2dc148 │ │ │ │ sub r4, r4, #5888 @ 0x1700 │ │ │ │ orrs r4, r4, r5 │ │ │ │ bne 2dc0ec │ │ │ │ add r3, r6, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ ldrh r2, [r3, #12] │ │ │ │ @@ -257911,15 +257911,15 @@ │ │ │ │ beq 2dc300 │ │ │ │ b 2dc758 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ str r7, [r6, #388] @ 0x184 │ │ │ │ b 2dc0ec │ │ │ │ add r0, r6, #68608 @ 0x10c00 │ │ │ │ add r0, r0, #944 @ 0x3b0 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ ldr r2, [pc, #228] @ 2dd114 │ │ │ │ ldr r3, [pc, #40] @ 2dd05c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -257932,22 +257932,22 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r2, ip, lsr r3 @ │ │ │ │ rsbseq pc, r2, r8, lsl #6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, ip, ror r4 │ │ │ │ andeq r1, r0, r8, ror #13 │ │ │ │ @ instruction: 0xffffea78 │ │ │ │ - rsbeq ip, r5, lr, lsr r6 │ │ │ │ + rsbeq ip, r5, lr, lsr #12 │ │ │ │ andeq r1, r0, r3, lsl #8 │ │ │ │ @ instruction: 0xffffebfc │ │ │ │ - rsbeq ip, r5, r8, asr #12 │ │ │ │ - rsbeq ip, r5, sl, ror #13 │ │ │ │ - rsbeq ip, r5, lr, lsl #15 │ │ │ │ + rsbeq ip, r5, r8, lsr r6 │ │ │ │ + ldrdeq ip, [r5], #-106 @ 0xffffff96 @ │ │ │ │ + rsbeq ip, r5, lr, ror r7 │ │ │ │ rsbseq pc, r2, r4, lsr #2 │ │ │ │ - rsbeq ip, r5, r4, asr #14 │ │ │ │ + rsbeq ip, r5, r4, lsr r7 │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r0, r0, r9, asr #7 │ │ │ │ rsbseq pc, r2, r4 │ │ │ │ rsbseq lr, r2, r8, ror #30 │ │ │ │ rsbseq lr, r2, r8, lsr sp │ │ │ │ rsbseq lr, r2, r4, asr #25 │ │ │ │ rsbseq lr, r2, r0, ror ip │ │ │ │ @@ -257968,33 +257968,33 @@ │ │ │ │ rsbseq lr, r2, ip, asr #15 │ │ │ │ andeq r0, r3, r0, lsl #30 │ │ │ │ @ instruction: 0xf800000f │ │ │ │ rsbseq lr, r2, r8, lsl #14 │ │ │ │ rsbseq lr, r2, r0, ror #11 │ │ │ │ andeq r1, r0, r4, lsl #30 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq pc, [r3], #-252 @ 0xffffff04 @ │ │ │ │ + subseq pc, r3, ip, ror #31 │ │ │ │ andeq r5, r0, r9, asr r1 │ │ │ │ rsbseq lr, r2, r8, lsl r4 │ │ │ │ rsbseq lr, r2, ip, asr #7 │ │ │ │ mvnseq pc, #224, 30 @ 0x380 │ │ │ │ rsbseq lr, r2, r8, lsl r0 │ │ │ │ - subseq pc, r3, ip, ror #21 │ │ │ │ + ldrsbeq pc, [r3], #-172 @ 0xffffff54 @ │ │ │ │ andeq r0, r0, r7, asr #7 │ │ │ │ rsbseq sp, r2, r0, lsr #30 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbseq sp, r2, r4, lsl #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq pc, r3, ip, lsl r9 @ │ │ │ │ - rsbeq fp, r5, r4, ror r4 │ │ │ │ - strdeq fp, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq pc, r3, ip, ror #14 │ │ │ │ - ldrdeq fp, [r5], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r9, r3, r4, ror sl │ │ │ │ - subseq r9, r3, r8, lsl #21 │ │ │ │ + subseq pc, r3, ip, lsl #18 │ │ │ │ + rsbeq fp, r5, r4, ror #8 │ │ │ │ + rsbeq fp, r5, r8, ror #7 │ │ │ │ + subseq pc, r3, ip, asr r7 @ │ │ │ │ + rsbeq fp, r5, r0, asr #7 │ │ │ │ + subseq r9, r3, r4, ror #20 │ │ │ │ + subseq r9, r3, r8, ror sl │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldr r2, [pc, #-72] @ 2dd118 │ │ │ │ lsr r3, r7, #21 │ │ │ │ and r2, r2, r7, lsl #5 │ │ │ │ lsl r3, r3, #22 │ │ │ │ lsr r7, r7, #31 │ │ │ │ add r6, r6, #69632 @ 0x11000 │ │ │ │ @@ -258203,15 +258203,15 @@ │ │ │ │ ldr r0, [pc, #-896] @ 2dd120 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2dc148 │ │ │ │ add r6, r6, #1744 @ 0x6d0 │ │ │ │ lsr r2, r7, #16 │ │ │ │ ldr r1, [pc, #-936] @ 2dd124 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ mov r0, r6 │ │ │ │ bl 2d7130 │ │ │ │ @@ -258327,15 +258327,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2dc758 │ │ │ │ ldr r0, [pc, #-1380] @ 2dd138 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r3, [r6, #1920] @ 0x780 │ │ │ │ bic r1, r1, #-2147483648 @ 0x80000000 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, r1 │ │ │ │ bcc 2dc0ec │ │ │ │ ldr r3, [pc, #-1416] @ 2dd13c │ │ │ │ ldr r2, [r6, #1748] @ 0x6d4 │ │ │ │ @@ -258475,15 +258475,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2de13c │ │ │ │ ldr r0, [pc, #2204] @ 2de180 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r3, [pc, #2176] @ 2de178 │ │ │ │ ldr r4, [r8, r3] │ │ │ │ ldr r3, [r4] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 2dd9a4 │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ bne 2ddde0 │ │ │ │ @@ -258523,15 +258523,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2de13c │ │ │ │ ldr r0, [pc, #2028] @ 2de18c │ │ │ │ add r0, pc, r0 │ │ │ │ b 2dd8e4 │ │ │ │ ldr r0, [pc, #2020] @ 2de190 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4] │ │ │ │ b 2dd904 │ │ │ │ ldr sl, [r4, #1480] @ 0x5c8 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ add sl, sl, r6 │ │ │ │ mla sl, r9, sl, r7 │ │ │ │ add sl, fp, sl │ │ │ │ @@ -258564,15 +258564,15 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [pc, #1880] @ 2de198 │ │ │ │ lsr r1, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r3, [pc, #1820] @ 2de178 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 2dd904 │ │ │ │ cmp sl, #0 │ │ │ │ bne 2dd9fc │ │ │ │ ldrb r8, [r5, #3181] @ 0xc6d │ │ │ │ @@ -258939,15 +258939,15 @@ │ │ │ │ mla r2, r6, r8, r7 │ │ │ │ mul r3, r9, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ b 2ddb90 │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r0, [sl] │ │ │ │ add r8, r2, r3 │ │ │ │ bl 1e0f4c │ │ │ │ mov r9, r0 │ │ │ │ @@ -258957,15 +258957,15 @@ │ │ │ │ mla r2, r6, r9, r8 │ │ │ │ mul r3, sl, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54225c │ │ │ │ + bl 542250 │ │ │ │ b 2dddb8 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -259020,38 +259020,38 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r0, r7 │ │ │ │ str r7, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbseq sp, r2, r8, asr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r2, ip, lsl #24 │ │ │ │ - rsbeq fp, r5, ip, lsr #7 │ │ │ │ + @ instruction: 0x0065b39c │ │ │ │ andeq r5, r0, r6, asr #32 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbseq sp, r2, ip, lsr fp │ │ │ │ - subseq pc, r3, r8, asr r7 @ │ │ │ │ + subseq pc, r3, r8, asr #14 │ │ │ │ rsbseq sp, r2, r8, ror #21 │ │ │ │ rsbseq sp, r2, r0, lsl #21 │ │ │ │ - subseq pc, r3, r8, lsl #13 │ │ │ │ - subseq pc, r3, r0, asr r6 @ │ │ │ │ + subseq pc, r3, r8, ror r6 @ │ │ │ │ + subseq pc, r3, r0, asr #12 │ │ │ │ rsbseq sp, r2, r4, ror #19 │ │ │ │ - subseq pc, r3, r0, lsr r6 @ │ │ │ │ + subseq pc, r3, r0, lsr #12 │ │ │ │ rsbseq sp, r2, r4, lsl r6 │ │ │ │ - subseq pc, r3, ip, lsl #4 │ │ │ │ + ldrsheq pc, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ @ instruction: 0x0072d59c │ │ │ │ - ldrsbeq pc, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ - rsbeq sl, r5, r0, lsl #21 │ │ │ │ - subseq lr, r3, r0, ror sp │ │ │ │ + subseq pc, r3, ip, asr #3 │ │ │ │ + rsbeq sl, r5, r0, ror sl │ │ │ │ + subseq lr, r3, r0, ror #26 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ │ │ │ │ 002de1b8 : │ │ │ │ ldr r0, [pc, #4] @ 2de1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldrheq r0, [fp], #-148 @ 0xffffff6c │ │ │ │ + subseq r0, fp, r4, lsr #19 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ mvn r2, #0 │ │ │ │ cmp r3, #0 │ │ │ │ strb r2, [r0, #80] @ 0x50 │ │ │ │ beq 2de1f4 │ │ │ │ ldrb r2, [r0, #81] @ 0x51 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -259073,24 +259073,24 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #132] @ 2de2d0 │ │ │ │ ldr r1, [pc, #132] @ 2de2d4 │ │ │ │ add r4, r4, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r2, [r5, #96] @ 0x60 │ │ │ │ ldrb r3, [r0, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r2, r3 │ │ │ │ bne 2de2a4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, #12 │ │ │ │ @@ -259107,30 +259107,30 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq sl, r5, r4, asr #19 │ │ │ │ - ldrsheq sl, [r2], #-144 @ 0xffffff70 │ │ │ │ - @ instruction: 0x005a6494 │ │ │ │ - subseq sp, r3, r0, asr #26 │ │ │ │ - subseq lr, r3, r8, lsr lr │ │ │ │ + strheq sl, [r5], #-148 @ 0xffffff6c @ │ │ │ │ + subseq sl, r2, r0, ror #19 │ │ │ │ + subseq r6, sl, r4, lsl #9 │ │ │ │ + subseq sp, r3, r0, lsr sp │ │ │ │ + subseq lr, r3, r8, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2de304 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r7, fp, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #172] @ 2de3cc │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -259139,54 +259139,54 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #156] @ 2de3d0 │ │ │ │ ldr r1, [pc, #156] @ 2de3d4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #136] @ 2de3d8 │ │ │ │ ldr r1, [pc, #136] @ 2de3dc │ │ │ │ add r5, r5, #32 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr ip, [pc, #100] @ 2de3e0 │ │ │ │ ldr r1, [pc, #100] @ 2de3e4 │ │ │ │ add ip, pc, ip │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str ip, [r4, #88] @ 0x58 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #64] @ 2de3e8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #108] @ 0x6c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sl, r5, r8, asr #17 │ │ │ │ - subseq sl, r2, r4, ror #17 │ │ │ │ - subseq r6, sl, r4, lsl #7 │ │ │ │ - subseq sp, r3, r8, lsr ip │ │ │ │ - subseq sp, r3, ip, asr #24 │ │ │ │ - subseq lr, r3, r4, lsl sp │ │ │ │ + strheq sl, [r5], #-136 @ 0xffffff78 @ │ │ │ │ + ldrsbeq sl, [r2], #-132 @ 0xffffff7c │ │ │ │ + subseq r6, sl, r4, ror r3 │ │ │ │ + subseq sp, r3, r8, lsr #24 │ │ │ │ + subseq sp, r3, ip, lsr ip │ │ │ │ + subseq lr, r3, r4, lsl #26 │ │ │ │ ldrheq r1, [r1], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -259221,24 +259221,24 @@ │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 2de508 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 57e9fc │ │ │ │ + bl 57e9ec │ │ │ │ ldr ip, [pc, #124] @ 2de50c │ │ │ │ ldr r2, [pc, #124] @ 2de510 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #8 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #96] @ 2de514 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -259254,17 +259254,17 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq lr, r3, ip, lsl ip │ │ │ │ - rsbeq sl, r5, r8, asr r7 │ │ │ │ - ldrsheq sp, [r3], #-160 @ 0xffffff60 │ │ │ │ + subseq lr, r3, ip, lsl #24 │ │ │ │ + rsbeq sl, r5, r8, asr #14 │ │ │ │ + subseq sp, r3, r0, ror #21 │ │ │ │ rsbeq r7, fp, r0, lsr #10 │ │ │ │ │ │ │ │ 002de518 : │ │ │ │ strb r1, [r0, #96] @ 0x60 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ @@ -259302,23 +259302,23 @@ │ │ │ │ ldr r8, [pc, #180] @ 2de650 │ │ │ │ mov r3, #23 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r7 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r5, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add ip, sl, #60 @ 0x3c │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ ldr r8, [r0, #108] @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ blx r8 │ │ │ │ eor r0, r0, #1 │ │ │ │ @@ -259340,17 +259340,17 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq sl, r5, r4, ror #12 │ │ │ │ - subseq sp, r3, r4, lsl #20 │ │ │ │ - subseq sp, r3, ip, lsl #20 │ │ │ │ + rsbeq sl, r5, r4, asr r6 │ │ │ │ + ldrsheq sp, [r3], #-148 @ 0xffffff6c │ │ │ │ + ldrsheq sp, [r3], #-156 @ 0xffffff64 │ │ │ │ │ │ │ │ 002de654 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -259401,15 +259401,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7df6dc │ │ │ │ + b 7df6cc │ │ │ │ │ │ │ │ 002de730 : │ │ │ │ ldr r2, [r0, #68] @ 0x44 │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ mov r2, #0 │ │ │ │ @@ -259434,15 +259434,15 @@ │ │ │ │ addeq r3, r4, #72 @ 0x48 │ │ │ │ streq r3, [r4, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #4] │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7df6dc │ │ │ │ + b 7df6cc │ │ │ │ │ │ │ │ 002de7ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #484] @ 2de9a8 │ │ │ │ @@ -259467,20 +259467,20 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r7, #60 @ 0x3c │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr sl, [r5] │ │ │ │ mov r4, r5 │ │ │ │ mov r0, sl │ │ │ │ ldr r5, [r5, #4] │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r6, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2de86c │ │ │ │ ldr r2, [pc, #364] @ 2de9c0 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -259542,51 +259542,51 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #120] @ 2de9d4 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2de9d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 2de860 │ │ │ │ ldr r1, [pc, #76] @ 2de9dc │ │ │ │ ldr r0, [pc, #76] @ 2de9e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r6, #104] @ 0x68 │ │ │ │ b 2de860 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r8, lsr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r2, r0, lsr #24 │ │ │ │ - rsbeq sl, r5, r8, ror #7 │ │ │ │ - subseq sp, r3, ip, lsl #15 │ │ │ │ - subseq sp, r3, r0, lsr #15 │ │ │ │ + ldrdeq sl, [r5], #-56 @ 0xffffffc8 @ │ │ │ │ + subseq sp, r3, ip, ror r7 │ │ │ │ + @ instruction: 0x0053d790 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r2, r4, asr #22 │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, pc, r8, lsr #11 │ │ │ │ - subseq lr, r3, r0, lsr #14 │ │ │ │ - subseq r5, pc, r4, ror r5 @ │ │ │ │ - subseq lr, r3, ip, lsr #14 │ │ │ │ + @ instruction: 0x005f5598 │ │ │ │ + subseq lr, r3, r0, lsl r7 │ │ │ │ + subseq r5, pc, r4, ror #10 │ │ │ │ + subseq lr, r3, ip, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov sl, r2 │ │ │ │ ldr r2, [pc, #568] @ 2dec38 │ │ │ │ ldr r3, [pc, #568] @ 2dec3c │ │ │ │ @@ -259633,20 +259633,20 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 2debd4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 2deb8c │ │ │ │ ldr r6, [r4] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2deaa8 │ │ │ │ ldr r2, [pc, #364] @ 2dec58 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ @@ -259672,25 +259672,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #232] @ 2dec68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 2dea84 │ │ │ │ mov r5, r4 │ │ │ │ ldr r2, [pc, #212] @ 2dec6c │ │ │ │ ldr r3, [pc, #160] @ 2dec3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -259724,33 +259724,33 @@ │ │ │ │ movne r6, #1 │ │ │ │ bne 2dea44 │ │ │ │ mov r5, #1 │ │ │ │ b 2deb90 │ │ │ │ ldr r0, [pc, #76] @ 2dec70 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ b 2dea84 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq ip, [r2], #-152 @ 0xffffff68 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r2, r8, asr #19 │ │ │ │ - subseq lr, r3, r4, lsl #13 │ │ │ │ - rsbeq r0, r1, r0, lsl #27 │ │ │ │ - rsbeq sl, r5, r4, lsl #3 │ │ │ │ - subseq sp, r3, r0, lsr #10 │ │ │ │ - subseq sp, r3, r4, lsr r5 │ │ │ │ + subseq lr, r3, r4, ror r6 │ │ │ │ + rsbeq r0, r1, r0, ror sp │ │ │ │ + rsbeq sl, r5, r4, ror r1 │ │ │ │ + subseq sp, r3, r0, lsl r5 │ │ │ │ + subseq sp, r3, r4, lsr #10 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r3, ip, lsl r5 │ │ │ │ + subseq lr, r3, ip, lsl #10 │ │ │ │ rsbseq ip, r2, r4, ror #16 │ │ │ │ - @ instruction: 0x0053e49c │ │ │ │ + subseq lr, r3, ip, lsl #9 │ │ │ │ │ │ │ │ 002dec74 : │ │ │ │ eor r2, r2, #1 │ │ │ │ b 2de9e4 │ │ │ │ │ │ │ │ 002dec7c : │ │ │ │ mov r2, #0 │ │ │ │ @@ -259789,20 +259789,20 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r9, pc, r9 │ │ │ │ mov r6, #0 │ │ │ │ add r8, r8, #60 @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r7, [r4] │ │ │ │ mov r0, r7 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ mvneq r6, #0 │ │ │ │ beq 2ded68 │ │ │ │ ldr r3, [pc, #336] @ 2dee88 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ @@ -259859,48 +259859,48 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2dee9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ded44 │ │ │ │ mov r0, r4 │ │ │ │ b 2ded80 │ │ │ │ ldr r0, [pc, #68] @ 2deea0 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ded44 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r0, asr r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r2, r8, lsr r7 │ │ │ │ - rsbeq r9, r5, r4, lsl #30 │ │ │ │ - subseq sp, r3, r8, lsr #5 │ │ │ │ - ldrheq sp, [r3], #-44 @ 0xffffffd4 │ │ │ │ + strdeq r9, [r5], #-228 @ 0xffffff1c @ │ │ │ │ + @ instruction: 0x0053d298 │ │ │ │ + subseq sp, r3, ip, lsr #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r2, r4, ror r6 │ │ │ │ andeq r4, r0, r0, lsl #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r3, r8, lsr #5 │ │ │ │ - subseq lr, r3, r0, asr #5 │ │ │ │ + @ instruction: 0x0053e298 │ │ │ │ + ldrheq lr, [r3], #-32 @ 0xffffffe0 │ │ │ │ │ │ │ │ 002deea4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ @@ -259911,25 +259911,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #340] @ 2df044 │ │ │ │ ldr r2, [pc, #340] @ 2df048 │ │ │ │ ldr r1, [pc, #340] @ 2df04c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r6, [pc, #312] @ 2df050 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df030 │ │ │ │ ldr r2, [pc, #296] @ 2df054 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ @@ -259976,48 +259976,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2df068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 2def38 │ │ │ │ ldr r0, [pc, #80] @ 2df06c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ b 2def38 │ │ │ │ mvn r0, #0 │ │ │ │ b 2def48 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r8, lsr r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq r9, [r5], #-196 @ 0xffffff3c @ │ │ │ │ - @ instruction: 0x0053d090 │ │ │ │ - subseq sp, r3, r4, lsr #1 │ │ │ │ + rsbeq r9, r5, r4, ror #25 │ │ │ │ + subseq sp, r3, r0, lsl #1 │ │ │ │ + @ instruction: 0x0053d094 │ │ │ │ rsbseq ip, r2, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r2, ip, lsr #9 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r3, r4, asr #2 │ │ │ │ - subseq lr, r3, ip, ror #2 │ │ │ │ + subseq lr, r3, r4, lsr r1 │ │ │ │ + subseq lr, r3, ip, asr r1 │ │ │ │ │ │ │ │ 002df070 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #388] @ 2df20c │ │ │ │ @@ -260051,25 +260051,25 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #260] @ 2df21c │ │ │ │ ldr r2, [pc, #260] @ 2df220 │ │ │ │ ldr r1, [pc, #260] @ 2df224 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df0c4 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r7, [r2] │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ @@ -260098,44 +260098,44 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2df238 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2df0c8 │ │ │ │ ldr r0, [pc, #68] @ 2df23c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2df0c8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r4, ror r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r2, ip, asr r3 │ │ │ │ rsbseq ip, r2, ip, lsr #6 │ │ │ │ - rsbeq r9, r5, ip, asr #21 │ │ │ │ - subseq ip, r3, r8, ror #28 │ │ │ │ - subseq ip, r3, ip, ror lr │ │ │ │ + strheq r9, [r5], #-172 @ 0xffffff54 @ │ │ │ │ + subseq ip, r3, r8, asr lr │ │ │ │ + subseq ip, r3, ip, ror #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, asr #13 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq sp, [r3], #-252 @ 0xffffff04 │ │ │ │ - subseq lr, r3, r0 │ │ │ │ + subseq sp, r3, ip, asr #31 │ │ │ │ + ldrsheq sp, [r3], #-240 @ 0xffffff10 │ │ │ │ │ │ │ │ 002df240 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #412] @ 2df3f4 │ │ │ │ @@ -260155,20 +260155,20 @@ │ │ │ │ ldr r8, [pc, #372] @ 2df404 │ │ │ │ ldr r7, [pc, #372] @ 2df408 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r3, #23 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2df2ec │ │ │ │ ldr r2, [pc, #312] @ 2df40c │ │ │ │ ldr r0, [r4] │ │ │ │ ldr r2, [r9, r2] │ │ │ │ @@ -260215,53 +260215,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #128] @ 2df420 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ str sl, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2df424 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 2df2e4 │ │ │ │ ldr r1, [pc, #84] @ 2df428 │ │ │ │ ldr r0, [pc, #84] @ 2df42c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5, #104] @ 0x68 │ │ │ │ ldr r0, [r4] │ │ │ │ b 2df2e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r2, r4, lsr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r2, ip, lsl #3 │ │ │ │ - rsbeq r9, r5, r8, asr r9 │ │ │ │ - ldrsheq ip, [r3], #-204 @ 0xffffff34 │ │ │ │ - subseq ip, r3, r0, lsl sp │ │ │ │ + rsbeq r9, r5, r8, asr #18 │ │ │ │ + subseq ip, r3, ip, ror #25 │ │ │ │ + subseq ip, r3, r0, lsl #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsheq ip, [r2], #-12 @ │ │ │ │ andeq r1, r0, r8, ror r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq pc, lr, r0, asr #7 │ │ │ │ - subseq sp, r3, r0, ror #25 │ │ │ │ - subseq pc, lr, r4, lsl #7 │ │ │ │ - subseq sp, r3, r8, ror #25 │ │ │ │ + ldrheq pc, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ + ldrsbeq sp, [r3], #-192 @ 0xffffff40 │ │ │ │ + subseq pc, lr, r4, ror r3 @ │ │ │ │ + ldrsbeq sp, [r3], #-200 @ 0xffffff38 │ │ │ │ │ │ │ │ 002df430 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #328] @ 2df590 │ │ │ │ @@ -260290,15 +260290,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2df58c │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7df6dc │ │ │ │ + b 7df6cc │ │ │ │ ldr r2, [pc, #224] @ 2df5a4 │ │ │ │ ldr r3, [pc, #204] @ 2df594 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -260329,128 +260329,128 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2df5b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 2df48c │ │ │ │ ldr r0, [pc, #56] @ 2df5b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ b 2df48c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq fp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0072bf98 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r2, r8, ror #30 │ │ │ │ rsbseq fp, r2, r8, lsr pc │ │ │ │ andeq r3, r0, r8, ror #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq sp, [r3], #-200 @ 0xffffff38 │ │ │ │ - ldrheq sp, [r3], #-204 @ 0xffffff34 │ │ │ │ + subseq sp, r3, r8, lsr #25 │ │ │ │ + subseq sp, r3, ip, lsr #25 │ │ │ │ │ │ │ │ 002df5bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r1, [pc, #84] @ 2df634 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5802c4 │ │ │ │ + bl 5802b4 │ │ │ │ ldr ip, [pc, #68] @ 2df638 │ │ │ │ ldr r2, [pc, #68] @ 2df63c │ │ │ │ ldr r1, [pc, #68] @ 2df640 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r8, r9, r8, lsr r8 │ │ │ │ - strdeq r9, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - @ instruction: 0x0053c990 │ │ │ │ - subseq ip, r3, r4, lsr #19 │ │ │ │ + subseq r8, r9, r8, lsr #16 │ │ │ │ + rsbeq r9, r5, r0, ror #11 │ │ │ │ + subseq ip, r3, r0, lsl #19 │ │ │ │ + @ instruction: 0x0053c994 │ │ │ │ │ │ │ │ 002df644 : │ │ │ │ - b 5822a0 │ │ │ │ + b 582290 │ │ │ │ │ │ │ │ 002df648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r7, r2 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r1, [pc, #124] @ 2df6f0 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #116] @ 2df6f4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5802c4 │ │ │ │ + bl 5802b4 │ │ │ │ ldr ip, [pc, #104] @ 2df6f8 │ │ │ │ ldr r2, [pc, #104] @ 2df6fc │ │ │ │ ldr r1, [pc, #104] @ 2df700 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #72] @ 2df704 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5822a0 │ │ │ │ + bl 582290 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r8, r9, r4, lsr #15 │ │ │ │ + @ instruction: 0x00598794 │ │ │ │ rsbseq fp, r2, r0, lsl #27 │ │ │ │ - rsbeq r9, r5, r4, asr r5 │ │ │ │ + rsbeq r9, r5, r4, asr #10 │ │ │ │ + subseq ip, r3, r0, ror #17 │ │ │ │ ldrsheq ip, [r3], #-128 @ 0xffffff80 │ │ │ │ - subseq ip, r3, r0, lsl #18 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #300] @ 2df84c │ │ │ │ ldr r2, [pc, #300] @ 2df850 │ │ │ │ @@ -260509,41 +260509,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2df870 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2df75c │ │ │ │ ldr r0, [pc, #60] @ 2df874 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2df75c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq fp, [r2], #-204 @ 0xffffff34 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq fp, [r2], #-204 @ 0xffffff34 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x0072bc98 │ │ │ │ andeq r1, r0, ip, lsr #24 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldrdeq r6, [fp], #-36 @ 0xffffffdc @ │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, r4, asr #20 │ │ │ │ - subseq sp, r3, r0, ror #20 │ │ │ │ + subseq sp, r3, r4, lsr sl │ │ │ │ + subseq sp, r3, r0, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #320] @ 2df9d0 │ │ │ │ ldr ip, [pc, #320] @ 2df9d4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -260599,84 +260599,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2df9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 2df8d0 │ │ │ │ ldr r0, [pc, #68] @ 2df9f4 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #8] │ │ │ │ b 2df8d0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r2, ip, ror #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r2, ip, asr #22 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r2, r4, lsr #22 │ │ │ │ @ instruction: 0x000014bc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, r4, lsr #18 │ │ │ │ - subseq sp, r3, r0, asr #18 │ │ │ │ + subseq sp, r3, r4, lsl r9 │ │ │ │ + subseq sp, r3, r0, lsr r9 │ │ │ │ ldr r0, [pc, #8] @ 2dfa08 │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r6, fp, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2dfa7c │ │ │ │ ldr r2, [pc, #88] @ 2dfa80 │ │ │ │ ldr r1, [pc, #88] @ 2dfa84 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #60] @ 2dfa88 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ orr r2, r2, #1 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r9, r5, r0, lsr #4 │ │ │ │ - subseq r9, r2, r8, ror #3 │ │ │ │ - subseq r4, sl, ip, lsl #25 │ │ │ │ - subseq sp, r3, r0, ror #17 │ │ │ │ + rsbeq r9, r5, r0, lsl r2 │ │ │ │ + ldrsbeq r9, [r2], #-24 @ 0xffffffe8 │ │ │ │ + subseq r4, sl, ip, ror ip │ │ │ │ + ldrsbeq sp, [r3], #-128 @ 0xffffff80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #164] @ 2dfb48 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -260684,25 +260684,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #148] @ 2dfb4c │ │ │ │ ldr r1, [pc, #148] @ 2dfb50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #128] @ 2dfb54 │ │ │ │ ldr r1, [pc, #128] @ 2dfb58 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #189 @ 0xbd │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #96] @ 2dfb5c │ │ │ │ mov r6, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2de45c │ │ │ │ ldr r1, [pc, #76] @ 2dfb60 │ │ │ │ @@ -260716,20 +260716,20 @@ │ │ │ │ bl 292a4c │ │ │ │ mov r2, r6 │ │ │ │ add r1, r4, #784 @ 0x310 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 292bfc │ │ │ │ - rsbeq r9, r5, r8, lsr #3 │ │ │ │ - subseq r9, r2, r0, ror #2 │ │ │ │ - subseq r4, sl, r0, lsl #24 │ │ │ │ + @ instruction: 0x00659198 │ │ │ │ + subseq r9, r2, r0, asr r1 │ │ │ │ + ldrsheq r4, [sl], #-176 @ 0xffffff50 │ │ │ │ + subseq sp, r3, r8, asr r8 │ │ │ │ subseq sp, r3, r8, ror #16 │ │ │ │ - subseq sp, r3, r8, ror r8 │ │ │ │ - subseq sp, r3, ip, ror #16 │ │ │ │ + subseq sp, r3, ip, asr r8 │ │ │ │ andeq r0, r0, ip, asr #12 │ │ │ │ │ │ │ │ 002dfb64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -260990,22 +260990,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 2e0148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ b 2dfcc0 │ │ │ │ ldr r3, [pc, #400] @ 2e014c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -261023,22 +261023,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2e0150 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 2dfd80 │ │ │ │ ldr r3, [pc, #280] @ 2e0154 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2dfebc │ │ │ │ @@ -261055,69 +261055,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 2e0158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 2dfebc │ │ │ │ ldr r0, [pc, #160] @ 2e015c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 2dfdfc │ │ │ │ ldr r0, [pc, #140] @ 2e0160 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r6, [r4, #20] │ │ │ │ b 2dfd80 │ │ │ │ ldr r0, [pc, #120] @ 2e0164 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #24] │ │ │ │ b 2dfebc │ │ │ │ bl 1e3244 │ │ │ │ rsbseq fp, r2, r0, lsl #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r2, ip, ror #16 │ │ │ │ ldrsheq fp, [r2], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r8, r5, r4, ror #31 │ │ │ │ + ldrdeq r8, [r5], #-244 @ 0xffffff0c @ │ │ │ │ rsbseq fp, r2, r0, ror #14 │ │ │ │ rsbseq fp, r2, ip, lsl r7 │ │ │ │ rsbseq fp, r2, ip, ror #13 │ │ │ │ rsbseq fp, r2, r0, asr #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r2, r8, asr #12 │ │ │ │ rsbseq fp, r2, r0, ror #11 │ │ │ │ ldrheq fp, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ rsbseq fp, r2, r4, lsl #11 │ │ │ │ rsbseq fp, r2, ip, ror #9 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, r4, ror r4 │ │ │ │ + subseq sp, r3, r4, ror #8 │ │ │ │ andeq r3, r0, r0, ror #16 │ │ │ │ - @ instruction: 0x0053d39c │ │ │ │ + subseq sp, r3, ip, lsl #7 │ │ │ │ andeq r3, r0, r0, lsr #32 │ │ │ │ - subseq sp, r3, r8, asr #5 │ │ │ │ - subseq sp, r3, r8, lsl #7 │ │ │ │ - subseq sp, r3, ip, lsl r3 │ │ │ │ - ldrheq sp, [r3], #-32 @ 0xffffffe0 │ │ │ │ + ldrheq sp, [r3], #-40 @ 0xffffffd8 │ │ │ │ + subseq sp, r3, r8, ror r3 │ │ │ │ + subseq sp, r3, ip, lsl #6 │ │ │ │ + subseq sp, r3, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #752 @ 0x2f0 │ │ │ │ bl 2dfb64 │ │ │ │ @@ -261129,15 +261129,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r1, r0 │ │ │ │ str r1, [r4, #780] @ 0x30c │ │ │ │ ldr r0, [r4, #784] @ 0x310 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ │ │ │ │ 002e01b8 : │ │ │ │ mov r3, #1 │ │ │ │ str r1, [r0] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ str r3, [r0, #16] │ │ │ │ @@ -261232,50 +261232,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2e03d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e02a4 │ │ │ │ ldr r0, [pc, #72] @ 2e03d4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e02a4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r2, ip, lsr #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r2, ip, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r2, r0, asr r1 │ │ │ │ andeq r2, r0, ip, lsl r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, r8, lsr #4 │ │ │ │ - @ instruction: 0x0053d29c │ │ │ │ + subseq sp, r3, r8, lsl r2 │ │ │ │ + subseq sp, r3, ip, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #296] @ 2e0518 │ │ │ │ ldr lr, [pc, #296] @ 2e051c │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -261332,40 +261332,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e0538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e042c │ │ │ │ ldr r0, [pc, #56] @ 2e053c │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e042c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r2, ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r2, ip, ror #31 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq sl, [r2], #-248 @ 0xffffff08 @ │ │ │ │ andeq r3, r0, r8, lsr #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq sp, [r3], #-24 @ 0xffffffe8 │ │ │ │ - ldrsbeq sp, [r3], #-28 @ 0xffffffe4 │ │ │ │ + subseq sp, r3, r8, lsr #3 │ │ │ │ + subseq sp, r3, ip, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r3, [r0, #368] @ 0x170 │ │ │ │ ldr r2, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ @@ -261415,15 +261415,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ ldreq r0, [r4, #372] @ 0x174 │ │ │ │ moveq r1, #0 │ │ │ │ bne 2e06d4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e06a8 │ │ │ │ ldr r3, [pc, #632] @ 2e08b0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e06a8 │ │ │ │ @@ -261440,22 +261440,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 2e08bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [pc, #528] @ 2e08c0 │ │ │ │ ldr r3, [pc, #492] @ 2e08a0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -261497,22 +261497,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2e08cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e05f0 │ │ │ │ ldr r1, [pc, #300] @ 2e08c4 │ │ │ │ ldr r1, [r5, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2e0848 │ │ │ │ ldr r1, [pc, #264] @ 2e08b4 │ │ │ │ @@ -261530,26 +261530,26 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 2e08d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e083c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ bne 2e0628 │ │ │ │ @@ -261561,43 +261561,43 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ tst r3, #2 │ │ │ │ beq 2e0714 │ │ │ │ b 2e0630 │ │ │ │ ldr r0, [pc, #108] @ 2e08d4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e0820 │ │ │ │ ldr r0, [pc, #92] @ 2e08d8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e05f0 │ │ │ │ ldr r0, [pc, #76] @ 2e08dc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e06a8 │ │ │ │ @ instruction: 0x0072ae98 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r2, r0, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sl, r2, r4, lsl #28 │ │ │ │ andeq r3, r0, r0, lsr #28 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r3, r4, ror #1 │ │ │ │ + ldrsbeq sp, [r3], #-4 │ │ │ │ rsbseq sl, r2, ip, asr #26 │ │ │ │ andeq r4, r0, r8, lsr r6 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - subseq sp, r3, r8, asr r0 │ │ │ │ - ldrsheq ip, [r3], #-224 @ 0xffffff20 │ │ │ │ - subseq ip, r3, r4, ror #29 │ │ │ │ - @ instruction: 0x0053cf94 │ │ │ │ - subseq ip, r3, r8, lsr #30 │ │ │ │ + subseq sp, r3, r8, asr #32 │ │ │ │ + subseq ip, r3, r0, ror #29 │ │ │ │ + ldrsbeq ip, [r3], #-228 @ 0xffffff1c │ │ │ │ + subseq ip, r3, r4, lsl #31 │ │ │ │ + subseq ip, r3, r8, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #200] @ 2e09c4 │ │ │ │ mov r7, r1 │ │ │ │ @@ -261647,17 +261647,17 @@ │ │ │ │ ldm r5, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ strb r1, [r2, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1e0f1c │ │ │ │ - subseq ip, r3, r8, lsr pc │ │ │ │ - subseq ip, r3, ip, lsr #30 │ │ │ │ - subseq ip, r3, r4, lsr pc │ │ │ │ + subseq ip, r3, r8, lsr #30 │ │ │ │ + subseq ip, r3, ip, lsl pc │ │ │ │ + subseq ip, r3, r4, lsr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1008] @ 2e0dd8 │ │ │ │ ldr r3, [pc, #1008] @ 2e0ddc │ │ │ │ ldrb r5, [r0, #89] @ 0x59 │ │ │ │ @@ -261799,24 +261799,24 @@ │ │ │ │ beq 2e0d68 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #456] @ 2e0e10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e0b10 │ │ │ │ ldr r3, [pc, #444] @ 2e0e14 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0a78 │ │ │ │ ldr r3, [pc, #412] @ 2e0e08 │ │ │ │ @@ -261833,25 +261833,25 @@ │ │ │ │ beq 2e0d8c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 2e0e18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr ip, [r4] │ │ │ │ b 2e0a78 │ │ │ │ ldr r3, [pc, #308] @ 2e0e1c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e0b70 │ │ │ │ @@ -261869,75 +261869,75 @@ │ │ │ │ beq 2e0db0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ stmib sp, {r6, sl, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 2e0e20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e0b70 │ │ │ │ ldr r0, [pc, #180] @ 2e0e24 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e0b10 │ │ │ │ ldr r0, [pc, #148] @ 2e0e28 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr ip, [r4] │ │ │ │ b 2e0a78 │ │ │ │ ldr r0, [pc, #116] @ 2e0e2c │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e0b70 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r2, r0, lsl sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq sl, [r2], #-152 @ 0xffffff68 @ │ │ │ │ - subseq ip, r3, r4, lsr lr │ │ │ │ - strheq r8, [r5], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq ip, r3, r8, lsl lr │ │ │ │ + subseq ip, r3, r4, lsr #28 │ │ │ │ + rsbeq r8, r5, r0, lsr #5 │ │ │ │ + subseq ip, r3, r8, lsl #28 │ │ │ │ andeq r0, r0, r5, lsr #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sl, r2, ip, asr r9 │ │ │ │ andeq r0, r0, r4, lsl #20 │ │ │ │ andeq r0, r0, r4, lsr #19 │ │ │ │ andeq r4, r0, r4, ror #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r3, r4, lsr ip │ │ │ │ + subseq ip, r3, r4, lsr #24 │ │ │ │ muleq r0, r4, sp │ │ │ │ - subseq ip, r3, ip, lsl sp │ │ │ │ + subseq ip, r3, ip, lsl #26 │ │ │ │ andeq r2, r0, ip, lsr #13 │ │ │ │ - ldrsbeq ip, [r3], #-184 @ 0xffffff48 │ │ │ │ - subseq ip, r3, r4, ror #22 │ │ │ │ - subseq ip, r3, r0, asr #25 │ │ │ │ - ldrsbeq ip, [r3], #-184 @ 0xffffff48 │ │ │ │ + subseq ip, r3, r8, asr #23 │ │ │ │ + subseq ip, r3, r4, asr fp │ │ │ │ + ldrheq ip, [r3], #-192 @ 0xffffff40 │ │ │ │ + subseq ip, r3, r8, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #2160 @ 0x870 │ │ │ │ add r5, r0, #5184 @ 0x1440 │ │ │ │ add r4, r4, #8 │ │ │ │ @@ -261963,18 +261963,18 @@ │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ ldr r0, [pc, #12] @ 2e0ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ rsbseq sl, r2, r0, ror r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq ip, r3, r0, lsl ip │ │ │ │ + subseq ip, r3, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr lr, [pc, #348] @ 2e1038 │ │ │ │ ldr ip, [pc, #348] @ 2e103c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -262034,51 +262034,51 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2e105c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e0f28 │ │ │ │ ldr r0, [pc, #76] @ 2e1060 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sp, #12] │ │ │ │ stm sp, {r5, r8} │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e0f28 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r2, r0, lsr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r2, r8, lsl #10 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sl, r2, ip, asr #9 │ │ │ │ andeq r1, r0, r8, lsr #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ rsbeq r4, fp, r8, lsl #23 │ │ │ │ - ldrsbeq ip, [r3], #-168 @ 0xffffff58 │ │ │ │ - subseq ip, r3, r8, lsr fp │ │ │ │ + subseq ip, r3, r8, asr #21 │ │ │ │ + subseq ip, r3, r8, lsr #22 │ │ │ │ ldr r3, [r0, #2144] @ 0x860 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1188 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -262252,15 +262252,15 @@ │ │ │ │ ldr r3, [r6, #784] @ 0x310 │ │ │ │ str r6, [sp, #12] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2e1424 │ │ │ │ ldr r8, [pc, #480] @ 2e1514 │ │ │ │ mov r9, r4 │ │ │ │ b 2e1364 │ │ │ │ - bl 645950 │ │ │ │ + bl 645940 │ │ │ │ ldrb r1, [r5, #2259] @ 0x8d3 │ │ │ │ str r9, [r5, #2172] @ 0x87c │ │ │ │ cmp r1, #0 │ │ │ │ bne 2e138c │ │ │ │ ldr r6, [r7] │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #32 │ │ │ │ @@ -262350,45 +262350,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2e1534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e12d4 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e1538 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e12d4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sl, r2, ip, ror r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sl, r2, r0, asr r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r8, lsl #17 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbseq sl, r2, r8, lsl r0 │ │ │ │ - bl 7e192c │ │ │ │ + bl 7e192c │ │ │ │ ldrsbeq r9, [r2], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r8, ror #8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq ip, [r3], #-108 @ 0xffffff94 │ │ │ │ - ldrsheq ip, [r3], #-108 @ 0xffffff94 │ │ │ │ + subseq ip, r3, ip, asr #13 │ │ │ │ + subseq ip, r3, ip, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #784] @ 2e1864 │ │ │ │ ldr r3, [pc, #784] @ 2e1868 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -262478,40 +262478,40 @@ │ │ │ │ ldr r5, [r1, #2132] @ 0x854 │ │ │ │ ldr r3, [pc, #452] @ 2e1874 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e17b4 │ │ │ │ ldr r0, [r1, #784] @ 0x310 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ add r0, r4, #16 │ │ │ │ bl 441260 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #91] @ 0x5b │ │ │ │ b 2e15a0 │ │ │ │ ldrb sl, [r0, #89] @ 0x59 │ │ │ │ rsb r5, r1, #0 │ │ │ │ sub sl, sl, #96 @ 0x60 │ │ │ │ clz sl, sl │ │ │ │ lsr sl, sl, #5 │ │ │ │ mov r1, sl │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r2, r5 │ │ │ │ - bl 6463d4 │ │ │ │ + bl 6463c4 │ │ │ │ cmp r0, #2 │ │ │ │ mov r1, r0 │ │ │ │ beq 2e1748 │ │ │ │ cmp r0, #1 │ │ │ │ beq 2e1788 │ │ │ │ ldr r0, [r7, #784] @ 0x310 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, sl │ │ │ │ - bl 646480 │ │ │ │ + bl 646470 │ │ │ │ b 2e1594 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r1, [r4, #88] @ 0x58 │ │ │ │ ldr r3, [r2, #2064] @ 0x810 │ │ │ │ mov r0, #1 │ │ │ │ orr r3, r3, r0, lsl r1 │ │ │ │ str r3, [r2, #2064] @ 0x810 │ │ │ │ @@ -262563,44 +262563,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e1884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r1, [r4] │ │ │ │ b 2e16bc │ │ │ │ ldr r0, [pc, #64] @ 2e1888 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r1, [r4] │ │ │ │ b 2e16bc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r2, r8, lsr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r2, ip, ror lr │ │ │ │ rsbseq r9, r2, r4, asr lr │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r3, ip, ror #7 │ │ │ │ - subseq ip, r3, ip, lsl r4 │ │ │ │ + ldrsbeq ip, [r3], #-60 @ 0xffffffc4 │ │ │ │ + subseq ip, r3, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r9, r2 │ │ │ │ ldr r2, [pc, #312] @ 2e19e0 │ │ │ │ mov r7, r3 │ │ │ │ @@ -262620,15 +262620,15 @@ │ │ │ │ beq 2e18fc │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ - bl 5504f8 │ │ │ │ + bl 5504e8 │ │ │ │ mov r3, r7 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ mov r8, #1 │ │ │ │ add ip, sp, #28 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #28] │ │ │ │ @@ -262640,15 +262640,15 @@ │ │ │ │ str r6, [sp, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r2, r9 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 54ff18 │ │ │ │ + bl 54ff08 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4] │ │ │ │ sbcs r0, r3, #0 │ │ │ │ movcc r0, r8 │ │ │ │ @@ -262674,15 +262674,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r0, r5 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 5504f8 │ │ │ │ + bl 5504e8 │ │ │ │ str r7, [r4] │ │ │ │ b 2e1980 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r2, r0, asr fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r2, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -262746,15 +262746,15 @@ │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov r3, #1 │ │ │ │ ldr r0, [sl, #376] @ 0x178 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 5504f8 │ │ │ │ + bl 5504e8 │ │ │ │ lsr r3, r6, #14 │ │ │ │ eor r2, r3, #1 │ │ │ │ ands r5, r5, r2 │ │ │ │ str r9, [r4, #2140] @ 0x85c │ │ │ │ beq 2e1a78 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ @@ -262780,15 +262780,15 @@ │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #376] @ 0x178 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5504f8 │ │ │ │ + bl 5504e8 │ │ │ │ str r5, [r4, #2144] @ 0x860 │ │ │ │ b 2e1a80 │ │ │ │ ldr r3, [r4, #2132] @ 0x854 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #2160] @ 0x870 │ │ │ │ add r1, r4, #2128 @ 0x850 │ │ │ │ ldr r0, [r3, #376] @ 0x178 │ │ │ │ @@ -262805,23 +262805,23 @@ │ │ │ │ strne r3, [r4, #2092] @ 0x82c │ │ │ │ bne 2e1a68 │ │ │ │ ldr r0, [pc, #416] @ 2e1d70 │ │ │ │ bic r3, r3, #32768 @ 0x8000 │ │ │ │ bic r3, r3, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mvn r0, #0 │ │ │ │ b 2e1a84 │ │ │ │ ldr r0, [pc, #388] @ 2e1d74 │ │ │ │ bic r3, r3, #16384 @ 0x4000 │ │ │ │ bic r3, r3, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ str r3, [r4, #2092] @ 0x82c │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 2e1be0 │ │ │ │ ldr r3, [pc, #364] @ 2e1d78 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1a68 │ │ │ │ ldr r3, [pc, #348] @ 2e1d7c │ │ │ │ @@ -262842,23 +262842,23 @@ │ │ │ │ beq 2e1d2c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 2e1d88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e1a68 │ │ │ │ ldr r3, [pc, #216] @ 2e1d78 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e1a80 │ │ │ │ ldr r3, [pc, #216] @ 2e1d8c │ │ │ │ @@ -262879,52 +262879,52 @@ │ │ │ │ beq 2e1d44 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2e1d90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e1a80 │ │ │ │ ldr r0, [pc, #96] @ 2e1d94 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e1a68 │ │ │ │ ldr r0, [pc, #76] @ 2e1d98 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e1a80 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq r9, [r2], #-144 @ 0xffffff70 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r2, r4, asr #19 │ │ │ │ rsbseq r9, r2, r0, ror r9 │ │ │ │ - subseq ip, r3, r8, asr #1 │ │ │ │ - @ instruction: 0x0053c198 │ │ │ │ + ldrheq ip, [r3], #-8 │ │ │ │ + subseq ip, r3, r8, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, r4, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r3, r4, asr r0 │ │ │ │ + subseq ip, r3, r4, asr #32 │ │ │ │ ldrdeq r4, [r0], -r8 │ │ │ │ - ldrheq ip, [r3], #-8 │ │ │ │ - subseq ip, r3, r4 │ │ │ │ - subseq ip, r3, r8, ror #1 │ │ │ │ + subseq ip, r3, r8, lsr #1 │ │ │ │ + ldrsheq fp, [r3], #-244 @ 0xffffff0c │ │ │ │ + ldrsbeq ip, [r3], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #2092] @ 2e25e8 │ │ │ │ @@ -262974,15 +262974,15 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [pc, #1932] @ 2e25fc │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1924] @ 2e2600 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #1912] @ 2e2604 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r8, #0 │ │ │ │ ldr r4, [r4, #2132] @ 0x854 │ │ │ │ lsl r9, r5, #4 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -263009,15 +263009,15 @@ │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ stm lr, {r0, r1} │ │ │ │ add r1, sp, #64 @ 0x40 │ │ │ │ mov r0, ip │ │ │ │ str r1, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 54ff18 │ │ │ │ + bl 54ff08 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 2e2510 │ │ │ │ @@ -263066,15 +263066,15 @@ │ │ │ │ mov r2, r3 │ │ │ │ mov ip, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 5504f8 │ │ │ │ + bl 5504e8 │ │ │ │ ldr r2, [pc, #1552] @ 2e260c │ │ │ │ ldr r3, [pc, #1516] @ 2e25ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -263225,24 +263225,24 @@ │ │ │ │ str r4, [sp, #80] @ 0x50 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #908] @ 2e261c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 2e1fcc │ │ │ │ ldr r3, [pc, #892] @ 2e2620 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -263262,24 +263262,24 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r8, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 2e2624 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r4, [r3, #2132] @ 0x854 │ │ │ │ bne 2e1eb8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -263306,26 +263306,26 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #592] @ 2e262c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mvn r4, #0 │ │ │ │ b 2e1ff4 │ │ │ │ cmp r5, #0 │ │ │ │ bne 2e1eb8 │ │ │ │ b 2e2350 │ │ │ │ ldr r1, [pc, #564] @ 2e2630 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -263351,53 +263351,53 @@ │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ mvn r4, #0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 2e2634 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [r6, #2132] @ 0x854 │ │ │ │ b 2e1fcc │ │ │ │ ldr r0, [pc, #392] @ 2e2638 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e2328 │ │ │ │ ldr r0, [pc, #376] @ 2e263c │ │ │ │ mov r1, r8 │ │ │ │ str r3, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 2e1fcc │ │ │ │ ldr r0, [pc, #332] @ 2e2640 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r4, #0 │ │ │ │ ldr r8, [r3, #2132] @ 0x854 │ │ │ │ b 2e1fcc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ @@ -263425,64 +263425,64 @@ │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2e2648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e23e0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 2e264c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e23e0 │ │ │ │ ldr r0, [pc, #120] @ 2e2650 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e23e0 │ │ │ │ rsbseq r9, r2, r0, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r2, r4, lsl #12 │ │ │ │ - strheq r6, [r5], #-236 @ 0xffffff14 @ │ │ │ │ - subseq r1, r6, r8, asr #25 │ │ │ │ - subseq r6, r2, r8, lsr #27 │ │ │ │ + rsbeq r6, r5, ip, lsr #29 │ │ │ │ + ldrheq r1, [r6], #-200 @ 0xffffff38 │ │ │ │ + @ instruction: 0x00526d98 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x003fffff │ │ │ │ rsbseq r9, r2, r0, lsl #8 │ │ │ │ @ instruction: 0x00003bb8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r3, r4, lsl #27 │ │ │ │ + subseq fp, r3, r4, ror sp │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - subseq fp, r3, r4, ror #22 │ │ │ │ + subseq fp, r3, r4, asr fp │ │ │ │ andeq r4, r0, r0, ror #18 │ │ │ │ - subseq fp, r3, r0, lsl #22 │ │ │ │ + ldrsheq fp, [r3], #-160 @ 0xffffff60 │ │ │ │ andeq r1, r0, ip, asr #22 │ │ │ │ - subseq fp, r3, r8, lsl ip │ │ │ │ - subseq fp, r3, r4, lsl #20 │ │ │ │ - subseq fp, r3, r8, asr #24 │ │ │ │ - subseq fp, r3, r0, ror fp │ │ │ │ + subseq fp, r3, r8, lsl #24 │ │ │ │ + ldrsheq fp, [r3], #-148 @ 0xffffff6c │ │ │ │ + subseq fp, r3, r8, lsr ip │ │ │ │ + subseq fp, r3, r0, ror #22 │ │ │ │ andeq r3, r0, r8, asr #9 │ │ │ │ - ldrsbeq fp, [r3], #-156 @ 0xffffff64 │ │ │ │ - subseq fp, r3, r4, ror r9 │ │ │ │ - ldrsheq fp, [r3], #-152 @ 0xffffff68 │ │ │ │ + subseq fp, r3, ip, asr #19 │ │ │ │ + subseq fp, r3, r4, ror #18 │ │ │ │ + subseq fp, r3, r8, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r3, r0, #896 @ 0x380 │ │ │ │ ldrd r2, [r3, #-8] │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -263550,33 +263550,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r5, [sp, #12] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 2e2898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 2e26e4 │ │ │ │ ldr r0, [pc, #228] @ 2e289c │ │ │ │ str r5, [sp] │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #896] @ 0x380 │ │ │ │ b 2e26e4 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 2e26e4 │ │ │ │ ldr r3, [pc, #184] @ 2e28a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -263596,43 +263596,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e28a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e26e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #64] @ 2e28a8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e26e4 │ │ │ │ rsbseq r8, r2, ip, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, r2, r4, asr #26 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r2, r0, lsl sp │ │ │ │ andeq r4, r0, r0, asr #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r3, ip, ror #20 │ │ │ │ - @ instruction: 0x0053ba9c │ │ │ │ + subseq fp, r3, ip, asr sl │ │ │ │ + subseq fp, r3, ip, lsl #21 │ │ │ │ @ instruction: 0x000035b8 │ │ │ │ - subseq fp, r3, r8, lsr #18 │ │ │ │ - subseq fp, r3, r0, ror #18 │ │ │ │ + subseq fp, r3, r8, lsl r9 │ │ │ │ + subseq fp, r3, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [r0, #944] @ 0x3b0 │ │ │ │ ldr r5, [r0, #948] @ 0x3b4 │ │ │ │ ldr r2, [r0, #2160] @ 0x870 │ │ │ │ @@ -263821,30 +263821,30 @@ │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 2e2d94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e2a5c │ │ │ │ ldr r1, [pc, #400] @ 2e2d98 │ │ │ │ ldr r3, [pc, #344] @ 2e2d64 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r1, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -263923,46 +263923,46 @@ │ │ │ │ ldr r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e2a5c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r2, r4, lsr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r8, [r2], #-168 @ 0xffffff58 @ │ │ │ │ - subseq fp, r3, r0, ror r8 │ │ │ │ - subseq r6, r6, r0, lsr #15 │ │ │ │ + subseq fp, r3, r0, ror #16 │ │ │ │ + @ instruction: 0x00566790 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r2, r4, lsr #18 │ │ │ │ - ldrheq r8, [ip], #-128 @ 0xffffff80 │ │ │ │ - ldrheq r6, [r6], #-96 @ 0xffffffa0 │ │ │ │ + subseq r8, ip, r0, lsr #17 │ │ │ │ + subseq r6, r6, r0, lsr #13 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq pc, r4, ip, asr #29 │ │ │ │ + ldrheq pc, [r4], #-236 @ 0xffffff14 @ │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r3, r4, asr #13 │ │ │ │ + ldrheq fp, [r3], #-100 @ 0xffffff9c │ │ │ │ ldrsheq r8, [r2], #-116 @ 0xffffff8c @ │ │ │ │ - @ instruction: 0x005c8790 │ │ │ │ - subseq fp, r3, r4, ror #12 │ │ │ │ - subseq r8, ip, r4, ror r7 │ │ │ │ - subseq fp, r3, r8, asr #12 │ │ │ │ - subseq r8, ip, r4, lsr #14 │ │ │ │ - subseq r6, r6, r4, lsr #10 │ │ │ │ - subseq fp, r3, r0, ror #11 │ │ │ │ - subseq fp, r3, r4, ror #11 │ │ │ │ - subseq fp, r3, ip, asr #11 │ │ │ │ - ldrsheq r6, [r6], #-76 @ 0xffffffb4 │ │ │ │ - ldrheq fp, [r3], #-88 @ 0xffffffa8 │ │ │ │ - ldrheq fp, [r3], #-92 @ 0xffffffa4 │ │ │ │ - subseq fp, sl, r8, asr #28 │ │ │ │ + subseq r8, ip, r0, lsl #15 │ │ │ │ + subseq fp, r3, r4, asr r6 │ │ │ │ + subseq r8, ip, r4, ror #14 │ │ │ │ + subseq fp, r3, r8, lsr r6 │ │ │ │ + subseq r8, ip, r4, lsl r7 │ │ │ │ + subseq r6, r6, r4, lsl r5 │ │ │ │ + ldrsbeq fp, [r3], #-80 @ 0xffffffb0 │ │ │ │ + ldrsbeq fp, [r3], #-84 @ 0xffffffac │ │ │ │ ldrheq fp, [r3], #-92 @ 0xffffffa4 │ │ │ │ + subseq r6, r6, ip, ror #9 │ │ │ │ + subseq fp, r3, r8, lsr #11 │ │ │ │ + subseq fp, r3, ip, lsr #11 │ │ │ │ + subseq fp, sl, r8, lsr lr │ │ │ │ + subseq fp, r3, ip, lsr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r2, [pc, #512] @ 2e2fec │ │ │ │ ldr r3, [pc, #512] @ 2e2ff0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -264071,42 +264071,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2e300c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e2ec4 │ │ │ │ ldr r0, [pc, #60] @ 2e3010 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e2ec4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r2, r0, lsl r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r8, [r2], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r2, ip, lsr #10 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r3, ip, lsl #7 │ │ │ │ - subseq fp, r3, ip, lsr #7 │ │ │ │ + subseq fp, r3, ip, ror r3 │ │ │ │ + @ instruction: 0x0053b39c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #464] @ 2e31fc │ │ │ │ ldr r1, [pc, #464] @ 2e3200 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -264167,28 +264167,28 @@ │ │ │ │ ldr r2, [pc, #256] @ 2e3210 │ │ │ │ ldr r0, [pc, #256] @ 2e3214 │ │ │ │ add r3, r4, #5184 @ 0x1440 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ ldr r2, [pc, #232] @ 2e3218 │ │ │ │ ldr r3, [pc, #204] @ 2e3200 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #2136] @ 0x858 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e31f8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7df6dc │ │ │ │ + b 7df6cc │ │ │ │ ldr r3, [pc, #184] @ 2e321c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3064 │ │ │ │ ldr r3, [pc, #168] @ 2e3220 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264205,43 +264205,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2e3228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3064 │ │ │ │ ldr r0, [pc, #68] @ 2e322c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3064 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r8, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r8, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r8, r2, ip, lsr r3 │ │ │ │ - ldrsheq fp, [r3], #-32 @ 0xffffffe0 │ │ │ │ + subseq fp, r3, r0, ror #5 │ │ │ │ andeq r1, r0, r4, lsl sl │ │ │ │ rsbseq r8, r2, ip, asr #5 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq fp, [r3], #-20 @ 0xffffffec │ │ │ │ - ldrsheq fp, [r3], #-20 @ 0xffffffec │ │ │ │ + subseq fp, r3, r4, asr #3 │ │ │ │ + subseq fp, r3, r4, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [r0] │ │ │ │ add r3, r1, r1, lsl #2 │ │ │ │ add r3, r1, r3, lsl #3 │ │ │ │ @@ -264336,15 +264336,15 @@ │ │ │ │ ldm lr, {r0, r1} │ │ │ │ str r6, [sp, #60] @ 0x3c │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #104 @ 0x68 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ - bl 54ff18 │ │ │ │ + bl 54ff08 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ beq 2e3804 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -264367,15 +264367,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r3 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r0, [sp] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #376] @ 0x178 │ │ │ │ mov r3, r9 │ │ │ │ - bl 5504f8 │ │ │ │ + bl 5504e8 │ │ │ │ b 2e32d0 │ │ │ │ ldr r2, [pc, #3472] @ 2e41e4 │ │ │ │ ldr r3, [pc, #3456] @ 2e41d8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -264441,15 +264441,15 @@ │ │ │ │ beq 2e3420 │ │ │ │ mov r2, r1 │ │ │ │ ldr r1, [pc, #3208] @ 2e41e8 │ │ │ │ ldr r0, [pc, #3208] @ 2e41ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3420 │ │ │ │ ldr r3, [pc, #3172] @ 2e41e0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e32d0 │ │ │ │ @@ -264471,24 +264471,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3072] @ 2e41f4 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e32d0 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, #29 │ │ │ │ add r1, r1, fp │ │ │ │ mov r0, r4 │ │ │ │ bl 2e0ec4 │ │ │ │ ldr r3, [pc, #2996] @ 2e41e0 │ │ │ │ @@ -264516,27 +264516,27 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2868] @ 2e41fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3420 │ │ │ │ ldr r3, [pc, #2824] @ 2e41e0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e32d0 │ │ │ │ @@ -264557,15 +264557,15 @@ │ │ │ │ beq 2e41bc │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2744] @ 2e4204 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e35f4 │ │ │ │ ldr r3, [pc, #2696] @ 2e41e0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -264589,15 +264589,15 @@ │ │ │ │ beq 2e44f4 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [sp, #124] @ 0x7c │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2624] @ 2e420c │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e35f4 │ │ │ │ ldr r3, [r3, #2060] @ 0x80c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3bfc │ │ │ │ @@ -264636,15 +264636,15 @@ │ │ │ │ str r0, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r2, #4] │ │ │ │ str r0, [r2, #8] │ │ │ │ str r0, [r2, #12] │ │ │ │ mov r0, r2 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2444] @ 2e4214 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e35f4 │ │ │ │ ldr r3, [pc, #2436] @ 2e4218 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r6, r3 │ │ │ │ @@ -264680,29 +264680,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 2e4220 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3420 │ │ │ │ sub r3, r3, #99 @ 0x63 │ │ │ │ cmp r3, #2 │ │ │ │ bls 2e350c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r2, #3] │ │ │ │ @@ -264776,29 +264776,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1864] @ 2e4228 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3420 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e3420 │ │ │ │ ldr r2, [pc, #1836] @ 2e422c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -264824,29 +264824,29 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1680] @ 2e4230 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3420 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ bl 2e08e0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ @@ -265072,27 +265072,27 @@ │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #708] @ 2e423c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3d88 │ │ │ │ b 2e3db4 │ │ │ │ mov r3, #33554432 @ 0x2000000 │ │ │ │ mov r1, r2 │ │ │ │ @@ -265104,15 +265104,15 @@ │ │ │ │ ldr r0, [pc, #652] @ 2e4240 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3420 │ │ │ │ ldr r3, [pc, #620] @ 2e4244 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e46cc │ │ │ │ @@ -265131,30 +265131,30 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 2e4248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3ed0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ @@ -265194,15 +265194,15 @@ │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -265213,97 +265213,97 @@ │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 2e4250 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3ed0 │ │ │ │ ldr r0, [pc, #200] @ 2e4254 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e32d0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #176] @ 2e4258 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3420 │ │ │ │ ldr r0, [pc, #152] @ 2e425c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e32d0 │ │ │ │ @ instruction: 0x00728198 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, r2, r8, lsl #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, r2, r8, lsr #31 │ │ │ │ - rsbeq r5, r5, r4, lsl #15 │ │ │ │ - subseq fp, r3, r8, ror r3 │ │ │ │ + rsbeq r5, r5, r4, ror r7 │ │ │ │ + subseq fp, r3, r8, ror #6 │ │ │ │ andeq r3, r0, r0, asr r5 │ │ │ │ - subseq sl, r3, r8, lsr #28 │ │ │ │ + subseq sl, r3, r8, lsl lr │ │ │ │ andeq r3, r0, r4, lsr #15 │ │ │ │ - subseq sl, r3, r0, lsl #31 │ │ │ │ + subseq sl, r3, r0, ror pc │ │ │ │ andeq r3, r0, r8, lsl #16 │ │ │ │ - ldrsbeq sl, [r3], #-220 @ 0xffffff24 │ │ │ │ + subseq sl, r3, ip, asr #27 │ │ │ │ andeq r1, r0, r0, asr #21 │ │ │ │ - ldrheq sl, [r3], #-196 @ 0xffffff3c │ │ │ │ + subseq sl, r3, r4, lsr #25 │ │ │ │ andeq r1, r0, ip, ror #28 │ │ │ │ - subseq sl, r3, ip, lsr #26 │ │ │ │ + subseq sl, r3, ip, lsl sp │ │ │ │ muleq r0, r0, lr │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subseq fp, r3, ip, lsl #12 │ │ │ │ + ldrsheq fp, [r3], #-92 @ 0xffffffa4 │ │ │ │ strheq r2, [r0], -r0 │ │ │ │ - subseq sl, r3, r8, ror #24 │ │ │ │ + subseq sl, r3, r8, asr ip │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subseq sl, r3, ip, ror #24 │ │ │ │ + subseq sl, r3, ip, asr ip │ │ │ │ andeq r3, r0, r8, asr #31 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - subseq sl, r3, r8, lsl #19 │ │ │ │ - subseq fp, r3, ip │ │ │ │ + subseq sl, r3, r8, ror r9 │ │ │ │ + ldrsheq sl, [r3], #-252 @ 0xffffff04 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - subseq sl, r3, r4, lsl #26 │ │ │ │ + ldrsheq sl, [r3], #-196 @ 0xffffff3c │ │ │ │ andeq r4, r0, r0, ror #12 │ │ │ │ - ldrsbeq sl, [r3], #-204 @ 0xffffff34 │ │ │ │ - subseq sl, r3, r4, asr #5 │ │ │ │ - ldrsheq sl, [r3], #-68 @ 0xffffffbc │ │ │ │ - subseq sl, r3, ip, lsr #7 │ │ │ │ + subseq sl, r3, ip, asr #25 │ │ │ │ + ldrheq sl, [r3], #-36 @ 0xffffffdc │ │ │ │ + subseq sl, r3, r4, ror #9 │ │ │ │ + @ instruction: 0x0053a39c │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subseq sl, r3, r8, ror #17 │ │ │ │ + ldrsbeq sl, [r3], #-136 @ 0xffffff78 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subseq sl, r3, r0, ror r7 │ │ │ │ - ldrsheq sl, [r3], #-140 @ 0xffffff74 │ │ │ │ - subseq sl, r3, r0, lsl #4 │ │ │ │ - ldrsbeq r9, [r3], #-252 @ 0xffffff04 │ │ │ │ - subseq sl, r3, ip, ror #1 │ │ │ │ + subseq sl, r3, r0, ror #14 │ │ │ │ + subseq sl, r3, ip, ror #17 │ │ │ │ + ldrsheq sl, [r3], #-16 │ │ │ │ + subseq r9, r3, ip, asr #31 │ │ │ │ + ldrsbeq sl, [r3], #-12 │ │ │ │ andeq r2, r0, r4, asr #11 │ │ │ │ - subseq sl, r3, ip, lsl #8 │ │ │ │ + ldrsheq sl, [r3], #-60 @ 0xffffffc4 │ │ │ │ andeq r4, r0, r4, lsl #15 │ │ │ │ - subseq sl, r3, ip, lsr #8 │ │ │ │ - subseq sl, r3, r0, lsl r1 │ │ │ │ - subseq sl, r3, r4, asr #3 │ │ │ │ - subseq sl, r3, r4, ror #4 │ │ │ │ - ldrheq sl, [r3], #-72 @ 0xffffffb8 │ │ │ │ + subseq sl, r3, ip, lsl r4 │ │ │ │ + subseq sl, r3, r0, lsl #2 │ │ │ │ + ldrheq sl, [r3], #-20 @ 0xffffffec │ │ │ │ + subseq sl, r3, r4, asr r2 │ │ │ │ + subseq sl, r3, r8, lsr #9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r3, r4, lsr r7 │ │ │ │ - ldrsbeq sl, [r3], #-64 @ 0xffffffc0 │ │ │ │ - subseq sl, r3, r4, ror #11 │ │ │ │ - subseq sl, r3, r8, lsl r7 │ │ │ │ - ldrsheq sl, [r3], #-28 @ 0xffffffe4 │ │ │ │ - ldrheq sl, [r3], #-32 @ 0xffffffe0 │ │ │ │ - subseq sl, r3, ip, lsr #12 │ │ │ │ - subseq r9, r3, r0, ror lr │ │ │ │ + subseq sl, r3, r4, lsr #14 │ │ │ │ + subseq sl, r3, r0, asr #9 │ │ │ │ + ldrsbeq sl, [r3], #-84 @ 0xffffffac │ │ │ │ + subseq sl, r3, r8, lsl #14 │ │ │ │ + subseq sl, r3, ip, ror #3 │ │ │ │ + subseq sl, r3, r0, lsr #5 │ │ │ │ + subseq sl, r3, ip, lsl r6 │ │ │ │ + subseq r9, r3, r0, ror #28 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3e14 │ │ │ │ ldr r3, [pc, #-128] @ 2e4260 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -265324,26 +265324,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-256] @ 2e4264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3e14 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3e14 │ │ │ │ ldr r3, [pc, #-284] @ 2e4268 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -265365,33 +265365,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-412] @ 2e426c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3e04 │ │ │ │ ldr r0, [pc, #-424] @ 2e4270 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r1 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ mov r1, #4 │ │ │ │ ldr r3, [r6, #2168] @ 0x878 │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r0, [sp, #92] @ 0x5c │ │ │ │ strb r1, [r3, #761] @ 0x2f9 │ │ │ │ strb r2, [r3, #777] @ 0x309 │ │ │ │ @@ -265422,38 +265422,38 @@ │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [r3, #8] │ │ │ │ str r7, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-632] @ 2e4274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3bc4 │ │ │ │ ldr r0, [pc, #-644] @ 2e4278 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e32d0 │ │ │ │ ldr r0, [pc, #-664] @ 2e427c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e32d0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e4544 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #17] │ │ │ │ @@ -265479,26 +265479,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-844] @ 2e4284 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3dc4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #13] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e3dd4 │ │ │ │ ldr r3, [pc, #-872] @ 2e4288 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -265520,46 +265520,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1000] @ 2e428c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3df4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrsb r3, [r3, #7] │ │ │ │ cmp r3, #0 │ │ │ │ bge 2e3e04 │ │ │ │ b 2e437c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-1036] @ 2e4290 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3420 │ │ │ │ ldr r0, [pc, #-1060] @ 2e4294 │ │ │ │ stm sp, {r2, r7} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3420 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mla r2, r1, r3, r2 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r2 │ │ │ │ @@ -265572,22 +265572,22 @@ │ │ │ │ b 2e40b4 │ │ │ │ ldr r0, [pc, #-1136] @ 2e4298 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3f7c │ │ │ │ ldr r0, [pc, #-1164] @ 2e429c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3e04 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [r3, #12] │ │ │ │ tst r3, #1 │ │ │ │ beq 2e3e14 │ │ │ │ b 2e42d8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -265609,81 +265609,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1324] @ 2e42a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3ca0 │ │ │ │ ldr r0, [pc, #-1336] @ 2e42ac │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3e14 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [pc, #-1364] @ 2e42b0 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e4074 │ │ │ │ ldr r0, [pc, #-1392] @ 2e42b4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3ca0 │ │ │ │ ldr r0, [pc, #-1416] @ 2e42b8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3dc4 │ │ │ │ ldr r0, [pc, #-1440] @ 2e42bc │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3df4 │ │ │ │ ldr r0, [pc, #-1464] @ 2e42c0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3ed0 │ │ │ │ ldr r0, [pc, #-1508] @ 2e42c4 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e3bc4 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r3, [r3] │ │ │ │ udf #0 │ │ │ │ ldr r2, [r0, #368] @ 0x170 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e4b10 │ │ │ │ @@ -265816,41 +265816,41 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r4, r4, r5, lsl #5 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2176] @ 0x880 │ │ │ │ b 2e4a8c │ │ │ │ ldr r0, [pc, #72] @ 2e4b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 2e4a8c │ │ │ │ ldr r0, [pc, #60] @ 2e4b34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 2e4a8c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 2e3230 │ │ │ │ b 2e4a64 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r8, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ - subseq sl, r3, r0, asr #10 │ │ │ │ - subseq sl, r3, r0, lsl #11 │ │ │ │ + subseq sl, r3, r0, lsr r5 │ │ │ │ + subseq sl, r3, r0, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #2136] @ 0x858 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [r4, #2056] @ 0x808 │ │ │ │ ldr r0, [r4, #2132] @ 0x854 │ │ │ │ str r3, [r4, #2136] @ 0x858 │ │ │ │ pop {r4, lr} │ │ │ │ b 2e3230 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -265939,25 +265939,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1348] @ 2e5240 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e4c28 │ │ │ │ ldr r3, [pc, #1328] @ 2e5244 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -265975,25 +265975,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1212] @ 2e5248 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e4c28 │ │ │ │ ldr fp, [r0, #4] │ │ │ │ mov r7, fp │ │ │ │ b 2e4c70 │ │ │ │ ldr fp, [r0, #8] │ │ │ │ mov r7, fp │ │ │ │ b 2e4c70 │ │ │ │ @@ -266049,28 +266049,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #4] │ │ │ │ str fp, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #920] @ 2e5258 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e4d00 │ │ │ │ ldr fp, [r2, #2092] @ 0x82c │ │ │ │ mov r7, fp │ │ │ │ b 2e4e28 │ │ │ │ ldr fp, [r2, #2112] @ 0x840 │ │ │ │ mov r7, fp │ │ │ │ b 2e4e28 │ │ │ │ @@ -266130,26 +266130,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 2e5264 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4e28 │ │ │ │ ldr r3, [pc, #596] @ 2e5268 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r7, [r3] │ │ │ │ cmp r7, #0 │ │ │ │ @@ -266168,61 +266168,61 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #32 │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 2e526c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4d00 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4d0c │ │ │ │ ldr r0, [pc, #452] @ 2e5270 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e4c28 │ │ │ │ ldr r0, [pc, #424] @ 2e5274 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r4, r5, fp} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e4d00 │ │ │ │ ldr r0, [pc, #400] @ 2e5278 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5090 │ │ │ │ ldr r0, [pc, #372] @ 2e527c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e4d00 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ mov fp, r7 │ │ │ │ b 2e4e34 │ │ │ │ cmp r7, #0 │ │ │ │ beq 2e4c28 │ │ │ │ ldr r3, [pc, #316] @ 2e5280 │ │ │ │ @@ -266241,15 +266241,15 @@ │ │ │ │ ldr r0, [pc, #268] @ 2e5284 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5000 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4c7c │ │ │ │ ldr r3, [pc, #152] @ 2e523c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266257,63 +266257,63 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2e5288 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r7, #0 │ │ │ │ mov fp, r7 │ │ │ │ b 2e4c70 │ │ │ │ ldr r0, [pc, #136] @ 2e528c │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e51f0 │ │ │ │ rsbseq r6, r2, ip, ror #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r2, r8, asr r8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, fp, r8, asr pc │ │ │ │ - rsbeq r4, r5, ip, lsl #1 │ │ │ │ + rsbeq r4, r5, ip, ror r0 │ │ │ │ rsbseq r6, r2, ip, asr #15 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r3, r4, lsl #9 │ │ │ │ + subseq sl, r3, r4, ror r4 │ │ │ │ andeq r4, r0, r4, lsl #11 │ │ │ │ - subseq sl, r3, r4, asr r6 │ │ │ │ + subseq sl, r3, r4, asr #12 │ │ │ │ rsbeq r0, fp, r4, asr #26 │ │ │ │ - rsbeq r3, r5, r1, ror lr │ │ │ │ + rsbeq r3, r5, r1, ror #28 │ │ │ │ andeq r1, r0, ip, lsr #23 │ │ │ │ - subseq sl, r3, r4, lsl #8 │ │ │ │ + ldrsheq sl, [r3], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ andeq r0, r0, ip, asr #31 │ │ │ │ - subseq sl, r3, ip, lsl r2 │ │ │ │ + subseq sl, r3, ip, lsl #4 │ │ │ │ andeq r1, r0, r4, asr r4 │ │ │ │ - subseq sl, r3, r8, asr #5 │ │ │ │ - subseq sl, r3, ip, ror #6 │ │ │ │ - subseq sl, r3, r4, lsl #2 │ │ │ │ - ldrheq sl, [r3], #-36 @ 0xffffffdc │ │ │ │ - ldrsheq sl, [r3], #-28 @ 0xffffffe4 │ │ │ │ - andeq r3, r0, ip, ror #14 │ │ │ │ + ldrheq sl, [r3], #-40 @ 0xffffffd8 │ │ │ │ + subseq sl, r3, ip, asr r3 │ │ │ │ ldrsheq sl, [r3], #-4 │ │ │ │ - subseq r9, r3, r0, ror #29 │ │ │ │ - subseq r9, r3, r4, lsr #30 │ │ │ │ + subseq sl, r3, r4, lsr #5 │ │ │ │ + subseq sl, r3, ip, ror #3 │ │ │ │ + andeq r3, r0, ip, ror #14 │ │ │ │ + subseq sl, r3, r4, ror #1 │ │ │ │ + ldrsbeq r9, [r3], #-224 @ 0xffffff20 │ │ │ │ + subseq r9, r3, r4, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r1, [pc, #500] @ 2e549c │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #496] @ 2e54a0 │ │ │ │ @@ -266400,28 +266400,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 2e54bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e532c │ │ │ │ ldr r3, [pc, #116] @ 2e54c0 │ │ │ │ ldr ip, [pc, #116] @ 2e54c4 │ │ │ │ ldr r1, [pc, #116] @ 2e54c8 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #108] @ 2e54cc │ │ │ │ @@ -266434,31 +266434,31 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e532c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, r2, r0, asr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r2, r0, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r6, r2, r8, asr #1 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sl, r3, ip, lsr #32 │ │ │ │ - @ instruction: 0x00653894 │ │ │ │ - subseq sl, r3, r4 │ │ │ │ - ldrsheq r8, [r3], #-52 @ 0xffffffcc │ │ │ │ + subseq sl, r3, ip, lsl r0 │ │ │ │ + rsbeq r3, r5, r4, lsl #17 │ │ │ │ + ldrsheq r9, [r3], #-244 @ 0xffffff0c │ │ │ │ + subseq r8, r3, r4, ror #7 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - subseq sl, r3, ip, lsr #32 │ │ │ │ + subseq sl, r3, ip, lsl r0 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov lr, #0 │ │ │ │ cmp lr, r3 │ │ │ │ cmpeq r1, r2 │ │ │ │ mov ip, r0 │ │ │ │ ldreq r0, [r0, #364] @ 0x16c │ │ │ │ @@ -266494,37 +266494,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r2, r5, #300 @ 0x12c │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r0 │ │ │ │ add r0, r0, #24 │ │ │ │ mov r6, r1 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #76] @ 2e55d0 │ │ │ │ mov r8, #32 │ │ │ │ mov r9, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r5, #348 @ 0x15c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r4, #192 @ 0xc0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r8, r9, pc} │ │ │ │ ldrdeq r0, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq r9, r3, r0, lsl #31 │ │ │ │ - subseq r9, r3, ip, asr pc │ │ │ │ + subseq r9, r3, r0, ror pc │ │ │ │ + subseq r9, r3, ip, asr #30 │ │ │ │ │ │ │ │ 002e55d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -266562,15 +266562,15 @@ │ │ │ │ ldr r2, [r4, #368] @ 0x170 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ cmp r2, r1 │ │ │ │ bhi 2e5654 │ │ │ │ ldr r0, [pc, #212] @ 2e5750 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 584eb0 │ │ │ │ + bl 584ea0 │ │ │ │ ldr r3, [r4, #368] @ 0x170 │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 2e5718 │ │ │ │ ldr sl, [pc, #184] @ 2e5754 │ │ │ │ mov r9, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -266617,17 +266617,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ andsgt r1, r4, r0, lsl #30 │ │ │ │ @ instruction: 0xffffb800 │ │ │ │ rsbeq r0, fp, ip, lsl #9 │ │ │ │ andeq r0, r0, r8, ror #15 │ │ │ │ - strheq r3, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq r8, r3, r4, lsl r1 │ │ │ │ - ldrheq r9, [r3], #-208 @ 0xffffff30 │ │ │ │ + rsbeq r3, r5, r0, lsr #11 │ │ │ │ + subseq r8, r3, r4, lsl #2 │ │ │ │ + subseq r9, r3, r0, lsr #27 │ │ │ │ andeq r0, r0, r7, lsr r6 │ │ │ │ │ │ │ │ 002e576c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -266641,15 +266641,15 @@ │ │ │ │ add r6, r6, #1 │ │ │ │ add r4, r4, r5 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 2edcac │ │ │ │ add r0, r4, #1024 @ 0x400 │ │ │ │ bl 2edcac │ │ │ │ add r0, r4, #32 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r5, r5, #5248 @ 0x1480 │ │ │ │ cmp r3, r6 │ │ │ │ bhi 2e5794 │ │ │ │ ldr r0, [r7] │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e136c │ │ │ │ @@ -266733,39 +266733,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 2e5978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5824 │ │ │ │ ldr r0, [pc, #52] @ 2e597c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5824 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r2, r0, lsl ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r5, [r2], #-176 @ 0xffffff50 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, r2, r0, ror fp │ │ │ │ andeq r4, r0, r8, lsr #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r3, ip, asr #23 │ │ │ │ - subseq r9, r3, r8, ror #23 │ │ │ │ + ldrheq r9, [r3], #-188 @ 0xffffff44 │ │ │ │ + ldrsbeq r9, [r3], #-184 @ 0xffffff48 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr ip, [pc, #2372] @ 2e62dc │ │ │ │ ldr r1, [pc, #2372] @ 2e62e0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -266845,15 +266845,15 @@ │ │ │ │ bne 2e5e9c │ │ │ │ ldr r0, [pc, #2096] @ 2e62fc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r2, [pc, #2072] @ 2e6300 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #128] @ 0x80 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -266876,28 +266876,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str sl, [sp, #28] │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1920] @ 2e630c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5a4c │ │ │ │ ldr r3, [r7, #368] @ 0x170 │ │ │ │ add r3, r3, #2 │ │ │ │ lsl r3, r3, #7 │ │ │ │ cmp r4, r3 │ │ │ │ sbcs r3, r5, #0 │ │ │ │ bcs 2e5a28 │ │ │ │ @@ -266967,25 +266967,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strd r4, [sp, #8] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1592] @ 2e6324 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e59e4 │ │ │ │ mov r0, r7 │ │ │ │ bl 2e57d4 │ │ │ │ b 2e5c5c │ │ │ │ ldr r3, [pc, #1568] @ 2e6328 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -267004,27 +267004,27 @@ │ │ │ │ beq 2e618c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1444] @ 2e632c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [pc, #1436] @ 2e6330 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 2e61b4 │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -267151,21 +267151,21 @@ │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #112] @ 0x70 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r0, [pc, #936] @ 2e6358 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5a40 │ │ │ │ ldr r3, [pc, #912] @ 2e635c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5a4c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -267180,34 +267180,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 2e6360 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5a4c │ │ │ │ ldr r0, [pc, #780] @ 2e6364 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r5, r9, sl} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e59e4 │ │ │ │ ldr r3, [pc, #756] @ 2e6368 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp fp, #14 │ │ │ │ bhi 2e608c │ │ │ │ add r3, r3, fp │ │ │ │ ldrsh r3, [r3, fp] │ │ │ │ @@ -267233,75 +267233,75 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #596] @ 2e6370 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5f50 │ │ │ │ ldr r0, [pc, #584] @ 2e6374 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5a4c │ │ │ │ ldr r0, [pc, #544] @ 2e6378 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp, #12] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5a4c │ │ │ │ tst r9, #15 │ │ │ │ bne 2e5e10 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 2e1268 │ │ │ │ b 2e5e10 │ │ │ │ ldr r0, [pc, #488] @ 2e637c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5d8c │ │ │ │ bl 2e11c8 │ │ │ │ b 2e5e78 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e6098 │ │ │ │ b 2e5f50 │ │ │ │ ldr r0, [pc, #436] @ 2e6380 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ stm sp, {r4, r9} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5f50 │ │ │ │ ldr r2, [pc, #260] @ 2e62f0 │ │ │ │ ldr r1, [r6, r2] │ │ │ │ ldr r2, [pc, #400] @ 2e6384 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ @@ -267312,15 +267312,15 @@ │ │ │ │ beq 2e622c │ │ │ │ ldr r0, [pc, #368] @ 2e6388 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r9, sl} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e5a4c │ │ │ │ ldr r3, [pc, #332] @ 2e638c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -267337,81 +267337,81 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ stm sp, {r7, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 2e6390 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5af4 │ │ │ │ ldr r0, [pc, #208] @ 2e6394 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e5af4 │ │ │ │ rsbseq r5, r2, r4, ror #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r2, ip, asr #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r3, r5, r0, lsl #5 │ │ │ │ + rsbeq r3, r5, r0, ror r2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbseq r5, r2, r8, lsr #19 │ │ │ │ rsbseq r5, r2, r4, asr r9 │ │ │ │ - subseq r9, r3, r4, lsl #22 │ │ │ │ + ldrsheq r9, [r3], #-164 @ 0xffffff5c │ │ │ │ rsbeq r0, fp, r4, asr #32 │ │ │ │ andeq r1, r0, ip, lsl #17 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r3, r8, ror fp │ │ │ │ + subseq r9, r3, r8, ror #22 │ │ │ │ rsbeq pc, sl, ip, asr #30 │ │ │ │ - rsbeq r3, r5, sl, lsl #1 │ │ │ │ - subseq r6, r6, ip, lsl fp │ │ │ │ - ldrsheq r9, [r3], #-128 @ 0xffffff80 │ │ │ │ + rsbeq r3, r5, sl, ror r0 │ │ │ │ + subseq r6, r6, ip, lsl #22 │ │ │ │ + subseq r9, r3, r0, ror #17 │ │ │ │ andeq r4, r0, r0, lsl r7 │ │ │ │ - subseq r9, r3, ip, ror #16 │ │ │ │ + subseq r9, r3, ip, asr r8 │ │ │ │ andeq r3, r0, r4, lsr r4 │ │ │ │ - subseq r9, r3, r0, lsl sl │ │ │ │ - rsbeq r2, r5, r8, lsl pc │ │ │ │ + subseq r9, r3, r0, lsl #20 │ │ │ │ + rsbeq r2, r5, r8, lsl #30 │ │ │ │ rsbseq r5, r2, ip, lsr r6 │ │ │ │ rsbseq pc, sp, r0, ror #31 │ │ │ │ svceq 0x0082001f │ │ │ │ rsbseq r5, r2, ip, ror r5 │ │ │ │ rsbseq r5, r2, r0, lsr #10 │ │ │ │ stc2l 0, cr0, [r0, #1020] @ 0x3fc │ │ │ │ ldrsbeq r5, [r2], #-72 @ 0xffffffb8 @ │ │ │ │ @ instruction: 0x00725494 │ │ │ │ - subseq r9, r3, r8, asr r9 │ │ │ │ - subseq r9, r3, ip, lsl #19 │ │ │ │ + subseq r9, r3, r8, asr #18 │ │ │ │ + subseq r9, r3, ip, ror r9 │ │ │ │ andeq r3, r0, r4, asr sl │ │ │ │ - subseq r9, r3, r4, asr r9 │ │ │ │ - subseq r9, r3, r0, asr #10 │ │ │ │ - rsbeq r2, r5, r6, asr ip │ │ │ │ + subseq r9, r3, r4, asr #18 │ │ │ │ + subseq r9, r3, r0, lsr r5 │ │ │ │ + rsbeq r2, r5, r6, asr #24 │ │ │ │ andeq r1, r0, r8, lsr #22 │ │ │ │ - subseq r9, r3, r0, lsl r7 │ │ │ │ - subseq r9, r3, ip, lsl r6 │ │ │ │ - @ instruction: 0x00539898 │ │ │ │ - subseq r9, r3, r0, asr r6 │ │ │ │ - ldrheq r9, [r3], #-108 @ 0xffffff94 │ │ │ │ + subseq r9, r3, r0, lsl #14 │ │ │ │ + subseq r9, r3, ip, lsl #12 │ │ │ │ + subseq r9, r3, r8, lsl #17 │ │ │ │ + subseq r9, r3, r0, asr #12 │ │ │ │ + subseq r9, r3, ip, lsr #13 │ │ │ │ rsbeq pc, sl, r4, lsr r9 @ │ │ │ │ - subseq r9, r3, r4, ror #7 │ │ │ │ + ldrsbeq r9, [r3], #-52 @ 0xffffffcc │ │ │ │ andeq r1, r0, r4, lsr #18 │ │ │ │ - subseq r9, r3, r4, lsr #7 │ │ │ │ - subseq r9, r3, ip, ror #7 │ │ │ │ + @ instruction: 0x00539394 │ │ │ │ + ldrsbeq r9, [r3], #-60 @ 0xffffffc4 │ │ │ │ ldr ip, [r0, #360] @ 0x168 │ │ │ │ push {r4, lr} │ │ │ │ mov r4, #0 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq ip, r2 │ │ │ │ ldr lr, [sp, #8] │ │ │ │ beq 2e63e8 │ │ │ │ @@ -267470,15 +267470,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #4] @ 2e649c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq pc, sl, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r9, [pc, #468] @ 2e668c │ │ │ │ mov r8, r1 │ │ │ │ @@ -267494,30 +267494,30 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #432] @ 2e669c │ │ │ │ mov r3, #15 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #6 │ │ │ │ ldr r2, [pc, #408] @ 2e66a0 │ │ │ │ ldr r1, [pc, #408] @ 2e66a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, #1 │ │ │ │ mov sl, #8 │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r0 │ │ │ │ str r3, [r0, #2112] @ 0x840 │ │ │ │ add r0, r9, #12 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r2, r4, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r5, #1744 @ 0x6d0 │ │ │ │ bl 2e55d4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ mov r0, #64 @ 0x40 │ │ │ │ strb r6, [r3, #9] │ │ │ │ @@ -267595,24 +267595,24 @@ │ │ │ │ ldr r1, [pc, #52] @ 2e66ac │ │ │ │ ldr r0, [pc, #52] @ 2e66b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #20 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r5, r8, ror #16 │ │ │ │ + rsbeq r2, r5, r8, asr r8 │ │ │ │ rsbseq r4, r2, r8, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r9, r3, r4, asr #17 │ │ │ │ - subseq r9, r3, ip, lsr #17 │ │ │ │ - subseq r2, r2, r0, lsl r7 │ │ │ │ - ldrheq lr, [r9], #-20 @ 0xffffffec │ │ │ │ + ldrheq r9, [r3], #-132 @ 0xffffff7c │ │ │ │ + @ instruction: 0x0053989c │ │ │ │ + subseq r2, r2, r0, lsl #14 │ │ │ │ + subseq lr, r9, r4, lsr #3 │ │ │ │ rsbseq r4, r2, ip, asr #27 │ │ │ │ - subseq r9, r3, r8, asr #14 │ │ │ │ - subseq lr, r2, r4, ror #19 │ │ │ │ + subseq r9, r3, r8, lsr r7 │ │ │ │ + ldrsbeq lr, [r2], #-148 @ 0xffffff6c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #204] @ 2e6798 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -267620,25 +267620,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 2e679c │ │ │ │ ldr r1, [pc, #188] @ 2e67a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #168] @ 2e67a4 │ │ │ │ ldr r1, [pc, #168] @ 2e67a8 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #136] @ 2e67ac │ │ │ │ ldr r3, [pc, #136] @ 2e67b0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #132] @ 2e67b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -267650,31 +267650,31 @@ │ │ │ │ str r2, [r0, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #104] @ 2e67c0 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r2, r5, r4, ror #12 │ │ │ │ - subseq r2, r2, r8, lsr r5 │ │ │ │ - ldrsbeq sp, [r9], #-248 @ 0xffffff08 │ │ │ │ - subseq lr, r2, r8, ror #4 │ │ │ │ - subseq r8, r2, r8, ror #2 │ │ │ │ + rsbeq r2, r5, r4, asr r6 │ │ │ │ + subseq r2, r2, r8, lsr #10 │ │ │ │ + subseq sp, r9, r8, asr #31 │ │ │ │ + subseq lr, r2, r8, asr r2 │ │ │ │ + subseq r8, r2, r8, asr r1 │ │ │ │ @ instruction: 0xfffffd74 │ │ │ │ rsbeq pc, sl, ip, asr #12 │ │ │ │ andeq r0, r0, r0, asr #2 │ │ │ │ stmdbcs r2!, {r1, r2, r7, pc} │ │ │ │ andeq r0, r0, r0, asr #1 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -267710,132 +267710,132 @@ │ │ │ │ ldr r1, [pc, #48] @ 2e6874 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2e57d4 │ │ │ │ - rsbeq r2, r5, ip, ror #9 │ │ │ │ - subseq r9, r3, r0, asr r5 │ │ │ │ - subseq r9, r3, r8, ror #10 │ │ │ │ + ldrdeq r2, [r5], #-76 @ 0xffffffb4 @ │ │ │ │ + subseq r9, r3, r0, asr #10 │ │ │ │ + subseq r9, r3, r8, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #64] @ 2e68d0 │ │ │ │ ldr r2, [pc, #64] @ 2e68d4 │ │ │ │ ldr r1, [pc, #64] @ 2e68d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 34d184 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 2e576c │ │ │ │ - @ instruction: 0x00652498 │ │ │ │ - ldrsheq r9, [r3], #-76 @ 0xffffffb4 │ │ │ │ - subseq r9, r3, r4, lsl r5 │ │ │ │ + rsbeq r2, r5, r8, lsl #9 │ │ │ │ + subseq r9, r3, ip, ror #9 │ │ │ │ + subseq r9, r3, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #152] @ 2e698c │ │ │ │ ldr r2, [pc, #152] @ 2e6990 │ │ │ │ ldr r1, [pc, #152] @ 2e6994 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #120] @ 2e6998 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r5, #12 │ │ │ │ add r7, r0, #2128 @ 0x850 │ │ │ │ mov r4, r0 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 584ce4 │ │ │ │ + bl 584cd4 │ │ │ │ ldr r2, [pc, #88] @ 2e699c │ │ │ │ ldr r1, [pc, #88] @ 2e69a0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ bl 2e5530 │ │ │ │ str r7, [r4, #2116] @ 0x844 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r2, r5, r4, lsr r4 │ │ │ │ - @ instruction: 0x00539494 │ │ │ │ - subseq r9, r3, ip, lsr #9 │ │ │ │ + rsbeq r2, r5, r4, lsr #8 │ │ │ │ + subseq r9, r3, r4, lsl #9 │ │ │ │ + @ instruction: 0x0053949c │ │ │ │ @ instruction: 0xfffffe9c │ │ │ │ - ldrsbeq r2, [r2], #-36 @ 0xffffffdc │ │ │ │ - subseq sp, r9, r4, ror sp │ │ │ │ + subseq r2, r2, r4, asr #5 │ │ │ │ + subseq sp, r9, r4, ror #26 │ │ │ │ ldr r0, [pc, #4] @ 2e69b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq pc, sl, r8, lsr r4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 2e6a24 │ │ │ │ ldr r2, [pc, #88] @ 2e6a28 │ │ │ │ ldr r1, [pc, #88] @ 2e6a2c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #32 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #2020] @ 0x7e4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e6a04 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 44990c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, r5, ip, lsr #7 │ │ │ │ - subseq r9, r3, r4, lsl #8 │ │ │ │ - subseq r9, r3, ip, lsl r4 │ │ │ │ + @ instruction: 0x0065239c │ │ │ │ + ldrsheq r9, [r3], #-52 @ 0xffffffcc │ │ │ │ + subseq r9, r3, ip, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #172] @ 2e6af4 │ │ │ │ ldr r3, [pc, #172] @ 2e6af8 │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ @@ -267879,15 +267879,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r4, [r2], #-144 @ 0xffffff70 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r9, r3, ip, ror #6 │ │ │ │ + subseq r9, r3, ip, asr r3 │ │ │ │ rsbseq r4, r2, r0, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 2e6b78 │ │ │ │ ldr r2, [pc, #92] @ 2e6b7c │ │ │ │ @@ -267895,32 +267895,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #8 │ │ │ │ ldr r3, [pc, #80] @ 2e6b84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #64] @ 2e6b88 │ │ │ │ ldr r3, [pc, #64] @ 2e6b8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #56] @ 0x38 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, r5, r0, ror #4 │ │ │ │ - subseq r2, r2, r8, ror #1 │ │ │ │ - subseq sp, r5, ip │ │ │ │ + rsbeq r2, r5, r0, asr r2 │ │ │ │ + ldrsbeq r2, [r2], #-8 │ │ │ │ + ldrsheq ip, [r5], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0xfffffee0 │ │ │ │ @ instruction: 0xfffffe60 │ │ │ │ │ │ │ │ 002e6b90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ @@ -267930,27 +267930,27 @@ │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 2e6bf0 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r5, [r4, #1908] @ 0x774 │ │ │ │ str r3, [r4, #1912] @ 0x778 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r9, r3, ip, lsr r2 │ │ │ │ + subseq r9, r3, ip, lsr #4 │ │ │ │ │ │ │ │ 002e6bf4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r2, #20] │ │ │ │ @@ -267959,50 +267959,50 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r6, r0 │ │ │ │ mov r7, r1 │ │ │ │ beq 2e6c98 │ │ │ │ ldr r0, [pc, #124] @ 2e6ca8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r1, [pc, #116] @ 2e6cac │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580374 │ │ │ │ + bl 580364 │ │ │ │ mov r0, r5 │ │ │ │ - bl 644560 │ │ │ │ + bl 644550 │ │ │ │ ldr r3, [pc, #92] @ 2e6cb0 │ │ │ │ ldr r1, [pc, #92] @ 2e6cb4 │ │ │ │ ldr r5, [r8, r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 2a61a0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5822a0 │ │ │ │ + bl 582290 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #24] @ 2e6cb8 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2e6c2c │ │ │ │ rsbseq r4, r2, r8, ror #15 │ │ │ │ - ldrsbeq r9, [r3], #-28 @ 0xffffffe4 │ │ │ │ - subseq ip, r5, r0, ror lr │ │ │ │ + subseq r9, r3, ip, asr #3 │ │ │ │ + subseq ip, r5, r0, ror #28 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - subseq lr, fp, r4, asr fp │ │ │ │ - subseq r9, r3, r0, ror r1 │ │ │ │ + subseq lr, fp, r4, asr #22 │ │ │ │ + subseq r9, r3, r0, ror #2 │ │ │ │ │ │ │ │ 002e6cbc : │ │ │ │ rsb ip, r1, r1, lsl #3 │ │ │ │ add r1, r1, ip, lsl #3 │ │ │ │ add r1, r0, r1, lsl #4 │ │ │ │ ldr r0, [r1, #88] @ 0x58 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -268035,15 +268035,15 @@ │ │ │ │ add r0, r0, r1, lsl #4 │ │ │ │ ldr r0, [r0, #112] @ 0x70 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2e6d50 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq pc, sl, ip, asr #1 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #2 │ │ │ │ b 2f19a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -268054,25 +268054,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #108] @ 2e6e10 │ │ │ │ ldr r1, [pc, #108] @ 2e6e14 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #76] @ 2e6e18 │ │ │ │ ldr ip, [pc, #76] @ 2e6e1c │ │ │ │ ldr r3, [pc, #76] @ 2e6e20 │ │ │ │ ldr r1, [pc, #76] @ 2e6e24 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -268080,23 +268080,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #24 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580a98 │ │ │ │ - rsbeq r2, r5, r4, lsl r0 │ │ │ │ - @ instruction: 0x00521e90 │ │ │ │ - subseq sp, r9, r4, lsr r9 │ │ │ │ - subseq r9, r3, ip, rrx │ │ │ │ - subseq r9, r3, r4, lsl #1 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r2, r5, r4 │ │ │ │ + subseq r1, r2, r0, lsl #29 │ │ │ │ + subseq sp, r9, r4, lsr #18 │ │ │ │ + subseq r9, r3, ip, asr r0 │ │ │ │ + subseq r9, r3, r4, ror r0 │ │ │ │ @ instruction: 0xffffff78 │ │ │ │ - ldrsbeq lr, [fp], #-148 @ 0xffffff6c │ │ │ │ - subseq r9, r3, r0, rrx │ │ │ │ + subseq lr, fp, r4, asr #19 │ │ │ │ + subseq r9, r3, r0, asr r0 │ │ │ │ ldrsbeq r9, [r0], #-200 @ 0xffffff38 @ │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ str r3, [r0, #652] @ 0x28c │ │ │ │ mov r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -268204,22 +268204,22 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r1, [r0, #28] │ │ │ │ ldr r0, [r0, #12] │ │ │ │ ldr r5, [r2, #672] @ 0x2a0 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #24] │ │ │ │ - bl 7de98c │ │ │ │ + bl 7de97c │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 6455b4 │ │ │ │ + b 6455a4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [r0, #32] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r2, #4] │ │ │ │ @@ -268235,15 +268235,15 @@ │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6459ac │ │ │ │ + bl 64599c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -268277,25 +268277,25 @@ │ │ │ │ str r2, [r4, #4] │ │ │ │ bne 2e7164 │ │ │ │ ldr r2, [r4, #8] │ │ │ │ add r3, r4, #20 │ │ │ │ cmp r2, r3 │ │ │ │ bne 2e7164 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 7db658 │ │ │ │ + bl 7db648 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e136c │ │ │ │ ldr r0, [r0, #28] │ │ │ │ ldr r3, [r4, #24] │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r3, r2 │ │ │ │ bne 2e7144 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ - bl 7ef3dc │ │ │ │ + bl 7ef3cc │ │ │ │ b 2e70bc │ │ │ │ ldr r3, [pc, #60] @ 2e7188 │ │ │ │ ldr r1, [pc, #60] @ 2e718c │ │ │ │ ldr r0, [pc, #60] @ 2e7190 │ │ │ │ ldr r2, [pc, #60] @ 2e7194 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -268306,21 +268306,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 2e71a0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #246 @ 0xf6 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r5, r8, asr #25 │ │ │ │ - subseq r8, r3, ip, ror #27 │ │ │ │ - ldrsheq r8, [r3], #-216 @ 0xffffff28 │ │ │ │ + strheq r1, [r5], #-200 @ 0xffffff38 @ │ │ │ │ + ldrsbeq r8, [r3], #-220 @ 0xffffff24 │ │ │ │ + subseq r8, r3, r8, ror #27 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbeq r1, r5, ip, lsr #25 │ │ │ │ - subseq r8, r3, ip, lsl #28 │ │ │ │ - subseq r8, r3, r0, lsr #28 │ │ │ │ + @ instruction: 0x00651c9c │ │ │ │ + ldrsheq r8, [r3], #-220 @ 0xffffff24 │ │ │ │ + subseq r8, r3, r0, lsl lr │ │ │ │ │ │ │ │ 002e71a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -268394,45 +268394,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2e7354 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e7228 │ │ │ │ ldr r0, [pc, #64] @ 2e7358 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e7228 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r2, r4, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r2, r0, lsl r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r2, ip, asr #3 │ │ │ │ andeq r2, r0, r4, lsr #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r3, r8, asr #25 │ │ │ │ - subseq r8, r3, r4, lsl sp │ │ │ │ + ldrheq r8, [r3], #-200 @ 0xffffff38 │ │ │ │ + subseq r8, r3, r4, lsl #26 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7374 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2e738c │ │ │ │ mov r0, #0 │ │ │ │ @@ -268445,15 +268445,15 @@ │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r1, [r0, #141] @ 0x8d │ │ │ │ mov r0, r3 │ │ │ │ lsr r1, r1, #5 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 64668c │ │ │ │ + bl 64667c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -268505,15 +268505,15 @@ │ │ │ │ ldrb r1, [r4, #1657] @ 0x679 │ │ │ │ ldrb r2, [r4, #745] @ 0x2e9 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ orr r2, r3, r2 │ │ │ │ orr r3, r3, r1 │ │ │ │ strb r2, [r4, #745] @ 0x2e9 │ │ │ │ strb r3, [r4, #1657] @ 0x679 │ │ │ │ - bl 7e05f0 │ │ │ │ + bl 7e05e0 │ │ │ │ ldr r1, [pc, #192] @ 2e7560 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 4cf354 │ │ │ │ b 2e7434 │ │ │ │ ldr r0, [pc, #176] @ 2e7564 │ │ │ │ ldr r0, [r3, r0] │ │ │ │ @@ -268534,42 +268534,42 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e7570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e7420 │ │ │ │ ldr r0, [pc, #56] @ 2e7574 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e7420 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r2, r8, lsl r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r3, [r2], #-244 @ 0xffffff0c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r2, r0, asr #31 │ │ │ │ andeq r4, r0, ip, asr #7 │ │ │ │ andeq r2, r0, ip, asr #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r3, r8, asr fp │ │ │ │ - @ instruction: 0x00538b98 │ │ │ │ + subseq r8, r3, r8, asr #22 │ │ │ │ + subseq r8, r3, r8, lsl #23 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -268585,19 +268585,19 @@ │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ ldr r2, [pc, #28] @ 2e75e4 │ │ │ │ ldr r0, [pc, #28] @ 2e75e8 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ str r0, [r4, #1904] @ 0x770 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7df6dc │ │ │ │ - subseq r8, r3, r0, asr fp │ │ │ │ + b 7df6cc │ │ │ │ + subseq r8, r3, r0, asr #22 │ │ │ │ andeq r5, r0, r4, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r2, [r0, #832] @ 0x340 │ │ │ │ @@ -268669,16 +268669,16 @@ │ │ │ │ ldrsbeq r3, [r2], #-208 @ 0xffffff30 @ │ │ │ │ andeq r1, r0, r8, lsr #23 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ andeq r4, r0, ip, asr #16 │ │ │ │ andeq r1, r0, r0, asr #32 │ │ │ │ @ instruction: 0xfffff7ec │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - rsbeq r1, r5, r4, lsl #15 │ │ │ │ - subseq r8, r3, r8, lsl #21 │ │ │ │ + rsbeq r1, r5, r4, ror r7 │ │ │ │ + subseq r8, r3, r8, ror sl │ │ │ │ │ │ │ │ 002e772c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -268803,31 +268803,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2e79bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e7794 │ │ │ │ ldr r0, [pc, #84] @ 2e79c0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e7794 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrheq r3, [r2], #-196 @ 0xffffff3c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00723c94 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r2, r4, asr ip │ │ │ │ @@ -268837,16 +268837,16 @@ │ │ │ │ andeq r0, r0, r4, lsr r9 │ │ │ │ andeq r4, r0, ip, asr #16 │ │ │ │ @ instruction: 0xfffff634 │ │ │ │ rsbseq r3, r2, r8, ror #22 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r3, r0, lsl #16 │ │ │ │ - subseq r8, r3, ip, asr #16 │ │ │ │ + ldrsheq r8, [r3], #-112 @ 0xffffff90 │ │ │ │ + subseq r8, r3, ip, lsr r8 │ │ │ │ mov r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [r0, #52] @ 0x34 │ │ │ │ @@ -268878,15 +268878,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r1, sp │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r1, [r4, #8] │ │ │ │ ldr r3, [sp] │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #2 │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r2, [r4, #44] @ 0x2c │ │ │ │ beq 2e7ac8 │ │ │ │ @@ -268925,17 +268925,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r3, r2, ip, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r3, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - rsbeq r1, r5, r4, lsr #6 │ │ │ │ - subseq r8, r3, r4, asr #8 │ │ │ │ - subseq r8, r3, r8, lsl #14 │ │ │ │ + rsbeq r1, r5, r4, lsl r3 │ │ │ │ + subseq r8, r3, r4, lsr r4 │ │ │ │ + ldrsheq r8, [r3], #-104 @ 0xffffff98 │ │ │ │ andeq r0, r0, ip, lsl sl │ │ │ │ cmp r1, #66 @ 0x42 │ │ │ │ moveq r2, #1 │ │ │ │ movne r2, #0 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ strb r2, [r0, #668] @ 0x29c │ │ │ │ beq 2e7b64 │ │ │ │ @@ -268980,15 +268980,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2e7d3c │ │ │ │ ldr r0, [r4, #744] @ 0x2e8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2e7c04 │ │ │ │ - bl 645950 │ │ │ │ + bl 645940 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #744] @ 0x2e8 │ │ │ │ ldrb r3, [r4, #667] @ 0x29b │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e7c28 │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ @@ -269083,41 +269083,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2e7df8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e7bec │ │ │ │ ldr r0, [pc, #60] @ 2e7dfc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e7bec │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r2, r8, asr #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r3, r2, r8, lsr #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r5, r0, r0, lsr #1 │ │ │ │ @ instruction: 0xfffff1b4 │ │ │ │ rsbseq r3, r2, ip, lsl #14 │ │ │ │ andeq r2, r0, ip, lsl #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r8, r3, r8, ror #8 │ │ │ │ subseq r8, r3, r8, ror r4 │ │ │ │ - subseq r8, r3, r8, lsl #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #536] @ 2e8034 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -269131,17 +269131,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ blt 2e7fec │ │ │ │ cmp r1, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ blt 2e7f98 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ ldr ip, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r0, #4] │ │ │ │ cmp r3, ip │ │ │ │ ldrgt r3, [r4, #40] @ 0x28 │ │ │ │ ble 2e7fa8 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -269161,48 +269161,48 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ beq 2e7e80 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r1, sp, #16 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r5 │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ bcc 2e7ff8 │ │ │ │ subs r2, r2, r7 │ │ │ │ sbc r3, r3, r5 │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ bcc 2e7ff8 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, #5 │ │ │ │ lsl r8, r8, #9 │ │ │ │ mov r2, r8 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r9 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r3, [pc, #268] @ 2e803c │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ lsl r3, r5, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r8, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 645a18 │ │ │ │ + bl 645a08 │ │ │ │ str r0, [r4, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #224] @ 2e8040 │ │ │ │ ldr r3, [pc, #212] @ 2e8038 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -269212,17 +269212,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r6, #720 @ 0x2d0 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ str r5, [r4, #28] │ │ │ │ ldr r0, [r4, #24] │ │ │ │ mov r3, #0 │ │ │ │ cmp r0, r3 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ beq 2e7f58 │ │ │ │ ldr r2, [pc, #128] @ 2e8044 │ │ │ │ @@ -269236,17 +269236,17 @@ │ │ │ │ bne 2e8030 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 4cf2e0 │ │ │ │ cmp r1, #0 │ │ │ │ bge 2e7e60 │ │ │ │ b 2e7fa4 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #5 │ │ │ │ - bl 63cb10 │ │ │ │ + bl 63cb00 │ │ │ │ mvn r3, #21 │ │ │ │ str r3, [r4, #28] │ │ │ │ b 2e7fa8 │ │ │ │ add ip, ip, #1 │ │ │ │ mvn r3, #0 │ │ │ │ str ip, [r4, #44] @ 0x2c │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ @@ -269273,41 +269273,41 @@ │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldr r7, [r1, #68] @ 0x44 │ │ │ │ ldr r1, [r1, #72] @ 0x48 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ movne r7, r1 │ │ │ │ mov r6, r2 │ │ │ │ - bl 645584 │ │ │ │ + bl 645574 │ │ │ │ ldr r0, [pc, #164] @ 2e8134 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r1, [r5, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 64801c │ │ │ │ + bl 64800c │ │ │ │ ldr r3, [pc, #144] @ 2e8138 │ │ │ │ ldr r2, [pc, #144] @ 2e813c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #140] @ 2e8140 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ str r5, [r4, #20] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #104] @ 2e8144 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #92] @ 2e8148 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #28] │ │ │ │ str r6, [r4, #32] │ │ │ │ str r3, [r4, #40] @ 0x28 │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ str r0, [r4, #24] │ │ │ │ @@ -269318,18 +269318,18 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ strheq sp, [sl], #-208 @ 0xffffff30 @ │ │ │ │ - rsbeq r0, r5, r4, ror sp │ │ │ │ - subseq r0, r2, r8, ror #22 │ │ │ │ - subseq ip, r9, ip, lsl #12 │ │ │ │ - subseq r8, r3, r4, lsl #3 │ │ │ │ + rsbeq r0, r5, r4, ror #26 │ │ │ │ + subseq r0, r2, r8, asr fp │ │ │ │ + ldrsheq ip, [r9], #-92 @ 0xffffffa4 │ │ │ │ + subseq r8, r3, r4, ror r1 │ │ │ │ @ instruction: 0xffffeed0 │ │ │ │ │ │ │ │ 002e814c : │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #64] @ 2e8198 │ │ │ │ ldr ip, [r0] │ │ │ │ ldr r1, [r0, #840] @ 0x348 │ │ │ │ @@ -269355,15 +269355,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldr r3, [r0] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, #9 │ │ │ │ strb r1, [r0, #649] @ 0x289 │ │ │ │ strb r2, [r0, #665] @ 0x299 │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ @@ -269376,15 +269376,15 @@ │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -269399,15 +269399,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #188] @ 2e834c │ │ │ │ mov r4, r0 │ │ │ │ eor r3, r1, #1 │ │ │ │ @@ -269420,15 +269420,15 @@ │ │ │ │ mov r1, sp │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp] │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldrd r2, [sp] │ │ │ │ mov r1, #1 │ │ │ │ strd r2, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ strb r1, [r4, #691] @ 0x2b3 │ │ │ │ strb r1, [r4, #686] @ 0x2ae │ │ │ │ @@ -269450,15 +269450,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r6, r7, pc} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2e82f8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r3, r2, r8, asr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r3, [r2], #-12 @ │ │ │ │ ldrb r3, [r0, #648] @ 0x288 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -269608,33 +269608,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2e8640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e846c │ │ │ │ ldr r0, [pc, #92] @ 2e8644 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e846c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ ldrsbeq r2, [r2], #-244 @ 0xffffff0c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r2, [r2], #-252 @ 0xffffff04 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @@ -269644,16 +269644,16 @@ │ │ │ │ andeq r4, r0, ip, asr #16 │ │ │ │ @ instruction: 0xfffffc60 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ @ instruction: 0xffffe960 │ │ │ │ andeq r1, r0, r8, ror r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x00537c9c │ │ │ │ - subseq r7, r3, r8, ror #25 │ │ │ │ + subseq r7, r3, ip, lsl #25 │ │ │ │ + ldrsbeq r7, [r3], #-200 @ 0xffffff38 │ │ │ │ │ │ │ │ 002e8648 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r7, r0 │ │ │ │ @@ -269770,31 +269770,31 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 2e88b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e86b0 │ │ │ │ ldr r0, [pc, #84] @ 2e88bc │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e86b0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00722d98 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r2, r8, ror sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r2, r2, r8, lsr sp │ │ │ │ @@ -269804,16 +269804,16 @@ │ │ │ │ @ instruction: 0xfffffa18 │ │ │ │ andeq r4, r0, ip, asr #16 │ │ │ │ @ instruction: 0xffffe718 │ │ │ │ rsbseq r2, r2, r8, asr ip │ │ │ │ andeq r3, r0, r0, lsl #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r3, ip, asr #21 │ │ │ │ - subseq r7, r3, r8, lsl fp │ │ │ │ + ldrheq r7, [r3], #-172 @ 0xffffff54 │ │ │ │ + subseq r7, r3, r8, lsl #22 │ │ │ │ │ │ │ │ 002e88c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldrb r2, [r0, #1920] @ 0x780 │ │ │ │ @@ -269919,25 +269919,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 2e8b2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e891c │ │ │ │ add r2, lr, #1 │ │ │ │ cmp r2, ip │ │ │ │ movhi r6, r0 │ │ │ │ bhi 2e891c │ │ │ │ ldrb r6, [lr] │ │ │ │ b 2e89f4 │ │ │ │ @@ -269945,15 +269945,15 @@ │ │ │ │ b 2e891c │ │ │ │ ldr r0, [pc, #92] @ 2e8b30 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e891c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ rsbseq r2, r2, ip, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r2, [r2], #-164 @ 0xffffff5c @ │ │ │ │ ldrsbeq r2, [r2], #-168 @ 0xffffff58 @ │ │ │ │ @@ -269963,16 +269963,16 @@ │ │ │ │ @ instruction: 0xfffff7ac │ │ │ │ andeq r2, r0, r4, lsl r6 │ │ │ │ @ instruction: 0xffffe4ac │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, ror #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r3, r4, lsr r9 │ │ │ │ - subseq r7, r3, r0, ror #18 │ │ │ │ + subseq r7, r3, r4, lsr #18 │ │ │ │ + subseq r7, r3, r0, asr r9 │ │ │ │ │ │ │ │ 002e8b34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldrb r3, [r0, #1920] @ 0x780 │ │ │ │ @@ -270092,24 +270092,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r7, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 2e8e48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e8bd4 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e8cb4 │ │ │ │ b 2e8bc0 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -270134,46 +270134,46 @@ │ │ │ │ ldr r0, [pc, #144] @ 2e8e4c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e8bd4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [r0, #752] @ 0x2f0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2e8e10 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e8dfc │ │ │ │ ldr r9, [r6, #672] @ 0x2a0 │ │ │ │ cmp r9, #0 │ │ │ │ beq 2e8e00 │ │ │ │ ldrb r9, [r6, #665] @ 0x299 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2e8bc0 │ │ │ │ ldr r9, [r0, #1664] @ 0x680 │ │ │ │ cmp r9, #0 │ │ │ │ bne 2e8de8 │ │ │ │ b 2e8e00 │ │ │ │ @ instruction: 0x0072289c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, r5, r4, lsr r2 │ │ │ │ + rsbeq r0, r5, r4, lsr #4 │ │ │ │ rsbseq r2, r2, r4, ror r8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r2, r2, r0, lsr #16 │ │ │ │ @ instruction: 0x000027b0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ ldrsbeq r1, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - subseq r7, r3, ip, lsr r7 │ │ │ │ - subseq r7, r3, ip, lsl r7 │ │ │ │ + subseq r7, r3, ip, lsr #14 │ │ │ │ + subseq r7, r3, ip, lsl #14 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ mov r1, #1 │ │ │ │ mvn r2, #95 @ 0x5f │ │ │ │ cmp r3, r1 │ │ │ │ strb r2, [r0, #664] @ 0x298 │ │ │ │ str r1, [r0, #652] @ 0x28c │ │ │ │ strb r1, [r0, #656] @ 0x290 │ │ │ │ @@ -270212,15 +270212,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -270265,15 +270265,15 @@ │ │ │ │ str r3, [r0, #24] │ │ │ │ str r1, [r0, #28] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ bne 2e8f94 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -270436,15 +270436,15 @@ │ │ │ │ bne 2e940c │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 2e9370 │ │ │ │ subs r2, r2, r5 │ │ │ │ @@ -270459,35 +270459,35 @@ │ │ │ │ lsl sl, r7, #9 │ │ │ │ str r3, [r4, #752] @ 0x2f0 │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str sl, [r4, #764] @ 0x2fc │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ mov r2, sl │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #448] @ 2e94bc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ add r9, r4, #748 @ 0x2ec │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6458dc │ │ │ │ + bl 6458cc │ │ │ │ ldr r2, [pc, #400] @ 2e94c0 │ │ │ │ ldr r3, [pc, #380] @ 2e94b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -270519,31 +270519,31 @@ │ │ │ │ beq 2e93b4 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 2e93fc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r2, [pc, #248] @ 2e94c8 │ │ │ │ ldr r3, [pc, #220] @ 2e94b0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2e94a8 │ │ │ │ mov r1, #2 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 63cb10 │ │ │ │ + b 63cb00 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2e93c0 │ │ │ │ ldr r3, [pc, #184] @ 2e94cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2e9260 │ │ │ │ ldr r3, [pc, #168] @ 2e94d0 │ │ │ │ @@ -270560,44 +270560,44 @@ │ │ │ │ add r8, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2e94d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e9264 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #68] @ 2e94dc │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2e9260 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r2, ip, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r2, r8, asr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ rsbseq r2, r2, ip, asr #1 │ │ │ │ @ instruction: 0xffffedc4 │ │ │ │ rsbseq r2, r2, ip, lsr #32 │ │ │ │ andeq r2, r0, r8, ror fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r3, r4, lsr #1 │ │ │ │ - subseq r7, r3, r4, asr #1 │ │ │ │ + @ instruction: 0x00537094 │ │ │ │ + ldrheq r7, [r3], #-4 │ │ │ │ │ │ │ │ 002e94e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r2, r1, r2 │ │ │ │ @@ -270816,15 +270816,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -271054,15 +271054,15 @@ │ │ │ │ ldr r2, [pc, #60] @ 2e9c38 │ │ │ │ mov r3, #1 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ str r3, [r4, #52] @ 0x34 │ │ │ │ b 2e99ec │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -271278,15 +271278,15 @@ │ │ │ │ str r3, [r4, #220] @ 0xdc │ │ │ │ ldr r2, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [r4, #640] @ 0x280 │ │ │ │ orrs r3, r3, r2 │ │ │ │ movne r3, #16640 @ 0x4100 │ │ │ │ moveq r3, #16384 @ 0x4000 │ │ │ │ strh r3, [r4, #224] @ 0xe0 │ │ │ │ - bl 646684 │ │ │ │ + bl 646674 │ │ │ │ ldr r2, [pc, #964] @ 2ea360 │ │ │ │ ldr r1, [r4, #644] @ 0x284 │ │ │ │ ldr r3, [pc, #960] @ 2ea364 │ │ │ │ cmp r0, #0 │ │ │ │ ldr r0, [r4, #640] @ 0x280 │ │ │ │ movne r3, r2 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ @@ -271446,15 +271446,15 @@ │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, r6 │ │ │ │ bl 1e1e40 │ │ │ │ b 2e9ca4 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -271670,15 +271670,15 @@ │ │ │ │ ldr r3, [r4, #876] @ 0x36c │ │ │ │ add r1, r3, r1, lsl #9 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r5, [r4, #840] @ 0x348 │ │ │ │ b 2ea410 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -272047,15 +272047,15 @@ │ │ │ │ cmp r3, #241 @ 0xf1 │ │ │ │ bne 2ea750 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #889] @ 0x379 │ │ │ │ b 2ea794 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2ea9b8 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, #4 │ │ │ │ mov ip, #3 │ │ │ │ mov lr, #2 │ │ │ │ mov r3, #1 │ │ │ │ b 2eaa9c │ │ │ │ @@ -272094,19 +272094,19 @@ │ │ │ │ strb r1, [r2, r3] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r0 │ │ │ │ bne 2eac28 │ │ │ │ b 2eab14 │ │ │ │ sbceq r4, r2, r0, lsl #30 │ │ │ │ @ instruction: 0xffffd9e0 │ │ │ │ - rsbeq lr, r4, ip, lsl #12 │ │ │ │ - strdeq lr, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ + strdeq lr, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq lr, r4, r8, ror #11 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ @ instruction: 0xffffd808 │ │ │ │ - rsbeq lr, r4, r0, lsr r4 │ │ │ │ + rsbeq lr, r4, r0, lsr #8 │ │ │ │ @ instruction: 0xffffd6e8 │ │ │ │ @ instruction: 0xffffd5fc │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 002eac70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ @@ -272139,21 +272139,21 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r6, [r4, #28] │ │ │ │ ldr r2, [r4, #24] │ │ │ │ bic r5, r5, #15 │ │ │ │ mul r2, r6, r2 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ mov r1, r6 │ │ │ │ lsr r3, r0, #8 │ │ │ │ strb r0, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r0, r2 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ and r0, r0, #15 │ │ │ │ add r1, r1, #1 │ │ │ │ orr r5, r5, r0 │ │ │ │ strb r5, [r4, #664] @ 0x298 │ │ │ │ strb r1, [r4, #656] @ 0x290 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -272272,15 +272272,15 @@ │ │ │ │ bl 1e1060 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ mov r4, r0 │ │ │ │ str r9, [r0, #32] │ │ │ │ str sl, [r0, #36] @ 0x24 │ │ │ │ str r8, [r0, #28] │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 647ca4 │ │ │ │ + bl 647c94 │ │ │ │ ldr r1, [r8, #16] │ │ │ │ lsl r3, r6, #9 │ │ │ │ orr r3, r3, r7, lsr #23 │ │ │ │ lsl r2, r7, #9 │ │ │ │ str r0, [r4, #20] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [r4, #24] │ │ │ │ @@ -272294,15 +272294,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #20 │ │ │ │ str r1, [r4, #8] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [r4, #12] │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [r4, #16] │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ ldr r3, [r5, #768] @ 0x300 │ │ │ │ str r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ strne r4, [r3, #4] │ │ │ │ str r4, [r5, #768]! @ 0x300 │ │ │ │ str r5, [r4, #4] │ │ │ │ add sp, sp, #16 │ │ │ │ @@ -272314,15 +272314,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mvn r3, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 6455d8 │ │ │ │ + b 6455c8 │ │ │ │ @ instruction: 0xffffc15c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r3, #80 @ 0x50 │ │ │ │ ldr r2, [pc, #788] @ 2eb2e8 │ │ │ │ @@ -272357,15 +272357,15 @@ │ │ │ │ bne 2eb240 │ │ │ │ add r8, sp, #16 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r2, r7 │ │ │ │ sbcs r1, r3, r6 │ │ │ │ ldr r1, [r4, #840] @ 0x348 │ │ │ │ bcc 2eb144 │ │ │ │ subs r2, r2, r7 │ │ │ │ @@ -272380,21 +272380,21 @@ │ │ │ │ str r3, [r4, #748] @ 0x2ec │ │ │ │ mvn r3, #0 │ │ │ │ str r1, [r4, #760] @ 0x2f8 │ │ │ │ str r3, [r4, #756] @ 0x2f4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str fp, [r4, #752] @ 0x2f0 │ │ │ │ str r9, [r4, #764] @ 0x2fc │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ lsl r3, r8, #9 │ │ │ │ mov r2, r9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str fp, [sp] │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #540] @ 2eb2f8 │ │ │ │ add sl, r4, #748 @ 0x2ec │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r5, [sp, #4] │ │ │ │ @@ -272436,28 +272436,28 @@ │ │ │ │ beq 2eb188 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ ldrb r3, [r2, #1921] @ 0x781 │ │ │ │ tst r3, #2 │ │ │ │ beq 2eb230 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r2, [pc, #352] @ 2eb304 │ │ │ │ ldr r3, [pc, #324] @ 2eb2ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2eb2e4 │ │ │ │ mov r1, #1 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 63cb10 │ │ │ │ + b 63cb00 │ │ │ │ ldr r1, [pc, #304] @ 2eb308 │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r0, #840] @ 0x348 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #832] @ 0x340 │ │ │ │ str r3, [r0, #836] @ 0x344 │ │ │ │ str r1, [r0, #828] @ 0x33c │ │ │ │ @@ -272476,15 +272476,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 2eb2e4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ bx r3 │ │ │ │ ldr r0, [r2, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2eb194 │ │ │ │ ldr r3, [pc, #200] @ 2eb310 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb044 │ │ │ │ ldr r3, [pc, #184] @ 2eb314 │ │ │ │ @@ -272501,31 +272501,31 @@ │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 2eb31c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2eb048 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 2eb320 │ │ │ │ mov r3, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2eb044 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r2, r0, lsr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r2, r8, lsl #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, lsr r8 │ │ │ │ @@ -272533,16 +272533,16 @@ │ │ │ │ @ instruction: 0xffffcff0 │ │ │ │ rsbseq r0, r2, r8, asr r2 │ │ │ │ @ instruction: 0xffffcf68 │ │ │ │ ldrsheq r0, [r2], #-20 @ 0xffffffec @ │ │ │ │ andeq r4, r0, r4, lsl r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, r3, ip, asr #5 │ │ │ │ - subseq r5, r3, ip, ror #5 │ │ │ │ + ldrheq r5, [r3], #-44 @ 0xffffffd4 │ │ │ │ + ldrsbeq r5, [r3], #-44 @ 0xffffffd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb34c │ │ │ │ @@ -272729,15 +272729,15 @@ │ │ │ │ beq 2eb63c │ │ │ │ ldr r3, [pc, #448] @ 2eb7d4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eb6fc │ │ │ │ ldr r0, [r6, #672] @ 0x2a0 │ │ │ │ - bl 64605c │ │ │ │ + bl 64604c │ │ │ │ ldr r3, [r6] │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eb7a4 │ │ │ │ ldr r2, [pc, #404] @ 2eb7d8 │ │ │ │ ldr r3, [pc, #388] @ 2eb7cc │ │ │ │ @@ -272772,23 +272772,23 @@ │ │ │ │ beq 2eb774 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 2eb7e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 2eb5dc │ │ │ │ ldr r3, [pc, #232] @ 2eb7ec │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eb620 │ │ │ │ @@ -272805,32 +272805,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2eb7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2eb620 │ │ │ │ ldr r0, [pc, #120] @ 2eb7f4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [r4, #32] │ │ │ │ b 2eb5dc │ │ │ │ ldr r0, [pc, #96] @ 2eb7f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2eb620 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 2eb7fc │ │ │ │ ldr r1, [pc, #80] @ 2eb800 │ │ │ │ ldr r0, [pc, #80] @ 2eb804 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 2eb808 │ │ │ │ @@ -272842,22 +272842,22 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r1, r4, ror lr @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq pc, [r1], #-216 @ 0xffffff28 @ │ │ │ │ andeq r4, r0, r8, asr #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r3, r0, lsl #30 │ │ │ │ + ldrsheq r4, [r3], #-224 @ 0xffffff20 │ │ │ │ andeq r3, r0, r8, asr #14 │ │ │ │ - subseq r4, r3, ip, lsr pc │ │ │ │ - ldrsbeq r4, [r3], #-228 @ 0xffffff1c │ │ │ │ - subseq r4, r3, ip, asr pc │ │ │ │ - rsbeq sp, r4, ip, ror #12 │ │ │ │ - subseq r4, r3, ip, lsl #15 │ │ │ │ - subseq r4, r3, r4, ror pc │ │ │ │ + subseq r4, r3, ip, lsr #30 │ │ │ │ + subseq r4, r3, r4, asr #29 │ │ │ │ + subseq r4, r3, ip, asr #30 │ │ │ │ + rsbeq sp, r4, ip, asr r6 │ │ │ │ + subseq r4, r3, ip, ror r7 │ │ │ │ + subseq r4, r3, r4, ror #30 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r2, [pc, #76] @ 2eb870 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ @@ -272943,15 +272943,15 @@ │ │ │ │ mov r2, #20 │ │ │ │ strb r3, [r4, #658] @ 0x292 │ │ │ │ mov r3, #0 │ │ │ │ strb r2, [r4, #657] @ 0x291 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 2eb924 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2eb924 │ │ │ │ @ instruction: 0xffffc8b8 │ │ │ │ │ │ │ │ 002eb988 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -273058,15 +273058,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ @ instruction: 0xffffc688 │ │ │ │ │ │ │ │ 002ebb38 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -273074,25 +273074,25 @@ │ │ │ │ and r7, r3, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r0 │ │ │ │ mov r2, r1 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ mov r6, r1 │ │ │ │ mov r1, r7 │ │ │ │ - bl 6463d4 │ │ │ │ + bl 6463c4 │ │ │ │ cmp r0, #2 │ │ │ │ mov r4, r0 │ │ │ │ beq 2ebbb4 │ │ │ │ cmp r0, #1 │ │ │ │ beq 2ebbf0 │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 646480 │ │ │ │ + bl 646470 │ │ │ │ subs r0, r4, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -273109,17 +273109,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2ebca0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldr r0, [r5, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r5, #720 @ 0x2d0 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ tst r8, #8 │ │ │ │ bne 2ebc78 │ │ │ │ and ip, r8, #248 @ 0xf8 │ │ │ │ cmp ip, #32 │ │ │ │ beq 2ebc84 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ strb r3, [r5, #665] @ 0x299 │ │ │ │ @@ -273140,43 +273140,43 @@ │ │ │ │ blx r2 │ │ │ │ ldr r3, [r5] │ │ │ │ ldrb r2, [r3, #1921] @ 0x781 │ │ │ │ tst r2, #2 │ │ │ │ bne 2ebb80 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2ebb80 │ │ │ │ mov r0, r5 │ │ │ │ bl 2eba74 │ │ │ │ b 2ebb80 │ │ │ │ rsb r1, r6, #0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f0d18 │ │ │ │ b 2ebb80 │ │ │ │ - rsbeq sp, r4, r4, asr #4 │ │ │ │ - subseq r4, r3, r4, ror #6 │ │ │ │ - subseq r4, r3, r8, ror #22 │ │ │ │ + rsbeq sp, r4, r4, lsr r2 │ │ │ │ + subseq r4, r3, r4, asr r3 │ │ │ │ + subseq r4, r3, r8, asr fp │ │ │ │ andeq r0, r0, pc, asr r3 │ │ │ │ @ instruction: 0xffffc51c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r3, [r0, #744] @ 0x2e8 │ │ │ │ blt 2ebd38 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ebce4 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ ldr r0, [r3, #1916] @ 0x77c │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r2, [r2, #32] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -273189,15 +273189,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ popne {r4, pc} │ │ │ │ pop {r4, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ rsb r1, r1, #0 │ │ │ │ bl 2ebb38 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ebccc │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -273226,26 +273226,26 @@ │ │ │ │ bl 2e9134 │ │ │ │ add r5, r5, #1936 @ 0x790 │ │ │ │ strd r0, [r5] │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #652] @ 0x28c │ │ │ │ str r2, [r3, #1944] @ 0x798 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #52] @ 2ebe20 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 645a80 │ │ │ │ + bl 645a70 │ │ │ │ str r0, [r4, #744] @ 0x2e8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -273334,15 +273334,15 @@ │ │ │ │ and r3, r3, #7 │ │ │ │ cmp r1, #8 │ │ │ │ bhi 2ebeb0 │ │ │ │ ldrsb r1, [r2, r1] │ │ │ │ add pc, pc, r1, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #1 │ │ │ │ - bl 64668c │ │ │ │ + bl 64667c │ │ │ │ ldr r3, [pc, #332] @ 2ec0d0 │ │ │ │ mov r0, #1 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -273352,15 +273352,15 @@ │ │ │ │ cmp r2, #2 │ │ │ │ bne 2ebeb0 │ │ │ │ eor r3, r3, #128 @ 0x80 │ │ │ │ lsr r3, r3, #7 │ │ │ │ strb r3, [r4, #666] @ 0x29a │ │ │ │ b 2ebef4 │ │ │ │ mov r1, #0 │ │ │ │ - bl 64668c │ │ │ │ + bl 64667c │ │ │ │ ldr r3, [pc, #264] @ 2ec0d4 │ │ │ │ mov r0, r4 │ │ │ │ strh r3, [r4, #226] @ 0xe2 │ │ │ │ bl 2ebd68 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -273415,19 +273415,19 @@ │ │ │ │ strh r1, [r4, #180] @ 0xb4 │ │ │ │ strh r3, [r4, #182] @ 0xb6 │ │ │ │ strh r2, [r4, #232] @ 0xe8 │ │ │ │ b 2ebef4 │ │ │ │ cmp r3, #194 @ 0xc2 │ │ │ │ beq 2ebef4 │ │ │ │ b 2ebeb0 │ │ │ │ - rsbeq ip, r4, r6, ror #30 │ │ │ │ - rsbeq ip, r4, fp, asr #30 │ │ │ │ + rsbeq ip, r4, r6, asr pc │ │ │ │ + rsbeq ip, r4, fp, lsr pc │ │ │ │ @ instruction: 0xffffc288 │ │ │ │ andseq r0, r0, r1, lsl r0 │ │ │ │ - strheq ip, [r4], #-228 @ 0xffffff1c @ │ │ │ │ + rsbeq ip, r4, r4, lsr #29 │ │ │ │ andeq r4, r0, r1, lsr #32 │ │ │ │ andeq r4, r0, r1 │ │ │ │ @ instruction: 0xffffc128 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -273456,17 +273456,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ ldr r5, [r4, #652] @ 0x28c │ │ │ │ ldr r7, [r4, #824] @ 0x338 │ │ │ │ mov r0, r4 │ │ │ │ cmp r5, r7 │ │ │ │ movlt r6, r5 │ │ │ │ movge r6, r7 │ │ │ │ sub r5, r5, r6 │ │ │ │ @@ -273507,15 +273507,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, r7, r8, pc} │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r2, [pc, #92] @ 2ec298 │ │ │ │ ldr r0, [r4] │ │ │ │ bic r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #828] @ 0x33c │ │ │ │ str r1, [r4, #832] @ 0x340 │ │ │ │ @@ -273526,21 +273526,21 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ec1dc │ │ │ │ blx r3 │ │ │ │ b 2ec1dc │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #860] @ 0x35c │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #24] @ 2ec29c │ │ │ │ adds r2, r0, r2 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ @ instruction: 0xffffd028 │ │ │ │ @ instruction: 0xffffbf04 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -273677,15 +273677,15 @@ │ │ │ │ cmp r3, #1 │ │ │ │ bhi 2ec704 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #24 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strd r2, [sp, #24] │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r2, r5 │ │ │ │ sbcs r1, r3, r8 │ │ │ │ bcc 2ec6b0 │ │ │ │ subs r2, r2, r5 │ │ │ │ sbc r3, r3, r8 │ │ │ │ @@ -273792,38 +273792,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2ec854 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2eba74 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ b 2ec5cc │ │ │ │ mov r0, r4 │ │ │ │ bl 2eba74 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r2, [pc, #520] @ 2ec8d0 │ │ │ │ ldr r3, [pc, #472] @ 2ec8a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2ec854 │ │ │ │ ldr r1, [r4, #736] @ 0x2e0 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 63cb10 │ │ │ │ + b 63cb00 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2ec5c0 │ │ │ │ cmp r3, #2 │ │ │ │ bne 2ec404 │ │ │ │ lsl r3, r8, #9 │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ lsl r2, r5, #9 │ │ │ │ b 2ec524 │ │ │ │ @@ -273862,26 +273862,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 2ec8e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 2ec4b8 │ │ │ │ ldr r2, [pc, #224] @ 2ec8d8 │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ec4b8 │ │ │ │ @@ -273898,15 +273898,15 @@ │ │ │ │ ldr r0, [pc, #188] @ 2ec8f0 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #884] @ 0x374 │ │ │ │ b 2ec4b8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 2ec8f4 │ │ │ │ ldr r1, [pc, #148] @ 2ec8f8 │ │ │ │ ldr r0, [pc, #148] @ 2ec8fc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -273925,37 +273925,37 @@ │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq pc, r1, r4, asr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r1, r0, lsr r1 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x0071ef9c │ │ │ │ - rsbeq ip, r4, r8, lsl #19 │ │ │ │ + rsbeq ip, r4, r8, ror r9 │ │ │ │ @ instruction: 0xffffbb08 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ rsbseq lr, r1, ip, lsl #29 │ │ │ │ rsbseq lr, r1, r8, lsr #28 │ │ │ │ @ instruction: 0xfffffc88 │ │ │ │ rsbseq lr, r1, r8, lsl #27 │ │ │ │ rsbseq lr, r1, r4, lsr sp │ │ │ │ @ instruction: 0xfffffb68 │ │ │ │ muleq r0, ip, r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r3, r3, r8, ror #31 │ │ │ │ + ldrsbeq r3, [r3], #-248 @ 0xffffff08 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r3, [r3], #-252 @ 0xffffff04 │ │ │ │ + subseq r3, r3, ip, asr #31 │ │ │ │ ldrheq sp, [r2], #-220 @ 0xffffff24 @ │ │ │ │ - subseq r3, r3, r8, asr #31 │ │ │ │ - strheq ip, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - ldrsbeq r3, [r3], #-104 @ 0xffffff98 │ │ │ │ - subseq r3, r3, r4, lsr #30 │ │ │ │ + ldrheq r3, [r3], #-248 @ 0xffffff08 │ │ │ │ + rsbeq ip, r4, r8, lsr #11 │ │ │ │ + subseq r3, r3, r8, asr #13 │ │ │ │ + subseq r3, r3, r4, lsl pc │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ - @ instruction: 0x0064c594 │ │ │ │ - ldrheq r3, [r3], #-100 @ 0xffffff9c │ │ │ │ - subseq r3, r3, r8, ror #29 │ │ │ │ + rsbeq ip, r4, r4, lsl #11 │ │ │ │ + subseq r3, r3, r4, lsr #13 │ │ │ │ + ldrsbeq r3, [r3], #-232 @ 0xffffff18 │ │ │ │ muleq r0, r2, r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #665] @ 0x299 │ │ │ │ mov r2, #0 │ │ │ │ @@ -273973,17 +273973,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ ldr r5, [r4, #824] @ 0x338 │ │ │ │ ldr r6, [r4, #652] @ 0x28c │ │ │ │ mov r0, r4 │ │ │ │ cmp r6, r5 │ │ │ │ movlt r5, r6 │ │ │ │ bl 2e9134 │ │ │ │ sub r6, r6, r5 │ │ │ │ @@ -274010,15 +274010,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ @ instruction: 0xffffe5fc │ │ │ │ │ │ │ │ 002eca10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -274071,22 +274071,22 @@ │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #1 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r6, [r4, #884] @ 0x374 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #156] @ 2ecbb8 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2eca10 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r4, #880] @ 0x370 │ │ │ │ add sp, sp, #8 │ │ │ │ @@ -274155,15 +274155,15 @@ │ │ │ │ @ instruction: 0xfffff67c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1904] @ 0x770 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ mov r2, #0 │ │ │ │ ldr r5, [pc, #288] @ 2ecd78 │ │ │ │ cmp r3, r2 │ │ │ │ add r5, pc, r5 │ │ │ │ str r2, [r4, #1904] @ 0x770 │ │ │ │ mov r0, #0 │ │ │ │ @@ -274234,17 +274234,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #480 @ 0x1e0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ rsbseq lr, r1, r4, lsr #15 │ │ │ │ andeq r1, r0, r0, asr #32 │ │ │ │ - rsbeq ip, r4, r0, asr #1 │ │ │ │ - subseq r3, r3, r0, ror #3 │ │ │ │ - ldrsbeq r3, [r3], #-160 @ 0xffffff60 │ │ │ │ + strheq ip, [r4], #-0 @ │ │ │ │ + ldrsbeq r3, [r3], #-16 │ │ │ │ + subseq r3, r3, r0, asr #21 │ │ │ │ andeq r0, r0, sp, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #648] @ 0x288 │ │ │ │ mov r3, r0 │ │ │ │ @@ -274314,22 +274314,22 @@ │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ streq r3, [r4, #652] @ 0x28c │ │ │ │ mov r5, #0 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ str r5, [r4, #784] @ 0x310 │ │ │ │ str r5, [r4, #884] @ 0x374 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #152] @ 2ecf80 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2eca10 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -274512,15 +274512,15 @@ │ │ │ │ eors r1, r2, r1 │ │ │ │ mov r2, #0 │ │ │ │ bne 2ed198 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r3, #1924] @ 0x784 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldr r3, [r4, #8] │ │ │ │ b 2ed0c4 │ │ │ │ ldr r2, [pc, #220] @ 2ed2c0 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ecff4 │ │ │ │ @@ -274537,30 +274537,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 2ed2cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ecff4 │ │ │ │ ldr r0, [pc, #108] @ 2ed2d0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ecff4 │ │ │ │ ldr r3, [pc, #84] @ 2ed2d4 │ │ │ │ ldr r1, [pc, #84] @ 2ed2d8 │ │ │ │ ldr r0, [pc, #84] @ 2ed2dc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 2ed2e0 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -274575,19 +274575,19 @@ │ │ │ │ rsbseq lr, r1, r4, lsl #7 │ │ │ │ rsbeq r8, sl, r0, lsl #27 │ │ │ │ rsbseq lr, r1, r0, lsl #5 │ │ │ │ rsbseq lr, r1, r8, asr r2 │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r3, r0, lsl r6 │ │ │ │ - subseq r3, r3, r8, asr #12 │ │ │ │ - @ instruction: 0x0064bb98 │ │ │ │ - ldrheq r2, [r3], #-200 @ 0xffffff38 │ │ │ │ - subseq r3, r3, ip, asr r6 │ │ │ │ + subseq r3, r3, r0, lsl #12 │ │ │ │ + subseq r3, r3, r8, lsr r6 │ │ │ │ + rsbeq fp, r4, r8, lsl #23 │ │ │ │ + subseq r2, r3, r8, lsr #25 │ │ │ │ + subseq r3, r3, ip, asr #12 │ │ │ │ andeq r0, r0, sl, lsl #17 │ │ │ │ │ │ │ │ 002ed2e4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ @@ -274654,15 +274654,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldrb r3, [r4, #1921] @ 0x781 │ │ │ │ ldr r0, [r4, #1924] @ 0x784 │ │ │ │ and r3, r3, #127 @ 0x7f │ │ │ │ strb r3, [r4, #1921] @ 0x781 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldr r2, [pc, #484] @ 2ed5f0 │ │ │ │ ldr r3, [pc, #460] @ 2ed5dc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -274752,47 +274752,47 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r9} │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ed604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ed350 │ │ │ │ ldr r0, [pc, #72] @ 2ed608 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ed350 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq lr, [r1], #-12 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq lr, [r1], #-12 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq fp, r4, r9, lsr #21 │ │ │ │ + @ instruction: 0x0064ba99 │ │ │ │ rsbseq lr, r1, r8, asr #32 │ │ │ │ ldrsheq sp, [r1], #-240 @ 0xffffff10 @ │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ rsbseq sp, r2, r0, lsl #1 │ │ │ │ - subseq r3, r3, r8, ror #6 │ │ │ │ - subseq r3, r3, ip, lsr #7 │ │ │ │ + subseq r3, r3, r8, asr r3 │ │ │ │ + @ instruction: 0x0053339c │ │ │ │ │ │ │ │ 002ed60c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [r0, #1916] @ 0x77c │ │ │ │ @@ -274811,15 +274811,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ beq 2ed67c │ │ │ │ ldr r2, [pc, #372] @ 2ed7d4 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ed72c │ │ │ │ - bl 645950 │ │ │ │ + bl 645940 │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #24] │ │ │ │ add r3, r4, #1920 @ 0x780 │ │ │ │ mov r2, #0 │ │ │ │ strh r2, [r3] │ │ │ │ add r0, r4, #80 @ 0x50 │ │ │ │ @@ -274881,42 +274881,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 2ed7ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 2ed66c │ │ │ │ ldr r0, [pc, #60] @ 2ed7f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #1916] @ 0x77c │ │ │ │ ldr r0, [r3, #24] │ │ │ │ b 2ed66c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r1, ip, asr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq sp, [r1], #-216 @ 0xffffff28 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sp, r1, ip, lsr sp │ │ │ │ rsbseq sp, r1, ip, lsl #26 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r3, r0, lsr #4 │ │ │ │ - subseq r3, r3, r4, lsr r2 │ │ │ │ + subseq r3, r3, r0, lsl r2 │ │ │ │ + subseq r3, r3, r4, lsr #4 │ │ │ │ │ │ │ │ 002ed7f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -274934,15 +274934,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r0, [r4, #672] @ 0x2a0 │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldrb r3, [r5, #210] @ 0xd2 │ │ │ │ strb r3, [r4, #634] @ 0x27a │ │ │ │ ldr r3, [r5, #132] @ 0x84 │ │ │ │ str r3, [r4, #20] │ │ │ │ ldr r3, [r5, #136] @ 0x88 │ │ │ │ str r3, [r4, #12] │ │ │ │ str r3, [r4, #24] │ │ │ │ @@ -274961,51 +274961,51 @@ │ │ │ │ cmp r6, #1 │ │ │ │ strd r2, [lr] │ │ │ │ strh ip, [r0] │ │ │ │ str r1, [r4, #892] @ 0x37c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ strb r1, [r4, #896] @ 0x380 │ │ │ │ beq 2ed9d4 │ │ │ │ - bl 6dd8a8 │ │ │ │ + bl 6dd898 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eda5c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6465d8 │ │ │ │ + bl 6465c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2eda90 │ │ │ │ ldr r1, [pc, #496] @ 2edad0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2080 @ 0x820 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 644c20 │ │ │ │ + bl 644c10 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ed9f8 │ │ │ │ mov r1, #21 │ │ │ │ add r0, r4, #572 @ 0x23c │ │ │ │ - bl 7bb764 │ │ │ │ + bl 7bb754 │ │ │ │ ldr r2, [r5, #192] @ 0xc0 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ed994 │ │ │ │ add r0, r4, #592 @ 0x250 │ │ │ │ mov r1, #41 @ 0x29 │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 7bb764 │ │ │ │ + bl 7bb754 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2ed9c8 │ │ │ │ mov r1, #9 │ │ │ │ add r0, r4, #676 @ 0x2a4 │ │ │ │ - bl 7bb764 │ │ │ │ + bl 7bb754 │ │ │ │ mov r0, r4 │ │ │ │ bl 2e7b9c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 645110 │ │ │ │ + bl 645100 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #376] @ 2edad4 │ │ │ │ ldr r3, [pc, #360] @ 2edac8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -275028,23 +275028,23 @@ │ │ │ │ mov r2, #14 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r2, [r5, #184] @ 0xb8 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ed934 │ │ │ │ - bl 7bb3e0 │ │ │ │ + bl 7bb3d0 │ │ │ │ mov r2, r0 │ │ │ │ b 2ed934 │ │ │ │ ldr r1, [pc, #256] @ 2edadc │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2048 @ 0x800 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 644c20 │ │ │ │ + bl 644c10 │ │ │ │ ldr r2, [r5, #188] @ 0xbc │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ed900 │ │ │ │ ldr r3, [pc, #224] @ 2edae0 │ │ │ │ ldr r2, [r4, #568] @ 0x238 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -275075,47 +275075,47 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #128] @ 2edaf8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r0, #0 │ │ │ │ b 2ed954 │ │ │ │ ldr r3, [pc, #100] @ 2edafc │ │ │ │ ldr ip, [pc, #100] @ 2edb00 │ │ │ │ ldr r1, [pc, #100] @ 2edb04 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #92] @ 2edb08 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #516 @ 0x204 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2eda88 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r1, r8, ror #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbeq r8, sl, r8, ror #10 │ │ │ │ rsbseq sp, r1, r0, lsr #21 │ │ │ │ - subseq r3, r3, r0, asr #1 │ │ │ │ + ldrheq r3, [r3], #-0 │ │ │ │ rsbeq r8, sl, ip, ror #8 │ │ │ │ - subseq r3, r3, r8, asr #32 │ │ │ │ - subseq r3, r3, r4, lsr r0 │ │ │ │ - subseq r3, r3, r8 │ │ │ │ - strheq fp, [r4], #-52 @ 0xffffffcc @ │ │ │ │ - @ instruction: 0x00532f98 │ │ │ │ - ldrsbeq r2, [r3], #-64 @ 0xffffffc0 │ │ │ │ + subseq r3, r3, r8, lsr r0 │ │ │ │ + subseq r3, r3, r4, lsr #32 │ │ │ │ + ldrsheq r2, [r3], #-248 @ 0xffffff08 │ │ │ │ + rsbeq fp, r4, r4, lsr #7 │ │ │ │ + subseq r2, r3, r8, lsl #31 │ │ │ │ + subseq r2, r3, r0, asr #9 │ │ │ │ andeq r0, r0, r5, asr #20 │ │ │ │ - rsbeq fp, r4, ip, ror r3 │ │ │ │ - @ instruction: 0x00532f90 │ │ │ │ - @ instruction: 0x0053249c │ │ │ │ + rsbeq fp, r4, ip, ror #6 │ │ │ │ + subseq r2, r3, r0, lsl #31 │ │ │ │ + subseq r2, r3, ip, lsl #9 │ │ │ │ andeq r0, r0, r9, asr #20 │ │ │ │ │ │ │ │ 002edb0c : │ │ │ │ ldr r3, [r0, #1916] @ 0x77c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -275160,38 +275160,38 @@ │ │ │ │ add r2, r3, #1 │ │ │ │ strb r5, [r4, #4] │ │ │ │ ldr r1, [pc, #192] @ 2edc7c │ │ │ │ str r6, [r4] │ │ │ │ str fp, [r4, #844] @ 0x34c │ │ │ │ mov r0, #2048 @ 0x800 │ │ │ │ str r2, [r8] │ │ │ │ - bl 7db5c4 │ │ │ │ + bl 7db5b4 │ │ │ │ ldr r2, [r4, #844] @ 0x34c │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ str r0, [r4, #840] @ 0x348 │ │ │ │ bl 1e2e54 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, #512 @ 0x200 │ │ │ │ - bl 647ca4 │ │ │ │ + bl 647c94 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ mov r1, #0 │ │ │ │ str r0, [r4, #900] @ 0x384 │ │ │ │ bl 1e2e54 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ ldr ip, [pc, #116] @ 2edc80 │ │ │ │ mov r3, #1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {sl, ip} │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ mov r0, r4 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ bl 2e7b9c │ │ │ │ cmp r5, #2 │ │ │ │ add r4, r4, #912 @ 0x390 │ │ │ │ mov r5, #1 │ │ │ │ bne 2edba4 │ │ │ │ @@ -275218,49 +275218,49 @@ │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ ldr r0, [r0, #1924] @ 0x784 │ │ │ │ mov r1, #1 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ │ │ │ │ 002edcac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #860] @ 0x35c │ │ │ │ mov r4, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2edcdc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #900] @ 0x384 │ │ │ │ - bl 7db658 │ │ │ │ + bl 7db648 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7db658 │ │ │ │ + b 7db648 │ │ │ │ │ │ │ │ 002edcf0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ subs r6, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ pople {r4, r5, r6, pc} │ │ │ │ sub r5, r0, #4 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, #1 │ │ │ │ - bl 609d54 │ │ │ │ + bl 609d44 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ str r0, [r5, #4]! │ │ │ │ bne 2edd18 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -275424,17 +275424,17 @@ │ │ │ │ ldr r0, [r4] │ │ │ │ strb r2, [r4, #665] @ 0x299 │ │ │ │ str r3, [r4, #652] @ 0x28c │ │ │ │ bl 2edc88 │ │ │ │ cmp r6, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 2ee058 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ ldr r2, [pc, #380] @ 2ee160 │ │ │ │ ldr r3, [pc, #356] @ 2ee14c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -275458,17 +275458,17 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 2ede38 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r3, #1928] @ 0x788 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2ee07c │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ b 2edfdc │ │ │ │ mov r6, #4 │ │ │ │ mov r9, #2048 @ 0x800 │ │ │ │ mov r8, #16 │ │ │ │ mov r5, #1 │ │ │ │ b 2eded4 │ │ │ │ ldr r3, [r3, #1916] @ 0x77c │ │ │ │ @@ -275500,45 +275500,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 2ee174 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2edeec │ │ │ │ ldr r0, [pc, #72] @ 2ee178 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2edeec │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsheq sp, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq sp, [r1], #-92 @ 0xffffffa4 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffec0 │ │ │ │ @ instruction: 0x0071d494 │ │ │ │ rsbseq sp, r1, r8, lsl r4 │ │ │ │ - rsbeq fp, r4, r4 │ │ │ │ + strdeq sl, [r4], #-244 @ 0xffffff0c @ │ │ │ │ andeq r4, r0, ip, lsl #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r3, r8, lsl ip │ │ │ │ - subseq r2, r3, r0, asr ip │ │ │ │ + subseq r2, r3, r8, lsl #24 │ │ │ │ + subseq r2, r3, r0, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ @@ -275576,15 +275576,15 @@ │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ mov r4, r0 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r0, #690] @ 0x2b2 │ │ │ │ ldrb r1, [r1, #4] │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 6ddcc0 │ │ │ │ + bl 6ddcb0 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ mov r0, r4 │ │ │ │ strb r1, [r4, #649] @ 0x289 │ │ │ │ @@ -275681,41 +275681,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2ee428 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ee304 │ │ │ │ ldr r0, [pc, #60] @ 2ee42c │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ee304 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r1, r8, lsr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r1, r8, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq sp, [r1], #-12 @ │ │ │ │ andeq r3, r0, r0, lsl #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r3, ip, ror #19 │ │ │ │ - subseq r2, r3, ip, lsl sl │ │ │ │ + ldrsbeq r2, [r3], #-156 @ 0xffffff64 │ │ │ │ + subseq r2, r3, ip, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ ldr r2, [pc, #244] @ 2ee544 │ │ │ │ @@ -275815,29 +275815,29 @@ │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2edc88 │ │ │ │ cmp r3, #0 │ │ │ │ movne r5, #0 │ │ │ │ beq 2ee594 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6dded0 │ │ │ │ + bl 6ddec0 │ │ │ │ strb r5, [r4, #689] @ 0x2b1 │ │ │ │ b 2ee594 │ │ │ │ ldr r3, [r0, #652] @ 0x28c │ │ │ │ mov r1, #0 │ │ │ │ bic r3, r3, #7 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ orr r3, r3, #3 │ │ │ │ b 2ee5ac │ │ │ │ ldrb r3, [r0, #690] @ 0x2b2 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r5, #1 │ │ │ │ beq 2ee5d4 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 6dd8a8 │ │ │ │ + bl 6dd898 │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r1, #5 │ │ │ │ mov r0, r4 │ │ │ │ movne r1, #2 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2ee2ac │ │ │ │ @@ -275876,34 +275876,34 @@ │ │ │ │ ldr r2, [r4, #700] @ 0x2bc │ │ │ │ cmp r2, r3 │ │ │ │ blt 2ee784 │ │ │ │ ldr r2, [r4, #696] @ 0x2b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2eec34 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov ip, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str ip, [sp] │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eea1c │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ beq 2ee958 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 2ee8d0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #1 │ │ │ │ - bl 63cb10 │ │ │ │ + bl 63cb00 │ │ │ │ ldr r2, [pc, #2012] @ 2eeefc │ │ │ │ ldr r3, [pc, #1992] @ 2eeeec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -275915,17 +275915,17 @@ │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2ee2ac │ │ │ │ ldr r1, [r4, #704] @ 0x2c0 │ │ │ │ ldr r0, [r4, #840] @ 0x348 │ │ │ │ bl 2edd48 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #700] @ 0x2bc │ │ │ │ ldr r3, [r4, #704] @ 0x2c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #704] @ 0x2c0 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -276019,21 +276019,21 @@ │ │ │ │ lsl r3, r3, #11 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6de2e0 │ │ │ │ + bl 6de2d0 │ │ │ │ subs r5, r0, #0 │ │ │ │ bge 2ee754 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ bne 2ee718 │ │ │ │ ldr r2, [pc, #1496] @ 2eef08 │ │ │ │ ldr r3, [pc, #1464] @ 2eeeec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -276052,15 +276052,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov sl, #2048 @ 0x800 │ │ │ │ mov fp, #0 │ │ │ │ orr r3, r3, r2, lsr #21 │ │ │ │ str r1, [sp, #12] │ │ │ │ lsl r2, r2, #11 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 6de2e0 │ │ │ │ + bl 6de2d0 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 2ee910 │ │ │ │ b 2ee760 │ │ │ │ ldr r3, [pc, #1388] @ 2eef0c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -276080,22 +276080,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5, sl, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 2eef18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ee69c │ │ │ │ ldr r3, [pc, #1272] @ 2eef1c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ee6f4 │ │ │ │ ldr r3, [pc, #1240] @ 2eef10 │ │ │ │ @@ -276112,22 +276112,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 2eef20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ee6f4 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2eed74 │ │ │ │ ldr r3, [r4, #652] @ 0x28c │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #3 │ │ │ │ @@ -276171,22 +276171,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 2eef2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ ldr r1, [r4, #700] @ 0x2bc │ │ │ │ b 2ee7a8 │ │ │ │ ldr r3, [pc, #916] @ 2eef30 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -276205,31 +276205,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 2eef34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r6] │ │ │ │ b 2ee878 │ │ │ │ ldr r0, [pc, #796] @ 2eef38 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ee69c │ │ │ │ cmp r3, #2048 @ 0x800 │ │ │ │ cmpne r3, #2352 @ 0x930 │ │ │ │ bne 2eed3c │ │ │ │ ldr r2, [r4, #840] @ 0x348 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -276242,21 +276242,21 @@ │ │ │ │ mov r0, #1 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [r3] │ │ │ │ str r2, [r4, #760] @ 0x2f8 │ │ │ │ str ip, [r4, #764] @ 0x2fc │ │ │ │ bne 2eedf8 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #1 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldr r1, [pc, #660] @ 2eef3c │ │ │ │ asr r3, r2, #31 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ lsl r3, r3, #2 │ │ │ │ @@ -276272,35 +276272,35 @@ │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ b 2ee7f8 │ │ │ │ ldr r0, [pc, #588] @ 2eef40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ee6f4 │ │ │ │ ldr r0, [pc, #572] @ 2eef44 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ ldr r3, [r4, #696] @ 0x2b8 │ │ │ │ b 2ee8c8 │ │ │ │ ldr r0, [pc, #544] @ 2eef48 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r6] │ │ │ │ b 2ee878 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #1 │ │ │ │ - bl 63cb10 │ │ │ │ + bl 63cb00 │ │ │ │ ldr r2, [pc, #504] @ 2eef4c │ │ │ │ ldr r3, [pc, #404] @ 2eeeec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -276326,23 +276326,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 2eef54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2eeaa4 │ │ │ │ ldr r3, [pc, #344] @ 2eef58 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2eec7c │ │ │ │ ldr r3, [pc, #252] @ 2eef10 │ │ │ │ @@ -276358,33 +276358,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 2eef5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2eec7c │ │ │ │ ldr r0, [pc, #228] @ 2eef60 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2eeaa4 │ │ │ │ ldr r0, [pc, #208] @ 2eef64 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2eec7c │ │ │ │ ldr r3, [pc, #192] @ 2eef68 │ │ │ │ ldr r1, [pc, #192] @ 2eef6c │ │ │ │ ldr r0, [pc, #192] @ 2eef70 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #188] @ 2eef74 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -276408,41 +276408,41 @@ │ │ │ │ ldrsbeq ip, [r1], #-204 @ 0xffffff34 @ │ │ │ │ @ instruction: 0xfffffe4c │ │ │ │ ldrsheq ip, [r1], #-188 @ 0xffffff44 @ │ │ │ │ rsbseq ip, r1, ip, asr #21 │ │ │ │ andeq r2, r0, ip, lsr pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r3, r4, lsr r4 │ │ │ │ + subseq r2, r3, r4, lsr #8 │ │ │ │ andeq r0, r0, r8, ror pc │ │ │ │ - subseq r2, r3, r4, lsr #9 │ │ │ │ + @ instruction: 0x00532494 │ │ │ │ rsbseq ip, r1, r0, lsr #18 │ │ │ │ andeq r2, r0, r4, asr sp │ │ │ │ - subseq r2, r3, ip, lsl #9 │ │ │ │ + subseq r2, r3, ip, ror r4 │ │ │ │ andeq r2, r0, r0, lsl #5 │ │ │ │ - subseq r2, r3, r8, ror r3 │ │ │ │ - subseq r2, r3, r4, lsl #5 │ │ │ │ + subseq r2, r3, r8, ror #6 │ │ │ │ + subseq r2, r3, r4, ror r2 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ - subseq r2, r3, ip, ror #4 │ │ │ │ - subseq r2, r3, ip, asr r3 │ │ │ │ - subseq r2, r3, r0, lsr #5 │ │ │ │ + subseq r2, r3, ip, asr r2 │ │ │ │ + subseq r2, r3, ip, asr #6 │ │ │ │ + @ instruction: 0x00532290 │ │ │ │ rsbseq ip, r1, r8, lsr #13 │ │ │ │ andeq r4, r0, ip, lsr #21 │ │ │ │ - subseq r2, r3, r8, lsr #6 │ │ │ │ + subseq r2, r3, r8, lsl r3 │ │ │ │ andeq r2, r0, r0, lsl r2 │ │ │ │ - @ instruction: 0x00532090 │ │ │ │ - ldrsheq r2, [r3], #-32 @ 0xffffffe0 │ │ │ │ - subseq r2, r3, r8, lsl #1 │ │ │ │ - rsbeq sl, r4, r4, lsl #3 │ │ │ │ - subseq r2, r3, r0, lsl #4 │ │ │ │ - subseq r2, r3, ip, lsr #4 │ │ │ │ + subseq r2, r3, r0, lsl #1 │ │ │ │ + subseq r2, r3, r0, ror #5 │ │ │ │ + subseq r2, r3, r8, ror r0 │ │ │ │ + rsbeq sl, r4, r4, ror r1 │ │ │ │ + ldrsheq r2, [r3], #-16 │ │ │ │ + subseq r2, r3, ip, lsl r2 │ │ │ │ andeq r0, r0, sl, lsl r1 │ │ │ │ - rsbeq sl, r4, r0, ror #2 │ │ │ │ - ldrsbeq r2, [r3], #-28 @ 0xffffffe4 │ │ │ │ - subseq r2, r3, r8, ror #3 │ │ │ │ + rsbeq sl, r4, r0, asr r1 │ │ │ │ + subseq r2, r3, ip, asr #3 │ │ │ │ + ldrsbeq r2, [r3], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, r9, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #708] @ 2ef264 │ │ │ │ mov r4, r0 │ │ │ │ @@ -276481,21 +276481,21 @@ │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #784] @ 0x310 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ str r5, [r4, #704] @ 0x2c0 │ │ │ │ str r6, [r4, #692] @ 0x2b4 │ │ │ │ str r7, [r4, #708] @ 0x2c4 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r2, [r4, #692] @ 0x2b4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ mvn r3, #39 @ 0x27 │ │ │ │ ldr r2, [pc, #528] @ 2ef274 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ ldr r3, [pc, #508] @ 2ef268 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -276576,37 +276576,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 2ef294 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ef0a4 │ │ │ │ b 2eeff0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #152] @ 2ef298 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #712] @ 0x2c8 │ │ │ │ b 2ef1e8 │ │ │ │ ldr r3, [pc, #120] @ 2ef29c │ │ │ │ ldr r1, [pc, #120] @ 2ef2a0 │ │ │ │ ldr r0, [pc, #120] @ 2ef2a4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2ef2a8 │ │ │ │ @@ -276628,26 +276628,26 @@ │ │ │ │ rsbseq ip, r1, r0, asr #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x0071c394 │ │ │ │ @ instruction: 0xffffed60 │ │ │ │ rsbseq ip, r1, r4, lsl r3 │ │ │ │ andeq r2, r0, r4, asr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r2, pc, ip, asr #26 │ │ │ │ - subseq sp, lr, r8, lsr #24 │ │ │ │ + subseq r2, pc, ip, lsr sp @ │ │ │ │ + subseq sp, lr, r8, lsl ip │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r1, [r3], #-248 @ 0xffffff08 │ │ │ │ + subseq r1, r3, r8, asr #31 │ │ │ │ + ldrsheq r1, [r3], #-240 @ 0xffffff10 │ │ │ │ + strdeq r9, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + subseq r1, r3, r4, ror lr │ │ │ │ subseq r2, r3, r0 │ │ │ │ - rsbeq r9, r4, r8, lsl #28 │ │ │ │ - subseq r1, r3, r4, lsl #29 │ │ │ │ - subseq r2, r3, r0, lsl r0 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - rsbeq r9, r4, r4, ror #27 │ │ │ │ - subseq r1, r3, r0, ror #28 │ │ │ │ - subseq r1, r3, ip, ror #31 │ │ │ │ + ldrdeq r9, [r4], #-212 @ 0xffffff2c @ │ │ │ │ + subseq r1, r3, r0, asr lr │ │ │ │ + ldrsbeq r1, [r3], #-252 @ 0xffffff04 │ │ │ │ andeq r0, r0, fp, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldrb r3, [r1, #7] │ │ │ │ mov r6, r1 │ │ │ │ @@ -276955,21 +276955,21 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r4, r0 │ │ │ │ str r5, [r0, #692] @ 0x2b4 │ │ │ │ str r5, [r0, #784] @ 0x310 │ │ │ │ str r2, [r0, #696] @ 0x2b8 │ │ │ │ beq 2ef7e0 │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #1 │ │ │ │ asr r3, r5, #31 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #48] @ 2ef7f8 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ strb r3, [r4, #665] @ 0x299 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ @@ -277607,15 +277607,15 @@ │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 2ee2ac │ │ │ │ ldr r0, [r0, #672] @ 0x2a0 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 6dd8a8 │ │ │ │ + bl 6dd898 │ │ │ │ ldrb r1, [r6, #686] @ 0x2ae │ │ │ │ ldr r2, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ lsl r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ movne r5, r0 │ │ │ │ movne r3, #2 │ │ │ │ @@ -278158,17 +278158,17 @@ │ │ │ │ mov r2, #24 │ │ │ │ mov r3, #3 │ │ │ │ b 2f07a4 │ │ │ │ ldrsheq sl, [r1], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0071ac9c │ │ │ │ rsbseq sl, r1, ip, asr #24 │ │ │ │ - subseq pc, r9, r4, lsr #11 │ │ │ │ - subseq r0, r3, ip, lsl #4 │ │ │ │ - subseq r9, r5, r8, asr #22 │ │ │ │ + @ instruction: 0x0059f594 │ │ │ │ + ldrsheq r0, [r3], #-28 @ 0xffffffe4 │ │ │ │ + subseq r9, r5, r8, lsr fp │ │ │ │ ldrsbeq sl, [r1], #-144 @ 0xffffff70 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ @@ -278214,17 +278214,17 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f0c4c │ │ │ │ cmp r5, #0 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ blt 2f0bbc │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ ldr r3, [r4, #708] @ 0x2c4 │ │ │ │ cmp r3, #2352 @ 0x930 │ │ │ │ beq 2f0c3c │ │ │ │ ldr r2, [r4, #704] @ 0x2c0 │ │ │ │ ldrb r3, [r4, #665] @ 0x299 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r4, #704] @ 0x2c0 │ │ │ │ @@ -278241,17 +278241,17 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f0c38 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 2ee634 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #720 @ 0x2d0 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ cmn r5, #123 @ 0x7b │ │ │ │ beq 2f0c0c │ │ │ │ ldr r2, [pc, #292] @ 2f0cfc │ │ │ │ ldr r3, [pc, #272] @ 2f0cec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -278300,42 +278300,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f0d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f0b44 │ │ │ │ ldr r0, [pc, #60] @ 2f0d14 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f0b44 │ │ │ │ ldrsheq sl, [r1], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq sl, [r1], #-132 @ 0xffffff7c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq sl, r1, r4, ror r8 │ │ │ │ rsbseq sl, r1, r4, lsr #16 │ │ │ │ rsbseq sl, r1, r8, ror #15 │ │ │ │ andeq r3, r0, ip, lsl #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, r3, r8, lsr #11 │ │ │ │ - subseq r0, r3, r4, asr #11 │ │ │ │ + @ instruction: 0x00530598 │ │ │ │ + ldrheq r0, [r3], #-84 @ 0xffffffac │ │ │ │ │ │ │ │ 002f0d18 : │ │ │ │ cmn r1, #123 @ 0x7b │ │ │ │ beq 2f0d2c │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #5 │ │ │ │ b 2ee2ac │ │ │ │ @@ -278405,15 +278405,15 @@ │ │ │ │ bne 2f0dcc │ │ │ │ ldr r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #1 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ sbcs r3, r3, #0 │ │ │ │ blt 2f0dcc │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6dd8a8 │ │ │ │ + bl 6dd898 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f0dcc │ │ │ │ ldr r3, [pc, #1012] @ 2f1244 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r7, lsl #3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0e9c │ │ │ │ @@ -278464,15 +278464,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f0ec8 │ │ │ │ ldr r0, [r4] │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 2edc88 │ │ │ │ ldr r0, [r4, #672] @ 0x2a0 │ │ │ │ - bl 6dd8a8 │ │ │ │ + bl 6dd898 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f0e10 │ │ │ │ ldrb r3, [r4, #691] @ 0x2b3 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0e10 │ │ │ │ cmp r3, #1 │ │ │ │ beq 2f10dc │ │ │ │ @@ -278536,50 +278536,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 2f1268 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0d90 │ │ │ │ ldr r3, [pc, #496] @ 2f126c │ │ │ │ ldr r6, [r5, r3] │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f0d90 │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 7ecfb4 │ │ │ │ + bl 7ecfa4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, fp │ │ │ │ mov sl, r0 │ │ │ │ bne 2f1170 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #1 │ │ │ │ bl 1e0f1c │ │ │ │ b 2f0d90 │ │ │ │ ldr r0, [pc, #420] @ 2f1270 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f1068 │ │ │ │ mov r2, #58 @ 0x3a │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ee2ac │ │ │ │ mov r3, #2 │ │ │ │ strb r3, [r4, #691] @ 0x2b3 │ │ │ │ @@ -278601,22 +278601,22 @@ │ │ │ │ beq 2f1200 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 2f1278 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f0ed8 │ │ │ │ ldrh r3, [r6] │ │ │ │ cmp r3, fp │ │ │ │ beq 2f10b4 │ │ │ │ ldr r3, [pc, #220] @ 2f1260 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -278635,35 +278635,35 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 2f127c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f10b4 │ │ │ │ ldr r0, [pc, #120] @ 2f1280 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f0ed8 │ │ │ │ ldr r0, [pc, #104] @ 2f1284 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f10b4 │ │ │ │ rsbseq sl, r1, ip, lsr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0071a698 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, sl, ip, ror #21 │ │ │ │ rsbseq sl, r1, r8, lsr #12 │ │ │ │ @@ -278672,22 +278672,22 @@ │ │ │ │ rsbseq sl, r1, r8, asr r5 │ │ │ │ rsbseq sl, r1, ip, lsl #10 │ │ │ │ @ instruction: 0x0071a498 │ │ │ │ rsbseq sl, r1, r8, lsr r4 │ │ │ │ strheq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, r3, r0, ror #4 │ │ │ │ + subseq r0, r3, r0, asr r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r0, r3, ip, lsr #4 │ │ │ │ + subseq r0, r3, ip, lsl r2 │ │ │ │ andeq r1, r0, r0, lsl #11 │ │ │ │ - subseq r0, r3, r4, asr #4 │ │ │ │ - subseq r0, r3, r0, lsr r1 │ │ │ │ - ldrsbeq r0, [r3], #-24 @ 0xffffffe8 │ │ │ │ - subseq r0, r3, r0, asr r1 │ │ │ │ + subseq r0, r3, r4, lsr r2 │ │ │ │ + subseq r0, r3, r0, lsr #2 │ │ │ │ + subseq r0, r3, r8, asr #3 │ │ │ │ + subseq r0, r3, r0, asr #2 │ │ │ │ │ │ │ │ 002f1288 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -278704,20 +278704,20 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 2f12f8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r5, sl, r8, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r6, [pc, #468] @ 2f14e8 │ │ │ │ ldr r5, [pc, #468] @ 2f14ec │ │ │ │ @@ -278728,23 +278728,23 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r1 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add ip, r8, #12 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr ip, [r4, #96] @ 0x60 │ │ │ │ ldr r3, [r9, #48] @ 0x30 │ │ │ │ cmn ip, #1 │ │ │ │ beq 2f13d4 │ │ │ │ ldr r2, [r3, #1912] @ 0x778 │ │ │ │ cmp ip, r2 │ │ │ │ bcs 2f1464 │ │ │ │ @@ -278757,15 +278757,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #36 @ 0x24 │ │ │ │ mov r2, #69 @ 0x45 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -278799,29 +278799,29 @@ │ │ │ │ mov lr, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2f13b8 │ │ │ │ ldr r3, [pc, #156] @ 2f1508 │ │ │ │ ldr lr, [pc, #156] @ 2f150c │ │ │ │ ldr r1, [pc, #156] @ 2f1510 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ @@ -278832,30 +278832,30 @@ │ │ │ │ mov lr, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2f13b8 │ │ │ │ - ldrsheq lr, [r2], #-168 @ 0xffffff58 │ │ │ │ - subseq lr, r2, r0, lsl fp │ │ │ │ - rsbeq r7, r4, r8, asr sp │ │ │ │ - ldrsbeq r0, [r3], #-8 │ │ │ │ - subseq r0, r3, r0, ror r0 │ │ │ │ - rsbeq r7, r4, r8, lsr ip │ │ │ │ - subseq r0, r3, ip, lsl r0 │ │ │ │ - subseq pc, r2, r4, asr #31 │ │ │ │ - rsbeq r7, r4, r8, lsl #24 │ │ │ │ - ldrheq pc, [r2], #-240 @ 0xffffff10 @ │ │ │ │ + subseq lr, r2, r8, ror #21 │ │ │ │ + subseq lr, r2, r0, lsl #22 │ │ │ │ + rsbeq r7, r4, r8, asr #26 │ │ │ │ + subseq r0, r3, r8, asr #1 │ │ │ │ + subseq r0, r3, r0, rrx │ │ │ │ + rsbeq r7, r4, r8, lsr #24 │ │ │ │ + subseq r0, r3, ip │ │ │ │ + ldrheq pc, [r2], #-244 @ 0xffffff0c @ │ │ │ │ + strdeq r7, [r4], #-184 @ 0xffffff48 @ │ │ │ │ + subseq pc, r2, r0, lsr #31 │ │ │ │ + subseq pc, r2, r8, ror pc @ │ │ │ │ + rsbeq r7, r4, r4, lsr #23 │ │ │ │ subseq pc, r2, r8, lsl #31 │ │ │ │ - strheq r7, [r4], #-180 @ 0xffffff4c @ │ │ │ │ - @ instruction: 0x0052ff98 │ │ │ │ - subseq pc, r2, r0, asr #30 │ │ │ │ + subseq pc, r2, r0, lsr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 2f15a4 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r5, #0 │ │ │ │ @@ -278866,32 +278866,32 @@ │ │ │ │ ldr r3, [pc, #92] @ 2f15b0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r5, [sp, #8] │ │ │ │ - bl 58ab3c │ │ │ │ + bl 58ab2c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 58b82c │ │ │ │ + bl 58b81c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ andeq r0, r0, ip, lsl #6 │ │ │ │ - subseq pc, r2, r4, lsr pc @ │ │ │ │ - rsbeq r0, r0, r0, ror #7 │ │ │ │ + subseq pc, r2, r4, lsr #30 │ │ │ │ + ldrdeq r0, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ andeq r0, r0, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 2f165c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -278900,25 +278900,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #128] @ 2f1660 │ │ │ │ ldr r1, [pc, #128] @ 2f1664 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #108] @ 2f1668 │ │ │ │ ldr r1, [pc, #108] @ 2f166c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #76] @ 2f1670 │ │ │ │ ldr ip, [pc, #76] @ 2f1674 │ │ │ │ ldr r3, [pc, #76] @ 2f1678 │ │ │ │ ldr r1, [pc, #76] @ 2f167c │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -278926,23 +278926,23 @@ │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ mov r2, #17 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580a98 │ │ │ │ - strheq r7, [r4], #-160 @ 0xffffff60 @ │ │ │ │ - subseq r7, r1, r8, lsr r6 │ │ │ │ - ldrsbeq r3, [r9], #-8 │ │ │ │ - subseq lr, r2, r4, lsl r8 │ │ │ │ - subseq lr, r2, ip, lsr #16 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r7, r4, r0, lsr #21 │ │ │ │ + subseq r7, r1, r8, lsr #12 │ │ │ │ + subseq r3, r9, r8, asr #1 │ │ │ │ + subseq lr, r2, r4, lsl #16 │ │ │ │ + subseq lr, r2, ip, lsl r8 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ - subseq r4, fp, ip, ror r1 │ │ │ │ - subseq pc, r2, ip, asr lr @ │ │ │ │ + subseq r4, fp, ip, ror #2 │ │ │ │ + subseq pc, r2, ip, asr #28 │ │ │ │ rsbseq r0, r0, r0, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #72] @ 2f16e0 │ │ │ │ mov r4, r1 │ │ │ │ @@ -278952,40 +278952,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [sp, #24] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7ac14c │ │ │ │ - ldrdeq r7, [r4], #-148 @ 0xffffff6c @ │ │ │ │ - subseq lr, r2, r4, lsl #15 │ │ │ │ - subseq lr, r2, r4, ror #14 │ │ │ │ + b 7ac13c │ │ │ │ + rsbeq r7, r4, r4, asr #19 │ │ │ │ + subseq lr, r2, r4, ror r7 │ │ │ │ + subseq lr, r2, r4, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 2f1768 │ │ │ │ ldr r2, [pc, #100] @ 2f176c │ │ │ │ ldr r1, [pc, #100] @ 2f1770 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr ip, [pc, #68] @ 2f1774 │ │ │ │ ldr r1, [pc, #68] @ 2f1778 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #816 @ 0x330 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ @@ -278993,21 +278993,21 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add ip, pc, ip │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580a98 │ │ │ │ - rsbeq r7, r4, r4, ror r9 │ │ │ │ - subseq r7, r1, r0, lsl #10 │ │ │ │ - subseq r2, r9, r4, lsr #31 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r7, r4, r4, ror #18 │ │ │ │ + ldrsheq r7, [r1], #-64 @ 0xffffffc0 │ │ │ │ + @ instruction: 0x00592f94 │ │ │ │ @ instruction: 0xfffffbc4 │ │ │ │ rsbseq r0, r0, r4, lsl #3 │ │ │ │ - subseq lr, r2, ip, lsr #13 │ │ │ │ + @ instruction: 0x0052e69c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #148] @ 2f182c │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -279015,25 +279015,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 2f1830 │ │ │ │ ldr r1, [pc, #132] @ 2f1834 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #112] @ 2f1838 │ │ │ │ ldr r1, [pc, #112] @ 2f183c │ │ │ │ add r4, r4, #72 @ 0x48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #80] @ 2f1840 │ │ │ │ ldr r1, [pc, #80] @ 2f1844 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [pc, #76] @ 2f1848 │ │ │ │ add r1, pc, r1 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #25 │ │ │ │ @@ -279042,24 +279042,24 @@ │ │ │ │ ldr r3, [pc, #56] @ 2f184c │ │ │ │ mov r0, r5 │ │ │ │ add r3, pc, r3 │ │ │ │ str ip, [r5, #52] @ 0x34 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580a98 │ │ │ │ - rsbeq r7, r4, r4, ror #17 │ │ │ │ - subseq r7, r1, ip, ror #8 │ │ │ │ - subseq r2, r9, ip, lsl #30 │ │ │ │ - subseq lr, r2, r8, asr #12 │ │ │ │ - subseq lr, r2, r0, ror #12 │ │ │ │ + b 580a88 │ │ │ │ + ldrdeq r7, [r4], #-132 @ 0xffffff7c @ │ │ │ │ + subseq r7, r1, ip, asr r4 │ │ │ │ + ldrsheq r2, [r9], #-236 @ 0xffffff14 │ │ │ │ + subseq lr, r2, r8, lsr r6 │ │ │ │ + subseq lr, r2, r0, asr r6 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ rsbseq r0, r0, r0, asr #1 │ │ │ │ - ldrheq r3, [fp], #-240 @ 0xffffff10 │ │ │ │ - @ instruction: 0x0052fc90 │ │ │ │ + subseq r3, fp, r0, lsr #31 │ │ │ │ + subseq pc, r2, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #284] @ 2f1984 │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -279075,24 +279075,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #36 @ 0x24 │ │ │ │ ldr r7, [sp, #48] @ 0x30 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ac14c │ │ │ │ + bl 7ac13c │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f191c │ │ │ │ ldr r2, [pc, #180] @ 2f1998 │ │ │ │ ldr r3, [pc, #164] @ 2f198c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -279110,15 +279110,15 @@ │ │ │ │ add r1, sp, #16 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ bl 43a640 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2f1940 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 2f18dc │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ cmn r3, #1 │ │ │ │ str r0, [r6, #124] @ 0x7c │ │ │ │ beq 2f1934 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -279129,22 +279129,22 @@ │ │ │ │ bl 43a840 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ b 2f1934 │ │ │ │ ldr r2, [pc, #36] @ 2f19a0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 2f1964 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r7, r4, r4, lsl r8 │ │ │ │ + rsbeq r7, r4, r4, lsl #16 │ │ │ │ rsbseq r9, r1, r4, lsl #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq lr, r2, r0, lsr #11 │ │ │ │ - subseq lr, r2, r0, lsl #11 │ │ │ │ + @ instruction: 0x0052e590 │ │ │ │ + subseq lr, r2, r0, ror r5 │ │ │ │ rsbseq r9, r1, r8, lsl fp │ │ │ │ - subseq pc, r2, r8, asr fp @ │ │ │ │ subseq pc, r2, r8, asr #22 │ │ │ │ + subseq pc, r2, r8, lsr fp @ │ │ │ │ │ │ │ │ 002f19a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ @@ -279210,33 +279210,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #83 @ 0x53 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 7e05f0 │ │ │ │ + bl 7e05e0 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 643b98 │ │ │ │ + bl 643b88 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #100] @ 0x64 │ │ │ │ - bl 644998 │ │ │ │ + bl 644988 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f19d8 │ │ │ │ ldr r3, [pc, #396] @ 2f1ca8 │ │ │ │ ldr r1, [pc, #396] @ 2f1cac │ │ │ │ ldr r0, [pc, #396] @ 2f1cb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -279286,15 +279286,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -279305,15 +279305,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -279329,30 +279329,30 @@ │ │ │ │ str r0, [r4, #188] @ 0xbc │ │ │ │ b 2f1b7c │ │ │ │ add r0, r7, #676 @ 0x2a4 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #184] @ 0xb8 │ │ │ │ b 2f1b70 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - ldrdeq r7, [r4], #-84 @ 0xffffffac @ │ │ │ │ - subseq pc, r2, r4, lsr #20 │ │ │ │ - subseq pc, r2, r0, ror #18 │ │ │ │ - rsbeq r7, r4, ip, asr r5 │ │ │ │ - subseq pc, r2, r8, ror #17 │ │ │ │ - subseq r0, r2, r8, lsr sl │ │ │ │ - subseq pc, r2, r0, lsr r9 @ │ │ │ │ - subseq pc, r2, ip, lsl #18 │ │ │ │ - rsbeq r7, r4, r4, lsr #9 │ │ │ │ - subseq pc, r2, r8, lsl #18 │ │ │ │ - subseq pc, r2, r0, lsr r8 @ │ │ │ │ - rsbeq r7, r4, r8, asr r4 │ │ │ │ - subseq pc, r2, r4, ror #17 │ │ │ │ - subseq pc, r2, r4, ror #15 │ │ │ │ - subseq pc, r2, r4, asr r8 @ │ │ │ │ - subseq pc, r2, r0, asr r8 @ │ │ │ │ + rsbeq r7, r4, r4, asr #11 │ │ │ │ + subseq pc, r2, r4, lsl sl @ │ │ │ │ + subseq pc, r2, r0, asr r9 @ │ │ │ │ + rsbeq r7, r4, ip, asr #10 │ │ │ │ + ldrsbeq pc, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + subseq r0, r2, r8, lsr #20 │ │ │ │ + subseq pc, r2, r0, lsr #18 │ │ │ │ + ldrsheq pc, [r2], #-140 @ 0xffffff74 @ │ │ │ │ + @ instruction: 0x00647494 │ │ │ │ + ldrsheq pc, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + subseq pc, r2, r0, lsr #16 │ │ │ │ + rsbeq r7, r4, r8, asr #8 │ │ │ │ + ldrsbeq pc, [r2], #-132 @ 0xffffff7c @ │ │ │ │ + ldrsbeq pc, [r2], #-116 @ 0xffffff8c @ │ │ │ │ + subseq pc, r2, r4, asr #16 │ │ │ │ + subseq pc, r2, r0, asr #16 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #1 │ │ │ │ b 2f19a4 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, #0 │ │ │ │ b 2f19a4 │ │ │ │ mov r1, #1 │ │ │ │ @@ -279553,19 +279553,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 2f2028 │ │ │ │ ldr r0, [pc, #32] @ 2f202c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #125 @ 0x7d │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r4, ip, ror r2 │ │ │ │ - rsbeq r7, r4, ip, ror #2 │ │ │ │ - rsbeq r7, r4, r0, lsl #2 │ │ │ │ - subseq pc, r2, r4, asr #10 │ │ │ │ - subseq pc, r2, r0, asr r5 @ │ │ │ │ + rsbeq r7, r4, ip, ror #4 │ │ │ │ + rsbeq r7, r4, ip, asr r1 │ │ │ │ + strdeq r7, [r4], #-0 @ │ │ │ │ + subseq pc, r2, r4, lsr r5 @ │ │ │ │ + subseq pc, r2, r0, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #376] @ 2f21c4 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -279646,37 +279646,37 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sp │ │ │ │ str r6, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 2f21e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f20e4 │ │ │ │ ldr r0, [pc, #48] @ 2f21e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f20e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r9, r1, r4, lsr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r9, r1, r8, ror #6 │ │ │ │ rsbseq r9, r1, r0, lsl r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r0, asr #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq pc, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - ldrsheq pc, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ + subseq pc, r2, r4, asr #7 │ │ │ │ + subseq pc, r2, r0, ror #7 │ │ │ │ │ │ │ │ 002f21ec : │ │ │ │ ldr r3, [r0, #264] @ 0x108 │ │ │ │ cmp r3, #0 │ │ │ │ ldrbeq r0, [r0, #277] @ 0x115 │ │ │ │ movne r0, #1 │ │ │ │ mov r3, #0 │ │ │ │ @@ -279692,51 +279692,51 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r4, r0 │ │ │ │ bne 2f2264 │ │ │ │ ldr r6, [r0, #280] @ 0x118 │ │ │ │ cmp r6, #0 │ │ │ │ beq 2f2248 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e136c │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r3, [pc, #96] @ 2f22d4 │ │ │ │ ldrb r2, [r4, #276] @ 0x114 │ │ │ │ ldr r7, [r4, #280] @ 0x118 │ │ │ │ cmp r7, #0 │ │ │ │ mov r6, r1 │ │ │ │ smlal r0, r6, r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ beq 2f22a4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7e4c30 │ │ │ │ + b 7e4c20 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ ldr r3, [pc, #36] @ 2f22d8 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r1, r3, r4} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ str r7, [r4, #280] @ 0x118 │ │ │ │ b 2f228c │ │ │ │ eorseq r0, sp, r0, lsl #18 │ │ │ │ @ instruction: 0xfffffa38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -280112,21 +280112,21 @@ │ │ │ │ beq 2f2984 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 2f29e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f2728 │ │ │ │ ldr r0, [r4, #84] @ 0x54 │ │ │ │ tst r7, #128 @ 0x80 │ │ │ │ sub r1, r0, #1 │ │ │ │ beq 2f292c │ │ │ │ cmp r1, #0 │ │ │ │ blt 2f27c4 │ │ │ │ @@ -280167,15 +280167,15 @@ │ │ │ │ addls r1, r0, #1 │ │ │ │ addls r0, r4, r0 │ │ │ │ strls r1, [r4, #84] @ 0x54 │ │ │ │ strbls r2, [r0, #67] @ 0x43 │ │ │ │ b 2f27c4 │ │ │ │ ldr r0, [pc, #96] @ 2f29ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f2728 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ ldr r3, [pc, #76] @ 2f29f0 │ │ │ │ ldr r1, [pc, #76] @ 2f29f4 │ │ │ │ ldr r0, [pc, #76] @ 2f29f8 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -280183,26 +280183,26 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r8, r1, r0, asr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r8, r1, r4, lsr #26 │ │ │ │ - rsbeq r6, r4, r8, asr #19 │ │ │ │ - rsbeq r6, r4, r4, lsl #19 │ │ │ │ + strheq r6, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq r6, r4, r4, ror r9 │ │ │ │ rsbseq r8, r1, r0, lsl #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r0, lsl #22 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r2, r0, lsl #26 │ │ │ │ - subseq lr, r2, ip, ror #24 │ │ │ │ - rsbeq r6, r4, r0, ror #14 │ │ │ │ - subseq lr, r2, r0, lsr #23 │ │ │ │ - subseq lr, r2, r4, ror #24 │ │ │ │ + ldrsheq lr, [r2], #-192 @ 0xffffff40 │ │ │ │ + subseq lr, r2, ip, asr ip │ │ │ │ + rsbeq r6, r4, r0, asr r7 │ │ │ │ + @ instruction: 0x0052eb90 │ │ │ │ + subseq lr, r2, r4, asr ip │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ │ │ │ │ 002f2a00 : │ │ │ │ cmp r2, #0 │ │ │ │ ble 2f2a58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -280264,15 +280264,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e136c │ │ │ │ str r5, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -280298,15 +280298,15 @@ │ │ │ │ cmp r5, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #280] @ 0x118 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -280365,15 +280365,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f2c88 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r4, sl, r8, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 2f2d94 │ │ │ │ ldr r2, [pc, #240] @ 2f2d98 │ │ │ │ @@ -280381,35 +280381,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #208] @ 2f2da0 │ │ │ │ ldr r1, [pc, #208] @ 2f2da4 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [pc, #188] @ 2f2da8 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #172] @ 2f2dac │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #164] @ 2f2db0 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #148] @ 2f2db4 │ │ │ │ ldr lr, [pc, #148] @ 2f2db8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ ldr ip, [pc, #136] @ 2f2dbc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ @@ -280433,19 +280433,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - strheq r6, [r4], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r5, r1, r4, ror #30 │ │ │ │ - subseq r1, r9, r8, lsl #20 │ │ │ │ - ldrsbeq r3, [r2], #-84 @ 0xffffffac │ │ │ │ - ldrsheq r3, [r2], #-80 @ 0xffffffb0 │ │ │ │ + rsbeq r6, r4, r8, lsr #11 │ │ │ │ + subseq r5, r1, r4, asr pc │ │ │ │ + ldrsheq r1, [r9], #-152 @ 0xffffff68 │ │ │ │ + subseq r3, r2, r4, asr #11 │ │ │ │ + subseq r3, r2, r0, ror #11 │ │ │ │ andeq r0, r0, r4, lsr ip │ │ │ │ @ instruction: 0x006ff890 │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ rsbeq r4, sl, r8, asr #9 │ │ │ │ andeq r0, r0, r8, asr #3 │ │ │ │ andeq r0, r0, r0, lsl #1 │ │ │ │ @ instruction: 0xffffff18 │ │ │ │ @@ -280463,42 +280463,42 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r2, [r4] │ │ │ │ strb r2, [r0, #304] @ 0x130 │ │ │ │ mov r3, r0 │ │ │ │ ldrb r2, [r4, #1] │ │ │ │ mov r0, r5 │ │ │ │ strb r2, [r3, #305] @ 0x131 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 51b748 │ │ │ │ - rsbeq r6, r4, r8, ror r4 │ │ │ │ - subseq lr, r2, r4, lsl #18 │ │ │ │ - subseq lr, r2, r4, lsr #18 │ │ │ │ + b 51b73c │ │ │ │ + rsbeq r6, r4, r8, ror #8 │ │ │ │ + ldrsheq lr, [r2], #-132 @ 0xffffff7c │ │ │ │ + subseq lr, r2, r4, lsl r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 2f2f04 │ │ │ │ ldr r2, [pc, #172] @ 2f2f08 │ │ │ │ ldr r1, [pc, #172] @ 2f2f0c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ beq 2f2ef4 │ │ │ │ ldr r4, [r0, #136] @ 0x88 │ │ │ │ ldr r3, [r0, #140] @ 0x8c │ │ │ │ cmp r4, #0 │ │ │ │ @@ -280525,17 +280525,17 @@ │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ str r2, [r4, #136] @ 0x88 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r6, #332] @ 0x14c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e136c │ │ │ │ - rsbeq r6, r4, r8, lsl #8 │ │ │ │ - @ instruction: 0x0052e898 │ │ │ │ - ldrheq lr, [r2], #-136 @ 0xffffff78 │ │ │ │ + strdeq r6, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + subseq lr, r2, r8, lsl #17 │ │ │ │ + subseq lr, r2, r8, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #144] @ 2f2fb8 │ │ │ │ ldr r2, [pc, #144] @ 2f2fbc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -280543,15 +280543,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 2f2fc0 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r0, #312] @ 0x138 │ │ │ │ ldrb r2, [r0, #304] @ 0x130 │ │ │ │ cmp r1, #0 │ │ │ │ ldrb ip, [r0, #305] @ 0x131 │ │ │ │ bne 2f2f74 │ │ │ │ b 2f2fa0 │ │ │ │ ldr r1, [r1, #136] @ 0x88 │ │ │ │ @@ -280570,44 +280570,44 @@ │ │ │ │ b 1e1e40 │ │ │ │ ldr r2, [r0, #308] @ 0x134 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e2e54 │ │ │ │ - rsbeq r6, r4, ip, lsr r3 │ │ │ │ - subseq lr, r2, r4, asr #15 │ │ │ │ - subseq lr, r2, r4, ror #15 │ │ │ │ + rsbeq r6, r4, ip, lsr #6 │ │ │ │ + ldrheq lr, [r2], #-116 @ 0xffffff8c │ │ │ │ + ldrsbeq lr, [r2], #-116 @ 0xffffff8c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #160] @ 2f307c │ │ │ │ ldr r6, [pc, #160] @ 2f3080 │ │ │ │ ldr r5, [pc, #160] @ 2f3084 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f305c │ │ │ │ mov r2, #0 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ ldr r3, [r8, #208] @ 0xd0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -280619,44 +280619,44 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r6, r4, r0, lsl #5 │ │ │ │ - subseq lr, r2, r4, lsl r7 │ │ │ │ - subseq lr, r2, r0, lsr r7 │ │ │ │ + rsbeq r6, r4, r0, ror r2 │ │ │ │ + subseq lr, r2, r4, lsl #14 │ │ │ │ + subseq lr, r2, r0, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 2f3138 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #136] @ 2f313c │ │ │ │ ldr r1, [pc, #136] @ 2f3140 │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #112] @ 2f3144 │ │ │ │ ldr r1, [pc, #112] @ 2f3148 │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ lsr r3, r3, #2 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r5, #344] @ 0x158 │ │ │ │ ldr r3, [r6, #208] @ 0xd0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f3118 │ │ │ │ @@ -280666,47 +280666,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r6, r4, r0, asr #3 │ │ │ │ - subseq lr, r2, r8, asr #12 │ │ │ │ - subseq lr, r2, r8, ror #12 │ │ │ │ - ldrsbeq r3, [r2], #-20 @ 0xffffffec │ │ │ │ - ldrsheq r3, [r2], #-16 │ │ │ │ + strheq r6, [r4], #-16 @ │ │ │ │ + subseq lr, r2, r8, lsr r6 │ │ │ │ + subseq lr, r2, r8, asr r6 │ │ │ │ + subseq r3, r2, r4, asr #3 │ │ │ │ + subseq r3, r2, r0, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #172] @ 2f3210 │ │ │ │ ldr r6, [pc, #172] @ 2f3214 │ │ │ │ ldr r5, [pc, #172] @ 2f3218 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r7, r1 │ │ │ │ mov r8, r0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r5 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ tst r7, #4 │ │ │ │ beq 2f31f0 │ │ │ │ ldrb r2, [r0, #344] @ 0x158 │ │ │ │ cmp r2, #0 │ │ │ │ bne 2f31f0 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [r0, #344] @ 0x158 │ │ │ │ @@ -280720,73 +280720,73 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strdeq r6, [r4], #-8 @ │ │ │ │ - subseq lr, r2, r8, lsl #11 │ │ │ │ - subseq lr, r2, r4, lsr #11 │ │ │ │ + rsbeq r6, r4, r8, ror #1 │ │ │ │ + subseq lr, r2, r8, ror r5 │ │ │ │ + @ instruction: 0x0052e594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #180] @ 2f32e8 │ │ │ │ ldr r9, [pc, #180] @ 2f32ec │ │ │ │ ldr r6, [pc, #180] @ 2f32f0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #132] @ 2f32f4 │ │ │ │ ldr r1, [pc, #132] @ 2f32f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r8, #204] @ 0xcc │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2f32c8 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ - bl 51afd4 │ │ │ │ + bl 51afc8 │ │ │ │ ldr r0, [r4, #324] @ 0x144 │ │ │ │ - bl 51afd4 │ │ │ │ + bl 51afc8 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 51bb58 │ │ │ │ - rsbeq r6, r4, r8, lsr #32 │ │ │ │ - ldrheq lr, [r2], #-76 @ 0xffffffb4 │ │ │ │ - ldrsbeq lr, [r2], #-72 @ 0xffffffb8 │ │ │ │ - subseq r3, r2, r0, asr #32 │ │ │ │ - subseq r3, r2, ip, asr r0 │ │ │ │ + b 51bb4c │ │ │ │ + rsbeq r6, r4, r8, lsl r0 │ │ │ │ + subseq lr, r2, ip, lsr #9 │ │ │ │ + subseq lr, r2, r8, asr #9 │ │ │ │ + subseq r3, r2, r0, lsr r0 │ │ │ │ + subseq r3, r2, ip, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #372] @ 2f3488 │ │ │ │ ldr r3, [pc, #372] @ 2f348c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -280798,56 +280798,56 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov fp, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add r3, r4, #52 @ 0x34 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, #0 │ │ │ │ add r5, sp, #12 │ │ │ │ mov sl, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [r5, #4] │ │ │ │ mov r7, r0 │ │ │ │ b 2f33e4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r9, #212] @ 0xd4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f33cc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ - bl 519d48 │ │ │ │ + bl 519d3c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r7, #324] @ 0x144 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 51ef94 │ │ │ │ + bl 51ef88 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f3434 │ │ │ │ ldr r1, [r4, #12] │ │ │ │ ldr r0, [r4, #36] @ 0x24 │ │ │ │ cmp r1, #0 │ │ │ │ str r8, [r5] │ │ │ │ str r8, [r5, #4] │ │ │ │ @@ -280859,15 +280859,15 @@ │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1e40 │ │ │ │ mov r6, #8 │ │ │ │ b 2f33b4 │ │ │ │ ldr r1, [r7, #324] @ 0x144 │ │ │ │ mov r0, fp │ │ │ │ - bl 51b414 │ │ │ │ + bl 51b408 │ │ │ │ ldr r2, [pc, #84] @ 2f349c │ │ │ │ ldr r3, [pc, #64] @ 2f348c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -280880,17 +280880,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r1, r8, ror #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, r4, r8, lsr pc │ │ │ │ - ldrheq lr, [r2], #-60 @ 0xffffffc4 │ │ │ │ - ldrsheq lr, [r2], #-52 @ 0xffffffcc │ │ │ │ + rsbeq r5, r4, r8, lsr #30 │ │ │ │ + subseq lr, r2, ip, lsr #7 │ │ │ │ + subseq lr, r2, r4, ror #7 │ │ │ │ ldrheq r7, [r1], #-244 @ 0xffffff0c @ │ │ │ │ │ │ │ │ 002f34a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -280937,26 +280937,26 @@ │ │ │ │ str r0, [r3, #8] │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #12 │ │ │ │ cmp r3, r5 │ │ │ │ bls 2f3660 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ - bl 51ef94 │ │ │ │ + bl 51ef88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3544 │ │ │ │ subs r5, r5, #1 │ │ │ │ bmi 2f35a4 │ │ │ │ ldr r3, [r4, #332] @ 0x14c │ │ │ │ add r2, r5, r5, lsl #1 │ │ │ │ add r3, r3, r2, lsl #2 │ │ │ │ ldr r1, [r3, #8] │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r2, #0 │ │ │ │ - bl 51903c │ │ │ │ + bl 519030 │ │ │ │ subs r5, r5, #1 │ │ │ │ bcs 2f3580 │ │ │ │ ldr r3, [pc, #512] @ 2f37ac │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #336] @ 0x150 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -280984,17 +280984,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r4, #320] @ 0x140 │ │ │ │ - bl 51b414 │ │ │ │ + bl 51b408 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #336] @ 0x150 │ │ │ │ b 2f35c0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #340] @ 0x154 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ lsl r1, r3, #2 │ │ │ │ @@ -281006,19 +281006,19 @@ │ │ │ │ beq 2f3600 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, r6 │ │ │ │ mov r8, #8 │ │ │ │ b 2f36b0 │ │ │ │ mov r2, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [r4, #320] @ 0x140 │ │ │ │ mov r1, r5 │ │ │ │ - bl 519d48 │ │ │ │ + bl 519d3c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r4, #336] @ 0x150 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ add r6, r6, #12 │ │ │ │ bls 2f3600 │ │ │ │ @@ -281055,51 +281055,51 @@ │ │ │ │ beq 2f3764 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2f37cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f35c0 │ │ │ │ ldr r2, [pc, #100] @ 2f37d0 │ │ │ │ ldr r3, [pc, #52] @ 2f37a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f379c │ │ │ │ ldr r0, [pc, #68] @ 2f37d4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r1, ip, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r7, r1, ip, lsr #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r7, r1, r4, lsr lr │ │ │ │ - rsbeq r5, r4, r8, asr ip │ │ │ │ - @ instruction: 0x00522c98 │ │ │ │ - ldrheq r2, [r2], #-196 @ 0xffffff3c │ │ │ │ + rsbeq r5, r4, r8, asr #24 │ │ │ │ + subseq r2, r2, r8, lsl #25 │ │ │ │ + subseq r2, r2, r4, lsr #25 │ │ │ │ andeq r4, r0, ip, ror #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r2, r0, ror #31 │ │ │ │ + ldrsbeq sp, [r2], #-240 @ 0xffffff10 │ │ │ │ @ instruction: 0x00717c90 │ │ │ │ - subseq sp, r2, r0, ror #31 │ │ │ │ + ldrsbeq sp, [r2], #-240 @ 0xffffff10 │ │ │ │ │ │ │ │ 002f37d8 : │ │ │ │ ldr r0, [r0, #312] @ 0x138 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f3804 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -281177,16 +281177,16 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ rsbseq r7, r1, r8, lsr #23 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - rsbeq r5, r4, r8, asr #19 │ │ │ │ - subseq sp, r2, ip, ror #29 │ │ │ │ + strheq r5, [r4], #-152 @ 0xffffff68 @ │ │ │ │ + ldrsbeq sp, [r2], #-236 @ 0xffffff14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ ldr r2, [pc, #532] @ 2f3b50 │ │ │ │ ldr r3, [pc, #532] @ 2f3b54 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -281199,39 +281199,39 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add sl, pc, sl │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add r2, r4, #52 @ 0x34 │ │ │ │ mov r3, #24 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, sl │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #460] @ 2f3b64 │ │ │ │ ldr r1, [pc, #460] @ 2f3b68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #88 @ 0x58 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [r8, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 2f3a08 │ │ │ │ add r1, sp, #8 │ │ │ │ @@ -281274,27 +281274,27 @@ │ │ │ │ bne 2f3a6c │ │ │ │ add r2, r2, #8 │ │ │ │ cmp r2, #136 @ 0x88 │ │ │ │ str r2, [r4, #308] @ 0x134 │ │ │ │ bhi 2f3b2c │ │ │ │ mov r1, #18 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51bbd4 │ │ │ │ + bl 51bbc8 │ │ │ │ ldr r2, [pc, #196] @ 2f3b70 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51af28 │ │ │ │ + bl 51af1c │ │ │ │ ldr r2, [pc, #180] @ 2f3b74 │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #320] @ 0x140 │ │ │ │ mov r0, r5 │ │ │ │ - bl 51af28 │ │ │ │ + bl 51af1c │ │ │ │ str r0, [r4, #324] @ 0x144 │ │ │ │ ldr r2, [pc, #152] @ 2f3b78 │ │ │ │ ldr r3, [pc, #112] @ 2f3b54 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ @@ -281306,40 +281306,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r0, r9 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 2f3ad8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 2f3b7c │ │ │ │ ldr r1, [pc, #72] @ 2f3b80 │ │ │ │ ldr r0, [pc, #72] @ 2f3b84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 2f3b88 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbseq r7, r1, r0, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r5, r4, r0, lsl r9 │ │ │ │ - @ instruction: 0x0052dd94 │ │ │ │ - ldrheq sp, [r2], #-212 @ 0xffffff2c │ │ │ │ - subseq r2, r2, r8, lsl r9 │ │ │ │ - subseq r2, r2, r4, lsr r9 │ │ │ │ - subseq r2, fp, ip, asr #29 │ │ │ │ + rsbeq r5, r4, r0, lsl #18 │ │ │ │ + subseq sp, r2, r4, lsl #27 │ │ │ │ + subseq sp, r2, r4, lsr #27 │ │ │ │ + subseq r2, r2, r8, lsl #18 │ │ │ │ + subseq r2, r2, r4, lsr #18 │ │ │ │ + ldrheq r2, [fp], #-236 @ 0xffffff14 │ │ │ │ @ instruction: 0xfffff1b0 │ │ │ │ @ instruction: 0xfffff834 │ │ │ │ rsbseq r7, r1, ip, lsl r9 │ │ │ │ - rsbeq r5, r4, ip, lsr #14 │ │ │ │ - subseq sp, r2, r0, ror ip │ │ │ │ - subseq sp, r2, r4, lsl #25 │ │ │ │ + rsbeq r5, r4, ip, lsl r7 │ │ │ │ + subseq sp, r2, r0, ror #24 │ │ │ │ + subseq sp, r2, r4, ror ip │ │ │ │ andeq r0, r0, r2, lsl #2 │ │ │ │ │ │ │ │ 002f3b8c : │ │ │ │ mov r3, r0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #312]! @ 0x138 │ │ │ │ str r3, [r0, #316] @ 0x13c │ │ │ │ @@ -281418,33 +281418,33 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r7, r1, r0, ror #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, fp, r8, lsr #25 │ │ │ │ + @ instruction: 0x005b2c98 │ │ │ │ rsbseq r7, r1, r0, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #44] @ 2f3d1c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r3, sl, r4, ror #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #916] @ 2f40cc │ │ │ │ mov r6, r2 │ │ │ │ @@ -281461,27 +281461,27 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r5 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #856] @ 2f40e0 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, sp, #20 │ │ │ │ ldr r8, [pc, #832] @ 2f40e4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [pc, #812] @ 2f40e8 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r2, [r4, #4] │ │ │ │ ldr r2, [r6] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r5, r0 │ │ │ │ @@ -281560,15 +281560,15 @@ │ │ │ │ ldr r3, [pc, #532] @ 2f4108 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r3, [pc, #504] @ 2f410c │ │ │ │ ldr r2, [pc, #504] @ 2f4110 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r1, #1 │ │ │ │ mov ip, r0 │ │ │ │ @@ -281611,15 +281611,15 @@ │ │ │ │ ldr r3, [pc, #328] @ 2f4108 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r2 │ │ │ │ ldr r4, [r3] │ │ │ │ - bl 7a9408 │ │ │ │ + bl 7a93f8 │ │ │ │ ldr r2, [pc, #320] @ 2f4120 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r7, #36 @ 0x24 │ │ │ │ mov ip, r0 │ │ │ │ stm sp, {r6, ip} │ │ │ │ mov r0, r4 │ │ │ │ @@ -281673,40 +281673,40 @@ │ │ │ │ mov r0, r5 │ │ │ │ strh ip, [sp, #20] │ │ │ │ strh r2, [sp, #22] │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 2f34a0 │ │ │ │ b 2f3e14 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strheq r5, [r4], #-84 @ 0xffffffac @ │ │ │ │ + rsbeq r5, r4, r4, lsr #11 │ │ │ │ ldrheq r7, [r1], #-104 @ 0xffffff98 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r2, r4, lsr #19 │ │ │ │ - @ instruction: 0x0052da9c │ │ │ │ - @ instruction: 0x0052d990 │ │ │ │ + @ instruction: 0x0052d994 │ │ │ │ + subseq sp, r2, ip, lsl #21 │ │ │ │ + subseq sp, r2, r0, lsl #19 │ │ │ │ rsbseq r7, r1, ip, asr r6 │ │ │ │ - rsbeq r5, r4, r0, lsr r5 │ │ │ │ - rsbeq r5, r4, r8, lsl #10 │ │ │ │ + rsbeq r5, r4, r0, lsr #10 │ │ │ │ + strdeq r5, [r4], #-72 @ 0xffffffb8 @ │ │ │ │ rsbseq r7, r1, r0, ror #11 │ │ │ │ eoreq r0, pc, r3 │ │ │ │ eorseq r0, r9, r3 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r3, r0, r8, asr #1 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - rsbeq r5, r4, r8, ror #7 │ │ │ │ - subseq sp, r2, r8, lsl #18 │ │ │ │ - rsbeq r5, r4, r4, lsl #8 │ │ │ │ - rsbeq r5, r4, r4, ror #6 │ │ │ │ + ldrdeq r5, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq sp, [r2], #-136 @ 0xffffff78 │ │ │ │ + strdeq r5, [r4], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq r5, r4, r4, asr r3 │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ - subseq sp, r2, ip, asr r8 │ │ │ │ - strdeq r5, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + subseq sp, r2, ip, asr #16 │ │ │ │ + rsbeq r5, r4, r8, ror #5 │ │ │ │ andeq r0, r8, r2 │ │ │ │ - @ instruction: 0x0064529c │ │ │ │ - rsbeq r5, r4, r8, ror r2 │ │ │ │ + rsbeq r5, r4, ip, lsl #5 │ │ │ │ + rsbeq r5, r4, r8, ror #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 2f41fc │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -281714,31 +281714,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #160] @ 2f4200 │ │ │ │ ldr r1, [pc, #160] @ 2f4204 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #140] @ 2f4208 │ │ │ │ ldr r1, [pc, #140] @ 2f420c │ │ │ │ add r4, r4, #108 @ 0x6c │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #108] @ 2f4210 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r0, [pc, #88] @ 2f4214 │ │ │ │ ldr r1, [pc, #88] @ 2f4218 │ │ │ │ ldr r2, [pc, #88] @ 2f421c │ │ │ │ ldr r3, [pc, #88] @ 2f4220 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -281749,19 +281749,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r5, [r4], #-16 @ │ │ │ │ - ldrheq r4, [r1], #-168 @ 0xffffff58 │ │ │ │ - subseq r0, r9, r8, asr r5 │ │ │ │ - subseq sp, r2, r8, ror r5 │ │ │ │ - @ instruction: 0x0052d598 │ │ │ │ + rsbeq r5, r4, r0, lsr #3 │ │ │ │ + subseq r4, r1, r8, lsr #21 │ │ │ │ + subseq r0, r9, r8, asr #10 │ │ │ │ + subseq sp, r2, r8, ror #10 │ │ │ │ + subseq sp, r2, r8, lsl #11 │ │ │ │ rsbeq lr, pc, ip, lsl #9 │ │ │ │ @ instruction: 0x000002b4 │ │ │ │ andeq r0, r0, ip, ror #3 │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ andeq r0, r0, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -281773,25 +281773,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #32] @ 2f4288 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #96 @ 0x60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580a98 │ │ │ │ - strheq r5, [r4], #-12 @ │ │ │ │ - subseq r4, r1, ip, asr #19 │ │ │ │ - subseq r0, r9, r0, ror r4 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r5, r4, ip, lsr #1 │ │ │ │ + ldrheq r4, [r1], #-156 @ 0xffffff64 │ │ │ │ + subseq r0, r9, r0, ror #8 │ │ │ │ rsbeq lr, pc, r8, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 2f42e4 │ │ │ │ ldr r2, [pc, #64] @ 2f42e8 │ │ │ │ @@ -281799,25 +281799,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #32] @ 2f42f0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #144 @ 0x90 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580a98 │ │ │ │ - rsbeq r5, r4, r4, asr r0 │ │ │ │ - subseq r4, r1, r4, ror #18 │ │ │ │ - subseq r0, r9, r8, lsl #8 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r5, r4, r4, asr #32 │ │ │ │ + subseq r4, r1, r4, asr r9 │ │ │ │ + ldrsheq r0, [r9], #-56 @ 0xffffffc8 │ │ │ │ rsbeq lr, pc, r0, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #152] @ 2f43a4 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -281832,15 +281832,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #12 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 2f34a0 │ │ │ │ ldr r2, [pc, #80] @ 2f43b8 │ │ │ │ ldr r3, [pc, #64] @ 2f43ac │ │ │ │ @@ -281855,84 +281855,84 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r4, [r4], #-240 @ 0xffffff10 @ │ │ │ │ + rsbeq r4, r4, r0, ror #31 │ │ │ │ ldrsbeq r7, [r1], #-12 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq sp, [r2], #-48 @ 0xffffffd0 │ │ │ │ - ldrsheq sp, [r2], #-48 @ 0xffffffd0 │ │ │ │ + subseq sp, r2, r0, asr #7 │ │ │ │ + subseq sp, r2, r0, ror #7 │ │ │ │ @ instruction: 0x00717094 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 2f4404 │ │ │ │ ldr r2, [pc, #48] @ 2f4408 │ │ │ │ ldr r1, [pc, #48] @ 2f440c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 23c204 │ │ │ │ - rsbeq r4, r4, r0, lsr #30 │ │ │ │ - subseq sp, r2, r0, lsr #6 │ │ │ │ - subseq sp, r2, r4, lsr #8 │ │ │ │ + rsbeq r4, r4, r0, lsl pc │ │ │ │ + subseq sp, r2, r0, lsl r3 │ │ │ │ + subseq sp, r2, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 2f4474 │ │ │ │ ldr r2, [pc, #76] @ 2f4478 │ │ │ │ ldr r1, [pc, #76] @ 2f447c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r4, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r0, [r0, #364] @ 0x16c │ │ │ │ beq 2f4468 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 23c110 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 23c19c │ │ │ │ - rsbeq r4, r4, ip, asr #29 │ │ │ │ - subseq sp, r2, r8, asr #5 │ │ │ │ - subseq sp, r2, ip, asr #7 │ │ │ │ + strheq r4, [r4], #-236 @ 0xffffff14 @ │ │ │ │ + ldrheq sp, [r2], #-40 @ 0xffffffd8 │ │ │ │ + ldrheq sp, [r2], #-60 @ 0xffffffc4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 2f4514 │ │ │ │ ldr r2, [pc, #124] @ 2f4518 │ │ │ │ ldr r1, [pc, #124] @ 2f451c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r0, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 23c074 │ │ │ │ ldr r1, [r4, #352] @ 0x160 │ │ │ │ cmp r1, #0 │ │ │ │ cmpne r0, #0 │ │ │ │ @@ -281947,17 +281947,17 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 23c26c │ │ │ │ - rsbeq r4, r4, ip, asr lr │ │ │ │ - subseq sp, r2, ip, asr r2 │ │ │ │ - subseq sp, r2, r0, ror #6 │ │ │ │ + rsbeq r4, r4, ip, asr #28 │ │ │ │ + subseq sp, r2, ip, asr #4 │ │ │ │ + subseq sp, r2, r0, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #364] @ 2f46a4 │ │ │ │ ldr r2, [pc, #364] @ 2f46a8 │ │ │ │ ldr r3, [pc, #364] @ 2f46ac │ │ │ │ @@ -281972,26 +281972,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r6 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #308] @ 2f46b8 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r4, [sp] │ │ │ │ ldr r7, [pc, #288] @ 2f46bc │ │ │ │ add r7, pc, r7 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #272] @ 2f46c0 │ │ │ │ ldr r1, [pc, #272] @ 2f46c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, sp, #12 │ │ │ │ @@ -282047,20 +282047,20 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strheq r4, [r4], #-216 @ 0xffffff28 @ │ │ │ │ + rsbeq r4, r4, r8, lsr #27 │ │ │ │ ldrheq r6, [r1], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, r2, r8, lsr #3 │ │ │ │ - subseq sp, r2, r0, lsr #5 │ │ │ │ - @ instruction: 0x0052d19c │ │ │ │ + @ instruction: 0x0052d198 │ │ │ │ + @ instruction: 0x0052d290 │ │ │ │ + subseq sp, r2, ip, lsl #3 │ │ │ │ rsbseq r6, r1, r4, ror #28 │ │ │ │ rsbeq r2, sl, r0, lsr #25 │ │ │ │ rsbseq r6, r2, r8, lsl #1 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ @ instruction: 0x00716d98 │ │ │ │ @@ -282074,15 +282074,15 @@ │ │ │ │ ldr r1, [pc, #200] @ 2f47c4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrh r1, [r4] │ │ │ │ ldr r6, [pc, #168] @ 2f47c8 │ │ │ │ cmp r1, #17 │ │ │ │ add r6, pc, r6 │ │ │ │ bne 2f4778 │ │ │ │ ldrh r2, [r4, #2] │ │ │ │ mov r3, r0 │ │ │ │ @@ -282117,20 +282117,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, r4, r0, lsl #24 │ │ │ │ - ldrsheq ip, [r2], #-252 @ 0xffffff04 │ │ │ │ - subseq sp, r2, r8, lsl #2 │ │ │ │ + strdeq r4, [r4], #-176 @ 0xffffff50 @ │ │ │ │ + subseq ip, r2, ip, ror #31 │ │ │ │ + ldrsheq sp, [r2], #-8 │ │ │ │ ldrsbeq r6, [r1], #-204 @ 0xffffff34 @ │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrsbeq sp, [r2], #-8 │ │ │ │ + subseq sp, r2, r8, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ ldr r4, [pc, #376] @ 2f4964 │ │ │ │ ldr r1, [pc, #376] @ 2f4968 │ │ │ │ ldr r2, [pc, #376] @ 2f496c │ │ │ │ @@ -282145,24 +282145,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #320] @ 2f4978 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #288] @ 2f497c │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -282223,23 +282223,23 @@ │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #60] @ 2f4990 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #8 │ │ │ │ b 2f4880 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r4, r4, lsl #22 │ │ │ │ + strdeq r4, [r4], #-164 @ 0xffffff5c @ │ │ │ │ rsbseq r6, r1, r8, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq ip, [r2], #-228 @ 0xffffff1c │ │ │ │ - subseq ip, r2, r8, ror #31 │ │ │ │ - subseq ip, r2, r0, ror #29 │ │ │ │ + subseq ip, r2, r4, ror #29 │ │ │ │ + ldrsbeq ip, [r2], #-248 @ 0xffffff08 │ │ │ │ + ldrsbeq ip, [r2], #-224 @ 0xffffff20 │ │ │ │ strdeq r2, [sl], #-148 @ 0xffffff6c @ │ │ │ │ rsbseq r5, r2, ip, asr #27 │ │ │ │ - rsbeq r4, r4, ip, ror #20 │ │ │ │ + rsbeq r4, r4, ip, asr sl │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rsbseq r6, r1, ip, ror #21 │ │ │ │ ldrsheq r5, [r2], #-196 @ 0xffffff3c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ @@ -282257,24 +282257,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #320] @ 2f4b38 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #24 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #288] @ 2f4b3c │ │ │ │ ldrb r2, [r5, #372] @ 0x174 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ cmp r2, #0 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ mov r4, r0 │ │ │ │ @@ -282335,23 +282335,23 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r1, [pc, #56] @ 2f4b50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2720 @ 0xaa0 │ │ │ │ b 2f4a44 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r4, r4, asr #18 │ │ │ │ + rsbeq r4, r4, r4, lsr r9 │ │ │ │ rsbseq r6, r1, r8, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r2, r4, lsr sp │ │ │ │ - subseq ip, r2, r8, lsr #28 │ │ │ │ - subseq ip, r2, r0, lsr #26 │ │ │ │ + subseq ip, r2, r4, lsr #26 │ │ │ │ + subseq ip, r2, r8, lsl lr │ │ │ │ + subseq ip, r2, r0, lsl sp │ │ │ │ rsbeq r2, sl, r4, lsr r8 │ │ │ │ rsbseq r5, r2, ip, lsl #24 │ │ │ │ - rsbeq r4, r4, r8, lsr #17 │ │ │ │ + @ instruction: 0x00644898 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ rsbseq r6, r1, r8, lsr #18 │ │ │ │ rsbseq r5, r2, r0, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ @@ -282369,24 +282369,24 @@ │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [sp, #156] @ 0x9c │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r4 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #452] @ 2f4d7c │ │ │ │ add r2, r6, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #420] @ 2f4d80 │ │ │ │ ldr r1, [pc, #420] @ 2f4d84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #308 @ 0x134 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #408] @ 2f4d88 │ │ │ │ str r3, [r5, #360] @ 0x168 │ │ │ │ @@ -282480,30 +282480,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r4, r8, lsl #15 │ │ │ │ + rsbeq r4, r4, r8, ror r7 │ │ │ │ rsbseq r6, r1, r4, lsl #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r2, r4, ror fp │ │ │ │ - subseq ip, r2, r8, ror #24 │ │ │ │ - subseq ip, r2, ip, ror #22 │ │ │ │ + subseq ip, r2, r4, ror #22 │ │ │ │ + subseq ip, r2, r8, asr ip │ │ │ │ + subseq ip, r2, ip, asr fp │ │ │ │ rsbeq r2, sl, r4, ror r6 │ │ │ │ rsbseq r5, r2, r0, ror #20 │ │ │ │ eorseq r0, r9, pc, lsr #32 │ │ │ │ eorseq r0, r6, r5, lsr r0 │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ andeq r0, r0, r1, lsl r3 │ │ │ │ ldrsbeq r6, [r1], #-100 @ 0xffffff9c @ │ │ │ │ ldr r0, [pc, #4] @ 2f4da8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ strdeq r2, [sl], #-84 @ 0xffffffac @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #176] @ 2f4e74 │ │ │ │ ldr r2, [pc, #176] @ 2f4e78 │ │ │ │ @@ -282511,33 +282511,33 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #144] @ 2f4e80 │ │ │ │ ldr r1, [pc, #144] @ 2f4e84 │ │ │ │ add r4, r4, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #112] @ 2f4e88 │ │ │ │ ldr r1, [pc, #112] @ 2f4e8c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ str r3, [r0, #84] @ 0x54 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r1, [pc, #88] @ 2f4e90 │ │ │ │ ldr r2, [pc, #88] @ 2f4e94 │ │ │ │ ldr r3, [pc, #88] @ 2f4e98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r5, #200] @ 0xc8 │ │ │ │ @@ -282547,19 +282547,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq r4, [r4], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq ip, r2, ip, lsr #18 │ │ │ │ - subseq ip, r2, ip, asr #18 │ │ │ │ - subseq r3, r1, r4, lsr #28 │ │ │ │ - subseq pc, r8, r8, asr #17 │ │ │ │ + rsbeq r4, r4, r0, asr #11 │ │ │ │ + subseq ip, r2, ip, lsl r9 │ │ │ │ + subseq ip, r2, ip, lsr r9 │ │ │ │ + subseq r3, r1, r4, lsl lr │ │ │ │ + ldrheq pc, [r8], #-136 @ 0xffffff78 @ │ │ │ │ rsbeq r2, sl, ip, ror r5 │ │ │ │ ldrdeq sp, [pc], #-128 @ │ │ │ │ andeq r0, r0, ip, lsl #10 │ │ │ │ andeq r0, r0, r4, asr r0 │ │ │ │ andeq r0, r0, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -282571,15 +282571,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #356] @ 0x164 │ │ │ │ cmp r0, #0 │ │ │ │ bgt 2f4f08 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -282587,22 +282587,22 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7e0d20 │ │ │ │ + bl 7e0d10 │ │ │ │ ldr r0, [r4, #356] @ 0x164 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e1d8c │ │ │ │ - rsbeq r4, r4, r4, ror #9 │ │ │ │ - subseq ip, r2, ip, lsr r8 │ │ │ │ - subseq ip, r2, r8, lsr sl │ │ │ │ + ldrdeq r4, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + subseq ip, r2, ip, lsr #16 │ │ │ │ + subseq ip, r2, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #288] @ 2f506c │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -282617,15 +282617,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r5, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ @@ -282673,45 +282673,45 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e2bcc │ │ │ │ b 2f5004 │ │ │ │ ldr r0, [pc, #36] @ 2f5088 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e2bcc │ │ │ │ b 2f5004 │ │ │ │ - rsbeq r4, r4, r0, asr r4 │ │ │ │ + rsbeq r4, r4, r0, asr #8 │ │ │ │ @ instruction: 0x0071649c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r2, ip, lsl #15 │ │ │ │ - subseq ip, r2, r8, lsl #19 │ │ │ │ + subseq ip, r2, ip, ror r7 │ │ │ │ + subseq ip, r2, r8, ror r9 │ │ │ │ ldrsheq r6, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrsheq ip, [r2], #-140 @ 0xffffff74 │ │ │ │ - ldrheq ip, [r2], #-140 @ 0xffffff74 │ │ │ │ + subseq ip, r2, ip, ror #17 │ │ │ │ + subseq ip, r2, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #56] @ 2f50dc │ │ │ │ ldr r2, [pc, #56] @ 2f50e0 │ │ │ │ ldr r1, [pc, #56] @ 2f50e4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #24] @ 2f50e8 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 2f3b8c │ │ │ │ - strdeq r4, [r4], #-36 @ 0xffffffdc @ │ │ │ │ - subseq ip, r2, ip, asr #12 │ │ │ │ - subseq ip, r2, ip, ror #12 │ │ │ │ + rsbeq r4, r4, r4, ror #5 │ │ │ │ + subseq ip, r2, ip, lsr r6 │ │ │ │ + subseq ip, r2, ip, asr r6 │ │ │ │ ldrsbeq r6, [ip], #-140 @ 0xffffff74 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #236] @ 2f51f0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -282727,15 +282727,15 @@ │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, sp, #20 │ │ │ │ mov r3, #0 │ │ │ │ add r7, sp, #12 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #12] │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r7, #4] │ │ │ │ @@ -282770,19 +282770,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x00644298 │ │ │ │ + rsbeq r4, r4, r8, lsl #5 │ │ │ │ rsbseq r6, r1, r4, ror #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq ip, [r2], #-84 @ 0xffffffac │ │ │ │ - ldrsheq ip, [r2], #-84 @ 0xffffffac │ │ │ │ + subseq ip, r2, r4, asr #11 │ │ │ │ + subseq ip, r2, r4, ror #11 │ │ │ │ rsbseq r6, r1, ip, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3920] @ 0xf50 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #276] @ 2f5338 │ │ │ │ @@ -282847,25 +282847,25 @@ │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ strb r5, [sp, #13] │ │ │ │ strb ip, [sp, #14] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r7 │ │ │ │ bl 2f382c │ │ │ │ b 2f52ac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r6, [r1], #-20 @ 0xffffffec @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r1, r8, asr #2 │ │ │ │ - @ instruction: 0x0064409c │ │ │ │ - ldrsheq ip, [r2], #-48 @ 0xffffffd0 │ │ │ │ - subseq ip, r2, r0, lsl r4 │ │ │ │ + rsbeq r4, r4, ip, lsl #1 │ │ │ │ + subseq ip, r2, r0, ror #7 │ │ │ │ + subseq ip, r2, r0, lsl #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3712] @ 0xe80 │ │ │ │ ldr r6, [pc, #1256] @ 2f5850 │ │ │ │ sub sp, sp, #348 @ 0x15c │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -282882,26 +282882,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #340] @ 0x154 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #40 @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #1192] @ 2f5864 │ │ │ │ add ip, r6, #56 @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r4, #0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r1, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2e54 │ │ │ │ ldr r0, [r7, #352] @ 0x160 │ │ │ │ str r4, [sp, #36] @ 0x24 │ │ │ │ @@ -282985,15 +282985,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #56 @ 0x38 │ │ │ │ mov r3, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #3 │ │ │ │ mov r1, #17 │ │ │ │ bl 2f37d8 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 2f5734 │ │ │ │ ldrb r2, [r3, #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -283062,15 +283062,15 @@ │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ strb r3, [sp, #206] @ 0xce │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #24 │ │ │ │ mov r0, r7 │ │ │ │ strb r5, [sp, #205] @ 0xcd │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r8 │ │ │ │ bl 2f382c │ │ │ │ lsrs r4, r4, #1 │ │ │ │ beq 2f5720 │ │ │ │ add r5, r5, #1 │ │ │ │ b 2f55bc │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ @@ -283080,15 +283080,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #118 @ 0x76 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ bl 1e1d8c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r7, #356] @ 0x164 │ │ │ │ ldr r2, [pc, #440] @ 2f589c │ │ │ │ ldr r3, [pc, #368] @ 2f5858 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -283112,27 +283112,27 @@ │ │ │ │ cmp r2, r9 │ │ │ │ bgt 2f5590 │ │ │ │ ldr r1, [pc, #356] @ 2f58a0 │ │ │ │ ldr r0, [r7, #356] @ 0x164 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7e0d20 │ │ │ │ + bl 7e0d10 │ │ │ │ b 2f56dc │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r3, [r7, #352] @ 0x160 │ │ │ │ ldr r1, [pc, #324] @ 2f58a4 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ ldr ip, [r0] │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb5bc │ │ │ │ + bl 7cb5ac │ │ │ │ b 2f56dc │ │ │ │ mov r2, #136 @ 0x88 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2e54 │ │ │ │ mov r2, #3 │ │ │ │ mov r3, #8 │ │ │ │ strb r2, [sp, #68] @ 0x44 │ │ │ │ @@ -283149,74 +283149,74 @@ │ │ │ │ ldr r1, [pc, #228] @ 2f58ac │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r2, #108 @ 0x6c │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2f56dc │ │ │ │ ldr r1, [r7, #352] @ 0x160 │ │ │ │ ldr r2, [pc, #192] @ 2f58b0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #188] @ 2f58b4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2f56cc │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r3, [pc, #152] @ 2f58b8 │ │ │ │ ldr ip, [r7, #352] @ 0x160 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #144] @ 2f58bc │ │ │ │ stmib sp, {r3, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #130 @ 0x82 │ │ │ │ ldr r3, [r0] │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ add r3, r6, #72 @ 0x48 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ b 2f56cc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r4, r4, lsr r0 │ │ │ │ + rsbeq r4, r4, r4, lsr #32 │ │ │ │ rsbseq r6, r1, r0, lsl #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, r2, r0, ror r3 │ │ │ │ - subseq ip, r2, r0, ror #10 │ │ │ │ - subseq ip, r2, r4, ror #6 │ │ │ │ + subseq ip, r2, r0, ror #6 │ │ │ │ + subseq ip, r2, r0, asr r5 │ │ │ │ + subseq ip, r2, r4, asr r3 │ │ │ │ andhi r4, r4, r1, lsl #10 │ │ │ │ mulmi r4, r0, r5 │ │ │ │ rsbshi r4, pc, r6, lsl #10 │ │ │ │ andhi r4, r8, r2, lsl #10 │ │ │ │ - rsbeq r3, r4, ip, ror #28 │ │ │ │ - subseq ip, r2, r4, asr #3 │ │ │ │ - subseq ip, r2, r4, ror #3 │ │ │ │ - rsbeq r3, r4, ip, lsl lr │ │ │ │ + rsbeq r3, r4, ip, asr lr │ │ │ │ + ldrheq ip, [r2], #-20 @ 0xffffffec │ │ │ │ + ldrsbeq ip, [r2], #-20 @ 0xffffffec │ │ │ │ + rsbeq r3, r4, ip, lsl #28 │ │ │ │ andshi r4, r8, r0, lsl #10 │ │ │ │ - @ instruction: 0x0052c090 │ │ │ │ - ldrheq ip, [r2], #-12 │ │ │ │ - subseq r9, r1, r0, asr fp │ │ │ │ - subseq ip, r2, r4, asr #5 │ │ │ │ + subseq ip, r2, r0, lsl #1 │ │ │ │ + subseq ip, r2, ip, lsr #1 │ │ │ │ + subseq r9, r1, r0, asr #22 │ │ │ │ + ldrheq ip, [r2], #-36 @ 0xffffffdc │ │ │ │ rsbseq r5, r1, r8, lsl sp │ │ │ │ @ instruction: 0xfffff9a8 │ │ │ │ - subseq ip, r2, r4, lsl r2 │ │ │ │ - ldrsbeq ip, [r2], #-16 │ │ │ │ - subseq ip, r2, ip, lsr #3 │ │ │ │ - subseq r9, r1, r4, lsr #20 │ │ │ │ - subseq ip, r2, r0, ror r1 │ │ │ │ - @ instruction: 0x0052c190 │ │ │ │ - subseq ip, r2, r8, asr #2 │ │ │ │ + subseq ip, r2, r4, lsl #4 │ │ │ │ + subseq ip, r2, r0, asr #3 │ │ │ │ + @ instruction: 0x0052c19c │ │ │ │ + subseq r9, r1, r4, lsl sl │ │ │ │ + subseq ip, r2, r0, ror #2 │ │ │ │ + subseq ip, r2, r0, lsl #3 │ │ │ │ + subseq ip, r2, r8, lsr r1 │ │ │ │ ldr r0, [pc, #4] @ 2f58cc │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r1, sl, r8, lsr fp │ │ │ │ │ │ │ │ 002f58d0 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f58d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -283277,22 +283277,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 2f5a54 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f5934 │ │ │ │ ldr r2, [pc, #96] @ 2f5a58 │ │ │ │ ldr r3, [pc, #64] @ 2f5a3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -283300,28 +283300,28 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f5a2c │ │ │ │ ldr r0, [pc, #64] @ 2f5a5c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r6, ip, r4, asr #2 │ │ │ │ rsbseq r5, r1, ip, ror #21 │ │ │ │ ldrsheq r5, [r1], #-168 @ 0xffffff58 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, r1, r0, asr #21 │ │ │ │ @ instruction: 0x00003ab4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r2, r4 │ │ │ │ + ldrsheq fp, [r2], #-244 @ 0xffffff0c │ │ │ │ rsbseq r5, r1, r4, lsl #20 │ │ │ │ - subseq ip, r2, r4 │ │ │ │ + ldrsheq fp, [r2], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 002f5a60 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #300] @ 2f5ba4 │ │ │ │ @@ -283382,41 +283382,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f5bcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f5ac0 │ │ │ │ ldr r0, [pc, #60] @ 2f5bd0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f5ac0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r1, r4, lsl #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, ip, r0, lsr #31 │ │ │ │ rsbseq r5, r1, ip, asr r9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, ip, r8, ror #30 │ │ │ │ rsbseq r5, r1, r4, lsr #18 │ │ │ │ andeq r1, r0, r4, ror #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r2, r8, asr #29 │ │ │ │ - subseq fp, r2, ip, ror #29 │ │ │ │ + ldrheq fp, [r2], #-232 @ 0xffffff18 │ │ │ │ + ldrsbeq fp, [r2], #-236 @ 0xffffff14 │ │ │ │ │ │ │ │ 002f5bd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r0, [pc, #284] @ 2f5d08 │ │ │ │ @@ -283471,68 +283471,68 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 2f5d2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [r5] │ │ │ │ b 2f5c2c │ │ │ │ ldr r0, [pc, #60] @ 2f5d30 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [r5] │ │ │ │ b 2f5c2c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r1, r0, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r5, [r1], #-112 @ 0xffffff90 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, ip, r4, lsl lr │ │ │ │ rsbseq r5, r1, r8, asr #15 │ │ │ │ andeq r3, r0, r4, asr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq fp, [r2], #-208 @ 0xffffff30 │ │ │ │ - ldrsheq fp, [r2], #-212 @ 0xffffff2c │ │ │ │ + subseq fp, r2, r0, asr #27 │ │ │ │ + subseq fp, r2, r4, ror #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 2f5d60 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r1, sl, r8, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 2f5de4 │ │ │ │ ldr r2, [pc, #104] @ 2f5de8 │ │ │ │ ldr r1, [pc, #104] @ 2f5dec │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #76] @ 2f5df0 │ │ │ │ ldr lr, [pc, #76] @ 2f5df4 │ │ │ │ ldr ip, [pc, #76] @ 2f5df8 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -283542,19 +283542,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 2f5dfc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580a98 │ │ │ │ - rsbeq r3, r4, ip, ror r6 │ │ │ │ - subseq r2, r1, ip, lsl #29 │ │ │ │ - subseq lr, r8, r0, lsr r9 │ │ │ │ - subseq fp, r2, r0, ror sp │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r3, r4, ip, ror #12 │ │ │ │ + subseq r2, r1, ip, ror lr │ │ │ │ + subseq lr, r8, r0, lsr #18 │ │ │ │ + subseq fp, r2, r0, ror #26 │ │ │ │ andeq r0, r0, ip, asr #32 │ │ │ │ muleq r0, ip, r1 │ │ │ │ rsbeq ip, pc, r4, asr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -283568,49 +283568,49 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 582360 │ │ │ │ + bl 582350 │ │ │ │ ldr r1, [pc, #228] @ 2f5f44 │ │ │ │ add r2, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #32 │ │ │ │ mov r1, sl │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [r8, #96] @ 0x60 │ │ │ │ cmp r2, #0 │ │ │ │ ldrblt r2, [r6, #69] @ 0x45 │ │ │ │ strlt r2, [r8, #96] @ 0x60 │ │ │ │ ldrb ip, [r6, #68] @ 0x44 │ │ │ │ cmp ip, r2 │ │ │ │ mov r4, r0 │ │ │ │ ble 2f5eec │ │ │ │ add r2, r2, #1 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r8, #100 @ 0x64 │ │ │ │ strb r2, [r6, #69] @ 0x45 │ │ │ │ mov r1, #2 │ │ │ │ ldr r2, [r6, #72] @ 0x48 │ │ │ │ - bl 584d40 │ │ │ │ + bl 584d30 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ ldr r3, [r4, #92] @ 0x5c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ bx r3 │ │ │ │ ldr r3, [pc, #84] @ 2f5f48 │ │ │ │ @@ -283620,46 +283620,46 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #53 @ 0x35 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r3, r4, r4, ror #11 │ │ │ │ - ldrheq r1, [r2], #-28 @ 0xffffffe4 │ │ │ │ - ldrsbeq r1, [r2], #-16 │ │ │ │ - ldrheq fp, [r2], #-200 @ 0xffffff38 │ │ │ │ - rsbeq r3, r4, r4, lsl #10 │ │ │ │ - subseq fp, r2, r4, asr #24 │ │ │ │ - subseq fp, r2, r8, lsr #24 │ │ │ │ + ldrdeq r3, [r4], #-84 @ 0xffffffac @ │ │ │ │ + subseq r1, r2, ip, lsr #3 │ │ │ │ + subseq r1, r2, r0, asr #3 │ │ │ │ + subseq fp, r2, r8, lsr #25 │ │ │ │ + strdeq r3, [r4], #-68 @ 0xffffffbc @ │ │ │ │ + subseq fp, r2, r4, lsr ip │ │ │ │ + subseq fp, r2, r8, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #92] @ 2f5fd4 │ │ │ │ ldr r2, [pc, #92] @ 2f5fd8 │ │ │ │ ldr r1, [pc, #92] @ 2f5fdc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f5fb4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -283667,17 +283667,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r3, r4, r4, lsl #9 │ │ │ │ - subseq r1, r2, r8, asr r0 │ │ │ │ - subseq r1, r2, r0, ror r0 │ │ │ │ + rsbeq r3, r4, r4, ror r4 │ │ │ │ + subseq r1, r2, r8, asr #32 │ │ │ │ + subseq r1, r2, r0, rrx │ │ │ │ │ │ │ │ 002f5fe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #184] @ 2f60b0 │ │ │ │ @@ -283687,15 +283687,15 @@ │ │ │ │ str r2, [sp] │ │ │ │ mov r6, r1 │ │ │ │ ldr r2, [pc, #164] @ 2f60b4 │ │ │ │ ldr r1, [pc, #164] @ 2f60b8 │ │ │ │ ldr r3, [pc, #164] @ 2f60bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [r0, #44] @ 0x2c │ │ │ │ cmp r4, #0 │ │ │ │ beq 2f6090 │ │ │ │ ldr r8, [pc, #140] @ 2f60c0 │ │ │ │ ldr r7, [pc, #140] @ 2f60c4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -283705,15 +283705,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 2f6090 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #32 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, r6 │ │ │ │ bne 2f6044 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -283724,47 +283724,47 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - rsbeq r3, r4, r8, lsl #8 │ │ │ │ - subseq r2, r1, r4, lsl #24 │ │ │ │ - subseq sp, r4, r8, lsr #22 │ │ │ │ + strdeq r3, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ + ldrsheq r2, [r1], #-180 @ 0xffffff4c │ │ │ │ + subseq sp, r4, r8, lsl fp │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subseq r0, r2, ip, lsr #31 │ │ │ │ - subseq r0, r2, r4, asr #31 │ │ │ │ + @ instruction: 0x00520f9c │ │ │ │ + ldrheq r0, [r2], #-244 @ 0xffffff0c │ │ │ │ │ │ │ │ 002f60c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #52] @ 2f6128 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ strb r5, [r4, #68] @ 0x44 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq fp, r2, r4, lsr #20 │ │ │ │ + subseq fp, r2, r4, lsl sl │ │ │ │ cmp r2, #88 @ 0x58 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 2f6180 │ │ │ │ ldr r1, [pc, #136] @ 2f61cc │ │ │ │ sub ip, r2, #43 @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -283797,15 +283797,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldrb r3, [r0, #2832] @ 0xb10 │ │ │ │ cmp r3, #0 │ │ │ │ moveq r0, #212 @ 0xd4 │ │ │ │ beq 2f6180 │ │ │ │ b 2f617c │ │ │ │ - rsbeq r3, r4, ip, lsl r3 │ │ │ │ + rsbeq r3, r4, ip, lsl #6 │ │ │ │ subs r2, r2, #43 @ 0x2b │ │ │ │ sbc r3, r3, #0 │ │ │ │ cmp r2, #9 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr ip, [sp] │ │ │ │ mov r1, #0 │ │ │ │ bxcs lr │ │ │ │ @@ -283822,15 +283822,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ ldr r0, [pc, #4] @ 2f6234 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r1, sl, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #188] @ 2f630c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -283839,25 +283839,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #172] @ 2f6310 │ │ │ │ ldr r1, [pc, #172] @ 2f6314 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #152] @ 2f6318 │ │ │ │ ldr r1, [pc, #152] @ 2f631c │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #120] @ 2f6320 │ │ │ │ ldr r1, [pc, #120] @ 2f6324 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 2f6328 │ │ │ │ mov ip, #1664 @ 0x680 │ │ │ │ str r3, [r0, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #108] @ 2f632c │ │ │ │ @@ -283877,24 +283877,24 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r3, r4, r0, lsl r2 │ │ │ │ - ldrheq r2, [r1], #-148 @ 0xffffff6c │ │ │ │ - subseq lr, r8, r4, asr r4 │ │ │ │ - subseq lr, r1, r4, ror #13 │ │ │ │ - subseq r8, r1, r4, ror #11 │ │ │ │ + rsbeq r3, r4, r0, lsl #4 │ │ │ │ + subseq r2, r1, r4, lsr #19 │ │ │ │ + subseq lr, r8, r4, asr #8 │ │ │ │ + ldrsbeq lr, [r1], #-100 @ 0xffffff9c │ │ │ │ + ldrsbeq r8, [r1], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, r8, asr #4 │ │ │ │ smullcc r1, r8, r8, r4 │ │ │ │ mulcc sl, r8, r4 │ │ │ │ strdeq r1, [sl], #-28 @ 0xffffffe4 @ │ │ │ │ - @ instruction: 0x0052b894 │ │ │ │ + subseq fp, r2, r4, lsl #17 │ │ │ │ cmp r2, #13 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sbcs r1, r3, #0 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ mov ip, r0 │ │ │ │ bcs 2f63b8 │ │ │ │ mov r1, #1 │ │ │ │ @@ -283994,19 +283994,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #132 @ 0x84 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2f6470 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r7, #100 @ 0x64 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2f6464 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #800] @ 2f6830 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -284023,15 +284023,15 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #760] @ 2f6840 │ │ │ │ mov sl, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r6, sp, #32 │ │ │ │ mov fp, #3 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh fp, [sp, #32] │ │ │ │ mov r7, #0 │ │ │ │ mov r9, #0 │ │ │ │ @@ -284076,79 +284076,79 @@ │ │ │ │ mov r0, ip │ │ │ │ mov r2, r8 │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #16] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #544] @ 2f6854 │ │ │ │ strd r6, [sp, #8] │ │ │ │ add r7, r4, #1984 @ 0x7c0 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #504] @ 2f6858 │ │ │ │ add r2, r4, #2160 @ 0x870 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #152 @ 0x98 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #20] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #456] @ 2f685c │ │ │ │ add r6, r4, #2320 @ 0x910 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r5, #200 @ 0xc8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #408] @ 2f6860 │ │ │ │ add r2, r4, #2496 @ 0x9c0 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #33554432 @ 0x2000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r5, #248 @ 0xf8 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #356] @ 2f6864 │ │ │ │ add r2, r5, #296 @ 0x128 │ │ │ │ add r5, r4, #2656 @ 0xa60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r8, #16777216 @ 0x1000000 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ bl 3529e8 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -284179,15 +284179,15 @@ │ │ │ │ ldr r1, [pc, #188] @ 2f686c │ │ │ │ add ip, sl, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr ip, [pc, #160] @ 2f6870 │ │ │ │ mov r3, #4 │ │ │ │ add ip, pc, ip │ │ │ │ mov r1, #76 @ 0x4c │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ add r0, r4, #1744 @ 0x6d0 │ │ │ │ @@ -284206,30 +284206,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r2, r4, r0, asr pc │ │ │ │ + rsbeq r2, r4, r0, asr #30 │ │ │ │ ldrsbeq r4, [r1], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq fp, r2, r4, asr #12 │ │ │ │ - subseq fp, r2, r0, asr r6 │ │ │ │ + subseq fp, r2, r4, lsr r6 │ │ │ │ + subseq fp, r2, r0, asr #12 │ │ │ │ stmdami r1, {r0, fp, lr} │ │ │ │ andeq r4, r2, r6, lsl #24 │ │ │ │ ldrdeq r0, [sl], #-228 @ 0xffffff1c @ │ │ │ │ - subseq fp, r2, r0, lsr #11 │ │ │ │ - subseq fp, r2, ip, ror r5 │ │ │ │ - subseq fp, r2, r0, ror #10 │ │ │ │ - subseq fp, r2, r0, asr #10 │ │ │ │ - subseq fp, r2, r8, lsl r5 │ │ │ │ - ldrsheq fp, [r2], #-64 @ 0xffffffc0 │ │ │ │ - subseq r2, r1, r8, ror #8 │ │ │ │ - subseq sp, r8, ip, lsl #30 │ │ │ │ + @ instruction: 0x0052b590 │ │ │ │ + subseq fp, r2, ip, ror #10 │ │ │ │ + subseq fp, r2, r0, asr r5 │ │ │ │ + subseq fp, r2, r0, lsr r5 │ │ │ │ + subseq fp, r2, r8, lsl #10 │ │ │ │ + subseq fp, r2, r0, ror #9 │ │ │ │ + subseq r2, r1, r8, asr r4 │ │ │ │ + ldrsheq sp, [r8], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, r8, lsr r2 │ │ │ │ rsbseq r4, r1, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -284243,25 +284243,25 @@ │ │ │ │ lsr r8, r4, #8 │ │ │ │ orr r8, r8, r3, lsl #24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f5fe0 │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 2f6978 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #308] @ 2f6a04 │ │ │ │ ldr r2, [pc, #308] @ 2f6a08 │ │ │ │ ldr r1, [pc, #308] @ 2f6a0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ mov r9, r0 │ │ │ │ beq 2f69d8 │ │ │ │ cmp r3, #3 │ │ │ │ bne 2f69bc │ │ │ │ @@ -284321,19 +284321,19 @@ │ │ │ │ beq 2f6978 │ │ │ │ and r1, r4, #63 @ 0x3f │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ b 2f697c │ │ │ │ add r0, r7, r0, lsl #5 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2f695c │ │ │ │ - rsbeq r2, r4, ip, lsl #23 │ │ │ │ - subseq r0, r2, r0, lsl #14 │ │ │ │ - subseq r0, r2, r4, lsl r7 │ │ │ │ + rsbeq r2, r4, ip, ror fp │ │ │ │ + ldrsheq r0, [r2], #-96 @ 0xffffffa0 │ │ │ │ + subseq r0, r2, r4, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #512] @ 2f6c28 │ │ │ │ ldr r4, [pc, #512] @ 2f6c2c │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -284344,49 +284344,49 @@ │ │ │ │ add r3, r8, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r4 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #460] @ 2f6c34 │ │ │ │ ldr r1, [pc, #460] @ 2f6c38 │ │ │ │ add ip, r8, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #436] @ 2f6c3c │ │ │ │ add ip, r8, #176 @ 0xb0 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #428] @ 2f6c40 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #416] @ 2f6c44 │ │ │ │ ldr r1, [pc, #416] @ 2f6c48 │ │ │ │ add ip, r8, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r4, [pc, #400] @ 2f6c4c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #384] @ 2f6c50 │ │ │ │ add ip, r8, #124 @ 0x7c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #75 @ 0x4b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r9, #96] @ 0x60 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 2f6c10 │ │ │ │ add r3, r0, r2 │ │ │ │ ldrb r1, [r3, #2835] @ 0xb13 │ │ │ │ add r3, r5, #6 │ │ │ │ lsr r3, r1, r3 │ │ │ │ @@ -284460,50 +284460,50 @@ │ │ │ │ b 2f6b8c │ │ │ │ ldr r0, [pc, #60] @ 2f6c54 │ │ │ │ add r3, r8, #192 @ 0xc0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #116 @ 0x74 │ │ │ │ mov r1, r4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r4, r8, lsr sl │ │ │ │ - subseq r2, r1, r0, ror #3 │ │ │ │ - subseq sp, r8, r0, lsl #25 │ │ │ │ - subseq r0, r2, r4, ror r5 │ │ │ │ - subseq fp, r2, r8, lsr #1 │ │ │ │ - ldrheq sp, [r4], #-0 │ │ │ │ + rsbeq r2, r4, r8, lsr #20 │ │ │ │ + ldrsbeq r2, [r1], #-16 │ │ │ │ + subseq sp, r8, r0, ror ip │ │ │ │ + subseq r0, r2, r4, ror #10 │ │ │ │ + @ instruction: 0x0052b098 │ │ │ │ + subseq sp, r4, r0, lsr #1 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subseq sp, r1, r0, asr #29 │ │ │ │ - subseq r7, r1, r0, asr #27 │ │ │ │ - ldrsbeq fp, [r2], #-4 │ │ │ │ - subseq fp, r2, ip, asr #1 │ │ │ │ - subseq sl, r2, ip, ror #31 │ │ │ │ + ldrheq sp, [r1], #-224 @ 0xffffff20 │ │ │ │ + ldrheq r7, [r1], #-208 @ 0xffffff30 │ │ │ │ + subseq fp, r2, r4, asr #1 │ │ │ │ + ldrheq fp, [r2], #-12 │ │ │ │ + ldrsbeq sl, [r2], #-252 @ 0xffffff04 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #8 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ mov r5, r2 │ │ │ │ bl 2f5fe0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f6ce0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #104] @ 2f6d00 │ │ │ │ ldr r2, [pc, #104] @ 2f6d04 │ │ │ │ ldr r1, [pc, #104] @ 2f6d08 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #136] @ 0x88 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6ce0 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ and r2, r6, #255 @ 0xff │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ @@ -284514,40 +284514,40 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r2, r4, r4, asr #15 │ │ │ │ - subseq r0, r2, r8, lsr r3 │ │ │ │ - subseq r0, r2, r0, asr r3 │ │ │ │ + strheq r2, [r4], #-116 @ 0xffffff8c @ │ │ │ │ + subseq r0, r2, r8, lsr #6 │ │ │ │ + subseq r0, r2, r0, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ lsr r1, r2, #22 │ │ │ │ sub sp, sp, #12 │ │ │ │ orr r1, r1, r3, lsl #10 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ mov r5, r2 │ │ │ │ bl 2f5fe0 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 2f6da0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #120] @ 2f6dc0 │ │ │ │ ldr r2, [pc, #120] @ 2f6dc4 │ │ │ │ ldr r1, [pc, #120] @ 2f6dc8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #132] @ 0x84 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6da0 │ │ │ │ bic r1, r5, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #12582912 @ 0xc00000 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ @@ -284562,17 +284562,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r2, r4, r4, lsl r7 │ │ │ │ - subseq r0, r2, r8, lsl #5 │ │ │ │ - subseq r0, r2, r0, lsr #5 │ │ │ │ + rsbeq r2, r4, r4, lsl #14 │ │ │ │ + subseq r0, r2, r8, ror r2 │ │ │ │ + @ instruction: 0x00520290 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2834] @ 0xb12 │ │ │ │ @@ -284595,25 +284595,25 @@ │ │ │ │ lsrne r6, r6, #16 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f5fe0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f6e9c │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #108] @ 2f6ebc │ │ │ │ ldr r2, [pc, #108] @ 2f6ec0 │ │ │ │ ldr r1, [pc, #108] @ 2f6ec4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #128] @ 0x80 │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6e9c │ │ │ │ lsl r2, r6, #16 │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ lsr r2, r2, #16 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ @@ -284625,17 +284625,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r2, r4, ip, lsl #12 │ │ │ │ - subseq r0, r2, r0, lsl #3 │ │ │ │ - @ instruction: 0x00520198 │ │ │ │ + strdeq r2, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ + subseq r0, r2, r0, ror r1 │ │ │ │ + subseq r0, r2, r8, lsl #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrb r4, [r0, #2834] @ 0xb12 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ @@ -284646,25 +284646,25 @@ │ │ │ │ eor r4, r4, r2 │ │ │ │ lsr r1, r4, #23 │ │ │ │ orr r1, r1, r3, lsl #9 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f5fe0 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 2f6f5c │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #136] @ 2f6fa4 │ │ │ │ ldr r2, [pc, #136] @ 2f6fa8 │ │ │ │ ldr r1, [pc, #136] @ 2f6fac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #140 @ 0x8c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #124] @ 0x7c │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f6f5c │ │ │ │ bic r1, r4, #-16777216 @ 0xff000000 │ │ │ │ bic r1, r1, #8388608 @ 0x800000 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ @@ -284683,17 +284683,17 @@ │ │ │ │ lsrne r0, r0, #16 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r2, r4, r0, asr #10 │ │ │ │ - ldrheq r0, [r2], #-4 │ │ │ │ - subseq r0, r2, r8, asr #1 │ │ │ │ + rsbeq r2, r4, r0, lsr r5 │ │ │ │ + subseq r0, r2, r4, lsr #1 │ │ │ │ + ldrheq r0, [r2], #-8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldrb r1, [r0, #2833] @ 0xb11 │ │ │ │ @@ -284716,25 +284716,25 @@ │ │ │ │ lsrne r5, r5, #16 │ │ │ │ lsr r1, r4, #8 │ │ │ │ orr r1, r1, r3, lsl #24 │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ bl 2f5fe0 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 2f70a0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #180] @ 2f70e8 │ │ │ │ ldr r2, [pc, #180] @ 2f70ec │ │ │ │ ldr r1, [pc, #180] @ 2f70f0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #140 @ 0x8c │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ lsr r3, r4, #6 │ │ │ │ and r3, r3, #3 │ │ │ │ cmp r3, #2 │ │ │ │ beq 2f7094 │ │ │ │ cmp r3, #3 │ │ │ │ bne 2f70c0 │ │ │ │ ldr r3, [r0, #120] @ 0x78 │ │ │ │ @@ -284764,17 +284764,17 @@ │ │ │ │ lsl r2, r5, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ and r1, r4, #127 @ 0x7f │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq r2, r4, r8, lsr #8 │ │ │ │ - @ instruction: 0x0051ff9c │ │ │ │ - ldrheq pc, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r2, r4, r8, lsl r4 │ │ │ │ + subseq pc, r1, ip, lsl #31 │ │ │ │ + subseq pc, r1, r4, lsr #31 │ │ │ │ │ │ │ │ 002f70f4 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f70f8 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -284787,18 +284787,18 @@ │ │ │ │ ldr r1, [pc, #32] @ 2f7130 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - b 7cb420 │ │ │ │ - subseq sl, r2, r0, asr fp │ │ │ │ - rsbeq r2, r4, ip, lsl r4 │ │ │ │ - subseq sl, r2, r8, lsr #22 │ │ │ │ + b 7cb410 │ │ │ │ + subseq sl, r2, r0, asr #22 │ │ │ │ + rsbeq r2, r4, ip, lsl #8 │ │ │ │ + subseq sl, r2, r8, lsl fp │ │ │ │ │ │ │ │ 002f7134 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 2f7194 │ │ │ │ @@ -284808,26 +284808,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #24 │ │ │ │ mov r2, #62 @ 0x3e │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq r2, [r4], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq sl, r2, r8, lsl #22 │ │ │ │ - subseq sl, r2, r0, ror #21 │ │ │ │ + rsbeq r2, r4, r8, asr #7 │ │ │ │ + ldrsheq sl, [r2], #-168 @ 0xffffff58 │ │ │ │ + ldrsbeq sl, [r2], #-160 @ 0xffffff60 │ │ │ │ │ │ │ │ 002f71a0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 2f7200 │ │ │ │ @@ -284837,58 +284837,58 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ mov r2, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq r2, r4, ip, ror #6 │ │ │ │ - @ instruction: 0x0052aa9c │ │ │ │ - subseq sl, r2, r4, ror sl │ │ │ │ + rsbeq r2, r4, ip, asr r3 │ │ │ │ + subseq sl, r2, ip, lsl #21 │ │ │ │ + subseq sl, r2, r4, ror #20 │ │ │ │ │ │ │ │ 002f720c : │ │ │ │ ldr r3, [pc, #36] @ 2f7238 │ │ │ │ ldr ip, [pc, #36] @ 2f723c │ │ │ │ ldr r1, [pc, #36] @ 2f7240 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #79 @ 0x4f │ │ │ │ str ip, [sp] │ │ │ │ - b 7cb420 │ │ │ │ - rsbeq r2, r4, r8, lsl r3 │ │ │ │ - subseq sl, r2, r0, asr #20 │ │ │ │ - subseq sl, r2, ip, lsl sl │ │ │ │ + b 7cb410 │ │ │ │ + rsbeq r2, r4, r8, lsl #6 │ │ │ │ + subseq sl, r2, r0, lsr sl │ │ │ │ + subseq sl, r2, ip, lsl #20 │ │ │ │ │ │ │ │ 002f7244 : │ │ │ │ ldr r3, [pc, #36] @ 2f7270 │ │ │ │ ldr ip, [pc, #36] @ 2f7274 │ │ │ │ ldr r1, [pc, #36] @ 2f7278 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #93 @ 0x5d │ │ │ │ str ip, [sp] │ │ │ │ - b 7cb420 │ │ │ │ - rsbeq r2, r4, r0, ror #5 │ │ │ │ - subseq sl, r2, r8, lsl #20 │ │ │ │ - subseq sl, r2, r4, ror #19 │ │ │ │ + b 7cb410 │ │ │ │ + ldrdeq r2, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ + ldrsheq sl, [r2], #-152 @ 0xffffff68 │ │ │ │ + ldrsbeq sl, [r2], #-148 @ 0xffffff6c │ │ │ │ │ │ │ │ 002f727c : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f7284 : │ │ │ │ mvn r0, #0 │ │ │ │ @@ -284900,15 +284900,15 @@ │ │ │ │ bx lr │ │ │ │ │ │ │ │ 002f7298 : │ │ │ │ mov r0, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f72ac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r0, sl, r0, lsl #7 │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -284943,15 +284943,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 543538 │ │ │ │ + bl 54352c │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #2084] @ 0x824 │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -284990,15 +284990,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7c0520 │ │ │ │ + bl 7c0510 │ │ │ │ b 2f73dc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #804] @ 2f7754 │ │ │ │ ldr r2, [pc, #804] @ 2f7758 │ │ │ │ @@ -285006,15 +285006,15 @@ │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r8, [pc, #772] @ 2f7760 │ │ │ │ ldr ip, [pc, #772] @ 2f7764 │ │ │ │ ldr lr, [r4, #100] @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, #0 │ │ │ │ mov r6, #4096 @ 0x1000 │ │ │ │ @@ -285027,28 +285027,28 @@ │ │ │ │ mov r7, #0 │ │ │ │ add r9, r0, #1744 @ 0x6d0 │ │ │ │ mov sl, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ str r9, [sp, #24] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #696] @ 2f7768 │ │ │ │ add r2, r8, #100 @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, sl, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r8, r3 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp, #28] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, sl │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529e8 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r2 │ │ │ │ @@ -285075,15 +285075,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r0, [sl, #2080] @ 0x820 │ │ │ │ mov sl, r0 │ │ │ │ b 2f75b4 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 7c03b4 │ │ │ │ + bl 7c03a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f7730 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #6 │ │ │ │ strb r6, [r4, #16] │ │ │ │ beq 2f76dc │ │ │ │ ldr r2, [pc, #500] @ 2f777c │ │ │ │ @@ -285183,15 +285183,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r2, [pc, #132] @ 2f778c │ │ │ │ add r5, sl, #2096 @ 0x830 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529e8 │ │ │ │ b 2f7514 │ │ │ │ ldr r3, [pc, #88] @ 2f7790 │ │ │ │ @@ -285199,32 +285199,32 @@ │ │ │ │ ldr r0, [pc, #88] @ 2f7798 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 2f779c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x0064219c │ │ │ │ - subseq sl, r2, r4, asr r8 │ │ │ │ - subseq sl, r2, r8, ror #16 │ │ │ │ + rsbeq r2, r4, ip, lsl #3 │ │ │ │ + subseq sl, r2, r4, asr #16 │ │ │ │ + subseq sl, r2, r8, asr r8 │ │ │ │ rsbeq r0, sl, r0, asr #3 │ │ │ │ - subseq sl, r2, r4, asr r8 │ │ │ │ - subseq sl, r2, r8, lsl r8 │ │ │ │ - ldrsbeq fp, [ip], #-232 @ 0xffffff18 │ │ │ │ - subseq sl, r2, r8, asr #14 │ │ │ │ - @ instruction: 0x0054119c │ │ │ │ - @ instruction: 0x0052a790 │ │ │ │ + subseq sl, r2, r4, asr #16 │ │ │ │ + subseq sl, r2, r8, lsl #16 │ │ │ │ + subseq fp, ip, r8, asr #29 │ │ │ │ + subseq sl, r2, r8, lsr r7 │ │ │ │ + subseq r1, r4, ip, lsl #3 │ │ │ │ + subseq sl, r2, r0, lsl #15 │ │ │ │ bge feda2230 <__bss_end__@@Base+0xfe2c14fc> │ │ │ │ @ instruction: 0x006a0098 │ │ │ │ - ldrsbeq sl, [r2], #-100 @ 0xffffff9c │ │ │ │ - ldrsbeq sl, [r2], #-92 @ 0xffffffa4 │ │ │ │ + subseq sl, r2, r4, asr #13 │ │ │ │ subseq sl, r2, ip, asr #11 │ │ │ │ - @ instruction: 0x00641e98 │ │ │ │ - subseq sl, r2, ip, asr #10 │ │ │ │ - subseq r7, fp, r8, lsr #26 │ │ │ │ + ldrheq sl, [r2], #-92 @ 0xffffffa4 │ │ │ │ + rsbeq r1, r4, r8, lsl #29 │ │ │ │ + subseq sl, r2, ip, lsr r5 │ │ │ │ + subseq r7, fp, r8, lsl sp │ │ │ │ andeq r0, r0, r7, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #196] @ 2f787c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -285233,25 +285233,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 2f7880 │ │ │ │ ldr r1, [pc, #180] @ 2f7884 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #160] @ 2f7888 │ │ │ │ ldr r1, [pc, #160] @ 2f788c │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #128] @ 2f7890 │ │ │ │ ldr r3, [pc, #128] @ 2f7894 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 2f7898 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -285265,31 +285265,31 @@ │ │ │ │ ldr r1, [pc, #88] @ 2f78a0 │ │ │ │ add r2, pc, r2 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r1, [pc, #60] @ 2f78a4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580a98 │ │ │ │ - rsbeq r1, r4, ip, lsl lr │ │ │ │ - subseq r1, r1, ip, asr #8 │ │ │ │ - subseq ip, r8, ip, ror #29 │ │ │ │ - subseq sp, r1, ip, ror r1 │ │ │ │ - subseq r7, r1, ip, ror r0 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r1, r4, ip, lsl #28 │ │ │ │ + subseq r1, r1, ip, lsr r4 │ │ │ │ + ldrsbeq ip, [r8], #-236 @ 0xffffff14 │ │ │ │ + subseq sp, r1, ip, ror #2 │ │ │ │ + subseq r7, r1, ip, rrx │ │ │ │ @ instruction: 0xfffffc00 │ │ │ │ andeq r0, r0, r0, asr #4 │ │ │ │ andeq r1, r5, r6, lsr fp │ │ │ │ - subseq sl, r2, r0, asr #9 │ │ │ │ + ldrheq sl, [r2], #-64 @ 0xffffffc0 │ │ │ │ andeq r0, r0, r4, asr #7 │ │ │ │ rsbeq fp, pc, r8, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -285298,28 +285298,28 @@ │ │ │ │ str r5, [r3, #12] │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, r5 │ │ │ │ beq 2f7918 │ │ │ │ add r6, r0, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7c0520 │ │ │ │ + bl 7c0510 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ str r6, [sp, #16] │ │ │ │ ldrb r1, [r4, #24] │ │ │ │ ldrb r3, [r3, #8] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r4, #20] │ │ │ │ ldr r0, [r4] │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp] │ │ │ │ - bl 543308 │ │ │ │ + bl 5432fc │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -285406,15 +285406,15 @@ │ │ │ │ ldr r1, [pc, #124] @ 2f7af8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ bl 2f72b0 │ │ │ │ b 2f7ab8 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ add r4, r4, #36 @ 0x24 │ │ │ │ bl 1e136c │ │ │ │ @@ -285422,25 +285422,25 @@ │ │ │ │ beq 2f7ae0 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ ldrb r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f7aa4 │ │ │ │ add r0, r0, #4 │ │ │ │ - bl 7c0280 │ │ │ │ + bl 7c0270 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add r0, r0, r4 │ │ │ │ b 2f7aa4 │ │ │ │ ldr r0, [r5, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 1e136c │ │ │ │ - rsbeq r1, r4, r8, asr fp │ │ │ │ - subseq sl, r2, r0, lsl r2 │ │ │ │ - subseq sl, r2, r4, lsr #4 │ │ │ │ + rsbeq r1, r4, r8, asr #22 │ │ │ │ + subseq sl, r2, r0, lsl #4 │ │ │ │ + subseq sl, r2, r4, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ ldr r5, [sp, #20] │ │ │ │ @@ -285519,15 +285519,15 @@ │ │ │ │ ldr r1, [pc, #176] @ 2f7cf0 │ │ │ │ sub sp, sp, #24 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #98 @ 0x62 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #2084] @ 0x824 │ │ │ │ cmn r3, #1 │ │ │ │ beq 2f7c8c │ │ │ │ ldr r2, [r0, #2080] @ 0x820 │ │ │ │ add r3, r3, r3, lsl #3 │ │ │ │ add r1, r2, r3, lsl #2 │ │ │ │ mov r4, r0 │ │ │ │ @@ -285554,19 +285554,19 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldrb ip, [r1, #24] │ │ │ │ str ip, [sp, #4] │ │ │ │ ldr r1, [r1, #20] │ │ │ │ str r1, [sp] │ │ │ │ - bl 543538 │ │ │ │ + bl 54352c │ │ │ │ b 2f7c84 │ │ │ │ - @ instruction: 0x00641994 │ │ │ │ - subseq sl, r2, r8, asr #32 │ │ │ │ - subseq sl, r2, ip, asr r0 │ │ │ │ + rsbeq r1, r4, r4, lsl #19 │ │ │ │ + subseq sl, r2, r8, lsr r0 │ │ │ │ + subseq sl, r2, ip, asr #32 │ │ │ │ ldrb r0, [r0, #168] @ 0xa8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -285608,21 +285608,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ b 44a36c │ │ │ │ pop {r4, lr} │ │ │ │ b 449db0 │ │ │ │ ldr r0, [pc, #28] @ 2f7dd0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f7d80 │ │ │ │ rsbseq r3, r1, r0, ror #13 │ │ │ │ rsbseq r3, ip, ip, lsl #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbseq r3, ip, ip, lsr #25 │ │ │ │ - subseq r9, r2, r4, ror pc │ │ │ │ + subseq r9, r2, r4, ror #30 │ │ │ │ │ │ │ │ 002f7dd4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -285631,31 +285631,31 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2f7e34 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r2, r2, r8, lsl #5 │ │ │ │ + subseq r2, r2, r8, ror r2 │ │ │ │ rsbeq pc, r9, r8, asr #17 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 2f7e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ strheq pc, [r9], #-132 @ 0xffffff7c @ │ │ │ │ orrs r3, r2, r3 │ │ │ │ ldr r3, [pc, #172] @ 2f7f0c │ │ │ │ push {r4, lr} │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ ldr lr, [sp, #12] │ │ │ │ @@ -285685,15 +285685,15 @@ │ │ │ │ ldr r1, [pc, #84] @ 2f7f24 │ │ │ │ ldr r0, [pc, #84] @ 2f7f28 │ │ │ │ str ip, [sp, #8] │ │ │ │ str lr, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ pop {r4, lr} │ │ │ │ add r0, pc, r0 │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #8 │ │ │ │ b 44a56c │ │ │ │ pop {r4, lr} │ │ │ │ mov r0, #6 │ │ │ │ b 44a56c │ │ │ │ pop {r4, lr} │ │ │ │ @@ -285701,16 +285701,16 @@ │ │ │ │ b 449e14 │ │ │ │ @ instruction: 0x0071359c │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r5, asr r5 │ │ │ │ andeq r7, r0, r7, ror r7 │ │ │ │ andeq r3, r0, r3, lsr r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - rsbeq r1, r4, r4, asr #14 │ │ │ │ - subseq r9, r2, r8, ror #28 │ │ │ │ + rsbeq r1, r4, r4, lsr r7 │ │ │ │ + subseq r9, r2, r8, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #144] @ 2f7fd4 │ │ │ │ ldr r6, [pc, #144] @ 2f7fd8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -285719,106 +285719,106 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #20 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #28 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #104] @ 2f7fe0 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ str r6, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r4, r4, #32 │ │ │ │ add r7, r0, #752 @ 0x2f0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r2, [pc, #56] @ 2f7fe4 │ │ │ │ ldr r1, [pc, #56] @ 2f7fe8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 2a7720 │ │ │ │ - ldrdeq r1, [r4], #-104 @ 0xffffff98 @ │ │ │ │ - subseq r9, r2, ip, lsr lr │ │ │ │ - subseq r9, r2, ip, lsl #28 │ │ │ │ + rsbeq r1, r4, r8, asr #13 │ │ │ │ + subseq r9, r2, ip, lsr #28 │ │ │ │ + ldrsheq r9, [r2], #-220 @ 0xffffff24 │ │ │ │ rsbeq pc, r9, r0, lsl #15 │ │ │ │ - subseq pc, r1, ip, lsr #12 │ │ │ │ - subseq pc, r1, r0, asr #12 │ │ │ │ + subseq pc, r1, ip, lsl r6 @ │ │ │ │ + subseq pc, r1, r0, lsr r6 @ │ │ │ │ │ │ │ │ 002f7fec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [pc, #164] @ 2f80ac │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r9, r1 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r7, [pc, #148] @ 2f80b0 │ │ │ │ ldr r6, [pc, #148] @ 2f80b4 │ │ │ │ ldr r5, [pc, #148] @ 2f80b8 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #32 │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ str r7, [sp] │ │ │ │ ldr r8, [pc, #116] @ 2f80bc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #104] @ 2f80c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ bl 2a7bd8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #19 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ mov r1, #0 │ │ │ │ bl 2a7458 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subseq r9, r2, r4, lsl #27 │ │ │ │ - strdeq r1, [r4], #-92 @ 0xffffffa4 @ │ │ │ │ - ldrheq pc, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq pc, r1, r4, asr #11 │ │ │ │ + subseq r9, r2, r4, ror sp │ │ │ │ + rsbeq r1, r4, ip, ror #11 │ │ │ │ + subseq pc, r1, r0, lsr #11 │ │ │ │ + ldrheq pc, [r1], #-84 @ 0xffffffac @ │ │ │ │ ldrheq r3, [r1], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0x000034bc │ │ │ │ ldr r0, [pc, #8] @ 2f80d4 │ │ │ │ mov r1, #1 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588868 │ │ │ │ + b 588858 │ │ │ │ @ instruction: 0x0069f694 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1308] @ 2f8610 │ │ │ │ @@ -285863,15 +285863,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #0 │ │ │ │ add sl, r6, #1808 @ 0x710 │ │ │ │ add r0, sl, #4 │ │ │ │ str r3, [r6, #760] @ 0x2f8 │ │ │ │ ldr r7, [r6, #752] @ 0x2f0 │ │ │ │ - bl 6e0d00 │ │ │ │ + bl 6e0cf0 │ │ │ │ lsl r7, r7, #16 │ │ │ │ ldrh r5, [sl] │ │ │ │ lsr r7, r7, #16 │ │ │ │ cmp r7, r5 │ │ │ │ mov r8, r0 │ │ │ │ beq 2f830c │ │ │ │ ldr r5, [r6, #764] @ 0x2fc │ │ │ │ @@ -285903,15 +285903,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e145c │ │ │ │ ldr r0, [r4, #1032] @ 0x408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, r4, r0, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7c0260 │ │ │ │ + bl 7c0250 │ │ │ │ add r3, r6, #772 @ 0x304 │ │ │ │ cmp r4, r3 │ │ │ │ beq 2f83f4 │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #1032] @ 0x408 │ │ │ │ b 2f814c │ │ │ │ @@ -285933,15 +285933,15 @@ │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ str r4, [r5, #4] │ │ │ │ cmp r3, r4 │ │ │ │ addgt r6, r5, #8 │ │ │ │ str r4, [r5] │ │ │ │ ble 2f82d8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7c02f4 │ │ │ │ + bl 7c02e4 │ │ │ │ bl 1e1d8c │ │ │ │ ldr r3, [r5, #1032] @ 0x408 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, r3 │ │ │ │ add r6, r6, #16 │ │ │ │ blt 2f82b8 │ │ │ │ ldr r2, [pc, #836] @ 2f8624 │ │ │ │ @@ -286016,15 +286016,15 @@ │ │ │ │ add r5, r6, #772 @ 0x304 │ │ │ │ b 2f8280 │ │ │ │ ldr r1, [pc, #572] @ 2f8638 │ │ │ │ add r3, r6, #780 @ 0x30c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e0d20 │ │ │ │ + bl 7e0d10 │ │ │ │ b 2f8254 │ │ │ │ ldr r2, [pc, #548] @ 2f863c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f821c │ │ │ │ ldr r2, [pc, #532] @ 2f8640 │ │ │ │ @@ -286042,23 +286042,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 2f8648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 2f821c │ │ │ │ ldr r2, [pc, #424] @ 2f864c │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 2f832c │ │ │ │ @@ -286077,23 +286077,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #308] @ 2f8650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f832c │ │ │ │ ldr r3, [pc, #296] @ 2f8654 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 2f83a4 │ │ │ │ ldr r3, [pc, #256] @ 2f8640 │ │ │ │ @@ -286108,42 +286108,42 @@ │ │ │ │ beq 2f85d8 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 2f8658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f83a4 │ │ │ │ ldr r0, [pc, #184] @ 2f865c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #1032] @ 0x408 │ │ │ │ b 2f821c │ │ │ │ ldr r0, [pc, #156] @ 2f8660 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f832c │ │ │ │ ldr r0, [pc, #132] @ 2f8664 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f83a4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 2f8668 │ │ │ │ ldr r1, [pc, #112] @ 2f866c │ │ │ │ ldr r0, [pc, #112] @ 2f8670 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -286153,32 +286153,32 @@ │ │ │ │ rsbseq r3, r1, r8, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r3, [r1], #-36 @ 0xffffffdc @ │ │ │ │ rsbseq r3, r1, r8, lsr #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r3, r1, ip, lsl r1 │ │ │ │ rsbseq r3, r1, r8, asr #1 │ │ │ │ - strdeq r1, [r4], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq r9, r2, r8, asr #19 │ │ │ │ - subseq r5, sl, ip, ror #17 │ │ │ │ + rsbeq r1, r4, r0, ror #5 │ │ │ │ + ldrheq r9, [r2], #-152 @ 0xffffff68 │ │ │ │ + ldrsbeq r5, [sl], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r0, r4, ror r4 │ │ │ │ andeq r4, r0, r8, asr r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r2, r0, asr #21 │ │ │ │ + ldrheq r9, [r2], #-160 @ 0xffffff60 │ │ │ │ andeq r4, r0, ip, lsl #23 │ │ │ │ - subseq r9, r2, ip, lsr r9 │ │ │ │ + subseq r9, r2, ip, lsr #18 │ │ │ │ andeq r2, r0, r8, asr #31 │ │ │ │ - subseq r9, r2, r8, ror #16 │ │ │ │ - subseq r9, r2, ip, lsl #20 │ │ │ │ - subseq r9, r2, r4, lsl r9 │ │ │ │ - subseq r9, r2, ip, asr #16 │ │ │ │ - rsbeq r1, r4, r8, asr #1 │ │ │ │ - subseq r9, r2, r0, lsr #15 │ │ │ │ - ldrheq r9, [r2], #-116 @ 0xffffff8c │ │ │ │ + subseq r9, r2, r8, asr r8 │ │ │ │ + ldrsheq r9, [r2], #-156 @ 0xffffff64 │ │ │ │ + subseq r9, r2, r4, lsl #18 │ │ │ │ + subseq r9, r2, ip, lsr r8 │ │ │ │ + strheq r1, [r4], #-8 @ │ │ │ │ + @ instruction: 0x00529790 │ │ │ │ + subseq r9, r2, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r6, r0, #1808 @ 0x710 │ │ │ │ ldr r0, [pc, #204] @ 2f875c │ │ │ │ mov r8, r1 │ │ │ │ @@ -286195,30 +286195,30 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, r5 │ │ │ │ add r1, r7, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e0934 │ │ │ │ + bl 6e0924 │ │ │ │ cmp r0, #0 │ │ │ │ blt 2f86f4 │ │ │ │ add r4, r4, r0 │ │ │ │ cmp r4, #7 │ │ │ │ bhi 2f8704 │ │ │ │ rsb r5, r4, #8 │ │ │ │ b 2f86c8 │ │ │ │ cmn r0, #4 │ │ │ │ beq 2f86c8 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 2f8718 │ │ │ │ mov r0, r6 │ │ │ │ - bl 6e0d00 │ │ │ │ + bl 6e0cf0 │ │ │ │ str r0, [r8] │ │ │ │ ldr r2, [pc, #68] @ 2f8764 │ │ │ │ ldr r3, [pc, #60] @ 2f8760 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrd r0, [sp] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -286246,41 +286246,41 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr ip, [pc, #96] @ 2f880c │ │ │ │ ldr r1, [pc, #96] @ 2f8810 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #67] @ 0x43 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #66] @ 0x42 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r0, r4, r0, asr #30 │ │ │ │ - subseq r0, r1, r4, lsl #9 │ │ │ │ - subseq fp, r8, r8, lsr #30 │ │ │ │ + rsbeq r0, r4, r0, lsr pc │ │ │ │ + subseq r0, r1, r4, ror r4 │ │ │ │ + subseq fp, r8, r8, lsl pc │ │ │ │ @ instruction: 0x000002b0 │ │ │ │ rsbeq sl, pc, ip, lsl #3 │ │ │ │ ldr r0, [r0, #760] @ 0x2f8 │ │ │ │ cmp r0, #7 │ │ │ │ bhi 2f8838 │ │ │ │ rsb r0, r0, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -286297,17 +286297,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 2f8874 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #196 @ 0xc4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r4, r0, ror lr │ │ │ │ - subseq r9, r2, r8, asr #10 │ │ │ │ - ldrheq r9, [r2], #-116 @ 0xffffff8c │ │ │ │ + rsbeq r0, r4, r0, ror #28 │ │ │ │ + subseq r9, r2, r8, lsr r5 │ │ │ │ + subseq r9, r2, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldrb r3, [r0, #8] │ │ │ │ ldr r2, [pc, #408] @ 2f8a2c │ │ │ │ cmp r3, #0 │ │ │ │ @@ -286319,15 +286319,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 2f8a08 │ │ │ │ ldrh r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c0520 │ │ │ │ + bl 7c0510 │ │ │ │ cmp r0, #0 │ │ │ │ bne 2f8914 │ │ │ │ ldr r2, [pc, #352] @ 2f8a38 │ │ │ │ ldr r3, [pc, #340] @ 2f8a30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -286348,29 +286348,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f8974 │ │ │ │ sub r4, r4, r6, lsl #4 │ │ │ │ ldr r4, [r4, #1064] @ 0x428 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldr r2, [pc, #252] @ 2f8a40 │ │ │ │ ldr r3, [pc, #232] @ 2f8a30 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f8a04 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldr r3, [pc, #200] @ 2f8a44 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f8928 │ │ │ │ ldr r3, [pc, #184] @ 2f8a48 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -286385,27 +286385,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 2f8a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f8928 │ │ │ │ ldr r0, [pc, #92] @ 2f8a54 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f8928 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 2f8a58 │ │ │ │ ldr r1, [pc, #72] @ 2f8a5c │ │ │ │ ldr r0, [pc, #72] @ 2f8a60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -286418,19 +286418,19 @@ │ │ │ │ rsbseq r2, r1, r4, asr fp │ │ │ │ rsbseq r2, r1, r4, lsr #22 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrheq r2, [r1], #-168 @ 0xffffff58 @ │ │ │ │ muleq r0, r8, r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r2, r8, ror #12 │ │ │ │ - subseq r9, r2, r0, lsr #13 │ │ │ │ - strheq r0, [r4], #-192 @ 0xffffff40 @ │ │ │ │ - subseq r9, r2, r8, lsl #7 │ │ │ │ - subseq r9, r2, r0, lsr #12 │ │ │ │ + subseq r9, r2, r8, asr r6 │ │ │ │ + @ instruction: 0x00529690 │ │ │ │ + rsbeq r0, r4, r0, lsr #25 │ │ │ │ + subseq r9, r2, r8, ror r3 │ │ │ │ + subseq r9, r2, r0, lsl r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3872] @ 0xf20 │ │ │ │ ldr r7, [pc, #1060] @ 2f8ea0 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #1056] @ 2f8ea4 │ │ │ │ @@ -286446,39 +286446,39 @@ │ │ │ │ str r2, [sp, #180] @ 0xb4 │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #1020] @ 2f8eb0 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #1000] @ 2f8eb4 │ │ │ │ ldr r1, [pc, #1000] @ 2f8eb8 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r3, #19 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #976] @ 2f8ebc │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r5, #0 │ │ │ │ add r9, r4, #1808 @ 0x710 │ │ │ │ mov r2, #112 @ 0x70 │ │ │ │ mov r1, r5 │ │ │ │ add fp, r9, #4 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, sl │ │ │ │ bl 1e2e54 │ │ │ │ mov r0, fp │ │ │ │ - bl 6e10dc │ │ │ │ + bl 6e10cc │ │ │ │ cmp r0, r5 │ │ │ │ beq 2f8c70 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 2f8674 │ │ │ │ str r0, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ @@ -286524,27 +286524,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #740] @ 2f8ed0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2f8c2c │ │ │ │ ldr r3, [pc, #716] @ 2f8ed4 │ │ │ │ ldr ip, [pc, #716] @ 2f8ed8 │ │ │ │ ldr r1, [pc, #716] @ 2f8edc │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #708] @ 2f8ee0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #688] @ 2f8ee4 │ │ │ │ ldr r3, [pc, #624] @ 2f8ea8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #180] @ 0xb4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -286562,53 +286562,53 @@ │ │ │ │ ldr r1, [pc, #624] @ 2f8eec │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #620] @ 2f8ef0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2f8c2c │ │ │ │ ldr r3, [pc, #596] @ 2f8ef4 │ │ │ │ ldr ip, [pc, #596] @ 2f8ef8 │ │ │ │ ldr r1, [pc, #596] @ 2f8efc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #588] @ 2f8f00 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 2f8c2c │ │ │ │ ldr r2, [pc, #564] @ 2f8f04 │ │ │ │ ldr r1, [pc, #564] @ 2f8f08 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp, #12] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r4, r7} │ │ │ │ str r7, [sp] │ │ │ │ - bl 6e1628 │ │ │ │ + bl 6e1618 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [pc, #524] @ 2f8f0c │ │ │ │ add r6, r4, #2032 @ 0x7f0 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [r4, #2204] @ 0x89c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 53cb7c │ │ │ │ + bl 53cb70 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r1, r6 │ │ │ │ bl 2a7720 │ │ │ │ b 2f8c2c │ │ │ │ ldr r2, [pc, #460] @ 2f8f10 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -286628,27 +286628,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #52] @ 0x34 │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2f8f1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f8b70 │ │ │ │ ldr r3, [pc, #328] @ 2f8f20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f8bbc │ │ │ │ ldr r3, [pc, #296] @ 2f8f14 │ │ │ │ @@ -286664,80 +286664,80 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 2f8f24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 2f8bbc │ │ │ │ ldr r0, [pc, #196] @ 2f8f28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f8b70 │ │ │ │ ldr r0, [pc, #172] @ 2f8f2c │ │ │ │ mov r2, sl │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr sl, [sp, #104] @ 0x68 │ │ │ │ ldr r9, [sp, #108] @ 0x6c │ │ │ │ b 2f8bbc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r0, r4, r4, asr #24 │ │ │ │ + rsbeq r0, r4, r4, lsr ip │ │ │ │ rsbseq r2, r1, r0, ror r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r9, r2, r4, asr #12 │ │ │ │ - subseq r9, r2, r4, lsr #12 │ │ │ │ - subseq lr, r1, r0, lsl #22 │ │ │ │ - subseq lr, r1, r4, lsl fp │ │ │ │ + subseq r9, r2, r4, lsr r6 │ │ │ │ + subseq r9, r2, r4, lsl r6 │ │ │ │ + ldrsheq lr, [r1], #-160 @ 0xffffff60 │ │ │ │ + subseq lr, r1, r4, lsl #22 │ │ │ │ rsbseq r2, r1, r4, lsl r9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r0, r4, r4, ror #21 │ │ │ │ - subseq r9, r2, r0, lsr #14 │ │ │ │ - ldrheq r9, [r2], #-24 @ 0xffffffe8 │ │ │ │ + ldrdeq r0, [r4], #-164 @ 0xffffff5c @ │ │ │ │ + subseq r9, r2, r0, lsl r7 │ │ │ │ + subseq r9, r2, r8, lsr #3 │ │ │ │ muleq r0, r2, r1 │ │ │ │ - strheq r0, [r4], #-168 @ 0xffffff58 @ │ │ │ │ - subseq r9, r2, r8, ror #11 │ │ │ │ - subseq r9, r2, r8, lsl #3 │ │ │ │ + rsbeq r0, r4, r8, lsr #21 │ │ │ │ + ldrsbeq r9, [r2], #-88 @ 0xffffffa8 │ │ │ │ + subseq r9, r2, r8, ror r1 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ rsbseq r2, r1, r8, asr #15 │ │ │ │ - @ instruction: 0x00529494 │ │ │ │ - subseq r9, r2, r0, lsr #2 │ │ │ │ + subseq r9, r2, r4, lsl #9 │ │ │ │ + subseq r9, r2, r0, lsl r1 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - rsbeq r0, r4, ip, lsl sl │ │ │ │ - subseq r9, r2, ip, lsl #11 │ │ │ │ - ldrsheq r9, [r2], #-0 │ │ │ │ + rsbeq r0, r4, ip, lsl #20 │ │ │ │ + subseq r9, r2, ip, ror r5 │ │ │ │ + subseq r9, r2, r0, ror #1 │ │ │ │ andeq r0, r0, r7, lsl #3 │ │ │ │ @ instruction: 0xfffff3f4 │ │ │ │ @ instruction: 0xfffffb28 │ │ │ │ - subseq r9, r2, r0, lsr #12 │ │ │ │ + subseq r9, r2, r0, lsl r6 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x00529390 │ │ │ │ + subseq r9, r2, r0, lsl #7 │ │ │ │ andeq r2, r0, r8, ror #17 │ │ │ │ - subseq r9, r2, r0, lsr #8 │ │ │ │ - subseq r9, r2, r0, asr #6 │ │ │ │ - subseq r9, r2, r4, lsr r4 │ │ │ │ + subseq r9, r2, r0, lsl r4 │ │ │ │ + subseq r9, r2, r0, lsr r3 │ │ │ │ + subseq r9, r2, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1096] @ 2f9390 │ │ │ │ ldr r1, [pc, #1096] @ 2f9394 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -286807,22 +286807,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 2f93b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r5 │ │ │ │ addeq r0, r4, #772 @ 0x304 │ │ │ │ beq 2f90c4 │ │ │ │ ldr r0, [r4, #764] @ 0x2fc │ │ │ │ cmp r0, #0 │ │ │ │ @@ -286844,15 +286844,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 2f9350 │ │ │ │ add r0, r0, r7, lsl #4 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7c0304 │ │ │ │ + b 7c02f4 │ │ │ │ ldr r1, [pc, #696] @ 2f93bc │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 2f9194 │ │ │ │ ldr r1, [pc, #660] @ 2f93ac │ │ │ │ ldr r1, [r8, r1] │ │ │ │ @@ -286867,23 +286867,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 2f93c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ cmp sl, #13 │ │ │ │ sbcs r3, r6, #0 │ │ │ │ bcc 2f92d8 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f8fa4 │ │ │ │ b 2f91a0 │ │ │ │ @@ -286908,23 +286908,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 2f93c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f8fa4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f8fa4 │ │ │ │ ldr r3, [pc, #408] @ 2f93cc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -286943,48 +286943,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2f93d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f8fa4 │ │ │ │ ldr r3, [pc, #292] @ 2f93d4 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 2f91a0 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #264] @ 2f93d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f9178 │ │ │ │ ldr r3, [pc, #252] @ 2f93dc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #12 │ │ │ │ bhi 2f9184 │ │ │ │ add r3, r3, sl │ │ │ │ ldrsh r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #224] @ 2f93e0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f9084 │ │ │ │ ldr r2, [pc, #204] @ 2f93e4 │ │ │ │ ldr r3, [pc, #120] @ 2f9394 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -286993,15 +286993,15 @@ │ │ │ │ bne 2f9350 │ │ │ │ ldr r0, [pc, #172] @ 2f93e8 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #144] @ 2f93ec │ │ │ │ ldr r3, [pc, #52] @ 2f9394 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -287009,40 +287009,40 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 2f9350 │ │ │ │ ldr r0, [pc, #112] @ 2f93f0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldrheq r2, [r1], #-68 @ 0xffffffbc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00712494 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r2, r1, r0, asr r4 │ │ │ │ - rsbeq r0, r4, r4, ror #12 │ │ │ │ + rsbeq r0, r4, r4, asr r6 │ │ │ │ andeq r3, r0, r0, lsr #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r9, r2, r4, asr #6 │ │ │ │ + subseq r9, r2, r4, lsr r3 │ │ │ │ rsbseq r2, r1, r0, lsr r3 │ │ │ │ andeq r3, r0, r0, lsl #30 │ │ │ │ - ldrsbeq r9, [r2], #-24 @ 0xffffffe8 │ │ │ │ + subseq r9, r2, r8, asr #3 │ │ │ │ andeq r3, r0, r8, lsl sl │ │ │ │ - subseq r9, r2, r4, ror #5 │ │ │ │ + ldrsbeq r9, [r2], #-36 @ 0xffffffdc │ │ │ │ andeq r1, r0, r0, rrx │ │ │ │ - ldrheq r9, [r2], #-24 @ 0xffffffe8 │ │ │ │ - rsbeq r0, r4, lr, lsr #7 │ │ │ │ - subseq r9, r2, r0, asr #1 │ │ │ │ - @ instruction: 0x00640398 │ │ │ │ - subseq r9, r2, r0, lsl r1 │ │ │ │ + subseq r9, r2, r8, lsr #3 │ │ │ │ + @ instruction: 0x0064039e │ │ │ │ + ldrheq r9, [r2], #-0 │ │ │ │ + rsbeq r0, r4, r8, lsl #7 │ │ │ │ + subseq r9, r2, r0, lsl #2 │ │ │ │ rsbseq r2, r1, r4, ror #1 │ │ │ │ - subseq r9, r2, r8, lsl r2 │ │ │ │ + subseq r9, r2, r8, lsl #4 │ │ │ │ rsbseq r2, r1, r0, lsr #1 │ │ │ │ - subseq r9, r2, ip, lsr #2 │ │ │ │ + subseq r9, r2, ip, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #216] @ 2f94e4 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -287050,41 +287050,41 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 2f94e8 │ │ │ │ ldr r1, [pc, #200] @ 2f94ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #180] @ 2f94f0 │ │ │ │ ldr r1, [pc, #180] @ 2f94f4 │ │ │ │ add r4, r4, #128 @ 0x80 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r8, #16 │ │ │ │ mov r9, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #140] @ 2f94f8 │ │ │ │ ldr r3, [pc, #140] @ 2f94fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r7, r0, #1840 @ 0x730 │ │ │ │ add sl, r7, #8 │ │ │ │ mov r3, r0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 2a7720 │ │ │ │ add r1, r7, #4 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a7620 │ │ │ │ mov r3, r4 │ │ │ │ @@ -287095,21 +287095,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - strheq r0, [r4], #-40 @ 0xffffffd8 @ │ │ │ │ + rsbeq r0, r4, r8, lsr #5 │ │ │ │ + subseq lr, r1, r8, lsr #3 │ │ │ │ ldrheq lr, [r1], #-24 @ 0xffffffe8 │ │ │ │ - subseq lr, r1, r8, asr #3 │ │ │ │ - @ instruction: 0x00528c94 │ │ │ │ - ldrheq r8, [r2], #-196 @ 0xffffff3c │ │ │ │ + subseq r8, r2, r4, lsl #25 │ │ │ │ + subseq r8, r2, r4, lsr #25 │ │ │ │ strdeq lr, [r9], #-36 @ 0xffffffdc @ │ │ │ │ - subseq r9, r2, r4, lsr r1 │ │ │ │ + subseq r9, r2, r4, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #724] @ 2f97ec │ │ │ │ ldr r1, [pc, #724] @ 2f97f0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -287175,23 +287175,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 2f9810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ cmp r7, #13 │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcc 2f97a0 │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2f9564 │ │ │ │ b 2f9670 │ │ │ │ @@ -287216,23 +287216,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 2f9818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f9564 │ │ │ │ ldr r3, [pc, #292] @ 2f981c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 2f9670 │ │ │ │ ldrsb r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ @@ -287258,67 +287258,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 2f9824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f9564 │ │ │ │ ldr r0, [pc, #144] @ 2f9828 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f9648 │ │ │ │ ldr r3, [pc, #132] @ 2f982c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r7, #12 │ │ │ │ bhi 2f9654 │ │ │ │ add r3, r3, r7 │ │ │ │ ldrsh r3, [r3, r7] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #104] @ 2f9830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f9564 │ │ │ │ ldr r0, [pc, #92] @ 2f9834 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f9564 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r1, r1, r4, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r1, r1, r4, asr #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, r1, ip, lsl #29 │ │ │ │ - rsbeq r0, r4, r6, ror #1 │ │ │ │ + ldrdeq r0, [r4], #-6 @ │ │ │ │ andeq r3, r0, r8, asr #29 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r2, r4, ror pc │ │ │ │ + subseq r8, r2, r4, ror #30 │ │ │ │ andeq r3, r0, r8, lsl sl │ │ │ │ - subseq r8, r2, r4, lsl lr │ │ │ │ - rsbeq pc, r3, r7, lsr #31 │ │ │ │ + subseq r8, r2, r4, lsl #28 │ │ │ │ + @ instruction: 0x0063ff97 │ │ │ │ @ instruction: 0x00000fb8 │ │ │ │ + @ instruction: 0x00528e94 │ │ │ │ + subseq r8, r2, r0, asr lr │ │ │ │ + strdeq pc, [r3], #-228 @ 0xffffff1c @ │ │ │ │ subseq r8, r2, r4, lsr #29 │ │ │ │ - subseq r8, r2, r0, ror #28 │ │ │ │ - rsbeq pc, r3, r4, lsl #30 │ │ │ │ - ldrheq r8, [r2], #-228 @ 0xffffff1c │ │ │ │ - subseq r8, r2, ip, ror sp │ │ │ │ + subseq r8, r2, ip, ror #26 │ │ │ │ ldr r0, [pc, #4] @ 2f9844 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq sp, r9, r8, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #116] @ 2f98d4 │ │ │ │ ldr r2, [pc, #116] @ 2f98d8 │ │ │ │ @@ -287326,40 +287326,40 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #84] @ 2f98e0 │ │ │ │ ldr r1, [pc, #84] @ 2f98e4 │ │ │ │ add r4, r4, #20 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2f7dd4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3529e8 │ │ │ │ - rsbeq pc, r3, r8, lsl pc @ │ │ │ │ - subseq r8, r2, r8, asr lr │ │ │ │ - subseq r8, r2, ip, ror #28 │ │ │ │ - subseq pc, r0, r4, lsl #7 │ │ │ │ - subseq sl, r8, r8, lsr #28 │ │ │ │ + rsbeq pc, r3, r8, lsl #30 │ │ │ │ + subseq r8, r2, r8, asr #28 │ │ │ │ + subseq r8, r2, ip, asr lr │ │ │ │ + subseq pc, r0, r4, ror r3 @ │ │ │ │ + subseq sl, r8, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 2f99c8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -287367,31 +287367,31 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #184] @ 2f99cc │ │ │ │ ldr r1, [pc, #184] @ 2f99d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #164] @ 2f99d4 │ │ │ │ ldr r1, [pc, #164] @ 2f99d8 │ │ │ │ add r5, r5, #44 @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #132] @ 2f99dc │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #112] @ 2f99e0 │ │ │ │ ldr r1, [pc, #112] @ 2f99e4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #2176 @ 0x880 │ │ │ │ ldr r3, [pc, #96] @ 2f99e8 │ │ │ │ @@ -287408,26 +287408,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, r3, r0, lsl #29 │ │ │ │ - subseq pc, r0, r4, lsl #6 │ │ │ │ - subseq sl, r8, r4, lsr #27 │ │ │ │ - subseq fp, r1, ip, lsr #32 │ │ │ │ - subseq r4, r1, ip, lsr #30 │ │ │ │ + rsbeq pc, r3, r0, ror lr @ │ │ │ │ + ldrsheq pc, [r0], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x0058ad94 │ │ │ │ + subseq fp, r1, ip, lsl r0 │ │ │ │ + subseq r4, r1, ip, lsl pc │ │ │ │ rsbeq r9, pc, r8, asr #32 │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ andseq r1, r1, r6, lsr fp │ │ │ │ rsbeq sp, r9, r0, lsr lr │ │ │ │ ldr r0, [pc, #4] @ 2f99f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq sp, r9, ip, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ mov r4, r0 │ │ │ │ @@ -287500,25 +287500,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #23 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #124] @ 2f9bc0 │ │ │ │ ldr r1, [pc, #124] @ 2f9bc4 │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #92] @ 2f9bc8 │ │ │ │ ldr r1, [pc, #92] @ 2f9bcc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #88] @ 2f9bd0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ @@ -287531,19 +287531,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, r3, r8, lsr #25 │ │ │ │ - subseq r2, r2, r8, ror #8 │ │ │ │ - subseq r2, r2, ip, ror r4 │ │ │ │ - ldrsbeq pc, [r0], #-0 @ │ │ │ │ - subseq sl, r8, r4, ror fp │ │ │ │ + @ instruction: 0x0063fc98 │ │ │ │ + subseq r2, r2, r8, asr r4 │ │ │ │ + subseq r2, r2, ip, ror #8 │ │ │ │ + subseq pc, r0, r0, asr #1 │ │ │ │ + subseq sl, r8, r4, ror #22 │ │ │ │ andeq r0, r0, r4, rrx │ │ │ │ andeq r0, r0, r4, lsl #10 │ │ │ │ andeq r0, r0, r4, lsl #6 │ │ │ │ andeq r0, r0, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -287555,50 +287555,50 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #140] @ 2f9c90 │ │ │ │ ldr r1, [pc, #140] @ 2f9c94 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 582360 │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #104] @ 2f9c98 │ │ │ │ ldr r1, [pc, #104] @ 2f9c9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #67 @ 0x43 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #84] @ 2f9ca0 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2f9ca4 │ │ │ │ str r1, [r5, #104] @ 0x68 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ str r0, [r5, #112] @ 0x70 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq pc, [r3], #-184 @ 0xffffff48 @ │ │ │ │ - subseq r8, r2, r8, ror #21 │ │ │ │ - ldrsheq r8, [r2], #-164 @ 0xffffff5c │ │ │ │ - subseq r2, r2, r0, ror #6 │ │ │ │ - subseq r3, r2, ip, asr r4 │ │ │ │ - subseq r8, r2, r0, asr #21 │ │ │ │ + rsbeq pc, r3, r8, asr #23 │ │ │ │ + ldrsbeq r8, [r2], #-168 @ 0xffffff58 │ │ │ │ + subseq r8, r2, r4, ror #21 │ │ │ │ + subseq r2, r2, r0, asr r3 │ │ │ │ + subseq r3, r2, ip, asr #8 │ │ │ │ + ldrheq r8, [r2], #-160 @ 0xffffff60 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #392] @ 2f9e48 │ │ │ │ mov r6, r1 │ │ │ │ @@ -287615,27 +287615,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 2f9e58 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #332] @ 2f9e5c │ │ │ │ ldr r1, [pc, #332] @ 2f9e60 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #324] @ 2f9e64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #296] @ 2f9e68 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2f9dac │ │ │ │ ldr r3, [r5, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ @@ -287680,45 +287680,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 2f9e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f9d4c │ │ │ │ ldr r0, [pc, #76] @ 2f9e80 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2f9d4c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r3, r4, lsl #22 │ │ │ │ + strdeq pc, [r3], #-164 @ 0xffffff5c @ │ │ │ │ rsbseq r1, r1, r8, lsr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r8, r2, r4, lsl #20 │ │ │ │ ldrsheq r8, [r2], #-148 @ 0xffffff6c │ │ │ │ - ldrsheq lr, [r0], #-236 @ 0xffffff14 │ │ │ │ - subseq sl, r8, r0, lsr #19 │ │ │ │ + subseq r8, r2, r4, ror #19 │ │ │ │ + subseq lr, r0, ip, ror #29 │ │ │ │ + @ instruction: 0x0058a990 │ │ │ │ ldrsbeq r1, [r1], #-100 @ 0xffffff9c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00711690 │ │ │ │ andeq r3, r0, r4, ror #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r8, [r2], #-136 @ 0xffffff78 │ │ │ │ - subseq r8, r2, r0, lsl r9 │ │ │ │ + subseq r8, r2, r8, ror #17 │ │ │ │ + subseq r8, r2, r0, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #424] @ 2fa044 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -287733,15 +287733,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #388] @ 2fa054 │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #368] @ 2fa058 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r0, #116] @ 0x74 │ │ │ │ cmp r3, #2 │ │ │ │ movhi r5, #255 @ 0xff │ │ │ │ bhi 2f9f48 │ │ │ │ ldr r2, [pc, #348] @ 2fa05c │ │ │ │ @@ -287749,15 +287749,15 @@ │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #316] @ 2fa064 │ │ │ │ ldr r2, [r6, r3] │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ @@ -287800,52 +287800,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 2fa078 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 2f9f40 │ │ │ │ ldr r0, [pc, #88] @ 2fa07c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #116] @ 0x74 │ │ │ │ add r2, r4, r3 │ │ │ │ ldrb r5, [r2, #120] @ 0x78 │ │ │ │ b 2f9f40 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r3, ip, lsr #18 │ │ │ │ + rsbeq pc, r3, ip, lsl r9 @ │ │ │ │ rsbseq r1, r1, ip, asr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ + subseq r8, r2, ip, lsl #16 │ │ │ │ subseq r8, r2, ip, lsl r8 │ │ │ │ - subseq r8, r2, ip, lsr #16 │ │ │ │ rsbseq r1, r1, r8, lsl r5 │ │ │ │ - subseq lr, r0, r0, lsl sp │ │ │ │ - subseq sl, r8, r8, lsr #15 │ │ │ │ + subseq lr, r0, r0, lsl #26 │ │ │ │ + @ instruction: 0x0058a798 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, r1, ip, lsr #9 │ │ │ │ andeq r1, r0, r8, lsl lr │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r2, r0, ror #14 │ │ │ │ - subseq r8, r2, ip, ror #14 │ │ │ │ + subseq r8, r2, r0, asr r7 │ │ │ │ + subseq r8, r2, ip, asr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #1352] @ 2fa5e0 │ │ │ │ ldr lr, [pc, #1352] @ 2fa5e4 │ │ │ │ ldr ip, [pc, #1352] @ 2fa5e8 │ │ │ │ @@ -287861,15 +287861,15 @@ │ │ │ │ mov r3, #19 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #1292] @ 2fa5f4 │ │ │ │ ldr r6, [pc, #1292] @ 2fa5f8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ cmp r4, #4 │ │ │ │ bhi 2fa3f0 │ │ │ │ ldrb r3, [r3, r4] │ │ │ │ @@ -287881,15 +287881,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #1232] @ 2fa608 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fa4c4 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #1212] @ 2fa60c │ │ │ │ @@ -287921,15 +287921,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #1072] @ 2fa608 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2fa144 │ │ │ │ ldr r3, [pc, #1072] @ 2fa61c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -287950,15 +287950,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #988] @ 2fa628 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #980] @ 2fa62c │ │ │ │ add r0, pc, r0 │ │ │ │ b 2fa318 │ │ │ │ ldr r3, [pc, #972] @ 2fa630 │ │ │ │ @@ -287969,15 +287969,15 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #880] @ 2fa608 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2fa144 │ │ │ │ ldr r3, [pc, #880] @ 2fa61c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -287998,39 +287998,39 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #816] @ 2fa63c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 2fa640 │ │ │ │ add r0, pc, r0 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fa144 │ │ │ │ ldr r3, [pc, #780] @ 2fa644 │ │ │ │ ldr r2, [pc, #780] @ 2fa648 │ │ │ │ ldr r1, [pc, #780] @ 2fa64c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, #0 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r4, [r0, #116] @ 0x74 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #668] @ 2fa608 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ beq 2fa144 │ │ │ │ ldr r3, [pc, #668] @ 2fa61c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -288051,15 +288051,15 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r0, #4] │ │ │ │ str r4, [r0, #8] │ │ │ │ str r4, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #624] @ 2fa650 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 2fa654 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2fa318 │ │ │ │ ldr ip, [pc, #608] @ 2fa658 │ │ │ │ @@ -288068,15 +288068,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #484] @ 2fa608 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fa438 │ │ │ │ mvn r0, #0 │ │ │ │ b 2fa148 │ │ │ │ @@ -288099,25 +288099,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #452] @ 2fa664 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 2fa668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fa430 │ │ │ │ ldr r3, [pc, #336] @ 2fa61c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2fa144 │ │ │ │ ldr r3, [pc, #320] @ 2fa620 │ │ │ │ @@ -288134,109 +288134,109 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #320] @ 2fa66c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 2fa670 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fa144 │ │ │ │ ldr r2, [pc, #284] @ 2fa674 │ │ │ │ ldr r0, [pc, #284] @ 2fa678 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fa430 │ │ │ │ ldr r2, [pc, #264] @ 2fa67c │ │ │ │ ldr r0, [pc, #264] @ 2fa680 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fa144 │ │ │ │ ldr r2, [pc, #244] @ 2fa684 │ │ │ │ ldr r0, [pc, #244] @ 2fa688 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fa144 │ │ │ │ ldr r2, [pc, #224] @ 2fa68c │ │ │ │ ldr r0, [pc, #224] @ 2fa690 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fa144 │ │ │ │ ldr r2, [pc, #204] @ 2fa694 │ │ │ │ ldr r0, [pc, #204] @ 2fa698 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fa144 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r3, ip, lsr #14 │ │ │ │ + rsbeq pc, r3, ip, lsl r7 @ │ │ │ │ rsbseq r1, r1, r8, asr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ + subseq r8, r2, r8, lsl r6 │ │ │ │ subseq r8, r2, r8, lsr #12 │ │ │ │ - subseq r8, r2, r8, lsr r6 │ │ │ │ - ldrdeq pc, [r3], #-104 @ 0xffffff98 @ │ │ │ │ + rsbeq pc, r3, r8, asr #13 │ │ │ │ rsbseq r1, r1, r0, lsl r3 │ │ │ │ - strheq pc, [r3], #-104 @ 0xffffff98 @ │ │ │ │ - ldrsheq lr, [r0], #-172 @ 0xffffff54 │ │ │ │ - subseq sl, r8, r0, lsr #11 │ │ │ │ + rsbeq pc, r3, r8, lsr #13 │ │ │ │ + subseq lr, r0, ip, ror #21 │ │ │ │ + @ instruction: 0x0058a590 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r1, r1, ip, lsr #5 │ │ │ │ - rsbeq pc, r3, r8, lsl r6 @ │ │ │ │ - subseq lr, r0, ip, asr sl │ │ │ │ - subseq sl, r8, r0, lsl #10 │ │ │ │ + rsbeq pc, r3, r8, lsl #12 │ │ │ │ + subseq lr, r0, ip, asr #20 │ │ │ │ + ldrsheq sl, [r8], #-64 @ 0xffffffc0 │ │ │ │ andeq r2, r0, ip, asr #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r2, r4, asr #11 │ │ │ │ - subseq r8, r2, ip, asr r5 │ │ │ │ - rsbeq pc, r3, r0, ror #10 │ │ │ │ - subseq lr, r0, r0, lsr #19 │ │ │ │ - subseq sl, r8, r8, lsr r4 │ │ │ │ - subseq r8, r2, ip, asr #9 │ │ │ │ - @ instruction: 0x0052849c │ │ │ │ - rsbeq pc, r3, ip, lsl #9 │ │ │ │ - subseq lr, r0, ip, asr #17 │ │ │ │ - subseq sl, r8, r4, ror #6 │ │ │ │ - subseq r8, r2, r0, lsr #8 │ │ │ │ - subseq r8, r2, r8, asr #7 │ │ │ │ - rsbeq pc, r3, ip, asr #7 │ │ │ │ - subseq lr, r0, r0, lsl r8 │ │ │ │ - ldrheq sl, [r8], #-36 @ 0xffffffdc │ │ │ │ - subseq r8, r2, r4, lsl #7 │ │ │ │ - ldrsheq r8, [r2], #-40 @ 0xffffffd8 │ │ │ │ - subseq r8, r2, ip, ror #5 │ │ │ │ - subseq r8, r2, ip, ror #4 │ │ │ │ - subseq r8, r2, ip, asr #5 │ │ │ │ - subseq r8, r2, r8, lsl #5 │ │ │ │ - subseq r8, r2, r4, lsr #5 │ │ │ │ + ldrheq r8, [r2], #-84 @ 0xffffffac │ │ │ │ + subseq r8, r2, ip, asr #10 │ │ │ │ + rsbeq pc, r3, r0, asr r5 @ │ │ │ │ + @ instruction: 0x0050e990 │ │ │ │ + subseq sl, r8, r8, lsr #8 │ │ │ │ + ldrheq r8, [r2], #-76 @ 0xffffffb4 │ │ │ │ + subseq r8, r2, ip, lsl #9 │ │ │ │ + rsbeq pc, r3, ip, ror r4 @ │ │ │ │ + ldrheq lr, [r0], #-140 @ 0xffffff74 │ │ │ │ + subseq sl, r8, r4, asr r3 │ │ │ │ + subseq r8, r2, r0, lsl r4 │ │ │ │ + ldrheq r8, [r2], #-56 @ 0xffffffc8 │ │ │ │ + strheq pc, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq lr, r0, r0, lsl #16 │ │ │ │ + subseq sl, r8, r4, lsr #5 │ │ │ │ + subseq r8, r2, r4, ror r3 │ │ │ │ + subseq r8, r2, r8, ror #5 │ │ │ │ + ldrsbeq r8, [r2], #-44 @ 0xffffffd4 │ │ │ │ + subseq r8, r2, ip, asr r2 │ │ │ │ + ldrheq r8, [r2], #-44 @ 0xffffffd4 │ │ │ │ + subseq r8, r2, r8, ror r2 │ │ │ │ + @ instruction: 0x00528294 │ │ │ │ + subseq r8, r2, ip, asr r2 │ │ │ │ subseq r8, r2, ip, ror #4 │ │ │ │ - subseq r8, r2, ip, ror r2 │ │ │ │ - subseq r8, r2, r0, asr r2 │ │ │ │ - subseq r8, r2, r8, lsr #4 │ │ │ │ - subseq r8, r2, r4, lsr r2 │ │ │ │ - subseq r8, r2, r4, lsr r2 │ │ │ │ + subseq r8, r2, r0, asr #4 │ │ │ │ subseq r8, r2, r8, lsl r2 │ │ │ │ + subseq r8, r2, r4, lsr #4 │ │ │ │ + subseq r8, r2, r4, lsr #4 │ │ │ │ + subseq r8, r2, r8, lsl #4 │ │ │ │ cmp r1, #1 │ │ │ │ movle r3, #12 │ │ │ │ strble r3, [r0, #193] @ 0xc1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ @@ -288363,24 +288363,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #832] @ 2fac18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fa780 │ │ │ │ cmp r5, #0 │ │ │ │ ldrb sl, [r0, #168] @ 0xa8 │ │ │ │ bne 2fa98c │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [pc, #780] @ 2fac04 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ @@ -288405,24 +288405,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 2fac20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [r8] │ │ │ │ b 2fa778 │ │ │ │ ldr r3, [pc, #656] @ 2fac24 │ │ │ │ lsr sl, sl, #6 │ │ │ │ orr sl, r5, sl, lsl #4 │ │ │ │ add r3, pc, r3 │ │ │ │ sub r2, sl, #3 │ │ │ │ @@ -288462,15 +288462,15 @@ │ │ │ │ strb r1, [r9, #194] @ 0xc2 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r9, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strh r3, [r9, #186] @ 0xba │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 2fa848 │ │ │ │ add r4, r9, #4288 @ 0x10c0 │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ strb r3, [r9, #194] @ 0xc2 │ │ │ │ add r3, r4, #44 @ 0x2c │ │ │ │ add r1, r9, #220 @ 0xdc │ │ │ │ mov r2, #6 │ │ │ │ @@ -288560,42 +288560,42 @@ │ │ │ │ b 2fa8f0 │ │ │ │ ldr r0, [pc, #120] @ 2fac30 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fa780 │ │ │ │ ldr r0, [pc, #92] @ 2fac34 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [r8] │ │ │ │ b 2fa778 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r1, r4, lsr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r1, r4, ror #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r0, r1, r4, ror ip │ │ │ │ andeq r1, r0, r8, lsr #15 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r7, [r2], #-248 @ 0xffffff08 │ │ │ │ + subseq r7, r2, r8, asr #31 │ │ │ │ strdeq r2, [r0], -r4 │ │ │ │ - ldrheq r7, [r2], #-228 @ 0xffffff1c │ │ │ │ - rsbeq lr, r3, ip, ror #28 │ │ │ │ + subseq r7, r2, r4, lsr #29 │ │ │ │ + rsbeq lr, r3, ip, asr lr │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r5, r0, r7, asr r7 │ │ │ │ - subseq r7, r2, ip, lsr #26 │ │ │ │ - @ instruction: 0x00527c9c │ │ │ │ + subseq r7, r2, ip, lsl sp │ │ │ │ + subseq r7, r2, ip, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1640] @ 2fb2b8 │ │ │ │ ldr r1, [pc, #1640] @ 2fb2bc │ │ │ │ add ip, pc, ip │ │ │ │ @@ -288703,23 +288703,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd sl, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1208] @ 2fb2dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ cmp r7, #0 │ │ │ │ beq 2facc0 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r7, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2faec0 │ │ │ │ @@ -288741,23 +288741,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r6, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1064] @ 2fb2e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ cmp r4, #0 │ │ │ │ bne 2fafa0 │ │ │ │ tst sl, #1 │ │ │ │ strb sl, [r5, #168] @ 0xa8 │ │ │ │ bne 2faccc │ │ │ │ ldrb r3, [r5, #194] @ 0xc2 │ │ │ │ tst sl, #24 │ │ │ │ @@ -288770,15 +288770,15 @@ │ │ │ │ ldrb r2, [r5, #196] @ 0xc4 │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ tst r3, r2 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ strb r3, [r5, #194] @ 0xc2 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ tst sl, #4 │ │ │ │ beq 2faccc │ │ │ │ ldrb r4, [r5, #182] @ 0xb6 │ │ │ │ ldrh r3, [r5, #184] @ 0xb8 │ │ │ │ lsl r4, r4, #8 │ │ │ │ cmp r4, #49152 @ 0xc000 │ │ │ │ subge r4, r4, #32768 @ 0x8000 │ │ │ │ @@ -288805,15 +288805,15 @@ │ │ │ │ ldrb r3, [r5, #196] @ 0xc4 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r5, #212] @ 0xd4 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldrb r3, [r5, #168] @ 0xa8 │ │ │ │ ldr r2, [pc, #832] @ 2fb2ec │ │ │ │ lsr r3, r3, #6 │ │ │ │ orr r3, r4, r3, lsl #4 │ │ │ │ add r2, pc, r2 │ │ │ │ sub r1, r3, #1 │ │ │ │ cmp r1, #30 │ │ │ │ @@ -288994,44 +288994,44 @@ │ │ │ │ ldrh r2, [r5, #184] @ 0xb8 │ │ │ │ add r1, r1, r4 │ │ │ │ bl 4b26fc │ │ │ │ b 2faf3c │ │ │ │ ldr r0, [pc, #116] @ 2fb300 │ │ │ │ strd sl, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fae28 │ │ │ │ ldr r0, [pc, #100] @ 2fb304 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2faec0 │ │ │ │ rsbseq r0, r1, ip, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r0, r1, r4, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r0, r1, r8, lsr #14 │ │ │ │ rsbseq r0, r1, r8, ror r6 │ │ │ │ andeq r2, r0, r0, asr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r7, [r2], #-160 @ 0xffffff60 │ │ │ │ + subseq r7, r2, r0, ror #21 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - ldrheq r7, [r2], #-172 @ 0xffffff54 │ │ │ │ + subseq r7, r2, ip, lsr #21 │ │ │ │ rsbseq r0, r1, r0, lsr #9 │ │ │ │ - rsbeq lr, r3, r8, lsl #17 │ │ │ │ + rsbeq lr, r3, r8, ror r8 │ │ │ │ @ instruction: 0x00710394 │ │ │ │ ldrsheq r0, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ rsbseq r0, r1, r4, asr r2 │ │ │ │ rsbseq r0, r1, r0, asr #3 │ │ │ │ - ldrheq r7, [r2], #-108 @ 0xffffff94 │ │ │ │ - subseq r7, r2, r8, lsl r7 │ │ │ │ + subseq r7, r2, ip, lsr #13 │ │ │ │ + subseq r7, r2, r8, lsl #14 │ │ │ │ │ │ │ │ 002fb308 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r4, r0, #4288 @ 0x10c0 │ │ │ │ @@ -289149,15 +289149,15 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ and r1, r1, r3 │ │ │ │ ands r1, r1, #127 @ 0x7f │ │ │ │ ldr r0, [r7, #212] @ 0xd4 │ │ │ │ movne r1, #1 │ │ │ │ strb r8, [r7, #203] @ 0xcb │ │ │ │ strb r3, [r7, #194] @ 0xc2 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, sl │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r3, r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -289220,15 +289220,15 @@ │ │ │ │ bne 2fb4f0 │ │ │ │ ldrb r2, [r2, #246] @ 0xf6 │ │ │ │ ldrb r3, [fp, #5] │ │ │ │ cmp r2, r3 │ │ │ │ bne 2fb4f0 │ │ │ │ b 2fb404 │ │ │ │ andeq r0, r0, sp, ror #11 │ │ │ │ - rsbeq lr, r3, r4, asr #6 │ │ │ │ + rsbeq lr, r3, r4, lsr r3 │ │ │ │ │ │ │ │ 002fb60c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -289237,39 +289237,39 @@ │ │ │ │ mov ip, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #48] @ 2fb66c │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp, #12] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq r7, r2, ip, asr #7 │ │ │ │ + ldrheq r7, [r2], #-60 @ 0xffffffc4 │ │ │ │ rsbeq ip, r9, r4, lsr #4 │ │ │ │ ldr r0, [pc, #4] @ 2fb67c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq ip, r9, r0, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1960] @ 0x7a8 │ │ │ │ bl 4b1f9c │ │ │ │ ldr r0, [r4, #1956] @ 0x7a4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584fc4 │ │ │ │ + b 584fb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ ldr r3, [pc, #180] @ 2fb77c │ │ │ │ @@ -289280,15 +289280,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fb60c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, r5 │ │ │ │ @@ -289300,32 +289300,32 @@ │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #1956] @ 0x7a4 │ │ │ │ mov r0, r6 │ │ │ │ bl 4b16c8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2fb308 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #40] @ 2fb788 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 4b1d58 │ │ │ │ str r0, [r4, #1960] @ 0x7a8 │ │ │ │ bl 4b1ed0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4b1658 │ │ │ │ - rsbeq lr, r3, ip, lsr #3 │ │ │ │ - ldrsbeq r8, [r8], #-252 @ 0xffffff04 │ │ │ │ - subseq sp, r0, ip, lsr r5 │ │ │ │ + @ instruction: 0x0063e19c │ │ │ │ + subseq r8, r8, ip, asr #31 │ │ │ │ + subseq sp, r0, ip, lsr #10 │ │ │ │ rsbseq r0, r2, r8, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #212] @ 2fb878 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -289334,25 +289334,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #196] @ 2fb87c │ │ │ │ ldr r1, [pc, #196] @ 2fb880 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #176] @ 2fb884 │ │ │ │ ldr r1, [pc, #176] @ 2fb888 │ │ │ │ add r5, r5, #24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #144] @ 2fb88c │ │ │ │ ldr r1, [pc, #144] @ 2fb890 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #136] @ 2fb894 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -289366,35 +289366,35 @@ │ │ │ │ str r2, [r0, #120] @ 0x78 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq lr, [r3], #-12 @ │ │ │ │ - subseq sp, r0, r0, ror #8 │ │ │ │ - subseq r8, r8, r0, lsl #30 │ │ │ │ - @ instruction: 0x00519190 │ │ │ │ - @ instruction: 0x00513090 │ │ │ │ + rsbeq lr, r3, ip, asr #1 │ │ │ │ + subseq sp, r0, r0, asr r4 │ │ │ │ + ldrsheq r8, [r8], #-224 @ 0xffffff20 │ │ │ │ + subseq r9, r1, r0, lsl #3 │ │ │ │ + subseq r3, r1, r0, lsl #1 │ │ │ │ @ instruction: 0xfffffe7c │ │ │ │ @ instruction: 0xfffffea0 │ │ │ │ strheq ip, [r9], #-12 @ │ │ │ │ - subseq r7, r2, ip, lsr #4 │ │ │ │ + subseq r7, r2, ip, lsl r2 │ │ │ │ eorhi r1, r9, ip, ror #1 │ │ │ │ rsbeq r7, pc, r8, ror #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #112] @ 2fb92c │ │ │ │ @@ -289404,15 +289404,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #76] @ 2fb938 │ │ │ │ ldr r2, [pc, #76] @ 2fb93c │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6016 @ 0x1780 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ @@ -289423,19 +289423,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq sp, r3, r0, asr #31 │ │ │ │ - @ instruction: 0x00519098 │ │ │ │ - @ instruction: 0x00512f98 │ │ │ │ - subseq r7, r2, r8, ror r1 │ │ │ │ - @ instruction: 0x00525b94 │ │ │ │ + strheq sp, [r3], #-240 @ 0xffffff10 @ │ │ │ │ + subseq r9, r1, r8, lsl #1 │ │ │ │ + subseq r2, r1, r8, lsl #31 │ │ │ │ + subseq r7, r2, r8, ror #2 │ │ │ │ + subseq r5, r2, r4, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #228] @ 2fba3c │ │ │ │ ldr r3, [pc, #228] @ 2fba40 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -289471,15 +289471,15 @@ │ │ │ │ str r5, [sp, #4] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str ip, [sp, #8] │ │ │ │ str r2, [sp, #16] │ │ │ │ str r7, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ cmp r4, #78 @ 0x4e │ │ │ │ bne 2fb994 │ │ │ │ ldr r2, [pc, #92] @ 2fba5c │ │ │ │ ldr r3, [pc, #60] @ 2fba40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -289494,18 +289494,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq pc, r0, r4, lsr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq pc, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - ldrsbeq r2, [r1], #-236 @ 0xffffff14 │ │ │ │ + subseq r2, r1, ip, asr #29 │ │ │ │ andeq r0, r0, r4, asr #8 │ │ │ │ muleq r0, ip, r0 │ │ │ │ - subseq r9, r1, r0, asr r0 │ │ │ │ + subseq r9, r1, r0, asr #32 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ ldrsheq pc, [r0], #-156 @ 0xffffff64 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #144] @ 2fbb08 │ │ │ │ @@ -289514,24 +289514,24 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #112] @ 2fbb14 │ │ │ │ ldr r1, [pc, #112] @ 2fbb18 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #84] @ 2fbb1c │ │ │ │ ldr r2, [pc, #84] @ 2fbb20 │ │ │ │ add r1, r6, #6336 @ 0x18c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -289542,21 +289542,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - ldrdeq sp, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - subseq r8, r1, r0, ror #29 │ │ │ │ - subseq r2, r1, r0, ror #27 │ │ │ │ - subseq sp, r0, r0, ror r1 │ │ │ │ - subseq r8, r8, r0, lsl ip │ │ │ │ - @ instruction: 0x00526f98 │ │ │ │ - ldrheq r5, [r2], #-148 @ 0xffffff6c │ │ │ │ + rsbeq sp, r3, r4, asr #29 │ │ │ │ + ldrsbeq r8, [r1], #-224 @ 0xffffff20 │ │ │ │ + ldrsbeq r2, [r1], #-208 @ 0xffffff30 │ │ │ │ + subseq sp, r0, r0, ror #2 │ │ │ │ + subseq r8, r8, r0, lsl #24 │ │ │ │ + subseq r6, r2, r8, lsl #31 │ │ │ │ + subseq r5, r2, r4, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #96] @ 2fbb9c │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -289565,31 +289565,31 @@ │ │ │ │ ldr r2, [pc, #80] @ 2fbba0 │ │ │ │ ldr r1, [pc, #80] @ 2fbba4 │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [pc, #76] @ 2fbba8 │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r5, #2512] @ 0x9d0 │ │ │ │ mov r2, r4 │ │ │ │ bl 48bc60 │ │ │ │ ldr r0, [r5, #2512] @ 0x9d0 │ │ │ │ bl 1e136c │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [r3, #2344] @ 0x928 │ │ │ │ bl 34bee0 │ │ │ │ ldr r0, [r4, #2256] @ 0x8d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 4b1f9c │ │ │ │ - rsbeq sp, r3, r8, lsl lr │ │ │ │ + rsbeq sp, r3, r8, lsl #28 │ │ │ │ + subseq r6, r2, r4, lsl pc │ │ │ │ subseq r6, r2, r4, lsr #30 │ │ │ │ - subseq r6, r2, r4, lsr pc │ │ │ │ andeq r0, r0, r3, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r4, #2491] @ 0x9bb │ │ │ │ @@ -289720,15 +289720,15 @@ │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3ddc │ │ │ │ rsbseq pc, r0, r0, ror #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xff7daa85 │ │ │ │ @ instruction: 0xffffbaba │ │ │ │ rsbseq pc, r0, r8, lsl #13 │ │ │ │ - ldrdeq sp, [r3], #-180 @ 0xffffff4c @ │ │ │ │ + rsbeq sp, r3, r4, asr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r2, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ @@ -289748,30 +289748,30 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #300] @ 2fbf5c │ │ │ │ ldr r1, [pc, #300] @ 2fbf60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #280] @ 2fbf64 │ │ │ │ ldr r1, [pc, #280] @ 2fbf68 │ │ │ │ add r4, r4, #192 @ 0xc0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ ldr r9, [pc, #260] @ 2fbf6c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589408 │ │ │ │ + bl 5893f8 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, r5 │ │ │ │ mov r6, r0 │ │ │ │ b 2fbea0 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r4, #13 │ │ │ │ add r5, r5, #6 │ │ │ │ @@ -289784,15 +289784,15 @@ │ │ │ │ ldr r3, [r8, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #176] @ 2fbf70 │ │ │ │ orr r3, r3, #8 │ │ │ │ mov r0, r8 │ │ │ │ str r3, [r8, #48] @ 0x30 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ add r4, r4, r4, lsl #1 │ │ │ │ ldr r1, [pc, #148] @ 2fbf74 │ │ │ │ ldr r2, [pc, #148] @ 2fbf78 │ │ │ │ ldr r3, [pc, #148] @ 2fbf7c │ │ │ │ add r4, r9, r4, lsl #3 │ │ │ │ ldr lr, [r4, #4] │ │ │ │ ldr ip, [pc, #140] @ 2fbf80 │ │ │ │ @@ -289818,22 +289818,22 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e3e60 │ │ │ │ - rsbeq sp, r3, r8, lsr fp │ │ │ │ - subseq ip, r0, r8, ror #27 │ │ │ │ - subseq r8, r8, r8, lsl #17 │ │ │ │ - subseq r8, r1, r8, lsl fp │ │ │ │ - subseq r2, r1, r8, lsl sl │ │ │ │ + rsbeq sp, r3, r8, lsr #22 │ │ │ │ + ldrsbeq ip, [r0], #-216 @ 0xffffff28 │ │ │ │ + subseq r8, r8, r8, ror r8 │ │ │ │ + subseq r8, r1, r8, lsl #22 │ │ │ │ + subseq r2, r1, r8, lsl #20 │ │ │ │ rsbseq pc, r1, r4, ror #19 │ │ │ │ ldrdeq r7, [pc], #-12 @ │ │ │ │ - subseq r6, r2, r0, lsl #24 │ │ │ │ + ldrsheq r6, [r2], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r8, lsl #1 │ │ │ │ @ instruction: 0xfffffc24 │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -289843,15 +289843,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r4, r0 │ │ │ │ mov r8, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r9, [pc, #932] @ 2fc36c │ │ │ │ mov r7, #0 │ │ │ │ mov r5, r7 │ │ │ │ add r9, pc, r9 │ │ │ │ mov sl, r0 │ │ │ │ b 2fbfe8 │ │ │ │ add r5, r5, #1 │ │ │ │ @@ -289866,15 +289866,15 @@ │ │ │ │ add r5, r5, r5, lsl #1 │ │ │ │ add r9, r9, r5, lsl #3 │ │ │ │ ldr r3, [r9, #16] │ │ │ │ add r9, r4, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r9, #2348] @ 0x92c │ │ │ │ str r6, [sp, #24] │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r7, [pc, #844] @ 2fc370 │ │ │ │ mov r5, r6 │ │ │ │ add r7, pc, r7 │ │ │ │ mov sl, r0 │ │ │ │ b 2fc040 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #13 │ │ │ │ @@ -289926,15 +289926,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fc328 │ │ │ │ ldr r6, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ beq 2fc14c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #612] @ 2fc378 │ │ │ │ ldr r3, [pc, #592] @ 2fc368 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -289961,15 +289961,15 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r9, #2344] @ 0x928 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r0, fp │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #8 │ │ │ │ bl 3529e8 │ │ │ │ ldr r3, [pc, #464] @ 2fc384 │ │ │ │ add fp, r4, #1920 @ 0x780 │ │ │ │ @@ -289978,15 +289978,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r2, #1 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529e8 │ │ │ │ ldr r3, [pc, #400] @ 2fc388 │ │ │ │ add fp, r4, #2080 @ 0x820 │ │ │ │ @@ -289997,15 +289997,15 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ add r8, r4, #2256 @ 0x8d0 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ add r8, r8, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r6 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529e8 │ │ │ │ mov r0, r8 │ │ │ │ @@ -290013,15 +290013,15 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, sl │ │ │ │ bl 1e2e54 │ │ │ │ mov r0, r4 │ │ │ │ bl 2fbc84 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #260] @ 2fc38c │ │ │ │ @@ -290051,15 +290051,15 @@ │ │ │ │ ldr lr, [r0, #24] │ │ │ │ ldr r0, [pc, #176] @ 2fc39c │ │ │ │ str lr, [ip] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mvn r1, #0 │ │ │ │ ldr r2, [r5, #2512] @ 0x9d0 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r1, r6} │ │ │ │ bl 48b974 │ │ │ │ b 2fc10c │ │ │ │ @@ -290083,23 +290083,23 @@ │ │ │ │ bl 1e3e60 │ │ │ │ rsbseq pc, r0, r0, ror #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq pc, r1, ip, ror r8 @ │ │ │ │ rsbseq pc, r1, r4, lsr #16 │ │ │ │ rsbseq pc, r1, r8, ror #14 │ │ │ │ rsbseq pc, r0, r8, ror #5 │ │ │ │ - subseq r6, r2, r0, lsr #19 │ │ │ │ + @ instruction: 0x00526990 │ │ │ │ rsbeq fp, r9, r4, asr #15 │ │ │ │ - subseq r6, r2, r0, ror #18 │ │ │ │ - subseq r6, r2, r4, lsr #18 │ │ │ │ + subseq r6, r2, r0, asr r9 │ │ │ │ + subseq r6, r2, r4, lsl r9 │ │ │ │ rsbseq pc, r1, r4, asr #11 │ │ │ │ @ instruction: 0xfffffb24 │ │ │ │ + @ instruction: 0x0052679c │ │ │ │ subseq r6, r2, ip, lsr #15 │ │ │ │ - ldrheq r6, [r2], #-124 @ 0xffffff84 │ │ │ │ - rsbeq sp, r3, r8, ror #12 │ │ │ │ + rsbeq sp, r3, r8, asr r6 │ │ │ │ andeq r7, r0, r1, lsr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ @@ -290128,44 +290128,44 @@ │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str ip, [sl, #4] │ │ │ │ add r4, r4, #6464 @ 0x1940 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r4, r4, #24 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #20] │ │ │ │ mov r3, r1 │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r4, sp, #100 @ 0x64 │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, fp │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #2392] @ 0x958 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ add r8, sp, #68 @ 0x44 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ @@ -290173,92 +290173,92 @@ │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov r0, fp │ │ │ │ mov fp, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2428] @ 0x97c │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #36 @ 0x24 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [r3, #2440] @ 0x988 │ │ │ │ ldr r2, [r3, #2368] @ 0x940 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r2, r2, #48 @ 0x30 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r6, [r3, #2368] @ 0x940 │ │ │ │ ldr r2, [r3, #2452] @ 0x994 │ │ │ │ add r6, r6, #60 @ 0x3c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #96] @ 0x60 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [pc, #72] @ 2fc66c │ │ │ │ ldr r3, [pc, #64] @ 2fc668 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -290327,29 +290327,29 @@ │ │ │ │ str r8, [r6], #-4 │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add r4, sp, #116 @ 0x74 │ │ │ │ sub r5, fp, #12 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ sub fp, fp, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r4, r7 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ cmn r3, #1 │ │ │ │ beq 2fc9fc │ │ │ │ add r2, sl, #8192 @ 0x2000 │ │ │ │ ldrb fp, [r2, #2518] @ 0x9d6 │ │ │ │ mov r3, #0 │ │ │ │ @@ -290391,76 +290391,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -290472,30 +290472,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -290552,76 +290552,76 @@ │ │ │ │ mov sl, #1 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r9, #0 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #104] @ 0x68 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r9, [sp, #24] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r2, r3, #6 │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #8 │ │ │ │ rsb r2, r7, #2592 @ 0xa20 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldrh r3, [r1] │ │ │ │ add r2, r2, #8 │ │ │ │ @@ -290633,30 +290633,30 @@ │ │ │ │ strb sl, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add r1, ip, r7 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb sl, [sp, #136] @ 0x88 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrh r3, [r1] │ │ │ │ add r3, r7, r3 │ │ │ │ lsl r7, r3, #16 │ │ │ │ ldrh r3, [r2] │ │ │ │ lsr r7, r7, #16 │ │ │ │ @@ -290852,23 +290852,23 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ b 2fceac │ │ │ │ bl 1e3d98 │ │ │ │ rsbseq lr, r0, ip, lsl #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq lr, [r0], #-104 @ 0xffffff98 @ │ │ │ │ rsbseq lr, r0, r4, lsl #13 │ │ │ │ - ldrdeq ip, [r3], #-164 @ 0xffffff5c @ │ │ │ │ - strheq ip, [r3], #-171 @ 0xffffff55 @ │ │ │ │ + rsbeq ip, r3, r4, asr #21 │ │ │ │ + rsbeq ip, r3, fp, lsr #21 │ │ │ │ strdeq r4, [r0], -lr │ │ │ │ andeq r7, r0, sp, lsl #16 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r5, r2, ip, asr #25 │ │ │ │ - rsbeq ip, r3, ip, lsl #21 │ │ │ │ - subseq r5, r2, r0, lsr ip │ │ │ │ - subseq r5, r2, r0, lsl ip │ │ │ │ + ldrheq r5, [r2], #-204 @ 0xffffff34 │ │ │ │ + rsbeq ip, r3, ip, ror sl │ │ │ │ + subseq r5, r2, r0, lsr #24 │ │ │ │ + subseq r5, r2, r0, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ mov r2, #17 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ @@ -290916,29 +290916,29 @@ │ │ │ │ str r4, [r7] │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, r3 │ │ │ │ str r5, [fp, #2388] @ 0x954 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r4, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ subs r3, r3, #1 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ lsl r2, r3, #16 │ │ │ │ asr r2, r2, #16 │ │ │ │ @@ -290963,15 +290963,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #10624 @ 0x2980 │ │ │ │ add r1, r1, #56 @ 0x38 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -290979,44 +290979,44 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #22 │ │ │ │ mov r5, #0 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ orr r3, r3, #40960 @ 0xa000 │ │ │ │ strh r3, [sp, #90] @ 0x5a │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ mov r4, #1 │ │ │ │ strb r4, [sp, #96] @ 0x60 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #100 @ 0x64 │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, sp, #90 @ 0x5a │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ mov r4, #2 │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ bne 2fd444 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ blt 2fd45c │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -291086,29 +291086,29 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r2, r2, r5 │ │ │ │ str r4, [r6] │ │ │ │ strh r4, [r6, #4] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, #6 │ │ │ │ mov r1, #0 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r1, #6 │ │ │ │ mov r0, r6 │ │ │ │ bl 4b4870 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, #1 │ │ │ │ add r5, r5, #6 │ │ │ │ lsl r3, r0, #24 │ │ │ │ @@ -291130,15 +291130,15 @@ │ │ │ │ str r4, [r7] │ │ │ │ ldr r5, [fp, #2388] @ 0x954 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r5, r5, #8 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #24] │ │ │ │ add r1, r1, #2256 @ 0x8d0 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ @@ -291203,19 +291203,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ rsbseq lr, r0, r4, lsr r4 │ │ │ │ rsbseq lr, r0, ip, lsl r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq ip, [r3], #-141 @ 0xffffff73 @ │ │ │ │ - ldrsbeq r5, [r2], #-188 @ 0xffffff44 │ │ │ │ + rsbeq ip, r3, sp, lsr #17 │ │ │ │ + subseq r5, r2, ip, asr #23 │ │ │ │ rsbseq lr, r0, ip, asr #3 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r5, r2, r4, lsr #18 │ │ │ │ + subseq r5, r2, r4, lsl r9 │ │ │ │ rsbseq sp, r0, ip, lsl #31 │ │ │ │ rsbseq sp, r0, r8, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3848] @ 0xf08 │ │ │ │ ldr r3, [pc, #1300] @ 2fda44 │ │ │ │ @@ -291292,15 +291292,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r6, sp, #96 @ 0x60 │ │ │ │ add r5, sp, #112 @ 0x70 │ │ │ │ add sl, r2, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r3, #0 │ │ │ │ add r2, sp, #128 @ 0x80 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -291308,15 +291308,15 @@ │ │ │ │ stm r4, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ mov r0, sl │ │ │ │ mov sl, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrh r2, [sp, #142] @ 0x8e │ │ │ │ ldr r1, [r7, #2364] @ 0x93c │ │ │ │ cmp r2, r9 │ │ │ │ movcc r3, r2 │ │ │ │ ldr r2, [r7, #2360] @ 0x938 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ add r2, r2, r1 │ │ │ │ @@ -291331,57 +291331,57 @@ │ │ │ │ strh ip, [sp, #78] @ 0x4e │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, sp, #78 @ 0x4e │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov sl, #2 │ │ │ │ mov fp, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ strb r8, [sp, #84] @ 0x54 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r7, #2364] @ 0x93c │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r9, [r7, #2360] @ 0x938 │ │ │ │ strh r3, [sp, #78] @ 0x4e │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r9, r9, r2 │ │ │ │ add r9, r9, #12 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #8192 @ 0x2000 │ │ │ │ ldrb r9, [r3, #2506] @ 0x9ca │ │ │ │ ands r9, r9, #4 │ │ │ │ bne 2fda18 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr fp, [r7, #2360] @ 0x938 │ │ │ │ @@ -291390,29 +291390,29 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r7, #2364] @ 0x93c │ │ │ │ stm r6, {r0, r1} │ │ │ │ add fp, fp, r3 │ │ │ │ add fp, fp, #16 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ strb r8, [sp, #116] @ 0x74 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [r7, #2428] @ 0x97c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r7, #2428] @ 0x97c │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 2fbbac │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -291546,20 +291546,20 @@ │ │ │ │ b 2fd924 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq sp, r0, ip, asr #29 │ │ │ │ ldrheq sp, [r0], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ rsbseq sp, r0, r8, lsl #23 │ │ │ │ - rsbeq ip, r3, r0, lsr #1 │ │ │ │ + @ instruction: 0x0063c090 │ │ │ │ andeq sl, r0, r2 │ │ │ │ andeq sl, r0, r4 │ │ │ │ andeq sl, r0, r6 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r5, r2, r4, lsl #4 │ │ │ │ + ldrsheq r5, [r2], #-20 @ 0xffffffec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #568] @ 2fdcc0 │ │ │ │ ldr r3, [pc, #568] @ 2fdcc4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -291623,15 +291623,15 @@ │ │ │ │ add r8, sp, #76 @ 0x4c │ │ │ │ add r4, r4, #424 @ 0x1a8 │ │ │ │ str r7, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ @@ -291639,38 +291639,38 @@ │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r4 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mvn r2, #0 │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ strb r5, [sp, #72] @ 0x48 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #80] @ 0x50 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [pc, #160] @ 2fdcd4 │ │ │ │ ldr r3, [pc, #140] @ 2fdcc4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -291708,15 +291708,15 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r0, r0, ror #18 │ │ │ │ ldrsheq sp, [r0], #-140 @ 0xffffff74 @ │ │ │ │ rsbseq sp, r0, r8, asr #17 │ │ │ │ rsbseq sp, r0, r8, asr #15 │ │ │ │ rsbseq sp, r0, r4, lsl #15 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r4, r2, r0, ror #31 │ │ │ │ + ldrsbeq r4, [r2], #-240 @ 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1180] @ 2fe19c │ │ │ │ mov r4, r1 │ │ │ │ @@ -291913,29 +291913,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r1, sp, #32 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ add r0, r6, #6464 @ 0x1940 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #24 │ │ │ │ bl 1e2e54 │ │ │ │ b 2fde38 │ │ │ │ cmp r4, #112 @ 0x70 │ │ │ │ @@ -291975,29 +291975,29 @@ │ │ │ │ add r3, sp, #52 @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add r3, sp, #60 @ 0x3c │ │ │ │ add r8, r8, r2 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #32 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ b 2fde38 │ │ │ │ ldr r3, [pc, #92] @ 2fe1b0 │ │ │ │ ldr r0, [pc, #108] @ 2fe1c4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #65 @ 0x41 │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -292013,23 +292013,23 @@ │ │ │ │ bl 2fbbac │ │ │ │ ldrb r3, [r5, #2488] @ 0x9b8 │ │ │ │ b 2fdd58 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3d98 │ │ │ │ ldrsheq sp, [r0], #-100 @ 0xffffff9c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq fp, [r3], #-177 @ 0xffffff4f @ │ │ │ │ + rsbeq fp, r3, r1, lsr #23 │ │ │ │ ldrsbeq sp, [r0], #-108 @ 0xffffff94 @ │ │ │ │ ldrheq sp, [r0], #-84 @ 0xffffffac @ │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r4, r2, r8, lsl lr │ │ │ │ + subseq r4, r2, r8, lsl #28 │ │ │ │ andeq sl, r0, r7 │ │ │ │ - ldrheq r4, [r2], #-204 @ 0xffffff34 │ │ │ │ + subseq r4, r2, ip, lsr #25 │ │ │ │ andeq sl, r0, r5 │ │ │ │ - subseq r4, r2, ip, lsr #23 │ │ │ │ + @ instruction: 0x00524b9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #1188] @ 2fe684 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -292329,37 +292329,37 @@ │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bl 1e3ddc │ │ │ │ bl 1e3244 │ │ │ │ rsbseq sp, r0, r4, lsl r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq sp, r0, r0, lsl #4 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - rsbeq fp, r3, ip, ror r6 │ │ │ │ + rsbeq fp, r3, ip, ror #12 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - rsbeq fp, r3, r9, asr #12 │ │ │ │ + rsbeq fp, r3, r9, lsr r6 │ │ │ │ rsbseq sp, r0, r4, lsr #2 │ │ │ │ rsbseq sp, r0, r4, ror #1 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq r4, r2, r4, ror #21 │ │ │ │ + ldrsbeq r4, [r2], #-164 @ 0xffffff5c │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - rsbeq fp, r3, r5, lsl #11 │ │ │ │ + rsbeq fp, r3, r5, ror r5 │ │ │ │ rsbseq sp, r0, r4, rrx │ │ │ │ rsbseq sp, r0, r0, lsr r0 │ │ │ │ ldrsbeq ip, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - @ instruction: 0x00524990 │ │ │ │ + subseq r4, r2, r0, lsl #19 │ │ │ │ @ instruction: 0x0070cf98 │ │ │ │ - subseq r4, r2, r0, lsl r9 │ │ │ │ + subseq r4, r2, r0, lsl #18 │ │ │ │ rsbseq ip, r0, ip, lsr pc │ │ │ │ rsbseq ip, r0, r4, lsl #30 │ │ │ │ rsbseq ip, r0, r4, ror lr │ │ │ │ rsbseq ip, r0, ip, lsr #28 │ │ │ │ ldrsbeq ip, [r0], #-208 @ 0xffffff30 @ │ │ │ │ - strdeq fp, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq r4, r2, r4, lsl r4 │ │ │ │ - subseq r4, r2, r0, asr r4 │ │ │ │ + rsbeq fp, r3, r0, ror #5 │ │ │ │ + subseq r4, r2, r4, lsl #8 │ │ │ │ + subseq r4, r2, r0, asr #8 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #788] @ 2fea20 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -292560,26 +292560,26 @@ │ │ │ │ bl 1e3244 │ │ │ │ bl 1e3e20 │ │ │ │ bl 1e3d98 │ │ │ │ rsbseq ip, r0, r8, ror #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq ip, [r0], #-196 @ 0xffffff3c @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x0063b194 │ │ │ │ - rsbeq fp, r3, sp, ror #2 │ │ │ │ + rsbeq fp, r3, r4, lsl #3 │ │ │ │ + rsbeq fp, r3, sp, asr r1 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - subseq r4, r2, r4, asr #13 │ │ │ │ + ldrheq r4, [r2], #-100 @ 0xffffff9c │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ ldrsheq ip, [r0], #-176 @ 0xffffff50 @ │ │ │ │ - ldrdeq fp, [r3], #-3 @ │ │ │ │ - subseq r4, r2, r0, asr r6 │ │ │ │ - subseq r4, r2, ip, ror #10 │ │ │ │ + rsbeq fp, r3, r3, asr #1 │ │ │ │ + subseq r4, r2, r0, asr #12 │ │ │ │ + subseq r4, r2, ip, asr r5 │ │ │ │ ldr r0, [pc, #4] @ 2fea60 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r8, r9, r8, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r4, [pc, #312] @ 2febb4 │ │ │ │ ldr lr, [pc, #312] @ 2febb8 │ │ │ │ @@ -292639,42 +292639,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 2febd4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2feabc │ │ │ │ ldr r0, [pc, #60] @ 2febd8 │ │ │ │ mov r3, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2feabc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq ip, r0, r0, lsl #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r0, r0, ror #18 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r0, r8, lsr #18 │ │ │ │ andeq r3, r0, r0, ror #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r2, r4, lsr #16 │ │ │ │ - subseq r4, r2, r4, asr r8 │ │ │ │ + subseq r4, r2, r4, lsl r8 │ │ │ │ + subseq r4, r2, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #752] @ 2feee4 │ │ │ │ ldr r1, [pc, #752] @ 2feee8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -292826,26 +292826,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 2fef14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fec3c │ │ │ │ ldr r2, [pc, #132] @ 2fef18 │ │ │ │ ldr r3, [pc, #80] @ 2feee8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -292859,56 +292859,56 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 302cd0 │ │ │ │ ldr r0, [pc, #76] @ 2fef1c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fec3c │ │ │ │ rsbseq ip, r0, r8, lsl #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq ip, r0, r4, ror #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r0, ip, ror #14 │ │ │ │ rsbseq ip, r0, r8, lsr #14 │ │ │ │ rsbseq ip, r0, r0, lsr #13 │ │ │ │ rsbseq ip, r0, ip, ror #12 │ │ │ │ rsbseq ip, r0, r0, lsr r6 │ │ │ │ andeq r1, r0, r8, lsl #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r2, r8, lsr #11 │ │ │ │ + @ instruction: 0x00524598 │ │ │ │ rsbseq ip, r0, r8, ror #10 │ │ │ │ - subseq r4, r2, r4, lsr #11 │ │ │ │ + @ instruction: 0x00524594 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #232] @ 2ff020 │ │ │ │ ldr r2, [pc, #232] @ 2ff024 │ │ │ │ ldr r1, [pc, #232] @ 2ff028 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #200] @ 2ff02c │ │ │ │ ldr r1, [pc, #200] @ 2ff030 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #168] @ 2ff034 │ │ │ │ ldr r2, [pc, #168] @ 2ff038 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 2ff03c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -292919,43 +292919,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [pc, #112] @ 2ff048 │ │ │ │ ldr r1, [pc, #112] @ 2ff04c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sl, r3, r4, asr fp │ │ │ │ - ldrsbeq r9, [r0], #-192 @ 0xffffff40 │ │ │ │ - subseq r5, r8, r4, ror r7 │ │ │ │ - subseq r5, r1, r0, lsl #20 │ │ │ │ - subseq pc, r0, r0, lsl #18 │ │ │ │ + rsbeq sl, r3, r4, asr #22 │ │ │ │ + subseq r9, r0, r0, asr #25 │ │ │ │ + subseq r5, r8, r4, ror #14 │ │ │ │ + ldrsheq r5, [r1], #-144 @ 0xffffff70 │ │ │ │ + ldrsheq pc, [r0], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, ip, lsl r2 │ │ │ │ andeq r0, r0, r0, lsl #11 │ │ │ │ - subseq r4, r2, ip, lsl r5 │ │ │ │ + subseq r4, r2, ip, lsl #10 │ │ │ │ andcs r1, r0, r2, lsr #32 │ │ │ │ andeq r0, r0, ip, lsr #8 │ │ │ │ strheq r8, [r9], #-152 @ 0xffffff68 @ │ │ │ │ rsbeq r4, pc, ip, lsr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -292972,30 +292972,30 @@ │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r3 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ add sp, sp, #64 @ 0x40 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293016,30 +293016,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ add ip, sp, #32 │ │ │ │ add r4, sp, #48 @ 0x30 │ │ │ │ ldr r5, [sp, #100] @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r9, [sp, #52] @ 0x34 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -293062,15 +293062,15 @@ │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #468] @ 2ff3d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r9, [r5, #100] @ 0x64 │ │ │ │ add r8, sp, #26 │ │ │ │ mov r3, #640 @ 0x280 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #2 │ │ │ │ mov r7, #0 │ │ │ │ strh r3, [sp, #26] │ │ │ │ @@ -293107,26 +293107,26 @@ │ │ │ │ mov r3, sl │ │ │ │ mov sl, #32 │ │ │ │ mov r9, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #276] @ 2ff3dc │ │ │ │ add r2, r9, #152 @ 0x98 │ │ │ │ add r9, r4, #10496 @ 0x2900 │ │ │ │ add r9, r9, #24 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r3, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r5 │ │ │ │ bl 3529e8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ @@ -293148,22 +293148,22 @@ │ │ │ │ str ip, [r4, #2312] @ 0x908 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2304] @ 0x900 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r7 │ │ │ │ str r0, [r4, #2316] @ 0x90c │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #104] @ 2ff3f0 │ │ │ │ ldr r3, [pc, #60] @ 2ff3c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -293172,24 +293172,24 @@ │ │ │ │ ldr r2, [pc, #72] @ 2ff3f4 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 302e98 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq sl, r3, ip, asr #17 │ │ │ │ + strheq sl, [r3], #-140 @ 0xffffff74 @ │ │ │ │ rsbseq ip, r0, r0, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, r2, ip, asr #5 │ │ │ │ - ldrsbeq r4, [r2], #-40 @ 0xffffffd8 │ │ │ │ - subseq r4, r2, r0, ror #4 │ │ │ │ + ldrheq r4, [r2], #-44 @ 0xffffffd4 │ │ │ │ + subseq r4, r2, r8, asr #5 │ │ │ │ + subseq r4, r2, r0, asr r2 │ │ │ │ strdeq r8, [r9], #-108 @ 0xffffff94 @ │ │ │ │ - subseq r4, r2, ip, lsl r2 │ │ │ │ - subseq r9, r0, r0, ror #17 │ │ │ │ - subseq r5, r8, r4, lsl #7 │ │ │ │ + subseq r4, r2, ip, lsl #4 │ │ │ │ + ldrsbeq r9, [r0], #-128 @ 0xffffff80 │ │ │ │ + subseq r5, r8, r4, ror r3 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ @ instruction: 0xfffffdc4 │ │ │ │ rsbseq ip, r0, r4, ror r0 │ │ │ │ rsbseq ip, r1, r0, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -293200,22 +293200,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #1744 @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 302a90 │ │ │ │ - rsbeq sl, r3, r0, lsl #13 │ │ │ │ + rsbeq sl, r3, r0, ror r6 │ │ │ │ + @ instruction: 0x00524094 │ │ │ │ subseq r4, r2, r4, lsr #1 │ │ │ │ - ldrheq r4, [r2], #-4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #152] @ 2ff500 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -293223,25 +293223,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 2ff504 │ │ │ │ ldr r1, [pc, #136] @ 2ff508 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #116] @ 2ff50c │ │ │ │ ldr r1, [pc, #116] @ 2ff510 │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #84] @ 2ff514 │ │ │ │ ldr r2, [pc, #84] @ 2ff518 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -293252,55 +293252,55 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq sl, r3, ip, lsr #12 │ │ │ │ - subseq r4, r2, r8, asr #32 │ │ │ │ - subseq r4, r2, r4, asr r0 │ │ │ │ - subseq r9, r0, ip, ror r7 │ │ │ │ - subseq r5, r8, r0, lsr #4 │ │ │ │ - subseq r3, r2, r0, lsr #11 │ │ │ │ - ldrheq r1, [r2], #-252 @ 0xffffff04 │ │ │ │ + rsbeq sl, r3, ip, lsl r6 │ │ │ │ + subseq r4, r2, r8, lsr r0 │ │ │ │ + subseq r4, r2, r4, asr #32 │ │ │ │ + subseq r9, r0, ip, ror #14 │ │ │ │ + subseq r5, r8, r0, lsl r2 │ │ │ │ + @ instruction: 0x00523590 │ │ │ │ + subseq r1, r2, ip, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #100] @ 2ff598 │ │ │ │ ldr r2, [pc, #100] @ 2ff59c │ │ │ │ ldr r1, [pc, #100] @ 2ff5a0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #2304] @ 0x900 │ │ │ │ - bl 584fc4 │ │ │ │ + bl 584fb4 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r5, [r3, #1764] @ 0x6e4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 2ff588 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 4b1f9c │ │ │ │ - rsbeq sl, r3, ip, asr r5 │ │ │ │ + rsbeq sl, r3, ip, asr #10 │ │ │ │ + subseq r3, r2, r0, ror pc │ │ │ │ subseq r3, r2, r0, lsl #31 │ │ │ │ - @ instruction: 0x00523f90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1864] @ 2ffd04 │ │ │ │ ldr r1, [pc, #1864] @ 2ffd08 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -293420,25 +293420,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1372] @ 2ffd24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ff600 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 302d8c │ │ │ │ mov r1, #0 │ │ │ │ b 2ff6a0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -293450,15 +293450,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ b 2ff6a0 │ │ │ │ ldr r0, [pc, #1304] @ 2ffd28 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ff600 │ │ │ │ ldr r3, [pc, #1284] @ 2ffd2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ff7fc │ │ │ │ ldr r3, [pc, #1248] @ 2ffd1c │ │ │ │ @@ -293474,24 +293474,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ mov r1, r2 │ │ │ │ str r2, [r0, #4] │ │ │ │ str r2, [r0, #8] │ │ │ │ str r2, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1172] @ 2ffd30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ff7fc │ │ │ │ ldr r3, [pc, #1152] @ 2ffd2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ff654 │ │ │ │ @@ -293508,24 +293508,24 @@ │ │ │ │ mov r1, r2 │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1040] @ 2ffd34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r5, [r3, #44] @ 0x2c │ │ │ │ beq 2ff660 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -293541,23 +293541,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ stm sp, {r6, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 2ffd38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ff660 │ │ │ │ ldr r3, [pc, #888] @ 2ffd2c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 2ffbfc │ │ │ │ @@ -293575,23 +293575,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #784] @ 2ffd3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ beq 2ff710 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -293611,24 +293611,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #640] @ 2ffd40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8] │ │ │ │ orr r4, fp, r4, lsl #8 │ │ │ │ add fp, r5, #2 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, fp │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ @@ -293650,24 +293650,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 2ffd44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8] │ │ │ │ add r5, r5, #3 │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r6, r5 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r8, [r3, #44] @ 0x2c │ │ │ │ orr r4, r4, r9, lsl #16 │ │ │ │ @@ -293689,23 +293689,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 2ffd48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ff728 │ │ │ │ add r3, r6, r9 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ ldrb r4, [r3, #44] @ 0x2c │ │ │ │ b 2ffa48 │ │ │ │ add r5, r5, #3 │ │ │ │ add r3, r6, r5 │ │ │ │ @@ -293720,84 +293720,84 @@ │ │ │ │ ldrb r9, [r3, #44] @ 0x2c │ │ │ │ b 2ffae4 │ │ │ │ ldr r0, [pc, #264] @ 2ffd4c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ff7fc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #236] @ 2ffd50 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ff660 │ │ │ │ ldr r0, [pc, #212] @ 2ffd54 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ff928 │ │ │ │ ldr r0, [pc, #188] @ 2ffd58 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ffac4 │ │ │ │ ldr r0, [pc, #164] @ 2ffd5c │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ffa30 │ │ │ │ ldr r0, [pc, #140] @ 2ffd60 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ff728 │ │ │ │ ldr r0, [pc, #116] @ 2ffd64 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ffb60 │ │ │ │ rsbseq fp, r0, r0, asr #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r0, r0, lsr #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq fp, r0, r4, asr sp │ │ │ │ andeq r4, r0, r4, lsl r7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r2, r4, lsr sp │ │ │ │ - subseq r3, r2, r8, lsr #26 │ │ │ │ + subseq r3, r2, r4, lsr #26 │ │ │ │ + subseq r3, r2, r8, lsl sp │ │ │ │ andeq r1, r0, ip, lsr #8 │ │ │ │ - ldrsbeq r3, [r2], #-196 @ 0xffffff3c │ │ │ │ - subseq r3, r2, ip, asr #24 │ │ │ │ - subseq r3, r2, ip, asr #23 │ │ │ │ - subseq r3, r2, r4, asr #22 │ │ │ │ - ldrheq r3, [r2], #-160 @ 0xffffff60 │ │ │ │ - subseq r3, r2, r4, lsl sl │ │ │ │ - subseq r3, r2, ip, ror r9 │ │ │ │ + subseq r3, r2, r4, asr #25 │ │ │ │ + subseq r3, r2, ip, lsr ip │ │ │ │ + ldrheq r3, [r2], #-188 @ 0xffffff44 │ │ │ │ + subseq r3, r2, r4, lsr fp │ │ │ │ + subseq r3, r2, r0, lsr #21 │ │ │ │ + subseq r3, r2, r4, lsl #20 │ │ │ │ subseq r3, r2, ip, ror #18 │ │ │ │ - subseq r3, r2, r4, asr #18 │ │ │ │ - subseq r3, r2, r0, lsr r9 │ │ │ │ - subseq r3, r2, r4, lsl r9 │ │ │ │ - ldrsheq r3, [r2], #-136 @ 0xffffff78 │ │ │ │ - ldrsbeq r3, [r2], #-132 @ 0xffffff7c │ │ │ │ - subseq r3, r2, r0, asr #17 │ │ │ │ + subseq r3, r2, ip, asr r9 │ │ │ │ + subseq r3, r2, r4, lsr r9 │ │ │ │ + subseq r3, r2, r0, lsr #18 │ │ │ │ + subseq r3, r2, r4, lsl #18 │ │ │ │ + subseq r3, r2, r8, ror #17 │ │ │ │ + subseq r3, r2, r4, asr #17 │ │ │ │ + ldrheq r3, [r2], #-128 @ 0xffffff80 │ │ │ │ sub r0, r1, #2 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -293846,15 +293846,15 @@ │ │ │ │ orrne r3, r3, #128 @ 0x80 │ │ │ │ strhne r3, [r5, #60] @ 0x3c │ │ │ │ cmp r8, r4 │ │ │ │ bne 2ffea8 │ │ │ │ add r6, r6, #8192 @ 0x2000 │ │ │ │ ldr r0, [r6, #560] @ 0x230 │ │ │ │ mov r1, r4 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldr r2, [pc, #472] @ 30002c │ │ │ │ ldr r3, [pc, #456] @ 300020 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [r5, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -293897,23 +293897,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 300040 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ffe3c │ │ │ │ ldr r2, [pc, #236] @ 300030 │ │ │ │ bic r1, r1, #128 @ 0x80 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ orr r1, r1, #64 @ 0x40 │ │ │ │ strh r1, [r5, #68] @ 0x44 │ │ │ │ strh r3, [r5, #60] @ 0x3c │ │ │ │ @@ -293941,50 +293941,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 300048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fff64 │ │ │ │ ldr r0, [pc, #92] @ 30004c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2ffe3c │ │ │ │ ldr r0, [pc, #68] @ 300050 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 2fff64 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq fp, r0, r8, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ rsbseq fp, r0, r4, lsl r6 │ │ │ │ rsbseq fp, r0, r8, lsr #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, asr r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r3, [r2], #-96 @ 0xffffffa0 │ │ │ │ + subseq r3, r2, r0, ror #13 │ │ │ │ andeq r4, r0, r0, lsr r2 │ │ │ │ - subseq r3, r2, r8, lsl #12 │ │ │ │ - subseq r3, r2, ip, asr r6 │ │ │ │ - ldrsheq r3, [r2], #-92 @ 0xffffffa4 │ │ │ │ + ldrsheq r3, [r2], #-88 @ 0xffffffa8 │ │ │ │ + subseq r3, r2, ip, asr #12 │ │ │ │ + subseq r3, r2, ip, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #472] @ 300244 │ │ │ │ ldr r1, [pc, #472] @ 300248 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -294086,43 +294086,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 300274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3000a4 │ │ │ │ ldr r0, [pc, #68] @ 300278 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3000a4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0070b390 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq fp, r0, r0, ror r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r5, lsl r1 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ rsbeq r1, r2, #3 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ rsbseq fp, r0, r4, lsl #5 │ │ │ │ andeq r1, r0, r0, asr #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subseq r3, r2, r4, asr #8 │ │ │ │ subseq r3, r2, r4, asr r4 │ │ │ │ - subseq r3, r2, r4, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #268] @ 3003a0 │ │ │ │ and r4, r1, #127 @ 0x7f │ │ │ │ cmp r4, #22 │ │ │ │ @@ -294186,20 +294186,20 @@ │ │ │ │ b 300318 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r2, r3, #16 │ │ │ │ b 300318 │ │ │ │ ldr r0, [pc, #20] @ 3003ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 300378 │ │ │ │ rsbseq fp, r0, r4, ror #2 │ │ │ │ strdeq r0, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r3, r2, r8, lsl r3 │ │ │ │ + subseq r3, r2, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ cmp r1, #17 │ │ │ │ mov r4, r0 │ │ │ │ moveq r1, #2 │ │ │ │ @@ -295190,15 +295190,15 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #8 │ │ │ │ bne 301470 │ │ │ │ mov r0, r4 │ │ │ │ bl 2ffd7c │ │ │ │ ldrh r3, [r5, #60] @ 0x3c │ │ │ │ tst r3, #4 │ │ │ │ @@ -295224,15 +295224,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ lsl r3, r0, #5 │ │ │ │ adds ip, r3, r0 │ │ │ │ lsl r3, r1, #5 │ │ │ │ orr r3, r3, r0, lsr #27 │ │ │ │ adc r1, r1, r3 │ │ │ │ add r3, r4, #4480 @ 0x1180 │ │ │ │ ldr lr, [r3] │ │ │ │ @@ -295244,15 +295244,15 @@ │ │ │ │ orreq r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ beq 30147c │ │ │ │ str ip, [r3] │ │ │ │ str r1, [r3, #4] │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r5, #20] │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldrh r3, [r5, #70] @ 0x46 │ │ │ │ tst r3, #1 │ │ │ │ ldrheq r3, [r5, #152] @ 0x98 │ │ │ │ movne r2, #1966080 @ 0x1e0000 │ │ │ │ subeq r2, r3, r3, lsl #4 │ │ │ │ movne r3, #0 │ │ │ │ lsleq r2, r2, #1 │ │ │ │ @@ -295263,15 +295263,15 @@ │ │ │ │ cmp r0, r2 │ │ │ │ sbcs ip, r1, r3 │ │ │ │ blt 301464 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ mov r0, r4 │ │ │ │ bl 300688 │ │ │ │ b 301358 │ │ │ │ ldrh r3, [r5, #152] @ 0x98 │ │ │ │ subs r3, r3, lr │ │ │ │ rsc r0, r0, #0 │ │ │ │ adds r3, r3, ip │ │ │ │ @@ -295604,25 +295604,25 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r8, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 301be4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 301724 │ │ │ │ ldr r2, [pc, #484] @ 301be8 │ │ │ │ ldr r2, [r5, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -295643,27 +295643,27 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #16] │ │ │ │ stmib sp, {r8, r9} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 301bec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 301868 │ │ │ │ ldr r3, [pc, #340] @ 301bf0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3017c8 │ │ │ │ ldr r3, [pc, #300] @ 301bdc │ │ │ │ @@ -295679,24 +295679,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 301bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3017c8 │ │ │ │ ldr r3, [pc, #204] @ 301bf0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 301938 │ │ │ │ @@ -295706,57 +295706,57 @@ │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ bne 301abc │ │ │ │ b 301938 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #164] @ 301bf8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r2, [r6, #62] @ 0x3e │ │ │ │ ldrh r3, [r6, #64] @ 0x40 │ │ │ │ orr r2, r2, r3, lsl #16 │ │ │ │ b 301724 │ │ │ │ ldr r0, [pc, #136] @ 301bfc │ │ │ │ stm sp, {r3, sl, fp} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 301868 │ │ │ │ ldr r0, [pc, #108] @ 301c00 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [fp] │ │ │ │ b 3017c8 │ │ │ │ rsbseq r9, r0, ip, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r8, [r3], #-88 @ 0xffffffa8 @ │ │ │ │ + rsbeq r8, r3, r8, asr #11 │ │ │ │ rsbseq r9, r0, r4, lsl #30 │ │ │ │ andeq pc, r0, pc, ror #10 │ │ │ │ rsbseq r9, r0, r8, lsr #29 │ │ │ │ @ instruction: 0xffeefd3d │ │ │ │ rsbseq r9, r0, r0, lsr #27 │ │ │ │ andeq r0, r0, sl, ror #4 │ │ │ │ muleq r0, r5, sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r0, ror #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r1, r2, r4, ror #25 │ │ │ │ + ldrsbeq r1, [r2], #-196 @ 0xffffff3c │ │ │ │ muleq r0, r8, r1 │ │ │ │ - ldrsheq r1, [r2], #-192 @ 0xffffff40 │ │ │ │ + subseq r1, r2, r0, ror #25 │ │ │ │ muleq r0, r0, fp │ │ │ │ - subseq r1, r2, r0, lsl ip │ │ │ │ - subseq r1, r2, r4, lsr #23 │ │ │ │ - subseq r1, r2, ip, asr #24 │ │ │ │ - ldrheq r1, [r2], #-188 @ 0xffffff44 │ │ │ │ + subseq r1, r2, r0, lsl #24 │ │ │ │ + @ instruction: 0x00521b94 │ │ │ │ + subseq r1, r2, ip, lsr ip │ │ │ │ + subseq r1, r2, ip, lsr #23 │ │ │ │ │ │ │ │ 00301c04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov fp, r2 │ │ │ │ @@ -296627,19 +296627,19 @@ │ │ │ │ blx r1 │ │ │ │ mov sl, #2 │ │ │ │ ldrh r3, [r9] │ │ │ │ b 3021a4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r9, [r0], #-120 @ 0xffffff88 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r7, r3, r4, ror lr │ │ │ │ + rsbeq r7, r3, r4, ror #28 │ │ │ │ ldrheq r9, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ - strheq r7, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + rsbeq r7, r3, r0, lsr #23 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - @ instruction: 0x00637598 │ │ │ │ + rsbeq r7, r3, r8, lsl #11 │ │ │ │ │ │ │ │ 003029c8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -296834,15 +296834,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 302ca4 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 302c14 │ │ │ │ - rsbeq r6, r3, r5, asr #30 │ │ │ │ + rsbeq r6, r3, r5, lsr pc │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 00302cd0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -296952,15 +296952,15 @@ │ │ │ │ tst r1, #96 @ 0x60 │ │ │ │ bne 302e6c │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ add r3, r3, #12 │ │ │ │ add r3, r5, r3, lsl #1 │ │ │ │ ldrh r4, [r3, #4] │ │ │ │ b 302ddc │ │ │ │ - rsbeq r6, r3, r4, lsl #27 │ │ │ │ + rsbeq r6, r3, r4, ror sp │ │ │ │ andeq r0, r0, pc, ror r1 │ │ │ │ │ │ │ │ 00302e98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -296976,21 +296976,21 @@ │ │ │ │ stmib sp, {r3, r6} │ │ │ │ mov r3, #1 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r8, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ str r8, [r5, #20] │ │ │ │ add r8, r6, #4 │ │ │ │ mov r0, r8 │ │ │ │ bl 4b16c8 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ add r3, r7, #88 @ 0x58 │ │ │ │ mov r1, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #20] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ @@ -297178,15 +297178,15 @@ │ │ │ │ ldr lr, [lr, #2656] @ 0xa60 │ │ │ │ ands lr, lr, ip, lsr #2 │ │ │ │ mov ip, #0 │ │ │ │ popeq {pc} @ (ldreq pc, [sp], #4) │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ bx r3 │ │ │ │ rsbeq r4, r9, r0, ror sl │ │ │ │ - rsbeq r6, r3, r0, lsl pc │ │ │ │ + rsbeq r6, r3, r0, lsl #30 │ │ │ │ lsr r1, r2, #2 │ │ │ │ ldr r3, [pc, #148] @ 3032b4 │ │ │ │ lsl r1, r1, #17 │ │ │ │ add r3, pc, r3 │ │ │ │ lsr r1, r1, #17 │ │ │ │ ldr r2, [r3, r1, lsl #2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -297220,15 +297220,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ rsbeq r4, fp, r4, lsl #20 │ │ │ │ - strheq r6, [r3], #-224 @ 0xffffff20 @ │ │ │ │ + rsbeq r6, r3, r0, lsr #29 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ sub r0, r1, #1 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ @@ -297261,15 +297261,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ ldr r9, [pc, #160] @ 303408 │ │ │ │ ldr r8, [pc, #160] @ 30340c │ │ │ │ add r4, r5, #52 @ 0x34 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, r5, #88 @ 0x58 │ │ │ │ add r7, sp, #8 │ │ │ │ @@ -297280,15 +297280,15 @@ │ │ │ │ bl 1e2e54 │ │ │ │ ldr r3, [r4] │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #12 │ │ │ │ stm sp, {r3, r9} │ │ │ │ str r8, [sp, #36] @ 0x24 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ cmp r4, r5 │ │ │ │ bne 303380 │ │ │ │ ldr r2, [pc, #84] @ 303410 │ │ │ │ ldr r3, [pc, #68] @ 303404 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -297304,15 +297304,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r8, r0, r0, asr #1 │ │ │ │ rsbeq r4, r9, ip, asr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r0, r2, r4, ror #9 │ │ │ │ + ldrsbeq r0, [r2], #-68 @ 0xffffffbc │ │ │ │ andeq r0, r0, ip, asr #4 │ │ │ │ rsbseq r8, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -297361,19 +297361,19 @@ │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2648] @ 0xa58 │ │ │ │ strb r7, [r4, #2644] @ 0xa54 │ │ │ │ ldr r8, [r4, #2640] @ 0xa50 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ adds r2, r0, #1 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7e4f80 │ │ │ │ + bl 7e4f70 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r3, #2112] @ 0x840 │ │ │ │ add r5, r5, #137216 @ 0x21800 │ │ │ │ lsr r3, r3, r7 │ │ │ │ and r3, r3, r7 │ │ │ │ eor r3, r3, r7 │ │ │ │ str r3, [r6, #4] │ │ │ │ @@ -297405,22 +297405,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ str r3, [r6, #4] │ │ │ │ mov r0, r7 │ │ │ │ ldr r5, [r4, #2636] @ 0xa4c │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #24] @ 3035c0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4f80 │ │ │ │ + bl 7e4f70 │ │ │ │ b 303534 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #316] @ 303718 │ │ │ │ @@ -297430,45 +297430,45 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #280] @ 303724 │ │ │ │ ldr r1, [pc, #280] @ 303728 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r5, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #248] @ 30372c │ │ │ │ ldr r1, [pc, #248] @ 303730 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r9, r0 │ │ │ │ add r0, r5, #36 @ 0x24 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #216] @ 303734 │ │ │ │ ldr r1, [pc, #216] @ 303738 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #184] @ 30373c │ │ │ │ ldr r2, [pc, #184] @ 303740 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #176] @ 303744 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -297499,31 +297499,31 @@ │ │ │ │ str r0, [r6, #56] @ 0x38 │ │ │ │ mov r2, #5 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [r6, #48] @ 0x30 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 580a98 │ │ │ │ - rsbeq r6, r3, r4, ror r9 │ │ │ │ - subseq r5, r0, r4, lsr #12 │ │ │ │ - subseq r1, r8, r8, asr #1 │ │ │ │ - subseq r5, r0, r8, lsr #12 │ │ │ │ - subseq r5, r0, r0, asr #12 │ │ │ │ - subseq r1, r1, r4, lsr r3 │ │ │ │ - subseq fp, r0, r4, lsr r2 │ │ │ │ - ldrsheq r0, [r2], #-28 @ 0xffffffe4 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r6, r3, r4, ror #18 │ │ │ │ + subseq r5, r0, r4, lsl r6 │ │ │ │ + ldrheq r1, [r8], #-8 │ │ │ │ + subseq r5, r0, r8, lsl r6 │ │ │ │ + subseq r5, r0, r0, lsr r6 │ │ │ │ + subseq r1, r1, r4, lsr #6 │ │ │ │ + subseq fp, r0, r4, lsr #4 │ │ │ │ subseq r0, r2, ip, ror #3 │ │ │ │ + ldrsbeq r0, [r2], #-28 @ 0xffffffe4 │ │ │ │ andeq r0, r0, ip, asr r5 │ │ │ │ andeq r1, r0, r4, lsr #13 │ │ │ │ andeq r0, r0, r8, ror #30 │ │ │ │ - subseq r0, r2, r8, asr #3 │ │ │ │ + ldrheq r0, [r2], #-24 @ 0xffffffe8 │ │ │ │ rsbeq r0, pc, r8, lsl r6 @ │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - @ instruction: 0x00520194 │ │ │ │ + subseq r0, r2, r4, lsl #3 │ │ │ │ rsbeq r4, r9, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r3, r1, #1536 @ 0x600 │ │ │ │ add r3, r3, #14 │ │ │ │ @@ -297690,15 +297690,15 @@ │ │ │ │ b 303980 │ │ │ │ add r2, r6, #20480 @ 0x5000 │ │ │ │ ldr r3, [r2, #2348] @ 0x92c │ │ │ │ cmn r3, #1 │ │ │ │ addne r3, r3, #1 │ │ │ │ strne r3, [r2, #2348] @ 0x92c │ │ │ │ b 3039d0 │ │ │ │ - rsbeq r6, r3, r4, lsl #11 │ │ │ │ + rsbeq r6, r3, r4, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ mov r5, r0 │ │ │ │ str r2, [r3, #2360] @ 0x938 │ │ │ │ @@ -297711,23 +297711,23 @@ │ │ │ │ add r5, r5, #200704 @ 0x31000 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, #1 │ │ │ │ add r4, r4, r0 │ │ │ │ str r2, [r3, #2296] @ 0x8f8 │ │ │ │ str r4, [r3, #2300] @ 0x8fc │ │ │ │ ldr r4, [r5, #2652] @ 0xa5c │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #24] @ 303a88 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ adds r2, r0, #1000 @ 0x3e8 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ add r0, r0, #200704 @ 0x31000 │ │ │ │ and r1, r2, #119 @ 0x77 │ │ │ │ tst r2, #2 │ │ │ │ ldr r3, [r0, #2632] @ 0xa48 │ │ │ │ str r1, [r0, #2632] @ 0xa48 │ │ │ │ mov ip, #0 │ │ │ │ @@ -297831,28 +297831,28 @@ │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #748] @ 303f24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #728] @ 303f28 │ │ │ │ ldr r1, [pc, #728] @ 303f2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ ldr r7, [pc, #716] @ 303f30 │ │ │ │ add r8, sp, #20 │ │ │ │ add r7, pc, r7 │ │ │ │ mov fp, r0 │ │ │ │ add r0, r4, #100 @ 0x64 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, sl │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #688] @ 303f34 │ │ │ │ ldr r3, [pc, #688] @ 303f38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sl, #852] @ 0x354 │ │ │ │ ldr r2, [sl, #100] @ 0x64 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #1 │ │ │ │ @@ -297873,32 +297873,32 @@ │ │ │ │ ldm ip, {r0, r1, r2, r3} │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ stm lr, {r0, r1, r2, r3} │ │ │ │ add r2, r7, #140 @ 0x8c │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 543210 │ │ │ │ + bl 543204 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, r4 │ │ │ │ add r2, r4, #4 │ │ │ │ ldr r4, [r8, #4]! │ │ │ │ mov r0, r6 │ │ │ │ sub r1, r4, #4 │ │ │ │ sub r1, r1, r3 │ │ │ │ stm sp, {r1, r7} │ │ │ │ mov r3, #0 │ │ │ │ - bl 543210 │ │ │ │ + bl 543204 │ │ │ │ cmp r4, #131072 @ 0x20000 │ │ │ │ bne 303d10 │ │ │ │ ldr r2, [pc, #504] @ 303f3c │ │ │ │ ldr r3, [pc, #504] @ 303f40 │ │ │ │ add r4, r5, #6016 @ 0x1780 │ │ │ │ add r4, r4, #16 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -297907,15 +297907,15 @@ │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r4 │ │ │ │ add r2, r2, #188 @ 0xbc │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sl │ │ │ │ bl 3529e8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #1 │ │ │ │ @@ -297924,34 +297924,34 @@ │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 3529e8 │ │ │ │ ldr r6, [pc, #404] @ 303f44 │ │ │ │ mov r0, r4 │ │ │ │ bl 4b16c8 │ │ │ │ mov r0, sl │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r2, [pc, #384] @ 303f48 │ │ │ │ ldr r1, [pc, #384] @ 303f4c │ │ │ │ add r3, r6, #140 @ 0x8c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ add r1, r6, #164 @ 0xa4 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ add fp, fp, #88 @ 0x58 │ │ │ │ ldrh r3, [r0, #110] @ 0x6e │ │ │ │ add r0, r5, #137216 @ 0x21800 │ │ │ │ add r0, r0, #120 @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ bl 3072f0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r3, [fp, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #300] @ 303f50 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -297967,39 +297967,39 @@ │ │ │ │ add ip, pc, ip │ │ │ │ stm sp, {r7, ip} │ │ │ │ mov r2, #1 │ │ │ │ mov r1, #0 │ │ │ │ add r4, r5, #200704 @ 0x31000 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ str r6, [r4, #2636] @ 0xa4c │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ ldr r3, [pc, #224] @ 303f5c │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r3 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ str r6, [r4, #2640] @ 0xa50 │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ ldr r3, [pc, #180] @ 303f60 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [pc, #152] @ 303f58 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ ldr r2, [pc, #148] @ 303f64 │ │ │ │ ldr r3, [pc, #72] @ 303f1c │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [r4, #2652] @ 0xa5c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -298011,29 +298011,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r6, r3, ip, asr r3 │ │ │ │ + rsbeq r6, r3, ip, asr #6 │ │ │ │ rsbseq r7, r0, r4, ror #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, r0, r4, ror #31 │ │ │ │ - subseq r0, r8, r4, lsl #21 │ │ │ │ - subseq pc, r1, ip, lsl #24 │ │ │ │ + ldrsbeq r4, [r0], #-244 @ 0xffffff0c │ │ │ │ + subseq r0, r8, r4, ror sl │ │ │ │ ldrsheq pc, [r1], #-188 @ 0xffffff44 @ │ │ │ │ + subseq pc, r1, ip, ror #23 │ │ │ │ rsbeq r3, r9, r8, lsr #28 │ │ │ │ muleq r0, ip, r8 │ │ │ │ - subseq pc, r1, r4, lsl #24 │ │ │ │ + ldrsheq pc, [r1], #-180 @ 0xffffff4c @ │ │ │ │ rsbeq r3, r9, ip, lsr sp │ │ │ │ - subseq pc, r1, r4, asr fp @ │ │ │ │ - rsbeq r6, r3, r0, lsr #3 │ │ │ │ - @ instruction: 0x00510b9c │ │ │ │ - @ instruction: 0x0050aa9c │ │ │ │ + subseq pc, r1, r4, asr #22 │ │ │ │ + @ instruction: 0x00636190 │ │ │ │ + subseq r0, r1, ip, lsl #23 │ │ │ │ + subseq sl, r0, ip, lsl #21 │ │ │ │ rsbseq r7, r1, r0, lsr #24 │ │ │ │ andeq r0, r0, r0, asr #25 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r0, lsr #29 │ │ │ │ @ instruction: 0xfffff97c │ │ │ │ rsbseq r7, r0, ip, lsr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -298365,24 +298365,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #132] @ 304510 │ │ │ │ ldr r1, [pc, #132] @ 304514 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #112] @ 304518 │ │ │ │ ldr r1, [pc, #112] @ 30451c │ │ │ │ add r4, r4, #92 @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #84] @ 304520 │ │ │ │ ldr r2, [pc, #84] @ 304524 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -298393,21 +298393,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r5, r3, r4, ror #21 │ │ │ │ - ldrsbeq pc, [r1], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrheq pc, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ - subseq r4, r0, ip, ror #14 │ │ │ │ - subseq r0, r8, ip, lsl #4 │ │ │ │ - @ instruction: 0x0051e594 │ │ │ │ - ldrheq ip, [r1], #-240 @ 0xffffff10 │ │ │ │ + ldrdeq r5, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + subseq pc, r1, r0, asr #7 │ │ │ │ + subseq pc, r1, ip, lsr #7 │ │ │ │ + subseq r4, r0, ip, asr r7 │ │ │ │ + ldrsheq r0, [r8], #-28 @ 0xffffffe4 │ │ │ │ + subseq lr, r1, r4, lsl #11 │ │ │ │ + subseq ip, r1, r0, lsr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r3 │ │ │ │ ldr r3, [pc, #180] @ 3045f8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -298418,15 +298418,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 354134 │ │ │ │ cmp r5, #4 │ │ │ │ @@ -298452,62 +298452,62 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [r8, #1744] @ 0x6d0 │ │ │ │ bl 4b1ed0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 4b261c │ │ │ │ - rsbeq r5, r3, ip, lsl #20 │ │ │ │ + strdeq r5, [r3], #-156 @ 0xffffff64 @ │ │ │ │ + subseq pc, r1, r0, ror #5 │ │ │ │ ldrsheq pc, [r1], #-32 @ 0xffffffe0 @ │ │ │ │ - subseq pc, r1, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 3046ac │ │ │ │ ldr r2, [pc, #144] @ 3046b0 │ │ │ │ ldr r1, [pc, #144] @ 3046b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r5, r0, #200704 @ 0x31000 │ │ │ │ ldr r6, [r5, #2636] @ 0xa4c │ │ │ │ mov r4, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 304664 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e136c │ │ │ │ ldr r6, [r5, #2640] @ 0xa50 │ │ │ │ cmp r6, #0 │ │ │ │ beq 304680 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e136c │ │ │ │ ldr r5, [r5, #2652] @ 0xa5c │ │ │ │ cmp r5, #0 │ │ │ │ beq 30469c │ │ │ │ mov r0, r5 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #1744] @ 0x6d0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4b1f9c │ │ │ │ - rsbeq r5, r3, ip, lsr r9 │ │ │ │ - subseq pc, r1, r0, lsr r2 @ │ │ │ │ + rsbeq r5, r3, ip, lsr #18 │ │ │ │ subseq pc, r1, r0, lsr #4 │ │ │ │ + subseq pc, r1, r0, lsl r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #368] @ 304840 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #364] @ 304844 │ │ │ │ @@ -298516,15 +298516,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ ldr r3, [r2, #2312] @ 0x908 │ │ │ │ add r6, r5, #200704 @ 0x31000 │ │ │ │ str r4, [r2, #2296] @ 0x8f8 │ │ │ │ str r4, [r2, #2304] @ 0x900 │ │ │ │ ands r4, r4, r3 │ │ │ │ ldrb r3, [r6, #2645] @ 0xa55 │ │ │ │ @@ -298579,36 +298579,36 @@ │ │ │ │ moveq r9, r3 │ │ │ │ beq 3047e8 │ │ │ │ cmp r9, r3 │ │ │ │ movcs r9, r3 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #2644] @ 0xa54 │ │ │ │ ldr r4, [r6, #2640] @ 0xa50 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ cmp r9, #500 @ 0x1f4 │ │ │ │ movcc r9, #500 @ 0x1f4 │ │ │ │ lsl r2, r9, #8 │ │ │ │ mov r5, #0 │ │ │ │ adds r2, r2, r0 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e4f80 │ │ │ │ + bl 7e4f70 │ │ │ │ str r5, [r6, #2648] @ 0xa58 │ │ │ │ b 304738 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r5, r3, r4, lsl #17 │ │ │ │ - subseq r0, r1, r4, lsl #5 │ │ │ │ - subseq sl, r0, r0, lsl #3 │ │ │ │ + rsbeq r5, r3, r4, ror r8 │ │ │ │ + subseq r0, r1, r4, ror r2 │ │ │ │ + subseq sl, r0, r0, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #328] @ 3049ac │ │ │ │ ldr ip, [pc, #328] @ 3049b0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -298672,41 +298672,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3049cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30489c │ │ │ │ ldr r0, [pc, #56] @ 3049d0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30489c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00706b98 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r0, r8, ror fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r6, r0, r4, lsr fp │ │ │ │ andeq r1, r0, r4, lsr r2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq lr, r1, r8, lsr #30 │ │ │ │ - subseq lr, r1, r8, ror pc │ │ │ │ + subseq lr, r1, r8, lsl pc │ │ │ │ + subseq lr, r1, r8, ror #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ bl 4b1f00 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ @@ -298893,16 +298893,16 @@ │ │ │ │ b 304bf8 │ │ │ │ add r3, r3, #68608 @ 0x10c00 │ │ │ │ add r3, r3, #28 │ │ │ │ lsl r1, r3, #1 │ │ │ │ strh r2, [r0, r1] │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ b 304bf8 │ │ │ │ - rsbeq r5, r3, r8, lsl r3 │ │ │ │ - ldrdeq r5, [r3], #-36 @ 0xffffffdc @ │ │ │ │ + rsbeq r5, r3, r8, lsl #6 │ │ │ │ + rsbeq r5, r3, r4, asr #5 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r1, [r3, #2312] @ 0x908 │ │ │ │ orr r2, r1, r2 │ │ │ │ str r2, [r3, #2312] @ 0x908 │ │ │ │ ldr r1, [r3, #2296] @ 0x8f8 │ │ │ │ b 3046b8 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ @@ -298933,35 +298933,35 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r6, #100 @ 0x64 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add ip, r6, #336 @ 0x150 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #154 @ 0x9a │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ add r5, r4, #200704 @ 0x31000 │ │ │ │ mov r7, #0 │ │ │ │ add sl, r4, #137216 @ 0x21800 │ │ │ │ add r9, r4, #1744 @ 0x6d0 │ │ │ │ add r9, r9, #4 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r5, #2636] @ 0xa4c │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ ldr r0, [r5, #2640] @ 0xa50 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ ldr r0, [r5, #2652] @ 0xa5c │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ add r3, r5, #2640 @ 0xa50 │ │ │ │ strh r7, [r3, #4] │ │ │ │ mov r2, #22 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sl, #98 @ 0x62 │ │ │ │ str r7, [r5, #2648] @ 0xa58 │ │ │ │ bl 1e2e54 │ │ │ │ @@ -299019,18 +299019,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq r5, r3, r4, lsl #4 │ │ │ │ - ldrsheq lr, [r1], #-172 @ 0xffffff54 │ │ │ │ + strdeq r5, [r3], #-20 @ 0xffffffec @ │ │ │ │ subseq lr, r1, ip, ror #21 │ │ │ │ - strheq sp, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + ldrsbeq lr, [r1], #-172 @ 0xffffff54 │ │ │ │ + rsbeq sp, r3, ip, lsr #5 │ │ │ │ andeq r5, r0, r4, lsr #16 │ │ │ │ andeq r0, r1, ip, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r3, [pc, #1860] @ 305648 │ │ │ │ @@ -299055,15 +299055,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldrh ip, [r5, #80] @ 0x50 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r5, #80] @ 0x50 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ add r2, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #152] @ 0x98 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldr r3, [r2, #3128] @ 0xc38 │ │ │ │ @@ -299117,15 +299117,15 @@ │ │ │ │ adc r8, r3, #0 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp, #84] @ 0x54 │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ mov r0, #16 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ @@ -299134,23 +299134,23 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp, #52] @ 0x34 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [pc, #1468] @ 305668 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r1, [pc, #1432] @ 30566c │ │ │ │ ldr r2, [lr, #2648] @ 0xa58 │ │ │ │ and ip, r3, #-2147483648 @ 0x80000000 │ │ │ │ orr r2, r2, ip │ │ │ │ lsl r8, r3, #16 │ │ │ │ @@ -299251,15 +299251,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add fp, fp, #520 @ 0x208 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #1 │ │ │ │ add r5, fp, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -299269,15 +299269,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldrh r3, [sl] │ │ │ │ ldrb r2, [r2, #2608] @ 0xa30 │ │ │ │ add r5, r3, r4 │ │ │ │ cmp r5, r2 │ │ │ │ bcc 3052e0 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -299315,15 +299315,15 @@ │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb sl, [sp, #132] @ 0x84 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ add r1, r0, #137216 @ 0x21800 │ │ │ │ add r1, r1, #520 @ 0x208 │ │ │ │ add r1, r1, fp │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ @@ -299334,15 +299334,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r2, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrh r3, [r9] │ │ │ │ add r3, r3, r8 │ │ │ │ strh r3, [r9] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 305430 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ @@ -299372,15 +299372,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ tst r3, #402653184 @ 0x18000000 │ │ │ │ mov r4, r0 │ │ │ │ beq 3054f4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ @@ -299391,15 +299391,15 @@ │ │ │ │ ldr r6, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #140] @ 0x8c │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ @@ -299408,15 +299408,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add r1, sp, #164 @ 0xa4 │ │ │ │ mov r4, #4 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [r1, #72] @ 0x48 │ │ │ │ ldr r2, [r1, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -299496,27 +299496,27 @@ │ │ │ │ add r1, r3, #202752 @ 0x31800 │ │ │ │ add r1, r1, #528 @ 0x210 │ │ │ │ bl 307678 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strb r6, [r3, #2661] @ 0xa65 │ │ │ │ b 305430 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, r3, r4, asr r0 │ │ │ │ + rsbeq r5, r3, r4, asr #32 │ │ │ │ rsbseq r6, r0, r4, ror #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq pc, r0, r8, lsl sl @ │ │ │ │ - subseq r9, r0, r4, lsl r9 │ │ │ │ - rsbeq r4, r3, ip, lsr #31 │ │ │ │ + subseq pc, r0, r8, lsl #20 │ │ │ │ + subseq r9, r0, r4, lsl #18 │ │ │ │ + @ instruction: 0x00634f9c │ │ │ │ andeq r1, r2, r2, lsl #20 │ │ │ │ - subseq pc, r0, ip, lsl #19 │ │ │ │ - subseq r9, r0, r0, asr #15 │ │ │ │ + subseq pc, r0, ip, ror r9 @ │ │ │ │ + ldrheq r9, [r0], #-112 @ 0xffffff90 │ │ │ │ andscs r0, r0, r0 │ │ │ │ - rsbeq r4, r3, r0, lsr #22 │ │ │ │ - subseq pc, r0, r8, lsl r5 @ │ │ │ │ - subseq r9, r0, r8, lsl r4 │ │ │ │ + rsbeq r4, r3, r0, lsl fp │ │ │ │ + subseq pc, r0, r8, lsl #10 │ │ │ │ + subseq r9, r0, r8, lsl #8 │ │ │ │ rsbseq r5, r0, ip, lsr #29 │ │ │ │ add r1, r1, #1536 @ 0x600 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, r1, #14 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r3, r0, #135168 @ 0x21000 │ │ │ │ str r2, [r0, r1, lsl #2] │ │ │ │ @@ -299572,15 +299572,15 @@ │ │ │ │ add r3, r4, #16384 @ 0x4000 │ │ │ │ ldr r2, [r3, #72] @ 0x48 │ │ │ │ ldr r3, [r3, #80] @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ beq 30579c │ │ │ │ add r4, r4, #200704 @ 0x31000 │ │ │ │ ldr r0, [r4, #2652] @ 0xa5c │ │ │ │ - bl 7e4fd0 │ │ │ │ + bl 7e4fc0 │ │ │ │ eor r0, r0, #1 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -299616,15 +299616,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov fp, #0 │ │ │ │ add r8, sp, #168 @ 0xa8 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #100] @ 0x64 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, sp, #152 @ 0x98 │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, fp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #152] @ 0x98 │ │ │ │ str fp, [sp, #156] @ 0x9c │ │ │ │ str fp, [sp, #160] @ 0xa0 │ │ │ │ @@ -299633,23 +299633,23 @@ │ │ │ │ add sl, sl, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2e54 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ ldr r7, [r9] │ │ │ │ - bl 7ee6c4 │ │ │ │ + bl 7ee6b4 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, sl │ │ │ │ bl 306a3c │ │ │ │ cmp r0, fp │ │ │ │ beq 305e5c │ │ │ │ add r3, r6, #200704 @ 0x31000 │ │ │ │ ldr r0, [r3, #2652] @ 0xa5c │ │ │ │ - bl 7e4fd0 │ │ │ │ + bl 7e4fc0 │ │ │ │ subs r2, r0, #0 │ │ │ │ movne r0, fp │ │ │ │ bne 3058c4 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ cmp r3, #17 │ │ │ │ bls 305d54 │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ @@ -299777,15 +299777,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ @@ -299793,42 +299793,42 @@ │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldrb r3, [sp, #164] @ 0xa4 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ orr r3, r2, r3 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ orr r3, r3, #1 │ │ │ │ strb r3, [sp, #164] @ 0xa4 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ adds r2, r8, #12 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adc r3, r9, #0 │ │ │ │ mov r8, #1 │ │ │ │ mov r9, #0 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [r5, #72] @ 0x48 │ │ │ │ ldr r2, [r5, #64] @ 0x40 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3, lsl #4 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ movls r3, #0 │ │ │ │ cmp r1, r3 │ │ │ │ @@ -299854,30 +299854,30 @@ │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adc r9, r3, #0 │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #56] @ 0x38 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r0, #16 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm sl, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldrb r1, [sp, #164] @ 0xa4 │ │ │ │ strh r3, [sp, #166] @ 0xa6 │ │ │ │ ldrd r2, [sp, #152] @ 0x98 │ │ │ │ and r1, r1, #254 @ 0xfe │ │ │ │ orrs r0, r2, r3 │ │ │ │ strb r1, [sp, #164] @ 0xa4 │ │ │ │ @@ -299911,30 +299911,30 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ cmp r5, fp │ │ │ │ movcs r5, fp │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ strb r7, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adds r6, r5, r6 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r9, #4] │ │ │ │ add sl, sl, r5 │ │ │ │ cmp r3, sl │ │ │ │ @@ -299952,15 +299952,15 @@ │ │ │ │ str r9, [sp, #36] @ 0x24 │ │ │ │ b 305a5c │ │ │ │ mov r3, #18 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ mov r7, r8 │ │ │ │ b 3058a8 │ │ │ │ add r1, r7, #14 │ │ │ │ mov r0, sl │ │ │ │ bl 3062f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 305928 │ │ │ │ @@ -300048,29 +300048,29 @@ │ │ │ │ b 3059a4 │ │ │ │ mov r3, #12 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ b 305e08 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, r7 │ │ │ │ add r0, r7, #4 │ │ │ │ bl 1e1e70 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 305e30 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r0, r8, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r4, r3, ip, asr r7 │ │ │ │ - subseq pc, r0, ip, asr r1 @ │ │ │ │ - subseq r9, r0, ip, asr r0 │ │ │ │ + rsbeq r4, r3, ip, asr #14 │ │ │ │ + subseq pc, r0, ip, asr #2 │ │ │ │ + subseq r9, r0, ip, asr #32 │ │ │ │ rsbseq r5, r0, r0, lsr fp │ │ │ │ bge ff1f8f38 <__bss_end__@@Base+0xfe718204> │ │ │ │ bge ff1f8f34 <__bss_end__@@Base+0xfe718200> │ │ │ │ bge ff1f8f3c <__bss_end__@@Base+0xfe718208> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -300182,42 +300182,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r6} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 306160 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 306098 │ │ │ │ ldr r0, [pc, #60] @ 306164 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 306098 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r5, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r0, ip, asr #7 │ │ │ │ rsbseq r5, r0, ip, lsr #7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r0, ror r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, r4, asr #27 │ │ │ │ - subseq sp, r1, r4, lsl #28 │ │ │ │ + ldrheq sp, [r1], #-212 @ 0xffffff2c │ │ │ │ + ldrsheq sp, [r1], #-212 @ 0xffffff2c │ │ │ │ │ │ │ │ 00306168 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #336] @ 3062d0 │ │ │ │ @@ -300284,42 +300284,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3062f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3061ec │ │ │ │ ldr r0, [pc, #60] @ 3062f4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3061ec │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r0, r8, ror r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r5, r0, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r5, r0, r8, lsl #4 │ │ │ │ andeq r1, r0, r8, ror r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq sp, [r1], #-192 @ 0xffffff40 │ │ │ │ - subseq sp, r1, r4, lsl sp │ │ │ │ + subseq sp, r1, r0, asr #25 │ │ │ │ + subseq sp, r1, r4, lsl #26 │ │ │ │ │ │ │ │ 003062f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #256] @ 0x100 │ │ │ │ @@ -300396,22 +300396,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 306538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30633c │ │ │ │ cmp r3, #0 │ │ │ │ bne 306474 │ │ │ │ mov r0, #0 │ │ │ │ b 306340 │ │ │ │ ldr r3, [pc, #192] @ 30653c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -300430,47 +300430,47 @@ │ │ │ │ beq 306500 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 306540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30646c │ │ │ │ ldr r0, [pc, #80] @ 306544 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30633c │ │ │ │ ldr r0, [pc, #64] @ 306548 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30646c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r5, r0, r4, ror #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsbeq r5, [r0], #-4 @ │ │ │ │ ldrheq r5, [r0], #-4 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, ip, lsr #24 │ │ │ │ + subseq sp, r1, ip, lsl ip │ │ │ │ muleq r0, r4, fp │ │ │ │ - subseq sp, r1, r4, lsr fp │ │ │ │ - subseq sp, r1, r8, asr #23 │ │ │ │ - subseq sp, r1, ip, asr #22 │ │ │ │ + subseq sp, r1, r4, lsr #22 │ │ │ │ + ldrheq sp, [r1], #-184 @ 0xffffff48 │ │ │ │ + subseq sp, r1, ip, lsr fp │ │ │ │ │ │ │ │ 0030654c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r4, r1 │ │ │ │ @@ -300610,15 +300610,15 @@ │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -300628,15 +300628,15 @@ │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #580] @ 306a1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3066f0 │ │ │ │ ldr r3, [pc, #568] @ 306a20 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3066a8 │ │ │ │ ldr r3, [pc, #536] @ 306a14 │ │ │ │ @@ -300656,15 +300656,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #32] │ │ │ │ @@ -300673,15 +300673,15 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 306a24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3066a8 │ │ │ │ ldr r3, [pc, #396] @ 306a28 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306660 │ │ │ │ ldr r3, [pc, #356] @ 306a14 │ │ │ │ @@ -300698,15 +300698,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -300715,30 +300715,30 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 306a2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 306660 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #220] @ 306a30 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ ldrb r2, [r4, #5] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ b 306660 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #160] @ 306a34 │ │ │ │ @@ -300747,48 +300747,48 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3066f0 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #108] @ 306a38 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3066a8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r0, r8, lsl #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r0, r0, lsr lr │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r1, r4, r4, lsr #5 │ │ │ │ + @ instruction: 0x00641294 │ │ │ │ rsbseq r4, r0, r8, asr #26 │ │ │ │ andeq r2, r0, r8, ror #1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, r4, lsl r9 │ │ │ │ + subseq sp, r1, r4, lsl #18 │ │ │ │ andeq r1, r0, r0, asr #10 │ │ │ │ - ldrheq sp, [r1], #-148 @ 0xffffff6c │ │ │ │ + subseq sp, r1, r4, lsr #19 │ │ │ │ andeq r4, r0, ip, lsr #5 │ │ │ │ - subseq sp, r1, r0, ror #16 │ │ │ │ - subseq sp, r1, r4, lsl #17 │ │ │ │ - @ instruction: 0x0051d798 │ │ │ │ - ldrsbeq sp, [r1], #-132 @ 0xffffff7c │ │ │ │ + subseq sp, r1, r0, asr r8 │ │ │ │ + subseq sp, r1, r4, ror r8 │ │ │ │ + subseq sp, r1, r8, lsl #15 │ │ │ │ + subseq sp, r1, r4, asr #17 │ │ │ │ │ │ │ │ 00306a3c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #452] @ 306c18 │ │ │ │ @@ -300852,22 +300852,22 @@ │ │ │ │ beq 306c00 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 306c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 306ae0 │ │ │ │ ldr r2, [pc, #192] @ 306c3c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 306ae0 │ │ │ │ ldr r2, [pc, #160] @ 306c30 │ │ │ │ @@ -300882,47 +300882,47 @@ │ │ │ │ beq 306bec │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 306c40 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 306ae0 │ │ │ │ ldr r0, [pc, #80] @ 306c44 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 306ae0 │ │ │ │ ldr r0, [pc, #64] @ 306c48 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 306ae0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r0, r8, lsr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00704990 │ │ │ │ rsbseq r4, r0, r4, ror #18 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, lsl #27 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, ip, asr r8 │ │ │ │ + subseq sp, r1, ip, asr #16 │ │ │ │ andeq r3, r0, r0, lsl #18 │ │ │ │ - subseq sp, r1, r0, lsr r7 │ │ │ │ - subseq sp, r1, ip, ror r7 │ │ │ │ - subseq sp, r1, ip, lsl r8 │ │ │ │ + subseq sp, r1, r0, lsr #14 │ │ │ │ + subseq sp, r1, ip, ror #14 │ │ │ │ + subseq sp, r1, ip, lsl #16 │ │ │ │ │ │ │ │ 00306c4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r3, [pc, #352] @ 306dc4 │ │ │ │ @@ -300996,41 +300996,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 306dec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 306d28 │ │ │ │ ldr r0, [pc, #60] @ 306df0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 306d28 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ rsbseq r4, r0, ip, lsl #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r0, ip, ror r7 │ │ │ │ rsbseq r4, r0, r0, asr r7 │ │ │ │ andeq r0, r0, lr, ror #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r4, asr #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq sp, [r1], #-104 @ 0xffffff98 │ │ │ │ - subseq sp, r1, r4, lsr #14 │ │ │ │ + subseq sp, r1, r8, asr #13 │ │ │ │ + subseq sp, r1, r4, lsl r7 │ │ │ │ │ │ │ │ 00306df4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -301055,33 +301055,33 @@ │ │ │ │ strh r0, [r1, #2] │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 306eb8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #220] @ 306f54 │ │ │ │ ldr r3, [pc, #204] @ 306f48 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 306f40 │ │ │ │ ldr r2, [pc, #188] @ 306f58 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ ldr r3, [pc, #156] @ 306f5c │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 306e68 │ │ │ │ ldr r3, [pc, #140] @ 306f60 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ @@ -301096,38 +301096,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 306f68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 306e68 │ │ │ │ ldr r0, [pc, #52] @ 306f6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 306e68 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrsbeq r4, [r0], #-92 @ 0xffffffa4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrheq r4, [r0], #-84 @ 0xffffffac @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r0, r4, lsl #11 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r4, r0, r4, lsr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r1, r8, lsl #12 │ │ │ │ - subseq sp, r1, r0, asr #12 │ │ │ │ + ldrsheq sp, [r1], #-88 @ 0xffffffa8 │ │ │ │ + subseq sp, r1, r0, lsr r6 │ │ │ │ │ │ │ │ 00306f70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #432] @ 307138 │ │ │ │ @@ -301212,48 +301212,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 307158 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 307024 │ │ │ │ ldr r0, [pc, #72] @ 30715c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 307024 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r0, r0, ror r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r0, r0, asr #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrsbeq r4, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq sp, [r1], #-64 @ 0xffffffc0 │ │ │ │ - ldrsheq sp, [r1], #-64 @ 0xffffffc0 │ │ │ │ + subseq sp, r1, r0, lsr #9 │ │ │ │ + subseq sp, r1, r0, ror #9 │ │ │ │ │ │ │ │ 00307160 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ @@ -301314,48 +301314,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 3072e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3071d0 │ │ │ │ ldr r2, [pc, #88] @ 3072e8 │ │ │ │ ldr r3, [pc, #52] @ 3072c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3072c0 │ │ │ │ ldr r0, [pc, #56] @ 3072ec │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r4, r0, r8, ror r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r4, r0, r8, asr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq r4, r0, r4, lsr #4 │ │ │ │ muleq r0, r8, sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq sp, [r1], #-60 @ 0xffffffc4 │ │ │ │ + subseq sp, r1, ip, asr #7 │ │ │ │ rsbseq r4, r0, ip, ror #2 │ │ │ │ - ldrsheq sp, [r1], #-52 @ 0xffffffcc │ │ │ │ + subseq sp, r1, r4, ror #7 │ │ │ │ │ │ │ │ 003072f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [sp, #16] │ │ │ │ @@ -301579,15 +301579,15 @@ │ │ │ │ strne r3, [r0, #120] @ 0x78 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r0, [r4], #-48 @ 0xffffffd0 @ │ │ │ │ + rsbeq r0, r4, r0, lsr #7 │ │ │ │ bge ff1fa67c <__bss_end__@@Base+0xfe719948> │ │ │ │ bge ff1fa684 <__bss_end__@@Base+0xfe719950> │ │ │ │ │ │ │ │ 00307678 : │ │ │ │ ldrb r2, [r0] │ │ │ │ ldr r3, [r0, #8] │ │ │ │ strb r2, [r1] │ │ │ │ @@ -301629,15 +301629,15 @@ │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r5, r2 │ │ │ │ mov sl, r3 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ mov r6, #0 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r1 │ │ │ │ add r1, r7, #45056 @ 0xb000 │ │ │ │ ldr r4, [r1, #1544] @ 0x608 │ │ │ │ mov ip, r0 │ │ │ │ bic lr, r4, #-16777216 @ 0xff000000 │ │ │ │ @@ -301645,21 +301645,21 @@ │ │ │ │ lsr r4, r4, #24 │ │ │ │ cmp r4, #1 │ │ │ │ movcc r4, #1 │ │ │ │ lsl r4, r4, #4 │ │ │ │ mov r1, r6 │ │ │ │ umlal r0, r1, lr, r2 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, r6 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r6, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ adds r5, r5, r0 │ │ │ │ str r5, [r7, r3, lsl #2] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ adc r8, r8, sl │ │ │ │ str r8, [r7, r3, lsl #2] │ │ │ │ mov r0, #0 │ │ │ │ @@ -301674,15 +301674,15 @@ │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r8, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ bic ip, r8, #-16777216 @ 0xff000000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov sl, r0 │ │ │ │ add r0, r5, #45056 @ 0xb000 │ │ │ │ ldr r6, [r0, #1544] @ 0x608 │ │ │ │ str r8, [r0, #1544] @ 0x608 │ │ │ │ @@ -301690,38 +301690,38 @@ │ │ │ │ lsr r5, r8, #24 │ │ │ │ cmp r5, #1 │ │ │ │ movcc r5, #1 │ │ │ │ mov r9, r1 │ │ │ │ mov r1, r4 │ │ │ │ umlal r0, r1, ip, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, r4 │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r5 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ lsr r6, r6, #24 │ │ │ │ cmp r6, #1 │ │ │ │ movcc r6, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r6 │ │ │ │ mov r5, r0 │ │ │ │ umull fp, r0, r3, sl │ │ │ │ umlal r0, r1, r3, r9 │ │ │ │ mov r3, r4 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, r4 │ │ │ │ mov r9, r0 │ │ │ │ mov r1, r2 │ │ │ │ adds r0, r4, fp │ │ │ │ mov r2, r6 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r2, [r7] │ │ │ │ subs r3, r5, r0 │ │ │ │ sbc r8, r8, r9 │ │ │ │ lsr r3, r3, #4 │ │ │ │ orr r3, r3, r8, lsl #28 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r7, #4] │ │ │ │ @@ -301918,27 +301918,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #32 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq pc, r3, ip, ror pc @ │ │ │ │ + rsbeq pc, r3, ip, ror #30 │ │ │ │ ldr r0, [pc, #4] @ 307bb0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r0, sp, ip, ror r0 │ │ │ │ - b 582340 │ │ │ │ + b 582330 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ add r3, r6, #6144 @ 0x1800 │ │ │ │ add ip, r6, #4096 @ 0x1000 │ │ │ │ ldr r6, [r3, #8] │ │ │ │ ldr r3, [r3, #12] │ │ │ │ ldr r5, [pc, #152] @ 307c84 │ │ │ │ ldr lr, [pc, #152] @ 307c88 │ │ │ │ ldr r4, [pc, #152] @ 307c8c │ │ │ │ @@ -302201,15 +302201,15 @@ │ │ │ │ ldrh r0, [r4, #4] │ │ │ │ mov r1, #0 │ │ │ │ b 307cd8 │ │ │ │ ldr r0, [r4, #1820] @ 0x71c │ │ │ │ mov r1, #0 │ │ │ │ b 307cd8 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ add r4, r4, #6144 @ 0x1800 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r5, [pc, #240] @ 308110 │ │ │ │ ldr ip, [pc, #240] @ 308114 │ │ │ │ ldr lr, [pc, #240] @ 308118 │ │ │ │ subs r2, r0, r3 │ │ │ │ ldr r3, [r4, #12] │ │ │ │ @@ -302263,16 +302263,16 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, r0 │ │ │ │ b 307cd8 │ │ │ │ add r4, r0, #1840 @ 0x730 │ │ │ │ ldrh r0, [r4, #6] │ │ │ │ mov r1, #0 │ │ │ │ b 307cd8 │ │ │ │ - rsbeq pc, r3, fp, lsl #25 │ │ │ │ - @ instruction: 0x0063fc9c │ │ │ │ + rsbeq pc, r3, fp, ror ip @ │ │ │ │ + rsbeq pc, r3, ip, lsl #25 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ stmhi r8, {r0, r3, r7, fp, pc} │ │ │ │ cdp 14, 14, cr14, cr14, cr14, {7} │ │ │ │ cdp 14, 14, cr14, cr14, cr15, {7} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -302284,44 +302284,44 @@ │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ b 308154 │ │ │ │ ldr r4, [r5, #-4] │ │ │ │ ldr r6, [r5, #-8] │ │ │ │ add r4, r4, #30 │ │ │ │ str r4, [r5, #-4] │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ add r4, r4, #30 │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r4 │ │ │ │ bcs 308144 │ │ │ │ add r7, r7, #4096 @ 0x1000 │ │ │ │ ldr r2, [r7, #2048] @ 0x800 │ │ │ │ cmp r2, #0 │ │ │ │ bne 308188 │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7e4b68 │ │ │ │ + b 7e4b58 │ │ │ │ mov r3, #30 │ │ │ │ umull r4, r9, r2, r3 │ │ │ │ ldr r2, [r5, #-8] │ │ │ │ ldr r8, [r5, #-4] │ │ │ │ adds r6, r4, r2 │ │ │ │ mov r0, #1 │ │ │ │ adc r8, r9, r8 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r3, [r5, #-8] │ │ │ │ cmp r0, r6 │ │ │ │ sbcs r1, r1, r8 │ │ │ │ addcs r9, r9, #30 │ │ │ │ adds r2, r4, r3 │ │ │ │ ldr r3, [r5, #-4] │ │ │ │ ldr r0, [r7, #2140] @ 0x85c │ │ │ │ adc r3, r9, r3 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 30811c │ │ │ │ @@ -302411,25 +302411,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #200] @ 308428 │ │ │ │ ldr r1, [pc, #200] @ 30842c │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #168] @ 308430 │ │ │ │ ldr r2, [pc, #168] @ 308434 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #164] @ 308438 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #92] @ 0x5c │ │ │ │ @@ -302440,43 +302440,43 @@ │ │ │ │ str r3, [r0, #120] @ 0x78 │ │ │ │ mov r2, #32 │ │ │ │ mov r3, #512 @ 0x200 │ │ │ │ strb r2, [r0, #112] @ 0x70 │ │ │ │ strh r3, [r0, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [pc, #112] @ 308444 │ │ │ │ ldr r1, [pc, #112] @ 308448 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, r3, r4, asr #16 │ │ │ │ - ldrsbeq r0, [r0], #-132 @ 0xffffff7c │ │ │ │ - subseq ip, r7, r8, ror r3 │ │ │ │ - subseq ip, r0, r4, lsl #12 │ │ │ │ - subseq r6, r0, r4, lsl #10 │ │ │ │ + rsbeq pc, r3, r4, lsr r8 @ │ │ │ │ + subseq r0, r0, r4, asr #17 │ │ │ │ + subseq ip, r7, r8, ror #6 │ │ │ │ + ldrsheq ip, [r0], #-84 @ 0xffffffac │ │ │ │ + ldrsheq r6, [r0], #-68 @ 0xffffffbc │ │ │ │ strheq r0, [r0], -ip │ │ │ │ andeq r0, r0, r8, lsr #10 │ │ │ │ - subseq ip, r1, ip, asr #6 │ │ │ │ + subseq ip, r1, ip, lsr r3 │ │ │ │ teqhi r9, ip, ror #1 │ │ │ │ andeq r0, r0, r0, asr #13 │ │ │ │ rsbeq pc, ip, r0, asr r8 @ │ │ │ │ rsbeq ip, lr, r8, ror #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -302489,28 +302489,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ mov r1, r7 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #432] @ 308648 │ │ │ │ ldr r1, [pc, #432] @ 30864c │ │ │ │ add r6, r6, #44 @ 0x2c │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov sl, #1 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mvn r1, #35 @ 0x23 │ │ │ │ ldr r2, [pc, #380] @ 308650 │ │ │ │ strb r1, [r3, #52] @ 0x34 │ │ │ │ strb sl, [r3, #61] @ 0x3d │ │ │ │ str r7, [sp] │ │ │ │ add r7, r4, #6208 @ 0x1840 │ │ │ │ @@ -302520,25 +302520,25 @@ │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add fp, r4, #6400 @ 0x1900 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r2, [pc, #320] @ 308654 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ add r2, pc, r2 │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53cf08 │ │ │ │ + bl 53cefc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r4, #1856 @ 0x740 │ │ │ │ bl 3529e8 │ │ │ │ mov r1, sl │ │ │ │ @@ -302558,15 +302558,15 @@ │ │ │ │ add r3, r5, #1904 @ 0x770 │ │ │ │ ldrh r2, [r7] │ │ │ │ strh r2, [r3, #6] │ │ │ │ ldrh r2, [r7, #2] │ │ │ │ strh r2, [r3, #8] │ │ │ │ ldrh r2, [r7, #4] │ │ │ │ strh r2, [r3, #10] │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ add r6, r6, #88 @ 0x58 │ │ │ │ ldr r3, [r6, #-68] @ 0xffffffbc │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r6, #0 │ │ │ │ mov r2, r0 │ │ │ │ @@ -302587,31 +302587,31 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ mov r3, sl │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ str r7, [r5, #2140] @ 0x85c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - rsbeq pc, r3, ip, lsl r7 @ │ │ │ │ - @ instruction: 0x0051c294 │ │ │ │ - subseq ip, r1, r0, ror r2 │ │ │ │ - subseq r0, r0, r8, ror r7 │ │ │ │ - subseq ip, r7, r8, lsl r2 │ │ │ │ + rsbeq pc, r3, ip, lsl #14 │ │ │ │ + subseq ip, r1, r4, lsl #5 │ │ │ │ + subseq ip, r1, r0, ror #4 │ │ │ │ + subseq r0, r0, r8, ror #14 │ │ │ │ + subseq ip, r7, r8, lsl #4 │ │ │ │ rsbeq pc, ip, r0, asr #14 │ │ │ │ - subseq ip, r1, r4, ror #3 │ │ │ │ + ldrsbeq ip, [r1], #-20 @ 0xffffffec │ │ │ │ rscne r8, ip, r9, lsr #2 │ │ │ │ @ instruction: 0xffff8139 │ │ │ │ rsbseq r3, r1, r0, ror #9 │ │ │ │ andeq r0, r0, r8, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -302680,24 +302680,24 @@ │ │ │ │ bl 4b1ed0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 4b26fc │ │ │ │ b 308720 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ee6c4 │ │ │ │ + bl 7ee6b4 │ │ │ │ mov r9, r0 │ │ │ │ bl 1e37d8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, #3 │ │ │ │ str r9, [sp] │ │ │ │ mov r8, r0 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ ldr r0, [r7, #1852] @ 0x73c │ │ │ │ bl 4b1ed0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ bl 4b275c │ │ │ │ mov r0, r8 │ │ │ │ bl 1e136c │ │ │ │ @@ -302722,25 +302722,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3088a8 │ │ │ │ ldr r1, [pc, #136] @ 3088ac │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #116] @ 3088b0 │ │ │ │ ldr r1, [pc, #116] @ 3088b4 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #84] @ 3088b8 │ │ │ │ ldr r2, [pc, #84] @ 3088bc │ │ │ │ add r1, r6, #5952 @ 0x1740 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #12 │ │ │ │ mov ip, r0 │ │ │ │ @@ -302751,56 +302751,56 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq pc, r3, r4, ror r3 @ │ │ │ │ - ldrsbeq fp, [r1], #-224 @ 0xffffff20 │ │ │ │ - ldrsbeq fp, [r1], #-236 @ 0xffffff14 │ │ │ │ - ldrsbeq r0, [r0], #-56 @ 0xffffffc8 │ │ │ │ - subseq fp, r7, ip, ror lr │ │ │ │ - ldrsheq sl, [r1], #-28 @ 0xffffffe4 │ │ │ │ - subseq r8, r1, r8, lsl ip │ │ │ │ + rsbeq pc, r3, r4, ror #6 │ │ │ │ + subseq fp, r1, r0, asr #29 │ │ │ │ + subseq fp, r1, ip, asr #29 │ │ │ │ + subseq r0, r0, r8, asr #7 │ │ │ │ + subseq fp, r7, ip, ror #28 │ │ │ │ + subseq sl, r1, ip, ror #3 │ │ │ │ + subseq r8, r1, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #104] @ 308940 │ │ │ │ ldr r2, [pc, #104] @ 308944 │ │ │ │ ldr r1, [pc, #104] @ 308948 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2128] @ 0x850 │ │ │ │ bl 1e136c │ │ │ │ ldr r6, [r5, #2140] @ 0x85c │ │ │ │ mov r3, #0 │ │ │ │ cmp r6, r3 │ │ │ │ str r3, [r5, #2128] @ 0x850 │ │ │ │ beq 308930 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #1852] @ 0x73c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 4b1f9c │ │ │ │ - rsbeq pc, r3, r4, lsr #5 │ │ │ │ + @ instruction: 0x0063f294 │ │ │ │ + ldrsheq fp, [r1], #-212 @ 0xffffff2c │ │ │ │ subseq fp, r1, r4, lsl #28 │ │ │ │ - subseq fp, r1, r4, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4b1f00 │ │ │ │ @@ -302820,26 +302820,26 @@ │ │ │ │ ldrh r3, [r4] │ │ │ │ ldr r2, [pc, #60] @ 3089e4 │ │ │ │ orr r3, r3, #32 │ │ │ │ strh r3, [r4] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrh r2, [r4] │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 354bd8 │ │ │ │ - rsbeq pc, r3, ip, lsl #4 │ │ │ │ - subseq r5, r0, ip, ror #29 │ │ │ │ - ldrheq fp, [r0], #-252 @ 0xffffff04 │ │ │ │ + strdeq pc, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + ldrsbeq r5, [r0], #-236 @ 0xffffff14 │ │ │ │ + subseq fp, r0, ip, lsr #31 │ │ │ │ ldrb r3, [r0, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -302858,43 +302858,43 @@ │ │ │ │ ldr r2, [pc, #72] @ 308a84 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354bd8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 30811c │ │ │ │ - rsbeq pc, r3, r0, asr r1 @ │ │ │ │ - subseq r5, r0, r0, lsr lr │ │ │ │ - subseq fp, r0, r4, lsr #30 │ │ │ │ + rsbeq pc, r3, r0, asr #2 │ │ │ │ + subseq r5, r0, r0, lsr #28 │ │ │ │ + subseq fp, r0, r4, lsl pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r6, [pc, #432] @ 308c50 │ │ │ │ ldr r2, [pc, #432] @ 308c54 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r1, [pc, #428] @ 308c58 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r6, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #94 @ 0x5e │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #6 │ │ │ │ add r6, r6, #52 @ 0x34 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ add r5, r0, #1744 @ 0x6d0 │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #1856 @ 0x740 │ │ │ │ @@ -302909,15 +302909,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [r4, #1808] @ 0x710 │ │ │ │ add r2, pc, r2 │ │ │ │ str r6, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r4, #1808 @ 0x710 │ │ │ │ ldrh r2, [r3] │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ add r6, r4, #4096 @ 0x1000 │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r5 │ │ │ │ @@ -302986,19 +302986,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq pc, r3, r0, ror #1 │ │ │ │ + ldrdeq pc, [r3], #-0 @ │ │ │ │ + subseq fp, r1, r8, lsr #24 │ │ │ │ subseq fp, r1, r8, lsr ip │ │ │ │ - subseq fp, r1, r8, asr #24 │ │ │ │ - subseq fp, r0, ip, asr lr │ │ │ │ - subseq r5, r0, r8, ror #26 │ │ │ │ + subseq fp, r0, ip, asr #28 │ │ │ │ + subseq r5, r0, r8, asr sp │ │ │ │ strvc r0, [r0], #0 │ │ │ │ andeq r1, r0, r1 │ │ │ │ stmdavc r9!, {ip} │ │ │ │ strbeq r0, [r1, #1505]! @ 0x5e1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -303053,15 +303053,15 @@ │ │ │ │ add sl, pc, sl │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ sub fp, r8, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ ldr r9, [r5, #1760] @ 0x6e0 │ │ │ │ mov r4, #1 │ │ │ │ lsl r9, r9, #19 │ │ │ │ @@ -303077,30 +303077,30 @@ │ │ │ │ sub r3, r8, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [r5, #1776] @ 0x6f0 │ │ │ │ sub r3, r8, #20 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strb r4, [r8, #-16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r8, r8, #12 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r3, r7 │ │ │ │ orr r0, r0, #40960 @ 0xa000 │ │ │ │ str r0, [r5, #1760] @ 0x6e0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ @@ -303111,30 +303111,30 @@ │ │ │ │ ldrh ip, [r5] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ orr ip, ip, #4 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, sl │ │ │ │ strh ip, [r5] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, r4 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354bd8 │ │ │ │ mov r0, r4 │ │ │ │ b 308ce4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r2, r0, r8, asr r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r2, r0, r0, lsl r7 │ │ │ │ - rsbeq lr, r3, r8, asr #28 │ │ │ │ - subseq fp, r0, r8, lsr #24 │ │ │ │ - subseq r5, r0, r8, lsr #22 │ │ │ │ + rsbeq lr, r3, r8, lsr lr │ │ │ │ + subseq fp, r0, r8, lsl ip │ │ │ │ + subseq r5, r0, r8, lsl fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #568] @ 3090d4 │ │ │ │ mov r5, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -303144,15 +303144,15 @@ │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr ip, [r4, #1804] @ 0x70c │ │ │ │ ldr r2, [r4, #1796] @ 0x704 │ │ │ │ add r3, ip, r5 │ │ │ │ cmp r3, r2 │ │ │ │ mov r8, r0 │ │ │ │ bls 308f04 │ │ │ │ sub r6, r2, #1 │ │ │ │ @@ -303172,29 +303172,29 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [r4, #1792] @ 0x700 │ │ │ │ add r2, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r6, ip, r3 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ strb fp, [sp, #60] @ 0x3c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r5, #31 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, sl │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r6, [r4, #1804] @ 0x70c │ │ │ │ add r6, r5, r6 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -303217,30 +303217,30 @@ │ │ │ │ str r3, [fp, #4] │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r3, [r4, #1804] @ 0x70c │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr sl, [r4, #1792] @ 0x700 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r5, r7, r5 │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str r5, [sp, #8] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r6, [sp, #16] │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r6, #31 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ str r6, [r4, #1804] @ 0x70c │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -303256,15 +303256,15 @@ │ │ │ │ add r3, ip, r1 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add sl, sp, #40 @ 0x28 │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #1 │ │ │ │ asr r1, r5, #31 │ │ │ │ str r2, [sp, #24] │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -303273,19 +303273,19 @@ │ │ │ │ add r8, sp, #64 @ 0x40 │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ mov r0, ip │ │ │ │ str ip, [sp, #32] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ b 308fc4 │ │ │ │ - rsbeq lr, r3, r4, ror #25 │ │ │ │ - ldrheq fp, [r0], #-164 @ 0xffffff5c │ │ │ │ - ldrheq r5, [r0], #-144 @ 0xffffff70 │ │ │ │ + ldrdeq lr, [r3], #-196 @ 0xffffff3c @ │ │ │ │ + subseq fp, r0, r4, lsr #21 │ │ │ │ + subseq r5, r0, r0, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3840] @ 0xf00 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #3908] @ 30a040 │ │ │ │ ldr r3, [pc, #3908] @ 30a044 │ │ │ │ @@ -303371,15 +303371,15 @@ │ │ │ │ ldr r2, [pc, #3612] @ 30a05c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #3608] @ 30a060 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #3588] @ 30a064 │ │ │ │ ldr r3, [pc, #3552] @ 30a044 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #212] @ 0xd4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -303399,15 +303399,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, fp │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ tst r4, #16 │ │ │ │ bne 3094e4 │ │ │ │ tst r4, #8 │ │ │ │ addne r3, fp, #4096 @ 0x1000 │ │ │ │ movne r2, #0 │ │ │ │ strne r2, [r3, #1880] @ 0x758 │ │ │ │ tst r4, #4 │ │ │ │ @@ -303458,15 +303458,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, fp │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ and r2, r4, #206 @ 0xce │ │ │ │ ldrb r3, [fp, #1826] @ 0x722 │ │ │ │ and r1, r2, #192 @ 0xc0 │ │ │ │ and r3, r3, #49 @ 0x31 │ │ │ │ cmp r1, #128 @ 0x80 │ │ │ │ orr r3, r3, r2 │ │ │ │ beq 3094ec │ │ │ │ @@ -303674,15 +303674,15 @@ │ │ │ │ b 3093d8 │ │ │ │ ldr r1, [pc, #2456] @ 30a098 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3, #1884] @ 0x75c │ │ │ │ ldr r2, [r4, #1776] @ 0x6f0 │ │ │ │ lsl r3, r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ adds r2, r3, r2 │ │ │ │ @@ -303697,15 +303697,15 @@ │ │ │ │ add r4, sp, #132 @ 0x84 │ │ │ │ adc fp, r2, r3, asr #31 │ │ │ │ str r8, [sp, #112] @ 0x70 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add r7, sp, #140 @ 0x8c │ │ │ │ stm r7, {r0, r1} │ │ │ │ @@ -303715,47 +303715,47 @@ │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #112] @ 0x70 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ ldr fp, [sp, #52] @ 0x34 │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r2, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov sl, #4 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov fp, #0 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -303763,24 +303763,24 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [sp, #124] @ 0x7c │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr ip, [sp, #112] @ 0x70 │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov fp, #0 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ @@ -303788,15 +303788,15 @@ │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ adds r2, r3, #12 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ cmp r1, r8 │ │ │ │ bge 30920c │ │ │ │ tst r1, #536870912 @ 0x20000000 │ │ │ │ ldrne r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ strne r8, [r3, #2136] @ 0x858 │ │ │ │ @@ -303820,30 +303820,30 @@ │ │ │ │ mov r3, #1 │ │ │ │ str r9, [sp, #124] @ 0x7c │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ mov r3, #1 │ │ │ │ asr r1, r8, #31 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r3, [sp, #136] @ 0x88 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ stm r7, {r0, r1} │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ tst r3, #1073741824 @ 0x40000000 │ │ │ │ ldr r3, [r2, #2136] @ 0x858 │ │ │ │ add r3, r3, r8 │ │ │ │ str r3, [r2, #2136] @ 0x858 │ │ │ │ bne 3099cc │ │ │ │ @@ -303864,29 +303864,29 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r6, [sp, #60] @ 0x3c │ │ │ │ stm r5, {r0, r1} │ │ │ │ bic r3, r6, #-2113929216 @ 0x82000000 │ │ │ │ bic r3, r3, #15728640 @ 0xf00000 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #136] @ 0x88 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ tst r6, #268435456 @ 0x10000000 │ │ │ │ beq 309bb0 │ │ │ │ ldr r1, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ands r3, r1, #131072 @ 0x20000 │ │ │ │ movne r3, #129 @ 0x81 │ │ │ │ str r8, [sp, #148] @ 0x94 │ │ │ │ @@ -304143,15 +304143,15 @@ │ │ │ │ orr r3, r3, r4, lsl #8 │ │ │ │ strb r3, [r9, #16] │ │ │ │ lsr r3, r3, #8 │ │ │ │ lsr r4, r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ strb r3, [r9, #17] │ │ │ │ orr r4, r4, r2, lsl #8 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strb fp, [r9, #24] │ │ │ │ strb fp, [r9, #25] │ │ │ │ sub r5, r5, r7 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -304264,35 +304264,35 @@ │ │ │ │ add r0, r6, sl │ │ │ │ mov r2, r4 │ │ │ │ add r1, r0, r7 │ │ │ │ bl 1e1e40 │ │ │ │ b 309f80 │ │ │ │ rsbseq r2, r0, r0, lsl #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq lr, r3, r9, lsl #18 │ │ │ │ + strdeq lr, [r3], #-137 @ 0xffffff77 @ │ │ │ │ ldrheq r2, [r0], #-32 @ 0xffffffe0 @ │ │ │ │ - strheq lr, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - @ instruction: 0x0050b79c │ │ │ │ - rsbeq lr, r3, r8, asr r9 │ │ │ │ - subseq fp, r0, r4, lsr #14 │ │ │ │ - subseq r5, r0, ip, lsl r6 │ │ │ │ + rsbeq lr, r3, r8, lsr #19 │ │ │ │ + subseq fp, r0, ip, lsl #15 │ │ │ │ + rsbeq lr, r3, r8, asr #18 │ │ │ │ + subseq fp, r0, r4, lsl r7 │ │ │ │ + subseq r5, r0, ip, lsl #12 │ │ │ │ @ instruction: 0x0070219c │ │ │ │ - ldrdeq lr, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - subeq pc, pc, r4, ror #18 │ │ │ │ - subseq fp, r7, r8, lsl #8 │ │ │ │ + rsbeq lr, r3, r8, asr #17 │ │ │ │ + subeq pc, pc, r4, asr r9 @ │ │ │ │ + ldrsheq fp, [r7], #-56 @ 0xffffffc8 │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ tsteq pc, #240, 14 @ 0x3c00000 │ │ │ │ svceq 0x0003ffbf │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ - rsbeq lr, r3, ip, ror #15 │ │ │ │ - subeq pc, pc, ip, ror r8 @ │ │ │ │ - subseq fp, r7, r0, lsr #6 │ │ │ │ + ldrdeq lr, [r3], #-124 @ 0xffffff84 @ │ │ │ │ + subeq pc, pc, ip, ror #16 │ │ │ │ + subseq fp, r7, r0, lsl r3 │ │ │ │ rsbseq r1, r0, r4, asr #30 │ │ │ │ - rsbeq lr, r3, r5, lsl r5 │ │ │ │ - subseq r5, r0, r0, ror #2 │ │ │ │ + rsbeq lr, r3, r5, lsl #10 │ │ │ │ + subseq r5, r0, r0, asr r1 │ │ │ │ stmdaeq r7, {} @ │ │ │ │ stmdaeq r4, {} @ │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ @@ -304462,15 +304462,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ ldr r7, [r0, #1764] @ 0x6e4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov fp, #1 │ │ │ │ add r2, sp, #100 @ 0x64 │ │ │ │ add r3, r6, #2064 @ 0x810 │ │ │ │ str r5, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -304483,15 +304483,15 @@ │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r2, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ add r7, sp, #116 @ 0x74 │ │ │ │ @@ -304502,84 +304502,84 @@ │ │ │ │ str r8, [sp, #52] @ 0x34 │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ mov r0, r9 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r3, sl │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #8 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, #16 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2088] @ 0x828 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -304589,28 +304589,28 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ adc r3, sl, #0 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrh r3, [r3, #28] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add ip, sp, #74 @ 0x4a │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #28 │ │ │ │ @@ -304619,28 +304619,28 @@ │ │ │ │ mov r8, #2 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #30] │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -304648,27 +304648,27 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [r6, #2096] @ 0x830 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r2, #4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r9, r3 │ │ │ │ @@ -304678,27 +304678,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r8, r2 │ │ │ │ adds r2, r3, #32 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2100] @ 0x834 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, r8 │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ mov r3, r9 │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -304706,115 +304706,115 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #36 @ 0x24 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #40 @ 0x28 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [r2, #4] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldrd r2, [r3, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r9, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r9, #48 @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r6, #2120] @ 0x848 │ │ │ │ str r5, [r2, #4] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r8, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ adds r2, r3, #56 @ 0x38 │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, sl, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #60] @ 0x3c │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ mov r6, sl │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r8, [sp, #44] @ 0x2c │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #52] @ 0x34 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ str fp, [sp, #24] │ │ │ │ strd r8, [sp, #16] │ │ │ │ @@ -304822,40 +304822,40 @@ │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ adds r2, sl, #60 @ 0x3c │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #62] @ 0x3e │ │ │ │ str r5, [r2, #4] │ │ │ │ strh r3, [sp, #74] @ 0x4a │ │ │ │ str r5, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ strb fp, [sp, #104] @ 0x68 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ strd r8, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #112] @ 0x70 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adds r2, sl, #62 @ 0x3e │ │ │ │ stm r7, {r0, r1} │ │ │ │ adc r3, r6, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [r4, #1760] @ 0x6e0 │ │ │ │ bic r3, r3, #8 │ │ │ │ str r3, [r4, #1760] @ 0x6e0 │ │ │ │ b 30a190 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ str r7, [r4, #1888] @ 0x760 │ │ │ │ b 30a190 │ │ │ │ @@ -304881,30 +304881,30 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r7, r7, #52 @ 0x34 │ │ │ │ mov r1, r8 │ │ │ │ strh r3, [r5] │ │ │ │ mov r2, r9 │ │ │ │ mov r3, #10 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354bd8 │ │ │ │ mov r0, r4 │ │ │ │ strh r6, [r5] │ │ │ │ bl 30811c │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #776] @ 30ad3c │ │ │ │ ldr r3, [pc, #720] @ 30ad08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304929,15 +304929,15 @@ │ │ │ │ orr r3, r3, r7 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ strh r3, [r5, #2] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #660] @ 30ad4c │ │ │ │ ldr r3, [pc, #588] @ 30ad08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -304994,15 +304994,15 @@ │ │ │ │ add sp, sp, #132 @ 0x84 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 30811c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r0, #1820] @ 0x71c │ │ │ │ b 30a190 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #408] @ 30ad58 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r0, [r3, #8] │ │ │ │ ldr r3, [pc, #316] @ 30ad08 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -305082,29 +305082,29 @@ │ │ │ │ str ip, [r4, #1840]! @ 0x730 │ │ │ │ strh r0, [r4, #4] │ │ │ │ strh r1, [r5] │ │ │ │ b 30a17c │ │ │ │ rsbseq r1, r0, r4, lsr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrsheq r1, [r0], #-36 @ 0xffffffdc @ │ │ │ │ - rsbeq sp, r3, sl, lsr r9 │ │ │ │ + rsbeq sp, r3, sl, lsr #18 │ │ │ │ rsbseq r1, r0, r4, ror #4 │ │ │ │ - rsbeq sp, r3, ip, lsr #18 │ │ │ │ + rsbeq sp, r3, ip, lsl r9 │ │ │ │ @ instruction: 0x00701190 │ │ │ │ rsbseq r1, r0, r0, asr #2 │ │ │ │ - subseq sl, r0, r8, lsl r6 │ │ │ │ - rsbeq sp, r3, ip, lsr r8 │ │ │ │ - subseq r4, r0, r4, lsl r5 │ │ │ │ - subseq r9, r0, r0, lsr #31 │ │ │ │ - rsbeq sp, r3, r0, asr #3 │ │ │ │ - subseq r3, r0, r0, lsr #29 │ │ │ │ + subseq sl, r0, r8, lsl #12 │ │ │ │ + rsbeq sp, r3, ip, lsr #16 │ │ │ │ + subseq r4, r0, r4, lsl #10 │ │ │ │ + @ instruction: 0x00509f90 │ │ │ │ + strheq sp, [r3], #-16 @ │ │ │ │ + @ instruction: 0x00503e90 │ │ │ │ rsbseq r0, r0, r8, asr #19 │ │ │ │ - strdeq sp, [r3], #-12 @ │ │ │ │ - subseq r9, r0, ip, asr #29 │ │ │ │ - subseq r3, r0, r8, asr #27 │ │ │ │ + rsbeq sp, r3, ip, ror #1 │ │ │ │ + ldrheq r9, [r0], #-236 @ 0xffffff14 │ │ │ │ + ldrheq r3, [r0], #-216 @ 0xffffff28 │ │ │ │ rsbseq r0, r0, r4, asr #18 │ │ │ │ rsbseq r0, r0, r0, lsl #18 │ │ │ │ rsbseq r0, r0, r8, lsl #17 │ │ │ │ rsbseq r0, r0, r0, asr #16 │ │ │ │ @ instruction: 0xf0fc0040 │ │ │ │ svceq 0x0003ffbf │ │ │ │ ldc2l 8, cr15, [r0], #60 @ 0x3c │ │ │ │ @@ -305134,15 +305134,15 @@ │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r4, #1832] @ 0x728 │ │ │ │ cmp r3, #0 │ │ │ │ beq 30b7f8 │ │ │ │ ldrb r3, [r4, #1833] @ 0x729 │ │ │ │ tst r3, #8 │ │ │ │ beq 30b7f8 │ │ │ │ ldr r9, [r4, #1816] @ 0x718 │ │ │ │ @@ -305181,15 +305181,15 @@ │ │ │ │ adc r3, r2, r3, asr #31 │ │ │ │ add fp, sp, #124 @ 0x7c │ │ │ │ str r9, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ str ip, [sp, #32] │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ str r2, [sp, #8] │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add r5, sp, #132 @ 0x84 │ │ │ │ stm r5, {r0, r1} │ │ │ │ @@ -305199,15 +305199,15 @@ │ │ │ │ str r7, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ adds ip, r7, #4 │ │ │ │ adc r1, r3, #0 │ │ │ │ mov r6, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ str ip, [sp, #80] @ 0x50 │ │ │ │ @@ -305217,83 +305217,83 @@ │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr lr, [sp, #104] @ 0x68 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ str lr, [sp, #72] @ 0x48 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r7, #0 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ mov r6, #4 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #88] @ 0x58 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #8 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r2, #1 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r2, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr ip, [sp, #104] @ 0x68 │ │ │ │ str ip, [sp, #76] @ 0x4c │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ mov r6, #4 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [sp, #52] @ 0x34 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ adds r2, r7, #12 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr lr, [sp, #72] @ 0x48 │ │ │ │ cmp lr, r9 │ │ │ │ bge 30b4e0 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldrh r3, [r3, #6] │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -305315,44 +305315,44 @@ │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r9, r8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r7, #1 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e0f04 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ strb r7, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r0, [sp, #104] @ 0x68 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ adds r2, r9, r3 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -305360,15 +305360,15 @@ │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ bic r7, r3, #-2147483648 @ 0x80000000 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ orrne r7, r7, #822083584 @ 0x31000000 │ │ │ │ orreq r7, r7, #805306368 @ 0x30000000 │ │ │ │ @@ -305389,51 +305389,51 @@ │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sl, #4] │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #116] @ 0x74 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ strb r9, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r9, [sp, #24] │ │ │ │ strb r9, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ add r3, r4, #6144 @ 0x1800 │ │ │ │ ldr r2, [r3, #24] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ adds r2, r2, r9 │ │ │ │ str r2, [r3, #24] │ │ │ │ ldr r2, [r3, #28] │ │ │ │ adc r2, r2, #0 │ │ │ │ @@ -305551,15 +305551,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354bd8 │ │ │ │ b 30b338 │ │ │ │ @@ -305607,15 +305607,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #764] @ 30b830 │ │ │ │ ldr r1, [pc, #764] @ 30b834 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, r9 │ │ │ │ bl 354bd8 │ │ │ │ b 30b338 │ │ │ │ @@ -305659,15 +305659,15 @@ │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r6, #12 │ │ │ │ @@ -305675,24 +305675,24 @@ │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ str r9, [sl, #4] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ str r9, [sp, #116] @ 0x74 │ │ │ │ strb r6, [sp, #120] @ 0x78 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r9, [sp, #20] │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ sub r3, r9, #12 │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #16] │ │ │ │ add r3, r7, #16 │ │ │ │ @@ -305717,15 +305717,15 @@ │ │ │ │ ldr r2, [pc, #344] @ 30b840 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrh r2, [r5] │ │ │ │ ldrh r3, [r5, #2] │ │ │ │ tst r2, r3 │ │ │ │ movne r1, #1 │ │ │ │ moveq r1, #0 │ │ │ │ bl 354bd8 │ │ │ │ str r6, [sp, #44] @ 0x2c │ │ │ │ @@ -305786,30 +305786,30 @@ │ │ │ │ b 30b464 │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 30b338 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbseq r0, r0, r4, ror #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq ip, [r3], #-220 @ 0xffffff24 @ │ │ │ │ - @ instruction: 0x00509b98 │ │ │ │ - @ instruction: 0x00503a94 │ │ │ │ + rsbeq ip, r3, ip, lsr #27 │ │ │ │ + subseq r9, r0, r8, lsl #23 │ │ │ │ + subseq r3, r0, r4, lsl #21 │ │ │ │ ldrheq r0, [r0], #-12 @ │ │ │ │ - rsbeq ip, r3, r8, lsr r7 │ │ │ │ - subseq r3, r0, r0, lsl r4 │ │ │ │ - subseq r9, r0, r0, lsl r5 │ │ │ │ - rsbeq ip, r3, r8, ror #12 │ │ │ │ - subseq r9, r0, ip, lsr #8 │ │ │ │ - subseq r3, r0, r4, lsr r3 │ │ │ │ - rsbeq ip, r3, r4, lsr #9 │ │ │ │ - subseq r3, r0, r4, lsl #3 │ │ │ │ - subseq r9, r0, ip, ror r2 │ │ │ │ - strheq ip, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq r9, r0, r0, lsl #3 │ │ │ │ - subseq r3, r0, ip, ror r0 │ │ │ │ + rsbeq ip, r3, r8, lsr #14 │ │ │ │ + subseq r3, r0, r0, lsl #8 │ │ │ │ + subseq r9, r0, r0, lsl #10 │ │ │ │ + rsbeq ip, r3, r8, asr r6 │ │ │ │ + subseq r9, r0, ip, lsl r4 │ │ │ │ + subseq r3, r0, r4, lsr #6 │ │ │ │ + @ instruction: 0x0063c494 │ │ │ │ + subseq r3, r0, r4, ror r1 │ │ │ │ + subseq r9, r0, ip, ror #4 │ │ │ │ + rsbeq ip, r3, r8, lsr #7 │ │ │ │ + subseq r9, r0, r0, ror r1 │ │ │ │ + subseq r3, r0, ip, rrx │ │ │ │ cmp r0, #121 @ 0x79 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 30b870 │ │ │ │ ldr r0, [pc, #360] @ 30b9cc │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -305897,35 +305897,35 @@ │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #80] @ 30ba10 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - subseq r3, r8, r0, lsl r3 │ │ │ │ - rsbeq ip, r3, ip, lsl #7 │ │ │ │ - subseq r9, r1, r4, lsr #5 │ │ │ │ - subseq r9, r1, r8, lsl #5 │ │ │ │ - subseq r9, r1, ip, ror #4 │ │ │ │ - subseq r9, r1, r0, asr r2 │ │ │ │ - subseq r9, r1, r4, lsr r2 │ │ │ │ - subseq r9, r1, r8, lsl r2 │ │ │ │ - ldrsheq r9, [r1], #-28 @ 0xffffffe4 │ │ │ │ - subseq r9, r1, r0, ror #3 │ │ │ │ - subseq r9, r1, r4, asr #3 │ │ │ │ - subseq r9, r1, r8, lsr #3 │ │ │ │ - subseq r9, r1, ip, lsl #3 │ │ │ │ - subseq r9, r1, r0, ror r1 │ │ │ │ - subseq r9, r1, r4, asr r1 │ │ │ │ - subseq r9, r1, r8, lsr r1 │ │ │ │ - subseq r9, r1, ip, lsl r1 │ │ │ │ - subseq r9, r1, r0, lsl #2 │ │ │ │ + subseq r3, r8, r0, lsl #6 │ │ │ │ + rsbeq ip, r3, ip, ror r3 │ │ │ │ + @ instruction: 0x00519294 │ │ │ │ + subseq r9, r1, r8, ror r2 │ │ │ │ + subseq r9, r1, ip, asr r2 │ │ │ │ + subseq r9, r1, r0, asr #4 │ │ │ │ + subseq r9, r1, r4, lsr #4 │ │ │ │ + subseq r9, r1, r8, lsl #4 │ │ │ │ + subseq r9, r1, ip, ror #3 │ │ │ │ + ldrsbeq r9, [r1], #-16 │ │ │ │ + ldrheq r9, [r1], #-20 @ 0xffffffec │ │ │ │ + @ instruction: 0x00519198 │ │ │ │ + subseq r9, r1, ip, ror r1 │ │ │ │ + subseq r9, r1, r0, ror #2 │ │ │ │ + subseq r9, r1, r4, asr #2 │ │ │ │ + subseq r9, r1, r8, lsr #2 │ │ │ │ + subseq r9, r1, ip, lsl #2 │ │ │ │ + ldrsheq r9, [r1], #-0 │ │ │ │ ldr r0, [pc, #4] @ 30ba20 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq ip, ip, r0, ror #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ @@ -305988,22 +305988,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 30bbc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30ba94 │ │ │ │ ldr r2, [pc, #100] @ 30bbc8 │ │ │ │ ldr r3, [pc, #56] @ 30bba0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -306011,29 +306011,29 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 30bb98 │ │ │ │ ldr r0, [pc, #68] @ 30bbcc │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, pc, ip, lsr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006ff99c │ │ │ │ - subseq lr, r3, r0, asr #17 │ │ │ │ + ldrheq lr, [r3], #-128 @ 0xffffff80 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, pc, r0, ror #18 │ │ │ │ - subseq r9, r1, r4, rrx │ │ │ │ + subseq r9, r1, r4, asr r0 │ │ │ │ andeq r1, r0, r0, lsr #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r8, [r1], #-252 @ 0xffffff04 │ │ │ │ + subseq r8, r1, ip, ror #31 │ │ │ │ @ instruction: 0x006ff898 │ │ │ │ - subseq r8, r1, r8, ror #31 │ │ │ │ + ldrsbeq r8, [r1], #-248 @ 0xffffff08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldr r3, [r0, #2128] @ 0x850 │ │ │ │ sub sp, sp, #32 │ │ │ │ @@ -306115,22 +306115,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 30bdd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30bc54 │ │ │ │ ldr r2, [pc, #124] @ 30bddc │ │ │ │ ldr r3, [pc, #56] @ 30bd9c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -306138,45 +306138,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 30bd94 │ │ │ │ ldr r0, [pc, #92] @ 30bde0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [pc], #-124 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq ip, r3, r9, rrx │ │ │ │ + rsbeq ip, r3, r9, asr r0 │ │ │ │ rsbeq pc, pc, r8, ror #15 │ │ │ │ - subseq r8, r1, ip, asr #30 │ │ │ │ + subseq r8, r1, ip, lsr pc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, pc, r0, lsr #15 │ │ │ │ - subseq lr, r3, r4, lsr #13 │ │ │ │ + @ instruction: 0x0053e694 │ │ │ │ + subseq r8, r1, r4, ror #29 │ │ │ │ + subseq r8, r1, ip, ror #29 │ │ │ │ ldrsheq r8, [r1], #-228 @ 0xffffff1c │ │ │ │ - ldrsheq r8, [r1], #-236 @ 0xffffff14 │ │ │ │ - subseq r8, r1, r4, lsl #30 │ │ │ │ - subseq r8, r1, r8, lsl #30 │ │ │ │ - @ instruction: 0x00582e9c │ │ │ │ + ldrsheq r8, [r1], #-232 @ 0xffffff18 │ │ │ │ + subseq r2, r8, ip, lsl #29 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x00518e90 │ │ │ │ + subseq r8, r1, r0, lsl #29 │ │ │ │ @ instruction: 0x006ff69c │ │ │ │ - subseq r8, r1, ip, ror lr │ │ │ │ + subseq r8, r1, ip, ror #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #4096 @ 0x1000 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 4b1f9c │ │ │ │ ldr r0, [r5, #2096] @ 0x830 │ │ │ │ - bl 584fc4 │ │ │ │ + bl 584fb4 │ │ │ │ ldr r1, [r5, #2104] @ 0x838 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 34bee0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -306226,15 +306226,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 30bfd4 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r6, #2096] @ 0x830 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldr r1, [pc, #236] @ 30bfe8 │ │ │ │ orr r4, r4, #65536 @ 0x10000 │ │ │ │ and r1, r1, r3 │ │ │ │ cmp r1, #0 │ │ │ │ str r4, [r6, #2128] @ 0x850 │ │ │ │ bne 30be88 │ │ │ │ and r1, r7, r4 │ │ │ │ @@ -306266,72 +306266,72 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 30c00c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30bebc │ │ │ │ ldr r0, [pc, #80] @ 30c010 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30bebc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, pc, r4, asr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r4, r0, r5, asr #16 │ │ │ │ @ instruction: 0x006ff594 │ │ │ │ stceq 7, cr3, [r0], {186} @ 0xba │ │ │ │ - subseq r2, ip, r4, lsr #13 │ │ │ │ + @ instruction: 0x005c2694 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, pc, r8, lsr r5 @ │ │ │ │ - ldrsheq r8, [r1], #-200 @ 0xffffff38 │ │ │ │ subseq r8, r1, r8, ror #25 │ │ │ │ + ldrsbeq r8, [r1], #-200 @ 0xffffff38 │ │ │ │ andeq r1, r0, r4, lsr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r1, r8, ror ip │ │ │ │ - @ instruction: 0x00518c90 │ │ │ │ + subseq r8, r1, r8, ror #24 │ │ │ │ + subseq r8, r1, r0, lsl #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #220] @ 30c108 │ │ │ │ ldr r2, [pc, #220] @ 30c10c │ │ │ │ ldr r1, [pc, #220] @ 30c110 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #188] @ 30c114 │ │ │ │ ldr r1, [pc, #188] @ 30c118 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #156] @ 30c11c │ │ │ │ ldr r3, [pc, #156] @ 30c120 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [pc, #152] @ 30c124 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ @@ -306344,35 +306344,35 @@ │ │ │ │ ldr r2, [pc, #124] @ 30c130 │ │ │ │ strh ip, [r0, #114] @ 0x72 │ │ │ │ str r2, [r0, #116] @ 0x74 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r1, [pc, #96] @ 30c134 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq fp, r3, r0, asr #26 │ │ │ │ - ldrdeq ip, [pc], #-188 @ │ │ │ │ - subseq r8, r7, r0, lsl #13 │ │ │ │ - subseq r8, r0, ip, lsl #18 │ │ │ │ - subseq r2, r0, ip, lsl #16 │ │ │ │ + rsbeq fp, r3, r0, lsr sp │ │ │ │ + subeq ip, pc, ip, asr #23 │ │ │ │ + subseq r8, r7, r0, ror r6 │ │ │ │ + ldrsheq r8, [r0], #-140 @ 0xffffff74 │ │ │ │ + ldrsheq r2, [r0], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, ip, asr #2 │ │ │ │ rsbeq fp, ip, r0, ror ip │ │ │ │ @ instruction: 0xfffffd50 │ │ │ │ andseq r1, r9, r1, lsl r0 │ │ │ │ @ instruction: 0x006e9f98 │ │ │ │ subne r1, pc, ip, lsr r0 @ │ │ │ │ andeq r0, r0, r0, lsr #18 │ │ │ │ @@ -306387,15 +306387,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #76] @ 30c1cc │ │ │ │ ldr r2, [pc, #76] @ 30c1d0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ add r1, r1, #44 @ 0x2c │ │ │ │ @@ -306406,19 +306406,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq fp, r3, r0, lsr #24 │ │ │ │ - subseq r8, r0, r4, lsl #16 │ │ │ │ - subseq r2, r0, r4, lsl #14 │ │ │ │ - subseq r6, r1, r4, ror #17 │ │ │ │ - subseq r5, r1, r0, lsl #6 │ │ │ │ + rsbeq fp, r3, r0, lsl ip │ │ │ │ + ldrsheq r8, [r0], #-116 @ 0xffffff8c │ │ │ │ + ldrsheq r2, [r0], #-100 @ 0xffffff9c │ │ │ │ + ldrsbeq r6, [r1], #-132 @ 0xffffff7c │ │ │ │ + ldrsheq r5, [r1], #-32 @ 0xffffffe0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, #1 │ │ │ │ add r5, r0, #2080 @ 0x820 │ │ │ │ @@ -306505,41 +306505,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #180] @ 30c40c │ │ │ │ mov r2, r7 │ │ │ │ add r7, r4, #1904 @ 0x770 │ │ │ │ add r7, r7, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ mov r2, #1 │ │ │ │ bl 3529e8 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529e8 │ │ │ │ mov r0, r4 │ │ │ │ bl 354b6c │ │ │ │ str r0, [r6, #2096] @ 0x830 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r3, r4} │ │ │ │ ldr r3, [r4, #20] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #60] @ 30c410 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -306549,19 +306549,19 @@ │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 4b1658 │ │ │ │ orr r8, r8, #2048 @ 0x800 │ │ │ │ strh r8, [r7, #16] │ │ │ │ b 30c2b4 │ │ │ │ - rsbeq fp, r3, ip, asr #22 │ │ │ │ + rsbeq fp, r3, ip, lsr fp │ │ │ │ strbeq r1, [r1], #3511 @ 0xdb7 │ │ │ │ ldrdeq fp, [ip], #-156 @ 0xffffff64 @ │ │ │ │ - subseq r8, r1, ip, asr #18 │ │ │ │ - subseq r8, r1, r8, lsr #18 │ │ │ │ + subseq r8, r1, ip, lsr r9 │ │ │ │ + subseq r8, r1, r8, lsl r9 │ │ │ │ rsbseq pc, r0, r8, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #2144] @ 0x860 │ │ │ │ @@ -306706,25 +306706,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 30c788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30c560 │ │ │ │ ldr r3, [pc, #228] @ 30c78c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30c5cc │ │ │ │ ldr r3, [pc, #196] @ 30c780 │ │ │ │ @@ -306742,53 +306742,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r4, r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 30c790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30c5cc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #100] @ 30c794 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30c560 │ │ │ │ ldr r0, [pc, #80] @ 30c798 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30c5cc │ │ │ │ strheq lr, [pc], #-252 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, pc, ip, lsr #31 │ │ │ │ rsbeq lr, pc, r0, asr #30 │ │ │ │ rsbseq pc, r0, r8, asr #11 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - @ instruction: 0x0063b798 │ │ │ │ + rsbeq fp, r3, r8, lsl #15 │ │ │ │ rsbseq pc, r0, r8, lsr #10 │ │ │ │ andeq r1, r0, r8, ror #30 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r1, r0, lsl #12 │ │ │ │ - andeq r3, r0, ip, ror #26 │ │ │ │ - subseq r8, r1, r8, ror #11 │ │ │ │ - @ instruction: 0x0051859c │ │ │ │ ldrsheq r8, [r1], #-80 @ 0xffffffb0 │ │ │ │ + andeq r3, r0, ip, ror #26 │ │ │ │ + ldrsbeq r8, [r1], #-88 @ 0xffffffa8 │ │ │ │ + subseq r8, r1, ip, lsl #11 │ │ │ │ + subseq r8, r1, r0, ror #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #532] @ 30c9cc │ │ │ │ ldr r1, [pc, #532] @ 30c9d0 │ │ │ │ @@ -306887,60 +306887,60 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 30c9ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30c814 │ │ │ │ ldr r1, [pc, #104] @ 30c9f0 │ │ │ │ ldr r0, [pc, #104] @ 30c9f4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30c870 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #80] @ 30c9f8 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30c814 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, pc, r4, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, pc, r8, lsl ip @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, pc, r0, ror #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r3, r0, r8, asr #19 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r8, r1, r4, lsr #8 │ │ │ │ - rsbeq fp, r3, ip, ror #7 │ │ │ │ - ldrsbeq r8, [r1], #-60 @ 0xffffffc4 │ │ │ │ - subseq r8, r1, r0, lsr r4 │ │ │ │ + subseq r8, r1, r4, lsl r4 │ │ │ │ + ldrdeq fp, [r3], #-60 @ 0xffffffc4 @ │ │ │ │ + subseq r8, r1, ip, asr #7 │ │ │ │ + subseq r8, r1, r0, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #424] @ 30cbbc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -306954,23 +306954,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #372] @ 30cbd0 │ │ │ │ ldr r1, [pc, #372] @ 30cbd4 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #9 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [pc, #348] @ 30cbd8 │ │ │ │ ldr r3, [pc, #348] @ 30cbdc │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -307032,48 +307032,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 30cc08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30ca94 │ │ │ │ ldr r0, [pc, #92] @ 30cc0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30ca94 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq fp, r3, r0, ror #6 │ │ │ │ + rsbeq fp, r3, r0, asr r3 │ │ │ │ ldrdeq lr, [pc], #-148 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r7, r0, r0, lsr pc │ │ │ │ - subseq r1, r0, r0, lsr lr │ │ │ │ - ldrheq r8, [r1], #-52 @ 0xffffffcc │ │ │ │ - subseq r8, r1, r0, asr #7 │ │ │ │ + subseq r7, r0, r0, lsr #30 │ │ │ │ + subseq r1, r0, r0, lsr #28 │ │ │ │ + subseq r8, r1, r4, lsr #7 │ │ │ │ + ldrheq r8, [r1], #-48 @ 0xffffffd0 │ │ │ │ rsbeq lr, pc, r0, lsl #19 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andcc r0, r0, #64 @ 0x40 │ │ │ │ vaddl.u q8, d14, d0 │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ rsbeq lr, pc, r4, lsl #18 │ │ │ │ andeq r3, r0, r0, asr ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x00518298 │ │ │ │ - subseq r8, r1, r4, lsr #5 │ │ │ │ + subseq r8, r1, r8, lsl #5 │ │ │ │ + @ instruction: 0x00518294 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ sub sp, sp, #4160 @ 0x1040 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -307150,30 +307150,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r8, #48 @ 0x30 │ │ │ │ sub r6, r8, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [r7, #8] │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ strb r9, [r8, #-28] @ 0xffffffe4 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ sub r3, r8, #24 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #192 @ 0xc0 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ strd r8, [sp, #16] │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ add r9, fp, #10368 @ 0x2880 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ add r9, r9, #36 @ 0x24 │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ b 30cdc4 │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r5, #16 │ │ │ │ add r4, r4, #12 │ │ │ │ @@ -307217,15 +307217,15 @@ │ │ │ │ str r1, [r3, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r3, #-20] @ 0xffffffec │ │ │ │ str r1, [r3, #-16] │ │ │ │ str r1, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ str fp, [sp, #16] │ │ │ │ @@ -307235,15 +307235,15 @@ │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #240] @ 30cf9c │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30cdb0 │ │ │ │ ldr fp, [sp, #40] @ 0x28 │ │ │ │ b 30cca8 │ │ │ │ ldr r3, [pc, #212] @ 30cfa0 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -307262,50 +307262,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 30cfa4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30cca0 │ │ │ │ ldr r0, [pc, #96] @ 30cfa8 │ │ │ │ str r2, [sp, #12] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ stm sp, {r6, fp} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30cdb0 │ │ │ │ ldr r0, [pc, #60] @ 30cfac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30cca0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strheq lr, [pc], #-124 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, pc, r0, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, pc, r8, lsr r7 @ │ │ │ │ andeq r2, r0, ip, ror #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r1, ip, ror #31 │ │ │ │ + ldrsbeq r7, [r1], #-252 @ 0xffffff04 │ │ │ │ andeq r3, r0, r8, lsr #17 │ │ │ │ - subseq r7, r1, ip, lsr #30 │ │ │ │ - subseq r7, r1, r8, lsl #31 │ │ │ │ - subseq r7, r1, r8, lsl pc │ │ │ │ + subseq r7, r1, ip, lsl pc │ │ │ │ + subseq r7, r1, r8, ror pc │ │ │ │ + subseq r7, r1, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ sub sp, sp, #124 @ 0x7c │ │ │ │ mov r5, r2 │ │ │ │ adds r2, r2, #4 │ │ │ │ @@ -307341,15 +307341,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -307359,15 +307359,15 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [r7] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ eor r3, r1, r1, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -307377,30 +307377,30 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ str r3, [r2], #4 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r2, [sp, #8] │ │ │ │ str sl, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307408,30 +307408,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #4] │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [r7, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307439,15 +307439,15 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ str r3, [r7, #8] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ strd r4, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ str sl, [sp, #24] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @@ -307455,15 +307455,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, r7, #12 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [r7, #12] │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ @@ -307484,15 +307484,15 @@ │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r6, sp, #104 @ 0x68 │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -307502,50 +307502,50 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp, #24] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #104] @ 0x68 │ │ │ │ add r1, r7, #8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -307553,25 +307553,25 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #72] @ 0x48 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r1, [sp, #104] @ 0x68 │ │ │ │ add r7, r7, #12 │ │ │ │ orr r1, r1, #16 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ @@ -307579,15 +307579,15 @@ │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldrd r0, [ip] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ add sp, sp, #124 @ 0x7c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -307643,15 +307643,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ add ip, sp, #72 @ 0x48 │ │ │ │ mov r0, #1 │ │ │ │ orr r1, r1, #16 │ │ │ │ str r0, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ @@ -307663,15 +307663,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ str ip, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #4] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307679,30 +307679,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #8] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307710,30 +307710,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ orr r1, r1, #16 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str ip, [sp, #8] │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [r1, #12] │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ @@ -307741,30 +307741,30 @@ │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [pc, #500] @ 30d8d8 │ │ │ │ ldr r3, [pc, #492] @ 30d8d4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -307788,15 +307788,15 @@ │ │ │ │ add r7, sp, #100 @ 0x64 │ │ │ │ add r6, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ @@ -307808,81 +307808,81 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #4] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ ldr r3, [r2, #8] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrb r1, [sp, #108] @ 0x6c │ │ │ │ strd sl, [sp, #16] │ │ │ │ orr r1, r1, #16 │ │ │ │ strb r1, [sp, #108] @ 0x6c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, #12] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [sp, #76] @ 0x4c │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [sp, #76] @ 0x4c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, #1 │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ b 30d6b4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @@ -308101,15 +308101,15 @@ │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [pc, #1200] @ 30e100 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -308122,15 +308122,15 @@ │ │ │ │ str r4, [sp, #28] │ │ │ │ str ip, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str lr, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 30e104 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 30daf0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ strh r3, [r4, #12] │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ str r3, [r9, #2208] @ 0x8a0 │ │ │ │ @@ -308173,15 +308173,15 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #124] @ 0x7c │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str lr, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -308192,15 +308192,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, lr, #31 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ sub r3, r3, lr │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ @@ -308225,15 +308225,15 @@ │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #1 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ strb r2, [sp, #92] @ 0x5c │ │ │ │ mov r2, #1 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -308243,15 +308243,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ asr r1, r4, #31 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #20] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ sub r3, r3, r4 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ strh r3, [r7, #10] │ │ │ │ b 30dad8 │ │ │ │ ldr r3, [pc, #604] @ 30e0f4 │ │ │ │ @@ -308286,15 +308286,15 @@ │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #452] @ 30e108 │ │ │ │ @@ -308307,15 +308307,15 @@ │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r7, [sp, #28] │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 30e10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 30da7c │ │ │ │ ldr r0, [pc, #392] @ 30e110 │ │ │ │ ldr r0, [fp, r0] │ │ │ │ ldrh r0, [r0] │ │ │ │ cmp r0, r3 │ │ │ │ beq 30d950 │ │ │ │ @@ -308332,25 +308332,25 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 30e114 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30d950 │ │ │ │ ldr r3, [sl, #2128] @ 0x850 │ │ │ │ mov r0, r8 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [sl, #2128] @ 0x850 │ │ │ │ bl 30be1c │ │ │ │ add r3, r9, #2192 @ 0x890 │ │ │ │ @@ -308371,60 +308371,60 @@ │ │ │ │ ldr r0, [pc, #184] @ 30e118 │ │ │ │ ldr r1, [pc, #184] @ 30e11c │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #16] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #116] @ 0x74 │ │ │ │ b 30da7c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp] │ │ │ │ ldr r0, [pc, #128] @ 30e120 │ │ │ │ ldr r1, [pc, #128] @ 30e124 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ b 30daf0 │ │ │ │ ldr r0, [pc, #100] @ 30e128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30d950 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, pc, r8, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, pc, r0, ror #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, lr, ror #15 │ │ │ │ - strheq sl, [r3], #-52 @ 0xffffffcc @ │ │ │ │ + rsbeq sl, r3, r4, lsr #7 │ │ │ │ andmi r0, r0, r0, asr #32 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ ldrdeq sp, [pc], #-136 @ │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r7, r1, ip, ror r3 │ │ │ │ - ldrsbeq r7, [r1], #-36 @ 0xffffffdc │ │ │ │ - subseq r7, r1, ip, lsl #1 │ │ │ │ - ldrsheq r6, [r1], #-240 @ 0xffffff10 │ │ │ │ + subseq r7, r1, ip, ror #6 │ │ │ │ + subseq r7, r1, r4, asr #5 │ │ │ │ + subseq r7, r1, ip, ror r0 │ │ │ │ + subseq r6, r1, r0, ror #31 │ │ │ │ andeq r4, r0, r0, ror #16 │ │ │ │ - subseq r6, r1, r8, lsl pc │ │ │ │ - subseq r6, r1, ip, ror #30 │ │ │ │ - subseq r6, r1, r0, ror pc │ │ │ │ - subseq r6, r1, r8, lsr pc │ │ │ │ - subseq r6, r1, r0, lsr pc │ │ │ │ - subseq r6, r1, r0, lsl #29 │ │ │ │ + subseq r6, r1, r8, lsl #30 │ │ │ │ + subseq r6, r1, ip, asr pc │ │ │ │ + subseq r6, r1, r0, ror #30 │ │ │ │ + subseq r6, r1, r8, lsr #30 │ │ │ │ + subseq r6, r1, r0, lsr #30 │ │ │ │ + subseq r6, r1, r0, ror lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r2 │ │ │ │ bl 4b1f00 │ │ │ │ @@ -308551,15 +308551,15 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1108] @ 30e788 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, fp │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30e2ac │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 30cc10 │ │ │ │ b 30e2ac │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r3, #2108] @ 0x83c │ │ │ │ @@ -308581,15 +308581,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ add r3, r7, #8320 @ 0x2080 │ │ │ │ add r3, r3, #24 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ add r4, r3, r4 │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -308603,15 +308603,15 @@ │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ str lr, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #2192 @ 0x890 │ │ │ │ ldrh r4, [r3, #8] │ │ │ │ add r4, r4, r9 │ │ │ │ lsl r4, r4, #16 │ │ │ │ lsr r4, r4, #16 │ │ │ │ strh r4, [r3, #8] │ │ │ │ @@ -308665,15 +308665,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #136] @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ add r3, r2, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ @@ -308681,15 +308681,15 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, r3, #2192 @ 0x890 │ │ │ │ ldrh r3, [r2, #8] │ │ │ │ add r3, r3, fp │ │ │ │ strh r3, [r2, #8] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ b 30e2a0 │ │ │ │ @@ -308749,15 +308749,15 @@ │ │ │ │ mov r0, r2 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #288] @ 30e798 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -308768,15 +308768,15 @@ │ │ │ │ ldr r3, [sp, #112] @ 0x70 │ │ │ │ str r5, [sp, #28] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r9, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 30e79c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 30e24c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r3, #2100] @ 0x834 │ │ │ │ bl 4b1ed0 │ │ │ │ add r1, r7, #8320 @ 0x2080 │ │ │ │ ldrh r2, [r4, #8] │ │ │ │ @@ -308796,15 +308796,15 @@ │ │ │ │ ldr r0, [pc, #160] @ 30e7a4 │ │ │ │ stm sp, {r2, r3, r9, fp} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #16] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [sp, #124] @ 0x7c │ │ │ │ b 30e24c │ │ │ │ ldr r3, [pc, #84] @ 30e780 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ @@ -308814,34 +308814,34 @@ │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #92] @ 30e7ac │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #268 @ 0x10c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30e2ac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, pc, r4, ror r2 @ │ │ │ │ rsbeq sp, pc, r0, ror r2 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - rsbeq r9, r3, r4, asr #20 │ │ │ │ - subseq r6, r1, r0, lsl #26 │ │ │ │ + rsbeq r9, r3, r4, lsr sl │ │ │ │ + ldrsheq r6, [r1], #-192 @ 0xffffff40 │ │ │ │ rsbeq ip, pc, r4, ror #28 │ │ │ │ andeq r1, r0, r0, lsr #26 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, r1, r4, asr #19 │ │ │ │ - ldrheq r6, [r1], #-140 @ 0xffffff74 │ │ │ │ - subseq r6, r1, r8, lsr r9 │ │ │ │ - subseq r6, r1, r8, asr #17 │ │ │ │ - rsbeq r9, r3, r8, lsr #12 │ │ │ │ - subseq r6, r1, r4, ror #17 │ │ │ │ + ldrheq r6, [r1], #-148 @ 0xffffff6c │ │ │ │ + subseq r6, r1, ip, lsr #17 │ │ │ │ + subseq r6, r1, r8, lsr #18 │ │ │ │ + ldrheq r6, [r1], #-136 @ 0xffffff78 │ │ │ │ + rsbeq r9, r3, r8, lsl r6 │ │ │ │ + ldrsbeq r6, [r1], #-132 @ 0xffffff7c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #1508] @ 30edac │ │ │ │ ldr r1, [pc, #1508] @ 30edb0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -309113,27 +309113,27 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #20] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r7, [sp, #16] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #464] @ 30ee0c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30e814 │ │ │ │ mov r1, #3 │ │ │ │ mov r0, r4 │ │ │ │ bl 30ba24 │ │ │ │ ldr r0, [r5, #2100] @ 0x834 │ │ │ │ bl 4b1ed0 │ │ │ │ bl 4b261c │ │ │ │ @@ -309161,15 +309161,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r1, #292 @ 0x124 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r2, [pc, #324] @ 30ee1c │ │ │ │ ldr r3, [pc, #212] @ 30edb0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -309181,15 +309181,15 @@ │ │ │ │ b 30bbd0 │ │ │ │ ldr r0, [pc, #276] @ 30ee20 │ │ │ │ stm sp, {r3, sl} │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30e814 │ │ │ │ ldr r3, [pc, #248] @ 30ee24 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 30eb20 │ │ │ │ ldr r3, [pc, #124] @ 30edbc │ │ │ │ @@ -309205,33 +309205,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 30ee28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30eb20 │ │ │ │ ldr r0, [pc, #136] @ 30ee2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 30eb20 │ │ │ │ rsbeq ip, pc, r4, lsr ip @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, pc, ip, lsl ip @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbeq ip, pc, r0, asr #23 │ │ │ │ - rsbeq r9, r3, r8, lsl #8 │ │ │ │ + strdeq r9, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r0, r0, r1, lsl #6 │ │ │ │ rsbeq ip, pc, r0, asr #21 │ │ │ │ rsbeq ip, pc, ip, asr sl @ │ │ │ │ rsbeq ip, pc, ip, lsl sl @ │ │ │ │ ldrdeq ip, [pc], #-148 @ │ │ │ │ rsbeq ip, pc, ip, ror r9 @ │ │ │ │ rsbeq ip, pc, r0, asr #18 │ │ │ │ @@ -309241,23 +309241,23 @@ │ │ │ │ @ instruction: 0xfffe0000 │ │ │ │ @ instruction: 0xfff483ff │ │ │ │ @ instruction: 0xffff0000 │ │ │ │ rsbeq ip, pc, ip, ror r8 @ │ │ │ │ svchi 0x00f00000 @ IMB │ │ │ │ muleq r0, r0, pc @ │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, r1, r0, asr #8 │ │ │ │ + subseq r6, r1, r0, lsr r4 │ │ │ │ rsbeq ip, pc, r0, ror r7 @ │ │ │ │ - rsbeq r9, r3, r4, asr #1 │ │ │ │ - subseq r6, r1, r8, asr #8 │ │ │ │ + strheq r9, [r3], #-4 @ │ │ │ │ + subseq r6, r1, r8, lsr r4 │ │ │ │ rsbeq ip, pc, r4, lsr #14 │ │ │ │ - ldrheq r6, [r1], #-52 @ 0xffffffcc │ │ │ │ + subseq r6, r1, r4, lsr #7 │ │ │ │ andeq r3, r0, r0, asr ip │ │ │ │ - subseq r6, r1, r4, lsr #1 │ │ │ │ - ldrheq r6, [r1], #-0 │ │ │ │ + @ instruction: 0x00516094 │ │ │ │ + subseq r6, r1, r0, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #16] │ │ │ │ ldr r8, [sp, #24] │ │ │ │ @@ -309315,15 +309315,15 @@ │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ mov r2, #0 │ │ │ │ cmp sl, #2048 @ 0x800 │ │ │ │ str r2, [sp, #16] │ │ │ │ beq 30f014 │ │ │ │ ldr r3, [pc, #332] @ 30f09c │ │ │ │ cmp sl, r3 │ │ │ │ movne sl, r2 │ │ │ │ @@ -309353,15 +309353,15 @@ │ │ │ │ bhi 30f050 │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ ldr r2, [pc, #204] @ 30f0a4 │ │ │ │ ldr r3, [pc, #188] @ 30f098 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -309748,20 +309748,20 @@ │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ rsbeq ip, pc, r8, lsr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, pc, r4, ror #4 │ │ │ │ strdeq r1, [r0], -pc @ │ │ │ │ @ instruction: 0xffffc000 │ │ │ │ - rsbeq r8, r3, r8, lsl #18 │ │ │ │ - subseq r5, r1, r8, lsl ip │ │ │ │ - subseq r5, r1, r4, asr ip │ │ │ │ - rsbeq r8, r3, r4, ror #17 │ │ │ │ + strdeq r8, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + subseq r5, r1, r8, lsl #24 │ │ │ │ + subseq r5, r1, r4, asr #24 │ │ │ │ + ldrdeq r8, [r3], #-132 @ 0xffffff7c @ │ │ │ │ + subseq r5, r1, r0, ror #23 │ │ │ │ ldrsheq r5, [r1], #-176 @ 0xffffff50 │ │ │ │ - subseq r5, r1, r0, lsl #24 │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ │ │ │ │ 0030f614 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -309856,17 +309856,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30f798 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ mov r2, #94 @ 0x5e │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r8, r3, r4, lsr r7 │ │ │ │ - subseq r5, r1, r4, asr #20 │ │ │ │ - subseq r0, sp, ip, ror #21 │ │ │ │ + rsbeq r8, r3, r4, lsr #14 │ │ │ │ + subseq r5, r1, r4, lsr sl │ │ │ │ + ldrsbeq r0, [sp], #-172 @ 0xffffff54 │ │ │ │ │ │ │ │ 0030f79c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r1, [pc, #384] @ 30f934 │ │ │ │ @@ -309944,15 +309944,15 @@ │ │ │ │ add r0, r0, ip │ │ │ │ bl 1e1e40 │ │ │ │ b 30f81c │ │ │ │ mov lr, #2 │ │ │ │ add r3, sp, #14 │ │ │ │ mov r2, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ b 30f81c │ │ │ │ lsl r1, r1, #16 │ │ │ │ add r3, sp, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #6 │ │ │ │ bl 4ab820 │ │ │ │ @@ -309966,17 +309966,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq fp, pc, r8, asr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq fp, [pc], #-184 @ │ │ │ │ - @ instruction: 0x00638590 │ │ │ │ - subseq r5, r1, r0, lsr #17 │ │ │ │ - subseq r0, sp, r8, asr #18 │ │ │ │ + rsbeq r8, r3, r0, lsl #11 │ │ │ │ + @ instruction: 0x00515890 │ │ │ │ + subseq r0, sp, r8, lsr r9 │ │ │ │ │ │ │ │ 0030f94c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #24] │ │ │ │ @@ -310003,15 +310003,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r5 │ │ │ │ bl 1e1e40 │ │ │ │ mov r1, r7 │ │ │ │ ldr r2, [r6, #60] @ 0x3c │ │ │ │ mvn r0, #0 │ │ │ │ - bl 7d1dc4 │ │ │ │ + bl 7d1db4 │ │ │ │ ldr r1, [r6, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ str r0, [sp, #8] │ │ │ │ beq 30fa70 │ │ │ │ ldr r3, [r4, #28] │ │ │ │ cmp r3, #11 │ │ │ │ bls 30fa70 │ │ │ │ @@ -310024,15 +310024,15 @@ │ │ │ │ b 30fa30 │ │ │ │ mov r3, #4 │ │ │ │ add r5, sp, #8 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, #8 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ bhi 30f9c0 │ │ │ │ ldr r2, [pc, #108] @ 30faa4 │ │ │ │ ldr r3, [pc, #100] @ 30faa0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -310049,15 +310049,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov ip, #4 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ cmp r0, #3 │ │ │ │ movls r0, #0 │ │ │ │ movhi r0, #1 │ │ │ │ b 30fa30 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006fba90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @@ -310086,15 +310086,15 @@ │ │ │ │ beq 30fb04 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r2, #21 │ │ │ │ bhi 30fbac │ │ │ │ mov r6, #22 │ │ │ │ mov r2, #0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, #13 │ │ │ │ movls r3, #0 │ │ │ │ strls r3, [r5, #12] │ │ │ │ bls 30fb68 │ │ │ │ ldr r2, [r5, #8] │ │ │ │ mov r3, #14 │ │ │ │ str r3, [r5, #12] │ │ │ │ @@ -310180,26 +310180,26 @@ │ │ │ │ ldr r2, [r4, #24] │ │ │ │ ldr r3, [r2, #12] │ │ │ │ ldr r2, [r2, #20] │ │ │ │ add r3, r3, r2 │ │ │ │ strh r3, [r6, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7ee6c4 │ │ │ │ + bl 7ee6b4 │ │ │ │ ldrh r3, [r6, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ sub r1, r0, r3 │ │ │ │ str r1, [r6, #56] @ 0x38 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ ldr r3, [r4, #16] │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r0, r0, #24 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r6, #64] @ 0x40 │ │ │ │ - bl 7ee7b8 │ │ │ │ + bl 7ee7a8 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r6, #60] @ 0x3c │ │ │ │ mov r0, #1 │ │ │ │ b 30fb6c │ │ │ │ add r3, sp, #8 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ mov r1, #0 │ │ │ │ @@ -310243,15 +310243,15 @@ │ │ │ │ mov r0, r3 │ │ │ │ add r1, r1, r2 │ │ │ │ mov r2, #20 │ │ │ │ bl 1e1e40 │ │ │ │ b 30fd90 │ │ │ │ mov ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, #19 │ │ │ │ bls 30fd0c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ ldrb r3, [r2] │ │ │ │ lsl r3, r3, #2 │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ cmp r3, #19 │ │ │ │ @@ -310268,28 +310268,28 @@ │ │ │ │ ldr r2, [r5, #12] │ │ │ │ sub r1, r1, #20 │ │ │ │ str r1, [sp] │ │ │ │ add r3, r3, #20 │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ add r2, r2, #20 │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ sub r3, r3, #20 │ │ │ │ cmp r3, r0 │ │ │ │ bls 30fc6c │ │ │ │ b 30fd0c │ │ │ │ ldr r3, [pc, #108] @ 30fe74 │ │ │ │ b 30fc38 │ │ │ │ ldr r3, [r5, #16] │ │ │ │ ldr r2, [r5, #12] │ │ │ │ str r7, [sp] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r7, r0 │ │ │ │ strls r7, [r5, #20] │ │ │ │ bls 30fc6c │ │ │ │ b 30fd0c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 30fe78 │ │ │ │ ldr r1, [pc, #60] @ 30fe7c │ │ │ │ @@ -310304,17 +310304,17 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff202e6c <__bss_end__@@Base+0xfe722138> │ │ │ │ rsbeq fp, pc, r8, lsl #17 │ │ │ │ bge ff202e7c <__bss_end__@@Base+0xfe722148> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ bge ff202e80 <__bss_end__@@Base+0xfe72214c> │ │ │ │ - rsbeq r8, r3, ip, rrx │ │ │ │ - subseq r5, r1, ip, ror r3 │ │ │ │ - subseq r0, sp, r4, lsr #8 │ │ │ │ + rsbeq r8, r3, ip, asr r0 │ │ │ │ + subseq r5, r1, ip, ror #6 │ │ │ │ + subseq r0, sp, r4, lsl r4 │ │ │ │ │ │ │ │ 0030fe84 : │ │ │ │ cmp r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -310328,17 +310328,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 30fed8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #296 @ 0x128 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strdeq r7, [r3], #-244 @ 0xffffff0c @ │ │ │ │ - subseq r5, r1, r4, lsl #6 │ │ │ │ - subseq r0, sp, ip, lsr #7 │ │ │ │ + rsbeq r7, r3, r4, ror #31 │ │ │ │ + ldrsheq r5, [r1], #-36 @ 0xffffffdc │ │ │ │ + @ instruction: 0x005d039c │ │ │ │ │ │ │ │ 0030fedc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -310422,15 +310422,15 @@ │ │ │ │ ldr r2, [r3, #28] │ │ │ │ cmp r2, #19 │ │ │ │ bhi 3100c8 │ │ │ │ mov r2, #20 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, #0 │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, #19 │ │ │ │ bls 31007c │ │ │ │ ldrb r3, [sp, #20] │ │ │ │ lsr r3, r3, #4 │ │ │ │ lsl r3, r3, #2 │ │ │ │ cmp r3, #19 │ │ │ │ bls 31007c │ │ │ │ @@ -310502,24 +310502,24 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq fp, pc, r0, lsl #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, pc, r0, ror #8 │ │ │ │ - strheq r7, [r3], #-228 @ 0xffffff1c @ │ │ │ │ - rsbeq r7, r3, r0, lsr #27 │ │ │ │ - subseq r5, r1, r8, lsr #1 │ │ │ │ + rsbeq r7, r3, r4, lsr #29 │ │ │ │ + @ instruction: 0x00637d90 │ │ │ │ + @ instruction: 0x00515098 │ │ │ │ andeq r0, r0, r5, ror #2 │ │ │ │ - rsbeq r7, r3, r4, ror sp │ │ │ │ - subseq r5, r1, r4, lsl #1 │ │ │ │ - subseq r5, r1, r4, ror #1 │ │ │ │ - rsbeq r7, r3, r0, asr sp │ │ │ │ - subseq r5, r1, ip, asr r0 │ │ │ │ - subseq r0, sp, r4, lsl #2 │ │ │ │ + rsbeq r7, r3, r4, ror #26 │ │ │ │ + subseq r5, r1, r4, ror r0 │ │ │ │ + ldrsbeq r5, [r1], #-4 │ │ │ │ + rsbeq r7, r3, r0, asr #26 │ │ │ │ + subseq r5, r1, ip, asr #32 │ │ │ │ + ldrsheq r0, [sp], #-4 │ │ │ │ andeq r0, r0, r5, asr #2 │ │ │ │ │ │ │ │ 003101ac : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -310547,17 +310547,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 310234 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 310238 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #228 @ 0xe4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00637c98 │ │ │ │ - subseq r4, r1, r4, lsr #31 │ │ │ │ - subseq r0, sp, ip, asr #32 │ │ │ │ + rsbeq r7, r3, r8, lsl #25 │ │ │ │ + @ instruction: 0x00514f94 │ │ │ │ + subseq r0, sp, ip, lsr r0 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ │ │ │ │ 0031023c : │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 310288 │ │ │ │ ldr r0, [r3, #16] │ │ │ │ ldr ip, [r3, #20] │ │ │ │ @@ -310607,17 +310607,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 31030c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 310310 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r3, r0, asr #23 │ │ │ │ - subseq r4, r1, ip, asr #29 │ │ │ │ - subseq pc, ip, r4, ror pc @ │ │ │ │ + strheq r7, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + ldrheq r4, [r1], #-236 @ 0xffffff14 │ │ │ │ + subseq pc, ip, r4, ror #30 │ │ │ │ andeq r0, r0, r6, lsr #3 │ │ │ │ │ │ │ │ 00310314 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 310340 │ │ │ │ add r3, r0, #65536 @ 0x10000 │ │ │ │ ldrh r0, [r3, #68] @ 0x44 │ │ │ │ @@ -310637,17 +310637,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 31037c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 310380 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r3, r0, asr fp │ │ │ │ - subseq r4, r1, ip, asr lr │ │ │ │ - subseq pc, ip, r4, lsl #30 │ │ │ │ + rsbeq r7, r3, r0, asr #22 │ │ │ │ + subseq r4, r1, ip, asr #28 │ │ │ │ + ldrsheq pc, [ip], #-228 @ 0xffffff1c @ │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ │ │ │ │ 00310384 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00310388 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -310726,39 +310726,39 @@ │ │ │ │ ldr r0, [pc, #56] @ 3104ec │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #52] @ 3104f0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r7, r3, r4, asr #20 │ │ │ │ - subseq r4, r1, r4, asr sp │ │ │ │ - ldrsbeq r4, [r1], #-220 @ 0xffffff24 │ │ │ │ - rsbeq r7, r3, r0, lsr #20 │ │ │ │ - subseq r4, r1, ip, lsr #26 │ │ │ │ - subseq r4, r1, r0, asr #27 │ │ │ │ + rsbeq r7, r3, r4, lsr sl │ │ │ │ + subseq r4, r1, r4, asr #26 │ │ │ │ + subseq r4, r1, ip, asr #27 │ │ │ │ + rsbeq r7, r3, r0, lsl sl │ │ │ │ + subseq r4, r1, ip, lsl sp │ │ │ │ + ldrheq r4, [r1], #-208 @ 0xffffff30 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ - strdeq r7, [r3], #-156 @ 0xffffff64 @ │ │ │ │ - subseq r4, r1, r8, lsl #26 │ │ │ │ - subseq r4, r1, r4, lsl #27 │ │ │ │ + rsbeq r7, r3, ip, ror #19 │ │ │ │ + ldrsheq r4, [r1], #-200 @ 0xffffff38 │ │ │ │ + subseq r4, r1, r4, ror sp │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ │ │ │ │ 003104f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r3, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 5504f8 │ │ │ │ + bl 5504e8 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -310793,15 +310793,15 @@ │ │ │ │ str r8, [sp, #16] │ │ │ │ str r4, [sp, #20] │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ str r1, [sp] │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 54ff18 │ │ │ │ + bl 54ff08 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ subs r1, r0, #0 │ │ │ │ beq 310674 │ │ │ │ cmp r4, r3 │ │ │ │ cmpeq r8, r2 │ │ │ │ bne 310658 │ │ │ │ cmp r5, r4 │ │ │ │ @@ -310836,15 +310836,15 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, #0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp] │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 5504f8 │ │ │ │ + bl 5504e8 │ │ │ │ mov r0, #0 │ │ │ │ b 310618 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3ea4 │ │ │ │ @ instruction: 0x006fae98 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq sl, [pc], #-220 @ │ │ │ │ @@ -310939,17 +310939,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 310810 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - rsbeq r7, r3, r4, asr #13 │ │ │ │ - ldrsbeq r4, [r1], #-144 @ 0xffffff70 │ │ │ │ - subseq pc, ip, r8, ror sl @ │ │ │ │ + strheq r7, [r3], #-100 @ 0xffffff9c @ │ │ │ │ + subseq r4, r1, r0, asr #19 │ │ │ │ + subseq pc, ip, r8, ror #20 │ │ │ │ andeq r0, r0, r2, lsr r3 │ │ │ │ │ │ │ │ 00310814 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -311025,15 +311025,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7ee6c4 │ │ │ │ + bl 7ee6b4 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ ldr r7, [pc, #588] @ 310ba8 │ │ │ │ cmp r3, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ sub r6, r0, r9 │ │ │ │ ldr r0, [r4, #28] │ │ │ │ @@ -311052,15 +311052,15 @@ │ │ │ │ str r6, [sp, #4] │ │ │ │ ldrh r1, [r4, #32] │ │ │ │ ldr r0, [r4, #28] │ │ │ │ sub r1, r1, #1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r8 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7ee7b8 │ │ │ │ + bl 7ee7a8 │ │ │ │ add r1, r0, #1 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ add r2, r4, #176 @ 0xb0 │ │ │ │ strh r1, [r4, #34] @ 0x22 │ │ │ │ add r3, r4, #152 @ 0x98 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -311104,15 +311104,15 @@ │ │ │ │ cmp r5, r1 │ │ │ │ bgt 310a98 │ │ │ │ str r9, [sp] │ │ │ │ mov r3, r5 │ │ │ │ str r6, [r4, #36] @ 0x24 │ │ │ │ mov r2, r8 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7ee7b8 │ │ │ │ + bl 7ee7a8 │ │ │ │ lsl r1, r0, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ b 3109c8 │ │ │ │ bl 1e136c │ │ │ │ lsl r0, r5, #3 │ │ │ │ bl 1e37d8 │ │ │ │ lsl r1, r5, #16 │ │ │ │ @@ -311150,48 +311150,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 310bc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 310a28 │ │ │ │ ldr r0, [pc, #72] @ 310bc4 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 310a28 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [pc], #-168 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, pc, r0, lsr #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sl, pc, ip, asr #19 │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r1, r8, lsl #14 │ │ │ │ - subseq r4, r1, r0, ror r7 │ │ │ │ + ldrsheq r4, [r1], #-104 @ 0xffffff98 │ │ │ │ + subseq r4, r1, r0, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r2] │ │ │ │ @@ -311266,26 +311266,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 310e34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4] │ │ │ │ b 310c3c │ │ │ │ ldr r3, [pc, #216] @ 310e28 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 310c68 │ │ │ │ @@ -311302,55 +311302,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #2 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 310e38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4] │ │ │ │ b 310c68 │ │ │ │ ldr r0, [pc, #96] @ 310e3c │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4] │ │ │ │ b 310c68 │ │ │ │ ldr r0, [pc, #68] @ 310e40 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4] │ │ │ │ b 310c3c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, pc, r0, lsl r8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq sl, [pc], #-120 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sl, pc, ip, lsl #15 │ │ │ │ andeq r4, r0, r4, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r1, r4, lsr r6 │ │ │ │ - subseq r4, r1, r8, lsr #11 │ │ │ │ - ldrsheq r4, [r1], #-80 @ 0xffffffb0 │ │ │ │ - subseq r4, r1, ip, asr #11 │ │ │ │ + subseq r4, r1, r4, lsr #12 │ │ │ │ + @ instruction: 0x00514598 │ │ │ │ + subseq r4, r1, r0, ror #11 │ │ │ │ + ldrheq r4, [r1], #-92 @ 0xffffffa4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ subs r9, r2, #0 │ │ │ │ ldr r2, [pc, #680] @ 311108 │ │ │ │ mov r5, r3 │ │ │ │ @@ -311445,26 +311445,26 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 311128 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ add r0, r3, #16 │ │ │ │ cmp r9, #0 │ │ │ │ str r0, [r5] │ │ │ │ beq 310f10 │ │ │ │ b 310ecc │ │ │ │ ldr r3, [pc, #240] @ 31111c │ │ │ │ @@ -311485,61 +311485,61 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #16 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 31112c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r5] │ │ │ │ b 310f34 │ │ │ │ ldr r2, [pc, #100] @ 31111c │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 310f94 │ │ │ │ b 310ec4 │ │ │ │ ldr r0, [pc, #96] @ 311130 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r5] │ │ │ │ b 310f34 │ │ │ │ ldr r0, [pc, #68] @ 311134 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #16 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r5] │ │ │ │ b 311010 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006fa598 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, pc, r4, ror r5 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sl, pc, r0, asr #9 │ │ │ │ andeq r4, r0, r4, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r1, r8, ror #6 │ │ │ │ + subseq r4, r1, r8, asr r3 │ │ │ │ + ldrheq r4, [r1], #-44 @ 0xffffffd4 │ │ │ │ + subseq r4, r1, ip, ror #5 │ │ │ │ subseq r4, r1, ip, asr #5 │ │ │ │ - ldrsheq r4, [r1], #-44 @ 0xffffffd4 │ │ │ │ - ldrsbeq r4, [r1], #-44 @ 0xffffffd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 311774 │ │ │ │ ldr r2, [pc, #1572] @ 311778 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -311601,15 +311601,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 311790 │ │ │ │ add r0, pc, r0 │ │ │ │ b 3115c8 │ │ │ │ cmp r2, #2 │ │ │ │ beq 311340 │ │ │ │ ldrh r2, [r4, #80] @ 0x50 │ │ │ │ @@ -311690,21 +311690,21 @@ │ │ │ │ beq 311750 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 3117a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 311298 │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r4, #180] @ 0xb4 │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -311727,21 +311727,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #844] @ 3117a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3111d4 │ │ │ │ ldr r2, [pc, #832] @ 3117ac │ │ │ │ ldr r2, [r9, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 311190 │ │ │ │ ldr r2, [pc, #776] @ 311788 │ │ │ │ @@ -311756,21 +311756,21 @@ │ │ │ │ beq 3116ec │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #736] @ 3117b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r7] │ │ │ │ b 311190 │ │ │ │ ldr r3, [pc, #720] @ 3117b4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3112fc │ │ │ │ @@ -311788,23 +311788,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r6, r8} │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 3117b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3112fc │ │ │ │ ldr r3, [pc, #540] @ 311784 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3112bc │ │ │ │ ldr r3, [pc, #524] @ 311788 │ │ │ │ @@ -311820,23 +311820,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #500] @ 3117bc │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3112bc │ │ │ │ ldr r3, [pc, #472] @ 3117c0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3111d4 │ │ │ │ ldr r3, [pc, #396] @ 311788 │ │ │ │ @@ -311852,21 +311852,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 3117c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3111d4 │ │ │ │ ldr r3, [pc, #360] @ 3117c8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311298 │ │ │ │ ldr r3, [pc, #276] @ 311788 │ │ │ │ @@ -311881,95 +311881,95 @@ │ │ │ │ beq 311740 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3117cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 311298 │ │ │ │ ldr r0, [pc, #252] @ 3117d0 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3112fc │ │ │ │ ldr r0, [pc, #224] @ 3117d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r7] │ │ │ │ b 311190 │ │ │ │ ldr r0, [pc, #208] @ 3117d8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3112bc │ │ │ │ ldr r0, [pc, #188] @ 3117dc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3112bc │ │ │ │ ldr r0, [pc, #168] @ 3117e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3111d4 │ │ │ │ ldr r0, [pc, #156] @ 3117e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 311298 │ │ │ │ ldr r0, [pc, #144] @ 3117e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 311298 │ │ │ │ ldr r0, [pc, #132] @ 3117ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3111d4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, pc, ip, lsr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, pc, r8, lsl #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, ip, asr #12 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r1, r8, lsr r3 │ │ │ │ + subseq r4, r1, r8, lsr #6 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq sl, [pc], #-8 @ │ │ │ │ andeq r1, r0, r8, ror #20 │ │ │ │ - subseq r4, r1, r8, ror r2 │ │ │ │ + subseq r4, r1, r8, ror #4 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - subseq r4, r1, r8, asr r0 │ │ │ │ + subseq r4, r1, r8, asr #32 │ │ │ │ andeq r1, r0, r4, lsl #8 │ │ │ │ - subseq r3, r1, r4, asr pc │ │ │ │ + subseq r3, r1, r4, asr #30 │ │ │ │ andeq r2, r0, r0, ror #20 │ │ │ │ - subseq r4, r1, r8, asr #3 │ │ │ │ - subseq r3, r1, ip, asr #31 │ │ │ │ + ldrheq r4, [r1], #-24 @ 0xffffffe8 │ │ │ │ + ldrheq r3, [r1], #-252 @ 0xffffff04 │ │ │ │ andeq r3, r0, r8, lsl #4 │ │ │ │ - ldrsbeq r3, [r1], #-228 @ 0xffffff1c │ │ │ │ + subseq r3, r1, r4, asr #29 │ │ │ │ andeq r3, r0, ip, lsr fp │ │ │ │ - subseq r3, r1, ip, ror #31 │ │ │ │ - subseq r4, r1, r8, asr #1 │ │ │ │ - subseq r3, r1, r0, lsl #27 │ │ │ │ - subseq r3, r1, r4, ror #29 │ │ │ │ - subseq r3, r1, ip, asr #29 │ │ │ │ - subseq r3, r1, ip, lsr #28 │ │ │ │ - subseq r3, r1, r8, lsr #31 │ │ │ │ - subseq r3, r1, r8, lsr #30 │ │ │ │ - subseq r3, r1, ip, lsl #27 │ │ │ │ + ldrsbeq r3, [r1], #-252 @ 0xffffff04 │ │ │ │ + ldrheq r4, [r1], #-8 │ │ │ │ + subseq r3, r1, r0, ror sp │ │ │ │ + ldrsbeq r3, [r1], #-228 @ 0xffffff1c │ │ │ │ + ldrheq r3, [r1], #-236 @ 0xffffff14 │ │ │ │ + subseq r3, r1, ip, lsl lr │ │ │ │ + @ instruction: 0x00513f98 │ │ │ │ + subseq r3, r1, r8, lsl pc │ │ │ │ + subseq r3, r1, ip, ror sp │ │ │ │ │ │ │ │ 003117f0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -312018,17 +312018,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 3118bc │ │ │ │ ldr r0, [pc, #24] @ 3118c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #71 @ 0x47 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, ip, ror r7 │ │ │ │ - subseq r3, r1, r8, ror #30 │ │ │ │ - subseq lr, ip, r0, asr #19 │ │ │ │ + rsbeq r6, r3, ip, ror #14 │ │ │ │ + subseq r3, r1, r8, asr pc │ │ │ │ + ldrheq lr, [ip], #-144 @ 0xffffff70 │ │ │ │ │ │ │ │ 003118c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -312097,17 +312097,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #124 @ 0x7c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r9, pc, r8, lsl fp @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r9, [pc], #-164 @ │ │ │ │ - rsbeq r6, r3, r8, asr r6 │ │ │ │ - subseq r3, r1, r4, asr #28 │ │ │ │ - @ instruction: 0x005ce89c │ │ │ │ + rsbeq r6, r3, r8, asr #12 │ │ │ │ + subseq r3, r1, r4, lsr lr │ │ │ │ + subseq lr, ip, ip, lsl #17 │ │ │ │ │ │ │ │ 003119f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r5, r1 │ │ │ │ @@ -312174,17 +312174,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ mov r2, #145 @ 0x91 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r9, pc, r4, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, pc, r4, asr r9 @ │ │ │ │ - rsbeq r6, r3, ip, lsr #10 │ │ │ │ - subseq r3, r1, r8, lsl sp │ │ │ │ - subseq lr, ip, r0, ror r7 │ │ │ │ + rsbeq r6, r3, ip, lsl r5 │ │ │ │ + subseq r3, r1, r8, lsl #26 │ │ │ │ + subseq lr, ip, r0, ror #14 │ │ │ │ │ │ │ │ 00311b24 : │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00311b28 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311b4c │ │ │ │ @@ -312204,17 +312204,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311b88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strheq r6, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - subseq r3, r1, r4, lsr #25 │ │ │ │ - ldrsheq lr, [ip], #-108 @ 0xffffff94 │ │ │ │ + rsbeq r6, r3, r8, lsr #9 │ │ │ │ + @ instruction: 0x00513c94 │ │ │ │ + subseq lr, ip, ip, ror #13 │ │ │ │ │ │ │ │ 00311b8c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311bac │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312230,17 +312230,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311be8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, r8, asr r4 │ │ │ │ - subseq r3, r1, r4, asr #24 │ │ │ │ - @ instruction: 0x005ce69c │ │ │ │ + rsbeq r6, r3, r8, asr #8 │ │ │ │ + subseq r3, r1, r4, lsr ip │ │ │ │ + subseq lr, ip, ip, lsl #13 │ │ │ │ │ │ │ │ 00311bec : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311c0c │ │ │ │ ldr r0, [r0, #36] @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312256,17 +312256,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311c48 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #128 @ 0x80 │ │ │ │ mov r2, #185 @ 0xb9 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strdeq r6, [r3], #-56 @ 0xffffffc8 @ │ │ │ │ - subseq r3, r1, r4, ror #23 │ │ │ │ - subseq lr, ip, ip, lsr r6 │ │ │ │ + rsbeq r6, r3, r8, ror #7 │ │ │ │ + ldrsbeq r3, [r1], #-180 @ 0xffffff4c │ │ │ │ + subseq lr, ip, ip, lsr #12 │ │ │ │ │ │ │ │ 00311c4c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ subs ip, r0, #0 │ │ │ │ @@ -312303,17 +312303,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311cfc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ mov r2, #194 @ 0xc2 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, r4, asr #6 │ │ │ │ - subseq r3, r1, r0, lsr fp │ │ │ │ - subseq lr, ip, r8, lsl #11 │ │ │ │ + rsbeq r6, r3, r4, lsr r3 │ │ │ │ + subseq r3, r1, r0, lsr #22 │ │ │ │ + subseq lr, ip, r8, ror r5 │ │ │ │ │ │ │ │ 00311d00 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311d38 │ │ │ │ ldrb ip, [r0, #52] @ 0x34 │ │ │ │ strb ip, [r1] │ │ │ │ ldrb r1, [r0, #53] @ 0x35 │ │ │ │ @@ -312335,17 +312335,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311d74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, ip, asr #5 │ │ │ │ - ldrheq r3, [r1], #-168 @ 0xffffff58 │ │ │ │ - subseq lr, ip, r0, lsl r5 │ │ │ │ + strheq r6, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ + subseq r3, r1, r8, lsr #21 │ │ │ │ + subseq lr, ip, r0, lsl #10 │ │ │ │ │ │ │ │ 00311d78 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311d98 │ │ │ │ ldr r0, [r0, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312361,17 +312361,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311dd4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, ip, ror #4 │ │ │ │ - subseq r3, r1, r8, asr sl │ │ │ │ - ldrheq lr, [ip], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq r6, r3, ip, asr r2 │ │ │ │ + subseq r3, r1, r8, asr #20 │ │ │ │ + subseq lr, ip, r0, lsr #9 │ │ │ │ │ │ │ │ 00311dd8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 311df8 │ │ │ │ ldr r0, [r0, #64] @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -312387,17 +312387,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 311e34 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ mov r2, #220 @ 0xdc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r6, r3, ip, lsl #4 │ │ │ │ - ldrsheq r3, [r1], #-152 @ 0xffffff68 │ │ │ │ - subseq lr, ip, r0, asr r4 │ │ │ │ + strdeq r6, [r3], #-28 @ 0xffffffe4 @ │ │ │ │ + subseq r3, r1, r8, ror #19 │ │ │ │ + subseq lr, ip, r0, asr #8 │ │ │ │ │ │ │ │ 00311e38 : │ │ │ │ add r0, r0, #68 @ 0x44 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 00311e40 : │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ @@ -312691,23 +312691,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2928] @ 312e64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 311f94 │ │ │ │ ldr r3, [pc, #2916] @ 312e68 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312264 │ │ │ │ ldr r3, [pc, #2884] @ 312e5c │ │ │ │ @@ -312723,27 +312723,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2816] @ 312e6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 312264 │ │ │ │ ldr r0, [pc, #2804] @ 312e70 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 311f94 │ │ │ │ ldr r3, [pc, #2784] @ 312e74 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312228 │ │ │ │ ldr r3, [pc, #2740] @ 312e5c │ │ │ │ @@ -312759,21 +312759,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2684] @ 312e78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 312228 │ │ │ │ ldr r3, [pc, #2672] @ 312e7c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312a74 │ │ │ │ ldr r3, [pc, #2620] @ 312e5c │ │ │ │ @@ -312789,21 +312789,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2572] @ 312e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e40 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -312835,25 +312835,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2380] @ 312e88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3121d8 │ │ │ │ ldr r3, [pc, #2368] @ 312e8c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 312bbc │ │ │ │ ldr r3, [pc, #2300] @ 312e5c │ │ │ │ @@ -312869,21 +312869,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2268] @ 312e90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [sl] │ │ │ │ add r7, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e40 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -312915,25 +312915,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2072] @ 312e94 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 312168 │ │ │ │ ldr r3, [pc, #2060] @ 312e98 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3120fc │ │ │ │ ldr r3, [pc, #1980] @ 312e5c │ │ │ │ @@ -312949,21 +312949,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1960] @ 312e9c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3120fc │ │ │ │ ldr r3, [pc, #1948] @ 312ea0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 312b28 │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ @@ -312998,25 +312998,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1756] @ 312ea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [sl] │ │ │ │ b 312018 │ │ │ │ ldr r3, [pc, #1740] @ 312ea8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3120a8 │ │ │ │ @@ -313033,21 +313033,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1640] @ 312eac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3120a8 │ │ │ │ ldr r3, [pc, #1628] @ 312eb0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31205c │ │ │ │ ldr r3, [pc, #1524] @ 312e5c │ │ │ │ @@ -313063,21 +313063,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1528] @ 312eb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31205c │ │ │ │ ldr r3, [pc, #1516] @ 312eb8 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 311ef0 │ │ │ │ ldr r3, [pc, #1404] @ 312e5c │ │ │ │ @@ -313093,21 +313093,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1416] @ 312ebc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 311ef0 │ │ │ │ ldr r3, [pc, #1304] @ 312e5c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 3124ac │ │ │ │ ldr r3, [pc, #1288] @ 312e60 │ │ │ │ @@ -313119,25 +313119,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1300] @ 312ec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e1e40 │ │ │ │ @@ -313158,25 +313158,25 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #24 │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #4 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 312ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr fp, [sl] │ │ │ │ add r7, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e1e40 │ │ │ │ @@ -313203,25 +313203,25 @@ │ │ │ │ mov r1, r7 │ │ │ │ add r0, sp, #24 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r7, [sp, #28] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 312ec8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [sl] │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, sp, #44 @ 0x2c │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e1e40 │ │ │ │ @@ -313241,21 +313241,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #840] @ 312ecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [sl] │ │ │ │ add fp, r4, #164 @ 0xa4 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e40 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -313269,93 +313269,93 @@ │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e40 │ │ │ │ b 3125d8 │ │ │ │ ldr r0, [pc, #756] @ 312ed0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 312228 │ │ │ │ ldr r0, [pc, #744] @ 312ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3120a8 │ │ │ │ ldr r0, [pc, #732] @ 312ed8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 312264 │ │ │ │ ldr r0, [pc, #720] @ 312edc │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3121d8 │ │ │ │ ldr r0, [pc, #696] @ 312ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 311ef0 │ │ │ │ ldr r0, [pc, #684] @ 312ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [sl] │ │ │ │ b 31247c │ │ │ │ ldr r0, [pc, #668] @ 312ee8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr fp, [sl] │ │ │ │ b 312a50 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #640] @ 312eec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3120fc │ │ │ │ ldr r0, [pc, #628] @ 312ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31205c │ │ │ │ ldr r0, [pc, #616] @ 312ef4 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [sl] │ │ │ │ b 312018 │ │ │ │ ldr r0, [pc, #588] @ 312ef8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [sl] │ │ │ │ b 312b04 │ │ │ │ ldr r0, [pc, #564] @ 312efc │ │ │ │ mov r3, #4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r3 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 312168 │ │ │ │ ldr r0, [pc, #540] @ 312f00 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr fp, [sl] │ │ │ │ b 3129b4 │ │ │ │ ldr r0, [pc, #516] @ 312f04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [sl] │ │ │ │ b 3125bc │ │ │ │ ldr r0, [pc, #500] @ 312f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r7, [sl] │ │ │ │ b 312b8c │ │ │ │ ldr r3, [pc, #484] @ 312f0c │ │ │ │ ldr r1, [pc, #484] @ 312f10 │ │ │ │ ldr r0, [pc, #484] @ 312f14 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 312f18 │ │ │ │ @@ -313424,120 +313424,120 @@ │ │ │ │ ldr r2, [pc, #328] @ 312f7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #276 @ 0x114 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006f9594 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r6, r3, r0, ror r1 │ │ │ │ + rsbeq r6, r3, r0, ror #2 │ │ │ │ rsbeq r9, pc, r4, asr r5 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r9, pc, r0, ror #8 │ │ │ │ andeq r2, r0, r0, asr #9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r3, r1, r8, lsl #20 │ │ │ │ + ldrsheq r3, [r1], #-152 @ 0xffffff68 │ │ │ │ andeq r1, r0, r4, asr #4 │ │ │ │ - subseq r3, r1, r0, asr r7 │ │ │ │ - ldrheq r3, [r1], #-156 @ 0xffffff64 │ │ │ │ + subseq r3, r1, r0, asr #14 │ │ │ │ + subseq r3, r1, ip, lsr #19 │ │ │ │ andeq r2, r0, r4, ror sl │ │ │ │ - ldrsheq r3, [r1], #-120 @ 0xffffff88 │ │ │ │ + subseq r3, r1, r8, ror #15 │ │ │ │ andeq r4, r0, r4, asr r2 │ │ │ │ - subseq r3, r1, r4, lsl #14 │ │ │ │ + ldrsheq r3, [r1], #-100 @ 0xffffff9c │ │ │ │ andeq r4, r0, r4, lsr r8 │ │ │ │ - subseq r2, r1, r4, lsr lr │ │ │ │ + subseq r2, r1, r4, lsr #28 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subseq r3, r1, ip, lsl r3 │ │ │ │ - ldrsheq r2, [r1], #-196 @ 0xffffff3c │ │ │ │ + subseq r3, r1, ip, lsl #6 │ │ │ │ + subseq r2, r1, r4, ror #25 │ │ │ │ muleq r0, ip, pc @ │ │ │ │ - subseq r3, r1, r0, ror #5 │ │ │ │ + ldrsbeq r3, [r1], #-32 @ 0xffffffe0 │ │ │ │ andeq r3, r0, r8, lsl #17 │ │ │ │ - subseq r2, r1, r8, lsr #23 │ │ │ │ + @ instruction: 0x00512b98 │ │ │ │ muleq r0, ip, r9 │ │ │ │ - subseq r3, r1, r4, lsl r1 │ │ │ │ + subseq r3, r1, r4, lsl #2 │ │ │ │ andeq r2, r0, ip, ror #3 │ │ │ │ - subseq r3, r1, r4, lsl #3 │ │ │ │ + subseq r3, r1, r4, ror r1 │ │ │ │ andeq r2, r0, r0, lsr r0 │ │ │ │ - subseq r3, r1, ip, lsr r3 │ │ │ │ - subseq r2, r1, r4, asr #19 │ │ │ │ - subseq r2, r1, r8, lsr #18 │ │ │ │ - subseq r2, r1, r4, ror r8 │ │ │ │ - ldrheq r2, [r1], #-192 @ 0xffffff40 │ │ │ │ - subseq r3, r1, ip, asr r0 │ │ │ │ - ldrheq r2, [r1], #-208 @ 0xffffff30 │ │ │ │ - subseq r2, r1, ip, lsl #30 │ │ │ │ - ldrheq r2, [r1], #-124 @ 0xffffff84 │ │ │ │ - @ instruction: 0x00513094 │ │ │ │ - subseq r2, r1, r4, lsl #31 │ │ │ │ - subseq r2, r1, r0, lsl #15 │ │ │ │ - subseq r2, r1, r4, lsr #27 │ │ │ │ - subseq r2, r1, r8, lsl #28 │ │ │ │ - subseq r2, r1, ip, lsr r7 │ │ │ │ - subseq r2, r1, r0, lsr #14 │ │ │ │ - subseq r2, r1, r0, lsl #14 │ │ │ │ - subseq r2, r1, r8, ror #13 │ │ │ │ - subseq r2, r1, r4, lsl ip │ │ │ │ - subseq r2, r1, ip, asr fp │ │ │ │ - strdeq r5, [r3], #-36 @ 0xffffffdc @ │ │ │ │ - ldrsbeq r2, [r1], #-172 @ 0xffffff54 │ │ │ │ - subseq r2, r1, r0, lsl ip │ │ │ │ + subseq r3, r1, ip, lsr #6 │ │ │ │ + ldrheq r2, [r1], #-148 @ 0xffffff6c │ │ │ │ + subseq r2, r1, r8, lsl r9 │ │ │ │ + subseq r2, r1, r4, ror #16 │ │ │ │ + subseq r2, r1, r0, lsr #25 │ │ │ │ + subseq r3, r1, ip, asr #32 │ │ │ │ + subseq r2, r1, r0, lsr #27 │ │ │ │ + ldrsheq r2, [r1], #-236 @ 0xffffff14 │ │ │ │ + subseq r2, r1, ip, lsr #15 │ │ │ │ + subseq r3, r1, r4, lsl #1 │ │ │ │ + subseq r2, r1, r4, ror pc │ │ │ │ + subseq r2, r1, r0, ror r7 │ │ │ │ + @ instruction: 0x00512d94 │ │ │ │ + ldrsheq r2, [r1], #-216 @ 0xffffff28 │ │ │ │ + subseq r2, r1, ip, lsr #14 │ │ │ │ + subseq r2, r1, r0, lsl r7 │ │ │ │ + ldrsheq r2, [r1], #-96 @ 0xffffffa0 │ │ │ │ + ldrsbeq r2, [r1], #-104 @ 0xffffff98 │ │ │ │ + subseq r2, r1, r4, lsl #24 │ │ │ │ + subseq r2, r1, ip, asr #22 │ │ │ │ + rsbeq r5, r3, r4, ror #5 │ │ │ │ + subseq r2, r1, ip, asr #21 │ │ │ │ + subseq r2, r1, r0, lsl #24 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ - ldrdeq r5, [r3], #-32 @ 0xffffffe0 @ │ │ │ │ - ldrheq r2, [r1], #-168 @ 0xffffff58 │ │ │ │ - subseq r2, r1, r8, ror #27 │ │ │ │ + rsbeq r5, r3, r0, asr #5 │ │ │ │ + subseq r2, r1, r8, lsr #21 │ │ │ │ + ldrsbeq r2, [r1], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, lr, ror #2 │ │ │ │ - rsbeq r5, r3, ip, lsr #5 │ │ │ │ - @ instruction: 0x00512a94 │ │ │ │ - subseq r2, r1, r8, asr #23 │ │ │ │ + @ instruction: 0x0063529c │ │ │ │ + subseq r2, r1, r4, lsl #21 │ │ │ │ + ldrheq r2, [r1], #-184 @ 0xffffff48 │ │ │ │ andeq r0, r0, sp, ror #2 │ │ │ │ - rsbeq r5, r3, ip, lsl #5 │ │ │ │ - subseq r2, r1, r4, ror sl │ │ │ │ - rsbeq r5, r3, r4, ror #4 │ │ │ │ - subseq r2, r1, r0, asr sl │ │ │ │ - ldrsbeq r2, [r1], #-168 @ 0xffffff58 │ │ │ │ - rsbeq r5, r3, r0, asr #4 │ │ │ │ - subseq r2, r1, r8, lsr #20 │ │ │ │ - subseq r2, r1, ip, asr fp │ │ │ │ + rsbeq r5, r3, ip, ror r2 │ │ │ │ + subseq r2, r1, r4, ror #20 │ │ │ │ + rsbeq r5, r3, r4, asr r2 │ │ │ │ + subseq r2, r1, r0, asr #20 │ │ │ │ + subseq r2, r1, r8, asr #21 │ │ │ │ + rsbeq r5, r3, r0, lsr r2 │ │ │ │ + subseq r2, r1, r8, lsl sl │ │ │ │ + subseq r2, r1, ip, asr #22 │ │ │ │ andeq r0, r0, lr, asr #2 │ │ │ │ - rsbeq r5, r3, ip, lsl r2 │ │ │ │ - subseq r2, r1, r4, lsl #20 │ │ │ │ - subseq r2, r1, ip, lsl #21 │ │ │ │ + rsbeq r5, r3, ip, lsl #4 │ │ │ │ + ldrsheq r2, [r1], #-148 @ 0xffffff6c │ │ │ │ + subseq r2, r1, ip, ror sl │ │ │ │ andeq r0, r0, r9, asr r1 │ │ │ │ - strdeq r5, [r3], #-24 @ 0xffffffe8 @ │ │ │ │ + rsbeq r5, r3, r8, ror #3 │ │ │ │ + ldrsbeq r2, [r1], #-144 @ 0xffffff70 │ │ │ │ subseq r2, r1, r0, ror #19 │ │ │ │ - ldrsheq r2, [r1], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, fp, lsr r1 │ │ │ │ - rsbeq r5, r3, r0, lsr #32 │ │ │ │ - subseq r2, r1, ip, lsl #16 │ │ │ │ - subseq r2, r1, ip, lsr fp │ │ │ │ - strdeq r4, [r3], #-252 @ 0xffffff04 @ │ │ │ │ - subseq r2, r1, r4, ror #15 │ │ │ │ - subseq r2, r1, r8, lsl r9 │ │ │ │ + rsbeq r5, r3, r0, lsl r0 │ │ │ │ + ldrsheq r2, [r1], #-124 @ 0xffffff84 │ │ │ │ + subseq r2, r1, ip, lsr #22 │ │ │ │ + rsbeq r4, r3, ip, ror #31 │ │ │ │ + ldrsbeq r2, [r1], #-116 @ 0xffffff8c │ │ │ │ + subseq r2, r1, r8, lsl #18 │ │ │ │ andeq r0, r0, r7, asr #2 │ │ │ │ - ldrdeq r4, [r3], #-248 @ 0xffffff08 @ │ │ │ │ - subseq r2, r1, r0, asr #15 │ │ │ │ - subseq r2, r1, r8, asr #16 │ │ │ │ + rsbeq r4, r3, r8, asr #31 │ │ │ │ + ldrheq r2, [r1], #-112 @ 0xffffff90 │ │ │ │ + subseq r2, r1, r8, lsr r8 │ │ │ │ andeq r0, r0, r1, asr #2 │ │ │ │ - strheq r4, [r3], #-244 @ 0xffffff0c @ │ │ │ │ + rsbeq r4, r3, r4, lsr #31 │ │ │ │ + @ instruction: 0x00512790 │ │ │ │ subseq r2, r1, r0, lsr #15 │ │ │ │ - ldrheq r2, [r1], #-112 @ 0xffffff90 │ │ │ │ - @ instruction: 0x00634f90 │ │ │ │ - subseq r2, r1, ip, ror r7 │ │ │ │ - ldrheq r2, [r1], #-128 @ 0xffffff80 │ │ │ │ - rsbeq r4, r3, ip, ror #30 │ │ │ │ + rsbeq r4, r3, r0, lsl #31 │ │ │ │ + subseq r2, r1, ip, ror #14 │ │ │ │ + subseq r2, r1, r0, lsr #17 │ │ │ │ + rsbeq r4, r3, ip, asr pc │ │ │ │ + subseq r2, r1, r4, asr #14 │ │ │ │ subseq r2, r1, r4, asr r7 │ │ │ │ - subseq r2, r1, r4, ror #14 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - rsbeq r4, r3, r8, asr #30 │ │ │ │ - subseq r2, r1, r0, lsr r7 │ │ │ │ - subseq r2, r1, r0, ror #20 │ │ │ │ + rsbeq r4, r3, r8, lsr pc │ │ │ │ + subseq r2, r1, r0, lsr #14 │ │ │ │ + subseq r2, r1, r0, asr sl │ │ │ │ andeq r0, r0, r7, ror #2 │ │ │ │ - rsbeq r4, r3, r4, lsr #30 │ │ │ │ - subseq r2, r1, ip, lsl #14 │ │ │ │ - subseq r2, r1, r0, asr #16 │ │ │ │ + rsbeq r4, r3, r4, lsl pc │ │ │ │ + ldrsheq r2, [r1], #-108 @ 0xffffff94 │ │ │ │ + subseq r2, r1, r0, lsr r8 │ │ │ │ andeq r0, r0, r6, ror #2 │ │ │ │ ldr r3, [pc, #-124] @ 312f80 │ │ │ │ ldr r1, [pc, #-124] @ 312f84 │ │ │ │ ldr r0, [pc, #-124] @ 312f88 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -313632,17 +313632,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 313188 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 31318c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #332 @ 0x14c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strheq r4, [r3], #-232 @ 0xffffff18 @ │ │ │ │ - subseq r2, r1, r0, lsr #13 │ │ │ │ - ldrsheq sp, [ip], #-8 │ │ │ │ + rsbeq r4, r3, r8, lsr #29 │ │ │ │ + @ instruction: 0x00512690 │ │ │ │ + subseq sp, ip, r8, ror #1 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ │ │ │ │ 00313190 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3131c4 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -313664,17 +313664,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 313200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, r0, asr #28 │ │ │ │ - subseq r2, r1, ip, lsr #12 │ │ │ │ - subseq sp, ip, r4, lsl #1 │ │ │ │ + rsbeq r4, r3, r0, lsr lr │ │ │ │ + subseq r2, r1, ip, lsl r6 │ │ │ │ + subseq sp, ip, r4, ror r0 │ │ │ │ │ │ │ │ 00313204 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 313230 │ │ │ │ ldr r3, [r0, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ ldrbeq r0, [r0, #200] @ 0xc8 │ │ │ │ @@ -313693,17 +313693,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 31326c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 313270 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #380 @ 0x17c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrdeq r4, [r3], #-212 @ 0xffffff2c @ │ │ │ │ - ldrheq r2, [r1], #-92 @ 0xffffffa4 │ │ │ │ - subseq sp, ip, r4, lsl r0 │ │ │ │ + rsbeq r4, r3, r4, asr #27 │ │ │ │ + subseq r2, r1, ip, lsr #11 │ │ │ │ + subseq sp, ip, r4 │ │ │ │ muleq r0, r7, r1 │ │ │ │ │ │ │ │ 00313274 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 313294 │ │ │ │ ldr r0, [r0, #28] │ │ │ │ mov r1, #0 │ │ │ │ @@ -313720,17 +313720,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3132d0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3132d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #404 @ 0x194 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, r0, ror sp │ │ │ │ - subseq r2, r1, r8, asr r5 │ │ │ │ - ldrheq ip, [ip], #-240 @ 0xffffff10 │ │ │ │ + rsbeq r4, r3, r0, ror #26 │ │ │ │ + subseq r2, r1, r8, asr #10 │ │ │ │ + subseq ip, ip, r0, lsr #31 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ │ │ │ │ 003132d8 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3132e8 │ │ │ │ mov r2, #10 │ │ │ │ b 1e1e40 │ │ │ │ @@ -313743,17 +313743,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 313324 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 313328 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #428 @ 0x1ac │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, ip, lsl sp │ │ │ │ - subseq r2, r1, r4, lsl #10 │ │ │ │ - subseq ip, ip, ip, asr pc │ │ │ │ + rsbeq r4, r3, ip, lsl #26 │ │ │ │ + ldrsheq r2, [r1], #-68 @ 0xffffffbc │ │ │ │ + subseq ip, ip, ip, asr #30 │ │ │ │ andeq r0, r0, sl, lsr #3 │ │ │ │ │ │ │ │ 0031332c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -313767,15 +313767,15 @@ │ │ │ │ ldr r2, [ip, #4] │ │ │ │ cmp r2, #9 │ │ │ │ bhi 313394 │ │ │ │ mov lr, #10 │ │ │ │ mov r2, #0 │ │ │ │ mov r0, ip │ │ │ │ str lr, [sp] │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ @@ -313789,17 +313789,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3133d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3133d8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #448 @ 0x1c0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, ip, ror #24 │ │ │ │ - subseq r2, r1, r4, asr r4 │ │ │ │ - subseq ip, ip, ip, lsr #29 │ │ │ │ + rsbeq r4, r3, ip, asr ip │ │ │ │ + subseq r2, r1, r4, asr #8 │ │ │ │ + @ instruction: 0x005cce9c │ │ │ │ @ instruction: 0x000001b2 │ │ │ │ │ │ │ │ 003133dc : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3133f0 │ │ │ │ mov r2, #10 │ │ │ │ mov r1, #0 │ │ │ │ @@ -313813,17 +313813,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 31342c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 313430 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #476 @ 0x1dc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, r4, lsl ip │ │ │ │ - ldrsheq r2, [r1], #-60 @ 0xffffffc4 │ │ │ │ - subseq ip, ip, r4, asr lr │ │ │ │ + rsbeq r4, r3, r4, lsl #24 │ │ │ │ + subseq r2, r1, ip, ror #7 │ │ │ │ + subseq ip, ip, r4, asr #28 │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ │ │ │ │ 00313434 : │ │ │ │ cmp r0, #0 │ │ │ │ beq 31345c │ │ │ │ ldr r0, [r0, #44] @ 0x2c │ │ │ │ subs r0, r0, #0 │ │ │ │ @@ -313842,17 +313842,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 313498 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r2, #448 @ 0x1c0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, r8, lsr #23 │ │ │ │ - @ instruction: 0x00512394 │ │ │ │ - subseq ip, ip, ip, ror #27 │ │ │ │ + @ instruction: 0x00634b98 │ │ │ │ + subseq r2, r1, r4, lsl #7 │ │ │ │ + ldrsbeq ip, [ip], #-220 @ 0xffffff24 │ │ │ │ │ │ │ │ 0031349c : │ │ │ │ cmp r0, #0 │ │ │ │ beq 3134bc │ │ │ │ ldrh r0, [r0, #40] @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -313868,17 +313868,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3134f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3134fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #528 @ 0x210 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r3, r8, asr #22 │ │ │ │ - subseq r2, r1, r0, lsr r3 │ │ │ │ - subseq ip, ip, r8, lsl #27 │ │ │ │ + rsbeq r4, r3, r8, lsr fp │ │ │ │ + subseq r2, r1, r0, lsr #6 │ │ │ │ + subseq ip, ip, r8, ror sp │ │ │ │ andeq r0, r0, r7, asr #3 │ │ │ │ │ │ │ │ 00313500 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -313967,21 +313967,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 313800 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r0, #0 │ │ │ │ b 3135ac │ │ │ │ ldr r3, [pc, #356] @ 313804 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, fp │ │ │ │ beq 3135a8 │ │ │ │ @@ -313999,88 +313999,88 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #32 │ │ │ │ str fp, [sp, #32] │ │ │ │ str fp, [sp, #36] @ 0x24 │ │ │ │ str fp, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 313808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3135a8 │ │ │ │ ldr r3, [pc, #200] @ 3137fc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 313794 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 31380c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ bne 313560 │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31361c │ │ │ │ b 313690 │ │ │ │ ldr r0, [pc, #116] @ 313810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 313778 │ │ │ │ ldr r0, [pc, #104] @ 313814 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3135a8 │ │ │ │ ldr r0, [pc, #72] @ 313818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 313690 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, pc, r4, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, pc, r4, asr #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r7, pc, r8, asr #28 │ │ │ │ andeq r1, r0, r4, lsr #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, ip, ror pc │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r1, r8, ror r7 │ │ │ │ + subseq r2, r1, r8, ror #14 │ │ │ │ andeq r3, r0, r0, ror #18 │ │ │ │ - subseq r2, r1, ip, asr r7 │ │ │ │ - ldrsheq r2, [r1], #-92 @ 0xffffffa4 │ │ │ │ - subseq r2, r1, r4, lsr #12 │ │ │ │ - subseq r2, r1, r8, asr r7 │ │ │ │ - subseq r2, r1, r8, ror r6 │ │ │ │ + subseq r2, r1, ip, asr #14 │ │ │ │ + subseq r2, r1, ip, ror #11 │ │ │ │ + subseq r2, r1, r4, lsl r6 │ │ │ │ + subseq r2, r1, r8, asr #14 │ │ │ │ + subseq r2, r1, r8, ror #12 │ │ │ │ │ │ │ │ 0031381c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1636] @ 313e98 │ │ │ │ @@ -314157,15 +314157,15 @@ │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, #0 │ │ │ │ bne 313c94 │ │ │ │ mov r5, #0 │ │ │ │ b 31399c │ │ │ │ ldrh r1, [r6, #182] @ 0xb6 │ │ │ │ cmp r1, #0 │ │ │ │ beq 313d14 │ │ │ │ @@ -314202,33 +314202,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1164] @ 313ebc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3138b0 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ bhi 313d94 │ │ │ │ mov r3, #4 │ │ │ │ add fp, sp, #24 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ee51c │ │ │ │ + bl 7ee50c │ │ │ │ cmp r0, #0 │ │ │ │ beq 313970 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ bhi 313b20 │ │ │ │ sub r3, r3, sl │ │ │ │ cmp r3, #3 │ │ │ │ @@ -314241,22 +314241,22 @@ │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d1d78 │ │ │ │ + bl 7d1d68 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 7d1dc4 │ │ │ │ + bl 7d1db4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ lsr r5, r5, #5 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r4, #4] │ │ │ │ cmp sl, r3 │ │ │ │ @@ -314266,40 +314266,40 @@ │ │ │ │ bhi 313e4c │ │ │ │ mov ip, #4 │ │ │ │ mov r3, fp │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ b 31399c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313970 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d1d78 │ │ │ │ + bl 7d1d68 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ str r2, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ sub r2, r6, #1 │ │ │ │ - bl 7d1dc4 │ │ │ │ + bl 7d1db4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ cmp r6, #0 │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ bne 313ae8 │ │ │ │ @@ -314322,21 +314322,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 313ec4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 313870 │ │ │ │ ldr r3, [pc, #680] @ 313ec8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3139ac │ │ │ │ ldr r3, [pc, #640] @ 313eb4 │ │ │ │ @@ -314352,49 +314352,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 313ecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3139ac │ │ │ │ cmp r6, #0 │ │ │ │ bne 313a6c │ │ │ │ mov r3, #4 │ │ │ │ str r3, [sp] │ │ │ │ mov r2, sl │ │ │ │ add r3, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ cmp r0, #0 │ │ │ │ beq 313970 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3], #8 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ add r1, r1, r5 │ │ │ │ sub r2, r2, r5 │ │ │ │ mvn r0, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d1d78 │ │ │ │ + bl 7d1d68 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mvn r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ mvn r0, r0 │ │ │ │ mov r1, r3 │ │ │ │ - bl 7d1dc4 │ │ │ │ + bl 7d1db4 │ │ │ │ ldr r5, [sp, #24] │ │ │ │ sub r5, r5, r0 │ │ │ │ clz r5, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ lsr r5, r5, #5 │ │ │ │ b 313b00 │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -314417,21 +314417,21 @@ │ │ │ │ beq 313e84 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 313ed4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3138b0 │ │ │ │ ldr r1, [r4] │ │ │ │ add fp, sp, #24 │ │ │ │ add r1, r1, sl │ │ │ │ mov r2, #4 │ │ │ │ mov r0, fp │ │ │ │ bl 1e1e40 │ │ │ │ @@ -314454,73 +314454,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 313edc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3138b0 │ │ │ │ ldr r0, [pc, #176] @ 313ee0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 313870 │ │ │ │ ldr r0, [pc, #164] @ 313ee4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3139ac │ │ │ │ ldr r0, [r4] │ │ │ │ mov r1, fp │ │ │ │ add r0, r0, sl │ │ │ │ mov r2, #4 │ │ │ │ bl 1e1e40 │ │ │ │ b 31399c │ │ │ │ ldr r0, [pc, #124] @ 313ee8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3138b0 │ │ │ │ ldr r0, [pc, #112] @ 313eec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3138b0 │ │ │ │ ldr r0, [pc, #100] @ 313ef0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3138b0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, pc, r8, asr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, pc, r8, lsr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r7, pc, r0, asr #22 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsheq r2, [r1], #-88 @ 0xffffffa8 │ │ │ │ + subseq r2, r1, r8, ror #11 │ │ │ │ andeq r3, r0, r8, lsr fp │ │ │ │ - subseq r2, r1, r4, lsl #7 │ │ │ │ + subseq r2, r1, r4, ror r3 │ │ │ │ @ instruction: 0x00001bb8 │ │ │ │ - subseq r2, r1, r8, asr #10 │ │ │ │ + subseq r2, r1, r8, lsr r5 │ │ │ │ muleq r0, r8, r3 │ │ │ │ - subseq r2, r1, r8, lsl r3 │ │ │ │ + subseq r2, r1, r8, lsl #6 │ │ │ │ andeq r2, r0, r8, lsl #4 │ │ │ │ - subseq r2, r1, r0, lsr r3 │ │ │ │ - ldrheq r2, [r1], #-20 @ 0xffffffec │ │ │ │ - ldrsbeq r2, [r1], #-52 @ 0xffffffcc │ │ │ │ - subseq r2, r1, ip, lsr #6 │ │ │ │ - ldrsheq r2, [r1], #-16 │ │ │ │ - subseq r2, r1, r4, ror r2 │ │ │ │ + subseq r2, r1, r0, lsr #6 │ │ │ │ + subseq r2, r1, r4, lsr #3 │ │ │ │ + subseq r2, r1, r4, asr #7 │ │ │ │ + subseq r2, r1, ip, lsl r3 │ │ │ │ + subseq r2, r1, r0, ror #3 │ │ │ │ + subseq r2, r1, r4, ror #4 │ │ │ │ │ │ │ │ 00313ef4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #1532] @ 314508 │ │ │ │ @@ -314568,15 +314568,15 @@ │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 314084 │ │ │ │ mov r3, #2 │ │ │ │ add r8, sp, #14 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r8 │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ mov r0, r4 │ │ │ │ bl 311138 │ │ │ │ ldrh r1, [r4, #34] @ 0x22 │ │ │ │ ldr r2, [r4, #60] @ 0x3c │ │ │ │ cmp r1, #0 │ │ │ │ add r2, r7, r2 │ │ │ │ lsr r3, r0, #8 │ │ │ │ @@ -314589,15 +314589,15 @@ │ │ │ │ bhi 314010 │ │ │ │ sub r3, r3, r2 │ │ │ │ cmp r3, #1 │ │ │ │ bhi 31406c │ │ │ │ mov ip, #2 │ │ │ │ mov r3, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7ee448 │ │ │ │ + bl 7ee438 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31425c │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #1248] @ 314518 │ │ │ │ ldr r3, [pc, #1232] @ 31450c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -314643,21 +314643,21 @@ │ │ │ │ beq 314374 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1052] @ 314528 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ ldr r2, [r6] │ │ │ │ cmp r3, #1 │ │ │ │ beq 3142e8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 314404 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -314680,21 +314680,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #912] @ 314530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 314254 │ │ │ │ ldr r3, [r4, #196] @ 0xc4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 3142f0 │ │ │ │ cmp r3, #2 │ │ │ │ bne 314130 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ @@ -314718,23 +314718,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #6 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #760] @ 314538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 313f6c │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31441c │ │ │ │ mov r0, #0 │ │ │ │ b 314030 │ │ │ │ ldr r3, [pc, #728] @ 31453c │ │ │ │ @@ -314758,23 +314758,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #608] @ 314540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31402c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31436c │ │ │ │ ldr r3, [pc, #588] @ 314544 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -314792,28 +314792,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 314548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r7, #16 │ │ │ │ b 313f70 │ │ │ │ ldr r0, [pc, #464] @ 31454c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 314110 │ │ │ │ cmp r2, #0 │ │ │ │ beq 314254 │ │ │ │ ldr r3, [pc, #444] @ 314550 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -314831,21 +314831,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 314554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 314254 │ │ │ │ ldrh r3, [r4, #182] @ 0xb6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 314384 │ │ │ │ cmp r2, #0 │ │ │ │ bne 3141c8 │ │ │ │ b 313f6c │ │ │ │ @@ -314867,79 +314867,79 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 31455c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 314254 │ │ │ │ ldr r0, [pc, #196] @ 314560 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31402c │ │ │ │ ldr r0, [pc, #176] @ 314564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 314254 │ │ │ │ ldr r0, [pc, #164] @ 314568 │ │ │ │ mov r1, #16 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31436c │ │ │ │ ldr r0, [pc, #148] @ 31456c │ │ │ │ mov r1, #6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 313f6c │ │ │ │ ldr r0, [pc, #132] @ 314570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 314254 │ │ │ │ ldr r0, [pc, #120] @ 314574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 314254 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq r7, [pc], #-64 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, pc, ip, asr #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r7, pc, r4, asr #7 │ │ │ │ andeq r3, r0, r8, ror #4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r1, r4, asr #2 │ │ │ │ + subseq r2, r1, r4, lsr r1 │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subseq r2, r1, r8, asr #5 │ │ │ │ + ldrheq r2, [r1], #-40 @ 0xffffffd8 │ │ │ │ andeq r3, r0, r4, ror #12 │ │ │ │ - ldrheq r2, [r1], #-20 @ 0xffffffec │ │ │ │ + subseq r2, r1, r4, lsr #3 │ │ │ │ andeq r4, r0, ip, asr #20 │ │ │ │ - subseq r2, r1, r0, ror r2 │ │ │ │ + subseq r2, r1, r0, ror #4 │ │ │ │ andeq r4, r0, r0, ror r5 │ │ │ │ - subseq r1, r1, r4, ror pc │ │ │ │ - subseq r1, r1, r0, lsr #30 │ │ │ │ + subseq r1, r1, r4, ror #30 │ │ │ │ + subseq r1, r1, r0, lsl pc │ │ │ │ andeq r2, r0, ip, ror #4 │ │ │ │ - subseq r1, r1, r4, asr pc │ │ │ │ + subseq r1, r1, r4, asr #30 │ │ │ │ andeq r1, r0, r0, lsl r1 │ │ │ │ - subseq r2, r1, r0, asr r0 │ │ │ │ - subseq r2, r1, r0, lsl #2 │ │ │ │ - ldrsheq r1, [r1], #-244 @ 0xffffff0c │ │ │ │ - subseq r1, r1, r4, asr lr │ │ │ │ - subseq r1, r1, r8, asr pc │ │ │ │ - ldrheq r1, [r1], #-236 @ 0xffffff14 │ │ │ │ - subseq r2, r1, r0, lsr #32 │ │ │ │ + subseq r2, r1, r0, asr #32 │ │ │ │ + ldrsheq r2, [r1], #-0 │ │ │ │ + subseq r1, r1, r4, ror #31 │ │ │ │ + subseq r1, r1, r4, asr #28 │ │ │ │ + subseq r1, r1, r8, asr #30 │ │ │ │ + subseq r1, r1, ip, lsr #29 │ │ │ │ + subseq r2, r1, r0, lsl r0 │ │ │ │ cmp r2, #200 @ 0xc8 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ lsrcc r2, r2, #3 │ │ │ │ orrcc r2, r2, r3, lsl #29 │ │ │ │ addcc r2, r2, r2, lsl #1 │ │ │ │ addcc r0, r0, r2 │ │ │ │ addcc r0, r0, #8896 @ 0x22c0 │ │ │ │ @@ -314958,15 +314958,15 @@ │ │ │ │ lsl r3, r3, #1 │ │ │ │ str r3, [r2, #1368] @ 0x558 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3145e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ strheq r3, [ip], #-116 @ 0xffffff8c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r4, #1368] @ 0x558 │ │ │ │ @@ -315011,59 +315011,59 @@ │ │ │ │ ldr r2, [pc, #48] @ 3146d0 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 314680 │ │ │ │ ldr r0, [pc, #32] @ 3146d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 314680 │ │ │ │ ldr r0, [pc, #20] @ 3146d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 314680 │ │ │ │ strheq r6, [pc], #-220 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq r1, r1, r0, lsr pc │ │ │ │ - subseq r1, r1, r4, asr #30 │ │ │ │ + subseq r1, r1, r0, lsr #30 │ │ │ │ + subseq r1, r1, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #308] @ 314828 │ │ │ │ ldr r2, [pc, #308] @ 31482c │ │ │ │ ldr r1, [pc, #308] @ 314830 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #276] @ 314834 │ │ │ │ ldr r1, [pc, #276] @ 314838 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #244] @ 31483c │ │ │ │ ldr r1, [pc, #244] @ 314840 │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ add r1, pc, r1 │ │ │ │ str r6, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #212] @ 314844 │ │ │ │ ldr r1, [pc, #212] @ 314848 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ ldr r3, [pc, #204] @ 31484c │ │ │ │ str r1, [r5, #108] @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -315076,55 +315076,55 @@ │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r0, #124 @ 0x7c │ │ │ │ ldr r0, [pc, #164] @ 314854 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r5, #96] @ 0x60 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5828cc │ │ │ │ + bl 5828bc │ │ │ │ ldr r3, [pc, #148] @ 314858 │ │ │ │ ldr r1, [pc, #148] @ 31485c │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [pc, #128] @ 314860 │ │ │ │ ldr r1, [pc, #128] @ 314864 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #8 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - rsbeq r3, r3, r8, ror #23 │ │ │ │ - subeq r4, pc, r4, lsl r5 @ │ │ │ │ - ldrheq pc, [r6], #-248 @ 0xffffff08 @ │ │ │ │ - subseq r0, r0, r8, asr #4 │ │ │ │ - subeq sl, pc, r8, asr #2 │ │ │ │ - ldrsbeq r1, [r1], #-236 @ 0xffffff14 │ │ │ │ - subseq r5, r0, r4, ror #6 │ │ │ │ + ldrdeq r3, [r3], #-184 @ 0xffffff48 @ │ │ │ │ + subeq r4, pc, r4, lsl #10 │ │ │ │ + subseq pc, r6, r8, lsr #31 │ │ │ │ + subseq r0, r0, r8, lsr r2 │ │ │ │ + subeq sl, pc, r8, lsr r1 @ │ │ │ │ + subseq r1, r1, ip, asr #29 │ │ │ │ + subseq r5, r0, r4, asr r3 │ │ │ │ andeq r0, r0, r0, lsr #28 │ │ │ │ ldreq r1, [r0, sp, lsr #11]! │ │ │ │ - ldrheq r1, [r1], #-236 @ 0xffffff14 │ │ │ │ + subseq r1, r1, ip, lsr #29 │ │ │ │ andeq r0, r0, r0, ror r3 │ │ │ │ andeq r0, r0, r4, asr #19 │ │ │ │ - subseq r1, r1, r8, lsl #29 │ │ │ │ + subseq r1, r1, r8, ror lr │ │ │ │ andeq r0, r0, ip, lsr r2 │ │ │ │ strheq r3, [ip], #-80 @ 0xffffffb0 @ │ │ │ │ rsbeq r1, lr, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -315135,25 +315135,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 31491c │ │ │ │ ldr r1, [pc, #136] @ 314920 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #116] @ 314924 │ │ │ │ ldr r1, [pc, #116] @ 314928 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #84] @ 31492c │ │ │ │ ldr r2, [pc, #84] @ 314930 │ │ │ │ add r1, r6, #5824 @ 0x16c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r1, #32 │ │ │ │ mov ip, r0 │ │ │ │ @@ -315164,21 +315164,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r3, r3, r4, ror #20 │ │ │ │ - ldrsbeq r1, [r1], #-220 @ 0xffffff24 │ │ │ │ - subseq r5, r0, ip, lsl r2 │ │ │ │ - subeq r4, pc, r4, ror #6 │ │ │ │ - subseq pc, r6, r8, lsl #28 │ │ │ │ - subseq lr, r0, r8, lsl #3 │ │ │ │ - subseq ip, r0, r4, lsr #23 │ │ │ │ + rsbeq r3, r3, r4, asr sl │ │ │ │ + subseq r1, r1, ip, asr #27 │ │ │ │ + subseq r5, r0, ip, lsl #4 │ │ │ │ + subeq r4, pc, r4, asr r3 @ │ │ │ │ + ldrsheq pc, [r6], #-216 @ 0xffffff28 @ │ │ │ │ + subseq lr, r0, r8, ror r1 │ │ │ │ + @ instruction: 0x0050cb94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r4, #672] @ 0x2a0 │ │ │ │ ldrb r1, [r4, #714] @ 0x2ca │ │ │ │ @@ -315224,40 +315224,40 @@ │ │ │ │ bl 43b4cc │ │ │ │ ldr r0, [pc, #20] @ 314a0c │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43b4cc │ │ │ │ ldr r0, [pc, #12] @ 314a10 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 43b4cc │ │ │ │ - subseq r1, r1, r0, lsr #25 │ │ │ │ - @ instruction: 0x00511c94 │ │ │ │ - subseq r1, r1, r8, lsl #25 │ │ │ │ + @ instruction: 0x00511c90 │ │ │ │ + subseq r1, r1, r4, lsl #25 │ │ │ │ + subseq r1, r1, r8, ror ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #216] @ 314b04 │ │ │ │ ldr r2, [pc, #216] @ 314b08 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [pc, #212] @ 314b0c │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r4, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #184] @ 314b10 │ │ │ │ ldr r1, [pc, #184] @ 314b14 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r5, #744] @ 0x2e8 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 314ae8 │ │ │ │ add r3, r4, #8896 @ 0x22c0 │ │ │ │ add r1, r4, #8960 @ 0x2300 │ │ │ │ @@ -315287,75 +315287,75 @@ │ │ │ │ ldr r0, [r5, #720] @ 0x2d0 │ │ │ │ bl 30f6b4 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ bl 311830 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r5, #744] @ 0x2e8 │ │ │ │ b 314a84 │ │ │ │ - strheq r3, [r3], #-136 @ 0xffffff78 @ │ │ │ │ - subeq pc, pc, ip, lsr #30 │ │ │ │ - subeq r9, pc, ip, lsr #28 │ │ │ │ - subseq r1, r1, ip, lsl #24 │ │ │ │ - subseq r5, r0, r0, asr r0 │ │ │ │ + rsbeq r3, r3, r8, lsr #17 │ │ │ │ + subeq pc, pc, ip, lsl pc @ │ │ │ │ + subeq r9, pc, ip, lsl lr @ │ │ │ │ + ldrsheq r1, [r1], #-188 @ 0xffffff44 │ │ │ │ + subseq r5, r0, r0, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [pc, #176] @ 314be0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldr r6, [pc, #172] @ 314be4 │ │ │ │ mov r5, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r4, pc, r4 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #156] @ 314be8 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #88 @ 0x58 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #138 @ 0x8a │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #128] @ 314bec │ │ │ │ ldr r1, [pc, #128] @ 314bf0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r4, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #96] @ 314bf4 │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #26 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r7 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r0, #1372] @ 0x55c │ │ │ │ mov r0, r5 │ │ │ │ tst r3, #2 │ │ │ │ ldreq r3, [r9, #872] @ 0x368 │ │ │ │ orreq r3, r3, #4 │ │ │ │ streq r3, [r9, #872] @ 0x368 │ │ │ │ ldr r3, [r8, #124] @ 0x7c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ bx r3 │ │ │ │ - rsbeq r3, r3, r8, lsr #15 │ │ │ │ - subseq r4, r0, r0, ror pc │ │ │ │ - ldrsbeq r1, [r1], #-160 @ 0xffffff60 │ │ │ │ - strdeq pc, [pc], #-220 @ │ │ │ │ - strdeq r9, [pc], #-204 @ │ │ │ │ - ldrsbeq r1, [r1], #-168 @ 0xffffff58 │ │ │ │ + @ instruction: 0x00633798 │ │ │ │ + subseq r4, r0, r0, ror #30 │ │ │ │ + subseq r1, r1, r0, asr #21 │ │ │ │ + subeq pc, pc, ip, ror #27 │ │ │ │ + subeq r9, pc, ip, ror #25 │ │ │ │ + subseq r1, r1, r8, asr #21 │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 314c20 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -315374,15 +315374,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #120] @ 314cc8 │ │ │ │ ldr r1, [pc, #120] @ 314ccc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 34cd74 │ │ │ │ cmp r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ beq 314c90 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -315399,17 +315399,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r3, r3, r8, lsr #13 │ │ │ │ - subeq pc, pc, r8, lsl sp @ │ │ │ │ - subeq r9, pc, r4, lsl ip @ │ │ │ │ + @ instruction: 0x00633698 │ │ │ │ + subeq pc, pc, r8, lsl #26 │ │ │ │ + subeq r9, pc, r4, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr ip, [pc, #364] @ 314e54 │ │ │ │ sub sp, sp, #72 @ 0x48 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -315424,15 +315424,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #68] @ 0x44 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, #0 │ │ │ │ add r3, r6, #8832 @ 0x2280 │ │ │ │ add r2, sp, #44 @ 0x2c │ │ │ │ mov sl, #1 │ │ │ │ str r4, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #48] @ 0x30 │ │ │ │ @@ -315443,30 +315443,30 @@ │ │ │ │ mov r8, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ ldr r2, [r3, #40] @ 0x28 │ │ │ │ stm ip, {r0, r1} │ │ │ │ adds r5, r2, #24 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb sl, [sp, #56] @ 0x38 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r9, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ add r1, sp, #32 │ │ │ │ mov r8, #4 │ │ │ │ mov r2, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r8, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ add r5, r6, #8192 @ 0x2000 │ │ │ │ lsr r3, r7, #2 │ │ │ │ and r3, r3, sl │ │ │ │ strb r3, [r5, #698] @ 0x2ba │ │ │ │ lsr r3, r7, #3 │ │ │ │ and r3, r3, sl │ │ │ │ @@ -315499,19 +315499,19 @@ │ │ │ │ str r4, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ bl 4b2274 │ │ │ │ b 314de0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r3, [r3], #-92 @ 0xffffffa4 @ │ │ │ │ + rsbeq r3, r3, ip, ror #11 │ │ │ │ rsbeq r6, pc, r0, lsl #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq pc, pc, ip, asr ip @ │ │ │ │ - subeq r9, pc, ip, asr fp @ │ │ │ │ + subeq pc, pc, ip, asr #24 │ │ │ │ + subeq r9, pc, ip, asr #22 │ │ │ │ rsbeq r6, pc, r4, lsl r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #8192 @ 0x2000 │ │ │ │ add r6, r0, #8896 @ 0x22c0 │ │ │ │ @@ -315545,29 +315545,29 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 34f7bc │ │ │ │ cmp r4, #25 │ │ │ │ bne 314f18 │ │ │ │ b 314eac │ │ │ │ mvn r0, #0 │ │ │ │ b 314ec8 │ │ │ │ - strdeq r3, [r3], #-52 @ 0xffffffcc @ │ │ │ │ - subeq pc, pc, ip, ror #20 │ │ │ │ - subeq r9, pc, ip, ror #18 │ │ │ │ + rsbeq r3, r3, r4, ror #7 │ │ │ │ + subeq pc, pc, ip, asr sl @ │ │ │ │ + subeq r9, pc, ip, asr r9 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #512] @ 315160 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -315582,15 +315582,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r7, r7, #8832 @ 0x2280 │ │ │ │ ldr r4, [r7, #40] @ 0x28 │ │ │ │ mov r8, #0 │ │ │ │ add r9, sp, #68 @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r8, [r9, #4] │ │ │ │ @@ -315602,15 +315602,15 @@ │ │ │ │ add r5, sp, #76 @ 0x4c │ │ │ │ adc fp, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #32] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ @@ -315620,71 +315620,71 @@ │ │ │ │ mov r3, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #36] @ 0x24 │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r8, [r9, #4] │ │ │ │ strb r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ adds r2, r2, #664 @ 0x298 │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r8, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov fp, #1 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ stm r4, {r0, r1} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ str r8, [r9, #4] │ │ │ │ str r8, [sp, #68] @ 0x44 │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldmdb r7, {r2, r9} │ │ │ │ mov r3, #0 │ │ │ │ adds r7, r2, #672 @ 0x2a0 │ │ │ │ mov r2, #0 │ │ │ │ adc r9, r9, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ strd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb fp, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r4, #8 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [pc, #80] @ 315174 │ │ │ │ ldr r3, [pc, #64] @ 315168 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -315694,19 +315694,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r3, r3, r4, lsl #7 │ │ │ │ + rsbeq r3, r3, r4, ror r3 │ │ │ │ rsbeq r6, pc, r8, lsl #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq pc, pc, r4, ror #19 │ │ │ │ - subeq r9, pc, r4, ror #17 │ │ │ │ + ldrdeq pc, [pc], #-148 @ │ │ │ │ + ldrdeq r9, [pc], #-132 @ │ │ │ │ ldrdeq r6, [pc], #-40 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #304] @ 3152c0 │ │ │ │ ldr r2, [pc, #304] @ 3152c4 │ │ │ │ @@ -315714,15 +315714,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ mov r3, #26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r6, r0, #8192 @ 0x2000 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r6, #1360] @ 0x550 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r6, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 315254 │ │ │ │ @@ -315736,30 +315736,30 @@ │ │ │ │ add r4, r4, #76 @ 0x4c │ │ │ │ bl 4b1f9c │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r6, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ bne 315270 │ │ │ │ ldr ip, [pc, #180] @ 3152d8 │ │ │ │ ldr r2, [pc, #180] @ 3152dc │ │ │ │ ldr r1, [pc, #180] @ 3152e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 34d184 │ │ │ │ ldr r0, [r6, #720] @ 0x2d0 │ │ │ │ bl 30f6b4 │ │ │ │ ldr r0, [r6, #736] @ 0x2e0 │ │ │ │ bl 311830 │ │ │ │ @@ -315767,38 +315767,38 @@ │ │ │ │ str r3, [r6, #744] @ 0x2e8 │ │ │ │ b 3151d0 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 34f834 │ │ │ │ cmp r4, #25 │ │ │ │ bne 315290 │ │ │ │ add r2, r5, #6144 @ 0x1800 │ │ │ │ add r2, r2, #56 @ 0x38 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r7 │ │ │ │ bl 34e674 │ │ │ │ b 31521c │ │ │ │ - rsbeq r3, r3, r0, asr r1 │ │ │ │ - subseq r1, r1, ip, asr #9 │ │ │ │ - subseq r4, r0, r0, lsl r9 │ │ │ │ - rsbeq r3, r3, r8, lsl #2 │ │ │ │ - subeq pc, pc, r4, lsl #15 │ │ │ │ - subeq r9, pc, r4, lsl #13 │ │ │ │ - strheq r3, [r3], #-12 @ │ │ │ │ - subeq pc, pc, r8, lsr r7 @ │ │ │ │ - subeq r9, pc, r8, lsr r6 @ │ │ │ │ + rsbeq r3, r3, r0, asr #2 │ │ │ │ + ldrheq r1, [r1], #-76 @ 0xffffffb4 │ │ │ │ + subseq r4, r0, r0, lsl #18 │ │ │ │ + strdeq r3, [r3], #-8 @ │ │ │ │ + subeq pc, pc, r4, ror r7 @ │ │ │ │ + subeq r9, pc, r4, ror r6 @ │ │ │ │ + rsbeq r3, r3, ip, lsr #1 │ │ │ │ + subeq pc, pc, r8, lsr #14 │ │ │ │ + subeq r9, pc, r8, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr r3, [pc, #632] @ 315574 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -315814,15 +315814,15 @@ │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #592] @ 315584 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov fp, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sl, fp, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #76 @ 0x4c │ │ │ │ mov r7, #1 │ │ │ │ ldr r8, [sl, #40] @ 0x28 │ │ │ │ str r6, [sp, #80] @ 0x50 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ @@ -315838,15 +315838,15 @@ │ │ │ │ str r2, [sp, #32] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ add r4, r0, #424 @ 0x1a8 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r9 │ │ │ │ @@ -315854,15 +315854,15 @@ │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #2 │ │ │ │ mov r2, r8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrh r8, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [pc, #408] @ 315588 │ │ │ │ add r4, fp, #8192 @ 0x2000 │ │ │ │ umull r2, r3, r8, r3 │ │ │ │ ldr r0, [r4, #1360] @ 0x550 │ │ │ │ lsr r3, r3, #2 │ │ │ │ mov r1, r8 │ │ │ │ @@ -315882,53 +315882,53 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ adc sl, sl, #0 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #56] @ 0x38 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, fp │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #8 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ str r6, [r5, #4] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr fp, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ strb r7, [sp, #80] @ 0x50 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ ldr sl, [r4, #1360] @ 0x550 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldrd r4, [sp, #56] @ 0x38 │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r8, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ strb r7, [sp, #88] @ 0x58 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [pc, #152] @ 31558c │ │ │ │ ldr r3, [pc, #132] @ 31557c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -315955,23 +315955,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e30dc <__printf_chk@plt> │ │ │ │ b 31553c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r2, r3, r8, ror #31 │ │ │ │ + ldrdeq r2, [r3], #-248 @ 0xffffff08 @ │ │ │ │ rsbeq r6, pc, ip, ror #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq pc, pc, r8, lsr r6 @ │ │ │ │ - subeq r9, pc, r4, lsr r5 @ │ │ │ │ + subeq pc, pc, r8, lsr #12 │ │ │ │ + subeq r9, pc, r4, lsr #10 │ │ │ │ bge fedc003c <__bss_end__@@Base+0xfe2df308> │ │ │ │ rsbeq r5, pc, r8, lsl #30 │ │ │ │ - subseq r4, r0, r0, ror #10 │ │ │ │ - subseq r1, r1, r0, asr #2 │ │ │ │ + subseq r4, r0, r0, asr r5 │ │ │ │ + subseq r1, r1, r0, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1124] @ 315a14 │ │ │ │ ldr r2, [pc, #1124] @ 315a18 │ │ │ │ ldr r1, [pc, #1124] @ 315a1c │ │ │ │ @@ -315979,15 +315979,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, ip, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #26 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [pc, #1088] @ 315a20 │ │ │ │ ldr r3, [pc, #1088] @ 315a24 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r8, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r4, #104 @ 0x68 │ │ │ │ @@ -315995,15 +315995,15 @@ │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r6, r0, #5824 @ 0x16c0 │ │ │ │ add r6, r6, #40 @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r2 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, r7 │ │ │ │ bl 3529e8 │ │ │ │ ldr r1, [pc, #1012] @ 315a28 │ │ │ │ add r2, r4, #152 @ 0x98 │ │ │ │ @@ -316011,30 +316011,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r4, r4, #16 │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r1, [sp] │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r7 │ │ │ │ bl 3529e8 │ │ │ │ add r8, r5, #6144 @ 0x1800 │ │ │ │ ldr r2, [pc, #948] @ 315a2c │ │ │ │ mov r0, #8192 @ 0x2000 │ │ │ │ mov r1, #0 │ │ │ │ add r8, r8, #56 @ 0x38 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 3529e8 │ │ │ │ add r3, r5, #8896 @ 0x22c0 │ │ │ │ add r1, r5, #8960 @ 0x2300 │ │ │ │ @@ -316073,15 +316073,15 @@ │ │ │ │ add sl, r9, #76 @ 0x4c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, fp │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r6, #1372] @ 0x55c │ │ │ │ mov r3, #2 │ │ │ │ and r2, r2, #1 │ │ │ │ cmp r2, #0 │ │ │ │ moveq ip, #4096 @ 0x1000 │ │ │ │ movne ip, #2048 @ 0x800 │ │ │ │ mov r1, #25 │ │ │ │ @@ -316098,15 +316098,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ blt 3158e0 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r2, fp │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r8, r0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ add r4, r4, #1 │ │ │ │ bl 34f7bc │ │ │ │ cmp r4, #25 │ │ │ │ bne 3157b8 │ │ │ │ @@ -316118,15 +316118,15 @@ │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #592] @ 315a44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r5, #1744 @ 0x6d0 │ │ │ │ add r4, r4, #4 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4b16c8 │ │ │ │ add r0, r5, #9024 @ 0x2340 │ │ │ │ @@ -316135,15 +316135,15 @@ │ │ │ │ add r0, r0, #4 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r3, [pc, #528] @ 315a48 │ │ │ │ str r3, [r6, #752] @ 0x2f0 │ │ │ │ str r9, [r6, #1360] @ 0x550 │ │ │ │ str r9, [r6, #1364] @ 0x554 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ add r8, r8, #88 @ 0x58 │ │ │ │ ldr r3, [r8, #-68] @ 0xffffffbc │ │ │ │ mov r1, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #484] @ 315a4c │ │ │ │ @@ -316201,24 +316201,24 @@ │ │ │ │ ldr r1, [pc, #300] @ 315a64 │ │ │ │ add r3, r4, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #268] @ 315a68 │ │ │ │ ldr r1, [pc, #268] @ 315a6c │ │ │ │ add r4, r4, #208 @ 0xd0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 352088 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3159e0 │ │ │ │ ldrb r3, [r5, #1751] @ 0x6d7 │ │ │ │ ldrb r1, [r5, #1752] @ 0x6d8 │ │ │ │ lsl r3, r3, #8 │ │ │ │ ldrb r2, [r5, #1753] @ 0x6d9 │ │ │ │ @@ -316251,40 +316251,40 @@ │ │ │ │ ldr r0, [pc, #120] @ 315a78 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 315a7c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r3, r0, lsr sp │ │ │ │ - subseq r1, r1, ip, lsr #1 │ │ │ │ - ldrsheq r4, [r0], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq r2, r3, r0, lsr #26 │ │ │ │ + @ instruction: 0x0051109c │ │ │ │ + subseq r4, r0, r0, ror #9 │ │ │ │ strheq r2, [ip], #-112 @ 0xffffff90 @ │ │ │ │ - ldrsheq r1, [r1], #-12 │ │ │ │ - ldrheq r1, [r1], #-8 │ │ │ │ - subseq r1, r1, r8, ror r0 │ │ │ │ - rsbeq r2, r3, r0, asr #23 │ │ │ │ - subeq pc, pc, ip, lsr r2 @ │ │ │ │ - subeq r9, pc, r4, asr #2 │ │ │ │ - rsbeq r2, r3, r4, lsl #22 │ │ │ │ - subeq r3, pc, r4, lsr #8 │ │ │ │ - subseq lr, r6, r8, asr #29 │ │ │ │ + subseq r1, r1, ip, ror #1 │ │ │ │ + subseq r1, r1, r8, lsr #1 │ │ │ │ + subseq r1, r1, r8, rrx │ │ │ │ + strheq r2, [r3], #-176 @ 0xffffff50 @ │ │ │ │ + subeq pc, pc, ip, lsr #4 │ │ │ │ + subeq r9, pc, r4, lsr r1 @ │ │ │ │ + strdeq r2, [r3], #-164 @ 0xffffff5c @ │ │ │ │ + subeq r3, pc, r4, lsl r4 @ │ │ │ │ + ldrheq lr, [r6], #-232 @ 0xffffff18 │ │ │ │ mvneq r0, #1 │ │ │ │ rsbseq r6, r0, r8, asr #6 │ │ │ │ - ldrsbeq r4, [r0], #-16 │ │ │ │ - subseq r0, r1, r8, lsl lr │ │ │ │ - subseq r0, r1, r4, lsr lr │ │ │ │ - strheq r2, [r3], #-152 @ 0xffffff68 @ │ │ │ │ - subeq r3, pc, r0, ror #5 │ │ │ │ - subseq lr, r6, r4, lsl #27 │ │ │ │ - subeq r8, pc, r8, ror #29 │ │ │ │ - subseq r2, r1, r8, lsl #10 │ │ │ │ - rsbeq r2, r3, r8, ror #17 │ │ │ │ - subseq r0, r1, r4, lsr #24 │ │ │ │ - subeq pc, pc, r8, asr r6 @ │ │ │ │ + subseq r4, r0, r0, asr #3 │ │ │ │ + subseq r0, r1, r8, lsl #28 │ │ │ │ + subseq r0, r1, r4, lsr #28 │ │ │ │ + rsbeq r2, r3, r8, lsr #19 │ │ │ │ + ldrdeq r3, [pc], #-32 @ │ │ │ │ + subseq lr, r6, r4, ror sp │ │ │ │ + ldrdeq r8, [pc], #-232 @ │ │ │ │ + ldrsheq r2, [r1], #-72 @ 0xffffffb8 │ │ │ │ + ldrdeq r2, [r3], #-136 @ 0xffffff78 @ │ │ │ │ + subseq r0, r1, r4, lsl ip │ │ │ │ + subeq pc, pc, r8, asr #12 │ │ │ │ @ instruction: 0x000008b5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r3, r1, r1, lsl #1 │ │ │ │ add r3, r0, r3 │ │ │ │ @@ -316317,15 +316317,15 @@ │ │ │ │ ldr r1, [pc, #368] @ 315c78 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r6, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 315b40 │ │ │ │ bl 34e808 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -316354,15 +316354,15 @@ │ │ │ │ ldr r1, [pc, #232] @ 315c84 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r5, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r3, #672] @ 0x2a0 │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ beq 315bd4 │ │ │ │ bl 34e808 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -316402,25 +316402,25 @@ │ │ │ │ ldr r1, [pc, #56] @ 315c94 │ │ │ │ ldr r0, [pc, #56] @ 315c98 │ │ │ │ ldr r2, [pc, #56] @ 315c9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #216 @ 0xd8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r3, r0, ror #15 │ │ │ │ - subeq lr, pc, r8, asr lr @ │ │ │ │ - subeq r8, pc, r4, asr sp @ │ │ │ │ - rsbeq r2, r3, ip, asr #14 │ │ │ │ - subeq lr, pc, r4, asr #27 │ │ │ │ - subeq r8, pc, r0, asr #25 │ │ │ │ - rsbeq r2, r3, r8, lsr #13 │ │ │ │ - subseq r0, r1, r8, ror #19 │ │ │ │ - subseq r0, r1, r0, ror fp │ │ │ │ - subseq r0, r1, r8, asr #19 │ │ │ │ - subseq r0, r1, ip, lsr #22 │ │ │ │ + ldrdeq r2, [r3], #-112 @ 0xffffff90 @ │ │ │ │ + subeq lr, pc, r8, asr #28 │ │ │ │ + subeq r8, pc, r4, asr #26 │ │ │ │ + rsbeq r2, r3, ip, lsr r7 │ │ │ │ + strheq lr, [pc], #-212 @ │ │ │ │ + strheq r8, [pc], #-192 @ │ │ │ │ + @ instruction: 0x00632698 │ │ │ │ + ldrsbeq r0, [r1], #-152 @ 0xffffff68 │ │ │ │ + subseq r0, r1, r0, ror #22 │ │ │ │ + ldrheq r0, [r1], #-152 @ 0xffffff68 │ │ │ │ + subseq r0, r1, ip, lsl fp │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #228] @ 315d9c │ │ │ │ mov r4, r1 │ │ │ │ @@ -316430,15 +316430,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r3, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #1 │ │ │ │ add r3, r4, r4, lsl r2 │ │ │ │ add r3, r5, r3 │ │ │ │ add r3, r3, #8896 @ 0x22c0 │ │ │ │ strb r2, [r3, #53] @ 0x35 │ │ │ │ mov r1, r4 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ @@ -316477,17 +316477,17 @@ │ │ │ │ mov r3, #1 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ strb r3, [r8, #52] @ 0x34 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 315a80 │ │ │ │ - rsbeq r2, r3, r4, lsr #12 │ │ │ │ - @ instruction: 0x004fec9c │ │ │ │ - @ instruction: 0x004f8b9c │ │ │ │ + rsbeq r2, r3, r4, lsl r6 │ │ │ │ + subeq lr, pc, ip, lsl #25 │ │ │ │ + subeq r8, pc, ip, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #444] @ 315f7c │ │ │ │ ldr r3, [pc, #444] @ 315f80 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -316520,15 +316520,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [pc, #340] @ 315f8c │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r8, r4, #8832 @ 0x2280 │ │ │ │ ldr r2, [r8, #40] @ 0x28 │ │ │ │ str r9, [sp, #64] @ 0x40 │ │ │ │ ldr r4, [r8, #44] @ 0x2c │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ strb fp, [sp, #64] @ 0x40 │ │ │ │ adds r2, r2, #696 @ 0x2b8 │ │ │ │ @@ -316536,15 +316536,15 @@ │ │ │ │ adc r4, r4, #0 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r9, [sp, #48] @ 0x30 │ │ │ │ add sl, r0, #424 @ 0x1a8 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r9, [sp, #24] │ │ │ │ strb fp, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ @@ -316553,42 +316553,42 @@ │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r0, r1} │ │ │ │ str sl, [sp, #32] │ │ │ │ mov r0, sl │ │ │ │ mov fp, #0 │ │ │ │ mov sl, #4 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ str r9, [r7, #4] │ │ │ │ str r9, [sp, #60] @ 0x3c │ │ │ │ mov r9, #1 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strb r9, [sp, #64] @ 0x40 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ ldmdb r8, {r2, r7} │ │ │ │ orr r3, r3, #4 │ │ │ │ adds r8, r2, #696 @ 0x2b8 │ │ │ │ adc r7, r7, #0 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ strd sl, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r9, [sp, #72] @ 0x48 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ stm r4, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [pc, #76] @ 315f90 │ │ │ │ ldr r3, [pc, #56] @ 315f80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -316599,17 +316599,17 @@ │ │ │ │ ldrb r1, [r3, #714] @ 0x2ca │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 315ca0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, pc, ip, lsr r6 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r8, pc, r0, lsl #21 │ │ │ │ - strheq r2, [r3], #-72 @ 0xffffffb8 @ │ │ │ │ - subeq lr, pc, ip, lsr #22 │ │ │ │ + subeq r8, pc, r0, ror sl @ │ │ │ │ + rsbeq r2, r3, r8, lsr #9 │ │ │ │ + subeq lr, pc, ip, lsl fp @ │ │ │ │ strheq r5, [pc], #-72 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3896] @ 0xf38 │ │ │ │ ldr r1, [pc, #2500] @ 316970 │ │ │ │ mov lr, r2 │ │ │ │ @@ -316698,15 +316698,15 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ mov r8, #0 │ │ │ │ adds r6, r6, r3 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ @@ -316720,15 +316720,15 @@ │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r9, r0, #424 @ 0x1a8 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ asr r7, r7, #31 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r0, [sp, #8] │ │ │ │ @@ -316736,30 +316736,30 @@ │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #129] @ 0x81 │ │ │ │ ldrb r2, [r5, #52] @ 0x34 │ │ │ │ lsr r3, r3, #6 │ │ │ │ and r3, r3, sl │ │ │ │ cmp r3, r2 │ │ │ │ beq 316328 │ │ │ │ ldr fp, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ ldr r4, [r4, #720] @ 0x2d0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1948] @ 316990 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #32] │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -316831,16 +316831,16 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 316924 │ │ │ │ ldr r0, [pc, #1684] @ 3169ac │ │ │ │ mov r1, ip │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #164 @ 0xa4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ - bl 808910 │ │ │ │ + b 7d3c8c │ │ │ │ + bl 808900 │ │ │ │ ldr r7, [r5, #44] @ 0x2c │ │ │ │ ldr r6, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #32] │ │ │ │ mul r6, r7, r6 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ adds r6, r6, r2 │ │ │ │ adc r3, r3, #0 │ │ │ │ @@ -316849,15 +316849,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ asr r1, r7, #31 │ │ │ │ str r1, [sp, #20] │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ strb sl, [sp, #116] @ 0x74 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ @@ -316865,15 +316865,15 @@ │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r9 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr sl, [r5, #48] @ 0x30 │ │ │ │ ldr r2, [r5, #40] @ 0x28 │ │ │ │ add r3, sl, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldrbcs r3, [r5, #52] @ 0x34 │ │ │ │ strcs r8, [r5, #48] @ 0x30 │ │ │ │ @@ -316893,15 +316893,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ moveq r8, #16384 @ 0x4000 │ │ │ │ ldrd r6, [sp, #120] @ 0x78 │ │ │ │ ldr r9, [r4, #720] @ 0x2d0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 310544 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -317045,15 +317045,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [fp] │ │ │ │ str r6, [fp, #4] │ │ │ │ str r6, [fp, #8] │ │ │ │ str r6, [fp, #12] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [ip, #4] │ │ │ │ str r6, [ip] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ @@ -317080,15 +317080,15 @@ │ │ │ │ adc sl, r3, #0 │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #108] @ 0x6c │ │ │ │ asr r1, r8, #31 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ @@ -317097,16 +317097,16 @@ │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ - bl 808910 │ │ │ │ + bl 54ee88 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [r7, #8] │ │ │ │ ldr r2, [r7] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [r7, #8] │ │ │ │ ldrbcs r3, [r7, #12] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ @@ -317131,15 +317131,15 @@ │ │ │ │ ldr r1, [pc, #524] @ 3169cc │ │ │ │ ldr r2, [pc, #524] @ 3169d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [r4, #720] @ 0x2d0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #428] @ 316990 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -317238,39 +317238,39 @@ │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ rsbeq r5, pc, ip, asr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, pc, ip, lsl r4 @ │ │ │ │ rsbeq r5, pc, r4, asr #7 │ │ │ │ - rsbeq r2, r3, ip, ror r2 │ │ │ │ - rsbeq r2, r3, r8, ror #4 │ │ │ │ - ldrdeq lr, [pc], #-136 @ │ │ │ │ - subeq r8, pc, r0, lsl #15 │ │ │ │ + rsbeq r2, r3, ip, ror #4 │ │ │ │ + rsbeq r2, r3, r8, asr r2 │ │ │ │ + subeq lr, pc, r8, asr #17 │ │ │ │ + subeq r8, pc, r0, ror r7 @ │ │ │ │ andeq r4, r0, r4, asr #8 │ │ │ │ rsbeq r5, pc, ip, ror #3 │ │ │ │ - rsbeq r2, r3, ip, asr #32 │ │ │ │ - subseq r3, r0, ip, lsl r8 │ │ │ │ - subseq r0, r1, r8, asr #10 │ │ │ │ + rsbeq r2, r3, ip, lsr r0 │ │ │ │ + subseq r3, r0, ip, lsl #16 │ │ │ │ + subseq r0, r1, r8, lsr r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbeq r5, pc, r8, lsl #2 │ │ │ │ - subseq r0, r1, ip, lsr #9 │ │ │ │ - subeq lr, pc, r8, ror #10 │ │ │ │ - subeq r8, pc, r8, ror #8 │ │ │ │ + @ instruction: 0x0051049c │ │ │ │ + subeq lr, pc, r8, asr r5 @ │ │ │ │ + subeq r8, pc, r8, asr r4 @ │ │ │ │ bge ff2099c4 <__bss_end__@@Base+0xfe728c90> │ │ │ │ - @ instruction: 0x00631c98 │ │ │ │ - subeq lr, pc, ip, lsl #6 │ │ │ │ - subeq r8, pc, ip, lsl #4 │ │ │ │ - rsbeq r1, r3, r0, asr #22 │ │ │ │ - subeq r8, pc, ip, lsr #1 │ │ │ │ - subeq lr, pc, r4, lsr #3 │ │ │ │ - strheq r1, [r3], #-148 @ 0xffffff6c @ │ │ │ │ - ldrsheq pc, [r0], #-192 @ 0xffffff40 @ │ │ │ │ - @ instruction: 0x00631990 │ │ │ │ - subseq pc, r0, r8, asr #25 │ │ │ │ + rsbeq r1, r3, r8, lsl #25 │ │ │ │ + strdeq lr, [pc], #-44 @ │ │ │ │ + strdeq r8, [pc], #-28 @ │ │ │ │ + rsbeq r1, r3, r0, lsr fp │ │ │ │ + @ instruction: 0x004f809c │ │ │ │ + @ instruction: 0x004fe194 │ │ │ │ + rsbeq r1, r3, r4, lsr #19 │ │ │ │ + subseq pc, r0, r0, ror #25 │ │ │ │ + rsbeq r1, r3, r0, lsl #19 │ │ │ │ + ldrheq pc, [r0], #-200 @ 0xffffff38 @ │ │ │ │ andeq r0, r0, sl, asr #3 │ │ │ │ cmp r2, #57 @ 0x39 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcs 316a14 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ bcc 316a2c │ │ │ │ @@ -317394,21 +317394,21 @@ │ │ │ │ ldr r3, [pc, #48] @ 316c0c │ │ │ │ cmp ip, r3 │ │ │ │ bne 316a80 │ │ │ │ ldr r0, [r0, #744] @ 0x2e8 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 316abc │ │ │ │ - rsbeq r1, r3, r0, ror #15 │ │ │ │ + ldrdeq r1, [r3], #-112 @ 0xffffff90 @ │ │ │ │ strcc pc, [r1, #-4095] @ 0xfffff001 │ │ │ │ - rsbeq r1, r3, r8, asr #16 │ │ │ │ - subseq r3, r0, r8, lsl r0 │ │ │ │ - subseq pc, r0, r0, lsl #27 │ │ │ │ + rsbeq r1, r3, r8, lsr r8 │ │ │ │ + subseq r3, r0, r8 │ │ │ │ + subseq pc, r0, r0, ror sp @ │ │ │ │ @ instruction: 0xf00d0009 │ │ │ │ - rsbeq r1, r3, r9, ror #13 │ │ │ │ + ldrdeq r1, [r3], #-105 @ 0xffffff97 @ │ │ │ │ bgt 296c14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3800] @ 0xed8 │ │ │ │ mov r8, r2 │ │ │ │ ldr r2, [pc, #4028] @ 317be8 │ │ │ │ @@ -317543,15 +317543,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp, #200] @ 0xc8 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #220] @ 0xdc │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ ldr r0, [r5, #736] @ 0x2e0 │ │ │ │ @@ -317611,28 +317611,28 @@ │ │ │ │ adc r7, r3, #0 │ │ │ │ ldr r1, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r2, [sp, #140] @ 0x8c │ │ │ │ str r6, [sp, #116] @ 0x74 │ │ │ │ str r7, [sp, #120] @ 0x78 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #176 @ 0xb0 │ │ │ │ str r5, [sp, #180] @ 0xb4 │ │ │ │ str r5, [sp, #176] @ 0xb0 │ │ │ │ strb fp, [sp, #180] @ 0xb4 │ │ │ │ add r8, sp, #184 @ 0xb8 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #168 @ 0xa8 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ mov ip, r1 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ @@ -317640,15 +317640,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ mov r6, #16 │ │ │ │ mov r7, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r6, [sp, #16] │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sl, #2340] @ 0x924 │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r2, r3 │ │ │ │ ldrb r3, [sp, #251] @ 0xfb │ │ │ │ cmp r2, r3, lsr #7 │ │ │ │ bne 3170f0 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ @@ -317741,22 +317741,22 @@ │ │ │ │ ldr r3, [pc, #2780] @ 317c24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [pc, #2772] @ 317c28 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ b 317238 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str lr, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r4, [sl, #2284] @ 0x8ec │ │ │ │ mov r6, r2 │ │ │ │ mul r6, r4, r6 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -317768,30 +317768,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ asr r4, r4, #31 │ │ │ │ str r4, [sp, #20] │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, r7 │ │ │ │ cmp r3, r2 │ │ │ │ str r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldrbcs r3, [sl, #2292] @ 0x8f4 │ │ │ │ strcs r5, [sl, #2288] @ 0x8f0 │ │ │ │ @@ -317802,15 +317802,15 @@ │ │ │ │ beq 3173ec │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r6, r4 │ │ │ │ mov r5, #0 │ │ │ │ adds r4, r4, r3 │ │ │ │ ldr r3, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -317822,30 +317822,30 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov fp, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r2, r4 │ │ │ │ asr r6, r6, #31 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r4, [sp, #8] │ │ │ │ strb r7, [sp, #196] @ 0xc4 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, fp, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 31715c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ mov fp, r8 │ │ │ │ @@ -317952,15 +317952,15 @@ │ │ │ │ str fp, [r8, #4] │ │ │ │ strb r3, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ movcs r4, r7 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #196] @ 0xc4 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ @@ -317971,15 +317971,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ adc r3, r0, #0 │ │ │ │ str fp, [sp, #20] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ subs r7, r7, r4 │ │ │ │ beq 31751c │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r6, r6, r4 │ │ │ │ add r3, r3, r4 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ add r5, r5, #8 │ │ │ │ @@ -318050,30 +318050,30 @@ │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r3, [r8, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb r4, [sp, #188] @ 0xbc │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #196] @ 0xc4 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r4, #16 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ b 317548 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov fp, r8 │ │ │ │ ldr r4, [r3, #736] @ 0x2e0 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #184] @ 0xb8 │ │ │ │ strb r3, [sp, #192] @ 0xc0 │ │ │ │ @@ -318143,15 +318143,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [sl, #2284] @ 0x8ec │ │ │ │ ldr r4, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ mov fp, #1 │ │ │ │ ldr r6, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -318162,15 +318162,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -318178,15 +318178,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2292] @ 0x8f4 │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ beq 317af0 │ │ │ │ ldr r3, [pc, #1008] @ 317c3c │ │ │ │ ldr r2, [pc, #1008] @ 317c40 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -318197,15 +318197,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [sl, #2308] @ 0x904 │ │ │ │ ldr r4, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ mul r4, r5, r4 │ │ │ │ ldr r3, [r2, #-8] │ │ │ │ mov fp, #0 │ │ │ │ mov r7, #1 │ │ │ │ @@ -318217,15 +318217,15 @@ │ │ │ │ strb r7, [sp, #188] @ 0xbc │ │ │ │ adc r6, r6, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r5, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r5, r5, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -318233,27 +318233,27 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r2, [sp, #211] @ 0xd3 │ │ │ │ ldrb r3, [sl, #2316] @ 0x90c │ │ │ │ cmp r3, r2, lsr #7 │ │ │ │ bne 3172f0 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r6, [sl, #2308] @ 0x904 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ mul r3, r6, r3 │ │ │ │ ldmdb r1, {r2, r4} │ │ │ │ str fp, [sp, #184] @ 0xb8 │ │ │ │ @@ -318263,15 +318263,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ adc r4, r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r1, #1 │ │ │ │ strb r1, [sp, #196] @ 0xc4 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str fp, [sp, #24] │ │ │ │ @@ -318279,15 +318279,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 317f34 │ │ │ │ ldr r3, [sl, #2312] @ 0x908 │ │ │ │ ldr r2, [sl, #2304] @ 0x900 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ @@ -318314,15 +318314,15 @@ │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ strb r6, [sp, #188] @ 0xbc │ │ │ │ ldm fp, {r0, r1} │ │ │ │ orr r3, r3, #64 @ 0x40 │ │ │ │ stm r2, {r0, r1} │ │ │ │ strb r3, [sp, #221] @ 0xdd │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #196] @ 0xc4 │ │ │ │ ldr ip, [sp, #156] @ 0x9c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r6, #16 │ │ │ │ @@ -318330,16 +318330,16 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #136] @ 0x88 │ │ │ │ mov r7, #0 │ │ │ │ ldr r2, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ - bl 808910 │ │ │ │ + bl 54ee88 │ │ │ │ + bl 808900 │ │ │ │ orrs r4, r5, r4 │ │ │ │ bne 317308 │ │ │ │ b 31731c │ │ │ │ ldrb r3, [r0, #1] │ │ │ │ tst r3, #127 @ 0x7f │ │ │ │ bne 3176bc │ │ │ │ mov r2, #1 │ │ │ │ @@ -318354,22 +318354,22 @@ │ │ │ │ ldrb r3, [sp, #229] @ 0xe5 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ strb r3, [sp, #229] @ 0xe5 │ │ │ │ bl 31349c │ │ │ │ strh r0, [sp, #230] @ 0xe6 │ │ │ │ b 3176a8 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r6, [sl, #2284] @ 0x8ec │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ mul r2, r6, r2 │ │ │ │ ldr r3, [sl, #2272] @ 0x8e0 │ │ │ │ ldr r7, [sp, #92] @ 0x5c │ │ │ │ ldr r5, [sl, #2276] @ 0x8e4 │ │ │ │ @@ -318380,15 +318380,15 @@ │ │ │ │ strb fp, [sp, #188] @ 0xbc │ │ │ │ adc r5, r5, #0 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #16] │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ asr r6, r6, #31 │ │ │ │ str r7, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -318396,15 +318396,15 @@ │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #209] @ 0xd1 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ beq 317844 │ │ │ │ ldr r3, [sl, #2288] @ 0x8f0 │ │ │ │ ldr r2, [sl, #2280] @ 0x8e8 │ │ │ │ add r3, r3, fp │ │ │ │ cmp r3, r2 │ │ │ │ @@ -318422,44 +318422,44 @@ │ │ │ │ b 316cdc │ │ │ │ ldrdeq r4, [pc], #-112 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ bge ff20ac00 <__bss_end__@@Base+0xfe729ecc> │ │ │ │ bge ff20abfc <__bss_end__@@Base+0xfe729ec8> │ │ │ │ andeq sl, r0, r8, lsl #17 │ │ │ │ bge ff20ac08 <__bss_end__@@Base+0xfe729ed4> │ │ │ │ - ldrdeq r1, [r3], #-76 @ 0xffffffb4 @ │ │ │ │ - subeq sp, pc, r4, asr #22 │ │ │ │ - subeq r7, pc, r4, asr #20 │ │ │ │ - rsbeq r1, r3, r0, asr r4 │ │ │ │ - rsbeq r1, r3, ip, lsr r4 │ │ │ │ - subeq sp, pc, ip, lsr #21 │ │ │ │ - subeq r7, pc, r0, lsr #19 │ │ │ │ + rsbeq r1, r3, ip, asr #9 │ │ │ │ + subeq sp, pc, r4, lsr fp @ │ │ │ │ + subeq r7, pc, r4, lsr sl @ │ │ │ │ + rsbeq r1, r3, r0, asr #8 │ │ │ │ + rsbeq r1, r3, ip, lsr #8 │ │ │ │ + @ instruction: 0x004fda9c │ │ │ │ + @ instruction: 0x004f7990 │ │ │ │ rsbeq r4, pc, r0, lsr #7 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq sp, pc, r4, lsr #16 │ │ │ │ - subeq r7, pc, ip, lsl r7 @ │ │ │ │ + subeq sp, pc, r4, lsl r8 @ │ │ │ │ + subeq r7, pc, ip, lsl #14 │ │ │ │ stc2 0, cr7, [r0], {-0} │ │ │ │ - rsbeq r0, r3, r0, ror fp │ │ │ │ - subeq sp, pc, r0, ror #3 │ │ │ │ - subeq r7, pc, r0, ror #1 │ │ │ │ - @ instruction: 0x00630a98 │ │ │ │ - subeq sp, pc, ip, lsl #2 │ │ │ │ - subeq r7, pc, ip │ │ │ │ + rsbeq r0, r3, r0, ror #22 │ │ │ │ + ldrdeq sp, [pc], #-16 @ │ │ │ │ + ldrdeq r7, [pc], #-0 @ │ │ │ │ + rsbeq r0, r3, r8, lsl #21 │ │ │ │ + strdeq sp, [pc], #-12 @ │ │ │ │ + strdeq r6, [pc], #-252 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r0, r3, r4, asr r4 │ │ │ │ - subseq lr, r0, ip, lsl #15 │ │ │ │ + rsbeq r0, r3, r4, asr #8 │ │ │ │ + subseq lr, r0, ip, ror r7 │ │ │ │ andeq r0, r0, r3, lsr r2 │ │ │ │ - rsbeq r0, r3, r0, lsr r4 │ │ │ │ - subseq lr, r0, r8, ror #14 │ │ │ │ + rsbeq r0, r3, r0, lsr #8 │ │ │ │ + subseq lr, r0, r8, asr r7 │ │ │ │ @ instruction: 0x000007b4 │ │ │ │ - subseq lr, r0, r8, ror #13 │ │ │ │ - subseq lr, r0, r8, lsl r9 │ │ │ │ - rsbeq r0, r3, r4, lsl #7 │ │ │ │ - subseq lr, r0, r4, asr #13 │ │ │ │ - subseq lr, r0, r8, lsl r9 │ │ │ │ + ldrsbeq lr, [r0], #-104 @ 0xffffff98 │ │ │ │ + subseq lr, r0, r8, lsl #18 │ │ │ │ + rsbeq r0, r3, r4, ror r3 │ │ │ │ + ldrheq lr, [r0], #-100 @ 0xffffff9c │ │ │ │ + subseq lr, r0, r8, lsl #18 │ │ │ │ add r3, sp, #236 @ 0xec │ │ │ │ add r2, sp, #200 @ 0xc8 │ │ │ │ mov r0, r6 │ │ │ │ add r1, sp, #192 @ 0xc0 │ │ │ │ str r3, [sp, #156] @ 0x9c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ bl 311d00 │ │ │ │ @@ -318700,15 +318700,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r9, #8832 @ 0x2280 │ │ │ │ ldr r6, [r4, #40] @ 0x28 │ │ │ │ mov sl, #0 │ │ │ │ ldr r3, [r4, #44] @ 0x2c │ │ │ │ add r9, sp, #148 @ 0x94 │ │ │ │ mov fp, #1 │ │ │ │ adds r6, r6, #696 @ 0x2b8 │ │ │ │ @@ -318722,15 +318722,15 @@ │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ str sl, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #32] │ │ │ │ add r7, r0, #424 @ 0x1a8 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ str sl, [sp, #24] │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ @@ -318741,42 +318741,42 @@ │ │ │ │ mov r2, r6 │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #4 │ │ │ │ mov r7, #0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str sl, [r9, #4] │ │ │ │ bic r3, r3, r5 │ │ │ │ str sl, [sp, #148] @ 0x94 │ │ │ │ strb fp, [sp, #152] @ 0x98 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ ldmdb r4, {r3, r5} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #32] │ │ │ │ adds r4, r3, #696 @ 0x2b8 │ │ │ │ adc r5, r5, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #160] @ 0xa0 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ b 317fcc │ │ │ │ ldr r3, [pc, #2912] @ 318cd8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 317fcc │ │ │ │ ldr r2, [pc, #2896] @ 318cdc │ │ │ │ @@ -318790,15 +318790,15 @@ │ │ │ │ bne 3198b4 │ │ │ │ ldr r1, [pc, #2864] @ 318ce0 │ │ │ │ ldr r0, [pc, #2864] @ 318ce4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #832] @ 0x340 │ │ │ │ add r4, r0, #1744 @ 0x6d0 │ │ │ │ str r3, [r0, #1748] @ 0x6d4 │ │ │ │ strh r5, [r4, #8] │ │ │ │ ldr r0, [r0, #1744] @ 0x6d0 │ │ │ │ bl 4b1ed0 │ │ │ │ @@ -318889,15 +318889,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r8, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r8, [sp, #152] @ 0x98 │ │ │ │ ldr r7, [r3, #44] @ 0x2c │ │ │ │ @@ -318907,15 +318907,15 @@ │ │ │ │ add r5, sp, #156 @ 0x9c │ │ │ │ adc r7, r7, #0 │ │ │ │ mov r6, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r3, r9, #9024 @ 0x2340 │ │ │ │ add r3, r3, #12 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ @@ -318923,15 +318923,15 @@ │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ b 317fcc │ │ │ │ ldr r2, [pc, #2344] @ 318d0c │ │ │ │ ldr r3, [pc, #2260] @ 318cbc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #172] @ 0xac │ │ │ │ @@ -318952,15 +318952,15 @@ │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r7, r9, #8832 @ 0x2280 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #1 │ │ │ │ add sl, sp, #148 @ 0x94 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ @@ -318971,15 +318971,15 @@ │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ add r5, r0, #424 @ 0x1a8 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r3, #1 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ @@ -318988,15 +318988,15 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, r5 │ │ │ │ mov r5, #0 │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [pc, #2104] @ 318d1c │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ cmp r2, r3 │ │ │ │ bne 318c6c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r4, [r3, #744] @ 0x2e8 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -319011,15 +319011,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ strb r4, [sp, #128] @ 0x80 │ │ │ │ str r2, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ @@ -319027,15 +319027,15 @@ │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r4, #1 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str r2, [sp, #148] @ 0x94 │ │ │ │ str r2, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ @@ -319046,30 +319046,30 @@ │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #24] │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r3, [r1, #700] @ 0x2bc │ │ │ │ bl 314620 │ │ │ │ cmp r0, #0 │ │ │ │ beq 317fcc │ │ │ │ @@ -319077,30 +319077,30 @@ │ │ │ │ ldr r4, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str ip, [sp] │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov r5, #1 │ │ │ │ adds r2, r3, #12 │ │ │ │ ldr r3, [r7, #-4] │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ str r4, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r4, [sp, #24] │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ str r4, [sp, #68] @ 0x44 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #4 │ │ │ │ @@ -319109,15 +319109,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr lr, [sp, #76] @ 0x4c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, lr, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ and r3, r3, #60 @ 0x3c │ │ │ │ subs r3, r3, #8 │ │ │ │ movne r3, #1 │ │ │ │ strb r3, [r1, #697] @ 0x2b9 │ │ │ │ mov r0, r9 │ │ │ │ @@ -319126,15 +319126,15 @@ │ │ │ │ bl 314f48 │ │ │ │ ldr lr, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ str lr, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #148] @ 0x94 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sl, #4] │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ mov ip, #1 │ │ │ │ adds r2, r3, #120 @ 0x78 │ │ │ │ @@ -319143,15 +319143,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr ip, [sp, #68] @ 0x44 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str ip, [sp, #24] │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -319159,25 +319159,25 @@ │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r9 │ │ │ │ str r3, [lr, #1356] @ 0x54c │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r7, #-8] │ │ │ │ adds r2, r3, #136 @ 0x88 │ │ │ │ @@ -319185,15 +319185,15 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, r9, #9024 @ 0x2340 │ │ │ │ str r1, [sp, #116] @ 0x74 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #12 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -319204,15 +319204,15 @@ │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r0, r9 │ │ │ │ bl 3152e4 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ @@ -319221,15 +319221,15 @@ │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #56 @ 0x38 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r5, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r2, r4 │ │ │ │ ldr lr, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ @@ -319237,15 +319237,15 @@ │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [pc, #1104] @ 318d20 │ │ │ │ str r1, [r2, #704] @ 0x2c0 │ │ │ │ sub r2, r1, #60 @ 0x3c │ │ │ │ cmp r2, r3 │ │ │ │ bls 318d84 │ │ │ │ @@ -319284,15 +319284,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #76 @ 0x4c │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r9, #8832 @ 0x2280 │ │ │ │ mov r6, #0 │ │ │ │ add r2, sp, #148 @ 0x94 │ │ │ │ ldr r4, [r3, #40] @ 0x28 │ │ │ │ mov sl, #1 │ │ │ │ str r6, [sp, #152] @ 0x98 │ │ │ │ ldr r8, [r3, #44] @ 0x2c │ │ │ │ @@ -319303,30 +319303,30 @@ │ │ │ │ adc r8, r8, #0 │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ mov r7, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #140 @ 0x8c │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb sl, [sp, #160] @ 0xa0 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add ip, sp, #164 @ 0xa4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #128 @ 0x80 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r8 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [r2, #1356] @ 0x54c │ │ │ │ b 317fcc │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319371,15 +319371,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #76 @ 0x4c │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #636] @ 318d48 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r1, #744] @ 0x2e8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ beq 317fcc │ │ │ │ ldrb r3, [r1, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -319401,27 +319401,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r5, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r4, r4, #1 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ add r5, r5, #144 @ 0x90 │ │ │ │ cmp r4, r3 │ │ │ │ blt 318b2c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -319445,27 +319445,27 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ ldrd r2, [r4, #-8] │ │ │ │ strb r6, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ strd r2, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r0, #80 @ 0x50 │ │ │ │ mov r1, #0 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r6, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r5, r5, #1 │ │ │ │ ldrb r3, [r3, #700] @ 0x2bc │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ cmp r5, r3 │ │ │ │ blt 318bdc │ │ │ │ b 317fcc │ │ │ │ @@ -319496,75 +319496,75 @@ │ │ │ │ add sp, sp, #180 @ 0xb4 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1e30dc <__printf_chk@plt> │ │ │ │ rsbeq r3, pc, ip, asr r4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, pc, ip, asr #8 │ │ │ │ rsbeq r3, pc, r8, lsr #8 │ │ │ │ - rsbeq r0, r3, r8, asr r2 │ │ │ │ - rsbeq r0, r3, r8, lsr #5 │ │ │ │ - subeq ip, pc, r0, lsr #18 │ │ │ │ - subeq r6, pc, ip, lsl r8 @ │ │ │ │ + rsbeq r0, r3, r8, asr #4 │ │ │ │ + @ instruction: 0x00630298 │ │ │ │ + subeq ip, pc, r0, lsl r9 @ │ │ │ │ + subeq r6, pc, ip, lsl #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbeq r3, pc, r0, ror r2 @ │ │ │ │ - subseq r1, r0, r8, lsl #18 │ │ │ │ - subseq lr, r0, ip, asr #15 │ │ │ │ + ldrsheq r1, [r0], #-136 @ 0xffffff78 │ │ │ │ + ldrheq lr, [r0], #-124 @ 0xffffff84 │ │ │ │ rsbeq r3, pc, r4, lsl r2 @ │ │ │ │ bgt 298d18 │ │ │ │ bgt 298cf4 │ │ │ │ strcc r0, [r2, #-0] │ │ │ │ - rsbeq r0, r3, r2, rrx │ │ │ │ + rsbeq r0, r3, r2, asr r0 │ │ │ │ rsbeq r3, pc, r0, lsl #2 │ │ │ │ - strheq pc, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - subeq ip, pc, ip, lsr #12 │ │ │ │ - subeq r6, pc, ip, lsr #10 │ │ │ │ + rsbeq pc, r2, r4, lsr #31 │ │ │ │ + subeq ip, pc, ip, lsl r6 @ │ │ │ │ + subeq r6, pc, ip, lsl r5 @ │ │ │ │ rsbeq r3, pc, r8, lsl r0 @ │ │ │ │ - ldrdeq pc, [r2], #-224 @ 0xffffff20 @ │ │ │ │ - subeq ip, pc, r4, asr #10 │ │ │ │ - subeq r6, pc, r4, asr #8 │ │ │ │ + rsbeq pc, r2, r0, asr #29 │ │ │ │ + subeq ip, pc, r4, lsr r5 @ │ │ │ │ + subeq r6, pc, r4, lsr r4 @ │ │ │ │ blt ff2d88a8 <__bss_end__@@Base+0xfe7f7b74> │ │ │ │ andeq r2, r0, ip, ror #5 │ │ │ │ rsbeq r2, pc, r4, lsl #22 │ │ │ │ - ldrheq sp, [r0], #-248 @ 0xffffff08 │ │ │ │ + subseq sp, r0, r8, lsr #31 │ │ │ │ ldrdeq r2, [pc], #-164 @ │ │ │ │ - rsbeq pc, r2, r8, lsl #19 │ │ │ │ - subeq ip, pc, r0 │ │ │ │ - subeq r5, pc, r0, lsl #30 │ │ │ │ + rsbeq pc, r2, r8, ror r9 @ │ │ │ │ + strdeq fp, [pc], #-240 @ │ │ │ │ + strdeq r5, [pc], #-224 @ │ │ │ │ @ instruction: 0xf00d0001 │ │ │ │ - rsbeq pc, r2, ip, lsr #16 │ │ │ │ - subeq fp, pc, r0, lsr #29 │ │ │ │ - @ instruction: 0x004f5d9c │ │ │ │ + rsbeq pc, r2, ip, lsl r8 @ │ │ │ │ + @ instruction: 0x004fbe90 │ │ │ │ + subeq r5, pc, ip, lsl #27 │ │ │ │ rsbeq r2, pc, r8, lsl #15 │ │ │ │ - subseq r0, r0, ip, lsl lr │ │ │ │ - subseq sp, r0, ip, ror #23 │ │ │ │ - subseq ip, r0, r0, ror #26 │ │ │ │ - subseq sp, r0, r0, lsr #32 │ │ │ │ + subseq r0, r0, ip, lsl #28 │ │ │ │ + ldrsbeq sp, [r0], #-188 @ 0xffffff44 │ │ │ │ + subseq ip, r0, r0, asr sp │ │ │ │ + subseq sp, r0, r0, lsl r0 │ │ │ │ @ instruction: 0x000005b4 │ │ │ │ - rsbeq lr, r2, r0, lsl #20 │ │ │ │ - subseq ip, r0, ip, lsr sp │ │ │ │ - subseq sp, r0, ip, asr r0 │ │ │ │ + strdeq lr, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + subseq ip, r0, ip, lsr #26 │ │ │ │ + subseq sp, r0, ip, asr #32 │ │ │ │ andeq r0, r0, r3, lsl #12 │ │ │ │ - ldrdeq lr, [r2], #-156 @ 0xffffff64 @ │ │ │ │ - subseq ip, r0, r8, lsl sp │ │ │ │ - subseq sp, r0, r4 │ │ │ │ + rsbeq lr, r2, ip, asr #19 │ │ │ │ + subseq ip, r0, r8, lsl #26 │ │ │ │ + ldrsheq ip, [r0], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r0, sp, asr #11 │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r4, [r7, #-8] │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #60 @ 0x3c │ │ │ │ adc r6, r6, #0 │ │ │ │ strh r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -319573,15 +319573,15 @@ │ │ │ │ mov r4, #2 │ │ │ │ mov r6, r5 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [sp, #148] @ 0x94 │ │ │ │ str r6, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrh r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ @@ -319593,15 +319593,15 @@ │ │ │ │ mov r5, r6 │ │ │ │ strb r6, [sp, #128] @ 0x80 │ │ │ │ ldr r6, [r7, #-4] │ │ │ │ adds r4, r4, #82 @ 0x52 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r5, [sp, #24] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r4, #1 │ │ │ │ mov r5, #0 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ @@ -319609,15 +319609,15 @@ │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r9 │ │ │ │ strb r1, [r2, #714] @ 0x2ca │ │ │ │ bl 314bf8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3198b8 │ │ │ │ @@ -319630,15 +319630,15 @@ │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ adds r4, r4, #80 @ 0x50 │ │ │ │ adc r6, r6, #0 │ │ │ │ strb r5, [sp, #128] @ 0x80 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ mov r3, #1 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp, #24] │ │ │ │ @@ -319646,15 +319646,15 @@ │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #148] @ 0x94 │ │ │ │ str r5, [sl, #4] │ │ │ │ strb r3, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ subs r3, r3, #0 │ │ │ │ @@ -319665,15 +319665,15 @@ │ │ │ │ adds r4, r4, #40 @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ adc r6, r6, #0 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r3, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ @@ -319682,15 +319682,15 @@ │ │ │ │ mov r6, r5 │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r4, [sp, #16] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [r3, #708] @ 0x2c4 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ @@ -319716,29 +319716,29 @@ │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ strb r3, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 314bf8 │ │ │ │ cmp r0, r7 │ │ │ │ beq 3198fc │ │ │ │ @@ -319747,15 +319747,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r6, [sp, #76] @ 0x4c │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r4, [sp, #8] │ │ │ │ @@ -319763,40 +319763,40 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #56 @ 0x38 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov ip, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str ip, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #40] @ 0x28 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #16 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r3, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr ip, [sp, #72] @ 0x48 │ │ │ │ ldrd r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ strd r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ @@ -319813,15 +319813,15 @@ │ │ │ │ add r3, r2, r3 │ │ │ │ str r7, [sl, #4] │ │ │ │ str r3, [r1, #708] @ 0x2c4 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ subs r2, r6, #40 @ 0x28 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ @@ -319829,26 +319829,26 @@ │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #76] @ 0x4c │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r1, #0 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ @@ -319856,15 +319856,15 @@ │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ mov lr, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -319886,29 +319886,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r7, [sl] │ │ │ │ str r7, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -319929,29 +319929,29 @@ │ │ │ │ str r3, [sl] │ │ │ │ str r3, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r4, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ subs r2, r6, #68 @ 0x44 │ │ │ │ stm r8, {r0, r1} │ │ │ │ sbc r3, r7, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ adds r3, r6, #256 @ 0x100 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ add r3, r5, #144 @ 0x90 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [r3, #696] @ 0x2b8 │ │ │ │ @@ -320002,29 +320002,29 @@ │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r4, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ str r6, [sp, #88] @ 0x58 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r4, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adds r2, r5, #72 @ 0x48 │ │ │ │ adc r3, r6, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldrb r1, [sp, #128] @ 0x80 │ │ │ │ ldr r0, [sp, #112] @ 0x70 │ │ │ │ strb r1, [r3, #-16] │ │ │ │ bl 314bf8 │ │ │ │ cmp r0, r8 │ │ │ │ beq 3198d8 │ │ │ │ @@ -320049,54 +320049,54 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov lr, #0 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldrd r0, [sp, #128] @ 0x80 │ │ │ │ str lr, [sp, #128] @ 0x80 │ │ │ │ strd r0, [sp, #56] @ 0x38 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr ip, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcs r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #8] │ │ │ │ adds r3, ip, #8 │ │ │ │ ldr ip, [sp, #52] @ 0x34 │ │ │ │ @@ -320124,15 +320124,15 @@ │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r4, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #24] │ │ │ │ adds r2, r4, #32 │ │ │ │ @@ -320140,40 +320140,40 @@ │ │ │ │ ldr r4, [sp, #88] @ 0x58 │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ adc r3, r4, #0 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ ldr r4, [sp, #128] @ 0x80 │ │ │ │ stm fp, {r0, r1} │ │ │ │ str r6, [sp, #128] @ 0x80 │ │ │ │ stm r9, {r0, r1} │ │ │ │ ldr r6, [sp, #132] @ 0x84 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ ldr r2, [sp, #76] @ 0x4c │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ cmp r3, #8192 @ 0x2000 │ │ │ │ movcs r3, #8192 @ 0x2000 │ │ │ │ mov ip, #16 │ │ │ │ str r3, [r2, #-32] @ 0xffffffe0 │ │ │ │ lsls r3, r3, #4 │ │ │ │ @@ -320196,29 +320196,29 @@ │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sl] │ │ │ │ str r8, [sl, #4] │ │ │ │ strb r5, [sp, #152] @ 0x98 │ │ │ │ ldm sl, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r5, [sp, #160] @ 0xa0 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ adds r2, r4, #1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ adc r6, r6, #0 │ │ │ │ cmp r6, r2 │ │ │ │ cmpeq r4, r3 │ │ │ │ @@ -320248,15 +320248,15 @@ │ │ │ │ cmp r2, r3 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ blt 319458 │ │ │ │ ldr r9, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ bl 314934 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ add r0, r9, #1744 @ 0x6d0 │ │ │ │ mov r2, #6 │ │ │ │ add r1, r3, #4 │ │ │ │ add r0, r0, #4 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -320290,15 +320290,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 319934 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq lr, fp, r0, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ bl 4b1f00 │ │ │ │ @@ -320368,66 +320368,66 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #276] @ 319b88 │ │ │ │ ldr r1, [pc, #276] @ 319b8c │ │ │ │ add r4, r4, #16 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #268] @ 319b90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [pc, #260] @ 319b94 │ │ │ │ mov r8, #84 @ 0x54 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #236] @ 319b98 │ │ │ │ add r2, sl, #52 @ 0x34 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ add r7, r0, #4864 @ 0x1300 │ │ │ │ add r7, r7, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a7720 │ │ │ │ ldr r3, [pc, #172] @ 319b9c │ │ │ │ add r7, r4, #4992 @ 0x1380 │ │ │ │ add r7, r7, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, sl, #100 @ 0x64 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a7720 │ │ │ │ add r1, r4, #5184 @ 0x1440 │ │ │ │ add r1, r1, #24 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a7620 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ add r1, r5, #88 @ 0x58 │ │ │ │ ldr r3, [r5, #20] │ │ │ │ stm sp, {r1, r4} │ │ │ │ add r1, r4, #756 @ 0x2f4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 319ba0 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -320437,23 +320437,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq lr, r2, r0, lsr #21 │ │ │ │ - subeq sp, pc, r0, lsl #23 │ │ │ │ - @ instruction: 0x004fdb94 │ │ │ │ - ldrsbeq sp, [r0], #-44 @ 0xffffffd4 │ │ │ │ - ldrsheq sp, [r0], #-32 @ 0xffffffe0 │ │ │ │ + @ instruction: 0x0062ea90 │ │ │ │ + subeq sp, pc, r0, ror fp @ │ │ │ │ + subeq sp, pc, r4, lsl #23 │ │ │ │ + subseq sp, r0, ip, asr #5 │ │ │ │ + subseq sp, r0, r0, ror #5 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ rsbeq lr, fp, ip, lsr r5 │ │ │ │ - ldrsbeq sp, [r0], #-36 @ 0xffffffdc │ │ │ │ - @ instruction: 0x0050d29c │ │ │ │ + subseq sp, r0, r4, asr #5 │ │ │ │ + subseq sp, r0, ip, lsl #5 │ │ │ │ rsbseq r2, r0, r4, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ lsr r4, r2, #2 │ │ │ │ mov r6, r2 │ │ │ │ @@ -320534,42 +320534,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 319d68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 319c4c │ │ │ │ ldr r0, [pc, #64] @ 319d6c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 319c4c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, pc, r4, lsr r8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, pc, r0, lsr #16 │ │ │ │ rsbeq r1, pc, r0, lsl #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, fp, ip, ror r3 │ │ │ │ @ instruction: 0x006f1790 │ │ │ │ andeq r2, r0, r4, asr pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq sp, r0, r8, lsl #1 │ │ │ │ - subseq sp, r0, r8, lsr #1 │ │ │ │ + subseq sp, r0, r8, ror r0 │ │ │ │ + @ instruction: 0x0050d098 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #348] @ 319ee4 │ │ │ │ ldr r1, [pc, #348] @ 319ee8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -320639,41 +320639,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 319f08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 319dfc │ │ │ │ ldr r0, [pc, #60] @ 319f0c │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 319dfc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, pc, r4, ror r6 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, pc, r4, asr r6 @ │ │ │ │ - rsbeq lr, r2, r8, lsr #14 │ │ │ │ + rsbeq lr, r2, r8, lsl r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r1, [pc], #-88 @ │ │ │ │ andeq r3, r0, ip, lsl #12 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r8, asr #30 │ │ │ │ - subseq ip, r0, ip, ror #30 │ │ │ │ + subseq ip, r0, r8, lsr pc │ │ │ │ + subseq ip, r0, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #328] @ 31a070 │ │ │ │ add r1, r0, #5312 @ 0x14c0 │ │ │ │ ldr r0, [pc, #324] @ 31a074 │ │ │ │ @@ -320738,80 +320738,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31a090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 319f94 │ │ │ │ ldr r0, [pc, #56] @ 31a094 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 319f94 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, pc, ip, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, pc, r4, lsl #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, pc, r0, ror #8 │ │ │ │ andeq r4, r0, r8, asr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r0, lsr #28 │ │ │ │ - subseq ip, r0, r4, asr #28 │ │ │ │ + subseq ip, r0, r0, lsl lr │ │ │ │ + subseq ip, r0, r4, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #116] @ 31a124 │ │ │ │ ldr r2, [pc, #116] @ 31a128 │ │ │ │ ldr r1, [pc, #116] @ 31a12c │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #112 @ 0x70 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #84] @ 31a130 │ │ │ │ ldr r3, [pc, #84] @ 31a134 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #68] @ 31a138 │ │ │ │ orr r2, r2, #8 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r1, [pc, #44] @ 31a13c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 580a98 │ │ │ │ - rsbeq lr, r2, ip, lsr r4 │ │ │ │ - subeq lr, lr, r4, asr fp │ │ │ │ - ldrsheq sl, [r6], #-88 @ 0xffffffa8 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq lr, r2, ip, lsr #8 │ │ │ │ + subeq lr, lr, r4, asr #22 │ │ │ │ + subseq sl, r6, r8, ror #11 │ │ │ │ @ instruction: 0xfffff94c │ │ │ │ - subseq ip, r0, ip, ror #27 │ │ │ │ + ldrsbeq ip, [r0], #-220 @ 0xffffff24 │ │ │ │ andeq r1, r0, r4, lsl r7 │ │ │ │ rsbeq sp, sp, r8, ror #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #360] @ 31a2c0 │ │ │ │ @@ -320888,40 +320888,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31a2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31a198 │ │ │ │ ldr r0, [pc, #56] @ 31a2ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31a198 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, pc, r4, lsr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, pc, r0, lsl #5 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sp, fp, r0, lsr lr │ │ │ │ rsbeq r1, pc, r4, asr #4 │ │ │ │ rsbeq r1, pc, ip, lsl #4 │ │ │ │ andeq r1, r0, r0, asr pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, ip, asr #24 │ │ │ │ - subseq ip, r0, r4, ror ip │ │ │ │ + subseq ip, r0, ip, lsr ip │ │ │ │ + subseq ip, r0, r4, ror #24 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #1204] @ 0x4b4 │ │ │ │ lsl r1, r1, #16 │ │ │ │ lsr r2, r2, #16 │ │ │ │ ldr ip, [r3, #1200] @ 0x4b0 │ │ │ │ lsl r2, r2, #16 │ │ │ │ lsr r1, r1, #16 │ │ │ │ @@ -321048,45 +321048,45 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 31a57c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b 31a47c │ │ │ │ ldr r0, [pc, #64] @ 31a580 │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r3, [r4, #12] │ │ │ │ b 31a47c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, pc, r4, lsl #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, pc, ip, rrx │ │ │ │ rsbeq r1, pc, r4, lsr r0 @ │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r0, lsr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r8, lsr #20 │ │ │ │ - subseq ip, r0, r4, asr #20 │ │ │ │ + subseq ip, r0, r8, lsl sl │ │ │ │ + subseq ip, r0, r4, lsr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #1156] @ 0x484 │ │ │ │ ldr r3, [r4, #1160] @ 0x488 │ │ │ │ @@ -321140,15 +321140,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31a70c │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldr r2, [pc, #164] @ 31a728 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a644 │ │ │ │ ldr r2, [pc, #148] @ 31a72c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -321163,40 +321163,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31a734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31a644 │ │ │ │ ldr r0, [pc, #56] @ 31a738 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31a644 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, r8, lsr lr @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, pc, r4, lsl lr @ │ │ │ │ rsbeq r0, pc, r4, lsl #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq r0, [pc], #-208 @ │ │ │ │ andeq r1, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r8, asr #17 │ │ │ │ - subseq ip, r0, r4, ror #17 │ │ │ │ + ldrheq ip, [r0], #-136 @ 0xffffff78 │ │ │ │ + ldrsbeq ip, [r0], #-132 @ 0xffffff7c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ tst r1, #32768 @ 0x8000 │ │ │ │ mov r4, r0 │ │ │ │ bne 31a774 │ │ │ │ @@ -321293,15 +321293,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31a970 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldr r2, [pc, #164] @ 31a98c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31a8a8 │ │ │ │ ldr r2, [pc, #148] @ 31a990 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -321316,40 +321316,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31a998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31a8a8 │ │ │ │ ldr r0, [pc, #56] @ 31a99c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31a8a8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [pc], #-180 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r0, [pc], #-176 @ │ │ │ │ rsbeq r0, pc, r0, lsr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, pc, ip, asr #22 │ │ │ │ andeq r1, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r4, ror #12 │ │ │ │ - subseq ip, r0, r0, lsl #13 │ │ │ │ + subseq ip, r0, r4, asr r6 │ │ │ │ + subseq ip, r0, r0, ror r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r4, [pc, #1672] @ 31b040 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #1668] @ 31b044 │ │ │ │ @@ -321414,15 +321414,15 @@ │ │ │ │ mov sl, #0 │ │ │ │ add r3, r4, r9, lsl #3 │ │ │ │ ldr r0, [r3, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, sl │ │ │ │ str sl, [sp, #4] │ │ │ │ - bl 54f268 │ │ │ │ + bl 54f258 │ │ │ │ lsr r6, r6, #16 │ │ │ │ cmp fp, r6 │ │ │ │ ldrb r1, [r5, #1153] @ 0x481 │ │ │ │ movcs r2, #0 │ │ │ │ movcc r2, #1 │ │ │ │ ands r2, r2, r1, lsr #7 │ │ │ │ ldreq r1, [sp, #24] │ │ │ │ @@ -321433,15 +321433,15 @@ │ │ │ │ ldr r2, [pc, #1368] @ 31b050 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #136 @ 0x88 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, fp, r0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 54f268 │ │ │ │ + bl 54f258 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r2, r3, fp │ │ │ │ ldr r3, [r4, r9, lsl #3] │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ tst r3, #8192 @ 0x2000 │ │ │ │ @@ -321511,21 +321511,21 @@ │ │ │ │ beq 31b02c │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1036] @ 31b068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31ab60 │ │ │ │ ldr r3, [r5, #1240] @ 0x4d8 │ │ │ │ cmp r3, #127 @ 0x7f │ │ │ │ addne r3, r3, #1 │ │ │ │ bne 31ab38 │ │ │ │ b 31ab34 │ │ │ │ ldrb r2, [sl] │ │ │ │ @@ -321624,15 +321624,15 @@ │ │ │ │ add r0, fp, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r3 │ │ │ │ add fp, fp, r8 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 54f268 │ │ │ │ + bl 54f258 │ │ │ │ cmp r5, fp │ │ │ │ bhi 31add8 │ │ │ │ mov r1, r9 │ │ │ │ ldr r7, [sp, #40] @ 0x28 │ │ │ │ ldr r4, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #48] @ 0x30 │ │ │ │ ldr r5, [sp, #52] @ 0x34 │ │ │ │ @@ -321657,22 +321657,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 31b074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31aa14 │ │ │ │ mov r1, sl │ │ │ │ mov r2, sl │ │ │ │ str sl, [sp, #24] │ │ │ │ b 31ada0 │ │ │ │ ldr r3, [pc, #432] @ 31b078 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ @@ -321695,23 +321695,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #312] @ 31b07c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, r9, lsl #3] │ │ │ │ b 31ab58 │ │ │ │ ldr r3, [pc, #296] @ 31b080 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -321732,70 +321732,70 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r4, fp} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 31b084 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31ad54 │ │ │ │ ldr r0, [pc, #156] @ 31b088 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31aa14 │ │ │ │ ldr r0, [pc, #140] @ 31b08c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, r9, lsl #3] │ │ │ │ b 31ab58 │ │ │ │ ldr r0, [pc, #116] @ 31b090 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31ad54 │ │ │ │ ldr r0, [pc, #96] @ 31b094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31ab60 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, r8, lsr sl @ │ │ │ │ rsbeq r0, pc, r4, lsr sl @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strdeq sp, [r2], #-152 @ 0xffffff68 @ │ │ │ │ + rsbeq sp, r2, r8, ror #19 │ │ │ │ @ instruction: 0x006f0894 │ │ │ │ - rsbeq sp, r2, r4, asr #18 │ │ │ │ + rsbeq sp, r2, r4, lsr r9 │ │ │ │ andeq r1, r0, r8, lsl fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq ip, r0, r0, lsl #9 │ │ │ │ - rsbeq sp, r2, r8, asr #14 │ │ │ │ + subseq ip, r0, r0, ror r4 │ │ │ │ + rsbeq sp, r2, r8, lsr r7 │ │ │ │ andeq r4, r0, ip, asr #10 │ │ │ │ - subseq ip, r0, r4, ror #2 │ │ │ │ + subseq ip, r0, r4, asr r1 │ │ │ │ andeq r2, r0, r8, lsl #15 │ │ │ │ - ldrsheq ip, [r0], #-20 @ 0xffffffec │ │ │ │ + subseq ip, r0, r4, ror #3 │ │ │ │ andeq r1, r0, r8, ror #29 │ │ │ │ - subseq ip, r0, ip, ror r0 │ │ │ │ - subseq ip, r0, r8, asr #32 │ │ │ │ - subseq ip, r0, r4, ror r1 │ │ │ │ - subseq ip, r0, ip, ror r0 │ │ │ │ - ldrsbeq ip, [r0], #-12 │ │ │ │ + subseq ip, r0, ip, rrx │ │ │ │ + subseq ip, r0, r8, lsr r0 │ │ │ │ + subseq ip, r0, r4, ror #2 │ │ │ │ + subseq ip, r0, ip, rrx │ │ │ │ + subseq ip, r0, ip, asr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #2480] @ 0x9b0 │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [pc, #688] @ 31b364 │ │ │ │ sub sp, sp, #1568 @ 0x620 │ │ │ │ @@ -321846,15 +321846,15 @@ │ │ │ │ bhi 31b244 │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r2, sl │ │ │ │ ldr r0, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ - bl 54f268 │ │ │ │ + bl 54f258 │ │ │ │ cmp r4, r5 │ │ │ │ bhi 31b230 │ │ │ │ ldr r0, [r8, #752] @ 0x2f0 │ │ │ │ bl 4b1ed0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ bl 4b26fc │ │ │ │ @@ -321904,15 +321904,15 @@ │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r0 │ │ │ │ mov sl, r0 │ │ │ │ ldr r0, [r6, #4] │ │ │ │ - bl 54f268 │ │ │ │ + bl 54f258 │ │ │ │ cmp r4, r5 │ │ │ │ bhi 31b2a8 │ │ │ │ ldr r0, [r8, #752] @ 0x2f0 │ │ │ │ bl 4b1ed0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ bl 4b26fc │ │ │ │ @@ -321948,43 +321948,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 31b384 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31b150 │ │ │ │ ldr r0, [pc, #60] @ 31b388 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31b150 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, pc, r0, asr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, pc, r4, lsl #6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, pc, r8, lsl r2 @ │ │ │ │ andeq r1, r0, r8, ror #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r0, r8, ror lr │ │ │ │ - subseq fp, r0, r8, lsr #29 │ │ │ │ + subseq fp, r0, r8, ror #28 │ │ │ │ + @ instruction: 0x0050be98 │ │ │ │ add r3, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #1152] @ 0x480 │ │ │ │ tst r2, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -322075,40 +322075,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31b574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31b454 │ │ │ │ ldr r0, [pc, #56] @ 31b578 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31b454 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, lr, r8, ror #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, lr, r8, asr #31 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, lr, r0, lsl #31 │ │ │ │ andeq r3, r0, ip, asr r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq fp, r0, r0, lsl #26 │ │ │ │ - subseq fp, r0, r8, lsr #26 │ │ │ │ + ldrsheq fp, [r0], #-192 @ 0xffffff40 │ │ │ │ + subseq fp, r0, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ add r4, r0, #4096 @ 0x1000 │ │ │ │ ldr r2, [r4, #1160] @ 0x488 │ │ │ │ ldr r3, [r4, #1156] @ 0x484 │ │ │ │ @@ -322161,15 +322161,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 31b700 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #1112] @ 0x458 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldr r2, [pc, #164] @ 31b71c │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31b638 │ │ │ │ ldr r2, [pc, #148] @ 31b720 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ @@ -322184,40 +322184,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 31b728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31b638 │ │ │ │ ldr r0, [pc, #56] @ 31b72c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 31b638 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, lr, r4, asr #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, lr, r0, lsr #28 │ │ │ │ rsbeq pc, lr, r0, lsl lr @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq pc, [lr], #-220 @ 0xffffff24 @ │ │ │ │ andeq r1, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq fp, [r0], #-132 @ 0xffffff7c │ │ │ │ - ldrsheq fp, [r0], #-128 @ 0xffffff80 │ │ │ │ + subseq fp, r0, r4, asr #17 │ │ │ │ + subseq fp, r0, r0, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #5248 @ 0x1480 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ @@ -322282,21 +322282,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ ldr r3, [pc, #36] @ 31b86c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31b730 │ │ │ │ - strheq ip, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - subseq fp, r0, r8, lsl r5 │ │ │ │ - subseq fp, r0, ip, lsr #10 │ │ │ │ + rsbeq ip, r2, ip, lsr #25 │ │ │ │ + subseq fp, r0, r8, lsl #10 │ │ │ │ + subseq fp, r0, ip, lsl r5 │ │ │ │ andeq r0, r0, r3, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 4b1ed0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -322455,17 +322455,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq pc, lr, r8, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, lr, ip, lsr #19 │ │ │ │ - ldrdeq ip, [r2], #-160 @ 0xffffff60 @ │ │ │ │ - subseq fp, r0, r8, lsr #15 │ │ │ │ - subseq r3, r9, r0, lsl #19 │ │ │ │ + rsbeq ip, r2, r0, asr #21 │ │ │ │ + @ instruction: 0x0050b798 │ │ │ │ + subseq r3, r9, r0, ror r9 │ │ │ │ ldrdeq r0, [r0], -pc @ │ │ │ │ │ │ │ │ 0031bb14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -322481,15 +322481,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 31bb80 │ │ │ │ cmp r1, #3 │ │ │ │ beq 31bbb4 │ │ │ │ ldr r0, [pc, #116] @ 31bbd4 │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 416228 │ │ │ │ ldr r1, [pc, #80] @ 31bbd8 │ │ │ │ @@ -322509,18 +322509,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 416228 │ │ │ │ strheq pc, [lr], #-140 @ 0xffffff74 @ │ │ │ │ - subseq fp, r0, r8, asr #14 │ │ │ │ + subseq fp, r0, r8, lsr r7 │ │ │ │ andeq r1, r0, r8, lsl #14 │ │ │ │ - rsbeq ip, r2, r8, lsl sl │ │ │ │ - strdeq ip, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + rsbeq ip, r2, r8, lsl #20 │ │ │ │ + rsbeq ip, r2, ip, ror #19 │ │ │ │ │ │ │ │ 0031bbe4 : │ │ │ │ mov r3, #0 │ │ │ │ b 416324 │ │ │ │ │ │ │ │ 0031bbec : │ │ │ │ b 4163f0 │ │ │ │ @@ -322545,15 +322545,15 @@ │ │ │ │ cmp r1, #13 │ │ │ │ beq 31bc68 │ │ │ │ cmp r1, #3 │ │ │ │ beq 31bc9c │ │ │ │ ldr r0, [pc, #116] @ 31bcbc │ │ │ │ stm sp, {r2, r3} │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldm sp, {r2, r3} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4162b0 │ │ │ │ ldr r1, [pc, #80] @ 31bcc0 │ │ │ │ @@ -322573,18 +322573,18 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #20 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 4162b0 │ │ │ │ ldrdeq pc, [lr], #-124 @ 0xffffff84 @ │ │ │ │ - subseq fp, r0, r0, ror #12 │ │ │ │ + subseq fp, r0, r0, asr r6 │ │ │ │ andeq r1, r0, r8, lsl #14 │ │ │ │ - rsbeq ip, r2, r0, lsr r9 │ │ │ │ - rsbeq ip, r2, r4, lsl r9 │ │ │ │ + rsbeq ip, r2, r0, lsr #18 │ │ │ │ + rsbeq ip, r2, r4, lsl #18 │ │ │ │ │ │ │ │ 0031bccc : │ │ │ │ add r0, r0, #272 @ 0x110 │ │ │ │ ldrd r0, [r0] │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0031bcd8 : │ │ │ │ @@ -322754,15 +322754,15 @@ │ │ │ │ ldr r0, [r0] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r1, #1 │ │ │ │ bl 1e319c <__fprintf_chk@plt> │ │ │ │ b 31be80 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ b 31be80 │ │ │ │ ldr r3, [pc, #84] @ 31bfd4 │ │ │ │ ldr r0, [pc, #92] @ 31bfe0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ ldr r3, [r3] │ │ │ │ mov r1, #1 │ │ │ │ @@ -322780,18 +322780,18 @@ │ │ │ │ b 31be80 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, lr, r8, ror #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq pc, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ rsbeq pc, lr, r0, lsl #12 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrheq fp, [r0], #-72 @ 0xffffffb8 │ │ │ │ - subseq fp, r0, r8, asr #7 │ │ │ │ - subseq fp, r0, r4, asr #6 │ │ │ │ - subseq fp, r0, ip, asr #6 │ │ │ │ + subseq fp, r0, r8, lsr #9 │ │ │ │ + ldrheq fp, [r0], #-56 @ 0xffffffc8 │ │ │ │ + subseq fp, r0, r4, lsr r3 │ │ │ │ + subseq fp, r0, ip, lsr r3 │ │ │ │ │ │ │ │ 0031bfe8 : │ │ │ │ b 4148d4 │ │ │ │ │ │ │ │ 0031bfec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -322820,21 +322820,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 31c080 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 31c084 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #204 @ 0xcc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, r2, ip, lsl #11 │ │ │ │ - subseq fp, r0, r0, ror #4 │ │ │ │ - subseq fp, r0, r8, lsl r3 │ │ │ │ + rsbeq ip, r2, ip, ror r5 │ │ │ │ + subseq fp, r0, r0, asr r2 │ │ │ │ + subseq fp, r0, r8, lsl #6 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ - rsbeq ip, r2, r8, ror #10 │ │ │ │ - subseq fp, r0, ip, lsr r2 │ │ │ │ - subseq fp, r0, r8, lsr #6 │ │ │ │ + rsbeq ip, r2, r8, asr r5 │ │ │ │ + subseq fp, r0, ip, lsr #4 │ │ │ │ + subseq fp, r0, r8, lsl r3 │ │ │ │ andeq r0, r0, r3, ror r2 │ │ │ │ │ │ │ │ 0031c088 : │ │ │ │ b 415738 │ │ │ │ │ │ │ │ 0031c08c : │ │ │ │ b 4157d0 │ │ │ │ @@ -322904,21 +322904,21 @@ │ │ │ │ pop {r4, pc} │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - strheq ip, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - subseq fp, r0, r8, lsl #3 │ │ │ │ - @ instruction: 0x0050b294 │ │ │ │ + rsbeq ip, r2, r4, lsr #9 │ │ │ │ + subseq fp, r0, r8, ror r1 │ │ │ │ + subseq fp, r0, r4, lsl #5 │ │ │ │ andeq r0, r0, r7, lsr #5 │ │ │ │ - rsbeq ip, r2, r0, ror r4 │ │ │ │ - subseq fp, r0, r4, asr #2 │ │ │ │ - subseq fp, r0, r0, asr r2 │ │ │ │ + rsbeq ip, r2, r0, ror #8 │ │ │ │ + subseq fp, r0, r4, lsr r1 │ │ │ │ + subseq fp, r0, r0, asr #4 │ │ │ │ andeq r0, r0, r1, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r4, [pc, #596] @ 31c41c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -322931,36 +322931,36 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #27 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #24] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [pc, #544] @ 31c428 │ │ │ │ ldr r1, [pc, #544] @ 31c42c │ │ │ │ add r5, pc, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r5 │ │ │ │ str r0, [sp, #20] │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r1, [pc, #504] @ 31c430 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #500] @ 31c434 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ - bl 53c61c │ │ │ │ + bl 53c610 │ │ │ │ cmp fp, #0 │ │ │ │ ble 31c410 │ │ │ │ ldr r7, [pc, #468] @ 31c438 │ │ │ │ ldr sl, [pc, #468] @ 31c43c │ │ │ │ add r7, pc, r7 │ │ │ │ add sl, pc, sl │ │ │ │ mov r9, #0 │ │ │ │ @@ -322984,30 +322984,30 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ mov r2, #0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 3ff064 │ │ │ │ cmp r0, #0 │ │ │ │ blt 31c3d4 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 31c2bc │ │ │ │ add r3, r9, #1 │ │ │ │ cmp fp, r3 │ │ │ │ movne r9, r3 │ │ │ │ bne 31c278 │ │ │ │ - bl 5409c4 │ │ │ │ + bl 5409b8 │ │ │ │ ldr r8, [pc, #300] @ 31c444 │ │ │ │ ldr sl, [pc, #300] @ 31c448 │ │ │ │ add r8, pc, r8 │ │ │ │ add r8, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ mov fp, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -323028,24 +323028,24 @@ │ │ │ │ mov r5, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r6, #224] @ 0xe0 │ │ │ │ add r1, r5, r1 │ │ │ │ bl 3ff248 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ add r5, r5, #1 │ │ │ │ cmp r3, r5 │ │ │ │ bhi 31c36c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 52030c │ │ │ │ + bl 520300 │ │ │ │ cmp r9, fp │ │ │ │ add fp, fp, #1 │ │ │ │ bne 31c328 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -323056,41 +323056,41 @@ │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #112] @ 31c450 │ │ │ │ rsb r3, r3, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ ldr r7, [sp, #28] │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r1, [pc, #88] @ 31c454 │ │ │ │ ldr r0, [pc, #88] @ 31c458 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r3, r7, #288 @ 0x120 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 5409c4 │ │ │ │ - strdeq ip, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - subeq sp, pc, ip, asr sl @ │ │ │ │ - subseq fp, r0, ip, asr #3 │ │ │ │ - subeq ip, lr, r0, lsl sl │ │ │ │ - ldrheq r8, [r6], #-68 @ 0xffffffbc │ │ │ │ - subseq r7, r2, r4, lsl #18 │ │ │ │ + b 5409b8 │ │ │ │ + rsbeq ip, r2, r0, ror #7 │ │ │ │ + subeq sp, pc, ip, asr #20 │ │ │ │ + ldrheq fp, [r0], #-28 @ 0xffffffe4 │ │ │ │ + subeq ip, lr, r0, lsl #20 │ │ │ │ + subseq r8, r6, r4, lsr #9 │ │ │ │ + ldrsheq r7, [r2], #-132 @ 0xffffff7c │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - rsbeq ip, r2, r4, asr r3 │ │ │ │ - subseq fp, r0, ip, ror #2 │ │ │ │ - subseq fp, r0, r0, asr #2 │ │ │ │ - rsbeq ip, r2, r0, lsr #5 │ │ │ │ - ldrheq fp, [r0], #-4 │ │ │ │ - @ instruction: 0x0050b090 │ │ │ │ - subseq fp, r0, r4, lsr #32 │ │ │ │ - @ instruction: 0x0050ae98 │ │ │ │ - subseq r3, r9, r0, ror r0 │ │ │ │ + rsbeq ip, r2, r4, asr #6 │ │ │ │ + subseq fp, r0, ip, asr r1 │ │ │ │ + subseq fp, r0, r0, lsr r1 │ │ │ │ + @ instruction: 0x0062c290 │ │ │ │ + subseq fp, r0, r4, lsr #1 │ │ │ │ + subseq fp, r0, r0, lsl #1 │ │ │ │ + subseq fp, r0, r4, lsl r0 │ │ │ │ + subseq sl, r0, r8, lsl #29 │ │ │ │ + subseq r3, r9, r0, rrx │ │ │ │ │ │ │ │ 0031c45c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r8, [pc, #424] @ 31c61c │ │ │ │ @@ -323107,52 +323107,52 @@ │ │ │ │ mov r5, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp, #12] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r1, [pc, #360] @ 31c62c │ │ │ │ add ip, r8, #272 @ 0x110 │ │ │ │ mov r2, r9 │ │ │ │ ldr r3, [pc, #352] @ 31c630 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr sl, [pc, #340] @ 31c634 │ │ │ │ ldr r2, [pc, #340] @ 31c638 │ │ │ │ add ip, r8, #276 @ 0x114 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ str ip, [sp] │ │ │ │ mov fp, r2 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 5893f0 │ │ │ │ + bl 588edc │ │ │ │ + bl 5893e0 │ │ │ │ add ip, r8, #324 @ 0x144 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, fp │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #276] @ 31c63c │ │ │ │ ldr r1, [pc, #276] @ 31c640 │ │ │ │ add r8, r8, #252 @ 0xfc │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #27 │ │ │ │ add r8, r5, r4 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r8, #0 │ │ │ │ add r1, r4, r5, lsl #1 │ │ │ │ ble 31c598 │ │ │ │ add fp, r0, #4544 @ 0x11c0 │ │ │ │ add fp, fp, #12 │ │ │ │ mov r4, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -323197,29 +323197,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 31c654 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r2, #612 @ 0x264 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, r2, r4, asr #2 │ │ │ │ - subeq ip, lr, ip, lsl #15 │ │ │ │ + rsbeq ip, r2, r4, lsr r1 │ │ │ │ + subeq ip, lr, ip, ror r7 │ │ │ │ rsbeq lr, lr, r8, ror #30 │ │ │ │ - subseq r8, r6, r4, lsr #4 │ │ │ │ - subseq r7, r2, r4, ror r6 │ │ │ │ + subseq r8, r6, r4, lsl r2 │ │ │ │ + subseq r7, r2, r4, ror #12 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subseq sl, r0, r4, lsl pc │ │ │ │ - subseq sl, r0, ip, ror #29 │ │ │ │ - subseq sl, r0, ip, ror lr │ │ │ │ - subeq sp, pc, r8, lsl r7 @ │ │ │ │ + subseq sl, r0, r4, lsl #30 │ │ │ │ + ldrsbeq sl, [r0], #-236 @ 0xffffff14 │ │ │ │ + subseq sl, r0, ip, ror #28 │ │ │ │ + subeq sp, pc, r8, lsl #14 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq sl, r0, r4, asr lr │ │ │ │ - strheq fp, [r2], #-244 @ 0xffffff0c @ │ │ │ │ - subseq sl, r0, ip, lsl #25 │ │ │ │ - subseq r2, r9, r4, ror #28 │ │ │ │ + subseq sl, r0, r4, asr #28 │ │ │ │ + rsbeq fp, r2, r4, lsr #31 │ │ │ │ + subseq sl, r0, ip, ror ip │ │ │ │ + subseq r2, r9, r4, asr lr │ │ │ │ │ │ │ │ 0031c658 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -323274,55 +323274,55 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ mov r9, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r1, [pc, #1952] @ 31cef0 │ │ │ │ add ip, r4, #272 @ 0x110 │ │ │ │ mov r2, r7 │ │ │ │ ldr r3, [pc, #1944] @ 31cef4 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r8, [pc, #1932] @ 31cef8 │ │ │ │ ldr r7, [pc, #1932] @ 31cefc │ │ │ │ add ip, r4, #276 @ 0x114 │ │ │ │ add r7, pc, r7 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ str r0, [sp, #32] │ │ │ │ - bl 588eec │ │ │ │ - bl 5893f0 │ │ │ │ + bl 588edc │ │ │ │ + bl 5893e0 │ │ │ │ add ip, r4, #324 @ 0x144 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #1868] @ 31cf00 │ │ │ │ ldr r1, [pc, #1868] @ 31cf04 │ │ │ │ add r4, r4, #252 @ 0xfc │ │ │ │ mov r3, #27 │ │ │ │ add r7, r6, sl, lsl #1 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp, #28] │ │ │ │ lsl r4, sl, #1 │ │ │ │ sub r7, r7, sl │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ cmp r6, #0 │ │ │ │ addne r4, r4, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ beq 31cec0 │ │ │ │ cmp r7, #0 │ │ │ │ @@ -323357,64 +323357,64 @@ │ │ │ │ ldr r1, [pc, #1688] @ 31cf10 │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #27 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #1660] @ 31cf14 │ │ │ │ ldr r1, [pc, #1660] @ 31cf18 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r1, [pc, #1620] @ 31cf1c │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #1564] @ 31cef4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, #0 │ │ │ │ mov r4, r8 │ │ │ │ str r0, [sp, #16] │ │ │ │ b 31c8f8 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r7, r6 │ │ │ │ beq 31c998 │ │ │ │ mov r0, r4 │ │ │ │ - bl 52028c │ │ │ │ + bl 520280 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31c8ec │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1548] @ 31cf20 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31c940 │ │ │ │ ldr r5, [sp, #12] │ │ │ │ mov r7, #0 │ │ │ │ mov r0, r5 │ │ │ │ add r7, r7, #1 │ │ │ │ - bl 52030c │ │ │ │ + bl 520300 │ │ │ │ cmp r7, r6 │ │ │ │ bne 31c92c │ │ │ │ rsb r9, r4, #0 │ │ │ │ ldr r0, [pc, #1496] @ 31cf24 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r2, [pc, #1484] @ 31cf28 │ │ │ │ ldr r3, [pc, #1404] @ 31cedc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -323424,15 +323424,15 @@ │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 53c61c │ │ │ │ + bl 53c610 │ │ │ │ ldr r3, [pc, #1416] @ 31cf2c │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r9, r3, #276 @ 0x114 │ │ │ │ ldr r3, [pc, #1404] @ 31cf30 │ │ │ │ mov r4, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -323463,15 +323463,15 @@ │ │ │ │ cmp r3, fp │ │ │ │ bls 31cad4 │ │ │ │ mov r3, #35 @ 0x23 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r8, #224] @ 0xe0 │ │ │ │ mov r2, #1 │ │ │ │ add r1, fp, r1 │ │ │ │ bl 3ff064 │ │ │ │ cmp r0, #0 │ │ │ │ bge 31ca10 │ │ │ │ rsb r9, r0, #0 │ │ │ │ @@ -323481,16 +323481,16 @@ │ │ │ │ mov r6, fp │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 7cc088 │ │ │ │ - bl 5409c4 │ │ │ │ + bl 7cc078 │ │ │ │ + bl 5409b8 │ │ │ │ mov r2, r6 │ │ │ │ ldr r6, [sp, #12] │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r6 │ │ │ │ bl 4153ec │ │ │ │ mov r3, r5 │ │ │ │ mov r0, r6 │ │ │ │ @@ -323499,26 +323499,26 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 31c1b0 │ │ │ │ cmp r7, r6 │ │ │ │ ldrgt r5, [sp, #12] │ │ │ │ ble 31c944 │ │ │ │ mov r0, r5 │ │ │ │ add r6, r6, #1 │ │ │ │ - bl 52030c │ │ │ │ + bl 520300 │ │ │ │ cmp r7, r6 │ │ │ │ bgt 31cabc │ │ │ │ b 31c944 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, r7 │ │ │ │ bne 31c9d0 │ │ │ │ ldr r5, [sp, #44] @ 0x2c │ │ │ │ ldr r7, [sp, #20] │ │ │ │ ldr fp, [sp, #16] │ │ │ │ - bl 5409c4 │ │ │ │ + bl 5409b8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ @@ -323632,46 +323632,46 @@ │ │ │ │ add r3, r4, #252 @ 0xfc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r6, [pc, #636] @ 31cf50 │ │ │ │ mov r3, #27 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #624] @ 31cf54 │ │ │ │ add r0, r4, #264 @ 0x108 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r1, [pc, #588] @ 31cf58 │ │ │ │ add r4, r4, #272 @ 0x110 │ │ │ │ ldr r3, [pc, #480] @ 31cef4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 53c61c │ │ │ │ - bl 5409c4 │ │ │ │ + bl 588edc │ │ │ │ + bl 53c610 │ │ │ │ + bl 5409b8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ ldr r0, [r1, #20] │ │ │ │ mov r2, #1 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ blx r3 │ │ │ │ subs r4, r0, #0 │ │ │ │ bge 31cd70 │ │ │ │ ldr r0, [pc, #524] @ 31cf5c │ │ │ │ rsb r1, r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r3, r7 │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ bl 31c1b0 │ │ │ │ b 31c954 │ │ │ │ mov r4, #0 │ │ │ │ @@ -323702,15 +323702,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ sub r1, r1, #1 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ beq 31ceb4 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 51beac │ │ │ │ + bl 51bea0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31cdd0 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4171ac │ │ │ │ cmp r0, #0 │ │ │ │ bge 31cdd0 │ │ │ │ @@ -323723,26 +323723,26 @@ │ │ │ │ add r3, r3, #364 @ 0x16c │ │ │ │ mov r2, #460 @ 0x1cc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r3 │ │ │ │ ldr r0, [r6, #616] @ 0x268 │ │ │ │ - bl 7e0d20 │ │ │ │ + bl 7e0d10 │ │ │ │ ldr r3, [r6, #220] @ 0xdc │ │ │ │ mov r1, #0 │ │ │ │ cmp r3, r1 │ │ │ │ ldr r3, [r6, #616] @ 0x268 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ beq 31cea8 │ │ │ │ ldr r3, [r6, #224] @ 0xe0 │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, r3 │ │ │ │ - bl 51beac │ │ │ │ + bl 51bea0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ce90 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 4171ac │ │ │ │ cmp r0, #0 │ │ │ │ blt 31cd78 │ │ │ │ @@ -323757,55 +323757,55 @@ │ │ │ │ b 31cb80 │ │ │ │ ldr r0, [r6, #620] @ 0x26c │ │ │ │ ldr r2, [r0] │ │ │ │ b 31cda0 │ │ │ │ ldr r0, [pc, #164] @ 31cf6c │ │ │ │ mvn r4, #37 @ 0x25 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 31c954 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, lr, r0, lsl sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq fp, [r2], #-232 @ 0xffffff18 @ │ │ │ │ - strdeq ip, [lr], #-76 @ 0xffffffb4 │ │ │ │ + rsbeq fp, r2, r8, lsr #29 │ │ │ │ + subeq ip, lr, ip, ror #9 │ │ │ │ ldrdeq lr, [lr], #-200 @ 0xffffff38 @ │ │ │ │ - @ instruction: 0x00567f98 │ │ │ │ - subseq r7, r2, r8, ror #7 │ │ │ │ + subseq r7, r6, r8, lsl #31 │ │ │ │ + ldrsbeq r7, [r2], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subseq sl, r0, r0, ror #24 │ │ │ │ - subseq sl, r0, r8, lsl #25 │ │ │ │ - subseq sl, r0, ip, ror #23 │ │ │ │ - subeq sp, pc, ip, ror r4 @ │ │ │ │ - rsbeq fp, r2, r0, asr sp │ │ │ │ - subseq sl, r0, r8, lsr fp │ │ │ │ - subeq sp, pc, r8, asr #7 │ │ │ │ - subeq ip, lr, r0, lsl #7 │ │ │ │ - subseq r7, r6, r0, lsr #28 │ │ │ │ - subseq r7, r2, ip, ror #4 │ │ │ │ - subseq sl, r0, r4, ror fp │ │ │ │ - @ instruction: 0x0050ab9c │ │ │ │ + subseq sl, r0, r0, asr ip │ │ │ │ + subseq sl, r0, r8, ror ip │ │ │ │ + ldrsbeq sl, [r0], #-188 @ 0xffffff44 │ │ │ │ + subeq sp, pc, ip, ror #8 │ │ │ │ + rsbeq fp, r2, r0, asr #26 │ │ │ │ + subseq sl, r0, r8, lsr #22 │ │ │ │ + strheq sp, [pc], #-56 @ │ │ │ │ + subeq ip, lr, r0, ror r3 │ │ │ │ + subseq r7, r6, r0, lsl lr │ │ │ │ + subseq r7, r2, ip, asr r2 │ │ │ │ + subseq sl, r0, r4, ror #22 │ │ │ │ + subseq sl, r0, ip, lsl #23 │ │ │ │ rsbeq lr, lr, r0, lsr #21 │ │ │ │ - rsbeq fp, r2, r4, lsl ip │ │ │ │ - subseq sl, r0, r0, lsr #20 │ │ │ │ - ldrsheq sl, [r0], #-144 @ 0xffffff70 │ │ │ │ - subseq sl, r0, ip, asr #20 │ │ │ │ + rsbeq fp, r2, r4, lsl #24 │ │ │ │ + subseq sl, r0, r0, lsl sl │ │ │ │ + subseq sl, r0, r0, ror #19 │ │ │ │ + subseq sl, r0, ip, lsr sl │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subseq sl, r0, r0, lsr #15 │ │ │ │ - rsbeq fp, r2, r8, lsl #18 │ │ │ │ - ldrsheq sl, [r0], #-96 @ 0xffffffa0 │ │ │ │ - subeq ip, pc, r0, lsl #31 │ │ │ │ - subeq fp, lr, r4, lsr pc │ │ │ │ - ldrsbeq r7, [r6], #-152 @ 0xffffff68 │ │ │ │ - subseq r6, r2, r0, lsr lr │ │ │ │ - ldrheq sl, [r0], #-124 @ 0xffffff84 │ │ │ │ - @ instruction: 0x0062b79c │ │ │ │ - subseq sl, r0, r4, ror r4 │ │ │ │ - subseq sl, r0, ip, lsl #14 │ │ │ │ - @ instruction: 0x0050a594 │ │ │ │ + @ instruction: 0x0050a790 │ │ │ │ + strdeq fp, [r2], #-136 @ 0xffffff78 @ │ │ │ │ + subseq sl, r0, r0, ror #13 │ │ │ │ + subeq ip, pc, r0, ror pc @ │ │ │ │ + subeq fp, lr, r4, lsr #30 │ │ │ │ + subseq r7, r6, r8, asr #19 │ │ │ │ + subseq r6, r2, r0, lsr #28 │ │ │ │ + subseq sl, r0, ip, lsr #15 │ │ │ │ + rsbeq fp, r2, ip, lsl #15 │ │ │ │ + subseq sl, r0, r4, ror #8 │ │ │ │ + ldrsheq sl, [r0], #-108 @ 0xffffff94 │ │ │ │ + subseq sl, r0, r4, lsl #11 │ │ │ │ │ │ │ │ 0031cf70 : │ │ │ │ ldr r3, [r0, #308] @ 0x134 │ │ │ │ ldr r3, [r3, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31cf84 │ │ │ │ bx r3 │ │ │ │ @@ -323897,20 +323897,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #384 @ 0x180 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq lr, lr, r8, asr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq lr, [lr], #-60 @ 0xffffffc4 @ │ │ │ │ - rsbeq fp, r2, r8, lsl r5 │ │ │ │ - ldrsheq sl, [r0], #-16 │ │ │ │ - subseq r2, r9, r8, asr #7 │ │ │ │ - strdeq fp, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - subseq sl, r0, r4, asr #3 │ │ │ │ - subseq sl, r0, r8, ror #8 │ │ │ │ + rsbeq fp, r2, r8, lsl #10 │ │ │ │ + subseq sl, r0, r0, ror #3 │ │ │ │ + ldrheq r2, [r9], #-56 @ 0xffffffc8 │ │ │ │ + rsbeq fp, r2, r0, ror #9 │ │ │ │ + ldrheq sl, [r0], #-20 @ 0xffffffec │ │ │ │ + subseq sl, r0, r8, asr r4 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ │ │ │ │ 0031d108 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -323983,15 +323983,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bge 31d1c0 │ │ │ │ bl 1e1990 <__errno_location@plt> │ │ │ │ ldr r0, [r0] │ │ │ │ rsb r6, r0, #0 │ │ │ │ ldr r0, [pc, #172] @ 31d2e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r3, [r4, #620] @ 0x26c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #3 │ │ │ │ beq 31d268 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ @@ -324026,22 +324026,22 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrdeq lr, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, lr, r0, lsr r2 │ │ │ │ - subseq sl, r0, r0, lsl r3 │ │ │ │ - rsbeq fp, r2, r4, lsr #6 │ │ │ │ - ldrsheq r9, [r0], #-248 @ 0xffffff08 │ │ │ │ - @ instruction: 0x0050a290 │ │ │ │ + subseq sl, r0, r0, lsl #6 │ │ │ │ + rsbeq fp, r2, r4, lsl r3 │ │ │ │ + subseq r9, r0, r8, ror #31 │ │ │ │ + subseq sl, r0, r0, lsl #5 │ │ │ │ andeq r0, r0, r9, lsl r3 │ │ │ │ - strdeq fp, [r2], #-36 @ 0xffffffdc @ │ │ │ │ - subseq r9, r0, r8, asr #31 │ │ │ │ - subseq sl, r0, ip, ror #4 │ │ │ │ + rsbeq fp, r2, r4, ror #5 │ │ │ │ + ldrheq r9, [r0], #-248 @ 0xffffff08 │ │ │ │ + subseq sl, r0, ip, asr r2 │ │ │ │ strdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 0031d30c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -324052,25 +324052,25 @@ │ │ │ │ ldr r1, [pc, #60] @ 31d370 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #23 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq sl, r0, r8, asr r2 │ │ │ │ - rsbeq fp, r2, r8, lsr r4 │ │ │ │ - subseq sl, r0, ip, lsr #4 │ │ │ │ + subseq sl, r0, r8, asr #4 │ │ │ │ + rsbeq fp, r2, r8, lsr #8 │ │ │ │ + subseq sl, r0, ip, lsl r2 │ │ │ │ │ │ │ │ 0031d374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #72] @ 31d3d4 │ │ │ │ @@ -324081,25 +324081,25 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #29 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrdeq fp, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - ldrsheq sl, [r0], #-16 │ │ │ │ - subseq sl, r0, r8, asr #3 │ │ │ │ + rsbeq fp, r2, r0, asr #7 │ │ │ │ + subseq sl, r0, r0, ror #3 │ │ │ │ + ldrheq sl, [r0], #-24 @ 0xffffffe8 │ │ │ │ │ │ │ │ 0031d3e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ 31d440 │ │ │ │ @@ -324110,25 +324110,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, #44 @ 0x2c │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r2, #38 @ 0x26 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - rsbeq fp, r2, r8, ror #6 │ │ │ │ - subseq sl, r0, r8, lsl #3 │ │ │ │ - subseq sl, r0, ip, asr r1 │ │ │ │ + rsbeq fp, r2, r8, asr r3 │ │ │ │ + subseq sl, r0, r8, ror r1 │ │ │ │ + subseq sl, r0, ip, asr #2 │ │ │ │ │ │ │ │ 0031d44c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #72] @ 31d4ac │ │ │ │ @@ -324139,25 +324139,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r2, #76 @ 0x4c │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - strdeq fp, [r2], #-44 @ 0xffffffd4 @ │ │ │ │ - subseq sl, r0, ip, lsl r1 │ │ │ │ - ldrsheq sl, [r0], #-0 │ │ │ │ + rsbeq fp, r2, ip, ror #5 │ │ │ │ + subseq sl, r0, ip, lsl #2 │ │ │ │ + subseq sl, r0, r0, ror #1 │ │ │ │ │ │ │ │ 0031d4b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #228] @ 31d5b4 │ │ │ │ @@ -324169,42 +324169,42 @@ │ │ │ │ ldr r1, [pc, #212] @ 31d5bc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, sp │ │ │ │ str r3, [sp] │ │ │ │ bl 31d30c │ │ │ │ ldr r1, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 4a4418 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31d56c │ │ │ │ ldr r1, [pc, #144] @ 31d5c0 │ │ │ │ ldr r2, [r5] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #128] @ 31d5c4 │ │ │ │ ldrd r2, [r5, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #112] @ 31d5c8 │ │ │ │ ldr r2, [r5, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 793a4c │ │ │ │ + bl 793a3c │ │ │ │ ldr r2, [pc, #88] @ 31d5cc │ │ │ │ ldr r3, [pc, #64] @ 31d5b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -324217,18 +324217,18 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, lr, r0, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, r7, r4, asr #29 │ │ │ │ - subseq sl, r0, r0, ror r0 │ │ │ │ - subseq sl, r0, r8, rrx │ │ │ │ + ldrheq r2, [r7], #-228 @ 0xffffff1c │ │ │ │ subseq sl, r0, r0, rrx │ │ │ │ + subseq sl, r0, r8, asr r0 │ │ │ │ + subseq sl, r0, r0, asr r0 │ │ │ │ rsbeq sp, lr, r8, lsl #29 │ │ │ │ │ │ │ │ 0031d5d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -324241,15 +324241,15 @@ │ │ │ │ ldr r1, [pc, #412] @ 31d79c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ bl 31d374 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -324272,19 +324272,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #280] @ 31d7a4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #268] @ 31d7a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31d784 │ │ │ │ ldr r9, [pc, #248] @ 31d7ac │ │ │ │ ldr r8, [pc, #248] @ 31d7b0 │ │ │ │ ldr r7, [pc, #248] @ 31d7b4 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -324299,15 +324299,15 @@ │ │ │ │ ldr r1, [pc, #212] @ 31d7bc │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #204] @ 31d7c0 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 31d784 │ │ │ │ ldr r1, [r4, #4] │ │ │ │ ldrb r3, [r1, #4] │ │ │ │ ldr r2, [r1] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -324334,34 +324334,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 31d7d0 │ │ │ │ add r1, pc, r1 │ │ │ │ b 31d6e8 │ │ │ │ ldr r0, [pc, #84] @ 31d7d4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 31d74c │ │ │ │ mov r0, r6 │ │ │ │ - bl 793b04 │ │ │ │ + bl 793af4 │ │ │ │ b 31d640 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, lr, r8, lsl #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, r7, ip, lsr #27 │ │ │ │ + @ instruction: 0x00572d9c │ │ │ │ strheq sp, [lr], #-212 @ 0xffffff2c @ │ │ │ │ - subseq r9, r0, r4, asr pc │ │ │ │ - subseq r9, r0, r8, ror #30 │ │ │ │ - subseq r9, r0, ip, lsl #30 │ │ │ │ - subseq r0, r3, r4, lsl #24 │ │ │ │ - ldrsheq r0, [r9], #-40 @ 0xffffffd8 │ │ │ │ - subseq r5, sp, ip, asr #17 │ │ │ │ - ldrsheq r9, [r0], #-228 @ 0xffffff1c │ │ │ │ - subseq r9, r0, r4, lsr pc │ │ │ │ + subseq r9, r0, r4, asr #30 │ │ │ │ + subseq r9, r0, r8, asr pc │ │ │ │ + ldrsheq r9, [r0], #-236 @ 0xffffff14 │ │ │ │ + ldrsheq r0, [r3], #-180 @ 0xffffff4c │ │ │ │ + subseq r0, r9, r8, ror #5 │ │ │ │ + ldrheq r5, [sp], #-140 @ 0xffffff74 │ │ │ │ + subseq r9, r0, r4, ror #29 │ │ │ │ + subseq r9, r0, r4, lsr #30 │ │ │ │ andeq r2, r0, r0, lsl r7 │ │ │ │ - subseq r9, r0, r8, lsl #29 │ │ │ │ - subseq r9, r0, r0, ror lr │ │ │ │ - subseq r9, r0, ip, ror #28 │ │ │ │ - subseq r9, r0, r0, asr lr │ │ │ │ + subseq r9, r0, r8, ror lr │ │ │ │ + subseq r9, r0, r0, ror #28 │ │ │ │ + subseq r9, r0, ip, asr lr │ │ │ │ + subseq r9, r0, r0, asr #28 │ │ │ │ │ │ │ │ 0031d7d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #1560] @ 31de08 │ │ │ │ @@ -324373,22 +324373,22 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #1516] @ 31de14 │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #24] │ │ │ │ add r3, sp, #24 │ │ │ │ adds r1, r0, #1 │ │ │ │ movne r1, #1 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ @@ -324415,15 +324415,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #1372] @ 31de1c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31dd80 │ │ │ │ ldr r3, [pc, #1352] @ 31de20 │ │ │ │ ldr sl, [pc, #1352] @ 31de24 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [pc, #1344] @ 31de28 │ │ │ │ @@ -324431,15 +324431,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ b 31db48 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31db80 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dbc0 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ @@ -324456,15 +324456,15 @@ │ │ │ │ beq 31ddb4 │ │ │ │ ldr r3, [pc, #1236] @ 31de2c │ │ │ │ cmp r2, r3 │ │ │ │ bne 31dda0 │ │ │ │ ldr r1, [pc, #1228] @ 31de30 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r6, [r4, #32] │ │ │ │ cmp r6, #0 │ │ │ │ beq 31d9e0 │ │ │ │ ldr fp, [pc, #1204] @ 31de34 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -324478,22 +324478,22 @@ │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31ddf0 │ │ │ │ ldr r1, [pc, #1152] @ 31de38 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r2, [r9, #20] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31d9e0 │ │ │ │ ldr r1, [pc, #1124] @ 31de3c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r6, [r4, #36] @ 0x24 │ │ │ │ cmp r6, #0 │ │ │ │ beq 31da54 │ │ │ │ ldr fp, [pc, #1100] @ 31de40 │ │ │ │ mov r0, r6 │ │ │ │ add fp, pc, fp │ │ │ │ mov r1, fp │ │ │ │ @@ -324507,144 +324507,144 @@ │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 31dddc │ │ │ │ ldr r1, [pc, #1048] @ 31de44 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r2, [r9, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 31da54 │ │ │ │ ldr r1, [pc, #1020] @ 31de48 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dc90 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ bne 31dcd0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ beq 31da88 │ │ │ │ ldr r1, [pc, #972] @ 31de4c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31daac │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31daac │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31db2c │ │ │ │ ldr r1, [pc, #924] @ 31de50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r7, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31daec │ │ │ │ ldrh r3, [r7, #30] │ │ │ │ ldr r1, [pc, #896] @ 31de54 │ │ │ │ lsr r2, r3, #8 │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ lsl r2, r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ lsr r2, r2, #16 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r7, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31db0c │ │ │ │ ldr r1, [pc, #856] @ 31de58 │ │ │ │ ldr r2, [r7, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31db2c │ │ │ │ ldr r1, [pc, #828] @ 31de5c │ │ │ │ ldr r2, [r7, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #812] @ 31de60 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r8, [r8] │ │ │ │ cmp r8, #0 │ │ │ │ beq 31dd7c │ │ │ │ ldr r3, [r8, #4] │ │ │ │ ldrd r0, [r3, #8] │ │ │ │ ldr r4, [r3, #16] │ │ │ │ ldr r9, [r3, #20] │ │ │ │ ldr r7, [r3, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ ldm r4, {r2, r3} │ │ │ │ bne 31d8f8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d914 │ │ │ │ ldr r1, [pc, #732] @ 31de64 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d914 │ │ │ │ ldr r1, [pc, #704] @ 31de68 │ │ │ │ ldr r2, [r9, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d920 │ │ │ │ ldrh r2, [r4, #26] │ │ │ │ ldr r1, [pc, #672] @ 31de6c │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r9, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d920 │ │ │ │ ldr r1, [pc, #640] @ 31de70 │ │ │ │ ldrh r2, [r9, #18] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d92c │ │ │ │ ldr r1, [pc, #612] @ 31de74 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r9, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31d92c │ │ │ │ ldr r1, [pc, #584] @ 31de78 │ │ │ │ ldr r2, [r9, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31d92c │ │ │ │ ldr r1, [pc, #564] @ 31de7c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31da24 │ │ │ │ @@ -324654,47 +324654,47 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31da24 │ │ │ │ ldr r1, [pc, #516] @ 31de80 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31da60 │ │ │ │ ldr r1, [pc, #492] @ 31de84 │ │ │ │ ldrb r2, [r4, #41] @ 0x29 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r9, #28] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31da60 │ │ │ │ ldr r1, [pc, #464] @ 31de88 │ │ │ │ ldrb r2, [r9, #29] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #42] @ 0x2a │ │ │ │ cmp r3, #0 │ │ │ │ beq 31da6c │ │ │ │ ldr r1, [pc, #436] @ 31de8c │ │ │ │ ldrb r2, [r4, #43] @ 0x2b │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r9, #30] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31da6c │ │ │ │ ldr r1, [pc, #408] @ 31de90 │ │ │ │ ldrb r2, [r9, #31] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31da6c │ │ │ │ ldr r1, [pc, #388] @ 31de94 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31d9b0 │ │ │ │ @@ -324704,107 +324704,107 @@ │ │ │ │ mov r1, fp │ │ │ │ bl 1e2cc8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 31d9b0 │ │ │ │ ldr r1, [pc, #340] @ 31de98 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31d9e0 │ │ │ │ ldr r3, [pc, #324] @ 31de9c │ │ │ │ cmp r2, r3 │ │ │ │ beq 31ddc8 │ │ │ │ add r3, r3, #195 @ 0xc3 │ │ │ │ cmp r2, r3 │ │ │ │ bne 31dda0 │ │ │ │ ldr r1, [pc, #304] @ 31dea0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31d96c │ │ │ │ ldr r6, [sp, #20] │ │ │ │ mov r0, r6 │ │ │ │ - bl 793cd0 │ │ │ │ + bl 793cc0 │ │ │ │ b 31d874 │ │ │ │ ldr r1, [pc, #272] @ 31dea4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31d96c │ │ │ │ ldr r1, [pc, #256] @ 31dea8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31d96c │ │ │ │ ldr r1, [pc, #240] @ 31deac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31d96c │ │ │ │ ldr r1, [pc, #224] @ 31deb0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31d96c │ │ │ │ ldr r1, [pc, #208] @ 31deb4 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31da54 │ │ │ │ ldr r1, [pc, #192] @ 31deb8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31d9e0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, lr, ip, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, r7, r8, lsr #23 │ │ │ │ - subseq r9, r0, r8, lsl lr │ │ │ │ + @ instruction: 0x00572b98 │ │ │ │ + subseq r9, r0, r8, lsl #28 │ │ │ │ rsbeq sp, lr, r0, lsl #23 │ │ │ │ - subseq r9, r0, ip, lsl #27 │ │ │ │ - ldrheq r9, [r0], #-208 @ 0xffffff30 │ │ │ │ + subseq r9, r0, ip, ror sp │ │ │ │ + subseq r9, r0, r0, lsr #27 │ │ │ │ ldrdeq r8, [r0], -sp │ │ │ │ - subseq r9, r0, ip, lsl #27 │ │ │ │ - andeq r0, r0, r6, lsl #16 │ │ │ │ - subseq r9, r0, r8, asr #26 │ │ │ │ - subseq r9, r0, r0, ror #26 │ │ │ │ subseq r9, r0, ip, ror sp │ │ │ │ - subseq r1, r6, r4, ror #22 │ │ │ │ - subseq r9, r0, ip, ror #25 │ │ │ │ - subseq r9, r0, ip, lsr sp │ │ │ │ - ldrsheq r1, [r6], #-160 @ 0xffffff60 │ │ │ │ - subseq r9, r0, r8, ror #25 │ │ │ │ - ldrsbeq r9, [r0], #-192 @ 0xffffff40 │ │ │ │ - ldrheq r9, [r0], #-192 @ 0xffffff40 │ │ │ │ - subseq r9, r0, r0, lsr #25 │ │ │ │ - @ instruction: 0x00509c94 │ │ │ │ - subseq pc, ip, ip, ror #13 │ │ │ │ + andeq r0, r0, r6, lsl #16 │ │ │ │ subseq r9, r0, r8, lsr sp │ │ │ │ - ldrsheq r9, [r0], #-160 @ 0xffffff60 │ │ │ │ - ldrheq r9, [r0], #-196 @ 0xffffff3c │ │ │ │ - subseq r9, r0, r8, lsr #21 │ │ │ │ - @ instruction: 0x00509a90 │ │ │ │ - subseq r9, r0, r8, ror #20 │ │ │ │ - subseq r9, r0, r4, asr #21 │ │ │ │ - ldrsbeq r9, [r0], #-168 @ 0xffffff58 │ │ │ │ - ldrsbeq r9, [r0], #-168 @ 0xffffff58 │ │ │ │ - subseq r9, r0, r0, ror #19 │ │ │ │ - subseq r9, r0, r4, lsr #21 │ │ │ │ - subseq r9, r0, r0, lsr #19 │ │ │ │ - ldrsheq r9, [r0], #-156 @ 0xffffff64 │ │ │ │ - ldrsbeq r9, [r0], #-156 @ 0xffffff64 │ │ │ │ + subseq r9, r0, r0, asr sp │ │ │ │ + subseq r9, r0, ip, ror #26 │ │ │ │ + subseq r1, r6, r4, asr fp │ │ │ │ + ldrsbeq r9, [r0], #-204 @ 0xffffff34 │ │ │ │ + subseq r9, r0, ip, lsr #26 │ │ │ │ + subseq r1, r6, r0, ror #21 │ │ │ │ + ldrsbeq r9, [r0], #-200 @ 0xffffff38 │ │ │ │ + subseq r9, r0, r0, asr #25 │ │ │ │ + subseq r9, r0, r0, lsr #25 │ │ │ │ + @ instruction: 0x00509c90 │ │ │ │ + subseq r9, r0, r4, lsl #25 │ │ │ │ + ldrsbeq pc, [ip], #-108 @ 0xffffff94 @ │ │ │ │ + subseq r9, r0, r8, lsr #26 │ │ │ │ + subseq r9, r0, r0, ror #21 │ │ │ │ + subseq r9, r0, r4, lsr #25 │ │ │ │ + @ instruction: 0x00509a98 │ │ │ │ + subseq r9, r0, r0, lsl #21 │ │ │ │ + subseq r9, r0, r8, asr sl │ │ │ │ + ldrheq r9, [r0], #-164 @ 0xffffff5c │ │ │ │ + subseq r9, r0, r8, asr #21 │ │ │ │ + subseq r9, r0, r8, asr #21 │ │ │ │ + ldrsbeq r9, [r0], #-144 @ 0xffffff70 │ │ │ │ + @ instruction: 0x00509a94 │ │ │ │ + @ instruction: 0x00509990 │ │ │ │ + subseq r9, r0, ip, ror #19 │ │ │ │ + subseq r9, r0, ip, asr #19 │ │ │ │ andeq r8, r0, r9, lsl #16 │ │ │ │ - subseq r9, r0, r4, asr r9 │ │ │ │ - subseq r9, r0, r0, lsr #18 │ │ │ │ - subseq r9, r0, r4, lsr #18 │ │ │ │ - subeq r4, pc, r8, asr #5 │ │ │ │ + subseq r9, r0, r4, asr #18 │ │ │ │ + subseq r9, r0, r0, lsl r9 │ │ │ │ + subseq r9, r0, r4, lsl r9 │ │ │ │ + strheq r4, [pc], #-40 @ │ │ │ │ + ldrsbeq r9, [r0], #-140 @ 0xffffff74 │ │ │ │ + subseq r9, r0, r8, asr #18 │ │ │ │ subseq r9, r0, ip, ror #17 │ │ │ │ - subseq r9, r0, r8, asr r9 │ │ │ │ - ldrsheq r9, [r0], #-140 @ 0xffffff74 │ │ │ │ │ │ │ │ 0031debc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #1100] @ 31e320 │ │ │ │ @@ -324816,22 +324816,22 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ ldr r1, [pc, #1056] @ 31e32c │ │ │ │ mov r2, #9 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, sp │ │ │ │ and r2, r0, #255 @ 0xff │ │ │ │ subs r1, r2, #9 │ │ │ │ movne r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ @@ -324858,27 +324858,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ ldr r1, [pc, #912] @ 31e334 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 31e134 │ │ │ │ ldr r9, [pc, #892] @ 31e338 │ │ │ │ ldr r7, [pc, #892] @ 31e33c │ │ │ │ add r9, pc, r9 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r8 │ │ │ │ ldr r4, [r6, #4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e194 │ │ │ │ ldr r2, [pc, #848] @ 31e340 │ │ │ │ sub r3, r3, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #7 │ │ │ │ @@ -324887,53 +324887,53 @@ │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r2, [pc, #820] @ 31e344 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #816] @ 31e348 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #5] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e1a0 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e1c0 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e1e0 │ │ │ │ ldr r1, [pc, #768] @ 31e34c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e06c │ │ │ │ ldrh r2, [r4, #42] @ 0x2a │ │ │ │ cmp r2, #0 │ │ │ │ bne 31e2c0 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e288 │ │ │ │ ldr r1, [pc, #720] @ 31e350 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ ldr r1, [pc, #704] @ 31e354 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ cmp r2, #0 │ │ │ │ beq 31e0b8 │ │ │ │ ldr r1, [pc, #680] @ 31e358 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e0d0 │ │ │ │ ldrb r3, [r4, #61] @ 0x3d │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e2ac │ │ │ │ ldrb r3, [r4, #32] │ │ │ │ @@ -324953,20 +324953,20 @@ │ │ │ │ bne 31e1f8 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e218 │ │ │ │ ldr r1, [pc, #572] @ 31e35c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 31dfc8 │ │ │ │ mov r0, r8 │ │ │ │ - bl 793d88 │ │ │ │ + bl 793d78 │ │ │ │ b 31df58 │ │ │ │ ldr r2, [pc, #536] @ 31e360 │ │ │ │ add r2, pc, r2 │ │ │ │ b 31e010 │ │ │ │ ldr r2, [pc, #528] @ 31e364 │ │ │ │ add r2, pc, r2 │ │ │ │ b 31e010 │ │ │ │ @@ -324988,143 +324988,143 @@ │ │ │ │ ldr r2, [pc, #480] @ 31e37c │ │ │ │ add r2, pc, r2 │ │ │ │ b 31e010 │ │ │ │ ldr r1, [pc, #472] @ 31e380 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e038 │ │ │ │ ldr r1, [pc, #444] @ 31e384 │ │ │ │ ldr r2, [r4, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e044 │ │ │ │ ldr r1, [pc, #416] @ 31e388 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31e044 │ │ │ │ ldr r1, [pc, #396] @ 31e38c │ │ │ │ ldr r2, [r4, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrb r3, [r4, #46] @ 0x2e │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e118 │ │ │ │ ldr r1, [pc, #368] @ 31e390 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r4, [r4, #48] @ 0x30 │ │ │ │ cmp r4, #0 │ │ │ │ beq 31e274 │ │ │ │ ldr sl, [pc, #344] @ 31e394 │ │ │ │ add sl, pc, sl │ │ │ │ b 31e258 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r4, [r4] │ │ │ │ cmp r4, #0 │ │ │ │ beq 31e274 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 31e240 │ │ │ │ ldr r1, [pc, #284] @ 31e398 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31e118 │ │ │ │ ldr r3, [r4, #56] @ 0x38 │ │ │ │ cmp r3, #0 │ │ │ │ beq 31e0b8 │ │ │ │ ldr r1, [pc, #256] @ 31e39c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r2, [r4, #56] @ 0x38 │ │ │ │ b 31e0a8 │ │ │ │ ldr r1, [pc, #236] @ 31e3a0 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31e0d0 │ │ │ │ ldr r1, [pc, #220] @ 31e3a4 │ │ │ │ lsl r2, r2, #20 │ │ │ │ lsr r2, r2, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #0 │ │ │ │ bne 31e08c │ │ │ │ b 31e09c │ │ │ │ ldr r1, [pc, #184] @ 31e3a8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31e0e8 │ │ │ │ ldr r1, [pc, #168] @ 31e3ac │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 31e100 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #148] @ 31e3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 31e010 │ │ │ │ rsbeq sp, lr, r8, lsr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, r7, r4, asr #9 │ │ │ │ - subseq r3, r2, r0, lsl #14 │ │ │ │ + ldrheq r2, [r7], #-68 @ 0xffffffbc │ │ │ │ + ldrsheq r3, [r2], #-96 @ 0xffffffa0 │ │ │ │ @ instruction: 0x006ed49c │ │ │ │ - @ instruction: 0x00509898 │ │ │ │ - @ instruction: 0x0050989c │ │ │ │ - subseq fp, r7, r4, asr #14 │ │ │ │ - rsbeq sl, r2, fp, ror #15 │ │ │ │ - ldrheq r9, [r0], #-120 @ 0xffffff88 │ │ │ │ - subseq r9, r0, r8, asr #16 │ │ │ │ - subseq r9, r0, ip, lsr #16 │ │ │ │ - ldrsbeq lr, [r4], #-216 @ 0xffffff28 │ │ │ │ - subseq r9, r0, r0, lsr #13 │ │ │ │ - ldrheq r9, [r0], #-104 @ 0xffffff98 │ │ │ │ - subseq pc, ip, r0, lsl #2 │ │ │ │ - subseq r9, r0, ip, ror #13 │ │ │ │ - ldrsbeq r9, [r0], #-104 @ 0xffffff98 │ │ │ │ - ldrheq r9, [r0], #-108 @ 0xffffff94 │ │ │ │ - subseq r9, r0, r0, lsr #13 │ │ │ │ - subseq r9, r0, r8, lsl #13 │ │ │ │ - subseq r9, r0, ip, ror #12 │ │ │ │ - subseq r9, r0, r4, asr r6 │ │ │ │ - subseq r9, r0, r8, lsr r6 │ │ │ │ + subseq r9, r0, r8, lsl #17 │ │ │ │ + subseq r9, r0, ip, lsl #17 │ │ │ │ + subseq fp, r7, r4, lsr r7 │ │ │ │ + ldrdeq sl, [r2], #-123 @ 0xffffff85 @ │ │ │ │ + subseq r9, r0, r8, lsr #15 │ │ │ │ + subseq r9, r0, r8, lsr r8 │ │ │ │ + subseq r9, r0, ip, lsl r8 │ │ │ │ + subseq lr, r4, r8, asr #27 │ │ │ │ + @ instruction: 0x00509690 │ │ │ │ + subseq r9, r0, r8, lsr #13 │ │ │ │ + ldrsheq pc, [ip], #-0 @ │ │ │ │ ldrsbeq r9, [r0], #-108 @ 0xffffff94 │ │ │ │ - ldrsheq r9, [r0], #-104 @ 0xffffff98 │ │ │ │ - subseq r9, r0, r4, lsl #13 │ │ │ │ - ldrheq r9, [r0], #-108 @ 0xffffff94 │ │ │ │ + subseq r9, r0, r8, asr #13 │ │ │ │ + subseq r9, r0, ip, lsr #13 │ │ │ │ + @ instruction: 0x00509690 │ │ │ │ + subseq r9, r0, r8, ror r6 │ │ │ │ + subseq r9, r0, ip, asr r6 │ │ │ │ + subseq r9, r0, r4, asr #12 │ │ │ │ + subseq r9, r0, r8, lsr #12 │ │ │ │ + subseq r9, r0, ip, asr #13 │ │ │ │ + subseq r9, r0, r8, ror #13 │ │ │ │ + subseq r9, r0, r4, ror r6 │ │ │ │ subseq r9, r0, ip, lsr #13 │ │ │ │ - subseq r9, r0, r0, lsr #12 │ │ │ │ - strdeq r9, [pc], #-56 @ │ │ │ │ - ldrheq lr, [r4], #-188 @ 0xffffff44 │ │ │ │ - ldrsbeq r9, [r0], #-92 @ 0xffffffa4 │ │ │ │ - ldrheq r9, [r0], #-84 @ 0xffffffac │ │ │ │ - subseq r9, r0, ip, lsr #11 │ │ │ │ - subseq r9, r0, ip, lsr #11 │ │ │ │ - subseq lr, fp, r8, lsr #30 │ │ │ │ + @ instruction: 0x0050969c │ │ │ │ + subseq r9, r0, r0, lsl r6 │ │ │ │ + subeq r9, pc, r8, ror #7 │ │ │ │ + subseq lr, r4, ip, lsr #23 │ │ │ │ + subseq r9, r0, ip, asr #11 │ │ │ │ + subseq r9, r0, r4, lsr #11 │ │ │ │ + @ instruction: 0x0050959c │ │ │ │ + @ instruction: 0x0050959c │ │ │ │ + subseq lr, fp, r8, lsl pc │ │ │ │ ldrb r3, [r1] │ │ │ │ lsl r3, r3, #3 │ │ │ │ str r3, [r0] │ │ │ │ ldrb ip, [r1, #1] │ │ │ │ orr r3, r3, ip, lsr #5 │ │ │ │ str r3, [r0] │ │ │ │ ldrb r1, [r1, #1] │ │ │ │ @@ -325169,29 +325169,29 @@ │ │ │ │ blt 31e49c │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r0, #102] @ 0x66 │ │ │ │ ands r3, r3, r2, lsr #1 │ │ │ │ bne 31e4ac │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ ldrb r2, [r0, #3] │ │ │ │ ldrb r3, [r0, #2] │ │ │ │ tst r2, r3 │ │ │ │ beq 31e474 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -325291,15 +325291,15 @@ │ │ │ │ and ip, ip, #63 @ 0x3f │ │ │ │ strb r1, [r5, #-42] @ 0xffffffd6 │ │ │ │ ands r1, r1, r3, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ str ip, [r5, #-52] @ 0xffffffcc │ │ │ │ beq 31e848 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r4, #1 │ │ │ │ ldr r2, [pc, #1252] @ 31eb50 │ │ │ │ ldr r3, [pc, #1232] @ 31eb40 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ @@ -325414,43 +325414,43 @@ │ │ │ │ orr r3, r3, #1 │ │ │ │ ands r1, r0, r1 │ │ │ │ strb r0, [r5, #-142] @ 0xffffff72 │ │ │ │ str r2, [r5, #-52] @ 0xffffffcc │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 31e658 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r4, #1 │ │ │ │ b 31e664 │ │ │ │ ldrb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ ldrb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ ldrb r1, [r5, #-44] @ 0xffffffd4 │ │ │ │ orr r3, r3, #8 │ │ │ │ bic r2, r2, #16 │ │ │ │ orr r2, r2, #2 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-43] @ 0xffffffd5 │ │ │ │ strb r3, [r5, #-42] @ 0xffffffd6 │ │ │ │ beq 31e8b8 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 31e664 │ │ │ │ ldrb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ ldrb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ ldrb r1, [r5, #-141] @ 0xffffff73 │ │ │ │ orr r2, r2, #8 │ │ │ │ bic r3, r3, #16 │ │ │ │ orr r3, r3, #2 │ │ │ │ ands r1, r2, r1 │ │ │ │ ldr r0, [r5, #-4] │ │ │ │ strb r2, [r5, #-142] @ 0xffffff72 │ │ │ │ strb r3, [r5, #-143] @ 0xffffff71 │ │ │ │ bne 31e880 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 31e664 │ │ │ │ tst r2, #16 │ │ │ │ lsr r2, r2, #5 │ │ │ │ orr r2, r2, ip, lsl #3 │ │ │ │ orrne r2, r2, #1073741824 @ 0x40000000 │ │ │ │ tst r3, #16 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -325628,15 +325628,15 @@ │ │ │ │ strh ip, [r3] │ │ │ │ strb r1, [r3, #2] │ │ │ │ strb r1, [r3, #6] │ │ │ │ strh r1, [r3, #4] │ │ │ │ str r1, [r3, #96] @ 0x60 │ │ │ │ strh r2, [r3, #100] @ 0x64 │ │ │ │ strb r1, [r3, #102] @ 0x66 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ andeq r3, r0, r1, lsl #24 │ │ │ │ andeq r0, r0, r1, lsl #24 │ │ │ │ │ │ │ │ 0031eba4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -325758,15 +325758,15 @@ │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ beq 31ee94 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 31ec1c │ │ │ │ ldrb r3, [r6, #100] @ 0x64 │ │ │ │ and r4, r7, #1 │ │ │ │ tst r3, #1 │ │ │ │ bne 31eed4 │ │ │ │ orrs r3, r4, #0 │ │ │ │ bne 31ede0 │ │ │ │ @@ -325821,15 +325821,15 @@ │ │ │ │ and r3, r3, #247 @ 0xf7 │ │ │ │ bic r0, r0, #2 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ bne 31ed94 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 31ec1c │ │ │ │ ldrb r3, [r6, #1] │ │ │ │ ldrb r2, [r6] │ │ │ │ orr r3, r3, #32 │ │ │ │ tst r2, #1 │ │ │ │ strb r3, [r6, #1] │ │ │ │ bne 31ece8 │ │ │ │ @@ -325900,15 +325900,15 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ strb r2, [r6, #101] @ 0x65 │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ beq 31f0ac │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 31ed08 │ │ │ │ ldrb r5, [r6, #15] │ │ │ │ strb r3, [sp, #5] │ │ │ │ and r2, r5, #15 │ │ │ │ cmp r2, #8 │ │ │ │ movcc r4, r2 │ │ │ │ movcs r4, #8 │ │ │ │ @@ -325953,21 +325953,21 @@ │ │ │ │ orr r2, r2, #12 │ │ │ │ ands r1, r3, r1 │ │ │ │ strb r2, [r6, #1] │ │ │ │ strb r3, [r6, #2] │ │ │ │ beq 31f0b8 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 31ee00 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 31ed08 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 31ee00 │ │ │ │ lsl r3, r3, #13 │ │ │ │ orr r3, r3, r0, lsl #21 │ │ │ │ orr r3, r3, r1 │ │ │ │ ldrb r1, [r6, #18] │ │ │ │ cmp r2, #0 │ │ │ │ orr r3, r3, r1, lsl #5 │ │ │ │ @@ -325996,40 +325996,40 @@ │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2, lsr #1 │ │ │ │ strb r0, [r6, #101] @ 0x65 │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #102] @ 0x66 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 31ed64 │ │ │ │ ldrb r3, [r6, #2] │ │ │ │ ldrb r0, [r6, #1] │ │ │ │ ldrb r2, [r6, #3] │ │ │ │ and r3, r3, #254 @ 0xfe │ │ │ │ bic r0, r0, #1 │ │ │ │ ands r1, r3, r2 │ │ │ │ strb r0, [r6, #1] │ │ │ │ movne r1, #1 │ │ │ │ ldr r0, [r6, #140] @ 0x8c │ │ │ │ strb r3, [r6, #2] │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 31ee64 │ │ │ │ mov r4, r3 │ │ │ │ b 31ef68 │ │ │ │ mov r4, r2 │ │ │ │ b 31f03c │ │ │ │ mov r4, r2 │ │ │ │ b 31f108 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, lr, ip, lsr r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq ip, [lr], #-120 @ 0xffffff88 @ │ │ │ │ - rsbeq r9, r2, r4, ror fp │ │ │ │ - @ instruction: 0x00629b94 │ │ │ │ + rsbeq r9, r2, r4, ror #22 │ │ │ │ + rsbeq r9, r2, r4, lsl #23 │ │ │ │ strdhi r0, [r0], -r8 │ │ │ │ │ │ │ │ 0031f1bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -326094,15 +326094,15 @@ │ │ │ │ movne r3, #1 │ │ │ │ ands r1, r3, r1, lsr #1 │ │ │ │ ldrb r4, [r0, #102] @ 0x66 │ │ │ │ strb r3, [r0, #102] @ 0x66 │ │ │ │ ldr r0, [r0, #140] @ 0x8c │ │ │ │ beq 31f2d0 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 31f224 │ │ │ │ ldrb r4, [r0, #101] @ 0x65 │ │ │ │ b 31f224 │ │ │ │ ldrb r4, [r0, #100] @ 0x64 │ │ │ │ b 31f224 │ │ │ │ ldrb r4, [r0] │ │ │ │ b 31f224 │ │ │ │ @@ -326123,16 +326123,16 @@ │ │ │ │ ldrb r3, [r0, #5] │ │ │ │ adds r3, r3, r2 │ │ │ │ subs r3, r3, #16 │ │ │ │ and r3, r3, #63 @ 0x3f │ │ │ │ add r3, r0, r3 │ │ │ │ ldrb r4, [r3, #28] │ │ │ │ b 31f224 │ │ │ │ - rsbeq r9, r2, ip, lsr r6 │ │ │ │ - rsbeq r9, r2, r4, lsr #12 │ │ │ │ + rsbeq r9, r2, ip, lsr #12 │ │ │ │ + rsbeq r9, r2, r4, lsl r6 │ │ │ │ │ │ │ │ 0031f34c : │ │ │ │ ldr r2, [pc, #92] @ 31f3b0 │ │ │ │ mov r3, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ subs r0, r1, #0 │ │ │ │ str r2, [r3, #144] @ 0x90 │ │ │ │ @@ -326167,28 +326167,28 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, #0 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r5, #0 │ │ │ │ ldr r2, [pc, #68] @ 31f430 │ │ │ │ ldr r3, [pc, #68] @ 31f434 │ │ │ │ ldr r0, [r4, #140] @ 0x8c │ │ │ │ mov r1, r5 │ │ │ │ strh r2, [r4] │ │ │ │ strb r5, [r4, #2] │ │ │ │ strb r5, [r4, #6] │ │ │ │ strh r5, [r4, #4] │ │ │ │ str r5, [r4, #96] @ 0x60 │ │ │ │ strh r3, [r4, #100] @ 0x64 │ │ │ │ strb r5, [r4, #102] @ 0x66 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -326201,15 +326201,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 31f468 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ strdeq r8, [fp], #-204 @ 0xffffff34 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #404] @ 31f618 │ │ │ │ ldr r9, [pc, #404] @ 31f61c │ │ │ │ @@ -326219,25 +326219,25 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r2, r8 │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sl, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, #0 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #2240 @ 0x8c0 │ │ │ │ ldr r0, [pc, #340] @ 31f624 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 584efc │ │ │ │ + bl 584eec │ │ │ │ add r5, r5, #8 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r4, #2432] @ 0x980 │ │ │ │ mov r0, r5 │ │ │ │ bl 31f3bc │ │ │ │ ldr r1, [r4, #2444] @ 0x98c │ │ │ │ mov r0, r5 │ │ │ │ @@ -326253,38 +326253,38 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #240] @ 31f630 │ │ │ │ add sl, r4, #1904 @ 0x770 │ │ │ │ add sl, sl, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #200] @ 31f634 │ │ │ │ add r2, r5, #148 @ 0x94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #2080 @ 0x820 │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529e8 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ @@ -326301,32 +326301,32 @@ │ │ │ │ ldr ip, [pc, #88] @ 31f638 │ │ │ │ add r3, r9, #16 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, #232 @ 0xe8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - subseq r8, r0, r0, lsl #10 │ │ │ │ - strdeq r9, [r2], #-48 @ 0xffffffd0 @ │ │ │ │ - subseq r8, r0, r4, lsl r5 │ │ │ │ + ldrsheq r8, [r0], #-64 @ 0xffffffc0 │ │ │ │ + rsbeq r9, r2, r0, ror #7 │ │ │ │ + subseq r8, r0, r4, lsl #10 │ │ │ │ @ instruction: 0x000001b4 │ │ │ │ rsbeq r8, fp, r4, asr ip │ │ │ │ - subseq r8, r0, r0, asr #9 │ │ │ │ - subseq r8, r0, r8, lsr #9 │ │ │ │ - @ instruction: 0x00508490 │ │ │ │ - ldrsbeq r8, [r0], #-56 @ 0xffffffc8 │ │ │ │ + ldrheq r8, [r0], #-64 @ 0xffffffc0 │ │ │ │ + @ instruction: 0x00508498 │ │ │ │ + subseq r8, r0, r0, lsl #9 │ │ │ │ + subseq r8, r0, r8, asr #7 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -326363,25 +326363,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #200] @ 31f7a4 │ │ │ │ ldr r1, [pc, #200] @ 31f7a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #180] @ 31f7ac │ │ │ │ ldr r1, [pc, #180] @ 31f7b0 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #148] @ 31f7b4 │ │ │ │ ldr r2, [pc, #148] @ 31f7b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #140] @ 31f7bc │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -326396,36 +326396,36 @@ │ │ │ │ ldr r1, [pc, #108] @ 31f7c8 │ │ │ │ add r2, pc, r2 │ │ │ │ strb ip, [r0, #112] @ 0x70 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #56] @ 0x38 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, #128 @ 0x80 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - strheq r9, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - subeq r9, lr, ip, lsr r5 │ │ │ │ - ldrsbeq r4, [r6], #-252 @ 0xffffff04 │ │ │ │ - subeq r5, pc, ip, ror #4 │ │ │ │ - subeq pc, lr, ip, ror #2 │ │ │ │ + rsbeq r9, r2, ip, lsr #3 │ │ │ │ + subeq r9, lr, ip, lsr #10 │ │ │ │ + subseq r4, r6, ip, asr #31 │ │ │ │ + subeq r5, pc, ip, asr r2 @ │ │ │ │ + subeq pc, lr, ip, asr r1 @ │ │ │ │ @ instruction: 0xfffffd44 │ │ │ │ andeq r0, r0, r4, lsr #3 │ │ │ │ rsbeq r8, fp, ip, lsr #20 │ │ │ │ strhi r1, [r6], #-232 @ 0xffffff18 │ │ │ │ - ldrheq r8, [r0], #-40 @ 0xffffffd8 │ │ │ │ + subseq r8, r0, r8, lsr #5 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ sub r2, r2, #56 @ 0x38 │ │ │ │ orrs r2, r2, r3 │ │ │ │ movne r0, #0 │ │ │ │ bne 31f7f0 │ │ │ │ ldr r3, [r0, #2440] @ 0x988 │ │ │ │ ldr r0, [r0, #2436] @ 0x984 │ │ │ │ @@ -326475,95 +326475,95 @@ │ │ │ │ ldr r1, [pc, #52] @ 31f8cc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 31eb68 │ │ │ │ - rsbeq r8, r2, ip, ror #31 │ │ │ │ - ldrsheq r8, [r0], #-4 │ │ │ │ - subseq r8, r0, ip, lsl #2 │ │ │ │ + ldrdeq r8, [r2], #-252 @ 0xffffff04 @ │ │ │ │ + subseq r8, r0, r4, ror #1 │ │ │ │ + ldrsheq r8, [r0], #-12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 31f928 │ │ │ │ ldr r2, [pc, #64] @ 31f92c │ │ │ │ ldr r1, [pc, #64] @ 31f930 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2240 @ 0x8c0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 31f3b4 │ │ │ │ ldr r0, [r4, #2432] @ 0x980 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584fc4 │ │ │ │ - @ instruction: 0x00628f94 │ │ │ │ - @ instruction: 0x0050809c │ │ │ │ - ldrheq r8, [r0], #-4 │ │ │ │ + b 584fb4 │ │ │ │ + rsbeq r8, r2, r4, lsl #31 │ │ │ │ + subseq r8, r0, ip, lsl #1 │ │ │ │ + subseq r8, r0, r4, lsr #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #124] @ 31f9c8 │ │ │ │ ldr r2, [pc, #124] @ 31f9cc │ │ │ │ ldr r1, [pc, #124] @ 31f9d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #47 @ 0x2f │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [pc, #92] @ 31f9d4 │ │ │ │ ldr ip, [pc, #92] @ 31f9d8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov lr, #0 │ │ │ │ ldr r2, [pc, #84] @ 31f9dc │ │ │ │ ldr r1, [pc, #84] @ 31f9e0 │ │ │ │ str lr, [sp, #4] │ │ │ │ ldr ip, [r4, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ add r3, r0, #2432 @ 0x980 │ │ │ │ add r3, r3, #12 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58ca68 │ │ │ │ + bl 58ca58 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - rsbeq r8, r2, r0, lsr pc │ │ │ │ - subseq r8, r0, r4, lsr r0 │ │ │ │ - subseq r8, r0, ip, asr #32 │ │ │ │ + rsbeq r8, r2, r0, lsr #30 │ │ │ │ + subseq r8, r0, r4, lsr #32 │ │ │ │ + subseq r8, r0, ip, lsr r0 │ │ │ │ rsbeq fp, lr, r4, lsl #21 │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ - @ instruction: 0x00508090 │ │ │ │ - @ instruction: 0x00508094 │ │ │ │ + subseq r8, r0, r0, lsl #1 │ │ │ │ + subseq r8, r0, r4, lsl #1 │ │ │ │ ldr r0, [pc, #4] @ 31f9f0 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r8, fp, ip, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 31fb78 │ │ │ │ ldr r2, [pc, #364] @ 31fb7c │ │ │ │ @@ -326572,15 +326572,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 354b6c │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -326611,26 +326611,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #180] @ 31fb8c │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529e8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -326645,32 +326645,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - strheq r8, [r2], #-228 @ 0xffffff1c @ │ │ │ │ - subseq r8, r0, r0, lsr r0 │ │ │ │ - subseq r8, r0, r8, asr #32 │ │ │ │ + rsbeq r8, r2, r4, lsr #29 │ │ │ │ + subseq r8, r0, r0, lsr #32 │ │ │ │ + subseq r8, r0, r8, lsr r0 │ │ │ │ strheq r8, [fp], #-116 @ 0xffffff8c @ │ │ │ │ - subseq r7, r0, r8, asr #31 │ │ │ │ - subseq r7, r0, ip, lsr #31 │ │ │ │ - @ instruction: 0x00628d90 │ │ │ │ - subseq r7, r0, r0, lsl #29 │ │ │ │ - subseq r7, r0, ip, lsl #30 │ │ │ │ + ldrheq r7, [r0], #-248 @ 0xffffff08 │ │ │ │ + @ instruction: 0x00507f9c │ │ │ │ + rsbeq r8, r2, r0, lsl #27 │ │ │ │ + subseq r7, r0, r0, ror lr │ │ │ │ + ldrsheq r7, [r0], #-236 @ 0xffffff14 │ │ │ │ cmp r2, #32 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ @@ -326716,25 +326716,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 31fd14 │ │ │ │ ldr r1, [pc, #180] @ 31fd18 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #160] @ 31fd1c │ │ │ │ ldr r1, [pc, #160] @ 31fd20 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #128] @ 31fd24 │ │ │ │ ldr r3, [pc, #128] @ 31fd28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 31fd2c │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -326755,94 +326755,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58283c │ │ │ │ - rsbeq r8, r2, r0, lsl #25 │ │ │ │ - strheq r8, [lr], #-248 @ 0xffffff08 │ │ │ │ - subseq r4, r6, r8, asr sl │ │ │ │ - subeq r4, pc, r8, ror #25 │ │ │ │ - subeq lr, lr, r8, ror #23 │ │ │ │ + b 58282c │ │ │ │ + rsbeq r8, r2, r0, ror ip │ │ │ │ + subeq r8, lr, r8, lsr #31 │ │ │ │ + subseq r4, r6, r8, asr #20 │ │ │ │ + ldrdeq r4, [pc], #-200 @ │ │ │ │ + ldrdeq lr, [lr], #-184 @ 0xffffff48 │ │ │ │ @ instruction: 0xfffffd48 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ strdgt r1, [r2], -lr │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ rsbeq r8, fp, r0, ror r5 │ │ │ │ - subseq r7, r0, r0, asr #27 │ │ │ │ + ldrheq r7, [r0], #-208 @ 0xffffff30 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 31fd98 │ │ │ │ ldr r2, [pc, #64] @ 31fd9c │ │ │ │ ldr r1, [pc, #64] @ 31fda0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31eb68 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 31eb68 │ │ │ │ - rsbeq r8, r2, ip, ror #22 │ │ │ │ - subseq r7, r0, r8, ror #25 │ │ │ │ - subseq r7, r0, r4, lsl #26 │ │ │ │ + rsbeq r8, r2, ip, asr fp │ │ │ │ + ldrsbeq r7, [r0], #-200 @ 0xffffff38 │ │ │ │ + ldrsheq r7, [r0], #-196 @ 0xffffff3c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 31fe04 │ │ │ │ ldr r2, [pc, #72] @ 31fe08 │ │ │ │ ldr r1, [pc, #72] @ 31fe0c │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31f3b4 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 31f3b4 │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584fc4 │ │ │ │ - rsbeq r8, r2, r8, lsl #22 │ │ │ │ - subseq r7, r0, r4, lsl #25 │ │ │ │ - subseq r7, r0, r0, lsr #25 │ │ │ │ + b 584fb4 │ │ │ │ + strdeq r8, [r2], #-168 @ 0xffffff58 @ │ │ │ │ + subseq r7, r0, r4, ror ip │ │ │ │ + @ instruction: 0x00507c90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 31fec8 │ │ │ │ ldr r2, [pc, #160] @ 31fecc │ │ │ │ ldr r1, [pc, #160] @ 31fed0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #128] @ 31fed4 │ │ │ │ ldr r5, [pc, #128] @ 31fed8 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 31fedc │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -326850,41 +326850,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 31fee0 │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ca68 │ │ │ │ + bl 58ca58 │ │ │ │ ldr r1, [pc, #80] @ 31fee4 │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 58ca68 │ │ │ │ + bl 58ca58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - @ instruction: 0x00628a9c │ │ │ │ - subseq r7, r0, r4, lsl ip │ │ │ │ - subseq r7, r0, r0, lsr ip │ │ │ │ + rsbeq r8, r2, ip, lsl #21 │ │ │ │ + subseq r7, r0, r4, lsl #24 │ │ │ │ + subseq r7, r0, r0, lsr #24 │ │ │ │ rsbeq fp, lr, r4, lsr #11 │ │ │ │ - subseq r7, r0, r0, asr #23 │ │ │ │ - subseq r7, r0, r8, asr #24 │ │ │ │ + ldrheq r7, [r0], #-176 @ 0xffffff50 │ │ │ │ + subseq r7, r0, r8, lsr ip │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ - subseq r7, r0, r8, lsr #24 │ │ │ │ + subseq r7, r0, r8, lsl ip │ │ │ │ ldr r0, [pc, #4] @ 31fef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r8, fp, r0, lsr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #364] @ 32007c │ │ │ │ ldr r2, [pc, #364] @ 320080 │ │ │ │ @@ -326893,15 +326893,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r6, #1 │ │ │ │ strb r6, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 354b6c │ │ │ │ add r8, r4, #2080 @ 0x820 │ │ │ │ add r5, r4, #2256 @ 0x8d0 │ │ │ │ @@ -326932,26 +326932,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r5, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #180] @ 320090 │ │ │ │ add r2, r5, #100 @ 0x64 │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529e8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ @@ -326966,32 +326966,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #170 @ 0xaa │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - rsbeq r8, r2, r0, lsl #20 │ │ │ │ - ldrsbeq r7, [r0], #-180 @ 0xffffff4c │ │ │ │ - subseq r7, r0, ip, ror #23 │ │ │ │ + strdeq r8, [r2], #-144 @ 0xffffff70 @ │ │ │ │ + subseq r7, r0, r4, asr #23 │ │ │ │ + ldrsbeq r7, [r0], #-188 @ 0xffffff44 │ │ │ │ rsbeq r8, fp, r8, ror r3 │ │ │ │ - subseq r7, r0, r0, ror fp │ │ │ │ - subseq r7, r0, r4, asr fp │ │ │ │ - ldrdeq r8, [r2], #-140 @ 0xffffff74 @ │ │ │ │ - subseq r7, r0, ip, ror r9 │ │ │ │ - ldrheq r7, [r0], #-160 @ 0xffffff60 │ │ │ │ + subseq r7, r0, r0, ror #22 │ │ │ │ + subseq r7, r0, r4, asr #22 │ │ │ │ + rsbeq r8, r2, ip, asr #17 │ │ │ │ + subseq r7, r0, ip, ror #18 │ │ │ │ + subseq r7, r0, r0, lsr #21 │ │ │ │ cmp r2, #128 @ 0x80 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r2, r2, #2 │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ @@ -327049,25 +327049,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 320248 │ │ │ │ ldr r1, [pc, #180] @ 32024c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #160] @ 320250 │ │ │ │ ldr r1, [pc, #160] @ 320254 │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #128] @ 320258 │ │ │ │ ldr r3, [pc, #128] @ 32025c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 320260 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -327088,94 +327088,94 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58283c │ │ │ │ - @ instruction: 0x0062879c │ │ │ │ - subeq r8, lr, r4, lsl #21 │ │ │ │ - subseq r4, r6, r4, lsr #10 │ │ │ │ - strheq r4, [pc], #-116 @ │ │ │ │ - strheq lr, [lr], #-100 @ 0xffffff9c │ │ │ │ + b 58282c │ │ │ │ + rsbeq r8, r2, ip, lsl #15 │ │ │ │ + subeq r8, lr, r4, ror sl │ │ │ │ + subseq r4, r6, r4, lsl r5 │ │ │ │ + subeq r4, pc, r4, lsr #15 │ │ │ │ + subeq lr, lr, r4, lsr #13 │ │ │ │ @ instruction: 0xfffffd18 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ tstgt r2, #-134217725 @ 0xf8000003 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ rsbeq r8, fp, r4, lsl #2 │ │ │ │ - subseq r7, r0, r8, lsr r9 │ │ │ │ + subseq r7, r0, r8, lsr #18 │ │ │ │ andeq r0, r0, r4, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3202cc │ │ │ │ ldr r2, [pc, #64] @ 3202d0 │ │ │ │ ldr r1, [pc, #64] @ 3202d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31eb68 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 31eb68 │ │ │ │ - rsbeq r8, r2, r8, lsl #13 │ │ │ │ - subseq r7, r0, ip, asr r8 │ │ │ │ - subseq r7, r0, r8, ror r8 │ │ │ │ + rsbeq r8, r2, r8, ror r6 │ │ │ │ + subseq r7, r0, ip, asr #16 │ │ │ │ + subseq r7, r0, r8, ror #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 320338 │ │ │ │ ldr r2, [pc, #72] @ 32033c │ │ │ │ ldr r1, [pc, #72] @ 320340 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 31f3b4 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 31f3b4 │ │ │ │ ldr r0, [r4, #2448] @ 0x990 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584fc4 │ │ │ │ - rsbeq r8, r2, r4, lsr #12 │ │ │ │ - ldrsheq r7, [r0], #-120 @ 0xffffff88 │ │ │ │ - subseq r7, r0, r4, lsl r8 │ │ │ │ + b 584fb4 │ │ │ │ + rsbeq r8, r2, r4, lsl r6 │ │ │ │ + subseq r7, r0, r8, ror #15 │ │ │ │ + subseq r7, r0, r4, lsl #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3203fc │ │ │ │ ldr r2, [pc, #160] @ 320400 │ │ │ │ ldr r1, [pc, #160] @ 320404 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #128] @ 320408 │ │ │ │ ldr r5, [pc, #128] @ 32040c │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 320410 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -327183,38 +327183,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #2448 @ 0x990 │ │ │ │ ldr r0, [pc, #100] @ 320414 │ │ │ │ add r3, r6, #8 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ca68 │ │ │ │ + bl 58ca58 │ │ │ │ ldr r1, [pc, #80] @ 320418 │ │ │ │ add r3, r6, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 58ca68 │ │ │ │ + bl 58ca58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strheq r8, [r2], #-88 @ 0xffffffa8 @ │ │ │ │ - subseq r7, r0, r8, lsl #15 │ │ │ │ - subseq r7, r0, r4, lsr #15 │ │ │ │ + rsbeq r8, r2, r8, lsr #11 │ │ │ │ + subseq r7, r0, r8, ror r7 │ │ │ │ + @ instruction: 0x00507794 │ │ │ │ rsbeq fp, lr, r0, ror r0 │ │ │ │ - subseq r7, r0, ip, lsl #13 │ │ │ │ - subseq r7, r0, r4, lsl r7 │ │ │ │ + subseq r7, r0, ip, ror r6 │ │ │ │ + subseq r7, r0, r4, lsl #14 │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ - ldrsheq r7, [r0], #-100 @ 0xffffff9c │ │ │ │ + subseq r7, r0, r4, ror #13 │ │ │ │ │ │ │ │ 0032041c : │ │ │ │ sub r0, r0, #8192 @ 0x2000 │ │ │ │ ldrb r0, [r0, #-466] @ 0xfffffe2e │ │ │ │ lsr r0, r0, #6 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ @@ -327231,16 +327231,16 @@ │ │ │ │ orr r3, r3, ip │ │ │ │ str r3, [r0, #8] │ │ │ │ ands r1, r3, r1 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ beq 320478 │ │ │ │ mov r1, #1 │ │ │ │ - b 584cbc │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ + b 584cac │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ │ │ │ │ 00320480 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -327408,15 +327408,15 @@ │ │ │ │ and r3, r3, r2, lsl #10 │ │ │ │ orr r3, r3, ip │ │ │ │ ands r1, r3, r1 │ │ │ │ str r3, [r0, #8] │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ ldr r0, [r0, #464] @ 0x1d0 │ │ │ │ movne r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -327444,15 +327444,15 @@ │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r1, [r0, #16] │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ str r1, [r0, #112] @ 0x70 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ ldr r0, [r2, #464] @ 0x1d0 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ andeq r8, r0, r8, lsl #17 │ │ │ │ cdple 14, 10, cr11, cr13, cr15, {7} │ │ │ │ │ │ │ │ 003207c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -327811,24 +327811,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #12 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq sl, lr, r4, lsl ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, lr, r8, lsr #23 │ │ │ │ rsbeq sl, lr, r0, asr fp │ │ │ │ - rsbeq r8, r2, ip, rrx │ │ │ │ - rsbeq r8, r2, r4, asr r0 │ │ │ │ - @ instruction: 0x0062809c │ │ │ │ - subeq ip, pc, r8, asr r5 @ │ │ │ │ + rsbeq r8, r2, ip, asr r0 │ │ │ │ + rsbeq r8, r2, r4, asr #32 │ │ │ │ + rsbeq r8, r2, ip, lsl #1 │ │ │ │ + subeq ip, pc, r8, asr #10 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ strdeq pc, [r3], -pc @ │ │ │ │ andeq r0, r0, r2, lsl #16 │ │ │ │ - strheq r7, [r2], #-204 @ 0xffffff34 @ │ │ │ │ - subeq r6, pc, r4, lsr #9 │ │ │ │ - strheq r6, [pc], #-72 @ │ │ │ │ + rsbeq r7, r2, ip, lsr #25 │ │ │ │ + @ instruction: 0x004f6494 │ │ │ │ + subeq r6, pc, r8, lsr #9 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ │ │ │ │ 00320d98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -328027,16 +328027,16 @@ │ │ │ │ ldr r4, [r6, #92] @ 0x5c │ │ │ │ lsr r4, r4, r5 │ │ │ │ b 320e24 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, lr, r0, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq sl, [lr], #-92 @ 0xffffffa4 @ │ │ │ │ - rsbeq r7, r2, r6, lsr #22 │ │ │ │ - rsbeq r7, r2, fp, lsr #22 │ │ │ │ + rsbeq r7, r2, r6, lsl fp │ │ │ │ + rsbeq r7, r2, fp, lsl fp │ │ │ │ strdeq r7, [r0], -r0 │ │ │ │ andeq ip, r2, #1036288 @ 0xfd000 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ @ instruction: 0xf000f000 │ │ │ │ │ │ │ │ 003210e0 : │ │ │ │ @@ -328080,27 +328080,27 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ mov r0, r1 │ │ │ │ str r0, [r3, #464] @ 0x1d0 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, r4 │ │ │ │ bl 320754 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3211b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r7, fp, r0, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #376] @ 321348 │ │ │ │ ldr r2, [pc, #376] @ 32134c │ │ │ │ @@ -328109,15 +328109,15 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r5, #100] @ 0x64 │ │ │ │ mov r7, #1 │ │ │ │ strb r7, [r3, #61] @ 0x3d │ │ │ │ mov r4, r0 │ │ │ │ bl 354b6c │ │ │ │ add r6, r4, #16384 @ 0x4000 │ │ │ │ add r9, r4, #2080 @ 0x820 │ │ │ │ @@ -328149,28 +328149,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #188] @ 32135c │ │ │ │ add r5, r4, #1904 @ 0x770 │ │ │ │ add r5, r5, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #65536 @ 0x10000 │ │ │ │ mov r9, #0 │ │ │ │ add r2, r6, #100 @ 0x64 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529e8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, #0 │ │ │ │ @@ -328185,32 +328185,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #180 @ 0xb4 │ │ │ │ mov r0, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ - rsbeq r7, r2, ip, lsr r8 │ │ │ │ + rsbeq r7, r2, ip, lsr #16 │ │ │ │ + subseq r6, r0, ip, lsl #24 │ │ │ │ subseq r6, r0, ip, lsl ip │ │ │ │ - subseq r6, r0, ip, lsr #24 │ │ │ │ rsbeq r7, fp, r4, ror #3 │ │ │ │ - ldrheq r6, [r0], #-176 @ 0xffffff50 │ │ │ │ - @ instruction: 0x00506b90 │ │ │ │ - rsbeq r7, r2, ip, lsl #14 │ │ │ │ - subseq r6, r0, r0, asr #22 │ │ │ │ - subseq r6, r0, ip, ror #21 │ │ │ │ + subseq r6, r0, r0, lsr #23 │ │ │ │ + subseq r6, r0, r0, lsl #23 │ │ │ │ + strdeq r7, [r2], #-108 @ 0xffffff94 @ │ │ │ │ + subseq r6, r0, r0, lsr fp │ │ │ │ + ldrsbeq r6, [r0], #-172 @ 0xffffff54 │ │ │ │ cmp r2, #32768 @ 0x8000 │ │ │ │ sbcs r1, r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxcs lr │ │ │ │ lsr r1, r2, #14 │ │ │ │ orr r1, r1, r3, lsl #18 │ │ │ │ @@ -328256,25 +328256,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #180] @ 3214e4 │ │ │ │ ldr r1, [pc, #180] @ 3214e8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #160] @ 3214ec │ │ │ │ ldr r1, [pc, #160] @ 3214f0 │ │ │ │ add r5, r5, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #128] @ 3214f4 │ │ │ │ ldr r3, [pc, #128] @ 3214f8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #120] @ 3214fc │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -328295,26 +328295,26 @@ │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58283c │ │ │ │ - strdeq r7, [r2], #-92 @ 0xffffffa4 @ │ │ │ │ - subeq r7, lr, r8, ror #15 │ │ │ │ - subseq r3, r6, r8, lsl #5 │ │ │ │ - subeq r3, pc, r8, lsl r5 @ │ │ │ │ - subeq sp, lr, r8, lsl r4 │ │ │ │ + b 58282c │ │ │ │ + rsbeq r7, r2, ip, ror #11 │ │ │ │ + ldrdeq r7, [lr], #-120 @ 0xffffff88 │ │ │ │ + subseq r3, r6, r8, ror r2 │ │ │ │ + subeq r3, pc, r8, lsl #10 │ │ │ │ + subeq sp, lr, r8, lsl #8 │ │ │ │ @ instruction: 0xfffffd3c │ │ │ │ andeq r0, r0, r4, lsr r1 │ │ │ │ @ instruction: 0xff001760 │ │ │ │ andeq r0, r0, r9, lsl #24 │ │ │ │ @ instruction: 0x006b6f98 │ │ │ │ - ldrheq r6, [r0], #-152 @ 0xffffff68 │ │ │ │ + subseq r6, r0, r8, lsr #19 │ │ │ │ andeq r0, r0, r4, lsl #1 │ │ │ │ cmp r2, #4 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcs r0, #0 │ │ │ │ bcs 321540 │ │ │ │ ldr r3, [sp] │ │ │ │ lsl r2, r2, #3 │ │ │ │ @@ -328337,69 +328337,69 @@ │ │ │ │ ldr r1, [pc, #64] @ 3215b0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 320754 │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 320754 │ │ │ │ - rsbeq r7, r2, r8, lsr #9 │ │ │ │ - subseq r6, r0, r8, lsl #17 │ │ │ │ - @ instruction: 0x0050689c │ │ │ │ + @ instruction: 0x00627498 │ │ │ │ + subseq r6, r0, r8, ror r8 │ │ │ │ + subseq r6, r0, ip, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 321618 │ │ │ │ ldr r2, [pc, #76] @ 32161c │ │ │ │ ldr r1, [pc, #76] @ 321620 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2080 @ 0x820 │ │ │ │ bl 321150 │ │ │ │ add r0, r4, #10752 @ 0x2a00 │ │ │ │ add r0, r0, #28 │ │ │ │ bl 321150 │ │ │ │ add r4, r4, #16384 @ 0x4000 │ │ │ │ ldr r0, [r4, #3096] @ 0xc18 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 584fc4 │ │ │ │ - rsbeq r7, r2, r4, asr #8 │ │ │ │ - subseq r6, r0, r4, lsr #16 │ │ │ │ - subseq r6, r0, r8, lsr r8 │ │ │ │ + b 584fb4 │ │ │ │ + rsbeq r7, r2, r4, lsr r4 │ │ │ │ + subseq r6, r0, r4, lsl r8 │ │ │ │ + subseq r6, r0, r8, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #160] @ 3216dc │ │ │ │ ldr r2, [pc, #160] @ 3216e0 │ │ │ │ ldr r1, [pc, #160] @ 3216e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #43 @ 0x2b │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #128] @ 3216e8 │ │ │ │ ldr r5, [pc, #128] @ 3216ec │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r1, [pc, #120] @ 3216f0 │ │ │ │ add r5, pc, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ @@ -328407,38 +328407,38 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r6, r0, #19456 @ 0x4c00 │ │ │ │ ldr r0, [pc, #100] @ 3216f4 │ │ │ │ add r3, r6, #32 │ │ │ │ ldr r7, [r7, r0] │ │ │ │ str r7, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 58ca68 │ │ │ │ + bl 58ca58 │ │ │ │ ldr r1, [pc, #80] @ 3216f8 │ │ │ │ add r3, r6, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 58ca68 │ │ │ │ + bl 58ca58 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - ldrdeq r7, [r2], #-52 @ 0xffffffcc @ │ │ │ │ - ldrheq r6, [r0], #-112 @ 0xffffff90 │ │ │ │ - subseq r6, r0, r4, asr #15 │ │ │ │ + rsbeq r7, r2, r4, asr #7 │ │ │ │ + subseq r6, r0, r0, lsr #15 │ │ │ │ + ldrheq r6, [r0], #-116 @ 0xffffff8c │ │ │ │ @ instruction: 0x006e9d90 │ │ │ │ - subseq r6, r0, ip, lsr #7 │ │ │ │ - subseq r6, r0, r4, lsr r4 │ │ │ │ + @ instruction: 0x0050639c │ │ │ │ + subseq r6, r0, r4, lsr #8 │ │ │ │ andeq r4, r0, r8, lsr r7 │ │ │ │ - subseq r6, r0, r4, lsl r4 │ │ │ │ + subseq r6, r0, r4, lsl #8 │ │ │ │ andeq r0, r0, r0 │ │ │ │ ldr ip, [r1, #76] @ 0x4c │ │ │ │ push {r4, r5, lr} │ │ │ │ cmp ip, #0 │ │ │ │ beq 321760 │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ ldr lr, [pc, #448] @ 3218dc │ │ │ │ @@ -328551,16 +328551,16 @@ │ │ │ │ bne 321744 │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #276] @ 0x114 │ │ │ │ b 321748 │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ str ip, [r3, #260] @ 0x104 │ │ │ │ b 321748 │ │ │ │ - rsbeq r7, r2, r0, asr #6 │ │ │ │ - rsbeq r7, r2, r5, lsl #6 │ │ │ │ + rsbeq r7, r2, r0, lsr r3 │ │ │ │ + strdeq r7, [r2], #-37 @ 0xffffffdb @ │ │ │ │ cmp r2, #13 │ │ │ │ beq 32191c │ │ │ │ cmp r2, #15 │ │ │ │ beq 321908 │ │ │ │ ldr r0, [pc, #80] @ 32194c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -328702,22 +328702,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 321c30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 321ad8 │ │ │ │ ldr r3, [pc, #208] @ 321c34 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 321abc │ │ │ │ ldr r3, [pc, #176] @ 321c28 │ │ │ │ @@ -328733,50 +328733,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 321c38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 321abc │ │ │ │ ldr r0, [pc, #92] @ 321c3c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 321ad8 │ │ │ │ ldr r0, [pc, #76] @ 321c40 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 321abc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq r9, [lr], #-156 @ 0xffffff64 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, lr, r0, ror #19 │ │ │ │ @ instruction: 0x000041b7 │ │ │ │ @ instruction: 0x006e9998 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x000041be │ │ │ │ @ instruction: 0x000041bd │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, r0, r4, asr #6 │ │ │ │ + subseq r6, r0, r4, lsr r3 │ │ │ │ andeq r1, r0, r0, lsr #23 │ │ │ │ - subseq r6, r0, ip, asr r3 │ │ │ │ - subseq r6, r0, r4, lsl #6 │ │ │ │ - subseq r6, r0, r0, lsl #7 │ │ │ │ + subseq r6, r0, ip, asr #6 │ │ │ │ + ldrsheq r6, [r0], #-36 @ 0xffffffdc │ │ │ │ + subseq r6, r0, r0, ror r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #8192 @ 0x2000 │ │ │ │ ldrb r3, [r5, #1480] @ 0x5c8 │ │ │ │ ldr r4, [r5, #1488] @ 0x5d0 │ │ │ │ @@ -328906,15 +328906,15 @@ │ │ │ │ lsl r1, fp, #3 │ │ │ │ beq 321da8 │ │ │ │ ldr r1, [r3, r1] │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r1, r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ add r0, r3, #8 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ b 321da8 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ beq 321dd4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldrh r7, [r2, #200] @ 0xc8 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ @@ -328931,17 +328931,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 321ed0 │ │ │ │ ldr r0, [pc, #24] @ 321ed4 │ │ │ │ ldr r2, [pc, #24] @ 321ed8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrdeq r6, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - ldrsheq r6, [r0], #-4 │ │ │ │ - subseq r6, r0, r0, lsl #2 │ │ │ │ + rsbeq r6, r2, r8, asr #31 │ │ │ │ + subseq r6, r0, r4, ror #1 │ │ │ │ + ldrsheq r6, [r0], #-0 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [r1] │ │ │ │ ldrh r3, [r0, #6] │ │ │ │ @@ -329000,15 +329000,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 32215c │ │ │ │ ldr r0, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7df6dc │ │ │ │ + b 7df6cc │ │ │ │ ldr r3, [pc, #428] @ 322198 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 321f6c │ │ │ │ ldr r3, [pc, #412] @ 32219c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -329026,26 +329026,26 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 3221a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 321f6c │ │ │ │ ldr r3, [pc, #292] @ 3221a8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 321f48 │ │ │ │ ldr r3, [pc, #260] @ 32219c │ │ │ │ @@ -329065,43 +329065,43 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r9, fp} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3221ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 321f48 │ │ │ │ ldr r0, [pc, #140] @ 3221b0 │ │ │ │ stm sp, {r3, r8} │ │ │ │ mov r2, r9 │ │ │ │ mov r3, fp │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r8, [r4, #12] │ │ │ │ b 321f48 │ │ │ │ ldr r0, [pc, #108] @ 3221b4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 321f6c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3221b8 │ │ │ │ ldr r1, [pc, #80] @ 3221bc │ │ │ │ ldr r0, [pc, #80] @ 3221c0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -329113,22 +329113,22 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, lr, r8, ror #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r9, lr, r4, asr #8 │ │ │ │ andeq r2, r0, r0, ror #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r6, r0, r8, lsr r0 │ │ │ │ + subseq r6, r0, r8, lsr #32 │ │ │ │ andeq r2, r0, r4, ror #27 │ │ │ │ - ldrsheq r5, [r0], #-224 @ 0xffffff20 │ │ │ │ - subseq r5, r0, r8, lsr #30 │ │ │ │ - subseq r5, r0, r8, lsr #31 │ │ │ │ - rsbeq r6, r2, r8, lsr #26 │ │ │ │ - subseq r5, r0, r4, asr #28 │ │ │ │ - subseq r5, r0, ip, ror #28 │ │ │ │ + subseq r5, r0, r0, ror #29 │ │ │ │ + subseq r5, r0, r8, lsl pc │ │ │ │ + @ instruction: 0x00505f98 │ │ │ │ + rsbeq r6, r2, r8, lsl sp │ │ │ │ + subseq r5, r0, r4, lsr lr │ │ │ │ + subseq r5, r0, ip, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r1, [pc, #1044] @ 3225f0 │ │ │ │ ldr r2, [pc, #1044] @ 3225f4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -329224,24 +329224,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 32260c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3222c8 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 322518 │ │ │ │ ldr r2, [pc, #624] @ 322610 │ │ │ │ ldr r3, [pc, #592] @ 3225f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -329282,27 +329282,27 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r7, [sp, #32] │ │ │ │ str r7, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 322618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3222bc │ │ │ │ ldr r3, [pc, #404] @ 32261c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322214 │ │ │ │ ldr r3, [pc, #360] @ 322604 │ │ │ │ @@ -329320,27 +329320,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 322620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 322218 │ │ │ │ ldr r0, [pc, #280] @ 322624 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3222bc │ │ │ │ ldr r3, [pc, #264] @ 322628 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 322398 │ │ │ │ ldr r3, [pc, #208] @ 322604 │ │ │ │ @@ -329355,67 +329355,67 @@ │ │ │ │ beq 3225b4 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 32262c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 322398 │ │ │ │ ldr r0, [pc, #156] @ 322630 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3222c8 │ │ │ │ ldr r0, [pc, #140] @ 322634 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 322218 │ │ │ │ ldr r2, [pc, #124] @ 322638 │ │ │ │ ldr r3, [pc, #52] @ 3225f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3225ec │ │ │ │ ldr r0, [pc, #92] @ 32263c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r9, lr, r0, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, lr, r0, lsl #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsr #30 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x00505e9c │ │ │ │ + subseq r5, r0, ip, lsl #29 │ │ │ │ rsbeq r9, lr, ip, asr r0 │ │ │ │ andeq r4, r0, ip, lsl r2 │ │ │ │ - subseq r5, r0, ip, lsl #28 │ │ │ │ + ldrsheq r5, [r0], #-220 @ 0xffffff24 │ │ │ │ andeq r1, r0, r0, lsl #23 │ │ │ │ - subseq r5, r0, ip, lsr ip │ │ │ │ - ldrheq r5, [r0], #-216 @ 0xffffff28 │ │ │ │ + subseq r5, r0, ip, lsr #24 │ │ │ │ + subseq r5, r0, r8, lsr #27 │ │ │ │ andeq r1, r0, r8, lsr #17 │ │ │ │ - subseq r5, r0, r8, lsl #24 │ │ │ │ - subseq r5, r0, r0, asr #25 │ │ │ │ - ldrheq r5, [r0], #-188 @ 0xffffff44 │ │ │ │ + ldrsheq r5, [r0], #-184 @ 0xffffff48 │ │ │ │ + ldrheq r5, [r0], #-192 @ 0xffffff40 │ │ │ │ + subseq r5, r0, ip, lsr #23 │ │ │ │ rsbeq r8, lr, r0, asr #28 │ │ │ │ - ldrsheq r5, [r0], #-188 @ 0xffffff44 │ │ │ │ + subseq r5, r0, ip, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #652] @ 3228e4 │ │ │ │ ldr ip, [pc, #652] @ 3228e8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -329487,22 +329487,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r6, r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 322904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ add r5, r4, #8192 @ 0x2000 │ │ │ │ add r3, r4, #4096 @ 0x1000 │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3226b4 │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -329526,22 +329526,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 32290c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [pc, #208] @ 322910 │ │ │ │ ldr r3, [pc, #164] @ 3228e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -329559,15 +329559,15 @@ │ │ │ │ ldr r3, [r3, #2104] @ 0x838 │ │ │ │ ldr fp, [r5, #1496] @ 0x5d8 │ │ │ │ cmp fp, r3 │ │ │ │ bne 3226b4 │ │ │ │ b 3227c0 │ │ │ │ ldr r0, [pc, #120] @ 322914 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32279c │ │ │ │ ldr r2, [pc, #108] @ 322918 │ │ │ │ ldr r3, [pc, #56] @ 3228e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -329575,57 +329575,57 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 3228e0 │ │ │ │ ldr r0, [pc, #76] @ 32291c │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, lr, r4, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, lr, ip, lsl #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r8, lr, r8, lsr sp │ │ │ │ andeq r4, r0, ip, ror #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, r0, r4, ror #22 │ │ │ │ + subseq r5, r0, r4, asr fp │ │ │ │ andeq r1, r0, r8, lsr #24 │ │ │ │ - subseq r5, r0, r4, asr #22 │ │ │ │ + subseq r5, r0, r4, lsr fp │ │ │ │ strheq r8, [lr], #-188 @ 0xffffff44 @ │ │ │ │ - subseq r5, r0, r4, lsr #21 │ │ │ │ + @ instruction: 0x00505a94 │ │ │ │ rsbeq r8, lr, r0, asr fp │ │ │ │ - ldrsbeq r5, [r0], #-172 @ 0xffffff54 │ │ │ │ + subseq r5, r0, ip, asr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 32294c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r5, fp, r0, ror #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ add r3, r1, #20480 @ 0x5000 │ │ │ │ ldrh r6, [r0, #4] │ │ │ │ ldr r3, [r3, #3044] @ 0xbe4 │ │ │ │ mov r7, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ str r7, [r3, r6, lsl #2] │ │ │ │ ldr r0, [r0, #48] @ 0x30 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldrb r3, [r4, #64] @ 0x40 │ │ │ │ cmp r3, r7 │ │ │ │ bne 3229c8 │ │ │ │ ldr r0, [r4, #68] @ 0x44 │ │ │ │ bl 1e136c │ │ │ │ ldrh r3, [r4, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -329649,20 +329649,20 @@ │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp, #4] │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 543538 │ │ │ │ + bl 54352c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7e0dcc │ │ │ │ + bl 7e0dbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c0280 │ │ │ │ + bl 7c0270 │ │ │ │ b 322994 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 1e136c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ @@ -329823,21 +329823,21 @@ │ │ │ │ add r6, r0, #60 @ 0x3c │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #6] │ │ │ │ - bl 7c03b4 │ │ │ │ + bl 7c03a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 322d1c │ │ │ │ ldr r1, [pc, #104] @ 322d38 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7e0dcc │ │ │ │ + bl 7e0dbc │ │ │ │ lsl r2, r5, #19 │ │ │ │ add r2, r2, #262144 @ 0x40000 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ @@ -329845,15 +329845,15 @@ │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 543308 │ │ │ │ + bl 5432fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -329866,36 +329866,36 @@ │ │ │ │ add r6, r0, #52 @ 0x34 │ │ │ │ mov r3, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r7, [r3] │ │ │ │ ldrh r5, [r3, #4] │ │ │ │ - bl 7c03b4 │ │ │ │ + bl 7c03a4 │ │ │ │ cmp r0, #0 │ │ │ │ blt 322dc4 │ │ │ │ ldr r1, [pc, #100] @ 322de0 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7e0dcc │ │ │ │ + bl 7e0dbc │ │ │ │ lsl r2, r5, #19 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #4 │ │ │ │ mov r8, #0 │ │ │ │ mov r9, #0 │ │ │ │ lsr r2, r2, #16 │ │ │ │ add r0, r7, #1904 @ 0x770 │ │ │ │ add r0, r0, #8 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ mov r3, r4 │ │ │ │ str r6, [sp, #16] │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 543308 │ │ │ │ + bl 5432fc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -329909,15 +329909,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6459ac │ │ │ │ + bl 64599c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -329932,15 +329932,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r2, [r4, #40] @ 0x28 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6459ac │ │ │ │ + bl 64599c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -329953,15 +329953,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6459ac │ │ │ │ + bl 64599c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -329979,15 +329979,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #36] @ 0x24 │ │ │ │ str r2, [r4, #28] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6459ac │ │ │ │ + bl 64599c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -330000,15 +330000,15 @@ │ │ │ │ ldr r0, [r0, #20] │ │ │ │ mvn r3, #124 @ 0x7c │ │ │ │ cmp r0, #0 │ │ │ │ str r3, [r4, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ - bl 6459ac │ │ │ │ + bl 64599c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #20] │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -330062,15 +330062,15 @@ │ │ │ │ bne 3230c4 │ │ │ │ ldr r1, [pc, #264] @ 323170 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 645a80 │ │ │ │ + bl 645a70 │ │ │ │ ldr r2, [pc, #240] @ 323174 │ │ │ │ ldr r3, [pc, #216] @ 323160 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -330104,41 +330104,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 323184 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 323060 │ │ │ │ ldr r0, [pc, #60] @ 323188 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 323060 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, lr, r0, asr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, lr, ip, lsr #8 │ │ │ │ strdeq r8, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xffffff24 │ │ │ │ rsbeq r8, lr, r8, ror r3 │ │ │ │ andeq r3, r0, r0, lsr ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, r0, r0, lsr #5 │ │ │ │ - ldrheq r5, [r0], #-40 @ 0xffffffd8 │ │ │ │ + @ instruction: 0x00505290 │ │ │ │ + subseq r5, r0, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -330170,15 +330170,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 3231e4 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7de98c │ │ │ │ + b 7de97c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 323214 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ pop {r4, lr} │ │ │ │ b 322fa0 │ │ │ │ @@ -330200,15 +330200,15 @@ │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r8, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r5, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ mov r3, #0 │ │ │ │ - bl 6442cc │ │ │ │ + bl 6442bc │ │ │ │ add r8, r8, #12288 @ 0x3000 │ │ │ │ ldrb r1, [r8, #202] @ 0xca │ │ │ │ ldr fp, [pc, #516] @ 3234b8 │ │ │ │ lsl r5, r5, r1 │ │ │ │ lsl r4, r4, r1 │ │ │ │ add r1, sp, #56 @ 0x38 │ │ │ │ mov r6, #0 │ │ │ │ @@ -330242,15 +330242,15 @@ │ │ │ │ mov r3, r7 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ str sl, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 6da5a8 │ │ │ │ + bl 6da598 │ │ │ │ subs r3, r0, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ blt 323430 │ │ │ │ ldr r3, [pc, #348] @ 3234bc │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -330278,30 +330278,30 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #64] @ 0x40 │ │ │ │ str sl, [sp, #68] @ 0x44 │ │ │ │ str sl, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3234cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #132] @ 0x84 │ │ │ │ tst r3, r2 │ │ │ │ bne 3232fc │ │ │ │ mov r0, #1 │ │ │ │ b 323434 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -330329,27 +330329,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 3234d4 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r7 │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3232ec │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, lr, r0, lsl #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, lr, r4, lsr r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r5, r0, r4, lsl r0 │ │ │ │ + subseq r5, r0, r4 │ │ │ │ rsbeq r7, lr, r0, asr #31 │ │ │ │ - subseq r4, r0, r8, ror #31 │ │ │ │ + ldrsbeq r4, [r0], #-248 @ 0xffffff08 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #20 │ │ │ │ ldr ip, [sp, #24] │ │ │ │ ldr lr, [pc, #188] @ 3235b4 │ │ │ │ @@ -330391,27 +330391,27 @@ │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, ip} │ │ │ │ ldr r2, [pc, #60] @ 3235d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r0, sp, #8 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ mov r0, #6 │ │ │ │ b 323534 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, lr, r0, lsl #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, r7, lsl #5 │ │ │ │ rsbeq r7, lr, r0, asr #29 │ │ │ │ - rsbeq r5, r2, r0, lsl r9 │ │ │ │ - subseq r4, r0, ip, asr #30 │ │ │ │ - subseq r4, r0, r4, lsr #20 │ │ │ │ + rsbeq r5, r2, r0, lsl #18 │ │ │ │ + subseq r4, r0, ip, lsr pc │ │ │ │ + subseq r4, r0, r4, lsl sl │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ ldr r2, [pc, #648] @ 323878 │ │ │ │ @@ -330491,15 +330491,15 @@ │ │ │ │ asr r5, r6, #31 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 64566c │ │ │ │ + bl 64565c │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #52] @ 0x34 │ │ │ │ adds r3, r3, r6 │ │ │ │ adc r5, r5, r2 │ │ │ │ ldr r2, [pc, #332] @ 323894 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #300] @ 32387c │ │ │ │ @@ -330542,35 +330542,35 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3238a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32367c │ │ │ │ ldr r0, [pc, #108] @ 3238a8 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r7, r9} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32367c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 3238ac │ │ │ │ ldr r1, [pc, #80] @ 3238b0 │ │ │ │ ldr r0, [pc, #80] @ 3238b4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 3238b8 │ │ │ │ @@ -330585,19 +330585,19 @@ │ │ │ │ rsbeq r7, lr, r0, asr #26 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ @ instruction: 0xfffffec4 │ │ │ │ strheq r7, [lr], #-192 @ 0xffffff40 @ │ │ │ │ andeq r1, r0, r0, lsr r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r4, [r0], #-204 @ 0xffffff34 │ │ │ │ - ldrsheq r4, [r0], #-192 @ 0xffffff40 │ │ │ │ - rsbeq r5, r2, r4, lsr r6 │ │ │ │ - subseq r4, r0, ip, asr #14 │ │ │ │ - subseq r0, r7, r8, asr pc │ │ │ │ + subseq r4, r0, ip, lsr #25 │ │ │ │ + subseq r4, r0, r0, ror #25 │ │ │ │ + rsbeq r5, r2, r4, lsr #12 │ │ │ │ + subseq r4, r0, ip, lsr r7 │ │ │ │ + subseq r0, r7, r8, asr #30 │ │ │ │ andeq r1, r0, fp, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ @@ -330631,15 +330631,15 @@ │ │ │ │ cmp r3, ip │ │ │ │ bne 323918 │ │ │ │ ldr r0, [r4, #12] │ │ │ │ ldr r3, [r4, #8] │ │ │ │ blx r3 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7de98c │ │ │ │ + b 7de97c │ │ │ │ ldr r2, [r4, #32] │ │ │ │ cmp r2, #0 │ │ │ │ beq 323948 │ │ │ │ add ip, r2, #12288 @ 0x3000 │ │ │ │ ldrb r3, [ip, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3239e0 │ │ │ │ @@ -330688,25 +330688,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 323b04 │ │ │ │ ldr r1, [pc, #212] @ 323b08 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #192] @ 323b0c │ │ │ │ ldr r1, [pc, #192] @ 323b10 │ │ │ │ add r5, r5, #100 @ 0x64 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #160] @ 323b14 │ │ │ │ ldr r1, [pc, #160] @ 323b18 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #156] @ 323b1c │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -330725,35 +330725,35 @@ │ │ │ │ orr r3, r3, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #41 @ 0x29 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #76] @ 323b2c │ │ │ │ ldr r1, [pc, #76] @ 323b30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58283c │ │ │ │ - rsbeq r5, r2, r8, ror r4 │ │ │ │ - subeq r5, lr, r8, ror #3 │ │ │ │ - subseq r0, r6, r8, lsl #25 │ │ │ │ - subeq r0, pc, r8, lsl pc @ │ │ │ │ - subeq sl, lr, r8, lsl lr │ │ │ │ + b 58282c │ │ │ │ + rsbeq r5, r2, r8, ror #8 │ │ │ │ + ldrdeq r5, [lr], #-24 @ 0xffffffe8 │ │ │ │ + subseq r0, r6, r8, ror ip │ │ │ │ + subeq r0, pc, r8, lsl #30 │ │ │ │ + subeq sl, lr, r8, lsl #28 │ │ │ │ andeq r5, r0, r0, lsl #16 │ │ │ │ andeq r5, r0, r4, lsr #27 │ │ │ │ @ instruction: 0xfffff0a4 │ │ │ │ andeq r5, r0, r8, lsl #18 │ │ │ │ - subseq r4, r0, ip, lsr #21 │ │ │ │ + @ instruction: 0x00504a9c │ │ │ │ rsbeq r4, sp, r4, asr fp │ │ │ │ rsbeq r4, fp, r4, lsr sl │ │ │ │ andeq r5, r0, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -330773,23 +330773,23 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #136] @ 323c10 │ │ │ │ ldr r3, [pc, #136] @ 323c14 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [sp, #32] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, r6 │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb ip, [r0, #2266] @ 0x8da │ │ │ │ mov r0, r4 │ │ │ │ strb ip, [sp, #11] │ │ │ │ - bl 7ab708 │ │ │ │ + bl 7ab6f8 │ │ │ │ ldr r2, [pc, #88] @ 323c18 │ │ │ │ ldr r3, [pc, #68] @ 323c08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -330800,19 +330800,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r5, r2, r0, asr #6 │ │ │ │ + rsbeq r5, r2, r0, lsr r3 │ │ │ │ @ instruction: 0x006e7898 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrdeq r6, [pc], #-72 @ │ │ │ │ - subseq r4, r0, ip, lsr #8 │ │ │ │ + subeq r6, pc, r8, asr #9 │ │ │ │ + subseq r4, r0, ip, lsl r4 │ │ │ │ andeq r2, r0, r9, lsl #7 │ │ │ │ rsbeq r7, lr, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #132] @ 323cb8 │ │ │ │ @@ -330827,15 +330827,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ add r2, r3, #12288 @ 0x3000 │ │ │ │ beq 323c98 │ │ │ │ ldrb r4, [r2, #202] @ 0xca │ │ │ │ ldr sl, [r9, #1500] @ 0x5dc │ │ │ │ lsl r4, r8, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ cmp sl, #0 │ │ │ │ beq 323c94 │ │ │ │ cmp sl, r0 │ │ │ │ movcs r3, #0 │ │ │ │ movcc r3, #1 │ │ │ │ cmp r4, r6 │ │ │ │ orrhi r3, r3, #1 │ │ │ │ @@ -330861,48 +330861,48 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ mov r2, #1856 @ 0x740 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - strheq r5, [r2], #-28 @ 0xffffffe4 @ │ │ │ │ - ldrsbeq r4, [r0], #-36 @ 0xffffffdc │ │ │ │ + rsbeq r5, r2, ip, lsr #3 │ │ │ │ + subseq r4, r0, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 323d34 │ │ │ │ ldr r1, [pc, #32] @ 323d38 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r5, r2, ip, ror r1 │ │ │ │ - subeq r9, pc, r0, lsr #3 │ │ │ │ + rsbeq r5, r2, ip, ror #2 │ │ │ │ + @ instruction: 0x004f9190 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #32] @ 323d74 │ │ │ │ ldr r1, [pc, #32] @ 323d78 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #264 @ 0x108 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - rsbeq r5, r2, ip, lsr r1 │ │ │ │ - subeq r9, pc, r0, ror #2 │ │ │ │ + rsbeq r5, r2, ip, lsr #2 │ │ │ │ + subeq r9, pc, r0, asr r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #252] @ 323e90 │ │ │ │ ldr r3, [pc, #252] @ 323e94 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -330967,17 +330967,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #324 @ 0x144 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r7, lr, r8, ror #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r7, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - rsbeq r5, r2, ip, lsl r0 │ │ │ │ - subseq r4, r0, r4, lsr r1 │ │ │ │ - ldrheq r4, [r0], #-124 @ 0xffffff84 │ │ │ │ + rsbeq r5, r2, ip │ │ │ │ + subseq r4, r0, r4, lsr #2 │ │ │ │ + subseq r4, r0, ip, lsr #15 │ │ │ │ andeq r1, r0, pc, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #8 │ │ │ │ subs r4, r2, #0 │ │ │ │ @@ -331147,15 +331147,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - rsbeq r4, r2, lr, ror #19 │ │ │ │ + ldrdeq r4, [r2], #-158 @ 0xffffff62 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #920] @ 324528 │ │ │ │ @@ -331232,15 +331232,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3244b8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7de98c │ │ │ │ + b 7de97c │ │ │ │ cmp r2, #14 │ │ │ │ beq 3242e0 │ │ │ │ ldr r2, [r7, #280] @ 0x118 │ │ │ │ add r1, r1, #80 @ 0x50 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 32423c │ │ │ │ b 324274 │ │ │ │ @@ -331262,15 +331262,15 @@ │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ mov r3, #0 │ │ │ │ lsl r1, r1, ip │ │ │ │ lsl r2, r2, ip │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 64566c │ │ │ │ + bl 64565c │ │ │ │ ldr r2, [pc, #508] @ 324540 │ │ │ │ ldr r3, [pc, #484] @ 32452c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -331341,29 +331341,29 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r9} │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 324550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 324300 │ │ │ │ ldr r0, [pc, #172] @ 324554 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r5, #16] │ │ │ │ b 324300 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #148] @ 324558 │ │ │ │ ldr r1, [pc, #148] @ 32455c │ │ │ │ ldr r0, [pc, #148] @ 324560 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -331396,27 +331396,27 @@ │ │ │ │ rsbeq r7, lr, r4, ror #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r8, ror r2 │ │ │ │ strheq r7, [lr], #-8 @ │ │ │ │ andeq r4, r0, ip, lsr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r4, r0, r8, asr #4 │ │ │ │ - subseq r4, r0, r4, ror #4 │ │ │ │ - rsbeq r4, r2, ip, asr #19 │ │ │ │ - ldrheq r4, [r0], #-4 │ │ │ │ - ldrsbeq r4, [r0], #-24 @ 0xffffffe8 │ │ │ │ + subseq r4, r0, r8, lsr r2 │ │ │ │ + subseq r4, r0, r4, asr r2 │ │ │ │ + strheq r4, [r2], #-156 @ 0xffffff64 @ │ │ │ │ + subseq r4, r0, r4, lsr #1 │ │ │ │ + subseq r4, r0, r8, asr #3 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ - rsbeq r4, r2, r8, lsr #19 │ │ │ │ - @ instruction: 0x00504090 │ │ │ │ - @ instruction: 0x0050419c │ │ │ │ + @ instruction: 0x00624998 │ │ │ │ + subseq r4, r0, r0, lsl #1 │ │ │ │ + subseq r4, r0, ip, lsl #3 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbeq r4, r2, r4, lsl #19 │ │ │ │ - subseq r4, r0, ip, rrx │ │ │ │ - subseq r4, r0, r0, ror #2 │ │ │ │ + rsbeq r4, r2, r4, ror r9 │ │ │ │ + subseq r4, r0, ip, asr r0 │ │ │ │ + subseq r4, r0, r0, asr r1 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -331451,15 +331451,15 @@ │ │ │ │ str r4, [sp, #16] │ │ │ │ ldr r1, [lr, #32] │ │ │ │ adc r3, r3, #0 │ │ │ │ mul ip, r1, ip │ │ │ │ str ip, [sp] │ │ │ │ asr ip, ip, #31 │ │ │ │ str ip, [sp, #4] │ │ │ │ - bl 64566c │ │ │ │ + bl 64565c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #28 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -331572,24 +331572,24 @@ │ │ │ │ str r3, [r6, #4048] @ 0xfd0 │ │ │ │ str r2, [r6, #4040] @ 0xfc8 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ bl 1e2e54 │ │ │ │ add fp, fp, #6336 @ 0x18c0 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [fp, #8] │ │ │ │ ldr ip, [fp] │ │ │ │ ldr lr, [fp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [pc, #360] @ 324998 │ │ │ │ str ip, [sp, #20] │ │ │ │ str lr, [sp, #24] │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr lr, [sp, #12] │ │ │ │ ldr r3, [pc, #344] @ 32499c │ │ │ │ ldr ip, [sp, #20] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldr fp, [fp, #12] │ │ │ │ ldr lr, [sp, #24] │ │ │ │ @@ -331649,42 +331649,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r3, fp} │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3249ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32488c │ │ │ │ ldr r0, [pc, #60] @ 3249b0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32488c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006e6d90 │ │ │ │ rsbeq r6, lr, r8, ror sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, lr, r0, lsl #26 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, ip, ror #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r3, [r0], #-212 @ 0xffffff2c │ │ │ │ - subseq r3, r0, r8, lsl #28 │ │ │ │ + subseq r3, r0, r4, asr #27 │ │ │ │ + ldrsheq r3, [r0], #-216 @ 0xffffff28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #444] @ 324b88 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #440] @ 324b8c │ │ │ │ @@ -331701,23 +331701,23 @@ │ │ │ │ str r2, [sp, #28] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #400] @ 324b98 │ │ │ │ ldr r3, [pc, #400] @ 324b9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r7, [sp, #56] @ 0x38 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [sp, #15] │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r2, sp, #15 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7ab708 │ │ │ │ + bl 7ab6f8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 324a84 │ │ │ │ ldr r2, [pc, #344] @ 324ba0 │ │ │ │ ldr r3, [pc, #324] @ 324b90 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -331789,30 +331789,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 324bb4 │ │ │ │ add r3, r3, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 324a40 │ │ │ │ mov r2, #2 │ │ │ │ b 324b28 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r4, r2, r0, asr #9 │ │ │ │ + strheq r4, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ rsbeq r6, lr, r8, lsl sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r5, pc, r8, asr r6 @ │ │ │ │ - subseq r3, r0, ip, lsr #11 │ │ │ │ + subeq r5, pc, r8, asr #12 │ │ │ │ + @ instruction: 0x0050359c │ │ │ │ muleq r0, r2, r3 │ │ │ │ strheq r6, [lr], #-148 @ 0xffffff6c @ │ │ │ │ andhi r8, r0, r8, lsl #1 │ │ │ │ - rsbeq r4, r2, r8, lsr r3 │ │ │ │ - subseq r3, r0, r0, ror #24 │ │ │ │ - subseq r3, r0, r8, asr #8 │ │ │ │ + rsbeq r4, r2, r8, lsr #6 │ │ │ │ + subseq r3, r0, r0, asr ip │ │ │ │ + subseq r3, r0, r8, lsr r4 │ │ │ │ andeq r2, r0, r0, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #192] @ 324c90 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -331821,25 +331821,25 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #176] @ 324c94 │ │ │ │ ldr r2, [pc, #176] @ 324c98 │ │ │ │ ldr r3, [pc, #176] @ 324c9c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #160] @ 324ca0 │ │ │ │ ldr r1, [pc, #160] @ 324ca4 │ │ │ │ add r4, r4, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #128] @ 324ca8 │ │ │ │ ldr r2, [pc, #128] @ 324cac │ │ │ │ add r1, r6, #9856 @ 0x2680 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ @@ -331852,34 +331852,34 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 58ab3c │ │ │ │ + bl 58ab2c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - rsbeq r4, r2, r4, asr #5 │ │ │ │ - subeq r5, pc, r8, ror r4 @ │ │ │ │ - subseq r3, r0, ip, asr #7 │ │ │ │ + strheq r4, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + subeq r5, pc, r8, ror #8 │ │ │ │ + ldrheq r3, [r0], #-60 @ 0xffffffc4 │ │ │ │ strdeq r2, [r0], -r7 │ │ │ │ - subeq r4, lr, r4, lsl r0 │ │ │ │ - ldrheq pc, [r5], #-168 @ 0xffffff58 @ │ │ │ │ - ldrheq r3, [r0], #-188 @ 0xffffff44 │ │ │ │ - subeq ip, pc, r4, asr r8 @ │ │ │ │ + subeq r4, lr, r4 │ │ │ │ + subseq pc, r5, r8, lsr #21 │ │ │ │ + subseq r3, r0, ip, lsr #23 │ │ │ │ + subeq ip, pc, r4, asr #16 │ │ │ │ @ instruction: 0xfffffd58 │ │ │ │ @ instruction: 0xffffeed4 │ │ │ │ - subseq ip, r0, r4, lsl #20 │ │ │ │ - @ instruction: 0x00503b98 │ │ │ │ + ldrsheq ip, [r0], #-148 @ 0xffffff6c │ │ │ │ + subseq r3, r0, r8, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #12 │ │ │ │ ldrh r6, [sp, #32] │ │ │ │ strd r2, [r0, #24] │ │ │ │ @@ -331935,22 +331935,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #280] @ 324ee0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r0, #88 @ 0x58 │ │ │ │ ldr r0, [pc, #268] @ 324ee4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ add r2, r5, #4096 @ 0x1000 │ │ │ │ str r0, [r4, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2296] @ 0x8f8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 324e38 │ │ │ │ add ip, r5, #6336 @ 0x18c0 │ │ │ │ ldr r3, [ip, #40] @ 0x28 │ │ │ │ @@ -332005,22 +332005,22 @@ │ │ │ │ ldr r0, [pc, #48] @ 324ef0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #44] @ 324ef4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #400 @ 0x190 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - strdeq r4, [r2], #-4 @ │ │ │ │ - subeq r3, lr, ip, ror #28 │ │ │ │ - subseq pc, r5, ip, lsl #18 │ │ │ │ - subseq r3, r0, r8, asr #20 │ │ │ │ + rsbeq r4, r2, r4, ror #1 │ │ │ │ + subeq r3, lr, ip, asr lr │ │ │ │ + ldrsheq pc, [r5], #-140 @ 0xffffff74 @ │ │ │ │ + subseq r3, r0, r8, lsr sl │ │ │ │ andeq r8, r1, r0, asr r9 │ │ │ │ - ldrdeq r3, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - ldrsheq r3, [r0], #-0 │ │ │ │ - subseq r3, r0, r8, asr r9 │ │ │ │ + rsbeq r3, r2, r8, asr #31 │ │ │ │ + subseq r3, r0, r0, ror #1 │ │ │ │ + subseq r3, r0, r8, asr #18 │ │ │ │ andeq r1, r0, r6, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1540] @ 325514 │ │ │ │ ldr r3, [pc, #1540] @ 325518 │ │ │ │ @@ -332171,26 +332171,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ stm sp, {r4, r5, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #936] @ 325540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ cmp r7, #0 │ │ │ │ beq 3251b8 │ │ │ │ add r3, r9, #4096 @ 0x1000 │ │ │ │ ldr r2, [r3, #2272] @ 0x8e0 │ │ │ │ add r1, r2, #1 │ │ │ │ cmp r1, r7 │ │ │ │ bhi 324fd4 │ │ │ │ @@ -332225,22 +332225,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #744] @ 325548 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3251c8 │ │ │ │ ldr r3, [pc, #732] @ 32554c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3250f4 │ │ │ │ ldr r3, [pc, #692] @ 325538 │ │ │ │ @@ -332257,23 +332257,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r3 │ │ │ │ str r1, [r3, #4] │ │ │ │ str r1, [r3, #8] │ │ │ │ str r1, [r3, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 325550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3250f4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 325428 │ │ │ │ ldr r0, [pc, #592] @ 325554 │ │ │ │ b 325090 │ │ │ │ @@ -332295,33 +332295,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 32555c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3250dc │ │ │ │ ldr r0, [pc, #472] @ 325560 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r5 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32519c │ │ │ │ ldr r3, [pc, #432] @ 325564 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32510c │ │ │ │ ldr r3, [pc, #368] @ 325538 │ │ │ │ @@ -332337,22 +332337,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #328] @ 325568 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32510c │ │ │ │ ldr r3, [pc, #316] @ 32556c │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3252fc │ │ │ │ ldr r3, [pc, #244] @ 325538 │ │ │ │ @@ -332370,78 +332370,78 @@ │ │ │ │ str r4, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [r3, #8] │ │ │ │ str r4, [r3, #12] │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 325570 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3252fc │ │ │ │ ldr r0, [pc, #192] @ 325574 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3250dc │ │ │ │ ldr r0, [pc, #176] @ 325578 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3251c8 │ │ │ │ ldr r0, [pc, #160] @ 32557c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32510c │ │ │ │ ldr r0, [pc, #144] @ 325580 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3250f4 │ │ │ │ ldr r0, [pc, #124] @ 325584 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3252fc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, lr, ip, ror #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, lr, r0, asr #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r6, lr, r4, ror #6 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r4, r0, r2, lsl #2 │ │ │ │ andeq r3, r0, r8, ror #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x00503698 │ │ │ │ + subseq r3, r0, r8, lsl #13 │ │ │ │ @ instruction: 0x000013b8 │ │ │ │ - subseq r3, r0, r0, lsr #13 │ │ │ │ + @ instruction: 0x00503690 │ │ │ │ andeq r1, r0, r4, lsl #19 │ │ │ │ - subseq r3, r0, r4, asr r8 │ │ │ │ + subseq r3, r0, r4, asr #16 │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r2, r0, r8, lsr r1 │ │ │ │ - subseq r3, r0, r4, asr #12 │ │ │ │ - subseq r3, r0, r0, lsl r5 │ │ │ │ + subseq r3, r0, r4, lsr r6 │ │ │ │ + subseq r3, r0, r0, lsl #10 │ │ │ │ andeq r3, r0, ip, asr #27 │ │ │ │ - subseq r3, r0, r8, asr r6 │ │ │ │ + subseq r3, r0, r8, asr #12 │ │ │ │ andeq r2, r0, r0, lsr ip │ │ │ │ - subseq r3, r0, r8, asr #14 │ │ │ │ - subseq r3, r0, r8, ror #10 │ │ │ │ - @ instruction: 0x00503498 │ │ │ │ - subseq r3, r0, r0, lsl #12 │ │ │ │ - subseq r3, r0, r4, lsr #13 │ │ │ │ - subseq r3, r0, r4, asr #14 │ │ │ │ + subseq r3, r0, r8, lsr r7 │ │ │ │ + subseq r3, r0, r8, asr r5 │ │ │ │ + subseq r3, r0, r8, lsl #9 │ │ │ │ + ldrsheq r3, [r0], #-80 @ 0xffffffb0 │ │ │ │ + @ instruction: 0x00503694 │ │ │ │ + subseq r3, r0, r4, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #212] @ 325674 │ │ │ │ sub sp, sp, #16 │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ @@ -332495,15 +332495,15 @@ │ │ │ │ ldrb r0, [ip, r2] │ │ │ │ mov r1, #0 │ │ │ │ b 3255f8 │ │ │ │ bl 323d3c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, lr, r0, asr lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r3, r2, r6, asr #9 │ │ │ │ + strheq r3, [r2], #-70 @ 0xffffffba @ │ │ │ │ strdeq r5, [lr], #-220 @ 0xffffff24 @ │ │ │ │ ldrb r3, [r1, #1] │ │ │ │ cmp r3, #63 @ 0x3f │ │ │ │ lsr r3, r3, #4 │ │ │ │ bls 3256cc │ │ │ │ cmp r3, #4 │ │ │ │ bne 3256b4 │ │ │ │ @@ -332552,17 +332552,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 32576c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bl 1e3f28 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - rsbeq r3, r2, r4, asr r7 │ │ │ │ - subseq r2, r0, ip, lsr lr │ │ │ │ - subseq r2, r0, r0, lsr pc │ │ │ │ + rsbeq r3, r2, r4, asr #14 │ │ │ │ + subseq r2, r0, ip, lsr #28 │ │ │ │ + subseq r2, r0, r0, lsr #30 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ mov r6, r3 │ │ │ │ @@ -332735,30 +332735,30 @@ │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #84] @ 325a80 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - strdeq r3, [r2], #-38 @ 0xffffffda @ │ │ │ │ - strdeq r3, [r2], #-68 @ 0xffffffbc @ │ │ │ │ - ldrsbeq r2, [r0], #-188 @ 0xffffff44 │ │ │ │ - subseq r2, r0, r0, lsl #24 │ │ │ │ + rsbeq r3, r2, r6, ror #5 │ │ │ │ + rsbeq r3, r2, r4, ror #9 │ │ │ │ + subseq r2, r0, ip, asr #23 │ │ │ │ + ldrsheq r2, [r0], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ - ldrdeq r3, [r2], #-64 @ 0xffffffc0 @ │ │ │ │ - ldrheq r2, [r0], #-184 @ 0xffffff48 │ │ │ │ - subseq r2, r0, ip, lsr #25 │ │ │ │ + rsbeq r3, r2, r0, asr #9 │ │ │ │ + subseq r2, r0, r8, lsr #23 │ │ │ │ + @ instruction: 0x00502c9c │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbeq r3, r2, ip, lsr #9 │ │ │ │ - @ instruction: 0x00502b94 │ │ │ │ - subseq r3, r0, r8, lsr #5 │ │ │ │ + @ instruction: 0x0062349c │ │ │ │ + subseq r2, r0, r4, lsl #23 │ │ │ │ + @ instruction: 0x00503298 │ │ │ │ andeq r0, r0, r2, ror #2 │ │ │ │ - rsbeq r3, r2, r8, lsl #9 │ │ │ │ - subseq r2, r0, r0, ror fp │ │ │ │ - subseq r2, r0, ip, ror fp │ │ │ │ + rsbeq r3, r2, r8, ror r4 │ │ │ │ + subseq r2, r0, r0, ror #22 │ │ │ │ + subseq r2, r0, ip, ror #22 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb ip, [r3, #89] @ 0x59 │ │ │ │ @@ -332771,15 +332771,15 @@ │ │ │ │ ldr r2, [r3, #240] @ 0xf0 │ │ │ │ ldrb r2, [r2, #2] │ │ │ │ tst r2, #2 │ │ │ │ beq 325b18 │ │ │ │ ldrh r2, [r3, #226] @ 0xe2 │ │ │ │ ldrd r0, [r1, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ moveq r3, #2 │ │ │ │ bne 325afc │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r2, r6 │ │ │ │ @@ -332820,15 +332820,15 @@ │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r1, r5, #2080 @ 0x820 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r4, r0 │ │ │ │ add r0, sp, #8 │ │ │ │ bl 1e1e40 │ │ │ │ mov r0, r4 │ │ │ │ @@ -332879,19 +332879,19 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #1 │ │ │ │ beq 325c40 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r3, r2, r4, asr #6 │ │ │ │ + rsbeq r3, r2, r4, lsr r3 │ │ │ │ @ instruction: 0x006e5898 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq lr, [lr], #-208 @ 0xffffff30 │ │ │ │ - strdeq r8, [lr], #-192 @ 0xffffff40 │ │ │ │ + subeq lr, lr, r0, ror #27 │ │ │ │ + subeq r8, lr, r0, ror #25 │ │ │ │ rsbeq r5, lr, r8, lsr #16 │ │ │ │ ldrdeq r5, [lr], #-120 @ 0xffffff88 @ │ │ │ │ rsbeq r5, lr, r4, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -332979,27 +332979,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 325e3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 325e40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrdeq r2, [r2], #-214 @ 0xffffff2a @ │ │ │ │ + rsbeq r2, r2, r6, asr #27 │ │ │ │ @ instruction: 0x000001bf │ │ │ │ - rsbeq r3, r2, r0, lsl #2 │ │ │ │ - subseq r2, r0, r8, ror #15 │ │ │ │ - ldrsbeq r2, [r0], #-140 @ 0xffffff74 │ │ │ │ + strdeq r3, [r2], #-0 @ │ │ │ │ + ldrsbeq r2, [r0], #-120 @ 0xffffff88 │ │ │ │ + subseq r2, r0, ip, asr #17 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbeq r3, r2, r4, asr #1 │ │ │ │ - subseq r2, r0, ip, lsr #15 │ │ │ │ - ldrheq r2, [r0], #-136 @ 0xffffff78 │ │ │ │ + strheq r3, [r2], #-4 @ │ │ │ │ + @ instruction: 0x0050279c │ │ │ │ + subseq r2, r0, r8, lsr #17 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbeq r3, r2, r0, lsr #1 │ │ │ │ - subseq r2, r0, r8, lsl #15 │ │ │ │ - subseq r2, r0, ip, lsr #17 │ │ │ │ + @ instruction: 0x00623090 │ │ │ │ + subseq r2, r0, r8, ror r7 │ │ │ │ + @ instruction: 0x0050289c │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ b 325c9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #284] @ 325f7c │ │ │ │ @@ -333011,23 +333011,23 @@ │ │ │ │ add ip, ip, #436 @ 0x1b4 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r5, #20480 @ 0x5000 │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ ldrh r6, [r4, #6] │ │ │ │ mov r8, #0 │ │ │ │ str r8, [r3, r6, lsl #2] │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #56] @ 0x38 │ │ │ │ - bl 7df6e4 │ │ │ │ + bl 7df6d4 │ │ │ │ ldrb r3, [r4, #72] @ 0x48 │ │ │ │ cmp r3, r8 │ │ │ │ bne 325f04 │ │ │ │ mov r0, r7 │ │ │ │ bl 34e808 │ │ │ │ cmp r0, #0 │ │ │ │ beq 325ed8 │ │ │ │ @@ -333056,32 +333056,32 @@ │ │ │ │ add r2, r2, #4096 @ 0x1000 │ │ │ │ str r3, [sp] │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r8 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #16] │ │ │ │ strd sl, [sp, #8] │ │ │ │ - bl 543538 │ │ │ │ + bl 54352c │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7e0dcc │ │ │ │ + bl 7e0dbc │ │ │ │ mov r0, r5 │ │ │ │ - bl 7c0280 │ │ │ │ + bl 7c0270 │ │ │ │ b 325ebc │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, r5, r6, r7, r8, sl, fp, lr} │ │ │ │ b 1e136c │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 34f834 │ │ │ │ b 325ed8 │ │ │ │ - rsbeq r3, r2, ip, lsr #32 │ │ │ │ - strdeq lr, [lr], #-160 @ 0xffffff60 │ │ │ │ - strdeq r8, [lr], #-144 @ 0xffffff70 │ │ │ │ + rsbeq r3, r2, ip, lsl r0 │ │ │ │ + subeq lr, lr, r0, ror #21 │ │ │ │ + subeq r8, lr, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #220] @ 32607c │ │ │ │ add r0, r0, #8192 @ 0x2000 │ │ │ │ sub sp, sp, #16 │ │ │ │ @@ -333137,15 +333137,15 @@ │ │ │ │ b 326004 │ │ │ │ strb lr, [ip, r2] │ │ │ │ b 326004 │ │ │ │ bl 323cfc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, lr, r0, asr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r2, r0, ror #21 │ │ │ │ + ldrdeq r2, [r2], #-160 @ 0xffffff60 @ │ │ │ │ strdeq r5, [lr], #-48 @ 0xffffffd0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 32629c │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ @@ -333162,15 +333162,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3262b0 │ │ │ │ @@ -333182,15 +333182,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -333198,15 +333198,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [pc, #304] @ 3262b4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 3261d0 │ │ │ │ ldr r2, [pc, #288] @ 3262b8 │ │ │ │ ldr r3, [pc, #264] @ 3262a4 │ │ │ │ @@ -333244,23 +333244,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 3262c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 326190 │ │ │ │ ldr r2, [pc, #108] @ 3262cc │ │ │ │ ldr r3, [pc, #64] @ 3262a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -333269,30 +333269,30 @@ │ │ │ │ bne 326298 │ │ │ │ ldr r0, [pc, #76] @ 3262d0 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strdeq r2, [r2], #-208 @ 0xffffff30 @ │ │ │ │ + rsbeq r2, r2, r0, ror #27 │ │ │ │ rsbeq r5, lr, ip, lsr r3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x004ee898 │ │ │ │ - @ instruction: 0x004e8798 │ │ │ │ + subeq lr, lr, r8, lsl #17 │ │ │ │ + subeq r8, lr, r8, lsl #15 │ │ │ │ strdeq r5, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, lr, r4, ror #4 │ │ │ │ @ instruction: 0x000012b8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r0, r0, lsl #21 │ │ │ │ + subseq r2, r0, r0, ror sl │ │ │ │ @ instruction: 0x006e519c │ │ │ │ - subseq r2, r0, r4, lsl #21 │ │ │ │ + subseq r2, r0, r4, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr ip, [pc, #504] @ 3264e4 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -333308,15 +333308,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #92] @ 0x5c │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, #0 │ │ │ │ add r3, sp, #32 │ │ │ │ mov fp, #1 │ │ │ │ str r6, [sp, #36] @ 0x24 │ │ │ │ str r6, [sp, #32] │ │ │ │ strb fp, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [pc, #420] @ 3264f8 │ │ │ │ @@ -333328,15 +333328,15 @@ │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #56 @ 0x38 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb fp, [sp, #68] @ 0x44 │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r5, sp, #72 @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -333344,15 +333344,15 @@ │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r8 │ │ │ │ mov r9, #0 │ │ │ │ mov r8, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [pc, #304] @ 3264fc │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ bne 326418 │ │ │ │ ldr r2, [pc, #288] @ 326500 │ │ │ │ ldr r3, [pc, #264] @ 3264ec │ │ │ │ @@ -333390,23 +333390,23 @@ │ │ │ │ str r6, [sp, #72] @ 0x48 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 326510 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3263d8 │ │ │ │ ldr r2, [pc, #108] @ 326514 │ │ │ │ ldr r3, [pc, #64] @ 3264ec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ @@ -333415,30 +333415,30 @@ │ │ │ │ bne 3264e0 │ │ │ │ ldr r0, [pc, #76] @ 326518 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ add sp, sp, #100 @ 0x64 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq r2, r2, r8, lsr #23 │ │ │ │ + @ instruction: 0x00622b98 │ │ │ │ strdeq r5, [lr], #-4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq lr, lr, r0, asr r6 │ │ │ │ - subeq r8, lr, r0, asr r5 │ │ │ │ + subeq lr, lr, r0, asr #12 │ │ │ │ + subeq r8, lr, r0, asr #10 │ │ │ │ rsbeq r5, lr, r8, lsr #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, lr, ip, lsl r0 │ │ │ │ muleq r0, ip, ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r0, r4, lsr #17 │ │ │ │ + @ instruction: 0x00502894 │ │ │ │ rsbeq r4, lr, r4, asr pc │ │ │ │ - subseq r2, r0, r8, lsr #17 │ │ │ │ + @ instruction: 0x00502898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r3 │ │ │ │ ldr r3, [pc, #432] @ 3266e8 │ │ │ │ mov r5, r1 │ │ │ │ @@ -333454,15 +333454,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ ldrh r9, [sp, #68] @ 0x44 │ │ │ │ ldrh r6, [sp, #56] @ 0x38 │ │ │ │ ldrh sl, [sp, #60] @ 0x3c │ │ │ │ ldrh fp, [sp, #64] @ 0x40 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r0, [sp, #12] │ │ │ │ bl 34e808 │ │ │ │ cmp r0, #0 │ │ │ │ moveq r3, #0 │ │ │ │ andne r3, r9, #1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3266d8 │ │ │ │ @@ -333519,23 +333519,23 @@ │ │ │ │ add ip, ip, #392 @ 0x188 │ │ │ │ str r4, [r3, r6, lsl #2] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [r4] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #120] @ 326700 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [pc, #108] @ 326704 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7e0bd8 │ │ │ │ + bl 7e0bc8 │ │ │ │ str r0, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -333546,21 +333546,21 @@ │ │ │ │ cmp r0, #0 │ │ │ │ strbeq r7, [r4, #72] @ 0x48 │ │ │ │ b 326648 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ mov r1, sl │ │ │ │ bl 34f7bc │ │ │ │ b 326598 │ │ │ │ - rsbeq r2, r2, r0, asr r9 │ │ │ │ - subeq r8, lr, r8, lsl r3 │ │ │ │ - subeq lr, lr, r8, lsl r4 │ │ │ │ - rsbeq r2, r2, r8, lsr r8 │ │ │ │ - strheq r2, [lr], #-80 @ 0xffffffb0 │ │ │ │ - subseq lr, r5, r0, asr r0 │ │ │ │ - subseq r2, r0, ip, lsl r7 │ │ │ │ + rsbeq r2, r2, r0, asr #18 │ │ │ │ + subeq r8, lr, r8, lsl #6 │ │ │ │ + subeq lr, lr, r8, lsl #8 │ │ │ │ + rsbeq r2, r2, r8, lsr #16 │ │ │ │ + subeq r2, lr, r0, lsr #11 │ │ │ │ + subseq lr, r5, r0, asr #32 │ │ │ │ + subseq r2, r0, ip, lsl #14 │ │ │ │ andeq r0, r0, r8, ror #29 │ │ │ │ ldrh r3, [r1, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -333576,15 +333576,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r6, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 34e808 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3267a8 │ │ │ │ ldr r2, [r4, #20] │ │ │ │ cmp r2, #31 │ │ │ │ bhi 3267c8 │ │ │ │ add r3, r5, #4096 @ 0x1000 │ │ │ │ @@ -333609,19 +333609,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 3267f0 │ │ │ │ ldr r0, [pc, #32] @ 3267f4 │ │ │ │ ldr r2, [pc, #32] @ 3267f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r6, #448 @ 0x1c0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r2, r2, r8, asr r7 │ │ │ │ - subeq lr, lr, ip, lsl r2 │ │ │ │ - subeq r8, lr, ip, lsl r1 │ │ │ │ - subseq r1, r0, r0, ror #15 │ │ │ │ - ldrsbeq r2, [r0], #-92 @ 0xffffffa4 │ │ │ │ + rsbeq r2, r2, r8, asr #14 │ │ │ │ + subeq lr, lr, ip, lsl #4 │ │ │ │ + subeq r8, lr, ip, lsl #2 │ │ │ │ + ldrsbeq r1, [r0], #-112 @ 0xffffff90 │ │ │ │ + subseq r2, r0, ip, asr #11 │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r2, [r1, #77] @ 0x4d │ │ │ │ @@ -333720,22 +333720,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #352] @ 326b1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3268a8 │ │ │ │ ldr r3, [pc, #340] @ 326b20 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 326924 │ │ │ │ ldr r3, [pc, #308] @ 326b14 │ │ │ │ @@ -333751,27 +333751,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 326b24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 326924 │ │ │ │ ldr r0, [pc, #224] @ 326b28 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3268a8 │ │ │ │ ldr r3, [pc, #208] @ 326b2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 326940 │ │ │ │ ldr r3, [pc, #164] @ 326b14 │ │ │ │ @@ -333787,57 +333787,57 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 326b30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 326940 │ │ │ │ ldr r0, [pc, #92] @ 326b34 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 326924 │ │ │ │ ldr r0, [pc, #76] @ 326b38 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 326940 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, lr, ip, asr #23 │ │ │ │ ldrdeq r4, [lr], #-184 @ 0xffffff48 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r4, lr, ip, lsr fp │ │ │ │ andeq r3, r0, r8, lsr pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r0, r8, lsl #11 │ │ │ │ + subseq r2, r0, r8, ror r5 │ │ │ │ andeq r2, r0, ip, lsr #23 │ │ │ │ - @ instruction: 0x00502390 │ │ │ │ - subseq r2, r0, r8, lsr r5 │ │ │ │ + subseq r2, r0, r0, lsl #7 │ │ │ │ + subseq r2, r0, r8, lsr #10 │ │ │ │ andeq r2, r0, r8, lsl #9 │ │ │ │ - subseq r2, r0, r8, lsr #7 │ │ │ │ - subseq r2, r0, r8, asr #6 │ │ │ │ - ldrsheq r2, [r0], #-48 @ 0xffffffd0 │ │ │ │ + @ instruction: 0x00502398 │ │ │ │ + subseq r2, r0, r8, lsr r3 │ │ │ │ + subseq r2, r0, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r0, #-60] @ 0xffffffc4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c0520 │ │ │ │ + bl 7c0510 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -333856,15 +333856,15 @@ │ │ │ │ ldrne r3, [r2, #2236] @ 0x8bc │ │ │ │ mov r0, r5 │ │ │ │ subne r3, r3, #1 │ │ │ │ strne r3, [r2, #2236] @ 0x8bc │ │ │ │ bl 326708 │ │ │ │ ldr r0, [r4, #-4] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 7df6dc │ │ │ │ + b 7df6cc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #788] @ 326ef4 │ │ │ │ add r7, r0, #12288 @ 0x3000 │ │ │ │ @@ -333932,15 +333932,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov ip, r0 │ │ │ │ b 326c2c │ │ │ │ cmp r1, #0 │ │ │ │ bne 326c74 │ │ │ │ bl 323cbc │ │ │ │ ldr r3, [pc, #500] @ 326f04 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -333994,22 +333994,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ strd r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 326f18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 326d1c │ │ │ │ sub r0, r0, #13 │ │ │ │ cmp r0, #1 │ │ │ │ bls 326d48 │ │ │ │ b 326d04 │ │ │ │ ldr r3, [pc, #232] @ 326f0c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ @@ -334029,35 +334029,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 326f1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 326d1c │ │ │ │ ldr r0, [pc, #124] @ 326f20 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 326d1c │ │ │ │ ldr r0, [pc, #104] @ 326f24 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 326d1c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 326f28 │ │ │ │ ldr r1, [pc, #80] @ 326f2c │ │ │ │ ldr r0, [pc, #80] @ 326f30 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 326f34 │ │ │ │ @@ -334070,21 +334070,21 @@ │ │ │ │ strdeq r4, [lr], #-124 @ 0xffffff84 @ │ │ │ │ rsbeq r4, lr, r0, asr r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ andeq r3, r0, r8, lsl #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrheq r2, [r0], #-20 @ 0xffffffec │ │ │ │ - subseq r2, r0, r4, lsr #2 │ │ │ │ - subseq r2, r0, r8, asr #2 │ │ │ │ - subseq r2, r0, r0, lsr r1 │ │ │ │ - strheq r1, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - ldrsbeq r1, [r0], #-0 │ │ │ │ - ldrheq r4, [fp], #-8 │ │ │ │ + subseq r2, r0, r4, lsr #3 │ │ │ │ + subseq r2, r0, r4, lsl r1 │ │ │ │ + subseq r2, r0, r8, lsr r1 │ │ │ │ + subseq r2, r0, r0, lsr #2 │ │ │ │ + rsbeq r1, r2, r8, lsr #31 │ │ │ │ + subseq r1, r0, r0, asr #1 │ │ │ │ + subseq r4, fp, r8, lsr #1 │ │ │ │ andeq r0, r0, lr, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr ip, [pc, #1464] @ 327508 │ │ │ │ mov r4, r3 │ │ │ │ @@ -334220,27 +334220,27 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #932] @ 327544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3270e8 │ │ │ │ ldr r1, [pc, #876] @ 32751c │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 327078 │ │ │ │ ldr r1, [pc, #900] @ 327548 │ │ │ │ @@ -334262,28 +334262,28 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r2, [sp, #28] │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #768] @ 32754c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327078 │ │ │ │ ldr r3, [pc, #756] @ 327550 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3270cc │ │ │ │ ldr r3, [pc, #716] @ 32753c │ │ │ │ @@ -334299,23 +334299,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 327554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3270cc │ │ │ │ ldr r3, [pc, #636] @ 327558 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327094 │ │ │ │ ldr r3, [pc, #588] @ 32753c │ │ │ │ @@ -334331,23 +334331,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 32755c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327094 │ │ │ │ ldr r3, [pc, #516] @ 327560 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3270b0 │ │ │ │ ldr r3, [pc, #460] @ 32753c │ │ │ │ @@ -334363,23 +334363,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 327564 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3270b0 │ │ │ │ ldr r3, [pc, #396] @ 327568 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327078 │ │ │ │ ldr r3, [pc, #332] @ 32753c │ │ │ │ @@ -334396,100 +334396,100 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r2, r4} │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r8, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 32756c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327078 │ │ │ │ ldr r0, [pc, #264] @ 327570 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3270b0 │ │ │ │ ldr r0, [pc, #244] @ 327574 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3270cc │ │ │ │ ldr r0, [pc, #224] @ 327578 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327094 │ │ │ │ ldr r0, [pc, #204] @ 32757c │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327078 │ │ │ │ ldr r0, [pc, #184] @ 327580 │ │ │ │ ldr r1, [sp, #88] @ 0x58 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r1, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3270e8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #148] @ 327584 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327078 │ │ │ │ rsbeq r4, lr, r8, lsr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, r2, r0, lsr fp │ │ │ │ + rsbeq r1, r2, r0, lsr #22 │ │ │ │ rsbeq r4, lr, r4, lsl #9 │ │ │ │ rsbeq r4, lr, r4, lsl #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x000001bb │ │ │ │ @ instruction: 0x000001b9 │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - @ instruction: 0x00621d9c │ │ │ │ - ldrheq r0, [r0], #-224 @ 0xffffff20 │ │ │ │ + rsbeq r1, r2, ip, lsl #27 │ │ │ │ + subseq r0, r0, r0, lsr #29 │ │ │ │ andeq r0, r0, sl, lsl #14 │ │ │ │ andeq r4, r0, r4, asr #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r2, r0, r8, rrx │ │ │ │ + subseq r2, r0, r8, asr r0 │ │ │ │ andeq r2, r0, r0, ror #21 │ │ │ │ - subseq r1, r0, r8, lsl pc │ │ │ │ + subseq r1, r0, r8, lsl #30 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - ldrheq r1, [r0], #-208 @ 0xffffff30 │ │ │ │ + subseq r1, r0, r0, lsr #27 │ │ │ │ andeq r3, r0, r8, lsl #25 │ │ │ │ - subseq r1, r0, ip, ror #24 │ │ │ │ + subseq r1, r0, ip, asr ip │ │ │ │ andeq r2, r0, r0, ror #10 │ │ │ │ - subseq r1, r0, r0, asr ip │ │ │ │ + subseq r1, r0, r0, asr #24 │ │ │ │ andeq r1, r0, r4, asr fp │ │ │ │ - @ instruction: 0x00501c90 │ │ │ │ - subseq r1, r0, r8, ror #23 │ │ │ │ - subseq r1, r0, r4, lsr ip │ │ │ │ - subseq r1, r0, r4, asr fp │ │ │ │ - subseq r1, r0, r8, ror ip │ │ │ │ - subseq r1, r0, r4, lsl #27 │ │ │ │ - subseq r1, r0, r8, asr #25 │ │ │ │ + subseq r1, r0, r0, lsl #25 │ │ │ │ + ldrsbeq r1, [r0], #-184 @ 0xffffff48 │ │ │ │ + subseq r1, r0, r4, lsr #24 │ │ │ │ + subseq r1, r0, r4, asr #22 │ │ │ │ + subseq r1, r0, r8, ror #24 │ │ │ │ + subseq r1, r0, r4, ror sp │ │ │ │ + ldrheq r1, [r0], #-200 @ 0xffffff38 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr r3, [pc, #2356] @ 327ed4 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ ldr r2, [r0] │ │ │ │ @@ -334532,15 +334532,15 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r3, r3, #4096 @ 0x1000 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ b 3277f0 │ │ │ │ ldr r6, [r5, #16] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ add r0, r6, #1 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ cmp r8, r1 │ │ │ │ beq 3278f8 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ ldrh r2, [r4, #12] │ │ │ │ ldr r8, [r4] │ │ │ │ orr r3, r3, r2, lsl #1 │ │ │ │ strh r3, [r4, #34] @ 0x22 │ │ │ │ @@ -334560,43 +334560,43 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp, #52] @ 0x34 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #116] @ 0x74 │ │ │ │ str r2, [sp, #112] @ 0x70 │ │ │ │ mov r6, #1 │ │ │ │ add r2, sp, #112 @ 0x70 │ │ │ │ strb r6, [sp, #116] @ 0x74 │ │ │ │ add r7, sp, #120 @ 0x78 │ │ │ │ mov sl, r0 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ add r2, sp, #104 @ 0x68 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #124] @ 0x7c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ stm r7, {r0, r1} │ │ │ │ add r3, r4, #20 │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ mov sl, #16 │ │ │ │ str r3, [sp, #8] │ │ │ │ strd sl, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ cmp r0, #0 │ │ │ │ bne 327a44 │ │ │ │ ldr r3, [r4, #172] @ 0xac │ │ │ │ ldr r2, [r4, #176] @ 0xb0 │ │ │ │ cmp r3, #0 │ │ │ │ strne r2, [r3, #176] @ 0xb0 │ │ │ │ streq r2, [r5, #88] @ 0x58 │ │ │ │ @@ -334655,15 +334655,15 @@ │ │ │ │ add r7, sp, #128 @ 0x80 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ mov fp, #1 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ strb fp, [sp, #100] @ 0x64 │ │ │ │ add r6, sp, #120 @ 0x78 │ │ │ │ @@ -334676,39 +334676,39 @@ │ │ │ │ add r3, sp, #112 @ 0x70 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [r5, #12] │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ ldrd r2, [r5, #48] @ 0x30 │ │ │ │ stm r6, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #124] @ 0x7c │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ add r1, sp, #84 @ 0x54 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ add r0, sl, #424 @ 0x1a8 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r0, r5 │ │ │ │ bl 32608c │ │ │ │ ldr r8, [r5, #12] │ │ │ │ b 327644 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ b 3277ac │ │ │ │ ldrd r2, [r8, #8] │ │ │ │ cmp r2, r3 │ │ │ │ beq 3277c8 │ │ │ │ ldr r0, [r8, #48] @ 0x30 │ │ │ │ - bl 7df6dc │ │ │ │ + bl 7df6cc │ │ │ │ b 3277c8 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ ldr r9, [sp, #76] @ 0x4c │ │ │ │ cmp r6, r1 │ │ │ │ beq 327a04 │ │ │ │ ldrh r3, [r5, #8] │ │ │ │ ldr r1, [pc, #1512] @ 327efc │ │ │ │ @@ -334727,15 +334727,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #1460] @ 327f00 │ │ │ │ ldr r1, [pc, #1460] @ 327f04 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrh r1, [r5, #8] │ │ │ │ cmp r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 3279ec │ │ │ │ bl 34e808 │ │ │ │ ldr r3, [pc, #1404] @ 327ef8 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ @@ -334838,22 +334838,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [sp, #132] @ 0x84 │ │ │ │ str r1, [sp, #136] @ 0x88 │ │ │ │ str r1, [sp, #140] @ 0x8c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 327f1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327824 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r5, #20] │ │ │ │ bne 327d24 │ │ │ │ ldr r2, [pc, #976] @ 327f20 │ │ │ │ ldr r3, [pc, #904] @ 327edc │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -334868,15 +334868,15 @@ │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 34e834 │ │ │ │ ldr r0, [pc, #924] @ 327f24 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327820 │ │ │ │ ldr r3, [pc, #904] @ 327f28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327a04 │ │ │ │ ldr r3, [pc, #864] @ 327f14 │ │ │ │ @@ -334891,21 +334891,21 @@ │ │ │ │ beq 327e24 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #808] @ 327f2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327a04 │ │ │ │ ldr r3, [pc, #796] @ 327f30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327ca4 │ │ │ │ ldr r3, [pc, #748] @ 327f14 │ │ │ │ @@ -334923,25 +334923,25 @@ │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r7, #4] │ │ │ │ str r3, [r7, #8] │ │ │ │ str r3, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #672] @ 327f34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327a64 │ │ │ │ ldr r3, [pc, #652] @ 327f38 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -334961,21 +334961,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [r7, #4] │ │ │ │ str r1, [r7, #8] │ │ │ │ str r1, [r7, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #544] @ 327f3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327a64 │ │ │ │ ldr r3, [pc, #532] @ 327f40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 327b48 │ │ │ │ ldr r3, [pc, #468] @ 327f14 │ │ │ │ @@ -334991,22 +334991,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #128 @ 0x80 │ │ │ │ str r1, [sp, #128] @ 0x80 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #428] @ 327f44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 327b48 │ │ │ │ ldr r3, [pc, #412] @ 327f48 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335025,54 +335025,54 @@ │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #128] @ 0x80 │ │ │ │ str r0, [sp, #132] @ 0x84 │ │ │ │ str r0, [sp, #136] @ 0x88 │ │ │ │ str r0, [sp, #140] @ 0x8c │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #136] @ 0x88 │ │ │ │ ldr r2, [sp, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 327f4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327994 │ │ │ │ ldr r2, [pc, #292] @ 327f50 │ │ │ │ ldr r3, [pc, #172] @ 327edc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #148] @ 0x94 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 327eac │ │ │ │ ldr r0, [pc, #260] @ 327f54 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #156 @ 0x9c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r0, [pc, #244] @ 327f58 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327c98 │ │ │ │ ldr r0, [pc, #224] @ 327f5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327a64 │ │ │ │ ldr r0, [pc, #212] @ 327f60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 327994 │ │ │ │ ldr r0, [pc, #200] @ 327f64 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r5, #20] │ │ │ │ b 327b48 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #176] @ 327f68 │ │ │ │ ldr r1, [pc, #176] @ 327f6c │ │ │ │ ldr r0, [pc, #176] @ 327f70 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -335080,51 +335080,51 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #524 @ 0x20c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r3, lr, r8, asr lr │ │ │ │ rsbeq r3, lr, r4, asr #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r1, r2, r0, lsr #17 │ │ │ │ - rsbeq r1, r2, ip, lsl #17 │ │ │ │ - subeq sp, lr, ip, asr #6 │ │ │ │ - subeq r7, lr, r0, asr #4 │ │ │ │ - strheq sp, [lr], #-40 @ 0xffffffd8 │ │ │ │ - strheq r7, [lr], #-24 @ 0xffffffe8 │ │ │ │ - ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r1, r2, ip, ror #10 │ │ │ │ - subeq sp, lr, r4, lsl r0 │ │ │ │ - subeq r6, lr, ip, lsl pc │ │ │ │ + @ instruction: 0x00621890 │ │ │ │ + rsbeq r1, r2, ip, ror r8 │ │ │ │ + subeq sp, lr, ip, lsr r3 │ │ │ │ + subeq r7, lr, r0, lsr r2 │ │ │ │ + subeq sp, lr, r8, lsr #5 │ │ │ │ + subeq r7, lr, r8, lsr #3 │ │ │ │ + ldrdeq r2, [r0], -r4 │ │ │ │ + rsbeq r1, r2, ip, asr r5 │ │ │ │ + subeq sp, lr, r4 │ │ │ │ + subeq r6, lr, ip, lsl #30 │ │ │ │ rsbeq r3, lr, ip, lsr sl │ │ │ │ strdeq r3, [lr], #-144 @ 0xffffff70 @ │ │ │ │ andeq r1, r0, ip, lsr #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r1, r0, r8, asr r7 │ │ │ │ + subseq r1, r0, r8, asr #14 │ │ │ │ rsbeq r3, lr, ip, lsr #17 │ │ │ │ - subseq r1, r0, r0, asr #14 │ │ │ │ + subseq r1, r0, r0, lsr r7 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - subseq r1, r0, r4, lsl #17 │ │ │ │ + subseq r1, r0, r4, ror r8 │ │ │ │ andeq r4, r0, ip, asr #22 │ │ │ │ - subseq r1, r0, r4, ror r6 │ │ │ │ + subseq r1, r0, r4, ror #12 │ │ │ │ andeq r3, r0, r0, ror #8 │ │ │ │ - subseq r1, r0, r8, asr #12 │ │ │ │ + subseq r1, r0, r8, lsr r6 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ - subseq r1, r0, r0, lsr r6 │ │ │ │ + subseq r1, r0, r0, lsr #12 │ │ │ │ andeq r1, r0, ip, asr r8 │ │ │ │ - subseq r1, r0, r8, lsl r6 │ │ │ │ + subseq r1, r0, r8, lsl #12 │ │ │ │ ldrdeq r3, [lr], #-80 @ 0xffffffb0 @ │ │ │ │ - subseq r1, r0, r8, ror #12 │ │ │ │ - ldrsbeq r1, [r0], #-64 @ 0xffffffc0 │ │ │ │ - subseq r1, r0, r0, lsr #10 │ │ │ │ - ldrsbeq r1, [r0], #-88 @ 0xffffffa8 │ │ │ │ - subseq r1, r0, r4, ror #10 │ │ │ │ - ldrdeq r0, [r2], #-248 @ 0xffffff08 @ │ │ │ │ - ldrsheq r0, [r0], #-0 │ │ │ │ - subseq r0, r0, ip, ror #29 │ │ │ │ + subseq r1, r0, r8, asr r6 │ │ │ │ + subseq r1, r0, r0, asr #9 │ │ │ │ + subseq r1, r0, r0, lsl r5 │ │ │ │ + subseq r1, r0, r8, asr #11 │ │ │ │ + subseq r1, r0, r4, asr r5 │ │ │ │ + rsbeq r0, r2, r8, asr #31 │ │ │ │ + subseq r0, r0, r0, ror #1 │ │ │ │ + ldrsbeq r0, [r0], #-236 @ 0xffffff14 │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldrb r3, [r1, #76] @ 0x4c │ │ │ │ ldrb r1, [r1, #77] @ 0x4d │ │ │ │ @@ -335160,15 +335160,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 328030 │ │ │ │ mov r5, #8 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 328284 │ │ │ │ strh r5, [r3, #12] │ │ │ │ - bl 645950 │ │ │ │ + bl 645940 │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ bne 328010 │ │ │ │ ldr r3, [r7, #2272] @ 0x8e0 │ │ │ │ ldrh r2, [r4, #6] │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r2, r3 │ │ │ │ @@ -335258,22 +335258,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #264] @ 3282cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 328000 │ │ │ │ ldr r3, [pc, #244] @ 3282d0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -335291,34 +335291,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 3282d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 328148 │ │ │ │ ldr r0, [pc, #128] @ 3282d8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8, #3044] @ 0xbe4 │ │ │ │ ldr r4, [r3, r5, lsl #2] │ │ │ │ b 328000 │ │ │ │ ldr r0, [pc, #104] @ 3282dc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 328148 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #84] @ 3282e0 │ │ │ │ ldr r1, [pc, #84] @ 3282e4 │ │ │ │ ldr r0, [pc, #84] @ 3282e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3282ec │ │ │ │ @@ -335331,22 +335331,22 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r3, [lr], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r1, r0, r8, lsl r3 │ │ │ │ - ldrdeq r2, [r0], -ip │ │ │ │ subseq r1, r0, r8, lsl #6 │ │ │ │ - subseq r1, r0, r0, asr #5 │ │ │ │ - subseq r1, r0, ip, lsr #6 │ │ │ │ - rsbeq r0, r2, r4, lsl #24 │ │ │ │ - subeq pc, pc, ip, lsl sp @ │ │ │ │ - subseq r1, r0, ip, asr #6 │ │ │ │ + ldrdeq r2, [r0], -ip │ │ │ │ + ldrsheq r1, [r0], #-40 @ 0xffffffd8 │ │ │ │ + ldrheq r1, [r0], #-32 @ 0xffffffe0 │ │ │ │ + subseq r1, r0, ip, lsl r3 │ │ │ │ + strdeq r0, [r2], #-180 @ 0xffffff4c @ │ │ │ │ + subeq pc, pc, ip, lsl #26 │ │ │ │ + subseq r1, r0, ip, lsr r3 │ │ │ │ ldrdeq r1, [r0], -fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [r0, #28] │ │ │ │ mov r7, r0 │ │ │ │ @@ -335427,15 +335427,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [fp, #96] @ 0x60 │ │ │ │ lsl r2, r5, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ - bl 645a18 │ │ │ │ + bl 645a08 │ │ │ │ ldr r2, [pc, #1064] @ 328880 │ │ │ │ ldr r3, [pc, #1044] @ 328870 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r7, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -335470,15 +335470,15 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 328868 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7de98c │ │ │ │ + b 7de97c │ │ │ │ ldr r3, [pc, #900] @ 328888 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3285c4 │ │ │ │ ldr r3, [pc, #880] @ 32888c │ │ │ │ @@ -335494,23 +335494,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #796] @ 328894 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [sl, #1500] @ 0x5dc │ │ │ │ cmp r4, r8 │ │ │ │ bhi 328738 │ │ │ │ adds r3, r5, r4 │ │ │ │ adcs r3, r6, #0 │ │ │ │ mov r8, #0 │ │ │ │ mov r1, r8 │ │ │ │ @@ -335561,28 +335561,28 @@ │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #516] @ 32889c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328774 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328774 │ │ │ │ @@ -335599,26 +335599,26 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ strd r2, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 3288a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 32849c │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328774 │ │ │ │ ldr r3, [pc, #344] @ 3288a4 │ │ │ │ @@ -335640,85 +335640,85 @@ │ │ │ │ str r1, [r7, #28] │ │ │ │ b 3284a8 │ │ │ │ ldr r0, [pc, #276] @ 3288a8 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32857c │ │ │ │ ldr r3, [pc, #224] @ 328890 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 328824 │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 3288ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 32849c │ │ │ │ ldr r0, [pc, #164] @ 3288b0 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 328774 │ │ │ │ ldr r0, [pc, #136] @ 3288b4 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r7, #40] @ 0x28 │ │ │ │ ldr r1, [r7, #36] @ 0x24 │ │ │ │ b 32849c │ │ │ │ ldr r0, [pc, #108] @ 3288b8 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r4, r8} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32869c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, lr, ip, ror #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r3, [lr], #-8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #9 │ │ │ │ rsbeq r2, lr, r4, lsr #31 │ │ │ │ rsbeq r2, lr, ip, lsr #30 │ │ │ │ andeq r2, r0, ip, ror #25 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r1, r0, r0, lsl #1 │ │ │ │ + subseq r1, r0, r0, ror r0 │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - subseq r1, r0, r8, asr #32 │ │ │ │ - ldrheq r0, [r0], #-248 @ 0xffffff08 │ │ │ │ + subseq r1, r0, r8, lsr r0 │ │ │ │ + subseq r0, r0, r8, lsr #31 │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ - @ instruction: 0x00500e98 │ │ │ │ - subseq r0, r0, r8, ror #28 │ │ │ │ - subseq r0, r0, r8, lsr #30 │ │ │ │ - subseq r0, r0, r0, ror lr │ │ │ │ - subseq r0, r0, r4, ror #29 │ │ │ │ + subseq r0, r0, r8, lsl #29 │ │ │ │ + subseq r0, r0, r8, asr lr │ │ │ │ + subseq r0, r0, r8, lsl pc │ │ │ │ + subseq r0, r0, r0, ror #28 │ │ │ │ + ldrsbeq r0, [r0], #-228 @ 0xffffff1c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #24 │ │ │ │ mov r4, r0 │ │ │ │ @@ -335785,15 +335785,15 @@ │ │ │ │ adc r3, r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 64566c │ │ │ │ + bl 64565c │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #24 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -335819,15 +335819,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r6, #22272 @ 0x5700 │ │ │ │ add r5, r6, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r5, r5, #224 @ 0xe0 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ @@ -335914,15 +335914,15 @@ │ │ │ │ ldr r1, [pc, #744] @ 328ebc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #736] @ 328ec0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 328e98 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 35cb78 │ │ │ │ @@ -335984,28 +335984,28 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 328e2c │ │ │ │ mov r0, r6 │ │ │ │ bl 35cbe4 │ │ │ │ ldr r2, [pc, #436] @ 328ed4 │ │ │ │ ldr r1, [pc, #436] @ 328ed8 │ │ │ │ add r4, r4, #552 @ 0x228 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #400] @ 328ec0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r2, #0 │ │ │ │ beq 328e90 │ │ │ │ add r3, r0, #28672 @ 0x7000 │ │ │ │ mov r0, r6 │ │ │ │ ldr r4, [r3, #3772] @ 0xebc │ │ │ │ bl 35cb78 │ │ │ │ @@ -336088,29 +336088,29 @@ │ │ │ │ str r1, [r5, #2268] @ 0x8dc │ │ │ │ b 328b8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r2, #10] │ │ │ │ udf #0 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ - rsbeq r0, r2, r8, ror #8 │ │ │ │ + rsbeq r0, r2, r8, asr r4 │ │ │ │ rsbeq r2, lr, r8, asr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq fp, lr, r8, lsl pc │ │ │ │ - subeq r5, lr, r8, lsl lr │ │ │ │ - rsbeq r0, r2, r4, asr #5 │ │ │ │ - subeq pc, pc, r8, lsr #19 │ │ │ │ - subeq r1, pc, r4, lsl #9 │ │ │ │ + subeq fp, lr, r8, lsl #30 │ │ │ │ + subeq r5, lr, r8, lsl #28 │ │ │ │ + strheq r0, [r2], #-36 @ 0xffffffdc @ │ │ │ │ + @ instruction: 0x004ff998 │ │ │ │ + subeq r1, pc, r4, ror r4 @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ rsbeq r2, lr, r4, ror #14 │ │ │ │ - strheq r0, [r2], #-16 @ │ │ │ │ - subeq fp, lr, r8, ror ip │ │ │ │ - subeq r5, lr, r4, ror fp │ │ │ │ - subeq pc, pc, r0, ror #16 │ │ │ │ - subeq r1, pc, r8, lsr r3 @ │ │ │ │ + rsbeq r0, r2, r0, lsr #3 │ │ │ │ + subeq fp, lr, r8, ror #24 │ │ │ │ + subeq r5, lr, r4, ror #22 │ │ │ │ + subeq pc, pc, r0, asr r8 @ │ │ │ │ + subeq r1, pc, r8, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #324] @ 329038 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -336124,23 +336124,23 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #272] @ 32904c │ │ │ │ ldr r1, [pc, #272] @ 329050 │ │ │ │ add r4, r4, #564 @ 0x234 │ │ │ │ ldr r3, [pc, #268] @ 329054 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [pc, #252] @ 329058 │ │ │ │ ldr r3, [pc, #252] @ 32905c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -336177,43 +336177,43 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 329070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 328f74 │ │ │ │ ldr r0, [pc, #72] @ 329074 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 328f74 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - rsbeq pc, r1, r0, lsr #31 │ │ │ │ + @ instruction: 0x0061ff90 │ │ │ │ strdeq r2, [lr], #-68 @ 0xffffffbc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq fp, lr, r0, asr sl │ │ │ │ - subeq r5, lr, r0, asr r9 │ │ │ │ - subeq pc, pc, ip, rrx │ │ │ │ - subeq r1, pc, r8, lsl r1 @ │ │ │ │ + subeq fp, lr, r0, asr #20 │ │ │ │ + subeq r5, lr, r0, asr #18 │ │ │ │ + subeq pc, pc, ip, asr r0 @ │ │ │ │ + subeq r1, pc, r8, lsl #2 │ │ │ │ @ instruction: 0x000023b3 │ │ │ │ rsbeq r2, lr, r0, lsr #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, lr, r0, lsl #9 │ │ │ │ andeq r1, r0, ip, asr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subseq r0, r0, r8, ror #14 │ │ │ │ - @ instruction: 0x00500794 │ │ │ │ + subseq r0, r0, r8, asr r7 │ │ │ │ + subseq r0, r0, r4, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #460] @ 32925c │ │ │ │ mov r5, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -336223,15 +336223,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ mov r6, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r6, #28672 @ 0x7000 │ │ │ │ ldr lr, [r3, #3768] @ 0xeb8 │ │ │ │ ldr r1, [r3, #3772] @ 0xebc │ │ │ │ cmp lr, #0 │ │ │ │ beq 329178 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r3 │ │ │ │ @@ -336321,28 +336321,28 @@ │ │ │ │ ldr r1, [pc, #72] @ 329278 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #580 @ 0x244 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #7168 @ 0x1c00 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ b 32911c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #4] │ │ │ │ bl 328a10 │ │ │ │ b 32915c │ │ │ │ - rsbeq pc, r1, r4, lsl #28 │ │ │ │ - subeq r5, lr, r0, asr #15 │ │ │ │ - strheq fp, [lr], #-132 @ 0xffffff7c │ │ │ │ + strdeq pc, [r1], #-212 @ 0xffffff2c @ │ │ │ │ + strheq r5, [lr], #-112 @ 0xffffff90 │ │ │ │ + subeq fp, lr, r4, lsr #17 │ │ │ │ andeq r4, r0, pc, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ - rsbeq pc, r1, r8, ror #24 │ │ │ │ - subeq lr, pc, r0, lsl #27 │ │ │ │ - subeq r0, pc, ip, lsr #28 │ │ │ │ + rsbeq pc, r1, r8, asr ip @ │ │ │ │ + subeq lr, pc, r0, ror sp @ │ │ │ │ + subeq r0, pc, ip, lsl lr @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ mov r6, r1 │ │ │ │ @@ -336371,15 +336371,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #600 @ 0x258 │ │ │ │ ldr r3, [pc, #156] @ 32939c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 35cd10 │ │ │ │ cmp r0, r5 │ │ │ │ mov r4, r0 │ │ │ │ bge 329358 │ │ │ │ add r7, r6, #28672 @ 0x7000 │ │ │ │ @@ -336404,17 +336404,17 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #1680 @ 0x690 │ │ │ │ bl 364fa0 │ │ │ │ b 3292bc │ │ │ │ - rsbeq pc, r1, r4, lsr #23 │ │ │ │ - strheq lr, [pc], #-200 @ │ │ │ │ - subeq r0, pc, r4, ror #26 │ │ │ │ + @ instruction: 0x0061fb94 │ │ │ │ + subeq lr, pc, r8, lsr #25 │ │ │ │ + subeq r0, pc, r4, asr sp @ │ │ │ │ @ instruction: 0x000023bb │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #348] @ 329514 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -336423,15 +336423,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #332] @ 329518 │ │ │ │ ldr r1, [pc, #332] @ 32951c │ │ │ │ ldr r3, [pc, #332] @ 329520 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ bl 328a10 │ │ │ │ add r3, r4, #22272 @ 0x5700 │ │ │ │ add ip, r4, #23296 @ 0x5b00 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ add ip, ip, #224 @ 0xe0 │ │ │ │ @@ -336477,15 +336477,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 34e674 │ │ │ │ add r1, r4, #1904 @ 0x770 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 543768 │ │ │ │ + b 54375c │ │ │ │ ldr r0, [r6, #1448] @ 0x5a8 │ │ │ │ bl 1e136c │ │ │ │ b 329458 │ │ │ │ add r3, r4, #6208 @ 0x1840 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3294f0 │ │ │ │ @@ -336501,17 +336501,17 @@ │ │ │ │ ldrb r3, [r7, #2132] @ 0x854 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32948c │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32948c │ │ │ │ b 3294e0 │ │ │ │ - ldrdeq pc, [r1], #-172 @ 0xffffff54 @ │ │ │ │ - subeq lr, pc, r4, ror #23 │ │ │ │ - @ instruction: 0x004f0c90 │ │ │ │ + rsbeq pc, r1, ip, asr #21 │ │ │ │ + ldrdeq lr, [pc], #-180 @ │ │ │ │ + subeq r0, pc, r0, lsl #25 │ │ │ │ andeq r2, r0, pc, lsr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #680] @ 3297e4 │ │ │ │ mov lr, r1 │ │ │ │ @@ -336565,15 +336565,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r2 │ │ │ │ mov r2, lr │ │ │ │ beq 329664 │ │ │ │ mov r1, ip │ │ │ │ add r0, r0, #8 │ │ │ │ mov r3, r4 │ │ │ │ - bl 7ef3dc │ │ │ │ + bl 7ef3cc │ │ │ │ cmp r4, r0 │ │ │ │ bne 329698 │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #460] @ 3297f8 │ │ │ │ ldr r3, [pc, #440] @ 3297e8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -336587,15 +336587,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 7ef394 │ │ │ │ + bl 7ef384 │ │ │ │ b 329618 │ │ │ │ ldm ip, {r0, r1} │ │ │ │ add ip, sp, #8 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, lr │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -336625,21 +336625,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 329808 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3295f0 │ │ │ │ ldr r3, [pc, #208] @ 3297fc │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3295f0 │ │ │ │ ldr r3, [pc, #192] @ 329800 │ │ │ │ @@ -336655,29 +336655,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 32980c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3295f0 │ │ │ │ ldr r0, [pc, #108] @ 329810 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3295f0 │ │ │ │ ldr r0, [pc, #96] @ 329814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3295f0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #80] @ 329818 │ │ │ │ ldr r1, [pc, #80] @ 32981c │ │ │ │ ldr r0, [pc, #80] @ 329820 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 329824 │ │ │ │ @@ -336690,21 +336690,21 @@ │ │ │ │ @ instruction: 0x006e1e98 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r2 │ │ │ │ ldrdeq r1, [lr], #-208 @ 0xffffff30 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrsbeq r0, [r0], #-4 │ │ │ │ - subseq r0, r0, ip, asr r0 │ │ │ │ - @ instruction: 0x0050009c │ │ │ │ + subseq r0, r0, r4, asr #1 │ │ │ │ + subseq r0, r0, ip, asr #32 │ │ │ │ subseq r0, r0, ip, lsl #1 │ │ │ │ - rsbeq pc, r1, r8, asr #13 │ │ │ │ - subeq lr, pc, r0, ror #15 │ │ │ │ - subeq lr, pc, ip, ror #15 │ │ │ │ + subseq r0, r0, ip, ror r0 │ │ │ │ + strheq pc, [r1], #-104 @ 0xffffff98 @ │ │ │ │ + ldrdeq lr, [pc], #-112 @ │ │ │ │ + ldrdeq lr, [pc], #-124 @ │ │ │ │ andeq r0, r0, fp, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #4008] @ 32a7e8 │ │ │ │ ldr r8, [pc, #4008] @ 32a7ec │ │ │ │ @@ -336726,33 +336726,33 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [pc, #3956] @ 32a800 │ │ │ │ str r9, [sp] │ │ │ │ mov r2, r5 │ │ │ │ mov r7, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #3936] @ 32a804 │ │ │ │ ldr r1, [pc, #3936] @ 32a808 │ │ │ │ add r8, r8, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 35cbe4 │ │ │ │ ldr r3, [pc, #3892] @ 32a80c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ str r9, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ addeq r5, r6, #4096 @ 0x1000 │ │ │ │ addeq sl, r6, #8192 @ 0x2000 │ │ │ │ beq 32993c │ │ │ │ mov r4, r0 │ │ │ │ add r1, r0, #6144 @ 0x1800 │ │ │ │ @@ -336766,15 +336766,15 @@ │ │ │ │ bl 1e35c8 │ │ │ │ add r4, r4, #8192 @ 0x2000 │ │ │ │ add r5, r6, #4096 @ 0x1000 │ │ │ │ add sl, r6, #8192 @ 0x2000 │ │ │ │ str r0, [r5, #2080] @ 0x820 │ │ │ │ ldr r0, [r4, #1540] @ 0x604 │ │ │ │ str r0, [sl, #1540] @ 0x604 │ │ │ │ - bl 589a24 │ │ │ │ + bl 589a14 │ │ │ │ ldr r3, [r5, #2084] @ 0x824 │ │ │ │ cmp r3, #0 │ │ │ │ bne 329a8c │ │ │ │ ldr r3, [sl, #1640] @ 0x668 │ │ │ │ cmp r3, #0 │ │ │ │ beq 329960 │ │ │ │ ldr r3, [sl, #1540] @ 0x604 │ │ │ │ @@ -336822,27 +336822,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3604] @ 32a820 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r3, [pc, #3580] @ 32a824 │ │ │ │ ldr ip, [pc, #3580] @ 32a828 │ │ │ │ ldr r1, [pc, #3580] @ 32a82c │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3572] @ 32a830 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #3552] @ 32a834 │ │ │ │ ldr r3, [pc, #3480] @ 32a7f0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -336853,15 +336853,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #3492] @ 32a838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ ldr r3, [r5, #2084] @ 0x824 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r5, #2088] @ 0x828 │ │ │ │ b 329948 │ │ │ │ ldr r1, [pc, #3468] @ 32a83c │ │ │ │ mov ip, #2048 @ 0x800 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -336869,40 +336869,40 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3456] @ 32a844 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3452] @ 32a848 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r3, [pc, #3432] @ 32a84c │ │ │ │ ldr ip, [pc, #3432] @ 32a850 │ │ │ │ ldr r1, [pc, #3432] @ 32a854 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ mov r2, #8320 @ 0x2080 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r1, [pc, #3396] @ 32a858 │ │ │ │ ldr ip, [pc, #3396] @ 32a85c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #3392] @ 32a860 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3388] @ 32a864 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3384] @ 32a868 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ mov r1, #1 │ │ │ │ bl 45bf88 │ │ │ │ ldrb r2, [r5, #2111] @ 0x83f │ │ │ │ ldrb r3, [r5, #2108] @ 0x83c │ │ │ │ cmp r2, r3 │ │ │ │ bhi 32afc4 │ │ │ │ @@ -336952,27 +336952,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3172] @ 32a878 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ add r2, r6, #6208 @ 0x1840 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #3136] @ 32a87c │ │ │ │ ldr r3, [r8, #20] │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ add r0, r0, #32 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ldr r4, [sl, #1540] @ 0x604 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32a72c │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r0, r6 │ │ │ │ bl 3473a8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -336989,29 +336989,29 @@ │ │ │ │ str r3, [sp, #32] │ │ │ │ add r3, r8, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ mov r9, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32aae8 │ │ │ │ mov r0, r6 │ │ │ │ bl 35cbe4 │ │ │ │ ldr r2, [pc, #2996] @ 32a88c │ │ │ │ ldr r1, [pc, #2996] @ 32a890 │ │ │ │ add r8, r8, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #2992] @ 32a894 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b2a4 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r8, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r6 │ │ │ │ bl 35cb78 │ │ │ │ @@ -337046,20 +337046,20 @@ │ │ │ │ str r0, [fp, #3048] @ 0xbe8 │ │ │ │ mov r0, r3 │ │ │ │ add r3, r5, #2256 @ 0x8d0 │ │ │ │ strh r1, [r3, #8] │ │ │ │ add r3, r0, #3248 @ 0xcb0 │ │ │ │ strh r2, [r3] │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #2812] @ 32a8a0 │ │ │ │ mov r3, #0 │ │ │ │ add ip, r6, #6336 @ 0x18c0 │ │ │ │ str ip, [sp, #60] @ 0x3c │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ add ip, r6, #6336 @ 0x18c0 │ │ │ │ strd r0, [ip, #16] │ │ │ │ ldrb r0, [r5, #2100] @ 0x834 │ │ │ │ mov r1, #4 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 1e1210 │ │ │ │ add r3, r6, #9664 @ 0x25c0 │ │ │ │ @@ -337187,15 +337187,15 @@ │ │ │ │ mov r1, #96 @ 0x60 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 355f94 │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32ab10 │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r7 │ │ │ │ bl 35fc64 │ │ │ │ mov r0, r7 │ │ │ │ bl 362008 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r3, [r3, #4] │ │ │ │ @@ -337218,15 +337218,15 @@ │ │ │ │ ldr r1, [pc, #2176] @ 32a8b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #724 @ 0x2d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #2156] @ 32a8b8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ add r0, r0, #28160 @ 0x6e00 │ │ │ │ ldrb r1, [r0, #229] @ 0xe5 │ │ │ │ ldrb r3, [r0, #228] @ 0xe4 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ ldrb r1, [r0, #76] @ 0x4c │ │ │ │ @@ -337269,35 +337269,35 @@ │ │ │ │ lsr r3, r1, r0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r2, [pc, #1972] @ 32a8bc │ │ │ │ add r9, r6, #1744 @ 0x6d0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [pc, #1944] @ 32a8c0 │ │ │ │ ldr r3, [pc, #1944] @ 32a8c4 │ │ │ │ str r8, [sp, #8] │ │ │ │ add r8, r6, #1904 @ 0x770 │ │ │ │ add r8, r8, #8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r0, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, r9 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ ldr r1, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 32adbc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 35c520 │ │ │ │ @@ -337377,19 +337377,19 @@ │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #12 │ │ │ │ add r3, r8, #80 @ 0x50 │ │ │ │ bl 3529e8 │ │ │ │ ldr r0, [sl, #1464] @ 0x5b8 │ │ │ │ mov r1, #0 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ add r9, sp, #80 @ 0x50 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, #8 │ │ │ │ mov r0, r9 │ │ │ │ ldr r4, [r7, #100] @ 0x64 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ @@ -337402,15 +337402,15 @@ │ │ │ │ ldr r1, [pc, #1476] @ 32a8d8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #1388] @ 32a894 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ str r3, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32a354 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r8, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r6 │ │ │ │ @@ -337456,26 +337456,26 @@ │ │ │ │ add r0, r6, #23552 @ 0x5c00 │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #40 @ 0x28 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ add r0, r0, #200 @ 0xc8 │ │ │ │ - bl 7bb6e0 │ │ │ │ + bl 7bb6d0 │ │ │ │ ldr r2, [pc, #1240] @ 32a8e4 │ │ │ │ add r0, r4, #240 @ 0xf0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #8 │ │ │ │ - bl 7bb6e0 │ │ │ │ + bl 7bb6d0 │ │ │ │ add r0, r4, #180 @ 0xb4 │ │ │ │ ldr r2, [r5, #2080] @ 0x820 │ │ │ │ mov r3, #32 │ │ │ │ mov r1, #20 │ │ │ │ - bl 7bb6e0 │ │ │ │ + bl 7bb6d0 │ │ │ │ ldrb r0, [r5, #2212] @ 0x8a4 │ │ │ │ mov r8, #0 │ │ │ │ strb r0, [fp, #3326] @ 0xcfe │ │ │ │ mov r3, #1 │ │ │ │ ldrb r0, [r5, #2213] @ 0x8a5 │ │ │ │ strb r0, [fp, #3327] @ 0xcff │ │ │ │ strb r3, [fp, #3341] @ 0xd0d │ │ │ │ @@ -337562,15 +337562,15 @@ │ │ │ │ ldr r3, [sl, #1540] @ 0x604 │ │ │ │ cmp r3, r1 │ │ │ │ beq 32af60 │ │ │ │ add r2, r3, #164 @ 0xa4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ add r0, r3, #944 @ 0x3b0 │ │ │ │ - bl 7bb764 │ │ │ │ + bl 7bb754 │ │ │ │ add r1, fp, #3248 @ 0xcb0 │ │ │ │ mvn r3, #59 @ 0x3b │ │ │ │ strb r3, [r1, #2048] @ 0x800 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r3, #9 │ │ │ │ strb r3, [r1, #2049] @ 0x801 │ │ │ │ mov r3, #16 │ │ │ │ @@ -337662,36 +337662,36 @@ │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ add r3, r3, #2 │ │ │ │ str r4, [r2, r3, lsl #2] │ │ │ │ b 329a4c │ │ │ │ ldr r9, [pc, #452] @ 32a8f8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r0, r9 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r1, [pc, #440] @ 32a8fc │ │ │ │ ldr r2, [r5, #2080] @ 0x820 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 580470 │ │ │ │ + bl 580460 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 582178 │ │ │ │ + bl 582168 │ │ │ │ cmp r0, #0 │ │ │ │ beq 329a4c │ │ │ │ ldr r3, [pc, #400] @ 32a900 │ │ │ │ ldr r2, [pc, #400] @ 32a904 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #688 @ 0x2b0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [pc, #384] @ 32a908 │ │ │ │ mov r0, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r0, [sl, #1540] @ 0x604 │ │ │ │ b 329c60 │ │ │ │ cmp r3, r2 │ │ │ │ bcc 32aeec │ │ │ │ cmp r1, #0 │ │ │ │ bne 32a7c4 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -337707,149 +337707,149 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ cmp r3, #1 │ │ │ │ str r3, [r2, #3784] @ 0xec8 │ │ │ │ bne 32a7b4 │ │ │ │ b 329eec │ │ │ │ strheq r1, [lr], #-180 @ 0xffffff4c @ │ │ │ │ - rsbeq pc, r1, ip, lsr r6 @ │ │ │ │ + rsbeq pc, r1, ip, lsr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq lr, pc, r0, asr r7 @ │ │ │ │ - strdeq r0, [pc], #-120 @ │ │ │ │ + subeq lr, pc, r0, asr #14 │ │ │ │ + subeq r0, pc, r8, ror #15 │ │ │ │ rsbeq r1, lr, ip, lsl #23 │ │ │ │ strdeq r2, [r0], -r5 │ │ │ │ - subeq pc, sp, r0, ror r3 @ │ │ │ │ - subseq sl, r5, r4, lsl lr │ │ │ │ + subeq pc, sp, r0, ror #6 │ │ │ │ + subseq sl, r5, r4, lsl #28 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ strdeq pc, [r0], -lr │ │ │ │ - @ instruction: 0x0061f494 │ │ │ │ - subeq pc, pc, r0, ror #31 │ │ │ │ - subeq lr, pc, r8, lsr #11 │ │ │ │ + rsbeq pc, r1, r4, lsl #9 │ │ │ │ + ldrdeq pc, [pc], #-240 @ │ │ │ │ + @ instruction: 0x004fe598 │ │ │ │ andeq r2, r0, fp, lsl #1 │ │ │ │ - rsbeq pc, r1, r8, ror #8 │ │ │ │ - subeq pc, pc, ip, lsl #29 │ │ │ │ - subeq lr, pc, r8, ror r5 @ │ │ │ │ + rsbeq pc, r1, r8, asr r4 @ │ │ │ │ + subeq pc, pc, ip, ror lr @ │ │ │ │ + subeq lr, pc, r8, ror #10 │ │ │ │ andeq r2, r0, r1, rrx │ │ │ │ rsbeq r1, lr, r8, lsr #19 │ │ │ │ - strdeq pc, [pc], #-208 @ │ │ │ │ - subeq pc, pc, r0, lsl #29 │ │ │ │ - ldrdeq pc, [r1], #-52 @ 0xffffffcc @ │ │ │ │ - subeq lr, pc, r4, ror #9 │ │ │ │ + subeq pc, pc, r0, ror #27 │ │ │ │ + subeq pc, pc, r0, ror lr @ │ │ │ │ + rsbeq pc, r1, r4, asr #7 │ │ │ │ + ldrdeq lr, [pc], #-68 @ │ │ │ │ andeq r2, r0, pc, rrx │ │ │ │ - rsbeq pc, r1, r8, lsr #7 │ │ │ │ - subeq pc, pc, r8, lsr #29 │ │ │ │ - subeq lr, pc, r0, asr #9 │ │ │ │ - strdeq pc, [pc], #-212 @ │ │ │ │ + @ instruction: 0x0061f398 │ │ │ │ + @ instruction: 0x004ffe98 │ │ │ │ + strheq lr, [pc], #-64 @ │ │ │ │ + subeq pc, pc, r4, ror #27 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq pc, r1, r0, ror r3 @ │ │ │ │ - subeq lr, pc, r0, lsl #9 │ │ │ │ + rsbeq pc, r1, r0, ror #6 │ │ │ │ + subeq lr, pc, r0, ror r4 @ │ │ │ │ andeq r2, r0, r8, rrx │ │ │ │ - rsbeq pc, r1, ip, lsl #5 │ │ │ │ - subseq r0, r0, r8, rrx │ │ │ │ - @ instruction: 0x004fe39c │ │ │ │ + rsbeq pc, r1, ip, ror r2 @ │ │ │ │ + subseq r0, r0, r8, asr r0 │ │ │ │ + subeq lr, pc, ip, lsl #7 │ │ │ │ ldrdeq r2, [r0], -r6 │ │ │ │ - @ instruction: 0x00500090 │ │ │ │ - rsbeq pc, r1, r0, lsl #4 │ │ │ │ - subeq r4, lr, r0, asr #23 │ │ │ │ - subeq sl, lr, r4, asr #25 │ │ │ │ - subeq lr, pc, r4, lsr #17 │ │ │ │ - subeq r0, pc, r0, lsl #7 │ │ │ │ + subseq r0, r0, r0, lsl #1 │ │ │ │ + strdeq pc, [r1], #-16 @ │ │ │ │ + strheq r4, [lr], #-176 @ 0xffffff50 │ │ │ │ + strheq sl, [lr], #-196 @ 0xffffff3c │ │ │ │ + @ instruction: 0x004fe894 │ │ │ │ + subeq r0, pc, r0, ror r3 @ │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ @ instruction: 0xffff8086 │ │ │ │ - rsbeq lr, r1, r4, ror #28 │ │ │ │ - subeq sp, pc, ip, ror pc @ │ │ │ │ - subeq r0, pc, r8, lsr #32 │ │ │ │ + rsbeq lr, r1, r4, asr lr │ │ │ │ + subeq sp, pc, ip, ror #30 │ │ │ │ + subeq r0, pc, r8, lsl r0 @ │ │ │ │ strdeq r2, [r0], -r1 │ │ │ │ - subeq pc, pc, r0, lsl #24 │ │ │ │ + strdeq pc, [pc], #-176 @ │ │ │ │ ldrdeq lr, [sl], #-60 @ 0xffffffc4 @ │ │ │ │ - subeq pc, lr, r0, lsr pc @ │ │ │ │ + subeq pc, lr, r0, lsr #30 │ │ │ │ rsbeq r1, pc, r8, ror sl @ │ │ │ │ @ instruction: 0x01000898 │ │ │ │ - rsbeq lr, r1, r4, lsl #23 │ │ │ │ - subeq lr, pc, r8, ror #4 │ │ │ │ - subeq pc, lr, r0, asr #26 │ │ │ │ - rsbeq lr, r1, r8, lsr fp │ │ │ │ - subeq pc, pc, r4, lsr r9 @ │ │ │ │ + rsbeq lr, r1, r4, ror fp │ │ │ │ + subeq lr, pc, r8, asr r2 @ │ │ │ │ + subeq pc, lr, r0, lsr sp @ │ │ │ │ + rsbeq lr, r1, r8, lsr #22 │ │ │ │ subeq pc, pc, r4, lsr #18 │ │ │ │ + subeq pc, pc, r4, lsl r9 @ │ │ │ │ andeq r8, r0, r0, lsl r0 │ │ │ │ andeq r8, r1, r0, lsl r0 │ │ │ │ andeq r0, r0, sl, lsr #2 │ │ │ │ andeq r4, r0, r6, ror #8 │ │ │ │ - subeq pc, pc, ip, lsr #11 │ │ │ │ - subeq pc, pc, r4, lsr #11 │ │ │ │ - rsbeq lr, r1, r4, lsr #14 │ │ │ │ - subeq sp, pc, ip, lsr #16 │ │ │ │ + @ instruction: 0x004ff59c │ │ │ │ + @ instruction: 0x004ff594 │ │ │ │ + rsbeq lr, r1, r4, lsl r7 │ │ │ │ + subeq sp, pc, ip, lsl r8 @ │ │ │ │ ldrdeq r2, [r0], -sp │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ andeq r1, r0, r6, lsr fp │ │ │ │ andeq r5, r0, r5, asr #16 │ │ │ │ - subeq pc, lr, ip, lsr #8 │ │ │ │ - rsbeq lr, r1, r0, lsl #4 │ │ │ │ - ldrdeq lr, [pc], #-204 @ │ │ │ │ - subeq sp, pc, r4, lsl r3 @ │ │ │ │ + subeq pc, lr, ip, lsl r4 @ │ │ │ │ + strdeq lr, [r1], #-16 @ │ │ │ │ + subeq lr, pc, ip, asr #25 │ │ │ │ + subeq sp, pc, r4, lsl #6 │ │ │ │ andeq r2, r0, sl, ror r0 │ │ │ │ ldrdeq sp, [sl], #-104 @ 0xffffff98 @ │ │ │ │ - strheq lr, [pc], #-236 @ │ │ │ │ - rsbeq sp, r1, r4, asr pc │ │ │ │ - subeq lr, pc, r8, lsl sl @ │ │ │ │ - subeq sp, pc, r8, rrx │ │ │ │ + subeq lr, pc, ip, lsr #29 │ │ │ │ + rsbeq sp, r1, r4, asr #30 │ │ │ │ + subeq lr, pc, r8, lsl #20 │ │ │ │ + subeq sp, pc, r8, asr r0 @ │ │ │ │ andeq r2, r0, r5, ror r0 │ │ │ │ - subeq lr, pc, r4, asr #27 │ │ │ │ - strdeq sp, [r1], #-228 @ 0xffffff1c @ │ │ │ │ - subeq lr, pc, ip, lsl sl @ │ │ │ │ - subeq sp, pc, r8 │ │ │ │ + strheq lr, [pc], #-212 @ │ │ │ │ + rsbeq sp, r1, r4, ror #29 │ │ │ │ + subeq lr, pc, ip, lsl #20 │ │ │ │ + strdeq ip, [pc], #-248 @ │ │ │ │ andeq r2, r0, r5, lsl #1 │ │ │ │ - rsbeq sp, r1, r0, asr #29 │ │ │ │ - subeq lr, pc, ip, lsr sl @ │ │ │ │ - ldrdeq ip, [pc], #-244 @ │ │ │ │ + strheq sp, [r1], #-224 @ 0xffffff20 @ │ │ │ │ + subeq lr, pc, ip, lsr #20 │ │ │ │ + subeq ip, pc, r4, asr #31 │ │ │ │ muleq r0, r3, r0 │ │ │ │ - rsbeq sp, r1, r0, ror lr │ │ │ │ - subeq lr, pc, r0, asr sl @ │ │ │ │ - subeq ip, pc, r4, lsl #31 │ │ │ │ + rsbeq sp, r1, r0, ror #28 │ │ │ │ + subeq lr, pc, r0, asr #20 │ │ │ │ + subeq ip, pc, r4, ror pc @ │ │ │ │ muleq r0, r9, r0 │ │ │ │ rsbeq sp, sl, r8, ror #8 │ │ │ │ - strheq lr, [lr], #-252 @ 0xffffff04 │ │ │ │ - rsbeq sp, r1, ip, lsl #27 │ │ │ │ - ldrdeq lr, [pc], #-148 @ │ │ │ │ - subeq ip, pc, r0, lsr #29 │ │ │ │ + subeq lr, lr, ip, lsr #31 │ │ │ │ + rsbeq sp, r1, ip, ror sp │ │ │ │ + subeq lr, pc, r4, asr #19 │ │ │ │ + @ instruction: 0x004fce90 │ │ │ │ andeq r2, r0, r9, lsr #1 │ │ │ │ - rsbeq sp, r1, ip, lsr sp │ │ │ │ - subeq lr, pc, r8, lsr #19 │ │ │ │ - subeq ip, pc, r0, asr lr @ │ │ │ │ + rsbeq sp, r1, ip, lsr #26 │ │ │ │ + @ instruction: 0x004fe998 │ │ │ │ + subeq ip, pc, r0, asr #28 │ │ │ │ andeq r2, r0, lr, lsr #1 │ │ │ │ - rsbeq sp, r1, ip, lsl #26 │ │ │ │ - subeq lr, pc, r0, lsr r9 @ │ │ │ │ - subeq ip, pc, r0, lsr #28 │ │ │ │ + strdeq sp, [r1], #-204 @ 0xffffff34 @ │ │ │ │ + subeq lr, pc, r0, lsr #18 │ │ │ │ + subeq ip, pc, r0, lsl lr @ │ │ │ │ andeq r2, r0, r4, lsr #1 │ │ │ │ - ldrdeq sp, [r1], #-204 @ 0xffffff34 @ │ │ │ │ - ldrdeq lr, [pc], #-132 @ │ │ │ │ - strdeq ip, [pc], #-208 @ │ │ │ │ + rsbeq sp, r1, ip, asr #25 │ │ │ │ + subeq lr, pc, r4, asr #17 │ │ │ │ + subeq ip, pc, r0, ror #27 │ │ │ │ muleq r0, pc, r0 @ │ │ │ │ - rsbeq sp, r1, r8, lsr #25 │ │ │ │ - subeq lr, pc, r4, ror #18 │ │ │ │ - strheq ip, [pc], #-216 @ │ │ │ │ + @ instruction: 0x0061dc98 │ │ │ │ + subeq lr, pc, r4, asr r9 @ │ │ │ │ + subeq ip, pc, r8, lsr #27 │ │ │ │ strheq r2, [r0], -r4 │ │ │ │ - rsbeq sp, r1, r8, ror ip │ │ │ │ - subeq lr, pc, r0, lsl #19 │ │ │ │ - subeq ip, pc, ip, lsl #27 │ │ │ │ + rsbeq sp, r1, r8, ror #24 │ │ │ │ + subeq lr, pc, r0, ror r9 @ │ │ │ │ + subeq ip, pc, ip, ror sp @ │ │ │ │ strheq r2, [r0], -sl │ │ │ │ - rsbeq sp, r1, r8, asr #24 │ │ │ │ - @ instruction: 0x004fe998 │ │ │ │ - subeq ip, pc, r0, ror #26 │ │ │ │ - rsbeq sp, r1, r4, lsl ip │ │ │ │ - subeq lr, pc, ip, lsr #19 │ │ │ │ - subeq ip, pc, r8, lsr #26 │ │ │ │ + rsbeq sp, r1, r8, lsr ip │ │ │ │ + subeq lr, pc, r8, lsl #19 │ │ │ │ + subeq ip, pc, r0, asr sp @ │ │ │ │ + rsbeq sp, r1, r4, lsl #24 │ │ │ │ + @ instruction: 0x004fe99c │ │ │ │ + subeq ip, pc, r8, lsl sp @ │ │ │ │ andeq r2, r0, r6, asr #1 │ │ │ │ - ldrdeq sp, [r1], #-188 @ 0xffffff44 @ │ │ │ │ - strdeq ip, [pc], #-196 @ │ │ │ │ - subeq lr, pc, r8, lsr #20 │ │ │ │ + rsbeq sp, r1, ip, asr #23 │ │ │ │ + subeq ip, pc, r4, ror #25 │ │ │ │ + subeq lr, pc, r8, lsl sl @ │ │ │ │ andeq r2, r0, r8, ror #3 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ ldrh r3, [r3, #12] │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b2ac │ │ │ │ ldr r1, [r7, #1464] @ 0x5b8 │ │ │ │ @@ -337932,15 +337932,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ add r0, r0, #100 @ 0x64 │ │ │ │ strh r4, [sp, #70] @ 0x46 │ │ │ │ bl 1e1e40 │ │ │ │ b 329fd0 │ │ │ │ ldr r1, [sp, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #84] @ 0x54 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 329a4c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldrh r0, [r3, #4] │ │ │ │ cmp r0, #0 │ │ │ │ beq 32a1d4 │ │ │ │ ldr lr, [sp, #44] @ 0x2c │ │ │ │ ldrb r3, [r5, #2110] @ 0x83e │ │ │ │ @@ -338011,15 +338011,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-888] @ 32a928 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ mov r1, #256 @ 0x100 │ │ │ │ mov r0, r7 │ │ │ │ bl 36292c │ │ │ │ b 329ff4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ @@ -338123,15 +338123,15 @@ │ │ │ │ ldr r3, [pc, #-1320] @ 32a930 │ │ │ │ str r4, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ add r4, r6, #9472 @ 0x2500 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #12 │ │ │ │ mov r1, #2 │ │ │ │ mov r0, r7 │ │ │ │ bl 3529e8 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ @@ -338146,21 +338146,21 @@ │ │ │ │ bl 322a30 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sl, #1452] @ 0x5ac │ │ │ │ b 32a25c │ │ │ │ cmp r8, r2 │ │ │ │ movge r1, r8 │ │ │ │ movlt r1, r2 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ mov r3, r0 │ │ │ │ b 32ada8 │ │ │ │ cmp r8, #1 │ │ │ │ movge r1, r8 │ │ │ │ movlt r1, #1 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ mov r3, r0 │ │ │ │ b 32ad2c │ │ │ │ cmp r1, #0 │ │ │ │ strb ip, [fp, #3776] @ 0xec0 │ │ │ │ strb ip, [fp, #3777] @ 0xec1 │ │ │ │ beq 32a7a8 │ │ │ │ ldrb r2, [fp, #3777] @ 0xec1 │ │ │ │ @@ -338168,66 +338168,66 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r2, #3784] @ 0xec8 │ │ │ │ b 329eec │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [r4] │ │ │ │ - bl 7cb0b4 │ │ │ │ + bl 7cb0a4 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4] │ │ │ │ b 32a1c8 │ │ │ │ ldr r3, [pc, #-1540] @ 32a934 │ │ │ │ ldr ip, [pc, #-1540] @ 32a938 │ │ │ │ ldr r1, [pc, #-1540] @ 32a93c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1548] @ 32a940 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, r3, #944 @ 0x3b0 │ │ │ │ ldr r3, [r5, #2080] @ 0x820 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [pc, #-1588] @ 32a944 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r1, r3 │ │ │ │ bl 1e2dc4 <__snprintf_chk@plt> │ │ │ │ b 32a5ac │ │ │ │ - bl 58cba4 │ │ │ │ + bl 58cb94 │ │ │ │ ldr r3, [pc, #-1616] @ 32a948 │ │ │ │ ldr ip, [pc, #-1616] @ 32a94c │ │ │ │ ldr r1, [pc, #-1616] @ 32a950 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1624] @ 32a954 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r3, [pc, #-1652] @ 32a958 │ │ │ │ ldr ip, [pc, #-1652] @ 32a95c │ │ │ │ ldr r1, [pc, #-1652] @ 32a960 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1660] @ 32a964 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ add r0, r6, #2096 @ 0x830 │ │ │ │ mov r3, #2 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, #4 │ │ │ │ add r0, r0, #12 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ @@ -338239,15 +338239,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1724] @ 32a974 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r2, [r5, #2088] @ 0x828 │ │ │ │ add r4, r6, #1904 @ 0x770 │ │ │ │ add r2, r2, #512 @ 0x200 │ │ │ │ add r2, r2, #1 │ │ │ │ lsl r2, r2, #3 │ │ │ │ subs r1, r2, #1 │ │ │ │ @@ -338273,15 +338273,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, r2, #156 @ 0x9c │ │ │ │ mov r3, r6 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, #0 │ │ │ │ bl 3529e8 │ │ │ │ add r3, r5, #2080 @ 0x820 │ │ │ │ ldrh r1, [r3, #12] │ │ │ │ @@ -338296,15 +338296,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1928] @ 32a98c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ subs r2, r2, #1 │ │ │ │ sbc ip, ip, #0 │ │ │ │ cmp ip, #0 │ │ │ │ clzeq r2, r2 │ │ │ │ addeq r2, r2, #32 │ │ │ │ clzne r2, ip │ │ │ │ @@ -338316,89 +338316,89 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1992] @ 32a99c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r3, [pc, #-2016] @ 32a9a0 │ │ │ │ ldr ip, [pc, #-2016] @ 32a9a4 │ │ │ │ ldr r1, [pc, #-2016] @ 32a9a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2024] @ 32a9ac │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r3, [pc, #-2048] @ 32a9b0 │ │ │ │ ldr ip, [pc, #-2048] @ 32a9b4 │ │ │ │ ldr r1, [pc, #-2048] @ 32a9b8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2056] @ 32a9bc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r3, [pc, #-2080] @ 32a9c0 │ │ │ │ ldr ip, [pc, #-2080] @ 32a9c4 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #-2084] @ 32a9c8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2092] @ 32a9cc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r3, [pc, #-2116] @ 32a9d0 │ │ │ │ ldr ip, [pc, #-2116] @ 32a9d4 │ │ │ │ ldr r1, [pc, #-2116] @ 32a9d8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2124] @ 32a9dc │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r3, [pc, #-2148] @ 32a9e0 │ │ │ │ ldr lr, [pc, #-2148] @ 32a9e4 │ │ │ │ ldr r1, [pc, #-2148] @ 32a9e8 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ mov r2, #8384 @ 0x20c0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ ldr r3, [pc, #-2188] @ 32a9ec │ │ │ │ ldr ip, [pc, #-2188] @ 32a9f0 │ │ │ │ ldr r1, [pc, #-2188] @ 32a9f4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-2196] @ 32a9f8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 329a4c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrh r3, [r3, #10] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #-2232] @ 32a9fc │ │ │ │ ldr r1, [pc, #-2232] @ 32aa00 │ │ │ │ ldr r0, [pc, #-2232] @ 32aa04 │ │ │ │ @@ -338481,23 +338481,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r5, r7} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 32b500 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32b35c │ │ │ │ ldr r3, [pc, #208] @ 32b504 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b32c │ │ │ │ ldr r3, [pc, #176] @ 32b4f8 │ │ │ │ @@ -338513,50 +338513,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 32b508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32b32c │ │ │ │ ldr r0, [pc, #92] @ 32b50c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32b32c │ │ │ │ ldr r0, [pc, #76] @ 32b510 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32b35c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, lr, r4, lsl r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [lr], #-4 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x006e0098 │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq lr, pc, r4, ror r9 @ │ │ │ │ + subeq lr, pc, r4, ror #18 │ │ │ │ andeq r4, r0, r4, ror #5 │ │ │ │ - strheq lr, [pc], #-132 @ │ │ │ │ - subeq lr, pc, r8, asr #17 │ │ │ │ - subeq lr, pc, ip, lsl #18 │ │ │ │ + subeq lr, pc, r4, lsr #17 │ │ │ │ + strheq lr, [pc], #-136 @ │ │ │ │ + strdeq lr, [pc], #-140 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr ip, [pc, #1572] @ 32bb50 │ │ │ │ ldr r1, [pc, #1572] @ 32bb54 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -338592,28 +338592,28 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32b6bc │ │ │ │ mov r0, r4 │ │ │ │ bl 35cbe4 │ │ │ │ ldr r2, [pc, #1420] @ 32bb6c │ │ │ │ ldr r1, [pc, #1420] @ 32bb70 │ │ │ │ add r9, r9, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #1416] @ 32bb74 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r9, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bb48 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r9, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r4 │ │ │ │ bl 35cb78 │ │ │ │ @@ -338644,24 +338644,24 @@ │ │ │ │ beq 32bb28 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1232] @ 32bb84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32b714 │ │ │ │ ldr r3, [pc, #1220] @ 32bb88 │ │ │ │ cmp r7, #0 │ │ │ │ cmpeq r5, r3 │ │ │ │ beq 32b8d8 │ │ │ │ ldr r3, [pc, #1208] @ 32bb8c │ │ │ │ add r4, r4, #2080 @ 0x820 │ │ │ │ @@ -338736,23 +338736,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #888] @ 32bb98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 32bae0 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 32b584 │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -338772,22 +338772,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #756] @ 32bba0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp] │ │ │ │ b 32b964 │ │ │ │ orrs r9, r9, #0 │ │ │ │ bne 32ba44 │ │ │ │ cmp r6, #3 │ │ │ │ bhi 32b584 │ │ │ │ ldr r3, [pc, #684] @ 32bb7c │ │ │ │ @@ -338805,56 +338805,56 @@ │ │ │ │ add r3, r4, #8192 @ 0x2000 │ │ │ │ ldr r0, [r3, #1464] @ 0x5b8 │ │ │ │ ldrd r2, [r0, #24] │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 543108 │ │ │ │ + bl 5430fc │ │ │ │ b 32b6cc │ │ │ │ ldr r3, [pc, #600] @ 32bb7c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 32b584 │ │ │ │ ldr r1, [pc, #620] @ 32bba4 │ │ │ │ ldr r0, [pc, #620] @ 32bba8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32b584 │ │ │ │ ldr r3, [pc, #540] @ 32bb7c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 32b584 │ │ │ │ ldr r1, [pc, #568] @ 32bbac │ │ │ │ ldr r0, [pc, #568] @ 32bbb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32b584 │ │ │ │ bl 323d3c │ │ │ │ ldr r1, [pc, #532] @ 32bbb4 │ │ │ │ ldr r0, [pc, #532] @ 32bbb8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3808 @ 0xee0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r7 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32b714 │ │ │ │ ldr r2, [pc, #500] @ 32bbbc │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, r1 │ │ │ │ beq 32b70c │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -338866,28 +338866,28 @@ │ │ │ │ beq 32bac4 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #412] @ 32bbc0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4] │ │ │ │ b 32b70c │ │ │ │ ldr r0, [pc, #396] @ 32bbc4 │ │ │ │ str r6, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32b824 │ │ │ │ ldr r3, [pc, #304] @ 32bb7c │ │ │ │ ldr fp, [r8, r3] │ │ │ │ ldr r3, [pc, #372] @ 32bbc8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -338903,95 +338903,95 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #276] @ 32bbcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp] │ │ │ │ b 32b928 │ │ │ │ ldr r0, [pc, #260] @ 32bbd0 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4] │ │ │ │ b 32b70c │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32ba4c │ │ │ │ ldr r3, [fp] │ │ │ │ b 32b928 │ │ │ │ ldr r0, [pc, #216] @ 32bbd4 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32baec │ │ │ │ ldr r0, [pc, #196] @ 32bbd8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp] │ │ │ │ b 32b964 │ │ │ │ ldr r0, [pc, #172] @ 32bbdc │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32b714 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ ldrdeq pc, [sp], #-224 @ 0xffffff20 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq pc, [sp], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strdeq sp, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - strheq r9, [lr], #-56 @ 0xffffffc8 │ │ │ │ - strheq r3, [lr], #-36 @ 0xffffffdc │ │ │ │ - @ instruction: 0x004fcf9c │ │ │ │ - subeq lr, lr, r8, ror sl │ │ │ │ + rsbeq sp, r1, r0, ror #17 │ │ │ │ + subeq r9, lr, r8, lsr #7 │ │ │ │ + subeq r3, lr, r4, lsr #5 │ │ │ │ + subeq ip, pc, ip, lsl #31 │ │ │ │ + subeq lr, lr, r8, ror #20 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ andeq r1, r0, ip, asr #20 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq lr, [pc], #-160 @ │ │ │ │ + subeq lr, pc, r0, asr #21 │ │ │ │ andeq r0, r0, r8, lsl #28 │ │ │ │ - ldrdeq sp, [r1], #-63 @ 0xffffffc1 @ │ │ │ │ + rsbeq sp, r1, pc, asr #7 │ │ │ │ ldrdeq pc, [sp], #-200 @ 0xffffff38 @ │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subeq lr, pc, r4, ror #11 │ │ │ │ + ldrdeq lr, [pc], #-84 @ │ │ │ │ andeq r4, r0, r4, lsl #12 │ │ │ │ - strheq lr, [pc], #-104 @ │ │ │ │ - rsbeq sp, r1, ip, asr r5 │ │ │ │ - subeq lr, pc, r8, asr #11 │ │ │ │ - rsbeq sp, r1, r0, lsr #10 │ │ │ │ - subeq lr, pc, r4, lsl #13 │ │ │ │ - strdeq sp, [r1], #-68 @ 0xffffffbc @ │ │ │ │ - subeq lr, pc, r4, ror r7 @ │ │ │ │ + subeq lr, pc, r8, lsr #13 │ │ │ │ + rsbeq sp, r1, ip, asr #10 │ │ │ │ + strheq lr, [pc], #-88 @ │ │ │ │ + rsbeq sp, r1, r0, lsl r5 │ │ │ │ + subeq lr, pc, r4, ror r6 @ │ │ │ │ + rsbeq sp, r1, r4, ror #9 │ │ │ │ + subeq lr, pc, r4, ror #14 │ │ │ │ andeq r2, r0, r4, asr r7 │ │ │ │ - subeq lr, pc, r8, lsr r6 @ │ │ │ │ - subeq lr, pc, r0, lsl #8 │ │ │ │ + subeq lr, pc, r8, lsr #12 │ │ │ │ + strdeq lr, [pc], #-48 @ │ │ │ │ ldrdeq r4, [r0], -ip │ │ │ │ - subeq lr, pc, ip, lsr #7 │ │ │ │ - strdeq lr, [pc], #-80 @ │ │ │ │ - subeq lr, pc, r0, asr #7 │ │ │ │ - subeq lr, pc, r4, lsr #9 │ │ │ │ - @ instruction: 0x004fe698 │ │ │ │ + @ instruction: 0x004fe39c │ │ │ │ + subeq lr, pc, r0, ror #11 │ │ │ │ + strheq lr, [pc], #-48 @ │ │ │ │ + @ instruction: 0x004fe494 │ │ │ │ + subeq lr, pc, r8, lsl #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #720] @ 32becc │ │ │ │ mov r5, r3 │ │ │ │ @@ -339031,15 +339031,15 @@ │ │ │ │ ldr r3, [r6, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32bcf0 │ │ │ │ add r3, r0, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ str r0, [r5] │ │ │ │ ldr r3, [r6, #280] @ 0x118 │ │ │ │ cmp r3, r0 │ │ │ │ movhi r0, #0 │ │ │ │ bls 32bea4 │ │ │ │ ldr r2, [pc, #540] @ 32bed8 │ │ │ │ ldr r3, [pc, #528] @ 32bed0 │ │ │ │ @@ -339098,22 +339098,22 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 32bef4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32bd1c │ │ │ │ ldr r3, [pc, #292] @ 32bef8 │ │ │ │ ldr r3, [lr, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bd38 │ │ │ │ ldr r3, [pc, #260] @ 32beec │ │ │ │ @@ -339129,44 +339129,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r5, #0 │ │ │ │ str r4, [sp] │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #16] │ │ │ │ str r9, [sp, #20] │ │ │ │ str r8, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #164] @ 32befc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32bd38 │ │ │ │ ldr r0, [pc, #152] @ 32bf00 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32bd1c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ ldr r0, [pc, #124] @ 32bf04 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r9, [sp, #12] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32bd38 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 32bf08 │ │ │ │ ldr r1, [pc, #92] @ 32bf0c │ │ │ │ ldr r0, [pc, #92] @ 32bf10 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3824 @ 0xef0 │ │ │ │ @@ -339181,22 +339181,22 @@ │ │ │ │ rsbeq pc, sp, r0, asr #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r1 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq lr, pc, r4, asr #8 │ │ │ │ + subeq lr, pc, r4, lsr r4 @ │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - subeq sp, pc, r8, lsl #17 │ │ │ │ - ldrdeq lr, [pc], #-56 @ │ │ │ │ - subeq sp, pc, r8, lsr #17 │ │ │ │ - rsbeq ip, r1, r4, ror #31 │ │ │ │ - strdeq ip, [pc], #-8 @ │ │ │ │ - strheq lr, [pc], #-48 @ │ │ │ │ + subeq sp, pc, r8, ror r8 @ │ │ │ │ + subeq lr, pc, r8, asr #7 │ │ │ │ + @ instruction: 0x004fd898 │ │ │ │ + ldrdeq ip, [r1], #-244 @ 0xffffff0c @ │ │ │ │ + subeq ip, pc, r8, ror #1 │ │ │ │ + subeq lr, pc, r0, lsr #7 │ │ │ │ andeq r0, r0, pc, lsr #30 │ │ │ │ │ │ │ │ 0032bf18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -339209,34 +339209,34 @@ │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, sl │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r7, [pc, #1392] @ 32c4d8 │ │ │ │ add r8, r4, #104 @ 0x68 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, sl │ │ │ │ ldrh sl, [r4, #32] │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ ldr r3, [pc, #1368] @ 32c4dc │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c2a4 │ │ │ │ cmp r5, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ beq 32c08c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ ldrb r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 32c24c │ │ │ │ bls 32c254 │ │ │ │ cmp r3, #8 │ │ │ │ moveq r3, #640 @ 0x280 │ │ │ │ beq 32bfd4 │ │ │ │ @@ -339259,18 +339259,18 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3856 @ 0xf10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [pc, #1220] @ 32c4ec │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 32c0a0 │ │ │ │ ldr r1, [pc, #1192] @ 32c4f0 │ │ │ │ ldr r3, [pc, #1160] @ 32c4d4 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -339286,15 +339286,15 @@ │ │ │ │ ldr r3, [r3, #3048] @ 0xbe8 │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [r3, r2, lsl #2] │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 321edc │ │ │ │ add r8, r9, #12288 @ 0x3000 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ ldrb r3, [r8, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32c040 │ │ │ │ ldrb r2, [r4, #36] @ 0x24 │ │ │ │ cmp r2, #125 @ 0x7d │ │ │ │ cmpne r2, #1 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -339325,15 +339325,15 @@ │ │ │ │ add r5, r5, #1 │ │ │ │ orr sl, sl, r3, lsl #24 │ │ │ │ bne 32c234 │ │ │ │ add r3, r9, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ mov r1, sl │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r3, [r8, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 32c4a8 │ │ │ │ ldr r6, [r8, #244] @ 0xf4 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ adds r6, r6, r0, lsl #4 │ │ │ │ beq 32c4a8 │ │ │ │ @@ -339359,15 +339359,15 @@ │ │ │ │ ldrh r8, [r8, #226] @ 0xe2 │ │ │ │ str r2, [sp, #20] │ │ │ │ sub r0, r8, #1 │ │ │ │ add r0, r0, r5 │ │ │ │ mov r1, r8 │ │ │ │ sub r0, r0, ip │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ ldr r1, [fp] │ │ │ │ ldr sl, [r6, #16] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ lsl r5, r0, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ @@ -339443,24 +339443,24 @@ │ │ │ │ str r0, [sp, #16] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #476] @ 32c504 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32bf90 │ │ │ │ ldr r3, [pc, #464] @ 32c508 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32bff8 │ │ │ │ ldr r3, [pc, #432] @ 32c4fc │ │ │ │ @@ -339477,34 +339477,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r6, r8, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #356] @ 32c50c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32bff8 │ │ │ │ ldr r0, [pc, #344] @ 32c510 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32bf90 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #324] @ 32c514 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32bff8 │ │ │ │ ldr r1, [pc, #304] @ 32c518 │ │ │ │ ldr r1, [r7, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32c1e0 │ │ │ │ ldr r1, [pc, #256] @ 32c4fc │ │ │ │ @@ -339521,35 +339521,35 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 32c51c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 32c1e0 │ │ │ │ ldr r0, [pc, #160] @ 32c520 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r6, #64] @ 0x40 │ │ │ │ ldr r2, [r6, #68] @ 0x44 │ │ │ │ ldr sl, [r6, #16] │ │ │ │ ldr r8, [r6, #20] │ │ │ │ b 32c1e0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 32c524 │ │ │ │ @@ -339562,34 +339562,34 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq pc, sp, r4, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006df494 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq ip, r1, ip, lsl #29 │ │ │ │ - subeq lr, pc, ip, ror #5 │ │ │ │ - subeq fp, pc, r4, lsr #31 │ │ │ │ + rsbeq ip, r1, ip, ror lr │ │ │ │ + ldrdeq lr, [pc], #-44 @ │ │ │ │ + @ instruction: 0x004fbf94 │ │ │ │ andeq r0, r0, fp, ror r8 │ │ │ │ strheq pc, [sp], #-52 @ 0xffffffcc @ │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ @ instruction: 0x00002cb0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, pc, r8, ror #30 │ │ │ │ + subeq sp, pc, r8, asr pc @ │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ - strdeq sp, [pc], #-144 @ │ │ │ │ - subeq sp, pc, ip, lsl #30 │ │ │ │ - strdeq sp, [pc], #-156 @ │ │ │ │ + subeq sp, pc, r0, ror #19 │ │ │ │ + strdeq sp, [pc], #-236 @ │ │ │ │ + subeq sp, pc, ip, ror #19 │ │ │ │ andeq r3, r0, r4, lsr r2 │ │ │ │ - subeq sp, pc, r0, lsr #29 │ │ │ │ - subeq sp, pc, r0, asr #29 │ │ │ │ - rsbeq ip, r1, r0, ror #19 │ │ │ │ - strdeq fp, [pc], #-164 @ │ │ │ │ - ldrsbeq lr, [sl], #-172 @ 0xffffff54 │ │ │ │ + @ instruction: 0x004fde90 │ │ │ │ + strheq sp, [pc], #-224 @ │ │ │ │ + ldrdeq ip, [r1], #-144 @ 0xffffff70 @ │ │ │ │ + subeq fp, pc, r4, ror #21 │ │ │ │ + subseq lr, sl, ip, asr #21 │ │ │ │ andeq r0, r0, pc, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #984] @ 32c924 │ │ │ │ ldr r4, [r0] │ │ │ │ @@ -339600,15 +339600,15 @@ │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ mov r3, #0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldrb r2, [r4, #48] @ 0x30 │ │ │ │ ldrb r1, [r4, #93] @ 0x5d │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #92] @ 0x5c │ │ │ │ ldrb ip, [r4, #77] @ 0x4d │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ @@ -339658,24 +339658,24 @@ │ │ │ │ ldr r2, [sl] │ │ │ │ cmp r2, #0 │ │ │ │ bne 32c82c │ │ │ │ cmp r6, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bne 32c72c │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ ldrb r3, [r9, #229] @ 0xe5 │ │ │ │ tst r3, #7 │ │ │ │ bne 32c6fc │ │ │ │ add r0, r5, #4 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 1e136c │ │ │ │ add r0, r5, #28 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -339709,15 +339709,15 @@ │ │ │ │ ldr r2, [r5, #44] @ 0x2c │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ bl 343da4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 32c7d8 │ │ │ │ strh r0, [r4, #12] │ │ │ │ b 32c670 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ ldr r3, [pc, #512] @ 32c938 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ bl 1e16fc │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -339742,23 +339742,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #376] @ 32c948 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32c670 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -339799,15 +339799,15 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -339815,48 +339815,48 @@ │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 32c950 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32c650 │ │ │ │ ldr r0, [pc, #112] @ 32c954 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32c650 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #72] @ 32c958 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32c670 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, sp, ip, lsr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, sp, r4, asr lr │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, sp, ip, lsr sp │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, pc, r8, asr #11 │ │ │ │ + strheq sp, [pc], #-88 @ │ │ │ │ @ instruction: 0x000032b4 │ │ │ │ - subeq sp, pc, ip, lsr #21 │ │ │ │ - subeq sp, pc, r0, ror #21 │ │ │ │ - strheq sp, [pc], #-76 @ │ │ │ │ + @ instruction: 0x004fda9c │ │ │ │ + ldrdeq sp, [pc], #-160 @ │ │ │ │ + subeq sp, pc, ip, lsr #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #560] @ 32cba4 │ │ │ │ ldr r3, [pc, #560] @ 32cba8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -339886,15 +339886,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r7, r7, r2, lsl #8 │ │ │ │ mov r0, sl │ │ │ │ add r2, ip, #12288 @ 0x3000 │ │ │ │ mov r9, r1 │ │ │ │ ldrh r8, [r2, #200] @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ ldr r1, [pc, #436] @ 32cbb0 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 32cafc │ │ │ │ cmp r9, #0 │ │ │ │ @@ -339904,31 +339904,31 @@ │ │ │ │ add r7, r6, #28 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 1e37d8 │ │ │ │ mul r8, r5, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ef324 │ │ │ │ + bl 7ef314 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #348] @ 32cbb4 │ │ │ │ adds r2, r8, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ ldr r2, [pc, #308] @ 32cbb8 │ │ │ │ ldr r3, [pc, #288] @ 32cba8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -339977,44 +339977,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 32cbcc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32ca0c │ │ │ │ ldr r0, [pc, #60] @ 32cbd0 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32ca0c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, sp, r8, lsl #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, sp, r4, lsl #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffad0 │ │ │ │ rsbeq lr, sp, r8, ror r9 │ │ │ │ rsbeq lr, sp, r0, lsr r9 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, pc, r4, lsr #17 │ │ │ │ - subeq sp, pc, ip, asr #17 │ │ │ │ + @ instruction: 0x004fd894 │ │ │ │ + strheq sp, [pc], #-140 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ sub sp, sp, #68 @ 0x44 │ │ │ │ ldr r6, [sp, #108] @ 0x6c │ │ │ │ mov r4, r2 │ │ │ │ @@ -340097,42 +340097,42 @@ │ │ │ │ ldr r1, [pc, #280] @ 32ce40 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov sl, #0 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov fp, #1 │ │ │ │ str sl, [sp, #44] @ 0x2c │ │ │ │ str sl, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #44] @ 0x2c │ │ │ │ add r8, sp, #48 @ 0x30 │ │ │ │ mov r9, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #104] @ 0x68 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r6, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r1, [sp, #8] │ │ │ │ strb fp, [sp, #52] @ 0x34 │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r0, r9, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ add sp, sp, #68 @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ @@ -340150,27 +340150,27 @@ │ │ │ │ sub r9, r4, r9 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ mov r2, r6 │ │ │ │ add r1, r1, r9 │ │ │ │ bl 1e1e40 │ │ │ │ b 32ce2c │ │ │ │ add r0, r9, #80 @ 0x50 │ │ │ │ - bl 542bbc │ │ │ │ + bl 542bb0 │ │ │ │ ldr r3, [r8] │ │ │ │ mov r2, r6 │ │ │ │ sub r3, r4, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ ldr r0, [sp, #104] @ 0x68 │ │ │ │ bl 1e1e40 │ │ │ │ mov r0, #0 │ │ │ │ b 32cdac │ │ │ │ bl 1e3ee4 │ │ │ │ - rsbeq ip, r1, r0, ror r1 │ │ │ │ - subeq r7, lr, r8, lsr ip │ │ │ │ - subeq r1, lr, r8, lsr fp │ │ │ │ + rsbeq ip, r1, r0, ror #2 │ │ │ │ + subeq r7, lr, r8, lsr #24 │ │ │ │ + subeq r1, lr, r8, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov fp, r3 │ │ │ │ ldr r3, [r1] │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ @@ -340340,29 +340340,29 @@ │ │ │ │ ldr r1, [pc, #512] @ 32d2f4 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r2, #1 │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ strb r2, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ asr r2, r4, #31 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr ip, [sp, #32] │ │ │ │ mov r2, #1 │ │ │ │ str r2, [sp, #24] │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -340372,15 +340372,15 @@ │ │ │ │ add ip, sp, #96 @ 0x60 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ b 32ced0 │ │ │ │ subs r7, r7, r3 │ │ │ │ sbc sl, sl, #0 │ │ │ │ add r8, r8, #1 │ │ │ │ add r3, r2, r8, lsl #3 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ lsl ip, r8, #3 │ │ │ │ @@ -340442,15 +340442,15 @@ │ │ │ │ sub r2, r5, r2 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, r0, r2 │ │ │ │ mov r2, r4 │ │ │ │ bl 1e1e40 │ │ │ │ b 32ced8 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 542bbc │ │ │ │ + bl 542bb0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r2, r4 │ │ │ │ sub r3, r5, r3 │ │ │ │ add r0, r0, r3 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -340461,20 +340461,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 32d300 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 32d304 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #3904 @ 0xf40 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq ip, r1, r0 │ │ │ │ - subeq r7, lr, r0, asr #21 │ │ │ │ - subeq r1, lr, ip, ror #14 │ │ │ │ - rsbeq fp, r1, r0, asr #23 │ │ │ │ - ldrdeq sl, [pc], #-200 @ │ │ │ │ - subeq sl, pc, r4, ror #25 │ │ │ │ + strdeq fp, [r1], #-240 @ 0xffffff10 @ │ │ │ │ + strheq r7, [lr], #-160 @ 0xffffff60 │ │ │ │ + subeq r1, lr, ip, asr r7 │ │ │ │ + strheq fp, [r1], #-176 @ 0xffffff50 @ │ │ │ │ + subeq sl, pc, r8, asr #25 │ │ │ │ + ldrdeq sl, [pc], #-196 @ │ │ │ │ andeq r0, r0, r6, lsl r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #1552] @ 32d934 │ │ │ │ @@ -340627,15 +340627,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d640 │ │ │ │ ldr r1, [fp, #1448] @ 0x5a8 │ │ │ │ sub r0, r6, r0 │ │ │ │ add r1, r1, r0 │ │ │ │ mov r2, r9 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ b 32d354 │ │ │ │ ldrb r3, [fp, #1468] @ 0x5bc │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d5f0 │ │ │ │ ldr r2, [fp, #1464] @ 0x5b8 │ │ │ │ add r1, r4, #9664 @ 0x25c0 │ │ │ │ ldr r3, [r2, #152] @ 0x98 │ │ │ │ @@ -340722,21 +340722,21 @@ │ │ │ │ cmp ip, r3 │ │ │ │ sbcs r5, r5, r1 │ │ │ │ movcs r3, #0 │ │ │ │ andcc r3, r2, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d640 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 542bbc │ │ │ │ + bl 542bb0 │ │ │ │ ldr r3, [r4] │ │ │ │ mov r2, r9 │ │ │ │ sub r3, r6, r3 │ │ │ │ add r1, r0, r3 │ │ │ │ add r0, r7, #8 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ b 32d354 │ │ │ │ ldr r1, [pc, #556] @ 32d954 │ │ │ │ ldr r1, [r8, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32d3b0 │ │ │ │ ldr r1, [pc, #528] @ 32d94c │ │ │ │ @@ -340754,35 +340754,35 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ mov fp, r3 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r3, [sp, #24] │ │ │ │ str r3, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 32d95c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32d3b0 │ │ │ │ mov r3, #0 │ │ │ │ b 32d488 │ │ │ │ ldr r1, [pc, #416] @ 32d960 │ │ │ │ ldr r0, [pc, #416] @ 32d964 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3920 @ 0xf50 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32d668 │ │ │ │ ldr r2, [pc, #392] @ 32d968 │ │ │ │ ldr r2, [r8, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32d660 │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ @@ -340795,29 +340795,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 32d96c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4] │ │ │ │ b 32d660 │ │ │ │ ldr r0, [pc, #288] @ 32d970 │ │ │ │ mov r1, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32d3b0 │ │ │ │ ldr r3, [pc, #264] @ 32d974 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32d4b8 │ │ │ │ ldr r3, [pc, #204] @ 32d94c │ │ │ │ @@ -340832,65 +340832,65 @@ │ │ │ │ beq 32d908 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 32d978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 32d4b8 │ │ │ │ ldr r0, [pc, #132] @ 32d97c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4] │ │ │ │ b 32d660 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #112] @ 32d980 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb ip, [fp, #1452] @ 0x5ac │ │ │ │ b 32d4b8 │ │ │ │ bl 1e3ee4 │ │ │ │ ldrdeq lr, [sp], #-0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq lr, [sp], #-0 @ │ │ │ │ @ instruction: 0x006de09c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r2, lsl r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r4, r0, r6 │ │ │ │ andeq r3, r0, ip, lsr #3 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, pc, ip, ror #25 │ │ │ │ - ldrdeq fp, [r1], #-100 @ 0xffffff9c @ │ │ │ │ - subeq ip, pc, r4, lsl lr @ │ │ │ │ + ldrdeq ip, [pc], #-204 @ │ │ │ │ + rsbeq fp, r1, r4, asr #13 │ │ │ │ + subeq ip, pc, r4, lsl #28 │ │ │ │ andeq r3, r0, r0, lsl r9 │ │ │ │ - subeq ip, pc, r0, lsr #26 │ │ │ │ - subeq ip, pc, r8, ror ip @ │ │ │ │ + subeq ip, pc, r0, lsl sp @ │ │ │ │ + subeq ip, pc, r8, ror #24 │ │ │ │ andeq r3, r0, r0, asr #24 │ │ │ │ - subeq ip, pc, r0, lsl ip @ │ │ │ │ - subeq ip, pc, ip, lsr #25 │ │ │ │ - subeq ip, pc, r8, lsl ip @ │ │ │ │ + subeq ip, pc, r0, lsl #24 │ │ │ │ + @ instruction: 0x004fcc9c │ │ │ │ + subeq ip, pc, r8, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ @@ -341010,41 +341010,41 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 32dbe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32db1c │ │ │ │ ldr r0, [pc, #60] @ 32dbe8 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32db1c │ │ │ │ rsbeq sp, sp, ip, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, sp, ip, lsr sl │ │ │ │ andeq r4, r0, lr │ │ │ │ andeq r4, r0, r1, lsl r0 │ │ │ │ strdeq sp, [sp], #-148 @ 0xffffff6c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, pc │ │ │ │ andeq r3, r0, r0, asr #22 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, pc, ip, lsl #21 │ │ │ │ - strheq ip, [pc], #-172 @ │ │ │ │ + subeq ip, pc, ip, ror sl @ │ │ │ │ + subeq ip, pc, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ sub sp, sp, #100 @ 0x64 │ │ │ │ mov r8, r2 │ │ │ │ mov r5, r3 │ │ │ │ @@ -341067,15 +341067,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, r4 │ │ │ │ ldr ip, [sp, #140] @ 0x8c │ │ │ │ str ip, [sp, #56] @ 0x38 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ subs r4, r4, r2 │ │ │ │ rsc sl, r3, #0 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r3, r9, sl │ │ │ │ ldr r3, [pc, #2164] @ 32e4fc │ │ │ │ @@ -341120,15 +341120,15 @@ │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32ddb8 │ │ │ │ add r3, r7, #8 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ ldr r3, [r7] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r7] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ @@ -341187,24 +341187,24 @@ │ │ │ │ ldr r1, [pc, #1756] @ 32e50c │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #1728] @ 32e510 │ │ │ │ ldr r1, [pc, #1728] @ 32e514 │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r7, #8 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ bl 441150 │ │ │ │ mov r3, #3 │ │ │ │ @@ -341214,15 +341214,15 @@ │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1 │ │ │ │ beq 32dd74 │ │ │ │ tst r3, #2 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ bne 32e004 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2e54 │ │ │ │ b 32dd74 │ │ │ │ ldr r3, [fp, #2216] @ 0x8a8 │ │ │ │ cmp r3, r4 │ │ │ │ @@ -341342,15 +341342,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ @@ -341359,15 +341359,15 @@ │ │ │ │ str sl, [sp, #4] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1072] @ 32e524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32dca0 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 32e238 │ │ │ │ ldr r9, [pc, #1044] @ 32e528 │ │ │ │ b 32de90 │ │ │ │ @@ -341413,40 +341413,40 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #828] @ 32e530 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e10c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r0, [pc, #808] @ 32e534 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ str r9, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32dca0 │ │ │ │ ldr r1, [pc, #748] @ 32e52c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [r0, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32e10c │ │ │ │ @@ -341466,25 +341466,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #624] @ 32e538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e10c │ │ │ │ ldr r3, [pc, #612] @ 32e53c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32e124 │ │ │ │ @@ -341501,25 +341501,25 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #492] @ 32e540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e124 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 32e124 │ │ │ │ ldr r1, [pc, #456] @ 32e53c │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ @@ -341541,25 +341541,25 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #76] @ 0x4c │ │ │ │ str r5, [sp, #80] @ 0x50 │ │ │ │ str r5, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #336] @ 32e544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e124 │ │ │ │ ldr r3, [pc, #324] @ 32e548 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32e14c │ │ │ │ @@ -341576,81 +341576,81 @@ │ │ │ │ mov r1, r9 │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ str r9, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp, #76] @ 0x4c │ │ │ │ str r9, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 32e54c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e14c │ │ │ │ ldr r0, [pc, #192] @ 32e550 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e10c │ │ │ │ ldr r0, [pc, #180] @ 32e554 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e124 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #156] @ 32e558 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e14c │ │ │ │ ldr r0, [pc, #136] @ 32e55c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e10c │ │ │ │ ldr r0, [pc, #124] @ 32e560 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e124 │ │ │ │ bl 1e3ee4 │ │ │ │ rsbeq sp, sp, r4, ror #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, sp, ip, asr #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sp, sp, r0, lsl #13 │ │ │ │ - rsbeq fp, r1, r0, ror r0 │ │ │ │ - subeq r6, lr, r8, lsr fp │ │ │ │ - subeq r0, lr, r8, lsr sl │ │ │ │ - subeq sl, sp, r4, asr #27 │ │ │ │ - subseq r6, r5, r8, ror #16 │ │ │ │ + rsbeq fp, r1, r0, rrx │ │ │ │ + subeq r6, lr, r8, lsr #22 │ │ │ │ + subeq r0, lr, r8, lsr #20 │ │ │ │ + strheq sl, [sp], #-212 @ 0xffffff2c │ │ │ │ + subseq r6, r5, r8, asr r8 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, pc, ip, lsr #11 │ │ │ │ + @ instruction: 0x004fc59c │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r2, r0, r4, lsr #25 │ │ │ │ - subeq ip, pc, ip, lsr #11 │ │ │ │ - ldrdeq ip, [pc], #-76 @ │ │ │ │ - ldrdeq ip, [pc], #-72 @ │ │ │ │ + @ instruction: 0x004fc59c │ │ │ │ + subeq ip, pc, ip, asr #9 │ │ │ │ + subeq ip, pc, r8, asr #9 │ │ │ │ @ instruction: 0x000035bc │ │ │ │ - strdeq ip, [pc], #-52 @ │ │ │ │ - subeq ip, pc, r4, asr r3 @ │ │ │ │ + subeq ip, pc, r4, ror #7 │ │ │ │ + subeq ip, pc, r4, asr #6 │ │ │ │ andeq r1, r0, ip, lsr r9 │ │ │ │ - subeq ip, pc, ip, asr #7 │ │ │ │ - subeq ip, pc, ip, ror #6 │ │ │ │ - ldrdeq ip, [pc], #-36 @ │ │ │ │ - ldrdeq ip, [pc], #-56 @ │ │ │ │ - subeq ip, pc, r8, lsr #6 │ │ │ │ - @ instruction: 0x004fc298 │ │ │ │ + strheq ip, [pc], #-60 @ │ │ │ │ + subeq ip, pc, ip, asr r3 @ │ │ │ │ + subeq ip, pc, r4, asr #5 │ │ │ │ + subeq ip, pc, r8, asr #7 │ │ │ │ + subeq ip, pc, r8, lsl r3 @ │ │ │ │ + subeq ip, pc, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3888] @ 0xf30 │ │ │ │ ldr ip, [pc, #4036] @ 32f540 │ │ │ │ ldr r1, [pc, #4036] @ 32f544 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -341682,28 +341682,28 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r3, r7, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32e80c │ │ │ │ mov r0, r5 │ │ │ │ bl 35cbe4 │ │ │ │ ldr r2, [pc, #3900] @ 32f55c │ │ │ │ ldr r1, [pc, #3900] @ 32f560 │ │ │ │ add r7, r7, #552 @ 0x228 │ │ │ │ ldr r3, [pc, #3896] @ 32f564 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 331da4 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r7, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 35cb78 │ │ │ │ @@ -341720,15 +341720,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sl, sp, #144 @ 0x90 │ │ │ │ add r8, r5, #2080 @ 0x820 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r8 │ │ │ │ add r7, r5, #2096 @ 0x830 │ │ │ │ str r8, [sp, #92] @ 0x5c │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ @@ -341812,29 +341812,29 @@ │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #208] @ 0xd0 │ │ │ │ str ip, [sp, #212] @ 0xd4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ cmp r4, #4096 @ 0x1000 │ │ │ │ sbcs r3, r9, #0 │ │ │ │ bcc 32e670 │ │ │ │ ldr r3, [pc, #3424] @ 32f580 │ │ │ │ ldr r2, [pc, #3424] @ 32f584 │ │ │ │ ldr r1, [pc, #3424] @ 32f588 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ands lr, r4, #3 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [fp] │ │ │ │ bne 32f96c │ │ │ │ subs r3, r4, #4096 @ 0x1000 │ │ │ │ add sl, r5, #4096 @ 0x1000 │ │ │ │ and r2, r3, #4 │ │ │ │ @@ -341864,15 +341864,15 @@ │ │ │ │ ldr r1, [fp, #24] │ │ │ │ cmp r2, r1 │ │ │ │ bcs 32fae8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 32fc1c │ │ │ │ ldr r0, [fp, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ ldr r3, [fp, #12] │ │ │ │ cmp r1, r3 │ │ │ │ beq 32f9dc │ │ │ │ cmp r4, #0 │ │ │ │ str r6, [fp, #12] │ │ │ │ bne 32e984 │ │ │ │ ldrb r3, [sl, #2296] @ 0x8f8 │ │ │ │ @@ -341891,29 +341891,29 @@ │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [fp, #40] @ 0x28 │ │ │ │ add r4, sp, #136 @ 0x88 │ │ │ │ stm r4, {r0, r1} │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #140] @ 0x8c │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r6, [fp, #12] │ │ │ │ ldr r3, [fp, #16] │ │ │ │ cmp r3, r6 │ │ │ │ bne 32eb48 │ │ │ │ ldrh r3, [fp, #8] │ │ │ │ ldr r2, [pc, #3060] @ 32f590 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -341988,43 +341988,43 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r8, sp, #136 @ 0x88 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ ldrd r4, [r9, #32] │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ str r6, [sp, #100] @ 0x64 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str sl, [sp, #24] │ │ │ │ strb sl, [sp, #140] @ 0x8c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ add r1, sp, #100 @ 0x64 │ │ │ │ mov r4, #4 │ │ │ │ mov r5, #0 │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [pc, #2696] @ 32f598 │ │ │ │ ldr r3, [pc, #2608] @ 32f544 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 330320 │ │ │ │ ldr r0, [r9, #48] @ 0x30 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7df6dc │ │ │ │ + b 7df6cc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 32fcb0 │ │ │ │ ldr r2, [pc, #2636] @ 32f59c │ │ │ │ ldr r3, [pc, #2544] @ 32f544 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -342058,27 +342058,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2452] @ 32f5a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e5d8 │ │ │ │ ldr r3, [pc, #2440] @ 32f5a8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #72 @ 0x48 │ │ │ │ bhi 32e78c │ │ │ │ add r2, r2, r2 │ │ │ │ ldrsh r2, [r3, r2] │ │ │ │ @@ -342099,15 +342099,15 @@ │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e760 │ │ │ │ ldr r3, [pc, #2712] @ 32f72c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -342118,15 +342118,15 @@ │ │ │ │ ldr r0, [pc, #2300] @ 32f5b8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e754 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 32eb48 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r7, #56 @ 0x38 │ │ │ │ @@ -342192,30 +342192,30 @@ │ │ │ │ ldr r0, [pc, #2016] @ 32f5c4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #16777216 @ 0x1000000 │ │ │ │ beq 32eb48 │ │ │ │ add r0, r7, #36 @ 0x24 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ add r5, r5, #8192 @ 0x2000 │ │ │ │ bl 1e1e40 │ │ │ │ ands r6, r6, #1 │ │ │ │ ldr r0, [r5, #1464] @ 0x5b8 │ │ │ │ beq 32fd38 │ │ │ │ mov r1, #1 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ bl 1e1e40 │ │ │ │ b 32eb48 │ │ │ │ @@ -342387,25 +342387,25 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1252] @ 32f5f8 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f034 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330414 │ │ │ │ ldr r3, [pc, #1508] @ 32f72c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -342459,25 +342459,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 32f60c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32eb48 │ │ │ │ add r0, r5, #2160 @ 0x870 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ add r0, r0, r2 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -342522,24 +342522,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #724] @ 32f618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32eb48 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 1e1e40 │ │ │ │ b 32f2b8 │ │ │ │ mov r2, #2 │ │ │ │ @@ -342578,23 +342578,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #512] @ 32f620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32eb48 │ │ │ │ ldr r3, [pc, #500] @ 32f624 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r6, r3 │ │ │ │ bne 32eb48 │ │ │ │ ldr r3, [fp] │ │ │ │ @@ -342619,21 +342619,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 32f62c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32eb48 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ tst r3, #33554432 @ 0x2000000 │ │ │ │ beq 32eb48 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [pc, #340] @ 32f630 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -342662,135 +342662,135 @@ │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r5, #-8] │ │ │ │ b 32eb48 │ │ │ │ rsbeq ip, sp, r0, lsl #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, sp, r0, ror #28 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strheq sl, [r1], #-128 @ 0xffffff80 @ │ │ │ │ - subeq r6, lr, r8, ror r3 │ │ │ │ - subeq r0, lr, r4, ror r2 │ │ │ │ - subeq r9, pc, ip, asr pc @ │ │ │ │ - subeq fp, lr, r8, lsr sl │ │ │ │ + rsbeq sl, r1, r0, lsr #17 │ │ │ │ + subeq r6, lr, r8, ror #6 │ │ │ │ + subeq r0, lr, r4, ror #4 │ │ │ │ + subeq r9, pc, ip, asr #30 │ │ │ │ + subeq fp, lr, r8, lsr #20 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - rsbeq sl, r1, r8, lsl r8 │ │ │ │ - subeq r6, lr, r4, ror #5 │ │ │ │ - subeq r0, lr, r4, ror #3 │ │ │ │ + rsbeq sl, r1, r8, lsl #16 │ │ │ │ + ldrdeq r6, [lr], #-36 @ 0xffffffdc │ │ │ │ + ldrdeq r0, [lr], #-20 @ 0xffffffec │ │ │ │ rsbeq ip, sp, r4, asr #24 │ │ │ │ - strheq sl, [r1], #-104 @ 0xffffff98 @ │ │ │ │ - subeq lr, pc, r4, lsr #2 │ │ │ │ - rsbeq sl, r1, r0, ror r6 │ │ │ │ - subeq r6, lr, r8, lsr r1 │ │ │ │ - subeq r0, lr, r8, lsr r0 │ │ │ │ + rsbeq sl, r1, r8, lsr #13 │ │ │ │ + subeq lr, pc, r4, lsl r1 @ │ │ │ │ + rsbeq sl, r1, r0, ror #12 │ │ │ │ + subeq r6, lr, r8, lsr #2 │ │ │ │ + subeq r0, lr, r8, lsr #32 │ │ │ │ @ instruction: 0xffffeffc │ │ │ │ rsbeq ip, sp, ip, asr sl │ │ │ │ - strheq sl, [r1], #-4 @ │ │ │ │ + rsbeq sl, r1, r4, lsr #1 │ │ │ │ rsbeq ip, sp, ip, ror #17 │ │ │ │ rsbeq ip, sp, ip, lsr #17 │ │ │ │ andeq r3, r0, ip, ror sp │ │ │ │ - ldrdeq fp, [pc], #-192 @ │ │ │ │ - ldrdeq r9, [r1], #-226 @ 0xffffff1e @ │ │ │ │ - rsbeq sl, r1, r0, lsr r2 │ │ │ │ - subeq fp, pc, r0, lsr #29 │ │ │ │ - ldrdeq sl, [r1], #-28 @ 0xffffffe4 @ │ │ │ │ - subeq fp, pc, r0, asr #26 │ │ │ │ + subeq fp, pc, r0, asr #25 │ │ │ │ + rsbeq r9, r1, r2, asr #29 │ │ │ │ + rsbeq sl, r1, r0, lsr #4 │ │ │ │ + @ instruction: 0x004fbe90 │ │ │ │ + rsbeq sl, r1, ip, asr #3 │ │ │ │ + subeq fp, pc, r0, lsr sp @ │ │ │ │ rsbeq ip, sp, r0, asr #12 │ │ │ │ - strheq sl, [r1], #-4 @ │ │ │ │ - subeq sp, pc, r8, lsr sl @ │ │ │ │ + rsbeq sl, r1, r4, lsr #1 │ │ │ │ + subeq sp, pc, r8, lsr #20 │ │ │ │ rsbeq ip, sp, ip, ror r5 │ │ │ │ - strdeq r9, [r1], #-240 @ 0xffffff10 @ │ │ │ │ - subeq sp, pc, r8, ror #16 │ │ │ │ + rsbeq r9, r1, r0, ror #31 │ │ │ │ + subeq sp, pc, r8, asr r8 @ │ │ │ │ rsbeq ip, sp, r0, lsr #10 │ │ │ │ - @ instruction: 0x00619f94 │ │ │ │ - subeq sp, pc, r4, lsl #12 │ │ │ │ + rsbeq r9, r1, r4, lsl #31 │ │ │ │ + strdeq sp, [pc], #-84 @ │ │ │ │ rsbeq ip, sp, r4, asr #9 │ │ │ │ - rsbeq r9, r1, r8, lsr pc │ │ │ │ - subeq sp, pc, ip, lsr #13 │ │ │ │ + rsbeq r9, r1, r8, lsr #30 │ │ │ │ + @ instruction: 0x004fd69c │ │ │ │ andeq r1, r0, ip, lsr r3 │ │ │ │ rsbeq ip, sp, r0, asr #7 │ │ │ │ andeq r1, r0, r4, lsr #32 │ │ │ │ - subeq fp, pc, r4, lsr #23 │ │ │ │ + @ instruction: 0x004fbb94 │ │ │ │ @ instruction: 0x006dc29c │ │ │ │ - rsbeq r9, r1, r0, lsl sp │ │ │ │ - subeq sp, pc, ip, ror #2 │ │ │ │ + rsbeq r9, r1, r0, lsl #26 │ │ │ │ + subeq sp, pc, ip, asr r1 @ │ │ │ │ andeq r4, r0, r8, ror #12 │ │ │ │ - subeq ip, pc, ip, lsl pc @ │ │ │ │ - strdeq r9, [r1], #-140 @ 0xffffff74 @ │ │ │ │ + subeq ip, pc, ip, lsl #30 │ │ │ │ + rsbeq r9, r1, ip, ror #17 │ │ │ │ andeq r3, r0, r0, lsl #15 │ │ │ │ - strdeq ip, [pc], #-176 @ │ │ │ │ + subeq ip, pc, r0, ror #23 │ │ │ │ andeq r4, r0, r8, ror r6 │ │ │ │ - subeq ip, pc, r4, lsl #21 │ │ │ │ + subeq ip, pc, r4, ror sl @ │ │ │ │ cdpmi 13, 5, cr4, cr6, cr5, {3} │ │ │ │ andeq r2, r0, r0, asr #30 │ │ │ │ - subeq ip, pc, r0, lsl #18 │ │ │ │ - rsbeq r9, r1, ip, lsr #13 │ │ │ │ - rsbeq r9, r1, ip, lsl #8 │ │ │ │ + strdeq ip, [pc], #-128 @ │ │ │ │ + @ instruction: 0x0061969c │ │ │ │ + strdeq r9, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r2, r0, r0, ror #1 │ │ │ │ - subeq ip, pc, r0, asr #14 │ │ │ │ + subeq ip, pc, r0, lsr r7 @ │ │ │ │ rsbeq fp, sp, ip, lsl fp │ │ │ │ - @ instruction: 0x00619590 │ │ │ │ - subeq ip, pc, r4, asr r4 @ │ │ │ │ + rsbeq r9, r1, r0, lsl #11 │ │ │ │ + subeq ip, pc, r4, asr #8 │ │ │ │ rsbeq fp, sp, r0, asr #21 │ │ │ │ - rsbeq r9, r1, r4, lsr r5 │ │ │ │ - subeq ip, pc, r4, lsr #21 │ │ │ │ + rsbeq r9, r1, r4, lsr #10 │ │ │ │ + @ instruction: 0x004fca94 │ │ │ │ rsbeq fp, sp, r8, ror #20 │ │ │ │ - ldrdeq r9, [r1], #-76 @ 0xffffffb4 @ │ │ │ │ - subeq sp, pc, ip, rrx │ │ │ │ + rsbeq r9, r1, ip, asr #9 │ │ │ │ + subeq sp, pc, ip, asr r0 @ │ │ │ │ strdeq fp, [sp], #-152 @ 0xffffff68 @ │ │ │ │ - strheq sl, [pc], #-232 @ │ │ │ │ + subeq sl, pc, r8, lsr #29 │ │ │ │ rsbeq fp, sp, ip, asr #18 │ │ │ │ - rsbeq r9, r1, r4, lsl #7 │ │ │ │ - strheq sp, [pc], #-24 @ │ │ │ │ + rsbeq r9, r1, r4, ror r3 │ │ │ │ + subeq sp, pc, r8, lsr #3 │ │ │ │ rsbeq fp, sp, r0, lsr #17 │ │ │ │ - rsbeq r9, r1, r4, lsl r3 │ │ │ │ - subeq ip, pc, ip, lsr #1 │ │ │ │ + rsbeq r9, r1, r4, lsl #6 │ │ │ │ + @ instruction: 0x004fc09c │ │ │ │ andeq r1, r0, r8, lsl #27 │ │ │ │ - @ instruction: 0x004fd490 │ │ │ │ + subeq sp, pc, r0, lsl #9 │ │ │ │ andeq r2, r0, r0, lsr #26 │ │ │ │ - subeq sp, pc, r0, asr #1 │ │ │ │ + strheq sp, [pc], #-0 @ │ │ │ │ andeq r1, r0, ip, asr #20 │ │ │ │ - subeq sl, pc, r4, asr r4 @ │ │ │ │ + subeq sl, pc, r4, asr #8 │ │ │ │ andeq r2, r0, r0, ror #7 │ │ │ │ - @ instruction: 0x004fac98 │ │ │ │ + subeq sl, pc, r8, lsl #25 │ │ │ │ andeq r3, r0, ip, asr r2 │ │ │ │ - subeq sl, pc, r8, lsl fp @ │ │ │ │ - rsbeq r8, r1, r4, lsr #30 │ │ │ │ - subeq r8, pc, r8, lsl #12 │ │ │ │ - subeq sl, lr, r0, ror #1 │ │ │ │ + subeq sl, pc, r8, lsl #22 │ │ │ │ + rsbeq r8, r1, r4, lsl pc │ │ │ │ + strdeq r8, [pc], #-88 @ │ │ │ │ + ldrdeq sl, [lr], #-0 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - ldrdeq r8, [r1], #-236 @ 0xffffff14 @ │ │ │ │ - subeq r4, lr, r4, lsr #19 │ │ │ │ - subeq lr, sp, r0, lsr #17 │ │ │ │ + rsbeq r8, r1, ip, asr #29 │ │ │ │ + @ instruction: 0x004e4994 │ │ │ │ + @ instruction: 0x004de890 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ svceq 0x00ff0000 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbeq fp, sp, r0, lsl #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r8, r1, r8, asr #22 │ │ │ │ - subeq ip, pc, r4, asr fp @ │ │ │ │ + rsbeq r8, r1, r8, lsr fp │ │ │ │ + subeq ip, pc, r4, asr #22 │ │ │ │ andeq r1, r0, r8, ror r9 │ │ │ │ - strheq sl, [pc], #-164 @ │ │ │ │ + subeq sl, pc, r4, lsr #21 │ │ │ │ muleq r0, r4, r1 │ │ │ │ andeq r4, r0, r0, asr r1 │ │ │ │ andeq r3, r0, r4, lsr #29 │ │ │ │ - subeq sl, pc, r8, lsr r9 @ │ │ │ │ - strheq r8, [r1], #-156 @ 0xffffff64 @ │ │ │ │ - subeq sl, pc, r4, ror #14 │ │ │ │ + subeq sl, pc, r8, lsr #18 │ │ │ │ + rsbeq r8, r1, ip, lsr #19 │ │ │ │ + subeq sl, pc, r4, asr r7 @ │ │ │ │ andeq r2, r0, r0, ror #31 │ │ │ │ andeq r3, r0, r4, lsr #20 │ │ │ │ @ instruction: 0x000038bc │ │ │ │ - strdeq fp, [pc], #-164 @ │ │ │ │ + subeq fp, pc, r4, ror #21 │ │ │ │ andeq r2, r0, r8, lsl #10 │ │ │ │ andeq r1, r0, r8, ror #5 │ │ │ │ - rsbeq r8, r1, r0, ror #16 │ │ │ │ - subeq sl, pc, r0, lsr r7 @ │ │ │ │ + rsbeq r8, r1, r0, asr r8 │ │ │ │ + subeq sl, pc, r0, lsr #14 │ │ │ │ andeq r3, r0, r4, lsl #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - @ instruction: 0x004fc19c │ │ │ │ + subeq ip, pc, ip, lsl #3 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ bl 1e1e40 │ │ │ │ b 32f518 │ │ │ │ @@ -342868,15 +342868,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-604] @ 32f63c │ │ │ │ add r0, pc, r0 │ │ │ │ b 32f234 │ │ │ │ and r1, r6, #16 │ │ │ │ orrs r3, r1, #0 │ │ │ │ bne 32fb30 │ │ │ │ @@ -342952,17 +342952,17 @@ │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r1, r1, #8 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r0, [fp, #56] @ 0x38 │ │ │ │ - bl 7df6dc │ │ │ │ + bl 7df6cc │ │ │ │ b 32e8e8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32efdc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330de4 │ │ │ │ ldr r2, [pc, #-928] @ 32f664 │ │ │ │ @@ -342991,15 +342991,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r0, [pc, #-1020] @ 32f668 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e5d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 330ad8 │ │ │ │ ldr r3, [pc, #-864] @ 32f72c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -343036,15 +343036,15 @@ │ │ │ │ ldr r0, [pc, #-1184] @ 32f674 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fa9c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 330b6c │ │ │ │ ldr r3, [pc, #-1048] @ 32f72c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ @@ -343086,24 +343086,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1420] @ 32f688 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32ea70 │ │ │ │ ldr r3, [pc, #-1432] @ 32f68c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32e8d0 │ │ │ │ @@ -343122,24 +343122,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1556] @ 32f690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 32e8d0 │ │ │ │ ldr r3, [pc, #-1572] @ 32f694 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -343156,29 +343156,29 @@ │ │ │ │ beq 3309d4 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1688] @ 32f698 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32eb48 │ │ │ │ add r0, r0, #80 @ 0x50 │ │ │ │ mov r1, r6 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ strb r6, [r5, #1468] @ 0x5bc │ │ │ │ orr r3, r3, #256 @ 0x100 │ │ │ │ b 32ee3c │ │ │ │ ldr r2, [pc, #-1728] @ 32f69c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ @@ -343195,24 +343195,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1832] @ 32f6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8] │ │ │ │ b 32ec54 │ │ │ │ ldr r2, [pc, #-1848] @ 32f6a4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -343228,37 +343228,37 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1948] @ 32f6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8] │ │ │ │ b 32eca8 │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 330e60 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ ldr r3, [r7, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fe84 │ │ │ │ add r0, r3, #80 @ 0x50 │ │ │ │ ldrd r2, [r3, #24] │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 543108 │ │ │ │ + bl 5430fc │ │ │ │ add r4, r5, #22272 @ 0x5700 │ │ │ │ add r7, r5, #23296 @ 0x5b00 │ │ │ │ add r4, r4, #224 @ 0xe0 │ │ │ │ add r7, r7, #224 @ 0xe0 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 32fea4 │ │ │ │ @@ -343316,15 +343316,15 @@ │ │ │ │ ldr r1, [pc, #-2240] @ 32f6b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #552 @ 0x228 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #-2256] @ 32f6b8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r4, #0 │ │ │ │ beq 32ffac │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 35cb78 │ │ │ │ @@ -343335,15 +343335,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fff0 │ │ │ │ ldrb r1, [r4, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 331b1c │ │ │ │ add r2, r5, #20480 @ 0x5000 │ │ │ │ @@ -343424,18 +343424,18 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 33194c │ │ │ │ add r4, r5, #6336 @ 0x18c0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r4], #16 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #-2680] @ 32f6d0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ add r7, r5, #8192 @ 0x2000 │ │ │ │ str fp, [sp, #32] │ │ │ │ ldr r3, [pc, #-2692] @ 32f6d4 │ │ │ │ ldr fp, [sp, #72] @ 0x48 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ mov r4, #1 │ │ │ │ b 33017c │ │ │ │ @@ -343562,15 +343562,15 @@ │ │ │ │ ldr r1, [pc, #-3180] @ 32f6e0 │ │ │ │ ldr r0, [pc, #-3180] @ 32f6e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3302e8 │ │ │ │ ldr r3, [pc, #-3208] @ 32f6e8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32efac │ │ │ │ @@ -343588,23 +343588,23 @@ │ │ │ │ str r4, [sp, #144] @ 0x90 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r4, [sl, #4] │ │ │ │ str r4, [sl, #8] │ │ │ │ str r4, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3324] @ 32f6ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32efac │ │ │ │ ldr r3, [pc, #-3336] @ 32f6f0 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3296] @ 32f72c │ │ │ │ @@ -343640,15 +343640,15 @@ │ │ │ │ str r7, [sp, #144] @ 0x90 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, sl │ │ │ │ str r7, [sl, #4] │ │ │ │ str r7, [sl, #8] │ │ │ │ str r7, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3500] @ 32f6fc │ │ │ │ add r0, pc, r0 │ │ │ │ b 32f114 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3312cc │ │ │ │ @@ -343660,15 +343660,15 @@ │ │ │ │ beq 32f078 │ │ │ │ ldr r1, [pc, #-3544] @ 32f700 │ │ │ │ ldr r0, [pc, #-3544] @ 32f704 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f078 │ │ │ │ ldr r3, [pc, #-3568] @ 32f708 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3552] @ 32f72c │ │ │ │ @@ -343703,24 +343703,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3748] @ 32f714 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f77c │ │ │ │ ldr r3, [pc, #-3760] @ 32f718 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3760] @ 32f72c │ │ │ │ @@ -343747,15 +343747,15 @@ │ │ │ │ beq 32f008 │ │ │ │ ldr r1, [pc, #-3860] @ 32f720 │ │ │ │ ldr r0, [pc, #-3860] @ 32f724 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3936 @ 0xf60 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f008 │ │ │ │ ldr r3, [pc, #-3884] @ 32f728 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #-3900] @ 32f72c │ │ │ │ @@ -343775,25 +343775,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-4012] @ 32f730 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e7a4 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32eda8 │ │ │ │ ldr r3, [pc, #-4044] @ 32f734 │ │ │ │ @@ -343804,21 +343804,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #4020] @ 3316f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32eda8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32ef24 │ │ │ │ ldr r3, [pc, #3988] @ 3316f8 │ │ │ │ @@ -343829,21 +343829,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3928] @ 3316fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32ef24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32f14c │ │ │ │ ldr r3, [pc, #3888] @ 3316f8 │ │ │ │ @@ -343854,21 +343854,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3832] @ 331700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f14c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32ee6c │ │ │ │ ldr r3, [pc, #3788] @ 3316f8 │ │ │ │ @@ -343879,21 +343879,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3736] @ 331704 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32ee6c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32f928 │ │ │ │ ldr r3, [pc, #3688] @ 3316f8 │ │ │ │ @@ -343904,21 +343904,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3640] @ 331708 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f928 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32eec8 │ │ │ │ ldr r3, [pc, #3588] @ 3316f8 │ │ │ │ @@ -343929,21 +343929,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3544] @ 33170c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32eec8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r8, [r2, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 32f980 │ │ │ │ ldr r3, [pc, #3488] @ 3316f8 │ │ │ │ @@ -343955,32 +343955,32 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r4, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3440] @ 331710 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f980 │ │ │ │ ldr r0, [pc, #3428] @ 331714 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32ea70 │ │ │ │ ldr r0, [pc, #3412] @ 331718 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r1, [fp, #24] │ │ │ │ b 32e8d0 │ │ │ │ ldr r2, [pc, #3392] @ 33171c │ │ │ │ ldr r3, [pc, #3704] @ 331858 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -343992,15 +343992,15 @@ │ │ │ │ ldr r1, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r1, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3324] @ 331724 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3656] @ 331880 │ │ │ │ ldreq r8, [r1, r3] │ │ │ │ @@ -344019,34 +344019,34 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3200] @ 331728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fafc │ │ │ │ ldr r1, [pc, #3188] @ 33172c │ │ │ │ ldr r0, [pc, #3188] @ 331730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fa9c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3152] @ 331734 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3468] @ 331880 │ │ │ │ @@ -344066,24 +344066,24 @@ │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [sp, #148] @ 0x94 │ │ │ │ str r1, [sp, #152] @ 0x98 │ │ │ │ str r1, [sp, #156] @ 0x9c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3028] @ 331738 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fa90 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #3012] @ 33173c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #3320] @ 331880 │ │ │ │ @@ -344102,39 +344102,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2904] @ 331740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fb48 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ orr r3, r3, #4096 @ 0x1000 │ │ │ │ b 32ee3c │ │ │ │ ldr r0, [pc, #2880] @ 331744 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8] │ │ │ │ b 32eca8 │ │ │ │ ldr r0, [pc, #2856] @ 331748 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8] │ │ │ │ b 32ec54 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #2820] @ 33174c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -344153,21 +344153,21 @@ │ │ │ │ beq 331ab0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2716] @ 331750 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f8cc │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ bne 331c18 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ b 32efdc │ │ │ │ @@ -344193,21 +344193,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2564] @ 331758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330cc8 │ │ │ │ ldr r3, [pc, #2544] @ 33175c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -344227,21 +344227,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2436] @ 331760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330cc8 │ │ │ │ ldr r3, [pc, #2424] @ 331764 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32f9fc │ │ │ │ @@ -344258,21 +344258,21 @@ │ │ │ │ str r6, [sp, #144] @ 0x90 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sl, #4] │ │ │ │ str r6, [sl, #8] │ │ │ │ str r6, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2320] @ 331768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f9fc │ │ │ │ ldr r2, [pc, #2308] @ 33176c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 32fe5c │ │ │ │ @@ -344289,21 +344289,21 @@ │ │ │ │ str r3, [sp, #144] @ 0x90 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sl, #4] │ │ │ │ str r3, [sl, #8] │ │ │ │ str r3, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2204] @ 331770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fe5c │ │ │ │ ldr r3, [pc, #2192] @ 331774 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3302bc │ │ │ │ @@ -344321,21 +344321,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2084] @ 331778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3302bc │ │ │ │ ldr r3, [pc, #2072] @ 33177c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 32fa48 │ │ │ │ @@ -344351,30 +344351,30 @@ │ │ │ │ beq 331b0c │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1972] @ 331780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fa48 │ │ │ │ ldr r0, [pc, #1960] @ 331784 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32efac │ │ │ │ ldr r0, [pc, #1944] @ 331788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32eec8 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330cc8 │ │ │ │ ldr r3, [pc, #1920] @ 33178c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -344393,25 +344393,25 @@ │ │ │ │ beq 331cb4 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1804] @ 331790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330cc8 │ │ │ │ ldr r3, [pc, #1780] @ 331794 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ @@ -344431,24 +344431,24 @@ │ │ │ │ str r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sl, #4] │ │ │ │ str r2, [sl, #8] │ │ │ │ str r2, [sl, #12] │ │ │ │ mov r0, sl │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 331798 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r1, [pc, #1652] @ 33179c │ │ │ │ ldr r2, [pc, #1836] @ 331858 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldr r1, [r2] │ │ │ │ ldr r2, [sp, #164] @ 0xa4 │ │ │ │ @@ -344456,27 +344456,27 @@ │ │ │ │ mov r2, #0 │ │ │ │ bne 330320 │ │ │ │ ldr r0, [pc, #1620] @ 3317a0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r0, [pc, #1600] @ 3317a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32ee6c │ │ │ │ ldr r0, [pc, #1588] @ 3317a8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32e7a4 │ │ │ │ ldr r2, [pc, #1556] @ 3317ac │ │ │ │ ldr r3, [pc, #1724] @ 331858 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -344486,46 +344486,46 @@ │ │ │ │ ldr r0, [pc, #1524] @ 3317b0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r4, [sp, #208] @ 0xd0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r0, [pc, #1496] @ 3317b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32ef24 │ │ │ │ ldr r0, [pc, #1484] @ 3317b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f928 │ │ │ │ ldr r0, [pc, #1472] @ 3317bc │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f77c │ │ │ │ ldr r0, [pc, #1452] @ 3317c0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f034 │ │ │ │ ldr r0, [pc, #1428] @ 3317c4 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f034 │ │ │ │ ldr r0, [pc, #1404] @ 3317c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f14c │ │ │ │ ldr r2, [pc, #1392] @ 3317cc │ │ │ │ ldr r3, [pc, #1528] @ 331858 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -344535,15 +344535,15 @@ │ │ │ │ ldr r0, [pc, #1360] @ 3317d0 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ b 331150 │ │ │ │ ldr r0, [pc, #1344] @ 3317d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32eda8 │ │ │ │ ldr r2, [pc, #1332] @ 3317d8 │ │ │ │ ldr r3, [pc, #1456] @ 331858 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ @@ -344574,30 +344574,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1180] @ 3317e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3304c4 │ │ │ │ ldr r1, [pc, #1168] @ 3317e8 │ │ │ │ ldr r0, [pc, #1168] @ 3317ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #3968 @ 0xf80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, r1, #8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3302e8 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #1136] @ 3317f0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1264] @ 331880 │ │ │ │ @@ -344616,22 +344616,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1024] @ 3317f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330338 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #984] @ 3317e0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #1128] @ 331880 │ │ │ │ @@ -344650,27 +344650,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 3317f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330620 │ │ │ │ ldr r0, [pc, #884] @ 3317fc │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f980 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [pc, #860] @ 331800 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #972] @ 331880 │ │ │ │ @@ -344689,22 +344689,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #144 @ 0x90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 331804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3302dc │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330cc8 │ │ │ │ ldr r3, [pc, #724] @ 331808 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -344723,22 +344723,22 @@ │ │ │ │ beq 331c90 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #620] @ 33180c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ add r4, r4, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1e40 │ │ │ │ ldr r3, [sp, #144] @ 0x90 │ │ │ │ @@ -344771,22 +344771,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 331814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330cc8 │ │ │ │ ldr r3, [pc, #412] @ 331818 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -344806,140 +344806,140 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 33181c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ - subeq ip, pc, ip, lsr #32 │ │ │ │ + subeq ip, pc, ip, lsl r0 @ │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, pc, r0, asr #27 │ │ │ │ - subeq fp, pc, ip, lsl sl @ │ │ │ │ - strdeq fp, [pc], #-220 @ │ │ │ │ - @ instruction: 0x004fba90 │ │ │ │ - subeq fp, pc, ip, lsr #22 │ │ │ │ - subeq fp, pc, ip, asr #31 │ │ │ │ - subeq ip, pc, ip, lsr #14 │ │ │ │ - ldrdeq ip, [pc], #-56 @ │ │ │ │ + strheq fp, [pc], #-208 @ │ │ │ │ + subeq fp, pc, ip, lsl #20 │ │ │ │ + subeq fp, pc, ip, ror #27 │ │ │ │ + subeq fp, pc, r0, lsl #21 │ │ │ │ + subeq fp, pc, ip, lsl fp @ │ │ │ │ + strheq fp, [pc], #-252 @ │ │ │ │ + subeq ip, pc, ip, lsl r7 @ │ │ │ │ + subeq ip, pc, r8, asr #7 │ │ │ │ rsbeq sl, sp, r0, lsr #20 │ │ │ │ - subeq r9, pc, r8, asr #15 │ │ │ │ + strheq r9, [pc], #-120 @ │ │ │ │ andeq r3, r0, r0, asr #6 │ │ │ │ - subeq ip, pc, r4, lsr r1 @ │ │ │ │ - ldrdeq r8, [r1], #-60 @ 0xffffffc4 @ │ │ │ │ - subeq ip, pc, r0, asr r5 @ │ │ │ │ + subeq ip, pc, r4, lsr #2 │ │ │ │ + rsbeq r8, r1, ip, asr #7 │ │ │ │ + subeq ip, pc, r0, asr #10 │ │ │ │ andeq r1, r0, r0, lsr #12 │ │ │ │ - strheq ip, [pc], #-56 @ │ │ │ │ + subeq ip, pc, r8, lsr #7 │ │ │ │ andeq r3, r0, r0, lsr #26 │ │ │ │ - subeq sl, pc, r0, ror #30 │ │ │ │ - strheq r9, [pc], #-208 @ │ │ │ │ - @ instruction: 0x004f9e9c │ │ │ │ + subeq sl, pc, r0, asr pc @ │ │ │ │ + subeq r9, pc, r0, lsr #27 │ │ │ │ + subeq r9, pc, ip, lsl #29 │ │ │ │ andeq r2, r0, r4, asr #22 │ │ │ │ - strdeq sl, [pc], #-248 @ │ │ │ │ + subeq sl, pc, r8, ror #31 │ │ │ │ andeq r1, r0, r4, lsl #9 │ │ │ │ - subeq sl, pc, r0, lsl #7 │ │ │ │ + subeq sl, pc, r0, ror r3 @ │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ - subeq sl, pc, r8, asr #23 │ │ │ │ + strheq sl, [pc], #-184 @ │ │ │ │ andeq r3, r0, r4, asr #4 │ │ │ │ - subeq sl, pc, r4, ror ip @ │ │ │ │ + subeq sl, pc, r4, ror #24 │ │ │ │ andeq r2, r0, ip, asr #25 │ │ │ │ - subeq sl, pc, r4, asr r0 @ │ │ │ │ + subeq sl, pc, r4, asr #32 │ │ │ │ andeq r3, r0, ip, asr r9 │ │ │ │ - ldrdeq sl, [pc], #-172 @ │ │ │ │ + subeq sl, pc, ip, asr #21 │ │ │ │ andeq r1, r0, r8, asr #11 │ │ │ │ - subeq r9, pc, r8, asr #31 │ │ │ │ - subeq r9, pc, r8, lsl #30 │ │ │ │ - subeq fp, pc, ip, asr #9 │ │ │ │ + strheq r9, [pc], #-248 @ │ │ │ │ + strdeq r9, [pc], #-232 @ │ │ │ │ + strheq fp, [pc], #-76 @ │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - strdeq sl, [pc], #-44 @ │ │ │ │ + subeq sl, pc, ip, ror #5 │ │ │ │ @ instruction: 0x000036b0 │ │ │ │ - subeq sl, pc, ip, asr r1 @ │ │ │ │ + subeq sl, pc, ip, asr #2 │ │ │ │ ldrdeq sl, [sp], #-36 @ 0xffffffdc @ │ │ │ │ - subeq sl, pc, r4, lsr #27 │ │ │ │ - subeq fp, pc, r0, ror #10 │ │ │ │ - subeq fp, pc, r4, asr r7 @ │ │ │ │ + @ instruction: 0x004fad94 │ │ │ │ + subeq fp, pc, r0, asr r5 @ │ │ │ │ + subeq fp, pc, r4, asr #14 │ │ │ │ rsbeq sl, sp, r4, ror #4 │ │ │ │ - subeq fp, pc, r4 │ │ │ │ - subeq fp, pc, r4, ror #7 │ │ │ │ - ldrdeq fp, [pc], #-16 @ │ │ │ │ - subeq sl, pc, r4, lsl #30 │ │ │ │ - subeq r9, pc, r4, lsl #22 │ │ │ │ - subeq r9, pc, r0, lsl ip @ │ │ │ │ - subeq fp, pc, r8, asr #32 │ │ │ │ + strdeq sl, [pc], #-244 @ │ │ │ │ + ldrdeq fp, [pc], #-52 @ │ │ │ │ + subeq fp, pc, r0, asr #3 │ │ │ │ + strdeq sl, [pc], #-228 @ │ │ │ │ + strdeq r9, [pc], #-164 @ │ │ │ │ + subeq r9, pc, r0, lsl #24 │ │ │ │ + subeq fp, pc, r8, lsr r0 @ │ │ │ │ rsbeq sl, sp, r0, lsr #3 │ │ │ │ - subeq sl, pc, r8, lsl #26 │ │ │ │ - subeq fp, pc, r8, lsr r5 @ │ │ │ │ + strdeq sl, [pc], #-200 @ │ │ │ │ + subeq fp, pc, r8, lsr #10 │ │ │ │ rsbeq sl, sp, r8, asr r1 │ │ │ │ - subeq sl, pc, r0, lsl #27 │ │ │ │ + subeq sl, pc, r0, ror sp @ │ │ │ │ andeq r4, r0, r0, asr #12 │ │ │ │ - subeq r9, pc, r0, lsr r8 @ │ │ │ │ - rsbeq r7, r1, ip, lsr fp │ │ │ │ - subeq fp, pc, r8, lsl #16 │ │ │ │ + subeq r9, pc, r0, lsr #16 │ │ │ │ + rsbeq r7, r1, ip, lsr #22 │ │ │ │ + strdeq fp, [pc], #-120 @ │ │ │ │ andeq r3, r0, ip, lsl #14 │ │ │ │ - ldrdeq fp, [pc], #-156 @ │ │ │ │ - subeq r9, pc, r0, lsl #14 │ │ │ │ - subeq fp, pc, r4, asr #10 │ │ │ │ + subeq fp, pc, ip, asr #19 │ │ │ │ + strdeq r9, [pc], #-96 @ │ │ │ │ + subeq fp, pc, r4, lsr r5 @ │ │ │ │ andeq r2, r0, r4, asr #5 │ │ │ │ - subeq fp, pc, r8, ror r5 @ │ │ │ │ + subeq fp, pc, r8, ror #10 │ │ │ │ muleq r0, r0, r3 │ │ │ │ - subeq r9, pc, ip, ror #29 │ │ │ │ + ldrdeq r9, [pc], #-236 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ - subeq r9, pc, ip, ror #31 │ │ │ │ + ldrdeq r9, [pc], #-252 @ │ │ │ │ ldrdeq r4, [r0], -r4 @ │ │ │ │ - subeq r9, pc, r4, ror #28 │ │ │ │ + subeq r9, pc, r4, asr lr @ │ │ │ │ andeq r4, r0, r8, ror #5 │ │ │ │ - strdeq r9, [pc], #-224 @ │ │ │ │ + subeq r9, pc, r0, ror #29 │ │ │ │ andeq r2, r0, ip, asr r9 │ │ │ │ - subeq r9, pc, r4, asr pc @ │ │ │ │ + subeq r9, pc, r4, asr #30 │ │ │ │ andeq r1, r0, ip, lsl #30 │ │ │ │ - strdeq r9, [pc], #-196 @ │ │ │ │ - subeq sl, pc, ip, lsr #1 │ │ │ │ - subeq sl, pc, r0, lsl r0 @ │ │ │ │ - subeq sl, pc, r0, asr #2 │ │ │ │ - subeq fp, pc, ip, lsl #10 │ │ │ │ - strheq r9, [pc], #-76 @ │ │ │ │ - subeq sl, pc, r4, asr r2 @ │ │ │ │ - @ instruction: 0x004fb198 │ │ │ │ + subeq r9, pc, r4, ror #25 │ │ │ │ + @ instruction: 0x004fa09c │ │ │ │ + subeq sl, pc, r0 │ │ │ │ + subeq sl, pc, r0, lsr r1 @ │ │ │ │ + strdeq fp, [pc], #-76 @ │ │ │ │ + subeq r9, pc, ip, lsr #9 │ │ │ │ + subeq sl, pc, r4, asr #4 │ │ │ │ + subeq fp, pc, r8, lsl #3 │ │ │ │ rsbeq r9, sp, r0, lsr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq sl, pc, r8, lsr r3 @ │ │ │ │ - subeq r9, pc, r4, asr #9 │ │ │ │ + subeq sl, pc, r8, lsr #6 │ │ │ │ + strheq r9, [pc], #-68 @ │ │ │ │ andeq r3, r0, r0, ror r1 │ │ │ │ - subeq r9, pc, r4, asr r4 @ │ │ │ │ - subeq sl, pc, r4, lsr pc @ │ │ │ │ - @ instruction: 0x004f9490 │ │ │ │ - strdeq r8, [pc], #-240 @ │ │ │ │ - subeq r9, pc, r0, asr #21 │ │ │ │ + subeq r9, pc, r4, asr #8 │ │ │ │ + subeq sl, pc, r4, lsr #30 │ │ │ │ + subeq r9, pc, r0, lsl #9 │ │ │ │ + subeq r8, pc, r0, ror #31 │ │ │ │ + strheq r9, [pc], #-160 @ │ │ │ │ andeq r0, r0, r0, lsr #31 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, pc, ip, lsl r5 @ │ │ │ │ - subeq r9, pc, r8, asr r8 @ │ │ │ │ - subeq r9, pc, r8, ror #10 │ │ │ │ - subeq r9, pc, r8, asr #14 │ │ │ │ - subeq r9, pc, r0, ror r4 @ │ │ │ │ - strheq r7, [r1], #-16 @ │ │ │ │ - subeq r6, pc, r0, asr #5 │ │ │ │ + subeq r9, pc, ip, lsl #10 │ │ │ │ + subeq r9, pc, r8, asr #16 │ │ │ │ + subeq r9, pc, r8, asr r5 @ │ │ │ │ + subeq r9, pc, r8, lsr r7 @ │ │ │ │ + subeq r9, pc, r0, ror #8 │ │ │ │ + rsbeq r7, r1, r0, lsr #3 │ │ │ │ + strheq r6, [pc], #-32 @ │ │ │ │ andeq r1, r0, lr, ror #20 │ │ │ │ - subeq r9, pc, r4, lsr #23 │ │ │ │ - strheq r9, [pc], #-128 @ │ │ │ │ - subeq r9, pc, r0, lsr ip @ │ │ │ │ - @ instruction: 0x004f8e9c │ │ │ │ - subeq fp, pc, r4, ror #1 │ │ │ │ - subeq r9, pc, r0, lsl #25 │ │ │ │ - subeq r9, pc, r8, ror r5 @ │ │ │ │ - subeq r9, pc, ip, lsr #20 │ │ │ │ + @ instruction: 0x004f9b94 │ │ │ │ + subeq r9, pc, r0, lsr #17 │ │ │ │ + subeq r9, pc, r0, lsr #24 │ │ │ │ + subeq r8, pc, ip, lsl #29 │ │ │ │ + ldrdeq fp, [pc], #-4 @ │ │ │ │ + subeq r9, pc, r0, ror ip @ │ │ │ │ + subeq r9, pc, r8, ror #10 │ │ │ │ + subeq r9, pc, ip, lsl sl @ │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330cc8 │ │ │ │ ldr r3, [pc, #-188] @ 331820 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -344957,21 +344957,21 @@ │ │ │ │ beq 331d04 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-288] @ 331824 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r3, [pc, #-300] @ 331828 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330124 │ │ │ │ @@ -344988,24 +344988,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-416] @ 33182c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330124 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330cc8 │ │ │ │ ldr r3, [pc, #-440] @ 331830 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -345025,69 +345025,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-544] @ 331834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r0, [pc, #-556] @ 331838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f9fc │ │ │ │ ldr r0, [pc, #-568] @ 33183c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3302bc │ │ │ │ ldr r0, [pc, #-580] @ 331840 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fb48 │ │ │ │ ldr r0, [pc, #-592] @ 331844 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fa90 │ │ │ │ ldr r0, [pc, #-608] @ 331848 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fe5c │ │ │ │ ldr r0, [pc, #-620] @ 33184c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32f8cc │ │ │ │ ldr r0, [pc, #-632] @ 331850 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fafc │ │ │ │ ldr r2, [pc, #-648] @ 331854 │ │ │ │ ldr r3, [pc, #-648] @ 331858 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #164] @ 0xa4 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 330320 │ │ │ │ ldr r0, [pc, #-676] @ 33185c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #172 @ 0xac │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r0, [pc, #-692] @ 331860 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 32fa48 │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 330cc8 │ │ │ │ ldr r3, [pc, #-716] @ 331864 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -345113,44 +345113,44 @@ │ │ │ │ beq 331bd8 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-852] @ 331868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r0, [pc, #-864] @ 33186c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3302dc │ │ │ │ ldr r0, [pc, #-880] @ 331870 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r0, [pc, #-900] @ 331874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3304c4 │ │ │ │ ldr r0, [pc, #-912] @ 331878 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r2, [pc, #-932] @ 33187c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 330d64 │ │ │ │ @@ -345166,89 +345166,89 @@ │ │ │ │ beq 331ca4 │ │ │ │ str r1, [sp, #144] @ 0x90 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #152] @ 0x98 │ │ │ │ ldr r2, [sp, #144] @ 0x90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1024] @ 331888 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r0, [pc, #-1036] @ 33188c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r0, [pc, #-1052] @ 331890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r0, [pc, #-1064] @ 331894 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r0, [pc, #-1084] @ 331898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r3, [pc, #-1096] @ 33189c │ │ │ │ ldr r1, [pc, #-1096] @ 3318a0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #3952 @ 0xf70 │ │ │ │ ldr r2, [pc, #-1108] @ 3318a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #4 │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ ldr r0, [pc, #-1124] @ 3318a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r0, [pc, #-1136] @ 3318ac │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r0, [pc, #-1156] @ 3318b0 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330124 │ │ │ │ ldr r0, [pc, #-1176] @ 3318b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330620 │ │ │ │ ldr r0, [pc, #-1188] @ 3318b8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330338 │ │ │ │ ldr r0, [pc, #-1204] @ 3318bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330cc8 │ │ │ │ ldr r0, [pc, #-1216] @ 3318c0 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ ldr r0, [pc, #-1236] @ 3318c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 330d58 │ │ │ │ bl 1e3ee4 │ │ │ │ ldrb r3, [r3, #4] │ │ │ │ udf #0 │ │ │ │ bl 1e4074 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -345332,15 +345332,15 @@ │ │ │ │ movcc r3, #0 │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3320a4 │ │ │ │ add sl, r9, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ ldr r3, [r9] │ │ │ │ orr r3, r3, #1 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r3, [r9] │ │ │ │ cmp r2, #0 │ │ │ │ strne r6, [sp, #20] │ │ │ │ strne r9, [sp, #16] │ │ │ │ @@ -345470,25 +345470,25 @@ │ │ │ │ ldr r1, [pc, #1012] @ 332510 │ │ │ │ add r3, sl, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #984] @ 332514 │ │ │ │ ldr r1, [pc, #984] @ 332518 │ │ │ │ add sl, sl, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str sl, [sp] │ │ │ │ add sl, r9, #8 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sp, #20] │ │ │ │ mov r2, #0 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 441150 │ │ │ │ mov r3, #3 │ │ │ │ @@ -345551,15 +345551,15 @@ │ │ │ │ streq sl, [sp, #20] │ │ │ │ lsreq fp, fp, #4 │ │ │ │ beq 331f30 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr sl, [sp, #32] │ │ │ │ mov r3, r0 │ │ │ │ b 332014 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ b 332038 │ │ │ │ ldr r3, [pc, #664] @ 332520 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -345583,27 +345583,27 @@ │ │ │ │ str sl, [r3, #-24] @ 0xffffffe8 │ │ │ │ str sl, [r3, #-20] @ 0xffffffec │ │ │ │ str sl, [r3, #-16] │ │ │ │ str sl, [r3, #-12] │ │ │ │ sub r0, r3, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #528] @ 33252c │ │ │ │ ldr r3, [r2, #-16] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [r2, #-24] @ 0xffffffe8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 331e70 │ │ │ │ ldr r3, [pc, #508] @ 332530 │ │ │ │ b 332050 │ │ │ │ ldr r3, [pc, #504] @ 332534 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -345623,29 +345623,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ 332538 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 332010 │ │ │ │ ldr r3, [pc, #348] @ 33251c │ │ │ │ b 332050 │ │ │ │ ldr r0, [pc, #372] @ 33253c │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 331e70 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r9, [sp, #16] │ │ │ │ ldr r3, [r3] │ │ │ │ ldr sl, [sp, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 332010 │ │ │ │ @@ -345669,22 +345669,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r6, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r6, #-20] @ 0xffffffec │ │ │ │ str r1, [r6, #-16] │ │ │ │ str r1, [r6, #-12] │ │ │ │ sub r0, r6, #24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ strd r4, [sp] │ │ │ │ ldr r3, [r6, #-16] │ │ │ │ ldr r2, [r6, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 332540 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 332010 │ │ │ │ mov fp, r9 │ │ │ │ add r3, sp, #4160 @ 0x1040 │ │ │ │ ldr r9, [sp, #16] │ │ │ │ add r3, r3, #56 @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r2, r8 │ │ │ │ @@ -345701,46 +345701,46 @@ │ │ │ │ ldr sl, [sp, #32] │ │ │ │ ldr r3, [pc, #116] @ 332530 │ │ │ │ b 332014 │ │ │ │ ldr r0, [pc, #128] @ 332544 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 332010 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #104] @ 332548 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 332010 │ │ │ │ bl 1e3ee4 │ │ │ │ rsbeq r9, sp, r0, lsl r6 │ │ │ │ rsbeq r9, sp, r0, lsl #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r9, sp, r4, lsr #7 │ │ │ │ - rsbeq r6, r1, r4, lsl #27 │ │ │ │ - subeq r2, lr, ip, asr #16 │ │ │ │ - subeq ip, sp, ip, asr #14 │ │ │ │ - ldrdeq r6, [sp], #-168 @ 0xffffff58 │ │ │ │ - subseq r2, r5, ip, ror r5 │ │ │ │ + rsbeq r6, r1, r4, ror sp │ │ │ │ + subeq r2, lr, ip, lsr r8 │ │ │ │ + subeq ip, sp, ip, lsr r7 │ │ │ │ + subeq r6, sp, r8, asr #21 │ │ │ │ + subseq r2, r5, ip, ror #10 │ │ │ │ andeq r4, r0, pc │ │ │ │ muleq r0, r0, r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq sl, [pc], #-208 @ │ │ │ │ + subeq sl, pc, r0, ror #27 │ │ │ │ andeq r4, r0, sp │ │ │ │ @ instruction: 0x000035bc │ │ │ │ - @ instruction: 0x004f8398 │ │ │ │ - subeq sl, pc, r8, ror sp @ │ │ │ │ - subeq r8, pc, r0, ror #5 │ │ │ │ - strheq r8, [pc], #-36 @ │ │ │ │ - @ instruction: 0x004f8298 │ │ │ │ + subeq r8, pc, r8, lsl #7 │ │ │ │ + subeq sl, pc, r8, ror #26 │ │ │ │ + ldrdeq r8, [pc], #-32 @ │ │ │ │ + subeq r8, pc, r4, lsr #5 │ │ │ │ + subeq r8, pc, r8, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r1 │ │ │ │ ldr r1, [pc, #772] @ 33286c │ │ │ │ mov r7, r2 │ │ │ │ @@ -345804,15 +345804,15 @@ │ │ │ │ movcc r3, #0 │ │ │ │ andcs r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3326dc │ │ │ │ add r9, r6, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ ldr r3, [r6] │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r6] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, r6 │ │ │ │ @@ -345868,25 +345868,25 @@ │ │ │ │ ldr r1, [pc, #300] @ 332880 │ │ │ │ add r3, r9, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #272] @ 332884 │ │ │ │ ldr r1, [pc, #272] @ 332888 │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ add r9, r6, #8 │ │ │ │ mov sl, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 441150 │ │ │ │ mov r3, #3 │ │ │ │ b 332674 │ │ │ │ @@ -345929,26 +345929,26 @@ │ │ │ │ beq 33285c │ │ │ │ bl 441260 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e2e54 │ │ │ │ b 332698 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ b 332848 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3ee4 │ │ │ │ @ instruction: 0x006d8e90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sp, ip, asr sp │ │ │ │ - rsbeq r6, r1, ip, asr #14 │ │ │ │ - subeq r2, lr, r4, lsl r2 │ │ │ │ - subeq ip, sp, r4, lsl r1 │ │ │ │ - subeq r6, sp, r0, lsr #9 │ │ │ │ - subseq r1, r5, r4, asr #30 │ │ │ │ + rsbeq r6, r1, ip, lsr r7 │ │ │ │ + subeq r2, lr, r4, lsl #4 │ │ │ │ + subeq ip, sp, r4, lsl #2 │ │ │ │ + @ instruction: 0x004d6490 │ │ │ │ + subseq r1, r5, r4, lsr pc │ │ │ │ andeq r4, r0, r0, lsl r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r4, r1 │ │ │ │ @@ -346337,41 +346337,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r5, #24 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 332f20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ orr r2, r2, #5 │ │ │ │ b 332ce8 │ │ │ │ ldr r0, [pc, #56] @ 332f24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r2, [r5, #-4] │ │ │ │ orr r2, r2, #5 │ │ │ │ b 332ce8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, sp, r8, ror #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sp, ip, lsr #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r8, sp, r0, ror r6 │ │ │ │ andeq r3, r0, r0, lsl #1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004fa298 │ │ │ │ - subeq sl, pc, r4, asr #5 │ │ │ │ + subeq sl, pc, r8, lsl #5 │ │ │ │ + strheq sl, [pc], #-36 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-128] @ 0xffffff80 │ │ │ │ ldrb r2, [r1, #41] @ 0x29 │ │ │ │ ldrb r5, [r1, #40] @ 0x28 │ │ │ │ @@ -346438,15 +346438,15 @@ │ │ │ │ add r5, r5, #5568 @ 0x15c0 │ │ │ │ add r5, r5, #56 @ 0x38 │ │ │ │ ldr r5, [r8, r5, lsl #2] │ │ │ │ cmp r5, #0 │ │ │ │ beq 333350 │ │ │ │ add sl, r5, #12608 @ 0x3140 │ │ │ │ add r0, sl, #8 │ │ │ │ - bl 7d1f40 │ │ │ │ + bl 7d1f30 │ │ │ │ add r5, r5, #12288 @ 0x3000 │ │ │ │ cmp r0, #0 │ │ │ │ subne r9, r4, #4 │ │ │ │ bne 333098 │ │ │ │ mov r2, #16 │ │ │ │ add r1, r5, #328 @ 0x148 │ │ │ │ sub r0, r4, #40 @ 0x28 │ │ │ │ @@ -346621,29 +346621,29 @@ │ │ │ │ beq 333358 │ │ │ │ sub r0, r7, #16 │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ str r1, [r7, #-8] │ │ │ │ str r1, [r7, #-4] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [r4, #-72] @ 0xffffffb8 │ │ │ │ ldr r2, [r4, #-80] @ 0xffffffb0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 3333a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 333000 │ │ │ │ ldr r0, [pc, #80] @ 3333a8 │ │ │ │ b 333168 │ │ │ │ ldr r0, [pc, #76] @ 3333ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 333000 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006d8494 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sp, r0, asr r4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ @@ -346651,17 +346651,17 @@ │ │ │ │ rsbeq r8, sp, ip, lsl #5 │ │ │ │ andeq r0, r0, r1, lsl #16 │ │ │ │ andeq r1, r0, r2 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r3, r0, r0, ror #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004f9e9c │ │ │ │ + subeq r9, pc, ip, lsl #29 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - strheq r9, [pc], #-232 @ │ │ │ │ + subeq r9, pc, r8, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ ldr r2, [pc, #612] @ 333630 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ @@ -347012,22 +347012,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #480] @ 333b44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3336b4 │ │ │ │ cmp r7, #0 │ │ │ │ bne 333998 │ │ │ │ add r3, r6, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 333998 │ │ │ │ @@ -347124,32 +347124,32 @@ │ │ │ │ mov r1, r4 │ │ │ │ bl 32dbec │ │ │ │ b 3337e0 │ │ │ │ ldr r0, [pc, #76] @ 333b4c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3336b4 │ │ │ │ rsbeq r7, sp, r0, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, sp, ip, ror sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ andeq r4, r0, r2 │ │ │ │ rsbeq r7, sp, r0, ror #25 │ │ │ │ rsbeq r7, sp, ip, lsl #24 │ │ │ │ andeq r4, r0, fp │ │ │ │ rsbeq r7, sp, r0, asr #22 │ │ │ │ andeq r1, r0, ip, ror r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, pc, r4, ror #17 │ │ │ │ + ldrdeq r9, [pc], #-132 @ │ │ │ │ rsbeq r7, sp, ip, asr sl │ │ │ │ - subeq r9, pc, r0, lsl #15 │ │ │ │ + subeq r9, pc, r0, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r3, [r0, #32] │ │ │ │ ldr r2, [pc, #2112] @ 3343ac │ │ │ │ cmp r3, #0 │ │ │ │ @@ -347247,33 +347247,33 @@ │ │ │ │ ldr r0, [pc, #1756] @ 3343bc │ │ │ │ strh r0, [r5, #12] │ │ │ │ ldr r5, [r4, #24] │ │ │ │ mvn r3, #0 │ │ │ │ str r3, [r4, #32] │ │ │ │ ldr r7, [r5, #4] │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ cmp r3, r2 │ │ │ │ strne r3, [r5, #20] │ │ │ │ mov r6, r0 │ │ │ │ add r0, r4, #56 @ 0x38 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ ldr r0, [r4, #52] @ 0x34 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r4, #32] │ │ │ │ add r1, r4, #80 @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r6 │ │ │ │ blt 333d84 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #32] │ │ │ │ ldr r0, [r4, #12] │ │ │ │ blx r3 │ │ │ │ ldr r2, [pc, #1640] @ 3343c0 │ │ │ │ ldr r3, [pc, #1620] @ 3343b0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -347282,19 +347282,19 @@ │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 33437c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #84 @ 0x54 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7de98c │ │ │ │ - bl 63cb08 │ │ │ │ + b 7de97c │ │ │ │ + bl 63caf8 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ b 333d40 │ │ │ │ add r3, r3, r3, lsl #2 │ │ │ │ add r3, r6, r3, lsl #3 │ │ │ │ ldrb r2, [r3, #9] │ │ │ │ ldrb lr, [r3, #8] │ │ │ │ ldrb r6, [r3, #13] │ │ │ │ orr lr, lr, r2, lsl #8 │ │ │ │ @@ -347479,39 +347479,39 @@ │ │ │ │ ldrh r0, [r1, #2] │ │ │ │ ldrh r1, [sl, #200] @ 0xc8 │ │ │ │ add r5, r4, #56 @ 0x38 │ │ │ │ add r1, r1, r3 │ │ │ │ bl 1e1654 │ │ │ │ str r0, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ef324 │ │ │ │ + bl 7ef314 │ │ │ │ lsl r2, r6, r7 │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r4, #80 @ 0x50 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #768] @ 3343d0 │ │ │ │ ldrb r2, [sl, #202] @ 0xca │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ lsl r2, r0, r2 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ ldr r2, [pc, #724] @ 3343d4 │ │ │ │ ldr r3, [pc, #684] @ 3343b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #20] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -347587,40 +347587,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #380] @ 3343ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 333fd4 │ │ │ │ add sl, r9, #12288 @ 0x3000 │ │ │ │ b 333fbc │ │ │ │ ldr r1, [fp] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3342d0 │ │ │ │ ldr r0, [pc, #348] @ 3343f0 │ │ │ │ b 333cdc │ │ │ │ ldr r0, [pc, #344] @ 3343f4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 333fd4 │ │ │ │ ldrb r3, [r7, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ bne 333cd8 │ │ │ │ b 334190 │ │ │ │ ldrb r3, [sl, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -347646,15 +347646,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ @@ -347663,50 +347663,50 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #136] @ 3343fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33428c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #120] @ 334400 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33428c │ │ │ │ bl 1e3244 │ │ │ │ rsbeq r7, sp, ip, lsl #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, sp, r8, ror r8 │ │ │ │ - rsbeq r4, r1, r0, asr #31 │ │ │ │ + strheq r4, [r1], #-240 @ 0xffffff10 @ │ │ │ │ andeq r4, r0, r5, lsl #3 │ │ │ │ rsbeq r7, sp, r4, lsr #13 │ │ │ │ andeq r4, r0, r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r3, lsl #3 │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ strdeq r7, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r4, r0, r7, lsl #3 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r1, r0, r8, lsl #10 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, pc, r0, asr #32 │ │ │ │ + subeq r9, pc, r0, lsr r0 @ │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ - subeq r9, pc, r8, asr #32 │ │ │ │ + subeq r9, pc, r8, lsr r0 @ │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - subeq r5, pc, ip, ror #6 │ │ │ │ - subeq r5, pc, r8, lsr #7 │ │ │ │ + subeq r5, pc, ip, asr r3 @ │ │ │ │ + @ instruction: 0x004f5398 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr lr, [pc, #268] @ 334528 │ │ │ │ mov r4, r0 │ │ │ │ ldrb r2, [r4, #40] @ 0x28 │ │ │ │ @@ -347772,15 +347772,15 @@ │ │ │ │ str ip, [r1, #28] │ │ │ │ beq 33451c │ │ │ │ ldr ip, [r4, #48] @ 0x30 │ │ │ │ b 334490 │ │ │ │ bl 325c9c │ │ │ │ b 334514 │ │ │ │ bl 1e3244 │ │ │ │ - rsbeq r4, r1, ip, lsl #15 │ │ │ │ + rsbeq r4, r1, ip, ror r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ @@ -347816,19 +347816,19 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ mul r6, r3, r2 │ │ │ │ ldr r9, [r4, #52] @ 0x34 │ │ │ │ ldrb r2, [r7, #202] @ 0xca │ │ │ │ add r8, r4, #56 @ 0x38 │ │ │ │ add r9, r9, r3, lsl r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ef324 │ │ │ │ + bl 7ef314 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldr r3, [r4, #136] @ 0x88 │ │ │ │ ldrh r2, [r7, #200] @ 0xc8 │ │ │ │ ldr r1, [pc, #116] @ 334670 │ │ │ │ mul r2, r3, r2 │ │ │ │ ldr r3, [r5, #192] @ 0xc0 │ │ │ │ add r1, pc, r1 │ │ │ │ adds r2, r2, r3 │ │ │ │ @@ -347836,15 +347836,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ - bl 6458dc │ │ │ │ + bl 6458cc │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -347853,15 +347853,15 @@ │ │ │ │ add r1, r3, ip, lsl #5 │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ ldrb r1, [r1, #17] │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ add r3, r3, #1 │ │ │ │ b 3345c0 │ │ │ │ bl 1e3244 │ │ │ │ - rsbeq r4, r1, r4, lsr #12 │ │ │ │ + rsbeq r4, r1, r4, lsl r6 │ │ │ │ @ instruction: 0xfffffdfc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r2, [pc, #1620] @ 334ce0 │ │ │ │ ldr r3, [pc, #1620] @ 334ce4 │ │ │ │ @@ -348090,39 +348090,39 @@ │ │ │ │ adds r2, r2, r5 │ │ │ │ str r2, [r3, #64] @ 0x40 │ │ │ │ ldr r2, [r3, #68] @ 0x44 │ │ │ │ adc r2, r2, #0 │ │ │ │ str r2, [r3, #68] @ 0x44 │ │ │ │ add r5, r4, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ef324 │ │ │ │ + bl 7ef314 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [r4, #52] @ 0x34 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r3, #2 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ mov r2, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #0 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #676] @ 334d00 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ ldrb r2, [r9, #202] @ 0xca │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r1, [r4, #136] @ 0x88 │ │ │ │ str r5, [sp] │ │ │ │ lsl r2, r1, r2 │ │ │ │ str r4, [sp, #12] │ │ │ │ - bl 6458dc │ │ │ │ + bl 6458cc │ │ │ │ str r0, [r4, #20] │ │ │ │ b 3348dc │ │ │ │ ldrd sl, [r4, #128] @ 0x80 │ │ │ │ mov r1, r0 │ │ │ │ strd sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ bl 3428b8 │ │ │ │ @@ -348197,29 +348197,29 @@ │ │ │ │ add r0, sp, #72 @ 0x48 │ │ │ │ strd r2, [sp, #32] │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #32] │ │ │ │ str r5, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #288] @ 334d10 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3347c0 │ │ │ │ ldr r0, [pc, #276] @ 334d14 │ │ │ │ str r5, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3347c0 │ │ │ │ ldr r1, [pc, #260] @ 334d18 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3348c4 │ │ │ │ ldr r1, [pc, #224] @ 334d08 │ │ │ │ @@ -348237,60 +348237,60 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 334d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3348c4 │ │ │ │ ldr r0, [pc, #104] @ 334d20 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3348c4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ rsbeq r6, sp, r0, ror sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, sp, r0, asr #26 │ │ │ │ - ldrdeq r4, [r1], #-64 @ 0xffffffc0 @ │ │ │ │ + rsbeq r4, r1, r0, asr #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ rsbeq r6, sp, r8, lsl fp │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ @ instruction: 0xfffffac8 │ │ │ │ @ instruction: 0x000042b4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, pc, ip, lsr #14 │ │ │ │ - subeq r8, pc, ip, asr #14 │ │ │ │ + subeq r8, pc, ip, lsl r7 @ │ │ │ │ + subeq r8, pc, ip, lsr r7 @ │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - subeq r4, pc, r8, lsr sl @ │ │ │ │ - subeq r4, pc, r8, ror sl @ │ │ │ │ + subeq r4, pc, r8, lsr #20 │ │ │ │ + subeq r4, pc, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ cmp r1, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ @@ -348327,51 +348327,51 @@ │ │ │ │ ldrb r9, [r3, #16] │ │ │ │ orr r6, r6, r2, lsl #16 │ │ │ │ ldrb r2, [r3, #17] │ │ │ │ ldrb r3, [r3, #11] │ │ │ │ mov r0, r8 │ │ │ │ orr r6, r6, r3, lsl #24 │ │ │ │ orr r9, r9, r2, lsl #8 │ │ │ │ - bl 7ef324 │ │ │ │ + bl 7ef314 │ │ │ │ ldr r3, [r4, #52] @ 0x34 │ │ │ │ ldrh r2, [r7, #200] @ 0xc8 │ │ │ │ ldrb r1, [r7, #202] @ 0xca │ │ │ │ add r9, r9, #1 │ │ │ │ add r1, r3, r9, lsl r1 │ │ │ │ mul r2, r9, r2 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldrh r2, [r7, #200] @ 0xc8 │ │ │ │ ldr r3, [r5, #192] @ 0xc0 │ │ │ │ mul r2, r6, r2 │ │ │ │ ldr r1, [pc, #92] @ 334e68 │ │ │ │ adds r2, r2, r3 │ │ │ │ ldr r3, [r5, #196] @ 0xc4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov ip, #0 │ │ │ │ ldr r0, [r5, #96] @ 0x60 │ │ │ │ adc r3, r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ str r0, [r4, #20] │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r3, r3, r1, lsl #5 │ │ │ │ b 334da4 │ │ │ │ bl 1e3244 │ │ │ │ - rsbeq r3, r1, r4, lsr lr │ │ │ │ + rsbeq r3, r1, r4, lsr #28 │ │ │ │ @ instruction: 0xfffff85c │ │ │ │ │ │ │ │ 00334e6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -348475,15 +348475,15 @@ │ │ │ │ ldr r5, [pc, #1176] @ 3354a0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ mov r3, #0 │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ mov r9, r1 │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ ldr r3, [pc, #1148] @ 3354a4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33518c │ │ │ │ cmp r9, #0 │ │ │ │ @@ -348590,22 +348590,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 3354b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 335038 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ add r3, r4, #36 @ 0x24 │ │ │ │ bl 33254c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -348625,15 +348625,15 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6458dc │ │ │ │ + bl 6458cc │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r2, [pc, #572] @ 3354c0 │ │ │ │ ldr r3, [pc, #532] @ 33549c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ @@ -348644,15 +348644,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ b 3350d8 │ │ │ │ ldr r1, [pc, #500] @ 3354c4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r1, r4} │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp] │ │ │ │ @@ -348685,15 +348685,15 @@ │ │ │ │ mov r1, #4 │ │ │ │ stm sp, {r3, r9} │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 64566c │ │ │ │ + bl 64565c │ │ │ │ str r0, [r4, #8] │ │ │ │ b 33527c │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ ands r1, r1, #2 │ │ │ │ beq 335458 │ │ │ │ ldr r3, [pc, #332] @ 3354d0 │ │ │ │ ldr r2, [pc, #332] @ 3354d4 │ │ │ │ @@ -348702,24 +348702,24 @@ │ │ │ │ mov r9, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #296] @ 3354dc │ │ │ │ ldr r1, [pc, #296] @ 3354e0 │ │ │ │ add r9, r9, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r9, [sp] │ │ │ │ str r0, [sp, #28] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ bl 441150 │ │ │ │ mov r3, #3 │ │ │ │ @@ -348743,54 +348743,54 @@ │ │ │ │ str r3, [sp, #4] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 33527c │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ orr r3, r3, #1 │ │ │ │ b 3353ec │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #112] @ 3354e8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 335038 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ b 335228 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e4030 │ │ │ │ bl 1e3fec │ │ │ │ rsbeq r6, sp, r0, lsl r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r6, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r6, sp, r0, lsr #5 │ │ │ │ @ instruction: 0x000032bc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, pc, r4, ror r1 @ │ │ │ │ + subeq r8, pc, r4, ror #2 │ │ │ │ @ instruction: 0xffff6cb4 │ │ │ │ rsbeq r6, sp, r8, ror r1 │ │ │ │ @ instruction: 0xffff6c40 │ │ │ │ @ instruction: 0xffff6c00 │ │ │ │ @ instruction: 0xffff6bd0 │ │ │ │ - rsbeq r3, r1, r0, lsl fp │ │ │ │ - ldrdeq pc, [sp], #-84 @ 0xffffffac │ │ │ │ - ldrdeq r9, [sp], #-68 @ 0xffffffbc │ │ │ │ - subeq r3, sp, r0, ror #16 │ │ │ │ - subseq pc, r4, r4, lsl #6 │ │ │ │ + rsbeq r3, r1, r0, lsl #22 │ │ │ │ + subeq pc, sp, r4, asr #11 │ │ │ │ + subeq r9, sp, r4, asr #9 │ │ │ │ + subeq r3, sp, r0, asr r8 │ │ │ │ + ldrsheq pc, [r4], #-36 @ 0xffffffdc @ │ │ │ │ @ instruction: 0xffff6adc │ │ │ │ - subeq r7, pc, ip, lsr #30 │ │ │ │ + subeq r7, pc, ip, lsl pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r8, r1 │ │ │ │ ldr r1, [pc, #516] @ 33570c │ │ │ │ ldr r3, [pc, #516] @ 335710 │ │ │ │ @@ -348880,24 +348880,24 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #196] @ 335724 │ │ │ │ add r3, r5, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #172] @ 335728 │ │ │ │ ldr r1, [pc, #172] @ 33572c │ │ │ │ add r5, r5, #392 @ 0x188 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ mov sl, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, sl, #424 @ 0x1a8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ bl 441150 │ │ │ │ mov r3, #3 │ │ │ │ str r3, [r4, #128] @ 0x80 │ │ │ │ @@ -348912,30 +348912,30 @@ │ │ │ │ tst r3, #2 │ │ │ │ add r0, sp, #16 │ │ │ │ beq 335700 │ │ │ │ bl 441260 │ │ │ │ b 3355b4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #136 @ 0x88 │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ orr r3, r3, #1 │ │ │ │ b 3356b0 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ b 3355b4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq r5, [sp], #-228 @ 0xffffff1c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, sp, r0, asr #28 │ │ │ │ strdeq r5, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - rsbeq r3, r1, r0, asr #16 │ │ │ │ - subeq pc, sp, r8, lsl #6 │ │ │ │ - subeq r9, sp, r8, lsl #4 │ │ │ │ - @ instruction: 0x004d3598 │ │ │ │ - subseq pc, r4, ip, lsr r0 @ │ │ │ │ + rsbeq r3, r1, r0, lsr r8 │ │ │ │ + strdeq pc, [sp], #-40 @ 0xffffffd8 │ │ │ │ + strdeq r9, [sp], #-24 @ 0xffffffe8 │ │ │ │ + subeq r3, sp, r8, lsl #11 │ │ │ │ + subseq pc, r4, ip, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ sub sp, sp, #108 @ 0x6c │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #3116] @ 33637c │ │ │ │ @@ -349037,15 +349037,15 @@ │ │ │ │ ldr r3, [r7, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ bne 335ca4 │ │ │ │ add r3, r6, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ mov r0, fp │ │ │ │ mov r1, r5 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r3, [r7, #280] @ 0x118 │ │ │ │ cmp r0, r3 │ │ │ │ bcs 336354 │ │ │ │ ldr r9, [r7, #244] @ 0xf4 │ │ │ │ add r0, r0, r0, lsl #2 │ │ │ │ adds r9, r9, r0, lsl #4 │ │ │ │ beq 336354 │ │ │ │ @@ -349149,17 +349149,17 @@ │ │ │ │ bl 3354ec │ │ │ │ cmp r0, #0 │ │ │ │ beq 335e6c │ │ │ │ orr r0, r0, #16384 @ 0x4000 │ │ │ │ lsl r5, r0, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #2 │ │ │ │ - bl 63cb10 │ │ │ │ + bl 63cb00 │ │ │ │ ldr r2, [pc, #2268] @ 336394 │ │ │ │ ldr r3, [pc, #2244] @ 336380 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #100] @ 0x64 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -349295,15 +349295,15 @@ │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r1, #4 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 64566c │ │ │ │ + bl 64565c │ │ │ │ ldr r5, [pc, #1704] @ 3363a0 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 335ab0 │ │ │ │ ldr r2, [pc, #1696] @ 3363a4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 335844 │ │ │ │ ldr r2, [pc, #1688] @ 3363a8 │ │ │ │ @@ -349354,15 +349354,15 @@ │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ @@ -349372,15 +349372,15 @@ │ │ │ │ str r9, [sp, #16] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #1456] @ 3363d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33585c │ │ │ │ ldr r2, [pc, #1444] @ 3363d4 │ │ │ │ add r2, pc, r2 │ │ │ │ b 335844 │ │ │ │ ldr r2, [pc, #1436] @ 3363d8 │ │ │ │ ldr r3, [pc, #1344] @ 336380 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -349392,21 +349392,21 @@ │ │ │ │ bne 3362fc │ │ │ │ mov r1, r4 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add sp, sp, #108 @ 0x6c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 34449c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ tst r3, #1 │ │ │ │ beq 336350 │ │ │ │ tst r3, #2 │ │ │ │ beq 335f50 │ │ │ │ ldr r1, [pc, #1332] @ 3363dc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -349457,15 +349457,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r2, r6 │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 6458dc │ │ │ │ + bl 6458cc │ │ │ │ b 335cf0 │ │ │ │ ldr r2, [pc, #1128] @ 3363ec │ │ │ │ add r2, pc, r2 │ │ │ │ b 335844 │ │ │ │ cmp r2, #0 │ │ │ │ beq 335a14 │ │ │ │ ldr r5, [pc, #1112] @ 3363f0 │ │ │ │ @@ -349512,27 +349512,27 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #896] @ 336400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 335fd8 │ │ │ │ ldr r3, [pc, #884] @ 336404 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 335d60 │ │ │ │ ldr r3, [pc, #804] @ 3363c8 │ │ │ │ @@ -349549,29 +349549,29 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ str r2, [sp, #16] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r9, [sp, #20] │ │ │ │ str sl, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #748] @ 336408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 335d60 │ │ │ │ add ip, r2, #4096 @ 0x1000 │ │ │ │ ldrb r1, [ip, #4004] @ 0xfa4 │ │ │ │ cmp r1, #0 │ │ │ │ ldrne r0, [sp, #52] @ 0x34 │ │ │ │ rsbne r3, r1, #16 │ │ │ │ asrne r3, r0, r3 │ │ │ │ @@ -349600,15 +349600,15 @@ │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33585c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33627c │ │ │ │ ldr r5, [pc, #548] @ 3363f4 │ │ │ │ b 335ab0 │ │ │ │ @@ -349631,33 +349631,33 @@ │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 336414 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 335fd8 │ │ │ │ ldr r0, [pc, #448] @ 336418 │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ mov r3, r5 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 335d60 │ │ │ │ ldr r3, [pc, #408] @ 33641c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3361c8 │ │ │ │ ldr r3, [pc, #304] @ 3363c8 │ │ │ │ @@ -349673,44 +349673,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #80 @ 0x50 │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 336420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3361c8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #284] @ 336424 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 335fd8 │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ ldr r0, [pc, #264] @ 336428 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 335fd8 │ │ │ │ ldr r0, [pc, #232] @ 33642c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3361c8 │ │ │ │ bl 1e4030 │ │ │ │ ldr r3, [pc, #212] @ 336430 │ │ │ │ ldr r1, [pc, #212] @ 336434 │ │ │ │ ldr r0, [pc, #212] @ 336438 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #3984 @ 0xf90 │ │ │ │ @@ -349718,59 +349718,59 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r5, sp, r8, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, sp, r0, asr #24 │ │ │ │ - @ instruction: 0x0061339c │ │ │ │ - @ instruction: 0x004f7b98 │ │ │ │ + rsbeq r3, r1, ip, lsl #7 │ │ │ │ + subeq r7, pc, r8, lsl #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, sp, r4, asr #18 │ │ │ │ - subeq r7, pc, ip, lsl r9 @ │ │ │ │ + subeq r7, pc, ip, lsl #18 │ │ │ │ @ instruction: 0xfffff2fc │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - subeq r7, pc, ip, lsr #15 │ │ │ │ - subeq r7, pc, r4, asr r7 @ │ │ │ │ - subeq r7, pc, r0, lsr #14 │ │ │ │ - subeq r7, pc, r8, lsr #14 │ │ │ │ - subeq r7, pc, r0, asr #13 │ │ │ │ - subeq r7, pc, r8, asr #13 │ │ │ │ - ldrdeq r7, [pc], #-100 @ │ │ │ │ + @ instruction: 0x004f779c │ │ │ │ + subeq r7, pc, r4, asr #14 │ │ │ │ + subeq r7, pc, r0, lsl r7 @ │ │ │ │ + subeq r7, pc, r8, lsl r7 @ │ │ │ │ + strheq r7, [pc], #-96 @ │ │ │ │ + strheq r7, [pc], #-104 @ │ │ │ │ + subeq r7, pc, r4, asr #13 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r3, r0, r8, ror #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, pc, r0, asr #13 │ │ │ │ - subeq r7, pc, r4, ror #12 │ │ │ │ + strheq r7, [pc], #-96 @ │ │ │ │ + subeq r7, pc, r4, asr r6 @ │ │ │ │ rsbeq r5, sp, r0, asr #11 │ │ │ │ @ instruction: 0xfffff120 │ │ │ │ - strdeq r7, [pc], #-88 @ │ │ │ │ - subeq r7, pc, r8, ror #9 │ │ │ │ + subeq r7, pc, r8, ror #11 │ │ │ │ + ldrdeq r7, [pc], #-72 @ │ │ │ │ @ instruction: 0xfffff070 │ │ │ │ - subeq r7, pc, r8, asr r4 @ │ │ │ │ + subeq r7, pc, r8, asr #8 │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ andeq r4, r0, r2 │ │ │ │ @ instruction: 0x000041b6 │ │ │ │ @ instruction: 0x00002fb8 │ │ │ │ - subeq r7, pc, r4, asr #10 │ │ │ │ + subeq r7, pc, r4, lsr r5 @ │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - subeq r3, pc, r4, asr #11 │ │ │ │ - @ instruction: 0x004f7398 │ │ │ │ + strheq r3, [pc], #-84 @ │ │ │ │ + subeq r7, pc, r8, lsl #7 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ - subeq r7, pc, r8, lsr r3 @ │ │ │ │ - ldrdeq r3, [pc], #-64 @ │ │ │ │ + subeq r7, pc, r8, lsr #6 │ │ │ │ + subeq r3, pc, r0, asr #9 │ │ │ │ @ instruction: 0x000044bc │ │ │ │ - subeq r7, pc, r0, ror r3 @ │ │ │ │ - @ instruction: 0x004f729c │ │ │ │ - subeq r7, pc, ip, ror #5 │ │ │ │ - subeq r7, pc, r4, asr #6 │ │ │ │ - rsbeq r2, r1, r4, lsr fp │ │ │ │ - subeq r1, pc, r8, asr #24 │ │ │ │ - subseq r4, sl, r0, lsr ip │ │ │ │ + subeq r7, pc, r0, ror #6 │ │ │ │ + subeq r7, pc, ip, lsl #5 │ │ │ │ + ldrdeq r7, [pc], #-44 @ │ │ │ │ + subeq r7, pc, r4, lsr r3 @ │ │ │ │ + rsbeq r2, r1, r4, lsr #22 │ │ │ │ + subeq r1, pc, r8, lsr ip @ │ │ │ │ + subseq r4, sl, r0, lsr #24 │ │ │ │ andeq r0, r0, lr, lsr #29 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-96] @ 0xffffffa0 │ │ │ │ mov r5, r0 │ │ │ │ @@ -349967,15 +349967,15 @@ │ │ │ │ str r2, [r3, #216] @ 0xd8 │ │ │ │ add r3, r8, #8192 @ 0x2000 │ │ │ │ ldr r2, [r3, #1500] @ 0x5dc │ │ │ │ ldr r0, [pc, #400] @ 3368f4 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #28] │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3367a4 │ │ │ │ cmp r2, r0 │ │ │ │ ldr lr, [pc, #360] @ 3368f4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ @@ -350006,34 +350006,34 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r7, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r7, #-20] @ 0xffffffec │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ sub r0, r7, #24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r9, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [r7, #-16] │ │ │ │ ldr r2, [r7, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #220] @ 336904 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3364c4 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #4 │ │ │ │ mov r1, #2 │ │ │ │ bl 322640 │ │ │ │ b 33662c │ │ │ │ ldr r0, [pc, #188] @ 336908 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3364c4 │ │ │ │ ldr r0, [pc, #168] @ 33690c │ │ │ │ b 336654 │ │ │ │ ldr r0, [pc, #164] @ 336910 │ │ │ │ b 336654 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #156] @ 336914 │ │ │ │ @@ -350069,24 +350069,24 @@ │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ andeq r4, r0, r9, lsr #2 │ │ │ │ svcvc 0x00fffe00 │ │ │ │ andeq r3, r0, r8, asr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subeq r6, pc, r0, ror lr @ │ │ │ │ subeq r6, pc, r0, lsl #29 │ │ │ │ - @ instruction: 0x004f6e90 │ │ │ │ andeq r4, r0, r8, lsl r1 │ │ │ │ andeq r4, r0, r9, lsl r1 │ │ │ │ - rsbeq r2, r1, ip, lsl r6 │ │ │ │ - subeq r1, pc, ip, lsr #14 │ │ │ │ + rsbeq r2, r1, ip, lsl #12 │ │ │ │ + subeq r1, pc, ip, lsl r7 @ │ │ │ │ andeq r1, r0, lr, ror #20 │ │ │ │ - strdeq r2, [r1], #-80 @ 0xffffffb0 @ │ │ │ │ - subeq r1, pc, r4, lsl #14 │ │ │ │ - subeq r6, pc, r4, asr lr @ │ │ │ │ + rsbeq r2, r1, r0, ror #11 │ │ │ │ + strdeq r1, [pc], #-100 @ │ │ │ │ + subeq r6, pc, r4, asr #28 │ │ │ │ andeq r1, r0, r3, ror sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ sub sp, sp, #92 @ 0x5c │ │ │ │ mov r8, r0 │ │ │ │ @@ -350206,17 +350206,17 @@ │ │ │ │ bl 3354ec │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3380a8 │ │ │ │ orr r5, r5, #16384 @ 0x4000 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #1 │ │ │ │ - bl 63cb10 │ │ │ │ + bl 63cb00 │ │ │ │ b 336dd8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ ldr r3, [r6, #96] @ 0x60 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #3448] @ 3378c8 │ │ │ │ ldrb r2, [r0, #76] @ 0x4c │ │ │ │ @@ -350319,40 +350319,40 @@ │ │ │ │ mov r0, r7 │ │ │ │ bl 1e37d8 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r1, #1 │ │ │ │ str r5, [r4, #16] │ │ │ │ str r0, [r5, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ ldr r1, [r5, #20] │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldr r8, [sp, #48] @ 0x30 │ │ │ │ mov r0, r8 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, r7 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r6 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #2976] @ 3378cc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ lsl r2, r3, r2 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r5, [pc, #2928] @ 3378d0 │ │ │ │ b 336dd8 │ │ │ │ ldr r2, [pc, #2924] @ 3378d4 │ │ │ │ ldr r3, [pc, #2892] @ 3378b8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -350490,39 +350490,39 @@ │ │ │ │ str r4, [r0] │ │ │ │ mov r0, r8 │ │ │ │ bl 1e37d8 │ │ │ │ add r6, r5, #4 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ mov r2, r8 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r8, #0 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r8 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #2308] @ 3378dc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r7, #96] @ 0x60 │ │ │ │ lsl r2, sl, r3 │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r3, r8 │ │ │ │ str r6, [sp] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 336d58 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldrb r3, [r2, #76] @ 0x4c │ │ │ │ cmp r3, #0 │ │ │ │ beq 336dd4 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -350696,15 +350696,15 @@ │ │ │ │ ldr r4, [r5, #4] │ │ │ │ ldr r2, [pc, #1572] @ 3378e4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ ldr r1, [r4, #96] @ 0x60 │ │ │ │ add r0, r0, #260 @ 0x104 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 64801c │ │ │ │ + bl 64800c │ │ │ │ ldr r3, [pc, #1516] @ 3378c8 │ │ │ │ ldrb r7, [r5, #84] @ 0x54 │ │ │ │ ldr fp, [r9, r3] │ │ │ │ ldrb sl, [r5, #85] @ 0x55 │ │ │ │ ldr r3, [fp] │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -350935,23 +350935,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #576] @ 3378ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [pc, #744] @ 3379a0 │ │ │ │ b 336dd8 │ │ │ │ ldr r3, [pc, #560] @ 3378f0 │ │ │ │ ldr r1, [pc, #560] @ 3378f4 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ add r3, r3, #4016 @ 0xfb0 │ │ │ │ @@ -351025,15 +351025,15 @@ │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #50] @ 0x32 │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ ldrb r2, [r4, #51] @ 0x33 │ │ │ │ orr r3, r3, r2, lsl #24 │ │ │ │ str r3, [r6, #132] @ 0x84 │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r6, [r4, #8] │ │ │ │ mov r0, r6 │ │ │ │ str r3, [r6, #148] @ 0x94 │ │ │ │ str r8, [r6, #28] │ │ │ │ str r5, [r6, #52] @ 0x34 │ │ │ │ bl 333b50 │ │ │ │ @@ -351075,88 +351075,88 @@ │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ bne 338408 │ │ │ │ ldr r5, [pc, #176] @ 337964 │ │ │ │ b 336dd8 │ │ │ │ rsbeq r4, sp, r4, lsr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r2, r1, r8, lsl #5 │ │ │ │ + rsbeq r2, r1, r8, ror r2 │ │ │ │ rsbeq r4, sp, ip, lsl #21 │ │ │ │ rsbeq r4, sp, ip, asr sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq sl, r0, r4, lsl fp │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ @ instruction: 0x006d4694 │ │ │ │ rsbeq r4, sp, ip, lsl r6 │ │ │ │ @ instruction: 0xffff597c │ │ │ │ rsbeq r1, sl, r8, asr r2 │ │ │ │ @ instruction: 0xffff3ffc │ │ │ │ - strheq r1, [r1], #-122 @ 0xffffff86 @ │ │ │ │ - ldrdeq r5, [pc], #-228 @ │ │ │ │ - ldrdeq r1, [r1], #-116 @ 0xffffff8c @ │ │ │ │ - subeq r0, pc, r4, ror #17 │ │ │ │ + rsbeq r1, r1, sl, lsr #15 │ │ │ │ + subeq r5, pc, r4, asr #29 │ │ │ │ + rsbeq r1, r1, r4, asr #15 │ │ │ │ + ldrdeq r0, [pc], #-132 @ │ │ │ │ andeq r1, r0, r5, lsl r2 │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ rsbeq r0, sl, r8, asr #22 │ │ │ │ @ instruction: 0xffff38f0 │ │ │ │ - subeq r1, pc, r0, ror fp @ │ │ │ │ + subeq r1, pc, r0, ror #22 │ │ │ │ andeq r4, r0, r8, ror #2 │ │ │ │ - subeq r5, pc, r0, ror fp @ │ │ │ │ + subeq r5, pc, r0, ror #22 │ │ │ │ andeq r1, r0, r4, ror lr │ │ │ │ - strdeq r5, [pc], #-180 @ │ │ │ │ + subeq r5, pc, r4, ror #23 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - ldrdeq r5, [pc], #-168 @ │ │ │ │ + subeq r5, pc, r8, asr #21 │ │ │ │ @ instruction: 0x000032b0 │ │ │ │ - subeq r5, pc, r8, ror #22 │ │ │ │ + subeq r5, pc, r8, asr fp @ │ │ │ │ andeq r3, r0, r8, ror r5 │ │ │ │ - subeq r5, pc, r0, ror #16 │ │ │ │ + subeq r5, pc, r0, asr r8 @ │ │ │ │ andeq r2, r0, r4, asr r9 │ │ │ │ - subeq r5, pc, ip, lsl #19 │ │ │ │ + subeq r5, pc, ip, ror r9 @ │ │ │ │ rsbeq r3, sp, r0, asr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r4, r0, r9, lsr #32 │ │ │ │ andeq r4, r0, fp │ │ │ │ @ instruction: 0xffffced4 │ │ │ │ andeq r4, r0, r8, lsl sl │ │ │ │ - @ instruction: 0x004f579c │ │ │ │ + subeq r5, pc, ip, lsl #15 │ │ │ │ @ instruction: 0xffffcd78 │ │ │ │ andeq r4, r0, r3, lsl #3 │ │ │ │ - subeq r5, pc, r0, lsl #5 │ │ │ │ + subeq r5, pc, r0, ror r2 @ │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r4, r0, sl, lsl #2 │ │ │ │ - subeq r5, pc, r4, ror r5 @ │ │ │ │ - strheq r5, [pc], #-88 @ │ │ │ │ - subeq r5, pc, ip, lsl #12 │ │ │ │ - strheq r5, [pc], #-64 @ │ │ │ │ - subeq r5, pc, r0, ror r3 @ │ │ │ │ - subeq r1, pc, r8, asr #4 │ │ │ │ + subeq r5, pc, r4, ror #10 │ │ │ │ + subeq r5, pc, r8, lsr #11 │ │ │ │ + strdeq r5, [pc], #-92 @ │ │ │ │ + subeq r5, pc, r0, lsr #9 │ │ │ │ + subeq r5, pc, r0, ror #6 │ │ │ │ + subeq r1, pc, r8, lsr r2 @ │ │ │ │ andeq r3, r0, r0, lsl #21 │ │ │ │ - subeq r1, pc, r4, lsr #3 │ │ │ │ + @ instruction: 0x004f1194 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r4, [pc], #-248 @ │ │ │ │ - subeq r5, pc, r8, lsr r4 @ │ │ │ │ + subeq r4, pc, r8, lsr #31 │ │ │ │ + subeq r5, pc, r8, lsr #8 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - subeq r1, pc, r0, asr #2 │ │ │ │ - subeq r4, pc, ip, lsl #31 │ │ │ │ - strdeq r1, [pc], #-12 @ │ │ │ │ - ldrdeq r1, [pc], #-4 @ │ │ │ │ - subeq r4, pc, r0, lsr #30 │ │ │ │ - subeq r5, pc, r0, asr r1 @ │ │ │ │ - subeq r4, pc, ip, ror #29 │ │ │ │ + subeq r1, pc, r0, lsr r1 @ │ │ │ │ + subeq r4, pc, ip, ror pc @ │ │ │ │ + subeq r1, pc, ip, ror #1 │ │ │ │ + subeq r1, pc, r4, asr #1 │ │ │ │ + subeq r4, pc, r0, lsl pc @ │ │ │ │ + subeq r5, pc, r0, asr #2 │ │ │ │ + ldrdeq r4, [pc], #-236 @ │ │ │ │ ldr r0, [pc, #-200] @ 337900 │ │ │ │ ldr r9, [sp, #32] │ │ │ │ ldr r2, [pc, #-204] @ 337904 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ ldr r1, [r7, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #252 @ 0xfc │ │ │ │ - bl 64801c │ │ │ │ + bl 64800c │ │ │ │ mov r5, #0 │ │ │ │ mov r1, #16 │ │ │ │ mov r7, r0 │ │ │ │ str r5, [r0, #28] │ │ │ │ str r9, [r0, #24] │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1654 │ │ │ │ @@ -351193,24 +351193,24 @@ │ │ │ │ bne 33732c │ │ │ │ ldr r0, [fp] │ │ │ │ cmp r0, #0 │ │ │ │ bne 3381c4 │ │ │ │ ldr r5, [pc, #-240] @ 3379a0 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7de98c │ │ │ │ + bl 7de97c │ │ │ │ b 336dd8 │ │ │ │ ldr r5, [pc, #-328] @ 33795c │ │ │ │ mov r0, #0 │ │ │ │ b 337a8c │ │ │ │ ldr r5, [pc, #-272] @ 3379a0 │ │ │ │ ldr r0, [r7, #32] │ │ │ │ bl 1e136c │ │ │ │ mov r0, r7 │ │ │ │ - bl 7de98c │ │ │ │ + bl 7de97c │ │ │ │ b 336dd8 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ b 337a8c │ │ │ │ ldr r3, [fp] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3378ac │ │ │ │ ldr r3, [pc, #-344] @ 337984 │ │ │ │ @@ -351232,15 +351232,15 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r2, #0 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp] │ │ │ │ @@ -351248,15 +351248,15 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #20] │ │ │ │ str r5, [sp, #8] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-616] @ 337908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3378ac │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ bl 326bc4 │ │ │ │ @@ -351286,26 +351286,26 @@ │ │ │ │ beq 338690 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-804] @ 337910 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 336b24 │ │ │ │ ldr r3, [pc, #-816] @ 337914 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336dcc │ │ │ │ ldr r3, [pc, #-712] @ 337990 │ │ │ │ @@ -351321,23 +351321,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-924] @ 337918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 336dcc │ │ │ │ ldr r3, [pc, #-936] @ 33791c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336bcc │ │ │ │ ldr r3, [pc, #-840] @ 337990 │ │ │ │ @@ -351356,29 +351356,29 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r4, [sp] │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1080] @ 337920 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 336bcc │ │ │ │ ldr r3, [pc, #-1092] @ 337924 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3372fc │ │ │ │ ldr r3, [pc, #-1004] @ 337990 │ │ │ │ @@ -351400,27 +351400,27 @@ │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1240] @ 337928 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3372fc │ │ │ │ ldr r3, [pc, #-1252] @ 33792c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336a84 │ │ │ │ ldr r3, [pc, #-1172] @ 337990 │ │ │ │ @@ -351442,15 +351442,15 @@ │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -351460,15 +351460,15 @@ │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1424] @ 337930 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 336a84 │ │ │ │ ldr r3, [pc, #-1436] @ 337934 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 336ecc │ │ │ │ ldr r3, [pc, #-1364] @ 337990 │ │ │ │ @@ -351488,29 +351488,29 @@ │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1584] @ 337938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 336ecc │ │ │ │ ldr r5, [pc, #-1588] @ 337944 │ │ │ │ b 337604 │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp] │ │ │ │ @@ -351575,32 +351575,32 @@ │ │ │ │ orr r3, r3, r1, lsl #24 │ │ │ │ mov r1, r9 │ │ │ │ bl 32dbec │ │ │ │ mov r5, r0 │ │ │ │ b 3375b4 │ │ │ │ add r3, r4, #12544 @ 0x3100 │ │ │ │ ldrd r2, [r3, #32] │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ b 337424 │ │ │ │ ldr r5, [pc, #-1788] @ 3379a0 │ │ │ │ b 337604 │ │ │ │ ldr r5, [pc, #-1884] @ 337948 │ │ │ │ mov fp, #0 │ │ │ │ b 3372a0 │ │ │ │ ldrb r3, [r7, #202] @ 0xca │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ lsl sl, sl, r3 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, r5 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r3, [r4, #128] @ 0x80 │ │ │ │ tst r3, #1 │ │ │ │ beq 3386c4 │ │ │ │ ands r3, r3, #2 │ │ │ │ beq 338248 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ ldr r1, [pc, #-1960] @ 33794c │ │ │ │ @@ -351675,35 +351675,35 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r5, [pc, #-2196] @ 3379a0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2280] @ 337954 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ b 337a8c │ │ │ │ ldr r1, [pc, #-2296] @ 337958 │ │ │ │ ldr r4, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp, #8] │ │ │ │ add r1, r4, #136 @ 0x88 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ mov r2, sl │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r1, r3} │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ str r0, [r4, #8] │ │ │ │ b 336d58 │ │ │ │ ldr r5, [pc, #-2340] @ 33795c │ │ │ │ b 337a8c │ │ │ │ ldr r2, [fp] │ │ │ │ cmp r2, #0 │ │ │ │ beq 3376b0 │ │ │ │ @@ -351725,22 +351725,22 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2464] @ 337960 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3376b0 │ │ │ │ mov r5, #2 │ │ │ │ b 3372a0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ ldr r5, [pc, #-2492] @ 337964 │ │ │ │ str r3, [r6, #144] @ 0x90 │ │ │ │ @@ -351757,54 +351757,54 @@ │ │ │ │ ldr r5, [pc, #-2536] @ 337968 │ │ │ │ mov r0, #0 │ │ │ │ b 337a8c │ │ │ │ ldr r0, [pc, #-2544] @ 33796c │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 336dcc │ │ │ │ ldr r0, [pc, #-2564] @ 337970 │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 336ecc │ │ │ │ ldr r0, [pc, #-2596] @ 337974 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3372fc │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #-2624] @ 337978 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 336bcc │ │ │ │ mov r1, r3 │ │ │ │ ldr r0, [pc, #-2660] @ 33797c │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ str sl, [sp, #8] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 336a84 │ │ │ │ ldr r3, [pc, #-2700] @ 337984 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3378ac │ │ │ │ ldr r3, [pc, #-2708] @ 337990 │ │ │ │ @@ -351820,29 +351820,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [sp, #36] @ 0x24 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r6, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2840] @ 337980 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3378ac │ │ │ │ ldr r1, [pc, #-2852] @ 337984 │ │ │ │ ldr r1, [r9, r1] │ │ │ │ ldrh r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ beq 337898 │ │ │ │ ldr r1, [pc, #-2860] @ 337990 │ │ │ │ @@ -351860,30 +351860,30 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #32] │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2996] @ 337988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 337898 │ │ │ │ ldr r5, [pc, #-2988] @ 3379a0 │ │ │ │ mov r0, r3 │ │ │ │ b 337a8c │ │ │ │ ldr r3, [pc, #-3020] @ 33798c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -351902,84 +351902,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3120] @ 337998 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 337884 │ │ │ │ ldr r0, [pc, #-3132] @ 33799c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [pc, #-3144] @ 3379a0 │ │ │ │ ldr r0, [r6, #36] @ 0x24 │ │ │ │ b 337a8c │ │ │ │ ldr r0, [pc, #-3152] @ 3379a4 │ │ │ │ strd r2, [sp, #8] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 337898 │ │ │ │ ldr r0, [pc, #-3184] @ 3379a8 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 337884 │ │ │ │ ldr r0, [pc, #-3200] @ 3379ac │ │ │ │ mov r1, #0 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3378ac │ │ │ │ ldr r0, [pc, #-3240] @ 3379b0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3378ac │ │ │ │ ldr r0, [pc, #-3280] @ 3379b4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3376b0 │ │ │ │ ldr r0, [pc, #-3296] @ 3379b8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 336b24 │ │ │ │ ldr r0, [pc, #-3324] @ 3379bc │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3376b0 │ │ │ │ bl 1e3fec │ │ │ │ bl 1e3244 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ @@ -352125,15 +352125,15 @@ │ │ │ │ cmp r2, fp │ │ │ │ sbcs r3, r3, ip │ │ │ │ bcc 339944 │ │ │ │ add r6, fp, #1 │ │ │ │ sub r6, r6, r0 │ │ │ │ ldrh r1, [r1, #226] @ 0xe2 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ cmp r1, #0 │ │ │ │ bne 338bb0 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ bl 325770 │ │ │ │ @@ -352324,38 +352324,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str sl, [sp, #12] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2704] @ 3396fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb sl, [r4, #36] @ 0x24 │ │ │ │ cmp sl, #0 │ │ │ │ bne 33879c │ │ │ │ ldr r7, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #2680] @ 339700 │ │ │ │ ldr r2, [pc, #2680] @ 339704 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #268 @ 0x10c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ - bl 7de920 │ │ │ │ + bl 7de910 │ │ │ │ mov r3, #0 │ │ │ │ cmn r7, #1 │ │ │ │ str r3, [r0, #28] │ │ │ │ str r3, [r0, #32] │ │ │ │ str r3, [r0, #36] @ 0x24 │ │ │ │ moveq r3, #1 │ │ │ │ str r4, [r0, #24] │ │ │ │ @@ -352401,15 +352401,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 338b64 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r8, [pc, #2416] @ 3396e8 │ │ │ │ - bl 7de98c │ │ │ │ + bl 7de97c │ │ │ │ b 3389ac │ │ │ │ ldr r8, [pc, #2416] @ 3396f4 │ │ │ │ b 338d74 │ │ │ │ str ip, [sp, #84] @ 0x54 │ │ │ │ ldrb r3, [r4, #85] @ 0x55 │ │ │ │ ldrb fp, [r4, #84] @ 0x54 │ │ │ │ ldrb sl, [r4, #88] @ 0x58 │ │ │ │ @@ -352470,15 +352470,15 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ lsr r3, sl, #8 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1060 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ @@ -352691,31 +352691,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1284] @ 33971c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339188 │ │ │ │ ldr r0, [pc, #1272] @ 339720 │ │ │ │ str sl, [sp] │ │ │ │ mov r3, fp │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb sl, [r4, #36] @ 0x24 │ │ │ │ b 338c74 │ │ │ │ ldr r3, [pc, #1132] @ 3396bc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -352860,15 +352860,15 @@ │ │ │ │ ldr r0, [pc, #672] @ 33972c │ │ │ │ ldr r2, [pc, #672] @ 339730 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r1, [r9, #96] @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r0, #276 @ 0x114 │ │ │ │ - bl 64801c │ │ │ │ + bl 64800c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ ldr r8, [pc, #596] @ 339708 │ │ │ │ strb r2, [r0, #32] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [r0, #24] │ │ │ │ str r2, [r0, #36] @ 0x24 │ │ │ │ @@ -352925,15 +352925,15 @@ │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ tst r3, #2 │ │ │ │ beq 339bb8 │ │ │ │ ldrh r2, [r7, #226] @ 0xe2 │ │ │ │ ldrd r0, [sl, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 339bb0 │ │ │ │ mov r3, #2 │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r9 │ │ │ │ ldr r0, [r2] │ │ │ │ mov r2, sl │ │ │ │ @@ -352994,100 +352994,100 @@ │ │ │ │ b 3389ac │ │ │ │ mov r8, r0 │ │ │ │ b 3389ac │ │ │ │ rsbeq r2, sp, r8, lsl #26 │ │ │ │ rsbeq r2, sp, r4, lsl #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strdeq r0, [r1], #-74 @ 0xffffffb6 @ │ │ │ │ + rsbeq r0, r1, sl, ror #9 │ │ │ │ andeq r3, r0, ip, ror #24 │ │ │ │ - subeq r4, pc, r8, ror #25 │ │ │ │ + ldrdeq r4, [pc], #-200 @ │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ rsbeq r2, sp, r8, asr #20 │ │ │ │ - @ instruction: 0x004f4a9c │ │ │ │ subeq r4, pc, ip, lsl #21 │ │ │ │ - @ instruction: 0x004f499c │ │ │ │ - subeq r4, pc, r8, lsl #19 │ │ │ │ + subeq r4, pc, ip, ror sl @ │ │ │ │ + subeq r4, pc, ip, lsl #19 │ │ │ │ subeq r4, pc, r8, ror r9 @ │ │ │ │ - subeq r4, pc, r0, ror #18 │ │ │ │ - subeq r4, pc, r8, asr #18 │ │ │ │ + subeq r4, pc, r8, ror #18 │ │ │ │ + subeq r4, pc, r0, asr r9 @ │ │ │ │ + subeq r4, pc, r8, lsr r9 @ │ │ │ │ andeq r4, r0, fp │ │ │ │ strheq r2, [sp], #-132 @ 0xffffff7c @ │ │ │ │ - strdeq r4, [pc], #-132 @ │ │ │ │ + subeq r4, pc, r4, ror #17 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - subeq r4, pc, ip, lsl #16 │ │ │ │ - ldrdeq r4, [pc], #-216 @ │ │ │ │ + strdeq r4, [pc], #-124 @ │ │ │ │ + subeq r4, pc, r8, asr #27 │ │ │ │ rsbeq pc, r9, ip, lsl #17 │ │ │ │ @ instruction: 0xffff2634 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - subeq r4, pc, r4, lsl #13 │ │ │ │ + subeq r4, pc, r4, ror r6 @ │ │ │ │ rsbeq r2, sp, ip, lsr #13 │ │ │ │ strheq r2, [sp], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r4, r0, r1 │ │ │ │ - strdeq r0, [pc], #-240 @ │ │ │ │ - subeq r4, pc, ip, asr r8 @ │ │ │ │ - subeq r4, pc, r4, ror r1 @ │ │ │ │ - strheq pc, [r0], #-146 @ 0xffffff6e @ │ │ │ │ + subeq r0, pc, r0, ror #31 │ │ │ │ + subeq r4, pc, ip, asr #16 │ │ │ │ + subeq r4, pc, r4, ror #2 │ │ │ │ + rsbeq pc, r0, r2, lsr #19 │ │ │ │ rsbeq pc, r9, r8, lsl #1 │ │ │ │ @ instruction: 0xffff1e34 │ │ │ │ @ instruction: 0xfffec940 │ │ │ │ @ instruction: 0xfffec138 │ │ │ │ andeq r4, r0, r8, asr #7 │ │ │ │ - subeq r4, pc, r8, lsl r2 @ │ │ │ │ + subeq r4, pc, r8, lsl #4 │ │ │ │ andeq r4, r0, r8, asr r9 │ │ │ │ - subeq r0, pc, ip, asr #17 │ │ │ │ + strheq r0, [pc], #-140 @ │ │ │ │ @ instruction: 0x000041b8 │ │ │ │ strdeq pc, [r0], -sp │ │ │ │ @ instruction: 0x000001bf │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ - subeq r3, pc, r0, lsr #20 │ │ │ │ - subeq r0, pc, r4, asr #13 │ │ │ │ - @ instruction: 0x004f069c │ │ │ │ + subeq r3, pc, r0, lsl sl @ │ │ │ │ + strheq r0, [pc], #-100 @ │ │ │ │ + subeq r0, pc, ip, lsl #13 │ │ │ │ @ instruction: 0x000041b7 │ │ │ │ @ instruction: 0x000041b6 │ │ │ │ - @ instruction: 0x004f4090 │ │ │ │ + subeq r4, pc, r0, lsl #1 │ │ │ │ andeq r3, r0, r8, lsr #26 │ │ │ │ - subeq r3, pc, r4, asr #28 │ │ │ │ + subeq r3, pc, r4, lsr lr @ │ │ │ │ andeq r3, r0, ip, lsl #1 │ │ │ │ - strheq r3, [pc], #-236 @ │ │ │ │ + subeq r3, pc, ip, lsr #29 │ │ │ │ andeq r2, r0, r0, lsr pc │ │ │ │ - @ instruction: 0x004f3d98 │ │ │ │ + subeq r3, pc, r8, lsl #27 │ │ │ │ andeq r1, r0, r0, lsl #7 │ │ │ │ - strheq r3, [pc], #-176 @ │ │ │ │ + subeq r3, pc, r0, lsr #23 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - rsbeq lr, r0, ip, ror #28 │ │ │ │ - subeq sp, lr, r0, lsl #31 │ │ │ │ + rsbeq lr, r0, ip, asr lr │ │ │ │ + subeq sp, lr, r0, ror pc │ │ │ │ andeq r1, r0, pc, ror #4 │ │ │ │ andeq r2, r0, ip, asr #3 │ │ │ │ - subeq r3, pc, ip, ror #30 │ │ │ │ + subeq r3, pc, ip, asr pc @ │ │ │ │ andeq r1, r0, r8, lsl r6 │ │ │ │ - subeq r3, pc, r8, lsr #30 │ │ │ │ + subeq r3, pc, r8, lsl pc @ │ │ │ │ andeq r4, r0, ip, asr r9 │ │ │ │ - subeq r3, pc, r0, lsr sp @ │ │ │ │ + subeq r3, pc, r0, lsr #26 │ │ │ │ andeq r0, r0, r8, lsr #31 │ │ │ │ - subeq r3, pc, r0, lsr fp @ │ │ │ │ - @ instruction: 0x004f329c │ │ │ │ - subeq r3, pc, r8, lsr #17 │ │ │ │ - subeq r3, pc, r8, lsl #19 │ │ │ │ - subeq r3, pc, ip, lsl fp @ │ │ │ │ - subeq r3, pc, r8, asr sl @ │ │ │ │ - strheq r3, [pc], #-204 @ │ │ │ │ - subeq r3, pc, r0, lsl #17 │ │ │ │ - subeq r3, pc, r4, ror #18 │ │ │ │ - subeq r3, pc, ip, lsl #14 │ │ │ │ - strheq r3, [pc], #-200 @ │ │ │ │ + subeq r3, pc, r0, lsr #22 │ │ │ │ + subeq r3, pc, ip, lsl #5 │ │ │ │ + @ instruction: 0x004f3898 │ │ │ │ + subeq r3, pc, r8, ror r9 @ │ │ │ │ + subeq r3, pc, ip, lsl #22 │ │ │ │ + subeq r3, pc, r8, asr #20 │ │ │ │ + subeq r3, pc, ip, lsr #25 │ │ │ │ + subeq r3, pc, r0, ror r8 @ │ │ │ │ + subeq r3, pc, r4, asr r9 @ │ │ │ │ + strdeq r3, [pc], #-108 @ │ │ │ │ + subeq r3, pc, r8, lsr #25 │ │ │ │ andeq r2, r0, r4, asr #4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, pc, r0, lsl sl @ │ │ │ │ - subeq r3, pc, r8, lsl #22 │ │ │ │ - subeq r3, pc, ip, asr #20 │ │ │ │ - rsbeq lr, r0, r8, lsl #19 │ │ │ │ - subeq lr, lr, r0, ror r0 │ │ │ │ - @ instruction: 0x004ee094 │ │ │ │ + subeq r3, pc, r0, lsl #20 │ │ │ │ + strdeq r3, [pc], #-168 @ │ │ │ │ + subeq r3, pc, ip, lsr sl @ │ │ │ │ + rsbeq lr, r0, r8, ror r9 │ │ │ │ + subeq lr, lr, r0, rrx │ │ │ │ + subeq lr, lr, r4, lsl #1 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 338bb0 │ │ │ │ ldr r3, [pc, #-240] @ 33973c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ @@ -353108,29 +353108,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r6, [sp, #20] │ │ │ │ str fp, [sp, #8] │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-376] @ 339740 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 338bb0 │ │ │ │ ldr r3, [pc, #-388] @ 339744 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 339188 │ │ │ │ @@ -353148,22 +353148,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-500] @ 339748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339188 │ │ │ │ ldr r8, [pc, #-512] @ 33974c │ │ │ │ b 3389ac │ │ │ │ ldr r2, [r8, #416] @ 0x1a0 │ │ │ │ ldr r1, [r8, #308] @ 0x134 │ │ │ │ mov r0, r3 │ │ │ │ mla r1, r2, r6, r1 │ │ │ │ @@ -353229,15 +353229,15 @@ │ │ │ │ ldr r3, [r7, #240] @ 0xf0 │ │ │ │ ldrb r3, [r3, #2] │ │ │ │ tst r3, #2 │ │ │ │ beq 339bb8 │ │ │ │ ldrh r2, [r7, #226] @ 0xe2 │ │ │ │ ldrd r0, [r5, #64] @ 0x40 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 339bb0 │ │ │ │ mov r3, #2 │ │ │ │ ldr r1, [r4] │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r1] │ │ │ │ mov r1, r9 │ │ │ │ @@ -353284,41 +353284,41 @@ │ │ │ │ beq 33a300 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1028] @ 33975c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 338bb0 │ │ │ │ mov sl, #0 │ │ │ │ mov r2, sl │ │ │ │ b 338f54 │ │ │ │ ldr r0, [pc, #-1052] @ 339760 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339188 │ │ │ │ mov r2, #15 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r9 │ │ │ │ bl 321700 │ │ │ │ b 3389ac │ │ │ │ ldr r0, [pc, #-1088] @ 339764 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339188 │ │ │ │ ldr r3, [pc, #-1104] @ 339768 │ │ │ │ b 3392e4 │ │ │ │ ldr r3, [pc, #-1108] @ 33976c │ │ │ │ b 3392e4 │ │ │ │ mov r4, #2 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ @@ -353387,27 +353387,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1436] @ 339770 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ cmp r4, #0 │ │ │ │ bne 339428 │ │ │ │ ldrb r3, [sl, #1] │ │ │ │ lsr r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq 339b88 │ │ │ │ cmp r3, #15 │ │ │ │ @@ -353432,28 +353432,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1612] @ 339778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33953c │ │ │ │ ldr r3, [pc, #-1624] @ 33977c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 339484 │ │ │ │ @@ -353470,28 +353470,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1756] @ 339780 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339484 │ │ │ │ ldr r3, [pc, #-1768] @ 339784 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3394f4 │ │ │ │ @@ -353508,28 +353508,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1900] @ 339788 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3394f4 │ │ │ │ ldr r3, [pc, #-1912] @ 33978c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33a0cc │ │ │ │ @@ -353565,27 +353565,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2116] @ 339790 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ cmp r5, #0 │ │ │ │ bne 339a14 │ │ │ │ b 33957c │ │ │ │ ldr r3, [pc, #-2136] @ 339794 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -353629,23 +353629,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str ip, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2332] @ 3397a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3392e0 │ │ │ │ ldrb r3, [sl, #1] │ │ │ │ lsr r3, r3, #4 │ │ │ │ cmp r3, #13 │ │ │ │ beq 339b88 │ │ │ │ cmp r3, #15 │ │ │ │ beq 3389ac │ │ │ │ @@ -353669,27 +353669,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #12] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r4, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2500] @ 3397b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339404 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r9 │ │ │ │ bl 3219e8 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 3392e4 │ │ │ │ @@ -353734,23 +353734,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2736] @ 3397b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3389ac │ │ │ │ ldr r3, [pc, #-2748] @ 3397bc │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 339304 │ │ │ │ @@ -353767,110 +353767,110 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2872] @ 3397c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339304 │ │ │ │ ldr r0, [pc, #-2884] @ 3397c4 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 338bb0 │ │ │ │ ldr r0, [pc, #-2900] @ 3397c8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339fd8 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #-2936] @ 3397cc │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3394f4 │ │ │ │ ldr r0, [pc, #-2968] @ 3397d0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339304 │ │ │ │ ldr r0, [pc, #-2996] @ 3397d4 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339d10 │ │ │ │ ldr r0, [pc, #-3028] @ 3397d8 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3392e0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #-3048] @ 3397dc │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33953c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [pc, #-3084] @ 3397e0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339484 │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp] │ │ │ │ ldr r0, [pc, #-3124] @ 3397e4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 338bb0 │ │ │ │ ldr r0, [pc, #-3152] @ 3397e8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339404 │ │ │ │ ldr r3, [pc, #-3180] @ 3397ec │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 339bd4 │ │ │ │ @@ -353888,33 +353888,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3288] @ 3397f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339bd4 │ │ │ │ ldr r0, [pc, #-3300] @ 3397fc │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3389ac │ │ │ │ ldr r0, [pc, #-3316] @ 339800 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 339bd4 │ │ │ │ ldr r3, [pc, #-3332] @ 339804 │ │ │ │ ldr r1, [pc, #-3332] @ 339808 │ │ │ │ ldr r0, [pc, #-3332] @ 33980c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-3336] @ 339810 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -353950,15 +353950,15 @@ │ │ │ │ sbcs r3, r4, #0 │ │ │ │ bcs 33a63c │ │ │ │ ldr r2, [pc, #180] @ 33a650 │ │ │ │ mov r3, #32 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #8 │ │ │ │ add r0, sp, #12 │ │ │ │ - bl 7bb6e0 │ │ │ │ + bl 7bb6d0 │ │ │ │ rsbs r7, r5, #512 @ 0x200 │ │ │ │ rsc r4, r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ cmp r6, r7 │ │ │ │ sbcs r3, r3, r4 │ │ │ │ movcc r7, r6 │ │ │ │ add r4, sl, #128 @ 0x80 │ │ │ │ @@ -353992,15 +353992,15 @@ │ │ │ │ bl 329524 │ │ │ │ b 33a5e4 │ │ │ │ ldr r0, [pc, #20] @ 33a658 │ │ │ │ b 33a5e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strheq r0, [sp], #-224 @ 0xffffff20 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r3, pc, r8, lsr #23 │ │ │ │ + @ instruction: 0x004f3b98 │ │ │ │ rsbeq r0, sp, r0, lsl lr │ │ │ │ andeq r4, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-80] @ 0xffffffb0 │ │ │ │ @@ -354115,42 +354115,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r7, #24 │ │ │ │ str r1, [r7, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r7, #-20] @ 0xffffffec │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [r7, #-16] │ │ │ │ ldr r2, [r7, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 33a8a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33a75c │ │ │ │ ldr r0, [pc, #56] @ 33a8a8 │ │ │ │ ldr r1, [sp, #12] │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33a75c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, ip, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, sp, r8, lsl sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, sp, r4, ror #24 │ │ │ │ andeq r4, r0, r0, lsr #8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, pc, ip, ror #17 │ │ │ │ - subeq r3, pc, ip, lsr r9 @ │ │ │ │ + ldrdeq r3, [pc], #-140 @ │ │ │ │ + subeq r3, pc, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3512] @ 0xdb8 │ │ │ │ sub sp, sp, #548 @ 0x224 │ │ │ │ stmib sp, {r1, r2} │ │ │ │ ldr r2, [pc, #432] @ 33aa7c │ │ │ │ @@ -354183,15 +354183,15 @@ │ │ │ │ mov r8, r4 │ │ │ │ mov r5, r4 │ │ │ │ mov fp, r4 │ │ │ │ ldr r3, [r7, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq 33a978 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ ldr r2, [r0, #52] @ 0x34 │ │ │ │ adds r3, r5, r3 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [r0, #44] @ 0x2c │ │ │ │ adc fp, fp, r3 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ @@ -354261,15 +354261,15 @@ │ │ │ │ bl 321c44 │ │ │ │ b 33a9c0 │ │ │ │ ldr r0, [pc, #20] @ 33aa8c │ │ │ │ b 33aa04 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, ip, lsr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r3, pc, r8, ror r8 @ │ │ │ │ + subeq r3, pc, r8, ror #16 │ │ │ │ strdeq r0, [sp], #-144 @ 0xffffff70 @ │ │ │ │ andeq r4, r0, r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ @@ -354402,40 +354402,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r8, #24 │ │ │ │ str r1, [r8, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r8, #-20] @ 0xffffffec │ │ │ │ str r1, [r8, #-16] │ │ │ │ str r1, [r8, #-12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [r8, #-16] │ │ │ │ ldr r2, [r8, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 33ad18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33ab28 │ │ │ │ ldr r0, [pc, #56] @ 33ad1c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33ab28 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, r4, lsr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, sp, r8, ror #17 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, sp, r0, lsl #16 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r2, r0, ip, asr r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, pc, r0, asr r5 @ │ │ │ │ - subeq r3, pc, ip, ror #10 │ │ │ │ + subeq r3, pc, r0, asr #10 │ │ │ │ + subeq r3, pc, ip, asr r5 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-56] @ 0xffffffc8 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #456] @ 33af08 │ │ │ │ @@ -354533,42 +354533,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r5, #24 │ │ │ │ str r1, [r5, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [r5, #-16] │ │ │ │ ldr r2, [r5, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 33af2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r6, [r4, #83] @ 0x53 │ │ │ │ b 33ad9c │ │ │ │ ldr r0, [pc, #60] @ 33af30 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r6, [r4, #83] @ 0x53 │ │ │ │ b 33ad9c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strheq r0, [sp], #-100 @ 0xffffff9c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, sp, r8, ror r6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r2 │ │ │ │ rsbeq r0, sp, r4, lsl #12 │ │ │ │ andeq r3, r0, r4, lsr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004f3398 │ │ │ │ - subeq r3, pc, r8, asr #7 │ │ │ │ + subeq r3, pc, r8, lsl #7 │ │ │ │ + strheq r3, [pc], #-56 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-88] @ 0xffffffa8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -354709,48 +354709,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r4, #24 │ │ │ │ str r1, [r4, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r5, #0 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [r4, #-16] │ │ │ │ ldr r2, [r4, #-24] @ 0xffffffe8 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ str r6, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 33b204 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33b124 │ │ │ │ ldr r0, [pc, #72] @ 33b208 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ mov r5, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33b124 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, sp, r8, lsl #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, sp, r4, lsr r4 │ │ │ │ @ instruction: 0x006d0394 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r3, r0, r4, asr sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, pc, ip, asr #2 │ │ │ │ - subeq r3, pc, r4, lsl #3 │ │ │ │ + subeq r3, pc, ip, lsr r1 @ │ │ │ │ + subeq r3, pc, r4, ror r1 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #580] @ 33b468 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #576] @ 33b46c │ │ │ │ @@ -354854,22 +354854,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 33b494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33b280 │ │ │ │ cmp r7, #0 │ │ │ │ beq 33b418 │ │ │ │ add r3, r6, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33b418 │ │ │ │ @@ -354891,31 +354891,31 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 332890 │ │ │ │ ldr r0, [pc, #68] @ 33b49c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33b280 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [sp], #-20 @ 0xffffffec @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r0, [sp], #-16 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ rsbeq r0, sp, ip, lsl #2 │ │ │ │ ldrdeq r0, [sp], #-0 @ │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r3, r0, r0, ror #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, pc, r8, lsr #31 │ │ │ │ + @ instruction: 0x004f2f98 │ │ │ │ ldrdeq pc, [ip], #-252 @ 0xffffff04 @ │ │ │ │ - subeq r2, pc, r0, ror #30 │ │ │ │ + subeq r2, pc, r0, asr pc @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-88] @ 0xffffffa8 │ │ │ │ sub sp, sp, #4096 @ 0x1000 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -355074,49 +355074,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r4, #24 │ │ │ │ str r1, [r4, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r5, #0 │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [r4, #-16] │ │ │ │ ldr r2, [r4, #-24] @ 0xffffffe8 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ str sl, [sp, #4] │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 33b7bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33b6ac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #72] @ 33b7c0 │ │ │ │ mov r4, #4096 @ 0x1000 │ │ │ │ mov r5, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, sl │ │ │ │ strd r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33b6ac │ │ │ │ rsbeq pc, ip, ip, lsl pc @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, ip, r8, asr #29 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbeq pc, ip, ip, lsl lr @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r3, r0, r4, asr sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004f2b98 │ │ │ │ - subeq r2, pc, ip, asr #23 │ │ │ │ + subeq r2, pc, r8, lsl #23 │ │ │ │ + strheq r2, [pc], #-188 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-64] @ 0xffffffc0 │ │ │ │ ldrb r3, [r1, #41] @ 0x29 │ │ │ │ ldrb r8, [r1, #40] @ 0x28 │ │ │ │ @@ -355253,45 +355253,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r7, #24 │ │ │ │ str r1, [r7, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r7, #-20] @ 0xffffffec │ │ │ │ str r1, [r7, #-16] │ │ │ │ str r1, [r7, #-12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str sl, [sp] │ │ │ │ str r9, [sp, #4] │ │ │ │ ldr r3, [r7, #-16] │ │ │ │ ldr r2, [r7, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 33ba78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33b868 │ │ │ │ mov r2, #0 │ │ │ │ b 33b8f8 │ │ │ │ ldr r0, [pc, #64] @ 33ba7c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33b868 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq pc, [ip], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, ip, r8, lsr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq pc, [ip], #-168 @ 0xffffff58 @ │ │ │ │ andeq r4, r0, r2 │ │ │ │ andeq r1, r0, r4, asr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r2, [pc], #-156 @ │ │ │ │ - ldrdeq r2, [pc], #-156 @ │ │ │ │ + subeq r2, pc, ip, lsr #19 │ │ │ │ + subeq r2, pc, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-72] @ 0xffffffb8 │ │ │ │ ldrb r3, [r1, #40] @ 0x28 │ │ │ │ mov r6, r1 │ │ │ │ @@ -355431,42 +355431,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ sub r0, r8, #24 │ │ │ │ str r1, [r8, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r8, #-20] @ 0xffffffec │ │ │ │ str r1, [r8, #-16] │ │ │ │ str r1, [r8, #-12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ stm sp, {r9, sl} │ │ │ │ ldr r3, [r8, #-16] │ │ │ │ ldr r2, [r8, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 33bd34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33bb18 │ │ │ │ ldr r0, [pc, #64] @ 33bd38 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33bb18 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, ip, r4, lsr r9 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq pc, [ip], #-136 @ 0xffffff78 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq pc, [ip], #-124 @ 0xffffff84 @ │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r4, r0, r2 │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, pc, r4, ror #14 │ │ │ │ - subeq r2, pc, ip, lsl #15 │ │ │ │ + subeq r2, pc, r4, asr r7 @ │ │ │ │ + subeq r2, pc, ip, ror r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3504] @ 0xdb0 │ │ │ │ sub sp, sp, #556 @ 0x22c │ │ │ │ mov r4, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ @@ -355538,15 +355538,15 @@ │ │ │ │ add r1, r7, #360 @ 0x168 │ │ │ │ add r1, r1, #2 │ │ │ │ ldr r1, [r0, r1, lsl #2] │ │ │ │ cmp r1, #0 │ │ │ │ beq 33bed0 │ │ │ │ ldr r0, [r1, #96] @ 0x60 │ │ │ │ str r2, [sp] │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r2, [sp] │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ adds r1, fp, r1 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [r0, #44] @ 0x2c │ │ │ │ adc sl, sl, r1 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -355569,33 +355569,33 @@ │ │ │ │ cmp r7, r3 │ │ │ │ bne 33be4c │ │ │ │ mov r7, r2 │ │ │ │ mov r0, fp │ │ │ │ add r3, pc, #224 @ 0xe0 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r1, sl │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr fp, [pc, #236] @ 33bfec │ │ │ │ add r3, pc, #204 @ 0xcc │ │ │ │ ldrd r2, [r3] │ │ │ │ adds r0, r0, fp │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ add r3, pc, #184 @ 0xb8 │ │ │ │ ldrd r2, [r3] │ │ │ │ str r0, [sp, #84] @ 0x54 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r9 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ add r3, pc, #156 @ 0x9c │ │ │ │ ldrd r2, [r3] │ │ │ │ adds r0, r0, fp │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ str r4, [sp, #148] @ 0x94 │ │ │ │ rsbs r4, r3, #512 @ 0x200 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r2, #0 │ │ │ │ rsc r3, r3, #0 │ │ │ │ str r5, [sp, #132] @ 0x84 │ │ │ │ @@ -355675,15 +355675,15 @@ │ │ │ │ bhi 33c360 │ │ │ │ add r4, r4, #5568 @ 0x15c0 │ │ │ │ add r4, r4, #56 @ 0x38 │ │ │ │ ldr r3, [r7, r4, lsl #2] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33c360 │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr fp, [r0, #40] @ 0x28 │ │ │ │ ldr sl, [r0, #44] @ 0x2c │ │ │ │ ldr r4, [r0, #48] @ 0x30 │ │ │ │ ldr r7, [r0, #52] @ 0x34 │ │ │ │ ldr r6, [r0, #88] @ 0x58 │ │ │ │ ldr r9, [r0, #92] @ 0x5c │ │ │ │ ldr r5, [r0, #96] @ 0x60 │ │ │ │ @@ -355708,26 +355708,26 @@ │ │ │ │ ldrb ip, [r3, #2266] @ 0x8da │ │ │ │ adc r1, r1, #0 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ str ip, [sp, #24] │ │ │ │ strb ip, [sp, #44] @ 0x2c │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ lsr r4, r4, #9 │ │ │ │ orr r4, r4, r7, lsl #23 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ add sl, sp, #48 @ 0x30 │ │ │ │ str r0, [sl, #28] │ │ │ │ str r1, [sl, #32] │ │ │ │ adds r0, r4, fp │ │ │ │ lsr r1, r7, #9 │ │ │ │ adc r1, r1, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r3, r3, #2256 @ 0x8d0 │ │ │ │ add r2, r2, #27648 @ 0x6c00 │ │ │ │ ldrh r3, [r3, #8] │ │ │ │ add r2, r2, #176 @ 0xb0 │ │ │ │ str r6, [sl, #60] @ 0x3c │ │ │ │ @@ -355742,27 +355742,27 @@ │ │ │ │ lsr r1, r3, #8 │ │ │ │ strb r1, [sp, #46] @ 0x2e │ │ │ │ bls 33c274 │ │ │ │ ldrh r2, [r2, #2] │ │ │ │ cmp r2, r3 │ │ │ │ bcs 33c274 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #452] @ 33c378 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr ip, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ add ip, ip, #6336 @ 0x18c0 │ │ │ │ ldr lr, [ip, #16] │ │ │ │ ldr ip, [ip, #20] │ │ │ │ ldr r2, [pc, #424] @ 33c37c │ │ │ │ subs r0, r0, lr │ │ │ │ sbc r1, r1, ip │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sl, #124] @ 0x7c │ │ │ │ str r1, [sl, #128] @ 0x80 │ │ │ │ beq 33c350 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r5, [sp, #8] │ │ │ │ @@ -355817,15 +355817,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ str lr, [sp, #8] │ │ │ │ ldr r1, [r7, #4]! │ │ │ │ cmp r1, #0 │ │ │ │ beq 33c32c │ │ │ │ ldr r0, [r1, #96] @ 0x60 │ │ │ │ str r2, [sp, #4] │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r2, [sp, #4] │ │ │ │ ldr r1, [r0, #40] @ 0x28 │ │ │ │ adds r1, fp, r1 │ │ │ │ mov fp, r1 │ │ │ │ ldr r1, [r0, #44] @ 0x2c │ │ │ │ adc sl, sl, r1 │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -355982,23 +355982,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3672] @ 33d3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [pc, #3648] @ 33d3d4 │ │ │ │ ldr r2, [pc, #3648] @ 33d3d8 │ │ │ │ ldr r3, [pc, #3608] @ 33d3b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -356037,15 +356037,15 @@ │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r2, [sp, #4] │ │ │ │ @@ -356054,15 +356054,15 @@ │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r8, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ str fp, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3416] @ 33d3e0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33c498 │ │ │ │ cmp r9, #192 @ 0xc0 │ │ │ │ bne 33c6a4 │ │ │ │ ldrb r3, [r3, #2133] @ 0x855 │ │ │ │ cmp r3, #0 │ │ │ │ bne 33d108 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -356088,15 +356088,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3268] @ 33d3e4 │ │ │ │ add r0, pc, r0 │ │ │ │ b 33c578 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -356119,22 +356119,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3140] @ 33d3ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33c58c │ │ │ │ add r9, sp, #76 @ 0x4c │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2e54 │ │ │ │ cmp r8, #64 @ 0x40 │ │ │ │ @@ -356695,15 +356695,15 @@ │ │ │ │ ldr r0, [pc, #888] @ 33d3f0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33c498 │ │ │ │ strb r3, [r5, #21] │ │ │ │ strb r3, [r5, #22] │ │ │ │ strb r3, [r5, #23] │ │ │ │ strb r3, [r5, #25] │ │ │ │ strb r3, [r5, #27] │ │ │ │ strb r3, [r5, #29] │ │ │ │ @@ -356900,31 +356900,31 @@ │ │ │ │ b 33cf00 │ │ │ │ mov r4, #2 │ │ │ │ b 33cf9c │ │ │ │ rsbeq pc, ip, r4, lsr r0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, ip, r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strheq ip, [r0], #-112 @ 0xffffff90 @ │ │ │ │ + rsbeq ip, r0, r0, lsr #15 │ │ │ │ andeq r1, r0, ip, lsl #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq r1, [pc], #-252 @ │ │ │ │ + subeq r1, pc, ip, asr #31 │ │ │ │ andeq r4, r0, r2 │ │ │ │ rsbeq lr, ip, r4, ror #28 │ │ │ │ ldrdeq r1, [r0], -r4 │ │ │ │ - subeq r1, pc, r4, lsr lr @ │ │ │ │ - subeq r1, pc, r4, lsr lr @ │ │ │ │ + subeq r1, pc, r4, lsr #28 │ │ │ │ + subeq r1, pc, r4, lsr #28 │ │ │ │ andeq r1, r0, r4, ror #15 │ │ │ │ - ldrdeq r0, [pc], #-216 @ │ │ │ │ - @ instruction: 0x004f1490 │ │ │ │ + subeq r0, pc, r8, asr #27 │ │ │ │ + subeq r1, pc, r0, lsl #9 │ │ │ │ andeq r4, r0, r9, lsr #32 │ │ │ │ - subeq r1, pc, r0, asr r1 @ │ │ │ │ - subeq r0, pc, r0, asr r1 @ │ │ │ │ - subeq r1, pc, r4, lsr #2 │ │ │ │ + subeq r1, pc, r0, asr #2 │ │ │ │ + subeq r0, pc, r0, asr #2 │ │ │ │ + subeq r1, pc, r4, lsl r1 @ │ │ │ │ rsb fp, r1, #63 @ 0x3f │ │ │ │ lsl fp, fp, #6 │ │ │ │ add r1, sl, r1, lsl #6 │ │ │ │ mov r2, fp │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r2, [sl, #4040] @ 0xfc8 │ │ │ │ @@ -356933,26 +356933,26 @@ │ │ │ │ lsl r2, r2, #6 │ │ │ │ bl 1e1e40 │ │ │ │ b 33cf00 │ │ │ │ ldr r0, [pc, #-68] @ 33d3f8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33c58c │ │ │ │ ldr r0, [pc, #-88] @ 33d3fc │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33c58c │ │ │ │ ldr r0, [pc, #-104] @ 33d400 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33c58c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #604] @ 33d6f0 │ │ │ │ @@ -357064,22 +357064,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 33d720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33d4f0 │ │ │ │ cmp r7, #0 │ │ │ │ bne 33d6a0 │ │ │ │ add r3, r6, #8192 @ 0x2000 │ │ │ │ ldr r3, [r3, #1540] @ 0x604 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33d6a0 │ │ │ │ @@ -357101,32 +357101,32 @@ │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 332890 │ │ │ │ ldr r0, [pc, #72] @ 33d728 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33d4f0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, ip, r4, ror #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, ip, r0, asr #30 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ andeq r4, r0, ip, lsr #2 │ │ │ │ rsbeq sp, ip, r0, lsr #29 │ │ │ │ rsbeq sp, ip, r4, asr #28 │ │ │ │ andeq r4, r0, fp │ │ │ │ andeq r3, r0, r0, lsl #13 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r0, pc, r4, asr pc @ │ │ │ │ + subeq r0, pc, r4, asr #30 │ │ │ │ rsbeq sp, ip, r4, asr sp │ │ │ │ - subeq r0, pc, r8, lsl #30 │ │ │ │ + strdeq r0, [pc], #-232 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr r4, [r0] │ │ │ │ sub sp, sp, #252 @ 0xfc │ │ │ │ add r3, r4, #20480 @ 0x5000 │ │ │ │ @@ -357282,15 +357282,15 @@ │ │ │ │ sbcs r6, r6, r8 │ │ │ │ movcc r0, #0 │ │ │ │ andcs r0, r0, #1 │ │ │ │ cmp r0, #0 │ │ │ │ beq 33d8f8 │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ ldr r0, [r3, #48] @ 0x30 │ │ │ │ - bl 7df6dc │ │ │ │ + bl 7df6cc │ │ │ │ ldr r2, [pc, #3392] @ 33e704 │ │ │ │ ldr r3, [pc, #3372] @ 33e6f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #244] @ 0xf4 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -357309,15 +357309,15 @@ │ │ │ │ cmp r5, fp │ │ │ │ bne 33d8d4 │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ mov sl, r2 │ │ │ │ ldr r0, [sl, #8] │ │ │ │ ldr r1, [sl, #16] │ │ │ │ add r0, r0, #1 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ ldr r5, [sl, #72] @ 0x48 │ │ │ │ mov r6, #0 │ │ │ │ add r0, r5, #20 │ │ │ │ add r7, r5, #36 @ 0x24 │ │ │ │ str r1, [sl, #8] │ │ │ │ ldr r3, [r5, #172] @ 0xac │ │ │ │ ldr r2, [r5, #176] @ 0xb0 │ │ │ │ @@ -357380,15 +357380,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r0, [sl] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #128] @ 0x80 │ │ │ │ mov r7, #1 │ │ │ │ add r3, sp, #128 @ 0x80 │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ add r5, sp, #152 @ 0x98 │ │ │ │ @@ -357400,29 +357400,29 @@ │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sl, #12] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #156] @ 0x9c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r4, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r4, #4 │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r0, sl │ │ │ │ bl 3262d4 │ │ │ │ b 33d7e0 │ │ │ │ ldrb fp, [r5, #36] @ 0x24 │ │ │ │ cmp fp, #28 │ │ │ │ bhi 33dda8 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ @@ -357577,22 +357577,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2244] @ 33e734 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [pc, #2236] @ 33e738 │ │ │ │ b 33dd74 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ bl 3262d4 │ │ │ │ b 33d7b8 │ │ │ │ ldr r3, [pc, #2544] @ 33e880 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -357607,15 +357607,15 @@ │ │ │ │ ldrh r2, [r3, #4] │ │ │ │ bne 33eca4 │ │ │ │ ldr r0, [pc, #2172] @ 33e73c │ │ │ │ mov r3, fp │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb fp, [r5, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, fp, #1584 @ 0x630 │ │ │ │ add r3, r3, #14 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r3, [r3, #4] │ │ │ │ tst r3, #1 │ │ │ │ @@ -357805,15 +357805,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 34e808 │ │ │ │ cmp r7, #0 │ │ │ │ clz r3, r0 │ │ │ │ lsr r3, r3, #5 │ │ │ │ moveq r3, #0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 340970 │ │ │ │ @@ -357923,15 +357923,15 @@ │ │ │ │ ldr r1, [r2, #172] @ 0xac │ │ │ │ bne 33e38c │ │ │ │ ldr r0, [r2, #8] │ │ │ │ cmp r0, #0 │ │ │ │ beq 33dd74 │ │ │ │ mov r3, #7 │ │ │ │ strh r3, [r2, #12] │ │ │ │ - bl 6459ac │ │ │ │ + bl 64599c │ │ │ │ b 33dd74 │ │ │ │ ldrb r2, [r5, #77] @ 0x4d │ │ │ │ ldrb r3, [r5, #76] @ 0x4c │ │ │ │ ldrb r1, [r5, #80] @ 0x50 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #78] @ 0x4e │ │ │ │ ldrb r0, [r5, #41] @ 0x29 │ │ │ │ @@ -358068,15 +358068,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ and r7, r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r9 │ │ │ │ add r0, r0, #284 @ 0x11c │ │ │ │ ldr r6, [r5, #40] @ 0x28 │ │ │ │ - bl 7de920 │ │ │ │ + bl 7de910 │ │ │ │ cmn r6, #1 │ │ │ │ movne r3, #0 │ │ │ │ moveq r3, #1 │ │ │ │ mov r2, #0 │ │ │ │ strb r3, [r0, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ str r7, [r0, #56] @ 0x38 │ │ │ │ @@ -358130,125 +358130,125 @@ │ │ │ │ add r0, r0, #12 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ bl 1e1e40 │ │ │ │ b 33d9bc │ │ │ │ @ instruction: 0x006cdc94 │ │ │ │ @ instruction: 0x006cdc90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq fp, r0, r8, lsr #10 │ │ │ │ - strdeq fp, [r0], #-78 @ 0xffffffb2 @ │ │ │ │ - subeq r0, pc, r8, asr #28 │ │ │ │ + rsbeq fp, r0, r8, lsl r5 │ │ │ │ + rsbeq fp, r0, lr, ror #9 │ │ │ │ + subeq r0, pc, r8, lsr lr @ │ │ │ │ rsbeq sp, ip, r8, lsr sl │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq fp, r0, r0, ror r3 │ │ │ │ - subeq r6, sp, r8, lsr lr │ │ │ │ - subeq r0, sp, r4, lsr sp │ │ │ │ - @ instruction: 0x0060d198 │ │ │ │ - rsbeq fp, r0, r8, lsl #3 │ │ │ │ + rsbeq fp, r0, r0, ror #6 │ │ │ │ + subeq r6, sp, r8, lsr #28 │ │ │ │ + subeq r0, sp, r4, lsr #26 │ │ │ │ + rsbeq sp, r0, r8, lsl #3 │ │ │ │ + rsbeq fp, r0, r8, ror r1 │ │ │ │ andeq r4, r0, r2 │ │ │ │ - ldrdeq r0, [pc], #-144 @ │ │ │ │ + subeq r0, pc, r0, asr #19 │ │ │ │ andeq r1, r0, ip, ror #12 │ │ │ │ andeq r1, r0, r8, ror #6 │ │ │ │ - ldrdeq r0, [pc], #-152 @ │ │ │ │ + subeq r0, pc, r8, asr #19 │ │ │ │ andeq r4, r0, r1 │ │ │ │ - subeq r0, pc, r8, asr #18 │ │ │ │ - subeq r0, pc, ip, ror r7 @ │ │ │ │ - subeq r0, pc, r0, asr #14 │ │ │ │ - subeq r0, pc, ip, asr #14 │ │ │ │ - strdeq r0, [pc], #-116 @ │ │ │ │ - subeq r0, pc, ip, lsl r8 @ │ │ │ │ - strdeq r0, [pc], #-120 @ │ │ │ │ - subeq r0, pc, r8, ror #13 │ │ │ │ - subeq r0, pc, r0, asr #14 │ │ │ │ + subeq r0, pc, r8, lsr r9 @ │ │ │ │ + subeq r0, pc, ip, ror #14 │ │ │ │ + subeq r0, pc, r0, lsr r7 @ │ │ │ │ + subeq r0, pc, ip, lsr r7 @ │ │ │ │ + subeq r0, pc, r4, ror #15 │ │ │ │ + subeq r0, pc, ip, lsl #16 │ │ │ │ + subeq r0, pc, r8, ror #15 │ │ │ │ + ldrdeq r0, [pc], #-104 @ │ │ │ │ + subeq r0, pc, r0, lsr r7 @ │ │ │ │ + subeq r0, pc, r8, lsr r7 @ │ │ │ │ subeq r0, pc, r8, asr #14 │ │ │ │ subeq r0, pc, r8, asr r7 @ │ │ │ │ subeq r0, pc, r8, ror #14 │ │ │ │ - subeq r0, pc, r8, ror r7 @ │ │ │ │ - subeq r0, pc, ip, lsl #16 │ │ │ │ - subeq r0, pc, r4, ror #12 │ │ │ │ - subeq r0, pc, r0, ror r6 @ │ │ │ │ + strdeq r0, [pc], #-124 @ │ │ │ │ + subeq r0, pc, r4, asr r6 @ │ │ │ │ + subeq r0, pc, r0, ror #12 │ │ │ │ andeq r4, r0, r2, lsr #2 │ │ │ │ - rsbeq sl, r0, ip, asr #25 │ │ │ │ - @ instruction: 0x004d6798 │ │ │ │ - @ instruction: 0x004d0698 │ │ │ │ - rsbeq sl, r0, r2, lsr #21 │ │ │ │ - rsbeq sl, r0, r8, asr #20 │ │ │ │ + strheq sl, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + subeq r6, sp, r8, lsl #15 │ │ │ │ + subeq r0, sp, r8, lsl #13 │ │ │ │ + @ instruction: 0x0060aa92 │ │ │ │ + rsbeq sl, r0, r8, lsr sl │ │ │ │ andeq r4, r0, sp, lsl #2 │ │ │ │ - rsbeq ip, r0, r0, lsr #20 │ │ │ │ - rsbeq sl, r0, r0, lsl sl │ │ │ │ - rsbeq sl, r0, lr, ror r8 │ │ │ │ + rsbeq ip, r0, r0, lsl sl │ │ │ │ + rsbeq sl, r0, r0, lsl #20 │ │ │ │ + rsbeq sl, r0, lr, ror #16 │ │ │ │ rsbeq r9, r9, r0, lsr pc │ │ │ │ tsteq r7, pc, lsl #2 │ │ │ │ @ instruction: 0xfffeccdc │ │ │ │ - subeq r0, pc, ip, asr #1 │ │ │ │ - rsbeq sl, r0, r0, lsl #12 │ │ │ │ - subeq r6, sp, ip, asr #1 │ │ │ │ - subeq pc, ip, ip, asr #31 │ │ │ │ + strheq r0, [pc], #-12 @ │ │ │ │ + strdeq sl, [r0], #-80 @ 0xffffffb0 @ │ │ │ │ + strheq r6, [sp], #-12 │ │ │ │ + strheq pc, [ip], #-252 @ 0xffffff04 @ │ │ │ │ andeq r1, r0, ip, lsr #30 │ │ │ │ - subeq r0, pc, ip, ror #17 │ │ │ │ - rsbeq ip, r0, r8, lsr #5 │ │ │ │ - subeq r9, lr, r0, asr #7 │ │ │ │ + ldrdeq r0, [pc], #-140 @ │ │ │ │ + @ instruction: 0x0060c298 │ │ │ │ + strheq r9, [lr], #-48 @ 0xffffffd0 │ │ │ │ ldrdeq r1, [r0], -sp │ │ │ │ - rsbeq sl, r0, r0, lsl #3 │ │ │ │ + rsbeq sl, r0, r0, ror r1 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ andeq r4, r0, pc, lsl #2 │ │ │ │ andeq r4, r0, fp │ │ │ │ - rsbeq sl, r0, sl, lsr #2 │ │ │ │ + rsbeq sl, r0, sl, lsl r1 │ │ │ │ andeq r4, r0, lr, lsl #2 │ │ │ │ - ldrdeq pc, [lr], #-164 @ 0xffffff5c │ │ │ │ - rsbeq ip, r0, r8, lsl #3 │ │ │ │ - @ instruction: 0x0060a096 │ │ │ │ + subeq pc, lr, r4, asr #21 │ │ │ │ + rsbeq ip, r0, r8, ror r1 │ │ │ │ + rsbeq sl, r0, r6, lsl #1 │ │ │ │ andeq r3, r0, r4, lsl #3 │ │ │ │ - strheq r0, [pc], #-88 @ │ │ │ │ + subeq r0, pc, r8, lsr #11 │ │ │ │ muleq r0, r0, r7 │ │ │ │ - subeq r0, pc, r4, asr r5 @ │ │ │ │ + subeq r0, pc, r4, asr #10 │ │ │ │ andeq r0, r0, r5, lsl #2 │ │ │ │ @ instruction: 0x000035bc │ │ │ │ andeq r3, r0, r0, ror #8 │ │ │ │ - subeq sl, lr, r0, asr #8 │ │ │ │ + subeq sl, lr, r0, lsr r4 │ │ │ │ andeq r4, r0, r1, lsl #2 │ │ │ │ andeq r2, r0, r8, lsr #20 │ │ │ │ - subeq pc, lr, ip, lsl fp @ │ │ │ │ + subeq pc, lr, ip, lsl #22 │ │ │ │ andeq r4, r0, r2, lsl #2 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq pc, lr, r8, asr r6 @ │ │ │ │ - subeq r0, pc, r4, asr r2 @ │ │ │ │ + subeq pc, lr, r8, asr #12 │ │ │ │ + subeq r0, pc, r4, asr #4 │ │ │ │ andeq r1, r0, r4, asr #14 │ │ │ │ - subeq pc, lr, r4, asr pc @ │ │ │ │ - ldrdeq r0, [pc], #-24 @ │ │ │ │ - subeq pc, lr, r8, asr pc @ │ │ │ │ + subeq pc, lr, r4, asr #30 │ │ │ │ + subeq r0, pc, r8, asr #3 │ │ │ │ + subeq pc, lr, r8, asr #30 │ │ │ │ andeq r4, r0, pc, lsl r1 │ │ │ │ andeq r4, r0, r0, lsr #2 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r2, r0, ip, ror #2 │ │ │ │ - subeq r9, lr, r0, lsl #1 │ │ │ │ + subeq r9, lr, r0, ror r0 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq pc, lr, r8, ror #5 │ │ │ │ + ldrdeq pc, [lr], #-40 @ 0xffffffd8 │ │ │ │ andeq r4, r0, r3, lsl r0 │ │ │ │ andeq r3, r0, ip, lsl r5 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, lr, ip, lsr sp @ │ │ │ │ - subeq r8, lr, ip, ror #30 │ │ │ │ - subeq pc, lr, ip, ror #4 │ │ │ │ - subeq pc, lr, ip, lsr sp @ │ │ │ │ + subeq pc, lr, ip, lsr #26 │ │ │ │ + subeq r8, lr, ip, asr pc │ │ │ │ + subeq pc, lr, ip, asr r2 @ │ │ │ │ + subeq pc, lr, ip, lsr #26 │ │ │ │ andeq r3, r0, ip, lsr #12 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldr r3, [pc, #-216] @ 33e7b4 │ │ │ │ ldr r7, [sp, #32] │ │ │ │ ldr r2, [pc, #-220] @ 33e7b8 │ │ │ │ ldr r1, [pc, #-220] @ 33e7bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #436 @ 0x1b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr lr, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [lr, #2216] @ 0x8a8 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r0, [sp, #96] @ 0x60 │ │ │ │ ldr r1, [r5, #60] @ 0x3c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ ldr ip, [r5, #68] @ 0x44 │ │ │ │ @@ -358308,15 +358308,15 @@ │ │ │ │ add ip, sp, #136 @ 0x88 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r8, sp, #152 @ 0x98 │ │ │ │ add ip, sp, #144 @ 0x90 │ │ │ │ str r2, [sp, #108] @ 0x6c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r9, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r9, [sp, #156] @ 0x9c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ add ip, sp, #160 @ 0xa0 │ │ │ │ @@ -358324,15 +358324,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #108] @ 0x6c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r3, #2114] @ 0x842 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33ea20 │ │ │ │ ldrh r3, [r7, #4] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33ed28 │ │ │ │ @@ -358368,15 +358368,15 @@ │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r3, sp, #136 @ 0x88 │ │ │ │ stm r3, {r0, r1} │ │ │ │ add r7, sp, #152 @ 0x98 │ │ │ │ add r3, sp, #144 @ 0x90 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r0, #4 │ │ │ │ mov r1, #0 │ │ │ │ str r8, [sp, #24] │ │ │ │ strd r0, [sp, #16] │ │ │ │ strb r8, [sp, #156] @ 0x9c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #160 @ 0xa0 │ │ │ │ @@ -358384,15 +358384,15 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r1, sp, #116 @ 0x74 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [sp, #96] @ 0x60 │ │ │ │ mov r3, r9 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r3, #2114] @ 0x842 │ │ │ │ cmp r3, #0 │ │ │ │ beq 33eb10 │ │ │ │ ldrh r3, [r4, #6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33ed14 │ │ │ │ @@ -358427,29 +358427,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1040] @ 33e7c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33dd74 │ │ │ │ ldr r3, [pc, #-1052] @ 33e7c8 │ │ │ │ ldr r1, [pc, #-1052] @ 33e7cc │ │ │ │ add r3, pc, r3 │ │ │ │ mov r0, #0 │ │ │ │ sub r3, r3, #1488 @ 0x5d0 │ │ │ │ ldr r2, [pc, #-1064] @ 33e7d0 │ │ │ │ @@ -358466,15 +358466,15 @@ │ │ │ │ cmp r3, #8 │ │ │ │ bhi 33dd70 │ │ │ │ add r3, r3, r3 │ │ │ │ ldrsh r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r6, [pc, #-1116] @ 33e7e0 │ │ │ │ - bl 7de98c │ │ │ │ + bl 7de97c │ │ │ │ b 33dd74 │ │ │ │ sub r3, fp, #1 │ │ │ │ cmn r3, #3 │ │ │ │ bhi 33e4d0 │ │ │ │ ldr r2, [pc, #-1148] @ 33e7d8 │ │ │ │ sub r3, fp, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ @@ -358502,26 +358502,26 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r9, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1288] @ 33e7ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb fp, [r5, #36] @ 0x24 │ │ │ │ b 33ded4 │ │ │ │ ldr r3, [pc, #-1304] @ 33e7f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r2 │ │ │ │ ldr r8, [r3, #-2516] @ 0xfffff62c │ │ │ │ b 33e598 │ │ │ │ @@ -358566,22 +358566,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1512] @ 33e7fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2228] @ 0x8b4 │ │ │ │ ldrb r2, [r2, #2100] @ 0x834 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 33e524 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -358607,21 +358607,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1664] @ 33e804 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [pc, #-1672] @ 33e808 │ │ │ │ b 33dd74 │ │ │ │ ldr r3, [pc, #-1676] @ 33e80c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -358647,21 +358647,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [r6, #4] │ │ │ │ str r1, [r6, #8] │ │ │ │ str r1, [r6, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1808] @ 33e814 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33e6c8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33f6dc │ │ │ │ ldr r6, [pc, #-1836] @ 33e818 │ │ │ │ b 33dd74 │ │ │ │ @@ -358688,22 +358688,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1964] @ 33e820 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [pc, #-1972] @ 33e824 │ │ │ │ b 33dd74 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r8 │ │ │ │ mov r2, #1 │ │ │ │ bl 329078 │ │ │ │ mov r6, r0 │ │ │ │ @@ -358816,29 +358816,29 @@ │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str fp, [sp, #8] │ │ │ │ str r6, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2488] @ 33e830 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33e000 │ │ │ │ ldr r3, [pc, #-2500] @ 33e834 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33dcec │ │ │ │ @@ -358857,49 +358857,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str r8, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2644] @ 33e838 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33dcec │ │ │ │ ldr r0, [pc, #-2656] @ 33e83c │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33e000 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r0, [pc, #-2692] @ 33e840 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, fp │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33dcec │ │ │ │ ldr r6, [pc, #-2728] @ 33e844 │ │ │ │ b 33dd74 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r0, r2, #24576 @ 0x6000 │ │ │ │ add r2, r0, #3808 @ 0xee0 │ │ │ │ ldrh r1, [r2, #4] │ │ │ │ @@ -358967,24 +358967,24 @@ │ │ │ │ add r1, r1, #184 @ 0xb8 │ │ │ │ mov r3, #1 │ │ │ │ mov r2, #512 @ 0x200 │ │ │ │ bl 329524 │ │ │ │ mov r6, r0 │ │ │ │ b 33dd74 │ │ │ │ mov r0, #1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr ip, [sp, #32] │ │ │ │ ldr r2, [pc, #-3024] @ 33e84c │ │ │ │ add ip, ip, #6336 @ 0x18c0 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [ip, #4] │ │ │ │ ldr r9, [ip] │ │ │ │ ldr r6, [ip, #8] │ │ │ │ ldr r4, [ip, #12] │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r6, r9, r6 │ │ │ │ sbc r4, r8, r4 │ │ │ │ adds r6, r0, r6 │ │ │ │ adc r4, r4, r1 │ │ │ │ ldr r1, [r3] │ │ │ │ orrs r8, r9, r8 │ │ │ │ @@ -359131,22 +359131,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ stm sp, {r6, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3684] @ 33e854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33f46c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #4 │ │ │ │ cmpeq r3, #6 │ │ │ │ bne 340684 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -359170,22 +359170,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3832] @ 33e85c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33ef3c │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 33f84c │ │ │ │ ldr r6, [pc, #-3860] @ 33e860 │ │ │ │ b 33dd74 │ │ │ │ @@ -359213,39 +359213,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3988] @ 33e86c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33db18 │ │ │ │ ldr r0, [pc, #-4000] @ 33e870 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33f46c │ │ │ │ ldr r0, [pc, #-4020] @ 33e874 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33ef3c │ │ │ │ ldr r0, [pc, #-4036] @ 33e878 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33db14 │ │ │ │ ldr r2, [pc, #-4056] @ 33e87c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 33f76c │ │ │ │ @@ -359262,35 +359262,35 @@ │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r4, #4] │ │ │ │ str r3, [r4, #8] │ │ │ │ str r3, [r4, #12] │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3916] @ 340818 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33f76c │ │ │ │ ldr r0, [pc, #3904] @ 34081c │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33efd0 │ │ │ │ ldr r0, [pc, #3888] @ 340820 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33f76c │ │ │ │ mov r4, #0 │ │ │ │ b 33e4d0 │ │ │ │ ldrb r2, [r5, #81] @ 0x51 │ │ │ │ ldrb r3, [r5, #80] @ 0x50 │ │ │ │ ldrb r1, [r5, #85] @ 0x55 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ @@ -359439,29 +359439,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3244] @ 340834 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33fb04 │ │ │ │ mov r6, #2 │ │ │ │ b 33fad0 │ │ │ │ ldr r0, [pc, #3224] @ 340838 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33fb04 │ │ │ │ ldrb r2, [r5, #61] @ 0x3d │ │ │ │ ldrb r3, [r5, #60] @ 0x3c │ │ │ │ ldrb r1, [r5, #65] @ 0x41 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #62] @ 0x3e │ │ │ │ orr r3, r3, r2, lsl #16 │ │ │ │ @@ -359620,21 +359620,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2540] @ 340844 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33fc88 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ bl 33b7c4 │ │ │ │ mov r6, r0 │ │ │ │ b 33dd74 │ │ │ │ @@ -359717,15 +359717,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 33b20c │ │ │ │ mov r6, r0 │ │ │ │ b 33dd74 │ │ │ │ ldr r0, [pc, #2184] @ 340848 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33de74 │ │ │ │ ldrb r2, [r5, #61] @ 0x3d │ │ │ │ ldrb r3, [r5, #60] @ 0x3c │ │ │ │ ldrb r0, [r5, #65] @ 0x41 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r5, #62] @ 0x3e │ │ │ │ mov r1, #4096 @ 0x1000 │ │ │ │ @@ -359783,22 +359783,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1896] @ 340850 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33fec8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r5 │ │ │ │ bl 33b20c │ │ │ │ mov r6, r0 │ │ │ │ b 33dd74 │ │ │ │ @@ -359818,15 +359818,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r5 │ │ │ │ bl 33b7c4 │ │ │ │ mov r6, r0 │ │ │ │ b 33dd74 │ │ │ │ ldr r0, [pc, #1788] @ 340854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33fc88 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ mov r1, r5 │ │ │ │ bl 33ad20 │ │ │ │ mov r6, r0 │ │ │ │ b 33dd74 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ @@ -359840,15 +359840,15 @@ │ │ │ │ mov r1, r5 │ │ │ │ bl 33ba80 │ │ │ │ mov r6, r0 │ │ │ │ b 33dd74 │ │ │ │ ldr r0, [pc, #1708] @ 340858 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33fec8 │ │ │ │ ldr r2, [pc, #1796] @ 3408c4 │ │ │ │ sub r3, fp, #256 @ 0x100 │ │ │ │ sub r3, r3, #1 │ │ │ │ cmp fp, #0 │ │ │ │ cmpne r3, r2 │ │ │ │ bls 33ec64 │ │ │ │ @@ -360123,15 +360123,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ @@ -360139,15 +360139,15 @@ │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #528] @ 34086c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ cmp r2, #4 │ │ │ │ cmpeq r3, #6 │ │ │ │ beq 33e148 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -360172,25 +360172,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #364] @ 340874 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33efd0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33dd70 │ │ │ │ ldr r3, [pc, #336] @ 340878 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -360212,137 +360212,137 @@ │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [r4, #4] │ │ │ │ str r6, [r4, #8] │ │ │ │ str r6, [r4, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 34087c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33dd70 │ │ │ │ ldr r0, [pc, #212] @ 340880 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33efd0 │ │ │ │ ldr r0, [pc, #192] @ 340884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33dd70 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r0, [pc, #176] @ 340888 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ mov r2, fp │ │ │ │ stmib sp, {r7, r9} │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 340660 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 340a00 │ │ │ │ ldr r6, [pc, #120] @ 34088c │ │ │ │ b 33dd74 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, lr, r8, asr #5 │ │ │ │ - subeq pc, lr, r4, ror #4 │ │ │ │ - strdeq pc, [lr], #-44 @ 0xffffffd4 │ │ │ │ - rsbeq fp, r0, r8, lsl r4 │ │ │ │ + strheq pc, [lr], #-40 @ 0xffffffd8 @ │ │ │ │ + subeq pc, lr, r4, asr r2 @ │ │ │ │ + subeq pc, lr, ip, ror #5 │ │ │ │ + rsbeq fp, r0, r8, lsl #8 │ │ │ │ andeq r4, r0, ip │ │ │ │ andeq r4, r0, fp, lsr #2 │ │ │ │ andeq r3, r0, r4, lsr #32 │ │ │ │ - strheq pc, [lr], #-84 @ 0xffffffac @ │ │ │ │ - strdeq pc, [lr], #-80 @ 0xffffffb0 │ │ │ │ + subeq pc, lr, r4, lsr #11 │ │ │ │ + subeq pc, lr, r0, ror #11 │ │ │ │ andeq r4, r0, r9, lsr #32 │ │ │ │ andeq r4, r0, ip, asr sl │ │ │ │ - subeq pc, lr, r8, lsl #1 │ │ │ │ - subeq lr, lr, ip, asr #17 │ │ │ │ + subeq pc, lr, r8, ror r0 @ │ │ │ │ + strheq lr, [lr], #-140 @ 0xffffff74 │ │ │ │ strheq r1, [r0], -r4 │ │ │ │ - subeq lr, lr, r4, asr #26 │ │ │ │ - subeq lr, lr, r4, asr #27 │ │ │ │ - ldrdeq lr, [lr], #-204 @ 0xffffff34 │ │ │ │ - rsbeq sl, r0, ip, ror #23 │ │ │ │ + subeq lr, lr, r4, lsr sp │ │ │ │ + strheq lr, [lr], #-212 @ 0xffffff2c │ │ │ │ + subeq lr, lr, ip, asr #25 │ │ │ │ + ldrdeq sl, [r0], #-188 @ 0xffffff44 @ │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq lr, lr, r0, lsr #7 │ │ │ │ + @ instruction: 0x004ee390 │ │ │ │ andeq r2, r0, ip, ror #1 │ │ │ │ - subeq lr, lr, r0, ror r2 │ │ │ │ + subeq lr, lr, r0, ror #4 │ │ │ │ muleq r0, r4, r9 │ │ │ │ - subeq lr, lr, r8, lsr #5 │ │ │ │ + @ instruction: 0x004ee298 │ │ │ │ andeq r2, r0, r8, asr #6 │ │ │ │ - subeq lr, lr, r0, ror #10 │ │ │ │ - subeq lr, lr, r8, asr #4 │ │ │ │ - @ instruction: 0x004ee598 │ │ │ │ - subeq lr, lr, r0, ror #2 │ │ │ │ + subeq lr, lr, r0, asr r5 │ │ │ │ + subeq lr, lr, r8, lsr r2 │ │ │ │ + subeq lr, lr, r8, lsl #11 │ │ │ │ + subeq lr, lr, r0, asr r1 │ │ │ │ andeq r4, r0, r8, lsl #2 │ │ │ │ - subeq lr, lr, r0, asr r2 │ │ │ │ + subeq lr, lr, r0, asr #4 │ │ │ │ andeq r2, r0, r8, lsl r1 │ │ │ │ - ldrdeq lr, [lr], #-16 │ │ │ │ - subeq lr, lr, ip, lsl r2 │ │ │ │ - subeq lr, lr, r8, lsl #4 │ │ │ │ + subeq lr, lr, r0, asr #3 │ │ │ │ + subeq lr, lr, ip, lsl #4 │ │ │ │ + strdeq lr, [lr], #-24 @ 0xffffffe8 │ │ │ │ @ instruction: 0x000017b4 │ │ │ │ - subeq lr, lr, ip, lsl #9 │ │ │ │ - subeq lr, lr, r0, asr #9 │ │ │ │ - @ instruction: 0x004ee890 │ │ │ │ - subeq lr, lr, ip, lsr #16 │ │ │ │ - subeq r8, lr, r0, ror #15 │ │ │ │ - subeq r9, lr, r0, lsl fp │ │ │ │ + subeq lr, lr, ip, ror r4 │ │ │ │ + strheq lr, [lr], #-64 @ 0xffffffc0 │ │ │ │ + subeq lr, lr, r0, lsl #17 │ │ │ │ + subeq lr, lr, ip, lsl r8 │ │ │ │ + ldrdeq r8, [lr], #-112 @ 0xffffff90 │ │ │ │ + subeq r9, lr, r0, lsl #22 │ │ │ │ andeq r4, r0, r2 │ │ │ │ @ instruction: 0xfffffefd │ │ │ │ - subseq r2, r8, r4, lsr #5 │ │ │ │ + @ instruction: 0x00582294 │ │ │ │ andeq r4, r0, r0, lsl r6 │ │ │ │ - subeq lr, lr, r8, lsl r4 │ │ │ │ - subeq r9, lr, ip, lsl #18 │ │ │ │ - @ instruction: 0x004cf798 │ │ │ │ - subeq lr, lr, ip, lsr #8 │ │ │ │ + subeq lr, lr, r8, lsl #8 │ │ │ │ + strdeq r9, [lr], #-140 @ 0xffffff74 │ │ │ │ + subeq pc, ip, r8, lsl #15 │ │ │ │ + subeq lr, lr, ip, lsl r4 │ │ │ │ andeq r3, r0, ip, lsr #26 │ │ │ │ - subeq sp, lr, r4, ror #28 │ │ │ │ - strheq r7, [r0], #-236 @ 0xffffff14 @ │ │ │ │ + subeq sp, lr, r4, asr lr │ │ │ │ + rsbeq r7, r0, ip, lsr #29 │ │ │ │ andeq r0, r0, r7, asr r1 │ │ │ │ andeq r1, r0, r4, asr #18 │ │ │ │ - subeq sp, lr, r0, lsr pc │ │ │ │ - subeq sp, lr, r0, asr #27 │ │ │ │ - rsbeq r7, r0, ip, lsl #28 │ │ │ │ - subeq sp, lr, r4, lsr #30 │ │ │ │ + subeq sp, lr, r0, lsr #30 │ │ │ │ + strheq sp, [lr], #-208 @ 0xffffff30 │ │ │ │ + strdeq r7, [r0], #-220 @ 0xffffff24 @ │ │ │ │ + subeq sp, lr, r4, lsl pc │ │ │ │ andeq r3, r0, r4, asr r2 │ │ │ │ - subeq lr, lr, r8, asr #3 │ │ │ │ + strheq lr, [lr], #-24 @ 0xffffffe8 │ │ │ │ andeq r4, r0, r1, lsr #2 │ │ │ │ - subeq lr, lr, ip, ror r1 │ │ │ │ + subeq lr, lr, ip, ror #2 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r2, r0, r4, asr #26 │ │ │ │ - subeq sp, lr, r8, asr #26 │ │ │ │ - subeq sp, lr, r4, lsl #25 │ │ │ │ + subeq sp, lr, r8, lsr sp │ │ │ │ + subeq sp, lr, r4, ror ip │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ - @ instruction: 0x004edf98 │ │ │ │ + subeq sp, lr, r8, lsl #31 │ │ │ │ andeq r2, r0, ip, asr r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sl, lr, r0, lsr r3 │ │ │ │ - ldrdeq sl, [lr], #-32 @ 0xffffffe0 │ │ │ │ - rsbeq r9, r0, r0, lsr #15 │ │ │ │ - subeq r6, lr, r0, asr #17 │ │ │ │ - subseq r3, r5, ip, asr #1 │ │ │ │ + subeq sl, lr, r0, lsr #6 │ │ │ │ + subeq sl, lr, r0, asr #5 │ │ │ │ + @ instruction: 0x00609790 │ │ │ │ + strheq r6, [lr], #-128 @ 0xffffff80 │ │ │ │ + ldrheq r3, [r5], #-12 │ │ │ │ ldrdeq r1, [r0], -r5 │ │ │ │ - rsbeq r9, r0, ip, ror r7 │ │ │ │ - @ instruction: 0x004e689c │ │ │ │ - subeq sp, lr, ip, ror #23 │ │ │ │ + rsbeq r9, r0, ip, ror #14 │ │ │ │ + subeq r6, lr, ip, lsl #17 │ │ │ │ + ldrdeq sp, [lr], #-188 @ 0xffffff44 │ │ │ │ andeq r1, r0, r8, asr r8 │ │ │ │ - rsbeq r9, r0, r8, asr r7 │ │ │ │ - subeq r6, lr, r4, ror r8 │ │ │ │ - subseq r3, r5, r0, lsl #1 │ │ │ │ + rsbeq r9, r0, r8, asr #14 │ │ │ │ + subeq r6, lr, r4, ror #16 │ │ │ │ + subseq r3, r5, r0, ror r0 │ │ │ │ andeq r1, r0, lr, asr r9 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34080c │ │ │ │ ldr r3, [pc, #-244] @ 340894 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -360363,22 +360363,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-360] @ 340890 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 34080c │ │ │ │ ldr r3, [pc, #-372] @ 340894 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34080c │ │ │ │ @@ -360395,32 +360395,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-480] @ 340898 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 34080c │ │ │ │ ldr r0, [pc, #-492] @ 34089c │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 34080c │ │ │ │ ldr r0, [pc, #-508] @ 3408a0 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 34080c │ │ │ │ ldr r3, [pc, #-524] @ 3408a4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 33e438 │ │ │ │ @@ -360440,58 +360440,58 @@ │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str r8, [sp, #16] │ │ │ │ str fp, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-672] @ 3408a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33e438 │ │ │ │ ldr r0, [pc, #-684] @ 3408ac │ │ │ │ mov r1, r3 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, fp │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33e438 │ │ │ │ ldr r0, [pc, #-720] @ 3408b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33ee88 │ │ │ │ ldr r0, [pc, #-732] @ 3408b4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33ede8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r2, #2228] @ 0x8b4 │ │ │ │ ldrb r2, [r2, #2100] @ 0x834 │ │ │ │ cmp r2, r3 │ │ │ │ bcs 33e524 │ │ │ │ b 33ee0c │ │ │ │ ldr r0, [pc, #-772] @ 3408b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33e6c8 │ │ │ │ ldr r3, [pc, #-668] @ 340930 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #32768 @ 0x8000 │ │ │ │ beq 33e6c4 │ │ │ │ @@ -360506,23 +360506,23 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #160] @ 0xa0 │ │ │ │ str r3, [sp, #164] @ 0xa4 │ │ │ │ str r3, [sp, #168] @ 0xa8 │ │ │ │ str r3, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r5, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-892] @ 3408bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ bne 33eeac │ │ │ │ b 33e6c8 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #24576 @ 0x6000 │ │ │ │ ldr r8, [r3, #3252] @ 0xcb4 │ │ │ │ @@ -360609,15 +360609,15 @@ │ │ │ │ b 340da4 │ │ │ │ cmp r7, r4 │ │ │ │ beq 340e7c │ │ │ │ ldr r3, [r4, #4]! │ │ │ │ cmp r3, #0 │ │ │ │ beq 340d9c │ │ │ │ ldr r0, [r3, #96] @ 0x60 │ │ │ │ - bl 646684 │ │ │ │ + bl 646674 │ │ │ │ cmp r0, #0 │ │ │ │ beq 340d9c │ │ │ │ ldr r7, [pc, #-1280] @ 3408c8 │ │ │ │ mov r8, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -360643,38 +360643,38 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1416] @ 3408d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33e598 │ │ │ │ ldr r0, [pc, #-1428] @ 3408d4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ add r6, sp, #160 @ 0xa0 │ │ │ │ b 340c3c │ │ │ │ ldr r7, [pc, #-1452] @ 3408d8 │ │ │ │ mov r8, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ b 340dcc │ │ │ │ ldr r0, [pc, #-1464] @ 3408dc │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33e598 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ add r3, r3, #27648 @ 0x6c00 │ │ │ │ ldrh r8, [r3, #176] @ 0xb0 │ │ │ │ b 33e598 │ │ │ │ mov r8, #0 │ │ │ │ b 33e598 │ │ │ │ @@ -360703,23 +360703,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ stm sp, {r6, r8, fp} │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r9, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1640] @ 3408e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r8, [r5, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #-1652] @ 3408e8 │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #31 │ │ │ │ bhi 340f8c │ │ │ │ add r3, r3, r8 │ │ │ │ ldrsh r3, [r3, r8] │ │ │ │ @@ -360755,44 +360755,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1828] @ 3408f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33dd70 │ │ │ │ ldr r0, [pc, #-1840] @ 3408f8 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r8, [r5, #76] @ 0x4c │ │ │ │ b 340f54 │ │ │ │ ldr r3, [pc, #-1872] @ 3408fc │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r8, #31 │ │ │ │ bhi 340f9c │ │ │ │ add r3, r3, r8 │ │ │ │ ldrsh r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [pc, #-1900] @ 340900 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33dd70 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ lsl r8, r3, #16 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ lsr r8, r8, #16 │ │ │ │ ldr r3, [r3, #2272] @ 0x8e0 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -360831,22 +360831,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2112] @ 340908 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33e598 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ bne 33dd70 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r2, r2, #8192 @ 0x2000 │ │ │ │ @@ -360876,15 +360876,15 @@ │ │ │ │ b 33f128 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ ldr r8, [r3, #3780] @ 0xec4 │ │ │ │ b 33e598 │ │ │ │ ldr r0, [pc, #-2252] @ 340910 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33e598 │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ ldrb r1, [r0, #2214] @ 0x8a6 │ │ │ │ cmp r1, #0 │ │ │ │ bne 33fadc │ │ │ │ ldr r3, [pc, #-2284] @ 340914 │ │ │ │ bics r2, r3, r8 │ │ │ │ @@ -360907,28 +360907,28 @@ │ │ │ │ add r7, r3, #22272 @ 0x5700 │ │ │ │ add r9, r3, #23296 @ 0x5b00 │ │ │ │ add r7, r7, #224 @ 0xe0 │ │ │ │ add r9, r9, #224 @ 0xe0 │ │ │ │ b 341268 │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ mov r1, r4 │ │ │ │ - bl 64668c │ │ │ │ + bl 64667c │ │ │ │ cmp r7, r9 │ │ │ │ beq 33dd74 │ │ │ │ ldr r8, [r7, #4]! │ │ │ │ cmp r8, #0 │ │ │ │ beq 341260 │ │ │ │ cmp r4, #0 │ │ │ │ bne 341254 │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ - bl 646684 │ │ │ │ + bl 646674 │ │ │ │ cmp r0, #0 │ │ │ │ beq 341254 │ │ │ │ ldr r0, [r8, #96] @ 0x60 │ │ │ │ - bl 6dfdb8 │ │ │ │ + bl 6dfda8 │ │ │ │ b 341254 │ │ │ │ ldr r3, [pc, #-2440] @ 340918 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 341228 │ │ │ │ @@ -360947,24 +360947,24 @@ │ │ │ │ add r4, sp, #160 @ 0xa0 │ │ │ │ mov r0, r4 │ │ │ │ str r1, [sp, #160] @ 0xa0 │ │ │ │ str r1, [sp, #164] @ 0xa4 │ │ │ │ str r1, [sp, #168] @ 0xa8 │ │ │ │ str r1, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r7, [sp, #8] │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2564] @ 34091c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [r3, #2272] @ 0x8e0 │ │ │ │ b 341228 │ │ │ │ cmn fp, #1 │ │ │ │ beq 3416a4 │ │ │ │ cmp r4, #0 │ │ │ │ beq 3416e0 │ │ │ │ @@ -361033,15 +361033,15 @@ │ │ │ │ b 3413dc │ │ │ │ ldr r0, [pc, #-2852] @ 340920 │ │ │ │ mov r3, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r7, [r3, #2272] @ 0x8e0 │ │ │ │ b 341228 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ strd r2, [sp, #152] @ 0x98 │ │ │ │ ldrb r3, [r5, #37] @ 0x25 │ │ │ │ @@ -361089,29 +361089,29 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 341574 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ mov r0, #1 │ │ │ │ add r4, r3, #6336 @ 0x18c0 │ │ │ │ strd r8, [r4], #16 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #-3100] @ 340924 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ strd r0, [r4, #-8] │ │ │ │ b 33dd74 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ ldr r0, [pc, #-3120] @ 340928 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 33dd74 │ │ │ │ ldr r3, [pc, #-3152] @ 34092c │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 341524 │ │ │ │ @@ -361129,22 +361129,22 @@ │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp, #160] @ 0xa0 │ │ │ │ str r6, [sp, #164] @ 0xa4 │ │ │ │ str r6, [sp, #168] @ 0xa8 │ │ │ │ str r6, [sp, #172] @ 0xac │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #168] @ 0xa8 │ │ │ │ ldr r2, [sp, #160] @ 0xa0 │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3256] @ 340938 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 341524 │ │ │ │ ldrb r2, [r5, #61] @ 0x3d │ │ │ │ ldrb r3, [r5, #60] @ 0x3c │ │ │ │ mov r1, #8 │ │ │ │ orr r3, r3, r2, lsl r1 │ │ │ │ ldrb r2, [r5, #62] @ 0x3e │ │ │ │ ldrb r0, [r5, #65] @ 0x41 │ │ │ │ @@ -361179,15 +361179,15 @@ │ │ │ │ bl 32dbec │ │ │ │ mov r6, r0 │ │ │ │ b 3414ec │ │ │ │ ldr r0, [pc, #-3416] @ 34093c │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 341524 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, r2, #22272 @ 0x5700 │ │ │ │ add r1, r2, #23296 @ 0x5b00 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ add r1, r1, #224 @ 0xe0 │ │ │ │ ldr r2, [r3, #4]! │ │ │ │ @@ -361229,15 +361229,15 @@ │ │ │ │ sub r3, r3, #12 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7c0520 │ │ │ │ + bl 7c0510 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ sub r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ @@ -361307,15 +361307,15 @@ │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r9 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r7, [pc, #844] @ 341bec │ │ │ │ ldr r3, [pc, #844] @ 341bf0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r5, [r4, #16] │ │ │ │ add fp, r4, #104 @ 0x68 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r3, [r7, r3] │ │ │ │ @@ -361347,17 +361347,17 @@ │ │ │ │ bne 341938 │ │ │ │ add r3, r8, #12288 @ 0x3000 │ │ │ │ ldrh r3, [r3, #200] @ 0xc8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3419e0 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -361377,15 +361377,15 @@ │ │ │ │ bne 341aa4 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #60 @ 0x3c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 1e136c │ │ │ │ ldr r0, [sp, #20] │ │ │ │ mov r1, fp │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ ldr r3, [pc, #580] @ 341bfc │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r8, [r4, #32] │ │ │ │ bl 1e16fc │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -361414,29 +361414,29 @@ │ │ │ │ mov r0, fp │ │ │ │ adc r8, r8, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e37d8 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #44] @ 0x2c │ │ │ │ mov r0, sl │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ ldr r1, [r5, #44] @ 0x2c │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldr r1, [pc, #420] @ 341c00 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r9 │ │ │ │ str r6, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ ldr r2, [pc, #384] @ 341c04 │ │ │ │ ldr r3, [pc, #352] @ 341be8 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -361464,23 +361464,23 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 341c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3418c4 │ │ │ │ ldr r3, [pc, #224] @ 341c18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3419d8 │ │ │ │ ldr r3, [pc, #192] @ 341c0c │ │ │ │ @@ -361497,53 +361497,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 341c1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3419d8 │ │ │ │ ldr r0, [pc, #100] @ 341c20 │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3418c4 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #80] @ 341c24 │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3419d8 │ │ │ │ @ instruction: 0x006c9b90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, ip, ip, asr fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r5, lsl #5 │ │ │ │ rsbeq r9, ip, r4, lsl #21 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ ldrdeq r0, [r0], -r4 │ │ │ │ rsbeq r9, ip, r8, ror r9 │ │ │ │ andeq r4, r0, r0, lsr #15 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004eda90 │ │ │ │ + subeq sp, lr, r0, lsl #21 │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ - subeq r8, lr, ip, ror #3 │ │ │ │ - subeq sp, lr, r8, lsr #20 │ │ │ │ - strdeq r8, [lr], #-24 @ 0xffffffe8 │ │ │ │ + ldrdeq r8, [lr], #-28 @ 0xffffffe4 │ │ │ │ + subeq sp, lr, r8, lsl sl │ │ │ │ + subeq r8, lr, r8, ror #3 │ │ │ │ │ │ │ │ 00341c28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -361604,15 +361604,15 @@ │ │ │ │ bl 32ce44 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ b 341c80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldm r0, {r3, r9} │ │ │ │ mov r6, r1 │ │ │ │ @@ -361657,15 +361657,15 @@ │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ ldrb r3, [r0, #51] @ 0x33 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ orr sl, sl, r3, lsl #24 │ │ │ │ add r3, r4, #104 @ 0x68 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #60] @ 0x3c │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [pc, #992] @ 3421f4 │ │ │ │ orr r2, r2, sl │ │ │ │ str r2, [sp, #60] @ 0x3c │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldr sl, [r8, r3] │ │ │ │ ldr r3, [sl] │ │ │ │ @@ -361696,19 +361696,19 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 341f68 │ │ │ │ ldr r3, [pc, #868] @ 3421f8 │ │ │ │ strh r3, [r4, #12] │ │ │ │ b 341e9c │ │ │ │ strh r0, [r4, #12] │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ bl 1e136c │ │ │ │ add r0, r5, #24 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ ldr r0, [r5, #44] @ 0x2c │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [r4] │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r2] │ │ │ │ @@ -361734,29 +361734,29 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ ldr r3, [pc, #700] @ 342200 │ │ │ │ rsb r0, r6, #0 │ │ │ │ strh r3, [r4, #12] │ │ │ │ ldrh r7, [r4, #32] │ │ │ │ bl 1e16fc │ │ │ │ ldr r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 342130 │ │ │ │ mov r8, #0 │ │ │ │ b 341e9c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ b 341e9c │ │ │ │ ldrb r1, [r4, #77] @ 0x4d │ │ │ │ ldrb r2, [r4, #76] @ 0x4c │ │ │ │ ldrb r0, [r4, #80] @ 0x50 │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ ldrb r1, [r4, #81] @ 0x51 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ @@ -361838,23 +361838,23 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r7, [sp, #64] @ 0x40 │ │ │ │ str r7, [sp, #68] @ 0x44 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 342210 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 341e2c │ │ │ │ add r3, r9, #12288 @ 0x3000 │ │ │ │ ldrb r2, [r3, #220] @ 0xdc │ │ │ │ ldrh r6, [r3, #200] @ 0xc8 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r3, #8 │ │ │ │ movne r3, #16 │ │ │ │ @@ -361883,52 +361883,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ stmib sp, {r6, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 342218 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 341f60 │ │ │ │ ldr r0, [pc, #96] @ 34221c │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 341e2c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #76] @ 342220 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 341f60 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r9, ip, r0, lsr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, ip, ip, lsr r6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, r5, lsl #5 │ │ │ │ rsbeq r9, ip, r8, lsl #10 │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ andeq r2, r0, r0, asr lr │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, lr, r4, lsl r5 │ │ │ │ + subeq sp, lr, r4, lsl #10 │ │ │ │ andeq r2, r0, r4, asr #2 │ │ │ │ - subeq r7, lr, ip, ror #23 │ │ │ │ - subeq sp, lr, ip, ror r4 │ │ │ │ - strdeq r7, [lr], #-184 @ 0xffffff48 │ │ │ │ + ldrdeq r7, [lr], #-188 @ 0xffffff44 │ │ │ │ + subeq sp, lr, ip, ror #8 │ │ │ │ + subeq r7, lr, r8, ror #23 │ │ │ │ │ │ │ │ 00342224 : │ │ │ │ add r2, r1, #12288 @ 0x3000 │ │ │ │ ldr r3, [r2, #324] @ 0x144 │ │ │ │ sub ip, r3, #1 │ │ │ │ cmp ip, #255 @ 0xff │ │ │ │ bhi 342268 │ │ │ │ @@ -361965,27 +361965,27 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r7, [pc, #304] @ 3423ec │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ ldrh r8, [r5, #32] │ │ │ │ mov r6, r1 │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ ldr r3, [pc, #280] @ 3423f0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 342348 │ │ │ │ add r0, r4, #4 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ ldr r0, [r4, #24] │ │ │ │ bl 1e136c │ │ │ │ add r0, r4, #28 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ ldr r0, [r4, #48] @ 0x30 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r4 │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #220] @ 3423f4 │ │ │ │ ldr r3, [pc, #204] @ 3423e8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362019,40 +362019,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 342404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3422e8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #52] @ 342408 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3422e8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r9, ip, r4, asr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, ip, r8, lsr #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r9, ip, r4, ror #1 │ │ │ │ andeq r2, r0, r4, lsl #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, lr, r0, ror #7 │ │ │ │ - strdeq sp, [lr], #-60 @ 0xffffffc4 │ │ │ │ + ldrdeq sp, [lr], #-48 @ 0xffffffd0 │ │ │ │ + subeq sp, lr, ip, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #560] @ 342654 │ │ │ │ ldr r3, [pc, #560] @ 342658 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362082,15 +362082,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r7, r7, r2, lsl #8 │ │ │ │ mov r0, sl │ │ │ │ add r2, ip, #12288 @ 0x3000 │ │ │ │ mov r9, r1 │ │ │ │ ldrh r8, [r2, #200] @ 0xc8 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ ldr r1, [pc, #436] @ 342660 │ │ │ │ add fp, pc, fp │ │ │ │ ldr r1, [fp, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3425ac │ │ │ │ cmp r9, #0 │ │ │ │ @@ -362100,31 +362100,31 @@ │ │ │ │ add r7, r6, #28 │ │ │ │ mov r0, r2 │ │ │ │ str r2, [sp, #24] │ │ │ │ bl 1e37d8 │ │ │ │ mul r8, r5, r8 │ │ │ │ str r0, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ef324 │ │ │ │ + bl 7ef314 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r1, [r6, #48] @ 0x30 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r1, [pc, #348] @ 342664 │ │ │ │ adds r2, r8, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ adc r3, r3, #0 │ │ │ │ mov r0, sl │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ ldr r2, [pc, #308] @ 342668 │ │ │ │ ldr r3, [pc, #288] @ 342658 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -362173,44 +362173,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 34267c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3424bc │ │ │ │ ldr r0, [pc, #60] @ 342680 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3424bc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r8, [ip], #-248 @ 0xffffff08 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, ip, r4, asr pc │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, ror #24 │ │ │ │ rsbeq r8, ip, r8, asr #29 │ │ │ │ rsbeq r8, ip, r0, lsl #29 │ │ │ │ andeq r3, r0, ip, asr r7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, lr, r4, asr #3 │ │ │ │ - subeq sp, lr, ip, ror #3 │ │ │ │ + strheq sp, [lr], #-20 @ 0xffffffec │ │ │ │ + ldrdeq sp, [lr], #-28 @ 0xffffffe4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #492] @ 342888 │ │ │ │ ldr r3, [pc, #492] @ 34288c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -362236,15 +362236,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ orr r5, r5, r1, lsl #24 │ │ │ │ mov r0, r9 │ │ │ │ add r1, r2, #12288 @ 0x3000 │ │ │ │ ldrh r7, [r1, #200] @ 0xc8 │ │ │ │ ldr fp, [r2, #196] @ 0xc4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ ldr r1, [pc, #384] @ 342894 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r1, [sl, r1] │ │ │ │ ldr r1, [r1] │ │ │ │ cmp r1, #0 │ │ │ │ bne 3427e0 │ │ │ │ cmp r8, #0 │ │ │ │ @@ -362257,15 +362257,15 @@ │ │ │ │ str r6, [sp, #12] │ │ │ │ add r6, r6, #28 │ │ │ │ adc r3, fp, #0 │ │ │ │ mov r0, r9 │ │ │ │ str r8, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 6458dc │ │ │ │ + bl 6458cc │ │ │ │ ldr r2, [pc, #308] @ 34289c │ │ │ │ ldr r3, [pc, #288] @ 34288c │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #8] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -362314,44 +362314,44 @@ │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 3428b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 342724 │ │ │ │ ldr r0, [pc, #60] @ 3428b4 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 342724 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, ip, r0, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, ip, ip, ror #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffb3c │ │ │ │ @ instruction: 0x006c8c94 │ │ │ │ rsbeq r8, ip, ip, asr #24 │ │ │ │ ldrdeq r4, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq ip, [lr], #-252 @ 0xffffff04 │ │ │ │ - subeq sp, lr, r4, lsr #32 │ │ │ │ + subeq ip, lr, ip, ror #31 │ │ │ │ + subeq sp, lr, r4, lsl r0 │ │ │ │ │ │ │ │ 003428b8 : │ │ │ │ add ip, r0, #12288 @ 0x3000 │ │ │ │ push {r4, r5, lr} │ │ │ │ ldrb ip, [ip, #220] @ 0xdc │ │ │ │ ldr lr, [pc, #152] @ 342964 │ │ │ │ cmp ip, #0 │ │ │ │ @@ -362678,29 +362678,29 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 342f44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 342bf4 │ │ │ │ ldr r2, [pc, #288] @ 342f48 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 342a20 │ │ │ │ ldr r2, [pc, #256] @ 342f3c │ │ │ │ @@ -362721,65 +362721,65 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ str r9, [sp, #4] │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp] │ │ │ │ str sl, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #140] @ 342f4c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 342a20 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #116] @ 342f50 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 342a20 │ │ │ │ ldr r0, [pc, #96] @ 342f54 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r1, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, fp │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 342bf4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ rsbeq r8, ip, r8, ror #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, ip, r0, asr #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r7, r0, r4, lsl #29 │ │ │ │ - rsbeq r7, r0, r0, lsl #29 │ │ │ │ + rsbeq r7, r0, r4, ror lr │ │ │ │ + rsbeq r7, r0, r0, ror lr │ │ │ │ rsbeq r8, ip, r0, lsl #17 │ │ │ │ - rsbeq r7, r0, r4, lsr #25 │ │ │ │ - rsbeq r7, r0, r0, lsr #25 │ │ │ │ + @ instruction: 0x00607c94 │ │ │ │ + @ instruction: 0x00607c90 │ │ │ │ andeq r3, r0, r8, ror #18 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq ip, [lr], #-168 @ 0xffffff58 │ │ │ │ + subeq ip, lr, r8, lsr #21 │ │ │ │ @ instruction: 0x00001ab8 │ │ │ │ - subeq ip, lr, r4, ror #21 │ │ │ │ - subeq ip, lr, r8, lsr fp │ │ │ │ - subeq ip, lr, r4, asr #20 │ │ │ │ + ldrdeq ip, [lr], #-164 @ 0xffffff5c │ │ │ │ + subeq ip, lr, r8, lsr #22 │ │ │ │ + subeq ip, lr, r4, lsr sl │ │ │ │ │ │ │ │ 00342f58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ mov r4, r2 │ │ │ │ @@ -363134,24 +363134,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #2052] @ 343d08 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2068] @ 343d30 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 343228 │ │ │ │ cmp r3, #3 │ │ │ │ bne 3430fc │ │ │ │ ldr r2, [pc, #1992] @ 343d08 │ │ │ │ @@ -363190,25 +363190,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1848] @ 343d38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 343228 │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ lsr r5, r3, #8 │ │ │ │ @@ -363314,15 +363314,15 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne 343b78 │ │ │ │ ldr r0, [pc, #1424] @ 343d4c │ │ │ │ ldr r1, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r1, [r4, #4] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r3, r3, r2, ror #8 │ │ │ │ eor r2, r1, r1, ror #16 │ │ │ │ @@ -363346,15 +363346,15 @@ │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 343bd4 │ │ │ │ ldr r0, [pc, #1300] @ 343d54 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r3, [r4] │ │ │ │ lsr r8, r3, #8 │ │ │ │ orr r8, r8, r3, lsl #8 │ │ │ │ lsl r8, r8, #16 │ │ │ │ lsr r8, r8, #16 │ │ │ │ b 343354 │ │ │ │ ldr r0, [pc, #1260] @ 343d58 │ │ │ │ @@ -363378,26 +363378,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1132] @ 343d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r3, [r4, #8] │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ b 343638 │ │ │ │ ldr r3, [pc, #1092] @ 343d5c │ │ │ │ @@ -363419,26 +363419,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 343d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrh r3, [r4, #2] │ │ │ │ lsr r5, r3, #8 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ lsl r5, r5, #16 │ │ │ │ lsr r5, r5, #16 │ │ │ │ b 343678 │ │ │ │ ldr r3, [pc, #940] @ 343d68 │ │ │ │ @@ -363460,27 +363460,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ stm sp, {r3, r8} │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #812] @ 343d6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3436a4 │ │ │ │ ldr r3, [pc, #800] @ 343d70 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 343398 │ │ │ │ @@ -363497,24 +363497,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 343d74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r4, #4] │ │ │ │ eor r3, r2, r2, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ eor r5, r3, r2, ror #8 │ │ │ │ b 343398 │ │ │ │ ldr r2, [pc, #652] @ 343d78 │ │ │ │ @@ -363539,164 +363539,164 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #524] @ 343d7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 34302c │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #92] @ 0x5c │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #436] @ 343d80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3437cc │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ str r1, [sp, #104] @ 0x68 │ │ │ │ str r1, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #372] @ 343d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 34384c │ │ │ │ ldr r0, [pc, #360] @ 343d88 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 34399c │ │ │ │ ldr r0, [pc, #336] @ 343d8c │ │ │ │ ldr r2, [sp, #20] │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 343acc │ │ │ │ ldr r0, [pc, #316] @ 343d90 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3438f8 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [pc, #288] @ 343d94 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3436a4 │ │ │ │ ldr r0, [pc, #256] @ 343d98 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 34302c │ │ │ │ ldr r0, [pc, #236] @ 343d9c │ │ │ │ ldr r1, [pc, #84] @ 343d08 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 343228 │ │ │ │ ldr r0, [pc, #204] @ 343da0 │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldrb r3, [r3, #229] @ 0xe5 │ │ │ │ and r3, r3, #7 │ │ │ │ b 343228 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ rsbeq r8, ip, r0, lsl #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, ip, r4, ror #8 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - rsbeq r7, r0, r4, lsl #17 │ │ │ │ - rsbeq r7, r0, r0, ror r8 │ │ │ │ - rsbeq r7, r0, r4, ror #16 │ │ │ │ - rsbeq r7, r0, r8, asr r8 │ │ │ │ + rsbeq r7, r0, r4, ror r8 │ │ │ │ + rsbeq r7, r0, r0, ror #16 │ │ │ │ + rsbeq r7, r0, r4, asr r8 │ │ │ │ + rsbeq r7, r0, r8, asr #16 │ │ │ │ rsbeq r8, ip, r4, asr #32 │ │ │ │ andeq r2, r0, r0, lsl r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq ip, [lr], #-80 @ 0xffffffb0 │ │ │ │ + subeq ip, lr, r0, asr #11 │ │ │ │ @ instruction: 0x00001cbc │ │ │ │ - strdeq ip, [lr], #-100 @ 0xffffff9c │ │ │ │ + subeq ip, lr, r4, ror #13 │ │ │ │ andeq r0, r0, r3, lsl #5 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ andeq r2, r0, r0, lsl #12 │ │ │ │ - subeq ip, lr, r8, lsl #12 │ │ │ │ + strdeq ip, [lr], #-88 @ 0xffffffa8 │ │ │ │ andeq r1, r0, ip, ror fp │ │ │ │ - subeq ip, lr, r0, ror r3 │ │ │ │ + subeq ip, lr, r0, ror #6 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ andeq r2, r0, ip, asr #31 │ │ │ │ - strdeq ip, [lr], #-36 @ 0xffffffdc │ │ │ │ - subeq ip, lr, r0, asr r2 │ │ │ │ + subeq ip, lr, r4, ror #5 │ │ │ │ + subeq ip, lr, r0, asr #4 │ │ │ │ andeq r3, r0, ip, asr r8 │ │ │ │ - subeq ip, lr, r0, asr #7 │ │ │ │ + strheq ip, [lr], #-48 @ 0xffffffd0 │ │ │ │ andeq r4, r0, r4, lsl r6 │ │ │ │ - subeq ip, lr, ip, lsr #3 │ │ │ │ + @ instruction: 0x004ec19c │ │ │ │ andeq r4, r0, ip, lsl #1 │ │ │ │ - subeq fp, lr, r0, lsl pc │ │ │ │ - strheq ip, [lr], #-20 @ 0xffffffec │ │ │ │ - subeq fp, lr, r0, ror #30 │ │ │ │ - subeq ip, lr, r8 │ │ │ │ - subeq ip, lr, r8, ror r0 │ │ │ │ - ldrdeq fp, [lr], #-244 @ 0xffffff0c │ │ │ │ - subeq ip, lr, r8, asr #3 │ │ │ │ - subeq fp, lr, ip, lsl lr │ │ │ │ - subeq fp, lr, ip, ror lr │ │ │ │ - subeq ip, lr, r0, rrx │ │ │ │ + subeq fp, lr, r0, lsl #30 │ │ │ │ + subeq ip, lr, r4, lsr #3 │ │ │ │ + subeq fp, lr, r0, asr pc │ │ │ │ + strdeq fp, [lr], #-248 @ 0xffffff08 │ │ │ │ + subeq ip, lr, r8, rrx │ │ │ │ + subeq fp, lr, r4, asr #31 │ │ │ │ + strheq ip, [lr], #-24 @ 0xffffffe8 │ │ │ │ + subeq fp, lr, ip, lsl #28 │ │ │ │ + subeq fp, lr, ip, ror #28 │ │ │ │ + subeq ip, lr, r0, asr r0 │ │ │ │ │ │ │ │ 00343da4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r3, [pc, #900] @ 344140 │ │ │ │ @@ -363711,25 +363711,25 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ ldr r6, [sp, #152] @ 0x98 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ - bl 6442cc │ │ │ │ + bl 6442bc │ │ │ │ mov r7, #0 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ add r4, r5, #12288 @ 0x3000 │ │ │ │ ldrb r8, [r4, #202] @ 0xca │ │ │ │ ldrh r9, [r4, #200] @ 0xc8 │ │ │ │ lsl r3, r6, r8 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ ldrb r3, [r5, #229] @ 0xe5 │ │ │ │ mov r2, #0 │ │ │ │ tst r3, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp, #76] @ 0x4c │ │ │ │ strd r2, [sp, #80] @ 0x50 │ │ │ │ strne r7, [sp, #64] @ 0x40 │ │ │ │ @@ -363769,15 +363769,15 @@ │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r0, [sp, #48] @ 0x30 │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp] │ │ │ │ str fp, [sp, #4] │ │ │ │ - bl 6da5a8 │ │ │ │ + bl 6da598 │ │ │ │ mov r6, r5 │ │ │ │ mov r8, fp │ │ │ │ subs r2, r0, #0 │ │ │ │ blt 34407c │ │ │ │ ldr r3, [pc, #596] @ 34414c │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ @@ -363852,15 +363852,15 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp, #88] @ 0x58 │ │ │ │ str r2, [sp, #92] @ 0x5c │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ str r2, [sp, #100] @ 0x64 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ lsr r3, sl, #1 │ │ │ │ str r3, [sp, #28] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #24] │ │ │ │ @@ -363869,15 +363869,15 @@ │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 34415c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ b 343f14 │ │ │ │ ldr r3, [pc, #220] @ 344160 │ │ │ │ ldr r0, [pc, #220] @ 344164 │ │ │ │ ldr r1, [pc, #220] @ 344168 │ │ │ │ rsb ip, r2, #0 │ │ │ │ @@ -363885,17 +363885,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #2560 @ 0xa00 │ │ │ │ mov r2, #376 @ 0x178 │ │ │ │ str r0, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ add r0, sp, #76 @ 0x4c │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ mov r0, #6 │ │ │ │ ldr r2, [pc, #168] @ 34416c │ │ │ │ ldr r3, [pc, #128] @ 344148 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #108] @ 0x6c │ │ │ │ @@ -363917,32 +363917,32 @@ │ │ │ │ str r9, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r1, [sp, #20] │ │ │ │ stm sp, {r6, r8} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r9, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ b 343f14 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, ip, r0, asr #12 │ │ │ │ rsbeq r7, ip, ip, lsr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r4, [lr], #-60 @ 0xffffffc4 │ │ │ │ - rsbeq r6, r0, r8, lsr r8 │ │ │ │ - subeq r4, lr, ip, lsr r4 │ │ │ │ - strdeq fp, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq r4, lr, ip, lsr #7 │ │ │ │ + rsbeq r6, r0, r8, lsr #16 │ │ │ │ + subeq r4, lr, ip, lsr #8 │ │ │ │ + subeq fp, lr, r0, ror #27 │ │ │ │ rsbeq r7, ip, r8, lsr r3 │ │ │ │ - subeq r4, lr, ip, asr r3 │ │ │ │ + subeq r4, lr, ip, asr #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3968] @ 0xf80 │ │ │ │ ldr r2, [pc, #744] @ 344474 │ │ │ │ ldr r3, [pc, #744] @ 344478 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -364101,50 +364101,50 @@ │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 344494 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 344280 │ │ │ │ ldr r0, [pc, #68] @ 344498 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r9 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 344280 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, ip, r0, ror r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, ip, ip, asr #3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r7, ip, ip, ror #2 │ │ │ │ strdeq r1, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, lr, r4, asr sl │ │ │ │ - @ instruction: 0x004eba98 │ │ │ │ + subeq fp, lr, r4, asr #20 │ │ │ │ + subeq fp, lr, r8, lsl #21 │ │ │ │ │ │ │ │ 0034449c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3936] @ 0xf60 │ │ │ │ ldr r9, [r1, #4] │ │ │ │ @@ -364251,37 +364251,37 @@ │ │ │ │ ldr sl, [sp, #36] @ 0x24 │ │ │ │ add r6, r5, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 1e37d8 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #24] │ │ │ │ mov r0, r6 │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ ldr r1, [r5, #24] │ │ │ │ mov r2, sl │ │ │ │ mov r0, r6 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldrb r3, [r4, #36] @ 0x24 │ │ │ │ cmp r3, #2 │ │ │ │ beq 344b38 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [r5, #20] │ │ │ │ ldr r1, [r5, #24] │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 341788 │ │ │ │ subs fp, r0, #0 │ │ │ │ addne sl, r5, #28 │ │ │ │ beq 3448a0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ bl 1e136c │ │ │ │ mov r0, sl │ │ │ │ - bl 7ef2e8 │ │ │ │ + bl 7ef2d8 │ │ │ │ ldr r0, [r5, #48] @ 0x30 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #1264] @ 344bc0 │ │ │ │ ldr r3, [pc, #1248] @ 344bb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -364322,19 +364322,19 @@ │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ ldrh r7, [r8, #200] @ 0xc8 │ │ │ │ bl 1e1060 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ add r0, r5, #28 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldrb r2, [r9, #229] @ 0xe5 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ tst r2, #8 │ │ │ │ ldr r2, [r5, #48] @ 0x30 │ │ │ │ add ip, r2, r3 │ │ │ │ movne r3, fp │ │ │ │ ldreq r3, [sp, #48] @ 0x30 │ │ │ │ @@ -364403,19 +364403,19 @@ │ │ │ │ ldr fp, [sp, #44] @ 0x2c │ │ │ │ add sl, r5, #28 │ │ │ │ mov r0, fp │ │ │ │ bl 1e37d8 │ │ │ │ mov r1, #1 │ │ │ │ str r0, [r5, #48] @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 7eebb4 │ │ │ │ + bl 7eeba4 │ │ │ │ ldr r1, [r5, #48] @ 0x30 │ │ │ │ mov r2, fp │ │ │ │ mov r0, sl │ │ │ │ - bl 7eec4c │ │ │ │ + bl 7eec3c │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3448f4 │ │ │ │ ldrb r3, [r8, #220] @ 0xdc │ │ │ │ cmp r3, #0 │ │ │ │ ldrh r3, [r8, #200] @ 0xc8 │ │ │ │ beq 344af4 │ │ │ │ @@ -364459,47 +364459,47 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #24] │ │ │ │ mov r0, r9 │ │ │ │ bl 342f58 │ │ │ │ subs fp, r0, #0 │ │ │ │ bne 3446a0 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r7, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, r7 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r3, [pc, #512] @ 344bc4 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r7 │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 6458dc │ │ │ │ + bl 6458cc │ │ │ │ b 344a20 │ │ │ │ mov r5, r7 │ │ │ │ mov r4, fp │ │ │ │ mov r3, #0 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r1, r3} │ │ │ │ ldr r1, [pc, #444] @ 344bc8 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r1, [sp, #12] │ │ │ │ - bl 64566c │ │ │ │ + bl 64565c │ │ │ │ ldr fp, [pc, #420] @ 344bcc │ │ │ │ str r0, [r4, #8] │ │ │ │ b 3446c8 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst r3, #1 │ │ │ │ beq 34493c │ │ │ │ ldr r3, [sp, #76] @ 0x4c │ │ │ │ @@ -364534,24 +364534,24 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #96 @ 0x60 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ str r3, [sp, #100] @ 0x64 │ │ │ │ str r3, [sp, #104] @ 0x68 │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #96] @ 0x60 │ │ │ │ ldr r3, [sp, #104] @ 0x68 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 344be0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3445f8 │ │ │ │ cmp r3, #8 │ │ │ │ bne 3448f4 │ │ │ │ b 344920 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ tst r3, #1 │ │ │ │ beq 34493c │ │ │ │ @@ -364563,37 +364563,37 @@ │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r9 │ │ │ │ bl 342970 │ │ │ │ b 344998 │ │ │ │ ldr r0, [sp, #56] @ 0x38 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #104 @ 0x68 │ │ │ │ ldr r2, [r5, #20] │ │ │ │ mov r3, fp │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r3, [pc, #136] @ 344be8 │ │ │ │ ldr r0, [r9, #96] @ 0x60 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, fp │ │ │ │ str r5, [sp, #12] │ │ │ │ str fp, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ b 344a20 │ │ │ │ ldr r0, [pc, #96] @ 344bec │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3445f8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldrbvs r8, [r3, r4, ror #4] │ │ │ │ cdpmi 2, 11, cr2, cr6, cr11, {7} │ │ │ │ rsbeq r6, ip, r8, lsr pc │ │ │ │ @@ -364604,18 +364604,18 @@ │ │ │ │ @ instruction: 0xffffdcb8 │ │ │ │ @ instruction: 0xffffdc70 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ andeq r4, r0, r1, lsl #3 │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, lr, r0, ror #8 │ │ │ │ + subeq fp, lr, r0, asr r4 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ @ instruction: 0xffffd8a4 │ │ │ │ - strdeq fp, [lr], #-48 @ 0xffffffd0 │ │ │ │ + subeq fp, lr, r0, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r1 │ │ │ │ ldrb r3, [r4, #1] │ │ │ │ ldr r2, [pc, #740] @ 344ef4 │ │ │ │ @@ -364732,24 +364732,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #284] @ 344f20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 344d30 │ │ │ │ ldr r2, [pc, #272] @ 344f24 │ │ │ │ ldr r2, [lr, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 344d5c │ │ │ │ ldr r2, [pc, #240] @ 344f18 │ │ │ │ @@ -364765,39 +364765,39 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #160] @ 344f28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b 344d5c │ │ │ │ ldr r0, [pc, #144] @ 344f2c │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 344d30 │ │ │ │ ldr r0, [pc, #120] @ 344f30 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r3, [r4, #2] │ │ │ │ b 344d5c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #88] @ 344f34 │ │ │ │ ldr r1, [pc, #88] @ 344f38 │ │ │ │ ldr r0, [pc, #88] @ 344f3c │ │ │ │ ldr r2, [pc, #88] @ 344f40 │ │ │ │ @@ -364805,33 +364805,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r6, ip, r4, ror #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r6, [ip], #-116 @ 0xffffff8c @ │ │ │ │ rsbeq r6, ip, r8, asr #14 │ │ │ │ - ldrdeq r6, [r0], #-88 @ 0xffffffa8 @ │ │ │ │ - subeq r3, lr, r8, ror r8 │ │ │ │ - strheq r3, [lr], #-136 @ 0xffffff78 │ │ │ │ + rsbeq r6, r0, r8, asr #11 │ │ │ │ + subeq r3, lr, r8, ror #16 │ │ │ │ + subeq r3, lr, r8, lsr #17 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00004bb4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, lr, r8, lsr #3 │ │ │ │ + @ instruction: 0x004eb198 │ │ │ │ muleq r0, r8, fp │ │ │ │ - ldrdeq fp, [lr], #-16 │ │ │ │ - subeq fp, lr, r0, ror #2 │ │ │ │ - strdeq fp, [lr], #-16 │ │ │ │ - strdeq r6, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ - @ instruction: 0x004e369c │ │ │ │ - subeq r3, lr, r0, asr #13 │ │ │ │ + subeq fp, lr, r0, asr #3 │ │ │ │ + subeq fp, lr, r0, asr r1 │ │ │ │ + subeq fp, lr, r0, ror #3 │ │ │ │ + rsbeq r6, r0, ip, ror #7 │ │ │ │ + subeq r3, lr, ip, lsl #13 │ │ │ │ + strheq r3, [lr], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ ldr r0, [pc, #4] @ 344f50 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ strdeq r3, [r9], #-96 @ 0xffffffa0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #148] @ 345000 │ │ │ │ ldr r2, [pc, #148] @ 345004 │ │ │ │ @@ -364839,15 +364839,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #116] @ 34500c │ │ │ │ ldr ip, [pc, #116] @ 345010 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #112] @ 345014 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ @@ -364856,34 +364856,34 @@ │ │ │ │ orr r2, r2, #4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #48] @ 0x30 │ │ │ │ str r3, [r0, #76] @ 0x4c │ │ │ │ mov r2, #37 @ 0x25 │ │ │ │ str ip, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #64] @ 34501c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - rsbeq r6, r0, r0, ror r3 │ │ │ │ - @ instruction: 0x004c3c98 │ │ │ │ - subseq pc, r3, ip, lsr r7 @ │ │ │ │ - subeq r4, lr, r8, lsr sp │ │ │ │ + rsbeq r6, r0, r0, ror #6 │ │ │ │ + subeq r3, ip, r8, lsl #25 │ │ │ │ + subseq pc, r3, ip, lsr #14 │ │ │ │ + subeq r4, lr, r8, lsr #26 │ │ │ │ andeq r1, r0, ip, asr #23 │ │ │ │ rsbeq r3, fp, ip, lsr #28 │ │ │ │ andeq r1, r0, r8, asr #29 │ │ │ │ - subeq fp, lr, r8, lsr #2 │ │ │ │ + subeq fp, lr, r8, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #152] @ 3450d0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -364891,15 +364891,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #136] @ 3450d4 │ │ │ │ ldr r1, [pc, #136] @ 3450d8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #824 @ 0x338 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ add r3, r0, #12288 @ 0x3000 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #104] @ 3450dc │ │ │ │ ldr r1, [r3, #324] @ 0x144 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10d8 │ │ │ │ @@ -364907,34 +364907,34 @@ │ │ │ │ ldr r1, [pc, #92] @ 3450e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #64] @ 3450e8 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, r6, #176 @ 0xb0 │ │ │ │ mov ip, r0 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r7 │ │ │ │ bl 43ad14 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e136c │ │ │ │ - rsbeq r6, r0, r8, lsr #5 │ │ │ │ - subeq fp, lr, ip, asr #1 │ │ │ │ - subeq r5, sp, r0, lsl #2 │ │ │ │ - strheq fp, [lr], #-4 │ │ │ │ - @ instruction: 0x004c3b94 │ │ │ │ - subseq pc, r3, r4, lsr r6 @ │ │ │ │ - ldrdeq ip, [sp], #-60 @ 0xffffffc4 │ │ │ │ + @ instruction: 0x00606298 │ │ │ │ + strheq fp, [lr], #-12 │ │ │ │ + strdeq r5, [sp], #-0 │ │ │ │ + subeq fp, lr, r4, lsr #1 │ │ │ │ + subeq r3, ip, r4, lsl #23 │ │ │ │ + subseq pc, r3, r4, lsr #12 │ │ │ │ + subeq ip, sp, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r4, r0, #12288 @ 0x3000 │ │ │ │ ldr r5, [r4, #264] @ 0x108 │ │ │ │ mov r8, r0 │ │ │ │ @@ -365111,29 +365111,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 345404 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 345408 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r5, r0, r8, lsr #31 │ │ │ │ - ldrdeq sl, [lr], #-216 @ 0xffffff28 │ │ │ │ - strdeq sl, [lr], #-212 @ 0xffffff2c │ │ │ │ + @ instruction: 0x00605f98 │ │ │ │ + subeq sl, lr, r8, asr #27 │ │ │ │ + subeq sl, lr, r4, ror #27 │ │ │ │ andeq r0, r0, r2, lsl #3 │ │ │ │ - rsbeq r5, r0, r4, ror pc │ │ │ │ - subeq r3, lr, r0, lsl r2 │ │ │ │ - subeq r3, lr, ip, lsl r3 │ │ │ │ + rsbeq r5, r0, r4, ror #30 │ │ │ │ + subeq r3, lr, r0, lsl #4 │ │ │ │ + subeq r3, lr, ip, lsl #6 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - rsbeq r5, r0, r0, asr pc │ │ │ │ - subeq r3, lr, ip, ror #3 │ │ │ │ - subeq r3, lr, r0, ror #5 │ │ │ │ + rsbeq r5, r0, r0, asr #30 │ │ │ │ + ldrdeq r3, [lr], #-28 @ 0xffffffe4 │ │ │ │ + ldrdeq r3, [lr], #-32 @ 0xffffffe0 │ │ │ │ andeq r0, r0, r9, ror #2 │ │ │ │ - rsbeq r5, r0, ip, lsr #30 │ │ │ │ - subeq r3, lr, r8, asr #3 │ │ │ │ - subeq r3, lr, ip, ror #5 │ │ │ │ + rsbeq r5, r0, ip, lsl pc │ │ │ │ + strheq r3, [lr], #-24 @ 0xffffffe8 │ │ │ │ + ldrdeq r3, [lr], #-44 @ 0xffffffd4 │ │ │ │ andeq r0, r0, sp, ror r1 │ │ │ │ │ │ │ │ 0034540c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -365165,15 +365165,15 @@ │ │ │ │ mov r2, #1 │ │ │ │ ldrh r1, [r7, #200] @ 0xc8 │ │ │ │ lsl r2, r2, r8 │ │ │ │ mov r3, r5 │ │ │ │ str r2, [r7, #208] @ 0xd0 │ │ │ │ add r2, r1, r2 │ │ │ │ ldrd r0, [r4, #184] @ 0xb8 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr r5, [r4, #124] @ 0x7c │ │ │ │ lsr r5, r5, r8 │ │ │ │ lsr r3, r1, #16 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ lsr r2, r1, #8 │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ strb r3, [r4, #206] @ 0xce │ │ │ │ @@ -365213,17 +365213,17 @@ │ │ │ │ strb r3, [r4, #204] @ 0xcc │ │ │ │ strb r1, [r4, #207] @ 0xcf │ │ │ │ strb r3, [r4, #212] @ 0xd4 │ │ │ │ strb r3, [r4, #220] @ 0xdc │ │ │ │ strb r1, [r4, #215] @ 0xd7 │ │ │ │ strb r1, [r4, #223] @ 0xdf │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6442cc │ │ │ │ + bl 6442bc │ │ │ │ mov r1, sp │ │ │ │ - bl 6db0ec │ │ │ │ + bl 6db0dc │ │ │ │ cmp r0, #0 │ │ │ │ blt 345580 │ │ │ │ ldr r0, [sp] │ │ │ │ ldr r3, [r4, #124] @ 0x7c │ │ │ │ cmp r0, r3 │ │ │ │ bhi 34561c │ │ │ │ sub r2, r5, #1 │ │ │ │ @@ -365262,15 +365262,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [r7, #208] @ 0xd0 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ mov r5, r0 │ │ │ │ b 345580 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [ip], #-244 @ 0xffffff0c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, ip, r8, lsl lr │ │ │ │ │ │ │ │ @@ -365344,28 +365344,28 @@ │ │ │ │ beq 3457b4 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r3 │ │ │ │ mov r0, r8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 346af8 │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ ldr sl, [r9, #4] │ │ │ │ str r3, [sp, #28] │ │ │ │ cmn sl, #1 │ │ │ │ cmneq r3, #1 │ │ │ │ beq 346170 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, sl │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 346a20 │ │ │ │ cmp r6, #0 │ │ │ │ beq 3457b4 │ │ │ │ ldr r2, [fp, #420] @ 0x1a4 │ │ │ │ cmp r6, r2 │ │ │ │ bcc 34630c │ │ │ │ @@ -365373,15 +365373,15 @@ │ │ │ │ add r5, r4, #96 @ 0x60 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 28b708 │ │ │ │ cmp r0, #0 │ │ │ │ beq 345c80 │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 646514 │ │ │ │ + bl 646504 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r6 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r5 │ │ │ │ bl 28bab8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -365390,15 +365390,15 @@ │ │ │ │ cmn r3, #1 │ │ │ │ bne 345814 │ │ │ │ ldr r3, [r4, #108] @ 0x6c │ │ │ │ cmp r3, #4096 @ 0x1000 │ │ │ │ movcc r3, #4096 @ 0x1000 │ │ │ │ str r3, [r4, #124] @ 0x7c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6de0e0 │ │ │ │ + bl 6de0d0 │ │ │ │ cmp r1, #0 │ │ │ │ strd r0, [r4, #184] @ 0xb8 │ │ │ │ blt 346514 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [fp, #212] @ 0xd4 │ │ │ │ strh r3, [fp, #214] @ 0xd6 │ │ │ │ ldrb r3, [r4, #224] @ 0xe0 │ │ │ │ @@ -365611,21 +365611,21 @@ │ │ │ │ add r3, sp, #80 @ 0x50 │ │ │ │ mov r8, r7 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov sl, r0 │ │ │ │ str r0, [sp, #80] @ 0x50 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7bb994 │ │ │ │ + bl 7bb984 │ │ │ │ subs r9, r0, #0 │ │ │ │ beq 346444 │ │ │ │ add r3, sp, #68 @ 0x44 │ │ │ │ mov r2, #0 │ │ │ │ add r1, sp, #76 @ 0x4c │ │ │ │ - bl 7bbc88 │ │ │ │ + bl 7bbc78 │ │ │ │ cmp r0, #0 │ │ │ │ blt 346414 │ │ │ │ ldr r0, [sp, #76] @ 0x4c │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #45 @ 0x2d │ │ │ │ @@ -365667,15 +365667,15 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ cmp r9, #0 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ mov r2, #476 @ 0x1dc │ │ │ │ add r1, pc, r1 │ │ │ │ strne r6, [sp, #68] @ 0x44 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1d44 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e136c │ │ │ │ mvn r0, #0 │ │ │ │ b 345abc │ │ │ │ add r3, r4, #12672 @ 0x3180 │ │ │ │ @@ -365696,34 +365696,34 @@ │ │ │ │ bcc 3465c8 │ │ │ │ mov sl, r8 │ │ │ │ mov r6, r7 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r2, [sp, #28] │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ mov r9, r1 │ │ │ │ mov r0, sl │ │ │ │ add sl, r4, #12544 @ 0x3100 │ │ │ │ add ip, sl, #32 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r5, [sl, #32] │ │ │ │ mov r1, r6 │ │ │ │ str r9, [sl, #36] @ 0x24 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r9 │ │ │ │ add r6, sl, #48 @ 0x30 │ │ │ │ strd r0, [r6, #-8] │ │ │ │ ldrd r0, [r4, #200] @ 0xc8 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [fp, #280] @ 0x118 │ │ │ │ beq 34684c │ │ │ │ umull r7, r8, r0, r5 │ │ │ │ mov r1, #80 @ 0x50 │ │ │ │ mla r8, r9, r0, r8 │ │ │ │ bl 1e1210 │ │ │ │ @@ -365945,30 +365945,30 @@ │ │ │ │ str r7, [r4, #204] @ 0xcc │ │ │ │ str r7, [r4, #212] @ 0xd4 │ │ │ │ str r7, [r4, #220] @ 0xdc │ │ │ │ ldrh r6, [ip] │ │ │ │ mov r3, #0 │ │ │ │ add r6, r6, #1 │ │ │ │ mov r2, r6 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 346198 │ │ │ │ str r5, [fp, #240] @ 0xf0 │ │ │ │ b 345a9c │ │ │ │ ldr r3, [pc, #1404] @ 34665c │ │ │ │ ldr ip, [pc, #1404] @ 346660 │ │ │ │ ldr r1, [pc, #1404] @ 346664 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #1392] @ 346668 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r0, #0 │ │ │ │ b 345abc │ │ │ │ cmp r8, sl │ │ │ │ sbcs r3, r7, r6 │ │ │ │ bcc 34680c │ │ │ │ ldr r2, [fp, #208] @ 0xd0 │ │ │ │ cmp r8, r2 │ │ │ │ @@ -365986,15 +365986,15 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #211 @ 0xd3 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r9, #4] │ │ │ │ b 3457a0 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ @@ -366003,30 +366003,30 @@ │ │ │ │ mov r1, #8 │ │ │ │ b 3456b0 │ │ │ │ ldr r0, [pc, #1240] @ 346678 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ ldrb r3, [r4, #224] @ 0xe0 │ │ │ │ bic r3, r3, #4 │ │ │ │ strb r3, [r4, #224] @ 0xe0 │ │ │ │ b 3460d0 │ │ │ │ ldr r0, [fp, #280] @ 0x118 │ │ │ │ mul r0, r3, r0 │ │ │ │ bl 1e1060 │ │ │ │ str r0, [fp, #308] @ 0x134 │ │ │ │ ldr r0, [fp, #244] @ 0xf4 │ │ │ │ b 345d5c │ │ │ │ mov r2, #0 │ │ │ │ add r0, r0, #1 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ mov r1, r2 │ │ │ │ - bl 7bbc88 │ │ │ │ + bl 7bbc78 │ │ │ │ cmp r0, #0 │ │ │ │ blt 3467dc │ │ │ │ ldr r7, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ cmp r7, r2 │ │ │ │ bcs 345bcc │ │ │ │ ldr r3, [pc, #1136] @ 34667c │ │ │ │ @@ -366074,43 +366074,43 @@ │ │ │ │ ldr r2, [pc, #992] @ 346694 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e136c │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #952] @ 346698 │ │ │ │ ldr ip, [pc, #952] @ 34669c │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #948] @ 3466a0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #940] @ 3466a4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #916] @ 3466a8 │ │ │ │ ldr ip, [pc, #916] @ 3466ac │ │ │ │ ldr r1, [pc, #916] @ 3466b0 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r6} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #900] @ 3466b4 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ mov r3, #0 │ │ │ │ b 346358 │ │ │ │ cmp r1, r3 │ │ │ │ add ip, ip, #40 @ 0x28 │ │ │ │ add r3, r3, #1 │ │ │ │ beq 346548 │ │ │ │ @@ -366202,15 +366202,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ stm sp, {r2, ip} │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ ldr r2, [pc, #524] @ 3466d4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e136c │ │ │ │ b 345c80 │ │ │ │ add lr, lr, #4 │ │ │ │ b 34646c │ │ │ │ ldr r1, [pc, #496] @ 3466d8 │ │ │ │ mov ip, #256 @ 0x100 │ │ │ │ @@ -366219,28 +366219,28 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #484] @ 3466e0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #480] @ 3466e4 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #460] @ 3466e8 │ │ │ │ ldr lr, [pc, #460] @ 3466ec │ │ │ │ ldr r1, [pc, #460] @ 3466f0 │ │ │ │ rsb ip, r0, #0 │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ mov r2, #178 @ 0xb2 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #420] @ 3466f4 │ │ │ │ ldr ip, [pc, #420] @ 3466f8 │ │ │ │ ldr r1, [pc, #420] @ 3466fc │ │ │ │ ldr r2, [pc, #420] @ 346700 │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -366252,160 +366252,160 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #552 @ 0x228 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #368] @ 346710 │ │ │ │ ldr ip, [pc, #368] @ 346714 │ │ │ │ ldr r1, [pc, #368] @ 346718 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #360] @ 34671c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #336] @ 346720 │ │ │ │ ldr ip, [pc, #336] @ 346724 │ │ │ │ ldr r1, [pc, #336] @ 346728 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #206 @ 0xce │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #288] @ 34672c │ │ │ │ ldr ip, [pc, #288] @ 346730 │ │ │ │ ldr r1, [pc, #288] @ 346734 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #588 @ 0x24c │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ @ instruction: 0x006c5d9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq r6, r7, r4, lsr #4 │ │ │ │ subspl r0, r4, #0 │ │ │ │ - rsbeq r5, r0, r0, lsr #18 │ │ │ │ + rsbeq r5, r0, r0, lsl r9 │ │ │ │ rsbeq r5, ip, r8, lsr r9 │ │ │ │ - subseq r3, r5, r0, asr ip │ │ │ │ - @ instruction: 0x00605698 │ │ │ │ - subeq sl, lr, r8, lsl #21 │ │ │ │ - strheq sl, [lr], #-68 @ 0xffffffbc │ │ │ │ - strdeq r5, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - subeq sl, lr, r0, lsr #1 │ │ │ │ - subeq sl, lr, r4, lsr #32 │ │ │ │ + subseq r3, r5, r0, asr #24 │ │ │ │ + rsbeq r5, r0, r8, lsl #13 │ │ │ │ + subeq sl, lr, r8, ror sl │ │ │ │ + subeq sl, lr, r4, lsr #9 │ │ │ │ + rsbeq r5, r0, r8, ror #3 │ │ │ │ + @ instruction: 0x004ea090 │ │ │ │ + subeq sl, lr, r4, lsl r0 │ │ │ │ andeq r0, r0, sl, lsr r2 │ │ │ │ - @ instruction: 0x0060519c │ │ │ │ - subeq sl, lr, r0, lsr #7 │ │ │ │ - subeq r9, lr, r4, asr #31 │ │ │ │ - subeq sl, lr, r0, asr #7 │ │ │ │ - rsbeq r5, r0, ip, asr #1 │ │ │ │ - subeq sl, lr, ip, lsl #9 │ │ │ │ - subeq r9, lr, ip, ror #29 │ │ │ │ - rsbeq r5, r0, r0, lsr r0 │ │ │ │ - subeq sl, lr, r4, asr r3 │ │ │ │ - subeq r9, lr, r0, ror #28 │ │ │ │ + rsbeq r5, r0, ip, lsl #3 │ │ │ │ + @ instruction: 0x004ea390 │ │ │ │ + strheq r9, [lr], #-244 @ 0xffffff0c │ │ │ │ + strheq sl, [lr], #-48 @ 0xffffffd0 │ │ │ │ + strheq r5, [r0], #-12 @ │ │ │ │ + subeq sl, lr, ip, ror r4 │ │ │ │ + ldrdeq r9, [lr], #-236 @ 0xffffff14 │ │ │ │ + rsbeq r5, r0, r0, lsr #32 │ │ │ │ + subeq sl, lr, r4, asr #6 │ │ │ │ + subeq r9, lr, r0, asr lr │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ - strdeq r4, [r0], #-244 @ 0xffffff0c @ │ │ │ │ - subeq r9, lr, ip, lsr #29 │ │ │ │ - subeq r9, lr, ip, lsl lr │ │ │ │ + rsbeq r4, r0, r4, ror #31 │ │ │ │ + @ instruction: 0x004e9e9c │ │ │ │ + subeq r9, lr, ip, lsl #28 │ │ │ │ andeq r0, r0, pc, lsr r2 │ │ │ │ - rsbeq r4, r0, r4, asr #31 │ │ │ │ - strheq sl, [lr], #-8 │ │ │ │ - subeq r9, lr, r8, ror #27 │ │ │ │ + strheq r4, [r0], #-244 @ 0xffffff0c @ │ │ │ │ + subeq sl, lr, r8, lsr #1 │ │ │ │ + ldrdeq r9, [lr], #-216 @ 0xffffff28 │ │ │ │ andeq r0, r0, r2, lsl #5 │ │ │ │ - strheq r4, [r0], #-236 @ 0xffffff14 @ │ │ │ │ - subeq sl, lr, r0, asr r2 │ │ │ │ - ldrdeq r9, [lr], #-204 @ 0xffffff34 │ │ │ │ + rsbeq r4, r0, ip, lsr #29 │ │ │ │ + subeq sl, lr, r0, asr #4 │ │ │ │ + subeq r9, lr, ip, asr #25 │ │ │ │ andeq r0, r0, r2, asr #3 │ │ │ │ - rsbeq r4, r0, r0, lsr lr │ │ │ │ - subeq sl, lr, ip, lsr r2 │ │ │ │ - subeq r9, lr, r4, asr ip │ │ │ │ + rsbeq r4, r0, r0, lsr #28 │ │ │ │ + subeq sl, lr, ip, lsr #4 │ │ │ │ + subeq r9, lr, r4, asr #24 │ │ │ │ andeq r0, r0, fp, ror #3 │ │ │ │ - strdeq r9, [lr], #-196 @ 0xffffff3c │ │ │ │ - rsbeq r4, r0, r8, ror #27 │ │ │ │ - subeq r9, lr, r0, lsl ip │ │ │ │ + subeq r9, lr, r4, ror #25 │ │ │ │ + ldrdeq r4, [r0], #-216 @ 0xffffff28 @ │ │ │ │ + subeq r9, lr, r0, lsl #24 │ │ │ │ andeq r0, r0, r6, asr #4 │ │ │ │ - strheq r4, [r0], #-216 @ 0xffffff28 @ │ │ │ │ - subeq r9, lr, r0, asr #30 │ │ │ │ - subeq r9, lr, r8, ror #23 │ │ │ │ - rsbeq r4, r0, r8, lsl #27 │ │ │ │ - subeq sl, lr, r8, lsl #1 │ │ │ │ - strheq r9, [lr], #-184 @ 0xffffff48 │ │ │ │ + rsbeq r4, r0, r8, lsr #27 │ │ │ │ + subeq r9, lr, r0, lsr pc │ │ │ │ + ldrdeq r9, [lr], #-184 @ 0xffffff48 │ │ │ │ + rsbeq r4, r0, r8, ror sp │ │ │ │ + subeq sl, lr, r8, ror r0 │ │ │ │ + subeq r9, lr, r8, lsr #23 │ │ │ │ andeq r0, r0, r7, lsr #3 │ │ │ │ - rsbeq r4, r0, r8, ror #26 │ │ │ │ - ldrdeq r9, [lr], #-188 @ 0xffffff44 │ │ │ │ - @ instruction: 0x004e9b98 │ │ │ │ - rsbeq r4, r0, r8, lsr sp │ │ │ │ + rsbeq r4, r0, r8, asr sp │ │ │ │ subeq r9, lr, ip, asr #23 │ │ │ │ - subeq r9, lr, r4, ror #22 │ │ │ │ + subeq r9, lr, r8, lsl #23 │ │ │ │ + rsbeq r4, r0, r8, lsr #26 │ │ │ │ + strheq r9, [lr], #-188 @ 0xffffff44 │ │ │ │ + subeq r9, lr, r4, asr fp │ │ │ │ andeq r0, r0, lr, lsr #4 │ │ │ │ - rsbeq r4, r0, r8, lsl #26 │ │ │ │ - ldrdeq r9, [lr], #-232 @ 0xffffff18 │ │ │ │ - subeq r9, lr, r0, lsr fp │ │ │ │ - rsbeq r4, r0, ip, asr #25 │ │ │ │ - strdeq r9, [lr], #-188 @ 0xffffff44 │ │ │ │ - strdeq r9, [lr], #-172 @ 0xffffff54 │ │ │ │ - strdeq r4, [r0], #-164 @ 0xffffff5c @ │ │ │ │ - subeq r9, lr, r8, lsl #29 │ │ │ │ - subeq r9, lr, r4, lsl r9 │ │ │ │ + strdeq r4, [r0], #-200 @ 0xffffff38 @ │ │ │ │ + subeq r9, lr, r8, asr #29 │ │ │ │ + subeq r9, lr, r0, lsr #22 │ │ │ │ + strheq r4, [r0], #-204 @ 0xffffff34 @ │ │ │ │ + subeq r9, lr, ip, ror #23 │ │ │ │ + subeq r9, lr, ip, ror #21 │ │ │ │ + rsbeq r4, r0, r4, ror #21 │ │ │ │ + subeq r9, lr, r8, ror lr │ │ │ │ + subeq r9, lr, r4, lsl #18 │ │ │ │ andeq r0, r0, lr, asr #3 │ │ │ │ - subeq r9, lr, ip, ror #24 │ │ │ │ - strdeq r9, [lr], #-128 @ 0xffffff80 │ │ │ │ - strheq r4, [r0], #-172 @ 0xffffff54 @ │ │ │ │ - rsbeq r4, r0, r4, lsl #21 │ │ │ │ - subeq r9, lr, r0, asr #25 │ │ │ │ - strheq r9, [lr], #-128 @ 0xffffff80 │ │ │ │ - strdeq r9, [lr], #-220 @ 0xffffff24 │ │ │ │ - rsbeq r4, r0, r0, lsr r9 │ │ │ │ - subeq r9, lr, r8, asr r7 │ │ │ │ + subeq r9, lr, ip, asr ip │ │ │ │ + subeq r9, lr, r0, ror #17 │ │ │ │ + rsbeq r4, r0, ip, lsr #21 │ │ │ │ + rsbeq r4, r0, r4, ror sl │ │ │ │ + strheq r9, [lr], #-192 @ 0xffffff40 │ │ │ │ + subeq r9, lr, r0, lsr #17 │ │ │ │ + subeq r9, lr, ip, ror #27 │ │ │ │ + rsbeq r4, r0, r0, lsr #18 │ │ │ │ + subeq r9, lr, r8, asr #14 │ │ │ │ andeq r0, r0, r6, lsl r2 │ │ │ │ - subeq r9, lr, r4, asr sp │ │ │ │ - rsbeq r4, r0, r8, ror #17 │ │ │ │ - subeq r9, lr, r0, lsl r7 │ │ │ │ + subeq r9, lr, r4, asr #26 │ │ │ │ + ldrdeq r4, [r0], #-136 @ 0xffffff78 @ │ │ │ │ + subeq r9, lr, r0, lsl #14 │ │ │ │ andeq r0, r0, sp, lsl #4 │ │ │ │ - subeq r9, lr, r8, lsl r9 │ │ │ │ - ldrdeq r9, [lr], #-96 @ 0xffffffa0 │ │ │ │ - rsbeq r4, r0, r0, lsr #17 │ │ │ │ + subeq r9, lr, r8, lsl #18 │ │ │ │ + subeq r9, lr, r0, asr #13 │ │ │ │ + @ instruction: 0x00604890 │ │ │ │ andeq r0, r0, r9, ror r2 │ │ │ │ - rsbeq r4, r0, ip, ror #16 │ │ │ │ - subeq r9, lr, r8, asr #15 │ │ │ │ - @ instruction: 0x004e9690 │ │ │ │ + rsbeq r4, r0, ip, asr r8 │ │ │ │ + strheq r9, [lr], #-120 @ 0xffffff88 │ │ │ │ + subeq r9, lr, r0, lsl #13 │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ - rsbeq r4, r0, r8, lsr r8 │ │ │ │ - subeq r9, lr, r8, asr #15 │ │ │ │ - subeq r9, lr, r8, ror #12 │ │ │ │ - rsbeq r4, r0, r8, lsl #16 │ │ │ │ - ldrdeq r9, [lr], #-116 @ 0xffffff8c │ │ │ │ - subeq r9, lr, r4, lsr r6 │ │ │ │ + rsbeq r4, r0, r8, lsr #16 │ │ │ │ + strheq r9, [lr], #-120 @ 0xffffff88 │ │ │ │ + subeq r9, lr, r8, asr r6 │ │ │ │ + strdeq r4, [r0], #-120 @ 0xffffff88 @ │ │ │ │ + subeq r9, lr, r4, asr #15 │ │ │ │ + subeq r9, lr, r4, lsr #12 │ │ │ │ andeq r0, r0, r5, ror #4 │ │ │ │ - ldrdeq r4, [r0], #-116 @ 0xffffff8c @ │ │ │ │ - subeq r9, lr, ip, asr #15 │ │ │ │ - strdeq r9, [lr], #-88 @ 0xffffffa8 │ │ │ │ + rsbeq r4, r0, r4, asr #15 │ │ │ │ + strheq r9, [lr], #-124 @ 0xffffff84 │ │ │ │ + subeq r9, lr, r8, ror #11 │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ - ldrdeq r9, [lr], #-184 @ 0xffffff48 │ │ │ │ - @ instruction: 0x00604794 │ │ │ │ - strheq r9, [lr], #-92 @ 0xffffffa4 │ │ │ │ + subeq r9, lr, r8, asr #23 │ │ │ │ + rsbeq r4, r0, r4, lsl #15 │ │ │ │ + subeq r9, lr, ip, lsr #11 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ ldr r3, [pc, #-172] @ 346738 │ │ │ │ ldr r2, [pc, #-172] @ 34673c │ │ │ │ ldr r1, [pc, #-172] @ 346740 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ @@ -366425,29 +366425,29 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #201 @ 0xc9 │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #-256] @ 346754 │ │ │ │ ldr ip, [pc, #-256] @ 346758 │ │ │ │ ldr r1, [pc, #-256] @ 34675c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r3, r3, #244 @ 0xf4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ bne 3464d8 │ │ │ │ mov r1, #2 │ │ │ │ bl 1e1654 │ │ │ │ add sl, fp, #464 @ 0x1d0 │ │ │ │ str r0, [fp, #468] @ 0x1d4 │ │ │ │ ldrh r3, [sl] │ │ │ │ @@ -366521,15 +366521,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #-588] @ 346768 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-596] @ 34676c │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e136c │ │ │ │ b 345c80 │ │ │ │ ldrb r3, [r3, #16] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ cmp r3, r2 │ │ │ │ beq 346984 │ │ │ │ @@ -366539,15 +366539,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #-644] @ 346778 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-652] @ 34677c │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e136c │ │ │ │ b 345c80 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [pc, #-688] @ 346780 │ │ │ │ @@ -366559,52 +366559,52 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-704] @ 34678c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #-732] @ 346790 │ │ │ │ ldr ip, [pc, #-732] @ 346794 │ │ │ │ ldr r1, [pc, #-732] @ 346798 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r6} │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-748] @ 34679c │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #-768] @ 3467a0 │ │ │ │ ldr ip, [pc, #-768] @ 3467a4 │ │ │ │ ldr r1, [pc, #-768] @ 3467a8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #608 @ 0x260 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #-804] @ 3467ac │ │ │ │ ldr ip, [pc, #-804] @ 3467b0 │ │ │ │ ldr r1, [pc, #-804] @ 3467b4 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-812] @ 3467b8 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r3, [pc, #-836] @ 3467bc │ │ │ │ ldr ip, [pc, #-836] @ 3467c0 │ │ │ │ ldr r1, [pc, #-836] @ 3467c4 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -366612,27 +366612,27 @@ │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-856] @ 3467c8 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 345c80 │ │ │ │ ldr r1, [pc, #-884] @ 3467cc │ │ │ │ ldr r3, [pc, #-884] @ 3467d0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #-892] @ 3467d4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ ldr r2, [pc, #-900] @ 3467d8 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e136c │ │ │ │ b 345c80 │ │ │ │ bl 1e3244 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -366647,37 +366647,37 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ ldr r3, [pc, #468] @ 346d90 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 582360 │ │ │ │ + bl 582350 │ │ │ │ ldr r1, [pc, #448] @ 346d94 │ │ │ │ ldr r3, [pc, #448] @ 346d98 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ add fp, r4, #12288 @ 0x3000 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r0, #8192 @ 0x2000 │ │ │ │ ldr r7, [r3, #1540] @ 0x604 │ │ │ │ ldr r3, [fp, #324] @ 0x144 │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ beq 346d68 │ │ │ │ mov r8, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ add r1, r7, #96 @ 0x60 │ │ │ │ - bl 581a58 │ │ │ │ + bl 581a48 │ │ │ │ cmp r0, #0 │ │ │ │ bne 346c40 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -366711,15 +366711,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #252] @ 346dac │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #300 @ 0x12c │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 346c20 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ cmp r3, #256 @ 0x100 │ │ │ │ addhi r2, r3, #360 @ 0x168 │ │ │ │ bhi 346cec │ │ │ │ ldr r3, [sp, #8] │ │ │ │ add r2, r3, #360 @ 0x168 │ │ │ │ @@ -366752,51 +366752,51 @@ │ │ │ │ ldr ip, [sp, #8] │ │ │ │ add r2, pc, r2 │ │ │ │ stm sp, {r2, ip} │ │ │ │ mov r3, sl │ │ │ │ ldr r2, [pc, #88] @ 346db4 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 346c20 │ │ │ │ ldr r0, [pc, #72] @ 346db8 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ ldr r2, [pc, #68] @ 346dbc │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ mov r1, r9 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r4, r0, r4, asr r7 │ │ │ │ - subeq r9, lr, r8, ror r5 │ │ │ │ - strheq r3, [sp], #-80 @ 0xffffffb0 │ │ │ │ + rsbeq r4, r0, r4, asr #14 │ │ │ │ + subeq r9, lr, r8, ror #10 │ │ │ │ + subeq r3, sp, r0, lsr #11 │ │ │ │ ldrdeq r0, [r0], -r3 │ │ │ │ - @ instruction: 0x004d3490 │ │ │ │ + subeq r3, sp, r0, lsl #9 │ │ │ │ ldrdeq r0, [r0], -r5 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ - rsbeq r4, r0, ip, lsr r6 │ │ │ │ - subeq r9, lr, ip, lsr #22 │ │ │ │ - subeq r9, lr, ip, ror #8 │ │ │ │ + rsbeq r4, r0, ip, lsr #12 │ │ │ │ + subeq r9, lr, ip, lsl fp │ │ │ │ + subeq r9, lr, ip, asr r4 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ - @ instruction: 0x004e9a9c │ │ │ │ + subeq r9, lr, ip, lsl #21 │ │ │ │ strdeq r0, [r0], -r6 │ │ │ │ - strdeq r8, [lr], #-128 @ 0xffffff80 │ │ │ │ + subeq r8, lr, r0, ror #17 │ │ │ │ ldrdeq r0, [r0], -sl │ │ │ │ │ │ │ │ 00346dc0 : │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - b 64605c │ │ │ │ + b 64604c │ │ │ │ │ │ │ │ 00346dc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 6dfdb8 │ │ │ │ + bl 6dfda8 │ │ │ │ add r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb r3, [r3, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -366846,76 +366846,76 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #332 @ 0x14c │ │ │ │ ldr r3, [pc, #100] @ 346f1c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ - bl 64605c │ │ │ │ + bl 64604c │ │ │ │ ldr r0, [r4, #96] @ 0x60 │ │ │ │ - bl 6dfdb8 │ │ │ │ + bl 6dfda8 │ │ │ │ add r3, r4, #12288 @ 0x3000 │ │ │ │ ldrb r3, [r3, #385] @ 0x181 │ │ │ │ cmp r3, #0 │ │ │ │ bne 346ef8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 346e10 │ │ │ │ mov r0, r4 │ │ │ │ bl 3450ec │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 346e10 │ │ │ │ - rsbeq r4, r0, ip, lsr r4 │ │ │ │ - subeq r9, lr, r4, ror #4 │ │ │ │ - @ instruction: 0x004d329c │ │ │ │ + rsbeq r4, r0, ip, lsr #8 │ │ │ │ + subeq r9, lr, r4, asr r2 │ │ │ │ + subeq r3, sp, ip, lsl #5 │ │ │ │ andeq r0, r0, sl, asr #5 │ │ │ │ ldr r0, [pc, #4] @ 346f2c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r1, r9, r8, asr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 346fa4 │ │ │ │ ldr r2, [pc, #92] @ 346fa8 │ │ │ │ ldr r1, [pc, #92] @ 346fac │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #64] @ 346fb0 │ │ │ │ ldr ip, [pc, #64] @ 346fb4 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ str r2, [r0, #72] @ 0x48 │ │ │ │ orr r1, r1, #4 │ │ │ │ str r1, [r0, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #40] @ 346fb8 │ │ │ │ mov r2, #5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [r0, #56] @ 0x38 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580a98 │ │ │ │ - strdeq r4, [r0], #-64 @ 0xffffffc0 @ │ │ │ │ - subeq r1, ip, r0, asr #25 │ │ │ │ - subseq sp, r3, r4, ror #14 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r4, r0, r0, ror #9 │ │ │ │ + strheq r1, [ip], #-192 @ 0xffffff40 │ │ │ │ + subseq sp, r3, r4, asr r7 │ │ │ │ andeq r0, r0, r0, lsl r1 │ │ │ │ - @ instruction: 0x004e9990 │ │ │ │ + subeq r9, lr, r0, lsl #19 │ │ │ │ rsbeq r2, fp, r0, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add lr, r0, #6208 @ 0x1840 │ │ │ │ ldrh r2, [lr, #4] │ │ │ │ @@ -366957,17 +366957,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #48 @ 0x30 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - rsbeq r4, r0, r0, ror #7 │ │ │ │ + ldrdeq r4, [r0], #-48 @ 0xffffffd0 @ │ │ │ │ + subeq r9, lr, r8, lsr #17 │ │ │ │ strheq r9, [lr], #-136 @ 0xffffff78 │ │ │ │ - subeq r9, lr, r8, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [pc, #704] @ 347360 │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -366976,25 +366976,25 @@ │ │ │ │ mov r7, r1 │ │ │ │ ldr r2, [pc, #684] @ 347364 │ │ │ │ ldr r1, [pc, #684] @ 347368 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #205 @ 0xcd │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #664] @ 34736c │ │ │ │ ldr r3, [r5, #20] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #68 @ 0x44 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r4, #8192 @ 0x2000 │ │ │ │ add r0, r0, #96 @ 0x60 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ldr r2, [r6, #2432] @ 0x980 │ │ │ │ ldr r3, [pc, #624] @ 347370 │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldreq r2, [r4, #20] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ @@ -367096,40 +367096,40 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #143 @ 0x8f │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 347130 │ │ │ │ ldr r3, [pc, #204] @ 347384 │ │ │ │ ldr ip, [pc, #204] @ 347388 │ │ │ │ ldr r1, [pc, #204] @ 34738c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #150 @ 0x96 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 347130 │ │ │ │ ldr r3, [pc, #168] @ 347390 │ │ │ │ ldr ip, [pc, #168] @ 347394 │ │ │ │ ldr r1, [pc, #168] @ 347398 │ │ │ │ add ip, pc, ip │ │ │ │ mov lr, #128 @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #158 @ 0x9e │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 347130 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2388] @ 0x954 │ │ │ │ b 3471d4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r6, #2388] @ 0x954 │ │ │ │ ldr lr, [pc, #108] @ 34739c │ │ │ │ @@ -367140,34 +367140,34 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #166 @ 0xa6 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 347130 │ │ │ │ - rsbeq r4, r0, r0, lsr #7 │ │ │ │ - subeq r9, lr, r4, ror #16 │ │ │ │ - subeq r2, lr, r0, lsr #24 │ │ │ │ - strdeq r2, [lr], #-188 @ 0xffffff44 │ │ │ │ - subeq r2, lr, r8, lsr ip │ │ │ │ + @ instruction: 0x00604390 │ │ │ │ + subeq r9, lr, r4, asr r8 │ │ │ │ + subeq r2, lr, r0, lsl ip │ │ │ │ + subeq r2, lr, ip, ror #23 │ │ │ │ + subeq r2, lr, r8, lsr #24 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - strheq r4, [r0], #-16 @ │ │ │ │ - ldrdeq r9, [lr], #-96 @ 0xffffffa0 │ │ │ │ - subeq r9, lr, r8, lsl #13 │ │ │ │ - rsbeq r4, r0, r0, lsl #3 │ │ │ │ - strheq r9, [lr], #-108 @ 0xffffff94 │ │ │ │ - subeq r9, lr, r8, asr r6 │ │ │ │ - rsbeq r4, r0, ip, asr #2 │ │ │ │ - subeq r9, lr, r8, lsr #13 │ │ │ │ - subeq r9, lr, r4, lsr #12 │ │ │ │ - subeq r9, lr, ip, lsl #13 │ │ │ │ - rsbeq r4, r0, r8, lsl #2 │ │ │ │ - ldrdeq r9, [lr], #-84 @ 0xffffffac │ │ │ │ + rsbeq r4, r0, r0, lsr #3 │ │ │ │ + subeq r9, lr, r0, asr #13 │ │ │ │ + subeq r9, lr, r8, ror r6 │ │ │ │ + rsbeq r4, r0, r0, ror r1 │ │ │ │ + subeq r9, lr, ip, lsr #13 │ │ │ │ + subeq r9, lr, r8, asr #12 │ │ │ │ + rsbeq r4, r0, ip, lsr r1 │ │ │ │ + @ instruction: 0x004e9698 │ │ │ │ + subeq r9, lr, r4, lsl r6 │ │ │ │ + subeq r9, lr, ip, ror r6 │ │ │ │ + strdeq r4, [r0], #-8 @ │ │ │ │ + subeq r9, lr, r4, asr #11 │ │ │ │ │ │ │ │ 003473a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -367181,15 +367181,15 @@ │ │ │ │ ldr r1, [pc, #520] @ 3475e8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #504] @ 3475ec │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r5, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ beq 347478 │ │ │ │ add r0, r0, #28672 @ 0x7000 │ │ │ │ ldr r4, [r0, #3772] @ 0xebc │ │ │ │ mov r0, r5 │ │ │ │ bl 35cb78 │ │ │ │ @@ -367273,15 +367273,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r4, #0 │ │ │ │ b 347458 │ │ │ │ mov r0, r1 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r6, #420] @ 0x1a4 │ │ │ │ b 347450 │ │ │ │ ldr r3, [pc, #120] @ 347600 │ │ │ │ @@ -367290,42 +367290,42 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #89 @ 0x59 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 347568 │ │ │ │ ldr r3, [pc, #84] @ 34760c │ │ │ │ ldr ip, [pc, #84] @ 347610 │ │ │ │ ldr r1, [pc, #84] @ 347614 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #73 @ 0x49 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 347568 │ │ │ │ - rsbeq r4, r0, r4, rrx │ │ │ │ - @ instruction: 0x004e119c │ │ │ │ - subeq r2, sp, r4, ror ip │ │ │ │ + rsbeq r4, r0, r4, asr r0 │ │ │ │ + subeq r1, lr, ip, lsl #3 │ │ │ │ + subeq r2, sp, r4, ror #24 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ - strdeq r3, [r0], #-232 @ 0xffffff18 @ │ │ │ │ - subeq r9, lr, r0, lsr #9 │ │ │ │ - subeq r9, lr, ip, asr #7 │ │ │ │ - strheq r3, [r0], #-224 @ 0xffffff20 @ │ │ │ │ - @ instruction: 0x004e9498 │ │ │ │ - subeq r9, lr, r8, lsl #7 │ │ │ │ - rsbeq r3, r0, r0, lsl #29 │ │ │ │ - subeq r9, lr, r4, lsl #9 │ │ │ │ - subeq r9, lr, r8, asr r3 │ │ │ │ + rsbeq r3, r0, r8, ror #29 │ │ │ │ + @ instruction: 0x004e9490 │ │ │ │ + strheq r9, [lr], #-60 @ 0xffffffc4 │ │ │ │ + rsbeq r3, r0, r0, lsr #29 │ │ │ │ + subeq r9, lr, r8, lsl #9 │ │ │ │ + subeq r9, lr, r8, ror r3 │ │ │ │ + rsbeq r3, r0, r0, ror lr │ │ │ │ + subeq r9, lr, r4, ror r4 │ │ │ │ + subeq r9, lr, r8, asr #6 │ │ │ │ │ │ │ │ 00347618 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r1, #1464] @ 0x5b8 │ │ │ │ @@ -367366,23 +367366,23 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ mov r8, #0 │ │ │ │ mov r3, r9 │ │ │ │ add r2, sp, #20 │ │ │ │ mov r1, r6 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ cmp r0, r8 │ │ │ │ beq 347798 │ │ │ │ ldr r5, [sp, #20] │ │ │ │ ldr r1, [pc, #432] @ 3478b8 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e2cc8 │ │ │ │ @@ -367413,15 +367413,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 347894 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, #22 │ │ │ │ mov r0, r9 │ │ │ │ str r5, [sp] │ │ │ │ - bl 580180 │ │ │ │ + bl 580170 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #284] @ 3478bc │ │ │ │ ldr r3, [pc, #272] @ 3478b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -367488,17 +367488,17 @@ │ │ │ │ beq 347778 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ tst r3, #1 │ │ │ │ bne 347778 │ │ │ │ b 34781c │ │ │ │ rsbeq r3, ip, ip, asr #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r4, sp, ip │ │ │ │ + strdeq r3, [sp], #-252 @ 0xffffff04 │ │ │ │ rsbeq r3, ip, ip, asr ip │ │ │ │ - subeq r9, lr, r4, lsr r2 │ │ │ │ + subeq r9, lr, r4, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #312] @ 347a18 │ │ │ │ mov r5, r1 │ │ │ │ @@ -367507,15 +367507,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #120 @ 0x78 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #116] @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ ldr r8, [sp, #144] @ 0x90 │ │ │ │ - bl 58016c │ │ │ │ + bl 58015c │ │ │ │ add r7, sp, #80 @ 0x50 │ │ │ │ mov r2, #33 @ 0x21 │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2e54 │ │ │ │ ldrb lr, [r4, #15] │ │ │ │ @@ -367558,15 +367558,15 @@ │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2dc4 <__snprintf_chk@plt> │ │ │ │ mov r3, r8 │ │ │ │ add r2, sp, #76 @ 0x4c │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ac818 │ │ │ │ + bl 7ac808 │ │ │ │ ldr r2, [pc, #72] @ 347a24 │ │ │ │ ldr r3, [pc, #60] @ 347a1c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -367578,15 +367578,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, ip, r4, lsl fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r9, lr, r4, ror #1 │ │ │ │ + ldrdeq r9, [lr], #-4 │ │ │ │ rsbeq r3, ip, r0, lsr #20 │ │ │ │ │ │ │ │ 00347a28 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -367600,15 +367600,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbseq r4, r7, r0, rrx │ │ │ │ ldr r0, [pc, #4] @ 347a74 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r0, r9, ip, asr ip │ │ │ │ bx lr │ │ │ │ ldrb r1, [sp, #4] │ │ │ │ cmp r1, #0 │ │ │ │ beq 347abc │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r1, #4 │ │ │ │ @@ -367732,34 +367732,34 @@ │ │ │ │ ldr r1, [pc, #40] @ 347c8c │ │ │ │ ldr r0, [pc, #40] @ 347c90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #708 @ 0x2c4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r3, r0, ip, ror r8 │ │ │ │ + rsbeq r3, r0, ip, ror #16 │ │ │ │ + strheq r8, [lr], #-228 @ 0xffffff1c │ │ │ │ subeq r8, lr, r4, asr #29 │ │ │ │ - ldrdeq r8, [lr], #-228 @ 0xffffff1c │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ - rsbeq r3, r0, r0, ror #16 │ │ │ │ - subeq r8, lr, r8, lsr #29 │ │ │ │ - subeq r8, lr, r8, ror #29 │ │ │ │ + rsbeq r3, r0, r0, asr r8 │ │ │ │ + @ instruction: 0x004e8e98 │ │ │ │ + ldrdeq r8, [lr], #-232 @ 0xffffff18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #28] @ 347cc8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r0, r9, r4, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ add r5, r0, #752 @ 0x2f0 │ │ │ │ ldrh r3, [r5] │ │ │ │ @@ -367799,15 +367799,15 @@ │ │ │ │ ldr r3, [pc, #136] @ 347df8 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #132] @ 347dfc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #128] @ 347e00 │ │ │ │ add r3, r3, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -367818,30 +367818,30 @@ │ │ │ │ add lr, pc, lr │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #28 │ │ │ │ mov r2, #1264 @ 0x4f0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ andeq r3, r0, r0, ror #31 │ │ │ │ - subeq r8, lr, r4, lsl lr │ │ │ │ - rsbeq r3, r0, r0, asr r7 │ │ │ │ - @ instruction: 0x004e8d90 │ │ │ │ + subeq r8, lr, r4, lsl #28 │ │ │ │ + rsbeq r3, r0, r0, asr #14 │ │ │ │ + subeq r8, lr, r0, lsl #27 │ │ │ │ andeq r0, r0, r6, ror #9 │ │ │ │ - rsbeq r3, r0, ip, lsl #14 │ │ │ │ - subeq r8, lr, r8, ror #27 │ │ │ │ - subeq r8, lr, r4, asr sp │ │ │ │ + strdeq r3, [r0], #-108 @ 0xffffff94 @ │ │ │ │ + ldrdeq r8, [lr], #-216 @ 0xffffff28 │ │ │ │ + subeq r8, lr, r4, asr #26 │ │ │ │ sub r1, r0, #780 @ 0x30c │ │ │ │ ldr r0, [pc, #4] @ 347e20 │ │ │ │ add r0, pc, r0 │ │ │ │ b 2a6724 │ │ │ │ andeq r3, r0, r4, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -367853,33 +367853,33 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #64] @ 347ea8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [pc, #52] @ 347eac │ │ │ │ ldr r1, [pc, #52] @ 347eb0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 580a98 │ │ │ │ - rsbeq r3, r0, r4, lsl #13 │ │ │ │ - subeq r0, ip, ip, asr #27 │ │ │ │ - subseq ip, r3, r8, ror #16 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r3, r0, r4, ror r6 │ │ │ │ + strheq r0, [ip], #-220 @ 0xffffff24 │ │ │ │ + subseq ip, r3, r8, asr r8 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ rsbeq r0, r9, r4, lsl #17 │ │ │ │ rsbeq r1, fp, r0, lsr r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -367888,28 +367888,28 @@ │ │ │ │ mov r4, r0 │ │ │ │ bl 1e1b28 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 347f44 │ │ │ │ add r6, r4, #1008 @ 0x3f0 │ │ │ │ ldrd r0, [r6, #-8] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 347f44 │ │ │ │ ldrd r0, [r6] │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 347f44 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -367947,22 +367947,22 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ rsbeq r3, ip, r4, lsl #9 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subeq r8, lr, r4, lsr ip │ │ │ │ - subeq r8, lr, r4, asr ip │ │ │ │ + subeq r8, lr, r4, lsr #24 │ │ │ │ + subeq r8, lr, r4, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5d57ac │ │ │ │ + bl 5d579c │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -368003,17 +368003,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3480bc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3480c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r3, r0, r8, lsr #8 │ │ │ │ + rsbeq r3, r0, r8, lsl r4 │ │ │ │ + subeq r8, lr, ip, asr sl │ │ │ │ subeq r8, lr, ip, ror #20 │ │ │ │ - subeq r8, lr, ip, ror sl │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #168] @ 348188 │ │ │ │ @@ -368056,17 +368056,17 @@ │ │ │ │ streq r0, [r4, #1012] @ 0x3f4 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subeq r8, lr, r4, asr #22 │ │ │ │ - subeq r8, lr, r4, lsl fp │ │ │ │ - subeq r8, lr, ip, ror #21 │ │ │ │ + subeq r8, lr, r4, lsr fp │ │ │ │ + subeq r8, lr, r4, lsl #22 │ │ │ │ + ldrdeq r8, [lr], #-172 @ 0xffffff54 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov ip, #0 │ │ │ │ sub sp, sp, #20 │ │ │ │ str ip, [sp, #8] │ │ │ │ @@ -368090,21 +368090,21 @@ │ │ │ │ lsr r1, r1, #15 │ │ │ │ add r0, r0, r1, lsl #2 │ │ │ │ ldr r2, [r0, #756] @ 0x2f4 │ │ │ │ add r3, r3, r3, lsl #1 │ │ │ │ add r3, r2, r3, lsl #3 │ │ │ │ ldr r0, [r3, #8] │ │ │ │ add r1, sp, #8 │ │ │ │ - bl 543064 │ │ │ │ + bl 543058 │ │ │ │ ldr r3, [pc, #136] @ 3482a4 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r2, r3 │ │ │ │ - bl 5430b4 │ │ │ │ + bl 5430a8 │ │ │ │ ldr r2, [pc, #116] @ 3482a8 │ │ │ │ ldr r3, [pc, #100] @ 34829c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -368129,17 +368129,17 @@ │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r3, ip, r0, asr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, ip, r0, lsl r2 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ rsbeq r3, ip, r8, asr #3 │ │ │ │ - rsbeq r3, r0, r4, asr #4 │ │ │ │ - subeq r8, lr, r8, lsl #17 │ │ │ │ - subeq r8, lr, ip, asr #19 │ │ │ │ + rsbeq r3, r0, r4, lsr r2 │ │ │ │ + subeq r8, lr, r8, ror r8 │ │ │ │ + strheq r8, [lr], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r3, r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r4, [r0, #768] @ 0x300 │ │ │ │ cmp r4, #0 │ │ │ │ @@ -368211,20 +368211,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 348408 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 34840c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subeq r8, lr, r8, lsl r9 │ │ │ │ + subeq r8, lr, r8, lsl #18 │ │ │ │ + subeq r8, lr, r4, lsl r9 │ │ │ │ subeq r8, lr, r4, lsr #18 │ │ │ │ - subeq r8, lr, r4, lsr r9 │ │ │ │ - rsbeq r3, r0, r8, ror #1 │ │ │ │ - subeq r8, lr, ip, lsr #14 │ │ │ │ - subeq r8, lr, ip, lsl #17 │ │ │ │ + ldrdeq r3, [r0], #-8 @ │ │ │ │ + subeq r8, lr, ip, lsl r7 │ │ │ │ + subeq r8, lr, ip, ror r8 │ │ │ │ andeq r0, r0, pc, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ rsb r2, r2, #8 │ │ │ │ @@ -368268,17 +368268,17 @@ │ │ │ │ ldr r2, [pc, #32] @ 3484e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #156 @ 0x9c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ subcs r4, r3, r7, asr #12 │ │ │ │ cmppl r5, r5, asr sp │ │ │ │ - rsbeq r3, r0, ip │ │ │ │ - subeq lr, ip, r0, lsr sp │ │ │ │ - strheq r8, [lr], #-124 @ 0xffffff84 │ │ │ │ + strdeq r2, [r0], #-252 @ 0xffffff04 @ │ │ │ │ + subeq lr, ip, r0, lsr #26 │ │ │ │ + subeq r8, lr, ip, lsr #15 │ │ │ │ andeq r0, r0, lr, lsr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ bic r3, r1, #49152 @ 0xc000 │ │ │ │ lsl r6, r1, #16 │ │ │ │ @@ -368353,15 +368353,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r6, #1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f92f4 │ │ │ │ + bl 7f92e4 │ │ │ │ mov r8, r0 │ │ │ │ b 3485c8 │ │ │ │ ldr r3, [pc, #208] @ 348710 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3485e4 │ │ │ │ @@ -368378,52 +368378,52 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 34871c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3485e4 │ │ │ │ ldr r8, [pc, #88] @ 348720 │ │ │ │ mov r6, #1 │ │ │ │ add r8, pc, r8 │ │ │ │ b 3485d0 │ │ │ │ ldr r0, [pc, #76] @ 348724 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3485e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, ip, ip, ror #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, ip, r0, asr #29 │ │ │ │ - ldrsbeq r4, [r9], #-196 @ 0xffffff3c │ │ │ │ + subseq r4, r9, r4, asr #25 │ │ │ │ rsbeq r0, r9, r0, asr #2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, ip, r0, lsl lr │ │ │ │ andeq r4, r0, r0, lsr #1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, lr, r0, lsl #12 │ │ │ │ - subseq r4, r9, r8, ror fp │ │ │ │ - subeq r8, lr, r4, lsl r6 │ │ │ │ + strdeq r8, [lr], #-80 @ 0xffffffb0 │ │ │ │ + subseq r4, r9, r8, ror #22 │ │ │ │ + subeq r8, lr, r4, lsl #12 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r1, [sp] │ │ │ │ cmp r3, #2 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxne lr │ │ │ │ lsl r1, r1, #16 │ │ │ │ @@ -368441,28 +368441,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #44] @ 3487c4 │ │ │ │ ldr r3, [pc, #44] @ 3487c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #3 │ │ │ │ add r1, r1, #48 @ 0x30 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580a98 │ │ │ │ - rsbeq r2, r0, r4, asr sp │ │ │ │ - @ instruction: 0x004c049c │ │ │ │ - subseq fp, r3, r0, asr #30 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r2, r0, r4, asr #26 │ │ │ │ + subeq r0, ip, ip, lsl #9 │ │ │ │ + subseq fp, r3, r0, lsr pc │ │ │ │ rsbeq r0, fp, r8, lsl lr │ │ │ │ andeq r2, r0, r8, ror #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 348830 │ │ │ │ @@ -368471,28 +368471,28 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #44] @ 34883c │ │ │ │ ldr r3, [pc, #44] @ 348840 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580a98 │ │ │ │ - ldrdeq r2, [r0], #-204 @ 0xffffff34 @ │ │ │ │ - subeq r0, ip, r4, lsr #8 │ │ │ │ - subseq fp, r3, r8, asr #29 │ │ │ │ + b 580a88 │ │ │ │ + rsbeq r2, r0, ip, asr #25 │ │ │ │ + subeq r0, ip, r4, lsl r4 │ │ │ │ + ldrheq fp, [r3], #-232 @ 0xffffff18 │ │ │ │ rsbeq r0, fp, r0, lsr #27 │ │ │ │ andeq r2, r0, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 348890 │ │ │ │ @@ -368501,22 +368501,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #15 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 3484e8 │ │ │ │ - rsbeq r2, r0, r4, ror #24 │ │ │ │ - @ instruction: 0x004c2598 │ │ │ │ - subeq r1, sp, r8, ror #13 │ │ │ │ + rsbeq r2, r0, r4, asr ip │ │ │ │ + subeq r2, ip, r8, lsl #11 │ │ │ │ + ldrdeq r1, [sp], #-104 @ 0xffffff98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3880] @ 0xf28 │ │ │ │ ldr r2, [pc, #1628] @ 348f10 │ │ │ │ sub sp, sp, #180 @ 0xb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -368551,28 +368551,28 @@ │ │ │ │ strd r0, [r3] │ │ │ │ str r4, [r5, #4] │ │ │ │ ldr r8, [r6, #808] @ 0x328 │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #44] @ 0x2c │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm fp, {r0, r1} │ │ │ │ mov r2, #16 │ │ │ │ mov r3, #0 │ │ │ │ add r5, sp, #152 @ 0x98 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r2, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ subs r8, r0, #0 │ │ │ │ bne 348dc8 │ │ │ │ ldr ip, [sp, #144] @ 0x90 │ │ │ │ ldr r0, [sp, #148] @ 0x94 │ │ │ │ eor r3, ip, ip, ror #16 │ │ │ │ lsr r3, r3, #8 │ │ │ │ bic r3, r3, #65280 @ 0xff00 │ │ │ │ @@ -368715,28 +368715,28 @@ │ │ │ │ ldr r2, [r9, #8] │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ add r7, r2, r7 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #1 │ │ │ │ str r7, [sp, #8] │ │ │ │ strb r3, [sp, #132] @ 0x84 │ │ │ │ str r8, [sp, #24] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r4, [sp, #16] │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r7, [r6, #776] @ 0x308 │ │ │ │ subs r3, r0, #0 │ │ │ │ bne 348ee8 │ │ │ │ ldr r1, [r9, #20] │ │ │ │ cmp r1, #0 │ │ │ │ beq 348c38 │ │ │ │ ldr r0, [r9, #12] │ │ │ │ @@ -368763,27 +368763,27 @@ │ │ │ │ strb r8, [sp, #108] @ 0x6c │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [r6, #808] @ 0x328 │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #132] @ 0x84 │ │ │ │ ldm r9, {r0, r1} │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, r7 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [pc, #592] @ 348f20 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r4 │ │ │ │ bne 348e60 │ │ │ │ ldr r2, [pc, #572] @ 348f24 │ │ │ │ @@ -368814,29 +368814,29 @@ │ │ │ │ ldr r2, [r6, #808] @ 0x328 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #80] @ 0x50 │ │ │ │ stm r3, {r0, r1} │ │ │ │ ldrd r2, [sp, #144] @ 0x90 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r3, r3, r7 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r8, [sp, #132] @ 0x84 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r7, [r6, #776] @ 0x308 │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r3, [sp, #136] @ 0x88 │ │ │ │ orrne r3, r3, r8 │ │ │ │ strne r3, [sp, #136] @ 0x88 │ │ │ │ b 348a88 │ │ │ │ lsr r1, r1, #16 │ │ │ │ @@ -368854,28 +368854,28 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r4, [r6, #808] @ 0x328 │ │ │ │ ldr r6, [sp, #44] @ 0x2c │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r3, #16777216 @ 0x1000000 │ │ │ │ stm r6, {r0, r1} │ │ │ │ str r3, [sp, #92] @ 0x5c │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r7, [sp, #132] @ 0x84 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ add r1, sp, #92 @ 0x5c │ │ │ │ mov r0, r4 │ │ │ │ mov r4, #4 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ b 348ce0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ ldr r4, [sp, #140] @ 0x8c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ b 348a34 │ │ │ │ add ip, sp, #112 @ 0x70 │ │ │ │ @@ -368900,47 +368900,47 @@ │ │ │ │ str r4, [sp, #152] @ 0x98 │ │ │ │ mov r1, r4 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #0 │ │ │ │ ldr r3, [sp, #160] @ 0xa0 │ │ │ │ ldr r2, [sp, #152] @ 0x98 │ │ │ │ strd r4, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 348f34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 348ce0 │ │ │ │ ldr r1, [sp, #140] @ 0x8c │ │ │ │ b 348aac │ │ │ │ ldr r0, [pc, #64] @ 348f38 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 348ce0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, ip, r8, asr #22 │ │ │ │ rsbeq r2, ip, r8, lsr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, ip, r4, lsl r7 │ │ │ │ andeq r3, r0, ip, lsl pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, lr, ip, lsr lr │ │ │ │ - subeq r7, lr, r8, asr #28 │ │ │ │ + subeq r7, lr, ip, lsr #28 │ │ │ │ + subeq r7, lr, r8, lsr lr │ │ │ │ push {r4, lr} │ │ │ │ ldr r1, [sp, #16] │ │ │ │ ldr lr, [sp, #8] │ │ │ │ cmp r1, #4 │ │ │ │ ldr r4, [sp, #12] │ │ │ │ beq 348f84 │ │ │ │ orr r2, r2, r3 │ │ │ │ @@ -369090,31 +369090,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 349244 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 349118 │ │ │ │ ldr r0, [pc, #100] @ 349248 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 349118 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 34924c │ │ │ │ ldr r1, [pc, #72] @ 349250 │ │ │ │ ldr r0, [pc, #72] @ 349254 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #68] @ 349258 │ │ │ │ @@ -369127,19 +369127,19 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, ip, r8, asr #7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq r2, [ip], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r3, r0, ip, lsl pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, lr, r8, asr #22 │ │ │ │ - subeq r7, lr, r4, asr fp │ │ │ │ - strheq r2, [r0], #-44 @ 0xffffffd4 @ │ │ │ │ - subeq r7, lr, r0, lsl #18 │ │ │ │ - subeq r7, lr, r8, asr #22 │ │ │ │ + subeq r7, lr, r8, lsr fp │ │ │ │ + subeq r7, lr, r4, asr #22 │ │ │ │ + rsbeq r2, r0, ip, lsr #5 │ │ │ │ + strdeq r7, [lr], #-128 @ 0xffffff80 │ │ │ │ + subeq r7, lr, r8, lsr fp │ │ │ │ andeq r0, r0, sp, lsr #2 │ │ │ │ │ │ │ │ 0034925c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -369199,15 +369199,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r9, [pc, #208] @ 349424 │ │ │ │ add r9, pc, r9 │ │ │ │ b 3492cc │ │ │ │ mov r0, r1 │ │ │ │ - bl 7f92f4 │ │ │ │ + bl 7f92e4 │ │ │ │ mov r9, r0 │ │ │ │ b 3492c4 │ │ │ │ ldr r3, [pc, #184] @ 349428 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3492e0 │ │ │ │ @@ -369224,45 +369224,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 349434 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3492e0 │ │ │ │ ldr r0, [pc, #68] @ 349438 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3492e0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, ip, r0, lsl #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, ip, ip, ror #2 │ │ │ │ rsbeq pc, r8, r4, asr #8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, ip, ip, ror #1 │ │ │ │ - ldrsheq r3, [r9], #-224 @ 0xffffff20 │ │ │ │ + subseq r3, r9, r0, ror #29 │ │ │ │ andeq r1, r0, ip, lsl #29 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, lr, r0, lsr #19 │ │ │ │ - subeq r7, lr, r8, asr #19 │ │ │ │ + @ instruction: 0x004e7990 │ │ │ │ + strheq r7, [lr], #-152 @ 0xffffff68 │ │ │ │ │ │ │ │ 0034943c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ @@ -369315,15 +369315,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 34925c │ │ │ │ ldr r9, [pc, #208] @ 3495ec │ │ │ │ add r9, pc, r9 │ │ │ │ b 3494b4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f92f4 │ │ │ │ + bl 7f92e4 │ │ │ │ mov r9, r0 │ │ │ │ b 3494ac │ │ │ │ ldr r3, [pc, #184] @ 3495f0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3494c8 │ │ │ │ @@ -369340,45 +369340,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3495fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3494c8 │ │ │ │ ldr r0, [pc, #68] @ 349600 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3494c8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006c1f9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, ip, r4, ror pc │ │ │ │ rsbeq pc, r8, ip, asr r2 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, ip, r0, lsr #30 │ │ │ │ - subseq r3, r9, r8, lsr #26 │ │ │ │ + subseq r3, r9, r8, lsl sp │ │ │ │ muleq r0, r4, pc @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, lr, r4, asr #16 │ │ │ │ - subeq r7, lr, ip, ror #16 │ │ │ │ + subeq r7, lr, r4, lsr r8 │ │ │ │ + subeq r7, lr, ip, asr r8 │ │ │ │ │ │ │ │ 00349604 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -369451,15 +369451,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 34925c │ │ │ │ ldr r9, [pc, #208] @ 3497fc │ │ │ │ add r9, pc, r9 │ │ │ │ b 3496d0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f92f4 │ │ │ │ + bl 7f92e4 │ │ │ │ mov r9, r0 │ │ │ │ b 3496c8 │ │ │ │ ldr r3, [pc, #184] @ 349800 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3496e4 │ │ │ │ @@ -369476,45 +369476,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 34980c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3496e4 │ │ │ │ ldr r0, [pc, #68] @ 349810 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3496e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, ip, ip, lsl #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, ip, ip, asr sp │ │ │ │ rsbeq pc, r8, r0, asr #32 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, ip, r0, lsl sp │ │ │ │ - subseq r3, r9, r8, lsl fp │ │ │ │ + subseq r3, r9, r8, lsl #22 │ │ │ │ andeq r4, r0, r8, asr r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, lr, r0, lsr #13 │ │ │ │ - subeq r7, lr, r4, asr #13 │ │ │ │ + @ instruction: 0x004e7690 │ │ │ │ + strheq r7, [lr], #-100 @ 0xffffff9c │ │ │ │ │ │ │ │ 00349814 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369553,17 +369553,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3498cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3498d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r0, r8, lsl ip │ │ │ │ + rsbeq r1, r0, r8, lsl #24 │ │ │ │ + subeq r7, lr, ip, asr #4 │ │ │ │ subeq r7, lr, ip, asr r2 │ │ │ │ - subeq r7, lr, ip, ror #4 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 003498d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -369615,15 +369615,15 @@ │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 34925c │ │ │ │ ldr r9, [pc, #208] @ 349a7c │ │ │ │ add r9, pc, r9 │ │ │ │ b 349950 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f92f4 │ │ │ │ + bl 7f92e4 │ │ │ │ mov r9, r0 │ │ │ │ b 349948 │ │ │ │ ldr r3, [pc, #184] @ 349a80 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 349964 │ │ │ │ @@ -369640,45 +369640,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 349a8c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 349964 │ │ │ │ ldr r0, [pc, #68] @ 349a90 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 349964 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, ip, ip, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r1, [ip], #-172 @ 0xffffff54 @ │ │ │ │ rsbeq lr, r8, r0, asr #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x006c1a90 │ │ │ │ - @ instruction: 0x00593898 │ │ │ │ + subseq r3, r9, r8, lsl #17 │ │ │ │ andeq r1, r0, r4, lsl #24 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, lr, r8, lsl #9 │ │ │ │ - subeq r7, lr, ip, lsr #9 │ │ │ │ + subeq r7, lr, r8, ror r4 │ │ │ │ + @ instruction: 0x004e749c │ │ │ │ │ │ │ │ 00349a94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369717,17 +369717,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 349b4c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 349b50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00601998 │ │ │ │ + rsbeq r1, r0, r8, lsl #19 │ │ │ │ + subeq r6, lr, ip, asr #31 │ │ │ │ ldrdeq r6, [lr], #-252 @ 0xffffff04 │ │ │ │ - subeq r6, lr, ip, ror #31 │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00349b54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -369781,15 +369781,15 @@ │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 34925c │ │ │ │ ldr sl, [pc, #216] @ 349d0c │ │ │ │ add sl, pc, sl │ │ │ │ b 349bd8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7f92f4 │ │ │ │ + bl 7f92e4 │ │ │ │ mov sl, r0 │ │ │ │ b 349bd0 │ │ │ │ ldr r3, [pc, #192] @ 349d10 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 349bec │ │ │ │ @@ -369806,47 +369806,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r7, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 349d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 349bec │ │ │ │ ldr r0, [pc, #72] @ 349d20 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 349bec │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, ip, r8, lsl #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, ip, r8, asr r8 │ │ │ │ rsbeq lr, r8, r8, lsr fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, ip, r8, lsl #16 │ │ │ │ - subseq r3, r9, r0, lsl r6 │ │ │ │ + subseq r3, r9, r0, lsl #12 │ │ │ │ andeq r1, r0, ip, ror r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, lr, r4, ror #4 │ │ │ │ - subeq r7, lr, r8, lsl #5 │ │ │ │ + subeq r7, lr, r4, asr r2 │ │ │ │ + subeq r7, lr, r8, ror r2 │ │ │ │ │ │ │ │ 00349d24 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -369887,17 +369887,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 349de4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 349de8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r0, r0, lsl #14 │ │ │ │ + strdeq r1, [r0], #-96 @ 0xffffffa0 @ │ │ │ │ + subeq r6, lr, r4, lsr sp │ │ │ │ subeq r6, lr, r4, asr #26 │ │ │ │ - subeq r6, lr, r4, asr sp │ │ │ │ ldrdeq r0, [r0], -r6 │ │ │ │ │ │ │ │ 00349dec : │ │ │ │ ldr r3, [r0, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ bne 349e14 │ │ │ │ str r1, [r0, #792] @ 0x318 │ │ │ │ @@ -369916,17 +369916,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 349e50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 349e54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x00601694 │ │ │ │ - ldrdeq r6, [lr], #-200 @ 0xffffff38 │ │ │ │ - subeq r7, lr, r8, asr r1 │ │ │ │ + rsbeq r1, r0, r4, lsl #13 │ │ │ │ + subeq r6, lr, r8, asr #25 │ │ │ │ + subeq r7, lr, r8, asr #2 │ │ │ │ andeq r0, r0, r6, lsr r3 │ │ │ │ │ │ │ │ 00349e58 : │ │ │ │ ldr r3, [r0, #792] @ 0x318 │ │ │ │ cmp r3, #0 │ │ │ │ beq 349e84 │ │ │ │ mov r3, #0 │ │ │ │ @@ -369946,17 +369946,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 349ec0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #224 @ 0xe0 │ │ │ │ mov r2, #828 @ 0x33c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r1, r0, r4, lsr #12 │ │ │ │ - subeq r6, lr, ip, ror #24 │ │ │ │ - subeq r7, lr, ip, lsl #2 │ │ │ │ + rsbeq r1, r0, r4, lsl r6 │ │ │ │ + subeq r6, lr, ip, asr ip │ │ │ │ + strdeq r7, [lr], #-12 │ │ │ │ │ │ │ │ 00349ec4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ sub sp, sp, #84 @ 0x54 │ │ │ │ @@ -369977,26 +369977,26 @@ │ │ │ │ ldr r7, [sp, #128] @ 0x80 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ ldrb r3, [sp, #132] @ 0x84 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ - bl 58290c │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5828fc │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #1264] @ 34a42c │ │ │ │ ldr r2, [pc, #1264] @ 34a430 │ │ │ │ ldr r1, [pc, #1264] @ 34a434 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r8, [r4, #768] @ 0x300 │ │ │ │ cmp r8, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 34a2c8 │ │ │ │ mov ip, r8 │ │ │ │ add r6, r4, #752 @ 0x2f0 │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -370094,15 +370094,15 @@ │ │ │ │ add r0, ip, r0 │ │ │ │ bl 1e2e54 │ │ │ │ ldr r0, [r4, #768] @ 0x300 │ │ │ │ add fp, fp, #12 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, #56 @ 0x38 │ │ │ │ add r0, r0, fp │ │ │ │ - bl 7bb764 │ │ │ │ + bl 7bb754 │ │ │ │ cmp sl, #0 │ │ │ │ add r6, sl, #1 │ │ │ │ movge sl, #0 │ │ │ │ blt 34a148 │ │ │ │ cmp r5, sl │ │ │ │ beq 34a13c │ │ │ │ ldr r1, [r4, #768] @ 0x300 │ │ │ │ @@ -370191,15 +370191,15 @@ │ │ │ │ beq 34a3a0 │ │ │ │ add r6, r6, #1 │ │ │ │ cmp r6, #22 │ │ │ │ bne 34a250 │ │ │ │ ldr r0, [pc, #452] @ 34a444 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ ldr r8, [r4, #768] @ 0x300 │ │ │ │ mov r9, #200 @ 0xc8 │ │ │ │ cmp sl, #0 │ │ │ │ ble 34a3ac │ │ │ │ ldr r2, [r4, #764] @ 0x2fc │ │ │ │ mov r5, sl │ │ │ │ add r2, r2, sl, lsl #2 │ │ │ │ @@ -370250,24 +370250,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #56 @ 0x38 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #192] @ 34a454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r4, #768] @ 0x300 │ │ │ │ b 34a1e0 │ │ │ │ add r3, r9, r6, lsl #3 │ │ │ │ ldr r9, [r3, #340] @ 0x154 │ │ │ │ b 34a290 │ │ │ │ mov ip, r8 │ │ │ │ mov r5, sl │ │ │ │ @@ -370275,21 +370275,21 @@ │ │ │ │ b 34a0b0 │ │ │ │ ldr r0, [pc, #148] @ 34a458 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r4, #768] @ 0x300 │ │ │ │ b 34a1e0 │ │ │ │ ldr r0, [pc, #116] @ 34a45c │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #92] @ 34a460 │ │ │ │ ldr r1, [pc, #92] @ 34a464 │ │ │ │ ldr r0, [pc, #92] @ 34a468 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -370297,30 +370297,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #272 @ 0x110 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r1, ip, r4, lsl r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, ip, r8, ror #9 │ │ │ │ - rsbeq r1, r0, r4, lsl #11 │ │ │ │ - strheq lr, [fp], #-196 @ 0xffffff3c │ │ │ │ - subeq pc, fp, r0, lsl #4 │ │ │ │ + rsbeq r1, r0, r4, ror r5 │ │ │ │ + subeq lr, fp, r4, lsr #25 │ │ │ │ + strdeq pc, [fp], #-16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, ip, r0, lsl #4 │ │ │ │ strheq lr, [r8], #-72 @ 0xffffffb8 @ │ │ │ │ - subeq r6, lr, r4, ror sp │ │ │ │ + subeq r6, lr, r4, ror #26 │ │ │ │ andeq r1, r0, r0, lsl #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r6, [lr], #-192 @ 0xffffff40 │ │ │ │ - strheq r6, [lr], #-192 @ 0xffffff40 │ │ │ │ - subeq r6, lr, r8, lsr ip │ │ │ │ - strheq r1, [r0], #-12 @ │ │ │ │ - subeq r6, lr, r0, lsl #14 │ │ │ │ - subeq r6, lr, r0, asr #23 │ │ │ │ + subeq r6, lr, r0, lsr #25 │ │ │ │ + subeq r6, lr, r0, lsr #25 │ │ │ │ + subeq r6, lr, r8, lsr #24 │ │ │ │ + rsbeq r1, r0, ip, lsr #1 │ │ │ │ + strdeq r6, [lr], #-96 @ 0xffffffa0 │ │ │ │ + strheq r6, [lr], #-176 @ 0xffffff50 │ │ │ │ andeq r0, r0, r6, lsr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1164] @ 34a914 │ │ │ │ ldr sl, [pc, #1164] @ 34a918 │ │ │ │ @@ -370338,38 +370338,38 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r8, [pc, #1100] @ 34a928 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ ldr r2, [pc, #1088] @ 34a92c │ │ │ │ ldr r1, [pc, #1088] @ 34a930 │ │ │ │ add ip, sl, #300 @ 0x12c │ │ │ │ mov r3, #24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r7 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [pc, #1052] @ 34a934 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58d4ec │ │ │ │ + bl 58d4dc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r0, #0 │ │ │ │ beq 34a848 │ │ │ │ ldr r2, [pc, #1016] @ 34a938 │ │ │ │ mov r3, #4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -370553,30 +370553,30 @@ │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ bl 349ec4 │ │ │ │ b 34a6f8 │ │ │ │ ldr r0, [pc, #320] @ 34a968 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ bl 1e136c │ │ │ │ mov r0, r7 │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [r5] │ │ │ │ b 34a704 │ │ │ │ ldr r1, [pc, #284] @ 34a96c │ │ │ │ ldr r2, [pc, #284] @ 34a970 │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, r7} │ │ │ │ ldr r1, [pc, #276] @ 34a974 │ │ │ │ add r3, sl, #308 @ 0x134 │ │ │ │ mov r0, r9 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #260] @ 34a978 │ │ │ │ ldr r3, [pc, #164] @ 34a91c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370589,66 +370589,66 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #196] @ 34a97c │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ b 34a840 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [pc, #176] @ 34a980 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 1e1978 │ │ │ │ b 34a838 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #144] @ 34a984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r0, [pc, #128] @ 34a988 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ rsbeq r0, ip, r0, ror pc │ │ │ │ - rsbeq r1, r0, r8, lsr #32 │ │ │ │ + rsbeq r1, r0, r8, lsl r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r0, ip, ip, asr r9 │ │ │ │ - strheq pc, [ip], #-164 @ 0xffffff5c @ │ │ │ │ + subeq r0, ip, ip, asr #18 │ │ │ │ + subeq pc, ip, r4, lsr #21 │ │ │ │ rsbeq r0, ip, r4, lsr #30 │ │ │ │ - subeq lr, fp, r8, lsl #14 │ │ │ │ - subeq lr, fp, r4, asr ip │ │ │ │ - subseq r4, r4, ip, asr r6 │ │ │ │ - subseq r5, r4, r8, ror r8 │ │ │ │ + strdeq lr, [fp], #-104 @ 0xffffff98 │ │ │ │ + subeq lr, fp, r4, asr #24 │ │ │ │ + subseq r4, r4, ip, asr #12 │ │ │ │ + subseq r5, r4, r8, ror #16 │ │ │ │ andeq r4, r0, r0, lsl #1 │ │ │ │ andeq r2, r0, r8, asr #10 │ │ │ │ - subeq r6, lr, r8, lsl #22 │ │ │ │ + strdeq r6, [lr], #-168 @ 0xffffff58 │ │ │ │ strdeq sp, [r0], -pc @ │ │ │ │ andeq r4, r0, r2, asr #26 │ │ │ │ andeq r3, r0, ip, lsr #7 │ │ │ │ - subeq r6, lr, r8, asr #21 │ │ │ │ - subeq r6, lr, r4, lsr #21 │ │ │ │ + strheq r6, [lr], #-168 @ 0xffffff58 │ │ │ │ + @ instruction: 0x004e6a94 │ │ │ │ @ instruction: 0xffffd670 │ │ │ │ rsbeq r0, ip, r8, asr ip │ │ │ │ - @ instruction: 0x004e6994 │ │ │ │ - subeq r6, lr, r0, lsr r9 │ │ │ │ - subeq r6, lr, r0, asr r8 │ │ │ │ + subeq r6, lr, r4, lsl #19 │ │ │ │ + subeq r6, lr, r0, lsr #18 │ │ │ │ + subeq r6, lr, r0, asr #16 │ │ │ │ andeq r0, r0, r7, asr #8 │ │ │ │ - subeq r6, lr, ip, lsr #5 │ │ │ │ + @ instruction: 0x004e629c │ │ │ │ rsbeq r0, ip, r8, lsl #23 │ │ │ │ - subeq r6, lr, r0, ror #16 │ │ │ │ - subeq r6, lr, r0, ror #16 │ │ │ │ - subeq r6, lr, ip, asr #17 │ │ │ │ - subeq r6, lr, r0, asr #15 │ │ │ │ + subeq r6, lr, r0, asr r8 │ │ │ │ + subeq r6, lr, r0, asr r8 │ │ │ │ + strheq r6, [lr], #-140 @ 0xffffff74 │ │ │ │ + strheq r6, [lr], #-112 @ 0xffffff90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #780] @ 34acb0 │ │ │ │ ldr ip, [pc, #780] @ 34acb4 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -370675,43 +370675,43 @@ │ │ │ │ add r3, r8, #332 @ 0x14c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #17 │ │ │ │ addeq r5, sp, #28 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #684] @ 34accc │ │ │ │ ldr r1, [pc, #684] @ 34acd0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ ldr sl, [pc, #672] @ 34acd4 │ │ │ │ add sl, pc, sl │ │ │ │ mov r4, r0 │ │ │ │ add r0, r8, #344 @ 0x158 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r8, r8, #168 @ 0xa8 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, sl │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r5 │ │ │ │ bl 347ccc │ │ │ │ ldr r3, [r5] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34aacc │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #584] @ 34acd8 │ │ │ │ ldr r3, [pc, #544] @ 34acb4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370726,29 +370726,29 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr sl, [pc, #496] @ 34acdc │ │ │ │ ldr r2, [pc, #496] @ 34ace0 │ │ │ │ add fp, r4, #1016 @ 0x3f8 │ │ │ │ add sl, pc, sl │ │ │ │ add r2, pc, r2 │ │ │ │ mov r8, #2 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r2, [sp] │ │ │ │ add r2, sl, #560 @ 0x230 │ │ │ │ mov r3, r0 │ │ │ │ mov r0, fp │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r1, fp │ │ │ │ mov r0, r7 │ │ │ │ bl 2a7720 │ │ │ │ ldr r8, [r4, #1352] @ 0x548 │ │ │ │ cmp r8, #1 │ │ │ │ addls r9, sl, #512 @ 0x200 │ │ │ │ bls 34ab68 │ │ │ │ @@ -370773,102 +370773,102 @@ │ │ │ │ add sl, pc, sl │ │ │ │ mov r3, #15 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ str r8, [sp, #20] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #328] @ 34acf0 │ │ │ │ mov r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r9, #24] │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ add r9, r4, #1184 @ 0x4a0 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a7720 │ │ │ │ mov r3, #15 │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 34ac10 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 34a470 │ │ │ │ b 34aa7c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #15 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, fp │ │ │ │ mov r1, sl │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp, #20] │ │ │ │ mov r8, #8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #156] @ 34acf4 │ │ │ │ ldr r1, [pc, #156] @ 34acf8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r2, #608 @ 0x260 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r9, #816 @ 0x330 │ │ │ │ mov r9, #0 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r8, [sp, #20] │ │ │ │ mov r1, sl │ │ │ │ mov r2, fp │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #15 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r1, r0, #816 @ 0x330 │ │ │ │ mov r0, r7 │ │ │ │ bl 2a7720 │ │ │ │ b 34ac00 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, ip, r8, asr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, ip, r4, lsr sl │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - ldrdeq r0, [r0], #-168 @ 0xffffff58 @ │ │ │ │ - subeq r0, ip, r0, lsl r4 │ │ │ │ - subeq pc, ip, ip, rrx │ │ │ │ - strheq ip, [ip], #-184 @ 0xffffff48 │ │ │ │ - subeq ip, ip, ip, asr #23 │ │ │ │ - subeq pc, ip, r8, lsr #10 │ │ │ │ + rsbeq r0, r0, r8, asr #21 │ │ │ │ + subeq r0, ip, r0, lsl #8 │ │ │ │ + subeq pc, ip, ip, asr r0 @ │ │ │ │ + subeq ip, ip, r8, lsr #23 │ │ │ │ + strheq ip, [ip], #-188 @ 0xffffff44 │ │ │ │ + subeq pc, ip, r8, lsl r5 @ │ │ │ │ rsbeq r0, ip, ip, ror #18 │ │ │ │ rsbeq sp, r8, ip, lsl #24 │ │ │ │ - subeq r6, lr, r0, lsr #14 │ │ │ │ - rsbeq r0, r0, r0, asr r9 │ │ │ │ - subeq r0, ip, r8, lsl #5 │ │ │ │ - ldrdeq pc, [ip], #-56 @ 0xffffffc8 │ │ │ │ - subeq r6, lr, r8, ror r6 │ │ │ │ + subeq r6, lr, r0, lsl r7 │ │ │ │ + rsbeq r0, r0, r0, asr #18 │ │ │ │ + subeq r0, ip, r8, ror r2 │ │ │ │ + subeq pc, ip, r8, asr #7 │ │ │ │ + subeq r6, lr, r8, ror #12 │ │ │ │ rsbeq sp, r8, r4, lsr #21 │ │ │ │ - ldrdeq r6, [lr], #-80 @ 0xffffffb0 │ │ │ │ + subeq r6, lr, r0, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #496] @ 34af04 │ │ │ │ ldr ip, [pc, #496] @ 34af08 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -370895,32 +370895,32 @@ │ │ │ │ add r3, r5, #360 @ 0x168 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r8 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #16 │ │ │ │ addeq r4, sp, #28 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r9, [pc, #400] @ 34af20 │ │ │ │ add r5, r5, #168 @ 0xa8 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ str r5, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r4 │ │ │ │ bl 347ccc │ │ │ │ ldr r3, [r4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 34ae10 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #336] @ 34af24 │ │ │ │ ldr r3, [pc, #304] @ 34af08 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -370935,82 +370935,82 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #248] @ 34af28 │ │ │ │ mov sl, #2 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r2 │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r2, [pc, #232] @ 34af2c │ │ │ │ mov fp, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ strd sl, [sp, #8] │ │ │ │ add r2, r1, #656 @ 0x290 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r0 │ │ │ │ add r0, r6, #1016 @ 0x3f8 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, #15 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ cmp r3, #0 │ │ │ │ bne 34ae98 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ bl 34a470 │ │ │ │ b 34adc0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #15 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #15 │ │ │ │ str r5, [sp] │ │ │ │ mov r8, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #84] @ 34af30 │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r2, #608 @ 0x260 │ │ │ │ mov r3, r0 │ │ │ │ add r0, fp, #816 @ 0x330 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ b 34ae88 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, ip, r8, ror #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, ip, r4, asr #13 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - rsbeq r0, r0, r8, ror #14 │ │ │ │ - subeq r0, ip, r0, lsr #1 │ │ │ │ - subeq lr, ip, r4, lsl sp │ │ │ │ - subeq pc, ip, r8, asr #3 │ │ │ │ + rsbeq r0, r0, r8, asr r7 │ │ │ │ + @ instruction: 0x004c0090 │ │ │ │ + subeq lr, ip, r4, lsl #26 │ │ │ │ + strheq pc, [ip], #-24 @ 0xffffffe8 @ │ │ │ │ rsbeq r0, ip, r8, lsr #12 │ │ │ │ rsbeq sp, r8, ip, asr #17 │ │ │ │ - strdeq r6, [lr], #-52 @ 0xffffffcc │ │ │ │ - subeq r6, lr, r0, asr r3 │ │ │ │ + subeq r6, lr, r4, ror #7 │ │ │ │ + subeq r6, lr, r0, asr #6 │ │ │ │ │ │ │ │ 0034af34 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov ip, #1 │ │ │ │ @@ -371127,47 +371127,47 @@ │ │ │ │ ldr r0, [pc, #44] @ 34b12c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 34b130 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #372 @ 0x174 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - rsbeq r0, r0, ip, ror #7 │ │ │ │ - subeq r5, lr, r0, lsr sl │ │ │ │ - @ instruction: 0x004e5b90 │ │ │ │ + ldrdeq r0, [r0], #-60 @ 0xffffffc4 @ │ │ │ │ + subeq r5, lr, r0, lsr #20 │ │ │ │ + subeq r5, lr, r0, lsl #23 │ │ │ │ andeq r0, r0, pc, ror #7 │ │ │ │ - rsbeq r0, r0, r8, asr #7 │ │ │ │ - subeq r5, lr, ip, lsl #20 │ │ │ │ - subeq r6, lr, r8, lsr r1 │ │ │ │ + strheq r0, [r0], #-56 @ 0xffffffc8 @ │ │ │ │ + strdeq r5, [lr], #-156 @ 0xffffff64 │ │ │ │ + subeq r6, lr, r8, lsr #2 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r2, [pc, #252] @ 34b248 │ │ │ │ ldr r3, [pc, #252] @ 34b24c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #16 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58290c │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5828fc │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #216] @ 34b250 │ │ │ │ ldr r2, [pc, #216] @ 34b254 │ │ │ │ ldr r1, [pc, #216] @ 34b258 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #252 @ 0xfc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ add r6, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 43ab54 │ │ │ │ ldr r1, [pc, #164] @ 34b25c │ │ │ │ @@ -371206,20 +371206,20 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 34af88 │ │ │ │ bl 1e136c │ │ │ │ b 34b1d8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strheq r0, [ip], #-32 @ 0xffffffe0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - rsbeq r0, r0, r8, asr #6 │ │ │ │ - subeq sp, fp, r8, ror sl │ │ │ │ - subeq sp, fp, r4, asr #31 │ │ │ │ - subeq r6, lr, r8, lsr #1 │ │ │ │ + rsbeq r0, r0, r8, lsr r3 │ │ │ │ + subeq sp, fp, r8, ror #20 │ │ │ │ + strheq sp, [fp], #-244 @ 0xffffff0c │ │ │ │ + @ instruction: 0x004e6098 │ │ │ │ rsbeq r0, ip, ip, lsl r2 │ │ │ │ - subeq r6, lr, r0, asr #32 │ │ │ │ + subeq r6, lr, r0, lsr r0 │ │ │ │ │ │ │ │ 0034b268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr lr, [pc, #468] @ 34b454 │ │ │ │ @@ -371242,34 +371242,34 @@ │ │ │ │ ldr r3, [r3, ip] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, r2 │ │ │ │ cmpne r4, r3 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, r7 │ │ │ │ addeq r4, sp, #20 │ │ │ │ - bl 58d0d4 │ │ │ │ + bl 58d0c4 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 34b3e8 │ │ │ │ ldr r9, [pc, #376] @ 34b464 │ │ │ │ add r9, pc, r9 │ │ │ │ mov r1, r9 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 34b41c │ │ │ │ mov r0, r8 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #348] @ 34b468 │ │ │ │ ldr r2, [pc, #348] @ 34b46c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #20 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r1, r4 │ │ │ │ ldr r3, [r0, #52] @ 0x34 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r2, [r4] │ │ │ │ clz r1, r0 │ │ │ │ lsr r1, r1, #5 │ │ │ │ @@ -371277,15 +371277,15 @@ │ │ │ │ moveq r4, r1 │ │ │ │ orrne r4, r1, #1 │ │ │ │ cmp r4, #0 │ │ │ │ beq 34b3ac │ │ │ │ mov r4, #0 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #256] @ 34b470 │ │ │ │ ldr r3, [pc, #228] @ 34b458 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -371321,114 +371321,114 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ mov r2, #1040 @ 0x410 │ │ │ │ mov r0, r4 │ │ │ │ str r7, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 34b358 │ │ │ │ ldr r3, [pc, #92] @ 34b480 │ │ │ │ ldr ip, [pc, #92] @ 34b484 │ │ │ │ ldr r1, [pc, #92] @ 34b488 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 34b48c │ │ │ │ add r3, r3, #392 @ 0x188 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ stmib sp, {r7, r9} │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 34b358 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, ip, ip, ror r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, ip, r0, asr r1 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - subeq pc, fp, r8, lsr fp @ │ │ │ │ - strheq r0, [r0], #-24 @ 0xffffffe8 @ │ │ │ │ - strdeq pc, [fp], #-160 @ 0xffffff60 │ │ │ │ + subeq pc, fp, r8, lsr #22 │ │ │ │ + rsbeq r0, r0, r8, lsr #3 │ │ │ │ + subeq pc, fp, r0, ror #21 │ │ │ │ rsbeq r0, ip, ip, lsl #1 │ │ │ │ - rsbeq r0, r0, ip, asr #1 │ │ │ │ - subeq r5, lr, r8, lsl #29 │ │ │ │ - subeq r5, lr, r4, lsl r7 │ │ │ │ - @ instruction: 0x00600098 │ │ │ │ - subeq r5, lr, r0, ror lr │ │ │ │ - ldrdeq r5, [lr], #-100 @ 0xffffff9c │ │ │ │ + strheq r0, [r0], #-12 @ │ │ │ │ + subeq r5, lr, r8, ror lr │ │ │ │ + subeq r5, lr, r4, lsl #14 │ │ │ │ + rsbeq r0, r0, r8, lsl #1 │ │ │ │ + subeq r5, lr, r0, ror #28 │ │ │ │ + subeq r5, lr, r4, asr #13 │ │ │ │ andeq r0, r0, r4, lsl r4 │ │ │ │ │ │ │ │ 0034b490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ mov fp, r0 │ │ │ │ - bl 54e648 │ │ │ │ + bl 54e638 │ │ │ │ cmp r8, #0 │ │ │ │ cmpne r9, #0 │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ ldr r6, [pc, #352] @ 34b62c │ │ │ │ add r6, pc, r6 │ │ │ │ mov r7, r0 │ │ │ │ ldr r0, [pc, #344] @ 34b630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ cmp r4, #0 │ │ │ │ mov r5, r0 │ │ │ │ beq 34b5cc │ │ │ │ ldr sl, [pc, #324] @ 34b634 │ │ │ │ ldr r4, [pc, #324] @ 34b638 │ │ │ │ add sl, pc, sl │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ mov r1, sl │ │ │ │ mov r2, r5 │ │ │ │ - bl 58ca3c │ │ │ │ + bl 58ca2c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #300] @ 34b63c │ │ │ │ ldr r1, [pc, #300] @ 34b640 │ │ │ │ add r3, r4, #344 @ 0x158 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #272] @ 34b644 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r6, [pc, #268] @ 34b648 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 2a7bd8 │ │ │ │ ldr r1, [pc, #256] @ 34b64c │ │ │ │ add r0, r4, #360 @ 0x168 │ │ │ │ add r6, pc, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #16 │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ mov r2, fp │ │ │ │ mov r3, #0 │ │ │ │ add r0, r0, #1016 @ 0x3f8 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34b5e0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ @@ -371436,45 +371436,45 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #124] @ 34b650 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58029c │ │ │ │ + bl 58028c │ │ │ │ b 34b4e8 │ │ │ │ str r9, [r0, #808] @ 0x328 │ │ │ │ add ip, r0, #800 @ 0x320 │ │ │ │ add r1, r4, #816 @ 0x330 │ │ │ │ mov r0, r7 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ strd r6, [ip] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ rsbeq pc, fp, r4, lsr pc @ │ │ │ │ - subeq lr, ip, ip, lsr #11 │ │ │ │ - subeq lr, ip, r8, ror #20 │ │ │ │ - subseq pc, pc, r0, asr #31 │ │ │ │ - subeq ip, ip, r4, asr #1 │ │ │ │ - ldrdeq ip, [ip], #-8 │ │ │ │ + @ instruction: 0x004ce59c │ │ │ │ + subeq lr, ip, r8, asr sl │ │ │ │ + ldrheq pc, [pc], #-240 @ │ │ │ │ + strheq ip, [ip], #-4 │ │ │ │ + subeq ip, ip, r8, asr #1 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - strheq pc, [fp], #-136 @ 0xffffff78 @ │ │ │ │ - subeq lr, ip, r0, lsr r5 │ │ │ │ - subeq lr, ip, r0, lsr #9 │ │ │ │ + subeq pc, fp, r8, lsr #17 │ │ │ │ + subeq lr, ip, r0, lsr #10 │ │ │ │ + @ instruction: 0x004ce490 │ │ │ │ │ │ │ │ 0034b654 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -371488,41 +371488,41 @@ │ │ │ │ cmp r3, #0 │ │ │ │ cmpne r4, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ movne r4, #1 │ │ │ │ moveq r4, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r1, [pc, #344] @ 34b804 │ │ │ │ ldr sl, [pc, #344] @ 34b808 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ add r1, pc, r1 │ │ │ │ add sl, pc, sl │ │ │ │ mov r5, r0 │ │ │ │ - bl 580374 │ │ │ │ + bl 580364 │ │ │ │ cmp r4, #0 │ │ │ │ beq 34b79c │ │ │ │ ldr r9, [pc, #316] @ 34b80c │ │ │ │ ldr r4, [pc, #316] @ 34b810 │ │ │ │ add r9, pc, r9 │ │ │ │ - bl 58290c │ │ │ │ + bl 5828fc │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r5 │ │ │ │ - bl 58ca3c │ │ │ │ + bl 58ca2c │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r2, [pc, #292] @ 34b814 │ │ │ │ ldr r1, [pc, #292] @ 34b818 │ │ │ │ add r3, r4, #344 @ 0x158 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #19 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #264] @ 34b81c │ │ │ │ add r4, r4, #168 @ 0xa8 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ mov r6, r0 │ │ │ │ bl 2a7bd8 │ │ │ │ @@ -371538,15 +371538,15 @@ │ │ │ │ bl 2a7458 │ │ │ │ ldr r2, [pc, #200] @ 34b820 │ │ │ │ mov r3, #15 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r0, #796] @ 0x31c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ bne 34b7b4 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ @@ -371555,15 +371555,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #128] @ 34b824 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58029c │ │ │ │ + bl 58028c │ │ │ │ b 34b6c8 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ add ip, r0, #800 @ 0x320 │ │ │ │ str r3, [r0, #808] @ 0x328 │ │ │ │ mov r3, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov r7, #0 │ │ │ │ @@ -371576,24 +371576,24 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - ldrdeq lr, [ip], #-60 @ 0xffffffc4 │ │ │ │ - subeq r5, lr, r0, lsl ip │ │ │ │ + subeq lr, ip, ip, asr #7 │ │ │ │ + subeq r5, lr, r0, lsl #24 │ │ │ │ rsbeq pc, fp, r8, asr #26 │ │ │ │ - subeq lr, ip, r8, lsl #17 │ │ │ │ - subseq pc, pc, r0, ror #27 │ │ │ │ - subeq fp, ip, r4, ror #29 │ │ │ │ - strdeq fp, [ip], #-232 @ 0xffffff18 │ │ │ │ + subeq lr, ip, r8, ror r8 │ │ │ │ + ldrsbeq pc, [pc], #-208 @ │ │ │ │ + ldrdeq fp, [ip], #-228 @ 0xffffff1c │ │ │ │ + subeq fp, ip, r8, ror #29 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - subeq pc, fp, r8, lsr #13 │ │ │ │ - ldrdeq lr, [ip], #-32 @ 0xffffffe0 │ │ │ │ + @ instruction: 0x004bf698 │ │ │ │ + subeq lr, ip, r0, asr #5 │ │ │ │ │ │ │ │ 0034b828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov ip, #0 │ │ │ │ @@ -371621,35 +371621,35 @@ │ │ │ │ ldr r4, [pc, #88] @ 34b8e8 │ │ │ │ ldr r0, [pc, #88] @ 34b8ec │ │ │ │ add r4, pc, r4 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r1, r4 │ │ │ │ mov r2, #0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 58d4ec │ │ │ │ + bl 58d4dc │ │ │ │ ldr ip, [pc, #64] @ 34b8f0 │ │ │ │ ldr r2, [pc, #64] @ 34b8f4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #168 @ 0xa8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #15 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq lr, ip, r8, asr #13 │ │ │ │ - ldrsbeq r3, [r4], #-32 @ 0xffffffe0 │ │ │ │ - subseq pc, pc, r4, lsl ip @ │ │ │ │ - subeq pc, fp, ip, asr #10 │ │ │ │ + strheq lr, [ip], #-104 @ 0xffffff98 │ │ │ │ + subseq r3, r4, r0, asr #5 │ │ │ │ + subseq pc, pc, r4, lsl #24 │ │ │ │ + subeq pc, fp, ip, lsr r5 @ │ │ │ │ │ │ │ │ 0034b8f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r8, r2 │ │ │ │ @@ -371717,21 +371717,21 @@ │ │ │ │ mov r5, r0 │ │ │ │ bne 34b980 │ │ │ │ b 34b950 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #28] @ 34ba34 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ rsbeq pc, fp, r4, ror #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, fp, r0, asr sl @ │ │ │ │ - strheq r5, [lr], #-132 @ 0xffffff7c │ │ │ │ + subeq r5, lr, r4, lsr #17 │ │ │ │ ldr r0, [pc, #16] @ 34ba50 │ │ │ │ sub r0, r1, r0 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ teqeq r2, r8 @ │ │ │ │ @@ -371755,22 +371755,22 @@ │ │ │ │ mov r2, #43 @ 0x2b │ │ │ │ mov r1, #1 │ │ │ │ bl 1e0dc0 │ │ │ │ mov r0, #0 │ │ │ │ bl 1e33f4 │ │ │ │ @ instruction: 0x006bf990 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - ldrdeq r5, [lr], #-172 @ 0xffffff54 │ │ │ │ - subeq r5, lr, r8, lsl #22 │ │ │ │ + subeq r5, lr, ip, asr #21 │ │ │ │ + strdeq r5, [lr], #-168 @ 0xffffff58 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r1 │ │ │ │ - bl 5d517c │ │ │ │ + bl 5d516c │ │ │ │ mov r3, r0 │ │ │ │ strh r3, [r4] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -371908,15 +371908,15 @@ │ │ │ │ cmp r1, r7 │ │ │ │ asr r0, r0, #16 │ │ │ │ andne r2, r0, #255 @ 0xff │ │ │ │ bne 34bb98 │ │ │ │ lsl r0, r0, #16 │ │ │ │ ldrh r1, [r4, #8] │ │ │ │ lsr r0, r0, #16 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ cmp r8, #2 │ │ │ │ lsl r3, r1, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ beq 34bd9c │ │ │ │ and r1, r3, #255 @ 0xff │ │ │ │ cmp r8, #0 │ │ │ │ mov r2, r1 │ │ │ │ @@ -371995,15 +371995,15 @@ │ │ │ │ mov r4, r0 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #324 @ 0x144 │ │ │ │ add r2, pc, r2 │ │ │ │ strh r5, [r4, #8] │ │ │ │ strb r7, [r4, #7] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #100] @ 34becc │ │ │ │ mov ip, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #8] │ │ │ │ stm sp, {r1, ip} │ │ │ │ @@ -372020,21 +372020,21 @@ │ │ │ │ ldr r1, [pc, #40] @ 34bed4 │ │ │ │ ldr r0, [pc, #40] @ 34bed8 │ │ │ │ ldr r2, [pc, #40] @ 34bedc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq pc, pc, r0, ror #16 │ │ │ │ - subeq r6, sp, r0, ror #24 │ │ │ │ - subeq r5, lr, r8, ror r7 │ │ │ │ + subseq pc, pc, r0, asr r8 @ │ │ │ │ + subeq r6, sp, r0, asr ip │ │ │ │ + subeq r5, lr, r8, ror #14 │ │ │ │ ldrdeq ip, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - ldrsbeq pc, [pc], #-124 @ │ │ │ │ - subeq r5, lr, r4, lsl r7 │ │ │ │ - subeq r5, lr, r8, lsr #14 │ │ │ │ + subseq pc, pc, ip, asr #15 │ │ │ │ + subeq r5, lr, r4, lsl #14 │ │ │ │ + subeq r5, lr, r8, lsl r7 │ │ │ │ andeq r0, r0, r9, lsr r1 │ │ │ │ │ │ │ │ 0034bee0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -372045,26 +372045,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ mov r3, #332 @ 0x14c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #36] @ 34bf4c │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 48bc60 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e136c │ │ │ │ - subseq pc, pc, ip, lsl #15 │ │ │ │ - strheq r5, [lr], #-100 @ 0xffffff9c │ │ │ │ - subeq r6, sp, ip, ror fp │ │ │ │ + subseq pc, pc, ip, ror r7 @ │ │ │ │ + subeq r5, lr, r4, lsr #13 │ │ │ │ + subeq r6, sp, ip, ror #22 │ │ │ │ rsbeq ip, r8, r4, lsl fp │ │ │ │ │ │ │ │ 0034bf50 : │ │ │ │ add r0, r0, #12 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ @@ -372076,38 +372076,38 @@ │ │ │ │ ldr r1, [pc, #68] @ 34bfc0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r0, [r0, #381] @ 0x17d │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq pc, pc, r0, asr #14 │ │ │ │ - subeq r5, lr, r8, ror #13 │ │ │ │ - subeq r5, lr, r4, lsl #14 │ │ │ │ + subseq pc, pc, r0, lsr r7 @ │ │ │ │ + ldrdeq r5, [lr], #-104 @ 0xffffff98 │ │ │ │ + strdeq r5, [lr], #-100 @ 0xffffff9c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 34bff0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq ip, r8, r4, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #204] @ 34c0d8 │ │ │ │ sub sp, sp, #12 │ │ │ │ @@ -372116,33 +372116,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #188] @ 34c0dc │ │ │ │ ldr r1, [pc, #188] @ 34c0e0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #168] @ 34c0e4 │ │ │ │ ldr r1, [pc, #168] @ 34c0e8 │ │ │ │ add r4, r4, #28 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r5, [pc, #148] @ 34c0ec │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #132] @ 34c0f0 │ │ │ │ mov r2, #4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr ip, [pc, #112] @ 34c0f4 │ │ │ │ ldr r0, [pc, #112] @ 34c0f8 │ │ │ │ ldr ip, [r5, ip] │ │ │ │ ldr r1, [pc, #108] @ 34c0fc │ │ │ │ str ip, [r4, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #104] @ 34c100 │ │ │ │ ldr r0, [r5, r0] │ │ │ │ @@ -372158,19 +372158,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrheq pc, [pc], #-96 @ │ │ │ │ - strdeq ip, [fp], #-184 @ 0xffffff48 │ │ │ │ - @ instruction: 0x00538698 │ │ │ │ - subeq fp, ip, r0, lsr #30 │ │ │ │ - subeq fp, ip, r4, lsr pc │ │ │ │ + subseq pc, pc, r0, lsr #13 │ │ │ │ + subeq ip, fp, r8, ror #23 │ │ │ │ + subseq r8, r3, r8, lsl #13 │ │ │ │ + subeq fp, ip, r0, lsl pc │ │ │ │ + subeq fp, ip, r4, lsr #30 │ │ │ │ rsbeq pc, fp, r8, lsr #7 │ │ │ │ rsbeq sp, sl, r4, lsr #23 │ │ │ │ andeq r2, r0, r8, lsr #11 │ │ │ │ andeq r4, r0, r8, asr #11 │ │ │ │ andeq r3, r0, r4, asr r9 │ │ │ │ andeq r3, r0, r4, lsl #8 │ │ │ │ @ instruction: 0xfffffeac │ │ │ │ @@ -372184,25 +372184,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #32] @ 34c16c │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #192 @ 0xc0 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580a98 │ │ │ │ - @ instruction: 0x005ff598 │ │ │ │ - subeq ip, fp, r8, ror #21 │ │ │ │ - subseq r8, r3, ip, lsl #11 │ │ │ │ + b 580a88 │ │ │ │ + subseq pc, pc, r8, lsl #11 │ │ │ │ + ldrdeq ip, [fp], #-168 @ 0xffffff58 │ │ │ │ + subseq r8, r3, ip, ror r5 │ │ │ │ rsbeq sp, sl, r4, asr #21 │ │ │ │ │ │ │ │ 0034c170 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -372415,24 +372415,24 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 34c480 │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ mov r1, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 34c480 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ ldr r2, [pc, #116] @ 34c534 │ │ │ │ mov r3, #30 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34c480 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ ldrb r3, [r0, #360] @ 0x168 │ │ │ │ cmp r3, r9 │ │ │ │ bne 34c480 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ @@ -372445,17 +372445,17 @@ │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subseq pc, pc, ip, asr r2 @ │ │ │ │ - subeq r5, lr, ip, lsr #4 │ │ │ │ - subeq r5, lr, r8, lsr #3 │ │ │ │ + subseq pc, pc, ip, asr #4 │ │ │ │ + subeq r5, lr, ip, lsl r2 │ │ │ │ + @ instruction: 0x004e5198 │ │ │ │ │ │ │ │ 0034c538 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [pc, #128] @ 34c5d0 │ │ │ │ @@ -372473,30 +372473,30 @@ │ │ │ │ tst r3, #4 │ │ │ │ beq 34c560 │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ mov r1, r7 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, r4 │ │ │ │ beq 34c560 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 34c560 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq r5, lr, r4, asr #2 │ │ │ │ + subeq r5, lr, r4, lsr r1 │ │ │ │ │ │ │ │ 0034c5d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r6, [pc, #96] @ 34c64c │ │ │ │ @@ -372511,28 +372511,28 @@ │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ beq 34c630 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ mov r1, r6 │ │ │ │ cmp r3, #0 │ │ │ │ beq 34c630 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ addne r7, r7, #1 │ │ │ │ cmp r4, r5 │ │ │ │ bne 34c5fc │ │ │ │ mov r0, r7 │ │ │ │ mov r1, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subeq r5, lr, r8, lsr #1 │ │ │ │ + @ instruction: 0x004e5098 │ │ │ │ ldr r0, [pc, #4] @ 34c65c │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ @ instruction: 0x0068c490 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r2 │ │ │ │ lsr r1, r4, #20 │ │ │ │ @@ -372573,15 +372573,15 @@ │ │ │ │ ldr r1, [pc, #132] @ 34c78c │ │ │ │ sub sp, sp, #20 │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #104] @ 34c790 │ │ │ │ ldr r1, [pc, #104] @ 34c794 │ │ │ │ mvn r4, #0 │ │ │ │ mvn r5, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #52 @ 0x34 │ │ │ │ @@ -372590,28 +372590,28 @@ │ │ │ │ strd r4, [r0] │ │ │ │ mov r4, #268435456 @ 0x10000000 │ │ │ │ mov r5, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r0, r3, #1296 @ 0x510 │ │ │ │ mov r1, r3 │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsheq lr, [pc], #-244 @ │ │ │ │ - ldrdeq r4, [lr], #-240 @ 0xffffff10 │ │ │ │ - subeq r4, lr, ip, ror #31 │ │ │ │ + subseq lr, pc, r4, ror #31 │ │ │ │ + subeq r4, lr, r0, asr #31 │ │ │ │ + ldrdeq r4, [lr], #-252 @ 0xffffff04 │ │ │ │ strheq ip, [r8], #-48 @ 0xffffffd0 @ │ │ │ │ - subeq r4, lr, r4, ror #31 │ │ │ │ + ldrdeq r4, [lr], #-244 @ 0xffffff0c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r2 │ │ │ │ lsr r1, r4, #20 │ │ │ │ lsr r2, r2, #12 │ │ │ │ @@ -372649,17 +372649,17 @@ │ │ │ │ bxeq lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ add r5, r0, #1280 @ 0x500 │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ add r1, r4, #1296 @ 0x510 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ strd r2, [r5] │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -372680,15 +372680,15 @@ │ │ │ │ bcc 34c904 │ │ │ │ cmp r1, #268435456 @ 0x10000000 │ │ │ │ bhi 34c8e0 │ │ │ │ str r1, [r0, #1288] @ 0x508 │ │ │ │ str r3, [r0, #1292] @ 0x50c │ │ │ │ add r0, r0, #1296 @ 0x510 │ │ │ │ pop {r4, lr} │ │ │ │ - b 543a28 │ │ │ │ + b 543a1c │ │ │ │ ldr r3, [pc, #100] @ 34c928 │ │ │ │ ldr r1, [pc, #100] @ 34c92c │ │ │ │ ldr r0, [pc, #100] @ 34c930 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ @@ -372708,23 +372708,23 @@ │ │ │ │ ldr r0, [pc, #52] @ 34c948 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #96 @ 0x60 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq lr, pc, r4, lsr lr @ │ │ │ │ + subseq lr, pc, r4, lsr #28 │ │ │ │ + subeq r4, lr, r8, asr #28 │ │ │ │ subeq r4, lr, r8, asr lr │ │ │ │ + subseq lr, pc, r0, lsl #28 │ │ │ │ + subeq r4, lr, r4, lsr #28 │ │ │ │ subeq r4, lr, r8, ror #28 │ │ │ │ - subseq lr, pc, r0, lsl lr @ │ │ │ │ - subeq r4, lr, r4, lsr lr │ │ │ │ - subeq r4, lr, r8, ror lr │ │ │ │ - subseq lr, pc, ip, ror #27 │ │ │ │ - subeq r4, lr, r0, lsl lr │ │ │ │ - subeq r4, lr, r8, lsr lr │ │ │ │ + ldrsbeq lr, [pc], #-220 @ │ │ │ │ + subeq r4, lr, r0, lsl #28 │ │ │ │ + subeq r4, lr, r8, lsr #28 │ │ │ │ │ │ │ │ 0034c94c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -372732,61 +372732,61 @@ │ │ │ │ mov r5, r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ bl 34c878 │ │ │ │ str r5, [r4, #1284] @ 0x504 │ │ │ │ str r6, [r4, #1280] @ 0x500 │ │ │ │ add r5, r4, #1280 @ 0x500 │ │ │ │ add r4, r4, #1296 @ 0x510 │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ ldrd r2, [r5] │ │ │ │ str r4, [sp, #16] │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 54374c │ │ │ │ + b 543740 │ │ │ │ │ │ │ │ 0034c994 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r1 │ │ │ │ ldr r8, [sp, #40] @ 0x28 │ │ │ │ mov r7, r2 │ │ │ │ mov r9, r3 │ │ │ │ - bl 53c61c │ │ │ │ + bl 53c610 │ │ │ │ ldr r0, [r4, #1280] @ 0x500 │ │ │ │ ldr r1, [r4, #1284] @ 0x504 │ │ │ │ add r6, r4, #1280 @ 0x500 │ │ │ │ cmn r1, #1 │ │ │ │ cmneq r0, #1 │ │ │ │ beq 34c9f0 │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ add r1, r4, #1296 @ 0x510 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ mvn r2, #0 │ │ │ │ mvn r3, #0 │ │ │ │ strd r2, [r6] │ │ │ │ cmp r5, #0 │ │ │ │ bne 34ca04 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 5409c4 │ │ │ │ + b 5409b8 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ bl 34c878 │ │ │ │ add r4, r4, #1296 @ 0x510 │ │ │ │ stm r6, {r7, r9} │ │ │ │ - bl 54e630 │ │ │ │ + bl 54e620 │ │ │ │ ldrd r2, [r6] │ │ │ │ str r4, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 5409c4 │ │ │ │ + b 5409b8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr sl, [r1, #100] @ 0x64 │ │ │ │ add r3, r1, #1424 @ 0x590 │ │ │ │ ldr r1, [pc, #320] @ 34cb94 │ │ │ │ @@ -372870,17 +372870,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #147 @ 0x93 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq lr, fp, r0, lsr #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, fp, r8, ror #17 │ │ │ │ - subseq lr, pc, r8, lsr #23 │ │ │ │ - subeq r4, lr, r4, lsl #24 │ │ │ │ - subeq r4, lr, r0, lsl ip │ │ │ │ + @ instruction: 0x005feb98 │ │ │ │ + strdeq r4, [lr], #-180 @ 0xffffff4c │ │ │ │ + subeq r4, lr, r0, lsl #24 │ │ │ │ │ │ │ │ 0034cbac : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -373207,15 +373207,15 @@ │ │ │ │ ldr r1, [pc, #172] @ 34d15c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #203 @ 0xcb │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r0, #94 @ 0x5e │ │ │ │ b 34cfb8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #132] @ 34d160 │ │ │ │ ldr r1, [pc, #132] @ 34d164 │ │ │ │ ldr r0, [pc, #132] @ 34d168 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -373243,26 +373243,26 @@ │ │ │ │ mov r2, #213 @ 0xd5 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ strheq lr, [fp], #-80 @ 0xffffffb0 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbseq lr, r6, r8, asr #24 │ │ │ │ @ instruction: 0xfffffa7c │ │ │ │ rsbeq lr, fp, ip, lsr r4 │ │ │ │ - subseq lr, pc, r8, ror r6 @ │ │ │ │ - subeq r4, lr, r0, lsl #14 │ │ │ │ - ldrdeq r4, [lr], #-100 @ 0xffffff9c │ │ │ │ - subseq lr, pc, r8, asr #12 │ │ │ │ - subeq r4, lr, r4, lsr #13 │ │ │ │ + subseq lr, pc, r8, ror #12 │ │ │ │ + strdeq r4, [lr], #-96 @ 0xffffffa0 │ │ │ │ + subeq r4, lr, r4, asr #13 │ │ │ │ + subseq lr, pc, r8, lsr r6 @ │ │ │ │ + @ instruction: 0x004e4694 │ │ │ │ + subeq r4, lr, r4, ror #13 │ │ │ │ + subseq lr, pc, r4, lsl r6 @ │ │ │ │ + subeq r4, lr, r0, ror r6 │ │ │ │ strdeq r4, [lr], #-100 @ 0xffffff9c │ │ │ │ - subseq lr, pc, r4, lsr #12 │ │ │ │ - subeq r4, lr, r0, lsl #13 │ │ │ │ - subeq r4, lr, r4, lsl #14 │ │ │ │ - subseq lr, pc, r0, lsl #12 │ │ │ │ - subeq r4, lr, ip, asr r6 │ │ │ │ - ldrdeq r4, [lr], #-96 @ 0xffffffa0 │ │ │ │ + ldrsheq lr, [pc], #-80 @ │ │ │ │ + subeq r4, lr, ip, asr #12 │ │ │ │ + subeq r4, lr, r0, asr #13 │ │ │ │ │ │ │ │ 0034d184 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #232] @ 34d284 │ │ │ │ @@ -373540,23 +373540,23 @@ │ │ │ │ ldr r3, [pc, #128] @ 34d64c │ │ │ │ ldrh r0, [sp] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ moveq r1, #16 │ │ │ │ beq 34d540 │ │ │ │ - bl 7f9328 │ │ │ │ + bl 7f9318 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r6, [r4, #100] @ 0x64 │ │ │ │ ldrsbeq sl, [r9, #4] │ │ │ │ moveq r1, #16 │ │ │ │ beq 34d540 │ │ │ │ mov r0, #0 │ │ │ │ b 34d56c │ │ │ │ - bl 7f9328 │ │ │ │ + bl 7f9318 │ │ │ │ cmp r0, #0 │ │ │ │ bne 34d5f8 │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ ldrsb sl, [r9, #4] │ │ │ │ b 34d53c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #48] @ 34d654 │ │ │ │ @@ -373569,17 +373569,17 @@ │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq sp, fp, r0, asr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, fp, r0, lsl pc │ │ │ │ andeq r1, r0, r4, lsr r5 │ │ │ │ rsbeq sp, fp, r8, lsl #29 │ │ │ │ - subseq lr, pc, r0, lsl #2 │ │ │ │ - subeq r4, lr, r8, asr r1 │ │ │ │ - subeq r4, lr, r0, lsl #4 │ │ │ │ + ldrsheq lr, [pc], #-0 @ │ │ │ │ + subeq r4, lr, r8, asr #2 │ │ │ │ + strdeq r4, [lr], #-16 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ │ │ │ │ 0034d664 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -373686,20 +373686,20 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq sp, fp, r4, ror #26 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, fp, ip, asr #25 │ │ │ │ - subseq sp, pc, r0, asr pc @ │ │ │ │ - subeq r3, lr, ip, lsr #31 │ │ │ │ - strheq r3, [lr], #-248 @ 0xffffff08 │ │ │ │ - subseq sp, pc, ip, lsr #30 │ │ │ │ - subeq r3, lr, r4, lsl #31 │ │ │ │ - subeq r4, lr, ip, asr #32 │ │ │ │ + subseq sp, pc, r0, asr #30 │ │ │ │ + @ instruction: 0x004e3f9c │ │ │ │ + subeq r3, lr, r8, lsr #31 │ │ │ │ + subseq sp, pc, ip, lsl pc @ │ │ │ │ + subeq r3, lr, r4, ror pc │ │ │ │ + subeq r4, lr, ip, lsr r0 │ │ │ │ andeq r0, r0, sl, ror #2 │ │ │ │ │ │ │ │ 0034d83c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -373798,15 +373798,15 @@ │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r0, [sp, #20] │ │ │ │ add r3, r3, #72 @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #328 @ 0x148 │ │ │ │ str r5, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 34d944 │ │ │ │ and r3, r3, r8 │ │ │ │ mov r2, #4 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r3, [sp, #24] │ │ │ │ bl 1e1e40 │ │ │ │ @@ -373824,17 +373824,17 @@ │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 34d664 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006bdb90 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq sp, [fp], #-160 @ 0xffffff60 @ │ │ │ │ - subseq sp, pc, r0, ror sp @ │ │ │ │ - subeq r3, lr, r4, asr #29 │ │ │ │ - subeq r3, lr, r0, asr #27 │ │ │ │ + subseq sp, pc, r0, ror #26 │ │ │ │ + strheq r3, [lr], #-228 @ 0xffffff1c │ │ │ │ + strheq r3, [lr], #-208 @ 0xffffff30 │ │ │ │ strdeq sp, [fp], #-156 @ 0xffffff64 @ │ │ │ │ │ │ │ │ 0034da50 : │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -374035,15 +374035,15 @@ │ │ │ │ mov r2, r5 │ │ │ │ mov r1, #0 │ │ │ │ add r5, r5, #1 │ │ │ │ strd sl, [sp] │ │ │ │ str r6, [sp, #8] │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r0, r4 │ │ │ │ - bl 53601c │ │ │ │ + bl 536010 │ │ │ │ cmp r5, r8 │ │ │ │ bne 34dd3c │ │ │ │ b 34dbec │ │ │ │ bic r6, r9, #112 @ 0x70 │ │ │ │ orr r6, r6, r3, lsl #4 │ │ │ │ ldrb r3, [r4, #1428] @ 0x594 │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -374260,15 +374260,15 @@ │ │ │ │ ldr r1, [r0, #884] @ 0x374 │ │ │ │ add r3, r5, #8 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sp │ │ │ │ bl 1e1e40 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 7f9328 │ │ │ │ + bl 7f9318 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34e080 │ │ │ │ mov r0, #0 │ │ │ │ b 34e08c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strheq sp, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @@ -374327,17 +374327,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #217 @ 0xd9 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006bd298 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, fp, r4, ror #4 │ │ │ │ - @ instruction: 0x005fd59c │ │ │ │ - strheq r3, [lr], #-108 @ 0xffffff94 │ │ │ │ - subeq r3, lr, r8, asr #13 │ │ │ │ + subseq sp, pc, ip, lsl #11 │ │ │ │ + subeq r3, lr, ip, lsr #13 │ │ │ │ + strheq r3, [lr], #-104 @ 0xffffff98 │ │ │ │ ldr r1, [pc, #232] @ 34e300 │ │ │ │ ldr ip, [pc, #232] @ 34e304 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r1, ip] │ │ │ │ ldr r1, [ip] │ │ │ │ tst r1, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ @@ -374360,52 +374360,52 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r7, r7, #32 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #124] @ 34e314 │ │ │ │ ldr r1, [pc, #124] @ 34e318 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 35252c │ │ │ │ str r5, [sp, #8] │ │ │ │ ldr r3, [r6, #120] @ 0x78 │ │ │ │ str r4, [sp, #12] │ │ │ │ and r1, r3, #7 │ │ │ │ asr r3, r3, #3 │ │ │ │ str r1, [sp] │ │ │ │ and r3, r3, #31 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #64] @ 34e31c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ rsbeq sp, fp, r4, ror #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subseq sp, pc, r0, lsr #10 │ │ │ │ - subeq sl, fp, ip, lsr #19 │ │ │ │ - subseq r6, r3, r0, asr r4 │ │ │ │ - strheq r0, [ip], #-80 @ 0xffffffb0 │ │ │ │ - ldrdeq r9, [sp], #-180 @ 0xffffff4c │ │ │ │ - subeq r3, lr, r8, lsl r6 │ │ │ │ + subseq sp, pc, r0, lsl r5 @ │ │ │ │ + @ instruction: 0x004ba99c │ │ │ │ + subseq r6, r3, r0, asr #8 │ │ │ │ + subeq r0, ip, r0, lsr #11 │ │ │ │ + subeq r9, sp, r4, asr #23 │ │ │ │ + subeq r3, lr, r8, lsl #12 │ │ │ │ ldr r3, [r1, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ bne 34e344 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -374416,20 +374416,20 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r1, #880] @ 0x370 │ │ │ │ mov r4, r1 │ │ │ │ lsl r2, r6, #4 │ │ │ │ ldr r1, [r1, #884] @ 0x374 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d45d0 │ │ │ │ + bl 5d45c0 │ │ │ │ add r2, r6, #7 │ │ │ │ mov r0, r5 │ │ │ │ ldr r1, [r4, #888] @ 0x378 │ │ │ │ lsr r2, r2, #3 │ │ │ │ - bl 5d45d0 │ │ │ │ + bl 5d45c0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -374610,15 +374610,15 @@ │ │ │ │ ldr r1, [r0, #884] @ 0x374 │ │ │ │ add r3, r6, #8 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, sp │ │ │ │ bl 1e1e40 │ │ │ │ ldr r0, [sp] │ │ │ │ - bl 7f9328 │ │ │ │ + bl 7f9318 │ │ │ │ cmp r0, #0 │ │ │ │ beq 34e5d0 │ │ │ │ mov r5, #0 │ │ │ │ b 34e5d8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, fp, ip, ror #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @@ -374663,22 +374663,22 @@ │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ blt 34e6cc │ │ │ │ mov r7, #0 │ │ │ │ add r1, r4, #1248 @ 0x4e0 │ │ │ │ mov r0, r6 │ │ │ │ str r7, [r4, #880] @ 0x370 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ ldr r0, [r4, #888] @ 0x378 │ │ │ │ bl 1e136c │ │ │ │ add r1, r4, #1072 @ 0x430 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [r4, #888] @ 0x378 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ ldr r0, [r4, #884] @ 0x374 │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #1416] @ 0x588 │ │ │ │ str r7, [r4, #884] @ 0x374 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ str r7, [r4, #1416] @ 0x588 │ │ │ │ @@ -374718,21 +374718,21 @@ │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0, #880] @ 0x370 │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r0, #884] @ 0x374 │ │ │ │ lsl r2, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d45d0 │ │ │ │ + bl 5d45c0 │ │ │ │ add r2, r6, #7 │ │ │ │ ldr r1, [r4, #888] @ 0x378 │ │ │ │ mov r0, r5 │ │ │ │ lsr r2, r2, #3 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d45d0 │ │ │ │ + b 5d45c0 │ │ │ │ │ │ │ │ 0034e7fc : │ │ │ │ ldr r0, [r0, #872] @ 0x368 │ │ │ │ and r0, r0, #2 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0034e808 : │ │ │ │ @@ -374827,17 +374827,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ strheq ip, [fp], #-176 @ 0xffffff50 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, fp, r4, asr fp │ │ │ │ - subseq ip, pc, r8, lsr #28 │ │ │ │ - subeq r2, lr, r4, asr #30 │ │ │ │ - ldrdeq r2, [lr], #-248 @ 0xffffff08 │ │ │ │ + subseq ip, pc, r8, lsl lr @ │ │ │ │ + subeq r2, lr, r4, lsr pc │ │ │ │ + subeq r2, lr, r8, asr #31 │ │ │ │ andeq r0, r0, sl, lsl r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #504] @ 34eba0 │ │ │ │ @@ -374933,15 +374933,15 @@ │ │ │ │ ldr r3, [sp, #24] │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53601c │ │ │ │ + bl 536010 │ │ │ │ b 34e9f0 │ │ │ │ bic r1, r1, r2 │ │ │ │ ldr r2, [pc, #128] @ 34ebb8 │ │ │ │ strb r1, [r0, r3, asr #3] │ │ │ │ ldr r3, [pc, #100] @ 34eba4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -374971,17 +374971,17 @@ │ │ │ │ rsbeq ip, fp, r4, asr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, fp, r4, lsr #20 │ │ │ │ andeq r2, r0, ip, lsr #20 │ │ │ │ rsbeq ip, fp, r8, ror #19 │ │ │ │ rsbeq ip, fp, r4, asr #18 │ │ │ │ rsbeq ip, fp, r0, asr #17 │ │ │ │ - ldrsheq ip, [pc], #-184 @ │ │ │ │ - subeq r2, lr, r8, lsl sp │ │ │ │ - subeq r8, sp, r0, lsr #19 │ │ │ │ + subseq ip, pc, r8, ror #23 │ │ │ │ + subeq r2, lr, r8, lsl #26 │ │ │ │ + @ instruction: 0x004d8990 │ │ │ │ │ │ │ │ 0034ebc8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #880] @ 0x370 │ │ │ │ @@ -375010,17 +375010,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34ec58 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #80 @ 0x50 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq ip, pc, r8, asr #22 │ │ │ │ - subeq r2, lr, r8, ror #24 │ │ │ │ - strdeq r2, [lr], #-204 @ 0xffffff34 │ │ │ │ + subseq ip, pc, r8, lsr fp @ │ │ │ │ + subeq r2, lr, r8, asr ip │ │ │ │ + subeq r2, lr, ip, ror #25 │ │ │ │ │ │ │ │ 0034ec5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [r0, #872] @ 0x368 │ │ │ │ @@ -375129,24 +375129,24 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #16 │ │ │ │ str lr, [sp, #16] │ │ │ │ str lr, [sp, #20] │ │ │ │ str lr, [sp, #24] │ │ │ │ str lr, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 34eec0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ moveq r3, #1 │ │ │ │ strbeq r3, [r4, #1420] @ 0x58c │ │ │ │ beq 34ecb8 │ │ │ │ ldrb r0, [r4, #877] @ 0x36d │ │ │ │ ldr r1, [r4, #100] @ 0x64 │ │ │ │ @@ -375157,27 +375157,27 @@ │ │ │ │ add r1, r1, r0 │ │ │ │ b 34ed44 │ │ │ │ ldr r0, [pc, #60] @ 34eec4 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 34ee4c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, fp, ip, ror r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, fp, ip, ror #14 │ │ │ │ rsbeq ip, fp, ip, lsr r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00001fbc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, lr, r8, lsl fp │ │ │ │ - subeq r2, lr, r0, lsl fp │ │ │ │ + subeq r2, lr, r8, lsl #22 │ │ │ │ + subeq r2, lr, r0, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r1, [pc, #220] @ 34efbc │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #216] @ 34efc0 │ │ │ │ @@ -375234,17 +375234,17 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #228 @ 0xe4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq ip, fp, r8, lsl r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006bc49c │ │ │ │ - ldrsbeq ip, [pc], #-124 @ │ │ │ │ - strdeq r2, [lr], #-140 @ 0xffffff74 │ │ │ │ - subeq r2, lr, r8, lsl #18 │ │ │ │ + subseq ip, pc, ip, asr #15 │ │ │ │ + subeq r2, lr, ip, ror #17 │ │ │ │ + strdeq r2, [lr], #-136 @ 0xffffff78 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r7, r1, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -375343,21 +375343,21 @@ │ │ │ │ cmp r2, r9 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcc r1, #0 │ │ │ │ andcs r1, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ bne 34f380 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ - bl 53d278 │ │ │ │ + bl 53d26c │ │ │ │ add r3, r5, r8 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 34f380 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 53d278 │ │ │ │ + bl 53d26c │ │ │ │ add r3, r6, r9 │ │ │ │ cmp r0, r3 │ │ │ │ sbcs r1, r1, #0 │ │ │ │ bcc 34f380 │ │ │ │ orr sl, r8, r9 │ │ │ │ ands sl, sl, #7 │ │ │ │ bne 34f380 │ │ │ │ @@ -375430,37 +375430,37 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r3, [sp] │ │ │ │ str r5, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ mov r5, r2 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r0, [sp, #24] │ │ │ │ mov r2, r8 │ │ │ │ mov r3, sl │ │ │ │ str r7, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ ldr r3, [pc, #324] @ 34f434 │ │ │ │ add r2, r5, #48 @ 0x30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r5, r4, #1248 @ 0x4e0 │ │ │ │ str r6, [sp, #8] │ │ │ │ asr r6, r6, #31 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r2, r9 │ │ │ │ mov r3, sl │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r5, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ ldr r2, [pc, #260] @ 34f438 │ │ │ │ mov r3, sl │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r4, #904] @ 0x388 │ │ │ │ ldr r1, [pc, #248] @ 34f43c │ │ │ │ ldr r2, [pc, #216] @ 34f420 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -375484,63 +375484,63 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #176] @ 34f44c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r3, #21 │ │ │ │ b 34f33c │ │ │ │ ldr r3, [pc, #148] @ 34f450 │ │ │ │ ldr ip, [pc, #148] @ 34f454 │ │ │ │ ldr r1, [pc, #148] @ 34f458 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ ldr r2, [pc, #136] @ 34f45c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r3, #94 @ 0x5e │ │ │ │ b 34f33c │ │ │ │ ldr r3, [pc, #112] @ 34f460 │ │ │ │ ldr ip, [pc, #112] @ 34f464 │ │ │ │ ldr r1, [pc, #112] @ 34f468 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 34f46c │ │ │ │ ldr r0, [sp, #32] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 34f3ac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, fp, r0, lsl #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, fp, r8, asr r3 │ │ │ │ andeq r2, r0, ip, ror fp │ │ │ │ - strheq r2, [lr], #-120 @ 0xffffff88 │ │ │ │ + subeq r2, lr, r8, lsr #15 │ │ │ │ @ instruction: 0x00689894 │ │ │ │ - subeq r2, lr, ip, ror r7 │ │ │ │ + subeq r2, lr, ip, ror #14 │ │ │ │ @ instruction: 0xffffec30 │ │ │ │ strheq ip, [fp], #-8 @ │ │ │ │ - ldrsheq ip, [pc], #-52 @ │ │ │ │ - @ instruction: 0x004e2690 │ │ │ │ - subeq r2, lr, r8, lsl #10 │ │ │ │ + subseq ip, pc, r4, ror #7 │ │ │ │ + subeq r2, lr, r0, lsl #13 │ │ │ │ + strdeq r2, [lr], #-72 @ 0xffffffb8 │ │ │ │ andeq r0, r0, pc, asr r1 │ │ │ │ - ldrheq ip, [pc], #-60 @ │ │ │ │ - subeq r2, lr, r8, lsl #12 │ │ │ │ - ldrdeq r2, [lr], #-64 @ 0xffffffc0 │ │ │ │ + subseq ip, pc, ip, lsr #7 │ │ │ │ + strdeq r2, [lr], #-88 @ 0xffffffa8 │ │ │ │ + subeq r2, lr, r0, asr #9 │ │ │ │ andeq r0, r0, sp, asr #2 │ │ │ │ - subseq ip, pc, r8, lsl #7 │ │ │ │ - subeq r2, lr, r4, lsl #12 │ │ │ │ - subeq r2, lr, r0, lsr #9 │ │ │ │ + subseq ip, pc, r8, ror r3 @ │ │ │ │ + strdeq r2, [lr], #-84 @ 0xffffffac │ │ │ │ + @ instruction: 0x004e2490 │ │ │ │ andeq r0, r0, r2, asr r1 │ │ │ │ │ │ │ │ 0034f470 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -375577,15 +375577,15 @@ │ │ │ │ sub r4, r4, #33 @ 0x21 │ │ │ │ orr r1, r1, r3, lsr r4 │ │ │ │ lsr r3, r3, r0 │ │ │ │ add r4, r5, #912 @ 0x390 │ │ │ │ stm sp, {r1, r3} │ │ │ │ mov r0, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ mov r0, fp │ │ │ │ bl 1e136c │ │ │ │ mov r1, r6 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r9, [sp, #20] │ │ │ │ @@ -375605,15 +375605,15 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - strheq r2, [lr], #-88 @ 0xffffffa8 │ │ │ │ + subeq r2, lr, r8, lsr #11 │ │ │ │ │ │ │ │ 0034f588 : │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ mov r2, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ @@ -375639,20 +375639,20 @@ │ │ │ │ ldr r2, [r4, #880] @ 0x370 │ │ │ │ add r3, r3, #1 │ │ │ │ cmp r3, r2 │ │ │ │ blt 34f5c8 │ │ │ │ ldr r1, [r4, #884] @ 0x374 │ │ │ │ lsl r2, r6, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4e78 │ │ │ │ + bl 5d4e68 │ │ │ │ add r2, r6, #7 │ │ │ │ ldr r1, [r4, #888] @ 0x378 │ │ │ │ lsr r2, r2, #3 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4e78 │ │ │ │ + bl 5d4e68 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ beq 34f648 │ │ │ │ ldrb r2, [r4, #877] @ 0x36d │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ add r3, r3, r2 │ │ │ │ ldrb r3, [r3, #3] │ │ │ │ @@ -375779,17 +375779,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34f82c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34f830 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq fp, pc, r4, ror pc @ │ │ │ │ - @ instruction: 0x004e2090 │ │ │ │ - subeq r2, lr, r4, lsr #2 │ │ │ │ + subseq fp, pc, r4, ror #30 │ │ │ │ + subeq r2, lr, r0, lsl #1 │ │ │ │ + subeq r2, lr, r4, lsl r1 │ │ │ │ andeq r0, r0, r2, asr #4 │ │ │ │ │ │ │ │ 0034f834 : │ │ │ │ ldr r3, [r0, #880] @ 0x370 │ │ │ │ cmp r3, r1 │ │ │ │ bls 34f8ac │ │ │ │ ldr r2, [r0, #1416] @ 0x588 │ │ │ │ @@ -375828,17 +375828,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34f8e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 34f8ec │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #148 @ 0x94 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq fp, [pc], #-232 @ │ │ │ │ - ldrdeq r1, [lr], #-244 @ 0xffffff0c │ │ │ │ - subeq r2, lr, r8, rrx │ │ │ │ + subseq fp, pc, r8, lsr #29 │ │ │ │ + subeq r1, lr, r4, asr #31 │ │ │ │ + subeq r2, lr, r8, asr r0 │ │ │ │ andeq r0, r0, r9, asr #4 │ │ │ │ │ │ │ │ 0034f8f0 : │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #2 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -375994,17 +375994,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #168 @ 0xa8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq fp, fp, r0, asr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, fp, r0, ror #19 │ │ │ │ - subseq fp, pc, r4, asr #24 │ │ │ │ - subeq r1, lr, r0, ror #26 │ │ │ │ - subeq r1, lr, r8, lsr pc │ │ │ │ + subseq fp, pc, r4, lsr ip @ │ │ │ │ + subeq r1, lr, r0, asr sp │ │ │ │ + subeq r1, lr, r8, lsr #30 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ │ │ │ │ 0034fb70 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -376058,17 +376058,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 34fc60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r2, #668 @ 0x29c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq fp, pc, r0, asr #22 │ │ │ │ - subeq r1, lr, r0, ror #24 │ │ │ │ - subeq r1, lr, ip, asr lr │ │ │ │ + subseq fp, pc, r0, lsr fp @ │ │ │ │ + subeq r1, lr, r0, asr ip │ │ │ │ + subeq r1, lr, ip, asr #28 │ │ │ │ sub r0, r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ ldreq r3, [r0, #1128] @ 0x468 │ │ │ │ ldreq r3, [r3, #100] @ 0x64 │ │ │ │ @@ -376097,47 +376097,47 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #292] @ 34fe10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #276] @ 34fe14 │ │ │ │ ldr r1, [pc, #276] @ 34fe18 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ ldr r8, [pc, #264] @ 34fe1c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #12 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #240] @ 34fe20 │ │ │ │ ldr r1, [pc, #240] @ 34fe24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #21 │ │ │ │ mov r7, r0 │ │ │ │ add r0, r4, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #208] @ 34fe28 │ │ │ │ ldr r1, [pc, #208] @ 34fe2c │ │ │ │ add r4, r4, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str r4, [sp] │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #176] @ 34fe30 │ │ │ │ ldr r1, [pc, #176] @ 34fe34 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ ldr r3, [pc, #168] @ 34fe38 │ │ │ │ ldr r2, [pc, #168] @ 34fe3c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -376165,25 +376165,25 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - @ instruction: 0x005fbb90 │ │ │ │ - subeq r8, fp, r0, lsr pc │ │ │ │ - subeq r3, pc, r4, asr lr @ │ │ │ │ + subseq fp, pc, r0, lsl #23 │ │ │ │ + subeq r8, fp, r0, lsr #30 │ │ │ │ + subeq r3, pc, r4, asr #28 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subeq lr, fp, r8, asr #22 │ │ │ │ - subeq r8, sp, ip, ror #2 │ │ │ │ + subeq lr, fp, r8, lsr fp │ │ │ │ + subeq r8, sp, ip, asr r1 │ │ │ │ rsbeq fp, fp, ip, ror #13 │ │ │ │ - subeq r8, fp, r4, lsl #30 │ │ │ │ - subeq r8, fp, ip, lsl pc │ │ │ │ - subeq fp, fp, r8, lsr #1 │ │ │ │ - subeq fp, fp, r0, asr #1 │ │ │ │ + strdeq r8, [fp], #-228 @ 0xffffff1c │ │ │ │ + subeq r8, fp, ip, lsl #30 │ │ │ │ + @ instruction: 0x004bb098 │ │ │ │ + strheq fp, [fp], #-0 │ │ │ │ andeq r2, r0, ip, asr #10 │ │ │ │ @ instruction: 0xfffffecc │ │ │ │ muleq r0, ip, sp │ │ │ │ @ instruction: 0xfffffedc │ │ │ │ andeq r0, r0, r0, ror #13 │ │ │ │ andeq r0, r0, r4, lsl #19 │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ @@ -376197,15 +376197,15 @@ │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldrb r1, [r5] │ │ │ │ mov r0, r6 │ │ │ │ asr r1, r1, r4 │ │ │ │ add r4, r4, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 5d56c4 │ │ │ │ + bl 5d56b4 │ │ │ │ cmp r4, #4 │ │ │ │ bne 34fe70 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ @@ -376230,15 +376230,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ str r2, [sp, #16] │ │ │ │ mov r0, r6 │ │ │ │ - bl 5d5864 │ │ │ │ + bl 5d5854 │ │ │ │ cmp r0, #1 │ │ │ │ str r0, [r5], #4 │ │ │ │ bhi 34ff9c │ │ │ │ cmp r8, r5 │ │ │ │ bne 34ff04 │ │ │ │ ldrb r3, [r4] │ │ │ │ ldr r1, [sp, #4] │ │ │ │ @@ -376283,15 +376283,15 @@ │ │ │ │ b 34ff5c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, fp, r4, lsr r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, fp, ip, lsl #10 │ │ │ │ @ instruction: 0x006bb498 │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subeq r1, lr, ip, asr #22 │ │ │ │ + subeq r1, lr, ip, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ bl 35c920 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -376382,39 +376382,39 @@ │ │ │ │ mov r0, r6 │ │ │ │ bl 362780 │ │ │ │ b 35006c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq fp, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, fp, r0, ror r3 │ │ │ │ - @ instruction: 0x005fb790 │ │ │ │ - subeq r1, lr, r0, lsr sl │ │ │ │ - subeq r1, lr, ip, lsr sl │ │ │ │ + subseq fp, pc, r0, lsl #15 │ │ │ │ + subeq r1, lr, r0, lsr #20 │ │ │ │ + subeq r1, lr, ip, lsr #20 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #60] @ 3501c4 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #208 @ 0xd0 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #312 @ 0x138 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ ldrdeq r8, [r8], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 35025c │ │ │ │ ldr r2, [pc, #124] @ 350260 │ │ │ │ @@ -376423,45 +376423,45 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #100 @ 0x64 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #88] @ 350268 │ │ │ │ ldr r2, [pc, #88] @ 35026c │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [pc, #84] @ 350270 │ │ │ │ add r2, pc, r2 │ │ │ │ add ip, pc, ip │ │ │ │ str r1, [r0, #72] @ 0x48 │ │ │ │ ldr r1, [pc, #72] @ 350274 │ │ │ │ str r2, [r0, #76] @ 0x4c │ │ │ │ str ip, [r0, #88] @ 0x58 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #14 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r2, [pc, #52] @ 350278 │ │ │ │ ldr r1, [pc, #52] @ 35027c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 58e8fc │ │ │ │ - subseq fp, pc, r8, lsl #13 │ │ │ │ - subeq r8, fp, r0, lsr #20 │ │ │ │ - subseq r4, r3, r4, asr #9 │ │ │ │ + b 58e8ec │ │ │ │ + subseq fp, pc, r8, ror r6 @ │ │ │ │ + subeq r8, fp, r0, lsl sl │ │ │ │ + ldrheq r4, [r3], #-68 @ 0xffffffbc │ │ │ │ andeq r6, r0, r4, ror #20 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - subeq r7, sp, r4, asr ip │ │ │ │ + subeq r7, sp, r4, asr #24 │ │ │ │ rsbeq r9, sl, r0, lsl #22 │ │ │ │ - subeq r1, lr, r4, lsl #18 │ │ │ │ - subeq r1, lr, r0, ror #18 │ │ │ │ + strdeq r1, [lr], #-132 @ 0xffffff7c │ │ │ │ + subeq r1, lr, r0, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #144] @ 350328 │ │ │ │ ldr r3, [pc, #144] @ 35032c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -376477,32 +376477,32 @@ │ │ │ │ mov r3, #0 │ │ │ │ bl 1e1e40 │ │ │ │ ldrh r5, [sp, #2] │ │ │ │ ldr r0, [r4, #856] @ 0x358 │ │ │ │ lsr r1, r5, #1 │ │ │ │ and r1, r1, #1 │ │ │ │ and r5, r5, #1 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ ldr r0, [r4, #860] @ 0x35c │ │ │ │ mov r1, r5 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ ldr r2, [pc, #60] @ 350330 │ │ │ │ ldr r3, [pc, #52] @ 35032c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 350324 │ │ │ │ mov r1, r5 │ │ │ │ ldr r0, [r4, #864] @ 0x360 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 5439c8 │ │ │ │ + b 5439bc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, fp, r4, ror #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, fp, r8, lsl #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -376510,15 +376510,15 @@ │ │ │ │ ldr r3, [r1, #772] @ 0x304 │ │ │ │ tst r3, #4 │ │ │ │ moveq r3, #256 @ 0x100 │ │ │ │ movne r3, #4096 @ 0x1000 │ │ │ │ cmp r2, r3 │ │ │ │ bne 350380 │ │ │ │ ldr r1, [r1] │ │ │ │ - bl 5d45d0 │ │ │ │ + bl 5d45c0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -376527,46 +376527,46 @@ │ │ │ │ ldr r0, [pc, #28] @ 3503ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3503b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq fp, pc, r0, ror #9 │ │ │ │ - subeq r1, lr, r0, lsl #15 │ │ │ │ - subeq r1, lr, r8, asr #16 │ │ │ │ + ldrsbeq fp, [pc], #-64 @ │ │ │ │ + subeq r1, lr, r0, ror r7 │ │ │ │ + subeq r1, lr, r8, lsr r8 │ │ │ │ andeq r0, r0, sl, lsr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f8 │ │ │ │ + bl 5893e8 │ │ │ │ cmp r0, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #120] @ 35046c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588c00 │ │ │ │ + bl 588bf0 │ │ │ │ ldr r1, [pc, #108] @ 350470 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588c00 │ │ │ │ + bl 588bf0 │ │ │ │ ldr r1, [pc, #92] @ 350474 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588c00 │ │ │ │ + bl 588bf0 │ │ │ │ orr r5, r5, r6 │ │ │ │ orrs r0, r0, r5 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -376577,20 +376577,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 350480 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 350484 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #184 @ 0xb8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subeq r4, ip, ip, lsl r6 │ │ │ │ - subeq ip, ip, r0, asr #12 │ │ │ │ - subeq r1, lr, ip, lsl #16 │ │ │ │ - subseq fp, pc, r8, lsl r4 @ │ │ │ │ - strheq r1, [lr], #-104 @ 0xffffff98 │ │ │ │ - subeq r1, lr, ip, asr #15 │ │ │ │ + subeq r4, ip, ip, lsl #12 │ │ │ │ + subeq ip, ip, r0, lsr r6 │ │ │ │ + strdeq r1, [lr], #-124 @ 0xffffff84 │ │ │ │ + subseq fp, pc, r8, lsl #8 │ │ │ │ + subeq r1, lr, r8, lsr #13 │ │ │ │ + strheq r1, [lr], #-124 @ 0xffffff84 │ │ │ │ andeq r0, r0, r5, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #388] @ 350624 │ │ │ │ ldr r3, [pc, #388] @ 350628 │ │ │ │ @@ -376631,15 +376631,15 @@ │ │ │ │ bics r2, r2, r1 │ │ │ │ bne 35050c │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ beq 35054c │ │ │ │ mov r1, #33 @ 0x21 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7bb764 │ │ │ │ + bl 7bb754 │ │ │ │ b 35059c │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #2 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e1e40 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r7, r2 │ │ │ │ @@ -376690,47 +376690,47 @@ │ │ │ │ ldr r3, [pc, #36] @ 350640 │ │ │ │ add r3, pc, r3 │ │ │ │ b 3505b8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, fp, r8, asr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, r8, r8, asr r7 │ │ │ │ - ldrdeq r1, [lr], #-96 @ 0xffffffa0 │ │ │ │ - subseq r9, r4, r0, asr r1 │ │ │ │ - @ instruction: 0x004e1690 │ │ │ │ + subeq r1, lr, r0, asr #13 │ │ │ │ + subseq r9, r4, r0, asr #2 │ │ │ │ + subeq r1, lr, r0, lsl #13 │ │ │ │ rsbeq sl, fp, r0, lsr #28 │ │ │ │ - subseq lr, r3, r8, asr r5 │ │ │ │ + subseq lr, r3, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 3506a8 │ │ │ │ ldr r2, [pc, #76] @ 3506ac │ │ │ │ ldr r1, [pc, #76] @ 3506b0 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [pc, #68] @ 3506b4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #52] @ 3506b8 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r0, #64] @ 0x40 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq fp, pc, r8, lsl #4 │ │ │ │ - subeq r8, fp, ip, lsr #11 │ │ │ │ - ldrdeq r3, [pc], #-64 @ │ │ │ │ + ldrsheq fp, [pc], #-24 @ │ │ │ │ + @ instruction: 0x004b859c │ │ │ │ + subeq r3, pc, r0, asr #9 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ muleq r0, r4, ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #88] @ 35072c │ │ │ │ @@ -376739,31 +376739,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1152 @ 0x480 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 2a07ac │ │ │ │ ldr r1, [pc, #40] @ 350738 │ │ │ │ mov r0, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #1216 @ 0x4c0 │ │ │ │ add r1, r1, #12 │ │ │ │ mov r2, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 48bc60 │ │ │ │ - @ instruction: 0x005fb194 │ │ │ │ - subeq lr, fp, r4, ror #2 │ │ │ │ - subeq r7, sp, r8, lsl #15 │ │ │ │ + subseq fp, pc, r4, lsl #3 │ │ │ │ + subeq lr, fp, r4, asr r1 │ │ │ │ + subeq r7, sp, r8, ror r7 │ │ │ │ rsbeq r8, r8, r8, asr #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #140] @ 3507e0 │ │ │ │ ldr r2, [pc, #140] @ 3507e4 │ │ │ │ @@ -376771,15 +376771,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #16 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #108] @ 3507ec │ │ │ │ add r3, pc, r3 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1152 @ 0x480 │ │ │ │ str r3, [r4, #1160] @ 0x488 │ │ │ │ add r0, r0, #8 │ │ │ │ bl 2a0748 │ │ │ │ @@ -376798,17 +376798,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq fp, pc, r4, lsl r1 @ │ │ │ │ - subeq lr, fp, r0, ror #1 │ │ │ │ - subeq r7, sp, r4, lsl #14 │ │ │ │ + subseq fp, pc, r4, lsl #2 │ │ │ │ + ldrdeq lr, [fp], #-0 │ │ │ │ + strdeq r7, [sp], #-100 @ 0xffffff9c │ │ │ │ @ instruction: 0x00005db4 │ │ │ │ strheq r8, [r8], #-76 @ 0xffffffb4 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #252] @ 350908 │ │ │ │ @@ -376824,15 +376824,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3508fc │ │ │ │ ldr r2, [r0, #1140] @ 0x474 │ │ │ │ cmp r2, #0 │ │ │ │ beq 3508fc │ │ │ │ mov ip, #0 │ │ │ │ mov r1, ip │ │ │ │ @@ -376872,19 +376872,19 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov r4, #0 │ │ │ │ b 3508bc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subseq fp, pc, r0, rrx │ │ │ │ + subseq fp, pc, r0, asr r0 @ │ │ │ │ ldrdeq sl, [fp], #-188 @ 0xffffff44 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq lr, fp, r8, lsl r0 │ │ │ │ - subeq r7, sp, ip, lsr r6 │ │ │ │ + subeq lr, fp, r8 │ │ │ │ + subeq r7, sp, ip, lsr #12 │ │ │ │ rsbeq sl, fp, r8, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #684] @ 350be8 │ │ │ │ @@ -376921,49 +376921,49 @@ │ │ │ │ ldr r7, [pc, #588] @ 350c04 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr ip, [sp, #16] │ │ │ │ ldr r2, [pc, #552] @ 350c08 │ │ │ │ ldr r1, [pc, #552] @ 350c0c │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ beq 350ba4 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ str r8, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ ldr r6, [r0, #24] │ │ │ │ bne 350980 │ │ │ │ ldr r0, [r4, #1128] @ 0x468 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [r0, #24] │ │ │ │ b 350988 │ │ │ │ cmp r5, #0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ blt 350b80 │ │ │ │ ldr r3, [r4, #1152] @ 0x480 │ │ │ │ cmp r5, r3 │ │ │ │ @@ -377009,33 +377009,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #204] @ 350c20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35099c │ │ │ │ ldr r0, [pc, #192] @ 350c24 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35099c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #160] @ 350c28 │ │ │ │ ldr r1, [pc, #160] @ 350c2c │ │ │ │ ldr r0, [pc, #160] @ 350c30 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -377058,36 +377058,36 @@ │ │ │ │ ldr r2, [pc, #108] @ 350c48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #252 @ 0xfc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ strheq sl, [fp], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sl, pc, r4, lsl pc @ │ │ │ │ - subeq r8, fp, ip, lsr #5 │ │ │ │ + subseq sl, pc, r4, lsl #30 │ │ │ │ + @ instruction: 0x004b829c │ │ │ │ @ instruction: 0x006baa94 │ │ │ │ - subeq r1, lr, r0, ror #5 │ │ │ │ + ldrdeq r1, [lr], #-32 @ 0xffffffe0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r3, r3, r8, lsl #26 │ │ │ │ - subeq sp, fp, r0, ror #28 │ │ │ │ - subeq r7, sp, r4, lsl #9 │ │ │ │ + ldrsheq r3, [r3], #-200 @ 0xffffff38 │ │ │ │ + subeq sp, fp, r0, asr lr │ │ │ │ + subeq r7, sp, r4, ror r4 │ │ │ │ rsbeq sl, fp, ip, ror #18 │ │ │ │ andeq r2, r0, ip, lsr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, lr, r4, lsr r1 │ │ │ │ - subeq r1, lr, r4, asr r1 │ │ │ │ - subseq sl, pc, r0, ror #25 │ │ │ │ - subeq r0, lr, r4, lsl #31 │ │ │ │ - subeq r1, lr, r0, asr r1 │ │ │ │ - subeq r0, lr, r4, ror #30 │ │ │ │ - subeq r1, lr, r0, asr #1 │ │ │ │ - @ instruction: 0x005fac9c │ │ │ │ - subeq r0, lr, ip, lsr pc │ │ │ │ - subeq r1, lr, r8, lsl r1 │ │ │ │ + subeq r1, lr, r4, lsr #2 │ │ │ │ + subeq r1, lr, r4, asr #2 │ │ │ │ + ldrsbeq sl, [pc], #-192 @ │ │ │ │ + subeq r0, lr, r4, ror pc │ │ │ │ + subeq r1, lr, r0, asr #2 │ │ │ │ + subeq r0, lr, r4, asr pc │ │ │ │ + strheq r1, [lr], #-0 │ │ │ │ + subseq sl, pc, ip, lsl #25 │ │ │ │ + subeq r0, lr, ip, lsr #30 │ │ │ │ + subeq r1, lr, r8, lsl #2 │ │ │ │ andeq r0, r0, r1, ror r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ cmp r1, #3 │ │ │ │ @@ -377177,21 +377177,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #280 @ 0x118 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006ba790 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, fp, ip, asr #14 │ │ │ │ rsbeq sl, fp, r0, asr #13 │ │ │ │ - subseq sl, pc, ip, ror #21 │ │ │ │ - subeq r0, lr, ip, lsl #27 │ │ │ │ - subeq r0, lr, r4, lsr #31 │ │ │ │ + ldrsbeq sl, [pc], #-172 @ │ │ │ │ + subeq r0, lr, ip, ror sp │ │ │ │ + @ instruction: 0x004e0f94 │ │ │ │ andeq r0, r0, ip, lsl #14 │ │ │ │ - subseq sl, pc, r8, asr #21 │ │ │ │ - subeq r0, lr, r8, ror #26 │ │ │ │ - subeq r0, lr, r8, asr pc │ │ │ │ + ldrheq sl, [pc], #-168 @ │ │ │ │ + subeq r0, lr, r8, asr sp │ │ │ │ + subeq r0, lr, r8, asr #30 │ │ │ │ andeq r0, r0, fp, lsl #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #184] @ 350ebc │ │ │ │ ldr r2, [pc, #184] @ 350ec0 │ │ │ │ @@ -377199,24 +377199,24 @@ │ │ │ │ ldr r1, [pc, #180] @ 350ec4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #148] @ 350ec8 │ │ │ │ ldr r1, [pc, #148] @ 350ecc │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 3587d4 │ │ │ │ subs r4, r0, #0 │ │ │ │ moveq r0, r4 │ │ │ │ beq 350e6c │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ ands r3, r3, #4 │ │ │ │ bne 350e88 │ │ │ │ @@ -377237,19 +377237,19 @@ │ │ │ │ beq 350e6c │ │ │ │ mov r0, r4 │ │ │ │ bl 35fef8 │ │ │ │ sub r0, r0, #6 │ │ │ │ clz r0, r0 │ │ │ │ lsr r0, r0, #5 │ │ │ │ b 350e6c │ │ │ │ - subseq sl, pc, r8, ror #20 │ │ │ │ - subeq r7, fp, r0, lsl #28 │ │ │ │ - subseq r3, r3, r4, lsr #17 │ │ │ │ - subeq sp, fp, r0, lsl sl │ │ │ │ - subeq r7, sp, r4, lsr r0 │ │ │ │ + subseq sl, pc, r8, asr sl @ │ │ │ │ + strdeq r7, [fp], #-208 @ 0xffffff30 │ │ │ │ + @ instruction: 0x00533894 │ │ │ │ + subeq sp, fp, r0, lsl #20 │ │ │ │ + subeq r7, sp, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #296] @ 351010 │ │ │ │ mov r7, r1 │ │ │ │ ldr r1, [pc, #292] @ 351014 │ │ │ │ @@ -377266,52 +377266,52 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #252] @ 351020 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr sl, [sp, #48] @ 0x30 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #232] @ 351024 │ │ │ │ ldr r1, [pc, #232] @ 351028 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r6, [pc, #212] @ 35102c │ │ │ │ ldr r5, [pc, #212] @ 351030 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ add r6, pc, r6 │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ add r5, pc, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #308 @ 0x134 │ │ │ │ mov r9, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r9 │ │ │ │ blx r3 │ │ │ │ mov r3, sl │ │ │ │ add r2, sp, #11 │ │ │ │ mov r1, r8 │ │ │ │ mov ip, r0 │ │ │ │ mov r0, r7 │ │ │ │ strb ip, [sp, #11] │ │ │ │ - bl 7ab708 │ │ │ │ + bl 7ab6f8 │ │ │ │ ldr r2, [pc, #100] @ 351034 │ │ │ │ ldr r3, [pc, #68] @ 351018 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -377322,23 +377322,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subseq sl, pc, r0, lsl #19 │ │ │ │ + subseq sl, pc, r0, ror r9 @ │ │ │ │ strdeq sl, [fp], #-76 @ 0xffffffb4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq sp, fp, r4, asr #18 │ │ │ │ - subeq r3, ip, r4, asr #20 │ │ │ │ - ldrdeq r7, [fp], #-200 @ 0xffffff38 │ │ │ │ - subseq r3, r3, ip, ror r7 │ │ │ │ - subeq sp, fp, r8, ror #17 │ │ │ │ - subeq r6, sp, r8, lsl #30 │ │ │ │ + subeq sp, fp, r4, lsr r9 │ │ │ │ + subeq r3, ip, r4, lsr sl │ │ │ │ + subeq r7, fp, r8, asr #25 │ │ │ │ + subseq r3, r3, ip, ror #14 │ │ │ │ + ldrdeq sp, [fp], #-136 @ 0xffffff78 │ │ │ │ + strdeq r6, [sp], #-232 @ 0xffffff18 │ │ │ │ rsbeq sl, fp, ip, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #236] @ 35113c │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -377347,24 +377347,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 351140 │ │ │ │ ldr r1, [pc, #220] @ 351144 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #196] @ 351148 │ │ │ │ ldr r1, [pc, #196] @ 35114c │ │ │ │ add r5, r5, #212 @ 0xd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r4, #120] @ 0x78 │ │ │ │ mov r2, #0 │ │ │ │ add r3, r3, #26 │ │ │ │ ldr r6, [pc, #160] @ 351150 │ │ │ │ add r6, pc, r6 │ │ │ │ str r2, [r0, r3, lsl #2] │ │ │ │ ldr r0, [r4, #100] @ 0x64 │ │ │ │ @@ -377380,36 +377380,36 @@ │ │ │ │ ldr r3, [pc, #112] @ 351154 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #2 │ │ │ │ beq 351130 │ │ │ │ add r5, r4, #680 @ 0x2a8 │ │ │ │ mov r0, r5 │ │ │ │ - bl 543cd8 │ │ │ │ + bl 543ccc │ │ │ │ cmp r0, #0 │ │ │ │ bne 351114 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 544e24 │ │ │ │ + b 544e18 │ │ │ │ add r0, r4, #512 @ 0x200 │ │ │ │ mov r1, r5 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 544e24 │ │ │ │ + b 544e18 │ │ │ │ mov r0, r4 │ │ │ │ - bl 536020 │ │ │ │ + bl 536014 │ │ │ │ b 3510f0 │ │ │ │ - subseq sl, pc, ip, lsl r8 @ │ │ │ │ - strheq r7, [fp], #-180 @ 0xffffff4c │ │ │ │ - subseq r3, r3, r4, asr r6 │ │ │ │ - strheq sp, [fp], #-124 @ 0xffffff84 │ │ │ │ - subeq r6, sp, r8, ror #27 │ │ │ │ + subseq sl, pc, ip, lsl #16 │ │ │ │ + subeq r7, fp, r4, lsr #23 │ │ │ │ + subseq r3, r3, r4, asr #12 │ │ │ │ + subeq sp, fp, ip, lsr #15 │ │ │ │ + ldrdeq r6, [sp], #-216 @ 0xffffff28 │ │ │ │ rsbeq sl, fp, r0, asr r3 │ │ │ │ andeq r2, r0, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ and r4, r2, #4 │ │ │ │ @@ -377450,15 +377450,15 @@ │ │ │ │ ldrh r1, [sp, #8] │ │ │ │ sub r2, r2, r3 │ │ │ │ ldr r3, [sp, #4] │ │ │ │ add r5, r5, r6, lsl #2 │ │ │ │ ldr r0, [r3, #120] @ 0x78 │ │ │ │ add r5, r5, #36 @ 0x24 │ │ │ │ sub r0, r2, r0 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ cmp r4, #0 │ │ │ │ add r1, r9, r5 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, fp │ │ │ │ bne 351298 │ │ │ │ mov r2, #4 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -377541,15 +377541,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 35073c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ @@ -377578,35 +377578,35 @@ │ │ │ │ ldr r1, [pc, #100] @ 351460 │ │ │ │ add r6, r6, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r0, [r4, #1128] @ 0x468 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #2 │ │ │ │ beq 3513ac │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b 3513a4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subseq sl, pc, r4, lsr r5 @ │ │ │ │ + subseq sl, pc, r4, lsr #10 │ │ │ │ strheq sl, [fp], #-12 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq sp, [fp], #-64 @ 0xffffffc0 │ │ │ │ - subeq r6, sp, r4, lsl fp │ │ │ │ + subeq sp, fp, r0, ror #9 │ │ │ │ + subeq r6, sp, r4, lsl #22 │ │ │ │ rsbeq sl, fp, r8, asr #32 │ │ │ │ - subeq r7, fp, ip, lsl r8 │ │ │ │ - subseq r3, r3, r0, asr #5 │ │ │ │ + subeq r7, fp, ip, lsl #16 │ │ │ │ + ldrheq r3, [r3], #-32 @ 0xffffffe0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #552] @ 3516a8 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -377638,34 +377638,34 @@ │ │ │ │ ldr r1, [pc, #460] @ 3516b8 │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr sl, [pc, #432] @ 3516bc │ │ │ │ - bl 582360 │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #428] @ 3516c0 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ add sl, pc, sl │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, sl │ │ │ │ str r2, [sp, #16] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r9, r9, #308 @ 0x134 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, sl │ │ │ │ str r9, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ lsl ip, r0, #24 │ │ │ │ lsr ip, ip, #16 │ │ │ │ ldr r1, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ @@ -377676,15 +377676,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #12] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r6 │ │ │ │ stmib sp, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 551264 │ │ │ │ + bl 551254 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -377696,89 +377696,89 @@ │ │ │ │ ldr r1, [pc, #248] @ 3516cc │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, sl │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #216] @ 3516d0 │ │ │ │ ldr r1, [pc, #216] @ 3516d4 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #16] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r9, r9, #308 @ 0x134 │ │ │ │ mov fp, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r9, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ ldr ip, [sl, #120] @ 0x78 │ │ │ │ orr ip, ip, r0, lsl #8 │ │ │ │ lsl ip, ip, #16 │ │ │ │ lsr ip, ip, #16 │ │ │ │ b 351564 │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r6 │ │ │ │ mov r1, r7 │ │ │ │ - bl 536024 │ │ │ │ + bl 536018 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3514c0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #60] @ 3516d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ rsbeq r9, fp, r4, ror pc │ │ │ │ andeq r2, r0, ip, lsr #20 │ │ │ │ - subseq sl, pc, ip, lsl #7 │ │ │ │ - subeq r7, fp, ip, lsr #14 │ │ │ │ - ldrsbeq r3, [r3], #-16 │ │ │ │ - subeq r6, sp, ip, asr r9 │ │ │ │ - subeq sp, fp, ip, lsr #6 │ │ │ │ - subseq sl, pc, r4, lsr #5 │ │ │ │ - subeq r7, fp, r4, asr #12 │ │ │ │ - subseq r3, r3, r8, ror #1 │ │ │ │ - subeq sp, fp, r8, asr #4 │ │ │ │ - subeq r6, sp, ip, ror #16 │ │ │ │ - strheq r0, [lr], #-100 @ 0xffffff9c │ │ │ │ + subseq sl, pc, ip, ror r3 @ │ │ │ │ + subeq r7, fp, ip, lsl r7 │ │ │ │ + subseq r3, r3, r0, asr #3 │ │ │ │ + subeq r6, sp, ip, asr #18 │ │ │ │ + subeq sp, fp, ip, lsl r3 │ │ │ │ + @ instruction: 0x005fa294 │ │ │ │ + subeq r7, fp, r4, lsr r6 │ │ │ │ + ldrsbeq r3, [r3], #-8 │ │ │ │ + subeq sp, fp, r8, lsr r2 │ │ │ │ + subeq r6, sp, ip, asr r8 │ │ │ │ + subeq r0, lr, r4, lsr #13 │ │ │ │ │ │ │ │ 003516dc : │ │ │ │ cmp r1, #0 │ │ │ │ beq 351744 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ mov r4, r2 │ │ │ │ ldr r6, [r1, #16] │ │ │ │ - bl 58cba4 │ │ │ │ + bl 58cb94 │ │ │ │ ldr r3, [pc, #72] @ 35175c │ │ │ │ mov r1, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 34b268 │ │ │ │ @@ -377791,15 +377791,15 @@ │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ mov r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bx lr │ │ │ │ - @ instruction: 0x004dfd90 │ │ │ │ + subeq pc, sp, r0, lsl #27 │ │ │ │ │ │ │ │ 00351760 : │ │ │ │ ldr r3, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3517bc │ │ │ │ cmp r1, #6 │ │ │ │ beq 351790 │ │ │ │ @@ -377830,17 +377830,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3517f8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3517fc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - @ instruction: 0x005fa094 │ │ │ │ - subeq r0, lr, r4, lsr r3 │ │ │ │ - @ instruction: 0x004e0590 │ │ │ │ + subseq sl, pc, r4, lsl #1 │ │ │ │ + subeq r0, lr, r4, lsr #6 │ │ │ │ + subeq r0, lr, r0, lsl #11 │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ │ │ │ │ 00351800 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -377872,21 +377872,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3518a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3518ac │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq sl, pc, r8, lsl r0 @ │ │ │ │ - strheq r0, [lr], #-40 @ 0xffffffd8 │ │ │ │ - subeq r0, lr, r4, lsl #9 │ │ │ │ + subseq sl, pc, r8 │ │ │ │ + subeq r0, lr, r8, lsr #5 │ │ │ │ + subeq r0, lr, r4, ror r4 │ │ │ │ andeq r0, r0, sl, lsl #3 │ │ │ │ - ldrsheq r9, [pc], #-244 @ │ │ │ │ - @ instruction: 0x004e0294 │ │ │ │ - subeq r0, lr, r0, ror r4 │ │ │ │ + subseq r9, pc, r4, ror #31 │ │ │ │ + subeq r0, lr, r4, lsl #5 │ │ │ │ + subeq r0, lr, r0, ror #8 │ │ │ │ andeq r0, r0, fp, lsl #3 │ │ │ │ │ │ │ │ 003518b0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -377917,24 +377917,24 @@ │ │ │ │ ldr r1, [pc, #248] @ 351a18 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #216] @ 351a1c │ │ │ │ ldr r1, [pc, #216] @ 351a20 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ bne 3519d0 │ │ │ │ ldr r4, [pc, #180] @ 351a24 │ │ │ │ ldr r6, [pc, #180] @ 351a28 │ │ │ │ add r4, pc, r4 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -377943,24 +377943,24 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 3519ec │ │ │ │ ldr r1, [pc, #156] @ 351a2c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #132] @ 351a30 │ │ │ │ ldr r1, [pc, #132] @ 351a34 │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ beq 35197c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -377972,27 +377972,27 @@ │ │ │ │ ldr r0, [pc, #68] @ 351a40 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 351a44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #360 @ 0x168 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r9, pc, r8, asr pc @ │ │ │ │ - strdeq r7, [fp], #-36 @ 0xffffffdc │ │ │ │ - @ instruction: 0x00532d98 │ │ │ │ - strdeq ip, [fp], #-236 @ 0xffffff14 │ │ │ │ - subeq r6, sp, r0, lsr #10 │ │ │ │ - ldrsheq r9, [pc], #-236 @ │ │ │ │ - subeq r7, fp, r4, lsr #5 │ │ │ │ - subseq r2, r3, r0, lsr sp │ │ │ │ - @ instruction: 0x004bce94 │ │ │ │ - strheq r6, [sp], #-72 @ 0xffffffb8 │ │ │ │ - subseq r9, pc, r4, ror lr @ │ │ │ │ - subeq r0, lr, r4, lsl r1 │ │ │ │ - subeq r0, lr, r0, lsl #7 │ │ │ │ + subseq r9, pc, r8, asr #30 │ │ │ │ + subeq r7, fp, r4, ror #5 │ │ │ │ + subseq r2, r3, r8, lsl #27 │ │ │ │ + subeq ip, fp, ip, ror #29 │ │ │ │ + subeq r6, sp, r0, lsl r5 │ │ │ │ + subseq r9, pc, ip, ror #29 │ │ │ │ + @ instruction: 0x004b7294 │ │ │ │ + subseq r2, r3, r0, lsr #26 │ │ │ │ + subeq ip, fp, r4, lsl #29 │ │ │ │ + subeq r6, sp, r8, lsr #9 │ │ │ │ + subseq r9, pc, r4, ror #28 │ │ │ │ + subeq r0, lr, r4, lsl #2 │ │ │ │ + subeq r0, lr, r0, ror r3 │ │ │ │ andeq r0, r0, fp, ror #4 │ │ │ │ │ │ │ │ 00351a48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -378007,23 +378007,23 @@ │ │ │ │ add r3, r8, #380 @ 0x17c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r7, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add ip, r8, #396 @ 0x18c │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [r7, #1264] @ 0x4f0 │ │ │ │ cmp r1, r4 │ │ │ │ bne 351b00 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ beq 351ae0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -378041,19 +378041,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 351b28 │ │ │ │ ldr r0, [pc, #32] @ 351b2c │ │ │ │ ldr r2, [pc, #32] @ 351b30 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r8, #424 @ 0x1a8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r9, pc, r0, lsl #28 │ │ │ │ - subeq r0, lr, r0, lsr #6 │ │ │ │ - subeq r8, ip, r0, lsl r5 │ │ │ │ - subeq r0, lr, r8 │ │ │ │ - @ instruction: 0x004e029c │ │ │ │ + ldrsheq r9, [pc], #-208 @ │ │ │ │ + subeq r0, lr, r0, lsl r3 │ │ │ │ + subeq r8, ip, r0, lsl #10 │ │ │ │ + strdeq pc, [sp], #-248 @ 0xffffff08 │ │ │ │ + subeq r0, lr, ip, lsl #5 │ │ │ │ andeq r0, r0, r9, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr r3, [pc, #488] @ 351d34 │ │ │ │ ldr r2, [pc, #488] @ 351d38 │ │ │ │ @@ -378085,24 +378085,24 @@ │ │ │ │ add r9, r8, #220 @ 0xdc │ │ │ │ ldr r1, [pc, #396] @ 351d48 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, sl │ │ │ │ mov r0, r7 │ │ │ │ str r9, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #368] @ 351d4c │ │ │ │ ldr r1, [pc, #368] @ 351d50 │ │ │ │ add r6, r8, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r7, [r0, #1128] @ 0x468 │ │ │ │ cmp r7, #0 │ │ │ │ bne 351bb4 │ │ │ │ add r4, r4, r4, lsl #2 │ │ │ │ add r4, r4, fp │ │ │ │ add r0, r4, #1 │ │ │ │ @@ -378137,24 +378137,24 @@ │ │ │ │ ldr r2, [pc, #208] @ 351d58 │ │ │ │ ldr r1, [pc, #208] @ 351d5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #180] @ 351d60 │ │ │ │ ldr r1, [pc, #180] @ 351d64 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [r0, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne 351c40 │ │ │ │ ldr r2, [pc, #144] @ 351d68 │ │ │ │ ldr r3, [pc, #96] @ 351d3c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -378175,27 +378175,27 @@ │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, fp │ │ │ │ strb r5, [r0, fp] │ │ │ │ mov r8, r0 │ │ │ │ bl 1e1e40 │ │ │ │ b 351cd0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subeq r0, lr, r8, lsl #5 │ │ │ │ + subeq r0, lr, r8, ror r2 │ │ │ │ @ instruction: 0x006b989c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r9, pc, ip, asr #25 │ │ │ │ - subeq r7, fp, ip, rrx │ │ │ │ - subseq r2, r3, r4, lsl #22 │ │ │ │ - subeq ip, fp, r8, ror #24 │ │ │ │ - subeq r6, sp, ip, lsl #5 │ │ │ │ - subeq r0, lr, r4, lsr #3 │ │ │ │ - @ instruction: 0x004b6f90 │ │ │ │ - subseq r2, r3, r4, lsr sl │ │ │ │ - @ instruction: 0x004bcb98 │ │ │ │ - strheq r6, [sp], #-28 @ 0xffffffe4 │ │ │ │ + ldrheq r9, [pc], #-204 @ │ │ │ │ + subeq r7, fp, ip, asr r0 │ │ │ │ + ldrsheq r2, [r3], #-164 @ 0xffffff5c │ │ │ │ + subeq ip, fp, r8, asr ip │ │ │ │ + subeq r6, sp, ip, ror r2 │ │ │ │ + @ instruction: 0x004e0194 │ │ │ │ + subeq r6, fp, r0, lsl #31 │ │ │ │ + subseq r2, r3, r4, lsr #20 │ │ │ │ + subeq ip, fp, r8, lsl #23 │ │ │ │ + subeq r6, sp, ip, lsr #3 │ │ │ │ rsbeq r9, fp, r4, lsr #14 │ │ │ │ │ │ │ │ 00351d6c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -378210,15 +378210,15 @@ │ │ │ │ add r1, r5, #380 @ 0x17c │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #108] @ 351e18 │ │ │ │ ldr r1, [pc, #108] @ 351e1c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #1264] @ 0x4f0 │ │ │ │ cmp r3, r4 │ │ │ │ bne 351df8 │ │ │ │ ldrb r0, [r0, #1268] @ 0x4f4 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -378233,19 +378233,19 @@ │ │ │ │ ldr r1, [pc, #32] @ 351e20 │ │ │ │ ldr r0, [pc, #32] @ 351e24 │ │ │ │ ldr r2, [pc, #32] @ 351e28 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #444 @ 0x1bc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsbeq r9, [pc], #-164 @ │ │ │ │ - subeq pc, sp, r0, ror #31 │ │ │ │ - ldrdeq r8, [ip], #-16 │ │ │ │ - subeq pc, sp, r0, lsl sp @ │ │ │ │ - subeq pc, sp, r4, lsr #31 │ │ │ │ + subseq r9, pc, r4, asr #21 │ │ │ │ + ldrdeq pc, [sp], #-240 @ 0xffffff10 │ │ │ │ + subeq r8, ip, r0, asr #3 │ │ │ │ + subeq pc, sp, r0, lsl #26 │ │ │ │ + @ instruction: 0x004dff94 │ │ │ │ andeq r0, r0, sp, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r4, [pc, #504] @ 35203c │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -378257,24 +378257,24 @@ │ │ │ │ mov sl, r3 │ │ │ │ add r3, r4, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #452] @ 352048 │ │ │ │ ldr r1, [pc, #452] @ 35204c │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [r5, #120] @ 0x78 │ │ │ │ subs r4, r0, #0 │ │ │ │ beq 351f68 │ │ │ │ ldr fp, [pc, #416] @ 352050 │ │ │ │ ldr r6, [pc, #416] @ 352054 │ │ │ │ add fp, pc, fp │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -378293,29 +378293,29 @@ │ │ │ │ cmp r0, #0 │ │ │ │ beq 351fb0 │ │ │ │ ldr r1, [pc, #352] @ 352058 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #328] @ 35205c │ │ │ │ ldr r1, [pc, #328] @ 352060 │ │ │ │ add ip, fp, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #304] @ 352064 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ subs sl, r0, #0 │ │ │ │ bne 351ecc │ │ │ │ ldr r7, [r4, #1128] @ 0x468 │ │ │ │ ldr r1, [r7, #872] @ 0x368 │ │ │ │ tst r1, #4 │ │ │ │ bne 351f94 │ │ │ │ cmp r9, #0 │ │ │ │ @@ -378371,63 +378371,63 @@ │ │ │ │ ldr r0, [pc, #88] @ 352080 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #84] @ 352084 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #468 @ 0x1d4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r9, pc, r8, lsr #20 │ │ │ │ - subseq r2, r3, ip, asr r8 │ │ │ │ - strheq r6, [fp], #-216 @ 0xffffff28 │ │ │ │ - strheq ip, [fp], #-156 @ 0xffffff64 │ │ │ │ - subeq r5, sp, r0, ror #31 │ │ │ │ - ldrheq r9, [pc], #-156 @ │ │ │ │ - subeq r6, fp, r4, ror #26 │ │ │ │ - subseq r2, r3, r8, asr #15 │ │ │ │ - subeq ip, fp, r0, lsr r9 │ │ │ │ - subeq r5, sp, r4, asr pc │ │ │ │ - subeq pc, sp, ip, lsr #29 │ │ │ │ - ldrsheq r9, [pc], #-128 @ │ │ │ │ - @ instruction: 0x004dfb90 │ │ │ │ - subeq pc, sp, r0, lsl #29 │ │ │ │ + subseq r9, pc, r8, lsl sl @ │ │ │ │ + subseq r2, r3, ip, asr #16 │ │ │ │ + subeq r6, fp, r8, lsr #27 │ │ │ │ + subeq ip, fp, ip, lsr #19 │ │ │ │ + ldrdeq r5, [sp], #-240 @ 0xffffff10 │ │ │ │ + subseq r9, pc, ip, lsr #19 │ │ │ │ + subeq r6, fp, r4, asr sp │ │ │ │ + ldrheq r2, [r3], #-120 @ 0xffffff88 │ │ │ │ + subeq ip, fp, r0, lsr #18 │ │ │ │ + subeq r5, sp, r4, asr #30 │ │ │ │ + @ instruction: 0x004dfe9c │ │ │ │ + subseq r9, pc, r0, ror #17 │ │ │ │ + subeq pc, sp, r0, lsl #23 │ │ │ │ + subeq pc, sp, r0, ror lr @ │ │ │ │ andeq r0, r0, r8, asr #22 │ │ │ │ - subseq r9, pc, r8, asr #16 │ │ │ │ - subeq pc, sp, r8, ror #21 │ │ │ │ - strheq pc, [sp], #-212 @ 0xffffff2c @ │ │ │ │ + subseq r9, pc, r8, lsr r8 @ │ │ │ │ + ldrdeq pc, [sp], #-168 @ 0xffffff58 │ │ │ │ + subeq pc, sp, r4, lsr #27 │ │ │ │ andeq r0, r0, r7, asr #22 │ │ │ │ │ │ │ │ 00352088 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r1, [pc, #28] @ 3520bc │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ subs r0, r0, #0 │ │ │ │ movne r0, #1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subeq pc, sp, r0, asr #26 │ │ │ │ + subeq pc, sp, r0, lsr sp @ │ │ │ │ │ │ │ │ 003520c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #8 │ │ │ │ ldrb r6, [sp, #32] │ │ │ │ mov r5, r2 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ mov r3, r5 │ │ │ │ mov r4, r0 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ands ip, r6, #7 │ │ │ │ bne 35219c │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r1, [pc, #156] @ 3521a0 │ │ │ │ str r3, [r4, #1132] @ 0x46c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -378442,15 +378442,15 @@ │ │ │ │ ldr r2, [pc, #112] @ 3521a4 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #108] @ 3521a8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #88] @ 3521ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r0, #1264 @ 0x4f0 │ │ │ │ addne r2, r2, #8 │ │ │ │ str r3, [r0, #1272] @ 0x4f8 │ │ │ │ @@ -378464,17 +378464,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e417c │ │ │ │ - subseq r9, pc, r4, ror #14 │ │ │ │ - subeq pc, sp, r8, asr ip @ │ │ │ │ - subeq r7, ip, r0, asr #28 │ │ │ │ + subseq r9, pc, r4, asr r7 @ │ │ │ │ + subeq pc, sp, r8, asr #24 │ │ │ │ + subeq r7, ip, r0, lsr lr │ │ │ │ rsbseq r9, r6, r8, ror #18 │ │ │ │ rsbseq r9, r6, r8, asr #18 │ │ │ │ │ │ │ │ 003521b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -378485,23 +378485,23 @@ │ │ │ │ mov r8, r2 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ mov r2, r1 │ │ │ │ mov r1, r6 │ │ │ │ ldrb r9, [sp, #40] @ 0x28 │ │ │ │ mov r7, r3 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 57e9fc │ │ │ │ + bl 57e9ec │ │ │ │ ldr r2, [pc, #192] @ 3522b8 │ │ │ │ ldr r1, [pc, #192] @ 3522bc │ │ │ │ add r3, r5, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ands r2, r9, #7 │ │ │ │ bne 3522b0 │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ str r2, [r0, #1140] @ 0x474 │ │ │ │ ldr r1, [pc, #148] @ 3522c0 │ │ │ │ ldr r2, [pc, #148] @ 3522c4 │ │ │ │ @@ -378513,15 +378513,15 @@ │ │ │ │ str r7, [r0, #1136] @ 0x470 │ │ │ │ str r3, [r0, #68] @ 0x44 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #96] @ 3522c8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ addne r2, r0, #1264 @ 0x4f0 │ │ │ │ addne r2, r2, #8 │ │ │ │ str r3, [r0, #1272] @ 0x4f8 │ │ │ │ @@ -378535,19 +378535,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e417c │ │ │ │ - subseq r9, pc, r4, lsl #13 │ │ │ │ - subeq ip, fp, ip, asr #12 │ │ │ │ - subeq r5, sp, ip, ror #24 │ │ │ │ - subeq r7, ip, r8, lsr sp │ │ │ │ - subeq pc, sp, ip, asr fp @ │ │ │ │ + subseq r9, pc, r4, ror r6 @ │ │ │ │ + subeq ip, fp, ip, lsr r6 │ │ │ │ + subeq r5, sp, ip, asr ip │ │ │ │ + subeq r7, ip, r8, lsr #26 │ │ │ │ + subeq pc, sp, ip, asr #22 │ │ │ │ rsbseq r9, r6, r4, asr r8 │ │ │ │ rsbseq r9, r6, r4, lsr r8 │ │ │ │ │ │ │ │ 003522d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -378559,24 +378559,24 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #160] @ 35239c │ │ │ │ ldr r2, [pc, #160] @ 3523a0 │ │ │ │ ldr r3, [pc, #160] @ 3523a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #144] @ 3523a8 │ │ │ │ ldr r1, [pc, #144] @ 3523ac │ │ │ │ add r4, r4, #380 @ 0x17c │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [r0, #20] │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr ip, [pc, #116] @ 3523b0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #500 @ 0x1f4 │ │ │ │ ldr r2, [r0, #1272] @ 0x4f8 │ │ │ │ cmp r2, #0 │ │ │ │ ldrne r3, [r0, #1276] @ 0x4fc │ │ │ │ strne r3, [r2, #1276] @ 0x4fc │ │ │ │ @@ -378590,27 +378590,27 @@ │ │ │ │ ldr r2, [pc, #64] @ 3523b4 │ │ │ │ ldr r1, [pc, #64] @ 3523b8 │ │ │ │ ldr r3, [pc, #40] @ 3523a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 57ea9c │ │ │ │ - subseq r9, pc, r4, lsl #11 │ │ │ │ - subeq r1, pc, ip, lsr r8 @ │ │ │ │ - subeq r6, fp, r8, lsl r9 │ │ │ │ + b 57ea8c │ │ │ │ + subseq r9, pc, r4, ror r5 @ │ │ │ │ + subeq r1, pc, ip, lsr #16 │ │ │ │ + subeq r6, fp, r8, lsl #18 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ - subeq pc, sp, r0, ror sl @ │ │ │ │ - subeq r7, ip, r0, ror #24 │ │ │ │ - subseq r9, pc, r4, lsr r5 @ │ │ │ │ - subeq r6, fp, r0, lsr #17 │ │ │ │ - subeq r1, pc, r4, asr #15 │ │ │ │ + subeq pc, sp, r0, ror #20 │ │ │ │ + subeq r7, ip, r0, asr ip │ │ │ │ + subseq r9, pc, r4, lsr #10 │ │ │ │ + @ instruction: 0x004b6890 │ │ │ │ + strheq r1, [pc], #-116 @ │ │ │ │ │ │ │ │ 003523bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -378713,69 +378713,69 @@ │ │ │ │ 0035252c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #52] @ 352584 │ │ │ │ ldr r2, [pc, #52] @ 352588 │ │ │ │ ldr r1, [pc, #52] @ 35258c │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ - subseq r9, pc, r8, lsl r3 @ │ │ │ │ - subeq ip, fp, ip, ror #5 │ │ │ │ - subeq r5, sp, r0, lsl r9 │ │ │ │ + subseq r9, pc, r8, lsl #6 │ │ │ │ + ldrdeq ip, [fp], #-44 @ 0xffffffd4 │ │ │ │ + subeq r5, sp, r0, lsl #18 │ │ │ │ │ │ │ │ 00352590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r6, r0 │ │ │ │ mov r8, r1 │ │ │ │ mov r9, r2 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #188] @ 352678 │ │ │ │ ldr r2, [pc, #188] @ 35267c │ │ │ │ ldr r1, [pc, #188] @ 352680 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r7, [pc, #160] @ 352684 │ │ │ │ add r5, r6, #100 @ 0x64 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ add r6, r6, #1120 @ 0x460 │ │ │ │ add r6, r6, #4 │ │ │ │ str r0, [r9] │ │ │ │ str r0, [r8] │ │ │ │ ldr r4, [r5, #4]! │ │ │ │ mov r1, r7 │ │ │ │ subs r0, r4, #0 │ │ │ │ beq 352650 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 352650 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr r3, [r8] │ │ │ │ ldrb r2, [r2, #25] │ │ │ │ cmp r3, r2 │ │ │ │ movge r3, r2 │ │ │ │ @@ -378792,50 +378792,50 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ - subseq r9, pc, ip, lsr #5 │ │ │ │ - subeq ip, fp, r0, lsl #5 │ │ │ │ - subeq r5, sp, r4, lsr #17 │ │ │ │ - strdeq r7, [ip], #-204 @ 0xffffff34 │ │ │ │ + @ instruction: 0x005f929c │ │ │ │ + subeq ip, fp, r0, ror r2 │ │ │ │ + @ instruction: 0x004d5894 │ │ │ │ + subeq r7, ip, ip, ror #25 │ │ │ │ │ │ │ │ 00352688 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #72] @ 3526f4 │ │ │ │ ldr r2, [pc, #72] @ 3526f8 │ │ │ │ ldr r1, [pc, #72] @ 3526fc │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r9, [pc], #-28 @ │ │ │ │ - @ instruction: 0x004bc190 │ │ │ │ - strheq r5, [sp], #-116 @ 0xffffff8c │ │ │ │ + subseq r9, pc, ip, lsr #3 │ │ │ │ + subeq ip, fp, r0, lsl #3 │ │ │ │ + subeq r5, sp, r4, lsr #15 │ │ │ │ │ │ │ │ 00352700 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr ip, [r0, #100] @ 0x64 │ │ │ │ @@ -378845,15 +378845,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ bic r3, r3, #8 │ │ │ │ mov r0, r1 │ │ │ │ strb r3, [ip, #6] │ │ │ │ add r1, r2, #1280 @ 0x500 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 5d33a8 │ │ │ │ + bl 5d3398 │ │ │ │ ldrb r3, [r4, #869] @ 0x365 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ orrne r3, r3, #8 │ │ │ │ andeq r3, r3, #247 @ 0xf7 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -378874,15 +378874,15 @@ │ │ │ │ ldr ip, [pc, #76] @ 3527e0 │ │ │ │ mov r4, r0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r3, [r4, #1424] @ 0x590 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r1 │ │ │ │ add r1, ip, #1280 @ 0x500 │ │ │ │ - bl 5d13b8 │ │ │ │ + bl 5d13a8 │ │ │ │ ldrb r3, [r4, #869] @ 0x365 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ cmp r3, #0 │ │ │ │ ldrb r3, [r2, #6] │ │ │ │ orrne r3, r3, #8 │ │ │ │ andeq r3, r3, #247 @ 0xf7 │ │ │ │ strb r3, [r2, #6] │ │ │ │ @@ -378914,32 +378914,32 @@ │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [pc, #328] @ 352988 │ │ │ │ ldr r5, [pc, #328] @ 35298c │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ add r6, pc, r6 │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ add r5, pc, r5 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #308 @ 0x134 │ │ │ │ mov r7, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ lsl r0, r0, #24 │ │ │ │ lsr r0, r0, #16 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ @@ -378956,32 +378956,32 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ ldr r7, [pc, #184] @ 35299c │ │ │ │ mov r0, r5 │ │ │ │ ldr r6, [pc, #180] @ 3529a0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ add r7, pc, r7 │ │ │ │ add ip, r4, #212 @ 0xd4 │ │ │ │ add r6, pc, r6 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #308 @ 0x134 │ │ │ │ mov r8, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ orr r0, r3, r0, lsl #8 │ │ │ │ lsl r0, r0, #16 │ │ │ │ lsr r0, r0, #16 │ │ │ │ @@ -378990,28 +378990,28 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r0, [pc, #52] @ 3529a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ - subseq r9, pc, r4, asr r0 @ │ │ │ │ - strdeq r6, [fp], #-48 @ 0xffffffd0 │ │ │ │ - @ instruction: 0x00531e94 │ │ │ │ - subeq ip, fp, r0 │ │ │ │ - subeq r5, sp, r0, lsr #12 │ │ │ │ - subseq r8, pc, ip, lsr #31 │ │ │ │ - subeq r6, fp, ip, asr #6 │ │ │ │ - ldrsheq r1, [r3], #-208 @ 0xffffff30 │ │ │ │ - subeq fp, fp, r8, asr pc │ │ │ │ - subeq r5, sp, r8, ror r5 │ │ │ │ - subeq pc, sp, r0, ror #7 │ │ │ │ + subseq r9, pc, r4, asr #32 │ │ │ │ + subeq r6, fp, r0, ror #7 │ │ │ │ + subseq r1, r3, r4, lsl #29 │ │ │ │ + strdeq fp, [fp], #-240 @ 0xffffff10 │ │ │ │ + subeq r5, sp, r0, lsl r6 │ │ │ │ + @ instruction: 0x005f8f9c │ │ │ │ + subeq r6, fp, ip, lsr r3 │ │ │ │ + subseq r1, r3, r0, ror #27 │ │ │ │ + subeq fp, fp, r8, asr #30 │ │ │ │ + subeq r5, sp, r8, ror #10 │ │ │ │ + ldrdeq pc, [sp], #-48 @ 0xffffffd0 │ │ │ │ │ │ │ │ 003529a8 : │ │ │ │ ldr r0, [r0, #84] @ 0x54 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 003529b0 : │ │ │ │ ldr r3, [r0, #84] @ 0x54 │ │ │ │ @@ -379045,15 +379045,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r4, r1 │ │ │ │ - bl 53d278 │ │ │ │ + bl 53d26c │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r3, #0 │ │ │ │ bne 352cc8 │ │ │ │ cmp r4, #0 │ │ │ │ blt 352d10 │ │ │ │ cmp r4, #6 │ │ │ │ bgt 352cec │ │ │ │ @@ -379099,24 +379099,24 @@ │ │ │ │ ldr r1, [pc, #740] @ 352dd4 │ │ │ │ add r3, sl, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #708] @ 352dd8 │ │ │ │ ldr r1, [pc, #708] @ 352ddc │ │ │ │ add sl, sl, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r0, #1136] @ 0x470 │ │ │ │ rsbs r5, r5, #0 │ │ │ │ add r3, r4, #7 │ │ │ │ rsc r9, r9, #0 │ │ │ │ cmp r4, #6 │ │ │ │ str r2, [r6, r3, lsl #5] │ │ │ │ ldr r3, [r6, #1464] @ 0x5b8 │ │ │ │ @@ -379176,24 +379176,24 @@ │ │ │ │ ldr r1, [pc, #456] @ 352dec │ │ │ │ add r3, sl, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #424] @ 352df0 │ │ │ │ ldr r1, [pc, #424] @ 352df4 │ │ │ │ add sl, sl, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r0, #1132] @ 0x46c │ │ │ │ b 352b30 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #8 │ │ │ │ str r9, [sp, #12] │ │ │ │ bl 1e1e40 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ @@ -379277,52 +379277,52 @@ │ │ │ │ ldr r2, [pc, #172] @ 352e64 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #504 @ 0x1f8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r8, fp, ip, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r8, pc, r8, lsl #27 │ │ │ │ - subeq r6, fp, r8, lsr #2 │ │ │ │ - subseq r1, r3, ip, asr #23 │ │ │ │ - subeq fp, fp, r0, lsr sp │ │ │ │ - subeq r5, sp, r4, asr r3 │ │ │ │ + subseq r8, pc, r8, ror sp @ │ │ │ │ + subeq r6, fp, r8, lsl r1 │ │ │ │ + ldrheq r1, [r3], #-188 @ 0xffffff44 │ │ │ │ + subeq fp, fp, r0, lsr #26 │ │ │ │ + subeq r5, sp, r4, asr #6 │ │ │ │ rsbeq r8, fp, r8, lsr #16 │ │ │ │ - subseq r8, pc, r4, asr ip @ │ │ │ │ - strdeq r5, [fp], #-244 @ 0xffffff0c │ │ │ │ - @ instruction: 0x00531a98 │ │ │ │ - strdeq fp, [fp], #-188 @ 0xffffff44 │ │ │ │ - subeq r5, sp, r0, lsr #4 │ │ │ │ - @ instruction: 0x005f8b98 │ │ │ │ - subeq lr, sp, r8, lsr lr │ │ │ │ - subeq pc, sp, r4, lsr r1 @ │ │ │ │ + subseq r8, pc, r4, asr #24 │ │ │ │ + subeq r5, fp, r4, ror #31 │ │ │ │ + subseq r1, r3, r8, lsl #21 │ │ │ │ + subeq fp, fp, ip, ror #23 │ │ │ │ + subeq r5, sp, r0, lsl r2 │ │ │ │ + subseq r8, pc, r8, lsl #23 │ │ │ │ + subeq lr, sp, r8, lsr #28 │ │ │ │ + subeq pc, sp, r4, lsr #2 │ │ │ │ andeq r0, r0, r1, asr #11 │ │ │ │ - subseq r8, pc, r4, ror fp @ │ │ │ │ - subeq lr, sp, r4, lsl lr │ │ │ │ - subeq pc, sp, r4, lsr r1 @ │ │ │ │ + subseq r8, pc, r4, ror #22 │ │ │ │ + subeq lr, sp, r4, lsl #28 │ │ │ │ + subeq pc, sp, r4, lsr #2 │ │ │ │ andeq r0, r0, r3, asr #11 │ │ │ │ - subseq r8, pc, r0, asr fp @ │ │ │ │ - strdeq lr, [sp], #-208 @ 0xffffff30 │ │ │ │ - subeq pc, sp, r0, lsl #2 │ │ │ │ + subseq r8, pc, r0, asr #22 │ │ │ │ + subeq lr, sp, r0, ror #27 │ │ │ │ + strdeq pc, [sp], #-0 │ │ │ │ andeq r0, r0, r2, asr #11 │ │ │ │ - subseq r8, pc, ip, lsr #22 │ │ │ │ - subeq lr, sp, ip, asr #27 │ │ │ │ - subeq pc, sp, r8, lsr #32 │ │ │ │ + subseq r8, pc, ip, lsl fp @ │ │ │ │ + strheq lr, [sp], #-220 @ 0xffffff24 │ │ │ │ + subeq pc, sp, r8, lsl r0 @ │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ - subseq r8, pc, r8, lsl #22 │ │ │ │ - subeq lr, sp, r8, lsr #27 │ │ │ │ - subeq pc, sp, r4, lsr r1 @ │ │ │ │ + ldrsheq r8, [pc], #-168 @ │ │ │ │ + @ instruction: 0x004ded98 │ │ │ │ + subeq pc, sp, r4, lsr #2 │ │ │ │ andeq r0, r0, ip, asr #11 │ │ │ │ - subseq r8, pc, r4, ror #21 │ │ │ │ - subeq lr, sp, r4, lsl #27 │ │ │ │ - ldrdeq pc, [sp], #-8 │ │ │ │ + ldrsbeq r8, [pc], #-164 @ │ │ │ │ + subeq lr, sp, r4, ror sp │ │ │ │ + subeq pc, sp, r8, asr #1 │ │ │ │ andeq r0, r0, r9, asr #11 │ │ │ │ - subseq r8, pc, r0, asr #21 │ │ │ │ - subeq lr, sp, r0, ror #26 │ │ │ │ - subeq pc, sp, r0, lsr #1 │ │ │ │ + ldrheq r8, [pc], #-160 @ │ │ │ │ + subeq lr, sp, r0, asr sp │ │ │ │ + @ instruction: 0x004df090 │ │ │ │ andeq r0, r0, r4, asr #11 │ │ │ │ │ │ │ │ 00352e68 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -379336,63 +379336,63 @@ │ │ │ │ mov r5, r3 │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #324] @ 353004 │ │ │ │ ldr r1, [pc, #324] @ 353008 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r4, #868] @ 0x364 │ │ │ │ cmp r3, #0 │ │ │ │ bne 352f88 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 53d278 │ │ │ │ + bl 53d26c │ │ │ │ sub r0, r0, #131072 @ 0x20000 │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 352fdc │ │ │ │ str r8, [r4, #856] @ 0x358 │ │ │ │ ldr r0, [r6, #1132] @ 0x46c │ │ │ │ str r8, [sp] │ │ │ │ mov r8, #1 │ │ │ │ mov r2, #655360 @ 0xa0000 │ │ │ │ mov r3, #0 │ │ │ │ str r8, [sp, #4] │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53d278 │ │ │ │ + bl 53d26c │ │ │ │ sub r0, r0, #12 │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 352fc0 │ │ │ │ str r7, [r4, #860] @ 0x35c │ │ │ │ mov r2, #944 @ 0x3b0 │ │ │ │ ldr r0, [r6, #1136] @ 0x470 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53d278 │ │ │ │ + bl 53d26c │ │ │ │ sub r0, r0, #32 │ │ │ │ orrs r0, r0, r1 │ │ │ │ bne 352fa4 │ │ │ │ str r5, [r4, #864] @ 0x360 │ │ │ │ mov r2, #960 @ 0x3c0 │ │ │ │ ldr r0, [r6, #1136] @ 0x470 │ │ │ │ mov r3, #0 │ │ │ │ stm sp, {r5, r8} │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ mov r0, r4 │ │ │ │ strb r8, [r4, #868] @ 0x364 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ b 350280 │ │ │ │ ldr r1, [pc, #124] @ 35300c │ │ │ │ ldr r0, [pc, #124] @ 353010 │ │ │ │ @@ -379418,30 +379418,30 @@ │ │ │ │ ldr r1, [pc, #76] @ 353030 │ │ │ │ ldr r0, [pc, #76] @ 353034 │ │ │ │ ldr r2, [pc, #76] @ 353038 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r9, #524 @ 0x20c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r8, pc, ip, ror #19 │ │ │ │ - subseq r1, r3, r0, lsr #16 │ │ │ │ - subeq r5, fp, ip, ror sp │ │ │ │ - subeq fp, fp, r0, lsl #19 │ │ │ │ - subeq r4, sp, r4, lsr #31 │ │ │ │ - subeq lr, sp, r0, lsl #23 │ │ │ │ - subeq lr, sp, r8, lsl pc │ │ │ │ + ldrsbeq r8, [pc], #-156 @ │ │ │ │ + subseq r1, r3, r0, lsl r8 │ │ │ │ + subeq r5, fp, ip, ror #26 │ │ │ │ + subeq fp, fp, r0, ror r9 │ │ │ │ + @ instruction: 0x004d4f94 │ │ │ │ + subeq lr, sp, r0, ror fp │ │ │ │ + subeq lr, sp, r8, lsl #30 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - subeq lr, sp, r4, ror #22 │ │ │ │ - subeq lr, sp, ip, ror pc │ │ │ │ + subeq lr, sp, r4, asr fp │ │ │ │ + subeq lr, sp, ip, ror #30 │ │ │ │ andeq r0, r0, fp, lsl #12 │ │ │ │ - subeq lr, sp, r8, asr #22 │ │ │ │ - subeq lr, sp, r8, lsr #30 │ │ │ │ + subeq lr, sp, r8, lsr fp │ │ │ │ + subeq lr, sp, r8, lsl pc │ │ │ │ andeq r0, r0, r6, lsl #12 │ │ │ │ - subeq lr, sp, ip, lsr #22 │ │ │ │ - ldrdeq lr, [sp], #-232 @ 0xffffff18 │ │ │ │ + subeq lr, sp, ip, lsl fp │ │ │ │ + subeq lr, sp, r8, asr #29 │ │ │ │ andeq r0, r0, r1, lsl #12 │ │ │ │ │ │ │ │ 0035303c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -379452,52 +379452,52 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 353100 │ │ │ │ ldr r1, [pc, #152] @ 353104 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #128] @ 353108 │ │ │ │ ldr r1, [pc, #128] @ 35310c │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r5, #868] @ 0x364 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3530dc │ │ │ │ mov r4, r0 │ │ │ │ ldr r1, [r5, #856] @ 0x358 │ │ │ │ ldr r0, [r0, #1132] @ 0x46c │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ ldr r1, [r5, #860] @ 0x35c │ │ │ │ ldr r0, [r4, #1136] @ 0x470 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ ldr r1, [r5, #864] @ 0x360 │ │ │ │ ldr r0, [r4, #1136] @ 0x470 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r5, #868] @ 0x364 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq r8, pc, r8, lsl r8 @ │ │ │ │ - strheq r5, [fp], #-176 @ 0xffffff50 │ │ │ │ - subseq r1, r3, r0, asr r6 │ │ │ │ - strheq fp, [fp], #-120 @ 0xffffff88 │ │ │ │ - ldrdeq r4, [sp], #-220 @ 0xffffff24 │ │ │ │ + subseq r8, pc, r8, lsl #16 │ │ │ │ + subeq r5, fp, r0, lsr #23 │ │ │ │ + subseq r1, r3, r0, asr #12 │ │ │ │ + subeq fp, fp, r8, lsr #15 │ │ │ │ + subeq r4, sp, ip, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #360] @ 353290 │ │ │ │ ldr r7, [pc, #360] @ 353294 │ │ │ │ ldr r6, [pc, #360] @ 353298 │ │ │ │ @@ -379506,37 +379506,37 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, r4, #296 @ 0x128 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r4, r4, #544 @ 0x220 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r4, r5 │ │ │ │ add r7, r5, #224 @ 0xe0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r3, [r4, #208] @ 0xd0 │ │ │ │ ldr r2, [r4, #212] @ 0xd4 │ │ │ │ orrs r3, r3, r2 │ │ │ │ beq 3531ac │ │ │ │ ldrd r2, [r4, #200] @ 0xc8 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ beq 3531ac │ │ │ │ ldr r1, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ add r4, r4, #32 │ │ │ │ cmp r4, r7 │ │ │ │ bne 353180 │ │ │ │ mov r0, r5 │ │ │ │ bl 35303c │ │ │ │ ldrb r3, [r5, #1484] @ 0x5cc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -379586,17 +379586,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 1e37f0 │ │ │ │ bl 1e13b4 │ │ │ │ ldr r1, [r5, #1736] @ 0x6c8 │ │ │ │ str r0, [r4, #4] │ │ │ │ b 353264 │ │ │ │ - subseq r8, pc, r0, asr #14 │ │ │ │ - subeq r1, ip, r4, lsr r8 │ │ │ │ - subeq fp, fp, r4, lsr r7 │ │ │ │ + subseq r8, pc, r0, lsr r7 @ │ │ │ │ + subeq r1, ip, r4, lsr #16 │ │ │ │ + subeq fp, fp, r4, lsr #14 │ │ │ │ rsbseq r8, r6, r4, ror #16 │ │ │ │ @ instruction: 0xffffc9f0 │ │ │ │ │ │ │ │ 003532a4 : │ │ │ │ add r0, r0, r1, lsl #5 │ │ │ │ ldrd r0, [r0, #200] @ 0xc8 │ │ │ │ bx lr │ │ │ │ @@ -379621,26 +379621,26 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ ldr r4, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [sp, #52] @ 0x34 │ │ │ │ bl 1e1e40 │ │ │ │ ldrh sl, [sp, #10] │ │ │ │ - bl 58290c │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5828fc │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #416] @ 3534bc │ │ │ │ ldr r2, [pc, #416] @ 3534c0 │ │ │ │ ldr r1, [pc, #416] @ 3534c4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #568 @ 0x238 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #24 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ tst r7, #1 │ │ │ │ ldrb r5, [r0, #108] @ 0x6c │ │ │ │ lsr r5, r5, #4 │ │ │ │ and r5, r5, #1 │ │ │ │ beq 3533fc │ │ │ │ tst sl, #1 │ │ │ │ beq 3533b8 │ │ │ │ @@ -379729,17 +379729,17 @@ │ │ │ │ b 3533b8 │ │ │ │ tst r0, #1 │ │ │ │ bne 353420 │ │ │ │ b 3533b8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r8, fp, r0, lsr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r8, pc, ip, asr #10 │ │ │ │ - ldrdeq r5, [fp], #-132 @ 0xffffff7c │ │ │ │ - subeq r5, fp, r0, lsr #28 │ │ │ │ + subseq r8, pc, ip, lsr r5 @ │ │ │ │ + subeq r5, fp, r4, asr #17 │ │ │ │ + subeq r5, fp, r0, lsl lr │ │ │ │ rsbeq r8, fp, r4, lsr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr r3, [pc, #1304] @ 3539fc │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ @@ -379798,78 +379798,78 @@ │ │ │ │ ldr r1, [pc, #1120] @ 353a1c │ │ │ │ ldr r3, [sp, #68] @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, fp │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [pc, #1084] @ 353a20 │ │ │ │ ldr r1, [pc, #1084] @ 353a24 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r8, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r8 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1004] @ 353a28 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r2, r0 │ │ │ │ bne 3538bc │ │ │ │ ldr r1, [r4, #220] @ 0xdc │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ cmn r7, #1 │ │ │ │ cmneq r6, #1 │ │ │ │ strd r6, [r4, #200] @ 0xc8 │ │ │ │ beq 353554 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ ldr r7, [pc, #940] @ 353a2c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r8, [pc, #936] @ 353a30 │ │ │ │ mov r0, fp │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ add r7, pc, r7 │ │ │ │ add ip, sl, #212 @ 0xd4 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r6, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add ip, sl, #308 @ 0x134 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r1, r8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r6 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #836] @ 353a28 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -379878,15 +379878,15 @@ │ │ │ │ bne 3537f4 │ │ │ │ ldr r1, [r4, #220] @ 0xdc │ │ │ │ str r1, [sp] │ │ │ │ mov r1, #1 │ │ │ │ str r1, [sp, #4] │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r0, [r4, #224] @ 0xe0 │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ cmp r5, #7 │ │ │ │ add r4, r4, #32 │ │ │ │ bne 353564 │ │ │ │ ldrb r3, [fp, #868] @ 0x364 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3537c0 │ │ │ │ ldr r2, [pc, #768] @ 353a34 │ │ │ │ @@ -379966,15 +379966,15 @@ │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ strd r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str r7, [sp, #12] │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r6, [sp, #4] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -379982,15 +379982,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ str r5, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #408] @ 353a48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrd r2, [r4, #200] @ 0xc8 │ │ │ │ b 3536f8 │ │ │ │ ldr r3, [pc, #392] @ 353a4c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35364c │ │ │ │ @@ -380019,15 +380019,15 @@ │ │ │ │ str r2, [sp, #84] @ 0x54 │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #88] @ 0x58 │ │ │ │ str r1, [sp, #92] @ 0x5c │ │ │ │ str r1, [sp, #96] @ 0x60 │ │ │ │ str r1, [sp, #100] @ 0x64 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #72] @ 0x48 │ │ │ │ str r8, [sp] │ │ │ │ strd r2, [sp, #32] │ │ │ │ ldrd r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #16] │ │ │ │ strd r2, [sp, #24] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ @@ -380037,66 +380037,66 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ ldr r2, [sp, #88] @ 0x58 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 353a50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35364c │ │ │ │ ldrd r0, [sp, #72] @ 0x48 │ │ │ │ str r3, [sp] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ strd r0, [sp, #8] │ │ │ │ ldr r0, [pc, #160] @ 353a54 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35364c │ │ │ │ ldrd r0, [sp, #48] @ 0x30 │ │ │ │ strd r2, [sp, #8] │ │ │ │ strd r0, [sp, #16] │ │ │ │ ldr r0, [pc, #128] @ 353a58 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrd r2, [r4, #200] @ 0xc8 │ │ │ │ b 3536f8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subeq r5, fp, r4, lsr r7 │ │ │ │ - subseq r1, r3, ip, asr #3 │ │ │ │ - subseq r8, pc, r8, ror #6 │ │ │ │ + subeq r5, fp, r4, lsr #14 │ │ │ │ + ldrheq r1, [r3], #-28 @ 0xffffffe4 │ │ │ │ + subseq r8, pc, r8, asr r3 @ │ │ │ │ strdeq r7, [fp], #-228 @ 0xffffff1c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r8, pc, r4, asr r3 @ │ │ │ │ + subseq r8, pc, r4, asr #6 │ │ │ │ rsbeq r7, fp, r4, asr #29 │ │ │ │ - subeq r5, fp, ip, asr r6 │ │ │ │ - subseq r1, r3, r0, lsl #2 │ │ │ │ - subeq fp, fp, r0, ror #4 │ │ │ │ - subeq r4, sp, r4, lsl #17 │ │ │ │ + subeq r5, fp, ip, asr #12 │ │ │ │ + ldrsheq r1, [r3], #-0 │ │ │ │ + subeq fp, fp, r0, asr r2 │ │ │ │ + subeq r4, sp, r4, ror r8 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strheq fp, [fp], #-24 @ 0xffffffe8 │ │ │ │ - ldrdeq r4, [sp], #-120 @ 0xffffff88 │ │ │ │ + subeq fp, fp, r8, lsr #3 │ │ │ │ + subeq r4, sp, r8, asr #15 │ │ │ │ rsbeq r7, fp, r8, asr #25 │ │ │ │ rsbeq r7, fp, r4, lsr ip │ │ │ │ andeq r3, r0, r0, ror #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq lr, sp, r0, asr #14 │ │ │ │ + subeq lr, sp, r0, lsr r7 │ │ │ │ andeq r1, r0, ip, ror #31 │ │ │ │ - subeq lr, sp, r0, ror #11 │ │ │ │ - strdeq lr, [sp], #-92 @ 0xffffffa4 │ │ │ │ - subeq lr, sp, r4, asr r6 │ │ │ │ + ldrdeq lr, [sp], #-80 @ 0xffffffb0 │ │ │ │ + subeq lr, sp, ip, ror #11 │ │ │ │ + subeq lr, sp, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r3, [r1, #772] @ 0x304 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ tst r3, #4 │ │ │ │ @@ -380118,15 +380118,15 @@ │ │ │ │ mov r7, r1 │ │ │ │ bl 1e37d8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r0 │ │ │ │ mov r6, r0 │ │ │ │ str r0, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ - bl 5d4e78 │ │ │ │ + bl 5d4e68 │ │ │ │ ldr ip, [r7, #12] │ │ │ │ ldr r1, [r7] │ │ │ │ ldr r0, [r7, #4] │ │ │ │ ldr r2, [r7, #8] │ │ │ │ sub r3, r5, #1 │ │ │ │ sub r0, r0, #1 │ │ │ │ sub r2, r2, #1 │ │ │ │ @@ -380159,38 +380159,38 @@ │ │ │ │ mov r4, ip │ │ │ │ add r6, pc, r6 │ │ │ │ bl 1e1e40 │ │ │ │ mov r0, r5 │ │ │ │ bl 3534cc │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 353bac │ │ │ │ ldr r3, [pc, #264] @ 353c90 │ │ │ │ ldr r2, [pc, #264] @ 353c94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #636 @ 0x27c │ │ │ │ mov r1, r6 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 358e64 │ │ │ │ ldr r1, [r7], #580 @ 0x244 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #4 │ │ │ │ add r0, sp, #42 @ 0x2a │ │ │ │ bl 1e1e40 │ │ │ │ ldrh r1, [sp, #42] @ 0x2a │ │ │ │ mov r0, r7 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e136c │ │ │ │ ldr r2, [pc, #180] @ 353c98 │ │ │ │ ldr r3, [pc, #160] @ 353c88 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -380212,15 +380212,15 @@ │ │ │ │ ldr r0, [pc, #108] @ 353ca0 │ │ │ │ rsb r2, ip, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #612 @ 0x264 │ │ │ │ stmib sp, {r8, r9, fp} │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r0, [sp, #20] │ │ │ │ bl 1e136c │ │ │ │ mvn r4, #21 │ │ │ │ b 353bdc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 353ca4 │ │ │ │ ldr r1, [pc, #60] @ 353ca8 │ │ │ │ @@ -380229,23 +380229,23 @@ │ │ │ │ ldr r2, [pc, #56] @ 353cb0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #588 @ 0x24c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r7, fp, ip, ror #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r6, ip, r4, lsl #15 │ │ │ │ - subseq r7, pc, r4, ror #25 │ │ │ │ - subeq lr, sp, r8, asr #10 │ │ │ │ + subeq r6, ip, r4, ror r7 │ │ │ │ + ldrsbeq r7, [pc], #-196 @ │ │ │ │ + subeq lr, sp, r8, lsr r5 │ │ │ │ rsbeq r7, fp, r8, lsl r8 │ │ │ │ - subseq r7, pc, r8, lsr ip @ │ │ │ │ - subeq lr, sp, r0, asr r4 │ │ │ │ - subseq r7, pc, r0, lsl #24 │ │ │ │ - subeq sp, sp, r0, lsr #29 │ │ │ │ - strdeq lr, [sp], #-56 @ 0xffffffc8 │ │ │ │ + subseq r7, pc, r8, lsr #24 │ │ │ │ + subeq lr, sp, r0, asr #8 │ │ │ │ + ldrsheq r7, [pc], #-176 @ │ │ │ │ + @ instruction: 0x004dde90 │ │ │ │ + subeq lr, sp, r8, ror #7 │ │ │ │ andeq r0, r0, r7, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r2, [pc, #804] @ 353ff0 │ │ │ │ ldr r3, [pc, #804] @ 353ff4 │ │ │ │ @@ -380449,30 +380449,30 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #328 @ 0x148 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r7, fp, r0, lsr r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006b7590 │ │ │ │ - ldrheq r7, [pc], #-136 @ │ │ │ │ - subeq sp, sp, r8, asr fp │ │ │ │ - subeq lr, sp, ip, lsr r1 │ │ │ │ + subseq r7, pc, r8, lsr #17 │ │ │ │ + subeq sp, sp, r8, asr #22 │ │ │ │ + subeq lr, sp, ip, lsr #2 │ │ │ │ andeq r0, r0, sp, lsl r2 │ │ │ │ - @ instruction: 0x005f7894 │ │ │ │ - subeq sp, sp, r4, lsr fp │ │ │ │ - @ instruction: 0x004ddd90 │ │ │ │ + subseq r7, pc, r4, lsl #17 │ │ │ │ + subeq sp, sp, r4, lsr #22 │ │ │ │ + subeq sp, sp, r0, lsl #27 │ │ │ │ andeq r0, r0, sl, asr r1 │ │ │ │ │ │ │ │ 0035401c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58216c │ │ │ │ + bl 58215c │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 353cb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -380482,15 +380482,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r5, r0, #1120 @ 0x460 │ │ │ │ mov r6, r0 │ │ │ │ add r4, r0, #100 @ 0x64 │ │ │ │ add r5, r5, #4 │ │ │ │ ldr r0, [r4, #4]! │ │ │ │ cmp r0, #0 │ │ │ │ beq 35409c │ │ │ │ @@ -380522,20 +380522,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 35412c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 354130 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #668 @ 0x29c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r7, pc, r0, lsl r8 @ │ │ │ │ - subeq sl, fp, r0, ror #15 │ │ │ │ - subeq r3, sp, r4, lsl #28 │ │ │ │ - subseq r7, pc, ip, ror #14 │ │ │ │ - subeq sp, sp, ip, lsl #20 │ │ │ │ - subeq lr, sp, r4 │ │ │ │ + subseq r7, pc, r0, lsl #16 │ │ │ │ + ldrdeq sl, [fp], #-112 @ 0xffffff90 │ │ │ │ + strdeq r3, [sp], #-212 @ 0xffffff2c │ │ │ │ + subseq r7, pc, ip, asr r7 @ │ │ │ │ + strdeq sp, [sp], #-156 @ 0xffffff64 │ │ │ │ + strdeq sp, [sp], #-244 @ 0xffffff0c │ │ │ │ andeq r0, r0, r3, asr r2 │ │ │ │ │ │ │ │ 00354134 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ @@ -380757,36 +380757,36 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r2, [pc, #1168] @ 354960 │ │ │ │ ldr r1, [pc, #1168] @ 354964 │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #1088] @ 354968 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -380818,15 +380818,15 @@ │ │ │ │ mov r0, fp │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [fp, #8] │ │ │ │ str r1, [fp, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r4, #132 @ 0x84 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ @@ -380836,15 +380836,15 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #896] @ 354978 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3542a0 │ │ │ │ mov r0, r4 │ │ │ │ bl 3534cc │ │ │ │ ldr r7, [r4, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add r7, r7, #4 │ │ │ │ mov r1, r7 │ │ │ │ @@ -380875,15 +380875,15 @@ │ │ │ │ mov r2, #2 │ │ │ │ bl 1e1e40 │ │ │ │ ldrh r3, [sp, #56] @ 0x38 │ │ │ │ add r7, r4, #680 @ 0x2a8 │ │ │ │ ands r1, r3, #4 │ │ │ │ ldrbne r1, [r4, #97] @ 0x61 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ b 354320 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ subs r2, r3, #0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ movne r2, #1 │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ @@ -380925,36 +380925,36 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r2, [pc, #536] @ 354988 │ │ │ │ ldr r1, [pc, #536] @ 35498c │ │ │ │ add ip, ip, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [sp, #28] │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #416] @ 354968 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -380986,15 +380986,15 @@ │ │ │ │ mov r0, fp │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [fp, #8] │ │ │ │ str r1, [fp, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ add r3, r4, #132 @ 0x84 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ @@ -381004,37 +381004,37 @@ │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #252] @ 354994 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 354298 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #224] @ 354998 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #132 @ 0x84 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3542a0 │ │ │ │ ldr r0, [sp, #24] │ │ │ │ str r0, [sp, #4] │ │ │ │ ldr r0, [pc, #192] @ 35499c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ add r1, r4, #132 @ 0x84 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 354298 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #156] @ 3549a0 │ │ │ │ ldr r1, [pc, #156] @ 3549a4 │ │ │ │ ldr r0, [pc, #156] @ 3549a8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #152] @ 3549ac │ │ │ │ @@ -381051,40 +381051,40 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #688 @ 0x2b0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006b729c │ │ │ │ @ instruction: 0x006b7298 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, fp, ip, lsr #1 │ │ │ │ - ldrsbeq r7, [pc], #-52 @ │ │ │ │ - subeq r4, fp, r0, ror r7 │ │ │ │ - subseq r0, r3, r4, lsl r2 │ │ │ │ - subeq sl, fp, r4, ror r3 │ │ │ │ - @ instruction: 0x004d3998 │ │ │ │ + subseq r7, pc, r4, asr #7 │ │ │ │ + subeq r4, fp, r0, ror #14 │ │ │ │ + subseq r0, r3, r4, lsl #4 │ │ │ │ + subeq sl, fp, r4, ror #6 │ │ │ │ + subeq r3, sp, r8, lsl #19 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r0, ror r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, sp, r4, lsl #24 │ │ │ │ - subseq r7, pc, r4, lsr r1 @ │ │ │ │ - ldrdeq r4, [fp], #-64 @ 0xffffffc0 │ │ │ │ - subseq pc, r2, r4, ror pc @ │ │ │ │ - ldrdeq sl, [fp], #-4 │ │ │ │ - strdeq r3, [sp], #-104 @ 0xffffff98 │ │ │ │ + strdeq sp, [sp], #-180 @ 0xffffff4c │ │ │ │ + subseq r7, pc, r4, lsr #2 │ │ │ │ + subeq r4, fp, r0, asr #9 │ │ │ │ + subseq pc, r2, r4, ror #30 │ │ │ │ + subeq sl, fp, r4, asr #1 │ │ │ │ + subeq r3, sp, r8, ror #13 │ │ │ │ andeq r2, r0, ip, lsr sl │ │ │ │ - subeq sp, sp, r8, asr #17 │ │ │ │ - subeq sp, sp, r0, lsl #19 │ │ │ │ - subeq sp, sp, r4, asr #17 │ │ │ │ - subseq r6, pc, r4, ror #30 │ │ │ │ - subeq sp, sp, r4, lsl #4 │ │ │ │ - subeq sp, sp, r4, lsr r8 │ │ │ │ + strheq sp, [sp], #-136 @ 0xffffff78 │ │ │ │ + subeq sp, sp, r0, ror r9 │ │ │ │ + strheq sp, [sp], #-132 @ 0xffffff7c │ │ │ │ + subseq r6, pc, r4, asr pc @ │ │ │ │ + strdeq sp, [sp], #-20 @ 0xffffffec │ │ │ │ + subeq sp, sp, r4, lsr #16 │ │ │ │ andeq r0, r0, r7, ror #13 │ │ │ │ - subseq r6, pc, r0, asr #30 │ │ │ │ - subeq sp, sp, r0, ror #3 │ │ │ │ - strdeq sp, [sp], #-112 @ 0xffffff90 │ │ │ │ + subseq r6, pc, r0, lsr pc @ │ │ │ │ + ldrdeq sp, [sp], #-16 │ │ │ │ + subeq sp, sp, r0, ror #15 │ │ │ │ andeq r0, r0, r2, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #232] @ 354ac0 │ │ │ │ ldr r3, [pc, #232] @ 354ac4 │ │ │ │ @@ -381103,17 +381103,17 @@ │ │ │ │ add r1, r1, #4 │ │ │ │ bl 1e1e40 │ │ │ │ ldrh r1, [sp, #2] │ │ │ │ add r5, r4, #680 @ 0x2a8 │ │ │ │ ands r1, r1, #4 │ │ │ │ ldrbne r1, [r4, #97] @ 0x61 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ ldrb r5, [r4, #28] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ bne 354a80 │ │ │ │ ldr r2, [pc, #132] @ 354ac8 │ │ │ │ ldr r3, [pc, #124] @ 354ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -381127,15 +381127,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ - bl 58216c │ │ │ │ + bl 58215c │ │ │ │ ldr r2, [pc, #60] @ 354acc │ │ │ │ ldr r3, [pc, #48] @ 354ac4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #4] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -381197,32 +381197,32 @@ │ │ │ │ ldrb r2, [r3, #61] @ 0x3d │ │ │ │ sub r2, r2, #1 │ │ │ │ cmp r2, #3 │ │ │ │ bhi 354b90 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #56] @ 354bc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 584efc │ │ │ │ + b 584eec │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #32] @ 354bc8 │ │ │ │ ldr r1, [pc, #32] @ 354bcc │ │ │ │ ldr r0, [pc, #32] @ 354bd0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 354bd4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #716 @ 0x2cc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xffffc0bc │ │ │ │ - subseq r6, pc, r0, asr #25 │ │ │ │ - subeq ip, sp, r0, ror #30 │ │ │ │ - subeq sp, sp, r4, asr #13 │ │ │ │ + ldrheq r6, [pc], #-192 @ │ │ │ │ + subeq ip, sp, r0, asr pc │ │ │ │ + strheq sp, [sp], #-100 @ 0xffffff9c │ │ │ │ andeq r0, r0, fp, lsl r7 │ │ │ │ │ │ │ │ 00354bd8 : │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ mov r2, r1 │ │ │ │ ldrb r1, [r3, #61] @ 0x3d │ │ │ │ sub r1, r1, #1 │ │ │ │ @@ -381248,17 +381248,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 354c50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 354c54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #736 @ 0x2e0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r6, pc, ip, lsr ip @ │ │ │ │ - ldrdeq ip, [sp], #-236 @ 0xffffff14 │ │ │ │ - subeq sp, sp, r4, ror #12 │ │ │ │ + subseq r6, pc, ip, lsr #24 │ │ │ │ + subeq ip, sp, ip, asr #29 │ │ │ │ + subeq sp, sp, r4, asr r6 │ │ │ │ andeq r0, r0, r9, lsr #14 │ │ │ │ │ │ │ │ 00354c58 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ @@ -381296,47 +381296,47 @@ │ │ │ │ ldr r6, [pc, #532] @ 354f00 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #500] @ 354f04 │ │ │ │ ldr r1, [pc, #500] @ 354f08 │ │ │ │ add ip, sl, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, fp │ │ │ │ str fp, [sp, #20] │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ blx r3 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r6 │ │ │ │ str r7, [sp] │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ bne 354cc4 │ │ │ │ ldr r0, [r4, #1128] @ 0x468 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r6, [r0, #24] │ │ │ │ beq 354cd8 │ │ │ │ ldr r3, [pc, #368] @ 354f0c │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -381356,26 +381356,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #12] │ │ │ │ str fp, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #252] @ 354f18 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #1128] @ 0x468 │ │ │ │ cmp r5, #0 │ │ │ │ bne 354ce4 │ │ │ │ ldr r3, [r4, #96] @ 0x60 │ │ │ │ ldr sl, [sp, #24] │ │ │ │ cmp r3, #0 │ │ │ │ beq 354eb0 │ │ │ │ @@ -381402,47 +381402,47 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #136] @ 354f20 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, fp │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 354cd8 │ │ │ │ ldr r0, [r4, #20] │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 354f24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ ldr r3, [pc, #88] @ 354f28 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm sl, {r0, r1} │ │ │ │ b 354e4c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, fp, ip, lsl #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, fp, ip, ror #14 │ │ │ │ - subseq r6, pc, ip, asr #23 │ │ │ │ + ldrheq r6, [pc], #-188 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subeq r3, fp, ip, ror #30 │ │ │ │ - @ instruction: 0x004dcf94 │ │ │ │ - ldrsbeq pc, [r2], #-148 @ 0xffffff6c @ │ │ │ │ - subeq r9, fp, r4, lsr fp │ │ │ │ - subeq r3, sp, r4, asr r1 │ │ │ │ + subeq r3, fp, ip, asr pc │ │ │ │ + subeq ip, sp, r4, lsl #31 │ │ │ │ + subseq pc, r2, r4, asr #19 │ │ │ │ + subeq r9, fp, r4, lsr #22 │ │ │ │ + subeq r3, sp, r4, asr #2 │ │ │ │ andeq r2, r0, ip, lsr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, sp, ip, ror #28 │ │ │ │ + subeq ip, sp, ip, asr lr │ │ │ │ rsbeq r6, fp, r8, lsr #11 │ │ │ │ - subeq ip, sp, r0, lsr #28 │ │ │ │ - strdeq sp, [sp], #-56 @ 0xffffffc8 │ │ │ │ - subseq r6, pc, r0, lsr #19 │ │ │ │ + subeq ip, sp, r0, lsl lr │ │ │ │ + subeq sp, sp, r8, ror #7 │ │ │ │ + @ instruction: 0x005f6990 │ │ │ │ │ │ │ │ 00354f2c : │ │ │ │ ldr r2, [r0] │ │ │ │ ldr r3, [r1] │ │ │ │ cmp r2, r3 │ │ │ │ beq 354f50 │ │ │ │ mov r0, #1 │ │ │ │ @@ -381599,17 +381599,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subeq sp, sp, r0, lsr #3 │ │ │ │ - subeq ip, pc, r8, lsr #5 │ │ │ │ - subeq r9, fp, ip, lsl r7 │ │ │ │ + @ instruction: 0x004dd190 │ │ │ │ + @ instruction: 0x004fc298 │ │ │ │ + subeq r9, fp, ip, lsl #14 │ │ │ │ │ │ │ │ 00355188 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r2, [pc, #560] @ 3553d0 │ │ │ │ @@ -381619,25 +381619,25 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ subs r7, r0, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ beq 3552fc │ │ │ │ mov r9, r1 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #520] @ 3553d8 │ │ │ │ ldr r2, [pc, #520] @ 3553dc │ │ │ │ ldr r1, [pc, #520] @ 3553e0 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #308 @ 0x134 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq 355300 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ @@ -381649,15 +381649,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, pc, r6 │ │ │ │ add sl, sl, #308 @ 0x134 │ │ │ │ str r3, [sp, #12] │ │ │ │ b 355280 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, fp │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3552e8 │ │ │ │ ldr fp, [fp, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add r1, fp, #62 @ 0x3e │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -381670,21 +381670,21 @@ │ │ │ │ ldrb r3, [fp, #26] │ │ │ │ cmp r9, r3 │ │ │ │ bgt 3552e8 │ │ │ │ ldr r7, [r7, #1140] @ 0x474 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3552fc │ │ │ │ mov r0, r7 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r1, [pc, #340] @ 3553f0 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str sl, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ cmp r9, r0 │ │ │ │ beq 355300 │ │ │ │ ldr r3, [r7, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ @@ -381752,21 +381752,21 @@ │ │ │ │ ldr r7, [r7, #1144] @ 0x478 │ │ │ │ cmp r7, #0 │ │ │ │ bne 35528c │ │ │ │ b 3552fc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, fp, ip, asr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x005f6698 │ │ │ │ - subeq r9, fp, ip, ror #12 │ │ │ │ - subeq r2, sp, ip, lsl #25 │ │ │ │ - subseq r6, pc, r0, asr r6 @ │ │ │ │ - subeq r9, fp, r8, lsr #12 │ │ │ │ - strheq r5, [ip], #-12 │ │ │ │ - ldrdeq r2, [sp], #-180 @ 0xffffff4c │ │ │ │ + subseq r6, pc, r8, lsl #13 │ │ │ │ + subeq r9, fp, ip, asr r6 │ │ │ │ + subeq r2, sp, ip, ror ip │ │ │ │ + subseq r6, pc, r0, asr #12 │ │ │ │ + subeq r9, fp, r8, lsl r6 │ │ │ │ + subeq r5, ip, ip, lsr #1 │ │ │ │ + subeq r2, sp, r4, asr #23 │ │ │ │ strdeq r6, [fp], #-4 @ │ │ │ │ │ │ │ │ 003553f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -381880,46 +381880,46 @@ │ │ │ │ bne 355754 │ │ │ │ mov r0, r8 │ │ │ │ bl 355188 │ │ │ │ lsl r5, r5, #3 │ │ │ │ subs r8, r0, #0 │ │ │ │ beq 355754 │ │ │ │ mov r0, r7 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r1, [pc, #436] @ 355780 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 5803cc │ │ │ │ + bl 5803bc │ │ │ │ ldr r1, [pc, #420] @ 355784 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58029c │ │ │ │ + bl 58028c │ │ │ │ ldr ip, [pc, #404] @ 355788 │ │ │ │ ldr r2, [pc, #404] @ 35578c │ │ │ │ ldr r1, [pc, #404] @ 355790 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r4 │ │ │ │ mov r5, r0 │ │ │ │ bl 2a63c4 │ │ │ │ ldr r3, [pc, #360] @ 355794 │ │ │ │ mov r1, r8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ mov r0, r5 │ │ │ │ mov r2, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 5822a0 │ │ │ │ + bl 582290 │ │ │ │ mov r0, #1 │ │ │ │ ldr r2, [pc, #332] @ 355798 │ │ │ │ ldr r3, [pc, #296] @ 355778 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ @@ -381962,15 +381962,15 @@ │ │ │ │ cmp r2, #0 │ │ │ │ bne 355754 │ │ │ │ cmp r1, #0 │ │ │ │ mov r1, r3 │ │ │ │ beq 3555a8 │ │ │ │ ldr r0, [pc, #148] @ 35579c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ add sl, r2, #1 │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r2, #16 │ │ │ │ mov r1, fp │ │ │ │ mov r0, sl │ │ │ │ @@ -381985,30 +381985,30 @@ │ │ │ │ movcs sl, #1 │ │ │ │ mov r5, r0 │ │ │ │ b 3556d0 │ │ │ │ ldr r0, [pc, #68] @ 3557a0 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r5, [fp], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r5, [fp], #-224 @ 0xffffff20 @ │ │ │ │ - subseq sp, r3, r8, asr #22 │ │ │ │ - subeq ip, sp, r8, ror #26 │ │ │ │ - subseq r6, pc, r4, ror r2 @ │ │ │ │ - subeq pc, fp, r8, ror #6 │ │ │ │ - subeq r9, fp, r0, ror #4 │ │ │ │ + subseq sp, r3, r8, lsr fp │ │ │ │ + subeq ip, sp, r8, asr sp │ │ │ │ + subseq r6, pc, r4, ror #4 │ │ │ │ + subeq pc, fp, r8, asr r3 @ │ │ │ │ + subeq r9, fp, r0, asr r2 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ strheq r5, [fp], #-208 @ 0xffffff30 @ │ │ │ │ - subeq ip, sp, r0, lsr #24 │ │ │ │ - @ instruction: 0x004dcb9c │ │ │ │ + subeq ip, sp, r0, lsl ip │ │ │ │ + subeq ip, sp, ip, lsl #23 │ │ │ │ │ │ │ │ 003557a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ subs r8, r0, #0 │ │ │ │ @@ -382066,205 +382066,205 @@ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r1, [pc, #104] @ 355904 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5803cc │ │ │ │ + bl 5803bc │ │ │ │ ldr r1, [pc, #88] @ 355908 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ - bl 58029c │ │ │ │ + bl 58028c │ │ │ │ ldr ip, [pc, #72] @ 35590c │ │ │ │ ldr r2, [pc, #72] @ 355910 │ │ │ │ ldr r1, [pc, #72] @ 355914 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - subseq sp, r3, r8, ror r8 │ │ │ │ - @ instruction: 0x004dca98 │ │ │ │ - subseq r5, pc, r4, lsr #31 │ │ │ │ - @ instruction: 0x004bf098 │ │ │ │ - @ instruction: 0x004b8f98 │ │ │ │ + subseq sp, r3, r8, ror #16 │ │ │ │ + subeq ip, sp, r8, lsl #21 │ │ │ │ + @ instruction: 0x005f5f94 │ │ │ │ + subeq pc, fp, r8, lsl #1 │ │ │ │ + subeq r8, fp, r8, lsl #31 │ │ │ │ │ │ │ │ 00355918 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r1 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r1, [pc, #104] @ 3559a8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5803cc │ │ │ │ + bl 5803bc │ │ │ │ ldr r1, [pc, #88] @ 3559ac │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 58029c │ │ │ │ + bl 58028c │ │ │ │ ldr ip, [pc, #72] @ 3559b0 │ │ │ │ ldr r2, [pc, #72] @ 3559b4 │ │ │ │ ldr r1, [pc, #72] @ 3559b8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - ldrsbeq sp, [r3], #-116 @ 0xffffff8c │ │ │ │ - strdeq ip, [sp], #-148 @ 0xffffff6c │ │ │ │ - subseq r5, pc, r0, lsl #30 │ │ │ │ - strdeq lr, [fp], #-244 @ 0xffffff0c │ │ │ │ - strdeq r8, [fp], #-228 @ 0xffffff1c │ │ │ │ + subseq sp, r3, r4, asr #15 │ │ │ │ + subeq ip, sp, r4, ror #19 │ │ │ │ + ldrsheq r5, [pc], #-224 @ │ │ │ │ + subeq lr, fp, r4, ror #31 │ │ │ │ + subeq r8, fp, r4, ror #29 │ │ │ │ │ │ │ │ 003559bc : │ │ │ │ - b 5822a0 │ │ │ │ + b 582290 │ │ │ │ │ │ │ │ 003559c0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r1, [pc, #144] @ 355a7c │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #136] @ 355a80 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5803cc │ │ │ │ + bl 5803bc │ │ │ │ ldr r1, [pc, #124] @ 355a84 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #1 │ │ │ │ - bl 58029c │ │ │ │ + bl 58028c │ │ │ │ ldr ip, [pc, #108] @ 355a88 │ │ │ │ ldr r2, [pc, #108] @ 355a8c │ │ │ │ ldr r1, [pc, #108] @ 355a90 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #76] @ 355a94 │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5822a0 │ │ │ │ + bl 582290 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq sp, r3, r8, lsr #14 │ │ │ │ + subseq sp, r3, r8, lsl r7 │ │ │ │ rsbeq r5, fp, r8, lsl #20 │ │ │ │ - subeq ip, sp, r0, asr #18 │ │ │ │ - subseq r5, pc, ip, asr #28 │ │ │ │ - subeq lr, fp, ip, lsr pc │ │ │ │ - subeq r8, fp, r8, lsr lr │ │ │ │ + subeq ip, sp, r0, lsr r9 │ │ │ │ + subseq r5, pc, ip, lsr lr @ │ │ │ │ + subeq lr, fp, ip, lsr #30 │ │ │ │ + subeq r8, fp, r8, lsr #28 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ │ │ │ │ 00355a98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r2 │ │ │ │ mov r7, r1 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ ldr r1, [pc, #144] @ 355b54 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r4, [pc, #136] @ 355b58 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5803cc │ │ │ │ + bl 5803bc │ │ │ │ ldr r1, [pc, #124] @ 355b5c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ - bl 58029c │ │ │ │ + bl 58028c │ │ │ │ ldr ip, [pc, #108] @ 355b60 │ │ │ │ ldr r2, [pc, #108] @ 355b64 │ │ │ │ ldr r1, [pc, #108] @ 355b68 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #76] @ 355b6c │ │ │ │ mov r1, r6 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5822a0 │ │ │ │ + bl 582290 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq sp, r3, r0, asr r6 │ │ │ │ + subseq sp, r3, r0, asr #12 │ │ │ │ rsbeq r5, fp, r0, lsr r9 │ │ │ │ - subeq ip, sp, r8, ror #16 │ │ │ │ - subseq r5, pc, r4, ror sp @ │ │ │ │ - subeq lr, fp, r4, ror #28 │ │ │ │ - subeq r8, fp, r0, ror #26 │ │ │ │ + subeq ip, sp, r8, asr r8 │ │ │ │ + subseq r5, pc, r4, ror #26 │ │ │ │ + subeq lr, fp, r4, asr lr │ │ │ │ + subeq r8, fp, r0, asr sp │ │ │ │ @ instruction: 0x000034bc │ │ │ │ │ │ │ │ 00355b70 : │ │ │ │ ldr r2, [pc, #164] @ 355c1c │ │ │ │ ldr r1, [pc, #164] @ 355c20 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [r2, r1] │ │ │ │ @@ -382306,20 +382306,20 @@ │ │ │ │ ldr r2, [pc, #40] @ 355c3c │ │ │ │ mvn r1, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ b 355a98 │ │ │ │ rsbeq r5, fp, r4, lsl #17 │ │ │ │ andeq r3, r0, r0, lsr r8 │ │ │ │ andeq r1, r0, r0, asr #27 │ │ │ │ - subseq r5, pc, r8, asr #25 │ │ │ │ - subseq pc, r0, r4, ror #8 │ │ │ │ - subeq r4, ip, r4, asr r0 │ │ │ │ - subeq r4, ip, r8, lsr r1 │ │ │ │ - subeq r4, ip, r4, lsr r1 │ │ │ │ - subeq r4, ip, ip, lsr #4 │ │ │ │ + ldrheq r5, [pc], #-200 @ │ │ │ │ + subseq pc, r0, r4, asr r4 @ │ │ │ │ + subeq r4, ip, r4, asr #32 │ │ │ │ + subeq r4, ip, r8, lsr #2 │ │ │ │ + subeq r4, ip, r4, lsr #2 │ │ │ │ + subeq r4, ip, ip, lsl r2 │ │ │ │ │ │ │ │ 00355c40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ subs r7, r2, #0 │ │ │ │ @@ -382449,34 +382449,34 @@ │ │ │ │ add r3, r9, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #260] @ 355f70 │ │ │ │ ldr r1, [pc, #260] @ 355f74 │ │ │ │ add ip, r9, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov fp, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add ip, r9, #308 @ 0x134 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #80] @ 0x50 │ │ │ │ mov r0, fp │ │ │ │ blx r3 │ │ │ │ str r8, [sp, #32] │ │ │ │ str sl, [sp, #28] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldr r2, [r4, #120] @ 0x78 │ │ │ │ @@ -382493,15 +382493,15 @@ │ │ │ │ ldr r2, [pc, #136] @ 355f80 │ │ │ │ str r5, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ mvn r9, #21 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [sp, #88] @ 0x58 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -382511,29 +382511,29 @@ │ │ │ │ ldr r0, [pc, #76] @ 355f8c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #72] @ 355f90 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #792 @ 0x318 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq r5, [pc], #-176 @ │ │ │ │ - subeq fp, sp, r0, asr lr │ │ │ │ - subseq sl, r6, r4, lsr #3 │ │ │ │ + subseq r5, pc, r0, lsr #23 │ │ │ │ + subeq fp, sp, r0, asr #28 │ │ │ │ + @ instruction: 0x0056a194 │ │ │ │ andeq r0, r0, lr, lsr #20 │ │ │ │ - subseq r5, pc, r4, lsr sl @ │ │ │ │ - ldrdeq r2, [fp], #-212 @ 0xffffff2c │ │ │ │ - subseq lr, r2, r8, ror r8 │ │ │ │ - ldrdeq r8, [fp], #-152 @ 0xffffff68 │ │ │ │ - strdeq r1, [sp], #-252 @ 0xffffff04 │ │ │ │ - subeq ip, sp, ip, lsr #9 │ │ │ │ - subeq fp, sp, r8, lsr #24 │ │ │ │ + subseq r5, pc, r4, lsr #20 │ │ │ │ + subeq r2, fp, r4, asr #27 │ │ │ │ + subseq lr, r2, r8, ror #16 │ │ │ │ + subeq r8, fp, r8, asr #19 │ │ │ │ + subeq r1, sp, ip, ror #31 │ │ │ │ + @ instruction: 0x004dc49c │ │ │ │ + subeq fp, sp, r8, lsl ip │ │ │ │ andeq r0, r0, r7, lsr sl │ │ │ │ - subseq r5, pc, r0, lsr r9 @ │ │ │ │ - ldrdeq fp, [sp], #-176 @ 0xffffff50 │ │ │ │ - subeq ip, sp, r0, lsl r4 │ │ │ │ + subseq r5, pc, r0, lsr #18 │ │ │ │ + subeq fp, sp, r0, asr #23 │ │ │ │ + subeq ip, sp, r0, lsl #8 │ │ │ │ andeq r0, r0, sp, ror #18 │ │ │ │ │ │ │ │ 00355f94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -382672,31 +382672,31 @@ │ │ │ │ ldr r6, [pc, #184] @ 35625c │ │ │ │ mov r8, r0 │ │ │ │ mov r7, r1 │ │ │ │ add r6, pc, r6 │ │ │ │ mvn r9, #18 │ │ │ │ ldr r0, [r4, #1264] @ 0x4f0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 5824cc │ │ │ │ + bl 5824bc │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 356224 │ │ │ │ mov r1, r6 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 356220 │ │ │ │ ldr ip, [pc, #132] @ 356260 │ │ │ │ ldr r2, [pc, #132] @ 356264 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #296 @ 0x128 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r9, #0 │ │ │ │ str r0, [r7] │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -382713,17 +382713,17 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mvn r9, #18 │ │ │ │ b 356204 │ │ │ │ rsbseq r5, r6, r8, lsr #18 │ │ │ │ - subeq r8, fp, r4, asr #13 │ │ │ │ - @ instruction: 0x005f5690 │ │ │ │ - subeq lr, fp, r4, lsl #15 │ │ │ │ + strheq r8, [fp], #-100 @ 0xffffff9c │ │ │ │ + subseq r5, pc, r0, lsl #13 │ │ │ │ + subeq lr, fp, r4, ror r7 │ │ │ │ │ │ │ │ 00356268 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 3562e8 │ │ │ │ @@ -382732,37 +382732,37 @@ │ │ │ │ ldr r1, [pc, #100] @ 3562f0 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #68] @ 3562f4 │ │ │ │ ldr r1, [pc, #68] @ 3562f8 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #1132] @ 0x46c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, pc, ip, ror #11 │ │ │ │ - subeq r2, fp, r4, lsl #19 │ │ │ │ - subseq lr, r2, r8, lsr #8 │ │ │ │ - @ instruction: 0x004b8594 │ │ │ │ - strheq r1, [sp], #-184 @ 0xffffff48 │ │ │ │ + ldrsbeq r5, [pc], #-92 @ │ │ │ │ + subeq r2, fp, r4, ror r9 │ │ │ │ + subseq lr, r2, r8, lsl r4 │ │ │ │ + subeq r8, fp, r4, lsl #11 │ │ │ │ + subeq r1, sp, r8, lsr #23 │ │ │ │ │ │ │ │ 003562fc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #104] @ 35637c │ │ │ │ @@ -382771,37 +382771,37 @@ │ │ │ │ ldr r1, [pc, #100] @ 356384 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #220 @ 0xdc │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #68] @ 356388 │ │ │ │ ldr r1, [pc, #68] @ 35638c │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #1136] @ 0x470 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, pc, r8, asr r5 @ │ │ │ │ - strdeq r2, [fp], #-128 @ 0xffffff80 │ │ │ │ - @ instruction: 0x0052e394 │ │ │ │ - subeq r8, fp, r0, lsl #10 │ │ │ │ - subeq r1, sp, r4, lsr #22 │ │ │ │ + subseq r5, pc, r8, asr #10 │ │ │ │ + subeq r2, fp, r0, ror #17 │ │ │ │ + subseq lr, r2, r4, lsl #7 │ │ │ │ + strdeq r8, [fp], #-64 @ 0xffffffc0 │ │ │ │ + subeq r1, sp, r4, lsl fp │ │ │ │ │ │ │ │ 00356390 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #224] @ 356488 │ │ │ │ @@ -382875,41 +382875,41 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r4, r0 │ │ │ │ bl 356390 │ │ │ │ add r5, r4, #680 @ 0x2a8 │ │ │ │ mov r7, #0 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ mov r0, r6 │ │ │ │ - bl 53d278 │ │ │ │ + bl 53d26c │ │ │ │ ldr r2, [pc, #92] @ 356534 │ │ │ │ mov r3, r6 │ │ │ │ mov r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ strd r6, [sp] │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 53cf08 │ │ │ │ + bl 53cefc │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5439c8 │ │ │ │ + bl 5439bc │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r4, #512 @ 0x200 │ │ │ │ str r5, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq fp, sp, r8, lsl pc │ │ │ │ + subeq fp, sp, r8, lsl #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub r4, r0, #1056 @ 0x420 │ │ │ │ sub r4, r4, #4 │ │ │ │ sub r5, r0, #36 @ 0x24 │ │ │ │ @@ -382982,39 +382982,39 @@ │ │ │ │ ldr r9, [r3, #4] │ │ │ │ add r3, r8, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #76] @ 3566cc │ │ │ │ ldr r1, [pc, #76] @ 3566d0 │ │ │ │ add r8, r8, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r4, #76] @ 0x4c │ │ │ │ mov r3, r6 │ │ │ │ str r5, [sp] │ │ │ │ ldr r2, [r7, #120] @ 0x78 │ │ │ │ blx r9 │ │ │ │ b 3565f0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, fp, r8, ror #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, fp, r4, lsl #28 │ │ │ │ - subseq r5, pc, r4, lsr #4 │ │ │ │ - strheq r2, [fp], #-92 @ 0xffffffa4 │ │ │ │ - subseq lr, r2, r0, rrx │ │ │ │ - subeq r8, fp, r4, asr #3 │ │ │ │ - subeq r1, sp, r8, ror #15 │ │ │ │ + subseq r5, pc, r4, lsl r2 @ │ │ │ │ + subeq r2, fp, ip, lsr #11 │ │ │ │ + subseq lr, r2, r0, asr r0 │ │ │ │ + strheq r8, [fp], #-20 @ 0xffffffec │ │ │ │ + ldrdeq r1, [sp], #-120 @ 0xffffff88 │ │ │ │ │ │ │ │ 003566d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr lr, [pc, #280] @ 356804 │ │ │ │ @@ -383059,24 +383059,24 @@ │ │ │ │ ldr r1, [pc, #144] @ 356818 │ │ │ │ add r3, r7, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #112] @ 35681c │ │ │ │ ldr r1, [pc, #112] @ 356820 │ │ │ │ add r7, r7, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #88] @ 356824 │ │ │ │ ldr r3, [pc, #56] @ 356808 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383088,19 +383088,19 @@ │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ bx r3 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, fp, r0, lsl sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, fp, r0, asr #25 │ │ │ │ - ldrsheq r5, [pc], #-0 @ │ │ │ │ - @ instruction: 0x004b2490 │ │ │ │ - subseq sp, r2, r4, lsr pc │ │ │ │ - @ instruction: 0x004b8098 │ │ │ │ - strheq r1, [sp], #-104 @ 0xffffff98 │ │ │ │ + subseq r5, pc, r0, ror #1 │ │ │ │ + subeq r2, fp, r0, lsl #9 │ │ │ │ + subseq sp, r2, r4, lsr #30 │ │ │ │ + subeq r8, fp, r8, lsl #1 │ │ │ │ + subeq r1, sp, r8, lsr #13 │ │ │ │ rsbeq r4, fp, r0, lsr ip │ │ │ │ │ │ │ │ 00356828 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -383131,21 +383131,21 @@ │ │ │ │ ldr r0, [pc, #44] @ 3568cc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #40] @ 3568d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #844 @ 0x34c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq r4, [pc], #-244 @ │ │ │ │ - @ instruction: 0x004db294 │ │ │ │ - subseq lr, r6, r4, ror #11 │ │ │ │ + subseq r4, pc, r4, ror #31 │ │ │ │ + subeq fp, sp, r4, lsl #5 │ │ │ │ + ldrsbeq lr, [r6], #-84 @ 0xffffffac │ │ │ │ andeq r0, r0, ip, lsl #23 │ │ │ │ - ldrsbeq r4, [pc], #-240 @ │ │ │ │ - subeq fp, sp, r0, ror r2 │ │ │ │ - subeq fp, sp, r8, asr fp │ │ │ │ + subseq r4, pc, r0, asr #31 │ │ │ │ + subeq fp, sp, r0, ror #4 │ │ │ │ + subeq fp, sp, r8, asr #22 │ │ │ │ andeq r0, r0, sp, lsl #23 │ │ │ │ │ │ │ │ 003568d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -383180,15 +383180,15 @@ │ │ │ │ mov r0, fp │ │ │ │ bl 1e1e40 │ │ │ │ ldrh r3, [sp, #26] │ │ │ │ tst r3, #2 │ │ │ │ beq 356a4c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 3569bc │ │ │ │ mov r1, #8 │ │ │ │ mov r0, r5 │ │ │ │ bl 3587e4 │ │ │ │ mov r4, r1 │ │ │ │ mov r7, r0 │ │ │ │ @@ -383327,15 +383327,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ cmpeq r2, r0 │ │ │ │ beq 3569bc │ │ │ │ b 356b64 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, fp, r0, lsl #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r3, ip, r8, asr #19 │ │ │ │ + strheq r3, [ip], #-152 @ 0xffffff68 │ │ │ │ rsbeq r4, fp, r0, lsr #19 │ │ │ │ │ │ │ │ 00356bc4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -383346,24 +383346,24 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #124] @ 356c6c │ │ │ │ ldr r1, [pc, #124] @ 356c70 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #100] @ 356c74 │ │ │ │ ldr r1, [pc, #100] @ 356c78 │ │ │ │ add r4, r4, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 350dec │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r3, [r5, #120] @ 0x78 │ │ │ │ ldrne r0, [r4, #104] @ 0x68 │ │ │ │ andeq r3, r3, #248 @ 0xf8 │ │ │ │ @@ -383372,19 +383372,19 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ - @ instruction: 0x005f4c90 │ │ │ │ - subeq r2, fp, r8, lsr #32 │ │ │ │ - subseq sp, r2, r8, asr #21 │ │ │ │ - subeq r7, fp, r0, lsr ip │ │ │ │ - subeq r1, sp, r4, asr r2 │ │ │ │ + subseq r4, pc, r0, lsl #25 │ │ │ │ + subeq r2, fp, r8, lsl r0 │ │ │ │ + ldrheq sp, [r2], #-168 @ 0xffffff58 │ │ │ │ + subeq r7, fp, r0, lsr #24 │ │ │ │ + subeq r1, sp, r4, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3928] @ 0xf58 │ │ │ │ ldr r3, [pc, #4068] @ 357c78 │ │ │ │ sub sp, sp, #132 @ 0x84 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -383397,23 +383397,23 @@ │ │ │ │ ldr r5, [pc, #4044] @ 357c84 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #124] @ 0x7c │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #4016] @ 357c88 │ │ │ │ ldr r1, [pc, #4016] @ 357c8c │ │ │ │ add r3, r5, #544 @ 0x220 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [r4, #1736] @ 0x6c8 │ │ │ │ mov r3, #0 │ │ │ │ cmp r1, #16384 @ 0x4000 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ str r0, [sp, #40] @ 0x28 │ │ │ │ bcs 3570cc │ │ │ │ cmp r1, #0 │ │ │ │ @@ -383427,92 +383427,92 @@ │ │ │ │ subs r3, ip, #1 │ │ │ │ tst r3, ip │ │ │ │ bne 356fec │ │ │ │ ldr r4, [sp, #40] @ 0x28 │ │ │ │ ldr r1, [pc, #3920] @ 357c90 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588c00 │ │ │ │ + bl 588bf0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 356d74 │ │ │ │ ldr r1, [pc, #3900] @ 357c94 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588c00 │ │ │ │ + bl 588bf0 │ │ │ │ cmp r0, #0 │ │ │ │ ldreq r2, [sp, #28] │ │ │ │ ldreq r3, [r2, #872] @ 0x368 │ │ │ │ orreq r3, r3, #4 │ │ │ │ streq r3, [r2, #872] @ 0x368 │ │ │ │ ldr r1, [pc, #3868] @ 357c98 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588c00 │ │ │ │ + bl 588bf0 │ │ │ │ ldr r5, [sp, #28] │ │ │ │ ldr r6, [pc, #3852] @ 357c9c │ │ │ │ ldr fp, [pc, #3852] @ 357ca0 │ │ │ │ add r6, pc, r6 │ │ │ │ add r8, r6, #220 @ 0xdc │ │ │ │ add fp, pc, fp │ │ │ │ cmp r0, #0 │ │ │ │ ldrne r2, [sp, #28] │ │ │ │ mov r0, r5 │ │ │ │ ldrne r3, [r2, #872] @ 0x368 │ │ │ │ orrne r3, r3, #1024 @ 0x400 │ │ │ │ strne r3, [r2, #872] @ 0x368 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr r3, [r5, #120] @ 0x78 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #3792] @ 357ca4 │ │ │ │ ldr r1, [pc, #3792] @ 357ca8 │ │ │ │ add r3, r6, #544 @ 0x220 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #3768] @ 357cac │ │ │ │ mov r1, fp │ │ │ │ add r2, pc, r2 │ │ │ │ mov sl, r2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, sl │ │ │ │ mov r1, fp │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #3680] @ 357cb0 │ │ │ │ ldr r1, [pc, #3680] @ 357cb4 │ │ │ │ add ip, r6, #212 @ 0xd4 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #3656] @ 357cb8 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ ldr r3, [r8, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ mov r5, r0 │ │ │ │ bne 3570f8 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ cmp r3, #0 │ │ │ │ blt 3578c4 │ │ │ │ @@ -383555,42 +383555,42 @@ │ │ │ │ ldr r9, [pc, #3476] @ 357cc4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r9, pc, r9 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r8, [pc, #3444] @ 357cc8 │ │ │ │ ldr ip, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [pc, #3440] @ 357ccc │ │ │ │ add r4, ip, #212 @ 0xd4 │ │ │ │ add r8, pc, r8 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ ands r3, r3, #1 │ │ │ │ bne 357154 │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [r0, #1128] @ 0x468 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ moveq sl, #1 │ │ │ │ streq r4, [sp, #32] │ │ │ │ beq 356f24 │ │ │ │ mov r0, r4 │ │ │ │ @@ -383608,15 +383608,15 @@ │ │ │ │ add lr, pc, lr │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #860 @ 0x35c │ │ │ │ mov r2, #2240 @ 0x8c0 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #3256] @ 357cdc │ │ │ │ ldr r3, [pc, #3160] @ 357c80 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #124] @ 0x7c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -383651,26 +383651,26 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #3132] @ 357cf4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #860 @ 0x35c │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35701c │ │ │ │ ldr r1, [pc, #3108] @ 357cf8 │ │ │ │ ldr ip, [pc, #3108] @ 357cfc │ │ │ │ add r1, pc, r1 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #3100] @ 357d00 │ │ │ │ ldr r2, [pc, #3100] @ 357d04 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35701c │ │ │ │ ldr r3, [r8, #1128] @ 0x468 │ │ │ │ subs r2, r3, #0 │ │ │ │ movne r2, #1 │ │ │ │ cmp r0, #0 │ │ │ │ movne r2, #0 │ │ │ │ cmp r2, #0 │ │ │ │ @@ -383681,15 +383681,15 @@ │ │ │ │ ldr r1, [pc, #3044] @ 357d0c │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #3040] @ 357d10 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r6, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35701c │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e24c4 │ │ │ │ b 356d10 │ │ │ │ ldr r4, [sp, #28] │ │ │ │ mov r2, sl │ │ │ │ @@ -383700,32 +383700,32 @@ │ │ │ │ str r2, [r4, #128] @ 0x80 │ │ │ │ str sl, [r4, #124] @ 0x7c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r5, [sp, #68] @ 0x44 │ │ │ │ ldr r9, [sp, #72] @ 0x48 │ │ │ │ ldr r8, [sp, #76] @ 0x4c │ │ │ │ - bl 7bb764 │ │ │ │ + bl 7bb754 │ │ │ │ ldr r2, [pc, #2944] @ 357d14 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ add r6, r4, #512 @ 0x200 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r6 │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ - bl 544d28 │ │ │ │ + bl 544d1c │ │ │ │ ldr r3, [r4, #1740] @ 0x6cc │ │ │ │ mov r0, #5 │ │ │ │ str r3, [r4, #472] @ 0x1d8 │ │ │ │ - bl 5831f8 │ │ │ │ + bl 5831e8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 357a7c │ │ │ │ ldr r4, [sp, #28] │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ moveq r6, #256 @ 0x100 │ │ │ │ movne r6, #4096 @ 0x1000 │ │ │ │ @@ -384037,27 +384037,27 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ add r7, r5, #220 @ 0xdc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #1612] @ 357d28 │ │ │ │ ldr r1, [pc, #1612] @ 357d2c │ │ │ │ add ip, r5, #212 @ 0xd4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #1588] @ 357d30 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ cmp r0, #0 │ │ │ │ beq 35805c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, #2 │ │ │ │ ldr r1, [r3, #100] @ 0x64 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ add r1, r1, #10 │ │ │ │ @@ -384112,16 +384112,16 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 5819ec │ │ │ │ + bl 588edc │ │ │ │ + bl 5819dc │ │ │ │ cmp r0, #0 │ │ │ │ beq 3580f8 │ │ │ │ ldr r0, [r0] │ │ │ │ ldr r3, [pc, #1324] @ 357d40 │ │ │ │ mov r2, #1 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ @@ -384140,19 +384140,19 @@ │ │ │ │ ldr r3, [r1, #1480] @ 0x5c8 │ │ │ │ mov r2, r5 │ │ │ │ str r3, [sp] │ │ │ │ add r5, r1, #1488 @ 0x5d0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 545364 │ │ │ │ + bl 545358 │ │ │ │ cmp r7, #0 │ │ │ │ beq 3578a4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 542bbc │ │ │ │ + bl 542bb0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 293ecc │ │ │ │ cmp r0, #0 │ │ │ │ blt 358368 │ │ │ │ @@ -384190,15 +384190,15 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #1072] @ 357d50 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #1068] @ 357d54 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r3, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35701c │ │ │ │ ldr r1, [r2, #100] @ 0x64 │ │ │ │ ldr r5, [pc, #1044] @ 357d58 │ │ │ │ mov r4, r2 │ │ │ │ add r1, r1, #10 │ │ │ │ mov r2, #2 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ @@ -384209,15 +384209,15 @@ │ │ │ │ add r0, r5, #220 @ 0xdc │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ ldrh r7, [sp, #88] @ 0x58 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3580d0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ cmp r7, #768 @ 0x300 │ │ │ │ ldr r0, [r3, #1476] @ 0x5c4 │ │ │ │ beq 358104 │ │ │ │ @@ -384234,15 +384234,15 @@ │ │ │ │ beq 357fcc │ │ │ │ ldr r3, [pc, #916] @ 357d64 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r2, #896] @ 0x380 │ │ │ │ b 35701c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 351038 │ │ │ │ b 35701c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ mov r1, #14 │ │ │ │ bl 36247c │ │ │ │ cmp r0, #0 │ │ │ │ @@ -384256,15 +384256,15 @@ │ │ │ │ tst r3, #248 @ 0xf8 │ │ │ │ beq 357690 │ │ │ │ ldr r0, [pc, #828] @ 357d68 │ │ │ │ asr r3, r3, #3 │ │ │ │ mov r2, fp │ │ │ │ and r1, r3, #31 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc128 │ │ │ │ + bl 7cc118 │ │ │ │ b 357690 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r3, [r3, #872] @ 0x368 │ │ │ │ tst r3, #8 │ │ │ │ bne 357610 │ │ │ │ lsl r0, r1, #3 │ │ │ │ mov r3, #1 │ │ │ │ @@ -384296,26 +384296,26 @@ │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r6 │ │ │ │ add r0, r0, #46 @ 0x2e │ │ │ │ strh r3, [sp, #82] @ 0x52 │ │ │ │ bl 1e1e40 │ │ │ │ b 3572b0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr ip, [pc, #648] @ 357d6c │ │ │ │ ldr r2, [pc, #648] @ 357d70 │ │ │ │ ldr r1, [pc, #648] @ 357d74 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 353110 │ │ │ │ b 35701c │ │ │ │ ldr r3, [pc, #608] @ 357d78 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, #2 │ │ │ │ strh r3, [sp, #82] @ 0x52 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -384339,49 +384339,49 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #524] @ 357d88 │ │ │ │ add r3, r3, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35701c │ │ │ │ stmib sp, {r1, r3} │ │ │ │ ldr r2, [pc, #500] @ 357d8c │ │ │ │ ldr r3, [pc, #500] @ 357d90 │ │ │ │ ldr r1, [pc, #500] @ 357d94 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #928 @ 0x3a0 │ │ │ │ ldr r2, [pc, #484] @ 357d98 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 357610 │ │ │ │ ldr r1, [pc, #468] @ 357d9c │ │ │ │ ldr r5, [pc, #468] @ 357da0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #460] @ 357da4 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ ldr r2, [pc, #448] @ 357da8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #440] @ 357dac │ │ │ │ ldr r1, [pc, #440] @ 357db0 │ │ │ │ add r5, r5, #220 @ 0xdc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 353110 │ │ │ │ b 35701c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e13b4 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r1, [r3, #1736] @ 0x6c8 │ │ │ │ mov r5, r0 │ │ │ │ @@ -384403,140 +384403,140 @@ │ │ │ │ bl 1e35c8 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r0, [r3, #1476] @ 0x5c4 │ │ │ │ b 35776c │ │ │ │ rsbeq r4, fp, r8, ror #14 │ │ │ │ rsbeq r4, fp, r8, asr r7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, pc, r4, lsr #23 │ │ │ │ - subeq sp, fp, r4, lsl #25 │ │ │ │ - @ instruction: 0x004b7b90 │ │ │ │ - subeq r5, ip, r0, lsl #26 │ │ │ │ - strheq sp, [fp], #-200 @ 0xffffff38 │ │ │ │ - subeq sl, sp, r4, lsr #29 │ │ │ │ - ldrsbeq r4, [pc], #-172 @ │ │ │ │ - subseq sp, r2, r8, lsr #18 │ │ │ │ - @ instruction: 0x004bdb90 │ │ │ │ - @ instruction: 0x004b7a90 │ │ │ │ - subeq r1, fp, r4, lsr #28 │ │ │ │ - strdeq r7, [fp], #-144 @ 0xffffff70 │ │ │ │ - subeq r1, sp, r4, lsl r0 │ │ │ │ - subeq r3, ip, r4, ror r4 │ │ │ │ - subseq r4, pc, r8, ror r9 @ │ │ │ │ - subeq r1, fp, r8, lsl sp │ │ │ │ - @ instruction: 0x0052d790 │ │ │ │ - subeq r7, fp, ip, ror #17 │ │ │ │ - subeq r0, sp, r0, lsl pc │ │ │ │ - subseq r4, pc, r4, ror r8 @ │ │ │ │ - subeq fp, sp, r8, ror r4 │ │ │ │ - subeq sl, sp, r0, lsl fp │ │ │ │ + @ instruction: 0x005f4b94 │ │ │ │ + subeq sp, fp, r4, ror ip │ │ │ │ + subeq r7, fp, r0, lsl #23 │ │ │ │ + strdeq r5, [ip], #-192 @ 0xffffff40 │ │ │ │ + subeq sp, fp, r8, lsr #25 │ │ │ │ + @ instruction: 0x004dae94 │ │ │ │ + subseq r4, pc, ip, asr #21 │ │ │ │ + subseq sp, r2, r8, lsl r9 │ │ │ │ + subeq sp, fp, r0, lsl #23 │ │ │ │ + subeq r7, fp, r0, lsl #21 │ │ │ │ + subeq r1, fp, r4, lsl lr │ │ │ │ + subeq r7, fp, r0, ror #19 │ │ │ │ + subeq r1, sp, r4 │ │ │ │ + subeq r3, ip, r4, ror #8 │ │ │ │ + subseq r4, pc, r8, ror #18 │ │ │ │ + subeq r1, fp, r8, lsl #26 │ │ │ │ + subseq sp, r2, r0, lsl #15 │ │ │ │ + ldrdeq r7, [fp], #-140 @ 0xffffff74 │ │ │ │ + subeq r0, sp, r0, lsl #30 │ │ │ │ + subseq r4, pc, r4, ror #16 │ │ │ │ + subeq fp, sp, r8, ror #8 │ │ │ │ + subeq sl, sp, r0, lsl #22 │ │ │ │ ldrdeq r4, [fp], #-56 @ 0xffffffc8 @ │ │ │ │ rsbseq r4, r6, r8, asr sl │ │ │ │ @ instruction: 0xffff8be4 │ │ │ │ - subseq r4, pc, r0, asr #15 │ │ │ │ - @ instruction: 0x004db39c │ │ │ │ - subeq sl, sp, r8, asr sl │ │ │ │ + ldrheq r4, [pc], #-112 @ │ │ │ │ + subeq fp, sp, ip, lsl #7 │ │ │ │ + subeq sl, sp, r8, asr #20 │ │ │ │ @ instruction: 0x000008b6 │ │ │ │ - subeq fp, sp, r4, asr #6 │ │ │ │ + subeq fp, sp, r4, lsr r3 │ │ │ │ strdeq r3, [r0], -pc @ │ │ │ │ - subeq sl, sp, r8, lsr #20 │ │ │ │ + subeq sl, sp, r8, lsl sl │ │ │ │ andeq r0, r0, r8, lsr #17 │ │ │ │ - subeq fp, sp, r4, ror r3 │ │ │ │ - subeq sl, sp, r0, ror #19 │ │ │ │ + subeq fp, sp, r4, ror #6 │ │ │ │ + ldrdeq sl, [sp], #-144 @ 0xffffff70 │ │ │ │ andeq r0, r0, r1, lsr #10 │ │ │ │ - subeq fp, sp, r0, asr #8 │ │ │ │ + subeq fp, sp, r0, lsr r4 │ │ │ │ andeq r0, r0, r7, lsl #8 │ │ │ │ - subseq r4, pc, r0, asr #3 │ │ │ │ - subeq r1, fp, r8, ror #10 │ │ │ │ - subseq sp, r2, ip │ │ │ │ - subeq r7, fp, r8, ror #2 │ │ │ │ - subeq r0, sp, ip, lsl #15 │ │ │ │ - subeq sl, sp, r4, ror #13 │ │ │ │ - @ instruction: 0x005f4090 │ │ │ │ - subeq r1, fp, r4, lsr r4 │ │ │ │ - ldrsbeq ip, [r2], #-232 @ 0xffffff18 │ │ │ │ - subeq fp, sp, r0, ror r0 │ │ │ │ + ldrheq r4, [pc], #-16 @ │ │ │ │ + subeq r1, fp, r8, asr r5 │ │ │ │ + ldrsheq ip, [r2], #-252 @ 0xffffff04 │ │ │ │ + subeq r7, fp, r8, asr r1 │ │ │ │ + subeq r0, sp, ip, ror r7 │ │ │ │ + ldrdeq sl, [sp], #-100 @ 0xffffff9c │ │ │ │ + subseq r4, pc, r0, lsl #1 │ │ │ │ + subeq r1, fp, r4, lsr #8 │ │ │ │ + subseq ip, r2, r8, asr #29 │ │ │ │ + subeq fp, sp, r0, rrx │ │ │ │ @ instruction: 0x000034bc │ │ │ │ - subeq sl, sp, r0, asr #23 │ │ │ │ - subseq r3, pc, r0, asr pc @ │ │ │ │ - subeq sl, sp, r8, ror #3 │ │ │ │ + strheq sl, [sp], #-176 @ 0xffffff50 │ │ │ │ + subseq r3, pc, r0, asr #30 │ │ │ │ + ldrdeq sl, [sp], #-24 @ 0xffffffe8 │ │ │ │ andeq r0, r0, pc, lsr #10 │ │ │ │ - subseq r3, pc, r8, lsl pc @ │ │ │ │ - subeq r1, fp, ip, lsr #5 │ │ │ │ - subseq ip, r2, r0, asr sp │ │ │ │ + subseq r3, pc, r8, lsl #30 │ │ │ │ + @ instruction: 0x004b129c │ │ │ │ + subseq ip, r2, r0, asr #26 │ │ │ │ @ instruction: 0xffff9a8c │ │ │ │ - subeq sl, sp, r0, lsl #25 │ │ │ │ - subseq r3, pc, r4, lsl #27 │ │ │ │ - subeq r1, fp, r8, lsr #2 │ │ │ │ - subseq ip, r2, ip, asr #23 │ │ │ │ + subeq sl, sp, r0, ror ip │ │ │ │ + subseq r3, pc, r4, ror sp @ │ │ │ │ + subeq r1, fp, r8, lsl r1 │ │ │ │ + ldrheq ip, [r2], #-188 @ 0xffffff44 │ │ │ │ strdeq r1, [r0], -r4 │ │ │ │ - subseq r3, pc, r4, lsl #26 │ │ │ │ - subeq sl, sp, r8, lsr #19 │ │ │ │ - @ instruction: 0x004d9f98 │ │ │ │ + ldrsheq r3, [pc], #-196 @ │ │ │ │ + @ instruction: 0x004da998 │ │ │ │ + subeq r9, sp, r8, lsl #31 │ │ │ │ andeq r0, r0, r4, lsr r5 │ │ │ │ - subeq sl, sp, ip, lsl #21 │ │ │ │ - subseq r3, pc, ip, asr #25 │ │ │ │ - subeq r9, sp, r4, ror #30 │ │ │ │ + subeq sl, sp, ip, ror sl │ │ │ │ + ldrheq r3, [pc], #-204 @ │ │ │ │ + subeq r9, sp, r4, asr pc │ │ │ │ andeq r0, r0, r6, ror r4 │ │ │ │ - subeq sl, sp, r8, lsr #23 │ │ │ │ - @ instruction: 0x005f3c98 │ │ │ │ - subeq r9, sp, r0, lsr pc │ │ │ │ + @ instruction: 0x004dab98 │ │ │ │ + subseq r3, pc, r8, lsl #25 │ │ │ │ + subeq r9, sp, r0, lsr #30 │ │ │ │ andeq r0, r0, r2, lsl #18 │ │ │ │ - subeq r1, fp, r0, lsr #32 │ │ │ │ - subseq ip, r2, r4, asr #21 │ │ │ │ + subeq r1, fp, r0, lsl r0 │ │ │ │ + ldrheq ip, [r2], #-164 @ 0xffffff5c │ │ │ │ @ instruction: 0xffff83c4 │ │ │ │ @ instruction: 0xffffc4e4 │ │ │ │ - ldrheq r3, [pc], #-156 @ │ │ │ │ - @ instruction: 0x004da698 │ │ │ │ - subeq r9, sp, r0, asr ip │ │ │ │ + subseq r3, pc, ip, lsr #19 │ │ │ │ + subeq sl, sp, r8, lsl #13 │ │ │ │ + subeq r9, sp, r0, asr #24 │ │ │ │ andeq r0, r0, r9, lsr r5 │ │ │ │ - subeq sl, sp, r8, asr #16 │ │ │ │ - subeq r9, sp, ip, lsl #24 │ │ │ │ + subeq sl, sp, r8, lsr r8 │ │ │ │ + strdeq r9, [sp], #-188 @ 0xffffff44 │ │ │ │ strdeq r0, [r0], -fp │ │ │ │ - subeq r9, sp, r0, ror #22 │ │ │ │ - subeq sl, sp, r4, lsr #17 │ │ │ │ + subeq r9, sp, r0, asr fp │ │ │ │ + @ instruction: 0x004da894 │ │ │ │ strdeq r0, [r0], -r2 │ │ │ │ - ldrheq r3, [pc], #-132 @ │ │ │ │ - subeq sl, sp, r0, ror r5 │ │ │ │ - subseq r3, pc, r4, asr #16 │ │ │ │ + subseq r3, pc, r4, lsr #17 │ │ │ │ + subeq sl, sp, r0, ror #10 │ │ │ │ + subseq r3, pc, r4, lsr r8 @ │ │ │ │ andeq r0, r0, r7, asr #10 │ │ │ │ - subeq r9, sp, r4, asr #21 │ │ │ │ - subeq sl, sp, r4, lsr #13 │ │ │ │ - @ instruction: 0x004d9a9c │ │ │ │ + strheq r9, [sp], #-164 @ 0xffffff5c │ │ │ │ + @ instruction: 0x004da694 │ │ │ │ + subeq r9, sp, ip, lsl #21 │ │ │ │ strdeq r0, [r0], -r4 │ │ │ │ - ldrdeq sl, [sp], #-84 @ 0xffffffac │ │ │ │ - ldrsbeq r3, [pc], #-112 @ │ │ │ │ - subeq r9, sp, r8, ror #20 │ │ │ │ + subeq sl, sp, r4, asr #11 │ │ │ │ + subseq r3, pc, r0, asr #15 │ │ │ │ + subeq r9, sp, r8, asr sl │ │ │ │ andeq r0, r0, r3, lsl #9 │ │ │ │ - ldrdeq sl, [sp], #-96 @ 0xffffffa0 │ │ │ │ - subeq r9, sp, ip, lsr #20 │ │ │ │ + subeq sl, sp, r0, asr #13 │ │ │ │ + subeq r9, sp, ip, lsl sl │ │ │ │ andeq sl, r0, r5, asr sl │ │ │ │ - @ instruction: 0x005f359c │ │ │ │ - subeq sl, sp, r4, lsr r5 │ │ │ │ - subeq r9, sp, r4, lsr r8 │ │ │ │ + subseq r3, pc, ip, lsl #11 │ │ │ │ + subeq sl, sp, r4, lsr #10 │ │ │ │ + subeq r9, sp, r4, lsr #16 │ │ │ │ andeq r0, r0, r8, ror #19 │ │ │ │ - subseq r3, pc, r0, ror #10 │ │ │ │ - ldrdeq sl, [sp], #-76 @ 0xffffffb4 │ │ │ │ - strdeq r9, [sp], #-120 @ 0xffffff88 │ │ │ │ + subseq r3, pc, r0, asr r5 @ │ │ │ │ + subeq sl, sp, ip, asr #9 │ │ │ │ + subeq r9, sp, r8, ror #15 │ │ │ │ andeq r0, r0, r5, ror #19 │ │ │ │ - subseq r3, pc, r4, lsr #10 │ │ │ │ - ldrdeq sl, [sp], #-68 @ 0xffffffbc │ │ │ │ - strheq r9, [sp], #-124 @ 0xffffff84 │ │ │ │ + subseq r3, pc, r4, lsl r5 @ │ │ │ │ + subeq sl, sp, r4, asr #9 │ │ │ │ + subeq r9, sp, ip, lsr #15 │ │ │ │ andeq r0, r0, fp, ror #19 │ │ │ │ - subseq r3, pc, r8, ror #9 │ │ │ │ - subeq sl, sp, ip, lsl #10 │ │ │ │ - subeq r9, sp, r0, lsl #15 │ │ │ │ + ldrsbeq r3, [pc], #-72 @ │ │ │ │ + strdeq sl, [sp], #-76 @ 0xffffffb4 │ │ │ │ + subeq r9, sp, r0, ror r7 │ │ │ │ andeq r0, r0, r8, lsl #20 │ │ │ │ - ldrheq r3, [pc], #-72 @ │ │ │ │ - subeq r9, sp, r8, asr r7 │ │ │ │ - subeq sl, sp, r8, lsr r2 │ │ │ │ + subseq r3, pc, r8, lsr #9 │ │ │ │ + subeq r9, sp, r8, asr #14 │ │ │ │ + subeq sl, sp, r8, lsr #4 │ │ │ │ andeq r0, r0, r1, ror r5 │ │ │ │ - @ instruction: 0x005f3494 │ │ │ │ - subeq r9, sp, r4, lsr r7 │ │ │ │ - subeq sl, sp, r0, lsr r2 │ │ │ │ + subseq r3, pc, r4, lsl #9 │ │ │ │ + subeq r9, sp, r4, lsr #14 │ │ │ │ + subeq sl, sp, r0, lsr #4 │ │ │ │ andeq r0, r0, r2, ror r5 │ │ │ │ ldr ip, [r1, #20] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ str ip, [sp, #20] │ │ │ │ ldr ip, [sp, #64] @ 0x40 │ │ │ │ and r5, r3, #7 │ │ │ │ add r1, r1, #132 @ 0x84 │ │ │ │ @@ -384549,37 +384549,37 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r2, r5} │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #-252] @ 357dc8 │ │ │ │ add r3, r3, #880 @ 0x370 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35701c │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r0, [sp, #28] │ │ │ │ bl 351038 │ │ │ │ b 35701c │ │ │ │ ldr r2, [pc, #-296] @ 357dcc │ │ │ │ ldr r1, [pc, #-296] @ 357dd0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #-308] @ 357dd4 │ │ │ │ add r3, r5, #860 @ 0x35c │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 353110 │ │ │ │ b 35701c │ │ │ │ mov r0, #0 │ │ │ │ bl 43e014 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 3580bc │ │ │ │ mov r0, r6 │ │ │ │ @@ -384611,15 +384611,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #-468] @ 357de4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 3579a4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldrb r3, [r0, #97] @ 0x61 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3579c8 │ │ │ │ mov r1, #1 │ │ │ │ bl 3549c0 │ │ │ │ @@ -384647,15 +384647,15 @@ │ │ │ │ ldr r2, [pc, #-592] @ 357df0 │ │ │ │ str r5, [sp, #4] │ │ │ │ add r1, r0, #132 @ 0x84 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r1, [pc, #-604] @ 357df4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35701c │ │ │ │ ldr r2, [pc, #-620] @ 357df8 │ │ │ │ ldr r1, [pc, #-620] @ 357dfc │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [pc, #-632] @ 357e00 │ │ │ │ @@ -384671,33 +384671,33 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #928 @ 0x3a0 │ │ │ │ ldr r2, [pc, #-672] @ 357e10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #88 @ 0x58 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 357610 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r0, [r3, #1476] @ 0x5c4 │ │ │ │ bl 1e35c8 │ │ │ │ mov r6, r0 │ │ │ │ b 357f40 │ │ │ │ ldr r2, [pc, #-708] @ 357e14 │ │ │ │ ldr r1, [pc, #-708] @ 357e18 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r5, #952 @ 0x3b8 │ │ │ │ mov r2, #2512 @ 0x9d0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 3579a4 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ b 35780c │ │ │ │ bl 2981c8 │ │ │ │ b 3579a4 │ │ │ │ subs r2, r9, #1 │ │ │ │ sbc r3, r3, #0 │ │ │ │ orrs r1, r2, r3 │ │ │ │ moveq r3, #1 │ │ │ │ @@ -384812,60 +384812,60 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ ldr r2, [pc, #-1208] @ 357e2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 3579a4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [pc, #-1228] @ 357e30 │ │ │ │ ldr r2, [r2, #1476] @ 0x5c4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #-1236] @ 357e34 │ │ │ │ ldr r1, [pc, #-1236] @ 357e38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ ldr r2, [pc, #-1252] @ 357e3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 3579a4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [pc, #-1272] @ 357e40 │ │ │ │ ldr r2, [r2, #1476] @ 0x5c4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #-1280] @ 357e44 │ │ │ │ ldr r1, [pc, #-1280] @ 357e48 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ ldr r2, [pc, #-1296] @ 357e4c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 3579a4 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [pc, #-1316] @ 357e50 │ │ │ │ ldr r2, [r2, #1476] @ 0x5c4 │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r2, [pc, #-1324] @ 357e54 │ │ │ │ ldr r1, [pc, #-1324] @ 357e58 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r3, #952 @ 0x3b8 │ │ │ │ ldr r2, [pc, #-1340] @ 357e5c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, sp, #84 @ 0x54 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 3579a4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #-1360] @ 357e60 │ │ │ │ ldr r1, [pc, #-1360] @ 357e64 │ │ │ │ ldr r0, [pc, #-1360] @ 357e68 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-1364] @ 357e6c │ │ │ │ @@ -384934,22 +384934,22 @@ │ │ │ │ bl 34cce8 │ │ │ │ b 35844c │ │ │ │ ldr r1, [pc, #36] @ 3584e0 │ │ │ │ ldr r0, [pc, #36] @ 3584e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #972 @ 0x3cc │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ bl 1e3244 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq r2, [fp], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, fp, r8, lsr #31 │ │ │ │ - ldrheq r3, [pc], #-48 @ │ │ │ │ - strdeq sl, [sp], #-48 @ 0xffffffd0 │ │ │ │ + subseq r3, pc, r0, lsr #7 │ │ │ │ + subeq sl, sp, r0, ror #7 │ │ │ │ │ │ │ │ 003584e8 : │ │ │ │ ldr r2, [r0, #1464] @ 0x5b8 │ │ │ │ cmp r2, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -384967,15 +384967,15 @@ │ │ │ │ cmp r3, r1 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 3549c0 │ │ │ │ ldr r0, [pc, #4] @ 358540 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ @ instruction: 0x00680c94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #144] @ 3585ec │ │ │ │ ldr r2, [pc, #144] @ 3585f0 │ │ │ │ @@ -384983,47 +384983,47 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #112] @ 3585f8 │ │ │ │ ldr r1, [pc, #112] @ 3585fc │ │ │ │ add r4, r4, #24 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r5, [pc, #92] @ 358600 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #76] @ 358604 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #64] @ 358608 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ str r3, [r6, #52] @ 0x34 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r3, pc, r8, ror #13 │ │ │ │ - ldrdeq ip, [fp], #-24 @ 0xffffffe8 │ │ │ │ - strheq ip, [fp], #-28 @ 0xffffffe4 │ │ │ │ - subeq r0, fp, r8, lsl #13 │ │ │ │ - subseq ip, r2, ip, lsr #2 │ │ │ │ + ldrsbeq r3, [pc], #-104 @ │ │ │ │ + subeq ip, fp, r8, asr #3 │ │ │ │ + subeq ip, fp, ip, lsr #3 │ │ │ │ + subeq r0, fp, r8, ror r6 │ │ │ │ + subseq ip, r2, ip, lsl r1 │ │ │ │ rsbeq r2, fp, ip, asr lr │ │ │ │ ldrdeq r1, [sl], #-184 @ 0xffffff48 @ │ │ │ │ muleq r0, ip, sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -385034,54 +385034,54 @@ │ │ │ │ ldr r1, [pc, #160] @ 3586d4 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, r4, #40 @ 0x28 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #132] @ 3586d8 │ │ │ │ ldr r1, [pc, #132] @ 3586dc │ │ │ │ add ip, r4, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #60 @ 0x3c │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #96] @ 3586e0 │ │ │ │ ldr r1, [pc, #96] @ 3586e4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r1, r5, #336 @ 0x150 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #1136] @ 0x470 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ ldr r0, [r4, #1132] @ 0x46c │ │ │ │ add r1, r5, #168 @ 0xa8 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ ldr r0, [r4, #1132] @ 0x46c │ │ │ │ mov r1, r5 │ │ │ │ - bl 543768 │ │ │ │ + bl 54375c │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 35303c │ │ │ │ - subseq r3, pc, r8, lsr #12 │ │ │ │ - subeq ip, fp, ip, lsr #6 │ │ │ │ - subeq r6, fp, r8, lsr #4 │ │ │ │ - strheq r0, [fp], #-92 @ 0xffffffa4 │ │ │ │ - subseq ip, r2, r0, rrx │ │ │ │ - subeq r6, fp, r8, asr #3 │ │ │ │ - subeq pc, ip, r4, ror #15 │ │ │ │ + subseq r3, pc, r8, lsl r6 @ │ │ │ │ + subeq ip, fp, ip, lsl r3 │ │ │ │ + subeq r6, fp, r8, lsl r2 │ │ │ │ + subeq r0, fp, ip, lsr #11 │ │ │ │ + subseq ip, r2, r0, asr r0 │ │ │ │ + strheq r6, [fp], #-24 @ 0xffffffe8 │ │ │ │ + ldrdeq pc, [ip], #-116 @ 0xffffff8c │ │ │ │ │ │ │ │ 003586e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r6, r2 │ │ │ │ @@ -385323,15 +385323,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldrb r7, [sp, #72] @ 0x48 │ │ │ │ ldr fp, [sp, #64] @ 0x40 │ │ │ │ ldr sl, [sp, #68] @ 0x44 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r6 │ │ │ │ mov r9, r0 │ │ │ │ bl 3587e4 │ │ │ │ mov r3, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r9 │ │ │ │ @@ -385351,27 +385351,27 @@ │ │ │ │ mov r2, r8 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ mov r3, fp │ │ │ │ ldr r1, [sp, #20] │ │ │ │ stm sp, {r4, r6} │ │ │ │ - bl 53cf08 │ │ │ │ + bl 53cefc │ │ │ │ mov r1, #1 │ │ │ │ mov r2, r4 │ │ │ │ mov r3, r6 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r5, [sp, #64] @ 0x40 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 54375c │ │ │ │ - ldrsbeq r3, [pc], #-20 @ │ │ │ │ - subeq fp, fp, r4, ror #29 │ │ │ │ - subeq r5, fp, r4, ror #27 │ │ │ │ + b 543750 │ │ │ │ + subseq r3, pc, r4, asr #3 │ │ │ │ + ldrdeq fp, [fp], #-228 @ 0xffffff1c │ │ │ │ + ldrdeq r5, [fp], #-212 @ 0xffffff2c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r5, [pc, #704] @ 358e20 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -385389,34 +385389,34 @@ │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r9 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #636] @ 358e34 │ │ │ │ ldr r1, [pc, #636] @ 358e38 │ │ │ │ add ip, r5, #52 @ 0x34 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r5, r5, #60 @ 0x3c │ │ │ │ add fp, r4, #3424 @ 0xd60 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #596] @ 358e3c │ │ │ │ ldr r1, [pc, #596] @ 358e40 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r8, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #4 │ │ │ │ add r5, r4, #2912 @ 0xb60 │ │ │ │ mov r6, r0 │ │ │ │ add r0, sp, #26 │ │ │ │ str r0, [sp, #20] │ │ │ │ @@ -385459,15 +385459,15 @@ │ │ │ │ bl 358a50 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #2 │ │ │ │ add r7, r4, #4096 @ 0x1000 │ │ │ │ mov r8, #944 @ 0x3b0 │ │ │ │ mov r9, #0 │ │ │ │ add r7, r7, #8 │ │ │ │ add sl, r4, #3936 @ 0xf60 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ @@ -385483,40 +385483,40 @@ │ │ │ │ strd r0, [sp, #8] │ │ │ │ strd r8, [sp] │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #16] │ │ │ │ mov r8, #32 │ │ │ │ - bl 53cf08 │ │ │ │ + bl 53cefc │ │ │ │ mov r9, #0 │ │ │ │ mov r3, fp │ │ │ │ ldr r2, [pc, #284] @ 358e54 │ │ │ │ add fp, r4, #4224 @ 0x1080 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add fp, fp, #48 @ 0x30 │ │ │ │ mov r8, #960 @ 0x3c0 │ │ │ │ mov r9, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, fp │ │ │ │ strd r8, [sp] │ │ │ │ - bl 53cf08 │ │ │ │ + bl 53cefc │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r5, #0 │ │ │ │ mov r4, #131072 @ 0x20000 │ │ │ │ ldr r2, [pc, #228] @ 358e58 │ │ │ │ strd r4, [sp, #8] │ │ │ │ mov r4, #655360 @ 0xa0000 │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, sl │ │ │ │ strd r4, [sp] │ │ │ │ - bl 53cf08 │ │ │ │ + bl 53cefc │ │ │ │ ldr ip, [sp, #16] │ │ │ │ tst ip, #8 │ │ │ │ bne 358ddc │ │ │ │ ldr r2, [pc, #188] @ 358e5c │ │ │ │ ldr r3, [pc, #132] @ 358e28 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -385546,60 +385546,60 @@ │ │ │ │ mov r2, r7 │ │ │ │ mov r1, sl │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 352e68 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subseq r3, pc, ip, ror #1 │ │ │ │ + ldrsbeq r3, [pc], #-12 @ │ │ │ │ rsbeq r2, fp, r4, lsl #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq fp, fp, r0, ror #27 │ │ │ │ - subeq r5, fp, r0, ror #25 │ │ │ │ - subeq r0, fp, r8, asr r0 │ │ │ │ - ldrsheq fp, [r2], #-172 @ 0xffffff54 │ │ │ │ - subeq r5, fp, ip, asr ip │ │ │ │ - subeq pc, ip, r0, lsl #5 │ │ │ │ - subeq sl, sp, r4, lsl #2 │ │ │ │ - subeq sl, sp, ip, ror #1 │ │ │ │ - subeq sl, sp, r8, asr #1 │ │ │ │ - subeq sl, sp, r4, rrx │ │ │ │ - subeq sl, sp, r4, asr #32 │ │ │ │ - subeq sl, sp, ip, lsr #32 │ │ │ │ + ldrdeq fp, [fp], #-208 @ 0xffffff30 │ │ │ │ + ldrdeq r5, [fp], #-192 @ 0xffffff40 │ │ │ │ + subeq r0, fp, r8, asr #32 │ │ │ │ + subseq fp, r2, ip, ror #21 │ │ │ │ + subeq r5, fp, ip, asr #24 │ │ │ │ + subeq pc, ip, r0, ror r2 @ │ │ │ │ + strdeq sl, [sp], #-4 │ │ │ │ + ldrdeq sl, [sp], #-12 │ │ │ │ + strheq sl, [sp], #-8 │ │ │ │ + subeq sl, sp, r4, asr r0 │ │ │ │ + subeq sl, sp, r4, lsr r0 │ │ │ │ + subeq sl, sp, ip, lsl r0 │ │ │ │ rsbeq r2, fp, ip, asr r6 │ │ │ │ rsbeq r2, fp, r8, lsl r6 │ │ │ │ │ │ │ │ 00358e64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r5, r0, #3424 @ 0xd60 │ │ │ │ mov r4, r0 │ │ │ │ add r6, r5, #8 │ │ │ │ - bl 53c61c │ │ │ │ + bl 53c610 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 35860c │ │ │ │ add r0, r5, #344 @ 0x158 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ add r0, r4, #3600 @ 0xe10 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ add r0, r5, #680 @ 0x2a8 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ add r0, r5, #848 @ 0x350 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ add r0, r4, #3936 @ 0xf60 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ mov r0, r4 │ │ │ │ bl 358b48 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5409c4 │ │ │ │ + b 5409b8 │ │ │ │ │ │ │ │ 00358ed0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ mov r9, r2 │ │ │ │ @@ -385619,15 +385619,15 @@ │ │ │ │ ldr r2, [pc, #480] @ 359100 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r6, #100] @ 0x64 │ │ │ │ add r8, sp, #10 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r1, #62 @ 0x3e │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -385716,37 +385716,37 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #80 @ 0x50 │ │ │ │ ldr r3, [pc, #104] @ 359114 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r7, #1744 @ 0x6d0 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #84] @ 359118 │ │ │ │ ldr r3, [pc, #44] @ 3590f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3590ec │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 57e9bc │ │ │ │ + b 57e9ac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, fp, ip, lsl #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, pc, ip, lsr sp @ │ │ │ │ - strheq r1, [ip], #-60 @ 0xffffffc4 │ │ │ │ - strheq r9, [sp], #-28 @ 0xffffffe4 │ │ │ │ + subseq r2, pc, ip, lsr #26 │ │ │ │ + subeq r1, ip, ip, lsr #7 │ │ │ │ + subeq r9, sp, ip, lsr #3 │ │ │ │ strdeq r2, [fp], #-60 @ 0xffffffc4 @ │ │ │ │ - ldrheq r2, [pc], #-176 @ │ │ │ │ - subeq pc, sl, r0, ror fp @ │ │ │ │ - @ instruction: 0x004eaa94 │ │ │ │ + subseq r2, pc, r0, lsr #23 │ │ │ │ + subeq pc, sl, r0, ror #22 │ │ │ │ + subeq sl, lr, r4, lsl #21 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ rsbeq r2, fp, r8, lsr r3 │ │ │ │ │ │ │ │ 0035911c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -385866,15 +385866,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r5, sp, #8 │ │ │ │ mov r6, #0 │ │ │ │ ldr r4, [r0, #100] @ 0x64 │ │ │ │ mov r0, r5 │ │ │ │ ldrb r2, [r4, #28] │ │ │ │ ldrb r3, [r4, #29] │ │ │ │ add r7, r4, #32 │ │ │ │ @@ -385960,19 +385960,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subseq r2, pc, r8, lsl #19 │ │ │ │ + subseq r2, pc, r8, ror r9 @ │ │ │ │ rsbeq r2, fp, r4, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq fp, fp, r0, lsl #13 │ │ │ │ - subeq r5, fp, r0, lsl #11 │ │ │ │ + subeq fp, fp, r0, ror r6 │ │ │ │ + subeq r5, fp, r0, ror r5 │ │ │ │ rsbeq r1, fp, r0, asr #31 │ │ │ │ │ │ │ │ 00359490 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -385991,37 +385991,37 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #692] @ 359794 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #668] @ 359798 │ │ │ │ ldr r1, [pc, #668] @ 35979c │ │ │ │ add ip, r4, #60 @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #644] @ 3597a0 │ │ │ │ ldr r1, [pc, #644] @ 3597a4 │ │ │ │ add r4, r4, #68 @ 0x44 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r7, sp, #10 │ │ │ │ ldr sl, [pc, #620] @ 3597a8 │ │ │ │ add sl, pc, sl │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr fp, [r5, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ add fp, fp, #6 │ │ │ │ mov r1, fp │ │ │ │ mov r4, r0 │ │ │ │ add r8, r0, #1744 @ 0x6d0 │ │ │ │ mov r0, r7 │ │ │ │ @@ -386062,22 +386062,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #424] @ 3597bc │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r7, #348] @ 0x15c │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ str r5, [r4, #2872] @ 0xb38 │ │ │ │ ldr r3, [r7, #344] @ 0x158 │ │ │ │ cmp r3, #0 │ │ │ │ beq 359774 │ │ │ │ ldr r2, [pc, #384] @ 3597c0 │ │ │ │ add r9, r4, #2912 @ 0xb60 │ │ │ │ add r9, r9, #8 │ │ │ │ @@ -386085,36 +386085,36 @@ │ │ │ │ mvn fp, #0 │ │ │ │ str r3, [r4, #1836] @ 0x72c │ │ │ │ mov r0, r9 │ │ │ │ str r9, [r4, #2876] @ 0xb3c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ strd sl, [sp] │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ ldr r2, [pc, #340] @ 3597c4 │ │ │ │ add r0, r4, #3248 @ 0xcb0 │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 544d28 │ │ │ │ + bl 544d1c │ │ │ │ ldr r2, [pc, #320] @ 3597c8 │ │ │ │ add r9, r4, #3088 @ 0xc10 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r2, pc, r2 │ │ │ │ str r9, [r4, #2880] @ 0xb40 │ │ │ │ strd r0, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ ldr r2, [pc, #284] @ 3597cc │ │ │ │ mov r1, r9 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, r4, #3344 @ 0xd10 │ │ │ │ - bl 544d28 │ │ │ │ + bl 544d1c │ │ │ │ mov r0, r4 │ │ │ │ bl 358b48 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #2884] @ 0xb44 │ │ │ │ ldr r3, [r6, #1140] @ 0x474 │ │ │ │ str r3, [r4, #2888] @ 0xb48 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -386157,33 +386157,33 @@ │ │ │ │ cmp r2, #0 │ │ │ │ strne r3, [r7, #348] @ 0x15c │ │ │ │ b 3595e0 │ │ │ │ ldr r3, [pc, #88] @ 3597d4 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ b 359638 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subseq r2, pc, r0, lsr #15 │ │ │ │ + @ instruction: 0x005f2790 │ │ │ │ rsbeq r1, fp, r0, asr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsbeq fp, [r2], #-28 @ 0xffffffe4 │ │ │ │ - subeq pc, sl, r8, lsr r7 @ │ │ │ │ - subeq r5, fp, r4, asr #6 │ │ │ │ - subeq lr, ip, r8, ror #18 │ │ │ │ - strheq r8, [sp], #-184 @ 0xffffff48 │ │ │ │ - strheq r0, [ip], #-216 @ 0xffffff28 │ │ │ │ + subseq fp, r2, ip, asr #3 │ │ │ │ + subeq pc, sl, r8, lsr #14 │ │ │ │ + subeq r5, fp, r4, lsr r3 │ │ │ │ + subeq lr, ip, r8, asr r9 │ │ │ │ + subeq r8, sp, r8, lsr #23 │ │ │ │ + subeq r0, ip, r8, lsr #27 │ │ │ │ rsbeq r1, fp, r4, asr #29 │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ - subseq r2, pc, r0, ror #12 │ │ │ │ - subeq pc, sl, r4, lsr #12 │ │ │ │ - subseq fp, r2, r8, asr #1 │ │ │ │ + subseq r2, pc, r0, asr r6 @ │ │ │ │ + subeq pc, sl, r4, lsl r6 @ │ │ │ │ + ldrheq fp, [r2], #-8 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - subeq r9, sp, r4, ror #14 │ │ │ │ - subeq r9, sp, r8, asr r7 │ │ │ │ - ldrdeq r9, [sp], #-104 @ 0xffffff98 │ │ │ │ - subeq r9, sp, r0, lsr r7 │ │ │ │ + subeq r9, sp, r4, asr r7 │ │ │ │ + subeq r9, sp, r8, asr #14 │ │ │ │ + subeq r9, sp, r8, asr #13 │ │ │ │ + subeq r9, sp, r0, lsr #14 │ │ │ │ rsbeq r1, fp, r0, ror #25 │ │ │ │ andeq r1, r0, r8, lsl #23 │ │ │ │ │ │ │ │ 003597d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386194,15 +386194,15 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, r5, #68 @ 0x44 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #2884] @ 0xb44 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3598b0 │ │ │ │ ldr r3, [r0, #2888] @ 0xb48 │ │ │ │ mov r4, r0 │ │ │ │ cmp r3, #0 │ │ │ │ ldrne r2, [r0, #2892] @ 0xb4c │ │ │ │ @@ -386213,47 +386213,47 @@ │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ add r0, r0, #3248 @ 0xcb0 │ │ │ │ str r3, [r1] │ │ │ │ add r5, r4, #3424 @ 0xd60 │ │ │ │ strd r6, [r2, #-8] │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 544e24 │ │ │ │ + bl 544e18 │ │ │ │ add r6, r5, #8 │ │ │ │ add r0, r4, #3344 @ 0xd10 │ │ │ │ - bl 544e24 │ │ │ │ + bl 544e18 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ bl 35860c │ │ │ │ add r0, r5, #344 @ 0x158 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ add r0, r4, #3600 @ 0xe10 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ add r0, r5, #680 @ 0x2a8 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ add r0, r5, #848 @ 0x350 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ add r0, r4, #3936 @ 0xf60 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 588a64 │ │ │ │ + b 588a54 │ │ │ │ ldr r1, [pc, #32] @ 3598d8 │ │ │ │ ldr r0, [pc, #32] @ 3598dc │ │ │ │ ldr r2, [pc, #32] @ 3598e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #84 @ 0x54 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r2, pc, r8, asr r4 @ │ │ │ │ - ldrdeq r8, [sp], #-136 @ 0xffffff78 │ │ │ │ - ldrdeq r0, [ip], #-168 @ 0xffffff58 │ │ │ │ + subseq r2, pc, r8, asr #8 │ │ │ │ + subeq r8, sp, r8, asr #17 │ │ │ │ + subeq r0, ip, r8, asr #21 │ │ │ │ + subeq r9, sp, r8, lsr #10 │ │ │ │ subeq r9, sp, r8, lsr r5 │ │ │ │ - subeq r9, sp, r8, asr #10 │ │ │ │ muleq r0, r3, r1 │ │ │ │ │ │ │ │ 003598e4 : │ │ │ │ add r0, r0, #4096 @ 0x1000 │ │ │ │ str r2, [r0, #344] @ 0x158 │ │ │ │ str r1, [r0, #348] @ 0x15c │ │ │ │ mov r0, #0 │ │ │ │ @@ -386368,56 +386368,56 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #148] @ 359b40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r0, #21 │ │ │ │ b 359a00 │ │ │ │ ldr r3, [pc, #120] @ 359b44 │ │ │ │ ldr ip, [pc, #120] @ 359b48 │ │ │ │ ldr r1, [pc, #120] @ 359b4c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 359b50 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 359abc │ │ │ │ ldr r3, [pc, #88] @ 359b54 │ │ │ │ ldr ip, [pc, #88] @ 359b58 │ │ │ │ ldr r1, [pc, #88] @ 359b5c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r2, #444 @ 0x1bc │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 359abc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r1, [fp], #-160 @ 0xffffff60 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r1, [fp], #-148 @ 0xffffff6c @ │ │ │ │ - ldrheq r2, [pc], #-16 @ │ │ │ │ - subeq r9, sp, r8, lsl #7 │ │ │ │ - subeq r9, sp, ip, asr #6 │ │ │ │ + subseq r2, pc, r0, lsr #3 │ │ │ │ + subeq r9, sp, r8, ror r3 │ │ │ │ + subeq r9, sp, ip, lsr r3 │ │ │ │ andeq r0, r0, lr, lsr #3 │ │ │ │ - subseq r2, pc, r8, ror r1 @ │ │ │ │ - @ instruction: 0x004d9390 │ │ │ │ - subeq r9, sp, r8, lsl r3 │ │ │ │ + subseq r2, pc, r8, ror #2 │ │ │ │ + subeq r9, sp, r0, lsl #7 │ │ │ │ + subeq r9, sp, r8, lsl #6 │ │ │ │ @ instruction: 0x000001b5 │ │ │ │ - subseq r2, pc, r8, asr #2 │ │ │ │ - @ instruction: 0x004d939c │ │ │ │ - subeq r9, sp, ip, ror #5 │ │ │ │ + subseq r2, pc, r8, lsr r1 @ │ │ │ │ + subeq r9, sp, ip, lsl #7 │ │ │ │ + ldrdeq r9, [sp], #-44 @ 0xffffffd4 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ orr r2, r2, r3 │ │ │ │ cmp r2, #0 │ │ │ │ cmpeq r1, #4 │ │ │ │ ldr r3, [sp] │ │ │ │ streq r3, [r0, #1256] @ 0x4e8 │ │ │ │ mov r0, #0 │ │ │ │ @@ -386428,50 +386428,50 @@ │ │ │ │ ldr r0, [r0, #1256] @ 0x4e8 │ │ │ │ mov r1, #0 │ │ │ │ bx lr │ │ │ │ ldrb r0, [r0, #1260] @ 0x4ec │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 359bac │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq pc, r7, ip, asr r6 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 359c2c │ │ │ │ ldr r2, [pc, #100] @ 359c30 │ │ │ │ ldr r1, [pc, #100] @ 359c34 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #72] @ 359c38 │ │ │ │ mov r2, #2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #56] @ 359c3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r2, pc, r8, lsl #2 │ │ │ │ - subeq pc, sl, ip, lsr r0 @ │ │ │ │ - subseq sl, r2, r0, ror #21 │ │ │ │ + ldrsheq r2, [pc], #-8 @ │ │ │ │ + subeq pc, sl, ip, lsr #32 │ │ │ │ + ldrsbeq sl, [r2], #-160 @ 0xffffff60 │ │ │ │ ldrdeq r0, [sl], #-80 @ 0xffffffb0 @ │ │ │ │ rsbeq pc, r7, r0, lsl #12 │ │ │ │ │ │ │ │ 00359c40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -386494,25 +386494,25 @@ │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r9, [sp, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #656] @ 359f48 │ │ │ │ ldr r1, [pc, #656] @ 359f4c │ │ │ │ add r5, r5, #24 │ │ │ │ ldr sl, [pc, #652] @ 359f50 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r4, #256 @ 0x100 │ │ │ │ add sl, pc, sl │ │ │ │ bls 359cec │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #2 │ │ │ │ moveq r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -386537,24 +386537,24 @@ │ │ │ │ ldr r1, [pc, #540] @ 359f5c │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #508] @ 359f60 │ │ │ │ ldr r1, [pc, #508] @ 359f64 │ │ │ │ add r5, r5, #24 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 35252c │ │ │ │ ldr r3, [pc, #480] @ 359f68 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 359e40 │ │ │ │ @@ -386624,71 +386624,71 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str fp, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str r8, [sp, #20] │ │ │ │ str r7, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 359f80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 359d98 │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #140] @ 359f84 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str fp, [sp] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 359d98 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 359f88 │ │ │ │ ldr r1, [pc, #112] @ 359f8c │ │ │ │ ldr r0, [pc, #112] @ 359f90 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #32 │ │ │ │ mov r2, #84 @ 0x54 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006b179c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, pc, r8, rrx │ │ │ │ - subseq sl, r2, ip, lsr #20 │ │ │ │ - subeq lr, sl, r8, lsl #31 │ │ │ │ - subeq r4, fp, r8, lsl #23 │ │ │ │ - subeq lr, ip, ip, lsr #3 │ │ │ │ + subseq r2, pc, r8, asr r0 @ │ │ │ │ + subseq sl, r2, ip, lsl sl │ │ │ │ + subeq lr, sl, r8, ror pc │ │ │ │ + subeq r4, fp, r8, ror fp │ │ │ │ + @ instruction: 0x004ce19c │ │ │ │ rsbeq r1, fp, r4, lsr #14 │ │ │ │ - subseq r1, pc, r4, lsr #31 │ │ │ │ - ldrdeq lr, [sl], #-232 @ 0xffffff18 │ │ │ │ - subseq sl, r2, ip, ror r9 │ │ │ │ - ldrdeq r4, [fp], #-172 @ 0xffffff54 │ │ │ │ - subeq lr, ip, r0, lsl #2 │ │ │ │ + @ instruction: 0x005f1f94 │ │ │ │ + subeq lr, sl, r8, asr #29 │ │ │ │ + subseq sl, r2, ip, ror #18 │ │ │ │ + subeq r4, fp, ip, asr #21 │ │ │ │ + strdeq lr, [ip], #-0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, fp, ip, asr r6 │ │ │ │ strdeq r1, [fp], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r1, r0, r4, asr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, sp, ip, lsl r0 │ │ │ │ - subeq r9, sp, r0, asr #32 │ │ │ │ - ldrheq r1, [pc], #-220 @ │ │ │ │ + subeq r9, sp, ip │ │ │ │ + subeq r9, sp, r0, lsr r0 │ │ │ │ + subseq r1, pc, ip, lsr #27 │ │ │ │ + subeq r8, sp, ip, lsr #31 │ │ │ │ strheq r8, [sp], #-252 @ 0xffffff04 │ │ │ │ - subeq r8, sp, ip, asr #31 │ │ │ │ │ │ │ │ 00359f94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -386708,25 +386708,25 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #612] @ 35a26c │ │ │ │ ldr r1, [pc, #612] @ 35a270 │ │ │ │ add r5, r5, #24 │ │ │ │ ldr r9, [pc, #608] @ 35a274 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r4, #256 @ 0x100 │ │ │ │ add r9, pc, r9 │ │ │ │ bls 35a03c │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #2 │ │ │ │ moveq r4, #256 @ 0x100 │ │ │ │ cmp r7, r4 │ │ │ │ @@ -386778,23 +386778,23 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r4, r4, #24 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #360] @ 35a288 │ │ │ │ ldr r1, [pc, #360] @ 35a28c │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 35252c │ │ │ │ ldr r3, [pc, #336] @ 35a290 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 35a080 │ │ │ │ @@ -386821,76 +386821,76 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r9, [sp, #12] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 35a2a0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35a080 │ │ │ │ mov r0, r6 │ │ │ │ bl 356bc4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35a058 │ │ │ │ b 35a07c │ │ │ │ mov r2, r0 │ │ │ │ ldr r0, [pc, #144] @ 35a2a4 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35a080 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 35a2a8 │ │ │ │ ldr r1, [pc, #108] @ 35a2ac │ │ │ │ ldr r0, [pc, #108] @ 35a2b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #109 @ 0x6d │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r1, fp, r8, asr #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r1, pc, r4, lsl sp @ │ │ │ │ - ldrsbeq sl, [r2], #-104 @ 0xffffff98 │ │ │ │ - subeq lr, sl, r4, lsr ip │ │ │ │ - subeq r4, fp, r8, lsr r8 │ │ │ │ - subeq sp, ip, ip, asr lr │ │ │ │ + subseq r1, pc, r4, lsl #26 │ │ │ │ + subseq sl, r2, r8, asr #13 │ │ │ │ + subeq lr, sl, r4, lsr #24 │ │ │ │ + subeq r4, fp, r8, lsr #16 │ │ │ │ + subeq sp, ip, ip, asr #28 │ │ │ │ ldrdeq r1, [fp], #-52 @ 0xffffffcc @ │ │ │ │ rsbeq r1, fp, r4, ror r3 │ │ │ │ - ldrsheq r1, [pc], #-176 @ │ │ │ │ - subeq lr, sl, r4, lsr #22 │ │ │ │ - subseq sl, r2, r8, asr #11 │ │ │ │ - subeq r4, fp, r4, lsr #14 │ │ │ │ - subeq sp, ip, r8, asr #26 │ │ │ │ + subseq r1, pc, r0, ror #23 │ │ │ │ + subeq lr, sl, r4, lsl fp │ │ │ │ + ldrheq sl, [r2], #-88 @ 0xffffffa8 │ │ │ │ + subeq r4, fp, r4, lsl r7 │ │ │ │ + subeq sp, ip, r8, lsr sp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, sp, r0, lsl #27 │ │ │ │ - subeq r8, sp, ip, lsl #27 │ │ │ │ - @ instruction: 0x005f1a98 │ │ │ │ + subeq r8, sp, r0, ror sp │ │ │ │ + subeq r8, sp, ip, ror sp │ │ │ │ + subseq r1, pc, r8, lsl #21 │ │ │ │ + subeq r8, sp, r8, lsl #25 │ │ │ │ @ instruction: 0x004d8c98 │ │ │ │ - subeq r8, sp, r8, lsr #25 │ │ │ │ │ │ │ │ 0035a2b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r6, r2 │ │ │ │ @@ -386962,52 +386962,52 @@ │ │ │ │ beq 35a424 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 35a470 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r5} │ │ │ │ ldr r0, [pc, #88] @ 35a474 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35a330 │ │ │ │ ldr r1, [pc, #76] @ 35a478 │ │ │ │ ldr r0, [pc, #76] @ 35a47c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r8, r9} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35a330 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, fp, r8, lsr #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, fp, ip, ror #1 │ │ │ │ rsbeq r1, fp, r4, asr #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r4, asr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, sp, r4, lsl #8 │ │ │ │ - subeq r8, sp, r4, ror #21 │ │ │ │ - ldrdeq r8, [sp], #-60 @ 0xffffffc4 │ │ │ │ - subeq r8, sp, r0, lsl #22 │ │ │ │ + strdeq r8, [sp], #-52 @ 0xffffffcc │ │ │ │ + ldrdeq r8, [sp], #-164 @ 0xffffff5c │ │ │ │ + subeq r8, sp, ip, asr #7 │ │ │ │ + strdeq r8, [sp], #-160 @ 0xffffff60 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ ldr ip, [r0, #1256] @ 0x4e8 │ │ │ │ ldr lr, [sp, #4] │ │ │ │ cmp ip, #0 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r1, #0 │ │ │ │ popge {pc} @ (ldrge pc, [sp], #4) │ │ │ │ @@ -387101,55 +387101,55 @@ │ │ │ │ beq 35a64c │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mvn ip, #0 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 35a6a0 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r0, r5} │ │ │ │ ldr r0, [pc, #96] @ 35a6a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35a568 │ │ │ │ mvn r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldr r0, [pc, #76] @ 35a6a8 │ │ │ │ ldr r1, [pc, #76] @ 35a6ac │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r7, r8} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35a568 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, fp, ip, lsr #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r0, [fp], #-224 @ 0xffffff20 @ │ │ │ │ ldrdeq r0, [fp], #-236 @ 0xffffff14 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, fp, ip, lsl #29 │ │ │ │ andeq r3, r0, r4, lsr r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq r8, [sp], #-28 @ 0xffffffe4 │ │ │ │ - subeq r8, sp, r8, lsr #18 │ │ │ │ - subeq r8, sp, ip, lsr r9 │ │ │ │ - subeq r8, sp, ip, lsr #3 │ │ │ │ + subeq r8, sp, ip, asr #3 │ │ │ │ + subeq r8, sp, r8, lsl r9 │ │ │ │ + subeq r8, sp, ip, lsr #18 │ │ │ │ + @ instruction: 0x004d819c │ │ │ │ ldr r3, [r0, #1256] @ 0x4e8 │ │ │ │ cmp r3, #0 │ │ │ │ bge 35a6f8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -387176,40 +387176,40 @@ │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r1 │ │ │ │ ldrd r2, [r1] │ │ │ │ ldr r1, [pc, #968] @ 35aaf8 │ │ │ │ sub sp, sp, #28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldrd r2, [r6, #16] │ │ │ │ ldr r1, [pc, #948] @ 35aafc │ │ │ │ strd r2, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r6, #8] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [pc, #928] @ 35ab00 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r6, #24] │ │ │ │ ldr r1, [r3] │ │ │ │ cmp r1, #0 │ │ │ │ beq 35aac0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f1938 │ │ │ │ + bl 6f1928 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrd r2, [r1, #8] │ │ │ │ ldrd r0, [r1] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #876] @ 35ab04 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r1, [r6, #28] │ │ │ │ ldrb r3, [r1, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 35a7bc │ │ │ │ ldrb r3, [r1, #16] │ │ │ │ cmp r3, #0 │ │ │ │ bne 35aad8 │ │ │ │ @@ -387220,59 +387220,59 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 35a89c │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #808] @ 35ab08 │ │ │ │ ldrd r2, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #788] @ 35ab0c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #764] @ 35ab10 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldrd r2, [r3, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #740] @ 35ab14 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r3, #24] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r4, [ip, #8] │ │ │ │ ldrd r2, [ip] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #704] @ 35ab18 │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r3, #28] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r4, [ip, #8] │ │ │ │ ldrd r2, [ip] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ ldr r1, [pc, #668] @ 35ab1c │ │ │ │ ldr r3, [r3] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [r3, #32] │ │ │ │ mov r0, r8 │ │ │ │ ldrd r4, [ip, #8] │ │ │ │ ldrd r2, [ip] │ │ │ │ strd r4, [sp] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r5, [r6, #64] @ 0x40 │ │ │ │ cmp r5, #0 │ │ │ │ beq 35a9cc │ │ │ │ ldr r3, [pc, #624] @ 35ab20 │ │ │ │ ldr sl, [pc, #624] @ 35ab24 │ │ │ │ ldr fp, [pc, #624] @ 35ab28 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -387296,27 +387296,27 @@ │ │ │ │ subs r4, r4, #1 │ │ │ │ sbc r7, r7, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, r6 │ │ │ │ mov r3, r9 │ │ │ │ mov r0, r8 │ │ │ │ stm sp, {r4, r7} │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ beq 35a9c8 │ │ │ │ ldr ip, [r5, #4] │ │ │ │ mov r1, sl │ │ │ │ ldrd r2, [ip] │ │ │ │ mov r0, r8 │ │ │ │ ldr r6, [ip, #16] │ │ │ │ ldr r9, [ip, #20] │ │ │ │ ldr r4, [ip, #24] │ │ │ │ ldr r7, [ip, #28] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ ldr r2, [r3, #8] │ │ │ │ ldrb r1, [r2] │ │ │ │ cmp r1, #105 @ 0x69 │ │ │ │ beq 35a8cc │ │ │ │ cmn r9, #1 │ │ │ │ cmneq r6, #1 │ │ │ │ @@ -387336,24 +387336,24 @@ │ │ │ │ sbc r7, r7, #0 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r8 │ │ │ │ str r6, [sp] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r5, [r5] │ │ │ │ cmp r5, #0 │ │ │ │ bne 35a928 │ │ │ │ ldr r6, [sp, #20] │ │ │ │ ldr r1, [pc, #352] @ 35ab34 │ │ │ │ ldr r2, [r6, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r3, [r6, #60] @ 0x3c │ │ │ │ cmp r3, #0 │ │ │ │ beq 35aa1c │ │ │ │ ldrb r2, [r3, #4] │ │ │ │ cmp r2, #0 │ │ │ │ beq 35aa1c │ │ │ │ ldr r4, [r3, #8] │ │ │ │ @@ -387372,27 +387372,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r1, [pc, #244] @ 35ab38 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 35a91c │ │ │ │ ldrb r3, [r3, #33] @ 0x21 │ │ │ │ cmp r2, #0 │ │ │ │ moveq r2, #32 │ │ │ │ movne r2, #64 @ 0x40 │ │ │ │ cmp r3, #0 │ │ │ │ beq 35aa8c │ │ │ │ ldr r3, [pc, #204] @ 35ab3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 35a91c │ │ │ │ ldr r3, [pc, #184] @ 35ab40 │ │ │ │ add r3, pc, r3 │ │ │ │ b 35a990 │ │ │ │ ldr r3, [pc, #176] @ 35ab44 │ │ │ │ add r3, pc, r3 │ │ │ │ b 35aa70 │ │ │ │ @@ -387400,53 +387400,53 @@ │ │ │ │ ldrd r2, [r6, #40] @ 0x28 │ │ │ │ add r1, r1, #64 @ 0x40 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #148] @ 35ab48 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 35a7c8 │ │ │ │ ldr r1, [pc, #132] @ 35ab4c │ │ │ │ ldrd r2, [r3, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r8 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 35a780 │ │ │ │ ldrd r2, [r1, #40] @ 0x28 │ │ │ │ ldrd r0, [r1, #24] │ │ │ │ strd r0, [sp] │ │ │ │ ldr r1, [pc, #100] @ 35ab50 │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 35a7bc │ │ │ │ - ldrdeq r8, [sp], #-132 @ 0xffffff7c │ │ │ │ - subeq r8, sp, ip, asr #17 │ │ │ │ - subeq r1, fp, r4, lsl #12 │ │ │ │ - subeq r8, sp, ip, lsr #17 │ │ │ │ - strheq r8, [sp], #-140 @ 0xffffff74 │ │ │ │ - strheq r8, [sp], #-136 @ 0xffffff78 │ │ │ │ - strheq r8, [sp], #-136 @ 0xffffff78 │ │ │ │ - strheq r8, [sp], #-140 @ 0xffffff74 │ │ │ │ + subeq r8, sp, r4, asr #17 │ │ │ │ strheq r8, [sp], #-140 @ 0xffffff74 │ │ │ │ + strdeq r1, [fp], #-84 @ 0xffffffac │ │ │ │ + @ instruction: 0x004d889c │ │ │ │ + subeq r8, sp, ip, lsr #17 │ │ │ │ + subeq r8, sp, r8, lsr #17 │ │ │ │ + subeq r8, sp, r8, lsr #17 │ │ │ │ + subeq r8, sp, ip, lsr #17 │ │ │ │ + subeq r8, sp, ip, lsr #17 │ │ │ │ + strheq r8, [sp], #-128 @ 0xffffff80 │ │ │ │ + subeq r8, sp, ip, lsr #18 │ │ │ │ subeq r8, sp, r0, asr #17 │ │ │ │ - subeq r8, sp, ip, lsr r9 │ │ │ │ - ldrdeq r8, [sp], #-128 @ 0xffffff80 │ │ │ │ - subeq r8, sp, ip, lsl #18 │ │ │ │ - @ instruction: 0x004d8894 │ │ │ │ - subeq r8, sp, r8, ror #12 │ │ │ │ - subeq r8, sp, r4, lsr #15 │ │ │ │ - subeq r8, sp, r0, ror r7 │ │ │ │ - subeq r8, sp, r8, lsl #11 │ │ │ │ - subseq r4, r3, ip, ror #1 │ │ │ │ - subseq r4, r3, r0, ror #1 │ │ │ │ - ldrdeq r8, [sp], #-80 @ 0xffffffb0 │ │ │ │ - subeq r8, sp, ip, ror #10 │ │ │ │ - subeq r8, sp, r4, ror r5 │ │ │ │ + strdeq r8, [sp], #-140 @ 0xffffff74 │ │ │ │ + subeq r8, sp, r4, lsl #17 │ │ │ │ + subeq r8, sp, r8, asr r6 │ │ │ │ + @ instruction: 0x004d8794 │ │ │ │ + subeq r8, sp, r0, ror #14 │ │ │ │ + subeq r8, sp, r8, ror r5 │ │ │ │ + ldrsbeq r4, [r3], #-12 │ │ │ │ + ldrsbeq r4, [r3], #-0 │ │ │ │ + subeq r8, sp, r0, asr #11 │ │ │ │ + subeq r8, sp, ip, asr r5 │ │ │ │ + subeq r8, sp, r4, ror #10 │ │ │ │ │ │ │ │ 0035ab54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #108] @ 35abd8 │ │ │ │ @@ -387473,15 +387473,15 @@ │ │ │ │ bne 35aba4 │ │ │ │ ldr r6, [r6] │ │ │ │ cmp r6, #0 │ │ │ │ bne 35ab94 │ │ │ │ mov r0, r7 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 792080 │ │ │ │ + b 792070 │ │ │ │ @ instruction: 0x006b0890 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ │ │ │ │ 0035abe0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -387525,24 +387525,24 @@ │ │ │ │ ldr r1, [pc, #524] @ 35ae94 │ │ │ │ add r8, pc, r8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #492] @ 35ae98 │ │ │ │ ldr r1, [pc, #492] @ 35ae9c │ │ │ │ add r8, r8, #8 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 35252c │ │ │ │ ldr r9, [r4, #100] @ 0x64 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r9 │ │ │ │ ldr r8, [r4, #120] @ 0x78 │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r0, r7 │ │ │ │ @@ -387579,15 +387579,15 @@ │ │ │ │ str r8, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp, #16] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ ldr r9, [pc, #296] @ 35aea8 │ │ │ │ ldr r8, [pc, #296] @ 35aeac │ │ │ │ ldr sl, [pc, #296] @ 35aeb0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r7, #0 │ │ │ │ add sl, pc, sl │ │ │ │ @@ -387613,15 +387613,15 @@ │ │ │ │ str r0, [sp, #12] │ │ │ │ mov r3, r9 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ add r7, r7, #1 │ │ │ │ cmp r7, #7 │ │ │ │ add r4, r4, #32 │ │ │ │ bne 35ad94 │ │ │ │ ldr r2, [pc, #160] @ 35aeb8 │ │ │ │ ldr r3, [pc, #104] @ 35ae84 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -387648,28 +387648,28 @@ │ │ │ │ mov r0, sl │ │ │ │ str r9, [sp, #4] │ │ │ │ bl 1e2dc4 <__snprintf_chk@plt> │ │ │ │ b 35ac78 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [fp], #-124 @ 0xffffff84 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x0054bc9c │ │ │ │ - ldrheq r1, [pc], #-0 @ │ │ │ │ - @ instruction: 0x004adf90 │ │ │ │ - subseq r9, r2, r4, lsr sl │ │ │ │ - @ instruction: 0x004b3b94 │ │ │ │ - strheq sp, [ip], #-24 @ 0xffffffe8 │ │ │ │ - subseq r3, r3, r0, lsl lr │ │ │ │ - strheq r8, [sp], #-72 @ 0xffffffb8 │ │ │ │ - subseq r3, r3, ip, ror #27 │ │ │ │ - ldrdeq r8, [sp], #-76 @ 0xffffffb4 │ │ │ │ - subeq r9, ip, r4, lsl #19 │ │ │ │ - subeq r8, sp, r8, asr r4 │ │ │ │ + subseq fp, r4, ip, lsl #25 │ │ │ │ + subseq r1, pc, r0, lsr #1 │ │ │ │ + subeq sp, sl, r0, lsl #31 │ │ │ │ + subseq r9, r2, r4, lsr #20 │ │ │ │ + subeq r3, fp, r4, lsl #23 │ │ │ │ + subeq sp, ip, r8, lsr #3 │ │ │ │ + subseq r3, r3, r0, lsl #28 │ │ │ │ + subeq r8, sp, r8, lsr #9 │ │ │ │ + ldrsbeq r3, [r3], #-220 @ 0xffffff24 │ │ │ │ + subeq r8, sp, ip, asr #9 │ │ │ │ + subeq r9, ip, r4, ror r9 │ │ │ │ + subeq r8, sp, r8, asr #8 │ │ │ │ rsbeq r0, fp, r4, ror #11 │ │ │ │ - strheq r8, [sp], #-56 @ 0xffffffc8 │ │ │ │ + subeq r8, sp, r8, lsr #7 │ │ │ │ │ │ │ │ 0035aec0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r2, [pc, #1120] @ 35b338 │ │ │ │ @@ -387683,15 +387683,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #0 │ │ │ │ str r5, [sp, #20] │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ add r8, sp, #36 @ 0x24 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ strb r5, [sp, #19] │ │ │ │ str r5, [sp, #32] │ │ │ │ @@ -387715,15 +387715,15 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #191 @ 0xbf │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r7 │ │ │ │ bl 4a4418 │ │ │ │ ldr r2, [pc, #940] @ 35b350 │ │ │ │ ldr r3, [pc, #916] @ 35b33c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -387739,114 +387739,114 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ ldr r1, [pc, #876] @ 35b354 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b45f4 │ │ │ │ + bl 7b45e4 │ │ │ │ add r2, sp, #19 │ │ │ │ add r1, sp, #24 │ │ │ │ mov r9, r0 │ │ │ │ bl 364910 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35b230 │ │ │ │ ldr r1, [pc, #840] @ 35b358 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7b4298 │ │ │ │ + bl 7b4288 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35b304 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 3527e4 │ │ │ │ ldr r1, [pc, #804] @ 35b35c │ │ │ │ ldrb r3, [sp, #19] │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ strh r3, [sp, #42] @ 0x2a │ │ │ │ strh r0, [sp, #40] @ 0x28 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4760 │ │ │ │ + bl 7b4750 │ │ │ │ ldr r1, [pc, #776] @ 35b360 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r0, r4 │ │ │ │ orrne r3, r3, #2 │ │ │ │ strhne r3, [sp, #42] @ 0x2a │ │ │ │ - bl 7b4298 │ │ │ │ + bl 7b4288 │ │ │ │ ldr r1, [pc, #748] @ 35b364 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r0, r4 │ │ │ │ orrne r3, r3, #4 │ │ │ │ strhne r3, [sp, #42] @ 0x2a │ │ │ │ - bl 7b4298 │ │ │ │ + bl 7b4288 │ │ │ │ ldr r1, [pc, #720] @ 35b368 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ cmp r0, #0 │ │ │ │ ldrhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r0, r4 │ │ │ │ orrne r3, r3, #8 │ │ │ │ strhne r3, [sp, #42] @ 0x2a │ │ │ │ mov r3, #0 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ ldr r1, [pc, #684] @ 35b36c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ ldr r1, [pc, #660] @ 35b370 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ ldr r1, [pc, #636] @ 35b374 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ ldr r1, [pc, #612] @ 35b378 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ ldr r1, [pc, #588] @ 35b37c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ ldr r1, [pc, #564] @ 35b380 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ ldr r1, [pc, #540] @ 35b384 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7b4660 │ │ │ │ + bl 7b4650 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ bl 363b5c │ │ │ │ cmp r0, #0 │ │ │ │ blt 35b2a0 │ │ │ │ @@ -387859,144 +387859,144 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ add r4, r4, #8 │ │ │ │ mov r5, r0 │ │ │ │ ldr r0, [sp, #32] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #440] @ 35b394 │ │ │ │ ldr r1, [pc, #440] @ 35b398 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 35252c │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r1, [pc, #412] @ 35b39c │ │ │ │ ldr ip, [r2, #120] @ 0x78 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp] │ │ │ │ asr r0, ip, #3 │ │ │ │ and r0, r0, #31 │ │ │ │ and ip, ip, #7 │ │ │ │ str r0, [sp, #4] │ │ │ │ str ip, [sp, #8] │ │ │ │ mov r0, r7 │ │ │ │ - bl 6f19f4 │ │ │ │ + bl 6f19e4 │ │ │ │ b 35af90 │ │ │ │ add r3, sp, #28 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7bbc88 │ │ │ │ + bl 7bbc78 │ │ │ │ cmp r0, #0 │ │ │ │ blt 35b2d4 │ │ │ │ ldr r1, [pc, #332] @ 35b3a0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp, #24] │ │ │ │ - bl 7b4760 │ │ │ │ + bl 7b4750 │ │ │ │ strb r0, [sp, #19] │ │ │ │ b 35b020 │ │ │ │ ldr r3, [pc, #300] @ 35b3a4 │ │ │ │ ldr r0, [pc, #300] @ 35b3a8 │ │ │ │ ldr r1, [pc, #300] @ 35b3ac │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r6} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #187 @ 0xbb │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35af90 │ │ │ │ ldr r3, [pc, #264] @ 35b3b0 │ │ │ │ ldr ip, [pc, #264] @ 35b3b4 │ │ │ │ ldr r1, [pc, #264] @ 35b3b8 │ │ │ │ add ip, pc, ip │ │ │ │ rsb r0, r0, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, ip} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #238 @ 0xee │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ b 35af90 │ │ │ │ ldr r3, [pc, #224] @ 35b3bc │ │ │ │ ldr r0, [pc, #224] @ 35b3c0 │ │ │ │ ldr r1, [pc, #224] @ 35b3c4 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ stm sp, {r0, r9} │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #198 @ 0xc6 │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35af90 │ │ │ │ ldr r3, [pc, #188] @ 35b3c8 │ │ │ │ ldr r0, [pc, #188] @ 35b3cc │ │ │ │ ldr r1, [pc, #188] @ 35b3d0 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, pc, r3 │ │ │ │ str r0, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #205 @ 0xcd │ │ │ │ add r0, sp, #20 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35af90 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, fp, r4, lsr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r5, sp, r8, ror #22 │ │ │ │ - subseq r0, pc, r0, asr #27 │ │ │ │ - subeq r8, sp, r8, asr #6 │ │ │ │ - subeq r8, sp, ip, lsl #6 │ │ │ │ + subeq r5, sp, r8, asr fp │ │ │ │ + ldrheq r0, [pc], #-208 @ │ │ │ │ + subeq r8, sp, r8, lsr r3 │ │ │ │ + strdeq r8, [sp], #-44 @ 0xffffffd4 │ │ │ │ rsbeq r0, fp, r8, asr r4 │ │ │ │ - strheq r5, [ip], #-160 @ 0xffffff60 │ │ │ │ - subeq r8, sp, ip, ror #5 │ │ │ │ - strdeq r8, [sp], #-40 @ 0xffffffd8 │ │ │ │ - strdeq r8, [sp], #-36 @ 0xffffffdc │ │ │ │ + subeq r5, ip, r0, lsr #21 │ │ │ │ ldrdeq r8, [sp], #-44 @ 0xffffffd4 │ │ │ │ - strheq r8, [sp], #-32 @ 0xffffffe0 │ │ │ │ - @ instruction: 0x004d8294 │ │ │ │ - subeq r8, sp, r0, lsl #5 │ │ │ │ - subeq r8, sp, ip, ror #4 │ │ │ │ - subeq r8, sp, r8, lsr r2 │ │ │ │ - subeq r8, sp, ip, lsr r2 │ │ │ │ + subeq r8, sp, r8, ror #5 │ │ │ │ + subeq r8, sp, r4, ror #5 │ │ │ │ + subeq r8, sp, ip, asr #5 │ │ │ │ + subeq r8, sp, r0, lsr #5 │ │ │ │ + subeq r8, sp, r4, lsl #5 │ │ │ │ + subeq r8, sp, r0, ror r2 │ │ │ │ + subeq r8, sp, ip, asr r2 │ │ │ │ subeq r8, sp, r8, lsr #4 │ │ │ │ - subeq r8, sp, r4, lsl r2 │ │ │ │ - subseq r0, pc, r8, lsl #23 │ │ │ │ - subeq sp, sl, r4, ror #20 │ │ │ │ - subseq r9, r2, r8, lsl #10 │ │ │ │ - subeq r3, fp, ip, ror #12 │ │ │ │ - @ instruction: 0x004ccc90 │ │ │ │ - subeq r8, sp, r0, lsr #3 │ │ │ │ - subeq r8, sp, r4, lsr #1 │ │ │ │ - ldrheq r0, [pc], #-164 @ │ │ │ │ - subeq r8, sp, r4, lsr #32 │ │ │ │ - subeq r8, sp, r0 │ │ │ │ - subseq r0, pc, r0, lsl #21 │ │ │ │ - ldrdeq r8, [sp], #-12 │ │ │ │ - subeq r7, sp, ip, asr #31 │ │ │ │ - subseq r0, pc, r0, asr sl @ │ │ │ │ - strdeq r7, [sp], #-252 @ 0xffffff04 │ │ │ │ - @ instruction: 0x004d7f9c │ │ │ │ - subseq r0, pc, r0, lsr #20 │ │ │ │ - strdeq r7, [sp], #-248 @ 0xffffff08 │ │ │ │ - subeq r7, sp, ip, ror #30 │ │ │ │ + subeq r8, sp, ip, lsr #4 │ │ │ │ + subeq r8, sp, r8, lsl r2 │ │ │ │ + subeq r8, sp, r4, lsl #4 │ │ │ │ + subseq r0, pc, r8, ror fp @ │ │ │ │ + subeq sp, sl, r4, asr sl │ │ │ │ + ldrsheq r9, [r2], #-72 @ 0xffffffb8 │ │ │ │ + subeq r3, fp, ip, asr r6 │ │ │ │ + subeq ip, ip, r0, lsl #25 │ │ │ │ + @ instruction: 0x004d8190 │ │ │ │ + @ instruction: 0x004d8094 │ │ │ │ + subseq r0, pc, r4, lsr #21 │ │ │ │ + subeq r8, sp, r4, lsl r0 │ │ │ │ + strdeq r7, [sp], #-240 @ 0xffffff10 │ │ │ │ + subseq r0, pc, r0, ror sl @ │ │ │ │ + subeq r8, sp, ip, asr #1 │ │ │ │ + strheq r7, [sp], #-252 @ 0xffffff04 │ │ │ │ + subseq r0, pc, r0, asr #20 │ │ │ │ + subeq r7, sp, ip, ror #31 │ │ │ │ + subeq r7, sp, ip, lsl #31 │ │ │ │ + subseq r0, pc, r0, lsl sl @ │ │ │ │ + subeq r7, sp, r8, ror #31 │ │ │ │ + subeq r7, sp, ip, asr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r2, [pc, #1232] @ 35b8bc │ │ │ │ sub sp, sp, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -388303,20 +388303,20 @@ │ │ │ │ strb r4, [sl, #4] │ │ │ │ ldr r3, [r9, #100] @ 0x64 │ │ │ │ ldrb r1, [r3, #25] │ │ │ │ bl 35b3d4 │ │ │ │ str r0, [sl, #8] │ │ │ │ b 35b838 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - strheq r6, [sp], #-116 @ 0xffffff8c │ │ │ │ - subeq sp, sp, r0, lsl #6 │ │ │ │ + subeq r6, sp, r4, lsr #15 │ │ │ │ + strdeq sp, [sp], #-32 @ 0xffffffe0 │ │ │ │ rsbeq pc, sl, r8, ror #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, sl, r8, lsr sp @ │ │ │ │ - subseq r3, r3, r0, ror r4 │ │ │ │ + subseq r3, r3, r0, ror #8 │ │ │ │ │ │ │ │ 0035b8d4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr ip, [pc, #252] @ 35b9e8 │ │ │ │ @@ -388484,44 +388484,44 @@ │ │ │ │ mov r0, r7 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp, #8] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 35bbf8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35ba5c │ │ │ │ ldr r0, [pc, #60] @ 35bbfc │ │ │ │ mov r3, r8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35ba58 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, sl, r8, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, sl, r8, asr #19 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbeq pc, sl, r4, lsr #18 │ │ │ │ andeq r1, r0, r4, lsl r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, sp, r4, lsr #16 │ │ │ │ - subeq r7, sp, r4, asr r8 │ │ │ │ + subeq r7, sp, r4, lsl r8 │ │ │ │ + subeq r7, sp, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #592] @ 35be68 │ │ │ │ add r3, r0, #1440 @ 0x5a0 │ │ │ │ ldr sl, [r0, #100] @ 0x64 │ │ │ │ @@ -388639,33 +388639,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r8 │ │ │ │ str r1, [r8, #4] │ │ │ │ str r1, [r8, #8] │ │ │ │ str r1, [r8, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ str r6, [sp, #12] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 35be88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35bca0 │ │ │ │ ldr r0, [pc, #96] @ 35be8c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35bca0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 35be90 │ │ │ │ ldr r1, [pc, #64] @ 35be94 │ │ │ │ ldr r0, [pc, #64] @ 35be98 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -388676,19 +388676,19 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x006af798 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, sl, ip, lsl #14 │ │ │ │ andeq r2, r0, r4, ror #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, sp, ip, asr r6 │ │ │ │ - subeq r7, sp, r4, lsl #13 │ │ │ │ - subseq pc, lr, ip, lsl #30 │ │ │ │ + subeq r7, sp, ip, asr #12 │ │ │ │ + subeq r7, sp, r4, ror r6 │ │ │ │ + ldrsheq pc, [lr], #-236 @ 0xffffff14 @ │ │ │ │ + subeq r7, sp, r8, ror #11 │ │ │ │ strdeq r7, [sp], #-88 @ 0xffffffa8 │ │ │ │ - subeq r7, sp, r8, lsl #12 │ │ │ │ │ │ │ │ 0035be9c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ sub sp, sp, #44 @ 0x2c │ │ │ │ @@ -388707,15 +388707,15 @@ │ │ │ │ ldr r3, [sp, #96] @ 0x60 │ │ │ │ mov r6, r0 │ │ │ │ ldrh sl, [sp, #84] @ 0x54 │ │ │ │ ldrh r5, [sp, #88] @ 0x58 │ │ │ │ mov r9, r1 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 582360 │ │ │ │ + bl 582350 │ │ │ │ ldr r7, [r6, #120] @ 0x78 │ │ │ │ ldr r4, [r6, #100] @ 0x64 │ │ │ │ cmp sl, #0 │ │ │ │ add r7, r5, r7 │ │ │ │ add r4, r4, r9 │ │ │ │ str r0, [sp, #16] │ │ │ │ beq 35bf2c │ │ │ │ @@ -388800,15 +388800,15 @@ │ │ │ │ add r0, r4, #32 │ │ │ │ strh r3, [sp, #34] @ 0x22 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r1, [pc, #400] @ 35c1f8 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 58029c │ │ │ │ + bl 58028c │ │ │ │ mov r1, #4 │ │ │ │ mov r0, sl │ │ │ │ bl 1e1654 │ │ │ │ cmp sl, fp │ │ │ │ str r0, [r6, #1460] @ 0x5b4 │ │ │ │ bne 35c0d8 │ │ │ │ b 35c1b0 │ │ │ │ @@ -388837,34 +388837,34 @@ │ │ │ │ lsr r5, r5, #16 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r2, r0, #1456 @ 0x5b0 │ │ │ │ str r6, [r0, #1464] @ 0x5b8 │ │ │ │ strh r5, [r2, #12] │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r4, r0 │ │ │ │ - bl 582178 │ │ │ │ + bl 582168 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35c090 │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ mov r0, r4 │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 35c15c │ │ │ │ ldr r2, [sp, #8] │ │ │ │ lsl r5, fp, #2 │ │ │ │ mov r4, r2 │ │ │ │ ldr r3, [r6, #1460] @ 0x5b4 │ │ │ │ ldr r7, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ cmp r4, r5 │ │ │ │ bne 35c138 │ │ │ │ ldr r0, [r6, #1460] @ 0x5b4 │ │ │ │ bl 1e136c │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r6, #1460] @ 0x5b4 │ │ │ │ mov r0, #0 │ │ │ │ @@ -388892,25 +388892,25 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r0, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #16 │ │ │ │ mov r2, #47 @ 0x2f │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35c16c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, sl, ip, lsr r5 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r0, r0, r3, asr r5 │ │ │ │ - subeq r6, sp, r0, ror #5 │ │ │ │ + ldrdeq r6, [sp], #-32 @ 0xffffffe0 │ │ │ │ rsbeq pc, sl, r4, lsl #5 │ │ │ │ - @ instruction: 0x005efb98 │ │ │ │ - subeq r7, sp, r8, lsr #6 │ │ │ │ - subeq r7, sp, r0, lsl #5 │ │ │ │ + subseq pc, lr, r8, lsl #23 │ │ │ │ + subeq r7, sp, r8, lsl r3 │ │ │ │ + subeq r7, sp, r0, ror r2 │ │ │ │ │ │ │ │ 0035c20c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ add r3, r0, #1440 @ 0x5a0 │ │ │ │ @@ -388935,17 +388935,17 @@ │ │ │ │ beq 35c298 │ │ │ │ lsl r7, r7, #2 │ │ │ │ mov r4, #0 │ │ │ │ ldr r3, [r6, #1460] @ 0x5b4 │ │ │ │ ldr r5, [r3, r4] │ │ │ │ add r4, r4, #4 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ mov r0, r5 │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ cmp r7, r4 │ │ │ │ bne 35c274 │ │ │ │ ldr r0, [r6, #1460] @ 0x5b4 │ │ │ │ bl 1e136c │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #76] @ 35c2f8 │ │ │ │ str r3, [r6, #1460] @ 0x5b4 │ │ │ │ @@ -389092,26 +389092,26 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ mov r2, #127 @ 0x7f │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq pc, sl, r4, ror #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, sl, r4, lsr #32 │ │ │ │ - subseq pc, lr, r0, lsl #18 │ │ │ │ - subeq r6, sp, ip, ror #31 │ │ │ │ - @ instruction: 0x004d7098 │ │ │ │ - ldrsbeq pc, [lr], #-140 @ 0xffffff74 @ │ │ │ │ + ldrsheq pc, [lr], #-128 @ 0xffffff80 @ │ │ │ │ + ldrdeq r6, [sp], #-252 @ 0xffffff04 │ │ │ │ + subeq r7, sp, r8, lsl #1 │ │ │ │ + subseq pc, lr, ip, asr #17 │ │ │ │ + strheq r6, [sp], #-248 @ 0xffffff08 │ │ │ │ subeq r6, sp, r8, asr #31 │ │ │ │ - ldrdeq r6, [sp], #-248 @ 0xffffff08 │ │ │ │ - ldrheq pc, [lr], #-136 @ 0xffffff78 @ │ │ │ │ - subeq r6, sp, r4, lsr #31 │ │ │ │ - subeq r5, sp, r8, lsl #19 │ │ │ │ - @ instruction: 0x005ef894 │ │ │ │ - subeq r6, sp, r0, lsl #31 │ │ │ │ - subeq r5, sp, r4, asr r9 │ │ │ │ + subseq pc, lr, r8, lsr #17 │ │ │ │ + @ instruction: 0x004d6f94 │ │ │ │ + subeq r5, sp, r8, ror r9 │ │ │ │ + subseq pc, lr, r4, lsl #17 │ │ │ │ + subeq r6, sp, r0, ror pc │ │ │ │ + subeq r5, sp, r4, asr #18 │ │ │ │ │ │ │ │ 0035c520 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r5, [pc, #456] @ 35c700 │ │ │ │ @@ -389123,27 +389123,27 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r3, r5, #64 @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #408] @ 35c70c │ │ │ │ ldr r1, [pc, #408] @ 35c710 │ │ │ │ add ip, r5, #72 @ 0x48 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53d278 │ │ │ │ + bl 53d26c │ │ │ │ mov ip, r1 │ │ │ │ ldr r1, [r6, #1464] @ 0x5b8 │ │ │ │ cmp r1, #0 │ │ │ │ beq 35c6e4 │ │ │ │ cmp r4, #0 │ │ │ │ blt 35c6c8 │ │ │ │ cmp r4, #6 │ │ │ │ @@ -389187,30 +389187,30 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r5, #224] @ 0xe0 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [r5, #220] @ 0xdc │ │ │ │ str r1, [sp] │ │ │ │ - bl 54375c │ │ │ │ + bl 543750 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r1, [pc, #132] @ 35c714 │ │ │ │ ldr r0, [pc, #132] @ 35c718 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r1, r1, #108 @ 0x6c │ │ │ │ stm sp, {r3, ip} │ │ │ │ - bl 7cc088 │ │ │ │ + bl 7cc078 │ │ │ │ mov r0, #1 │ │ │ │ bl 1e33f4 │ │ │ │ ldr r1, [pc, #104] @ 35c71c │ │ │ │ ldr r0, [pc, #104] @ 35c720 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ @@ -389226,27 +389226,27 @@ │ │ │ │ ldr r1, [pc, #64] @ 35c72c │ │ │ │ ldr r0, [pc, #64] @ 35c730 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #80 @ 0x50 │ │ │ │ mov r2, #154 @ 0x9a │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq pc, lr, r8, lsr #16 │ │ │ │ - subeq ip, sl, r8, asr #13 │ │ │ │ - subseq r8, r2, ip, ror #2 │ │ │ │ - subeq r2, fp, ip, asr #5 │ │ │ │ - strdeq fp, [ip], #-128 @ 0xffffff80 │ │ │ │ - ldrsbeq pc, [lr], #-96 @ 0xffffffa0 @ │ │ │ │ - @ instruction: 0x004d6e98 │ │ │ │ - @ instruction: 0x004d6d9c │ │ │ │ - subeq r5, sp, r0, lsl #15 │ │ │ │ - subeq r6, sp, r0, lsl #27 │ │ │ │ - subeq r5, sp, r4, asr r7 │ │ │ │ - subeq r6, sp, r4, ror #26 │ │ │ │ - subeq r6, sp, ip, lsr #28 │ │ │ │ + subseq pc, lr, r8, lsl r8 @ │ │ │ │ + strheq ip, [sl], #-104 @ 0xffffff98 │ │ │ │ + subseq r8, r2, ip, asr r1 │ │ │ │ + strheq r2, [fp], #-44 @ 0xffffffd4 │ │ │ │ + subeq fp, ip, r0, ror #17 │ │ │ │ + subseq pc, lr, r0, asr #13 │ │ │ │ + subeq r6, sp, r8, lsl #29 │ │ │ │ + subeq r6, sp, ip, lsl #27 │ │ │ │ + subeq r5, sp, r0, ror r7 │ │ │ │ + subeq r6, sp, r0, ror sp │ │ │ │ + subeq r5, sp, r4, asr #14 │ │ │ │ + subeq r6, sp, r4, asr sp │ │ │ │ + subeq r6, sp, ip, lsl lr │ │ │ │ │ │ │ │ 0035c734 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #424] @ 35c8f4 │ │ │ │ @@ -389328,50 +389328,50 @@ │ │ │ │ str r3, [sp, #28] │ │ │ │ str r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r3, [sp, #20] │ │ │ │ str r2, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 35c918 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35c7a8 │ │ │ │ ldr r0, [pc, #72] @ 35c91c │ │ │ │ stmib sp, {r2, r3} │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35c7a8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, sl, ip, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, sl, r4, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, sl, ip, asr #24 │ │ │ │ rsbeq lr, sl, r8, lsl ip │ │ │ │ andeq r1, r0, r0, lsr #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r6, [sp], #-192 @ 0xffffff40 │ │ │ │ - subeq r6, sp, r0, ror #25 │ │ │ │ + subeq r6, sp, r0, lsr #25 │ │ │ │ + ldrdeq r6, [sp], #-192 @ 0xffffff40 │ │ │ │ │ │ │ │ 0035c920 : │ │ │ │ add r3, r0, #1440 @ 0x5a0 │ │ │ │ ldrh r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -389545,17 +389545,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 35cbdc │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 35cbe0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq pc, lr, r4, lsr #3 │ │ │ │ - subeq r6, sp, ip, lsl #17 │ │ │ │ - subeq r6, sp, r4, asr r9 │ │ │ │ + @ instruction: 0x005ef194 │ │ │ │ + subeq r6, sp, ip, ror r8 │ │ │ │ + subeq r6, sp, r4, asr #18 │ │ │ │ andeq r0, r0, r7, lsr r1 │ │ │ │ │ │ │ │ 0035cbe4 : │ │ │ │ ldr r0, [r0, #1464] @ 0x5b8 │ │ │ │ bx lr │ │ │ │ │ │ │ │ 0035cbec : │ │ │ │ @@ -389624,17 +389624,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #160 @ 0xa0 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ strdeq lr, [sl], #-120 @ 0xffffff88 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, sl, r4, lsr #15 │ │ │ │ - subseq pc, lr, r4, lsl #1 │ │ │ │ - subeq r6, sp, ip, ror #14 │ │ │ │ - subeq r6, sp, ip, lsl r9 │ │ │ │ + subseq pc, lr, r4, ror r0 @ │ │ │ │ + subeq r6, sp, ip, asr r7 │ │ │ │ + subeq r6, sp, ip, lsl #18 │ │ │ │ andeq r0, r0, r2, asr #2 │ │ │ │ │ │ │ │ 0035cd10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -389778,15 +389778,15 @@ │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r1] │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r2, r2, #9 │ │ │ │ lsl r2, r2, #2 │ │ │ │ - bl 5d45d0 │ │ │ │ + bl 5d45c0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ @@ -389797,15 +389797,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ ldr r3, [r5], #-1472 @ 0xfffffa40 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [r3, #4] │ │ │ │ ldr r1, [r3, #8] │ │ │ │ add r2, r2, #9 │ │ │ │ lsl r2, r2, #2 │ │ │ │ - bl 5d4e78 │ │ │ │ + bl 5d4e68 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r3, [r2, #4] │ │ │ │ add r3, r3, #9 │ │ │ │ cmp r0, r3, lsl #2 │ │ │ │ bne 35cff0 │ │ │ │ mov r4, #0 │ │ │ │ mov r0, r5 │ │ │ │ @@ -389909,45 +389909,45 @@ │ │ │ │ ldr r5, [r0, ip, lsl #2] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ subs r0, r5, #0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ beq 35d1b4 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 2a3790 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str sl, [sp] │ │ │ │ str r0, [sp, #8] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #84] @ 35d1ec │ │ │ │ ldr r3, [fp, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ bl 2931dc │ │ │ │ mov r0, r5 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r6, r4 │ │ │ │ bge 35d148 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subeq fp, sl, r8, ror #21 │ │ │ │ - subseq r7, r2, ip, lsl #11 │ │ │ │ - subseq lr, lr, r4, ror #25 │ │ │ │ + ldrdeq fp, [sl], #-168 @ 0xffffff58 │ │ │ │ + subseq r7, r2, ip, ror r5 │ │ │ │ + ldrsbeq lr, [lr], #-196 @ 0xffffff3c │ │ │ │ strheq lr, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr lr, [r0, #1472] @ 0x5c0 │ │ │ │ @@ -390219,27 +390219,27 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #60] @ 0x3c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr ip, [r7, #192] @ 0xc0 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r1, [sp, #68] @ 0x44 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ lsl r0, r4, #3 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ add r0, r0, #26 │ │ │ │ ldr r0, [ip, r0, lsl #2] │ │ │ │ ldr ip, [sp, #60] @ 0x3c │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r0, #0 │ │ │ │ beq 35d838 │ │ │ │ ldr r3, [r0, #24] │ │ │ │ cmp r9, #2 │ │ │ │ beq 35d93c │ │ │ │ cmp r9, #3 │ │ │ │ beq 35d92c │ │ │ │ @@ -390320,15 +390320,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ str r2, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #28] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r2, [sp, #24] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r2, [sp, #20] │ │ │ │ @@ -390342,15 +390342,15 @@ │ │ │ │ ldr r2, [sp, #80] @ 0x50 │ │ │ │ ldr r3, [sp, #88] @ 0x58 │ │ │ │ str r8, [sp, #32] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 35d9d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35d4d4 │ │ │ │ ldr r3, [pc, #408] @ 35d9d8 │ │ │ │ add r3, pc, r3 │ │ │ │ b 35d684 │ │ │ │ ldr r8, [pc, #400] @ 35d9dc │ │ │ │ add r8, pc, r8 │ │ │ │ b 35d75c │ │ │ │ @@ -390428,54 +390428,54 @@ │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #12] │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #20] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 35d4d4 │ │ │ │ rsbeq lr, sl, ip, lsr r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq sp, [sl], #-248 @ 0xffffff08 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sp, sl, r4, lsl #29 │ │ │ │ andeq r3, r0, r0, lsr #17 │ │ │ │ - ldrsheq lr, [lr], #-124 @ 0xffffff84 │ │ │ │ - strdeq fp, [sl], #-84 @ 0xffffffac │ │ │ │ - @ instruction: 0x00527098 │ │ │ │ - @ instruction: 0x00518a9c │ │ │ │ - subseq r8, r1, r4, ror sl │ │ │ │ - subseq r8, r1, r0, asr sl │ │ │ │ - subseq r8, r1, ip, lsr #20 │ │ │ │ - subseq r8, r1, r8, lsl #20 │ │ │ │ - subseq r8, r1, r4, ror #19 │ │ │ │ - andeq r3, r0, ip, ror fp │ │ │ │ - andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r5, sp, r8, lsl #28 │ │ │ │ - ldrdeq r5, [sp], #-216 @ 0xffffff28 │ │ │ │ - subeq r5, sp, r0, ror #27 │ │ │ │ - subeq r2, fp, r8, asr #27 │ │ │ │ - subseq r5, r6, ip, lsl #16 │ │ │ │ - strheq r5, [sp], #-220 @ 0xffffff24 │ │ │ │ - subeq r2, fp, r0, lsr #27 │ │ │ │ - subseq r5, r6, r0, ror #15 │ │ │ │ - ldrsbeq r9, [r2], #-220 @ 0xffffff24 │ │ │ │ - subeq r9, pc, r4, lsr #5 │ │ │ │ - subeq r5, sp, r4, ror #26 │ │ │ │ - subseq r9, r2, ip, lsr #27 │ │ │ │ - subeq r9, pc, r8, ror r2 @ │ │ │ │ - subeq r5, sp, ip, lsr sp │ │ │ │ - subseq r9, r2, r8, lsl #27 │ │ │ │ - subeq r9, pc, r0, asr r2 @ │ │ │ │ - subeq r5, sp, r0, lsl sp │ │ │ │ - subseq r9, r2, r8, asr sp │ │ │ │ - subeq r9, pc, r0, lsr #4 │ │ │ │ - subeq r5, sp, r0, ror #25 │ │ │ │ - subeq r5, sp, ip, lsl #26 │ │ │ │ + subseq lr, lr, ip, ror #15 │ │ │ │ + subeq fp, sl, r4, ror #11 │ │ │ │ + subseq r7, r2, r8, lsl #1 │ │ │ │ + subseq r8, r1, ip, lsl #21 │ │ │ │ + subseq r8, r1, r4, ror #20 │ │ │ │ + subseq r8, r1, r0, asr #20 │ │ │ │ + subseq r8, r1, ip, lsl sl │ │ │ │ + ldrsheq r8, [r1], #-152 @ 0xffffff68 │ │ │ │ + ldrsbeq r8, [r1], #-148 @ 0xffffff6c │ │ │ │ + andeq r3, r0, ip, ror fp │ │ │ │ + andeq r2, r0, r4, lsl #26 │ │ │ │ + strdeq r5, [sp], #-216 @ 0xffffff28 │ │ │ │ + subeq r5, sp, r8, asr #27 │ │ │ │ + ldrdeq r5, [sp], #-208 @ 0xffffff30 │ │ │ │ + strheq r2, [fp], #-216 @ 0xffffff28 │ │ │ │ + ldrsheq r5, [r6], #-124 @ 0xffffff84 │ │ │ │ + subeq r5, sp, ip, lsr #27 │ │ │ │ + @ instruction: 0x004b2d90 │ │ │ │ + ldrsbeq r5, [r6], #-112 @ 0xffffff90 │ │ │ │ + subseq r9, r2, ip, asr #27 │ │ │ │ + @ instruction: 0x004f9294 │ │ │ │ + subeq r5, sp, r4, asr sp │ │ │ │ + @ instruction: 0x00529d9c │ │ │ │ + subeq r9, pc, r8, ror #4 │ │ │ │ + subeq r5, sp, ip, lsr #26 │ │ │ │ + subseq r9, r2, r8, ror sp │ │ │ │ + subeq r9, pc, r0, asr #4 │ │ │ │ + subeq r5, sp, r0, lsl #26 │ │ │ │ + subseq r9, r2, r8, asr #26 │ │ │ │ + subeq r9, pc, r0, lsl r2 @ │ │ │ │ + ldrdeq r5, [sp], #-192 @ 0xffffff40 │ │ │ │ + strdeq r5, [sp], #-204 @ 0xffffff34 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #1120] @ 35dea0 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [pc, #1116] @ 35dea4 │ │ │ │ @@ -390758,17 +390758,17 @@ │ │ │ │ add r3, r3, #8 │ │ │ │ mov r2, #456 @ 0x1c8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ strheq sp, [sl], #-152 @ 0xffffff68 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, sl, ip, asr #17 │ │ │ │ rsbeq sp, sl, r4, ror #15 │ │ │ │ - @ instruction: 0x005edf94 │ │ │ │ - subeq r5, sp, r8, asr #16 │ │ │ │ - strheq r4, [sp], #-40 @ 0xffffffd8 │ │ │ │ + subseq sp, lr, r4, lsl #31 │ │ │ │ + subeq r5, sp, r8, lsr r8 │ │ │ │ + subeq r4, sp, r8, lsr #5 │ │ │ │ ldr ip, [sp, #8] │ │ │ │ mov r1, r2 │ │ │ │ ldrd r2, [sp] │ │ │ │ str ip, [sp] │ │ │ │ b 35da28 │ │ │ │ │ │ │ │ 0035ded0 : │ │ │ │ @@ -390949,23 +390949,23 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r1, r4 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #10 │ │ │ │ ldr r7, [r0, #1472] @ 0x5c0 │ │ │ │ mov r6, r0 │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r7, #4] │ │ │ │ ldr ip, [r0, #120] @ 0x78 │ │ │ │ asr ip, ip, #3 │ │ │ │ and ip, ip, #31 │ │ │ │ cmp ip, #0 │ │ │ │ beq 35e2c4 │ │ │ │ sub r5, ip, #1 │ │ │ │ @@ -391037,15 +391037,15 @@ │ │ │ │ add r3, r3, #32 │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r0, r9 │ │ │ │ ldr r2, [pc, #180] @ 35e3a8 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #164] @ 35e3ac │ │ │ │ ldr r3, [pc, #120] @ 35e384 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391072,28 +391072,28 @@ │ │ │ │ ldrb r3, [r2, r4] │ │ │ │ orr r3, r3, #13 │ │ │ │ strb r3, [r2, r4] │ │ │ │ b 35e228 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, sl, r4, lsr #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrheq sp, [lr], #-196 @ 0xffffff3c │ │ │ │ - strdeq r6, [fp], #-120 @ 0xffffff88 │ │ │ │ - strdeq r0, [fp], #-104 @ 0xffffff98 │ │ │ │ + subseq sp, lr, r4, lsr #25 │ │ │ │ + subeq r6, fp, r8, ror #15 │ │ │ │ + subeq r0, fp, r8, ror #13 │ │ │ │ strheq sp, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ rsbeq sp, sl, r0, ror r1 │ │ │ │ - subseq sp, lr, r0, asr #22 │ │ │ │ - subeq r5, sp, ip, lsl #8 │ │ │ │ - subeq r5, sp, r4, ror #7 │ │ │ │ + subseq sp, lr, r0, lsr fp │ │ │ │ + strdeq r5, [sp], #-60 @ 0xffffffc4 │ │ │ │ + ldrdeq r5, [sp], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r9, lsr #4 │ │ │ │ strdeq sp, [sl], #-4 @ │ │ │ │ │ │ │ │ 0035e3b0 : │ │ │ │ mov r0, r1 │ │ │ │ - b 5822dc │ │ │ │ + b 5822cc │ │ │ │ │ │ │ │ 0035e3b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r5, r2 │ │ │ │ @@ -391113,23 +391113,23 @@ │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r9, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r1, r8 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, fp │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, fp │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #10 │ │ │ │ ldr r6, [r0, #1472] @ 0x5c0 │ │ │ │ mov r4, r0 │ │ │ │ str sl, [sp] │ │ │ │ mov r0, r9 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [r6, #4] │ │ │ │ ldr r1, [r0, #120] @ 0x78 │ │ │ │ asr r1, r1, #3 │ │ │ │ and r1, r1, #31 │ │ │ │ cmp r1, #0 │ │ │ │ beq 35e514 │ │ │ │ sub r9, r1, #1 │ │ │ │ @@ -391189,15 +391189,15 @@ │ │ │ │ str r0, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ add r3, r3, #32 │ │ │ │ ldr r2, [pc, #232] @ 35e62c │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #216] @ 35e630 │ │ │ │ ldr r3, [pc, #176] @ 35e60c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -391215,15 +391215,15 @@ │ │ │ │ ldr r1, [pc, #152] @ 35e638 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #148] @ 35e63c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #56 @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 35e550 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ bl 35d100 │ │ │ │ ldr r0, [r6, #8] │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ mov r2, #1 │ │ │ │ @@ -391238,25 +391238,25 @@ │ │ │ │ ldrb r3, [r2, r8] │ │ │ │ orr r3, r3, #9 │ │ │ │ strb r3, [r2, r8] │ │ │ │ b 35e4cc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, sl, r4, lsr #32 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sp, lr, r4, lsr sl │ │ │ │ - subeq r6, fp, r8, ror r5 │ │ │ │ - subeq r0, fp, r8, ror r4 │ │ │ │ + subseq sp, lr, r4, lsr #20 │ │ │ │ + subeq r6, fp, r8, ror #10 │ │ │ │ + subeq r0, fp, r8, ror #8 │ │ │ │ rsbeq ip, sl, r4, lsl pc │ │ │ │ - ldrsheq sp, [lr], #-132 @ 0xffffff7c │ │ │ │ - strheq r5, [sp], #-24 @ 0xffffffe8 │ │ │ │ - @ instruction: 0x004d5190 │ │ │ │ + subseq sp, lr, r4, ror #17 │ │ │ │ + subeq r5, sp, r8, lsr #3 │ │ │ │ + subeq r5, sp, r0, lsl #3 │ │ │ │ andeq r0, r0, r9, lsr #4 │ │ │ │ rsbeq ip, sl, r4, lsr #29 │ │ │ │ - subeq r5, sp, r4, lsr #3 │ │ │ │ - subeq r5, sp, r0, lsr r1 │ │ │ │ + @ instruction: 0x004d5194 │ │ │ │ + subeq r5, sp, r0, lsr #2 │ │ │ │ andeq r0, r0, r2, ror r2 │ │ │ │ │ │ │ │ 0035e640 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -391385,36 +391385,36 @@ │ │ │ │ ldr r3, [pc, #220] @ 35e91c │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r5 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r1, [r5, #1472] @ 0x5c0 │ │ │ │ ldr r0, [r5, #100] @ 0x64 │ │ │ │ bl 35d00c │ │ │ │ mov r3, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ ldr ip, [pc, #160] @ 35e920 │ │ │ │ ldr r2, [pc, #160] @ 35e924 │ │ │ │ ldr r1, [pc, #160] @ 35e928 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #88 @ 0x58 │ │ │ │ ldr r3, [pc, #152] @ 35e92c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r5 │ │ │ │ - bl 57e724 │ │ │ │ + bl 57e714 │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ mov r9, #0 │ │ │ │ orr r3, r3, #32 │ │ │ │ str r3, [r5, #872] @ 0x368 │ │ │ │ ldr r2, [pc, #108] @ 35e930 │ │ │ │ ldr r3, [pc, #76] @ 35e914 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -391435,18 +391435,18 @@ │ │ │ │ ldr r0, [r5, #1472] @ 0x5c0 │ │ │ │ bl 1e136c │ │ │ │ b 35e8bc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006acd9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq sl, [r7], #-172 @ 0xffffff54 @ │ │ │ │ - subeq r4, sp, ip, lsr pc │ │ │ │ - @ instruction: 0x005ed598 │ │ │ │ - subeq sl, sl, r8, lsl #7 │ │ │ │ - subeq r5, lr, ip, lsr #5 │ │ │ │ + subeq r4, sp, ip, lsr #30 │ │ │ │ + subseq sp, lr, r8, lsl #11 │ │ │ │ + subeq sl, sl, r8, ror r3 │ │ │ │ + @ instruction: 0x004e529c │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ rsbeq ip, sl, r8, lsr fp │ │ │ │ │ │ │ │ 0035e934 : │ │ │ │ mov r0, #256 @ 0x100 │ │ │ │ bx lr │ │ │ │ │ │ │ │ @@ -391454,29 +391454,29 @@ │ │ │ │ ldr r2, [r0, #872] @ 0x368 │ │ │ │ ldr ip, [r0, #1472] @ 0x5c0 │ │ │ │ mov r3, r0 │ │ │ │ bic r2, r2, #32 │ │ │ │ mov r0, r1 │ │ │ │ str r2, [r3, #872] @ 0x368 │ │ │ │ add r1, ip, #24 │ │ │ │ - b 543768 │ │ │ │ + b 54375c │ │ │ │ │ │ │ │ 0035e95c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #1472] @ 0x5c0 │ │ │ │ cmp r4, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, r5, r6, pc} │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #24 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #12] │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #16] │ │ │ │ bl 1e136c │ │ │ │ ldr r0, [r4, #20] │ │ │ │ @@ -391639,20 +391639,20 @@ │ │ │ │ ldr r1, [pc, #40] @ 35ec38 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r0, [sp, #24] │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #18 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r0, #21 │ │ │ │ b 35ebe8 │ │ │ │ - @ instruction: 0x004d4b90 │ │ │ │ - subseq sp, lr, r4, ror #4 │ │ │ │ - subeq r4, sp, r0, ror fp │ │ │ │ + subeq r4, sp, r0, lsl #23 │ │ │ │ + subseq sp, lr, r4, asr r2 │ │ │ │ + subeq r4, sp, r0, ror #22 │ │ │ │ │ │ │ │ 0035ec3c : │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ bic r3, r3, #64 @ 0x40 │ │ │ │ str r3, [r0, #872] @ 0x368 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -391889,21 +391889,21 @@ │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq ip, sl, r0, asr r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq r0, [r0], -r8 │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ rsbeq ip, sl, r8, lsr #9 │ │ │ │ - subseq ip, lr, ip, asr #29 │ │ │ │ - subeq r4, sp, ip, lsr r8 │ │ │ │ - subeq r4, sp, r8, asr #16 │ │ │ │ + ldrheq ip, [lr], #-236 @ 0xffffff14 │ │ │ │ + subeq r4, sp, ip, lsr #16 │ │ │ │ + subeq r4, sp, r8, lsr r8 │ │ │ │ strdeq r0, [r0], -pc @ │ │ │ │ - ldrheq ip, [lr], #-224 @ 0xffffff20 │ │ │ │ - subeq r4, sp, r0, lsr #16 │ │ │ │ - subeq r4, sp, ip, asr #16 │ │ │ │ + subseq ip, lr, r0, lsr #29 │ │ │ │ + subeq r4, sp, r0, lsl r8 │ │ │ │ + subeq r4, sp, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #252] @ 35f134 │ │ │ │ ldrb ip, [r0, #1432] @ 0x598 │ │ │ │ ldr r5, [r0, #100] @ 0x64 │ │ │ │ @@ -391920,15 +391920,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 3587dc │ │ │ │ add r6, sp, #8 │ │ │ │ add r1, r5, #20 │ │ │ │ mov r2, #4 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -391965,19 +391965,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subseq ip, lr, r4, asr #28 │ │ │ │ + subseq ip, lr, r4, lsr lr │ │ │ │ rsbeq ip, sl, ip, lsr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r3, sp, r0, ror r0 │ │ │ │ - subeq fp, fp, r0, ror r2 │ │ │ │ + subeq r3, sp, r0, rrx │ │ │ │ + subeq fp, fp, r0, ror #4 │ │ │ │ @ instruction: 0xfffffd98 │ │ │ │ rsbeq ip, sl, r4, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r4, [pc, #188] @ 35f224 │ │ │ │ @@ -391990,15 +391990,15 @@ │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #40 @ 0x28 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 2a3790 │ │ │ │ ldrb r3, [r5, #96] @ 0x60 │ │ │ │ ldr r9, [pc, #132] @ 35f230 │ │ │ │ cmp r3, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ beq 35f1dc │ │ │ │ mov r3, #0 │ │ │ │ @@ -392013,29 +392013,29 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ mov r6, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #52] @ 35f234 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 2931dc │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #20 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 588a64 │ │ │ │ - subseq ip, lr, ip, lsl sp │ │ │ │ - subeq r9, sl, r0, lsr #21 │ │ │ │ - subseq r5, r2, r4, asr #10 │ │ │ │ + b 588a54 │ │ │ │ + subseq ip, lr, ip, lsl #26 │ │ │ │ + @ instruction: 0x004a9a90 │ │ │ │ + subseq r5, r2, r4, lsr r5 │ │ │ │ rsbeq ip, sl, r0, asr r2 │ │ │ │ andeq r4, r0, r8, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #404] @ 35f3e4 │ │ │ │ @@ -392235,15 +392235,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 3587dc │ │ │ │ ldrb r3, [r5, #1432] @ 0x598 │ │ │ │ ldr r4, [r5, #100] @ 0x64 │ │ │ │ add r6, sp, #8 │ │ │ │ add r4, r4, r3 │ │ │ │ mov r2, #4 │ │ │ │ add r1, r4, #12 │ │ │ │ @@ -392310,19 +392310,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subseq ip, lr, ip, asr r9 │ │ │ │ + subseq ip, lr, ip, asr #18 │ │ │ │ strheq fp, [sl], #-236 @ 0xffffff14 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r2, sp, ip, lsl #23 │ │ │ │ - subeq sl, fp, ip, lsl #27 │ │ │ │ + subeq r2, sp, ip, ror fp │ │ │ │ + subeq sl, fp, ip, ror sp │ │ │ │ @ instruction: 0xfffffba8 │ │ │ │ rsbeq fp, sl, r4, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r2 │ │ │ │ @@ -392509,15 +392509,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ strb r5, [r4, #1432] @ 0x598 │ │ │ │ ldr r9, [r4, #100] @ 0x64 │ │ │ │ bl 35ed48 │ │ │ │ ldr r1, [pc, #404] @ 35fb34 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588e9c │ │ │ │ + bl 588e8c │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ ldr r8, [r4, #100] @ 0x64 │ │ │ │ add r8, r8, r3 │ │ │ │ subs r6, r0, #0 │ │ │ │ addeq r7, sp, #8 │ │ │ │ beq 35fa48 │ │ │ │ add r6, r6, #4096 @ 0x1000 │ │ │ │ @@ -392609,19 +392609,19 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq fp, sl, r4, asr #21 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r1, sp, r8, ror #25 │ │ │ │ + ldrdeq r1, [sp], #-200 @ 0xffffff38 │ │ │ │ rsbeq fp, sl, r4, ror #18 │ │ │ │ - subseq ip, lr, r4, ror r3 │ │ │ │ - subeq r3, sp, r4, ror #25 │ │ │ │ - subeq r3, sp, r4, lsr sp │ │ │ │ + subseq ip, lr, r4, ror #6 │ │ │ │ + ldrdeq r3, [sp], #-196 @ 0xffffff3c │ │ │ │ + subeq r3, sp, r4, lsr #26 │ │ │ │ │ │ │ │ 0035fb48 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ mov r7, r2 │ │ │ │ @@ -392668,32 +392668,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ b 35fbd0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #40] @ 35fc54 │ │ │ │ ldr r1, [pc, #40] @ 35fc58 │ │ │ │ ldr r0, [pc, #40] @ 35fc5c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 35fc60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006ab894 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, sl, r4, lsr #16 │ │ │ │ - subseq ip, lr, r8, asr r2 │ │ │ │ - subeq r3, sp, r4, asr #23 │ │ │ │ - subeq r3, sp, r4, lsl ip │ │ │ │ + subseq ip, lr, r8, asr #4 │ │ │ │ + strheq r3, [sp], #-180 @ 0xffffff4c │ │ │ │ + subeq r3, sp, r4, lsl #24 │ │ │ │ andeq r0, r0, r7, lsl #2 │ │ │ │ │ │ │ │ 0035fc64 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -392719,23 +392719,23 @@ │ │ │ │ mov r6, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r1, r9 │ │ │ │ str fp, [sp] │ │ │ │ mov r2, sl │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ - bl 582360 │ │ │ │ + bl 582350 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 352088 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fd74 │ │ │ │ mov r2, #0 │ │ │ │ add ip, sp, #8 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ @@ -392762,37 +392762,37 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ beq 35fd0c │ │ │ │ mov r2, #9 │ │ │ │ b 35fd10 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb048 │ │ │ │ + bl 7cb038 │ │ │ │ b 35fd30 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, sl, r0, lsl #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq ip, [lr], #-20 @ 0xffffffec │ │ │ │ - subeq r8, sl, r4, ror #30 │ │ │ │ - subseq r4, r2, r8, lsl #20 │ │ │ │ - subeq lr, sl, r0, ror fp │ │ │ │ - @ instruction: 0x004c8190 │ │ │ │ + subseq ip, lr, r4, ror #3 │ │ │ │ + subeq r8, sl, r4, asr pc │ │ │ │ + ldrsheq r4, [r2], #-152 @ 0xffffff68 │ │ │ │ + subeq lr, sl, r0, ror #22 │ │ │ │ + subeq r8, ip, r0, lsl #3 │ │ │ │ rsbeq fp, sl, r4, asr #13 │ │ │ │ │ │ │ │ 0035fde8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -392809,23 +392809,23 @@ │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, sl │ │ │ │ mov r6, r1 │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ add r8, pc, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #84 @ 0x54 │ │ │ │ - bl 582360 │ │ │ │ + bl 582350 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 352088 │ │ │ │ cmp r0, #0 │ │ │ │ bne 35fe88 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ @@ -392833,31 +392833,31 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ b 35fb48 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str fp, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #68] @ 0x44 │ │ │ │ tst r3, #1 │ │ │ │ beq 35fe6c │ │ │ │ mov r2, #9 │ │ │ │ b 35fe70 │ │ │ │ - subseq ip, lr, r4, lsl #1 │ │ │ │ - subeq r8, sl, r0, lsl #28 │ │ │ │ - subseq r4, r2, r4, lsr #17 │ │ │ │ - subeq lr, sl, r0, lsl sl │ │ │ │ - subeq r8, ip, r0, lsr r0 │ │ │ │ + subseq ip, lr, r4, ror r0 │ │ │ │ + strdeq r8, [sl], #-208 @ 0xffffff30 │ │ │ │ + @ instruction: 0x00524894 │ │ │ │ + subeq lr, sl, r0, lsl #20 │ │ │ │ + subeq r8, ip, r0, lsr #32 │ │ │ │ │ │ │ │ 0035fee0 : │ │ │ │ mov r2, #60 @ 0x3c │ │ │ │ mov r1, #16 │ │ │ │ b 355ff4 │ │ │ │ │ │ │ │ 0035feec : │ │ │ │ @@ -392915,17 +392915,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq fp, sl, ip, ror #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, sl, r8, lsr #9 │ │ │ │ - subseq fp, lr, r0, ror #29 │ │ │ │ - subeq r3, sp, ip, asr #16 │ │ │ │ - strheq r3, [sp], #-128 @ 0xffffff80 │ │ │ │ + ldrsbeq fp, [lr], #-224 @ 0xffffff20 │ │ │ │ + subeq r3, sp, ip, lsr r8 │ │ │ │ + subeq r3, sp, r0, lsr #17 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ │ │ │ │ 0035ffdc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -392973,17 +392973,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq fp, sl, r8, lsl #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, sl, r4, asr #7 │ │ │ │ - subseq fp, lr, r0, lsl #28 │ │ │ │ - subeq r3, sp, ip, ror #14 │ │ │ │ - ldrdeq r3, [sp], #-112 @ 0xffffff90 │ │ │ │ + ldrsheq fp, [lr], #-208 @ 0xffffff30 │ │ │ │ + subeq r3, sp, ip, asr r7 │ │ │ │ + subeq r3, sp, r0, asr #15 │ │ │ │ andeq r0, r0, r3, asr r1 │ │ │ │ │ │ │ │ 003600bc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -393041,17 +393041,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #136 @ 0x88 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq fp, sl, r0, lsr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq fp, [sl], #-40 @ 0xffffffd8 @ │ │ │ │ - ldrsheq fp, [lr], #-200 @ 0xffffff38 │ │ │ │ - subeq r3, sp, r4, ror #12 │ │ │ │ - subeq r8, ip, ip, lsl ip │ │ │ │ + subseq fp, lr, r8, ror #25 │ │ │ │ + subeq r3, sp, r4, asr r6 │ │ │ │ + subeq r8, ip, ip, lsl #24 │ │ │ │ andeq r0, r0, sp, asr r1 │ │ │ │ │ │ │ │ 003601c4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -393401,15 +393401,15 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r8, sp, #10 │ │ │ │ mov r2, #2 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ add r3, r3, #20 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r4, r0 │ │ │ │ @@ -393427,15 +393427,15 @@ │ │ │ │ add r4, pc, r4 │ │ │ │ add r3, r4, #164 @ 0xa4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #2 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ ldr r1, [r0, #100] @ 0x64 │ │ │ │ add r3, r3, #26 │ │ │ │ add r1, r1, r3 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -393464,52 +393464,52 @@ │ │ │ │ mov lr, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r4, #204 @ 0xcc │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ b 3607b0 │ │ │ │ add r1, r9, #40 @ 0x28 │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #112] @ 3608a0 │ │ │ │ ldr r1, [pc, #112] @ 3608a4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr ip, [pc, #92] @ 3608a8 │ │ │ │ ldr r1, [pc, #92] @ 3608ac │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #88] @ 3608b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r9, #176 @ 0xb0 │ │ │ │ ldr lr, [r0, #20] │ │ │ │ mov r0, r7 │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 3607b0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - ldrheq fp, [lr], #-116 @ 0xffffff8c │ │ │ │ + subseq fp, lr, r4, lsr #15 │ │ │ │ rsbeq sl, sl, r0, lsl sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq lr, sl, ip, asr r1 │ │ │ │ - subeq r4, fp, ip, asr r2 │ │ │ │ - subseq fp, lr, r0, lsr #14 │ │ │ │ - strdeq r4, [fp], #-24 @ 0xffffffe8 │ │ │ │ - strdeq lr, [sl], #-8 │ │ │ │ + subeq lr, sl, ip, asr #2 │ │ │ │ + subeq r4, fp, ip, asr #4 │ │ │ │ + subseq fp, lr, r0, lsl r7 │ │ │ │ + subeq r4, fp, r8, ror #3 │ │ │ │ + subeq lr, sl, r8, ror #1 │ │ │ │ rsbeq sl, sl, r4, asr #24 │ │ │ │ - subeq r3, sp, ip, lsr #1 │ │ │ │ - strdeq r2, [sp], #-252 @ 0xffffff04 │ │ │ │ - subeq r8, sl, r8, ror #7 │ │ │ │ - subseq r3, r2, r4, lsl #29 │ │ │ │ - subeq r3, sp, r0, lsr #32 │ │ │ │ - subeq r2, sp, r8, lsr #31 │ │ │ │ + @ instruction: 0x004d309c │ │ │ │ + subeq r2, sp, ip, ror #31 │ │ │ │ + ldrdeq r8, [sl], #-56 @ 0xffffffc8 │ │ │ │ + subseq r3, r2, r4, ror lr │ │ │ │ + subeq r3, sp, r0, lsl r0 │ │ │ │ + @ instruction: 0x004d2f98 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ │ │ │ │ 003608b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -393529,26 +393529,26 @@ │ │ │ │ mov r9, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r5, sp, #8 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ ldr r8, [r0, #100] @ 0x64 │ │ │ │ mov r7, r0 │ │ │ │ add r8, r8, r3 │ │ │ │ str r4, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r9 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #4 │ │ │ │ add r1, r8, #12 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r3, [r4, #1464] @ 0x5b8 │ │ │ │ ldr r6, [sp, #8] │ │ │ │ @@ -393658,26 +393658,26 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ beq 360a6c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - ldrheq fp, [lr], #-88 @ 0xffffffa8 │ │ │ │ + subseq fp, lr, r8, lsr #11 │ │ │ │ rsbeq sl, sl, r0, lsr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r4, fp, r8, ror r0 │ │ │ │ - subeq sp, sl, r8, ror pc │ │ │ │ + subeq r4, fp, r8, rrx │ │ │ │ + subeq sp, sl, r8, ror #30 │ │ │ │ rsbeq sl, sl, ip, lsl #21 │ │ │ │ rsbeq sl, sl, ip, lsr #19 │ │ │ │ rsbeq sl, sl, r4, lsl #18 │ │ │ │ │ │ │ │ 00360b38 : │ │ │ │ mov r0, r1 │ │ │ │ - b 5822dc │ │ │ │ + b 5822cc │ │ │ │ │ │ │ │ 00360b40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ sub sp, sp, #52 @ 0x34 │ │ │ │ @@ -393701,43 +393701,43 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp] │ │ │ │ mov r0, r6 │ │ │ │ mov r2, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r9, [pc, #700] @ 360e7c │ │ │ │ ldr r3, [pc, #700] @ 360e80 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r8, r7, #40 @ 0x28 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, r9 │ │ │ │ str r3, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #656] @ 360e84 │ │ │ │ ldr r1, [pc, #656] @ 360e88 │ │ │ │ add ip, r7, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #10 │ │ │ │ str fp, [sp] │ │ │ │ str r0, [sp, #28] │ │ │ │ mov r0, sl │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sl, sp, #38 @ 0x26 │ │ │ │ mov r2, #2 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrb r5, [r0, #1432] @ 0x598 │ │ │ │ mov r4, r0 │ │ │ │ add fp, r3, r5 │ │ │ │ add r1, fp, #20 │ │ │ │ @@ -393766,18 +393766,18 @@ │ │ │ │ cmp r1, #0 │ │ │ │ bne 360d0c │ │ │ │ and r7, fp, #768 @ 0x300 │ │ │ │ cmp r7, #512 @ 0x200 │ │ │ │ beq 360df4 │ │ │ │ mov r0, #1 │ │ │ │ strb r0, [r6, #29] │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [pc, #452] @ 360e8c │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr r3, [pc, #448] @ 360e90 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ adc r1, r1, #0 │ │ │ │ strd r0, [r6, #32] │ │ │ │ ldr r3, [r3, #120] @ 0x78 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -393788,15 +393788,15 @@ │ │ │ │ ands r7, r7, fp, lsr #10 │ │ │ │ bne 360e24 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 35f3fc │ │ │ │ b 360d14 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #376] @ 360e94 │ │ │ │ ldr r3, [pc, #336] @ 360e70 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -393815,35 +393815,35 @@ │ │ │ │ str r2, [sp, #4] │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ add r3, r7, #204 @ 0xcc │ │ │ │ mov r2, #504 @ 0x1f8 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ cmp r1, #0 │ │ │ │ beq 360ca4 │ │ │ │ b 360d0c │ │ │ │ ldr r1, [sp, #24] │ │ │ │ mov r2, r9 │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r8, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr ip, [pc, #240] @ 360ea0 │ │ │ │ ldr r1, [pc, #240] @ 360ea4 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #236] @ 360ea8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #232 @ 0xe8 │ │ │ │ ldr lr, [r0, #20] │ │ │ │ ldr r0, [sp, #16] │ │ │ │ stm sp, {ip, lr} │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 360d14 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ ldr r2, [r3, #104] @ 0x68 │ │ │ │ cmp r2, #0 │ │ │ │ bne 360ce8 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ @@ -393855,15 +393855,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #168] @ 360eb8 │ │ │ │ ldr r0, [sp, #16] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 360d14 │ │ │ │ mov r0, r4 │ │ │ │ bl 35f514 │ │ │ │ mov r0, r4 │ │ │ │ bl 35f238 │ │ │ │ mov r1, r5 │ │ │ │ mov r2, #2 │ │ │ │ @@ -393875,33 +393875,33 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ strh r3, [sp, #38] @ 0x26 │ │ │ │ bl 1e1e40 │ │ │ │ b 360d14 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x006aa890 │ │ │ │ - subseq fp, lr, ip, lsl #6 │ │ │ │ + ldrsheq fp, [lr], #-44 @ 0xffffffd4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r3, fp, r8, ror #27 │ │ │ │ - subeq sp, sl, r8, ror #25 │ │ │ │ - subeq r8, sl, r8, asr r0 │ │ │ │ - ldrsheq r3, [r2], #-172 @ 0xffffff54 │ │ │ │ - subeq sp, sl, ip, asr #24 │ │ │ │ - subeq r7, ip, r0, ror r2 │ │ │ │ + ldrdeq r3, [fp], #-216 @ 0xffffff28 │ │ │ │ + ldrdeq sp, [sl], #-200 @ 0xffffff38 │ │ │ │ + subeq r8, sl, r8, asr #32 │ │ │ │ + subseq r3, r2, ip, ror #21 │ │ │ │ + subeq sp, sl, ip, lsr ip │ │ │ │ + subeq r7, ip, r0, ror #4 │ │ │ │ andeq r4, pc, r0, asr #4 │ │ │ │ andeq r1, r0, r8, lsl #7 │ │ │ │ rsbeq sl, sl, r0, ror #13 │ │ │ │ - subeq r2, sp, r8, asr #22 │ │ │ │ - @ instruction: 0x004d2a94 │ │ │ │ - subeq r2, sp, r8, lsl fp │ │ │ │ - subeq r2, sp, r4, asr #20 │ │ │ │ + subeq r2, sp, r8, lsr fp │ │ │ │ + subeq r2, sp, r4, lsl #21 │ │ │ │ + subeq r2, sp, r8, lsl #22 │ │ │ │ + subeq r2, sp, r4, lsr sl │ │ │ │ andeq r0, r0, sp, ror #4 │ │ │ │ - subseq fp, lr, r4, lsl #1 │ │ │ │ - subeq r2, sp, r0, asr #18 │ │ │ │ - subeq r2, sp, ip, ror #19 │ │ │ │ + subseq fp, lr, r4, ror r0 │ │ │ │ + subeq r2, sp, r0, lsr r9 │ │ │ │ + ldrdeq r2, [sp], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, sl, ror r2 │ │ │ │ │ │ │ │ 00360ebc : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ @@ -394076,48 +394076,48 @@ │ │ │ │ add r0, r4, #28 │ │ │ │ strb ip, [r5, #1433] @ 0x599 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r1, pc, r1 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 3587dc │ │ │ │ ldr r2, [pc, #320] @ 3612d8 │ │ │ │ ldr r1, [pc, #320] @ 3612dc │ │ │ │ add r4, r4, #264 @ 0x108 │ │ │ │ ldr r3, [pc, #316] @ 3612e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #300] @ 3612e4 │ │ │ │ ldr r3, [pc, #268] @ 3612c8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 3612c0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 57e724 │ │ │ │ + b 57e714 │ │ │ │ ldr r3, [pc, #252] @ 3612e8 │ │ │ │ ldr r2, [pc, #252] @ 3612ec │ │ │ │ ldr r1, [pc, #252] @ 3612f0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #40] @ 0x28 │ │ │ │ cmp r3, #0 │ │ │ │ bne 360fd4 │ │ │ │ b 361008 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ mov r2, #4 │ │ │ │ add r8, r1, r8 │ │ │ │ @@ -394157,24 +394157,24 @@ │ │ │ │ mov r1, r4 │ │ │ │ strh r3, [sp, #8] │ │ │ │ bl 1e1e40 │ │ │ │ b 361018 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sl, sl, r4, lsl r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq sl, lr, r4, lsr sp │ │ │ │ - subeq r0, sp, r8, ror #30 │ │ │ │ - subeq r9, fp, r4, ror #2 │ │ │ │ - subeq r7, sl, r8, ror sl │ │ │ │ - @ instruction: 0x004e299c │ │ │ │ + subseq sl, lr, r4, lsr #26 │ │ │ │ + subeq r0, sp, r8, asr pc │ │ │ │ + subeq r9, fp, r4, asr r1 │ │ │ │ + subeq r7, sl, r8, ror #20 │ │ │ │ + subeq r2, lr, ip, lsl #19 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ rsbeq sl, sl, r4, asr #4 │ │ │ │ - @ instruction: 0x005eac98 │ │ │ │ - subeq r7, sl, ip, lsl sl │ │ │ │ - ldrheq r3, [r2], #-76 @ 0xffffffb4 │ │ │ │ + subseq sl, lr, r8, lsl #25 │ │ │ │ + subeq r7, sl, ip, lsl #20 │ │ │ │ + subseq r3, r2, ip, lsr #9 │ │ │ │ │ │ │ │ 003612f4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldrb r3, [r0, #1432] @ 0x598 │ │ │ │ @@ -394251,15 +394251,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 3587dc │ │ │ │ mov r2, #2 │ │ │ │ mov r1, r7 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r0, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 3614b0 │ │ │ │ @@ -394313,24 +394313,24 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq sl, sl, r4, ror #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0xfffff406 │ │ │ │ rsbeq sl, sl, r4, lsl r0 │ │ │ │ - subseq sl, lr, r8, ror #20 │ │ │ │ - strheq r0, [sp], #-196 @ 0xffffff3c │ │ │ │ - strheq r8, [fp], #-228 @ 0xffffff1c │ │ │ │ - subseq sl, lr, r0, lsr #19 │ │ │ │ - subeq r2, sp, ip, lsl #6 │ │ │ │ - subeq r2, sp, ip, lsl #8 │ │ │ │ + subseq sl, lr, r8, asr sl │ │ │ │ + subeq r0, sp, r4, lsr #25 │ │ │ │ + subeq r8, fp, r4, lsr #29 │ │ │ │ + @ instruction: 0x005ea990 │ │ │ │ + strdeq r2, [sp], #-44 @ 0xffffffd4 │ │ │ │ + strdeq r2, [sp], #-60 @ 0xffffffc4 │ │ │ │ andeq r0, r0, r7, ror #5 │ │ │ │ - subseq sl, lr, ip, ror r9 │ │ │ │ - subeq r2, sp, r8, ror #5 │ │ │ │ - subeq r2, sp, ip, asr #6 │ │ │ │ + subseq sl, lr, ip, ror #18 │ │ │ │ + ldrdeq r2, [sp], #-40 @ 0xffffffd8 │ │ │ │ + subeq r2, sp, ip, lsr r3 │ │ │ │ andeq r0, r0, fp, asr #2 │ │ │ │ │ │ │ │ 00361560 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -394586,25 +394586,25 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r6 │ │ │ │ str fp, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #916] @ 361d08 │ │ │ │ ldr r1, [pc, #916] @ 361d0c │ │ │ │ add r5, r5, #28 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ str r5, [sp] │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 3587dc │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ mov r5, r0 │ │ │ │ bl 35252c │ │ │ │ ldr r2, [pc, #864] @ 361d10 │ │ │ │ mov r3, r9 │ │ │ │ @@ -394613,15 +394613,15 @@ │ │ │ │ mov r0, r5 │ │ │ │ bl 35547c │ │ │ │ ldr r0, [sp, #72] @ 0x48 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str fp, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r0, #0 │ │ │ │ beq 361bec │ │ │ │ ldr r3, [r0, #24] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ and sl, sl, #64 @ 0x40 │ │ │ │ subs r1, sl, #0 │ │ │ │ beq 361acc │ │ │ │ @@ -394708,15 +394708,15 @@ │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #32] │ │ │ │ @@ -394727,15 +394727,15 @@ │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ str fp, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 361d3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3617e0 │ │ │ │ ldr r8, [pc, #404] @ 361d40 │ │ │ │ add r8, pc, r8 │ │ │ │ b 361aa8 │ │ │ │ cmp r2, #512 @ 0x200 │ │ │ │ beq 361c88 │ │ │ │ cmp r2, #768 @ 0x300 │ │ │ │ @@ -394806,58 +394806,58 @@ │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3617e0 │ │ │ │ rsbeq r9, sl, ip, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r9, sl, r0, ror sp │ │ │ │ rsbeq r9, sl, ip, lsr #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r9, sl, r8, ror #23 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - subseq sl, lr, r8, asr #10 │ │ │ │ - subeq r7, sl, ip, asr #5 │ │ │ │ - subseq r2, r2, r0, ror sp │ │ │ │ - subeq r0, sp, r4, ror #14 │ │ │ │ - subeq r8, fp, r4, ror #18 │ │ │ │ + subseq sl, lr, r8, lsr r5 │ │ │ │ + strheq r7, [sl], #-44 @ 0xffffffd4 │ │ │ │ + subseq r2, r2, r0, ror #26 │ │ │ │ + subeq r0, sp, r4, asr r7 │ │ │ │ + subeq r8, fp, r4, asr r9 │ │ │ │ @ instruction: 0xffffd29c │ │ │ │ - subseq lr, r4, ip, ror #29 │ │ │ │ - subseq r4, r1, r4, lsr #14 │ │ │ │ - ldrsheq r4, [r1], #-108 @ 0xffffff94 │ │ │ │ - ldrsbeq r4, [r1], #-96 @ 0xffffffa0 │ │ │ │ - subseq r4, r1, ip, lsr #13 │ │ │ │ - subeq r5, pc, ip, lsr #1 │ │ │ │ - subseq r2, r4, r8, ror #1 │ │ │ │ - subseq r5, r2, r0, lsl #23 │ │ │ │ - andeq r3, r0, ip, ror fp │ │ │ │ - andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r1, [sp], #-212 @ 0xffffff2c │ │ │ │ - ldrsbeq r5, [r2], #-160 @ 0xffffff60 │ │ │ │ - subeq r4, pc, ip, lsl #31 │ │ │ │ - subeq r4, pc, ip, ror #30 │ │ │ │ - subeq r1, sp, r4, lsr #20 │ │ │ │ - subseq r5, r2, r8, ror sl │ │ │ │ - subeq r4, pc, r4, asr #30 │ │ │ │ - subeq r1, sp, r8, lsl #20 │ │ │ │ - subseq r5, r2, r4, asr sl │ │ │ │ - subeq r4, pc, r0, lsr #30 │ │ │ │ - subeq r1, sp, r4, ror #19 │ │ │ │ - subseq r5, r2, r0, lsr sl │ │ │ │ + ldrsbeq lr, [r4], #-236 @ 0xffffff14 │ │ │ │ + subseq r4, r1, r4, lsl r7 │ │ │ │ + subseq r4, r1, ip, ror #13 │ │ │ │ + subseq r4, r1, r0, asr #13 │ │ │ │ + @ instruction: 0x0051469c │ │ │ │ + @ instruction: 0x004f509c │ │ │ │ + ldrsbeq r2, [r4], #-8 │ │ │ │ + subseq r5, r2, r0, ror fp │ │ │ │ + andeq r3, r0, ip, ror fp │ │ │ │ + andeq r2, r0, r4, lsl #26 │ │ │ │ + subeq r1, sp, r4, lsr #27 │ │ │ │ + subseq r5, r2, r0, asr #21 │ │ │ │ + subeq r4, pc, ip, ror pc @ │ │ │ │ + subeq r4, pc, ip, asr pc @ │ │ │ │ + subeq r1, sp, r4, lsl sl │ │ │ │ + subseq r5, r2, r8, ror #20 │ │ │ │ + subeq r4, pc, r4, lsr pc @ │ │ │ │ + strdeq r1, [sp], #-152 @ 0xffffff68 │ │ │ │ + subseq r5, r2, r4, asr #20 │ │ │ │ + subeq r4, pc, r0, lsl pc @ │ │ │ │ + ldrdeq r1, [sp], #-148 @ 0xffffff6c │ │ │ │ subseq r5, r2, r0, lsr #20 │ │ │ │ - ldrsbeq r4, [r1], #-72 @ 0xffffffb8 │ │ │ │ - strheq r1, [sp], #-144 @ 0xffffff70 │ │ │ │ - subseq r4, r1, r0, asr #9 │ │ │ │ - @ instruction: 0x004d1994 │ │ │ │ - strheq r4, [pc], #-224 @ │ │ │ │ - subeq r1, sp, ip, ror #25 │ │ │ │ + subseq r5, r2, r0, lsl sl │ │ │ │ + subseq r4, r1, r8, asr #9 │ │ │ │ + subeq r1, sp, r0, lsr #19 │ │ │ │ + ldrheq r4, [r1], #-64 @ 0xffffffc0 │ │ │ │ + subeq r1, sp, r4, lsl #19 │ │ │ │ + subeq r4, pc, r0, lsr #29 │ │ │ │ + ldrdeq r1, [sp], #-204 @ 0xffffff34 │ │ │ │ │ │ │ │ 00361d88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -395482,41 +395482,41 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #288 @ 0x120 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r8, sl, r0, asr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sl, r8, lsr lr │ │ │ │ - subseq r9, lr, r4, ror r8 │ │ │ │ - subeq r1, sp, r0, ror #3 │ │ │ │ - subeq r1, sp, r8, ror #7 │ │ │ │ + subseq r9, lr, r4, ror #16 │ │ │ │ + ldrdeq r1, [sp], #-16 │ │ │ │ + ldrdeq r1, [sp], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, r6, lsr #8 │ │ │ │ - subseq r9, lr, r0, asr r8 │ │ │ │ - strheq r1, [sp], #-28 @ 0xffffffe4 │ │ │ │ - subeq r1, sp, r8, ror #8 │ │ │ │ + subseq r9, lr, r0, asr #16 │ │ │ │ + subeq r1, sp, ip, lsr #3 │ │ │ │ + subeq r1, sp, r8, asr r4 │ │ │ │ andeq r0, r0, r7, lsl r4 │ │ │ │ - subseq r9, lr, ip, lsr #16 │ │ │ │ - @ instruction: 0x004d1198 │ │ │ │ - subeq r1, sp, r4, lsr #8 │ │ │ │ + subseq r9, lr, ip, lsl r8 │ │ │ │ + subeq r1, sp, r8, lsl #3 │ │ │ │ + subeq r1, sp, r4, lsl r4 │ │ │ │ andeq r0, r0, r4, lsr r4 │ │ │ │ - subseq r9, lr, r8, lsl #16 │ │ │ │ - subeq r1, sp, r4, ror r1 │ │ │ │ - subeq r1, sp, r4, asr #3 │ │ │ │ + ldrsheq r9, [lr], #-120 @ 0xffffff88 │ │ │ │ + subeq r1, sp, r4, ror #2 │ │ │ │ + strheq r1, [sp], #-20 @ 0xffffffec │ │ │ │ andeq r0, r0, sl, lsr #8 │ │ │ │ - subseq r9, lr, r4, ror #15 │ │ │ │ - subeq r1, sp, r0, asr r1 │ │ │ │ - ldrdeq r1, [sp], #-48 @ 0xffffffd0 │ │ │ │ + ldrsbeq r9, [lr], #-116 @ 0xffffff8c │ │ │ │ + subeq r1, sp, r0, asr #2 │ │ │ │ + subeq r1, sp, r0, asr #7 │ │ │ │ andeq r0, r0, r9, lsr #8 │ │ │ │ - subseq r9, lr, r0, asr #15 │ │ │ │ - subeq r1, sp, ip, lsr #2 │ │ │ │ - subeq r1, sp, r8, ror r3 │ │ │ │ + ldrheq r9, [lr], #-112 @ 0xffffff90 │ │ │ │ + subeq r1, sp, ip, lsl r1 │ │ │ │ + subeq r1, sp, r8, ror #6 │ │ │ │ andeq r0, r0, r8, lsr #8 │ │ │ │ - @ instruction: 0x005e979c │ │ │ │ - subeq r1, sp, r8, lsl #2 │ │ │ │ - subeq r1, sp, r0, lsr r3 │ │ │ │ + subseq r9, lr, ip, lsl #15 │ │ │ │ + strdeq r1, [sp], #-8 │ │ │ │ + subeq r1, sp, r0, lsr #6 │ │ │ │ andeq r0, r0, r7, lsr #8 │ │ │ │ │ │ │ │ 00362780 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ @@ -395534,15 +395534,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ mov r4, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #12] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 3587dc │ │ │ │ ldrb r3, [r4, #1432] @ 0x598 │ │ │ │ ldr r5, [r4, #100] @ 0x64 │ │ │ │ add r6, sp, #10 │ │ │ │ add r5, r5, r3 │ │ │ │ mov r2, #2 │ │ │ │ add r1, r5, #12 │ │ │ │ @@ -395612,19 +395612,19 @@ │ │ │ │ cmp r3, r4 │ │ │ │ ldrhi r3, [pc, #40] @ 362928 │ │ │ │ movls r4, r0 │ │ │ │ andhi r3, r3, r0 │ │ │ │ orrhi r4, r3, r4 │ │ │ │ b 36281c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - ldrsheq r9, [lr], #-96 @ 0xffffffa0 │ │ │ │ + subseq r9, lr, r0, ror #13 │ │ │ │ rsbeq r8, sl, r0, asr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq pc, ip, r0, lsr #18 │ │ │ │ - subeq r7, fp, r0, lsr #22 │ │ │ │ + subeq pc, ip, r0, lsl r9 @ │ │ │ │ + subeq r7, fp, r0, lsl fp │ │ │ │ rsbeq r8, sl, ip, ror fp │ │ │ │ strdeq pc, [r0], -r0 │ │ │ │ │ │ │ │ 0036292c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -395905,17 +395905,17 @@ │ │ │ │ bl 362488 │ │ │ │ mov r7, #95 @ 0x5f │ │ │ │ b 362c70 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq r8, [sl], #-112 @ 0xffffff90 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sl, r4, asr #14 │ │ │ │ - subseq r9, lr, ip, ror r1 │ │ │ │ - subeq r0, sp, r8, ror #21 │ │ │ │ - strheq r0, [sp], #-216 @ 0xffffff28 │ │ │ │ + subseq r9, lr, ip, ror #2 │ │ │ │ + ldrdeq r0, [sp], #-168 @ 0xffffff58 │ │ │ │ + subeq r0, sp, r8, lsr #27 │ │ │ │ andeq r0, r0, r3, lsr #9 │ │ │ │ │ │ │ │ 00362d94 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -396114,25 +396114,25 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r8, sl, r0, ror r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sl, ip, asr #8 │ │ │ │ - subseq r8, lr, r0, lsl #31 │ │ │ │ - subeq r0, sp, r4, asr #21 │ │ │ │ - subeq r0, sp, r4, lsl #22 │ │ │ │ + subseq r8, lr, r0, ror pc │ │ │ │ + strheq r0, [sp], #-164 @ 0xffffff5c │ │ │ │ + strdeq r0, [sp], #-164 @ 0xffffff5c │ │ │ │ @ instruction: 0x000001ba │ │ │ │ - subseq r8, lr, r0, ror #30 │ │ │ │ - subeq r0, sp, r4, lsr #21 │ │ │ │ - subeq r0, sp, r0, asr #21 │ │ │ │ + subseq r8, lr, r0, asr pc │ │ │ │ + @ instruction: 0x004d0a94 │ │ │ │ + strheq r0, [sp], #-160 @ 0xffffff60 │ │ │ │ andeq r0, r0, sp, lsr #3 │ │ │ │ - subseq r8, lr, r4, asr #30 │ │ │ │ + subseq r8, lr, r4, lsr pc │ │ │ │ + subeq r0, sp, r8, ror sl │ │ │ │ subeq r0, sp, r8, lsl #21 │ │ │ │ - @ instruction: 0x004d0a98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ add r7, r0, #1424 @ 0x590 │ │ │ │ ldrh r3, [r7, #10] │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ @@ -396223,21 +396223,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #508 @ 0x1fc │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r8, sl, r8, ror #5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r8, sl, r8, asr r2 │ │ │ │ - ldrheq r8, [lr], #-216 @ 0xffffff28 │ │ │ │ - strdeq r0, [sp], #-136 @ 0xffffff78 │ │ │ │ - subeq r0, sp, r4, lsl r9 │ │ │ │ + subseq r8, lr, r8, lsr #27 │ │ │ │ + subeq r0, sp, r8, ror #17 │ │ │ │ + subeq r0, sp, r4, lsl #18 │ │ │ │ strdeq r0, [r0], -sp │ │ │ │ - @ instruction: 0x005e8d94 │ │ │ │ + subseq r8, lr, r4, lsl #27 │ │ │ │ + subeq r0, sp, r8, asr #17 │ │ │ │ ldrdeq r0, [sp], #-136 @ 0xffffff78 │ │ │ │ - subeq r0, sp, r8, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r2, [pc, #384] @ 363428 │ │ │ │ ldr r3, [pc, #384] @ 36342c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -396714,27 +396714,27 @@ │ │ │ │ mov r0, r6 │ │ │ │ str r2, [sp, #8] │ │ │ │ add r3, r3, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #106 @ 0x6a │ │ │ │ str ip, [sp, #4] │ │ │ │ str lr, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mvn r0, #21 │ │ │ │ b 3638e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, sl, r4, lsr #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ mvnseq pc, #48 @ 0x30 │ │ │ │ subeq r2, r6, r0, lsr r0 │ │ │ │ andeq pc, r0, r1, asr #3 │ │ │ │ rsbeq r7, sl, r0, lsl fp │ │ │ │ - subseq r8, lr, ip, ror #11 │ │ │ │ - strheq r0, [sp], #-16 │ │ │ │ - subeq r0, sp, r4, lsr #2 │ │ │ │ + ldrsbeq r8, [lr], #-92 @ 0xffffffa4 │ │ │ │ + subeq r0, sp, r0, lsr #3 │ │ │ │ + subeq r0, sp, r4, lsl r1 │ │ │ │ │ │ │ │ 00363a4c : │ │ │ │ ldr r0, [r0, #1440] @ 0x5a0 │ │ │ │ b 1e136c │ │ │ │ │ │ │ │ 00363a54 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -396795,17 +396795,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #60 @ 0x3c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r7, sl, r8, lsl #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, sl, r0, lsr #18 │ │ │ │ - ldrheq r8, [lr], #-76 @ 0xffffffb4 │ │ │ │ - strdeq pc, [ip], #-252 @ 0xffffff04 │ │ │ │ - subeq r0, sp, r4, lsr #1 │ │ │ │ + subseq r8, lr, ip, lsr #9 │ │ │ │ + subeq pc, ip, ip, ror #31 │ │ │ │ + @ instruction: 0x004d0094 │ │ │ │ andeq r0, r0, r6, lsl #2 │ │ │ │ │ │ │ │ 00363b5c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ @@ -396992,24 +396992,24 @@ │ │ │ │ beq 364190 │ │ │ │ ldr r1, [pc, #1296] @ 364358 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str sl, [sp] │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #1268] @ 36435c │ │ │ │ ldr r1, [pc, #1268] @ 364360 │ │ │ │ add ip, r9, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 3587d4 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 363c64 │ │ │ │ ldrb r3, [sp, #49] @ 0x31 │ │ │ │ cmp r3, #0 │ │ │ │ beq 363cf4 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ @@ -397309,23 +397309,23 @@ │ │ │ │ mvn r0, #37 @ 0x25 │ │ │ │ b 363cf8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r7, sl, ip, ror r8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq pc, r0, r1, asr #3 │ │ │ │ mvnseq pc, #48 @ 0x30 │ │ │ │ - subseq r8, lr, r0, lsr #7 │ │ │ │ - ldrdeq r4, [sl], #-240 @ 0xffffff10 │ │ │ │ + @ instruction: 0x005e8390 │ │ │ │ + subeq r4, sl, r0, asr #31 │ │ │ │ strdeq r7, [sl], #-108 @ 0xffffff94 @ │ │ │ │ - subseq r0, r2, r8, ror r8 │ │ │ │ - ldrdeq sl, [sl], #-156 @ 0xffffff64 │ │ │ │ - subeq r4, ip, r0 │ │ │ │ - subseq r8, lr, ip, lsl #2 │ │ │ │ - subeq pc, ip, ip, asr #24 │ │ │ │ - subeq lr, sl, r0, asr #10 │ │ │ │ + subseq r0, r2, r8, ror #16 │ │ │ │ + subeq sl, sl, ip, asr #19 │ │ │ │ + strdeq r3, [ip], #-240 @ 0xffffff10 │ │ │ │ + ldrsheq r8, [lr], #-12 │ │ │ │ + subeq pc, ip, ip, lsr ip @ │ │ │ │ + subeq lr, sl, r0, lsr r5 │ │ │ │ andeq r0, r0, r9, asr #5 │ │ │ │ │ │ │ │ 00364374 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -397475,17 +397475,17 @@ │ │ │ │ mov r2, #85 @ 0x55 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r7, sl, r4, rrx │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r6, [sl], #-248 @ 0xffffff08 @ │ │ │ │ strheq r6, [sl], #-248 @ 0xffffff08 @ │ │ │ │ strdeq r6, [sl], #-236 @ 0xffffff14 @ │ │ │ │ - subseq r7, lr, r4, lsr sl │ │ │ │ - subeq pc, ip, r8, ror r5 @ │ │ │ │ - subeq pc, ip, r0, asr #12 │ │ │ │ + subseq r7, lr, r4, lsr #20 │ │ │ │ + subeq pc, ip, r8, ror #10 │ │ │ │ + subeq pc, ip, r0, lsr r6 @ │ │ │ │ │ │ │ │ 003645e8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #200] @ 3646c8 │ │ │ │ @@ -397932,17 +397932,17 @@ │ │ │ │ ldr r1, [pc, #24] @ 364cdc │ │ │ │ ldr r0, [pc, #24] @ 364ce0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, #114 @ 0x72 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r7, lr, r0, asr #7 │ │ │ │ + ldrheq r7, [lr], #-48 @ 0xffffffd0 │ │ │ │ + subeq pc, ip, ip, ror r0 @ │ │ │ │ subeq pc, ip, ip, lsl #1 │ │ │ │ - @ instruction: 0x004cf09c │ │ │ │ │ │ │ │ 00364ce4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ @@ -398118,17 +398118,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 364f98 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 364f9c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #16 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r7, lr, ip, lsl #2 │ │ │ │ - subeq r2, fp, r0, ror r2 │ │ │ │ - subeq r2, fp, r4, lsl #5 │ │ │ │ + ldrsheq r7, [lr], #-12 │ │ │ │ + subeq r2, fp, r0, ror #4 │ │ │ │ + subeq r2, fp, r4, ror r2 │ │ │ │ andeq r0, r0, r5, lsl #4 │ │ │ │ │ │ │ │ 00364fa0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -398354,35 +398354,35 @@ │ │ │ │ ldr r0, [pc, #36] @ 365348 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #32] @ 36534c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #28 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r7, lr, r4, asr r0 │ │ │ │ + subseq r7, lr, r4, asr #32 │ │ │ │ @ instruction: 0xfffff77c │ │ │ │ - subseq r6, lr, r4, ror #26 │ │ │ │ - subeq r1, fp, r8, asr #29 │ │ │ │ - ldrdeq r1, [fp], #-236 @ 0xffffff14 │ │ │ │ + subseq r6, lr, r4, asr sp │ │ │ │ + strheq r1, [fp], #-232 @ 0xffffff18 │ │ │ │ + subeq r1, fp, ip, asr #29 │ │ │ │ andeq r0, r0, r9, lsl #5 │ │ │ │ ldrb r0, [r0, #872] @ 0x368 │ │ │ │ lsr r0, r0, #5 │ │ │ │ and r0, r0, #1 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 36538c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r4, r7, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r6, [pc, #316] @ 3654e4 │ │ │ │ ldr r2, [pc, #316] @ 3654e8 │ │ │ │ @@ -398390,35 +398390,35 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r6, pc, r6 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r7, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #284] @ 3654f0 │ │ │ │ ldr r1, [pc, #284] @ 3654f4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r6, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #252] @ 3654f8 │ │ │ │ ldr r1, [pc, #252] @ 3654fc │ │ │ │ add r6, r6, #36 @ 0x24 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #220] @ 365500 │ │ │ │ ldr r1, [pc, #220] @ 365504 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #96] @ 0x60 │ │ │ │ ldr r2, [pc, #212] @ 365508 │ │ │ │ ldr r3, [pc, #212] @ 36550c │ │ │ │ strh r3, [r5, #114] @ 0x72 │ │ │ │ @@ -398431,20 +398431,20 @@ │ │ │ │ str r2, [r5, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #188] @ 365518 │ │ │ │ str r2, [r5, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r1, [pc, #164] @ 36551c │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #8 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #148] @ 365520 │ │ │ │ ldr ip, [r4, #48] @ 0x30 │ │ │ │ ldr r0, [pc, #144] @ 365524 │ │ │ │ ldr r1, [pc, #144] @ 365528 │ │ │ │ ldr r2, [pc, #144] @ 36552c │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ @@ -398461,26 +398461,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsheq r6, [lr], #-204 @ 0xffffff34 │ │ │ │ - subeq r3, sl, r0, ror #16 │ │ │ │ - subseq pc, r1, r4, lsl #6 │ │ │ │ - @ instruction: 0x004af594 │ │ │ │ - @ instruction: 0x004a9494 │ │ │ │ + subseq r6, lr, ip, ror #25 │ │ │ │ + subeq r3, sl, r0, asr r8 │ │ │ │ + ldrsheq pc, [r1], #-36 @ 0xffffffdc @ │ │ │ │ + subeq pc, sl, r4, lsl #11 │ │ │ │ + subeq r9, sl, r4, lsl #9 │ │ │ │ + subeq r2, fp, r4, asr fp │ │ │ │ subeq r2, fp, r4, ror #22 │ │ │ │ - subeq r2, fp, r4, ror fp │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ strdeq r0, [r0], -r0 @ │ │ │ │ andeq r0, r0, r8, lsl #3 │ │ │ │ andeq r0, r0, r4, lsl #12 │ │ │ │ - subeq lr, ip, r0, asr r9 │ │ │ │ + subeq lr, ip, r0, asr #18 │ │ │ │ andeq r0, r0, r0, lsr #14 │ │ │ │ andeq r1, r1, r6, lsr fp │ │ │ │ rsbeq r5, r9, r0, lsl #1 │ │ │ │ rsbeq r4, r7, r4, lsr #32 │ │ │ │ andeq r0, r0, ip, asr #8 │ │ │ │ andeq r0, r0, r8, ror #14 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ @@ -398544,26 +398544,26 @@ │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #672] @ 3658c4 │ │ │ │ mov r3, #55 @ 0x37 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #652] @ 3658c8 │ │ │ │ ldr r1, [pc, #652] @ 3658cc │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ mov r9, #0 │ │ │ │ mov r8, r0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #616] @ 3658d0 │ │ │ │ str r9, [sp, #40] @ 0x28 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ add r5, r7, #4096 @ 0x1000 │ │ │ │ mov r0, r4 │ │ │ │ bl 359490 │ │ │ │ @@ -398597,15 +398597,15 @@ │ │ │ │ bne 365810 │ │ │ │ ldr r0, [sp, #40] @ 0x28 │ │ │ │ cmp r0, #0 │ │ │ │ beq 365704 │ │ │ │ ldr r3, [r5, #536] @ 0x218 │ │ │ │ cmp r3, #0 │ │ │ │ bne 365890 │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ add lr, r5, #552 @ 0x228 │ │ │ │ str r6, [sp, #32] │ │ │ │ ldm lr!, {r0, r1, r2, r3} │ │ │ │ mov ip, sp │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm lr, {r0, r1, r2, r3} │ │ │ │ add r5, r5, #544 @ 0x220 │ │ │ │ @@ -398654,15 +398654,15 @@ │ │ │ │ ldr r2, [pc, #260] @ 3658d8 │ │ │ │ add sl, sl, #40 @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ asr r3, r0, #31 │ │ │ │ stm sp, {r0, r3} │ │ │ │ mov r0, sl │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, sl │ │ │ │ add r1, r8, #1744 @ 0x6d0 │ │ │ │ mov r0, r4 │ │ │ │ str r6, [sp] │ │ │ │ bl 35e640 │ │ │ │ cmp r0, r9 │ │ │ │ @@ -398670,18 +398670,18 @@ │ │ │ │ b 3657a8 │ │ │ │ ldr r3, [r5, #536] @ 0x218 │ │ │ │ cmp r3, #1 │ │ │ │ bne 3656ec │ │ │ │ ldr r1, [pc, #184] @ 3658dc │ │ │ │ mov r0, r8 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 365794 │ │ │ │ add r3, r7, #4416 @ 0x1140 │ │ │ │ add r3, r3, #40 @ 0x28 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r4 │ │ │ │ bl 3529e8 │ │ │ │ b 36574c │ │ │ │ @@ -398705,31 +398705,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 3658f4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ mov r2, #97 @ 0x61 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq r6, [lr], #-172 @ 0xffffff54 │ │ │ │ + subseq r6, lr, ip, lsr #21 │ │ │ │ strdeq r5, [sl], #-220 @ 0xffffff24 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq r4, [fp], #-200 @ 0xffffff38 │ │ │ │ - strheq ip, [ip], #-168 @ 0xffffff58 │ │ │ │ - subeq lr, ip, ip, ror #14 │ │ │ │ - subeq r4, fp, r0, lsl #11 │ │ │ │ - subeq r2, ip, r8, lsl #16 │ │ │ │ + subeq r4, fp, r8, lsr #25 │ │ │ │ + subeq ip, ip, r8, lsr #21 │ │ │ │ + subeq lr, ip, ip, asr r7 │ │ │ │ + subeq r4, fp, r0, ror r5 │ │ │ │ + strdeq r2, [ip], #-120 @ 0xffffff88 │ │ │ │ rsbeq r5, sl, r8, lsr #25 │ │ │ │ - strdeq lr, [ip], #-92 @ 0xffffffa4 │ │ │ │ - subeq pc, sl, r4, asr r8 @ │ │ │ │ - subseq r6, lr, r4, lsr r8 │ │ │ │ - subeq lr, ip, r4, lsr r5 │ │ │ │ - subeq lr, ip, ip, asr r5 │ │ │ │ - subseq r6, lr, r0, lsl r8 │ │ │ │ - subeq lr, ip, r0, lsl r5 │ │ │ │ - subeq lr, ip, r0, asr r5 │ │ │ │ + subeq lr, ip, ip, ror #11 │ │ │ │ + subeq pc, sl, r4, asr #16 │ │ │ │ + subseq r6, lr, r4, lsr #16 │ │ │ │ + subeq lr, ip, r4, lsr #10 │ │ │ │ + subeq lr, ip, ip, asr #10 │ │ │ │ + subseq r6, lr, r0, lsl #16 │ │ │ │ + subeq lr, ip, r0, lsl #10 │ │ │ │ + subeq lr, ip, r0, asr #10 │ │ │ │ │ │ │ │ 003658f8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #160] @ 3659b0 │ │ │ │ @@ -398741,92 +398741,92 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #32 │ │ │ │ beq 365964 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 35e138 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr ip, [pc, #72] @ 3659bc │ │ │ │ ldr r1, [pc, #72] @ 3659c0 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #214 @ 0xd6 │ │ │ │ add r3, r7, #124 @ 0x7c │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - @ instruction: 0x005e679c │ │ │ │ - subeq r8, sl, r8, lsr pc │ │ │ │ - subeq pc, sl, ip, lsr r0 @ │ │ │ │ - strheq lr, [ip], #-68 @ 0xffffffbc │ │ │ │ - subeq lr, ip, r8, lsr r4 │ │ │ │ + subseq r6, lr, ip, lsl #15 │ │ │ │ + subeq r8, sl, r8, lsr #30 │ │ │ │ + subeq pc, sl, ip, lsr #32 │ │ │ │ + subeq lr, ip, r4, lsr #9 │ │ │ │ + subeq lr, ip, r8, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #128] @ 365a5c │ │ │ │ ldr r2, [pc, #128] @ 365a60 │ │ │ │ ldr r1, [pc, #128] @ 365a64 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #96] @ 365a68 │ │ │ │ ldr r1, [pc, #96] @ 365a6c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #64] @ 365a70 │ │ │ │ mov r2, #10 │ │ │ │ add r3, pc, r3 │ │ │ │ strh r2, [r0, #110] @ 0x6e │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r6, lr, r8, asr #13 │ │ │ │ - subeq r3, sl, ip, lsr #4 │ │ │ │ - ldrsbeq lr, [r1], #-192 @ 0xffffff40 │ │ │ │ - subeq lr, sl, ip, asr pc │ │ │ │ - subeq r8, sl, ip, asr lr │ │ │ │ - subeq lr, ip, r4, lsr r4 │ │ │ │ + ldrheq r6, [lr], #-104 @ 0xffffff98 │ │ │ │ + subeq r3, sl, ip, lsl r2 │ │ │ │ + subseq lr, r1, r0, asr #25 │ │ │ │ + subeq lr, sl, ip, asr #30 │ │ │ │ + subeq r8, sl, ip, asr #28 │ │ │ │ + subeq lr, ip, r4, lsr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #152] @ 365b24 │ │ │ │ ldr r2, [pc, #152] @ 365b28 │ │ │ │ ldr r1, [pc, #152] @ 365b2c │ │ │ │ @@ -398834,15 +398834,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #72 @ 0x48 │ │ │ │ mov r3, #38 @ 0x26 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #32 │ │ │ │ mov r1, #9 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 355ff4 │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #1 │ │ │ │ @@ -398863,38 +398863,38 @@ │ │ │ │ mov r0, r4 │ │ │ │ add r1, r1, #40 @ 0x28 │ │ │ │ bl 35e93c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3597d8 │ │ │ │ - subseq r6, lr, ip, lsl r6 │ │ │ │ - subeq lr, ip, r0, lsl r3 │ │ │ │ - subeq r4, fp, r4, lsr #2 │ │ │ │ + subseq r6, lr, ip, lsl #12 │ │ │ │ + subeq lr, ip, r0, lsl #6 │ │ │ │ + subeq r4, fp, r4, lsl r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 365b78 │ │ │ │ ldr r2, [pc, #48] @ 365b7c │ │ │ │ ldr r1, [pc, #48] @ 365b80 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 35e95c │ │ │ │ - subseq r6, lr, r0, ror #10 │ │ │ │ - subeq lr, sl, r0, lsl lr │ │ │ │ - subeq r8, sl, r0, lsl sp │ │ │ │ + subseq r6, lr, r0, asr r5 │ │ │ │ + subeq lr, sl, r0, lsl #28 │ │ │ │ + subeq r8, sl, r0, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #112] @ 365c0c │ │ │ │ ldr r2, [pc, #112] @ 365c10 │ │ │ │ ldr r1, [pc, #112] @ 365c14 │ │ │ │ @@ -398902,15 +398902,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #112 @ 0x70 │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 3592ac │ │ │ │ ldr r3, [r4, #872] @ 0x368 │ │ │ │ tst r3, #32 │ │ │ │ bne 365bfc │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -398921,17 +398921,17 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 35ded0 │ │ │ │ - subseq r6, lr, ip, lsl #10 │ │ │ │ - strheq lr, [sl], #-216 @ 0xffffff28 │ │ │ │ - strheq r8, [sl], #-200 @ 0xffffff38 │ │ │ │ + ldrsheq r6, [lr], #-76 @ 0xffffffb4 │ │ │ │ + subeq lr, sl, r8, lsr #27 │ │ │ │ + subeq r8, sl, r8, lsr #25 │ │ │ │ │ │ │ │ 00365c18 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #116] @ 365ca4 │ │ │ │ @@ -398943,15 +398943,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ ands r0, r3, #32 │ │ │ │ beq 365c84 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -398961,19 +398961,19 @@ │ │ │ │ ldr r1, [pc, #36] @ 365cb4 │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r7, #148 @ 0x94 │ │ │ │ mov r2, #226 @ 0xe2 │ │ │ │ str lr, [sp] │ │ │ │ bl 1e1078 │ │ │ │ - subseq r6, lr, ip, ror r4 │ │ │ │ - subeq r8, sl, r8, lsl ip │ │ │ │ - subeq lr, sl, ip, lsl sp │ │ │ │ - strdeq lr, [ip], #-24 @ 0xffffffe8 │ │ │ │ - subeq lr, ip, r0, lsr #2 │ │ │ │ + subseq r6, lr, ip, ror #8 │ │ │ │ + subeq r8, sl, r8, lsl #24 │ │ │ │ + subeq lr, sl, ip, lsl #26 │ │ │ │ + subeq lr, ip, r8, ror #3 │ │ │ │ + subeq lr, ip, r0, lsl r1 │ │ │ │ │ │ │ │ 00365cb8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r7, [pc, #160] @ 365d70 │ │ │ │ @@ -398985,51 +398985,51 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r7, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #872] @ 0x368 │ │ │ │ tst r3, #32 │ │ │ │ beq 365d24 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 35e3b8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893dc │ │ │ │ + bl 5893cc │ │ │ │ ldr ip, [pc, #72] @ 365d7c │ │ │ │ ldr r1, [pc, #72] @ 365d80 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #236 @ 0xec │ │ │ │ add r3, r7, #176 @ 0xb0 │ │ │ │ mov lr, r0 │ │ │ │ stm sp, {ip, lr} │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - ldrsbeq r6, [lr], #-60 @ 0xffffffc4 │ │ │ │ - subeq r8, sl, r8, ror fp │ │ │ │ - subeq lr, sl, ip, ror ip │ │ │ │ - strdeq lr, [ip], #-4 │ │ │ │ - subeq lr, ip, r8, ror r0 │ │ │ │ + subseq r6, lr, ip, asr #7 │ │ │ │ + subeq r8, sl, r8, ror #22 │ │ │ │ + subeq lr, sl, ip, ror #24 │ │ │ │ + subeq lr, ip, r4, ror #1 │ │ │ │ + subeq lr, ip, r8, rrx │ │ │ │ ldr r0, [pc, #4] @ 365d90 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ ldrdeq r3, [r7], #-112 @ 0xffffff90 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #104] @ 365e18 │ │ │ │ @@ -399056,42 +399056,42 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 3597d8 │ │ │ │ - subeq r2, ip, r0, asr #1 │ │ │ │ + strheq r2, [ip], #-0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r5, [pc, #208] @ 365f04 │ │ │ │ ldr r2, [pc, #208] @ 365f08 │ │ │ │ ldr r1, [pc, #208] @ 365f0c │ │ │ │ sub sp, sp, #20 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #176] @ 365f10 │ │ │ │ ldr r1, [pc, #176] @ 365f14 │ │ │ │ add r5, r5, #20 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r6, [pc, #156] @ 365f18 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr ip, [pc, #140] @ 365f1c │ │ │ │ ldr r2, [pc, #140] @ 365f20 │ │ │ │ ldr r3, [pc, #140] @ 365f24 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [pc, #136] @ 365f28 │ │ │ │ str ip, [r4, #92] @ 0x5c │ │ │ │ str r3, [r4, #108] @ 0x6c │ │ │ │ @@ -399103,31 +399103,31 @@ │ │ │ │ ldr r1, [r6, r1] │ │ │ │ str r1, [r4, #104] @ 0x68 │ │ │ │ str r2, [r0, #84] @ 0x54 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ mov r5, r0 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ orr r3, r3, #1 │ │ │ │ str r3, [r5, #48] @ 0x30 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r6, lr, r4, asr #6 │ │ │ │ - subeq lr, sl, r0, lsr #22 │ │ │ │ - subeq r8, sl, r0, lsr #20 │ │ │ │ - strheq r2, [sl], #-208 @ 0xffffff30 │ │ │ │ - subseq lr, r1, r0, asr r8 │ │ │ │ + subseq r6, lr, r4, lsr r3 │ │ │ │ + subeq lr, sl, r0, lsl fp │ │ │ │ + subeq r8, sl, r0, lsl sl │ │ │ │ + subeq r2, sl, r0, lsr #27 │ │ │ │ + subseq lr, r1, r0, asr #16 │ │ │ │ rsbeq r5, sl, r4, lsl #11 │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ rsbeq r3, r7, ip, lsr #13 │ │ │ │ strbcs r8, [lr], #-134 @ 0xffffff7a │ │ │ │ andeq r1, r0, ip, lsl #26 │ │ │ │ andeq r4, r0, ip, lsl fp │ │ │ │ │ │ │ │ @@ -399143,26 +399143,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 365f6c │ │ │ │ add r0, pc, r0 │ │ │ │ bx lr │ │ │ │ - ldrdeq sp, [ip], #-244 @ 0xffffff0c │ │ │ │ + subeq sp, ip, r4, asr #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 365f9c │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r3, r7, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r7, [pc, #784] @ 3662c8 │ │ │ │ ldr r2, [pc, #784] @ 3662cc │ │ │ │ @@ -399170,48 +399170,48 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #752] @ 3662d4 │ │ │ │ ldr r1, [pc, #752] @ 3662d8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ ldr sl, [pc, #740] @ 3662dc │ │ │ │ add sl, pc, sl │ │ │ │ str r0, [sp, #24] │ │ │ │ add r0, r7, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #716] @ 3662e0 │ │ │ │ ldr r1, [pc, #716] @ 3662e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #19 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r7, #28 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #684] @ 3662e8 │ │ │ │ ldr r1, [pc, #684] @ 3662ec │ │ │ │ add r7, r7, #44 @ 0x2c │ │ │ │ mov r3, #29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r7, [sp] │ │ │ │ add r9, r4, #3376 @ 0xd30 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #8 │ │ │ │ mov r7, r0 │ │ │ │ ldrb r0, [r4, #3884] @ 0xf2c │ │ │ │ bl 1e1210 │ │ │ │ mov r1, #268435456 @ 0x10000000 │ │ │ │ str r0, [r4, #3880] @ 0xf28 │ │ │ │ mov r0, r7 │ │ │ │ @@ -399222,25 +399222,25 @@ │ │ │ │ ldr r2, [pc, #604] @ 3662f0 │ │ │ │ mvn r0, #0 │ │ │ │ mvn r1, #0 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ add r7, r4, #3200 @ 0xc80 │ │ │ │ ldr r2, [pc, #572] @ 3662f4 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ mov r1, #0 │ │ │ │ add r7, r7, #8 │ │ │ │ strd r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 53c65c │ │ │ │ + bl 53c650 │ │ │ │ ldrb r3, [r4, #3885] @ 0xf2d │ │ │ │ cmp r3, #0 │ │ │ │ beq 3662ac │ │ │ │ ldr r3, [pc, #528] @ 3662f8 │ │ │ │ mvn r0, #0 │ │ │ │ ldr fp, [sl, r3] │ │ │ │ ldr r3, [pc, #520] @ 3662fc │ │ │ │ @@ -399249,38 +399249,38 @@ │ │ │ │ mov r2, fp │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ add r0, r4, #3712 @ 0xe80 │ │ │ │ mov r3, r4 │ │ │ │ mov r1, r4 │ │ │ │ mov r8, r0 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #480] @ 366300 │ │ │ │ mov r2, fp │ │ │ │ add fp, r4, #3536 @ 0xdd0 │ │ │ │ add fp, fp, #8 │ │ │ │ mov r0, #65536 @ 0x10000 │ │ │ │ mov r1, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r0, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, fp │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, r8 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r9, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ mov r0, fp │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 54374c │ │ │ │ + bl 543740 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a7720 │ │ │ │ mov r1, fp │ │ │ │ mov r0, r5 │ │ │ │ bl 2a7720 │ │ │ │ ldrb r2, [r4, #3884] @ 0xf2c │ │ │ │ @@ -399332,87 +399332,87 @@ │ │ │ │ add r0, r4, #1456 @ 0x5b0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r0, r0, #8 │ │ │ │ mov r4, r2 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #184] @ 366324 │ │ │ │ add r5, r5, #72 @ 0x48 │ │ │ │ mov r2, r4 │ │ │ │ ldr r3, [pc, #176] @ 366328 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ ldr r0, [r7, #1264] @ 0x4f0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #156] @ 36632c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ str r3, [sp, #24] │ │ │ │ mov r2, r3 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 582178 │ │ │ │ + b 582168 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a7720 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a7720 │ │ │ │ b 36618c │ │ │ │ - subseq r6, lr, r4, ror #3 │ │ │ │ - subeq fp, ip, r8, asr #27 │ │ │ │ - strheq r3, [fp], #-248 @ 0xffffff08 │ │ │ │ - subeq sp, ip, ip, asr pc │ │ │ │ - subeq r4, fp, ip, lsr #2 │ │ │ │ + ldrsbeq r6, [lr], #-20 @ 0xffffffec │ │ │ │ + strheq fp, [ip], #-216 @ 0xffffff28 │ │ │ │ + subeq r3, fp, r8, lsr #31 │ │ │ │ + subeq sp, ip, ip, asr #30 │ │ │ │ + subeq r4, fp, ip, lsl r1 │ │ │ │ rsbeq r5, sl, r8, lsl #8 │ │ │ │ - subeq r1, fp, r4, asr #11 │ │ │ │ - ldrdeq r1, [fp], #-88 @ 0xffffffa8 │ │ │ │ - @ instruction: 0x004cb69c │ │ │ │ - strheq fp, [ip], #-104 @ 0xffffff98 │ │ │ │ - subeq sp, ip, r4, asr #29 │ │ │ │ - subeq sp, ip, r8, lsr #29 │ │ │ │ + strheq r1, [fp], #-84 @ 0xffffffac │ │ │ │ + subeq r1, fp, r8, asr #11 │ │ │ │ + subeq fp, ip, ip, lsl #13 │ │ │ │ + subeq fp, ip, r8, lsr #13 │ │ │ │ + strheq sp, [ip], #-228 @ 0xffffff1c │ │ │ │ + @ instruction: 0x004cde98 │ │ │ │ ldrdeq r3, [r0], -ip │ │ │ │ - subeq sp, ip, r4, lsl #29 │ │ │ │ - subeq sp, ip, ip, asr lr │ │ │ │ - strdeq fp, [ip], #-184 @ 0xffffff48 │ │ │ │ + subeq sp, ip, r4, ror lr │ │ │ │ + subeq sp, ip, ip, asr #28 │ │ │ │ + subeq fp, ip, r8, ror #23 │ │ │ │ andeq r0, r0, ip, lsr #2 │ │ │ │ - @ instruction: 0x004cdd90 │ │ │ │ + subeq sp, ip, r0, lsl #27 │ │ │ │ andeq r0, r0, ip, ror #2 │ │ │ │ @ instruction: 0xfffffd04 │ │ │ │ - subseq r5, lr, r8, ror pc │ │ │ │ - ldrdeq r2, [sl], #-144 @ 0xffffff70 │ │ │ │ - subseq lr, r1, r0, ror r4 │ │ │ │ - subeq sp, sp, ip, asr #17 │ │ │ │ + subseq r5, lr, r8, ror #30 │ │ │ │ + subeq r2, sl, r0, asr #19 │ │ │ │ + subseq lr, r1, r0, ror #8 │ │ │ │ + strheq sp, [sp], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ @ instruction: 0x000034bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ bl 3518fc │ │ │ │ ldr r1, [r0, #1152] @ 0x480 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ lsl r0, r0, #24 │ │ │ │ add r0, r4, r0, lsr #27 │ │ │ │ - bl 806514 │ │ │ │ + bl 806504 │ │ │ │ mov r0, r1 │ │ │ │ mov r1, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r3, [r0, #3880] @ 0xf28 │ │ │ │ ldr r0, [r3, r1, lsl #3] │ │ │ │ mov r1, r2 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 366450 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -399420,25 +399420,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 366454 │ │ │ │ ldr r1, [pc, #164] @ 366458 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #144] @ 36645c │ │ │ │ ldr r1, [pc, #144] @ 366460 │ │ │ │ add r4, r4, #96 @ 0x60 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #112] @ 366464 │ │ │ │ ldr ip, [pc, #112] @ 366468 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #104 @ 0x68 │ │ │ │ mov r1, #0 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [r0, #48] @ 0x30 │ │ │ │ @@ -399456,21 +399456,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r5, lr, r8, lsl #28 │ │ │ │ - strheq lr, [sl], #-88 @ 0xffffffa8 │ │ │ │ - strheq r8, [sl], #-68 @ 0xffffffbc │ │ │ │ - subeq r2, sl, r8, asr #16 │ │ │ │ - subseq lr, r1, ip, ror #5 │ │ │ │ + ldrsheq r5, [lr], #-216 @ 0xffffff28 │ │ │ │ + subeq lr, sl, r8, lsr #11 │ │ │ │ + subeq r8, sl, r4, lsr #9 │ │ │ │ + subeq r2, sl, r8, lsr r8 │ │ │ │ + ldrsbeq lr, [r1], #-44 @ 0xffffffd4 │ │ │ │ rsbeq r3, r7, ip, asr #3 │ │ │ │ - subeq sp, ip, r8, lsr #23 │ │ │ │ + @ instruction: 0x004cdb98 │ │ │ │ andeq r1, r8, r6, lsr fp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #168] @ 366530 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -399479,25 +399479,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #152] @ 366534 │ │ │ │ ldr r1, [pc, #152] @ 366538 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #132] @ 36653c │ │ │ │ ldr r1, [pc, #132] @ 366540 │ │ │ │ add r5, r5, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #37 @ 0x25 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #100] @ 366544 │ │ │ │ ldr lr, [pc, #100] @ 366548 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #96] @ 36654c │ │ │ │ add lr, pc, lr │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #10 │ │ │ │ @@ -399511,22 +399511,22 @@ │ │ │ │ str r0, [r4, #72] @ 0x48 │ │ │ │ mov r0, r4 │ │ │ │ str lr, [r4, #52] @ 0x34 │ │ │ │ str ip, [r4, #48] @ 0x30 │ │ │ │ str r3, [r4, #76] @ 0x4c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 580a98 │ │ │ │ - subseq r5, lr, ip, lsl sp │ │ │ │ - subeq r2, sl, ip, ror r7 │ │ │ │ - subseq lr, r1, ip, lsl r2 │ │ │ │ - ldrdeq fp, [ip], #-132 @ 0xffffff7c │ │ │ │ - subeq r3, fp, r4, asr #21 │ │ │ │ + b 580a88 │ │ │ │ + subseq r5, lr, ip, lsl #26 │ │ │ │ + subeq r2, sl, ip, ror #14 │ │ │ │ + subseq lr, r1, ip, lsl #4 │ │ │ │ + subeq fp, ip, r4, asr #17 │ │ │ │ + strheq r3, [fp], #-164 @ 0xffffff5c │ │ │ │ @ instruction: 0xfffffa78 │ │ │ │ - subeq r4, pc, r4, asr #5 │ │ │ │ + strheq r4, [pc], #-36 @ │ │ │ │ rsbeq r4, r9, r4, lsr #5 │ │ │ │ @ instruction: 0xfffffa94 │ │ │ │ andeq r0, r0, r8, asr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -399536,22 +399536,22 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #30 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #3880] @ 0xf28 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e136c │ │ │ │ - subseq r5, lr, r0, lsr ip │ │ │ │ - subeq sp, ip, r0, asr #19 │ │ │ │ - @ instruction: 0x004b3b90 │ │ │ │ + subseq r5, lr, r0, lsr #24 │ │ │ │ + strheq sp, [ip], #-144 @ 0xffffff70 │ │ │ │ + subeq r3, fp, r0, lsl #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #192] @ 366688 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -399559,15 +399559,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #176] @ 36668c │ │ │ │ ldr r1, [pc, #176] @ 366690 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #30 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr ip, [pc, #156] @ 366694 │ │ │ │ ldr r1, [pc, #156] @ 366698 │ │ │ │ ldr r7, [pc, #156] @ 36669c │ │ │ │ add ip, pc, ip │ │ │ │ str ip, [sp] │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #64 @ 0x40 │ │ │ │ @@ -399575,46 +399575,46 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r5, r0, #1456 @ 0x5b0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r6, [pc, #124] @ 3666a0 │ │ │ │ add r5, r5, #8 │ │ │ │ mov r2, r5 │ │ │ │ add r6, pc, r6 │ │ │ │ - bl 58c79c │ │ │ │ + bl 58c78c │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #84] @ 3666a4 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 5803cc │ │ │ │ + bl 5803bc │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r0, r5 │ │ │ │ str r4, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #48] @ 3666a8 │ │ │ │ mov r2, #0 │ │ │ │ add r1, pc, r1 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 58029c │ │ │ │ - ldrsbeq r5, [lr], #-188 @ 0xffffff44 │ │ │ │ - subeq sp, ip, r4, ror #18 │ │ │ │ - subeq r3, fp, r0, lsr fp │ │ │ │ - ldrdeq sp, [ip], #-152 @ 0xffffff68 │ │ │ │ - strheq sp, [ip], #-152 @ 0xffffff68 │ │ │ │ - subeq r2, sl, r4, lsl r6 │ │ │ │ - @ instruction: 0x0051e098 │ │ │ │ - subseq ip, r2, r4, asr #21 │ │ │ │ - ldrdeq fp, [ip], #-192 @ 0xffffff40 │ │ │ │ + b 58028c │ │ │ │ + subseq r5, lr, ip, asr #23 │ │ │ │ + subeq sp, ip, r4, asr r9 │ │ │ │ + subeq r3, fp, r0, lsr #22 │ │ │ │ + subeq sp, ip, r8, asr #19 │ │ │ │ + subeq sp, ip, r8, lsr #19 │ │ │ │ + subeq r2, sl, r4, lsl #12 │ │ │ │ + subseq lr, r1, r8, lsl #1 │ │ │ │ + ldrheq ip, [r2], #-164 @ 0xffffff5c │ │ │ │ + subeq fp, ip, r0, asr #25 │ │ │ │ │ │ │ │ 003666ac : │ │ │ │ ldrb r3, [r0, #3884] @ 0xf2c │ │ │ │ cmp r3, r1 │ │ │ │ ldrgt r3, [r0, #3880] @ 0xf28 │ │ │ │ movgt r0, #0 │ │ │ │ addgt r3, r3, r1, lsl #3 │ │ │ │ @@ -399622,15 +399622,15 @@ │ │ │ │ mvnle r0, #21 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [pc, #4] @ 3666e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r2, r7, r0, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r6, r3 │ │ │ │ cmp r2, #25 │ │ │ │ @@ -399699,15 +399699,15 @@ │ │ │ │ mov r8, #0 │ │ │ │ b 36677c │ │ │ │ ldr r3, [pc, #264] @ 366910 │ │ │ │ ldr r9, [r0, #928] @ 0x3a0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r8, [r5, #932] @ 0x3a4 │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ adds r0, r0, r9 │ │ │ │ adc r8, r8, r1 │ │ │ │ str r8, [r5, #964] @ 0x3c4 │ │ │ │ mov r5, r0 │ │ │ │ mov r8, #0 │ │ │ │ b 36677c │ │ │ │ ldr r3, [pc, #220] @ 366914 │ │ │ │ @@ -399728,97 +399728,97 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r4, [sp] │ │ │ │ str r6, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #108] @ 36691c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 366790 │ │ │ │ ldr r1, [pc, #96] @ 366920 │ │ │ │ ldr r0, [pc, #96] @ 366924 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 366748 │ │ │ │ ldr r0, [pc, #76] @ 366928 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r5, r8} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 366790 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, sl, ip, ror #25 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r4, [sl], #-204 @ 0xffffff34 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - ldrsbeq r5, [lr], #-160 @ 0xffffff60 │ │ │ │ + subseq r5, lr, r0, asr #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r4, sl, r4, ror #24 │ │ │ │ @ instruction: 0x00003eb4 │ │ │ │ andeq r2, r0, ip, lsl r3 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + ldrdeq sp, [ip], #-124 @ 0xffffff84 │ │ │ │ + @ instruction: 0x005e5994 │ │ │ │ + subeq sp, ip, r8, lsr #15 │ │ │ │ subeq sp, ip, ip, ror #15 │ │ │ │ - subseq r5, lr, r4, lsr #19 │ │ │ │ - strheq sp, [ip], #-120 @ 0xffffff88 │ │ │ │ - strdeq sp, [ip], #-124 @ 0xffffff84 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #132] @ 3669c8 │ │ │ │ ldr r2, [pc, #132] @ 3669cc │ │ │ │ ldr r1, [pc, #132] @ 3669d0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #20 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #100] @ 3669d4 │ │ │ │ mov r2, #1 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #84] @ 3669d8 │ │ │ │ ldr r1, [pc, #84] @ 3669dc │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #72] @ 0x48 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [pc, #64] @ 3669e0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, lr, ip, lsl r9 │ │ │ │ - strheq r2, [sl], #-44 @ 0xffffffd4 │ │ │ │ - subseq sp, r1, r0, ror #26 │ │ │ │ + subseq r5, lr, ip, lsl #18 │ │ │ │ + subeq r2, sl, ip, lsr #5 │ │ │ │ + subseq sp, r1, r0, asr sp │ │ │ │ rsbeq r4, r9, r0, ror r0 │ │ │ │ andeq r0, r0, r8, asr r0 │ │ │ │ andeq r0, r0, r8, asr r2 │ │ │ │ rsbeq r2, r7, r0, asr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -399837,28 +399837,28 @@ │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #408] @ 366bc8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #19 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #388] @ 366bcc │ │ │ │ ldr r2, [pc, #388] @ 366bd0 │ │ │ │ add r7, pc, r7 │ │ │ │ add r4, r4, #52 @ 0x34 │ │ │ │ mov r3, #29 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ ldr r5, [pc, #364] @ 366bd4 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r8, sp, #16 │ │ │ │ mov r2, #44 @ 0x2c │ │ │ │ mov r1, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2e54 │ │ │ │ ldrb r3, [r4, #968] @ 0x3c8 │ │ │ │ @@ -399872,15 +399872,15 @@ │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ add r7, r4, #752 @ 0x2f0 │ │ │ │ add r2, r2, r3 │ │ │ │ strd r0, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ bl 2a7720 │ │ │ │ add r1, r4, #924 @ 0x39c │ │ │ │ mov r0, r6 │ │ │ │ bl 2a7620 │ │ │ │ ldr r3, [pc, #240] @ 366bdc │ │ │ │ @@ -399893,29 +399893,29 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, r7 │ │ │ │ str r3, [sp, #4] │ │ │ │ str r4, [sp, #8] │ │ │ │ mov r3, #1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r8 │ │ │ │ str r6, [r4, #920] @ 0x398 │ │ │ │ bl 448710 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7bba24 │ │ │ │ + bl 7bba14 │ │ │ │ ldr r2, [pc, #160] @ 366be4 │ │ │ │ umull ip, r3, r0, r2 │ │ │ │ ldr r0, [r5] │ │ │ │ mla r3, r2, r1, r3 │ │ │ │ str ip, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [r4, #932] @ 0x3a4 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ subs r3, r3, r0 │ │ │ │ sbc r1, r2, r1 │ │ │ │ ldr r2, [pc, #120] @ 366be8 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ ldr r3, [pc, #72] @ 366bc0 │ │ │ │ @@ -399932,21 +399932,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subseq r5, lr, r8, ror #16 │ │ │ │ + subseq r5, lr, r8, asr r8 │ │ │ │ rsbeq r4, sl, ip, ror #19 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ + @ instruction: 0x004b0b9c │ │ │ │ subeq r0, fp, ip, lsr #23 │ │ │ │ - strheq r0, [fp], #-188 @ 0xffffff44 │ │ │ │ - subeq sp, ip, r0, ror #13 │ │ │ │ - strheq sp, [ip], #-96 @ 0xffffffa0 │ │ │ │ + ldrdeq sp, [ip], #-96 @ 0xffffffa0 │ │ │ │ + subeq sp, ip, r0, lsr #13 │ │ │ │ @ instruction: 0x006a4998 │ │ │ │ rsbeq r2, r7, r4, asr #23 │ │ │ │ @ instruction: 0x00003eb4 │ │ │ │ andeq r0, r0, r8, ror r1 │ │ │ │ blcc fea193ec <__bss_end__@@Base+0xfdf386b8> │ │ │ │ rsbeq r4, sl, r8, lsl #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -399959,18 +399959,18 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ add r0, r4, #944 @ 0x3b0 │ │ │ │ strd r2, [r0] │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #960 @ 0x3c0 │ │ │ │ strd r2, [r0, #-8] │ │ │ │ @@ -399979,64 +399979,64 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, lr, ip, asr r6 │ │ │ │ - strdeq sp, [ip], #-68 @ 0xffffffbc │ │ │ │ - subeq sp, ip, r0, lsl r5 │ │ │ │ + subseq r5, lr, ip, asr #12 │ │ │ │ + subeq sp, ip, r4, ror #9 │ │ │ │ + subeq sp, ip, r0, lsl #10 │ │ │ │ push {r4, r5} │ │ │ │ add r3, r0, #960 @ 0x3c0 │ │ │ │ mov r4, #0 │ │ │ │ mov r5, #1 │ │ │ │ strd r4, [r3, #-8] │ │ │ │ ldr r1, [r0, #960] @ 0x3c0 │ │ │ │ pop {r4, r5} │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ and r1, r1, #1 │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [pc, #160] @ 366d60 │ │ │ │ ldr r2, [pc, #160] @ 366d64 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ mov r4, r0 │ │ │ │ ldr r7, [r0, #928] @ 0x3a0 │ │ │ │ add r6, r0, #928 @ 0x3a0 │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r5, [r6, #4] │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [r4, #944] @ 0x3b0 │ │ │ │ ldr r3, [r4, #948] @ 0x3b4 │ │ │ │ adds r0, r0, r7 │ │ │ │ adc r5, r5, r1 │ │ │ │ cmp r0, r2 │ │ │ │ sbcs r5, r5, r3 │ │ │ │ ldr r0, [r4, #920] @ 0x398 │ │ │ │ bcc 366d28 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #1 │ │ │ │ add r3, r4, #960 @ 0x3c0 │ │ │ │ strd r0, [r3, #-8] │ │ │ │ ldr r1, [r4, #960] @ 0x3c0 │ │ │ │ ldr r0, [r4, #924] @ 0x39c │ │ │ │ and r1, r1, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 584cbc │ │ │ │ + b 584cac │ │ │ │ ldr r1, [r4, #928] @ 0x3a0 │ │ │ │ ldr ip, [r6, #4] │ │ │ │ subs r2, r2, r1 │ │ │ │ sbc r3, r3, ip │ │ │ │ - bl 7e4f80 │ │ │ │ + bl 7e4f70 │ │ │ │ mov r3, #1 │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -400061,19 +400061,19 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r2, [pc, #64] @ 366df8 │ │ │ │ ldr r3, [r3, r2] │ │ │ │ ldr r0, [r3] │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, #1 │ │ │ │ mov r6, r1 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r3, [r4, #936] @ 0x3a8 │ │ │ │ ldr r2, [r4, #940] @ 0x3ac │ │ │ │ subs r5, r5, r0 │ │ │ │ sbc r6, r6, r1 │ │ │ │ subs r3, r3, r5 │ │ │ │ sbc r2, r2, r6 │ │ │ │ str r3, [r4, #928] @ 0x3a0 │ │ │ │ @@ -400134,40 +400134,40 @@ │ │ │ │ bhi 366e4c │ │ │ │ ldrsb r3, [r3, r8] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r0, #956] @ 0x3bc │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 366e60 │ │ │ │ ldr r0, [r0, #920] @ 0x398 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r4, #952] @ 0x3b8 │ │ │ │ b 366e60 │ │ │ │ ldr r1, [r0, #956] @ 0x3bc │ │ │ │ and r3, r6, #1 │ │ │ │ str r3, [r0, #960] @ 0x3c0 │ │ │ │ and r1, r1, r3 │ │ │ │ ldr r0, [r0, #924] @ 0x39c │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ b 366e60 │ │ │ │ str r6, [r0, #948] @ 0x3b4 │ │ │ │ b 366e60 │ │ │ │ str r6, [r0, #944] @ 0x3b0 │ │ │ │ bl 366ca8 │ │ │ │ b 366e60 │ │ │ │ ldr r3, [pc, #408] @ 3670cc │ │ │ │ ldr fp, [r4, #932] @ 0x3a4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r4, #928] @ 0x3a0 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [r4, #932] @ 0x3a4 │ │ │ │ adc r1, fp, r1 │ │ │ │ subs r2, r2, r0 │ │ │ │ sbc r3, r3, r1 │ │ │ │ @@ -400178,15 +400178,15 @@ │ │ │ │ b 366e60 │ │ │ │ ldr r3, [pc, #332] @ 3670cc │ │ │ │ ldr fp, [r4, #932] @ 0x3a4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r0, [r3] │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r2, [r4, #932] @ 0x3a4 │ │ │ │ adds r0, r0, r3 │ │ │ │ ldr r3, [r4, #928] @ 0x3a0 │ │ │ │ adc r1, fp, r1 │ │ │ │ subs r3, r3, r0 │ │ │ │ sbc r2, r2, r1 │ │ │ │ @@ -400213,32 +400213,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ strd r6, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3670d8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 366e74 │ │ │ │ ldr r1, [pc, #140] @ 3670dc │ │ │ │ ldr r0, [pc, #140] @ 3670e0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #68 @ 0x44 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 366e60 │ │ │ │ ldr r2, [pc, #116] @ 3670e4 │ │ │ │ ldr r3, [pc, #64] @ 3670b4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ @@ -400248,31 +400248,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 3670e8 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ strd r6, [sp, #88] @ 0x58 │ │ │ │ add sp, sp, #52 @ 0x34 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r4, [sl], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r4, sl, r0, lsl #11 │ │ │ │ - subseq r5, lr, r9, lsl #7 │ │ │ │ + subseq r5, lr, r9, ror r3 │ │ │ │ @ instruction: 0x00003eb4 │ │ │ │ andeq r4, r0, r4, lsl #16 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq sp, [ip], #-12 │ │ │ │ - subseq r5, lr, r4, lsl r2 │ │ │ │ - subeq sp, ip, r4, lsr #32 │ │ │ │ + subeq sp, ip, ip, ror #1 │ │ │ │ + subseq r5, lr, r4, lsl #4 │ │ │ │ + subeq sp, ip, r4, lsl r0 │ │ │ │ rsbeq r4, sl, ip, lsl #7 │ │ │ │ - subeq sp, ip, r4, ror #1 │ │ │ │ + ldrdeq sp, [ip], #-4 │ │ │ │ │ │ │ │ 003670ec : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #484] @ 3672e8 │ │ │ │ @@ -400460,42 +400460,42 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ ldr r1, [pc, #16] @ 3673f0 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ bx r3 │ │ │ │ rsbeq r4, sl, r0, lsr r0 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subeq r1, sl, r8, lsr #28 │ │ │ │ + subeq r1, sl, r8, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #164] @ 3674b0 │ │ │ │ ldr r2, [pc, #164] @ 3674b4 │ │ │ │ ldr r1, [pc, #164] @ 3674b8 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [pc, #152] @ 3674bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #136] @ 3674c0 │ │ │ │ ldr r1, [pc, #136] @ 3674c4 │ │ │ │ add r4, r4, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ ldr r6, [pc, #116] @ 3674c8 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #100] @ 3674cc │ │ │ │ ldr r1, [pc, #100] @ 3674d0 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r5, #52] @ 0x34 │ │ │ │ ldr r2, [pc, #92] @ 3674d4 │ │ │ │ ldr r3, [pc, #92] @ 3674d8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -400508,68 +400508,68 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r4, lr, r0, lsr #31 │ │ │ │ - strdeq r1, [sl], #-120 @ 0xffffff88 │ │ │ │ - subeq ip, sp, ip, lsl r7 │ │ │ │ + @ instruction: 0x005e4f90 │ │ │ │ + subeq r1, sl, r8, ror #15 │ │ │ │ + subeq ip, sp, ip, lsl #14 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ + subeq r0, fp, ip, lsl fp │ │ │ │ subeq r0, fp, ip, lsr #22 │ │ │ │ - subeq r0, fp, ip, lsr fp │ │ │ │ rsbeq r3, sl, ip, lsr #31 │ │ │ │ andeq r0, r0, r4, lsl #16 │ │ │ │ andeq r0, r0, r8, asr r7 │ │ │ │ andeq r0, r0, r8, asr #17 │ │ │ │ muleq r0, r8, r8 │ │ │ │ ldr r0, [r0, #372] @ 0x174 │ │ │ │ b 1e136c │ │ │ │ ldr r1, [pc, #8] @ 3674f4 │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7c34ec │ │ │ │ - subeq r1, sl, ip, lsl sp │ │ │ │ + b 7c34dc │ │ │ │ + subeq r1, sl, ip, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, #12 │ │ │ │ mov r5, r2 │ │ │ │ bl 1e37d8 │ │ │ │ mov r4, r0 │ │ │ │ ldm r5, {r0, r2, r3} │ │ │ │ stm r4, {r0, r2, r3} │ │ │ │ - bl 589a24 │ │ │ │ + bl 589a14 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 645584 │ │ │ │ + bl 645574 │ │ │ │ ldr r3, [pc, #24] @ 367554 │ │ │ │ ldr r1, [pc, #24] @ 367558 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ add r1, pc, r1 │ │ │ │ - b 7df680 │ │ │ │ - ldrdeq ip, [ip], #-196 @ 0xffffff3c │ │ │ │ + b 7df670 │ │ │ │ + subeq ip, ip, r4, asr #25 │ │ │ │ andeq r3, r0, ip, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 367588 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ strheq r2, [r7], #-20 @ 0xffffffec @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #108] @ 367610 │ │ │ │ ldr r2, [pc, #108] @ 367614 │ │ │ │ @@ -400577,15 +400577,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #76] @ 36761c │ │ │ │ ldr lr, [pc, #76] @ 367620 │ │ │ │ ldr ip, [pc, #76] @ 367624 │ │ │ │ add r2, pc, r2 │ │ │ │ add lr, pc, lr │ │ │ │ add ip, pc, ip │ │ │ │ ldr r1, [r0, #48] @ 0x30 │ │ │ │ @@ -400595,19 +400595,19 @@ │ │ │ │ ldr r1, [pc, #48] @ 367628 │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ str lr, [r0, #72] @ 0x48 │ │ │ │ str ip, [r0, #76] @ 0x4c │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 580a98 │ │ │ │ - subseq r4, lr, ip, lsl #28 │ │ │ │ - subeq r1, sl, r0, ror #12 │ │ │ │ - subseq sp, r1, r4, lsl #2 │ │ │ │ - subeq ip, ip, r8, ror #24 │ │ │ │ + b 580a88 │ │ │ │ + ldrsheq r4, [lr], #-220 @ 0xffffff24 │ │ │ │ + subeq r1, sl, r0, asr r6 │ │ │ │ + ldrsheq sp, [r1], #-4 │ │ │ │ + subeq ip, ip, r8, asr ip │ │ │ │ andeq r0, r0, r8, asr #31 │ │ │ │ andeq r5, r0, r8, lsl r5 │ │ │ │ ldrdeq r3, [r9], #-88 @ 0xffffffa8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ @@ -400619,15 +400619,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ mov r6, r1 │ │ │ │ - bl 63a278 │ │ │ │ + bl 63a268 │ │ │ │ str r0, [r5, #20] │ │ │ │ ldrb r3, [r4] │ │ │ │ cmp r3, #191 @ 0xbf │ │ │ │ bhi 3676cc │ │ │ │ cmp r3, #29 │ │ │ │ bls 367710 │ │ │ │ ldr r2, [pc, #868] @ 3679f4 │ │ │ │ @@ -400845,18 +400845,18 @@ │ │ │ │ mul r3, r2, r3 │ │ │ │ b 36780c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ mov r3, #8 │ │ │ │ b 36780c │ │ │ │ rsbeq r3, sl, ip, lsr #27 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, lr, ip, lsr #24 │ │ │ │ + subseq r4, lr, ip, lsl ip │ │ │ │ rsbeq r3, sl, r8, lsr #26 │ │ │ │ - subseq r4, lr, r2, asr #24 │ │ │ │ - subseq r4, lr, sp, lsl fp │ │ │ │ + subseq r4, lr, r2, lsr ip │ │ │ │ + subseq r4, lr, sp, lsl #22 │ │ │ │ beq ff429a0c <__bss_end__@@Base+0xfe948cd8> │ │ │ │ andcc r0, r4, r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ sub sp, sp, #20 │ │ │ │ @@ -400881,15 +400881,15 @@ │ │ │ │ cmp r4, #0 │ │ │ │ beq 367ac0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r3, r5 │ │ │ │ bne 367a64 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, sl │ │ │ │ bne 367a64 │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -400912,32 +400912,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldrb r4, [r9, #28] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ and r4, r4, #255 @ 0xff │ │ │ │ cmp r4, #0 │ │ │ │ bne 367adc │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r9 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r9, r0 │ │ │ │ b 367ac4 │ │ │ │ - subseq r4, lr, r4, ror r9 │ │ │ │ - subeq ip, ip, ip, lsl r8 │ │ │ │ - subeq ip, ip, r4, lsr r8 │ │ │ │ + subseq r4, lr, r4, ror #18 │ │ │ │ + subeq ip, ip, ip, lsl #16 │ │ │ │ + subeq ip, ip, r4, lsr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 367bc8 │ │ │ │ ldr r2, [pc, #104] @ 367bcc │ │ │ │ ldr r1, [pc, #104] @ 367bd0 │ │ │ │ @@ -400945,15 +400945,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #68] @ 367bd4 │ │ │ │ mov r3, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov ip, r0 │ │ │ │ add r1, r0, #128 @ 0x80 │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r4 │ │ │ │ @@ -400962,18 +400962,18 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, lr, r0, asr r8 │ │ │ │ - strdeq ip, [ip], #-104 @ 0xffffff98 │ │ │ │ - subeq ip, ip, r0, lsl r7 │ │ │ │ - strdeq r9, [fp], #-132 @ 0xffffff7c │ │ │ │ + subseq r4, lr, r0, asr #16 │ │ │ │ + subeq ip, ip, r8, ror #13 │ │ │ │ + subeq ip, ip, r0, lsl #14 │ │ │ │ + subeq r9, fp, r4, ror #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #116] @ 367c64 │ │ │ │ ldr r2, [pc, #116] @ 367c68 │ │ │ │ ldr r1, [pc, #116] @ 367c6c │ │ │ │ @@ -400981,15 +400981,15 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [r0, #480] @ 0x1e0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 2a3284 │ │ │ │ ldr r1, [r4, #484] @ 0x1e4 │ │ │ │ ldr r3, [r4, #100] @ 0x64 │ │ │ │ str r1, [sp] │ │ │ │ @@ -401001,18 +401001,18 @@ │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r4, lr, r0, asr #15 │ │ │ │ - subeq ip, ip, r8, ror #12 │ │ │ │ - subeq ip, ip, r0, lsl #13 │ │ │ │ - subeq ip, ip, r4, asr r6 │ │ │ │ + ldrheq r4, [lr], #-112 @ 0xffffff90 │ │ │ │ + subeq ip, ip, r8, asr r6 │ │ │ │ + subeq ip, ip, r0, ror r6 │ │ │ │ + subeq ip, ip, r4, asr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr ip, [pc, #172] @ 367d38 │ │ │ │ ldr r2, [pc, #172] @ 367d3c │ │ │ │ ldr r1, [pc, #172] @ 367d40 │ │ │ │ @@ -401020,19 +401020,19 @@ │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ sub sp, sp, #12 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r5, #48] @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 582698 │ │ │ │ + bl 582688 │ │ │ │ ldr r1, [r4, #480] @ 0x1e0 │ │ │ │ ldr r2, [r4, #100] @ 0x64 │ │ │ │ ldr ip, [r4, #484] @ 0x1e4 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 367d20 │ │ │ │ ldr r0, [pc, #100] @ 367d44 │ │ │ │ mov r3, r2 │ │ │ │ @@ -401054,19 +401054,19 @@ │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldr r0, [pc, #32] @ 367d48 │ │ │ │ mov r3, ip │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10d8 │ │ │ │ mov r4, r0 │ │ │ │ b 367cf8 │ │ │ │ - subseq r4, lr, r4, lsr #14 │ │ │ │ - ldrdeq ip, [ip], #-80 @ 0xffffffb0 │ │ │ │ - subeq ip, ip, r8, ror #11 │ │ │ │ - subeq ip, ip, r8, asr #11 │ │ │ │ - subeq ip, ip, ip, lsl #11 │ │ │ │ + subseq r4, lr, r4, lsl r7 │ │ │ │ + subeq ip, ip, r0, asr #11 │ │ │ │ + ldrdeq ip, [ip], #-88 @ 0xffffffa8 │ │ │ │ + strheq ip, [ip], #-88 @ 0xffffffa8 │ │ │ │ + subeq ip, ip, ip, ror r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r8, [pc, #680] @ 36800c │ │ │ │ ldr r5, [pc, #680] @ 368010 │ │ │ │ add r8, pc, r8 │ │ │ │ @@ -401077,26 +401077,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r8, #68 @ 0x44 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r7, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #632] @ 368018 │ │ │ │ add ip, r8, #80 @ 0x50 │ │ │ │ mov r3, #155 @ 0x9b │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ ldr r9, [pc, #612] @ 36801c │ │ │ │ add r9, pc, r9 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr sl, [r4, #480] @ 0x1e0 │ │ │ │ ldr r3, [r0, #76] @ 0x4c │ │ │ │ ldr r2, [r3, #4] │ │ │ │ cmp sl, r2 │ │ │ │ bhi 367f0c │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ cmn r6, #1 │ │ │ │ @@ -401107,15 +401107,15 @@ │ │ │ │ ldr r4, [r4, #484] @ 0x1e4 │ │ │ │ cmn r4, #1 │ │ │ │ beq 367ea0 │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r4, r3 │ │ │ │ bhi 367ed8 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ beq 367f80 │ │ │ │ mov r8, #1 │ │ │ │ mov r0, r5 │ │ │ │ @@ -401126,26 +401126,26 @@ │ │ │ │ bl 367a0c │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 367e58 │ │ │ │ ldr r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r4, r3 │ │ │ │ movne r5, #0 │ │ │ │ moveq r8, #0 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 367fe8 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ bne 367e98 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r4, [r6] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r3, [r6, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 367fcc │ │ │ │ cmp r8, #0 │ │ │ │ beq 367f98 │ │ │ │ mov r0, #1 │ │ │ │ @@ -401169,26 +401169,26 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r2, #348 @ 0x15c │ │ │ │ mov r0, r7 │ │ │ │ str r4, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 367f34 │ │ │ │ ldr ip, [pc, #280] @ 36802c │ │ │ │ ldr r1, [pc, #280] @ 368030 │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #92 @ 0x5c │ │ │ │ mov r2, #340 @ 0x154 │ │ │ │ mov r0, r7 │ │ │ │ str sl, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -401198,72 +401198,72 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r8, #92 @ 0x5c │ │ │ │ mov r2, #344 @ 0x158 │ │ │ │ mov r0, r7 │ │ │ │ str r6, [sp, #4] │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 367f34 │ │ │ │ ldr r3, [pc, #180] @ 36803c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ b 367e24 │ │ │ │ ldr r1, [pc, #160] @ 368040 │ │ │ │ ldr ip, [r5, #20] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #152] @ 368044 │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #148] @ 368048 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #144] @ 36804c │ │ │ │ add r3, r3, #92 @ 0x5c │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 367f34 │ │ │ │ strb r4, [r6, #4] │ │ │ │ ldr r3, [pc, #120] @ 368050 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c44c4 │ │ │ │ + bl 7c44b4 │ │ │ │ b 367e98 │ │ │ │ ldr r3, [pc, #100] @ 368054 │ │ │ │ ldr r1, [pc, #100] @ 368058 │ │ │ │ ldr r0, [pc, #100] @ 36805c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r4, lr, r0, asr r6 │ │ │ │ - strdeq ip, [ip], #-68 @ 0xffffffbc │ │ │ │ - subeq ip, ip, r8, lsl #10 │ │ │ │ - @ instruction: 0x004cc494 │ │ │ │ + subseq r4, lr, r0, asr #12 │ │ │ │ + subeq ip, ip, r4, ror #9 │ │ │ │ + strdeq ip, [ip], #-72 @ 0xffffffb8 │ │ │ │ + subeq ip, ip, r4, lsl #9 │ │ │ │ rsbeq r3, sl, r8, asr #12 │ │ │ │ - subseq r4, lr, ip, asr #9 │ │ │ │ - subeq ip, ip, ip, lsl #8 │ │ │ │ - subeq ip, ip, r8, asr r3 │ │ │ │ - subeq ip, ip, ip, lsr #7 │ │ │ │ - subeq ip, ip, ip, lsr #6 │ │ │ │ - subeq ip, ip, ip, ror r3 │ │ │ │ - subeq ip, ip, r4, ror #5 │ │ │ │ + ldrheq r4, [lr], #-76 @ 0xffffffb4 │ │ │ │ + strdeq ip, [ip], #-60 @ 0xffffffc4 │ │ │ │ + subeq ip, ip, r8, asr #6 │ │ │ │ + @ instruction: 0x004cc39c │ │ │ │ + subeq ip, ip, ip, lsl r3 │ │ │ │ + subeq ip, ip, ip, ror #6 │ │ │ │ + ldrdeq ip, [ip], #-36 @ 0xffffffdc │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ - subeq ip, ip, r8, ror #6 │ │ │ │ - subseq r4, lr, r4, lsl #8 │ │ │ │ - subeq ip, ip, r4, lsl #5 │ │ │ │ + subeq ip, ip, r8, asr r3 │ │ │ │ + ldrsheq r4, [lr], #-52 @ 0xffffffcc │ │ │ │ + subeq ip, ip, r4, ror r2 │ │ │ │ andeq r0, r0, r3, ror #2 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ - subseq r4, lr, r0, asr #7 │ │ │ │ - subeq sl, sl, r8, lsr r6 │ │ │ │ - subeq sl, sl, ip, asr #12 │ │ │ │ + ldrheq r4, [lr], #-48 @ 0xffffffd0 │ │ │ │ + subeq sl, sl, r8, lsr #12 │ │ │ │ + subeq sl, sl, ip, lsr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 449630 │ │ │ │ @@ -401296,25 +401296,25 @@ │ │ │ │ bne 3681e8 │ │ │ │ ldrb r3, [r4, #348] @ 0x15c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3681c4 │ │ │ │ ldrb r1, [r4, #350] @ 0x15e │ │ │ │ mov r0, r5 │ │ │ │ rsb r1, r1, #2 │ │ │ │ - bl 5d4bfc │ │ │ │ + bl 5d4bec │ │ │ │ mov r2, #16 │ │ │ │ add r1, r4, #48 @ 0x30 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d45d0 │ │ │ │ + bl 5d45c0 │ │ │ │ ldr r1, [r4, #20] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d56c4 │ │ │ │ + bl 5d56b4 │ │ │ │ ldr r1, [r4, #24] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d56c4 │ │ │ │ + bl 5d56b4 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36814c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ @@ -401328,15 +401328,15 @@ │ │ │ │ blx r3 │ │ │ │ cmp r6, #0 │ │ │ │ bne 3680c8 │ │ │ │ mov r0, r7 │ │ │ │ bl 3674e4 │ │ │ │ mov r0, r5 │ │ │ │ mov r1, #0 │ │ │ │ - bl 5d4bfc │ │ │ │ + bl 5d4bec │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ @@ -401383,33 +401383,33 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r3, sl, ip, ror r3 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subeq r1, sl, r8, asr r1 │ │ │ │ - subseq r4, lr, r8, lsl #4 │ │ │ │ - @ instruction: 0x004cc094 │ │ │ │ - subeq ip, ip, r0, ror r1 │ │ │ │ - subseq r4, lr, r4, ror #3 │ │ │ │ - subeq ip, ip, ip, rrx │ │ │ │ - strheq ip, [ip], #-24 @ 0xffffffe8 │ │ │ │ + subeq r1, sl, r8, asr #2 │ │ │ │ + ldrsheq r4, [lr], #-24 @ 0xffffffe8 │ │ │ │ + subeq ip, ip, r4, lsl #1 │ │ │ │ + subeq ip, ip, r0, ror #2 │ │ │ │ + ldrsbeq r4, [lr], #-20 @ 0xffffffec │ │ │ │ + subeq ip, ip, ip, asr r0 │ │ │ │ + subeq ip, ip, r8, lsr #3 │ │ │ │ andeq r0, r0, r5, asr r7 │ │ │ │ - subseq r4, lr, r0, asr #3 │ │ │ │ - subeq ip, ip, r8, asr #32 │ │ │ │ - subeq ip, ip, r8, ror #2 │ │ │ │ + ldrheq r4, [lr], #-16 │ │ │ │ + subeq ip, ip, r8, lsr r0 │ │ │ │ + subeq ip, ip, r8, asr r1 │ │ │ │ andeq r0, r0, r4, asr r7 │ │ │ │ - @ instruction: 0x005e419c │ │ │ │ - subeq ip, ip, r4, lsr #32 │ │ │ │ - subeq ip, ip, r0, lsr r1 │ │ │ │ + subseq r4, lr, ip, lsl #3 │ │ │ │ + subeq ip, ip, r4, lsl r0 │ │ │ │ + subeq ip, ip, r0, lsr #2 │ │ │ │ andeq r0, r0, r3, asr r7 │ │ │ │ - subseq r4, lr, r8, ror r1 │ │ │ │ - subeq ip, ip, r4 │ │ │ │ - strdeq ip, [ip], #-8 │ │ │ │ + subseq r4, lr, r8, ror #2 │ │ │ │ + strdeq fp, [ip], #-244 @ 0xffffff0c │ │ │ │ + subeq ip, ip, r8, ror #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #304] @ 3683f0 │ │ │ │ ldr r3, [pc, #304] @ 3683f4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -401488,20 +401488,20 @@ │ │ │ │ add r3, r3, #180 @ 0xb4 │ │ │ │ mov r2, #193 @ 0xc1 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r3, sl, ip, lsr r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, sl, r4, lsl r1 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subeq r0, sl, ip, ror #29 │ │ │ │ + ldrdeq r0, [sl], #-236 @ 0xffffff14 │ │ │ │ @ instruction: 0xfffff194 │ │ │ │ rsbeq r3, sl, r0, ror r0 │ │ │ │ - ldrsbeq r3, [lr], #-252 @ 0xffffff04 │ │ │ │ - subeq fp, ip, r8, ror #28 │ │ │ │ - subeq fp, ip, ip, asr pc │ │ │ │ + subseq r3, lr, ip, asr #31 │ │ │ │ + subeq fp, ip, r8, asr lr │ │ │ │ + subeq fp, ip, ip, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r5, r0 │ │ │ │ mov r4, r1 │ │ │ │ bl 43bfb4 │ │ │ │ @@ -401526,17 +401526,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 3684a4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #212 @ 0xd4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ andeq r2, r0, r8, ror #22 │ │ │ │ - subseq r3, lr, r8, lsr pc │ │ │ │ - subeq fp, ip, r0, asr #27 │ │ │ │ - strheq fp, [ip], #-228 @ 0xffffff1c │ │ │ │ + subseq r3, lr, r8, lsr #30 │ │ │ │ + strheq fp, [ip], #-208 @ 0xffffff30 │ │ │ │ + subeq fp, ip, r4, lsr #29 │ │ │ │ andeq r0, r0, r1, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldrb r3, [r0, #348] @ 0x15c │ │ │ │ ldr r6, [pc, #200] @ 36858c │ │ │ │ @@ -401589,18 +401589,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #232 @ 0xe8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bl 1e41c0 │ │ │ │ rsbeq r2, sl, r8, lsr pc │ │ │ │ muleq r0, ip, fp │ │ │ │ - ldrdeq r0, [sl], #-204 @ 0xffffff34 │ │ │ │ - subseq r3, lr, r4, asr #28 │ │ │ │ - subeq fp, ip, ip, asr #25 │ │ │ │ - subeq fp, ip, r8, lsr #28 │ │ │ │ + subeq r0, sl, ip, asr #25 │ │ │ │ + subseq r3, lr, r4, lsr lr │ │ │ │ + strheq fp, [ip], #-204 @ 0xffffff34 │ │ │ │ + subeq fp, ip, r8, lsl lr │ │ │ │ andeq r0, r0, lr, ror #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr ip, [pc, #996] @ 3689a4 │ │ │ │ sub sp, sp, #28 │ │ │ │ @@ -401617,56 +401617,56 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #20] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r9, [pc, #936] @ 3689b8 │ │ │ │ mov r3, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r6, [r0, #100] @ 0x64 │ │ │ │ ldr r7, [r0, #48] @ 0x30 │ │ │ │ cmn r6, #1 │ │ │ │ ldr r5, [r0, #484] @ 0x1e4 │ │ │ │ mov r4, r0 │ │ │ │ beq 368804 │ │ │ │ cmn r5, #1 │ │ │ │ beq 368734 │ │ │ │ add r0, r4, #444 @ 0x1bc │ │ │ │ - bl 7c2ff8 │ │ │ │ + bl 7c2fe8 │ │ │ │ mov r3, r4 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #472]! @ 0x1d8 │ │ │ │ mov r0, r4 │ │ │ │ str r3, [r4, #476] @ 0x1dc │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #860] @ 3689bc │ │ │ │ ldr r2, [pc, #860] @ 3689c0 │ │ │ │ ldr r1, [pc, #860] @ 3689c4 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #92] @ 0x5c │ │ │ │ cmp r3, #0 │ │ │ │ beq 368698 │ │ │ │ add r1, sp, #16 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ cmp r1, #0 │ │ │ │ beq 3686f0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #788] @ 3689c8 │ │ │ │ ldr r3, [pc, #756] @ 3689ac │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -401686,65 +401686,65 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #284 @ 0x11c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #692] @ 3689d8 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 2a7d70 │ │ │ │ str r0, [r4, #96] @ 0x60 │ │ │ │ b 3686ac │ │ │ │ mov fp, #1 │ │ │ │ b 368750 │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #12] │ │ │ │ cmp r3, r5 │ │ │ │ ble 36894c │ │ │ │ ldr r6, [r4, #100] @ 0x64 │ │ │ │ ldr r8, [r4, #480] @ 0x1e0 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ add r5, r5, #1 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ cmp r3, #0 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r0, #8] │ │ │ │ bne 368784 │ │ │ │ ldr r3, [pc, #612] @ 3689dc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ bl 367a0c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, #1 │ │ │ │ beq 3687b4 │ │ │ │ ldr r8, [r0, #484] @ 0x1e4 │ │ │ │ subs r8, r8, r5 │ │ │ │ movne r8, #1 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r6, [r0, #8] │ │ │ │ mov sl, r0 │ │ │ │ cmp r6, #0 │ │ │ │ beq 368980 │ │ │ │ sub r6, r6, #1 │ │ │ │ cmp r6, #0 │ │ │ │ str r6, [r0, #8] │ │ │ │ bne 3687f4 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r6, [sl] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r3, [sl, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 368900 │ │ │ │ cmp r8, #0 │ │ │ │ beq 36873c │ │ │ │ str r5, [r4, #484] @ 0x1e4 │ │ │ │ @@ -401757,166 +401757,166 @@ │ │ │ │ b 368830 │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r6 │ │ │ │ ble 36891c │ │ │ │ ldr r5, [r4, #484] @ 0x1e4 │ │ │ │ ldr r8, [r4, #480] @ 0x1e0 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ add r6, r6, #1 │ │ │ │ ldr r3, [r0, #8] │ │ │ │ add r2, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ str r2, [r0, #8] │ │ │ │ bne 368864 │ │ │ │ ldr r3, [pc, #388] @ 3689dc │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r1, r8 │ │ │ │ mov r3, r5 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ str fp, [sp] │ │ │ │ bl 367a0c │ │ │ │ cmp r0, #0 │ │ │ │ moveq r8, #1 │ │ │ │ beq 368894 │ │ │ │ ldr r8, [r0, #484] @ 0x1e4 │ │ │ │ subs r8, r8, r5 │ │ │ │ movne r8, #1 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov sl, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 368980 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ bne 3688d4 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r5, [sl] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r3, [sl, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ bne 3688e4 │ │ │ │ cmp r8, #0 │ │ │ │ beq 36881c │ │ │ │ str r6, [r4, #100] @ 0x64 │ │ │ │ b 368638 │ │ │ │ strb r5, [sl, #4] │ │ │ │ ldr r3, [pc, #240] @ 3689e0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c44c4 │ │ │ │ + bl 7c44b4 │ │ │ │ b 3688d4 │ │ │ │ strb r6, [sl, #4] │ │ │ │ ldr r3, [pc, #212] @ 3689e0 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c44c4 │ │ │ │ + bl 7c44b4 │ │ │ │ b 3687f4 │ │ │ │ ldr r3, [pc, #192] @ 3689e4 │ │ │ │ ldr ip, [pc, #192] @ 3689e8 │ │ │ │ ldr r1, [pc, #192] @ 3689ec │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #184] @ 3689f0 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 3686ac │ │ │ │ ldr r3, [pc, #160] @ 3689f4 │ │ │ │ ldr ip, [pc, #160] @ 3689f8 │ │ │ │ ldr r1, [pc, #160] @ 3689fc │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #152] @ 368a00 │ │ │ │ ldr r0, [sp, #8] │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #292 @ 0x124 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 3686ac │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ 368a04 │ │ │ │ ldr r1, [pc, #124] @ 368a08 │ │ │ │ ldr r0, [pc, #124] @ 368a0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq r3, [lr], #-212 @ 0xffffff2c │ │ │ │ + subseq r3, lr, r4, ror #27 │ │ │ │ rsbeq r2, sl, r8, lsr #28 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq fp, ip, ip, ror ip │ │ │ │ - @ instruction: 0x004cbc94 │ │ │ │ + subeq fp, ip, ip, ror #24 │ │ │ │ + subeq fp, ip, r4, lsl #25 │ │ │ │ rsbeq r2, sl, ip, ror #27 │ │ │ │ - subseq r3, lr, r0, asr sp │ │ │ │ - strdeq fp, [ip], #-188 @ 0xffffff44 │ │ │ │ - subeq fp, ip, r4, lsl ip │ │ │ │ + subseq r3, lr, r0, asr #26 │ │ │ │ + subeq fp, ip, ip, ror #23 │ │ │ │ + subeq fp, ip, r4, lsl #24 │ │ │ │ rsbeq r2, sl, r8, asr #26 │ │ │ │ - ldrheq r3, [lr], #-200 @ 0xffffff38 │ │ │ │ - subeq r0, sl, r4, lsl r5 │ │ │ │ - ldrheq fp, [r1], #-248 @ 0xffffff08 │ │ │ │ + subseq r3, lr, r8, lsr #25 │ │ │ │ + subeq r0, sl, r4, lsl #10 │ │ │ │ + subseq fp, r1, r8, lsr #31 │ │ │ │ @ instruction: 0xfffffcec │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ - subseq r3, lr, r8, lsl #21 │ │ │ │ - subeq fp, ip, ip, lsl #21 │ │ │ │ - subeq fp, ip, ip, lsl #18 │ │ │ │ + subseq r3, lr, r8, ror sl │ │ │ │ + subeq fp, ip, ip, ror sl │ │ │ │ + strdeq fp, [ip], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r0, fp, ror r1 │ │ │ │ - subseq r3, lr, r8, asr sl │ │ │ │ - subeq fp, ip, ip, ror #20 │ │ │ │ - ldrdeq fp, [ip], #-140 @ 0xffffff74 │ │ │ │ + subseq r3, lr, r8, asr #20 │ │ │ │ + subeq fp, ip, ip, asr sl │ │ │ │ + subeq fp, ip, ip, asr #17 │ │ │ │ andeq r0, r0, r5, lsl #3 │ │ │ │ - subseq r3, lr, r8, lsr #20 │ │ │ │ - subeq r9, sl, r0, lsr #25 │ │ │ │ - strheq r9, [sl], #-196 @ 0xffffff3c │ │ │ │ + subseq r3, lr, r8, lsl sl │ │ │ │ + @ instruction: 0x004a9c90 │ │ │ │ + subeq r9, sl, r4, lsr #25 │ │ │ │ │ │ │ │ 00368a10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r6, [pc, #232] @ 368b28 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ cmp ip, #0 │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r0, #8] │ │ │ │ bne 368a68 │ │ │ │ ldr r3, [pc, #208] @ 368b2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, r8 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 367a0c │ │ │ │ mov r7, r0 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 368b04 │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -401925,78 +401925,78 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r4, [r5] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 368aac │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 368b30 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c44c4 │ │ │ │ + bl 7c44b4 │ │ │ │ b 368aac │ │ │ │ ldr r3, [pc, #40] @ 368b34 │ │ │ │ ldr r1, [pc, #40] @ 368b38 │ │ │ │ ldr r0, [pc, #40] @ 368b3c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r2, sl, r0, asr #19 │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ - subseq r3, lr, r4, lsr #17 │ │ │ │ - subeq r9, sl, ip, lsl fp │ │ │ │ - subeq r9, sl, r0, lsr fp │ │ │ │ + @ instruction: 0x005e3894 │ │ │ │ + subeq r9, sl, ip, lsl #22 │ │ │ │ + subeq r9, sl, r0, lsr #22 │ │ │ │ │ │ │ │ 00368b40 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ sub sp, sp, #16 │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ mov r7, r2 │ │ │ │ mov r8, r3 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r6, [pc, #240] @ 368c60 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr ip, [r0, #8] │ │ │ │ cmp ip, #0 │ │ │ │ add ip, ip, #1 │ │ │ │ str ip, [r0, #8] │ │ │ │ bne 368b98 │ │ │ │ ldr r3, [pc, #216] @ 368c64 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [r0] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov ip, #0 │ │ │ │ mov r2, r7 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 367a0c │ │ │ │ subs r7, r0, #0 │ │ │ │ beq 368bc0 │ │ │ │ - bl 589a24 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 589a14 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r4, [r0, #8] │ │ │ │ mov r5, r0 │ │ │ │ cmp r4, #0 │ │ │ │ beq 368c3c │ │ │ │ sub r4, r4, #1 │ │ │ │ cmp r4, #0 │ │ │ │ str r4, [r0, #8] │ │ │ │ @@ -402005,62 +402005,62 @@ │ │ │ │ add sp, sp, #16 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r4, [r5] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r3, [r5, #4] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 368be4 │ │ │ │ strb r4, [r5, #4] │ │ │ │ ldr r3, [pc, #60] @ 368c68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [sp, #12] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c44c4 │ │ │ │ + bl 7c44b4 │ │ │ │ b 368be4 │ │ │ │ ldr r3, [pc, #40] @ 368c6c │ │ │ │ ldr r1, [pc, #40] @ 368c70 │ │ │ │ ldr r0, [pc, #40] @ 368c74 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #116 @ 0x74 │ │ │ │ mov r2, #101 @ 0x65 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0x006a2890 │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ - subseq r3, lr, ip, ror #14 │ │ │ │ - subeq r9, sl, r4, ror #19 │ │ │ │ - strdeq r9, [sl], #-152 @ 0xffffff68 │ │ │ │ + subseq r3, lr, ip, asr r7 │ │ │ │ + ldrdeq r9, [sl], #-148 @ 0xffffff6c │ │ │ │ + subeq r9, sl, r8, ror #19 │ │ │ │ │ │ │ │ 00368c78 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #92] @ 368cf8 │ │ │ │ ldr r2, [pc, #92] @ 368cfc │ │ │ │ ldr r1, [pc, #92] @ 368d00 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #108] @ 0x6c │ │ │ │ cmp r3, #0 │ │ │ │ beq 368cd8 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ bx r3 │ │ │ │ @@ -402068,32 +402068,32 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r3, lr, r4, lsl r7 │ │ │ │ - subeq fp, ip, r0, asr #11 │ │ │ │ - ldrdeq fp, [ip], #-88 @ 0xffffffa8 │ │ │ │ + subseq r3, lr, r4, lsl #14 │ │ │ │ + strheq fp, [ip], #-80 @ 0xffffffb0 │ │ │ │ + subeq fp, ip, r8, asr #11 │ │ │ │ │ │ │ │ 00368d04 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r5, r3 │ │ │ │ mov r3, r2 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #92] @ 368d8c │ │ │ │ mov r4, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ - bl 57e9c8 │ │ │ │ + bl 57e9b8 │ │ │ │ ldr r3, [pc, #80] @ 368d90 │ │ │ │ ldr r0, [pc, #80] @ 368d94 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr ip, [r3] │ │ │ │ ldr r1, [pc, #72] @ 368d98 │ │ │ │ add r2, ip, #1 │ │ │ │ str r2, [r3] │ │ │ │ @@ -402103,23 +402103,23 @@ │ │ │ │ str ip, [r4, #68] @ 0x44 │ │ │ │ str r5, [r4, #76] @ 0x4c │ │ │ │ ldr r3, [pc, #48] @ 368da0 │ │ │ │ str r0, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 57e75c │ │ │ │ - subeq fp, ip, ip, lsl #10 │ │ │ │ + b 57e74c │ │ │ │ + strdeq fp, [ip], #-76 @ 0xffffffb4 │ │ │ │ rsbseq r2, r5, r0, lsl #27 │ │ │ │ - subseq r3, lr, r0, ror #12 │ │ │ │ - subeq sl, sp, ip, asr #27 │ │ │ │ - subeq pc, r9, r8, lsr #29 │ │ │ │ + subseq r3, lr, r0, asr r6 │ │ │ │ + strheq sl, [sp], #-220 @ 0xffffff24 │ │ │ │ + @ instruction: 0x0049fe98 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ │ │ │ │ 00368da4 : │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r0, #350] @ 0x15e │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -402144,43 +402144,43 @@ │ │ │ │ mov r0, r1 │ │ │ │ mov r3, #0 │ │ │ │ ldr r9, [sp, #64] @ 0x40 │ │ │ │ ldr fp, [sp, #68] @ 0x44 │ │ │ │ ldr sl, [sp, #72] @ 0x48 │ │ │ │ mov r6, r1 │ │ │ │ str r3, [sp, #16] │ │ │ │ - bl 6465e8 │ │ │ │ + bl 6465d8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368fac │ │ │ │ ldr r0, [pc, #508] @ 369020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 581e0c │ │ │ │ + bl 581dfc │ │ │ │ mov r1, r7 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #492] @ 369024 │ │ │ │ add r0, pc, r0 │ │ │ │ bl 1e10d8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r0 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 58ca3c │ │ │ │ + bl 58ca2c │ │ │ │ mov r0, r5 │ │ │ │ bl 1e136c │ │ │ │ ldr r3, [pc, #456] @ 369028 │ │ │ │ ldr r2, [pc, #456] @ 36902c │ │ │ │ ldr r1, [pc, #456] @ 369030 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r4 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ mov r5, r0 │ │ │ │ add r0, r0, #104 @ 0x68 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r0, [r9, #24] │ │ │ │ add r1, sp, #16 │ │ │ │ @@ -402193,49 +402193,49 @@ │ │ │ │ bl 43a840 │ │ │ │ mov r2, r7 │ │ │ │ ldr r1, [pc, #364] @ 369034 │ │ │ │ ldr r7, [pc, #364] @ 369038 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ - bl 580374 │ │ │ │ + bl 580364 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58a7cc │ │ │ │ + bl 58a7bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 368efc │ │ │ │ ldr r2, [sp, #12] │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58029c │ │ │ │ + bl 58028c │ │ │ │ cmp fp, #0 │ │ │ │ beq 368f30 │ │ │ │ ldr r7, [pc, #304] @ 36903c │ │ │ │ mov r0, r4 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r1, r7 │ │ │ │ - bl 58a7cc │ │ │ │ + bl 58a7bc │ │ │ │ cmp r0, #0 │ │ │ │ beq 368f30 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580470 │ │ │ │ + bl 580460 │ │ │ │ ldr r1, [pc, #264] @ 369040 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, sl │ │ │ │ mov r0, r4 │ │ │ │ bl 2a61a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368ffc │ │ │ │ mov r2, sl │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5822a0 │ │ │ │ + bl 582290 │ │ │ │ cmp r0, #0 │ │ │ │ beq 368ffc │ │ │ │ ldr r2, [pc, #212] @ 369044 │ │ │ │ ldr r3, [pc, #168] @ 36901c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -402248,55 +402248,55 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ mov r0, r6 │ │ │ │ - bl 644438 │ │ │ │ + bl 644428 │ │ │ │ cmp r0, #0 │ │ │ │ beq 369008 │ │ │ │ ldr r3, [r0, #20] │ │ │ │ cmp r3, #0 │ │ │ │ beq 368ff0 │ │ │ │ ldr r0, [pc, #120] @ 369048 │ │ │ │ add r0, pc, r0 │ │ │ │ b 368e24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, sl │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ mov r5, #0 │ │ │ │ b 368f68 │ │ │ │ ldr r0, [pc, #84] @ 36904c │ │ │ │ add r0, pc, r0 │ │ │ │ b 368e24 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588a64 │ │ │ │ + bl 588a54 │ │ │ │ b 368fe8 │ │ │ │ ldr r0, [pc, #64] @ 369050 │ │ │ │ add r0, pc, r0 │ │ │ │ b 368e24 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, sl, r0, lsr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strheq fp, [ip], #-80 @ 0xffffffb0 │ │ │ │ - subeq fp, ip, ip, lsr #11 │ │ │ │ - subseq r3, lr, r0, asr r5 │ │ │ │ - subeq fp, ip, r0, lsl #8 │ │ │ │ - subeq fp, ip, r8, lsl r4 │ │ │ │ - subeq fp, ip, r4, lsr #10 │ │ │ │ - subeq fp, ip, r4, lsr #10 │ │ │ │ - subeq ip, pc, ip, asr #13 │ │ │ │ - subseq ip, r3, r4, ror r8 │ │ │ │ + subeq fp, ip, r0, lsr #11 │ │ │ │ + @ instruction: 0x004cb59c │ │ │ │ + subseq r3, lr, r0, asr #10 │ │ │ │ + strdeq fp, [ip], #-48 @ 0xffffffd0 │ │ │ │ + subeq fp, ip, r8, lsl #8 │ │ │ │ + subeq fp, ip, r4, lsl r5 │ │ │ │ + subeq fp, ip, r4, lsl r5 │ │ │ │ + strheq ip, [pc], #-108 @ │ │ │ │ + subseq ip, r3, r4, ror #16 │ │ │ │ rsbeq r2, sl, ip, lsl #9 │ │ │ │ - subeq r1, fp, r8, lsr r4 │ │ │ │ - subeq r1, fp, r8, ror #7 │ │ │ │ - ldrdeq r1, [fp], #-48 @ 0xffffffd0 │ │ │ │ + subeq r1, fp, r8, lsr #8 │ │ │ │ + ldrdeq r1, [fp], #-56 @ 0xffffffc8 │ │ │ │ + subeq r1, fp, r0, asr #7 │ │ │ │ │ │ │ │ 00369054 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r6, r0 │ │ │ │ @@ -402321,47 +402321,47 @@ │ │ │ │ bl 1e2e54 │ │ │ │ mvn r3, #0 │ │ │ │ mov r2, #4 │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ mov r0, sl │ │ │ │ mov r3, #4 │ │ │ │ strd r2, [sp, #104] @ 0x68 │ │ │ │ - bl 7cbdd8 │ │ │ │ + bl 7cbdc8 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ ldr r7, [pc, #196] @ 3691a0 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r3, r4 │ │ │ │ blt 369148 │ │ │ │ mov r9, r4 │ │ │ │ ldr r1, [r6, #68] @ 0x44 │ │ │ │ mov r2, r4 │ │ │ │ mov r0, #2 │ │ │ │ - bl 609ac8 │ │ │ │ + bl 609ab8 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 369134 │ │ │ │ ldr r0, [r5, #24] │ │ │ │ - bl 7cff6c │ │ │ │ + bl 7cff5c │ │ │ │ mov r0, r5 │ │ │ │ - bl 644560 │ │ │ │ + bl 644550 │ │ │ │ ldr r2, [pc, #136] @ 3691a4 │ │ │ │ mov r3, #0 │ │ │ │ ldr ip, [r7, r2] │ │ │ │ mov r2, r4 │ │ │ │ stm sp, {r8, r9, ip} │ │ │ │ mov r1, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 368db8 │ │ │ │ ldr r3, [r6, #76] @ 0x4c │ │ │ │ add r4, r4, #1 │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, r4 │ │ │ │ bge 3690ec │ │ │ │ mov r0, sl │ │ │ │ - bl 7cbe0c │ │ │ │ + bl 7cbdfc │ │ │ │ ldr r2, [pc, #80] @ 3691a8 │ │ │ │ ldr r3, [pc, #64] @ 36919c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #116] @ 0x74 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -402407,15 +402407,15 @@ │ │ │ │ ldr r1, [pc, #436] @ 3693bc │ │ │ │ ldr r3, [pc, #436] @ 3693c0 │ │ │ │ mov r5, r0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, sl │ │ │ │ ldr fp, [sp, #88] @ 0x58 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r9, [pc, #412] @ 3693c4 │ │ │ │ add r9, pc, r9 │ │ │ │ str r0, [sp, #20] │ │ │ │ ldr r0, [r5] │ │ │ │ bl 1e37d8 │ │ │ │ ldr r2, [r5] │ │ │ │ mov r1, #0 │ │ │ │ @@ -402430,20 +402430,20 @@ │ │ │ │ mov r0, r6 │ │ │ │ str sl, [r4] │ │ │ │ str r8, [r4, #20] │ │ │ │ str r7, [r4, #24] │ │ │ │ str fp, [r4, #32] │ │ │ │ str r6, [r4, #4] │ │ │ │ str r5, [r4, #8] │ │ │ │ - bl 589a24 │ │ │ │ + bl 589a14 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ ldr r0, [r3, #20] │ │ │ │ - bl 589a24 │ │ │ │ + bl 589a14 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7cd9a4 │ │ │ │ + bl 7cd994 │ │ │ │ ldr r3, [r5, #4] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3692a4 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r3, [pc, #284] @ 3693c8 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ @@ -402489,46 +402489,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 3693dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3692b8 │ │ │ │ ldr r0, [pc, #76] @ 3693e0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3692b8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, sl, r0, lsr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r3, lr, r8, asr #3 │ │ │ │ - subeq pc, r9, ip, lsl #20 │ │ │ │ - subeq sl, sp, r0, lsr r9 │ │ │ │ + ldrheq r3, [lr], #-24 @ 0xffffffe8 │ │ │ │ + strdeq pc, [r9], #-156 @ 0xffffff64 │ │ │ │ + subeq sl, sp, r0, lsr #18 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ ldrdeq r2, [sl], #-24 @ 0xffffffe8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, sl, ip, lsr r1 │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, ip, r0, lsl #1 │ │ │ │ - subeq fp, ip, r4, lsr #1 │ │ │ │ + subeq fp, ip, r0, ror r0 │ │ │ │ + @ instruction: 0x004cb094 │ │ │ │ │ │ │ │ 003693e4 : │ │ │ │ ldr r3, [r0, #8] │ │ │ │ ldr r3, [r3, #24] │ │ │ │ bx r3 │ │ │ │ │ │ │ │ 003693f0 : │ │ │ │ @@ -402552,15 +402552,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov r0, #1 │ │ │ │ str r0, [sp] │ │ │ │ add r0, r5, #92 @ 0x5c │ │ │ │ - bl 63a7e8 │ │ │ │ + bl 63a7d8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r5, #4] │ │ │ │ ldrb r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 369428 │ │ │ │ bl 368c78 │ │ │ │ ldr r2, [r5, #4] │ │ │ │ @@ -402581,32 +402581,32 @@ │ │ │ │ ldr r0, [pc, #28] @ 3694cc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #316 @ 0x13c │ │ │ │ mov r2, #968 @ 0x3c8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r2, lr, r8, lsl #30 │ │ │ │ - @ instruction: 0x004cad94 │ │ │ │ - subeq sl, ip, ip, lsr #31 │ │ │ │ + ldrsheq r2, [lr], #-232 @ 0xffffff18 │ │ │ │ + subeq sl, ip, r4, lsl #27 │ │ │ │ + @ instruction: 0x004caf9c │ │ │ │ │ │ │ │ 003694d0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #12 │ │ │ │ mov lr, r1 │ │ │ │ mov ip, r3 │ │ │ │ ldr r1, [r0, #440] @ 0x1b8 │ │ │ │ mov r3, r2 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, lr │ │ │ │ add r0, r0, #188 @ 0xbc │ │ │ │ - bl 63a7e8 │ │ │ │ + bl 63a7d8 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ │ │ │ │ @@ -402630,15 +402630,15 @@ │ │ │ │ ldr r3, [ip, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3695c4 │ │ │ │ ldr r1, [sp, #28] │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 63a720 │ │ │ │ + bl 63a710 │ │ │ │ ldr r2, [pc, #288] @ 3696a4 │ │ │ │ ldr r3, [pc, #272] @ 369698 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #344] @ 0x158 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ @@ -402678,47 +402678,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str sl, [sp, #20] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 3696b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369570 │ │ │ │ ldr r0, [pc, #68] @ 3696b8 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r9, sl} │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369570 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, sl, r0, asr #29 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, sl, r4, lsr #29 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, sl, r8, ror lr │ │ │ │ andeq r4, r0, r4, lsl #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sl, ip, ip, lsl #28 │ │ │ │ - subeq sl, ip, r0, asr lr │ │ │ │ + strdeq sl, [ip], #-220 @ 0xffffff24 │ │ │ │ + subeq sl, ip, r0, asr #28 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [r0, #4] │ │ │ │ ldr r5, [pc, #152] @ 369770 │ │ │ │ ldrb r3, [r4, #184] @ 0xb8 │ │ │ │ @@ -402772,15 +402772,15 @@ │ │ │ │ mov r5, r2 │ │ │ │ mvn r3, #0 │ │ │ │ mvn r2, #0 │ │ │ │ mov r7, r0 │ │ │ │ strd r2, [r1, #24] │ │ │ │ mov r0, r5 │ │ │ │ mov r4, r1 │ │ │ │ - bl 63a4f4 │ │ │ │ + bl 63a4e4 │ │ │ │ cmp r0, r6 │ │ │ │ movls r6, #0 │ │ │ │ movhi r6, #1 │ │ │ │ orrs r6, r6, r0, lsr #31 │ │ │ │ bne 369b28 │ │ │ │ str r0, [r4, #16] │ │ │ │ ldr r3, [r7, #492] @ 0x1ec │ │ │ │ @@ -402859,15 +402859,15 @@ │ │ │ │ bhi 369a3c │ │ │ │ ldr r2, [pc, #628] @ 369b68 │ │ │ │ lsr r3, r2, r3 │ │ │ │ and r3, r3, #1 │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [r4, #32] │ │ │ │ mov r0, r4 │ │ │ │ - bl 63a3b0 │ │ │ │ + bl 63a3a0 │ │ │ │ mov r2, r0 │ │ │ │ mov r3, r1 │ │ │ │ mov r0, #0 │ │ │ │ strd r2, [r4, #24] │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -403014,18 +403014,18 @@ │ │ │ │ b 369820 │ │ │ │ mov r3, #32 │ │ │ │ str r3, [r4, #20] │ │ │ │ b 3698a4 │ │ │ │ andseq r8, r0, r0, lsl #10 │ │ │ │ stmdbcs r0!, {r4, r7, sl} │ │ │ │ eormi lr, r3, r8, lsl #4 │ │ │ │ - subseq r2, lr, pc, ror #19 │ │ │ │ - ldrheq r2, [lr], #-154 @ 0xffffff66 │ │ │ │ + ldrsbeq r2, [lr], #-159 @ 0xffffff61 │ │ │ │ + subseq r2, lr, sl, lsr #19 │ │ │ │ andeq r0, sl, r1, lsl #4 │ │ │ │ - subseq r2, lr, r8, asr r9 │ │ │ │ + subseq r2, lr, r8, asr #18 │ │ │ │ bvc fff88c8c <__bss_end__@@Base+0xff4a7f58> │ │ │ │ andeq r0, r0, r1, lsl #5 │ │ │ │ │ │ │ │ 00369b88 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -403061,17 +403061,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 369c2c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #336 @ 0x150 │ │ │ │ mov r2, #239 @ 0xef │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r2, lr, r8, lsr #15 │ │ │ │ - subeq sl, ip, r4, lsr r6 │ │ │ │ - subeq sl, ip, r8, lsl #18 │ │ │ │ + @ instruction: 0x005e2798 │ │ │ │ + subeq sl, ip, r4, lsr #12 │ │ │ │ + strdeq sl, [ip], #-136 @ 0xffffff78 │ │ │ │ │ │ │ │ 00369c30 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r7, r2 │ │ │ │ @@ -403086,25 +403086,25 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #108] @ 0x6c │ │ │ │ mov r3, #0 │ │ │ │ ldr r3, [sp, #156] @ 0x9c │ │ │ │ str r3, [sp, #24] │ │ │ │ ldr fp, [r0, #48] @ 0x30 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #2412] @ 36a5f8 │ │ │ │ ldr r2, [pc, #2412] @ 36a5fc │ │ │ │ ldr r1, [pc, #2412] @ 36a600 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ add r4, sp, #64 @ 0x40 │ │ │ │ ldr r8, [pc, #2380] @ 36a604 │ │ │ │ mov r2, #40 @ 0x28 │ │ │ │ mov r1, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -403147,15 +403147,15 @@ │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #28] │ │ │ │ mov r3, r7 │ │ │ │ mov r1, r5 │ │ │ │ bl 3691ac │ │ │ │ mov sl, r0 │ │ │ │ - bl 7dfef0 │ │ │ │ + bl 7dfee0 │ │ │ │ add ip, sl, #48 @ 0x30 │ │ │ │ mov lr, #0 │ │ │ │ str r0, [sl, #12] │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ ldm r4!, {r0, r1, r2, r3} │ │ │ │ stmia ip!, {r0, r1, r2, r3} │ │ │ │ @@ -403250,15 +403250,15 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1796] @ 36a624 │ │ │ │ add r0, pc, r0 │ │ │ │ b 36a10c │ │ │ │ ldr r3, [pc, #1760] @ 36a60c │ │ │ │ ldr r9, [r8, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -403294,26 +403294,26 @@ │ │ │ │ mov r1, sl │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str sl, [sp, #48] @ 0x30 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ str sl, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #12] │ │ │ │ str fp, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1604] @ 36a630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369f38 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369dd4 │ │ │ │ ldr r3, [pc, #1580] @ 36a634 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -403335,26 +403335,26 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1448] @ 36a638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369dd4 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369dd4 │ │ │ │ ldr r3, [pc, #1424] @ 36a63c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -403373,48 +403373,48 @@ │ │ │ │ beq 36a568 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1332] @ 36a640 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369dd4 │ │ │ │ ldr r3, [pc, #1296] @ 36a644 │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r3, #104 @ 0x68 │ │ │ │ b 369d04 │ │ │ │ ldr r0, [pc, #1284] @ 36a648 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ add r0, pc, r0 │ │ │ │ add r0, r0, #212 @ 0xd4 │ │ │ │ str r3, [sp] │ │ │ │ b 369d60 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [pc, #1256] @ 36a64c │ │ │ │ ldr r2, [pc, #1256] @ 36a650 │ │ │ │ ldr r1, [pc, #1256] @ 36a654 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #260 @ 0x104 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr sl, [r0, #104] @ 0x68 │ │ │ │ cmp sl, #0 │ │ │ │ beq 36a5c0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #28] │ │ │ │ mov r3, r6 │ │ │ │ @@ -403454,15 +403454,15 @@ │ │ │ │ str r0, [sp, #48] @ 0x30 │ │ │ │ str r0, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r2, [sp, #12] │ │ │ │ @@ -403470,15 +403470,15 @@ │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #992] @ 36a660 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrd r2, [sp, #88] @ 0x58 │ │ │ │ cmn r3, #1 │ │ │ │ cmneq r2, #1 │ │ │ │ beq 36a2b0 │ │ │ │ ldr r1, [r9] │ │ │ │ cmp r1, #0 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ @@ -403512,15 +403512,15 @@ │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp] │ │ │ │ @@ -403529,15 +403529,15 @@ │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #764] @ 36a668 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ b 369d44 │ │ │ │ ldr r3, [pc, #748] @ 36a66c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 369dd4 │ │ │ │ @@ -403555,15 +403555,15 @@ │ │ │ │ mov r1, lr │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str lr, [sp, #48] @ 0x30 │ │ │ │ str lr, [sp, #52] @ 0x34 │ │ │ │ str lr, [sp, #56] @ 0x38 │ │ │ │ str lr, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #652] @ 36a670 │ │ │ │ add r0, pc, r0 │ │ │ │ b 36a10c │ │ │ │ ldrb r3, [r5, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ bne 36a498 │ │ │ │ @@ -403591,26 +403591,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str fp, [sp, #12] │ │ │ │ str sl, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #488] @ 36a678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369f38 │ │ │ │ ldr r3, [r5, #484] @ 0x1e4 │ │ │ │ cmp r7, r3 │ │ │ │ beq 36a1b4 │ │ │ │ ldr r3, [pc, #464] @ 36a67c │ │ │ │ add r3, pc, r3 │ │ │ │ add fp, r3, #104 @ 0x68 │ │ │ │ @@ -403619,132 +403619,132 @@ │ │ │ │ stmib sp, {r3, sl} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36a284 │ │ │ │ ldr r0, [pc, #416] @ 36a684 │ │ │ │ strd r2, [sp, #8] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp] │ │ │ │ ldr r1, [sp, #32] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36a2b0 │ │ │ │ ldr r0, [pc, #380] @ 36a688 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ str fp, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369f38 │ │ │ │ ldr r0, [pc, #352] @ 36a68c │ │ │ │ str r3, [sp] │ │ │ │ mov r1, fp │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369f38 │ │ │ │ ldr r0, [pc, #324] @ 36a690 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369dd4 │ │ │ │ ldr r0, [pc, #292] @ 36a694 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369dd4 │ │ │ │ ldr r0, [pc, #268] @ 36a698 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369dd4 │ │ │ │ ldr r0, [pc, #244] @ 36a69c │ │ │ │ ldr r3, [sp, #28] │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 369dd4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - bl 7dfef0 │ │ │ │ + bl 7dfee0 │ │ │ │ str r0, [fp, #12] │ │ │ │ udf #0 │ │ │ │ ldr r3, [pc, #204] @ 36a6a0 │ │ │ │ ldr r1, [pc, #204] @ 36a6a4 │ │ │ │ ldr r0, [pc, #204] @ 36a6a8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #356 @ 0x164 │ │ │ │ mov r2, #900 @ 0x384 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r1, sl, r8, lsr #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r2, lr, r4, lsr #14 │ │ │ │ - ldrdeq sl, [ip], #-84 @ 0xffffffac │ │ │ │ - subeq sl, ip, ip, ror #11 │ │ │ │ + subseq r2, lr, r4, lsl r7 │ │ │ │ + subeq sl, ip, r4, asr #11 │ │ │ │ + ldrdeq sl, [ip], #-92 @ 0xffffffa4 │ │ │ │ rsbeq r1, sl, r0, asr #14 │ │ │ │ rsbeq pc, r6, r8, lsr #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, sl, r0, lsr #12 │ │ │ │ @ instruction: 0x0066f890 │ │ │ │ @ instruction: 0x00002cb4 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq sl, [ip], #-140 @ 0xffffff74 │ │ │ │ + subeq sl, ip, ip, lsr #17 │ │ │ │ rsbeq pc, r6, r4, ror #15 │ │ │ │ andeq r4, r0, r0, lsl r1 │ │ │ │ - subeq sl, ip, r4, asr #10 │ │ │ │ + subeq sl, ip, r4, lsr r5 │ │ │ │ andeq r4, r0, ip, lsr #17 │ │ │ │ - subeq sl, ip, ip, asr r6 │ │ │ │ + subeq sl, ip, ip, asr #12 │ │ │ │ andeq r1, r0, r0, lsl sl │ │ │ │ - subeq sl, ip, r4, ror #12 │ │ │ │ + subeq sl, ip, r4, asr r6 │ │ │ │ strdeq pc, [r6], #-84 @ 0xffffffac @ │ │ │ │ rsbeq pc, r6, r0, ror #11 │ │ │ │ - subseq r2, lr, ip, asr #4 │ │ │ │ - strdeq sl, [ip], #-8 │ │ │ │ - subeq sl, ip, r0, lsl r1 │ │ │ │ + subseq r2, lr, ip, lsr r2 │ │ │ │ + subeq sl, ip, r8, ror #1 │ │ │ │ + subeq sl, ip, r0, lsl #2 │ │ │ │ rsbeq pc, r6, r0, ror #10 │ │ │ │ andeq r2, r0, r0, lsl lr │ │ │ │ - subeq sl, ip, ip, lsr r3 │ │ │ │ + subeq sl, ip, ip, lsr #6 │ │ │ │ andeq r2, r0, ip, lsl #7 │ │ │ │ - subeq sl, ip, ip, ror #5 │ │ │ │ + ldrdeq sl, [ip], #-44 @ 0xffffffd4 │ │ │ │ andeq r1, r0, r8, asr #19 │ │ │ │ - subeq sl, ip, ip, asr r4 │ │ │ │ + subeq sl, ip, ip, asr #8 │ │ │ │ rsbeq pc, r6, ip, lsr #6 │ │ │ │ - subeq sl, ip, r0, lsr #1 │ │ │ │ + @ instruction: 0x004ca090 │ │ │ │ rsbeq pc, r6, ip, ror r2 @ │ │ │ │ - subeq sl, ip, r0, asr #2 │ │ │ │ - strheq sl, [ip], #-16 │ │ │ │ - subeq sl, ip, r0, rrx │ │ │ │ - subeq sl, ip, ip, lsr r0 │ │ │ │ - ldrdeq sl, [ip], #-28 @ 0xffffffe4 │ │ │ │ - subeq sl, ip, r8, lsr r2 │ │ │ │ - subeq sl, ip, r4, lsl #5 │ │ │ │ - ldrdeq sl, [ip], #-32 @ 0xffffffe0 │ │ │ │ - ldrsbeq r1, [lr], #-220 @ 0xffffff24 │ │ │ │ - subeq r9, ip, r8, ror #24 │ │ │ │ - subeq r9, ip, r8, asr #31 │ │ │ │ + subeq sl, ip, r0, lsr r1 │ │ │ │ + subeq sl, ip, r0, lsr #3 │ │ │ │ + subeq sl, ip, r0, asr r0 │ │ │ │ + subeq sl, ip, ip, lsr #32 │ │ │ │ + subeq sl, ip, ip, asr #3 │ │ │ │ + subeq sl, ip, r8, lsr #4 │ │ │ │ + subeq sl, ip, r4, ror r2 │ │ │ │ + subeq sl, ip, r0, asr #5 │ │ │ │ + subseq r1, lr, ip, asr #27 │ │ │ │ + subeq r9, ip, r8, asr ip │ │ │ │ + strheq r9, [ip], #-248 @ 0xffffff08 │ │ │ │ │ │ │ │ 0036a6ac : │ │ │ │ ldr r2, [r0, #16] │ │ │ │ cmp r2, #0 │ │ │ │ beq 36a6d0 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r0, #16] │ │ │ │ @@ -403789,32 +403789,32 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36a768 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ ldr r0, [r5, #20] │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 1e136c │ │ │ │ ldr r3, [pc, #28] @ 36a7a8 │ │ │ │ ldr r1, [pc, #28] @ 36a7ac │ │ │ │ ldr r0, [pc, #28] @ 36a7b0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 36a7b4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #372 @ 0x174 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r1, lr, r4, lsr #24 │ │ │ │ + subseq r1, lr, r4, lsl ip │ │ │ │ + @ instruction: 0x004c9a9c │ │ │ │ subeq r9, ip, ip, lsr #21 │ │ │ │ - strheq r9, [ip], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, r2, ror #11 │ │ │ │ │ │ │ │ 0036a7b8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -403849,17 +403849,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #388 @ 0x184 │ │ │ │ mov r2, #1024 @ 0x400 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bl 1e41c0 │ │ │ │ - subseq r1, lr, ip, ror fp │ │ │ │ - subeq r9, ip, r8, lsl #20 │ │ │ │ - subeq sl, ip, r4, rrx │ │ │ │ + subseq r1, lr, ip, ror #22 │ │ │ │ + strdeq r9, [ip], #-152 @ 0xffffff68 │ │ │ │ + subeq sl, ip, r4, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #252] @ 36a974 │ │ │ │ ldr r8, [r0] │ │ │ │ ldr r2, [pc, #248] @ 36a978 │ │ │ │ @@ -403869,15 +403869,15 @@ │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldr r3, [r2] │ │ │ │ ldr r1, [pc, #228] @ 36a97c │ │ │ │ mov r2, #56 @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ - bl 7dfef0 │ │ │ │ + bl 7dfee0 │ │ │ │ ldr r4, [r8, #472] @ 0x1d8 │ │ │ │ cmp r4, #0 │ │ │ │ moveq r5, r4 │ │ │ │ beq 36a908 │ │ │ │ mov r9, r0 │ │ │ │ mov r5, #0 │ │ │ │ b 36a8cc │ │ │ │ @@ -403910,28 +403910,28 @@ │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4] │ │ │ │ bl 36a6e4 │ │ │ │ ldr r4, [r4, #4] │ │ │ │ cmp r4, #0 │ │ │ │ bne 36a920 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589bb4 │ │ │ │ + bl 589ba4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 6455b4 │ │ │ │ + bl 6455a4 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36a964 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1dd4 │ │ │ │ mov r0, r6 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ b 1e136c │ │ │ │ bl 1e41c0 │ │ │ │ rsbeq r0, sl, r0, lsl #23 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subeq lr, r9, r0, ror r9 │ │ │ │ + subeq lr, r9, r0, ror #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #324] @ 36aadc │ │ │ │ ldr r3, [pc, #324] @ 36aae0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -403950,23 +403950,23 @@ │ │ │ │ mov r2, #16 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r7 │ │ │ │ str r8, [r6] │ │ │ │ str r8, [r6, #4] │ │ │ │ str r8, [r6, #8] │ │ │ │ str r8, [r6, #12] │ │ │ │ - bl 5d4e78 │ │ │ │ + bl 5d4e68 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5864 │ │ │ │ + bl 5d5854 │ │ │ │ sub r4, r4, #1 │ │ │ │ clz r4, r4 │ │ │ │ lsr r4, r4, #5 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d5864 │ │ │ │ + bl 5d5854 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, r5 │ │ │ │ str r8, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r9 │ │ │ │ bl 369c30 │ │ │ │ @@ -403988,15 +403988,15 @@ │ │ │ │ mov r0, r7 │ │ │ │ blx r3 │ │ │ │ mov r0, r5 │ │ │ │ bl 3684a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 36a6e4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 5d517c │ │ │ │ + bl 5d516c │ │ │ │ lsl r4, r0, #24 │ │ │ │ asr r4, r4, #24 │ │ │ │ cmp r4, #0 │ │ │ │ bgt 36a9cc │ │ │ │ ldr r2, [pc, #72] @ 36aae4 │ │ │ │ ldr r3, [pc, #64] @ 36aae0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -404121,45 +404121,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stmib sp, {r5, r8} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 36ad08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36ab38 │ │ │ │ ldr r0, [pc, #72] @ 36ad0c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36ab38 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [sl], #-140 @ 0xffffff74 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r0, [sl], #-140 @ 0xffffff74 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, sl, r8, lsr #17 │ │ │ │ muleq r0, ip, fp │ │ │ │ - subeq lr, r9, r0, ror #12 │ │ │ │ + subeq lr, r9, r0, asr r6 │ │ │ │ strdeq r0, [sl], #-124 @ 0xffffff84 @ │ │ │ │ andeq r3, r0, r8, asr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, ip, r0, lsl #24 │ │ │ │ - subeq r9, ip, ip, lsl ip │ │ │ │ + strdeq r9, [ip], #-176 @ 0xffffff50 │ │ │ │ + subeq r9, ip, ip, lsl #24 │ │ │ │ │ │ │ │ 0036ad10 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -404249,23 +404249,23 @@ │ │ │ │ beq 36af34 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #272] @ 36afbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36ad7c │ │ │ │ ldr r2, [pc, #260] @ 36afc0 │ │ │ │ ldr r2, [r3, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 36adf8 │ │ │ │ ldr r2, [pc, #228] @ 36afb4 │ │ │ │ @@ -404281,30 +404281,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 36afc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36adf8 │ │ │ │ ldr r0, [pc, #140] @ 36afc8 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36ad7c │ │ │ │ ldr r2, [pc, #116] @ 36afcc │ │ │ │ ldr r3, [pc, #60] @ 36af98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -404314,31 +404314,31 @@ │ │ │ │ ldr r0, [pc, #84] @ 36afd0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ rsbeq r0, sl, ip, asr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, sl, ip, lsr #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, sl, r8, ror #12 │ │ │ │ rsbeq r0, sl, r0, lsr r6 │ │ │ │ strdeq r0, [sl], #-92 @ 0xffffffa4 @ │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, ip, r4, ror #21 │ │ │ │ + ldrdeq r9, [ip], #-164 @ 0xffffff5c │ │ │ │ andeq r1, r0, r8, ror #25 │ │ │ │ - subeq r9, ip, ip, ror #19 │ │ │ │ - subeq r9, ip, r8, lsl #21 │ │ │ │ - rsbeq r0, sl, r4, lsr #9 │ │ │ │ ldrdeq r9, [ip], #-156 @ 0xffffff64 │ │ │ │ + subeq r9, ip, r8, ror sl │ │ │ │ + rsbeq r0, sl, r4, lsr #9 │ │ │ │ + subeq r9, ip, ip, asr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b050 │ │ │ │ @@ -404514,25 +404514,25 @@ │ │ │ │ beq 36b35c │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 36b410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36b0c4 │ │ │ │ ldr r3, [pc, #308] @ 36b414 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b188 │ │ │ │ ldr r3, [pc, #276] @ 36b408 │ │ │ │ @@ -404548,40 +404548,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #196] @ 36b418 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36b188 │ │ │ │ ldr r0, [pc, #184] @ 36b41c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36b0c4 │ │ │ │ ldr r0, [pc, #156] @ 36b420 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36b188 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #124] @ 36b424 │ │ │ │ ldr r1, [pc, #124] @ 36b428 │ │ │ │ ldr r0, [pc, #124] @ 36b42c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #120] @ 36b430 │ │ │ │ @@ -404604,26 +404604,26 @@ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, sl, r8, lsr #5 │ │ │ │ rsbeq r0, sl, ip, ror #4 │ │ │ │ rsbeq r0, sl, r4, ror #3 │ │ │ │ andeq r1, r0, ip, lsr #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, ip, r0, lsr #15 │ │ │ │ + @ instruction: 0x004c9790 │ │ │ │ andeq r1, r0, r0, ror sp │ │ │ │ + @ instruction: 0x004c9690 │ │ │ │ + subeq r9, ip, ip, lsr #14 │ │ │ │ subeq r9, ip, r0, lsr #13 │ │ │ │ - subeq r9, ip, ip, lsr r7 │ │ │ │ - strheq r9, [ip], #-96 @ 0xffffffa0 │ │ │ │ - subseq r1, lr, r8 │ │ │ │ - @ instruction: 0x004c8e90 │ │ │ │ - subeq r9, ip, r0, asr #14 │ │ │ │ + ldrsheq r0, [lr], #-248 @ 0xffffff08 │ │ │ │ + subeq r8, ip, r0, lsl #29 │ │ │ │ + subeq r9, ip, r0, lsr r7 │ │ │ │ andeq r0, r0, r8, lsl r6 │ │ │ │ - subseq r0, lr, r4, ror #31 │ │ │ │ - subeq r8, ip, ip, ror #28 │ │ │ │ - strdeq r9, [ip], #-108 @ 0xffffff94 │ │ │ │ + ldrsbeq r0, [lr], #-244 @ 0xffffff0c │ │ │ │ + subeq r8, ip, ip, asr lr │ │ │ │ + subeq r9, ip, ip, ror #13 │ │ │ │ andeq r0, r0, lr, lsl #12 │ │ │ │ │ │ │ │ 0036b444 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -404635,15 +404635,15 @@ │ │ │ │ ldr r0, [r1, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #8 │ │ │ │ ldr r5, [r0, #24] │ │ │ │ ldrb r0, [r6, #48] @ 0x30 │ │ │ │ ldr r7, [r3] │ │ │ │ ldr r4, [r1, #100] @ 0x64 │ │ │ │ - bl 63ac94 │ │ │ │ + bl 63ac84 │ │ │ │ ldr r2, [pc, #232] @ 36b578 │ │ │ │ mov r3, r5 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #1 │ │ │ │ str r4, [sp] │ │ │ │ str r0, [sp, #4] │ │ │ │ mov r0, r7 │ │ │ │ @@ -404696,20 +404696,20 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r6, #68] @ 0x44 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e319c <__fprintf_chk@plt> │ │ │ │ @ instruction: 0x0069ff9c │ │ │ │ andeq r4, r0, ip, lsl r1 │ │ │ │ - subeq r9, ip, ip, ror r6 │ │ │ │ - subeq r9, ip, r0, ror #12 │ │ │ │ - subeq r9, ip, r8, lsl r6 │ │ │ │ - subeq r9, ip, r0, lsr r6 │ │ │ │ - subeq r9, ip, ip, lsl #12 │ │ │ │ - ldrdeq r9, [ip], #-84 @ 0xffffffac │ │ │ │ + subeq r9, ip, ip, ror #12 │ │ │ │ + subeq r9, ip, r0, asr r6 │ │ │ │ + subeq r9, ip, r8, lsl #12 │ │ │ │ + subeq r9, ip, r0, lsr #12 │ │ │ │ + strdeq r9, [ip], #-92 @ 0xffffffa4 │ │ │ │ + subeq r9, ip, r4, asr #11 │ │ │ │ │ │ │ │ 0036b590 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #28] │ │ │ │ @@ -404758,15 +404758,15 @@ │ │ │ │ ldr r1, [r4, #40] @ 0x28 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #28] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7cda24 │ │ │ │ + bl 7cda14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 36a6e4 │ │ │ │ ldr r3, [pc, #72] @ 36b6c8 │ │ │ │ ldr r1, [pc, #72] @ 36b6cc │ │ │ │ ldr r0, [pc, #72] @ 36b6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -404782,21 +404782,21 @@ │ │ │ │ ldr r2, [pc, #48] @ 36b6e4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #424 @ 0x1a8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bl 1e41c0 │ │ │ │ rsbeq lr, r6, r8, lsr #2 │ │ │ │ - subseq r0, lr, r0, lsr sp │ │ │ │ - strheq r8, [ip], #-184 @ 0xffffff48 │ │ │ │ - ldrdeq r9, [ip], #-72 @ 0xffffffb8 │ │ │ │ + subseq r0, lr, r0, lsr #26 │ │ │ │ + subeq r8, ip, r8, lsr #23 │ │ │ │ + subeq r9, ip, r8, asr #9 │ │ │ │ andeq r0, r0, r3, ror #12 │ │ │ │ - subseq r0, lr, ip, lsl #26 │ │ │ │ - @ instruction: 0x004c8b94 │ │ │ │ - strheq r8, [ip], #-196 @ 0xffffff3c │ │ │ │ + ldrsheq r0, [lr], #-204 @ 0xffffff34 │ │ │ │ + subeq r8, ip, r4, lsl #23 │ │ │ │ + subeq r8, ip, r4, lsr #25 │ │ │ │ andeq r0, r0, pc, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #76] @ 36b74c │ │ │ │ ldr r2, [pc, #76] @ 36b750 │ │ │ │ @@ -404901,15 +404901,15 @@ │ │ │ │ ldr r0, [r4, #4] │ │ │ │ cmp r8, r7 │ │ │ │ ldr r1, [r0, #440] @ 0x1b8 │ │ │ │ movcc r3, r8 │ │ │ │ movcs r3, r7 │ │ │ │ add r0, r0, #188 @ 0xbc │ │ │ │ str r5, [sp] │ │ │ │ - bl 63a7e8 │ │ │ │ + bl 63a7d8 │ │ │ │ str r0, [r4, #368] @ 0x170 │ │ │ │ ldr r0, [r4, #4] │ │ │ │ ldrb r3, [r0, #187] @ 0xbb │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ba64 │ │ │ │ bl 368c78 │ │ │ │ ldr r2, [r4, #4] │ │ │ │ @@ -404944,15 +404944,15 @@ │ │ │ │ mov r5, r0 │ │ │ │ str r0, [sp, #16] │ │ │ │ bl 1e2068 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e2068 │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r2, [r0, #8] │ │ │ │ cmp r2, #0 │ │ │ │ add r2, r2, #1 │ │ │ │ str r2, [r0, #8] │ │ │ │ beq 36bdc4 │ │ │ │ ldr r2, [r4] │ │ │ │ ldr r5, [r2, #44] @ 0x2c │ │ │ │ @@ -404974,28 +404974,28 @@ │ │ │ │ cmp r5, #0 │ │ │ │ beq 36bbfc │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #480] @ 0x1e0 │ │ │ │ cmp r8, r3 │ │ │ │ bne 36b9a8 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r7, r3 │ │ │ │ bne 36b9a8 │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b9a8 │ │ │ │ ldrb r3, [r0, #28] │ │ │ │ str r0, [sp, #28] │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #0 │ │ │ │ beq 36b9a8 │ │ │ │ ldr r0, [sp, #28] │ │ │ │ ldr r1, [sp, #24] │ │ │ │ ldr r3, [r0, #484] @ 0x1e4 │ │ │ │ @@ -405101,29 +405101,29 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e1e40 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r6 │ │ │ │ - bl 63a60c │ │ │ │ + bl 63a5fc │ │ │ │ str r0, [r4, #368] @ 0x170 │ │ │ │ b 36b8ac │ │ │ │ cmp r1, #0 │ │ │ │ beq 36bce0 │ │ │ │ ldr r2, [pc, #656] @ 36be70 │ │ │ │ b 36bb90 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 36b590 │ │ │ │ ldr r5, [r4, #368] @ 0x170 │ │ │ │ b 36ba70 │ │ │ │ mov r3, #16 │ │ │ │ str r3, [sp, #12] │ │ │ │ - bl 7d2838 │ │ │ │ + bl 7d2828 │ │ │ │ ldr r5, [r0, #8] │ │ │ │ mov r6, r0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36be04 │ │ │ │ sub r5, r5, #1 │ │ │ │ cmp r5, #0 │ │ │ │ str r5, [r0, #8] │ │ │ │ @@ -405208,40 +405208,40 @@ │ │ │ │ add r0, r6, r2 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r1, [pc, #284] @ 36be80 │ │ │ │ mov r2, #16 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r6, r2 │ │ │ │ bl 1e1e40 │ │ │ │ - bl 7bb3e0 │ │ │ │ + bl 7bb3d0 │ │ │ │ mov r1, #4 │ │ │ │ mov r2, r0 │ │ │ │ add r0, r6, #32 │ │ │ │ - bl 7bb764 │ │ │ │ + bl 7bb754 │ │ │ │ ldr r5, [r4, #368] @ 0x170 │ │ │ │ b 36ba68 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r5, [r6] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldrb r2, [r6, #4] │ │ │ │ and r2, r2, #255 @ 0xff │ │ │ │ cmp r2, #0 │ │ │ │ beq 36bc20 │ │ │ │ strb r5, [r6, #4] │ │ │ │ ldr r2, [pc, #208] @ 36be84 │ │ │ │ ldr r3, [fp, r2] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r0, r3 │ │ │ │ - bl 7c44c4 │ │ │ │ + bl 7c44b4 │ │ │ │ b 36bc20 │ │ │ │ ldr r2, [pc, #188] @ 36be88 │ │ │ │ ldr r2, [fp, r2] │ │ │ │ ldr r2, [r2] │ │ │ │ str r2, [r0] │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ b 36b968 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #164] @ 36be8c │ │ │ │ ldr r1, [pc, #164] @ 36be90 │ │ │ │ ldr r0, [pc, #164] @ 36be94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -405266,36 +405266,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #444 @ 0x1bc │ │ │ │ mov r2, #652 @ 0x28c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq pc, r9, r4, lsl #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, r9, ip, ror #23 │ │ │ │ - subseq r0, lr, r0, lsr sl │ │ │ │ - ldrdeq r8, [ip], #-132 @ 0xffffff7c │ │ │ │ - subeq r8, ip, ip, ror #17 │ │ │ │ + subseq r0, lr, r0, lsr #20 │ │ │ │ + subeq r8, ip, r4, asr #17 │ │ │ │ + ldrdeq r8, [ip], #-140 @ 0xffffff74 │ │ │ │ rsbeq pc, r9, r4, lsl #19 │ │ │ │ andeq r3, r0, r0, asr #17 │ │ │ │ andeq r3, r0, ip, lsr r1 │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ andeq r4, r0, ip, lsr #23 │ │ │ │ andeq r1, r0, r4, ror #6 │ │ │ │ - subeq r8, ip, r4, ror lr │ │ │ │ - subeq r8, ip, ip, ror #28 │ │ │ │ + subeq r8, ip, r4, ror #28 │ │ │ │ + subeq r8, ip, ip, asr lr │ │ │ │ andeq r1, r0, r0, ror sl │ │ │ │ andeq r3, r0, r8, lsl #20 │ │ │ │ - subseq r0, lr, r8, asr #11 │ │ │ │ - subeq r8, ip, r4, asr r4 │ │ │ │ - strheq r8, [ip], #-220 @ 0xffffff24 │ │ │ │ - subseq r0, lr, r4, lsr #11 │ │ │ │ - subeq r6, sl, ip, lsl r8 │ │ │ │ - subeq r6, sl, r0, lsr r8 │ │ │ │ - subseq r0, lr, r0, lsl #11 │ │ │ │ - subeq r8, ip, ip, lsl #8 │ │ │ │ - subeq r8, ip, r4, asr sp │ │ │ │ + ldrheq r0, [lr], #-88 @ 0xffffffa8 │ │ │ │ + subeq r8, ip, r4, asr #8 │ │ │ │ + subeq r8, ip, ip, lsr #27 │ │ │ │ + @ instruction: 0x005e0594 │ │ │ │ + subeq r6, sl, ip, lsl #16 │ │ │ │ + subeq r6, sl, r0, lsr #16 │ │ │ │ + subseq r0, lr, r0, ror r5 │ │ │ │ + strdeq r8, [ip], #-60 @ 0xffffffc4 │ │ │ │ + subeq r8, ip, r4, asr #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r1, #2 │ │ │ │ bl 36b590 │ │ │ │ mov r0, #0 │ │ │ │ @@ -405345,15 +405345,15 @@ │ │ │ │ ldr r3, [r4] │ │ │ │ mov r0, r4 │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #24] │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7cda24 │ │ │ │ + bl 7cda14 │ │ │ │ mov r0, r4 │ │ │ │ bl 36a6e4 │ │ │ │ ldr r2, [pc, #208] @ 36c070 │ │ │ │ ldr r3, [pc, #196] @ 36c068 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -405367,15 +405367,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ ldrb r0, [r0, #30] │ │ │ │ mov r1, sp │ │ │ │ - bl 63aecc │ │ │ │ + bl 63aebc │ │ │ │ cmp r0, #2 │ │ │ │ mov r5, r0 │ │ │ │ beq 36c004 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 36b590 │ │ │ │ b 36bf98 │ │ │ │ @@ -405403,21 +405403,21 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #472 @ 0x1d8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq pc, r9, r8, lsl #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq sp, [r6], #-120 @ 0xffffff88 @ │ │ │ │ rsbeq pc, r9, ip, asr r4 @ │ │ │ │ - subseq r0, lr, ip, lsl #7 │ │ │ │ - subeq r8, ip, r4, lsl r2 │ │ │ │ - strheq r8, [ip], #-176 @ 0xffffff50 │ │ │ │ + subseq r0, lr, ip, ror r3 │ │ │ │ + subeq r8, ip, r4, lsl #4 │ │ │ │ + subeq r8, ip, r0, lsr #23 │ │ │ │ andeq r0, r0, r8, asr #12 │ │ │ │ - subseq r0, lr, r8, ror #6 │ │ │ │ - strdeq r8, [ip], #-16 │ │ │ │ - subeq r8, ip, r0, lsl r3 │ │ │ │ + subseq r0, lr, r8, asr r3 │ │ │ │ + subeq r8, ip, r0, ror #3 │ │ │ │ + subeq r8, ip, r0, lsl #6 │ │ │ │ andeq r0, r0, r7, asr #12 │ │ │ │ │ │ │ │ 0036c094 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ @@ -405429,30 +405429,30 @@ │ │ │ │ ldr r3, [r3, #76] @ 0x4c │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c0cc │ │ │ │ blx r3 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7cda24 │ │ │ │ + bl 7cda14 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 36a6e4 │ │ │ │ ldr r3, [pc, #28] @ 36c108 │ │ │ │ ldr r1, [pc, #28] @ 36c10c │ │ │ │ ldr r0, [pc, #28] @ 36c110 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 36c114 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r0, lr, r4, asr #5 │ │ │ │ - subeq r8, ip, ip, asr #2 │ │ │ │ - subeq r8, ip, ip, lsl #22 │ │ │ │ + ldrheq r0, [lr], #-36 @ 0xffffffdc │ │ │ │ + subeq r8, ip, ip, lsr r1 │ │ │ │ + strdeq r8, [ip], #-172 @ 0xffffff54 │ │ │ │ andeq r0, r0, sp, ror r6 │ │ │ │ │ │ │ │ 0036c118 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ @@ -405473,15 +405473,15 @@ │ │ │ │ mov r5, r1 │ │ │ │ cmp r3, #0 │ │ │ │ bne 36c294 │ │ │ │ cmp r5, #0 │ │ │ │ beq 36c180 │ │ │ │ mov r1, r5 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7cd9b8 │ │ │ │ + bl 7cd9a8 │ │ │ │ ldrb r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ bne 36c1ec │ │ │ │ ldr r3, [r4, #16] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c344 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -405500,15 +405500,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 36c340 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 6459ac │ │ │ │ + b 64599c │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c348 │ │ │ │ ldr r2, [pc, #384] @ 36c380 │ │ │ │ ldr r3, [pc, #364] @ 36c370 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -405529,15 +405529,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c254 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7cda24 │ │ │ │ + bl 7cda14 │ │ │ │ ldr r2, [pc, #284] @ 36c384 │ │ │ │ ldr r3, [pc, #260] @ 36c370 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405569,30 +405569,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 36c394 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36c16c │ │ │ │ ldr r0, [pc, #108] @ 36c398 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36c16c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e41c0 │ │ │ │ ldr r3, [pc, #76] @ 36c39c │ │ │ │ ldr r1, [pc, #76] @ 36c3a0 │ │ │ │ ldr r0, [pc, #76] @ 36c3a4 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -405607,19 +405607,19 @@ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, r9, r8, lsr r2 @ │ │ │ │ strdeq pc, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ @ instruction: 0x0069f194 │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, ip, r4, lsl #18 │ │ │ │ - subeq r8, ip, r0, lsr #18 │ │ │ │ - subseq r0, lr, r0, rrx │ │ │ │ - subeq r7, ip, r8, ror #29 │ │ │ │ - subeq r8, ip, r0, lsr #18 │ │ │ │ + strdeq r8, [ip], #-132 @ 0xffffff7c │ │ │ │ + subeq r8, ip, r0, lsl r9 │ │ │ │ + subseq r0, lr, r0, asr r0 │ │ │ │ + ldrdeq r7, [ip], #-232 @ 0xffffff18 │ │ │ │ + subeq r8, ip, r0, lsl r9 │ │ │ │ muleq r0, r4, r6 │ │ │ │ mov r1, #0 │ │ │ │ b 36c118 │ │ │ │ │ │ │ │ 0036c3b4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ @@ -405666,15 +405666,15 @@ │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 36c5c4 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ - b 645950 │ │ │ │ + b 645940 │ │ │ │ ldr r2, [pc, #384] @ 36c604 │ │ │ │ ldr r3, [pc, #364] @ 36c5f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405692,15 +405692,15 @@ │ │ │ │ ldr r3, [r3, #32] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36c4d8 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ add r0, r4, #88 @ 0x58 │ │ │ │ - bl 7cda24 │ │ │ │ + bl 7cda14 │ │ │ │ ldr r2, [pc, #284] @ 36c608 │ │ │ │ ldr r3, [pc, #260] @ 36c5f4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -405732,30 +405732,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 36c618 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36c404 │ │ │ │ ldr r0, [pc, #108] @ 36c61c │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36c404 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ bl 1e41c0 │ │ │ │ ldr r3, [pc, #76] @ 36c620 │ │ │ │ ldr r1, [pc, #76] @ 36c624 │ │ │ │ ldr r0, [pc, #76] @ 36c628 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -405770,19 +405770,19 @@ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, r9, r8, lsr #31 │ │ │ │ rsbeq lr, r9, r8, ror pc │ │ │ │ rsbeq lr, r9, r0, lsl pc │ │ │ │ andeq r1, r0, r4, asr #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, ip, r0, lsl #13 │ │ │ │ - subeq r8, ip, r4, lsr #13 │ │ │ │ - ldrsbeq pc, [sp], #-220 @ 0xffffff24 @ │ │ │ │ - subeq r7, ip, r4, ror #24 │ │ │ │ - subeq r7, ip, r0, ror sp │ │ │ │ + subeq r8, ip, r0, ror r6 │ │ │ │ + @ instruction: 0x004c8694 │ │ │ │ + subseq pc, sp, ip, asr #27 │ │ │ │ + subeq r7, ip, r4, asr ip │ │ │ │ + subeq r7, ip, r0, ror #26 │ │ │ │ andeq r0, r0, r8, lsr #13 │ │ │ │ │ │ │ │ 0036c630 : │ │ │ │ and r3, r1, #255 @ 0xff │ │ │ │ sub sp, sp, #8 │ │ │ │ cmp r3, #6 │ │ │ │ str r1, [sp, #4] │ │ │ │ @@ -406028,46 +406028,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 36ca88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36c97c │ │ │ │ ldr r0, [pc, #68] @ 36ca8c │ │ │ │ mov r3, r4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36c97c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq lr, [r9], #-172 @ 0xffffff54 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, r9, ip, ror #21 │ │ │ │ ldrdeq lr, [r9], #-160 @ 0xffffff60 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r4, r0, ip, lsr r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, ip, r8, asr r2 │ │ │ │ - @ instruction: 0x004c8290 │ │ │ │ + subeq r8, ip, r8, asr #4 │ │ │ │ + subeq r8, ip, r0, lsl #5 │ │ │ │ │ │ │ │ 0036ca90 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [r0, #48] @ 0x30 │ │ │ │ @@ -406103,15 +406103,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #28 │ │ │ │ add ip, ip, #68 @ 0x44 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [pc, #188] @ 36cbfc │ │ │ │ add r5, pc, r5 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #96] @ 0x60 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36cb54 │ │ │ │ bl 44990c │ │ │ │ @@ -406123,64 +406123,64 @@ │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e1e40 │ │ │ │ ldr r1, [pc, #140] @ 36cc04 │ │ │ │ mov r0, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3682a8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 64605c │ │ │ │ + bl 64604c │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 36c8dc │ │ │ │ add r0, r4, #444 @ 0x1bc │ │ │ │ - bl 7c3050 │ │ │ │ + bl 7c3040 │ │ │ │ mov r0, r4 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr ip, [pc, #92] @ 36cc08 │ │ │ │ ldr r2, [pc, #92] @ 36cc0c │ │ │ │ ldr r1, [pc, #92] @ 36cc10 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #260 @ 0x104 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [r0, #96] @ 0x60 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36cbe0 │ │ │ │ mov r0, r4 │ │ │ │ blx r3 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 609780 │ │ │ │ - @ instruction: 0x005df89c │ │ │ │ - subeq r7, ip, r8, asr #14 │ │ │ │ - subeq r7, ip, r0, ror #14 │ │ │ │ + b 609770 │ │ │ │ + subseq pc, sp, ip, lsl #17 │ │ │ │ + subeq r7, ip, r8, lsr r7 │ │ │ │ + subeq r7, ip, r0, asr r7 │ │ │ │ rsbeq lr, r9, r0, asr #17 │ │ │ │ andeq r1, r0, r4, ror #6 │ │ │ │ @ instruction: 0xfffff82c │ │ │ │ - subseq pc, sp, r4, lsl #16 │ │ │ │ - strheq r7, [ip], #-96 @ 0xffffffa0 │ │ │ │ - subeq r7, ip, r8, asr #13 │ │ │ │ + ldrsheq pc, [sp], #-116 @ 0xffffff8c @ │ │ │ │ + subeq r7, ip, r0, lsr #13 │ │ │ │ + strheq r7, [ip], #-104 @ 0xffffff98 │ │ │ │ │ │ │ │ 0036cc14 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ sub sp, sp, #8 │ │ │ │ str r1, [sp, #4] │ │ │ │ ldr r1, [pc, #36] @ 36cc58 │ │ │ │ mov r4, r0 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 3682a8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 64605c │ │ │ │ + bl 64604c │ │ │ │ mov r0, r4 │ │ │ │ ldr r1, [sp, #4] │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36c8dc │ │ │ │ @ instruction: 0xfffff770 │ │ │ │ │ │ │ │ @@ -406199,17 +406199,17 @@ │ │ │ │ cmp r7, #0 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 36ccd4 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7dfef0 │ │ │ │ + bl 7dfee0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e05f0 │ │ │ │ + bl 7e05e0 │ │ │ │ cmp r5, r0 │ │ │ │ bne 36ce28 │ │ │ │ ldr r1, [r7, #80] @ 0x50 │ │ │ │ cmn r1, #-2147483647 @ 0x80000001 │ │ │ │ beq 36ce04 │ │ │ │ add r3, r1, #1 │ │ │ │ cmp r1, #0 │ │ │ │ @@ -406270,29 +406270,29 @@ │ │ │ │ beq 36cde8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 36ce70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36cd28 │ │ │ │ ldr r0, [pc, #132] @ 36ce74 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36cd28 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 36ce78 │ │ │ │ ldr r1, [pc, #108] @ 36ce7c │ │ │ │ ldr r0, [pc, #108] @ 36ce80 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 36ce84 │ │ │ │ @@ -406314,23 +406314,23 @@ │ │ │ │ rsbeq lr, r9, r0, ror r7 │ │ │ │ rsbeq lr, r9, r0, lsr #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq lr, [r9], #-108 @ 0xffffff94 @ │ │ │ │ andeq r1, r0, ip, lsr r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, ip, r4, lsr #31 │ │ │ │ - subeq r7, ip, r4, asr #31 │ │ │ │ - subseq pc, sp, r4, lsr #11 │ │ │ │ - subeq r7, ip, ip, lsr #8 │ │ │ │ - subeq r7, ip, r8, asr #30 │ │ │ │ + @ instruction: 0x004c7f94 │ │ │ │ + strheq r7, [ip], #-244 @ 0xffffff0c │ │ │ │ + @ instruction: 0x005df594 │ │ │ │ + subeq r7, ip, ip, lsl r4 │ │ │ │ + subeq r7, ip, r8, lsr pc │ │ │ │ andeq r0, r0, r5, lsl r7 │ │ │ │ - subseq pc, sp, r0, lsl #11 │ │ │ │ - subeq r7, ip, r8, lsl #8 │ │ │ │ - subeq r7, ip, r8, ror #29 │ │ │ │ + subseq pc, sp, r0, ror r5 @ │ │ │ │ + strdeq r7, [ip], #-56 @ 0xffffffc8 │ │ │ │ + ldrdeq r7, [ip], #-232 @ 0xffffff18 │ │ │ │ andeq r0, r0, r4, lsl r7 │ │ │ │ │ │ │ │ 0036ce98 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ @@ -406344,17 +406344,17 @@ │ │ │ │ cmp r6, #0 │ │ │ │ add r7, pc, r7 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ beq 36cf10 │ │ │ │ mov r4, r0 │ │ │ │ - bl 7dfef0 │ │ │ │ + bl 7dfee0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 7e05f0 │ │ │ │ + bl 7e05e0 │ │ │ │ cmp r5, r0 │ │ │ │ bne 36d068 │ │ │ │ ldr r3, [r6, #80] @ 0x50 │ │ │ │ cmp r3, #0 │ │ │ │ ble 36d044 │ │ │ │ sub r2, r3, #1 │ │ │ │ cmp r3, #1 │ │ │ │ @@ -406416,29 +406416,29 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 36d0b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36cf64 │ │ │ │ ldr r0, [pc, #132] @ 36d0b4 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36cf64 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 36d0b8 │ │ │ │ ldr r1, [pc, #108] @ 36d0bc │ │ │ │ ldr r0, [pc, #108] @ 36d0c0 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #104] @ 36d0c4 │ │ │ │ @@ -406460,23 +406460,23 @@ │ │ │ │ rsbeq lr, r9, r4, lsr r5 │ │ │ │ rsbeq lr, r9, r4, ror #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, r9, r0, lsl #9 │ │ │ │ andeq r3, r0, r0, ror pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq r7, [ip], #-216 @ 0xffffff28 │ │ │ │ - strdeq r7, [ip], #-216 @ 0xffffff28 │ │ │ │ - subseq pc, sp, r4, ror #6 │ │ │ │ - subeq r7, ip, ip, ror #3 │ │ │ │ - subeq r7, ip, r0, lsl #27 │ │ │ │ + subeq r7, ip, r8, asr #27 │ │ │ │ + subeq r7, ip, r8, ror #27 │ │ │ │ + subseq pc, sp, r4, asr r3 @ │ │ │ │ + ldrdeq r7, [ip], #-28 @ 0xffffffe4 │ │ │ │ + subeq r7, ip, r0, ror sp │ │ │ │ andeq r0, r0, fp, lsr #14 │ │ │ │ - subseq pc, sp, r0, asr #6 │ │ │ │ - subeq r7, ip, r8, asr #3 │ │ │ │ - subeq r7, ip, r8, lsr #25 │ │ │ │ + subseq pc, sp, r0, lsr r3 @ │ │ │ │ + strheq r7, [ip], #-24 @ 0xffffffe8 │ │ │ │ + @ instruction: 0x004c7c98 │ │ │ │ andeq r0, r0, sl, lsr #14 │ │ │ │ ldrb r3, [r0] │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bhi 36d120 │ │ │ │ cmp r3, #135 @ 0x87 │ │ │ │ bls 36d10c │ │ │ │ ldr r2, [pc, #128] @ 36d174 │ │ │ │ @@ -406509,15 +406509,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov r0, #1 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ - subseq pc, sp, ip, lsr #10 │ │ │ │ + subseq pc, sp, ip, lsl r5 @ │ │ │ │ ldr r0, [r0, #388] @ 0x184 │ │ │ │ bx lr │ │ │ │ mov r3, #1 │ │ │ │ cmp r1, #0 │ │ │ │ strb r3, [r0, #542] @ 0x21e │ │ │ │ movne r3, #0 │ │ │ │ strbne r3, [r0, #597] @ 0x255 │ │ │ │ @@ -406588,38 +406588,38 @@ │ │ │ │ sub r3, r3, #8 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 36d234 │ │ │ │ ldrsb r3, [r2, r3] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ - subseq pc, sp, ip, lsr #8 │ │ │ │ - ldrsbeq pc, [sp], #-56 @ 0xffffffc8 @ │ │ │ │ + subseq pc, sp, ip, lsl r4 @ │ │ │ │ + subseq pc, sp, r8, asr #7 │ │ │ │ ldrb r3, [r0, #487] @ 0x1e7 │ │ │ │ cmp r3, #252 @ 0xfc │ │ │ │ movcs r3, #252 @ 0xfc │ │ │ │ str r3, [r0, #344] @ 0x158 │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #36] @ 36d310 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #104 @ 0x68 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #156 @ 0x9c │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ strheq ip, [r6], #-80 @ 0xffffffb0 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ mov fp, r2 │ │ │ │ ldr r2, [pc, #1296] @ 36d840 │ │ │ │ @@ -406640,24 +406640,24 @@ │ │ │ │ str ip, [sp, #32] │ │ │ │ mov r0, fp │ │ │ │ add ip, r4, #440 @ 0x1b8 │ │ │ │ mov r1, r6 │ │ │ │ asr r3, r8, #31 │ │ │ │ mov r2, r8 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ ldr r9, [pc, #1212] @ 36d848 │ │ │ │ ldr r5, [sp, #104] @ 0x68 │ │ │ │ add r9, pc, r9 │ │ │ │ ldr sl, [sp, #108] @ 0x6c │ │ │ │ orrs r2, r2, r3 │ │ │ │ bne 36d820 │ │ │ │ ldr r0, [r5, #16] │ │ │ │ mov r1, r8 │ │ │ │ - bl 8062d4 │ │ │ │ + bl 8062c4 │ │ │ │ subs r3, r1, #0 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bne 36d800 │ │ │ │ mov r3, #83 @ 0x53 │ │ │ │ str sl, [r4, #444] @ 0x1bc │ │ │ │ str r3, [r4, #440] @ 0x1b8 │ │ │ │ ldr sl, [r5, #16] │ │ │ │ @@ -406676,20 +406676,20 @@ │ │ │ │ add fp, r4, #504 @ 0x1f8 │ │ │ │ add fp, fp, #3 │ │ │ │ str fp, [r4, #460] @ 0x1cc │ │ │ │ ldr r8, [r7, #488] @ 0x1e8 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r8 │ │ │ │ asr r3, r8, #31 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ mov r5, r0 │ │ │ │ mov r6, r1 │ │ │ │ mov r0, sl │ │ │ │ mov r1, r8 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ ldrb r2, [r4, #504] @ 0x1f8 │ │ │ │ lsrs r3, r2, #5 │ │ │ │ mov sl, r0 │ │ │ │ bne 36d4c8 │ │ │ │ cmp r5, #131072 @ 0x20000 │ │ │ │ sbcs r1, r6, #0 │ │ │ │ bcc 36d638 │ │ │ │ @@ -406795,15 +406795,15 @@ │ │ │ │ bne 36d700 │ │ │ │ ldr r3, [pc, #628] @ 36d850 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ ldr r1, [pc, #624] @ 36d854 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r4, #440 @ 0x1b8 │ │ │ │ str r4, [sp] │ │ │ │ - bl 6459b0 │ │ │ │ + bl 6459a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36d7e0 │ │ │ │ ldr r2, [pc, #600] @ 36d858 │ │ │ │ ldr r3, [pc, #576] @ 36d844 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -406888,36 +406888,36 @@ │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ mov r0, fp │ │ │ │ str r1, [fp, #4] │ │ │ │ str r1, [fp, #8] │ │ │ │ str r1, [fp, #12] │ │ │ │ str r2, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ str r2, [sp, #20] │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp, #16] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 36d868 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36d5d4 │ │ │ │ ldr r0, [pc, #200] @ 36d86c │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r1, r9 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ stm sp, {r5, r6, sl} │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36d5d4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #168] @ 36d870 │ │ │ │ ldr r1, [pc, #168] @ 36d874 │ │ │ │ ldr r0, [pc, #168] @ 36d878 │ │ │ │ ldr r2, [pc, #168] @ 36d87c │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -406954,30 +406954,30 @@ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffffbcc │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ strdeq sp, [r9], #-220 @ 0xffffff24 @ │ │ │ │ strdeq r2, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, ip, r0, asr #15 │ │ │ │ - subeq r7, ip, r4, lsl r8 │ │ │ │ - ldrsheq pc, [sp], #-4 @ │ │ │ │ - subeq r7, ip, r0, lsl #14 │ │ │ │ - subeq r7, ip, r4, asr r7 │ │ │ │ - andeq r0, r0, r7, asr fp │ │ │ │ - ldrsbeq pc, [sp], #-8 @ │ │ │ │ - subeq r7, ip, r4, ror #13 │ │ │ │ - subeq r7, ip, ip, lsr #16 │ │ │ │ - ldrheq pc, [sp], #-4 @ │ │ │ │ - subeq r7, ip, r0, asr #13 │ │ │ │ + strheq r7, [ip], #-112 @ 0xffffff90 │ │ │ │ + subeq r7, ip, r4, lsl #16 │ │ │ │ + subseq pc, sp, r4, ror #1 │ │ │ │ strdeq r7, [ip], #-96 @ 0xffffffa0 │ │ │ │ + subeq r7, ip, r4, asr #14 │ │ │ │ + andeq r0, r0, r7, asr fp │ │ │ │ + subseq pc, sp, r8, asr #1 │ │ │ │ + ldrdeq r7, [ip], #-100 @ 0xffffff9c │ │ │ │ + subeq r7, ip, ip, lsl r8 │ │ │ │ + subseq pc, sp, r4, lsr #1 │ │ │ │ + strheq r7, [ip], #-96 @ 0xffffffa0 │ │ │ │ + subeq r7, ip, r0, ror #13 │ │ │ │ andeq r0, r0, lr, asr #22 │ │ │ │ - @ instruction: 0x005df094 │ │ │ │ + subseq pc, sp, r4, lsl #1 │ │ │ │ + @ instruction: 0x004c7690 │ │ │ │ subeq r7, ip, r0, lsr #13 │ │ │ │ - strheq r7, [ip], #-96 @ 0xffffffa0 │ │ │ │ andeq r0, r0, sp, asr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov ip, r3 │ │ │ │ @@ -407101,44 +407101,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #12] │ │ │ │ str r8, [sp, #8] │ │ │ │ stm sp, {r6, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 36db24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36da08 │ │ │ │ ldr r0, [pc, #64] @ 36db28 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36da08 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, r9, r8, lsr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, r9, ip, lsl #20 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sp, r9, r0, ror #19 │ │ │ │ andeq r4, r0, r0, lsl #13 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, ip, ip, asr r5 │ │ │ │ - @ instruction: 0x004c7594 │ │ │ │ + subeq r7, ip, ip, asr #10 │ │ │ │ + subeq r7, ip, r4, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #612] @ 36ddac │ │ │ │ ldr r3, [pc, #612] @ 36ddb0 │ │ │ │ @@ -407149,15 +407149,15 @@ │ │ │ │ ldr fp, [r0, #80] @ 0x50 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r7 │ │ │ │ mov r4, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r8, [pc, #564] @ 36ddb4 │ │ │ │ ldr r3, [pc, #564] @ 36ddb8 │ │ │ │ add r8, pc, r8 │ │ │ │ mov r2, #3 │ │ │ │ str r0, [sp, #12] │ │ │ │ ldr r3, [r8, r3] │ │ │ │ str r3, [sp, #8] │ │ │ │ @@ -407172,30 +407172,30 @@ │ │ │ │ cmn r4, #19 │ │ │ │ mvneq r2, #0 │ │ │ │ strheq r2, [r5, #30] │ │ │ │ bne 36dd88 │ │ │ │ rsb r9, r4, #0 │ │ │ │ mov r1, r3 │ │ │ │ mov r0, r9 │ │ │ │ - bl 63ace0 │ │ │ │ + bl 63acd0 │ │ │ │ mov sl, #0 │ │ │ │ mov r4, r0 │ │ │ │ sub fp, fp, #1 │ │ │ │ clz fp, fp │ │ │ │ lsr fp, fp, #5 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 6463d4 │ │ │ │ + bl 6463c4 │ │ │ │ mov r3, r9 │ │ │ │ mov r2, fp │ │ │ │ mov r1, r0 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 646480 │ │ │ │ + bl 646470 │ │ │ │ ldr r1, [sp, #8] │ │ │ │ cmp r1, #1 │ │ │ │ beq 36dc54 │ │ │ │ cmp r1, #2 │ │ │ │ beq 36dd4c │ │ │ │ cmp r1, #0 │ │ │ │ moveq r0, r1 │ │ │ │ @@ -407238,17 +407238,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r5, #416 @ 0x1a0 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ cmn r8, #1 │ │ │ │ beq 36dc64 │ │ │ │ b 36dc84 │ │ │ │ cmp r4, #0 │ │ │ │ blt 36dbc4 │ │ │ │ cmp r4, #2 │ │ │ │ beq 36dd14 │ │ │ │ @@ -407256,15 +407256,15 @@ │ │ │ │ movne sl, #0 │ │ │ │ movne r9, #22 │ │ │ │ bne 36dbdc │ │ │ │ b 36dc74 │ │ │ │ add sl, r5, #92 @ 0x5c │ │ │ │ mov r1, #252 @ 0xfc │ │ │ │ mov r0, sl │ │ │ │ - bl 63aa3c │ │ │ │ + bl 63aa2c │ │ │ │ subs r9, r0, #0 │ │ │ │ bne 36dd68 │ │ │ │ ldr r3, [sp, #12] │ │ │ │ mov r0, r5 │ │ │ │ ldr r3, [r3, #124] @ 0x7c │ │ │ │ blx r3 │ │ │ │ mov r1, r4 │ │ │ │ @@ -407276,15 +407276,15 @@ │ │ │ │ b 36dc90 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ mov r0, r5 │ │ │ │ bl 36951c │ │ │ │ b 36dc74 │ │ │ │ mov r0, sl │ │ │ │ mov r1, #252 @ 0xfc │ │ │ │ - bl 63aaf0 │ │ │ │ + bl 63aae0 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36dd2c │ │ │ │ mov sl, #1 │ │ │ │ b 36dbdc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #60] @ 36ddcc │ │ │ │ ldr r1, [pc, #60] @ 36ddd0 │ │ │ │ @@ -407295,31 +407295,31 @@ │ │ │ │ add r3, r3, #20 │ │ │ │ mov r2, #243 @ 0xf3 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ strheq sp, [r9], #-132 @ 0xffffff7c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, r9, ip, ror r8 │ │ │ │ andeq r1, r0, r4, ror #6 │ │ │ │ - subseq lr, sp, ip, lsl #25 │ │ │ │ - @ instruction: 0x004c7290 │ │ │ │ + subseq lr, sp, ip, ror ip │ │ │ │ + subeq r7, ip, r0, lsl #5 │ │ │ │ andeq r0, r0, r6, asr #2 │ │ │ │ rsbeq sp, r9, r0, ror #14 │ │ │ │ - subseq lr, sp, r0, lsr fp │ │ │ │ - subeq r7, ip, ip, lsr r1 │ │ │ │ - subeq r7, ip, ip, lsr #6 │ │ │ │ + subseq lr, sp, r0, lsr #22 │ │ │ │ + subeq r7, ip, ip, lsr #2 │ │ │ │ + subeq r7, ip, ip, lsl r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r7, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r0, r7 │ │ │ │ mov r5, r1 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 36dfc4 │ │ │ │ ldrb r2, [r4, #349] @ 0x15d │ │ │ │ cmp r2, #0 │ │ │ │ bne 36dec4 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -407383,23 +407383,23 @@ │ │ │ │ sbcs r1, r1, r3 │ │ │ │ movcc r2, r0 │ │ │ │ add r5, r4, #396 @ 0x18c │ │ │ │ add r1, r4, #388 @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ str r2, [r4, #392] @ 0x188 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7eebfc │ │ │ │ + bl 7eebec │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #0 │ │ │ │ ldr r2, [r4, #412] @ 0x19c │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [r4, #372] @ 0x174 │ │ │ │ ldr r0, [r4, #368] @ 0x170 │ │ │ │ ldr r3, [pc, #156] @ 36dfec │ │ │ │ lsl r1, r1, #9 │ │ │ │ mov r2, r5 │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ str r4, [sp, #4] │ │ │ │ @@ -407422,31 +407422,31 @@ │ │ │ │ add sp, sp, #28 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 36a6e4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, #131072 @ 0x20000 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 647ca4 │ │ │ │ + bl 647c94 │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 36dee8 │ │ │ │ ldr r3, [pc, #36] @ 36dff0 │ │ │ │ ldr r1, [pc, #36] @ 36dff4 │ │ │ │ ldr r0, [pc, #36] @ 36dff8 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #68 @ 0x44 │ │ │ │ mov r2, #492 @ 0x1ec │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ andeq r5, r0, r8, ror r7 │ │ │ │ andeq r5, r0, r4, lsr #26 │ │ │ │ - ldrsheq lr, [sp], #-132 @ 0xffffff7c │ │ │ │ - subeq r6, ip, r0, lsl #30 │ │ │ │ - subeq r7, ip, r0, lsl #2 │ │ │ │ + subseq lr, sp, r4, ror #17 │ │ │ │ + strdeq r6, [ip], #-224 @ 0xffffff20 │ │ │ │ + strdeq r7, [ip], #-0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [r0, #4] │ │ │ │ @@ -407454,40 +407454,40 @@ │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r2 │ │ │ │ mov r4, r0 │ │ │ │ str r2, [r0, #352] @ 0x160 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ blt 36e054 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36ddd8 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36ddd8 │ │ │ │ ldr r3, [pc, #28] @ 36e094 │ │ │ │ ldr r1, [pc, #28] @ 36e098 │ │ │ │ ldr r0, [pc, #28] @ 36e09c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #84 @ 0x54 │ │ │ │ mov r2, #524 @ 0x20c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq lr, sp, r8, asr #16 │ │ │ │ - subeq r6, ip, r4, asr lr │ │ │ │ - subeq r7, ip, ip, rrx │ │ │ │ + subseq lr, sp, r8, lsr r8 │ │ │ │ + subeq r6, ip, r4, asr #28 │ │ │ │ + subeq r7, ip, ip, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -407502,26 +407502,26 @@ │ │ │ │ bl 36b590 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 36a6e4 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ mov r2, #0 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #120] @ 36e194 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 645a80 │ │ │ │ + bl 645a70 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -407542,21 +407542,21 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #100 @ 0x64 │ │ │ │ mov r2, #396 @ 0x18c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ andeq r5, r0, r8, ror r5 │ │ │ │ - subseq lr, sp, ip, ror #14 │ │ │ │ - subeq r6, ip, r4, ror sp │ │ │ │ - subeq r6, ip, r4, lsr #31 │ │ │ │ + subseq lr, sp, ip, asr r7 │ │ │ │ + subeq r6, ip, r4, ror #26 │ │ │ │ + @ instruction: 0x004c6f94 │ │ │ │ andeq r0, r0, sp, lsl #3 │ │ │ │ - subseq lr, sp, r8, asr #14 │ │ │ │ - subeq r6, ip, r4, asr sp │ │ │ │ - subeq r6, ip, r4, asr pc │ │ │ │ + subseq lr, sp, r8, lsr r7 │ │ │ │ + subeq r6, ip, r4, asr #26 │ │ │ │ + subeq r6, ip, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ ldr r2, [pc, #1128] @ 36e634 │ │ │ │ ldr r3, [pc, #1128] @ 36e638 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -407565,27 +407565,27 @@ │ │ │ │ sub sp, sp, #56 @ 0x38 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ mov r6, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldrb r6, [r6] │ │ │ │ ldr r8, [pc, #1080] @ 36e63c │ │ │ │ add r8, pc, r8 │ │ │ │ mov r9, r0 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 6ddab4 │ │ │ │ + bl 6ddaa4 │ │ │ │ ldr r3, [pc, #1064] @ 36e640 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e2c8 │ │ │ │ add sl, r4, #48 @ 0x30 │ │ │ │ mov r0, sl │ │ │ │ - bl 63a384 │ │ │ │ + bl 63a374 │ │ │ │ cmp r6, #47 @ 0x2f │ │ │ │ mov r7, r0 │ │ │ │ bls 36e32c │ │ │ │ add r3, r6, #120 @ 0x78 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #39 @ 0x27 │ │ │ │ bhi 36e630 │ │ │ │ @@ -407594,15 +407594,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ cmp r2, #39 @ 0x27 │ │ │ │ bhi 36e630 │ │ │ │ ldrb r2, [r3, r2] │ │ │ │ add pc, pc, r2, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 6465d8 │ │ │ │ + bl 6465c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e4ac │ │ │ │ and r6, r6, #14 │ │ │ │ cmp r6, #14 │ │ │ │ beq 36e4a0 │ │ │ │ ldr r6, [pc, #960] @ 36e648 │ │ │ │ add r6, pc, r6 │ │ │ │ @@ -407765,24 +407765,24 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ str r7, [sp, #8] │ │ │ │ strd r2, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #316] @ 36e674 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36e36c │ │ │ │ ldr r3, [pc, #304] @ 36e678 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36e29c │ │ │ │ ldr r3, [pc, #272] @ 36e66c │ │ │ │ @@ -407800,39 +407800,39 @@ │ │ │ │ add r0, sp, #32 │ │ │ │ strd r2, [sp, #24] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldrd r2, [sp, #24] │ │ │ │ str r6, [sp] │ │ │ │ strd r2, [sp, #8] │ │ │ │ str r7, [sp, #16] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 36e67c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36e29c │ │ │ │ mov r0, r4 │ │ │ │ bl 36b590 │ │ │ │ b 36e46c │ │ │ │ ldr r0, [pc, #156] @ 36e680 │ │ │ │ str r7, [sp] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36e36c │ │ │ │ ldr r0, [pc, #140] @ 36e684 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36e29c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 36e688 │ │ │ │ ldr r1, [pc, #116] @ 36e68c │ │ │ │ ldr r0, [pc, #116] @ 36e690 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 36e694 │ │ │ │ @@ -407841,34 +407841,34 @@ │ │ │ │ add r3, r3, #120 @ 0x78 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ bl 1e3244 │ │ │ │ rsbeq sp, r9, r0, lsr r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq sp, [r9], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ - subseq lr, sp, ip, asr #8 │ │ │ │ - subseq r0, r2, ip, ror #17 │ │ │ │ + subseq lr, sp, ip, lsr r4 │ │ │ │ + ldrsbeq r0, [r2], #-140 @ 0xffffff74 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r8, asr #3 │ │ │ │ rsbeq sp, r9, r8, lsl #2 │ │ │ │ - subseq lr, sp, r4, lsl #7 │ │ │ │ + subseq lr, sp, r4, ror r3 │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ - subeq r6, ip, r8, ror ip │ │ │ │ + subeq r6, ip, r8, ror #24 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ andeq r2, r0, r8, lsl pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r6, [ip], #-180 @ 0xffffff4c │ │ │ │ + subeq r6, ip, r4, ror #23 │ │ │ │ strdeq r4, [r0], -r4 @ │ │ │ │ - subeq r6, ip, r8, ror #23 │ │ │ │ - subeq r6, ip, ip, lsl #23 │ │ │ │ - subeq r6, ip, r0, lsl #24 │ │ │ │ - subseq lr, sp, ip, lsr #5 │ │ │ │ - strheq r6, [ip], #-132 @ 0xffffff7c │ │ │ │ - subeq r6, ip, r4, lsl ip │ │ │ │ + ldrdeq r6, [ip], #-184 @ 0xffffff48 │ │ │ │ + subeq r6, ip, ip, ror fp │ │ │ │ + strdeq r6, [ip], #-176 @ 0xffffff50 │ │ │ │ + @ instruction: 0x005de29c │ │ │ │ + subeq r6, ip, r4, lsr #17 │ │ │ │ + subeq r6, ip, r4, lsl #24 │ │ │ │ andeq r0, r0, lr, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [pc, #212] @ 36e784 │ │ │ │ ldrb ip, [r0, #48] @ 0x30 │ │ │ │ @@ -407921,19 +407921,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ bl 1e3244 │ │ │ │ - subseq lr, sp, r8, asr r0 │ │ │ │ + subseq lr, sp, r8, asr #32 │ │ │ │ rsbeq ip, r9, r0, asr #26 │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ ldr r0, [r0, #388] @ 0x184 │ │ │ │ - b 7db658 │ │ │ │ + b 7db648 │ │ │ │ b 36ce98 │ │ │ │ b 36cc5c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [pc, #92] @ 36e814 │ │ │ │ @@ -407972,15 +407972,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ cmp r0, #0 │ │ │ │ mov r5, r1 │ │ │ │ beq 36ea1c │ │ │ │ ldr r3, [r4, #536] @ 0x218 │ │ │ │ tst r3, #1 │ │ │ │ bne 36e85c │ │ │ │ - bl 6dd8a8 │ │ │ │ + bl 6dd898 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e9ec │ │ │ │ add r6, r4, #104 @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ bl 28b708 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -407990,17 +407990,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 647cbc │ │ │ │ + bl 647cac │ │ │ │ mov r7, r0 │ │ │ │ - bl 7e05f0 │ │ │ │ + bl 7e05e0 │ │ │ │ cmp r7, r0 │ │ │ │ beq 36e8b8 │ │ │ │ ldrb r3, [r4, #533] @ 0x215 │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ea64 │ │ │ │ ldr r1, [r4, #492] @ 0x1ec │ │ │ │ cmp r1, #0 │ │ │ │ @@ -408009,15 +408009,15 @@ │ │ │ │ ldr r2, [pc, #728] @ 36eba8 │ │ │ │ mov r0, r6 │ │ │ │ stm sp, {r3, r5} │ │ │ │ bl 28bc1c │ │ │ │ cmp r0, #0 │ │ │ │ beq 36e874 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 646514 │ │ │ │ + bl 646504 │ │ │ │ ldr r2, [r4, #492] @ 0x1ec │ │ │ │ mov r3, r5 │ │ │ │ eor r1, r0, #1 │ │ │ │ cmp r2, #5 │ │ │ │ orreq r1, r1, #1 │ │ │ │ mov r0, r6 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ @@ -408046,29 +408046,29 @@ │ │ │ │ bl 1e2698 │ │ │ │ cmp r0, #36 @ 0x24 │ │ │ │ bhi 36eb74 │ │ │ │ ldr r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ beq 36ea4c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 6465e8 │ │ │ │ + bl 6465d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 36eb44 │ │ │ │ ldr r3, [r4, #536] @ 0x218 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ and r3, r3, #5 │ │ │ │ cmp r3, #1 │ │ │ │ beq 36eafc │ │ │ │ ldr r1, [pc, #524] @ 36ebac │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #240 @ 0xf0 │ │ │ │ - bl 644c20 │ │ │ │ + bl 644c10 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 645110 │ │ │ │ + bl 645100 │ │ │ │ add r2, r4, #148 @ 0x94 │ │ │ │ ldm r2, {r2, r3, ip} │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ str ip, [sp] │ │ │ │ bl 43adbc │ │ │ │ add sp, sp, #12 │ │ │ │ @@ -408085,27 +408085,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #436] @ 36ebbc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 36e874 │ │ │ │ ldr r3, [pc, #412] @ 36ebc0 │ │ │ │ ldr ip, [pc, #412] @ 36ebc4 │ │ │ │ ldr r1, [pc, #412] @ 36ebc8 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #404] @ 36ebcc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 36e874 │ │ │ │ cmp r0, #20 │ │ │ │ bhi 36eac8 │ │ │ │ mov r0, r6 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #588] @ 0x24c │ │ │ │ b 36e974 │ │ │ │ @@ -408115,21 +408115,21 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #348] @ 36ebdc │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 36e874 │ │ │ │ ldr r3, [r4, #588] @ 0x24c │ │ │ │ cmp r3, #0 │ │ │ │ bne 36e974 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 643f70 │ │ │ │ + bl 643f60 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 36e974 │ │ │ │ ldrb r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 36e974 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #588] @ 0x24c │ │ │ │ @@ -408141,23 +408141,23 @@ │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #260] @ 36ebe8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #256] @ 36ebec │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 36e874 │ │ │ │ ldr r1, [pc, #236] @ 36ebf0 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #208 @ 0xd0 │ │ │ │ - bl 644c20 │ │ │ │ + bl 644c10 │ │ │ │ b 36e9ac │ │ │ │ - bl 7bb3e0 │ │ │ │ + bl 7bb3d0 │ │ │ │ bl 1e35c8 │ │ │ │ str r0, [r4, #572] @ 0x23c │ │ │ │ b 36e940 │ │ │ │ mov r0, #5 │ │ │ │ bl 1e37d8 │ │ │ │ ldr r1, [pc, #192] @ 36ebf4 │ │ │ │ mov r2, #5 │ │ │ │ @@ -408171,56 +408171,56 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #164] @ 36ec04 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 36e874 │ │ │ │ ldr r1, [pc, #140] @ 36ec08 │ │ │ │ mov ip, #36 @ 0x24 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #132] @ 36ec0c │ │ │ │ stm sp, {r1, ip} │ │ │ │ ldr r1, [pc, #128] @ 36ec10 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #124] @ 36ec14 │ │ │ │ add r3, r3, #144 @ 0x90 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 36e874 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ strdeq sl, [r6], #-232 @ 0xffffff18 @ │ │ │ │ - subseq sp, sp, r8, asr #29 │ │ │ │ - subeq r2, fp, ip │ │ │ │ - ldrdeq r6, [ip], #-64 @ 0xffffffc0 │ │ │ │ + ldrheq sp, [sp], #-232 @ 0xffffff18 │ │ │ │ + strdeq r1, [fp], #-252 @ 0xffffff04 │ │ │ │ + subeq r6, ip, r0, asr #9 │ │ │ │ andeq r0, r0, r3, ror #19 │ │ │ │ - @ instruction: 0x005dde98 │ │ │ │ - subeq r6, ip, r4, lsr #16 │ │ │ │ - subeq r6, ip, r0, lsr #9 │ │ │ │ + subseq sp, sp, r8, lsl #29 │ │ │ │ + subeq r6, ip, r4, lsl r8 │ │ │ │ + @ instruction: 0x004c6490 │ │ │ │ ldrdeq r0, [r0], -sp │ │ │ │ - subseq sp, sp, r0, asr lr │ │ │ │ - strdeq r6, [ip], #-116 @ 0xffffff8c │ │ │ │ - subeq r6, ip, r8, asr r4 │ │ │ │ + subseq sp, sp, r0, asr #28 │ │ │ │ + subeq r6, ip, r4, ror #15 │ │ │ │ + subeq r6, ip, r8, asr #8 │ │ │ │ andeq r0, r0, lr, ror #19 │ │ │ │ - subeq r6, ip, ip, ror #15 │ │ │ │ - subseq sp, sp, r4, ror #27 │ │ │ │ - subeq r6, ip, r4, ror #7 │ │ │ │ + ldrdeq r6, [ip], #-124 @ 0xffffff84 │ │ │ │ + ldrsbeq sp, [sp], #-212 @ 0xffffff2c │ │ │ │ + ldrdeq r6, [ip], #-52 @ 0xffffffcc │ │ │ │ andeq r0, r0, r5, lsl sl │ │ │ │ @ instruction: 0x0066ad94 │ │ │ │ - subseq r1, r2, r4, lsl #5 │ │ │ │ - subseq sp, sp, r0, ror sp │ │ │ │ - ldrdeq r6, [ip], #-116 @ 0xffffff8c │ │ │ │ - subeq r6, ip, r8, ror r3 │ │ │ │ + subseq r1, r2, r4, ror r2 │ │ │ │ + subseq sp, sp, r0, ror #26 │ │ │ │ + subeq r6, ip, r4, asr #15 │ │ │ │ + subeq r6, ip, r8, ror #6 │ │ │ │ andeq r0, r0, r4, lsr #20 │ │ │ │ - subeq r6, ip, r8, lsl #14 │ │ │ │ - subseq sp, sp, r8, lsr sp │ │ │ │ - subeq r6, ip, r8, lsr r3 │ │ │ │ + strdeq r6, [ip], #-104 @ 0xffffff98 │ │ │ │ + subseq sp, sp, r8, lsr #26 │ │ │ │ + subeq r6, ip, r8, lsr #6 │ │ │ │ andeq r0, r0, lr, lsl #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #104] @ 0x68 │ │ │ │ mov r4, r0 │ │ │ │ @@ -408255,15 +408255,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1e40 │ │ │ │ mov r1, r5 │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36e81c │ │ │ │ - ldrdeq r1, [fp], #-208 @ 0xffffff30 │ │ │ │ + subeq r1, fp, r0, asr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r5, [r2] │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #1008] @ 36f0d0 │ │ │ │ @@ -408435,15 +408435,15 @@ │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ mov r1, #30 │ │ │ │ b 36ed78 │ │ │ │ cmp r3, #1 │ │ │ │ beq 36ef98 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 646684 │ │ │ │ + bl 646674 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36f06c │ │ │ │ mov r3, #4 │ │ │ │ mov r0, #20 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ @@ -408516,17 +408516,17 @@ │ │ │ │ mvn r3, #127 @ 0x7f │ │ │ │ mov r0, #12 │ │ │ │ strb r3, [r5, #2] │ │ │ │ mov r2, r0 │ │ │ │ ldr r5, [r4] │ │ │ │ mov r1, #10 │ │ │ │ b 36ed78 │ │ │ │ - subseq sp, sp, r4, ror #23 │ │ │ │ - subseq sp, sp, r6, lsl sl │ │ │ │ - ldrdeq r6, [ip], #-92 @ 0xffffffa4 │ │ │ │ + ldrsbeq sp, [sp], #-180 @ 0xffffff4c │ │ │ │ + subseq sp, sp, r6, lsl #20 │ │ │ │ + subeq r6, ip, ip, asr #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3536] @ 0xdd0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #388] @ 36f27c │ │ │ │ mov r8, r3 │ │ │ │ @@ -408626,17 +408626,17 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #412 @ 0x19c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ strdeq ip, [r9], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, r9, r4, ror #3 │ │ │ │ - subseq sp, sp, r0, ror #12 │ │ │ │ - subeq r5, ip, r8, ror #24 │ │ │ │ - subeq r6, ip, r0, ror #1 │ │ │ │ + subseq sp, sp, r0, asr r6 │ │ │ │ + subeq r5, ip, r8, asr ip │ │ │ │ + ldrdeq r6, [ip], #-0 │ │ │ │ andeq r0, r0, r9, lsr #12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ sub sp, sp, #20 │ │ │ │ mov r5, r1 │ │ │ │ @@ -408648,15 +408648,15 @@ │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov ip, #0 │ │ │ │ mov r3, r5 │ │ │ │ str lr, [sp, #12] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 6458dc │ │ │ │ + bl 6458cc │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -408682,24 +408682,24 @@ │ │ │ │ str r2, [r4, #536] @ 0x218 │ │ │ │ beq 36f3bc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 36e81c │ │ │ │ - bl 7e05f0 │ │ │ │ + bl 7e05e0 │ │ │ │ mov r2, #15 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp] │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ - bl 643b98 │ │ │ │ + bl 643b88 │ │ │ │ mov r1, r4 │ │ │ │ str r0, [r4, #104] @ 0x68 │ │ │ │ - bl 644998 │ │ │ │ + bl 644988 │ │ │ │ cmp r0, #0 │ │ │ │ beq 36f324 │ │ │ │ ldr r3, [pc, #60] @ 36f3dc │ │ │ │ ldr r1, [pc, #60] @ 36f3e0 │ │ │ │ ldr r0, [pc, #60] @ 36f3e4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 36f3e8 │ │ │ │ @@ -408711,31 +408711,31 @@ │ │ │ │ bl 1e37d8 │ │ │ │ ldr r1, [pc, #32] @ 36f3ec │ │ │ │ mov r2, #12 │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1e40 │ │ │ │ str r0, [r4, #584] @ 0x248 │ │ │ │ b 36f354 │ │ │ │ - subseq sp, sp, r0, lsr #10 │ │ │ │ - subeq r5, ip, r8, lsr #22 │ │ │ │ - strheq r3, [sl], #-16 │ │ │ │ + subseq sp, sp, r0, lsl r5 │ │ │ │ + subeq r5, ip, r8, lsl fp │ │ │ │ + subeq r3, sl, r0, lsr #3 │ │ │ │ andeq r0, r0, fp, asr sl │ │ │ │ - @ instruction: 0x004c5f9c │ │ │ │ + subeq r5, ip, ip, lsl #31 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #240] @ 36f4fc │ │ │ │ sub sp, sp, #12 │ │ │ │ mov r7, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #0 │ │ │ │ mov r5, r0 │ │ │ │ - bl 58b8dc │ │ │ │ + bl 58b8cc │ │ │ │ cmp r1, #0 │ │ │ │ blt 36f4b0 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e2698 │ │ │ │ add r0, r0, #1 │ │ │ │ bl 1e1060 │ │ │ │ mov r2, r7 │ │ │ │ @@ -408750,15 +408750,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #484 @ 0x1e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r6, [r0, #592] @ 0x250 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -408774,30 +408774,30 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #76] @ 36f518 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #456 @ 0x1c8 │ │ │ │ mov r0, r7 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subeq r2, fp, r4, ror r0 │ │ │ │ - subseq sp, sp, r8, ror #8 │ │ │ │ - subeq r5, ip, r0, ror sl │ │ │ │ - subeq r5, ip, r8, lsr pc │ │ │ │ - subseq sp, sp, r4, lsl #8 │ │ │ │ - strheq r5, [ip], #-232 @ 0xffffff18 │ │ │ │ - subeq r5, ip, ip, lsl #20 │ │ │ │ + subeq r2, fp, r4, rrx │ │ │ │ + subseq sp, sp, r8, asr r4 │ │ │ │ + subeq r5, ip, r0, ror #20 │ │ │ │ + subeq r5, ip, r8, lsr #30 │ │ │ │ + ldrsheq sp, [sp], #-52 @ 0xffffffcc │ │ │ │ + subeq r5, ip, r8, lsr #29 │ │ │ │ + strdeq r5, [ip], #-156 @ 0xffffff64 │ │ │ │ andeq r0, r0, r2, asr ip │ │ │ │ mov r1, #0 │ │ │ │ b 43ae94 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -408811,15 +408811,15 @@ │ │ │ │ ldr lr, [sp, #32] │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str ip, [sp, #8] │ │ │ │ mov ip, #0 │ │ │ │ mov r3, r5 │ │ │ │ str lr, [sp, #12] │ │ │ │ stm sp, {r1, ip} │ │ │ │ - bl 645868 │ │ │ │ + bl 645858 │ │ │ │ add sp, sp, #20 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -408846,27 +408846,27 @@ │ │ │ │ ldrb r2, [r1] │ │ │ │ ldrb r1, [r1, #2] │ │ │ │ orr r2, r2, r3, lsl #8 │ │ │ │ orr r1, r2, r1, lsl #16 │ │ │ │ bl 36cc14 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, sp │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r5, [r4, #488] @ 0x1e8 │ │ │ │ ldr r8, [sp] │ │ │ │ asr r6, r5, #31 │ │ │ │ ldr r7, [sp, #4] │ │ │ │ lsr r5, r5, #9 │ │ │ │ orr r5, r5, r6, lsl #23 │ │ │ │ lsr r6, r6, #9 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r8 │ │ │ │ mov r1, r7 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ cmp r8, r5 │ │ │ │ sbcs r6, r7, r6 │ │ │ │ movcc r3, r1 │ │ │ │ bcc 36f644 │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ add r2, r4, #596 @ 0x254 │ │ │ │ @@ -408939,21 +408939,21 @@ │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ add r3, r1, #368 @ 0x170 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d577c │ │ │ │ + bl 5d576c │ │ │ │ ldr r1, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d56c4 │ │ │ │ + bl 5d56b4 │ │ │ │ ldr r1, [r4, #380] @ 0x17c │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d56c4 │ │ │ │ + bl 5d56b4 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -408969,20 +408969,20 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ popne {r4, r5, r6, pc} │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d56c4 │ │ │ │ + bl 5d56b4 │ │ │ │ ldr r2, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d45d0 │ │ │ │ + b 5d45c0 │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb r3, [r3, #600] @ 0x258 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 36f74c │ │ │ │ @@ -409058,40 +409058,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 36f9a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36f8a8 │ │ │ │ ldr r0, [pc, #56] @ 36f9ac │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 36f8a8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r9, ip, asr #23 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq fp, [r9], #-180 @ 0xffffff4c @ │ │ │ │ @ instruction: 0x0069bb98 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq fp, r9, ip, lsr fp │ │ │ │ andeq r4, r0, r0, ror r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r5, ip, r0, asr sl │ │ │ │ - subeq r5, ip, r8, ror sl │ │ │ │ + subeq r5, ip, r0, asr #20 │ │ │ │ + subeq r5, ip, r8, ror #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ mov r5, r1 │ │ │ │ ldr r1, [pc, #584] @ 36fc14 │ │ │ │ ldr r2, [pc, #584] @ 36fc18 │ │ │ │ @@ -409109,15 +409109,15 @@ │ │ │ │ beq 36fbb0 │ │ │ │ add r3, r4, #596 @ 0x254 │ │ │ │ ldrh r3, [r3, #2] │ │ │ │ cmp r3, #0 │ │ │ │ bne 36fb18 │ │ │ │ ldr r1, [pc, #520] @ 36fc1c │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 6dffc4 │ │ │ │ + bl 6dffb4 │ │ │ │ subs r6, r0, #0 │ │ │ │ blt 36fb64 │ │ │ │ ldr r3, [pc, #504] @ 36fc20 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ ble 36fb34 │ │ │ │ mov r2, #15 │ │ │ │ @@ -409178,96 +409178,96 @@ │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldr r1, [pc, #264] @ 36fc28 │ │ │ │ ldr r0, [pc, #264] @ 36fc2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7cc46c │ │ │ │ + bl 7cc45c │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ b 36fa0c │ │ │ │ ldr r3, [pc, #244] @ 36fc30 │ │ │ │ ldr ip, [pc, #244] @ 36fc34 │ │ │ │ ldr r1, [pc, #244] @ 36fc38 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #236] @ 36fc3c │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 36fad4 │ │ │ │ ldr r2, [pc, #212] @ 36fc40 │ │ │ │ rsb r1, r6, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #204] @ 36fc44 │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #200] @ 36fc48 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #196] @ 36fc4c │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ cmn r6, #1 │ │ │ │ beq 36fad4 │ │ │ │ ldr r1, [pc, #172] @ 36fc50 │ │ │ │ mov r0, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ b 36fad4 │ │ │ │ ldr r3, [pc, #156] @ 36fc54 │ │ │ │ ldr ip, [pc, #156] @ 36fc58 │ │ │ │ ldr r1, [pc, #156] @ 36fc5c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #148] @ 36fc60 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 36fad4 │ │ │ │ ldr r3, [pc, #124] @ 36fc64 │ │ │ │ ldr ip, [pc, #124] @ 36fc68 │ │ │ │ ldr r1, [pc, #124] @ 36fc6c │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 36fc70 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #500 @ 0x1f4 │ │ │ │ mov r0, r5 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 36fad4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r9, r0, lsr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ andeq r2, r0, r2, lsl #5 │ │ │ │ andeq r7, r0, pc, lsr #10 │ │ │ │ rsbeq fp, r9, r0, lsr #18 │ │ │ │ - strdeq r5, [ip], #-140 @ 0xffffff74 │ │ │ │ + subeq r5, ip, ip, ror #17 │ │ │ │ rsbseq fp, r4, r0, lsr #31 │ │ │ │ - subseq ip, sp, r0, lsl #27 │ │ │ │ - @ instruction: 0x004c5998 │ │ │ │ - subeq r5, ip, r8, lsl #7 │ │ │ │ + subseq ip, sp, r0, ror sp │ │ │ │ + subeq r5, ip, r8, lsl #19 │ │ │ │ + subeq r5, ip, r8, ror r3 │ │ │ │ strdeq r0, [r0], -lr │ │ │ │ - subeq r5, ip, r4, lsr r9 │ │ │ │ - subseq ip, sp, r8, asr #26 │ │ │ │ - subeq r5, ip, ip, asr #6 │ │ │ │ + subeq r5, ip, r4, lsr #18 │ │ │ │ + subseq ip, sp, r8, lsr sp │ │ │ │ + subeq r5, ip, ip, lsr r3 │ │ │ │ strdeq r0, [r0], -r7 │ │ │ │ - subeq r5, ip, ip, lsl r9 │ │ │ │ - subseq ip, sp, r4, lsl #26 │ │ │ │ - @ instruction: 0x004c5690 │ │ │ │ - subeq r5, ip, ip, lsl #6 │ │ │ │ - andeq r0, r0, sl, ror #21 │ │ │ │ - ldrsbeq ip, [sp], #-196 @ 0xffffff3c │ │ │ │ subeq r5, ip, ip, lsl #18 │ │ │ │ - ldrdeq r5, [ip], #-44 @ 0xffffffd4 │ │ │ │ + ldrsheq ip, [sp], #-196 @ 0xffffff3c │ │ │ │ + subeq r5, ip, r0, lsl #13 │ │ │ │ + strdeq r5, [ip], #-44 @ 0xffffffd4 │ │ │ │ + andeq r0, r0, sl, ror #21 │ │ │ │ + subseq ip, sp, r4, asr #25 │ │ │ │ + strdeq r5, [ip], #-140 @ 0xffffff74 │ │ │ │ + subeq r5, ip, ip, asr #5 │ │ │ │ andeq r0, r0, r5, lsl #22 │ │ │ │ ldr r2, [r0, #492] @ 0x1ec │ │ │ │ ldr r3, [pc, #52] @ 36fcb4 │ │ │ │ cmp r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -409371,17 +409371,17 @@ │ │ │ │ adcs r9, r9, #0 │ │ │ │ mul r3, r2, r3 │ │ │ │ movcs r1, #1 │ │ │ │ orrs r1, r1, #0 │ │ │ │ str r3, [r5, #376] @ 0x178 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ beq 36fe98 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #5 │ │ │ │ - bl 63cb10 │ │ │ │ + bl 63cb00 │ │ │ │ ldr r3, [pc, #376] @ 36ffb8 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ ldrb r0, [r2, #1] │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ @@ -409405,22 +409405,22 @@ │ │ │ │ ldr r3, [r7, #496] @ 0x1f0 │ │ │ │ ldr r2, [r7, #500] @ 0x1f4 │ │ │ │ adds r3, r3, #1 │ │ │ │ adc r2, r2, #0 │ │ │ │ cmp r3, r4 │ │ │ │ sbcs r2, r2, r9 │ │ │ │ bcc 36fe2c │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r3, [r5, #376] @ 0x178 │ │ │ │ mov r2, #5 │ │ │ │ add r1, r5, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ lsl r2, r3, #9 │ │ │ │ lsr r3, r3, #23 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #228] @ 36ffc0 │ │ │ │ ldr r2, [r5, #368] @ 0x170 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [sl, #4] │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ @@ -409428,15 +409428,15 @@ │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsr ip, r1, #23 │ │ │ │ lsl r1, r1, #9 │ │ │ │ orr r3, r3, r2, lsr #23 │ │ │ │ str ip, [sp, #4] │ │ │ │ lsl r2, r2, #9 │ │ │ │ str r1, [sp] │ │ │ │ - bl 645a18 │ │ │ │ + bl 645a08 │ │ │ │ str r0, [r5, #352] @ 0x160 │ │ │ │ ldr r2, [r6, #8] │ │ │ │ ldr r3, [r6, #4] │ │ │ │ sub r2, r2, #1 │ │ │ │ str r2, [r6, #8] │ │ │ │ add r3, r3, #16 │ │ │ │ ldr r2, [pc, #144] @ 36ffc4 │ │ │ │ @@ -409474,17 +409474,17 @@ │ │ │ │ ldrdeq fp, [r9], #-100 @ 0xffffff9c @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq fp, [r9], #-108 @ 0xffffff94 @ │ │ │ │ andeq r3, r0, r8, asr #3 │ │ │ │ @ instruction: 0x0069b590 │ │ │ │ andeq r3, r0, r0, asr r5 │ │ │ │ rsbeq fp, r9, r4, asr #9 │ │ │ │ - subseq ip, sp, r0, lsr r9 │ │ │ │ - subeq r4, ip, r8, lsr pc │ │ │ │ - subeq r5, ip, r8, lsr r1 │ │ │ │ + subseq ip, sp, r0, lsr #18 │ │ │ │ + subeq r4, ip, r8, lsr #30 │ │ │ │ + subeq r5, ip, r8, lsr #2 │ │ │ │ andeq r0, r0, lr, ror #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #2980] @ 370b94 │ │ │ │ ldr r3, [pc, #2980] @ 370b98 │ │ │ │ @@ -409663,22 +409663,22 @@ │ │ │ │ cmp r3, #47 @ 0x2f │ │ │ │ beq 3703d4 │ │ │ │ cmp r3, #65 @ 0x41 │ │ │ │ bne 370554 │ │ │ │ add r0, r7, #48 @ 0x30 │ │ │ │ ldr sl, [r7, #388] @ 0x184 │ │ │ │ ldr r8, [r7, #4] │ │ │ │ - bl 63a384 │ │ │ │ + bl 63a374 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 3704f8 │ │ │ │ ldrb r3, [r7, #49] @ 0x31 │ │ │ │ ands r6, r3, #22 │ │ │ │ bne 3704f8 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 6465d8 │ │ │ │ + bl 6465c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3706d0 │ │ │ │ ldr r2, [r7, #72] @ 0x48 │ │ │ │ mov r3, r6 │ │ │ │ adds r1, r2, r5 │ │ │ │ ldr r2, [r7, #76] @ 0x4c │ │ │ │ adcs r2, r2, #0 │ │ │ │ @@ -409693,30 +409693,30 @@ │ │ │ │ sbcs r0, r0, r2 │ │ │ │ bcc 370840 │ │ │ │ ldrb r6, [r7, #49] @ 0x31 │ │ │ │ tst r6, #1 │ │ │ │ bne 370344 │ │ │ │ ldr r1, [r8, #488] @ 0x1e8 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ea09c │ │ │ │ + bl 7ea08c │ │ │ │ cmp r0, #0 │ │ │ │ beq 37095c │ │ │ │ ldrb r6, [r7, #49] @ 0x31 │ │ │ │ mov r0, r7 │ │ │ │ bl 36a6ac │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ ldr r2, [r8, #488] @ 0x1e8 │ │ │ │ mov r4, #0 │ │ │ │ mov r1, #2 │ │ │ │ mul r2, r5, r2 │ │ │ │ mov r3, r4 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [r8, #488] @ 0x1e8 │ │ │ │ ldr ip, [pc, #2092] @ 370bac │ │ │ │ mul r5, r1, r5 │ │ │ │ asr r2, r6, #1 │ │ │ │ add ip, pc, ip │ │ │ │ and r2, r2, #4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ @@ -409728,15 +409728,15 @@ │ │ │ │ ldr r3, [r7, #76] @ 0x4c │ │ │ │ ldr ip, [r7, #72] @ 0x48 │ │ │ │ mul r3, r1, r3 │ │ │ │ asr r2, r1, #31 │ │ │ │ mla r3, r2, ip, r3 │ │ │ │ umull r2, lr, ip, r1 │ │ │ │ add r3, r3, lr │ │ │ │ - bl 64566c │ │ │ │ + bl 64565c │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 3703e0 │ │ │ │ cmp r3, #175 @ 0xaf │ │ │ │ bne 370554 │ │ │ │ ldrsh r3, [r7, #28] │ │ │ │ cmn r3, #1 │ │ │ │ beq 3704f8 │ │ │ │ @@ -409774,17 +409774,17 @@ │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ lsr r3, r3, #16 │ │ │ │ add r3, r3, #2 │ │ │ │ cmp r4, r3 │ │ │ │ bge 370558 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #5 │ │ │ │ - bl 63cb10 │ │ │ │ + bl 63cb00 │ │ │ │ ldr r2, [pc, #1832] @ 370bb4 │ │ │ │ ldr r3, [pc, #1800] @ 370b98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -409851,15 +409851,15 @@ │ │ │ │ mov r1, sl │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1e40 │ │ │ │ ldrh r3, [sp, #40] @ 0x28 │ │ │ │ tst r3, #3840 @ 0xf00 │ │ │ │ bne 370474 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 6465d8 │ │ │ │ + bl 6465c8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 370ac8 │ │ │ │ mov r0, #12 │ │ │ │ bl 1e1060 │ │ │ │ add r6, r6, #8 │ │ │ │ mov r2, #2 │ │ │ │ mov r1, sl │ │ │ │ @@ -409915,22 +409915,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1296] @ 370bd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 370260 │ │ │ │ ldr r2, [pc, #1284] @ 370bdc │ │ │ │ ldr r3, [pc, #1212] @ 370b98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ @@ -409953,20 +409953,20 @@ │ │ │ │ cmp r8, #8 │ │ │ │ bne 370214 │ │ │ │ ldrb r1, [r5], r4 │ │ │ │ ldr r0, [sl, #104] @ 0x68 │ │ │ │ lsr r1, r1, #2 │ │ │ │ and r1, r1, #1 │ │ │ │ sub r6, r6, r4 │ │ │ │ - bl 64668c │ │ │ │ + bl 64667c │ │ │ │ cmp r6, #0 │ │ │ │ bgt 370224 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 646684 │ │ │ │ + bl 646674 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3708fc │ │ │ │ ldr r2, [pc, #1152] @ 370bec │ │ │ │ ldr r3, [pc, #1064] @ 370b98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ @@ -409995,23 +409995,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1000] @ 370bf4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3701f0 │ │ │ │ mov sl, r4 │ │ │ │ b 370158 │ │ │ │ cmp fp, #1 │ │ │ │ ldr r4, [sp, #36] @ 0x24 │ │ │ │ beq 370754 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -410048,17 +410048,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #860] @ 370c0c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #548 @ 0x224 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #5 │ │ │ │ - bl 63cb10 │ │ │ │ + bl 63cb00 │ │ │ │ ldr r2, [pc, #828] @ 370c10 │ │ │ │ ldr r3, [pc, #704] @ 370b98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -410066,34 +410066,34 @@ │ │ │ │ beq 37051c │ │ │ │ b 370790 │ │ │ │ ldr r3, [pc, #748] @ 370be8 │ │ │ │ b 370870 │ │ │ │ mov r0, r7 │ │ │ │ bl 36a6ac │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #744] @ 370c14 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 645a80 │ │ │ │ + bl 645a70 │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 3703e0 │ │ │ │ ldr r0, [pc, #720] @ 370c18 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3701f0 │ │ │ │ mov r0, #48 @ 0x30 │ │ │ │ bl 1e1060 │ │ │ │ ldr r1, [r7, #72] @ 0x48 │ │ │ │ str r7, [r0] │ │ │ │ ldr r2, [r8, #488] @ 0x1e8 │ │ │ │ mov r6, r0 │ │ │ │ @@ -410120,21 +410120,21 @@ │ │ │ │ orr r3, r3, r5, lsr #23 │ │ │ │ rsbs r2, r1, #524288 @ 0x80000 │ │ │ │ rscs r3, r3, #0 │ │ │ │ movcc r1, #524288 @ 0x80000 │ │ │ │ str r5, [r6, #16] │ │ │ │ str r1, [r6, #44] @ 0x2c │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 647ca4 │ │ │ │ + bl 647c94 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r6, #40 @ 0x28 │ │ │ │ str r0, [r6, #40] @ 0x28 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r9 │ │ │ │ - bl 7eebfc │ │ │ │ + bl 7eebec │ │ │ │ ldr r3, [r6, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ movne fp, #0 │ │ │ │ movne r2, r3 │ │ │ │ movne r0, r4 │ │ │ │ beq 370a4c │ │ │ │ ldr r3, [r8, #488] @ 0x1e8 │ │ │ │ @@ -410150,46 +410150,46 @@ │ │ │ │ add fp, fp, r4 │ │ │ │ cmp r2, fp │ │ │ │ mov r0, fp │ │ │ │ bhi 370a14 │ │ │ │ mov r0, r7 │ │ │ │ bl 36a6ac │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r4, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ add r1, r7, #416 @ 0x1a0 │ │ │ │ ldr r2, [r6, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r2, [pc, #412] @ 370c1c │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r9, [sp] │ │ │ │ ldr r3, [r6, #12] │ │ │ │ ldr r1, [r6, #8] │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsl r2, r1, #9 │ │ │ │ orr r3, r3, r1, lsr #23 │ │ │ │ - bl 6458dc │ │ │ │ + bl 6458cc │ │ │ │ str r0, [r7, #352] @ 0x160 │ │ │ │ b 3703e0 │ │ │ │ ldr r0, [pc, #356] @ 370c20 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 370260 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #5 │ │ │ │ - bl 63cb10 │ │ │ │ + bl 63cb00 │ │ │ │ ldr r2, [pc, #324] @ 370c24 │ │ │ │ ldr r3, [pc, #180] @ 370b98 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #60] @ 0x3c │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -410214,27 +410214,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #184] @ 370c2c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 370154 │ │ │ │ ldr r0, [pc, #172] @ 370c30 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr sl, [r7, #4] │ │ │ │ b 370158 │ │ │ │ rsbeq fp, r9, ip, lsl #8 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq fp, [r9], #-52 @ 0xffffffcc @ │ │ │ │ strheq fp, [r9], #-48 @ 0xffffffd0 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @@ -410246,37 +410246,37 @@ │ │ │ │ strdeq sl, [r9], #-236 @ 0xffffff14 @ │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ ldrdeq sl, [r9], #-224 @ 0xffffff20 @ │ │ │ │ strdeq sl, [r9], #-208 @ 0xffffff30 @ │ │ │ │ strdeq r3, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, ip, r4, asr #28 │ │ │ │ + subeq r4, ip, r4, lsr lr │ │ │ │ rsbeq sl, r9, r4, lsr #26 │ │ │ │ ldrdeq r3, [r0], -r4 │ │ │ │ strdeq sl, [r9], #-200 @ 0xffffff38 @ │ │ │ │ andeq r3, r0, r4, ror #18 │ │ │ │ @ instruction: 0x0069ac90 │ │ │ │ andeq r3, r0, r0, ror lr │ │ │ │ - strdeq r4, [ip], #-208 @ 0xffffff30 │ │ │ │ + subeq r4, ip, r0, ror #27 │ │ │ │ strheq sl, [r9], #-180 @ 0xffffff4c @ │ │ │ │ andeq r3, r0, r8, asr #3 │ │ │ │ - subseq ip, sp, r0, lsr #32 │ │ │ │ - subeq r4, ip, r8, lsr #12 │ │ │ │ - subeq r4, ip, r8, lsl #28 │ │ │ │ + subseq ip, sp, r0, lsl r0 │ │ │ │ + subeq r4, ip, r8, lsl r6 │ │ │ │ + strdeq r4, [ip], #-216 @ 0xffffff28 │ │ │ │ @ instruction: 0x000006b4 │ │ │ │ rsbeq sl, r9, r8, lsr #22 │ │ │ │ andeq r2, r0, r8, ror #26 │ │ │ │ - subeq r4, ip, r8, lsl sp │ │ │ │ + subeq r4, ip, r8, lsl #26 │ │ │ │ andeq r3, r0, r8, lsr r5 │ │ │ │ - subeq r4, ip, r8, lsl #21 │ │ │ │ + subeq r4, ip, r8, ror sl │ │ │ │ rsbeq sl, r9, ip, lsl r9 │ │ │ │ andeq r2, r0, ip, lsl #13 │ │ │ │ - subeq r4, ip, r4, lsl #20 │ │ │ │ - subeq r4, ip, r8, lsr sl │ │ │ │ + strdeq r4, [ip], #-148 @ 0xffffff6c │ │ │ │ + subeq r4, ip, r8, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #476] @ 370e2c │ │ │ │ mov r4, r3 │ │ │ │ @@ -410328,25 +410328,25 @@ │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [pc, #308] @ 370e44 │ │ │ │ ldr sl, [r7, r3] │ │ │ │ ldrh r3, [sl] │ │ │ │ cmp r3, #0 │ │ │ │ beq 370cc4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 63a4f4 │ │ │ │ + bl 63a4e4 │ │ │ │ sub r3, r0, #1 │ │ │ │ cmp r3, #15 │ │ │ │ mov r2, r0 │ │ │ │ bhi 370e08 │ │ │ │ mov fp, #0 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, fp │ │ │ │ str fp, [sp] │ │ │ │ - bl 7ecfb4 │ │ │ │ + bl 7ecfa4 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, fp │ │ │ │ mov r4, r0 │ │ │ │ bne 370d6c │ │ │ │ mov r1, #1 │ │ │ │ mov r0, r4 │ │ │ │ bl 1e0f1c │ │ │ │ @@ -410368,31 +410368,31 @@ │ │ │ │ mov r1, fp │ │ │ │ add r0, sp, #16 │ │ │ │ str fp, [sp, #16] │ │ │ │ str fp, [sp, #20] │ │ │ │ str fp, [sp, #24] │ │ │ │ str fp, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r6, r7} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 370e50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 370d5c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #96] @ 370e54 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 370d5c │ │ │ │ ldr r3, [pc, #72] @ 370e58 │ │ │ │ ldr r1, [pc, #72] @ 370e5c │ │ │ │ ldr r0, [pc, #72] @ 370e60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -410404,41 +410404,41 @@ │ │ │ │ rsbeq r8, r6, r4, lsr #24 │ │ │ │ rsbeq sl, r9, r0, asr r7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sl, r9, r0, lsr r7 │ │ │ │ andeq r1, r0, r8, lsr r3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, ip, r0, lsl #18 │ │ │ │ - subeq r4, ip, r8, lsr #18 │ │ │ │ - ldrheq fp, [sp], #-160 @ 0xffffff60 │ │ │ │ - strheq r4, [ip], #-12 │ │ │ │ - subeq r4, ip, r8, lsr #17 │ │ │ │ + strdeq r4, [ip], #-128 @ 0xffffff80 │ │ │ │ + subeq r4, ip, r8, lsl r9 │ │ │ │ + subseq fp, sp, r0, lsr #21 │ │ │ │ + subeq r4, ip, ip, lsr #1 │ │ │ │ + @ instruction: 0x004c4898 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 370eb0 │ │ │ │ ldr r2, [pc, #52] @ 370eb4 │ │ │ │ ldr r1, [pc, #52] @ 370eb8 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #484 @ 0x1e4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #592] @ 0x250 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 1e35c8 │ │ │ │ - subseq fp, sp, r4, asr #20 │ │ │ │ - subeq r4, ip, r8, asr #32 │ │ │ │ - subeq r4, ip, r0, lsl r5 │ │ │ │ + subseq fp, sp, r4, lsr sl │ │ │ │ + subeq r4, ip, r8, lsr r0 │ │ │ │ + subeq r4, ip, r0, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #292] @ 370ff8 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -410446,25 +410446,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #276] @ 370ffc │ │ │ │ ldr r1, [pc, #276] @ 371000 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #256] @ 371004 │ │ │ │ ldr r1, [pc, #256] @ 371008 │ │ │ │ add r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #224] @ 37100c │ │ │ │ ldr r3, [pc, #224] @ 371010 │ │ │ │ ldr r1, [pc, #224] @ 371014 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ @@ -410476,22 +410476,22 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #35 @ 0x23 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #168] @ 371024 │ │ │ │ mov r0, #512 @ 0x200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 53668c │ │ │ │ + bl 536680 │ │ │ │ cmp r0, #0 │ │ │ │ bne 370fb8 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -410502,38 +410502,38 @@ │ │ │ │ ldr r3, [pc, #104] @ 37102c │ │ │ │ ldr r2, [pc, #104] @ 371030 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #80] @ 371034 │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58e8fc │ │ │ │ - ldrsheq fp, [sp], #-144 @ 0xffffff70 │ │ │ │ - subeq r7, r9, r0, lsr sp │ │ │ │ - ldrsbeq r3, [r1], #-112 @ 0xffffff90 │ │ │ │ - subeq r3, ip, r4, ror #6 │ │ │ │ - subeq r3, ip, ip, ror r3 │ │ │ │ + b 58e8ec │ │ │ │ + subseq fp, sp, r0, ror #19 │ │ │ │ + subeq r7, r9, r0, lsr #26 │ │ │ │ + subseq r3, r1, r0, asr #15 │ │ │ │ + subeq r3, ip, r4, asr r3 │ │ │ │ + subeq r3, ip, ip, ror #6 │ │ │ │ @ instruction: 0xffffdce0 │ │ │ │ @ instruction: 0xffffe5e0 │ │ │ │ @ instruction: 0xfffffcf4 │ │ │ │ @ instruction: 0xffffed5c │ │ │ │ - subeq r4, ip, r8, lsl #16 │ │ │ │ + strdeq r4, [ip], #-120 @ 0xffffff88 │ │ │ │ rsbeq r9, r8, r0, lsr pc │ │ │ │ rsbeq r8, r6, ip, lsl r9 │ │ │ │ - subeq r4, ip, ip, lsr #15 │ │ │ │ + @ instruction: 0x004c479c │ │ │ │ @ instruction: 0xffffe41c │ │ │ │ @ instruction: 0xfffffe8c │ │ │ │ - @ instruction: 0x004c4798 │ │ │ │ + subeq r4, ip, r8, lsl #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #180] @ 371104 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -410541,33 +410541,33 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #164] @ 371108 │ │ │ │ ldr r1, [pc, #164] @ 37110c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #144] @ 371110 │ │ │ │ ldr r1, [pc, #144] @ 371114 │ │ │ │ add r4, r4, #644 @ 0x284 │ │ │ │ add r2, pc, r2 │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #112] @ 371118 │ │ │ │ ldr r1, [pc, #112] @ 37111c │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #52] @ 0x34 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r1, [pc, #88] @ 371120 │ │ │ │ ldr r2, [pc, #88] @ 371124 │ │ │ │ ldr r3, [pc, #88] @ 371128 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r4, #112] @ 0x70 │ │ │ │ @@ -410577,20 +410577,20 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq fp, sp, r4, ror r8 │ │ │ │ - strheq r7, [r9], #-180 @ 0xffffff4c │ │ │ │ - subseq r3, r1, r4, asr r6 │ │ │ │ - subeq r3, ip, r0, asr lr │ │ │ │ - subeq r4, ip, r4, lsl r3 │ │ │ │ - subeq r0, fp, r8, lsl #8 │ │ │ │ + subseq fp, sp, r4, ror #16 │ │ │ │ + subeq r7, r9, r4, lsr #23 │ │ │ │ + subseq r3, r1, r4, asr #12 │ │ │ │ + subeq r3, ip, r0, asr #28 │ │ │ │ + subeq r4, ip, r4, lsl #6 │ │ │ │ + strdeq r0, [fp], #-56 @ 0xffffffc8 │ │ │ │ @ instruction: 0xffffe4d0 │ │ │ │ @ instruction: 0xffffe450 │ │ │ │ @ instruction: 0xffffe1c0 │ │ │ │ @ instruction: 0xffffbffc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -410602,35 +410602,35 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #280] @ 371270 │ │ │ │ ldr r1, [pc, #280] @ 371274 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #260] @ 371278 │ │ │ │ ldr r1, [pc, #260] @ 37127c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r5, r0 │ │ │ │ add r0, r4, #624 @ 0x270 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #228] @ 371280 │ │ │ │ ldr r1, [pc, #228] @ 371284 │ │ │ │ add r4, r4, #644 @ 0x284 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #65 @ 0x41 │ │ │ │ add r1, pc, r1 │ │ │ │ str r4, [sp] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #196] @ 371288 │ │ │ │ ldr r1, [pc, #196] @ 37128c │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [r6, #92] @ 0x5c │ │ │ │ ldr r2, [pc, #188] @ 371290 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -410653,44 +410653,44 @@ │ │ │ │ str r0, [r3, #124] @ 0x7c │ │ │ │ str r2, [r3, #120] @ 0x78 │ │ │ │ ldr r3, [pc, #128] @ 3712a8 │ │ │ │ mov r2, #9 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ mov r0, r5 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #108] @ 3712ac │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq fp, sp, r0, lsl #15 │ │ │ │ - subeq r7, r9, r0, asr #21 │ │ │ │ - subseq r3, r1, r0, ror #10 │ │ │ │ - strdeq r3, [ip], #-8 │ │ │ │ - subeq r3, ip, r0, lsl r1 │ │ │ │ - subeq r3, ip, r4, lsr sp │ │ │ │ - strdeq r4, [ip], #-24 @ 0xffffffe8 │ │ │ │ + subseq fp, sp, r0, ror r7 │ │ │ │ + strheq r7, [r9], #-160 @ 0xffffff60 │ │ │ │ + subseq r3, r1, r0, asr r5 │ │ │ │ + subeq r3, ip, r8, ror #1 │ │ │ │ + subeq r3, ip, r0, lsl #2 │ │ │ │ + subeq r3, ip, r4, lsr #26 │ │ │ │ + subeq r4, ip, r8, ror #3 │ │ │ │ @ instruction: 0xffffe7e4 │ │ │ │ rsbeq r9, r8, r0, asr #25 │ │ │ │ @ instruction: 0xffffc788 │ │ │ │ @ instruction: 0xffffc6c0 │ │ │ │ @ instruction: 0xffffe4c4 │ │ │ │ @ instruction: 0xffffc700 │ │ │ │ @ instruction: 0xffffbfd8 │ │ │ │ @ instruction: 0xffffc09c │ │ │ │ - subeq r4, ip, r0, ror r5 │ │ │ │ + subeq r4, ip, r0, ror #10 │ │ │ │ rsbeq r8, r6, ip, asr r6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #284] @ 3713e4 │ │ │ │ sub sp, sp, #8 │ │ │ │ @@ -410699,25 +410699,25 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #268] @ 3713e8 │ │ │ │ ldr r1, [pc, #268] @ 3713ec │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #248] @ 3713f0 │ │ │ │ ldr r1, [pc, #248] @ 3713f4 │ │ │ │ add r4, r4, #624 @ 0x270 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #216] @ 3713f8 │ │ │ │ ldr r3, [pc, #216] @ 3713fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #208] @ 371400 │ │ │ │ add r1, pc, r1 │ │ │ │ add r1, r1, #2112 @ 0x840 │ │ │ │ @@ -410727,22 +410727,22 @@ │ │ │ │ ldr r3, [pc, #192] @ 371408 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #108] @ 0x6c │ │ │ │ mov r2, #28 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [r5, #56] @ 0x38 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #164] @ 37140c │ │ │ │ mov r0, #512 @ 0x200 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #1360 @ 0x550 │ │ │ │ add r3, r3, #8 │ │ │ │ str r3, [r5, #84] @ 0x54 │ │ │ │ - bl 53668c │ │ │ │ + bl 536680 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3713a4 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -410753,37 +410753,37 @@ │ │ │ │ ldr r3, [pc, #100] @ 371414 │ │ │ │ ldr r2, [pc, #100] @ 371418 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ - bl 58de1c │ │ │ │ + bl 58de0c │ │ │ │ ldr r2, [pc, #76] @ 37141c │ │ │ │ mov r1, r4 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r5 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 58e8fc │ │ │ │ - ldrsheq fp, [sp], #-92 @ 0xffffffa4 │ │ │ │ - subeq r7, r9, ip, lsr r9 │ │ │ │ - ldrsbeq r3, [r1], #-60 @ 0xffffffc4 │ │ │ │ - subeq r2, ip, r0, ror pc │ │ │ │ - subeq r2, ip, r8, lsl #31 │ │ │ │ + b 58e8ec │ │ │ │ + subseq fp, sp, ip, ror #11 │ │ │ │ + subeq r7, r9, ip, lsr #18 │ │ │ │ + subseq r3, r1, ip, asr #7 │ │ │ │ + subeq r2, ip, r0, ror #30 │ │ │ │ + subeq r2, ip, r8, ror pc │ │ │ │ @ instruction: 0xffffdfd4 │ │ │ │ @ instruction: 0xfffff908 │ │ │ │ rsbeq r9, r8, r4, ror #22 │ │ │ │ @ instruction: 0xffffe970 │ │ │ │ - subeq r4, ip, r0, ror r4 │ │ │ │ + subeq r4, ip, r0, ror #8 │ │ │ │ rsbeq r8, r6, r0, lsr r5 │ │ │ │ - subeq r4, ip, r0, asr #7 │ │ │ │ + strheq r4, [ip], #-48 @ 0xffffffd0 │ │ │ │ @ instruction: 0xffffe030 │ │ │ │ @ instruction: 0xfffffaa0 │ │ │ │ - subeq r4, ip, ip, lsr #7 │ │ │ │ + @ instruction: 0x004c439c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3976] @ 0xf88 │ │ │ │ ldr r2, [pc, #3944] @ 3723a0 │ │ │ │ ldr r3, [pc, #3944] @ 3723a4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -410836,15 +410836,15 @@ │ │ │ │ ldr r2, [pc, #3768] @ 3723b4 │ │ │ │ sub r3, r3, #70 @ 0x46 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ lsr r3, r2, r3 │ │ │ │ tst r3, #1 │ │ │ │ bne 3714a0 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6ddab4 │ │ │ │ + bl 6ddaa4 │ │ │ │ ldr r3, [pc, #3740] @ 3723b8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 3714a0 │ │ │ │ ldr r2, [r8, r3] │ │ │ │ mov r0, r4 │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ @@ -410876,24 +410876,24 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ cmp r3, #189 @ 0xbd │ │ │ │ bne 37150c │ │ │ │ b 3714a0 │ │ │ │ mov r1, r2 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 647ca4 │ │ │ │ + bl 647c94 │ │ │ │ ldr r2, [r4, #380] @ 0x17c │ │ │ │ mov sl, r0 │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 3714c4 │ │ │ │ ldr r3, [pc, #3752] @ 372474 │ │ │ │ b 371520 │ │ │ │ ldrb r5, [r5] │ │ │ │ mov r0, r5 │ │ │ │ - bl 63ac94 │ │ │ │ + bl 63ac84 │ │ │ │ ldr r3, [pc, #3808] @ 3724c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r6, r0 │ │ │ │ bne 3729d8 │ │ │ │ ldr r3, [pc, #3528] @ 3723c0 │ │ │ │ @@ -410979,15 +410979,15 @@ │ │ │ │ add fp, sl, #8 │ │ │ │ strb r3, [sl, #2] │ │ │ │ strb r3, [sl, #7] │ │ │ │ strb r3, [sl, #6] │ │ │ │ str fp, [sp, #48] @ 0x30 │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 3717e8 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 3717e8 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r3, #26 │ │ │ │ @@ -410995,15 +410995,15 @@ │ │ │ │ strbeq r3, [sl, #3] │ │ │ │ strbne r3, [sl, #7] │ │ │ │ ldr r2, [r7, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ cmp r0, #16777216 @ 0x1000000 │ │ │ │ sbcs r3, r1, #0 │ │ │ │ movcs r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ movcs r1, r0 │ │ │ │ strd r0, [sp, #32] │ │ │ │ strb r3, [fp] │ │ │ │ @@ -411080,25 +411080,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2784] @ 3723dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371618 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6ddab4 │ │ │ │ + bl 6ddaa4 │ │ │ │ cmp r0, #0 │ │ │ │ bne 371618 │ │ │ │ ldr r3, [pc, #2756] @ 3723e0 │ │ │ │ ldr r1, [pc, #2756] @ 3723e4 │ │ │ │ ldr r0, [pc, #2756] @ 3723e8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #2752] @ 3723ec │ │ │ │ @@ -411108,15 +411108,15 @@ │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldrb r3, [r4, #52] @ 0x34 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ and r3, r3, #1 │ │ │ │ strb r3, [r9, #597] @ 0x255 │ │ │ │ ldrb r1, [r4, #52] @ 0x34 │ │ │ │ and r1, r1, #1 │ │ │ │ - bl 6ddcc0 │ │ │ │ + bl 6ddcb0 │ │ │ │ b 371618 │ │ │ │ ldr r3, [pc, #2912] @ 3724c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371618 │ │ │ │ ldr r3, [pc, #2684] @ 3723f0 │ │ │ │ @@ -411138,22 +411138,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2576] @ 3723f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371618 │ │ │ │ ldrb r3, [r4, #49] @ 0x31 │ │ │ │ ldr r5, [r4, #4] │ │ │ │ ands r3, r3, #1 │ │ │ │ bne 372724 │ │ │ │ ldrb r6, [r4, #50] @ 0x32 │ │ │ │ cmp r6, #0 │ │ │ │ @@ -411168,20 +411168,20 @@ │ │ │ │ cmp r7, #256 @ 0x100 │ │ │ │ add r0, sl, r1 │ │ │ │ strb r3, [sl, #1] │ │ │ │ mov r3, #32 │ │ │ │ ldr r2, [r5, #584] @ 0x248 │ │ │ │ movlt r9, r7 │ │ │ │ movge r9, #256 @ 0x100 │ │ │ │ - bl 7bb6e0 │ │ │ │ + bl 7bb6d0 │ │ │ │ mov r1, #8 │ │ │ │ ldr r2, [r5, #580] @ 0x244 │ │ │ │ mov r3, #32 │ │ │ │ add r0, sl, r1 │ │ │ │ - bl 7bb6e0 │ │ │ │ + bl 7bb6d0 │ │ │ │ strb r6, [sl, #32] │ │ │ │ strb r6, [sl, #33] @ 0x21 │ │ │ │ strb r6, [sl, #34] @ 0x22 │ │ │ │ strb r6, [sl, #35] @ 0x23 │ │ │ │ ldr r1, [r5, #572] @ 0x23c │ │ │ │ str r1, [sp, #16] │ │ │ │ mov r0, r1 │ │ │ │ @@ -411212,15 +411212,15 @@ │ │ │ │ mov r1, #0 │ │ │ │ mvn r0, r0 │ │ │ │ and r0, r0, #1 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ mov r2, sl │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r1 │ │ │ │ - bl 63a7e8 │ │ │ │ + bl 63a7d8 │ │ │ │ cmp r0, #0 │ │ │ │ bge 371618 │ │ │ │ b 371550 │ │ │ │ ldrb r2, [r4, #52] @ 0x34 │ │ │ │ cmp r2, #15 │ │ │ │ bhi 371618 │ │ │ │ ldr r6, [r4, #4] │ │ │ │ @@ -411234,15 +411234,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 371618 │ │ │ │ ldrb r3, [r6, #597] @ 0x255 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37332c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6dded0 │ │ │ │ + bl 6ddec0 │ │ │ │ strb r5, [r6, #596] @ 0x254 │ │ │ │ b 371618 │ │ │ │ ldr r3, [pc, #2404] @ 3724c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371618 │ │ │ │ @@ -411265,30 +411265,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2076] @ 3723fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371618 │ │ │ │ mov r2, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 1e2e54 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #24 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 3726e4 │ │ │ │ ldrb r3, [r4, #56] @ 0x38 │ │ │ │ tst r3, #1 │ │ │ │ bne 371c2c │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ @@ -411296,15 +411296,15 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 371550 │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ cmp r3, #0 │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [r9, #496] @ 0x1f0 │ │ │ │ str r3, [sp, #28] │ │ │ │ lsreq r0, r0, #24 │ │ │ │ @@ -411329,26 +411329,26 @@ │ │ │ │ strb r2, [sl, #7] │ │ │ │ asr r3, r3, #8 │ │ │ │ strb r3, [sl, #6] │ │ │ │ b 371618 │ │ │ │ mov r0, r4 │ │ │ │ bl 36a6ac │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #3 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #1816] @ 372400 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r2, r4 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 645a80 │ │ │ │ + bl 645a70 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ b 37155c │ │ │ │ ldr r3, [pc, #1980] @ 3724c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371618 │ │ │ │ @@ -411371,45 +411371,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1664] @ 372408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371618 │ │ │ │ ldr r9, [r4, #4] │ │ │ │ strd r6, [sp, #32] │ │ │ │ add r1, sp, #32 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ ldrb r6, [r4, #49] @ 0x31 │ │ │ │ ldrb r5, [r4, #50] @ 0x32 │ │ │ │ ldrb r7, [r4, #54] @ 0x36 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r3, [pc, #1800] @ 3724c0 │ │ │ │ and r6, r6, #2 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ and r5, r5, #15 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 372870 │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ ldrd r0, [sp, #32] │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ cmp r5, #1 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #32] │ │ │ │ beq 3726ec │ │ │ │ cmp r5, #2 │ │ │ │ beq 372710 │ │ │ │ cmp r5, #0 │ │ │ │ @@ -411420,15 +411420,15 @@ │ │ │ │ bl 28be10 │ │ │ │ b 371af4 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ bne 371550 │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6ddab4 │ │ │ │ + bl 6ddaa4 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 372618 │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ cmp r3, #5 │ │ │ │ beq 3728f4 │ │ │ │ @@ -411543,36 +411543,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #984] @ 372410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371618 │ │ │ │ ldr r3, [r9, #492] @ 0x1ec │ │ │ │ ldrb r5, [r4, #49] @ 0x31 │ │ │ │ cmp r3, #5 │ │ │ │ ldrb fp, [r4, #55] @ 0x37 │ │ │ │ bne 371550 │ │ │ │ cmp r5, #0 │ │ │ │ bne 372e28 │ │ │ │ cmp fp, #255 @ 0xff │ │ │ │ beq 372588 │ │ │ │ ldrb r3, [r4, #54] @ 0x36 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ str r3, [sp, #20] │ │ │ │ - bl 6ddab4 │ │ │ │ + bl 6ddaa4 │ │ │ │ ldr r3, [pc, #828] @ 3723b8 │ │ │ │ cmp r0, #0 │ │ │ │ beq 372820 │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [r9, #492] @ 0x1ec │ │ │ │ cmp r2, #5 │ │ │ │ beq 3727e8 │ │ │ │ @@ -411598,15 +411598,15 @@ │ │ │ │ ldr r5, [sp, #20] │ │ │ │ strd r6, [sp, #48] @ 0x30 │ │ │ │ cmp r5, #0 │ │ │ │ bne 371550 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sl, #4] │ │ │ │ strb r2, [sl, #6] │ │ │ │ mov r2, #15 │ │ │ │ strb r5, [sl, #7] │ │ │ │ strb r2, [sl, #5] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ @@ -411677,15 +411677,15 @@ │ │ │ │ bne 372bc4 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sl │ │ │ │ bl 1e2e54 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ add r1, sp, #24 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldrd r0, [sp, #24] │ │ │ │ orrs r3, r0, r1 │ │ │ │ beq 3726e4 │ │ │ │ ldrb r3, [r4, #62] @ 0x3e │ │ │ │ tst r3, #1 │ │ │ │ bne 372260 │ │ │ │ ldr r3, [r4, #72] @ 0x48 │ │ │ │ @@ -411693,15 +411693,15 @@ │ │ │ │ orrs r3, r3, r2 │ │ │ │ bne 371550 │ │ │ │ ldr r2, [r9, #488] @ 0x1e8 │ │ │ │ asr r3, r2, #31 │ │ │ │ lsr r2, r2, #9 │ │ │ │ orr r2, r2, r3, lsl #23 │ │ │ │ lsr r3, r3, #9 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r2, #0 │ │ │ │ subs r0, r0, #1 │ │ │ │ sbc r3, r1, #0 │ │ │ │ str r3, [sp, #28] │ │ │ │ str r3, [r9, #500] @ 0x1f4 │ │ │ │ lsr r3, r3, #24 │ │ │ │ str r0, [r9, #496] @ 0x1f0 │ │ │ │ @@ -411772,99 +411772,99 @@ │ │ │ │ bl 36b590 │ │ │ │ ldr r1, [r4, #392] @ 0x188 │ │ │ │ b 371640 │ │ │ │ rsbeq r9, r9, r4, asr #31 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00699f98 │ │ │ │ stclmi 0, cr0, [r4], {8} │ │ │ │ - subseq fp, sp, r0, ror r2 │ │ │ │ + subseq fp, sp, r0, ror #4 │ │ │ │ andseq r0, r3, r1, lsl r0 │ │ │ │ andeq r2, r0, ip, lsr r2 │ │ │ │ @ instruction: 0x00699e94 │ │ │ │ andeq r3, r0, ip, lsr r1 │ │ │ │ - subseq fp, sp, r8, asr r2 │ │ │ │ - subeq r3, ip, r0, ror #16 │ │ │ │ - strdeq r4, [ip], #-180 @ 0xffffff4c │ │ │ │ + subseq fp, sp, r8, asr #4 │ │ │ │ + subeq r3, ip, r0, asr r8 │ │ │ │ + subeq r4, ip, r4, ror #23 │ │ │ │ strdeq r0, [r0], -r9 │ │ │ │ andeq r1, r0, r4, lsr r1 │ │ │ │ @ instruction: 0x00003ab0 │ │ │ │ - strheq r4, [ip], #-112 @ 0xffffff90 │ │ │ │ - subseq sl, sp, r4, lsr #31 │ │ │ │ - subeq r3, ip, ip, lsr #11 │ │ │ │ - subeq r3, ip, r0, lsr #29 │ │ │ │ + subeq r4, ip, r0, lsr #15 │ │ │ │ + @ instruction: 0x005daf94 │ │ │ │ + @ instruction: 0x004c359c │ │ │ │ + @ instruction: 0x004c3e90 │ │ │ │ andeq r0, r0, r7, lsr #16 │ │ │ │ andeq r1, r0, r0, lsl r4 │ │ │ │ - subeq r4, ip, r4, asr r7 │ │ │ │ + subeq r4, ip, r4, asr #14 │ │ │ │ andeq r2, r0, r8, ror #21 │ │ │ │ - strheq r4, [ip], #-36 @ 0xffffffdc │ │ │ │ + subeq r4, ip, r4, lsr #5 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ andeq r2, r0, r8, lsr #29 │ │ │ │ - subeq r4, ip, r4, lsr r2 │ │ │ │ + subeq r4, ip, r4, lsr #4 │ │ │ │ andeq r3, r0, r8, asr #25 │ │ │ │ - subeq r3, ip, ip, ror #29 │ │ │ │ - subseq sl, sp, r4, lsr #16 │ │ │ │ + ldrdeq r3, [ip], #-236 @ 0xffffff14 │ │ │ │ + subseq sl, sp, r4, lsl r8 │ │ │ │ andeq r3, r0, r8, asr #3 │ │ │ │ andeq r2, r0, ip, lsl #31 │ │ │ │ - subeq r3, ip, ip, ror #15 │ │ │ │ - subseq sl, sp, r4, lsr r3 │ │ │ │ + ldrdeq r3, [ip], #-124 @ 0xffffff84 │ │ │ │ + subseq sl, sp, r4, lsr #6 │ │ │ │ andeq r3, r0, ip, asr #18 │ │ │ │ andseq pc, r5, r0, lsl #18 │ │ │ │ andeq r1, r0, r0, asr #25 │ │ │ │ @ instruction: 0x000031bc │ │ │ │ - subeq r3, ip, ip, ror #6 │ │ │ │ + subeq r3, ip, ip, asr r3 │ │ │ │ andseq pc, r5, r1, lsl #18 │ │ │ │ andeq r4, r0, r0, ror fp │ │ │ │ - ldrdeq r3, [ip], #-24 @ 0xffffffe8 │ │ │ │ + subeq r3, ip, r8, asr #3 │ │ │ │ strdeq r3, [r0], -r4 │ │ │ │ - subeq r3, ip, r8, ror r7 │ │ │ │ + subeq r3, ip, r8, ror #14 │ │ │ │ andeq r1, r0, r0, asr sl │ │ │ │ - subeq r3, ip, r0, ror #10 │ │ │ │ + subeq r3, ip, r0, asr r5 │ │ │ │ @ instruction: 0x00001fb8 │ │ │ │ - subeq r3, ip, r0, asr #5 │ │ │ │ + strheq r3, [ip], #-32 @ 0xffffffe0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - strheq r3, [ip], #-8 │ │ │ │ - subseq r9, sp, r4, ror #21 │ │ │ │ - strdeq r2, [ip], #-0 │ │ │ │ - subeq r2, ip, r0, lsr #27 │ │ │ │ + subeq r3, ip, r8, lsr #1 │ │ │ │ + ldrsbeq r9, [sp], #-164 @ 0xffffff5c │ │ │ │ + subeq r2, ip, r0, ror #1 │ │ │ │ + @ instruction: 0x004c2d90 │ │ │ │ andeq r1, r0, r8, lsl #6 │ │ │ │ - subeq r3, ip, r8, lsr r1 │ │ │ │ - subeq r2, ip, r4, asr lr │ │ │ │ - subeq r3, ip, ip, lsl #3 │ │ │ │ - subeq r2, ip, r0, lsl #27 │ │ │ │ - strheq r2, [ip], #-240 @ 0xffffff10 │ │ │ │ - subeq r3, ip, r0, asr #5 │ │ │ │ - subeq r3, ip, r0, lsr #4 │ │ │ │ - strdeq r2, [ip], #-244 @ 0xffffff0c │ │ │ │ - subeq r3, ip, r4, lsl r3 │ │ │ │ - subeq r3, ip, r8, asr r1 │ │ │ │ + subeq r3, ip, r8, lsr #2 │ │ │ │ + subeq r2, ip, r4, asr #28 │ │ │ │ + subeq r3, ip, ip, ror r1 │ │ │ │ + subeq r2, ip, r0, ror sp │ │ │ │ + subeq r2, ip, r0, lsr #31 │ │ │ │ + strheq r3, [ip], #-32 @ 0xffffffe0 │ │ │ │ + subeq r3, ip, r0, lsl r2 │ │ │ │ + subeq r2, ip, r4, ror #31 │ │ │ │ + subeq r3, ip, r4, lsl #6 │ │ │ │ + subeq r3, ip, r8, asr #2 │ │ │ │ andeq r2, r0, r4, asr #30 │ │ │ │ - subeq r2, ip, r8, asr #17 │ │ │ │ - subeq r2, ip, r8, ror #23 │ │ │ │ - subeq r2, ip, r8, ror #24 │ │ │ │ + strheq r2, [ip], #-136 @ 0xffffff78 │ │ │ │ + ldrdeq r2, [ip], #-184 @ 0xffffff48 │ │ │ │ + subeq r2, ip, r8, asr ip │ │ │ │ ldrdeq r1, [r0], -r8 │ │ │ │ - subeq r2, ip, r8, lsl r6 │ │ │ │ + subeq r2, ip, r8, lsl #12 │ │ │ │ andeq r4, r0, r8, lsl r3 │ │ │ │ - subeq r2, ip, r4, lsl #14 │ │ │ │ + strdeq r2, [ip], #-100 @ 0xffffff9c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r2, [r0], -r8 │ │ │ │ - ldrdeq r2, [ip], #-112 @ 0xffffff90 │ │ │ │ - strheq r2, [ip], #-108 @ 0xffffff94 │ │ │ │ - subeq r2, ip, r8, lsl r8 │ │ │ │ - subeq r2, ip, r0, asr #14 │ │ │ │ + subeq r2, ip, r0, asr #15 │ │ │ │ + subeq r2, ip, ip, lsr #13 │ │ │ │ + subeq r2, ip, r8, lsl #16 │ │ │ │ + subeq r2, ip, r0, lsr r7 │ │ │ │ andeq r4, r0, r4, ror #3 │ │ │ │ andeq r3, r0, ip, asr #21 │ │ │ │ andeq r3, r0, r4, lsr #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r2, [ip], #-76 @ 0xffffffb4 │ │ │ │ - subeq r2, ip, r8, asr r4 │ │ │ │ - subeq r2, ip, r0, lsl #10 │ │ │ │ - subseq r9, sp, r8, lsr #9 │ │ │ │ - strheq r1, [ip], #-160 @ 0xffffff60 │ │ │ │ - subeq r2, ip, r4, lsr lr │ │ │ │ + subeq r2, ip, ip, lsr #9 │ │ │ │ + subeq r2, ip, r8, asr #8 │ │ │ │ + strdeq r2, [ip], #-64 @ 0xffffffc0 │ │ │ │ + @ instruction: 0x005d9498 │ │ │ │ + subeq r1, ip, r0, lsr #21 │ │ │ │ + subeq r2, ip, r4, lsr #28 │ │ │ │ strdeq r0, [r0], -r3 │ │ │ │ cmp r2, #0 │ │ │ │ beq 371550 │ │ │ │ ldr r3, [pc, #-252] @ 37241c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -411882,21 +411882,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-352] @ 372420 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371550 │ │ │ │ ldr r7, [pc, #-364] @ 372424 │ │ │ │ mov r3, #4 │ │ │ │ add r7, pc, r7 │ │ │ │ add r7, r7, #724 @ 0x2d4 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ mov r6, #64 @ 0x40 │ │ │ │ @@ -411928,15 +411928,15 @@ │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ bl 36ecc0 │ │ │ │ cmn r0, #1 │ │ │ │ bne 371824 │ │ │ │ b 371550 │ │ │ │ mov r1, fp │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #-516] @ 37242c │ │ │ │ mov r2, #0 │ │ │ │ cmp r1, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sbcs r3, r2, r3 │ │ │ │ movcc r7, r2 │ │ │ │ @@ -411959,15 +411959,15 @@ │ │ │ │ strb fp, [sl, #2] │ │ │ │ strb r3, [sl, #1] │ │ │ │ add fp, sl, #4 │ │ │ │ strb r3, [sl, #3] │ │ │ │ b 371740 │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ ldr fp, [r7, #536] @ 0x218 │ │ │ │ - bl 6465d8 │ │ │ │ + bl 6465c8 │ │ │ │ lsl fp, fp, #3 │ │ │ │ and fp, fp, #16 │ │ │ │ cmp r0, #0 │ │ │ │ orreq fp, fp, #128 @ 0x80 │ │ │ │ b 37171c │ │ │ │ mov r3, #4 │ │ │ │ strb r3, [sl, #2] │ │ │ │ @@ -412043,20 +412043,20 @@ │ │ │ │ mvn r1, #77 @ 0x4d │ │ │ │ strb r1, [r2, #3] │ │ │ │ strb r3, [sl, #3] │ │ │ │ b 371618 │ │ │ │ add fp, sp, #48 @ 0x30 │ │ │ │ b 372168 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6ddab4 │ │ │ │ + bl 6ddaa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 372090 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r1, [pc, #-996] @ 37242c │ │ │ │ cmp r1, r2 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ sbcs r2, r5, r2 │ │ │ │ bcc 372090 │ │ │ │ ldr r3, [pc, #-1012] @ 372430 │ │ │ │ @@ -412066,15 +412066,15 @@ │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, r0, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ mov r0, r4 │ │ │ │ bl 36d9b4 │ │ │ │ b 371550 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6dd8a8 │ │ │ │ + bl 6dd898 │ │ │ │ ldrb r1, [r9, #541] @ 0x21d │ │ │ │ cmp r1, #0 │ │ │ │ lsl r3, r0, #1 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ beq 372bac │ │ │ │ mov r5, r3 │ │ │ │ mov r2, #2 │ │ │ │ @@ -412099,31 +412099,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stmib sp, {r5, fp} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1204] @ 372438 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371dcc │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ - bl 6ddab4 │ │ │ │ + bl 6ddaa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 371e50 │ │ │ │ ldr r0, [r9, #104] @ 0x68 │ │ │ │ mov r1, fp │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r3, [pc, #-1244] @ 37243c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r8, #0 │ │ │ │ cmp r2, r3 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ sbcs r3, r3, #0 │ │ │ │ movcc r7, #1 │ │ │ │ @@ -412151,27 +412151,27 @@ │ │ │ │ str r2, [sp, #20] │ │ │ │ str r3, [sp, #16] │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #12] │ │ │ │ str r9, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1416] @ 372444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b 3716d8 │ │ │ │ ldr r3, [pc, #-1432] @ 372448 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3715f0 │ │ │ │ @@ -412188,22 +412188,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ stm sp, {r5, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1536] @ 37244c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3715f0 │ │ │ │ ldr r3, [pc, #-1548] @ 372450 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371610 │ │ │ │ ldr r3, [pc, #-1420] @ 3724e4 │ │ │ │ @@ -412221,22 +412221,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1660] @ 372454 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ b 371610 │ │ │ │ ldr r3, [pc, #-1676] @ 372458 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 372374 │ │ │ │ @@ -412253,22 +412253,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1780] @ 37245c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #72] @ 0x48 │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ b 372374 │ │ │ │ cmp r3, #0 │ │ │ │ beq 371618 │ │ │ │ mov r5, #0 │ │ │ │ b 371b40 │ │ │ │ @@ -412311,21 +412311,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2000] @ 372464 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37221c │ │ │ │ ldr r3, [pc, #-1924] @ 3724c0 │ │ │ │ ldr r0, [r5, #588] @ 0x24c │ │ │ │ ldr r3, [r8, r3] │ │ │ │ cmp r0, #0 │ │ │ │ ldr r6, [r3] │ │ │ │ beq 3730b4 │ │ │ │ @@ -412388,35 +412388,35 @@ │ │ │ │ cmp r7, #5 │ │ │ │ beq 373268 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #48] @ 0x30 │ │ │ │ ldr r6, [r5, #488] @ 0x1e8 │ │ │ │ ldr r0, [r5, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ mov r1, r6 │ │ │ │ add r9, r5, #560 @ 0x230 │ │ │ │ str r0, [sp, #64] @ 0x40 │ │ │ │ ldr r0, [r5, #120] @ 0x78 │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ mov r1, r6 │ │ │ │ strh r0, [sp, #50] @ 0x32 │ │ │ │ ldr r0, [r5, #124] @ 0x7c │ │ │ │ - bl 8060e8 │ │ │ │ + bl 8060d8 │ │ │ │ asr r3, r6, #31 │ │ │ │ mov r2, r6 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldrd r0, [r9, #-8] │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r2, r6 │ │ │ │ str r0, [sp, #60] @ 0x3c │ │ │ │ ldrd r0, [r9] │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r3, #255 @ 0xff │ │ │ │ cmp r7, #0 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r0, [sp, #68] @ 0x44 │ │ │ │ beq 372f28 │ │ │ │ mov r1, fp │ │ │ │ add r0, sl, #4 │ │ │ │ @@ -412448,76 +412448,76 @@ │ │ │ │ b 371618 │ │ │ │ ldr r3, [pc, #-2492] @ 372474 │ │ │ │ b 372820 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #-2500] @ 372478 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371618 │ │ │ │ ldr r0, [pc, #-2516] @ 37247c │ │ │ │ mov r3, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371dcc │ │ │ │ ldr r0, [pc, #-2540] @ 372480 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371618 │ │ │ │ ldr r0, [pc, #-2556] @ 372484 │ │ │ │ mov r1, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #68] @ 0x44 │ │ │ │ b 3716d8 │ │ │ │ ldr r0, [pc, #-2584] @ 372488 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #72] @ 0x48 │ │ │ │ ldr r6, [r4, #76] @ 0x4c │ │ │ │ b 372374 │ │ │ │ ldr r0, [pc, #-2612] @ 37248c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371618 │ │ │ │ ldr r0, [pc, #-2628] @ 372490 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371618 │ │ │ │ ldr r0, [pc, #-2648] @ 372494 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371618 │ │ │ │ ldr r0, [pc, #-2664] @ 372498 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3715f0 │ │ │ │ ldr r0, [pc, #-2684] @ 37249c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ b 371610 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 647bdc │ │ │ │ + bl 647bcc │ │ │ │ ldr r1, [r5, #488] @ 0x1e8 │ │ │ │ - bl 8062f4 │ │ │ │ + bl 8062e4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ subs r3, r0, #0 │ │ │ │ beq 372f50 │ │ │ │ sub r1, r2, #1 │ │ │ │ cmp r3, r1 │ │ │ │ movls r2, r3 │ │ │ │ str r2, [sp, #68] @ 0x44 │ │ │ │ @@ -412632,30 +412632,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3224] @ 3724a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 372c70 │ │ │ │ ldr r0, [pc, #-3236] @ 3724a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37221c │ │ │ │ ldr r0, [pc, #-3248] @ 3724ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371550 │ │ │ │ ldr r3, [pc, #-3260] @ 3724b0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37277c │ │ │ │ ldr r3, [pc, #-3228] @ 3724e4 │ │ │ │ @@ -412672,22 +412672,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3368] @ 3724b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37277c │ │ │ │ ldr r3, [pc, #-3380] @ 3724b8 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 372cfc │ │ │ │ ldr r3, [pc, #-3356] @ 3724e4 │ │ │ │ @@ -412704,22 +412704,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ str r1, [sp, #56] @ 0x38 │ │ │ │ str r1, [sp, #60] @ 0x3c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3488] @ 3724bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r5, #576] @ 0x240 │ │ │ │ b 372cfc │ │ │ │ ldr r3, [pc, #-3504] @ 3724c0 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 371550 │ │ │ │ @@ -412740,39 +412740,39 @@ │ │ │ │ beq 373308 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3616] @ 3724c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371550 │ │ │ │ ldr r0, [pc, #-3628] @ 3724cc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r5, #576] @ 0x240 │ │ │ │ b 372cfc │ │ │ │ ldr r0, [pc, #-3648] @ 3724d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371550 │ │ │ │ ldr r0, [pc, #-3660] @ 3724d4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 372c70 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 6dd8a8 │ │ │ │ + bl 6dd898 │ │ │ │ ldr r3, [pc, #-3684] @ 3724d8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 373344 │ │ │ │ ldr r3, [pc, #-3692] @ 3724dc │ │ │ │ ldr r3, [r8, r3] │ │ │ │ mov r2, #3 │ │ │ │ mov r1, r3 │ │ │ │ @@ -412803,30 +412803,30 @@ │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3832] @ 3724ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371550 │ │ │ │ ldr r0, [pc, #-3844] @ 3724f0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37277c │ │ │ │ ldr r0, [pc, #-3860] @ 3724f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 371550 │ │ │ │ ldr r3, [pc, #-3872] @ 3724f8 │ │ │ │ ldr r1, [pc, #-3872] @ 3724fc │ │ │ │ ldr r0, [pc, #-3872] @ 372500 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-3876] @ 372504 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -412847,17 +412847,17 @@ │ │ │ │ cmp r2, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r4, #352] @ 0x160 │ │ │ │ bne 373494 │ │ │ │ cmp r1, #0 │ │ │ │ bne 3734b0 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 36fd0c │ │ │ │ mov r0, r4 │ │ │ │ bl 36c094 │ │ │ │ mov r0, r4 │ │ │ │ bl 36a6e4 │ │ │ │ @@ -412875,17 +412875,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3734f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 3734f8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #744 @ 0x2e8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq r9, [sp], #-48 @ 0xffffffd0 │ │ │ │ - strdeq r1, [ip], #-152 @ 0xffffff68 │ │ │ │ - subeq r1, ip, r0, lsl ip │ │ │ │ + subseq r9, sp, r0, ror #7 │ │ │ │ + subeq r1, ip, r8, ror #19 │ │ │ │ + subeq r1, ip, r0, lsl #24 │ │ │ │ andeq r0, r0, r7, lsl r7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -412933,17 +412933,17 @@ │ │ │ │ ldr r0, [pc, #28] @ 3735dc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #764 @ 0x2fc │ │ │ │ mov r2, #412 @ 0x19c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r9, sp, r8, lsl #6 │ │ │ │ - subeq r1, ip, r4, lsl r9 │ │ │ │ - subeq r1, ip, r4, lsl fp │ │ │ │ + ldrsheq r9, [sp], #-40 @ 0xffffffd8 │ │ │ │ + subeq r1, ip, r4, lsl #18 │ │ │ │ + subeq r1, ip, r4, lsl #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -412956,67 +412956,67 @@ │ │ │ │ blt 37364c │ │ │ │ beq 37362c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3734fc │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3734fc │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 3734fc │ │ │ │ ldr r3, [pc, #28] @ 373690 │ │ │ │ ldr r1, [pc, #28] @ 373694 │ │ │ │ ldr r0, [pc, #28] @ 373698 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 37369c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #788 @ 0x314 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r9, sp, ip, asr #4 │ │ │ │ - subeq r1, ip, r4, asr r8 │ │ │ │ - subeq r1, ip, ip, ror #20 │ │ │ │ + subseq r9, sp, ip, lsr r2 │ │ │ │ + subeq r1, ip, r4, asr #16 │ │ │ │ + subeq r1, ip, ip, asr sl │ │ │ │ @ instruction: 0x000001b3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r7, [r0, #12] │ │ │ │ ldr r6, [r0, #4] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7dfef0 │ │ │ │ + bl 7dfee0 │ │ │ │ cmp r7, r0 │ │ │ │ bne 373754 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ beq 373778 │ │ │ │ ldrb r2, [r4, #349] @ 0x15d │ │ │ │ mov r3, #0 │ │ │ │ cmp r2, r3 │ │ │ │ str r3, [r4, #352] @ 0x160 │ │ │ │ bne 37371c │ │ │ │ cmp r5, #0 │ │ │ │ bne 373730 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ mov r0, r4 │ │ │ │ mov r1, #0 │ │ │ │ bl 36b590 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 36a6e4 │ │ │ │ mov r0, r4 │ │ │ │ @@ -413047,29 +413047,29 @@ │ │ │ │ ldr r0, [pc, #44] @ 3737b4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #808 @ 0x328 │ │ │ │ mov r2, #352 @ 0x160 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r9, sp, r4, ror #2 │ │ │ │ - subeq r1, ip, ip, ror #14 │ │ │ │ - subeq r2, ip, r0, lsr #22 │ │ │ │ + subseq r9, sp, r4, asr r1 │ │ │ │ + subeq r1, ip, ip, asr r7 │ │ │ │ + subeq r2, ip, r0, lsl fp │ │ │ │ andeq r0, r0, lr, asr r1 │ │ │ │ - subseq r9, sp, r0, asr #2 │ │ │ │ - subeq r1, ip, ip, asr #14 │ │ │ │ - subeq r1, ip, r4, ror #18 │ │ │ │ + subseq r9, sp, r0, lsr r1 │ │ │ │ + subeq r1, ip, ip, lsr r7 │ │ │ │ + subeq r1, ip, r4, asr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7dfef0 │ │ │ │ + bl 7dfee0 │ │ │ │ cmp r6, r0 │ │ │ │ bne 37387c │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3738a0 │ │ │ │ ldrb r3, [r4, #349] @ 0x15d │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413121,20 +413121,20 @@ │ │ │ │ ldr r0, [pc, #40] @ 3738d8 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #36] @ 3738dc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #828 @ 0x33c │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r9, sp, ip, lsr r0 │ │ │ │ - subeq r1, ip, r8, asr #12 │ │ │ │ - strdeq r2, [ip], #-156 @ 0xffffff64 │ │ │ │ - subseq r9, sp, r8, lsl r0 │ │ │ │ - subeq r1, ip, r0, lsr #12 │ │ │ │ - subeq r1, ip, r0, lsr #16 │ │ │ │ + subseq r9, sp, ip, lsr #32 │ │ │ │ + subeq r1, ip, r8, lsr r6 │ │ │ │ + subeq r2, ip, ip, ror #19 │ │ │ │ + subseq r9, sp, r8 │ │ │ │ + subeq r1, ip, r0, lsl r6 │ │ │ │ + subeq r1, ip, r0, lsl r8 │ │ │ │ andeq r0, r0, r6, asr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #828] @ 373c34 │ │ │ │ ldr r2, [pc, #828] @ 373c38 │ │ │ │ @@ -413162,15 +413162,15 @@ │ │ │ │ mov r0, r4 │ │ │ │ bl 36a6ac │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373a04 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6ddab4 │ │ │ │ + bl 6ddaa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 373a48 │ │ │ │ ldrb r2, [r4, #384] @ 0x180 │ │ │ │ mov r3, #1 │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [r4, #384] @ 0x180 │ │ │ │ bne 373994 │ │ │ │ @@ -413230,26 +413230,26 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ mvneq r1, #122 @ 0x7a │ │ │ │ beq 373a38 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, #3 │ │ │ │ mov r3, #0 │ │ │ │ mov r2, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [pc, #440] @ 373c54 │ │ │ │ mov r2, r4 │ │ │ │ ldr r0, [r8, #104] @ 0x68 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 645a80 │ │ │ │ + bl 645a70 │ │ │ │ ldr r2, [pc, #424] @ 373c58 │ │ │ │ ldr r3, [pc, #388] @ 373c38 │ │ │ │ add r2, pc, r2 │ │ │ │ str r0, [r4, #352] @ 0x160 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -413282,22 +413282,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 373c68 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #376] @ 0x178 │ │ │ │ b 373938 │ │ │ │ ldr r3, [pc, #244] @ 373c6c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373a10 │ │ │ │ @@ -413314,31 +413314,31 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r5, [sp, #8] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 373c70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 373a10 │ │ │ │ ldr r0, [pc, #132] @ 373c74 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #376] @ 0x178 │ │ │ │ b 373938 │ │ │ │ ldr r0, [pc, #112] @ 373c78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 373a10 │ │ │ │ ldr r3, [pc, #100] @ 373c7c │ │ │ │ ldr r1, [pc, #100] @ 373c80 │ │ │ │ ldr r0, [pc, #100] @ 373c84 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 373c88 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -413354,22 +413354,22 @@ │ │ │ │ rsbeq r7, r9, r4, ror #19 │ │ │ │ rsbeq r7, r9, ip, lsr #19 │ │ │ │ @ instruction: 0xffffa554 │ │ │ │ rsbeq r7, r9, ip, asr #18 │ │ │ │ andeq r1, r0, ip, ror #17 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, ip, ip, asr r7 │ │ │ │ + subeq r2, ip, ip, asr #14 │ │ │ │ andeq r2, r0, r8, asr r7 │ │ │ │ - subeq r2, ip, r0, asr r7 │ │ │ │ - subeq r2, ip, ip, lsl #14 │ │ │ │ - subeq r2, ip, r4, ror r7 │ │ │ │ - subseq r8, sp, r8, lsr #25 │ │ │ │ - strheq r1, [ip], #-32 @ 0xffffffe0 │ │ │ │ - strheq r1, [ip], #-64 @ 0xffffffc0 │ │ │ │ + subeq r2, ip, r0, asr #14 │ │ │ │ + strdeq r2, [ip], #-108 @ 0xffffff94 │ │ │ │ + subeq r2, ip, r4, ror #14 │ │ │ │ + @ instruction: 0x005d8c98 │ │ │ │ + subeq r1, ip, r0, lsr #5 │ │ │ │ + subeq r1, ip, r0, lsr #9 │ │ │ │ andeq r0, r0, r6, lsr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ mov r5, r1 │ │ │ │ @@ -413403,17 +413403,17 @@ │ │ │ │ bne 373dfc │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 3737b8 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ ldr r3, [pc, #244] @ 373e34 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 373cf0 │ │ │ │ ldr r3, [pc, #228] @ 373e38 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -413435,33 +413435,33 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 373e44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 373cf0 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ b 373cf0 │ │ │ │ ldr r0, [pc, #92] @ 373e48 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 373cf0 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #68] @ 373e4c │ │ │ │ ldr r1, [pc, #68] @ 373e50 │ │ │ │ ldr r0, [pc, #68] @ 373e54 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #64] @ 373e58 │ │ │ │ @@ -413473,34 +413473,34 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r7, r9, ip, lsr r7 │ │ │ │ rsbeq r7, r9, r4, lsl #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, lsr #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r2, [ip], #-84 @ 0xffffffac │ │ │ │ - subeq r2, ip, r0, lsl r6 │ │ │ │ - ldrheq r8, [sp], #-168 @ 0xffffff58 │ │ │ │ - subeq r1, ip, r0, asr #1 │ │ │ │ - ldrdeq r1, [ip], #-40 @ 0xffffffd8 │ │ │ │ + subeq r2, ip, r4, ror #11 │ │ │ │ + subeq r2, ip, r0, lsl #12 │ │ │ │ + subseq r8, sp, r8, lsr #21 │ │ │ │ + strheq r1, [ip], #-0 │ │ │ │ + subeq r1, ip, r8, asr #5 │ │ │ │ ldrdeq r0, [r0], -r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d58c0 │ │ │ │ + bl 5d58b0 │ │ │ │ add r3, r4, #368 @ 0x170 │ │ │ │ strd r0, [r3] │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5864 │ │ │ │ + bl 5d5854 │ │ │ │ str r0, [r4, #376] @ 0x178 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5864 │ │ │ │ + bl 5d5854 │ │ │ │ cmp r0, #0 │ │ │ │ addeq r7, r4, #388 @ 0x184 │ │ │ │ addeq r6, r4, #396 @ 0x18c │ │ │ │ str r0, [r4, #380] @ 0x17c │ │ │ │ beq 373f08 │ │ │ │ ldr r3, [r4, #388] @ 0x184 │ │ │ │ mov r1, r0 │ │ │ │ @@ -413515,60 +413515,60 @@ │ │ │ │ movcc r2, r1 │ │ │ │ add r7, r4, #388 @ 0x184 │ │ │ │ add r6, r4, #396 @ 0x18c │ │ │ │ str r2, [r4, #392] @ 0x188 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7eebfc │ │ │ │ + bl 7eebec │ │ │ │ ldr r3, [r4, #80] @ 0x50 │ │ │ │ cmp r3, #2 │ │ │ │ beq 373f48 │ │ │ │ ldrb r3, [r4, #350] @ 0x15e │ │ │ │ cmp r3, #0 │ │ │ │ beq 373f1c │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r6 │ │ │ │ mov r2, #1 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ - b 7eebfc │ │ │ │ + b 7eebec │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d5864 │ │ │ │ + bl 5d5854 │ │ │ │ ldr r3, [r4, #380] @ 0x17c │ │ │ │ cmp r3, r0 │ │ │ │ mov r2, r0 │ │ │ │ str r0, [r4, #392] @ 0x188 │ │ │ │ bcc 373f74 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4e78 │ │ │ │ + bl 5d4e68 │ │ │ │ b 373f08 │ │ │ │ ldr r2, [r4, #392] @ 0x188 │ │ │ │ ldr r1, [r4, #388] @ 0x184 │ │ │ │ mov r0, r5 │ │ │ │ - bl 5d4e78 │ │ │ │ + bl 5d4e68 │ │ │ │ b 373f08 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 647ca4 │ │ │ │ + bl 647c94 │ │ │ │ ldr r1, [r4, #380] @ 0x17c │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 373eb8 │ │ │ │ ldr r3, [pc, #28] @ 373f98 │ │ │ │ ldr r1, [pc, #28] @ 373f9c │ │ │ │ ldr r0, [pc, #28] @ 373fa0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #888 @ 0x378 │ │ │ │ mov r2, #197 @ 0xc5 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r8, sp, r4, asr #18 │ │ │ │ - subeq r0, ip, r0, asr pc │ │ │ │ - subeq r2, ip, ip, lsr #9 │ │ │ │ + subseq r8, sp, r4, lsr r9 │ │ │ │ + subeq r0, ip, r0, asr #30 │ │ │ │ + @ instruction: 0x004c249c │ │ │ │ ldr r3, [r1, #4] │ │ │ │ ldrb r3, [r3, #600] @ 0x258 │ │ │ │ cmp r3, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ bxeq lr │ │ │ │ b 373e5c │ │ │ │ @@ -413588,17 +413588,17 @@ │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r5, #352] @ 0x160 │ │ │ │ bne 37409c │ │ │ │ cmp r1, #0 │ │ │ │ bne 374134 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r7, r5, #416 @ 0x1a0 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r1, r7 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ ldr r3, [r4, #8] │ │ │ │ ldr r1, [r4, #16] │ │ │ │ ldr ip, [r4, #12] │ │ │ │ lsr lr, r2, #9 │ │ │ │ adds r3, r3, lr │ │ │ │ sub r1, r1, r2, lsr #9 │ │ │ │ @@ -413618,48 +413618,48 @@ │ │ │ │ str r1, [r4, #44] @ 0x2c │ │ │ │ bne 3740a8 │ │ │ │ mov r0, r5 │ │ │ │ bl 36b590 │ │ │ │ mov r0, r5 │ │ │ │ bl 36a6e4 │ │ │ │ ldr r0, [r4, #40] @ 0x28 │ │ │ │ - bl 7db658 │ │ │ │ + bl 7db648 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #16 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 1e136c │ │ │ │ mov r0, r5 │ │ │ │ bl 36c094 │ │ │ │ b 37407c │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r8, #0 │ │ │ │ mov r3, #2 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r7 │ │ │ │ mov r3, r8 │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ add r7, r4, #20 │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ add r1, r4, #40 @ 0x28 │ │ │ │ mov r0, r7 │ │ │ │ mov r2, #1 │ │ │ │ - bl 7eebfc │ │ │ │ + bl 7eebec │ │ │ │ ldr r2, [pc, #136] @ 374170 │ │ │ │ ldr r0, [r6, #104] @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #8] │ │ │ │ str r4, [sp, #12] │ │ │ │ stm sp, {r7, r8} │ │ │ │ ldr r3, [r4, #12] │ │ │ │ ldr r1, [r4, #8] │ │ │ │ lsl r3, r3, #9 │ │ │ │ lsl r2, r1, #9 │ │ │ │ orr r3, r3, r1, lsr #23 │ │ │ │ - bl 6458dc │ │ │ │ + bl 6458cc │ │ │ │ str r0, [r5, #352] @ 0x160 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -413677,17 +413677,17 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #28] @ 374180 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #912 @ 0x390 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ @ instruction: 0xfffffed0 │ │ │ │ - subseq r8, sp, ip, ror #14 │ │ │ │ - subeq r0, ip, r4, ror sp │ │ │ │ - subeq r0, ip, ip, lsl #31 │ │ │ │ + subseq r8, sp, ip, asr r7 │ │ │ │ + subeq r0, ip, r4, ror #26 │ │ │ │ + subeq r0, ip, ip, ror pc │ │ │ │ andeq r0, r0, r4, ror #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r2, [pc, #656] @ 37442c │ │ │ │ ldr r3, [pc, #656] @ 374430 │ │ │ │ @@ -413696,15 +413696,15 @@ │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ ldr r6, [r0, #12] │ │ │ │ mov r4, r0 │ │ │ │ mov r7, r1 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7dfef0 │ │ │ │ + bl 7dfee0 │ │ │ │ ldr r5, [pc, #616] @ 374434 │ │ │ │ add r5, pc, r5 │ │ │ │ cmp r6, r0 │ │ │ │ bne 374408 │ │ │ │ ldr r3, [r4, #352] @ 0x160 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3743e4 │ │ │ │ @@ -413736,15 +413736,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ sbcs r2, r2, r0 │ │ │ │ movcc r3, r1 │ │ │ │ str r3, [r4, #392] @ 0x188 │ │ │ │ mov r2, #1 │ │ │ │ add r1, r4, #388 @ 0x184 │ │ │ │ add r0, r4, #396 @ 0x18c │ │ │ │ - bl 7eebfc │ │ │ │ + bl 7eebec │ │ │ │ ldr r3, [pc, #460] @ 374438 │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37433c │ │ │ │ mov r1, r6 │ │ │ │ @@ -413787,15 +413787,15 @@ │ │ │ │ cmp r0, #0 │ │ │ │ bne 374288 │ │ │ │ b 3741f4 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ mov r1, #131072 @ 0x20000 │ │ │ │ str r1, [r4, #380] @ 0x17c │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 647ca4 │ │ │ │ + bl 647c94 │ │ │ │ ldr r3, [r4, #376] @ 0x178 │ │ │ │ str r0, [r4, #388] @ 0x184 │ │ │ │ b 374234 │ │ │ │ ldr r3, [pc, #256] @ 374444 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -413814,30 +413814,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 374450 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ b 37427c │ │ │ │ ldr r0, [pc, #136] @ 374454 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #412] @ 0x19c │ │ │ │ b 37427c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #108] @ 374458 │ │ │ │ ldr r1, [pc, #108] @ 37445c │ │ │ │ ldr r0, [pc, #108] @ 374460 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -413860,23 +413860,23 @@ │ │ │ │ rsbeq r7, r9, r4, lsr r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r7, r9, ip, ror #2 │ │ │ │ rsbeq r7, r9, r8, lsr r1 │ │ │ │ andeq r2, r0, r0, asr #7 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004c209c │ │ │ │ - ldrdeq r2, [ip], #-4 │ │ │ │ - ldrsbeq r8, [sp], #-68 @ 0xffffffbc │ │ │ │ - ldrdeq r0, [ip], #-172 @ 0xffffff54 │ │ │ │ - ldrdeq r0, [ip], #-204 @ 0xffffff34 │ │ │ │ + subeq r2, ip, ip, lsl #1 │ │ │ │ + subeq r2, ip, r4, asr #1 │ │ │ │ + subseq r8, sp, r4, asr #9 │ │ │ │ + subeq r0, ip, ip, asr #21 │ │ │ │ + subeq r0, ip, ip, asr #25 │ │ │ │ andeq r0, r0, r7, asr #4 │ │ │ │ - ldrheq r8, [sp], #-64 @ 0xffffffc0 │ │ │ │ - strheq r0, [ip], #-168 @ 0xffffff58 │ │ │ │ - subeq r1, ip, ip, ror #28 │ │ │ │ + subseq r8, sp, r0, lsr #9 │ │ │ │ + subeq r0, ip, r8, lsr #21 │ │ │ │ + subeq r1, ip, ip, asr lr │ │ │ │ andeq r0, r0, r5, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #904] @ 374818 │ │ │ │ ldr r3, [pc, #904] @ 37481c │ │ │ │ @@ -413885,15 +413885,15 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ sub sp, sp, #48 @ 0x30 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r6, [r4, #352] @ 0x160 │ │ │ │ ldr r5, [pc, #860] @ 374820 │ │ │ │ cmp r6, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ bne 3747f4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ @@ -413902,15 +413902,15 @@ │ │ │ │ cmp r3, #2 │ │ │ │ bne 3745a0 │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ beq 374564 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ ldr r0, [r3, #104] @ 0x68 │ │ │ │ - bl 6ddab4 │ │ │ │ + bl 6ddaa4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 3746b4 │ │ │ │ ldrb r0, [r4, #48] @ 0x30 │ │ │ │ ldr r6, [r4, #356] @ 0x164 │ │ │ │ and ip, r0, #127 @ 0x7f │ │ │ │ cmp r0, #143 @ 0x8f │ │ │ │ cmpne ip, #47 @ 0x2f │ │ │ │ @@ -414027,21 +414027,21 @@ │ │ │ │ mov r3, #0 │ │ │ │ mvneq r1, #122 @ 0x7a │ │ │ │ bne 37459c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #48 @ 0x30 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 374184 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ mov r2, #2 │ │ │ │ mov r3, r6 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [r4, #412] @ 0x19c │ │ │ │ - bl 63c8e4 │ │ │ │ + bl 63c8d4 │ │ │ │ ldr r1, [r4, #372] @ 0x174 │ │ │ │ ldr r0, [r4, #368] @ 0x170 │ │ │ │ ldr r3, [pc, #296] @ 374840 │ │ │ │ lsl r1, r1, #9 │ │ │ │ orr r1, r1, r0, lsr #23 │ │ │ │ str r4, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ @@ -414081,25 +414081,25 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ mov r1, r6 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [r0, #4] │ │ │ │ str r6, [r0, #8] │ │ │ │ str r6, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #120] @ 374854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3745b4 │ │ │ │ ldr r0, [pc, #108] @ 374858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3745b4 │ │ │ │ ldr r3, [pc, #96] @ 37485c │ │ │ │ ldr r1, [pc, #96] @ 374860 │ │ │ │ ldr r0, [pc, #96] @ 374864 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ @@ -414117,19 +414117,19 @@ │ │ │ │ rsbeq r6, r9, r4, lsl #27 │ │ │ │ rsbeq r6, r9, r0, asr #26 │ │ │ │ andeq r0, r0, ip, lsr r1 │ │ │ │ strheq r6, [r9], #-196 @ 0xffffff3c @ │ │ │ │ andeq r1, r0, r4, ror #13 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, ip, r8, lsl #26 │ │ │ │ - subeq r1, ip, r4, asr #26 │ │ │ │ - subseq r8, sp, r4, asr #1 │ │ │ │ - ldrdeq r0, [ip], #-96 @ 0xffffffa0 │ │ │ │ - ldrdeq r0, [ip], #-128 @ 0xffffff80 │ │ │ │ + strdeq r1, [ip], #-200 @ 0xffffff38 │ │ │ │ + subeq r1, ip, r4, lsr sp │ │ │ │ + ldrheq r8, [sp], #-4 │ │ │ │ + subeq r0, ip, r0, asr #13 │ │ │ │ + subeq r0, ip, r0, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #352] @ 0x160 │ │ │ │ ldr r2, [r0, #4] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -414142,41 +414142,41 @@ │ │ │ │ blt 3748d4 │ │ │ │ beq 3748b4 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 374184 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63cb00 │ │ │ │ + bl 63caf0 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 374184 │ │ │ │ ldr r0, [r2, #104] @ 0x68 │ │ │ │ - bl 648014 │ │ │ │ + bl 648004 │ │ │ │ add r1, r4, #416 @ 0x1a0 │ │ │ │ - bl 63cb08 │ │ │ │ + bl 63caf8 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 374184 │ │ │ │ ldr r3, [pc, #28] @ 374918 │ │ │ │ ldr r1, [pc, #28] @ 37491c │ │ │ │ ldr r0, [pc, #28] @ 374920 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #24] @ 374924 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #984 @ 0x3d8 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r7, sp, r4, asr #31 │ │ │ │ - subeq r0, ip, ip, asr #11 │ │ │ │ - subeq r0, ip, r4, ror #15 │ │ │ │ + ldrheq r7, [sp], #-244 @ 0xffffff0c │ │ │ │ + strheq r0, [ip], #-92 @ 0xffffffa4 │ │ │ │ + ldrdeq r0, [ip], #-116 @ 0xffffff8c │ │ │ │ andeq r0, r0, r1, ror #4 │ │ │ │ ldr r0, [r0, #368] @ 0x170 │ │ │ │ bx lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ @@ -414328,15 +414328,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 374bf8 │ │ │ │ mov r3, r7 │ │ │ │ add r2, r4, #380 @ 0x17c │ │ │ │ ldr r1, [pc, #284] @ 374cb8 │ │ │ │ mov r0, r6 │ │ │ │ str r4, [sp] │ │ │ │ - bl 6459b0 │ │ │ │ + bl 6459a0 │ │ │ │ ldr r2, [pc, #272] @ 374cbc │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, r0 │ │ │ │ str r3, [r4, #352] @ 0x160 │ │ │ │ ldr r3, [pc, #240] @ 374cac │ │ │ │ cmp r0, #0 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -414375,44 +414375,44 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r8, r9} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 374ccc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 374b8c │ │ │ │ ldr r0, [pc, #64] @ 374cd0 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r8 │ │ │ │ mov r2, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 374b8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r6, r9, r0, ror #17 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x00696894 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ rsbeq r6, r9, r4, asr r8 │ │ │ │ andeq r2, r0, r4, ror #24 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, ip, r8, lsr #20 │ │ │ │ - subeq r1, ip, r8, ror #20 │ │ │ │ + subeq r1, ip, r8, lsl sl │ │ │ │ + subeq r1, ip, r8, asr sl │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #496] @ 374edc │ │ │ │ mov r3, r1 │ │ │ │ ldr r1, [pc, #492] @ 374ee0 │ │ │ │ @@ -414474,15 +414474,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ mov r1, ip │ │ │ │ rsb r0, r3, #0 │ │ │ │ - bl 63ace0 │ │ │ │ + bl 63acd0 │ │ │ │ cmp r0, #2 │ │ │ │ mov r6, r0 │ │ │ │ bne 374d74 │ │ │ │ ldr r1, [sp, #20] │ │ │ │ mov r0, r4 │ │ │ │ bl 36951c │ │ │ │ b 374d74 │ │ │ │ @@ -414509,30 +414509,30 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r6, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 374efc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 374d88 │ │ │ │ ldr r0, [pc, #92] @ 374f00 │ │ │ │ mov r3, r6 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 374d88 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #64] @ 374f04 │ │ │ │ ldr r1, [pc, #64] @ 374f08 │ │ │ │ ldr r0, [pc, #64] @ 374f0c │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -414543,19 +414543,19 @@ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r6, [r9], #-104 @ 0xffffff98 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r6, r9, r8, asr r6 │ │ │ │ andeq r4, r0, r4, lsl r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq r1, [ip], #-136 @ 0xffffff78 │ │ │ │ - subeq r1, ip, r4, lsl r9 │ │ │ │ - subseq r7, sp, r8, ror #27 │ │ │ │ - subeq r1, ip, r4, lsl #17 │ │ │ │ - subeq r0, ip, r8, lsl #4 │ │ │ │ + subeq r1, ip, r8, asr #17 │ │ │ │ + subeq r1, ip, r4, lsl #18 │ │ │ │ + ldrsbeq r7, [sp], #-216 @ 0xffffff28 │ │ │ │ + subeq r1, ip, r4, ror r8 │ │ │ │ + strdeq r0, [ip], #-24 @ 0xffffffe8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #604] @ 375184 │ │ │ │ ldr r2, [pc, #604] @ 375188 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -414647,22 +414647,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #240] @ 3751a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 374f9c │ │ │ │ ldr r3, [pc, #228] @ 3751ac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 374f68 │ │ │ │ ldr r3, [pc, #196] @ 3751a0 │ │ │ │ @@ -414678,31 +414678,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 3751b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 374f68 │ │ │ │ ldr r0, [pc, #112] @ 3751b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 374f68 │ │ │ │ ldr r0, [pc, #100] @ 3751b8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 374f9c │ │ │ │ ldr r3, [pc, #84] @ 3751bc │ │ │ │ ldr r1, [pc, #84] @ 3751c0 │ │ │ │ ldr r0, [pc, #84] @ 3751c4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #80] @ 3751c8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -414714,22 +414714,22 @@ │ │ │ │ rsbeq r6, r9, r0, asr #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r6, r9, r8, asr r4 │ │ │ │ rsbeq r6, r9, r0, lsr #8 │ │ │ │ andeq r2, r0, r0, lsr #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, ip, r0, ror #15 │ │ │ │ + ldrdeq r1, [ip], #-112 @ 0xffffff90 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - ldrdeq r1, [ip], #-108 @ 0xffffff94 │ │ │ │ - subeq r1, ip, r8, lsl r7 │ │ │ │ - subeq r1, ip, r4, lsl #15 │ │ │ │ - subseq r7, sp, r4, asr #22 │ │ │ │ - ldrdeq r1, [ip], #-92 @ 0xffffffa4 │ │ │ │ - subeq pc, fp, r8, ror pc @ │ │ │ │ + subeq r1, ip, ip, asr #13 │ │ │ │ + subeq r1, ip, r8, lsl #14 │ │ │ │ + subeq r1, ip, r4, ror r7 │ │ │ │ + subseq r7, sp, r4, lsr fp │ │ │ │ + subeq r1, ip, ip, asr #11 │ │ │ │ + subeq pc, fp, r8, ror #30 │ │ │ │ andeq r0, r0, r1, lsl #3 │ │ │ │ ldr r0, [r0, #368] @ 0x170 │ │ │ │ b 1e136c │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4008] @ 0xfa8 │ │ │ │ @@ -414861,45 +414861,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 37545c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 375394 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #56] @ 375460 │ │ │ │ ldr r1, [sp, #16] │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 375394 │ │ │ │ rsbeq r6, r9, r0, lsl r2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r6, [r9], #-16 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r6, r9, ip, lsl #3 │ │ │ │ ldrdeq r0, [r0], -ip │ │ │ │ andeq r1, r0, r8, rrx │ │ │ │ - subeq pc, fp, r0, asr #15 │ │ │ │ + strheq pc, [fp], #-112 @ 0xffffff90 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, ip, r0, lsl #10 │ │ │ │ - subeq r1, ip, r4, lsr #10 │ │ │ │ + strdeq r1, [ip], #-64 @ 0xffffffc0 │ │ │ │ + subeq r1, ip, r4, lsl r5 │ │ │ │ ldr r0, [pc, #4] @ 375470 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq r4, r6, r0, ror #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 3754e8 │ │ │ │ ldr r2, [pc, #92] @ 3754ec │ │ │ │ @@ -414907,32 +414907,32 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #48 @ 0x30 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r4, [pc, #60] @ 3754f4 │ │ │ │ ldr r2, [pc, #60] @ 3754f8 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r1, [r0, #524] @ 0x20c │ │ │ │ str r1, [r0, #520] @ 0x208 │ │ │ │ ldr r2, [r4, r2] │ │ │ │ ldrb r3, [r2] │ │ │ │ ldrb ip, [r2, #1] │ │ │ │ ldrb r1, [r2, #2] │ │ │ │ orr r3, r3, ip, lsl #8 │ │ │ │ orr r1, r3, r1, lsl #16 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36cc14 │ │ │ │ - subseq r7, sp, r0, lsr #16 │ │ │ │ - subeq lr, fp, ip, asr #27 │ │ │ │ - subeq lr, fp, r4, ror #27 │ │ │ │ + subseq r7, sp, r0, lsl r8 │ │ │ │ + strheq lr, [fp], #-220 @ 0xffffff24 │ │ │ │ + ldrdeq lr, [fp], #-212 @ 0xffffff2c │ │ │ │ rsbeq r5, r9, r4, asr #30 │ │ │ │ andeq r3, r0, r8, asr #22 │ │ │ │ b 369b88 │ │ │ │ ldr ip, [pc, #20] @ 37551c │ │ │ │ mov r3, r2 │ │ │ │ add ip, pc, ip │ │ │ │ mov r2, r1 │ │ │ │ @@ -414951,27 +414951,27 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #212] @ 375620 │ │ │ │ ldr r1, [pc, #212] @ 375624 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #192] @ 375628 │ │ │ │ ldr r1, [pc, #192] @ 37562c │ │ │ │ add r5, r5, #76 @ 0x4c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ str r5, [sp] │ │ │ │ ldr r6, [pc, #172] @ 375630 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #156] @ 375634 │ │ │ │ ldr r2, [pc, #156] @ 375638 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r1, [pc, #148] @ 37563c │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #104] @ 0x68 │ │ │ │ @@ -414982,52 +414982,52 @@ │ │ │ │ ldr r2, [pc, #128] @ 375644 │ │ │ │ ldr r3, [pc, #128] @ 375648 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #52] @ 0x34 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r1, [pc, #104] @ 37564c │ │ │ │ mov r2, #3 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r3, [pc, #88] @ 375650 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq r7, sp, r8, ror r7 │ │ │ │ - subeq r3, r9, ip, asr #13 │ │ │ │ - subseq pc, r0, ip, ror #2 │ │ │ │ - subeq lr, fp, r0, lsl #26 │ │ │ │ - subeq lr, fp, r4, lsl sp │ │ │ │ + subseq r7, sp, r8, ror #14 │ │ │ │ + strheq r3, [r9], #-108 @ 0xffffff94 │ │ │ │ + subseq pc, r0, ip, asr r1 @ │ │ │ │ + strdeq lr, [fp], #-192 @ 0xffffff40 │ │ │ │ + subeq lr, fp, r4, lsl #26 │ │ │ │ rsbeq r5, r9, ip, ror lr │ │ │ │ @ instruction: 0xffffff60 │ │ │ │ andeq r1, r0, r8, asr #9 │ │ │ │ @ instruction: 0xfffffec8 │ │ │ │ @ instruction: 0xffffff40 │ │ │ │ - subeq fp, sl, ip, ror #29 │ │ │ │ - strheq r1, [ip], #-48 @ 0xffffffd0 │ │ │ │ + ldrdeq fp, [sl], #-236 @ 0xffffff14 │ │ │ │ + subeq r1, ip, r0, lsr #7 │ │ │ │ strheq r6, [r8], #-116 @ 0xffffff8c @ │ │ │ │ andeq r2, r0, r8, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d5864 │ │ │ │ + bl 5d5854 │ │ │ │ cmp r0, #0 │ │ │ │ str r0, [r4, #372] @ 0x174 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -415045,35 +415045,35 @@ │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ bne 3756d8 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d4e78 │ │ │ │ + b 5d4e68 │ │ │ │ ldr r3, [pc, #28] @ 3756fc │ │ │ │ ldr r1, [pc, #28] @ 375700 │ │ │ │ ldr r0, [pc, #28] @ 375704 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #96 @ 0x60 │ │ │ │ mov r2, #61 @ 0x3d │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r7, sp, ip, asr #11 │ │ │ │ - subeq r1, ip, r8, rrx │ │ │ │ - strheq r1, [ip], #-40 @ 0xffffffd8 │ │ │ │ + ldrheq r7, [sp], #-92 @ 0xffffffa4 │ │ │ │ + subeq r1, ip, r8, asr r0 │ │ │ │ + subeq r1, ip, r8, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [r1, #372] @ 0x174 │ │ │ │ mov r5, r0 │ │ │ │ - bl 5d56c4 │ │ │ │ + bl 5d56b4 │ │ │ │ ldr r3, [r4, #372] @ 0x174 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ @@ -415091,27 +415091,27 @@ │ │ │ │ ldr r3, [r4, #356] @ 0x164 │ │ │ │ cmp r3, #0 │ │ │ │ bne 375790 │ │ │ │ ldr r2, [r4, #68] @ 0x44 │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ mov r0, r5 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ - b 5d45d0 │ │ │ │ + b 5d45c0 │ │ │ │ ldr r3, [pc, #28] @ 3757b4 │ │ │ │ ldr r1, [pc, #28] @ 3757b8 │ │ │ │ ldr r0, [pc, #28] @ 3757bc │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #124 @ 0x7c │ │ │ │ mov r2, #50 @ 0x32 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r7, sp, r4, lsl r5 │ │ │ │ - strheq r0, [ip], #-240 @ 0xffffff10 │ │ │ │ - subeq r1, ip, r0, lsl #4 │ │ │ │ + subseq r7, sp, r4, lsl #10 │ │ │ │ + subeq r0, ip, r0, lsr #31 │ │ │ │ + strdeq r1, [ip], #-16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #448] @ 375998 │ │ │ │ ldr r1, [pc, #448] @ 37599c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415207,42 +415207,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 3759c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 375814 │ │ │ │ ldr r0, [pc, #64] @ 3759c8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 375814 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, r9, r4, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, r9, r4, lsl #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0xfffff6d8 │ │ │ │ rsbeq r5, r9, ip, lsr #23 │ │ │ │ rsbeq r5, r9, r8, ror #22 │ │ │ │ rsbeq r5, r9, r0, lsr fp │ │ │ │ strdeq r3, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, ip, ip, lsr r0 │ │ │ │ - subeq r1, ip, r8, rrx │ │ │ │ + subeq r1, ip, ip, lsr #32 │ │ │ │ + subeq r1, ip, r8, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #428] @ 375b90 │ │ │ │ ldr r1, [pc, #428] @ 375b94 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -415334,41 +415334,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 375bbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 375a20 │ │ │ │ ldr r0, [pc, #60] @ 375bc0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 375a20 │ │ │ │ rsbeq r5, r9, r8, lsl sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq r5, [r9], #-152 @ 0xffffff68 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r0, r4, lsl #5 │ │ │ │ rsbeq r5, r9, r0, lsr #19 │ │ │ │ rsbeq r5, r9, ip, asr r9 │ │ │ │ rsbeq r5, r9, r4, lsr #18 │ │ │ │ andeq r3, r0, r0, asr #16 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r0, [ip], #-228 @ 0xffffff1c │ │ │ │ - subeq r0, ip, r0, ror #29 │ │ │ │ + subeq r0, ip, r4, lsr #29 │ │ │ │ + ldrdeq r0, [ip], #-224 @ 0xffffff20 │ │ │ │ ldr r2, [r0, #352] @ 0x160 │ │ │ │ cmp r2, #0 │ │ │ │ beq 375bdc │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r0, #352] @ 0x160 │ │ │ │ b 374cd4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -415380,60 +415380,60 @@ │ │ │ │ ldr r0, [pc, #28] @ 375c18 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #152 @ 0x98 │ │ │ │ mov r2, #113 @ 0x71 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrheq r7, [sp], #-8 │ │ │ │ - subeq r0, ip, r4, asr fp │ │ │ │ - strdeq pc, [fp], #-64 @ 0xffffffc0 │ │ │ │ + subseq r7, sp, r8, lsr #1 │ │ │ │ + subeq r0, ip, r4, asr #22 │ │ │ │ + subeq pc, fp, r0, ror #9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 647b3c │ │ │ │ + bl 647b2c │ │ │ │ mov r6, r0 │ │ │ │ mov r5, r1 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ - bl 647c30 │ │ │ │ + bl 647c20 │ │ │ │ orrs r3, r6, r5 │ │ │ │ beq 375c98 │ │ │ │ mov r7, r0 │ │ │ │ bl 1e1b28 │ │ │ │ mov r1, #0 │ │ │ │ mul r0, r7, r0 │ │ │ │ subs r2, r0, #1 │ │ │ │ sbc r3, r3, r3 │ │ │ │ cmp r2, r6 │ │ │ │ ldr r2, [r4, #488] @ 0x1e8 │ │ │ │ sbcs r3, r3, r5 │ │ │ │ movcs r0, r6 │ │ │ │ movcs r1, r5 │ │ │ │ asr r3, r2, #31 │ │ │ │ - bl 8077c4 │ │ │ │ + bl 8077b4 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ ldr r3, [pc, #28] @ 375cbc │ │ │ │ ldr r1, [pc, #28] @ 375cc0 │ │ │ │ ldr r0, [pc, #28] @ 375cc4 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #176 @ 0xb0 │ │ │ │ mov r2, #152 @ 0x98 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r7, sp, ip │ │ │ │ - subeq r0, ip, r8, lsr #21 │ │ │ │ - ldrheq r8, [r3], #-220 @ 0xffffff24 │ │ │ │ + ldrsheq r6, [sp], #-252 @ 0xffffff04 │ │ │ │ + @ instruction: 0x004c0a98 │ │ │ │ + subseq r8, r3, ip, lsr #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3952] @ 0xf70 │ │ │ │ ldr ip, [pc, #1916] @ 37645c │ │ │ │ mov r4, r0 │ │ │ │ ldr r5, [r0, #4] │ │ │ │ @@ -415621,15 +415621,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ moveq r1, #0 │ │ │ │ beq 375d5c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrb r1, [r4, #427] @ 0x1ab │ │ │ │ add r0, r4, #92 @ 0x5c │ │ │ │ - bl 63a530 │ │ │ │ + bl 63a520 │ │ │ │ and r3, r0, #255 @ 0xff │ │ │ │ lsr r2, r0, #8 │ │ │ │ strb r0, [sp, #12] │ │ │ │ cmp r3, #5 │ │ │ │ lsr r0, r0, #16 │ │ │ │ strb r2, [sp, #13] │ │ │ │ strb r0, [sp, #14] │ │ │ │ @@ -415642,15 +415642,15 @@ │ │ │ │ cmp r3, #16 │ │ │ │ beq 3762b8 │ │ │ │ ldr r3, [r5, #492] @ 0x1ec │ │ │ │ cmp r3, #20 │ │ │ │ cmpne r3, #1 │ │ │ │ bhi 375f60 │ │ │ │ ldr r0, [r5, #104] @ 0x68 │ │ │ │ - bl 6465d8 │ │ │ │ + bl 6465c8 │ │ │ │ ldrb r3, [r4, #48] @ 0x30 │ │ │ │ cmp r0, #0 │ │ │ │ bne 375e00 │ │ │ │ and r2, r3, #191 @ 0xbf │ │ │ │ cmp r2, #26 │ │ │ │ bne 375e00 │ │ │ │ ldrb r2, [r4, #49] @ 0x31 │ │ │ │ @@ -415740,23 +415740,23 @@ │ │ │ │ beq 3762a0 │ │ │ │ str r0, [sp, #16] │ │ │ │ str r0, [sp, #20] │ │ │ │ str r0, [sp, #24] │ │ │ │ str r0, [sp, #28] │ │ │ │ add r0, sp, #16 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #692] @ 376484 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 375d8c │ │ │ │ ldr r8, [r4, #368] @ 0x170 │ │ │ │ add r3, sp, #16 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r3 │ │ │ │ mov r1, r8 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -415804,15 +415804,15 @@ │ │ │ │ ldrbhi r2, [r2, #2] │ │ │ │ strhi r2, [r5, #520] @ 0x208 │ │ │ │ b 375e28 │ │ │ │ ldr r0, [pc, #480] @ 376488 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 375d8c │ │ │ │ ldr r1, [r4, #368] @ 0x170 │ │ │ │ add r3, sp, #16 │ │ │ │ add r1, r1, #8 │ │ │ │ mov r2, #4 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e1e40 │ │ │ │ @@ -415921,23 +415921,23 @@ │ │ │ │ rsbeq r5, r9, r0, asr #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, r9, r8, lsl #9 │ │ │ │ rsbeq r5, r9, r4, asr r4 │ │ │ │ andeq r1, r0, r0, asr #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r0, ip, r8, asr #17 │ │ │ │ - subeq r0, ip, ip, lsr #16 │ │ │ │ - @ instruction: 0x005d6890 │ │ │ │ - subeq r0, ip, r8, lsr #6 │ │ │ │ - subeq lr, fp, r4, asr #25 │ │ │ │ + strheq r0, [ip], #-136 @ 0xffffff78 │ │ │ │ + subeq r0, ip, ip, lsl r8 │ │ │ │ + subseq r6, sp, r0, lsl #17 │ │ │ │ + subeq r0, ip, r8, lsl r3 │ │ │ │ + strheq lr, [fp], #-196 @ 0xffffff3c │ │ │ │ andeq r0, r0, r1, lsl r1 │ │ │ │ - subseq r6, sp, ip, ror #16 │ │ │ │ - subeq r0, ip, r8, lsl #6 │ │ │ │ - subeq r0, ip, r4, asr #13 │ │ │ │ + subseq r6, sp, ip, asr r8 │ │ │ │ + strdeq r0, [ip], #-40 @ 0xffffffd8 │ │ │ │ + strheq r0, [ip], #-100 @ 0xffffff9c │ │ │ │ │ │ │ │ 003764a8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ mov r9, r2 │ │ │ │ @@ -415982,15 +415982,15 @@ │ │ │ │ ldr r9, [r8, r1] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, r5 │ │ │ │ bne 3765d4 │ │ │ │ ldr r1, [pc, #476] @ 376748 │ │ │ │ add r2, sp, #32 │ │ │ │ mov r0, r7 │ │ │ │ - bl 6dffc4 │ │ │ │ + bl 6dffb4 │ │ │ │ ldrb r5, [sp, #76] @ 0x4c │ │ │ │ subs r4, r0, #0 │ │ │ │ blt 376658 │ │ │ │ cmp r5, #0 │ │ │ │ bne 376658 │ │ │ │ ldr r0, [sp, #80] @ 0x50 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -416030,34 +416030,34 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #268] @ 37675c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 376564 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 376684 │ │ │ │ mvn r0, #0 │ │ │ │ b 376594 │ │ │ │ ldr r0, [pc, #236] @ 376760 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 376564 │ │ │ │ ldr r3, [pc, #216] @ 376764 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 376664 │ │ │ │ ldr r3, [pc, #180] @ 376754 │ │ │ │ @@ -416075,49 +416075,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp, #12] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 376768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 376664 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #76] @ 37676c │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 376664 │ │ │ │ rsbeq r4, r9, r4, lsr pc │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r4, [r9], #-228 @ 0xffffff1c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r5, lsl #5 │ │ │ │ rsbeq r4, r9, r0, ror #28 │ │ │ │ andeq r1, r0, ip, lsr r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq r0, [ip], #-76 @ 0xffffffb4 │ │ │ │ - subeq r0, ip, r8, lsl #10 │ │ │ │ + subeq r0, ip, ip, asr #9 │ │ │ │ + strdeq r0, [ip], #-72 @ 0xffffffb8 │ │ │ │ @ instruction: 0x00002fbc │ │ │ │ - subeq r0, ip, r4, asr #9 │ │ │ │ - subeq r0, ip, r8, lsl r5 │ │ │ │ + strheq r0, [ip], #-68 @ 0xffffffbc │ │ │ │ + subeq r0, ip, r8, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3784] @ 0xec8 │ │ │ │ ldr r2, [pc, #372] @ 3768fc │ │ │ │ ldr r3, [pc, #372] @ 376900 │ │ │ │ sub sp, sp, #280 @ 0x118 │ │ │ │ @@ -416330,46 +416330,46 @@ │ │ │ │ bl 1e2e54 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ ldr r8, [pc, #1060] @ 376ef0 │ │ │ │ cmp r0, r5 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 376ca0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6463b8 │ │ │ │ + bl 6463a8 │ │ │ │ cmp r0, #2 │ │ │ │ beq 376af8 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, r5 │ │ │ │ - bl 6463b8 │ │ │ │ + bl 6463a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 376c40 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r1, #1 │ │ │ │ - bl 6463b8 │ │ │ │ + bl 6463a8 │ │ │ │ cmp r0, #0 │ │ │ │ bne 376bd0 │ │ │ │ ldr r1, [pc, #992] @ 376ef4 │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ add r2, sp, #12 │ │ │ │ - bl 6dffc4 │ │ │ │ + bl 6dffb4 │ │ │ │ subs r5, r0, #0 │ │ │ │ blt 376d00 │ │ │ │ ldr r3, [pc, #972] @ 376ef8 │ │ │ │ ldr r2, [sp, #12] │ │ │ │ cmp r2, r3 │ │ │ │ ble 376cd0 │ │ │ │ ldr r1, [pc, #960] @ 376efc │ │ │ │ ldr r0, [r4, #104] @ 0x68 │ │ │ │ mov r2, r7 │ │ │ │ - bl 6dffc4 │ │ │ │ + bl 6dffb4 │ │ │ │ subs r5, r0, #0 │ │ │ │ bne 376c70 │ │ │ │ mov r7, r4 │ │ │ │ ldr r0, [r7, #104]! @ 0x68 │ │ │ │ - bl 646514 │ │ │ │ + bl 646504 │ │ │ │ mov r2, #1 │ │ │ │ mov r3, r6 │ │ │ │ eor r1, r0, #1 │ │ │ │ and r1, r1, #255 @ 0xff │ │ │ │ mov r0, r7 │ │ │ │ bl 28bab8 │ │ │ │ cmp r0, #0 │ │ │ │ @@ -416402,15 +416402,15 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add ip, pc, ip │ │ │ │ ldr r2, [pc, #804] @ 376f10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ ldr r2, [pc, #784] @ 376f14 │ │ │ │ ldr r3, [pc, #740] @ 376eec │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -416430,70 +416430,70 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #712] @ 376f24 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 376bfc │ │ │ │ ldr r3, [pc, #688] @ 376f28 │ │ │ │ ldr ip, [pc, #688] @ 376f2c │ │ │ │ ldr r1, [pc, #688] @ 376f30 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #680] @ 376f34 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 376bfc │ │ │ │ ldr r3, [pc, #656] @ 376f38 │ │ │ │ ldr ip, [pc, #656] @ 376f3c │ │ │ │ ldr r1, [pc, #656] @ 376f40 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #648] @ 376f44 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 376bfc │ │ │ │ ldr r3, [pc, #624] @ 376f48 │ │ │ │ ldr ip, [pc, #624] @ 376f4c │ │ │ │ ldr r1, [pc, #624] @ 376f50 │ │ │ │ add ip, pc, ip │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #616] @ 376f54 │ │ │ │ add r1, pc, r1 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 7cb420 │ │ │ │ + bl 7cb410 │ │ │ │ b 376bfc │ │ │ │ ldr r2, [pc, #592] @ 376f58 │ │ │ │ rsb r1, r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #584] @ 376f5c │ │ │ │ stm sp, {r1, r2} │ │ │ │ ldr r1, [pc, #580] @ 376f60 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #256 @ 0x100 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #704 @ 0x2c0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cb4c4 │ │ │ │ + bl 7cb4b4 │ │ │ │ cmn r5, #1 │ │ │ │ beq 376bfc │ │ │ │ ldr r1, [pc, #548] @ 376f64 │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ b 376bfc │ │ │ │ mov r3, #12 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ mov r2, #6 │ │ │ │ add r3, sp, #72 @ 0x48 │ │ │ │ @@ -416537,22 +416537,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #324] @ 376f74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 376bbc │ │ │ │ ldr r3, [pc, #312] @ 376f78 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 376b94 │ │ │ │ ldr r3, [pc, #280] @ 376f6c │ │ │ │ @@ -416568,76 +416568,76 @@ │ │ │ │ mov r1, r5 │ │ │ │ add r0, sp, #16 │ │ │ │ str r5, [sp, #16] │ │ │ │ str r5, [sp, #20] │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 376f7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #492] @ 0x1ec │ │ │ │ b 376b94 │ │ │ │ ldr r0, [pc, #192] @ 376f80 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 376bbc │ │ │ │ ldr r0, [pc, #176] @ 376f84 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #492] @ 0x1ec │ │ │ │ b 376b94 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r9, r0, ror r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, r9, r0, lsr r9 │ │ │ │ andeq r2, r0, r2, lsl #5 │ │ │ │ andeq r7, r0, pc, lsr #10 │ │ │ │ andeq r2, r0, r6, ror r2 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - ldrsbeq r6, [sp], #-4 │ │ │ │ - subeq r0, ip, r4, ror #1 │ │ │ │ - subeq pc, fp, r8, ror #22 │ │ │ │ + subseq r6, sp, r4, asr #1 │ │ │ │ + ldrdeq r0, [ip], #-4 │ │ │ │ + subeq pc, fp, r8, asr fp @ │ │ │ │ @ instruction: 0x000002b9 │ │ │ │ strdeq r4, [r9], #-120 @ 0xffffff88 @ │ │ │ │ - subseq r6, sp, r0, rrx │ │ │ │ - subeq r0, ip, ip, asr #32 │ │ │ │ - strdeq pc, [fp], #-168 @ 0xffffff58 │ │ │ │ + subseq r6, sp, r0, asr r0 │ │ │ │ + subeq r0, ip, ip, lsr r0 │ │ │ │ + subeq pc, fp, r8, ror #21 │ │ │ │ @ instruction: 0x000002b5 │ │ │ │ - subseq r6, sp, r0, lsr r0 │ │ │ │ - subeq r0, ip, r4, ror r0 │ │ │ │ - subeq pc, fp, r8, asr #21 │ │ │ │ + subseq r6, sp, r0, lsr #32 │ │ │ │ + subeq r0, ip, r4, rrx │ │ │ │ + strheq pc, [fp], #-168 @ 0xffffff58 @ │ │ │ │ andeq r0, r0, sp, asr #5 │ │ │ │ - subseq r6, sp, r0 │ │ │ │ - subeq lr, fp, r0, lsr #11 │ │ │ │ - @ instruction: 0x004bfa98 │ │ │ │ + ldrsheq r5, [sp], #-240 @ 0xffffff10 │ │ │ │ + @ instruction: 0x004be590 │ │ │ │ + subeq pc, fp, r8, lsl #21 │ │ │ │ andeq r0, r0, pc, lsr #5 │ │ │ │ - ldrsbeq r5, [sp], #-240 @ 0xffffff10 │ │ │ │ - strdeq lr, [fp], #-124 @ 0xffffff84 │ │ │ │ - subeq pc, fp, r8, ror #20 │ │ │ │ + subseq r5, sp, r0, asr #31 │ │ │ │ + subeq lr, fp, ip, ror #15 │ │ │ │ + subeq pc, fp, r8, asr sl @ │ │ │ │ andeq r0, r0, r7, asr #5 │ │ │ │ - @ instruction: 0x004be798 │ │ │ │ - @ instruction: 0x005d5f98 │ │ │ │ - subeq pc, fp, r0, lsr sl @ │ │ │ │ - subeq lr, fp, r0, lsl #15 │ │ │ │ + subeq lr, fp, r8, lsl #15 │ │ │ │ + subseq r5, sp, r8, lsl #31 │ │ │ │ + subeq pc, fp, r0, lsr #20 │ │ │ │ + subeq lr, fp, r0, ror r7 │ │ │ │ @ instruction: 0x000037b8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, fp, r4, asr #30 │ │ │ │ + subeq pc, fp, r4, lsr pc @ │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ - subeq pc, fp, r4, ror #28 │ │ │ │ - subeq pc, fp, ip, ror #29 │ │ │ │ - subeq pc, fp, r0, ror lr @ │ │ │ │ + subeq pc, fp, r4, asr lr @ │ │ │ │ + ldrdeq pc, [fp], #-236 @ 0xffffff14 │ │ │ │ + subeq pc, fp, r0, ror #28 │ │ │ │ ldr r3, [sp] │ │ │ │ ldrb r0, [sp, #4] │ │ │ │ cmp r3, #1 │ │ │ │ beq 376fac │ │ │ │ cmp r3, #4 │ │ │ │ movne r0, #0 │ │ │ │ andeq r0, r0, #1 │ │ │ │ @@ -416705,15 +416705,15 @@ │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mvn r2, r2, lsl #25 │ │ │ │ mvn r2, r2, lsr #25 │ │ │ │ ldr r0, [r3, #128] @ 0x80 │ │ │ │ strb r2, [r3, #100] @ 0x64 │ │ │ │ mov r1, #1 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldr r3, [pc, #208] @ 377188 │ │ │ │ ldr r3, [r4, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 377058 │ │ │ │ ldr r3, [pc, #192] @ 37718c │ │ │ │ ldr r3, [r4, r3] │ │ │ │ @@ -416733,48 +416733,48 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #100] @ 377198 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 377058 │ │ │ │ ldr r2, [pc, #88] @ 37719c │ │ │ │ ldr r3, [pc, #52] @ 37717c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 377174 │ │ │ │ ldr r0, [pc, #56] @ 3771a0 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r9, ip, asr #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r4, [r9], #-56 @ 0xffffffc8 @ │ │ │ │ @ instruction: 0x0069439c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r0, lsr #22 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, fp, ip, lsr #25 │ │ │ │ + @ instruction: 0x004bfc9c │ │ │ │ strheq r4, [r9], #-40 @ 0xffffffd8 @ │ │ │ │ - subeq pc, fp, r0, lsr #25 │ │ │ │ + @ instruction: 0x004bfc90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r2, [pc, #196] @ 377280 │ │ │ │ ldr r3, [pc, #196] @ 377284 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416782,25 +416782,25 @@ │ │ │ │ add r6, r0, #260 @ 0x104 │ │ │ │ sub sp, sp, #8 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #4] │ │ │ │ mov r3, #0 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ ldrb r3, [r5, #276] @ 0x114 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [sp] │ │ │ │ sub r4, r0, r3 │ │ │ │ cmp r4, r2 │ │ │ │ ble 377218 │ │ │ │ mov r2, sp │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ca978 │ │ │ │ + bl 7ca968 │ │ │ │ ldr r3, [sp] │ │ │ │ cmp r4, r3 │ │ │ │ bls 37725c │ │ │ │ mov r0, #0 │ │ │ │ ldr r2, [pc, #100] @ 377288 │ │ │ │ ldr r3, [pc, #92] @ 377284 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -416815,50 +416815,50 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ ldrb r3, [r5, #276] @ 0x114 │ │ │ │ add r0, r0, r3 │ │ │ │ - bl 63a4f4 │ │ │ │ + bl 63a4e4 │ │ │ │ cmp r0, #0 │ │ │ │ cmpge r4, r0 │ │ │ │ movge r0, #1 │ │ │ │ movlt r0, #0 │ │ │ │ b 37721c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r9, r0, asr #4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ ldrdeq r4, [r9], #-24 @ 0xffffffe8 @ │ │ │ │ ldr r0, [pc, #8] @ 37729c │ │ │ │ mov r1, #2 │ │ │ │ add r0, pc, r0 │ │ │ │ - b 588868 │ │ │ │ + b 588858 │ │ │ │ rsbeq r2, r6, ip, lsl #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #120] @ 377330 │ │ │ │ ldr r2, [pc, #120] @ 377334 │ │ │ │ ldr r1, [pc, #120] @ 377338 │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #92] @ 37733c │ │ │ │ ldr r1, [pc, #92] @ 377340 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [r0, #72] @ 0x48 │ │ │ │ mov r4, r0 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r2, [pc, #72] @ 377344 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -416866,17 +416866,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - ldrheq r5, [sp], #-188 @ 0xffffff44 │ │ │ │ - subeq r1, r9, r4, asr r9 │ │ │ │ - ldrsheq sp, [r0], #-52 @ 0xffffffcc │ │ │ │ + subseq r5, sp, ip, lsr #23 │ │ │ │ + subeq r1, r9, r4, asr #18 │ │ │ │ + subseq sp, r0, r4, ror #7 │ │ │ │ muleq r0, r8, r0 │ │ │ │ muleq r0, ip, r1 │ │ │ │ rsbeq r2, r6, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -416902,48 +416902,48 @@ │ │ │ │ sub sp, sp, #16 │ │ │ │ add r3, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #19 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #468] @ 3775a0 │ │ │ │ ldr r1, [pc, #468] @ 3775a4 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r8, r0 │ │ │ │ add r0, r5, #32 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r7 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #432] @ 3775a8 │ │ │ │ add ip, r5, #44 @ 0x2c │ │ │ │ mov r2, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #396] @ 3775ac │ │ │ │ ldr r1, [pc, #396] @ 3775b0 │ │ │ │ add ip, r5, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 582178 │ │ │ │ + bl 582168 │ │ │ │ cmp r0, #0 │ │ │ │ bne 377470 │ │ │ │ add sp, sp, #16 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -416973,30 +416973,30 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, pc, r3 │ │ │ │ add r2, r9, #156 @ 0x9c │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r8 │ │ │ │ bl 2a7720 │ │ │ │ ldr r3, [pc, #200] @ 3775bc │ │ │ │ add sl, r4, #920 @ 0x398 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp] │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r4 │ │ │ │ mov r4, #4 │ │ │ │ add r2, r9, #204 @ 0xcc │ │ │ │ mov r0, sl │ │ │ │ strd r4, [sp, #8] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r1, sl │ │ │ │ mov r0, r8 │ │ │ │ bl 2a7720 │ │ │ │ ldr r1, [pc, #144] @ 3775c0 │ │ │ │ mov r0, r7 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r2, #2 │ │ │ │ @@ -417019,28 +417019,28 @@ │ │ │ │ ldr r1, [pc, #68] @ 3775c4 │ │ │ │ ldr r0, [pc, #68] @ 3775c8 │ │ │ │ ldr r2, [pc, #68] @ 3775cc │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq r5, sp, r4, ror #21 │ │ │ │ - subeq r0, sl, ip, lsr #4 │ │ │ │ - subeq r0, sl, r0, asr #4 │ │ │ │ + ldrsbeq r5, [sp], #-164 @ 0xffffff5c │ │ │ │ + subeq r0, sl, ip, lsl r2 │ │ │ │ + subeq r0, sl, r0, lsr r2 │ │ │ │ + subeq pc, fp, r4, asr #20 │ │ │ │ subeq pc, fp, r4, asr sl @ │ │ │ │ - subeq pc, fp, r4, ror #20 │ │ │ │ - subseq pc, r5, r0, ror #11 │ │ │ │ - strdeq r1, [r9], #-116 @ 0xffffff8c │ │ │ │ - @ instruction: 0x0050d298 │ │ │ │ + ldrsbeq pc, [r5], #-80 @ 0xffffffb0 @ │ │ │ │ + subeq r1, r9, r4, ror #15 │ │ │ │ + subseq sp, r0, r8, lsl #5 │ │ │ │ rsbeq r2, r6, r0, ror #19 │ │ │ │ - subeq pc, fp, r8, lsr #19 │ │ │ │ - subeq pc, fp, r4, lsl #19 │ │ │ │ + @ instruction: 0x004bf998 │ │ │ │ + subeq pc, fp, r4, ror r9 @ │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - subeq pc, fp, r0, asr #17 │ │ │ │ - subeq pc, fp, ip, asr #17 │ │ │ │ + strheq pc, [fp], #-128 @ 0xffffff80 @ │ │ │ │ + strheq pc, [fp], #-140 @ 0xffffff74 @ │ │ │ │ strdeq r0, [r0], -ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #284] @ 377704 │ │ │ │ ldr r3, [pc, #284] @ 377708 │ │ │ │ @@ -417050,15 +417050,15 @@ │ │ │ │ ldr r5, [pc, #272] @ 37770c │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldr r3, [pc, #244] @ 377710 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 377678 │ │ │ │ mov r3, #1 │ │ │ │ @@ -417098,37 +417098,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 377724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37762c │ │ │ │ ldr r0, [pc, #48] @ 377728 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37762c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, r4, lsl lr │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r9, r4, ror #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r3, r9, r0, asr #27 │ │ │ │ andeq r1, r0, ip, asr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, fp, r0, lsr #15 │ │ │ │ - strheq pc, [fp], #-120 @ 0xffffff88 @ │ │ │ │ + @ instruction: 0x004bf790 │ │ │ │ + subeq pc, fp, r8, lsr #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r2, [pc, #284] @ 377860 │ │ │ │ ldr r3, [pc, #284] @ 377864 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -417137,15 +417137,15 @@ │ │ │ │ ldr r5, [pc, #272] @ 377868 │ │ │ │ mov r4, r0 │ │ │ │ mov r1, #0 │ │ │ │ ldr r0, [r0, #132] @ 0x84 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldr r3, [pc, #244] @ 37786c │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 3777d4 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417185,37 +417185,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 377880 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 377788 │ │ │ │ ldr r0, [pc, #48] @ 377884 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 377788 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strheq r3, [r9], #-200 @ 0xffffff38 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r9, r8, lsl #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r3, r9, r4, ror #24 │ │ │ │ andeq r2, r0, r4, lsl #12 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, fp, r8, lsl #13 │ │ │ │ - subeq pc, fp, r0, lsr #13 │ │ │ │ + subeq pc, fp, r8, ror r6 @ │ │ │ │ + @ instruction: 0x004bf690 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldrb r2, [r0, #100] @ 0x64 │ │ │ │ mov r3, #1 │ │ │ │ and r2, r2, #7 │ │ │ │ @@ -417228,15 +417228,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37791c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ cmp r0, #1 │ │ │ │ bhi 377958 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417256,15 +417256,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ popeq {r4, pc} │ │ │ │ mov r0, r4 │ │ │ │ pop {r4, lr} │ │ │ │ b 37772c │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ ldrb r3, [r4, #136] @ 0x88 │ │ │ │ cmp r0, #1 │ │ │ │ bls 3778e8 │ │ │ │ cmp r3, #0 │ │ │ │ mov r0, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ @@ -417286,23 +417286,23 @@ │ │ │ │ sub sp, sp, #28 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #20] │ │ │ │ mov r3, #0 │ │ │ │ mov r5, r1 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ ldr r3, [r4, #156] @ 0x9c │ │ │ │ ldr r7, [pc, #240] @ 377ac0 │ │ │ │ add r7, pc, r7 │ │ │ │ cmp r0, r3 │ │ │ │ beq 377a18 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ca6fc │ │ │ │ + bl 7ca6ec │ │ │ │ ldr r2, [pc, #216] @ 377ac4 │ │ │ │ ldr r3, [pc, #204] @ 377abc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -417335,37 +417335,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 377ad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3779e4 │ │ │ │ ldr r0, [pc, #48] @ 377adc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3779e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, r4, ror #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r9, r0, lsr sl │ │ │ │ rsbeq r3, r9, r0, lsl sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r1, r0, r0, lsl #1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, fp, r4, ror r4 @ │ │ │ │ - @ instruction: 0x004bf498 │ │ │ │ + subeq pc, fp, r4, ror #8 │ │ │ │ + subeq pc, fp, r8, lsl #9 │ │ │ │ ldrb r3, [r0, #110] @ 0x6e │ │ │ │ ldrb r1, [r0, #97] @ 0x61 │ │ │ │ ldrb r2, [r0, #96] @ 0x60 │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, r1, lsl #8 │ │ │ │ orrs r3, r3, r2 │ │ │ │ mov r1, #0 │ │ │ │ @@ -417375,15 +417375,15 @@ │ │ │ │ bxne lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r0, #1 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ @@ -417497,67 +417497,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 377d60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 377c58 │ │ │ │ ldr r0, [pc, #48] @ 377d64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 377c58 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, r0, ror #15 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r9, ip, asr #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r3, r9, r0, lsl #15 │ │ │ │ andeq r4, r0, r8, asr fp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, fp, r8, asr #4 │ │ │ │ - subeq pc, fp, r4, ror #4 │ │ │ │ + subeq pc, fp, r8, lsr r2 @ │ │ │ │ + subeq pc, fp, r4, asr r2 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 377dd4 │ │ │ │ ldr r2, [pc, #84] @ 377dd8 │ │ │ │ ldr r1, [pc, #84] @ 377ddc │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, pc, ip │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r2, #0 │ │ │ │ ldr r3, [r0, #48] @ 0x30 │ │ │ │ strb r2, [r0, #66] @ 0x42 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r3, [r0, #48] @ 0x30 │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - ldrsheq r5, [sp], #-4 │ │ │ │ - subeq r0, r9, ip, lsl #29 │ │ │ │ - subseq ip, r0, r0, lsr r9 │ │ │ │ + subseq r5, sp, r4, ror #1 │ │ │ │ + subeq r0, r9, ip, ror lr │ │ │ │ + subseq ip, r0, r0, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #104] @ 377e60 │ │ │ │ ldr r2, [pc, #104] @ 377e64 │ │ │ │ ldr r1, [pc, #104] @ 377e68 │ │ │ │ @@ -417565,35 +417565,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #32 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #68] @ 377e6c │ │ │ │ mov r3, #400 @ 0x190 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r0, #1088 @ 0x440 │ │ │ │ add r2, r2, #8 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c79c │ │ │ │ + bl 58c78c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r5, sp, r0, lsl #1 │ │ │ │ - subeq pc, fp, r4, lsl r0 @ │ │ │ │ - subeq pc, fp, r8, lsr #32 │ │ │ │ - ldrheq lr, [r5], #-180 @ 0xffffff4c │ │ │ │ + subseq r5, sp, r0, ror r0 │ │ │ │ + subeq pc, fp, r4 │ │ │ │ + subeq pc, fp, r8, lsl r0 @ │ │ │ │ + subseq lr, r5, r4, lsr #23 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 377ee4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 377ee8 │ │ │ │ @@ -417601,31 +417601,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #5 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, sp, ip, ror #31 │ │ │ │ - subeq lr, fp, r4, lsl #31 │ │ │ │ - subseq lr, r5, ip, lsr fp │ │ │ │ + ldrsbeq r4, [sp], #-252 @ 0xffffff04 │ │ │ │ + subeq lr, fp, r4, ror pc │ │ │ │ + subseq lr, r5, ip, lsr #22 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 377f64 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 377f68 │ │ │ │ @@ -417633,31 +417633,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #4 │ │ │ │ movle r0, #0 │ │ │ │ movgt r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, sp, ip, ror #30 │ │ │ │ - subeq lr, fp, r4, lsl #30 │ │ │ │ - ldrheq lr, [r5], #-172 @ 0xffffff54 │ │ │ │ + subseq r4, sp, ip, asr pc │ │ │ │ + strdeq lr, [fp], #-228 @ 0xffffff1c │ │ │ │ + subseq lr, r5, ip, lsr #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #92] @ 377fe4 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #88] @ 377fe8 │ │ │ │ @@ -417665,31 +417665,31 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ cmp r0, #4 │ │ │ │ movgt r0, #0 │ │ │ │ movle r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, sp, ip, ror #29 │ │ │ │ - subeq lr, fp, r4, lsl #29 │ │ │ │ - subseq lr, r5, ip, lsr sl │ │ │ │ + ldrsbeq r4, [sp], #-236 @ 0xffffff14 │ │ │ │ + subeq lr, fp, r4, ror lr │ │ │ │ + subseq lr, r5, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #96] @ 378068 │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #92] @ 37806c │ │ │ │ @@ -417697,117 +417697,117 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r0, [r0, #316] @ 0x13c │ │ │ │ cmp r0, r4 │ │ │ │ movge r0, r4 │ │ │ │ sub r0, r0, #5 │ │ │ │ cmp r0, #1 │ │ │ │ movhi r0, #0 │ │ │ │ movls r0, #1 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq r4, sp, ip, ror #28 │ │ │ │ - subeq lr, fp, r4, lsl #28 │ │ │ │ - ldrheq lr, [r5], #-156 @ 0xffffff64 │ │ │ │ + subseq r4, sp, ip, asr lr │ │ │ │ + strdeq lr, [fp], #-212 @ 0xffffff2c │ │ │ │ + subseq lr, r5, ip, lsr #19 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #64] @ 3780cc │ │ │ │ ldr r2, [pc, #64] @ 3780d0 │ │ │ │ ldr r1, [pc, #64] @ 3780d4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7ca6f4 │ │ │ │ + bl 7ca6e4 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7ca6f4 │ │ │ │ - subseq r4, sp, ip, ror #27 │ │ │ │ - subeq lr, fp, r4, lsl #27 │ │ │ │ - subseq lr, r5, ip, lsr r9 │ │ │ │ + b 7ca6e4 │ │ │ │ + ldrsbeq r4, [sp], #-220 @ 0xffffff24 │ │ │ │ + subeq lr, fp, r4, ror sp │ │ │ │ + subseq lr, r5, ip, lsr #18 │ │ │ │ │ │ │ │ 003780d8 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [pc, #88] @ 378148 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r1, r4 │ │ │ │ - bl 58d0d4 │ │ │ │ + bl 58d0c4 │ │ │ │ ldr ip, [pc, #72] @ 37814c │ │ │ │ ldr r2, [pc, #72] @ 378150 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ mov r1, r4 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #7 │ │ │ │ strb r3, [r0, #316] @ 0x13c │ │ │ │ mov r0, #0 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq lr, r5, ip, ror #17 │ │ │ │ - subseq r4, sp, r8, ror sp │ │ │ │ - subeq lr, fp, r4, lsl sp │ │ │ │ + ldrsbeq lr, [r5], #-140 @ 0xffffff74 │ │ │ │ + subseq r4, sp, r8, ror #26 │ │ │ │ + subeq lr, fp, r4, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #72] @ 3781b4 │ │ │ │ ldr r2, [pc, #72] @ 3781b8 │ │ │ │ ldr r1, [pc, #72] @ 3781bc │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ str ip, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #16 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #152 @ 0x98 │ │ │ │ - bl 7ca6ac │ │ │ │ + bl 7ca69c │ │ │ │ mov r1, #32 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7ca6ac │ │ │ │ - subseq r4, sp, ip, lsl #26 │ │ │ │ - subeq lr, fp, r4, lsr #25 │ │ │ │ - subseq lr, r5, r4, asr r8 │ │ │ │ + b 7ca69c │ │ │ │ + ldrsheq r4, [sp], #-204 @ 0xffffff34 │ │ │ │ + @ instruction: 0x004bec94 │ │ │ │ + subseq lr, r5, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #308] @ 37830c │ │ │ │ mov r4, r1 │ │ │ │ ldr r2, [pc, #304] @ 378310 │ │ │ │ @@ -417815,15 +417815,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #44 @ 0x2c │ │ │ │ mov r3, #20 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrb r3, [r0, #316] @ 0x13c │ │ │ │ mov r5, r0 │ │ │ │ cmp r3, r4 │ │ │ │ movge r3, r4 │ │ │ │ cmp r3, #4 │ │ │ │ ble 378240 │ │ │ │ mov r3, #7 │ │ │ │ @@ -417863,37 +417863,37 @@ │ │ │ │ ble 3782c8 │ │ │ │ add r4, r5, #336 @ 0x150 │ │ │ │ add r4, r4, #3 │ │ │ │ add r6, r4, r6 │ │ │ │ add r7, r5, #152 @ 0x98 │ │ │ │ ldrb r1, [r4, #1]! │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca6fc │ │ │ │ + bl 7ca6ec │ │ │ │ cmp r6, r4 │ │ │ │ bne 3782b4 │ │ │ │ ldr r3, [r5, #388] @ 0x184 │ │ │ │ cmp r3, #0 │ │ │ │ beq 378218 │ │ │ │ add r6, r5, #352 @ 0x160 │ │ │ │ add r6, r6, #3 │ │ │ │ add r7, r5, #260 @ 0x104 │ │ │ │ mov r4, r6 │ │ │ │ mov r0, r7 │ │ │ │ ldrb r1, [r6, #1]! │ │ │ │ - bl 7ca6fc │ │ │ │ + bl 7ca6ec │ │ │ │ sub r3, r4, #352 @ 0x160 │ │ │ │ ldr r2, [r5, #388] @ 0x184 │ │ │ │ sub r3, r3, #2 │ │ │ │ sub r3, r3, r5 │ │ │ │ cmp r2, r3 │ │ │ │ bhi 3782e0 │ │ │ │ b 378218 │ │ │ │ - @ instruction: 0x005d4c9c │ │ │ │ - subeq lr, fp, r0, lsr ip │ │ │ │ - subseq lr, r5, r8, ror #15 │ │ │ │ + subseq r4, sp, ip, lsl #25 │ │ │ │ + subeq lr, fp, r0, lsr #24 │ │ │ │ + ldrsbeq lr, [r5], #-120 @ 0xffffff88 │ │ │ │ │ │ │ │ 00378318 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r1, [pc, #1020] @ 37872c │ │ │ │ @@ -418010,21 +418010,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #564] @ 37874c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ ldr r2, [r8] │ │ │ │ b 3783b0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 37863c │ │ │ │ str r2, [r4, #292] @ 0x124 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ @@ -418047,24 +418047,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #436] @ 378754 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 378758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37840c │ │ │ │ ldr r3, [pc, #404] @ 37875c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378374 │ │ │ │ ldr r3, [pc, #360] @ 378744 │ │ │ │ @@ -418080,21 +418080,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #304] @ 378760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r8] │ │ │ │ b 378374 │ │ │ │ ldr r3, [pc, #288] @ 378764 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3786b8 │ │ │ │ @@ -418111,73 +418111,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #8] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 378768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r8] │ │ │ │ b 37839c │ │ │ │ str r3, [r4, #292] @ 0x124 │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ cmp r1, #0 │ │ │ │ moveq r1, #0 │ │ │ │ beq 3783b0 │ │ │ │ b 3784a8 │ │ │ │ ldr r0, [pc, #148] @ 37876c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r8] │ │ │ │ b 378374 │ │ │ │ ldr r1, [pc, #132] @ 378770 │ │ │ │ ldr r0, [pc, #132] @ 378774 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37840c │ │ │ │ ldr r0, [pc, #116] @ 378778 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrsh r1, [r7, #28] │ │ │ │ ldr r2, [r8] │ │ │ │ b 3783b0 │ │ │ │ ldr r0, [pc, #96] @ 37877c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r8] │ │ │ │ b 37839c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r9, ip, asr #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r3, [r9], #-8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq r2, [r9], #-248 @ 0xffffff08 @ │ │ │ │ andeq r3, r0, ip, lsr #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq lr, fp, r4, lsr #23 │ │ │ │ + @ instruction: 0x004beb94 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - subeq r4, ip, r0, lsl #25 │ │ │ │ - subeq lr, fp, r8, ror #22 │ │ │ │ + subeq r4, ip, r0, ror ip │ │ │ │ + subeq lr, fp, r8, asr fp │ │ │ │ andeq r1, r0, r0, lsr fp │ │ │ │ - subeq lr, fp, r8, lsl #19 │ │ │ │ + subeq lr, fp, r8, ror r9 │ │ │ │ muleq r0, r4, r2 │ │ │ │ - subeq lr, fp, r4, ror r9 │ │ │ │ - subeq lr, fp, ip, lsl r9 │ │ │ │ - subeq r4, ip, r4, lsr fp │ │ │ │ - subeq lr, fp, r0, ror #20 │ │ │ │ - strdeq lr, [fp], #-144 @ 0xffffff70 │ │ │ │ - subeq lr, fp, r8, asr r9 │ │ │ │ + subeq lr, fp, r4, ror #18 │ │ │ │ + subeq lr, fp, ip, lsl #18 │ │ │ │ + subeq r4, ip, r4, lsr #22 │ │ │ │ + subeq lr, fp, r0, asr sl │ │ │ │ + subeq lr, fp, r0, ror #19 │ │ │ │ + subeq lr, fp, r8, asr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldrb r3, [r0, #276] @ 0x114 │ │ │ │ ldr r2, [pc, #1112] @ 378bf4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418200,24 +418200,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2e54 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 378978 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ subs r5, r0, #0 │ │ │ │ beq 378880 │ │ │ │ ldr r3, [r4, #252] @ 0xfc │ │ │ │ cmp r3, #0 │ │ │ │ beq 378880 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r9 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caae4 │ │ │ │ + bl 7caad4 │ │ │ │ ldr r3, [r4, #252] @ 0xfc │ │ │ │ mov r1, #0 │ │ │ │ ldr r2, [r3, #100] @ 0x64 │ │ │ │ add r0, r4, #168 @ 0xa8 │ │ │ │ ldrb r3, [r4, #277] @ 0x115 │ │ │ │ bl 368a10 │ │ │ │ subs r3, r0, #0 │ │ │ │ @@ -418229,15 +418229,15 @@ │ │ │ │ ldrb r2, [r4, #277] @ 0x115 │ │ │ │ bl 369c30 │ │ │ │ str r0, [r4, #256] @ 0x100 │ │ │ │ bl 36a7b8 │ │ │ │ mov r5, r0 │ │ │ │ str r5, [r4, #140] @ 0x8c │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ca694 │ │ │ │ + bl 7ca684 │ │ │ │ mov r1, #0 │ │ │ │ cmp r5, r1 │ │ │ │ strb r1, [r4, #284] @ 0x11c │ │ │ │ bne 378938 │ │ │ │ ldr r2, [pc, #892] @ 378c04 │ │ │ │ ldr r3, [pc, #876] @ 378bf8 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -418253,15 +418253,15 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ add r6, r0, #260 @ 0x104 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cac10 │ │ │ │ + bl 7cac00 │ │ │ │ cmp r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r9, r5 │ │ │ │ beq 378964 │ │ │ │ ldr r3, [pc, #792] @ 378c00 │ │ │ │ ldr r8, [r7, r3] │ │ │ │ ldr r3, [r8] │ │ │ │ @@ -418271,20 +418271,20 @@ │ │ │ │ ldrb r5, [r4, #276] @ 0x114 │ │ │ │ sub r5, r5, #1 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r5, #0 │ │ │ │ strb r5, [r4, #276] @ 0x114 │ │ │ │ beq 3787d4 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r1, r0 │ │ │ │ movcc r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caaf4 │ │ │ │ + bl 7caae4 │ │ │ │ mov r3, #0 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ b 3787d4 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [r8] │ │ │ │ and r3, r3, #248 @ 0xf8 │ │ │ │ ble 378a10 │ │ │ │ @@ -418292,15 +418292,15 @@ │ │ │ │ cmp r2, r1 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ bne 378b2c │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 36ad10 │ │ │ │ b 378880 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7ca878 │ │ │ │ + bl 7ca868 │ │ │ │ mov r9, r0 │ │ │ │ and r5, r0, #7 │ │ │ │ b 3788e0 │ │ │ │ ldr r3, [pc, #648] @ 378c08 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -418319,22 +418319,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 378c14 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3787f4 │ │ │ │ mov r2, #8192 @ 0x2000 │ │ │ │ mov r0, r4 │ │ │ │ strh r2, [r4, #100] @ 0x64 │ │ │ │ strb r3, [r4, #102] @ 0x66 │ │ │ │ bl 377010 │ │ │ │ b 378880 │ │ │ │ @@ -418358,24 +418358,24 @@ │ │ │ │ beq 378bd8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #416] @ 378c1c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #396] @ 378c20 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 378958 │ │ │ │ ldr r3, [pc, #384] @ 378c24 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3788f4 │ │ │ │ ldr r3, [pc, #340] @ 378c0c │ │ │ │ @@ -418391,27 +418391,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #280] @ 378c28 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3788f4 │ │ │ │ ldr r0, [pc, #268] @ 378c2c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3787f4 │ │ │ │ ldr r3, [pc, #228] @ 378c18 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, r1 │ │ │ │ beq 378958 │ │ │ │ ldr r3, [pc, #196] @ 378c0c │ │ │ │ @@ -418426,65 +418426,65 @@ │ │ │ │ beq 378bc0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #164] @ 378c30 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #144] @ 378c34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 378958 │ │ │ │ ldr r0, [pc, #132] @ 378c38 │ │ │ │ mov r1, r9 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3788f4 │ │ │ │ ldr r1, [pc, #116] @ 378c3c │ │ │ │ ldr r0, [pc, #116] @ 378c40 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 378958 │ │ │ │ ldr r1, [pc, #100] @ 378c44 │ │ │ │ ldr r0, [pc, #100] @ 378c48 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 378958 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, r9, ip, asr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, r9, ip, asr #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, r9, r4, ror fp │ │ │ │ andeq r1, r0, ip, asr #14 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq lr, fp, r8, asr #15 │ │ │ │ + strheq lr, [fp], #-120 @ 0xffffff88 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - @ instruction: 0x004be794 │ │ │ │ - subeq lr, fp, ip, lsl #13 │ │ │ │ + subeq lr, fp, r4, lsl #15 │ │ │ │ + subeq lr, fp, ip, ror r6 │ │ │ │ @ instruction: 0x00002fb0 │ │ │ │ + subeq lr, fp, ip, asr r6 │ │ │ │ + strheq lr, [fp], #-100 @ 0xffffff9c │ │ │ │ subeq lr, fp, ip, ror #12 │ │ │ │ - subeq lr, fp, r4, asr #13 │ │ │ │ - subeq lr, fp, ip, ror r6 │ │ │ │ - subeq lr, fp, ip, ror r5 │ │ │ │ - subeq lr, fp, r8, ror #11 │ │ │ │ - subeq lr, fp, r0, asr #12 │ │ │ │ - subeq lr, fp, r4, lsl #11 │ │ │ │ - subeq lr, fp, r0, lsr r6 │ │ │ │ subeq lr, fp, ip, ror #10 │ │ │ │ + ldrdeq lr, [fp], #-88 @ 0xffffffa8 │ │ │ │ + subeq lr, fp, r0, lsr r6 │ │ │ │ + subeq lr, fp, r4, ror r5 │ │ │ │ + subeq lr, fp, r0, lsr #12 │ │ │ │ + subeq lr, fp, ip, asr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr ip, [pc, #1900] @ 3793d0 │ │ │ │ ldrb r3, [r0, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ @@ -418534,15 +418534,15 @@ │ │ │ │ ldr r3, [r4, #256] @ 0x100 │ │ │ │ cmp r3, #0 │ │ │ │ beq 378cd4 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq 378cd4 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cac10 │ │ │ │ + bl 7cac00 │ │ │ │ cmp r0, #0 │ │ │ │ bne 378fa8 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37915c │ │ │ │ ldrb r3, [r4, #99] @ 0x63 │ │ │ │ cmp r3, #16 │ │ │ │ @@ -418558,33 +418558,33 @@ │ │ │ │ bhi 378f0c │ │ │ │ cmp r3, #64 @ 0x40 │ │ │ │ bhi 379068 │ │ │ │ cmp r3, #16 │ │ │ │ bne 378cd4 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7caae4 │ │ │ │ + bl 7caad4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r7, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ ldr r3, [pc, #1536] @ 3793e4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r5, r0 │ │ │ │ bne 379168 │ │ │ │ mov r0, r4 │ │ │ │ @@ -418616,33 +418616,33 @@ │ │ │ │ beq 3790b8 │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ beq 378fe0 │ │ │ │ cmp r3, #16 │ │ │ │ bne 378cd4 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7caae4 │ │ │ │ + bl 7caad4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #1300] @ 3793e4 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ strb r0, [r4, #276] @ 0x114 │ │ │ │ ldr r3, [r6, r2] │ │ │ │ @@ -418659,31 +418659,31 @@ │ │ │ │ b 378cd4 │ │ │ │ add r3, r3, #63 @ 0x3f │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ cmp r3, #1 │ │ │ │ bhi 378cd4 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caae4 │ │ │ │ + bl 7caad4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ mov r0, r4 │ │ │ │ bl 3771a4 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378cd4 │ │ │ │ mov r0, r4 │ │ │ │ bl 378780 │ │ │ │ b 378cd4 │ │ │ │ @@ -418708,87 +418708,87 @@ │ │ │ │ sub r2, r2, #1 │ │ │ │ str r1, [r4, #296] @ 0x128 │ │ │ │ str r3, [r4, #292] @ 0x124 │ │ │ │ str r2, [r4, #140] @ 0x8c │ │ │ │ b 378d40 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ cmp r0, #1 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, #1 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caae4 │ │ │ │ + bl 7caad4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378cd4 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r2, #1 │ │ │ │ orr r3, r3, #24 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r2, [r4, #276] @ 0x114 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 377010 │ │ │ │ b 378cd4 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ mov r1, r5 │ │ │ │ add r7, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caae4 │ │ │ │ + bl 7caad4 │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r6 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r6 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ b 378f78 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ mov r1, r5 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7caae4 │ │ │ │ + bl 7caad4 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ mov r1, r5 │ │ │ │ cmp r0, r7 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r7 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 378cd4 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #708] @ 3793e4 │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ @@ -418797,15 +418797,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 3792ec │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r8 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r0, #1 │ │ │ │ bls 378cd4 │ │ │ │ b 378e48 │ │ │ │ ldr r0, [r4, #256] @ 0x100 │ │ │ │ bl 36ad10 │ │ │ │ b 378cd4 │ │ │ │ ldr r3, [pc, #632] @ 3793e8 │ │ │ │ @@ -418826,22 +418826,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #536] @ 3793f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 378df4 │ │ │ │ ldr r3, [pc, #524] @ 3793f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378eec │ │ │ │ ldr r3, [pc, #492] @ 3793ec │ │ │ │ @@ -418857,24 +418857,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #436] @ 3793fc │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #416] @ 379400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 378eec │ │ │ │ ldr r3, [pc, #392] @ 3793f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 378e48 │ │ │ │ ldr r3, [pc, #360] @ 3793ec │ │ │ │ @@ -418890,24 +418890,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #312] @ 379404 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 379408 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 378e48 │ │ │ │ ldr r3, [pc, #260] @ 3793f8 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379138 │ │ │ │ ldr r3, [pc, #228] @ 3793ec │ │ │ │ @@ -418923,73 +418923,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #188] @ 37940c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #168] @ 379410 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 379138 │ │ │ │ ldr r0, [pc, #156] @ 379414 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 378df4 │ │ │ │ ldr r1, [pc, #140] @ 379418 │ │ │ │ ldr r0, [pc, #140] @ 37941c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 378eec │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #120] @ 379420 │ │ │ │ ldr r0, [pc, #120] @ 379424 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 378e48 │ │ │ │ ldr r1, [pc, #104] @ 379428 │ │ │ │ ldr r0, [pc, #104] @ 37942c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 379138 │ │ │ │ @ instruction: 0x00692790 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, sp, ip, lsr r1 │ │ │ │ + subseq r4, sp, ip, lsr #2 │ │ │ │ rsbeq r2, r9, ip, asr r7 │ │ │ │ rsbeq r2, r9, r0, lsr #14 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, ip, asr #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq lr, fp, ip, asr #32 │ │ │ │ + subeq lr, fp, ip, lsr r0 │ │ │ │ muleq r0, r0, r0 │ │ │ │ - ldrdeq sp, [fp], #-244 @ 0xffffff0c │ │ │ │ - subeq sp, fp, r0, asr #29 │ │ │ │ - subeq sp, fp, ip, lsr #31 │ │ │ │ - subeq sp, fp, ip, lsr lr │ │ │ │ + subeq sp, fp, r4, asr #31 │ │ │ │ + strheq sp, [fp], #-224 @ 0xffffff20 │ │ │ │ + @ instruction: 0x004bdf9c │ │ │ │ + subeq sp, fp, ip, lsr #28 │ │ │ │ + strheq sp, [fp], #-236 @ 0xffffff14 │ │ │ │ + subeq sp, fp, r8, lsr #27 │ │ │ │ subeq sp, fp, ip, asr #29 │ │ │ │ - strheq sp, [fp], #-216 @ 0xffffff28 │ │ │ │ - ldrdeq sp, [fp], #-236 @ 0xffffff14 │ │ │ │ - @ instruction: 0x004bde90 │ │ │ │ - subeq sp, fp, r0, asr #27 │ │ │ │ - ldrdeq sp, [fp], #-224 @ 0xffffff20 │ │ │ │ - subeq sp, fp, r4, lsr #27 │ │ │ │ - subeq sp, fp, ip, asr lr │ │ │ │ - subeq sp, fp, ip, lsl #27 │ │ │ │ + subeq sp, fp, r0, lsl #29 │ │ │ │ + strheq sp, [fp], #-208 @ 0xffffff30 │ │ │ │ + subeq sp, fp, r0, asr #29 │ │ │ │ + @ instruction: 0x004bdd94 │ │ │ │ + subeq sp, fp, ip, asr #28 │ │ │ │ + subeq sp, fp, ip, ror sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr ip, [pc, #3056] @ 37a038 │ │ │ │ ldr r3, [pc, #3056] @ 37a03c │ │ │ │ sub sp, sp, #64 @ 0x40 │ │ │ │ @@ -419054,15 +419054,15 @@ │ │ │ │ add r3, r3, r5 │ │ │ │ str r2, [r4, #296] @ 0x128 │ │ │ │ str r6, [r4, #292] @ 0x124 │ │ │ │ str r3, [r4, #140] @ 0x8c │ │ │ │ cmp r6, #0 │ │ │ │ bne 37955c │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r0, #1 │ │ │ │ bls 379714 │ │ │ │ mov r0, r4 │ │ │ │ bl 377ae0 │ │ │ │ ldr r2, [pc, #2780] @ 37a048 │ │ │ │ ldr r3, [pc, #2764] @ 37a03c │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -419230,59 +419230,59 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #2112] @ 37a05c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2092] @ 37a060 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r1, [r4, #97] @ 0x61 │ │ │ │ ldrb r2, [r4, #110] @ 0x6e │ │ │ │ ldrb r0, [r4, #96] @ 0x60 │ │ │ │ lsl r2, r2, #16 │ │ │ │ orr r2, r2, r1, lsl #8 │ │ │ │ orrs r2, r2, r0 │ │ │ │ beq 379564 │ │ │ │ mov r0, r4 │ │ │ │ bl 379430 │ │ │ │ b 379564 │ │ │ │ add sl, r4, #260 @ 0x104 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ ldr r3, [pc, #2008] @ 37a04c │ │ │ │ ldr r9, [r7, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ mov r8, r0 │ │ │ │ bne 379cbc │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq 379a84 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #308] @ 0x134 │ │ │ │ blx r3 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ ldrb r3, [r4, #110] @ 0x6e │ │ │ │ ldrb r2, [r4, #97] @ 0x61 │ │ │ │ lsl r3, r3, #16 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ ldrb r2, [r4, #96] @ 0x60 │ │ │ │ orr r3, r3, r2 │ │ │ │ sub r5, r3, r5 │ │ │ │ @@ -419313,15 +419313,15 @@ │ │ │ │ bl 378780 │ │ │ │ b 379564 │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ cmp r3, #0 │ │ │ │ beq 379ad0 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ ldr r3, [r4, #300] @ 0x12c │ │ │ │ mov r1, r6 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ ldr r0, [r4, #308] @ 0x134 │ │ │ │ blx r3 │ │ │ │ @@ -419342,15 +419342,15 @@ │ │ │ │ strb r2, [r4, #110] @ 0x6e │ │ │ │ ldrbne r3, [r4, #100] @ 0x64 │ │ │ │ orrne r3, r3, #16 │ │ │ │ strbne r3, [r4, #100] @ 0x64 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ ldrb r3, [r4, #276] @ 0x114 │ │ │ │ ldrb r2, [r4, #99] @ 0x63 │ │ │ │ add r3, r3, r5 │ │ │ │ cmp r2, #194 @ 0xc2 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ beq 379b44 │ │ │ │ cmp r2, #195 @ 0xc3 │ │ │ │ @@ -419378,73 +419378,73 @@ │ │ │ │ orr r3, r3, #16 │ │ │ │ mov r0, r4 │ │ │ │ strb r2, [r4, #99] @ 0x63 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 377010 │ │ │ │ b 379564 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r0, #1 │ │ │ │ bhi 379564 │ │ │ │ ldrb r3, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ orr r3, r3, #16 │ │ │ │ strb r3, [r4, #101] @ 0x65 │ │ │ │ bl 377010 │ │ │ │ b 379564 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7caae4 │ │ │ │ + bl 7caad4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ mov r0, sl │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ mov r1, r6 │ │ │ │ cmp r0, r5 │ │ │ │ movcc r2, r0 │ │ │ │ movcs r2, r5 │ │ │ │ mov r0, sl │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ b 37990c │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ mov r1, r6 │ │ │ │ add r8, r4, #260 @ 0x104 │ │ │ │ mov r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7caae4 │ │ │ │ + bl 7caad4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ cmp r0, r5 │ │ │ │ movcc r5, r0 │ │ │ │ b 3799c4 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r0, #1 │ │ │ │ mov r3, r0 │ │ │ │ bne 379564 │ │ │ │ ldrb r2, [r4, #101] @ 0x65 │ │ │ │ mov r0, r4 │ │ │ │ orr r2, r2, #24 │ │ │ │ strb r3, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ strb r2, [r4, #101] @ 0x65 │ │ │ │ bl 377010 │ │ │ │ b 379564 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r0, #0 │ │ │ │ beq 379564 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #1260] @ 37a04c │ │ │ │ bic r3, r3, #7 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r4, #100] @ 0x64 │ │ │ │ @@ -419453,15 +419453,15 @@ │ │ │ │ cmp r3, #0 │ │ │ │ bne 379f5c │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #1 │ │ │ │ mov r0, r8 │ │ │ │ strb r2, [r4, #102] @ 0x66 │ │ │ │ strb r3, [r4, #276] @ 0x114 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r0, #1 │ │ │ │ bls 379564 │ │ │ │ b 379854 │ │ │ │ ldr r3, [r4, #304] @ 0x130 │ │ │ │ cmp r3, #0 │ │ │ │ beq 379e40 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ @@ -419551,23 +419551,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 37a068 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 379884 │ │ │ │ ldr r3, [pc, #808] @ 37a06c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379918 │ │ │ │ ldr r3, [pc, #764] @ 37a054 │ │ │ │ @@ -419583,94 +419583,94 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #704] @ 37a070 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 379918 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ b 379758 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r6, #16 │ │ │ │ movcs r2, #16 │ │ │ │ movcc r2, r6 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r2, r0 │ │ │ │ movcs r2, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7caae4 │ │ │ │ + bl 7caad4 │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ b 379520 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ ldrb r5, [r4, #110] @ 0x6e │ │ │ │ ldrb r3, [r4, #97] @ 0x61 │ │ │ │ lsl r5, r5, #16 │ │ │ │ orr r5, r5, r3, lsl #8 │ │ │ │ ldrb r3, [r4, #96] @ 0x60 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r6, r0 │ │ │ │ orrs r5, r5, r3 │ │ │ │ movne r2, #1 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ moveq r2, #0 │ │ │ │ b 379694 │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r6, r0 │ │ │ │ movcs r6, r0 │ │ │ │ mov r2, r6 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ b 379bb8 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cac3c │ │ │ │ + bl 7cac2c │ │ │ │ cmp r6, #16 │ │ │ │ movcs r6, #16 │ │ │ │ cmp r6, r0 │ │ │ │ movcc r5, r6 │ │ │ │ movcs r5, r0 │ │ │ │ b 379510 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ mov r2, #1 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7ca794 │ │ │ │ + bl 7ca784 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ b 3795ec │ │ │ │ ldr r0, [pc, #448] @ 37a074 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 379884 │ │ │ │ ldr r0, [pc, #428] @ 37a078 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 379918 │ │ │ │ ldr r2, [pc, #368] @ 37a050 │ │ │ │ ldr r2, [r7, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 379a3c │ │ │ │ ldr r2, [pc, #352] @ 37a054 │ │ │ │ @@ -419686,24 +419686,24 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #320] @ 37a07c │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #300] @ 37a080 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 379a3c │ │ │ │ ldr r3, [pc, #236] @ 37a050 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 379b78 │ │ │ │ ldr r3, [pc, #220] @ 37a054 │ │ │ │ @@ -419719,74 +419719,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #196] @ 37a084 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #176] @ 37a088 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 379b78 │ │ │ │ ldr r1, [pc, #164] @ 37a08c │ │ │ │ ldr r0, [pc, #164] @ 37a090 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r1, [r4, #97] @ 0x61 │ │ │ │ ldrb r2, [r4, #110] @ 0x6e │ │ │ │ ldrb r0, [r4, #96] @ 0x60 │ │ │ │ b 379844 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #132] @ 37a094 │ │ │ │ ldr r0, [pc, #132] @ 37a098 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 379a3c │ │ │ │ ldr r1, [pc, #116] @ 37a09c │ │ │ │ ldr r0, [pc, #116] @ 37a0a0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 379b78 │ │ │ │ strheq r1, [r9], #-240 @ 0xffffff10 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r3, sp, r4, lsr r9 │ │ │ │ + subseq r3, sp, r4, lsr #18 │ │ │ │ rsbeq r1, r9, r8, asr pc │ │ │ │ @ instruction: 0x00691e90 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sp, fp, ip, asr sl │ │ │ │ - subeq sp, fp, ip, ror #17 │ │ │ │ + subeq sp, fp, ip, asr #20 │ │ │ │ + ldrdeq sp, [fp], #-140 @ 0xffffff74 │ │ │ │ andeq r4, r0, ip, asr #19 │ │ │ │ - subeq sp, fp, r4, asr r5 │ │ │ │ + subeq sp, fp, r4, asr #10 │ │ │ │ andeq r2, r0, ip, asr #21 │ │ │ │ - subeq sp, fp, r8, ror r4 │ │ │ │ - subeq sp, fp, r0, lsl #8 │ │ │ │ - subeq sp, fp, r8, lsl #7 │ │ │ │ - subeq sp, fp, r0, ror #5 │ │ │ │ - subeq sp, fp, ip, asr #3 │ │ │ │ - subeq sp, fp, ip, asr r2 │ │ │ │ - subeq sp, fp, r8, asr #2 │ │ │ │ - @ instruction: 0x004bd290 │ │ │ │ - subeq sp, fp, r4, ror #2 │ │ │ │ - subeq sp, fp, ip, lsl #4 │ │ │ │ - subeq sp, fp, ip, lsr r1 │ │ │ │ - strdeq sp, [fp], #-20 @ 0xffffffec │ │ │ │ - subeq sp, fp, r4, lsr #2 │ │ │ │ + subeq sp, fp, r8, ror #8 │ │ │ │ + strdeq sp, [fp], #-48 @ 0xffffffd0 │ │ │ │ + subeq sp, fp, r8, ror r3 │ │ │ │ + ldrdeq sp, [fp], #-32 @ 0xffffffe0 │ │ │ │ + strheq sp, [fp], #-28 @ 0xffffffe4 │ │ │ │ + subeq sp, fp, ip, asr #4 │ │ │ │ + subeq sp, fp, r8, lsr r1 │ │ │ │ + subeq sp, fp, r0, lsl #5 │ │ │ │ + subeq sp, fp, r4, asr r1 │ │ │ │ + strdeq sp, [fp], #-28 @ 0xffffffe4 │ │ │ │ + subeq sp, fp, ip, lsr #2 │ │ │ │ + subeq sp, fp, r4, ror #3 │ │ │ │ + subeq sp, fp, r4, lsl r1 │ │ │ │ │ │ │ │ 0037a0a4 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #632] @ 37a334 │ │ │ │ @@ -419926,45 +419926,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #88] @ 37a35c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37a0fc │ │ │ │ cmp r3, #195 @ 0xc3 │ │ │ │ beq 37a200 │ │ │ │ b 37a15c │ │ │ │ ldr r0, [pc, #64] @ 37a360 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37a0fc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, r9, r0, asr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, r9, r0, lsr #6 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, r9, ip, ror r2 │ │ │ │ rsbeq r1, r9, r0, lsr r2 │ │ │ │ strheq r1, [r9], #-20 @ 0xffffffec @ │ │ │ │ andeq r1, r0, r4, asr ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq ip, [fp], #-244 @ 0xffffff0c │ │ │ │ - subeq ip, fp, r0, ror #31 │ │ │ │ + subeq ip, fp, r4, asr #31 │ │ │ │ + ldrdeq ip, [fp], #-240 @ 0xffffff10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r1, [r0, #148] @ 0x94 │ │ │ │ mov r4, r0 │ │ │ │ ldr r0, [pc, #796] @ 37a6a0 │ │ │ │ @@ -420034,23 +420034,23 @@ │ │ │ │ cmp r3, #0 │ │ │ │ beq 37a3d4 │ │ │ │ ldr r5, [r4, #292] @ 0x124 │ │ │ │ cmp r5, #0 │ │ │ │ beq 37a3d4 │ │ │ │ add r6, r4, #152 @ 0x98 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ cmp r5, #16 │ │ │ │ movcs r5, #16 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ cmp r5, r0 │ │ │ │ movcs r5, r0 │ │ │ │ mov r2, r5 │ │ │ │ mov r0, r6 │ │ │ │ - bl 7caae4 │ │ │ │ + bl 7caad4 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ ldr r3, [r4, #292] @ 0x124 │ │ │ │ ldr r1, [r4, #296] @ 0x128 │ │ │ │ ldr r2, [r4, #140] @ 0x8c │ │ │ │ sub r3, r3, r5 │ │ │ │ add r1, r1, r5 │ │ │ │ @@ -420094,22 +420094,22 @@ │ │ │ │ beq 37a674 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #296] @ 37a6cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37a3c0 │ │ │ │ ldr r2, [pc, #284] @ 37a6d0 │ │ │ │ ldr r3, [pc, #236] @ 37a6a4 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -420144,50 +420144,50 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37a6d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37a434 │ │ │ │ ldr r0, [pc, #92] @ 37a6d8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37a3c0 │ │ │ │ ldr r0, [pc, #76] @ 37a6dc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37a434 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, r9, r8, ror r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, r9, r4, rrx │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r1, r9, r0, lsr #32 │ │ │ │ rsbeq r0, r9, r0, asr #31 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ strdeq r0, [r9], #-232 @ 0xffffff18 @ │ │ │ │ andeq r2, r0, ip, lsr r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, r8, lsl #27 │ │ │ │ + subeq ip, fp, r8, ror sp │ │ │ │ rsbeq r0, r9, r8, asr #28 │ │ │ │ + strheq ip, [fp], #-192 @ 0xffffff40 │ │ │ │ + ldrdeq ip, [fp], #-196 @ 0xffffff3c │ │ │ │ subeq ip, fp, r0, asr #25 │ │ │ │ - subeq ip, fp, r4, ror #25 │ │ │ │ - ldrdeq ip, [fp], #-192 @ 0xffffff40 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #668] @ 37a994 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -420205,15 +420205,15 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr r7, [sp, #64] @ 0x40 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [pc, #600] @ 37a9a8 │ │ │ │ ldr r3, [pc, #600] @ 37a9ac │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -420338,42 +420338,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 37a9c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37a768 │ │ │ │ ldr r0, [pc, #64] @ 37a9c4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37a768 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - subseq r2, sp, r4, lsl #15 │ │ │ │ + subseq r2, sp, r4, ror r7 │ │ │ │ strdeq r0, [r9], #-192 @ 0xffffff40 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - strdeq ip, [fp], #-108 @ 0xffffff94 │ │ │ │ - ldrheq ip, [r5], #-36 @ 0xffffffdc │ │ │ │ + subeq ip, fp, ip, ror #13 │ │ │ │ + subseq ip, r5, r4, lsr #5 │ │ │ │ rsbeq r0, r9, ip, lsr #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, r9, ip, ror ip │ │ │ │ muleq r0, r0, r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, ip, lsl sl │ │ │ │ - subeq ip, fp, ip, lsr sl │ │ │ │ + subeq ip, fp, ip, lsl #20 │ │ │ │ + subeq ip, fp, ip, lsr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #496] @ 37abd0 │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -420390,15 +420390,15 @@ │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ ldr r6, [sp, #56] @ 0x38 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [pc, #432] @ 37abe4 │ │ │ │ ldr r3, [pc, #432] @ 37abe8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -420407,23 +420407,23 @@ │ │ │ │ beq 37aaec │ │ │ │ cmp r6, #2 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne 37aaa0 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac10 │ │ │ │ + bl 7cac00 │ │ │ │ cmp r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ beq 37ab28 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac10 │ │ │ │ + bl 7cac00 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37ab18 │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ mov r0, r4 │ │ │ │ bl 379430 │ │ │ │ ldr r2, [pc, #316] @ 37abec │ │ │ │ @@ -420441,29 +420441,29 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ add r5, r4, #152 @ 0x98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7cac10 │ │ │ │ + bl 7cac00 │ │ │ │ subs r6, r0, #0 │ │ │ │ movne r5, #0 │ │ │ │ movne r6, r5 │ │ │ │ bne 37aa98 │ │ │ │ mov r0, r5 │ │ │ │ - bl 7ca878 │ │ │ │ + bl 7ca868 │ │ │ │ mov r5, r0 │ │ │ │ b 37aa98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca878 │ │ │ │ + bl 7ca868 │ │ │ │ orr r5, r0, r5 │ │ │ │ b 37aa98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca878 │ │ │ │ + bl 7ca868 │ │ │ │ lsr r6, r0, #24 │ │ │ │ lsl r5, r0, #8 │ │ │ │ b 37aa80 │ │ │ │ ldr r3, [pc, #172] @ 37abf0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420481,42 +420481,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #76] @ 37abfc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37aa4c │ │ │ │ ldr r0, [pc, #64] @ 37ac00 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37aa4c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - @ instruction: 0x005d249c │ │ │ │ + subseq r2, sp, ip, lsl #9 │ │ │ │ rsbeq r0, r9, r8, lsl #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq ip, fp, r4, lsl r4 │ │ │ │ - subseq fp, r5, ip, asr #31 │ │ │ │ + subeq ip, fp, r4, lsl #8 │ │ │ │ + ldrheq fp, [r5], #-252 @ 0xffffff04 │ │ │ │ rsbeq r0, r9, r8, asr #19 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, r9, ip, asr #18 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, r8, lsr r8 │ │ │ │ - subeq ip, fp, r4, asr r8 │ │ │ │ + subeq ip, fp, r8, lsr #16 │ │ │ │ + subeq ip, fp, r4, asr #16 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #468] @ 37adf4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420615,47 +420615,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #104] @ 37ae20 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37ae24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37ac8c │ │ │ │ ldr r1, [pc, #72] @ 37ae28 │ │ │ │ ldr r0, [pc, #72] @ 37ae2c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37ac8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r0, [r9], #-120 @ 0xffffff88 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, r9, r8, asr #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, r9, r4, asr r7 │ │ │ │ rsbeq r0, r9, r0, lsr #14 │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ rsbeq r0, r9, r0, ror #13 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, r4, ror #8 │ │ │ │ - subeq ip, fp, r0, asr r3 │ │ │ │ - subeq ip, fp, ip, lsr r4 │ │ │ │ - subeq ip, fp, ip, ror #6 │ │ │ │ + subeq ip, fp, r4, asr r4 │ │ │ │ + subeq ip, fp, r0, asr #6 │ │ │ │ + subeq ip, fp, ip, lsr #8 │ │ │ │ + subeq ip, fp, ip, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #460] @ 37b018 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420752,47 +420752,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #104] @ 37b044 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b048 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37aeb8 │ │ │ │ ldr r1, [pc, #72] @ 37b04c │ │ │ │ ldr r0, [pc, #72] @ 37b050 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37aeb8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, r9, ip, lsr #11 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ @ instruction: 0x0069059c │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, r9, r0, lsr r5 │ │ │ │ strdeq r0, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ @ instruction: 0xfffffef8 │ │ │ │ strheq r0, [r9], #-76 @ 0xffffffb4 @ │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, ip, asr r4 │ │ │ │ - subeq ip, fp, ip, lsr #2 │ │ │ │ - subeq ip, fp, r4, lsr r4 │ │ │ │ - subeq ip, fp, r8, asr #2 │ │ │ │ + subeq ip, fp, ip, asr #8 │ │ │ │ + subeq ip, fp, ip, lsl r1 │ │ │ │ + subeq ip, fp, r4, lsr #8 │ │ │ │ + subeq ip, fp, r8, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #148] @ 0x94 │ │ │ │ ldr r2, [pc, #468] @ 37b244 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -420891,47 +420891,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #104] @ 37b270 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b274 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37b0dc │ │ │ │ ldr r1, [pc, #72] @ 37b278 │ │ │ │ ldr r0, [pc, #72] @ 37b27c │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37b0dc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, r9, r8, lsl #7 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, r9, r8, ror r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, r9, r4, lsl #6 │ │ │ │ ldrdeq r0, [r9], #-32 @ 0xffffffe0 @ │ │ │ │ @ instruction: 0xfffffef0 │ │ │ │ @ instruction: 0x00690290 │ │ │ │ muleq r0, r0, r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, r0, lsr r2 │ │ │ │ - subeq fp, fp, r0, lsl #30 │ │ │ │ - subeq ip, fp, r8, lsl #4 │ │ │ │ - subeq fp, fp, ip, lsl pc │ │ │ │ + subeq ip, fp, r0, lsr #4 │ │ │ │ + strdeq fp, [fp], #-224 @ 0xffffff20 │ │ │ │ + strdeq ip, [fp], #-24 @ 0xffffffe8 │ │ │ │ + subeq fp, fp, ip, lsl #30 │ │ │ │ │ │ │ │ 0037b280 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #324] @ 37b3dc │ │ │ │ @@ -421000,38 +421000,38 @@ │ │ │ │ mov r1, r2 │ │ │ │ mov r0, sp │ │ │ │ str r2, [sp] │ │ │ │ str r2, [sp, #4] │ │ │ │ str r2, [sp, #8] │ │ │ │ str r2, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #64] @ 37b400 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37b308 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #48] @ 37b404 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37b308 │ │ │ │ rsbeq r0, r9, r4, ror #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, r9, r0, asr r1 │ │ │ │ rsbeq r0, r9, r4, lsr r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r0, r9, r4, ror #1 │ │ │ │ andeq r2, r0, r4, lsl #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq ip, fp, r8, lsl #1 │ │ │ │ - subeq ip, fp, r0, lsr #1 │ │ │ │ + subeq ip, fp, r8, ror r0 │ │ │ │ + @ instruction: 0x004bc090 │ │ │ │ │ │ │ │ 0037b408 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ mov r2, #16 │ │ │ │ @@ -421044,17 +421044,17 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, r4, #112 @ 0x70 │ │ │ │ bl 1e2e54 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ strb r5, [r4, #138] @ 0x8a │ │ │ │ str r5, [r4, #140] @ 0x8c │ │ │ │ str r5, [r4, #292] @ 0x124 │ │ │ │ - bl 7ca694 │ │ │ │ + bl 7ca684 │ │ │ │ add r0, r4, #260 @ 0x104 │ │ │ │ - bl 7ca694 │ │ │ │ + bl 7ca684 │ │ │ │ mov r3, #7 │ │ │ │ str r5, [r4, #148] @ 0x94 │ │ │ │ str r5, [r4, #312] @ 0x138 │ │ │ │ strb r3, [r4, #104] @ 0x68 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ @@ -421073,31 +421073,31 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r5, pc, r5 │ │ │ │ add r2, r4, #32 │ │ │ │ str r2, [sp] │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r2, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #52] @ 37b504 │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r5 │ │ │ │ str r4, [sp] │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, lr} │ │ │ │ b 37b408 │ │ │ │ - ldrsbeq r1, [sp], #-156 @ 0xffffff64 │ │ │ │ - subeq fp, fp, r4, ror r9 │ │ │ │ - subeq fp, fp, r8, ror r9 │ │ │ │ - subseq fp, r5, ip, lsl #10 │ │ │ │ + subseq r1, sp, ip, asr #19 │ │ │ │ + subeq fp, fp, r4, ror #18 │ │ │ │ + subeq fp, fp, r8, ror #18 │ │ │ │ + ldrsheq fp, [r5], #-76 @ 0xffffffb4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ mov r7, r2 │ │ │ │ ldr r2, [pc, #516] @ 37b728 │ │ │ │ ldr r3, [pc, #516] @ 37b72c │ │ │ │ @@ -421114,26 +421114,26 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r5, pc, r5 │ │ │ │ add r3, r4, #32 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #70 @ 0x46 │ │ │ │ mov r2, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #456] @ 37b73c │ │ │ │ add r4, r4, #44 @ 0x2c │ │ │ │ str r4, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ mov r2, r5 │ │ │ │ ldr r8, [pc, #436] @ 37b740 │ │ │ │ add r8, pc, r8 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r6, #0 │ │ │ │ mov r4, r0 │ │ │ │ beq 37b628 │ │ │ │ cmp r6, #1 │ │ │ │ beq 37b5f0 │ │ │ │ ldr r2, [pc, #400] @ 37b744 │ │ │ │ ldr r3, [pc, #372] @ 37b72c │ │ │ │ @@ -421166,18 +421166,18 @@ │ │ │ │ add sp, sp, #32 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 377c00 │ │ │ │ cmp r7, #0 │ │ │ │ beq 37b5ac │ │ │ │ ldr r0, [r0, #128] @ 0x80 │ │ │ │ mov r1, r6 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldr r0, [r4, #132] @ 0x84 │ │ │ │ mov r1, r6 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldr r2, [pc, #252] @ 37b74c │ │ │ │ ldr r3, [pc, #216] @ 37b72c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -421213,43 +421213,43 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ mov r1, r7 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r7, [r0, #4] │ │ │ │ str r7, [r0, #8] │ │ │ │ str r7, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 37b760 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37b690 │ │ │ │ ldr r0, [pc, #72] @ 37b764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37b690 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq pc, [r8], #-232 @ 0xffffff18 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r1, sp, r4, asr #18 │ │ │ │ + subseq r1, sp, r4, lsr r9 │ │ │ │ + subeq fp, fp, r0, asr #17 │ │ │ │ ldrdeq fp, [fp], #-128 @ 0xffffff80 │ │ │ │ - subeq fp, fp, r0, ror #17 │ │ │ │ - subseq fp, r5, r4, ror #8 │ │ │ │ + subseq fp, r5, r4, asr r4 │ │ │ │ rsbeq pc, r8, r4, ror lr @ │ │ │ │ rsbeq pc, r8, r8, asr #28 │ │ │ │ strdeq pc, [r8], #-220 @ 0xffffff24 @ │ │ │ │ rsbeq pc, r8, ip, lsr #27 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r2, r0, r4, lsl #3 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, fp, ip, lsr sp │ │ │ │ - subeq fp, fp, r8, asr sp │ │ │ │ + subeq fp, fp, ip, lsr #26 │ │ │ │ + subeq fp, fp, r8, asr #26 │ │ │ │ │ │ │ │ 0037b768 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -421302,15 +421302,15 @@ │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrbeq r7, [r4, #137] @ 0x89 │ │ │ │ ldrbne r7, [r4, #110] @ 0x6e │ │ │ │ ldr r3, [r3] │ │ │ │ mov r8, r7 │ │ │ │ b 37b7e0 │ │ │ │ add r0, r4, #152 @ 0x98 │ │ │ │ - bl 7cac50 │ │ │ │ + bl 7cac40 │ │ │ │ ldr r3, [pc, #552] @ 37ba84 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 37b7e0 │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ @@ -421324,38 +421324,38 @@ │ │ │ │ ldr r3, [r3] │ │ │ │ and r2, r2, #23 │ │ │ │ mov r8, r7 │ │ │ │ strb r2, [r4, #100] @ 0x64 │ │ │ │ b 37b7e0 │ │ │ │ add r7, r4, #152 @ 0x98 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cac10 │ │ │ │ + bl 7cac00 │ │ │ │ cmp r0, #0 │ │ │ │ movne r8, #0 │ │ │ │ movne r7, r8 │ │ │ │ movne r9, r8 │ │ │ │ beq 37b8dc │ │ │ │ mov r0, r4 │ │ │ │ bl 377888 │ │ │ │ ldr r3, [pc, #436] @ 37ba84 │ │ │ │ strb r9, [r4, #98] @ 0x62 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ b 37b7e0 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7ca878 │ │ │ │ + bl 7ca868 │ │ │ │ mov r9, r0 │ │ │ │ mov r7, r0 │ │ │ │ mov r8, r0 │ │ │ │ b 37b8c0 │ │ │ │ and r2, r2, #127 @ 0x7f │ │ │ │ ldr r0, [r4, #128] @ 0x80 │ │ │ │ mov r1, r8 │ │ │ │ strb r2, [r4, #100] @ 0x64 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldr r3, [pc, #372] @ 37ba84 │ │ │ │ ldr r9, [r6, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37b9c0 │ │ │ │ ldrb r3, [r4, #100] @ 0x64 │ │ │ │ mov r8, r7 │ │ │ │ @@ -421385,22 +421385,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r5, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #224] @ 37ba98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37b7e8 │ │ │ │ ldr r3, [pc, #212] @ 37ba9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37b930 │ │ │ │ ldr r3, [pc, #180] @ 37ba90 │ │ │ │ @@ -421416,51 +421416,51 @@ │ │ │ │ mov r1, r8 │ │ │ │ add r0, sp, #8 │ │ │ │ str r8, [sp, #8] │ │ │ │ str r8, [sp, #12] │ │ │ │ str r8, [sp, #16] │ │ │ │ str r8, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 37baa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ b 37b890 │ │ │ │ ldr r0, [pc, #92] @ 37baa4 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37b7e8 │ │ │ │ ldr r0, [pc, #72] @ 37baa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r9] │ │ │ │ ldrb r2, [r4, #100] @ 0x64 │ │ │ │ b 37b890 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r8, r0, ror ip @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r1, sp, r0, asr #12 │ │ │ │ + subseq r1, sp, r0, lsr r6 │ │ │ │ rsbeq pc, r8, r8, asr ip @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq pc, r8, ip, lsl #24 │ │ │ │ andeq r4, r0, r8, lsr r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, fp, r0, lsr #22 │ │ │ │ + subeq fp, fp, r0, lsl fp │ │ │ │ andeq r3, r0, ip, lsl lr │ │ │ │ - subeq fp, fp, r4, ror #20 │ │ │ │ - strheq fp, [fp], #-172 @ 0xffffff54 │ │ │ │ - subeq fp, fp, ip, asr sl │ │ │ │ + subeq fp, fp, r4, asr sl │ │ │ │ + subeq fp, fp, ip, lsr #21 │ │ │ │ + subeq fp, fp, ip, asr #20 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r1, [pc, #92] @ 37bb20 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -421472,27 +421472,27 @@ │ │ │ │ mov r6, r0 │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ mov r5, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #20 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r6, #1088] @ 0x440 │ │ │ │ lsr r4, r4, r1 │ │ │ │ rsb r3, r1, #32 │ │ │ │ orr r4, r4, r5, lsl r3 │ │ │ │ sub r1, r1, #32 │ │ │ │ orr r1, r4, r5, lsr r1 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, lr} │ │ │ │ b 37b768 │ │ │ │ - ldrheq r1, [sp], #-56 @ 0xffffffc8 │ │ │ │ - subseq sl, r5, ip, ror #29 │ │ │ │ - subeq fp, fp, r8, lsr r3 │ │ │ │ + subseq r1, sp, r8, lsr #7 │ │ │ │ + ldrsbeq sl, [r5], #-236 @ 0xffffff14 │ │ │ │ + subeq fp, fp, r8, lsr #6 │ │ │ │ │ │ │ │ 0037bb2c : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr lr, [pc, #3788] @ 37ca10 │ │ │ │ @@ -421580,15 +421580,15 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, pc} │ │ │ │ add r0, r7, #152 @ 0x98 │ │ │ │ - bl 7cac20 │ │ │ │ + bl 7cac10 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ cmp r0, #0 │ │ │ │ beq 37c2bc │ │ │ │ mov r0, r7 │ │ │ │ bl 378c4c │ │ │ │ b 37bc58 │ │ │ │ ldr r2, [pc, #3428] @ 37ca28 │ │ │ │ @@ -421611,24 +421611,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r5, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3316] @ 37ca34 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ cmp r4, #15 │ │ │ │ bhi 37c304 │ │ │ │ cmp r4, #3 │ │ │ │ bhi 37c2e4 │ │ │ │ cmp r4, #2 │ │ │ │ beq 37bc9c │ │ │ │ cmp r4, #3 │ │ │ │ @@ -421665,23 +421665,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3112] @ 37ca3c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bc5c │ │ │ │ add r9, r7, r4 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ strb r5, [r9, #96] @ 0x60 │ │ │ │ b 37bc58 │ │ │ │ add r9, r7, r4 │ │ │ │ and r5, r5, #255 @ 0xff │ │ │ │ @@ -421706,22 +421706,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2960] @ 37ca44 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bc58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c54c │ │ │ │ mov r3, #0 │ │ │ │ mov r0, r7 │ │ │ │ strb r3, [r7, #101] @ 0x65 │ │ │ │ bl 377010 │ │ │ │ @@ -421762,16 +421762,16 @@ │ │ │ │ add r2, r2, #76 @ 0x4c │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [pc, #2788] @ 37ca50 │ │ │ │ ldr r3, [pc, #2788] @ 37ca54 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r7, #168 @ 0xa8 │ │ │ │ - bl 588eec │ │ │ │ - bl 57e9bc │ │ │ │ + bl 588edc │ │ │ │ + bl 57e9ac │ │ │ │ ldrb r3, [r7, #120] @ 0x78 │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ bne 37bc58 │ │ │ │ ldrb r3, [r7, #101] @ 0x65 │ │ │ │ mov r0, r7 │ │ │ │ mvn r3, r3, lsl #25 │ │ │ │ mvn r3, r3, lsr #25 │ │ │ │ @@ -421798,22 +421798,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2616] @ 37ca5c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bc58 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf08 │ │ │ │ ldr r3, [pc, #2596] @ 37ca60 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421831,22 +421831,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2492] @ 37ca64 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r8] │ │ │ │ ldr r4, [r7, #144] @ 0x90 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf08 │ │ │ │ ldr r3, [pc, #2468] @ 37ca68 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -421865,22 +421865,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2364] @ 37ca6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bf08 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bc58 │ │ │ │ ldr r3, [pc, #2344] @ 37ca70 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -421898,27 +421898,27 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2240] @ 37ca74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bc58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c7b8 │ │ │ │ add r0, r7, #152 @ 0x98 │ │ │ │ - bl 7ca694 │ │ │ │ + bl 7ca684 │ │ │ │ b 37bc58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c834 │ │ │ │ ldrb r3, [r7, #101] @ 0x65 │ │ │ │ mov r2, #0 │ │ │ │ orr r3, r3, #32 │ │ │ │ mov r0, r7 │ │ │ │ @@ -421926,18 +421926,18 @@ │ │ │ │ strh r2, [r7, #102] @ 0x66 │ │ │ │ bl 377010 │ │ │ │ b 37bc58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c6c0 │ │ │ │ ldr r0, [r7, #128] @ 0x80 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldr r0, [r7, #132] @ 0x84 │ │ │ │ mov r1, #0 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ mov r0, r7 │ │ │ │ bl 37b408 │ │ │ │ b 37bc58 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37c73c │ │ │ │ mov r0, r7 │ │ │ │ bl 37a364 │ │ │ │ @@ -421962,32 +421962,32 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1992] @ 37ca7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bc58 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r7 │ │ │ │ bl 377980 │ │ │ │ b 37bcb0 │ │ │ │ ldr r0, [pc, #1964] @ 37ca80 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bd44 │ │ │ │ mov r3, #1 │ │ │ │ lsl r3, r3, r4 │ │ │ │ tst r3, #1776 @ 0x6f0 │ │ │ │ bne 37be30 │ │ │ │ tst r3, #47360 @ 0xb900 │ │ │ │ bne 37be20 │ │ │ │ @@ -422010,15 +422010,15 @@ │ │ │ │ bne 37c8b8 │ │ │ │ ldr r0, [pc, #1856] @ 37ca88 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ add sp, sp, #40 @ 0x28 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r3, [pc, #1832] @ 37ca8c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf28 │ │ │ │ ldr r3, [pc, #1716] @ 37ca2c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ @@ -422033,22 +422033,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1728] @ 37ca90 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bf28 │ │ │ │ ldr r3, [pc, #1716] @ 37ca94 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf08 │ │ │ │ ldr r3, [pc, #1592] @ 37ca2c │ │ │ │ @@ -422064,22 +422064,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1612] @ 37ca98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bf08 │ │ │ │ ldr r3, [pc, #1600] @ 37ca9c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf50 │ │ │ │ ldr r3, [pc, #1468] @ 37ca2c │ │ │ │ @@ -422095,22 +422095,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1496] @ 37caa0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bf50 │ │ │ │ ldr r3, [pc, #1484] @ 37caa4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bef4 │ │ │ │ ldr r3, [pc, #1344] @ 37ca2c │ │ │ │ @@ -422126,22 +422126,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1380] @ 37caa8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bef4 │ │ │ │ ldr r3, [pc, #1368] @ 37caac │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bec4 │ │ │ │ ldr r3, [pc, #1220] @ 37ca2c │ │ │ │ @@ -422157,22 +422157,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1264] @ 37cab0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bec4 │ │ │ │ ldr r3, [pc, #1252] @ 37cab4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bf3c │ │ │ │ ldr r3, [pc, #1096] @ 37ca2c │ │ │ │ @@ -422188,22 +422188,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1148] @ 37cab8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bf3c │ │ │ │ ldr r3, [pc, #1136] @ 37cabc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37bee0 │ │ │ │ ldr r3, [pc, #972] @ 37ca2c │ │ │ │ @@ -422219,22 +422219,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1032] @ 37cac0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bee0 │ │ │ │ ldr r3, [pc, #1020] @ 37cac4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c200 │ │ │ │ ldr r3, [pc, #848] @ 37ca2c │ │ │ │ @@ -422250,22 +422250,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #916] @ 37cac8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37c200 │ │ │ │ ldr r3, [pc, #904] @ 37cacc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c22c │ │ │ │ ldr r3, [pc, #724] @ 37ca2c │ │ │ │ @@ -422281,22 +422281,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #800] @ 37cad0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37c22c │ │ │ │ ldr r3, [pc, #788] @ 37cad4 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c1c4 │ │ │ │ ldr r3, [pc, #600] @ 37ca2c │ │ │ │ @@ -422312,22 +422312,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 37cad8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37c1c4 │ │ │ │ ldr r3, [pc, #672] @ 37cadc │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37c1d8 │ │ │ │ ldr r3, [pc, #476] @ 37ca2c │ │ │ │ @@ -422343,181 +422343,181 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #568] @ 37cae0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37c1d8 │ │ │ │ ldr r4, [r7, #144] @ 0x90 │ │ │ │ b 37c0bc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #544] @ 37cae4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bc58 │ │ │ │ ldr r0, [pc, #528] @ 37cae8 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bc58 │ │ │ │ ldr r0, [pc, #512] @ 37caec │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bf28 │ │ │ │ ldr r0, [pc, #496] @ 37caf0 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bef4 │ │ │ │ ldr r0, [pc, #480] @ 37caf4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bf3c │ │ │ │ ldr r0, [pc, #464] @ 37caf8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bf08 │ │ │ │ ldr r0, [pc, #448] @ 37cafc │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bf08 │ │ │ │ ldr r0, [pc, #432] @ 37cb00 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37c0ac │ │ │ │ ldr r0, [pc, #416] @ 37cb04 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37c1d8 │ │ │ │ ldr r0, [pc, #400] @ 37cb08 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bc58 │ │ │ │ ldr r0, [pc, #384] @ 37cb0c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bee0 │ │ │ │ ldr r0, [pc, #368] @ 37cb10 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bf50 │ │ │ │ ldr r0, [pc, #352] @ 37cb14 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37c22c │ │ │ │ ldr r0, [pc, #336] @ 37cb18 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bc58 │ │ │ │ ldr r0, [pc, #320] @ 37cb1c │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37c200 │ │ │ │ ldr r0, [pc, #304] @ 37cb20 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37bec4 │ │ │ │ ldr r0, [pc, #288] @ 37cb24 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37c1c4 │ │ │ │ strheq pc, [r8], #-136 @ 0xffffff78 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, r8, r4, lsr #17 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r1, sp, lr, ror #3 │ │ │ │ + ldrsbeq r1, [sp], #-30 @ 0xffffffe2 │ │ │ │ @ instruction: 0x0068f798 │ │ │ │ muleq r0, r0, sp │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq fp, fp, r8, ror #15 │ │ │ │ + ldrdeq fp, [fp], #-120 @ 0xffffff88 │ │ │ │ andeq r3, r0, ip, lsr #1 │ │ │ │ - subeq fp, fp, ip, ror #30 │ │ │ │ + subeq fp, fp, ip, asr pc │ │ │ │ andeq r4, r0, r8, ror #13 │ │ │ │ - subeq fp, fp, r8, asr #28 │ │ │ │ - subseq r0, sp, r4, lsr #30 │ │ │ │ - ldrdeq r7, [ip], #-176 @ 0xffffff50 │ │ │ │ - subeq ip, r8, ip, lsr #25 │ │ │ │ + subeq fp, fp, r8, lsr lr │ │ │ │ + subseq r0, sp, r4, lsl pc │ │ │ │ + subeq r7, ip, r0, asr #23 │ │ │ │ + @ instruction: 0x0048cc9c │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ andeq r2, r0, r0, ror #26 │ │ │ │ - strdeq fp, [fp], #-144 @ 0xffffff70 │ │ │ │ + subeq fp, fp, r0, ror #19 │ │ │ │ andeq r3, r0, r4, lsr #25 │ │ │ │ - subeq fp, fp, ip, lsl #14 │ │ │ │ + strdeq fp, [fp], #-108 @ 0xffffff94 │ │ │ │ strdeq r1, [r0], -r8 │ │ │ │ - subeq fp, fp, r0, lsr #14 │ │ │ │ + subeq fp, fp, r0, lsl r7 │ │ │ │ muleq r0, r8, r9 │ │ │ │ - strdeq fp, [fp], #-124 @ 0xffffff84 │ │ │ │ + subeq fp, fp, ip, ror #15 │ │ │ │ andeq r3, r0, r0, lsr #16 │ │ │ │ - ldrdeq fp, [fp], #-44 @ 0xffffffd4 │ │ │ │ - subeq fp, fp, ip, lsl #5 │ │ │ │ + subeq fp, fp, ip, asr #5 │ │ │ │ + subeq fp, fp, ip, ror r2 │ │ │ │ ldrdeq pc, [r8], #-8 @ │ │ │ │ - subeq fp, fp, ip, ror sl │ │ │ │ + subeq fp, fp, ip, ror #20 │ │ │ │ andeq r3, r0, r4, lsl #30 │ │ │ │ - subeq fp, fp, ip, lsr #14 │ │ │ │ + subeq fp, fp, ip, lsl r7 │ │ │ │ andeq r4, r0, ip, asr #13 │ │ │ │ - strdeq fp, [fp], #-64 @ 0xffffffc0 │ │ │ │ + subeq fp, fp, r0, ror #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - strdeq fp, [fp], #-28 @ 0xffffffe4 │ │ │ │ + subeq fp, fp, ip, ror #3 │ │ │ │ andeq r3, r0, r0, ror #28 │ │ │ │ - subeq fp, fp, r4, lsr r6 │ │ │ │ + subeq fp, fp, r4, lsr #12 │ │ │ │ andeq r2, r0, r0, lsr #5 │ │ │ │ - subeq fp, fp, r0, asr #13 │ │ │ │ + strheq fp, [fp], #-96 @ 0xffffffa0 │ │ │ │ andeq r4, r0, r0, asr #14 │ │ │ │ - subeq fp, fp, r4, asr #8 │ │ │ │ + subeq fp, fp, r4, lsr r4 │ │ │ │ andeq r1, r0, r4, lsl #18 │ │ │ │ - subeq fp, fp, ip, asr #10 │ │ │ │ + subeq fp, fp, ip, lsr r5 │ │ │ │ andeq r3, r0, r0, lsl #12 │ │ │ │ - subeq sl, fp, r4, lsr #30 │ │ │ │ + subeq sl, fp, r4, lsl pc │ │ │ │ andeq r4, r0, ip, ror #6 │ │ │ │ - subeq sl, fp, r8, lsl #31 │ │ │ │ + subeq sl, fp, r8, ror pc │ │ │ │ andeq r4, r0, r0, asr r3 │ │ │ │ - subeq sl, fp, r0, asr #27 │ │ │ │ + strheq sl, [fp], #-208 @ 0xffffff30 │ │ │ │ andeq r1, r0, r4, ror fp │ │ │ │ - subeq fp, fp, r8, lsl r0 │ │ │ │ - subeq fp, fp, ip, ror r4 │ │ │ │ - subeq sl, fp, r8, ror #25 │ │ │ │ - subeq fp, fp, r0, asr r2 │ │ │ │ + subeq fp, fp, r8 │ │ │ │ + subeq fp, fp, ip, ror #8 │ │ │ │ + ldrdeq sl, [fp], #-200 @ 0xffffff38 │ │ │ │ + subeq fp, fp, r0, asr #4 │ │ │ │ + strheq fp, [fp], #-32 @ 0xffffffe0 │ │ │ │ + @ instruction: 0x004bb19c │ │ │ │ + subeq sl, fp, r4, asr pc │ │ │ │ + subeq fp, fp, ip, lsr #32 │ │ │ │ + subeq sl, fp, r4, lsr #29 │ │ │ │ + subeq sl, fp, ip, lsl #31 │ │ │ │ + subeq fp, fp, r4, asr #1 │ │ │ │ + subeq fp, fp, r8, lsr #5 │ │ │ │ + subeq sl, fp, r0, asr sp │ │ │ │ + strheq sl, [fp], #-212 @ 0xffffff2c │ │ │ │ + subeq fp, fp, ip │ │ │ │ + subeq sl, fp, r4, lsr #25 │ │ │ │ subeq fp, fp, r0, asr #5 │ │ │ │ - subeq fp, fp, ip, lsr #3 │ │ │ │ - subeq sl, fp, r4, ror #30 │ │ │ │ - subeq fp, fp, ip, lsr r0 │ │ │ │ - strheq sl, [fp], #-228 @ 0xffffff1c │ │ │ │ - @ instruction: 0x004baf9c │ │ │ │ - ldrdeq fp, [fp], #-4 │ │ │ │ - strheq fp, [fp], #-40 @ 0xffffffd8 │ │ │ │ - subeq sl, fp, r0, ror #26 │ │ │ │ - subeq sl, fp, r4, asr #27 │ │ │ │ - subeq fp, fp, ip, lsl r0 │ │ │ │ - strheq sl, [fp], #-196 @ 0xffffff3c │ │ │ │ - ldrdeq fp, [fp], #-32 @ 0xffffffe0 │ │ │ │ - subeq sl, fp, r0, lsr #24 │ │ │ │ + subeq sl, fp, r0, lsl ip │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r3 │ │ │ │ ldr r3, [pc, #100] @ 37cba8 │ │ │ │ mov r4, r2 │ │ │ │ @@ -422530,40 +422530,40 @@ │ │ │ │ add r0, r0, #1088 @ 0x440 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #20 │ │ │ │ add r0, r0, #8 │ │ │ │ ldrd r6, [sp, #32] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [r8, #1088] @ 0x440 │ │ │ │ mov r2, r6 │ │ │ │ lsr r4, r4, r1 │ │ │ │ rsb lr, r1, #32 │ │ │ │ orr r4, r4, r5, lsl lr │ │ │ │ sub r1, r1, #32 │ │ │ │ orr r1, r4, r5, lsr r1 │ │ │ │ mov r3, r7 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, r5, r6, r7, r8, lr} │ │ │ │ b 37bb2c │ │ │ │ - subseq r0, sp, r0, lsr r3 │ │ │ │ - subseq r9, r5, r4, ror lr │ │ │ │ - strheq sl, [fp], #-44 @ 0xffffffd4 │ │ │ │ + subseq r0, sp, r0, lsr #6 │ │ │ │ + subseq r9, r5, r4, ror #28 │ │ │ │ + subeq sl, fp, ip, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 37cbe0 │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq sp, r5, r8, asr #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #208] @ 37cccc │ │ │ │ ldr r2, [pc, #208] @ 37ccd0 │ │ │ │ @@ -422571,25 +422571,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #176] @ 37ccd8 │ │ │ │ ldr r1, [pc, #176] @ 37ccdc │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #144] @ 37cce0 │ │ │ │ ldr r3, [pc, #144] @ 37cce4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r1, [pc, #136] @ 37cce8 │ │ │ │ str r2, [r0, #92] @ 0x5c │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ @@ -422603,35 +422603,35 @@ │ │ │ │ ldr r1, [pc, #104] @ 37ccf0 │ │ │ │ add r3, pc, r3 │ │ │ │ orr r2, r2, #4 │ │ │ │ str r3, [r4, #56] @ 0x38 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ str r2, [r4, #48] @ 0x30 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [pc, #76] @ 37ccf4 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [r4, #84] @ 0x54 │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r0, sp, r4, ror #5 │ │ │ │ - subeq ip, r8, ip │ │ │ │ - ldrheq r7, [r0], #-160 @ 0xffffff60 │ │ │ │ - subeq r7, r9, ip, lsr sp │ │ │ │ - subeq r1, r9, ip, lsr ip │ │ │ │ + ldrsbeq r0, [sp], #-36 @ 0xffffffdc │ │ │ │ + strdeq fp, [r8], #-252 @ 0xffffff04 │ │ │ │ + subseq r7, r0, r0, lsr #21 │ │ │ │ + subeq r7, r9, ip, lsr #26 │ │ │ │ + subeq r1, r9, ip, lsr #24 │ │ │ │ andeq r1, r0, ip, ror #7 │ │ │ │ andeq r1, r0, r4, lsl #18 │ │ │ │ eorcs r1, r0, r2, lsr #32 │ │ │ │ - subeq fp, fp, r8, ror r2 │ │ │ │ + subeq fp, fp, r8, ror #4 │ │ │ │ andeq r1, r0, ip, lsr #19 │ │ │ │ rsbeq pc, r7, r4, lsr r7 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ mov r4, r0 │ │ │ │ @@ -422662,43 +422662,43 @@ │ │ │ │ cmp ip, r5 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ movcc r7, ip │ │ │ │ movcc r5, ip │ │ │ │ movcs r7, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov sl, #1 │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp, #48] @ 0x30 │ │ │ │ strb sl, [sp, #52] @ 0x34 │ │ │ │ add ip, sp, #40 @ 0x28 │ │ │ │ add fp, sp, #56 @ 0x38 │ │ │ │ mov r8, r0 │ │ │ │ ldm r1, {r0, r1} │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ and r6, r6, sl │ │ │ │ str r7, [sp, #16] │ │ │ │ asr r7, r7, #31 │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r7, [sp, #20] │ │ │ │ strb sl, [sp, #60] @ 0x3c │ │ │ │ ldm fp, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [r4, #1924] @ 0x784 │ │ │ │ ldr r3, [r4, #1928] @ 0x788 │ │ │ │ sub r2, r2, r5 │ │ │ │ add r3, r3, r5 │ │ │ │ str r2, [r4, #1924] @ 0x784 │ │ │ │ str r3, [r4, #1928] @ 0x788 │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ @@ -422707,47 +422707,47 @@ │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r0, [pc, #28] @ 37ce58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37cd44 │ │ │ │ rsbeq lr, r8, r0, ror #13 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - @ instruction: 0x005d0194 │ │ │ │ - subeq r7, r9, r0, lsl #24 │ │ │ │ - strdeq r1, [r9], #-172 @ 0xffffff54 │ │ │ │ - subeq fp, fp, ip, ror #1 │ │ │ │ + subseq r0, sp, r4, lsl #3 │ │ │ │ + strdeq r7, [r9], #-176 @ 0xffffff50 │ │ │ │ + subeq r1, r9, ip, ror #21 │ │ │ │ + ldrdeq fp, [fp], #-12 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r4, [pc, #168] @ 37cf1c │ │ │ │ ldr r2, [pc, #168] @ 37cf20 │ │ │ │ ldr r1, [pc, #168] @ 37cf24 │ │ │ │ sub sp, sp, #8 │ │ │ │ add r4, pc, r4 │ │ │ │ str r4, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #136] @ 37cf28 │ │ │ │ ldr r1, [pc, #136] @ 37cf2c │ │ │ │ add r4, r4, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r4, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [pc, #104] @ 37cf30 │ │ │ │ ldr r2, [pc, #104] @ 37cf34 │ │ │ │ ldr r3, [pc, #104] @ 37cf38 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r2, [r0, #100] @ 0x64 │ │ │ │ @@ -422763,23 +422763,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - subseq r0, sp, ip, rrx │ │ │ │ - @ instruction: 0x0048bd94 │ │ │ │ - subseq r7, r0, r8, lsr r8 │ │ │ │ - subeq r7, r9, r4, asr #21 │ │ │ │ - subeq r1, r9, r4, asr #19 │ │ │ │ + subseq r0, sp, ip, asr r0 │ │ │ │ + subeq fp, r8, r4, lsl #27 │ │ │ │ + subseq r7, r0, r8, lsr #16 │ │ │ │ + strheq r7, [r9], #-164 @ 0xffffff5c │ │ │ │ + strheq r1, [r9], #-148 @ 0xffffff6c │ │ │ │ andeq r1, r0, ip, lsl r3 │ │ │ │ ldrdeq r0, [r0], -r8 │ │ │ │ andeq r1, r0, r0, lsr #1 │ │ │ │ - subeq fp, fp, r0, rrx │ │ │ │ + subeq fp, fp, r0, asr r0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r3, [r0, #1912] @ 0x778 │ │ │ │ ldr r4, [r0, #1932] @ 0x78c │ │ │ │ tst r3, #64 @ 0x40 │ │ │ │ @@ -422795,22 +422795,22 @@ │ │ │ │ ldr r1, [pc, #48] @ 37cfb8 │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 354bd8 │ │ │ │ - subseq pc, ip, r4, ror #30 │ │ │ │ - ldrdeq r7, [r9], #-156 @ 0xffffff64 │ │ │ │ - ldrdeq r1, [r9], #-140 @ 0xffffff74 │ │ │ │ + subseq pc, ip, r4, asr pc @ │ │ │ │ + subeq r7, r9, ip, asr #19 │ │ │ │ + subeq r1, r9, ip, asr #17 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r2 │ │ │ │ ldr ip, [pc, #768] @ 37d2d8 │ │ │ │ cmp r4, #64 @ 0x40 │ │ │ │ @@ -422893,22 +422893,22 @@ │ │ │ │ add r0, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, sl} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #440] @ 37d2f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d050 │ │ │ │ lsr r1, r4, #2 │ │ │ │ orr r1, r1, r3, lsl #30 │ │ │ │ add r0, r0, #1952 @ 0x7a0 │ │ │ │ bl 37b768 │ │ │ │ and r8, r8, r0, lsr r5 │ │ │ │ b 37d050 │ │ │ │ @@ -422943,22 +422943,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #248] @ 37d300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d04c │ │ │ │ ldr r3, [pc, #236] @ 37d304 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d18c │ │ │ │ ldr r3, [pc, #196] @ 37d2f0 │ │ │ │ @@ -422974,58 +422974,58 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #132] @ 37d308 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [r7, #1944] @ 0x798 │ │ │ │ b 37d18c │ │ │ │ ldr r0, [pc, #116] @ 37d30c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d04c │ │ │ │ ldr r0, [pc, #100] @ 37d310 │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d050 │ │ │ │ ldr r0, [pc, #80] @ 37d314 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [r7, #1944] @ 0x798 │ │ │ │ b 37d18c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq lr, r8, ip, lsl r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, r8, r4, ror #7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq lr, r8, r4, lsr #7 │ │ │ │ @ instruction: 0x000045b8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sl, fp, ip, lsr #28 │ │ │ │ + subeq sl, fp, ip, lsl lr │ │ │ │ @ instruction: 0x000045bc │ │ │ │ - subeq sl, fp, ip, lsl #28 │ │ │ │ + strdeq sl, [fp], #-220 @ 0xffffff24 │ │ │ │ muleq r0, r4, ip │ │ │ │ - subeq sl, fp, ip, lsr sp │ │ │ │ - subeq sl, fp, r8, asr #27 │ │ │ │ - subeq sl, fp, ip, ror #25 │ │ │ │ - subeq sl, fp, r8, lsr #26 │ │ │ │ + subeq sl, fp, ip, lsr #26 │ │ │ │ + strheq sl, [fp], #-216 @ 0xffffff28 │ │ │ │ + ldrdeq sl, [fp], #-204 @ 0xffffff34 │ │ │ │ + subeq sl, fp, r8, lsl sp │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ mov r4, r2 │ │ │ │ ldr r2, [pc, #2340] @ 37dc58 │ │ │ │ mov r1, r3 │ │ │ │ @@ -423234,23 +423234,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r6} │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1520] @ 37dc88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [pc, #1512] @ 37dc8c │ │ │ │ add r3, pc, r3 │ │ │ │ cmp sl, #6 │ │ │ │ bhi 37d72c │ │ │ │ ldrsb r3, [r3, sl] │ │ │ │ add pc, pc, r3, lsl #2 │ │ │ │ nop @ (mov r0, r0) │ │ │ │ @@ -423304,23 +423304,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1256] @ 37dc98 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d490 │ │ │ │ ldr r3, [pc, #1244] @ 37dc9c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d490 │ │ │ │ ldr r3, [pc, #1196] @ 37dc80 │ │ │ │ @@ -423336,22 +423336,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1140] @ 37dca0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d490 │ │ │ │ ldr r2, [pc, #1128] @ 37dca4 │ │ │ │ add r2, pc, r2 │ │ │ │ cmp sl, #6 │ │ │ │ bhi 37d738 │ │ │ │ add r2, r2, sl │ │ │ │ ldrsh r2, [r2, sl] │ │ │ │ @@ -423381,22 +423381,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #972] @ 37dcac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d6dc │ │ │ │ ldr r3, [pc, #960] @ 37dcb0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d594 │ │ │ │ ldr r3, [pc, #892] @ 37dc80 │ │ │ │ @@ -423413,22 +423413,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #852] @ 37dcb4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d594 │ │ │ │ cmp r3, #0 │ │ │ │ bne 37db4c │ │ │ │ ldr r3, [pc, #776] @ 37dc80 │ │ │ │ ldr fp, [r7, r3] │ │ │ │ ldr r3, [fp] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ @@ -423457,22 +423457,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #684] @ 37dcbc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r5, #2208] @ 0x8a0 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37d490 │ │ │ │ ldr r2, [pc, #664] @ 37dcc0 │ │ │ │ ldr r3, [pc, #560] @ 37dc5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -423494,27 +423494,27 @@ │ │ │ │ mov r3, #0 │ │ │ │ bne 37d728 │ │ │ │ ldr r0, [pc, #588] @ 37dcc8 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r0, [pc, #568] @ 37dccc │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, sl │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d69c │ │ │ │ ldr r0, [pc, #544] @ 37dcd0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d594 │ │ │ │ ldr r3, [pc, #524] @ 37dcd4 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37d5d8 │ │ │ │ ldr r3, [pc, #420] @ 37dc80 │ │ │ │ @@ -423530,26 +423530,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #420] @ 37dcd8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d5d8 │ │ │ │ ldr r0, [pc, #408] @ 37dcdc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d984 │ │ │ │ ldr r3, [pc, #396] @ 37dce0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [pc, #284] @ 37dc80 │ │ │ │ ldr fp, [r7, r3] │ │ │ │ @@ -423565,22 +423565,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 37dce4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d978 │ │ │ │ ldr r2, [pc, #280] @ 37dce8 │ │ │ │ ldr r3, [pc, #136] @ 37dc5c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ @@ -423589,77 +423589,77 @@ │ │ │ │ bne 37d728 │ │ │ │ ldr r0, [pc, #248] @ 37dcec │ │ │ │ mov r2, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r0, [pc, #224] @ 37dcf0 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37da14 │ │ │ │ ldr r0, [pc, #208] @ 37dcf4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d5d8 │ │ │ │ ldr r0, [pc, #192] @ 37dcf8 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d6dc │ │ │ │ ldr r0, [pc, #176] @ 37dcfc │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37d978 │ │ │ │ rsbeq lr, r8, r0, asr #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq lr, r8, ip, lsr #1 │ │ │ │ rsbeq lr, r8, r8, lsl r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sp, r8, r4, ror #30 │ │ │ │ - ldrheq pc, [ip], #-152 @ 0xffffff68 @ │ │ │ │ + subseq pc, ip, r8, lsr #19 │ │ │ │ @ instruction: 0x0068de9c │ │ │ │ rsbeq sp, r8, ip, lsl lr │ │ │ │ andeq r2, r0, r4, ror #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sl, fp, r0, lsl sl │ │ │ │ - subseq pc, ip, r3, lsr r8 @ │ │ │ │ + subeq sl, fp, r0, lsl #20 │ │ │ │ + subseq pc, ip, r3, lsr #16 │ │ │ │ strdeq sp, [r8], #-204 @ 0xffffff34 @ │ │ │ │ muleq r0, r4, r3 │ │ │ │ - ldrdeq sl, [fp], #-168 @ 0xffffff58 │ │ │ │ + subeq sl, fp, r8, asr #21 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq sl, fp, ip, asr fp │ │ │ │ - subseq pc, ip, r2, lsr #13 │ │ │ │ + subeq sl, fp, ip, asr #22 │ │ │ │ + @ instruction: 0x005cf692 │ │ │ │ muleq r0, r0, r8 │ │ │ │ - subeq sl, fp, r4, asr r9 │ │ │ │ + subeq sl, fp, r4, asr #18 │ │ │ │ andeq r4, r0, r8, lsr #14 │ │ │ │ - strheq sl, [fp], #-156 @ 0xffffff64 │ │ │ │ + subeq sl, fp, ip, lsr #19 │ │ │ │ andeq r2, r0, r0, lsl r1 │ │ │ │ - ldrdeq sl, [fp], #-112 @ 0xffffff90 │ │ │ │ + subeq sl, fp, r0, asr #15 │ │ │ │ ldrdeq sp, [r8], #-148 @ 0xffffff6c @ │ │ │ │ rsbeq sp, r8, r4, lsr #19 │ │ │ │ - subeq sl, fp, ip, asr r9 │ │ │ │ - subeq sl, fp, ip, asr #12 │ │ │ │ - subeq sl, fp, r4, lsr #17 │ │ │ │ + subeq sl, fp, ip, asr #18 │ │ │ │ + subeq sl, fp, ip, lsr r6 │ │ │ │ + @ instruction: 0x004ba894 │ │ │ │ andeq r2, r0, r8, lsl sl │ │ │ │ - subeq sl, fp, r0, ror #11 │ │ │ │ - subeq sl, fp, r4, ror r6 │ │ │ │ + ldrdeq sl, [fp], #-80 @ 0xffffffb0 │ │ │ │ + subeq sl, fp, r4, ror #12 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subeq sl, fp, r4, lsr #11 │ │ │ │ + @ instruction: 0x004ba594 │ │ │ │ rsbeq sp, r8, ip, lsr #16 │ │ │ │ - subeq sl, fp, r0, ror #13 │ │ │ │ - strdeq sl, [fp], #-92 @ 0xffffffa4 │ │ │ │ - subeq sl, fp, ip, lsl r5 │ │ │ │ - subeq sl, fp, r8, lsr #12 │ │ │ │ - subeq sl, fp, r4, asr #10 │ │ │ │ + ldrdeq sl, [fp], #-96 @ 0xffffffa0 │ │ │ │ + subeq sl, fp, ip, ror #11 │ │ │ │ + subeq sl, fp, ip, lsl #10 │ │ │ │ + subeq sl, fp, r8, lsl r6 │ │ │ │ + subeq sl, fp, r4, lsr r5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #360] @ 37de80 │ │ │ │ ldr lr, [pc, #360] @ 37de84 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -423725,49 +423725,49 @@ │ │ │ │ mov r1, r3 │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ str r3, [sp, #8] │ │ │ │ str r3, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37dea4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37dd58 │ │ │ │ ldr r2, [pc, #92] @ 37dea8 │ │ │ │ ldr r3, [pc, #52] @ 37de84 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37de7c │ │ │ │ ldr r0, [pc, #60] @ 37deac │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, r8, r4, ror #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, r8, ip, asr #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x0068d69c │ │ │ │ rsbeq sp, r8, ip, asr r6 │ │ │ │ andeq r2, r0, r8, asr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq sl, fp, r4, ror #11 │ │ │ │ + ldrdeq sl, [fp], #-84 @ 0xffffffac │ │ │ │ strheq sp, [r8], #-80 @ 0xffffffb0 @ │ │ │ │ - subeq sl, fp, r4, lsl #12 │ │ │ │ + strdeq sl, [fp], #-84 @ 0xffffffac │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r3, [pc, #164] @ 37df6c │ │ │ │ mov r5, r1 │ │ │ │ mov r4, r2 │ │ │ │ @@ -423777,15 +423777,15 @@ │ │ │ │ sub sp, sp, #12 │ │ │ │ add r3, r3, #48 @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [pc, #132] @ 37df78 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ mov r7, r0 │ │ │ │ mov r0, r6 │ │ │ │ bl 350004 │ │ │ │ cmp r5, #0 │ │ │ │ cmpeq r4, #1 │ │ │ │ @@ -423807,17 +423807,17 @@ │ │ │ │ add sp, sp, #12 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, pc} │ │ │ │ - subseq pc, ip, r4, lsl r0 @ │ │ │ │ - subeq sl, fp, r4, ror #11 │ │ │ │ + subseq pc, ip, r4 │ │ │ │ ldrdeq sl, [fp], #-84 @ 0xffffffac │ │ │ │ + subeq sl, fp, r4, asr #11 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #156] @ 37e034 │ │ │ │ @@ -423829,15 +423829,15 @@ │ │ │ │ ldr r1, [pc, #136] @ 37e038 │ │ │ │ ldr r2, [pc, #136] @ 37e03c │ │ │ │ mov r7, r3 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [pc, #128] @ 37e040 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r6, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r4, #128 @ 0x80 │ │ │ │ beq 37e010 │ │ │ │ cmp r4, #192 @ 0xc0 │ │ │ │ beq 37dff4 │ │ │ │ mov r3, r7 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ @@ -423857,17 +423857,17 @@ │ │ │ │ and r3, r3, #1 │ │ │ │ and r2, r2, #1 │ │ │ │ mov r1, #1 │ │ │ │ ldr r0, [r0, #2352] @ 0x930 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {r4, r5, r6, r7, lr} │ │ │ │ b 34baf4 │ │ │ │ - subseq lr, ip, r0, asr pc │ │ │ │ - subeq sl, fp, ip, lsl #10 │ │ │ │ - subeq sl, fp, r0, lsl #10 │ │ │ │ + subseq lr, ip, r0, asr #30 │ │ │ │ + strdeq sl, [fp], #-76 @ 0xffffffb4 │ │ │ │ + strdeq sl, [fp], #-64 @ 0xffffffc0 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r5, [pc, #360] @ 37e1c4 │ │ │ │ mov r9, r1 │ │ │ │ @@ -423877,38 +423877,38 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r5, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r7, [pc, #320] @ 37e1d0 │ │ │ │ ldr r6, [pc, #320] @ 37e1d4 │ │ │ │ add r5, r5, #64 @ 0x40 │ │ │ │ add r7, pc, r7 │ │ │ │ add r6, pc, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ str r5, [sp] │ │ │ │ add r5, r4, #1952 @ 0x7a0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ - bl 582178 │ │ │ │ + bl 582168 │ │ │ │ cmp r0, #0 │ │ │ │ beq 37e1a4 │ │ │ │ ldr r1, [pc, #228] @ 37e1d8 │ │ │ │ ldr ip, [r8, #100] @ 0x64 │ │ │ │ ldr r2, [pc, #224] @ 37e1dc │ │ │ │ ldr r0, [pc, #224] @ 37e1e0 │ │ │ │ ldr r3, [pc, #224] @ 37e1e4 │ │ │ │ @@ -423928,25 +423928,25 @@ │ │ │ │ str r4, [r4, #2260] @ 0x8d4 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, fp │ │ │ │ str r3, [sp] │ │ │ │ strd r6, [sp, #8] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r3, fp │ │ │ │ mov r2, r9 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 3529e8 │ │ │ │ ldr r0, [pc, #120] @ 37e1e8 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 584efc │ │ │ │ + bl 584eec │ │ │ │ ldr r3, [pc, #104] @ 37e1ec │ │ │ │ mov r2, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ str r0, [r4, #2080] @ 0x820 │ │ │ │ str r2, [sp] │ │ │ │ @@ -423957,23 +423957,23 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subseq lr, ip, ip, lsl #29 │ │ │ │ - subeq sl, fp, r4, asr #8 │ │ │ │ - subeq sl, fp, ip, asr r4 │ │ │ │ - subeq sl, r8, r4, lsl #23 │ │ │ │ - subseq r6, r0, r8, lsr #12 │ │ │ │ + subseq lr, ip, ip, ror lr │ │ │ │ + subeq sl, fp, r4, lsr r4 │ │ │ │ + subeq sl, fp, ip, asr #8 │ │ │ │ + subeq sl, r8, r4, ror fp │ │ │ │ + subseq r6, r0, r8, lsl r6 │ │ │ │ @ instruction: 0xfffffbf8 │ │ │ │ strdeq fp, [r5], #-224 @ 0xffffff20 @ │ │ │ │ andeq r0, r0, r0, lsr #5 │ │ │ │ - subeq sl, fp, r8, asr #7 │ │ │ │ + strheq sl, [fp], #-56 @ 0xffffffc8 │ │ │ │ andeq r0, r0, r4, ror r5 │ │ │ │ rsbeq lr, r7, r4, asr r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4056] @ 0xfd8 │ │ │ │ ldr r8, [pc, #392] @ 37e390 │ │ │ │ @@ -423991,27 +423991,27 @@ │ │ │ │ str r2, [sp, #12] │ │ │ │ mov r2, #0 │ │ │ │ ldr r2, [pc, #352] @ 37e3a0 │ │ │ │ ldr r3, [pc, #352] @ 37e3a4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r3, #0 │ │ │ │ add r1, sp, #8 │ │ │ │ str r3, [sp, #8] │ │ │ │ mov r6, r0 │ │ │ │ mov r0, r5 │ │ │ │ bl 37e044 │ │ │ │ ldr r4, [sp, #8] │ │ │ │ cmp r4, #0 │ │ │ │ beq 37e2c0 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ ldr r2, [pc, #288] @ 37e3a8 │ │ │ │ ldr r3, [pc, #268] @ 37e398 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #12] │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -424028,15 +424028,15 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r2, [pc, #220] @ 37e3ac │ │ │ │ ldr r1, [pc, #220] @ 37e3b0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r1, #64 @ 0x40 │ │ │ │ bl 34bdc0 │ │ │ │ str r0, [r6, #2352] @ 0x930 │ │ │ │ bl 34bf50 │ │ │ │ mov r2, #87 @ 0x57 │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ @@ -424072,23 +424072,23 @@ │ │ │ │ asr r3, r3, #16 │ │ │ │ lsl r2, r3, #16 │ │ │ │ lsr r2, r2, #24 │ │ │ │ strb r3, [r0, #126] @ 0x7e │ │ │ │ strb r2, [r0, #127] @ 0x7f │ │ │ │ b 37e280 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq lr, [ip], #-200 @ 0xffffff38 │ │ │ │ + subseq lr, ip, r8, asr #25 │ │ │ │ rsbeq sp, r8, r4, ror #3 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq sl, fp, r4, lsl #5 │ │ │ │ subeq sl, fp, r4, ror r2 │ │ │ │ + subeq sl, fp, r4, ror #4 │ │ │ │ ldrdeq r0, [r0], -r2 │ │ │ │ rsbeq sp, r8, r4, ror r1 │ │ │ │ - subeq sl, r8, r8, asr #18 │ │ │ │ - subseq r6, r0, r8, ror #7 │ │ │ │ + subeq sl, r8, r8, lsr r9 │ │ │ │ + ldrsbeq r6, [r0], #-56 @ 0xffffffc8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #356] @ 37e530 │ │ │ │ ldr lr, [pc, #356] @ 37e534 │ │ │ │ add r4, pc, r4 │ │ │ │ @@ -424153,71 +424153,71 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 37e554 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37e40c │ │ │ │ ldr r2, [pc, #92] @ 37e558 │ │ │ │ ldr r3, [pc, #52] @ 37e534 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37e52c │ │ │ │ ldr r0, [pc, #60] @ 37e55c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq sp, r8, r0, lsr r0 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sp, r8, r8, lsl r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq ip, r8, r8, ror #31 │ │ │ │ rsbeq ip, r8, r8, lsr #31 │ │ │ │ andeq r2, r0, r8, asr sl │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, fp, r4, lsr pc │ │ │ │ + subeq r9, fp, r4, lsr #30 │ │ │ │ rsbeq ip, r8, r0, lsl #30 │ │ │ │ - subeq r9, fp, r4, asr pc │ │ │ │ + subeq r9, fp, r4, asr #30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #52] @ 37e5ac │ │ │ │ ldr r2, [pc, #52] @ 37e5b0 │ │ │ │ ldr r1, [pc, #52] @ 37e5b4 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r0, [r0, #2080] @ 0x820 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ - b 584fc4 │ │ │ │ - subseq lr, ip, ip, ror #18 │ │ │ │ - subeq r9, fp, ip, lsr #30 │ │ │ │ - subeq r9, fp, r4, asr #30 │ │ │ │ + b 584fb4 │ │ │ │ + subseq lr, ip, ip, asr r9 │ │ │ │ + subeq r9, fp, ip, lsl pc │ │ │ │ + subeq r9, fp, r4, lsr pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #100] @ 37e634 │ │ │ │ ldr r2, [pc, #100] @ 37e638 │ │ │ │ ldr r1, [pc, #100] @ 37e63c │ │ │ │ @@ -424225,49 +424225,49 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [pc, #64] @ 37e640 │ │ │ │ mov r3, #400 @ 0x190 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [sp] │ │ │ │ add r2, r0, #1952 @ 0x7a0 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58c79c │ │ │ │ + bl 58c78c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq lr, ip, r4, lsl r9 │ │ │ │ - ldrdeq r9, [fp], #-224 @ 0xffffff20 │ │ │ │ - subeq r9, fp, r8, ror #29 │ │ │ │ - ldrsbeq r8, [r5], #-60 @ 0xffffffc4 │ │ │ │ + subseq lr, ip, r4, lsl #18 │ │ │ │ + subeq r9, fp, r0, asr #29 │ │ │ │ + ldrdeq r9, [fp], #-232 @ 0xffffff18 │ │ │ │ + subseq r8, r5, ip, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #136] @ 37e6e4 │ │ │ │ ldr r2, [pc, #136] @ 37e6e8 │ │ │ │ ldr r1, [pc, #136] @ 37e6ec │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #1952 @ 0x7a0 │ │ │ │ bl 37b408 │ │ │ │ ldr r3, [r4, #1924] @ 0x784 │ │ │ │ ldr r2, [r4, #1912] @ 0x778 │ │ │ │ lsr r3, r3, #16 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -424285,17 +424285,17 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq lr, ip, r8, lsl #17 │ │ │ │ - subeq r9, fp, r8, asr #28 │ │ │ │ - subeq r9, fp, r0, ror #28 │ │ │ │ + subseq lr, ip, r8, ror r8 │ │ │ │ + subeq r9, fp, r8, lsr lr │ │ │ │ + subeq r9, fp, r0, asr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #124] @ 37e784 │ │ │ │ mov r4, r2 │ │ │ │ ldr r1, [pc, #120] @ 37e788 │ │ │ │ @@ -424303,15 +424303,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #56 @ 0x38 │ │ │ │ mov r3, #41 @ 0x29 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r4, #0 │ │ │ │ ldr r3, [r0, #1932] @ 0x78c │ │ │ │ biceq r3, r3, #16 │ │ │ │ streq r3, [r0, #1932] @ 0x78c │ │ │ │ beq 37e75c │ │ │ │ ldr r1, [r0, #1912] @ 0x778 │ │ │ │ orr r2, r3, #16 │ │ │ │ @@ -424325,28 +424325,28 @@ │ │ │ │ ldr r2, [r0, #1924] @ 0x784 │ │ │ │ cmp r2, #0 │ │ │ │ orreq r3, r3, #24 │ │ │ │ streq r3, [r0, #1932] @ 0x78c │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 37cf40 │ │ │ │ - ldrsbeq lr, [ip], #-120 @ 0xffffff88 │ │ │ │ - subeq r9, fp, ip, lsr #27 │ │ │ │ - @ instruction: 0x004b9d94 │ │ │ │ + subseq lr, ip, r8, asr #15 │ │ │ │ + @ instruction: 0x004b9d9c │ │ │ │ + subeq r9, fp, r4, lsl #27 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ ldr r4, [pc, #20] @ 37e7bc │ │ │ │ add r4, pc, r4 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ add r0, r4, #52 @ 0x34 │ │ │ │ pop {r4, lr} │ │ │ │ - b 588844 │ │ │ │ + b 588834 │ │ │ │ rsbeq fp, r5, r4, lsl #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4072] @ 0xfe8 │ │ │ │ ldr r5, [pc, #200] @ 37e8a0 │ │ │ │ ldr r2, [pc, #200] @ 37e8a4 │ │ │ │ @@ -424354,25 +424354,25 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r5, pc, r5 │ │ │ │ str r5, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ mov r6, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #168] @ 37e8ac │ │ │ │ ldr r1, [pc, #168] @ 37e8b0 │ │ │ │ add r5, r5, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str r5, [sp] │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r6 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #136] @ 37e8b4 │ │ │ │ ldr r3, [pc, #136] @ 37e8b8 │ │ │ │ ldr r1, [pc, #136] @ 37e8bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ str r1, [r0, #108] @ 0x6c │ │ │ │ ldr r1, [pc, #124] @ 37e8c0 │ │ │ │ @@ -424380,15 +424380,15 @@ │ │ │ │ str r3, [r0, #96] @ 0x60 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ mov r3, #4096 @ 0x1000 │ │ │ │ strh r2, [r0, #114] @ 0x72 │ │ │ │ strh r3, [r0, #118] @ 0x76 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r4 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r2, [pc, #88] @ 37e8c4 │ │ │ │ ldr r3, [r4, #48] @ 0x30 │ │ │ │ add r2, pc, r2 │ │ │ │ add r2, r2, #104 @ 0x68 │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r4, #84] @ 0x54 │ │ │ │ str r3, [r4, #48] @ 0x30 │ │ │ │ @@ -424396,19 +424396,19 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, pc} │ │ │ │ - @ instruction: 0x005ceb94 │ │ │ │ - subeq sl, r8, r0, lsr r4 │ │ │ │ - ldrsbeq r5, [r0], #-228 @ 0xffffff1c │ │ │ │ - subeq r6, r9, r0, ror #2 │ │ │ │ - subeq r0, r9, r0, rrx │ │ │ │ + subseq lr, ip, r4, lsl #23 │ │ │ │ + subeq sl, r8, r0, lsr #8 │ │ │ │ + subseq r5, r0, r4, asr #29 │ │ │ │ + subeq r6, r9, r0, asr r1 │ │ │ │ + subeq r0, r9, r0, asr r0 │ │ │ │ andeq r0, r0, r0, asr #24 │ │ │ │ andeq r0, r0, r8, ror #21 │ │ │ │ andseq r1, r2, r0 │ │ │ │ andeq r0, r0, ip, lsl #16 │ │ │ │ rsbeq fp, r5, ip, lsr r8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ @@ -424453,25 +424453,25 @@ │ │ │ │ ldr r0, [pc, #60] @ 37e9ac │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #56] @ 37e9b0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #36 @ 0x24 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - subseq lr, ip, r0, asr sl │ │ │ │ - ldrdeq r9, [fp], #-176 @ 0xffffff50 │ │ │ │ - subeq r9, fp, ip, lsl ip │ │ │ │ - andeq r0, r0, r1, lsr #17 │ │ │ │ - subseq lr, ip, ip, lsr #20 │ │ │ │ - subeq r9, fp, ip, lsr #23 │ │ │ │ + subseq lr, ip, r0, asr #20 │ │ │ │ subeq r9, fp, r0, asr #23 │ │ │ │ + subeq r9, fp, ip, lsl #24 │ │ │ │ + andeq r0, r0, r1, lsr #17 │ │ │ │ + subseq lr, ip, ip, lsl sl │ │ │ │ + @ instruction: 0x004b9b9c │ │ │ │ + strheq r9, [fp], #-176 @ 0xffffff50 │ │ │ │ muleq r0, lr, r8 │ │ │ │ - subseq lr, ip, r8, lsl #20 │ │ │ │ - subeq r9, fp, r8, lsl #23 │ │ │ │ - strheq r9, [fp], #-184 @ 0xffffff48 │ │ │ │ + ldrsheq lr, [ip], #-152 @ 0xffffff68 │ │ │ │ + subeq r9, fp, r8, ror fp │ │ │ │ + subeq r9, fp, r8, lsr #23 │ │ │ │ muleq r0, pc, r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #280] @ 37eae4 │ │ │ │ ldr r1, [pc, #280] @ 37eae8 │ │ │ │ @@ -424487,33 +424487,33 @@ │ │ │ │ ldr r3, [r2, r3] │ │ │ │ mov r4, r0 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 37ea58 │ │ │ │ mov r0, #1 │ │ │ │ ldr r4, [r4, #2344] @ 0x928 │ │ │ │ - bl 7e50b4 │ │ │ │ + bl 7e50a4 │ │ │ │ ldr r2, [pc, #220] @ 37eaf4 │ │ │ │ ldr r3, [pc, #204] @ 37eae8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #20] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37eae0 │ │ │ │ mov r2, #1000 @ 0x3e8 │ │ │ │ mov r3, #0 │ │ │ │ - bl 8076f0 │ │ │ │ + bl 8076e0 │ │ │ │ adds r2, r0, #500 @ 0x1f4 │ │ │ │ adc r3, r1, #0 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #24 │ │ │ │ pop {r4, lr} │ │ │ │ - b 7e4f80 │ │ │ │ + b 7e4f70 │ │ │ │ ldr r3, [pc, #152] @ 37eaf8 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ea04 │ │ │ │ ldr r3, [pc, #136] @ 37eafc │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -424528,37 +424528,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 37eb04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37ea04 │ │ │ │ ldr r0, [pc, #48] @ 37eb08 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37ea04 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, r8, r0, lsr sl │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq ip, r8, r0, lsl sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq ip, r8, r4, ror #19 │ │ │ │ andeq r2, r0, r8, lsl #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, fp, r0, lsr #21 │ │ │ │ - subeq r9, fp, ip, asr #21 │ │ │ │ + @ instruction: 0x004b9a90 │ │ │ │ + strheq r9, [fp], #-172 @ 0xffffff54 │ │ │ │ ldr r2, [r0, #2360] @ 0x938 │ │ │ │ cmp r2, #8 │ │ │ │ bhi 37eb64 │ │ │ │ ldr r3, [r0, #2372] @ 0x944 │ │ │ │ cmp r3, #4 │ │ │ │ beq 37eb38 │ │ │ │ mov r0, #0 │ │ │ │ @@ -424648,18 +424648,18 @@ │ │ │ │ add r3, r3, #52 @ 0x34 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, r8, r4, ror #16 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq lr, ip, r4, lsl #7 │ │ │ │ + subseq lr, ip, r4, ror r3 │ │ │ │ rsbeq ip, r8, r4, lsl #16 │ │ │ │ - subseq lr, ip, ip, lsl #14 │ │ │ │ - subeq lr, r9, r0, asr r2 │ │ │ │ + ldrsheq lr, [ip], #-108 @ 0xffffff94 │ │ │ │ + subeq lr, r9, r0, asr #4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr r4, [pc, #240] @ 37eda8 │ │ │ │ sub sp, sp, #24 │ │ │ │ ldr lr, [pc, #236] @ 37edac │ │ │ │ @@ -424720,18 +424720,18 @@ │ │ │ │ add r3, r3, #64 @ 0x40 │ │ │ │ mov r2, #428 @ 0x1ac │ │ │ │ str r0, [sp] │ │ │ │ bl 1e1078 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, r8, r0, asr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq lr, ip, r8, ror #4 │ │ │ │ + subseq lr, ip, r8, asr r2 │ │ │ │ rsbeq ip, r8, r8, ror #13 │ │ │ │ - subseq lr, ip, ip, ror #11 │ │ │ │ - subeq lr, r9, r0, lsr r1 │ │ │ │ + ldrsbeq lr, [ip], #-92 @ 0xffffffa4 │ │ │ │ + subeq lr, r9, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #492] @ 37efc4 │ │ │ │ ldr r3, [r0, #2360] @ 0x938 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424793,22 +424793,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #244] @ 37efe4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #2360] @ 0x938 │ │ │ │ b 37ee68 │ │ │ │ ldr r3, [pc, #228] @ 37efe8 │ │ │ │ ldr r3, [ip, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37ee1c │ │ │ │ @@ -424825,84 +424825,84 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 37efec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37ee1c │ │ │ │ ldr r2, [pc, #116] @ 37eff0 │ │ │ │ ldr r3, [pc, #72] @ 37efc8 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37efc0 │ │ │ │ ldr r0, [pc, #84] @ 37eff4 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r0, [pc, #68] @ 37eff8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #2360] @ 0x938 │ │ │ │ b 37ee68 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq ip, r8, ip, lsl r6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq ip, [r8], #-92 @ 0xffffffa4 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq ip, [r8], #-88 @ 0xffffffa8 @ │ │ │ │ andeq r2, r0, r4, lsr r6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r9, fp, r0, asr r7 │ │ │ │ + subeq r9, fp, r0, asr #14 │ │ │ │ ldrdeq r3, [r0], -r8 │ │ │ │ - subeq r9, fp, r8, ror #12 │ │ │ │ + subeq r9, fp, r8, asr r6 │ │ │ │ rsbeq ip, r8, r0, lsl #9 │ │ │ │ - subeq r9, fp, r0, ror r6 │ │ │ │ - strheq r9, [fp], #-108 @ 0xffffff94 │ │ │ │ + subeq r9, fp, r0, ror #12 │ │ │ │ + subeq r9, fp, ip, lsr #13 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #76] @ 37f060 │ │ │ │ ldr r2, [pc, #76] @ 37f064 │ │ │ │ ldr r1, [pc, #76] @ 37f068 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #16 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ mov r3, #1 │ │ │ │ strh r3, [r0, #110] @ 0x6e │ │ │ │ add sp, sp, #12 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {pc} @ (ldr pc, [sp], #4) │ │ │ │ - subseq lr, ip, ip, asr r3 │ │ │ │ - subeq r5, r9, r4, asr #18 │ │ │ │ - subeq pc, r8, r4, asr #16 │ │ │ │ + subseq lr, ip, ip, asr #6 │ │ │ │ + subeq r5, r9, r4, lsr r9 │ │ │ │ + subeq pc, r8, r4, lsr r8 @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #584] @ 37f2cc │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -424916,15 +424916,15 @@ │ │ │ │ ldr ip, [lr, ip] │ │ │ │ ldr r3, [pc, #560] @ 37f2e0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #28] │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [pc, #536] @ 37f2e4 │ │ │ │ ldr r3, [pc, #536] @ 37f2e8 │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ mov r4, r0 │ │ │ │ @@ -424993,15 +424993,15 @@ │ │ │ │ ldr r3, [sp, #28] │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 37f280 │ │ │ │ ldr r0, [r4, #2344] @ 0x928 │ │ │ │ add sp, sp, #36 @ 0x24 │ │ │ │ pop {r4, r5, lr} │ │ │ │ - b 7e4b68 │ │ │ │ + b 7e4b58 │ │ │ │ ldr r3, [pc, #240] @ 37f2f0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f0e4 │ │ │ │ ldr r3, [pc, #224] @ 37f2f4 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ @@ -425016,25 +425016,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #148] @ 37f2fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37f0e4 │ │ │ │ ldr r0, [pc, #136] @ 37f300 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37f0e4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #120] @ 37f304 │ │ │ │ ldr r1, [pc, #120] @ 37f308 │ │ │ │ ldr r0, [pc, #120] @ 37f30c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #116] @ 37f310 │ │ │ │ @@ -425047,35 +425047,35 @@ │ │ │ │ ldr r0, [pc, #100] @ 37f31c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #96] @ 37f320 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #88 @ 0x58 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ - ldrsheq lr, [ip], #-32 @ 0xffffffe0 │ │ │ │ + subseq lr, ip, r0, ror #5 │ │ │ │ rsbeq ip, r8, r4, ror #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r9, fp, r0, asr r4 │ │ │ │ - ldrdeq r9, [fp], #-92 @ 0xffffffa4 │ │ │ │ + subeq r9, fp, r0, asr #8 │ │ │ │ + subeq r9, fp, ip, asr #11 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ rsbeq ip, r8, r0, lsr r3 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq ip, r8, r0, lsr r2 │ │ │ │ andeq r1, r0, ip, lsr lr │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ + subeq r9, fp, r4, lsr #8 │ │ │ │ subeq r9, fp, r4, lsr r4 │ │ │ │ - subeq r9, fp, r4, asr #8 │ │ │ │ - subseq lr, ip, r4, ror #1 │ │ │ │ - subeq r9, fp, r4, ror #4 │ │ │ │ - subeq r9, fp, r0, lsr r4 │ │ │ │ + ldrsbeq lr, [ip], #-4 │ │ │ │ + subeq r9, fp, r4, asr r2 │ │ │ │ + subeq r9, fp, r0, lsr #8 │ │ │ │ andeq r0, r0, r3, lsr #3 │ │ │ │ - subseq lr, ip, r0, asr #1 │ │ │ │ - subeq r9, fp, r0, asr #4 │ │ │ │ - subeq r9, fp, ip, lsl #5 │ │ │ │ + ldrheq lr, [ip], #-0 │ │ │ │ + subeq r9, fp, r0, lsr r2 │ │ │ │ + subeq r9, fp, ip, ror r2 │ │ │ │ andeq r0, r0, r2, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #116] @ 37f3b0 │ │ │ │ ldr r2, [pc, #116] @ 37f3b4 │ │ │ │ @@ -425083,38 +425083,38 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #104] @ 37f3bc │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #2256 @ 0x8d0 │ │ │ │ - bl 544e24 │ │ │ │ + bl 544e18 │ │ │ │ ldr r4, [r4, #2344] @ 0x928 │ │ │ │ cmp r4, #0 │ │ │ │ beq 37f390 │ │ │ │ mov r0, r4 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 1e136c │ │ │ │ add sp, sp, #8 │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ - subseq lr, ip, r4, lsr r0 │ │ │ │ - subeq r9, fp, ip, lsr #3 │ │ │ │ - subeq r9, fp, r8, lsr r3 │ │ │ │ + subseq lr, ip, r4, lsr #32 │ │ │ │ + @ instruction: 0x004b919c │ │ │ │ + subeq r9, fp, r8, lsr #6 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r1, [pc, #144] @ 37f468 │ │ │ │ ldr r3, [r0] │ │ │ │ @@ -425125,15 +425125,15 @@ │ │ │ │ ldr r2, [pc, #124] @ 37f46c │ │ │ │ ldr r0, [r3, #20] │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #116] @ 37f470 │ │ │ │ ldr r3, [pc, #116] @ 37f474 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ mov r3, r0 │ │ │ │ ldr r0, [r4, #32] │ │ │ │ str r2, [r4, #32] │ │ │ │ ldr r1, [r3, #2480] @ 0x9b0 │ │ │ │ cmp r0, r1 │ │ │ │ streq r2, [r3, #2480] @ 0x9b0 │ │ │ │ @@ -425150,17 +425150,17 @@ │ │ │ │ str r3, [r0, #28] │ │ │ │ str r3, [r0, #24] │ │ │ │ bl 1e136c │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 36a6e4 │ │ │ │ - @ instruction: 0x005cdf9c │ │ │ │ - subeq r9, fp, r0, lsl #2 │ │ │ │ - subeq r9, fp, ip, lsl #5 │ │ │ │ + subseq sp, ip, ip, lsl #31 │ │ │ │ + strdeq r9, [fp], #-0 │ │ │ │ + subeq r9, fp, ip, ror r2 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r6, [pc, #524] @ 37f69c │ │ │ │ sub sp, sp, #36 @ 0x24 │ │ │ │ @@ -425169,30 +425169,30 @@ │ │ │ │ str r2, [sp] │ │ │ │ ldr r1, [pc, #508] @ 37f6a0 │ │ │ │ ldr r2, [pc, #508] @ 37f6a4 │ │ │ │ ldr r3, [pc, #508] @ 37f6a8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #492] @ 37f6ac │ │ │ │ ldr r1, [pc, #492] @ 37f6b0 │ │ │ │ add r6, r6, #104 @ 0x68 │ │ │ │ str r6, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ ldr r7, [pc, #472] @ 37f6b4 │ │ │ │ mov r6, #1 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r8, #1024 @ 0x400 │ │ │ │ mov r9, #0 │ │ │ │ mov r4, r0 │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #444] @ 37f6b8 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ mvn ip, #0 │ │ │ │ add sl, r4, #1744 @ 0x6d0 │ │ │ │ add r3, pc, r3 │ │ │ │ strb ip, [r1, #13] │ │ │ │ strb r6, [r1, #61] @ 0x3d │ │ │ │ @@ -425203,64 +425203,64 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r8, #8192 @ 0x2000 │ │ │ │ mov r9, #0 │ │ │ │ mov fp, r0 │ │ │ │ mov r0, r3 │ │ │ │ mov r3, r4 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #372] @ 37f6bc │ │ │ │ add r2, r4, #1920 @ 0x780 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ strd r8, [sp, #8] │ │ │ │ add r2, r7, #204 @ 0xcc │ │ │ │ mov r1, r4 │ │ │ │ mov r0, ip │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #24] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ add r2, r4, #2080 @ 0x820 │ │ │ │ ldr r3, [pc, #324] @ 37f6c0 │ │ │ │ add r2, r2, #8 │ │ │ │ mov ip, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, ip │ │ │ │ add r2, r7, #252 @ 0xfc │ │ │ │ mov r1, r4 │ │ │ │ strd r8, [sp, #8] │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ str ip, [sp, #28] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ mov r0, #32 │ │ │ │ bl 1e1060 │ │ │ │ ldr r3, [pc, #264] @ 37f6c4 │ │ │ │ mov r8, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ stmib sp, {r3, r4} │ │ │ │ str r8, [sp] │ │ │ │ mov r3, #1000 @ 0x3e8 │ │ │ │ mov r9, r0 │ │ │ │ - bl 7e4a8c │ │ │ │ + bl 7e4a7c │ │ │ │ mov r0, r5 │ │ │ │ str r9, [r4, #2344] @ 0x928 │ │ │ │ strb r6, [r4, #2084] @ 0x824 │ │ │ │ strb r6, [r4, #1916] @ 0x77c │ │ │ │ bl 3562fc │ │ │ │ ldr r2, [pc, #208] @ 37f6c8 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, r0 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ - bl 544d28 │ │ │ │ + bl 544d1c │ │ │ │ mov r2, r6 │ │ │ │ mov r1, sl │ │ │ │ mov r0, fp │ │ │ │ bl 292bfc │ │ │ │ ldr r3, [sp, #28] │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ @@ -425291,26 +425291,26 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subseq sp, ip, r4, ror #29 │ │ │ │ - subeq r9, fp, r0, ror #3 │ │ │ │ - subeq r9, fp, r4, asr r0 │ │ │ │ + ldrsbeq sp, [ip], #-228 @ 0xffffff1c │ │ │ │ + ldrdeq r9, [fp], #-16 │ │ │ │ + subeq r9, fp, r4, asr #32 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ - subeq r9, r8, r0, asr r7 │ │ │ │ - ldrsheq r5, [r0], #-20 @ 0xffffffec │ │ │ │ + subeq r9, r8, r0, asr #14 │ │ │ │ + subseq r5, r0, r4, ror #3 │ │ │ │ rsbeq sl, r5, ip, asr #23 │ │ │ │ - ldrdeq r9, [fp], #-20 @ 0xffffffec │ │ │ │ - @ instruction: 0x004b9198 │ │ │ │ - subeq r9, fp, ip, ror #2 │ │ │ │ + subeq r9, fp, r4, asr #3 │ │ │ │ + subeq r9, fp, r8, lsl #3 │ │ │ │ + subeq r9, fp, ip, asr r1 │ │ │ │ andeq r6, r0, r0, lsl #15 │ │ │ │ - subeq r9, fp, r0, lsl #2 │ │ │ │ + strdeq r9, [fp], #-0 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r1, [pc, #836] @ 37fa28 │ │ │ │ ldr r2, [pc, #836] @ 37fa2c │ │ │ │ ldrb r7, [r0, #2503] @ 0x9c7 │ │ │ │ @@ -425359,21 +425359,21 @@ │ │ │ │ add r1, r1, #112 @ 0x70 │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #672] @ 37fa40 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r4, #1744] @ 0x6d0 │ │ │ │ mov r1, r5 │ │ │ │ cmp r3, #0 │ │ │ │ beq 37f850 │ │ │ │ mov r0, r3 │ │ │ │ - bl 584cbc │ │ │ │ + bl 584cac │ │ │ │ ldr r3, [r4, #2480] @ 0x9b0 │ │ │ │ orrs r3, r3, r5 │ │ │ │ beq 37f860 │ │ │ │ ldr r2, [pc, #616] @ 37fa44 │ │ │ │ ldr r3, [pc, #588] @ 37fa2c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -425465,31 +425465,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r7, r8, r9} │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 37fa60 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37f840 │ │ │ │ ldr r0, [pc, #224] @ 37fa64 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r5 │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37f840 │ │ │ │ ldr r2, [pc, #196] @ 37fa68 │ │ │ │ ldr r2, [r6, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ beq 37f898 │ │ │ │ ldr r2, [pc, #160] @ 37fa58 │ │ │ │ @@ -425505,46 +425505,46 @@ │ │ │ │ add r0, sp, #16 │ │ │ │ str r3, [sp, #16] │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r0, #4] │ │ │ │ str r3, [r0, #8] │ │ │ │ str r3, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 37fa6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37f898 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #80] @ 37fa70 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37f898 │ │ │ │ rsbeq fp, r8, r4, lsl sp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq fp, [r8], #-204 @ 0xffffff34 @ │ │ │ │ rsbseq ip, r3, r4, asr r3 │ │ │ │ - subseq sp, ip, r8, ror #23 │ │ │ │ - subeq r5, r9, r4, asr #3 │ │ │ │ - subeq pc, r8, ip, asr #1 │ │ │ │ + ldrsbeq sp, [ip], #-184 @ 0xffffff48 │ │ │ │ + strheq r5, [r9], #-20 @ 0xffffffec │ │ │ │ + strheq pc, [r8], #-12 @ │ │ │ │ rsbeq fp, r8, r0, lsr #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbseq ip, r3, r4, lsl #5 │ │ │ │ rsbeq fp, r8, r4, lsr fp │ │ │ │ andeq r1, r0, r4, ror #28 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004b8d90 │ │ │ │ - subeq r8, fp, r8, asr #27 │ │ │ │ + subeq r8, fp, r0, lsl #27 │ │ │ │ + strheq r8, [fp], #-216 @ 0xffffff28 │ │ │ │ andeq r3, r0, ip, ror #15 │ │ │ │ - subeq r8, fp, ip, lsl #27 │ │ │ │ - subeq r8, fp, r0, ror #27 │ │ │ │ + subeq r8, fp, ip, ror sp │ │ │ │ + ldrdeq r8, [fp], #-208 @ 0xffffff30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4016] @ 0xfb0 │ │ │ │ ldr lr, [pc, #396] @ 37fc18 │ │ │ │ ldr r3, [pc, #396] @ 37fc1c │ │ │ │ add lr, pc, lr │ │ │ │ @@ -425617,49 +425617,49 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r2, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #20] │ │ │ │ str sl, [sp, #12] │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #92] @ 37fc38 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb sl, [r4, #2505] @ 0x9c9 │ │ │ │ ldrb r2, [r4, #2506] @ 0x9ca │ │ │ │ b 37fad8 │ │ │ │ ldr r0, [pc, #72] @ 37fc3c │ │ │ │ mov r3, r2 │ │ │ │ str sl, [sp] │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb sl, [r4, #2505] @ 0x9c9 │ │ │ │ ldrb r2, [r4, #2506] @ 0x9ca │ │ │ │ b 37fad8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r8, r0, ror r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, r8, r0, asr r9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ ldrdeq fp, [r8], #-136 @ 0xffffff78 @ │ │ │ │ andeq r2, r0, r4, ror r1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, fp, ip, ror ip │ │ │ │ - strheq r8, [fp], #-192 @ 0xffffff40 │ │ │ │ + subeq r8, fp, ip, ror #24 │ │ │ │ + subeq r8, fp, r0, lsr #25 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr r3, [r0, #2480] @ 0x9b0 │ │ │ │ ldr r2, [pc, #640] @ 37fedc │ │ │ │ cmp r3, #0 │ │ │ │ @@ -425793,28 +425793,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #112] @ 37ff00 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r4, #2480] @ 0x9b0 │ │ │ │ b 37fd04 │ │ │ │ ldr r0, [pc, #96] @ 37ff04 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r4, #2480] @ 0x9b0 │ │ │ │ b 37fd04 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #72] @ 37ff08 │ │ │ │ ldr r1, [pc, #72] @ 37ff0c │ │ │ │ ldr r0, [pc, #72] @ 37ff10 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -425828,19 +425828,19 @@ │ │ │ │ rsbeq fp, r8, r8, lsl #15 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq fp, r8, r4, ror r6 │ │ │ │ rsbeq fp, r8, r8, lsr r6 │ │ │ │ andeq r4, r0, r8, ror r2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, fp, r0, lsl #21 │ │ │ │ - @ instruction: 0x004b8a98 │ │ │ │ - ldrheq sp, [ip], #-64 @ 0xffffffc0 │ │ │ │ - subeq r8, fp, r0, lsr r6 │ │ │ │ - subeq r8, fp, r8, lsr #20 │ │ │ │ + subeq r8, fp, r0, ror sl │ │ │ │ + subeq r8, fp, r8, lsl #21 │ │ │ │ + subseq sp, ip, r0, lsr #9 │ │ │ │ + subeq r8, fp, r0, lsr #12 │ │ │ │ + subeq r8, fp, r8, lsl sl │ │ │ │ andeq r0, r0, r3, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr lr, [pc, #320] @ 380070 │ │ │ │ ldr ip, [pc, #320] @ 380074 │ │ │ │ @@ -425906,38 +425906,38 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 380090 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37ff68 │ │ │ │ ldr r0, [pc, #48] @ 380094 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 37ff68 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq fp, r8, ip, asr #9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq fp, r8, ip, lsr #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq fp, r8, r4, ror #8 │ │ │ │ andeq r2, r0, r8, ror r9 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, fp, r0, lsl r9 │ │ │ │ - subeq r8, fp, ip, lsr r9 │ │ │ │ + subeq r8, fp, r0, lsl #18 │ │ │ │ + subeq r8, fp, ip, lsr #18 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #1704] @ 38075c │ │ │ │ ldr r2, [pc, #1704] @ 380760 │ │ │ │ @@ -426000,15 +426000,15 @@ │ │ │ │ ble 380734 │ │ │ │ ldr r7, [pc, #1500] @ 38077c │ │ │ │ ldr r0, [pc, #1500] @ 380780 │ │ │ │ add r7, pc, r7 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ b 380124 │ │ │ │ mov r5, #0 │ │ │ │ b 380114 │ │ │ │ mov r5, #15 │ │ │ │ b 380114 │ │ │ │ ldrb r5, [r0, #2552] @ 0x9f8 │ │ │ │ @@ -426335,64 +426335,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #152] @ 3807a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 380138 │ │ │ │ ldr r0, [pc, #140] @ 3807a8 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 380138 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #112] @ 3807ac │ │ │ │ ldr r0, [pc, #112] @ 3807b0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, r4, lsl #2 │ │ │ │ ldr r1, [r3, #364] @ 0x16c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r5, #255 @ 0xff │ │ │ │ b 3801e0 │ │ │ │ rsbeq fp, r8, r8, asr #6 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq ip, ip, r8, ror lr │ │ │ │ + subseq ip, ip, r8, ror #28 │ │ │ │ rsbeq fp, r8, r0, lsr r3 │ │ │ │ - subeq lr, r8, r4, lsr #20 │ │ │ │ + subeq lr, r8, r4, lsl sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strheq fp, [r8], #-44 @ 0xffffffd4 @ │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subeq lr, r8, r0, lsr #19 │ │ │ │ - subeq r8, fp, r0, lsr r8 │ │ │ │ - subeq lr, r8, ip, ror #18 │ │ │ │ + @ instruction: 0x0048e990 │ │ │ │ + subeq r8, fp, r0, lsr #16 │ │ │ │ + subeq lr, r8, ip, asr r9 │ │ │ │ rsbeq r9, r5, r4, asr #29 │ │ │ │ - subseq sp, ip, r0, lsr #2 │ │ │ │ - subeq r8, fp, r0, lsr #5 │ │ │ │ - subeq r8, fp, ip, ror #14 │ │ │ │ + subseq sp, ip, r0, lsl r1 │ │ │ │ + @ instruction: 0x004b8290 │ │ │ │ + subeq r8, fp, ip, asr r7 │ │ │ │ andeq r0, r0, pc, lsl r7 │ │ │ │ andeq r1, r0, r0, lsr #32 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r8, [fp], #-44 @ 0xffffffd4 │ │ │ │ - subeq r8, fp, r0, lsr #6 │ │ │ │ + subeq r8, fp, ip, ror #5 │ │ │ │ + subeq r8, fp, r0, lsl r3 │ │ │ │ rsbeq r9, r5, ip, ror #18 │ │ │ │ - @ instruction: 0x004b8294 │ │ │ │ + subeq r8, fp, r4, lsl #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ bl 380098 │ │ │ │ mov r1, #0 │ │ │ │ @@ -426476,41 +426476,41 @@ │ │ │ │ mov r5, r1 │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ stm sp, {r5, r6} │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 380984 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r6, [r4, #2503] @ 0x9c7 │ │ │ │ b 380864 │ │ │ │ ldr r0, [pc, #56] @ 380988 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r6, [r4, #2503] @ 0x9c7 │ │ │ │ b 380864 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq sl, [r8], #-184 @ 0xffffff48 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq sl, [r8], #-184 @ 0xffffff48 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq sl, r8, r4, ror fp │ │ │ │ andeq r1, r0, ip, asr #1 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r8, fp, ip, lsr #2 │ │ │ │ - subeq r8, fp, r8, asr r1 │ │ │ │ + subeq r8, fp, ip, lsl r1 │ │ │ │ + subeq r8, fp, r8, asr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r1, [pc, #284] @ 380ac0 │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -426527,43 +426527,43 @@ │ │ │ │ ldr r1, [pc, #248] @ 380ad0 │ │ │ │ mov r5, #0 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ strb r5, [sp, #35] @ 0x23 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r8, #1 │ │ │ │ add r3, sp, #44 @ 0x2c │ │ │ │ str r5, [sp, #48] @ 0x30 │ │ │ │ str r5, [sp, #44] @ 0x2c │ │ │ │ strb r8, [sp, #48] @ 0x30 │ │ │ │ add r6, sp, #52 @ 0x34 │ │ │ │ ldr r9, [r4, #2492] @ 0x9bc │ │ │ │ mov r7, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #36 @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r5, [sp, #24] │ │ │ │ strb r8, [sp, #56] @ 0x38 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r6, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r7, #424 @ 0x1a8 │ │ │ │ add r1, sp, #35 @ 0x23 │ │ │ │ mov r7, #0 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r5 │ │ │ │ str r1, [sp, #8] │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [r4, #2492] @ 0x9bc │ │ │ │ ldr r3, [r4, #2496] @ 0x9c0 │ │ │ │ add r2, r2, r8 │ │ │ │ str r2, [r4, #2492] @ 0x9bc │ │ │ │ sub r3, r3, #1 │ │ │ │ ldr r2, [pc, #88] @ 380ad4 │ │ │ │ str r3, [r4, #2496] @ 0x9c0 │ │ │ │ @@ -426580,19 +426580,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq ip, [ip], #-144 @ 0xffffff70 │ │ │ │ + subseq ip, ip, r0, asr #19 │ │ │ │ rsbeq sl, r8, r4, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x00493f90 │ │ │ │ - subeq sp, r8, ip, lsl #29 │ │ │ │ + subeq r3, r9, r0, lsl #31 │ │ │ │ + subeq sp, r8, ip, ror lr │ │ │ │ rsbeq sl, r8, ip, ror r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-144] @ 0xffffff70 │ │ │ │ mov r9, r2 │ │ │ │ @@ -426649,15 +426649,15 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r2, [r4, #-20] @ 0xffffffec │ │ │ │ ldm r3, {r0, r1} │ │ │ │ mov r2, fp │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #2256 @ 0x8d0 │ │ │ │ - bl 54ed70 │ │ │ │ + bl 54ed60 │ │ │ │ subs r7, r7, r5 │ │ │ │ add r9, r9, r5 │ │ │ │ add fp, fp, r5 │ │ │ │ beq 380d04 │ │ │ │ ldrb r6, [r8, #2528] @ 0x9e0 │ │ │ │ cmp r7, #4096 @ 0x1000 │ │ │ │ movlt r5, r7 │ │ │ │ @@ -426678,40 +426678,40 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ sub r3, r4, #32 │ │ │ │ stm r3, {r0, r1} │ │ │ │ mov r2, r9 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, #0 │ │ │ │ add r0, r8, #2256 @ 0x8d0 │ │ │ │ - bl 54ec48 │ │ │ │ + bl 54ec38 │ │ │ │ ldrb r6, [r8, #2528] @ 0x9e0 │ │ │ │ ands r6, r6, #16 │ │ │ │ bne 380b98 │ │ │ │ ldr r2, [pc, #592] @ 380eb0 │ │ │ │ ldr r1, [pc, #592] @ 380eb4 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ sub r2, r4, #40 @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [r4, #-36] @ 0xffffffdc │ │ │ │ str r6, [r4, #-40] @ 0xffffffd8 │ │ │ │ strb r3, [r4, #-36] @ 0xffffffdc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r4, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ sub r2, r4, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ str sl, [sp, #20] │ │ │ │ strb r3, [r4, #-28] @ 0xffffffe4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #24] │ │ │ │ @@ -426720,15 +426720,15 @@ │ │ │ │ sub r2, r4, #24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ add r0, r2, #424 @ 0x1a8 │ │ │ │ mov r2, fp │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ subs r7, r7, r5 │ │ │ │ add r9, r9, r5 │ │ │ │ add fp, fp, r5 │ │ │ │ bne 380be8 │ │ │ │ ldr r2, [pc, #428] @ 380eb8 │ │ │ │ ldr r3, [pc, #392] @ 380e98 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -426752,28 +426752,28 @@ │ │ │ │ ldr r1, [pc, #352] @ 380ebc │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r8 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ sub r2, r4, #40 @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r6, [r4, #-36] @ 0xffffffdc │ │ │ │ str r6, [r4, #-40] @ 0xffffffd8 │ │ │ │ strb r3, [r4, #-36] @ 0xffffffdc │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r2, {r0, r1} │ │ │ │ sub r2, r4, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ sub r2, r4, #32 │ │ │ │ stm r2, {r0, r1} │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [r4, #-28] @ 0xffffffe4 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r6, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ @@ -426782,15 +426782,15 @@ │ │ │ │ sub r2, r4, #24 │ │ │ │ stm r2, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ add r0, r2, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ b 380c4c │ │ │ │ ldr r3, [pc, #200] @ 380ec0 │ │ │ │ ldr r3, [r5, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 380b60 │ │ │ │ ldr r3, [pc, #184] @ 380ec4 │ │ │ │ @@ -426806,49 +426806,49 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r4, #-24] @ 0xffffffe8 │ │ │ │ str r1, [r4, #-20] @ 0xffffffec │ │ │ │ str r1, [r4, #-16] │ │ │ │ str r1, [r4, #-12] │ │ │ │ sub r0, r4, #24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r7, [sp, #8] │ │ │ │ str r9, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r3, [r4, #-16] │ │ │ │ ldr r2, [r4, #-24] @ 0xffffffe8 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #96] @ 380ecc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 380b60 │ │ │ │ ldr r0, [pc, #84] @ 380ed0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, fp │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 380b60 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq sl, [r8], #-136 @ 0xffffff78 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq sl, [r8], #-128 @ 0xffffff80 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq ip, ip, r8, lsl #16 │ │ │ │ ldrsheq ip, [ip], #-120 @ 0xffffff88 │ │ │ │ - ldrdeq r3, [r9], #-220 @ 0xffffff24 │ │ │ │ - subeq r3, r9, r0, lsl #26 │ │ │ │ - subeq sp, r8, r0, lsl #24 │ │ │ │ + subseq ip, ip, r8, ror #15 │ │ │ │ + subeq r3, r9, ip, asr #27 │ │ │ │ + strdeq r3, [r9], #-192 @ 0xffffff40 │ │ │ │ + strdeq sp, [r8], #-176 @ 0xffffff50 │ │ │ │ strdeq sl, [r8], #-96 @ 0xffffffa0 @ │ │ │ │ - subeq sp, r8, r8, lsl #22 │ │ │ │ + strdeq sp, [r8], #-168 @ 0xffffff58 │ │ │ │ andeq r3, r0, r0, lsl #11 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r7, fp, r8, ror ip │ │ │ │ - subeq r7, fp, r0, lsr #25 │ │ │ │ + subeq r7, fp, r8, ror #24 │ │ │ │ + @ instruction: 0x004b7c90 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3944] @ 0xf68 │ │ │ │ ldr ip, [pc, #1200] @ 38139c │ │ │ │ ldr r2, [pc, #1200] @ 3813a0 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -426883,15 +426883,15 @@ │ │ │ │ strhi r3, [r4, #2496] @ 0x9c0 │ │ │ │ add r3, fp, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r5, #0 │ │ │ │ add r2, sp, #56 @ 0x38 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #60] @ 0x3c │ │ │ │ str r5, [sp, #56] @ 0x38 │ │ │ │ strb r3, [sp, #60] @ 0x3c │ │ │ │ add r7, sp, #64 @ 0x40 │ │ │ │ @@ -426900,29 +426900,29 @@ │ │ │ │ add r2, sp, #48 @ 0x30 │ │ │ │ stm r2, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldr r2, [r4, #2492] @ 0x9bc │ │ │ │ ldr r1, [r4, #2496] @ 0x9c0 │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ str r5, [sp, #24] │ │ │ │ str r5, [sp, #20] │ │ │ │ strb r3, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #16] │ │ │ │ str sl, [sp, #8] │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r6, {r0, r1} │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r4, #2468] @ 0x9a4 │ │ │ │ ldr r5, [r4, #2464] @ 0x9a0 │ │ │ │ ldrb r3, [sp, #92] @ 0x5c │ │ │ │ lsr r5, r5, #8 │ │ │ │ and r5, r5, #15 │ │ │ │ add r0, r4, #2368 @ 0x940 │ │ │ │ @@ -427059,22 +427059,22 @@ │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ mov r0, r6 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ str r1, [sp, #80] @ 0x50 │ │ │ │ str r1, [sp, #84] @ 0x54 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r5, [sp] │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #368] @ 3813c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #2496] @ 0x9c0 │ │ │ │ b 380f48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r4 │ │ │ │ bl 37ff18 │ │ │ │ b 3810c0 │ │ │ │ ldr r3, [pc, #336] @ 3813cc │ │ │ │ @@ -427096,22 +427096,22 @@ │ │ │ │ str r5, [sp, #72] @ 0x48 │ │ │ │ mov r1, r5 │ │ │ │ mov r0, r6 │ │ │ │ str r5, [r6, #4] │ │ │ │ str r5, [r6, #8] │ │ │ │ str r5, [r6, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #72] @ 0x48 │ │ │ │ ldr r3, [sp, #80] @ 0x50 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #228] @ 3813d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r4, #2480] @ 0x9b0 │ │ │ │ cmp r2, #0 │ │ │ │ bne 381198 │ │ │ │ ldr r3, [pc, #208] @ 3813d4 │ │ │ │ ldr r1, [pc, #208] @ 3813d8 │ │ │ │ ldr r0, [pc, #208] @ 3813dc │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -427119,23 +427119,23 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ ldr r0, [pc, #188] @ 3813e4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r5, [r4, #2496] @ 0x9c0 │ │ │ │ b 380f44 │ │ │ │ mov r2, r7 │ │ │ │ b 3812f4 │ │ │ │ ldr r0, [pc, #160] @ 3813e8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [r4, #2480] @ 0x9b0 │ │ │ │ b 3812f4 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #136] @ 3813ec │ │ │ │ ldr r0, [pc, #136] @ 3813f0 │ │ │ │ ldr r2, [pc, #136] @ 3813f4 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -427151,36 +427151,36 @@ │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, r3, #172 @ 0xac │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq sl, r8, r0, lsl r5 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq sl, r8, ip, ror #9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq ip, ip, r0, lsr #8 │ │ │ │ - strdeq r3, [r9], #-156 @ 0xffffff64 │ │ │ │ - strdeq sp, [r8], #-140 @ 0xffffff74 │ │ │ │ + subseq ip, ip, r0, lsl r4 │ │ │ │ + subeq r3, r9, ip, ror #19 │ │ │ │ + subeq sp, r8, ip, ror #17 │ │ │ │ rsbeq sl, r8, r4, lsr r3 │ │ │ │ andeq r3, r0, r4, lsl #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r7, [fp], #-136 @ 0xffffff78 │ │ │ │ + subeq r7, fp, r8, ror #17 │ │ │ │ ldrdeq r2, [r0], -r0 │ │ │ │ - strheq r7, [fp], #-140 @ 0xffffff74 │ │ │ │ - subseq ip, ip, ip, rrx │ │ │ │ - subeq r7, fp, ip, ror #3 │ │ │ │ - subeq r7, fp, ip, ror #17 │ │ │ │ + subeq r7, fp, ip, lsr #17 │ │ │ │ + subseq ip, ip, ip, asr r0 │ │ │ │ + ldrdeq r7, [fp], #-28 @ 0xffffffe4 │ │ │ │ + ldrdeq r7, [fp], #-140 @ 0xffffff74 │ │ │ │ andeq r0, r0, sl, lsr #5 │ │ │ │ - subeq r7, fp, r8, asr r8 │ │ │ │ - @ instruction: 0x004b7890 │ │ │ │ - @ instruction: 0x004b7194 │ │ │ │ - subeq r7, fp, ip, lsl #11 │ │ │ │ + subeq r7, fp, r8, asr #16 │ │ │ │ + subeq r7, fp, r0, lsl #17 │ │ │ │ + subeq r7, fp, r4, lsl #3 │ │ │ │ + subeq r7, fp, ip, ror r5 │ │ │ │ andeq r0, r0, sl, ror #6 │ │ │ │ - ldrsheq fp, [ip], #-240 @ 0xffffff10 │ │ │ │ - subeq r7, fp, r0, ror r1 │ │ │ │ - subeq r7, fp, r0, lsr #3 │ │ │ │ + subseq fp, ip, r0, ror #31 │ │ │ │ + subeq r7, fp, r0, ror #2 │ │ │ │ + @ instruction: 0x004b7190 │ │ │ │ andeq r0, r0, fp, lsr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3904] @ 0xf40 │ │ │ │ ldr ip, [pc, #4048] @ 3823f0 │ │ │ │ sub sp, sp, #156 @ 0x9c │ │ │ │ @@ -427199,15 +427199,15 @@ │ │ │ │ mov r3, #10 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r7, r0 │ │ │ │ ldr ip, [ip] │ │ │ │ str ip, [sp, #148] @ 0x94 │ │ │ │ mov ip, #0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r7, #2372] @ 0x944 │ │ │ │ cmp r3, #4 │ │ │ │ str r0, [sp, #76] @ 0x4c │ │ │ │ beq 38206c │ │ │ │ ldr r2, [pc, #3968] @ 382408 │ │ │ │ mov fp, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -427236,29 +427236,29 @@ │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ str ip, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ ldr r7, [fp, #2520] @ 0x9d8 │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov sl, #1 │ │ │ │ add r3, sp, #96 @ 0x60 │ │ │ │ str r4, [sp, #100] @ 0x64 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ strb sl, [sp, #100] @ 0x64 │ │ │ │ add r5, sp, #104 @ 0x68 │ │ │ │ add r8, sp, #88 @ 0x58 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ mov r6, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r3, sp, #84 @ 0x54 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ add r9, sp, #112 @ 0x70 │ │ │ │ stm r9, {r0, r1} │ │ │ │ @@ -427266,54 +427266,54 @@ │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #4 │ │ │ │ strd r6, [sp, #16] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ mov r3, r4 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r7, [fp, #2520] @ 0x9d8 │ │ │ │ ldr r6, [sp, #84] @ 0x54 │ │ │ │ add r7, r7, #4 │ │ │ │ cmp r6, r4 │ │ │ │ streq r7, [fp, #2520] @ 0x9d8 │ │ │ │ beq 3817d4 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp] │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r4, [r3, #4] │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ strb sl, [sp, #100] @ 0x64 │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #4 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [sp, #16] │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ strb sl, [sp, #108] @ 0x6c │ │ │ │ str r4, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r7 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #56] @ 0x38 │ │ │ │ mov r3, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [pc, #3576] @ 382418 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -427391,30 +427391,30 @@ │ │ │ │ str r4, [r3, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r4, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #16] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r3, r4 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ cmp r3, #0 │ │ │ │ beq 382e70 │ │ │ │ ldr r3, [fp, #2372] @ 0x944 │ │ │ │ cmp r3, #0 │ │ │ │ bne 382e70 │ │ │ │ @@ -427504,29 +427504,29 @@ │ │ │ │ str r7, [r3, #4] │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ ldr r8, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ str r5, [sp, #16] │ │ │ │ str r7, [sp, #20] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r8, {r0, r1} │ │ │ │ mov r3, r7 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r2, sl │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r7 │ │ │ │ bne 383030 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ cmp r3, #0 │ │ │ │ beq 3817ac │ │ │ │ @@ -427651,63 +427651,63 @@ │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r9 │ │ │ │ str r4, [r9, #4] │ │ │ │ str r4, [r9, #8] │ │ │ │ str r4, [r9, #12] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r3, r6, sl} │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2216] @ 382444 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp, #2520] @ 0x9d8 │ │ │ │ b 38163c │ │ │ │ ldr r3, [pc, #2200] @ 382448 │ │ │ │ ldr r2, [pc, #2200] @ 38244c │ │ │ │ ldr r1, [pc, #2200] @ 382450 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #1 │ │ │ │ str r7, [r2, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ strb r3, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r0, [r2] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #108] @ 0x6c │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ mov r3, r7 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [fp, #2520] @ 0x9d8 │ │ │ │ bic r3, r6, #-16777216 @ 0xff000000 │ │ │ │ add r1, r1, #4 │ │ │ │ str r1, [fp, #2520] @ 0x9d8 │ │ │ │ mov r2, sl │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ mov r0, fp │ │ │ │ @@ -427735,21 +427735,21 @@ │ │ │ │ beq 3840e8 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1916] @ 382458 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ b 3817b4 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r7, fp │ │ │ │ ldr r3, [r3] │ │ │ │ mov sl, r9 │ │ │ │ @@ -427804,21 +427804,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1648] @ 382468 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381d0c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ bne 38371c │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ @@ -427834,40 +427834,40 @@ │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ str r7, [r3, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r7, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ mov r2, sl │ │ │ │ mov r3, r7 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr sl, [sp, #84] @ 0x54 │ │ │ │ str r7, [sp, #72] @ 0x48 │ │ │ │ b 3816b0 │ │ │ │ cmp r4, #0 │ │ │ │ bne 382e90 │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ strb r6, [fp, #2541] @ 0x9ed │ │ │ │ @@ -427884,40 +427884,40 @@ │ │ │ │ ldr r2, [pc, #1396] @ 382480 │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r1, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r1, #4] │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ strb r7, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldrd r0, [r1] │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ mov r3, #0 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r3, [sp, #24] │ │ │ │ strb r7, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r1, [sp, #84] @ 0x54 │ │ │ │ b 381884 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r6, #1 │ │ │ │ str r7, [r2, #4] │ │ │ │ ldr r4, [fp, #2484] @ 0x9b4 │ │ │ │ ldr r5, [sp, #36] @ 0x24 │ │ │ │ @@ -427926,30 +427926,30 @@ │ │ │ │ ldm r2, {r0, r1} │ │ │ │ lsl r3, sl, #8 │ │ │ │ add r4, r4, r3, asr #8 │ │ │ │ str r7, [sp, #132] @ 0x84 │ │ │ │ str r7, [sp, #136] @ 0x88 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r5, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r3, sp, #132 @ 0x84 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r7, [sp, #24] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r2, r4 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #76] @ 0x4c │ │ │ │ mov r4, #8 │ │ │ │ mov r5, #0 │ │ │ │ mov r3, r7 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r1, [fp, #2517] @ 0x9d5 │ │ │ │ ldr r3, [sp, #132] @ 0x84 │ │ │ │ and r2, r1, #6 │ │ │ │ cmp r2, #6 │ │ │ │ bic r2, r3, #-16777216 @ 0xff000000 │ │ │ │ ldr sl, [sp, #136] @ 0x88 │ │ │ │ str r2, [fp, #2496] @ 0x9c0 │ │ │ │ @@ -427968,15 +427968,15 @@ │ │ │ │ cmp r5, r3 │ │ │ │ bne 3817ac │ │ │ │ tst r6, #131072 @ 0x20000 │ │ │ │ ldrbne r3, [fp, #2535] @ 0x9e7 │ │ │ │ bne 3819fc │ │ │ │ b 381a18 │ │ │ │ ldr r0, [r7, #2344] @ 0x928 │ │ │ │ - bl 7e4b68 │ │ │ │ + bl 7e4b58 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [r7, #2372] @ 0x944 │ │ │ │ b 381480 │ │ │ │ ands r4, r6, #8 │ │ │ │ beq 383024 │ │ │ │ ldr r7, [pc, #1012] @ 382484 │ │ │ │ add r7, pc, r7 │ │ │ │ @@ -428130,42 +428130,42 @@ │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [sp, #84] @ 0x54 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r5, [sp, #72] @ 0x48 │ │ │ │ mov r6, #1 │ │ │ │ str r5, [r3, #4] │ │ │ │ str r5, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ mov r4, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #24] │ │ │ │ str r0, [sp, #8] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r3, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ mov r5, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r4, #424 @ 0x1a8 │ │ │ │ mov r4, #4 │ │ │ │ ldr r2, [sp, #68] @ 0x44 │ │ │ │ strd r4, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [fp, #2520] @ 0x9d8 │ │ │ │ ldr r2, [sp, #84] @ 0x54 │ │ │ │ str r2, [fp, #2572] @ 0xa0c │ │ │ │ add r2, r3, #4 │ │ │ │ sub r3, r3, #8 │ │ │ │ str r2, [fp, #2520] @ 0x9d8 │ │ │ │ str r3, [fp, #2596] @ 0xa24 │ │ │ │ @@ -428192,105 +428192,105 @@ │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ sub r2, r2, r1 │ │ │ │ and r3, r3, #2 │ │ │ │ strb r7, [fp, #2511] @ 0x9cf │ │ │ │ str r1, [fp, #2600] @ 0xa28 │ │ │ │ str r2, [fp, #2588] @ 0xa1c │ │ │ │ b 3817b4 │ │ │ │ - subseq fp, ip, r4, asr pc │ │ │ │ + subseq fp, ip, r4, asr #30 │ │ │ │ rsbeq r9, r8, r8, asr #31 │ │ │ │ strheq r9, [r8], #-252 @ 0xffffff04 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r3, r9, r4, lsl r5 │ │ │ │ - subeq sp, r8, r4, lsl r4 │ │ │ │ + subeq r3, r9, r4, lsl #10 │ │ │ │ + subeq sp, r8, r4, lsl #8 │ │ │ │ rsbseq sl, r3, r0, asr #12 │ │ │ │ - subseq fp, ip, r0, asr #29 │ │ │ │ - subeq r3, r9, r4, lsr #9 │ │ │ │ - @ instruction: 0x0048d394 │ │ │ │ + ldrheq fp, [ip], #-224 @ 0xffffff20 │ │ │ │ + @ instruction: 0x00493494 │ │ │ │ + subeq sp, r8, r4, lsl #7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq fp, ip, r4, lsr #20 │ │ │ │ + subseq fp, ip, r4, lsl sl │ │ │ │ rsbseq sl, r3, r0, ror #5 │ │ │ │ ldrheq sl, [r3], #-44 @ 0xffffffd4 @ │ │ │ │ rsbseq sl, r3, ip, lsr #5 │ │ │ │ ldrdeq r9, [r8], #-176 @ 0xffffff50 @ │ │ │ │ - subseq fp, ip, r0, ror r8 │ │ │ │ - @ instruction: 0x005cb694 │ │ │ │ - subseq sp, r0, r4, lsr #1 │ │ │ │ - subseq fp, ip, r0, lsr #12 │ │ │ │ + subseq fp, ip, r0, ror #16 │ │ │ │ + subseq fp, ip, r4, lsl #13 │ │ │ │ + @ instruction: 0x0050d094 │ │ │ │ + subseq fp, ip, r0, lsl r6 │ │ │ │ strdeq r4, [r0], -ip │ │ │ │ - @ instruction: 0x004b709c │ │ │ │ - subseq fp, ip, r0, asr #15 │ │ │ │ - subeq r2, r9, r8, lsr #27 │ │ │ │ - subeq ip, r8, r8, lsr #25 │ │ │ │ + subeq r7, fp, ip, lsl #1 │ │ │ │ + ldrheq fp, [ip], #-112 @ 0xffffff90 │ │ │ │ + @ instruction: 0x00492d98 │ │ │ │ + @ instruction: 0x0048cc98 │ │ │ │ andeq r2, r0, ip, asr r6 │ │ │ │ - subeq r7, fp, ip, ror #21 │ │ │ │ + ldrdeq r7, [fp], #-172 @ 0xffffff54 │ │ │ │ @ instruction: 0x00739d9c │ │ │ │ - subeq r6, fp, ip, ror #29 │ │ │ │ + ldrdeq r6, [fp], #-236 @ 0xffffff14 │ │ │ │ muleq r0, r4, ip │ │ │ │ - subeq r7, fp, ip, lsl sl │ │ │ │ - subseq fp, ip, ip, lsr r5 │ │ │ │ - subeq r2, r9, r4, lsr #22 │ │ │ │ - subeq ip, r8, r4, lsr #20 │ │ │ │ - subseq fp, ip, r8, lsl #9 │ │ │ │ - subeq ip, r8, ip, asr r9 │ │ │ │ - subeq r2, r9, ip, asr sl │ │ │ │ - subeq r6, fp, r8, lsl #23 │ │ │ │ - subeq r6, fp, r0, lsl #23 │ │ │ │ + subeq r7, fp, ip, lsl #20 │ │ │ │ + subseq fp, ip, ip, lsr #10 │ │ │ │ + subeq r2, r9, r4, lsl fp │ │ │ │ + subeq ip, r8, r4, lsl sl │ │ │ │ + subseq fp, ip, r8, ror r4 │ │ │ │ + subeq ip, r8, ip, asr #18 │ │ │ │ + subeq r2, r9, ip, asr #20 │ │ │ │ subeq r6, fp, r8, ror fp │ │ │ │ - subeq r6, fp, r0, lsl sl │ │ │ │ - subeq r6, fp, r8, lsl #20 │ │ │ │ + subeq r6, fp, r0, ror fp │ │ │ │ + subeq r6, fp, r8, ror #22 │ │ │ │ subeq r6, fp, r0, lsl #20 │ │ │ │ + strdeq r6, [fp], #-152 @ 0xffffff68 │ │ │ │ strdeq r6, [fp], #-144 @ 0xffffff70 │ │ │ │ - @ instruction: 0x005cb09c │ │ │ │ - subeq r2, r9, r4, lsl #13 │ │ │ │ - subeq ip, r8, r4, lsl #11 │ │ │ │ - subseq sl, ip, r4, ror #27 │ │ │ │ - subeq r2, r9, r8, asr #7 │ │ │ │ - subeq ip, r8, r8, asr #5 │ │ │ │ - @ instruction: 0x005caa9a │ │ │ │ - subseq sl, ip, r4, lsl #23 │ │ │ │ - subeq r2, r9, ip, ror #2 │ │ │ │ - subeq ip, r8, ip, rrx │ │ │ │ - subseq sl, ip, r6, asr #17 │ │ │ │ + subeq r6, fp, r0, ror #19 │ │ │ │ + subseq fp, ip, ip, lsl #1 │ │ │ │ + subeq r2, r9, r4, ror r6 │ │ │ │ + subeq ip, r8, r4, ror r5 │ │ │ │ + ldrsbeq sl, [ip], #-212 @ 0xffffff2c │ │ │ │ + strheq r2, [r9], #-56 @ 0xffffffc8 │ │ │ │ + strheq ip, [r8], #-40 @ 0xffffffd8 │ │ │ │ + subseq sl, ip, sl, lsl #21 │ │ │ │ + subseq sl, ip, r4, ror fp │ │ │ │ + subeq r2, r9, ip, asr r1 │ │ │ │ + subeq ip, r8, ip, asr r0 │ │ │ │ + ldrheq sl, [ip], #-134 @ 0xffffff7a │ │ │ │ @ instruction: 0x00004ab0 │ │ │ │ - subeq r6, fp, r8, ror #10 │ │ │ │ - subeq r6, fp, r8, asr #13 │ │ │ │ + subeq r6, fp, r8, asr r5 │ │ │ │ + strheq r6, [fp], #-104 @ 0xffffff98 │ │ │ │ ldrdeq r1, [r0], -ip │ │ │ │ - strheq r6, [fp], #-80 @ 0xffffffb0 │ │ │ │ + subeq r6, fp, r0, lsr #11 │ │ │ │ andeq r1, r0, ip, lsl ip │ │ │ │ - subeq r6, fp, r8, lsr #6 │ │ │ │ - ldrheq sl, [ip], #-66 @ 0xffffffbe │ │ │ │ + subeq r6, fp, r8, lsl r3 │ │ │ │ + subseq sl, ip, r2, lsr #9 │ │ │ │ andeq r1, r0, ip, asr r2 │ │ │ │ - subseq sl, ip, r2, lsl #6 │ │ │ │ - subseq fp, r0, ip, lsr #25 │ │ │ │ - subseq fp, r0, r0, lsr #25 │ │ │ │ - @ instruction: 0x004b5d9c │ │ │ │ + ldrsheq sl, [ip], #-34 @ 0xffffffde │ │ │ │ + @ instruction: 0x0050bc9c │ │ │ │ + @ instruction: 0x0050bc90 │ │ │ │ + subeq r5, fp, ip, lsl #27 │ │ │ │ muleq r0, ip, lr │ │ │ │ rsbeq r7, r5, r4, ror #2 │ │ │ │ - subeq r6, fp, r4, ror #14 │ │ │ │ - subseq fp, r0, r0, lsr #23 │ │ │ │ - @ instruction: 0x0050bb94 │ │ │ │ - subseq fp, r0, r0, ror #22 │ │ │ │ - subseq fp, r0, r4, asr fp │ │ │ │ - subseq fp, r0, r8, asr #22 │ │ │ │ + subeq r6, fp, r4, asr r7 │ │ │ │ + @ instruction: 0x0050bb90 │ │ │ │ + subseq fp, r0, r4, lsl #23 │ │ │ │ + subseq fp, r0, r0, asr fp │ │ │ │ + subseq fp, r0, r4, asr #22 │ │ │ │ + subseq fp, r0, r8, lsr fp │ │ │ │ muleq r0, r4, r5 │ │ │ │ - subeq r6, fp, r4, lsl #24 │ │ │ │ + strdeq r6, [fp], #-180 @ 0xffffff4c │ │ │ │ andeq r3, r0, r8, ror r7 │ │ │ │ - subeq r6, fp, r4, lsl ip │ │ │ │ + subeq r6, fp, r4, lsl #24 │ │ │ │ muleq r0, r4, r8 │ │ │ │ - strdeq r5, [fp], #-168 @ 0xffffff58 │ │ │ │ + subeq r5, fp, r8, ror #21 │ │ │ │ andeq r3, r0, r4, lsl #9 │ │ │ │ - subeq r6, fp, r8, ror fp │ │ │ │ + subeq r6, fp, r8, ror #22 │ │ │ │ andeq r2, r0, r4, lsr r2 │ │ │ │ - strdeq r5, [fp], #-204 @ 0xffffff34 │ │ │ │ + subeq r5, fp, ip, ror #25 │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r5, fp, ip, lsl sp │ │ │ │ - ldrdeq r5, [fp], #-196 @ 0xffffff3c │ │ │ │ + subeq r5, fp, ip, lsl #26 │ │ │ │ + subeq r5, fp, r4, asr #25 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ mov r1, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ strb r1, [sp, #84] @ 0x54 │ │ │ │ cmp r3, #0 │ │ │ │ ldr r3, [fp, #2352] @ 0x930 │ │ │ │ bne 383e90 │ │ │ │ @@ -428305,41 +428305,41 @@ │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ str r4, [fp, #2496] @ 0x9c0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r2, #0 │ │ │ │ str r2, [r3, #4] │ │ │ │ ldr r7, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #96] @ 0x60 │ │ │ │ strb r4, [sp, #100] @ 0x64 │ │ │ │ ldr r5, [fp, #2492] @ 0x9bc │ │ │ │ mov r6, r0 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #8] │ │ │ │ str r4, [sp, #24] │ │ │ │ strb r4, [sp, #108] @ 0x6c │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r6, #424 @ 0x1a8 │ │ │ │ mov r6, #1 │ │ │ │ mov r2, r5 │ │ │ │ mov r3, #0 │ │ │ │ strd r6, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldrb r3, [fp, #2542] @ 0x9ee │ │ │ │ mov r1, #0 │ │ │ │ mvn r3, r3 │ │ │ │ and r3, r3, #120 @ 0x78 │ │ │ │ mvn r3, r3 │ │ │ │ strb r3, [fp, #2542] @ 0x9ee │ │ │ │ ldrb r3, [fp, #2535] @ 0x9e7 │ │ │ │ @@ -428455,44 +428455,44 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, fp │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ mov r3, #0 │ │ │ │ mov r6, #1 │ │ │ │ str r3, [r2, #4] │ │ │ │ str r3, [sp, #96] @ 0x60 │ │ │ │ strb r6, [sp, #100] @ 0x64 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r5, [fp, #2492] @ 0x9bc │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ ldrd r0, [r2] │ │ │ │ stm r8, {r0, r1} │ │ │ │ add r8, fp, #2352 @ 0x930 │ │ │ │ add r8, r8, #12 │ │ │ │ stm r3, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #0 │ │ │ │ str r3, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r7, [sp, #16] │ │ │ │ str r8, [sp, #8] │ │ │ │ strb r6, [sp, #108] @ 0x6c │ │ │ │ ldm r1, {r0, r1} │ │ │ │ mov r2, r5 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #44] @ 0x2c │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [fp, #2360] @ 0x938 │ │ │ │ add r3, fp, r4 │ │ │ │ sub r2, r2, r4 │ │ │ │ ldrb r3, [r3, #2363] @ 0x93b │ │ │ │ cmp r2, #0 │ │ │ │ strb r3, [fp, #2546] @ 0x9f2 │ │ │ │ str r2, [fp, #2360] @ 0x938 │ │ │ │ @@ -428589,21 +428589,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1388] @ 3824d0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3826f4 │ │ │ │ ldr r3, [pc, #-1280] @ 38254c │ │ │ │ ldr r7, [sl, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ bne 383a18 │ │ │ │ mov r0, fp │ │ │ │ @@ -428617,15 +428617,15 @@ │ │ │ │ ldr r3, [pc, #-1332] @ 38254c │ │ │ │ ldr r7, [sl, r3] │ │ │ │ ldr r3, [r7] │ │ │ │ tst r3, #1024 @ 0x400 │ │ │ │ beq 382a58 │ │ │ │ ldr r0, [pc, #-1472] @ 3824d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382a58 │ │ │ │ mov r0, fp │ │ │ │ bl 38098c │ │ │ │ ldr r2, [fp, #2464] @ 0x9a0 │ │ │ │ orr r3, r0, #65536 @ 0x10000 │ │ │ │ orr r3, r3, r2 │ │ │ │ ldr r2, [r6] │ │ │ │ @@ -428651,22 +428651,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1628] @ 3824dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 382720 │ │ │ │ ldr r3, [r6] │ │ │ │ cmp r3, #0 │ │ │ │ bne 383a28 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -428708,21 +428708,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1844] @ 3824e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382b74 │ │ │ │ mov r0, fp │ │ │ │ bl 38098c │ │ │ │ str r0, [sp, #44] @ 0x2c │ │ │ │ mov r0, fp │ │ │ │ bl 38098c │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -428895,15 +428895,15 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 382208 │ │ │ │ ldr r0, [pc, #-2532] @ 3824fc │ │ │ │ mov r1, r3 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ mov r2, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp, #2520] @ 0x9d8 │ │ │ │ b 38163c │ │ │ │ ldr r2, [pc, #-2560] @ 382500 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r2, [r1, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -428933,15 +428933,15 @@ │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r3, [sp, #64] @ 0x40 │ │ │ │ str r2, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #20] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #16] │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ @@ -428949,15 +428949,15 @@ │ │ │ │ str r8, [sp, #12] │ │ │ │ str r5, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r0, [sp, #8] │ │ │ │ ldr r0, [pc, #-2748] @ 382508 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381ae0 │ │ │ │ ldr sl, [pc, #-2760] @ 38250c │ │ │ │ add sl, pc, sl │ │ │ │ b 38223c │ │ │ │ ldr r3, [pc, #-2768] @ 382510 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ @@ -429000,26 +429000,26 @@ │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r7, [r9, #4] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r5, [sp, #12] │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-2968] @ 382524 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38197c │ │ │ │ ldr r3, [pc, #-2980] @ 382528 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381708 │ │ │ │ @@ -429036,25 +429036,25 @@ │ │ │ │ str r7, [sp, #112] @ 0x70 │ │ │ │ mov r1, r7 │ │ │ │ mov r0, r9 │ │ │ │ str r7, [r9, #4] │ │ │ │ str r7, [r9, #8] │ │ │ │ str r7, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str sl, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3100] @ 38252c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381708 │ │ │ │ ldr r3, [pc, #-3112] @ 382530 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 381d0c │ │ │ │ @@ -429071,21 +429071,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3216] @ 382534 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381d0c │ │ │ │ ands r7, r3, #255 @ 0xff │ │ │ │ beq 3823b0 │ │ │ │ mov r4, r3 │ │ │ │ b 3827e4 │ │ │ │ lsr r3, r3, #24 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ @@ -429114,21 +429114,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, sl │ │ │ │ str r1, [sl, #4] │ │ │ │ str r1, [sl, #8] │ │ │ │ str r1, [sl, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3380] @ 38253c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381d28 │ │ │ │ ldrb r3, [fp, #2536] @ 0x9e8 │ │ │ │ tst r3, #96 @ 0x60 │ │ │ │ beq 382188 │ │ │ │ b 3817ac │ │ │ │ ldr r3, [pc, #-3408] @ 382540 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ @@ -429148,24 +429148,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3520] @ 382544 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ cmp r4, #3 │ │ │ │ beq 383674 │ │ │ │ cmp r4, #4 │ │ │ │ beq 3835cc │ │ │ │ cmp r4, #1 │ │ │ │ bne 3848d8 │ │ │ │ ldr r3, [r6] │ │ │ │ @@ -429189,24 +429189,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #-3644] @ 382554 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-3664] @ 382558 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp, #2492] @ 0x9bc │ │ │ │ add r3, r3, #2 │ │ │ │ str r3, [fp, #2492] @ 0x9bc │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ sub r3, r3, #2 │ │ │ │ str r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 382720 │ │ │ │ @@ -429315,15 +429315,15 @@ │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ str r3, [sp, #68] @ 0x44 │ │ │ │ and r7, r3, #255 @ 0xff │ │ │ │ b 3823b0 │ │ │ │ ldr r0, [pc, #4064] @ 384558 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382c78 │ │ │ │ ldr r3, [fp, #2564] @ 0xa04 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ b 3816b0 │ │ │ │ ldr r3, [fp, #2560] @ 0xa00 │ │ │ │ str r3, [sp, #72] @ 0x48 │ │ │ │ b 3816b0 │ │ │ │ @@ -429360,24 +429360,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #3884] @ 384568 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3864] @ 38456c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp, #2492] @ 0x9bc │ │ │ │ add r3, r3, #5 │ │ │ │ str r3, [fp, #2492] @ 0x9bc │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ sub r3, r3, #5 │ │ │ │ str r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 382720 │ │ │ │ @@ -429402,24 +429402,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #3724] @ 384570 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3704] @ 384574 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp, #2492] @ 0x9bc │ │ │ │ add r3, r3, #1 │ │ │ │ str r3, [fp, #2492] @ 0x9bc │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 382720 │ │ │ │ @@ -429450,22 +429450,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r4, r5} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3532] @ 384580 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381e10 │ │ │ │ cmp r3, #0 │ │ │ │ beq 382750 │ │ │ │ ldr r3, [pc, #3512] @ 384584 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -429483,22 +429483,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3408] @ 384588 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382750 │ │ │ │ cmp r3, #0 │ │ │ │ beq 382750 │ │ │ │ ldr r3, [pc, #3388] @ 38458c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -429516,22 +429516,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3284] @ 384590 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382750 │ │ │ │ ldr r5, [fp, #2472] @ 0x9a8 │ │ │ │ ldr r3, [fp, #2464] @ 0x9a0 │ │ │ │ cmp r5, #0 │ │ │ │ beq 3838ec │ │ │ │ ldr r8, [r5, #4] │ │ │ │ cmp r3, r8 │ │ │ │ @@ -429564,22 +429564,22 @@ │ │ │ │ str r3, [sp, #112] @ 0x70 │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r9, #4] │ │ │ │ str r3, [r9, #8] │ │ │ │ str r3, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #3100] @ 384598 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [fp, #2348] @ 0x92c │ │ │ │ ldr r2, [r2] │ │ │ │ subs r3, r3, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ beq 3819dc │ │ │ │ @@ -429605,22 +429605,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2956] @ 3845a0 │ │ │ │ add r0, pc, r0 │ │ │ │ b 381cdc │ │ │ │ ldr r0, [pc, #2948] @ 3845a4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382a58 │ │ │ │ ldr r3, [pc, #2908] @ 38458c │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382b50 │ │ │ │ ldr r3, [pc, #2844] @ 384560 │ │ │ │ @@ -429636,22 +429636,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2828] @ 3845a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382b50 │ │ │ │ ldr r3, [pc, #2816] @ 3845ac │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3826f4 │ │ │ │ ldr r3, [pc, #2720] @ 384560 │ │ │ │ @@ -429667,22 +429667,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2712] @ 3845b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3826f4 │ │ │ │ ldr r3, [pc, #2700] @ 3845b4 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38211c │ │ │ │ @@ -429699,21 +429699,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2596] @ 3845b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38211c │ │ │ │ ldr r3, [pc, #2584] @ 3845bc │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38224c │ │ │ │ @@ -429731,27 +429731,27 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r2, [sp, #40] @ 0x28 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp, #12] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2452] @ 3845c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38224c │ │ │ │ subs r3, r1, #0 │ │ │ │ movne r3, #1 │ │ │ │ cmp r5, r3 │ │ │ │ bne 3839a4 │ │ │ │ tst r6, #131072 @ 0x20000 │ │ │ │ beq 381a1c │ │ │ │ @@ -429788,24 +429788,24 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #8] │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2248] @ 3845cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ ldrb r3, [fp, #2535] @ 0x9e7 │ │ │ │ eor r3, r3, r2 │ │ │ │ tst r3, #7 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ @@ -429840,26 +429840,26 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ str r7, [sp, #12] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2040] @ 3845d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrb r3, [fp, #2541] @ 0x9ed │ │ │ │ ldr r2, [r2] │ │ │ │ and r3, r3, r4 │ │ │ │ sub r3, r3, r7 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -429886,22 +429886,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ stm sp, {r4, r6} │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1880] @ 3845dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [fp, #2360] @ 0x938 │ │ │ │ b 3827bc │ │ │ │ ldr r2, [pc, #1864] @ 3845e0 │ │ │ │ ldr r0, [sp, #60] @ 0x3c │ │ │ │ ldr r4, [fp, #2496] @ 0x9c0 │ │ │ │ ldr r2, [r0, r2] │ │ │ │ ldrh r2, [r2] │ │ │ │ @@ -429920,22 +429920,22 @@ │ │ │ │ beq 3848e4 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1752] @ 3845e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ cmp r3, #1 │ │ │ │ beq 384390 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 384390 │ │ │ │ @@ -429959,21 +429959,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1608] @ 3845ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp, #2352] @ 0x930 │ │ │ │ b 382578 │ │ │ │ ldr r3, [pc, #1592] @ 3845f0 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -429991,31 +429991,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1484] @ 3845f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [fp, #2496] @ 0x9c0 │ │ │ │ b 382684 │ │ │ │ ldr r2, [pc, #1468] @ 3845f8 │ │ │ │ ldr r0, [pc, #1468] @ 3845fc │ │ │ │ add r2, pc, r2 │ │ │ │ add r3, r2, r3, lsl #2 │ │ │ │ ldr r1, [r3, #748] @ 0x2ec │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3828e0 │ │ │ │ ldr r1, [sp, #64] @ 0x40 │ │ │ │ eor r3, r3, r1 │ │ │ │ tst r3, #7 │ │ │ │ moveq r3, #1 │ │ │ │ movne r3, #0 │ │ │ │ cmp r5, r3 │ │ │ │ @@ -430026,37 +430026,37 @@ │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r2 │ │ │ │ str r3, [sp, #4] │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r5 │ │ │ │ str r8, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381ae0 │ │ │ │ cmp r4, #1 │ │ │ │ beq 382578 │ │ │ │ b 383f2c │ │ │ │ ldr r0, [pc, #1360] @ 384604 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3822b8 │ │ │ │ ldr r3, [pc, #1348] @ 384608 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r1, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ bne 384424 │ │ │ │ cmp r4, #0 │ │ │ │ bne 3820d0 │ │ │ │ cmp r5, #0 │ │ │ │ bne 382db0 │ │ │ │ b 3817ac │ │ │ │ ldr r0, [pc, #1308] @ 38460c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ b 3817b4 │ │ │ │ and r3, r8, r4 │ │ │ │ sub r3, r3, r7 │ │ │ │ clz r3, r3 │ │ │ │ lsr r3, r3, #5 │ │ │ │ @@ -430064,32 +430064,32 @@ │ │ │ │ beq 381a68 │ │ │ │ b 3839a4 │ │ │ │ ldr r0, [pc, #1260] @ 384610 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381708 │ │ │ │ cmp r8, r3 │ │ │ │ movls r2, #0 │ │ │ │ movhi r2, #1 │ │ │ │ str r2, [fp, #2348] @ 0x92c │ │ │ │ b 383458 │ │ │ │ ldr r0, [pc, #1216] @ 384614 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381d0c │ │ │ │ ldr r0, [pc, #1204] @ 384618 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ mov r3, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38197c │ │ │ │ ldr r3, [pc, #1176] @ 38461c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382944 │ │ │ │ @@ -430106,22 +430106,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r4, [sp] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1068] @ 384620 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [fp, #2488] @ 0x9b8 │ │ │ │ b 382944 │ │ │ │ ldr r3, [pc, #1052] @ 384624 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -430140,22 +430140,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #940] @ 384628 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38297c │ │ │ │ ldr r3, [pc, #928] @ 38462c │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 3829ac │ │ │ │ @@ -430172,22 +430172,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 384630 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3829ac │ │ │ │ ldr r3, [pc, #808] @ 384634 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38295c │ │ │ │ @@ -430204,31 +430204,31 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #700] @ 384638 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38295c │ │ │ │ ldr r0, [pc, #688] @ 38463c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp, #2352] @ 0x930 │ │ │ │ b 382578 │ │ │ │ ldr r0, [pc, #672] @ 384640 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381d28 │ │ │ │ ldr r3, [pc, #660] @ 384644 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382198 │ │ │ │ @@ -430245,21 +430245,21 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #556] @ 384648 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382198 │ │ │ │ ldr sl, [pc, #544] @ 38464c │ │ │ │ add sl, pc, sl │ │ │ │ ldr r3, [pc, #300] @ 384560 │ │ │ │ ldr r1, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [r1, r3] │ │ │ │ ldr r3, [ip] │ │ │ │ @@ -430274,186 +430274,186 @@ │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str sl, [sp, #12] │ │ │ │ stm sp, {r7, r8} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #432] @ 384650 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ cmp r4, #0 │ │ │ │ bne 3820d0 │ │ │ │ b 3820e8 │ │ │ │ ldr r0, [pc, #412] @ 384654 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ and r3, r3, #2 │ │ │ │ b 3817b4 │ │ │ │ ldr r0, [pc, #392] @ 384658 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381d0c │ │ │ │ ldr r0, [pc, #380] @ 38465c │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 381e10 │ │ │ │ ldr sl, [pc, #360] @ 384660 │ │ │ │ add sl, pc, sl │ │ │ │ b 38442c │ │ │ │ ldr r0, [pc, #352] @ 384664 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldr r3, [fp, #2348] @ 0x92c │ │ │ │ ldr r2, [r2] │ │ │ │ b 38398c │ │ │ │ ldr r0, [pc, #324] @ 384668 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382b50 │ │ │ │ ldr r0, [pc, #308] @ 38466c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3826f4 │ │ │ │ ldr r0, [pc, #296] @ 384670 │ │ │ │ ldr r2, [sp, #44] @ 0x2c │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 383308 │ │ │ │ - strdeq r5, [fp], #-220 @ 0xffffff24 │ │ │ │ + subeq r5, fp, ip, ror #27 │ │ │ │ andeq r1, r0, ip, lsr r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r5, fp, r4, lsr #21 │ │ │ │ - subeq r5, fp, r8, lsr #20 │ │ │ │ - strdeq r5, [fp], #-148 @ 0xffffff6c │ │ │ │ - subeq r5, fp, r0, lsl #19 │ │ │ │ + @ instruction: 0x004b5a94 │ │ │ │ + subeq r5, fp, r8, lsl sl │ │ │ │ + subeq r5, fp, r4, ror #19 │ │ │ │ + subeq r5, fp, r0, ror r9 │ │ │ │ andeq r1, r0, r0, asr #28 │ │ │ │ rsbeq r6, r5, r4, asr #18 │ │ │ │ - subeq r5, fp, r4, ror #11 │ │ │ │ + ldrdeq r5, [fp], #-84 @ 0xffffffac │ │ │ │ andeq r4, r0, r0, ror #4 │ │ │ │ - subeq r5, fp, r4, ror #19 │ │ │ │ + ldrdeq r5, [fp], #-148 @ 0xffffff6c │ │ │ │ andeq r1, r0, r8, lsr #20 │ │ │ │ - strdeq r5, [fp], #-132 @ 0xffffff7c │ │ │ │ + subeq r5, fp, r4, ror #17 │ │ │ │ muleq r0, r4, r4 │ │ │ │ - subeq r5, fp, r0, lsr pc │ │ │ │ + subeq r5, fp, r0, lsr #30 │ │ │ │ andeq r4, r0, r4, lsr r0 │ │ │ │ - subeq r6, fp, r8, lsr #4 │ │ │ │ - subeq r5, fp, r4, ror #14 │ │ │ │ - subeq r5, fp, r4, lsl r7 │ │ │ │ + subeq r6, fp, r8, lsl r2 │ │ │ │ + subeq r5, fp, r4, asr r7 │ │ │ │ + subeq r5, fp, r4, lsl #14 │ │ │ │ andeq r1, r0, r0, ror r2 │ │ │ │ - subeq r5, fp, r8, lsl #16 │ │ │ │ + strdeq r5, [fp], #-120 @ 0xffffff88 │ │ │ │ andeq r3, r0, r0, ror #24 │ │ │ │ - subeq r5, fp, r4, ror #19 │ │ │ │ + ldrdeq r5, [fp], #-148 @ 0xffffff6c │ │ │ │ andeq r4, r0, r4, asr #11 │ │ │ │ - subeq r5, fp, r4, lsl sl │ │ │ │ + subeq r5, fp, r4, lsl #20 │ │ │ │ andeq r3, r0, r0, asr #21 │ │ │ │ rsbeq r6, r5, r8, lsl #8 │ │ │ │ - subeq r5, fp, r4, lsl ip │ │ │ │ + subeq r5, fp, r4, lsl #24 │ │ │ │ andeq r3, r0, ip, asr fp │ │ │ │ - strheq r5, [fp], #-184 @ 0xffffff48 │ │ │ │ + subeq r5, fp, r8, lsr #23 │ │ │ │ andeq r1, r0, r0, ror #10 │ │ │ │ - subeq r5, fp, r4, lsl r5 │ │ │ │ + subeq r5, fp, r4, lsl #10 │ │ │ │ andeq r3, r0, r4, lsr #1 │ │ │ │ - subeq r4, fp, r8, lsr #30 │ │ │ │ + subeq r4, fp, r8, lsl pc │ │ │ │ andeq r4, r0, r0, lsr r1 │ │ │ │ - strdeq r4, [fp], #-228 @ 0xffffff1c │ │ │ │ + subeq r4, fp, r4, ror #29 │ │ │ │ andeq r2, r0, r0, asr r1 │ │ │ │ - subeq r4, fp, ip, asr #29 │ │ │ │ + strheq r4, [fp], #-236 @ 0xffffff14 │ │ │ │ rsbeq r6, r5, ip, rrx │ │ │ │ - subeq r5, fp, r4, asr #7 │ │ │ │ - strdeq r5, [fp], #-100 @ 0xffffff9c │ │ │ │ - subeq r5, fp, r8, ror #11 │ │ │ │ + strheq r5, [fp], #-52 @ 0xffffffcc │ │ │ │ + subeq r5, fp, r4, ror #13 │ │ │ │ + ldrdeq r5, [fp], #-88 @ 0xffffffa8 │ │ │ │ andeq r1, r0, ip, asr r2 │ │ │ │ - subeq r5, fp, r4, lsl #14 │ │ │ │ - subeq r5, fp, r0, lsl #25 │ │ │ │ - strheq r4, [fp], #-180 @ 0xffffff4c │ │ │ │ - subeq r5, fp, r8, lsr #23 │ │ │ │ + strdeq r5, [fp], #-100 @ 0xffffff9c │ │ │ │ + subeq r5, fp, r0, ror ip │ │ │ │ + subeq r4, fp, r4, lsr #23 │ │ │ │ + @ instruction: 0x004b5b98 │ │ │ │ andeq r2, r0, ip, lsl r9 │ │ │ │ - subeq r5, fp, ip, ror #17 │ │ │ │ + ldrdeq r5, [fp], #-140 @ 0xffffff74 │ │ │ │ muleq r0, r4, r5 │ │ │ │ - ldrdeq r5, [fp], #-128 @ 0xffffff80 │ │ │ │ + subeq r5, fp, r0, asr #17 │ │ │ │ andeq r3, r0, r4, lsl #13 │ │ │ │ - subeq r5, fp, r4, lsr #14 │ │ │ │ + subeq r5, fp, r4, lsl r7 │ │ │ │ muleq r0, r8, r9 │ │ │ │ - subeq r5, fp, r8, lsl #14 │ │ │ │ - subeq r4, fp, r0, asr #22 │ │ │ │ - subeq r5, fp, r8, lsl #21 │ │ │ │ + strdeq r5, [fp], #-104 @ 0xffffff98 │ │ │ │ + subeq r4, fp, r0, lsr fp │ │ │ │ + subeq r5, fp, r8, ror sl │ │ │ │ andeq r1, r0, ip, asr r9 │ │ │ │ - ldrdeq r5, [fp], #-16 │ │ │ │ - subseq sl, r0, r8, asr #14 │ │ │ │ - subeq r5, fp, r4, lsr #4 │ │ │ │ - subeq r5, fp, ip, asr #15 │ │ │ │ - @ instruction: 0x004b5398 │ │ │ │ - subeq r4, fp, r4, lsl #18 │ │ │ │ - subeq r4, fp, r4, lsr r7 │ │ │ │ - subeq r5, fp, r0, ror #7 │ │ │ │ - subeq r4, fp, r4, asr #25 │ │ │ │ - subeq r4, fp, r0, lsr #21 │ │ │ │ - strdeq r4, [fp], #-168 @ 0xffffff58 │ │ │ │ - strdeq r1, [r0], -r0 │ │ │ │ - strdeq r4, [fp], #-168 @ 0xffffff58 │ │ │ │ - subeq r4, fp, ip, asr #15 │ │ │ │ - subeq r4, fp, r8, ror #18 │ │ │ │ - strheq r5, [fp], #-52 @ 0xffffffcc │ │ │ │ - subeq r5, fp, r0, lsr r3 │ │ │ │ - subeq r5, fp, r4, asr r2 │ │ │ │ - subeq r4, fp, r4, lsr #27 │ │ │ │ - @ instruction: 0x004b4b9c │ │ │ │ - strheq r4, [fp], #-224 @ 0xffffff20 │ │ │ │ - strheq r4, [fp], #-108 @ 0xffffff94 │ │ │ │ - ldrdeq r4, [fp], #-168 @ 0xffffff58 │ │ │ │ - subeq r5, fp, r8, asr #1 │ │ │ │ - subeq r5, fp, r0, lsr r1 │ │ │ │ - subeq r4, fp, ip, asr #26 │ │ │ │ - subeq r4, fp, r8, ror r5 │ │ │ │ - subeq r4, fp, r8, ror #26 │ │ │ │ - @ instruction: 0x004b5194 │ │ │ │ - subeq r4, fp, r4, ror r7 │ │ │ │ - subeq r4, fp, r8, ror r7 │ │ │ │ - @ instruction: 0x004b4790 │ │ │ │ - subeq r4, fp, r0, ror #14 │ │ │ │ + subeq r5, fp, r0, asr #3 │ │ │ │ + subseq sl, r0, r8, lsr r7 │ │ │ │ + subeq r5, fp, r4, lsl r2 │ │ │ │ + strheq r5, [fp], #-124 @ 0xffffff84 │ │ │ │ + subeq r5, fp, r8, lsl #7 │ │ │ │ strdeq r4, [fp], #-132 @ 0xffffff7c │ │ │ │ - subeq r4, fp, ip, asr r7 │ │ │ │ - subeq r4, fp, r4, lsr r7 │ │ │ │ - subeq r4, fp, r8, asr #18 │ │ │ │ - subeq r4, fp, r0, asr #16 │ │ │ │ + subeq r4, fp, r4, lsr #14 │ │ │ │ + ldrdeq r5, [fp], #-48 @ 0xffffffd0 │ │ │ │ + strheq r4, [fp], #-196 @ 0xffffff3c │ │ │ │ + @ instruction: 0x004b4a90 │ │ │ │ + subeq r4, fp, r8, ror #21 │ │ │ │ + strdeq r1, [r0], -r0 │ │ │ │ + subeq r4, fp, r8, ror #21 │ │ │ │ + strheq r4, [fp], #-124 @ 0xffffff84 │ │ │ │ + subeq r4, fp, r8, asr r9 │ │ │ │ + subeq r5, fp, r4, lsr #7 │ │ │ │ + subeq r5, fp, r0, lsr #6 │ │ │ │ + subeq r5, fp, r4, asr #4 │ │ │ │ + @ instruction: 0x004b4d94 │ │ │ │ + subeq r4, fp, ip, lsl #23 │ │ │ │ + subeq r4, fp, r0, lsr #29 │ │ │ │ + subeq r4, fp, ip, lsr #13 │ │ │ │ + subeq r4, fp, r8, asr #21 │ │ │ │ + strheq r5, [fp], #-8 │ │ │ │ + subeq r5, fp, r0, lsr #2 │ │ │ │ + subeq r4, fp, ip, lsr sp │ │ │ │ + subeq r4, fp, r8, ror #10 │ │ │ │ + subeq r4, fp, r8, asr sp │ │ │ │ + subeq r5, fp, r4, lsl #3 │ │ │ │ + subeq r4, fp, r4, ror #14 │ │ │ │ + subeq r4, fp, r8, ror #14 │ │ │ │ + subeq r4, fp, r0, lsl #15 │ │ │ │ + subeq r4, fp, r0, asr r7 │ │ │ │ + subeq r4, fp, r4, ror #17 │ │ │ │ + subeq r4, fp, ip, asr #14 │ │ │ │ + subeq r4, fp, r4, lsr #14 │ │ │ │ + subeq r4, fp, r8, lsr r9 │ │ │ │ + subeq r4, fp, r0, lsr r8 │ │ │ │ andeq r1, r0, r8, lsr #19 │ │ │ │ - ldrdeq r4, [fp], #-156 @ 0xffffff64 │ │ │ │ - subeq r4, fp, r0, asr #5 │ │ │ │ - ldrsbeq r8, [ip], #-136 @ 0xffffff78 │ │ │ │ - subeq r3, fp, r8, asr sl │ │ │ │ - subeq r4, fp, r0, asr #18 │ │ │ │ + subeq r4, fp, ip, asr #19 │ │ │ │ + strheq r4, [fp], #-32 @ 0xffffffe0 │ │ │ │ + subseq r8, ip, r8, asr #17 │ │ │ │ + subeq r3, fp, r8, asr #20 │ │ │ │ + subeq r4, fp, r0, lsr r9 │ │ │ │ muleq r0, pc, r3 @ │ │ │ │ - subseq sl, r0, r4, asr r0 │ │ │ │ - subeq r4, fp, r8, ror r9 │ │ │ │ + subseq sl, r0, r4, asr #32 │ │ │ │ + subeq r4, fp, r8, ror #18 │ │ │ │ andeq r3, r0, ip, lsl #31 │ │ │ │ - subeq r4, fp, r4, asr r0 │ │ │ │ + subeq r4, fp, r4, asr #32 │ │ │ │ andeq r2, r0, r4, lsl lr │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, fp, r8, ror #30 │ │ │ │ - ldrdeq r4, [fp], #-132 @ 0xffffff7c │ │ │ │ - subeq r4, fp, r4, lsr #16 │ │ │ │ - subeq r4, fp, r4, ror pc │ │ │ │ + subeq r4, fp, r8, asr pc │ │ │ │ + subeq r4, fp, r4, asr #17 │ │ │ │ + subeq r4, fp, r4, lsl r8 │ │ │ │ + subeq r4, fp, r4, ror #30 │ │ │ │ ldr r3, [pc, #-188] @ 384674 │ │ │ │ ldr r3, [sl, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 382750 │ │ │ │ ldr r3, [pc, #-52] @ 384710 │ │ │ │ ldr r7, [sl, r3] │ │ │ │ @@ -430468,154 +430468,154 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [r9] │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ mov r0, r9 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-292] @ 384678 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382750 │ │ │ │ ldr r0, [pc, #-304] @ 38467c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382b74 │ │ │ │ ldr r0, [pc, #-316] @ 384680 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [fp, #2496] @ 0x9c0 │ │ │ │ b 382720 │ │ │ │ ldr r0, [pc, #-336] @ 384684 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38297c │ │ │ │ ldr r0, [pc, #-352] @ 384688 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [fp, #2488] @ 0x9b8 │ │ │ │ b 382944 │ │ │ │ ldr r0, [pc, #-372] @ 38468c │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3829ac │ │ │ │ ldr r0, [pc, #-388] @ 384690 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38211c │ │ │ │ ldr r0, [pc, #-400] @ 384694 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [fp, #2360] @ 0x938 │ │ │ │ b 3827bc │ │ │ │ ldr r0, [pc, #-424] @ 384698 │ │ │ │ mov r3, r2 │ │ │ │ mov r1, r7 │ │ │ │ mov r2, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3844a4 │ │ │ │ ldr r0, [pc, #-452] @ 38469c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r4, [fp, #2496] @ 0x9c0 │ │ │ │ b 382684 │ │ │ │ ldr r0, [pc, #-472] @ 3846a0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3826f4 │ │ │ │ ldr r0, [pc, #-488] @ 3846a4 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 383d08 │ │ │ │ ldr r0, [pc, #-508] @ 3846a8 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ ldrb r3, [fp, #2541] @ 0x9ed │ │ │ │ ldr r2, [r2] │ │ │ │ b 383dec │ │ │ │ ldr r0, [pc, #-548] @ 3846ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382198 │ │ │ │ ldr sl, [sp, #40] @ 0x28 │ │ │ │ mov ip, r7 │ │ │ │ b 382c6c │ │ │ │ ldr r0, [pc, #-572] @ 3846b0 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 383f10 │ │ │ │ ldr r0, [pc, #-592] @ 3846b4 │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str sl, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38224c │ │ │ │ ldr r0, [pc, #-616] @ 3846b8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38295c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r1, [pc, #-636] @ 3846bc │ │ │ │ ldr r0, [pc, #-636] @ 3846c0 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3833ac │ │ │ │ ldr r1, [pc, #-652] @ 3846c4 │ │ │ │ ldr r0, [pc, #-652] @ 3846c8 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 383658 │ │ │ │ ldr r0, [pc, #-668] @ 3846cc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382750 │ │ │ │ ldr r1, [pc, #-684] @ 3846d0 │ │ │ │ ldr r0, [pc, #-684] @ 3846d4 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 383700 │ │ │ │ ldr r0, [pc, #-700] @ 3846d8 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382750 │ │ │ │ ldr r0, [pc, #-716] @ 3846dc │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382750 │ │ │ │ cmp r2, #0 │ │ │ │ bne 384be0 │ │ │ │ mov r1, #1 │ │ │ │ mov r0, fp │ │ │ │ bl 38080c │ │ │ │ ldrb r3, [fp, #2501] @ 0x9c5 │ │ │ │ @@ -430644,33 +430644,33 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-884] @ 3846e4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr sl, [fp, #2492] @ 0x9bc │ │ │ │ b 3829b0 │ │ │ │ bl 1e3244 │ │ │ │ ldr r3, [pc, #-864] @ 384710 │ │ │ │ ldr r2, [sp, #60] @ 0x3c │ │ │ │ ldr ip, [r2, r3] │ │ │ │ ldr r3, [ip] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 382034 │ │ │ │ ldr r0, [pc, #-928] @ 3846e8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 382034 │ │ │ │ ldr r3, [pc, #-940] @ 3846ec │ │ │ │ ldr r1, [pc, #-940] @ 3846f0 │ │ │ │ ldr r0, [pc, #-940] @ 3846f4 │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #-944] @ 3846f8 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -430718,22 +430718,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1156] @ 384700 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrb r3, [fp, #2531] @ 0x9e3 │ │ │ │ cmp r6, #0 │ │ │ │ orr r3, r3, #16 │ │ │ │ str r5, [fp, #2464] @ 0x9a0 │ │ │ │ strb r3, [fp, #2531] @ 0x9e3 │ │ │ │ beq 382e34 │ │ │ │ b 384ae8 │ │ │ │ @@ -430771,36 +430771,36 @@ │ │ │ │ mov r1, #0 │ │ │ │ str r1, [sp, #112] @ 0x70 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [r9, #4] │ │ │ │ str r1, [r9, #8] │ │ │ │ str r1, [r9, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #120] @ 0x78 │ │ │ │ ldr r2, [sp, #112] @ 0x70 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #-1340] @ 384718 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3849bc │ │ │ │ ldr r0, [pc, #-1352] @ 38471c │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 384b88 │ │ │ │ ldr r0, [pc, #-1372] @ 384720 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr sl, [fp, #2492] @ 0x9bc │ │ │ │ b 3829b0 │ │ │ │ ldr r0, [pc, #-1388] @ 384724 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3849bc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ mov r5, r2 │ │ │ │ ldr r2, [pc, #2580] @ 3856c8 │ │ │ │ @@ -430879,23 +430879,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r5} │ │ │ │ str r9, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #2280] @ 3856f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 384d08 │ │ │ │ sub r3, r4, #92 @ 0x5c │ │ │ │ cmp r3, #67 @ 0x43 │ │ │ │ bls 3855a0 │ │ │ │ ldr r3, [pc, #2232] @ 3856e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -430913,15 +430913,15 @@ │ │ │ │ ldr r0, [pc, #2204] @ 3856fc │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ strb r5, [r6, #2607] @ 0xa2f │ │ │ │ b 384d48 │ │ │ │ strb r5, [r6, #2606] @ 0xa2e │ │ │ │ b 384d48 │ │ │ │ strb r5, [r6, #2605] @ 0xa2d │ │ │ │ b 384d48 │ │ │ │ strb r5, [r6, #2604] @ 0xa2c │ │ │ │ @@ -431230,27 +431230,27 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r1, pc, r1 │ │ │ │ mov r0, r6 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #940] @ 385720 │ │ │ │ ldr r3, [pc, #852] @ 3856cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #36] @ 0x24 │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 385168 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 58216c │ │ │ │ + b 58215c │ │ │ │ strb r5, [r6, #2487] @ 0x9b7 │ │ │ │ b 384d48 │ │ │ │ strb r5, [r6, #2485] @ 0x9b5 │ │ │ │ b 384d48 │ │ │ │ strb r5, [r6, #2484] @ 0x9b4 │ │ │ │ b 384d48 │ │ │ │ strb r5, [r6, #2541] @ 0x9ed │ │ │ │ @@ -431291,16 +431291,16 @@ │ │ │ │ str r1, [sp] │ │ │ │ ldr r1, [pc, #736] @ 38572c │ │ │ │ add r0, r6, #2368 @ 0x940 │ │ │ │ ldr r3, [pc, #732] @ 385730 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ add r0, r0, #8 │ │ │ │ - bl 588eec │ │ │ │ - bl 57e9bc │ │ │ │ + bl 588edc │ │ │ │ + bl 57e9ac │ │ │ │ ldrb r3, [r6, #2534] @ 0x9e6 │ │ │ │ ldr r2, [pc, #708] @ 385734 │ │ │ │ orr r3, r3, #2 │ │ │ │ strb r3, [r6, #2534] @ 0x9e6 │ │ │ │ ldr r3, [pc, #592] @ 3856cc │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ @@ -431329,38 +431329,38 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 385168 │ │ │ │ ldr r0, [pc, #592] @ 38573c │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #44 @ 0x2c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ strb r5, [r6, #2536] @ 0x9e8 │ │ │ │ b 384d48 │ │ │ │ ldr r0, [pc, #568] @ 385740 │ │ │ │ mov r3, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r9 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 384d08 │ │ │ │ bic r3, r3, #2 │ │ │ │ strb r3, [r6, #2534] @ 0x9e6 │ │ │ │ b 384d48 │ │ │ │ eor r3, r3, r5 │ │ │ │ tst r3, #15 │ │ │ │ beq 3853c8 │ │ │ │ ldr r3, [pc, #420] @ 3856e0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ tst r3, #2048 @ 0x800 │ │ │ │ beq 3853c8 │ │ │ │ ldr r0, [pc, #500] @ 385744 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3853c8 │ │ │ │ tst r5, #32 │ │ │ │ beq 385338 │ │ │ │ ldr r3, [r8] │ │ │ │ cmp r3, #0 │ │ │ │ bne 385640 │ │ │ │ ldr r3, [r6, #2492] @ 0x9bc │ │ │ │ @@ -431389,36 +431389,36 @@ │ │ │ │ b 384d48 │ │ │ │ mov r1, #16 │ │ │ │ mov r0, r6 │ │ │ │ bl 38080c │ │ │ │ b 385324 │ │ │ │ ldr r0, [pc, #356] @ 385748 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 385064 │ │ │ │ ldr r0, [pc, #344] @ 38574c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3852b8 │ │ │ │ ldr r0, [pc, #332] @ 385750 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 384d44 │ │ │ │ ldr r0, [pc, #316] @ 385754 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38541c │ │ │ │ ldr r0, [pc, #304] @ 385758 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 385088 │ │ │ │ ldr r0, [pc, #292] @ 38575c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3850c4 │ │ │ │ ldr r3, [pc, #280] @ 385760 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38556c │ │ │ │ ldr r3, [pc, #132] @ 3856e0 │ │ │ │ @@ -431434,67 +431434,67 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #180] @ 385764 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38556c │ │ │ │ ldr r0, [pc, #168] @ 385768 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38556c │ │ │ │ rsbeq r6, r8, r8, asr #14 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r6, r8, r4, lsr r7 │ │ │ │ rsbeq r5, r5, r0, asr #7 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r8, ip, r6, lsr #9 │ │ │ │ + @ instruction: 0x005c8496 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ rsbeq r6, r8, ip, lsr #13 │ │ │ │ - strheq r9, [r8], #-212 @ 0xffffff2c │ │ │ │ + subeq r9, r8, r4, lsr #27 │ │ │ │ andeq r1, r0, r0, asr #9 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r5, fp, r0, asr r0 │ │ │ │ + subeq r5, fp, r0, asr #32 │ │ │ │ rsbeq r6, r8, r0, asr #11 │ │ │ │ - subeq r5, fp, ip, lsl r2 │ │ │ │ + subeq r5, fp, ip, lsl #4 │ │ │ │ rsbeq r6, r8, r0, lsr r3 │ │ │ │ rsbeq r6, r8, ip, ror #5 │ │ │ │ strheq r6, [r8], #-36 @ 0xffffffdc @ │ │ │ │ rsbeq r6, r8, ip, ror #4 │ │ │ │ rsbeq r6, r8, r0, lsr r2 │ │ │ │ - subseq r8, ip, r8, lsr #32 │ │ │ │ - subeq r3, r8, r4, asr #17 │ │ │ │ - subeq pc, pc, r4, ror #6 │ │ │ │ + subseq r8, ip, r8, lsl r0 │ │ │ │ + strheq r3, [r8], #-132 @ 0xffffff7c │ │ │ │ + subeq pc, pc, r4, asr r3 @ │ │ │ │ rsbeq r6, r8, r8, lsl #1 │ │ │ │ - subseq r7, ip, ip, lsr pc │ │ │ │ - subeq r3, r8, r8, asr #15 │ │ │ │ - subeq lr, fp, ip, ror #13 │ │ │ │ + subseq r7, ip, ip, lsr #30 │ │ │ │ + strheq r3, [r8], #-120 @ 0xffffff88 │ │ │ │ + ldrdeq lr, [fp], #-108 @ 0xffffff94 │ │ │ │ andeq r0, r0, r3, asr #2 │ │ │ │ rsbeq r5, r8, r4, lsl #31 │ │ │ │ rsbeq r5, r8, r4, lsr pc │ │ │ │ - ldrdeq r4, [fp], #-148 @ 0xffffff6c │ │ │ │ - subeq r4, fp, r8, lsl #19 │ │ │ │ - ldrdeq r4, [fp], #-144 @ 0xffffff70 │ │ │ │ - subeq r4, fp, ip, ror #20 │ │ │ │ - subeq r4, fp, ip, asr #19 │ │ │ │ - subeq r4, fp, ip, lsl #19 │ │ │ │ - ldrdeq r4, [fp], #-132 @ 0xffffff7c │ │ │ │ - strdeq r4, [fp], #-156 @ 0xffffff64 │ │ │ │ - strheq r4, [fp], #-152 @ 0xffffff68 │ │ │ │ + subeq r4, fp, r4, asr #19 │ │ │ │ + subeq r4, fp, r8, ror r9 │ │ │ │ + subeq r4, fp, r0, asr #19 │ │ │ │ + subeq r4, fp, ip, asr sl │ │ │ │ + strheq r4, [fp], #-156 @ 0xffffff64 │ │ │ │ + subeq r4, fp, ip, ror r9 │ │ │ │ + subeq r4, fp, r4, asr #17 │ │ │ │ + subeq r4, fp, ip, ror #19 │ │ │ │ + subeq r4, fp, r8, lsr #19 │ │ │ │ andeq r4, r0, r8, ror #8 │ │ │ │ - subeq r4, fp, r0, lsr #17 │ │ │ │ - strheq r4, [fp], #-136 @ 0xffffff78 │ │ │ │ + @ instruction: 0x004b4890 │ │ │ │ + subeq r4, fp, r8, lsr #17 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ ldrb r2, [sp] │ │ │ │ b 384c98 │ │ │ │ and r1, r2, #255 @ 0xff │ │ │ │ ldrb r2, [sp] │ │ │ │ b 384c98 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ @@ -431571,15 +431571,15 @@ │ │ │ │ ldm r7, {r0, r1} │ │ │ │ add ip, sp, #56 @ 0x38 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ - bl 54ec48 │ │ │ │ + bl 54ec38 │ │ │ │ ldr r2, [r4, #2480] @ 0x9b0 │ │ │ │ ldr r3, [r2, #8] │ │ │ │ sub r3, r3, r5 │ │ │ │ str r3, [r2, #8] │ │ │ │ ldr r3, [r4, #2480] @ 0x9b0 │ │ │ │ ldr r2, [r3, #8] │ │ │ │ cmp r2, #0 │ │ │ │ @@ -431636,41 +431636,41 @@ │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ add fp, sp, #56 @ 0x38 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ str r2, [sp, #24] │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sl │ │ │ │ str r6, [sp, #20] │ │ │ │ str r9, [sp, #8] │ │ │ │ str r5, [sp, #16] │ │ │ │ ldm fp, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ add r0, r1, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ b 3858c0 │ │ │ │ ldr r2, [r4, #2568] @ 0xa08 │ │ │ │ cmp r2, #0 │ │ │ │ movne r8, r2 │ │ │ │ b 38582c │ │ │ │ mov r1, #1 │ │ │ │ str r9, [sp, #8] │ │ │ │ @@ -431680,39 +431680,39 @@ │ │ │ │ str r5, [sp, #16] │ │ │ │ strb r1, [sp, #68] @ 0x44 │ │ │ │ ldm r7, {r0, r1} │ │ │ │ mov r2, sl │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r3, r8 │ │ │ │ add r0, r4, #2256 @ 0x8d0 │ │ │ │ - bl 54ed70 │ │ │ │ + bl 54ed60 │ │ │ │ b 3858c0 │ │ │ │ ldr r3, [pc, #640] @ 385d00 │ │ │ │ ldr r2, [pc, #640] @ 385d04 │ │ │ │ ldr r1, [pc, #640] @ 385d08 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #112 @ 0x70 │ │ │ │ str r3, [sp] │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r0, r4 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, sp, #48 @ 0x30 │ │ │ │ mov r2, #1 │ │ │ │ str r6, [sp, #52] @ 0x34 │ │ │ │ str r6, [sp, #48] @ 0x30 │ │ │ │ strb r2, [sp, #52] @ 0x34 │ │ │ │ add fp, sp, #56 @ 0x38 │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm fp, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ mov r2, #1 │ │ │ │ strb r2, [sp, #60] @ 0x3c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, sl │ │ │ │ str r9, [sp, #8] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #20] │ │ │ │ @@ -431757,24 +431757,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r7 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [sp, #68] @ 0x44 │ │ │ │ str r1, [sp, #72] @ 0x48 │ │ │ │ str r1, [sp, #76] @ 0x4c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ str r9, [sp] │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ str r5, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 385d1c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r9, [r4, #2492] @ 0x9bc │ │ │ │ ldr r3, [r4, #2496] @ 0x9c0 │ │ │ │ ldr fp, [r4, #2480] @ 0x9b0 │ │ │ │ b 385844 │ │ │ │ ldr r3, [pc, #316] @ 385d20 │ │ │ │ ldr r3, [r0, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -431793,28 +431793,28 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #64 @ 0x40 │ │ │ │ str r1, [sp, #64] @ 0x40 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #72] @ 0x48 │ │ │ │ ldr r2, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #216] @ 385d24 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 385950 │ │ │ │ ldr r0, [pc, #204] @ 385d28 │ │ │ │ mov r2, r9 │ │ │ │ mov r3, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r9, [r4, #2492] @ 0x9bc │ │ │ │ ldr r3, [r4, #2496] @ 0x9c0 │ │ │ │ ldr fp, [r4, #2480] @ 0x9b0 │ │ │ │ b 385840 │ │ │ │ ldr r2, [pc, #168] @ 385d2c │ │ │ │ ldr r3, [pc, #88] @ 385ce0 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -431824,15 +431824,15 @@ │ │ │ │ eors r2, r3, r2 │ │ │ │ mov r3, #0 │ │ │ │ bne 385cb4 │ │ │ │ ldr r0, [pc, #136] @ 385d30 │ │ │ │ add r0, pc, r0 │ │ │ │ add sp, sp, #92 @ 0x5c │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r3, [pc, #116] @ 385d34 │ │ │ │ ldr r1, [pc, #116] @ 385d38 │ │ │ │ ldr r0, [pc, #116] @ 385d3c │ │ │ │ add r3, pc, r3 │ │ │ │ ldr r2, [pc, #112] @ 385d40 │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -431841,33 +431841,33 @@ │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r5, r8, ip, asr ip │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, r8, r4, asr #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r5, [r8], #-164 @ 0xffffff5c @ │ │ │ │ rsbeq r5, r8, r4, lsr #21 │ │ │ │ - ldrsbeq r7, [ip], #-144 @ 0xffffff70 │ │ │ │ - strheq lr, [r8], #-248 @ 0xffffff08 │ │ │ │ - strheq r8, [r8], #-232 @ 0xffffff18 │ │ │ │ - ldrsheq r7, [ip], #-128 @ 0xffffff80 │ │ │ │ - ldrdeq lr, [r8], #-232 @ 0xffffff18 │ │ │ │ - ldrdeq r8, [r8], #-216 @ 0xffffff28 │ │ │ │ + subseq r7, ip, r0, asr #19 │ │ │ │ + subeq lr, r8, r8, lsr #31 │ │ │ │ + subeq r8, r8, r8, lsr #29 │ │ │ │ + subseq r7, ip, r0, ror #17 │ │ │ │ + subeq lr, r8, r8, asr #29 │ │ │ │ + subeq r8, r8, r8, asr #27 │ │ │ │ strdeq r5, [r8], #-140 @ 0xffffff74 @ │ │ │ │ andeq r3, r0, ip, ror #23 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, fp, r4, asr r5 │ │ │ │ + subeq r4, fp, r4, asr #10 │ │ │ │ andeq r2, r0, ip, ror r0 │ │ │ │ - subeq r4, fp, r4, ror #8 │ │ │ │ - subeq r4, fp, r8, ror #9 │ │ │ │ + subeq r4, fp, r4, asr r4 │ │ │ │ + ldrdeq r4, [fp], #-72 @ 0xffffffb8 │ │ │ │ rsbeq r5, r8, r8, ror r7 │ │ │ │ - subeq r4, fp, r4, asr #8 │ │ │ │ - ldrheq r7, [ip], #-96 @ 0xffffffa0 │ │ │ │ - subeq r2, fp, r0, lsr r8 │ │ │ │ - subseq r9, r2, ip, lsr #20 │ │ │ │ + subeq r4, fp, r4, lsr r4 │ │ │ │ + subseq r7, ip, r0, lsr #13 │ │ │ │ + subeq r2, fp, r0, lsr #16 │ │ │ │ + subseq r9, r2, ip, lsl sl │ │ │ │ andeq r0, r0, sp, ror r2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4064] @ 0xfe0 │ │ │ │ ldr ip, [pc, #256] @ 385e5c │ │ │ │ ldr r1, [pc, #256] @ 385e60 │ │ │ │ @@ -431918,37 +431918,37 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, sp │ │ │ │ str r1, [sp] │ │ │ │ str r1, [sp, #4] │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #8] │ │ │ │ ldr r2, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #60] @ 385e7c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 385d94 │ │ │ │ ldr r0, [pc, #48] @ 385e80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 385d94 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r5, r8, r0, lsr #13 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r5, r8, r0, lsl #13 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, r8, r8, asr r6 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, fp, r0, lsr r3 │ │ │ │ - subeq r4, fp, r4, ror #6 │ │ │ │ + subeq r4, fp, r0, lsr #6 │ │ │ │ + subeq r4, fp, r4, asr r3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r1, [pc, #1112] @ 3862f4 │ │ │ │ ldr r3, [r0] │ │ │ │ add r1, pc, r1 │ │ │ │ @@ -431965,15 +431965,15 @@ │ │ │ │ ldr r1, [r1] │ │ │ │ str r1, [sp, #28] │ │ │ │ mov r1, #0 │ │ │ │ ldr r1, [pc, #1064] @ 386304 │ │ │ │ ldr r3, [pc, #1064] @ 386308 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r6, [pc, #1052] @ 38630c │ │ │ │ ldr r3, [pc, #1052] @ 386310 │ │ │ │ add r6, pc, r6 │ │ │ │ ldr r7, [r6, r3] │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ ldr r3, [r7] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -432093,22 +432093,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #552] @ 386328 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ b 385f10 │ │ │ │ cmp r2, #0 │ │ │ │ bne 386254 │ │ │ │ mov r2, #0 │ │ │ │ mov r1, #128 @ 0x80 │ │ │ │ mov r0, r4 │ │ │ │ @@ -432151,15 +432151,15 @@ │ │ │ │ b 36a6e4 │ │ │ │ tst r9, #7 │ │ │ │ moveq r7, r3 │ │ │ │ b 386020 │ │ │ │ ldr r0, [pc, #360] @ 386330 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ b 385f10 │ │ │ │ ldr r3, [pc, #340] @ 386334 │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38602c │ │ │ │ @@ -432176,22 +432176,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 386338 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38602c │ │ │ │ ldr r3, [pc, #224] @ 38633c │ │ │ │ ldr r3, [r6, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386114 │ │ │ │ ldr r3, [pc, #176] @ 386320 │ │ │ │ @@ -432207,54 +432207,54 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #124] @ 386340 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 386114 │ │ │ │ ldr r0, [pc, #112] @ 386344 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38602c │ │ │ │ ldr r0, [pc, #96] @ 386348 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 386114 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ - ldrsbeq r7, [ip], #-72 @ 0xffffffb8 │ │ │ │ + subseq r7, ip, r8, asr #9 │ │ │ │ rsbeq r5, r8, r0, asr #10 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r2, fp, r0, lsr #12 │ │ │ │ - subeq r2, fp, ip, lsr #15 │ │ │ │ + subeq r2, fp, r0, lsl r6 │ │ │ │ + @ instruction: 0x004b279c │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ rsbeq r5, r8, ip, lsl #10 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r5, r8, r8, ror r4 │ │ │ │ rsbeq r5, r8, r4, lsr r4 │ │ │ │ andeq r3, r0, r8, lsl #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r4, fp, ip, ror #1 │ │ │ │ + ldrdeq r4, [fp], #-12 │ │ │ │ rsbeq r5, r8, r4, ror r2 │ │ │ │ - subeq r4, fp, r0, rrx │ │ │ │ + subeq r4, fp, r0, asr r0 │ │ │ │ andeq r2, r0, r0, ror #30 │ │ │ │ - subeq r4, fp, r4, lsl r0 │ │ │ │ + subeq r4, fp, r4 │ │ │ │ strdeq r2, [r0], -r0 │ │ │ │ - subeq r4, fp, r8, lsl r0 │ │ │ │ - subeq r3, fp, ip, asr #31 │ │ │ │ - subeq r4, fp, r4, lsr r0 │ │ │ │ + subeq r4, fp, r8 │ │ │ │ + strheq r3, [fp], #-252 @ 0xffffff04 │ │ │ │ + subeq r4, fp, r4, lsr #32 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r3, [r0] │ │ │ │ ldr r2, [pc, #1048] @ 386780 │ │ │ │ mov r7, r0 │ │ │ │ @@ -432273,15 +432273,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ add r9, pc, r9 │ │ │ │ add r3, sl, #76 @ 0x4c │ │ │ │ str r3, [sp] │ │ │ │ add r1, pc, r1 │ │ │ │ ldr r3, [pc, #992] @ 386794 │ │ │ │ mov r2, r9 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r5, [r7, #32] │ │ │ │ ldr r8, [pc, #980] @ 386798 │ │ │ │ cmp r5, #0 │ │ │ │ add r8, pc, r8 │ │ │ │ beq 386768 │ │ │ │ ldr r3, [r0, #2372] @ 0x944 │ │ │ │ mov r4, r0 │ │ │ │ @@ -432357,22 +432357,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #656] @ 3867b0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3863fc │ │ │ │ ldrb r3, [r0, #2507] @ 0x9cb │ │ │ │ tst r3, #16 │ │ │ │ bne 3865c4 │ │ │ │ ldr r3, [pc, #608] @ 38679c │ │ │ │ ldr r9, [r8, r3] │ │ │ │ ldr r3, [r9] │ │ │ │ @@ -432451,23 +432451,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r6, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #292] @ 3867c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38654c │ │ │ │ ldr r3, [pc, #280] @ 3867c4 │ │ │ │ ldr r3, [r8, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386424 │ │ │ │ ldr r3, [pc, #232] @ 3867a8 │ │ │ │ @@ -432484,69 +432484,69 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 3867c8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 386424 │ │ │ │ ldr r0, [pc, #160] @ 3867cc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38654c │ │ │ │ ldr r0, [pc, #140] @ 3867d0 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 386424 │ │ │ │ ldr r0, [pc, #124] @ 3867d4 │ │ │ │ mov r1, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 3863fc │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #104] @ 3867d8 │ │ │ │ ldr r2, [pc, #104] @ 3867dc │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sl, #224 @ 0xe0 │ │ │ │ mov r1, r9 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r5, r8, ip, lsl #1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - ldrsheq r6, [ip], #-240 @ 0xffffff10 │ │ │ │ - subeq r2, fp, r0, ror #2 │ │ │ │ - subeq r2, fp, r4, ror #5 │ │ │ │ + subseq r6, ip, r0, ror #31 │ │ │ │ + subeq r2, fp, r0, asr r1 │ │ │ │ + ldrdeq r2, [fp], #-36 @ 0xffffffdc │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ rsbeq r5, r8, r8, lsr r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r4, r8, ip, asr #31 │ │ │ │ andeq r1, r0, r4, asr r5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, fp, r4, asr #28 │ │ │ │ + subeq r3, fp, r4, lsr lr │ │ │ │ rsbeq r4, r8, r4, ror #28 │ │ │ │ rsbeq r4, r8, r4, lsl lr │ │ │ │ andeq r1, r0, r8, lsl #11 │ │ │ │ - subeq r3, fp, r0, lsr #27 │ │ │ │ + @ instruction: 0x004b3d90 │ │ │ │ andeq r4, r0, r0, asr r2 │ │ │ │ - subeq r3, fp, r8, asr #25 │ │ │ │ - subeq r3, fp, r4, asr #26 │ │ │ │ - ldrdeq r3, [fp], #-192 @ 0xffffff40 │ │ │ │ - subeq r3, fp, r0, asr ip │ │ │ │ - ldrdeq r3, [fp], #-188 @ 0xffffff44 │ │ │ │ + strheq r3, [fp], #-200 @ 0xffffff38 │ │ │ │ + subeq r3, fp, r4, lsr sp │ │ │ │ + subeq r3, fp, r0, asr #25 │ │ │ │ + subeq r3, fp, r0, asr #24 │ │ │ │ + subeq r3, fp, ip, asr #23 │ │ │ │ andeq r0, r0, lr, lsr r3 │ │ │ │ │ │ │ │ 003867e0 : │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ @@ -432556,23 +432556,23 @@ │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #76 @ 0x4c │ │ │ │ ldr r3, [pc, #44] @ 38683c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r0, r0, #2368 @ 0x940 │ │ │ │ add r0, r0, #8 │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 369054 │ │ │ │ - subseq r6, ip, r8, ror fp │ │ │ │ - strdeq r1, [fp], #-192 @ 0xffffff40 │ │ │ │ - subeq r1, fp, ip, ror lr │ │ │ │ + subseq r6, ip, r8, ror #22 │ │ │ │ + subeq r1, fp, r0, ror #25 │ │ │ │ + subeq r1, fp, ip, ror #28 │ │ │ │ andeq r0, r0, sl, lsr r1 │ │ │ │ mov r3, #-1342177280 @ 0xb0000000 │ │ │ │ str r3, [r0, #2252] @ 0x8cc │ │ │ │ mov r0, #0 │ │ │ │ mov r3, #0 │ │ │ │ bx lr │ │ │ │ ldr r0, [r0, #32] │ │ │ │ @@ -432600,44 +432600,44 @@ │ │ │ │ add r8, sp, #8 │ │ │ │ add r0, pc, r0 │ │ │ │ add r4, pc, r4 │ │ │ │ ldr r3, [r3] │ │ │ │ str r3, [sp, #52] @ 0x34 │ │ │ │ mov r3, #0 │ │ │ │ ldr r6, [pc, #204] @ 386998 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ ldr r5, [pc, #200] @ 38699c │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2e54 │ │ │ │ ldr r3, [r4] │ │ │ │ ldr r2, [r4, #44] @ 0x2c │ │ │ │ add r6, pc, r6 │ │ │ │ add r5, pc, r5 │ │ │ │ mov r0, sp │ │ │ │ stm sp, {r3, r6} │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r4, [sp, #44] @ 0x2c │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ mov r2, #36 @ 0x24 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2e54 │ │ │ │ mov r3, r4 │ │ │ │ ldr r1, [r3, #48]! @ 0x30 │ │ │ │ ldr r2, [r4, #92] @ 0x5c │ │ │ │ mov r0, sp │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ str r2, [sp, #48] @ 0x30 │ │ │ │ str r6, [sp, #4] │ │ │ │ str r1, [sp] │ │ │ │ str r5, [sp, #36] @ 0x24 │ │ │ │ - bl 588844 │ │ │ │ + bl 588834 │ │ │ │ ldr r2, [pc, #88] @ 3869a0 │ │ │ │ ldr r3, [pc, #64] @ 38698c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -432652,15 +432652,15 @@ │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r8, r4, ror #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r5, r0, lsr fp │ │ │ │ rsbeq r5, r9, ip, asr r4 │ │ │ │ - subeq r4, fp, r8, lsr #2 │ │ │ │ + subeq r4, fp, r8, lsl r1 │ │ │ │ andeq r0, r0, r4, asr #24 │ │ │ │ strheq r4, [r8], #-164 @ 0xffffff5c @ │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ ldr r2, [pc, #920] @ 386d54 │ │ │ │ @@ -432743,24 +432743,24 @@ │ │ │ │ mov r1, r6 │ │ │ │ add r0, sp, #16 │ │ │ │ str r6, [sp, #16] │ │ │ │ str r6, [sp, #20] │ │ │ │ str r6, [sp, #24] │ │ │ │ str r6, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #588] @ 386d74 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcs 386a28 │ │ │ │ ldr r3, [r9] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386a94 │ │ │ │ ldr r3, [pc, #556] @ 386d78 │ │ │ │ @@ -432782,23 +432782,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #460] @ 386d7c │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ stmib sp, {r4, r8} │ │ │ │ str r6, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 386a94 │ │ │ │ ldr r3, [pc, #432] @ 386d80 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 386a28 │ │ │ │ ldr r3, [pc, #392] @ 386d6c │ │ │ │ @@ -432814,24 +432814,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r8, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str sl, [sp] │ │ │ │ str r4, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #320] @ 386d84 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcc 386a88 │ │ │ │ b 386a28 │ │ │ │ ldr r3, [pc, #296] @ 386d88 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ @@ -432851,73 +432851,73 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #200] @ 386d8c │ │ │ │ add r0, pc, r0 │ │ │ │ b 386bb0 │ │ │ │ ldr r0, [pc, #192] @ 386d90 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcc 386a88 │ │ │ │ b 386a28 │ │ │ │ ldr r0, [pc, #156] @ 386d94 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 386a94 │ │ │ │ ldr r0, [pc, #132] @ 386d98 │ │ │ │ mov r3, r8 │ │ │ │ mov r1, sl │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r8, [r5, #84] @ 0x54 │ │ │ │ cmp r4, r8 │ │ │ │ bcc 386b38 │ │ │ │ b 386a28 │ │ │ │ ldr r0, [pc, #96] @ 386d9c │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 386a94 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r8, r0, asr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, r8, r4, lsl sl │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r4, r8, r4, asr #19 │ │ │ │ andeq r3, r0, r0, lsl #26 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, fp, r0, ror pc │ │ │ │ + subeq r3, fp, r0, ror #30 │ │ │ │ andeq r2, r0, r8, ror #29 │ │ │ │ - subeq r3, fp, ip, asr #31 │ │ │ │ + strheq r3, [fp], #-252 @ 0xffffff04 │ │ │ │ andeq r3, r0, r0, lsl ip │ │ │ │ - subeq r3, fp, r0, ror #27 │ │ │ │ + ldrdeq r3, [fp], #-208 @ 0xffffff30 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq r3, fp, r4, asr #28 │ │ │ │ - subeq r3, fp, ip, lsl #27 │ │ │ │ - strheq r3, [fp], #-232 @ 0xffffff18 │ │ │ │ - strheq r3, [fp], #-220 @ 0xffffff24 │ │ │ │ - subeq r3, fp, r0, lsl #28 │ │ │ │ + subeq r3, fp, r4, lsr lr │ │ │ │ + subeq r3, fp, ip, ror sp │ │ │ │ + subeq r3, fp, r8, lsr #29 │ │ │ │ + subeq r3, fp, ip, lsr #27 │ │ │ │ + strdeq r3, [fp], #-208 @ 0xffffff30 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #540] @ 386fd4 │ │ │ │ ldr r2, [pc, #540] @ 386fd8 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -433026,53 +433026,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #116] @ 387004 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 386df8 │ │ │ │ add r3, r0, #100 @ 0x64 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r3 │ │ │ │ bl 1e2e54 │ │ │ │ mov r2, r5 │ │ │ │ mov r1, r7 │ │ │ │ bl 1e1e40 │ │ │ │ b 386e9c │ │ │ │ ldr r0, [pc, #68] @ 387008 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 386df8 │ │ │ │ rsbeq r4, r8, r4, asr #12 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, r8, r4, lsr #12 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r2, #0 │ │ │ │ tsteq r2, #0 │ │ │ │ rsbeq r4, r8, r8, asr #11 │ │ │ │ rsbeq r4, r8, r8, asr r5 │ │ │ │ rsbeq r4, r8, r8, lsl #10 │ │ │ │ andeq r3, r0, r8, lsl #5 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, fp, r0, ror #24 │ │ │ │ - subeq r3, fp, ip, asr ip │ │ │ │ + subeq r3, fp, r0, asr ip │ │ │ │ + subeq r3, fp, ip, asr #24 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr lr, [pc, #376] @ 38719c │ │ │ │ ldr r2, [pc, #376] @ 3871a0 │ │ │ │ add lr, pc, lr │ │ │ │ @@ -433104,15 +433104,15 @@ │ │ │ │ ldr r3, [r5, #2424] @ 0x978 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38707c │ │ │ │ ldr r0, [r3, #4] │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ cmp r3, r6 │ │ │ │ bne 38707c │ │ │ │ - bl 58216c │ │ │ │ + bl 58215c │ │ │ │ ldr r2, [r7, #2260] @ 0x8d4 │ │ │ │ add r4, r4, #1 │ │ │ │ cmp r2, r4 │ │ │ │ add r5, r5, #96 @ 0x60 │ │ │ │ bhi 38708c │ │ │ │ ldr r2, [pc, #228] @ 3871ac │ │ │ │ ldr r3, [pc, #212] @ 3871a0 │ │ │ │ @@ -433149,45 +433149,45 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ stm sp, {r4, r6} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 3871bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 387064 │ │ │ │ ldr r0, [pc, #56] @ 3871c0 │ │ │ │ mov r2, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 387064 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r4, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strheq r4, [r8], #-56 @ 0xffffffc8 @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r4, r8, r4, lsr r3 │ │ │ │ andeq r1, r0, ip, asr #6 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq r3, [fp], #-164 @ 0xffffff5c │ │ │ │ - strdeq r3, [fp], #-164 @ 0xffffff5c │ │ │ │ + subeq r3, fp, r4, asr #21 │ │ │ │ + subeq r3, fp, r4, ror #21 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4088] @ 0xff8 │ │ │ │ - bl 646208 │ │ │ │ + bl 6461f8 │ │ │ │ mov r0, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, pc} │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ @@ -433308,41 +433308,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38743c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 387330 │ │ │ │ ldr r0, [pc, #56] @ 387440 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 387330 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r4, r8, r8, lsl r1 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r4, r8, r0, ror #1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r4, r8, r0, asr #1 │ │ │ │ andeq r2, r0, r8, asr #21 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r3, [fp], #-128 @ 0xffffff80 │ │ │ │ - subeq r3, fp, r0, ror #17 │ │ │ │ + subeq r3, fp, r0, lsr #17 │ │ │ │ + ldrdeq r3, [fp], #-128 @ 0xffffff80 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4032] @ 0xfc0 │ │ │ │ ldr r0, [pc, #208] @ 38752c │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #204] @ 387530 │ │ │ │ @@ -433411,35 +433411,35 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add r7, pc, r7 │ │ │ │ str r7, [sp] │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r8, r0 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #276] @ 387694 │ │ │ │ ldr r1, [pc, #276] @ 387698 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #10 │ │ │ │ mov r6, r0 │ │ │ │ add r0, r7, #16 │ │ │ │ str r0, [sp] │ │ │ │ mov r0, r8 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r2, [pc, #244] @ 38769c │ │ │ │ ldr r1, [pc, #244] @ 3876a0 │ │ │ │ add r7, r7, #36 @ 0x24 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ str r7, [sp] │ │ │ │ mov r5, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r3, [pc, #212] @ 3876a4 │ │ │ │ ldr r1, [pc, #212] @ 3876a8 │ │ │ │ mov r2, #4096 @ 0x1000 │ │ │ │ add r3, pc, r3 │ │ │ │ add r1, pc, r1 │ │ │ │ str r1, [r5, #96] @ 0x60 │ │ │ │ str r3, [r5, #92] @ 0x5c │ │ │ │ @@ -433460,19 +433460,19 @@ │ │ │ │ ldr r3, [r4, #8] │ │ │ │ str r3, [r0, #124] @ 0x7c │ │ │ │ ldr r3, [r4, #12] │ │ │ │ str r3, [r0, #128] @ 0x80 │ │ │ │ mov r0, r6 │ │ │ │ ldr r2, [r4, #40] @ 0x28 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ - bl 580a98 │ │ │ │ + bl 580a88 │ │ │ │ ldr r1, [pc, #104] @ 3876ac │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 58283c │ │ │ │ + bl 58282c │ │ │ │ ldr r3, [r6, #48] @ 0x30 │ │ │ │ ldr r2, [r4, #32] │ │ │ │ orr r3, r3, #4 │ │ │ │ str r2, [r6, #84] @ 0x54 │ │ │ │ str r3, [r6, #48] @ 0x30 │ │ │ │ ldr r3, [r4, #4] │ │ │ │ str r3, [r6, #56] @ 0x38 │ │ │ │ @@ -433480,21 +433480,21 @@ │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, pc} │ │ │ │ - subseq r5, ip, r0, ror pc │ │ │ │ - strheq r1, [r8], #-96 @ 0xffffffa0 │ │ │ │ - subeq sp, pc, r4, asr r1 @ │ │ │ │ - subeq sp, r8, r8, ror #7 │ │ │ │ - subeq r7, r8, r8, ror #5 │ │ │ │ - subeq r3, fp, r4, ror r7 │ │ │ │ - subeq r3, fp, r0, ror #8 │ │ │ │ + subseq r5, ip, r0, ror #30 │ │ │ │ + subeq r1, r8, r0, lsr #13 │ │ │ │ + subeq sp, pc, r4, asr #2 │ │ │ │ + ldrdeq sp, [r8], #-56 @ 0xffffffc8 │ │ │ │ + ldrdeq r7, [r8], #-40 @ 0xffffffd8 │ │ │ │ + subeq r3, fp, r4, ror #14 │ │ │ │ + subeq r3, fp, r0, asr r4 │ │ │ │ andeq r0, r0, r0, ror #7 │ │ │ │ andeq r0, r0, r4, ror #6 │ │ │ │ andeq r1, r0, r4, lsl r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4024] @ 0xfb8 │ │ │ │ @@ -433628,41 +433628,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 38793c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38780c │ │ │ │ ldr r0, [pc, #56] @ 387940 │ │ │ │ mov r2, r1 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r6 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38780c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r3, r8, ip, lsr #24 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r3, r8, ip, lsl #24 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r3, r8, r8, asr #23 │ │ │ │ andeq r3, r0, ip, asr #30 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r3, fp, r0, asr #8 │ │ │ │ - subeq r3, fp, r0, ror r4 │ │ │ │ + subeq r3, fp, r0, lsr r4 │ │ │ │ + subeq r3, fp, r0, ror #8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #84] @ 3879b0 │ │ │ │ ldr r2, [pc, #84] @ 3879b4 │ │ │ │ ldr r1, [pc, #84] @ 3879b8 │ │ │ │ @@ -433670,29 +433670,29 @@ │ │ │ │ sub sp, sp, #8 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str ip, [sp] │ │ │ │ mov r4, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r0, #2296] @ 0x8f8 │ │ │ │ cmp r3, #2 │ │ │ │ beq 3879a0 │ │ │ │ add r2, r0, #1744 @ 0x6d0 │ │ │ │ mov r1, r2 │ │ │ │ mov r0, r4 │ │ │ │ bl 34e674 │ │ │ │ mov r0, r4 │ │ │ │ add sp, sp, #8 │ │ │ │ pop {r4, lr} │ │ │ │ b 34d184 │ │ │ │ - subseq r5, ip, ip, ror #22 │ │ │ │ - strheq r3, [fp], #-48 @ 0xffffffd0 │ │ │ │ - @ instruction: 0x004b309c │ │ │ │ + subseq r5, ip, ip, asr fp │ │ │ │ + subeq r3, fp, r0, lsr #7 │ │ │ │ + subeq r3, fp, ip, lsl #1 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r2, [pc, #1500] @ 387fb0 │ │ │ │ ldr r3, [pc, #1500] @ 387fb4 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -433710,25 +433710,25 @@ │ │ │ │ add r3, sl, #52 @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ mov r8, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ mov r1, r6 │ │ │ │ mov r2, r9 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr fp, [pc, #1432] @ 387fc4 │ │ │ │ add fp, pc, fp │ │ │ │ mov r4, r0 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add r2, sl, #60 @ 0x3c │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ mov r1, r6 │ │ │ │ str r2, [sp] │ │ │ │ mov r2, r9 │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ ldr r1, [r5, #100] @ 0x64 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #1 │ │ │ │ strb r2, [r1, #13] │ │ │ │ strb r3, [r1, #61] @ 0x3d │ │ │ │ ldr r1, [r4, #2292] @ 0x8f4 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ @@ -433749,55 +433749,55 @@ │ │ │ │ beq 387ac0 │ │ │ │ ldr r3, [r4, #2292] @ 0x8f4 │ │ │ │ cmp r3, #1 │ │ │ │ beq 387e7c │ │ │ │ mov r3, #2 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ str r3, [r4, #2292] @ 0x8f4 │ │ │ │ - bl 7cb8a0 │ │ │ │ + bl 7cb890 │ │ │ │ ldr r6, [pc, #1280] @ 387fc8 │ │ │ │ ldr r3, [pc, #1280] @ 387fcc │ │ │ │ add r6, pc, r6 │ │ │ │ add r3, pc, r3 │ │ │ │ mov r8, #16384 @ 0x4000 │ │ │ │ mov r9, #0 │ │ │ │ add sl, r4, #1744 @ 0x6d0 │ │ │ │ add r2, r6, #52 @ 0x34 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, sl │ │ │ │ str r3, [sp] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #1232] @ 387fd0 │ │ │ │ mov r8, #256 @ 0x100 │ │ │ │ add r3, pc, r3 │ │ │ │ str r3, [sp] │ │ │ │ add r3, r4, #1904 @ 0x770 │ │ │ │ add r3, r3, #8 │ │ │ │ mov r9, #0 │ │ │ │ mov r0, r3 │ │ │ │ add r2, r6, #100 @ 0x64 │ │ │ │ strd r8, [sp, #8] │ │ │ │ mov r1, r4 │ │ │ │ str r3, [sp, #28] │ │ │ │ mov r3, r4 │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [pc, #1180] @ 387fd4 │ │ │ │ add r2, r6, #148 @ 0x94 │ │ │ │ add r3, pc, r3 │ │ │ │ add r6, r4, #2080 @ 0x820 │ │ │ │ mov r8, #262144 @ 0x40000 │ │ │ │ mov r9, #0 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r4 │ │ │ │ mov r3, r4 │ │ │ │ mov r0, r6 │ │ │ │ strd r8, [sp, #8] │ │ │ │ - bl 53c6a8 │ │ │ │ + bl 53c69c │ │ │ │ ldr r3, [r4, #2296] @ 0x8f8 │ │ │ │ cmp r3, #2 │ │ │ │ bne 387d4c │ │ │ │ ldr r3, [r5, #872] @ 0x368 │ │ │ │ tst r3, #4 │ │ │ │ bne 387da0 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ @@ -433877,15 +433877,15 @@ │ │ │ │ add ip, pc, ip │ │ │ │ add ip, ip, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str ip, [sp] │ │ │ │ mov r0, r5 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [pc, #800] @ 387fe8 │ │ │ │ mov ip, #0 │ │ │ │ add r3, pc, r3 │ │ │ │ add r3, r3, #196 @ 0xc4 │ │ │ │ mov r1, #84 @ 0x54 │ │ │ │ str ip, [sp] │ │ │ │ mov r2, r0 │ │ │ │ @@ -433951,24 +433951,24 @@ │ │ │ │ ldr r1, [pc, #556] @ 387ffc │ │ │ │ add r3, r6, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r0, r5 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ - bl 588eec │ │ │ │ - bl 582360 │ │ │ │ + bl 588edc │ │ │ │ + bl 582350 │ │ │ │ ldr r2, [pc, #524] @ 388000 │ │ │ │ ldr r1, [pc, #524] @ 388004 │ │ │ │ add r6, r6, #112 @ 0x70 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #280 @ 0x118 │ │ │ │ str r6, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ bl 35252c │ │ │ │ ldr r3, [r4, #2328] @ 0x918 │ │ │ │ ldr r2, [r4, #2332] @ 0x91c │ │ │ │ lsl r1, r0, #16 │ │ │ │ orr r2, r2, r1, asr #31 │ │ │ │ orr r0, r3, r0, lsl #16 │ │ │ │ str r0, [r4, #2328] @ 0x918 │ │ │ │ @@ -433992,18 +433992,18 @@ │ │ │ │ add r1, pc, r1 │ │ │ │ bl 1e1e40 │ │ │ │ str r0, [r4, #2336] @ 0x920 │ │ │ │ b 387be8 │ │ │ │ ldr r1, [pc, #392] @ 38800c │ │ │ │ mov r0, r6 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 7cae7c │ │ │ │ + bl 7cae6c │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r0, r8 │ │ │ │ - bl 7cb98c │ │ │ │ + bl 7cb97c │ │ │ │ b 387ce8 │ │ │ │ ldr r3, [pc, #364] @ 388010 │ │ │ │ ldr r3, [fp, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 387d34 │ │ │ │ ldr r3, [pc, #348] @ 388014 │ │ │ │ @@ -434021,23 +434021,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #40 @ 0x28 │ │ │ │ str r1, [sp, #40] @ 0x28 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [sp, #52] @ 0x34 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #48] @ 0x30 │ │ │ │ ldr r2, [sp, #40] @ 0x28 │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #260] @ 388020 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #2264] @ 0x8d8 │ │ │ │ ldr ip, [r4, #2260] @ 0x8d4 │ │ │ │ and r3, r3, #1 │ │ │ │ cmp r3, #0 │ │ │ │ beq 387c40 │ │ │ │ b 387d34 │ │ │ │ ldr r3, [pc, #208] @ 388010 │ │ │ │ @@ -434054,58 +434054,58 @@ │ │ │ │ add r8, pc, r8 │ │ │ │ b 387ecc │ │ │ │ ldr r0, [pc, #180] @ 388028 │ │ │ │ mov r3, r8 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r3, [r4, #2264] @ 0x8d8 │ │ │ │ ldr ip, [r4, #2260] @ 0x8d4 │ │ │ │ and r3, r3, #1 │ │ │ │ b 387f2c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #140] @ 38802c │ │ │ │ ldr r2, [pc, #140] @ 388030 │ │ │ │ add r0, pc, r0 │ │ │ │ add r3, sl, #80 @ 0x50 │ │ │ │ mov r1, r9 │ │ │ │ bl 1e15b8 <__assert_fail@plt> │ │ │ │ rsbeq r3, r8, r8, lsr #20 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r5, ip, r0, ror #21 │ │ │ │ - subeq r3, fp, r4, lsr #6 │ │ │ │ - subeq r3, fp, r0, lsl r0 │ │ │ │ + ldrsbeq r5, [ip], #-160 @ 0xffffff60 │ │ │ │ + subeq r3, fp, r4, lsl r3 │ │ │ │ + subeq r3, fp, r0 │ │ │ │ ldrdeq r3, [r8], #-148 @ 0xffffff6c @ │ │ │ │ rsbeq r2, r5, r8, lsl r9 │ │ │ │ - subeq r3, fp, r4, ror #5 │ │ │ │ - subeq r3, fp, r0, asr #5 │ │ │ │ - @ instruction: 0x004b3294 │ │ │ │ - ldrdeq r2, [r0], -r4 │ │ │ │ - subseq r5, ip, ip, lsr #16 │ │ │ │ - subeq r0, r8, r0, ror pc │ │ │ │ - subeq ip, pc, r4, lsl sl @ │ │ │ │ + ldrdeq r3, [fp], #-36 @ 0xffffffdc │ │ │ │ + strheq r3, [fp], #-32 @ 0xffffffe0 │ │ │ │ + subeq r3, fp, r4, lsl #5 │ │ │ │ + ldrdeq r2, [r0], -r4 │ │ │ │ + subseq r5, ip, ip, lsl r8 │ │ │ │ + subeq r0, r8, r0, ror #30 │ │ │ │ + subeq ip, pc, r4, lsl #20 │ │ │ │ rsbeq r2, r5, r8, lsl r7 │ │ │ │ rsbeq r3, r8, ip, lsl #14 │ │ │ │ strcc r4, [r5, #-0]! │ │ │ │ - subseq r5, ip, ip, lsl #14 │ │ │ │ - subeq r0, r8, r8, asr #28 │ │ │ │ - subeq ip, pc, ip, ror #17 │ │ │ │ - subeq r6, r8, r0, asr sl │ │ │ │ - subeq r0, sl, r4, ror r0 │ │ │ │ - subeq r2, fp, r0, ror pc │ │ │ │ - strdeq sp, [r8], #-20 @ 0xffffffec │ │ │ │ + ldrsheq r5, [ip], #-108 @ 0xffffff94 │ │ │ │ + subeq r0, r8, r8, lsr lr │ │ │ │ + ldrdeq ip, [pc], #-140 @ │ │ │ │ + subeq r6, r8, r0, asr #20 │ │ │ │ + subeq r0, sl, r4, rrx │ │ │ │ + subeq r2, fp, r0, ror #30 │ │ │ │ + subeq sp, r8, r4, ror #3 │ │ │ │ andeq r2, r0, ip, lsl pc │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ - subeq r5, fp, r4, lsl #1 │ │ │ │ + subeq r5, fp, r4, ror r0 │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq r2, [fp], #-224 @ 0xffffff20 │ │ │ │ - ldrdeq sl, [sl], #-144 @ 0xffffff70 │ │ │ │ - subeq r2, fp, r8, lsr #29 │ │ │ │ - subeq sp, r8, r0, asr #1 │ │ │ │ + subeq r2, fp, r0, asr #29 │ │ │ │ + subeq sl, sl, r0, asr #19 │ │ │ │ + @ instruction: 0x004b2e98 │ │ │ │ + strheq sp, [r8], #-0 │ │ │ │ andeq r0, r0, lr, lsr r9 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip] │ │ │ │ str r0, [ip, #-104] @ 0xffffff98 │ │ │ │ mov r5, r0 │ │ │ │ @@ -434179,28 +434179,28 @@ │ │ │ │ ldr r1, [pc, #496] @ 388350 │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r0, [sl, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ add r1, pc, r1 │ │ │ │ str r2, [sp] │ │ │ │ ldr r2, [sp, #20] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #0 │ │ │ │ mov r1, r9 │ │ │ │ ldr r3, [r0, #100] @ 0x64 │ │ │ │ ldrb r4, [r0, #484] @ 0x1e4 │ │ │ │ mov r8, r0 │ │ │ │ orr r4, r4, r3, lsl #8 │ │ │ │ mov r3, #0 │ │ │ │ strd r2, [r9] │ │ │ │ sub r2, r5, #248 @ 0xf8 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ str r2, [sp, #16] │ │ │ │ lsl r4, r4, #16 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r2, [sp, #16] │ │ │ │ lsr r4, r4, #16 │ │ │ │ mov ip, #24 │ │ │ │ ldr r3, [r9] │ │ │ │ ldr fp, [r9, #4] │ │ │ │ mov lr, #1 │ │ │ │ mvn r1, #0 │ │ │ │ @@ -434296,17 +434296,17 @@ │ │ │ │ add fp, sp, #60 @ 0x3c │ │ │ │ strh r2, [r4, #10] │ │ │ │ str r3, [r4, #-4] │ │ │ │ b 38827c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x0068339c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - @ instruction: 0x005c5398 │ │ │ │ - subeq ip, sl, r0, lsr r1 │ │ │ │ + subseq r5, ip, r8, lsl #7 │ │ │ │ subeq ip, sl, r0, lsr #2 │ │ │ │ + subeq ip, sl, r0, lsl r1 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ rsbeq r3, r8, r0, lsr #2 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ sub sp, sp, #88 @ 0x58 │ │ │ │ @@ -434331,30 +434331,30 @@ │ │ │ │ stm ip, {r0, r1} │ │ │ │ add ip, sp, #52 @ 0x34 │ │ │ │ stm ip, {r0, r1} │ │ │ │ add r4, sp, #68 @ 0x44 │ │ │ │ add ip, sp, #60 @ 0x3c │ │ │ │ stm ip, {r0, r1} │ │ │ │ stm r4, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str r8, [sp, #24] │ │ │ │ strb r8, [sp, #72] @ 0x48 │ │ │ │ ldm r4, {r0, r1} │ │ │ │ add ip, sp, #76 @ 0x4c │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r4, #1 │ │ │ │ stm sp, {r0, r1} │ │ │ │ add r0, r5, #424 @ 0x1a8 │ │ │ │ add r1, sp, #35 @ 0x23 │ │ │ │ mov r5, #0 │ │ │ │ add r2, r7, #2 │ │ │ │ mov r3, r6 │ │ │ │ strd r4, [sp, #16] │ │ │ │ str r1, [sp, #8] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r2, [pc, #72] @ 388464 │ │ │ │ ldr r3, [pc, #64] @ 388460 │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #84] @ 0x54 │ │ │ │ eors r2, r3, r2 │ │ │ │ @@ -434384,15 +434384,15 @@ │ │ │ │ sub sp, sp, #20 │ │ │ │ add r3, r3, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ mov r5, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldrd r2, [r4, #24] │ │ │ │ orrs r1, r2, r3 │ │ │ │ bne 38851c │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov r1, #0 │ │ │ │ strd r2, [r4, #16] │ │ │ │ @@ -434420,19 +434420,19 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r6, #0 │ │ │ │ mov r7, #0 │ │ │ │ str r1, [sp] │ │ │ │ add r0, r0, #424 @ 0x1a8 │ │ │ │ ldr r1, [r4, #36] @ 0x24 │ │ │ │ strd r6, [sp, #8] │ │ │ │ - bl 5504f8 │ │ │ │ + bl 5504e8 │ │ │ │ b 3884b8 │ │ │ │ - subseq r5, ip, r4, asr #32 │ │ │ │ - ldrdeq ip, [r8], #-68 @ 0xffffffbc │ │ │ │ - ldrdeq r6, [r8], #-52 @ 0xffffffcc │ │ │ │ + subseq r5, ip, r4, lsr r0 │ │ │ │ + subeq ip, r8, r4, asr #9 │ │ │ │ + subeq r6, r8, r4, asr #7 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3984] @ 0xf90 │ │ │ │ ldr r3, [pc, #240] @ 388654 │ │ │ │ mov r6, r2 │ │ │ │ add r3, pc, r3 │ │ │ │ @@ -434443,15 +434443,15 @@ │ │ │ │ sub sp, sp, #76 @ 0x4c │ │ │ │ add r0, r3, #132 @ 0x84 │ │ │ │ str r0, [sp] │ │ │ │ mov r3, #10 │ │ │ │ ldr r0, [r5, #92] @ 0x5c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ ldrb r4, [r3, #1] │ │ │ │ cmp r4, r6 │ │ │ │ movcs r4, r6 │ │ │ │ cmp r4, #0 │ │ │ │ beq 388634 │ │ │ │ ldrh r6, [r5, #4] │ │ │ │ @@ -434467,41 +434467,41 @@ │ │ │ │ strb fp, [sp, #52] @ 0x34 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r9, sp, #56 @ 0x38 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ str r2, [sp, #36] @ 0x24 │ │ │ │ stm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str sl, [sp, #20] │ │ │ │ str r7, [sp, #8] │ │ │ │ str fp, [sp, #24] │ │ │ │ str r4, [sp, #16] │ │ │ │ strb fp, [sp, #60] @ 0x3c │ │ │ │ ldm r9, {r0, r1} │ │ │ │ add ip, sp, #64 @ 0x40 │ │ │ │ stm ip, {r0, r1} │ │ │ │ mov r3, r6 │ │ │ │ stm sp, {r0, r1} │ │ │ │ ldr r2, [sp, #36] @ 0x24 │ │ │ │ add r0, r8, #424 @ 0x1a8 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [r5, #36] @ 0x24 │ │ │ │ strb r4, [r3, #1] │ │ │ │ add sp, sp, #76 @ 0x4c │ │ │ │ mov r0, #0 │ │ │ │ mov r1, #0 │ │ │ │ mov r2, #0 │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ - subseq r4, ip, r8, ror #30 │ │ │ │ - ldrdeq ip, [r8], #-60 @ 0xffffffc4 │ │ │ │ - ldrdeq r6, [r8], #-44 @ 0xffffffd4 │ │ │ │ + subseq r4, ip, r8, asr pc │ │ │ │ + subeq ip, r8, ip, asr #7 │ │ │ │ + subeq r6, r8, ip, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3808] @ 0xee0 │ │ │ │ ldr r2, [pc, #196] @ 38873c │ │ │ │ mov r3, r1 │ │ │ │ lsr r8, r3, #8 │ │ │ │ @@ -434679,15 +434679,15 @@ │ │ │ │ add r7, r7, #120 @ 0x78 │ │ │ │ add sl, pc, sl │ │ │ │ ldr r0, [r5, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, r8 │ │ │ │ mov r1, sl │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r2, #3 │ │ │ │ mov r1, r9 │ │ │ │ mov r4, r0 │ │ │ │ add r0, r0, #184 @ 0xb8 │ │ │ │ bl 1e1e40 │ │ │ │ mov r0, r4 │ │ │ │ bl 368c78 │ │ │ │ @@ -434721,64 +434721,64 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 388a58 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 388798 │ │ │ │ ldr r0, [pc, #68] @ 388a5c │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 388798 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ @ instruction: 0x00682c9c │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, r8, ip, ror ip │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ rsbeq r2, r8, ip, lsr fp │ │ │ │ andeq r1, r0, r4, ror #6 │ │ │ │ - subeq fp, sl, r8, asr #18 │ │ │ │ - subseq r4, ip, ip, lsr #23 │ │ │ │ - subeq fp, sl, ip, asr r9 │ │ │ │ + subeq fp, sl, r8, lsr r9 │ │ │ │ + @ instruction: 0x005c4b9c │ │ │ │ + subeq fp, sl, ip, asr #18 │ │ │ │ strdeq r4, [r0], -r8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, fp, r0, asr r4 │ │ │ │ - subeq r2, fp, ip, ror #8 │ │ │ │ + subeq r2, fp, r0, asr #8 │ │ │ │ + subeq r2, fp, ip, asr r4 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {lr} @ (str lr, [sp, #-4]!) │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr ip, [pc, #48] @ 388aa8 │ │ │ │ ldr r2, [pc, #48] @ 388aac │ │ │ │ ldr r1, [pc, #48] @ 388ab0 │ │ │ │ add ip, pc, ip │ │ │ │ sub sp, sp, #12 │ │ │ │ add ip, ip, #52 @ 0x34 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ str ip, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add sp, sp, #12 │ │ │ │ pop {lr} @ (ldr lr, [sp], #4) │ │ │ │ b 388748 │ │ │ │ - subseq r4, ip, r0, asr sl │ │ │ │ - @ instruction: 0x004b2298 │ │ │ │ - subeq r1, fp, r4, lsl #31 │ │ │ │ + subseq r4, ip, r0, asr #20 │ │ │ │ + subeq r2, fp, r8, lsl #5 │ │ │ │ + subeq r1, fp, r4, ror pc │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4048] @ 0xfd0 │ │ │ │ ldr ip, [pc, #280] @ 388be4 │ │ │ │ ldr r0, [pc, #280] @ 388be8 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -434830,41 +434830,41 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #68] @ 388c04 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 388b00 │ │ │ │ ldr r0, [pc, #56] @ 388c08 │ │ │ │ mov r2, r5 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 388b00 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r2, r8, r0, lsr r9 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r2, r8, r0, lsl r9 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r2, [r8], #-132 @ 0xffffff7c @ │ │ │ │ andeq r2, r0, r0, lsl #24 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r2, fp, ip, ror #5 │ │ │ │ - subeq r2, fp, r0, lsl r3 │ │ │ │ + ldrdeq r2, [fp], #-44 @ 0xffffffd4 │ │ │ │ + subeq r2, fp, r0, lsl #6 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #1904] @ 0x770 │ │ │ │ ldr r2, [pc, #1312] @ 389144 │ │ │ │ ldr r3, [pc, #1312] @ 389148 │ │ │ │ add r2, pc, r2 │ │ │ │ @@ -434886,37 +434886,37 @@ │ │ │ │ mov fp, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #10 │ │ │ │ mov r2, r6 │ │ │ │ str ip, [sp, #36] @ 0x24 │ │ │ │ mov r8, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ mov r4, #0 │ │ │ │ str r0, [sp, #20] │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ add ip, r7, #144 @ 0x90 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r5 │ │ │ │ mov r3, #10 │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ add r6, sp, #72 @ 0x48 │ │ │ │ mov r5, #0 │ │ │ │ mov sl, r0 │ │ │ │ mov r0, r8 │ │ │ │ - bl 5893f0 │ │ │ │ + bl 5893e0 │ │ │ │ ldr r2, [pc, #1176] @ 38915c │ │ │ │ ldr r1, [pc, #1176] @ 389160 │ │ │ │ add ip, r7, #60 @ 0x3c │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #139 @ 0x8b │ │ │ │ str ip, [sp] │ │ │ │ - bl 589148 │ │ │ │ + bl 589138 │ │ │ │ add r3, sp, #40 @ 0x28 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ mov r1, #0 │ │ │ │ str r3, [sp, #32] │ │ │ │ strd r4, [sp, #40] @ 0x28 │ │ │ │ str r0, [sp, #24] │ │ │ │ sub r0, r6, #4 │ │ │ │ @@ -434945,15 +434945,15 @@ │ │ │ │ add r9, pc, r9 │ │ │ │ mov r5, #0 │ │ │ │ ldr r0, [r4, #8] │ │ │ │ mov r3, #58 @ 0x3a │ │ │ │ mov r2, sl │ │ │ │ mov r1, r9 │ │ │ │ str r7, [sp] │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ cmp r5, #7 │ │ │ │ bgt 388da4 │ │ │ │ ldr r2, [r0, #100] @ 0x64 │ │ │ │ ldrb r3, [r0, #484] @ 0x1e4 │ │ │ │ add r1, r6, r5, lsl #3 │ │ │ │ orr r3, r3, r2, lsl #8 │ │ │ │ lsl r3, r3, #16 │ │ │ │ @@ -434977,15 +434977,15 @@ │ │ │ │ bl 1e1e40 │ │ │ │ ldr r2, [pc, #912] @ 38916c │ │ │ │ ldr r3, [r8, #2336] @ 0x920 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r1, #32 │ │ │ │ add r0, r5, #1424 @ 0x590 │ │ │ │ bl 1e2b48 │ │ │ │ - bl 7bb3e0 │ │ │ │ + bl 7bb3d0 │ │ │ │ mov r3, #96 @ 0x60 │ │ │ │ mov r1, r3 │ │ │ │ mov r2, #1 │ │ │ │ str r0, [sp, #4] │ │ │ │ add r0, r5, #1600 @ 0x640 │ │ │ │ ldr r5, [pc, #868] @ 389170 │ │ │ │ add r5, pc, r5 │ │ │ │ @@ -435120,15 +435120,15 @@ │ │ │ │ mov r3, #0 │ │ │ │ mov ip, #0 │ │ │ │ mov lr, #0 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, pc} │ │ │ │ ldr r3, [sp, #20] │ │ │ │ add r5, sp, #2112 @ 0x840 │ │ │ │ add r0, r3, #1488 @ 0x5d0 │ │ │ │ - bl 542bbc │ │ │ │ + bl 542bb0 │ │ │ │ add r5, r5, #4 │ │ │ │ mov r2, #31 │ │ │ │ add r1, r0, #65 @ 0x41 │ │ │ │ mov r0, r5 │ │ │ │ bl 1e1e40 │ │ │ │ ldr r3, [pc, #348] @ 3891a4 │ │ │ │ str r3, [sp, #324] @ 0x144 │ │ │ │ @@ -435171,65 +435171,65 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #48 @ 0x30 │ │ │ │ str r1, [sp, #48] @ 0x30 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r2, #2048 @ 0x800 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ str r9, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #156] @ 3891b8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389090 │ │ │ │ ldr r0, [pc, #144] @ 3891bc │ │ │ │ mov r3, #2048 @ 0x800 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389090 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldrdeq r2, [r8], #-120 @ 0xffffff88 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, ip, ip, lsl #17 │ │ │ │ - subeq fp, r8, r4, lsl sp │ │ │ │ - subeq r5, r8, r4, lsl ip │ │ │ │ + subseq r4, ip, ip, ror r8 │ │ │ │ + subeq fp, r8, r4, lsl #26 │ │ │ │ + subeq r5, r8, r4, lsl #24 │ │ │ │ @ instruction: 0x0068279c │ │ │ │ - subeq r2, fp, r8, asr r0 │ │ │ │ - subeq r1, fp, r4, asr #26 │ │ │ │ - subeq fp, sl, r0, lsr #10 │ │ │ │ - subeq fp, sl, r8, lsr r5 │ │ │ │ - subseq sp, r1, ip, lsr #22 │ │ │ │ - @ instruction: 0x004b2190 │ │ │ │ - subeq r2, fp, r4, lsl #3 │ │ │ │ - subeq r2, fp, ip, asr #2 │ │ │ │ - subeq r2, fp, r4, asr #2 │ │ │ │ + subeq r2, fp, r8, asr #32 │ │ │ │ + subeq r1, fp, r4, lsr sp │ │ │ │ + subeq fp, sl, r0, lsl r5 │ │ │ │ + subeq fp, sl, r8, lsr #10 │ │ │ │ + subseq sp, r1, ip, lsl fp │ │ │ │ + subeq r2, fp, r0, lsl #3 │ │ │ │ + subeq r2, fp, r4, ror r1 │ │ │ │ + subeq r2, fp, ip, lsr r1 │ │ │ │ + subeq r2, fp, r4, lsr r1 │ │ │ │ addmi r0, r0, r0, lsr #16 │ │ │ │ strdeq pc, [r0], -pc @ │ │ │ │ eorseq r0, r2, r0, lsl r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ @ instruction: 0x0602041e │ │ │ │ andseq r0, r0, r0, lsl #4 │ │ │ │ andeq r3, r0, r1 │ │ │ │ andeq r1, r0, r3 │ │ │ │ rsbeq r2, r8, ip, lsl r4 │ │ │ │ cmppl pc, #1081344 @ 0x108000 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r1, [fp], #-212 @ 0xffffff2c │ │ │ │ - subeq r1, fp, ip, lsr #28 │ │ │ │ + subeq r1, fp, r4, ror #27 │ │ │ │ + subeq r1, fp, ip, lsl lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4000] @ 0xfa0 │ │ │ │ ldr r3, [r1, #36] @ 0x24 │ │ │ │ mov r6, r1 │ │ │ │ ldrh r1, [r3, #16] │ │ │ │ @@ -435255,26 +435255,26 @@ │ │ │ │ add r5, pc, r5 │ │ │ │ ldr r1, [pc, #1536] @ 389834 │ │ │ │ add r3, r5, #132 @ 0x84 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ str r3, [sp] │ │ │ │ mov r3, #10 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r2, [pc, #1512] @ 389838 │ │ │ │ ldr r1, [pc, #1512] @ 38983c │ │ │ │ add r5, r5, #104 @ 0x68 │ │ │ │ add r2, pc, r2 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r3, #77 @ 0x4d │ │ │ │ str r5, [sp] │ │ │ │ add sl, r6, #48 @ 0x30 │ │ │ │ mov r8, #0 │ │ │ │ mov r7, r0 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ add r3, r7, #424 @ 0x1a8 │ │ │ │ mov r2, r9 │ │ │ │ mov r7, r8 │ │ │ │ mov r1, r0 │ │ │ │ mov r0, sl │ │ │ │ bl 441150 │ │ │ │ ldrh r3, [r6, #4] │ │ │ │ @@ -435427,26 +435427,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ add r0, sp, #32 │ │ │ │ str r3, [sp, #32] │ │ │ │ str r3, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #40] @ 0x28 │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #28] │ │ │ │ str r3, [sp, #12] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ str r5, [sp, #16] │ │ │ │ str fp, [sp, #8] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #820] @ 389854 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389468 │ │ │ │ ldr r3, [pc, #788] @ 389844 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38936c │ │ │ │ @@ -435469,24 +435469,24 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #668] @ 38985c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38936c │ │ │ │ ldr r3, [pc, #656] @ 389860 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389468 │ │ │ │ ldr r3, [pc, #616] @ 38984c │ │ │ │ @@ -435503,22 +435503,22 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ stm sp, {r4, r7} │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #548] @ 389864 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389468 │ │ │ │ ldr r3, [pc, #500] @ 389844 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389470 │ │ │ │ @@ -435541,40 +435541,40 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r2, #128 @ 0x80 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r9, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #392] @ 38986c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389470 │ │ │ │ ldr r0, [pc, #380] @ 389870 │ │ │ │ mov r2, r7 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389468 │ │ │ │ ldr r0, [pc, #360] @ 389874 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ str r5, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ str r3, [sp, #4] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389468 │ │ │ │ ldr r3, [pc, #276] @ 389844 │ │ │ │ ldr r2, [sp, #28] │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389468 │ │ │ │ @@ -435597,74 +435597,74 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #32 │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ str r4, [sp, #8] │ │ │ │ str r8, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #188] @ 38987c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389468 │ │ │ │ ldr r0, [pc, #176] @ 389880 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38936c │ │ │ │ ldr r0, [pc, #152] @ 389884 │ │ │ │ mov r3, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r8 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389468 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r0, [pc, #124] @ 389888 │ │ │ │ mov r3, #128 @ 0x80 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r9 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389470 │ │ │ │ rsbeq r2, r8, ip, lsl #4 │ │ │ │ strdeq r2, [r8], #-28 @ 0xffffffe4 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subseq r4, ip, r4, lsr #5 │ │ │ │ - subeq fp, r8, r4, lsr r7 │ │ │ │ - subeq r5, r8, r4, lsr r6 │ │ │ │ - subeq pc, r7, r4, asr #19 │ │ │ │ - subeq fp, pc, r8, ror #8 │ │ │ │ + @ instruction: 0x005c4294 │ │ │ │ + subeq fp, r8, r4, lsr #14 │ │ │ │ + subeq r5, r8, r4, lsr #12 │ │ │ │ + strheq pc, [r7], #-148 @ 0xffffff6c @ │ │ │ │ + subeq fp, pc, r8, asr r4 @ │ │ │ │ rsbeq r2, r8, ip, ror r0 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r1, [r0], -ip │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, fp, r8, lsr #23 │ │ │ │ + @ instruction: 0x004b1b98 │ │ │ │ andeq r2, r0, ip, asr sl │ │ │ │ - subeq r1, fp, ip, lsl #24 │ │ │ │ + strdeq r1, [fp], #-188 @ 0xffffff44 │ │ │ │ muleq r0, r8, pc @ │ │ │ │ - subeq r1, fp, ip, lsl #20 │ │ │ │ + strdeq r1, [fp], #-156 @ 0xffffff64 │ │ │ │ andeq r2, r0, r4, lsr #29 │ │ │ │ - ldrdeq r1, [fp], #-140 @ 0xffffff74 │ │ │ │ - @ instruction: 0x004b1998 │ │ │ │ - subeq r1, fp, r4, lsl #20 │ │ │ │ + subeq r1, fp, ip, asr #17 │ │ │ │ + subeq r1, fp, r8, lsl #19 │ │ │ │ + strdeq r1, [fp], #-148 @ 0xffffff6c │ │ │ │ andeq r1, r0, r8, asr #4 │ │ │ │ + subeq r1, fp, r8, lsl #19 │ │ │ │ + subeq r1, fp, r8, lsr #20 │ │ │ │ @ instruction: 0x004b1998 │ │ │ │ - subeq r1, fp, r8, lsr sl │ │ │ │ - subeq r1, fp, r8, lsr #19 │ │ │ │ - strdeq r1, [fp], #-124 @ 0xffffff84 │ │ │ │ + subeq r1, fp, ip, ror #15 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3912] @ 0xf48 │ │ │ │ sub sp, sp, #148 @ 0x94 │ │ │ │ str r2, [sp, #52] @ 0x34 │ │ │ │ ldr r6, [pc, #2264] @ 38a184 │ │ │ │ @@ -435689,15 +435689,15 @@ │ │ │ │ str r3, [sp, #80] @ 0x50 │ │ │ │ str r3, [sp, #84] @ 0x54 │ │ │ │ add r2, pc, r2 │ │ │ │ mov r3, #10 │ │ │ │ add r1, pc, r1 │ │ │ │ mov r4, r0 │ │ │ │ str ip, [sp, #40] @ 0x28 │ │ │ │ - bl 588eec │ │ │ │ + bl 588edc │ │ │ │ ldr r3, [r4, #2280] @ 0x8e8 │ │ │ │ ldr r5, [r4, #2344] @ 0x928 │ │ │ │ ldr fp, [r4, #2348] @ 0x92c │ │ │ │ sub r3, r3, #1 │ │ │ │ str r3, [r4, #2280] @ 0x8e8 │ │ │ │ orrs r3, r5, fp │ │ │ │ str r0, [sp, #36] @ 0x24 │ │ │ │ @@ -435743,15 +435743,15 @@ │ │ │ │ add r7, sp, #104 @ 0x68 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ str sl, [sp, #52] @ 0x34 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ add r1, r4, #2352 @ 0x930 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ mov r1, #0 │ │ │ │ strb r5, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #24] │ │ │ │ ldm r6, {r0, r1} │ │ │ │ @@ -435759,15 +435759,15 @@ │ │ │ │ stm r5, {r0, r1} │ │ │ │ mov fp, #0 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r0, sl │ │ │ │ mov sl, #4 │ │ │ │ ldrd r2, [sp, #56] @ 0x38 │ │ │ │ strd sl, [sp, #16] │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr fp, [r4, #2360] @ 0x938 │ │ │ │ ldr r3, [r4, #2260] @ 0x8d4 │ │ │ │ add fp, fp, #1 │ │ │ │ cmp r3, fp │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ moveq fp, #0 │ │ │ │ ldr r3, [r3] │ │ │ │ @@ -435781,30 +435781,30 @@ │ │ │ │ ldm r3, {r0, r1} │ │ │ │ add r3, r4, #2384 @ 0x950 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ ldrd r8, [r3, #-8] │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ str fp, [sp, #24] │ │ │ │ strb fp, [sp, #116] @ 0x74 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r7, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, sp, #72 @ 0x48 │ │ │ │ str r1, [sp, #8] │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r6, #4 │ │ │ │ stm sp, {r0, r1} │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r9 │ │ │ │ strd r6, [sp, #16] │ │ │ │ ldr r0, [sp, #52] @ 0x34 │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 34e808 │ │ │ │ subs r6, r0, #0 │ │ │ │ beq 389d74 │ │ │ │ ldr r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -435837,15 +435837,15 @@ │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r7, sp, #104 @ 0x68 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov ip, r1 │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -435858,27 +435858,27 @@ │ │ │ │ add r5, sp, #120 @ 0x78 │ │ │ │ mov sl, #4 │ │ │ │ mov fp, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ add r3, r4, #2368 @ 0x940 │ │ │ │ ldrd r2, [r3] │ │ │ │ mov fp, #1 │ │ │ │ strd r2, [sp, #64] @ 0x40 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ strb fp, [sp, #84] @ 0x54 │ │ │ │ ldm r3, {r0, r1} │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ strb fp, [sp, #116] @ 0x74 │ │ │ │ ldm r6, {r0, r1} │ │ │ │ mov r6, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ add r1, r4, #2352 @ 0x930 │ │ │ │ add r1, r1, #12 │ │ │ │ str r1, [sp, #8] │ │ │ │ @@ -435886,15 +435886,15 @@ │ │ │ │ ldm r5, {r0, r1} │ │ │ │ mov r8, #4 │ │ │ │ mov r9, #0 │ │ │ │ ldrd r2, [sp, #64] @ 0x40 │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd r8, [sp, #16] │ │ │ │ ldr r0, [sp, #44] @ 0x2c │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ ldr r3, [pc, #1392] @ 38a19c │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ str r3, [sp, #44] @ 0x2c │ │ │ │ ldr r3, [r3] │ │ │ │ cmp r3, r6 │ │ │ │ beq 38993c │ │ │ │ @@ -435919,28 +435919,28 @@ │ │ │ │ str r6, [sp, #120] @ 0x78 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #52] @ 0x34 │ │ │ │ str r3, [sp] │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #4] │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ str r8, [sp, #16] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r9, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #1244] @ 38a1b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38993c │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #76] @ 0x4c │ │ │ │ mov r3, #1 │ │ │ │ strb r3, [sp, #84] @ 0x54 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r9, sp, #88 @ 0x58 │ │ │ │ @@ -435948,15 +435948,15 @@ │ │ │ │ add r8, sp, #96 @ 0x60 │ │ │ │ add r7, sp, #104 @ 0x68 │ │ │ │ add r6, sp, #112 @ 0x70 │ │ │ │ stm r9, {r0, r1} │ │ │ │ stm r8, {r0, r1} │ │ │ │ stm r7, {r0, r1} │ │ │ │ stm r6, {r0, r1} │ │ │ │ - bl 808910 │ │ │ │ + bl 808900 │ │ │ │ ldr r1, [sp, #36] @ 0x24 │ │ │ │ mov r3, #1 │ │ │ │ add r1, r1, #424 @ 0x1a8 │ │ │ │ str r3, [sp, #24] │ │ │ │ mov ip, r1 │ │ │ │ strb r3, [sp, #116] @ 0x74 │ │ │ │ str r1, [sp, #44] @ 0x2c │ │ │ │ @@ -435969,15 +435969,15 @@ │ │ │ │ add r5, sp, #120 @ 0x78 │ │ │ │ mov sl, #8 │ │ │ │ mov fp, #0 │ │ │ │ stm r5, {r0, r1} │ │ │ │ stm sp, {r0, r1} │ │ │ │ strd sl, [sp, #16] │ │ │ │ mov r0, ip │ │ │ │ - bl 54ee98 │ │ │ │ + bl 54ee88 │ │ │ │ b 389bb4 │ │ │ │ ldr r0, [sp, #36] @ 0x24 │ │ │ │ bl 34cd74 │ │ │ │ subs r1, r0, #0 │ │ │ │ bne 389de0 │ │ │ │ ldr r3, [r4, #2276] @ 0x8e4 │ │ │ │ add r3, r3, #1 │ │ │ │ @@ -436039,25 +436039,25 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #120 @ 0x78 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr ip, [sp, #56] @ 0x38 │ │ │ │ str r2, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str ip, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #792] @ 38a1c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389958 │ │ │ │ ldr r3, [pc, #780] @ 38a1c8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389a50 │ │ │ │ @@ -436079,26 +436079,26 @@ │ │ │ │ mov r1, r3 │ │ │ │ str r3, [r5, #4] │ │ │ │ str r3, [r5, #8] │ │ │ │ str r3, [r5, #12] │ │ │ │ mov r0, r5 │ │ │ │ str r2, [sp, #56] @ 0x38 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ str r3, [sp, #8] │ │ │ │ str r2, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #636] @ 38a1cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr fp, [r4, #2360] @ 0x938 │ │ │ │ b 389a50 │ │ │ │ ldr r3, [pc, #620] @ 38a1d0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -436117,22 +436117,22 @@ │ │ │ │ str r4, [sp, #120] @ 0x78 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r5 │ │ │ │ str r4, [r5, #4] │ │ │ │ str r4, [r5, #8] │ │ │ │ str r4, [r5, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #508] @ 38a1d4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389adc │ │ │ │ ldr r3, [pc, #496] @ 38a1d8 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 389df0 │ │ │ │ @@ -436149,22 +436149,22 @@ │ │ │ │ str r6, [sp, #120] @ 0x78 │ │ │ │ mov r1, r6 │ │ │ │ mov r0, r5 │ │ │ │ str r6, [r5, #4] │ │ │ │ str r6, [r5, #8] │ │ │ │ str r6, [r5, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #388] @ 38a1dc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389df0 │ │ │ │ ldr r2, [pc, #376] @ 38a1e0 │ │ │ │ ldr r3, [pc, #288] @ 38a18c │ │ │ │ add r2, pc, r2 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldr r2, [r3] │ │ │ │ ldr r3, [sp, #140] @ 0x8c │ │ │ │ @@ -436173,27 +436173,27 @@ │ │ │ │ bne 38a180 │ │ │ │ ldr r0, [pc, #344] @ 38a1e4 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ add r0, pc, r0 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add sp, sp, #148 @ 0x94 │ │ │ │ pop {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ - b 7d3c9c │ │ │ │ + b 7d3c8c │ │ │ │ ldr r0, [pc, #320] @ 38a1e8 │ │ │ │ ldr r2, [sp, #52] @ 0x34 │ │ │ │ ldr r3, [sp, #56] @ 0x38 │ │ │ │ add r0, pc, r0 │ │ │ │ stmib sp, {r7, r8} │ │ │ │ str r9, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38993c │ │ │ │ ldr r0, [pc, #292] @ 38a1ec │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr fp, [r4, #2360] @ 0x938 │ │ │ │ b 389a50 │ │ │ │ ldr r3, [pc, #272] @ 38a1f0 │ │ │ │ ldr r2, [sp, #48] @ 0x30 │ │ │ │ ldr r3, [r2, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -436210,67 +436210,67 @@ │ │ │ │ beq 38a170 │ │ │ │ str r1, [sp, #120] @ 0x78 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [r5, #4] │ │ │ │ str r1, [r5, #8] │ │ │ │ str r1, [r5, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #128] @ 0x80 │ │ │ │ ldr r2, [sp, #120] @ 0x78 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #172] @ 38a1f4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389da8 │ │ │ │ ldr r0, [pc, #160] @ 38a1f8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389adc │ │ │ │ ldr r0, [pc, #148] @ 38a1fc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389df0 │ │ │ │ ldr r0, [pc, #136] @ 38a200 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 389da8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, r8, r4, asr #22 │ │ │ │ rsbeq r1, r8, r8, asr #22 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ - subeq r4, r8, ip, ror #30 │ │ │ │ - ldrsheq r3, [ip], #-176 @ 0xffffff50 │ │ │ │ - subeq fp, r8, r0, ror r0 │ │ │ │ + subeq r4, r8, ip, asr pc │ │ │ │ + subseq r3, ip, r0, ror #23 │ │ │ │ + subeq fp, r8, r0, rrx │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00681a9c │ │ │ │ rsbeq r1, r8, r8, lsl r9 │ │ │ │ andeq r2, r0, r8, lsl #2 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r1, fp, r8, ror #10 │ │ │ │ + subeq r1, fp, r8, asr r5 │ │ │ │ rsbeq r1, r8, ip, asr #12 │ │ │ │ rsbeq r1, r8, r4, lsl #12 │ │ │ │ ldrdeq r2, [r0], -r8 │ │ │ │ - subeq r1, fp, r4, lsr #8 │ │ │ │ + subeq r1, fp, r4, lsl r4 │ │ │ │ andeq r1, r0, r8, asr #14 │ │ │ │ - subeq r1, fp, r4, ror #7 │ │ │ │ + ldrdeq r1, [fp], #-52 @ 0xffffffcc │ │ │ │ ldrdeq r2, [r0], -ip │ │ │ │ - subeq r1, fp, r8, asr #7 │ │ │ │ + strheq r1, [fp], #-56 @ 0xffffffc8 │ │ │ │ andeq r2, r0, r4, lsl #4 │ │ │ │ - @ instruction: 0x004b1394 │ │ │ │ + subeq r1, fp, r4, lsl #7 │ │ │ │ @ instruction: 0x00681394 │ │ │ │ - subeq r1, fp, r8, ror r2 │ │ │ │ - subeq r1, fp, r0, ror #3 │ │ │ │ - subeq r1, fp, r4, lsr #5 │ │ │ │ + subeq r1, fp, r8, ror #4 │ │ │ │ + ldrdeq r1, [fp], #-16 │ │ │ │ + @ instruction: 0x004b1294 │ │ │ │ andeq r1, r0, ip, lsl r1 │ │ │ │ - strdeq r1, [fp], #-32 @ 0xffffffe0 │ │ │ │ - subeq r1, fp, r4, ror r2 │ │ │ │ - strheq r1, [fp], #-32 @ 0xffffffe0 │ │ │ │ - subeq r1, fp, r8, ror #5 │ │ │ │ + subeq r1, fp, r0, ror #5 │ │ │ │ + subeq r1, fp, r4, ror #4 │ │ │ │ + subeq r1, fp, r0, lsr #5 │ │ │ │ + ldrdeq r1, [fp], #-40 @ 0xffffffd8 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4080] @ 0xff0 │ │ │ │ ldr r4, [r0, #32] │ │ │ │ cmp r4, #0 │ │ │ │ mov r0, #0 │ │ │ │ @@ -436331,15 +436331,15 @@ │ │ │ │ strb r1, [r4] │ │ │ │ strb r3, [r4, #38] @ 0x26 │ │ │ │ strb r3, [r4, #35] @ 0x23 │ │ │ │ add r1, sp, #48 @ 0x30 │ │ │ │ strb fp, [r4, #36] @ 0x24 │ │ │ │ strb fp, [r4, #40] @ 0x28 │ │ │ │ ldr r0, [r0, #104] @ 0x68 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ ldr r8, [sp, #52] @ 0x34 │ │ │ │ ldr r1, [sp, #48] @ 0x30 │ │ │ │ lsr r3, r8, #8 │ │ │ │ and r3, r3, #255 @ 0xff │ │ │ │ lsr sl, r1, #8 │ │ │ │ lsr r9, r1, #16 │ │ │ │ str r3, [sp, #28] │ │ │ │ @@ -436492,25 +436492,25 @@ │ │ │ │ str r4, [sp, #56] @ 0x38 │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r7 │ │ │ │ str r4, [r7, #4] │ │ │ │ str r4, [r7, #8] │ │ │ │ str r4, [r7, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #280] @ 38a6bc │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str r8, [sp] │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #256] @ 38a6c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38a4fc │ │ │ │ ldr r3, [pc, #240] @ 38a6c4 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38a528 │ │ │ │ @@ -436527,61 +436527,61 @@ │ │ │ │ str r0, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r7, #4] │ │ │ │ str r0, [r7, #8] │ │ │ │ str r0, [r7, #12] │ │ │ │ mov r0, r7 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #152] @ 38a6c8 │ │ │ │ ldr r3, [sp, #64] @ 0x40 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ ldr r2, [sp, #56] @ 0x38 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #128] @ 38a6cc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38a528 │ │ │ │ ldr r2, [pc, #116] @ 38a6d0 │ │ │ │ ldr r0, [pc, #116] @ 38a6d4 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38a4fc │ │ │ │ ldr r2, [pc, #88] @ 38a6d8 │ │ │ │ ldr r0, [pc, #88] @ 38a6dc │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38a528 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r1, r8, r0, ror #2 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r1, r8, ip, lsr #2 │ │ │ │ strheq r0, [r8], #-252 @ 0xffffff04 @ │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #18 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r0, fp, r8, lsl #30 │ │ │ │ - subeq r0, fp, r4, lsr pc │ │ │ │ + strdeq r0, [fp], #-232 @ 0xffffff18 │ │ │ │ + subeq r0, fp, r4, lsr #30 │ │ │ │ andeq r3, r0, r4, lsl #29 │ │ │ │ - subeq r0, fp, ip, ror lr │ │ │ │ - subeq r0, fp, ip, lsr #28 │ │ │ │ - subeq r0, fp, r0, asr lr │ │ │ │ - ldrdeq r0, [fp], #-228 @ 0xffffff1c │ │ │ │ - subeq r0, fp, ip, lsr #28 │ │ │ │ + subeq r0, fp, ip, ror #28 │ │ │ │ + subeq r0, fp, ip, lsl lr │ │ │ │ subeq r0, fp, r0, asr #28 │ │ │ │ + subeq r0, fp, r4, asr #29 │ │ │ │ + subeq r0, fp, ip, lsl lr │ │ │ │ + subeq r0, fp, r0, lsr lr │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r1, #84] @ 0x54 │ │ │ │ mov r4, r1 │ │ │ │ ldr r1, [pc, #412] @ 38a89c │ │ │ │ @@ -436668,42 +436668,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [sp, #12] │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r8, [sp] │ │ │ │ str r7, [sp, #4] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38a8c0 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38a74c │ │ │ │ ldr r0, [pc, #60] @ 38a8c4 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38a74c │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ strdeq r0, [r8], #-204 @ 0xffffff34 @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, r8, r8, ror #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x00680c90 │ │ │ │ rsbeq r0, r8, r8, lsr ip │ │ │ │ @ instruction: 0x00002eb8 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strdeq r0, [fp], #-196 @ 0xffffff3c │ │ │ │ - subeq r0, fp, r8, lsl sp │ │ │ │ + subeq r0, fp, r4, ror #25 │ │ │ │ + subeq r0, fp, r8, lsl #26 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3992] @ 0xf98 │ │ │ │ ldr r4, [r2, #80] @ 0x50 │ │ │ │ mov r6, r2 │ │ │ │ ldr r2, [pc, #1628] @ 38af44 │ │ │ │ @@ -436754,15 +436754,15 @@ │ │ │ │ lsr r5, r5, #24 │ │ │ │ mov r3, #32 │ │ │ │ strb r3, [r4, #189] @ 0xbd │ │ │ │ add r1, sp, #16 │ │ │ │ strb r9, [r4] │ │ │ │ strb r5, [r4, #1] │ │ │ │ ldr r0, [r7, #104] @ 0x68 │ │ │ │ - bl 6457f0 │ │ │ │ + bl 6457e0 │ │ │ │ mvn r3, #0 │ │ │ │ strb r3, [r4, #256] @ 0x100 │ │ │ │ strb r3, [r4, #257] @ 0x101 │ │ │ │ ldrd r2, [sp, #16] │ │ │ │ mov r8, #0 │ │ │ │ lsr r0, r2, #8 │ │ │ │ and r0, r0, #255 @ 0xff │ │ │ │ @@ -436949,25 +436949,25 @@ │ │ │ │ str r4, [sp, #32] │ │ │ │ mov r1, r4 │ │ │ │ mov r0, r8 │ │ │ │ str r4, [r8, #4] │ │ │ │ str r4, [r8, #8] │ │ │ │ str r4, [r8, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #672] @ 38af68 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #648] @ 38af6c │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38abc8 │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ str r3, [r6, #84] @ 0x54 │ │ │ │ bl 36ad10 │ │ │ │ b 38abd4 │ │ │ │ cmp r3, #0 │ │ │ │ @@ -436996,25 +436996,25 @@ │ │ │ │ str r0, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ str r0, [r8, #4] │ │ │ │ str r0, [r8, #8] │ │ │ │ str r0, [r8, #12] │ │ │ │ mov r0, r8 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #496] @ 38af74 │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #472] @ 38af78 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38ad08 │ │ │ │ cmp r3, #0 │ │ │ │ beq 38ad18 │ │ │ │ ldr r3, [pc, #440] @ 38af70 │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ @@ -437031,25 +437031,25 @@ │ │ │ │ beq 38af28 │ │ │ │ str r1, [sp, #32] │ │ │ │ mov r0, r4 │ │ │ │ str r1, [r4, #4] │ │ │ │ str r1, [r4, #8] │ │ │ │ str r1, [r4, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r2, [pc, #364] @ 38af7c │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ add r2, pc, r2 │ │ │ │ str r2, [sp, #4] │ │ │ │ str r7, [sp] │ │ │ │ ldr r2, [sp, #32] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #340] @ 38af80 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38ad18 │ │ │ │ ldr r3, [pc, #288] @ 38af5c │ │ │ │ ldr r3, [r9, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38abc4 │ │ │ │ ldr r3, [pc, #272] @ 38af60 │ │ │ │ @@ -437065,86 +437065,86 @@ │ │ │ │ str r8, [sp, #32] │ │ │ │ mov r1, r8 │ │ │ │ mov r0, r4 │ │ │ │ str r8, [r4, #4] │ │ │ │ str r8, [r4, #8] │ │ │ │ str r8, [r4, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [pc, #236] @ 38af84 │ │ │ │ ldr r2, [sp, #32] │ │ │ │ add r3, pc, r3 │ │ │ │ stmib sp, {r3, r5} │ │ │ │ str r7, [sp] │ │ │ │ ldr r3, [sp, #40] @ 0x28 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #212] @ 38af88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r1, [r6, #40] @ 0x28 │ │ │ │ b 38abc4 │ │ │ │ ldr r2, [pc, #196] @ 38af8c │ │ │ │ ldr r0, [pc, #196] @ 38af90 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r0, [r6, #40] @ 0x28 │ │ │ │ b 38abc8 │ │ │ │ ldr r2, [pc, #168] @ 38af94 │ │ │ │ ldr r0, [pc, #168] @ 38af98 │ │ │ │ mov r1, r7 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r1, [r6, #40] @ 0x28 │ │ │ │ b 38abc4 │ │ │ │ ldr r2, [pc, #140] @ 38af9c │ │ │ │ ldr r0, [pc, #140] @ 38afa0 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38ad08 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ ldr r2, [pc, #116] @ 38afa4 │ │ │ │ ldr r0, [pc, #116] @ 38afa8 │ │ │ │ add r2, pc, r2 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r1, r7 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38ad18 │ │ │ │ rsbeq r0, r8, r4, lsl fp │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, r8, r8, ror #21 │ │ │ │ strdeq r0, [r8], #-128 @ 0xffffff80 @ │ │ │ │ andeq r0, r0, r2, lsl r1 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r3, r0, r4, lsl #18 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq r0, fp, r4, lsl #18 │ │ │ │ - subeq r0, fp, r0, lsl r8 │ │ │ │ + strdeq r0, [fp], #-132 @ 0xffffff7c │ │ │ │ + subeq r0, fp, r0, lsl #16 │ │ │ │ andeq r3, r0, r4, lsl #29 │ │ │ │ - subeq r0, fp, r8, asr #16 │ │ │ │ - ldrdeq r0, [fp], #-104 @ 0xffffff98 │ │ │ │ - ldrdeq r0, [fp], #-116 @ 0xffffff8c │ │ │ │ - subeq r0, fp, ip, asr #12 │ │ │ │ - subeq r0, fp, ip, asr #14 │ │ │ │ - subeq r0, fp, r0, asr #12 │ │ │ │ - subeq r0, fp, r4, lsl #14 │ │ │ │ - subeq r0, fp, r8, ror #12 │ │ │ │ + subeq r0, fp, r8, lsr r8 │ │ │ │ + subeq r0, fp, r8, asr #13 │ │ │ │ + subeq r0, fp, r4, asr #15 │ │ │ │ + subeq r0, fp, ip, lsr r6 │ │ │ │ + subeq r0, fp, ip, lsr r7 │ │ │ │ + subeq r0, fp, r0, lsr r6 │ │ │ │ strdeq r0, [fp], #-100 @ 0xffffff9c │ │ │ │ - subeq r0, fp, r0, asr #12 │ │ │ │ - strheq r0, [fp], #-108 @ 0xffffff94 │ │ │ │ - strheq r0, [fp], #-80 @ 0xffffffb0 │ │ │ │ - strheq r0, [fp], #-100 @ 0xffffff9c │ │ │ │ - @ instruction: 0x004b0590 │ │ │ │ + subeq r0, fp, r8, asr r6 │ │ │ │ + subeq r0, fp, r4, ror #13 │ │ │ │ + subeq r0, fp, r0, lsr r6 │ │ │ │ + subeq r0, fp, ip, lsr #13 │ │ │ │ + subeq r0, fp, r0, lsr #11 │ │ │ │ + subeq r0, fp, r4, lsr #13 │ │ │ │ + subeq r0, fp, r0, lsl #11 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, r9, sl, fp, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3760] @ 0xeb0 │ │ │ │ ldr ip, [pc, #1216] @ 38b484 │ │ │ │ ldr r2, [pc, #1216] @ 38b488 │ │ │ │ add ip, pc, ip │ │ │ │ @@ -437295,23 +437295,23 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, fp │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ stm sp, {r6, sl} │ │ │ │ str r8, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #616] @ 38b4ac │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38b004 │ │ │ │ ldr r3, [pc, #604] @ 38b4b0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38b030 │ │ │ │ ldr r3, [pc, #572] @ 38b4a4 │ │ │ │ @@ -437328,25 +437328,25 @@ │ │ │ │ mov r0, r3 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ str r3, [sp, #20] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #20] │ │ │ │ str r6, [sp, #4] │ │ │ │ str fp, [sp] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ ldr r3, [r3, #8] │ │ │ │ str sl, [sp, #8] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #484] @ 38b4b4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #32] │ │ │ │ b 38b030 │ │ │ │ ldr r3, [pc, #468] @ 38b4b8 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38b08c │ │ │ │ @@ -437365,25 +437365,25 @@ │ │ │ │ add r9, sp, #24 │ │ │ │ mov r0, r9 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r8, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #12] │ │ │ │ str r6, [sp, #8] │ │ │ │ str fp, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #344] @ 38b4bc │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ b 38b08c │ │ │ │ ldr r3, [pc, #328] @ 38b4c0 │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38b158 │ │ │ │ @@ -437402,80 +437402,80 @@ │ │ │ │ mov r1, #0 │ │ │ │ mov r0, r5 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [sp, #28] │ │ │ │ str r1, [sp, #32] │ │ │ │ str r1, [sp, #36] @ 0x24 │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ str r6, [sp, #4] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r8, [sp] │ │ │ │ mov r6, #2 │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #208] @ 38b4c4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ b 38b074 │ │ │ │ ldr r0, [pc, #192] @ 38b4c8 │ │ │ │ mov r2, sl │ │ │ │ mov r1, r6 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, r8 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38b004 │ │ │ │ ldr r0, [pc, #168] @ 38b4cc │ │ │ │ mov r2, r6 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ mov r3, sl │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldr r6, [r4, #32] │ │ │ │ b 38b030 │ │ │ │ ldr r0, [pc, #140] @ 38b4d0 │ │ │ │ mov r2, r8 │ │ │ │ mov r3, r6 │ │ │ │ mov r1, fp │ │ │ │ add r0, pc, r0 │ │ │ │ str r7, [sp] │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ ldrsh r8, [r5, #28] │ │ │ │ b 38b08c │ │ │ │ ldr r0, [pc, #108] @ 38b4d4 │ │ │ │ mov r2, r6 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ mov r6, #2 │ │ │ │ ldr r1, [r4, #84] @ 0x54 │ │ │ │ b 38b074 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq r0, r8, r8, lsr r4 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq r0, r8, r8, lsl r4 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ andeq r0, r2, #0 │ │ │ │ rsbeq r0, r8, r0, lsr #6 │ │ │ │ rsbeq r0, r8, r8, ror #5 │ │ │ │ andeq r1, r0, ip, ror #19 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - strheq r0, [fp], #-60 @ 0xffffffc4 │ │ │ │ + subeq r0, fp, ip, lsr #7 │ │ │ │ ldrdeq r3, [r0], -r0 │ │ │ │ - strheq r0, [fp], #-56 @ 0xffffffc8 │ │ │ │ + subeq r0, fp, r8, lsr #7 │ │ │ │ andeq r3, r0, r0, lsr r7 │ │ │ │ - subeq r0, fp, r4, lsl r4 │ │ │ │ + subeq r0, fp, r4, lsl #8 │ │ │ │ andeq r2, r0, r0, lsl #6 │ │ │ │ - subeq r0, fp, r0, lsl r3 │ │ │ │ - subeq r0, fp, ip, lsr r2 │ │ │ │ - subeq r0, fp, r0, lsr #5 │ │ │ │ - subeq r0, fp, ip, ror #6 │ │ │ │ - ldrdeq r0, [fp], #-36 @ 0xffffffdc │ │ │ │ + subeq r0, fp, r0, lsl #6 │ │ │ │ + subeq r0, fp, ip, lsr #4 │ │ │ │ + @ instruction: 0x004b0290 │ │ │ │ + subeq r0, fp, ip, asr r3 │ │ │ │ + subeq r0, fp, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr r3, [r1, #84] @ 0x54 │ │ │ │ ldr r2, [pc, #400] @ 38b684 │ │ │ │ cmp r3, #512 @ 0x200 │ │ │ │ @@ -437558,42 +437558,42 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #8 │ │ │ │ str r1, [sp, #8] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #16] │ │ │ │ ldr r2, [sp, #8] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r8, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38b6a8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38b558 │ │ │ │ ldr r0, [pc, #60] @ 38b6ac │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r8 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38b558 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r7, r4, lsl #30 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ strdeq pc, [r7], #-228 @ 0xffffff1c @ │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ @ instruction: 0x0067fe94 │ │ │ │ rsbeq pc, r7, r4, asr lr @ │ │ │ │ andeq r4, r0, r4, ror #22 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004b0194 │ │ │ │ - strheq r0, [fp], #-20 @ 0xffffffec │ │ │ │ + subeq r0, fp, r4, lsl #3 │ │ │ │ + subeq r0, fp, r4, lsr #3 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #4040] @ 0xfc8 │ │ │ │ ldr ip, [pc, #368] @ 38b838 │ │ │ │ ldr r2, [pc, #368] @ 38b83c │ │ │ │ add ip, pc, ip │ │ │ │ @@ -437664,44 +437664,44 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #16 │ │ │ │ str r1, [sp, #16] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r2, #256 @ 0x100 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #24] │ │ │ │ ldr r2, [sp, #16] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r5, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #72] @ 38b858 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38b784 │ │ │ │ ldr r0, [pc, #60] @ 38b85c │ │ │ │ mov r3, #256 @ 0x100 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r4 │ │ │ │ mov r1, r5 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38b784 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r7, r4, lsr sp @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, r7, ip, lsl sp @ │ │ │ │ rsbeq pc, r7, r0, asr #25 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - subeq pc, sl, r0, lsl #14 │ │ │ │ - subeq pc, sl, r8, lsr r7 @ │ │ │ │ + strdeq pc, [sl], #-96 @ 0xffffffa0 │ │ │ │ + subeq pc, sl, r8, lsr #14 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ mov r3, #0 │ │ │ │ @@ -437801,47 +437801,47 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #84] @ 38ba88 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38b9a8 │ │ │ │ ldr r0, [pc, #72] @ 38ba8c │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38b9a8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r7, r0, ror fp @ │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, r7, ip, lsr fp @ │ │ │ │ eorseq r0, r2, r0, lsl r0 │ │ │ │ mrcne 14, 0, r1, cr14, cr14, {0} │ │ │ │ @ instruction: 0x0602041e │ │ │ │ rsbeq pc, r7, r0, lsr #21 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - ldrdeq pc, [sl], #-76 @ 0xffffffb4 │ │ │ │ - subeq pc, sl, r4, lsl r5 @ │ │ │ │ + subeq pc, sl, ip, asr #9 │ │ │ │ + subeq pc, sl, r4, lsl #10 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, r8, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ mov r2, #0 │ │ │ │ sub sp, sp, #112 @ 0x70 │ │ │ │ mov r3, #0 │ │ │ │ @@ -437945,46 +437945,46 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r7, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #80] @ 38bcc4 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38bbe8 │ │ │ │ ldr r0, [pc, #68] @ 38bcc8 │ │ │ │ mov r3, #64 @ 0x40 │ │ │ │ add r0, pc, r0 │ │ │ │ mov r2, r7 │ │ │ │ mov r1, r4 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38bbe8 │ │ │ │ bl 1e15e8 <__stack_chk_fail@plt> │ │ │ │ rsbeq pc, r7, r4, asr #18 │ │ │ │ andeq r3, r0, r8, asr #23 │ │ │ │ rsbeq pc, r7, r8, lsl #18 │ │ │ │ andeq r0, r0, r3, lsl #8 │ │ │ │ andeq r0, r0, r1, lsl #2 │ │ │ │ rsbeq pc, r7, r0, ror #16 │ │ │ │ ldrdeq r2, [r0], -r4 │ │ │ │ strdeq r3, [r0], -r0 │ │ │ │ andeq r3, r0, ip, ror fp │ │ │ │ andeq r2, r0, r4, lsl #26 │ │ │ │ - @ instruction: 0x004af29c │ │ │ │ - ldrdeq pc, [sl], #-36 @ 0xffffffdc │ │ │ │ + subeq pc, sl, ip, lsl #5 │ │ │ │ + subeq pc, sl, r4, asr #5 │ │ │ │ mov ip, #4096 @ 0x1000 │ │ │ │ push {r4, r5, r6, r7, lr} │ │ │ │ sub ip, sp, ip │ │ │ │ str r0, [ip, #3960] @ 0xf78 │ │ │ │ ldr r0, [pc, #580] @ 38bf28 │ │ │ │ ldr r3, [pc, #580] @ 38bf2c │ │ │ │ sub sp, sp, #116 @ 0x74 │ │ │ │ @@ -438069,23 +438069,23 @@ │ │ │ │ add r0, sp, #24 │ │ │ │ str r5, [sp, #24] │ │ │ │ mov r1, r5 │ │ │ │ str r5, [r0, #4] │ │ │ │ str r5, [r0, #8] │ │ │ │ str r5, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r4, [sp, #4] │ │ │ │ str r6, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #236] @ 38bf48 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38bd7c │ │ │ │ ldr r3, [pc, #224] @ 38bf4c │ │ │ │ ldr r3, [r7, r3] │ │ │ │ ldrh r3, [r3] │ │ │ │ cmp r3, #0 │ │ │ │ beq 38bdd4 │ │ │ │ ldr r3, [pc, #192] @ 38bf40 │ │ │ │ @@ -438102,53 +438102,53 @@ │ │ │ │ mov r1, #0 │ │ │ │ add r0, sp, #24 │ │ │ │ str r1, [sp, #24] │ │ │ │ str r1, [r0, #4] │ │ │ │ str r1, [r0, #8] │ │ │ │ str r1, [r0, #12] │ │ │ │ bl 1e2554 <__gettimeofday64@plt> │ │ │ │ - bl 7c1080 │ │ │ │ + bl 7c1070 │ │ │ │ mov r2, #64 @ 0x40 │ │ │ │ str r2, [sp, #8] │ │ │ │ ldr r3, [sp, #32] │ │ │ │ ldr r2, [sp, #24] │ │ │ │ str r5, [sp, #4] │ │ │ │ str r4, [sp] │ │ │ │ mov r1, r0 │ │ │ │ ldr r0, [pc, #104] @ 38bf50 │ │ │ │ add r0, pc, r0 │ │ │ │ - bl 7d3c9c │ │ │ │ + bl 7d3c8c │ │ │ │ b 38bdd4 │ │ │ │ ldr r0, [pc, #92] @ 38bf54 │ │ │ │ mov r2, r4 │ │ │ │ add r0, pc, r0 │ │ │ │ m TRUNCATED DUE TO SIZE LIMIT: 10485760 bytes